--- /srv/rebuilderd/tmp/rebuilderdcg0mFs/inputs/hledger_1.50.3-2_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdcg0mFs/out/hledger_1.50.3-2_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-12 04:16:10.000000 debian-binary │ --rw-r--r-- 0 0 0 1184 2026-02-12 04:16:10.000000 control.tar.xz │ --rw-r--r-- 0 0 0 13911688 2026-02-12 04:16:10.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 1188 2026-02-12 04:16:10.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 14004536 2026-02-12 04:16:10.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./control │ │ │ @@ -1,13 +1,13 @@ │ │ │ Package: hledger │ │ │ Source: haskell-hledger │ │ │ Version: 1.50.3-2 │ │ │ Architecture: armhf │ │ │ Maintainer: Debian Haskell Group │ │ │ -Installed-Size: 84850 │ │ │ +Installed-Size: 84846 │ │ │ Depends: libc6 (>= 2.42), libffi8 (>= 3.4), libgmp10 (>= 2:6.3.0+dfsg), libnuma1 (>= 2.0.11), libtinfo6 (>= 6), zlib1g (>= 1:1.1.4), sensible-utils │ │ │ Section: utils │ │ │ Priority: optional │ │ │ Multi-Arch: foreign │ │ │ Homepage: https://hledger.org │ │ │ Description: command-line double-entry accounting program │ │ │ hledger is a Haskell port and friendly fork of John Wiegley's ledger │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── file list │ │ │ @@ -1,11 +1,11 @@ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-12 04:16:10.000000 ./ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-12 04:16:10.000000 ./usr/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-12 04:16:10.000000 ./usr/bin/ │ │ │ --rwxr-xr-x 0 root (0) root (0) 86486420 2026-02-12 04:16:10.000000 ./usr/bin/hledger │ │ │ +-rwxr-xr-x 0 root (0) root (0) 86482332 2026-02-12 04:16:10.000000 ./usr/bin/hledger │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-12 04:16:10.000000 ./usr/share/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-12 04:16:10.000000 ./usr/share/bash-completion/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-12 04:16:10.000000 ./usr/share/bash-completion/completions/ │ │ │ -rw-r--r-- 0 root (0) root (0) 33202 2025-11-18 22:54:26.000000 ./usr/share/bash-completion/completions/hledger │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-12 04:16:10.000000 ./usr/share/doc/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-12 04:16:10.000000 ./usr/share/doc/hledger/ │ │ │ -rw-r--r-- 0 root (0) root (0) 1034 2026-02-12 04:16:10.000000 ./usr/share/doc/hledger/changelog.Debian.gz │ │ ├── ./usr/bin/hledger │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --file-header {} │ │ │ │ @@ -6,15 +6,15 @@ │ │ │ │ OS/ABI: UNIX - System V │ │ │ │ ABI Version: 0 │ │ │ │ Type: EXEC (Executable file) │ │ │ │ Machine: ARM │ │ │ │ Version: 0x1 │ │ │ │ Entry point address: 0x14cb1 │ │ │ │ Start of program headers: 52 (bytes into file) │ │ │ │ - Start of section headers: 86485180 (bytes into file) │ │ │ │ + Start of section headers: 86481092 (bytes into file) │ │ │ │ Flags: 0x5000400, Version5 EABI, hard-float ABI │ │ │ │ Size of this header: 52 (bytes) │ │ │ │ Size of program headers: 32 (bytes) │ │ │ │ Number of program headers: 10 │ │ │ │ Size of section headers: 40 (bytes) │ │ │ │ Number of section headers: 31 │ │ │ │ Section header string table index: 30 │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -4,22 +4,22 @@ │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000034 0x00008034 0x00008034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000174 0x00008174 0x00008174 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00008000 0x00008000 0x4ef97e0 0x4ef97e0 R E 0x1000 │ │ │ │ - LOAD 0x4efa720 0x04f03720 0x04f03720 0x380004 0x3828cc RW 0x1000 │ │ │ │ - DYNAMIC 0x4efaedc 0x04f03edc 0x04f03edc 0x00118 0x00118 RW 0x4 │ │ │ │ + LOAD 0x000000 0x00008000 0x00008000 0x4ef94a0 0x4ef94a0 R E 0x1000 │ │ │ │ + LOAD 0x4ef9720 0x04f02720 0x04f02720 0x38000c 0x3828cc RW 0x1000 │ │ │ │ + DYNAMIC 0x4ef9edc 0x04f02edc 0x04f02edc 0x00118 0x00118 RW 0x4 │ │ │ │ NOTE 0x000190 0x00008190 0x00008190 0x00044 0x00044 R 0x4 │ │ │ │ - GNU_EH_FRAME 0x4ef97d8 0x04f017d8 0x04f017d8 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_EH_FRAME 0x4ef9498 0x04f01498 0x04f01498 0x00008 0x00008 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ - ARM_EXIDX 0x4a1825c 0x04a2025c 0x04a2025c 0x00008 0x00008 R 0x4 │ │ │ │ - GNU_RELRO 0x4efa720 0x04f03720 0x04f03720 0x008e0 0x008e0 RW 0x10 │ │ │ │ + ARM_EXIDX 0x4a17f64 0x04a1ff64 0x04a1ff64 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_RELRO 0x4ef9720 0x04f02720 0x04f02720 0x008e0 0x008e0 RW 0x10 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 │ │ │ │ 01 .interp │ │ │ │ 02 .interp .note.ABI-tag .note.gnu.build-id .dynsym .dynstr .gnu.hash .gnu.version .gnu.version_r .rel.dyn .rel.plt .init .plt .text .fini .ARM.exidx .rodata .eh_frame .eh_frame_hdr │ │ │ │ 03 .data.rel.ro.local .fini_array .init_array .data.rel.ro .dynamic .data .tm_clone_table .got .bss │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -There are 31 section headers, starting at offset 0x527a8bc: │ │ │ │ +There are 31 section headers, starting at offset 0x52798c4: │ │ │ │ │ │ │ │ Section Headers: │ │ │ │ [Nr] Name Type Addr Off Size ES Flg Lk Inf Al │ │ │ │ [ 0] NULL 00000000 000000 000000 00 0 0 0 │ │ │ │ [ 1] .interp PROGBITS 00008174 000174 000019 00 A 0 0 1 │ │ │ │ [ 2] .note.ABI-tag NOTE 00008190 000190 000020 00 A 0 0 4 │ │ │ │ [ 3] .note.gnu.build-id NOTE 000081b0 0001b0 000024 00 A 0 0 4 │ │ │ │ @@ -11,30 +11,30 @@ │ │ │ │ [ 6] .gnu.hash GNU_HASH 0000adc0 002dc0 00002c 04 A 4 0 4 │ │ │ │ [ 7] .gnu.version VERSYM 0000adec 002dec 00032a 02 A 4 0 2 │ │ │ │ [ 8] .gnu.version_r VERNEED 0000b118 003118 0001d0 00 A 5 5 4 │ │ │ │ [ 9] .rel.dyn REL 0000b2e8 0032e8 000110 08 A 4 0 4 │ │ │ │ [10] .rel.plt REL 0000b3f8 0033f8 000ac8 08 AI 4 26 4 │ │ │ │ [11] .init PROGBITS 0000bec0 003ec0 00000c 00 AX 0 0 4 │ │ │ │ [12] .plt PROGBITS 0000becc 003ecc 001040 00 AX 0 0 4 │ │ │ │ - [13] .text PROGBITS 0000cf10 004f10 4a13344 00 AX 0 0 8 │ │ │ │ - [14] .fini PROGBITS 04a20254 4a18254 000008 00 AX 0 0 4 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 04a2025c 4a1825c 000008 08 AL 13 0 4 │ │ │ │ - [16] .rodata PROGBITS 04a20280 4a18280 4e1552 00 A 0 0 64 │ │ │ │ - [17] .eh_frame PROGBITS 04f017d4 4ef97d4 000004 00 A 0 0 4 │ │ │ │ - [18] .eh_frame_hdr PROGBITS 04f017d8 4ef97d8 000008 00 A 0 0 4 │ │ │ │ - [19] .data.rel.ro.local PROGBITS 04f03720 4efa720 000064 00 WA 0 0 4 │ │ │ │ - [20] .fini_array FINI_ARRAY 04f03784 4efa784 000004 04 WA 0 0 4 │ │ │ │ - [21] .init_array INIT_ARRAY 04f03788 4efa788 000008 04 WA 0 0 4 │ │ │ │ - [22] .data.rel.ro PROGBITS 04f03790 4efa790 00074c 00 WA 0 0 16 │ │ │ │ - [23] .dynamic DYNAMIC 04f03edc 4efaedc 000118 08 WA 5 0 4 │ │ │ │ - [24] .data PROGBITS 04f04000 4efb000 37868c 00 WA 0 0 16 │ │ │ │ - [25] .tm_clone_table PROGBITS 0527c68c 527368c 000000 00 WA 0 0 4 │ │ │ │ - [26] .got PROGBITS 0527c68c 527368c 007098 00 WA 0 0 4 │ │ │ │ - [27] .bss NOBITS 05283740 527a724 0028ac 00 WA 0 0 64 │ │ │ │ - [28] .note.gnu.gold-version NOTE 00000000 527a724 00001c 00 0 0 4 │ │ │ │ - [29] .ARM.attributes ARM_ATTRIBUTES 00000000 527a740 00003b 00 0 0 1 │ │ │ │ - [30] .shstrtab STRTAB 00000000 527a77b 000141 00 0 0 1 │ │ │ │ + [13] .text PROGBITS 0000cf10 004f10 4a1304c 00 AX 0 0 8 │ │ │ │ + [14] .fini PROGBITS 04a1ff5c 4a17f5c 000008 00 AX 0 0 4 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 04a1ff64 4a17f64 000008 08 AL 13 0 4 │ │ │ │ + [16] .rodata PROGBITS 04a1ff80 4a17f80 4e1512 00 A 0 0 64 │ │ │ │ + [17] .eh_frame PROGBITS 04f01494 4ef9494 000004 00 A 0 0 4 │ │ │ │ + [18] .eh_frame_hdr PROGBITS 04f01498 4ef9498 000008 00 A 0 0 4 │ │ │ │ + [19] .data.rel.ro.local PROGBITS 04f02720 4ef9720 000064 00 WA 0 0 4 │ │ │ │ + [20] .fini_array FINI_ARRAY 04f02784 4ef9784 000004 04 WA 0 0 4 │ │ │ │ + [21] .init_array INIT_ARRAY 04f02788 4ef9788 000008 04 WA 0 0 4 │ │ │ │ + [22] .data.rel.ro PROGBITS 04f02790 4ef9790 00074c 00 WA 0 0 16 │ │ │ │ + [23] .dynamic DYNAMIC 04f02edc 4ef9edc 000118 08 WA 5 0 4 │ │ │ │ + [24] .data PROGBITS 04f03000 4efa000 378694 00 WA 0 0 16 │ │ │ │ + [25] .tm_clone_table PROGBITS 0527b694 5272694 000000 00 WA 0 0 4 │ │ │ │ + [26] .got PROGBITS 0527b694 5272694 007098 00 WA 0 0 4 │ │ │ │ + [27] .bss NOBITS 05282740 527972c 0028ac 00 WA 0 0 64 │ │ │ │ + [28] .note.gnu.gold-version NOTE 00000000 527972c 00001c 00 0 0 4 │ │ │ │ + [29] .ARM.attributes ARM_ATTRIBUTES 00000000 5279748 00003b 00 0 0 1 │ │ │ │ + [30] .shstrtab STRTAB 00000000 5279783 000141 00 0 0 1 │ │ │ │ Key to Flags: │ │ │ │ W (write), A (alloc), X (execute), M (merge), S (strings), I (info), │ │ │ │ L (link order), O (extra OS processing required), G (group), T (TLS), │ │ │ │ C (compressed), x (unknown), o (OS specific), E (exclude), │ │ │ │ D (mbind), y (purecode), p (processor specific) │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1,408 +1,408 @@ │ │ │ │ │ │ │ │ Symbol table '.dynsym' contains 405 entries: │ │ │ │ Num: Value Size Type Bind Vis Ndx Name │ │ │ │ 0: 00000000 0 NOTYPE LOCAL DEFAULT UND │ │ │ │ 1: 00000000 0 FUNC GLOBAL DEFAULT UND __cxa_atexit@GLIBC_2.4 (2) │ │ │ │ - 2: 00000000 0 FUNC GLOBAL DEFAULT UND __ioctl_time64@GLIBC_2.34 (3) │ │ │ │ - 3: 00000000 0 FUNC GLOBAL DEFAULT UND __libc_start_main@GLIBC_2.34 (3) │ │ │ │ - 4: 00000000 0 FUNC GLOBAL DEFAULT UND mprotect@GLIBC_2.4 (2) │ │ │ │ - 5: 00000000 0 FUNC GLOBAL DEFAULT UND dl_iterate_phdr@GLIBC_2.4 (2) │ │ │ │ - 6: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_sscanf@GLIBC_2.38 (4) │ │ │ │ - 7: 00000000 0 FUNC GLOBAL DEFAULT UND dlinfo@GLIBC_2.34 (3) │ │ │ │ - 8: 00000000 0 FUNC GLOBAL DEFAULT UND dlopen@GLIBC_2.34 (3) │ │ │ │ - 9: 00000000 0 FUNC GLOBAL DEFAULT UND dlclose@GLIBC_2.34 (3) │ │ │ │ - 10: 00000000 0 FUNC GLOBAL DEFAULT UND fseek@GLIBC_2.4 (2) │ │ │ │ - 11: 00000000 0 FUNC GLOBAL DEFAULT UND feof@GLIBC_2.4 (2) │ │ │ │ - 12: 00000000 0 FUNC GLOBAL DEFAULT UND ftell@GLIBC_2.4 (2) │ │ │ │ - 13: 00000000 0 FUNC GLOBAL DEFAULT UND fread@GLIBC_2.4 (2) │ │ │ │ - 14: 00000000 0 FUNC GLOBAL DEFAULT UND fgets@GLIBC_2.4 (2) │ │ │ │ - 15: 00000000 0 FUNC GLOBAL DEFAULT UND newlocale@GLIBC_2.4 (2) │ │ │ │ - 16: 00000000 0 FUNC GLOBAL DEFAULT UND freelocale@GLIBC_2.4 (2) │ │ │ │ - 17: 00000000 0 FUNC GLOBAL DEFAULT UND uselocale@GLIBC_2.4 (2) │ │ │ │ - 18: 00000000 0 FUNC GLOBAL DEFAULT UND fputs@GLIBC_2.4 (2) │ │ │ │ - 19: 00000000 0 FUNC GLOBAL DEFAULT UND dirname@GLIBC_2.4 (2) │ │ │ │ - 20: 00000000 0 FUNC GLOBAL DEFAULT UND dlsym@GLIBC_2.34 (3) │ │ │ │ - 21: 00000000 0 FUNC GLOBAL DEFAULT UND dlerror@GLIBC_2.34 (3) │ │ │ │ - 22: 00000000 0 FUNC GLOBAL DEFAULT UND getc@GLIBC_2.4 (2) │ │ │ │ - 23: 00000000 0 FUNC GLOBAL DEFAULT UND syscall@GLIBC_2.4 (2) │ │ │ │ - 24: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_kill@GLIBC_2.34 (3) │ │ │ │ - 25: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_destroy@GLIBC_2.4 (2) │ │ │ │ - 26: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_broadcast@GLIBC_2.4 (2) │ │ │ │ - 27: 00000000 0 FUNC GLOBAL DEFAULT UND numa_run_on_node@libnuma_1.1 (20) │ │ │ │ - 28: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_init@GLIBC_2.4 (2) │ │ │ │ - 29: 00000000 0 FUNC GLOBAL DEFAULT UND sched_setaffinity@GLIBC_2.4 (2) │ │ │ │ - 30: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_destroy@GLIBC_2.4 (2) │ │ │ │ - 31: 00000000 0 FUNC GLOBAL DEFAULT UND sched_getaffinity@GLIBC_2.4 (2) │ │ │ │ - 32: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_init@GLIBC_2.4 (2) │ │ │ │ - 33: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_delete@GLIBC_2.34 (3) │ │ │ │ - 34: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setspecific@GLIBC_2.34 (3) │ │ │ │ - 35: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_self@GLIBC_2.4 (2) │ │ │ │ - 36: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_getspecific@GLIBC_2.34 (3) │ │ │ │ - 37: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_create@GLIBC_2.34 (3) │ │ │ │ - 38: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_destroy@GLIBC_2.4 (2) │ │ │ │ - 39: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_init@GLIBC_2.4 (2) │ │ │ │ - 40: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_create@GLIBC_2.34 (3) │ │ │ │ - 41: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_exit@GLIBC_2.4 (2) │ │ │ │ - 42: 00000000 0 FUNC GLOBAL DEFAULT UND sched_yield@GLIBC_2.4 (2) │ │ │ │ - 43: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_cond_timedwait64@GLIBC_2.34 (3) │ │ │ │ - 44: 00000000 0 FUNC GLOBAL DEFAULT UND madvise@GLIBC_2.4 (2) │ │ │ │ - 45: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_wait@GLIBC_2.4 (2) │ │ │ │ - 46: 00000000 0 FUNC GLOBAL DEFAULT UND munmap@GLIBC_2.4 (2) │ │ │ │ - 47: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_signal@GLIBC_2.4 (2) │ │ │ │ - 48: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_setclock@GLIBC_2.34 (3) │ │ │ │ - 49: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setname_np@GLIBC_2.34 (3) │ │ │ │ - 50: 00000000 0 FUNC GLOBAL DEFAULT UND numa_bitmask_free@libnuma_1.2 (21) │ │ │ │ - 51: 00000000 0 FUNC GLOBAL DEFAULT UND numa_get_mems_allowed@libnuma_1.2 (21) │ │ │ │ - 52: 00000000 0 FUNC GLOBAL DEFAULT UND numa_num_configured_nodes@libnuma_1.2 (21) │ │ │ │ - 53: 00000000 0 FUNC GLOBAL DEFAULT UND numa_available@libnuma_1.1 (20) │ │ │ │ - 54: 00000000 0 FUNC GLOBAL DEFAULT UND mbind@libnuma_1.1 (20) │ │ │ │ - 55: 00000000 0 FUNC GLOBAL DEFAULT UND mmap64@GLIBC_2.4 (2) │ │ │ │ - 56: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_detach@GLIBC_2.34 (3) │ │ │ │ - 57: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_join@GLIBC_2.34 (3) │ │ │ │ - 58: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_sigmask@GLIBC_2.32 (5) │ │ │ │ - 59: 00000000 0 FUNC GLOBAL DEFAULT UND __timerfd_settime64@GLIBC_2.34 (3) │ │ │ │ - 60: 00000000 0 FUNC GLOBAL DEFAULT UND timerfd_create@GLIBC_2.8 (6) │ │ │ │ - 61: 00000000 0 FUNC GLOBAL DEFAULT UND __getrusage64@GLIBC_2.34 (3) │ │ │ │ - 62: 00000000 0 FUNC GLOBAL DEFAULT UND clock_getcpuclockid@GLIBC_2.17 (7) │ │ │ │ - 63: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_double@LIBFFI_BASE_8.0 (18) │ │ │ │ - 64: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (2) │ │ │ │ - 65: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_float@LIBFFI_BASE_8.0 (18) │ │ │ │ - 66: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint64@LIBFFI_BASE_8.0 (18) │ │ │ │ - 67: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint16@LIBFFI_BASE_8.0 (18) │ │ │ │ - 68: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint32@LIBFFI_BASE_8.0 (18) │ │ │ │ - 69: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint8@LIBFFI_BASE_8.0 (18) │ │ │ │ - 70: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint64@LIBFFI_BASE_8.0 (18) │ │ │ │ - 71: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_pointer@LIBFFI_BASE_8.0 (18) │ │ │ │ - 72: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint16@LIBFFI_BASE_8.0 (18) │ │ │ │ - 73: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_void@LIBFFI_BASE_8.0 (18) │ │ │ │ - 74: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint32@LIBFFI_BASE_8.0 (18) │ │ │ │ - 75: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint8@LIBFFI_BASE_8.0 (18) │ │ │ │ - 76: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 (19) │ │ │ │ - 77: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_alloc@LIBFFI_CLOSURE_8.0 (19) │ │ │ │ - 78: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_free@LIBFFI_CLOSURE_8.0 (19) │ │ │ │ - 79: 00000000 0 FUNC GLOBAL DEFAULT UND stpcpy@GLIBC_2.4 (2) │ │ │ │ - 80: 00000000 0 FUNC GLOBAL DEFAULT UND vsnprintf@GLIBC_2.4 (2) │ │ │ │ - 81: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (2) │ │ │ │ - 82: 00000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.4 (2) │ │ │ │ - 83: 00000000 0 FUNC GLOBAL DEFAULT UND __ctime64_r@GLIBC_2.34 (3) │ │ │ │ - 84: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (3) │ │ │ │ - 85: 00000000 0 FUNC GLOBAL DEFAULT UND __nanosleep64@GLIBC_2.34 (3) │ │ │ │ - 86: 00000000 0 FUNC GLOBAL DEFAULT UND posix_memalign@GLIBC_2.4 (2) │ │ │ │ - 87: 00000000 0 FUNC GLOBAL DEFAULT UND strnlen@GLIBC_2.4 (2) │ │ │ │ - 88: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (2) │ │ │ │ - 89: 00000000 0 FUNC GLOBAL DEFAULT UND strerror@GLIBC_2.4 (2) │ │ │ │ - 90: 00000000 0 FUNC GLOBAL DEFAULT UND fprintf@GLIBC_2.4 (2) │ │ │ │ - 91: 00000000 0 FUNC GLOBAL DEFAULT UND fputc@GLIBC_2.4 (2) │ │ │ │ - 92: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtoul@GLIBC_2.38 (4) │ │ │ │ - 93: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtol@GLIBC_2.38 (4) │ │ │ │ - 94: 00000000 0 OBJECT GLOBAL DEFAULT UND stderr@GLIBC_2.4 (2) │ │ │ │ - 95: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (2) │ │ │ │ - 96: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (2) │ │ │ │ - 97: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (2) │ │ │ │ - 98: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (2) │ │ │ │ - 99: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (2) │ │ │ │ - 100: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (2) │ │ │ │ - 101: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (2) │ │ │ │ - 102: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (2) │ │ │ │ - 103: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (2) │ │ │ │ - 104: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (2) │ │ │ │ - 105: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (2) │ │ │ │ - 106: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (2) │ │ │ │ - 107: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_trylock@GLIBC_2.34 (3) │ │ │ │ - 108: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_lock@GLIBC_2.4 (2) │ │ │ │ - 109: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_unlock@GLIBC_2.4 (2) │ │ │ │ - 110: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ - 111: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ - 112: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ - 113: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ - 114: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mod_1 │ │ │ │ - 115: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub │ │ │ │ - 116: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add │ │ │ │ - 117: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_divrem_1 │ │ │ │ - 118: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_cmp │ │ │ │ - 119: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_xor_n │ │ │ │ - 120: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_ior_n │ │ │ │ - 121: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_andn_n │ │ │ │ - 122: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_and_n │ │ │ │ - 123: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_invert │ │ │ │ - 124: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm_sec │ │ │ │ - 125: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm │ │ │ │ - 126: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_nextprime │ │ │ │ - 127: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_probab_prime_p │ │ │ │ - 128: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_export │ │ │ │ - 129: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_sizeinbase │ │ │ │ - 130: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_tdiv_qr │ │ │ │ - 131: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcdext │ │ │ │ - 132: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_clear │ │ │ │ - 133: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcd │ │ │ │ - 134: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_init │ │ │ │ - 135: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_gcd_1 │ │ │ │ - 136: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d_2exp │ │ │ │ - 137: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d │ │ │ │ - 138: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_lshift │ │ │ │ - 139: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_rshift │ │ │ │ - 140: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_create@GLIBC_2.4 (2) │ │ │ │ - 141: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_ctl@GLIBC_2.4 (2) │ │ │ │ - 142: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_wait@GLIBC_2.4 (2) │ │ │ │ - 143: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd@GLIBC_2.7 (8) │ │ │ │ - 144: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd_write@GLIBC_2.7 (8) │ │ │ │ - 145: 00000000 0 FUNC GLOBAL DEFAULT UND __xpg_strerror_r@GLIBC_2.4 (2) │ │ │ │ - 146: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_close@GLIBC_2.4 (2) │ │ │ │ - 147: 00000000 0 FUNC GLOBAL DEFAULT UND iconv@GLIBC_2.4 (2) │ │ │ │ - 148: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_open@GLIBC_2.4 (2) │ │ │ │ - 149: 00000000 0 FUNC GLOBAL DEFAULT UND creat@GLIBC_2.4 (2) │ │ │ │ - 150: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (2) │ │ │ │ - 151: 00000000 0 FUNC GLOBAL DEFAULT UND umask@GLIBC_2.4 (2) │ │ │ │ - 152: 00000000 0 FUNC GLOBAL DEFAULT UND mkfifo@GLIBC_2.4 (2) │ │ │ │ - 153: 00000000 0 FUNC GLOBAL DEFAULT UND sigprocmask@GLIBC_2.4 (2) │ │ │ │ - 154: 00000000 0 FUNC GLOBAL DEFAULT UND lseek64@GLIBC_2.4 (2) │ │ │ │ - 155: 00000000 0 FUNC GLOBAL DEFAULT UND __utime64@GLIBC_2.34 (3) │ │ │ │ - 156: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (2) │ │ │ │ - 157: 00000000 0 FUNC GLOBAL DEFAULT UND nl_langinfo@GLIBC_2.4 (2) │ │ │ │ - 158: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (3) │ │ │ │ - 159: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (3) │ │ │ │ - 160: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (2) │ │ │ │ - 161: 00000000 0 FUNC GLOBAL DEFAULT UND accept4@GLIBC_2.10 (9) │ │ │ │ - 162: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (3) │ │ │ │ - 163: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (2) │ │ │ │ - 164: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (3) │ │ │ │ - 165: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (3) │ │ │ │ - 166: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (2) │ │ │ │ - 167: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetpgrp@GLIBC_2.4 (2) │ │ │ │ - 168: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetpgrp@GLIBC_2.4 (2) │ │ │ │ - 169: 00000000 0 FUNC GLOBAL DEFAULT UND cfgetospeed@GLIBC_2.42 (10) │ │ │ │ - 170: 00000000 0 FUNC GLOBAL DEFAULT UND cfsetospeed@GLIBC_2.42 (10) │ │ │ │ - 171: 00000000 0 FUNC GLOBAL DEFAULT UND cfgetispeed@GLIBC_2.42 (10) │ │ │ │ - 172: 00000000 0 FUNC GLOBAL DEFAULT UND cfsetispeed@GLIBC_2.42 (10) │ │ │ │ - 173: 00000000 0 FUNC GLOBAL DEFAULT UND tcflush@GLIBC_2.4 (2) │ │ │ │ - 174: 00000000 0 FUNC GLOBAL DEFAULT UND tcflow@GLIBC_2.4 (2) │ │ │ │ - 175: 00000000 0 FUNC GLOBAL DEFAULT UND tcsendbreak@GLIBC_2.4 (2) │ │ │ │ - 176: 00000000 0 FUNC GLOBAL DEFAULT UND tcdrain@GLIBC_2.4 (2) │ │ │ │ - 177: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (2) │ │ │ │ - 178: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (2) │ │ │ │ - 179: 00000000 0 FUNC GLOBAL DEFAULT UND getpgrp@GLIBC_2.4 (2) │ │ │ │ - 180: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (2) │ │ │ │ - 181: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (2) │ │ │ │ - 182: 00000000 0 FUNC GLOBAL DEFAULT UND setpriority@GLIBC_2.4 (2) │ │ │ │ - 183: 00000000 0 FUNC GLOBAL DEFAULT UND getpriority@GLIBC_2.4 (2) │ │ │ │ - 184: 00000000 0 FUNC GLOBAL DEFAULT UND nice@GLIBC_2.4 (2) │ │ │ │ - 185: 00000000 0 FUNC GLOBAL DEFAULT UND times@GLIBC_2.4 (2) │ │ │ │ - 186: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (2) │ │ │ │ - 187: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (2) │ │ │ │ - 188: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (2) │ │ │ │ - 189: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (2) │ │ │ │ - 190: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (11) │ │ │ │ - 191: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (3) │ │ │ │ - 192: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (3) │ │ │ │ - 193: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (3) │ │ │ │ - 194: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (3) │ │ │ │ - 195: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (2) │ │ │ │ - 196: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (2) │ │ │ │ - 197: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (2) │ │ │ │ - 198: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (2) │ │ │ │ - 199: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (2) │ │ │ │ - 200: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (2) │ │ │ │ - 201: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (2) │ │ │ │ - 202: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (2) │ │ │ │ - 203: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (2) │ │ │ │ - 204: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (2) │ │ │ │ - 205: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (2) │ │ │ │ - 206: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (2) │ │ │ │ - 207: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (2) │ │ │ │ - 208: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (2) │ │ │ │ - 209: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (2) │ │ │ │ - 210: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (2) │ │ │ │ - 211: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (2) │ │ │ │ - 212: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (2) │ │ │ │ - 213: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (2) │ │ │ │ - 214: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (2) │ │ │ │ - 215: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (12) │ │ │ │ - 216: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (3) │ │ │ │ - 217: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (2) │ │ │ │ - 218: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (2) │ │ │ │ - 219: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (2) │ │ │ │ - 220: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (2) │ │ │ │ - 221: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (2) │ │ │ │ - 222: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (2) │ │ │ │ - 223: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (2) │ │ │ │ - 224: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (2) │ │ │ │ - 225: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (2) │ │ │ │ - 226: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (2) │ │ │ │ - 227: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (2) │ │ │ │ - 228: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (2) │ │ │ │ - 229: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (2) │ │ │ │ - 230: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (2) │ │ │ │ - 231: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (2) │ │ │ │ - 232: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (2) │ │ │ │ - 233: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (2) │ │ │ │ - 234: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (2) │ │ │ │ - 235: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (2) │ │ │ │ - 236: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (2) │ │ │ │ - 237: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (2) │ │ │ │ - 238: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (2) │ │ │ │ - 239: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (2) │ │ │ │ - 240: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (2) │ │ │ │ - 241: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (2) │ │ │ │ - 242: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (2) │ │ │ │ - 243: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (2) │ │ │ │ - 244: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (2) │ │ │ │ - 245: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (3) │ │ │ │ - 246: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (2) │ │ │ │ - 247: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (2) │ │ │ │ - 248: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (2) │ │ │ │ - 249: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (2) │ │ │ │ - 250: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (2) │ │ │ │ - 251: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (13) │ │ │ │ - 252: 00000000 0 FUNC GLOBAL DEFAULT UND setpgid@GLIBC_2.4 (2) │ │ │ │ - 253: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setflags@GLIBC_2.4 (2) │ │ │ │ - 254: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (2) │ │ │ │ - 255: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setsigdefault@GLIBC_2.4 (2) │ │ │ │ - 256: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (2) │ │ │ │ - 257: 00000000 0 FUNC GLOBAL DEFAULT UND initgroups@GLIBC_2.4 (2) │ │ │ │ - 258: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_destroy@GLIBC_2.4 (2) │ │ │ │ - 259: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (2) │ │ │ │ - 260: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_destroy@GLIBC_2.4 (2) │ │ │ │ - 261: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (2) │ │ │ │ - 262: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addchdir_np@GLIBC_2.29 (14) │ │ │ │ - 263: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (2) │ │ │ │ - 264: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_init@GLIBC_2.4 (2) │ │ │ │ - 265: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_init@GLIBC_2.4 (2) │ │ │ │ - 266: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_adddup2@GLIBC_2.4 (2) │ │ │ │ - 267: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addclose@GLIBC_2.4 (2) │ │ │ │ - 268: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (2) │ │ │ │ - 269: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addopen@GLIBC_2.4 (2) │ │ │ │ - 270: 00000000 0 FUNC GLOBAL DEFAULT UND execvp@GLIBC_2.4 (2) │ │ │ │ - 271: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (2) │ │ │ │ - 272: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (2) │ │ │ │ - 273: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (2) │ │ │ │ - 274: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (2) │ │ │ │ - 275: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (15) │ │ │ │ - 276: 00000000 0 FUNC GLOBAL DEFAULT UND pipe2@GLIBC_2.9 (16) │ │ │ │ - 277: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (2) │ │ │ │ - 278: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (2) │ │ │ │ - 279: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (2) │ │ │ │ - 280: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (2) │ │ │ │ - 281: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (3) │ │ │ │ - 282: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (2) │ │ │ │ - 283: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (2) │ │ │ │ - 284: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (2) │ │ │ │ - 285: 00000000 0 FUNC GLOBAL DEFAULT UND getpgid@GLIBC_2.4 (2) │ │ │ │ - 286: 00000000 0 FUNC GLOBAL DEFAULT UND tigetnum@NCURSES6_TINFO_5.0.19991023 (22) │ │ │ │ - 287: 00000000 0 FUNC GLOBAL DEFAULT UND tigetflag@NCURSES6_TINFO_5.0.19991023 (22) │ │ │ │ - 288: 00000000 0 FUNC GLOBAL DEFAULT UND tigetstr@NCURSES6_TINFO_5.0.19991023 (22) │ │ │ │ - 289: 00000000 0 FUNC GLOBAL DEFAULT UND setupterm@NCURSES6_TINFO_5.0.19991023 (22) │ │ │ │ - 290: 00000000 0 FUNC GLOBAL DEFAULT UND del_curterm@NCURSES6_TINFO_5.0.19991023 (22) │ │ │ │ - 291: 00000000 0 FUNC GLOBAL DEFAULT UND tputs@NCURSES6_TINFO_5.0.19991023 (22) │ │ │ │ - 292: 00000000 0 FUNC GLOBAL DEFAULT UND tparm@NCURSES6_TINFO_5.0.19991023 (22) │ │ │ │ - 293: 00000000 0 FUNC GLOBAL DEFAULT UND set_curterm@NCURSES6_TINFO_5.0.19991023 (22) │ │ │ │ - 294: 00000000 0 FUNC GLOBAL DEFAULT UND __gettimeofday64@GLIBC_2.34 (3) │ │ │ │ - 295: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (2) │ │ │ │ - 296: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (2) │ │ │ │ - 297: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (2) │ │ │ │ - 298: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ - 299: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (2) │ │ │ │ - 300: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (2) │ │ │ │ - 301: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ - 302: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ - 303: 00000000 0 FUNC GLOBAL DEFAULT UND acoshf@GLIBC_2.4 (23) │ │ │ │ - 304: 00000000 0 FUNC GLOBAL DEFAULT UND cos@GLIBC_2.4 (23) │ │ │ │ - 305: 00000000 0 FUNC GLOBAL DEFAULT UND atanf@GLIBC_2.4 (23) │ │ │ │ - 306: 00000000 0 FUNC GLOBAL DEFAULT UND cosh@GLIBC_2.4 (23) │ │ │ │ - 307: 00000000 0 FUNC GLOBAL DEFAULT UND cosf@GLIBC_2.4 (23) │ │ │ │ - 308: 00000000 0 FUNC GLOBAL DEFAULT UND atanh@GLIBC_2.4 (23) │ │ │ │ - 309: 00000000 0 FUNC GLOBAL DEFAULT UND ldexp@GLIBC_2.4 (23) │ │ │ │ - 310: 00000000 0 FUNC GLOBAL DEFAULT UND atan@GLIBC_2.4 (23) │ │ │ │ - 311: 00000000 0 FUNC GLOBAL DEFAULT UND sincosf@GLIBC_2.4 (23) │ │ │ │ - 312: 00000000 0 FUNC GLOBAL DEFAULT UND pow@GLIBC_2.29 (24) │ │ │ │ - 313: 00000000 0 FUNC GLOBAL DEFAULT UND log2@GLIBC_2.29 (24) │ │ │ │ - 314: 00000000 0 FUNC GLOBAL DEFAULT UND expm1@GLIBC_2.4 (23) │ │ │ │ - 315: 00000000 0 FUNC GLOBAL DEFAULT UND asin@GLIBC_2.4 (23) │ │ │ │ - 316: 00000000 0 FUNC GLOBAL DEFAULT UND tan@GLIBC_2.4 (23) │ │ │ │ - 317: 00000000 0 FUNC GLOBAL DEFAULT UND logf@GLIBC_2.27 (25) │ │ │ │ - 318: 00000000 0 FUNC GLOBAL DEFAULT UND tanf@GLIBC_2.4 (23) │ │ │ │ - 319: 00000000 0 FUNC GLOBAL DEFAULT UND asinf@GLIBC_2.4 (23) │ │ │ │ - 320: 00000000 0 FUNC GLOBAL DEFAULT UND sin@GLIBC_2.4 (23) │ │ │ │ - 321: 00000000 0 FUNC GLOBAL DEFAULT UND tanh@GLIBC_2.4 (23) │ │ │ │ - 322: 00000000 0 FUNC GLOBAL DEFAULT UND sinhf@GLIBC_2.4 (23) │ │ │ │ - 323: 00000000 0 FUNC GLOBAL DEFAULT UND asinh@GLIBC_2.4 (23) │ │ │ │ - 324: 00000000 0 FUNC GLOBAL DEFAULT UND log1p@GLIBC_2.4 (23) │ │ │ │ - 325: 00000000 0 FUNC GLOBAL DEFAULT UND tanhf@GLIBC_2.4 (23) │ │ │ │ - 326: 00000000 0 FUNC GLOBAL DEFAULT UND acosf@GLIBC_2.4 (23) │ │ │ │ - 327: 00000000 0 FUNC GLOBAL DEFAULT UND sincos@GLIBC_2.4 (23) │ │ │ │ - 328: 00000000 0 FUNC GLOBAL DEFAULT UND powf@GLIBC_2.27 (25) │ │ │ │ - 329: 00000000 0 FUNC GLOBAL DEFAULT UND exp@GLIBC_2.29 (24) │ │ │ │ - 330: 00000000 0 FUNC GLOBAL DEFAULT UND acosh@GLIBC_2.4 (23) │ │ │ │ - 331: 00000000 0 FUNC GLOBAL DEFAULT UND asinhf@GLIBC_2.4 (23) │ │ │ │ - 332: 00000000 0 FUNC GLOBAL DEFAULT UND ceil@GLIBC_2.4 (23) │ │ │ │ - 333: 00000000 0 FUNC GLOBAL DEFAULT UND expm1f@GLIBC_2.4 (23) │ │ │ │ - 334: 00000000 0 FUNC GLOBAL DEFAULT UND expf@GLIBC_2.27 (25) │ │ │ │ - 335: 00000000 0 FUNC GLOBAL DEFAULT UND coshf@GLIBC_2.4 (23) │ │ │ │ - 336: 00000000 0 FUNC GLOBAL DEFAULT UND log1pf@GLIBC_2.4 (23) │ │ │ │ - 337: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (24) │ │ │ │ - 338: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (23) │ │ │ │ - 339: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (23) │ │ │ │ - 340: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (23) │ │ │ │ - 341: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (23) │ │ │ │ - 342: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (2) │ │ │ │ - 343: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (2) │ │ │ │ - 344: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (2) │ │ │ │ - 345: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (2) │ │ │ │ - 346: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (2) │ │ │ │ - 347: 00000000 0 FUNC GLOBAL DEFAULT UND wcwidth@GLIBC_2.4 (2) │ │ │ │ - 348: 00000000 0 FUNC GLOBAL DEFAULT UND sleep@GLIBC_2.4 (2) │ │ │ │ - 349: 00000000 0 FUNC GLOBAL DEFAULT UND puts@GLIBC_2.4 (2) │ │ │ │ - 350: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (2) │ │ │ │ - 351: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (2) │ │ │ │ - 352: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (2) │ │ │ │ - 353: 00000000 0 FUNC GLOBAL DEFAULT UND regerror@GLIBC_2.4 (2) │ │ │ │ - 354: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (2) │ │ │ │ - 355: 00000000 0 FUNC GLOBAL DEFAULT UND regcomp@GLIBC_2.4 (2) │ │ │ │ - 356: 00000000 0 FUNC GLOBAL DEFAULT UND regfree@GLIBC_2.4 (2) │ │ │ │ - 357: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (2) │ │ │ │ - 358: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (2) │ │ │ │ - 359: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (2) │ │ │ │ - 360: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ - 361: 00000000 0 FUNC GLOBAL DEFAULT UND inflateInit2_ │ │ │ │ - 362: 00000000 0 FUNC GLOBAL DEFAULT UND deflateInit2_ │ │ │ │ - 363: 00000000 0 FUNC GLOBAL DEFAULT UND inflateSetDictionary │ │ │ │ - 364: 00000000 0 FUNC GLOBAL DEFAULT UND deflateSetDictionary │ │ │ │ - 365: 00000000 0 FUNC GLOBAL DEFAULT UND inflateEnd │ │ │ │ - 366: 00000000 0 FUNC GLOBAL DEFAULT UND inflate │ │ │ │ - 367: 00000000 0 FUNC GLOBAL DEFAULT UND deflateEnd │ │ │ │ - 368: 00000000 0 FUNC GLOBAL DEFAULT UND deflate │ │ │ │ - 369: 00000000 0 FUNC GLOBAL DEFAULT UND inflateReset │ │ │ │ - 370: 00000000 0 FUNC GLOBAL DEFAULT UND zlibVersion │ │ │ │ - 371: 00000000 0 FUNC GLOBAL DEFAULT UND adler32 │ │ │ │ - 372: 00000000 0 FUNC GLOBAL DEFAULT UND sendmsg@GLIBC_2.4 (2) │ │ │ │ - 373: 00000000 0 FUNC GLOBAL DEFAULT UND writev@GLIBC_2.4 (2) │ │ │ │ - 374: 00000000 0 FUNC GLOBAL DEFAULT UND recvmsg@GLIBC_2.4 (2) │ │ │ │ - 375: 00000000 0 FUNC GLOBAL DEFAULT UND gai_strerror@GLIBC_2.4 (2) │ │ │ │ - 376: 00000000 0 FUNC GLOBAL DEFAULT UND htonl@GLIBC_2.4 (2) │ │ │ │ - 377: 00000000 0 FUNC GLOBAL DEFAULT UND setsockopt@GLIBC_2.4 (2) │ │ │ │ - 378: 00000000 0 FUNC GLOBAL DEFAULT UND getsockopt@GLIBC_2.4 (2) │ │ │ │ - 379: 00000000 0 FUNC GLOBAL DEFAULT UND listen@GLIBC_2.4 (2) │ │ │ │ - 380: 00000000 0 FUNC GLOBAL DEFAULT UND socket@GLIBC_2.4 (2) │ │ │ │ - 381: 00000000 0 FUNC GLOBAL DEFAULT UND bind@GLIBC_2.4 (2) │ │ │ │ - 382: 00000000 0 FUNC GLOBAL DEFAULT UND connect@GLIBC_2.4 (2) │ │ │ │ - 383: 00000000 0 FUNC GLOBAL DEFAULT UND ntohl@GLIBC_2.4 (2) │ │ │ │ - 384: 00000000 0 FUNC GLOBAL DEFAULT UND ntohs@GLIBC_2.4 (2) │ │ │ │ - 385: 00000000 0 FUNC GLOBAL DEFAULT UND htons@GLIBC_2.4 (2) │ │ │ │ - 386: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (2) │ │ │ │ - 387: 00000000 0 FUNC GLOBAL DEFAULT UND getnameinfo@GLIBC_2.4 (2) │ │ │ │ - 388: 00000000 0 FUNC GLOBAL DEFAULT UND getaddrinfo@GLIBC_2.4 (2) │ │ │ │ - 389: 00000000 0 FUNC GLOBAL DEFAULT UND freeaddrinfo@GLIBC_2.4 (2) │ │ │ │ - 390: 00000000 0 FUNC GLOBAL DEFAULT UND send@GLIBC_2.4 (2) │ │ │ │ - 391: 00000000 0 FUNC GLOBAL DEFAULT UND recvfrom@GLIBC_2.4 (2) │ │ │ │ - 392: 00000000 0 FUNC GLOBAL DEFAULT UND sendto@GLIBC_2.4 (2) │ │ │ │ - 393: 00000000 0 FUNC GLOBAL DEFAULT UND recv@GLIBC_2.4 (2) │ │ │ │ - 394: 00000000 0 FUNC GLOBAL DEFAULT UND getsockname@GLIBC_2.4 (2) │ │ │ │ - 395: 00000000 0 FUNC GLOBAL DEFAULT UND getpeername@GLIBC_2.4 (2) │ │ │ │ - 396: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (2) │ │ │ │ - 397: 00000000 0 FUNC GLOBAL DEFAULT UND getrandom@GLIBC_2.25 (17) │ │ │ │ - 398: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (17) │ │ │ │ - 399: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (2) │ │ │ │ - 400: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (2) │ │ │ │ - 401: 00000000 0 FUNC GLOBAL DEFAULT UND poll@GLIBC_2.4 (2) │ │ │ │ - 402: 0000ce1c 0 FUNC GLOBAL DEFAULT UND ffi_call@LIBFFI_BASE_8.0 (18) │ │ │ │ - 403: 0000bf94 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (2) │ │ │ │ - 404: 0000cbdc 0 FUNC GLOBAL DEFAULT UND ffi_prep_cif@LIBFFI_BASE_8.0 (18) │ │ │ │ + 2: 00000000 0 FUNC GLOBAL DEFAULT UND __libc_start_main@GLIBC_2.34 (3) │ │ │ │ + 3: 00000000 0 FUNC GLOBAL DEFAULT UND __gettimeofday64@GLIBC_2.34 (3) │ │ │ │ + 4: 00000000 0 FUNC GLOBAL DEFAULT UND set_curterm@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ + 5: 00000000 0 FUNC GLOBAL DEFAULT UND tputs@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ + 6: 00000000 0 FUNC GLOBAL DEFAULT UND tparm@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ + 7: 00000000 0 FUNC GLOBAL DEFAULT UND tigetflag@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ + 8: 00000000 0 FUNC GLOBAL DEFAULT UND tigetnum@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ + 9: 00000000 0 FUNC GLOBAL DEFAULT UND setupterm@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ + 10: 00000000 0 FUNC GLOBAL DEFAULT UND tigetstr@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ + 11: 00000000 0 FUNC GLOBAL DEFAULT UND del_curterm@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ + 12: 00000000 0 FUNC GLOBAL DEFAULT UND __ioctl_time64@GLIBC_2.34 (3) │ │ │ │ + 13: 00000000 0 FUNC GLOBAL DEFAULT UND mprotect@GLIBC_2.4 (2) │ │ │ │ + 14: 00000000 0 FUNC GLOBAL DEFAULT UND dl_iterate_phdr@GLIBC_2.4 (2) │ │ │ │ + 15: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_sscanf@GLIBC_2.38 (4) │ │ │ │ + 16: 00000000 0 FUNC GLOBAL DEFAULT UND dlinfo@GLIBC_2.34 (3) │ │ │ │ + 17: 00000000 0 FUNC GLOBAL DEFAULT UND dlopen@GLIBC_2.34 (3) │ │ │ │ + 18: 00000000 0 FUNC GLOBAL DEFAULT UND dlclose@GLIBC_2.34 (3) │ │ │ │ + 19: 00000000 0 FUNC GLOBAL DEFAULT UND fseek@GLIBC_2.4 (2) │ │ │ │ + 20: 00000000 0 FUNC GLOBAL DEFAULT UND feof@GLIBC_2.4 (2) │ │ │ │ + 21: 00000000 0 FUNC GLOBAL DEFAULT UND ftell@GLIBC_2.4 (2) │ │ │ │ + 22: 00000000 0 FUNC GLOBAL DEFAULT UND fread@GLIBC_2.4 (2) │ │ │ │ + 23: 00000000 0 FUNC GLOBAL DEFAULT UND fgets@GLIBC_2.4 (2) │ │ │ │ + 24: 00000000 0 FUNC GLOBAL DEFAULT UND newlocale@GLIBC_2.4 (2) │ │ │ │ + 25: 00000000 0 FUNC GLOBAL DEFAULT UND freelocale@GLIBC_2.4 (2) │ │ │ │ + 26: 00000000 0 FUNC GLOBAL DEFAULT UND uselocale@GLIBC_2.4 (2) │ │ │ │ + 27: 00000000 0 FUNC GLOBAL DEFAULT UND fputs@GLIBC_2.4 (2) │ │ │ │ + 28: 00000000 0 FUNC GLOBAL DEFAULT UND dirname@GLIBC_2.4 (2) │ │ │ │ + 29: 00000000 0 FUNC GLOBAL DEFAULT UND dlsym@GLIBC_2.34 (3) │ │ │ │ + 30: 00000000 0 FUNC GLOBAL DEFAULT UND dlerror@GLIBC_2.34 (3) │ │ │ │ + 31: 00000000 0 FUNC GLOBAL DEFAULT UND getc@GLIBC_2.4 (2) │ │ │ │ + 32: 00000000 0 FUNC GLOBAL DEFAULT UND syscall@GLIBC_2.4 (2) │ │ │ │ + 33: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_kill@GLIBC_2.34 (3) │ │ │ │ + 34: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_destroy@GLIBC_2.4 (2) │ │ │ │ + 35: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_broadcast@GLIBC_2.4 (2) │ │ │ │ + 36: 00000000 0 FUNC GLOBAL DEFAULT UND numa_run_on_node@libnuma_1.1 (21) │ │ │ │ + 37: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_init@GLIBC_2.4 (2) │ │ │ │ + 38: 00000000 0 FUNC GLOBAL DEFAULT UND sched_setaffinity@GLIBC_2.4 (2) │ │ │ │ + 39: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_destroy@GLIBC_2.4 (2) │ │ │ │ + 40: 00000000 0 FUNC GLOBAL DEFAULT UND sched_getaffinity@GLIBC_2.4 (2) │ │ │ │ + 41: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_init@GLIBC_2.4 (2) │ │ │ │ + 42: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_delete@GLIBC_2.34 (3) │ │ │ │ + 43: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setspecific@GLIBC_2.34 (3) │ │ │ │ + 44: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_self@GLIBC_2.4 (2) │ │ │ │ + 45: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_getspecific@GLIBC_2.34 (3) │ │ │ │ + 46: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_create@GLIBC_2.34 (3) │ │ │ │ + 47: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_destroy@GLIBC_2.4 (2) │ │ │ │ + 48: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_init@GLIBC_2.4 (2) │ │ │ │ + 49: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_create@GLIBC_2.34 (3) │ │ │ │ + 50: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_exit@GLIBC_2.4 (2) │ │ │ │ + 51: 00000000 0 FUNC GLOBAL DEFAULT UND sched_yield@GLIBC_2.4 (2) │ │ │ │ + 52: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_cond_timedwait64@GLIBC_2.34 (3) │ │ │ │ + 53: 00000000 0 FUNC GLOBAL DEFAULT UND madvise@GLIBC_2.4 (2) │ │ │ │ + 54: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_wait@GLIBC_2.4 (2) │ │ │ │ + 55: 00000000 0 FUNC GLOBAL DEFAULT UND munmap@GLIBC_2.4 (2) │ │ │ │ + 56: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_signal@GLIBC_2.4 (2) │ │ │ │ + 57: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_setclock@GLIBC_2.34 (3) │ │ │ │ + 58: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setname_np@GLIBC_2.34 (3) │ │ │ │ + 59: 00000000 0 FUNC GLOBAL DEFAULT UND numa_bitmask_free@libnuma_1.2 (22) │ │ │ │ + 60: 00000000 0 FUNC GLOBAL DEFAULT UND numa_get_mems_allowed@libnuma_1.2 (22) │ │ │ │ + 61: 00000000 0 FUNC GLOBAL DEFAULT UND numa_num_configured_nodes@libnuma_1.2 (22) │ │ │ │ + 62: 00000000 0 FUNC GLOBAL DEFAULT UND numa_available@libnuma_1.1 (21) │ │ │ │ + 63: 00000000 0 FUNC GLOBAL DEFAULT UND mbind@libnuma_1.1 (21) │ │ │ │ + 64: 00000000 0 FUNC GLOBAL DEFAULT UND mmap64@GLIBC_2.4 (2) │ │ │ │ + 65: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_detach@GLIBC_2.34 (3) │ │ │ │ + 66: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_join@GLIBC_2.34 (3) │ │ │ │ + 67: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_sigmask@GLIBC_2.32 (5) │ │ │ │ + 68: 00000000 0 FUNC GLOBAL DEFAULT UND __timerfd_settime64@GLIBC_2.34 (3) │ │ │ │ + 69: 00000000 0 FUNC GLOBAL DEFAULT UND timerfd_create@GLIBC_2.8 (6) │ │ │ │ + 70: 00000000 0 FUNC GLOBAL DEFAULT UND __getrusage64@GLIBC_2.34 (3) │ │ │ │ + 71: 00000000 0 FUNC GLOBAL DEFAULT UND clock_getcpuclockid@GLIBC_2.17 (7) │ │ │ │ + 72: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_double@LIBFFI_BASE_8.0 (19) │ │ │ │ + 73: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (2) │ │ │ │ + 74: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_float@LIBFFI_BASE_8.0 (19) │ │ │ │ + 75: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint64@LIBFFI_BASE_8.0 (19) │ │ │ │ + 76: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint16@LIBFFI_BASE_8.0 (19) │ │ │ │ + 77: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint32@LIBFFI_BASE_8.0 (19) │ │ │ │ + 78: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint8@LIBFFI_BASE_8.0 (19) │ │ │ │ + 79: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint64@LIBFFI_BASE_8.0 (19) │ │ │ │ + 80: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_pointer@LIBFFI_BASE_8.0 (19) │ │ │ │ + 81: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint16@LIBFFI_BASE_8.0 (19) │ │ │ │ + 82: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_void@LIBFFI_BASE_8.0 (19) │ │ │ │ + 83: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint32@LIBFFI_BASE_8.0 (19) │ │ │ │ + 84: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint8@LIBFFI_BASE_8.0 (19) │ │ │ │ + 85: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 (20) │ │ │ │ + 86: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_alloc@LIBFFI_CLOSURE_8.0 (20) │ │ │ │ + 87: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_free@LIBFFI_CLOSURE_8.0 (20) │ │ │ │ + 88: 00000000 0 FUNC GLOBAL DEFAULT UND stpcpy@GLIBC_2.4 (2) │ │ │ │ + 89: 00000000 0 FUNC GLOBAL DEFAULT UND vsnprintf@GLIBC_2.4 (2) │ │ │ │ + 90: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (2) │ │ │ │ + 91: 00000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.4 (2) │ │ │ │ + 92: 00000000 0 FUNC GLOBAL DEFAULT UND __ctime64_r@GLIBC_2.34 (3) │ │ │ │ + 93: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (3) │ │ │ │ + 94: 00000000 0 FUNC GLOBAL DEFAULT UND __nanosleep64@GLIBC_2.34 (3) │ │ │ │ + 95: 00000000 0 FUNC GLOBAL DEFAULT UND posix_memalign@GLIBC_2.4 (2) │ │ │ │ + 96: 00000000 0 FUNC GLOBAL DEFAULT UND strnlen@GLIBC_2.4 (2) │ │ │ │ + 97: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (2) │ │ │ │ + 98: 00000000 0 FUNC GLOBAL DEFAULT UND strerror@GLIBC_2.4 (2) │ │ │ │ + 99: 00000000 0 FUNC GLOBAL DEFAULT UND fprintf@GLIBC_2.4 (2) │ │ │ │ + 100: 00000000 0 FUNC GLOBAL DEFAULT UND fputc@GLIBC_2.4 (2) │ │ │ │ + 101: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtoul@GLIBC_2.38 (4) │ │ │ │ + 102: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtol@GLIBC_2.38 (4) │ │ │ │ + 103: 00000000 0 OBJECT GLOBAL DEFAULT UND stderr@GLIBC_2.4 (2) │ │ │ │ + 104: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (2) │ │ │ │ + 105: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (2) │ │ │ │ + 106: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (2) │ │ │ │ + 107: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (2) │ │ │ │ + 108: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (2) │ │ │ │ + 109: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (2) │ │ │ │ + 110: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (2) │ │ │ │ + 111: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (2) │ │ │ │ + 112: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (2) │ │ │ │ + 113: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (2) │ │ │ │ + 114: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (2) │ │ │ │ + 115: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (2) │ │ │ │ + 116: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_trylock@GLIBC_2.34 (3) │ │ │ │ + 117: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_lock@GLIBC_2.4 (2) │ │ │ │ + 118: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_unlock@GLIBC_2.4 (2) │ │ │ │ + 119: 00000000 0 FUNC GLOBAL DEFAULT UND accept4@GLIBC_2.10 (8) │ │ │ │ + 120: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ + 121: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ + 122: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ + 123: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ + 124: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mod_1 │ │ │ │ + 125: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub │ │ │ │ + 126: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add │ │ │ │ + 127: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_divrem_1 │ │ │ │ + 128: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_cmp │ │ │ │ + 129: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_xor_n │ │ │ │ + 130: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_ior_n │ │ │ │ + 131: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_andn_n │ │ │ │ + 132: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_and_n │ │ │ │ + 133: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_invert │ │ │ │ + 134: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm_sec │ │ │ │ + 135: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm │ │ │ │ + 136: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_nextprime │ │ │ │ + 137: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_probab_prime_p │ │ │ │ + 138: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_export │ │ │ │ + 139: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_sizeinbase │ │ │ │ + 140: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_tdiv_qr │ │ │ │ + 141: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcdext │ │ │ │ + 142: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_clear │ │ │ │ + 143: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcd │ │ │ │ + 144: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_init │ │ │ │ + 145: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_gcd_1 │ │ │ │ + 146: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d_2exp │ │ │ │ + 147: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d │ │ │ │ + 148: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_lshift │ │ │ │ + 149: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_rshift │ │ │ │ + 150: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_create@GLIBC_2.4 (2) │ │ │ │ + 151: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_ctl@GLIBC_2.4 (2) │ │ │ │ + 152: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_wait@GLIBC_2.4 (2) │ │ │ │ + 153: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd@GLIBC_2.7 (9) │ │ │ │ + 154: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd_write@GLIBC_2.7 (9) │ │ │ │ + 155: 00000000 0 FUNC GLOBAL DEFAULT UND __xpg_strerror_r@GLIBC_2.4 (2) │ │ │ │ + 156: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_close@GLIBC_2.4 (2) │ │ │ │ + 157: 00000000 0 FUNC GLOBAL DEFAULT UND iconv@GLIBC_2.4 (2) │ │ │ │ + 158: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_open@GLIBC_2.4 (2) │ │ │ │ + 159: 00000000 0 FUNC GLOBAL DEFAULT UND creat@GLIBC_2.4 (2) │ │ │ │ + 160: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (2) │ │ │ │ + 161: 00000000 0 FUNC GLOBAL DEFAULT UND umask@GLIBC_2.4 (2) │ │ │ │ + 162: 00000000 0 FUNC GLOBAL DEFAULT UND mkfifo@GLIBC_2.4 (2) │ │ │ │ + 163: 00000000 0 FUNC GLOBAL DEFAULT UND sigprocmask@GLIBC_2.4 (2) │ │ │ │ + 164: 00000000 0 FUNC GLOBAL DEFAULT UND lseek64@GLIBC_2.4 (2) │ │ │ │ + 165: 00000000 0 FUNC GLOBAL DEFAULT UND __utime64@GLIBC_2.34 (3) │ │ │ │ + 166: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (2) │ │ │ │ + 167: 00000000 0 FUNC GLOBAL DEFAULT UND nl_langinfo@GLIBC_2.4 (2) │ │ │ │ + 168: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (3) │ │ │ │ + 169: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (3) │ │ │ │ + 170: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (2) │ │ │ │ + 171: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (3) │ │ │ │ + 172: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (2) │ │ │ │ + 173: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (3) │ │ │ │ + 174: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (3) │ │ │ │ + 175: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (2) │ │ │ │ + 176: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetpgrp@GLIBC_2.4 (2) │ │ │ │ + 177: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetpgrp@GLIBC_2.4 (2) │ │ │ │ + 178: 00000000 0 FUNC GLOBAL DEFAULT UND tcflow@GLIBC_2.4 (2) │ │ │ │ + 179: 00000000 0 FUNC GLOBAL DEFAULT UND tcdrain@GLIBC_2.4 (2) │ │ │ │ + 180: 00000000 0 FUNC GLOBAL DEFAULT UND tcflush@GLIBC_2.4 (2) │ │ │ │ + 181: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (2) │ │ │ │ + 182: 00000000 0 FUNC GLOBAL DEFAULT UND tcsendbreak@GLIBC_2.4 (2) │ │ │ │ + 183: 00000000 0 FUNC GLOBAL DEFAULT UND getpgrp@GLIBC_2.4 (2) │ │ │ │ + 184: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (2) │ │ │ │ + 185: 00000000 0 FUNC GLOBAL DEFAULT UND cfsetospeed@GLIBC_2.42 (10) │ │ │ │ + 186: 00000000 0 FUNC GLOBAL DEFAULT UND cfgetospeed@GLIBC_2.42 (10) │ │ │ │ + 187: 00000000 0 FUNC GLOBAL DEFAULT UND cfsetispeed@GLIBC_2.42 (10) │ │ │ │ + 188: 00000000 0 FUNC GLOBAL DEFAULT UND cfgetispeed@GLIBC_2.42 (10) │ │ │ │ + 189: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (2) │ │ │ │ + 190: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (2) │ │ │ │ + 191: 00000000 0 FUNC GLOBAL DEFAULT UND setpriority@GLIBC_2.4 (2) │ │ │ │ + 192: 00000000 0 FUNC GLOBAL DEFAULT UND getpriority@GLIBC_2.4 (2) │ │ │ │ + 193: 00000000 0 FUNC GLOBAL DEFAULT UND nice@GLIBC_2.4 (2) │ │ │ │ + 194: 00000000 0 FUNC GLOBAL DEFAULT UND times@GLIBC_2.4 (2) │ │ │ │ + 195: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (2) │ │ │ │ + 196: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (2) │ │ │ │ + 197: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (2) │ │ │ │ + 198: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (2) │ │ │ │ + 199: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (11) │ │ │ │ + 200: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (3) │ │ │ │ + 201: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (3) │ │ │ │ + 202: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (3) │ │ │ │ + 203: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (3) │ │ │ │ + 204: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (2) │ │ │ │ + 205: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (2) │ │ │ │ + 206: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (2) │ │ │ │ + 207: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (2) │ │ │ │ + 208: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (2) │ │ │ │ + 209: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (2) │ │ │ │ + 210: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (2) │ │ │ │ + 211: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (2) │ │ │ │ + 212: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (2) │ │ │ │ + 213: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (2) │ │ │ │ + 214: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (2) │ │ │ │ + 215: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (2) │ │ │ │ + 216: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (2) │ │ │ │ + 217: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (2) │ │ │ │ + 218: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (2) │ │ │ │ + 219: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (2) │ │ │ │ + 220: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (2) │ │ │ │ + 221: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (2) │ │ │ │ + 222: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (2) │ │ │ │ + 223: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (2) │ │ │ │ + 224: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (12) │ │ │ │ + 225: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (3) │ │ │ │ + 226: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (2) │ │ │ │ + 227: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (2) │ │ │ │ + 228: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (2) │ │ │ │ + 229: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (2) │ │ │ │ + 230: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (2) │ │ │ │ + 231: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (2) │ │ │ │ + 232: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (2) │ │ │ │ + 233: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (2) │ │ │ │ + 234: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (2) │ │ │ │ + 235: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (2) │ │ │ │ + 236: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (2) │ │ │ │ + 237: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (2) │ │ │ │ + 238: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (2) │ │ │ │ + 239: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (2) │ │ │ │ + 240: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (2) │ │ │ │ + 241: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (2) │ │ │ │ + 242: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (2) │ │ │ │ + 243: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (2) │ │ │ │ + 244: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (2) │ │ │ │ + 245: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (2) │ │ │ │ + 246: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (2) │ │ │ │ + 247: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (2) │ │ │ │ + 248: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (2) │ │ │ │ + 249: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (2) │ │ │ │ + 250: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (2) │ │ │ │ + 251: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (2) │ │ │ │ + 252: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (2) │ │ │ │ + 253: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (2) │ │ │ │ + 254: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (3) │ │ │ │ + 255: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (2) │ │ │ │ + 256: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (2) │ │ │ │ + 257: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (2) │ │ │ │ + 258: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (2) │ │ │ │ + 259: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (2) │ │ │ │ + 260: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (13) │ │ │ │ + 261: 00000000 0 FUNC GLOBAL DEFAULT UND setpgid@GLIBC_2.4 (2) │ │ │ │ + 262: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setflags@GLIBC_2.4 (2) │ │ │ │ + 263: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (2) │ │ │ │ + 264: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setsigdefault@GLIBC_2.4 (2) │ │ │ │ + 265: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (2) │ │ │ │ + 266: 00000000 0 FUNC GLOBAL DEFAULT UND initgroups@GLIBC_2.4 (2) │ │ │ │ + 267: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_destroy@GLIBC_2.4 (2) │ │ │ │ + 268: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (2) │ │ │ │ + 269: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_destroy@GLIBC_2.4 (2) │ │ │ │ + 270: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (2) │ │ │ │ + 271: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addchdir_np@GLIBC_2.29 (14) │ │ │ │ + 272: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (2) │ │ │ │ + 273: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_init@GLIBC_2.4 (2) │ │ │ │ + 274: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_init@GLIBC_2.4 (2) │ │ │ │ + 275: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_adddup2@GLIBC_2.4 (2) │ │ │ │ + 276: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addclose@GLIBC_2.4 (2) │ │ │ │ + 277: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (2) │ │ │ │ + 278: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addopen@GLIBC_2.4 (2) │ │ │ │ + 279: 00000000 0 FUNC GLOBAL DEFAULT UND execvp@GLIBC_2.4 (2) │ │ │ │ + 280: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (2) │ │ │ │ + 281: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (2) │ │ │ │ + 282: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (2) │ │ │ │ + 283: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (2) │ │ │ │ + 284: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (15) │ │ │ │ + 285: 00000000 0 FUNC GLOBAL DEFAULT UND pipe2@GLIBC_2.9 (16) │ │ │ │ + 286: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (2) │ │ │ │ + 287: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (2) │ │ │ │ + 288: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (2) │ │ │ │ + 289: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (2) │ │ │ │ + 290: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (3) │ │ │ │ + 291: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (2) │ │ │ │ + 292: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (2) │ │ │ │ + 293: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (2) │ │ │ │ + 294: 00000000 0 FUNC GLOBAL DEFAULT UND getpgid@GLIBC_2.4 (2) │ │ │ │ + 295: 00000000 0 FUNC GLOBAL DEFAULT UND wcwidth@GLIBC_2.4 (2) │ │ │ │ + 296: 00000000 0 FUNC GLOBAL DEFAULT UND getpeername@GLIBC_2.4 (2) │ │ │ │ + 297: 00000000 0 FUNC GLOBAL DEFAULT UND getsockname@GLIBC_2.4 (2) │ │ │ │ + 298: 00000000 0 FUNC GLOBAL DEFAULT UND recv@GLIBC_2.4 (2) │ │ │ │ + 299: 00000000 0 FUNC GLOBAL DEFAULT UND recvfrom@GLIBC_2.4 (2) │ │ │ │ + 300: 00000000 0 FUNC GLOBAL DEFAULT UND sendto@GLIBC_2.4 (2) │ │ │ │ + 301: 00000000 0 FUNC GLOBAL DEFAULT UND send@GLIBC_2.4 (2) │ │ │ │ + 302: 00000000 0 FUNC GLOBAL DEFAULT UND getnameinfo@GLIBC_2.4 (2) │ │ │ │ + 303: 00000000 0 FUNC GLOBAL DEFAULT UND freeaddrinfo@GLIBC_2.4 (2) │ │ │ │ + 304: 00000000 0 FUNC GLOBAL DEFAULT UND getaddrinfo@GLIBC_2.4 (2) │ │ │ │ + 305: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (2) │ │ │ │ + 306: 00000000 0 FUNC GLOBAL DEFAULT UND htons@GLIBC_2.4 (2) │ │ │ │ + 307: 00000000 0 FUNC GLOBAL DEFAULT UND ntohs@GLIBC_2.4 (2) │ │ │ │ + 308: 00000000 0 FUNC GLOBAL DEFAULT UND ntohl@GLIBC_2.4 (2) │ │ │ │ + 309: 00000000 0 FUNC GLOBAL DEFAULT UND listen@GLIBC_2.4 (2) │ │ │ │ + 310: 00000000 0 FUNC GLOBAL DEFAULT UND connect@GLIBC_2.4 (2) │ │ │ │ + 311: 00000000 0 FUNC GLOBAL DEFAULT UND bind@GLIBC_2.4 (2) │ │ │ │ + 312: 00000000 0 FUNC GLOBAL DEFAULT UND socket@GLIBC_2.4 (2) │ │ │ │ + 313: 00000000 0 FUNC GLOBAL DEFAULT UND getsockopt@GLIBC_2.4 (2) │ │ │ │ + 314: 00000000 0 FUNC GLOBAL DEFAULT UND setsockopt@GLIBC_2.4 (2) │ │ │ │ + 315: 00000000 0 FUNC GLOBAL DEFAULT UND htonl@GLIBC_2.4 (2) │ │ │ │ + 316: 00000000 0 FUNC GLOBAL DEFAULT UND gai_strerror@GLIBC_2.4 (2) │ │ │ │ + 317: 00000000 0 FUNC GLOBAL DEFAULT UND recvmsg@GLIBC_2.4 (2) │ │ │ │ + 318: 00000000 0 FUNC GLOBAL DEFAULT UND sendmsg@GLIBC_2.4 (2) │ │ │ │ + 319: 00000000 0 FUNC GLOBAL DEFAULT UND writev@GLIBC_2.4 (2) │ │ │ │ + 320: 00000000 0 FUNC GLOBAL DEFAULT UND adler32 │ │ │ │ + 321: 00000000 0 FUNC GLOBAL DEFAULT UND zlibVersion │ │ │ │ + 322: 00000000 0 FUNC GLOBAL DEFAULT UND inflateReset │ │ │ │ + 323: 00000000 0 FUNC GLOBAL DEFAULT UND deflate │ │ │ │ + 324: 00000000 0 FUNC GLOBAL DEFAULT UND deflateEnd │ │ │ │ + 325: 00000000 0 FUNC GLOBAL DEFAULT UND inflate │ │ │ │ + 326: 00000000 0 FUNC GLOBAL DEFAULT UND inflateEnd │ │ │ │ + 327: 00000000 0 FUNC GLOBAL DEFAULT UND deflateSetDictionary │ │ │ │ + 328: 00000000 0 FUNC GLOBAL DEFAULT UND inflateSetDictionary │ │ │ │ + 329: 00000000 0 FUNC GLOBAL DEFAULT UND deflateInit2_ │ │ │ │ + 330: 00000000 0 FUNC GLOBAL DEFAULT UND inflateInit2_ │ │ │ │ + 331: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (2) │ │ │ │ + 332: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ + 333: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (2) │ │ │ │ + 334: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (2) │ │ │ │ + 335: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ + 336: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ + 337: 00000000 0 FUNC GLOBAL DEFAULT UND acoshf@GLIBC_2.4 (23) │ │ │ │ + 338: 00000000 0 FUNC GLOBAL DEFAULT UND cos@GLIBC_2.4 (23) │ │ │ │ + 339: 00000000 0 FUNC GLOBAL DEFAULT UND atanf@GLIBC_2.4 (23) │ │ │ │ + 340: 00000000 0 FUNC GLOBAL DEFAULT UND cosh@GLIBC_2.4 (23) │ │ │ │ + 341: 00000000 0 FUNC GLOBAL DEFAULT UND cosf@GLIBC_2.4 (23) │ │ │ │ + 342: 00000000 0 FUNC GLOBAL DEFAULT UND atanh@GLIBC_2.4 (23) │ │ │ │ + 343: 00000000 0 FUNC GLOBAL DEFAULT UND ldexp@GLIBC_2.4 (23) │ │ │ │ + 344: 00000000 0 FUNC GLOBAL DEFAULT UND atan@GLIBC_2.4 (23) │ │ │ │ + 345: 00000000 0 FUNC GLOBAL DEFAULT UND sincosf@GLIBC_2.4 (23) │ │ │ │ + 346: 00000000 0 FUNC GLOBAL DEFAULT UND pow@GLIBC_2.29 (24) │ │ │ │ + 347: 00000000 0 FUNC GLOBAL DEFAULT UND log2@GLIBC_2.29 (24) │ │ │ │ + 348: 00000000 0 FUNC GLOBAL DEFAULT UND expm1@GLIBC_2.4 (23) │ │ │ │ + 349: 00000000 0 FUNC GLOBAL DEFAULT UND asin@GLIBC_2.4 (23) │ │ │ │ + 350: 00000000 0 FUNC GLOBAL DEFAULT UND tan@GLIBC_2.4 (23) │ │ │ │ + 351: 00000000 0 FUNC GLOBAL DEFAULT UND logf@GLIBC_2.27 (25) │ │ │ │ + 352: 00000000 0 FUNC GLOBAL DEFAULT UND tanf@GLIBC_2.4 (23) │ │ │ │ + 353: 00000000 0 FUNC GLOBAL DEFAULT UND asinf@GLIBC_2.4 (23) │ │ │ │ + 354: 00000000 0 FUNC GLOBAL DEFAULT UND sin@GLIBC_2.4 (23) │ │ │ │ + 355: 00000000 0 FUNC GLOBAL DEFAULT UND tanh@GLIBC_2.4 (23) │ │ │ │ + 356: 00000000 0 FUNC GLOBAL DEFAULT UND sinhf@GLIBC_2.4 (23) │ │ │ │ + 357: 00000000 0 FUNC GLOBAL DEFAULT UND asinh@GLIBC_2.4 (23) │ │ │ │ + 358: 00000000 0 FUNC GLOBAL DEFAULT UND log1p@GLIBC_2.4 (23) │ │ │ │ + 359: 00000000 0 FUNC GLOBAL DEFAULT UND tanhf@GLIBC_2.4 (23) │ │ │ │ + 360: 00000000 0 FUNC GLOBAL DEFAULT UND acosf@GLIBC_2.4 (23) │ │ │ │ + 361: 00000000 0 FUNC GLOBAL DEFAULT UND sincos@GLIBC_2.4 (23) │ │ │ │ + 362: 00000000 0 FUNC GLOBAL DEFAULT UND powf@GLIBC_2.27 (25) │ │ │ │ + 363: 00000000 0 FUNC GLOBAL DEFAULT UND exp@GLIBC_2.29 (24) │ │ │ │ + 364: 00000000 0 FUNC GLOBAL DEFAULT UND acosh@GLIBC_2.4 (23) │ │ │ │ + 365: 00000000 0 FUNC GLOBAL DEFAULT UND asinhf@GLIBC_2.4 (23) │ │ │ │ + 366: 00000000 0 FUNC GLOBAL DEFAULT UND ceil@GLIBC_2.4 (23) │ │ │ │ + 367: 00000000 0 FUNC GLOBAL DEFAULT UND expm1f@GLIBC_2.4 (23) │ │ │ │ + 368: 00000000 0 FUNC GLOBAL DEFAULT UND expf@GLIBC_2.27 (25) │ │ │ │ + 369: 00000000 0 FUNC GLOBAL DEFAULT UND coshf@GLIBC_2.4 (23) │ │ │ │ + 370: 00000000 0 FUNC GLOBAL DEFAULT UND log1pf@GLIBC_2.4 (23) │ │ │ │ + 371: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (24) │ │ │ │ + 372: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (23) │ │ │ │ + 373: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (23) │ │ │ │ + 374: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (23) │ │ │ │ + 375: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (23) │ │ │ │ + 376: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (2) │ │ │ │ + 377: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (2) │ │ │ │ + 378: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (2) │ │ │ │ + 379: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (2) │ │ │ │ + 380: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (2) │ │ │ │ + 381: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (2) │ │ │ │ + 382: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (2) │ │ │ │ + 383: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (2) │ │ │ │ + 384: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (2) │ │ │ │ + 385: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (2) │ │ │ │ + 386: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ + 387: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (2) │ │ │ │ + 388: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (2) │ │ │ │ + 389: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (2) │ │ │ │ + 390: 00000000 0 FUNC GLOBAL DEFAULT UND poll@GLIBC_2.4 (2) │ │ │ │ + 391: 00000000 0 FUNC GLOBAL DEFAULT UND getrandom@GLIBC_2.25 (17) │ │ │ │ + 392: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (17) │ │ │ │ + 393: 00000000 0 FUNC GLOBAL DEFAULT UND sleep@GLIBC_2.4 (2) │ │ │ │ + 394: 00000000 0 FUNC GLOBAL DEFAULT UND puts@GLIBC_2.4 (2) │ │ │ │ + 395: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (2) │ │ │ │ + 396: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (2) │ │ │ │ + 397: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (2) │ │ │ │ + 398: 00000000 0 FUNC GLOBAL DEFAULT UND regerror@GLIBC_2.4 (2) │ │ │ │ + 399: 00000000 0 FUNC GLOBAL DEFAULT UND regcomp@GLIBC_2.4 (2) │ │ │ │ + 400: 00000000 0 FUNC GLOBAL DEFAULT UND regfree@GLIBC_2.4 (2) │ │ │ │ + 401: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (2) │ │ │ │ + 402: 0000ce1c 0 FUNC GLOBAL DEFAULT UND ffi_call@LIBFFI_BASE_8.0 (19) │ │ │ │ + 403: 0000c078 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (2) │ │ │ │ + 404: 0000cbdc 0 FUNC GLOBAL DEFAULT UND ffi_prep_cif@LIBFFI_BASE_8.0 (19) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -1,385 +1,385 @@ │ │ │ │ │ │ │ │ Relocation section '.rel.dyn' at offset 0x32e8 contains 34 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -0527c5a8 00003f02 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -05282e80 00003f15 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -0527c598 00004102 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -05282e7c 00004115 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -0527c5b8 00004202 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -05282e78 00004215 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -0527c5f8 00004302 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -05282e74 00004315 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -0527c5d8 00004402 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -05282e70 00004415 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -0527c628 00004502 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -05282e6c 00004515 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -0527c5c8 00004602 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -05282e68 00004615 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -0527c638 00004702 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -05282e64 00004715 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -0527c608 00004802 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -05282e60 00004815 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -0527c588 00004902 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -05282e5c 00004915 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -0527c5e8 00004a02 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -05282e58 00004a15 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -0527c618 00004b02 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -05282e54 00004b15 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -05282d20 00005e15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ -05282cfc 00006715 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ -0528316c 00009e15 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -05283164 00009f15 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -05283160 0000d715 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ -05283168 0000d815 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -052819d8 0000f915 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ -05281954 00012215 R_ARM_GLOB_DAT 00000000 del_curterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -0527c690 00012a15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -05281c5c 00019315 R_ARM_GLOB_DAT 0000bf94 free@GLIBC_2.4 │ │ │ │ +0527c4bc 00000b15 R_ARM_GLOB_DAT 00000000 del_curterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +0527b5b0 00004802 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +05281e88 00004815 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +0527b5a0 00004a02 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +05281e84 00004a15 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +0527b5c0 00004b02 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +05281e80 00004b15 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +0527b600 00004c02 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +05281e7c 00004c15 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +0527b5e0 00004d02 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +05281e78 00004d15 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +0527b630 00004e02 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +05281e74 00004e15 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +0527b5d0 00004f02 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +05281e70 00004f15 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +0527b640 00005002 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +05281e6c 00005015 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +0527b610 00005102 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +05281e68 00005115 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +0527b590 00005202 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +05281e64 00005215 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +0527b5f0 00005302 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +05281e60 00005315 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +0527b620 00005402 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +05281e5c 00005415 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +05281d28 00006715 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ +05281d04 00007015 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ +05282174 0000a815 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +0528216c 0000a915 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +05282168 0000e015 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ +05282170 0000e115 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +05280788 00010215 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ +0527b698 00014c15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ +05280c98 00019315 R_ARM_GLOB_DAT 0000c078 free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x33f8 contains 345 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -052831c0 00000316 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ -052831c4 0000ed16 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ -052831c8 00012a16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ -052831cc 00015616 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ -052831d0 00015716 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ -052831d4 00015816 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ -052831d8 00015a16 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ -052831dc 00015916 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -052831e0 00013816 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ -052831e4 00000216 R_ARM_JUMP_SLOT 00000000 __ioctl_time64@GLIBC_2.34 │ │ │ │ -052831e8 00015b16 R_ARM_JUMP_SLOT 00000000 wcwidth@GLIBC_2.4 │ │ │ │ -052831ec 00015c16 R_ARM_JUMP_SLOT 00000000 sleep@GLIBC_2.4 │ │ │ │ -052831f0 00015d16 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ -052831f4 00015e16 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ -052831f8 00015f16 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ -052831fc 00019316 R_ARM_JUMP_SLOT 0000bf94 free@GLIBC_2.4 │ │ │ │ -05283200 00016016 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ -05283204 00016116 R_ARM_JUMP_SLOT 00000000 regerror@GLIBC_2.4 │ │ │ │ -05283208 00016216 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ -0528320c 00016316 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ -05283210 00016416 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ -05283214 00013d16 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ -05283218 00016516 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ -0528321c 00016616 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ -05283220 00012616 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ -05283224 00012c16 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ -05283228 00016716 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ -0528322c 00016816 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ -05283230 00016916 R_ARM_JUMP_SLOT 00000000 inflateInit2_ │ │ │ │ -05283234 00016a16 R_ARM_JUMP_SLOT 00000000 deflateInit2_ │ │ │ │ -05283238 00016b16 R_ARM_JUMP_SLOT 00000000 inflateSetDictionary │ │ │ │ -0528323c 00016c16 R_ARM_JUMP_SLOT 00000000 deflateSetDictionary │ │ │ │ -05283240 00016d16 R_ARM_JUMP_SLOT 00000000 inflateEnd │ │ │ │ -05283244 00016e16 R_ARM_JUMP_SLOT 00000000 inflate │ │ │ │ -05283248 00016f16 R_ARM_JUMP_SLOT 00000000 deflateEnd │ │ │ │ -0528324c 00017016 R_ARM_JUMP_SLOT 00000000 deflate │ │ │ │ -05283250 00017316 R_ARM_JUMP_SLOT 00000000 adler32 │ │ │ │ -05283254 00017216 R_ARM_JUMP_SLOT 00000000 zlibVersion │ │ │ │ -05283258 00017116 R_ARM_JUMP_SLOT 00000000 inflateReset │ │ │ │ -0528325c 00017516 R_ARM_JUMP_SLOT 00000000 writev@GLIBC_2.4 │ │ │ │ -05283260 00017416 R_ARM_JUMP_SLOT 00000000 sendmsg@GLIBC_2.4 │ │ │ │ -05283264 00017616 R_ARM_JUMP_SLOT 00000000 recvmsg@GLIBC_2.4 │ │ │ │ -05283268 00017716 R_ARM_JUMP_SLOT 00000000 gai_strerror@GLIBC_2.4 │ │ │ │ -0528326c 00017816 R_ARM_JUMP_SLOT 00000000 htonl@GLIBC_2.4 │ │ │ │ -05283270 00017a16 R_ARM_JUMP_SLOT 00000000 getsockopt@GLIBC_2.4 │ │ │ │ -05283274 00017916 R_ARM_JUMP_SLOT 00000000 setsockopt@GLIBC_2.4 │ │ │ │ -05283278 00017c16 R_ARM_JUMP_SLOT 00000000 socket@GLIBC_2.4 │ │ │ │ -0528327c 00017d16 R_ARM_JUMP_SLOT 00000000 bind@GLIBC_2.4 │ │ │ │ -05283280 00017e16 R_ARM_JUMP_SLOT 00000000 connect@GLIBC_2.4 │ │ │ │ -05283284 00017b16 R_ARM_JUMP_SLOT 00000000 listen@GLIBC_2.4 │ │ │ │ -05283288 0000a116 R_ARM_JUMP_SLOT 00000000 accept4@GLIBC_2.10 │ │ │ │ -0528328c 00017f16 R_ARM_JUMP_SLOT 00000000 ntohl@GLIBC_2.4 │ │ │ │ -05283290 00018016 R_ARM_JUMP_SLOT 00000000 ntohs@GLIBC_2.4 │ │ │ │ -05283294 00018116 R_ARM_JUMP_SLOT 00000000 htons@GLIBC_2.4 │ │ │ │ -05283298 00018216 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ -0528329c 00018316 R_ARM_JUMP_SLOT 00000000 getnameinfo@GLIBC_2.4 │ │ │ │ -052832a0 00018416 R_ARM_JUMP_SLOT 00000000 getaddrinfo@GLIBC_2.4 │ │ │ │ -052832a4 00018516 R_ARM_JUMP_SLOT 00000000 freeaddrinfo@GLIBC_2.4 │ │ │ │ -052832a8 00018616 R_ARM_JUMP_SLOT 00000000 send@GLIBC_2.4 │ │ │ │ -052832ac 00018816 R_ARM_JUMP_SLOT 00000000 sendto@GLIBC_2.4 │ │ │ │ -052832b0 00018716 R_ARM_JUMP_SLOT 00000000 recvfrom@GLIBC_2.4 │ │ │ │ -052832b4 00018916 R_ARM_JUMP_SLOT 00000000 recv@GLIBC_2.4 │ │ │ │ -052832b8 00018a16 R_ARM_JUMP_SLOT 00000000 getsockname@GLIBC_2.4 │ │ │ │ -052832bc 00018b16 R_ARM_JUMP_SLOT 00000000 getpeername@GLIBC_2.4 │ │ │ │ -052832c0 00018c16 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ -052832c4 00018d16 R_ARM_JUMP_SLOT 00000000 getrandom@GLIBC_2.25 │ │ │ │ -052832c8 00018f16 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ -052832cc 00018e16 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ -052832d0 00019016 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ -052832d4 00019116 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ -052832d8 00012816 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ -052832dc 00015116 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ -052832e0 00012716 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ -052832e4 00012516 R_ARM_JUMP_SLOT 00000000 set_curterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -052832e8 00012416 R_ARM_JUMP_SLOT 00000000 tparm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -052832ec 00011e16 R_ARM_JUMP_SLOT 00000000 tigetnum@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -052832f0 00011f16 R_ARM_JUMP_SLOT 00000000 tigetflag@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -052832f4 00012016 R_ARM_JUMP_SLOT 00000000 tigetstr@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -052832f8 00012116 R_ARM_JUMP_SLOT 00000000 setupterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -052832fc 00012316 R_ARM_JUMP_SLOT 00000000 tputs@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -05283300 00011d16 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ -05283304 00011c16 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ -05283308 00011b16 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ -0528330c 00011a16 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ -05283310 00011916 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ -05283314 00011816 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ -05283318 00011716 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ -0528331c 00011616 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ -05283320 00011516 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ -05283324 00011016 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ -05283328 00011416 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ -0528332c 00010c16 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ -05283330 00010516 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ -05283334 00010716 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ -05283338 00010116 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ -0528333c 00010316 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ -05283340 0000fe16 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ -05283344 00011316 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ -05283348 0000fa16 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ -0528334c 0000fc16 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ -05283350 00011216 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ -05283354 00011116 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ -05283358 00010f16 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ -0528335c 00010e16 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ -05283360 00010d16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ -05283364 00010b16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addclose@GLIBC_2.4 │ │ │ │ -05283368 00010a16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_adddup2@GLIBC_2.4 │ │ │ │ -0528336c 00010916 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_init@GLIBC_2.4 │ │ │ │ -05283370 00010816 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_init@GLIBC_2.4 │ │ │ │ -05283374 00010616 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addchdir_np@GLIBC_2.29 │ │ │ │ -05283378 00010416 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_destroy@GLIBC_2.4 │ │ │ │ -0528337c 00010216 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_destroy@GLIBC_2.4 │ │ │ │ -05283380 00010016 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ -05283384 0000ff16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setsigdefault@GLIBC_2.4 │ │ │ │ -05283388 0000fd16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ -0528338c 0000fb16 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ -05283390 0000f816 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ -05283394 0000f716 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ -05283398 0000f616 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ -0528339c 0000f516 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ -052833a0 0000ea16 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ -052833a4 0000ec16 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ -052833a8 0000eb16 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ -052833ac 0000db16 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ -052833b0 0000dc16 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ -052833b4 0000d916 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ -052833b8 0000da16 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ -052833bc 0000d616 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ -052833c0 0000d716 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ -052833c4 0000d816 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -052833c8 0000cf16 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ -052833cc 0000d016 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ -052833d0 0000d116 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ -052833d4 0000d216 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ -052833d8 0000d316 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ -052833dc 0000d516 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ -052833e0 0000cb16 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ -052833e4 0000c716 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ -052833e8 0000ba16 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ -052833ec 0000b416 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ -052833f0 0000ae16 R_ARM_JUMP_SLOT 00000000 tcflow@GLIBC_2.4 │ │ │ │ -052833f4 0000ad16 R_ARM_JUMP_SLOT 00000000 tcflush@GLIBC_2.4 │ │ │ │ -052833f8 0000b016 R_ARM_JUMP_SLOT 00000000 tcdrain@GLIBC_2.4 │ │ │ │ -052833fc 0000af16 R_ARM_JUMP_SLOT 00000000 tcsendbreak@GLIBC_2.4 │ │ │ │ -05283400 0000b116 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ -05283404 0000b216 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ -05283408 0000aa16 R_ARM_JUMP_SLOT 00000000 cfsetospeed@GLIBC_2.42 │ │ │ │ -0528340c 0000a916 R_ARM_JUMP_SLOT 00000000 cfgetospeed@GLIBC_2.42 │ │ │ │ -05283410 0000ac16 R_ARM_JUMP_SLOT 00000000 cfsetispeed@GLIBC_2.42 │ │ │ │ -05283414 0000ab16 R_ARM_JUMP_SLOT 00000000 cfgetispeed@GLIBC_2.42 │ │ │ │ -05283418 0000a616 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ -0528341c 0000a416 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ -05283420 0000a516 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ -05283424 0000a316 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ -05283428 0000a216 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ -0528342c 00012b16 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ -05283430 00013716 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ -05283434 00014e16 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ -05283438 00014216 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ -0528343c 00014f16 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ -05283440 00014716 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ -05283444 00014916 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ -05283448 00015316 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ -0528344c 00013216 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ -05283450 00014016 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ -05283454 00013a16 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ -05283458 00015216 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ -0528345c 00014d16 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ -05283460 00014416 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ -05283464 00015016 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ -05283468 0000a016 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ -0528346c 00009f16 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -05283470 00009e16 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -05283474 00009d16 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ -05283478 00009c16 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ -0528347c 00013316 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ -05283480 00013e16 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ -05283484 00013f16 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ -05283488 00014616 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ -0528348c 00013116 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ -05283490 00014516 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ -05283494 00014b16 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ -05283498 00012f16 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ -0528349c 00015516 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ -052834a0 00014816 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ -052834a4 00013016 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ -052834a8 00013c16 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ -052834ac 00013b16 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ -052834b0 00015416 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ -052834b4 00013616 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ -052834b8 00014116 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ -052834bc 00014316 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ -052834c0 00014a16 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ -052834c4 00013416 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ -052834c8 0000c916 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ -052834cc 00009916 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ -052834d0 00009816 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ -052834d4 00009b16 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ -052834d8 00009a16 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ -052834dc 00009616 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ -052834e0 0000cd16 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ -052834e4 00009416 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ -052834e8 00009316 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ -052834ec 00009216 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ -052834f0 00009116 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ -052834f4 00009016 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ -052834f8 00008f16 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ -052834fc 00008e16 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ -05283500 00008d16 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ -05283504 00008c16 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ -05283508 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ -0528350c 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ -05283510 00008916 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ -05283514 00008816 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ -05283518 00013516 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ -0528351c 00008716 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ -05283520 00008616 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ -05283524 00008516 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ -05283528 00008416 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ -0528352c 00008316 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ -05283530 00008216 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ -05283534 00008116 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ -05283538 00008016 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ -0528353c 00007f16 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ -05283540 00007e16 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ -05283544 00007d16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ -05283548 00007c16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ -0528354c 00007b16 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ -05283550 00007a16 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ -05283554 00007916 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ -05283558 00007816 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ -0528355c 00007716 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ -05283560 00007616 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ -05283564 00007516 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ -05283568 00007416 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ -0528356c 00007316 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ -05283570 00007216 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ -05283574 00007116 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ -05283578 00007016 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ -0528357c 00006f16 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ -05283580 00006e16 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ -05283584 00006c16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ -05283588 00006d16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ -0528358c 00006b16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ -05283590 00006a16 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ -05283594 00006916 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ -05283598 00006816 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ -0528359c 00006616 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ -052835a0 00006516 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ -052835a4 00006216 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ -052835a8 00006416 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ -052835ac 00006116 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ -052835b0 00006016 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ -052835b4 00005d16 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ -052835b8 00005f16 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ -052835bc 00005c16 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ -052835c0 0000e716 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ -052835c4 0000e616 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ -052835c8 00006316 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ -052835cc 00005a16 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ -052835d0 00005b16 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ -052835d4 00012916 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ -052835d8 00005916 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ -052835dc 00005816 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ -052835e0 00005716 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ -052835e4 00005616 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ -052835e8 00005516 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ -052835ec 00005416 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ -052835f0 00005316 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ -052835f4 0000ee16 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ -052835f8 00005216 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ -052835fc 00005116 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ -05283600 0000b516 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ -05283604 00005016 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ -05283608 00004f16 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ -0528360c 00004016 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ -05283610 00004e16 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ -05283614 00019416 R_ARM_JUMP_SLOT 0000cbdc ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ -05283618 00004d16 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ -0528361c 00004c16 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ -05283620 00003e16 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ -05283624 00003d16 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ -05283628 00003c16 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ -0528362c 00003b16 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ -05283630 0000f416 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ -05283634 00003a16 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ -05283638 00003916 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ -0528363c 00003816 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ -05283640 00003716 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ -05283644 00002c16 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ -05283648 00002e16 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ -0528364c 00003616 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ -05283650 00003516 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ -05283654 00003416 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ -05283658 00003316 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ -0528365c 00003216 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ -05283660 00002316 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ -05283664 00003116 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ -05283668 00002016 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ -0528366c 00003016 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ -05283670 00001c16 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ -05283674 00001e16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ -05283678 00001916 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ -0528367c 00001a16 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ -05283680 00002f16 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ -05283684 00002d16 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ -05283688 00002b16 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ -0528368c 00002a16 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ -05283690 00002916 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ -05283694 00002816 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ -05283698 00002716 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ -0528369c 00002616 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ -052836a0 00002516 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ -052836a4 00002416 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ -052836a8 00002216 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ -052836ac 00002116 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ -052836b0 00001f16 R_ARM_JUMP_SLOT 00000000 sched_getaffinity@GLIBC_2.4 │ │ │ │ -052836b4 00001d16 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ -052836b8 00001b16 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ -052836bc 00001816 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ -052836c0 00001716 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ -052836c4 0000f316 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ -052836c8 00013916 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ -052836cc 00014c16 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ -052836d0 00001616 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ -052836d4 00019216 R_ARM_JUMP_SLOT 0000ce1c ffi_call@LIBFFI_BASE_8.0 │ │ │ │ -052836d8 00001516 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ -052836dc 00001416 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ -052836e0 00001316 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ -052836e4 00001016 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ -052836e8 00001116 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ -052836ec 00000f16 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ -052836f0 00001216 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ -052836f4 00000616 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ -052836f8 00000e16 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ -052836fc 00000d16 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ -05283700 00000c16 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ -05283704 00000b16 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ -05283708 00000a16 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ -0528370c 00000916 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ -05283710 00000816 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ -05283714 00000716 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ -05283718 00000516 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ -0528371c 00000416 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ -05283720 00000116 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ │ +052821c8 00000216 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ +052821cc 0000f616 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ +052821d0 00014c16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ +052821d4 00017816 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ +052821d8 00017916 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ +052821dc 00017a16 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ +052821e0 00017c16 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ +052821e4 00017b16 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ +052821e8 00015a16 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ +052821ec 00000c16 R_ARM_JUMP_SLOT 00000000 __ioctl_time64@GLIBC_2.34 │ │ │ │ +052821f0 00000416 R_ARM_JUMP_SLOT 00000000 set_curterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +052821f4 00000616 R_ARM_JUMP_SLOT 00000000 tparm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +052821f8 00000816 R_ARM_JUMP_SLOT 00000000 tigetnum@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +052821fc 00000716 R_ARM_JUMP_SLOT 00000000 tigetflag@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +05282200 00000a16 R_ARM_JUMP_SLOT 00000000 tigetstr@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +05282204 00000916 R_ARM_JUMP_SLOT 00000000 setupterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +05282208 00000516 R_ARM_JUMP_SLOT 00000000 tputs@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +0528220c 00017d16 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ +05282210 00017e16 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ +05282214 00017f16 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ +05282218 00000316 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ +0528221c 00014e16 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ +05282220 00018116 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ +05282224 00018016 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ +05282228 00018216 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ +0528222c 00018316 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ +05282230 00018716 R_ARM_JUMP_SLOT 00000000 getrandom@GLIBC_2.25 │ │ │ │ +05282234 00018416 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ +05282238 00018816 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ +0528223c 00018516 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ +05282240 00018616 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ +05282244 00018916 R_ARM_JUMP_SLOT 00000000 sleep@GLIBC_2.4 │ │ │ │ +05282248 00018a16 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ +0528224c 00018b16 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ +05282250 00019316 R_ARM_JUMP_SLOT 0000c078 free@GLIBC_2.4 │ │ │ │ +05282254 00018c16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ +05282258 00018e16 R_ARM_JUMP_SLOT 00000000 regerror@GLIBC_2.4 │ │ │ │ +0528225c 00018d16 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ +05282260 00018f16 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ +05282264 00019016 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ +05282268 00015f16 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ +0528226c 00019116 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ +05282270 00017316 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ +05282274 00014a16 R_ARM_JUMP_SLOT 00000000 inflateInit2_ │ │ │ │ +05282278 00014916 R_ARM_JUMP_SLOT 00000000 deflateInit2_ │ │ │ │ +0528227c 00014816 R_ARM_JUMP_SLOT 00000000 inflateSetDictionary │ │ │ │ +05282280 00014716 R_ARM_JUMP_SLOT 00000000 deflateSetDictionary │ │ │ │ +05282284 00014616 R_ARM_JUMP_SLOT 00000000 inflateEnd │ │ │ │ +05282288 00014516 R_ARM_JUMP_SLOT 00000000 inflate │ │ │ │ +0528228c 00014416 R_ARM_JUMP_SLOT 00000000 deflateEnd │ │ │ │ +05282290 00014316 R_ARM_JUMP_SLOT 00000000 deflate │ │ │ │ +05282294 00014016 R_ARM_JUMP_SLOT 00000000 adler32 │ │ │ │ +05282298 00014116 R_ARM_JUMP_SLOT 00000000 zlibVersion │ │ │ │ +0528229c 00014216 R_ARM_JUMP_SLOT 00000000 inflateReset │ │ │ │ +052822a0 00013f16 R_ARM_JUMP_SLOT 00000000 writev@GLIBC_2.4 │ │ │ │ +052822a4 00013e16 R_ARM_JUMP_SLOT 00000000 sendmsg@GLIBC_2.4 │ │ │ │ +052822a8 00013d16 R_ARM_JUMP_SLOT 00000000 recvmsg@GLIBC_2.4 │ │ │ │ +052822ac 00013c16 R_ARM_JUMP_SLOT 00000000 gai_strerror@GLIBC_2.4 │ │ │ │ +052822b0 00013b16 R_ARM_JUMP_SLOT 00000000 htonl@GLIBC_2.4 │ │ │ │ +052822b4 00013916 R_ARM_JUMP_SLOT 00000000 getsockopt@GLIBC_2.4 │ │ │ │ +052822b8 00013a16 R_ARM_JUMP_SLOT 00000000 setsockopt@GLIBC_2.4 │ │ │ │ +052822bc 00013816 R_ARM_JUMP_SLOT 00000000 socket@GLIBC_2.4 │ │ │ │ +052822c0 00013716 R_ARM_JUMP_SLOT 00000000 bind@GLIBC_2.4 │ │ │ │ +052822c4 00013616 R_ARM_JUMP_SLOT 00000000 connect@GLIBC_2.4 │ │ │ │ +052822c8 00013516 R_ARM_JUMP_SLOT 00000000 listen@GLIBC_2.4 │ │ │ │ +052822cc 00007716 R_ARM_JUMP_SLOT 00000000 accept4@GLIBC_2.10 │ │ │ │ +052822d0 00013416 R_ARM_JUMP_SLOT 00000000 ntohl@GLIBC_2.4 │ │ │ │ +052822d4 00013316 R_ARM_JUMP_SLOT 00000000 ntohs@GLIBC_2.4 │ │ │ │ +052822d8 00013216 R_ARM_JUMP_SLOT 00000000 htons@GLIBC_2.4 │ │ │ │ +052822dc 00013116 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ +052822e0 00012e16 R_ARM_JUMP_SLOT 00000000 getnameinfo@GLIBC_2.4 │ │ │ │ +052822e4 00013016 R_ARM_JUMP_SLOT 00000000 getaddrinfo@GLIBC_2.4 │ │ │ │ +052822e8 00012f16 R_ARM_JUMP_SLOT 00000000 freeaddrinfo@GLIBC_2.4 │ │ │ │ +052822ec 00012d16 R_ARM_JUMP_SLOT 00000000 send@GLIBC_2.4 │ │ │ │ +052822f0 00012c16 R_ARM_JUMP_SLOT 00000000 sendto@GLIBC_2.4 │ │ │ │ +052822f4 00012b16 R_ARM_JUMP_SLOT 00000000 recvfrom@GLIBC_2.4 │ │ │ │ +052822f8 00012a16 R_ARM_JUMP_SLOT 00000000 recv@GLIBC_2.4 │ │ │ │ +052822fc 00012916 R_ARM_JUMP_SLOT 00000000 getsockname@GLIBC_2.4 │ │ │ │ +05282300 00012816 R_ARM_JUMP_SLOT 00000000 getpeername@GLIBC_2.4 │ │ │ │ +05282304 00012716 R_ARM_JUMP_SLOT 00000000 wcwidth@GLIBC_2.4 │ │ │ │ +05282308 00012616 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ +0528230c 00012516 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ +05282310 00012416 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ +05282314 00012316 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ +05282318 00012216 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ +0528231c 00012116 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ +05282320 00012016 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ +05282324 00011f16 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ +05282328 00011e16 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ +0528232c 00011916 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ +05282330 00011d16 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ +05282334 00011516 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ +05282338 00010e16 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ +0528233c 00011016 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ +05282340 00010a16 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ +05282344 00010c16 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ +05282348 00010716 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ +0528234c 00011c16 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ +05282350 00010316 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ +05282354 00010516 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ +05282358 00011b16 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ +0528235c 00011a16 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ +05282360 00011816 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ +05282364 00011716 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ +05282368 00011616 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ +0528236c 00011416 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addclose@GLIBC_2.4 │ │ │ │ +05282370 00011316 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_adddup2@GLIBC_2.4 │ │ │ │ +05282374 00011216 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_init@GLIBC_2.4 │ │ │ │ +05282378 00011116 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_init@GLIBC_2.4 │ │ │ │ +0528237c 00010f16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addchdir_np@GLIBC_2.29 │ │ │ │ +05282380 00010d16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_destroy@GLIBC_2.4 │ │ │ │ +05282384 00010b16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_destroy@GLIBC_2.4 │ │ │ │ +05282388 00010916 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ +0528238c 00010816 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setsigdefault@GLIBC_2.4 │ │ │ │ +05282390 00010616 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ +05282394 00010416 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ +05282398 00010116 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ +0528239c 00010016 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ +052823a0 0000ff16 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ +052823a4 0000fe16 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ +052823a8 0000f316 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ +052823ac 0000f516 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ +052823b0 0000f416 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ +052823b4 0000e416 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ +052823b8 0000e516 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ +052823bc 0000e216 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ +052823c0 0000e316 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ +052823c4 0000df16 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ +052823c8 0000e016 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ +052823cc 0000e116 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +052823d0 0000d816 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ +052823d4 0000d916 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ +052823d8 0000da16 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ +052823dc 0000db16 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ +052823e0 0000dc16 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ +052823e4 0000de16 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ +052823e8 0000d416 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ +052823ec 0000d016 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ +052823f0 0000c316 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ +052823f4 0000bd16 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ +052823f8 0000b216 R_ARM_JUMP_SLOT 00000000 tcflow@GLIBC_2.4 │ │ │ │ +052823fc 0000b416 R_ARM_JUMP_SLOT 00000000 tcflush@GLIBC_2.4 │ │ │ │ +05282400 0000b316 R_ARM_JUMP_SLOT 00000000 tcdrain@GLIBC_2.4 │ │ │ │ +05282404 0000b616 R_ARM_JUMP_SLOT 00000000 tcsendbreak@GLIBC_2.4 │ │ │ │ +05282408 0000b516 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ +0528240c 0000b816 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ +05282410 0000b916 R_ARM_JUMP_SLOT 00000000 cfsetospeed@GLIBC_2.42 │ │ │ │ +05282414 0000ba16 R_ARM_JUMP_SLOT 00000000 cfgetospeed@GLIBC_2.42 │ │ │ │ +05282418 0000bb16 R_ARM_JUMP_SLOT 00000000 cfsetispeed@GLIBC_2.42 │ │ │ │ +0528241c 0000bc16 R_ARM_JUMP_SLOT 00000000 cfgetispeed@GLIBC_2.42 │ │ │ │ +05282420 0000af16 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ +05282424 0000ad16 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ +05282428 0000ae16 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ +0528242c 0000ac16 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ +05282430 0000ab16 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ +05282434 00014d16 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ +05282438 00015916 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ +0528243c 00017016 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ +05282440 00016416 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ +05282444 00017116 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ +05282448 00016916 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ +0528244c 00016b16 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ +05282450 00017516 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ +05282454 00015416 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ +05282458 00016216 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ +0528245c 00015c16 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ +05282460 00017416 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ +05282464 00016f16 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ +05282468 00016616 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ +0528246c 00017216 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ +05282470 0000aa16 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ +05282474 0000a916 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +05282478 0000a816 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +0528247c 0000a716 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ +05282480 0000a616 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ +05282484 00015516 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ +05282488 00016016 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ +0528248c 00016116 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ +05282490 00016816 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ +05282494 00015316 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ +05282498 00016716 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ +0528249c 00016d16 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ +052824a0 00015116 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ +052824a4 00017716 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ +052824a8 00016a16 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ +052824ac 00015216 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ +052824b0 00015e16 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ +052824b4 00015d16 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ +052824b8 00017616 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ +052824bc 00015816 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ +052824c0 00016316 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ +052824c4 00016516 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ +052824c8 00016c16 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ +052824cc 00015616 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ +052824d0 0000d216 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ +052824d4 0000a316 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ +052824d8 0000a216 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ +052824dc 0000a516 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ +052824e0 0000a416 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ +052824e4 0000a016 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ +052824e8 0000d616 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ +052824ec 00009e16 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ +052824f0 00009d16 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ +052824f4 00009c16 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ +052824f8 00009b16 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ +052824fc 00009a16 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ +05282500 00009916 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ +05282504 00009816 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ +05282508 00009716 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ +0528250c 00009616 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ +05282510 00009516 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ +05282514 00009416 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ +05282518 00009316 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ +0528251c 00009216 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ +05282520 00015716 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ +05282524 00009116 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ +05282528 00009016 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ +0528252c 00008f16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ +05282530 00008e16 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ +05282534 00008d16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ +05282538 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ +0528253c 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ +05282540 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ +05282544 00008916 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ +05282548 00008816 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ +0528254c 00008716 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ +05282550 00008616 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ +05282554 00008516 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ +05282558 00008416 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ +0528255c 00008316 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ +05282560 00008216 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ +05282564 00008116 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ +05282568 00008016 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ +0528256c 00007f16 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ +05282570 00007e16 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ +05282574 00007d16 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ +05282578 00007c16 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ +0528257c 00007b16 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ +05282580 00007a16 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ +05282584 00007916 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ +05282588 00007816 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ +0528258c 00007516 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ +05282590 00007616 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ +05282594 00007416 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ +05282598 00007316 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ +0528259c 00007216 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ +052825a0 00007116 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ +052825a4 00006f16 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ +052825a8 00006e16 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ +052825ac 00006b16 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ +052825b0 00006d16 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ +052825b4 00006a16 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ +052825b8 00006916 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ +052825bc 00006616 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ +052825c0 00006816 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ +052825c4 00006516 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ +052825c8 0000f016 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ +052825cc 0000ef16 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ +052825d0 00006c16 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ +052825d4 00006316 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ +052825d8 00006416 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ +052825dc 00014b16 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ +052825e0 00006216 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ +052825e4 00006116 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ +052825e8 00006016 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ +052825ec 00005f16 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ +052825f0 00005e16 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ +052825f4 00005d16 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ +052825f8 00005c16 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ +052825fc 0000f716 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ +05282600 00005b16 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ +05282604 00005a16 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ +05282608 0000be16 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ +0528260c 00005916 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ +05282610 00005816 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ +05282614 00004916 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ +05282618 00005716 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ +0528261c 00019416 R_ARM_JUMP_SLOT 0000cbdc ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ +05282620 00005616 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ +05282624 00005516 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ +05282628 00004716 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ +0528262c 00004616 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ +05282630 00004516 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ +05282634 00004416 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ +05282638 0000fd16 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ +0528263c 00004316 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ +05282640 00004216 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ +05282644 00004116 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ +05282648 00004016 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ +0528264c 00003516 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ +05282650 00003716 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ +05282654 00003f16 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ +05282658 00003e16 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ +0528265c 00003d16 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ +05282660 00003c16 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ +05282664 00003b16 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ +05282668 00002c16 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ +0528266c 00003a16 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ +05282670 00002916 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ +05282674 00003916 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ +05282678 00002516 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ +0528267c 00002716 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ +05282680 00002216 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ +05282684 00002316 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ +05282688 00003816 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ +0528268c 00003616 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ +05282690 00003416 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ +05282694 00003316 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ +05282698 00003216 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ +0528269c 00003116 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ +052826a0 00003016 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ +052826a4 00002f16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ +052826a8 00002e16 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ +052826ac 00002d16 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ +052826b0 00002b16 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ +052826b4 00002a16 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ +052826b8 00002816 R_ARM_JUMP_SLOT 00000000 sched_getaffinity@GLIBC_2.4 │ │ │ │ +052826bc 00002616 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ +052826c0 00002416 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ +052826c4 00002116 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ +052826c8 00002016 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ +052826cc 0000fc16 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ +052826d0 00015b16 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ +052826d4 00016e16 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ +052826d8 00001f16 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ +052826dc 00019216 R_ARM_JUMP_SLOT 0000ce1c ffi_call@LIBFFI_BASE_8.0 │ │ │ │ +052826e0 00001e16 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ +052826e4 00001d16 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ +052826e8 00001c16 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ +052826ec 00001916 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ +052826f0 00001a16 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ +052826f4 00001816 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ +052826f8 00001b16 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ +052826fc 00000f16 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ +05282700 00001716 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ +05282704 00001616 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ +05282708 00001516 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ +0528270c 00001416 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ +05282710 00001316 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ +05282714 00001216 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ +05282718 00001116 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ +0528271c 00001016 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ +05282720 00000e16 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ +05282724 00000d16 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ +05282728 00000116 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -1,33 +1,33 @@ │ │ │ │ │ │ │ │ -Dynamic section at offset 0x4efaedc contains 30 entries: │ │ │ │ +Dynamic section at offset 0x4ef9edc contains 30 entries: │ │ │ │ Tag Type Name/Value │ │ │ │ - 0x00000003 (PLTGOT) 0x52831b4 │ │ │ │ + 0x00000003 (PLTGOT) 0x52821bc │ │ │ │ 0x00000002 (PLTRELSZ) 2760 (bytes) │ │ │ │ 0x00000017 (JMPREL) 0xb3f8 │ │ │ │ 0x00000014 (PLTREL) REL │ │ │ │ 0x00000011 (REL) 0xb2e8 │ │ │ │ 0x00000012 (RELSZ) 272 (bytes) │ │ │ │ 0x00000013 (RELENT) 8 (bytes) │ │ │ │ 0x00000015 (DEBUG) 0x0 │ │ │ │ 0x00000006 (SYMTAB) 0x81d4 │ │ │ │ 0x0000000b (SYMENT) 16 (bytes) │ │ │ │ 0x00000005 (STRTAB) 0x9b24 │ │ │ │ 0x0000000a (STRSZ) 4762 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0xadc0 │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ - 0x00000001 (NEEDED) Shared library: [libz.so.1] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libtinfo.so.6] │ │ │ │ + 0x00000001 (NEEDED) Shared library: [libz.so.1] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmp.so.10] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libffi.so.8] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libnuma.so.1] │ │ │ │ 0x0000000c (INIT) 0xbec0 │ │ │ │ - 0x0000000d (FINI) 0x4a20254 │ │ │ │ - 0x0000001a (FINI_ARRAY) 0x4f03784 │ │ │ │ + 0x0000000d (FINI) 0x4a1ff5c │ │ │ │ + 0x0000001a (FINI_ARRAY) 0x4f02784 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ - 0x00000019 (INIT_ARRAY) 0x4f03788 │ │ │ │ + 0x00000019 (INIT_ARRAY) 0x4f02788 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 8 (bytes) │ │ │ │ 0x6ffffff0 (VERSYM) 0xadec │ │ │ │ 0x6ffffffe (VERNEED) 0xb118 │ │ │ │ 0x6fffffff (VERNEEDNUM) 5 │ │ │ │ 0x00000000 (NULL) 0x0 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 8e1b8c5edf0b1716359eaa25692a9276af50ad83 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 495383c537afa95232aeea70389821021c428407 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -1,137 +1,137 @@ │ │ │ │ │ │ │ │ Version symbols section '.gnu.version' contains 405 entries: │ │ │ │ Addr: 0x000000000000adec Offset: 0x00002dec Link: 4 (.dynsym) │ │ │ │ 000: 0 (*local*) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 004: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 4 (GLIBC_2.38) 3 (GLIBC_2.34) │ │ │ │ - 008: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 00c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 010: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 014: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 018: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 14 (libnuma_1.1) │ │ │ │ - 01c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 020: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ - 024: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 028: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ - 02c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 030: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 15 (libnuma_1.2) 15 (libnuma_1.2) │ │ │ │ - 034: 15 (libnuma_1.2) 14 (libnuma_1.1) 14 (libnuma_1.1) 2 (GLIBC_2.4) │ │ │ │ - 038: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 5 (GLIBC_2.32) 3 (GLIBC_2.34) │ │ │ │ - 03c: 6 (GLIBC_2.8) 3 (GLIBC_2.34) 7 (GLIBC_2.17) 12 (LIBFFI_BASE_8.0) │ │ │ │ - 040: 2 (GLIBC_2.4) 12 (LIBFFI_BASE_8.0) 12 (LIBFFI_BASE_8.0) 12 (LIBFFI_BASE_8.0) │ │ │ │ - 044: 12 (LIBFFI_BASE_8.0) 12 (LIBFFI_BASE_8.0) 12 (LIBFFI_BASE_8.0) 12 (LIBFFI_BASE_8.0) │ │ │ │ - 048: 12 (LIBFFI_BASE_8.0) 12 (LIBFFI_BASE_8.0) 12 (LIBFFI_BASE_8.0) 12 (LIBFFI_BASE_8.0) │ │ │ │ - 04c: 13 (LIBFFI_CLOSURE_8.0) 13 (LIBFFI_CLOSURE_8.0) 13 (LIBFFI_CLOSURE_8.0) 2 (GLIBC_2.4) │ │ │ │ - 050: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ - 054: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 004: 12 (NCURSES6_TINFO_5.0.19991023) 12 (NCURSES6_TINFO_5.0.19991023) 12 (NCURSES6_TINFO_5.0.19991023) 12 (NCURSES6_TINFO_5.0.19991023) │ │ │ │ + 008: 12 (NCURSES6_TINFO_5.0.19991023) 12 (NCURSES6_TINFO_5.0.19991023) 12 (NCURSES6_TINFO_5.0.19991023) 12 (NCURSES6_TINFO_5.0.19991023) │ │ │ │ + 00c: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 4 (GLIBC_2.38) │ │ │ │ + 010: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ + 014: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 018: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 01c: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ + 020: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 024: 15 (libnuma_1.1) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 028: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 02c: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ + 030: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 034: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 038: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 16 (libnuma_1.2) │ │ │ │ + 03c: 16 (libnuma_1.2) 16 (libnuma_1.2) 15 (libnuma_1.1) 15 (libnuma_1.1) │ │ │ │ + 040: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 5 (GLIBC_2.32) │ │ │ │ + 044: 3 (GLIBC_2.34) 6 (GLIBC_2.8) 3 (GLIBC_2.34) 7 (GLIBC_2.17) │ │ │ │ + 048: 13 (LIBFFI_BASE_8.0) 2 (GLIBC_2.4) 13 (LIBFFI_BASE_8.0) 13 (LIBFFI_BASE_8.0) │ │ │ │ + 04c: 13 (LIBFFI_BASE_8.0) 13 (LIBFFI_BASE_8.0) 13 (LIBFFI_BASE_8.0) 13 (LIBFFI_BASE_8.0) │ │ │ │ + 050: 13 (LIBFFI_BASE_8.0) 13 (LIBFFI_BASE_8.0) 13 (LIBFFI_BASE_8.0) 13 (LIBFFI_BASE_8.0) │ │ │ │ + 054: 13 (LIBFFI_BASE_8.0) 14 (LIBFFI_CLOSURE_8.0) 14 (LIBFFI_CLOSURE_8.0) 14 (LIBFFI_CLOSURE_8.0) │ │ │ │ 058: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 05c: 4 (GLIBC_2.38) 4 (GLIBC_2.38) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 05c: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ 060: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 064: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 068: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ - 06c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ - 070: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 074: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 064: 2 (GLIBC_2.4) 4 (GLIBC_2.38) 4 (GLIBC_2.38) 2 (GLIBC_2.4) │ │ │ │ + 068: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 06c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 070: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 074: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 8 (GLIBC_2.10) │ │ │ │ 078: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 07c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 080: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 084: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 088: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 08c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 8 (GLIBC_2.7) │ │ │ │ - 090: 8 (GLIBC_2.7) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 094: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 098: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ - 09c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 0a0: 2 (GLIBC_2.4) 9 (GLIBC_2.10) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ - 0a4: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0a8: 2 (GLIBC_2.4) a (GLIBC_2.42) a (GLIBC_2.42) a (GLIBC_2.42) │ │ │ │ - 0ac: a (GLIBC_2.42) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 08c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 090: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 094: 0 (*local*) 0 (*local*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 098: 2 (GLIBC_2.4) 9 (GLIBC_2.7) 9 (GLIBC_2.7) 2 (GLIBC_2.4) │ │ │ │ + 09c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0a0: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0a4: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0a8: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 0ac: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ 0b0: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0b4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0b8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0bc: 2 (GLIBC_2.4) 2 (GLIBC_2.4) b (GLIBC_2.28) 3 (GLIBC_2.34) │ │ │ │ - 0c0: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ - 0c4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0c8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0b8: 2 (GLIBC_2.4) a (GLIBC_2.42) a (GLIBC_2.42) a (GLIBC_2.42) │ │ │ │ + 0bc: a (GLIBC_2.42) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0c0: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0c4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) b (GLIBC_2.28) │ │ │ │ + 0c8: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ 0cc: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0d0: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0d4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) c (GLIBC_2.33) │ │ │ │ - 0d8: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0d4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0d8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0dc: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0e0: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0e0: c (GLIBC_2.33) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0e4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0e8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0ec: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0f0: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0f4: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0f8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) d (GLIBC_2.15) │ │ │ │ - 0fc: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0f4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0f8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0fc: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ 100: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 104: 2 (GLIBC_2.4) 2 (GLIBC_2.4) e (GLIBC_2.29) 2 (GLIBC_2.4) │ │ │ │ + 104: d (GLIBC_2.15) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 108: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 10c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 110: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) f (GLIBC_2.11) │ │ │ │ - 114: 10 (GLIBC_2.9) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 118: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 11c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 16 (NCURSES6_TINFO_5.0.19991023) 16 (NCURSES6_TINFO_5.0.19991023) │ │ │ │ - 120: 16 (NCURSES6_TINFO_5.0.19991023) 16 (NCURSES6_TINFO_5.0.19991023) 16 (NCURSES6_TINFO_5.0.19991023) 16 (NCURSES6_TINFO_5.0.19991023) │ │ │ │ - 124: 16 (NCURSES6_TINFO_5.0.19991023) 16 (NCURSES6_TINFO_5.0.19991023) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ - 128: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 0 (*local*) 2 (GLIBC_2.4) │ │ │ │ - 12c: 2 (GLIBC_2.4) 0 (*local*) 0 (*local*) 17 (GLIBC_2.4) │ │ │ │ - 130: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ - 134: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ - 138: 18 (GLIBC_2.29) 18 (GLIBC_2.29) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ - 13c: 17 (GLIBC_2.4) 19 (GLIBC_2.27) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ - 140: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ - 144: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ - 148: 19 (GLIBC_2.27) 18 (GLIBC_2.29) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ - 14c: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 19 (GLIBC_2.27) 17 (GLIBC_2.4) │ │ │ │ - 150: 17 (GLIBC_2.4) 18 (GLIBC_2.29) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ - 154: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 158: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 15c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 160: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 164: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 168: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 16c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 170: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 174: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 10c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) e (GLIBC_2.29) │ │ │ │ + 110: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 114: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 118: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 11c: f (GLIBC_2.11) 10 (GLIBC_2.9) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 120: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ + 124: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 128: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 12c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 130: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 134: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 138: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 13c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 140: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 144: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 148: 0 (*local*) 0 (*local*) 0 (*local*) 2 (GLIBC_2.4) │ │ │ │ + 14c: 0 (*local*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 0 (*local*) │ │ │ │ + 150: 0 (*local*) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ + 154: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ + 158: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 18 (GLIBC_2.29) 18 (GLIBC_2.29) │ │ │ │ + 15c: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 19 (GLIBC_2.27) │ │ │ │ + 160: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ + 164: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ + 168: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 19 (GLIBC_2.27) 18 (GLIBC_2.29) │ │ │ │ + 16c: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ + 170: 19 (GLIBC_2.27) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 18 (GLIBC_2.29) │ │ │ │ + 174: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ 178: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 17c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 180: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 184: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 188: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 18c: 2 (GLIBC_2.4) 11 (GLIBC_2.25) 11 (GLIBC_2.25) 2 (GLIBC_2.4) │ │ │ │ - 190: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 12 (LIBFFI_BASE_8.0) 2 (GLIBC_2.4) │ │ │ │ - 194: 12 (LIBFFI_BASE_8.0) │ │ │ │ + 180: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 0 (*local*) 2 (GLIBC_2.4) │ │ │ │ + 184: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 11 (GLIBC_2.25) │ │ │ │ + 188: 11 (GLIBC_2.25) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 18c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 190: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 13 (LIBFFI_BASE_8.0) 2 (GLIBC_2.4) │ │ │ │ + 194: 13 (LIBFFI_BASE_8.0) │ │ │ │ │ │ │ │ Version needs section '.gnu.version_r' contains 5 entries: │ │ │ │ Addr: 0x000000000000b118 Offset: 0x00003118 Link: 5 (.dynstr) │ │ │ │ 000000: Version: 1 File: libc.so.6 Cnt: 16 │ │ │ │ 0x0010: Name: GLIBC_2.4 Flags: none Version: 2 │ │ │ │ 0x0020: Name: GLIBC_2.34 Flags: none Version: 3 │ │ │ │ 0x0030: Name: GLIBC_2.38 Flags: none Version: 4 │ │ │ │ 0x0040: Name: GLIBC_2.32 Flags: none Version: 5 │ │ │ │ 0x0050: Name: GLIBC_2.8 Flags: none Version: 6 │ │ │ │ 0x0060: Name: GLIBC_2.17 Flags: none Version: 7 │ │ │ │ - 0x0070: Name: GLIBC_2.7 Flags: none Version: 8 │ │ │ │ - 0x0080: Name: GLIBC_2.10 Flags: none Version: 9 │ │ │ │ + 0x0070: Name: GLIBC_2.10 Flags: none Version: 8 │ │ │ │ + 0x0080: Name: GLIBC_2.7 Flags: none Version: 9 │ │ │ │ 0x0090: Name: GLIBC_2.42 Flags: none Version: 10 │ │ │ │ 0x00a0: Name: GLIBC_2.28 Flags: none Version: 11 │ │ │ │ 0x00b0: Name: GLIBC_2.33 Flags: none Version: 12 │ │ │ │ 0x00c0: Name: GLIBC_2.15 Flags: none Version: 13 │ │ │ │ 0x00d0: Name: GLIBC_2.29 Flags: none Version: 14 │ │ │ │ 0x00e0: Name: GLIBC_2.11 Flags: none Version: 15 │ │ │ │ 0x00f0: Name: GLIBC_2.9 Flags: none Version: 16 │ │ │ │ 0x0100: Name: GLIBC_2.25 Flags: none Version: 17 │ │ │ │ - 0x0110: Version: 1 File: libffi.so.8 Cnt: 2 │ │ │ │ - 0x0120: Name: LIBFFI_BASE_8.0 Flags: none Version: 18 │ │ │ │ - 0x0130: Name: LIBFFI_CLOSURE_8.0 Flags: none Version: 19 │ │ │ │ - 0x0140: Version: 1 File: libnuma.so.1 Cnt: 2 │ │ │ │ - 0x0150: Name: libnuma_1.1 Flags: none Version: 20 │ │ │ │ - 0x0160: Name: libnuma_1.2 Flags: none Version: 21 │ │ │ │ - 0x0170: Version: 1 File: libtinfo.so.6 Cnt: 1 │ │ │ │ - 0x0180: Name: NCURSES6_TINFO_5.0.19991023 Flags: none Version: 22 │ │ │ │ + 0x0110: Version: 1 File: libtinfo.so.6 Cnt: 1 │ │ │ │ + 0x0120: Name: NCURSES6_TINFO_5.0.19991023 Flags: none Version: 18 │ │ │ │ + 0x0130: Version: 1 File: libffi.so.8 Cnt: 2 │ │ │ │ + 0x0140: Name: LIBFFI_BASE_8.0 Flags: none Version: 19 │ │ │ │ + 0x0150: Name: LIBFFI_CLOSURE_8.0 Flags: none Version: 20 │ │ │ │ + 0x0160: Version: 1 File: libnuma.so.1 Cnt: 2 │ │ │ │ + 0x0170: Name: libnuma_1.1 Flags: none Version: 21 │ │ │ │ + 0x0180: Name: libnuma_1.2 Flags: none Version: 22 │ │ │ │ 0x0190: Version: 1 File: libm.so.6 Cnt: 3 │ │ │ │ 0x01a0: Name: GLIBC_2.4 Flags: none Version: 23 │ │ │ │ 0x01b0: Name: GLIBC_2.29 Flags: none Version: 24 │ │ │ │ 0x01c0: Name: GLIBC_2.27 Flags: none Version: 25 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │┄ Ordering differences only │ │ │ │ @@ -1,14 +1,23 @@ │ │ │ │ /lib/ld-linux-armhf.so.3 │ │ │ │ __cxa_atexit │ │ │ │ GLIBC_2.4 │ │ │ │ libc.so.6 │ │ │ │ -__ioctl_time64 │ │ │ │ -GLIBC_2.34 │ │ │ │ __libc_start_main │ │ │ │ +GLIBC_2.34 │ │ │ │ +__gettimeofday64 │ │ │ │ +set_curterm │ │ │ │ +NCURSES6_TINFO_5.0.19991023 │ │ │ │ +libtinfo.so.6 │ │ │ │ +tigetflag │ │ │ │ +tigetnum │ │ │ │ +setupterm │ │ │ │ +tigetstr │ │ │ │ +del_curterm │ │ │ │ +__ioctl_time64 │ │ │ │ mprotect │ │ │ │ dl_iterate_phdr │ │ │ │ __isoc23_sscanf │ │ │ │ GLIBC_2.38 │ │ │ │ newlocale │ │ │ │ freelocale │ │ │ │ uselocale │ │ │ │ @@ -84,14 +93,15 @@ │ │ │ │ __isoc23_strtol │ │ │ │ vfprintf │ │ │ │ __ctype_b_loc │ │ │ │ snprintf │ │ │ │ pthread_mutex_trylock │ │ │ │ pthread_mutex_lock │ │ │ │ pthread_mutex_unlock │ │ │ │ +GLIBC_2.10 │ │ │ │ __gmpn_mul │ │ │ │ __gmpn_mul_1 │ │ │ │ __gmpn_sub_1 │ │ │ │ __gmpn_add_1 │ │ │ │ __gmpn_mod_1 │ │ │ │ __gmpn_sub │ │ │ │ __gmpn_add │ │ │ │ @@ -128,29 +138,28 @@ │ │ │ │ iconv_open │ │ │ │ sigprocmask │ │ │ │ __utime64 │ │ │ │ nl_langinfo │ │ │ │ __fstat64_time64 │ │ │ │ __stat64_time64 │ │ │ │ ftruncate64 │ │ │ │ -GLIBC_2.10 │ │ │ │ __localtime64_r │ │ │ │ __clock_getres64 │ │ │ │ __clock_gettime64 │ │ │ │ readdir64 │ │ │ │ -tcgetpgrp │ │ │ │ tcsetpgrp │ │ │ │ -cfgetospeed │ │ │ │ -GLIBC_2.42 │ │ │ │ -cfsetospeed │ │ │ │ -cfgetispeed │ │ │ │ -cfsetispeed │ │ │ │ -tcsendbreak │ │ │ │ +tcgetpgrp │ │ │ │ tcsetattr │ │ │ │ +tcsendbreak │ │ │ │ tcgetattr │ │ │ │ +cfsetospeed │ │ │ │ +GLIBC_2.42 │ │ │ │ +cfgetospeed │ │ │ │ +cfsetispeed │ │ │ │ +cfgetispeed │ │ │ │ setpriority │ │ │ │ getpriority │ │ │ │ openat64 │ │ │ │ fpathconf │ │ │ │ GLIBC_2.28 │ │ │ │ __futimes64 │ │ │ │ __lutimes64 │ │ │ │ @@ -202,89 +211,52 @@ │ │ │ │ posix_spawn_file_actions_addclose │ │ │ │ posix_spawn_file_actions_addopen │ │ │ │ sigaction │ │ │ │ sigemptyset │ │ │ │ GLIBC_2.11 │ │ │ │ GLIBC_2.9 │ │ │ │ __fcntl_time64 │ │ │ │ -tigetnum │ │ │ │ -NCURSES6_TINFO_5.0.19991023 │ │ │ │ -libtinfo.so.6 │ │ │ │ -tigetflag │ │ │ │ -tigetstr │ │ │ │ -setupterm │ │ │ │ -del_curterm │ │ │ │ -set_curterm │ │ │ │ -__gettimeofday64 │ │ │ │ +getpeername │ │ │ │ +getsockname │ │ │ │ +recvfrom │ │ │ │ +getnameinfo │ │ │ │ +freeaddrinfo │ │ │ │ +getaddrinfo │ │ │ │ +getsockopt │ │ │ │ +setsockopt │ │ │ │ +gai_strerror │ │ │ │ +zlibVersion │ │ │ │ +inflateReset │ │ │ │ +deflateEnd │ │ │ │ +inflateEnd │ │ │ │ +deflateSetDictionary │ │ │ │ +inflateSetDictionary │ │ │ │ +deflateInit2_ │ │ │ │ +inflateInit2_ │ │ │ │ __gmon_start__ │ │ │ │ __assert_fail │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ libm.so.6 │ │ │ │ GLIBC_2.27 │ │ │ │ -regerror │ │ │ │ __gmpn_popcount │ │ │ │ -inflateInit2_ │ │ │ │ -deflateInit2_ │ │ │ │ -inflateSetDictionary │ │ │ │ -deflateSetDictionary │ │ │ │ -inflateEnd │ │ │ │ -deflateEnd │ │ │ │ -inflateReset │ │ │ │ -zlibVersion │ │ │ │ -gai_strerror │ │ │ │ -setsockopt │ │ │ │ -getsockopt │ │ │ │ -getnameinfo │ │ │ │ -getaddrinfo │ │ │ │ -freeaddrinfo │ │ │ │ -recvfrom │ │ │ │ -getsockname │ │ │ │ -getpeername │ │ │ │ +__errno_location │ │ │ │ getrandom │ │ │ │ GLIBC_2.25 │ │ │ │ getentropy │ │ │ │ -__errno_location │ │ │ │ +regerror │ │ │ │ libz.so.1 │ │ │ │ libgmp.so.10 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUUh │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -293,41 +265,69 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ +UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ +3333UUUU │ │ │ │ +expand 32-byte k │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -3333UUUU │ │ │ │ -expand 32-byte k │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUUh │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -36591,19790 +36591,14587 @@ │ │ │ │ src/Data/Algorithm/Diff.hs:39:21-22|case │ │ │ │ Diff-1.0.2-AyAvb94GW7CAGFVBmYasQ1:Data.Algorithm.Diff.DL │ │ │ │ Diff-1.0.2-AyAvb94GW7CAGFVBmYasQ1:Data.Algorithm.Diff.First │ │ │ │ Diff-1.0.2-AyAvb94GW7CAGFVBmYasQ1:Data.Algorithm.Diff.Second │ │ │ │ Diff-1.0.2-AyAvb94GW7CAGFVBmYasQ1:Data.Algorithm.Diff.Both │ │ │ │ Diff-1.0.2-AyAvb94GW7CAGFVBmYasQ1:Data.Algorithm.Diff.F │ │ │ │ Diff-1.0.2-AyAvb94GW7CAGFVBmYasQ1:Data.Algorithm.Diff.S │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -Hledger.Data │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -Not all adata have exactly 2000-01-01 │ │ │ │ -no postings, only 2000-01-01 │ │ │ │ -no postings, no days │ │ │ │ -accountFromPostings │ │ │ │ -y, adata: │ │ │ │ -n, adata: │ │ │ │ - (boring: │ │ │ │ -Account │ │ │ │ -%-25s %s %4s │ │ │ │ -FastTree │ │ │ │ -./Hledger/Data/Account.hs │ │ │ │ -Hledger.Data.Account │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -undefined │ │ │ │ -n, adata: │ │ │ │ -y, adata: │ │ │ │ -n, adata: │ │ │ │ -y, adata: │ │ │ │ -concatAccountNames │ │ │ │ -assets:cash:a │ │ │ │ -[assets:cash] │ │ │ │ -(assets) │ │ │ │ -(assets:cash) │ │ │ │ -joinAccountNames │ │ │ │ -accountNameInferType │ │ │ │ -isSubAccountNameOf │ │ │ │ -assets:bank:checking │ │ │ │ -my assets │ │ │ │ -assets:bank │ │ │ │ -isAccountNamePrefixOf │ │ │ │ -expandAccountNames │ │ │ │ -accountNameTreeFrom │ │ │ │ -revenues │ │ │ │ -equity:conversion │ │ │ │ -liabilities │ │ │ │ -assets:A/R │ │ │ │ -^assets?(:|$) │ │ │ │ -^assets?(:.+)?:(cash|bank|che(ck|que?)(ing)?|savings?|current)(:|$) │ │ │ │ -^(debts?|liabilit(y|ies))(:|$) │ │ │ │ -^equity(:|$) │ │ │ │ -^equity:(trade|trades|trading|conversion)(:|$) │ │ │ │ -^(income|revenue)s?(:|$) │ │ │ │ -^expenses?(:|$) │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -emptyError │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -head_empty │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ - │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -Hledger.Data.AccountName │ │ │ │ -./Hledger/Data/AccountName.hs │ │ │ │ - (split) │ │ │ │ -AccountName │ │ │ │ -expenses:vacation │ │ │ │ -expenses │ │ │ │ -assets:checking │ │ │ │ -assets:cash │ │ │ │ -mixedAmountStripCosts │ │ │ │ -amounts with total costs are combined │ │ │ │ -amounts with different unit costs are not combined │ │ │ │ -amounts with same unit cost are combined │ │ │ │ -costless same-commodity amounts are combined │ │ │ │ -a missing amount overrides any other amounts │ │ │ │ -showMixedAmountWithoutCost │ │ │ │ -showMixedAmount │ │ │ │ -adding mixed amounts with total costs │ │ │ │ -adding mixed amounts to zero, the commodity and amount style are preserved │ │ │ │ -comparing mixed amounts compares based on quantities │ │ │ │ -$1.00 @ │ │ │ │ -showAmount │ │ │ │ -adding amounts without costs │ │ │ │ -negating amounts │ │ │ │ -assertBool │ │ │ │ -amountLooksZero │ │ │ │ -amountCost │ │ │ │ -./Hledger/Data/Amount.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ +System.Console.Wizard │ │ │ │ +wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp │ │ │ │ +'ArbitraryIO │ │ │ │ +ArbitraryIO │ │ │ │ +'Password │ │ │ │ +Password │ │ │ │ +'LinePrewritten │ │ │ │ +LinePrewritten │ │ │ │ +'Character │ │ │ │ +Character │ │ │ │ +'OutputLn │ │ │ │ +OutputLn │ │ │ │ +System.Console.Wizard.Internal │ │ │ │ +wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp │ │ │ │ +Arg: $dFunctor │ │ │ │ +Type: Functor (Free backend) │ │ │ │ +In module `System.Console.Wizard.Internal' │ │ │ │ +wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Internal.ArbitraryIO │ │ │ │ +wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Internal.Password │ │ │ │ +wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Internal.LinePrewritten │ │ │ │ +wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Internal.Character │ │ │ │ +wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Internal.Line │ │ │ │ +wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Internal.OutputLn │ │ │ │ +wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Internal.Output │ │ │ │ +wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Internal.C::<: │ │ │ │ +wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Internal.Inl │ │ │ │ +wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Internal.Inr │ │ │ │ +'Haskeline │ │ │ │ +Haskeline │ │ │ │ +'WithSettings │ │ │ │ +WithSettings │ │ │ │ +./System/Console/Wizard/Haskeline.hs │ │ │ │ +'UnexpectedEOF │ │ │ │ +wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp │ │ │ │ +System.Console.Wizard.Haskeline │ │ │ │ +UnexpectedEOF │ │ │ │ +wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Haskeline.WithSettings │ │ │ │ +wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Haskeline.UnexpectedEOF │ │ │ │ +MonadFree │ │ │ │ +Control.Monad.Free │ │ │ │ +control-monad-free-0.6.2-JVHWXnpjK7M8K5TZRINaot │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +control-monad-free-0.6.2-JVHWXnpjK7M8K5TZRINaot:Control.Monad.Free.Impure │ │ │ │ +control-monad-free-0.6.2-JVHWXnpjK7M8K5TZRINaot:Control.Monad.Free.Pure │ │ │ │ +control-monad-free-0.6.2-JVHWXnpjK7M8K5TZRINaot:Control.Monad.Free.C:MonadFree │ │ │ │ +Numeric/RootFinding.hs:117:13-14|case │ │ │ │ +Numeric/RootFinding.hs:183:13-14|case │ │ │ │ +Numeric/RootFinding.hs:291:13-14|case │ │ │ │ +'NewtonBisection │ │ │ │ +'NewtonStep │ │ │ │ +'NewtonRoot │ │ │ │ +'NewtonNoBracket │ │ │ │ +'NewtonParam │ │ │ │ +'RiddersBisect │ │ │ │ +'RiddersStep │ │ │ │ +'RiddersRoot │ │ │ │ +'RiddersNoBracket │ │ │ │ +'RiddersParam │ │ │ │ +'C:IterationStep │ │ │ │ +IterationStep │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ -lastError │ │ │ │ -, displayZeroCommodity = │ │ │ │ -AmountFormat {displayCommodity = │ │ │ │ -, displayOneLine = │ │ │ │ -, displayForceDecimalMark = │ │ │ │ -, displayDigitGroups = │ │ │ │ -displayCommodityOrder = │ │ │ │ -, displayQuotes = │ │ │ │ -, displayColour = │ │ │ │ -, displayCost = │ │ │ │ -, displayMaxWidth = │ │ │ │ -, displayMinWidth = │ │ │ │ -, adTotal = │ │ │ │ -AmountDisplay {adBuilder = │ │ │ │ -overflow │ │ │ │ -Amount {acommodity= │ │ │ │ -, aquantity= │ │ │ │ -, acost= │ │ │ │ -, astyle= │ │ │ │ -(missing) │ │ │ │ -'AmountDisplay │ │ │ │ -AmountDisplay │ │ │ │ -'AmountFormat │ │ │ │ -AmountFormat │ │ │ │ -Hledger.Data.Amount │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -error, mixed amounts do not support multiplication │ │ │ │ -error, mixed amounts do not support signum │ │ │ │ -MixedAmount │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Amount.AmountDisplay │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Amount.AmountFormat │ │ │ │ -commodityStylesFromAmounts │ │ │ │ -multicommodity assertion │ │ │ │ -inclusive assertions │ │ │ │ -simple assertion on same day │ │ │ │ -transactionCheckAssertions │ │ │ │ -out-of-order │ │ │ │ -same-day-2 │ │ │ │ -same-day-1 │ │ │ │ -balance-assignment │ │ │ │ -missing-amounts │ │ │ │ -journalBalanceTransactions │ │ │ │ -balanced virtual postings need to balance among themselves (2) │ │ │ │ -balanced virtual postings need to balance among themselves │ │ │ │ -virtual postings don't need to balance │ │ │ │ -one zero posting is considered balanced for now │ │ │ │ -detect unbalanced, one posting │ │ │ │ -detect unbalanced │ │ │ │ -assertBool │ │ │ │ -detect balanced │ │ │ │ -isTransactionBalanced │ │ │ │ -balanceTransaction balances based on cost if there are total prices │ │ │ │ -assertRight │ │ │ │ -balanceTransaction balances based on cost if there are unit prices │ │ │ │ -conversion price is inferred │ │ │ │ -one missing amount is inferred │ │ │ │ -detect unbalanced entry, multiple missing amounts │ │ │ │ -assertLeft │ │ │ │ -detect unbalanced entry, sign error │ │ │ │ -balanceTransaction │ │ │ │ -transactionInferBalancingAmount │ │ │ │ -True, commodity_styles_ = │ │ │ │ -TBPExact} │ │ │ │ -, txn_balancing_ = │ │ │ │ -False, commodity_styles_ = │ │ │ │ -, infer_balancing_costs_ = │ │ │ │ -BalancingOpts {ignore_assertions_ = │ │ │ │ -The real postings' sum should be 0 but is: │ │ │ │ -The balanced virtual postings' sum should be 0 but is: │ │ │ │ -see 'Transaction balancing' in the hledger manual. │ │ │ │ -You can use --txn-balancing=old to keep it working, or fix it (recommended); │ │ │ │ -but hledger 1.50+ checks more strictly, using the entry's local precision. │ │ │ │ -Note, hledger <1.50 accepted this entry because of the global display precision, │ │ │ │ -The real postings all have the same sign. Consider negating some of them. │ │ │ │ -The balanced virtual postings all have the same sign. Consider negating some of them. │ │ │ │ -costInferrerFor: inferred cost: │ │ │ │ -BalancingOpts │ │ │ │ -'BalancingOpts │ │ │ │ -BalancingState │ │ │ │ -'BalancingState │ │ │ │ -HasBalancingOpts │ │ │ │ -hledger reg -I '%s'%s │ │ │ │ -To troubleshoot, check this account's running balance with assertions disabled, eg: │ │ │ │ -(difference: %s) │ │ │ │ -but the calculated balance is: %s │ │ │ │ -the asserted balance is: %s │ │ │ │ -%s at this point, %s, ignoring costs, │ │ │ │ -Balance assertion failed in %s │ │ │ │ - (with costs: │ │ │ │ - (with cost: │ │ │ │ -excluding subaccounts │ │ │ │ -including subaccounts │ │ │ │ -In commodity │ │ │ │ -Across all commodities │ │ │ │ -Balance assignments and custom posting dates may not be combined. │ │ │ │ -Balance assignments may not be used on postings with a custom posting date │ │ │ │ -Please write the posting amount explicitly (or remove the posting date). │ │ │ │ -Balance assignments and auto postings may not be combined. │ │ │ │ -Balance assignments may not be used on accounts affected by auto posting rules │ │ │ │ -(it makes balancing the journal impossible). │ │ │ │ -Please write the posting amount explicitly (or remove the auto posting rule(s)). │ │ │ │ -This %stransaction is unbalanced. │ │ │ │ -multi-commodity │ │ │ │ -transactionInferBalancingAmount: balancing amount styles: │ │ │ │ -transactionInferBalancingAmount: balancing amount styled: │ │ │ │ -There can't be more than one balanced virtual posting with no amount. │ │ │ │ -(Remember to put two or more spaces between account and amount.) │ │ │ │ -There can't be more than one real posting with no amount. │ │ │ │ -balanceTransactionHelper: amounts after balancing-cost-inferring: │ │ │ │ -balanceTransactionHelper: balancing amounts inferred: │ │ │ │ -Automatic commodity conversion is not enabled. │ │ │ │ -or recording conversion price(s) with @, @@ or equity postings. │ │ │ │ -Consider adjusting this entry's amounts, adding missing postings, │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -Data.Array.Base │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Error in array index; │ │ │ │ - not in range [0.. │ │ │ │ -Balancing │ │ │ │ -./Hledger/Data/Balancing.hs │ │ │ │ -Hledger.Data.Balancing │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +fromJust │ │ │ │ +'SearchFailed │ │ │ │ +'NotBracketed │ │ │ │ +Numeric.RootFinding.Root │ │ │ │ +Numeric.RootFinding.Tolerance │ │ │ │ +Numeric.RootFinding.RiddersParam │ │ │ │ +Numeric.RootFinding.RiddersStep │ │ │ │ +Numeric.RootFinding.NewtonParam │ │ │ │ +Numeric.RootFinding.NewtonStep │ │ │ │ +NewtonRoot │ │ │ │ +NewtonBisection │ │ │ │ +NewtonNoBracket │ │ │ │ +NewtonRoot │ │ │ │ +NewtonBisection │ │ │ │ +NewtonStep │ │ │ │ +newtonTol │ │ │ │ +newtonMaxIter │ │ │ │ +, newtonTol = │ │ │ │ +NewtonParam {newtonMaxIter = │ │ │ │ +RiddersRoot │ │ │ │ +RiddersBisect │ │ │ │ +RiddersNoBracket │ │ │ │ +RiddersRoot │ │ │ │ +RiddersBisect │ │ │ │ +RiddersStep │ │ │ │ +riddersTol │ │ │ │ +riddersMaxIter │ │ │ │ +, riddersTol = │ │ │ │ +RiddersParam {riddersMaxIter = │ │ │ │ +Numeric/RootFinding.hs:67:13-14|case │ │ │ │ +SearchFailed │ │ │ │ +NotBracketed │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L │ │ │ │ +Numeric.RootFinding │ │ │ │ +Tolerance │ │ │ │ +RiddersParam │ │ │ │ +RiddersStep │ │ │ │ +NewtonParam │ │ │ │ +NewtonStep │ │ │ │ +math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.NewtonStep │ │ │ │ +math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.NewtonBisection │ │ │ │ +math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.NewtonRoot │ │ │ │ +math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.NewtonNoBracket │ │ │ │ +math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.NewtonParam │ │ │ │ +math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.RiddersStep │ │ │ │ +math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.RiddersBisect │ │ │ │ +math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.RiddersRoot │ │ │ │ +math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.RiddersNoBracket │ │ │ │ +math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.RiddersParam │ │ │ │ +math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.RelTol │ │ │ │ +math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.AbsTol │ │ │ │ +math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.NotBracketed │ │ │ │ +math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.SearchFailed │ │ │ │ +math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.Root │ │ │ │ +Numeric.MathFunctions.Comparison │ │ │ │ +math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L │ │ │ │ +./System/IO/Temp.hs │ │ │ │ +System.IO.Temp │ │ │ │ +temporary-1.3-Iq3BVZAimEu5ENblgAi0vI │ │ │ │ +libraries/haskeline/System/Console/Haskeline.hs │ │ │ │ +System.Console.Haskeline │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +`@$><=;|&{( │ │ │ │ +'Completion │ │ │ │ +Completion │ │ │ │ +System.Console.Haskeline.Completion │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +`@$><=;|&{( │ │ │ │ +, isFinished = │ │ │ │ +, display = │ │ │ │ +Completion {replacement = │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Completion.Completion │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +System.Console.Haskeline.History │ │ │ │ +'History │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.History.History │ │ │ │ +System.Console.Haskeline.Backend │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +'DoEffect │ │ │ │ +'Consumed │ │ │ │ +'NotConsumed │ │ │ │ +KeyConsumed │ │ │ │ +'PrintLines │ │ │ │ +'LineChange │ │ │ │ +'RingBell │ │ │ │ +'ClearScreen │ │ │ │ +System.Console.Haskeline.Command │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.GetKey │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.DoEffect │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.CmdM │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.Result │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.KeyMap │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.NotConsumed │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.Consumed │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.LineChange │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.PrintLines │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.ClearScreen │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.RingBell │ │ │ │ +System.Console.Haskeline.Emacs │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +haskeline │ │ │ │ +'Behavior │ │ │ │ +Behavior │ │ │ │ +'Settings │ │ │ │ +Settings │ │ │ │ +uninterruptibleMask │ │ │ │ +a type signature in an instance │ │ │ │ +libraries/haskeline/System/Console/Haskeline/InputT.hs │ │ │ │ +System.Console.Haskeline.InputT │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +generalBracket │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.InputT.Behavior │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.InputT.Settings │ │ │ │ +SearchForward │ │ │ │ +SearchReverse │ │ │ │ +Backspace │ │ │ │ +PageDown │ │ │ │ +KillLine │ │ │ │ +'KeyChar │ │ │ │ +'SearchForward │ │ │ │ +'SearchReverse │ │ │ │ +'Backspace │ │ │ │ +'PageDown │ │ │ │ +'KillLine │ │ │ │ +'DownKey │ │ │ │ +'RightKey │ │ │ │ +'LeftKey │ │ │ │ +'Modifier │ │ │ │ +Modifier │ │ │ │ +System.Console.Haskeline.Key │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +forwardsearchhistory │ │ │ │ +reversesearchhistory │ │ │ │ +backspace │ │ │ │ +pagedown │ │ │ │ +killline │ │ │ │ +libraries/haskeline/System/Console/Haskeline/Key.hs:51:23-24|case │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.Key │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.KeyChar │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.FunKey │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.LeftKey │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.RightKey │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.DownKey │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.UpKey │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.KillLine │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.Home │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.End │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.PageDown │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.PageUp │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.Backspace │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.Delete │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.SearchReverse │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.SearchForward │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.Modifier │ │ │ │ +'Password │ │ │ │ +Password │ │ │ │ +'Message │ │ │ │ +'ArgMode │ │ │ │ +CommandMode │ │ │ │ +InsertMode │ │ │ │ +'C:Result │ │ │ │ +'C:LineState │ │ │ │ +LineState │ │ │ │ +'Grapheme │ │ │ │ +Grapheme │ │ │ │ +libraries/haskeline/System/Console/Haskeline/LineState.hs │ │ │ │ +System.Console.Haskeline.LineState │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.LineState.Password │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.LineState.ArgMode │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.LineState.CMode │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.LineState.CEmpty │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.LineState.C:Save │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.LineState.IMode │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.LineState.C:Move │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.LineState.C:Result │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.LineState.C:LineState │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.LineState.Grapheme │ │ │ │ +'C:MonadState │ │ │ │ +MonadState │ │ │ │ +'C:MonadReader │ │ │ │ +MonadReader │ │ │ │ +System.Console.Haskeline.Monads │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Monads.C:MonadState │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Monads.C:MonadReader │ │ │ │ +historyduplicates │ │ │ │ +listcompletionsimmediately │ │ │ │ +completionpromptlimit │ │ │ │ +completionpaging │ │ │ │ +completiontype │ │ │ │ +maxhistorysize │ │ │ │ +editmode │ │ │ │ +bellstyle │ │ │ │ +'IgnoreAll │ │ │ │ +'IgnoreConsecutive │ │ │ │ +'AlwaysAdd │ │ │ │ +HistoryDuplicates │ │ │ │ +EditMode │ │ │ │ +'AudibleBell │ │ │ │ +'VisualBell │ │ │ │ +BellStyle │ │ │ │ +'MenuCompletion │ │ │ │ +'ListCompletion │ │ │ │ +CompletionType │ │ │ │ +System.Console.Haskeline.Prefs │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +, maxHistorySize = │ │ │ │ +, editMode = │ │ │ │ +Prefs {bellStyle = │ │ │ │ +True, customBindings = │ │ │ │ +, customKeySequences = │ │ │ │ +False, customBindings = │ │ │ │ +, listCompletionsImmediately = │ │ │ │ +, completionPromptLimit = │ │ │ │ +, completionPaging = │ │ │ │ +, completionType = │ │ │ │ +, historyDuplicates = │ │ │ │ +IgnoreAll │ │ │ │ +IgnoreConsecutive │ │ │ │ +AlwaysAdd │ │ │ │ +AudibleBell │ │ │ │ +VisualBell │ │ │ │ +MenuCompletion │ │ │ │ +ListCompletion │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.Prefs │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.AlwaysAdd │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.IgnoreConsecutive │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.IgnoreAll │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.Vi │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.Emacs │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.NoBell │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.VisualBell │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.AudibleBell │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.ListCompletion │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.MenuCompletion │ │ │ │ +System.Console.Haskeline.Recover │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +libraries/haskeline/System/Console/Haskeline/RunCommand.hs │ │ │ │ +System.Console.Haskeline.RunCommand │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +EvalTerm │ │ │ │ +'C:CommandMonad │ │ │ │ +CommandMonad │ │ │ │ +'ErrorEvent │ │ │ │ +'ExternalPrint │ │ │ │ +'KeyInput │ │ │ │ +'WindowResize │ │ │ │ +'Interrupt │ │ │ │ +libraries/haskeline/System/Console/Haskeline/Term.hs │ │ │ │ +, height = │ │ │ │ +Layout {width = │ │ │ │ +ExternalPrint │ │ │ │ +ErrorEvent │ │ │ │ +KeyInput │ │ │ │ +WindowResize │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +System.Console.Haskeline.Term │ │ │ │ +Interrupt │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.RunTerm │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.TermOps │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.EvalTerm │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.C:Term │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.C:CommandMonad │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.Layout │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.WindowResize │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.KeyInput │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.ErrorEvent │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.ExternalPrint │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.Interrupt │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.FileOps │ │ │ │ +System.Console.Haskeline.Command.Undo │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.Undo.Undo │ │ │ │ +'SearchEntry │ │ │ │ +SearchEntry │ │ │ │ +'ViState │ │ │ │ +System.Console.Haskeline.Vi │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Vi.SearchEntry │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Vi.ViState │ │ │ │ +/dev/tty │ │ │ │ +handle is not a file descriptor │ │ │ │ +unsafeHandleToFd │ │ │ │ +Can't insert empty list into a treemap! │ │ │ │ +libraries/haskeline/System/Console/Haskeline/Backend/Posix.hsc │ │ │ │ +System.Console.Haskeline.Backend.Posix │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Backend.Posix.Handles │ │ │ │ +'ExternalHandle │ │ │ │ +ExternalHandle │ │ │ │ +'OtherMode │ │ │ │ +'CodingMode │ │ │ │ +ExternalMode │ │ │ │ +libraries/haskeline/System/Console/Haskeline/Backend/Posix/Encoder.hs │ │ │ │ +System.Console.Haskeline.Backend.Posix.Encoder │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Backend.Posix.Encoder.ExternalHandle │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Backend.Posix.Encoder.CodingMode │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Backend.Posix.Encoder.OtherMode │ │ │ │ +'DumbTerm │ │ │ │ +DumbTerm │ │ │ │ +uninterruptibleMask │ │ │ │ +a type signature in an instance │ │ │ │ +libraries/haskeline/System/Console/Haskeline/Backend/DumbTerm.hs │ │ │ │ +System.Console.Haskeline.Backend.DumbTerm │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +generalBracket │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Backend.DumbTerm.Window │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +System.Console.Haskeline.Backend.Terminfo │ │ │ │ +libraries/haskeline/System/Console/Haskeline/Backend/Terminfo.hs │ │ │ │ +a type signature in an instance │ │ │ │ +generalBracket │ │ │ │ +uninterruptibleMask │ │ │ │ +'Actions │ │ │ │ +'TermPos │ │ │ │ +TermRows │ │ │ │ +'TermRows │ │ │ │ +TermRows {rowLengths = │ │ │ │ +, lastRow = │ │ │ │ +TermPos {termRow = │ │ │ │ +, termCol = │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Backend.Terminfo.TermRows │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Backend.Terminfo.TermPos │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Backend.Terminfo.Actions │ │ │ │ +System.Console.Haskeline.Backend.WCWidth │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ + possibilities? (y or n) │ │ │ │ +Display all │ │ │ │ +System.Console.Haskeline.Command.Completion │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +----More---- │ │ │ │ libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ lastError │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Balancing.C:HasBalancingOpts │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Balancing.BalancingState │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Balancing.BalancingOpts │ │ │ │ -Bad month │ │ │ │ -quarterly │ │ │ │ -december │ │ │ │ -november │ │ │ │ -september │ │ │ │ -february │ │ │ │ -DateSpan │ │ │ │ -weekday: should not happen: attempted to find │ │ │ │ -saturday │ │ │ │ -thursday │ │ │ │ -wednesday │ │ │ │ -Nothing) │ │ │ │ -DateSpan ( │ │ │ │ -%Y.%m.%d │ │ │ │ -%Y/%m/%d │ │ │ │ -%Y-%m-%d │ │ │ │ -advanceToNthWeekday: should not happen │ │ │ │ -./Hledger/Data/Dates.hs │ │ │ │ -Hledger.Data.Dates │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -Year must contain at least 4 digits: │ │ │ │ -biweekly │ │ │ │ -fortnightly │ │ │ │ -bimonthly │ │ │ │ -weekendday │ │ │ │ -nextmonthandday: day should be 1..31, not │ │ │ │ -nextmonthandday: month should be 1..12, not │ │ │ │ -nextnthdayofmonth: day should be 1..31, not │ │ │ │ -bad smart date: │ │ │ │ -yesterday │ │ │ │ -tomorrow │ │ │ │ -could not parse date %s %s │ │ │ │ -Hledger.Data.Dates.quarterstartp: invalid date found │ │ │ │ -./Text/Megaparsec/Internal.hs │ │ │ │ -Text.Megaparsec.Internal │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ -fromList │ │ │ │ -failed to parse: │ │ │ │ -beforepslines │ │ │ │ -assertionline │ │ │ │ -account │ │ │ │ -overflow │ │ │ │ -Hledger.Data.Errors │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -journalDateSpan │ │ │ │ - jlastreadtime: │ │ │ │ - jfiles: │ │ │ │ - jfinalcommentlines: │ │ │ │ - jtxns: │ │ │ │ - jtxnmodifiers: │ │ │ │ - jinferredmarketprices: │ │ │ │ - jpricedirectives: │ │ │ │ - jglobalcommoditystyles: │ │ │ │ - jinferredcommoditystyles: │ │ │ │ - jdeclaredcommodities: │ │ │ │ - jaccounttypes: │ │ │ │ - jdeclaredaccounttypes: │ │ │ │ - jdeclaredaccounttags: │ │ │ │ - jdeclaredaccounts: │ │ │ │ - jdeclaredtags: │ │ │ │ - jdeclaredpayees: │ │ │ │ - jincludefilestack: │ │ │ │ - jparsealiases: │ │ │ │ - jparseparentaccounts: │ │ │ │ - jparsedecimalmark: │ │ │ │ - jparsedefaultcommodity: │ │ │ │ - jparsedefaultyear: │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text │ │ │ │ +'SearchMode │ │ │ │ +SearchMode │ │ │ │ +'Reverse │ │ │ │ +'Forward │ │ │ │ +Direction │ │ │ │ +'HistLog │ │ │ │ +reverse-i-search │ │ │ │ +i-search │ │ │ │ +libraries/haskeline/System/Console/Haskeline/Command/History.hs │ │ │ │ +System.Console.Haskeline.Command.History │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +Reverse} │ │ │ │ +Forward} │ │ │ │ +, direction = │ │ │ │ +, foundHistory = │ │ │ │ +SearchMode {searchTerm = │ │ │ │ +, futureHistory = │ │ │ │ +HistLog {pastHistory = │ │ │ │ +reverse-i-search)` │ │ │ │ +i-search)` │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.History.SearchMode │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.History.Forward │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.History.Reverse │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.History.HistLog │ │ │ │ +'SimpleMove │ │ │ │ +'GenericKill │ │ │ │ +KillHelper │ │ │ │ +System.Console.Haskeline.Command.KillRing │ │ │ │ +haskeline-0.8.2.1-inplace │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.KillRing.SimpleMove │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.KillRing.GenericKill │ │ │ │ +haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.KillRing.Stack │ │ │ │ +Couldn't look up terminfo entry │ │ │ │ +tParm: List too short │ │ │ │ +TermOutput │ │ │ │ +Terminal │ │ │ │ +libraries/terminfo/System/Console/Terminfo/Base.hs │ │ │ │ +undefined │ │ │ │ +setupTerm: │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +terminfo-0.4.1.7-inplace │ │ │ │ +System.Console.Terminfo.Base │ │ │ │ +SetupTermError │ │ │ │ +terminfo-0.4.1.7-inplace:System.Console.Terminfo.Base.C:TermStr │ │ │ │ +terminfo-0.4.1.7-inplace:System.Console.Terminfo.Base.C:OutputCap │ │ │ │ +terminfo-0.4.1.7-inplace:System.Console.Terminfo.Base.TOCmd │ │ │ │ +terminfo-0.4.1.7-inplace:System.Console.Terminfo.Base.TOStr │ │ │ │ +terminfo-0.4.1.7-inplace:System.Console.Terminfo.Base.SetupTermError │ │ │ │ +zdterminfozm0zi4zi1zi7zminplacezdSystemziConsoleziTerminfoziBasezdterminfozzm0zzi4zzi1zzi7zzminplacezuSystemzziConsolezziTerminfozziBasezumkCallback │ │ │ │ +cbits/p256/p256.c │ │ │ │ +(borrow >> P256_BITSPERDIGIT) == 0 │ │ │ │ +top <= 1 │ │ │ │ +top == 0 │ │ │ │ +SHA-512/%d │ │ │ │ + │ │ │ │ +cbits/decaf/ed448goldilocks/decaf.c │ │ │ │ +position >= 0 │ │ │ │ +current==0 │ │ │ │ +API_NS(point_valid)(p) | ~succ │ │ │ │ +API_NS(point_valid)(p) || ~succ │ │ │ │ +control_var[contv].addend │ │ │ │ +control_pre[contp].addend │ │ │ │ +contv == ncb_var │ │ │ │ +contp == ncb_pre │ │ │ │ +SigEd448 │ │ │ │ +cbits/decaf/p448/arch_32/f_impl.c │ │ │ │ +cbits/decaf/p448/f_generic.c │ │ │ │ +word_is_zero((word_t)scarry) | word_is_zero((word_t)scarry+1) │ │ │ │ +word_is_zero((word_t)(carry) + scarry_0) │ │ │ │ +cbits/decaf/ed448goldilocks/scalar.c │ │ │ │ +trailing == 0 │ │ │ │ +residue==0 │ │ │ │ +trailing==0 │ │ │ │ +/dev/random │ │ │ │ +timeout expired, dying!! │ │ │ │ +dup2(child_end) │ │ │ │ +close(child_end) │ │ │ │ +close(parent_end) │ │ │ │ +setup_std_handle_fork(invalid behavior) │ │ │ │ +fcntl(F_DUP_FD) │ │ │ │ +getpwuid │ │ │ │ +initgroups │ │ │ │ +read pipe │ │ │ │ +read pipe bad length │ │ │ │ +/dev/null │ │ │ │ +posix_spawn_file_actions_addopen │ │ │ │ +posix_spawn_file_actions_addclose │ │ │ │ +posix_spawn_file_actions_adddup2 │ │ │ │ +posix_spawn_file_actions_adddup2(child_end) │ │ │ │ +posix_spawn_file_actions_addclose(child_end) │ │ │ │ +posix_spawn_file_actions_addclose(parent_end) │ │ │ │ +posix_spawn_file_actions_addclose(invalid behavior) │ │ │ │ +posix_spawn_file_actions_init │ │ │ │ +posix_spawnattr_init │ │ │ │ +posix_spawn_file_actions_addchdir_np │ │ │ │ +sigemptyset │ │ │ │ +sigaddset(SIGINT) │ │ │ │ +sigaddset(SIGQUIT) │ │ │ │ +posix_spawnattr_setsigdefault │ │ │ │ +posix_spawnattr_setflags │ │ │ │ +posix_spawnp │ │ │ │ +0123456789abcdef │ │ │ │ +forkOS_entry │ │ │ │ +libraries/ghc-internal/cbits/inputReady.c │ │ │ │ +libraries/ghc-bignum/cbits/gmp_wrappers.c │ │ │ │ +xn == 1 || y != 0 │ │ │ │ +xn >= yn │ │ │ │ +xn == yn || yn > 1 || y0[0] != 0 │ │ │ │ +rn <= xn │ │ │ │ +0 <= *gn && *gn <= gn0 │ │ │ │ +sn <= mp_size_abs(yn) │ │ │ │ +tn <= mp_size_abs(xn) │ │ │ │ +2 <= base && base <= 256 │ │ │ │ +msbf == 0 || msbf == 1 │ │ │ │ +srclen <= SIZEOF_HSWORD │ │ │ │ +rn == sn || rn == sn+1 │ │ │ │ +rop[0]._mp_size > 0 │ │ │ │ +!mp_limb_zero_p(mp,mn) │ │ │ │ +0 < rn && rn <= mn │ │ │ │ +r[0]._mp_size == 0 || r[0]._mp_size == 1 │ │ │ │ +mp[0] & 1 │ │ │ │ +rn == 0 || rn == 1 │ │ │ │ +rts/Capability.c │ │ │ │ +ACQUIRE_LOCK failed (%s:%d): %d │ │ │ │ +RELEASE_LOCK: I do not own this lock: %s %d │ │ │ │ +initCapability │ │ │ │ +moreCapabilities │ │ │ │ +Too many NUMA nodes (max %d) │ │ │ │ +available NUMA node set is empty │ │ │ │ +initCapabilities │ │ │ │ +Can't put stack cloning result into MVar. │ │ │ │ +rts/FileLock.c │ │ │ │ +lockFile │ │ │ │ +foreignExportStablePtr │ │ │ │ +rts/Globals.c │ │ │ │ +allocSegment │ │ │ │ +allocHashList │ │ │ │ +allocHashTable │ │ │ │ +initCapabilityIOManager │ │ │ │ +warning: setIOManagerControlFd called with illegal capability number. │ │ │ │ +rts/Messages.c │ │ │ │ +executeMessage: %p │ │ │ │ +rts/IPE.c │ │ │ │ +An IPE buffer list node has been compressed, but the decompression library (zstd) is not available. │ │ │ │ +updateIpeMap: ip_ents │ │ │ │ +removeFromQueues: %d │ │ │ │ +throwTo: unrecognised why_blocked (%d) │ │ │ │ +error: %s: the rts is not paused. Did you forget to call rts_pause? │ │ │ │ +error: %s: called from a different OS thread than rts_pause. │ │ │ │ +error: %s: the pausing thread does not own all capabilities. │ │ │ │ + Have you manually released a capability after calling rts_pause? │ │ │ │ +error: a C finalizer called back into Haskell. │ │ │ │ + This was previously allowed, but is disallowed in GHC 6.10.2 and later. │ │ │ │ + To create finalizers that may call back into Haskell, use │ │ │ │ + Foreign.Concurrent.newForeignPtr instead of Foreign.newForeignPtr. │ │ │ │ +error: rts_lock: The RTS is already paused by this thread. │ │ │ │ + There is no need to call rts_lock if you have already called rts_pause. │ │ │ │ +rts/RtsAPI.c │ │ │ │ +%s: uncaught exception │ │ │ │ +%s: interrupted │ │ │ │ +%s: Return code (%d) not ok │ │ │ │ +error: rts_pause: attempting to pause via an unsafe FFI call. │ │ │ │ + Perhaps a 'foreign import unsafe' should be 'safe'? │ │ │ │ +error: rts_pause: attempting to pause from a Task that owns a capability. │ │ │ │ + Have you already acquired a capability e.g. with rts_lock? │ │ │ │ +error: rts_pause: This thread has already paused the RTS. │ │ │ │ +rts_pause │ │ │ │ +rts_resume │ │ │ │ +rts_listThreads │ │ │ │ +rts_listMiscRoots │ │ │ │ +hs_try_putmvar │ │ │ │ +Link with -rtsopts to enable them. │ │ │ │ +Use hs_init_with_rtsopts() to enable them. │ │ │ │ +bad RTS option: %s │ │ │ │ +error in RTS option %s: size outside allowed range (%u - %u) │ │ │ │ +RtsFlags.c:appendRtsArg │ │ │ │ +RtsFlags.c:splitRtsFlags() │ │ │ │ +copyArgv 1 │ │ │ │ +Most RTS options are disabled. %s │ │ │ │ +RTS options are disabled. %s │ │ │ │ +RTS options are disabled for setuid binaries. %s │ │ │ │ +unexpected RTS argument: %s │ │ │ │ +install-signal-handlers=yes │ │ │ │ +install-signal-handlers=no │ │ │ │ +install-seh-handlers=yes │ │ │ │ +install-seh-handlers=no │ │ │ │ +generate-stack-traces=yes │ │ │ │ +generate-stack-traces=no │ │ │ │ +generate-crash-dumps │ │ │ │ +null-eventlog-writer │ │ │ │ +machine-readable │ │ │ │ +disable-delayed-os-memory-return │ │ │ │ +internal-counters │ │ │ │ +io-manager=native │ │ │ │ +io-manager=posix │ │ │ │ +eventlog-flush-interval= │ │ │ │ +bad value for --eventlog-flush-interval │ │ │ │ +copying-gc │ │ │ │ +nonmoving-gc │ │ │ │ +nonmoving-dense-allocator-count= │ │ │ │ +bad value for --nonmoving-dense-allocator-count │ │ │ │ +write-tix-file=yes │ │ │ │ +write-tix-file=no │ │ │ │ +%s: This GHC build was compiled without NUMA support. │ │ │ │ +%s: unknown flag │ │ │ │ +%s: OS reports NUMA is not available │ │ │ │ +long-gc-sync= │ │ │ │ +no-automatic-heap-samples │ │ │ │ +no-automatic-time-samples │ │ │ │ +automatic-era-increment │ │ │ │ +unknown RTS option: %s │ │ │ │ +the flag %s requires the program to be built with -debug │ │ │ │ +bad value for -maxN │ │ │ │ +Can't open stats file %s │ │ │ │ +flag -po expects an argument │ │ │ │ +the flag %s requires the program to be built with -prof │ │ │ │ +-h is deprecated, use -hT instead. │ │ │ │ +bad value for -i │ │ │ │ +bad value for -C │ │ │ │ +bad value for -V │ │ │ │ +bad value for -N │ │ │ │ +Using large values for -N is not allowed by default. %s │ │ │ │ +incomplete RTS option: %s │ │ │ │ +-qn must be 1 or greater │ │ │ │ +bad value for -e │ │ │ │ +the flag %s requires the program to be built with -ticky │ │ │ │ +-ol expects filename │ │ │ │ +Unknown output flag -o%c │ │ │ │ +Program not compiled with ticky-ticky support │ │ │ │ +unknown trace option: %c │ │ │ │ +-xb: requires argument │ │ │ │ +The -xt option has been removed (#16795) │ │ │ │ +flag -%c given an argument when none was expected: %s │ │ │ │ +Internal error in the RTS options parser │ │ │ │ +setupRtsFlags │ │ │ │ +Warning: Ignoring GHCRTS variable as RTS options are disabled. │ │ │ │ + %s │ │ │ │ +stack chunk buffer size (-kb) must be less than 50%% │ │ │ │ +of the stack chunk size (-kc) │ │ │ │ +Maximum heap size (-M) is smaller than suggested heap size (-H) │ │ │ │ +Setting maximum heap size to suggested heap size ( %llu ) │ │ │ │ +maximum heap size (-M) is smaller than minimum alloc area size (-A) │ │ │ │ +The non-moving collector doesn't support -G1 │ │ │ │ +The mark-region collector can only be used with profiling │ │ │ │ +when linked against the profiled RTS. │ │ │ │ +The non-moving collector cannot be used in conjunction with │ │ │ │ +the compacting collector. │ │ │ │ +The ticky-ticky eventlog output cannot be used in conjunction with │ │ │ │ ++RTS -r. │ │ │ │ +Usage: [+RTS | -RTS ] ... --RTS │ │ │ │ + +RTS Indicates run time system options follow │ │ │ │ + -RTS Indicates program arguments follow │ │ │ │ + --RTS Indicates that ALL subsequent arguments will be given to the │ │ │ │ + program (including any of these RTS flags) │ │ │ │ +The following run time system options may be available (note that some │ │ │ │ +of these may not be usable unless this program was linked with the -rtsopts │ │ │ │ + -? Prints this message and exits; the program is not executed │ │ │ │ + --info Print information about the RTS used by this program │ │ │ │ + --nonmoving-gc │ │ │ │ + Selects the non-moving mark-and-sweep garbage collector to │ │ │ │ + manage the oldest generation. │ │ │ │ + --copying-gc │ │ │ │ + Selects the copying garbage collector to manage all generations. │ │ │ │ + -K Sets the maximum stack size (default: 80% of the heap) │ │ │ │ + e.g.: -K32k -K512k -K8M │ │ │ │ + -ki Sets the initial thread stack size (default 1k) e.g.: -ki4k -ki2m │ │ │ │ + -kc Sets the stack chunk size (default 32k) │ │ │ │ + -kb Sets the stack chunk buffer size (default 1k) │ │ │ │ + -A Sets the minimum allocation area size (default 4m) e.g.: -A20m -A10k │ │ │ │ + -AL Sets the amount of large-object memory that can be allocated │ │ │ │ + before a GC is triggered (default: the value of -A) │ │ │ │ + -F Sets the collecting threshold for old generations as a factor of │ │ │ │ + the live data in that generation the last time it was collected │ │ │ │ + (default: 2.0) │ │ │ │ + -Fd Sets the inverse rate which memory is returned to the OS after being │ │ │ │ + optimistically retained after being allocated. Subsequent major │ │ │ │ + collections not caused by heap overflow will return an amount of │ │ │ │ + memory controlled by this factor (higher is slower). Setting the factor │ │ │ │ + to 0 means memory is not returned. │ │ │ │ + (default 4.0) │ │ │ │ + -n Allocation area chunk size (0 = disabled, default: 0) │ │ │ │ + -O Sets the minimum size of the old generation (default 1M) │ │ │ │ + -M Sets the maximum heap size (default unlimited) e.g.: -M256k -M1G │ │ │ │ + -H Sets the minimum heap size (default 0M) e.g.: -H24m -H1G │ │ │ │ + -xb Sets the address from which a suitable start for the heap memory │ │ │ │ + will be searched from. This is useful if the default address │ │ │ │ + clashes with some third-party library. │ │ │ │ + -xn Use the non-moving collector for the old generation. │ │ │ │ + -m Minimum % of heap which must be available (default 3%) │ │ │ │ + -G Number of generations (default: 2) │ │ │ │ + -c Use in-place compaction instead of copying in the oldest generation │ │ │ │ + when live data is at least % of the maximum heap size set with │ │ │ │ + -M (default: 30%) │ │ │ │ + -c Use in-place compaction for all oldest generation collections │ │ │ │ + (the default is to use copying) │ │ │ │ + -w Use mark-region for the oldest generation (experimental) │ │ │ │ + -I Perform full GC after idle time (default: 0.3, 0 == off) │ │ │ │ + -T Collect GC statistics (useful for in-program statistics access) │ │ │ │ + -t[] One-line GC statistics (if omitted, uses stderr) │ │ │ │ + -s[] Summary GC statistics (if omitted, uses stderr) │ │ │ │ + -S[] Detailed GC statistics (if omitted, uses stderr) │ │ │ │ + -Z Don't squeeze out update frames on context switch │ │ │ │ + -B Sound the bell at the start of each garbage collection │ │ │ │ + -h Heap residency profile (output file .hp) │ │ │ │ + -hT Produce a heap profile grouped by closure type │ │ │ │ + -hi Produce a heap profile grouped by info table address │ │ │ │ + -po Override profiling output file name prefix (program name by default) │ │ │ │ + -i Time between heap profile samples (seconds, default: 0.1) │ │ │ │ + --no-automatic-heap-samples │ │ │ │ + Do not start the heap profile interval timer on start-up, │ │ │ │ + Rather, the application will be responsible for triggering │ │ │ │ + heap profiler samples. │ │ │ │ + -ol Send binary eventlog to (default: .eventlog) │ │ │ │ + -l[flags] Log events to a file │ │ │ │ + where [flags] can contain: │ │ │ │ + s scheduler events │ │ │ │ + g GC and heap events │ │ │ │ + n non-moving GC heap census events │ │ │ │ + p par spark events (sampled) │ │ │ │ + f par spark events (full detail) │ │ │ │ + u user events (emitted from Haskell code) │ │ │ │ + a all event classes above │ │ │ │ + -x disable an event class, for any flag above │ │ │ │ + the initial enabled event classes are 'sgpu' │ │ │ │ + --eventlog-flush-interval= │ │ │ │ + Periodically flush the eventlog at the specified interval. │ │ │ │ + -C Context-switch interval in seconds. │ │ │ │ + 0 or no argument means switch as often as possible. │ │ │ │ + Default: 0.02 sec. │ │ │ │ + -V Master tick interval in seconds (0 == disable timer). │ │ │ │ + This sets the resolution for -C and the heap profile timer -i, │ │ │ │ + and is the frequency of time profile samples. │ │ │ │ + Default: 0.01 sec. │ │ │ │ + -N[] Use processors (default: 1, -N alone determines │ │ │ │ + the number of processors to use automatically) │ │ │ │ + -maxN[] Use up to processors automatically │ │ │ │ + -qg[] Use parallel GC only for generations >= │ │ │ │ + (default: 0, -qg alone turns off parallel GC) │ │ │ │ + -qb[] Use load-balancing in the parallel GC only for generations >= │ │ │ │ + (default: 1 for -A < 32M, 0 otherwise; │ │ │ │ + -qb alone turns off load-balancing) │ │ │ │ + -qn Use threads for parallel GC (defaults to value of -N) │ │ │ │ + -qa Use the OS to set thread affinity (experimental) │ │ │ │ + -qm Don't automatically migrate threads between CPUs │ │ │ │ + -qi If a processor has been idle for the last GCs, do not │ │ │ │ + wake it up for a non-load-balancing parallel GC. │ │ │ │ + (0 disables, default: 0) │ │ │ │ + --numa[=] │ │ │ │ + Use NUMA, nodes given by (default: off) │ │ │ │ + --install-signal-handlers= │ │ │ │ + Install signal handlers (default: yes) │ │ │ │ + --io-manager= │ │ │ │ + The I/O manager subsystem to use. (default: posix) │ │ │ │ + -e Maximum number of outstanding local sparks (default: 4096) │ │ │ │ + -xq The allocation limit given to a thread after it receives │ │ │ │ + an AllocationLimitExceeded exception. (default: 100k) │ │ │ │ + -Mgrace= │ │ │ │ + The amount of allocation after the program receives a │ │ │ │ + HeapOverflow exception before the exception is thrown again, if │ │ │ │ + the program is still exceeding the heap limit. │ │ │ │ + --write-tix-file= │ │ │ │ + Whether to write .tix at the end of execution. │ │ │ │ + (default: yes) │ │ │ │ +RTS options may also be specified using the GHCRTS environment variable. │ │ │ │ +Other RTS options may be available for programs compiled a different way. │ │ │ │ +The GHC User's Guide has full details. │ │ │ │ +main thread exited (uncaught exception) │ │ │ │ +interrupted │ │ │ │ +main thread completed with invalid status │ │ │ │ +%s: internal error: │ │ │ │ +internal error: │ │ │ │ +arm_unknown_linux │ │ │ │ + (GHC version %s for %s) │ │ │ │ + Please report this as a GHC bug: https://www.haskell.org/ghc/reportabug │ │ │ │ +ASSERTION FAILED: file %s, line %u │ │ │ │ +Encountered incorrectly aligned pointer. This can't be good. │ │ │ │ +Encountered out of bounds array access. │ │ │ │ +Encountered overlapping source/destination ranges in a memcpy-using op. │ │ │ │ +warning: too many hs_exit()s │ │ │ │ +hs_init_ghc: reinitializing the RTS after shutdown is not currently supported │ │ │ │ + │ │ │ │ +stgStrndup │ │ │ │ +%llu,%03llu │ │ │ │ +%llu,%03llu,%03llu │ │ │ │ +%llu,%03llu,%03llu,%03llu │ │ │ │ +%llu,%03llu,%03llu,%03llu,%03llu │ │ │ │ +%llu,%03llu,%03llu,%03llu,%03llu,%03llu │ │ │ │ +%llu,%03llu,%03llu,%03llu,%03llu,%03llu,%03llu │ │ │ │ + [("GHC RTS", "YES") │ │ │ │ +GHC version │ │ │ │ + ,("%s", "%s") │ │ │ │ +armv7-unknown-linux │ │ │ │ +Build platform │ │ │ │ +Build architecture │ │ │ │ +Build OS │ │ │ │ +Build vendor │ │ │ │ +Host platform │ │ │ │ +Host architecture │ │ │ │ +Host vendor │ │ │ │ +Target platform │ │ │ │ +Target architecture │ │ │ │ +Target OS │ │ │ │ +Target vendor │ │ │ │ +Word size │ │ │ │ +Compiler unregisterised │ │ │ │ +Tables next to code │ │ │ │ +Flag -with-rtsopts │ │ │ │ +acquireAllCapabilities: got the wrong capability │ │ │ │ +rts/Schedule.c │ │ │ │ +forkProcess │ │ │ │ +setNumCapabilities: Capability count must be positive │ │ │ │ +setNumCapabilities: Attempt to increase capability count beyond maximum capability count %u; clamping... │ │ │ │ +scheduleDoGC │ │ │ │ +schedule: re-entered unsafely. │ │ │ │ + Perhaps a 'foreign import unsafe' should be 'safe'? │ │ │ │ +sched_state: %u │ │ │ │ +schedule: invalid prev_what_next=%u field │ │ │ │ +allocation of %ld bytes too large (GHC should have complained at compile-time) │ │ │ │ +finished bound thread that isn't mine │ │ │ │ +schedule: invalid thread return code %d │ │ │ │ +resurrectThreads: thread blocked in a strange way: %d │ │ │ │ +spark evaluator │ │ │ │ +rts/StableName.c │ │ │ │ +initStableNameTable │ │ │ │ +enlargeStableNameTable │ │ │ │ +rts/StablePtr.c │ │ │ │ +initStablePtrTable │ │ │ │ +enlargeStablePtrTable │ │ │ │ +rts/StaticPtrTable.c │ │ │ │ +hs_spt_insert: entry │ │ │ │ + Alloc Copied Live GC GC TOT TOT Page Flts │ │ │ │ + bytes bytes bytes user elap user elap │ │ │ │ +initStats │ │ │ │ +rts/Stats.c │ │ │ │ +# sync %6.3f │ │ │ │ +%9llu %9llu %9llu │ │ │ │ + %6.3f %6.3f %8.3f %8.3f %4u %4u (Gen: %2d) │ │ │ │ +alloc_RTSSummaryStats.gc_summary_stats │ │ │ │ +%9u %9.9s %9.9s │ │ │ │ + %6.3f %6.3f │ │ │ │ +%16s bytes allocated in the heap │ │ │ │ +%16s bytes copied during GC │ │ │ │ +%16s bytes maximum residency (%u sample(s)) │ │ │ │ +%16s bytes maximum slop │ │ │ │ +%16llu MiB total memory in use (%llu MiB lost due to fragmentation) │ │ │ │ + Tot time (elapsed) Avg pause Max pause │ │ │ │ + Gen %2d %5d colls, %5d par %6.3fs %6.3fs %3.4fs %3.4fs │ │ │ │ + Gen %2d %5d syncs, %6.3fs %3.4fs %3.4fs │ │ │ │ + Gen %2d concurrent, %6.3fs %6.3fs %3.4fs %3.4fs │ │ │ │ + Parallel GC work balance: %.2f%% (serial 0%%, perfect 100%%) │ │ │ │ + TASKS: %d (%d bound, %d peak workers (%d total), using -N%d) │ │ │ │ + SPARKS: %llu (%u converted, %u overflowed, %u dud, %u GC'd, %u fizzled) │ │ │ │ + INIT time %7.3fs (%7.3fs elapsed) │ │ │ │ + MUT time %7.3fs (%7.3fs elapsed) │ │ │ │ + GC time %7.3fs (%7.3fs elapsed) │ │ │ │ + CONC GC time %7.3fs (%7.3fs elapsed) │ │ │ │ + EXIT time %7.3fs (%7.3fs elapsed) │ │ │ │ + Total time %7.3fs (%7.3fs elapsed) │ │ │ │ + Alloc rate %s bytes per MUT second │ │ │ │ + Productivity %5.1f%% of total user, %.1f%% of total elapsed │ │ │ │ +Internal Counters require the RTS to be built with PROF_SPIN │ │ │ │ +bytes allocated │ │ │ │ + [("%s", "%llu") │ │ │ │ + ,("num_GCs", "%u") │ │ │ │ + ,("average_bytes_used", "%llu") │ │ │ │ + ,("max_bytes_used", "%llu") │ │ │ │ + ,("num_byte_usage_samples", "%u") │ │ │ │ + ,("peak_megabytes_allocated", "%llu") │ │ │ │ + ,("init_cpu_seconds", "%f") │ │ │ │ + ,("init_wall_seconds", "%f") │ │ │ │ + ,("mut_cpu_seconds", "%f") │ │ │ │ + ,("mut_wall_seconds", "%f") │ │ │ │ + ,("GC_cpu_seconds", "%f") │ │ │ │ + ,("GC_wall_seconds", "%f") │ │ │ │ + ,("exit_cpu_seconds", "%f") │ │ │ │ + ,("exit_wall_seconds", "%f") │ │ │ │ + ,("total_cpu_seconds", "%f") │ │ │ │ + ,("total_wall_seconds", "%f") │ │ │ │ + ,("major_gcs", "%u") │ │ │ │ + ,("allocated_bytes", "%llu") │ │ │ │ + ,("max_live_bytes", "%llu") │ │ │ │ + ,("max_large_objects_bytes", "%llu") │ │ │ │ + ,("max_compact_bytes", "%llu") │ │ │ │ + ,("max_slop_bytes", "%llu") │ │ │ │ + ,("max_mem_in_use_bytes", "%llu") │ │ │ │ + ,("cumulative_live_bytes", "%llu") │ │ │ │ + ,("copied_bytes", "%llu") │ │ │ │ + ,("par_copied_bytes", "%llu") │ │ │ │ + ,("cumulative_par_max_copied_bytes", "%llu") │ │ │ │ + ,("cumulative_par_balanced_copied_bytes", "%llu") │ │ │ │ + ,("fragmentation_bytes", "%llu") │ │ │ │ + ,("alloc_rate", "%llu") │ │ │ │ + ,("productivity_cpu_percent", "%f") │ │ │ │ + ,("productivity_wall_percent", "%f") │ │ │ │ + ,("bound_task_count", "%u") │ │ │ │ + ,("sparks_count", "%llu") │ │ │ │ + ,("sparks_converted", "%u") │ │ │ │ + ,("sparks_overflowed", "%u") │ │ │ │ + ,("sparks_dud ", "%u") │ │ │ │ + ,("sparks_gcd", "%u") │ │ │ │ + ,("sparks_fizzled", "%u") │ │ │ │ + ,("work_balance", "%f") │ │ │ │ + ,("n_capabilities", "%u") │ │ │ │ + ,("task_count", "%u") │ │ │ │ + ,("peak_worker_count", "%u") │ │ │ │ + ,("worker_count", "%u") │ │ │ │ + ,("gen_%u_collections", "%u") │ │ │ │ + ,("gen_%u_par_collections", "%u") │ │ │ │ + ,("gen_%u_cpu_seconds", "%f") │ │ │ │ + ,("gen_%u_wall_seconds", "%f") │ │ │ │ + ,("gen_%u_max_pause_seconds", "%f") │ │ │ │ + ,("gen_%u_avg_pause_seconds", "%f") │ │ │ │ + ,("nonmoving_sync_wall_seconds", "%f") │ │ │ │ + ,("nonmoving_sync_max_pause_seconds", "%f") │ │ │ │ + ,("nonmoving_sync_avg_pause_seconds", "%f") │ │ │ │ + ,("nonmoving_concurrent_cpu_seconds", "%f") │ │ │ │ + ,("nonmoving_concurrent_wall_seconds", "%f") │ │ │ │ + ,("nonmoving_concurrent_max_pause_seconds", "%f") │ │ │ │ + ,("nonmoving_concurrent_avg_pause_seconds", "%f") │ │ │ │ +<> │ │ │ │ +---------------------------------------------------------------------- │ │ │ │ + Gen Max Mut-list Blocks Large Compacts Live Slop │ │ │ │ + Blocks Bytes Objects │ │ │ │ +---------------------------------------------------------------------- │ │ │ │ +%5d %7u %9d │ │ │ │ +%8u %8d %8d %9u %9u │ │ │ │ +---------------------------------------------------------------------- │ │ │ │ +%51s%9u %9u │ │ │ │ +newInCall │ │ │ │ +rts/Task.c │ │ │ │ +freeMyTask() called, but the Task is not stopped; ignoring │ │ │ │ +freeMyTask() called on a worker; ignoring │ │ │ │ +newBoundTask: RTS is not initialised; call hs_init() first │ │ │ │ +ghc_worker │ │ │ │ +failed to create OS thread │ │ │ │ +rts/Threads.c │ │ │ │ +removeThreadFromQueue: not found │ │ │ │ +removeThreadFromDeQueue: not found │ │ │ │ +threadStackUnderflow: not enough space for return values │ │ │ │ +listThreads: Found too few threads │ │ │ │ +rts/TopHandler.c │ │ │ │ +getTopHandlerThread: neither a WEAK nor a DEAD_WEAK: %p %p %d │ │ │ │ +GHC-%s %s │ │ │ │ +DeQue,roundUp2: invalid size 0 requested │ │ │ │ +newWSDeque │ │ │ │ +newWSDeque:data space │ │ │ │ +printAndClearEventLog: could not flush event log │ │ │ │ +rts/eventlog/EventLog.c │ │ │ │ +eventlog_init_func │ │ │ │ +moreCapEventBufs │ │ │ │ +initEventsBuf │ │ │ │ +postSchedEvent: unknown event tag %d │ │ │ │ +postSparkEvent: unknown event tag %d │ │ │ │ +postCapEvent: unknown event tag %d │ │ │ │ +postCapsetEvent: unknown event tag %d │ │ │ │ +Event size exceeds EVENT_PAYLOAD_SIZE_MAX, bail out │ │ │ │ +Event size exceeds buffer size, bail out │ │ │ │ +Event size exceeds EVENT_PAYLOAD_SIZE_MAX, record only %u out of %u args │ │ │ │ +postHeapEvent: unknown event tag %d │ │ │ │ +getHeapProfBreakdown: unknown heap profiling mode │ │ │ │ +Create thread │ │ │ │ +Run thread │ │ │ │ +Stop thread │ │ │ │ +Thread runnable │ │ │ │ +Migrate thread │ │ │ │ +Wakeup thread │ │ │ │ +Starting GC │ │ │ │ +Finished GC │ │ │ │ +Request sequential GC │ │ │ │ +Request parallel GC │ │ │ │ +Create spark thread │ │ │ │ +Log message │ │ │ │ +Block marker │ │ │ │ +User message │ │ │ │ +GC working │ │ │ │ +Create capability set │ │ │ │ +Delete capability set │ │ │ │ +Add capability to capability set │ │ │ │ +Remove capability from capability set │ │ │ │ +RTS name and version │ │ │ │ +Program arguments │ │ │ │ +Program environment variables │ │ │ │ +Process ID │ │ │ │ +Parent process ID │ │ │ │ +Spark counters │ │ │ │ +Spark create │ │ │ │ +Spark dud │ │ │ │ +Spark overflow │ │ │ │ +Spark run │ │ │ │ +Spark steal │ │ │ │ +Spark fizzle │ │ │ │ +Spark GC │ │ │ │ +Intern string │ │ │ │ +Wall clock time │ │ │ │ +Thread label │ │ │ │ +Create capability │ │ │ │ +Delete capability │ │ │ │ +Disable capability │ │ │ │ +Enable capability │ │ │ │ +Total heap memory ever allocated │ │ │ │ +Current heap size (number of allocated mblocks) │ │ │ │ +Current heap live data │ │ │ │ +Heap static parameters │ │ │ │ +GC statistics │ │ │ │ +Synchronise stop-the-world GC │ │ │ │ +Task create │ │ │ │ +Task migrate │ │ │ │ +Task delete │ │ │ │ +User marker │ │ │ │ +Empty event for bug #9003 │ │ │ │ +The RTS attempted to return heap memory to the OS │ │ │ │ +Report the size of the heap in blocks │ │ │ │ +Start of heap profile │ │ │ │ +Cost-centre definition │ │ │ │ +Start of heap profile sample │ │ │ │ +Heap profile cost-centre sample │ │ │ │ +Heap profile string sample │ │ │ │ +End of heap profile sample │ │ │ │ +Start of heap profile (biographical) sample │ │ │ │ +Time profile cost-centre stack │ │ │ │ +Start of a time profile │ │ │ │ +An IPE entry │ │ │ │ +User binary message │ │ │ │ +Begin concurrent mark phase │ │ │ │ +End concurrent mark phase │ │ │ │ +Begin concurrent GC synchronisation │ │ │ │ +End concurrent mark synchronisation │ │ │ │ +Begin concurrent sweep phase │ │ │ │ +End concurrent sweep phase │ │ │ │ +Update remembered set flushed │ │ │ │ +Nonmoving heap census │ │ │ │ +Report the amount of segments pruned and remaining on the free list. │ │ │ │ +Ticky-ticky entry counter definition │ │ │ │ +Ticky-ticky entry counter sample │ │ │ │ +Ticky-ticky entry counter begin sample │ │ │ │ +initEventLogFileWriter │ │ │ │ +%s.eventlog │ │ │ │ +%s.%llu.eventlog │ │ │ │ +initEventLogFileWriter: can't open %s │ │ │ │ +rts/eventlog/EventLogWriter.c │ │ │ │ +Warning: slow GC sync: still waiting for cap %d │ │ │ │ +Warning: waited %lluus for GC sync │ │ │ │ +malloc: failed on request for %u bytes; message: %s │ │ │ │ +Heap exhausted; │ │ │ │ +Current maximum heap size is %u bytes (%u MB). │ │ │ │ +Use `+RTS -M' to increase it. │ │ │ │ +Relink with -rtsopts and use `+RTS -M' to increase it. │ │ │ │ +Out of memory │ │ │ │ +Stack space overflow: current size %u bytes. │ │ │ │ +Use `+RTS -Ksize -RTS' to increase it. │ │ │ │ +Relink with -rtsopts and use `+RTS -Ksize -RTS' to increase it. │ │ │ │ +freeGroup: block size is zero │ │ │ │ +allocGroup: requested zero blocks │ │ │ │ +allocGroup: free list corrupted │ │ │ │ +rts/sm/BlockAlloc.c │ │ │ │ +allocAlignedGroupOnNode: allocating megablocks is not supported │ │ │ │ + requested blocks: %u │ │ │ │ + required for alignment: %u │ │ │ │ + megablock size (in blocks): %u │ │ │ │ +MBlock freeing is already deferred │ │ │ │ +MBlock freeing was never deferred │ │ │ │ +rts/sm/GC.c │ │ │ │ +initGcThreads │ │ │ │ +alloc_gc_threads │ │ │ │ +tidyWeakList: not WEAK: %d, %p │ │ │ │ +traverseWeakPtrList │ │ │ │ +Pruning free segment list. │ │ │ │ +sorted free segment list │ │ │ │ +rts/sm/NonMoving.c │ │ │ │ +Finished pruning free segment list. │ │ │ │ +allocators array │ │ │ │ +nonmoving-mark │ │ │ │ +nonmovingInitConcurrentWorker: failed to spawn mark thread: %s │ │ │ │ +Aborted nonmoving collection due to on-going collection │ │ │ │ +Aborted nonmoving collection due to on-going shutdown │ │ │ │ +Starting nonmoving GC preparation │ │ │ │ +mark queue │ │ │ │ +Marking roots for nonmoving GC │ │ │ │ +Finished marking roots for nonmoving GC │ │ │ │ +Finished nonmoving GC preparation │ │ │ │ +rts/sm/NonMovingMark.c │ │ │ │ +updateRemembSetPushThunk: invalid thunk pushed: p=%p, type=%d │ │ │ │ +trace_stack: weird activation record found on stack: %d │ │ │ │ +mark_closure(static): strange closure type %d │ │ │ │ +Strange closure in nonmoving mark: %p │ │ │ │ +mark_closure: unimplemented/strange closure type %d @ %p │ │ │ │ +nonmoving_eval_thunk_selector: strange selectee %d │ │ │ │ +rts/sm/NonMovingSweep.c │ │ │ │ +scavenge_stack: weird activation record found on stack: %d │ │ │ │ +scavenge: unimplemented/strange closure type %d @ %p │ │ │ │ +scavenge_one: strange object %d │ │ │ │ +scavenge_static: strange closure %d │ │ │ │ +scavenge_mark_stack: unimplemented/strange closure type %d @ %p │ │ │ │ +rts/sm/Storage.c │ │ │ │ +storageAddCapabilities │ │ │ │ +initStorage: gens │ │ │ │ +WARNING: compact/sweep is incompatible with -G1; disabled │ │ │ │ +rts/adjustor/LibffiAdjustor.c │ │ │ │ +exec_to_writable: not found │ │ │ │ +createAdjustor │ │ │ │ +char_to_ffi_type: unknown type '%c' │ │ │ │ +createAdjustor: convention %d not supported on this platform │ │ │ │ +ffi_prep_cif failed: %d │ │ │ │ +ffi_alloc_prep_closure failed: %d │ │ │ │ +createAdjustor: failed to allocate memory │ │ │ │ +clock_gettime │ │ │ │ +getCurrentThreadCPUTime: no supported │ │ │ │ +Ticker: poll failed: %s │ │ │ │ +Ticker: read(timerfd) failed with %s and returned %zd │ │ │ │ +rts/posix/ticker/TimerFd.c │ │ │ │ +timerfd_create: %s │ │ │ │ +timerfd_settime: %s │ │ │ │ +pipe: %s │ │ │ │ +ghc_ticker │ │ │ │ +Ticker: Failed to spawn thread: %s │ │ │ │ +Ticker: Failed to write to pipe: %s │ │ │ │ +Ticker: Failed to join: %s │ │ │ │ +out of memory (requested %u bytes) │ │ │ │ +getMBlock: mmap: %s │ │ │ │ +gen_map_mblocks: munmap failed │ │ │ │ +getMBlock: munmap failed │ │ │ │ +getPageSize: cannot get page size │ │ │ │ +osNumaMask: too many NUMA nodes (%d) │ │ │ │ +rts/posix/OSThreads.c │ │ │ │ +pthread_cond_timedwait failed │ │ │ │ +createAttachedOSThread │ │ │ │ +newThreadLocalKey: %s │ │ │ │ +setThreadLocalVar: %s │ │ │ │ +freeThreadLocalKey: %s │ │ │ │ +numa_run_on_node │ │ │ │ +joinOSThread: error %d │ │ │ │ +lost signal due to full pipe: %d │ │ │ │ +This build does not support backtraces. │ │ │ │ +ioManagerWakeup: write │ │ │ │ +ioManagerDie: write │ │ │ │ +rts/posix/Signals.c │ │ │ │ +more_handlers │ │ │ │ +stg_sig_install: bad spi │ │ │ │ +sigaction │ │ │ │ +sigprocmask │ │ │ │ +warning: failed to install SIGINT handler │ │ │ │ +warning: failed to install SIGPIPE handler │ │ │ │ +warning: failed to install SIGQUIT handler │ │ │ │ +warning: failed to install SIGTSTP handler │ │ │ │ +warning: failed to uninstall SIGINT handler │ │ │ │ +warning: failed to uninstall SIGPIPE handler │ │ │ │ +newArena │ │ │ │ +rts/CheckUnload.c │ │ │ │ +reserveOCSectionIndices │ │ │ │ +OCSectionIndices │ │ │ │ +OCSectionIndices::indices │ │ │ │ +Invalid Object │ │ │ │ +closurePtrs: Cannot handle type %s yet │ │ │ │ +heap_view_closurePtrs │ │ │ │ +Hpc failure: %s │ │ │ │ +(perhaps remove %s file?) │ │ │ │ +(perhaps remove .tix file?) │ │ │ │ +HPCTIXDIR │ │ │ │ +HPCTIXFILE │ │ │ │ +Hpc.startupHpc │ │ │ │ +%s/%s-%d.tix │ │ │ │ +('%c' '%c') │ │ │ │ +parse error when reading .tix file │ │ │ │ +Hpc.readTix │ │ │ │ +Hpc.expectString │ │ │ │ +in module '%s' │ │ │ │ +module mismatch with .tix/.mix file hash number │ │ │ │ +Hpc.hs_hpc_module │ │ │ │ +inconsistent number of tick boxes │ │ │ │ + TixModule "%s" %u %u [ │ │ │ │ +unsupported tuple size %d │ │ │ │ +bci_MKPAP │ │ │ │ +interpretBCO: hit a CASEFAIL │ │ │ │ +interpretBCO: unknown or unimplemented opcode %d │ │ │ │ +Could not run initializers of Object Code %s. │ │ │ │ +unloadObj: can't find `%s' to unload │ │ │ │ +freeSegments │ │ │ │ +indirect-data │ │ │ │ + │ │ │ │ +(GHCi built-in symbols) │ │ │ │ +ghciInsertToSymbolTable │ │ │ │ +Symbol type mismatch (existing %d, new %d). │ │ │ │ +symbolTypeString: unknown symbol type (%d) │ │ │ │ +Symbol %s was defined by %s to be a %s symbol. │ │ │ │ + yet was defined by %s to be a %s symbol. │ │ │ │ +GHC runtime linker: fatal error: I found a duplicate definition for symbol │ │ │ │ +whilst processing object file │ │ │ │ +The symbol was previously defined in │ │ │ │ +This could be caused by: │ │ │ │ + * Loading two different object files which export the same symbol │ │ │ │ + * Specifying the same object file twice on the GHCi command line │ │ │ │ + * An incorrect `package.conf' entry, causing some object to be │ │ │ │ + loaded twice. │ │ │ │ +__cxa_atexit │ │ │ │ +__cxa_finalize │ │ │ │ +_DYNAMIC │ │ │ │ +__fini_array_end │ │ │ │ +__fini_array_start │ │ │ │ +__dso_handle │ │ │ │ +ghciInsertSymbolTable failed │ │ │ │ +(([^ ()])+\.so([^ :()])*):([ ])*(invalid ELF header|file too short|invalid file format|Exec format error) │ │ │ │ +Compiling re_invalid failed │ │ │ │ +(GROUP|INPUT) *\( *([^ )]+) │ │ │ │ +Compiling re_realso failed │ │ │ │ +rts/Linker.c │ │ │ │ +Warning: If linking fails, consider installing KB2533623. │ │ │ │ + sec %2d[alloc: %d; kind: %d]: %p - %p; mmaped: %p - %p │ │ │ │ +^^ Could not load '%s', dependency unresolved. See top entry above. │ │ │ │ +lookupSymbol: Failed to run initializers. │ │ │ │ +freePreloadObjectFile │ │ │ │ +freeObjectCode │ │ │ │ +mkOc(oc) │ │ │ │ +loadObj: %s: file doesn't exist │ │ │ │ +loadObj: can't open %s │ │ │ │ +mmap: failed. errno = %d │ │ │ │ +Could not load Object Code %s. │ │ │ │ +addSection(SectionFormatInfo) │ │ │ │ +unloadObjNativeObj_: can't find `%p' to unload │ │ │ │ +initSegment(segment) │ │ │ │ +pathdir(path) │ │ │ │ +ptr 0x%p (enable -DDEBUG for more info) │ │ │ │ +obj 0x%p (enable -DDEBUG for more info) │ │ │ │ +INVALID_OBJECT │ │ │ │ +CONSTR_1_0 │ │ │ │ +CONSTR_0_1 │ │ │ │ +CONSTR_2_0 │ │ │ │ +CONSTR_1_1 │ │ │ │ +CONSTR_0_2 │ │ │ │ +CONSTR_NOCAF │ │ │ │ +FUN_STATIC │ │ │ │ +THUNK_1_0 │ │ │ │ +THUNK_0_1 │ │ │ │ +THUNK_2_0 │ │ │ │ +THUNK_1_1 │ │ │ │ +THUNK_0_2 │ │ │ │ +THUNK_STATIC │ │ │ │ +THUNK_SELECTOR │ │ │ │ +AP_STACK │ │ │ │ +IND_STATIC │ │ │ │ +RET_SMALL │ │ │ │ +UPDATE_FRAME │ │ │ │ +CATCH_FRAME │ │ │ │ +UNDERFLOW_FRAME │ │ │ │ +STOP_FRAME │ │ │ │ +BLOCKING_QUEUE │ │ │ │ +BLACKHOLE │ │ │ │ +MVAR_CLEAN │ │ │ │ +MVAR_DIRTY │ │ │ │ +ARR_WORDS │ │ │ │ +MUT_ARR_PTRS_CLEAN │ │ │ │ +MUT_ARR_PTRS_DIRTY │ │ │ │ +MUT_ARR_PTRS_FROZEN_DIRTY │ │ │ │ +MUT_ARR_PTRS_FROZEN_CLEAN │ │ │ │ +MUT_VAR_CLEAN │ │ │ │ +MUT_VAR_DIRTY │ │ │ │ +MUT_PRIM │ │ │ │ +TREC_CHUNK │ │ │ │ +ATOMICALLY_FRAME │ │ │ │ +CATCH_RETRY_FRAME │ │ │ │ +CATCH_STM_FRAME │ │ │ │ +WHITEHOLE │ │ │ │ +SMALL_MUT_ARR_PTRS_CLEAN │ │ │ │ +SMALL_MUT_ARR_PTRS_DIRTY │ │ │ │ +SMALL_MUT_ARR_PTRS_FROZEN_DIRTY │ │ │ │ +SMALL_MUT_ARR_PTRS_FROZEN_CLEAN │ │ │ │ +COMPACT_NFDATA │ │ │ │ +CONTINUATION │ │ │ │ +closureIdentity │ │ │ │ +heapCensus, found compact object in the wrong list │ │ │ │ +heapCensus, unknown object: %d │ │ │ │ +Couldn't allocate heap profiler locale │ │ │ │ +initHeapProfiling │ │ │ │ +hpFileName │ │ │ │ +Can't open profiling report file %s │ │ │ │ +DATE "%s" │ │ │ │ +SAMPLE_UNIT "seconds" │ │ │ │ +VALUE_UNIT "bytes" │ │ │ │ +BEGIN_SAMPLE │ │ │ │ +END_SAMPLE │ │ │ │ +dumpCensus; doHeapProfile │ │ │ │ +setSymbolInfo │ │ │ │ +stg_mkWeakzh │ │ │ │ +stg_mkWeakNoFinalizzerzh │ │ │ │ +stg_addCFinalizzerToWeakzh │ │ │ │ +stg_makeStableNamezh │ │ │ │ +stg_finalizzeWeakzh │ │ │ │ +ticky_entry_ctrs │ │ │ │ +ENT_VIA_NODE_ctr │ │ │ │ +ENT_STATIC_THK_SINGLE_ctr │ │ │ │ +ENT_STATIC_THK_MANY_ctr │ │ │ │ +ENT_DYN_THK_SINGLE_ctr │ │ │ │ +ENT_DYN_THK_MANY_ctr │ │ │ │ +ENT_STATIC_FUN_DIRECT_ctr │ │ │ │ +ENT_DYN_FUN_DIRECT_ctr │ │ │ │ +ENT_STATIC_CON_ctr │ │ │ │ +ENT_DYN_CON_ctr │ │ │ │ +ENT_STATIC_IND_ctr │ │ │ │ +ENT_DYN_IND_ctr │ │ │ │ +ENT_PERM_IND_ctr │ │ │ │ +ENT_PAP_ctr │ │ │ │ +ENT_CONTINUATION_ctr │ │ │ │ +ENT_AP_ctr │ │ │ │ +ENT_AP_STACK_ctr │ │ │ │ +ENT_BH_ctr │ │ │ │ +ENT_LNE_ctr │ │ │ │ +UNKNOWN_CALL_ctr │ │ │ │ +SLOW_CALL_fast_v16_ctr │ │ │ │ +SLOW_CALL_fast_v_ctr │ │ │ │ +SLOW_CALL_fast_f_ctr │ │ │ │ +SLOW_CALL_fast_d_ctr │ │ │ │ +SLOW_CALL_fast_l_ctr │ │ │ │ +SLOW_CALL_fast_n_ctr │ │ │ │ +SLOW_CALL_fast_p_ctr │ │ │ │ +SLOW_CALL_fast_pv_ctr │ │ │ │ +SLOW_CALL_fast_pp_ctr │ │ │ │ +SLOW_CALL_fast_ppv_ctr │ │ │ │ +SLOW_CALL_fast_ppp_ctr │ │ │ │ +SLOW_CALL_fast_pppv_ctr │ │ │ │ +SLOW_CALL_fast_pppp_ctr │ │ │ │ +SLOW_CALL_fast_ppppp_ctr │ │ │ │ +SLOW_CALL_fast_pppppp_ctr │ │ │ │ +VERY_SLOW_CALL_ctr │ │ │ │ +ticky_slow_call_unevald │ │ │ │ +SLOW_CALL_ctr │ │ │ │ +MULTI_CHUNK_SLOW_CALL_ctr │ │ │ │ +MULTI_CHUNK_SLOW_CALL_CHUNKS_ctr │ │ │ │ +KNOWN_CALL_ctr │ │ │ │ +KNOWN_CALL_TOO_FEW_ARGS_ctr │ │ │ │ +KNOWN_CALL_EXTRA_ARGS_ctr │ │ │ │ +SLOW_CALL_FUN_TOO_FEW_ctr │ │ │ │ +SLOW_CALL_FUN_CORRECT_ctr │ │ │ │ +SLOW_CALL_FUN_TOO_MANY_ctr │ │ │ │ +SLOW_CALL_PAP_TOO_FEW_ctr │ │ │ │ +SLOW_CALL_PAP_CORRECT_ctr │ │ │ │ +SLOW_CALL_PAP_TOO_MANY_ctr │ │ │ │ +SLOW_CALL_UNEVALD_ctr │ │ │ │ +UPDF_OMITTED_ctr │ │ │ │ +UPDF_PUSHED_ctr │ │ │ │ +CATCHF_PUSHED_ctr │ │ │ │ +UPDF_RCC_PUSHED_ctr │ │ │ │ +UPDF_RCC_OMITTED_ctr │ │ │ │ +UPD_SQUEEZED_ctr │ │ │ │ +UPD_CON_IN_NEW_ctr │ │ │ │ +UPD_CON_IN_PLACE_ctr │ │ │ │ +UPD_PAP_IN_NEW_ctr │ │ │ │ +UPD_PAP_IN_PLACE_ctr │ │ │ │ +ALLOC_HEAP_ctr │ │ │ │ +ALLOC_HEAP_tot │ │ │ │ +HEAP_CHK_ctr │ │ │ │ +STK_CHK_ctr │ │ │ │ +ALLOC_RTS_ctr │ │ │ │ +ALLOC_RTS_tot │ │ │ │ +ALLOC_FUN_ctr │ │ │ │ +ALLOC_FUN_adm │ │ │ │ +ALLOC_FUN_gds │ │ │ │ +ALLOC_FUN_slp │ │ │ │ +UPD_NEW_IND_ctr │ │ │ │ +UPD_NEW_PERM_IND_ctr │ │ │ │ +UPD_OLD_IND_ctr │ │ │ │ +UPD_OLD_PERM_IND_ctr │ │ │ │ +UPD_CAF_BH_UPDATABLE_ctr │ │ │ │ +UPD_CAF_BH_SINGLE_ENTRY_ctr │ │ │ │ +GC_SEL_ABANDONED_ctr │ │ │ │ +GC_SEL_MINOR_ctr │ │ │ │ +GC_SEL_MAJOR_ctr │ │ │ │ +GC_FAILED_PROMOTION_ctr │ │ │ │ +ALLOC_UP_THK_ctr │ │ │ │ +ALLOC_SE_THK_ctr │ │ │ │ +ALLOC_THK_adm │ │ │ │ +ALLOC_THK_gds │ │ │ │ +ALLOC_THK_slp │ │ │ │ +ALLOC_CON_ctr │ │ │ │ +ALLOC_CON_adm │ │ │ │ +ALLOC_CON_gds │ │ │ │ +ALLOC_CON_slp │ │ │ │ +ALLOC_TUP_ctr │ │ │ │ +ALLOC_TUP_adm │ │ │ │ +ALLOC_TUP_gds │ │ │ │ +ALLOC_TUP_slp │ │ │ │ +ALLOC_BH_ctr │ │ │ │ +ALLOC_BH_adm │ │ │ │ +ALLOC_BH_gds │ │ │ │ +ALLOC_BH_slp │ │ │ │ +ALLOC_PRIM_ctr │ │ │ │ +ALLOC_PRIM_adm │ │ │ │ +ALLOC_PRIM_gds │ │ │ │ +ALLOC_PRIM_slp │ │ │ │ +ALLOC_PAP_ctr │ │ │ │ +ALLOC_PAP_adm │ │ │ │ +ALLOC_PAP_gds │ │ │ │ +ALLOC_PAP_slp │ │ │ │ +ALLOC_TSO_ctr │ │ │ │ +ALLOC_TSO_tot │ │ │ │ +ALLOC_STACK_ctr │ │ │ │ +ALLOC_STACK_tot │ │ │ │ +RET_NEW_ctr │ │ │ │ +RET_OLD_ctr │ │ │ │ +RET_UNBOXED_TUP_ctr │ │ │ │ +RET_SEMI_loads_avoided │ │ │ │ +TAG_UNTAGGED_pred │ │ │ │ +TAG_UNTAGGED_miss │ │ │ │ +TAG_TAGGED_pred │ │ │ │ +TAG_TAGGED_miss │ │ │ │ +RET_NEW_hst │ │ │ │ +RET_OLD_hst │ │ │ │ +RET_UNBOXED_TUP_hst │ │ │ │ +backtraceFree │ │ │ │ +libdwGetBacktrace │ │ │ │ +libdwLookupLocation │ │ │ │ +libdwPoolTake │ │ │ │ +libdwPoolRelease │ │ │ │ +libdwPoolClear │ │ │ │ +StgReturn │ │ │ │ +stg_gc_noregs │ │ │ │ +stg_ret_v_info │ │ │ │ +stg_ret_p_info │ │ │ │ +stg_ret_n_info │ │ │ │ +stg_ret_f_info │ │ │ │ +stg_ret_d_info │ │ │ │ +stg_ret_l_info │ │ │ │ +stg_ret_t_info │ │ │ │ +stg_ctoi_t │ │ │ │ +stg_primcall_info │ │ │ │ +stg_gc_prim_p │ │ │ │ +stg_gc_prim_pp │ │ │ │ +stg_gc_prim_n │ │ │ │ +stg_enter_info │ │ │ │ +__stg_gc_enter_1 │ │ │ │ +stg_gc_unpt_r1 │ │ │ │ +stg_gc_unbx_r1 │ │ │ │ +stg_gc_f1 │ │ │ │ +stg_gc_d1 │ │ │ │ +stg_gc_l1 │ │ │ │ +stg_gc_pp │ │ │ │ +stg_gc_ppp │ │ │ │ +stg_gc_pppp │ │ │ │ +__stg_gc_fun │ │ │ │ +stg_gc_fun_info │ │ │ │ +stg_yield_noregs │ │ │ │ +stg_yield_to_interpreter │ │ │ │ +stg_block_noregs │ │ │ │ +stg_block_takemvar │ │ │ │ +stg_block_readmvar │ │ │ │ +stg_block_putmvar │ │ │ │ +MainCapability │ │ │ │ +loadNativeObj │ │ │ │ +addLibrarySearchPath │ │ │ │ +removeLibrarySearchPath │ │ │ │ +findSystemLibrary │ │ │ │ +__int_encodeDouble │ │ │ │ +__word_encodeDouble │ │ │ │ +__int_encodeFloat │ │ │ │ +__word_encodeFloat │ │ │ │ +stg_atomicallyzh │ │ │ │ +flushEventLog │ │ │ │ +deRefStablePtr │ │ │ │ +debugBelch │ │ │ │ +errorBelch │ │ │ │ +sysErrorBelch │ │ │ │ +stg_getMaskingStatezh │ │ │ │ +stg_maskAsyncExceptionszh │ │ │ │ +stg_maskUninterruptiblezh │ │ │ │ +stg_catchzh │ │ │ │ +stg_catchRetryzh │ │ │ │ +stg_catchSTMzh │ │ │ │ +stg_clearCCSzh │ │ │ │ +stg_compactAddWithSharingzh │ │ │ │ +stg_compactAddzh │ │ │ │ +stg_compactNewzh │ │ │ │ +stg_compactResizzezh │ │ │ │ +stg_compactContainszh │ │ │ │ +stg_compactContainsAnyzh │ │ │ │ +stg_compactGetFirstBlockzh │ │ │ │ +stg_compactGetNextBlockzh │ │ │ │ +stg_compactAllocateBlockzh │ │ │ │ +stg_compactFixupPointerszh │ │ │ │ +stg_compactSizzezh │ │ │ │ +closure_flags │ │ │ │ +eq_thread │ │ │ │ +cmp_thread │ │ │ │ +stg_decodeDoublezu2Intzh │ │ │ │ +stg_decodeDoublezuInt64zh │ │ │ │ +stg_decodeFloatzuIntzh │ │ │ │ +stg_delayzh │ │ │ │ +stg_deRefWeakzh │ │ │ │ +stg_deRefStablePtrzh │ │ │ │ +dirty_MUT_VAR │ │ │ │ +dirty_TVAR │ │ │ │ +stg_forkzh │ │ │ │ +stg_forkOnzh │ │ │ │ +forkOS_createThread │ │ │ │ +freeHaskellFunctionPtr │ │ │ │ +getOrSetGHCConcSignalSignalHandlerStore │ │ │ │ +getOrSetGHCConcWindowsPendingDelaysStore │ │ │ │ +getOrSetGHCConcWindowsIOManagerThreadStore │ │ │ │ +getOrSetGHCConcWindowsProddingStore │ │ │ │ +getOrSetSystemEventThreadEventManagerStore │ │ │ │ +getOrSetSystemEventThreadIOManagerThreadStore │ │ │ │ +getOrSetSystemTimerThreadEventManagerStore │ │ │ │ +getOrSetSystemTimerThreadIOManagerThreadStore │ │ │ │ +getOrSetLibHSghcFastStringTable │ │ │ │ +getRTSStats │ │ │ │ +getRTSStatsEnabled │ │ │ │ +getOrSetLibHSghcGlobalHasPprDebug │ │ │ │ +getOrSetLibHSghcGlobalHasNoDebugOutput │ │ │ │ +getOrSetLibHSghcGlobalHasNoStateHack │ │ │ │ +ghc_unique_counter64 │ │ │ │ +ghc_unique_inc │ │ │ │ +genericRaise │ │ │ │ +getProgArgv │ │ │ │ +getFullProgArgv │ │ │ │ +setFullProgArgv │ │ │ │ +freeFullProgArgv │ │ │ │ +getProcessElapsedTime │ │ │ │ +getStablePtr │ │ │ │ +registerForeignExports │ │ │ │ +hs_init_with_rtsopts │ │ │ │ +hs_init_ghc │ │ │ │ +hs_exit_nowait │ │ │ │ +hs_set_argv │ │ │ │ +hs_perform_gc │ │ │ │ +hs_lock_stable_ptr_table │ │ │ │ +hs_unlock_stable_ptr_table │ │ │ │ +hs_lock_stable_tables │ │ │ │ +hs_unlock_stable_tables │ │ │ │ +hs_free_stable_ptr │ │ │ │ +hs_free_stable_ptr_unsafe │ │ │ │ +hs_free_fun_ptr │ │ │ │ +hs_hpc_rootModule │ │ │ │ +hs_hpc_module │ │ │ │ +hs_thread_done │ │ │ │ +defaultRtsConfig │ │ │ │ +initLinker │ │ │ │ +initLinker_ │ │ │ │ +stg_unpackClosurezh │ │ │ │ +stg_closureSizzezh │ │ │ │ +stg_whereFromzh │ │ │ │ +stg_getApStackValzh │ │ │ │ +stg_getSparkzh │ │ │ │ +stg_numSparkszh │ │ │ │ +stg_isCurrentThreadBoundzh │ │ │ │ +stg_isEmptyMVarzh │ │ │ │ +stg_killThreadzh │ │ │ │ +stg_listThreadszh │ │ │ │ +stg_threadLabelzh │ │ │ │ +loadArchive │ │ │ │ +purgeObj │ │ │ │ +insertSymbol │ │ │ │ +lookupSymbol │ │ │ │ +lookupSymbolInNativeObj │ │ │ │ +stg_makeStablePtrzh │ │ │ │ +stg_mkApUpd0zh │ │ │ │ +stg_labelThreadzh │ │ │ │ +stg_newArrayzh │ │ │ │ +stg_copyArrayzh │ │ │ │ +stg_copyMutableArrayzh │ │ │ │ +stg_cloneArrayzh │ │ │ │ +stg_cloneMutableArrayzh │ │ │ │ +stg_freezzeArrayzh │ │ │ │ +stg_thawArrayzh │ │ │ │ +stg_casArrayzh │ │ │ │ +stg_newSmallArrayzh │ │ │ │ +stg_unsafeThawSmallArrayzh │ │ │ │ +stg_cloneSmallArrayzh │ │ │ │ +stg_cloneSmallMutableArrayzh │ │ │ │ +stg_freezzeSmallArrayzh │ │ │ │ +stg_thawSmallArrayzh │ │ │ │ +stg_copySmallArrayzh │ │ │ │ +stg_copySmallMutableArrayzh │ │ │ │ +stg_casSmallArrayzh │ │ │ │ +stg_copyArray_barrier │ │ │ │ +stg_newBCOzh │ │ │ │ +stg_newByteArrayzh │ │ │ │ +stg_casIntArrayzh │ │ │ │ +stg_casInt8Arrayzh │ │ │ │ +stg_casInt16Arrayzh │ │ │ │ +stg_casInt32Arrayzh │ │ │ │ +stg_casInt64Arrayzh │ │ │ │ +stg_newMVarzh │ │ │ │ +stg_newMutVarzh │ │ │ │ +stg_newTVarzh │ │ │ │ +stg_readIOPortzh │ │ │ │ +stg_writeIOPortzh │ │ │ │ +stg_newIOPortzh │ │ │ │ +stg_noDuplicatezh │ │ │ │ +stg_atomicModifyMutVar2zh │ │ │ │ +stg_atomicModifyMutVarzuzh │ │ │ │ +stg_casMutVarzh │ │ │ │ +stg_newPinnedByteArrayzh │ │ │ │ +stg_newAlignedPinnedByteArrayzh │ │ │ │ +stg_isByteArrayPinnedzh │ │ │ │ +stg_isMutableByteArrayPinnedzh │ │ │ │ +stg_shrinkMutableByteArrayzh │ │ │ │ +stg_resizzeMutableByteArrayzh │ │ │ │ +stg_shrinkSmallMutableArrayzh │ │ │ │ +newSpark │ │ │ │ +updateRemembSetPushThunk │ │ │ │ +updateRemembSetPushThunk_ │ │ │ │ +updateRemembSetPushClosure_ │ │ │ │ +performGC │ │ │ │ +performMajorGC │ │ │ │ +performBlockingMajorGC │ │ │ │ +prog_argc │ │ │ │ +prog_argv │ │ │ │ +stg_putMVarzh │ │ │ │ +stg_raisezh │ │ │ │ +stg_raiseDivZZerozh │ │ │ │ +stg_raiseUnderflowzh │ │ │ │ +stg_raiseOverflowzh │ │ │ │ +stg_raiseIOzh │ │ │ │ +stg_keepAlivezh │ │ │ │ +stg_paniczh │ │ │ │ +stg_absentErrorzh │ │ │ │ +stg_readTVarzh │ │ │ │ +stg_readTVarIOzh │ │ │ │ +resumeThread │ │ │ │ +setNumCapabilities │ │ │ │ +getNumberOfProcessors │ │ │ │ +resolveObjs │ │ │ │ +stg_retryzh │ │ │ │ +rts_apply │ │ │ │ +rts_checkSchedStatus │ │ │ │ +rts_eval │ │ │ │ +rts_evalIO │ │ │ │ +rts_evalLazyIO │ │ │ │ +rts_evalStableIOMain │ │ │ │ +rts_evalStableIO │ │ │ │ +rts_eval_ │ │ │ │ +rts_inCall │ │ │ │ +rts_getBool │ │ │ │ +rts_getChar │ │ │ │ +rts_getDouble │ │ │ │ +rts_getFloat │ │ │ │ +rts_getInt │ │ │ │ +rts_getInt8 │ │ │ │ +rts_getInt16 │ │ │ │ +rts_getInt32 │ │ │ │ +rts_getInt64 │ │ │ │ +rts_getPtr │ │ │ │ +rts_getFunPtr │ │ │ │ +rts_getStablePtr │ │ │ │ +rts_getThreadId │ │ │ │ +rts_getWord │ │ │ │ +rts_getWord8 │ │ │ │ +rts_getWord16 │ │ │ │ +rts_getWord32 │ │ │ │ +rts_getWord64 │ │ │ │ +rts_lock │ │ │ │ +rts_mkBool │ │ │ │ +rts_mkChar │ │ │ │ +rts_mkDouble │ │ │ │ +rts_mkFloat │ │ │ │ +rts_mkInt │ │ │ │ +rts_mkInt8 │ │ │ │ +rts_mkInt16 │ │ │ │ +rts_mkInt32 │ │ │ │ +rts_mkInt64 │ │ │ │ +rts_mkPtr │ │ │ │ +rts_mkFunPtr │ │ │ │ +rts_mkStablePtr │ │ │ │ +rts_mkString │ │ │ │ +rts_mkWord │ │ │ │ +rts_mkWord8 │ │ │ │ +rts_mkWord16 │ │ │ │ +rts_mkWord32 │ │ │ │ +rts_mkWord64 │ │ │ │ +rts_unlock │ │ │ │ +rts_unsafeGetMyCapability │ │ │ │ +rtsSupportsBoundThreads │ │ │ │ +rts_isProfiled │ │ │ │ +rts_isDynamic │ │ │ │ +rts_isThreaded │ │ │ │ +rts_isDebugged │ │ │ │ +rts_isTracing │ │ │ │ +rts_setInCallCapability │ │ │ │ +rts_enableThreadAllocationLimit │ │ │ │ +rts_disableThreadAllocationLimit │ │ │ │ +rts_setMainThread │ │ │ │ +setProgArgv │ │ │ │ +startupHaskell │ │ │ │ +shutdownHaskell │ │ │ │ +shutdownHaskellAndExit │ │ │ │ +stable_name_table │ │ │ │ +stable_ptr_table │ │ │ │ +reportStackOverflow │ │ │ │ +reportHeapOverflow │ │ │ │ +stg_CAF_BLACKHOLE_info │ │ │ │ +stg_BLACKHOLE_info │ │ │ │ +__stg_EAGER_BLACKHOLE_info │ │ │ │ +stg_BLOCKING_QUEUE_CLEAN_info │ │ │ │ +stg_BLOCKING_QUEUE_DIRTY_info │ │ │ │ +startTimer │ │ │ │ +stg_MVAR_CLEAN_info │ │ │ │ +stg_MVAR_DIRTY_info │ │ │ │ +stg_TVAR_CLEAN_info │ │ │ │ +stg_TVAR_DIRTY_info │ │ │ │ +stg_IND_STATIC_info │ │ │ │ +stg_ARR_WORDS_info │ │ │ │ +stg_MUT_ARR_PTRS_DIRTY_info │ │ │ │ +stg_MUT_ARR_PTRS_FROZEN_CLEAN_info │ │ │ │ +stg_MUT_ARR_PTRS_FROZEN_DIRTY_info │ │ │ │ +stg_SMALL_MUT_ARR_PTRS_DIRTY_info │ │ │ │ +stg_SMALL_MUT_ARR_PTRS_FROZEN_CLEAN_info │ │ │ │ +stg_SMALL_MUT_ARR_PTRS_FROZEN_DIRTY_info │ │ │ │ +stg_MUT_VAR_CLEAN_info │ │ │ │ +stg_MUT_VAR_DIRTY_info │ │ │ │ +stg_WEAK_info │ │ │ │ +stg_SRT_1_info │ │ │ │ +stg_SRT_2_info │ │ │ │ +stg_SRT_3_info │ │ │ │ +stg_SRT_4_info │ │ │ │ +stg_SRT_5_info │ │ │ │ +stg_SRT_6_info │ │ │ │ +stg_SRT_7_info │ │ │ │ +stg_SRT_8_info │ │ │ │ +stg_SRT_9_info │ │ │ │ +stg_SRT_10_info │ │ │ │ +stg_SRT_11_info │ │ │ │ +stg_SRT_12_info │ │ │ │ +stg_SRT_13_info │ │ │ │ +stg_SRT_14_info │ │ │ │ +stg_SRT_15_info │ │ │ │ +stg_SRT_16_info │ │ │ │ +stg_ap_v_info │ │ │ │ +stg_ap_f_info │ │ │ │ +stg_ap_d_info │ │ │ │ +stg_ap_l_info │ │ │ │ +stg_ap_v16_info │ │ │ │ +stg_ap_v32_info │ │ │ │ +stg_ap_v64_info │ │ │ │ +stg_ap_n_info │ │ │ │ +stg_ap_p_info │ │ │ │ +stg_ap_pv_info │ │ │ │ +stg_ap_pp_info │ │ │ │ +stg_ap_ppv_info │ │ │ │ +stg_ap_ppp_info │ │ │ │ +stg_ap_pppv_info │ │ │ │ +stg_ap_pppp_info │ │ │ │ +stg_ap_ppppp_info │ │ │ │ +stg_ap_pppppp_info │ │ │ │ +stg_ap_0_fast │ │ │ │ +stg_ap_v_fast │ │ │ │ +stg_ap_f_fast │ │ │ │ +stg_ap_d_fast │ │ │ │ +stg_ap_l_fast │ │ │ │ +stg_ap_v16_fast │ │ │ │ +stg_ap_v32_fast │ │ │ │ +stg_ap_v64_fast │ │ │ │ +stg_ap_n_fast │ │ │ │ +stg_ap_p_fast │ │ │ │ +stg_ap_pv_fast │ │ │ │ +stg_ap_pp_fast │ │ │ │ +stg_ap_ppv_fast │ │ │ │ +stg_ap_ppp_fast │ │ │ │ +stg_ap_pppv_fast │ │ │ │ +stg_ap_pppp_fast │ │ │ │ +stg_ap_ppppp_fast │ │ │ │ +stg_ap_pppppp_fast │ │ │ │ +stg_ap_1_upd_info │ │ │ │ +stg_ap_2_upd_info │ │ │ │ +stg_ap_3_upd_info │ │ │ │ +stg_ap_4_upd_info │ │ │ │ +stg_ap_5_upd_info │ │ │ │ +stg_ap_6_upd_info │ │ │ │ +stg_ap_7_upd_info │ │ │ │ +stg_exit │ │ │ │ +stg_sel_0_upd_info │ │ │ │ +stg_sel_1_upd_info │ │ │ │ +stg_sel_2_upd_info │ │ │ │ +stg_sel_3_upd_info │ │ │ │ +stg_sel_4_upd_info │ │ │ │ +stg_sel_5_upd_info │ │ │ │ +stg_sel_6_upd_info │ │ │ │ +stg_sel_7_upd_info │ │ │ │ +stg_sel_8_upd_info │ │ │ │ +stg_sel_9_upd_info │ │ │ │ +stg_sel_10_upd_info │ │ │ │ +stg_sel_11_upd_info │ │ │ │ +stg_sel_12_upd_info │ │ │ │ +stg_sel_13_upd_info │ │ │ │ +stg_sel_14_upd_info │ │ │ │ +stg_sel_15_upd_info │ │ │ │ +stg_sel_0_noupd_info │ │ │ │ +stg_sel_1_noupd_info │ │ │ │ +stg_sel_2_noupd_info │ │ │ │ +stg_sel_3_noupd_info │ │ │ │ +stg_sel_4_noupd_info │ │ │ │ +stg_sel_5_noupd_info │ │ │ │ +stg_sel_6_noupd_info │ │ │ │ +stg_sel_7_noupd_info │ │ │ │ +stg_sel_8_noupd_info │ │ │ │ +stg_sel_9_noupd_info │ │ │ │ +stg_sel_10_noupd_info │ │ │ │ +stg_sel_11_noupd_info │ │ │ │ +stg_sel_12_noupd_info │ │ │ │ +stg_sel_13_noupd_info │ │ │ │ +stg_sel_14_noupd_info │ │ │ │ +stg_sel_15_noupd_info │ │ │ │ +stg_unpack_cstring_info │ │ │ │ +stg_unpack_cstring_utf8_info │ │ │ │ +stg_upd_frame_info │ │ │ │ +stg_bh_upd_frame_info │ │ │ │ +stg_orig_thunk_info_frame_info │ │ │ │ +suspendThread │ │ │ │ +stg_takeMVarzh │ │ │ │ +stg_readMVarzh │ │ │ │ +stg_threadStatuszh │ │ │ │ +stg_tryPutMVarzh │ │ │ │ +stg_tryTakeMVarzh │ │ │ │ +stg_tryReadMVarzh │ │ │ │ +stg_unmaskAsyncExceptionszh │ │ │ │ +unloadObj │ │ │ │ +stg_unsafeThawArrayzh │ │ │ │ +stg_waitReadzh │ │ │ │ +stg_waitWritezh │ │ │ │ +stg_writeTVarzh │ │ │ │ +stg_yieldzh │ │ │ │ +stg_badAlignment_entry │ │ │ │ +stg_interp_constr1_entry │ │ │ │ +stg_interp_constr2_entry │ │ │ │ +stg_interp_constr3_entry │ │ │ │ +stg_interp_constr4_entry │ │ │ │ +stg_interp_constr5_entry │ │ │ │ +stg_interp_constr6_entry │ │ │ │ +stg_interp_constr7_entry │ │ │ │ +stg_arg_bitmaps │ │ │ │ +large_alloc_lim │ │ │ │ +allocate │ │ │ │ +allocateExecPage │ │ │ │ +freezeExecPage │ │ │ │ +freeExecPage │ │ │ │ +getAllocations │ │ │ │ +revertCAFs │ │ │ │ +RtsFlags │ │ │ │ +rts_breakpoint_io_action │ │ │ │ +rts_stop_next_breakpoint │ │ │ │ +rts_stop_on_exception │ │ │ │ +stopTimer │ │ │ │ +n_capabilities │ │ │ │ +max_n_capabilities │ │ │ │ +enabled_capabilities │ │ │ │ +stg_traceEventzh │ │ │ │ +stg_traceMarkerzh │ │ │ │ +stg_traceBinaryEventzh │ │ │ │ +stg_getThreadAllocationCounterzh │ │ │ │ +stg_setThreadAllocationCounterzh │ │ │ │ +getMonotonicNSec │ │ │ │ +unlockFile │ │ │ │ +startProfTimer │ │ │ │ +stopProfTimer │ │ │ │ +startHeapProfTimer │ │ │ │ +stopHeapProfTimer │ │ │ │ +setUserEra │ │ │ │ +incrementUserEra │ │ │ │ +getUserEra │ │ │ │ +requestHeapCensus │ │ │ │ +atomic_inc │ │ │ │ +atomic_dec │ │ │ │ +hs_spt_lookup │ │ │ │ +hs_spt_insert │ │ │ │ +hs_spt_insert_stableptr │ │ │ │ +hs_spt_remove │ │ │ │ +hs_spt_keys │ │ │ │ +hs_spt_key_count │ │ │ │ +_assertFail │ │ │ │ +keepCAFs │ │ │ │ +registerInfoProvList │ │ │ │ +lookupIPE │ │ │ │ +sendCloneStackMessage │ │ │ │ +cloneStack │ │ │ │ +decodeClonedStack │ │ │ │ +stg_newPromptTagzh │ │ │ │ +stg_promptzh │ │ │ │ +stg_control0zh │ │ │ │ +arenaAlloc │ │ │ │ +arenaFree │ │ │ │ +rts_clearMemory │ │ │ │ +setKeepCAFs │ │ │ │ +rtsBadAlignmentBarf │ │ │ │ +rtsOutOfBoundsAccess │ │ │ │ +rtsMemcpyRangeOverlap │ │ │ │ +stg_castWord64ToDoublezh │ │ │ │ +stg_castDoubleToWord64zh │ │ │ │ +stg_castWord32ToFloatzh │ │ │ │ +stg_castFloatToWord32zh │ │ │ │ +setIOManagerControlFd │ │ │ │ +setTimerManagerControlFd │ │ │ │ +setIOManagerWakeupFd │ │ │ │ +blockUserSignals │ │ │ │ +unblockUserSignals │ │ │ │ +stg_CHARLIKE_closure │ │ │ │ +stg_INTLIKE_closure │ │ │ │ +__hscore_get_saved_termios │ │ │ │ +__hscore_set_saved_termios │ │ │ │ +shutdownHaskellAndSignal │ │ │ │ +signal_handlers │ │ │ │ +stg_sig_install │ │ │ │ +rtsTimerSignal │ │ │ │ +nocldstop │ │ │ │ +__divdi3 │ │ │ │ +__udivdi3 │ │ │ │ +__moddi3 │ │ │ │ +__umoddi3 │ │ │ │ +__muldi3 │ │ │ │ +__ashldi3 │ │ │ │ +__ashrdi3 │ │ │ │ +__lshrdi3 │ │ │ │ +__fixunsdfdi │ │ │ │ +ffi_prep_cif │ │ │ │ +ffi_call │ │ │ │ +ffi_type_void │ │ │ │ +ffi_type_float │ │ │ │ +ffi_type_double │ │ │ │ +ffi_type_sint64 │ │ │ │ +ffi_type_uint64 │ │ │ │ +ffi_type_sint32 │ │ │ │ +ffi_type_uint32 │ │ │ │ +ffi_type_sint16 │ │ │ │ +ffi_type_uint16 │ │ │ │ +ffi_type_sint8 │ │ │ │ +ffi_type_uint8 │ │ │ │ +ffi_type_pointer │ │ │ │ +nonmoving_write_barrier_enabled │ │ │ │ +(noname) │ │ │ │ +ocInit_Elf(ObjectCodeFormatInfo) │ │ │ │ +ocInit_Elf(ElfRelocationTable │ │ │ │ +ocInit_Elf(ElfSymbolTable │ │ │ │ +ocInit_Elf(ElfSymbol) │ │ │ │ +%s: not an ELF object │ │ │ │ +%s: unsupported ELF format │ │ │ │ +%s: unknown endianness │ │ │ │ +%s: not a relocatable object (.o) file │ │ │ │ +%s: RTS linker not implemented on PowerPC 64-bit │ │ │ │ +%s: RTS linker not implemented on s390 │ │ │ │ +%s: RTS linker not implemented on riscv │ │ │ │ +%s: RTS linker not implemented on loongarch64 │ │ │ │ +%s: unknown architecture (e_machine == %d) │ │ │ │ +rts/linker/Elf.c │ │ │ │ +%s: no section header string table │ │ │ │ +%s: relocation section #%d has no symbol table │ │ │ │ +This object file has probably been fully stripped. Such files cannot be linked. │ │ │ │ +%s: relocation section #%d has an invalid link field (%d) │ │ │ │ +%s: relocation section #%d does not link to a symbol table │ │ │ │ +%s: relocation section #%d has an invalid info field (%d) │ │ │ │ +%s: symbol table section #%d has an invalid link field (%d) │ │ │ │ +%s: symbol table section #%d does not link to a string table │ │ │ │ +%s: non-integral number of symbol table entries │ │ │ │ +ocGetNames_ELF(sections) │ │ │ │ +Failed to create GOT for %s │ │ │ │ +.init_array │ │ │ │ +.init_array.%d │ │ │ │ +.fini_array │ │ │ │ +.fini_array.%d │ │ │ │ +.ctors.%d │ │ │ │ +.dtors.%d │ │ │ │ +ocGetNames_ELF(oc->symbols) │ │ │ │ +ocGetNames_ELF: Failed to allocate memory for SHN_COMMONs │ │ │ │ +_GLOBAL_OFFSET_TABLE_ │ │ │ │ +%s: unknown symbol `%s' │ │ │ │ +Unable to create veneer for ARM_CALL │ │ │ │ +Unable to create veneer for ARM_THM_CALL │ │ │ │ +%s: Thumb to ARM transition with JUMP8 relocation not supported │ │ │ │ +%s: Thumb to ARM transition with JUMP11 relocation not supported │ │ │ │ +%s: unhandled ELF relocation(Rel) type %u │ │ │ │ +%s: unsupported internal ELF TLSGD relocation for symbol `%s' │ │ │ │ +%s: ELF TLSGD relocation for symbol `%s' not supported on the target platform │ │ │ │ +%s: unhandled ELF relocation(RelA) type %u │ │ │ │ +The entry size (%d) of the symtab isn't %d │ │ │ │ +addInitFini │ │ │ │ +rts/linker/InitFini.c │ │ │ │ +unknown InitFiniKind │ │ │ │ +loadArchive(fileName) │ │ │ │ +loadArchive: loadObj: can't read `%s' │ │ │ │ +loadArchive: Failed reading header from `%s' │ │ │ │ +loadArchive: Not an archive: `%s' │ │ │ │ +loadArchive: Failed reading file name from `%s' │ │ │ │ +loadArchive: Failed reading mod time from `%s' │ │ │ │ +loadArchive: Failed reading owner from `%s' │ │ │ │ +loadArchive: Failed reading group from `%s' │ │ │ │ +loadArchive: Failed reading mode from `%s' │ │ │ │ +loadArchive: Failed reading size from `%s' │ │ │ │ +loadArchive: Failed reading magic from `%s' │ │ │ │ +loadArchive: Failed reading magic from `%s' at %ld. Got %c%c │ │ │ │ +Failed reading filename from `%s' │ │ │ │ +BSD-variant filename size not found while reading filename from `%s' │ │ │ │ +loadArchive: GNU-variant filename without an index while reading from `%s' │ │ │ │ +loadArchive: GNU-variant filename offset %d out of range [0..%d] while reading filename from `%s' │ │ │ │ +loadArchive: GNU-variant filename offset %d invalid (range [0..%d]) while reading filename from `%s' │ │ │ │ + │ │ │ │ +SYM64/ │ │ │ │ +loadArchive: invalid GNU-variant filename `%.16s' while reading filename from `%s' │ │ │ │ +loadArchive(image) │ │ │ │ +loadArchive(file) │ │ │ │ +loadObj: can't read thin archive `%s' │ │ │ │ +loadArchive: error whilst reading `%s' │ │ │ │ +%s(#%d:%.*s) │ │ │ │ +loadArchive: GNU-variant index found, but already have an index, while reading filename from `%s' │ │ │ │ +loadArchive: error whilst seeking by %d in `%s' │ │ │ │ +loadArchive: Failed reading padding from `%s' │ │ │ │ +loadArchive_ │ │ │ │ +rts/linker/LoadArchive.c │ │ │ │ +loadNativeObjCb_ │ │ │ │ +loadNativeObj_POSIX: unknown error │ │ │ │ +loadNativeObj_POSIX │ │ │ │ +loadNativeObj_POSIX: already loaded as non-dynamic object │ │ │ │ +dl_iterate_phdr failed to find obj │ │ │ │ +m32_release_page │ │ │ │ +m32_new_allocator │ │ │ │ +m32_filled_page_set_next: Page %p not within 4GB of program text │ │ │ │ +m32_alloc: Failed to map pages for %zd bytes │ │ │ │ +m32_alloc: warning: Allocation of %zd bytes resulted in pages above 4GB (%p) │ │ │ │ +m32_alloc_page: failed to allocate pages within 4GB of program text (got %p) │ │ │ │ +mmap %zx bytes at %p │ │ │ │ +Try specifying an address with +RTS -xm -RTS │ │ │ │ +invalid MemoryAccess │ │ │ │ +mmapForLinker: failed to mmap() memory between %p and %p; asked for %zu bytes at %p. Try specifying an address with +RTS -xm -RTS │ │ │ │ +munmap: %s │ │ │ │ +no-access │ │ │ │ +read-only │ │ │ │ +read-write │ │ │ │ +read-write-then-read-execute │ │ │ │ +read-execute │ │ │ │ +read-write-execute │ │ │ │ +mprotectForLinker: failed to protect %zd bytes at %p as %s │ │ │ │ +checkProddableBlock: invalid fixup in runtime linker: %p │ │ │ │ +addProddableBlock │ │ │ │ +ocAllocateExtras │ │ │ │ +MAP_FAILED. errno=%d │ │ │ │ +Failed to lookup symbol: %s │ │ │ │ +Something went wrong! Symbol %s has null address. │ │ │ │ +Not good either! │ │ │ │ +unable to protect memory │ │ │ │ +rts/linker/elf_got.c │ │ │ │ +rts/sm/CNF.c │ │ │ │ +build_fixup_table │ │ │ │ +Invalid non-NFData closure (type %d) in Compact │ │ │ │ +get_threaded_info │ │ │ │ +thread_stack: weird activation record found on stack: %d │ │ │ │ +update_fwd: unknown/strange object %d │ │ │ │ +thread_static: strange closure %d │ │ │ │ +update_fwd_large: unknown/strange object %d │ │ │ │ +unthread │ │ │ │ +evacuate(static): strange closure type %d │ │ │ │ +evacuate: stack frame at %p │ │ │ │ +evacuate: strange closure type %d │ │ │ │ +eval_thunk_selector: strange selectee %d │ │ │ │ +rts/sm/NonMovingAllocate.c │ │ │ │ +current segment array │ │ │ │ +nonmoving scavenge: unimplemented/strange closure type %d @ %p │ │ │ │ +Memory map: │ │ │ │ +/proc/self/maps │ │ │ │ + Could not open /proc/self/maps │ │ │ │ + Error: %s │ │ │ │ +System.Console.Terminfo.Cursor │ │ │ │ +terminfo-0.4.1.7-inplace │ │ │ │ +terminfo-0.4.1.7-inplace:System.Console.Terminfo.Cursor.Point │ │ │ │ +System.Console.Terminfo.Edit │ │ │ │ +terminfo-0.4.1.7-inplace │ │ │ │ +'Attributes │ │ │ │ +Attributes │ │ │ │ +System.Console.Terminfo.Effects │ │ │ │ +terminfo-0.4.1.7-inplace │ │ │ │ +terminfo-0.4.1.7-inplace:System.Console.Terminfo.Effects.Attributes │ │ │ │ +System.Console.Terminfo.Keys │ │ │ │ +terminfo-0.4.1.7-inplace │ │ │ │ +text-ansi-0.3.0.1-46qnSjrCWww5jTUloqmXDb │ │ │ │ +String.ANSI │ │ │ │ +text-ansi-0.3.0.1-46qnSjrCWww5jTUloqmXDb │ │ │ │ +Text.Builder.ANSI │ │ │ │ +Data.Text.Builder.Linear.Buffer │ │ │ │ +text-builder-linear-0.1.3-HSXCHaDF8OgGiTztLWiAmB │ │ │ │ +Data.Text.Builder.Linear.Char │ │ │ │ +text-builder-linear-0.1.3-HSXCHaDF8OgGiTztLWiAmB │ │ │ │ +Data.Text.Builder.Linear.Dec.Bounded │ │ │ │ +text-builder-linear-0.1.3-HSXCHaDF8OgGiTztLWiAmB │ │ │ │ +00010203040506070809101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899 │ │ │ │ +Data.Text.Builder.Linear.Internal │ │ │ │ +text-builder-linear-0.1.3-HSXCHaDF8OgGiTztLWiAmB │ │ │ │ +text-builder-linear-0.1.3-HSXCHaDF8OgGiTztLWiAmB:Data.Text.Builder.Linear.Internal.Buffer │ │ │ │ +This usage is not supported │ │ │ │ +uriOptions │ │ │ │ +Not a HTTP or HTTPS URL │ │ │ │ +IgnoreResponse │ │ │ │ +JsonResponse │ │ │ │ +BsResponse │ │ │ │ +LbsResponse │ │ │ │ +Authorization │ │ │ │ +application/json; charset=utf-8 │ │ │ │ +application/x-www-form-urlencoded │ │ │ │ +multipart/form-data; boundary= │ │ │ │ +application/json │ │ │ │ +Data.Text.Internal │ │ │ │ text-2.1.3-inplace │ │ │ │ -emptyError │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -Hledger.Data.Journal │ │ │ │ -./Hledger/Data/Journal.hs │ │ │ │ -Journal │ │ │ │ -income:salary │ │ │ │ -income:gifts │ │ │ │ -assets:bank:saving │ │ │ │ -expenses:food │ │ │ │ -expenses:supplies │ │ │ │ -assets:cash │ │ │ │ -eat & shop │ │ │ │ -take a loan │ │ │ │ -liabilities:debts │ │ │ │ -assets:bank:checking │ │ │ │ -description │ │ │ │ -up to 30 transactions above description similarity threshold │ │ │ │ - ordered by recency-weighted similarity: │ │ │ │ -weighted:%8.3f age:%4d similarity:%5.3f %s %s │ │ │ │ -journalStyleInfluencingAmounts │ │ │ │ -journalInferCommodityStyles │ │ │ │ -Journal %s with %d transactions, %d accounts: %s, commodity styles: %s │ │ │ │ -Journal %s with %d transactions, %d accounts: %s │ │ │ │ -Journal %s with %d transactions, %d accounts │ │ │ │ -jinferredmarketprices: │ │ │ │ -(unknown) │ │ │ │ -, acct decls renumbered: │ │ │ │ -journalConcat: │ │ │ │ -, acct decls : │ │ │ │ +'C:HttpMethod │ │ │ │ +HttpMethod │ │ │ │ +'CanHaveBody │ │ │ │ +CanHaveBody │ │ │ │ +MonadHttp │ │ │ │ +'VanillaHttpException │ │ │ │ +'JsonHttpException │ │ │ │ +'C:RequestComponent │ │ │ │ +RequestComponent │ │ │ │ +HttpResponse │ │ │ │ +'LbsResponse │ │ │ │ +LbsResponse │ │ │ │ +'BsResponse │ │ │ │ +BsResponse │ │ │ │ +'JsonResponse │ │ │ │ +JsonResponse │ │ │ │ +'IgnoreResponse │ │ │ │ +IgnoreResponse │ │ │ │ +QueryParam │ │ │ │ +'C:HttpBody │ │ │ │ +HttpBody │ │ │ │ +'ReqBodyMultipart │ │ │ │ +ReqBodyMultipart │ │ │ │ +'ReqBodyUrlEnc │ │ │ │ +ReqBodyUrlEnc │ │ │ │ +'FormUrlEncodedParam │ │ │ │ +FormUrlEncodedParam │ │ │ │ +'ReqBodyLbs │ │ │ │ +ReqBodyLbs │ │ │ │ +'ReqBodyBs │ │ │ │ +ReqBodyBs │ │ │ │ +'ReqBodyFile │ │ │ │ +ReqBodyFile │ │ │ │ +'ReqBodyJson │ │ │ │ +ReqBodyJson │ │ │ │ +'NoReqBody │ │ │ │ +NoReqBody │ │ │ │ +'OPTIONS │ │ │ │ +'CONNECT │ │ │ │ +HttpConfig │ │ │ │ +https:// │ │ │ │ +generalBracket │ │ │ │ stimes: positive multiplier expected │ │ │ │ -%s = BALANCE │ │ │ │ -Consider adding a new balance assertion to the above posting. Eg: │ │ │ │ -the last assertion was on %s, %d days before this latest posting. │ │ │ │ -In account: %s │ │ │ │ -must have a recent one, not more than %d days older than their latest posting. │ │ │ │ -The recentassertions check is enabled, so accounts with balance assertions │ │ │ │ -account %s │ │ │ │ -Consider adding an account directive. Examples: │ │ │ │ -account "%s" has not been declared. │ │ │ │ -Strict account checking is enabled, and │ │ │ │ -commodity 1.000,00 %s │ │ │ │ -commodity %s1000.00 │ │ │ │ -Consider adding a commodity directive. Examples: │ │ │ │ -commodity %s has not been declared. │ │ │ │ -Strict commodity checking is enabled, and │ │ │ │ -payee %s │ │ │ │ -Consider adding a payee directive. Examples: │ │ │ │ -payee %s has not been declared. │ │ │ │ -Strict payee checking is enabled, and │ │ │ │ -Consider adding a tag directive. Examples: │ │ │ │ -tag %s has not been declared. │ │ │ │ -Strict tag checking is enabled, and │ │ │ │ -Hledger.Data.JournalChecks │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -Ordered dates checking is enabled, and this transaction's │ │ │ │ -date (%s) is out of order with the previous transaction. │ │ │ │ -Consider moving this entry into date order, or adjusting its date. │ │ │ │ -'FoldAcc │ │ │ │ -Hledger.Data.JournalChecks.Ordereddates │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.JournalChecks.Ordereddates.FoldAcc │ │ │ │ -./Hledger/Data/JournalChecks/Uniqueleafnames.hs │ │ │ │ -Checking for unique account leaf names is enabled, and │ │ │ │ -account leaf name %s is not unique. │ │ │ │ -It appears in these account names, which are used in %d places: │ │ │ │ -Consider changing these account names so their last parts are different. │ │ │ │ -Hledger.Data.JournalChecks.Uniqueleafnames │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -Hledger.Data.Json │ │ │ │ - to target value │ │ │ │ -could not decode JSON in │ │ │ │ -laccounts │ │ │ │ -ljournal │ │ │ │ -jlastreadtime │ │ │ │ -jfinalcommentlines │ │ │ │ -jperiodictxns │ │ │ │ -jtxnmodifiers │ │ │ │ -jinferredmarketprices │ │ │ │ -jpricedirectives │ │ │ │ -jglobalcommoditystyles │ │ │ │ -jinferredcommoditystyles │ │ │ │ -jdeclaredcommodities │ │ │ │ -jaccounttypes │ │ │ │ -jdeclaredaccounttypes │ │ │ │ -jdeclaredaccounttags │ │ │ │ -jdeclaredaccounts │ │ │ │ -jdeclaredtags │ │ │ │ -jdeclaredpayees │ │ │ │ -jincludefilestack │ │ │ │ -jparsetimeclockentries │ │ │ │ -jparsealiases │ │ │ │ -jparseparentaccounts │ │ │ │ -jparsedecimalmark │ │ │ │ -jparsedefaultcommodity │ │ │ │ -jparsedefaultyear │ │ │ │ -tmpostingrules │ │ │ │ -tmquerytxt │ │ │ │ -tmprIsMultiplier │ │ │ │ -tmprPosting │ │ │ │ -ptpostings │ │ │ │ -ptcomment │ │ │ │ -ptdescription │ │ │ │ -ptstatus │ │ │ │ -ptsourcepos │ │ │ │ -ptinterval │ │ │ │ -ptperiodexpr │ │ │ │ -pdamount │ │ │ │ -pdcommodity │ │ │ │ -pdsourcepos │ │ │ │ -parsing Hledger.Data.Types.Transaction(Transaction) failed, │ │ │ │ -parsing Hledger.Data.Types.Posting(Posting) failed, │ │ │ │ -tprecedingcomment │ │ │ │ -tsourcepos │ │ │ │ -tdescription │ │ │ │ -tcomment │ │ │ │ -tpostings │ │ │ │ -ptransaction │ │ │ │ -Hledger.Data.Types.Posting(Posting) │ │ │ │ -Hledger.Data.Types.Transaction(Transaction) │ │ │ │ -parsing Hledger.Data.Types.BalanceData(BalanceData) failed, │ │ │ │ -Hledger.Data.Types.BalanceData(BalanceData) │ │ │ │ -parsing Hledger.Data.Types.BalanceAssertion(BalanceAssertion) failed, │ │ │ │ -Hledger.Data.Types.BalanceAssertion(BalanceAssertion) │ │ │ │ -parsing Hledger.Data.Types.MarketPrice(MarketPrice) failed, │ │ │ │ -Hledger.Data.Types.MarketPrice(MarketPrice) │ │ │ │ -Hledger.Data.Types │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -PeriodData │ │ │ │ -Hledger.Data.Types.PostingType │ │ │ │ -Hledger.Data.Types.Status │ │ │ │ -tlcomment │ │ │ │ -tldescription │ │ │ │ -tlaccount │ │ │ │ -tldatetime │ │ │ │ -tlsourcepos │ │ │ │ -SetBalance │ │ │ │ -SetRequiredHours │ │ │ │ -FinalOut │ │ │ │ -RegexAlias │ │ │ │ -BasicAlias │ │ │ │ -PeriodTo │ │ │ │ -PeriodFrom │ │ │ │ -PeriodBetween │ │ │ │ -YearPeriod │ │ │ │ -QuarterPeriod │ │ │ │ -MonthPeriod │ │ │ │ -WeekPeriod │ │ │ │ -DayPeriod │ │ │ │ -PeriodAll │ │ │ │ -DaysOfWeek │ │ │ │ -MonthAndDay │ │ │ │ -MonthDay │ │ │ │ -NthWeekdayOfMonth │ │ │ │ -Quarters │ │ │ │ -NoInterval │ │ │ │ -bdexcludingsubs │ │ │ │ -bdincludingsubs │ │ │ │ -bdnumpostings │ │ │ │ -baamount │ │ │ │ -bainclusive │ │ │ │ -baposition │ │ │ │ -(TotalCost) │ │ │ │ -(UnitCost) │ │ │ │ -Hledger.Data.Types.AmountCost │ │ │ │ -parsing Hledger.Data.Types.Amount(Amount) failed, │ │ │ │ -Hledger.Data.Types.Amount(Amount) │ │ │ │ -aquantity │ │ │ │ -acommodity │ │ │ │ -TotalCost │ │ │ │ -UnitCost │ │ │ │ -parsing Data.Decimal.DecimalRaw(Decimal) failed, │ │ │ │ -Data.Decimal.DecimalRaw(Decimal) │ │ │ │ -parsing Hledger.Data.Types.AccountDeclarationInfo(AccountDeclarationInfo) failed, │ │ │ │ -Hledger.Data.Types.AccountDeclarationInfo(AccountDeclarationInfo) │ │ │ │ -expected Bool, but encountered │ │ │ │ -parsing Hledger.Data.Types.AmountStyle(AmountStyle) failed, │ │ │ │ -Hledger.Data.Types.AmountStyle(AmountStyle) │ │ │ │ -Hledger.Data.Types.Side │ │ │ │ -Hledger.Data.Types.Rounding │ │ │ │ -expected String, but encountered │ │ │ │ -parsing Text.Megaparsec.Pos.SourcePos(SourcePos) failed, │ │ │ │ -Text.Megaparsec.Pos.SourcePos(SourcePos) │ │ │ │ -pdperiods │ │ │ │ -tdicomment │ │ │ │ -pdicomment │ │ │ │ -adicomment │ │ │ │ -adideclarationorder │ │ │ │ -adisourcepos │ │ │ │ -Liability │ │ │ │ -Conversion │ │ │ │ -RegularPosting │ │ │ │ -VirtualPosting │ │ │ │ -BalancedVirtualPosting │ │ │ │ -ascommodityside │ │ │ │ -ascommodityspaced │ │ │ │ -asdigitgroups │ │ │ │ -asdecimalmark │ │ │ │ -asprecision │ │ │ │ -asrounding │ │ │ │ -NoRounding │ │ │ │ -SoftRounding │ │ │ │ -HardRounding │ │ │ │ -AllRounding │ │ │ │ -sourceName │ │ │ │ -sourceLine │ │ │ │ -sourceColumn │ │ │ │ -Unmarked │ │ │ │ -adeclarationinfo │ │ │ │ -aparent_ │ │ │ │ -paccount │ │ │ │ -pcomment │ │ │ │ -pbalanceassertion │ │ │ │ -ptransaction_ │ │ │ │ -poriginal │ │ │ │ -decimalPlaces │ │ │ │ -decimalMantissa │ │ │ │ -floatingPoint │ │ │ │ -Hledger.Data.Types.DigitGroupStyle │ │ │ │ -DigitGroups │ │ │ │ -Ledger with %d transactions, %d accounts │ │ │ │ -./Hledger/Data/Ledger.hs │ │ │ │ -Hledger.Data.Ledger │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -ledgerFromJournal │ │ │ │ -%04d-%02d │ │ │ │ -./Hledger/Data/Period.hs │ │ │ │ -Hledger.Data.Period │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -assertLeft │ │ │ │ -newline not parsed │ │ │ │ -%20(account) %.10(total) │ │ │ │ -%20.10(date) │ │ │ │ -%.10(date) │ │ │ │ -%20(date) │ │ │ │ -%-(date) │ │ │ │ -Hello %(date)! │ │ │ │ -%(total) │ │ │ │ -parseStringFormat │ │ │ │ - description │ │ │ │ -description │ │ │ │ -formatStringHelper │ │ │ │ -BottomAligned │ │ │ │ -TopAligned │ │ │ │ -OneLine │ │ │ │ -FormatLiteral │ │ │ │ -FormatField │ │ │ │ -FieldNo │ │ │ │ -DepthSpacerField │ │ │ │ -TotalField │ │ │ │ -DescriptionField │ │ │ │ -DefaultDateField │ │ │ │ -AccountField │ │ │ │ -Hledger/Data/StringFormat.hs:63:19-20|case │ │ │ │ -Hledger/Data/StringFormat.hs:77:21-22|case │ │ │ │ -ReportItemField │ │ │ │ -'AccountField │ │ │ │ -'DefaultDateField │ │ │ │ -'DescriptionField │ │ │ │ -'TotalField │ │ │ │ -'DepthSpacerField │ │ │ │ -'FieldNo │ │ │ │ -StringFormatComponent │ │ │ │ -'FormatLiteral │ │ │ │ -'FormatField │ │ │ │ -'OneLine │ │ │ │ -'TopAligned │ │ │ │ -'BottomAligned │ │ │ │ -Hledger/Data/StringFormat.hs:50:19-20|case │ │ │ │ -depth_spacer │ │ │ │ -description │ │ │ │ -rintable character │ │ │ │ -Hledger/Data/StringFormat.hs:139:35-58|(m, _) : _ │ │ │ │ +VanillaHttpException │ │ │ │ +JsonHttpException │ │ │ │ +HttpException │ │ │ │ +Network.HTTP.Req.Scheme │ │ │ │ +Network.HTTP.Req.Url │ │ │ │ +a type signature in an instance │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf │ │ │ │ +Network.HTTP.Req │ │ │ │ +./Network/HTTP/Req.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.Url │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.Option │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.Http │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.Https │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.CanHaveBody │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.NoBody │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.C:MonadHttp │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.VanillaHttpException │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.JsonHttpException │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.C:HttpResponse │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.C:QueryParam │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.C:HttpBody │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.ReqBodyMultipart │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.NoReqBody │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.PATCH │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.OPTIONS │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.CONNECT │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.TRACE │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.DELETE │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.PUT │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.HEAD │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.POST │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.GET │ │ │ │ +req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.HttpConfig │ │ │ │ +Total cumulative delay would be: │ │ │ │ +Negative exponent │ │ │ │ +src/Control/Retry.hs │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +ConsultPolicyOverrideDelay │ │ │ │ +Nothing} │ │ │ │ +, rsPreviousDelay = │ │ │ │ +, rsCumulativeDelay = │ │ │ │ +RetryStatus {rsIterNumber = │ │ │ │ +src/Control/Retry.hs:222:29-30|case │ │ │ │ +] Encountered │ │ │ │ +Retrying. │ │ │ │ +Crashing. │ │ │ │ +'RetryPolicyM │ │ │ │ +RetryPolicyM │ │ │ │ +'RetryStatus │ │ │ │ +'ConsultPolicyOverrideDelay │ │ │ │ +'ConsultPolicy │ │ │ │ +'DontRetry │ │ │ │ +RetryAction │ │ │ │ +Control.Retry │ │ │ │ +retry-0.9.3.1-2acAbTWBJA869HDrjnSmjY │ │ │ │ +rsPreviousDelay │ │ │ │ +rsCumulativeDelay │ │ │ │ +rsIterNumber │ │ │ │ +RetryStatus │ │ │ │ +ConsultPolicyOverrideDelay │ │ │ │ +ConsultPolicy │ │ │ │ +DontRetry │ │ │ │ +retry-0.9.3.1-2acAbTWBJA869HDrjnSmjY:Control.Retry.RetryStatus │ │ │ │ +retry-0.9.3.1-2acAbTWBJA869HDrjnSmjY:Control.Retry.DontRetry │ │ │ │ +retry-0.9.3.1-2acAbTWBJA869HDrjnSmjY:Control.Retry.ConsultPolicy │ │ │ │ +retry-0.9.3.1-2acAbTWBJA869HDrjnSmjY:Control.Retry.ConsultPolicyOverrideDelay │ │ │ │ +MonadUnliftIO │ │ │ │ +UnliftIO │ │ │ │ +Control.Monad.IO.Unlift │ │ │ │ +unliftio-core-0.2.1.0-4w0XdrbbaozL3byKowXR47 │ │ │ │ +unliftio-core-0.2.1.0-4w0XdrbbaozL3byKowXR47:Control.Monad.IO.Unlift.C:MonadUnliftIO │ │ │ │ +MonadBaseControl │ │ │ │ +MonadTransControl │ │ │ │ +Control.Monad.Trans.Control │ │ │ │ +monad-control-1.0.3.1-8SlV1hwVqyt4BTWAvWAys3 │ │ │ │ +monad-control-1.0.3.1-8SlV1hwVqyt4BTWAvWAys3:Control.Monad.Trans.Control.C:MonadBaseControl │ │ │ │ +monad-control-1.0.3.1-8SlV1hwVqyt4BTWAvWAys3:Control.Monad.Trans.Control.C:MonadTransControl │ │ │ │ +MonadBase │ │ │ │ +Control.Monad.Base │ │ │ │ +transformers-base-0.4.6-D2C6ntY92a2LpGEpHgWgaB │ │ │ │ +transformers-base-0.4.6-D2C6ntY92a2LpGEpHgWgaB:Control.Monad.Base.C:MonadBase │ │ │ │ +alid IPv6 address │ │ │ │ +ath piece │ │ │ │ +./Text/Megaparsec.hs │ │ │ │ +Text.Megaparsec │ │ │ │ +fromJust │ │ │ │ +SCII alpha character │ │ │ │ +SCII alpha-numeric character │ │ │ │ ./Text/Megaparsec/Internal.hs │ │ │ │ Text.Megaparsec.Internal │ │ │ │ megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ +uery parameter │ │ │ │ +ragment character │ │ │ │ +nreserved character │ │ │ │ +ub-delimiter │ │ │ │ +exadecimal digit │ │ │ │ +ASCII alpha character │ │ │ │ +ASCII alpha-numeric character │ │ │ │ +cheme that can be decoded as UTF-8 │ │ │ │ +username │ │ │ │ +sername that can be decoded as UTF-8 │ │ │ │ +assword that can be decoded as UTF-8 │ │ │ │ +ost that can be decoded as UTF-8 │ │ │ │ +path piece │ │ │ │ +ath piece that can be decoded as UTF-8 │ │ │ │ +query parameter │ │ │ │ +!$'()*,; │ │ │ │ +uery key that can be decoded as UTF-8 │ │ │ │ +uery value that can be decoded as UTF-8 │ │ │ │ +fragment character │ │ │ │ +unreserved character │ │ │ │ +hexadecimal digit │ │ │ │ +sub-delimiter │ │ │ │ +!$&'()*+,;= │ │ │ │ fromList │ │ │ │ -(unknown) │ │ │ │ -StringFormat │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -Hledger.Data.StringFormat │ │ │ │ -./Hledger/Data/StringFormat.hs │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.OneLine │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.TopAligned │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.BottomAligned │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.FormatLiteral │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.FormatField │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.AccountField │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.DefaultDateField │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.DescriptionField │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.TotalField │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.DepthSpacerField │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.FieldNo │ │ │ │ -overflow │ │ │ │ -Arg: onelineamounts │ │ │ │ -Type: Bool │ │ │ │ -In module `Hledger.Data.Posting' │ │ │ │ -commentAddTagNextLine │ │ │ │ -[1/2], a: │ │ │ │ -commentAddTag │ │ │ │ -(a:b:c:d) │ │ │ │ -concatAccountNames │ │ │ │ -joinAccountNames │ │ │ │ -accountNameWithPostingType │ │ │ │ -accountNameWithoutPostingType │ │ │ │ -./Hledger/Data/Posting.hs │ │ │ │ -accountNamePostingType │ │ │ │ -_generated-transaction │ │ │ │ -_modified-transaction │ │ │ │ -_generated-posting │ │ │ │ -_cost-posting │ │ │ │ -_conversion-posting │ │ │ │ -Hledger.Data.Posting │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ - to account name: │ │ │ │ -problem while applying account aliases: │ │ │ │ - value should be one of │ │ │ │ -, but is │ │ │ │ - must lie in the range │ │ │ │ -argument to │ │ │ │ - number: │ │ │ │ -could not parse │ │ │ │ -'RawOpts │ │ │ │ -Hledger.Data.RawOptions │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -RawOpts {unRawOpts = │ │ │ │ -timeclockToTransactions tests │ │ │ │ -gathering data │ │ │ │ -started yesterday, split session at midnight │ │ │ │ -split multi-day sessions at each midnight │ │ │ │ -auto-clock-out if needed │ │ │ │ -use the clockin time for auto-clockout if it's in the future │ │ │ │ -multiple open sessions │ │ │ │ -02:00-05:00 │ │ │ │ -01:00-03:00 │ │ │ │ -00:00-04:00 │ │ │ │ -05:00:00 │ │ │ │ -04:00:00 │ │ │ │ -03:00:00 │ │ │ │ -02:00:00 │ │ │ │ -01:00:00 │ │ │ │ -00:00:00 │ │ │ │ -00:00-23:59 │ │ │ │ -23:00-23:59 │ │ │ │ -23:00:00 │ │ │ │ -%H:%M:%S │ │ │ │ -Timeclock │ │ │ │ -./Hledger/Data/Timeclock.hs │ │ │ │ -stillopen │ │ │ │ -timeclock entries │ │ │ │ -sessions │ │ │ │ -Could not find previous clockin to match this clockout. │ │ │ │ -overlaps with session beginning at: │ │ │ │ -Overlapping sessions with the same account name are not supported. │ │ │ │ -This clockout time (%s) is earlier than the previous clockin. │ │ │ │ -Please adjust it to be later than %s. │ │ │ │ -This clockout is earlier than the clockin. │ │ │ │ -Expected a timeclock %s entry but got %s. │ │ │ │ -Please alternate i and o, beginning with i. │ │ │ │ -'Sessions │ │ │ │ -Sessions │ │ │ │ -'Session │ │ │ │ -Hledger.Data.Timeclock │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -, active = │ │ │ │ -Sessions {completed = │ │ │ │ -, out = │ │ │ │ -Session {in' = │ │ │ │ -%s %s %s %s │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Timeclock.Sessions │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Timeclock.Session │ │ │ │ - a 1 @ $2 │ │ │ │ -2010-01-01 x │ │ │ │ -show a transaction with a priced commodityless amount │ │ │ │ - expenses:food:groceries │ │ │ │ -show a transaction with one posting and a missing amount │ │ │ │ - assets:checking $-47.19 │ │ │ │ -show an unbalanced transaction, should not elide │ │ │ │ - assets:checking $-47.18 │ │ │ │ - expenses:food:groceries $47.18 │ │ │ │ -2007-01-28 coopportunity │ │ │ │ -show a balanced transaction │ │ │ │ -tcomment1 │ │ │ │ -tcomment2 │ │ │ │ -pcomment2 │ │ │ │ - * a 2.00h │ │ │ │ - * a $1.00 │ │ │ │ - ; tcomment2 │ │ │ │ -2012-05-14=2012-05-15 (code) desc ; tcomment1 │ │ │ │ -non-null transaction │ │ │ │ -0000-01-01 │ │ │ │ -null transaction │ │ │ │ -showTransaction │ │ │ │ -implicit-amount-not-last │ │ │ │ -explicit-amounts-not-explicitly-balanced │ │ │ │ -explicit-amounts-two-commodities │ │ │ │ -one-explicit-amount │ │ │ │ -explicit-amounts │ │ │ │ -implicit-amount │ │ │ │ -null-transaction │ │ │ │ -postingsAsLines │ │ │ │ -non-null posting │ │ │ │ -null posting │ │ │ │ -showPostingLines │ │ │ │ -assets:checking │ │ │ │ -expenses:food:groceries │ │ │ │ -coopportunity │ │ │ │ - c $-1.00 │ │ │ │ - b -1.00h │ │ │ │ - b -1.00h @ $1.00 │ │ │ │ - a $1.00 │ │ │ │ - (a) $1.00 │ │ │ │ - b $-1.00 │ │ │ │ - a $1.00 │ │ │ │ - * a 2.00h ; pcomment1 │ │ │ │ - ; tag3: val3 │ │ │ │ - ; pcomment2 │ │ │ │ - * a $1.00 ; pcomment1 │ │ │ │ -pcomment1 │ │ │ │ -pcomment2 │ │ │ │ - tag3: val3 │ │ │ │ - 0 │ │ │ │ -Transaction │ │ │ │ -Hledger/Data/Transaction.hs:367:52-81|Just a │ │ │ │ -matched costless postings: │ │ │ │ - balances amount │ │ │ │ -conversion posting │ │ │ │ - at precision │ │ │ │ - of costful posting │ │ │ │ - matches cost │ │ │ │ -conversion posting │ │ │ │ -matched costful postings: │ │ │ │ -Conversion postings must not have a cost: │ │ │ │ -Conversion postings must have a single-commodity amount: │ │ │ │ -Conversion postings must occur in adjacent pairs │ │ │ │ -pred{TransactionBalancingPrecision}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{TransactionBalancingPrecision}: tried to take `succ' of last tag in enumeration │ │ │ │ -'TBPExact │ │ │ │ -TransactionBalancingPrecision │ │ │ │ -toEnum{TransactionBalancingPrecision}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -./Hledger/Data/Transaction.hs │ │ │ │ -Hledger.Data.Transaction │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -TBPExact │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Transaction.TBPOld │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Transaction.TBPExact │ │ │ │ -_generated-posting │ │ │ │ -generated-posting │ │ │ │ -pramount │ │ │ │ -matchedamount │ │ │ │ -multipliedamount │ │ │ │ -%account │ │ │ │ -./Hledger/Data/TransactionModifier.hs │ │ │ │ -Hledger.Data.TransactionModifier │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -'NormallyNegative │ │ │ │ -'NormallyPositive │ │ │ │ -NormalSign │ │ │ │ -'BalanceData │ │ │ │ -BalanceData │ │ │ │ -'Account │ │ │ │ -'PeriodData │ │ │ │ -PeriodData │ │ │ │ -'Journal │ │ │ │ -'AccountDeclarationInfo │ │ │ │ -AccountDeclarationInfo │ │ │ │ -'TagDeclarationInfo │ │ │ │ -TagDeclarationInfo │ │ │ │ -'PayeeDeclarationInfo │ │ │ │ -PayeeDeclarationInfo │ │ │ │ -'Timedot │ │ │ │ -'Timeclock │ │ │ │ -'Ledger' │ │ │ │ -'Journal' │ │ │ │ -StorageFormat │ │ │ │ -SepFormat │ │ │ │ -'MarketPrice │ │ │ │ -MarketPrice │ │ │ │ -'PriceDirective │ │ │ │ -PriceDirective │ │ │ │ -'TimeclockEntry │ │ │ │ -TimeclockEntry │ │ │ │ -'FinalOut │ │ │ │ -'SetRequiredHours │ │ │ │ -'SetBalance │ │ │ │ -TimeclockCode │ │ │ │ -'PeriodicTransaction │ │ │ │ -PeriodicTransaction │ │ │ │ -'TransactionModifier │ │ │ │ -TransactionModifier │ │ │ │ -'TMPostingRule │ │ │ │ -TMPostingRule │ │ │ │ -'Posting │ │ │ │ -'Transaction │ │ │ │ -Transaction │ │ │ │ -'BalanceAssertion │ │ │ │ -BalanceAssertion │ │ │ │ -'Cleared │ │ │ │ -'Pending │ │ │ │ -'Unmarked │ │ │ │ -'BalancedVirtualPosting │ │ │ │ -'VirtualPosting │ │ │ │ -'RegularPosting │ │ │ │ -PostingType │ │ │ │ -MixedAmount │ │ │ │ -'MixedAmountKeyTotalCost │ │ │ │ -'MixedAmountKeyNoCost │ │ │ │ -'MixedAmountKeyUnitCost │ │ │ │ -MixedAmountKey │ │ │ │ -'C:HasAmounts │ │ │ │ -HasAmounts │ │ │ │ -'TotalCost │ │ │ │ -'UnitCost │ │ │ │ -AmountCost │ │ │ │ -'Commodity │ │ │ │ -Commodity │ │ │ │ -'AmountStyle │ │ │ │ -'DigitGroups │ │ │ │ -DigitGroupStyle │ │ │ │ -'AllRounding │ │ │ │ -'HardRounding │ │ │ │ -'SoftRounding │ │ │ │ -'NoRounding │ │ │ │ -Rounding │ │ │ │ -'Precision │ │ │ │ -'NaturalPrecision │ │ │ │ -AmountPrecision │ │ │ │ -'BasicAlias │ │ │ │ -'RegexAlias │ │ │ │ -AccountAlias │ │ │ │ -'Conversion │ │ │ │ -'Expense │ │ │ │ -'Revenue │ │ │ │ -'Liability │ │ │ │ -AccountType │ │ │ │ -'DepthSpec │ │ │ │ -DepthSpec │ │ │ │ -'MonthAndDay │ │ │ │ -'NthWeekdayOfMonth │ │ │ │ -'MonthDay │ │ │ │ -'Quarters │ │ │ │ -'DaysOfWeek │ │ │ │ -'NoInterval │ │ │ │ -Interval │ │ │ │ -'YearPeriod │ │ │ │ -'QuarterPeriod │ │ │ │ -'MonthPeriod │ │ │ │ -'PeriodBetween │ │ │ │ -'PeriodTo │ │ │ │ -'PeriodFrom │ │ │ │ -'WeekPeriod │ │ │ │ -'DayPeriod │ │ │ │ -'PeriodAll │ │ │ │ -'DateSpan │ │ │ │ -DateSpan │ │ │ │ -'SecondaryDate │ │ │ │ -'PrimaryDate │ │ │ │ -WhichDate │ │ │ │ -'SmartRelative │ │ │ │ -'SmartFromReference │ │ │ │ -'SmartMonth │ │ │ │ -'SmartCompleteDate │ │ │ │ -'SmartAssumeStart │ │ │ │ -SmartDate │ │ │ │ -'Quarter │ │ │ │ -SmartInterval │ │ │ │ -toEnum{Status}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{Status}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{Status}: tried to take `pred' of first tag in enumeration │ │ │ │ -./Hledger/Data/Types.hs │ │ │ │ -Hledger.Data.Types │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -NormallyNegative │ │ │ │ -NormallyPositive │ │ │ │ -, adisourcepos = │ │ │ │ -, adideclarationorder = │ │ │ │ -, aditags = │ │ │ │ -AccountDeclarationInfo {adicomment = │ │ │ │ -TagDeclarationInfo {tdicomment = │ │ │ │ -, pditags = │ │ │ │ -PayeeDeclarationInfo {pdicomment = │ │ │ │ -, mprate = │ │ │ │ -, mpto = │ │ │ │ -, mpfrom = │ │ │ │ -MarketPrice {mpdate = │ │ │ │ -, pdamount = │ │ │ │ -, pdcommodity = │ │ │ │ -, pddate = │ │ │ │ -pdsourcepos = │ │ │ │ -PriceDirective { │ │ │ │ -, tmpostingrules = │ │ │ │ -TransactionModifier {tmquerytxt = │ │ │ │ -, tmprIsMultiplier = │ │ │ │ -TMPostingRule {tmprPosting = │ │ │ │ -, tpostings = │ │ │ │ -, ttags = │ │ │ │ -, tcomment = │ │ │ │ -, tdescription = │ │ │ │ -, tcode = │ │ │ │ -, tstatus = │ │ │ │ -, tdate2 = │ │ │ │ -, tdate = │ │ │ │ -, tsourcepos = │ │ │ │ -, tprecedingcomment = │ │ │ │ -tindex = │ │ │ │ -Transaction { │ │ │ │ -pstatus= │ │ │ │ -paccount= │ │ │ │ -pamount=Mixed │ │ │ │ -pcomment= │ │ │ │ -pbalanceassertion= │ │ │ │ -ptransaction= │ │ │ │ -poriginal= │ │ │ │ -PostingPP { │ │ │ │ -True, baposition = │ │ │ │ -False, baposition = │ │ │ │ -, bainclusive = │ │ │ │ -, batotal = │ │ │ │ -baamount = │ │ │ │ -BalanceAssertion { │ │ │ │ -BalancedVirtualPosting │ │ │ │ -VirtualPosting │ │ │ │ -RegularPosting │ │ │ │ -Nothing} │ │ │ │ -, cformat = │ │ │ │ -Commodity {csymbol = │ │ │ │ -asrounding │ │ │ │ -asprecision │ │ │ │ -asdecimalmark │ │ │ │ -asdigitgroups │ │ │ │ -ascommodityspaced │ │ │ │ -ascommodityside │ │ │ │ -AmountStyle │ │ │ │ -Precision │ │ │ │ -RegexAlias │ │ │ │ -BasicAlias │ │ │ │ -RegexAlias │ │ │ │ -BasicAlias │ │ │ │ -DepthSpec {dsFlatDepth = │ │ │ │ -, dsRegexpDepths = │ │ │ │ -MonthAndDay │ │ │ │ -NthWeekdayOfMonth │ │ │ │ -DaysOfWeek │ │ │ │ -MonthDay │ │ │ │ -Quarters │ │ │ │ -NoInterval │ │ │ │ -PeriodTo │ │ │ │ -PeriodFrom │ │ │ │ -QuarterPeriod │ │ │ │ -MonthPeriod │ │ │ │ -WeekPeriod │ │ │ │ -DayPeriod │ │ │ │ -PeriodAll │ │ │ │ -PeriodBetween │ │ │ │ -YearPeriod │ │ │ │ -SecondaryDate │ │ │ │ -PrimaryDate │ │ │ │ -SmartRelative │ │ │ │ -SmartFromReference │ │ │ │ -SmartAssumeStart │ │ │ │ -SmartCompleteDate │ │ │ │ -SmartMonth │ │ │ │ -timeclock │ │ │ │ +ragment that can be decoded as UTF-8 │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl │ │ │ │ +Text.URI.Parser.Text │ │ │ │ +./Text/URI/Parser/Text.hs │ │ │ │ +!$'()*,; │ │ │ │ +!$&'()*+,;= │ │ │ │ +ASCII alpha character │ │ │ │ +alid IPv6 address │ │ │ │ +sub-delimiter │ │ │ │ +hexadecimal digit │ │ │ │ +unreserved character │ │ │ │ +ASCII alpha-numeric character │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl │ │ │ │ +Text.URI.Parser.Text.Utils │ │ │ │ +'C:RLabel │ │ │ │ +'DString │ │ │ │ +Text.URI.Render │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl │ │ │ │ stimes: positive multiplier expected │ │ │ │ -Hledger/Data/Types.hs:259:13-14|case │ │ │ │ -Hledger/Data/Types.hs:104:45-46|case │ │ │ │ -Hledger/Data/Types.hs:138:13-14|case │ │ │ │ -Hledger/Data/Types.hs:155:13-14|case │ │ │ │ -Amount {acommodity = │ │ │ │ -, aquantity = │ │ │ │ -, astyle = │ │ │ │ -, acost = │ │ │ │ -UnitCost │ │ │ │ -TotalCost │ │ │ │ -AllRounding │ │ │ │ -HardRounding │ │ │ │ -SoftRounding │ │ │ │ -NoRounding │ │ │ │ -AmountStylePP │ │ │ │ -NaturalPrecision │ │ │ │ -Precision │ │ │ │ -Hledger/Data/Types.hs:300:13-14|case │ │ │ │ -DigitGroups │ │ │ │ -DigitGroups │ │ │ │ -MixedAmountKeyNoCost │ │ │ │ -MixedAmountKeyUnitCost │ │ │ │ -MixedAmountKeyTotalCost │ │ │ │ -Hledger/Data/Types.hs:381:13-14|case │ │ │ │ -Hledger/Data/Types.hs:685:13-14|case │ │ │ │ -Hledger/Data/Types.hs:236:13-14|case │ │ │ │ -}hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Ledger │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.NormallyPositive │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.NormallyNegative │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.BalanceData │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Account │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.PeriodData │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Journal │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.AccountDeclarationInfo │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.PayeeDeclarationInfo │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Rules │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Journal' │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Ledger' │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Timeclock │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Timedot │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Sep │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Csv │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Tsv │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Ssv │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.MarketPrice │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.PriceDirective │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.TimeclockEntry │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.SetBalance │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.SetRequiredHours │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.In │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Out │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.FinalOut │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.PeriodicTransaction │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.TransactionModifier │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.TMPostingRule │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Transaction │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Posting │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.BalanceAssertion │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Unmarked │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Pending │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Cleared │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.RegularPosting │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.VirtualPosting │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.BalancedVirtualPosting │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.MixedAmountKeyNoCost │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.MixedAmountKeyTotalCost │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.MixedAmountKeyUnitCost │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Amount │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.UnitCost │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.TotalCost │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Commodity │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.AmountStyle │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.DigitGroups │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.NoRounding │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.SoftRounding │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.HardRounding │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.AllRounding │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Precision │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.NaturalPrecision │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.L │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.R │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.BasicAlias │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.RegexAlias │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Asset │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Liability │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Equity │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Revenue │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Expense │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Cash │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Conversion │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.DepthSpec │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.NoInterval │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Days │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Weeks │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Months │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Quarters │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Years │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.NthWeekdayOfMonth │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.MonthDay │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.MonthAndDay │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.DaysOfWeek │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.DayPeriod │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.WeekPeriod │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.MonthPeriod │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.QuarterPeriod │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.YearPeriod │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.PeriodBetween │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.PeriodFrom │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.PeriodTo │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.PeriodAll │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.DateSpan │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Exact │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Flex │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.PrimaryDate │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.SecondaryDate │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.SmartCompleteDate │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.SmartAssumeStart │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.SmartFromReference │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.SmartMonth │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.SmartRelative │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Day │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Week │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Month │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Quarter │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Year │ │ │ │ -marketPriceReverse │ │ │ │ -priceLookup │ │ │ │ -use prices inferred from costs? │ │ │ │ -forward prices: │ │ │ │ -forward and reverse prices: │ │ │ │ -valuation date: │ │ │ │ -errorEmptyList │ │ │ │ -makePriceGraph │ │ │ │ -, pgDefaultValuationCommodities = │ │ │ │ -, pgEdgesRev = │ │ │ │ -, pgEdges = │ │ │ │ -pgDate = │ │ │ │ -PriceGraph { │ │ │ │ -NoConversionOp │ │ │ │ -ConversionOp │ │ │ │ -'NoConversionOp │ │ │ │ -ValuationType │ │ │ │ -PriceGraph │ │ │ │ -'PriceGraph │ │ │ │ -Hledger/Data/Valuation.hs:71:18-19|case │ │ │ │ -, please report a bug │ │ │ │ -gave up searching for a price chain at length │ │ │ │ -price chain: │ │ │ │ -shortest path from %s to %s: │ │ │ │ -seeking %s to %s price │ │ │ │ -./Hledger/Data/Valuation.hs │ │ │ │ -Hledger.Data.Valuation │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ - using forward and reverse prices │ │ │ │ -all forward and reverse prices │ │ │ │ - using forward prices │ │ │ │ -default valuation commodity for │ │ │ │ -visibleinferredprices │ │ │ │ -visibledeclaredprices │ │ │ │ -effective forward prices │ │ │ │ -additional reverse prices │ │ │ │ -prices for choosing default valuation commodities, by date then parse order │ │ │ │ -amountValueAtDate: calculated value: │ │ │ │ -Valuation │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Valuation.PriceGraph │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Valuation.AtThen │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Valuation.AtEnd │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Valuation.AtNow │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Valuation.AtDate │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Valuation.NoConversionOp │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Valuation.ToCost │ │ │ │ -payee|note │ │ │ │ -postingtag │ │ │ │ -matchesTransaction │ │ │ │ -a tag match on a posting also sees inherited tags │ │ │ │ -real:1 on balanced virtual posting fails │ │ │ │ -real:1 on virtual posting fails │ │ │ │ -real:1 on real posting │ │ │ │ -positive match on true posting status acquired from transaction │ │ │ │ -negative match on unmarked posting status │ │ │ │ -positive match on unmarked posting status │ │ │ │ -negative match on cleared posting status │ │ │ │ -positive match on cleared posting status │ │ │ │ -matchesPosting │ │ │ │ -matchesAccountExtra │ │ │ │ -a:bb:c:d │ │ │ │ -assertBool │ │ │ │ -matchesAccount │ │ │ │ -queryEndDate │ │ │ │ -queryStartDate │ │ │ │ -assertLeft │ │ │ │ -parseAmountQueryTerm │ │ │ │ -parseQueryTerm │ │ │ │ -filterQuery │ │ │ │ -parseBooleanQuery │ │ │ │ -parseQuery │ │ │ │ -simplifyQuery │ │ │ │ ->10000.10 │ │ │ │ -amt:>10000.10 │ │ │ │ -some value │ │ │ │ -tag:a=some value │ │ │ │ -inacct:a │ │ │ │ -date:20180101-201804 │ │ │ │ -date:from 2012/5/17 │ │ │ │ -date:2008 │ │ │ │ -status:0 │ │ │ │ -status:! │ │ │ │ -status:* │ │ │ │ -status:1 │ │ │ │ -acct:expenses:autres d │ │ │ │ -"acct:expenses:autres d │ │ │ │ -not:desc:a b │ │ │ │ -not:desc:'a b' │ │ │ │ -'not:a b' │ │ │ │ -not:'a b' │ │ │ │ -not (acct:a) │ │ │ │ -expenses:drink │ │ │ │ -expenses:food OR (tag:A expenses:drink) │ │ │ │ - acct:'a' acct:'b' │ │ │ │ -(acct:'a' acct:'b') │ │ │ │ -(desc:'a' AND desc:'b') │ │ │ │ -((desc:'a') AND (NOT desc:'b')) │ │ │ │ -(NOT (desc:'a') AND (desc:'b')) │ │ │ │ -((desc:'a') AND desc:'b' AND (desc:'c')) │ │ │ │ -((desc:'a') OR (desc:'b') AND (desc:'c')) │ │ │ │ -((desc:'a') AND (desc:'b') OR (desc:'c')) │ │ │ │ -acct:'expenses:food' AND desc:'b' │ │ │ │ -(((acct:'expenses:food'))) │ │ │ │ -expenses:food │ │ │ │ -(acct:'expenses:food') │ │ │ │ -( tag:"atag=a" ) │ │ │ │ -(tag:'atag=a') │ │ │ │ -'a a' 'b │ │ │ │ -desc:'x x' │ │ │ │ -inacct:a inacct:b │ │ │ │ -inacct:a desc:"b b" │ │ │ │ -expenses:autres d │ │ │ │ -acct:'expenses:autres d │ │ │ │ -penses' desc:b │ │ │ │ -failed to parse query: │ │ │ │ -could not parse │ │ │ │ -"status: │ │ │ │ -" gave a parse error: could not parse │ │ │ │ -" gave a │ │ │ │ -uery prefix │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Render.Renders │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Render.C:RLabel │ │ │ │ +ub-delimiter │ │ │ │ +nreserved character │ │ │ │ +!$&'()*+,;= │ │ │ │ +alid IPv6 address │ │ │ │ +exadecimal digit │ │ │ │ +./Text/Megaparsec.hs │ │ │ │ +Text.Megaparsec │ │ │ │ ./Text/Megaparsec/Internal.hs │ │ │ │ Text.Megaparsec.Internal │ │ │ │ megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ fromList │ │ │ │ -sorry, using date: in OR expressions is not supported. │ │ │ │ - as an account type code. │ │ │ │ -type:'s argument should be one or more of │ │ │ │ - as a status (should be *, ! or empty) │ │ │ │ -inacctonly: │ │ │ │ -depth: should be a positive number, but received │ │ │ │ -could not parse as a comparison operator followed by an optionally-signed number: │ │ │ │ -liability │ │ │ │ -conversion │ │ │ │ -generated-transaction │ │ │ │ -inacctonly │ │ │ │ -./Hledger/Query.hs │ │ │ │ -'QueryOptInAcct │ │ │ │ -'QueryOptInAcctOnly │ │ │ │ -QueryOpt │ │ │ │ -'AllPostings │ │ │ │ -'AnyPosting │ │ │ │ -'DepthAcct │ │ │ │ -'StatusQ │ │ │ │ -'AbsGtEq │ │ │ │ -'AbsLtEq │ │ │ │ -Hledger.Query │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -QueryOptInAcct │ │ │ │ -QueryOptInAcctOnly │ │ │ │ -Hledger/Query.hs:131:13-14|case │ │ │ │ -Hledger/Query.hs:157:21-22|case │ │ │ │ -StatusQ │ │ │ │ -DepthAcct │ │ │ │ -AnyPosting │ │ │ │ -AllPostings │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.QueryOptInAcctOnly │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.QueryOptInAcct │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Any │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.None │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Date │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Date2 │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.StatusQ │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Code │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Desc │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Tag │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Acct │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Type │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Depth │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.DepthAcct │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Real │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Amt │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Sym │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Not │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.And │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Or │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.AnyPosting │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.AllPostings │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Lt │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.LtEq │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Gt │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.GtEq │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Eq │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.AbsLt │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.AbsLtEq │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.AbsGt │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.AbsGtEq │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.AbsEq │ │ │ │ -LEDGER_FILE points to nonexistent " │ │ │ │ -" were found │ │ │ │ -neither LEDGER_FILE nor " │ │ │ │ -readJournalFiles: │ │ │ │ -readJournalFile: │ │ │ │ -%s:%d: invalid date: "%s" │ │ │ │ -readJournal: trying reader │ │ │ │ -Or, specify an existing data file with -f or $LEDGER_FILE. │ │ │ │ -Please create it first, eg with "hledger add" or a text editor. │ │ │ │ -" was not found. │ │ │ │ -data file " │ │ │ │ -Creating hledger journal file │ │ │ │ - by hledger │ │ │ │ -; journal created │ │ │ │ -./Hledger/Read.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ +, uriFragment = │ │ │ │ +, uriQuery = │ │ │ │ +, uriPath = │ │ │ │ +, uriAuthority = │ │ │ │ +URI {uriScheme = │ │ │ │ +, authPort = │ │ │ │ +, authHost = │ │ │ │ +Authority {authUserInfo = │ │ │ │ +, uiPassword = │ │ │ │ +UserInfo {uiUsername = │ │ │ │ +QueryParam │ │ │ │ +ParseException │ │ │ │ +ParseExceptionBs │ │ │ │ +" could not be lifted into a │ │ │ │ +The value " │ │ │ │ +RTextException │ │ │ │ +Text/URI/Types.hs:209:19-20|case │ │ │ │ +authPort │ │ │ │ +authHost │ │ │ │ +authUserInfo │ │ │ │ +Text.URI.Types.Authority │ │ │ │ +uiPassword │ │ │ │ +uiUsername │ │ │ │ +Text.URI.Types.UserInfo │ │ │ │ +Text.URI.Types.QueryParam │ │ │ │ +QueryFlag │ │ │ │ +Text.URI.Types.RText │ │ │ │ +RTextLabel │ │ │ │ +'Username │ │ │ │ +'Password │ │ │ │ +'PathPiece │ │ │ │ +'QueryKey │ │ │ │ +'QueryValue │ │ │ │ +'Fragment │ │ │ │ +QueryParam │ │ │ │ +UserInfo │ │ │ │ +Authority │ │ │ │ +-._~!$&'()*+,;=: │ │ │ │ +elements │ │ │ │ +QueryFlag │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Internal │ │ │ │ +Text.URI.Types.RTextException │ │ │ │ +RTextException │ │ │ │ +uriFragment │ │ │ │ +uriQuery │ │ │ │ +uriAuthority │ │ │ │ +uriScheme │ │ │ │ +Text.URI.Types.URI │ │ │ │ +Text.URI.Types.RTextLabel │ │ │ │ +Fragment │ │ │ │ +QueryValue │ │ │ │ +QueryKey │ │ │ │ +PathPiece │ │ │ │ +Password │ │ │ │ +Username │ │ │ │ +Text.URI.Types.ParseExceptionBs │ │ │ │ +ParseExceptionBs │ │ │ │ +Text.URI.Types.ParseException │ │ │ │ +ParseException │ │ │ │ +'ParseException │ │ │ │ +'ParseExceptionBs │ │ │ │ +'QueryParam │ │ │ │ +'QueryFlag │ │ │ │ +'UserInfo │ │ │ │ +'Authority │ │ │ │ +'C:RLabel │ │ │ │ +'RTextException │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ -lastError │ │ │ │ -LatestDatesForFile │ │ │ │ -'LatestDatesForFile │ │ │ │ -LatestDatesForFile │ │ │ │ -Hledger.Read │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -.hledger.journal │ │ │ │ -LEDGER_FILE │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.LatestDatesForFile │ │ │ │ ---alias │ │ │ │ -empty string │ │ │ │ -space and amount │ │ │ │ -1.00.000,1 │ │ │ │ -1,000,000 │ │ │ │ -1,000.000,1 │ │ │ │ -1.000,000.1 │ │ │ │ -1,000.000.1 │ │ │ │ -1.555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555 │ │ │ │ -1.5555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555 │ │ │ │ -assertParseError │ │ │ │ -$10 (@@) │ │ │ │ -total price, parenthesised │ │ │ │ -$10 (@) │ │ │ │ -unit price, parenthesised │ │ │ │ -total price │ │ │ │ -unit price │ │ │ │ -ends with decimal mark │ │ │ │ -assertParse │ │ │ │ -assertParseEq │ │ │ │ -oldtimeclock │ │ │ │ -txn-balancing │ │ │ │ -, should be one of: old, exact │ │ │ │ -could not parse --txn-balancing: ' │ │ │ │ -commodity-style │ │ │ │ -could not parse --commodity-style: ' │ │ │ │ -balanced │ │ │ │ -ignore-assertions │ │ │ │ -infer-costs │ │ │ │ -infer-equity │ │ │ │ -verbose-tags │ │ │ │ -forecast │ │ │ │ ---forecast's argument should not contain a report interval ( │ │ │ │ -could not parse forecast period : │ │ │ │ -obfuscate │ │ │ │ -edger-style lot cost │ │ │ │ -mount (for a balance assertion or assignment) │ │ │ │ -ransaction price │ │ │ │ -numberp quantity,precision,mdecimalpoint,mgrps │ │ │ │ -numberp suggestedStyle │ │ │ │ -rawnumberp │ │ │ │ -invalid number (excessive trailing digits) │ │ │ │ -invalid number (invalid use of separator) │ │ │ │ -Hledger/Read/Common.hs:1262:19-20|case │ │ │ │ -empty line or comment line beginning with │ │ │ │ -losing bracket ')' for transaction code │ │ │ │ -invalid time (bad second) │ │ │ │ -invalid time (bad minute) │ │ │ │ -invalid time (bad hour) │ │ │ │ -:' (minute-second separator) │ │ │ │ -:' (hour-minute separator) │ │ │ │ - digit (for a time zone) │ │ │ │ - second digit │ │ │ │ -edger-style lot date │ │ │ │ -not a bracketed date │ │ │ │ -onth or day │ │ │ │ -ull or partial date │ │ │ │ -This date has different separators, please use consistent separators. │ │ │ │ -ate separator │ │ │ │ -This is not a valid date, please fix it. │ │ │ │ -This partial date can not be parsed because the current year is unknown. │ │ │ │ -Please make it a full date, or add a default year directive. │ │ │ │ -./Hledger/Read/Common.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ +frequency │ │ │ │ +./Text/URI/Types.hs │ │ │ │ +Text.URI.Types │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl │ │ │ │ +fromJust │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.RTextException │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.C:RLabel │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.URI │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.Authority │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.UserInfo │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.QueryFlag │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.QueryParam │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.Scheme │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.Host │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.Username │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.Password │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.PathPiece │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.QueryKey │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.QueryValue │ │ │ │ +modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.Fragment │ │ │ │ +DigestAuthException │ │ │ │ +DigestAuthException │ │ │ │ +WWW-Authenticate response header does include nonce │ │ │ │ +WWW-Authenticate response header does include realm │ │ │ │ +WWW-Authenticate response header does not indicate Digest │ │ │ │ +missing WWW-Authenticate response header │ │ │ │ +received unexpected status code │ │ │ │ +Response: │ │ │ │ +Request: │ │ │ │ +Unable to submit digest credentials due to: │ │ │ │ +MissingNonce │ │ │ │ +MissingRealm │ │ │ │ +WWWAuthenticateIsNotDigest │ │ │ │ +MissingWWWAuthenticateHeader │ │ │ │ +UnexpectedStatusCode │ │ │ │ +DigestAuthExceptionDetails │ │ │ │ +'UnexpectedStatusCode │ │ │ │ +'MissingWWWAuthenticateHeader │ │ │ │ +'WWWAuthenticateIsNotDigest │ │ │ │ +'MissingRealm │ │ │ │ +'MissingNonce │ │ │ │ +'DigestAuthException │ │ │ │ +Cannot use SOCKS and TLS proxying together │ │ │ │ +http-client-tls-0.3.6.4-Lna743sabQYEd42xsvY2lL │ │ │ │ +Network.HTTP.Client.TLS │ │ │ │ +./Network/HTTP/Client/TLS.hs │ │ │ │ +WWW-Authenticate │ │ │ │ +Authorization │ │ │ │ +Digest username=" │ │ │ │ +", realm=" │ │ │ │ +", nonce=" │ │ │ │ +", uri=" │ │ │ │ +", response=" │ │ │ │ +:00000001:deadbeef:auth: │ │ │ │ +, opaque=" │ │ │ │ +, qop=auth, nc=00000001, cnonce="deadbeef" │ │ │ │ +socks5h: │ │ │ │ +http_proxy │ │ │ │ +https_proxy │ │ │ │ +http-client-tls-0.3.6.4-Lna743sabQYEd42xsvY2lL:Network.HTTP.Client.TLS.DigestAuthException │ │ │ │ +http-client-tls-0.3.6.4-Lna743sabQYEd42xsvY2lL:Network.HTTP.Client.TLS.UnexpectedStatusCode │ │ │ │ +http-client-tls-0.3.6.4-Lna743sabQYEd42xsvY2lL:Network.HTTP.Client.TLS.MissingWWWAuthenticateHeader │ │ │ │ +http-client-tls-0.3.6.4-Lna743sabQYEd42xsvY2lL:Network.HTTP.Client.TLS.WWWAuthenticateIsNotDigest │ │ │ │ +http-client-tls-0.3.6.4-Lna743sabQYEd42xsvY2lL:Network.HTTP.Client.TLS.MissingRealm │ │ │ │ +http-client-tls-0.3.6.4-Lna743sabQYEd42xsvY2lL:Network.HTTP.Client.TLS.MissingNonce │ │ │ │ +Arg: $dHashable │ │ │ │ +Type: Hashable k │ │ │ │ +In module `Data.HashMap.Internal' │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +./Data/HashMap/Internal.hs │ │ │ │ +Data.HashMap.Internal │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +src/Web/Internal/FormUrlEncoded.hs │ │ │ │ +impossible │ │ │ │ +http-api-data-0.6.2-8GnD3cOWGEC5I8VgmX7bJm │ │ │ │ +Web.Internal.FormUrlEncoded │ │ │ │ +ToFormKey │ │ │ │ +'C:ToFormKey │ │ │ │ +FromFormKey │ │ │ │ +'C:FromFormKey │ │ │ │ +FormOptions │ │ │ │ +'FormOptions │ │ │ │ +GFromForm │ │ │ │ +FromForm │ │ │ │ +'C:FromForm │ │ │ │ +'C:ToForm │ │ │ │ +not a valid pair: │ │ │ │ +Strict split returned [] for nonempty input │ │ │ │ +fromList │ │ │ │ +Duplicate key │ │ │ │ +Could not find key │ │ │ │ +http-api-data-0.6.2-8GnD3cOWGEC5I8VgmX7bJm:Web.Internal.FormUrlEncoded.FormOptions │ │ │ │ +http-api-data-0.6.2-8GnD3cOWGEC5I8VgmX7bJm:Web.Internal.FormUrlEncoded.Proxy3 │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +wednesday │ │ │ │ +thursday │ │ │ │ +saturday │ │ │ │ +Void cannot be parsed! │ │ │ │ +invalid UUID │ │ │ │ +LenientData {getLenientData = │ │ │ │ +could not parse: ` │ │ │ │ +underflow: │ │ │ │ + (should be a non-negative integer) │ │ │ │ +out of bounds: ` │ │ │ │ +' (should be between │ │ │ │ +Incorrect DayOfWeek: │ │ │ │ +Non-ASCII character │ │ │ │ +getLenientData │ │ │ │ +Web.Internal.HttpApiData.LenientData │ │ │ │ +http-api-data-0.6.2-8GnD3cOWGEC5I8VgmX7bJm │ │ │ │ +Web.Internal.HttpApiData │ │ │ │ +ToHttpApiData │ │ │ │ +'C:ToHttpApiData │ │ │ │ +FromHttpApiData │ │ │ │ +'C:FromHttpApiData │ │ │ │ +LenientData │ │ │ │ +'LenientData │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ -lastError │ │ │ │ -invalid number: digit separators and exponents may not be used together │ │ │ │ -invalid number: numbers with more than 255 decimal places are currently not supported │ │ │ │ -: amounts after equity-inferring: │ │ │ │ -: amounts after transaction-balancing: │ │ │ │ -: amounts after styling, forecasting, auto-posting: │ │ │ │ -journalFinalise │ │ │ │ -: acct decls : │ │ │ │ -: acct decls renumbered: │ │ │ │ -ordereddates │ │ │ │ -assertions │ │ │ │ -nd of apply account block with no beginning │ │ │ │ -problem in account alias applied to │ │ │ │ -escription │ │ │ │ -ommodity symbol │ │ │ │ -aluation expression │ │ │ │ -edger-style lot note │ │ │ │ -end comment │ │ │ │ -./Text/Megaparsec/Internal.hs │ │ │ │ -Text.Megaparsec.Internal │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ -fromList │ │ │ │ -'NoSeparators │ │ │ │ -'WithSeparators │ │ │ │ -RawNumber │ │ │ │ -'AmbiguousNumber │ │ │ │ -AmbiguousNumber │ │ │ │ -'DigitGrp │ │ │ │ -DigitGrp │ │ │ │ -Hledger.Read.Common │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -ssv reader │ │ │ │ -tsv reader │ │ │ │ -csv reader │ │ │ │ -timedot reader │ │ │ │ -timeclock reader │ │ │ │ -ledger reader │ │ │ │ -journal reader │ │ │ │ -rules reader │ │ │ │ -NoSeparators │ │ │ │ -AmbiguousNumber │ │ │ │ -WithSeparators │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Negative exponent │ │ │ │ -spaceandamountormissingp │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.Common.NoSeparators │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.Common.WithSeparators │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.Common.AmbiguousNumber │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.Common.DigitGrp │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.Common.Reader │ │ │ │ -sorry, CSV files can't be included yet │ │ │ │ -Hledger.Read.CsvReader │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -CsvReader │ │ │ │ -journalEndDate │ │ │ │ -forecastspan │ │ │ │ -, new_save_ = │ │ │ │ -, new_ = │ │ │ │ -, anon_ = │ │ │ │ -, aliases_ = │ │ │ │ -, mrules_file_ = │ │ │ │ -InputOpts {mformat_ = │ │ │ │ -, infer_costs_ = │ │ │ │ -, infer_equity_ = │ │ │ │ -, auto_ = │ │ │ │ -, reportspan_ = │ │ │ │ -, verbose_tags_ = │ │ │ │ -, posting_account_tags_ = │ │ │ │ -, forecast_ = │ │ │ │ -pivot_ = │ │ │ │ -, _oldtimeclock = │ │ │ │ -, _ioDay = │ │ │ │ -, _defer = │ │ │ │ -, strict_ = │ │ │ │ -balancingopts_ = │ │ │ │ -HasInputOpts │ │ │ │ -'InputOpts │ │ │ │ -InputOpts │ │ │ │ -Hledger.Read.InputOptions │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.InputOptions.C:HasInputOpts │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.InputOptions.InputOpts │ │ │ │ -assertEqual │ │ │ │ -Hledger/Read/JournalReader.hs:1295:11-22|Right j │ │ │ │ -parseAndFinaliseJournal │ │ │ │ -empty file │ │ │ │ -journalp │ │ │ │ -end tag │ │ │ │ -end apply tag │ │ │ │ -endtagdirectivep │ │ │ │ -tag foo │ │ │ │ -tagdirectivep │ │ │ │ -payee "" │ │ │ │ -empty │ │ │ │ -payee "a b" │ │ │ │ -double-quoted │ │ │ │ -payee foo ; comment │ │ │ │ -payee foo │ │ │ │ -payeedirectivep │ │ │ │ -P 2017/01/30 BTC $922.83 │ │ │ │ -marketpricedirectivep │ │ │ │ -No files were matched by glob pattern: nosuchfile* │ │ │ │ -include nosuchfile* │ │ │ │ -No files were matched by glob pattern: nosuchfile │ │ │ │ -include nosuchfile │ │ │ │ -assertParseErrorE │ │ │ │ -includedirectivep │ │ │ │ -ignoredpricecommoditydirectivep │ │ │ │ -defaultyeardirectivep │ │ │ │ -D $1,000.0 │ │ │ │ -Please include a decimal point or decimal comma │ │ │ │ -defaultcommoditydirectivep │ │ │ │ -C 1h = $50.00 │ │ │ │ -commodityconversiondirectivep │ │ │ │ -type:asset │ │ │ │ -account a:b ; type:asset │ │ │ │ -assertParseStateOn │ │ │ │ -account-type-tag │ │ │ │ -account a:b ; type:A │ │ │ │ -account-type-code │ │ │ │ -!account a:b │ │ │ │ -does-not-support-! │ │ │ │ -account a:b ; a comment │ │ │ │ -with-comment │ │ │ │ -accountdirectivep │ │ │ │ -!account a │ │ │ │ -supports ! │ │ │ │ -directivep │ │ │ │ - ; posting 2 comment │ │ │ │ - ; posting 1 comment 2 │ │ │ │ - a 1 ; posting 1 comment │ │ │ │ -2009/1/1 x ; transaction comment │ │ │ │ -comments everywhere, two postings parsed │ │ │ │ -parses an empty transaction comment following whitespace line │ │ │ │ -2012/1/1 │ │ │ │ -parses a following whitespace line │ │ │ │ -2009/1/1 a ;comment │ │ │ │ -does not parse a following comment as part of the description │ │ │ │ - assets:checking $-47.18 │ │ │ │ - expenses:food:groceries $47.18 │ │ │ │ -2007/01/28 coopportunity │ │ │ │ -assertBool │ │ │ │ -parses a well-formed transaction │ │ │ │ - ; ptag2: val2 │ │ │ │ - ; ptag1: val1 │ │ │ │ - ; pcomment2 │ │ │ │ - * a $1.00 ; pcomment1 │ │ │ │ - ; ttag1: val1 │ │ │ │ - ; tcomment2 │ │ │ │ -2012/05/14=2012/05/15 (code) desc ; tcomment1 │ │ │ │ -more complex │ │ │ │ -2015/1/1 │ │ │ │ -just a date │ │ │ │ -transactionp │ │ │ │ -= (some value expr) │ │ │ │ - some:postings 1. │ │ │ │ -(some value expr) │ │ │ │ -some:postings │ │ │ │ -transactionmodifierp │ │ │ │ - a $1 == $1 │ │ │ │ -balance assertion over entire contents of account │ │ │ │ - a 1A [2000-01-01] {1B} @ 1B │ │ │ │ -lot date, lot price, transaction price │ │ │ │ - a 1A @ 1B {1B} [2000-01-01] │ │ │ │ -transaction price, lot price, lot date │ │ │ │ - a 1A [2000-01-01] │ │ │ │ -only lot date │ │ │ │ -unexpected '{' │ │ │ │ - a 1A @ 1B = 1A {1B} │ │ │ │ -lot price after balance assertion not allowed │ │ │ │ - a 1A @ 1B {1B} │ │ │ │ -lot price after transaction price │ │ │ │ - a 1A {1B} @ 1B │ │ │ │ -lot price before transaction price │ │ │ │ - a 1A {{ = 1B }} │ │ │ │ -fixed total lot price, and spaces │ │ │ │ - a 1A {{1B}} │ │ │ │ -total lot price │ │ │ │ - a 1A {=1B} │ │ │ │ -fixed lot price │ │ │ │ - a 1A {1B} │ │ │ │ -only lot price │ │ │ │ - a 1 "DE123" │ │ │ │ -quoted commodity symbol with digits │ │ │ │ - a 1. ; [2012/11/28=2012/11/29] │ │ │ │ -posting dates bracket syntax │ │ │ │ - a 1. ; date:2012/11/28, date2=2012/11/29,b:b │ │ │ │ -posting dates │ │ │ │ - expenses:food:dining $10.00 ; a: a a │ │ │ │ - ; b: b b │ │ │ │ -postingp │ │ │ │ -~ 2019-01-04 │ │ │ │ -Just date, no description + empty transaction comment │ │ │ │ -~ 2019-01-04 │ │ │ │ -Just date, no description │ │ │ │ -~ monthly Next year blah blah │ │ │ │ -Next year in description │ │ │ │ -~ monthly from 2018/6 In 2019 we will change this │ │ │ │ -more period text in description after two spaces │ │ │ │ -~ monthly from 2018/6 ;In 2019 we will change this │ │ │ │ -more period text in comment after one space │ │ │ │ -periodictransactionp │ │ │ │ -2011/1/1 00:00 │ │ │ │ -2011/1/1 23:59:59 │ │ │ │ -2011/1/1 │ │ │ │ -2011/1/1 24:00:00 │ │ │ │ -2011/1/1 00:60:00 │ │ │ │ -2011/1/1 00:00:60 │ │ │ │ -2011/1/1 3:5:7 │ │ │ │ -2018/1/1 00:00-0800 │ │ │ │ -2018/1/1 00:00+1234 │ │ │ │ -datetimep │ │ │ │ -2018/1/1 │ │ │ │ -no leading zero │ │ │ │ -yearless date with default year │ │ │ │ -current year is unknown │ │ │ │ -yearless date with no default year │ │ │ │ -2018.01.01 │ │ │ │ -YYYY.MM.DD │ │ │ │ -2018-01-01 │ │ │ │ -YYYY-MM-DD │ │ │ │ -2018/01/01 │ │ │ │ -YYYY/MM/DD │ │ │ │ -accountnamep │ │ │ │ -2019-1-1 │ │ │ │ -assertParseEqE │ │ │ │ -assertParseE │ │ │ │ -assertParseEqOn │ │ │ │ -tcomment1 │ │ │ │ -tcomment2 │ │ │ │ -ttag1: val1 │ │ │ │ -pcomment1 │ │ │ │ -pcomment2 │ │ │ │ -ptag1: val1 │ │ │ │ -ptag2: val2 │ │ │ │ -[2012/11/28=2012/11/29] │ │ │ │ -date:2012/11/28, date2=2012/11/29,b:b │ │ │ │ -date2=2012/11/29,b │ │ │ │ -2012/11/28 │ │ │ │ -expenses:food:dining │ │ │ │ -2019-01-04 │ │ │ │ -Next year blah blah │ │ │ │ -In 2019 we will change this │ │ │ │ -monthly from 2018/6 │ │ │ │ -In 2019 we will change this │ │ │ │ -assertParseError │ │ │ │ -parse error at │ │ │ │ -assertFailure │ │ │ │ -assertParseEq │ │ │ │ -./Hledger/Read/JournalReader.hs │ │ │ │ -assertParse │ │ │ │ -JournalReader │ │ │ │ -(unknown) acct decls: │ │ │ │ -This included file forms a cycle: │ │ │ │ -No files were matched by glob pattern: │ │ │ │ - include: matched files │ │ │ │ -journal: │ │ │ │ -timeclock: │ │ │ │ -timedot: │ │ │ │ -Invalid glob pattern: │ │ │ │ -ransaction or directive │ │ │ │ -timeclock │ │ │ │ -failed to expand ~ │ │ │ │ -failed to read a file │ │ │ │ -parseChild: child │ │ │ │ -parseChild: parent │ │ │ │ - acct decls: │ │ │ │ -parseIncludedFile: trying reader │ │ │ │ -parseIncludedFile: reading │ │ │ │ -\*\*([^/\]) │ │ │ │ -old-glob │ │ │ │ - (excluding current file) │ │ │ │ -Invalid glob pattern: too many stars, use * or ** │ │ │ │ -include needs a file path or glob pattern argument │ │ │ │ - include: glob pattern │ │ │ │ -nd apply account directive │ │ │ │ -ecimal mark │ │ │ │ -style from commodity directive │ │ │ │ -pply account directive │ │ │ │ -nd aliases directive │ │ │ │ -irective │ │ │ │ -ccount name without brackets │ │ │ │ -liability │ │ │ │ -conversion │ │ │ │ -, should be one of │ │ │ │ -Conversion │ │ │ │ -Liability │ │ │ │ -invalid account type code │ │ │ │ -Arg: eta │ │ │ │ -Type: (AmountStyle, Journal) │ │ │ │ - -> State Text HledgerParseErrorData -> Hints (Token Text) -> m b │ │ │ │ -In module `Hledger.Read.JournalReader' │ │ │ │ -style from format subdirective │ │ │ │ -commodity directive symbol "%s" and format directive symbol "%s" should be the same │ │ │ │ -commodity │ │ │ │ -ayee directive │ │ │ │ -ag directive │ │ │ │ -apply fixed │ │ │ │ -end apply fixed │ │ │ │ -apply tag │ │ │ │ -end apply tag │ │ │ │ -end apply year │ │ │ │ -lank line │ │ │ │ -end aliases │ │ │ │ -end apply account │ │ │ │ -apply account │ │ │ │ -nd tag or end apply tag directive │ │ │ │ -nd of line │ │ │ │ -efault year │ │ │ │ -apply year │ │ │ │ -fromList │ │ │ │ -./Text/Megaparsec/Internal.hs │ │ │ │ -Text.Megaparsec.Internal │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ -decimal-mark │ │ │ │ -econdary date │ │ │ │ -ransaction │ │ │ │ -hitespace or newline │ │ │ │ -ransaction code │ │ │ │ -eriodic transaction │ │ │ │ -leared status │ │ │ │ -remainder of period expression cannot be parsed │ │ │ │ -perhaps you need to terminate the period expression with a double space? │ │ │ │ -a double space is required between period expression and description/comment │ │ │ │ -Hledger.Read.JournalReader │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -odifier transaction │ │ │ │ -osting rules │ │ │ │ -ommodity conversion │ │ │ │ -gnored-price commodity │ │ │ │ -Arg: eta │ │ │ │ -Type: (PriceDirective, Journal) │ │ │ │ - -> State Text HledgerParseErrorData -> Hints (Token Text) -> m b │ │ │ │ -In module `Hledger.Read.JournalReader' │ │ │ │ -arket price │ │ │ │ -Arg: eta │ │ │ │ -Type: ((), Journal) │ │ │ │ - -> State Text HledgerParseErrorData -> Hints (Token Text) -> m b │ │ │ │ -In module `Hledger.Read.JournalReader' │ │ │ │ -efault commodity │ │ │ │ -commodity INR1,23,45,678.0 ; comma at thousands/lakhs/crores, decimal period, 1 decimal │ │ │ │ -commodity EUR 1 000,000 ; space at thousands, decimal comma, 3 decimals │ │ │ │ -commodity 1.234,00 ARS ; period at thousands, decimal comma, 2 decimals │ │ │ │ -commodity $1000. ; no thousands mark, decimal period, no decimals │ │ │ │ -Examples: │ │ │ │ -to help us parse correctly. It may be followed by zero or more decimal digits. │ │ │ │ -Please include a decimal point or decimal comma in commodity directives, │ │ │ │ -scoped match groups backwards │ │ │ │ -scoped match groups forwards │ │ │ │ -hledgerFieldValue │ │ │ │ -conditional.with-and-or │ │ │ │ -conditional.with-and │ │ │ │ -conditional-with-or-b │ │ │ │ -conditional-with-or-a │ │ │ │ -negated-conditional-true │ │ │ │ -negated-conditional-false │ │ │ │ -conditional │ │ │ │ -toplevel │ │ │ │ -hledgerField │ │ │ │ -conditionaltablep │ │ │ │ -Combine multiple matchers on the same line │ │ │ │ -regexp contains & │ │ │ │ -regexp.ends-before-&& │ │ │ │ -fieldmatcherp.starts-with-&&-! │ │ │ │ -fieldmatcherp.starts-with-&& │ │ │ │ -fieldmatcherp.starts-with-& │ │ │ │ -fieldmatcherp │ │ │ │ -recordmatcherp.does-not-start-with-% │ │ │ │ -recordmatcherp.starts-with-&&-! │ │ │ │ -recordmatcherp.starts-with-&& │ │ │ │ -recordmatcherp.starts-with-& │ │ │ │ -recordmatcherp │ │ │ │ -quoted name │ │ │ │ -csvfieldreferencep │ │ │ │ -space after conditional │ │ │ │ -conditionalblockp │ │ │ │ -assignment with empty value │ │ │ │ -no final newline │ │ │ │ -trailing blank lines │ │ │ │ -trailing comments │ │ │ │ -empty file │ │ │ │ -parseCsvRules │ │ │ │ -Text 1 - Text 2 │ │ │ │ -account:Text 1:Text 2 │ │ │ │ -comment1 │ │ │ │ -account:\1 │ │ │ │ -PREFIX (.*) │ │ │ │ -account:\1:\2 │ │ │ │ -PREFIX (.*) - (.*) │ │ │ │ -PREFIX Text 1 - Text 2 │ │ │ │ -2019-02-01 │ │ │ │ -%csvdate │ │ │ │ -if,account2,comment2 │ │ │ │ -A && B,foo,bar │ │ │ │ -if A && B │ │ │ │ - account2 foo │ │ │ │ - comment2 bar │ │ │ │ -comment2 │ │ │ │ -A A && xxx │ │ │ │ -&& ! %description A A │ │ │ │ -&& %description A A │ │ │ │ -& %description A A │ │ │ │ -%description │ │ │ │ -%description A A │ │ │ │ -description A A │ │ │ │ -description A A │ │ │ │ -&& ! A A │ │ │ │ -%"csv date" │ │ │ │ - account2 b │ │ │ │ -account2 │ │ │ │ -account1 │ │ │ │ - account2 foo │ │ │ │ -RulesReader │ │ │ │ -sorry, rules files can't be included yet │ │ │ │ -trying to │ │ │ │ -running: │ │ │ │ -archiving │ │ │ │ -reading rules file │ │ │ │ - oldest file │ │ │ │ - newest file │ │ │ │ -, oldest first │ │ │ │ -matched files │ │ │ │ - in download directory │ │ │ │ -Downloads │ │ │ │ - readable, │ │ │ │ - please add a 'source' rule with a non-empty file pattern or command │ │ │ │ -to make │ │ │ │ -data file found ? │ │ │ │ -Hledger/Read/RulesReader.hs:(228,84)-(247,83)|case │ │ │ │ -" failed with exit code │ │ │ │ -: command " │ │ │ │ -: failed to create pipes for command execution │ │ │ │ - source rule must specify a file pattern or a command │ │ │ │ ---dry-run │ │ │ │ -data command │ │ │ │ -file pattern │ │ │ │ -using conversion rules file │ │ │ │ -Please specify (at top level) the date field. Eg: date %1 │ │ │ │ -lank or comment line │ │ │ │ -ield name list │ │ │ │ -irective │ │ │ │ -trying fieldnamelist │ │ │ │ -trying directive │ │ │ │ -lank line │ │ │ │ -trying blankorcommentlinep │ │ │ │ -onditional table │ │ │ │ -start of conditional table found, but no assignment rules afterward │ │ │ │ -line of conditional table should have %d values, but this one has only %d │ │ │ │ -trying conditionaltablep │ │ │ │ -onditional block │ │ │ │ -start of conditional block found, but no assignment rules afterward │ │ │ │ -(assignment rules in a conditional block should be indented) │ │ │ │ -trying conditionalblockp │ │ │ │ -ield matcher │ │ │ │ -ecord matcher │ │ │ │ -trying recordmatcherp │ │ │ │ -trying fieldmatcher │ │ │ │ -trying matcherprefixp │ │ │ │ -ield assignment │ │ │ │ -trying fieldassignmentp │ │ │ │ -trying assignmentseparatorp │ │ │ │ -trying csvfieldreferencep │ │ │ │ -omment line │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text │ │ │ │ -text-2.1.3-inplace │ │ │ │ -emptyError │ │ │ │ -Arg: eok │ │ │ │ -Type: (Amount, Journal) │ │ │ │ - -> State Text HledgerParseErrorData │ │ │ │ - -> Hints (Token Text) │ │ │ │ - -> Identity b1 │ │ │ │ -In module `Hledger.Read.RulesReader' │ │ │ │ -time in output timezone │ │ │ │ -csv rules │ │ │ │ -could not parse skip value: │ │ │ │ -using separator │ │ │ │ -parseCsv │ │ │ │ -CSV record %s has less than two fields │ │ │ │ -validateCsv │ │ │ │ -first 3 csv records │ │ │ │ -timezone │ │ │ │ -could not parse time zone: │ │ │ │ -intra-day-reversed │ │ │ │ -newest-first │ │ │ │ -mdatalooksnewestfirst │ │ │ │ -date-sorted csv txns │ │ │ │ -balance-type │ │ │ │ -" is invalid. Use =, ==, =* or ==*. │ │ │ │ -balance-type " │ │ │ │ -" as balance │ │ │ │ -(hledger manual -> CSV format -> Tips -> Setting amounts) │ │ │ │ -See also: https://hledger.org/hledger.html#setting-amounts │ │ │ │ -Please ensure just one non-zero amount is assigned, perhaps with an if rule. │ │ │ │ -Multiple non-zero amounts were assigned for an amount field. │ │ │ │ -" assigned value " │ │ │ │ -while calculating amount for posting │ │ │ │ -While processing │ │ │ │ -in CSV rules: │ │ │ │ -you may need to change your amount*, balance*, or currency* rules, or add or change your skip rule │ │ │ │ -" as an amount │ │ │ │ -the parse error is: │ │ │ │ -" (should be *, ! or empty) │ │ │ │ -could not parse status value " │ │ │ │ -precomment │ │ │ │ -for m/d/y or d/m/y dates, use date-format %-m/%-d/%Y or date-format %-d/%-m/%Y │ │ │ │ - skip rule │ │ │ │ - date-format rule, │ │ │ │ -change your │ │ │ │ -change your │ │ │ │ -you may need to │ │ │ │ -unspecified │ │ │ │ -the date-format is: │ │ │ │ -required, but missing │ │ │ │ - rule is: │ │ │ │ -"YYYY/M/D", "YYYY-M-D" or "YYYY.M.D" │ │ │ │ -" as a date using date format │ │ │ │ -could not parse " │ │ │ │ -%Y.%-m.%-d │ │ │ │ -%Y-%-m-%-d │ │ │ │ -%Y/%-m/%-d │ │ │ │ -zoned CSV time, expressed as UTC │ │ │ │ -unzoned CSV time, declared as │ │ │ │ -, expressed as UTC │ │ │ │ -unzoned CSV time, treated as │ │ │ │ -unzoned CSV time │ │ │ │ -account1 │ │ │ │ -csv txns │ │ │ │ -date-format │ │ │ │ -csvlines2 │ │ │ │ -separator │ │ │ │ -csvlines0 │ │ │ │ -csvlines1 │ │ │ │ - rule is: │ │ │ │ - field, these if rules matched: │ │ │ │ - for the │ │ │ │ -eference │ │ │ │ -haracter other than backslash or percent │ │ │ │ -ercent that does not begin a field reference │ │ │ │ -ackslash that does not begin a match group reference │ │ │ │ -Invalid encoding: │ │ │ │ -encoding name │ │ │ │ -encoding │ │ │ │ -decimal-mark │ │ │ │ -decimal-mark's argument should be "." or "," (not " │ │ │ │ -./Hledger/Read/RulesReader.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -record: │ │ │ │ -CSV parser: │ │ │ │ -trying regexp │ │ │ │ -expenses:unknown │ │ │ │ -income:unknown │ │ │ │ -please use --rules when reading CSV from stdin │ │ │ │ -include │ │ │ │ -./Text/Megaparsec/Internal.hs │ │ │ │ -Text.Megaparsec.Internal │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ -fromList │ │ │ │ -trying journalfieldnamep │ │ │ │ -description │ │ │ │ -amount-out │ │ │ │ -amount-in │ │ │ │ -currency │ │ │ │ -trying fieldvalp │ │ │ │ -'CsvRules' │ │ │ │ -CsvRules' │ │ │ │ -ConditionalBlock │ │ │ │ -'RecordMatcher │ │ │ │ -'FieldMatcher │ │ │ │ -MatcherPrefix │ │ │ │ -Hledger.Read.RulesReader │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -Hledger/Read/RulesReader.hs:576:19-20|case │ │ │ │ -, cbAssignments = │ │ │ │ -CB {cbMatchers = │ │ │ │ -RecordMatcher │ │ │ │ -FieldMatcher │ │ │ │ -CsvRules { rdirectives = │ │ │ │ -, rcsvfieldindexes = │ │ │ │ -, rassignments = │ │ │ │ -, rconditionalblocks = │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.RulesReader.CsvRules' │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.RulesReader.CB │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.RulesReader.RecordMatcher │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.RulesReader.FieldMatcher │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.RulesReader.Or │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.RulesReader.And │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.RulesReader.Not │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.RulesReader.AndNot │ │ │ │ -Hledger.Read.TimedotReader │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -imedot day entry │ │ │ │ -timedotentryp │ │ │ │ -./Text/Megaparsec/Internal.hs │ │ │ │ -Text.Megaparsec.Internal │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ -fromList │ │ │ │ -preamblep │ │ │ │ -datelinep │ │ │ │ -commentlinesp │ │ │ │ -timeclock │ │ │ │ -Hledger.Read.TimeclockReader │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -imeclock entry, comment line, or empty line │ │ │ │ -overflow │ │ │ │ -beancount commodity name │ │ │ │ -hledger account name │ │ │ │ -For Beancount, top-level accounts must be (or be --alias'ed to) │ │ │ │ -converted from hledger account name: │ │ │ │ -in beancount account name: │ │ │ │ -bad top-level account: │ │ │ │ -beancount account name │ │ │ │ -Expenses │ │ │ │ -Liabilities │ │ │ │ -Hledger.Write.Beancount │ │ │ │ -Write.Beancount │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -CsvUtils │ │ │ │ -./Hledger/Write/Csv.hs │ │ │ │ -Hledger.Write.Csv │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -Hledger/Write/Ods.hs:246:15-16|case │ │ │ │ -1.5pt solid #000000 │ │ │ │ -1.5pt double-thin #000000 │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -Hledger.Write.Ods │ │ │ │ -DataStyle │ │ │ │ -'DataString │ │ │ │ -'DataInteger │ │ │ │ -'DataDate │ │ │ │ -'DataMixedAmount │ │ │ │ -'DataAmount │ │ │ │ -DataString │ │ │ │ -DataInteger │ │ │ │ -DataDate │ │ │ │ -DataAmount │ │ │ │ -DataMixedAmount │ │ │ │ -noborder │ │ │ │ -%s-%s-integer │ │ │ │ -%s-%s-date │ │ │ │ -iso-date │ │ │ │ -%s-%s-%s │ │ │ │ -number-%s │ │ │ │ -%s-%s-mixedamount │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ -covered- │ │ │ │ - │ │ │ │ - table:style-name='%s' │ │ │ │ - table:number-columns-spanned='%d' │ │ │ │ - table:number-rows-spanned='%d' │ │ │ │ -office:value-type='string' │ │ │ │ -office:value-type='float' office:value='%s' │ │ │ │ -office:value-type='date' office:date-value='%s' │ │ │ │ -%s │ │ │ │ -%s │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - 2 │ │ │ │ - %d │ │ │ │ - %d │ │ │ │ - 2 │ │ │ │ - %d │ │ │ │ - %d │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - number:decimal-places='%d' │ │ │ │ - %s%s │ │ │ │ - │ │ │ │ -style:name='%s' │ │ │ │ - style:data-style-name='%s' │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - fo:border-%s='%s' │ │ │ │ - │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Ods.DataString │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Ods.DataInteger │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Ods.DataDate │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Ods.DataAmount │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Ods.DataMixedAmount │ │ │ │ -padding-left:0; │ │ │ │ -th.account, td.account │ │ │ │ -font-weight:bold │ │ │ │ -border-bottom: │ │ │ │ -border-top: │ │ │ │ -double black │ │ │ │ -text-align:right │ │ │ │ -text-align:left │ │ │ │ -text-align:center │ │ │ │ -border-collapse:collapse │ │ │ │ -padding-left:1em │ │ │ │ -padding-right:1em │ │ │ │ -padding-left:1em; padding-right:1em │ │ │ │ -padding-top:1em; padding-bottom:1em │ │ │ │ -Hledger.Write.Html.Attribute │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -Hledger.Write.Html.Lucid │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -hledger.css │ │ │ │ -stylesheet │ │ │ │ -'C:Lines │ │ │ │ -Hledger.Write.Html.HtmlCommon │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -border-bottom: │ │ │ │ -border-top: │ │ │ │ -border-right: │ │ │ │ -border-left: │ │ │ │ -double black │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Html.HtmlCommon.C:Lines │ │ │ │ -'SpanVertical │ │ │ │ -'SpanHorizontal │ │ │ │ -'Covered │ │ │ │ -'DoubleLine │ │ │ │ -'SingleLine │ │ │ │ -NumLines │ │ │ │ -'C:Lines │ │ │ │ -Emphasis │ │ │ │ -'TypeAmount │ │ │ │ -'TypeDate │ │ │ │ -'TypeMixedAmount │ │ │ │ -'TypeInteger │ │ │ │ -'TypeString │ │ │ │ -Hledger.Write.Spreadsheet │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -Hledger/Write/Spreadsheet.hs:131:15-16|case │ │ │ │ -, borderBottom = │ │ │ │ -, borderTop = │ │ │ │ -, borderRight = │ │ │ │ -Border {borderLeft = │ │ │ │ -DoubleLine │ │ │ │ -SingleLine │ │ │ │ -TypeDate │ │ │ │ -TypeMixedAmount │ │ │ │ -TypeAmount │ │ │ │ -TypeInteger │ │ │ │ -TypeString │ │ │ │ -Hledger/Write/Spreadsheet.hs:49:15-16|case │ │ │ │ -Hledger/Write/Spreadsheet.hs:52:15-16|case │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.Cell │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.NoSpan │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.Covered │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.SpanHorizontal │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.SpanVertical │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.Border │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.NoLine │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.SingleLine │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.DoubleLine │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.Body │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.Head │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.Item │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.Total │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.TypeString │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.TypeInteger │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.TypeAmount │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.TypeMixedAmount │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.TypeDate │ │ │ │ -Hledger.Reports │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -, _rsQueryOpts = │ │ │ │ -, _rsQuery = │ │ │ │ -, _rsDay = │ │ │ │ -ReportSpec {_rsReportOpts = │ │ │ │ -, infer_prices_ = │ │ │ │ -, value_ = │ │ │ │ -, conversionop_ = │ │ │ │ -, statuses_ = │ │ │ │ -, interval_ = │ │ │ │ -ReportOpts {period_ = │ │ │ │ -, real_ = │ │ │ │ -, no_elide_ = │ │ │ │ -, empty_ = │ │ │ │ -, date2_ = │ │ │ │ -depth_ = │ │ │ │ -, pretty_ = │ │ │ │ -, balance_base_url_ = │ │ │ │ -, format_ = │ │ │ │ -, related_ = │ │ │ │ -, average_ = │ │ │ │ -querystring_ = │ │ │ │ -, txn_dates_ = │ │ │ │ -sortspec_ = │ │ │ │ -, invert_ = │ │ │ │ -, percent_ = │ │ │ │ -, sort_amount_ = │ │ │ │ -, show_costs_ = │ │ │ │ -, summary_only_ = │ │ │ │ -, no_total_ = │ │ │ │ -, row_total_ = │ │ │ │ -, declared_ = │ │ │ │ -, drop_ = │ │ │ │ -, accountlistmode_ = │ │ │ │ -, budgetpat_ = │ │ │ │ -, balanceaccum_ = │ │ │ │ -, balancecalc_ = │ │ │ │ -True, layout_ = │ │ │ │ -False, layout_ = │ │ │ │ -, transpose_ = │ │ │ │ -, color_ = │ │ │ │ -normalbalance_ = │ │ │ │ -LayoutTidy │ │ │ │ -LayoutBare │ │ │ │ -LayoutTall │ │ │ │ -LayoutWide │ │ │ │ -Description' │ │ │ │ -Amount' │ │ │ │ -Account' │ │ │ │ -AbsAmount' │ │ │ │ -could not parse format option: │ │ │ │ -Unable to parse depth specification: │ │ │ │ -width in --layout=wide,WIDTH must be an integer │ │ │ │ ---layout's argument should be "wide[,WIDTH]", "tall", "bare", or "tidy" │ │ │ │ -commodity-column │ │ │ │ -transpose │ │ │ │ -sort-amount │ │ │ │ -show-costs │ │ │ │ -summary-only │ │ │ │ -no-total │ │ │ │ -row-total │ │ │ │ -declared │ │ │ │ -txn-dates │ │ │ │ -absamount │ │ │ │ -description │ │ │ │ -. Supported keys are: date, desc, account, amount, absamount. │ │ │ │ -unknown --sort key │ │ │ │ -this argument should be one of y, yes, n, no │ │ │ │ -base-url │ │ │ │ -no-elide │ │ │ │ -infer-market-prices │ │ │ │ ---valuechange only produces sensible results with --value=end │ │ │ │ -" as valuation type, should be: then|end|now|t|e|n|YYYY-MM-DD │ │ │ │ -could not parse " │ │ │ │ ---gain cannot be combined with --cost │ │ │ │ -could not parse │ │ │ │ -./Hledger/Reports/ReportOptions.hs │ │ │ │ -lastError │ │ │ │ -journalApplyValuationFromOptsWith: │ │ │ │ -journalApplyValuationFromOptsWith: before calc: │ │ │ │ -journalApplyValuationFromOpts: expected all spans to have an end date │ │ │ │ -enlargedreportspan │ │ │ │ -latestnonfutureprice │ │ │ │ -txnsorpricespan │ │ │ │ -txnsspan │ │ │ │ -reportspan │ │ │ │ -intervalspans │ │ │ │ -requestedspan │ │ │ │ -cumulative │ │ │ │ -historical │ │ │ │ -intervalFromRawOpts: did not expect to need today's date here │ │ │ │ -could not parse period option: │ │ │ │ -quarterly │ │ │ │ -unmarked │ │ │ │ -Updating ReportSpec failed: try using overEither instead of over or setEither instead of set │ │ │ │ -HasReportOpts │ │ │ │ -HasReportSpec │ │ │ │ -HasReportOptsNoUpdate │ │ │ │ -Reportable │ │ │ │ -'ReportSpec │ │ │ │ -ReportSpec │ │ │ │ -'ReportOpts │ │ │ │ -ReportOpts │ │ │ │ -'Description' │ │ │ │ -'Amount' │ │ │ │ -'Account' │ │ │ │ -'AbsAmount' │ │ │ │ -SortField │ │ │ │ -'LayoutWide │ │ │ │ -'LayoutTidy │ │ │ │ -'LayoutBare │ │ │ │ -'LayoutTall │ │ │ │ -AccountListMode │ │ │ │ -'Historical │ │ │ │ -'Cumulative │ │ │ │ -'PerPeriod │ │ │ │ -BalanceAccumulation │ │ │ │ -'CalcPostingsCount │ │ │ │ -'CalcGain │ │ │ │ -'CalcValueChange │ │ │ │ -'CalcBudget │ │ │ │ -'CalcChange │ │ │ │ -BalanceCalculation │ │ │ │ -Hledger.Reports.ReportOptions │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -date, desc, account, amount, absamount │ │ │ │ -valuechange │ │ │ │ -Hledger/Reports/ReportOptions.hs:744:21-22|case │ │ │ │ -Hledger/Reports/ReportOptions.hs:124:13-14|case │ │ │ │ -Historical │ │ │ │ -Cumulative │ │ │ │ -PerPeriod │ │ │ │ -CalcPostingsCount │ │ │ │ -CalcGain │ │ │ │ -CalcValueChange │ │ │ │ -CalcBudget │ │ │ │ -CalcChange │ │ │ │ +fromJust │ │ │ │ +http-api-data-0.6.2-8GnD3cOWGEC5I8VgmX7bJm:Web.Internal.HttpApiData.C:FromHttpApiData │ │ │ │ +http-api-data-0.6.2-8GnD3cOWGEC5I8VgmX7bJm:Web.Internal.HttpApiData.C:ToHttpApiData │ │ │ │ +LineTooLong │ │ │ │ +HostNotResolved │ │ │ │ +HostCannotConnect │ │ │ │ +HostCannotConnect │ │ │ │ +HostNotResolved │ │ │ │ +Network.Connection. │ │ │ │ +'LineTooLong │ │ │ │ +'HostNotResolved │ │ │ │ +'HostCannotConnect │ │ │ │ +connectionGetChunk │ │ │ │ +connectionGetChunk' │ │ │ │ +connectionGetLine │ │ │ │ +connectionGet │ │ │ │ +Network.Connection.connectionGet: size < 0 │ │ │ │ +connectionWaitForInput │ │ │ │ +Network/Connection.hs:(246,13)-(252,40)|function go │ │ │ │ +internal error: socks connect return a resolved address as domain name │ │ │ │ +./Network/Connection.hs │ │ │ │ +Network.Connection │ │ │ │ +crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE │ │ │ │ +SOCKS_SERVER │ │ │ │ +crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.HostCannotConnect │ │ │ │ +crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.HostNotResolved │ │ │ │ +crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.LineTooLong │ │ │ │ +'ConnectionContext │ │ │ │ +ConnectionContext │ │ │ │ +'Connection │ │ │ │ +Connection │ │ │ │ +'ConnectionParams │ │ │ │ +ConnectionParams │ │ │ │ +'TLSSettings │ │ │ │ +'TLSSettingsSimple │ │ │ │ +TLSSettings │ │ │ │ +'OtherProxy │ │ │ │ +'SockSettingsSimple │ │ │ │ +'SockSettingsEnvironment │ │ │ │ +ProxySettings │ │ │ │ +'ConnectionTLS │ │ │ │ +'ConnectionSocket │ │ │ │ +'ConnectionStream │ │ │ │ +ConnectionBackend │ │ │ │ +Network.Connection.Types │ │ │ │ +crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE │ │ │ │ +settingDisableCertificateValidation │ │ │ │ +settingDisableSession │ │ │ │ +settingUseServerName │ │ │ │ +settingClientSupported │ │ │ │ +True, settingClientSupported = │ │ │ │ +False, settingClientSupported = │ │ │ │ +, settingUseServerName = │ │ │ │ +, settingDisableSession = │ │ │ │ +TLSSettingsSimple {settingDisableCertificateValidation = │ │ │ │ +TLSSettings │ │ │ │ +crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.ConnectionContext │ │ │ │ +crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.Connection │ │ │ │ +crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.ConnectionParams │ │ │ │ +crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.TLSSettingsSimple │ │ │ │ +crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.TLSSettings │ │ │ │ +crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.SockSettingsSimple │ │ │ │ +crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.SockSettingsEnvironment │ │ │ │ +crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.OtherProxy │ │ │ │ +crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.ConnectionStream │ │ │ │ +crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.ConnectionSocket │ │ │ │ +crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.ConnectionTLS │ │ │ │ +TLS_ECDHE_ECDSA_WITH_AES_128_CCM │ │ │ │ +TLS_AES_128_CCM_SHA256 │ │ │ │ +AES128CCM │ │ │ │ +TLS_ECDHE_ECDSA_WITH_AES_128_CCM_8 │ │ │ │ +TLS_AES_128_CCM_8_SHA256 │ │ │ │ +AES128CCM8 │ │ │ │ +TLS_DHE_RSA_WITH_AES_128_GCM_SHA256 │ │ │ │ +TLS_ECDHE_ECDSA_WITH_AES_128_GCM_SHA256 │ │ │ │ +TLS_ECDHE_RSA_WITH_AES_128_GCM_SHA256 │ │ │ │ +TLS_AES_128_GCM_SHA256 │ │ │ │ +AES128GCM │ │ │ │ +AES256CCM │ │ │ │ +TLS_ECDHE_ECDSA_WITH_AES_256_CCM │ │ │ │ +AES256CCM8 │ │ │ │ +TLS_ECDHE_ECDSA_WITH_AES_256_CCM_8 │ │ │ │ +TLS_DHE_RSA_WITH_AES_256_GCM_SHA384 │ │ │ │ +TLS_ECDHE_ECDSA_WITH_AES_256_GCM_SHA384 │ │ │ │ +TLS_ECDHE_RSA_WITH_AES_256_GCM_SHA384 │ │ │ │ +TLS_AES_256_GCM_SHA384 │ │ │ │ +AES256GCM │ │ │ │ +TLS_CHACHA20_POLY1305_SHA256 │ │ │ │ +TLS_ECDHE_RSA_WITH_CHACHA20_POLY1305_SHA256 │ │ │ │ +TLS_ECDHE_ECDSA_WITH_CHACHA20_POLY1305_SHA256 │ │ │ │ +TLS_DHE_RSA_WITH_CHACHA20_POLY1305_SHA256 │ │ │ │ +'SetAead │ │ │ │ +'SetOther │ │ │ │ +CipherSet │ │ │ │ +Network.TLS.Extra.Cipher │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +CHACHA20POLY1305 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extra.Cipher.SetAead │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extra.Cipher.SetOther │ │ │ │ +Pattern match failure in 'do' block at Network/TLS/Core.hs:405:13-33 │ │ │ │ +fromJust │ │ │ │ +HRR is not allowed for 0-RTT │ │ │ │ +Pattern match failure in 'do' block at Network/TLS/Core.hs:314:13-33 │ │ │ │ +Session ticket is allowed for client only │ │ │ │ +received key update before established │ │ │ │ +KeyUpdate is not allowed for QUIC │ │ │ │ +Multiple KeyUpdate is not allowed in one record │ │ │ │ +CSS after Finished │ │ │ │ +data at not-established │ │ │ │ +early data overflow │ │ │ │ +early data deprotect overflow │ │ │ │ +unexpected message │ │ │ │ +received fatal error: │ │ │ │ +remote side fatal error │ │ │ │ +received message not aligned with record boundary │ │ │ │ +ried key update without application traffic secret │ │ │ │ +traffic upd │ │ │ │ +./Network/TLS/Core.hs │ │ │ │ +KeyUpdateRequest │ │ │ │ +Network.TLS.Core │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Core.OneWay │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Core.TwoWay │ │ │ │ +EXPORTER-Channel-Binding │ │ │ │ +exporter │ │ │ │ +'C:TLSParams │ │ │ │ +TLSParams │ │ │ │ +Network.TLS.Context │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.C:TLSParams │ │ │ │ +fromCertRequest13 │ │ │ │ +undefined │ │ │ │ +'RoleParams │ │ │ │ +'Context │ │ │ │ +'RecordLayer │ │ │ │ +'HandshakeSync │ │ │ │ +RecordLayer │ │ │ │ +HandshakeSync │ │ │ │ +RoleParams │ │ │ │ +'PendingRecvActionHash │ │ │ │ +'PendingRecvAction │ │ │ │ +PendingRecvAction │ │ │ │ +'EarlyDataNotAllowed │ │ │ │ +'EarlyDataAllowed │ │ │ │ +'Established │ │ │ │ +'EarlyDataSending │ │ │ │ +'NotEstablished │ │ │ │ +'TLS13State │ │ │ │ +TLS13State │ │ │ │ +'CipherChoice │ │ │ │ +CipherChoice │ │ │ │ +'RecordLimit │ │ │ │ +'NoRecordLimit │ │ │ │ +RecordLimit │ │ │ │ +./Network/TLS/Context/Internal.hs │ │ │ │ +Network.TLS.Context.Internal │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +Network/TLS/Context/Internal.hs:266:15-16|case │ │ │ │ +Established │ │ │ │ +EarlyDataSending │ │ │ │ +EarlyDataNotAllowed │ │ │ │ +EarlyDataAllowed │ │ │ │ +NotEstablished │ │ │ │ +SHA1_MD5, cZero = │ │ │ │ +SHA512, cZero = │ │ │ │ +SHA384, cZero = │ │ │ │ +SHA256, cZero = │ │ │ │ +SHA224, cZero = │ │ │ │ +SHA1, cZero = │ │ │ │ +MD5, cZero = │ │ │ │ +, cHash = │ │ │ │ +, cCipher = │ │ │ │ +cVersion = │ │ │ │ +CipherChoice { │ │ │ │ +Network/TLS/Context/Internal.hs:161:15-16|case │ │ │ │ +RecordLimit │ │ │ │ +NoRecordLimit │ │ │ │ +errorEmptyList │ │ │ │ ghc-internal │ │ │ │ GHC.Internal.List │ │ │ │ libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.C:HasReportOpts │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.C:HasReportSpec │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.C:HasReportOptsNoUpdate │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.C:Reportable │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.ReportSpec │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.ReportOpts │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.AbsAmount' │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.Account' │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.Amount' │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.Date' │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.Description' │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.LayoutWide │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.LayoutTall │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.LayoutBare │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.LayoutTidy │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.ALFlat │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.ALTree │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.PerPeriod │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.Cumulative │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.Historical │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.CalcChange │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.CalcBudget │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.CalcValueChange │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.CalcGain │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.CalcPostingsCount │ │ │ │ -'CBCSubreportSpec │ │ │ │ -CBCSubreportSpec │ │ │ │ -'DisplayName │ │ │ │ -DisplayName │ │ │ │ -'CompoundPeriodicReport │ │ │ │ -CompoundPeriodicReport │ │ │ │ -'PeriodicReport │ │ │ │ -PeriodicReport │ │ │ │ -'PeriodicReportRow │ │ │ │ -PeriodicReportRow │ │ │ │ -./Hledger/Reports/ReportTypes.hs │ │ │ │ -Hledger.Reports.ReportTypes │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.Context │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.RecordLayer │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.HandshakeSync │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.RoleParams │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.PendingRecvAction │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.PendingRecvActionHash │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.NotEstablished │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.EarlyDataAllowed │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.EarlyDataNotAllowed │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.EarlyDataSending │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.Established │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.TLS13State │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.CipherChoice │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.Locks │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.NoRecordLimit │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.RecordLimit │ │ │ │ +'C:HasBackend │ │ │ │ +HasBackend │ │ │ │ +'Backend │ │ │ │ +Network.TLS.Backend │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Backend.C:HasBackend │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Backend.Backend │ │ │ │ +rsapssVerifyHash: unsupported hash │ │ │ │ +rsapssSignHash: unsupported hash │ │ │ │ +internal error: update SSL without a SSL Context │ │ │ │ +KxUnsupported │ │ │ │ +RSAError │ │ │ │ +Ed448Params │ │ │ │ +Ed25519Params │ │ │ │ +ECDSAParams │ │ │ │ +DSAParams │ │ │ │ +RSAParams │ │ │ │ +SHA1_MD5 is not supported for RSASSA-PKCS1 │ │ │ │ +./Network/TLS/Crypto.hs │ │ │ │ +fromJust │ │ │ │ +'ECDSAParams │ │ │ │ +'RSAParams │ │ │ │ +'Ed448Params │ │ │ │ +'Ed25519Params │ │ │ │ +'DSAParams │ │ │ │ +SignatureParams │ │ │ │ +'RSApkcs1 │ │ │ │ +RSAEncoding │ │ │ │ +'HashContext │ │ │ │ +'HashContextSSL │ │ │ │ +HashContext │ │ │ │ +'ContextSimple │ │ │ │ +ContextSimple │ │ │ │ +'SHA1_MD5 │ │ │ │ +'RSAError │ │ │ │ +'KxUnsupported │ │ │ │ +Network.TLS.Crypto │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +Network/TLS/Crypto.hs:259:21-22|case │ │ │ │ +RSApkcs1 │ │ │ │ +SHA1_MD5 │ │ │ │ +hash-context │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.RSAParams │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.DSAParams │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.ECDSAParams │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.Ed25519Params │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.Ed448Params │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.RSApkcs1 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.RSApss │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.HashContext │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.HashContextSSL │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.ContextSimple │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.MD5 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.SHA1 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.SHA224 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.SHA256 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.SHA384 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.SHA512 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.SHA1_MD5 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.RSAError │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.KxUnsupported │ │ │ │ +'KX_ECDSA │ │ │ │ +KeyExchangeSignatureAlg │ │ │ │ +Network.TLS.Crypto.Types │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +FFDHE2048 │ │ │ │ +FFDHE3072 │ │ │ │ +FFDHE4096 │ │ │ │ +FFDHE6144 │ │ │ │ +FFDHE8192 │ │ │ │ +KX_ECDSA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.Types.KX_RSA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.Types.KX_DSA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.Types.KX_ECDSA │ │ │ │ +'Terminated │ │ │ │ +'Uncontextualized │ │ │ │ +'PostHandshake │ │ │ │ +'HandshakeFailed │ │ │ │ +'MissingHandshake │ │ │ │ +'ConnectionNotEstablished │ │ │ │ +'Error_Protocol_Warning │ │ │ │ +'Error_Protocol │ │ │ │ +'Error_Packet_unexpected │ │ │ │ +'Error_Packet_Parsing │ │ │ │ +'Error_Packet │ │ │ │ +'Error_HandshakePolicy │ │ │ │ +'Error_Certificate │ │ │ │ +'Error_Misc │ │ │ │ +'Error_TCP_Terminate │ │ │ │ +'Error_EOF │ │ │ │ +TLSError │ │ │ │ +'AlertDescription │ │ │ │ +AlertDescription │ │ │ │ +'AlertLevel │ │ │ │ +AlertLevel │ │ │ │ +AlertLevel │ │ │ │ +AlertLevel_Warning │ │ │ │ +AlertLevel_Fatal │ │ │ │ +Network/TLS/Error.hs:63:21-22|case │ │ │ │ +Network/TLS/Error.hs:36:15-16|case │ │ │ │ +MissingHandshake │ │ │ │ +ConnectionNotEstablished │ │ │ │ +Uncontextualized │ │ │ │ +PostHandshake │ │ │ │ +HandshakeFailed │ │ │ │ +Terminated │ │ │ │ +Error_Packet_unexpected │ │ │ │ +Error_Protocol_Warning │ │ │ │ +Error_Protocol │ │ │ │ +Error_TCP_Terminate │ │ │ │ +Error_Packet_Parsing │ │ │ │ +Error_Packet │ │ │ │ +Error_EOF │ │ │ │ +Error_HandshakePolicy │ │ │ │ +Error_Certificate │ │ │ │ +Error_Misc │ │ │ │ +AlertDescription │ │ │ │ +CloseNotify │ │ │ │ +UnexpectedMessage │ │ │ │ +BadRecordMac │ │ │ │ +DecryptionFailed │ │ │ │ +RecordOverflow │ │ │ │ +DecompressionFailure │ │ │ │ +HandshakeFailure │ │ │ │ +BadCertificate │ │ │ │ +UnsupportedCertificate │ │ │ │ +CertificateRevoked │ │ │ │ +CertificateExpired │ │ │ │ +CertificateUnknown │ │ │ │ +IllegalParameter │ │ │ │ +UnknownCa │ │ │ │ +AccessDenied │ │ │ │ +DecodeError │ │ │ │ +DecryptError │ │ │ │ +ExportRestriction │ │ │ │ +ProtocolVersion │ │ │ │ +InsufficientSecurity │ │ │ │ +InternalError │ │ │ │ +InappropriateFallback │ │ │ │ +UserCanceled │ │ │ │ +NoRenegotiation │ │ │ │ +MissingExtension │ │ │ │ +UnsupportedExtension │ │ │ │ +CertificateUnobtainable │ │ │ │ +UnrecognizedName │ │ │ │ +BadCertificateStatusResponse │ │ │ │ +BadCertificateHashValue │ │ │ │ +UnknownPskIdentity │ │ │ │ +CertificateRequired │ │ │ │ +GeneralError │ │ │ │ +NoApplicationProtocol │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +Network.TLS.Error │ │ │ │ +TLSException │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Terminated │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.HandshakeFailed │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.PostHandshake │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Uncontextualized │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.ConnectionNotEstablished │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.MissingHandshake │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Error_Misc │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Error_Protocol │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Error_Protocol_Warning │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Error_Certificate │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Error_HandshakePolicy │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Error_EOF │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Error_Packet │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Error_Packet_unexpected │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Error_Packet_Parsing │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Error_TCP_Terminate │ │ │ │ +ExtensionRaw │ │ │ │ +extensionDecode: MaxFragmentLength │ │ │ │ +extensionDecode: SupportedGroups │ │ │ │ +extensionDecode: EcPointFormatsSupported │ │ │ │ +extensionDecode: HeartBeat │ │ │ │ +extensionDecode: ApplicationLayerProtocolNegotiation │ │ │ │ +Failed reading: decodeCompressCertificate: broken length │ │ │ │ +Failed reading: empty list of CertificateCompressionAlgorithm │ │ │ │ +Failed reading: decodeRecordSizeLimit: broken length │ │ │ │ +extensionDecode: SessionTicket │ │ │ │ +extensionDecode: SupportedVersionsServerHello │ │ │ │ +extensionDecode: PskKeyExchangeModes │ │ │ │ +extensionDecode: CertificateAuthorities │ │ │ │ +extensionDecode: SignatureAlgorithmsCert │ │ │ │ +extensionDecode: KeyShare │ │ │ │ +Failed reading: decoding KeyShare for ServerHello │ │ │ │ +Failed reading: getBytes: negative length requested │ │ │ │ +extensionDecode: PreShareKey │ │ │ │ +extensionDecode: EarlyDataIndication │ │ │ │ +extensionDecode: Cookie │ │ │ │ +extensionDecode: SignatureAlgorithms │ │ │ │ +Failed reading: decodeSignatureAlgorithms: broken length │ │ │ │ +Failed reading: signature algorithms are empty │ │ │ │ +extensionDecode: PostHandshakeAuth │ │ │ │ +extensionDecode: SecureRenegotiation │ │ │ │ +Network/TLS/Extension.hs:744:15-16|case │ │ │ │ +Illegal │ │ │ │ +extensionDecode: ExtendedMainSecret │ │ │ │ +Network/TLS/Extension.hs:960:15-16|case │ │ │ │ +extensionDecode: ServerName │ │ │ │ +./Network/TLS/Extension.hs │ │ │ │ +demandInput │ │ │ │ +too few bytes │ │ │ │ +'SecureRenegotiation │ │ │ │ +'KeyShareHRR │ │ │ │ +'KeyShareServerHello │ │ │ │ +'KeyShareClientHello │ │ │ │ +'KeyShareEntry │ │ │ │ +KeyShareEntry │ │ │ │ +'SignatureAlgorithmsCert │ │ │ │ +'PostHandshakeAuth │ │ │ │ +'CertificateAuthorities │ │ │ │ +'PskKeyExchangeModes │ │ │ │ +'PskKexMode │ │ │ │ +PskKexMode │ │ │ │ +'SupportedVersionsServerHello │ │ │ │ +'SupportedVersionsClientHello │ │ │ │ +'EarlyDataIndication │ │ │ │ +EarlyDataIndication │ │ │ │ +'PreSharedKeyServerHello │ │ │ │ +'PreSharedKeyClientHello │ │ │ │ +'PskIdentity │ │ │ │ +PskIdentity │ │ │ │ +'SessionTicket │ │ │ │ +'RecordSizeLimit │ │ │ │ +'CompressCertificate │ │ │ │ +'CertificateCompressionAlgorithm │ │ │ │ +CertificateCompressionAlgorithm │ │ │ │ +'ExtendedMainSecret │ │ │ │ +'ApplicationLayerProtocolNegotiation │ │ │ │ +'HeartBeat │ │ │ │ +HeartBeat │ │ │ │ +'HeartBeatMode │ │ │ │ +HeartBeatMode │ │ │ │ +'SignatureAlgorithms │ │ │ │ +'EcPointFormatsSupported │ │ │ │ +EcPointFormatsSupported │ │ │ │ +'EcPointFormat │ │ │ │ +EcPointFormat │ │ │ │ +'SupportedGroups │ │ │ │ +'MaxFragmentLengthOther │ │ │ │ +'MaxFragmentLength │ │ │ │ +'MaxFragment4096 │ │ │ │ +'MaxFragment2048 │ │ │ │ +'MaxFragment1024 │ │ │ │ +'MaxFragment512 │ │ │ │ +MaxFragmentEnum │ │ │ │ +'ServerName │ │ │ │ +'ServerNameHostName │ │ │ │ +'ServerNameOther │ │ │ │ +ServerNameType │ │ │ │ +'C:Extension │ │ │ │ +Extension │ │ │ │ +'MsgTCertificateRequest │ │ │ │ +'MsgTNewSessionTicket │ │ │ │ +'MsgTEncryptedExtensions │ │ │ │ +'MsgTHelloRetryRequest │ │ │ │ +'MsgTServerHello │ │ │ │ +'MsgTClientHello │ │ │ │ +MessageType │ │ │ │ +'ExtensionRaw │ │ │ │ +ExtensionRaw │ │ │ │ +'ExtensionID │ │ │ │ +ExtensionID │ │ │ │ +Network.TLS.Extension │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +ExtensionID │ │ │ │ +ServerName │ │ │ │ +MaxFragmentLength │ │ │ │ +ClientCertificateUrl │ │ │ │ +TrustedCAKeys │ │ │ │ +TruncatedHMAC │ │ │ │ +StatusRequest │ │ │ │ +UserMapping │ │ │ │ +ClientAuthz │ │ │ │ +ServerAuthz │ │ │ │ +CertType │ │ │ │ +SupportedGroups │ │ │ │ +EcPointFormats │ │ │ │ +SignatureAlgorithms │ │ │ │ +Heartbeat │ │ │ │ +ApplicationLayerProtocolNegotiation │ │ │ │ +StatusRequestv2 │ │ │ │ +SignedCertificateTimestamp │ │ │ │ +ClientCertificateType │ │ │ │ +ServerCertificateType │ │ │ │ +EncryptThenMAC │ │ │ │ +CompressCertificate │ │ │ │ +RecordSizeLimit │ │ │ │ +SessionTicket │ │ │ │ +PreSharedKey │ │ │ │ +EarlyData │ │ │ │ +SupportedVersions │ │ │ │ +PskKeyExchangeModes │ │ │ │ +CertificateAuthorities │ │ │ │ +OidFilters │ │ │ │ +SignatureAlgorithmsCert │ │ │ │ +KeyShare │ │ │ │ +QuicTransportParameters │ │ │ │ +SecureRenegotiation │ │ │ │ +KeyShare │ │ │ │ +SecureRenegotiation │ │ │ │ +SignatureAlgorithmsCert │ │ │ │ +PostHandshakeAuth │ │ │ │ +CertificateAuthorities │ │ │ │ +Network/TLS/Extension.hs:803:15-16|case │ │ │ │ +EarlyDataIndication │ │ │ │ +PreSharedKeyClientHello │ │ │ │ +PreSharedKeyServerHello │ │ │ │ +PskIdentity │ │ │ │ +SessionTicket │ │ │ │ +RecordSizeLimit │ │ │ │ +ExtendedMainSecret │ │ │ │ +ApplicationLayerProtocolNegotiation │ │ │ │ +SignatureAlgorithms │ │ │ │ +SupportedGroups │ │ │ │ +MaxFragmentLengthOther │ │ │ │ +MaxFragmentLength │ │ │ │ +Network/TLS/Extension.hs:483:21-22|case │ │ │ │ +MaxFragment4096 │ │ │ │ +MaxFragment2048 │ │ │ │ +MaxFragment1024 │ │ │ │ +MaxFragment512 │ │ │ │ +ServerName │ │ │ │ +MsgTCertificateRequest │ │ │ │ +MsgTNewSessionTicket │ │ │ │ +MsgTEncryptedExtensions │ │ │ │ +MsgTHelloRetryRequest │ │ │ │ +MsgTServerHello │ │ │ │ +MsgTClientHello │ │ │ │ +Versions │ │ │ │ +Network/TLS/Extension.hs:433:15-16|case │ │ │ │ +PskKexMode │ │ │ │ +PSK_DHE_KE │ │ │ │ +PskKeyExchangeModes │ │ │ │ +CertificateCompressionAlgorithm │ │ │ │ +CompressCertificate │ │ │ │ +HeartBeatMode │ │ │ │ +HeartBeat_PeerNotAllowedToSend │ │ │ │ +HeartBeat_PeerAllowedToSend │ │ │ │ +HeartBeat │ │ │ │ +EcPointFormat │ │ │ │ +EcPointFormat_AnsiX962_compressed_char2 │ │ │ │ +EcPointFormat_AnsiX962_compressed_prime │ │ │ │ +EcPointFormat_Uncompressed │ │ │ │ +EcPointFormatsSupported │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.SecureRenegotiation │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.KeyShareClientHello │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.KeyShareServerHello │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.KeyShareHRR │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.KeyShareEntry │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.PostHandshakeAuth │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.SupportedVersionsClientHello │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.SupportedVersionsServerHello │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.PreSharedKeyClientHello │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.PreSharedKeyServerHello │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.PskIdentity │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.ExtendedMainSecret │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MaxFragmentLength │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MaxFragmentLengthOther │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MaxFragment512 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MaxFragment1024 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MaxFragment2048 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MaxFragment4096 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.ServerNameHostName │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.ServerNameOther │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.C:Extension │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MsgTClientHello │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MsgTServerHello │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MsgTHelloRetryRequest │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MsgTEncryptedExtensions │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MsgTNewSessionTicket │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MsgTCertificateRequest │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.ExtensionRaw │ │ │ │ +Network.TLS.Handshake │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +nexpected handshake message received in handshakeClientWith │ │ │ │ +groupsSupported is incorrect │ │ │ │ +erver denied TLS 1.3 when connecting with early data │ │ │ │ +key exchange not implemented in HRR, expected key_share extension │ │ │ │ +handshake: invalid KeyShare value │ │ │ │ +./Network/TLS/Handshake/Client.hs │ │ │ │ +server-selected group is not supported │ │ │ │ +erver sent too many hello retries │ │ │ │ +roup is exhausted in the client side │ │ │ │ +ersion changed after hello retry │ │ │ │ +Network.TLS.Handshake.Client │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ lastError │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -, displayIndent = │ │ │ │ -, displayName = │ │ │ │ -DisplayName {displayFull = │ │ │ │ -, cbrTotals = │ │ │ │ -, cbrSubreports = │ │ │ │ -, cbrDates = │ │ │ │ -CompoundPeriodicReport {cbrTitle = │ │ │ │ -cbrTotals │ │ │ │ -cbrSubreports │ │ │ │ -cbrDates │ │ │ │ -cbrTitle │ │ │ │ -, prTotals = │ │ │ │ -, prRows = │ │ │ │ -PeriodicReport {prDates = │ │ │ │ -prTotals │ │ │ │ -, prrAverage = │ │ │ │ -, prrTotal = │ │ │ │ -, prrAmounts = │ │ │ │ -PeriodicReportRow {prrName = │ │ │ │ -prrAverage │ │ │ │ -prrTotal │ │ │ │ -prrAmounts │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportTypes.CBCSubreportSpec │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportTypes.DisplayName │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportTypes.CompoundPeriodicReport │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportTypes.PeriodicReport │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportTypes.PeriodicReportRow │ │ │ │ -Hledger/Reports/AccountTransactionsReport.hs:272:9-28|i : is │ │ │ │ -thisacctq: │ │ │ │ -Hledger.Reports.AccountTransactionsReport │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -AccountTransactionsReport │ │ │ │ +Pattern match failure in 'do' block at Network/TLS/Handshake/Client/ClientHello.hs:275:9-24 │ │ │ │ +./Network/TLS/Handshake/Client/ClientHello.hs │ │ │ │ +fromJust │ │ │ │ +Network.TLS.Handshake.Client.ClientHello │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ errorEmptyList │ │ │ │ ghc-internal │ │ │ │ GHC.Internal.List │ │ │ │ libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -with period on an unpopulated period │ │ │ │ -with period on a populated period │ │ │ │ -with not:desc: │ │ │ │ -with desc: │ │ │ │ -with date2: │ │ │ │ -with date: │ │ │ │ -with depth:N │ │ │ │ -with --depth=N │ │ │ │ -supplies │ │ │ │ -expenses │ │ │ │ -checking │ │ │ │ -assets:bank │ │ │ │ -with --tree │ │ │ │ -income:gifts │ │ │ │ -expenses:supplies │ │ │ │ -expenses:food │ │ │ │ -assets:cash │ │ │ │ -assets:bank:saving │ │ │ │ -no args, sample journal │ │ │ │ -no args, null journal │ │ │ │ -balanceReport │ │ │ │ -./Hledger/Reports/BalanceReport.hs │ │ │ │ -Hledger.Reports.BalanceReport │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -BalanceReport │ │ │ │ -income:salary │ │ │ │ -assets:bank:checking │ │ │ │ -Hledger/Reports/BalanceReport.hs:(82,1)-(103,5)|Right samplejournal2 │ │ │ │ -budgetAcct │ │ │ │ -combinedAcct │ │ │ │ -allspans │ │ │ │ -sortedbudgetreport │ │ │ │ -actualps │ │ │ │ -actualAcct │ │ │ │ -budgetps │ │ │ │ -budgetspans │ │ │ │ -Budget transaction │ │ │ │ -budget goal txns │ │ │ │ -budget span │ │ │ │ -budget pattern │ │ │ │ -actualspans │ │ │ │ -budget account names: │ │ │ │ -budgetedacctsinperiod │ │ │ │ -Hledger.Reports.BudgetReport │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -BudgetReport │ │ │ │ -maximumBy: empty structure │ │ │ │ -./Hledger/Reports/EntriesReport.hs │ │ │ │ -not acct │ │ │ │ -entriesReport │ │ │ │ -EntriesReport │ │ │ │ -Hledger.Reports.EntriesReport │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -with -H on a populated period │ │ │ │ -null journal │ │ │ │ -multiBalanceReport │ │ │ │ -getPostings fullreportq │ │ │ │ -getPostings datelessq │ │ │ │ -getPostings depthlessq │ │ │ │ -generatePeriodicReport buildAndSort │ │ │ │ -generatePeriodicReport totalsrow │ │ │ │ -makeReportQuery dateless │ │ │ │ -makeReportQuery reportspandatesq │ │ │ │ -generateMultiBalanceAccount depthSpec │ │ │ │ -calculateReportAccount changesAcct │ │ │ │ -addDeclaredAccounts accttypetagsq │ │ │ │ -Cannot calculate percentages if accounts have different commodities (Hint: Try --cost, -V or similar flags.) │ │ │ │ -compoundBalanceReportWith reportSpan │ │ │ │ -compoundBalanceReportWith rspec │ │ │ │ -compoundBalanceReportWith ps │ │ │ │ -multiBalanceReportWith reportSpan │ │ │ │ -multiBalanceReportWith rspec │ │ │ │ -multiBalanceReportWith report │ │ │ │ -multiBalanceReportWith acct │ │ │ │ -multiBalanceReportWith ps │ │ │ │ -MultiBalanceReport │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -Hledger.Reports.MultiBalanceReport │ │ │ │ -./Hledger/Reports/MultiBalanceReport.hs │ │ │ │ -assets:bank:checking │ │ │ │ -income:salary │ │ │ │ -summarisePostingsByInterval │ │ │ │ -expenses │ │ │ │ -assets:bank:checking │ │ │ │ -postingsReport │ │ │ │ -./Hledger/Reports/PostingsReport.hs │ │ │ │ -PostingsReport │ │ │ │ ---historical and --sort should not be used together │ │ │ │ -postingsReport items │ │ │ │ -beforeandduringq │ │ │ │ -beforestartq │ │ │ │ -beforeps, duringps │ │ │ │ -matchedPostingsBeforeAndDuring q │ │ │ │ -matchedPostingsBeforeAndDuring dateq │ │ │ │ -Hledger.Reports.PostingsReport │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -transpose │ │ │ │ -querystring │ │ │ │ -statuses │ │ │ │ -chunksOf │ │ │ │ -./Hledger/Utils.hs │ │ │ │ -Hledger.Utils │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -fromList │ │ │ │ -NoUpdate │ │ │ │ -HasReportOptsNoUpdate │ │ │ │ -reportOptsNoUpdate │ │ │ │ -ReportOpts │ │ │ │ -'GDPauseAtEnd │ │ │ │ -'GDPauseAtStart │ │ │ │ -'GDNoPause │ │ │ │ -'GDDisabled │ │ │ │ -'GDNotSupported │ │ │ │ -GhcDebugMode │ │ │ │ -Hledger.Utils.Debug │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -GDPauseAtEnd │ │ │ │ -GDPauseAtStart │ │ │ │ -GDNoPause │ │ │ │ -GDDisabled │ │ │ │ -GDNotSupported │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.Debug.GDNotSupported │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.Debug.GDDisabled │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.Debug.GDNoPause │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.Debug.GDPauseAtStart │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.Debug.GDPauseAtEnd │ │ │ │ -mkTextEncoding: invalid argument │ │ │ │ -invalid or incomplete multibyte │ │ │ │ -invalid character │ │ │ │ -cannot decode byte sequence │ │ │ │ -invalid byte sequence │ │ │ │ -illegal byte sequence │ │ │ │ -Please configure a system locale which can decode this text. │ │ │ │ -or configure a system locale which can decode this text. │ │ │ │ -Please either convert the text to this encoding, │ │ │ │ -(or, the text encoding specified by CSV rules). │ │ │ │ -Some text could not be decoded with the system's text encoding, │ │ │ │ -Warning: │ │ │ │ -NO_COLOR │ │ │ │ -output-file │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ - requires a value │ │ │ │ -~USERNAME in paths is not supported │ │ │ │ -HLEDGER_LESS │ │ │ │ ---use-backslash │ │ │ │ ---squeeze-blank-lines │ │ │ │ ---shift=8 │ │ │ │ ---RAW-CONTROL-CHARS │ │ │ │ ---quit-if-one-screen │ │ │ │ ---quit-at-eof │ │ │ │ ---no-init │ │ │ │ ---ignore-case │ │ │ │ ---hilite-unread │ │ │ │ ---chop-long-lines │ │ │ │ -INSIDE_EMACS │ │ │ │ -value should be one of │ │ │ │ - (use -h to see usage) │ │ │ │ -./Hledger/Utils/IO.hs │ │ │ │ -Hledger.Utils.IO │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.IO.Yes │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.IO.No │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.IO.Auto │ │ │ │ -in file included from │ │ │ │ -at line %2d col %2d: %s │ │ │ │ -FinalBundleWithStack │ │ │ │ -FinalBundle │ │ │ │ -FinalError │ │ │ │ -, includeFileStack = │ │ │ │ -FinalParseErrorBundle' {finalErrorBundle = │ │ │ │ -'FinalBundleWithStack │ │ │ │ -'FinalBundle │ │ │ │ -'FinalError │ │ │ │ -FinalParseError' │ │ │ │ -'FinalParseErrorBundle' │ │ │ │ -FinalParseErrorBundle' │ │ │ │ -'SourceExcerpt │ │ │ │ -SourceExcerpt │ │ │ │ -'ErrorReparsing │ │ │ │ -'ErrorFailAt │ │ │ │ -HledgerParseErrorData │ │ │ │ -./Hledger/Utils/Parse.hs │ │ │ │ -Hledger.Utils.Parse │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -date parse error (%s) │ │ │ │ -parse error at │ │ │ │ -default parse error │ │ │ │ +expecting server hello, got alert : │ │ │ │ +handshake │ │ │ │ +erver secure renegotiation data not matching │ │ │ │ +server choose unknown cipher │ │ │ │ +server choose unknown compression │ │ │ │ +purious extensions received │ │ │ │ +ession is not matched in compatibility mode │ │ │ │ + is not supported │ │ │ │ +server version │ │ │ │ +ersion downgrade detected │ │ │ │ +enegotiation to TLS 1.3 or later is not allowed │ │ │ │ +server resumes a session which is not EMS consistent │ │ │ │ +server hello │ │ │ │ +Network.TLS.Handshake.Client.ServerHello │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +client key exchange unsupported type │ │ │ │ +./Network/TLS/Handshake/Client/TLS12.hs │ │ │ │ +fromJust │ │ │ │ +Handshake Finished │ │ │ │ +change cipher │ │ │ │ +custom group callback failed │ │ │ │ +invalid server public key │ │ │ │ +unsupported FFDHE group: │ │ │ │ +FFDHE group is not secure enough │ │ │ │ + public key │ │ │ │ +invalid server │ │ │ │ +server hello data │ │ │ │ +Network.TLS.Handshake.Client.TLS12 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +invalid key_share value │ │ │ │ +key exchange not implemented, expected key_share extension │ │ │ │ +roken key_share │ │ │ │ +eceived incompatible group for (EC)DHE │ │ │ │ +elected cipher is incompatible with selected PSK │ │ │ │ +selected identity out of range │ │ │ │ +nexpected post-handshake authentication request │ │ │ │ +nexpected handshake message received in postHandshakeAuthClientWith │ │ │ │ +encrypted extensions │ │ │ │ +./Network/TLS/Handshake/Client/TLS13.hs │ │ │ │ +fromJust │ │ │ │ +server finished │ │ │ │ +issing TLS 1.3 certificate request context token │ │ │ │ +Network.TLS.Handshake.Client.TLS13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +server certificate │ │ │ │ +cannot verify CertificateVerify │ │ │ │ +certificate verify │ │ │ │ +invalid certificate request │ │ │ │ +cannot verify finished │ │ │ │ +Handshake Finished │ │ │ │ +spurious handshake │ │ │ │ +handshake │ │ │ │ +server certificate missing │ │ │ │ +Network/TLS/Handshake/Common.hs:(319,1)-(325,42)|function processCertificate │ │ │ │ +peer does not support Extended Main Secret │ │ │ │ +EMS processing is not compatible with TLS 1.3 │ │ │ │ +too small recode size limit: │ │ │ │ +unsupported (EC)DHE group: │ │ │ │ +request_update │ │ │ │ +invalid version │ │ │ │ +'RecvStateHandshake │ │ │ │ +'RecvStatePacket │ │ │ │ +'RecvStateDone │ │ │ │ +RecvState │ │ │ │ +compression is not allowed in TLS 1.3 │ │ │ │ +./Network/TLS/Handshake/Common.hs │ │ │ │ +Network.TLS.Handshake.Common │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +mismatched or unsupported private key pair │ │ │ │ +received incomplete message at key change │ │ │ │ + expected: │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.Common.RecvStatePacket │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.Common.RecvStateHandshake │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.Common.RecvStateDone │ │ │ │ +keyShareKeyLength │ │ │ │ +cannot verify finished │ │ │ │ +broken Finished │ │ │ │ +invalid TLS13 hash and signature algorithm: │ │ │ │ +TLS 1.3, server CertificateVerify │ │ │ │ +TLS 1.3, client CertificateVerify │ │ │ │ +resumption │ │ │ │ +Pattern match failure in 'do' block at Network/TLS/Handshake/Common13.hs:211:13-19 │ │ │ │ +res binder │ │ │ │ + public key │ │ │ │ +invalid client │ │ │ │ +annot generate a shared secret on (EC)DH │ │ │ │ +fromJust │ │ │ │ +c e traffic │ │ │ │ +s hs traffic │ │ │ │ +c hs traffic │ │ │ │ +exp master │ │ │ │ +s ap traffic │ │ │ │ +c ap traffic │ │ │ │ +res master │ │ │ │ +spurious handshake 13 │ │ │ │ +'RecvHandshake13M │ │ │ │ +RecvHandshake13M │ │ │ │ +handshake 13 │ │ │ │ +multiple CSS in TLS 1.3 │ │ │ │ +invalid recvPacket13 result │ │ │ │ +./Network/TLS/Handshake/Common13.hs │ │ │ │ +Network.TLS.Handshake.Common13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +finished │ │ │ │ +'SendServerFinished │ │ │ │ +'SendServerHello │ │ │ │ +ServerState │ │ │ │ +'SendClientFinished │ │ │ │ +'RecvServerHello │ │ │ │ +'SendClientHello │ │ │ │ +ClientState │ │ │ │ +'ApplicationSecretInfo │ │ │ │ +ApplicationSecretInfo │ │ │ │ +'HandshakeSecretInfo │ │ │ │ +HandshakeSecretInfo │ │ │ │ +'EarlySecretInfo │ │ │ │ +EarlySecretInfo │ │ │ │ +Network.TLS.Handshake.Control │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +ApplicationSecretInfo │ │ │ │ +HandshakeSecretInfo │ │ │ │ +EarlySecretInfo │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.Control.SendServerHello │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.Control.SendServerFinished │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.Control.SendClientHello │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.Control.RecvServerHello │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.Control.SendClientFinished │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.Control.HandshakeSecretInfo │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.Control.EarlySecretInfo │ │ │ │ + has no support for │ │ │ │ +unsupported remote public key type │ │ │ │ +rsa encrypt failed: │ │ │ │ +sign failed: │ │ │ │ +./Network/TLS/Handshake/Key.hs │ │ │ │ +'C:LogLabel │ │ │ │ +LogLabel │ │ │ │ +Network.TLS.Handshake.Key │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +CLIENT_TRAFFIC_SECRET_0 │ │ │ │ +SERVER_TRAFFIC_SECRET_0 │ │ │ │ +CLIENT_HANDSHAKE_TRAFFIC_SECRET │ │ │ │ +SERVER_HANDSHAKE_TRAFFIC_SECRET │ │ │ │ +CLIENT_EARLY_TRAFFIC_SECRET │ │ │ │ +CLIENT_RANDOM │ │ │ │ +Network.TLS.Handshake.Process │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +Network.TLS.Handshake.Random │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +client hello │ │ │ │ +Network.TLS.Handshake.Server │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +enegotiation is not allowed in TLS 1.3 │ │ │ │ +enegotiation is not allowed │ │ │ │ +erver: handshake denied │ │ │ │ +allback is not allowed │ │ │ │ +[] is not supported │ │ │ │ +client versions │ │ │ │ + is not supported │ │ │ │ +client version │ │ │ │ +ompression is not allowed in TLS 1.3 │ │ │ │ +ompressions must include nullCompression in TLS 1.2 │ │ │ │ +nexpected handshake message received in handshakeServerWith │ │ │ │ +Network.TLS.Handshake.Server.ClientHello │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +client verified data not matching: │ │ │ │ +o cipher in common with the TLS 1.2 client │ │ │ │ +key exchange algorithm not implemented │ │ │ │ +Network.TLS.Handshake.Server.ClientHello12 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +./Network/TLS/Handshake/Server/ClientHello13.hs │ │ │ │ +xtension pre_shared_key must be last │ │ │ │ +o cipher in common with the TLS 1.3 client │ │ │ │ +duplicated key_share │ │ │ │ +roken key_share │ │ │ │ +key exchange not implemented, expected key_share extension │ │ │ │ +ello retry not allowed again │ │ │ │ +no group in common with the client for HRR │ │ │ │ +Network.TLS.Handshake.Server.ClientHello13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +o supported application protocols │ │ │ │ +Network.TLS.Handshake.Server.Common │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +new cipher is diffrent from the old one │ │ │ │ +client resumes an EMS session without EMS │ │ │ │ +fromJust │ │ │ │ +no common group │ │ │ │ +generate skx_ecdhe unsupported key exchange signature: KX_DSA │ │ │ │ +generate skx_dhe unsupported key exchange signature: KX_ECDSA │ │ │ │ +no hash signature for │ │ │ │ +./Network/TLS/Handshake/Server/ServerHello12.hs │ │ │ │ +Network.TLS.Handshake.Server.ServerHello12 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +o psk_key_exchange_modes extension │ │ │ │ +./Network/TLS/Handshake/Server/ServerHello13.hs │ │ │ │ +fromJust │ │ │ │ +PSK binder validation failed │ │ │ │ +credential not found │ │ │ │ +broken signature_algorithms extension │ │ │ │ +Network.TLS.Handshake.Server.ServerHello13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +cannot generate a shared secret on ECDH │ │ │ │ +client public key cannot be decoded │ │ │ │ +nvalid client public key │ │ │ │ +invalid client public key │ │ │ │ +client key exchange │ │ │ │ +change cipher message expected │ │ │ │ +verification failed │ │ │ │ +client certificate verify │ │ │ │ +./Network/TLS/Handshake/Server/TLS12.hs │ │ │ │ +fromJust │ │ │ │ +change cipher │ │ │ │ +Network.TLS.Handshake.Server.TLS12 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +ertificate request context MUST be empty │ │ │ │ +certificate 13 │ │ │ │ +end of early data │ │ │ │ +Pattern match failure in 'do' block at Network/TLS/Handshake/Server/TLS13.hs:141:9-32 │ │ │ │ +nexpected handshake message received in postHandshakeAuthServerWith │ │ │ │ +nknown certificate request context │ │ │ │ +ried post-handshake authentication without application traffic secret │ │ │ │ +finished 13 │ │ │ │ +invalid client certificate chain │ │ │ │ +client certificate missing │ │ │ │ +verification failed │ │ │ │ +certificate verify 13 │ │ │ │ +Network.TLS.Handshake.Server.TLS13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +expecting different signature algorithm │ │ │ │ +not expecting hash and signature algorithm in a < TLS12 digitially signed structure │ │ │ │ +unsupported hash and signature algorithm: │ │ │ │ +fromJust │ │ │ │ +unimplemented Ed448 signature hash type: │ │ │ │ +signature algorithm is incompatible with Ed448: │ │ │ │ +unimplemented Ed25519 signature hash type: │ │ │ │ +signature algorithm is incompatible with Ed25519: │ │ │ │ +unimplemented ECDSA signature hash type: │ │ │ │ +signature algorithm is incompatible with ECDSA: │ │ │ │ +invalid DSA hash choice, only SHA1 allowed │ │ │ │ +signature algorithm is incompatible with DSA: │ │ │ │ +unimplemented RSA signature hash type: │ │ │ │ +signature algorithm is incompatible with RSA: │ │ │ │ +PubKeyALG_X448 is not supported │ │ │ │ +PubKeyALG_X25519 is not supported │ │ │ │ +PubKeyALG_DH is not supported │ │ │ │ + is not supported │ │ │ │ +signatureParams: │ │ │ │ +./Network/TLS/Handshake/Signature.hs │ │ │ │ +Network.TLS.Handshake.Signature │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +cannot initialize digest with another digest │ │ │ │ +un-initialized session hash │ │ │ │ +un-initialized handshake digest │ │ │ │ +./Network/TLS/Handshake/State.hs │ │ │ │ +fromJust │ │ │ │ +'HandshakeM │ │ │ │ +HandshakeM │ │ │ │ +'HandshakeState │ │ │ │ +HandshakeState │ │ │ │ +'RTT0Rejected │ │ │ │ +'RTT0Accepted │ │ │ │ +'RTT0Sent │ │ │ │ +'RTT0None │ │ │ │ +RTT0Status │ │ │ │ +'PreSharedKey │ │ │ │ +'HelloRetryRequest │ │ │ │ +'FullHandshake │ │ │ │ +HandshakeMode13 │ │ │ │ +'HandshakeDigestContext │ │ │ │ +'HandshakeMessages │ │ │ │ +HandshakeDigest │ │ │ │ +'HandshakeKeyState │ │ │ │ +HandshakeKeyState │ │ │ │ +Network.TLS.Handshake.State │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +, hstDHPrivate = │ │ │ │ +, hstServerDHParams = │ │ │ │ +, hstKeyState = │ │ │ │ +, hstMainSecret = │ │ │ │ +, hstServerRandom = │ │ │ │ +, hstClientRandom = ClientRandom │ │ │ │ +hstClientVersion = │ │ │ │ +, hstClientCertChain = │ │ │ │ +, hstCertReqSent = │ │ │ │ +, hstClientCertSent = │ │ │ │ +, hstCertReqSigAlgsCert = │ │ │ │ +, hstCertReqCBdata = │ │ │ │ +, hstCertReqToken = │ │ │ │ +, hstHandshakeMessages = │ │ │ │ +, hstHandshakeDigest = │ │ │ │ +, hstGroupPrivate = │ │ │ │ +, hstServerECDHParams = │ │ │ │ +, hstExtendedMainSecret = │ │ │ │ +, hstPendingCompression = │ │ │ │ +, hstPendingCipher = │ │ │ │ +, hstPendingRxState = │ │ │ │ +, hstPendingTxState = │ │ │ │ +, hstCCS13Recv = │ │ │ │ +, hstCCS13Sent = │ │ │ │ +, hstTLS13CertComp = │ │ │ │ +, hstTLS13ResumptionSecret = │ │ │ │ +, hstTLS13EarlySecret = │ │ │ │ +, hstTLS13RTT0Status = │ │ │ │ +, hstTLS13HandshakeMode = │ │ │ │ +, hstSupportedGroup = │ │ │ │ +HandshakeState { │ │ │ │ +RTT0Rejected │ │ │ │ +RTT0Accepted │ │ │ │ +RTT0Sent │ │ │ │ +RTT0None │ │ │ │ +PreSharedKey │ │ │ │ +HelloRetryRequest │ │ │ │ +FullHandshake │ │ │ │ +HandshakeDigestContext hash-context │ │ │ │ +HandshakeMessages │ │ │ │ +Nothing} │ │ │ │ +, hksLocalPublicPrivateKeys = │ │ │ │ +HandshakeKeyState {hksRemotePublicKey = │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.HandshakeState │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.RTT0None │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.RTT0Sent │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.RTT0Accepted │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.RTT0Rejected │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.FullHandshake │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.HelloRetryRequest │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.PreSharedKey │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.RTT0 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.HandshakeMessages │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.HandshakeDigestContext │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.HandshakeKeyState │ │ │ │ +LS 1.3 cipher changed after hello retry │ │ │ │ +cannot initialize digest with another digest │ │ │ │ +'C:TrafficSecret │ │ │ │ +TrafficSecret │ │ │ │ +un-initialized handshake digest │ │ │ │ +./Network/TLS/Handshake/State13.hs │ │ │ │ +Network.TLS.Handshake.State13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +fromJust │ │ │ │ +'SignatureAlgorithm │ │ │ │ +SignatureAlgorithm │ │ │ │ +'HashAlgorithm │ │ │ │ +HashAlgorithm │ │ │ │ +Network.TLS.HashAndSignature │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +Signature │ │ │ │ +Anonymous │ │ │ │ +RSApssRSAeSHA256 │ │ │ │ +RSApssRSAeSHA384 │ │ │ │ +RSApssRSAeSHA512 │ │ │ │ +RSApsspssSHA256 │ │ │ │ +RSApsspssSHA384 │ │ │ │ +RSApsspssSHA512 │ │ │ │ +BrainpoolP256 │ │ │ │ +BrainpoolP384 │ │ │ │ +BrainpoolP512 │ │ │ │ +'Logging │ │ │ │ +Network.TLS.Hooks │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Hooks.Hooks │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Hooks.Logging │ │ │ │ +./Network/TLS/IO.hs │ │ │ │ +'PacketFlightM │ │ │ │ +PacketFlightM │ │ │ │ +Network.TLS.IO │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +too many handshake fragment │ │ │ │ +Handshake fragment │ │ │ │ +unknown protocol type │ │ │ │ +fromJust │ │ │ │ +./Network/TLS/IO/Decode.hs │ │ │ │ +Network.TLS.IO.Decode │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +./Network/TLS/IO/Encode.hs │ │ │ │ +fromJust │ │ │ │ +Network.TLS.IO.Encode │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +0Network.TLS.Imports │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +hkdfExtract: unsupported hash │ │ │ │ +./Network/TLS/KeySchedule.hs │ │ │ │ +Network.TLS.KeySchedule │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +internal error: macSSL called with │ │ │ │ +./Network/TLS/MAC.hs │ │ │ │ +Network.TLS.MAC │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +'Measurement │ │ │ │ +Measurement │ │ │ │ +Network.TLS.Measurement │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +, bytesSent = │ │ │ │ +, bytesReceived = │ │ │ │ +Measurement {nbHandshakes = │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Measurement.Measurement │ │ │ │ +encodeHandshake' SKX_RSA not implemented │ │ │ │ +encodeHandshake': cannot handle: │ │ │ │ +server finished │ │ │ │ +client finished │ │ │ │ +key expansion │ │ │ │ +extended master secret │ │ │ │ +master secret │ │ │ │ +Failed reading: the length of CSS must be 1 │ │ │ │ +Failed reading: unknown change cipher spec content │ │ │ │ +changecipherspec │ │ │ │ +Unsupported HandshakeType │ │ │ │ +Failed reading: unsupported client key exchange type │ │ │ │ +Failed reading: no client key exchange type │ │ │ │ +handshake[ │ │ │ │ +server-key-xchg-algorithm-data │ │ │ │ +Failed reading: getServerECDHParams: │ │ │ │ +Failed reading: getServerECDHParams: unknown type for ECDH Params │ │ │ │ +Failed reading: Client hello │ │ │ │ +handshake-record │ │ │ │ +Failed reading: error certificate parsing │ │ │ │ +Failed reading: certrequest: invalid DN length │ │ │ │ +cert request DistinguishedName │ │ │ │ +Failed reading: the length of session id must be <= 32 │ │ │ │ +Failed reading: getBytes: negative length requested │ │ │ │ +pre-main-secret │ │ │ │ +Nothing} │ │ │ │ +, cParamsKeyXchgType = │ │ │ │ +CurrentParams {cParamsVersion = │ │ │ │ +./Network/TLS/Packet.hs │ │ │ │ +'CurrentParams │ │ │ │ +CurrentParams │ │ │ │ +Network.TLS.Packet │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +demandInput │ │ │ │ +too few bytes │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Packet.CurrentParams │ │ │ │ +decodeHandshakes13 │ │ │ │ +./Network/TLS/Packet13.hs │ │ │ │ +Unsupported HandshakeType │ │ │ │ +handshake[ │ │ │ │ +Failed reading: invalid compressed certificate: len = │ │ │ │ +Failed reading: empty compressed certificate │ │ │ │ +Failed reading: plain length is wrong │ │ │ │ +Failed reading: comp algo is not supported │ │ │ │ +handshake-record │ │ │ │ +Failed reading: error certificate parsing │ │ │ │ +Failed reading: getBytes: negative length requested │ │ │ │ +Failed reading: Unknown request_update: │ │ │ │ +demandInput │ │ │ │ +too few bytes │ │ │ │ +Network.TLS.Packet13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +invalid odd prime │ │ │ │ +invalid generator │ │ │ │ +onCipherChoosing │ │ │ │ +./Network/TLS/Parameters.hs │ │ │ │ +no client certificates expected │ │ │ │ +ClientParams {clientUseMaxFragmentLength = │ │ │ │ +, clientUseServerNameIndication = │ │ │ │ +clientServerIdentification = │ │ │ │ +, clientDebug = DebugParams, clientUseEarlyData = │ │ │ │ +, clientShared = Shared, clientHooks = ClientHooks, clientSupported = │ │ │ │ +, clientWantSessionResumeList = │ │ │ │ +, clientWantSessionResume = │ │ │ │ +Nothing, │ │ │ │ +ServerParams {serverWantClientCert = │ │ │ │ +, serverDHEParams = │ │ │ │ +serverCACertificates = │ │ │ │ +, serverLimit = │ │ │ │ +, serverTicketLifetime = │ │ │ │ +, serverDebug = DebugParams, serverEarlyDataSize = │ │ │ │ +, serverHooks = ServerHooks, serverShared = Shared, serverSupported = │ │ │ │ +, supportedClientInitiatedRenegotiation = │ │ │ │ +, supportedSecureRenegotiation = │ │ │ │ +, supportedHashSignatures = │ │ │ │ +, supportedCompressions = │ │ │ │ +, supportedCiphers = │ │ │ │ +Supported {supportedVersions = │ │ │ │ +, supportedEmptyPacket = │ │ │ │ +, supportedFallbackScsv = │ │ │ │ +, supportedSession = │ │ │ │ +supportedExtendedMainSecret = │ │ │ │ +, supportedGroups = │ │ │ │ +GroupUsageInvalidPublic │ │ │ │ +GroupUsageUnsupported │ │ │ │ +GroupUsageInsecure │ │ │ │ +GroupUsageValid │ │ │ │ +, infoClientRandom = │ │ │ │ +, infoExtendedMainSecret = │ │ │ │ +, infoMainSecret = │ │ │ │ +, infoCompression = │ │ │ │ +, infoCipher = │ │ │ │ +infoVersion = │ │ │ │ +, infoIsEarlyDataAccepted = │ │ │ │ +, infoTLS13HandshakeMode = │ │ │ │ +, infoTLS12Resumption = │ │ │ │ +, infoSupportedGroup = │ │ │ │ +, infoServerRandom = │ │ │ │ +Information { │ │ │ │ +, limitHandshakeFragment = │ │ │ │ +Nothing, limitHandshakeFragment = │ │ │ │ +Limit {limitRecordSize = │ │ │ │ +'ServerParams │ │ │ │ +ServerParams │ │ │ │ +'ClientParams │ │ │ │ +ClientParams │ │ │ │ +'ClientHooks │ │ │ │ +'Information │ │ │ │ +Information │ │ │ │ +'ServerHooks │ │ │ │ +'GroupUsageUnsupported │ │ │ │ +'GroupUsageInvalidPublic │ │ │ │ +'GroupUsageInsecure │ │ │ │ +'GroupUsageValid │ │ │ │ +GroupUsage │ │ │ │ +'Supported │ │ │ │ +Supported │ │ │ │ +'RequireEMS │ │ │ │ +'AllowEMS │ │ │ │ +'DebugParams │ │ │ │ +Network.TLS.Parameters │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +Network/TLS/Parameters.hs:451:21-22|case │ │ │ │ +RequireEMS │ │ │ │ +AllowEMS │ │ │ │ +ClientHooks │ │ │ │ +ServerHooks │ │ │ │ +DebugParams │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.ServerParams │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.ClientParams │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.Shared │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.Limit │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.ClientHooks │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.Information │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.ServerHooks │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.GroupUsageValid │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.GroupUsageInsecure │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.GroupUsageUnsupported │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.GroupUsageInvalidPublic │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.Supported │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.NoEMS │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.AllowEMS │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.RequireEMS │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.DebugParams │ │ │ │ + bytes, got: │ │ │ │ +partial packet: expecting │ │ │ │ +Network.TLS.Record.Recv │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +record exceeding maximum size │ │ │ │ +Network.TLS.Record.Send │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +./Network/TLS/Record/State.hs │ │ │ │ +fromJust │ │ │ │ +'RecordM │ │ │ │ +'RecordState │ │ │ │ +RecordState │ │ │ │ +HasCryptLevel │ │ │ │ +'CryptApplicationSecret │ │ │ │ +'CryptHandshakeSecret │ │ │ │ +'CryptEarlySecret │ │ │ │ +'CryptMainSecret │ │ │ │ +'CryptInitial │ │ │ │ +CryptLevel │ │ │ │ +'RecordOptions │ │ │ │ +RecordOptions │ │ │ │ +'MacState │ │ │ │ +MacState │ │ │ │ +'CryptState │ │ │ │ +CryptState │ │ │ │ +Network.TLS.Record.State │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +, stMacState = │ │ │ │ +, stCryptState = │ │ │ │ +, stCryptLevel = │ │ │ │ +, stCompression = │ │ │ │ +RecordState {stCipher = │ │ │ │ +CryptApplicationSecret │ │ │ │ +CryptHandshakeSecret │ │ │ │ +CryptEarlySecret │ │ │ │ +CryptMainSecret │ │ │ │ +CryptInitial │ │ │ │ +MacState {msSequence = │ │ │ │ +, cstMacSecret = │ │ │ │ +, cstIV = │ │ │ │ +CryptState {cstKey = │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Record.State.RecordState │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Record.State.CryptInitial │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Record.State.CryptMainSecret │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Record.State.CryptEarlySecret │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Record.State.CryptHandshakeSecret │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Record.State.CryptApplicationSecret │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Record.State.RecordOptions │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Record.State.CryptState │ │ │ │ +Ciphertext │ │ │ │ +Plaintext │ │ │ │ +'Fragment │ │ │ │ +Fragment │ │ │ │ +Network.TLS.Record.Types │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +Fragment {fragmentGetBytes = │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Record.Types.Record │ │ │ │ +'SessionManager │ │ │ │ +SessionManager │ │ │ │ +Network.TLS.Session │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Session.SessionManager │ │ │ │ +TLSState │ │ │ │ +'TLSState │ │ │ │ +internal error: version hasn't been set yet │ │ │ │ +./Network/TLS/State.hs │ │ │ │ +Network.TLS.State │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.State.TLSState │ │ │ │ +Direction │ │ │ │ +'ServerRole │ │ │ │ +'ClientRole │ │ │ │ +Network.TLS.Types │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +ServerRole │ │ │ │ +ClientRole │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Tx │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Rx │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.ClientRole │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.ServerRole │ │ │ │ +'BulkStreamF │ │ │ │ +'BulkBlockF │ │ │ │ +'BulkAeadF │ │ │ │ +BulkFunctions │ │ │ │ +'BulkStream │ │ │ │ +BulkStream │ │ │ │ +'BulkDecrypt │ │ │ │ +'BulkEncrypt │ │ │ │ +BulkDirection │ │ │ │ +'CipherKeyExchange_TLS13 │ │ │ │ +'CipherKeyExchange_ECDHE_ECDSA │ │ │ │ +'CipherKeyExchange_ECDH_RSA │ │ │ │ +'CipherKeyExchange_ECDH_ECDSA │ │ │ │ +'CipherKeyExchange_DH_RSA │ │ │ │ +'CipherKeyExchange_DH_DSA │ │ │ │ +'CipherKeyExchange_DHE_DSA │ │ │ │ +'CipherKeyExchange_ECDHE_RSA │ │ │ │ +'CipherKeyExchange_DHE_RSA │ │ │ │ +'CipherKeyExchange_DH_Anon │ │ │ │ +'CipherKeyExchange_RSA │ │ │ │ +CipherKeyExchangeType │ │ │ │ +'CipherId │ │ │ │ +Network.TLS.Types.Cipher │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +TLS_EMPTY_RENEGOTIATION_INFO_SCSV │ │ │ │ +BulkDecrypt │ │ │ │ +BulkEncrypt │ │ │ │ +CipherKeyExchange_TLS13 │ │ │ │ +CipherKeyExchange_ECDHE_ECDSA │ │ │ │ +CipherKeyExchange_ECDH_RSA │ │ │ │ +CipherKeyExchange_ECDH_ECDSA │ │ │ │ +CipherKeyExchange_DH_RSA │ │ │ │ +CipherKeyExchange_DH_DSA │ │ │ │ +CipherKeyExchange_DHE_DSA │ │ │ │ +CipherKeyExchange_ECDHE_RSA │ │ │ │ +CipherKeyExchange_DHE_RSA │ │ │ │ +CipherKeyExchange_DH_Anon │ │ │ │ +CipherKeyExchange_RSA │ │ │ │ +fromCipherId │ │ │ │ +CipherId │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.Cipher │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.Bulk │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.BulkBlockF │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.BulkStreamF │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.BulkAeadF │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.BulkEncrypt │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.BulkDecrypt │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_RSA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_DH_Anon │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_DHE_RSA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_ECDHE_RSA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_DHE_DSA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_DH_DSA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_DH_RSA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_ECDH_ECDSA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_ECDH_RSA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_ECDHE_ECDSA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_TLS13 │ │ │ │ +'MainSecret │ │ │ │ +MainSecret │ │ │ │ +'SecretPair │ │ │ │ +SecretPair │ │ │ │ +'SecretTriple │ │ │ │ +SecretTriple │ │ │ │ +'ServerTrafficSecret │ │ │ │ +ServerTrafficSecret │ │ │ │ +'ClientTrafficSecret │ │ │ │ +ClientTrafficSecret │ │ │ │ +'AnyTrafficSecret │ │ │ │ +AnyTrafficSecret │ │ │ │ +'BaseSecret │ │ │ │ +BaseSecret │ │ │ │ +ResumptionSecret │ │ │ │ +ApplicationSecret │ │ │ │ +HandshakeSecret │ │ │ │ +EarlySecret │ │ │ │ +Network.TLS.Types.Secret │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +MainSecret │ │ │ │ +, triServer = │ │ │ │ +, triClient = │ │ │ │ +SecretTriple {triBase = │ │ │ │ +ServerTrafficSecret │ │ │ │ +ClientTrafficSecret │ │ │ │ +AnyTrafficSecret │ │ │ │ +BaseSecret │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Secret.SecretPair │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Secret.SecretTriple │ │ │ │ +toEnum{SessionFlag}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +, sessionClientSNI = │ │ │ │ +, sessionCompression = │ │ │ │ +, sessionCipher = │ │ │ │ +sessionVersion = │ │ │ │ +, sessionFlags = │ │ │ │ +, sessionMaxEarlyDataSize = │ │ │ │ +, sessionALPN = │ │ │ │ +, sessionTicketInfo = │ │ │ │ +, sessionGroup = │ │ │ │ +sessionSecret = │ │ │ │ +Nothing, │ │ │ │ +SessionData { │ │ │ │ +, estimatedRTT = │ │ │ │ +, txrxTime = │ │ │ │ +, ageAdd = │ │ │ │ +TLS13TicketInfo {lifetime = │ │ │ │ +pred{SessionFlag}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{SessionFlag}: tried to take `succ' of last tag in enumeration │ │ │ │ +./Network/TLS/Types/Session.hs │ │ │ │ +'SessionData │ │ │ │ +SessionData │ │ │ │ +'TLS13TicketInfo │ │ │ │ +TLS13TicketInfo │ │ │ │ +'SessionEMS │ │ │ │ +SessionFlag │ │ │ │ +Network.TLS.Types.Session │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +SessionEMS │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Session.SessionData │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Session.TLS13TicketInfo │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Session.SessionEMS │ │ │ │ +'Version │ │ │ │ +Network.TLS.Types.Version │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +Version │ │ │ │ +Network.TLS.Util │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +Network.TLS.Util.ASN1 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +: cannot parse ASN1: │ │ │ │ +: cannot decode ASN1: │ │ │ │ +: parsing error: partial packet │ │ │ │ +: parsing error: remaining bytes │ │ │ │ +list consumed too much data. should never happen with isolate. │ │ │ │ +./Network/TLS/Wire.hs │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +Network.TLS.Wire │ │ │ │ +GetResult │ │ │ │ +'GotSuccess │ │ │ │ +'GotError │ │ │ │ +'GotSuccessRemaining │ │ │ │ +'GotPartial │ │ │ │ +Failed reading: length for ciphers must be even │ │ │ │ +Failed reading: getBytes: negative length requested │ │ │ │ +too few bytes │ │ │ │ +demandInput │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Wire.GotError │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Wire.GotPartial │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Wire.GotSuccess │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Wire.GotSuccessRemaining │ │ │ │ +empty certificate chain │ │ │ │ +./Network/TLS/X509.hs │ │ │ │ +'CertificateUsageReject │ │ │ │ +'CertificateUsageAccept │ │ │ │ +CertificateUsage │ │ │ │ +'CertificateRejectOther │ │ │ │ +'CertificateRejectAbsent │ │ │ │ +'CertificateRejectUnknownCA │ │ │ │ +'CertificateRejectRevoked │ │ │ │ +'CertificateRejectExpired │ │ │ │ +CertificateRejectReason │ │ │ │ +Network.TLS.X509 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +CertificateUsageReject │ │ │ │ +CertificateUsageAccept │ │ │ │ +Network/TLS/X509.hs:49:21-22|case │ │ │ │ +CertificateRejectOther │ │ │ │ +CertificateRejectAbsent │ │ │ │ +CertificateRejectUnknownCA │ │ │ │ +CertificateRejectRevoked │ │ │ │ +CertificateRejectExpired │ │ │ │ +Network/TLS/X509.hs:41:21-22|case │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.X509.CertificateUsageAccept │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.X509.CertificateUsageReject │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.X509.CertificateRejectExpired │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.X509.CertificateRejectRevoked │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.X509.CertificateRejectUnknownCA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.X509.CertificateRejectAbsent │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.X509.CertificateRejectOther │ │ │ │ +'BulkStateStream │ │ │ │ +'BulkStateBlock │ │ │ │ +'BulkStateAEAD │ │ │ │ +'BulkStateUninitialized │ │ │ │ +BulkState │ │ │ │ +Network.TLS.Cipher │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +BulkStateUninitialized │ │ │ │ +BulkStateAEAD │ │ │ │ +BulkStateBlock │ │ │ │ +BulkStateStream │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Cipher.BulkStateStream │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Cipher.BulkStateBlock │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Cipher.BulkStateAEAD │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Cipher.BulkStateUninitialized │ │ │ │ +'NullCompression │ │ │ │ +NullCompression │ │ │ │ +'Compression │ │ │ │ +Compression │ │ │ │ +'C:CompressionC │ │ │ │ +CompressionC │ │ │ │ +Network.TLS.Compression │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Compression.NullCompression │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Compression.Compression │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Compression.C:CompressionC │ │ │ │ +Network.TLS.Extra.FFDHE │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +#:*S8,}gNzl │ │ │ │ +#:*S8,}gNzl │ │ │ │ +AppData │ │ │ │ +Handshake │ │ │ │ +CertRequest │ │ │ │ +ServerHello │ │ │ │ +ClientHello │ │ │ │ +NewSessionTicket │ │ │ │ +Finished │ │ │ │ +CertVerify │ │ │ │ +ServerKeyXchg │ │ │ │ +ClientKeyXchg │ │ │ │ +ServerHelloDone │ │ │ │ +HelloRequest │ │ │ │ +Certificate │ │ │ │ +Nothing} │ │ │ │ +, cipherDataPadding = │ │ │ │ +, cipherDataMAC = │ │ │ │ +cipherDataContent = │ │ │ │ +CipherData { │ │ │ │ +ServerRandom │ │ │ │ +HelloRetryReqest │ │ │ │ +Network/TLS/Struct.hs:237:15-16|case │ │ │ │ +'AppData │ │ │ │ +'Handshake │ │ │ │ +'ChangeCipherSpec │ │ │ │ +'NewSessionTicket │ │ │ │ +'CertVerify │ │ │ │ +'Finished │ │ │ │ +'ServerKeyXchg │ │ │ │ +'ClientKeyXchg │ │ │ │ +'Certificate │ │ │ │ +'ClientHello │ │ │ │ +'ServerHello │ │ │ │ +'CertRequest │ │ │ │ +'ServerHelloDone │ │ │ │ +'HelloRequest │ │ │ │ +'TLSCertificateChain │ │ │ │ +TLSCertificateChain │ │ │ │ +'CKX_ECDH │ │ │ │ +'CKX_RSA │ │ │ │ +ClientKeyXchgAlgorithmData │ │ │ │ +'SKX_Unknown │ │ │ │ +'SKX_Unparsed │ │ │ │ +'SKX_DH_Anon │ │ │ │ +'SKX_ECDHE_ECDSA │ │ │ │ +'SKX_ECDHE_RSA │ │ │ │ +'SKX_DHE_RSA │ │ │ │ +'SKX_DHE_DSA │ │ │ │ +'SKX_DH_DSA │ │ │ │ +'SKX_DH_RSA │ │ │ │ +'SKX_RSA │ │ │ │ +ServerKeyXchgAlgorithmData │ │ │ │ +'ServerDSAParams │ │ │ │ +'ServerRSAParams │ │ │ │ +ServerRSAParams │ │ │ │ +'ServerECDHParams │ │ │ │ +ServerECDHParams │ │ │ │ +'ServerDHParams │ │ │ │ +ServerDHParams │ │ │ │ +'HandshakeType │ │ │ │ +HandshakeType │ │ │ │ +'VerifyData │ │ │ │ +VerifyData │ │ │ │ +'Session │ │ │ │ +'ClientRandom │ │ │ │ +ClientRandom │ │ │ │ +'ServerRandom │ │ │ │ +ServerRandom │ │ │ │ +'ProtocolType │ │ │ │ +ProtocolType │ │ │ │ +'DigitallySigned │ │ │ │ +DigitallySigned │ │ │ │ +'CertificateType │ │ │ │ +CertificateType │ │ │ │ +'CipherData │ │ │ │ +CipherData │ │ │ │ +Network.TLS.Struct │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +HandshakeType │ │ │ │ +HandshakeType_HelloRequest │ │ │ │ +HandshakeType_ClientHello │ │ │ │ +HandshakeType_ServerHello │ │ │ │ +HandshakeType_Certificate │ │ │ │ +HandshakeType_ServerKeyXchg │ │ │ │ +HandshakeType_CertRequest │ │ │ │ +HandshakeType_ServerHelloDone │ │ │ │ +HandshakeType_CertVerify │ │ │ │ +HandshakeType_ClientKeyXchg │ │ │ │ +HandshakeType_Finished │ │ │ │ +HandshakeType_NewSessionTicket │ │ │ │ +HandshakeType_CompressedCertificate │ │ │ │ +ProtocolType │ │ │ │ +ChangeCipherSpec │ │ │ │ +Handshake │ │ │ │ +CertificateType │ │ │ │ +rsa_sign │ │ │ │ +dss_sign │ │ │ │ +ecdsa_sign │ │ │ │ +ed25519_sign │ │ │ │ +ed448_sign │ │ │ │ +, chExtensions = │ │ │ │ +, chCiphers = │ │ │ │ +CH {chSession = │ │ │ │ +ServerDSAParams │ │ │ │ +, rsa_exponent = │ │ │ │ +ServerRSAParams {rsa_modulus = │ │ │ │ +ServerECDHParams │ │ │ │ +, serverDHParams_y = │ │ │ │ +, serverDHParams_g = │ │ │ │ +ServerDHParams {serverDHParams_p = │ │ │ │ +CKX_DH PublicNumber │ │ │ │ +CKX_ECDH "..." │ │ │ │ +CKX_RSA "..." │ │ │ │ +SKX_Unknown │ │ │ │ +SKX_Unparsed │ │ │ │ +SKX_DH_RSA │ │ │ │ +SKX_DH_DSA │ │ │ │ +SKX_ECDHE_ECDSA │ │ │ │ +SKX_ECDHE_RSA │ │ │ │ +SKX_DHE_RSA │ │ │ │ +SKX_DHE_DSA │ │ │ │ +SKX_DH_Anon │ │ │ │ +Session │ │ │ │ +Session "" │ │ │ │ +ClientRandom │ │ │ │ +DigitallySigned │ │ │ │ +Network/TLS/Struct.hs:411:15-16|case │ │ │ │ +Network/TLS/Struct.hs:389:15-16|case │ │ │ │ +Network/TLS/Struct.hs:470:21-22|case │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.Handshake │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.Alert │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.ChangeCipherSpec │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.AppData │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.ClientHello │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.ServerHello │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.Certificate │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.HelloRequest │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.ServerHelloDone │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.ClientKeyXchg │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.ServerKeyXchg │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.CertRequest │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.CertVerify │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.Finished │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.NewSessionTicket │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.CH │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.CKX_RSA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.CKX_DH │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.CKX_ECDH │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.SKX_DH_Anon │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.SKX_DHE_DSA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.SKX_DHE_RSA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.SKX_ECDHE_RSA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.SKX_ECDHE_ECDSA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.SKX_RSA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.SKX_DH_DSA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.SKX_DH_RSA │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.SKX_Unparsed │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.SKX_Unknown │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.ServerDSAParams │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.ServerRSAParams │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.ServerECDHParams │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.ServerDHParams │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.Header │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.DigitallySigned │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.CipherData │ │ │ │ +'AppData13 │ │ │ │ +'Handshake13 │ │ │ │ +'Alert13 │ │ │ │ +'ChangeCipherSpec13 │ │ │ │ +Packet13 │ │ │ │ +'KeyUpdate13 │ │ │ │ +'Finished13 │ │ │ │ +'CertVerify13 │ │ │ │ +'NewSessionTicket13 │ │ │ │ +'CertRequest13 │ │ │ │ +'ServerHello13 │ │ │ │ +'EncryptedExtensions13 │ │ │ │ +'CompressedCertificate13 │ │ │ │ +'Certificate13 │ │ │ │ +'EndOfEarlyData13 │ │ │ │ +Handshake13 │ │ │ │ +'UpdateRequested │ │ │ │ +'UpdateNotRequested │ │ │ │ +KeyUpdate │ │ │ │ +Network.TLS.Struct13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +AppData13 │ │ │ │ +ChangeCipherSpec13 │ │ │ │ +Alert13 │ │ │ │ +Handshake13 │ │ │ │ +Network/TLS/Struct13.hs:20:21-22|case │ │ │ │ +Finished13 │ │ │ │ +CertVerify13 │ │ │ │ +CertRequest13 │ │ │ │ +CompressedCertificate13 │ │ │ │ +KeyUpdate13 │ │ │ │ +Certificate13 │ │ │ │ +EncryptedExtensions13 │ │ │ │ +EndOfEarlyData13 │ │ │ │ +NewSessionTicket13 │ │ │ │ +ServerHello13 │ │ │ │ +UpdateRequested │ │ │ │ +UpdateNotRequested │ │ │ │ +Network/TLS/Struct13.hs:41:21-22|case │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.Handshake13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.Alert13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.ChangeCipherSpec13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.AppData13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.ServerHello13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.NewSessionTicket13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.EndOfEarlyData13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.EncryptedExtensions13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.Certificate13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.CertRequest13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.CertVerify13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.Finished13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.KeyUpdate13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.CompressedCertificate13 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.UpdateNotRequested │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.UpdateRequested │ │ │ │ +no keys found │ │ │ │ +'Credentials │ │ │ │ +Credentials │ │ │ │ +Network.TLS.Credentials │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +Credentials │ │ │ │ stimes: positive multiplier expected │ │ │ │ -ErrorFailAt │ │ │ │ -ErrorReparsing │ │ │ │ -Hledger/Utils/Parse.hs:258:19-20|case │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.Parse.FinalError │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.Parse.FinalBundle │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.Parse.FinalBundleWithStack │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.Parse.FinalParseErrorBundle' │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.Parse.SourceExcerpt │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.Parse.ErrorFailAt │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.Parse.ErrorReparsing │ │ │ │ -\\[0-9]+ │ │ │ │ -no match group exists for backreference "\ │ │ │ │ -", shouldn't happen │ │ │ │ -lookupMatchGroup called on non-numeric-backreference " │ │ │ │ -'RegexpCI │ │ │ │ -Hledger.Utils.Regex │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -This regular expression is invalid or unsupported, please correct it: │ │ │ │ -RegexpCI │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.Regex.Regexp │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.Regex.RegexpCI │ │ │ │ -<>(){}[]$&?#!~`*+\ │ │ │ │ -stripAnsi: invalid replacement pattern │ │ │ │ -\[([0-9]+;)*([0-9]+)?[ABCDHJKfmsu] │ │ │ │ -./Hledger/Utils/String.hs │ │ │ │ -Hledger.Utils.String │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ +Network.TLS.Crypto.DH │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +decodeGroupPublic │ │ │ │ +groupGenerateKeyPair │ │ │ │ +'GroupPub_FFDHE8192 │ │ │ │ +'GroupPub_FFDHE6144 │ │ │ │ +'GroupPub_FFDHE4096 │ │ │ │ +'GroupPub_FFDHE3072 │ │ │ │ +'GroupPub_FFDHE2048 │ │ │ │ +GroupPublic │ │ │ │ +'GroupPri_FFDHE8192 │ │ │ │ +'GroupPri_FFDHE6144 │ │ │ │ +'GroupPri_FFDHE4096 │ │ │ │ +'GroupPri_FFDHE3072 │ │ │ │ +'GroupPri_FFDHE2048 │ │ │ │ +GroupPrivate │ │ │ │ +invalid FFDHE group: │ │ │ │ +./Network/TLS/Crypto/IES.hs │ │ │ │ +Network.TLS.Crypto.IES │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +Network/TLS/Crypto/IES.hs:63:15-16|case │ │ │ │ +GroupPub_FFDHE8192 │ │ │ │ +GroupPub_FFDHE6144 │ │ │ │ +GroupPub_FFDHE4096 │ │ │ │ +GroupPub_FFDHE3072 │ │ │ │ +GroupPub_FFDHE2048 │ │ │ │ +GroupPub_X448 │ │ │ │ +GroupPub_X255 │ │ │ │ +GroupPub_P521 │ │ │ │ +GroupPub_P384 │ │ │ │ +GroupPub_P256 │ │ │ │ +Network/TLS/Crypto/IES.hs:50:15-16|case │ │ │ │ +GroupPri_FFDHE8192 │ │ │ │ +GroupPri_FFDHE6144 │ │ │ │ +GroupPri_FFDHE4096 │ │ │ │ +GroupPri_FFDHE3072 │ │ │ │ +GroupPri_FFDHE2048 │ │ │ │ +GroupPri_X448 │ │ │ │ +GroupPri_X255 │ │ │ │ +GroupPri_P521 │ │ │ │ +GroupPri_P384 │ │ │ │ +GroupPri_P256 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPub_P256 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPub_P384 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPub_P521 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPub_X255 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPub_X448 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPub_FFDHE2048 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPub_FFDHE3072 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPub_FFDHE4096 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPub_FFDHE6144 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPub_FFDHE8192 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPri_P256 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPri_P384 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPri_P521 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPri_X255 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPri_X448 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPri_FFDHE2048 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPri_FFDHE3072 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPri_FFDHE4096 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPri_FFDHE6144 │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPri_FFDHE8192 │ │ │ │ +Network.TLS.Handshake.Certificate │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +certificate is not allowed for any of │ │ │ │ +certificate rejected: │ │ │ │ +certificate is missing │ │ │ │ +certificate has unknown CA │ │ │ │ +certificate is revoked │ │ │ │ +certificate has expired │ │ │ │ +certificate request callback failed │ │ │ │ +ubKeyALG_Ed448 credential does not match allowed certificate types │ │ │ │ +ubKeyALG_Ed25519 credential does not match allowed certificate types │ │ │ │ +ubKeyALG_X448 credential does not match allowed certificate types │ │ │ │ +ubKeyALG_X25519 credential does not match allowed certificate types │ │ │ │ +ubKeyALG_EC credential does not match allowed certificate types │ │ │ │ +ubKeyALG_DH credential does not match allowed certificate types │ │ │ │ +ubKeyALG_DSA credential does not match allowed certificate types │ │ │ │ +ubKeyALG_RSA credential does not match allowed certificate types │ │ │ │ + credential does not match allowed certificate types │ │ │ │ + credential is not supported at version │ │ │ │ +PubKeyALG_Ed448 signature for ecdhparams │ │ │ │ +PubKeyALG_Ed25519 signature for ecdhparams │ │ │ │ +PubKeyALG_X448 signature for ecdhparams │ │ │ │ +PubKeyALG_X25519 signature for ecdhparams │ │ │ │ +PubKeyALG_EC signature for ecdhparams │ │ │ │ +PubKeyALG_DH signature for ecdhparams │ │ │ │ +PubKeyALG_DSA signature for ecdhparams │ │ │ │ +PubKeyALG_RSA signature for ecdhparams │ │ │ │ + signature for dhparams │ │ │ │ +unknown server key exchange received, expecting: │ │ │ │ + signature for ecdhparams │ │ │ │ +server public key algorithm is incompatible with │ │ │ │ + has no support for │ │ │ │ +erver public key has unsupported elliptic curve │ │ │ │ +erver certificate missing │ │ │ │ +PubKeyALG_Ed448 hash algorithm in common with the server │ │ │ │ +PubKeyALG_Ed25519 hash algorithm in common with the server │ │ │ │ +PubKeyALG_X448 hash algorithm in common with the server │ │ │ │ +PubKeyALG_X25519 hash algorithm in common with the server │ │ │ │ +PubKeyALG_EC hash algorithm in common with the server │ │ │ │ +PubKeyALG_DH hash algorithm in common with the server │ │ │ │ +PubKeyALG_DSA hash algorithm in common with the server │ │ │ │ +PubKeyALG_RSA hash algorithm in common with the server │ │ │ │ + hash algorithm in common with the server │ │ │ │ +Pattern match failure in 'do' block at Network/TLS/Handshake/Client/Common.hs:323:5-32 │ │ │ │ +Network.TLS.Handshake.Client.Common │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +PubKeyALG_RSA credential is not supported at version │ │ │ │ +PubKeyALG_DSA credential is not supported at version │ │ │ │ +PubKeyALG_DH credential is not supported at version │ │ │ │ +PubKeyALG_EC credential is not supported at version │ │ │ │ +PubKeyALG_X25519 credential is not supported at version │ │ │ │ +PubKeyALG_X448 credential is not supported at version │ │ │ │ +PubKeyALG_Ed25519 credential is not supported at version │ │ │ │ +PubKeyALG_Ed448 credential is not supported at version │ │ │ │ +'StateRNG │ │ │ │ +StateRNG │ │ │ │ +Network.TLS.RNG │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +llegal plain text │ │ │ │ + record disallowed │ │ │ │ +unknown TLS 1.3 content type: │ │ │ │ +fromJust │ │ │ │ +decrypt state uninitialized │ │ │ │ +bad record mac on AEAD │ │ │ │ +./Network/TLS/Record/Decrypt.hs │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +encrypted content too small for encryption parameters │ │ │ │ +record bad format │ │ │ │ +plaintext exceeding record size limit: │ │ │ │ +bad record mac Stream/Block │ │ │ │ +Network.TLS.Record.Decrypt │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +Network.TLS.Record.Encrypt │ │ │ │ +tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ +'UnixDiffTime │ │ │ │ +UnixDiffTime │ │ │ │ +'UnixTime │ │ │ │ +UnixTime │ │ │ │ +Data.UnixTime.Types │ │ │ │ +unix-time-0.4.17-2cfaYdR97pXIgPid96Aznq │ │ │ │ +, udtMicroSeconds = │ │ │ │ +UnixDiffTime {udtSeconds = │ │ │ │ +, utMicroSeconds = │ │ │ │ +UnixTime {utSeconds = │ │ │ │ +not enough bytes │ │ │ │ +unix-time-0.4.17-2cfaYdR97pXIgPid96Aznq:Data.UnixTime.Types.UnixDiffTime │ │ │ │ +unix-time-0.4.17-2cfaYdR97pXIgPid96Aznq:Data.UnixTime.Types.UnixTime │ │ │ │ +getClockTime │ │ │ │ +GSerialiseSum │ │ │ │ +GSerialiseProd │ │ │ │ +Serialise │ │ │ │ +GSerialiseDecode │ │ │ │ +GSerialiseEncode │ │ │ │ + Deserialised type: │ │ │ │ + Expected type: │ │ │ │ +Codec.CBOR.Class.decode(TypeRep): Type mismatch │ │ │ │ +Storable.basicUnsafeNew: negative length: │ │ │ │ +Storable.basicUnsafeNew: length too large: │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ +GHC.Internal.Foreign.Marshal.Array │ │ │ │ ghc-internal │ │ │ │ -lastError │ │ │ │ -parse error at │ │ │ │ -parse error is not as expected: │ │ │ │ -expected Left, got (Right │ │ │ │ -expected Right, got (Left │ │ │ │ -assertParseEqOn │ │ │ │ -parse error at │ │ │ │ -assertParseHelperE │ │ │ │ -assertParseEqOnE │ │ │ │ -assertEqual │ │ │ │ -assertFailure │ │ │ │ -./Hledger/Utils/Test.hs │ │ │ │ -parse succeeded unexpectedly, producing: │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -Hledger.Utils.Test │ │ │ │ -[([]())] │ │ │ │ -[([[[()]]])] │ │ │ │ -[([[[(]]])] │ │ │ │ -[([[[)]]])] │ │ │ │ -textUnbracket │ │ │ │ -mimi's cafe │ │ │ │ -"mimi's cafe" │ │ │ │ -"alex" cafe │ │ │ │ -"\"alex\" cafe" │ │ │ │ -le'shan's cafe │ │ │ │ -"le'shan's cafe" │ │ │ │ -"be'any's" cafe │ │ │ │ -"\"be'any's\" cafe" │ │ │ │ -quoteIfSpaced │ │ │ │ -overflow │ │ │ │ -emptyError │ │ │ │ +src/Data/Vector/Storable/Mutable.hs │ │ │ │ +Data.Vector.Storable.Mutable │ │ │ │ +src/Data/Vector/Primitive.hs │ │ │ │ +Data.Vector.Primitive │ │ │ │ +Primitive.basicUnsafeNew: negative length: │ │ │ │ +undefined │ │ │ │ +Primitive.basicUnsafeNew: length too large: │ │ │ │ +src/Data/Vector/Primitive/Mutable.hs │ │ │ │ +Data.Vector.Primitive.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +Expected a NonEmpty list, but an empty list was found! │ │ │ │ +Codec.CBOR.Class.decodeSomeTypeRep: unexpected tag │ │ │ │ + Tag: │ │ │ │ +Codec.CBOR.Class.decodeSomeTypeRep: Applied non-arrow type │ │ │ │ + To argument: │ │ │ │ + Found argument of kind: │ │ │ │ + Where the constructor: │ │ │ │ + Expects an argument of kind: │ │ │ │ +Codec.CBOR.Class.decodeSomeTypeRep: Kind mismatch │ │ │ │ +Data.Serialise.Binary.CBOR.getKindRep: invalid tag │ │ │ │ +Data.Serialise.Binary.CBOR.getRuntimeRep: invalid tag │ │ │ │ +Type: TypeLitSort -> STRep s (DecodeAction s r) │ │ │ │ +In module `Codec.Serialise.Class' │ │ │ │ +bad constructor number │ │ │ │ +Bad constructor number │ │ │ │ +Empty list encountered for sum type │ │ │ │ +Number of fields mismatch: expected= │ │ │ │ +Wrong number of fields: expected= │ │ │ │ +unexpect tag (expect 0) │ │ │ │ +expect list of length 2 │ │ │ │ +unexpected tag. Expects 0 │ │ │ │ +Data.Serialise.Binary.CBOR.putTypeLitSort: invalid tag │ │ │ │ +unknown tag │ │ │ │ libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ Data.Text.Internal.Fusion.Common │ │ │ │ head_empty │ │ │ │ +expected a single char, found a string │ │ │ │ +expected a word or string │ │ │ │ libraries/text/src/Data/Text.hs │ │ │ │ Data.Text │ │ │ │ text-2.1.3-inplace │ │ │ │ -./Hledger/Utils/Text.hs │ │ │ │ -Hledger.Utils.Text │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -overflow │ │ │ │ -, borderSpaces = │ │ │ │ -, tableBorders = │ │ │ │ -TableOpts {prettyTable = │ │ │ │ -'TopLeft │ │ │ │ -'BottomLeft │ │ │ │ -'BottomRight │ │ │ │ -'TopRight │ │ │ │ -'TableOpts │ │ │ │ -TableOpts │ │ │ │ -Text.Tabular.AsciiWide │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -BottomLeft │ │ │ │ -BottomRight │ │ │ │ -TopRight │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.HL │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.HM │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.HR │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.VT │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.VM │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.VB │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.Cell │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.TopRight │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.BottomRight │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.BottomLeft │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.TopLeft │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.TableOpts │ │ │ │ -'WideBuilder │ │ │ │ -WideBuilder │ │ │ │ -Text.WideString │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -, wbWidth = │ │ │ │ -WideBuilder {wbBuilder = │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.WideString.WideBuilder │ │ │ │ -opBalanceData maMinus │ │ │ │ -./Hledger/Data/BalanceData.hs │ │ │ │ -Hledger.Data.BalanceData │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -opBalanceData maPlus │ │ │ │ -BalanceData │ │ │ │ -, bdnumpostings = │ │ │ │ -, bdincludingsubs = │ │ │ │ -BalanceData{ bdexcludingsubs = │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -match dayOfWeek │ │ │ │ -splitSpan │ │ │ │ -fromList │ │ │ │ -./Hledger/Data/DayPartition.hs │ │ │ │ -'DayPartition │ │ │ │ -DayPartition │ │ │ │ -Hledger.Data.DayPartition │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -Hledger/Data/DayPartition.hs:(211,1)-(215,116)|function dateSpanSplitLimits │ │ │ │ -DayPartition {dayPartitionToPeriodData = │ │ │ │ -Monoid instance │ │ │ │ -Semigroup instance │ │ │ │ -./Hledger/Data/PeriodData.hs │ │ │ │ -periodDataFromList │ │ │ │ -, pdperiods = fromList │ │ │ │ -PeriodData{ pdpre = │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ +expected a list or string │ │ │ │ +Expected non-negative Natural; but got a negative number │ │ │ │ +tried to decode void │ │ │ │ +expect list of length 1 │ │ │ │ +unexpected tag. Expect 0 │ │ │ │ +V1 don't have contructors │ │ │ │ +src/Codec/Serialise/Class.hs │ │ │ │ +Codec.Serialise.Class │ │ │ │ +serialise-0.2.6.1-E7VFk3JUXgNFiyEMM9t2EQ │ │ │ │ +%Y-%m-%dT%H:%M:%S%Q%Z │ │ │ │ +Expected timestamp (tag 0, 1, or 40) │ │ │ │ +Could not parse RFC3339 date │ │ │ │ +Expected numeric type following tag 1 (epoch offset) │ │ │ │ +Expected list of length two (UTCTime) │ │ │ │ +Expected key 1 in extended time │ │ │ │ +Expected key -12 in extended time │ │ │ │ +Bad list length │ │ │ │ +expected list of length │ │ │ │ +unexpected tag │ │ │ │ + Len: │ │ │ │ + Applied type: │ │ │ │ +serialise-0.2.6.1-E7VFk3JUXgNFiyEMM9t2EQ:Codec.Serialise.Class.C:GSerialiseSum │ │ │ │ +serialise-0.2.6.1-E7VFk3JUXgNFiyEMM9t2EQ:Codec.Serialise.Class.C:GSerialiseProd │ │ │ │ +serialise-0.2.6.1-E7VFk3JUXgNFiyEMM9t2EQ:Codec.Serialise.Class.C:Serialise │ │ │ │ +encodeGenUTF8: Impossible │ │ │ │ +src/Codec/Serialise/Internal/GeneralisedUTF8.hs │ │ │ │ +'GeneralisedUTF8 │ │ │ │ +'ConformantUTF8 │ │ │ │ +UTF8Encoding │ │ │ │ +Codec.Serialise.Internal.GeneralisedUTF8 │ │ │ │ +serialise-0.2.6.1-E7VFk3JUXgNFiyEMM9t2EQ │ │ │ │ +GeneralisedUTF8 │ │ │ │ +ConformantUTF8 │ │ │ │ +serialise-0.2.6.1-E7VFk3JUXgNFiyEMM9t2EQ:Codec.Serialise.Internal.GeneralisedUTF8.ConformantUTF8 │ │ │ │ +serialise-0.2.6.1-E7VFk3JUXgNFiyEMM9t2EQ:Codec.Serialise.Internal.GeneralisedUTF8.GeneralisedUTF8 │ │ │ │ +'ConsumeDoubleCanonical │ │ │ │ +'ConsumeDouble │ │ │ │ +'ConsumeFloatCanonical │ │ │ │ +'ConsumeFloat16Canonical │ │ │ │ +'ConsumeFloat │ │ │ │ +'ConsumeMapLen64Canonical │ │ │ │ +'ConsumeListLen64Canonical │ │ │ │ +'ConsumeInt64Canonical │ │ │ │ +'PeekByteOffset │ │ │ │ +'ConsumeMapLen64 │ │ │ │ +'ConsumeListLen64 │ │ │ │ +'ConsumeInt64 │ │ │ │ +'ConsumeTag64Canonical │ │ │ │ +'ConsumeNegWord64Canonical │ │ │ │ +'ConsumeWord64Canonical │ │ │ │ +'ConsumeTag64 │ │ │ │ +'ConsumeNegWord64 │ │ │ │ +'ConsumeWord64 │ │ │ │ +'ConsumeMapLenCanonical │ │ │ │ +'ConsumeListLenCanonical │ │ │ │ +'ConsumeInt32Canonical │ │ │ │ +'ConsumeInt16Canonical │ │ │ │ +'ConsumeInt8Canonical │ │ │ │ +'ConsumeIntCanonical │ │ │ │ +'PeekAvailable │ │ │ │ +'ConsumeMapLenOrIndef │ │ │ │ +'ConsumeListLenOrIndef │ │ │ │ +'ConsumeMapLen │ │ │ │ +'ConsumeListLen │ │ │ │ +'ConsumeInt32 │ │ │ │ +'ConsumeInt16 │ │ │ │ +'ConsumeInt8 │ │ │ │ +'ConsumeInt │ │ │ │ +'ConsumeSimpleCanonical │ │ │ │ +'ConsumeTagCanonical │ │ │ │ +'ConsumeNegWordCanonical │ │ │ │ +'ConsumeWord32Canonical │ │ │ │ +'ConsumeWord16Canonical │ │ │ │ +'ConsumeWord8Canonical │ │ │ │ +'ConsumeWordCanonical │ │ │ │ +'ConsumeSimple │ │ │ │ +'ConsumeTag │ │ │ │ +'ConsumeNegWord │ │ │ │ +'ConsumeWord32 │ │ │ │ +'ConsumeWord16 │ │ │ │ +'ConsumeWord8 │ │ │ │ +'ConsumeWord │ │ │ │ +'PeekTokenType │ │ │ │ +'ConsumeBreakOr │ │ │ │ +'ConsumeBool │ │ │ │ +'ConsumeStringCanonical │ │ │ │ +'ConsumeString │ │ │ │ +'ConsumeUtf8ByteArrayCanonical │ │ │ │ +'ConsumeByteArrayCanonical │ │ │ │ +'ConsumeUtf8ByteArray │ │ │ │ +'ConsumeByteArray │ │ │ │ +'ConsumeBytesCanonical │ │ │ │ +'ConsumeBytes │ │ │ │ +'ConsumeIntegerCanonical │ │ │ │ +'ConsumeInteger │ │ │ │ +'ConsumeNull │ │ │ │ +'ConsumeMapLenIndef │ │ │ │ +'ConsumeListLenIndef │ │ │ │ +'ConsumeStringIndef │ │ │ │ +'ConsumeBytesIndef │ │ │ │ +DecodeAction │ │ │ │ +'TypeInvalid │ │ │ │ +'TypeBreak │ │ │ │ +'TypeSimple │ │ │ │ +'TypeNull │ │ │ │ +'TypeBool │ │ │ │ +'TypeTag64 │ │ │ │ +'TypeTag │ │ │ │ +'TypeMapLenIndef │ │ │ │ +'TypeMapLen64 │ │ │ │ +'TypeMapLen │ │ │ │ +'TypeListLenIndef │ │ │ │ +'TypeListLen64 │ │ │ │ +'TypeListLen │ │ │ │ +'TypeStringIndef │ │ │ │ +'TypeString │ │ │ │ +'TypeBytesIndef │ │ │ │ +'TypeBytes │ │ │ │ +'TypeFloat64 │ │ │ │ +'TypeFloat32 │ │ │ │ +'TypeFloat16 │ │ │ │ +'TypeInteger │ │ │ │ +'TypeNInt64 │ │ │ │ +'TypeNInt │ │ │ │ +'TypeUInt64 │ │ │ │ +'TypeUInt │ │ │ │ +TokenType │ │ │ │ +toEnum{TokenType}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{TokenType}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{TokenType}: tried to take `pred' of first tag in enumeration │ │ │ │ +src/Codec/CBOR/Decoding.hs │ │ │ │ +Codec.CBOR.Decoding │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK │ │ │ │ +expected word │ │ │ │ +expected list of length │ │ │ │ +TypeInvalid │ │ │ │ +TypeBreak │ │ │ │ +TypeSimple │ │ │ │ +TypeNull │ │ │ │ +TypeBool │ │ │ │ +TypeTag64 │ │ │ │ +TypeMapLenIndef │ │ │ │ +TypeMapLen64 │ │ │ │ +TypeMapLen │ │ │ │ +TypeListLenIndef │ │ │ │ +TypeListLen64 │ │ │ │ +TypeListLen │ │ │ │ +TypeStringIndef │ │ │ │ +TypeString │ │ │ │ +TypeBytesIndef │ │ │ │ +TypeBytes │ │ │ │ +TypeFloat64 │ │ │ │ +TypeFloat32 │ │ │ │ +TypeFloat16 │ │ │ │ +TypeInteger │ │ │ │ +TypeNInt64 │ │ │ │ +TypeNInt │ │ │ │ +TypeUInt64 │ │ │ │ +TypeUInt │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeWord │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeWord8 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeWord16 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeWord32 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeNegWord │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeInt │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeInt8 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeInt16 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeInt32 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeListLen │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeMapLen │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeTag │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeWord64 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeNegWord64 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeInt64 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeListLen64 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeMapLen64 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeTag64 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeInteger │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeFloat │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeDouble │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeBytes │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeByteArray │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeString │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeUtf8ByteArray │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeBool │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeSimple │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeBytesIndef │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeStringIndef │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeListLenIndef │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeMapLenIndef │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeNull │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeListLenOrIndef │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeMapLenOrIndef │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeBreakOr │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.PeekTokenType │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.PeekAvailable │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.PeekByteOffset │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeWordCanonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeWord8Canonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeWord16Canonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeWord32Canonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeNegWordCanonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeIntCanonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeInt8Canonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeInt16Canonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeInt32Canonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeListLenCanonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeMapLenCanonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeTagCanonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeWord64Canonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeNegWord64Canonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeInt64Canonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeListLen64Canonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeMapLen64Canonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeTag64Canonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeIntegerCanonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeFloat16Canonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeFloatCanonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeDoubleCanonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeBytesCanonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeByteArrayCanonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeStringCanonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeUtf8ByteArrayCanonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeSimpleCanonical │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.Fail │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.Done │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeUInt │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeUInt64 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeNInt │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeNInt64 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeInteger │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeFloat16 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeFloat32 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeFloat64 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeBytes │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeBytesIndef │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeString │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeStringIndef │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeListLen │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeListLen64 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeListLenIndef │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeMapLen │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeMapLen64 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeMapLenIndef │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeTag │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeTag64 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeBool │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeNull │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeSimple │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeBreak │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeInvalid │ │ │ │ +'Encoding │ │ │ │ +Encoding │ │ │ │ +'TkFloat64 │ │ │ │ +'TkFloat32 │ │ │ │ +'TkFloat16 │ │ │ │ +'TkSimple │ │ │ │ +'TkInteger │ │ │ │ +'TkString │ │ │ │ +'TkUtf8ByteArray │ │ │ │ +'TkByteArray │ │ │ │ +'TkEncoded │ │ │ │ +'TkBytes │ │ │ │ +'TkInt64 │ │ │ │ +'TkTag64 │ │ │ │ +'TkWord64 │ │ │ │ +'TkMapLen │ │ │ │ +'TkListLen │ │ │ │ +'TkBreak │ │ │ │ +'TkUndef │ │ │ │ +'TkMapBegin │ │ │ │ +'TkListBegin │ │ │ │ +'TkStringBegin │ │ │ │ +'TkBytesBegin │ │ │ │ +Codec.CBOR.Encoding │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK │ │ │ │ +TkWord64 │ │ │ │ +TkInt64 │ │ │ │ +TkBytes │ │ │ │ +TkByteArray │ │ │ │ +TkUtf8ByteArray │ │ │ │ +TkListLen │ │ │ │ +TkMapLen │ │ │ │ +TkTag64 │ │ │ │ +TkInteger │ │ │ │ +TkSimple │ │ │ │ +TkEncoded │ │ │ │ +TkBytesBegin │ │ │ │ +TkString │ │ │ │ +TkStringBegin │ │ │ │ +TkListBegin │ │ │ │ +TkMapBegin │ │ │ │ +TkUndef │ │ │ │ +TkFloat16 │ │ │ │ +TkFloat32 │ │ │ │ +TkFloat64 │ │ │ │ +TkBreak │ │ │ │ +src/Codec/CBOR/Encoding.hs:135:20-21|case │ │ │ │ stimes: positive multiplier expected │ │ │ │ -PeriodData │ │ │ │ -mergeWithKey: Given function only1 does not fulfill required conditions (see documentation) │ │ │ │ -libraries/containers/containers/src/Data/Map/Internal.hs │ │ │ │ -Data.Map.Internal │ │ │ │ -containers-0.7-inplace │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -Hledger.Data.PeriodData │ │ │ │ -Albania Lek │ │ │ │ -Afghanistan Afghani │ │ │ │ -Argentina Peso │ │ │ │ -Aruba Guilder │ │ │ │ -Australia Dollar │ │ │ │ -Azerbaijan Manat │ │ │ │ -Bahamas Dollar │ │ │ │ -Barbados Dollar │ │ │ │ -Belarus Ruble │ │ │ │ -Belize Dollar │ │ │ │ -Bermuda Dollar │ │ │ │ -Bolivia Bol │ │ │ │ -Bosnia and Herzegovina Convertible Mark │ │ │ │ -Botswana Pula │ │ │ │ -Bulgaria Lev │ │ │ │ -Brazil Real │ │ │ │ -Brunei Darussalam Dollar │ │ │ │ -Cambodia Riel │ │ │ │ -Canada Dollar │ │ │ │ -Cayman Islands Dollar │ │ │ │ -Chile Peso │ │ │ │ -China Yuan Renminbi │ │ │ │ -Colombia Peso │ │ │ │ -Costa Rica Colon │ │ │ │ -Croatia Kuna │ │ │ │ -Cuba Peso │ │ │ │ -Czech Republic Koruna │ │ │ │ -Denmark Krone │ │ │ │ -Dominican Republic Peso │ │ │ │ -East Caribbean Dollar │ │ │ │ -Egypt Pound │ │ │ │ -El Salvador Colon │ │ │ │ -Euro Member Countries │ │ │ │ -Falkland Islands (Malvinas) Pound │ │ │ │ -Fiji Dollar │ │ │ │ -Ghana Cedi │ │ │ │ -Gibraltar Pound │ │ │ │ -Guatemala Quetzal │ │ │ │ -Guernsey Pound │ │ │ │ -Guyana Dollar │ │ │ │ -Honduras Lempira │ │ │ │ -Hong Kong Dollar │ │ │ │ -Hungary Forint │ │ │ │ -Iceland Krona │ │ │ │ -India Rupee │ │ │ │ -Indonesia Rupiah │ │ │ │ -Iran Rial │ │ │ │ -Isle of Man Pound │ │ │ │ -Israel Shekel │ │ │ │ -Jamaica Dollar │ │ │ │ -Japan Yen │ │ │ │ -Jersey Pound │ │ │ │ -Kazakhstan Tenge │ │ │ │ -Korea (North) Won │ │ │ │ -Korea (South) Won │ │ │ │ -Kyrgyzstan Som │ │ │ │ -Laos Kip │ │ │ │ -Lebanon Pound │ │ │ │ -Liberia Dollar │ │ │ │ -Macedonia Denar │ │ │ │ -Malaysia Ringgit │ │ │ │ -Mauritius Rupee │ │ │ │ -Mexico Peso │ │ │ │ -Mongolia Tughrik │ │ │ │ -Mozambique Metical │ │ │ │ -Namibia Dollar │ │ │ │ -Nepal Rupee │ │ │ │ -Netherlands Antilles Guilder │ │ │ │ -New Zealand Dollar │ │ │ │ -Nicaragua Cordoba │ │ │ │ -Nigeria Naira │ │ │ │ -Norway Krone │ │ │ │ -Oman Rial │ │ │ │ -Pakistan Rupee │ │ │ │ -Panama Balboa │ │ │ │ -Paraguay Guarani │ │ │ │ -Peru Sol │ │ │ │ -Philippines Peso │ │ │ │ -Poland Zloty │ │ │ │ -Qatar Riyal │ │ │ │ -Romania Leu │ │ │ │ -Russia Ruble │ │ │ │ -Saint Helena Pound │ │ │ │ -Saudi Arabia Riyal │ │ │ │ -Serbia Dinar │ │ │ │ -Seychelles Rupee │ │ │ │ -Singapore Dollar │ │ │ │ -Solomon Islands Dollar │ │ │ │ -Somalia Shilling │ │ │ │ -South Africa Rand │ │ │ │ -Sri Lanka Rupee │ │ │ │ -Sweden Krona │ │ │ │ -Switzerland Franc │ │ │ │ -Suriname Dollar │ │ │ │ -Syria Pound │ │ │ │ -Taiwan New Dollar │ │ │ │ -Thailand Baht │ │ │ │ -Trinidad and Tobago Dollar │ │ │ │ -Turkey Lira │ │ │ │ -Tuvalu Dollar │ │ │ │ -Ukraine Hryvnia │ │ │ │ -United Kingdom Pound │ │ │ │ -United States Dollar │ │ │ │ -Uruguay Peso │ │ │ │ -Uzbekistan Som │ │ │ │ -Venezuela Bol │ │ │ │ -Viet Nam Dong │ │ │ │ -Yemen Rial │ │ │ │ -Zimbabwe Dollar │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ -Hledger.Data.Currency │ │ │ │ -Hledger.Data.PeriodicTransaction │ │ │ │ -hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ - is not a first day of the │ │ │ │ - because │ │ │ │ -Unable to generate transactions according to │ │ │ │ -ptperiodexpr= │ │ │ │ -ptinterval= │ │ │ │ -ptsourcepos= │ │ │ │ -ptstatus= │ │ │ │ -ptdescription= │ │ │ │ -ptcomment= │ │ │ │ -ptpostings= │ │ │ │ -PeriodicTransactionPP {%s, %s, %s, %s, %s, %s, %s, %s, %s, %s} │ │ │ │ -Data.MemoUgly │ │ │ │ -uglymemo-0.1.0.1-5GKk5872TFxEzVjouDGO20 │ │ │ │ -terminal-size-0.3.4-5WYBur9DpX11M4bzu1zwp9:System.Console.Terminal.Posix.CWin │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -System.Console.Terminal.Common │ │ │ │ -terminal-size-0.3.4-5WYBur9DpX11M4bzu1zwp9 │ │ │ │ -System.Console.Terminal.Common.Window │ │ │ │ -, width = │ │ │ │ -Window {height = │ │ │ │ -terminal-size-0.3.4-5WYBur9DpX11M4bzu1zwp9:System.Console.Terminal.Common.Window │ │ │ │ -'TestCase │ │ │ │ -tasty-hunit-0.10.2-fxFScOqcuS79Y3A7SdapW │ │ │ │ -Test.Tasty.HUnit │ │ │ │ -TestCase │ │ │ │ -assertString │ │ │ │ -assertEqual │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkWord │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkWord64 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkInt │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkInt64 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkBytes │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkBytesBegin │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkByteArray │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkString │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkUtf8ByteArray │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkStringBegin │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkListLen │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkListBegin │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkMapLen │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkMapBegin │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkTag │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkTag64 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkInteger │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkNull │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkUndef │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkBool │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkSimple │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkFloat16 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkFloat32 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkFloat64 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkBreak │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkEncoded │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkEnd │ │ │ │ +list len too long (> max int) │ │ │ │ +map len too long (> max int) │ │ │ │ +toFlatTerm: encodePreEncoded used with invalid CBOR: │ │ │ │ +Failed to get a Partial │ │ │ │ +src/Codec/CBOR/FlatTerm.hs │ │ │ │ +invalid token encoding │ │ │ │ +trailing tokens: │ │ │ │ +, in context │ │ │ │ +unexpected token │ │ │ │ +TkString │ │ │ │ +TkBytes │ │ │ │ +TkFloat64 │ │ │ │ +TkFloat32 │ │ │ │ +TkFloat16 │ │ │ │ +TkSimple │ │ │ │ +TkMapBegin │ │ │ │ +TkMapLen │ │ │ │ +TkListBegin │ │ │ │ +TkListLen │ │ │ │ +TkStringBegin │ │ │ │ +TkBytesBegin │ │ │ │ +TkInteger │ │ │ │ +unexpected end of input in context │ │ │ │ +InString │ │ │ │ +InBytes │ │ │ │ +InMapKey │ │ │ │ +InMapVal │ │ │ │ +InTagged │ │ │ │ +TopLevelSingle │ │ │ │ +TopLevelSequence │ │ │ │ +InListN │ │ │ │ +InMapNKey │ │ │ │ +InMapNVal │ │ │ │ +'InTagged │ │ │ │ +'InMapNVal │ │ │ │ +'InMapNKey │ │ │ │ +'InListN │ │ │ │ +'InMapVal │ │ │ │ +'InMapKey │ │ │ │ +'InBytes │ │ │ │ +'InString │ │ │ │ +'TopLevelSequence │ │ │ │ +'TopLevelSingle │ │ │ │ +'TkFloat64 │ │ │ │ +'TkFloat32 │ │ │ │ +'TkFloat16 │ │ │ │ +'TkSimple │ │ │ │ +'TkMapLen │ │ │ │ +'TkListLen │ │ │ │ +'TkString │ │ │ │ +'TkBytes │ │ │ │ +'TkInteger │ │ │ │ +'TkBreak │ │ │ │ +'TkMapBegin │ │ │ │ +'TkListBegin │ │ │ │ +'TkStringBegin │ │ │ │ +'TkBytesBegin │ │ │ │ +TermToken │ │ │ │ +Codec.CBOR.FlatTerm │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK │ │ │ │ +src/Codec/CBOR/FlatTerm.hs:107:15-16|case │ │ │ │ +decodeWord: unexpected end of input │ │ │ │ +decodeWord: unexpected token │ │ │ │ +decodeWord8: unexpected end of input │ │ │ │ +decodeWord8: unexpected token │ │ │ │ +decodeWord16: unexpected end of input │ │ │ │ +decodeWord16: unexpected token │ │ │ │ +decodeWord32: unexpected end of input │ │ │ │ +decodeWord32: unexpected token │ │ │ │ +decodeNegWord: unexpected end of input │ │ │ │ +decodeNegWord: unexpected token │ │ │ │ +decodeInt: unexpected end of input │ │ │ │ +decodeInt: unexpected token │ │ │ │ +decodeInt8: unexpected end of input │ │ │ │ +decodeInt8: unexpected token │ │ │ │ +decodeInt16: unexpected end of input │ │ │ │ +decodeInt16: unexpected token │ │ │ │ +decodeInt32: unexpected end of input │ │ │ │ +decodeInt32: unexpected token │ │ │ │ +decodeListLen: unexpected end of input │ │ │ │ +decodeListLen: unexpected token │ │ │ │ +decodeMapLen: unexpected end of input │ │ │ │ +decodeMapLen: unexpected token │ │ │ │ +decodeTag: unexpected end of input │ │ │ │ +decodeTag: unexpected token │ │ │ │ +decodeWord64: unexpected end of input │ │ │ │ +decodeWord64: unexpected token │ │ │ │ +decodeNegWord64: unexpected end of input │ │ │ │ +decodeNegWord64: unexpected token │ │ │ │ +decodeInt64: unexpected end of input │ │ │ │ +decodeInt64: unexpected token │ │ │ │ +decodeTag64: unexpected end of input │ │ │ │ +decodeTag64: unexpected token │ │ │ │ +decodeInteger: unexpected end of input │ │ │ │ +decodeInteger: unexpected token │ │ │ │ +decodeFloat: unexpected end of input │ │ │ │ +decodeFloat: unexpected token │ │ │ │ +decodeDouble: unexpected end of input │ │ │ │ +decodeDouble: unexpected token │ │ │ │ +decodeBytes: unexpected end of input │ │ │ │ +decodeBytes: unexpected token │ │ │ │ +decodeByteArray: unexpected end of input │ │ │ │ +decodeByteArray: unexpected token │ │ │ │ +decodeString: unexpected end of input │ │ │ │ +decodeString: unexpected token │ │ │ │ +decodeUtf8ByteArray: unexpected end of input │ │ │ │ +decodeUtf8ByteArray: unexpected token │ │ │ │ +decodeBool: unexpected end of input │ │ │ │ +decodeBool: unexpected token │ │ │ │ +decodeSimple: unexpected end of input │ │ │ │ +decodeSimple: unexpected token │ │ │ │ +decodeBytesIndef: unexpected end of input │ │ │ │ +decodeBytesIndef: unexpected token │ │ │ │ +decodeStringIndef: unexpected end of input │ │ │ │ +decodeStringIndef: unexpected token │ │ │ │ +decodeListLenIndef: unexpected end of input │ │ │ │ +decodeListLenIndef: unexpected token │ │ │ │ +decodeMapLenIndef: unexpected end of input │ │ │ │ +decodeMapLenIndef: unexpected token │ │ │ │ +decodeNull: unexpected end of input │ │ │ │ +decodeNull: unexpected token │ │ │ │ +decodeListLenOrIndef: unexpected end of input │ │ │ │ +decodeListLenOrIndef: unexpected token │ │ │ │ +decodeMapLenOrIndef: unexpected end of input │ │ │ │ +decodeMapLenOrIndef: unexpected token │ │ │ │ +decodeBreakOr: unexpected end of input │ │ │ │ +decodeBreakOr: unexpected token │ │ │ │ +decodeWordCanonical: unexpected end of input │ │ │ │ +decodeWordCanonical: unexpected token │ │ │ │ +decodeWord8Canonical: unexpected end of input │ │ │ │ +decodeWord8Canonical: unexpected token │ │ │ │ +decodeWord16Canonical: unexpected end of input │ │ │ │ +decodeWord16Canonical: unexpected token │ │ │ │ +decodeWord32Canonical: unexpected end of input │ │ │ │ +decodeWord32Canonical: unexpected token │ │ │ │ +decodeNegWordCanonical: unexpected end of input │ │ │ │ +decodeNegWordCanonical: unexpected token │ │ │ │ +decodeIntCanonical: unexpected end of input │ │ │ │ +decodeIntCanonical: unexpected token │ │ │ │ +decodeInt8Canonical: unexpected end of input │ │ │ │ +decodeInt8Canonical: unexpected token │ │ │ │ +decodeInt16Canonical: unexpected end of input │ │ │ │ +decodeInt16Canonical: unexpected token │ │ │ │ +decodeInt32Canonical: unexpected end of input │ │ │ │ +decodeInt32Canonical: unexpected token │ │ │ │ +decodeListLenCanonical: unexpected end of input │ │ │ │ +decodeListLenCanonical: unexpected token │ │ │ │ +decodeMapLenCanonical: unexpected end of input │ │ │ │ +decodeMapLenCanonical: unexpected token │ │ │ │ +decodeTagCanonical: unexpected end of input │ │ │ │ +decodeTagCanonical: unexpected token │ │ │ │ +decodeWord64Canonical: unexpected end of input │ │ │ │ +decodeWord64Canonical: unexpected token │ │ │ │ +decodeNegWord64Canonical: unexpected end of input │ │ │ │ +decodeNegWord64Canonical: unexpected token │ │ │ │ +decodeInt64Canonical: unexpected end of input │ │ │ │ +decodeInt64Canonical: unexpected token │ │ │ │ +decodeTag64Canonical: unexpected end of input │ │ │ │ +decodeTag64Canonical: unexpected token │ │ │ │ +decodeIntegerCanonical: unexpected end of input │ │ │ │ +decodeIntegerCanonical: unexpected token │ │ │ │ +decodeFloat16Canonical: unexpected end of input │ │ │ │ +decodeFloat16Canonical: unexpected token │ │ │ │ +decodeFloatCanonical: unexpected end of input │ │ │ │ +decodeFloatCanonical: unexpected token │ │ │ │ +decodeDoubleCanonical: unexpected end of input │ │ │ │ +decodeDoubleCanonical: unexpected token │ │ │ │ +decodeBytesCanonical: unexpected end of input │ │ │ │ +decodeBytesCanonical: unexpected token │ │ │ │ +decodeByteArrayCanonical: unexpected end of input │ │ │ │ +decodeByteArrayCanonical: unexpected token │ │ │ │ +decodeStringCanonical: unexpected end of input │ │ │ │ +decodeStringCanonical: unexpected token │ │ │ │ +decodeUtf8ByteArrayCanonical: unexpected end of input │ │ │ │ +decodeUtf8ByteArrayCanonical: unexpected token │ │ │ │ +decodeSimpleCanonical: unexpected end of input │ │ │ │ +decodeSimpleCanonical: unexpected token │ │ │ │ +peekTokenType: unexpected end of input │ │ │ │ +peekTokenType: unexpected token │ │ │ │ +decodeListLen64: unexpected end of input │ │ │ │ +decodeListLen64: unexpected token │ │ │ │ +decodeMapLen64: unexpected end of input │ │ │ │ +decodeMapLen64: unexpected token │ │ │ │ +decodeListLen64Canonical: unexpected end of input │ │ │ │ +decodeListLen64Canonical: unexpected token │ │ │ │ +decodeMapLen64Canonical: unexpected end of input │ │ │ │ +decodeMapLen64Canonical: unexpected token │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TopLevelSingle │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TopLevelSequence │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.InString │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.InBytes │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.InListN │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.InList │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.InMapNKey │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.InMapNVal │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.InMapKey │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.InMapVal │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.InTagged │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkInt │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkInteger │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkBytes │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkBytesBegin │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkString │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkStringBegin │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkListLen │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkListBegin │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkMapLen │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkMapBegin │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkBreak │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkTag │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkBool │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkNull │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkSimple │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkFloat16 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkFloat32 │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkFloat64 │ │ │ │ +src/Codec/CBOR/Read.hs │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +expected bool │ │ │ │ +expected bytes start │ │ │ │ +expected string start │ │ │ │ +expected list start │ │ │ │ +expected map start │ │ │ │ +expected null │ │ │ │ +expected list len or indef │ │ │ │ +expected map len or indef │ │ │ │ +non-canonical word │ │ │ │ +expected word │ │ │ │ +non-canonical word8 │ │ │ │ +expected word8 │ │ │ │ +non-canonical word16 │ │ │ │ +expected word16 │ │ │ │ +non-canonical word32 │ │ │ │ +expected word32 │ │ │ │ +non-canonical int │ │ │ │ +expected int │ │ │ │ +non-canonical int8 │ │ │ │ +expected int8 │ │ │ │ +non-canonical int16 │ │ │ │ +expected int16 │ │ │ │ +non-canonical int32 │ │ │ │ +expected int32 │ │ │ │ +non-canonical list len │ │ │ │ +expected list len │ │ │ │ +non-canonical map len │ │ │ │ +expected map len │ │ │ │ +non-canonical tag │ │ │ │ +expected tag │ │ │ │ +non-canonical word64 │ │ │ │ +expected word64 │ │ │ │ +non-canonical negative int │ │ │ │ +expected negative int │ │ │ │ +non-canonical int64 │ │ │ │ +expected int64 │ │ │ │ +non-canonical list len 64 │ │ │ │ +expected list len 64 │ │ │ │ +non-canonical map len 64 │ │ │ │ +expected map len 64 │ │ │ │ +non-canonical tag64 │ │ │ │ +expected tag64 │ │ │ │ +non-canonical integer │ │ │ │ +expected integer │ │ │ │ +non-canonical float16 │ │ │ │ +non-canonical float │ │ │ │ +expected float │ │ │ │ +non-canonical double │ │ │ │ +expected double │ │ │ │ +expected bytes │ │ │ │ +invalid UTF8 │ │ │ │ +non-canonical length prefix │ │ │ │ +expected string │ │ │ │ +non-canonical simple │ │ │ │ +expected simple │ │ │ │ +DecodedToken │ │ │ │ +DecodeFailure │ │ │ │ +TooLong │ │ │ │ +end of input │ │ │ │ + not in range [0.. │ │ │ │ +Error in array index; │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +'BigNIntNeedBody │ │ │ │ +'BigUIntNeedBody │ │ │ │ +'BigIntToken │ │ │ │ +'BigNIntNeedHeader │ │ │ │ +'BigUIntNeedHeader │ │ │ │ +BigIntToken │ │ │ │ +'TooLong │ │ │ │ +LongToken │ │ │ │ +'DecodedToken │ │ │ │ +'DecodeFailure │ │ │ │ +DecodedToken │ │ │ │ +'SlowConsumeTokenString │ │ │ │ +'SlowConsumeTokenUtf8ByteArray │ │ │ │ +'SlowConsumeTokenByteArray │ │ │ │ +'SlowConsumeTokenBytes │ │ │ │ +'SlowFail │ │ │ │ +'SlowDecodeAction │ │ │ │ +'SlowPeekByteOffset │ │ │ │ +'FastDone │ │ │ │ +SlowPath │ │ │ │ +IncrementalDecoder │ │ │ │ +'Partial │ │ │ │ +'DeserialiseFailure │ │ │ │ +Codec.CBOR: deserialising failed at offset │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK │ │ │ │ +Codec.CBOR.Read │ │ │ │ +DeserialiseFailure │ │ │ │ +DeserialiseFailure │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.BigIntToken │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.BigUIntNeedBody │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.BigNIntNeedBody │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.BigUIntNeedHeader │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.BigNIntNeedHeader │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.Fits │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.TooLong │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.DecodedToken │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.DecodeFailure │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.FastDone │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.SlowConsumeTokenBytes │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.SlowConsumeTokenByteArray │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.SlowConsumeTokenString │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.SlowConsumeTokenUtf8ByteArray │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.SlowPeekByteOffset │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.SlowDecodeAction │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.SlowFail │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.Partial │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.Done │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.Fail │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.DeserialiseFailure │ │ │ │ +unexpected break │ │ │ │ +invalid token encoding │ │ │ │ +'TDouble │ │ │ │ +'TSimple │ │ │ │ +'TTagged │ │ │ │ +'TStringI │ │ │ │ +'TString │ │ │ │ +'TBytesI │ │ │ │ +'TInteger │ │ │ │ +Codec.CBOR.Term │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK │ │ │ │ +TStringI │ │ │ │ +TInteger │ │ │ │ +TBytesI │ │ │ │ +TString │ │ │ │ +TStringI │ │ │ │ +TTagged │ │ │ │ +TInteger │ │ │ │ +TSimple │ │ │ │ +TDouble │ │ │ │ +src/Codec/CBOR/Term.hs:82:13-14|case │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TInt │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TInteger │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TBytes │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TBytesI │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TString │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TStringI │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TList │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TListI │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TMap │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TMapI │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TTagged │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TBool │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TNull │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TSimple │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.THalf │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TFloat │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TDouble │ │ │ │ +ByteArray │ │ │ │ +IsString(Codec.CBOR.ByteArray): Non-ASCII character │ │ │ │ +src/Codec/CBOR/ByteArray.hs │ │ │ │ +Codec.CBOR.ByteArray │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK │ │ │ │ +SlicedByteArray │ │ │ │ +IsString(Codec.CBOR.ByteArray.Sliced): Non-ASCII character │ │ │ │ +src/Codec/CBOR/ByteArray/Sliced.hs │ │ │ │ +Codec.CBOR.ByteArray.Sliced │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.ByteArray.Sliced.SBA │ │ │ │ +Codec.CBOR.ByteArray.Internal │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK │ │ │ │ +'Counter │ │ │ │ +Codec.CBOR.Magic │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK │ │ │ │ +cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Magic.Counter │ │ │ │ +Data/X509/Validation.hs:103:21-22|case │ │ │ │ +./Data/X509/Validation.hs │ │ │ │ +'IPv6Address │ │ │ │ +'IPv4Address │ │ │ │ +IPAddress │ │ │ │ +'ValidationHooks │ │ │ │ +ValidationHooks │ │ │ │ +'ValidationChecks │ │ │ │ +ValidationChecks │ │ │ │ +'InvalidSignature │ │ │ │ +'CacheSaysNo │ │ │ │ +'NameMismatch │ │ │ │ +'InvalidName │ │ │ │ +'EmptyChain │ │ │ │ +'LeafNotV3 │ │ │ │ +'LeafKeyPurposeNotAllowed │ │ │ │ +'LeafKeyUsageNotAllowed │ │ │ │ +'InvalidWildcard │ │ │ │ +'NoCommonName │ │ │ │ +'AuthorityTooDeep │ │ │ │ +'NotAnAuthority │ │ │ │ +'NotAllowedToSign │ │ │ │ +'UnknownCA │ │ │ │ +'SelfSigned │ │ │ │ +'InFuture │ │ │ │ +'Expired │ │ │ │ +'UnknownCriticalExtension │ │ │ │ +FailedReason │ │ │ │ +Data.X509.Validation │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p │ │ │ │ +ValidationChecks {checkTimeValidity = │ │ │ │ +, checkLeafV3 = │ │ │ │ +, checkExhaustive = │ │ │ │ +, checkCAConstraints = │ │ │ │ +, checkStrictOrdering = │ │ │ │ +checkAtTime = │ │ │ │ +, checkFQHN = │ │ │ │ +, checkLeafKeyPurpose = │ │ │ │ +, checkLeafKeyUsage = │ │ │ │ +InvalidSignature │ │ │ │ +CacheSaysNo │ │ │ │ +EmptyChain │ │ │ │ +LeafNotV3 │ │ │ │ +LeafKeyPurposeNotAllowed │ │ │ │ +LeafKeyUsageNotAllowed │ │ │ │ +InvalidWildcard │ │ │ │ +NameMismatch │ │ │ │ +InvalidName │ │ │ │ +NoCommonName │ │ │ │ +AuthorityTooDeep │ │ │ │ +NotAnAuthority │ │ │ │ +NotAllowedToSign │ │ │ │ +UnknownCA │ │ │ │ +SelfSigned │ │ │ │ +InFuture │ │ │ │ +UnknownCriticalExtension │ │ │ │ +Data/X509/Validation.hs:416:15-16|case │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.IPv4Address │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.IPv6Address │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.ValidationHooks │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.ValidationChecks │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.UnknownCriticalExtension │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Expired │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.InFuture │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.SelfSigned │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.UnknownCA │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.NotAllowedToSign │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.NotAnAuthority │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.AuthorityTooDeep │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.NoCommonName │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.InvalidName │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.NameMismatch │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.InvalidWildcard │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.LeafKeyUsageNotAllowed │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.LeafKeyPurposeNotAllowed │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.LeafNotV3 │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.EmptyChain │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.CacheSaysNo │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.InvalidSignature │ │ │ │ +'SignatureFailed │ │ │ │ +'SignaturePass │ │ │ │ +SignatureVerification │ │ │ │ +'SignatureUnimplemented │ │ │ │ +'SignaturePubkeyMismatch │ │ │ │ +'SignatureInvalid │ │ │ │ +SignatureFailure │ │ │ │ +Data.X509.Validation.Signature │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p │ │ │ │ +SignatureFailed │ │ │ │ +SignaturePass │ │ │ │ +Data/X509/Validation/Signature.hs:45:21-22|case │ │ │ │ +SignatureUnimplemented │ │ │ │ +SignaturePubkeyMismatch │ │ │ │ +SignatureInvalid │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Signature.SignaturePass │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Signature.SignatureFailed │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Signature.SignatureInvalid │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Signature.SignaturePubkeyMismatch │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Signature.SignatureUnimplemented │ │ │ │ +'Fingerprint │ │ │ │ +Fingerprint │ │ │ │ +Data.X509.Validation.Fingerprint │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p │ │ │ │ +Fingerprint │ │ │ │ but got: │ │ │ │ -expected: │ │ │ │ -assertBool │ │ │ │ -assertFailure │ │ │ │ -callStack │ │ │ │ -./Test/Tasty/HUnit/Orig.hs │ │ │ │ -'C:Assertable │ │ │ │ -Assertable │ │ │ │ -'HUnitFailure │ │ │ │ -'C:AssertionPredicable │ │ │ │ -AssertionPredicable │ │ │ │ -HUnitFailure │ │ │ │ -tasty-hunit-0.10.2-fxFScOqcuS79Y3A7SdapW │ │ │ │ -Test.Tasty.HUnit.Orig │ │ │ │ -HUnitFailure │ │ │ │ -tasty-hunit-0.10.2-fxFScOqcuS79Y3A7SdapW:Test.Tasty.HUnit.Orig.HUnitFailure │ │ │ │ -'TestCaseSteps │ │ │ │ -s (%.02fs) │ │ │ │ -tasty-hunit-0.10.2-fxFScOqcuS79Y3A7SdapW │ │ │ │ -Test.Tasty.HUnit.Steps │ │ │ │ -TestCaseSteps │ │ │ │ -Test.Tasty │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ + expected │ │ │ │ +'ValidationCache │ │ │ │ +ValidationCache │ │ │ │ +'ValidationCacheDenied │ │ │ │ +'ValidationCacheUnknown │ │ │ │ +'ValidationCachePass │ │ │ │ +ValidationCacheResult │ │ │ │ +Data.X509.Validation.Cache │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p │ │ │ │ +ValidationCacheUnknown │ │ │ │ +ValidationCacheDenied │ │ │ │ +ValidationCachePass │ │ │ │ +Data/X509/Validation/Cache.hs:39:21-22|case │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Cache.ValidationCache │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Cache.ValidationCachePass │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Cache.ValidationCacheDenied │ │ │ │ +crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Cache.ValidationCacheUnknown │ │ │ │ +/etc/ssl/cert.pem │ │ │ │ +/usr/local/share/certs/ │ │ │ │ +/system/etc/security/cacerts/ │ │ │ │ +/etc/ssl/certs/ │ │ │ │ +SYSTEM_CERTIFICATE_PATH │ │ │ │ +System.X509.Unix │ │ │ │ +crypton-x509-system-1.6.7-DzfdK0xIzHACWRVS8zdamA │ │ │ │ +./Data/X509/CertificateStore.hs │ │ │ │ +'CertificateStores │ │ │ │ +'CertificateStore │ │ │ │ +CertificateStore │ │ │ │ +Data.X509.CertificateStore │ │ │ │ +crypton-x509-store-1.6.12-5gWhZMn5k7pBZ6KIwhphs5 │ │ │ │ stimes: positive multiplier expected │ │ │ │ -OptionSet: broken invariant (shouldn't happen) │ │ │ │ -./Test/Tasty/Options.hs │ │ │ │ -Could not parse: │ │ │ │ - is not a valid │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ -Test.Tasty.Options │ │ │ │ -IsOption │ │ │ │ -'C:IsOption │ │ │ │ -OptionValue │ │ │ │ -'OptionValue │ │ │ │ -OptionSet │ │ │ │ -'OptionSet │ │ │ │ -OptionDescription │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Options.Option │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Options.OptionValue │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Options.C:IsOption │ │ │ │ -Test.Tasty.Providers │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ -'ResultDetailsPrinter │ │ │ │ -'ConsoleFormat │ │ │ │ -ConsoleFormat │ │ │ │ -Test.Tasty.Providers.ConsoleFormat │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ -ResultDetailsPrinter │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Providers.ConsoleFormat.ConsoleFormat │ │ │ │ -' to rerun this test only. │ │ │ │ -Use -p ' │ │ │ │ - (%.2fs) │ │ │ │ -%s: %.0f%% │ │ │ │ -%s%s: %s │ │ │ │ - (%.2fs) │ │ │ │ -All %d tests passed │ │ │ │ -%d out of %d tests failed │ │ │ │ -internal error: index out of bounds │ │ │ │ -./Test/Tasty/Ingredients/ConsoleReporter.hs │ │ │ │ -never|always|auto │ │ │ │ -DURATION │ │ │ │ -AnsiTricks │ │ │ │ -UseColor │ │ │ │ -MinDurationToReport │ │ │ │ -HideSuccesses │ │ │ │ -Test.Tasty.Ingredients.ConsoleReporter │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ -ansi-tricks │ │ │ │ -Enable various ANSI terminal tricks. Can be set to 'true' or 'false'. │ │ │ │ -When to use colored output │ │ │ │ -min-duration-to-report │ │ │ │ -(suffixes: ms,s,m,h; default: s) │ │ │ │ -The minimum amount of time a test can take before tasty prints timing information │ │ │ │ -hide-successes │ │ │ │ -Do not print tests that passed successfully │ │ │ │ -Do not produce any output; indicate success only by the exit code │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Ingredients.ConsoleReporter.Never │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Ingredients.ConsoleReporter.Always │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Ingredients.ConsoleReporter.Auto │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Ingredients.ConsoleReporter.Statistics │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Ingredients.ConsoleReporter.PrintTest │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Ingredients.ConsoleReporter.PrintHeading │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Ingredients.ConsoleReporter.Skip │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Ingredients.ConsoleReporter.Seq │ │ │ │ -'SubstrFn │ │ │ │ -'LengthFn │ │ │ │ -'ToLowerFn │ │ │ │ -'ToUpperFn │ │ │ │ -'MatchFn │ │ │ │ -'NoMatch │ │ │ │ -'StringLit │ │ │ │ -Test.Tasty.Patterns.Types │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ -Test/Tasty/Patterns/Types.hs:38:5-6|case │ │ │ │ -NoMatch │ │ │ │ -MatchFn │ │ │ │ -SubstrFn │ │ │ │ -StringLit │ │ │ │ -ToUpperFn │ │ │ │ -ToLowerFn │ │ │ │ -LengthFn │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.IntLit │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.NF │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.Add │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.Sub │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.Neg │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.Not │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.And │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.LT │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.GT │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.LE │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.GE │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.EQ │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.NE │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.Or │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.Concat │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.Match │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.NoMatch │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.Field │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.StringLit │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.If │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.ERE │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.ToUpperFn │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.ToLowerFn │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.LengthFn │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.MatchFn │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Types.SubstrFn │ │ │ │ -toupper( │ │ │ │ -tolower( │ │ │ │ -length() │ │ │ │ -Test.Tasty.Patterns.Printer │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ -Could not parse pattern │ │ │ │ -, resultDetailsPrinter = ResultDetailsPrinter} │ │ │ │ -, resultTime = │ │ │ │ -, resultShortDescription = │ │ │ │ -, resultDescription = │ │ │ │ -Result {resultOutcome = │ │ │ │ -, progressPercent = │ │ │ │ -Progress {progressText = │ │ │ │ -Exception: │ │ │ │ -'AnnTestGroup │ │ │ │ -'AnnWithResource │ │ │ │ -'AnnAfter │ │ │ │ -'AnnSingleTest │ │ │ │ -'AnnEmptyTestTree │ │ │ │ -AnnTestTree │ │ │ │ -TreeFold │ │ │ │ -'TestGroup │ │ │ │ -'AskOptions │ │ │ │ -'PlusTestOptions │ │ │ │ -'WithResource │ │ │ │ -'SingleTest │ │ │ │ -TestTree │ │ │ │ -'Sequential │ │ │ │ -'Parallel │ │ │ │ -'AllFinish │ │ │ │ -'AllSucceed │ │ │ │ -DependencyType │ │ │ │ -./Test/Tasty/Core.hs │ │ │ │ -'UnexpectedState │ │ │ │ -'UseOutsideOfTest │ │ │ │ -'NotRunningTests │ │ │ │ -'ResourceSpec │ │ │ │ -ResourceSpec │ │ │ │ -'C:IsTest │ │ │ │ -'Progress │ │ │ │ -Progress │ │ │ │ -'Failure │ │ │ │ -'Success │ │ │ │ -'TestTimedOut │ │ │ │ -'TestThrewException │ │ │ │ -'TestDepFailed │ │ │ │ -'TestFailed │ │ │ │ -FailureReason │ │ │ │ -Sequential │ │ │ │ -Failure │ │ │ │ -TestDepFailed │ │ │ │ -TestTimedOut │ │ │ │ -TestThrewException │ │ │ │ -TestFailed │ │ │ │ -It looks like you're attempting to use a resource outside of its test. Don't do that! │ │ │ │ -Unexpected state of the resource (%s) in %s. Report as a tasty bug. │ │ │ │ -Unhandled resource. Probably a bug in the runner you're using. │ │ │ │ -Whether to execute tests sequentially or in parallel │ │ │ │ -execution-mode │ │ │ │ -AllFinish │ │ │ │ -AllSucceed │ │ │ │ -Parallel │ │ │ │ -Sequential │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ -Test.Tasty.Core │ │ │ │ -ResourceError │ │ │ │ -ExecutionMode │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.AnnEmptyTestTree │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.AnnSingleTest │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.AnnTestGroup │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.AnnWithResource │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.AnnAfter │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.TreeFold │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.SingleTest │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.TestGroup │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.PlusTestOptions │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.WithResource │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.AskOptions │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.After │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.Sequential │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.Parallel │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.AllSucceed │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.AllFinish │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.NotRunningTests │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.UnexpectedState │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.UseOutsideOfTest │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.ResourceSpec │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.C:IsTest │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.Progress │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.Result │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.Success │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.Failure │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.TestFailed │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.TestThrewException │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.TestTimedOut │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Core.TestDepFailed │ │ │ │ -Timeout │ │ │ │ -NoTimeout │ │ │ │ -'HideProgress │ │ │ │ -'Timeout │ │ │ │ -'NoTimeout │ │ │ │ -'NumThreads │ │ │ │ -DURATION │ │ │ │ -HideProgress │ │ │ │ -NumThreads │ │ │ │ -Test.Tasty.Options.Core │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ -Test/Tasty/Options/Core.hs:62:5-6|case │ │ │ │ -hide-progress │ │ │ │ -Do not show progress │ │ │ │ -Timeout for individual tests (suffixes: ms,s,m,h; default: s) │ │ │ │ -num-threads │ │ │ │ -Number of threads to use for tests execution │ │ │ │ -# of cores/capabilities │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Options.Core.Timeout │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Options.Core.NoTimeout │ │ │ │ -./Test/Tasty/Patterns.hs │ │ │ │ -'TestPattern │ │ │ │ -TestPattern │ │ │ │ -TestPattern │ │ │ │ -Test.Tasty.Patterns │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ -Select only tests which satisfy a pattern or awk expression. │ │ │ │ -message threw an exception: %s │ │ │ │ -exceptions keep throwing other exceptions! │ │ │ │ -'SignalException │ │ │ │ -SignalException │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ -Test.Tasty.Runners.Utils │ │ │ │ -SignalException │ │ │ │ -No ingredients agreed to run. Something is wrong either with your ingredient set or the options. │ │ │ │ -Mmm... tasty test suite │ │ │ │ -by the defaultValue method of IsOption. │ │ │ │ -default values is unnecessary, as their functionality is subsumed │ │ │ │ -to read environment variable options properly. Moreover, assigning │ │ │ │ -optionCLParser is prohibited, as it interferes with tasty's ability │ │ │ │ -Using default values (e.g., with Options.Applicative.value) in │ │ │ │ -well with how tasty displays default values. │ │ │ │ -a single option here, as defining multiple options does not play │ │ │ │ -optionCLParser defines multiple options. Consider only defining │ │ │ │ -WARNING (in the IsOption instance for │ │ │ │ -Test.Tasty.CmdLine │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ -'ListTests │ │ │ │ -Do not run the tests; just print their names │ │ │ │ -list-tests │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ -Test.Tasty.Ingredients.ListTests │ │ │ │ -ListTests │ │ │ │ -Only TestReporters can be composed │ │ │ │ -./Test/Tasty/Ingredients.hs │ │ │ │ -'TestManager │ │ │ │ -'TestReporter │ │ │ │ -Ingredient │ │ │ │ -Test.Tasty.Ingredients │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Ingredients.TestReporter │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Ingredients.TestManager │ │ │ │ -'NonUnary │ │ │ │ -'Ambiguous │ │ │ │ -'Success │ │ │ │ -'Invalid │ │ │ │ -ParseResult │ │ │ │ -Test.Tasty.Patterns.Parser │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ -Ambiguous │ │ │ │ -Success │ │ │ │ -Test/Tasty/Patterns/Parser.hs:39:5-6|case │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Parser.Unary │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Parser.NonUnary │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Parser.Success │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Parser.Invalid │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Parser.Ambiguous │ │ │ │ -Not a number: │ │ │ │ -String is not numeric: │ │ │ │ -Uninitialized │ │ │ │ -'Uninitialized │ │ │ │ -Test.Tasty.Patterns.Eval │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Eval.VN │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Eval.VS │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Eval.Uninitialized │ │ │ │ -./Control/Concurrent/Async.hs │ │ │ │ -'AsyncCancelled │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ -Control.Concurrent.Async │ │ │ │ -AsyncCancelled │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Control.Concurrent.Async.AsyncCancelled │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Control.Concurrent.Async.Async │ │ │ │ -./Test/Tasty/Options/Env.hs │ │ │ │ -'BadOption │ │ │ │ -Bad environment variable %s='%s' (parsed as option %s) │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ -Test.Tasty.Options.Env │ │ │ │ -EnvOptionException │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Options.Env.BadOption │ │ │ │ -'Postfix │ │ │ │ -Operator │ │ │ │ -Test.Tasty.Patterns.Expr │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Expr.InfixN │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Expr.InfixL │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Expr.InfixR │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Expr.Prefix │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Expr.Postfix │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Patterns.Expr.TernR │ │ │ │ -getResource │ │ │ │ -Timed out after │ │ │ │ -tasty_test_execution_thread │ │ │ │ -./Test/Tasty/Run.hs │ │ │ │ -'TAction │ │ │ │ -'TResource │ │ │ │ -TestActionTree │ │ │ │ -'TestAction │ │ │ │ -TestAction │ │ │ │ -'Dependency │ │ │ │ -Dependency │ │ │ │ -'PatternDep │ │ │ │ -'ExactDep │ │ │ │ -DependencySpec │ │ │ │ -'DependencyLoop │ │ │ │ -'Finalizer │ │ │ │ -Finalizer │ │ │ │ -'Initializer │ │ │ │ -Initializer │ │ │ │ -'FailedToCreate │ │ │ │ -'Created │ │ │ │ -'Destroyed │ │ │ │ -'BeingDestroyed │ │ │ │ -'BeingCreated │ │ │ │ -'NotCreated │ │ │ │ -Resource │ │ │ │ -'Executing │ │ │ │ -'NotStarted │ │ │ │ -Dependency │ │ │ │ -Test/Tasty/Run.hs:274:13-14|case │ │ │ │ -Executing │ │ │ │ -NotStarted │ │ │ │ -PatternDep ( │ │ │ │ -) () │ │ │ │ -ExactDep ( │ │ │ │ -FailedToCreate │ │ │ │ -Destroyed │ │ │ │ -BeingDestroyed │ │ │ │ -BeingCreated │ │ │ │ -NotCreated │ │ │ │ -Test dependencies have cycles: │ │ │ │ -- │ │ │ │ -DependencyException │ │ │ │ -Test.Tasty.Run │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.TResource │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.TGroup │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.TAction │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.TestAction │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.Dependency │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.ExactDep │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.PatternDep │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.Finalizer │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.Initializer │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.NotCreated │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.BeingCreated │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.FailedToCreate │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.Created │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.BeingDestroyed │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.Destroyed │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.NotStarted │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.Executing │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.Done │ │ │ │ -'ActionWait │ │ │ │ -'ActionSkip │ │ │ │ -'ActionReady │ │ │ │ -ActionStatus │ │ │ │ -Test.Tasty.Parallel │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Parallel.Action │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Parallel.ActionReady │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Parallel.ActionSkip │ │ │ │ -tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Parallel.ActionWait │ │ │ │ -'Timeout │ │ │ │ -<> │ │ │ │ -unbounded-delays-0.1.1.1-GQv2n7tNAbEAuKxqynoq9X │ │ │ │ -Control.Concurrent.Timeout │ │ │ │ -Control.Concurrent.Thread.Delay │ │ │ │ -unbounded-delays-0.1.1.1-GQv2n7tNAbEAuKxqynoq9X │ │ │ │ -'PrefsMod │ │ │ │ -PrefsMod │ │ │ │ -'InfoMod │ │ │ │ -Options.Applicative.Builder │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -disabled option │ │ │ │ -cannot parse value ` │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Options.Applicative.Builder.Completer │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -'DefaultProp │ │ │ │ -DefaultProp │ │ │ │ -HasMetavar │ │ │ │ -HasValue │ │ │ │ -HasCompleter │ │ │ │ -'ArgumentFields │ │ │ │ -ArgumentFields │ │ │ │ -'CommandFields │ │ │ │ -CommandFields │ │ │ │ -'FlagFields │ │ │ │ -FlagFields │ │ │ │ -'OptionFields │ │ │ │ -OptionFields │ │ │ │ -Options.Applicative.Builder.Internal │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.Mod │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.DefaultProp │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.ArgumentFields │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.CommandFields │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.FlagFields │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.OptionFields │ │ │ │ -'OptWord │ │ │ │ -Options.Applicative.Common │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Common.OptWord │ │ │ │ -Options.Applicative.Extra │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -Invalid option ` │ │ │ │ -Invalid argument ` │ │ │ │ -` expects an argument. │ │ │ │ -The option ` │ │ │ │ -Missing: │ │ │ │ -Did you mean this? │ │ │ │ -Did you mean one of these? │ │ │ │ -Show version information │ │ │ │ -Show this help text │ │ │ │ -Options.Applicative.Help.Chunk │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +crypton-x509-store-1.6.12-5gWhZMn5k7pBZ6KIwhphs5:Data.X509.CertificateStore.CertificateStore │ │ │ │ +crypton-x509-store-1.6.12-5gWhZMn5k7pBZ6KIwhphs5:Data.X509.CertificateStore.CertificateStores │ │ │ │ +./Data/X509/File.hs │ │ │ │ +'PEMError │ │ │ │ +PEMError {displayPEMError = │ │ │ │ +crypton-x509-store-1.6.12-5gWhZMn5k7pBZ6KIwhphs5 │ │ │ │ +Data.X509.File │ │ │ │ +PEMError │ │ │ │ +DSA PRIVATE KEY │ │ │ │ +EC PRIVATE KEY │ │ │ │ +ED25519 PRIVATE KEY │ │ │ │ +ED448 PRIVATE KEY │ │ │ │ +PRIVATE KEY │ │ │ │ +RSA PRIVATE KEY │ │ │ │ +X25519 PRIVATE KEY │ │ │ │ +X448 PRIVATE KEY │ │ │ │ +ecdsaFromASN1: ECDSA.PrivateKey: │ │ │ │ +ecdsaFromASN1: unexpected format │ │ │ │ +ecdsaFromASN1: unexpected EC format │ │ │ │ +ecdsaFromASN1: unknown curve │ │ │ │ +ecdsaFromASN1: unexpected curve format │ │ │ │ +ecdsaFromASN1: curve is missing │ │ │ │ +rsaFromASN1: RSA.PrivateKey: │ │ │ │ +rsaFromASN1: unexpected format │ │ │ │ +Data.X509.Memory │ │ │ │ +crypton-x509-store-1.6.12-5gWhZMn5k7pBZ6KIwhphs5 │ │ │ │ +./Data/X509/EC.hs │ │ │ │ +undefined │ │ │ │ +Data.X509.EC │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +CertificateChain │ │ │ │ +'CertificateChainRaw │ │ │ │ +CertificateChainRaw │ │ │ │ +'CertificateChain │ │ │ │ +CertificateChain │ │ │ │ +Data.X509.CertificateChain │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +CertificateChainRaw │ │ │ │ +toASN1: X509.SignatureAlg.HashAlg: Unknown hash │ │ │ │ +unknown OID for │ │ │ │ +Data/X509/AlgorithmIdentifier.hs:49:20-21|case │ │ │ │ +Data/X509/AlgorithmIdentifier.hs:40:20-21|case │ │ │ │ +fromASN1: X509.SignatureALG: EdDSA requires absent parameter │ │ │ │ +fromASN1: X509.SignatureALG: unknown format │ │ │ │ +./Data/X509/AlgorithmIdentifier.hs │ │ │ │ +'SignatureALG │ │ │ │ +'SignatureALG_IntrinsicHash │ │ │ │ +'SignatureALG_Unknown │ │ │ │ +SignatureALG │ │ │ │ +'PubKeyALG_Unknown │ │ │ │ +'PubKeyALG_DH │ │ │ │ +'PubKeyALG_Ed448 │ │ │ │ +'PubKeyALG_Ed25519 │ │ │ │ +'PubKeyALG_X448 │ │ │ │ +'PubKeyALG_X25519 │ │ │ │ +'PubKeyALG_EC │ │ │ │ +'PubKeyALG_DSA │ │ │ │ +'PubKeyALG_RSAPSS │ │ │ │ +'PubKeyALG_RSA │ │ │ │ +PubKeyALG │ │ │ │ +'HashSHA512 │ │ │ │ +'HashSHA384 │ │ │ │ +'HashSHA256 │ │ │ │ +'HashSHA224 │ │ │ │ +'HashSHA1 │ │ │ │ +'HashMD5 │ │ │ │ +'HashMD2 │ │ │ │ +Data.X509.AlgorithmIdentifier │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +SignatureALG_Unknown │ │ │ │ +SignatureALG_IntrinsicHash │ │ │ │ +SignatureALG │ │ │ │ +PubKeyALG_Unknown │ │ │ │ +PubKeyALG_DH │ │ │ │ +PubKeyALG_Ed448 │ │ │ │ +PubKeyALG_Ed25519 │ │ │ │ +PubKeyALG_X448 │ │ │ │ +PubKeyALG_X25519 │ │ │ │ +PubKeyALG_EC │ │ │ │ +PubKeyALG_DSA │ │ │ │ +PubKeyALG_RSAPSS │ │ │ │ +PubKeyALG_RSA │ │ │ │ +HashSHA512 │ │ │ │ +HashSHA384 │ │ │ │ +HashSHA256 │ │ │ │ +HashSHA224 │ │ │ │ +HashSHA1 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.SignatureALG │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.SignatureALG_IntrinsicHash │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.SignatureALG_Unknown │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_RSA │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_RSAPSS │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_DSA │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_EC │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_X25519 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_X448 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_Ed25519 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_Ed448 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_DH │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_Unknown │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashMD2 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashMD5 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA1 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA224 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA256 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA384 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA512 │ │ │ │ +expecting [OID,String] got [] │ │ │ │ +expecting [OID,String] got │ │ │ │ +'DistinguishedNameInner │ │ │ │ +DistinguishedNameInner │ │ │ │ +'DnEmailAddress │ │ │ │ +'DnOrganizationUnit │ │ │ │ +'DnOrganization │ │ │ │ +'DnCountry │ │ │ │ +'DnCommonName │ │ │ │ +DnElement │ │ │ │ +'DistinguishedName │ │ │ │ +DistinguishedName │ │ │ │ +Data.X509.DistinguishedName │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +DistinguishedNameInner │ │ │ │ +DnEmailAddress │ │ │ │ +DnOrganizationUnit │ │ │ │ +DnOrganization │ │ │ │ +DnCountry │ │ │ │ +DnCommonName │ │ │ │ +DistinguishedName {getDistinguishedElements = │ │ │ │ stimes: positive multiplier expected │ │ │ │ -Nothing} │ │ │ │ -Chunk {unChunk = │ │ │ │ -Global options: │ │ │ │ -Available options: │ │ │ │ -Available commands: │ │ │ │ -default: │ │ │ │ -'AlwaysRequired │ │ │ │ -'MaybeRequired │ │ │ │ -'NeverRequired │ │ │ │ -Parenthetic │ │ │ │ -'OptDescStyle │ │ │ │ -OptDescStyle │ │ │ │ -Options.Applicative.Help.Core │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -AlwaysRequired │ │ │ │ -MaybeRequired │ │ │ │ -NeverRequired │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.NeverRequired │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.MaybeRequired │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.AlwaysRequired │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.OptDescStyle │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnCommonName │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnCountry │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnOrganization │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnOrganizationUnit │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnEmailAddress │ │ │ │ +bad validity format │ │ │ │ +missing serial │ │ │ │ +unexpected type for version │ │ │ │ +'Certificate │ │ │ │ +Certificate │ │ │ │ +'CertKeyUsageDecipherOnly │ │ │ │ +'CertKeyUsageEncipherOnly │ │ │ │ +'CertKeyUsageCRLSign │ │ │ │ +'CertKeyUsageKeyCertSign │ │ │ │ +'CertKeyUsageKeyAgreement │ │ │ │ +'CertKeyUsageDataEncipherment │ │ │ │ +'CertKeyUsageKeyEncipherment │ │ │ │ +'CertKeyUsageNonRepudiation │ │ │ │ +'CertKeyUsageDigitalSignature │ │ │ │ +CertKeyUsage │ │ │ │ +Data.X509.Cert │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +, certExtensions = │ │ │ │ +, certPubKey = │ │ │ │ +, certSubjectDN = │ │ │ │ +, certValidity = │ │ │ │ +, certIssuerDN = │ │ │ │ +, certSignatureAlg = │ │ │ │ +, certSerial = │ │ │ │ +Certificate {certVersion = │ │ │ │ +CertKeyUsageDecipherOnly │ │ │ │ +CertKeyUsageEncipherOnly │ │ │ │ +CertKeyUsageCRLSign │ │ │ │ +CertKeyUsageKeyCertSign │ │ │ │ +CertKeyUsageKeyAgreement │ │ │ │ +CertKeyUsageDataEncipherment │ │ │ │ +CertKeyUsageKeyEncipherment │ │ │ │ +CertKeyUsageNonRepudiation │ │ │ │ +CertKeyUsageDigitalSignature │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.Certificate │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageDigitalSignature │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageNonRepudiation │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageKeyEncipherment │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageDataEncipherment │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageKeyAgreement │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageKeyCertSign │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageCRLSign │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageEncipherOnly │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageDecipherOnly │ │ │ │ +fromASN1: X509.Pubkey: EC unknown curve │ │ │ │ +fromASN1: X509.PubKey: unknown EC format: [] │ │ │ │ +fromASN1: X509.PubKey: unknown X25519 format: [] │ │ │ │ +fromASN1: X509.PubKey: unknown X448 format: [] │ │ │ │ +fromASN1: X509.PubKey: unknown Ed25519 format: [] │ │ │ │ +fromASN1: X509.PubKey: unknown Ed448 format: [] │ │ │ │ +fromASN1: unknown public key OID: │ │ │ │ +fromASN1: X509.PubKey: unknown format:[] │ │ │ │ +fromASN1: X509.PubKey: unknown RSA format: │ │ │ │ +fromASN1: X509.PubKey: unknown DSA format │ │ │ │ +fromASN1: X509.PubKey: unknown EC format: │ │ │ │ +fromASN1: X509.PubKey: unknown X25519 format: │ │ │ │ +fromASN1: X509.PubKey: unknown X448 format: │ │ │ │ +fromASN1: X509.PubKey: unknown Ed25519 format: │ │ │ │ +fromASN1: X509.PubKey: unknown Ed448 format: │ │ │ │ + bitarray cannot be parsed: │ │ │ │ + bitarray contains an invalid public key: │ │ │ │ +fromASN1: X509.PubKey │ │ │ │ +fromASN1: X509.PubKey: unknown format: │ │ │ │ +fromASN1: RSA.PublicKey: │ │ │ │ +fromASN1: RSA.PublicKey: unexpected format │ │ │ │ +rsaPubFromASN1: invalid OID │ │ │ │ +rsaPubFromASN1: Invalid version, expecting 0 │ │ │ │ +Data/X509/PublicKey.hs:80:20-21|case │ │ │ │ +Data/X509/PublicKey.hs:66:20-21|case │ │ │ │ +'PubKeyUnknown │ │ │ │ +'PubKeyEd448 │ │ │ │ +'PubKeyEd25519 │ │ │ │ +'PubKeyX448 │ │ │ │ +'PubKeyX25519 │ │ │ │ +'PubKeyEC │ │ │ │ +'PubKeyDSA │ │ │ │ +'PubKeyRSA │ │ │ │ +'PubKeyDH │ │ │ │ +'PubKeyEC_Named │ │ │ │ +'PubKeyEC_Prime │ │ │ │ +PubKeyEC │ │ │ │ +'SerializedPoint │ │ │ │ +SerializedPoint │ │ │ │ +undefined curve OID: │ │ │ │ +encodeInner: unimplemented public key EC_Prime │ │ │ │ +encodeInner: unimplemented public key DH │ │ │ │ +./Data/X509/PublicKey.hs │ │ │ │ +Data.X509.PublicKey │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +pubkeyEC_a │ │ │ │ +pubkeyEC_b │ │ │ │ +pubkeyEC_prime │ │ │ │ +pubkeyEC_generator │ │ │ │ +pubkeyEC_order │ │ │ │ +pubkeyEC_cofactor │ │ │ │ +pubkeyEC_seed │ │ │ │ +pubkeyEC_name │ │ │ │ +PubKeyDH │ │ │ │ +PubKeyUnknown │ │ │ │ +PubKeyEd448 │ │ │ │ +PubKeyEd25519 │ │ │ │ +PubKeyX448 │ │ │ │ +PubKeyX25519 │ │ │ │ +PubKeyEC │ │ │ │ +PubKeyDSA │ │ │ │ +PubKeyRSA │ │ │ │ +, pubkeyEC_pub = │ │ │ │ +PubKeyEC_Named {pubkeyEC_name = │ │ │ │ +, pubkeyEC_seed = │ │ │ │ +, pubkeyEC_cofactor = │ │ │ │ +, pubkeyEC_order = │ │ │ │ +, pubkeyEC_generator = │ │ │ │ +, pubkeyEC_prime = │ │ │ │ +, pubkeyEC_b = │ │ │ │ +, pubkeyEC_a = │ │ │ │ +PubKeyEC_Prime {pubkeyEC_pub = │ │ │ │ +SerializedPoint │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyRSA │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyDSA │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyDH │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyEC │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyX25519 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyX448 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyEd25519 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyEd448 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyUnknown │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyEC_Prime │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyEC_Named │ │ │ │ +ECDSA.PrivateKey.toASN1: missing named curve │ │ │ │ +./Data/X509/PrivateKey.hs │ │ │ │ +.SecretKey.fromASN1: unexpected inner format │ │ │ │ +newcurveFromASN1: unexpected OID │ │ │ │ +newcurveFromASN1: unexpected version: │ │ │ │ +.SecretKey.fromASN1: │ │ │ │ +newcurveFromASN1: unexpected end format │ │ │ │ +newcurveFromASN1: unexpected format │ │ │ │ +ECDSA.PrivateKey.fromASN1: unknown curve │ │ │ │ +ECDSA.PrivateKey.fromASN1: unexpected EC format │ │ │ │ +ECDSA.PrivateKey.fromASN1: unexpected curve format │ │ │ │ +ECDSA.PrivateKey.fromASN1: curve is missing │ │ │ │ +ECDSA.PrivateKey.fromASN1: │ │ │ │ +rsaFromASN1: │ │ │ │ +rsaFromASN1: unexpected format │ │ │ │ +Data/X509/PrivateKey.hs:72:20-21|case │ │ │ │ +Data/X509/PrivateKey.hs:61:20-21|case │ │ │ │ +PrivKeyEd448 │ │ │ │ +PrivKeyEd25519 │ │ │ │ +PrivKeyX448 │ │ │ │ +PrivKeyX25519 │ │ │ │ +PrivKeyEC │ │ │ │ +PrivKeyDSA │ │ │ │ +PrivKeyRSA │ │ │ │ +, privkeyEC_priv = │ │ │ │ +PrivKeyEC_Named {privkeyEC_name = │ │ │ │ +, privkeyEC_seed = │ │ │ │ +, privkeyEC_cofactor = │ │ │ │ +, privkeyEC_order = │ │ │ │ +, privkeyEC_generator = │ │ │ │ +, privkeyEC_prime = │ │ │ │ +, privkeyEC_b = │ │ │ │ +, privkeyEC_a = │ │ │ │ +PrivKeyEC_Prime {privkeyEC_priv = │ │ │ │ +'PrivKeyEd448 │ │ │ │ +'PrivKeyEd25519 │ │ │ │ +'PrivKeyX448 │ │ │ │ +'PrivKeyX25519 │ │ │ │ +'PrivKeyEC │ │ │ │ +'PrivKeyDSA │ │ │ │ +'PrivKeyRSA │ │ │ │ +'PrivKeyEC_Named │ │ │ │ +'PrivKeyEC_Prime │ │ │ │ +PrivKeyEC │ │ │ │ +Data.X509.PrivateKey │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +privkeyEC_a │ │ │ │ +privkeyEC_b │ │ │ │ +privkeyEC_prime │ │ │ │ +privkeyEC_generator │ │ │ │ +privkeyEC_order │ │ │ │ +privkeyEC_cofactor │ │ │ │ +privkeyEC_seed │ │ │ │ +privkeyEC_name │ │ │ │ +Negative exponent │ │ │ │ +.SecretKey.fromASN1: invalid secret key: │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyRSA │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyDSA │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyEC │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyX25519 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyX448 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyEd25519 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyEd448 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyEC_Prime │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyEC_Named │ │ │ │ +invalid content in extended key usage │ │ │ │ +unknown key usage purpose │ │ │ │ +'ExtNetscapeComment │ │ │ │ +ExtNetscapeComment │ │ │ │ +'ExtCrlDistributionPoints │ │ │ │ +ExtCrlDistributionPoints │ │ │ │ +'DistributionNameRelative │ │ │ │ +'DistributionPointFullName │ │ │ │ +DistributionPoint │ │ │ │ +'Reason_AACompromise │ │ │ │ +'Reason_PrivilegeWithdrawn │ │ │ │ +'Reason_CertificateHold │ │ │ │ +'Reason_CessationOfOperation │ │ │ │ +'Reason_Superseded │ │ │ │ +'Reason_AffiliationChanged │ │ │ │ +'Reason_CACompromise │ │ │ │ +'Reason_KeyCompromise │ │ │ │ +'Reason_Unused │ │ │ │ +ReasonFlag │ │ │ │ +'ExtAuthorityKeyId │ │ │ │ +ExtAuthorityKeyId │ │ │ │ +'ExtSubjectAltName │ │ │ │ +ExtSubjectAltName │ │ │ │ +'AltNameIP │ │ │ │ +'AltNameDNSSRV │ │ │ │ +'AltNameXMPP │ │ │ │ +'AltNameURI │ │ │ │ +'AltNameDNS │ │ │ │ +'AltNameRFC822 │ │ │ │ +'ExtSubjectKeyId │ │ │ │ +ExtSubjectKeyId │ │ │ │ +'ExtExtendedKeyUsage │ │ │ │ +ExtExtendedKeyUsage │ │ │ │ +'KeyUsagePurpose_Unknown │ │ │ │ +'KeyUsagePurpose_OCSPSigning │ │ │ │ +'KeyUsagePurpose_TimeStamping │ │ │ │ +'KeyUsagePurpose_EmailProtection │ │ │ │ +'KeyUsagePurpose_CodeSigning │ │ │ │ +'KeyUsagePurpose_ClientAuth │ │ │ │ +'KeyUsagePurpose_ServerAuth │ │ │ │ +ExtKeyUsagePurpose │ │ │ │ +'ExtKeyUsage │ │ │ │ +ExtKeyUsage │ │ │ │ +'ExtBasicConstraints │ │ │ │ +ExtBasicConstraints │ │ │ │ +'C:Extension │ │ │ │ +Extension │ │ │ │ +'KeyUsage_decipherOnly │ │ │ │ +'KeyUsage_encipherOnly │ │ │ │ +'KeyUsage_cRLSign │ │ │ │ +'KeyUsage_keyCertSign │ │ │ │ +'KeyUsage_keyAgreement │ │ │ │ +'KeyUsage_dataEncipherment │ │ │ │ +'KeyUsage_keyEncipherment │ │ │ │ +'KeyUsage_nonRepudiation │ │ │ │ +'KeyUsage_digitalSignature │ │ │ │ +ExtKeyUsageFlag │ │ │ │ +toEnum{ExtKeyUsageFlag}: tag ( │ │ │ │ +succ{ExtKeyUsageFlag}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ExtKeyUsageFlag}: tried to take `pred' of first tag in enumeration │ │ │ │ +toEnum{ReasonFlag}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{ReasonFlag}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ReasonFlag}: tried to take `pred' of first tag in enumeration │ │ │ │ +GeneralNames: invalid string for XMPP Addr │ │ │ │ +GeneralNames: expecting string for XMPP Addr got: │ │ │ │ +GeneralNames: invalid string for DNSSrv Addr │ │ │ │ +GeneralNames: expecting string for DNSSRV Addr got: │ │ │ │ +GeneralNames: expecting OID but got │ │ │ │ +GeneralNames: unknown OID │ │ │ │ +GeneralNames: not coping with unknown stream │ │ │ │ +undefined │ │ │ │ +ExtNetscapeComment │ │ │ │ +ExtCrlDistributionPoints │ │ │ │ +DistributionNameRelative │ │ │ │ +DistributionPointFullName │ │ │ │ +Reason_AACompromise │ │ │ │ +Reason_PrivilegeWithdrawn │ │ │ │ +Reason_CertificateHold │ │ │ │ +Reason_CessationOfOperation │ │ │ │ +Reason_Superseded │ │ │ │ +Reason_AffiliationChanged │ │ │ │ +Reason_CACompromise │ │ │ │ +Reason_KeyCompromise │ │ │ │ +Reason_Unused │ │ │ │ +ExtAuthorityKeyId │ │ │ │ +ExtSubjectAltName │ │ │ │ +AltNameIP │ │ │ │ +AltNameDNSSRV │ │ │ │ +AltNameXMPP │ │ │ │ +AltNameURI │ │ │ │ +AltNameDNS │ │ │ │ +AltNameRFC822 │ │ │ │ +ExtSubjectKeyId │ │ │ │ +ExtExtendedKeyUsage │ │ │ │ +KeyUsagePurpose_Unknown │ │ │ │ +KeyUsagePurpose_OCSPSigning │ │ │ │ +KeyUsagePurpose_TimeStamping │ │ │ │ +KeyUsagePurpose_EmailProtection │ │ │ │ +KeyUsagePurpose_CodeSigning │ │ │ │ +KeyUsagePurpose_ClientAuth │ │ │ │ +KeyUsagePurpose_ServerAuth │ │ │ │ +ExtKeyUsage │ │ │ │ +ExtBasicConstraints │ │ │ │ +KeyUsage_decipherOnly │ │ │ │ +KeyUsage_encipherOnly │ │ │ │ +KeyUsage_cRLSign │ │ │ │ +KeyUsage_keyCertSign │ │ │ │ +KeyUsage_keyAgreement │ │ │ │ +KeyUsage_dataEncipherment │ │ │ │ +KeyUsage_keyEncipherment │ │ │ │ +KeyUsage_nonRepudiation │ │ │ │ +KeyUsage_digitalSignature │ │ │ │ +Extension: Netscape Comment do not contain nested ASN1 │ │ │ │ +extEncode ExtCrlDistributionPoints unimplemented │ │ │ │ +extDecode ExtCrlDistributionPoints unimplemented │ │ │ │ +./Data/X509/Ext.hs │ │ │ │ +Data.X509.Ext │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +invalid pathlen │ │ │ │ +unknown sequence │ │ │ │ +Data/X509/Ext.hs:164:20-21|case │ │ │ │ +Data/X509/Ext.hs:268:20-21|case │ │ │ │ +Data/X509/Ext.hs:220:20-21|case │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtNetscapeComment │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtCrlDistributionPoints │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.DistributionPointFullName │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.DistributionNameRelative │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_Unused │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_KeyCompromise │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_CACompromise │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_AffiliationChanged │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_Superseded │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_CessationOfOperation │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_CertificateHold │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_PrivilegeWithdrawn │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_AACompromise │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtAuthorityKeyId │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtSubjectAltName │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameRFC822 │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameDNS │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameURI │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameIP │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameXMPP │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameDNSSRV │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtSubjectKeyId │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtExtendedKeyUsage │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_ServerAuth │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_ClientAuth │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_CodeSigning │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_EmailProtection │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_TimeStamping │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_OCSPSigning │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_Unknown │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtKeyUsage │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtBasicConstraints │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.C:Extension │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_digitalSignature │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_nonRepudiation │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_keyEncipherment │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_dataEncipherment │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_keyAgreement │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_keyCertSign │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_cRLSign │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_encipherOnly │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_decipherOnly │ │ │ │ +: cannot decode data: │ │ │ │ +fromASN1: X509.ExtensionRaw: OID= │ │ │ │ +Extensions │ │ │ │ +./Data/X509/ExtensionRaw.hs │ │ │ │ +'Extensions │ │ │ │ +Extensions │ │ │ │ +'ExtensionRaw │ │ │ │ +ExtensionRaw │ │ │ │ +Data.X509.ExtensionRaw │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +fromASN1: X509.ExtensionRaw: unknown format:[] │ │ │ │ +fromASN1: X509.ExtensionRaw: unknown format: │ │ │ │ +True, extRawContent = │ │ │ │ +False, extRawContent = │ │ │ │ +, extRawCritical = │ │ │ │ +extRawOID = │ │ │ │ +ExtensionRaw { │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.ExtensionRaw.ExtensionRaw │ │ │ │ +Data.X509.OID │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +'SignedExact │ │ │ │ +SignedExact │ │ │ │ +Data.X509.Signed │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ +signed object error sigalg: │ │ │ │ +signed object error: remaining stream in object: [] │ │ │ │ +signed object error: │ │ │ │ +signed object error: remaining stream in object: │ │ │ │ +Arg: $dEq │ │ │ │ +Type: Eq a │ │ │ │ +In module `Data.X509.Signed' │ │ │ │ +Arg: $dShow │ │ │ │ +Type: Show a │ │ │ │ +In module `Data.X509.Signed' │ │ │ │ +, encodeSignedObject = │ │ │ │ +, exactObjectRaw = │ │ │ │ +SignedExact {getSigned = │ │ │ │ +, signedSignature = │ │ │ │ +, signedAlg = │ │ │ │ +Signed {signedObject = │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Signed.SignedExact │ │ │ │ +crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Signed.Signed │ │ │ │ +./Data/PEM/Parser.hs │ │ │ │ +-----BEGIN │ │ │ │ +invalid PEM: no more content in header context │ │ │ │ +invalid PEM: decoding failed: │ │ │ │ +invalid PEM: no end marker found │ │ │ │ +invalid PEM: end name doesn't match start name │ │ │ │ +-----END │ │ │ │ +invalid PEM delimiter found │ │ │ │ +Data.PEM.Parser │ │ │ │ +pem-0.2.4-Jg7r78xLP10AZ2pwFfhrFV │ │ │ │ +Data.PEM.Types │ │ │ │ +pem-0.2.4-Jg7r78xLP10AZ2pwFfhrFV │ │ │ │ +, pemContent = │ │ │ │ +, pemHeader = │ │ │ │ +pemName = │ │ │ │ +pem-0.2.4-Jg7r78xLP10AZ2pwFfhrFV:Data.PEM.Types.PEM │ │ │ │ +not an expected container │ │ │ │ +ParseASN1 │ │ │ │ +Data.ASN1.Parse │ │ │ │ +asn1-parse-0.9.5-94luBq2anuS1AFScnQQpTN │ │ │ │ +runParseASN1: remaining state │ │ │ │ +empty Alternative │ │ │ │ +./Crypto/Cipher/AES.hs │ │ │ │ +Crypto.Cipher.AES │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +undefined │ │ │ │ +XChaCha: key length should be 256 bits │ │ │ │ +XChaCha: nonce length should be 192 bits │ │ │ │ +XChaCha: rounds should be 8, 12 or 20 │ │ │ │ +ChaCha: key length should be 128 or 256 bits │ │ │ │ +ChaCha: nonce length should be 64 or 96 bits │ │ │ │ +ChaCha: rounds should be 8, 12 or 20 │ │ │ │ +ChaCha Random: seed length should be 40 bytes │ │ │ │ +./Crypto/Cipher/ChaCha.hs │ │ │ │ +'StateSimple │ │ │ │ +StateSimple │ │ │ │ +Crypto.Cipher.ChaCha │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +finalize: internal error │ │ │ │ +./Crypto/Cipher/ChaChaPoly1305.hs │ │ │ │ +'Nonce24 │ │ │ │ +'Nonce12 │ │ │ │ +Crypto.Cipher.ChaChaPoly1305 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.ChaChaPoly1305.Nonce8 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.ChaChaPoly1305.Nonce12 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.ChaChaPoly1305.State │ │ │ │ +Crypto.Cipher.Utils │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +'Curve_Edwards25519 │ │ │ │ +'Curve_X448 │ │ │ │ +'Curve_X25519 │ │ │ │ +'Curve_P521R1 │ │ │ │ +'Curve_P384R1 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ -lastError │ │ │ │ -src/Options/Applicative/Help/Levenshtein.hs │ │ │ │ -Options.Applicative.Help.Levenshtein │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -Options.Applicative.Help.Pretty │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -'ParserHelp │ │ │ │ -ParserHelp │ │ │ │ -Options.Applicative.Help.Types │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Types.ParserHelp │ │ │ │ +fromJust │ │ │ │ +'Curve_P256R1 │ │ │ │ +EllipticCurveBasepointArith │ │ │ │ +EllipticCurveArith │ │ │ │ +EllipticCurveDH │ │ │ │ +EllipticCurve │ │ │ │ +'SharedSecret │ │ │ │ +SharedSecret │ │ │ │ +Crypto.ECC.Curve_P256R1 │ │ │ │ +Crypto.ECC.Curve_P384R1 │ │ │ │ +Crypto.ECC.Curve_P521R1 │ │ │ │ +Crypto.ECC.Curve_X25519 │ │ │ │ +Crypto.ECC.Curve_X448 │ │ │ │ +Crypto.ECC.Curve_Edwards25519 │ │ │ │ stimes: positive multiplier expected │ │ │ │ -src/Options/Applicative/Types.hs:134:13-14|case │ │ │ │ -CompletionResult _ │ │ │ │ - │ │ │ │ -CmdStart │ │ │ │ -, prefShowHelpOnEmpty = │ │ │ │ -, prefShowHelpOnError = │ │ │ │ -, prefDisambiguate = │ │ │ │ -ParserPrefs {prefMultiSuffix = │ │ │ │ -True, prefTabulateFill = │ │ │ │ -False, prefTabulateFill = │ │ │ │ -, prefHelpShowGlobal = │ │ │ │ -, prefHelpLongEquals = │ │ │ │ -, prefColumns = │ │ │ │ -, prefBacktrack = │ │ │ │ -Backtrack │ │ │ │ -NoBacktrack │ │ │ │ -SubparserInline │ │ │ │ -OptShort │ │ │ │ -OptLong │ │ │ │ -True, propDescMod = _ } │ │ │ │ -False, propDescMod = _ } │ │ │ │ -, propShowGlobal = │ │ │ │ -, propShowDefault = │ │ │ │ -, propMetaVar = │ │ │ │ -, propHelp = │ │ │ │ -Internal │ │ │ │ -OptProperties { propVisibility = │ │ │ │ -Success │ │ │ │ -Failure │ │ │ │ -CompletionInvoked │ │ │ │ -Intersperse │ │ │ │ -NoIntersperse │ │ │ │ -AllPositionals │ │ │ │ -ForwardOptions │ │ │ │ -ArgumentReachability {argumentIsUnreachable = │ │ │ │ -MarkDefault │ │ │ │ -NoDefault │ │ │ │ -BindNode │ │ │ │ -AltNode │ │ │ │ -MultNode │ │ │ │ -Option {optProps = │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -Options.Applicative.Types │ │ │ │ -IsCmdStart │ │ │ │ -'CmdStart │ │ │ │ -'CmdCont │ │ │ │ -Backtracking │ │ │ │ -'Backtrack │ │ │ │ -'NoBacktrack │ │ │ │ -'SubparserInline │ │ │ │ -ParserPrefs │ │ │ │ -'ParserPrefs │ │ │ │ -'OptLong │ │ │ │ -'OptShort │ │ │ │ -OptVisibility │ │ │ │ -'Internal │ │ │ │ -'Visible │ │ │ │ -OptProperties │ │ │ │ -'OptProperties │ │ │ │ -Completer │ │ │ │ -'Completer │ │ │ │ -CompletionResult │ │ │ │ -'CompletionResult │ │ │ │ -ParserFailure │ │ │ │ -'ParserFailure │ │ │ │ -ParserResult │ │ │ │ -'Success │ │ │ │ -'Failure │ │ │ │ -'CompletionInvoked │ │ │ │ -ArgPolicy │ │ │ │ -'Intersperse │ │ │ │ -'NoIntersperse │ │ │ │ -'AllPositionals │ │ │ │ -'ForwardOptions │ │ │ │ -SomeParser │ │ │ │ -ParseError │ │ │ │ -'UnknownError │ │ │ │ -'ShowHelpText │ │ │ │ -'ErrorMsg │ │ │ │ -'InfoMsg │ │ │ │ -'ExpectsArgError │ │ │ │ -'UnexpectedError │ │ │ │ -'MissingError │ │ │ │ -'CReader │ │ │ │ -OptReader │ │ │ │ -'FlagReader │ │ │ │ -'OptReader │ │ │ │ -'ArgReader │ │ │ │ -'SomeParser │ │ │ │ -ParserInfo │ │ │ │ -'ParserInfo │ │ │ │ -'CmdReader │ │ │ │ +encodeECPoint: cannot serialize point at infinity │ │ │ │ +./Crypto/ECC.hs │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.ECC │ │ │ │ +Curve_P256R1 │ │ │ │ +Curve_P384R1 │ │ │ │ +Curve_P521R1 │ │ │ │ +Curve_X25519 │ │ │ │ +Curve_X448 │ │ │ │ +Curve_Edwards25519 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_Edwards25519 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_X448 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_X25519 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_P521R1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_P384R1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_P256R1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.C:EllipticCurveBasepointArith │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.C:EllipticCurveArith │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.C:EllipticCurveDH │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.C:EllipticCurve │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.KeyPair │ │ │ │ +Crypto.ECC.Edwards25519 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Poly1305: key length expected 32 bytes │ │ │ │ +./Crypto/MAC/Poly1305.hs │ │ │ │ +Crypto.MAC.Poly1305 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ 'Context │ │ │ │ -ArgumentReachability │ │ │ │ -'ArgumentReachability │ │ │ │ -AltNodeType │ │ │ │ -'MarkDefault │ │ │ │ -'NoDefault │ │ │ │ -'BindNode │ │ │ │ -'MultNode │ │ │ │ -'AltNode │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Leaf │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MultNode │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AltNode │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.BindNode │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MarkDefault │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoDefault │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Context │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ParserInfo │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NilP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MultP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AltP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.BindP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Option │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.FlagReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ArgReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ErrorMsg │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.InfoMsg │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ShowHelpText │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.UnknownError │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MissingError │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ExpectsArgError │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.UnexpectedError │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.SomeParser │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Intersperse │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoIntersperse │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AllPositionals │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ForwardOptions │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Success │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Failure │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CompletionInvoked │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptProperties │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Internal │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Hidden │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Visible │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptShort │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptLong │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ParserPrefs │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Backtrack │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoBacktrack │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.SubparserInline │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdStart │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdCont │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -Options.Applicative.Internal │ │ │ │ -ComplResult │ │ │ │ -'ComplResult │ │ │ │ -'ComplParser │ │ │ │ -'ComplOption │ │ │ │ -Completion │ │ │ │ -'Completion │ │ │ │ -'NondetT │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.TNil │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.TCons │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplParser │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplOption │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplResult │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.C:MonadP │ │ │ │ -'Enriched │ │ │ │ -'Standard │ │ │ │ -Richness │ │ │ │ -Options.Applicative.BashCompletion │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -sh-completion-script │ │ │ │ -ish-completion-script │ │ │ │ -ash-completion-script │ │ │ │ -bash-completion-index │ │ │ │ -ash-completion-word │ │ │ │ -bash-completion-command-desc-length │ │ │ │ -bash-completion-option-desc-length │ │ │ │ -bash-completion-enriched │ │ │ │ -#compdef │ │ │ │ - compadd -f -- $word │ │ │ │ - compadd -l -d desc -- $parts[1] │ │ │ │ - local desc=($(print -f "%-019s -- %s" $parts[1] $parts[2])) │ │ │ │ - else │ │ │ │ - compadd -d desc -- $parts[1] │ │ │ │ - local desc=("$parts[1] ($parts[2])") │ │ │ │ - if [[ $word[1] == "-" ]]; then │ │ │ │ - if [[ -n $parts[2] ]]; then │ │ │ │ - IFS=$'\t' parts=($( echo $word )) │ │ │ │ - # Split the line at a tab if there is one. │ │ │ │ - local -a parts │ │ │ │ -for word in $completions; do │ │ │ │ - "${request[@]}" )) │ │ │ │ -IFS=$'\n' completions=($( │ │ │ │ - request=(${request[@]} --bash-completion-word $arg) │ │ │ │ -for arg in ${words[@]}; do │ │ │ │ -request=(--bash-completion-enriched --bash-completion-index $index) │ │ │ │ -local index=$((CURRENT - 1)) │ │ │ │ -local word │ │ │ │ -local completions │ │ │ │ -local request │ │ │ │ - function _ │ │ │ │ - --arguments '(_ │ │ │ │ -complete --no-files --command │ │ │ │ - end │ │ │ │ - echo -E "$opt" │ │ │ │ - else │ │ │ │ - echo -E "$opt/" │ │ │ │ - if test -d $opt │ │ │ │ - $tmpline) │ │ │ │ - for opt in ( │ │ │ │ - set tmpline $tmpline --bash-completion-word $arg │ │ │ │ - for arg in $cl │ │ │ │ - set -l tmpline --bash-completion-enriched --bash-completion-index $cn │ │ │ │ - set -l cn (count $cn) │ │ │ │ - set -l cn (commandline --tokenize --cut-at-cursor --current-process) │ │ │ │ - # Hack around fish issue #3934 │ │ │ │ - set -l cl (commandline --tokenize --current-process) │ │ │ │ -complete -o filenames -F _ │ │ │ │ - "${CMDLINE[@]}") ) │ │ │ │ - COMPREPLY=( $( │ │ │ │ - done │ │ │ │ - CMDLINE=(${CMDLINE[@]} --bash-completion-word $arg) │ │ │ │ - for arg in ${COMP_WORDS[@]}; do │ │ │ │ - CMDLINE=(--bash-completion-index $COMP_CWORD) │ │ │ │ - local IFS=$'\n' │ │ │ │ - local CMDLINE │ │ │ │ -Enriched │ │ │ │ -Standard │ │ │ │ -src/Options/Applicative/BashCompletion.hs:36:13-14|case │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.BashCompletion.Standard │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.BashCompletion.Enriched │ │ │ │ -'SemiTable │ │ │ │ -SemiTable │ │ │ │ -'DoubleLine │ │ │ │ -'SingleLine │ │ │ │ -Properties │ │ │ │ -Text.Tabular │ │ │ │ -tabular-0.2.2.8-J9eZ9vlz9PjLEghVleCHFH │ │ │ │ -SemiTable │ │ │ │ -DoubleLine │ │ │ │ -SingleLine │ │ │ │ -tabular-0.2.2.8-J9eZ9vlz9PjLEghVleCHFH:Text.Tabular.SemiTable │ │ │ │ -tabular-0.2.2.8-J9eZ9vlz9PjLEghVleCHFH:Text.Tabular.Table │ │ │ │ -tabular-0.2.2.8-J9eZ9vlz9PjLEghVleCHFH:Text.Tabular.Header │ │ │ │ -tabular-0.2.2.8-J9eZ9vlz9PjLEghVleCHFH:Text.Tabular.Group │ │ │ │ -tabular-0.2.2.8-J9eZ9vlz9PjLEghVleCHFH:Text.Tabular.NoLine │ │ │ │ -tabular-0.2.2.8-J9eZ9vlz9PjLEghVleCHFH:Text.Tabular.SingleLine │ │ │ │ -tabular-0.2.2.8-J9eZ9vlz9PjLEghVleCHFH:Text.Tabular.DoubleLine │ │ │ │ -, d_dt = │ │ │ │ -DFA {d_id = │ │ │ │ - } │ │ │ │ -Simple' { dt_win = │ │ │ │ - , dt_trans = │ │ │ │ - , dt_other = │ │ │ │ -, SINGLE │ │ │ │ -No (Char,Transition) │ │ │ │ -Testing' { dt_test = │ │ │ │ - , dt_dopas = │ │ │ │ - , dt_a = │ │ │ │ - , dt_b = │ │ │ │ - } │ │ │ │ -No DTrans │ │ │ │ - ,q_qt = │ │ │ │ -QNFA {q_id = │ │ │ │ -{qt_win= │ │ │ │ -, qt_trans= │ │ │ │ -, qt_other= │ │ │ │ -{Testing │ │ │ │ -, flagTag = │ │ │ │ -, stopTag = │ │ │ │ -, startTag = │ │ │ │ -, parentIndex = │ │ │ │ -GroupInfo {thisIndex = │ │ │ │ -toEnum{WhichTest}: tag ( │ │ │ │ +./Crypto/MAC/HMAC.hs │ │ │ │ +Crypto.MAC.HMAC │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +undefined │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.MAC.HMAC.Context │ │ │ │ +cannot compute negative square root │ │ │ │ +./Crypto/Number/Basic.hs │ │ │ │ +Crypto.Number.Basic │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Negative exponent │ │ │ │ +'SetTwoHighest │ │ │ │ +'SetHighest │ │ │ │ +GenTopPolicy │ │ │ │ +) (over) doesn't seems to work properly │ │ │ │ +) (normal) doesn't seems to work properly │ │ │ │ +internal: generateMax( │ │ │ │ +./Crypto/Number/Generate.hs │ │ │ │ +Crypto.Number.Generate │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +SetTwoHighest │ │ │ │ +SetHighest │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.Generate.SetHighest │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.Generate.SetTwoHighest │ │ │ │ +./Crypto/Number/ModArithmetic.hs │ │ │ │ +'ModulusAssertionError │ │ │ │ +'CoprimesAssertionError │ │ │ │ +Crypto.Number.ModArithmetic │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +ModulusAssertionError │ │ │ │ +CoprimesAssertionError │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.ModArithmetic.ModulusAssertionError │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.ModArithmetic.CoprimesAssertionError │ │ │ │ +i2ospOf_: integer is larger than expected │ │ │ │ +./Crypto/Number/Serialize.hs │ │ │ │ +Crypto.Number.Serialize │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +i2ospOf_: integer is larger than expected │ │ │ │ +./Crypto/Number/Serialize/LE.hs │ │ │ │ +Crypto.Number.Serialize.LE │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Number.Serialize.Internal │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Number.Serialize.Internal.LE │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +'PRK_NoExpand │ │ │ │ +Crypto.KDF.HKDF │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto/KDF/HKDF.hs:33:15-16|case │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.KDF.HKDF.PRK │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.KDF.HKDF.PRK_NoExpand │ │ │ │ +./Crypto/Hash.hs │ │ │ │ +Crypto.Hash │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +undefined │ │ │ │ +'MutableContext │ │ │ │ +MutableContext │ │ │ │ +./Crypto/Hash/IO.hs │ │ │ │ +Crypto.Hash.IO │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +undefined │ │ │ │ +'DhSecret │ │ │ │ +DhSecret │ │ │ │ +'PublicKey │ │ │ │ +PublicKey │ │ │ │ +'SecretKey │ │ │ │ +SecretKey │ │ │ │ +Crypto.PubKey.Curve25519 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +DhSecret │ │ │ │ +PublicKey │ │ │ │ +SecretKey │ │ │ │ +'DhSecret │ │ │ │ +DhSecret │ │ │ │ +'PublicKey │ │ │ │ +PublicKey │ │ │ │ +'SecretKey │ │ │ │ +SecretKey │ │ │ │ +Crypto.PubKey.Curve448 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +DhSecret │ │ │ │ +PublicKey │ │ │ │ +SecretKey │ │ │ │ +Crypto.PubKey.MaskGenFunction │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +'SharedKey │ │ │ │ +SharedKey │ │ │ │ +'PrivateNumber │ │ │ │ +'PublicNumber │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Crypto.PubKey.DH.Params │ │ │ │ +SharedKey │ │ │ │ +PrivateNumber │ │ │ │ +PrivateNumber │ │ │ │ +PublicNumber │ │ │ │ +PublicNumber │ │ │ │ +, params_bits = │ │ │ │ +, params_g = │ │ │ │ +Params {params_p = │ │ │ │ +params_bits │ │ │ │ +params_g │ │ │ │ +params_p │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.PubKey.DH │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DH.Params │ │ │ │ +'KeyPair │ │ │ │ +'PrivateKey │ │ │ │ +'PublicKey │ │ │ │ +'Signature │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +Crypto.PubKey.DSA.Params │ │ │ │ +Crypto.PubKey.DSA.Signature │ │ │ │ +Crypto.PubKey.DSA.PublicKey │ │ │ │ +Crypto.PubKey.DSA.PrivateKey │ │ │ │ +Crypto.PubKey.DSA.KeyPair │ │ │ │ +./Crypto/PubKey/DSA.hs │ │ │ │ +fromJust │ │ │ │ +KeyPair │ │ │ │ +, private_x = │ │ │ │ +PrivateKey {private_params = │ │ │ │ +private_x │ │ │ │ +private_params │ │ │ │ +, public_y = │ │ │ │ +PublicKey {public_params = │ │ │ │ +public_y │ │ │ │ +public_params │ │ │ │ +, sign_s = │ │ │ │ +Signature {sign_r = │ │ │ │ +, params_q = │ │ │ │ +, params_g = │ │ │ │ +Params {params_p = │ │ │ │ +params_q │ │ │ │ +params_g │ │ │ │ +params_p │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.PubKey.DSA │ │ │ │ +Signature │ │ │ │ +PublicKey │ │ │ │ +PrivateKey │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DSA.KeyPair │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DSA.PrivateKey │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DSA.PublicKey │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DSA.Signature │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DSA.Params │ │ │ │ +mulF2m: negative number represent no binary polynomial │ │ │ │ +modF2m: negative number represent no binary polynomial │ │ │ │ +modF2m: cannot divide by zero polynomial │ │ │ │ +Crypto.PubKey.ECC.Prim │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +'KeyPair │ │ │ │ +'PublicKey │ │ │ │ +'PrivateKey │ │ │ │ +'ExtendedSignature │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Signature │ │ │ │ +Crypto.PubKey.ECC.ECDSA.Signature │ │ │ │ +Crypto.PubKey.ECC.ECDSA.ExtendedSignature │ │ │ │ +Crypto.PubKey.ECC.ECDSA.PrivateKey │ │ │ │ +Crypto.PubKey.ECC.ECDSA.PublicKey │ │ │ │ +Crypto.PubKey.ECC.ECDSA.KeyPair │ │ │ │ +KeyPair │ │ │ │ +, public_q = │ │ │ │ +PublicKey {public_curve = │ │ │ │ +public_q │ │ │ │ +public_curve │ │ │ │ +, private_d = │ │ │ │ +PrivateKey {private_curve = │ │ │ │ +private_d │ │ │ │ +private_curve │ │ │ │ +True, signature = │ │ │ │ +False, signature = │ │ │ │ +, parity = │ │ │ │ +index = │ │ │ │ +ExtendedSignature { │ │ │ │ +signature │ │ │ │ +, sign_s = │ │ │ │ +Signature {sign_r = │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.PubKey.ECC.ECDSA │ │ │ │ +Signature │ │ │ │ +ExtendedSignature │ │ │ │ +PrivateKey │ │ │ │ +PublicKey │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.ECDSA.KeyPair │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.ECDSA.PublicKey │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.ECDSA.PrivateKey │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.ECDSA.ExtendedSignature │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.ECDSA.Signature │ │ │ │ +pointFromIntegers: filling failed │ │ │ │ +pointBase: assumption failed │ │ │ │ +cannot create point from zero │ │ │ │ +scalarGenerate: assumption failed │ │ │ │ +./Crypto/PubKey/ECC/P256.hs │ │ │ │ +P256Scalar │ │ │ │ +Crypto.PubKey.ECC.P256 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +pred{CurveName}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{CurveName}: tried to take `succ' of last tag in enumeration │ │ │ │ +'SEC_t571r1 │ │ │ │ +'SEC_t571k1 │ │ │ │ +'SEC_t409r1 │ │ │ │ +'SEC_t409k1 │ │ │ │ +'SEC_t283r1 │ │ │ │ +'SEC_t283k1 │ │ │ │ +'SEC_t239k1 │ │ │ │ +'SEC_t233r1 │ │ │ │ +'SEC_t233k1 │ │ │ │ +'SEC_t193r2 │ │ │ │ +'SEC_t193r1 │ │ │ │ +'SEC_t163r2 │ │ │ │ +'SEC_t163r1 │ │ │ │ +'SEC_t163k1 │ │ │ │ +'SEC_t131r2 │ │ │ │ +'SEC_t131r1 │ │ │ │ +'SEC_t113r2 │ │ │ │ +'SEC_t113r1 │ │ │ │ +'SEC_p521r1 │ │ │ │ +'SEC_p384r1 │ │ │ │ +'SEC_p256r1 │ │ │ │ +'SEC_p256k1 │ │ │ │ +'SEC_p224r1 │ │ │ │ +'SEC_p224k1 │ │ │ │ +'SEC_p192r1 │ │ │ │ +'SEC_p192k1 │ │ │ │ +'SEC_p160r2 │ │ │ │ +'SEC_p160r1 │ │ │ │ +'SEC_p160k1 │ │ │ │ +'SEC_p128r2 │ │ │ │ +'SEC_p128r1 │ │ │ │ +'SEC_p112r2 │ │ │ │ +'SEC_p112r1 │ │ │ │ +'CurveFP │ │ │ │ +'CurveF2m │ │ │ │ +'CurveBinary │ │ │ │ +'CurvePrime │ │ │ │ +'CurveCommon │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Crypto.PubKey.ECC.Types.Point │ │ │ │ +Crypto.PubKey.ECC.Types.CurveCommon │ │ │ │ +Crypto.PubKey.ECC.Types.CurvePrime │ │ │ │ +Crypto.PubKey.ECC.Types.CurveBinary │ │ │ │ +Crypto.PubKey.ECC.Types.Curve │ │ │ │ +Crypto.PubKey.ECC.Types.CurveName │ │ │ │ +toEnum{CurveName}: tag ( │ │ │ │ ) is outside of enumeration's range (0, │ │ │ │ -Orbits {inOrbit = │ │ │ │ -, getOrbits = │ │ │ │ -, ordinal = │ │ │ │ -, basePos = │ │ │ │ - not found in look │ │ │ │ -Text.Regex.DFA.Common │ │ │ │ -'WinTest │ │ │ │ -'WinEmpty │ │ │ │ -WinEmpty │ │ │ │ -'Testing' │ │ │ │ -'Simple' │ │ │ │ -'Transition │ │ │ │ -Transition │ │ │ │ -'Instructions │ │ │ │ -Instructions │ │ │ │ -'SetPost │ │ │ │ -'Testing │ │ │ │ -'PostUpdate │ │ │ │ -'PreUpdate │ │ │ │ -TagUpdate │ │ │ │ -'LeaveOrbitTask │ │ │ │ -'EnterOrbitTask │ │ │ │ -'ResetOrbitTask │ │ │ │ -'SetGroupStopTask │ │ │ │ -'ResetGroupStopTask │ │ │ │ -'TagTask │ │ │ │ -'Test_NotEdgeWord │ │ │ │ -'Test_EdgeWord │ │ │ │ -'Test_EOW │ │ │ │ -'Test_BOW │ │ │ │ -'Test_EOB │ │ │ │ -'Test_BOB │ │ │ │ -'Test_EOL │ │ │ │ -'Test_BOL │ │ │ │ -WhichTest │ │ │ │ -'GroupInfo │ │ │ │ -GroupInfo │ │ │ │ -'Minimize │ │ │ │ -'Maximize │ │ │ │ -'ExecOption │ │ │ │ -'CompOption │ │ │ │ -succ{WhichTest}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{WhichTest}: tried to take `pred' of first tag in enumeration │ │ │ │ -Explicit error in module │ │ │ │ -lib/Text/Regex/TDFA/Common.hs │ │ │ │ -Text.Regex.TDFA.Common │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -dt_trans │ │ │ │ -dt_other │ │ │ │ -dt_dopas │ │ │ │ -qt_trans │ │ │ │ -qt_other │ │ │ │ -qt_dopas │ │ │ │ -lib/Text/Regex/TDFA/Common.hs:293:60-61|case │ │ │ │ -Minimize │ │ │ │ -Maximize │ │ │ │ -captureGroups │ │ │ │ -ExecOption │ │ │ │ -ExecOption {captureGroups = │ │ │ │ -lastStarGreedy │ │ │ │ -newSyntax │ │ │ │ -rightAssoc │ │ │ │ -multiline │ │ │ │ -caseSensitive │ │ │ │ -CompOption │ │ │ │ -, lastStarGreedy = │ │ │ │ -, newSyntax = │ │ │ │ -, rightAssoc = │ │ │ │ -, multiline = │ │ │ │ -CompOption {caseSensitive = │ │ │ │ -WinTest │ │ │ │ -WinEmpty │ │ │ │ -Test_NotEdgeWord │ │ │ │ -Test_EdgeWord │ │ │ │ -Test_EOW │ │ │ │ -Test_BOW │ │ │ │ -Test_EOB │ │ │ │ -Test_BOB │ │ │ │ -Test_EOL │ │ │ │ -Test_BOL │ │ │ │ -PostUpdate │ │ │ │ -PreUpdate │ │ │ │ -LeaveOrbitTask │ │ │ │ -EnterOrbitTask │ │ │ │ -ResetOrbitTask │ │ │ │ -SetGroupStopTask │ │ │ │ -ResetGroupStopTask │ │ │ │ -lib/Text/Regex/TDFA/Common.hs:219:72-73|case │ │ │ │ -, newOrbits = } │ │ │ │ -newPos = │ │ │ │ -Instructions { │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.WinEmpty │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.WinTest │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Regex │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Simple' │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Testing' │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Transition │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.DFA │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Instructions │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.SetPre │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.SetPost │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.SetVal │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Orbits │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.QNFA │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Simple │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Testing │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.PreUpdate │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.PostUpdate │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.TagTask │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.ResetGroupStopTask │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.SetGroupStopTask │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.ResetOrbitTask │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.EnterOrbitTask │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.LeaveOrbitTask │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_BOL │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_EOL │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_BOB │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_EOB │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_BOW │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_EOW │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_EdgeWord │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_NotEdgeWord │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.GroupInfo │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Maximize │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Minimize │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Orbit │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Ignore │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.ExecOption │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.CompOption │ │ │ │ -'TrieSet │ │ │ │ -lib/Text/Regex/TDFA/IntArrTrieSet.hs │ │ │ │ -Text.Regex.TDFA.IntArrTrieSet │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ +./Crypto/PubKey/ECC/Types.hs │ │ │ │ +SEC_t571r1 │ │ │ │ +SEC_t571k1 │ │ │ │ +SEC_t409r1 │ │ │ │ +SEC_t409k1 │ │ │ │ +SEC_t283r1 │ │ │ │ +SEC_t283k1 │ │ │ │ +SEC_t239k1 │ │ │ │ +SEC_t233r1 │ │ │ │ +SEC_t233k1 │ │ │ │ +SEC_t193r2 │ │ │ │ +SEC_t193r1 │ │ │ │ +SEC_t163r2 │ │ │ │ +SEC_t163r1 │ │ │ │ +SEC_t163k1 │ │ │ │ +SEC_t131r2 │ │ │ │ +SEC_t131r1 │ │ │ │ +SEC_t113r2 │ │ │ │ +SEC_t113r1 │ │ │ │ +SEC_p521r1 │ │ │ │ +SEC_p384r1 │ │ │ │ +SEC_p256r1 │ │ │ │ +SEC_p256k1 │ │ │ │ +SEC_p224r1 │ │ │ │ +SEC_p224k1 │ │ │ │ +SEC_p192r1 │ │ │ │ +SEC_p192k1 │ │ │ │ +SEC_p160r2 │ │ │ │ +SEC_p160r1 │ │ │ │ +SEC_p160k1 │ │ │ │ +SEC_p128r2 │ │ │ │ +SEC_p128r1 │ │ │ │ +SEC_p112r2 │ │ │ │ +SEC_p112r1 │ │ │ │ +CurveFP │ │ │ │ +CurveF2m │ │ │ │ +CurveF2m │ │ │ │ +Crypto/PubKey/ECC/Types.hs:40:27-28|case │ │ │ │ +CurveBinary │ │ │ │ +CurvePrime │ │ │ │ +, ecc_h = │ │ │ │ +, ecc_n = │ │ │ │ +, ecc_g = │ │ │ │ +, ecc_b = │ │ │ │ +CurveCommon {ecc_a = │ │ │ │ +Crypto/PubKey/ECC/Types.hs:53:27-28|case │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.PubKey.ECC.Types │ │ │ │ +CurveCommon │ │ │ │ +CurvePrime │ │ │ │ +CurveBinary │ │ │ │ +CurveName │ │ │ │ +vr8^T:l)U │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p112r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p112r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p128r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p128r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p160k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p160r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p160r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p192k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p192r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p224k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p224r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p256k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p256r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p384r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p521r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t113r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t113r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t131r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t131r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t163k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t163r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t163r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t193r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t193r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t233k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t233r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t239k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t283k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t283r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t409k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t409r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t571k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t571r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.CurveF2m │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.CurveFP │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.CurveBinary │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.CurvePrime │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.CurveCommon │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.Point │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.PointO │ │ │ │ +EllipticCurveECDSA │ │ │ │ +Signature │ │ │ │ +Crypto.PubKey.ECDSA │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +, sign_s = │ │ │ │ +Signature {sign_r = │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECDSA.C:EllipticCurveECDSA │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECDSA.Signature │ │ │ │ +Crypto.PubKey.ECIES │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +'Signature │ │ │ │ +Signature │ │ │ │ +'PublicKey │ │ │ │ +PublicKey │ │ │ │ +'SecretKey │ │ │ │ +SecretKey │ │ │ │ +Crypto.PubKey.Ed25519 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Signature │ │ │ │ +PublicKey │ │ │ │ +SecretKey │ │ │ │ +'Signature │ │ │ │ +Signature │ │ │ │ +'PublicKey │ │ │ │ +PublicKey │ │ │ │ +'SecretKey │ │ │ │ +SecretKey │ │ │ │ +Crypto.PubKey.Ed448 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Signature │ │ │ │ +PublicKey │ │ │ │ +SecretKey │ │ │ │ +HashAlgorithmASN1 │ │ │ │ +Crypto.PubKey.RSA.PKCS15 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.PKCS15.C:HashAlgorithmASN1 │ │ │ │ +Crypto.PubKey.RSA.Prim │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +./Crypto/PubKey/RSA/PSS.hs │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +'PSSParams │ │ │ │ +PSSParams │ │ │ │ +Crypto.PubKey.RSA.PSS │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.PSS.PSSParams │ │ │ │ +'KeyPair │ │ │ │ +'PrivateKey │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ -lastError │ │ │ │ -Negative range size │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -Data.Array.Base │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Error in array index; │ │ │ │ - not in range [0.. │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.IntArrTrieSet.TrieSet │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ -Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ -newWinnerThenProceed,1 │ │ │ │ -newWinnerThenProceed,2 │ │ │ │ -newWinnerThenProceed,3 : too many emptyTrue values │ │ │ │ -compressOrbit,1 │ │ │ │ -findTrans,1 : │ │ │ │ -impossible 2347867 │ │ │ │ -impossible 0298347 │ │ │ │ -allcomps Minimize │ │ │ │ -impossible 9384324 │ │ │ │ -bestTrans.compareWith.choose sees incomparable │ │ │ │ -newScratch which 3 │ │ │ │ -newScratch which 2 │ │ │ │ -newScratch which 1 │ │ │ │ -MScratch │ │ │ │ -'MScratch │ │ │ │ -BlankScratch │ │ │ │ -'BlankScratch │ │ │ │ -WScratch │ │ │ │ -'WScratch │ │ │ │ -SScratch │ │ │ │ -'SScratch │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ +fromJust │ │ │ │ +'PublicKey │ │ │ │ +'InvalidParameters │ │ │ │ +'SignatureTooLong │ │ │ │ +'MessageNotRecognized │ │ │ │ +'MessageTooLong │ │ │ │ +'MessageSizeIncorrect │ │ │ │ +'Blinder │ │ │ │ +Crypto.PubKey.RSA.Types.PublicKey │ │ │ │ +Crypto.PubKey.RSA.Types.PrivateKey │ │ │ │ +Crypto.PubKey.RSA.Types.KeyPair │ │ │ │ +KeyPair │ │ │ │ +, private_qinv = │ │ │ │ +, private_dQ = │ │ │ │ +, private_dP = │ │ │ │ +, private_q = │ │ │ │ +, private_p = │ │ │ │ +, private_d = │ │ │ │ +PrivateKey {private_pub = │ │ │ │ +private_qinv │ │ │ │ +private_dQ │ │ │ │ +private_dP │ │ │ │ +private_q │ │ │ │ +private_p │ │ │ │ +private_d │ │ │ │ +private_pub │ │ │ │ +, public_e = │ │ │ │ +, public_n = │ │ │ │ +PublicKey {public_size = │ │ │ │ +public_e │ │ │ │ +public_n │ │ │ │ +public_size │ │ │ │ +InvalidParameters │ │ │ │ +SignatureTooLong │ │ │ │ +MessageNotRecognized │ │ │ │ +MessageTooLong │ │ │ │ +MessageSizeIncorrect │ │ │ │ +Blinder │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.PubKey.RSA.Types │ │ │ │ +PublicKey │ │ │ │ +PrivateKey │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.PrivateKey │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.PublicKey │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.MessageSizeIncorrect │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.MessageTooLong │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.MessageNotRecognized │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.SignatureTooLong │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.InvalidParameters │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.Blinder │ │ │ │ +Crypto.Random │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +'MonadPseudoRandom │ │ │ │ +MonadPseudoRandom │ │ │ │ +MonadRandom │ │ │ │ +Crypto.Random.Types │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Random.Types.C:MonadRandom │ │ │ │ +Crypto.Random.Entropy │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +crypton: random: cannot fully replenish │ │ │ │ +./Crypto/Random/Entropy/Unsafe.hs │ │ │ │ +crypton: random: cannot get any source of entropy on this system │ │ │ │ +Crypto.Random.Entropy.Unsafe │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ -lastError │ │ │ │ -challenge_Orb is too stupid to handle mismatched orbit data : │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/Engine.hs:566:3-34|F comp1 : compsRest │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/Engine.hs:302:21-43|first : rest │ │ │ │ -Negative range size │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/Engine.hs │ │ │ │ -Text.Regex.TDFA.NewDFA.Engine │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -undefined │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -Data.Array.Base │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Error in array index; │ │ │ │ - not in range [0.. │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine.SScratch │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine.MQ │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine.MQA │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine.MScratch │ │ │ │ -newWinnerThenProceed,1 │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ -Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ +fromJust │ │ │ │ +Crypto.System.CPU.ProcessorOption │ │ │ │ +toEnum{ProcessorOption}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{ProcessorOption}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ProcessorOption}: tried to take `pred' of first tag in enumeration │ │ │ │ +./Crypto/System/CPU.hs │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.System.CPU │ │ │ │ +ProcessorOption │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.System.CPU.AESNI │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.System.CPU.PCLMUL │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.System.CPU.RDRAND │ │ │ │ +Encryption error: input length must be a multiple of block size (16) for now. Its length is: │ │ │ │ +Encryption error: input length must be a multiple of block size (16). Its length is: │ │ │ │ +AES error: IV length must be block size (16). Its length is: │ │ │ │ +./Crypto/Cipher/AES/Primitive.hs │ │ │ │ +Crypto.Cipher.AES.Primitive │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +AEADModeImpl │ │ │ │ +Crypto.Cipher.Types.AEAD │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.AEAD.AEAD │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.AEAD.AEADModeImpl │ │ │ │ +'AEAD_CCM │ │ │ │ +'AEAD_GCM │ │ │ │ +'AEAD_CWC │ │ │ │ +'AEAD_EAX │ │ │ │ +'AEAD_OCB │ │ │ │ +AEADMode │ │ │ │ +'CCM_M16 │ │ │ │ +'CCM_M14 │ │ │ │ +'CCM_M12 │ │ │ │ +'CCM_M10 │ │ │ │ +'AuthTag │ │ │ │ +'KeySizeRange │ │ │ │ +'KeySizeFixed │ │ │ │ +'KeySizeEnum │ │ │ │ +KeySizeSpecifier │ │ │ │ +Crypto.Cipher.Types.Base │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +AEAD_CCM │ │ │ │ +AEAD_GCM │ │ │ │ +AEAD_CWC │ │ │ │ +AEAD_EAX │ │ │ │ +AEAD_OCB │ │ │ │ +Crypto/Cipher/Types/Base.hs:59:21-22|case │ │ │ │ +AuthTag {unAuthTag = │ │ │ │ +KeySizeRange │ │ │ │ +KeySizeFixed │ │ │ │ +KeySizeEnum │ │ │ │ +Crypto/Cipher/Types/Base.hs:36:21-22|case │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.C:Cipher │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.AEAD_OCB │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.AEAD_CCM │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.AEAD_EAX │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.AEAD_CWC │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.AEAD_GCM │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_L2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_L3 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_L4 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M4 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M6 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M8 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M10 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M12 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M14 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M16 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.KeySizeRange │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.KeySizeEnum │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.KeySizeFixed │ │ │ │ +BlockCipher128 │ │ │ │ +BlockCipher │ │ │ │ +./Crypto/Cipher/Types/Block.hs │ │ │ │ +Crypto.Cipher.Types.Block │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ undefined │ │ │ │ -compressOrbit,1 │ │ │ │ -findTrans,1 : │ │ │ │ -impossible 2347867 │ │ │ │ -impossible 0298347 │ │ │ │ -allcomps Minimize │ │ │ │ -impossible 9384324 │ │ │ │ -bestTrans.compareWith.choose sees incomparable │ │ │ │ -newScratch which 3 │ │ │ │ -newScratch which 2 │ │ │ │ -newScratch which 1 │ │ │ │ -noSource │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -Text.Regex.TDFA.NewDFA.Engine_FA │ │ │ │ -MScratch │ │ │ │ -'MScratch │ │ │ │ -BlankScratch │ │ │ │ -'BlankScratch │ │ │ │ -WScratch │ │ │ │ -'WScratch │ │ │ │ -SScratch │ │ │ │ -'SScratch │ │ │ │ -challenge_Orb is too stupid to handle mismatched orbit data : │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/Engine_FA.hs:431:3-34|F comp1 : compsRest │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/Engine_FA.hs:251:21-43|first : rest │ │ │ │ -Negative range size │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -Data.Array.Base │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Error in array index; │ │ │ │ - not in range [0.. │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine_FA.SScratch │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine_FA.MScratch │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ -Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ -, _ws_stop = │ │ │ │ -WScratch {ws_start = │ │ │ │ -obtainNext called while goNext is running! │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Block.C:BlockCipher128 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Block.C:BlockCipher │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Block.IV │ │ │ │ +unsupported block size in GF │ │ │ │ +./Crypto/Cipher/Types/GF.hs │ │ │ │ +Crypto.Cipher.Types.GF │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Cipher.Types.Utils │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +'CryptoFailed │ │ │ │ +'CryptoPassed │ │ │ │ +CryptoFailable │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ -lastError │ │ │ │ -Negative range size │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -WScratch │ │ │ │ -'WScratch │ │ │ │ -SScratch │ │ │ │ -'SScratch │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/Engine_NC.hs │ │ │ │ -Text.Regex.TDFA.NewDFA.Engine_NC │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -undefined │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine_NC.SScratch │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine_NC.MQ │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine_NC.WScratch │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ -Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ -undefined │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -Text.Regex.TDFA.NewDFA.Engine_NC_FA │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ -Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ +fromJust │ │ │ │ +'CryptoError_OutputLengthTooBig │ │ │ │ +'CryptoError_OutputLengthTooSmall │ │ │ │ +'CryptoError_SaltTooSmall │ │ │ │ +'CryptoError_PrimeSizeInvalid │ │ │ │ +'CryptoError_AuthenticationTagSizeInvalid │ │ │ │ +'CryptoError_MacKeyInvalid │ │ │ │ +'CryptoError_ScalarMultiplicationInvalid │ │ │ │ +'CryptoError_PointCoordinatesInvalid │ │ │ │ +'CryptoError_PointFormatUnsupported │ │ │ │ +'CryptoError_PointFormatInvalid │ │ │ │ +'CryptoError_PointSizeInvalid │ │ │ │ +'CryptoError_EcScalarOutOfBounds │ │ │ │ +'CryptoError_SharedSecretSizeInvalid │ │ │ │ +'CryptoError_PublicKeySizeInvalid │ │ │ │ +'CryptoError_SecretKeyStructureInvalid │ │ │ │ +'CryptoError_SecretKeySizeInvalid │ │ │ │ +'CryptoError_AEADModeNotSupported │ │ │ │ +'CryptoError_SeedSizeInvalid │ │ │ │ +'CryptoError_IvSizeInvalid │ │ │ │ +'CryptoError_KeySizeInvalid │ │ │ │ +Crypto.Error.Types.CryptoError │ │ │ │ +toEnum{CryptoError}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{CryptoError}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{CryptoError}: tried to take `pred' of first tag in enumeration │ │ │ │ +./Crypto/Error/Types.hs │ │ │ │ +CryptoFailed │ │ │ │ +CryptoPassed │ │ │ │ +CryptoError_OutputLengthTooBig │ │ │ │ +CryptoError_OutputLengthTooSmall │ │ │ │ +CryptoError_SaltTooSmall │ │ │ │ +CryptoError_PrimeSizeInvalid │ │ │ │ +CryptoError_AuthenticationTagSizeInvalid │ │ │ │ +CryptoError_MacKeyInvalid │ │ │ │ +CryptoError_ScalarMultiplicationInvalid │ │ │ │ +CryptoError_PointCoordinatesInvalid │ │ │ │ +CryptoError_PointFormatUnsupported │ │ │ │ +CryptoError_PointFormatInvalid │ │ │ │ +CryptoError_PointSizeInvalid │ │ │ │ +CryptoError_EcScalarOutOfBounds │ │ │ │ +CryptoError_SharedSecretSizeInvalid │ │ │ │ +CryptoError_PublicKeySizeInvalid │ │ │ │ +CryptoError_SecretKeyStructureInvalid │ │ │ │ +CryptoError_SecretKeySizeInvalid │ │ │ │ +CryptoError_AEADModeNotSupported │ │ │ │ +CryptoError_SeedSizeInvalid │ │ │ │ +CryptoError_IvSizeInvalid │ │ │ │ +CryptoError_KeySizeInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Error.Types │ │ │ │ +CryptoError │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoPassed │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoFailed │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_KeySizeInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_IvSizeInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_SeedSizeInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_AEADModeNotSupported │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_SecretKeySizeInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_SecretKeyStructureInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PublicKeySizeInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_SharedSecretSizeInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_EcScalarOutOfBounds │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PointSizeInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PointFormatInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PointFormatUnsupported │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PointCoordinatesInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_ScalarMultiplicationInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_MacKeyInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_AuthenticationTagSizeInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PrimeSizeInvalid │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_SaltTooSmall │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_OutputLengthTooSmall │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_OutputLengthTooBig │ │ │ │ +'GmpSupported │ │ │ │ +'GmpUnsupported │ │ │ │ +GmpSupported │ │ │ │ +Crypto.Number.Compat │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +GmpUnsupported │ │ │ │ +GmpSupported │ │ │ │ +Crypto/Number/Compat.hs:47:21-22|case │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.Compat.GmpSupported │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.Compat.GmpUnsupported │ │ │ │ +'C:HashAlgorithmPrefix │ │ │ │ +HashAlgorithmPrefix │ │ │ │ +'C:HashAlgorithm │ │ │ │ +HashAlgorithm │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Context │ │ │ │ +Crypto.Hash.Types.Digest │ │ │ │ +./Crypto/Hash/Types.hs │ │ │ │ +Crypto.Hash.Types │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ undefined │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -Text.Regex.TDFA.NewDFA.Tester │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.Types.C:HashAlgorithmPrefix │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.Types.C:HashAlgorithm │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Crypto.Hash.SHA1.SHA1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Hash.SHA1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA1.SHA1 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Crypto.Hash.SHA224.SHA224 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Hash.SHA224 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA224.SHA224 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Crypto.Hash.SHA256.SHA256 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Hash.SHA256 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA256.SHA256 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Crypto.Hash.SHA384.SHA384 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Hash.SHA384 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA384.SHA384 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Crypto.Hash.SHA512.SHA512 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Hash.SHA512 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA512.SHA512 │ │ │ │ +'SHA512t_256 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'SHA512t_224 │ │ │ │ +Crypto.Hash.SHA512t.SHA512t_224 │ │ │ │ +Crypto.Hash.SHA512t.SHA512t_256 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Hash.SHA512t │ │ │ │ +SHA512t_224 │ │ │ │ +SHA512t_256 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA512t.SHA512t_256 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA512t.SHA512t_224 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Crypto.Hash.MD2.MD2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Hash.MD2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.MD2.MD2 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Crypto.Hash.MD5.MD5 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Hash.MD5 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.MD5.MD5 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'RIPEMD160 │ │ │ │ +Crypto.Hash.RIPEMD160.RIPEMD160 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Hash.RIPEMD160 │ │ │ │ +RIPEMD160 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.RIPEMD160.RIPEMD160 │ │ │ │ +'C:EntropySource │ │ │ │ +EntropySource │ │ │ │ +Crypto.Random.Entropy.Source │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Random.Entropy.Source.C:EntropySource │ │ │ │ +'EntropyBackend │ │ │ │ +EntropyBackend │ │ │ │ +Crypto.Random.Entropy.Backend │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Random.Entropy.Backend.EntropyBackend │ │ │ │ +'ChaChaDRG │ │ │ │ +ChaChaDRG │ │ │ │ +Crypto.Random.ChaChaDRG │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +'HmacDRG │ │ │ │ +fromJust │ │ │ │ +./Crypto/Random/HmacDRG.hs │ │ │ │ +Crypto.Random.HmacDRG │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Random.HmacDRG.HmacDRG │ │ │ │ +./Crypto/PubKey/Internal.hs │ │ │ │ +Crypto.PubKey.Internal │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ undefined │ │ │ │ -0123456789ABCDEFGHIJKLMNOPQRSTUVWXYZ_abcdefghijklmnopqrstuvwxyz │ │ │ │ -Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -regex failed to match │ │ │ │ -Text.Regex.TDFA.String died: │ │ │ │ -parseRegex for Text.Regex.TDFA.String failed: │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -Text.Regex.TDFA.String │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -Data.Array.Base │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Error in array index; │ │ │ │ - not in range [0.. │ │ │ │ -lib/Text/Regex/TDFA/TDFA.hs:(287,5)-(294,81)|function cw │ │ │ │ -bestTrans.compareWith.choose sees incomparable │ │ │ │ -bestTrans : There were no transition choose from! │ │ │ │ - not in range [0.. │ │ │ │ -Error in array index; │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -assemble : Weird orbit command: │ │ │ │ -enterOrbit: Cannot enterOrbit twice in a row: │ │ │ │ -Number of reachable DFA states: │ │ │ │ -, freshOrbit = │ │ │ │ -AlterModify {newInOrbit = │ │ │ │ -AlterLeave │ │ │ │ -AlterReset │ │ │ │ -'AlterModify │ │ │ │ -'AlterLeave │ │ │ │ -'AlterReset │ │ │ │ -AlterOrbit │ │ │ │ -Text.Regex.TDFA.TDFA │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -newInOrbit │ │ │ │ -freshOrbit │ │ │ │ -False, freshOrbit = │ │ │ │ -True, freshOrbit = │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.TDFA.AlterReset │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.TDFA.AlterLeave │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.TDFA.AlterModify │ │ │ │ - not in range [0.. │ │ │ │ -Error in array index; │ │ │ │ -Negative range size │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -Weird pattern in actNullableTagless/NonEmpty: │ │ │ │ -actNullableTagless/NonEmpty is supposed to have an emptyNull nullView : │ │ │ │ -actNullableTagless/NonEmpty : provided with a *cannotAccept* pattern: │ │ │ │ -actNullableTagless/NonEmpty : provided with a *mustAccept* pattern: │ │ │ │ -This case in Text.Regex.TNFA.TNFA.actNullableTagless cannot happen: │ │ │ │ -Cannot acceptTrans pattern │ │ │ │ -Weird pattern in getTransTagless/NonEmpty: │ │ │ │ -getTransTagless/NonEmpty is supposed to have an emptyNull nullView : │ │ │ │ -getTransTagless/NonEmpty : provided with a *mustAccept* pattern: │ │ │ │ -getTransTagless/NonEmpty : provided with a *cannotAccept* pattern: │ │ │ │ -Weird pattern in getTransTagless/Star: │ │ │ │ -OneChar cannot have nullable True │ │ │ │ -OneChar cannot have nullable True │ │ │ │ -This case in dominate.useText cannot happen: second argument would have to have been null and that is checked before this case │ │ │ │ -Text.Regex.TDFA.TNFA │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -regex failed to match │ │ │ │ -parseRegex for Text.Regex.TDFA.Text failed: │ │ │ │ -Text.Regex.TDFA.Text │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -makeRegexOpts failed │ │ │ │ -src/Text/Regex/Base/RegexLike.hs │ │ │ │ -Text.Regex.Base.RegexLike │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI │ │ │ │ -'CharMap │ │ │ │ -Data.IntMap.CharMap2 │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -unCharMap │ │ │ │ -CharMap {unCharMap = │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -'EnumMap │ │ │ │ -Data.IntMap.EnumMap2 │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -unEnumMap │ │ │ │ -EnumMap {unEnumMap = │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ +'SEC_t571r1 │ │ │ │ +'SEC_t571k1 │ │ │ │ +'SEC_t409r1 │ │ │ │ +'SEC_t409k1 │ │ │ │ +'SEC_t283r1 │ │ │ │ +'SEC_t283k1 │ │ │ │ +'SEC_t239k1 │ │ │ │ +'SEC_t233r1 │ │ │ │ +'SEC_t233k1 │ │ │ │ +'SEC_t193r2 │ │ │ │ +'SEC_t193r1 │ │ │ │ +'SEC_t163r2 │ │ │ │ +'SEC_t163r1 │ │ │ │ +'SEC_t163k1 │ │ │ │ +'SEC_t131r2 │ │ │ │ +'SEC_t131r1 │ │ │ │ +'SEC_t113r2 │ │ │ │ +'SEC_t113r1 │ │ │ │ +'SEC_p521r1 │ │ │ │ +'SEC_p384r1 │ │ │ │ +'SEC_p256r1 │ │ │ │ +'SEC_p256k1 │ │ │ │ +'SEC_p224r1 │ │ │ │ +'SEC_p224k1 │ │ │ │ +'SEC_p192r1 │ │ │ │ +'SEC_p192k1 │ │ │ │ +'SEC_p160r2 │ │ │ │ +'SEC_p160r1 │ │ │ │ +'SEC_p160k1 │ │ │ │ +'SEC_p128r2 │ │ │ │ +'SEC_p128r1 │ │ │ │ +'SEC_p112r2 │ │ │ │ +'SEC_p112r1 │ │ │ │ +'CurveParameters │ │ │ │ +'CurvePrime │ │ │ │ +'CurveBinary │ │ │ │ +'CurvePrimeParam │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'CurveBinaryParam │ │ │ │ +Crypto.ECC.Simple.Types.CurveBinaryParam │ │ │ │ +Crypto.ECC.Simple.Types.CurvePrimeParam │ │ │ │ +Crypto.ECC.Simple.Types.CurveType │ │ │ │ +Crypto.ECC.Simple.Types.Scalar │ │ │ │ +Crypto.ECC.Simple.Types.Point │ │ │ │ +Crypto.ECC.Simple.Types.CurveParameters │ │ │ │ +CurveParameters │ │ │ │ +curveEccH │ │ │ │ +curveEccN │ │ │ │ +curveEccG │ │ │ │ +curveEccB │ │ │ │ +curveEccA │ │ │ │ +SEC_t571r1 │ │ │ │ +SEC_t571k1 │ │ │ │ +SEC_t409r1 │ │ │ │ +SEC_t409k1 │ │ │ │ +SEC_t283r1 │ │ │ │ +SEC_t283k1 │ │ │ │ +SEC_t239k1 │ │ │ │ +SEC_t233r1 │ │ │ │ +SEC_t233k1 │ │ │ │ +SEC_t193r2 │ │ │ │ +SEC_t193r1 │ │ │ │ +SEC_t163r2 │ │ │ │ +SEC_t163r1 │ │ │ │ +SEC_t163k1 │ │ │ │ +SEC_t131r2 │ │ │ │ +SEC_t131r1 │ │ │ │ +SEC_t113r2 │ │ │ │ +SEC_t113r1 │ │ │ │ +SEC_p521r1 │ │ │ │ +SEC_p384r1 │ │ │ │ +SEC_p256r1 │ │ │ │ +SEC_p256k1 │ │ │ │ +SEC_p224r1 │ │ │ │ +SEC_p224k1 │ │ │ │ +SEC_p192r1 │ │ │ │ +SEC_p192k1 │ │ │ │ +SEC_p160r2 │ │ │ │ +SEC_p160r1 │ │ │ │ +SEC_p160k1 │ │ │ │ +SEC_p128r2 │ │ │ │ +SEC_p128r1 │ │ │ │ +SEC_p112r2 │ │ │ │ +SEC_p112r1 │ │ │ │ +, curveEccH = │ │ │ │ +, curveEccN = │ │ │ │ +, curveEccG = │ │ │ │ +, curveEccB = │ │ │ │ +CurveParameters {curveEccA = │ │ │ │ +Crypto/ECC/Simple/Types.hs:116:27-28|case │ │ │ │ +CurvePrime │ │ │ │ +CurveBinary │ │ │ │ +CurvePrime │ │ │ │ +CurveBinary │ │ │ │ +Crypto/ECC/Simple/Types.hs:105:27-28|case │ │ │ │ +CurvePrimeParam │ │ │ │ +CurveBinaryParam │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.ECC.Simple.Types │ │ │ │ +CurveBinaryParam │ │ │ │ +CurvePrimeParam │ │ │ │ +CurveType │ │ │ │ +vr8^T:l)U │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t571r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t571k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t409r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t409k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t283r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t283k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t239k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t233r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t233k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t193r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t193r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t163r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t163r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t163k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t131r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t131r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t113r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t113r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p521r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p384r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p256r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p256k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p224r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p224k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p192r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p192k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p160r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p160r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p160k1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p128r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p128r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p112r2 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p112r1 │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.C:Curve │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.CurveParameters │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.Point │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.PointO │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.CurveBinary │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.CurvePrime │ │ │ │ +mulF2m: negative number represent no binary polynomial │ │ │ │ +modF2m: negative number represent no binary polynomial │ │ │ │ +modF2m: cannot divide by zero polynomial │ │ │ │ +Crypto.ECC.Simple.Prim │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Internal.ByteArray │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +/dev/random │ │ │ │ +/dev/urandom │ │ │ │ + cannot be grabbed │ │ │ │ +./Crypto/Random/Entropy/Unix.hs │ │ │ │ +'DevURandom │ │ │ │ +DevURandom │ │ │ │ +'DevRandom │ │ │ │ +DevRandom │ │ │ │ +Crypto.Random.Entropy.Unix │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +crypton_p256_modmul │ │ │ │ +crypton_p256e_modadd │ │ │ │ +crypton_p256e_modsub │ │ │ │ +:5ptI.T( │ │ │ │ +8IaiS/8, │ │ │ │ +CB4cJQlAc │ │ │ │ +AOZs\!yA* │ │ │ │ +- 47Cd1z │ │ │ │ +W%0Qv4AV │ │ │ │ +"ICEqn.s │ │ │ │ +gZFySTa( │ │ │ │ +dZK<),F8 │ │ │ │ +O=4_}gL: │ │ │ │ +IGY=&?S$ │ │ │ │ +},Q$"'.4 │ │ │ │ +recode_wnaf │ │ │ │ +crypton_decaf_448_point_decode │ │ │ │ +crypton_gf_invert │ │ │ │ +crypton_decaf_448_point_decode_like_eddsa_and_mul_by_ratio │ │ │ │ +crypton_decaf_448_base_double_scalarmul_non_secret │ │ │ │ +powF2m: negative exponents disallowed │ │ │ │ +mulF2m: cannot multiply modulo zero polynomial │ │ │ │ +modF2m: negative number represent no binary polynomial │ │ │ │ +modF2m: cannot divide by zero polynomial │ │ │ │ +mulF2m: negative number represent no binary polynomial │ │ │ │ +./Crypto/Number/F2m.hs │ │ │ │ +Crypto.Number.F2m │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Type: ChaChaDRG │ │ │ │ +In module `Crypto.Number.Prime' │ │ │ │ +Miller-Rabin requires tested value to be > 3 │ │ │ │ +Miller-Rabin tries need to be > 0 │ │ │ │ +./Crypto/Number/Prime.hs │ │ │ │ +Crypto.Number.Prime │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.PubKey.RSA │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +Crypto.Random.Probabilistic │ │ │ │ +crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ +crypton_gf_448_mulw_unsigned │ │ │ │ +crypton_gf_448_strong_reduce │ │ │ │ +4crypton_decaf_448_scalar_invert │ │ │ │ +crypton_decaf_448_scalar_decode_long │ │ │ │ +libraries/integer-gmp/src/GHC/Integer/GMP/Internals.hs │ │ │ │ +GHC.Integer.GMP.Internals │ │ │ │ +integer-gmp-1.1-inplace │ │ │ │ +cannot connect with no socks method of authentication │ │ │ │ +src/Network/Socks5.hs │ │ │ │ +Network.Socks5 │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ │ │ │ │ +SocksAddress │ │ │ │ +SocksAddrIPV6( │ │ │ │ +SocksAddrDomainName( │ │ │ │ +SocksAddrIPV4( │ │ │ │ +'SocksVersionNotSupported │ │ │ │ +'SocksReplyError │ │ │ │ +'SocksReplySuccess │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'SocksErrorOther │ │ │ │ +'SocksErrorAddrTypeNotSupported │ │ │ │ +'SocksErrorCommandNotSupported │ │ │ │ +'SocksErrorTTLExpired │ │ │ │ +'SocksErrorConnectionRefused │ │ │ │ +'SocksErrorHostUnreachable │ │ │ │ +'SocksErrorNetworkUnreachable │ │ │ │ +'SocksErrorConnectionNotAllowedByRule │ │ │ │ +'SocksErrorGeneralServerFailure │ │ │ │ +'SocksAddress │ │ │ │ +SocksAddress │ │ │ │ +'SocksAddrDomainName │ │ │ │ +'SocksAddrIPV4 │ │ │ │ +'SocksAddrIPV6 │ │ │ │ +SocksHostAddress │ │ │ │ +'SocksMethodOther │ │ │ │ +'SocksMethodNotAcceptable │ │ │ │ +'SocksMethodUsernamePassword │ │ │ │ +'SocksMethodGSSAPI │ │ │ │ +'SocksMethodNone │ │ │ │ +SocksMethod │ │ │ │ +'SocksCommandOther │ │ │ │ +'SocksCommandUdpAssociate │ │ │ │ +'SocksCommandBind │ │ │ │ +'SocksCommandConnect │ │ │ │ +SocksCommand │ │ │ │ +'SocksVer5 │ │ │ │ +SocksVersion │ │ │ │ +SocksErrorOther │ │ │ │ +Network.Socks5.Types.SocksError │ │ │ │ +SocksReplyError │ │ │ │ +Network.Socks5.Types.SocksReply │ │ │ │ +Network.Socks5.Types.SocksVersionNotSupported │ │ │ │ +SocksReplyError │ │ │ │ +SocksReplySuccess │ │ │ │ +SocksMethodNotAcceptable │ │ │ │ +SocksMethodOther │ │ │ │ +SocksMethodUsernamePassword │ │ │ │ +SocksMethodGSSAPI │ │ │ │ +SocksMethodNone │ │ │ │ +SocksCommandOther │ │ │ │ +SocksCommandUdpAssociate │ │ │ │ +SocksCommandBind │ │ │ │ +SocksCommandConnect │ │ │ │ +SocksVer5 │ │ │ │ +socks method is only 8 bits │ │ │ │ +socks command is only 8 bits │ │ │ │ +src/Network/Socks5/Types.hs │ │ │ │ +src/Network/Socks5/Types.hs:48:13-14|case │ │ │ │ +src/Network/Socks5/Types.hs:66:13-14|case │ │ │ │ +src/Network/Socks5/Types.hs:76:13-14|case │ │ │ │ +SocksErrorOther │ │ │ │ +SocksErrorAddrTypeNotSupported │ │ │ │ +SocksErrorCommandNotSupported │ │ │ │ +SocksErrorTTLExpired │ │ │ │ +SocksErrorConnectionRefused │ │ │ │ +SocksErrorHostUnreachable │ │ │ │ +SocksErrorNetworkUnreachable │ │ │ │ +SocksErrorConnectionNotAllowedByRule │ │ │ │ +SocksErrorGeneralServerFailure │ │ │ │ +src/Network/Socks5/Types.hs:130:13-14|case │ │ │ │ +src/Network/Socks5/Types.hs:152:13-14|case │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ │ │ │ │ +Network.Socks5.Types │ │ │ │ +SocksError │ │ │ │ +SocksReply │ │ │ │ +SocksVersionNotSupported │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksVersionNotSupported │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksReplySuccess │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksReplyError │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksErrorGeneralServerFailure │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksErrorConnectionNotAllowedByRule │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksErrorNetworkUnreachable │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksErrorHostUnreachable │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksErrorConnectionRefused │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksErrorTTLExpired │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksErrorCommandNotSupported │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksErrorAddrTypeNotSupported │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksErrorOther │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksAddress │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksAddrIPV4 │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksAddrDomainName │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksAddrIPV6 │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksMethodNone │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksMethodGSSAPI │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksMethodUsernamePassword │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksMethodOther │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksMethodNotAcceptable │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksCommandConnect │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksCommandBind │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksCommandUdpAssociate │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksCommandOther │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksVer5 │ │ │ │ +ipv4 requested, got something different │ │ │ │ +ipv6 requested, got something different │ │ │ │ +got too many bytes while receiving data │ │ │ │ +src/Network/Socks5/Command.hs │ │ │ │ +'C:Command │ │ │ │ +'Connect │ │ │ │ +Network.Socks5.Command │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ │ │ │ │ +Connect │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Command.C:Command │ │ │ │ +SocksHello {getSocksHelloMethods = │ │ │ │ +SocksHelloResponse {getSocksHelloResponseMethod = │ │ │ │ +, requestDstPort = │ │ │ │ +, requestDstAddr = │ │ │ │ +SocksRequest {requestCommand = │ │ │ │ +, responseBindPort = │ │ │ │ +, responseBindAddr = │ │ │ │ +SocksResponse {responseReply = │ │ │ │ +SocksHello │ │ │ │ +'SocksHello │ │ │ │ +SocksHelloResponse │ │ │ │ +'SocksHelloResponse │ │ │ │ +SocksRequest │ │ │ │ +'SocksRequest │ │ │ │ +SocksResponse │ │ │ │ +'SocksResponse │ │ │ │ +cannot get unknown socket address type: │ │ │ │ +unsupported version of the protocol │ │ │ │ +unsupported sock hello response version │ │ │ │ +too few bytes │ │ │ │ +demandInput │ │ │ │ +unsupported sock hello version │ │ │ │ +src/Network/Socks5/Wire.hs │ │ │ │ +Network.Socks5.Wire │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Wire.SocksResponse │ │ │ │ +crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Wire.SocksRequest │ │ │ │ +Gaining OAuth Temporary Credential Failed: │ │ │ │ +Gaining OAuth Token Credential Failed: │ │ │ │ +OAuthException │ │ │ │ +OAuthVersion │ │ │ │ +SignMethod │ │ │ │ +Web/Authenticate/OAuth.hs:141:35-36|case │ │ │ │ +OAuth10a} │ │ │ │ +OAuth10} │ │ │ │ +, oauthVersion = │ │ │ │ +, oauthRealm = │ │ │ │ +, oauthCallback = │ │ │ │ +, oauthConsumerSecret = │ │ │ │ +, oauthConsumerKey = │ │ │ │ +, oauthSignatureMethod = │ │ │ │ +, oauthAuthorizeUri = │ │ │ │ +, oauthAccessTokenUri = │ │ │ │ +, oauthRequestUri = │ │ │ │ +oauthServerName = │ │ │ │ +RSASHA1 │ │ │ │ +RSASHA256 │ │ │ │ +RSASHA512 │ │ │ │ +Credential {unCredential = │ │ │ │ +unCredential │ │ │ │ +Credential │ │ │ │ +Web.Authenticate.OAuth.Credential │ │ │ │ +Web.Authenticate.OAuth.OAuthException │ │ │ │ +OAuthException │ │ │ │ +oauthVersion │ │ │ │ +oauthRealm │ │ │ │ +oauthCallback │ │ │ │ +oauthConsumerSecret │ │ │ │ +oauthConsumerKey │ │ │ │ +oauthSignatureMethod │ │ │ │ +oauthAuthorizeUri │ │ │ │ +oauthAccessTokenUri │ │ │ │ +oauthRequestUri │ │ │ │ +oauthServerName │ │ │ │ +Web.Authenticate.OAuth.OAuth │ │ │ │ +Web.Authenticate.OAuth.SignMethod │ │ │ │ +RSASHA512 │ │ │ │ +RSASHA256 │ │ │ │ +HMACSHA512 │ │ │ │ +HMACSHA256 │ │ │ │ +HMACSHA1 │ │ │ │ +pred{OAuthVersion}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{OAuthVersion}: tried to take `succ' of last tag in enumeration │ │ │ │ +toEnum{OAuthVersion}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +Web.Authenticate.OAuth.OAuthVersion │ │ │ │ +OAuth10a │ │ │ │ +'OAuth10 │ │ │ │ +'OAuth10a │ │ │ │ +'PLAINTEXT │ │ │ │ +'HMACSHA1 │ │ │ │ +'HMACSHA256 │ │ │ │ +'HMACSHA512 │ │ │ │ +'RSASHA1 │ │ │ │ +'RSASHA256 │ │ │ │ +'RSASHA512 │ │ │ │ +'OAuthException │ │ │ │ +'Credential │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +AccessTokenRequest │ │ │ │ +'AccessTokenRequest │ │ │ │ +You MUST specify oauthConsumerKey parameter. │ │ │ │ +You MUST specify oauthConsumerSecret parameter. │ │ │ │ +application/x-www-form-urlencoded │ │ │ │ +oauth_token │ │ │ │ +oauth_token_secret │ │ │ │ +oauth_signature_method │ │ │ │ +PLAINTEXT │ │ │ │ +HMAC-SHA1 │ │ │ │ +HMAC-SHA256 │ │ │ │ +HMAC-SHA512 │ │ │ │ +RSA-SHA1 │ │ │ │ +RSA-SHA256 │ │ │ │ +RSA-SHA512 │ │ │ │ +oauth_consumer_key │ │ │ │ +oauth_version │ │ │ │ +Authorization │ │ │ │ +Content-Type │ │ │ │ +Failed test of oauth_body_hash │ │ │ │ +&oauth_signature= │ │ │ │ +Failed test of oauth_signature │ │ │ │ +oauth_signature parameter not found │ │ │ │ +oauth_nonce │ │ │ │ +oauth_timestamp │ │ │ │ +oauth_body_hash │ │ │ │ +OAuth realm=" │ │ │ │ +oauth_signature │ │ │ │ +oauth_verifier │ │ │ │ +oauth_callback │ │ │ │ +./Web/Authenticate/OAuth.hs │ │ │ │ +Web.Authenticate.OAuth │ │ │ │ +authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5 │ │ │ │ +fromJust │ │ │ │ +authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.AccessTokenRequest │ │ │ │ +authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.OAuth │ │ │ │ +authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.PLAINTEXT │ │ │ │ +authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.HMACSHA1 │ │ │ │ +authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.HMACSHA256 │ │ │ │ +authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.HMACSHA512 │ │ │ │ +authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.RSASHA1 │ │ │ │ +authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.RSASHA256 │ │ │ │ +authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.RSASHA512 │ │ │ │ +authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.OAuth10 │ │ │ │ +authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.OAuth10a │ │ │ │ +Codec.Crypto.RSA.Exceptions │ │ │ │ +RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly │ │ │ │ +src/Codec/Crypto/RSA/Pure.hs:595:10-42|[startH, startT] │ │ │ │ +Primality test on negative number or 0. │ │ │ │ +'C:RSAKey │ │ │ │ +'HashInfo │ │ │ │ +HashInfo │ │ │ │ +'RSAGenError │ │ │ │ +'RSAError │ │ │ │ +'RSADecryptionError │ │ │ │ +'RSAIncorrectMsgSize │ │ │ │ +'RSAIncorrectSigSize │ │ │ │ +'RSAMaskTooLong │ │ │ │ +'RSAMessageTooLong │ │ │ │ +'RSAMessageTooShort │ │ │ │ +'RSACipherRepOutOfRange │ │ │ │ +'RSAMessageRepOutOfRange │ │ │ │ +'RSAIntegerTooLargeToPack │ │ │ │ +'RSAKeySizeTooSmall │ │ │ │ +src/Codec/Crypto/RSA/Pure.hs │ │ │ │ +src/Codec/Crypto/RSA/Pure.hs:75:12-13|case │ │ │ │ +SystemRandom │ │ │ │ +RSAError │ │ │ │ +Codec.Crypto.RSA.Pure │ │ │ │ +RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly │ │ │ │ +RSAError │ │ │ │ +RSAKeySizeTooSmall │ │ │ │ +RSAIntegerTooLargeToPack │ │ │ │ +RSAMessageRepOutOfRange │ │ │ │ +RSACipherRepOutOfRange │ │ │ │ +RSAMessageTooShort │ │ │ │ +RSAMessageTooLong │ │ │ │ +RSAMaskTooLong │ │ │ │ +RSAIncorrectSigSize │ │ │ │ +RSAIncorrectMsgSize │ │ │ │ +RSADecryptionError │ │ │ │ +RSAGenError │ │ │ │ +Negative exponent │ │ │ │ +RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.HashInfo │ │ │ │ +RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSAError │ │ │ │ +RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSAKeySizeTooSmall │ │ │ │ +RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSAIntegerTooLargeToPack │ │ │ │ +RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSAMessageRepOutOfRange │ │ │ │ +RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSACipherRepOutOfRange │ │ │ │ +RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSAMessageTooShort │ │ │ │ +RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSAMessageTooLong │ │ │ │ +RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSAMaskTooLong │ │ │ │ +RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSAIncorrectSigSize │ │ │ │ +RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSAIncorrectMsgSize │ │ │ │ +RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSADecryptionError │ │ │ │ +RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSAGenError │ │ │ │ +fromASN1: RSA.PublicKey: │ │ │ │ +fromASN1: RSA.PublicKey: unexpected format │ │ │ │ +./Crypto/Types/PubKey/RSA.hs │ │ │ │ +fromASN1: RSA.PrivateKey: │ │ │ │ +fromASN1: RSA.PrivateKey: unexpected format │ │ │ │ +'KeyPair │ │ │ │ +'PrivateKey │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'PublicKey │ │ │ │ +Crypto.Types.PubKey.RSA.PublicKey │ │ │ │ +Crypto.Types.PubKey.RSA.PrivateKey │ │ │ │ +Crypto.Types.PubKey.RSA.KeyPair │ │ │ │ +KeyPair │ │ │ │ +, private_qinv = │ │ │ │ +, private_dQ = │ │ │ │ +, private_dP = │ │ │ │ +, private_q = │ │ │ │ +, private_p = │ │ │ │ +, private_d = │ │ │ │ +PrivateKey {private_pub = │ │ │ │ +private_qinv │ │ │ │ +private_dQ │ │ │ │ +private_dP │ │ │ │ +private_q │ │ │ │ +private_p │ │ │ │ +private_d │ │ │ │ +private_pub │ │ │ │ +, public_e = │ │ │ │ +, public_n = │ │ │ │ +PublicKey {public_size = │ │ │ │ +public_e │ │ │ │ +public_n │ │ │ │ +public_size │ │ │ │ +PrivateKey │ │ │ │ +PublicKey │ │ │ │ +Crypto.Types.PubKey.RSA │ │ │ │ +crypto-pubkey-types-0.4.3-Ixbg9xJ3saF29b66pqE6uk │ │ │ │ +Negative exponent │ │ │ │ +crypto-pubkey-types-0.4.3-Ixbg9xJ3saF29b66pqE6uk:Crypto.Types.PubKey.RSA.PrivateKey │ │ │ │ +crypto-pubkey-types-0.4.3-Ixbg9xJ3saF29b66pqE6uk:Crypto.Types.PubKey.RSA.PublicKey │ │ │ │ +'PolicyFailed │ │ │ │ +'TypePrimitiveInvalid │ │ │ │ +'TypeDecodingFailed │ │ │ │ +'TypeNotImplemented │ │ │ │ +'ParsingHeaderFail │ │ │ │ +'StreamUnexpectedSituation │ │ │ │ +'ParsingPartial │ │ │ │ +'StreamConstructionWrongSize │ │ │ │ +'StreamInfinitePrimitive │ │ │ │ +'StreamUnexpectedEOC │ │ │ │ +Data/ASN1/Error.hs:30:42-43|case │ │ │ │ +PolicyFailed │ │ │ │ +TypePrimitiveInvalid │ │ │ │ +TypeDecodingFailed │ │ │ │ +TypeNotImplemented │ │ │ │ +ParsingPartial │ │ │ │ +ParsingHeaderFail │ │ │ │ +StreamUnexpectedSituation │ │ │ │ +StreamConstructionWrongSize │ │ │ │ +StreamInfinitePrimitive │ │ │ │ +StreamUnexpectedEOC │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ +Data.ASN1.Error │ │ │ │ +ASN1Error │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.StreamUnexpectedEOC │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.StreamInfinitePrimitive │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.StreamConstructionWrongSize │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.StreamUnexpectedSituation │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.ParsingHeaderFail │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.ParsingPartial │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.TypeNotImplemented │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.TypeDecodingFailed │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.TypePrimitiveInvalid │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.PolicyFailed │ │ │ │ +indefinite length not allowed │ │ │ │ +long length should be a short length │ │ │ │ +long length is not shortest │ │ │ │ +./Data/ASN1/BinaryEncoding.hs │ │ │ │ +Data.ASN1.BinaryEncoding │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ +Negative exponent │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.BinaryEncoding.DER │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.BinaryEncoding.BER │ │ │ │ +Data.ASN1.Stream │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ +not a start node │ │ │ │ +encode one cannot do start │ │ │ │ +not a primitive │ │ │ │ +sequence │ │ │ │ +RELATIVE-OID │ │ │ │ +EMBEDDED PDV │ │ │ │ +External │ │ │ │ +Object Descriptor │ │ │ │ +boolean value not canonical │ │ │ │ +boolean: length not within bound │ │ │ │ +enumerated │ │ │ │ +: null encoding │ │ │ │ +: not shortest encoding │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +moduleError │ │ │ │ +real: invalid base detected │ │ │ │ +real: not enough input to decode exponent length │ │ │ │ +real: not enough input for exponent and mantissa │ │ │ │ +bitstring: skip number not within bound │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +Data/ASN1/Prim.hs:296:9-27|x : xs │ │ │ │ +invalid OID format │ │ │ │ +this should not happen │ │ │ │ +TimeGeneralized : contains non ASCII characters │ │ │ │ +TimeUTC : contains non ASCII characters │ │ │ │ +YMMDDHMIS │ │ │ │ +time format invalid for │ │ │ │ +Null: data length not within bound │ │ │ │ +./Data/ASN1/Prim.hs │ │ │ │ +Data.ASN1.Prim │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ +YYMMDDHMIS │ │ │ │ +YYYYMMDDHMIS │ │ │ │ +TimeUTC : unknown timezone format: │ │ │ │ +TimeGeneralized : unknown timezone format: │ │ │ │ +TimeUTC : unknown timezone format: │ │ │ │ +TimeGeneralized : unknown timezone format: │ │ │ │ +TimeUTC : cannot convert string │ │ │ │ +TimeGeneralized : cannot convert string │ │ │ │ +'ParseState │ │ │ │ +ParseState │ │ │ │ +'ExpectPrimitive │ │ │ │ +'ExpectHeader │ │ │ │ +ParseExpect │ │ │ │ +Data.ASN1.BinaryEncoding.Parse │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.BinaryEncoding.Parse.ParseState │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.BinaryEncoding.Parse.ExpectHeader │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.BinaryEncoding.Parse.ExpectPrimitive │ │ │ │ +malformed stream: end before construction │ │ │ │ +./Data/ASN1/BinaryEncoding/Writer.hs │ │ │ │ +Data.ASN1.BinaryEncoding.Writer │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +./Data/ASN1/Internal.hs │ │ │ │ +Data.ASN1.Internal │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ +Negative exponent │ │ │ │ +putLength: long length is negative │ │ │ │ +putLength: short length is not between 0x0 and 0x80 │ │ │ │ +./Data/ASN1/Serialize.hs │ │ │ │ +Failed reading: non canonical encoding of long tag │ │ │ │ +Data.ASN1.Serialize │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ +getWord8: ensure internal error │ │ │ │ +./Data/ASN1/Get.hs │ │ │ │ +too few bytes │ │ │ │ +'Incomplete │ │ │ │ +'Complete │ │ │ │ +'Partial │ │ │ │ +Data.ASN1.Get │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ +Failed reading: mzero │ │ │ │ +Data/ASN1/Get.hs:71:21-22|case │ │ │ │ +Partial _ │ │ │ │ +Failed reading: empty │ │ │ │ +Failed reading: │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Get.Complete │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Get.Incomplete │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Get.Fail │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Get.Partial │ │ │ │ +asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Get.Done │ │ │ │ +fromJust │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +moduleError │ │ │ │ +'BitArray │ │ │ │ +BitArray │ │ │ │ +./Data/ASN1/BitArray.hs │ │ │ │ +'BitArrayOutOfBound │ │ │ │ +BitArray │ │ │ │ +BitArrayOutOfBound │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw │ │ │ │ +Data.ASN1.BitArray │ │ │ │ +BitArrayOutOfBound │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.BitArray.BitArray │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.BitArray.BitArrayOutOfBound │ │ │ │ +'C:ASN1Object │ │ │ │ +ASN1Object │ │ │ │ +'ASN1String │ │ │ │ +'OctetString │ │ │ │ +'BitString │ │ │ │ +'Enumerated │ │ │ │ +'Boolean │ │ │ │ +'ASN1Time │ │ │ │ +'TimeGeneralized │ │ │ │ +'TimeUTC │ │ │ │ +ASN1TimeType │ │ │ │ +'Container │ │ │ │ +'Sequence │ │ │ │ +ASN1ConstructionType │ │ │ │ +Data.ASN1.Types │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw │ │ │ │ +ASN1Time │ │ │ │ +OctetString │ │ │ │ +Boolean │ │ │ │ +ASN1String │ │ │ │ +Enumerated │ │ │ │ +BitString │ │ │ │ +Data/ASN1/Types.hs:56:21-22|case │ │ │ │ +TimeGeneralized │ │ │ │ +Container │ │ │ │ +Sequence │ │ │ │ +Data/ASN1/Types.hs:34:42-43|case │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.C:ASN1Object │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Boolean │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.IntVal │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.BitString │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.OctetString │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Null │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.OID │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Real │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Enumerated │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.ASN1String │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.ASN1Time │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Other │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Start │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.End │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.TimeUTC │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.TimeGeneralized │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Sequence │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Set │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Container │ │ │ │ + from string │ │ │ │ +cannot encode ASN1 Character String │ │ │ │ +invalid number of bytes for continuation │ │ │ │ +truncated continuation, expecting 1 byte │ │ │ │ +truncated continuation, expecting 2 bytes │ │ │ │ +truncated continuation, expecting 3 bytes │ │ │ │ +too many byte │ │ │ │ +continuation byte in heading context │ │ │ │ +continuation bytes invalid │ │ │ │ +not a valid value │ │ │ │ +not a valid BMP string │ │ │ │ +decodeBMP: internal error │ │ │ │ +not a valid UTF32 string │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +moduleError │ │ │ │ +./Data/ASN1/Types/String.hs │ │ │ │ +, getCharacterStringRawData = │ │ │ │ +ASN1CharacterString {characterEncoding = │ │ │ │ +'ASN1CharacterString │ │ │ │ +ASN1CharacterString │ │ │ │ +'Character │ │ │ │ +'Visible │ │ │ │ +'VideoTex │ │ │ │ +'Printable │ │ │ │ +'Numeric │ │ │ │ +'Graphic │ │ │ │ +'General │ │ │ │ +ASN1StringEncoding │ │ │ │ +Data.ASN1.Types.String │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw │ │ │ │ +Character │ │ │ │ +VideoTex │ │ │ │ +Printable │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.ASN1CharacterString │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.IA5 │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.UTF8 │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.General │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.Graphic │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.Numeric │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.Printable │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.VideoTex │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.Visible │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.T61 │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.UTF32 │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.Character │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.BMP │ │ │ │ +'Primitive │ │ │ │ +'ConstructionEnd │ │ │ │ +'ConstructionBegin │ │ │ │ +ASN1Event │ │ │ │ +'ASN1Header │ │ │ │ +ASN1Header │ │ │ │ +'LenLong │ │ │ │ +'LenShort │ │ │ │ +'LenIndefinite │ │ │ │ +ASN1Length │ │ │ │ +'Private │ │ │ │ +'Context │ │ │ │ +'Application │ │ │ │ +'Universal │ │ │ │ +ASN1Class │ │ │ │ +toEnum{ASN1Class}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{ASN1Class}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ASN1Class}: tried to take `pred' of first tag in enumeration │ │ │ │ +./Data/ASN1/Types/Lowlevel.hs │ │ │ │ +Data.ASN1.Types.Lowlevel │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw │ │ │ │ +Primitive │ │ │ │ +ConstructionEnd │ │ │ │ +ConstructionBegin │ │ │ │ +Data/ASN1/Types/Lowlevel.hs:47:31-32|case │ │ │ │ +ASN1Header │ │ │ │ +LenLong │ │ │ │ +LenIndefinite │ │ │ │ +LenShort │ │ │ │ +Data/ASN1/Types/Lowlevel.hs:36:32-33|case │ │ │ │ +Application │ │ │ │ +Universal │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Header │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Primitive │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.ConstructionBegin │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.ConstructionEnd │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.ASN1Header │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.LenShort │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.LenLong │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.LenIndefinite │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Universal │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Application │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Context │ │ │ │ +asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Private │ │ │ │ +'Base64OpenBSD │ │ │ │ +'Base64URLUnpadded │ │ │ │ +Data.ByteArray.Encoding │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ +Base64URLUnpadded │ │ │ │ +Base64OpenBSD │ │ │ │ +base16: input: invalid encoding at offset: │ │ │ │ +base16: input: invalid length │ │ │ │ +base32: input: invalid length │ │ │ │ +base32: input: invalid encoding at offset: │ │ │ │ +base64: input: invalid length │ │ │ │ +base64: input: invalid encoding at offset: │ │ │ │ +base64URL unpadded: input: invalid length │ │ │ │ +base64URL unpadded: input: invalid encoding at offset: │ │ │ │ +base64 unpadded: input: invalid length │ │ │ │ +base64 unpadded: input: invalid encoding at offset: │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.Encoding.Base16 │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.Encoding.Base32 │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.Encoding.Base64 │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.Encoding.Base64URLUnpadded │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.Encoding.Base64OpenBSD │ │ │ │ +Data.ByteArray.Pack │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ + at the end of buffer │ │ │ │ +remaining unpacked bytes │ │ │ │ +'C:ByteSwap │ │ │ │ +ByteSwap │ │ │ │ +'BigEndian │ │ │ │ +'LittleEndian │ │ │ │ +Endianness │ │ │ │ +Data.Memory.Endian │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ +LittleEndian │ │ │ │ +BigEndian │ │ │ │ +cannot determine endianness │ │ │ │ +./Data/Memory/Endian.hs │ │ │ │ +Data.Memory.Endian │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.Memory.Endian.C:ByteSwap │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.Memory.Endian.LittleEndian │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.Memory.Endian.BigEndian │ │ │ │ +Data.Memory.PtrMethods │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ +Data.Memory.Encoding.Base16 │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ +0000000000000000111111111111111122222222222222223333333333333333444444444444444455555555555555556666666666666666777777777777777788888888888888889999999999999999aaaaaaaaaaaaaaaabbbbbbbbbbbbbbbbccccccccccccccccddddddddddddddddeeeeeeeeeeeeeeeeffffffffffffffff │ │ │ │ +0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef │ │ │ │ +0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef │ │ │ │ +0000000000000000111111111111111122222222222222223333333333333333444444444444444455555555555555556666666666666666777777777777777788888888888888889999999999999999aaaaaaaaaaaaaaaabbbbbbbbbbbbbbbbccccccccccccccccddddddddddddddddeeeeeeeeeeeeeeeeffffffffffffffff │ │ │ │ +0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef │ │ │ │ +0000000000000000111111111111111122222222222222223333333333333333444444444444444455555555555555556666666666666666777777777777777788888888888888889999999999999999aaaaaaaaaaaaaaaabbbbbbbbbbbbbbbbccccccccccccccccddddddddddddddddeeeeeeeeeeeeeeeeffffffffffffffff │ │ │ │ +0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef │ │ │ │ +0000000000000000111111111111111122222222222222223333333333333333444444444444444455555555555555556666666666666666777777777777777788888888888888889999999999999999aaaaaaaaaaaaaaaabbbbbbbbbbbbbbbbccccccccccccccccddddddddddddddddeeeeeeeeeeeeeeeeffffffffffffffff │ │ │ │ +0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef │ │ │ │ +0000000000000000111111111111111122222222222222223333333333333333444444444444444455555555555555556666666666666666777777777777777788888888888888889999999999999999aaaaaaaaaaaaaaaabbbbbbbbbbbbbbbbccccccccccccccccddddddddddddddddeeeeeeeeeeeeeeeeffffffffffffffff │ │ │ │ +0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef │ │ │ │ +0000000000000000111111111111111122222222222222223333333333333333444444444444444455555555555555556666666666666666777777777777777788888888888888889999999999999999aaaaaaaaaaaaaaaabbbbbbbbbbbbbbbbccccccccccccccccddddddddddddddddeeeeeeeeeeeeeeeeffffffffffffffff │ │ │ │ +./Data/Memory/Encoding/Base16.hs │ │ │ │ +Data.Memory.Encoding.Base16 │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ +fromHexadecimal: invalid odd length. │ │ │ │ +Data.Memory.Encoding.Base32 │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ +ABCDEFGHIJKLMNOPQRSTUVWXYZ234567 │ │ │ │ +Data.Memory.Encoding.Base64 │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ +./ABCDEFGHIJKLMNOPQRSTUVWXYZabcdefghijklmnopqrstuvwxyz0123456789 │ │ │ │ +ABCDEFGHIJKLMNOPQRSTUVWXYZabcdefghijklmnopqrstuvwxyz0123456789-_ │ │ │ │ +ABCDEFGHIJKLMNOPQRSTUVWXYZabcdefghijklmnopqrstuvwxyz0123456789+/ │ │ │ │ +456789:;<= │ │ │ │ + !"#$%&'()*+,-./0123 │ │ │ │ +6789:;<=>? │ │ │ │ + !"#$%&'()*+,-./012345 │ │ │ │ +?456789:;<= │ │ │ │ + !"#$%&'()*+,-./0123 │ │ │ │ +Data.Memory.Internal.Compat │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ +'PackerMore │ │ │ │ +'PackerFail │ │ │ │ +Data.ByteArray.Pack.Internal │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ +PackerMore │ │ │ │ +PackerFail │ │ │ │ +Not enough space in destination │ │ │ │ +remaining bytes higher than the destination's size │ │ │ │ +Not enough space in destination │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.Pack.Internal.PackerMore │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.Pack.Internal.PackerFail │ │ │ │ +ByteArray │ │ │ │ +ByteArrayAccess │ │ │ │ +Data.ByteArray.Types │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ +Data/ByteArray/Types.hs:69:5-103|function withByteArray │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.Types.C:ByteArray │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.Types.C:ByteArrayAccess │ │ │ │ +Data.ByteArray.Bytes │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ +./Data/ByteArray/Bytes.hs │ │ │ │ +Data.ByteArray.Bytes │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ +Bytes: size must be >= 0 │ │ │ │ stimes: positive multiplier expected │ │ │ │ -'EnumSet │ │ │ │ -Data.IntSet.EnumSet2 │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -unEnumSet │ │ │ │ -EnumSet {unEnumSet = fromList │ │ │ │ -EnumSet {unEnumSet = │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.Bytes.Bytes │ │ │ │ +'ScrubbedBytes │ │ │ │ +ScrubbedBytes │ │ │ │ +Data.ByteArray.ScrubbedBytes │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ + │ │ │ │ +./Data/ByteArray/ScrubbedBytes.hs │ │ │ │ +Data.ByteArray.ScrubbedBytes │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ +ScrubbedBytes: size must be >= 0 │ │ │ │ stimes: positive multiplier expected │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.ScrubbedBytes.ScrubbedBytes │ │ │ │ +Data.ByteArray.Methods │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ +'MemView │ │ │ │ +Data.ByteArray.MemView │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ +MemView │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.MemView.MemView │ │ │ │ +Data.Memory.Internal.CompatPrim │ │ │ │ +memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ +'C:PrimMemoryComparable │ │ │ │ +PrimMemoryComparable │ │ │ │ +PrimType │ │ │ │ +Basement.PrimType │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.PrimType.C:PrimMemoryComparable │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.PrimType.C:PrimType │ │ │ │ +Basement.Types.Char7 │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +Char7 {toByte = │ │ │ │ +invalid size: CSSize is -1 │ │ │ │ +'CountOf │ │ │ │ +'FileSize │ │ │ │ +FileSize │ │ │ │ +last offset on size 0 │ │ │ │ +sizeSub negative size │ │ │ │ +CountOf │ │ │ │ +FileSize │ │ │ │ stimes: positive multiplier expected │ │ │ │ -lib/Text/Regex/TDFA/CorePattern.hs:74:25-26|case │ │ │ │ -Star {getOrbit = │ │ │ │ -, resetOrbits = │ │ │ │ -, firstNull = │ │ │ │ -False, unStar = │ │ │ │ -True, unStar = │ │ │ │ -SetTestInfo │ │ │ │ -firstNull │ │ │ │ -resetOrbits │ │ │ │ -getOrbit │ │ │ │ -SetTestInfo │ │ │ │ -'SetTestInfo │ │ │ │ -HandleTag │ │ │ │ -'WantsQNFA │ │ │ │ -'WantsQT │ │ │ │ -'WantsBoth │ │ │ │ -'WantsEither │ │ │ │ -'OneChar │ │ │ │ -'NonEmpty │ │ │ │ -WantsQNFA │ │ │ │ -WantsBoth │ │ │ │ -WantsEither │ │ │ │ -NonEmpty │ │ │ │ -OneChar │ │ │ │ - , unQ = │ │ │ │ - , wants = │ │ │ │ - , tagged = │ │ │ │ - , postTag = │ │ │ │ - , preTag = │ │ │ │ - , postSet = │ │ │ │ - , preReset = │ │ │ │ - , takes = │ │ │ │ -Q { nullQ = │ │ │ │ -fromHandleTag │ │ │ │ -patternToQ cannot handle │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -Text.Regex.TDFA.CorePattern │ │ │ │ -lib/Text/Regex/TDFA/CorePattern.hs │ │ │ │ -Error in array index; │ │ │ │ - not in range [0.. │ │ │ │ -Negative range size │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Q │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Empty │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Or │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Seq │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Star │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Test │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.OneChar │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.NonEmpty │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.WantsQNFA │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.WantsQT │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.WantsBoth │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.WantsEither │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.NoTag │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Advice │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Apply │ │ │ │ -PCarat {getDoPa = │ │ │ │ -PDollar {getDoPa = │ │ │ │ -PDot {getDoPa = │ │ │ │ -PAny {getDoPa = │ │ │ │ -, getPatternSet = │ │ │ │ -PAnyNot {getDoPa = │ │ │ │ -PEscape {getDoPa = │ │ │ │ -, getPatternChar = │ │ │ │ -PChar {getDoPa = │ │ │ │ -PConcat │ │ │ │ -PNonCapture │ │ │ │ -PNonEmpty │ │ │ │ -lib/Text/Regex/TDFA/Pattern.hs:148:26-31|x : xs │ │ │ │ -'PConcat │ │ │ │ -'PDollar │ │ │ │ -'PEscape │ │ │ │ -'PAnyNot │ │ │ │ -'PNonEmpty │ │ │ │ -'PNonCapture │ │ │ │ -'PatternSet │ │ │ │ -PatternSet │ │ │ │ -'PatternSetEquivalenceClass │ │ │ │ -PatternSetEquivalenceClass │ │ │ │ -'PatternSetCollatingElement │ │ │ │ -PatternSetCollatingElement │ │ │ │ -'PatternSetCharacterClass │ │ │ │ -PatternSetCharacterClass │ │ │ │ -Text.Regex.TDFA.Pattern │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -getPatternSet │ │ │ │ -getPatternChar │ │ │ │ -lib/Text/Regex/TDFA/Pattern.hs:82:13-14|case │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PEmpty │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PGroup │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.POr │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PConcat │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PQuest │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PPlus │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PStar │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PBound │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PCarat │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PDollar │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PDot │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PAny │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PAnyNot │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PEscape │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PChar │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PNonCapture │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PNonEmpty │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PatternSet │ │ │ │ -end of input │ │ │ │ -Arg: eta │ │ │ │ -Type: BracketElement │ │ │ │ - -> State [Char] (GroupIndex, Int) -> ParseError -> Identity b │ │ │ │ -In module `Text.Regex.TDFA.ReadRegex' │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -Text.Regex.TDFA.ReadRegex │ │ │ │ -BracketElement │ │ │ │ -'BEEquiv │ │ │ │ -'BEClass │ │ │ │ -'BERange │ │ │ │ -Failed to parse bracketed string │ │ │ │ -End point │ │ │ │ -of dashed character range is less than starting point │ │ │ │ -^.[$()|*+?{\ │ │ │ │ -empty () or anchor ^ or $ │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.ReadRegex.BEChar │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.ReadRegex.BERange │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.ReadRegex.BEColl │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.ReadRegex.BEEquiv │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.ReadRegex.BEClass │ │ │ │ -Text.Pretty.Simple │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6 │ │ │ │ -'ColorOptions │ │ │ │ -ColorOptions │ │ │ │ -Text.Pretty.Simple.Internal.Color │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6 │ │ │ │ -, colorRainbowParens = │ │ │ │ -, colorNum = │ │ │ │ -, colorError = │ │ │ │ -, colorString = │ │ │ │ -ColorOptions {colorQuote = │ │ │ │ -, styleUnderlined = │ │ │ │ -, styleItalic = │ │ │ │ -, styleBold = │ │ │ │ -styleColor = │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Color.ColorOptions │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Color.Style │ │ │ │ -Annotation │ │ │ │ -'OutputOptions │ │ │ │ -OutputOptions │ │ │ │ -'DoNotEscapeNonPrintable │ │ │ │ -'EscapeNonPrintable │ │ │ │ -'Literal │ │ │ │ -StringOutputStyle │ │ │ │ -'NoCheckColorTty │ │ │ │ -'CheckColorTty │ │ │ │ -Text.Pretty.Simple.Internal.Printer │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6 │ │ │ │ -, tapeRight = │ │ │ │ -, tapeHead = │ │ │ │ -Tape {tapeLeft = │ │ │ │ -, outputOptionsCompactParens = │ │ │ │ -, outputOptionsCompact = │ │ │ │ -, outputOptionsPageWidth = │ │ │ │ -OutputOptions {outputOptionsIndentAmount = │ │ │ │ -DoNotEscapeNonPrintable} │ │ │ │ -EscapeNonPrintable} │ │ │ │ -Literal} │ │ │ │ -, outputOptionsStringStyle = │ │ │ │ -, outputOptionsColorOptions = │ │ │ │ -, outputOptionsInitialIndent = │ │ │ │ -DoNotEscapeNonPrintable │ │ │ │ -EscapeNonPrintable │ │ │ │ -NoCheckColorTty │ │ │ │ -CheckColorTty │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.Tape │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.:.. │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.Open │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.Close │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.Comma │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.Quote │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.String │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.Num │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.OutputOptions │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.Literal │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.EscapeNonPrintable │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.DoNotEscapeNonPrintable │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.CheckColorTty │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.NoCheckColorTty │ │ │ │ -{[()]}", │ │ │ │ -Text.Pretty.Simple.Internal.ExprParser │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6 │ │ │ │ -some stuff (hello ["dia\x40iahello", why wh, bye] ) (bye) │ │ │ │ -Just [TextInput {textInputClass = Just (Class {unClass = "class"}), textInputId = Just (Id {unId = "id"}), textInputName = Just (Name {unName = "name"}), textInputValue = Just (Value {unValue = "value"}), textInputPlaceholder = Just (Placeholder {unPlaceholder = "placeholder"})}, TextInput {textInputClass = Just (Class {unClass = "class"}), textInputId = Just (Id {unId = "id"}), textInputName = Just (Name {unName = "name"}), textInputValue = Just (Value {unValue = "value"}), textInputPlaceholder = Just (Placeholder {unPlaceholder = "placeholder"})}] │ │ │ │ -'Brackets │ │ │ │ -'NumberLit │ │ │ │ -'CharLit │ │ │ │ -'StringLit │ │ │ │ -'CommaSeparated │ │ │ │ -CommaSeparated {unCommaSeparated = │ │ │ │ -Brackets │ │ │ │ -StringLit │ │ │ │ -CharLit │ │ │ │ -NumberLit │ │ │ │ -src/Text/Pretty/Simple/Internal/Expr.hs:46:19-20|case │ │ │ │ -Text.Pretty.Simple.Internal.Expr.Expr │ │ │ │ -Brackets │ │ │ │ -NumberLit │ │ │ │ -StringLit │ │ │ │ -unCommaSeparated │ │ │ │ -Text.Pretty.Simple.Internal.Expr.CommaSeparated │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6 │ │ │ │ -Text.Pretty.Simple.Internal.Expr │ │ │ │ -CommaSeparated │ │ │ │ +cannot negate CountOf: use Foundation Numerical hierarchy for this function to not be exposed to CountOf │ │ │ │ +./Basement/Types/OffsetSize.hs │ │ │ │ +Basement.Types.OffsetSize │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +'Word128 │ │ │ │ +Basement.Types.Word128 │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Types.Word128.Word128 │ │ │ │ +'Word256 │ │ │ │ +Basement.Types.Word256 │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Types.Word256.Word256 │ │ │ │ +MonadFailure │ │ │ │ +PrimMonad │ │ │ │ +./Basement/Monad.hs │ │ │ │ +Basement.Monad │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Monad.C:MonadFailure │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Monad.C:PrimMonad │ │ │ │ +./Basement/Block.hs │ │ │ │ +Basement.Block │ │ │ │ +./Basement/Exception.hs │ │ │ │ +Basement.Exception │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +Basement.Block.Mutable │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +Basement.UArray.replace: empty needle │ │ │ │ +Basement.UArray.indices: needle is empty. │ │ │ │ +impossible output │ │ │ │ +filler returned negative number │ │ │ │ +./Basement/UArray.hs │ │ │ │ +Basement.UArray │ │ │ │ +./Basement/Exception.hs │ │ │ │ +Basement.Exception │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +Basement.UArray.Mutable │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +Arg: $dPrimType │ │ │ │ +Type: PrimType ty │ │ │ │ +In module `Basement.UArray.Mutable' │ │ │ │ +fromChunkBytes: │ │ │ │ +fromBytesLenient: FIXME! │ │ │ │ +impossible │ │ │ │ +nextWith: internal error: invalid input: offset= │ │ │ │ +next: internal error: invalid input: offset= │ │ │ │ +./Basement/Alg/UTF8.hs │ │ │ │ +Basement.Alg.UTF8 │ │ │ │ +./ABCDEFGHIJKLMNOPQRSTUVWXYZabcdefghijklmnopqrstuvwxyz0123456789 │ │ │ │ +ABCDEFGHIJKLMNOPQRSTUVWXYZabcdefghijklmnopqrstuvwxyz0123456789-_ │ │ │ │ +ABCDEFGHIJKLMNOPQRSTUVWXYZabcdefghijklmnopqrstuvwxyz0123456789+/ │ │ │ │ +mutableValidate: internal error: went pass offset │ │ │ │ +internal error │ │ │ │ +toEncoderBytes: FIXME! │ │ │ │ +impossible output │ │ │ │ +charMap invalid: Offset │ │ │ │ +toEnum{Encoding}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Expr.Brackets │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Expr.Braces │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Expr.Parens │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Expr.StringLit │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Expr.CharLit │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Expr.NumberLit │ │ │ │ -pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Expr.Other │ │ │ │ -overflow │ │ │ │ -'SetAnsiStyle │ │ │ │ -AnsiStyle │ │ │ │ -'Italicized │ │ │ │ -'Underlined │ │ │ │ -'Background │ │ │ │ -'Foreground │ │ │ │ -Intensity │ │ │ │ -'Magenta │ │ │ │ - styles left at theend of rendering (there should be only 1). Please report this as a bug. │ │ │ │ -There are │ │ │ │ -There is no empty style left at the end of rendering (but there should be). Please report this as a bug. │ │ │ │ -src/Prettyprinter/Render/Terminal/Internal.hs │ │ │ │ -Prettyprinter.Render.Terminal.Internal │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY │ │ │ │ -, ansiUnderlining = │ │ │ │ -, ansiItalics = │ │ │ │ -, ansiBold = │ │ │ │ -, ansiBackground = │ │ │ │ -SetAnsiStyle {ansiForeground = │ │ │ │ -Background │ │ │ │ -Foreground │ │ │ │ -Underlined │ │ │ │ -Italicized │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.SetAnsiStyle │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Italicized │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Underlined │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Bold │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Foreground │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Background │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Vivid │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Dull │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Black │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Red │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Green │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Yellow │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Blue │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Magenta │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Cyan │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.White │ │ │ │ -SAnnPush │ │ │ │ -SAnnPop │ │ │ │ -LayoutOptions {layoutPageWidth = │ │ │ │ -AvailablePerLine │ │ │ │ -Unbounded │ │ │ │ -Tried skipping spaces in unannotated data! Please report this as a bug in 'prettyprinter'. │ │ │ │ -'LayoutOptions │ │ │ │ -LayoutOptions │ │ │ │ -'UndoAnn │ │ │ │ -LayoutPipeline │ │ │ │ -'Nesting │ │ │ │ -'WithPageWidth │ │ │ │ -'FlatAlt │ │ │ │ -'Annotated │ │ │ │ -'AvailablePerLine │ │ │ │ -'Unbounded │ │ │ │ -PageWidth │ │ │ │ -'FittingPredicate │ │ │ │ -FittingPredicate │ │ │ │ -'RecordedWhitespace │ │ │ │ -'AnnotationLevel │ │ │ │ -WhitespaceStrippingState │ │ │ │ -'SAnnPush │ │ │ │ -'SAnnPop │ │ │ │ -SimpleDocStream │ │ │ │ -'Shallow │ │ │ │ -FusionDepth │ │ │ │ -'DontRemove │ │ │ │ -AnnotationRemoval │ │ │ │ -'Flattened │ │ │ │ -'NeverFlat │ │ │ │ -'AlreadyFlat │ │ │ │ -FlattenResult │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text │ │ │ │ -text-2.1.3-inplace │ │ │ │ -emptyError │ │ │ │ -src/Prettyprinter/Internal.hs │ │ │ │ -Prettyprinter.Internal │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ -overflow │ │ │ │ -src/Prettyprinter/Internal.hs:1597:15-16|case │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -src/Prettyprinter/Internal.hs:1775:15-16|case │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.C:Pretty │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nil │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cons │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.UndoAnn │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Fail │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Empty │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Char │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Text │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Line │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.FlatAlt │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cat │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nest │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Union │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Column │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.WithPageWidth │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nesting │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Annotated │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AvailablePerLine │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Unbounded │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AnnotationLevel │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.RecordedWhitespace │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SFail │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SEmpty │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SChar │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SText │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SLine │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPush │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPop │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Shallow │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Deep │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Remove │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.DontRemove │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Flattened │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AlreadyFlat │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.NeverFlat │ │ │ │ - an empty style stack! Please report this as a bug. │ │ │ │ -Please report this as a bug │ │ │ │ - must not appear in a rendered │ │ │ │ -SimpleDocStream │ │ │ │ -. This is a bug in the layout algorithm! │ │ │ │ -An unpaired style terminator was encountered. This is a bug in the layout algorithm! Please report this as a bug │ │ │ │ -Conversion from SimpleDocStream to SimpleDocTree failed! Please report this as a bug │ │ │ │ -Conversion from SimpleDocStream to SimpleDocTree left unconsumed input! Please report this as a bug │ │ │ │ -src/Prettyprinter/Render/Util/Panic.hs │ │ │ │ -Prettyprinter.Render.Util.Panic │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ -Prettyprinter.Symbols.Ascii │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ -Failed to unify types: │ │ │ │ -src/Lens/Micro/TH.hs:1265:19-20|case │ │ │ │ -TopName │ │ │ │ -MethodName │ │ │ │ +'ISO_8859_1 │ │ │ │ +'EncoderUTF8 │ │ │ │ +EncoderUTF8 │ │ │ │ +succ{Encoding}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Encoding}: tried to take `pred' of first tag in enumeration │ │ │ │ +Basement.String.Encoding │ │ │ │ +ISO_8859_1 │ │ │ │ +next: internal error: invalid input: │ │ │ │ +./Basement/String.hs │ │ │ │ +Encoding │ │ │ │ +Basement.String │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +Negative exponent │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.ASCII7 │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.UTF8 │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.UTF16 │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.UTF32 │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.ISO_8859_1 │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.EncoderUTF8 │ │ │ │ +'MutableBlockN │ │ │ │ +MutableBlockN │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ fromJust │ │ │ │ -OpticType │ │ │ │ -'GetterType │ │ │ │ -'LensType │ │ │ │ -OpticStab │ │ │ │ -'OpticStab │ │ │ │ -'OpticSa │ │ │ │ -'TopName │ │ │ │ -'MethodName │ │ │ │ -LensRules │ │ │ │ -'LensRules │ │ │ │ -Unable to unify exotic higher-rank type │ │ │ │ -Lens.Micro.Internal │ │ │ │ -microlens-th-0.4.3.17-G52ZDNKLhjo2IiGnRhm0e3 │ │ │ │ -Lens.Micro.TH │ │ │ │ -src/Lens/Micro/TH.hs │ │ │ │ -Failed to unify types: occurs check │ │ │ │ -unifyTypes: Bug: Unexpected empty list │ │ │ │ -Traversal │ │ │ │ -Traversal' │ │ │ │ -SimpleFold │ │ │ │ -SimpleGetter │ │ │ │ -microlens-0.4.14.0-68P6Jzr9cjTB9PIbBvxWm5 │ │ │ │ -Lens.Micro.Type │ │ │ │ +Basement.Sized.Block │ │ │ │ +Basement.Sized.Block.BlockN │ │ │ │ +./Basement/Exception.hs │ │ │ │ +Basement.Exception │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +BlockN {unBlock = │ │ │ │ +'C:NormalForm │ │ │ │ +NormalForm │ │ │ │ +Basement.NormalForm │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +'C:IntegralUpsize │ │ │ │ +IntegralUpsize │ │ │ │ +'C:IntegralDownsize │ │ │ │ +IntegralDownsize │ │ │ │ +Basement.IntegralConv │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.IntegralConv.C:IntegralDownsize │ │ │ │ +Negative exponent │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +Basement.Floating │ │ │ │ +'C:IsNatural │ │ │ │ +IsNatural │ │ │ │ +'C:IsIntegral │ │ │ │ +IsIntegral │ │ │ │ +Basement.Numerical.Number │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Numerical.Number.C:IsNatural │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Numerical.Number.C:IsIntegral │ │ │ │ +Additive │ │ │ │ +Basement.Numerical.Additive │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Numerical.Additive.C:Additive │ │ │ │ +'C:Divisible │ │ │ │ +Divisible │ │ │ │ +'C:IDivisible │ │ │ │ +IDivisible │ │ │ │ +Multiplicative │ │ │ │ +Basement.Numerical.Multiplicative │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Numerical.Multiplicative.C:Divisible │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Numerical.Multiplicative.C:IDivisible │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Numerical.Multiplicative.C:Multiplicative │ │ │ │ +Zn {unZn = │ │ │ │ +Zn64 {unZn64 = │ │ │ │ +cannot negate Zn: use Foundation Numerical hierarchy for this function to not be exposed to Zn │ │ │ │ +cannot negate Zn64: use Foundation Numerical hierarchy for this function to not be exposed to Zn64 │ │ │ │ +./Basement/Bounded.hs │ │ │ │ +Basement.Bounded │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +Internal Error: the impossible happened: │ │ │ │ +./Basement/Compat/Base.hs │ │ │ │ +Basement.Compat.Base │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +'C:HasNegation │ │ │ │ +HasNegation │ │ │ │ +'C:Fractional │ │ │ │ +Fractional │ │ │ │ +'C:Integral │ │ │ │ +Integral │ │ │ │ +Basement.Compat.NumLiteral │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +Bits n not within bound │ │ │ │ +Arg: $dCTuple2 │ │ │ │ +Type: SizeValid n │ │ │ │ +In module `Basement.Bits' │ │ │ │ +'C:BitOps │ │ │ │ +'C:FiniteBitsOps │ │ │ │ +FiniteBitsOps │ │ │ │ +Bits {bitsToNatural = │ │ │ │ +impossible │ │ │ │ +./Basement/Bits.hs │ │ │ │ +Basement.Bits │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +Negative exponent │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Bits.C:BitOps │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Bits.C:FiniteBitsOps │ │ │ │ +HS_FOUNDATION_UARRAY_UNPINNED_MAX │ │ │ │ +Basement.Runtime │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +'C:RandomAccess │ │ │ │ +RandomAccess │ │ │ │ +'C:Indexable │ │ │ │ +Indexable │ │ │ │ +Basement.Alg.Class │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Alg.Class.C:RandomAccess │ │ │ │ +'Word32x2 │ │ │ │ +Word32x2 │ │ │ │ +Basement.Numerical.Conversion │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Numerical.Conversion.Word32x2 │ │ │ │ +'MutableBlock │ │ │ │ +MutableBlock │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ -GHC.Internal.Base │ │ │ │ -microlens-th-0.4.3.17-G52ZDNKLhjo2IiGnRhm0e3:Lens.Micro.TH.LensRules │ │ │ │ -microlens-th-0.4.3.17-G52ZDNKLhjo2IiGnRhm0e3:Lens.Micro.TH.TopName │ │ │ │ -microlens-th-0.4.3.17-G52ZDNKLhjo2IiGnRhm0e3:Lens.Micro.TH.MethodName │ │ │ │ -microlens-th-0.4.3.17-G52ZDNKLhjo2IiGnRhm0e3:Lens.Micro.TH.OpticStab │ │ │ │ -microlens-th-0.4.3.17-G52ZDNKLhjo2IiGnRhm0e3:Lens.Micro.TH.OpticSa │ │ │ │ -microlens-th-0.4.3.17-G52ZDNKLhjo2IiGnRhm0e3:Lens.Micro.TH.GetterType │ │ │ │ -microlens-th-0.4.3.17-G52ZDNKLhjo2IiGnRhm0e3:Lens.Micro.TH.LensType │ │ │ │ -src/Lens/Micro/TH/Internal.hs │ │ │ │ -microlens-th-0.4.3.17-G52ZDNKLhjo2IiGnRhm0e3 │ │ │ │ -Lens.Micro.TH.Internal │ │ │ │ -HasTypeVars │ │ │ │ +fromJust │ │ │ │ stimes: positive multiplier expected │ │ │ │ -'C:TermRaw │ │ │ │ -'Attribute │ │ │ │ -Attribute │ │ │ │ -Lucid.Base │ │ │ │ -lucid-2.11.20250303-2JmBEAi2Ed38qDE8utTx3I │ │ │ │ -Attribute │ │ │ │ -lucid-2.11.20250303-2JmBEAi2Ed38qDE8utTx3I:Lucid.Base.C:TermRaw │ │ │ │ -lucid-2.11.20250303-2JmBEAi2Ed38qDE8utTx3I:Lucid.Base.C:Term │ │ │ │ -lucid-2.11.20250303-2JmBEAi2Ed38qDE8utTx3I:Lucid.Base.C:ToHtml │ │ │ │ -lucid-2.11.20250303-2JmBEAi2Ed38qDE8utTx3I:Lucid.Base.Attribute │ │ │ │ -accept-charset │ │ │ │ -accesskey │ │ │ │ -autocomplete │ │ │ │ -autofocus │ │ │ │ -autoplay │ │ │ │ -challenge │ │ │ │ -contenteditable │ │ │ │ -contextmenu │ │ │ │ -controls │ │ │ │ -crossorigin │ │ │ │ -datetime │ │ │ │ -disabled │ │ │ │ -download │ │ │ │ -draggable │ │ │ │ -formaction │ │ │ │ -formenctype │ │ │ │ -formmethod │ │ │ │ -formnovalidate │ │ │ │ -formtarget │ │ │ │ -hreflang │ │ │ │ -http-equiv │ │ │ │ -integrity │ │ │ │ -itemprop │ │ │ │ -manifest │ │ │ │ -maxlength │ │ │ │ -minlength │ │ │ │ -multiple │ │ │ │ -novalidate │ │ │ │ -onbeforeonload │ │ │ │ -onbeforeprint │ │ │ │ -oncanplay │ │ │ │ -oncanplaythrough │ │ │ │ -onchange │ │ │ │ -oncontextmenu │ │ │ │ -ondblclick │ │ │ │ -ondragend │ │ │ │ -ondragenter │ │ │ │ -ondragleave │ │ │ │ -ondragover │ │ │ │ -ondragstart │ │ │ │ -ondurationchange │ │ │ │ -onemptied │ │ │ │ -onformchange │ │ │ │ -onforminput │ │ │ │ -onhaschange │ │ │ │ -oninvalid │ │ │ │ -onkeydown │ │ │ │ -onloadeddata │ │ │ │ -onloadedmetadata │ │ │ │ -onloadstart │ │ │ │ -onmessage │ │ │ │ -onmousedown │ │ │ │ -onmousemove │ │ │ │ -onmouseout │ │ │ │ -onmouseover │ │ │ │ -onmouseup │ │ │ │ -onmousewheel │ │ │ │ -ononline │ │ │ │ -onpagehide │ │ │ │ -onpageshow │ │ │ │ -onplaying │ │ │ │ -onprogress │ │ │ │ -onpropstate │ │ │ │ -onratechange │ │ │ │ -onreadystatechange │ │ │ │ -onresize │ │ │ │ -onscroll │ │ │ │ -onseeked │ │ │ │ -onseeking │ │ │ │ -onselect │ │ │ │ -onstalled │ │ │ │ -onstorage │ │ │ │ -onsubmit │ │ │ │ -onsuspend │ │ │ │ -ontimeupdate │ │ │ │ -onunload │ │ │ │ -onvolumechange │ │ │ │ -onwaiting │ │ │ │ -placeholder │ │ │ │ -radiogroup │ │ │ │ -readonly │ │ │ │ -required │ │ │ │ -reversed │ │ │ │ -seamless │ │ │ │ -selected │ │ │ │ -spellcheck │ │ │ │ -tabindex │ │ │ │ -blockquote │ │ │ │ -colgroup │ │ │ │ -datalist │ │ │ │ -fieldset │ │ │ │ -figcaption │ │ │ │ -menuitem │ │ │ │ -noscript │ │ │ │ -optgroup │ │ │ │ -progress │ │ │ │ -textarea │ │ │ │ -template │ │ │ │ -Lucid.Html5 │ │ │ │ -lucid-2.11.20250303-2JmBEAi2Ed38qDE8utTx3I │ │ │ │ - │ │ │ │ -HashTable │ │ │ │ -'HashTable │ │ │ │ -HashTable_ │ │ │ │ -src/Data/HashTable/ST/Cuckoo.hs │ │ │ │ -Data.HashTable.ST.Cuckoo │ │ │ │ -hashtables-1.4.2-KTtc5IIUjVDKJsbgjvKzHE │ │ │ │ -undefined │ │ │ │ - │ │ │ │ -;`Phashtables-1.4.2-KTtc5IIUjVDKJsbgjvKzHE:Data.HashTable.ST.Cuckoo.HashTable │ │ │ │ -IntArray │ │ │ │ -Data.HashTable.Internal.IntArray │ │ │ │ -hashtables-1.4.2-KTtc5IIUjVDKJsbgjvKzHE │ │ │ │ -Data.HashTable.Internal.CacheLine │ │ │ │ -hashtables-1.4.2-KTtc5IIUjVDKJsbgjvKzHE │ │ │ │ -'BitStream │ │ │ │ -BitStream │ │ │ │ -Data.HashTable.Internal.CheapPseudoRandomBitStream │ │ │ │ -hashtables-1.4.2-KTtc5IIUjVDKJsbgjvKzHE │ │ │ │ -Primitive.basicUnsafeNew: negative length: │ │ │ │ -Primitive.basicUnsafeNew: length too large: │ │ │ │ -src/Data/Vector/Primitive/Mutable.hs │ │ │ │ -Data.Vector.Primitive.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -hashtables-1.4.2-KTtc5IIUjVDKJsbgjvKzHE:Data.HashTable.Internal.CheapPseudoRandomBitStream.BitStream │ │ │ │ -Data.HashTable.Internal.Utils │ │ │ │ -hashtables-1.4.2-KTtc5IIUjVDKJsbgjvKzHE │ │ │ │ -timeout expired, dying!! │ │ │ │ -cbits/p256/p256.c │ │ │ │ -(borrow >> P256_BITSPERDIGIT) == 0 │ │ │ │ -top <= 1 │ │ │ │ -top == 0 │ │ │ │ -SHA-512/%d │ │ │ │ - │ │ │ │ -cbits/decaf/ed448goldilocks/decaf.c │ │ │ │ -position >= 0 │ │ │ │ -current==0 │ │ │ │ -API_NS(point_valid)(p) | ~succ │ │ │ │ -API_NS(point_valid)(p) || ~succ │ │ │ │ -control_var[contv].addend │ │ │ │ -control_pre[contp].addend │ │ │ │ -contv == ncb_var │ │ │ │ -contp == ncb_pre │ │ │ │ -SigEd448 │ │ │ │ -cbits/decaf/p448/arch_32/f_impl.c │ │ │ │ -cbits/decaf/p448/f_generic.c │ │ │ │ -word_is_zero((word_t)scarry) | word_is_zero((word_t)scarry+1) │ │ │ │ -word_is_zero((word_t)(carry) + scarry_0) │ │ │ │ -cbits/decaf/ed448goldilocks/scalar.c │ │ │ │ -trailing == 0 │ │ │ │ -residue==0 │ │ │ │ -trailing==0 │ │ │ │ -/dev/random │ │ │ │ -zdterminfozm0zi4zi1zi7zminplacezdSystemziConsoleziTerminfoziBasezdterminfozzm0zzi4zzi1zzi7zzminplacezuSystemzziConsolezziTerminfozziBasezumkCallback │ │ │ │ -dup2(child_end) │ │ │ │ -close(child_end) │ │ │ │ -close(parent_end) │ │ │ │ -setup_std_handle_fork(invalid behavior) │ │ │ │ -fcntl(F_DUP_FD) │ │ │ │ -getpwuid │ │ │ │ -initgroups │ │ │ │ -read pipe │ │ │ │ -read pipe bad length │ │ │ │ -/dev/null │ │ │ │ -posix_spawn_file_actions_addopen │ │ │ │ -posix_spawn_file_actions_addclose │ │ │ │ -posix_spawn_file_actions_adddup2 │ │ │ │ -posix_spawn_file_actions_adddup2(child_end) │ │ │ │ -posix_spawn_file_actions_addclose(child_end) │ │ │ │ -posix_spawn_file_actions_addclose(parent_end) │ │ │ │ -posix_spawn_file_actions_addclose(invalid behavior) │ │ │ │ -posix_spawn_file_actions_init │ │ │ │ -posix_spawnattr_init │ │ │ │ -posix_spawn_file_actions_addchdir_np │ │ │ │ -sigemptyset │ │ │ │ -sigaddset(SIGINT) │ │ │ │ -sigaddset(SIGQUIT) │ │ │ │ -posix_spawnattr_setsigdefault │ │ │ │ -posix_spawnattr_setflags │ │ │ │ -posix_spawnp │ │ │ │ -0123456789abcdef │ │ │ │ -forkOS_entry │ │ │ │ -libraries/ghc-internal/cbits/inputReady.c │ │ │ │ -libraries/ghc-bignum/cbits/gmp_wrappers.c │ │ │ │ -xn == 1 || y != 0 │ │ │ │ -xn >= yn │ │ │ │ -xn == yn || yn > 1 || y0[0] != 0 │ │ │ │ -rn <= xn │ │ │ │ -0 <= *gn && *gn <= gn0 │ │ │ │ -sn <= mp_size_abs(yn) │ │ │ │ -tn <= mp_size_abs(xn) │ │ │ │ -2 <= base && base <= 256 │ │ │ │ -msbf == 0 || msbf == 1 │ │ │ │ -srclen <= SIZEOF_HSWORD │ │ │ │ -rn == sn || rn == sn+1 │ │ │ │ -rop[0]._mp_size > 0 │ │ │ │ -!mp_limb_zero_p(mp,mn) │ │ │ │ -0 < rn && rn <= mn │ │ │ │ -r[0]._mp_size == 0 || r[0]._mp_size == 1 │ │ │ │ -mp[0] & 1 │ │ │ │ -rn == 0 || rn == 1 │ │ │ │ -rts/Capability.c │ │ │ │ -ACQUIRE_LOCK failed (%s:%d): %d │ │ │ │ -RELEASE_LOCK: I do not own this lock: %s %d │ │ │ │ -initCapability │ │ │ │ -moreCapabilities │ │ │ │ -Too many NUMA nodes (max %d) │ │ │ │ -available NUMA node set is empty │ │ │ │ -initCapabilities │ │ │ │ -Can't put stack cloning result into MVar. │ │ │ │ -rts/FileLock.c │ │ │ │ -lockFile │ │ │ │ -foreignExportStablePtr │ │ │ │ -rts/Globals.c │ │ │ │ -allocSegment │ │ │ │ -allocHashList │ │ │ │ -allocHashTable │ │ │ │ -initCapabilityIOManager │ │ │ │ -warning: setIOManagerControlFd called with illegal capability number. │ │ │ │ -rts/Messages.c │ │ │ │ -executeMessage: %p │ │ │ │ -rts/IPE.c │ │ │ │ -An IPE buffer list node has been compressed, but the decompression library (zstd) is not available. │ │ │ │ -updateIpeMap: ip_ents │ │ │ │ -removeFromQueues: %d │ │ │ │ -throwTo: unrecognised why_blocked (%d) │ │ │ │ -error: %s: the rts is not paused. Did you forget to call rts_pause? │ │ │ │ -error: %s: called from a different OS thread than rts_pause. │ │ │ │ -error: %s: the pausing thread does not own all capabilities. │ │ │ │ - Have you manually released a capability after calling rts_pause? │ │ │ │ -error: a C finalizer called back into Haskell. │ │ │ │ - This was previously allowed, but is disallowed in GHC 6.10.2 and later. │ │ │ │ - To create finalizers that may call back into Haskell, use │ │ │ │ - Foreign.Concurrent.newForeignPtr instead of Foreign.newForeignPtr. │ │ │ │ -error: rts_lock: The RTS is already paused by this thread. │ │ │ │ - There is no need to call rts_lock if you have already called rts_pause. │ │ │ │ -rts/RtsAPI.c │ │ │ │ -%s: uncaught exception │ │ │ │ -%s: interrupted │ │ │ │ -%s: Return code (%d) not ok │ │ │ │ -error: rts_pause: attempting to pause via an unsafe FFI call. │ │ │ │ - Perhaps a 'foreign import unsafe' should be 'safe'? │ │ │ │ -error: rts_pause: attempting to pause from a Task that owns a capability. │ │ │ │ - Have you already acquired a capability e.g. with rts_lock? │ │ │ │ -error: rts_pause: This thread has already paused the RTS. │ │ │ │ -rts_pause │ │ │ │ -rts_resume │ │ │ │ -rts_listThreads │ │ │ │ -rts_listMiscRoots │ │ │ │ -hs_try_putmvar │ │ │ │ -Link with -rtsopts to enable them. │ │ │ │ -Use hs_init_with_rtsopts() to enable them. │ │ │ │ -bad RTS option: %s │ │ │ │ -error in RTS option %s: size outside allowed range (%u - %u) │ │ │ │ -RtsFlags.c:appendRtsArg │ │ │ │ -RtsFlags.c:splitRtsFlags() │ │ │ │ -copyArgv 1 │ │ │ │ -Most RTS options are disabled. %s │ │ │ │ -RTS options are disabled. %s │ │ │ │ -RTS options are disabled for setuid binaries. %s │ │ │ │ -unexpected RTS argument: %s │ │ │ │ -install-signal-handlers=yes │ │ │ │ -install-signal-handlers=no │ │ │ │ -install-seh-handlers=yes │ │ │ │ -install-seh-handlers=no │ │ │ │ -generate-stack-traces=yes │ │ │ │ -generate-stack-traces=no │ │ │ │ -generate-crash-dumps │ │ │ │ -null-eventlog-writer │ │ │ │ -machine-readable │ │ │ │ -disable-delayed-os-memory-return │ │ │ │ -internal-counters │ │ │ │ -io-manager=native │ │ │ │ -io-manager=posix │ │ │ │ -eventlog-flush-interval= │ │ │ │ -bad value for --eventlog-flush-interval │ │ │ │ -copying-gc │ │ │ │ -nonmoving-gc │ │ │ │ -nonmoving-dense-allocator-count= │ │ │ │ -bad value for --nonmoving-dense-allocator-count │ │ │ │ -write-tix-file=yes │ │ │ │ -write-tix-file=no │ │ │ │ -%s: This GHC build was compiled without NUMA support. │ │ │ │ -%s: unknown flag │ │ │ │ -%s: OS reports NUMA is not available │ │ │ │ -long-gc-sync= │ │ │ │ -no-automatic-heap-samples │ │ │ │ -no-automatic-time-samples │ │ │ │ -automatic-era-increment │ │ │ │ -unknown RTS option: %s │ │ │ │ -the flag %s requires the program to be built with -debug │ │ │ │ -bad value for -maxN │ │ │ │ -Can't open stats file %s │ │ │ │ -flag -po expects an argument │ │ │ │ -the flag %s requires the program to be built with -prof │ │ │ │ --h is deprecated, use -hT instead. │ │ │ │ -bad value for -i │ │ │ │ -bad value for -C │ │ │ │ -bad value for -V │ │ │ │ -bad value for -N │ │ │ │ -Using large values for -N is not allowed by default. %s │ │ │ │ -incomplete RTS option: %s │ │ │ │ --qn must be 1 or greater │ │ │ │ -bad value for -e │ │ │ │ -the flag %s requires the program to be built with -ticky │ │ │ │ --ol expects filename │ │ │ │ -Unknown output flag -o%c │ │ │ │ -Program not compiled with ticky-ticky support │ │ │ │ -unknown trace option: %c │ │ │ │ --xb: requires argument │ │ │ │ -The -xt option has been removed (#16795) │ │ │ │ -flag -%c given an argument when none was expected: %s │ │ │ │ -Internal error in the RTS options parser │ │ │ │ -setupRtsFlags │ │ │ │ -Warning: Ignoring GHCRTS variable as RTS options are disabled. │ │ │ │ - %s │ │ │ │ -stack chunk buffer size (-kb) must be less than 50%% │ │ │ │ -of the stack chunk size (-kc) │ │ │ │ -Maximum heap size (-M) is smaller than suggested heap size (-H) │ │ │ │ -Setting maximum heap size to suggested heap size ( %llu ) │ │ │ │ -maximum heap size (-M) is smaller than minimum alloc area size (-A) │ │ │ │ -The non-moving collector doesn't support -G1 │ │ │ │ -The mark-region collector can only be used with profiling │ │ │ │ -when linked against the profiled RTS. │ │ │ │ -The non-moving collector cannot be used in conjunction with │ │ │ │ -the compacting collector. │ │ │ │ -The ticky-ticky eventlog output cannot be used in conjunction with │ │ │ │ -+RTS -r. │ │ │ │ -Usage: [+RTS | -RTS ] ... --RTS │ │ │ │ - +RTS Indicates run time system options follow │ │ │ │ - -RTS Indicates program arguments follow │ │ │ │ - --RTS Indicates that ALL subsequent arguments will be given to the │ │ │ │ - program (including any of these RTS flags) │ │ │ │ -The following run time system options may be available (note that some │ │ │ │ -of these may not be usable unless this program was linked with the -rtsopts │ │ │ │ - -? Prints this message and exits; the program is not executed │ │ │ │ - --info Print information about the RTS used by this program │ │ │ │ - --nonmoving-gc │ │ │ │ - Selects the non-moving mark-and-sweep garbage collector to │ │ │ │ - manage the oldest generation. │ │ │ │ - --copying-gc │ │ │ │ - Selects the copying garbage collector to manage all generations. │ │ │ │ - -K Sets the maximum stack size (default: 80% of the heap) │ │ │ │ - e.g.: -K32k -K512k -K8M │ │ │ │ - -ki Sets the initial thread stack size (default 1k) e.g.: -ki4k -ki2m │ │ │ │ - -kc Sets the stack chunk size (default 32k) │ │ │ │ - -kb Sets the stack chunk buffer size (default 1k) │ │ │ │ - -A Sets the minimum allocation area size (default 4m) e.g.: -A20m -A10k │ │ │ │ - -AL Sets the amount of large-object memory that can be allocated │ │ │ │ - before a GC is triggered (default: the value of -A) │ │ │ │ - -F Sets the collecting threshold for old generations as a factor of │ │ │ │ - the live data in that generation the last time it was collected │ │ │ │ - (default: 2.0) │ │ │ │ - -Fd Sets the inverse rate which memory is returned to the OS after being │ │ │ │ - optimistically retained after being allocated. Subsequent major │ │ │ │ - collections not caused by heap overflow will return an amount of │ │ │ │ - memory controlled by this factor (higher is slower). Setting the factor │ │ │ │ - to 0 means memory is not returned. │ │ │ │ - (default 4.0) │ │ │ │ - -n Allocation area chunk size (0 = disabled, default: 0) │ │ │ │ - -O Sets the minimum size of the old generation (default 1M) │ │ │ │ - -M Sets the maximum heap size (default unlimited) e.g.: -M256k -M1G │ │ │ │ - -H Sets the minimum heap size (default 0M) e.g.: -H24m -H1G │ │ │ │ - -xb Sets the address from which a suitable start for the heap memory │ │ │ │ - will be searched from. This is useful if the default address │ │ │ │ - clashes with some third-party library. │ │ │ │ - -xn Use the non-moving collector for the old generation. │ │ │ │ - -m Minimum % of heap which must be available (default 3%) │ │ │ │ - -G Number of generations (default: 2) │ │ │ │ - -c Use in-place compaction instead of copying in the oldest generation │ │ │ │ - when live data is at least % of the maximum heap size set with │ │ │ │ - -M (default: 30%) │ │ │ │ - -c Use in-place compaction for all oldest generation collections │ │ │ │ - (the default is to use copying) │ │ │ │ - -w Use mark-region for the oldest generation (experimental) │ │ │ │ - -I Perform full GC after idle time (default: 0.3, 0 == off) │ │ │ │ - -T Collect GC statistics (useful for in-program statistics access) │ │ │ │ - -t[] One-line GC statistics (if omitted, uses stderr) │ │ │ │ - -s[] Summary GC statistics (if omitted, uses stderr) │ │ │ │ - -S[] Detailed GC statistics (if omitted, uses stderr) │ │ │ │ - -Z Don't squeeze out update frames on context switch │ │ │ │ - -B Sound the bell at the start of each garbage collection │ │ │ │ - -h Heap residency profile (output file .hp) │ │ │ │ - -hT Produce a heap profile grouped by closure type │ │ │ │ - -hi Produce a heap profile grouped by info table address │ │ │ │ - -po Override profiling output file name prefix (program name by default) │ │ │ │ - -i Time between heap profile samples (seconds, default: 0.1) │ │ │ │ - --no-automatic-heap-samples │ │ │ │ - Do not start the heap profile interval timer on start-up, │ │ │ │ - Rather, the application will be responsible for triggering │ │ │ │ - heap profiler samples. │ │ │ │ - -ol Send binary eventlog to (default: .eventlog) │ │ │ │ - -l[flags] Log events to a file │ │ │ │ - where [flags] can contain: │ │ │ │ - s scheduler events │ │ │ │ - g GC and heap events │ │ │ │ - n non-moving GC heap census events │ │ │ │ - p par spark events (sampled) │ │ │ │ - f par spark events (full detail) │ │ │ │ - u user events (emitted from Haskell code) │ │ │ │ - a all event classes above │ │ │ │ - -x disable an event class, for any flag above │ │ │ │ - the initial enabled event classes are 'sgpu' │ │ │ │ - --eventlog-flush-interval= │ │ │ │ - Periodically flush the eventlog at the specified interval. │ │ │ │ - -C Context-switch interval in seconds. │ │ │ │ - 0 or no argument means switch as often as possible. │ │ │ │ - Default: 0.02 sec. │ │ │ │ - -V Master tick interval in seconds (0 == disable timer). │ │ │ │ - This sets the resolution for -C and the heap profile timer -i, │ │ │ │ - and is the frequency of time profile samples. │ │ │ │ - Default: 0.01 sec. │ │ │ │ - -N[] Use processors (default: 1, -N alone determines │ │ │ │ - the number of processors to use automatically) │ │ │ │ - -maxN[] Use up to processors automatically │ │ │ │ - -qg[] Use parallel GC only for generations >= │ │ │ │ - (default: 0, -qg alone turns off parallel GC) │ │ │ │ - -qb[] Use load-balancing in the parallel GC only for generations >= │ │ │ │ - (default: 1 for -A < 32M, 0 otherwise; │ │ │ │ - -qb alone turns off load-balancing) │ │ │ │ - -qn Use threads for parallel GC (defaults to value of -N) │ │ │ │ - -qa Use the OS to set thread affinity (experimental) │ │ │ │ - -qm Don't automatically migrate threads between CPUs │ │ │ │ - -qi If a processor has been idle for the last GCs, do not │ │ │ │ - wake it up for a non-load-balancing parallel GC. │ │ │ │ - (0 disables, default: 0) │ │ │ │ - --numa[=] │ │ │ │ - Use NUMA, nodes given by (default: off) │ │ │ │ - --install-signal-handlers= │ │ │ │ - Install signal handlers (default: yes) │ │ │ │ - --io-manager= │ │ │ │ - The I/O manager subsystem to use. (default: posix) │ │ │ │ - -e Maximum number of outstanding local sparks (default: 4096) │ │ │ │ - -xq The allocation limit given to a thread after it receives │ │ │ │ - an AllocationLimitExceeded exception. (default: 100k) │ │ │ │ - -Mgrace= │ │ │ │ - The amount of allocation after the program receives a │ │ │ │ - HeapOverflow exception before the exception is thrown again, if │ │ │ │ - the program is still exceeding the heap limit. │ │ │ │ - --write-tix-file= │ │ │ │ - Whether to write .tix at the end of execution. │ │ │ │ - (default: yes) │ │ │ │ -RTS options may also be specified using the GHCRTS environment variable. │ │ │ │ -Other RTS options may be available for programs compiled a different way. │ │ │ │ -The GHC User's Guide has full details. │ │ │ │ -main thread exited (uncaught exception) │ │ │ │ -interrupted │ │ │ │ -main thread completed with invalid status │ │ │ │ -%s: internal error: │ │ │ │ -internal error: │ │ │ │ -arm_unknown_linux │ │ │ │ - (GHC version %s for %s) │ │ │ │ - Please report this as a GHC bug: https://www.haskell.org/ghc/reportabug │ │ │ │ -ASSERTION FAILED: file %s, line %u │ │ │ │ -Encountered incorrectly aligned pointer. This can't be good. │ │ │ │ -Encountered out of bounds array access. │ │ │ │ -Encountered overlapping source/destination ranges in a memcpy-using op. │ │ │ │ -warning: too many hs_exit()s │ │ │ │ -hs_init_ghc: reinitializing the RTS after shutdown is not currently supported │ │ │ │ - │ │ │ │ -stgStrndup │ │ │ │ -%llu,%03llu │ │ │ │ -%llu,%03llu,%03llu │ │ │ │ -%llu,%03llu,%03llu,%03llu │ │ │ │ -%llu,%03llu,%03llu,%03llu,%03llu │ │ │ │ -%llu,%03llu,%03llu,%03llu,%03llu,%03llu │ │ │ │ -%llu,%03llu,%03llu,%03llu,%03llu,%03llu,%03llu │ │ │ │ - [("GHC RTS", "YES") │ │ │ │ -GHC version │ │ │ │ - ,("%s", "%s") │ │ │ │ -armv7-unknown-linux │ │ │ │ -Build platform │ │ │ │ -Build architecture │ │ │ │ -Build OS │ │ │ │ -Build vendor │ │ │ │ -Host platform │ │ │ │ -Host architecture │ │ │ │ -Host vendor │ │ │ │ -Target platform │ │ │ │ -Target architecture │ │ │ │ -Target OS │ │ │ │ -Target vendor │ │ │ │ -Word size │ │ │ │ -Compiler unregisterised │ │ │ │ -Tables next to code │ │ │ │ -Flag -with-rtsopts │ │ │ │ -acquireAllCapabilities: got the wrong capability │ │ │ │ -rts/Schedule.c │ │ │ │ -forkProcess │ │ │ │ -setNumCapabilities: Capability count must be positive │ │ │ │ -setNumCapabilities: Attempt to increase capability count beyond maximum capability count %u; clamping... │ │ │ │ -scheduleDoGC │ │ │ │ -schedule: re-entered unsafely. │ │ │ │ - Perhaps a 'foreign import unsafe' should be 'safe'? │ │ │ │ -sched_state: %u │ │ │ │ -schedule: invalid prev_what_next=%u field │ │ │ │ -allocation of %ld bytes too large (GHC should have complained at compile-time) │ │ │ │ -finished bound thread that isn't mine │ │ │ │ -schedule: invalid thread return code %d │ │ │ │ -resurrectThreads: thread blocked in a strange way: %d │ │ │ │ -spark evaluator │ │ │ │ -rts/StableName.c │ │ │ │ -initStableNameTable │ │ │ │ -enlargeStableNameTable │ │ │ │ -rts/StablePtr.c │ │ │ │ -initStablePtrTable │ │ │ │ -enlargeStablePtrTable │ │ │ │ -rts/StaticPtrTable.c │ │ │ │ -hs_spt_insert: entry │ │ │ │ - Alloc Copied Live GC GC TOT TOT Page Flts │ │ │ │ - bytes bytes bytes user elap user elap │ │ │ │ -initStats │ │ │ │ -rts/Stats.c │ │ │ │ -# sync %6.3f │ │ │ │ -%9llu %9llu %9llu │ │ │ │ - %6.3f %6.3f %8.3f %8.3f %4u %4u (Gen: %2d) │ │ │ │ -alloc_RTSSummaryStats.gc_summary_stats │ │ │ │ -%9u %9.9s %9.9s │ │ │ │ - %6.3f %6.3f │ │ │ │ -%16s bytes allocated in the heap │ │ │ │ -%16s bytes copied during GC │ │ │ │ -%16s bytes maximum residency (%u sample(s)) │ │ │ │ -%16s bytes maximum slop │ │ │ │ -%16llu MiB total memory in use (%llu MiB lost due to fragmentation) │ │ │ │ - Tot time (elapsed) Avg pause Max pause │ │ │ │ - Gen %2d %5d colls, %5d par %6.3fs %6.3fs %3.4fs %3.4fs │ │ │ │ - Gen %2d %5d syncs, %6.3fs %3.4fs %3.4fs │ │ │ │ - Gen %2d concurrent, %6.3fs %6.3fs %3.4fs %3.4fs │ │ │ │ - Parallel GC work balance: %.2f%% (serial 0%%, perfect 100%%) │ │ │ │ - TASKS: %d (%d bound, %d peak workers (%d total), using -N%d) │ │ │ │ - SPARKS: %llu (%u converted, %u overflowed, %u dud, %u GC'd, %u fizzled) │ │ │ │ - INIT time %7.3fs (%7.3fs elapsed) │ │ │ │ - MUT time %7.3fs (%7.3fs elapsed) │ │ │ │ - GC time %7.3fs (%7.3fs elapsed) │ │ │ │ - CONC GC time %7.3fs (%7.3fs elapsed) │ │ │ │ - EXIT time %7.3fs (%7.3fs elapsed) │ │ │ │ - Total time %7.3fs (%7.3fs elapsed) │ │ │ │ - Alloc rate %s bytes per MUT second │ │ │ │ - Productivity %5.1f%% of total user, %.1f%% of total elapsed │ │ │ │ -Internal Counters require the RTS to be built with PROF_SPIN │ │ │ │ -bytes allocated │ │ │ │ - [("%s", "%llu") │ │ │ │ - ,("num_GCs", "%u") │ │ │ │ - ,("average_bytes_used", "%llu") │ │ │ │ - ,("max_bytes_used", "%llu") │ │ │ │ - ,("num_byte_usage_samples", "%u") │ │ │ │ - ,("peak_megabytes_allocated", "%llu") │ │ │ │ - ,("init_cpu_seconds", "%f") │ │ │ │ - ,("init_wall_seconds", "%f") │ │ │ │ - ,("mut_cpu_seconds", "%f") │ │ │ │ - ,("mut_wall_seconds", "%f") │ │ │ │ - ,("GC_cpu_seconds", "%f") │ │ │ │ - ,("GC_wall_seconds", "%f") │ │ │ │ - ,("exit_cpu_seconds", "%f") │ │ │ │ - ,("exit_wall_seconds", "%f") │ │ │ │ - ,("total_cpu_seconds", "%f") │ │ │ │ - ,("total_wall_seconds", "%f") │ │ │ │ - ,("major_gcs", "%u") │ │ │ │ - ,("allocated_bytes", "%llu") │ │ │ │ - ,("max_live_bytes", "%llu") │ │ │ │ - ,("max_large_objects_bytes", "%llu") │ │ │ │ - ,("max_compact_bytes", "%llu") │ │ │ │ - ,("max_slop_bytes", "%llu") │ │ │ │ - ,("max_mem_in_use_bytes", "%llu") │ │ │ │ - ,("cumulative_live_bytes", "%llu") │ │ │ │ - ,("copied_bytes", "%llu") │ │ │ │ - ,("par_copied_bytes", "%llu") │ │ │ │ - ,("cumulative_par_max_copied_bytes", "%llu") │ │ │ │ - ,("cumulative_par_balanced_copied_bytes", "%llu") │ │ │ │ - ,("fragmentation_bytes", "%llu") │ │ │ │ - ,("alloc_rate", "%llu") │ │ │ │ - ,("productivity_cpu_percent", "%f") │ │ │ │ - ,("productivity_wall_percent", "%f") │ │ │ │ - ,("bound_task_count", "%u") │ │ │ │ - ,("sparks_count", "%llu") │ │ │ │ - ,("sparks_converted", "%u") │ │ │ │ - ,("sparks_overflowed", "%u") │ │ │ │ - ,("sparks_dud ", "%u") │ │ │ │ - ,("sparks_gcd", "%u") │ │ │ │ - ,("sparks_fizzled", "%u") │ │ │ │ - ,("work_balance", "%f") │ │ │ │ - ,("n_capabilities", "%u") │ │ │ │ - ,("task_count", "%u") │ │ │ │ - ,("peak_worker_count", "%u") │ │ │ │ - ,("worker_count", "%u") │ │ │ │ - ,("gen_%u_collections", "%u") │ │ │ │ - ,("gen_%u_par_collections", "%u") │ │ │ │ - ,("gen_%u_cpu_seconds", "%f") │ │ │ │ - ,("gen_%u_wall_seconds", "%f") │ │ │ │ - ,("gen_%u_max_pause_seconds", "%f") │ │ │ │ - ,("gen_%u_avg_pause_seconds", "%f") │ │ │ │ - ,("nonmoving_sync_wall_seconds", "%f") │ │ │ │ - ,("nonmoving_sync_max_pause_seconds", "%f") │ │ │ │ - ,("nonmoving_sync_avg_pause_seconds", "%f") │ │ │ │ - ,("nonmoving_concurrent_cpu_seconds", "%f") │ │ │ │ - ,("nonmoving_concurrent_wall_seconds", "%f") │ │ │ │ - ,("nonmoving_concurrent_max_pause_seconds", "%f") │ │ │ │ - ,("nonmoving_concurrent_avg_pause_seconds", "%f") │ │ │ │ -<> │ │ │ │ ----------------------------------------------------------------------- │ │ │ │ - Gen Max Mut-list Blocks Large Compacts Live Slop │ │ │ │ - Blocks Bytes Objects │ │ │ │ ----------------------------------------------------------------------- │ │ │ │ -%5d %7u %9d │ │ │ │ -%8u %8d %8d %9u %9u │ │ │ │ ----------------------------------------------------------------------- │ │ │ │ -%51s%9u %9u │ │ │ │ -newInCall │ │ │ │ -rts/Task.c │ │ │ │ -freeMyTask() called, but the Task is not stopped; ignoring │ │ │ │ -freeMyTask() called on a worker; ignoring │ │ │ │ -newBoundTask: RTS is not initialised; call hs_init() first │ │ │ │ -ghc_worker │ │ │ │ -failed to create OS thread │ │ │ │ -rts/Threads.c │ │ │ │ -removeThreadFromQueue: not found │ │ │ │ -removeThreadFromDeQueue: not found │ │ │ │ -threadStackUnderflow: not enough space for return values │ │ │ │ -listThreads: Found too few threads │ │ │ │ -rts/TopHandler.c │ │ │ │ -getTopHandlerThread: neither a WEAK nor a DEAD_WEAK: %p %p %d │ │ │ │ -GHC-%s %s │ │ │ │ -DeQue,roundUp2: invalid size 0 requested │ │ │ │ -newWSDeque │ │ │ │ -newWSDeque:data space │ │ │ │ -printAndClearEventLog: could not flush event log │ │ │ │ -rts/eventlog/EventLog.c │ │ │ │ -eventlog_init_func │ │ │ │ -moreCapEventBufs │ │ │ │ -initEventsBuf │ │ │ │ -postSchedEvent: unknown event tag %d │ │ │ │ -postSparkEvent: unknown event tag %d │ │ │ │ -postCapEvent: unknown event tag %d │ │ │ │ -postCapsetEvent: unknown event tag %d │ │ │ │ -Event size exceeds EVENT_PAYLOAD_SIZE_MAX, bail out │ │ │ │ -Event size exceeds buffer size, bail out │ │ │ │ -Event size exceeds EVENT_PAYLOAD_SIZE_MAX, record only %u out of %u args │ │ │ │ -postHeapEvent: unknown event tag %d │ │ │ │ -getHeapProfBreakdown: unknown heap profiling mode │ │ │ │ -Create thread │ │ │ │ -Run thread │ │ │ │ -Stop thread │ │ │ │ -Thread runnable │ │ │ │ -Migrate thread │ │ │ │ -Wakeup thread │ │ │ │ -Starting GC │ │ │ │ -Finished GC │ │ │ │ -Request sequential GC │ │ │ │ -Request parallel GC │ │ │ │ -Create spark thread │ │ │ │ -Log message │ │ │ │ -Block marker │ │ │ │ -User message │ │ │ │ -GC working │ │ │ │ -Create capability set │ │ │ │ -Delete capability set │ │ │ │ -Add capability to capability set │ │ │ │ -Remove capability from capability set │ │ │ │ -RTS name and version │ │ │ │ -Program arguments │ │ │ │ -Program environment variables │ │ │ │ -Process ID │ │ │ │ -Parent process ID │ │ │ │ -Spark counters │ │ │ │ -Spark create │ │ │ │ -Spark dud │ │ │ │ -Spark overflow │ │ │ │ -Spark run │ │ │ │ -Spark steal │ │ │ │ -Spark fizzle │ │ │ │ -Spark GC │ │ │ │ -Intern string │ │ │ │ -Wall clock time │ │ │ │ -Thread label │ │ │ │ -Create capability │ │ │ │ -Delete capability │ │ │ │ -Disable capability │ │ │ │ -Enable capability │ │ │ │ -Total heap memory ever allocated │ │ │ │ -Current heap size (number of allocated mblocks) │ │ │ │ -Current heap live data │ │ │ │ -Heap static parameters │ │ │ │ -GC statistics │ │ │ │ -Synchronise stop-the-world GC │ │ │ │ -Task create │ │ │ │ -Task migrate │ │ │ │ -Task delete │ │ │ │ -User marker │ │ │ │ -Empty event for bug #9003 │ │ │ │ -The RTS attempted to return heap memory to the OS │ │ │ │ -Report the size of the heap in blocks │ │ │ │ -Start of heap profile │ │ │ │ -Cost-centre definition │ │ │ │ -Start of heap profile sample │ │ │ │ -Heap profile cost-centre sample │ │ │ │ -Heap profile string sample │ │ │ │ -End of heap profile sample │ │ │ │ -Start of heap profile (biographical) sample │ │ │ │ -Time profile cost-centre stack │ │ │ │ -Start of a time profile │ │ │ │ -An IPE entry │ │ │ │ -User binary message │ │ │ │ -Begin concurrent mark phase │ │ │ │ -End concurrent mark phase │ │ │ │ -Begin concurrent GC synchronisation │ │ │ │ -End concurrent mark synchronisation │ │ │ │ -Begin concurrent sweep phase │ │ │ │ -End concurrent sweep phase │ │ │ │ -Update remembered set flushed │ │ │ │ -Nonmoving heap census │ │ │ │ -Report the amount of segments pruned and remaining on the free list. │ │ │ │ -Ticky-ticky entry counter definition │ │ │ │ -Ticky-ticky entry counter sample │ │ │ │ -Ticky-ticky entry counter begin sample │ │ │ │ -initEventLogFileWriter │ │ │ │ -%s.eventlog │ │ │ │ -%s.%llu.eventlog │ │ │ │ -initEventLogFileWriter: can't open %s │ │ │ │ -rts/eventlog/EventLogWriter.c │ │ │ │ -Warning: slow GC sync: still waiting for cap %d │ │ │ │ -Warning: waited %lluus for GC sync │ │ │ │ -malloc: failed on request for %u bytes; message: %s │ │ │ │ -Heap exhausted; │ │ │ │ -Current maximum heap size is %u bytes (%u MB). │ │ │ │ -Use `+RTS -M' to increase it. │ │ │ │ -Relink with -rtsopts and use `+RTS -M' to increase it. │ │ │ │ -Out of memory │ │ │ │ -Stack space overflow: current size %u bytes. │ │ │ │ -Use `+RTS -Ksize -RTS' to increase it. │ │ │ │ -Relink with -rtsopts and use `+RTS -Ksize -RTS' to increase it. │ │ │ │ -freeGroup: block size is zero │ │ │ │ -allocGroup: requested zero blocks │ │ │ │ -allocGroup: free list corrupted │ │ │ │ -rts/sm/BlockAlloc.c │ │ │ │ -allocAlignedGroupOnNode: allocating megablocks is not supported │ │ │ │ - requested blocks: %u │ │ │ │ - required for alignment: %u │ │ │ │ - megablock size (in blocks): %u │ │ │ │ -MBlock freeing is already deferred │ │ │ │ -MBlock freeing was never deferred │ │ │ │ -rts/sm/GC.c │ │ │ │ -initGcThreads │ │ │ │ -alloc_gc_threads │ │ │ │ -tidyWeakList: not WEAK: %d, %p │ │ │ │ -traverseWeakPtrList │ │ │ │ -Pruning free segment list. │ │ │ │ -sorted free segment list │ │ │ │ -rts/sm/NonMoving.c │ │ │ │ -Finished pruning free segment list. │ │ │ │ -allocators array │ │ │ │ -nonmoving-mark │ │ │ │ -nonmovingInitConcurrentWorker: failed to spawn mark thread: %s │ │ │ │ -Aborted nonmoving collection due to on-going collection │ │ │ │ -Aborted nonmoving collection due to on-going shutdown │ │ │ │ -Starting nonmoving GC preparation │ │ │ │ -mark queue │ │ │ │ -Marking roots for nonmoving GC │ │ │ │ -Finished marking roots for nonmoving GC │ │ │ │ -Finished nonmoving GC preparation │ │ │ │ -rts/sm/NonMovingMark.c │ │ │ │ -updateRemembSetPushThunk: invalid thunk pushed: p=%p, type=%d │ │ │ │ -trace_stack: weird activation record found on stack: %d │ │ │ │ -mark_closure(static): strange closure type %d │ │ │ │ -Strange closure in nonmoving mark: %p │ │ │ │ -mark_closure: unimplemented/strange closure type %d @ %p │ │ │ │ -nonmoving_eval_thunk_selector: strange selectee %d │ │ │ │ -rts/sm/NonMovingSweep.c │ │ │ │ -scavenge_stack: weird activation record found on stack: %d │ │ │ │ -scavenge: unimplemented/strange closure type %d @ %p │ │ │ │ -scavenge_one: strange object %d │ │ │ │ -scavenge_static: strange closure %d │ │ │ │ -scavenge_mark_stack: unimplemented/strange closure type %d @ %p │ │ │ │ -rts/sm/Storage.c │ │ │ │ -storageAddCapabilities │ │ │ │ -initStorage: gens │ │ │ │ -WARNING: compact/sweep is incompatible with -G1; disabled │ │ │ │ -rts/adjustor/LibffiAdjustor.c │ │ │ │ -exec_to_writable: not found │ │ │ │ -createAdjustor │ │ │ │ -char_to_ffi_type: unknown type '%c' │ │ │ │ -createAdjustor: convention %d not supported on this platform │ │ │ │ -ffi_prep_cif failed: %d │ │ │ │ -ffi_alloc_prep_closure failed: %d │ │ │ │ -createAdjustor: failed to allocate memory │ │ │ │ -clock_gettime │ │ │ │ -getCurrentThreadCPUTime: no supported │ │ │ │ -Ticker: poll failed: %s │ │ │ │ -Ticker: read(timerfd) failed with %s and returned %zd │ │ │ │ -rts/posix/ticker/TimerFd.c │ │ │ │ -timerfd_create: %s │ │ │ │ -timerfd_settime: %s │ │ │ │ -pipe: %s │ │ │ │ -ghc_ticker │ │ │ │ -Ticker: Failed to spawn thread: %s │ │ │ │ -Ticker: Failed to write to pipe: %s │ │ │ │ -Ticker: Failed to join: %s │ │ │ │ -out of memory (requested %u bytes) │ │ │ │ -getMBlock: mmap: %s │ │ │ │ -gen_map_mblocks: munmap failed │ │ │ │ -getMBlock: munmap failed │ │ │ │ -getPageSize: cannot get page size │ │ │ │ -osNumaMask: too many NUMA nodes (%d) │ │ │ │ -rts/posix/OSThreads.c │ │ │ │ -pthread_cond_timedwait failed │ │ │ │ -createAttachedOSThread │ │ │ │ -newThreadLocalKey: %s │ │ │ │ -setThreadLocalVar: %s │ │ │ │ -freeThreadLocalKey: %s │ │ │ │ -numa_run_on_node │ │ │ │ -joinOSThread: error %d │ │ │ │ -lost signal due to full pipe: %d │ │ │ │ -This build does not support backtraces. │ │ │ │ -ioManagerWakeup: write │ │ │ │ -ioManagerDie: write │ │ │ │ -rts/posix/Signals.c │ │ │ │ -more_handlers │ │ │ │ -stg_sig_install: bad spi │ │ │ │ -sigaction │ │ │ │ -sigprocmask │ │ │ │ -warning: failed to install SIGINT handler │ │ │ │ -warning: failed to install SIGPIPE handler │ │ │ │ -warning: failed to install SIGQUIT handler │ │ │ │ -warning: failed to install SIGTSTP handler │ │ │ │ -warning: failed to uninstall SIGINT handler │ │ │ │ -warning: failed to uninstall SIGPIPE handler │ │ │ │ -newArena │ │ │ │ -rts/CheckUnload.c │ │ │ │ -reserveOCSectionIndices │ │ │ │ -OCSectionIndices │ │ │ │ -OCSectionIndices::indices │ │ │ │ -Invalid Object │ │ │ │ -closurePtrs: Cannot handle type %s yet │ │ │ │ -heap_view_closurePtrs │ │ │ │ -Hpc failure: %s │ │ │ │ -(perhaps remove %s file?) │ │ │ │ -(perhaps remove .tix file?) │ │ │ │ -HPCTIXDIR │ │ │ │ -HPCTIXFILE │ │ │ │ -Hpc.startupHpc │ │ │ │ -%s/%s-%d.tix │ │ │ │ -('%c' '%c') │ │ │ │ -parse error when reading .tix file │ │ │ │ -Hpc.readTix │ │ │ │ -Hpc.expectString │ │ │ │ -in module '%s' │ │ │ │ -module mismatch with .tix/.mix file hash number │ │ │ │ -Hpc.hs_hpc_module │ │ │ │ -inconsistent number of tick boxes │ │ │ │ - TixModule "%s" %u %u [ │ │ │ │ -unsupported tuple size %d │ │ │ │ -bci_MKPAP │ │ │ │ -interpretBCO: hit a CASEFAIL │ │ │ │ -interpretBCO: unknown or unimplemented opcode %d │ │ │ │ -Could not run initializers of Object Code %s. │ │ │ │ -unloadObj: can't find `%s' to unload │ │ │ │ -freeSegments │ │ │ │ -indirect-data │ │ │ │ - │ │ │ │ -(GHCi built-in symbols) │ │ │ │ -ghciInsertToSymbolTable │ │ │ │ -Symbol type mismatch (existing %d, new %d). │ │ │ │ -symbolTypeString: unknown symbol type (%d) │ │ │ │ -Symbol %s was defined by %s to be a %s symbol. │ │ │ │ - yet was defined by %s to be a %s symbol. │ │ │ │ -GHC runtime linker: fatal error: I found a duplicate definition for symbol │ │ │ │ -whilst processing object file │ │ │ │ -The symbol was previously defined in │ │ │ │ -This could be caused by: │ │ │ │ - * Loading two different object files which export the same symbol │ │ │ │ - * Specifying the same object file twice on the GHCi command line │ │ │ │ - * An incorrect `package.conf' entry, causing some object to be │ │ │ │ - loaded twice. │ │ │ │ -__cxa_atexit │ │ │ │ -__cxa_finalize │ │ │ │ -_DYNAMIC │ │ │ │ -__fini_array_end │ │ │ │ -__fini_array_start │ │ │ │ -__dso_handle │ │ │ │ -ghciInsertSymbolTable failed │ │ │ │ -(([^ ()])+\.so([^ :()])*):([ ])*(invalid ELF header|file too short|invalid file format|Exec format error) │ │ │ │ -Compiling re_invalid failed │ │ │ │ -(GROUP|INPUT) *\( *([^ )]+) │ │ │ │ -Compiling re_realso failed │ │ │ │ -rts/Linker.c │ │ │ │ -Warning: If linking fails, consider installing KB2533623. │ │ │ │ - sec %2d[alloc: %d; kind: %d]: %p - %p; mmaped: %p - %p │ │ │ │ -^^ Could not load '%s', dependency unresolved. See top entry above. │ │ │ │ -lookupSymbol: Failed to run initializers. │ │ │ │ -freePreloadObjectFile │ │ │ │ -freeObjectCode │ │ │ │ -mkOc(oc) │ │ │ │ -loadObj: %s: file doesn't exist │ │ │ │ -loadObj: can't open %s │ │ │ │ -mmap: failed. errno = %d │ │ │ │ -Could not load Object Code %s. │ │ │ │ -addSection(SectionFormatInfo) │ │ │ │ -unloadObjNativeObj_: can't find `%p' to unload │ │ │ │ -initSegment(segment) │ │ │ │ -pathdir(path) │ │ │ │ -ptr 0x%p (enable -DDEBUG for more info) │ │ │ │ -obj 0x%p (enable -DDEBUG for more info) │ │ │ │ -INVALID_OBJECT │ │ │ │ -CONSTR_1_0 │ │ │ │ -CONSTR_0_1 │ │ │ │ -CONSTR_2_0 │ │ │ │ -CONSTR_1_1 │ │ │ │ -CONSTR_0_2 │ │ │ │ -CONSTR_NOCAF │ │ │ │ -FUN_STATIC │ │ │ │ -THUNK_1_0 │ │ │ │ -THUNK_0_1 │ │ │ │ -THUNK_2_0 │ │ │ │ -THUNK_1_1 │ │ │ │ -THUNK_0_2 │ │ │ │ -THUNK_STATIC │ │ │ │ -THUNK_SELECTOR │ │ │ │ -AP_STACK │ │ │ │ -IND_STATIC │ │ │ │ -RET_SMALL │ │ │ │ -UPDATE_FRAME │ │ │ │ -CATCH_FRAME │ │ │ │ -UNDERFLOW_FRAME │ │ │ │ -STOP_FRAME │ │ │ │ -BLOCKING_QUEUE │ │ │ │ -BLACKHOLE │ │ │ │ -MVAR_CLEAN │ │ │ │ -MVAR_DIRTY │ │ │ │ -ARR_WORDS │ │ │ │ -MUT_ARR_PTRS_CLEAN │ │ │ │ -MUT_ARR_PTRS_DIRTY │ │ │ │ -MUT_ARR_PTRS_FROZEN_DIRTY │ │ │ │ -MUT_ARR_PTRS_FROZEN_CLEAN │ │ │ │ -MUT_VAR_CLEAN │ │ │ │ -MUT_VAR_DIRTY │ │ │ │ -MUT_PRIM │ │ │ │ -TREC_CHUNK │ │ │ │ -ATOMICALLY_FRAME │ │ │ │ -CATCH_RETRY_FRAME │ │ │ │ -CATCH_STM_FRAME │ │ │ │ -WHITEHOLE │ │ │ │ -SMALL_MUT_ARR_PTRS_CLEAN │ │ │ │ -SMALL_MUT_ARR_PTRS_DIRTY │ │ │ │ -SMALL_MUT_ARR_PTRS_FROZEN_DIRTY │ │ │ │ -SMALL_MUT_ARR_PTRS_FROZEN_CLEAN │ │ │ │ -COMPACT_NFDATA │ │ │ │ -CONTINUATION │ │ │ │ -closureIdentity │ │ │ │ -heapCensus, found compact object in the wrong list │ │ │ │ -heapCensus, unknown object: %d │ │ │ │ -Couldn't allocate heap profiler locale │ │ │ │ -initHeapProfiling │ │ │ │ -hpFileName │ │ │ │ -Can't open profiling report file %s │ │ │ │ -DATE "%s" │ │ │ │ -SAMPLE_UNIT "seconds" │ │ │ │ -VALUE_UNIT "bytes" │ │ │ │ -BEGIN_SAMPLE │ │ │ │ -END_SAMPLE │ │ │ │ -dumpCensus; doHeapProfile │ │ │ │ -setSymbolInfo │ │ │ │ -stg_mkWeakzh │ │ │ │ -stg_mkWeakNoFinalizzerzh │ │ │ │ -stg_addCFinalizzerToWeakzh │ │ │ │ -stg_makeStableNamezh │ │ │ │ -stg_finalizzeWeakzh │ │ │ │ -ticky_entry_ctrs │ │ │ │ -ENT_VIA_NODE_ctr │ │ │ │ -ENT_STATIC_THK_SINGLE_ctr │ │ │ │ -ENT_STATIC_THK_MANY_ctr │ │ │ │ -ENT_DYN_THK_SINGLE_ctr │ │ │ │ -ENT_DYN_THK_MANY_ctr │ │ │ │ -ENT_STATIC_FUN_DIRECT_ctr │ │ │ │ -ENT_DYN_FUN_DIRECT_ctr │ │ │ │ -ENT_STATIC_CON_ctr │ │ │ │ -ENT_DYN_CON_ctr │ │ │ │ -ENT_STATIC_IND_ctr │ │ │ │ -ENT_DYN_IND_ctr │ │ │ │ -ENT_PERM_IND_ctr │ │ │ │ -ENT_PAP_ctr │ │ │ │ -ENT_CONTINUATION_ctr │ │ │ │ -ENT_AP_ctr │ │ │ │ -ENT_AP_STACK_ctr │ │ │ │ -ENT_BH_ctr │ │ │ │ -ENT_LNE_ctr │ │ │ │ -UNKNOWN_CALL_ctr │ │ │ │ -SLOW_CALL_fast_v16_ctr │ │ │ │ -SLOW_CALL_fast_v_ctr │ │ │ │ -SLOW_CALL_fast_f_ctr │ │ │ │ -SLOW_CALL_fast_d_ctr │ │ │ │ -SLOW_CALL_fast_l_ctr │ │ │ │ -SLOW_CALL_fast_n_ctr │ │ │ │ -SLOW_CALL_fast_p_ctr │ │ │ │ -SLOW_CALL_fast_pv_ctr │ │ │ │ -SLOW_CALL_fast_pp_ctr │ │ │ │ -SLOW_CALL_fast_ppv_ctr │ │ │ │ -SLOW_CALL_fast_ppp_ctr │ │ │ │ -SLOW_CALL_fast_pppv_ctr │ │ │ │ -SLOW_CALL_fast_pppp_ctr │ │ │ │ -SLOW_CALL_fast_ppppp_ctr │ │ │ │ -SLOW_CALL_fast_pppppp_ctr │ │ │ │ -VERY_SLOW_CALL_ctr │ │ │ │ -ticky_slow_call_unevald │ │ │ │ -SLOW_CALL_ctr │ │ │ │ -MULTI_CHUNK_SLOW_CALL_ctr │ │ │ │ -MULTI_CHUNK_SLOW_CALL_CHUNKS_ctr │ │ │ │ -KNOWN_CALL_ctr │ │ │ │ -KNOWN_CALL_TOO_FEW_ARGS_ctr │ │ │ │ -KNOWN_CALL_EXTRA_ARGS_ctr │ │ │ │ -SLOW_CALL_FUN_TOO_FEW_ctr │ │ │ │ -SLOW_CALL_FUN_CORRECT_ctr │ │ │ │ -SLOW_CALL_FUN_TOO_MANY_ctr │ │ │ │ -SLOW_CALL_PAP_TOO_FEW_ctr │ │ │ │ -SLOW_CALL_PAP_CORRECT_ctr │ │ │ │ -SLOW_CALL_PAP_TOO_MANY_ctr │ │ │ │ -SLOW_CALL_UNEVALD_ctr │ │ │ │ -UPDF_OMITTED_ctr │ │ │ │ -UPDF_PUSHED_ctr │ │ │ │ -CATCHF_PUSHED_ctr │ │ │ │ -UPDF_RCC_PUSHED_ctr │ │ │ │ -UPDF_RCC_OMITTED_ctr │ │ │ │ -UPD_SQUEEZED_ctr │ │ │ │ -UPD_CON_IN_NEW_ctr │ │ │ │ -UPD_CON_IN_PLACE_ctr │ │ │ │ -UPD_PAP_IN_NEW_ctr │ │ │ │ -UPD_PAP_IN_PLACE_ctr │ │ │ │ -ALLOC_HEAP_ctr │ │ │ │ -ALLOC_HEAP_tot │ │ │ │ -HEAP_CHK_ctr │ │ │ │ -STK_CHK_ctr │ │ │ │ -ALLOC_RTS_ctr │ │ │ │ -ALLOC_RTS_tot │ │ │ │ -ALLOC_FUN_ctr │ │ │ │ -ALLOC_FUN_adm │ │ │ │ -ALLOC_FUN_gds │ │ │ │ -ALLOC_FUN_slp │ │ │ │ -UPD_NEW_IND_ctr │ │ │ │ -UPD_NEW_PERM_IND_ctr │ │ │ │ -UPD_OLD_IND_ctr │ │ │ │ -UPD_OLD_PERM_IND_ctr │ │ │ │ -UPD_CAF_BH_UPDATABLE_ctr │ │ │ │ -UPD_CAF_BH_SINGLE_ENTRY_ctr │ │ │ │ -GC_SEL_ABANDONED_ctr │ │ │ │ -GC_SEL_MINOR_ctr │ │ │ │ -GC_SEL_MAJOR_ctr │ │ │ │ -GC_FAILED_PROMOTION_ctr │ │ │ │ -ALLOC_UP_THK_ctr │ │ │ │ -ALLOC_SE_THK_ctr │ │ │ │ -ALLOC_THK_adm │ │ │ │ -ALLOC_THK_gds │ │ │ │ -ALLOC_THK_slp │ │ │ │ -ALLOC_CON_ctr │ │ │ │ -ALLOC_CON_adm │ │ │ │ -ALLOC_CON_gds │ │ │ │ -ALLOC_CON_slp │ │ │ │ -ALLOC_TUP_ctr │ │ │ │ -ALLOC_TUP_adm │ │ │ │ -ALLOC_TUP_gds │ │ │ │ -ALLOC_TUP_slp │ │ │ │ -ALLOC_BH_ctr │ │ │ │ -ALLOC_BH_adm │ │ │ │ -ALLOC_BH_gds │ │ │ │ -ALLOC_BH_slp │ │ │ │ -ALLOC_PRIM_ctr │ │ │ │ -ALLOC_PRIM_adm │ │ │ │ -ALLOC_PRIM_gds │ │ │ │ -ALLOC_PRIM_slp │ │ │ │ -ALLOC_PAP_ctr │ │ │ │ -ALLOC_PAP_adm │ │ │ │ -ALLOC_PAP_gds │ │ │ │ -ALLOC_PAP_slp │ │ │ │ -ALLOC_TSO_ctr │ │ │ │ -ALLOC_TSO_tot │ │ │ │ -ALLOC_STACK_ctr │ │ │ │ -ALLOC_STACK_tot │ │ │ │ -RET_NEW_ctr │ │ │ │ -RET_OLD_ctr │ │ │ │ -RET_UNBOXED_TUP_ctr │ │ │ │ -RET_SEMI_loads_avoided │ │ │ │ -TAG_UNTAGGED_pred │ │ │ │ -TAG_UNTAGGED_miss │ │ │ │ -TAG_TAGGED_pred │ │ │ │ -TAG_TAGGED_miss │ │ │ │ -RET_NEW_hst │ │ │ │ -RET_OLD_hst │ │ │ │ -RET_UNBOXED_TUP_hst │ │ │ │ -backtraceFree │ │ │ │ -libdwGetBacktrace │ │ │ │ -libdwLookupLocation │ │ │ │ -libdwPoolTake │ │ │ │ -libdwPoolRelease │ │ │ │ -libdwPoolClear │ │ │ │ -StgReturn │ │ │ │ -stg_gc_noregs │ │ │ │ -stg_ret_v_info │ │ │ │ -stg_ret_p_info │ │ │ │ -stg_ret_n_info │ │ │ │ -stg_ret_f_info │ │ │ │ -stg_ret_d_info │ │ │ │ -stg_ret_l_info │ │ │ │ -stg_ret_t_info │ │ │ │ -stg_ctoi_t │ │ │ │ -stg_primcall_info │ │ │ │ -stg_gc_prim_p │ │ │ │ -stg_gc_prim_pp │ │ │ │ -stg_gc_prim_n │ │ │ │ -stg_enter_info │ │ │ │ -__stg_gc_enter_1 │ │ │ │ -stg_gc_unpt_r1 │ │ │ │ -stg_gc_unbx_r1 │ │ │ │ -stg_gc_f1 │ │ │ │ -stg_gc_d1 │ │ │ │ -stg_gc_l1 │ │ │ │ -stg_gc_pp │ │ │ │ -stg_gc_ppp │ │ │ │ -stg_gc_pppp │ │ │ │ -__stg_gc_fun │ │ │ │ -stg_gc_fun_info │ │ │ │ -stg_yield_noregs │ │ │ │ -stg_yield_to_interpreter │ │ │ │ -stg_block_noregs │ │ │ │ -stg_block_takemvar │ │ │ │ -stg_block_readmvar │ │ │ │ -stg_block_putmvar │ │ │ │ -MainCapability │ │ │ │ -loadNativeObj │ │ │ │ -addLibrarySearchPath │ │ │ │ -removeLibrarySearchPath │ │ │ │ -findSystemLibrary │ │ │ │ -__int_encodeDouble │ │ │ │ -__word_encodeDouble │ │ │ │ -__int_encodeFloat │ │ │ │ -__word_encodeFloat │ │ │ │ -stg_atomicallyzh │ │ │ │ -flushEventLog │ │ │ │ -deRefStablePtr │ │ │ │ -debugBelch │ │ │ │ -errorBelch │ │ │ │ -sysErrorBelch │ │ │ │ -stg_getMaskingStatezh │ │ │ │ -stg_maskAsyncExceptionszh │ │ │ │ -stg_maskUninterruptiblezh │ │ │ │ -stg_catchzh │ │ │ │ -stg_catchRetryzh │ │ │ │ -stg_catchSTMzh │ │ │ │ -stg_clearCCSzh │ │ │ │ -stg_compactAddWithSharingzh │ │ │ │ -stg_compactAddzh │ │ │ │ -stg_compactNewzh │ │ │ │ -stg_compactResizzezh │ │ │ │ -stg_compactContainszh │ │ │ │ -stg_compactContainsAnyzh │ │ │ │ -stg_compactGetFirstBlockzh │ │ │ │ -stg_compactGetNextBlockzh │ │ │ │ -stg_compactAllocateBlockzh │ │ │ │ -stg_compactFixupPointerszh │ │ │ │ -stg_compactSizzezh │ │ │ │ -closure_flags │ │ │ │ -eq_thread │ │ │ │ -cmp_thread │ │ │ │ -stg_decodeDoublezu2Intzh │ │ │ │ -stg_decodeDoublezuInt64zh │ │ │ │ -stg_decodeFloatzuIntzh │ │ │ │ -stg_delayzh │ │ │ │ -stg_deRefWeakzh │ │ │ │ -stg_deRefStablePtrzh │ │ │ │ -dirty_MUT_VAR │ │ │ │ -dirty_TVAR │ │ │ │ -stg_forkzh │ │ │ │ -stg_forkOnzh │ │ │ │ -forkOS_createThread │ │ │ │ -freeHaskellFunctionPtr │ │ │ │ -getOrSetGHCConcSignalSignalHandlerStore │ │ │ │ -getOrSetGHCConcWindowsPendingDelaysStore │ │ │ │ -getOrSetGHCConcWindowsIOManagerThreadStore │ │ │ │ -getOrSetGHCConcWindowsProddingStore │ │ │ │ -getOrSetSystemEventThreadEventManagerStore │ │ │ │ -getOrSetSystemEventThreadIOManagerThreadStore │ │ │ │ -getOrSetSystemTimerThreadEventManagerStore │ │ │ │ -getOrSetSystemTimerThreadIOManagerThreadStore │ │ │ │ -getOrSetLibHSghcFastStringTable │ │ │ │ -getRTSStats │ │ │ │ -getRTSStatsEnabled │ │ │ │ -getOrSetLibHSghcGlobalHasPprDebug │ │ │ │ -getOrSetLibHSghcGlobalHasNoDebugOutput │ │ │ │ -getOrSetLibHSghcGlobalHasNoStateHack │ │ │ │ -ghc_unique_counter64 │ │ │ │ -ghc_unique_inc │ │ │ │ -genericRaise │ │ │ │ -getProgArgv │ │ │ │ -getFullProgArgv │ │ │ │ -setFullProgArgv │ │ │ │ -freeFullProgArgv │ │ │ │ -getProcessElapsedTime │ │ │ │ -getStablePtr │ │ │ │ -registerForeignExports │ │ │ │ -hs_init_with_rtsopts │ │ │ │ -hs_init_ghc │ │ │ │ -hs_exit_nowait │ │ │ │ -hs_set_argv │ │ │ │ -hs_perform_gc │ │ │ │ -hs_lock_stable_ptr_table │ │ │ │ -hs_unlock_stable_ptr_table │ │ │ │ -hs_lock_stable_tables │ │ │ │ -hs_unlock_stable_tables │ │ │ │ -hs_free_stable_ptr │ │ │ │ -hs_free_stable_ptr_unsafe │ │ │ │ -hs_free_fun_ptr │ │ │ │ -hs_hpc_rootModule │ │ │ │ -hs_hpc_module │ │ │ │ -hs_thread_done │ │ │ │ -defaultRtsConfig │ │ │ │ -initLinker │ │ │ │ -initLinker_ │ │ │ │ -stg_unpackClosurezh │ │ │ │ -stg_closureSizzezh │ │ │ │ -stg_whereFromzh │ │ │ │ -stg_getApStackValzh │ │ │ │ -stg_getSparkzh │ │ │ │ -stg_numSparkszh │ │ │ │ -stg_isCurrentThreadBoundzh │ │ │ │ -stg_isEmptyMVarzh │ │ │ │ -stg_killThreadzh │ │ │ │ -stg_listThreadszh │ │ │ │ -stg_threadLabelzh │ │ │ │ -loadArchive │ │ │ │ -purgeObj │ │ │ │ -insertSymbol │ │ │ │ -lookupSymbol │ │ │ │ -lookupSymbolInNativeObj │ │ │ │ -stg_makeStablePtrzh │ │ │ │ -stg_mkApUpd0zh │ │ │ │ -stg_labelThreadzh │ │ │ │ -stg_newArrayzh │ │ │ │ -stg_copyArrayzh │ │ │ │ -stg_copyMutableArrayzh │ │ │ │ -stg_cloneArrayzh │ │ │ │ -stg_cloneMutableArrayzh │ │ │ │ -stg_freezzeArrayzh │ │ │ │ -stg_thawArrayzh │ │ │ │ -stg_casArrayzh │ │ │ │ -stg_newSmallArrayzh │ │ │ │ -stg_unsafeThawSmallArrayzh │ │ │ │ -stg_cloneSmallArrayzh │ │ │ │ -stg_cloneSmallMutableArrayzh │ │ │ │ -stg_freezzeSmallArrayzh │ │ │ │ -stg_thawSmallArrayzh │ │ │ │ -stg_copySmallArrayzh │ │ │ │ -stg_copySmallMutableArrayzh │ │ │ │ -stg_casSmallArrayzh │ │ │ │ -stg_copyArray_barrier │ │ │ │ -stg_newBCOzh │ │ │ │ -stg_newByteArrayzh │ │ │ │ -stg_casIntArrayzh │ │ │ │ -stg_casInt8Arrayzh │ │ │ │ -stg_casInt16Arrayzh │ │ │ │ -stg_casInt32Arrayzh │ │ │ │ -stg_casInt64Arrayzh │ │ │ │ -stg_newMVarzh │ │ │ │ -stg_newMutVarzh │ │ │ │ -stg_newTVarzh │ │ │ │ -stg_readIOPortzh │ │ │ │ -stg_writeIOPortzh │ │ │ │ -stg_newIOPortzh │ │ │ │ -stg_noDuplicatezh │ │ │ │ -stg_atomicModifyMutVar2zh │ │ │ │ -stg_atomicModifyMutVarzuzh │ │ │ │ -stg_casMutVarzh │ │ │ │ -stg_newPinnedByteArrayzh │ │ │ │ -stg_newAlignedPinnedByteArrayzh │ │ │ │ -stg_isByteArrayPinnedzh │ │ │ │ -stg_isMutableByteArrayPinnedzh │ │ │ │ -stg_shrinkMutableByteArrayzh │ │ │ │ -stg_resizzeMutableByteArrayzh │ │ │ │ -stg_shrinkSmallMutableArrayzh │ │ │ │ -newSpark │ │ │ │ -updateRemembSetPushThunk │ │ │ │ -updateRemembSetPushThunk_ │ │ │ │ -updateRemembSetPushClosure_ │ │ │ │ -performGC │ │ │ │ -performMajorGC │ │ │ │ -performBlockingMajorGC │ │ │ │ -prog_argc │ │ │ │ -prog_argv │ │ │ │ -stg_putMVarzh │ │ │ │ -stg_raisezh │ │ │ │ -stg_raiseDivZZerozh │ │ │ │ -stg_raiseUnderflowzh │ │ │ │ -stg_raiseOverflowzh │ │ │ │ -stg_raiseIOzh │ │ │ │ -stg_keepAlivezh │ │ │ │ -stg_paniczh │ │ │ │ -stg_absentErrorzh │ │ │ │ -stg_readTVarzh │ │ │ │ -stg_readTVarIOzh │ │ │ │ -resumeThread │ │ │ │ -setNumCapabilities │ │ │ │ -getNumberOfProcessors │ │ │ │ -resolveObjs │ │ │ │ -stg_retryzh │ │ │ │ -rts_apply │ │ │ │ -rts_checkSchedStatus │ │ │ │ -rts_eval │ │ │ │ -rts_evalIO │ │ │ │ -rts_evalLazyIO │ │ │ │ -rts_evalStableIOMain │ │ │ │ -rts_evalStableIO │ │ │ │ -rts_eval_ │ │ │ │ -rts_inCall │ │ │ │ -rts_getBool │ │ │ │ -rts_getChar │ │ │ │ -rts_getDouble │ │ │ │ -rts_getFloat │ │ │ │ -rts_getInt │ │ │ │ -rts_getInt8 │ │ │ │ -rts_getInt16 │ │ │ │ -rts_getInt32 │ │ │ │ -rts_getInt64 │ │ │ │ -rts_getPtr │ │ │ │ -rts_getFunPtr │ │ │ │ -rts_getStablePtr │ │ │ │ -rts_getThreadId │ │ │ │ -rts_getWord │ │ │ │ -rts_getWord8 │ │ │ │ -rts_getWord16 │ │ │ │ -rts_getWord32 │ │ │ │ -rts_getWord64 │ │ │ │ -rts_lock │ │ │ │ -rts_mkBool │ │ │ │ -rts_mkChar │ │ │ │ -rts_mkDouble │ │ │ │ -rts_mkFloat │ │ │ │ -rts_mkInt │ │ │ │ -rts_mkInt8 │ │ │ │ -rts_mkInt16 │ │ │ │ -rts_mkInt32 │ │ │ │ -rts_mkInt64 │ │ │ │ -rts_mkPtr │ │ │ │ -rts_mkFunPtr │ │ │ │ -rts_mkStablePtr │ │ │ │ -rts_mkString │ │ │ │ -rts_mkWord │ │ │ │ -rts_mkWord8 │ │ │ │ -rts_mkWord16 │ │ │ │ -rts_mkWord32 │ │ │ │ -rts_mkWord64 │ │ │ │ -rts_unlock │ │ │ │ -rts_unsafeGetMyCapability │ │ │ │ -rtsSupportsBoundThreads │ │ │ │ -rts_isProfiled │ │ │ │ -rts_isDynamic │ │ │ │ -rts_isThreaded │ │ │ │ -rts_isDebugged │ │ │ │ -rts_isTracing │ │ │ │ -rts_setInCallCapability │ │ │ │ -rts_enableThreadAllocationLimit │ │ │ │ -rts_disableThreadAllocationLimit │ │ │ │ -rts_setMainThread │ │ │ │ -setProgArgv │ │ │ │ -startupHaskell │ │ │ │ -shutdownHaskell │ │ │ │ -shutdownHaskellAndExit │ │ │ │ -stable_name_table │ │ │ │ -stable_ptr_table │ │ │ │ -reportStackOverflow │ │ │ │ -reportHeapOverflow │ │ │ │ -stg_CAF_BLACKHOLE_info │ │ │ │ -stg_BLACKHOLE_info │ │ │ │ -__stg_EAGER_BLACKHOLE_info │ │ │ │ -stg_BLOCKING_QUEUE_CLEAN_info │ │ │ │ -stg_BLOCKING_QUEUE_DIRTY_info │ │ │ │ -startTimer │ │ │ │ -stg_MVAR_CLEAN_info │ │ │ │ -stg_MVAR_DIRTY_info │ │ │ │ -stg_TVAR_CLEAN_info │ │ │ │ -stg_TVAR_DIRTY_info │ │ │ │ -stg_IND_STATIC_info │ │ │ │ -stg_ARR_WORDS_info │ │ │ │ -stg_MUT_ARR_PTRS_DIRTY_info │ │ │ │ -stg_MUT_ARR_PTRS_FROZEN_CLEAN_info │ │ │ │ -stg_MUT_ARR_PTRS_FROZEN_DIRTY_info │ │ │ │ -stg_SMALL_MUT_ARR_PTRS_DIRTY_info │ │ │ │ -stg_SMALL_MUT_ARR_PTRS_FROZEN_CLEAN_info │ │ │ │ -stg_SMALL_MUT_ARR_PTRS_FROZEN_DIRTY_info │ │ │ │ -stg_MUT_VAR_CLEAN_info │ │ │ │ -stg_MUT_VAR_DIRTY_info │ │ │ │ -stg_WEAK_info │ │ │ │ -stg_SRT_1_info │ │ │ │ -stg_SRT_2_info │ │ │ │ -stg_SRT_3_info │ │ │ │ -stg_SRT_4_info │ │ │ │ -stg_SRT_5_info │ │ │ │ -stg_SRT_6_info │ │ │ │ -stg_SRT_7_info │ │ │ │ -stg_SRT_8_info │ │ │ │ -stg_SRT_9_info │ │ │ │ -stg_SRT_10_info │ │ │ │ -stg_SRT_11_info │ │ │ │ -stg_SRT_12_info │ │ │ │ -stg_SRT_13_info │ │ │ │ -stg_SRT_14_info │ │ │ │ -stg_SRT_15_info │ │ │ │ -stg_SRT_16_info │ │ │ │ -stg_ap_v_info │ │ │ │ -stg_ap_f_info │ │ │ │ -stg_ap_d_info │ │ │ │ -stg_ap_l_info │ │ │ │ -stg_ap_v16_info │ │ │ │ -stg_ap_v32_info │ │ │ │ -stg_ap_v64_info │ │ │ │ -stg_ap_n_info │ │ │ │ -stg_ap_p_info │ │ │ │ -stg_ap_pv_info │ │ │ │ -stg_ap_pp_info │ │ │ │ -stg_ap_ppv_info │ │ │ │ -stg_ap_ppp_info │ │ │ │ -stg_ap_pppv_info │ │ │ │ -stg_ap_pppp_info │ │ │ │ -stg_ap_ppppp_info │ │ │ │ -stg_ap_pppppp_info │ │ │ │ -stg_ap_0_fast │ │ │ │ -stg_ap_v_fast │ │ │ │ -stg_ap_f_fast │ │ │ │ -stg_ap_d_fast │ │ │ │ -stg_ap_l_fast │ │ │ │ -stg_ap_v16_fast │ │ │ │ -stg_ap_v32_fast │ │ │ │ -stg_ap_v64_fast │ │ │ │ -stg_ap_n_fast │ │ │ │ -stg_ap_p_fast │ │ │ │ -stg_ap_pv_fast │ │ │ │ -stg_ap_pp_fast │ │ │ │ -stg_ap_ppv_fast │ │ │ │ -stg_ap_ppp_fast │ │ │ │ -stg_ap_pppv_fast │ │ │ │ -stg_ap_pppp_fast │ │ │ │ -stg_ap_ppppp_fast │ │ │ │ -stg_ap_pppppp_fast │ │ │ │ -stg_ap_1_upd_info │ │ │ │ -stg_ap_2_upd_info │ │ │ │ -stg_ap_3_upd_info │ │ │ │ -stg_ap_4_upd_info │ │ │ │ -stg_ap_5_upd_info │ │ │ │ -stg_ap_6_upd_info │ │ │ │ -stg_ap_7_upd_info │ │ │ │ -stg_exit │ │ │ │ -stg_sel_0_upd_info │ │ │ │ -stg_sel_1_upd_info │ │ │ │ -stg_sel_2_upd_info │ │ │ │ -stg_sel_3_upd_info │ │ │ │ -stg_sel_4_upd_info │ │ │ │ -stg_sel_5_upd_info │ │ │ │ -stg_sel_6_upd_info │ │ │ │ -stg_sel_7_upd_info │ │ │ │ -stg_sel_8_upd_info │ │ │ │ -stg_sel_9_upd_info │ │ │ │ -stg_sel_10_upd_info │ │ │ │ -stg_sel_11_upd_info │ │ │ │ -stg_sel_12_upd_info │ │ │ │ -stg_sel_13_upd_info │ │ │ │ -stg_sel_14_upd_info │ │ │ │ -stg_sel_15_upd_info │ │ │ │ -stg_sel_0_noupd_info │ │ │ │ -stg_sel_1_noupd_info │ │ │ │ -stg_sel_2_noupd_info │ │ │ │ -stg_sel_3_noupd_info │ │ │ │ -stg_sel_4_noupd_info │ │ │ │ -stg_sel_5_noupd_info │ │ │ │ -stg_sel_6_noupd_info │ │ │ │ -stg_sel_7_noupd_info │ │ │ │ -stg_sel_8_noupd_info │ │ │ │ -stg_sel_9_noupd_info │ │ │ │ -stg_sel_10_noupd_info │ │ │ │ -stg_sel_11_noupd_info │ │ │ │ -stg_sel_12_noupd_info │ │ │ │ -stg_sel_13_noupd_info │ │ │ │ -stg_sel_14_noupd_info │ │ │ │ -stg_sel_15_noupd_info │ │ │ │ -stg_unpack_cstring_info │ │ │ │ -stg_unpack_cstring_utf8_info │ │ │ │ -stg_upd_frame_info │ │ │ │ -stg_bh_upd_frame_info │ │ │ │ -stg_orig_thunk_info_frame_info │ │ │ │ -suspendThread │ │ │ │ -stg_takeMVarzh │ │ │ │ -stg_readMVarzh │ │ │ │ -stg_threadStatuszh │ │ │ │ -stg_tryPutMVarzh │ │ │ │ -stg_tryTakeMVarzh │ │ │ │ -stg_tryReadMVarzh │ │ │ │ -stg_unmaskAsyncExceptionszh │ │ │ │ -unloadObj │ │ │ │ -stg_unsafeThawArrayzh │ │ │ │ -stg_waitReadzh │ │ │ │ -stg_waitWritezh │ │ │ │ -stg_writeTVarzh │ │ │ │ -stg_yieldzh │ │ │ │ -stg_badAlignment_entry │ │ │ │ -stg_interp_constr1_entry │ │ │ │ -stg_interp_constr2_entry │ │ │ │ -stg_interp_constr3_entry │ │ │ │ -stg_interp_constr4_entry │ │ │ │ -stg_interp_constr5_entry │ │ │ │ -stg_interp_constr6_entry │ │ │ │ -stg_interp_constr7_entry │ │ │ │ -stg_arg_bitmaps │ │ │ │ -large_alloc_lim │ │ │ │ -allocate │ │ │ │ -allocateExecPage │ │ │ │ -freezeExecPage │ │ │ │ -freeExecPage │ │ │ │ -getAllocations │ │ │ │ -revertCAFs │ │ │ │ -RtsFlags │ │ │ │ -rts_breakpoint_io_action │ │ │ │ -rts_stop_next_breakpoint │ │ │ │ -rts_stop_on_exception │ │ │ │ -stopTimer │ │ │ │ -n_capabilities │ │ │ │ -max_n_capabilities │ │ │ │ -enabled_capabilities │ │ │ │ -stg_traceEventzh │ │ │ │ -stg_traceMarkerzh │ │ │ │ -stg_traceBinaryEventzh │ │ │ │ -stg_getThreadAllocationCounterzh │ │ │ │ -stg_setThreadAllocationCounterzh │ │ │ │ -getMonotonicNSec │ │ │ │ -unlockFile │ │ │ │ -startProfTimer │ │ │ │ -stopProfTimer │ │ │ │ -startHeapProfTimer │ │ │ │ -stopHeapProfTimer │ │ │ │ -setUserEra │ │ │ │ -incrementUserEra │ │ │ │ -getUserEra │ │ │ │ -requestHeapCensus │ │ │ │ -atomic_inc │ │ │ │ -atomic_dec │ │ │ │ -hs_spt_lookup │ │ │ │ -hs_spt_insert │ │ │ │ -hs_spt_insert_stableptr │ │ │ │ -hs_spt_remove │ │ │ │ -hs_spt_keys │ │ │ │ -hs_spt_key_count │ │ │ │ -_assertFail │ │ │ │ -keepCAFs │ │ │ │ -registerInfoProvList │ │ │ │ -lookupIPE │ │ │ │ -sendCloneStackMessage │ │ │ │ -cloneStack │ │ │ │ -decodeClonedStack │ │ │ │ -stg_newPromptTagzh │ │ │ │ -stg_promptzh │ │ │ │ -stg_control0zh │ │ │ │ -arenaAlloc │ │ │ │ -arenaFree │ │ │ │ -rts_clearMemory │ │ │ │ -setKeepCAFs │ │ │ │ -rtsBadAlignmentBarf │ │ │ │ -rtsOutOfBoundsAccess │ │ │ │ -rtsMemcpyRangeOverlap │ │ │ │ -stg_castWord64ToDoublezh │ │ │ │ -stg_castDoubleToWord64zh │ │ │ │ -stg_castWord32ToFloatzh │ │ │ │ -stg_castFloatToWord32zh │ │ │ │ -setIOManagerControlFd │ │ │ │ -setTimerManagerControlFd │ │ │ │ -setIOManagerWakeupFd │ │ │ │ -blockUserSignals │ │ │ │ -unblockUserSignals │ │ │ │ -stg_CHARLIKE_closure │ │ │ │ -stg_INTLIKE_closure │ │ │ │ -__hscore_get_saved_termios │ │ │ │ -__hscore_set_saved_termios │ │ │ │ -shutdownHaskellAndSignal │ │ │ │ -signal_handlers │ │ │ │ -stg_sig_install │ │ │ │ -rtsTimerSignal │ │ │ │ -nocldstop │ │ │ │ -__divdi3 │ │ │ │ -__udivdi3 │ │ │ │ -__moddi3 │ │ │ │ -__umoddi3 │ │ │ │ -__muldi3 │ │ │ │ -__ashldi3 │ │ │ │ -__ashrdi3 │ │ │ │ -__lshrdi3 │ │ │ │ -__fixunsdfdi │ │ │ │ -ffi_prep_cif │ │ │ │ -ffi_call │ │ │ │ -ffi_type_void │ │ │ │ -ffi_type_float │ │ │ │ -ffi_type_double │ │ │ │ -ffi_type_sint64 │ │ │ │ -ffi_type_uint64 │ │ │ │ -ffi_type_sint32 │ │ │ │ -ffi_type_uint32 │ │ │ │ -ffi_type_sint16 │ │ │ │ -ffi_type_uint16 │ │ │ │ -ffi_type_sint8 │ │ │ │ -ffi_type_uint8 │ │ │ │ -ffi_type_pointer │ │ │ │ -nonmoving_write_barrier_enabled │ │ │ │ -(noname) │ │ │ │ -ocInit_Elf(ObjectCodeFormatInfo) │ │ │ │ -ocInit_Elf(ElfRelocationTable │ │ │ │ -ocInit_Elf(ElfSymbolTable │ │ │ │ -ocInit_Elf(ElfSymbol) │ │ │ │ -%s: not an ELF object │ │ │ │ -%s: unsupported ELF format │ │ │ │ -%s: unknown endianness │ │ │ │ -%s: not a relocatable object (.o) file │ │ │ │ -%s: RTS linker not implemented on PowerPC 64-bit │ │ │ │ -%s: RTS linker not implemented on s390 │ │ │ │ -%s: RTS linker not implemented on riscv │ │ │ │ -%s: RTS linker not implemented on loongarch64 │ │ │ │ -%s: unknown architecture (e_machine == %d) │ │ │ │ -rts/linker/Elf.c │ │ │ │ -%s: no section header string table │ │ │ │ -%s: relocation section #%d has no symbol table │ │ │ │ -This object file has probably been fully stripped. Such files cannot be linked. │ │ │ │ -%s: relocation section #%d has an invalid link field (%d) │ │ │ │ -%s: relocation section #%d does not link to a symbol table │ │ │ │ -%s: relocation section #%d has an invalid info field (%d) │ │ │ │ -%s: symbol table section #%d has an invalid link field (%d) │ │ │ │ -%s: symbol table section #%d does not link to a string table │ │ │ │ -%s: non-integral number of symbol table entries │ │ │ │ -ocGetNames_ELF(sections) │ │ │ │ -Failed to create GOT for %s │ │ │ │ -.init_array │ │ │ │ -.init_array.%d │ │ │ │ -.fini_array │ │ │ │ -.fini_array.%d │ │ │ │ -.ctors.%d │ │ │ │ -.dtors.%d │ │ │ │ -ocGetNames_ELF(oc->symbols) │ │ │ │ -ocGetNames_ELF: Failed to allocate memory for SHN_COMMONs │ │ │ │ -_GLOBAL_OFFSET_TABLE_ │ │ │ │ -%s: unknown symbol `%s' │ │ │ │ -Unable to create veneer for ARM_CALL │ │ │ │ -Unable to create veneer for ARM_THM_CALL │ │ │ │ -%s: Thumb to ARM transition with JUMP8 relocation not supported │ │ │ │ -%s: Thumb to ARM transition with JUMP11 relocation not supported │ │ │ │ -%s: unhandled ELF relocation(Rel) type %u │ │ │ │ -%s: unsupported internal ELF TLSGD relocation for symbol `%s' │ │ │ │ -%s: ELF TLSGD relocation for symbol `%s' not supported on the target platform │ │ │ │ -%s: unhandled ELF relocation(RelA) type %u │ │ │ │ -The entry size (%d) of the symtab isn't %d │ │ │ │ -addInitFini │ │ │ │ -rts/linker/InitFini.c │ │ │ │ -unknown InitFiniKind │ │ │ │ -loadArchive(fileName) │ │ │ │ -loadArchive: loadObj: can't read `%s' │ │ │ │ -loadArchive: Failed reading header from `%s' │ │ │ │ -loadArchive: Not an archive: `%s' │ │ │ │ -loadArchive: Failed reading file name from `%s' │ │ │ │ -loadArchive: Failed reading mod time from `%s' │ │ │ │ -loadArchive: Failed reading owner from `%s' │ │ │ │ -loadArchive: Failed reading group from `%s' │ │ │ │ -loadArchive: Failed reading mode from `%s' │ │ │ │ -loadArchive: Failed reading size from `%s' │ │ │ │ -loadArchive: Failed reading magic from `%s' │ │ │ │ -loadArchive: Failed reading magic from `%s' at %ld. Got %c%c │ │ │ │ -Failed reading filename from `%s' │ │ │ │ -BSD-variant filename size not found while reading filename from `%s' │ │ │ │ -loadArchive: GNU-variant filename without an index while reading from `%s' │ │ │ │ -loadArchive: GNU-variant filename offset %d out of range [0..%d] while reading filename from `%s' │ │ │ │ -loadArchive: GNU-variant filename offset %d invalid (range [0..%d]) while reading filename from `%s' │ │ │ │ - │ │ │ │ -SYM64/ │ │ │ │ -loadArchive: invalid GNU-variant filename `%.16s' while reading filename from `%s' │ │ │ │ -loadArchive(image) │ │ │ │ -loadArchive(file) │ │ │ │ -loadObj: can't read thin archive `%s' │ │ │ │ -loadArchive: error whilst reading `%s' │ │ │ │ -%s(#%d:%.*s) │ │ │ │ -loadArchive: GNU-variant index found, but already have an index, while reading filename from `%s' │ │ │ │ -loadArchive: error whilst seeking by %d in `%s' │ │ │ │ -loadArchive: Failed reading padding from `%s' │ │ │ │ -loadArchive_ │ │ │ │ -rts/linker/LoadArchive.c │ │ │ │ -loadNativeObjCb_ │ │ │ │ -loadNativeObj_POSIX: unknown error │ │ │ │ -loadNativeObj_POSIX │ │ │ │ -loadNativeObj_POSIX: already loaded as non-dynamic object │ │ │ │ -dl_iterate_phdr failed to find obj │ │ │ │ -m32_release_page │ │ │ │ -m32_new_allocator │ │ │ │ -m32_filled_page_set_next: Page %p not within 4GB of program text │ │ │ │ -m32_alloc: Failed to map pages for %zd bytes │ │ │ │ -m32_alloc: warning: Allocation of %zd bytes resulted in pages above 4GB (%p) │ │ │ │ -m32_alloc_page: failed to allocate pages within 4GB of program text (got %p) │ │ │ │ -mmap %zx bytes at %p │ │ │ │ -Try specifying an address with +RTS -xm -RTS │ │ │ │ -invalid MemoryAccess │ │ │ │ -mmapForLinker: failed to mmap() memory between %p and %p; asked for %zu bytes at %p. Try specifying an address with +RTS -xm -RTS │ │ │ │ -munmap: %s │ │ │ │ -no-access │ │ │ │ -read-only │ │ │ │ -read-write │ │ │ │ -read-write-then-read-execute │ │ │ │ -read-execute │ │ │ │ -read-write-execute │ │ │ │ -mprotectForLinker: failed to protect %zd bytes at %p as %s │ │ │ │ -checkProddableBlock: invalid fixup in runtime linker: %p │ │ │ │ -addProddableBlock │ │ │ │ -ocAllocateExtras │ │ │ │ -MAP_FAILED. errno=%d │ │ │ │ -Failed to lookup symbol: %s │ │ │ │ -Something went wrong! Symbol %s has null address. │ │ │ │ -Not good either! │ │ │ │ -unable to protect memory │ │ │ │ -rts/linker/elf_got.c │ │ │ │ -rts/sm/CNF.c │ │ │ │ -build_fixup_table │ │ │ │ -Invalid non-NFData closure (type %d) in Compact │ │ │ │ -get_threaded_info │ │ │ │ -thread_stack: weird activation record found on stack: %d │ │ │ │ -update_fwd: unknown/strange object %d │ │ │ │ -thread_static: strange closure %d │ │ │ │ -update_fwd_large: unknown/strange object %d │ │ │ │ -unthread │ │ │ │ -evacuate(static): strange closure type %d │ │ │ │ -evacuate: stack frame at %p │ │ │ │ -evacuate: strange closure type %d │ │ │ │ -eval_thunk_selector: strange selectee %d │ │ │ │ -rts/sm/NonMovingAllocate.c │ │ │ │ -current segment array │ │ │ │ -nonmoving scavenge: unimplemented/strange closure type %d @ %p │ │ │ │ -Memory map: │ │ │ │ -/proc/self/maps │ │ │ │ - Could not open /proc/self/maps │ │ │ │ - Error: %s │ │ │ │ -HashTable │ │ │ │ -Data.HashTable.Class │ │ │ │ -hashtables-1.4.2-KTtc5IIUjVDKJsbgjvKzHE │ │ │ │ -hashtables-1.4.2-KTtc5IIUjVDKJsbgjvKzHE:Data.HashTable.Class.C:HashTable │ │ │ │ -fromRight', given a Left │ │ │ │ -fromLeft', given a Right │ │ │ │ -src/Data/Either/Extra.hs │ │ │ │ -Data.Either.Extra │ │ │ │ -extra-1.8.1-JaGv333ZkdA3KWHFeNAuM7 │ │ │ │ -splitOn, needle may not be empty │ │ │ │ -src/Data/List/Extra.hs:(711,1)-(713,48)|function split │ │ │ │ -Data.List.Extra.minimumOn: empty list │ │ │ │ -Data.List.Extra.maximumOn: empty list │ │ │ │ -src/Data/List/Extra.hs:500:11-27|function headErr │ │ │ │ -chunksOf, number must be positive, got │ │ │ │ -src/Data/List/Extra.hs │ │ │ │ -Data.List.Extra │ │ │ │ -extra-1.8.1-JaGv333ZkdA3KWHFeNAuM7 │ │ │ │ -extra-1.8.1-JaGv333ZkdA3KWHFeNAuM7:Data.List.Extra.E │ │ │ │ -extra-1.8.1-JaGv333ZkdA3KWHFeNAuM7:Data.List.Extra.T_R │ │ │ │ -extra-1.8.1-JaGv333ZkdA3KWHFeNAuM7:Data.List.Extra.T_B │ │ │ │ -Data.Encoding.encodingFromString: Unknown encoding: │ │ │ │ -ansi_x3.4_1986 │ │ │ │ -ansi_x3_4_1968 │ │ │ │ -asmo_708 │ │ │ │ -csisolatin1 │ │ │ │ -csisolatin2 │ │ │ │ -csisolatin3 │ │ │ │ -csisolatin4 │ │ │ │ -csisolatin5 │ │ │ │ -csisolatin6 │ │ │ │ -csisolatinarabic │ │ │ │ -csisolatincyrillic │ │ │ │ -csisolatingreek │ │ │ │ -csisolatinhebrew │ │ │ │ -cyrillic │ │ │ │ -ecma_114 │ │ │ │ -ecma_118 │ │ │ │ -elot_928 │ │ │ │ -gb18030_2000 │ │ │ │ -iso646_us │ │ │ │ -iso8859_1 │ │ │ │ -iso8859_10 │ │ │ │ -iso8859_11 │ │ │ │ -iso8859_13 │ │ │ │ -iso8859_14 │ │ │ │ -iso8859_15 │ │ │ │ -iso8859_16 │ │ │ │ -iso8859_2 │ │ │ │ -iso8859_3 │ │ │ │ -iso8859_4 │ │ │ │ -iso8859_5 │ │ │ │ -iso8859_6 │ │ │ │ -iso8859_7 │ │ │ │ -iso8859_8 │ │ │ │ -iso8859_9 │ │ │ │ -iso_2022_jp │ │ │ │ -iso_646.irv_1991 │ │ │ │ -iso_8859_1 │ │ │ │ -iso_8859_10 │ │ │ │ -iso_8859_10_1992 │ │ │ │ -iso_8859_11 │ │ │ │ -iso_8859_11_2001 │ │ │ │ -iso_8859_13 │ │ │ │ -iso_8859_14 │ │ │ │ -iso_8859_14_1998 │ │ │ │ -iso_8859_15 │ │ │ │ -iso_8859_16 │ │ │ │ -iso_8859_16_2001 │ │ │ │ -iso_8859_1_1987 │ │ │ │ -iso_8859_2 │ │ │ │ -iso_8859_2_1987 │ │ │ │ -iso_8859_3 │ │ │ │ -iso_8859_3_1988 │ │ │ │ -iso_8859_4 │ │ │ │ -iso_8859_4_1988 │ │ │ │ -iso_8859_5 │ │ │ │ -iso_8859_5_1988 │ │ │ │ -iso_8859_6 │ │ │ │ -iso_8859_6_1987 │ │ │ │ -iso_8859_7 │ │ │ │ -iso_8859_7_1987 │ │ │ │ -iso_8859_8 │ │ │ │ -iso_8859_8_1988 │ │ │ │ -iso_8859_9 │ │ │ │ -iso_8859_9_1989 │ │ │ │ -iso_celtic │ │ │ │ -iso_ir_100 │ │ │ │ -iso_ir_101 │ │ │ │ -iso_ir_109 │ │ │ │ -iso_ir_110 │ │ │ │ -iso_ir_126 │ │ │ │ -iso_ir_127 │ │ │ │ -iso_ir_138 │ │ │ │ -iso_ir_144 │ │ │ │ -iso_ir_148 │ │ │ │ -iso_ir_157 │ │ │ │ -iso_ir_199 │ │ │ │ -iso_ir_226 │ │ │ │ -iso_ir_6 │ │ │ │ -jis_x_0201 │ │ │ │ -jis_x_0208 │ │ │ │ -macintosh │ │ │ │ -shift_jis │ │ │ │ -us_ascii │ │ │ │ -utf8_ucs2 │ │ │ │ -utf8_ucs4 │ │ │ │ -windows_1250 │ │ │ │ -windows_1251 │ │ │ │ -windows_1252 │ │ │ │ -windows_1253 │ │ │ │ -windows_1254 │ │ │ │ -windows_1255 │ │ │ │ -windows_1256 │ │ │ │ -windows_1257 │ │ │ │ -windows_1258 │ │ │ │ -[^0-9A-Za-z]+ │ │ │ │ -./Data/Encoding.hs │ │ │ │ -Data.Encoding │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -ByteSource │ │ │ │ -not enough bytes │ │ │ │ -Data.Binary.Get(Alternative).empty │ │ │ │ -./Data/Encoding/ByteSource.hs │ │ │ │ -Data.Encoding.ByteSource │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ByteSource.C:ByteSource │ │ │ │ -'StrictSinkExplicit │ │ │ │ -StrictSinkExplicit │ │ │ │ -'StrictSinkE │ │ │ │ -StrictSinkE │ │ │ │ -'StrictS │ │ │ │ -StrictSink │ │ │ │ -'C:ByteSink │ │ │ │ -ByteSink │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -Data.Encoding.ByteSink │ │ │ │ -./Data/Encoding/ByteSink.hs │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ByteSink.C:ByteSink │ │ │ │ -'IllegalCharacter │ │ │ │ -'IllegalRepresentation │ │ │ │ -'OutOfRange │ │ │ │ -'UnexpectedEnd │ │ │ │ -'HasNoRepresentation │ │ │ │ -IllegalRepresentation │ │ │ │ -IllegalCharacter │ │ │ │ -HasNoRepresentation │ │ │ │ -HasNoRepresentation │ │ │ │ -IllegalCharacter │ │ │ │ -IllegalRepresentation │ │ │ │ -OutOfRange │ │ │ │ -UnexpectedEnd │ │ │ │ -Data/Encoding/Exception.hs:28:15-16|case │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -Data.Encoding.Exception │ │ │ │ -EncodingException │ │ │ │ -DecodingException │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.Exception.IllegalCharacter │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.Exception.UnexpectedEnd │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.Exception.OutOfRange │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.Exception.IllegalRepresentation │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.Exception.HasNoRepresentation │ │ │ │ -./Control/Throws.hs │ │ │ │ -Control.Throws │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -Data.Encoding.ASCII │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ASCII.ASCII │ │ │ │ -'UTF8Strict │ │ │ │ -Data.Encoding.UTF8 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -UTF8Strict │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.UTF8.UTF8 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.UTF8.UTF8Strict │ │ │ │ -'UTF16LE │ │ │ │ -'UTF16BE │ │ │ │ -Data.Encoding.UTF16 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.UTF16.UTF16 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.UTF16.UTF16BE │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.UTF16.UTF16LE │ │ │ │ -'UTF32LE │ │ │ │ -'UTF32BE │ │ │ │ -Data.Encoding.UTF32 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.UTF32.UTF32 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.UTF32.UTF32BE │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.UTF32.UTF32LE │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -Data.Encoding.KOI8R │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -Data.Array.Base │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Error in array index; │ │ │ │ - not in range [0.. │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.KOI8R.KOI8R │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -Data.Encoding.KOI8U │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -Data.Array.Base │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Error in array index; │ │ │ │ - not in range [0.. │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.KOI8U.KOI8U │ │ │ │ -'ISO88591 │ │ │ │ -Data.Encoding.ISO88591 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -ISO88591 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO88591.ISO88591 │ │ │ │ -'ISO88592 │ │ │ │ -Data.Encoding.ISO88592 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -ISO88592 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO88592.ISO88592 │ │ │ │ -'ISO88593 │ │ │ │ -Data.Encoding.ISO88593 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -#+3;CKS[cks{ │ │ │ │ -!%)-159=AEIMQUY]aeimquy} │ │ │ │ - "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ -ISO88593 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO88593.ISO88593 │ │ │ │ -'ISO88594 │ │ │ │ -Data.Encoding.ISO88594 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -ISO88594 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO88594.ISO88594 │ │ │ │ -'ISO88595 │ │ │ │ -Data.Encoding.ISO88595 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -ISO88595 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO88595.ISO88595 │ │ │ │ -'ISO88596 │ │ │ │ -Data.Encoding.ISO88596 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -#+3;CKS[cks{ │ │ │ │ -!%)-159=AEIMQUY]aeimquy} │ │ │ │ - "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ -ISO88596 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO88596.ISO88596 │ │ │ │ -'ISO88597 │ │ │ │ -Data.Encoding.ISO88597 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -#+3;CKS[cks{ │ │ │ │ -!%)-159=AEIMQUY]aeimquy} │ │ │ │ - "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ -ISO88597 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO88597.ISO88597 │ │ │ │ -'ISO88598 │ │ │ │ -Data.Encoding.ISO88598 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -#+3;CKS[cks{ │ │ │ │ -!%)-159=AEIMQUY]aeimquy} │ │ │ │ - "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ -ISO88598 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO88598.ISO88598 │ │ │ │ -'ISO88599 │ │ │ │ -Data.Encoding.ISO88599 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -ISO88599 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO88599.ISO88599 │ │ │ │ -'ISO885910 │ │ │ │ -Data.Encoding.ISO885910 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -ISO885910 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO885910.ISO885910 │ │ │ │ -'ISO885911 │ │ │ │ -Data.Encoding.ISO885911 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -#+3;CKS[cks{ │ │ │ │ -!%)-159=AEIMQUY]aeimquy} │ │ │ │ - "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ -ISO885911 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO885911.ISO885911 │ │ │ │ -'ISO885913 │ │ │ │ -Data.Encoding.ISO885913 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -ISO885913 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO885913.ISO885913 │ │ │ │ -'ISO885914 │ │ │ │ -Data.Encoding.ISO885914 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -ISO885914 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO885914.ISO885914 │ │ │ │ -'ISO885915 │ │ │ │ -Data.Encoding.ISO885915 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -ISO885915 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO885915.ISO885915 │ │ │ │ -'ISO885916 │ │ │ │ -Data.Encoding.ISO885916 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -ISO885916 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO885916.ISO885916 │ │ │ │ -Data.Encoding.CP1250 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -#+3;CKS[cks{ │ │ │ │ -!%)-159=AEIMQUY]aeimquy} │ │ │ │ - "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP1250.CP1250 │ │ │ │ -Data.Encoding.CP1251 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -#+3;CKS[cks{ │ │ │ │ -!%)-159=AEIMQUY]aeimquy} │ │ │ │ - "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP1251.CP1251 │ │ │ │ -Data.Encoding.CP1252 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -#+3;CKS[cks{ │ │ │ │ -!%)-159=AEIMQUY]aeimquy} │ │ │ │ - "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP1252.CP1252 │ │ │ │ -Data.Encoding.CP1253 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -#+3;CKS[cks{ │ │ │ │ -!%)-159=AEIMQUY]aeimquy} │ │ │ │ - "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP1253.CP1253 │ │ │ │ -Data.Encoding.CP1254 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -#+3;CKS[cks{ │ │ │ │ -!%)-159=AEIMQUY]aeimquy} │ │ │ │ - "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP1254.CP1254 │ │ │ │ -Data.Encoding.CP1255 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -#+3;CKS[cks{ │ │ │ │ -!%)-159=AEIMQUY]aeimquy} │ │ │ │ - "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP1255.CP1255 │ │ │ │ -Data.Encoding.CP1256 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP1256.CP1256 │ │ │ │ -Data.Encoding.CP1257 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -#+3;CKS[cks{ │ │ │ │ -!%)-159=AEIMQUY]aeimquy} │ │ │ │ - "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP1257.CP1257 │ │ │ │ -Data.Encoding.CP1258 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -#+3;CKS[cks{ │ │ │ │ -!%)-159=AEIMQUY]aeimquy} │ │ │ │ - "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP1258.CP1258 │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -'GB18030 │ │ │ │ -Data.Encoding.GB18030 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.GB18030.GB18030 │ │ │ │ -'MacOSRoman │ │ │ │ -Data.Encoding.MacOSRoman │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -MacOSRoman │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.MacOSRoman.MacOSRoman │ │ │ │ -'JISX0201 │ │ │ │ -Data.Encoding.JISX0201 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -'7GWcks{ │ │ │ │ -#+3;CKS[aeimquy} │ │ │ │ -!%)-159=AEIMQUY^`bdfhjlnprtvxz|\ │ │ │ │ - "$&(*,.02468:<>@BDFHJLNPRTVXZ] │ │ │ │ -JISX0201 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.JISX0201.JISX0201 │ │ │ │ -'JISX0208 │ │ │ │ -Data.Encoding.JISX0208 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -kHrW!nu<^=zFxpbD=U6C$8TMPIzLgr!$5E(Td=}2_Gj^pardcWH$c[cMdmM"fN9.={?/ivirjUkW9`l/m\mSE0nOn46HM$;OZjZXR>>a[#\3\S\=5SLx]0Mb^"_ioy@$BM!qn2ZCZqtq2:BrIImr)s48WsZl?!O#p#$&L&4'd'+"d":(;!1$Q$q$:%Z%4!)Pf0)JFPH;[Pq7wH/2=QLQE6gQd3&M6R(6QRD2eRkR,SBSPSfSzSA:CTIEm>IR{T(U+>IUZU,>pU\Q7De_ere3HCfUfyFU8SO;gOg]g\6T77h?hYhihI"k4kv5Qk[?nk$l?IIlBDMlYl[1W@wlX@5m05Im"M%7@GvFU5.Bk?)n+AaFT3r[4DqsCUqbqnq{q,rbK-;IrXrdrlr{3"s0s;sLswVZsjsqss!7#G#W#h#x#^!,&D&T&,'<'\'l'E!P"h",(>(""u"Y!)$9$I$Y$i$"%2%B%R%b%r%<2%P*PhA4K>P@Pl4"CPPUPS=mPv8p7v6}=(Q~=h@,HFQZIZ=`QdQt7u7|Q+O!>^L)6#>GR|85:g6]Rc6$OqR!S&SbE<7CSNSTSaSkSM;~S+Tb?k>x7NTKTQTUThT7EUA3J&U-U1U:UBUNU(5iY7>};^A9>N:7BIM]@1E"Z4Z@Z56]UB;XZaZr:lZsZ"[)[~J\K`:UGmKT[O[r@e70If[~4"\%\=\H6T\"t`\d\r\y\&Og7?]E]O]X]1Lh]n]|]gHK1(^=3U18Ci3/0E>`=GLx^{^)_7_(GNIT_[_2JH>t_{_)`-D5`>`5O1M\`_`j`t`{`)ay1:a,NFaSa[afa~LPE-b5b=bAbPb\bP@K>ROXHhb-c5AEF@co<:2`@.15N3j'^oCoHdjmjqj(k0kr2-5IkLkBCC5kkb0uk!l2=5l>lElHlGK1B^>QlUlV@kI-BilolYM}l#m-m4m9m=mpFHmeJZGAM]mI?pe~9immm`B)FgG"O}m7M;Fs1,n1n5n8n47?n6=]?Z9o8QnS:Zn]n_FkNqn[9snwnx5#o~nUE08;39o5o*FGoKoVoDJ^oaoG0povo{o~o%p18,3c>-p}?s;8pmN>pDp1[OpLL$7^pcpipqpg=|?wp[3\8$qLf{0\M4q:qAq>3LBMqRq{A^qcq|9qqxq~q(r/r3r7r=rCrKrPrYr\rbrpKjrpru1c9$s2K.s3s%F%N%V%^%f%n%v%|K/1>N0CcFe6,P2P!0rK9P#:?PJ0k4q2G;;=GP;JcN"6XJWPsKpJG`iPQNN0xP|P~P!Q&QHJ1Q6Q;7HL~F&6bFIQOQ_EdN`E|BLF,JsN~EfDqQrQwQzQe9/30F*@0R2R|:%9EM'UH8)U2UZJ6U;U>UDUMUQUVUXU_U5<95\5I=YI!;3?{;rU/>F6xH020B3;;A_4.68V=VDVs?hEfN^V*9bVcVc?o>mVrVvV1>\I/9~V3>+W6G5Wz0L8+IvE'IFWHWy=RW'DVWw2cWgNbWtWyW(:C7{W*M,XWF(X5X4X&0IXVBPXQXD7aXbXjX{2rXjJ?0#YaLM:+Y5>3Y4H!2CY6YH3";D06?TY_Y]A!759^YAIbYmYkY`KzYEG'Z+Z(Z9Z0Z69EZ6;KZeHT6RZTZ[Z\=:>1@cZiZmZ2@vZqNzZxG*[G:?D0[QK8[;[=[bZ>[^;J["I.MS[A3;9,:F0y:u[i[h8a3}4oE*\}[!8?\8\@\<\C\V\K\dAa\]\f\k\y7}MJGq`g`e`!a(a.a8k70e8eFeGe?eo=NeLe{GL=Ae%?beoe;EL4&f-f/fSM27=fFfJfT*8YGufyfFO}feIp<\B2g7g?G!BIg11Qg\4LHYg_g'?gID?q1zgQ1X2+0!hA18h/hiM[2Z2DhNhUhdh`hU>w3nhhhQhwh!iyI1i(i*i5i:itA1]HiKiSiUiV7^ik2kini!j|i;M*j6j$jAjIjKjNjOjZjS8uA@:ijl3yj(2%k$JAG1kQ3=k@km7G?Hkn;:3o;?@IFLCgk_kA8fFU<`61<#l>;,l-Kk9yA/o7o2o@6?o=oEoxBU4JoNoUoWo.A+3\o`o6H\1golooosouoIKxo_9}o!1#p$p|oy6!gV3d7YN.p0pI@:M5p3pVRqF7J;p=p9p?pb2GpIpLpwLQpSpY?\pYp_pG5qkgpZ4np$1":spRH[7,FQI{pzp?E}p"q&q*q25;]t;_LA;1q2q8q=q>qB6a9GqIqn6p6LqPqSq35Yq[q_qdqfqkqmqq?sqvqzq}q"r&r*r.r450r2r{5>0;r?r/ADrFrdBJrNrWrb3Rr^rs0MrarerirorDL>Fyrur2<{r~r-19L's\7*s4s8s:s>sm:BsEsHs'Q'U'Z'^'b'f'j'n'W'F!w"s"n!*"O":"g"K"j"b"f!?"^"-(/(0(2(4(3(5(6($"~!~"i!!!9!S!W![!M!#$'$+$/$3$7$;$?$C$G$K$O$S$W$[$_$c$g$k$o$s$6!$%(%,%0%4%8%<%@%D%H%L%P%T%X%\%`%d%h%l%p%t%2CPK02HAEbN@2L0$M>MHPQPOPTPMP!6%U/?%B^PZPXP`P6IlPD8]EaPMCjPAOqPtPdD&B65f7E:}P$Q/F%Q'Q,Q.QtsQD3xQONu=#Rz8VK'R*4gJP6.R[R?FARCR4B1Cj@,1Q5JRMRNR9178TR'MG=@H}8!C\R8S%SJI}R/SiK.S0?"0:S1S3S8SASGS?S-4@SSAt6'TMSXSE231|>_SZSdSUFE3hSnSqSuSEQx0O0q9}S#T&T)TOC.T,T3TZD5T$9;T=T@Th09VAVKVIV7:PVWVUVVV]Vn@)9`V&L,4[IfVgVJ@hVlVsVkKqV?J,9DM#D2>9EYEC0zVwNG3#W&W*W.Wz7{F2W1P]5&JoL9W/6;W>WBWDW7I4>rL,@TB'NLEPWSWyHUWw4:KiCZWz9aW`WUB-@gWlWpW19oWuWmW)BzW'Xy2"XY1aHeLp>+XT0|W[Af<%={L3X;XHXEX|;2XNXVXE7SXRX]M~A[X4FcX84hXdXoXgXuXyX{X|2~X"Y:5WBj=bHGB*Y1J/Y0YDG8Y^@dHuKDY@YoGq549RG!?}7&=X;)D'0TH+;aJN<~71G\YSG]YZYf1G7aYdYgY.0g1;BqYBHH7&EvY}Y2G|Yq@~Y$Z&Z'E<52Zq>8ZxY=ZAZ/@RITGHZI7(EMZLIMEPZ`I[;w1VZWZZZ{4];]Z`Z;>N@U='@kC89gZpZnZJ7RCK2k=yZkJ~Z^F$['[H1q==An7,[/O|4$L2[7[3[{M]<9[]LB[lEGGG[C[gKF[O8H[AJpG@=P[M[lC::JF*7[[s@O:mE_[K57;32BNg[k[?>h[`[r[IL@Ky[|[,\POx[GD/\z[-\$\LM>\A\D\]=4\Z3g:W\R\X\I\=9G\O\g\PDb\i\8IOL#2p\.C66KFq\z\X[,]&]$]{6.]0]51U67]>4N2A]D]pIP:`;I]D;L]Q]U]&;LTlJfH]]a]c]e]EHFHx1SCAB%5`Mt];:tBO2#MI@9aM:^2^BFA^B^J=J^@^C^%J:ED><^a^V^92Q^U^^^T^rE>_;_tM@_I_H_K_O_P_S_tER:V_\_@E(1X_k15L{Nk_e_l_g_p_r_3GUNs_8;YR~_$`(`_<,`.`0`g2427@3`6`9`<`=`Q8}9m<,CI`J`O`N`Q`R`W`Z`<8j6``9;n?PaYa/:]abacaaaianaqasava|a}a#brG*E(b*b.b1bVG4b9@8b:b>DJ>}HCbDbHbIbDFLbSbUbWb]b^b7LNCdb=:U:N5\9E9obqb01rbubzb}byb~bL>&c*cR<'50cK=*GxEX6R2z5)GY6d;CIAc?c\0DcEcHcp0N7fJQ@OcScf5|@Xc\c]c_cv3^chckcopW=qc?Qscucxc^3hB{:yE5HzE*d,dOJ7d;;3d=C$H?dG~f$g)gx9"J0gQ9lK3g7AgAgCgC?+6VhsI%i)ir1&iE?r=4i9i;i=i"i@iEiFiT5:NnCc2=;QiTiYi\i`iHIli*Kjiciriqixi{i"j}ihG%jfM/j,j5jB5a0UjPj675B[j^jA0ajcjdJkjgM~?ojpjtjxj{j_6$k&kWM*k,kP3/k3k6k9k;k{DAk?kCk,KJAZ>>:>INkMOM5KkX8TkWkXkRk]2[kR4@Ofk`k!MekEKikbkjkXM5Ivkxk|k~kAf%l'l*l+C&F3l]>7lAl=l@liIOINHS4DlyCGl.5cGqHFll2(OEOKl\lxFOlr;eGNljIRERlPlTl#Bf4Wl[l^lOm@mAmBm37Cm>EGmFmZ7S3\:RmNmKmQm15SmXNTmVmYmXmWm[m2E^ml9`mbmcmdm!Rfmgm+?hmTD)CxK^7VJkm`2lm3ER=BLqmIDwApmym%n`C~Dtm`?LDwm$B)0zm5=|mo0/I[FYC&n?1a2"n$n#C(n#t*nLAZM,EWn;ntI9MTE@n"EBnDn`PnTnz>VnPHaHKF=-AnnCLun,Axn/KznT1rC|n,;m?!o{>$oEI#Ox:&o'oiFWDCC)o+o*oy3?:JD.oCD1o:o-E3o8o;o4o@o>ob>rnKz:@rArq8ErGr*;LrHr_7Or30VrSrUrLOTrQr_r]r[r`ro371cr-CZNfrhr;D7Hkr1KPFqrnr*2xrvrsrrr)2|rzr}r%s&s!st9#s+s,s(s-s/straD5s2s1s7s9s=sIOkB?sAsCsDs/!B!G!I!x"D!l!("r","-"N"_"`";"e"g!J"A"i"h!f"b!e!c">"<"]"!("(#($(&(%('(7()(9(((=(*(?(+(@(#"%"'"!"{!|!z!j!v"t""!7!:!R!T!V!X!Z!)"L!A!"$$$&$($*$,$.$0$2$4$6$8$:$<$>$@$B$D$F$H$J$L$N$P$R$T$V$X$Z$\$^$`$b$d$f$h$j$l$n$p$r$+!5!!%#%%%'%)%+%-%/%1%3%5%7%9%;%=%?%A%C%E%G%I%K%M%O%Q%S%U%W%Y%[%]%_%a%c%e%g%i%k%m%o%q%s%u%&!3!l07e>TI"Pn3$@V5g>BJfCz6]4g<(P5G7GC8Iih>52p8&V}F55-P=M/PsF>1^8KO3:3P5P6Pg0|5~5BUI8!BPaNAPD6o7$GDP`8zIY5gPlGQ4AAQx8BQ'4MQNQPQRQVQUQc:jLXQYQZQ?NER%t\Qh=^Q_Q.3'6z1!HaEcQZ@)4fQeQi=LJxMiQjQ~:kQo9mQo:oQlQ6KpQ^:tQ{I{QuQOAvQ`7-N}QyQy8tNXE"ReN%R$R&R:R;R=R$Ie0?Ri@@Ra8>H\HnBnFnGFR57HRu0(BqM72*6qLRN68PR_?^1RRSR2;tKZ5PA}ZRfBK;p3J;^RF3H5%1>LyM~8gRJKfRaRdR[5-J_R`RrJb8hRlRv-S/E+S6:)S*S4S'>9SCBoB&>dL7S5S2SFS=S1A"9}CWSbS^S]S=1YSz3o4`S.J8HeSgSiS9GlSmSsSoStSvSxS|T8GVI}>]Gk:2FOBDTETHT.4a1l>f:=Jt2:AcEdEMDIT6EGTOT-6hJFDOKXTWTTT&:YTu2[Th9^T`TbT_TQ?cTm0[DdTgTiTjTkT03H=lT4LgB@BoT{1qTrTb1`FwTvT[KeExTzT|T~T}Tw=!U"U^H%G85/L#UEBJEeK*>P;90+@,U*U/4EL(0Q;#00U3U/U.Ud88U4ULG':XI5U^G2I@UG2;\DKUOUPUR;&9z;UUZ;RLI8X39B#V[U^U`U'1B004(9!=hC80uJR5<sU:BtU.>uU0>wUxU"=zU,?T?"G{U|UOFS;"V}68EKEXA$VVF'V)V*V,2d4(LY31V.V3V4V=Fe2;VwJgET=r?j:CV33GVEV@VxJHVrM?VLVMVQVOV:VSVTVXVYVZV[V\V_V#=cA8:p59:aVCG+9'CT;AHu4!DdVkDU;SB"DiV9KkV}IZKoVnV(H>J34/GuV4488)MxV-9_Hx=yJ.9yVB:mDn=GM{V|V-O}V!W%W@I'W"W)W-W,Wd1/Wv20W[J.O@J!P0<6W$D7W09oD988W?W%D:WFC=QWOWf8|ITWAF0E+5,I&GV;;K[WXW-X0GWW]WiW\E]IeWW;^WhWe1x216jWvWqWxN26z=kW_WsWQC82xW36f3nW}W=XU0r664CXGXFXAXJX@XDX295?iJOXWX}KTX438NV0LXYXMX+M`XyN^XZX0JF7]X{7kXiX):fXlXnXpX(DqX|7vXwXxXzX|X?=f2}XL@Cla7o@$Y%Y'YM8[YUY]3+N5C\@d?Z?Z~2|JN8FZ_5DZGZIZ:4XFt?0@_ILZ8JF@X:CHANP<60M@QZGC7?}J\;SZ9N{@2Bz4YZ\Z|Fl5aA00"279+:_Z@LW0fZG1fK<>eZdZ&[~;hZ8?/;kZqZ"3oZaIrZ=>G6wZtZuZHCxZ*DC;=K{Z}Z![|Zl=KM%[([J699+[bA>AXBrP-M~Is:-[>K.[/[ZLvK%;k<4[6[`55[y?I0NE+Br><[hM:9?[^ZO5A[DHzHD[O@SNL2HOu?@[L[M2N[HBV[U[?Kw@SDQ[R[W[K[I[xLt:oKNDI14@Y[|3t3^[K3J3\[K7Z[][M6<4b[qKc[o[d[e[l[t[40<9j[q[mT|MtD-:p[n[nE2\w[~[!\'\*C+\(\9?3@=4v[X0:L"?s[z?q31\0\{[.\NF;\XDvIJB?AB\oFjF7\:\`GK66\0O9\53]11O:?U\F\E\P\H\Q\N\HDL\J\jKY\Z\e\_\eA[\h\n\l\tC\\@>x\"8_3A>w\r3m\v\L5!5s\o\`3|\i8!]{\~\(]']#]%]*]-])]'H2]sM^\4]6]!<$28]:]V6=]>]7C?4@]C]_;!:bJu;rNF]G]J]XKl9i]j]b5h7p]k]@Dl]s]-2m]WKwK}](J!^B>~]76z]qGw]y]"^"Kc5mC#^v]NM/^,^6FED?9'=-^+^*^.Nu@4^1^:12ObI$35^C>7^8^sE63>^CNH^?^E^G^qED^K^F^|0N^_=.:I^6@Q:=^L7R^:8[^OE_^21X^O^A9]^\^Z^P89C/MP^S^QO~K.H;8e^B9n0d^l^g^i^k^f^~^h^n^ZB|^)Ew^`^:Iw9t^i1yGzNRD}^!_s^i7*_c33_,DYD&_._'_!@0_B45_:_4_c72_9_<_B_j99^=_uB+_E_G_D_F_N_J_TFuC%@R_u^gFP2%3^<'Oj1U_:CW_Z_Y0^_`_]_#Ka_d_c_G>F>j_f_l1aGh_QHQ5:`HHu>86?`@`A`@AC`B`HFF`E`bGK`TLL`P`vC%8M`2Mn1b;S`C=V`M3Y`[`(N&2a4^`a`]`ADd`b`IH~`=8f`0Nh`VN|Hk`p`o`M1p?\N$tu`s`v`~My`z`%<|`;1;I$4$a'a&a*a,a-a0ay91aS?3a:;4acJDEC9KC.D6aaAa[0GamF&5EaIa%IAAKaMaNaWaQaUaVa@Xa&bG4Fb??BbEbGb/DeCJbg?NbKbQbObRbVbMJFN7FYb[bZb_babbbcbjG;C:6ebfb&8ibV:$KWEkb2N'8mbk8vD73jHl:pbKJtbsb{b'W:2cIc=O4cwD5c6c9c:ccEABcA?aCN>)5xDG@#IFcGNGcJcMcT2Lcr9NcPcO1,0Qcw>O3j7VcWcMFu:bCZcYc"7&7RM`cccbcecfcgctTiclcmcO>oc8F(CyczcZ?|cwc}c&d&HZ6#d~c{Ev:(d-d+d)d!dU22d6d'L0d4d/dI4}@>da@OHSJ:d=dDhdndldod:@sdR8udtd5JG9HNzd|d}dj5!eH9$eC=0>elHPNne~@IeyDJeK4^0}No1OePeSeJfOkf*IjfT8nHCKmfO9h:_0@C[Brfpf&K}0xf9F&gi;H@.LT@zf{f&C1D"gU?%gP95g*g(g'g2D#A/g,g.g6gfI(I4gDK8g9g?g:g=g22@gBgDgFgHgi2WN-=WCKgLgNgPg*Ze@K<0P^J$AqIUgVgdgIB?8%AzDZg\g`gO4bg1:egp1ggr0jgG<)3kgNGV2]7mg#4rg]B~g|gqgpgl6QFtgygxgwg}3}g#h-h4h+h%h"hcC'h)hU7(hqA;h.2.h=h5h3hP4h|G9hGhF5BhT>Z:JhAhV8KhHhCh:FFhLh@hMhTh~3PhnMUMxCrI!F]hrA[h,GXhxIWh/=XLghZhx>jhfh_CVM83lhohkh!OzhC#i$i}h|h"F+i2ivG'i3i,ieF0i&A';07yL7iNOuM8ii?i"]Di@)kFG+k,5k;-k.kwMF?2kQ45k7k8k:k(?kV?$F17wBBkY>Dk_@uLEkpCFkJkBB[>GkS1X7m;Mk'ACO\>PkOk@M'G@@6Ml8Skm8Vkb@/CpH4DYkA@ZkJN\k5Dckdk|D]kp;^kt=zBZ1%Fhkmklk,8V9okrkskpktkzkyk{k}khIY7"lD5y>n8&lNZ(l)l+l-l.l/l1l2l4lZF6l.P8l9l:l;lFK?lBlgDb: │ │ │ │ -JISX0208 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.JISX0208.JISX0208 │ │ │ │ -'ISO2022JP │ │ │ │ -Data.Encoding.ISO2022JP │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -ISO2022JP │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO2022JP.ISO2022JP │ │ │ │ -'ShiftJIS │ │ │ │ -Data.Encoding.ShiftJIS │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -nfvbjrz`dhlptx|^acegikmoqsuwy{}]_ │ │ │ │ -#+3:>BFJNRVZ │ │ │ │ -!%)-159;=?ACEGIKMOQSUWY[ │ │ │ │ - "$&(*,.02468 │ │ │ │ -ShiftJIS │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ShiftJIS.ShiftJIS │ │ │ │ -Data.Encoding.CP437 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP437.CP437 │ │ │ │ -Data.Encoding.CP737 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP737.CP737 │ │ │ │ -Data.Encoding.CP775 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP775.CP775 │ │ │ │ -Data.Encoding.CP850 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP850.CP850 │ │ │ │ -Data.Encoding.CP852 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP852.CP852 │ │ │ │ -Data.Encoding.CP855 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP855.CP855 │ │ │ │ -Data.Encoding.CP857 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -#+3;CKS[cks{ │ │ │ │ -!%)-159=AEIMQUY]aeimquy} │ │ │ │ - "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP857.CP857 │ │ │ │ -Data.Encoding.CP860 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP860.CP860 │ │ │ │ -Data.Encoding.CP861 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP861.CP861 │ │ │ │ -Data.Encoding.CP862 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP862.CP862 │ │ │ │ -Data.Encoding.CP863 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP863.CP863 │ │ │ │ -Data.Encoding.CP864 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -#,4BFJNRVZ^bfjnrvz~ │ │ │ │ - "$')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP864.CP864 │ │ │ │ -Data.Encoding.CP865 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP865.CP865 │ │ │ │ -Data.Encoding.CP866 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP866.CP866 │ │ │ │ -Data.Encoding.CP869 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -#+3;CKS[cks{ │ │ │ │ -!%)-159=AEIMQUY]aeimquy} │ │ │ │ - "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP869.CP869 │ │ │ │ -Data.Encoding.CP874 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -#+3;CKS[cks{ │ │ │ │ -!%)-159=AEIMQUY]aeimquy} │ │ │ │ - "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP874.CP874 │ │ │ │ -Data.Encoding.CP932 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -$,4BFJNRVZ^bfjnrvz~ │ │ │ │ -!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP932.CP932 │ │ │ │ -'C:StaticElement │ │ │ │ -StaticElement │ │ │ │ - is not a valid char ( │ │ │ │ -./Data/Static.hs │ │ │ │ -Data.Static │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Static.C:StaticElement │ │ │ │ -'DynEncoding │ │ │ │ -DynEncoding │ │ │ │ -Encoding │ │ │ │ -Data.Encoding.Base │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ - not in range [0.. │ │ │ │ -Error in array index; │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.Base.DynEncoding │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.Base.C:Encoding │ │ │ │ -'StaticArray │ │ │ │ -StaticArray │ │ │ │ -Data.Array.Static │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Array.Static.StaticArray │ │ │ │ -'StaticMap │ │ │ │ -StaticMap │ │ │ │ -Data.Map.Static │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Map.Static.StaticMap │ │ │ │ -'LeafRange1 │ │ │ │ -'LeafRange2 │ │ │ │ -'LeafRange3 │ │ │ │ -'LeafRange4 │ │ │ │ -'LeafMap4 │ │ │ │ -'LeafMap2 │ │ │ │ -'LeafMap1 │ │ │ │ -'DeadEnd │ │ │ │ -Data.CharMap │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.CharMap.Node │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.CharMap.DeadEnd │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.CharMap.LeafRange1 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.CharMap.LeafRange2 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.CharMap.LeafRange3 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.CharMap.LeafRange4 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.CharMap.LeafMap1 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.CharMap.LeafMap2 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.CharMap.LeafMap4 │ │ │ │ -Data.Encoding.ISO2022 │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ -encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO2022.C:ISO2022 │ │ │ │ -\\(\\|[0-9]+) │ │ │ │ -Text.Regex │ │ │ │ -regex-compat-0.95.2.2-U4FGgieUK8oIViiYfd3h │ │ │ │ -Text.Regex.Posix.Wrap.wrapCompile: IOError from mallocBytes(regex_t) : │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapCompile pattern │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapCount cstr │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapCount p_match │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatchAll cstr │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatchAll p_match │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatch cstr │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatch allocaBytes │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapTest │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapError errBuf │ │ │ │ -'ReturnCode │ │ │ │ -ReturnCode │ │ │ │ -'ExecOption │ │ │ │ -ExecOption │ │ │ │ -'CompOption │ │ │ │ -CompOption │ │ │ │ -Text.Regex.Posix.Wrap │ │ │ │ -regex-posix-0.96.0.2-CChj6ESadddEQd656uqrvZ │ │ │ │ -ReturnCode │ │ │ │ -ExecOption │ │ │ │ -CompOption │ │ │ │ -regex-posix-0.96.0.2-CChj6ESadddEQd656uqrvZ:Text.Regex.Posix.Wrap.Regex │ │ │ │ -Text.Regex.Posix.String died: │ │ │ │ -regex-posix-0.96.0.2-CChj6ESadddEQd656uqrvZ │ │ │ │ -Text.Regex.Posix.String │ │ │ │ -regex failed to match │ │ │ │ -'AllTextMatches │ │ │ │ -AllTextMatches │ │ │ │ -'AllMatches │ │ │ │ -AllMatches │ │ │ │ -'AllTextSubmatches │ │ │ │ -AllTextSubmatches │ │ │ │ -'AllSubmatches │ │ │ │ -AllSubmatches │ │ │ │ -RegexContext │ │ │ │ -'C:RegexLike │ │ │ │ -RegexLike │ │ │ │ -'C:Extract │ │ │ │ -RegexMaker │ │ │ │ -'C:RegexOptions │ │ │ │ -RegexOptions │ │ │ │ -MatchResult │ │ │ │ -makeRegexOpts failed │ │ │ │ -src/Text/Regex/Base/RegexLike.hs │ │ │ │ -Text.Regex.Base.RegexLike │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexContext │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexLike │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:Extract │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexMaker │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexOptions │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.MR │ │ │ │ -Text.Regex.Base.Context │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI │ │ │ │ -src/Text/Regex/Base/Context.hs:316:10-36|(whole, _) : subs │ │ │ │ -src/Text/Regex/Base/Context.hs:329:41-64|(whole, _) : _ │ │ │ │ -src/Text/Regex/Base/Context.hs:334:41-67|(whole, _) : subs │ │ │ │ -regex failed to match │ │ │ │ -overflow │ │ │ │ -foldr1: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ +Basement.Block │ │ │ │ +toConstr │ │ │ │ +./Basement/Block/Base.hs │ │ │ │ +Basement.Block.Base │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Block.Base.MutableBlock │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Block.Base.Block │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'MutableString │ │ │ │ +MutableString │ │ │ │ +next: internal error: invalid input: offset= │ │ │ │ +./Basement/Alg/UTF8.hs │ │ │ │ +Basement.Alg.UTF8 │ │ │ │ +Foundation.String │ │ │ │ +./Basement/UTF8/Base.hs │ │ │ │ +Basement.UTF8.Base │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +invalid code point: │ │ │ │ +./Basement/UTF8/Helper.hs │ │ │ │ +UTF8Char │ │ │ │ +Basement.UTF8.Helper │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Helper.UTF8_1 │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Helper.UTF8_2 │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Helper.UTF8_3 │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Helper.UTF8_4 │ │ │ │ +'NbBytesCont3_ │ │ │ │ +'NbBytesCont2_ │ │ │ │ +'NbBytesCont1_ │ │ │ │ +'NbBytesCont0_ │ │ │ │ +NbBytesCont_ │ │ │ │ +'NbBytesCont3 │ │ │ │ +'NbBytesCont2 │ │ │ │ +'NbBytesCont1 │ │ │ │ +'NbBytesCont0 │ │ │ │ +'NbBytesInvalid │ │ │ │ +NbBytesCont │ │ │ │ +Basement.UTF8.Table │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Table.Table │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Table.NbBytesCont0_ │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Table.NbBytesCont1_ │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Table.NbBytesCont2_ │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Table.NbBytesCont3_ │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Table.NbBytesInvalid │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Table.NbBytesCont0 │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Table.NbBytesCont1 │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Table.NbBytesCont2 │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Table.NbBytesCont3 │ │ │ │ +'BuildingFailure │ │ │ │ +'MissingByte │ │ │ │ +'InvalidContinuation │ │ │ │ +'InvalidHeader │ │ │ │ +'CharUTF8 │ │ │ │ +CharUTF8 │ │ │ │ +'StepASCII │ │ │ │ +StepASCII │ │ │ │ +'StepDigit │ │ │ │ +StepDigit │ │ │ │ +'StepBack │ │ │ │ +StepBack │ │ │ │ +BuildingFailure │ │ │ │ +MissingByte │ │ │ │ +InvalidContinuation │ │ │ │ +InvalidHeader │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +Basement.UTF8.Types │ │ │ │ +ValidationFailure │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Types.InvalidHeader │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Types.InvalidContinuation │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Types.MissingByte │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Types.BuildingFailure │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Types.CM │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Types.StepBack │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Types.Step │ │ │ │ stimes: positive multiplier expected │ │ │ │ -src/Text/DocLayout.hs:161:32-33|case │ │ │ │ -CookedText │ │ │ │ -AfterBreak │ │ │ │ -BlankLines │ │ │ │ -BeforeNonBlank │ │ │ │ -Prefixed │ │ │ │ -src/Text/DocLayout.hs:283:32-33|case │ │ │ │ -FCookedText │ │ │ │ -FLinkOpen │ │ │ │ -FStyleOpen │ │ │ │ -FBlankLines │ │ │ │ -FAfterBreak │ │ │ │ -FBeforeNonBlank │ │ │ │ -FPrefixed │ │ │ │ -MatchState {matchIsFirst = │ │ │ │ -'\'', matchTentative = │ │ │ │ -, matchTentative = │ │ │ │ -, matchLastChar = │ │ │ │ -matchTotal = │ │ │ │ -Combining │ │ │ │ -Ambiguous │ │ │ │ -EmojiPresentationMod │ │ │ │ -EmojiSkinToneMod │ │ │ │ -, acceptsSkinTones = │ │ │ │ -EmojiInfo {acceptsVariation = │ │ │ │ -Text.DocLayout.FlatDoc │ │ │ │ -FLinkClose │ │ │ │ -FLinkOpen │ │ │ │ -FStyleClose │ │ │ │ -FStyleOpen │ │ │ │ -FBlankLines │ │ │ │ -FNewLine │ │ │ │ -FCarriageReturn │ │ │ │ -FAfterBreak │ │ │ │ -FBreakingSpace │ │ │ │ -FBeforeNonBlank │ │ │ │ -FPrefixed │ │ │ │ -FCookedText │ │ │ │ -Text.DocLayout.Doc │ │ │ │ -BlankLines │ │ │ │ -CarriageReturn │ │ │ │ -AfterBreak │ │ │ │ -BreakingSpace │ │ │ │ -BeforeNonBlank │ │ │ │ -Prefixed │ │ │ │ -CookedText │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz │ │ │ │ -Text.DocLayout │ │ │ │ -'BreakingSpace │ │ │ │ -'CarriageReturn │ │ │ │ -'NewLine │ │ │ │ -'CookedText │ │ │ │ -'BeforeNonBlank │ │ │ │ -'Prefixed │ │ │ │ -'AfterBreak │ │ │ │ -'BlankLines │ │ │ │ -'FBreakingSpace │ │ │ │ -'FCarriageReturn │ │ │ │ -'FNewLine │ │ │ │ -'FStyleClose │ │ │ │ -'FLinkClose │ │ │ │ -'FCookedText │ │ │ │ -'FLinkOpen │ │ │ │ -'FBlankLines │ │ │ │ -'FStyleOpen │ │ │ │ -'FBeforeNonBlank │ │ │ │ -'FAfterBreak │ │ │ │ -'FPrefixed │ │ │ │ +'ValidRange │ │ │ │ +ValidRange │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -RenderState │ │ │ │ -'RenderState │ │ │ │ -MatchState │ │ │ │ -'MatchState │ │ │ │ -UnicodeWidth │ │ │ │ -'Combining │ │ │ │ -'Control │ │ │ │ -'Ambiguous │ │ │ │ -'EmojiPresentationMod │ │ │ │ -'EmojiSkinToneMod │ │ │ │ -EmojiInfo │ │ │ │ -'EmojiInfo │ │ │ │ -UnicodeMap │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Bin │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Tip │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.EmojiInfo │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Narrow │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Wide │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Combining │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Control │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Ambiguous │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ZWJ │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.EmojiPresentationMod │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.EmojiSkinToneMod │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.MatchState │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.RenderState │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FText │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FBlock │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FVFill │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FCookedText │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FPrefixed │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FBeforeNonBlank │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FFlush │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FBreakingSpace │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FAfterBreak │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FCarriageReturn │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FNewLine │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FBlankLines │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FStyleOpen │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FStyleClose │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FLinkOpen │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FLinkClose │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Text │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Block │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.VFill │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.CookedText │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Prefixed │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.BeforeNonBlank │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Flush │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.BreakingSpace │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.AfterBreak │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.CarriageReturn │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.NewLine │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.BlankLines │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Concat │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Styled │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Linked │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Empty │ │ │ │ -HasChars │ │ │ │ -src/Text/DocLayout/HasChars.hs:(81,7)-(88,54)|function go │ │ │ │ -src/Text/DocLayout/HasChars.hs:(74,3)-(78,28)|function foldlChar │ │ │ │ -src/Text/DocLayout/HasChars.hs:(69,3)-(73,28)|function foldrChar │ │ │ │ -overflow │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -head_empty │ │ │ │ -libraries/text/src/Data/Text/Lazy.hs │ │ │ │ -Data.Text.Lazy │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text │ │ │ │ -text-2.1.3-inplace │ │ │ │ -emptyError │ │ │ │ -src/Text/DocLayout/HasChars.hs │ │ │ │ -Text.DocLayout.HasChars │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.HasChars.C:HasChars │ │ │ │ -'RWeight │ │ │ │ -'RUnderline │ │ │ │ -'RStrikeout │ │ │ │ -'RForeground │ │ │ │ -'RBackground │ │ │ │ -'BGDefault │ │ │ │ -'FGDefault │ │ │ │ -'Unstruck │ │ │ │ -'ULCurly │ │ │ │ -'ULDouble │ │ │ │ -'ULSingle │ │ │ │ -'Magenta │ │ │ │ +'UArrayAddr │ │ │ │ +'UArrayBA │ │ │ │ +UArrayBackend │ │ │ │ +'MUArray │ │ │ │ +'MUArrayAddr │ │ │ │ +'MUArrayMBA │ │ │ │ +MUArrayBackend │ │ │ │ +Basement.UArray │ │ │ │ +toConstr │ │ │ │ +./Basement/UArray/Base.hs │ │ │ │ +Basement.UArray.Base │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UArray.Base.ValidRange │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UArray.Base.UArray │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UArray.Base.UArrayBA │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UArray.Base.UArrayAddr │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UArray.Base.MUArray │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UArray.Base.MUArrayMBA │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UArray.Base.MUArrayAddr │ │ │ │ +Basement.String.CaseMapping │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +Encoding │ │ │ │ +Basement.String.Encoding.Encoding │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.Encoding.C:Encoding │ │ │ │ +./Basement/String/Encoding/UTF16.hs │ │ │ │ +'InvalidUnicode │ │ │ │ +'InvalidContinuation │ │ │ │ +Basement/String/Encoding/UTF16.hs:35:19-20|case │ │ │ │ +InvalidUnicode │ │ │ │ +InvalidContinuation │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +Basement.String.Encoding.UTF16 │ │ │ │ +UTF16_Invalid │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.UTF16.UTF16 │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.UTF16.InvalidContinuation │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.UTF16.InvalidUnicode │ │ │ │ +'UTF32_Invalid │ │ │ │ +toEnum{UTF32_Invalid}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{UTF32_Invalid}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{UTF32_Invalid}: tried to take `pred' of first tag in enumeration │ │ │ │ +./Basement/String/Encoding/UTF32.hs │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +Basement.String.Encoding.UTF32 │ │ │ │ +UTF32_Invalid │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.UTF32.UTF32_Invalid │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.UTF32.UTF32 │ │ │ │ +Basement/String/Encoding/ASCII7.hs:43:29-30|case │ │ │ │ +./Basement/String/Encoding/ASCII7.hs │ │ │ │ +'CharNotAscii │ │ │ │ +'ByteOutOfBound │ │ │ │ +CharNotAscii │ │ │ │ +ByteOutOfBound │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +Basement.String.Encoding.ASCII7 │ │ │ │ +ASCII7_Invalid │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.ASCII7.ASCII7 │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.ASCII7.ByteOutOfBound │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.ASCII7.CharNotAscii │ │ │ │ +./Basement/String/Encoding/ISO_8859_1.hs │ │ │ │ +'ISO_8859_1 │ │ │ │ +ISO_8859_1 │ │ │ │ +'NotISO_8859_1 │ │ │ │ +NotISO_8859_1 │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +Basement.String.Encoding.ISO_8859_1 │ │ │ │ +ISO_8859_1_Invalid │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.ISO_8859_1.ISO_8859_1 │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.ISO_8859_1.NotISO_8859_1 │ │ │ │ +'Base16Escape │ │ │ │ +Base16Escape │ │ │ │ +Basement.Base16 │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +0000000000000000111111111111111122222222222222223333333333333333444444444444444455555555555555556666666666666666777777777777777788888888888888889999999999999999aaaaaaaaaaaaaaaabbbbbbbbbbbbbbbbccccccccccccccccddddddddddddddddeeeeeeeeeeeeeeeeffffffffffffffff │ │ │ │ +0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Base16.Table │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Base16.Base16Escape │ │ │ │ +'C:ByteSwap │ │ │ │ +ByteSwap │ │ │ │ +'BigEndian │ │ │ │ +'LittleEndian │ │ │ │ +Endianness │ │ │ │ +Basement.Endianness │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +BE {unBE = │ │ │ │ +LE {unLE = │ │ │ │ +BigEndian │ │ │ │ +LittleEndian │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Endianness.LittleEndian │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Endianness.BigEndian │ │ │ │ +'NonEmptyCollectionIsEmpty │ │ │ │ +'InvalidRecast │ │ │ │ +'RecastDestinationSize │ │ │ │ +RecastDestinationSize │ │ │ │ +'RecastSourceSize │ │ │ │ +RecastSourceSize │ │ │ │ +./Basement/Exception.hs │ │ │ │ +'OutOfBound │ │ │ │ +'OOB_Index │ │ │ │ +'OOB_MemCopy │ │ │ │ +'OOB_MemSet │ │ │ │ +'OOB_Write │ │ │ │ +'OOB_Read │ │ │ │ +OutOfBoundOperation │ │ │ │ +OutOfBound │ │ │ │ +OOB_Index │ │ │ │ +OOB_MemCopy │ │ │ │ +OOB_MemSet │ │ │ │ +OOB_Write │ │ │ │ +OOB_Read │ │ │ │ +InvalidRecast │ │ │ │ +RecastSourceSize │ │ │ │ +RecastDestinationSize │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +Basement.Exception │ │ │ │ +OutOfBound │ │ │ │ +InvalidRecast │ │ │ │ +NonEmptyCollectionIsEmpty │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.NonEmptyCollectionIsEmpty │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.InvalidRecast │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OutOfBound │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OOB_Read │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OOB_Write │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OOB_MemSet │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OOB_MemCopy │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OOB_Index │ │ │ │ +'BuildingState │ │ │ │ +BuildingState │ │ │ │ +Basement.MutableBuilder │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.MutableBuilder.BuildingState │ │ │ │ +'FinalForeign │ │ │ │ +'FinalPtr │ │ │ │ +FinalPtr │ │ │ │ +Basement.FinalPtr │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.FinalPtr.FinalPtr │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.FinalPtr.FinalForeign │ │ │ │ +Basement.Nat │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +Subtractive │ │ │ │ +Basement.Numerical.Subtractive │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +'Unpinned │ │ │ │ +PinnedStatus │ │ │ │ +Basement.Compat.Primitive │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Compat.Primitive.Pinned │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Compat.Primitive.Unpinned │ │ │ │ +Basement.Compat.MonadTrans │ │ │ │ +basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ +'DateTime │ │ │ │ +'TimeOfDay │ │ │ │ +'TimezoneOffset │ │ │ │ +'Saturday │ │ │ │ +'Thursday │ │ │ │ +'Wednesday │ │ │ │ +'Tuesday │ │ │ │ +'December │ │ │ │ +'November │ │ │ │ +'October │ │ │ │ +'September │ │ │ │ +'February │ │ │ │ +'January │ │ │ │ +'ElapsedP │ │ │ │ +'Elapsed │ │ │ │ +'Minutes │ │ │ │ +'C:TimeInterval │ │ │ │ +TimeInterval │ │ │ │ +'Seconds │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -Text.DocLayout.ANSIFont.Weight │ │ │ │ -Text.DocLayout.ANSIFont.Shape │ │ │ │ -Text.DocLayout.ANSIFont.Color8 │ │ │ │ -toEnum{Color8}: tag ( │ │ │ │ +'NanoSeconds │ │ │ │ +Time.Types.NanoSeconds │ │ │ │ +Time.Types.Seconds │ │ │ │ +Time.Types.Minutes │ │ │ │ +Time.Types.Hours │ │ │ │ +Time.Types.Elapsed │ │ │ │ +Time.Types.ElapsedP │ │ │ │ +Time.Types.Month │ │ │ │ +toEnum{Month}: tag ( │ │ │ │ +succ{Month}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Month}: tried to take `pred' of first tag in enumeration │ │ │ │ +Time.Types.WeekDay │ │ │ │ +toEnum{WeekDay}: tag ( │ │ │ │ ) is outside of enumeration's range (0, │ │ │ │ -succ{Color8}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{Color8}: tried to take `pred' of first tag in enumeration │ │ │ │ -src/Text/DocLayout/ANSIFont.hs │ │ │ │ -Text.DocLayout.ANSIFont.Underline │ │ │ │ -Text.DocLayout.ANSIFont.Strikeout │ │ │ │ -Text.DocLayout.ANSIFont.Foreground │ │ │ │ -Text.DocLayout.ANSIFont.Background │ │ │ │ -Text.DocLayout.ANSIFont.Font │ │ │ │ -Text.DocLayout.ANSIFont.StyleReq │ │ │ │ -RStrikeout │ │ │ │ -RUnderline │ │ │ │ -RBackground │ │ │ │ -RForeground │ │ │ │ -RWeight │ │ │ │ -RStrikeout │ │ │ │ -RUnderline │ │ │ │ -RBackground │ │ │ │ -RForeground │ │ │ │ -, ftLink = │ │ │ │ -, ftBackground = │ │ │ │ -, ftForeground = │ │ │ │ -, ftStrikeout = │ │ │ │ -, ftUnderline = │ │ │ │ -, ftShape = │ │ │ │ -Font {ftWeight = │ │ │ │ -ftBackground │ │ │ │ -ftForeground │ │ │ │ -ftStrikeout │ │ │ │ -ftUnderline │ │ │ │ -ftWeight │ │ │ │ -BGDefault │ │ │ │ -FGDefault │ │ │ │ -Unstruck │ │ │ │ -ULDouble │ │ │ │ -ULSingle │ │ │ │ -src/Text/DocLayout/ANSIFont.hs:52:19-20|case │ │ │ │ -src/Text/DocLayout/ANSIFont.hs:42:57-58|case │ │ │ │ -src/Text/DocLayout/ANSIFont.hs:43:57-58|case │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz │ │ │ │ -Text.DocLayout.ANSIFont │ │ │ │ -Underline │ │ │ │ -Strikeout │ │ │ │ -Foreground │ │ │ │ -Background │ │ │ │ -StyleReq │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.RWeight │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.RShape │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.RForeground │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.RBackground │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.RUnderline │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.RStrikeout │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Font │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.BGDefault │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.BG │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.FGDefault │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.FG │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Unstruck │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Struck │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.ULNone │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.ULSingle │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.ULDouble │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.ULCurly │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Black │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Red │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Green │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Yellow │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Blue │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Magenta │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Cyan │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.White │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Roman │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Italic │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Normal │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Bold │ │ │ │ -'Attributed │ │ │ │ +succ{WeekDay}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{WeekDay}: tried to take `pred' of first tag in enumeration │ │ │ │ +./Time/Types.hs │ │ │ │ +Time.Types.TimezoneOffset │ │ │ │ +timezoneOffsetToMinutes │ │ │ │ +Time.Types.Date │ │ │ │ +Time.Types.TimeOfDay │ │ │ │ +Time.Types.DateTime │ │ │ │ +, dtTime = │ │ │ │ +DateTime {dtDate = │ │ │ │ +, todNSec = │ │ │ │ +, todSec = │ │ │ │ +, todMin = │ │ │ │ +TimeOfDay {todHour = │ │ │ │ +December, dateDay = │ │ │ │ +November, dateDay = │ │ │ │ +October, dateDay = │ │ │ │ +September, dateDay = │ │ │ │ +August, dateDay = │ │ │ │ +July, dateDay = │ │ │ │ +June, dateDay = │ │ │ │ +May, dateDay = │ │ │ │ +April, dateDay = │ │ │ │ +March, dateDay = │ │ │ │ +February, dateDay = │ │ │ │ +January, dateDay = │ │ │ │ +, dateMonth = │ │ │ │ +Date {dateYear = │ │ │ │ +dateMonth │ │ │ │ +dateYear │ │ │ │ +Saturday │ │ │ │ +Thursday │ │ │ │ +Wednesday │ │ │ │ +December │ │ │ │ +November │ │ │ │ +September │ │ │ │ +February │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ +Time.Types │ │ │ │ +NanoSeconds │ │ │ │ +ElapsedP │ │ │ │ +TimezoneOffset │ │ │ │ +TimeOfDay │ │ │ │ +DateTime │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.DateTime │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.TimeOfDay │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Date │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Sunday │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Monday │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Tuesday │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Wednesday │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Thursday │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Friday │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Saturday │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.January │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.February │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.March │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.April │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.May │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.June │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.July │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.August │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.September │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.October │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.November │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.December │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.ElapsedP │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.C:TimeInterval │ │ │ │ +'C:Timeable │ │ │ │ +Timeable │ │ │ │ +Data.Hourglass.Time │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Time.C:Time │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Time.C:Timeable │ │ │ │ +'ISO8601_DateAndTime │ │ │ │ +'ISO8601_Date │ │ │ │ +'C:TimeFormat │ │ │ │ +TimeFormat │ │ │ │ +'TimeFormatString │ │ │ │ +TimeFormatString │ │ │ │ +'Format_Fct │ │ │ │ +'Format_Text │ │ │ │ +'Format_Precision │ │ │ │ +'Format_Spaces │ │ │ │ +'Format_Tz_Offset │ │ │ │ +'Format_TzHM │ │ │ │ +'Format_TzHM_Colon │ │ │ │ +'Format_TzHM_Colon_Z │ │ │ │ +'Format_TimezoneName │ │ │ │ +'Format_NanoSecond │ │ │ │ +'Format_MicroSecond │ │ │ │ +'Format_MilliSecond │ │ │ │ +'Format_UnixSecond │ │ │ │ +'Format_Second │ │ │ │ +'Format_Minute │ │ │ │ +'Format_Hour │ │ │ │ +'Format_Day2 │ │ │ │ +'Format_Day │ │ │ │ +'Format_DayYear │ │ │ │ +'Format_MonthName_Short │ │ │ │ +'Format_Month2 │ │ │ │ +'Format_Month │ │ │ │ +'Format_Year │ │ │ │ +'Format_Year4 │ │ │ │ +'Format_Year2 │ │ │ │ +TimeFormatElem │ │ │ │ +'TimeFormatFct │ │ │ │ +TimeFormatFct │ │ │ │ +invalid precision format │ │ │ │ +implemented printing format: │ │ │ │ +unknown month: │ │ │ │ +unexpected char, got: │ │ │ │ +unimplemened parsing format: │ │ │ │ +./Data/Hourglass/Format.hs │ │ │ │ +Data.Hourglass.Format │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ +not digits chars: │ │ │ │ +invalid timezone format │ │ │ │ +no digits chars: │ │ │ │ +not a digit chars in │ │ │ │ +not enough chars: expecting │ │ │ │ +TimeFormatString │ │ │ │ +Format_Text │ │ │ │ +Format_Fct │ │ │ │ +Format_Spaces │ │ │ │ +Format_Tz_Offset │ │ │ │ +Format_TzHM │ │ │ │ +Format_TzHM_Colon │ │ │ │ +Format_TzHM_Colon_Z │ │ │ │ +Format_TimezoneName │ │ │ │ +Format_Precision │ │ │ │ +Format_NanoSecond │ │ │ │ +Format_MicroSecond │ │ │ │ +Format_MilliSecond │ │ │ │ +Format_UnixSecond │ │ │ │ +Format_Second │ │ │ │ +Format_Minute │ │ │ │ +Format_Hour │ │ │ │ +Format_Day2 │ │ │ │ +Format_Day │ │ │ │ +Format_DayYear │ │ │ │ +Format_MonthName_Short │ │ │ │ +Format_Month2 │ │ │ │ +Format_Month │ │ │ │ +Format_Year │ │ │ │ +Format_Year4 │ │ │ │ +Format_Year2 │ │ │ │ +ISO8601_DateAndTime │ │ │ │ +ISO8601_Date │ │ │ │ +Data/Hourglass/Format.hs:71:20-21|case │ │ │ │ +Negative exponent │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.ISO8601_DateAndTime │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.ISO8601_Date │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Year2 │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Year4 │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Year │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Month │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Month2 │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_MonthName_Short │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_DayYear │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Day │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Day2 │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Hour │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Minute │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Second │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_UnixSecond │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_MilliSecond │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_MicroSecond │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_NanoSecond │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Precision │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_TimezoneName │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_TzHM_Colon_Z │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_TzHM_Colon │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_TzHM │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Tz_Offset │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Spaces │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Text │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Fct │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.TimeFormatFct │ │ │ │ +'LocalTime │ │ │ │ +LocalTime │ │ │ │ +Data.Hourglass.Local │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Local.LocalTime │ │ │ │ +./Data/Hourglass/Calendar.hs │ │ │ │ +Data.Hourglass.Calendar │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ +Data.Hourglass.Utils │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ +Data.Hourglass.Internal.Unix │ │ │ │ +hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ +'SysRandom │ │ │ │ +SystemRandom │ │ │ │ +'C:CryptoRandomGen │ │ │ │ +CryptoRandomGen │ │ │ │ +'InXCalls │ │ │ │ +'InXBytes │ │ │ │ +'NotSoon │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -Text.DocLayout.Attributed │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz │ │ │ │ -Text.DocLayout.Attributed.Attr │ │ │ │ -Text.DocLayout.Attributed.Attributed │ │ │ │ -Attributed │ │ │ │ -Attributed │ │ │ │ +'GenErrorOther │ │ │ │ +'NeedsInfiniteSeed │ │ │ │ +'NotEnoughEntropy │ │ │ │ +'NeedReseed │ │ │ │ +'RangeInvalid │ │ │ │ +'RequestedTooManyBytes │ │ │ │ +Crypto.Random.GenError │ │ │ │ +Crypto.Random.ReseedInfo │ │ │ │ +InXCalls │ │ │ │ +InXBytes │ │ │ │ +InXCalls │ │ │ │ +InXBytes │ │ │ │ +GenErrorOther │ │ │ │ +ReseedInfo │ │ │ │ +The generator instance requested bynewGenIO never instantiates (1000 tries). It must be broken. │ │ │ │ +./Crypto/Random.hs │ │ │ │ +GenError │ │ │ │ +Crypto.Random │ │ │ │ +crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo │ │ │ │ +Crypto/Random.hs:86:13-14|case │ │ │ │ +Crypto/Random.hs:79:13-14|case │ │ │ │ +GenErrorOther │ │ │ │ +RequestedTooManyBytes │ │ │ │ +RangeInvalid │ │ │ │ +NeedReseed │ │ │ │ +NotEnoughEntropy │ │ │ │ +NeedsInfiniteSeed │ │ │ │ +crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.SysRandom │ │ │ │ +crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.C:CryptoRandomGen │ │ │ │ +crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.InXBytes │ │ │ │ +crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.InXCalls │ │ │ │ +crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.NotSoon │ │ │ │ +crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.Never │ │ │ │ +crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.GenErrorOther │ │ │ │ +crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.RequestedTooManyBytes │ │ │ │ +crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.RangeInvalid │ │ │ │ +crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.NeedReseed │ │ │ │ +crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.NotEnoughEntropy │ │ │ │ +crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.NeedsInfiniteSeed │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +Crypto/Util.hs:(115,1)-(121,18)|function collect │ │ │ │ +./Crypto/Util.hs │ │ │ │ +Crypto.Util │ │ │ │ +crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo │ │ │ │ +/dev/urandom │ │ │ │ +ensurePoolInitialized │ │ │ │ +'UseGetRandom │ │ │ │ +CryptHandle │ │ │ │ +Impossible! The count of bytes left to read is greater than the request or less than zero! │ │ │ │ +./System/EntropyNix.hs │ │ │ │ +System.EntropyNix │ │ │ │ +entropy-0.4.1.11-4O4SkOp2C7kDnwTtFn6wNQ │ │ │ │ +entropy-0.4.1.11-4O4SkOp2C7kDnwTtFn6wNQ:System.EntropyNix.CH │ │ │ │ +entropy-0.4.1.11-4O4SkOp2C7kDnwTtFn6wNQ:System.EntropyNix.UseGetRandom │ │ │ │ +Failed reading: bad argument: │ │ │ │ +Not a valid Unicode code point │ │ │ │ +Failed reading: Invalid Bool encoding │ │ │ │ +Failed reading: Invalid Ordering encoding │ │ │ │ +Failed reading: Unknown encoding for constructor │ │ │ │ +Failed reading: mzero │ │ │ │ +GSerializeGet.V1 │ │ │ │ +'C:SumSize │ │ │ │ +'C:Serialize │ │ │ │ +Serialize │ │ │ │ +GSerializeGet │ │ │ │ +GSerializePut │ │ │ │ + constructors │ │ │ │ + a type with │ │ │ │ +src/Data/Serialize.hs │ │ │ │ +Data.Serialize │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ +Failed reading: Internal error: unexpected Partial. │ │ │ │ +demandInput │ │ │ │ +too few bytes │ │ │ │ +Negative exponent │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.C:Serialize │ │ │ │ +Data.Serialize.Put │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ stimes: positive multiplier expected │ │ │ │ -foldl1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Attributed.Attr │ │ │ │ -indexNote, out of range │ │ │ │ -predNote, out of range │ │ │ │ -succNote, out of range │ │ │ │ -toEnumNote, out of range │ │ │ │ -readNote │ │ │ │ -ambiguous parse on │ │ │ │ -no parse on │ │ │ │ -cycleNote [] │ │ │ │ -scanl1Note [] │ │ │ │ -scanr1Note [] │ │ │ │ -foldl1Note [] │ │ │ │ -foldr1Note [] │ │ │ │ -maximumByNote [] │ │ │ │ -minumumByNote [] │ │ │ │ -maximumNote [] │ │ │ │ -minumumNote [] │ │ │ │ -lastNote [] │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Put.PairS │ │ │ │ +Negative range size │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +Failed reading: getBytes: negative length requested │ │ │ │ +Failed reading: not all bytes parsed in isolate │ │ │ │ +Failed reading: Attempted to isolate a negative number of bytes │ │ │ │ +Failed reading: mzero │ │ │ │ +demandInput │ │ │ │ +too few bytes │ │ │ │ +'Incomplete │ │ │ │ +'Complete │ │ │ │ +'Partial │ │ │ │ +Data.Serialize.Get │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ +Failed reading: Internal error: unexpected Partial. │ │ │ │ +Empty call stack │ │ │ │ +src/Data/Serialize/Get.hs:186:15-16|case │ │ │ │ +Partial _ │ │ │ │ +Failed reading: empty │ │ │ │ +Failed reading: │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Complete │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Incomplete │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Fail │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Partial │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Done │ │ │ │ +demandInput │ │ │ │ +too few bytes │ │ │ │ +Data.Serialize.IEEE754 │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ +not enough bytes │ │ │ │ +'SHA512Sched │ │ │ │ +SHA512Sched │ │ │ │ +'SHA256Sched │ │ │ │ +SHA256Sched │ │ │ │ +'SHA1Sched │ │ │ │ +SHA1Sched │ │ │ │ +'SHA512S │ │ │ │ +SHA512State │ │ │ │ +'SHA256S │ │ │ │ +SHA256State │ │ │ │ +SHA1State │ │ │ │ +Decoder is in Partial state. │ │ │ │ +Decoder is in Fail state. │ │ │ │ +src/Data/Digest/Pure/SHA.hs │ │ │ │ +Data.Digest.Pure.SHA │ │ │ │ +SHA-1.6.4.4-Hve9ZGMJEpP1XLlmZUxIF6 │ │ │ │ +SHA-1.6.4.4-Hve9ZGMJEpP1XLlmZUxIF6:Data.Digest.Pure.SHA.SHA512Sched │ │ │ │ +SHA-1.6.4.4-Hve9ZGMJEpP1XLlmZUxIF6:Data.Digest.Pure.SHA.SHA256Sched │ │ │ │ +SHA-1.6.4.4-Hve9ZGMJEpP1XLlmZUxIF6:Data.Digest.Pure.SHA.SHA1Sched │ │ │ │ +SHA-1.6.4.4-Hve9ZGMJEpP1XLlmZUxIF6:Data.Digest.Pure.SHA.SHA512S │ │ │ │ +SHA-1.6.4.4-Hve9ZGMJEpP1XLlmZUxIF6:Data.Digest.Pure.SHA.SHA256S │ │ │ │ +SHA-1.6.4.4-Hve9ZGMJEpP1XLlmZUxIF6:Data.Digest.Pure.SHA.SHA1S │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +Hledger.Data │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +Not all adata have exactly 2000-01-01 │ │ │ │ +no postings, only 2000-01-01 │ │ │ │ +no postings, no days │ │ │ │ +accountFromPostings │ │ │ │ +y, adata: │ │ │ │ +n, adata: │ │ │ │ + (boring: │ │ │ │ +Account │ │ │ │ +%-25s %s %4s │ │ │ │ +FastTree │ │ │ │ +./Hledger/Data/Account.hs │ │ │ │ +Hledger.Data.Account │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +undefined │ │ │ │ +n, adata: │ │ │ │ +y, adata: │ │ │ │ +n, adata: │ │ │ │ +y, adata: │ │ │ │ +concatAccountNames │ │ │ │ +assets:cash:a │ │ │ │ +[assets:cash] │ │ │ │ +(assets) │ │ │ │ +(assets:cash) │ │ │ │ +joinAccountNames │ │ │ │ +accountNameInferType │ │ │ │ +isSubAccountNameOf │ │ │ │ +assets:bank:checking │ │ │ │ +my assets │ │ │ │ +assets:bank │ │ │ │ +isAccountNamePrefixOf │ │ │ │ +expandAccountNames │ │ │ │ +accountNameTreeFrom │ │ │ │ +revenues │ │ │ │ +equity:conversion │ │ │ │ +liabilities │ │ │ │ +assets:A/R │ │ │ │ +^assets?(:|$) │ │ │ │ +^assets?(:.+)?:(cash|bank|che(ck|que?)(ing)?|savings?|current)(:|$) │ │ │ │ +^(debts?|liabilit(y|ies))(:|$) │ │ │ │ +^equity(:|$) │ │ │ │ +^equity:(trade|trades|trading|conversion)(:|$) │ │ │ │ +^(income|revenue)s?(:|$) │ │ │ │ +^expenses?(:|$) │ │ │ │ libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ lastError │ │ │ │ -headNote [] │ │ │ │ -initNote [] │ │ │ │ -tailNote [] │ │ │ │ -fromNoteEither │ │ │ │ -index must not be negative, index= │ │ │ │ -, length= │ │ │ │ -index too large, index= │ │ │ │ -fromNoteEitherModule │ │ │ │ -findIndexJustNote, no matching value │ │ │ │ -findIndexJust, no matching value │ │ │ │ -elemIndexJustNote, no matching value │ │ │ │ -elemIndexJust, no matching value │ │ │ │ -findJustNote, no matching value │ │ │ │ -findJust, no matching value │ │ │ │ -fromNote │ │ │ │ -lookupJustNote, no matching value │ │ │ │ -lookupJust, no matching value │ │ │ │ -assertNote False │ │ │ │ -fromJustNote Nothing │ │ │ │ -safe-0.3.21-7nQlLgj4WAFA1yh7GNSY9e │ │ │ │ -fromNoteModule │ │ │ │ -maximumBy: empty structure │ │ │ │ -minimumBy: empty structure │ │ │ │ -./Safe/Util.hs │ │ │ │ -Safe.Util │ │ │ │ -safe-0.3.21-7nQlLgj4WAFA1yh7GNSY9e │ │ │ │ -emojis-0.1.4.1-IVrHw6bUYsNFXtMQtJeHjU │ │ │ │ -Text.Emoji │ │ │ │ -grinning │ │ │ │ -laughing │ │ │ │ -satisfied │ │ │ │ -sweat_smile │ │ │ │ -slightly_smiling_face │ │ │ │ -upside_down_face │ │ │ │ -melting_face │ │ │ │ -innocent │ │ │ │ -smiling_face_with_three_hearts │ │ │ │ -heart_eyes │ │ │ │ -star_struck │ │ │ │ -kissing_heart │ │ │ │ -kissing_closed_eyes │ │ │ │ -kissing_smiling_eyes │ │ │ │ -smiling_face_with_tear │ │ │ │ -stuck_out_tongue │ │ │ │ -stuck_out_tongue_winking_eye │ │ │ │ -zany_face │ │ │ │ -stuck_out_tongue_closed_eyes │ │ │ │ -money_mouth_face │ │ │ │ -hand_over_mouth │ │ │ │ -face_with_open_eyes_and_hand_over_mouth │ │ │ │ -face_with_peeking_eye │ │ │ │ -shushing_face │ │ │ │ -thinking │ │ │ │ -saluting_face │ │ │ │ -zipper_mouth_face │ │ │ │ -raised_eyebrow │ │ │ │ -neutral_face │ │ │ │ -expressionless │ │ │ │ -no_mouth │ │ │ │ -dotted_line_face │ │ │ │ -face_in_clouds │ │ │ │ -unamused │ │ │ │ -roll_eyes │ │ │ │ -grimacing │ │ │ │ -face_exhaling │ │ │ │ -lying_face │ │ │ │ -shaking_face │ │ │ │ -relieved │ │ │ │ -drooling_face │ │ │ │ -sleeping │ │ │ │ -face_with_thermometer │ │ │ │ -face_with_head_bandage │ │ │ │ -nauseated_face │ │ │ │ -vomiting_face │ │ │ │ -sneezing_face │ │ │ │ -hot_face │ │ │ │ -cold_face │ │ │ │ -woozy_face │ │ │ │ -dizzy_face │ │ │ │ -face_with_spiral_eyes │ │ │ │ -exploding_head │ │ │ │ -cowboy_hat_face │ │ │ │ -partying_face │ │ │ │ -disguised_face │ │ │ │ -sunglasses │ │ │ │ -nerd_face │ │ │ │ -monocle_face │ │ │ │ -confused │ │ │ │ -face_with_diagonal_mouth │ │ │ │ -slightly_frowning_face │ │ │ │ -frowning_face │ │ │ │ -open_mouth │ │ │ │ -astonished │ │ │ │ -pleading_face │ │ │ │ -face_holding_back_tears │ │ │ │ -frowning │ │ │ │ -anguished │ │ │ │ -cold_sweat │ │ │ │ -disappointed_relieved │ │ │ │ -confounded │ │ │ │ -persevere │ │ │ │ -disappointed │ │ │ │ -tired_face │ │ │ │ -yawning_face │ │ │ │ -cursing_face │ │ │ │ -smiling_imp │ │ │ │ -skull_and_crossbones │ │ │ │ -clown_face │ │ │ │ -japanese_ogre │ │ │ │ -japanese_goblin │ │ │ │ -space_invader │ │ │ │ -smiley_cat │ │ │ │ -smile_cat │ │ │ │ -heart_eyes_cat │ │ │ │ -smirk_cat │ │ │ │ -kissing_cat │ │ │ │ -scream_cat │ │ │ │ -crying_cat_face │ │ │ │ -pouting_cat │ │ │ │ -see_no_evil │ │ │ │ -hear_no_evil │ │ │ │ -speak_no_evil │ │ │ │ -love_letter │ │ │ │ -gift_heart │ │ │ │ -sparkling_heart │ │ │ │ -heartpulse │ │ │ │ -heartbeat │ │ │ │ -revolving_hearts │ │ │ │ -two_hearts │ │ │ │ -heart_decoration │ │ │ │ -heavy_heart_exclamation │ │ │ │ -broken_heart │ │ │ │ -heart_on_fire │ │ │ │ -mending_heart │ │ │ │ -pink_heart │ │ │ │ -orange_heart │ │ │ │ -yellow_heart │ │ │ │ -green_heart │ │ │ │ -blue_heart │ │ │ │ -light_blue_heart │ │ │ │ -purple_heart │ │ │ │ -brown_heart │ │ │ │ -black_heart │ │ │ │ -grey_heart │ │ │ │ -white_heart │ │ │ │ -collision │ │ │ │ -sweat_drops │ │ │ │ -speech_balloon │ │ │ │ -eye_speech_bubble │ │ │ │ -left_speech_bubble │ │ │ │ -right_anger_bubble │ │ │ │ -thought_balloon │ │ │ │ -raised_back_of_hand │ │ │ │ -raised_hand_with_fingers_splayed │ │ │ │ -raised_hand │ │ │ │ -vulcan_salute │ │ │ │ -rightwards_hand │ │ │ │ -leftwards_hand │ │ │ │ -palm_down_hand │ │ │ │ -palm_up_hand │ │ │ │ -leftwards_pushing_hand │ │ │ │ -rightwards_pushing_hand │ │ │ │ -pinched_fingers │ │ │ │ -pinching_hand │ │ │ │ -crossed_fingers │ │ │ │ -hand_with_index_finger_and_thumb_crossed │ │ │ │ -love_you_gesture │ │ │ │ -call_me_hand │ │ │ │ -point_left │ │ │ │ -point_right │ │ │ │ -point_up_2 │ │ │ │ -middle_finger │ │ │ │ -point_down │ │ │ │ -point_up │ │ │ │ -index_pointing_at_the_viewer │ │ │ │ -thumbsup │ │ │ │ -thumbsdown │ │ │ │ -fist_raised │ │ │ │ -fist_oncoming │ │ │ │ -facepunch │ │ │ │ -fist_left │ │ │ │ -fist_right │ │ │ │ -raised_hands │ │ │ │ -heart_hands │ │ │ │ -open_hands │ │ │ │ -palms_up_together │ │ │ │ -handshake │ │ │ │ -writing_hand │ │ │ │ -nail_care │ │ │ │ -mechanical_arm │ │ │ │ -mechanical_leg │ │ │ │ -ear_with_hearing_aid │ │ │ │ -anatomical_heart │ │ │ │ -biting_lip │ │ │ │ -blond_haired_person │ │ │ │ -bearded_person │ │ │ │ -man_beard │ │ │ │ -woman_beard │ │ │ │ -red_haired_man │ │ │ │ -curly_haired_man │ │ │ │ -white_haired_man │ │ │ │ -bald_man │ │ │ │ -red_haired_woman │ │ │ │ -person_red_hair │ │ │ │ -curly_haired_woman │ │ │ │ -person_curly_hair │ │ │ │ -white_haired_woman │ │ │ │ -person_white_hair │ │ │ │ -bald_woman │ │ │ │ -person_bald │ │ │ │ -blond_haired_woman │ │ │ │ -blonde_woman │ │ │ │ -blond_haired_man │ │ │ │ -older_adult │ │ │ │ -older_man │ │ │ │ -older_woman │ │ │ │ -frowning_person │ │ │ │ -frowning_man │ │ │ │ -frowning_woman │ │ │ │ -pouting_face │ │ │ │ -pouting_man │ │ │ │ -pouting_woman │ │ │ │ -no_good_man │ │ │ │ -no_good_woman │ │ │ │ -ng_woman │ │ │ │ -ok_person │ │ │ │ -ok_woman │ │ │ │ -tipping_hand_person │ │ │ │ -information_desk_person │ │ │ │ -tipping_hand_man │ │ │ │ -sassy_man │ │ │ │ -tipping_hand_woman │ │ │ │ -sassy_woman │ │ │ │ -raising_hand │ │ │ │ -raising_hand_man │ │ │ │ -raising_hand_woman │ │ │ │ -deaf_person │ │ │ │ -deaf_man │ │ │ │ -deaf_woman │ │ │ │ -bowing_man │ │ │ │ -bowing_woman │ │ │ │ -facepalm │ │ │ │ -man_facepalming │ │ │ │ -woman_facepalming │ │ │ │ -man_shrugging │ │ │ │ -woman_shrugging │ │ │ │ -health_worker │ │ │ │ -man_health_worker │ │ │ │ -woman_health_worker │ │ │ │ -man_student │ │ │ │ -woman_student │ │ │ │ -man_teacher │ │ │ │ -woman_teacher │ │ │ │ -man_judge │ │ │ │ -woman_judge │ │ │ │ -man_farmer │ │ │ │ -woman_farmer │ │ │ │ -man_cook │ │ │ │ -woman_cook │ │ │ │ -mechanic │ │ │ │ -man_mechanic │ │ │ │ -woman_mechanic │ │ │ │ -factory_worker │ │ │ │ -man_factory_worker │ │ │ │ -woman_factory_worker │ │ │ │ -office_worker │ │ │ │ -man_office_worker │ │ │ │ -woman_office_worker │ │ │ │ -scientist │ │ │ │ -man_scientist │ │ │ │ -woman_scientist │ │ │ │ -technologist │ │ │ │ -man_technologist │ │ │ │ -woman_technologist │ │ │ │ -man_singer │ │ │ │ -woman_singer │ │ │ │ -man_artist │ │ │ │ -woman_artist │ │ │ │ -man_pilot │ │ │ │ -woman_pilot │ │ │ │ -astronaut │ │ │ │ -man_astronaut │ │ │ │ -woman_astronaut │ │ │ │ -firefighter │ │ │ │ -man_firefighter │ │ │ │ -woman_firefighter │ │ │ │ -police_officer │ │ │ │ -policeman │ │ │ │ -policewoman │ │ │ │ -detective │ │ │ │ -male_detective │ │ │ │ -female_detective │ │ │ │ -guardsman │ │ │ │ -guardswoman │ │ │ │ -construction_worker │ │ │ │ -construction_worker_man │ │ │ │ -construction_worker_woman │ │ │ │ -person_with_crown │ │ │ │ -princess │ │ │ │ -person_with_turban │ │ │ │ -man_with_turban │ │ │ │ -woman_with_turban │ │ │ │ -man_with_gua_pi_mao │ │ │ │ -woman_with_headscarf │ │ │ │ -person_in_tuxedo │ │ │ │ -man_in_tuxedo │ │ │ │ -woman_in_tuxedo │ │ │ │ -person_with_veil │ │ │ │ -man_with_veil │ │ │ │ -woman_with_veil │ │ │ │ -bride_with_veil │ │ │ │ -pregnant_woman │ │ │ │ -pregnant_man │ │ │ │ -pregnant_person │ │ │ │ -breast_feeding │ │ │ │ -woman_feeding_baby │ │ │ │ -man_feeding_baby │ │ │ │ -person_feeding_baby │ │ │ │ -mrs_claus │ │ │ │ -mx_claus │ │ │ │ -superhero │ │ │ │ -superhero_man │ │ │ │ -superhero_woman │ │ │ │ -supervillain │ │ │ │ -supervillain_man │ │ │ │ -supervillain_woman │ │ │ │ -mage_man │ │ │ │ -mage_woman │ │ │ │ -fairy_man │ │ │ │ -fairy_woman │ │ │ │ -vampire_man │ │ │ │ -vampire_woman │ │ │ │ -merperson │ │ │ │ -elf_woman │ │ │ │ -genie_man │ │ │ │ -genie_woman │ │ │ │ -zombie_man │ │ │ │ -zombie_woman │ │ │ │ -massage_man │ │ │ │ -massage_woman │ │ │ │ -haircut_man │ │ │ │ -haircut_woman │ │ │ │ -walking_man │ │ │ │ -walking_woman │ │ │ │ -standing_person │ │ │ │ -standing_man │ │ │ │ -standing_woman │ │ │ │ -kneeling_person │ │ │ │ -kneeling_man │ │ │ │ -kneeling_woman │ │ │ │ -person_with_probing_cane │ │ │ │ -man_with_probing_cane │ │ │ │ -woman_with_probing_cane │ │ │ │ -person_in_motorized_wheelchair │ │ │ │ -man_in_motorized_wheelchair │ │ │ │ -woman_in_motorized_wheelchair │ │ │ │ -person_in_manual_wheelchair │ │ │ │ -man_in_manual_wheelchair │ │ │ │ -woman_in_manual_wheelchair │ │ │ │ -running_man │ │ │ │ -running_woman │ │ │ │ -woman_dancing │ │ │ │ -man_dancing │ │ │ │ -business_suit_levitating │ │ │ │ -dancing_men │ │ │ │ -dancing_women │ │ │ │ -sauna_person │ │ │ │ -sauna_man │ │ │ │ -sauna_woman │ │ │ │ -climbing │ │ │ │ -climbing_man │ │ │ │ -climbing_woman │ │ │ │ -person_fencing │ │ │ │ -horse_racing │ │ │ │ -snowboarder │ │ │ │ -golfing_man │ │ │ │ -golfing_woman │ │ │ │ -surfing_man │ │ │ │ -surfing_woman │ │ │ │ -rowing_man │ │ │ │ -rowing_woman │ │ │ │ -swimming_man │ │ │ │ -swimming_woman │ │ │ │ -bouncing_ball_person │ │ │ │ -bouncing_ball_man │ │ │ │ -basketball_man │ │ │ │ -bouncing_ball_woman │ │ │ │ -basketball_woman │ │ │ │ -weight_lifting │ │ │ │ -weight_lifting_man │ │ │ │ -weight_lifting_woman │ │ │ │ -bicyclist │ │ │ │ -biking_man │ │ │ │ -biking_woman │ │ │ │ -mountain_bicyclist │ │ │ │ -mountain_biking_man │ │ │ │ -mountain_biking_woman │ │ │ │ -cartwheeling │ │ │ │ -man_cartwheeling │ │ │ │ -woman_cartwheeling │ │ │ │ -wrestling │ │ │ │ -men_wrestling │ │ │ │ -women_wrestling │ │ │ │ -water_polo │ │ │ │ -man_playing_water_polo │ │ │ │ -woman_playing_water_polo │ │ │ │ -handball_person │ │ │ │ -man_playing_handball │ │ │ │ -woman_playing_handball │ │ │ │ -juggling_person │ │ │ │ -man_juggling │ │ │ │ -woman_juggling │ │ │ │ -lotus_position │ │ │ │ -lotus_position_man │ │ │ │ -lotus_position_woman │ │ │ │ -sleeping_bed │ │ │ │ -people_holding_hands │ │ │ │ -two_women_holding_hands │ │ │ │ -two_men_holding_hands │ │ │ │ -couplekiss │ │ │ │ -couplekiss_man_woman │ │ │ │ -couplekiss_man_man │ │ │ │ -couplekiss_woman_woman │ │ │ │ -couple_with_heart │ │ │ │ -couple_with_heart_woman_man │ │ │ │ -couple_with_heart_man_man │ │ │ │ -couple_with_heart_woman_woman │ │ │ │ -family_man_woman_boy │ │ │ │ -family_man_woman_girl │ │ │ │ -family_man_woman_girl_boy │ │ │ │ -family_man_woman_boy_boy │ │ │ │ -family_man_woman_girl_girl │ │ │ │ -family_man_man_boy │ │ │ │ -family_man_man_girl │ │ │ │ -family_man_man_girl_boy │ │ │ │ -family_man_man_boy_boy │ │ │ │ -family_man_man_girl_girl │ │ │ │ -family_woman_woman_boy │ │ │ │ -family_woman_woman_girl │ │ │ │ -family_woman_woman_girl_boy │ │ │ │ -family_woman_woman_boy_boy │ │ │ │ -family_woman_woman_girl_girl │ │ │ │ -family_man_boy │ │ │ │ -family_man_boy_boy │ │ │ │ -family_man_girl │ │ │ │ -family_man_girl_boy │ │ │ │ -family_man_girl_girl │ │ │ │ -family_woman_boy │ │ │ │ -family_woman_boy_boy │ │ │ │ -family_woman_girl │ │ │ │ -family_woman_girl_boy │ │ │ │ -family_woman_girl_girl │ │ │ │ -speaking_head │ │ │ │ -bust_in_silhouette │ │ │ │ -busts_in_silhouette │ │ │ │ -people_hugging │ │ │ │ -footprints │ │ │ │ -monkey_face │ │ │ │ -orangutan │ │ │ │ -guide_dog │ │ │ │ -service_dog │ │ │ │ -fox_face │ │ │ │ -black_cat │ │ │ │ -racehorse │ │ │ │ -water_buffalo │ │ │ │ -pig_nose │ │ │ │ -dromedary_camel │ │ │ │ -elephant │ │ │ │ -rhinoceros │ │ │ │ -hippopotamus │ │ │ │ -chipmunk │ │ │ │ -hedgehog │ │ │ │ -polar_bear │ │ │ │ -panda_face │ │ │ │ -kangaroo │ │ │ │ -paw_prints │ │ │ │ -hatching_chick │ │ │ │ -baby_chick │ │ │ │ -hatched_chick │ │ │ │ -flamingo │ │ │ │ -black_bird │ │ │ │ -crocodile │ │ │ │ -dragon_face │ │ │ │ -sauropod │ │ │ │ -tropical_fish │ │ │ │ -blowfish │ │ │ │ -jellyfish │ │ │ │ -butterfly │ │ │ │ -honeybee │ │ │ │ -lady_beetle │ │ │ │ -cockroach │ │ │ │ -spider_web │ │ │ │ -scorpion │ │ │ │ -mosquito │ │ │ │ -cherry_blossom │ │ │ │ -white_flower │ │ │ │ -wilted_flower │ │ │ │ -hibiscus │ │ │ │ -sunflower │ │ │ │ -hyacinth │ │ │ │ -seedling │ │ │ │ -potted_plant │ │ │ │ -evergreen_tree │ │ │ │ -deciduous_tree │ │ │ │ -palm_tree │ │ │ │ -ear_of_rice │ │ │ │ -shamrock │ │ │ │ -four_leaf_clover │ │ │ │ -maple_leaf │ │ │ │ -fallen_leaf │ │ │ │ -empty_nest │ │ │ │ -nest_with_eggs │ │ │ │ -mushroom │ │ │ │ -watermelon │ │ │ │ -tangerine │ │ │ │ -mandarin │ │ │ │ -pineapple │ │ │ │ -green_apple │ │ │ │ -cherries │ │ │ │ -strawberry │ │ │ │ -blueberries │ │ │ │ -kiwi_fruit │ │ │ │ -eggplant │ │ │ │ -hot_pepper │ │ │ │ -bell_pepper │ │ │ │ -cucumber │ │ │ │ -leafy_green │ │ │ │ -broccoli │ │ │ │ -chestnut │ │ │ │ -ginger_root │ │ │ │ -croissant │ │ │ │ -baguette_bread │ │ │ │ -flatbread │ │ │ │ -pancakes │ │ │ │ -meat_on_bone │ │ │ │ -poultry_leg │ │ │ │ -cut_of_meat │ │ │ │ -hamburger │ │ │ │ -sandwich │ │ │ │ -stuffed_flatbread │ │ │ │ -fried_egg │ │ │ │ -shallow_pan_of_food │ │ │ │ -bowl_with_spoon │ │ │ │ -green_salad │ │ │ │ -canned_food │ │ │ │ -rice_cracker │ │ │ │ -rice_ball │ │ │ │ -spaghetti │ │ │ │ -sweet_potato │ │ │ │ -fried_shrimp │ │ │ │ -fish_cake │ │ │ │ -moon_cake │ │ │ │ -dumpling │ │ │ │ -fortune_cookie │ │ │ │ -takeout_box │ │ │ │ -icecream │ │ │ │ -shaved_ice │ │ │ │ -ice_cream │ │ │ │ -doughnut │ │ │ │ -birthday │ │ │ │ -chocolate_bar │ │ │ │ -lollipop │ │ │ │ -honey_pot │ │ │ │ -baby_bottle │ │ │ │ -milk_glass │ │ │ │ -champagne │ │ │ │ -wine_glass │ │ │ │ -cocktail │ │ │ │ -tropical_drink │ │ │ │ -clinking_glasses │ │ │ │ -tumbler_glass │ │ │ │ -pouring_liquid │ │ │ │ -cup_with_straw │ │ │ │ -bubble_tea │ │ │ │ -beverage_box │ │ │ │ -ice_cube │ │ │ │ -chopsticks │ │ │ │ -plate_with_cutlery │ │ │ │ -fork_and_knife │ │ │ │ -earth_africa │ │ │ │ -earth_americas │ │ │ │ -earth_asia │ │ │ │ -globe_with_meridians │ │ │ │ -world_map │ │ │ │ -mountain_snow │ │ │ │ -mountain │ │ │ │ -mount_fuji │ │ │ │ -beach_umbrella │ │ │ │ -desert_island │ │ │ │ -national_park │ │ │ │ -classical_building │ │ │ │ -building_construction │ │ │ │ -derelict_house │ │ │ │ -house_with_garden │ │ │ │ -post_office │ │ │ │ -european_post_office │ │ │ │ -hospital │ │ │ │ -love_hotel │ │ │ │ -convenience_store │ │ │ │ -department_store │ │ │ │ -japanese_castle │ │ │ │ -european_castle │ │ │ │ -tokyo_tower │ │ │ │ -statue_of_liberty │ │ │ │ -hindu_temple │ │ │ │ -synagogue │ │ │ │ -shinto_shrine │ │ │ │ -fountain │ │ │ │ -night_with_stars │ │ │ │ -cityscape │ │ │ │ -sunrise_over_mountains │ │ │ │ -city_sunset │ │ │ │ -city_sunrise │ │ │ │ -bridge_at_night │ │ │ │ -hotsprings │ │ │ │ -carousel_horse │ │ │ │ -playground_slide │ │ │ │ -ferris_wheel │ │ │ │ -roller_coaster │ │ │ │ -circus_tent │ │ │ │ -steam_locomotive │ │ │ │ -railway_car │ │ │ │ -bullettrain_side │ │ │ │ -bullettrain_front │ │ │ │ -light_rail │ │ │ │ -monorail │ │ │ │ -mountain_railway │ │ │ │ -oncoming_bus │ │ │ │ -trolleybus │ │ │ │ -ambulance │ │ │ │ -fire_engine │ │ │ │ -police_car │ │ │ │ -oncoming_police_car │ │ │ │ -oncoming_taxi │ │ │ │ -oncoming_automobile │ │ │ │ -blue_car │ │ │ │ -pickup_truck │ │ │ │ -articulated_lorry │ │ │ │ -racing_car │ │ │ │ -motorcycle │ │ │ │ -motor_scooter │ │ │ │ -manual_wheelchair │ │ │ │ -motorized_wheelchair │ │ │ │ -auto_rickshaw │ │ │ │ -kick_scooter │ │ │ │ -skateboard │ │ │ │ -roller_skate │ │ │ │ -motorway │ │ │ │ -railway_track │ │ │ │ -oil_drum │ │ │ │ -fuelpump │ │ │ │ -rotating_light │ │ │ │ -traffic_light │ │ │ │ -vertical_traffic_light │ │ │ │ -stop_sign │ │ │ │ -construction │ │ │ │ -ring_buoy │ │ │ │ -sailboat │ │ │ │ -speedboat │ │ │ │ -passenger_ship │ │ │ │ -motor_boat │ │ │ │ -airplane │ │ │ │ -small_airplane │ │ │ │ -flight_departure │ │ │ │ -flight_arrival │ │ │ │ -parachute │ │ │ │ -helicopter │ │ │ │ -suspension_railway │ │ │ │ -mountain_cableway │ │ │ │ -aerial_tramway │ │ │ │ -artificial_satellite │ │ │ │ -flying_saucer │ │ │ │ -bellhop_bell │ │ │ │ -hourglass │ │ │ │ -hourglass_flowing_sand │ │ │ │ -alarm_clock │ │ │ │ -stopwatch │ │ │ │ -timer_clock │ │ │ │ -mantelpiece_clock │ │ │ │ -clock1230 │ │ │ │ -clock130 │ │ │ │ -clock230 │ │ │ │ -clock330 │ │ │ │ -clock430 │ │ │ │ -clock530 │ │ │ │ -clock630 │ │ │ │ -clock730 │ │ │ │ -clock830 │ │ │ │ -clock930 │ │ │ │ -clock1030 │ │ │ │ -clock1130 │ │ │ │ -new_moon │ │ │ │ -waxing_crescent_moon │ │ │ │ -first_quarter_moon │ │ │ │ -waxing_gibbous_moon │ │ │ │ -full_moon │ │ │ │ -waning_gibbous_moon │ │ │ │ -last_quarter_moon │ │ │ │ -waning_crescent_moon │ │ │ │ -crescent_moon │ │ │ │ -new_moon_with_face │ │ │ │ -first_quarter_moon_with_face │ │ │ │ -last_quarter_moon_with_face │ │ │ │ -thermometer │ │ │ │ -full_moon_with_face │ │ │ │ -sun_with_face │ │ │ │ -ringed_planet │ │ │ │ -milky_way │ │ │ │ -partly_sunny │ │ │ │ -cloud_with_lightning_and_rain │ │ │ │ -sun_behind_small_cloud │ │ │ │ -sun_behind_large_cloud │ │ │ │ -sun_behind_rain_cloud │ │ │ │ -cloud_with_rain │ │ │ │ -cloud_with_snow │ │ │ │ -cloud_with_lightning │ │ │ │ -wind_face │ │ │ │ -closed_umbrella │ │ │ │ -open_umbrella │ │ │ │ -umbrella │ │ │ │ -parasol_on_ground │ │ │ │ -snowflake │ │ │ │ -snowman_with_snow │ │ │ │ -jack_o_lantern │ │ │ │ -christmas_tree │ │ │ │ -fireworks │ │ │ │ -sparkler │ │ │ │ -firecracker │ │ │ │ -sparkles │ │ │ │ -confetti_ball │ │ │ │ -tanabata_tree │ │ │ │ -wind_chime │ │ │ │ -rice_scene │ │ │ │ -red_envelope │ │ │ │ -reminder_ribbon │ │ │ │ -medal_military │ │ │ │ -medal_sports │ │ │ │ -1st_place_medal │ │ │ │ -2nd_place_medal │ │ │ │ -3rd_place_medal │ │ │ │ -baseball │ │ │ │ -softball │ │ │ │ -basketball │ │ │ │ -volleyball │ │ │ │ -football │ │ │ │ -rugby_football │ │ │ │ -flying_disc │ │ │ │ -cricket_game │ │ │ │ -field_hockey │ │ │ │ -ice_hockey │ │ │ │ -lacrosse │ │ │ │ -ping_pong │ │ │ │ -badminton │ │ │ │ -boxing_glove │ │ │ │ -martial_arts_uniform │ │ │ │ -goal_net │ │ │ │ -ice_skate │ │ │ │ -fishing_pole_and_fish │ │ │ │ -diving_mask │ │ │ │ -running_shirt_with_sash │ │ │ │ -curling_stone │ │ │ │ -crystal_ball │ │ │ │ -magic_wand │ │ │ │ -video_game │ │ │ │ -joystick │ │ │ │ -slot_machine │ │ │ │ -game_die │ │ │ │ -teddy_bear │ │ │ │ -mirror_ball │ │ │ │ -nesting_dolls │ │ │ │ -diamonds │ │ │ │ -chess_pawn │ │ │ │ -black_joker │ │ │ │ -flower_playing_cards │ │ │ │ -performing_arts │ │ │ │ -framed_picture │ │ │ │ -sewing_needle │ │ │ │ -eyeglasses │ │ │ │ -dark_sunglasses │ │ │ │ -lab_coat │ │ │ │ -safety_vest │ │ │ │ -one_piece_swimsuit │ │ │ │ -swim_brief │ │ │ │ -womans_clothes │ │ │ │ -folding_hand_fan │ │ │ │ -shopping │ │ │ │ -school_satchel │ │ │ │ -thong_sandal │ │ │ │ -mans_shoe │ │ │ │ -athletic_shoe │ │ │ │ -hiking_boot │ │ │ │ -flat_shoe │ │ │ │ -high_heel │ │ │ │ -ballet_shoes │ │ │ │ -hair_pick │ │ │ │ -womans_hat │ │ │ │ -mortar_board │ │ │ │ -billed_cap │ │ │ │ -military_helmet │ │ │ │ -rescue_worker_helmet │ │ │ │ -prayer_beads │ │ │ │ -lipstick │ │ │ │ -loud_sound │ │ │ │ -loudspeaker │ │ │ │ -postal_horn │ │ │ │ -musical_score │ │ │ │ -musical_note │ │ │ │ -studio_microphone │ │ │ │ -level_slider │ │ │ │ -control_knobs │ │ │ │ -microphone │ │ │ │ -headphones │ │ │ │ -saxophone │ │ │ │ -accordion │ │ │ │ -musical_keyboard │ │ │ │ -long_drum │ │ │ │ -telephone │ │ │ │ -telephone_receiver │ │ │ │ -low_battery │ │ │ │ -electric_plug │ │ │ │ -computer │ │ │ │ -desktop_computer │ │ │ │ -keyboard │ │ │ │ -computer_mouse │ │ │ │ -trackball │ │ │ │ -minidisc │ │ │ │ -floppy_disk │ │ │ │ -movie_camera │ │ │ │ -film_strip │ │ │ │ -film_projector │ │ │ │ -camera_flash │ │ │ │ -video_camera │ │ │ │ -mag_right │ │ │ │ -flashlight │ │ │ │ -izakaya_lantern │ │ │ │ -diya_lamp │ │ │ │ -notebook_with_decorative_cover │ │ │ │ -closed_book │ │ │ │ -open_book │ │ │ │ -green_book │ │ │ │ -blue_book │ │ │ │ -orange_book │ │ │ │ -notebook │ │ │ │ -page_with_curl │ │ │ │ -page_facing_up │ │ │ │ -newspaper │ │ │ │ -newspaper_roll │ │ │ │ -bookmark_tabs │ │ │ │ -bookmark │ │ │ │ -moneybag │ │ │ │ -money_with_wings │ │ │ │ -credit_card │ │ │ │ -envelope │ │ │ │ -incoming_envelope │ │ │ │ -envelope_with_arrow │ │ │ │ -outbox_tray │ │ │ │ -inbox_tray │ │ │ │ -mailbox_closed │ │ │ │ -mailbox_with_mail │ │ │ │ -mailbox_with_no_mail │ │ │ │ -ballot_box │ │ │ │ -black_nib │ │ │ │ -fountain_pen │ │ │ │ -paintbrush │ │ │ │ -briefcase │ │ │ │ -file_folder │ │ │ │ -open_file_folder │ │ │ │ -card_index_dividers │ │ │ │ -calendar │ │ │ │ -spiral_notepad │ │ │ │ -spiral_calendar │ │ │ │ -card_index │ │ │ │ -chart_with_upwards_trend │ │ │ │ -chart_with_downwards_trend │ │ │ │ -bar_chart │ │ │ │ -clipboard │ │ │ │ -round_pushpin │ │ │ │ -paperclip │ │ │ │ -paperclips │ │ │ │ -straight_ruler │ │ │ │ -triangular_ruler │ │ │ │ -scissors │ │ │ │ -card_file_box │ │ │ │ -file_cabinet │ │ │ │ -wastebasket │ │ │ │ -lock_with_ink_pen │ │ │ │ -closed_lock_with_key │ │ │ │ -hammer_and_pick │ │ │ │ -hammer_and_wrench │ │ │ │ -crossed_swords │ │ │ │ -boomerang │ │ │ │ -bow_and_arrow │ │ │ │ -carpentry_saw │ │ │ │ -screwdriver │ │ │ │ -nut_and_bolt │ │ │ │ -balance_scale │ │ │ │ -probing_cane │ │ │ │ -test_tube │ │ │ │ -petri_dish │ │ │ │ -microscope │ │ │ │ -telescope │ │ │ │ -satellite │ │ │ │ -drop_of_blood │ │ │ │ -adhesive_bandage │ │ │ │ -stethoscope │ │ │ │ -elevator │ │ │ │ -couch_and_lamp │ │ │ │ -mouse_trap │ │ │ │ -lotion_bottle │ │ │ │ -safety_pin │ │ │ │ -roll_of_paper │ │ │ │ -toothbrush │ │ │ │ -fire_extinguisher │ │ │ │ -shopping_cart │ │ │ │ -headstone │ │ │ │ -funeral_urn │ │ │ │ -nazar_amulet │ │ │ │ -identification_card │ │ │ │ -put_litter_in_its_place │ │ │ │ -potable_water │ │ │ │ -wheelchair │ │ │ │ -restroom │ │ │ │ -baby_symbol │ │ │ │ -passport_control │ │ │ │ -baggage_claim │ │ │ │ -left_luggage │ │ │ │ -children_crossing │ │ │ │ -no_entry │ │ │ │ -no_entry_sign │ │ │ │ -no_bicycles │ │ │ │ -no_smoking │ │ │ │ -do_not_litter │ │ │ │ -non-potable_water │ │ │ │ -no_pedestrians │ │ │ │ -no_mobile_phones │ │ │ │ -underage │ │ │ │ -radioactive │ │ │ │ -biohazard │ │ │ │ -arrow_up │ │ │ │ -arrow_upper_right │ │ │ │ -arrow_right │ │ │ │ -arrow_lower_right │ │ │ │ -arrow_down │ │ │ │ -arrow_lower_left │ │ │ │ -arrow_left │ │ │ │ -arrow_upper_left │ │ │ │ -arrow_up_down │ │ │ │ -left_right_arrow │ │ │ │ -leftwards_arrow_with_hook │ │ │ │ -arrow_right_hook │ │ │ │ -arrow_heading_up │ │ │ │ -arrow_heading_down │ │ │ │ -arrows_clockwise │ │ │ │ -arrows_counterclockwise │ │ │ │ -place_of_worship │ │ │ │ -atom_symbol │ │ │ │ -star_of_david │ │ │ │ -wheel_of_dharma │ │ │ │ -yin_yang │ │ │ │ -latin_cross │ │ │ │ -orthodox_cross │ │ │ │ -star_and_crescent │ │ │ │ -peace_symbol │ │ │ │ -six_pointed_star │ │ │ │ -scorpius │ │ │ │ -sagittarius │ │ │ │ -capricorn │ │ │ │ -aquarius │ │ │ │ -ophiuchus │ │ │ │ -twisted_rightwards_arrows │ │ │ │ -repeat_one │ │ │ │ -arrow_forward │ │ │ │ -fast_forward │ │ │ │ -next_track_button │ │ │ │ -play_or_pause_button │ │ │ │ -arrow_backward │ │ │ │ -previous_track_button │ │ │ │ -arrow_up_small │ │ │ │ -arrow_double_up │ │ │ │ -arrow_down_small │ │ │ │ -arrow_double_down │ │ │ │ -pause_button │ │ │ │ -stop_button │ │ │ │ -record_button │ │ │ │ -eject_button │ │ │ │ -low_brightness │ │ │ │ -high_brightness │ │ │ │ -signal_strength │ │ │ │ -wireless │ │ │ │ -vibration_mode │ │ │ │ -mobile_phone_off │ │ │ │ -female_sign │ │ │ │ -male_sign │ │ │ │ -transgender_symbol │ │ │ │ -heavy_multiplication_x │ │ │ │ -heavy_plus_sign │ │ │ │ -heavy_minus_sign │ │ │ │ -heavy_division_sign │ │ │ │ -heavy_equals_sign │ │ │ │ -infinity │ │ │ │ -bangbang │ │ │ │ -interrobang │ │ │ │ -question │ │ │ │ -grey_question │ │ │ │ -grey_exclamation │ │ │ │ -exclamation │ │ │ │ -heavy_exclamation_mark │ │ │ │ -wavy_dash │ │ │ │ -currency_exchange │ │ │ │ -heavy_dollar_sign │ │ │ │ -medical_symbol │ │ │ │ -fleur_de_lis │ │ │ │ -name_badge │ │ │ │ -beginner │ │ │ │ -white_check_mark │ │ │ │ -ballot_box_with_check │ │ │ │ -heavy_check_mark │ │ │ │ -negative_squared_cross_mark │ │ │ │ -curly_loop │ │ │ │ -part_alternation_mark │ │ │ │ -eight_spoked_asterisk │ │ │ │ -eight_pointed_black_star │ │ │ │ -copyright │ │ │ │ -registered │ │ │ │ -asterisk │ │ │ │ -keycap_ten │ │ │ │ -capital_abcd │ │ │ │ -information_source │ │ │ │ -ideograph_advantage │ │ │ │ -congratulations │ │ │ │ -red_circle │ │ │ │ -orange_circle │ │ │ │ -yellow_circle │ │ │ │ -green_circle │ │ │ │ -large_blue_circle │ │ │ │ -purple_circle │ │ │ │ -brown_circle │ │ │ │ -black_circle │ │ │ │ -white_circle │ │ │ │ -red_square │ │ │ │ -orange_square │ │ │ │ -yellow_square │ │ │ │ -green_square │ │ │ │ -blue_square │ │ │ │ -purple_square │ │ │ │ -brown_square │ │ │ │ -black_large_square │ │ │ │ -white_large_square │ │ │ │ -black_medium_square │ │ │ │ -white_medium_square │ │ │ │ -black_medium_small_square │ │ │ │ -white_medium_small_square │ │ │ │ -black_small_square │ │ │ │ -white_small_square │ │ │ │ -large_orange_diamond │ │ │ │ -large_blue_diamond │ │ │ │ -small_orange_diamond │ │ │ │ -small_blue_diamond │ │ │ │ -small_red_triangle │ │ │ │ -small_red_triangle_down │ │ │ │ -diamond_shape_with_a_dot_inside │ │ │ │ -radio_button │ │ │ │ -white_square_button │ │ │ │ -black_square_button │ │ │ │ -checkered_flag │ │ │ │ -triangular_flag_on_post │ │ │ │ -crossed_flags │ │ │ │ -black_flag │ │ │ │ -white_flag │ │ │ │ -rainbow_flag │ │ │ │ -transgender_flag │ │ │ │ -pirate_flag │ │ │ │ -ascension_island │ │ │ │ -united_arab_emirates │ │ │ │ -afghanistan │ │ │ │ -antigua_barbuda │ │ │ │ -anguilla │ │ │ │ -antarctica │ │ │ │ -argentina │ │ │ │ -american_samoa │ │ │ │ -australia │ │ │ │ -aland_islands │ │ │ │ -azerbaijan │ │ │ │ -bosnia_herzegovina │ │ │ │ -barbados │ │ │ │ -bangladesh │ │ │ │ -burkina_faso │ │ │ │ -bulgaria │ │ │ │ -st_barthelemy │ │ │ │ -caribbean_netherlands │ │ │ │ -bouvet_island │ │ │ │ -botswana │ │ │ │ -cocos_islands │ │ │ │ -congo_kinshasa │ │ │ │ -central_african_republic │ │ │ │ -congo_brazzaville │ │ │ │ -switzerland │ │ │ │ -cote_divoire │ │ │ │ -cook_islands │ │ │ │ -cameroon │ │ │ │ -colombia │ │ │ │ -clipperton_island │ │ │ │ -costa_rica │ │ │ │ -cape_verde │ │ │ │ -christmas_island │ │ │ │ -czech_republic │ │ │ │ -diego_garcia │ │ │ │ -djibouti │ │ │ │ -dominica │ │ │ │ -dominican_republic │ │ │ │ -ceuta_melilla │ │ │ │ -western_sahara │ │ │ │ -ethiopia │ │ │ │ -european_union │ │ │ │ -falkland_islands │ │ │ │ -micronesia │ │ │ │ -faroe_islands │ │ │ │ -french_guiana │ │ │ │ -guernsey │ │ │ │ -gibraltar │ │ │ │ -greenland │ │ │ │ -guadeloupe │ │ │ │ -equatorial_guinea │ │ │ │ -south_georgia_south_sandwich_islands │ │ │ │ -guatemala │ │ │ │ -guinea_bissau │ │ │ │ -hong_kong │ │ │ │ -heard_mcdonald_islands │ │ │ │ -honduras │ │ │ │ -canary_islands │ │ │ │ -indonesia │ │ │ │ -isle_of_man │ │ │ │ -british_indian_ocean_territory │ │ │ │ -kyrgyzstan │ │ │ │ -cambodia │ │ │ │ -kiribati │ │ │ │ -st_kitts_nevis │ │ │ │ -north_korea │ │ │ │ -cayman_islands │ │ │ │ -kazakhstan │ │ │ │ -st_lucia │ │ │ │ -liechtenstein │ │ │ │ -sri_lanka │ │ │ │ -lithuania │ │ │ │ -luxembourg │ │ │ │ -montenegro │ │ │ │ -st_martin │ │ │ │ -madagascar │ │ │ │ -marshall_islands │ │ │ │ -macedonia │ │ │ │ -mongolia │ │ │ │ -northern_mariana_islands │ │ │ │ -martinique │ │ │ │ -mauritania │ │ │ │ -montserrat │ │ │ │ -mauritius │ │ │ │ -maldives │ │ │ │ -malaysia │ │ │ │ -mozambique │ │ │ │ -new_caledonia │ │ │ │ -norfolk_island │ │ │ │ -nicaragua │ │ │ │ -netherlands │ │ │ │ -new_zealand │ │ │ │ -french_polynesia │ │ │ │ -papua_new_guinea │ │ │ │ -philippines │ │ │ │ -pakistan │ │ │ │ -st_pierre_miquelon │ │ │ │ -pitcairn_islands │ │ │ │ -puerto_rico │ │ │ │ -palestinian_territories │ │ │ │ -portugal │ │ │ │ -paraguay │ │ │ │ -saudi_arabia │ │ │ │ -solomon_islands │ │ │ │ -seychelles │ │ │ │ -singapore │ │ │ │ -st_helena │ │ │ │ -slovenia │ │ │ │ -svalbard_jan_mayen │ │ │ │ -slovakia │ │ │ │ -sierra_leone │ │ │ │ -san_marino │ │ │ │ -suriname │ │ │ │ -south_sudan │ │ │ │ -sao_tome_principe │ │ │ │ -el_salvador │ │ │ │ -sint_maarten │ │ │ │ -swaziland │ │ │ │ -tristan_da_cunha │ │ │ │ -turks_caicos_islands │ │ │ │ -french_southern_territories │ │ │ │ -thailand │ │ │ │ -tajikistan │ │ │ │ -timor_leste │ │ │ │ -turkmenistan │ │ │ │ -trinidad_tobago │ │ │ │ -tanzania │ │ │ │ -us_outlying_islands │ │ │ │ -united_nations │ │ │ │ -uzbekistan │ │ │ │ -vatican_city │ │ │ │ -st_vincent_grenadines │ │ │ │ -venezuela │ │ │ │ -british_virgin_islands │ │ │ │ -us_virgin_islands │ │ │ │ -wallis_futuna │ │ │ │ -south_africa │ │ │ │ -zimbabwe │ │ │ │ -scotland │ │ │ │ -emojis-0.1.4.1-IVrHw6bUYsNFXtMQtJeHjU │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -emojis-0.1.4.1-IVrHw6bUYsNFXtMQtJeHjU:Trie.Trie │ │ │ │ -System/Console/CmdArgs/Text.hs:102:19-53|z1 : zs │ │ │ │ -fromJust │ │ │ │ - │ │ │ │ +emptyError │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +head_empty │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ + │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +Hledger.Data.AccountName │ │ │ │ +./Hledger/Data/AccountName.hs │ │ │ │ + (split) │ │ │ │ +AccountName │ │ │ │ +expenses:vacation │ │ │ │ +expenses │ │ │ │ +assets:checking │ │ │ │ +assets:cash │ │ │ │ +mixedAmountStripCosts │ │ │ │ +amounts with total costs are combined │ │ │ │ +amounts with different unit costs are not combined │ │ │ │ +amounts with same unit cost are combined │ │ │ │ +costless same-commodity amounts are combined │ │ │ │ +a missing amount overrides any other amounts │ │ │ │ +showMixedAmountWithoutCost │ │ │ │ +showMixedAmount │ │ │ │ +adding mixed amounts with total costs │ │ │ │ +adding mixed amounts to zero, the commodity and amount style are preserved │ │ │ │ +comparing mixed amounts compares based on quantities │ │ │ │ +$1.00 @ │ │ │ │ +showAmount │ │ │ │ +adding amounts without costs │ │ │ │ +negating amounts │ │ │ │ +assertBool │ │ │ │ +amountLooksZero │ │ │ │ +amountCost │ │ │ │ +./Hledger/Data/Amount.hs │ │ │ │ libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ lastError │ │ │ │ - │ │ │ │ - colspan=' │ │ │ │ - style=' │ │ │ │ -padding-left: │ │ │ │ -white-space:nowrap; │ │ │ │ -./System/Console/CmdArgs/Text.hs │ │ │ │ -TextFormat │ │ │ │ -System.Console.CmdArgs.Text │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud │ │ │ │ -System/Console/CmdArgs/Text.hs:57:39-40|case │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Text.Line │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Text.Cols │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Text.HTML │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Text.Wrap │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -System.Console.CmdArgs.Verbosity.Verbosity │ │ │ │ -toEnum{Verbosity}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{Verbosity}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{Verbosity}: tried to take `pred' of first tag in enumeration │ │ │ │ -./System/Console/CmdArgs/Verbosity.hs │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud │ │ │ │ -System.Console.CmdArgs.Verbosity │ │ │ │ -Verbosity │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Verbosity.Quiet │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Verbosity.Normal │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Verbosity.Loud │ │ │ │ -System.Console.CmdArgs.Explicit.expandArgsAt, over 15 @ directives deep: │ │ │ │ -System.Console.CmdArgs.Explicit.expandArgsAt, recursion in @ directives: │ │ │ │ -./System/Console/CmdArgs/Explicit/ExpandArgsAt.hs │ │ │ │ -System.Console.CmdArgs.Explicit.ExpandArgsAt │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud │ │ │ │ -Commands: │ │ │ │ -[COMMAND] ... │ │ │ │ -[OPTIONS] │ │ │ │ -'HelpFormatZsh │ │ │ │ -'HelpFormatBash │ │ │ │ -'HelpFormatAll │ │ │ │ -'HelpFormatOne │ │ │ │ -'HelpFormatDefault │ │ │ │ -HelpFormat │ │ │ │ -toEnum{HelpFormat}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{HelpFormat}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{HelpFormat}: tried to take `pred' of first tag in enumeration │ │ │ │ -./System/Console/CmdArgs/Explicit/Help.hs │ │ │ │ -System.Console.CmdArgs.Explicit.Help │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud │ │ │ │ -HelpFormatZsh │ │ │ │ -HelpFormatBash │ │ │ │ -HelpFormatAll │ │ │ │ -HelpFormatOne │ │ │ │ -HelpFormatDefault │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Help.HelpFormatDefault │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Help.HelpFormatOne │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Help.HelpFormatAll │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Help.HelpFormatBash │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Help.HelpFormatZsh │ │ │ │ -'Ambiguous │ │ │ │ -'NotFound │ │ │ │ -LookupName │ │ │ │ -Unknown flag: -- │ │ │ │ -Flag requires argument: -- │ │ │ │ -Unhandled argument to flag, none expected: -- │ │ │ │ -Missing mode, wanted any of: │ │ │ │ -Unknown flag: - │ │ │ │ -Flag requires argument: - │ │ │ │ -Unhandled argument to flag, none expected: - │ │ │ │ -', could be any of: │ │ │ │ -Ambiguous │ │ │ │ -none expected: │ │ │ │ - expected: │ │ │ │ -at most │ │ │ │ -Unhandled argument, │ │ │ │ -System/Console/CmdArgs/Explicit/Process.hs:(107,1)-(114,42)|function processArg │ │ │ │ - unnamed arguments, but got only │ │ │ │ -Expected │ │ │ │ -./System/Console/CmdArgs/Explicit/Process.hs │ │ │ │ -System.Console.CmdArgs.Explicit.Process │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud │ │ │ │ +, displayZeroCommodity = │ │ │ │ +AmountFormat {displayCommodity = │ │ │ │ +, displayOneLine = │ │ │ │ +, displayForceDecimalMark = │ │ │ │ +, displayDigitGroups = │ │ │ │ +displayCommodityOrder = │ │ │ │ +, displayQuotes = │ │ │ │ +, displayColour = │ │ │ │ +, displayCost = │ │ │ │ +, displayMaxWidth = │ │ │ │ +, displayMinWidth = │ │ │ │ +, adTotal = │ │ │ │ +AmountDisplay {adBuilder = │ │ │ │ +overflow │ │ │ │ +Amount {acommodity= │ │ │ │ +, aquantity= │ │ │ │ +, acost= │ │ │ │ +, astyle= │ │ │ │ +(missing) │ │ │ │ +'AmountDisplay │ │ │ │ +AmountDisplay │ │ │ │ +'AmountFormat │ │ │ │ +AmountFormat │ │ │ │ +Hledger.Data.Amount │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +error, mixed amounts do not support multiplication │ │ │ │ +error, mixed amounts do not support signum │ │ │ │ +MixedAmount │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Amount.AmountDisplay │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Amount.AmountFormat │ │ │ │ +commodityStylesFromAmounts │ │ │ │ +multicommodity assertion │ │ │ │ +inclusive assertions │ │ │ │ +simple assertion on same day │ │ │ │ +transactionCheckAssertions │ │ │ │ +out-of-order │ │ │ │ +same-day-2 │ │ │ │ +same-day-1 │ │ │ │ +balance-assignment │ │ │ │ +missing-amounts │ │ │ │ +journalBalanceTransactions │ │ │ │ +balanced virtual postings need to balance among themselves (2) │ │ │ │ +balanced virtual postings need to balance among themselves │ │ │ │ +virtual postings don't need to balance │ │ │ │ +one zero posting is considered balanced for now │ │ │ │ +detect unbalanced, one posting │ │ │ │ +detect unbalanced │ │ │ │ +assertBool │ │ │ │ +detect balanced │ │ │ │ +isTransactionBalanced │ │ │ │ +balanceTransaction balances based on cost if there are total prices │ │ │ │ +assertRight │ │ │ │ +balanceTransaction balances based on cost if there are unit prices │ │ │ │ +conversion price is inferred │ │ │ │ +one missing amount is inferred │ │ │ │ +detect unbalanced entry, multiple missing amounts │ │ │ │ +assertLeft │ │ │ │ +detect unbalanced entry, sign error │ │ │ │ +balanceTransaction │ │ │ │ +transactionInferBalancingAmount │ │ │ │ +True, commodity_styles_ = │ │ │ │ +TBPExact} │ │ │ │ +, txn_balancing_ = │ │ │ │ +False, commodity_styles_ = │ │ │ │ +, infer_balancing_costs_ = │ │ │ │ +BalancingOpts {ignore_assertions_ = │ │ │ │ +The real postings' sum should be 0 but is: │ │ │ │ +The balanced virtual postings' sum should be 0 but is: │ │ │ │ +see 'Transaction balancing' in the hledger manual. │ │ │ │ +You can use --txn-balancing=old to keep it working, or fix it (recommended); │ │ │ │ +but hledger 1.50+ checks more strictly, using the entry's local precision. │ │ │ │ +Note, hledger <1.50 accepted this entry because of the global display precision, │ │ │ │ +The real postings all have the same sign. Consider negating some of them. │ │ │ │ +The balanced virtual postings all have the same sign. Consider negating some of them. │ │ │ │ +costInferrerFor: inferred cost: │ │ │ │ +BalancingOpts │ │ │ │ +'BalancingOpts │ │ │ │ +BalancingState │ │ │ │ +'BalancingState │ │ │ │ +HasBalancingOpts │ │ │ │ +hledger reg -I '%s'%s │ │ │ │ +To troubleshoot, check this account's running balance with assertions disabled, eg: │ │ │ │ +(difference: %s) │ │ │ │ +but the calculated balance is: %s │ │ │ │ +the asserted balance is: %s │ │ │ │ +%s at this point, %s, ignoring costs, │ │ │ │ +Balance assertion failed in %s │ │ │ │ + (with costs: │ │ │ │ + (with cost: │ │ │ │ +excluding subaccounts │ │ │ │ +including subaccounts │ │ │ │ +In commodity │ │ │ │ +Across all commodities │ │ │ │ +Balance assignments and custom posting dates may not be combined. │ │ │ │ +Balance assignments may not be used on postings with a custom posting date │ │ │ │ +Please write the posting amount explicitly (or remove the posting date). │ │ │ │ +Balance assignments and auto postings may not be combined. │ │ │ │ +Balance assignments may not be used on accounts affected by auto posting rules │ │ │ │ +(it makes balancing the journal impossible). │ │ │ │ +Please write the posting amount explicitly (or remove the auto posting rule(s)). │ │ │ │ +This %stransaction is unbalanced. │ │ │ │ +multi-commodity │ │ │ │ +transactionInferBalancingAmount: balancing amount styles: │ │ │ │ +transactionInferBalancingAmount: balancing amount styled: │ │ │ │ +There can't be more than one balanced virtual posting with no amount. │ │ │ │ +(Remember to put two or more spaces between account and amount.) │ │ │ │ +There can't be more than one real posting with no amount. │ │ │ │ +balanceTransactionHelper: amounts after balancing-cost-inferring: │ │ │ │ +balanceTransactionHelper: balancing amounts inferred: │ │ │ │ +Automatic commodity conversion is not enabled. │ │ │ │ +or recording conversion price(s) with @, @@ or equity postings. │ │ │ │ +Consider adjusting this entry's amounts, adding missing postings, │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +Data.Array.Base │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Error in array index; │ │ │ │ + not in range [0.. │ │ │ │ +Balancing │ │ │ │ +./Hledger/Data/Balancing.hs │ │ │ │ +Hledger.Data.Balancing │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ lastError │ │ │ │ -at least │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Process.NotFound │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Process.Ambiguous │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Process.Found │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Process.S │ │ │ │ -expected boolean value (true/false) │ │ │ │ -disabled │ │ │ │ -Sanity check failed, multiple │ │ │ │ -Empty names │ │ │ │ -Empty group contents │ │ │ │ -Empty group name │ │ │ │ -flag names │ │ │ │ -'FlagOptRare │ │ │ │ -'FlagOpt │ │ │ │ -'FlagNone │ │ │ │ -'FlagReq │ │ │ │ -FlagInfo │ │ │ │ -System.Console.CmdArgs.Explicit.Type │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud │ │ │ │ -System/Console/CmdArgs/Explicit/Type.hs:(121,1)-(122,31)|function fromFlagOpt │ │ │ │ -FlagNone │ │ │ │ -FlagOptRare │ │ │ │ -FlagOpt │ │ │ │ -, groupNamed = │ │ │ │ -, groupHidden = │ │ │ │ -Group {groupUnnamed = │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -System/Console/CmdArgs/Explicit/Type.hs:117:17-18|case │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Type.Mode │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Type.Arg │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Type.Flag │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Type.FlagReq │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Type.FlagOpt │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Type.FlagOptRare │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Type.FlagNone │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Type.Group │ │ │ │ -./System/Console/CmdArgs/Explicit/Complete.hs │ │ │ │ -FILE/DIR │ │ │ │ -DIR/FILE │ │ │ │ -'CompleteDir │ │ │ │ -'CompleteFile │ │ │ │ -'CompleteValue │ │ │ │ -Complete │ │ │ │ -System.Console.CmdArgs.Explicit.Complete │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud │ │ │ │ -echo TODO: help add Zsh completions to cmdargs programs │ │ │ │ -complete -o bashdefault -F _ │ │ │ │ -# Completion for │ │ │ │ - echo echo COMPREPLY: ${#COMPREPLY[@]} = ${COMPREPLY[@]} >> cmdargs.tmp │ │ │ │ - unset IFS │ │ │ │ - done │ │ │ │ - esac │ │ │ │ - for x in `compgen -d -- "$match"`; do │ │ │ │ - local match=`expr match "${x:4}" '[^ ]* \(.*\)'` │ │ │ │ - local prefix=`expr match "${x:4}" '\([^ ]*\)'` │ │ │ │ - DIR\ *) │ │ │ │ - done │ │ │ │ - add $prefix$x │ │ │ │ - for x in `compgen -f -- "$match"`; do │ │ │ │ - local match=`expr match "${x:5}" '[^ ]* \(.*\)'` │ │ │ │ - local prefix=`expr match "${x:5}" '\([^ ]*\)'` │ │ │ │ - FILE\ *) │ │ │ │ - ;; │ │ │ │ - add ${x:6} │ │ │ │ - VALUE\ *) │ │ │ │ - case $x in │ │ │ │ - for x in $result ; do │ │ │ │ - unset CMDARGS_COMPLETE_POS │ │ │ │ - unset CMDARGS_COMPLETE │ │ │ │ - echo $result >> cmdargs.tmp │ │ │ │ - echo Call \(${COMP_WORDS[@]:1}, $CMDARGS_COMPLETE\) > cmdargs.tmp │ │ │ │ - if [ -n $CMDARGS_DEBUG ]; then │ │ │ │ - ${COMP_WORDS[@]:1}` │ │ │ │ - result=` │ │ │ │ - export CMDARGS_COMPLETE=$((${COMP_CWORD} - 1)) │ │ │ │ - IFS=$'\n\r' │ │ │ │ - function add { COMPREPLY[((${#COMPREPLY[@]} + 1))]=$1 ; } │ │ │ │ - COMPREPLY=() │ │ │ │ - # local CMDARGS_DEBUG=1 # uncomment to debug this script │ │ │ │ -# Generated by CmdArgs: http://community.haskell.org/~ndm/cmdargs/ │ │ │ │ -System/Console/CmdArgs/Explicit/Complete.hs:21:17-18|case │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Complete.CompleteValue │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Complete.CompleteFile │ │ │ │ -cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Complete.CompleteDir │ │ │ │ -ile header │ │ │ │ -ame in header │ │ │ │ -nd of line │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Balancing.C:HasBalancingOpts │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Balancing.BalancingState │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Balancing.BalancingOpts │ │ │ │ +Bad month │ │ │ │ +quarterly │ │ │ │ +december │ │ │ │ +november │ │ │ │ +september │ │ │ │ +february │ │ │ │ +DateSpan │ │ │ │ +weekday: should not happen: attempted to find │ │ │ │ +saturday │ │ │ │ +thursday │ │ │ │ +wednesday │ │ │ │ +Nothing) │ │ │ │ +DateSpan ( │ │ │ │ +%Y.%m.%d │ │ │ │ +%Y/%m/%d │ │ │ │ +%Y-%m-%d │ │ │ │ +advanceToNthWeekday: should not happen │ │ │ │ +./Hledger/Data/Dates.hs │ │ │ │ +Hledger.Data.Dates │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +Year must contain at least 4 digits: │ │ │ │ +biweekly │ │ │ │ +fortnightly │ │ │ │ +bimonthly │ │ │ │ +weekendday │ │ │ │ +nextmonthandday: day should be 1..31, not │ │ │ │ +nextmonthandday: month should be 1..12, not │ │ │ │ +nextnthdayofmonth: day should be 1..31, not │ │ │ │ +bad smart date: │ │ │ │ +yesterday │ │ │ │ +tomorrow │ │ │ │ +could not parse date %s %s │ │ │ │ +Hledger.Data.Dates.quarterstartp: invalid date found │ │ │ │ ./Text/Megaparsec/Internal.hs │ │ │ │ Text.Megaparsec.Internal │ │ │ │ megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ fromList │ │ │ │ -scaped double-quote │ │ │ │ -nescaped character │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'ConversionError │ │ │ │ -Data.Csv.Parser.Megaparsec.Internals.ConversionError │ │ │ │ -ConversionError │ │ │ │ -conversion error: │ │ │ │ -ConversionError │ │ │ │ -Data.Csv.Parser.Megaparsec.Internals │ │ │ │ -cassava-megaparsec-2.1.1-DD3ZozOVEPR3pyEmqZVVjg │ │ │ │ -in named field │ │ │ │ -no field named │ │ │ │ -Scientific │ │ │ │ -incomplete field parse, leftover: │ │ │ │ -parseOnly: impossible error! │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -head_empty │ │ │ │ +failed to parse: │ │ │ │ +beforepslines │ │ │ │ +assertionline │ │ │ │ +account │ │ │ │ +overflow │ │ │ │ +Hledger.Data.Errors │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +journalDateSpan │ │ │ │ + jlastreadtime: │ │ │ │ + jfiles: │ │ │ │ + jfinalcommentlines: │ │ │ │ + jtxns: │ │ │ │ + jtxnmodifiers: │ │ │ │ + jinferredmarketprices: │ │ │ │ + jpricedirectives: │ │ │ │ + jglobalcommoditystyles: │ │ │ │ + jinferredcommoditystyles: │ │ │ │ + jdeclaredcommodities: │ │ │ │ + jaccounttypes: │ │ │ │ + jdeclaredaccounttypes: │ │ │ │ + jdeclaredaccounttags: │ │ │ │ + jdeclaredaccounts: │ │ │ │ + jdeclaredtags: │ │ │ │ + jdeclaredpayees: │ │ │ │ + jincludefilestack: │ │ │ │ + jparsealiases: │ │ │ │ + jparseparentaccounts: │ │ │ │ + jparsedecimalmark: │ │ │ │ + jparsedefaultcommodity: │ │ │ │ + jparsedefaultyear: │ │ │ │ libraries/text/src/Data/Text.hs │ │ │ │ Data.Text │ │ │ │ text-2.1.3-inplace │ │ │ │ -Invalid UTF-8 stream │ │ │ │ -. Input record: │ │ │ │ - into a │ │ │ │ -cannot unpack array of length │ │ │ │ -expected │ │ │ │ -'C:DefaultOrdered │ │ │ │ -DefaultOrdered │ │ │ │ -GToNamedRecordHeader │ │ │ │ -'C:ToRecord │ │ │ │ -ToRecord │ │ │ │ -'C:ToNamedRecord │ │ │ │ -ToNamedRecord │ │ │ │ -GToRecord │ │ │ │ -GFromRecordProd │ │ │ │ -GFromRecordSum │ │ │ │ -'C:FromNamedRecord │ │ │ │ -FromNamedRecord │ │ │ │ -GFromNamedRecord │ │ │ │ -'C:FromRecord │ │ │ │ -FromRecord │ │ │ │ -GFromRecord │ │ │ │ -'C:FromField │ │ │ │ -FromField │ │ │ │ -'C:ToField │ │ │ │ -'Options │ │ │ │ -src/Data/Vector.hs │ │ │ │ -Data.Vector │ │ │ │ -Cannot derive DefaultOrdered for constructors without selectors │ │ │ │ -You cannot derive DefaultOrdered for constructors without selectors. │ │ │ │ -src/Data/Csv/Conversion.hs │ │ │ │ -Data.Csv.Conversion │ │ │ │ -cassava-0.5.4.1-uyOW3fbM9a6iPaM6S3Ffn │ │ │ │ -undefined │ │ │ │ -fieldLabelModifier =~ │ │ │ │ -Options { │ │ │ │ -_column_A │ │ │ │ -checkError │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -checkIndex │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -Data.Vector.Generic │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -cassava-0.5.4.1-uyOW3fbM9a6iPaM6S3Ffn:Data.Csv.Conversion.Proxy │ │ │ │ --Infinity │ │ │ │ -Infinity │ │ │ │ -formatRealFloat/doFmt/Exponent: [] │ │ │ │ - not in range [0.. │ │ │ │ -Error in array index; │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -pred{FPFormat}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{FPFormat}: tried to take `succ' of last tag in enumeration │ │ │ │ -toEnum{FPFormat}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -src/Data/Csv/Conversion/Internal.hs │ │ │ │ -'Generic │ │ │ │ -'Exponent │ │ │ │ -FPFormat │ │ │ │ -Data.Csv.Conversion.Internal │ │ │ │ -cassava-0.5.4.1-uyOW3fbM9a6iPaM6S3Ffn │ │ │ │ -Exponent │ │ │ │ -Negative exponent │ │ │ │ -cassava-0.5.4.1-uyOW3fbM9a6iPaM6S3Ffn:Data.Csv.Conversion.Internal.Exponent │ │ │ │ -cassava-0.5.4.1-uyOW3fbM9a6iPaM6S3Ffn:Data.Csv.Conversion.Internal.Fixed │ │ │ │ -cassava-0.5.4.1-uyOW3fbM9a6iPaM6S3Ffn:Data.Csv.Conversion.Internal.Generic │ │ │ │ -Failed reading: satisfy │ │ │ │ -letter_iso8859_15 │ │ │ │ -letter_ascii │ │ │ │ -Failed reading: satisfyWith │ │ │ │ -Data.Attoparsec.ByteString.Char8 │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -Failed reading: takeWhile1 │ │ │ │ -Negative exponent │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Char8.SP │ │ │ │ -satisfyElem │ │ │ │ -endOfInput │ │ │ │ -./Data/Attoparsec/Internal.hs │ │ │ │ -undefined │ │ │ │ -not enough input │ │ │ │ -Data.Attoparsec.Internal │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -'Incomplete │ │ │ │ -'Complete │ │ │ │ -'Partial │ │ │ │ -Data.Attoparsec.Internal.Types │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -Failed reading: mzero │ │ │ │ -Failed reading: mempty │ │ │ │ -Failed reading: empty │ │ │ │ -Incomplete │ │ │ │ -Complete │ │ │ │ -Pos {fromPos = │ │ │ │ -Failed reading: │ │ │ │ -Partial _ │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.C:Chunk │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Complete │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Incomplete │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Fail │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Partial │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Done │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Attoparsec.Number.Number │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -Data.Attoparsec.Number │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Number.I │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Number.D │ │ │ │ -Data.Attoparsec.ByteString.Buffer │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Buffer.Buf │ │ │ │ -Data.Attoparsec.ByteString.FastSet │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -FastSet Sorted │ │ │ │ -FastSet Table │ │ │ │ -internal/Data/Attoparsec/ByteString/FastSet.hs:46:15-16|case │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.I │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.Sorted │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.Table │ │ │ │ -Data.Attoparsec.Text.Buffer │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.Buffer.Buf │ │ │ │ -undefined │ │ │ │ -Failed reading: takeWhile1 │ │ │ │ -Failed reading: takeWhileIncAcc reached end of input │ │ │ │ -Failed reading: takeWhileIncluding reached end of input │ │ │ │ -Failed reading: satisfy │ │ │ │ -Failed reading: skip │ │ │ │ -Failed reading: satisfyWith │ │ │ │ -parseOnly: impossible error! │ │ │ │ -./Data/Attoparsec/ByteString/Internal.hs │ │ │ │ -Data.Attoparsec.ByteString.Internal │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Internal.T │ │ │ │ -src/Data/CallStack.hs │ │ │ │ -Data.CallStack │ │ │ │ -call-stack-0.4.0-EjFBRDTUovx8UGmuZFAQAM │ │ │ │ -callStack │ │ │ │ -System.Console.ANSI │ │ │ │ -ansi-terminal-1.1.5-FszpEGPXnXp6vXauWXuziW │ │ │ │ -Negative exponent │ │ │ │ -getReportedLayerColor does not support underlining. │ │ │ │ -getReport requires a list of terminating sequences. │ │ │ │ -unix/System/Console/ANSI/Internal.hs │ │ │ │ -System.Console.ANSI.Internal │ │ │ │ -ansi-terminal-1.1.5-FszpEGPXnXp6vXauWXuziW │ │ │ │ -INSIDE_EMACS │ │ │ │ -System.Console.ANSI.Codes │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ -src/System/Console/ANSI/Types.hs:161:13-14|case │ │ │ │ - (r g b) is outside of a 6 level (6x6x6) color cube. │ │ │ │ - (gray) is outside of the range 0 to 23. │ │ │ │ -toEnum{Color}: tag ( │ │ │ │ -toEnum{ColorIntensity}: tag ( │ │ │ │ -toEnum{ConsoleLayer}: tag ( │ │ │ │ -toEnum{BlinkSpeed}: tag ( │ │ │ │ -toEnum{Underlining}: tag ( │ │ │ │ -toEnum{ConsoleIntensity}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -SetPaletteColor │ │ │ │ -SetColor │ │ │ │ -SetSwapForegroundBackground │ │ │ │ -SetVisible │ │ │ │ -SetItalicized │ │ │ │ -SetDefaultColor │ │ │ │ -SetRGBColor │ │ │ │ -SetBlinkSpeed │ │ │ │ -SetUnderlining │ │ │ │ -SetConsoleIntensity │ │ │ │ -pred{Color}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{Color}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ColorIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{ColorIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ConsoleLayer}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{ConsoleLayer}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{BlinkSpeed}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{BlinkSpeed}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{Underlining}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{Underlining}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ConsoleIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{ConsoleIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ -src/System/Console/ANSI/Types.hs │ │ │ │ -'SetDefaultColor │ │ │ │ -'SetPaletteColor │ │ │ │ -'SetColor │ │ │ │ -'SetBlinkSpeed │ │ │ │ -'SetUnderlining │ │ │ │ -'SetSwapForegroundBackground │ │ │ │ -'SetVisible │ │ │ │ -'SetItalicized │ │ │ │ -'SetConsoleIntensity │ │ │ │ -'SetRGBColor │ │ │ │ -'NormalIntensity │ │ │ │ -'FaintIntensity │ │ │ │ -'BoldIntensity │ │ │ │ -ConsoleIntensity │ │ │ │ -'NoUnderline │ │ │ │ -'DashedUnderline │ │ │ │ -'DottedUnderline │ │ │ │ -'CurlyUnderline │ │ │ │ -'DoubleUnderline │ │ │ │ -'SingleUnderline │ │ │ │ -'NoBlink │ │ │ │ -'RapidBlink │ │ │ │ -'SlowBlink │ │ │ │ -BlinkSpeed │ │ │ │ -'Underlining │ │ │ │ -'Background │ │ │ │ -'Foreground │ │ │ │ -ConsoleLayer │ │ │ │ -ColorIntensity │ │ │ │ -'Magenta │ │ │ │ -System.Console.ANSI.Types │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ -SetDefaultColor │ │ │ │ -SetPaletteColor │ │ │ │ -SetRGBColor │ │ │ │ -SetColor │ │ │ │ -SetSwapForegroundBackground │ │ │ │ -SetVisible │ │ │ │ -SetBlinkSpeed │ │ │ │ -SetUnderlining │ │ │ │ -SetItalicized │ │ │ │ -SetConsoleIntensity │ │ │ │ -NormalIntensity │ │ │ │ -FaintIntensity │ │ │ │ -BoldIntensity │ │ │ │ -NoUnderline │ │ │ │ -DashedUnderline │ │ │ │ -DottedUnderline │ │ │ │ -CurlyUnderline │ │ │ │ -DoubleUnderline │ │ │ │ -SingleUnderline │ │ │ │ -RapidBlink │ │ │ │ -SlowBlink │ │ │ │ -Underlining │ │ │ │ -Background │ │ │ │ -Foreground │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Reset │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetConsoleIntensity │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetItalicized │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetUnderlining │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetBlinkSpeed │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetVisible │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetSwapForegroundBackground │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetColor │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetRGBColor │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetPaletteColor │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetDefaultColor │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.BoldIntensity │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.FaintIntensity │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NormalIntensity │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SingleUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DoubleUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.CurlyUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DottedUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DashedUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SlowBlink │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.RapidBlink │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoBlink │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Foreground │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Background │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Underlining │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Dull │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Vivid │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Black │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Red │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Green │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Yellow │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Blue │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Magenta │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Cyan │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.White │ │ │ │ -Data.Colour │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -withOpacity │ │ │ │ -transparent │ │ │ │ - `withOpacity` │ │ │ │ -Data.Colour.SRGB.Linear.rgb │ │ │ │ -Data.Colour.SRGB.Linear.rgb │ │ │ │ -Data.Colour.SRGB.sRGB24read: no parse │ │ │ │ -./Data/Colour/SRGB.hs │ │ │ │ -Data.Colour.SRGB │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -'RGBSpace │ │ │ │ -RGBSpace │ │ │ │ -'TransferFunction │ │ │ │ -TransferFunction │ │ │ │ -Data.Colour.RGBSpace │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -Data/Colour/RGBSpace.hs:75:3-34|[r, g, b] │ │ │ │ -Data/Colour/RGBSpace.hs:68:3-34|[r0, g0, b0] │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.RGBSpace │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.TransferFunction │ │ │ │ -ColourOps │ │ │ │ -AffineSpace │ │ │ │ -AlphaColour │ │ │ │ -./Data/Colour/Internal.hs │ │ │ │ -Data.Colour.Internal │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.C:ColourOps │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGBA │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Alpha │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGB │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Blue │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Green │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Red │ │ │ │ -Data.Colour.Chan │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -mkRGBGamut │ │ │ │ -'RGBGamut │ │ │ │ -RGBGamut │ │ │ │ -Data.Colour.RGB │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -Data/Colour/RGB.hs:114:3-31|Just o │ │ │ │ -Data/Colour/RGB.hs:113:3-49|[x, y, z] │ │ │ │ -mkRGBGamut │ │ │ │ -, channelBlue = │ │ │ │ -, channelGreen = │ │ │ │ -RGB {channelRed = │ │ │ │ -channelBlue │ │ │ │ -channelGreen │ │ │ │ -channelRed │ │ │ │ -;colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGBGamut │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGB │ │ │ │ -Data.Colour.Matrix │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -Data/Colour/Matrix.hs:(29,1)-(34,21)|function inverse │ │ │ │ -Data/Colour/Matrix.hs:(35,1)-(36,41)|function determinant │ │ │ │ -Chromaticity │ │ │ │ -Data.Colour.CIE.Chromaticity │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -mkChromaticity │ │ │ │ -mkChromaticity │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.CIE.Chromaticity.Chroma │ │ │ │ -Data.Colour.SRGB.Linear │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -Data.Colour.CIE.Illuminant │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -'Decimal │ │ │ │ -'Scientific │ │ │ │ -'Generic │ │ │ │ -NumberFormat │ │ │ │ -Data.Aeson.Encode.Pretty │ │ │ │ -aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q │ │ │ │ -aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.Config │ │ │ │ -aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.PState │ │ │ │ -aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.Generic │ │ │ │ -aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.Scientific │ │ │ │ -aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.Decimal │ │ │ │ -aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.Custom │ │ │ │ -aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.Spaces │ │ │ │ -aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.Tab │ │ │ │ -compile │ │ │ │ -compile :: bad <>, expected number, got │ │ │ │ -compile :: unknown character class ' │ │ │ │ -compile :: path separator within [] │ │ │ │ -compile :: unclosed [] in pattern │ │ │ │ -compile :: unclosed <> in pattern │ │ │ │ -compile :: bad <>, expected number followed by - in │ │ │ │ -'MatchOptions │ │ │ │ -MatchOptions │ │ │ │ -'CompOptions │ │ │ │ -'Pattern │ │ │ │ -'Literal │ │ │ │ -'LongLiteral │ │ │ │ -'CharRange │ │ │ │ -'OpenRange │ │ │ │ -'Unmatchable │ │ │ │ -'AnyDirectory │ │ │ │ -'AnyNonPathSeparator │ │ │ │ -'NonPathSeparator │ │ │ │ -'PathSeparator │ │ │ │ -'ExtSeparator │ │ │ │ -, errorRecovery = │ │ │ │ -, pathSepInRanges = │ │ │ │ -, recursiveWildcards = │ │ │ │ -, wildcards = │ │ │ │ -, numberRanges = │ │ │ │ -, characterRanges = │ │ │ │ -CompOptions {characterClasses = │ │ │ │ -errorRecovery │ │ │ │ -pathSepInRanges │ │ │ │ -recursiveWildcards │ │ │ │ -wildcards │ │ │ │ -numberRanges │ │ │ │ -characterRanges │ │ │ │ -characterClasses │ │ │ │ -CompOptions │ │ │ │ -System/FilePath/Glob/Base.hs:72:14-15|case │ │ │ │ -Glob.optimizeCharRange :: internal error │ │ │ │ -Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM │ │ │ │ -System.FilePath.Glob.Base │ │ │ │ -./System/FilePath/Glob/Base.hs │ │ │ │ -Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.MatchOptions │ │ │ │ -Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.CompOptions │ │ │ │ -Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.Literal │ │ │ │ -Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.ExtSeparator │ │ │ │ -Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.PathSeparator │ │ │ │ -Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.NonPathSeparator │ │ │ │ -Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.CharRange │ │ │ │ -Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.OpenRange │ │ │ │ -Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.AnyNonPathSeparator │ │ │ │ -Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.AnyDirectory │ │ │ │ -Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.LongLiteral │ │ │ │ -Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.Unmatchable │ │ │ │ -Glob.matchTypedAndGo :: internal error │ │ │ │ -Data.DList.head: empty DList │ │ │ │ -./Data/DList/Internal.hs │ │ │ │ -Data.DList.Internal │ │ │ │ -dlist-1.0-DC28CIkaVKlAQr1GAQABod │ │ │ │ -TypedPattern │ │ │ │ -'GlobOptions │ │ │ │ -GlobOptions │ │ │ │ -./System/FilePath/Glob/Directory.hs │ │ │ │ -System.FilePath.Glob.Directory │ │ │ │ -Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM │ │ │ │ -Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Directory.Any │ │ │ │ -Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Directory.Dir │ │ │ │ -Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Directory.AnyDir │ │ │ │ -Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Directory.GlobOptions │ │ │ │ -ExtSeparator survived optimization? │ │ │ │ -System/FilePath/Glob/Match.hs:(157,4)-(178,53)|function go │ │ │ │ -./System/FilePath/Glob/Match.hs │ │ │ │ -System.FilePath.Glob.Match │ │ │ │ -Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM │ │ │ │ -fromLeft :: Right │ │ │ │ -Glob.increasingSeq :: internal error │ │ │ │ -./System/FilePath/Glob/Utils.hs │ │ │ │ -System.FilePath.Glob.Utils │ │ │ │ -Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM │ │ │ │ -Data.Decimal.divide: Divisor must be > 0. │ │ │ │ -round default defn: Bad value │ │ │ │ -Impossible happened: │ │ │ │ - is too big ten power to represent as Decimal │ │ │ │ - has no decimal denominator │ │ │ │ -Data.Decimal.allocate: allocation list must not sum to zero. │ │ │ │ -src/Data/Decimal.hs │ │ │ │ -'Decimal │ │ │ │ -DecimalRaw │ │ │ │ -Data.Decimal │ │ │ │ -Decimal-0.5.2-AklgH2P23aL4MD4gmNPGrt │ │ │ │ -Negative exponent │ │ │ │ -Decimal-0.5.2-AklgH2P23aL4MD4gmNPGrt:Data.Decimal.Decimal │ │ │ │ -Numeric/RootFinding.hs:117:13-14|case │ │ │ │ -Numeric/RootFinding.hs:183:13-14|case │ │ │ │ -Numeric/RootFinding.hs:291:13-14|case │ │ │ │ -'NewtonBisection │ │ │ │ -'NewtonStep │ │ │ │ -'NewtonRoot │ │ │ │ -'NewtonNoBracket │ │ │ │ -'NewtonParam │ │ │ │ -'RiddersBisect │ │ │ │ -'RiddersStep │ │ │ │ -'RiddersRoot │ │ │ │ -'RiddersNoBracket │ │ │ │ -'RiddersParam │ │ │ │ -'C:IterationStep │ │ │ │ -IterationStep │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'SearchFailed │ │ │ │ -'NotBracketed │ │ │ │ -Numeric.RootFinding.Root │ │ │ │ -Numeric.RootFinding.Tolerance │ │ │ │ -Numeric.RootFinding.RiddersParam │ │ │ │ -Numeric.RootFinding.RiddersStep │ │ │ │ -Numeric.RootFinding.NewtonParam │ │ │ │ -Numeric.RootFinding.NewtonStep │ │ │ │ -NewtonRoot │ │ │ │ -NewtonBisection │ │ │ │ -NewtonNoBracket │ │ │ │ -NewtonRoot │ │ │ │ -NewtonBisection │ │ │ │ -NewtonStep │ │ │ │ -newtonTol │ │ │ │ -newtonMaxIter │ │ │ │ -, newtonTol = │ │ │ │ -NewtonParam {newtonMaxIter = │ │ │ │ -RiddersRoot │ │ │ │ -RiddersBisect │ │ │ │ -RiddersNoBracket │ │ │ │ -RiddersRoot │ │ │ │ -RiddersBisect │ │ │ │ -RiddersStep │ │ │ │ -riddersTol │ │ │ │ -riddersMaxIter │ │ │ │ -, riddersTol = │ │ │ │ -RiddersParam {riddersMaxIter = │ │ │ │ -Numeric/RootFinding.hs:67:13-14|case │ │ │ │ -SearchFailed │ │ │ │ -NotBracketed │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L │ │ │ │ -Numeric.RootFinding │ │ │ │ -Tolerance │ │ │ │ -RiddersParam │ │ │ │ -RiddersStep │ │ │ │ -NewtonParam │ │ │ │ -NewtonStep │ │ │ │ -math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.NewtonStep │ │ │ │ -math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.NewtonBisection │ │ │ │ -math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.NewtonRoot │ │ │ │ -math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.NewtonNoBracket │ │ │ │ -math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.NewtonParam │ │ │ │ -math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.RiddersStep │ │ │ │ -math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.RiddersBisect │ │ │ │ -math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.RiddersRoot │ │ │ │ -math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.RiddersNoBracket │ │ │ │ -math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.RiddersParam │ │ │ │ -math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.RelTol │ │ │ │ -math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.AbsTol │ │ │ │ -math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.NotBracketed │ │ │ │ -math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.SearchFailed │ │ │ │ -math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L:Numeric.RootFinding.Root │ │ │ │ -Numeric.MathFunctions.Comparison │ │ │ │ -math-functions-0.3.4.4-8OxMXDYS4Q9CUedJKvBT7L │ │ │ │ -This usage is not supported │ │ │ │ -uriOptions │ │ │ │ -Not a HTTP or HTTPS URL │ │ │ │ -IgnoreResponse │ │ │ │ -JsonResponse │ │ │ │ -BsResponse │ │ │ │ -LbsResponse │ │ │ │ -Authorization │ │ │ │ -application/json; charset=utf-8 │ │ │ │ -application/x-www-form-urlencoded │ │ │ │ -multipart/form-data; boundary= │ │ │ │ -application/json │ │ │ │ -Data.Text.Internal │ │ │ │ -text-2.1.3-inplace │ │ │ │ -'C:HttpMethod │ │ │ │ -HttpMethod │ │ │ │ -'CanHaveBody │ │ │ │ -CanHaveBody │ │ │ │ -MonadHttp │ │ │ │ -'VanillaHttpException │ │ │ │ -'JsonHttpException │ │ │ │ -'C:RequestComponent │ │ │ │ -RequestComponent │ │ │ │ -HttpResponse │ │ │ │ -'LbsResponse │ │ │ │ -LbsResponse │ │ │ │ -'BsResponse │ │ │ │ -BsResponse │ │ │ │ -'JsonResponse │ │ │ │ -JsonResponse │ │ │ │ -'IgnoreResponse │ │ │ │ -IgnoreResponse │ │ │ │ -QueryParam │ │ │ │ -'C:HttpBody │ │ │ │ -HttpBody │ │ │ │ -'ReqBodyMultipart │ │ │ │ -ReqBodyMultipart │ │ │ │ -'ReqBodyUrlEnc │ │ │ │ -ReqBodyUrlEnc │ │ │ │ -'FormUrlEncodedParam │ │ │ │ -FormUrlEncodedParam │ │ │ │ -'ReqBodyLbs │ │ │ │ -ReqBodyLbs │ │ │ │ -'ReqBodyBs │ │ │ │ -ReqBodyBs │ │ │ │ -'ReqBodyFile │ │ │ │ -ReqBodyFile │ │ │ │ -'ReqBodyJson │ │ │ │ -ReqBodyJson │ │ │ │ -'NoReqBody │ │ │ │ -NoReqBody │ │ │ │ -'OPTIONS │ │ │ │ -'CONNECT │ │ │ │ -HttpConfig │ │ │ │ -https:// │ │ │ │ -generalBracket │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -VanillaHttpException │ │ │ │ -JsonHttpException │ │ │ │ -HttpException │ │ │ │ -Network.HTTP.Req.Scheme │ │ │ │ -Network.HTTP.Req.Url │ │ │ │ -a type signature in an instance │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf │ │ │ │ -Network.HTTP.Req │ │ │ │ -./Network/HTTP/Req.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.Url │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.Option │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.Http │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.Https │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.CanHaveBody │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.NoBody │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.C:MonadHttp │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.VanillaHttpException │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.JsonHttpException │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.C:HttpResponse │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.C:QueryParam │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.C:HttpBody │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.ReqBodyMultipart │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.NoReqBody │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.PATCH │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.OPTIONS │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.CONNECT │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.TRACE │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.DELETE │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.PUT │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.HEAD │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.POST │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.GET │ │ │ │ -req-3.13.4-HgceYa8BqUd8AYUwlNeOJf:Network.HTTP.Req.HttpConfig │ │ │ │ -Total cumulative delay would be: │ │ │ │ -Negative exponent │ │ │ │ -src/Control/Retry.hs │ │ │ │ +emptyError │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +Hledger.Data.Journal │ │ │ │ +./Hledger/Data/Journal.hs │ │ │ │ +Journal │ │ │ │ +income:salary │ │ │ │ +income:gifts │ │ │ │ +assets:bank:saving │ │ │ │ +expenses:food │ │ │ │ +expenses:supplies │ │ │ │ +assets:cash │ │ │ │ +eat & shop │ │ │ │ +take a loan │ │ │ │ +liabilities:debts │ │ │ │ +assets:bank:checking │ │ │ │ +description │ │ │ │ +up to 30 transactions above description similarity threshold │ │ │ │ + ordered by recency-weighted similarity: │ │ │ │ +weighted:%8.3f age:%4d similarity:%5.3f %s %s │ │ │ │ +journalStyleInfluencingAmounts │ │ │ │ +journalInferCommodityStyles │ │ │ │ +Journal %s with %d transactions, %d accounts: %s, commodity styles: %s │ │ │ │ +Journal %s with %d transactions, %d accounts: %s │ │ │ │ +Journal %s with %d transactions, %d accounts │ │ │ │ +jinferredmarketprices: │ │ │ │ +(unknown) │ │ │ │ +, acct decls renumbered: │ │ │ │ +journalConcat: │ │ │ │ +, acct decls : │ │ │ │ stimes: positive multiplier expected │ │ │ │ -ConsultPolicyOverrideDelay │ │ │ │ -Nothing} │ │ │ │ -, rsPreviousDelay = │ │ │ │ -, rsCumulativeDelay = │ │ │ │ -RetryStatus {rsIterNumber = │ │ │ │ -src/Control/Retry.hs:222:29-30|case │ │ │ │ -] Encountered │ │ │ │ -Retrying. │ │ │ │ -Crashing. │ │ │ │ -'RetryPolicyM │ │ │ │ -RetryPolicyM │ │ │ │ -'RetryStatus │ │ │ │ -'ConsultPolicyOverrideDelay │ │ │ │ -'ConsultPolicy │ │ │ │ -'DontRetry │ │ │ │ -RetryAction │ │ │ │ -Control.Retry │ │ │ │ -retry-0.9.3.1-2acAbTWBJA869HDrjnSmjY │ │ │ │ -rsPreviousDelay │ │ │ │ -rsCumulativeDelay │ │ │ │ -rsIterNumber │ │ │ │ -RetryStatus │ │ │ │ -ConsultPolicyOverrideDelay │ │ │ │ -ConsultPolicy │ │ │ │ -DontRetry │ │ │ │ -retry-0.9.3.1-2acAbTWBJA869HDrjnSmjY:Control.Retry.RetryStatus │ │ │ │ -retry-0.9.3.1-2acAbTWBJA869HDrjnSmjY:Control.Retry.DontRetry │ │ │ │ -retry-0.9.3.1-2acAbTWBJA869HDrjnSmjY:Control.Retry.ConsultPolicy │ │ │ │ -retry-0.9.3.1-2acAbTWBJA869HDrjnSmjY:Control.Retry.ConsultPolicyOverrideDelay │ │ │ │ -MonadUnliftIO │ │ │ │ -UnliftIO │ │ │ │ -Control.Monad.IO.Unlift │ │ │ │ -unliftio-core-0.2.1.0-4w0XdrbbaozL3byKowXR47 │ │ │ │ -unliftio-core-0.2.1.0-4w0XdrbbaozL3byKowXR47:Control.Monad.IO.Unlift.C:MonadUnliftIO │ │ │ │ -MonadBaseControl │ │ │ │ -MonadTransControl │ │ │ │ -Control.Monad.Trans.Control │ │ │ │ -monad-control-1.0.3.1-8SlV1hwVqyt4BTWAvWAys3 │ │ │ │ -monad-control-1.0.3.1-8SlV1hwVqyt4BTWAvWAys3:Control.Monad.Trans.Control.C:MonadBaseControl │ │ │ │ -monad-control-1.0.3.1-8SlV1hwVqyt4BTWAvWAys3:Control.Monad.Trans.Control.C:MonadTransControl │ │ │ │ -MonadBase │ │ │ │ -Control.Monad.Base │ │ │ │ -transformers-base-0.4.6-D2C6ntY92a2LpGEpHgWgaB │ │ │ │ -transformers-base-0.4.6-D2C6ntY92a2LpGEpHgWgaB:Control.Monad.Base.C:MonadBase │ │ │ │ -alid IPv6 address │ │ │ │ -ath piece │ │ │ │ -./Text/Megaparsec.hs │ │ │ │ -Text.Megaparsec │ │ │ │ -fromJust │ │ │ │ -SCII alpha character │ │ │ │ -SCII alpha-numeric character │ │ │ │ +%s = BALANCE │ │ │ │ +Consider adding a new balance assertion to the above posting. Eg: │ │ │ │ +the last assertion was on %s, %d days before this latest posting. │ │ │ │ +In account: %s │ │ │ │ +must have a recent one, not more than %d days older than their latest posting. │ │ │ │ +The recentassertions check is enabled, so accounts with balance assertions │ │ │ │ +account %s │ │ │ │ +Consider adding an account directive. Examples: │ │ │ │ +account "%s" has not been declared. │ │ │ │ +Strict account checking is enabled, and │ │ │ │ +commodity 1.000,00 %s │ │ │ │ +commodity %s1000.00 │ │ │ │ +Consider adding a commodity directive. Examples: │ │ │ │ +commodity %s has not been declared. │ │ │ │ +Strict commodity checking is enabled, and │ │ │ │ +payee %s │ │ │ │ +Consider adding a payee directive. Examples: │ │ │ │ +payee %s has not been declared. │ │ │ │ +Strict payee checking is enabled, and │ │ │ │ +Consider adding a tag directive. Examples: │ │ │ │ +tag %s has not been declared. │ │ │ │ +Strict tag checking is enabled, and │ │ │ │ +Hledger.Data.JournalChecks │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +Ordered dates checking is enabled, and this transaction's │ │ │ │ +date (%s) is out of order with the previous transaction. │ │ │ │ +Consider moving this entry into date order, or adjusting its date. │ │ │ │ +'FoldAcc │ │ │ │ +Hledger.Data.JournalChecks.Ordereddates │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.JournalChecks.Ordereddates.FoldAcc │ │ │ │ +./Hledger/Data/JournalChecks/Uniqueleafnames.hs │ │ │ │ +Checking for unique account leaf names is enabled, and │ │ │ │ +account leaf name %s is not unique. │ │ │ │ +It appears in these account names, which are used in %d places: │ │ │ │ +Consider changing these account names so their last parts are different. │ │ │ │ +Hledger.Data.JournalChecks.Uniqueleafnames │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +Hledger.Data.Json │ │ │ │ + to target value │ │ │ │ +could not decode JSON in │ │ │ │ +laccounts │ │ │ │ +ljournal │ │ │ │ +jlastreadtime │ │ │ │ +jfinalcommentlines │ │ │ │ +jperiodictxns │ │ │ │ +jtxnmodifiers │ │ │ │ +jinferredmarketprices │ │ │ │ +jpricedirectives │ │ │ │ +jglobalcommoditystyles │ │ │ │ +jinferredcommoditystyles │ │ │ │ +jdeclaredcommodities │ │ │ │ +jaccounttypes │ │ │ │ +jdeclaredaccounttypes │ │ │ │ +jdeclaredaccounttags │ │ │ │ +jdeclaredaccounts │ │ │ │ +jdeclaredtags │ │ │ │ +jdeclaredpayees │ │ │ │ +jincludefilestack │ │ │ │ +jparsetimeclockentries │ │ │ │ +jparsealiases │ │ │ │ +jparseparentaccounts │ │ │ │ +jparsedecimalmark │ │ │ │ +jparsedefaultcommodity │ │ │ │ +jparsedefaultyear │ │ │ │ +tmpostingrules │ │ │ │ +tmquerytxt │ │ │ │ +tmprIsMultiplier │ │ │ │ +tmprPosting │ │ │ │ +ptpostings │ │ │ │ +ptcomment │ │ │ │ +ptdescription │ │ │ │ +ptstatus │ │ │ │ +ptsourcepos │ │ │ │ +ptinterval │ │ │ │ +ptperiodexpr │ │ │ │ +pdamount │ │ │ │ +pdcommodity │ │ │ │ +pdsourcepos │ │ │ │ +parsing Hledger.Data.Types.Transaction(Transaction) failed, │ │ │ │ +parsing Hledger.Data.Types.Posting(Posting) failed, │ │ │ │ +tprecedingcomment │ │ │ │ +tsourcepos │ │ │ │ +tdescription │ │ │ │ +tcomment │ │ │ │ +tpostings │ │ │ │ +ptransaction │ │ │ │ +Hledger.Data.Types.Posting(Posting) │ │ │ │ +Hledger.Data.Types.Transaction(Transaction) │ │ │ │ +parsing Hledger.Data.Types.BalanceData(BalanceData) failed, │ │ │ │ +Hledger.Data.Types.BalanceData(BalanceData) │ │ │ │ +parsing Hledger.Data.Types.BalanceAssertion(BalanceAssertion) failed, │ │ │ │ +Hledger.Data.Types.BalanceAssertion(BalanceAssertion) │ │ │ │ +parsing Hledger.Data.Types.MarketPrice(MarketPrice) failed, │ │ │ │ +Hledger.Data.Types.MarketPrice(MarketPrice) │ │ │ │ +Hledger.Data.Types │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +PeriodData │ │ │ │ +Hledger.Data.Types.PostingType │ │ │ │ +Hledger.Data.Types.Status │ │ │ │ +tlcomment │ │ │ │ +tldescription │ │ │ │ +tlaccount │ │ │ │ +tldatetime │ │ │ │ +tlsourcepos │ │ │ │ +SetBalance │ │ │ │ +SetRequiredHours │ │ │ │ +FinalOut │ │ │ │ +RegexAlias │ │ │ │ +BasicAlias │ │ │ │ +PeriodTo │ │ │ │ +PeriodFrom │ │ │ │ +PeriodBetween │ │ │ │ +YearPeriod │ │ │ │ +QuarterPeriod │ │ │ │ +MonthPeriod │ │ │ │ +WeekPeriod │ │ │ │ +DayPeriod │ │ │ │ +PeriodAll │ │ │ │ +DaysOfWeek │ │ │ │ +MonthAndDay │ │ │ │ +MonthDay │ │ │ │ +NthWeekdayOfMonth │ │ │ │ +Quarters │ │ │ │ +NoInterval │ │ │ │ +bdexcludingsubs │ │ │ │ +bdincludingsubs │ │ │ │ +bdnumpostings │ │ │ │ +baamount │ │ │ │ +bainclusive │ │ │ │ +baposition │ │ │ │ +(TotalCost) │ │ │ │ +(UnitCost) │ │ │ │ +Hledger.Data.Types.AmountCost │ │ │ │ +parsing Hledger.Data.Types.Amount(Amount) failed, │ │ │ │ +Hledger.Data.Types.Amount(Amount) │ │ │ │ +aquantity │ │ │ │ +acommodity │ │ │ │ +TotalCost │ │ │ │ +UnitCost │ │ │ │ +parsing Data.Decimal.DecimalRaw(Decimal) failed, │ │ │ │ +Data.Decimal.DecimalRaw(Decimal) │ │ │ │ +parsing Hledger.Data.Types.AccountDeclarationInfo(AccountDeclarationInfo) failed, │ │ │ │ +Hledger.Data.Types.AccountDeclarationInfo(AccountDeclarationInfo) │ │ │ │ +expected Bool, but encountered │ │ │ │ +parsing Hledger.Data.Types.AmountStyle(AmountStyle) failed, │ │ │ │ +Hledger.Data.Types.AmountStyle(AmountStyle) │ │ │ │ +Hledger.Data.Types.Side │ │ │ │ +Hledger.Data.Types.Rounding │ │ │ │ +expected String, but encountered │ │ │ │ +parsing Text.Megaparsec.Pos.SourcePos(SourcePos) failed, │ │ │ │ +Text.Megaparsec.Pos.SourcePos(SourcePos) │ │ │ │ +pdperiods │ │ │ │ +tdicomment │ │ │ │ +pdicomment │ │ │ │ +adicomment │ │ │ │ +adideclarationorder │ │ │ │ +adisourcepos │ │ │ │ +Liability │ │ │ │ +Conversion │ │ │ │ +RegularPosting │ │ │ │ +VirtualPosting │ │ │ │ +BalancedVirtualPosting │ │ │ │ +ascommodityside │ │ │ │ +ascommodityspaced │ │ │ │ +asdigitgroups │ │ │ │ +asdecimalmark │ │ │ │ +asprecision │ │ │ │ +asrounding │ │ │ │ +NoRounding │ │ │ │ +SoftRounding │ │ │ │ +HardRounding │ │ │ │ +AllRounding │ │ │ │ +sourceName │ │ │ │ +sourceLine │ │ │ │ +sourceColumn │ │ │ │ +Unmarked │ │ │ │ +adeclarationinfo │ │ │ │ +aparent_ │ │ │ │ +paccount │ │ │ │ +pcomment │ │ │ │ +pbalanceassertion │ │ │ │ +ptransaction_ │ │ │ │ +poriginal │ │ │ │ +decimalPlaces │ │ │ │ +decimalMantissa │ │ │ │ +floatingPoint │ │ │ │ +Hledger.Data.Types.DigitGroupStyle │ │ │ │ +DigitGroups │ │ │ │ +Ledger with %d transactions, %d accounts │ │ │ │ +./Hledger/Data/Ledger.hs │ │ │ │ +Hledger.Data.Ledger │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +ledgerFromJournal │ │ │ │ +%04d-%02d │ │ │ │ +./Hledger/Data/Period.hs │ │ │ │ +Hledger.Data.Period │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +assertLeft │ │ │ │ +newline not parsed │ │ │ │ +%20(account) %.10(total) │ │ │ │ +%20.10(date) │ │ │ │ +%.10(date) │ │ │ │ +%20(date) │ │ │ │ +%-(date) │ │ │ │ +Hello %(date)! │ │ │ │ +%(total) │ │ │ │ +parseStringFormat │ │ │ │ + description │ │ │ │ +description │ │ │ │ +formatStringHelper │ │ │ │ +BottomAligned │ │ │ │ +TopAligned │ │ │ │ +OneLine │ │ │ │ +FormatLiteral │ │ │ │ +FormatField │ │ │ │ +FieldNo │ │ │ │ +DepthSpacerField │ │ │ │ +TotalField │ │ │ │ +DescriptionField │ │ │ │ +DefaultDateField │ │ │ │ +AccountField │ │ │ │ +Hledger/Data/StringFormat.hs:63:19-20|case │ │ │ │ +Hledger/Data/StringFormat.hs:77:21-22|case │ │ │ │ +ReportItemField │ │ │ │ +'AccountField │ │ │ │ +'DefaultDateField │ │ │ │ +'DescriptionField │ │ │ │ +'TotalField │ │ │ │ +'DepthSpacerField │ │ │ │ +'FieldNo │ │ │ │ +StringFormatComponent │ │ │ │ +'FormatLiteral │ │ │ │ +'FormatField │ │ │ │ +'OneLine │ │ │ │ +'TopAligned │ │ │ │ +'BottomAligned │ │ │ │ +Hledger/Data/StringFormat.hs:50:19-20|case │ │ │ │ +depth_spacer │ │ │ │ +description │ │ │ │ +rintable character │ │ │ │ +Hledger/Data/StringFormat.hs:139:35-58|(m, _) : _ │ │ │ │ ./Text/Megaparsec/Internal.hs │ │ │ │ Text.Megaparsec.Internal │ │ │ │ megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ -uery parameter │ │ │ │ -ragment character │ │ │ │ -nreserved character │ │ │ │ -ub-delimiter │ │ │ │ -exadecimal digit │ │ │ │ -ASCII alpha character │ │ │ │ -ASCII alpha-numeric character │ │ │ │ -cheme that can be decoded as UTF-8 │ │ │ │ -username │ │ │ │ -sername that can be decoded as UTF-8 │ │ │ │ -assword that can be decoded as UTF-8 │ │ │ │ -ost that can be decoded as UTF-8 │ │ │ │ -path piece │ │ │ │ -ath piece that can be decoded as UTF-8 │ │ │ │ -query parameter │ │ │ │ -!$'()*,; │ │ │ │ -uery key that can be decoded as UTF-8 │ │ │ │ -uery value that can be decoded as UTF-8 │ │ │ │ -fragment character │ │ │ │ -unreserved character │ │ │ │ -hexadecimal digit │ │ │ │ -sub-delimiter │ │ │ │ -!$&'()*+,;= │ │ │ │ fromList │ │ │ │ -ragment that can be decoded as UTF-8 │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl │ │ │ │ -Text.URI.Parser.Text │ │ │ │ -./Text/URI/Parser/Text.hs │ │ │ │ -!$'()*,; │ │ │ │ -!$&'()*+,;= │ │ │ │ -ASCII alpha character │ │ │ │ -alid IPv6 address │ │ │ │ -sub-delimiter │ │ │ │ -hexadecimal digit │ │ │ │ -unreserved character │ │ │ │ -ASCII alpha-numeric character │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl │ │ │ │ -Text.URI.Parser.Text.Utils │ │ │ │ -'C:RLabel │ │ │ │ -'DString │ │ │ │ -Text.URI.Render │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl │ │ │ │ +(unknown) │ │ │ │ +StringFormat │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +Hledger.Data.StringFormat │ │ │ │ +./Hledger/Data/StringFormat.hs │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.OneLine │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.TopAligned │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.BottomAligned │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.FormatLiteral │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.FormatField │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.AccountField │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.DefaultDateField │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.DescriptionField │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.TotalField │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.DepthSpacerField │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.StringFormat.FieldNo │ │ │ │ +overflow │ │ │ │ +Arg: onelineamounts │ │ │ │ +Type: Bool │ │ │ │ +In module `Hledger.Data.Posting' │ │ │ │ +commentAddTagNextLine │ │ │ │ +[1/2], a: │ │ │ │ +commentAddTag │ │ │ │ +(a:b:c:d) │ │ │ │ +concatAccountNames │ │ │ │ +joinAccountNames │ │ │ │ +accountNameWithPostingType │ │ │ │ +accountNameWithoutPostingType │ │ │ │ +./Hledger/Data/Posting.hs │ │ │ │ +accountNamePostingType │ │ │ │ +_generated-transaction │ │ │ │ +_modified-transaction │ │ │ │ +_generated-posting │ │ │ │ +_cost-posting │ │ │ │ +_conversion-posting │ │ │ │ +Hledger.Data.Posting │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ + to account name: │ │ │ │ +problem while applying account aliases: │ │ │ │ + value should be one of │ │ │ │ +, but is │ │ │ │ + must lie in the range │ │ │ │ +argument to │ │ │ │ + number: │ │ │ │ +could not parse │ │ │ │ +'RawOpts │ │ │ │ +Hledger.Data.RawOptions │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +RawOpts {unRawOpts = │ │ │ │ +timeclockToTransactions tests │ │ │ │ +gathering data │ │ │ │ +started yesterday, split session at midnight │ │ │ │ +split multi-day sessions at each midnight │ │ │ │ +auto-clock-out if needed │ │ │ │ +use the clockin time for auto-clockout if it's in the future │ │ │ │ +multiple open sessions │ │ │ │ +02:00-05:00 │ │ │ │ +01:00-03:00 │ │ │ │ +00:00-04:00 │ │ │ │ +05:00:00 │ │ │ │ +04:00:00 │ │ │ │ +03:00:00 │ │ │ │ +02:00:00 │ │ │ │ +01:00:00 │ │ │ │ +00:00:00 │ │ │ │ +00:00-23:59 │ │ │ │ +23:00-23:59 │ │ │ │ +23:00:00 │ │ │ │ +%H:%M:%S │ │ │ │ +Timeclock │ │ │ │ +./Hledger/Data/Timeclock.hs │ │ │ │ +stillopen │ │ │ │ +timeclock entries │ │ │ │ +sessions │ │ │ │ +Could not find previous clockin to match this clockout. │ │ │ │ +overlaps with session beginning at: │ │ │ │ +Overlapping sessions with the same account name are not supported. │ │ │ │ +This clockout time (%s) is earlier than the previous clockin. │ │ │ │ +Please adjust it to be later than %s. │ │ │ │ +This clockout is earlier than the clockin. │ │ │ │ +Expected a timeclock %s entry but got %s. │ │ │ │ +Please alternate i and o, beginning with i. │ │ │ │ +'Sessions │ │ │ │ +Sessions │ │ │ │ +'Session │ │ │ │ +Hledger.Data.Timeclock │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +, active = │ │ │ │ +Sessions {completed = │ │ │ │ +, out = │ │ │ │ +Session {in' = │ │ │ │ +%s %s %s %s │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Timeclock.Sessions │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Timeclock.Session │ │ │ │ + a 1 @ $2 │ │ │ │ +2010-01-01 x │ │ │ │ +show a transaction with a priced commodityless amount │ │ │ │ + expenses:food:groceries │ │ │ │ +show a transaction with one posting and a missing amount │ │ │ │ + assets:checking $-47.19 │ │ │ │ +show an unbalanced transaction, should not elide │ │ │ │ + assets:checking $-47.18 │ │ │ │ + expenses:food:groceries $47.18 │ │ │ │ +2007-01-28 coopportunity │ │ │ │ +show a balanced transaction │ │ │ │ +tcomment1 │ │ │ │ +tcomment2 │ │ │ │ +pcomment2 │ │ │ │ + * a 2.00h │ │ │ │ + * a $1.00 │ │ │ │ + ; tcomment2 │ │ │ │ +2012-05-14=2012-05-15 (code) desc ; tcomment1 │ │ │ │ +non-null transaction │ │ │ │ +0000-01-01 │ │ │ │ +null transaction │ │ │ │ +showTransaction │ │ │ │ +implicit-amount-not-last │ │ │ │ +explicit-amounts-not-explicitly-balanced │ │ │ │ +explicit-amounts-two-commodities │ │ │ │ +one-explicit-amount │ │ │ │ +explicit-amounts │ │ │ │ +implicit-amount │ │ │ │ +null-transaction │ │ │ │ +postingsAsLines │ │ │ │ +non-null posting │ │ │ │ +null posting │ │ │ │ +showPostingLines │ │ │ │ +assets:checking │ │ │ │ +expenses:food:groceries │ │ │ │ +coopportunity │ │ │ │ + c $-1.00 │ │ │ │ + b -1.00h │ │ │ │ + b -1.00h @ $1.00 │ │ │ │ + a $1.00 │ │ │ │ + (a) $1.00 │ │ │ │ + b $-1.00 │ │ │ │ + a $1.00 │ │ │ │ + * a 2.00h ; pcomment1 │ │ │ │ + ; tag3: val3 │ │ │ │ + ; pcomment2 │ │ │ │ + * a $1.00 ; pcomment1 │ │ │ │ +pcomment1 │ │ │ │ +pcomment2 │ │ │ │ + tag3: val3 │ │ │ │ + 0 │ │ │ │ +Transaction │ │ │ │ +Hledger/Data/Transaction.hs:367:52-81|Just a │ │ │ │ +matched costless postings: │ │ │ │ + balances amount │ │ │ │ +conversion posting │ │ │ │ + at precision │ │ │ │ + of costful posting │ │ │ │ + matches cost │ │ │ │ +conversion posting │ │ │ │ +matched costful postings: │ │ │ │ +Conversion postings must not have a cost: │ │ │ │ +Conversion postings must have a single-commodity amount: │ │ │ │ +Conversion postings must occur in adjacent pairs │ │ │ │ +pred{TransactionBalancingPrecision}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{TransactionBalancingPrecision}: tried to take `succ' of last tag in enumeration │ │ │ │ +'TBPExact │ │ │ │ +TransactionBalancingPrecision │ │ │ │ +toEnum{TransactionBalancingPrecision}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +./Hledger/Data/Transaction.hs │ │ │ │ +Hledger.Data.Transaction │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +TBPExact │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Transaction.TBPOld │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Transaction.TBPExact │ │ │ │ +_generated-posting │ │ │ │ +generated-posting │ │ │ │ +pramount │ │ │ │ +matchedamount │ │ │ │ +multipliedamount │ │ │ │ +%account │ │ │ │ +./Hledger/Data/TransactionModifier.hs │ │ │ │ +Hledger.Data.TransactionModifier │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +'NormallyNegative │ │ │ │ +'NormallyPositive │ │ │ │ +NormalSign │ │ │ │ +'BalanceData │ │ │ │ +BalanceData │ │ │ │ +'Account │ │ │ │ +'PeriodData │ │ │ │ +PeriodData │ │ │ │ +'Journal │ │ │ │ +'AccountDeclarationInfo │ │ │ │ +AccountDeclarationInfo │ │ │ │ +'TagDeclarationInfo │ │ │ │ +TagDeclarationInfo │ │ │ │ +'PayeeDeclarationInfo │ │ │ │ +PayeeDeclarationInfo │ │ │ │ +'Timedot │ │ │ │ +'Timeclock │ │ │ │ +'Ledger' │ │ │ │ +'Journal' │ │ │ │ +StorageFormat │ │ │ │ +SepFormat │ │ │ │ +'MarketPrice │ │ │ │ +MarketPrice │ │ │ │ +'PriceDirective │ │ │ │ +PriceDirective │ │ │ │ +'TimeclockEntry │ │ │ │ +TimeclockEntry │ │ │ │ +'FinalOut │ │ │ │ +'SetRequiredHours │ │ │ │ +'SetBalance │ │ │ │ +TimeclockCode │ │ │ │ +'PeriodicTransaction │ │ │ │ +PeriodicTransaction │ │ │ │ +'TransactionModifier │ │ │ │ +TransactionModifier │ │ │ │ +'TMPostingRule │ │ │ │ +TMPostingRule │ │ │ │ +'Posting │ │ │ │ +'Transaction │ │ │ │ +Transaction │ │ │ │ +'BalanceAssertion │ │ │ │ +BalanceAssertion │ │ │ │ +'Cleared │ │ │ │ +'Pending │ │ │ │ +'Unmarked │ │ │ │ +'BalancedVirtualPosting │ │ │ │ +'VirtualPosting │ │ │ │ +'RegularPosting │ │ │ │ +PostingType │ │ │ │ +MixedAmount │ │ │ │ +'MixedAmountKeyTotalCost │ │ │ │ +'MixedAmountKeyNoCost │ │ │ │ +'MixedAmountKeyUnitCost │ │ │ │ +MixedAmountKey │ │ │ │ +'C:HasAmounts │ │ │ │ +HasAmounts │ │ │ │ +'TotalCost │ │ │ │ +'UnitCost │ │ │ │ +AmountCost │ │ │ │ +'Commodity │ │ │ │ +Commodity │ │ │ │ +'AmountStyle │ │ │ │ +'DigitGroups │ │ │ │ +DigitGroupStyle │ │ │ │ +'AllRounding │ │ │ │ +'HardRounding │ │ │ │ +'SoftRounding │ │ │ │ +'NoRounding │ │ │ │ +Rounding │ │ │ │ +'Precision │ │ │ │ +'NaturalPrecision │ │ │ │ +AmountPrecision │ │ │ │ +'BasicAlias │ │ │ │ +'RegexAlias │ │ │ │ +AccountAlias │ │ │ │ +'Conversion │ │ │ │ +'Expense │ │ │ │ +'Revenue │ │ │ │ +'Liability │ │ │ │ +AccountType │ │ │ │ +'DepthSpec │ │ │ │ +DepthSpec │ │ │ │ +'MonthAndDay │ │ │ │ +'NthWeekdayOfMonth │ │ │ │ +'MonthDay │ │ │ │ +'Quarters │ │ │ │ +'DaysOfWeek │ │ │ │ +'NoInterval │ │ │ │ +Interval │ │ │ │ +'YearPeriod │ │ │ │ +'QuarterPeriod │ │ │ │ +'MonthPeriod │ │ │ │ +'PeriodBetween │ │ │ │ +'PeriodTo │ │ │ │ +'PeriodFrom │ │ │ │ +'WeekPeriod │ │ │ │ +'DayPeriod │ │ │ │ +'PeriodAll │ │ │ │ +'DateSpan │ │ │ │ +DateSpan │ │ │ │ +'SecondaryDate │ │ │ │ +'PrimaryDate │ │ │ │ +WhichDate │ │ │ │ +'SmartRelative │ │ │ │ +'SmartFromReference │ │ │ │ +'SmartMonth │ │ │ │ +'SmartCompleteDate │ │ │ │ +'SmartAssumeStart │ │ │ │ +SmartDate │ │ │ │ +'Quarter │ │ │ │ +SmartInterval │ │ │ │ +toEnum{Status}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{Status}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Status}: tried to take `pred' of first tag in enumeration │ │ │ │ +./Hledger/Data/Types.hs │ │ │ │ +Hledger.Data.Types │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +NormallyNegative │ │ │ │ +NormallyPositive │ │ │ │ +, adisourcepos = │ │ │ │ +, adideclarationorder = │ │ │ │ +, aditags = │ │ │ │ +AccountDeclarationInfo {adicomment = │ │ │ │ +TagDeclarationInfo {tdicomment = │ │ │ │ +, pditags = │ │ │ │ +PayeeDeclarationInfo {pdicomment = │ │ │ │ +, mprate = │ │ │ │ +, mpto = │ │ │ │ +, mpfrom = │ │ │ │ +MarketPrice {mpdate = │ │ │ │ +, pdamount = │ │ │ │ +, pdcommodity = │ │ │ │ +, pddate = │ │ │ │ +pdsourcepos = │ │ │ │ +PriceDirective { │ │ │ │ +, tmpostingrules = │ │ │ │ +TransactionModifier {tmquerytxt = │ │ │ │ +, tmprIsMultiplier = │ │ │ │ +TMPostingRule {tmprPosting = │ │ │ │ +, tpostings = │ │ │ │ +, ttags = │ │ │ │ +, tcomment = │ │ │ │ +, tdescription = │ │ │ │ +, tcode = │ │ │ │ +, tstatus = │ │ │ │ +, tdate2 = │ │ │ │ +, tdate = │ │ │ │ +, tsourcepos = │ │ │ │ +, tprecedingcomment = │ │ │ │ +tindex = │ │ │ │ +Transaction { │ │ │ │ +pstatus= │ │ │ │ +paccount= │ │ │ │ +pamount=Mixed │ │ │ │ +pcomment= │ │ │ │ +pbalanceassertion= │ │ │ │ +ptransaction= │ │ │ │ +poriginal= │ │ │ │ +PostingPP { │ │ │ │ +True, baposition = │ │ │ │ +False, baposition = │ │ │ │ +, bainclusive = │ │ │ │ +, batotal = │ │ │ │ +baamount = │ │ │ │ +BalanceAssertion { │ │ │ │ +BalancedVirtualPosting │ │ │ │ +VirtualPosting │ │ │ │ +RegularPosting │ │ │ │ +Nothing} │ │ │ │ +, cformat = │ │ │ │ +Commodity {csymbol = │ │ │ │ +asrounding │ │ │ │ +asprecision │ │ │ │ +asdecimalmark │ │ │ │ +asdigitgroups │ │ │ │ +ascommodityspaced │ │ │ │ +ascommodityside │ │ │ │ +AmountStyle │ │ │ │ +Precision │ │ │ │ +RegexAlias │ │ │ │ +BasicAlias │ │ │ │ +RegexAlias │ │ │ │ +BasicAlias │ │ │ │ +DepthSpec {dsFlatDepth = │ │ │ │ +, dsRegexpDepths = │ │ │ │ +MonthAndDay │ │ │ │ +NthWeekdayOfMonth │ │ │ │ +DaysOfWeek │ │ │ │ +MonthDay │ │ │ │ +Quarters │ │ │ │ +NoInterval │ │ │ │ +PeriodTo │ │ │ │ +PeriodFrom │ │ │ │ +QuarterPeriod │ │ │ │ +MonthPeriod │ │ │ │ +WeekPeriod │ │ │ │ +DayPeriod │ │ │ │ +PeriodAll │ │ │ │ +PeriodBetween │ │ │ │ +YearPeriod │ │ │ │ +SecondaryDate │ │ │ │ +PrimaryDate │ │ │ │ +SmartRelative │ │ │ │ +SmartFromReference │ │ │ │ +SmartAssumeStart │ │ │ │ +SmartCompleteDate │ │ │ │ +SmartMonth │ │ │ │ +timeclock │ │ │ │ stimes: positive multiplier expected │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Render.Renders │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Render.C:RLabel │ │ │ │ -ub-delimiter │ │ │ │ -nreserved character │ │ │ │ -!$&'()*+,;= │ │ │ │ -alid IPv6 address │ │ │ │ -exadecimal digit │ │ │ │ -./Text/Megaparsec.hs │ │ │ │ -Text.Megaparsec │ │ │ │ +Hledger/Data/Types.hs:259:13-14|case │ │ │ │ +Hledger/Data/Types.hs:104:45-46|case │ │ │ │ +Hledger/Data/Types.hs:138:13-14|case │ │ │ │ +Hledger/Data/Types.hs:155:13-14|case │ │ │ │ +Amount {acommodity = │ │ │ │ +, aquantity = │ │ │ │ +, astyle = │ │ │ │ +, acost = │ │ │ │ +UnitCost │ │ │ │ +TotalCost │ │ │ │ +AllRounding │ │ │ │ +HardRounding │ │ │ │ +SoftRounding │ │ │ │ +NoRounding │ │ │ │ +AmountStylePP │ │ │ │ +NaturalPrecision │ │ │ │ +Precision │ │ │ │ +Hledger/Data/Types.hs:300:13-14|case │ │ │ │ +DigitGroups │ │ │ │ +DigitGroups │ │ │ │ +MixedAmountKeyNoCost │ │ │ │ +MixedAmountKeyUnitCost │ │ │ │ +MixedAmountKeyTotalCost │ │ │ │ +Hledger/Data/Types.hs:381:13-14|case │ │ │ │ +Hledger/Data/Types.hs:685:13-14|case │ │ │ │ +Hledger/Data/Types.hs:236:13-14|case │ │ │ │ +}hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Ledger │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.NormallyPositive │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.NormallyNegative │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.BalanceData │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Account │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.PeriodData │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Journal │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.AccountDeclarationInfo │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.PayeeDeclarationInfo │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Rules │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Journal' │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Ledger' │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Timeclock │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Timedot │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Sep │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Csv │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Tsv │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Ssv │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.MarketPrice │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.PriceDirective │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.TimeclockEntry │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.SetBalance │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.SetRequiredHours │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.In │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Out │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.FinalOut │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.PeriodicTransaction │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.TransactionModifier │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.TMPostingRule │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Transaction │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Posting │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.BalanceAssertion │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Unmarked │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Pending │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Cleared │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.RegularPosting │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.VirtualPosting │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.BalancedVirtualPosting │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.MixedAmountKeyNoCost │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.MixedAmountKeyTotalCost │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.MixedAmountKeyUnitCost │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Amount │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.UnitCost │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.TotalCost │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Commodity │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.AmountStyle │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.DigitGroups │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.NoRounding │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.SoftRounding │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.HardRounding │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.AllRounding │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Precision │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.NaturalPrecision │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.L │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.R │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.BasicAlias │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.RegexAlias │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Asset │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Liability │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Equity │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Revenue │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Expense │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Cash │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Conversion │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.DepthSpec │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.NoInterval │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Days │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Weeks │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Months │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Quarters │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Years │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.NthWeekdayOfMonth │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.MonthDay │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.MonthAndDay │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.DaysOfWeek │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.DayPeriod │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.WeekPeriod │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.MonthPeriod │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.QuarterPeriod │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.YearPeriod │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.PeriodBetween │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.PeriodFrom │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.PeriodTo │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.PeriodAll │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.DateSpan │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Exact │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Flex │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.PrimaryDate │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.SecondaryDate │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.SmartCompleteDate │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.SmartAssumeStart │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.SmartFromReference │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.SmartMonth │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.SmartRelative │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Day │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Week │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Month │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Quarter │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Types.Year │ │ │ │ +marketPriceReverse │ │ │ │ +priceLookup │ │ │ │ +use prices inferred from costs? │ │ │ │ +forward prices: │ │ │ │ +forward and reverse prices: │ │ │ │ +valuation date: │ │ │ │ +errorEmptyList │ │ │ │ +makePriceGraph │ │ │ │ +, pgDefaultValuationCommodities = │ │ │ │ +, pgEdgesRev = │ │ │ │ +, pgEdges = │ │ │ │ +pgDate = │ │ │ │ +PriceGraph { │ │ │ │ +NoConversionOp │ │ │ │ +ConversionOp │ │ │ │ +'NoConversionOp │ │ │ │ +ValuationType │ │ │ │ +PriceGraph │ │ │ │ +'PriceGraph │ │ │ │ +Hledger/Data/Valuation.hs:71:18-19|case │ │ │ │ +, please report a bug │ │ │ │ +gave up searching for a price chain at length │ │ │ │ +price chain: │ │ │ │ +shortest path from %s to %s: │ │ │ │ +seeking %s to %s price │ │ │ │ +./Hledger/Data/Valuation.hs │ │ │ │ +Hledger.Data.Valuation │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ + using forward and reverse prices │ │ │ │ +all forward and reverse prices │ │ │ │ + using forward prices │ │ │ │ +default valuation commodity for │ │ │ │ +visibleinferredprices │ │ │ │ +visibledeclaredprices │ │ │ │ +effective forward prices │ │ │ │ +additional reverse prices │ │ │ │ +prices for choosing default valuation commodities, by date then parse order │ │ │ │ +amountValueAtDate: calculated value: │ │ │ │ +Valuation │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Valuation.PriceGraph │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Valuation.AtThen │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Valuation.AtEnd │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Valuation.AtNow │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Valuation.AtDate │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Valuation.NoConversionOp │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Data.Valuation.ToCost │ │ │ │ +payee|note │ │ │ │ +postingtag │ │ │ │ +matchesTransaction │ │ │ │ +a tag match on a posting also sees inherited tags │ │ │ │ +real:1 on balanced virtual posting fails │ │ │ │ +real:1 on virtual posting fails │ │ │ │ +real:1 on real posting │ │ │ │ +positive match on true posting status acquired from transaction │ │ │ │ +negative match on unmarked posting status │ │ │ │ +positive match on unmarked posting status │ │ │ │ +negative match on cleared posting status │ │ │ │ +positive match on cleared posting status │ │ │ │ +matchesPosting │ │ │ │ +matchesAccountExtra │ │ │ │ +a:bb:c:d │ │ │ │ +assertBool │ │ │ │ +matchesAccount │ │ │ │ +queryEndDate │ │ │ │ +queryStartDate │ │ │ │ +assertLeft │ │ │ │ +parseAmountQueryTerm │ │ │ │ +parseQueryTerm │ │ │ │ +filterQuery │ │ │ │ +parseBooleanQuery │ │ │ │ +parseQuery │ │ │ │ +simplifyQuery │ │ │ │ +>10000.10 │ │ │ │ +amt:>10000.10 │ │ │ │ +some value │ │ │ │ +tag:a=some value │ │ │ │ +inacct:a │ │ │ │ +date:20180101-201804 │ │ │ │ +date:from 2012/5/17 │ │ │ │ +date:2008 │ │ │ │ +status:0 │ │ │ │ +status:! │ │ │ │ +status:* │ │ │ │ +status:1 │ │ │ │ +acct:expenses:autres d │ │ │ │ +"acct:expenses:autres d │ │ │ │ +not:desc:a b │ │ │ │ +not:desc:'a b' │ │ │ │ +'not:a b' │ │ │ │ +not:'a b' │ │ │ │ +not (acct:a) │ │ │ │ +expenses:drink │ │ │ │ +expenses:food OR (tag:A expenses:drink) │ │ │ │ + acct:'a' acct:'b' │ │ │ │ +(acct:'a' acct:'b') │ │ │ │ +(desc:'a' AND desc:'b') │ │ │ │ +((desc:'a') AND (NOT desc:'b')) │ │ │ │ +(NOT (desc:'a') AND (desc:'b')) │ │ │ │ +((desc:'a') AND desc:'b' AND (desc:'c')) │ │ │ │ +((desc:'a') OR (desc:'b') AND (desc:'c')) │ │ │ │ +((desc:'a') AND (desc:'b') OR (desc:'c')) │ │ │ │ +acct:'expenses:food' AND desc:'b' │ │ │ │ +(((acct:'expenses:food'))) │ │ │ │ +expenses:food │ │ │ │ +(acct:'expenses:food') │ │ │ │ +( tag:"atag=a" ) │ │ │ │ +(tag:'atag=a') │ │ │ │ +'a a' 'b │ │ │ │ +desc:'x x' │ │ │ │ +inacct:a inacct:b │ │ │ │ +inacct:a desc:"b b" │ │ │ │ +expenses:autres d │ │ │ │ +acct:'expenses:autres d │ │ │ │ +penses' desc:b │ │ │ │ +failed to parse query: │ │ │ │ +could not parse │ │ │ │ +"status: │ │ │ │ +" gave a parse error: could not parse │ │ │ │ +" gave a │ │ │ │ +uery prefix │ │ │ │ ./Text/Megaparsec/Internal.hs │ │ │ │ Text.Megaparsec.Internal │ │ │ │ megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ fromList │ │ │ │ -, uriFragment = │ │ │ │ -, uriQuery = │ │ │ │ -, uriPath = │ │ │ │ -, uriAuthority = │ │ │ │ -URI {uriScheme = │ │ │ │ -, authPort = │ │ │ │ -, authHost = │ │ │ │ -Authority {authUserInfo = │ │ │ │ -, uiPassword = │ │ │ │ -UserInfo {uiUsername = │ │ │ │ -QueryParam │ │ │ │ -ParseException │ │ │ │ -ParseExceptionBs │ │ │ │ -" could not be lifted into a │ │ │ │ -The value " │ │ │ │ -RTextException │ │ │ │ -Text/URI/Types.hs:209:19-20|case │ │ │ │ -authPort │ │ │ │ -authHost │ │ │ │ -authUserInfo │ │ │ │ -Text.URI.Types.Authority │ │ │ │ -uiPassword │ │ │ │ -uiUsername │ │ │ │ -Text.URI.Types.UserInfo │ │ │ │ -Text.URI.Types.QueryParam │ │ │ │ -QueryFlag │ │ │ │ -Text.URI.Types.RText │ │ │ │ -RTextLabel │ │ │ │ -'Username │ │ │ │ -'Password │ │ │ │ -'PathPiece │ │ │ │ -'QueryKey │ │ │ │ -'QueryValue │ │ │ │ -'Fragment │ │ │ │ -QueryParam │ │ │ │ -UserInfo │ │ │ │ -Authority │ │ │ │ --._~!$&'()*+,;=: │ │ │ │ -elements │ │ │ │ -QueryFlag │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text.Internal │ │ │ │ -Text.URI.Types.RTextException │ │ │ │ -RTextException │ │ │ │ -uriFragment │ │ │ │ -uriQuery │ │ │ │ -uriAuthority │ │ │ │ -uriScheme │ │ │ │ -Text.URI.Types.URI │ │ │ │ -Text.URI.Types.RTextLabel │ │ │ │ -Fragment │ │ │ │ -QueryValue │ │ │ │ -QueryKey │ │ │ │ -PathPiece │ │ │ │ -Password │ │ │ │ -Username │ │ │ │ -Text.URI.Types.ParseExceptionBs │ │ │ │ -ParseExceptionBs │ │ │ │ -Text.URI.Types.ParseException │ │ │ │ -ParseException │ │ │ │ -'ParseException │ │ │ │ -'ParseExceptionBs │ │ │ │ -'QueryParam │ │ │ │ -'QueryFlag │ │ │ │ -'UserInfo │ │ │ │ -'Authority │ │ │ │ -'C:RLabel │ │ │ │ -'RTextException │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ +sorry, using date: in OR expressions is not supported. │ │ │ │ + as an account type code. │ │ │ │ +type:'s argument should be one or more of │ │ │ │ + as a status (should be *, ! or empty) │ │ │ │ +inacctonly: │ │ │ │ +depth: should be a positive number, but received │ │ │ │ +could not parse as a comparison operator followed by an optionally-signed number: │ │ │ │ +liability │ │ │ │ +conversion │ │ │ │ +generated-transaction │ │ │ │ +inacctonly │ │ │ │ +./Hledger/Query.hs │ │ │ │ +'QueryOptInAcct │ │ │ │ +'QueryOptInAcctOnly │ │ │ │ +QueryOpt │ │ │ │ +'AllPostings │ │ │ │ +'AnyPosting │ │ │ │ +'DepthAcct │ │ │ │ +'StatusQ │ │ │ │ +'AbsGtEq │ │ │ │ +'AbsLtEq │ │ │ │ +Hledger.Query │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +QueryOptInAcct │ │ │ │ +QueryOptInAcctOnly │ │ │ │ +Hledger/Query.hs:131:13-14|case │ │ │ │ +Hledger/Query.hs:157:21-22|case │ │ │ │ +StatusQ │ │ │ │ +DepthAcct │ │ │ │ +AnyPosting │ │ │ │ +AllPostings │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.QueryOptInAcctOnly │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.QueryOptInAcct │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Any │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.None │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Date │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Date2 │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.StatusQ │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Code │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Desc │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Tag │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Acct │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Type │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Depth │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.DepthAcct │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Real │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Amt │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Sym │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Not │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.And │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Or │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.AnyPosting │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.AllPostings │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Lt │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.LtEq │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Gt │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.GtEq │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.Eq │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.AbsLt │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.AbsLtEq │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.AbsGt │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.AbsGtEq │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Query.AbsEq │ │ │ │ +LEDGER_FILE points to nonexistent " │ │ │ │ +" were found │ │ │ │ +neither LEDGER_FILE nor " │ │ │ │ +readJournalFiles: │ │ │ │ +readJournalFile: │ │ │ │ +%s:%d: invalid date: "%s" │ │ │ │ +readJournal: trying reader │ │ │ │ +Or, specify an existing data file with -f or $LEDGER_FILE. │ │ │ │ +Please create it first, eg with "hledger add" or a text editor. │ │ │ │ +" was not found. │ │ │ │ +data file " │ │ │ │ +Creating hledger journal file │ │ │ │ + by hledger │ │ │ │ +; journal created │ │ │ │ +./Hledger/Read.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ -frequency │ │ │ │ -./Text/URI/Types.hs │ │ │ │ -Text.URI.Types │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl │ │ │ │ -fromJust │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.RTextException │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.C:RLabel │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.URI │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.Authority │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.UserInfo │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.QueryFlag │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.QueryParam │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.Scheme │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.Host │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.Username │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.Password │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.PathPiece │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.QueryKey │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.QueryValue │ │ │ │ -modern-uri-0.3.6.1-6QaqeswkrEQHO3DiSQUbvl:Text.URI.Types.Fragment │ │ │ │ -./Text/Megaparsec.hs │ │ │ │ -Text.Megaparsec │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ -fromJust │ │ │ │ -'IndentSome │ │ │ │ -'IndentMany │ │ │ │ -'IndentNone │ │ │ │ -IndentOpt │ │ │ │ -hexadecimal integer │ │ │ │ -octal integer │ │ │ │ -binary integer │ │ │ │ -literal character │ │ │ │ -./Text/Megaparsec/Char/Lexer.hs │ │ │ │ -Text.Megaparsec.Char.Lexer │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ -end of line │ │ │ │ -character │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Char.Lexer.SP │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Char.Lexer.IndentNone │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Char.Lexer.IndentMany │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Char.Lexer.IndentSome │ │ │ │ -Arg: $dShow │ │ │ │ -Type: Show s │ │ │ │ -In module `Text.Megaparsec.Error' │ │ │ │ -Text/Megaparsec/Error.hs:86:25-26|case │ │ │ │ -, bundlePosState = │ │ │ │ -ParseErrorBundle {bundleErrors = │ │ │ │ -FancyError │ │ │ │ -TrivialError │ │ │ │ -'\'' :| │ │ │ │ -Text/Megaparsec/Error.hs:104:25-26|case │ │ │ │ -ErrorFail │ │ │ │ -ErrorIndentation │ │ │ │ -ErrorCustom │ │ │ │ -Text/Megaparsec/Error.hs:(140,1)-(144,21)|case │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -end of input │ │ │ │ -bundlePosState │ │ │ │ -bundleErrors │ │ │ │ -Text.Megaparsec.Error.ParseErrorBundle │ │ │ │ -Text.Megaparsec.Error.ParseError │ │ │ │ -FancyError │ │ │ │ -TrivialError │ │ │ │ -Text.Megaparsec.Error.ErrorFancy │ │ │ │ -ErrorCustom │ │ │ │ -ErrorFail │ │ │ │ -ErrorIndentation │ │ │ │ -Text.Megaparsec.Error.ErrorItem │ │ │ │ -EndOfInput │ │ │ │ -ErrorItem │ │ │ │ -'EndOfInput │ │ │ │ -ErrorFancy │ │ │ │ -'ErrorCustom │ │ │ │ -'ErrorFail │ │ │ │ -'ErrorIndentation │ │ │ │ -ParseError │ │ │ │ -'FancyError │ │ │ │ -ParseErrorBundle │ │ │ │ -'ParseErrorBundle │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ +lastError │ │ │ │ +LatestDatesForFile │ │ │ │ +'LatestDatesForFile │ │ │ │ +LatestDatesForFile │ │ │ │ +Hledger.Read │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +.hledger.journal │ │ │ │ +LEDGER_FILE │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.LatestDatesForFile │ │ │ │ +--alias │ │ │ │ +empty string │ │ │ │ +space and amount │ │ │ │ +1.00.000,1 │ │ │ │ +1,000,000 │ │ │ │ +1,000.000,1 │ │ │ │ +1.000,000.1 │ │ │ │ +1,000.000.1 │ │ │ │ +1.555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555 │ │ │ │ +1.5555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555555 │ │ │ │ +assertParseError │ │ │ │ +$10 (@@) │ │ │ │ +total price, parenthesised │ │ │ │ +$10 (@) │ │ │ │ +unit price, parenthesised │ │ │ │ +total price │ │ │ │ +unit price │ │ │ │ +ends with decimal mark │ │ │ │ +assertParse │ │ │ │ +assertParseEq │ │ │ │ +oldtimeclock │ │ │ │ +txn-balancing │ │ │ │ +, should be one of: old, exact │ │ │ │ +could not parse --txn-balancing: ' │ │ │ │ +commodity-style │ │ │ │ +could not parse --commodity-style: ' │ │ │ │ +balanced │ │ │ │ +ignore-assertions │ │ │ │ +infer-costs │ │ │ │ +infer-equity │ │ │ │ +verbose-tags │ │ │ │ +forecast │ │ │ │ +--forecast's argument should not contain a report interval ( │ │ │ │ +could not parse forecast period : │ │ │ │ +obfuscate │ │ │ │ +edger-style lot cost │ │ │ │ +mount (for a balance assertion or assignment) │ │ │ │ +ransaction price │ │ │ │ +numberp quantity,precision,mdecimalpoint,mgrps │ │ │ │ +numberp suggestedStyle │ │ │ │ +rawnumberp │ │ │ │ +invalid number (excessive trailing digits) │ │ │ │ +invalid number (invalid use of separator) │ │ │ │ +Hledger/Read/Common.hs:1262:19-20|case │ │ │ │ +empty line or comment line beginning with │ │ │ │ +losing bracket ')' for transaction code │ │ │ │ +invalid time (bad second) │ │ │ │ +invalid time (bad minute) │ │ │ │ +invalid time (bad hour) │ │ │ │ +:' (minute-second separator) │ │ │ │ +:' (hour-minute separator) │ │ │ │ + digit (for a time zone) │ │ │ │ + second digit │ │ │ │ +edger-style lot date │ │ │ │ +not a bracketed date │ │ │ │ +onth or day │ │ │ │ +ull or partial date │ │ │ │ +This date has different separators, please use consistent separators. │ │ │ │ +ate separator │ │ │ │ +This is not a valid date, please fix it. │ │ │ │ +This partial date can not be parsed because the current year is unknown. │ │ │ │ +Please make it a full date, or add a default year directive. │ │ │ │ +./Hledger/Read/Common.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ -fromJust │ │ │ │ -ShowErrorComponent │ │ │ │ -'C:ShowErrorComponent │ │ │ │ -./Text/Megaparsec/Error.hs │ │ │ │ -Text.Megaparsec.Error │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ -fromList │ │ │ │ -unexpected │ │ │ │ -expecting │ │ │ │ -unknown parse error │ │ │ │ -incorrect indentation (got │ │ │ │ -, should be │ │ │ │ -less than │ │ │ │ -equal to │ │ │ │ -greater than │ │ │ │ -unknown fancy parse error │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Error.C:ShowErrorComponent │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Error.ParseErrorBundle │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Error.TrivialError │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Error.FancyError │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Error.ErrorFail │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Error.ErrorIndentation │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Error.ErrorCustom │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Error.Tokens │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Error.Label │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Error.EndOfInput │ │ │ │ -'NotConsumed │ │ │ │ -'Consumed │ │ │ │ -Consumption │ │ │ │ -mfix ParsecT │ │ │ │ +lastError │ │ │ │ +invalid number: digit separators and exponents may not be used together │ │ │ │ +invalid number: numbers with more than 255 decimal places are currently not supported │ │ │ │ +: amounts after equity-inferring: │ │ │ │ +: amounts after transaction-balancing: │ │ │ │ +: amounts after styling, forecasting, auto-posting: │ │ │ │ +journalFinalise │ │ │ │ +: acct decls : │ │ │ │ +: acct decls renumbered: │ │ │ │ +ordereddates │ │ │ │ +assertions │ │ │ │ +nd of apply account block with no beginning │ │ │ │ +problem in account alias applied to │ │ │ │ +escription │ │ │ │ +ommodity symbol │ │ │ │ +aluation expression │ │ │ │ +edger-style lot note │ │ │ │ +end comment │ │ │ │ ./Text/Megaparsec/Internal.hs │ │ │ │ Text.Megaparsec.Internal │ │ │ │ megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ fromList │ │ │ │ +'NoSeparators │ │ │ │ +'WithSeparators │ │ │ │ +RawNumber │ │ │ │ +'AmbiguousNumber │ │ │ │ +AmbiguousNumber │ │ │ │ +'DigitGrp │ │ │ │ +DigitGrp │ │ │ │ +Hledger.Read.Common │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +ssv reader │ │ │ │ +tsv reader │ │ │ │ +csv reader │ │ │ │ +timedot reader │ │ │ │ +timeclock reader │ │ │ │ +ledger reader │ │ │ │ +journal reader │ │ │ │ +rules reader │ │ │ │ +NoSeparators │ │ │ │ +AmbiguousNumber │ │ │ │ +WithSeparators │ │ │ │ stimes: positive multiplier expected │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Internal.Reply │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Internal.OK │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Internal.Error │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Internal.Consumed │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Internal.NotConsumed │ │ │ │ -, sourceColumn = Pos │ │ │ │ -, sourceLine = Pos │ │ │ │ -SourcePos {sourceName = │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -./Text/Megaparsec/Pos.hs │ │ │ │ -'SourcePos │ │ │ │ -'InvalidPosException │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Text.Megaparsec.Pos.Pos │ │ │ │ -Text.Megaparsec.Pos.InvalidPosException │ │ │ │ -Text.Megaparsec.Pos.SourcePos │ │ │ │ -sourceColumn │ │ │ │ -sourceLine │ │ │ │ -sourceName │ │ │ │ +Negative exponent │ │ │ │ +spaceandamountormissingp │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.Common.NoSeparators │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.Common.WithSeparators │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.Common.AmbiguousNumber │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.Common.DigitGrp │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.Common.Reader │ │ │ │ +sorry, CSV files can't be included yet │ │ │ │ +Hledger.Read.CsvReader │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +CsvReader │ │ │ │ +journalEndDate │ │ │ │ +forecastspan │ │ │ │ +, new_save_ = │ │ │ │ +, new_ = │ │ │ │ +, anon_ = │ │ │ │ +, aliases_ = │ │ │ │ +, mrules_file_ = │ │ │ │ +InputOpts {mformat_ = │ │ │ │ +, infer_costs_ = │ │ │ │ +, infer_equity_ = │ │ │ │ +, auto_ = │ │ │ │ +, reportspan_ = │ │ │ │ +, verbose_tags_ = │ │ │ │ +, posting_account_tags_ = │ │ │ │ +, forecast_ = │ │ │ │ +pivot_ = │ │ │ │ +, _oldtimeclock = │ │ │ │ +, _ioDay = │ │ │ │ +, _defer = │ │ │ │ +, strict_ = │ │ │ │ +balancingopts_ = │ │ │ │ +HasInputOpts │ │ │ │ +'InputOpts │ │ │ │ +InputOpts │ │ │ │ +Hledger.Read.InputOptions │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.InputOptions.C:HasInputOpts │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.InputOptions.InputOpts │ │ │ │ +assertEqual │ │ │ │ +Hledger/Read/JournalReader.hs:1295:11-22|Right j │ │ │ │ +parseAndFinaliseJournal │ │ │ │ +empty file │ │ │ │ +journalp │ │ │ │ +end tag │ │ │ │ +end apply tag │ │ │ │ +endtagdirectivep │ │ │ │ +tag foo │ │ │ │ +tagdirectivep │ │ │ │ +payee "" │ │ │ │ +empty │ │ │ │ +payee "a b" │ │ │ │ +double-quoted │ │ │ │ +payee foo ; comment │ │ │ │ +payee foo │ │ │ │ +payeedirectivep │ │ │ │ +P 2017/01/30 BTC $922.83 │ │ │ │ +marketpricedirectivep │ │ │ │ +No files were matched by glob pattern: nosuchfile* │ │ │ │ +include nosuchfile* │ │ │ │ +No files were matched by glob pattern: nosuchfile │ │ │ │ +include nosuchfile │ │ │ │ +assertParseErrorE │ │ │ │ +includedirectivep │ │ │ │ +ignoredpricecommoditydirectivep │ │ │ │ +defaultyeardirectivep │ │ │ │ +D $1,000.0 │ │ │ │ +Please include a decimal point or decimal comma │ │ │ │ +defaultcommoditydirectivep │ │ │ │ +C 1h = $50.00 │ │ │ │ +commodityconversiondirectivep │ │ │ │ +type:asset │ │ │ │ +account a:b ; type:asset │ │ │ │ +assertParseStateOn │ │ │ │ +account-type-tag │ │ │ │ +account a:b ; type:A │ │ │ │ +account-type-code │ │ │ │ +!account a:b │ │ │ │ +does-not-support-! │ │ │ │ +account a:b ; a comment │ │ │ │ +with-comment │ │ │ │ +accountdirectivep │ │ │ │ +!account a │ │ │ │ +supports ! │ │ │ │ +directivep │ │ │ │ + ; posting 2 comment │ │ │ │ + ; posting 1 comment 2 │ │ │ │ + a 1 ; posting 1 comment │ │ │ │ +2009/1/1 x ; transaction comment │ │ │ │ +comments everywhere, two postings parsed │ │ │ │ +parses an empty transaction comment following whitespace line │ │ │ │ +2012/1/1 │ │ │ │ +parses a following whitespace line │ │ │ │ +2009/1/1 a ;comment │ │ │ │ +does not parse a following comment as part of the description │ │ │ │ + assets:checking $-47.18 │ │ │ │ + expenses:food:groceries $47.18 │ │ │ │ +2007/01/28 coopportunity │ │ │ │ +assertBool │ │ │ │ +parses a well-formed transaction │ │ │ │ + ; ptag2: val2 │ │ │ │ + ; ptag1: val1 │ │ │ │ + ; pcomment2 │ │ │ │ + * a $1.00 ; pcomment1 │ │ │ │ + ; ttag1: val1 │ │ │ │ + ; tcomment2 │ │ │ │ +2012/05/14=2012/05/15 (code) desc ; tcomment1 │ │ │ │ +more complex │ │ │ │ +2015/1/1 │ │ │ │ +just a date │ │ │ │ +transactionp │ │ │ │ += (some value expr) │ │ │ │ + some:postings 1. │ │ │ │ +(some value expr) │ │ │ │ +some:postings │ │ │ │ +transactionmodifierp │ │ │ │ + a $1 == $1 │ │ │ │ +balance assertion over entire contents of account │ │ │ │ + a 1A [2000-01-01] {1B} @ 1B │ │ │ │ +lot date, lot price, transaction price │ │ │ │ + a 1A @ 1B {1B} [2000-01-01] │ │ │ │ +transaction price, lot price, lot date │ │ │ │ + a 1A [2000-01-01] │ │ │ │ +only lot date │ │ │ │ +unexpected '{' │ │ │ │ + a 1A @ 1B = 1A {1B} │ │ │ │ +lot price after balance assertion not allowed │ │ │ │ + a 1A @ 1B {1B} │ │ │ │ +lot price after transaction price │ │ │ │ + a 1A {1B} @ 1B │ │ │ │ +lot price before transaction price │ │ │ │ + a 1A {{ = 1B }} │ │ │ │ +fixed total lot price, and spaces │ │ │ │ + a 1A {{1B}} │ │ │ │ +total lot price │ │ │ │ + a 1A {=1B} │ │ │ │ +fixed lot price │ │ │ │ + a 1A {1B} │ │ │ │ +only lot price │ │ │ │ + a 1 "DE123" │ │ │ │ +quoted commodity symbol with digits │ │ │ │ + a 1. ; [2012/11/28=2012/11/29] │ │ │ │ +posting dates bracket syntax │ │ │ │ + a 1. ; date:2012/11/28, date2=2012/11/29,b:b │ │ │ │ +posting dates │ │ │ │ + expenses:food:dining $10.00 ; a: a a │ │ │ │ + ; b: b b │ │ │ │ +postingp │ │ │ │ +~ 2019-01-04 │ │ │ │ +Just date, no description + empty transaction comment │ │ │ │ +~ 2019-01-04 │ │ │ │ +Just date, no description │ │ │ │ +~ monthly Next year blah blah │ │ │ │ +Next year in description │ │ │ │ +~ monthly from 2018/6 In 2019 we will change this │ │ │ │ +more period text in description after two spaces │ │ │ │ +~ monthly from 2018/6 ;In 2019 we will change this │ │ │ │ +more period text in comment after one space │ │ │ │ +periodictransactionp │ │ │ │ +2011/1/1 00:00 │ │ │ │ +2011/1/1 23:59:59 │ │ │ │ +2011/1/1 │ │ │ │ +2011/1/1 24:00:00 │ │ │ │ +2011/1/1 00:60:00 │ │ │ │ +2011/1/1 00:00:60 │ │ │ │ +2011/1/1 3:5:7 │ │ │ │ +2018/1/1 00:00-0800 │ │ │ │ +2018/1/1 00:00+1234 │ │ │ │ +datetimep │ │ │ │ +2018/1/1 │ │ │ │ +no leading zero │ │ │ │ +yearless date with default year │ │ │ │ +current year is unknown │ │ │ │ +yearless date with no default year │ │ │ │ +2018.01.01 │ │ │ │ +YYYY.MM.DD │ │ │ │ +2018-01-01 │ │ │ │ +YYYY-MM-DD │ │ │ │ +2018/01/01 │ │ │ │ +YYYY/MM/DD │ │ │ │ +accountnamep │ │ │ │ +2019-1-1 │ │ │ │ +assertParseEqE │ │ │ │ +assertParseE │ │ │ │ +assertParseEqOn │ │ │ │ +tcomment1 │ │ │ │ +tcomment2 │ │ │ │ +ttag1: val1 │ │ │ │ +pcomment1 │ │ │ │ +pcomment2 │ │ │ │ +ptag1: val1 │ │ │ │ +ptag2: val2 │ │ │ │ +[2012/11/28=2012/11/29] │ │ │ │ +date:2012/11/28, date2=2012/11/29,b:b │ │ │ │ +date2=2012/11/29,b │ │ │ │ +2012/11/28 │ │ │ │ +expenses:food:dining │ │ │ │ +2019-01-04 │ │ │ │ +Next year blah blah │ │ │ │ +In 2019 we will change this │ │ │ │ +monthly from 2018/6 │ │ │ │ +In 2019 we will change this │ │ │ │ +assertParseError │ │ │ │ +parse error at │ │ │ │ +assertFailure │ │ │ │ +assertParseEq │ │ │ │ +./Hledger/Read/JournalReader.hs │ │ │ │ +assertParse │ │ │ │ +JournalReader │ │ │ │ +(unknown) acct decls: │ │ │ │ +This included file forms a cycle: │ │ │ │ +No files were matched by glob pattern: │ │ │ │ + include: matched files │ │ │ │ +journal: │ │ │ │ +timeclock: │ │ │ │ +timedot: │ │ │ │ +Invalid glob pattern: │ │ │ │ +ransaction or directive │ │ │ │ +timeclock │ │ │ │ +failed to expand ~ │ │ │ │ +failed to read a file │ │ │ │ +parseChild: child │ │ │ │ +parseChild: parent │ │ │ │ + acct decls: │ │ │ │ +parseIncludedFile: trying reader │ │ │ │ +parseIncludedFile: reading │ │ │ │ +\*\*([^/\]) │ │ │ │ +old-glob │ │ │ │ + (excluding current file) │ │ │ │ +Invalid glob pattern: too many stars, use * or ** │ │ │ │ +include needs a file path or glob pattern argument │ │ │ │ + include: glob pattern │ │ │ │ +nd apply account directive │ │ │ │ +ecimal mark │ │ │ │ +style from commodity directive │ │ │ │ +pply account directive │ │ │ │ +nd aliases directive │ │ │ │ +irective │ │ │ │ +ccount name without brackets │ │ │ │ +liability │ │ │ │ +conversion │ │ │ │ +, should be one of │ │ │ │ +Conversion │ │ │ │ +Liability │ │ │ │ +invalid account type code │ │ │ │ +Arg: eta │ │ │ │ +Type: (AmountStyle, Journal) │ │ │ │ + -> State Text HledgerParseErrorData -> Hints (Token Text) -> m b │ │ │ │ +In module `Hledger.Read.JournalReader' │ │ │ │ +style from format subdirective │ │ │ │ +commodity directive symbol "%s" and format directive symbol "%s" should be the same │ │ │ │ +commodity │ │ │ │ +ayee directive │ │ │ │ +ag directive │ │ │ │ +apply fixed │ │ │ │ +end apply fixed │ │ │ │ +apply tag │ │ │ │ +end apply tag │ │ │ │ +end apply year │ │ │ │ +lank line │ │ │ │ +end aliases │ │ │ │ +end apply account │ │ │ │ +apply account │ │ │ │ +nd tag or end apply tag directive │ │ │ │ +nd of line │ │ │ │ +efault year │ │ │ │ +apply year │ │ │ │ +fromList │ │ │ │ +./Text/Megaparsec/Internal.hs │ │ │ │ +Text.Megaparsec.Internal │ │ │ │ megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ -Text.Megaparsec.Pos │ │ │ │ -InvalidPosException │ │ │ │ -SourcePos │ │ │ │ -InvalidPosException │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Pos.SourcePos │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ +decimal-mark │ │ │ │ +econdary date │ │ │ │ +ransaction │ │ │ │ +hitespace or newline │ │ │ │ +ransaction code │ │ │ │ +eriodic transaction │ │ │ │ +leared status │ │ │ │ +remainder of period expression cannot be parsed │ │ │ │ +perhaps you need to terminate the period expression with a double space? │ │ │ │ +a double space is required between period expression and description/comment │ │ │ │ +Hledger.Read.JournalReader │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +odifier transaction │ │ │ │ +osting rules │ │ │ │ +ommodity conversion │ │ │ │ +gnored-price commodity │ │ │ │ +Arg: eta │ │ │ │ +Type: (PriceDirective, Journal) │ │ │ │ + -> State Text HledgerParseErrorData -> Hints (Token Text) -> m b │ │ │ │ +In module `Hledger.Read.JournalReader' │ │ │ │ +arket price │ │ │ │ +Arg: eta │ │ │ │ +Type: ((), Journal) │ │ │ │ + -> State Text HledgerParseErrorData -> Hints (Token Text) -> m b │ │ │ │ +In module `Hledger.Read.JournalReader' │ │ │ │ +efault commodity │ │ │ │ +commodity INR1,23,45,678.0 ; comma at thousands/lakhs/crores, decimal period, 1 decimal │ │ │ │ +commodity EUR 1 000,000 ; space at thousands, decimal comma, 3 decimals │ │ │ │ +commodity 1.234,00 ARS ; period at thousands, decimal comma, 2 decimals │ │ │ │ +commodity $1000. ; no thousands mark, decimal period, no decimals │ │ │ │ +Examples: │ │ │ │ +to help us parse correctly. It may be followed by zero or more decimal digits. │ │ │ │ +Please include a decimal point or decimal comma in commodity directives, │ │ │ │ +scoped match groups backwards │ │ │ │ +scoped match groups forwards │ │ │ │ +hledgerFieldValue │ │ │ │ +conditional.with-and-or │ │ │ │ +conditional.with-and │ │ │ │ +conditional-with-or-b │ │ │ │ +conditional-with-or-a │ │ │ │ +negated-conditional-true │ │ │ │ +negated-conditional-false │ │ │ │ +conditional │ │ │ │ +toplevel │ │ │ │ +hledgerField │ │ │ │ +conditionaltablep │ │ │ │ +Combine multiple matchers on the same line │ │ │ │ +regexp contains & │ │ │ │ +regexp.ends-before-&& │ │ │ │ +fieldmatcherp.starts-with-&&-! │ │ │ │ +fieldmatcherp.starts-with-&& │ │ │ │ +fieldmatcherp.starts-with-& │ │ │ │ +fieldmatcherp │ │ │ │ +recordmatcherp.does-not-start-with-% │ │ │ │ +recordmatcherp.starts-with-&&-! │ │ │ │ +recordmatcherp.starts-with-&& │ │ │ │ +recordmatcherp.starts-with-& │ │ │ │ +recordmatcherp │ │ │ │ +quoted name │ │ │ │ +csvfieldreferencep │ │ │ │ +space after conditional │ │ │ │ +conditionalblockp │ │ │ │ +assignment with empty value │ │ │ │ +no final newline │ │ │ │ +trailing blank lines │ │ │ │ +trailing comments │ │ │ │ +empty file │ │ │ │ +parseCsvRules │ │ │ │ +Text 1 - Text 2 │ │ │ │ +account:Text 1:Text 2 │ │ │ │ +comment1 │ │ │ │ +account:\1 │ │ │ │ +PREFIX (.*) │ │ │ │ +account:\1:\2 │ │ │ │ +PREFIX (.*) - (.*) │ │ │ │ +PREFIX Text 1 - Text 2 │ │ │ │ +2019-02-01 │ │ │ │ +%csvdate │ │ │ │ +if,account2,comment2 │ │ │ │ +A && B,foo,bar │ │ │ │ +if A && B │ │ │ │ + account2 foo │ │ │ │ + comment2 bar │ │ │ │ +comment2 │ │ │ │ +A A && xxx │ │ │ │ +&& ! %description A A │ │ │ │ +&& %description A A │ │ │ │ +& %description A A │ │ │ │ +%description │ │ │ │ +%description A A │ │ │ │ +description A A │ │ │ │ +description A A │ │ │ │ +&& ! A A │ │ │ │ +%"csv date" │ │ │ │ + account2 b │ │ │ │ +account2 │ │ │ │ +account1 │ │ │ │ + account2 foo │ │ │ │ +RulesReader │ │ │ │ +sorry, rules files can't be included yet │ │ │ │ +trying to │ │ │ │ +running: │ │ │ │ +archiving │ │ │ │ +reading rules file │ │ │ │ + oldest file │ │ │ │ + newest file │ │ │ │ +, oldest first │ │ │ │ +matched files │ │ │ │ + in download directory │ │ │ │ +Downloads │ │ │ │ + readable, │ │ │ │ + please add a 'source' rule with a non-empty file pattern or command │ │ │ │ +to make │ │ │ │ +data file found ? │ │ │ │ +Hledger/Read/RulesReader.hs:(228,84)-(247,83)|case │ │ │ │ +" failed with exit code │ │ │ │ +: command " │ │ │ │ +: failed to create pipes for command execution │ │ │ │ + source rule must specify a file pattern or a command │ │ │ │ +--dry-run │ │ │ │ +data command │ │ │ │ +file pattern │ │ │ │ +using conversion rules file │ │ │ │ +Please specify (at top level) the date field. Eg: date %1 │ │ │ │ +lank or comment line │ │ │ │ +ield name list │ │ │ │ +irective │ │ │ │ +trying fieldnamelist │ │ │ │ +trying directive │ │ │ │ +lank line │ │ │ │ +trying blankorcommentlinep │ │ │ │ +onditional table │ │ │ │ +start of conditional table found, but no assignment rules afterward │ │ │ │ +line of conditional table should have %d values, but this one has only %d │ │ │ │ +trying conditionaltablep │ │ │ │ +onditional block │ │ │ │ +start of conditional block found, but no assignment rules afterward │ │ │ │ +(assignment rules in a conditional block should be indented) │ │ │ │ +trying conditionalblockp │ │ │ │ +ield matcher │ │ │ │ +ecord matcher │ │ │ │ +trying recordmatcherp │ │ │ │ +trying fieldmatcher │ │ │ │ +trying matcherprefixp │ │ │ │ +ield assignment │ │ │ │ +trying fieldassignmentp │ │ │ │ +trying assignmentseparatorp │ │ │ │ +trying csvfieldreferencep │ │ │ │ +omment line │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text │ │ │ │ +text-2.1.3-inplace │ │ │ │ +emptyError │ │ │ │ +Arg: eok │ │ │ │ +Type: (Amount, Journal) │ │ │ │ + -> State Text HledgerParseErrorData │ │ │ │ + -> Hints (Token Text) │ │ │ │ + -> Identity b1 │ │ │ │ +In module `Hledger.Read.RulesReader' │ │ │ │ +time in output timezone │ │ │ │ +csv rules │ │ │ │ +could not parse skip value: │ │ │ │ +using separator │ │ │ │ +parseCsv │ │ │ │ +CSV record %s has less than two fields │ │ │ │ +validateCsv │ │ │ │ +first 3 csv records │ │ │ │ +timezone │ │ │ │ +could not parse time zone: │ │ │ │ +intra-day-reversed │ │ │ │ +newest-first │ │ │ │ +mdatalooksnewestfirst │ │ │ │ +date-sorted csv txns │ │ │ │ +balance-type │ │ │ │ +" is invalid. Use =, ==, =* or ==*. │ │ │ │ +balance-type " │ │ │ │ +" as balance │ │ │ │ +(hledger manual -> CSV format -> Tips -> Setting amounts) │ │ │ │ +See also: https://hledger.org/hledger.html#setting-amounts │ │ │ │ +Please ensure just one non-zero amount is assigned, perhaps with an if rule. │ │ │ │ +Multiple non-zero amounts were assigned for an amount field. │ │ │ │ +" assigned value " │ │ │ │ +while calculating amount for posting │ │ │ │ +While processing │ │ │ │ +in CSV rules: │ │ │ │ +you may need to change your amount*, balance*, or currency* rules, or add or change your skip rule │ │ │ │ +" as an amount │ │ │ │ +the parse error is: │ │ │ │ +" (should be *, ! or empty) │ │ │ │ +could not parse status value " │ │ │ │ +precomment │ │ │ │ +for m/d/y or d/m/y dates, use date-format %-m/%-d/%Y or date-format %-d/%-m/%Y │ │ │ │ + skip rule │ │ │ │ + date-format rule, │ │ │ │ +change your │ │ │ │ +change your │ │ │ │ +you may need to │ │ │ │ +unspecified │ │ │ │ +the date-format is: │ │ │ │ +required, but missing │ │ │ │ + rule is: │ │ │ │ +"YYYY/M/D", "YYYY-M-D" or "YYYY.M.D" │ │ │ │ +" as a date using date format │ │ │ │ +could not parse " │ │ │ │ +%Y.%-m.%-d │ │ │ │ +%Y-%-m-%-d │ │ │ │ +%Y/%-m/%-d │ │ │ │ +zoned CSV time, expressed as UTC │ │ │ │ +unzoned CSV time, declared as │ │ │ │ +, expressed as UTC │ │ │ │ +unzoned CSV time, treated as │ │ │ │ +unzoned CSV time │ │ │ │ +account1 │ │ │ │ +csv txns │ │ │ │ +date-format │ │ │ │ +csvlines2 │ │ │ │ +separator │ │ │ │ +csvlines0 │ │ │ │ +csvlines1 │ │ │ │ + rule is: │ │ │ │ + field, these if rules matched: │ │ │ │ + for the │ │ │ │ +eference │ │ │ │ +haracter other than backslash or percent │ │ │ │ +ercent that does not begin a field reference │ │ │ │ +ackslash that does not begin a match group reference │ │ │ │ +Invalid encoding: │ │ │ │ +encoding name │ │ │ │ +encoding │ │ │ │ +decimal-mark │ │ │ │ +decimal-mark's argument should be "." or "," (not " │ │ │ │ +./Hledger/Read/RulesReader.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ -fromJust │ │ │ │ -'PosState │ │ │ │ -Text.Megaparsec.State │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ -Text.Megaparsec.State.PosState │ │ │ │ -PosState │ │ │ │ -pstateLinePrefix │ │ │ │ -pstateTabWidth │ │ │ │ -pstateSourcePos │ │ │ │ -pstateOffset │ │ │ │ -pstateInput │ │ │ │ -Text.Megaparsec.State.State │ │ │ │ -stateParseErrors │ │ │ │ -statePosState │ │ │ │ -stateOffset │ │ │ │ -stateInput │ │ │ │ -, stateParseErrors = │ │ │ │ -, statePosState = │ │ │ │ -, stateOffset = │ │ │ │ -State {stateInput = │ │ │ │ -, pstateLinePrefix = │ │ │ │ -, pstateTabWidth = │ │ │ │ -, pstateSourcePos = │ │ │ │ -, pstateOffset = │ │ │ │ -PosState {pstateInput = │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.State.State │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.State.PosState │ │ │ │ -Text/Megaparsec/Stream.hs:(161,3)-(162,36)|function take1_ │ │ │ │ -start of heading │ │ │ │ -start of text │ │ │ │ -end of text │ │ │ │ -end of transmission │ │ │ │ -acknowledge │ │ │ │ -backspace │ │ │ │ -vertical tab │ │ │ │ -form feed │ │ │ │ -carriage return │ │ │ │ -shift out │ │ │ │ -shift in │ │ │ │ -data link escape │ │ │ │ -device control one │ │ │ │ -device control two │ │ │ │ -device control three │ │ │ │ -device control four │ │ │ │ -negative acknowledge │ │ │ │ -synchronous idle │ │ │ │ -end of transmission block │ │ │ │ -end of medium │ │ │ │ -substitute │ │ │ │ -file separator │ │ │ │ -group separator │ │ │ │ -record separator │ │ │ │ -unit separator │ │ │ │ -non-breaking space │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ -Text.Megaparsec.Stream │ │ │ │ -ShareInput │ │ │ │ -'ShareInput │ │ │ │ -NoShareInput │ │ │ │ -'NoShareInput │ │ │ │ -VisualStream │ │ │ │ -TraversableStream │ │ │ │ -'C:TraversableStream │ │ │ │ -crlf newline │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ -
│ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Stream.St │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Stream.C:TraversableStream │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Stream.C:VisualStream │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Stream.C:Stream │ │ │ │ -Text.Megaparsec.Unicode │ │ │ │ +lastError │ │ │ │ +record: │ │ │ │ +CSV parser: │ │ │ │ +trying regexp │ │ │ │ +expenses:unknown │ │ │ │ +income:unknown │ │ │ │ +please use --rules when reading CSV from stdin │ │ │ │ +include │ │ │ │ +./Text/Megaparsec/Internal.hs │ │ │ │ +Text.Megaparsec.Internal │ │ │ │ megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ -MonadParsec │ │ │ │ -Text.Megaparsec.Class │ │ │ │ +fromList │ │ │ │ +trying journalfieldnamep │ │ │ │ +description │ │ │ │ +amount-out │ │ │ │ +amount-in │ │ │ │ +currency │ │ │ │ +trying fieldvalp │ │ │ │ +'CsvRules' │ │ │ │ +CsvRules' │ │ │ │ +ConditionalBlock │ │ │ │ +'RecordMatcher │ │ │ │ +'FieldMatcher │ │ │ │ +MatcherPrefix │ │ │ │ +Hledger.Read.RulesReader │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +Hledger/Read/RulesReader.hs:576:19-20|case │ │ │ │ +, cbAssignments = │ │ │ │ +CB {cbMatchers = │ │ │ │ +RecordMatcher │ │ │ │ +FieldMatcher │ │ │ │ +CsvRules { rdirectives = │ │ │ │ +, rcsvfieldindexes = │ │ │ │ +, rassignments = │ │ │ │ +, rconditionalblocks = │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.RulesReader.CsvRules' │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.RulesReader.CB │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.RulesReader.RecordMatcher │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.RulesReader.FieldMatcher │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.RulesReader.Or │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.RulesReader.And │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.RulesReader.Not │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Read.RulesReader.AndNot │ │ │ │ +Hledger.Read.TimedotReader │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +imedot day entry │ │ │ │ +timedotentryp │ │ │ │ +./Text/Megaparsec/Internal.hs │ │ │ │ +Text.Megaparsec.Internal │ │ │ │ megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ -megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Class.C:MonadParsec │ │ │ │ -Control.Applicative.Combinators │ │ │ │ -parser-combinators-1.3.0-5U6dhY84yWB2LoNszvYDJU │ │ │ │ -Permutation │ │ │ │ -Control.Applicative.Permutations │ │ │ │ -parser-combinators-1.3.0-5U6dhY84yWB2LoNszvYDJU │ │ │ │ -Arg: $dFunctor │ │ │ │ -Type: Functor m │ │ │ │ -In module `Control.Applicative.Permutations' │ │ │ │ -parser-combinators-1.3.0-5U6dhY84yWB2LoNszvYDJU:Control.Applicative.Permutations.Branch │ │ │ │ -parser-combinators-1.3.0-5U6dhY84yWB2LoNszvYDJU:Control.Applicative.Permutations.P │ │ │ │ -DigestAuthException │ │ │ │ -DigestAuthException │ │ │ │ -WWW-Authenticate response header does include nonce │ │ │ │ -WWW-Authenticate response header does include realm │ │ │ │ -WWW-Authenticate response header does not indicate Digest │ │ │ │ -missing WWW-Authenticate response header │ │ │ │ -received unexpected status code │ │ │ │ -Response: │ │ │ │ -Request: │ │ │ │ -Unable to submit digest credentials due to: │ │ │ │ -MissingNonce │ │ │ │ -MissingRealm │ │ │ │ -WWWAuthenticateIsNotDigest │ │ │ │ -MissingWWWAuthenticateHeader │ │ │ │ -UnexpectedStatusCode │ │ │ │ -DigestAuthExceptionDetails │ │ │ │ -'UnexpectedStatusCode │ │ │ │ -'MissingWWWAuthenticateHeader │ │ │ │ -'WWWAuthenticateIsNotDigest │ │ │ │ -'MissingRealm │ │ │ │ -'MissingNonce │ │ │ │ -'DigestAuthException │ │ │ │ -Cannot use SOCKS and TLS proxying together │ │ │ │ -http-client-tls-0.3.6.4-Lna743sabQYEd42xsvY2lL │ │ │ │ -Network.HTTP.Client.TLS │ │ │ │ -./Network/HTTP/Client/TLS.hs │ │ │ │ -WWW-Authenticate │ │ │ │ -Authorization │ │ │ │ -Digest username=" │ │ │ │ -", realm=" │ │ │ │ -", nonce=" │ │ │ │ -", uri=" │ │ │ │ -", response=" │ │ │ │ -:00000001:deadbeef:auth: │ │ │ │ -, opaque=" │ │ │ │ -, qop=auth, nc=00000001, cnonce="deadbeef" │ │ │ │ -socks5h: │ │ │ │ -http_proxy │ │ │ │ -https_proxy │ │ │ │ -http-client-tls-0.3.6.4-Lna743sabQYEd42xsvY2lL:Network.HTTP.Client.TLS.DigestAuthException │ │ │ │ -http-client-tls-0.3.6.4-Lna743sabQYEd42xsvY2lL:Network.HTTP.Client.TLS.UnexpectedStatusCode │ │ │ │ -http-client-tls-0.3.6.4-Lna743sabQYEd42xsvY2lL:Network.HTTP.Client.TLS.MissingWWWAuthenticateHeader │ │ │ │ -http-client-tls-0.3.6.4-Lna743sabQYEd42xsvY2lL:Network.HTTP.Client.TLS.WWWAuthenticateIsNotDigest │ │ │ │ -http-client-tls-0.3.6.4-Lna743sabQYEd42xsvY2lL:Network.HTTP.Client.TLS.MissingRealm │ │ │ │ -http-client-tls-0.3.6.4-Lna743sabQYEd42xsvY2lL:Network.HTTP.Client.TLS.MissingNonce │ │ │ │ -Arg: $dHashable │ │ │ │ -Type: Hashable k │ │ │ │ -In module `Data.HashMap.Internal' │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -./Data/HashMap/Internal.hs │ │ │ │ -Data.HashMap.Internal │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -src/Web/Internal/FormUrlEncoded.hs │ │ │ │ -impossible │ │ │ │ -http-api-data-0.6.2-8GnD3cOWGEC5I8VgmX7bJm │ │ │ │ -Web.Internal.FormUrlEncoded │ │ │ │ -ToFormKey │ │ │ │ -'C:ToFormKey │ │ │ │ -FromFormKey │ │ │ │ -'C:FromFormKey │ │ │ │ -FormOptions │ │ │ │ -'FormOptions │ │ │ │ -GFromForm │ │ │ │ -FromForm │ │ │ │ -'C:FromForm │ │ │ │ -'C:ToForm │ │ │ │ -not a valid pair: │ │ │ │ -Strict split returned [] for nonempty input │ │ │ │ -fromList │ │ │ │ -Duplicate key │ │ │ │ -Could not find key │ │ │ │ -http-api-data-0.6.2-8GnD3cOWGEC5I8VgmX7bJm:Web.Internal.FormUrlEncoded.FormOptions │ │ │ │ -http-api-data-0.6.2-8GnD3cOWGEC5I8VgmX7bJm:Web.Internal.FormUrlEncoded.Proxy3 │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -wednesday │ │ │ │ -thursday │ │ │ │ -saturday │ │ │ │ -Void cannot be parsed! │ │ │ │ -invalid UUID │ │ │ │ -LenientData {getLenientData = │ │ │ │ -could not parse: ` │ │ │ │ -underflow: │ │ │ │ - (should be a non-negative integer) │ │ │ │ -out of bounds: ` │ │ │ │ -' (should be between │ │ │ │ -Incorrect DayOfWeek: │ │ │ │ -Non-ASCII character │ │ │ │ -getLenientData │ │ │ │ -Web.Internal.HttpApiData.LenientData │ │ │ │ -http-api-data-0.6.2-8GnD3cOWGEC5I8VgmX7bJm │ │ │ │ -Web.Internal.HttpApiData │ │ │ │ -ToHttpApiData │ │ │ │ -'C:ToHttpApiData │ │ │ │ -FromHttpApiData │ │ │ │ -'C:FromHttpApiData │ │ │ │ -LenientData │ │ │ │ -'LenientData │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -http-api-data-0.6.2-8GnD3cOWGEC5I8VgmX7bJm:Web.Internal.HttpApiData.C:FromHttpApiData │ │ │ │ -http-api-data-0.6.2-8GnD3cOWGEC5I8VgmX7bJm:Web.Internal.HttpApiData.C:ToHttpApiData │ │ │ │ -LineTooLong │ │ │ │ -HostNotResolved │ │ │ │ -HostCannotConnect │ │ │ │ -HostCannotConnect │ │ │ │ -HostNotResolved │ │ │ │ -Network.Connection. │ │ │ │ -'LineTooLong │ │ │ │ -'HostNotResolved │ │ │ │ -'HostCannotConnect │ │ │ │ -connectionGetChunk │ │ │ │ -connectionGetChunk' │ │ │ │ -connectionGetLine │ │ │ │ -connectionGet │ │ │ │ -Network.Connection.connectionGet: size < 0 │ │ │ │ -connectionWaitForInput │ │ │ │ -Network/Connection.hs:(246,13)-(252,40)|function go │ │ │ │ -internal error: socks connect return a resolved address as domain name │ │ │ │ -./Network/Connection.hs │ │ │ │ -Network.Connection │ │ │ │ -crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE │ │ │ │ -SOCKS_SERVER │ │ │ │ -crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.HostCannotConnect │ │ │ │ -crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.HostNotResolved │ │ │ │ -crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.LineTooLong │ │ │ │ -'ConnectionContext │ │ │ │ -ConnectionContext │ │ │ │ -'Connection │ │ │ │ -Connection │ │ │ │ -'ConnectionParams │ │ │ │ -ConnectionParams │ │ │ │ -'TLSSettings │ │ │ │ -'TLSSettingsSimple │ │ │ │ -TLSSettings │ │ │ │ -'OtherProxy │ │ │ │ -'SockSettingsSimple │ │ │ │ -'SockSettingsEnvironment │ │ │ │ -ProxySettings │ │ │ │ -'ConnectionTLS │ │ │ │ -'ConnectionSocket │ │ │ │ -'ConnectionStream │ │ │ │ -ConnectionBackend │ │ │ │ -Network.Connection.Types │ │ │ │ -crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE │ │ │ │ -settingDisableCertificateValidation │ │ │ │ -settingDisableSession │ │ │ │ -settingUseServerName │ │ │ │ -settingClientSupported │ │ │ │ -True, settingClientSupported = │ │ │ │ -False, settingClientSupported = │ │ │ │ -, settingUseServerName = │ │ │ │ -, settingDisableSession = │ │ │ │ -TLSSettingsSimple {settingDisableCertificateValidation = │ │ │ │ -TLSSettings │ │ │ │ -crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.ConnectionContext │ │ │ │ -crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.Connection │ │ │ │ -crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.ConnectionParams │ │ │ │ -crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.TLSSettingsSimple │ │ │ │ -crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.TLSSettings │ │ │ │ -crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.SockSettingsSimple │ │ │ │ -crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.SockSettingsEnvironment │ │ │ │ -crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.OtherProxy │ │ │ │ -crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.ConnectionStream │ │ │ │ -crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.ConnectionSocket │ │ │ │ -crypton-connection-0.4.5-2ej9pL5Id7UKi3S5pJA6UE:Network.Connection.Types.ConnectionTLS │ │ │ │ -TLS_ECDHE_ECDSA_WITH_AES_128_CCM │ │ │ │ -TLS_AES_128_CCM_SHA256 │ │ │ │ -AES128CCM │ │ │ │ -TLS_ECDHE_ECDSA_WITH_AES_128_CCM_8 │ │ │ │ -TLS_AES_128_CCM_8_SHA256 │ │ │ │ -AES128CCM8 │ │ │ │ -TLS_DHE_RSA_WITH_AES_128_GCM_SHA256 │ │ │ │ -TLS_ECDHE_ECDSA_WITH_AES_128_GCM_SHA256 │ │ │ │ -TLS_ECDHE_RSA_WITH_AES_128_GCM_SHA256 │ │ │ │ -TLS_AES_128_GCM_SHA256 │ │ │ │ -AES128GCM │ │ │ │ -AES256CCM │ │ │ │ -TLS_ECDHE_ECDSA_WITH_AES_256_CCM │ │ │ │ -AES256CCM8 │ │ │ │ -TLS_ECDHE_ECDSA_WITH_AES_256_CCM_8 │ │ │ │ -TLS_DHE_RSA_WITH_AES_256_GCM_SHA384 │ │ │ │ -TLS_ECDHE_ECDSA_WITH_AES_256_GCM_SHA384 │ │ │ │ -TLS_ECDHE_RSA_WITH_AES_256_GCM_SHA384 │ │ │ │ -TLS_AES_256_GCM_SHA384 │ │ │ │ -AES256GCM │ │ │ │ -TLS_CHACHA20_POLY1305_SHA256 │ │ │ │ -TLS_ECDHE_RSA_WITH_CHACHA20_POLY1305_SHA256 │ │ │ │ -TLS_ECDHE_ECDSA_WITH_CHACHA20_POLY1305_SHA256 │ │ │ │ -TLS_DHE_RSA_WITH_CHACHA20_POLY1305_SHA256 │ │ │ │ -'SetAead │ │ │ │ -'SetOther │ │ │ │ -CipherSet │ │ │ │ -Network.TLS.Extra.Cipher │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -CHACHA20POLY1305 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extra.Cipher.SetAead │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extra.Cipher.SetOther │ │ │ │ -Pattern match failure in 'do' block at Network/TLS/Core.hs:405:13-33 │ │ │ │ -fromJust │ │ │ │ -HRR is not allowed for 0-RTT │ │ │ │ -Pattern match failure in 'do' block at Network/TLS/Core.hs:314:13-33 │ │ │ │ -Session ticket is allowed for client only │ │ │ │ -received key update before established │ │ │ │ -KeyUpdate is not allowed for QUIC │ │ │ │ -Multiple KeyUpdate is not allowed in one record │ │ │ │ -CSS after Finished │ │ │ │ -data at not-established │ │ │ │ -early data overflow │ │ │ │ -early data deprotect overflow │ │ │ │ -unexpected message │ │ │ │ -received fatal error: │ │ │ │ -remote side fatal error │ │ │ │ -received message not aligned with record boundary │ │ │ │ -ried key update without application traffic secret │ │ │ │ -traffic upd │ │ │ │ -./Network/TLS/Core.hs │ │ │ │ -KeyUpdateRequest │ │ │ │ -Network.TLS.Core │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Core.OneWay │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Core.TwoWay │ │ │ │ -EXPORTER-Channel-Binding │ │ │ │ -exporter │ │ │ │ -'C:TLSParams │ │ │ │ -TLSParams │ │ │ │ -Network.TLS.Context │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.C:TLSParams │ │ │ │ -fromCertRequest13 │ │ │ │ -undefined │ │ │ │ -'RoleParams │ │ │ │ -'Context │ │ │ │ -'RecordLayer │ │ │ │ -'HandshakeSync │ │ │ │ -RecordLayer │ │ │ │ -HandshakeSync │ │ │ │ -RoleParams │ │ │ │ -'PendingRecvActionHash │ │ │ │ -'PendingRecvAction │ │ │ │ -PendingRecvAction │ │ │ │ -'EarlyDataNotAllowed │ │ │ │ -'EarlyDataAllowed │ │ │ │ -'Established │ │ │ │ -'EarlyDataSending │ │ │ │ -'NotEstablished │ │ │ │ -'TLS13State │ │ │ │ -TLS13State │ │ │ │ -'CipherChoice │ │ │ │ -CipherChoice │ │ │ │ -'RecordLimit │ │ │ │ -'NoRecordLimit │ │ │ │ -RecordLimit │ │ │ │ -./Network/TLS/Context/Internal.hs │ │ │ │ -Network.TLS.Context.Internal │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -Network/TLS/Context/Internal.hs:266:15-16|case │ │ │ │ -Established │ │ │ │ -EarlyDataSending │ │ │ │ -EarlyDataNotAllowed │ │ │ │ -EarlyDataAllowed │ │ │ │ -NotEstablished │ │ │ │ -SHA1_MD5, cZero = │ │ │ │ -SHA512, cZero = │ │ │ │ -SHA384, cZero = │ │ │ │ -SHA256, cZero = │ │ │ │ -SHA224, cZero = │ │ │ │ -SHA1, cZero = │ │ │ │ -MD5, cZero = │ │ │ │ -, cHash = │ │ │ │ -, cCipher = │ │ │ │ -cVersion = │ │ │ │ -CipherChoice { │ │ │ │ -Network/TLS/Context/Internal.hs:161:15-16|case │ │ │ │ -RecordLimit │ │ │ │ -NoRecordLimit │ │ │ │ -errorEmptyList │ │ │ │ +fromList │ │ │ │ +preamblep │ │ │ │ +datelinep │ │ │ │ +commentlinesp │ │ │ │ +timeclock │ │ │ │ +Hledger.Read.TimeclockReader │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +imeclock entry, comment line, or empty line │ │ │ │ +overflow │ │ │ │ +beancount commodity name │ │ │ │ +hledger account name │ │ │ │ +For Beancount, top-level accounts must be (or be --alias'ed to) │ │ │ │ +converted from hledger account name: │ │ │ │ +in beancount account name: │ │ │ │ +bad top-level account: │ │ │ │ +beancount account name │ │ │ │ +Expenses │ │ │ │ +Liabilities │ │ │ │ +Hledger.Write.Beancount │ │ │ │ +Write.Beancount │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +CsvUtils │ │ │ │ +./Hledger/Write/Csv.hs │ │ │ │ +Hledger.Write.Csv │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +Hledger/Write/Ods.hs:246:15-16|case │ │ │ │ +1.5pt solid #000000 │ │ │ │ +1.5pt double-thin #000000 │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +Hledger.Write.Ods │ │ │ │ +DataStyle │ │ │ │ +'DataString │ │ │ │ +'DataInteger │ │ │ │ +'DataDate │ │ │ │ +'DataMixedAmount │ │ │ │ +'DataAmount │ │ │ │ +DataString │ │ │ │ +DataInteger │ │ │ │ +DataDate │ │ │ │ +DataAmount │ │ │ │ +DataMixedAmount │ │ │ │ +noborder │ │ │ │ +%s-%s-integer │ │ │ │ +%s-%s-date │ │ │ │ +iso-date │ │ │ │ +%s-%s-%s │ │ │ │ +number-%s │ │ │ │ +%s-%s-mixedamount │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ +covered- │ │ │ │ + │ │ │ │ + table:style-name='%s' │ │ │ │ + table:number-columns-spanned='%d' │ │ │ │ + table:number-rows-spanned='%d' │ │ │ │ +office:value-type='string' │ │ │ │ +office:value-type='float' office:value='%s' │ │ │ │ +office:value-type='date' office:date-value='%s' │ │ │ │ +%s │ │ │ │ +%s │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + 2 │ │ │ │ + %d │ │ │ │ + %d │ │ │ │ + 2 │ │ │ │ + %d │ │ │ │ + %d │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + - │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + number:decimal-places='%d' │ │ │ │ + %s%s │ │ │ │ + │ │ │ │ +style:name='%s' │ │ │ │ + style:data-style-name='%s' │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + fo:border-%s='%s' │ │ │ │ + │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Ods.DataString │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Ods.DataInteger │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Ods.DataDate │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Ods.DataAmount │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Ods.DataMixedAmount │ │ │ │ +padding-left:0; │ │ │ │ +th.account, td.account │ │ │ │ +font-weight:bold │ │ │ │ +border-bottom: │ │ │ │ +border-top: │ │ │ │ +double black │ │ │ │ +text-align:right │ │ │ │ +text-align:left │ │ │ │ +text-align:center │ │ │ │ +border-collapse:collapse │ │ │ │ +padding-left:1em │ │ │ │ +padding-right:1em │ │ │ │ +padding-left:1em; padding-right:1em │ │ │ │ +padding-top:1em; padding-bottom:1em │ │ │ │ +Hledger.Write.Html.Attribute │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +Hledger.Write.Html.Lucid │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +hledger.css │ │ │ │ +stylesheet │ │ │ │ +'C:Lines │ │ │ │ +Hledger.Write.Html.HtmlCommon │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +border-bottom: │ │ │ │ +border-top: │ │ │ │ +border-right: │ │ │ │ +border-left: │ │ │ │ +double black │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Html.HtmlCommon.C:Lines │ │ │ │ +'SpanVertical │ │ │ │ +'SpanHorizontal │ │ │ │ +'Covered │ │ │ │ +'DoubleLine │ │ │ │ +'SingleLine │ │ │ │ +NumLines │ │ │ │ +'C:Lines │ │ │ │ +Emphasis │ │ │ │ +'TypeAmount │ │ │ │ +'TypeDate │ │ │ │ +'TypeMixedAmount │ │ │ │ +'TypeInteger │ │ │ │ +'TypeString │ │ │ │ +Hledger.Write.Spreadsheet │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +Hledger/Write/Spreadsheet.hs:131:15-16|case │ │ │ │ +, borderBottom = │ │ │ │ +, borderTop = │ │ │ │ +, borderRight = │ │ │ │ +Border {borderLeft = │ │ │ │ +DoubleLine │ │ │ │ +SingleLine │ │ │ │ +TypeDate │ │ │ │ +TypeMixedAmount │ │ │ │ +TypeAmount │ │ │ │ +TypeInteger │ │ │ │ +TypeString │ │ │ │ +Hledger/Write/Spreadsheet.hs:49:15-16|case │ │ │ │ +Hledger/Write/Spreadsheet.hs:52:15-16|case │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.Cell │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.NoSpan │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.Covered │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.SpanHorizontal │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.SpanVertical │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.Border │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.NoLine │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.SingleLine │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.DoubleLine │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.Body │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.Head │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.Item │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.Total │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.TypeString │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.TypeInteger │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.TypeAmount │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.TypeMixedAmount │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Write.Spreadsheet.TypeDate │ │ │ │ +Hledger.Reports │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +, _rsQueryOpts = │ │ │ │ +, _rsQuery = │ │ │ │ +, _rsDay = │ │ │ │ +ReportSpec {_rsReportOpts = │ │ │ │ +, infer_prices_ = │ │ │ │ +, value_ = │ │ │ │ +, conversionop_ = │ │ │ │ +, statuses_ = │ │ │ │ +, interval_ = │ │ │ │ +ReportOpts {period_ = │ │ │ │ +, real_ = │ │ │ │ +, no_elide_ = │ │ │ │ +, empty_ = │ │ │ │ +, date2_ = │ │ │ │ +depth_ = │ │ │ │ +, pretty_ = │ │ │ │ +, balance_base_url_ = │ │ │ │ +, format_ = │ │ │ │ +, related_ = │ │ │ │ +, average_ = │ │ │ │ +querystring_ = │ │ │ │ +, txn_dates_ = │ │ │ │ +sortspec_ = │ │ │ │ +, invert_ = │ │ │ │ +, percent_ = │ │ │ │ +, sort_amount_ = │ │ │ │ +, show_costs_ = │ │ │ │ +, summary_only_ = │ │ │ │ +, no_total_ = │ │ │ │ +, row_total_ = │ │ │ │ +, declared_ = │ │ │ │ +, drop_ = │ │ │ │ +, accountlistmode_ = │ │ │ │ +, budgetpat_ = │ │ │ │ +, balanceaccum_ = │ │ │ │ +, balancecalc_ = │ │ │ │ +True, layout_ = │ │ │ │ +False, layout_ = │ │ │ │ +, transpose_ = │ │ │ │ +, color_ = │ │ │ │ +normalbalance_ = │ │ │ │ +LayoutTidy │ │ │ │ +LayoutBare │ │ │ │ +LayoutTall │ │ │ │ +LayoutWide │ │ │ │ +Description' │ │ │ │ +Amount' │ │ │ │ +Account' │ │ │ │ +AbsAmount' │ │ │ │ +could not parse format option: │ │ │ │ +Unable to parse depth specification: │ │ │ │ +width in --layout=wide,WIDTH must be an integer │ │ │ │ +--layout's argument should be "wide[,WIDTH]", "tall", "bare", or "tidy" │ │ │ │ +commodity-column │ │ │ │ +transpose │ │ │ │ +sort-amount │ │ │ │ +show-costs │ │ │ │ +summary-only │ │ │ │ +no-total │ │ │ │ +row-total │ │ │ │ +declared │ │ │ │ +txn-dates │ │ │ │ +absamount │ │ │ │ +description │ │ │ │ +. Supported keys are: date, desc, account, amount, absamount. │ │ │ │ +unknown --sort key │ │ │ │ +this argument should be one of y, yes, n, no │ │ │ │ +base-url │ │ │ │ +no-elide │ │ │ │ +infer-market-prices │ │ │ │ +--valuechange only produces sensible results with --value=end │ │ │ │ +" as valuation type, should be: then|end|now|t|e|n|YYYY-MM-DD │ │ │ │ +could not parse " │ │ │ │ +--gain cannot be combined with --cost │ │ │ │ +could not parse │ │ │ │ +./Hledger/Reports/ReportOptions.hs │ │ │ │ +lastError │ │ │ │ +journalApplyValuationFromOptsWith: │ │ │ │ +journalApplyValuationFromOptsWith: before calc: │ │ │ │ +journalApplyValuationFromOpts: expected all spans to have an end date │ │ │ │ +enlargedreportspan │ │ │ │ +latestnonfutureprice │ │ │ │ +txnsorpricespan │ │ │ │ +txnsspan │ │ │ │ +reportspan │ │ │ │ +intervalspans │ │ │ │ +requestedspan │ │ │ │ +cumulative │ │ │ │ +historical │ │ │ │ +intervalFromRawOpts: did not expect to need today's date here │ │ │ │ +could not parse period option: │ │ │ │ +quarterly │ │ │ │ +unmarked │ │ │ │ +Updating ReportSpec failed: try using overEither instead of over or setEither instead of set │ │ │ │ +HasReportOpts │ │ │ │ +HasReportSpec │ │ │ │ +HasReportOptsNoUpdate │ │ │ │ +Reportable │ │ │ │ +'ReportSpec │ │ │ │ +ReportSpec │ │ │ │ +'ReportOpts │ │ │ │ +ReportOpts │ │ │ │ +'Description' │ │ │ │ +'Amount' │ │ │ │ +'Account' │ │ │ │ +'AbsAmount' │ │ │ │ +SortField │ │ │ │ +'LayoutWide │ │ │ │ +'LayoutTidy │ │ │ │ +'LayoutBare │ │ │ │ +'LayoutTall │ │ │ │ +AccountListMode │ │ │ │ +'Historical │ │ │ │ +'Cumulative │ │ │ │ +'PerPeriod │ │ │ │ +BalanceAccumulation │ │ │ │ +'CalcPostingsCount │ │ │ │ +'CalcGain │ │ │ │ +'CalcValueChange │ │ │ │ +'CalcBudget │ │ │ │ +'CalcChange │ │ │ │ +BalanceCalculation │ │ │ │ +Hledger.Reports.ReportOptions │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +date, desc, account, amount, absamount │ │ │ │ +valuechange │ │ │ │ +Hledger/Reports/ReportOptions.hs:744:21-22|case │ │ │ │ +Hledger/Reports/ReportOptions.hs:124:13-14|case │ │ │ │ +Historical │ │ │ │ +Cumulative │ │ │ │ +PerPeriod │ │ │ │ +CalcPostingsCount │ │ │ │ +CalcGain │ │ │ │ +CalcValueChange │ │ │ │ +CalcBudget │ │ │ │ +CalcChange │ │ │ │ ghc-internal │ │ │ │ GHC.Internal.List │ │ │ │ libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.Context │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.RecordLayer │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.HandshakeSync │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.RoleParams │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.PendingRecvAction │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.PendingRecvActionHash │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.NotEstablished │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.EarlyDataAllowed │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.EarlyDataNotAllowed │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.EarlyDataSending │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.Established │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.TLS13State │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.CipherChoice │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.Locks │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.NoRecordLimit │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Context.Internal.RecordLimit │ │ │ │ -'C:HasBackend │ │ │ │ -HasBackend │ │ │ │ -'Backend │ │ │ │ -Network.TLS.Backend │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Backend.C:HasBackend │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Backend.Backend │ │ │ │ -rsapssVerifyHash: unsupported hash │ │ │ │ -rsapssSignHash: unsupported hash │ │ │ │ -internal error: update SSL without a SSL Context │ │ │ │ -KxUnsupported │ │ │ │ -RSAError │ │ │ │ -Ed448Params │ │ │ │ -Ed25519Params │ │ │ │ -ECDSAParams │ │ │ │ -DSAParams │ │ │ │ -RSAParams │ │ │ │ -SHA1_MD5 is not supported for RSASSA-PKCS1 │ │ │ │ -./Network/TLS/Crypto.hs │ │ │ │ -fromJust │ │ │ │ -'ECDSAParams │ │ │ │ -'RSAParams │ │ │ │ -'Ed448Params │ │ │ │ -'Ed25519Params │ │ │ │ -'DSAParams │ │ │ │ -SignatureParams │ │ │ │ -'RSApkcs1 │ │ │ │ -RSAEncoding │ │ │ │ -'HashContext │ │ │ │ -'HashContextSSL │ │ │ │ -HashContext │ │ │ │ -'ContextSimple │ │ │ │ -ContextSimple │ │ │ │ -'SHA1_MD5 │ │ │ │ -'RSAError │ │ │ │ -'KxUnsupported │ │ │ │ -Network.TLS.Crypto │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -Network/TLS/Crypto.hs:259:21-22|case │ │ │ │ -RSApkcs1 │ │ │ │ -SHA1_MD5 │ │ │ │ -hash-context │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.RSAParams │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.DSAParams │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.ECDSAParams │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.Ed25519Params │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.Ed448Params │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.RSApkcs1 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.RSApss │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.HashContext │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.HashContextSSL │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.ContextSimple │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.MD5 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.SHA1 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.SHA224 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.SHA256 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.SHA384 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.SHA512 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.SHA1_MD5 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.RSAError │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.KxUnsupported │ │ │ │ -'KX_ECDSA │ │ │ │ -KeyExchangeSignatureAlg │ │ │ │ -Network.TLS.Crypto.Types │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -FFDHE2048 │ │ │ │ -FFDHE3072 │ │ │ │ -FFDHE4096 │ │ │ │ -FFDHE6144 │ │ │ │ -FFDHE8192 │ │ │ │ -KX_ECDSA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.Types.KX_RSA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.Types.KX_DSA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.Types.KX_ECDSA │ │ │ │ -'Terminated │ │ │ │ -'Uncontextualized │ │ │ │ -'PostHandshake │ │ │ │ -'HandshakeFailed │ │ │ │ -'MissingHandshake │ │ │ │ -'ConnectionNotEstablished │ │ │ │ -'Error_Protocol_Warning │ │ │ │ -'Error_Protocol │ │ │ │ -'Error_Packet_unexpected │ │ │ │ -'Error_Packet_Parsing │ │ │ │ -'Error_Packet │ │ │ │ -'Error_HandshakePolicy │ │ │ │ -'Error_Certificate │ │ │ │ -'Error_Misc │ │ │ │ -'Error_TCP_Terminate │ │ │ │ -'Error_EOF │ │ │ │ -TLSError │ │ │ │ -'AlertDescription │ │ │ │ -AlertDescription │ │ │ │ -'AlertLevel │ │ │ │ -AlertLevel │ │ │ │ -AlertLevel │ │ │ │ -AlertLevel_Warning │ │ │ │ -AlertLevel_Fatal │ │ │ │ -Network/TLS/Error.hs:63:21-22|case │ │ │ │ -Network/TLS/Error.hs:36:15-16|case │ │ │ │ -MissingHandshake │ │ │ │ -ConnectionNotEstablished │ │ │ │ -Uncontextualized │ │ │ │ -PostHandshake │ │ │ │ -HandshakeFailed │ │ │ │ -Terminated │ │ │ │ -Error_Packet_unexpected │ │ │ │ -Error_Protocol_Warning │ │ │ │ -Error_Protocol │ │ │ │ -Error_TCP_Terminate │ │ │ │ -Error_Packet_Parsing │ │ │ │ -Error_Packet │ │ │ │ -Error_EOF │ │ │ │ -Error_HandshakePolicy │ │ │ │ -Error_Certificate │ │ │ │ -Error_Misc │ │ │ │ -AlertDescription │ │ │ │ -CloseNotify │ │ │ │ -UnexpectedMessage │ │ │ │ -BadRecordMac │ │ │ │ -DecryptionFailed │ │ │ │ -RecordOverflow │ │ │ │ -DecompressionFailure │ │ │ │ -HandshakeFailure │ │ │ │ -BadCertificate │ │ │ │ -UnsupportedCertificate │ │ │ │ -CertificateRevoked │ │ │ │ -CertificateExpired │ │ │ │ -CertificateUnknown │ │ │ │ -IllegalParameter │ │ │ │ -UnknownCa │ │ │ │ -AccessDenied │ │ │ │ -DecodeError │ │ │ │ -DecryptError │ │ │ │ -ExportRestriction │ │ │ │ -ProtocolVersion │ │ │ │ -InsufficientSecurity │ │ │ │ -InternalError │ │ │ │ -InappropriateFallback │ │ │ │ -UserCanceled │ │ │ │ -NoRenegotiation │ │ │ │ -MissingExtension │ │ │ │ -UnsupportedExtension │ │ │ │ -CertificateUnobtainable │ │ │ │ -UnrecognizedName │ │ │ │ -BadCertificateStatusResponse │ │ │ │ -BadCertificateHashValue │ │ │ │ -UnknownPskIdentity │ │ │ │ -CertificateRequired │ │ │ │ -GeneralError │ │ │ │ -NoApplicationProtocol │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -Network.TLS.Error │ │ │ │ -TLSException │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Terminated │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.HandshakeFailed │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.PostHandshake │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Uncontextualized │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.ConnectionNotEstablished │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.MissingHandshake │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Error_Misc │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Error_Protocol │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Error_Protocol_Warning │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Error_Certificate │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Error_HandshakePolicy │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Error_EOF │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Error_Packet │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Error_Packet_unexpected │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Error_Packet_Parsing │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Error.Error_TCP_Terminate │ │ │ │ -ExtensionRaw │ │ │ │ -extensionDecode: MaxFragmentLength │ │ │ │ -extensionDecode: SupportedGroups │ │ │ │ -extensionDecode: EcPointFormatsSupported │ │ │ │ -extensionDecode: HeartBeat │ │ │ │ -extensionDecode: ApplicationLayerProtocolNegotiation │ │ │ │ -Failed reading: decodeCompressCertificate: broken length │ │ │ │ -Failed reading: empty list of CertificateCompressionAlgorithm │ │ │ │ -Failed reading: decodeRecordSizeLimit: broken length │ │ │ │ -extensionDecode: SessionTicket │ │ │ │ -extensionDecode: SupportedVersionsServerHello │ │ │ │ -extensionDecode: PskKeyExchangeModes │ │ │ │ -extensionDecode: CertificateAuthorities │ │ │ │ -extensionDecode: SignatureAlgorithmsCert │ │ │ │ -extensionDecode: KeyShare │ │ │ │ -Failed reading: decoding KeyShare for ServerHello │ │ │ │ -Failed reading: getBytes: negative length requested │ │ │ │ -extensionDecode: PreShareKey │ │ │ │ -extensionDecode: EarlyDataIndication │ │ │ │ -extensionDecode: Cookie │ │ │ │ -extensionDecode: SignatureAlgorithms │ │ │ │ -Failed reading: decodeSignatureAlgorithms: broken length │ │ │ │ -Failed reading: signature algorithms are empty │ │ │ │ -extensionDecode: PostHandshakeAuth │ │ │ │ -extensionDecode: SecureRenegotiation │ │ │ │ -Network/TLS/Extension.hs:744:15-16|case │ │ │ │ -Illegal │ │ │ │ -extensionDecode: ExtendedMainSecret │ │ │ │ -Network/TLS/Extension.hs:960:15-16|case │ │ │ │ -extensionDecode: ServerName │ │ │ │ -./Network/TLS/Extension.hs │ │ │ │ -demandInput │ │ │ │ -too few bytes │ │ │ │ -'SecureRenegotiation │ │ │ │ -'KeyShareHRR │ │ │ │ -'KeyShareServerHello │ │ │ │ -'KeyShareClientHello │ │ │ │ -'KeyShareEntry │ │ │ │ -KeyShareEntry │ │ │ │ -'SignatureAlgorithmsCert │ │ │ │ -'PostHandshakeAuth │ │ │ │ -'CertificateAuthorities │ │ │ │ -'PskKeyExchangeModes │ │ │ │ -'PskKexMode │ │ │ │ -PskKexMode │ │ │ │ -'SupportedVersionsServerHello │ │ │ │ -'SupportedVersionsClientHello │ │ │ │ -'EarlyDataIndication │ │ │ │ -EarlyDataIndication │ │ │ │ -'PreSharedKeyServerHello │ │ │ │ -'PreSharedKeyClientHello │ │ │ │ -'PskIdentity │ │ │ │ -PskIdentity │ │ │ │ -'SessionTicket │ │ │ │ -'RecordSizeLimit │ │ │ │ -'CompressCertificate │ │ │ │ -'CertificateCompressionAlgorithm │ │ │ │ -CertificateCompressionAlgorithm │ │ │ │ -'ExtendedMainSecret │ │ │ │ -'ApplicationLayerProtocolNegotiation │ │ │ │ -'HeartBeat │ │ │ │ -HeartBeat │ │ │ │ -'HeartBeatMode │ │ │ │ -HeartBeatMode │ │ │ │ -'SignatureAlgorithms │ │ │ │ -'EcPointFormatsSupported │ │ │ │ -EcPointFormatsSupported │ │ │ │ -'EcPointFormat │ │ │ │ -EcPointFormat │ │ │ │ -'SupportedGroups │ │ │ │ -'MaxFragmentLengthOther │ │ │ │ -'MaxFragmentLength │ │ │ │ -'MaxFragment4096 │ │ │ │ -'MaxFragment2048 │ │ │ │ -'MaxFragment1024 │ │ │ │ -'MaxFragment512 │ │ │ │ -MaxFragmentEnum │ │ │ │ -'ServerName │ │ │ │ -'ServerNameHostName │ │ │ │ -'ServerNameOther │ │ │ │ -ServerNameType │ │ │ │ -'C:Extension │ │ │ │ -Extension │ │ │ │ -'MsgTCertificateRequest │ │ │ │ -'MsgTNewSessionTicket │ │ │ │ -'MsgTEncryptedExtensions │ │ │ │ -'MsgTHelloRetryRequest │ │ │ │ -'MsgTServerHello │ │ │ │ -'MsgTClientHello │ │ │ │ -MessageType │ │ │ │ -'ExtensionRaw │ │ │ │ -ExtensionRaw │ │ │ │ -'ExtensionID │ │ │ │ -ExtensionID │ │ │ │ -Network.TLS.Extension │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -ExtensionID │ │ │ │ -ServerName │ │ │ │ -MaxFragmentLength │ │ │ │ -ClientCertificateUrl │ │ │ │ -TrustedCAKeys │ │ │ │ -TruncatedHMAC │ │ │ │ -StatusRequest │ │ │ │ -UserMapping │ │ │ │ -ClientAuthz │ │ │ │ -ServerAuthz │ │ │ │ -CertType │ │ │ │ -SupportedGroups │ │ │ │ -EcPointFormats │ │ │ │ -SignatureAlgorithms │ │ │ │ -Heartbeat │ │ │ │ -ApplicationLayerProtocolNegotiation │ │ │ │ -StatusRequestv2 │ │ │ │ -SignedCertificateTimestamp │ │ │ │ -ClientCertificateType │ │ │ │ -ServerCertificateType │ │ │ │ -EncryptThenMAC │ │ │ │ -CompressCertificate │ │ │ │ -RecordSizeLimit │ │ │ │ -SessionTicket │ │ │ │ -PreSharedKey │ │ │ │ -EarlyData │ │ │ │ -SupportedVersions │ │ │ │ -PskKeyExchangeModes │ │ │ │ -CertificateAuthorities │ │ │ │ -OidFilters │ │ │ │ -SignatureAlgorithmsCert │ │ │ │ -KeyShare │ │ │ │ -QuicTransportParameters │ │ │ │ -SecureRenegotiation │ │ │ │ -KeyShare │ │ │ │ -SecureRenegotiation │ │ │ │ -SignatureAlgorithmsCert │ │ │ │ -PostHandshakeAuth │ │ │ │ -CertificateAuthorities │ │ │ │ -Network/TLS/Extension.hs:803:15-16|case │ │ │ │ -EarlyDataIndication │ │ │ │ -PreSharedKeyClientHello │ │ │ │ -PreSharedKeyServerHello │ │ │ │ -PskIdentity │ │ │ │ -SessionTicket │ │ │ │ -RecordSizeLimit │ │ │ │ -ExtendedMainSecret │ │ │ │ -ApplicationLayerProtocolNegotiation │ │ │ │ -SignatureAlgorithms │ │ │ │ -SupportedGroups │ │ │ │ -MaxFragmentLengthOther │ │ │ │ -MaxFragmentLength │ │ │ │ -Network/TLS/Extension.hs:483:21-22|case │ │ │ │ -MaxFragment4096 │ │ │ │ -MaxFragment2048 │ │ │ │ -MaxFragment1024 │ │ │ │ -MaxFragment512 │ │ │ │ -ServerName │ │ │ │ -MsgTCertificateRequest │ │ │ │ -MsgTNewSessionTicket │ │ │ │ -MsgTEncryptedExtensions │ │ │ │ -MsgTHelloRetryRequest │ │ │ │ -MsgTServerHello │ │ │ │ -MsgTClientHello │ │ │ │ -Versions │ │ │ │ -Network/TLS/Extension.hs:433:15-16|case │ │ │ │ -PskKexMode │ │ │ │ -PSK_DHE_KE │ │ │ │ -PskKeyExchangeModes │ │ │ │ -CertificateCompressionAlgorithm │ │ │ │ -CompressCertificate │ │ │ │ -HeartBeatMode │ │ │ │ -HeartBeat_PeerNotAllowedToSend │ │ │ │ -HeartBeat_PeerAllowedToSend │ │ │ │ -HeartBeat │ │ │ │ -EcPointFormat │ │ │ │ -EcPointFormat_AnsiX962_compressed_char2 │ │ │ │ -EcPointFormat_AnsiX962_compressed_prime │ │ │ │ -EcPointFormat_Uncompressed │ │ │ │ -EcPointFormatsSupported │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.SecureRenegotiation │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.KeyShareClientHello │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.KeyShareServerHello │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.KeyShareHRR │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.KeyShareEntry │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.PostHandshakeAuth │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.SupportedVersionsClientHello │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.SupportedVersionsServerHello │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.PreSharedKeyClientHello │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.PreSharedKeyServerHello │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.PskIdentity │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.ExtendedMainSecret │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MaxFragmentLength │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MaxFragmentLengthOther │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MaxFragment512 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MaxFragment1024 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MaxFragment2048 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MaxFragment4096 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.ServerNameHostName │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.ServerNameOther │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.C:Extension │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MsgTClientHello │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MsgTServerHello │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MsgTHelloRetryRequest │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MsgTEncryptedExtensions │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MsgTNewSessionTicket │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.MsgTCertificateRequest │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Extension.ExtensionRaw │ │ │ │ -Network.TLS.Handshake │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -nexpected handshake message received in handshakeClientWith │ │ │ │ -groupsSupported is incorrect │ │ │ │ -erver denied TLS 1.3 when connecting with early data │ │ │ │ -key exchange not implemented in HRR, expected key_share extension │ │ │ │ -handshake: invalid KeyShare value │ │ │ │ -./Network/TLS/Handshake/Client.hs │ │ │ │ -server-selected group is not supported │ │ │ │ -erver sent too many hello retries │ │ │ │ -roup is exhausted in the client side │ │ │ │ -ersion changed after hello retry │ │ │ │ -Network.TLS.Handshake.Client │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -lastError │ │ │ │ -Pattern match failure in 'do' block at Network/TLS/Handshake/Client/ClientHello.hs:275:9-24 │ │ │ │ -./Network/TLS/Handshake/Client/ClientHello.hs │ │ │ │ -fromJust │ │ │ │ -Network.TLS.Handshake.Client.ClientHello │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -errorEmptyList │ │ │ │ -ghc-internal │ │ │ │ -GHC.Internal.List │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -expecting server hello, got alert : │ │ │ │ -handshake │ │ │ │ -erver secure renegotiation data not matching │ │ │ │ -server choose unknown cipher │ │ │ │ -server choose unknown compression │ │ │ │ -purious extensions received │ │ │ │ -ession is not matched in compatibility mode │ │ │ │ - is not supported │ │ │ │ -server version │ │ │ │ -ersion downgrade detected │ │ │ │ -enegotiation to TLS 1.3 or later is not allowed │ │ │ │ -server resumes a session which is not EMS consistent │ │ │ │ -server hello │ │ │ │ -Network.TLS.Handshake.Client.ServerHello │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -client key exchange unsupported type │ │ │ │ -./Network/TLS/Handshake/Client/TLS12.hs │ │ │ │ -fromJust │ │ │ │ -Handshake Finished │ │ │ │ -change cipher │ │ │ │ -custom group callback failed │ │ │ │ -invalid server public key │ │ │ │ -unsupported FFDHE group: │ │ │ │ -FFDHE group is not secure enough │ │ │ │ - public key │ │ │ │ -invalid server │ │ │ │ -server hello data │ │ │ │ -Network.TLS.Handshake.Client.TLS12 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -invalid key_share value │ │ │ │ -key exchange not implemented, expected key_share extension │ │ │ │ -roken key_share │ │ │ │ -eceived incompatible group for (EC)DHE │ │ │ │ -elected cipher is incompatible with selected PSK │ │ │ │ -selected identity out of range │ │ │ │ -nexpected post-handshake authentication request │ │ │ │ -nexpected handshake message received in postHandshakeAuthClientWith │ │ │ │ -encrypted extensions │ │ │ │ -./Network/TLS/Handshake/Client/TLS13.hs │ │ │ │ -fromJust │ │ │ │ -server finished │ │ │ │ -issing TLS 1.3 certificate request context token │ │ │ │ -Network.TLS.Handshake.Client.TLS13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -server certificate │ │ │ │ -cannot verify CertificateVerify │ │ │ │ -certificate verify │ │ │ │ -invalid certificate request │ │ │ │ -cannot verify finished │ │ │ │ -Handshake Finished │ │ │ │ -spurious handshake │ │ │ │ -handshake │ │ │ │ -server certificate missing │ │ │ │ -Network/TLS/Handshake/Common.hs:(319,1)-(325,42)|function processCertificate │ │ │ │ -peer does not support Extended Main Secret │ │ │ │ -EMS processing is not compatible with TLS 1.3 │ │ │ │ -too small recode size limit: │ │ │ │ -unsupported (EC)DHE group: │ │ │ │ -request_update │ │ │ │ -invalid version │ │ │ │ -'RecvStateHandshake │ │ │ │ -'RecvStatePacket │ │ │ │ -'RecvStateDone │ │ │ │ -RecvState │ │ │ │ -compression is not allowed in TLS 1.3 │ │ │ │ -./Network/TLS/Handshake/Common.hs │ │ │ │ -Network.TLS.Handshake.Common │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -mismatched or unsupported private key pair │ │ │ │ -received incomplete message at key change │ │ │ │ - expected: │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.Common.RecvStatePacket │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.Common.RecvStateHandshake │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.Common.RecvStateDone │ │ │ │ -keyShareKeyLength │ │ │ │ -cannot verify finished │ │ │ │ -broken Finished │ │ │ │ -invalid TLS13 hash and signature algorithm: │ │ │ │ -TLS 1.3, server CertificateVerify │ │ │ │ -TLS 1.3, client CertificateVerify │ │ │ │ -resumption │ │ │ │ -Pattern match failure in 'do' block at Network/TLS/Handshake/Common13.hs:211:13-19 │ │ │ │ -res binder │ │ │ │ - public key │ │ │ │ -invalid client │ │ │ │ -annot generate a shared secret on (EC)DH │ │ │ │ -fromJust │ │ │ │ -c e traffic │ │ │ │ -s hs traffic │ │ │ │ -c hs traffic │ │ │ │ -exp master │ │ │ │ -s ap traffic │ │ │ │ -c ap traffic │ │ │ │ -res master │ │ │ │ -spurious handshake 13 │ │ │ │ -'RecvHandshake13M │ │ │ │ -RecvHandshake13M │ │ │ │ -handshake 13 │ │ │ │ -multiple CSS in TLS 1.3 │ │ │ │ -invalid recvPacket13 result │ │ │ │ -./Network/TLS/Handshake/Common13.hs │ │ │ │ -Network.TLS.Handshake.Common13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -finished │ │ │ │ -'SendServerFinished │ │ │ │ -'SendServerHello │ │ │ │ -ServerState │ │ │ │ -'SendClientFinished │ │ │ │ -'RecvServerHello │ │ │ │ -'SendClientHello │ │ │ │ -ClientState │ │ │ │ -'ApplicationSecretInfo │ │ │ │ -ApplicationSecretInfo │ │ │ │ -'HandshakeSecretInfo │ │ │ │ -HandshakeSecretInfo │ │ │ │ -'EarlySecretInfo │ │ │ │ -EarlySecretInfo │ │ │ │ -Network.TLS.Handshake.Control │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -ApplicationSecretInfo │ │ │ │ -HandshakeSecretInfo │ │ │ │ -EarlySecretInfo │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.Control.SendServerHello │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.Control.SendServerFinished │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.Control.SendClientHello │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.Control.RecvServerHello │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.Control.SendClientFinished │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.Control.HandshakeSecretInfo │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.Control.EarlySecretInfo │ │ │ │ - has no support for │ │ │ │ -unsupported remote public key type │ │ │ │ -rsa encrypt failed: │ │ │ │ -sign failed: │ │ │ │ -./Network/TLS/Handshake/Key.hs │ │ │ │ -'C:LogLabel │ │ │ │ -LogLabel │ │ │ │ -Network.TLS.Handshake.Key │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -CLIENT_TRAFFIC_SECRET_0 │ │ │ │ -SERVER_TRAFFIC_SECRET_0 │ │ │ │ -CLIENT_HANDSHAKE_TRAFFIC_SECRET │ │ │ │ -SERVER_HANDSHAKE_TRAFFIC_SECRET │ │ │ │ -CLIENT_EARLY_TRAFFIC_SECRET │ │ │ │ -CLIENT_RANDOM │ │ │ │ -Network.TLS.Handshake.Process │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -Network.TLS.Handshake.Random │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -client hello │ │ │ │ -Network.TLS.Handshake.Server │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -enegotiation is not allowed in TLS 1.3 │ │ │ │ -enegotiation is not allowed │ │ │ │ -erver: handshake denied │ │ │ │ -allback is not allowed │ │ │ │ -[] is not supported │ │ │ │ -client versions │ │ │ │ - is not supported │ │ │ │ -client version │ │ │ │ -ompression is not allowed in TLS 1.3 │ │ │ │ -ompressions must include nullCompression in TLS 1.2 │ │ │ │ -nexpected handshake message received in handshakeServerWith │ │ │ │ -Network.TLS.Handshake.Server.ClientHello │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -client verified data not matching: │ │ │ │ -o cipher in common with the TLS 1.2 client │ │ │ │ -key exchange algorithm not implemented │ │ │ │ -Network.TLS.Handshake.Server.ClientHello12 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -./Network/TLS/Handshake/Server/ClientHello13.hs │ │ │ │ -xtension pre_shared_key must be last │ │ │ │ -o cipher in common with the TLS 1.3 client │ │ │ │ -duplicated key_share │ │ │ │ -roken key_share │ │ │ │ -key exchange not implemented, expected key_share extension │ │ │ │ -ello retry not allowed again │ │ │ │ -no group in common with the client for HRR │ │ │ │ -Network.TLS.Handshake.Server.ClientHello13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -o supported application protocols │ │ │ │ -Network.TLS.Handshake.Server.Common │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -new cipher is diffrent from the old one │ │ │ │ -client resumes an EMS session without EMS │ │ │ │ -fromJust │ │ │ │ -no common group │ │ │ │ -generate skx_ecdhe unsupported key exchange signature: KX_DSA │ │ │ │ -generate skx_dhe unsupported key exchange signature: KX_ECDSA │ │ │ │ -no hash signature for │ │ │ │ -./Network/TLS/Handshake/Server/ServerHello12.hs │ │ │ │ -Network.TLS.Handshake.Server.ServerHello12 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -o psk_key_exchange_modes extension │ │ │ │ -./Network/TLS/Handshake/Server/ServerHello13.hs │ │ │ │ -fromJust │ │ │ │ -PSK binder validation failed │ │ │ │ -credential not found │ │ │ │ -broken signature_algorithms extension │ │ │ │ -Network.TLS.Handshake.Server.ServerHello13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -cannot generate a shared secret on ECDH │ │ │ │ -client public key cannot be decoded │ │ │ │ -nvalid client public key │ │ │ │ -invalid client public key │ │ │ │ -client key exchange │ │ │ │ -change cipher message expected │ │ │ │ -verification failed │ │ │ │ -client certificate verify │ │ │ │ -./Network/TLS/Handshake/Server/TLS12.hs │ │ │ │ -fromJust │ │ │ │ -change cipher │ │ │ │ -Network.TLS.Handshake.Server.TLS12 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -ertificate request context MUST be empty │ │ │ │ -certificate 13 │ │ │ │ -end of early data │ │ │ │ -Pattern match failure in 'do' block at Network/TLS/Handshake/Server/TLS13.hs:141:9-32 │ │ │ │ -nexpected handshake message received in postHandshakeAuthServerWith │ │ │ │ -nknown certificate request context │ │ │ │ -ried post-handshake authentication without application traffic secret │ │ │ │ -finished 13 │ │ │ │ -invalid client certificate chain │ │ │ │ -client certificate missing │ │ │ │ -verification failed │ │ │ │ -certificate verify 13 │ │ │ │ -Network.TLS.Handshake.Server.TLS13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -expecting different signature algorithm │ │ │ │ -not expecting hash and signature algorithm in a < TLS12 digitially signed structure │ │ │ │ -unsupported hash and signature algorithm: │ │ │ │ -fromJust │ │ │ │ -unimplemented Ed448 signature hash type: │ │ │ │ -signature algorithm is incompatible with Ed448: │ │ │ │ -unimplemented Ed25519 signature hash type: │ │ │ │ -signature algorithm is incompatible with Ed25519: │ │ │ │ -unimplemented ECDSA signature hash type: │ │ │ │ -signature algorithm is incompatible with ECDSA: │ │ │ │ -invalid DSA hash choice, only SHA1 allowed │ │ │ │ -signature algorithm is incompatible with DSA: │ │ │ │ -unimplemented RSA signature hash type: │ │ │ │ -signature algorithm is incompatible with RSA: │ │ │ │ -PubKeyALG_X448 is not supported │ │ │ │ -PubKeyALG_X25519 is not supported │ │ │ │ -PubKeyALG_DH is not supported │ │ │ │ - is not supported │ │ │ │ -signatureParams: │ │ │ │ -./Network/TLS/Handshake/Signature.hs │ │ │ │ -Network.TLS.Handshake.Signature │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -cannot initialize digest with another digest │ │ │ │ -un-initialized session hash │ │ │ │ -un-initialized handshake digest │ │ │ │ -./Network/TLS/Handshake/State.hs │ │ │ │ -fromJust │ │ │ │ -'HandshakeM │ │ │ │ -HandshakeM │ │ │ │ -'HandshakeState │ │ │ │ -HandshakeState │ │ │ │ -'RTT0Rejected │ │ │ │ -'RTT0Accepted │ │ │ │ -'RTT0Sent │ │ │ │ -'RTT0None │ │ │ │ -RTT0Status │ │ │ │ -'PreSharedKey │ │ │ │ -'HelloRetryRequest │ │ │ │ -'FullHandshake │ │ │ │ -HandshakeMode13 │ │ │ │ -'HandshakeDigestContext │ │ │ │ -'HandshakeMessages │ │ │ │ -HandshakeDigest │ │ │ │ -'HandshakeKeyState │ │ │ │ -HandshakeKeyState │ │ │ │ -Network.TLS.Handshake.State │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -, hstDHPrivate = │ │ │ │ -, hstServerDHParams = │ │ │ │ -, hstKeyState = │ │ │ │ -, hstMainSecret = │ │ │ │ -, hstServerRandom = │ │ │ │ -, hstClientRandom = ClientRandom │ │ │ │ -hstClientVersion = │ │ │ │ -, hstClientCertChain = │ │ │ │ -, hstCertReqSent = │ │ │ │ -, hstClientCertSent = │ │ │ │ -, hstCertReqSigAlgsCert = │ │ │ │ -, hstCertReqCBdata = │ │ │ │ -, hstCertReqToken = │ │ │ │ -, hstHandshakeMessages = │ │ │ │ -, hstHandshakeDigest = │ │ │ │ -, hstGroupPrivate = │ │ │ │ -, hstServerECDHParams = │ │ │ │ -, hstExtendedMainSecret = │ │ │ │ -, hstPendingCompression = │ │ │ │ -, hstPendingCipher = │ │ │ │ -, hstPendingRxState = │ │ │ │ -, hstPendingTxState = │ │ │ │ -, hstCCS13Recv = │ │ │ │ -, hstCCS13Sent = │ │ │ │ -, hstTLS13CertComp = │ │ │ │ -, hstTLS13ResumptionSecret = │ │ │ │ -, hstTLS13EarlySecret = │ │ │ │ -, hstTLS13RTT0Status = │ │ │ │ -, hstTLS13HandshakeMode = │ │ │ │ -, hstSupportedGroup = │ │ │ │ -HandshakeState { │ │ │ │ -RTT0Rejected │ │ │ │ -RTT0Accepted │ │ │ │ -RTT0Sent │ │ │ │ -RTT0None │ │ │ │ -PreSharedKey │ │ │ │ -HelloRetryRequest │ │ │ │ -FullHandshake │ │ │ │ -HandshakeDigestContext hash-context │ │ │ │ -HandshakeMessages │ │ │ │ -Nothing} │ │ │ │ -, hksLocalPublicPrivateKeys = │ │ │ │ -HandshakeKeyState {hksRemotePublicKey = │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.HandshakeState │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.RTT0None │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.RTT0Sent │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.RTT0Accepted │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.RTT0Rejected │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.FullHandshake │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.HelloRetryRequest │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.PreSharedKey │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.RTT0 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.HandshakeMessages │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.HandshakeDigestContext │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Handshake.State.HandshakeKeyState │ │ │ │ -LS 1.3 cipher changed after hello retry │ │ │ │ -cannot initialize digest with another digest │ │ │ │ -'C:TrafficSecret │ │ │ │ -TrafficSecret │ │ │ │ -un-initialized handshake digest │ │ │ │ -./Network/TLS/Handshake/State13.hs │ │ │ │ -Network.TLS.Handshake.State13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -fromJust │ │ │ │ -'SignatureAlgorithm │ │ │ │ -SignatureAlgorithm │ │ │ │ -'HashAlgorithm │ │ │ │ -HashAlgorithm │ │ │ │ -Network.TLS.HashAndSignature │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -Signature │ │ │ │ -Anonymous │ │ │ │ -RSApssRSAeSHA256 │ │ │ │ -RSApssRSAeSHA384 │ │ │ │ -RSApssRSAeSHA512 │ │ │ │ -RSApsspssSHA256 │ │ │ │ -RSApsspssSHA384 │ │ │ │ -RSApsspssSHA512 │ │ │ │ -BrainpoolP256 │ │ │ │ -BrainpoolP384 │ │ │ │ -BrainpoolP512 │ │ │ │ -'Logging │ │ │ │ -Network.TLS.Hooks │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Hooks.Hooks │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Hooks.Logging │ │ │ │ -./Network/TLS/IO.hs │ │ │ │ -'PacketFlightM │ │ │ │ -PacketFlightM │ │ │ │ -Network.TLS.IO │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -too many handshake fragment │ │ │ │ -Handshake fragment │ │ │ │ -unknown protocol type │ │ │ │ -fromJust │ │ │ │ -./Network/TLS/IO/Decode.hs │ │ │ │ -Network.TLS.IO.Decode │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -./Network/TLS/IO/Encode.hs │ │ │ │ -fromJust │ │ │ │ -Network.TLS.IO.Encode │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -0Network.TLS.Imports │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -hkdfExtract: unsupported hash │ │ │ │ -./Network/TLS/KeySchedule.hs │ │ │ │ -Network.TLS.KeySchedule │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -internal error: macSSL called with │ │ │ │ -./Network/TLS/MAC.hs │ │ │ │ -Network.TLS.MAC │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -'Measurement │ │ │ │ -Measurement │ │ │ │ -Network.TLS.Measurement │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -, bytesSent = │ │ │ │ -, bytesReceived = │ │ │ │ -Measurement {nbHandshakes = │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Measurement.Measurement │ │ │ │ -encodeHandshake' SKX_RSA not implemented │ │ │ │ -encodeHandshake': cannot handle: │ │ │ │ -server finished │ │ │ │ -client finished │ │ │ │ -key expansion │ │ │ │ -extended master secret │ │ │ │ -master secret │ │ │ │ -Failed reading: the length of CSS must be 1 │ │ │ │ -Failed reading: unknown change cipher spec content │ │ │ │ -changecipherspec │ │ │ │ -Unsupported HandshakeType │ │ │ │ -Failed reading: unsupported client key exchange type │ │ │ │ -Failed reading: no client key exchange type │ │ │ │ -handshake[ │ │ │ │ -server-key-xchg-algorithm-data │ │ │ │ -Failed reading: getServerECDHParams: │ │ │ │ -Failed reading: getServerECDHParams: unknown type for ECDH Params │ │ │ │ -Failed reading: Client hello │ │ │ │ -handshake-record │ │ │ │ -Failed reading: error certificate parsing │ │ │ │ -Failed reading: certrequest: invalid DN length │ │ │ │ -cert request DistinguishedName │ │ │ │ -Failed reading: the length of session id must be <= 32 │ │ │ │ -Failed reading: getBytes: negative length requested │ │ │ │ -pre-main-secret │ │ │ │ -Nothing} │ │ │ │ -, cParamsKeyXchgType = │ │ │ │ -CurrentParams {cParamsVersion = │ │ │ │ -./Network/TLS/Packet.hs │ │ │ │ -'CurrentParams │ │ │ │ -CurrentParams │ │ │ │ -Network.TLS.Packet │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -demandInput │ │ │ │ -too few bytes │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Packet.CurrentParams │ │ │ │ -decodeHandshakes13 │ │ │ │ -./Network/TLS/Packet13.hs │ │ │ │ -Unsupported HandshakeType │ │ │ │ -handshake[ │ │ │ │ -Failed reading: invalid compressed certificate: len = │ │ │ │ -Failed reading: empty compressed certificate │ │ │ │ -Failed reading: plain length is wrong │ │ │ │ -Failed reading: comp algo is not supported │ │ │ │ -handshake-record │ │ │ │ -Failed reading: error certificate parsing │ │ │ │ -Failed reading: getBytes: negative length requested │ │ │ │ -Failed reading: Unknown request_update: │ │ │ │ -demandInput │ │ │ │ -too few bytes │ │ │ │ -Network.TLS.Packet13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -invalid odd prime │ │ │ │ -invalid generator │ │ │ │ -onCipherChoosing │ │ │ │ -./Network/TLS/Parameters.hs │ │ │ │ -no client certificates expected │ │ │ │ -ClientParams {clientUseMaxFragmentLength = │ │ │ │ -, clientUseServerNameIndication = │ │ │ │ -clientServerIdentification = │ │ │ │ -, clientDebug = DebugParams, clientUseEarlyData = │ │ │ │ -, clientShared = Shared, clientHooks = ClientHooks, clientSupported = │ │ │ │ -, clientWantSessionResumeList = │ │ │ │ -, clientWantSessionResume = │ │ │ │ -Nothing, │ │ │ │ -ServerParams {serverWantClientCert = │ │ │ │ -, serverDHEParams = │ │ │ │ -serverCACertificates = │ │ │ │ -, serverLimit = │ │ │ │ -, serverTicketLifetime = │ │ │ │ -, serverDebug = DebugParams, serverEarlyDataSize = │ │ │ │ -, serverHooks = ServerHooks, serverShared = Shared, serverSupported = │ │ │ │ -, supportedClientInitiatedRenegotiation = │ │ │ │ -, supportedSecureRenegotiation = │ │ │ │ -, supportedHashSignatures = │ │ │ │ -, supportedCompressions = │ │ │ │ -, supportedCiphers = │ │ │ │ -Supported {supportedVersions = │ │ │ │ -, supportedEmptyPacket = │ │ │ │ -, supportedFallbackScsv = │ │ │ │ -, supportedSession = │ │ │ │ -supportedExtendedMainSecret = │ │ │ │ -, supportedGroups = │ │ │ │ -GroupUsageInvalidPublic │ │ │ │ -GroupUsageUnsupported │ │ │ │ -GroupUsageInsecure │ │ │ │ -GroupUsageValid │ │ │ │ -, infoClientRandom = │ │ │ │ -, infoExtendedMainSecret = │ │ │ │ -, infoMainSecret = │ │ │ │ -, infoCompression = │ │ │ │ -, infoCipher = │ │ │ │ -infoVersion = │ │ │ │ -, infoIsEarlyDataAccepted = │ │ │ │ -, infoTLS13HandshakeMode = │ │ │ │ -, infoTLS12Resumption = │ │ │ │ -, infoSupportedGroup = │ │ │ │ -, infoServerRandom = │ │ │ │ -Information { │ │ │ │ -, limitHandshakeFragment = │ │ │ │ -Nothing, limitHandshakeFragment = │ │ │ │ -Limit {limitRecordSize = │ │ │ │ -'ServerParams │ │ │ │ -ServerParams │ │ │ │ -'ClientParams │ │ │ │ -ClientParams │ │ │ │ -'ClientHooks │ │ │ │ -'Information │ │ │ │ -Information │ │ │ │ -'ServerHooks │ │ │ │ -'GroupUsageUnsupported │ │ │ │ -'GroupUsageInvalidPublic │ │ │ │ -'GroupUsageInsecure │ │ │ │ -'GroupUsageValid │ │ │ │ -GroupUsage │ │ │ │ -'Supported │ │ │ │ -Supported │ │ │ │ -'RequireEMS │ │ │ │ -'AllowEMS │ │ │ │ -'DebugParams │ │ │ │ -Network.TLS.Parameters │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -Network/TLS/Parameters.hs:451:21-22|case │ │ │ │ -RequireEMS │ │ │ │ -AllowEMS │ │ │ │ -ClientHooks │ │ │ │ -ServerHooks │ │ │ │ -DebugParams │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.ServerParams │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.ClientParams │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.Shared │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.Limit │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.ClientHooks │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.Information │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.ServerHooks │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.GroupUsageValid │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.GroupUsageInsecure │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.GroupUsageUnsupported │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.GroupUsageInvalidPublic │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.Supported │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.NoEMS │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.AllowEMS │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.RequireEMS │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Parameters.DebugParams │ │ │ │ - bytes, got: │ │ │ │ -partial packet: expecting │ │ │ │ -Network.TLS.Record.Recv │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -record exceeding maximum size │ │ │ │ -Network.TLS.Record.Send │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -./Network/TLS/Record/State.hs │ │ │ │ -fromJust │ │ │ │ -'RecordM │ │ │ │ -'RecordState │ │ │ │ -RecordState │ │ │ │ -HasCryptLevel │ │ │ │ -'CryptApplicationSecret │ │ │ │ -'CryptHandshakeSecret │ │ │ │ -'CryptEarlySecret │ │ │ │ -'CryptMainSecret │ │ │ │ -'CryptInitial │ │ │ │ -CryptLevel │ │ │ │ -'RecordOptions │ │ │ │ -RecordOptions │ │ │ │ -'MacState │ │ │ │ -MacState │ │ │ │ -'CryptState │ │ │ │ -CryptState │ │ │ │ -Network.TLS.Record.State │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -, stMacState = │ │ │ │ -, stCryptState = │ │ │ │ -, stCryptLevel = │ │ │ │ -, stCompression = │ │ │ │ -RecordState {stCipher = │ │ │ │ -CryptApplicationSecret │ │ │ │ -CryptHandshakeSecret │ │ │ │ -CryptEarlySecret │ │ │ │ -CryptMainSecret │ │ │ │ -CryptInitial │ │ │ │ -MacState {msSequence = │ │ │ │ -, cstMacSecret = │ │ │ │ -, cstIV = │ │ │ │ -CryptState {cstKey = │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Record.State.RecordState │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Record.State.CryptInitial │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Record.State.CryptMainSecret │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Record.State.CryptEarlySecret │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Record.State.CryptHandshakeSecret │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Record.State.CryptApplicationSecret │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Record.State.RecordOptions │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Record.State.CryptState │ │ │ │ -Ciphertext │ │ │ │ -Plaintext │ │ │ │ -'Fragment │ │ │ │ -Fragment │ │ │ │ -Network.TLS.Record.Types │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -Fragment {fragmentGetBytes = │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Record.Types.Record │ │ │ │ -'SessionManager │ │ │ │ -SessionManager │ │ │ │ -Network.TLS.Session │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Session.SessionManager │ │ │ │ -TLSState │ │ │ │ -'TLSState │ │ │ │ -internal error: version hasn't been set yet │ │ │ │ -./Network/TLS/State.hs │ │ │ │ -Network.TLS.State │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.State.TLSState │ │ │ │ -Direction │ │ │ │ -'ServerRole │ │ │ │ -'ClientRole │ │ │ │ -Network.TLS.Types │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -ServerRole │ │ │ │ -ClientRole │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Tx │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Rx │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.ClientRole │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.ServerRole │ │ │ │ -'BulkStreamF │ │ │ │ -'BulkBlockF │ │ │ │ -'BulkAeadF │ │ │ │ -BulkFunctions │ │ │ │ -'BulkStream │ │ │ │ -BulkStream │ │ │ │ -'BulkDecrypt │ │ │ │ -'BulkEncrypt │ │ │ │ -BulkDirection │ │ │ │ -'CipherKeyExchange_TLS13 │ │ │ │ -'CipherKeyExchange_ECDHE_ECDSA │ │ │ │ -'CipherKeyExchange_ECDH_RSA │ │ │ │ -'CipherKeyExchange_ECDH_ECDSA │ │ │ │ -'CipherKeyExchange_DH_RSA │ │ │ │ -'CipherKeyExchange_DH_DSA │ │ │ │ -'CipherKeyExchange_DHE_DSA │ │ │ │ -'CipherKeyExchange_ECDHE_RSA │ │ │ │ -'CipherKeyExchange_DHE_RSA │ │ │ │ -'CipherKeyExchange_DH_Anon │ │ │ │ -'CipherKeyExchange_RSA │ │ │ │ -CipherKeyExchangeType │ │ │ │ -'CipherId │ │ │ │ -Network.TLS.Types.Cipher │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -TLS_EMPTY_RENEGOTIATION_INFO_SCSV │ │ │ │ -BulkDecrypt │ │ │ │ -BulkEncrypt │ │ │ │ -CipherKeyExchange_TLS13 │ │ │ │ -CipherKeyExchange_ECDHE_ECDSA │ │ │ │ -CipherKeyExchange_ECDH_RSA │ │ │ │ -CipherKeyExchange_ECDH_ECDSA │ │ │ │ -CipherKeyExchange_DH_RSA │ │ │ │ -CipherKeyExchange_DH_DSA │ │ │ │ -CipherKeyExchange_DHE_DSA │ │ │ │ -CipherKeyExchange_ECDHE_RSA │ │ │ │ -CipherKeyExchange_DHE_RSA │ │ │ │ -CipherKeyExchange_DH_Anon │ │ │ │ -CipherKeyExchange_RSA │ │ │ │ -fromCipherId │ │ │ │ -CipherId │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.Cipher │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.Bulk │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.BulkBlockF │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.BulkStreamF │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.BulkAeadF │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.BulkEncrypt │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.BulkDecrypt │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_RSA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_DH_Anon │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_DHE_RSA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_ECDHE_RSA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_DHE_DSA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_DH_DSA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_DH_RSA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_ECDH_ECDSA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_ECDH_RSA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_ECDHE_ECDSA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Cipher.CipherKeyExchange_TLS13 │ │ │ │ -'MainSecret │ │ │ │ -MainSecret │ │ │ │ -'SecretPair │ │ │ │ -SecretPair │ │ │ │ -'SecretTriple │ │ │ │ -SecretTriple │ │ │ │ -'ServerTrafficSecret │ │ │ │ -ServerTrafficSecret │ │ │ │ -'ClientTrafficSecret │ │ │ │ -ClientTrafficSecret │ │ │ │ -'AnyTrafficSecret │ │ │ │ -AnyTrafficSecret │ │ │ │ -'BaseSecret │ │ │ │ -BaseSecret │ │ │ │ -ResumptionSecret │ │ │ │ -ApplicationSecret │ │ │ │ -HandshakeSecret │ │ │ │ -EarlySecret │ │ │ │ -Network.TLS.Types.Secret │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -MainSecret │ │ │ │ -, triServer = │ │ │ │ -, triClient = │ │ │ │ -SecretTriple {triBase = │ │ │ │ -ServerTrafficSecret │ │ │ │ -ClientTrafficSecret │ │ │ │ -AnyTrafficSecret │ │ │ │ -BaseSecret │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Secret.SecretPair │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Secret.SecretTriple │ │ │ │ -toEnum{SessionFlag}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -, sessionClientSNI = │ │ │ │ -, sessionCompression = │ │ │ │ -, sessionCipher = │ │ │ │ -sessionVersion = │ │ │ │ -, sessionFlags = │ │ │ │ -, sessionMaxEarlyDataSize = │ │ │ │ -, sessionALPN = │ │ │ │ -, sessionTicketInfo = │ │ │ │ -, sessionGroup = │ │ │ │ -sessionSecret = │ │ │ │ -Nothing, │ │ │ │ -SessionData { │ │ │ │ -, estimatedRTT = │ │ │ │ -, txrxTime = │ │ │ │ -, ageAdd = │ │ │ │ -TLS13TicketInfo {lifetime = │ │ │ │ -pred{SessionFlag}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{SessionFlag}: tried to take `succ' of last tag in enumeration │ │ │ │ -./Network/TLS/Types/Session.hs │ │ │ │ -'SessionData │ │ │ │ -SessionData │ │ │ │ -'TLS13TicketInfo │ │ │ │ -TLS13TicketInfo │ │ │ │ -'SessionEMS │ │ │ │ -SessionFlag │ │ │ │ -Network.TLS.Types.Session │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -SessionEMS │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Session.SessionData │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Session.TLS13TicketInfo │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Types.Session.SessionEMS │ │ │ │ -'Version │ │ │ │ -Network.TLS.Types.Version │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -Version │ │ │ │ -Network.TLS.Util │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -Network.TLS.Util.ASN1 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -: cannot parse ASN1: │ │ │ │ -: cannot decode ASN1: │ │ │ │ -: parsing error: partial packet │ │ │ │ -: parsing error: remaining bytes │ │ │ │ -list consumed too much data. should never happen with isolate. │ │ │ │ -./Network/TLS/Wire.hs │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -Network.TLS.Wire │ │ │ │ -GetResult │ │ │ │ -'GotSuccess │ │ │ │ -'GotError │ │ │ │ -'GotSuccessRemaining │ │ │ │ -'GotPartial │ │ │ │ -Failed reading: length for ciphers must be even │ │ │ │ -Failed reading: getBytes: negative length requested │ │ │ │ -too few bytes │ │ │ │ -demandInput │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Wire.GotError │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Wire.GotPartial │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Wire.GotSuccess │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Wire.GotSuccessRemaining │ │ │ │ -empty certificate chain │ │ │ │ -./Network/TLS/X509.hs │ │ │ │ -'CertificateUsageReject │ │ │ │ -'CertificateUsageAccept │ │ │ │ -CertificateUsage │ │ │ │ -'CertificateRejectOther │ │ │ │ -'CertificateRejectAbsent │ │ │ │ -'CertificateRejectUnknownCA │ │ │ │ -'CertificateRejectRevoked │ │ │ │ -'CertificateRejectExpired │ │ │ │ -CertificateRejectReason │ │ │ │ -Network.TLS.X509 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -CertificateUsageReject │ │ │ │ -CertificateUsageAccept │ │ │ │ -Network/TLS/X509.hs:49:21-22|case │ │ │ │ -CertificateRejectOther │ │ │ │ -CertificateRejectAbsent │ │ │ │ -CertificateRejectUnknownCA │ │ │ │ -CertificateRejectRevoked │ │ │ │ -CertificateRejectExpired │ │ │ │ -Network/TLS/X509.hs:41:21-22|case │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.X509.CertificateUsageAccept │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.X509.CertificateUsageReject │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.X509.CertificateRejectExpired │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.X509.CertificateRejectRevoked │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.X509.CertificateRejectUnknownCA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.X509.CertificateRejectAbsent │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.X509.CertificateRejectOther │ │ │ │ -'BulkStateStream │ │ │ │ -'BulkStateBlock │ │ │ │ -'BulkStateAEAD │ │ │ │ -'BulkStateUninitialized │ │ │ │ -BulkState │ │ │ │ -Network.TLS.Cipher │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -BulkStateUninitialized │ │ │ │ -BulkStateAEAD │ │ │ │ -BulkStateBlock │ │ │ │ -BulkStateStream │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Cipher.BulkStateStream │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Cipher.BulkStateBlock │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Cipher.BulkStateAEAD │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Cipher.BulkStateUninitialized │ │ │ │ -'NullCompression │ │ │ │ -NullCompression │ │ │ │ -'Compression │ │ │ │ -Compression │ │ │ │ -'C:CompressionC │ │ │ │ -CompressionC │ │ │ │ -Network.TLS.Compression │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Compression.NullCompression │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Compression.Compression │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Compression.C:CompressionC │ │ │ │ -Network.TLS.Extra.FFDHE │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -#:*S8,}gNzl │ │ │ │ -#:*S8,}gNzl │ │ │ │ -AppData │ │ │ │ -Handshake │ │ │ │ -CertRequest │ │ │ │ -ServerHello │ │ │ │ -ClientHello │ │ │ │ -NewSessionTicket │ │ │ │ -Finished │ │ │ │ -CertVerify │ │ │ │ -ServerKeyXchg │ │ │ │ -ClientKeyXchg │ │ │ │ -ServerHelloDone │ │ │ │ -HelloRequest │ │ │ │ -Certificate │ │ │ │ -Nothing} │ │ │ │ -, cipherDataPadding = │ │ │ │ -, cipherDataMAC = │ │ │ │ -cipherDataContent = │ │ │ │ -CipherData { │ │ │ │ -ServerRandom │ │ │ │ -HelloRetryReqest │ │ │ │ -Network/TLS/Struct.hs:237:15-16|case │ │ │ │ -'AppData │ │ │ │ -'Handshake │ │ │ │ -'ChangeCipherSpec │ │ │ │ -'NewSessionTicket │ │ │ │ -'CertVerify │ │ │ │ -'Finished │ │ │ │ -'ServerKeyXchg │ │ │ │ -'ClientKeyXchg │ │ │ │ -'Certificate │ │ │ │ -'ClientHello │ │ │ │ -'ServerHello │ │ │ │ -'CertRequest │ │ │ │ -'ServerHelloDone │ │ │ │ -'HelloRequest │ │ │ │ -'TLSCertificateChain │ │ │ │ -TLSCertificateChain │ │ │ │ -'CKX_ECDH │ │ │ │ -'CKX_RSA │ │ │ │ -ClientKeyXchgAlgorithmData │ │ │ │ -'SKX_Unknown │ │ │ │ -'SKX_Unparsed │ │ │ │ -'SKX_DH_Anon │ │ │ │ -'SKX_ECDHE_ECDSA │ │ │ │ -'SKX_ECDHE_RSA │ │ │ │ -'SKX_DHE_RSA │ │ │ │ -'SKX_DHE_DSA │ │ │ │ -'SKX_DH_DSA │ │ │ │ -'SKX_DH_RSA │ │ │ │ -'SKX_RSA │ │ │ │ -ServerKeyXchgAlgorithmData │ │ │ │ -'ServerDSAParams │ │ │ │ -'ServerRSAParams │ │ │ │ -ServerRSAParams │ │ │ │ -'ServerECDHParams │ │ │ │ -ServerECDHParams │ │ │ │ -'ServerDHParams │ │ │ │ -ServerDHParams │ │ │ │ -'HandshakeType │ │ │ │ -HandshakeType │ │ │ │ -'VerifyData │ │ │ │ -VerifyData │ │ │ │ -'Session │ │ │ │ -'ClientRandom │ │ │ │ -ClientRandom │ │ │ │ -'ServerRandom │ │ │ │ -ServerRandom │ │ │ │ -'ProtocolType │ │ │ │ -ProtocolType │ │ │ │ -'DigitallySigned │ │ │ │ -DigitallySigned │ │ │ │ -'CertificateType │ │ │ │ -CertificateType │ │ │ │ -'CipherData │ │ │ │ -CipherData │ │ │ │ -Network.TLS.Struct │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -HandshakeType │ │ │ │ -HandshakeType_HelloRequest │ │ │ │ -HandshakeType_ClientHello │ │ │ │ -HandshakeType_ServerHello │ │ │ │ -HandshakeType_Certificate │ │ │ │ -HandshakeType_ServerKeyXchg │ │ │ │ -HandshakeType_CertRequest │ │ │ │ -HandshakeType_ServerHelloDone │ │ │ │ -HandshakeType_CertVerify │ │ │ │ -HandshakeType_ClientKeyXchg │ │ │ │ -HandshakeType_Finished │ │ │ │ -HandshakeType_NewSessionTicket │ │ │ │ -HandshakeType_CompressedCertificate │ │ │ │ -ProtocolType │ │ │ │ -ChangeCipherSpec │ │ │ │ -Handshake │ │ │ │ -CertificateType │ │ │ │ -rsa_sign │ │ │ │ -dss_sign │ │ │ │ -ecdsa_sign │ │ │ │ -ed25519_sign │ │ │ │ -ed448_sign │ │ │ │ -, chExtensions = │ │ │ │ -, chCiphers = │ │ │ │ -CH {chSession = │ │ │ │ -ServerDSAParams │ │ │ │ -, rsa_exponent = │ │ │ │ -ServerRSAParams {rsa_modulus = │ │ │ │ -ServerECDHParams │ │ │ │ -, serverDHParams_y = │ │ │ │ -, serverDHParams_g = │ │ │ │ -ServerDHParams {serverDHParams_p = │ │ │ │ -CKX_DH PublicNumber │ │ │ │ -CKX_ECDH "..." │ │ │ │ -CKX_RSA "..." │ │ │ │ -SKX_Unknown │ │ │ │ -SKX_Unparsed │ │ │ │ -SKX_DH_RSA │ │ │ │ -SKX_DH_DSA │ │ │ │ -SKX_ECDHE_ECDSA │ │ │ │ -SKX_ECDHE_RSA │ │ │ │ -SKX_DHE_RSA │ │ │ │ -SKX_DHE_DSA │ │ │ │ -SKX_DH_Anon │ │ │ │ -Session │ │ │ │ -Session "" │ │ │ │ -ClientRandom │ │ │ │ -DigitallySigned │ │ │ │ -Network/TLS/Struct.hs:411:15-16|case │ │ │ │ -Network/TLS/Struct.hs:389:15-16|case │ │ │ │ -Network/TLS/Struct.hs:470:21-22|case │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.Handshake │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.Alert │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.ChangeCipherSpec │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.AppData │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.ClientHello │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.ServerHello │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.Certificate │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.HelloRequest │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.ServerHelloDone │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.ClientKeyXchg │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.ServerKeyXchg │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.CertRequest │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.CertVerify │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.Finished │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.NewSessionTicket │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.CH │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.CKX_RSA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.CKX_DH │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.CKX_ECDH │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.SKX_DH_Anon │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.SKX_DHE_DSA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.SKX_DHE_RSA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.SKX_ECDHE_RSA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.SKX_ECDHE_ECDSA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.SKX_RSA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.SKX_DH_DSA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.SKX_DH_RSA │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.SKX_Unparsed │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.SKX_Unknown │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.ServerDSAParams │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.ServerRSAParams │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.ServerECDHParams │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.ServerDHParams │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.Header │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.DigitallySigned │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct.CipherData │ │ │ │ -'AppData13 │ │ │ │ -'Handshake13 │ │ │ │ -'Alert13 │ │ │ │ -'ChangeCipherSpec13 │ │ │ │ -Packet13 │ │ │ │ -'KeyUpdate13 │ │ │ │ -'Finished13 │ │ │ │ -'CertVerify13 │ │ │ │ -'NewSessionTicket13 │ │ │ │ -'CertRequest13 │ │ │ │ -'ServerHello13 │ │ │ │ -'EncryptedExtensions13 │ │ │ │ -'CompressedCertificate13 │ │ │ │ -'Certificate13 │ │ │ │ -'EndOfEarlyData13 │ │ │ │ -Handshake13 │ │ │ │ -'UpdateRequested │ │ │ │ -'UpdateNotRequested │ │ │ │ -KeyUpdate │ │ │ │ -Network.TLS.Struct13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -AppData13 │ │ │ │ -ChangeCipherSpec13 │ │ │ │ -Alert13 │ │ │ │ -Handshake13 │ │ │ │ -Network/TLS/Struct13.hs:20:21-22|case │ │ │ │ -Finished13 │ │ │ │ -CertVerify13 │ │ │ │ -CertRequest13 │ │ │ │ -CompressedCertificate13 │ │ │ │ -KeyUpdate13 │ │ │ │ -Certificate13 │ │ │ │ -EncryptedExtensions13 │ │ │ │ -EndOfEarlyData13 │ │ │ │ -NewSessionTicket13 │ │ │ │ -ServerHello13 │ │ │ │ -UpdateRequested │ │ │ │ -UpdateNotRequested │ │ │ │ -Network/TLS/Struct13.hs:41:21-22|case │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.Handshake13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.Alert13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.ChangeCipherSpec13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.AppData13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.ServerHello13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.NewSessionTicket13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.EndOfEarlyData13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.EncryptedExtensions13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.Certificate13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.CertRequest13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.CertVerify13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.Finished13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.KeyUpdate13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.CompressedCertificate13 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.UpdateNotRequested │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Struct13.UpdateRequested │ │ │ │ -no keys found │ │ │ │ -'Credentials │ │ │ │ -Credentials │ │ │ │ -Network.TLS.Credentials │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -Credentials │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Network.TLS.Crypto.DH │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -decodeGroupPublic │ │ │ │ -groupGenerateKeyPair │ │ │ │ -'GroupPub_FFDHE8192 │ │ │ │ -'GroupPub_FFDHE6144 │ │ │ │ -'GroupPub_FFDHE4096 │ │ │ │ -'GroupPub_FFDHE3072 │ │ │ │ -'GroupPub_FFDHE2048 │ │ │ │ -GroupPublic │ │ │ │ -'GroupPri_FFDHE8192 │ │ │ │ -'GroupPri_FFDHE6144 │ │ │ │ -'GroupPri_FFDHE4096 │ │ │ │ -'GroupPri_FFDHE3072 │ │ │ │ -'GroupPri_FFDHE2048 │ │ │ │ -GroupPrivate │ │ │ │ -invalid FFDHE group: │ │ │ │ -./Network/TLS/Crypto/IES.hs │ │ │ │ -Network.TLS.Crypto.IES │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -Network/TLS/Crypto/IES.hs:63:15-16|case │ │ │ │ -GroupPub_FFDHE8192 │ │ │ │ -GroupPub_FFDHE6144 │ │ │ │ -GroupPub_FFDHE4096 │ │ │ │ -GroupPub_FFDHE3072 │ │ │ │ -GroupPub_FFDHE2048 │ │ │ │ -GroupPub_X448 │ │ │ │ -GroupPub_X255 │ │ │ │ -GroupPub_P521 │ │ │ │ -GroupPub_P384 │ │ │ │ -GroupPub_P256 │ │ │ │ -Network/TLS/Crypto/IES.hs:50:15-16|case │ │ │ │ -GroupPri_FFDHE8192 │ │ │ │ -GroupPri_FFDHE6144 │ │ │ │ -GroupPri_FFDHE4096 │ │ │ │ -GroupPri_FFDHE3072 │ │ │ │ -GroupPri_FFDHE2048 │ │ │ │ -GroupPri_X448 │ │ │ │ -GroupPri_X255 │ │ │ │ -GroupPri_P521 │ │ │ │ -GroupPri_P384 │ │ │ │ -GroupPri_P256 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPub_P256 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPub_P384 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPub_P521 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPub_X255 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPub_X448 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPub_FFDHE2048 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPub_FFDHE3072 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPub_FFDHE4096 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPub_FFDHE6144 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPub_FFDHE8192 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPri_P256 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPri_P384 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPri_P521 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPri_X255 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPri_X448 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPri_FFDHE2048 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPri_FFDHE3072 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPri_FFDHE4096 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPri_FFDHE6144 │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z:Network.TLS.Crypto.IES.GroupPri_FFDHE8192 │ │ │ │ -Network.TLS.Handshake.Certificate │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -certificate is not allowed for any of │ │ │ │ -certificate rejected: │ │ │ │ -certificate is missing │ │ │ │ -certificate has unknown CA │ │ │ │ -certificate is revoked │ │ │ │ -certificate has expired │ │ │ │ -certificate request callback failed │ │ │ │ -ubKeyALG_Ed448 credential does not match allowed certificate types │ │ │ │ -ubKeyALG_Ed25519 credential does not match allowed certificate types │ │ │ │ -ubKeyALG_X448 credential does not match allowed certificate types │ │ │ │ -ubKeyALG_X25519 credential does not match allowed certificate types │ │ │ │ -ubKeyALG_EC credential does not match allowed certificate types │ │ │ │ -ubKeyALG_DH credential does not match allowed certificate types │ │ │ │ -ubKeyALG_DSA credential does not match allowed certificate types │ │ │ │ -ubKeyALG_RSA credential does not match allowed certificate types │ │ │ │ - credential does not match allowed certificate types │ │ │ │ - credential is not supported at version │ │ │ │ -PubKeyALG_Ed448 signature for ecdhparams │ │ │ │ -PubKeyALG_Ed25519 signature for ecdhparams │ │ │ │ -PubKeyALG_X448 signature for ecdhparams │ │ │ │ -PubKeyALG_X25519 signature for ecdhparams │ │ │ │ -PubKeyALG_EC signature for ecdhparams │ │ │ │ -PubKeyALG_DH signature for ecdhparams │ │ │ │ -PubKeyALG_DSA signature for ecdhparams │ │ │ │ -PubKeyALG_RSA signature for ecdhparams │ │ │ │ - signature for dhparams │ │ │ │ -unknown server key exchange received, expecting: │ │ │ │ - signature for ecdhparams │ │ │ │ -server public key algorithm is incompatible with │ │ │ │ - has no support for │ │ │ │ -erver public key has unsupported elliptic curve │ │ │ │ -erver certificate missing │ │ │ │ -PubKeyALG_Ed448 hash algorithm in common with the server │ │ │ │ -PubKeyALG_Ed25519 hash algorithm in common with the server │ │ │ │ -PubKeyALG_X448 hash algorithm in common with the server │ │ │ │ -PubKeyALG_X25519 hash algorithm in common with the server │ │ │ │ -PubKeyALG_EC hash algorithm in common with the server │ │ │ │ -PubKeyALG_DH hash algorithm in common with the server │ │ │ │ -PubKeyALG_DSA hash algorithm in common with the server │ │ │ │ -PubKeyALG_RSA hash algorithm in common with the server │ │ │ │ - hash algorithm in common with the server │ │ │ │ -Pattern match failure in 'do' block at Network/TLS/Handshake/Client/Common.hs:323:5-32 │ │ │ │ -Network.TLS.Handshake.Client.Common │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -PubKeyALG_RSA credential is not supported at version │ │ │ │ -PubKeyALG_DSA credential is not supported at version │ │ │ │ -PubKeyALG_DH credential is not supported at version │ │ │ │ -PubKeyALG_EC credential is not supported at version │ │ │ │ -PubKeyALG_X25519 credential is not supported at version │ │ │ │ -PubKeyALG_X448 credential is not supported at version │ │ │ │ -PubKeyALG_Ed25519 credential is not supported at version │ │ │ │ -PubKeyALG_Ed448 credential is not supported at version │ │ │ │ -'StateRNG │ │ │ │ -StateRNG │ │ │ │ -Network.TLS.RNG │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -llegal plain text │ │ │ │ - record disallowed │ │ │ │ -unknown TLS 1.3 content type: │ │ │ │ -fromJust │ │ │ │ -decrypt state uninitialized │ │ │ │ -bad record mac on AEAD │ │ │ │ -./Network/TLS/Record/Decrypt.hs │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -encrypted content too small for encryption parameters │ │ │ │ -record bad format │ │ │ │ -plaintext exceeding record size limit: │ │ │ │ -bad record mac Stream/Block │ │ │ │ -Network.TLS.Record.Decrypt │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -Network.TLS.Record.Encrypt │ │ │ │ -tls-2.1.8-HMA8Ds1VxQBLpwpCnRRx8Z │ │ │ │ -'UnixDiffTime │ │ │ │ -UnixDiffTime │ │ │ │ -'UnixTime │ │ │ │ -UnixTime │ │ │ │ -Data.UnixTime.Types │ │ │ │ -unix-time-0.4.17-2cfaYdR97pXIgPid96Aznq │ │ │ │ -, udtMicroSeconds = │ │ │ │ -UnixDiffTime {udtSeconds = │ │ │ │ -, utMicroSeconds = │ │ │ │ -UnixTime {utSeconds = │ │ │ │ -not enough bytes │ │ │ │ -unix-time-0.4.17-2cfaYdR97pXIgPid96Aznq:Data.UnixTime.Types.UnixDiffTime │ │ │ │ -unix-time-0.4.17-2cfaYdR97pXIgPid96Aznq:Data.UnixTime.Types.UnixTime │ │ │ │ -getClockTime │ │ │ │ -GSerialiseSum │ │ │ │ -GSerialiseProd │ │ │ │ -Serialise │ │ │ │ -GSerialiseDecode │ │ │ │ -GSerialiseEncode │ │ │ │ - Deserialised type: │ │ │ │ - Expected type: │ │ │ │ -Codec.CBOR.Class.decode(TypeRep): Type mismatch │ │ │ │ -Storable.basicUnsafeNew: negative length: │ │ │ │ -Storable.basicUnsafeNew: length too large: │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ -GHC.Internal.Foreign.Marshal.Array │ │ │ │ -ghc-internal │ │ │ │ -src/Data/Vector/Storable/Mutable.hs │ │ │ │ -Data.Vector.Storable.Mutable │ │ │ │ -src/Data/Vector/Primitive.hs │ │ │ │ -Data.Vector.Primitive │ │ │ │ -Primitive.basicUnsafeNew: negative length: │ │ │ │ -undefined │ │ │ │ -Primitive.basicUnsafeNew: length too large: │ │ │ │ -src/Data/Vector/Primitive/Mutable.hs │ │ │ │ -Data.Vector.Primitive.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -Expected a NonEmpty list, but an empty list was found! │ │ │ │ -Codec.CBOR.Class.decodeSomeTypeRep: unexpected tag │ │ │ │ - Tag: │ │ │ │ -Codec.CBOR.Class.decodeSomeTypeRep: Applied non-arrow type │ │ │ │ - To argument: │ │ │ │ - Found argument of kind: │ │ │ │ - Where the constructor: │ │ │ │ - Expects an argument of kind: │ │ │ │ -Codec.CBOR.Class.decodeSomeTypeRep: Kind mismatch │ │ │ │ -Data.Serialise.Binary.CBOR.getKindRep: invalid tag │ │ │ │ -Data.Serialise.Binary.CBOR.getRuntimeRep: invalid tag │ │ │ │ -Type: TypeLitSort -> STRep s (DecodeAction s r) │ │ │ │ -In module `Codec.Serialise.Class' │ │ │ │ -bad constructor number │ │ │ │ -Bad constructor number │ │ │ │ -Empty list encountered for sum type │ │ │ │ -Number of fields mismatch: expected= │ │ │ │ -Wrong number of fields: expected= │ │ │ │ -unexpect tag (expect 0) │ │ │ │ -expect list of length 2 │ │ │ │ -unexpected tag. Expects 0 │ │ │ │ -Data.Serialise.Binary.CBOR.putTypeLitSort: invalid tag │ │ │ │ -unknown tag │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -head_empty │ │ │ │ -expected a single char, found a string │ │ │ │ -expected a word or string │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text │ │ │ │ -text-2.1.3-inplace │ │ │ │ -expected a list or string │ │ │ │ -Expected non-negative Natural; but got a negative number │ │ │ │ -tried to decode void │ │ │ │ -expect list of length 1 │ │ │ │ -unexpected tag. Expect 0 │ │ │ │ -V1 don't have contructors │ │ │ │ -src/Codec/Serialise/Class.hs │ │ │ │ -Codec.Serialise.Class │ │ │ │ -serialise-0.2.6.1-E7VFk3JUXgNFiyEMM9t2EQ │ │ │ │ -%Y-%m-%dT%H:%M:%S%Q%Z │ │ │ │ -Expected timestamp (tag 0, 1, or 40) │ │ │ │ -Could not parse RFC3339 date │ │ │ │ -Expected numeric type following tag 1 (epoch offset) │ │ │ │ -Expected list of length two (UTCTime) │ │ │ │ -Expected key 1 in extended time │ │ │ │ -Expected key -12 in extended time │ │ │ │ -Bad list length │ │ │ │ -expected list of length │ │ │ │ -unexpected tag │ │ │ │ - Len: │ │ │ │ - Applied type: │ │ │ │ -serialise-0.2.6.1-E7VFk3JUXgNFiyEMM9t2EQ:Codec.Serialise.Class.C:GSerialiseSum │ │ │ │ -serialise-0.2.6.1-E7VFk3JUXgNFiyEMM9t2EQ:Codec.Serialise.Class.C:GSerialiseProd │ │ │ │ -serialise-0.2.6.1-E7VFk3JUXgNFiyEMM9t2EQ:Codec.Serialise.Class.C:Serialise │ │ │ │ -encodeGenUTF8: Impossible │ │ │ │ -src/Codec/Serialise/Internal/GeneralisedUTF8.hs │ │ │ │ -'GeneralisedUTF8 │ │ │ │ -'ConformantUTF8 │ │ │ │ -UTF8Encoding │ │ │ │ -Codec.Serialise.Internal.GeneralisedUTF8 │ │ │ │ -serialise-0.2.6.1-E7VFk3JUXgNFiyEMM9t2EQ │ │ │ │ -GeneralisedUTF8 │ │ │ │ -ConformantUTF8 │ │ │ │ -serialise-0.2.6.1-E7VFk3JUXgNFiyEMM9t2EQ:Codec.Serialise.Internal.GeneralisedUTF8.ConformantUTF8 │ │ │ │ -serialise-0.2.6.1-E7VFk3JUXgNFiyEMM9t2EQ:Codec.Serialise.Internal.GeneralisedUTF8.GeneralisedUTF8 │ │ │ │ -'ConsumeDoubleCanonical │ │ │ │ -'ConsumeDouble │ │ │ │ -'ConsumeFloatCanonical │ │ │ │ -'ConsumeFloat16Canonical │ │ │ │ -'ConsumeFloat │ │ │ │ -'ConsumeMapLen64Canonical │ │ │ │ -'ConsumeListLen64Canonical │ │ │ │ -'ConsumeInt64Canonical │ │ │ │ -'PeekByteOffset │ │ │ │ -'ConsumeMapLen64 │ │ │ │ -'ConsumeListLen64 │ │ │ │ -'ConsumeInt64 │ │ │ │ -'ConsumeTag64Canonical │ │ │ │ -'ConsumeNegWord64Canonical │ │ │ │ -'ConsumeWord64Canonical │ │ │ │ -'ConsumeTag64 │ │ │ │ -'ConsumeNegWord64 │ │ │ │ -'ConsumeWord64 │ │ │ │ -'ConsumeMapLenCanonical │ │ │ │ -'ConsumeListLenCanonical │ │ │ │ -'ConsumeInt32Canonical │ │ │ │ -'ConsumeInt16Canonical │ │ │ │ -'ConsumeInt8Canonical │ │ │ │ -'ConsumeIntCanonical │ │ │ │ -'PeekAvailable │ │ │ │ -'ConsumeMapLenOrIndef │ │ │ │ -'ConsumeListLenOrIndef │ │ │ │ -'ConsumeMapLen │ │ │ │ -'ConsumeListLen │ │ │ │ -'ConsumeInt32 │ │ │ │ -'ConsumeInt16 │ │ │ │ -'ConsumeInt8 │ │ │ │ -'ConsumeInt │ │ │ │ -'ConsumeSimpleCanonical │ │ │ │ -'ConsumeTagCanonical │ │ │ │ -'ConsumeNegWordCanonical │ │ │ │ -'ConsumeWord32Canonical │ │ │ │ -'ConsumeWord16Canonical │ │ │ │ -'ConsumeWord8Canonical │ │ │ │ -'ConsumeWordCanonical │ │ │ │ -'ConsumeSimple │ │ │ │ -'ConsumeTag │ │ │ │ -'ConsumeNegWord │ │ │ │ -'ConsumeWord32 │ │ │ │ -'ConsumeWord16 │ │ │ │ -'ConsumeWord8 │ │ │ │ -'ConsumeWord │ │ │ │ -'PeekTokenType │ │ │ │ -'ConsumeBreakOr │ │ │ │ -'ConsumeBool │ │ │ │ -'ConsumeStringCanonical │ │ │ │ -'ConsumeString │ │ │ │ -'ConsumeUtf8ByteArrayCanonical │ │ │ │ -'ConsumeByteArrayCanonical │ │ │ │ -'ConsumeUtf8ByteArray │ │ │ │ -'ConsumeByteArray │ │ │ │ -'ConsumeBytesCanonical │ │ │ │ -'ConsumeBytes │ │ │ │ -'ConsumeIntegerCanonical │ │ │ │ -'ConsumeInteger │ │ │ │ -'ConsumeNull │ │ │ │ -'ConsumeMapLenIndef │ │ │ │ -'ConsumeListLenIndef │ │ │ │ -'ConsumeStringIndef │ │ │ │ -'ConsumeBytesIndef │ │ │ │ -DecodeAction │ │ │ │ -'TypeInvalid │ │ │ │ -'TypeBreak │ │ │ │ -'TypeSimple │ │ │ │ -'TypeNull │ │ │ │ -'TypeBool │ │ │ │ -'TypeTag64 │ │ │ │ -'TypeTag │ │ │ │ -'TypeMapLenIndef │ │ │ │ -'TypeMapLen64 │ │ │ │ -'TypeMapLen │ │ │ │ -'TypeListLenIndef │ │ │ │ -'TypeListLen64 │ │ │ │ -'TypeListLen │ │ │ │ -'TypeStringIndef │ │ │ │ -'TypeString │ │ │ │ -'TypeBytesIndef │ │ │ │ -'TypeBytes │ │ │ │ -'TypeFloat64 │ │ │ │ -'TypeFloat32 │ │ │ │ -'TypeFloat16 │ │ │ │ -'TypeInteger │ │ │ │ -'TypeNInt64 │ │ │ │ -'TypeNInt │ │ │ │ -'TypeUInt64 │ │ │ │ -'TypeUInt │ │ │ │ -TokenType │ │ │ │ -toEnum{TokenType}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{TokenType}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{TokenType}: tried to take `pred' of first tag in enumeration │ │ │ │ -src/Codec/CBOR/Decoding.hs │ │ │ │ -Codec.CBOR.Decoding │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK │ │ │ │ -expected word │ │ │ │ -expected list of length │ │ │ │ -TypeInvalid │ │ │ │ -TypeBreak │ │ │ │ -TypeSimple │ │ │ │ -TypeNull │ │ │ │ -TypeBool │ │ │ │ -TypeTag64 │ │ │ │ -TypeMapLenIndef │ │ │ │ -TypeMapLen64 │ │ │ │ -TypeMapLen │ │ │ │ -TypeListLenIndef │ │ │ │ -TypeListLen64 │ │ │ │ -TypeListLen │ │ │ │ -TypeStringIndef │ │ │ │ -TypeString │ │ │ │ -TypeBytesIndef │ │ │ │ -TypeBytes │ │ │ │ -TypeFloat64 │ │ │ │ -TypeFloat32 │ │ │ │ -TypeFloat16 │ │ │ │ -TypeInteger │ │ │ │ -TypeNInt64 │ │ │ │ -TypeNInt │ │ │ │ -TypeUInt64 │ │ │ │ -TypeUInt │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeWord │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeWord8 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeWord16 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeWord32 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeNegWord │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeInt │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeInt8 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeInt16 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeInt32 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeListLen │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeMapLen │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeTag │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeWord64 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeNegWord64 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeInt64 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeListLen64 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeMapLen64 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeTag64 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeInteger │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeFloat │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeDouble │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeBytes │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeByteArray │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeString │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeUtf8ByteArray │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeBool │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeSimple │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeBytesIndef │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeStringIndef │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeListLenIndef │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeMapLenIndef │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeNull │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeListLenOrIndef │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeMapLenOrIndef │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeBreakOr │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.PeekTokenType │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.PeekAvailable │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.PeekByteOffset │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeWordCanonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeWord8Canonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeWord16Canonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeWord32Canonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeNegWordCanonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeIntCanonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeInt8Canonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeInt16Canonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeInt32Canonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeListLenCanonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeMapLenCanonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeTagCanonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeWord64Canonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeNegWord64Canonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeInt64Canonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeListLen64Canonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeMapLen64Canonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeTag64Canonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeIntegerCanonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeFloat16Canonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeFloatCanonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeDoubleCanonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeBytesCanonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeByteArrayCanonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeStringCanonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeUtf8ByteArrayCanonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.ConsumeSimpleCanonical │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.Fail │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.Done │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeUInt │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeUInt64 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeNInt │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeNInt64 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeInteger │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeFloat16 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeFloat32 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeFloat64 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeBytes │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeBytesIndef │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeString │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeStringIndef │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeListLen │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeListLen64 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeListLenIndef │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeMapLen │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeMapLen64 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeMapLenIndef │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeTag │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeTag64 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeBool │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeNull │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeSimple │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeBreak │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Decoding.TypeInvalid │ │ │ │ -'Encoding │ │ │ │ -Encoding │ │ │ │ -'TkFloat64 │ │ │ │ -'TkFloat32 │ │ │ │ -'TkFloat16 │ │ │ │ -'TkSimple │ │ │ │ -'TkInteger │ │ │ │ -'TkString │ │ │ │ -'TkUtf8ByteArray │ │ │ │ -'TkByteArray │ │ │ │ -'TkEncoded │ │ │ │ -'TkBytes │ │ │ │ -'TkInt64 │ │ │ │ -'TkTag64 │ │ │ │ -'TkWord64 │ │ │ │ -'TkMapLen │ │ │ │ -'TkListLen │ │ │ │ -'TkBreak │ │ │ │ -'TkUndef │ │ │ │ -'TkMapBegin │ │ │ │ -'TkListBegin │ │ │ │ -'TkStringBegin │ │ │ │ -'TkBytesBegin │ │ │ │ -Codec.CBOR.Encoding │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK │ │ │ │ -TkWord64 │ │ │ │ -TkInt64 │ │ │ │ -TkBytes │ │ │ │ -TkByteArray │ │ │ │ -TkUtf8ByteArray │ │ │ │ -TkListLen │ │ │ │ -TkMapLen │ │ │ │ -TkTag64 │ │ │ │ -TkInteger │ │ │ │ -TkSimple │ │ │ │ -TkEncoded │ │ │ │ -TkBytesBegin │ │ │ │ -TkString │ │ │ │ -TkStringBegin │ │ │ │ -TkListBegin │ │ │ │ -TkMapBegin │ │ │ │ -TkUndef │ │ │ │ -TkFloat16 │ │ │ │ -TkFloat32 │ │ │ │ -TkFloat64 │ │ │ │ -TkBreak │ │ │ │ -src/Codec/CBOR/Encoding.hs:135:20-21|case │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkWord │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkWord64 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkInt │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkInt64 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkBytes │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkBytesBegin │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkByteArray │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkString │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkUtf8ByteArray │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkStringBegin │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkListLen │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkListBegin │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkMapLen │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkMapBegin │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkTag │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkTag64 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkInteger │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkNull │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkUndef │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkBool │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkSimple │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkFloat16 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkFloat32 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkFloat64 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkBreak │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkEncoded │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Encoding.TkEnd │ │ │ │ -list len too long (> max int) │ │ │ │ -map len too long (> max int) │ │ │ │ -toFlatTerm: encodePreEncoded used with invalid CBOR: │ │ │ │ -Failed to get a Partial │ │ │ │ -src/Codec/CBOR/FlatTerm.hs │ │ │ │ -invalid token encoding │ │ │ │ -trailing tokens: │ │ │ │ -, in context │ │ │ │ -unexpected token │ │ │ │ -TkString │ │ │ │ -TkBytes │ │ │ │ -TkFloat64 │ │ │ │ -TkFloat32 │ │ │ │ -TkFloat16 │ │ │ │ -TkSimple │ │ │ │ -TkMapBegin │ │ │ │ -TkMapLen │ │ │ │ -TkListBegin │ │ │ │ -TkListLen │ │ │ │ -TkStringBegin │ │ │ │ -TkBytesBegin │ │ │ │ -TkInteger │ │ │ │ -unexpected end of input in context │ │ │ │ -InString │ │ │ │ -InBytes │ │ │ │ -InMapKey │ │ │ │ -InMapVal │ │ │ │ -InTagged │ │ │ │ -TopLevelSingle │ │ │ │ -TopLevelSequence │ │ │ │ -InListN │ │ │ │ -InMapNKey │ │ │ │ -InMapNVal │ │ │ │ -'InTagged │ │ │ │ -'InMapNVal │ │ │ │ -'InMapNKey │ │ │ │ -'InListN │ │ │ │ -'InMapVal │ │ │ │ -'InMapKey │ │ │ │ -'InBytes │ │ │ │ -'InString │ │ │ │ -'TopLevelSequence │ │ │ │ -'TopLevelSingle │ │ │ │ -'TkFloat64 │ │ │ │ -'TkFloat32 │ │ │ │ -'TkFloat16 │ │ │ │ -'TkSimple │ │ │ │ -'TkMapLen │ │ │ │ -'TkListLen │ │ │ │ -'TkString │ │ │ │ -'TkBytes │ │ │ │ -'TkInteger │ │ │ │ -'TkBreak │ │ │ │ -'TkMapBegin │ │ │ │ -'TkListBegin │ │ │ │ -'TkStringBegin │ │ │ │ -'TkBytesBegin │ │ │ │ -TermToken │ │ │ │ -Codec.CBOR.FlatTerm │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK │ │ │ │ -src/Codec/CBOR/FlatTerm.hs:107:15-16|case │ │ │ │ -decodeWord: unexpected end of input │ │ │ │ -decodeWord: unexpected token │ │ │ │ -decodeWord8: unexpected end of input │ │ │ │ -decodeWord8: unexpected token │ │ │ │ -decodeWord16: unexpected end of input │ │ │ │ -decodeWord16: unexpected token │ │ │ │ -decodeWord32: unexpected end of input │ │ │ │ -decodeWord32: unexpected token │ │ │ │ -decodeNegWord: unexpected end of input │ │ │ │ -decodeNegWord: unexpected token │ │ │ │ -decodeInt: unexpected end of input │ │ │ │ -decodeInt: unexpected token │ │ │ │ -decodeInt8: unexpected end of input │ │ │ │ -decodeInt8: unexpected token │ │ │ │ -decodeInt16: unexpected end of input │ │ │ │ -decodeInt16: unexpected token │ │ │ │ -decodeInt32: unexpected end of input │ │ │ │ -decodeInt32: unexpected token │ │ │ │ -decodeListLen: unexpected end of input │ │ │ │ -decodeListLen: unexpected token │ │ │ │ -decodeMapLen: unexpected end of input │ │ │ │ -decodeMapLen: unexpected token │ │ │ │ -decodeTag: unexpected end of input │ │ │ │ -decodeTag: unexpected token │ │ │ │ -decodeWord64: unexpected end of input │ │ │ │ -decodeWord64: unexpected token │ │ │ │ -decodeNegWord64: unexpected end of input │ │ │ │ -decodeNegWord64: unexpected token │ │ │ │ -decodeInt64: unexpected end of input │ │ │ │ -decodeInt64: unexpected token │ │ │ │ -decodeTag64: unexpected end of input │ │ │ │ -decodeTag64: unexpected token │ │ │ │ -decodeInteger: unexpected end of input │ │ │ │ -decodeInteger: unexpected token │ │ │ │ -decodeFloat: unexpected end of input │ │ │ │ -decodeFloat: unexpected token │ │ │ │ -decodeDouble: unexpected end of input │ │ │ │ -decodeDouble: unexpected token │ │ │ │ -decodeBytes: unexpected end of input │ │ │ │ -decodeBytes: unexpected token │ │ │ │ -decodeByteArray: unexpected end of input │ │ │ │ -decodeByteArray: unexpected token │ │ │ │ -decodeString: unexpected end of input │ │ │ │ -decodeString: unexpected token │ │ │ │ -decodeUtf8ByteArray: unexpected end of input │ │ │ │ -decodeUtf8ByteArray: unexpected token │ │ │ │ -decodeBool: unexpected end of input │ │ │ │ -decodeBool: unexpected token │ │ │ │ -decodeSimple: unexpected end of input │ │ │ │ -decodeSimple: unexpected token │ │ │ │ -decodeBytesIndef: unexpected end of input │ │ │ │ -decodeBytesIndef: unexpected token │ │ │ │ -decodeStringIndef: unexpected end of input │ │ │ │ -decodeStringIndef: unexpected token │ │ │ │ -decodeListLenIndef: unexpected end of input │ │ │ │ -decodeListLenIndef: unexpected token │ │ │ │ -decodeMapLenIndef: unexpected end of input │ │ │ │ -decodeMapLenIndef: unexpected token │ │ │ │ -decodeNull: unexpected end of input │ │ │ │ -decodeNull: unexpected token │ │ │ │ -decodeListLenOrIndef: unexpected end of input │ │ │ │ -decodeListLenOrIndef: unexpected token │ │ │ │ -decodeMapLenOrIndef: unexpected end of input │ │ │ │ -decodeMapLenOrIndef: unexpected token │ │ │ │ -decodeBreakOr: unexpected end of input │ │ │ │ -decodeBreakOr: unexpected token │ │ │ │ -decodeWordCanonical: unexpected end of input │ │ │ │ -decodeWordCanonical: unexpected token │ │ │ │ -decodeWord8Canonical: unexpected end of input │ │ │ │ -decodeWord8Canonical: unexpected token │ │ │ │ -decodeWord16Canonical: unexpected end of input │ │ │ │ -decodeWord16Canonical: unexpected token │ │ │ │ -decodeWord32Canonical: unexpected end of input │ │ │ │ -decodeWord32Canonical: unexpected token │ │ │ │ -decodeNegWordCanonical: unexpected end of input │ │ │ │ -decodeNegWordCanonical: unexpected token │ │ │ │ -decodeIntCanonical: unexpected end of input │ │ │ │ -decodeIntCanonical: unexpected token │ │ │ │ -decodeInt8Canonical: unexpected end of input │ │ │ │ -decodeInt8Canonical: unexpected token │ │ │ │ -decodeInt16Canonical: unexpected end of input │ │ │ │ -decodeInt16Canonical: unexpected token │ │ │ │ -decodeInt32Canonical: unexpected end of input │ │ │ │ -decodeInt32Canonical: unexpected token │ │ │ │ -decodeListLenCanonical: unexpected end of input │ │ │ │ -decodeListLenCanonical: unexpected token │ │ │ │ -decodeMapLenCanonical: unexpected end of input │ │ │ │ -decodeMapLenCanonical: unexpected token │ │ │ │ -decodeTagCanonical: unexpected end of input │ │ │ │ -decodeTagCanonical: unexpected token │ │ │ │ -decodeWord64Canonical: unexpected end of input │ │ │ │ -decodeWord64Canonical: unexpected token │ │ │ │ -decodeNegWord64Canonical: unexpected end of input │ │ │ │ -decodeNegWord64Canonical: unexpected token │ │ │ │ -decodeInt64Canonical: unexpected end of input │ │ │ │ -decodeInt64Canonical: unexpected token │ │ │ │ -decodeTag64Canonical: unexpected end of input │ │ │ │ -decodeTag64Canonical: unexpected token │ │ │ │ -decodeIntegerCanonical: unexpected end of input │ │ │ │ -decodeIntegerCanonical: unexpected token │ │ │ │ -decodeFloat16Canonical: unexpected end of input │ │ │ │ -decodeFloat16Canonical: unexpected token │ │ │ │ -decodeFloatCanonical: unexpected end of input │ │ │ │ -decodeFloatCanonical: unexpected token │ │ │ │ -decodeDoubleCanonical: unexpected end of input │ │ │ │ -decodeDoubleCanonical: unexpected token │ │ │ │ -decodeBytesCanonical: unexpected end of input │ │ │ │ -decodeBytesCanonical: unexpected token │ │ │ │ -decodeByteArrayCanonical: unexpected end of input │ │ │ │ -decodeByteArrayCanonical: unexpected token │ │ │ │ -decodeStringCanonical: unexpected end of input │ │ │ │ -decodeStringCanonical: unexpected token │ │ │ │ -decodeUtf8ByteArrayCanonical: unexpected end of input │ │ │ │ -decodeUtf8ByteArrayCanonical: unexpected token │ │ │ │ -decodeSimpleCanonical: unexpected end of input │ │ │ │ -decodeSimpleCanonical: unexpected token │ │ │ │ -peekTokenType: unexpected end of input │ │ │ │ -peekTokenType: unexpected token │ │ │ │ -decodeListLen64: unexpected end of input │ │ │ │ -decodeListLen64: unexpected token │ │ │ │ -decodeMapLen64: unexpected end of input │ │ │ │ -decodeMapLen64: unexpected token │ │ │ │ -decodeListLen64Canonical: unexpected end of input │ │ │ │ -decodeListLen64Canonical: unexpected token │ │ │ │ -decodeMapLen64Canonical: unexpected end of input │ │ │ │ -decodeMapLen64Canonical: unexpected token │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TopLevelSingle │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TopLevelSequence │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.InString │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.InBytes │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.InListN │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.InList │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.InMapNKey │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.InMapNVal │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.InMapKey │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.InMapVal │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.InTagged │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkInt │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkInteger │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkBytes │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkBytesBegin │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkString │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkStringBegin │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkListLen │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkListBegin │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkMapLen │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkMapBegin │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkBreak │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkTag │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkBool │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkNull │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkSimple │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkFloat16 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkFloat32 │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.FlatTerm.TkFloat64 │ │ │ │ -src/Codec/CBOR/Read.hs │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -expected bool │ │ │ │ -expected bytes start │ │ │ │ -expected string start │ │ │ │ -expected list start │ │ │ │ -expected map start │ │ │ │ -expected null │ │ │ │ -expected list len or indef │ │ │ │ -expected map len or indef │ │ │ │ -non-canonical word │ │ │ │ -expected word │ │ │ │ -non-canonical word8 │ │ │ │ -expected word8 │ │ │ │ -non-canonical word16 │ │ │ │ -expected word16 │ │ │ │ -non-canonical word32 │ │ │ │ -expected word32 │ │ │ │ -non-canonical int │ │ │ │ -expected int │ │ │ │ -non-canonical int8 │ │ │ │ -expected int8 │ │ │ │ -non-canonical int16 │ │ │ │ -expected int16 │ │ │ │ -non-canonical int32 │ │ │ │ -expected int32 │ │ │ │ -non-canonical list len │ │ │ │ -expected list len │ │ │ │ -non-canonical map len │ │ │ │ -expected map len │ │ │ │ -non-canonical tag │ │ │ │ -expected tag │ │ │ │ -non-canonical word64 │ │ │ │ -expected word64 │ │ │ │ -non-canonical negative int │ │ │ │ -expected negative int │ │ │ │ -non-canonical int64 │ │ │ │ -expected int64 │ │ │ │ -non-canonical list len 64 │ │ │ │ -expected list len 64 │ │ │ │ -non-canonical map len 64 │ │ │ │ -expected map len 64 │ │ │ │ -non-canonical tag64 │ │ │ │ -expected tag64 │ │ │ │ -non-canonical integer │ │ │ │ -expected integer │ │ │ │ -non-canonical float16 │ │ │ │ -non-canonical float │ │ │ │ -expected float │ │ │ │ -non-canonical double │ │ │ │ -expected double │ │ │ │ -expected bytes │ │ │ │ -invalid UTF8 │ │ │ │ -non-canonical length prefix │ │ │ │ -expected string │ │ │ │ -non-canonical simple │ │ │ │ -expected simple │ │ │ │ -DecodedToken │ │ │ │ -DecodeFailure │ │ │ │ -TooLong │ │ │ │ -end of input │ │ │ │ - not in range [0.. │ │ │ │ -Error in array index; │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -'BigNIntNeedBody │ │ │ │ -'BigUIntNeedBody │ │ │ │ -'BigIntToken │ │ │ │ -'BigNIntNeedHeader │ │ │ │ -'BigUIntNeedHeader │ │ │ │ -BigIntToken │ │ │ │ -'TooLong │ │ │ │ -LongToken │ │ │ │ -'DecodedToken │ │ │ │ -'DecodeFailure │ │ │ │ -DecodedToken │ │ │ │ -'SlowConsumeTokenString │ │ │ │ -'SlowConsumeTokenUtf8ByteArray │ │ │ │ -'SlowConsumeTokenByteArray │ │ │ │ -'SlowConsumeTokenBytes │ │ │ │ -'SlowFail │ │ │ │ -'SlowDecodeAction │ │ │ │ -'SlowPeekByteOffset │ │ │ │ -'FastDone │ │ │ │ -SlowPath │ │ │ │ -IncrementalDecoder │ │ │ │ -'Partial │ │ │ │ -'DeserialiseFailure │ │ │ │ -Codec.CBOR: deserialising failed at offset │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK │ │ │ │ -Codec.CBOR.Read │ │ │ │ -DeserialiseFailure │ │ │ │ -DeserialiseFailure │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.BigIntToken │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.BigUIntNeedBody │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.BigNIntNeedBody │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.BigUIntNeedHeader │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.BigNIntNeedHeader │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.Fits │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.TooLong │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.DecodedToken │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.DecodeFailure │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.FastDone │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.SlowConsumeTokenBytes │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.SlowConsumeTokenByteArray │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.SlowConsumeTokenString │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.SlowConsumeTokenUtf8ByteArray │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.SlowPeekByteOffset │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.SlowDecodeAction │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.SlowFail │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.Partial │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.Done │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.Fail │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Read.DeserialiseFailure │ │ │ │ -unexpected break │ │ │ │ -invalid token encoding │ │ │ │ -'TDouble │ │ │ │ -'TSimple │ │ │ │ -'TTagged │ │ │ │ -'TStringI │ │ │ │ -'TString │ │ │ │ -'TBytesI │ │ │ │ -'TInteger │ │ │ │ -Codec.CBOR.Term │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK │ │ │ │ -TStringI │ │ │ │ -TInteger │ │ │ │ -TBytesI │ │ │ │ -TString │ │ │ │ -TStringI │ │ │ │ -TTagged │ │ │ │ -TInteger │ │ │ │ -TSimple │ │ │ │ -TDouble │ │ │ │ -src/Codec/CBOR/Term.hs:82:13-14|case │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TInt │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TInteger │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TBytes │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TBytesI │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TString │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TStringI │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TList │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TListI │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TMap │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TMapI │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TTagged │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TBool │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TNull │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TSimple │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.THalf │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TFloat │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Term.TDouble │ │ │ │ -ByteArray │ │ │ │ -IsString(Codec.CBOR.ByteArray): Non-ASCII character │ │ │ │ -src/Codec/CBOR/ByteArray.hs │ │ │ │ -Codec.CBOR.ByteArray │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK │ │ │ │ -SlicedByteArray │ │ │ │ -IsString(Codec.CBOR.ByteArray.Sliced): Non-ASCII character │ │ │ │ -src/Codec/CBOR/ByteArray/Sliced.hs │ │ │ │ -Codec.CBOR.ByteArray.Sliced │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.ByteArray.Sliced.SBA │ │ │ │ -Codec.CBOR.ByteArray.Internal │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK │ │ │ │ -'Counter │ │ │ │ -Codec.CBOR.Magic │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK │ │ │ │ -cborg-0.2.10.0-F9pllHl8kFwAcUI5p7VtbK:Codec.CBOR.Magic.Counter │ │ │ │ -Data/X509/Validation.hs:103:21-22|case │ │ │ │ -./Data/X509/Validation.hs │ │ │ │ -'IPv6Address │ │ │ │ -'IPv4Address │ │ │ │ -IPAddress │ │ │ │ -'ValidationHooks │ │ │ │ -ValidationHooks │ │ │ │ -'ValidationChecks │ │ │ │ -ValidationChecks │ │ │ │ -'InvalidSignature │ │ │ │ -'CacheSaysNo │ │ │ │ -'NameMismatch │ │ │ │ -'InvalidName │ │ │ │ -'EmptyChain │ │ │ │ -'LeafNotV3 │ │ │ │ -'LeafKeyPurposeNotAllowed │ │ │ │ -'LeafKeyUsageNotAllowed │ │ │ │ -'InvalidWildcard │ │ │ │ -'NoCommonName │ │ │ │ -'AuthorityTooDeep │ │ │ │ -'NotAnAuthority │ │ │ │ -'NotAllowedToSign │ │ │ │ -'UnknownCA │ │ │ │ -'SelfSigned │ │ │ │ -'InFuture │ │ │ │ -'Expired │ │ │ │ -'UnknownCriticalExtension │ │ │ │ -FailedReason │ │ │ │ -Data.X509.Validation │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p │ │ │ │ -ValidationChecks {checkTimeValidity = │ │ │ │ -, checkLeafV3 = │ │ │ │ -, checkExhaustive = │ │ │ │ -, checkCAConstraints = │ │ │ │ -, checkStrictOrdering = │ │ │ │ -checkAtTime = │ │ │ │ -, checkFQHN = │ │ │ │ -, checkLeafKeyPurpose = │ │ │ │ -, checkLeafKeyUsage = │ │ │ │ -InvalidSignature │ │ │ │ -CacheSaysNo │ │ │ │ -EmptyChain │ │ │ │ -LeafNotV3 │ │ │ │ -LeafKeyPurposeNotAllowed │ │ │ │ -LeafKeyUsageNotAllowed │ │ │ │ -InvalidWildcard │ │ │ │ -NameMismatch │ │ │ │ -InvalidName │ │ │ │ -NoCommonName │ │ │ │ -AuthorityTooDeep │ │ │ │ -NotAnAuthority │ │ │ │ -NotAllowedToSign │ │ │ │ -UnknownCA │ │ │ │ -SelfSigned │ │ │ │ -InFuture │ │ │ │ -UnknownCriticalExtension │ │ │ │ -Data/X509/Validation.hs:416:15-16|case │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.IPv4Address │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.IPv6Address │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.ValidationHooks │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.ValidationChecks │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.UnknownCriticalExtension │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Expired │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.InFuture │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.SelfSigned │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.UnknownCA │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.NotAllowedToSign │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.NotAnAuthority │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.AuthorityTooDeep │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.NoCommonName │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.InvalidName │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.NameMismatch │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.InvalidWildcard │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.LeafKeyUsageNotAllowed │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.LeafKeyPurposeNotAllowed │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.LeafNotV3 │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.EmptyChain │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.CacheSaysNo │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.InvalidSignature │ │ │ │ -'SignatureFailed │ │ │ │ -'SignaturePass │ │ │ │ -SignatureVerification │ │ │ │ -'SignatureUnimplemented │ │ │ │ -'SignaturePubkeyMismatch │ │ │ │ -'SignatureInvalid │ │ │ │ -SignatureFailure │ │ │ │ -Data.X509.Validation.Signature │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p │ │ │ │ -SignatureFailed │ │ │ │ -SignaturePass │ │ │ │ -Data/X509/Validation/Signature.hs:45:21-22|case │ │ │ │ -SignatureUnimplemented │ │ │ │ -SignaturePubkeyMismatch │ │ │ │ -SignatureInvalid │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Signature.SignaturePass │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Signature.SignatureFailed │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Signature.SignatureInvalid │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Signature.SignaturePubkeyMismatch │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Signature.SignatureUnimplemented │ │ │ │ -'Fingerprint │ │ │ │ -Fingerprint │ │ │ │ -Data.X509.Validation.Fingerprint │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p │ │ │ │ -Fingerprint │ │ │ │ - but got: │ │ │ │ - expected │ │ │ │ -'ValidationCache │ │ │ │ -ValidationCache │ │ │ │ -'ValidationCacheDenied │ │ │ │ -'ValidationCacheUnknown │ │ │ │ -'ValidationCachePass │ │ │ │ -ValidationCacheResult │ │ │ │ -Data.X509.Validation.Cache │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p │ │ │ │ -ValidationCacheUnknown │ │ │ │ -ValidationCacheDenied │ │ │ │ -ValidationCachePass │ │ │ │ -Data/X509/Validation/Cache.hs:39:21-22|case │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Cache.ValidationCache │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Cache.ValidationCachePass │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Cache.ValidationCacheDenied │ │ │ │ -crypton-x509-validation-1.6.14-GmCFOZ7v8ltBmCYxOzHC7p:Data.X509.Validation.Cache.ValidationCacheUnknown │ │ │ │ -/etc/ssl/cert.pem │ │ │ │ -/usr/local/share/certs/ │ │ │ │ -/system/etc/security/cacerts/ │ │ │ │ -/etc/ssl/certs/ │ │ │ │ -SYSTEM_CERTIFICATE_PATH │ │ │ │ -System.X509.Unix │ │ │ │ -crypton-x509-system-1.6.7-DzfdK0xIzHACWRVS8zdamA │ │ │ │ -./Data/X509/CertificateStore.hs │ │ │ │ -'CertificateStores │ │ │ │ -'CertificateStore │ │ │ │ -CertificateStore │ │ │ │ -Data.X509.CertificateStore │ │ │ │ -crypton-x509-store-1.6.12-5gWhZMn5k7pBZ6KIwhphs5 │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -crypton-x509-store-1.6.12-5gWhZMn5k7pBZ6KIwhphs5:Data.X509.CertificateStore.CertificateStore │ │ │ │ -crypton-x509-store-1.6.12-5gWhZMn5k7pBZ6KIwhphs5:Data.X509.CertificateStore.CertificateStores │ │ │ │ -./Data/X509/File.hs │ │ │ │ -'PEMError │ │ │ │ -PEMError {displayPEMError = │ │ │ │ -crypton-x509-store-1.6.12-5gWhZMn5k7pBZ6KIwhphs5 │ │ │ │ -Data.X509.File │ │ │ │ -PEMError │ │ │ │ -DSA PRIVATE KEY │ │ │ │ -EC PRIVATE KEY │ │ │ │ -ED25519 PRIVATE KEY │ │ │ │ -ED448 PRIVATE KEY │ │ │ │ -PRIVATE KEY │ │ │ │ -RSA PRIVATE KEY │ │ │ │ -X25519 PRIVATE KEY │ │ │ │ -X448 PRIVATE KEY │ │ │ │ -ecdsaFromASN1: ECDSA.PrivateKey: │ │ │ │ -ecdsaFromASN1: unexpected format │ │ │ │ -ecdsaFromASN1: unexpected EC format │ │ │ │ -ecdsaFromASN1: unknown curve │ │ │ │ -ecdsaFromASN1: unexpected curve format │ │ │ │ -ecdsaFromASN1: curve is missing │ │ │ │ -rsaFromASN1: RSA.PrivateKey: │ │ │ │ -rsaFromASN1: unexpected format │ │ │ │ -Data.X509.Memory │ │ │ │ -crypton-x509-store-1.6.12-5gWhZMn5k7pBZ6KIwhphs5 │ │ │ │ -./Data/X509/EC.hs │ │ │ │ -undefined │ │ │ │ -Data.X509.EC │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -CertificateChain │ │ │ │ -'CertificateChainRaw │ │ │ │ -CertificateChainRaw │ │ │ │ -'CertificateChain │ │ │ │ -CertificateChain │ │ │ │ -Data.X509.CertificateChain │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -CertificateChainRaw │ │ │ │ -toASN1: X509.SignatureAlg.HashAlg: Unknown hash │ │ │ │ -unknown OID for │ │ │ │ -Data/X509/AlgorithmIdentifier.hs:49:20-21|case │ │ │ │ -Data/X509/AlgorithmIdentifier.hs:40:20-21|case │ │ │ │ -fromASN1: X509.SignatureALG: EdDSA requires absent parameter │ │ │ │ -fromASN1: X509.SignatureALG: unknown format │ │ │ │ -./Data/X509/AlgorithmIdentifier.hs │ │ │ │ -'SignatureALG │ │ │ │ -'SignatureALG_IntrinsicHash │ │ │ │ -'SignatureALG_Unknown │ │ │ │ -SignatureALG │ │ │ │ -'PubKeyALG_Unknown │ │ │ │ -'PubKeyALG_DH │ │ │ │ -'PubKeyALG_Ed448 │ │ │ │ -'PubKeyALG_Ed25519 │ │ │ │ -'PubKeyALG_X448 │ │ │ │ -'PubKeyALG_X25519 │ │ │ │ -'PubKeyALG_EC │ │ │ │ -'PubKeyALG_DSA │ │ │ │ -'PubKeyALG_RSAPSS │ │ │ │ -'PubKeyALG_RSA │ │ │ │ -PubKeyALG │ │ │ │ -'HashSHA512 │ │ │ │ -'HashSHA384 │ │ │ │ -'HashSHA256 │ │ │ │ -'HashSHA224 │ │ │ │ -'HashSHA1 │ │ │ │ -'HashMD5 │ │ │ │ -'HashMD2 │ │ │ │ -Data.X509.AlgorithmIdentifier │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -SignatureALG_Unknown │ │ │ │ -SignatureALG_IntrinsicHash │ │ │ │ -SignatureALG │ │ │ │ -PubKeyALG_Unknown │ │ │ │ -PubKeyALG_DH │ │ │ │ -PubKeyALG_Ed448 │ │ │ │ -PubKeyALG_Ed25519 │ │ │ │ -PubKeyALG_X448 │ │ │ │ -PubKeyALG_X25519 │ │ │ │ -PubKeyALG_EC │ │ │ │ -PubKeyALG_DSA │ │ │ │ -PubKeyALG_RSAPSS │ │ │ │ -PubKeyALG_RSA │ │ │ │ -HashSHA512 │ │ │ │ -HashSHA384 │ │ │ │ -HashSHA256 │ │ │ │ -HashSHA224 │ │ │ │ -HashSHA1 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.SignatureALG │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.SignatureALG_IntrinsicHash │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.SignatureALG_Unknown │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_RSA │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_RSAPSS │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_DSA │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_EC │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_X25519 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_X448 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_Ed25519 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_Ed448 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_DH │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.PubKeyALG_Unknown │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashMD2 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashMD5 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA1 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA224 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA256 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA384 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.AlgorithmIdentifier.HashSHA512 │ │ │ │ -expecting [OID,String] got [] │ │ │ │ -expecting [OID,String] got │ │ │ │ -'DistinguishedNameInner │ │ │ │ -DistinguishedNameInner │ │ │ │ -'DnEmailAddress │ │ │ │ -'DnOrganizationUnit │ │ │ │ -'DnOrganization │ │ │ │ -'DnCountry │ │ │ │ -'DnCommonName │ │ │ │ -DnElement │ │ │ │ -'DistinguishedName │ │ │ │ -DistinguishedName │ │ │ │ -Data.X509.DistinguishedName │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -DistinguishedNameInner │ │ │ │ -DnEmailAddress │ │ │ │ -DnOrganizationUnit │ │ │ │ -DnOrganization │ │ │ │ -DnCountry │ │ │ │ -DnCommonName │ │ │ │ -DistinguishedName {getDistinguishedElements = │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnCommonName │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnCountry │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnOrganization │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnOrganizationUnit │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.DistinguishedName.DnEmailAddress │ │ │ │ -bad validity format │ │ │ │ -missing serial │ │ │ │ -unexpected type for version │ │ │ │ -'Certificate │ │ │ │ -Certificate │ │ │ │ -'CertKeyUsageDecipherOnly │ │ │ │ -'CertKeyUsageEncipherOnly │ │ │ │ -'CertKeyUsageCRLSign │ │ │ │ -'CertKeyUsageKeyCertSign │ │ │ │ -'CertKeyUsageKeyAgreement │ │ │ │ -'CertKeyUsageDataEncipherment │ │ │ │ -'CertKeyUsageKeyEncipherment │ │ │ │ -'CertKeyUsageNonRepudiation │ │ │ │ -'CertKeyUsageDigitalSignature │ │ │ │ -CertKeyUsage │ │ │ │ -Data.X509.Cert │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -, certExtensions = │ │ │ │ -, certPubKey = │ │ │ │ -, certSubjectDN = │ │ │ │ -, certValidity = │ │ │ │ -, certIssuerDN = │ │ │ │ -, certSignatureAlg = │ │ │ │ -, certSerial = │ │ │ │ -Certificate {certVersion = │ │ │ │ -CertKeyUsageDecipherOnly │ │ │ │ -CertKeyUsageEncipherOnly │ │ │ │ -CertKeyUsageCRLSign │ │ │ │ -CertKeyUsageKeyCertSign │ │ │ │ -CertKeyUsageKeyAgreement │ │ │ │ -CertKeyUsageDataEncipherment │ │ │ │ -CertKeyUsageKeyEncipherment │ │ │ │ -CertKeyUsageNonRepudiation │ │ │ │ -CertKeyUsageDigitalSignature │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.Certificate │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageDigitalSignature │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageNonRepudiation │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageKeyEncipherment │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageDataEncipherment │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageKeyAgreement │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageKeyCertSign │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageCRLSign │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageEncipherOnly │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Cert.CertKeyUsageDecipherOnly │ │ │ │ -fromASN1: X509.Pubkey: EC unknown curve │ │ │ │ -fromASN1: X509.PubKey: unknown EC format: [] │ │ │ │ -fromASN1: X509.PubKey: unknown X25519 format: [] │ │ │ │ -fromASN1: X509.PubKey: unknown X448 format: [] │ │ │ │ -fromASN1: X509.PubKey: unknown Ed25519 format: [] │ │ │ │ -fromASN1: X509.PubKey: unknown Ed448 format: [] │ │ │ │ -fromASN1: unknown public key OID: │ │ │ │ -fromASN1: X509.PubKey: unknown format:[] │ │ │ │ -fromASN1: X509.PubKey: unknown RSA format: │ │ │ │ -fromASN1: X509.PubKey: unknown DSA format │ │ │ │ -fromASN1: X509.PubKey: unknown EC format: │ │ │ │ -fromASN1: X509.PubKey: unknown X25519 format: │ │ │ │ -fromASN1: X509.PubKey: unknown X448 format: │ │ │ │ -fromASN1: X509.PubKey: unknown Ed25519 format: │ │ │ │ -fromASN1: X509.PubKey: unknown Ed448 format: │ │ │ │ - bitarray cannot be parsed: │ │ │ │ - bitarray contains an invalid public key: │ │ │ │ -fromASN1: X509.PubKey │ │ │ │ -fromASN1: X509.PubKey: unknown format: │ │ │ │ -fromASN1: RSA.PublicKey: │ │ │ │ -fromASN1: RSA.PublicKey: unexpected format │ │ │ │ -rsaPubFromASN1: invalid OID │ │ │ │ -rsaPubFromASN1: Invalid version, expecting 0 │ │ │ │ -Data/X509/PublicKey.hs:80:20-21|case │ │ │ │ -Data/X509/PublicKey.hs:66:20-21|case │ │ │ │ -'PubKeyUnknown │ │ │ │ -'PubKeyEd448 │ │ │ │ -'PubKeyEd25519 │ │ │ │ -'PubKeyX448 │ │ │ │ -'PubKeyX25519 │ │ │ │ -'PubKeyEC │ │ │ │ -'PubKeyDSA │ │ │ │ -'PubKeyRSA │ │ │ │ -'PubKeyDH │ │ │ │ -'PubKeyEC_Named │ │ │ │ -'PubKeyEC_Prime │ │ │ │ -PubKeyEC │ │ │ │ -'SerializedPoint │ │ │ │ -SerializedPoint │ │ │ │ -undefined curve OID: │ │ │ │ -encodeInner: unimplemented public key EC_Prime │ │ │ │ -encodeInner: unimplemented public key DH │ │ │ │ -./Data/X509/PublicKey.hs │ │ │ │ -Data.X509.PublicKey │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -pubkeyEC_a │ │ │ │ -pubkeyEC_b │ │ │ │ -pubkeyEC_prime │ │ │ │ -pubkeyEC_generator │ │ │ │ -pubkeyEC_order │ │ │ │ -pubkeyEC_cofactor │ │ │ │ -pubkeyEC_seed │ │ │ │ -pubkeyEC_name │ │ │ │ -PubKeyDH │ │ │ │ -PubKeyUnknown │ │ │ │ -PubKeyEd448 │ │ │ │ -PubKeyEd25519 │ │ │ │ -PubKeyX448 │ │ │ │ -PubKeyX25519 │ │ │ │ -PubKeyEC │ │ │ │ -PubKeyDSA │ │ │ │ -PubKeyRSA │ │ │ │ -, pubkeyEC_pub = │ │ │ │ -PubKeyEC_Named {pubkeyEC_name = │ │ │ │ -, pubkeyEC_seed = │ │ │ │ -, pubkeyEC_cofactor = │ │ │ │ -, pubkeyEC_order = │ │ │ │ -, pubkeyEC_generator = │ │ │ │ -, pubkeyEC_prime = │ │ │ │ -, pubkeyEC_b = │ │ │ │ -, pubkeyEC_a = │ │ │ │ -PubKeyEC_Prime {pubkeyEC_pub = │ │ │ │ -SerializedPoint │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyRSA │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyDSA │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyDH │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyEC │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyX25519 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyX448 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyEd25519 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyEd448 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyUnknown │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyEC_Prime │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PublicKey.PubKeyEC_Named │ │ │ │ -ECDSA.PrivateKey.toASN1: missing named curve │ │ │ │ -./Data/X509/PrivateKey.hs │ │ │ │ -.SecretKey.fromASN1: unexpected inner format │ │ │ │ -newcurveFromASN1: unexpected OID │ │ │ │ -newcurveFromASN1: unexpected version: │ │ │ │ -.SecretKey.fromASN1: │ │ │ │ -newcurveFromASN1: unexpected end format │ │ │ │ -newcurveFromASN1: unexpected format │ │ │ │ -ECDSA.PrivateKey.fromASN1: unknown curve │ │ │ │ -ECDSA.PrivateKey.fromASN1: unexpected EC format │ │ │ │ -ECDSA.PrivateKey.fromASN1: unexpected curve format │ │ │ │ -ECDSA.PrivateKey.fromASN1: curve is missing │ │ │ │ -ECDSA.PrivateKey.fromASN1: │ │ │ │ -rsaFromASN1: │ │ │ │ -rsaFromASN1: unexpected format │ │ │ │ -Data/X509/PrivateKey.hs:72:20-21|case │ │ │ │ -Data/X509/PrivateKey.hs:61:20-21|case │ │ │ │ -PrivKeyEd448 │ │ │ │ -PrivKeyEd25519 │ │ │ │ -PrivKeyX448 │ │ │ │ -PrivKeyX25519 │ │ │ │ -PrivKeyEC │ │ │ │ -PrivKeyDSA │ │ │ │ -PrivKeyRSA │ │ │ │ -, privkeyEC_priv = │ │ │ │ -PrivKeyEC_Named {privkeyEC_name = │ │ │ │ -, privkeyEC_seed = │ │ │ │ -, privkeyEC_cofactor = │ │ │ │ -, privkeyEC_order = │ │ │ │ -, privkeyEC_generator = │ │ │ │ -, privkeyEC_prime = │ │ │ │ -, privkeyEC_b = │ │ │ │ -, privkeyEC_a = │ │ │ │ -PrivKeyEC_Prime {privkeyEC_priv = │ │ │ │ -'PrivKeyEd448 │ │ │ │ -'PrivKeyEd25519 │ │ │ │ -'PrivKeyX448 │ │ │ │ -'PrivKeyX25519 │ │ │ │ -'PrivKeyEC │ │ │ │ -'PrivKeyDSA │ │ │ │ -'PrivKeyRSA │ │ │ │ -'PrivKeyEC_Named │ │ │ │ -'PrivKeyEC_Prime │ │ │ │ -PrivKeyEC │ │ │ │ -Data.X509.PrivateKey │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -privkeyEC_a │ │ │ │ -privkeyEC_b │ │ │ │ -privkeyEC_prime │ │ │ │ -privkeyEC_generator │ │ │ │ -privkeyEC_order │ │ │ │ -privkeyEC_cofactor │ │ │ │ -privkeyEC_seed │ │ │ │ -privkeyEC_name │ │ │ │ -Negative exponent │ │ │ │ -.SecretKey.fromASN1: invalid secret key: │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyRSA │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyDSA │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyEC │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyX25519 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyX448 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyEd25519 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyEd448 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyEC_Prime │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.PrivateKey.PrivKeyEC_Named │ │ │ │ -invalid content in extended key usage │ │ │ │ -unknown key usage purpose │ │ │ │ -'ExtNetscapeComment │ │ │ │ -ExtNetscapeComment │ │ │ │ -'ExtCrlDistributionPoints │ │ │ │ -ExtCrlDistributionPoints │ │ │ │ -'DistributionNameRelative │ │ │ │ -'DistributionPointFullName │ │ │ │ -DistributionPoint │ │ │ │ -'Reason_AACompromise │ │ │ │ -'Reason_PrivilegeWithdrawn │ │ │ │ -'Reason_CertificateHold │ │ │ │ -'Reason_CessationOfOperation │ │ │ │ -'Reason_Superseded │ │ │ │ -'Reason_AffiliationChanged │ │ │ │ -'Reason_CACompromise │ │ │ │ -'Reason_KeyCompromise │ │ │ │ -'Reason_Unused │ │ │ │ -ReasonFlag │ │ │ │ -'ExtAuthorityKeyId │ │ │ │ -ExtAuthorityKeyId │ │ │ │ -'ExtSubjectAltName │ │ │ │ -ExtSubjectAltName │ │ │ │ -'AltNameIP │ │ │ │ -'AltNameDNSSRV │ │ │ │ -'AltNameXMPP │ │ │ │ -'AltNameURI │ │ │ │ -'AltNameDNS │ │ │ │ -'AltNameRFC822 │ │ │ │ -'ExtSubjectKeyId │ │ │ │ -ExtSubjectKeyId │ │ │ │ -'ExtExtendedKeyUsage │ │ │ │ -ExtExtendedKeyUsage │ │ │ │ -'KeyUsagePurpose_Unknown │ │ │ │ -'KeyUsagePurpose_OCSPSigning │ │ │ │ -'KeyUsagePurpose_TimeStamping │ │ │ │ -'KeyUsagePurpose_EmailProtection │ │ │ │ -'KeyUsagePurpose_CodeSigning │ │ │ │ -'KeyUsagePurpose_ClientAuth │ │ │ │ -'KeyUsagePurpose_ServerAuth │ │ │ │ -ExtKeyUsagePurpose │ │ │ │ -'ExtKeyUsage │ │ │ │ -ExtKeyUsage │ │ │ │ -'ExtBasicConstraints │ │ │ │ -ExtBasicConstraints │ │ │ │ -'C:Extension │ │ │ │ -Extension │ │ │ │ -'KeyUsage_decipherOnly │ │ │ │ -'KeyUsage_encipherOnly │ │ │ │ -'KeyUsage_cRLSign │ │ │ │ -'KeyUsage_keyCertSign │ │ │ │ -'KeyUsage_keyAgreement │ │ │ │ -'KeyUsage_dataEncipherment │ │ │ │ -'KeyUsage_keyEncipherment │ │ │ │ -'KeyUsage_nonRepudiation │ │ │ │ -'KeyUsage_digitalSignature │ │ │ │ -ExtKeyUsageFlag │ │ │ │ -toEnum{ExtKeyUsageFlag}: tag ( │ │ │ │ -succ{ExtKeyUsageFlag}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ExtKeyUsageFlag}: tried to take `pred' of first tag in enumeration │ │ │ │ -toEnum{ReasonFlag}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{ReasonFlag}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ReasonFlag}: tried to take `pred' of first tag in enumeration │ │ │ │ -GeneralNames: invalid string for XMPP Addr │ │ │ │ -GeneralNames: expecting string for XMPP Addr got: │ │ │ │ -GeneralNames: invalid string for DNSSrv Addr │ │ │ │ -GeneralNames: expecting string for DNSSRV Addr got: │ │ │ │ -GeneralNames: expecting OID but got │ │ │ │ -GeneralNames: unknown OID │ │ │ │ -GeneralNames: not coping with unknown stream │ │ │ │ -undefined │ │ │ │ -ExtNetscapeComment │ │ │ │ -ExtCrlDistributionPoints │ │ │ │ -DistributionNameRelative │ │ │ │ -DistributionPointFullName │ │ │ │ -Reason_AACompromise │ │ │ │ -Reason_PrivilegeWithdrawn │ │ │ │ -Reason_CertificateHold │ │ │ │ -Reason_CessationOfOperation │ │ │ │ -Reason_Superseded │ │ │ │ -Reason_AffiliationChanged │ │ │ │ -Reason_CACompromise │ │ │ │ -Reason_KeyCompromise │ │ │ │ -Reason_Unused │ │ │ │ -ExtAuthorityKeyId │ │ │ │ -ExtSubjectAltName │ │ │ │ -AltNameIP │ │ │ │ -AltNameDNSSRV │ │ │ │ -AltNameXMPP │ │ │ │ -AltNameURI │ │ │ │ -AltNameDNS │ │ │ │ -AltNameRFC822 │ │ │ │ -ExtSubjectKeyId │ │ │ │ -ExtExtendedKeyUsage │ │ │ │ -KeyUsagePurpose_Unknown │ │ │ │ -KeyUsagePurpose_OCSPSigning │ │ │ │ -KeyUsagePurpose_TimeStamping │ │ │ │ -KeyUsagePurpose_EmailProtection │ │ │ │ -KeyUsagePurpose_CodeSigning │ │ │ │ -KeyUsagePurpose_ClientAuth │ │ │ │ -KeyUsagePurpose_ServerAuth │ │ │ │ -ExtKeyUsage │ │ │ │ -ExtBasicConstraints │ │ │ │ -KeyUsage_decipherOnly │ │ │ │ -KeyUsage_encipherOnly │ │ │ │ -KeyUsage_cRLSign │ │ │ │ -KeyUsage_keyCertSign │ │ │ │ -KeyUsage_keyAgreement │ │ │ │ -KeyUsage_dataEncipherment │ │ │ │ -KeyUsage_keyEncipherment │ │ │ │ -KeyUsage_nonRepudiation │ │ │ │ -KeyUsage_digitalSignature │ │ │ │ -Extension: Netscape Comment do not contain nested ASN1 │ │ │ │ -extEncode ExtCrlDistributionPoints unimplemented │ │ │ │ -extDecode ExtCrlDistributionPoints unimplemented │ │ │ │ -./Data/X509/Ext.hs │ │ │ │ -Data.X509.Ext │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -invalid pathlen │ │ │ │ -unknown sequence │ │ │ │ -Data/X509/Ext.hs:164:20-21|case │ │ │ │ -Data/X509/Ext.hs:268:20-21|case │ │ │ │ -Data/X509/Ext.hs:220:20-21|case │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtNetscapeComment │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtCrlDistributionPoints │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.DistributionPointFullName │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.DistributionNameRelative │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_Unused │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_KeyCompromise │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_CACompromise │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_AffiliationChanged │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_Superseded │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_CessationOfOperation │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_CertificateHold │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_PrivilegeWithdrawn │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.Reason_AACompromise │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtAuthorityKeyId │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtSubjectAltName │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameRFC822 │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameDNS │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameURI │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameIP │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameXMPP │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.AltNameDNSSRV │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtSubjectKeyId │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtExtendedKeyUsage │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_ServerAuth │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_ClientAuth │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_CodeSigning │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_EmailProtection │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_TimeStamping │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_OCSPSigning │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsagePurpose_Unknown │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtKeyUsage │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.ExtBasicConstraints │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.C:Extension │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_digitalSignature │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_nonRepudiation │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_keyEncipherment │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_dataEncipherment │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_keyAgreement │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_keyCertSign │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_cRLSign │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_encipherOnly │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Ext.KeyUsage_decipherOnly │ │ │ │ -: cannot decode data: │ │ │ │ -fromASN1: X509.ExtensionRaw: OID= │ │ │ │ -Extensions │ │ │ │ -./Data/X509/ExtensionRaw.hs │ │ │ │ -'Extensions │ │ │ │ -Extensions │ │ │ │ -'ExtensionRaw │ │ │ │ -ExtensionRaw │ │ │ │ -Data.X509.ExtensionRaw │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -fromASN1: X509.ExtensionRaw: unknown format:[] │ │ │ │ -fromASN1: X509.ExtensionRaw: unknown format: │ │ │ │ -True, extRawContent = │ │ │ │ -False, extRawContent = │ │ │ │ -, extRawCritical = │ │ │ │ -extRawOID = │ │ │ │ -ExtensionRaw { │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.ExtensionRaw.ExtensionRaw │ │ │ │ -Data.X509.OID │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -'SignedExact │ │ │ │ -SignedExact │ │ │ │ -Data.X509.Signed │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5 │ │ │ │ -signed object error sigalg: │ │ │ │ -signed object error: remaining stream in object: [] │ │ │ │ -signed object error: │ │ │ │ -signed object error: remaining stream in object: │ │ │ │ -Arg: $dEq │ │ │ │ -Type: Eq a │ │ │ │ -In module `Data.X509.Signed' │ │ │ │ -Arg: $dShow │ │ │ │ -Type: Show a │ │ │ │ -In module `Data.X509.Signed' │ │ │ │ -, encodeSignedObject = │ │ │ │ -, exactObjectRaw = │ │ │ │ -SignedExact {getSigned = │ │ │ │ -, signedSignature = │ │ │ │ -, signedAlg = │ │ │ │ -Signed {signedObject = │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Signed.SignedExact │ │ │ │ -crypton-x509-1.7.7-IBQST7NTFT86SyD2SeUCm5:Data.X509.Signed.Signed │ │ │ │ -./Data/PEM/Parser.hs │ │ │ │ ------BEGIN │ │ │ │ -invalid PEM: no more content in header context │ │ │ │ -invalid PEM: decoding failed: │ │ │ │ -invalid PEM: no end marker found │ │ │ │ -invalid PEM: end name doesn't match start name │ │ │ │ ------END │ │ │ │ -invalid PEM delimiter found │ │ │ │ -Data.PEM.Parser │ │ │ │ -pem-0.2.4-Jg7r78xLP10AZ2pwFfhrFV │ │ │ │ -Data.PEM.Types │ │ │ │ -pem-0.2.4-Jg7r78xLP10AZ2pwFfhrFV │ │ │ │ -, pemContent = │ │ │ │ -, pemHeader = │ │ │ │ -pemName = │ │ │ │ -pem-0.2.4-Jg7r78xLP10AZ2pwFfhrFV:Data.PEM.Types.PEM │ │ │ │ -not an expected container │ │ │ │ -ParseASN1 │ │ │ │ -Data.ASN1.Parse │ │ │ │ -asn1-parse-0.9.5-94luBq2anuS1AFScnQQpTN │ │ │ │ -runParseASN1: remaining state │ │ │ │ -empty Alternative │ │ │ │ -./Crypto/Cipher/AES.hs │ │ │ │ -Crypto.Cipher.AES │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -undefined │ │ │ │ -XChaCha: key length should be 256 bits │ │ │ │ -XChaCha: nonce length should be 192 bits │ │ │ │ -XChaCha: rounds should be 8, 12 or 20 │ │ │ │ -ChaCha: key length should be 128 or 256 bits │ │ │ │ -ChaCha: nonce length should be 64 or 96 bits │ │ │ │ -ChaCha: rounds should be 8, 12 or 20 │ │ │ │ -ChaCha Random: seed length should be 40 bytes │ │ │ │ -./Crypto/Cipher/ChaCha.hs │ │ │ │ -'StateSimple │ │ │ │ -StateSimple │ │ │ │ -Crypto.Cipher.ChaCha │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -finalize: internal error │ │ │ │ -./Crypto/Cipher/ChaChaPoly1305.hs │ │ │ │ -'Nonce24 │ │ │ │ -'Nonce12 │ │ │ │ -Crypto.Cipher.ChaChaPoly1305 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.ChaChaPoly1305.Nonce8 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.ChaChaPoly1305.Nonce12 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.ChaChaPoly1305.State │ │ │ │ -Crypto.Cipher.Utils │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -'Curve_Edwards25519 │ │ │ │ -'Curve_X448 │ │ │ │ -'Curve_X25519 │ │ │ │ -'Curve_P521R1 │ │ │ │ -'Curve_P384R1 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Curve_P256R1 │ │ │ │ -EllipticCurveBasepointArith │ │ │ │ -EllipticCurveArith │ │ │ │ -EllipticCurveDH │ │ │ │ -EllipticCurve │ │ │ │ -'SharedSecret │ │ │ │ -SharedSecret │ │ │ │ -Crypto.ECC.Curve_P256R1 │ │ │ │ -Crypto.ECC.Curve_P384R1 │ │ │ │ -Crypto.ECC.Curve_P521R1 │ │ │ │ -Crypto.ECC.Curve_X25519 │ │ │ │ -Crypto.ECC.Curve_X448 │ │ │ │ -Crypto.ECC.Curve_Edwards25519 │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -encodeECPoint: cannot serialize point at infinity │ │ │ │ -./Crypto/ECC.hs │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.ECC │ │ │ │ -Curve_P256R1 │ │ │ │ -Curve_P384R1 │ │ │ │ -Curve_P521R1 │ │ │ │ -Curve_X25519 │ │ │ │ -Curve_X448 │ │ │ │ -Curve_Edwards25519 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_Edwards25519 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_X448 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_X25519 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_P521R1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_P384R1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Curve_P256R1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.C:EllipticCurveBasepointArith │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.C:EllipticCurveArith │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.C:EllipticCurveDH │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.C:EllipticCurve │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.KeyPair │ │ │ │ -Crypto.ECC.Edwards25519 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Poly1305: key length expected 32 bytes │ │ │ │ -./Crypto/MAC/Poly1305.hs │ │ │ │ -Crypto.MAC.Poly1305 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -'Context │ │ │ │ -./Crypto/MAC/HMAC.hs │ │ │ │ -Crypto.MAC.HMAC │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -undefined │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.MAC.HMAC.Context │ │ │ │ -cannot compute negative square root │ │ │ │ -./Crypto/Number/Basic.hs │ │ │ │ -Crypto.Number.Basic │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Negative exponent │ │ │ │ -'SetTwoHighest │ │ │ │ -'SetHighest │ │ │ │ -GenTopPolicy │ │ │ │ -) (over) doesn't seems to work properly │ │ │ │ -) (normal) doesn't seems to work properly │ │ │ │ -internal: generateMax( │ │ │ │ -./Crypto/Number/Generate.hs │ │ │ │ -Crypto.Number.Generate │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -SetTwoHighest │ │ │ │ -SetHighest │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.Generate.SetHighest │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.Generate.SetTwoHighest │ │ │ │ -./Crypto/Number/ModArithmetic.hs │ │ │ │ -'ModulusAssertionError │ │ │ │ -'CoprimesAssertionError │ │ │ │ -Crypto.Number.ModArithmetic │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -ModulusAssertionError │ │ │ │ -CoprimesAssertionError │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.ModArithmetic.ModulusAssertionError │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.ModArithmetic.CoprimesAssertionError │ │ │ │ -i2ospOf_: integer is larger than expected │ │ │ │ -./Crypto/Number/Serialize.hs │ │ │ │ -Crypto.Number.Serialize │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -i2ospOf_: integer is larger than expected │ │ │ │ -./Crypto/Number/Serialize/LE.hs │ │ │ │ -Crypto.Number.Serialize.LE │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Number.Serialize.Internal │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Number.Serialize.Internal.LE │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -'PRK_NoExpand │ │ │ │ -Crypto.KDF.HKDF │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto/KDF/HKDF.hs:33:15-16|case │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.KDF.HKDF.PRK │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.KDF.HKDF.PRK_NoExpand │ │ │ │ -./Crypto/Hash.hs │ │ │ │ -Crypto.Hash │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -undefined │ │ │ │ -'MutableContext │ │ │ │ -MutableContext │ │ │ │ -./Crypto/Hash/IO.hs │ │ │ │ -Crypto.Hash.IO │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -undefined │ │ │ │ -'DhSecret │ │ │ │ -DhSecret │ │ │ │ -'PublicKey │ │ │ │ -PublicKey │ │ │ │ -'SecretKey │ │ │ │ -SecretKey │ │ │ │ -Crypto.PubKey.Curve25519 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -DhSecret │ │ │ │ -PublicKey │ │ │ │ -SecretKey │ │ │ │ -'DhSecret │ │ │ │ -DhSecret │ │ │ │ -'PublicKey │ │ │ │ -PublicKey │ │ │ │ -'SecretKey │ │ │ │ -SecretKey │ │ │ │ -Crypto.PubKey.Curve448 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -DhSecret │ │ │ │ -PublicKey │ │ │ │ -SecretKey │ │ │ │ -Crypto.PubKey.MaskGenFunction │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -'SharedKey │ │ │ │ -SharedKey │ │ │ │ -'PrivateNumber │ │ │ │ -'PublicNumber │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Crypto.PubKey.DH.Params │ │ │ │ -SharedKey │ │ │ │ -PrivateNumber │ │ │ │ -PrivateNumber │ │ │ │ -PublicNumber │ │ │ │ -PublicNumber │ │ │ │ -, params_bits = │ │ │ │ -, params_g = │ │ │ │ -Params {params_p = │ │ │ │ -params_bits │ │ │ │ -params_g │ │ │ │ -params_p │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.PubKey.DH │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DH.Params │ │ │ │ -'KeyPair │ │ │ │ -'PrivateKey │ │ │ │ -'PublicKey │ │ │ │ -'Signature │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -Crypto.PubKey.DSA.Params │ │ │ │ -Crypto.PubKey.DSA.Signature │ │ │ │ -Crypto.PubKey.DSA.PublicKey │ │ │ │ -Crypto.PubKey.DSA.PrivateKey │ │ │ │ -Crypto.PubKey.DSA.KeyPair │ │ │ │ -./Crypto/PubKey/DSA.hs │ │ │ │ -fromJust │ │ │ │ -KeyPair │ │ │ │ -, private_x = │ │ │ │ -PrivateKey {private_params = │ │ │ │ -private_x │ │ │ │ -private_params │ │ │ │ -, public_y = │ │ │ │ -PublicKey {public_params = │ │ │ │ -public_y │ │ │ │ -public_params │ │ │ │ -, sign_s = │ │ │ │ -Signature {sign_r = │ │ │ │ -, params_q = │ │ │ │ -, params_g = │ │ │ │ -Params {params_p = │ │ │ │ -params_q │ │ │ │ -params_g │ │ │ │ -params_p │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.PubKey.DSA │ │ │ │ -Signature │ │ │ │ -PublicKey │ │ │ │ -PrivateKey │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DSA.KeyPair │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DSA.PrivateKey │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DSA.PublicKey │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DSA.Signature │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.DSA.Params │ │ │ │ -mulF2m: negative number represent no binary polynomial │ │ │ │ -modF2m: negative number represent no binary polynomial │ │ │ │ -modF2m: cannot divide by zero polynomial │ │ │ │ -Crypto.PubKey.ECC.Prim │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -'KeyPair │ │ │ │ -'PublicKey │ │ │ │ -'PrivateKey │ │ │ │ -'ExtendedSignature │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Signature │ │ │ │ -Crypto.PubKey.ECC.ECDSA.Signature │ │ │ │ -Crypto.PubKey.ECC.ECDSA.ExtendedSignature │ │ │ │ -Crypto.PubKey.ECC.ECDSA.PrivateKey │ │ │ │ -Crypto.PubKey.ECC.ECDSA.PublicKey │ │ │ │ -Crypto.PubKey.ECC.ECDSA.KeyPair │ │ │ │ -KeyPair │ │ │ │ -, public_q = │ │ │ │ -PublicKey {public_curve = │ │ │ │ -public_q │ │ │ │ -public_curve │ │ │ │ -, private_d = │ │ │ │ -PrivateKey {private_curve = │ │ │ │ -private_d │ │ │ │ -private_curve │ │ │ │ -True, signature = │ │ │ │ -False, signature = │ │ │ │ -, parity = │ │ │ │ -index = │ │ │ │ -ExtendedSignature { │ │ │ │ -signature │ │ │ │ -, sign_s = │ │ │ │ -Signature {sign_r = │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.PubKey.ECC.ECDSA │ │ │ │ -Signature │ │ │ │ -ExtendedSignature │ │ │ │ -PrivateKey │ │ │ │ -PublicKey │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.ECDSA.KeyPair │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.ECDSA.PublicKey │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.ECDSA.PrivateKey │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.ECDSA.ExtendedSignature │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.ECDSA.Signature │ │ │ │ -pointFromIntegers: filling failed │ │ │ │ -pointBase: assumption failed │ │ │ │ -cannot create point from zero │ │ │ │ -scalarGenerate: assumption failed │ │ │ │ -./Crypto/PubKey/ECC/P256.hs │ │ │ │ -P256Scalar │ │ │ │ -Crypto.PubKey.ECC.P256 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -pred{CurveName}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{CurveName}: tried to take `succ' of last tag in enumeration │ │ │ │ -'SEC_t571r1 │ │ │ │ -'SEC_t571k1 │ │ │ │ -'SEC_t409r1 │ │ │ │ -'SEC_t409k1 │ │ │ │ -'SEC_t283r1 │ │ │ │ -'SEC_t283k1 │ │ │ │ -'SEC_t239k1 │ │ │ │ -'SEC_t233r1 │ │ │ │ -'SEC_t233k1 │ │ │ │ -'SEC_t193r2 │ │ │ │ -'SEC_t193r1 │ │ │ │ -'SEC_t163r2 │ │ │ │ -'SEC_t163r1 │ │ │ │ -'SEC_t163k1 │ │ │ │ -'SEC_t131r2 │ │ │ │ -'SEC_t131r1 │ │ │ │ -'SEC_t113r2 │ │ │ │ -'SEC_t113r1 │ │ │ │ -'SEC_p521r1 │ │ │ │ -'SEC_p384r1 │ │ │ │ -'SEC_p256r1 │ │ │ │ -'SEC_p256k1 │ │ │ │ -'SEC_p224r1 │ │ │ │ -'SEC_p224k1 │ │ │ │ -'SEC_p192r1 │ │ │ │ -'SEC_p192k1 │ │ │ │ -'SEC_p160r2 │ │ │ │ -'SEC_p160r1 │ │ │ │ -'SEC_p160k1 │ │ │ │ -'SEC_p128r2 │ │ │ │ -'SEC_p128r1 │ │ │ │ -'SEC_p112r2 │ │ │ │ -'SEC_p112r1 │ │ │ │ -'CurveFP │ │ │ │ -'CurveF2m │ │ │ │ -'CurveBinary │ │ │ │ -'CurvePrime │ │ │ │ -'CurveCommon │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Crypto.PubKey.ECC.Types.Point │ │ │ │ -Crypto.PubKey.ECC.Types.CurveCommon │ │ │ │ -Crypto.PubKey.ECC.Types.CurvePrime │ │ │ │ -Crypto.PubKey.ECC.Types.CurveBinary │ │ │ │ -Crypto.PubKey.ECC.Types.Curve │ │ │ │ -Crypto.PubKey.ECC.Types.CurveName │ │ │ │ -toEnum{CurveName}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -./Crypto/PubKey/ECC/Types.hs │ │ │ │ -SEC_t571r1 │ │ │ │ -SEC_t571k1 │ │ │ │ -SEC_t409r1 │ │ │ │ -SEC_t409k1 │ │ │ │ -SEC_t283r1 │ │ │ │ -SEC_t283k1 │ │ │ │ -SEC_t239k1 │ │ │ │ -SEC_t233r1 │ │ │ │ -SEC_t233k1 │ │ │ │ -SEC_t193r2 │ │ │ │ -SEC_t193r1 │ │ │ │ -SEC_t163r2 │ │ │ │ -SEC_t163r1 │ │ │ │ -SEC_t163k1 │ │ │ │ -SEC_t131r2 │ │ │ │ -SEC_t131r1 │ │ │ │ -SEC_t113r2 │ │ │ │ -SEC_t113r1 │ │ │ │ -SEC_p521r1 │ │ │ │ -SEC_p384r1 │ │ │ │ -SEC_p256r1 │ │ │ │ -SEC_p256k1 │ │ │ │ -SEC_p224r1 │ │ │ │ -SEC_p224k1 │ │ │ │ -SEC_p192r1 │ │ │ │ -SEC_p192k1 │ │ │ │ -SEC_p160r2 │ │ │ │ -SEC_p160r1 │ │ │ │ -SEC_p160k1 │ │ │ │ -SEC_p128r2 │ │ │ │ -SEC_p128r1 │ │ │ │ -SEC_p112r2 │ │ │ │ -SEC_p112r1 │ │ │ │ -CurveFP │ │ │ │ -CurveF2m │ │ │ │ -CurveF2m │ │ │ │ -Crypto/PubKey/ECC/Types.hs:40:27-28|case │ │ │ │ -CurveBinary │ │ │ │ -CurvePrime │ │ │ │ -, ecc_h = │ │ │ │ -, ecc_n = │ │ │ │ -, ecc_g = │ │ │ │ -, ecc_b = │ │ │ │ -CurveCommon {ecc_a = │ │ │ │ -Crypto/PubKey/ECC/Types.hs:53:27-28|case │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.PubKey.ECC.Types │ │ │ │ -CurveCommon │ │ │ │ -CurvePrime │ │ │ │ -CurveBinary │ │ │ │ -CurveName │ │ │ │ -vr8^T:l)U │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p112r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p112r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p128r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p128r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p160k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p160r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p160r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p192k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p192r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p224k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p224r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p256k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p256r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p384r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_p521r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t113r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t113r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t131r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t131r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t163k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t163r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t163r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t193r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t193r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t233k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t233r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t239k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t283k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t283r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t409k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t409r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t571k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.SEC_t571r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.CurveF2m │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.CurveFP │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.CurveBinary │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.CurvePrime │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.CurveCommon │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.Point │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECC.Types.PointO │ │ │ │ -EllipticCurveECDSA │ │ │ │ -Signature │ │ │ │ -Crypto.PubKey.ECDSA │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -, sign_s = │ │ │ │ -Signature {sign_r = │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECDSA.C:EllipticCurveECDSA │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.ECDSA.Signature │ │ │ │ -Crypto.PubKey.ECIES │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -'Signature │ │ │ │ -Signature │ │ │ │ -'PublicKey │ │ │ │ -PublicKey │ │ │ │ -'SecretKey │ │ │ │ -SecretKey │ │ │ │ -Crypto.PubKey.Ed25519 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Signature │ │ │ │ -PublicKey │ │ │ │ -SecretKey │ │ │ │ -'Signature │ │ │ │ -Signature │ │ │ │ -'PublicKey │ │ │ │ -PublicKey │ │ │ │ -'SecretKey │ │ │ │ -SecretKey │ │ │ │ -Crypto.PubKey.Ed448 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Signature │ │ │ │ -PublicKey │ │ │ │ -SecretKey │ │ │ │ -HashAlgorithmASN1 │ │ │ │ -Crypto.PubKey.RSA.PKCS15 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.PKCS15.C:HashAlgorithmASN1 │ │ │ │ -Crypto.PubKey.RSA.Prim │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -./Crypto/PubKey/RSA/PSS.hs │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -'PSSParams │ │ │ │ -PSSParams │ │ │ │ -Crypto.PubKey.RSA.PSS │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.PSS.PSSParams │ │ │ │ -'KeyPair │ │ │ │ -'PrivateKey │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'PublicKey │ │ │ │ -'InvalidParameters │ │ │ │ -'SignatureTooLong │ │ │ │ -'MessageNotRecognized │ │ │ │ -'MessageTooLong │ │ │ │ -'MessageSizeIncorrect │ │ │ │ -'Blinder │ │ │ │ -Crypto.PubKey.RSA.Types.PublicKey │ │ │ │ -Crypto.PubKey.RSA.Types.PrivateKey │ │ │ │ -Crypto.PubKey.RSA.Types.KeyPair │ │ │ │ -KeyPair │ │ │ │ -, private_qinv = │ │ │ │ -, private_dQ = │ │ │ │ -, private_dP = │ │ │ │ -, private_q = │ │ │ │ -, private_p = │ │ │ │ -, private_d = │ │ │ │ -PrivateKey {private_pub = │ │ │ │ -private_qinv │ │ │ │ -private_dQ │ │ │ │ -private_dP │ │ │ │ -private_q │ │ │ │ -private_p │ │ │ │ -private_d │ │ │ │ -private_pub │ │ │ │ -, public_e = │ │ │ │ -, public_n = │ │ │ │ -PublicKey {public_size = │ │ │ │ -public_e │ │ │ │ -public_n │ │ │ │ -public_size │ │ │ │ -InvalidParameters │ │ │ │ -SignatureTooLong │ │ │ │ -MessageNotRecognized │ │ │ │ -MessageTooLong │ │ │ │ -MessageSizeIncorrect │ │ │ │ -Blinder │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.PubKey.RSA.Types │ │ │ │ -PublicKey │ │ │ │ -PrivateKey │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.PrivateKey │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.PublicKey │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.MessageSizeIncorrect │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.MessageTooLong │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.MessageNotRecognized │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.SignatureTooLong │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.InvalidParameters │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.PubKey.RSA.Types.Blinder │ │ │ │ -Crypto.Random │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -'MonadPseudoRandom │ │ │ │ -MonadPseudoRandom │ │ │ │ -MonadRandom │ │ │ │ -Crypto.Random.Types │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Random.Types.C:MonadRandom │ │ │ │ -Crypto.Random.Entropy │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -crypton: random: cannot fully replenish │ │ │ │ -./Crypto/Random/Entropy/Unsafe.hs │ │ │ │ -crypton: random: cannot get any source of entropy on this system │ │ │ │ -Crypto.Random.Entropy.Unsafe │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Crypto.System.CPU.ProcessorOption │ │ │ │ -toEnum{ProcessorOption}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{ProcessorOption}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ProcessorOption}: tried to take `pred' of first tag in enumeration │ │ │ │ -./Crypto/System/CPU.hs │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.System.CPU │ │ │ │ -ProcessorOption │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.System.CPU.AESNI │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.System.CPU.PCLMUL │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.System.CPU.RDRAND │ │ │ │ -Encryption error: input length must be a multiple of block size (16) for now. Its length is: │ │ │ │ -Encryption error: input length must be a multiple of block size (16). Its length is: │ │ │ │ -AES error: IV length must be block size (16). Its length is: │ │ │ │ -./Crypto/Cipher/AES/Primitive.hs │ │ │ │ -Crypto.Cipher.AES.Primitive │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -AEADModeImpl │ │ │ │ -Crypto.Cipher.Types.AEAD │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.AEAD.AEAD │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.AEAD.AEADModeImpl │ │ │ │ -'AEAD_CCM │ │ │ │ -'AEAD_GCM │ │ │ │ -'AEAD_CWC │ │ │ │ -'AEAD_EAX │ │ │ │ -'AEAD_OCB │ │ │ │ -AEADMode │ │ │ │ -'CCM_M16 │ │ │ │ -'CCM_M14 │ │ │ │ -'CCM_M12 │ │ │ │ -'CCM_M10 │ │ │ │ -'AuthTag │ │ │ │ -'KeySizeRange │ │ │ │ -'KeySizeFixed │ │ │ │ -'KeySizeEnum │ │ │ │ -KeySizeSpecifier │ │ │ │ -Crypto.Cipher.Types.Base │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -AEAD_CCM │ │ │ │ -AEAD_GCM │ │ │ │ -AEAD_CWC │ │ │ │ -AEAD_EAX │ │ │ │ -AEAD_OCB │ │ │ │ -Crypto/Cipher/Types/Base.hs:59:21-22|case │ │ │ │ -AuthTag {unAuthTag = │ │ │ │ -KeySizeRange │ │ │ │ -KeySizeFixed │ │ │ │ -KeySizeEnum │ │ │ │ -Crypto/Cipher/Types/Base.hs:36:21-22|case │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.C:Cipher │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.AEAD_OCB │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.AEAD_CCM │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.AEAD_EAX │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.AEAD_CWC │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.AEAD_GCM │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_L2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_L3 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_L4 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M4 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M6 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M8 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M10 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M12 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M14 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.CCM_M16 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.KeySizeRange │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.KeySizeEnum │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Base.KeySizeFixed │ │ │ │ -BlockCipher128 │ │ │ │ -BlockCipher │ │ │ │ -./Crypto/Cipher/Types/Block.hs │ │ │ │ -Crypto.Cipher.Types.Block │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -undefined │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Block.C:BlockCipher128 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Block.C:BlockCipher │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Cipher.Types.Block.IV │ │ │ │ -unsupported block size in GF │ │ │ │ -./Crypto/Cipher/Types/GF.hs │ │ │ │ -Crypto.Cipher.Types.GF │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Cipher.Types.Utils │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -'CryptoFailed │ │ │ │ -'CryptoPassed │ │ │ │ -CryptoFailable │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'CryptoError_OutputLengthTooBig │ │ │ │ -'CryptoError_OutputLengthTooSmall │ │ │ │ -'CryptoError_SaltTooSmall │ │ │ │ -'CryptoError_PrimeSizeInvalid │ │ │ │ -'CryptoError_AuthenticationTagSizeInvalid │ │ │ │ -'CryptoError_MacKeyInvalid │ │ │ │ -'CryptoError_ScalarMultiplicationInvalid │ │ │ │ -'CryptoError_PointCoordinatesInvalid │ │ │ │ -'CryptoError_PointFormatUnsupported │ │ │ │ -'CryptoError_PointFormatInvalid │ │ │ │ -'CryptoError_PointSizeInvalid │ │ │ │ -'CryptoError_EcScalarOutOfBounds │ │ │ │ -'CryptoError_SharedSecretSizeInvalid │ │ │ │ -'CryptoError_PublicKeySizeInvalid │ │ │ │ -'CryptoError_SecretKeyStructureInvalid │ │ │ │ -'CryptoError_SecretKeySizeInvalid │ │ │ │ -'CryptoError_AEADModeNotSupported │ │ │ │ -'CryptoError_SeedSizeInvalid │ │ │ │ -'CryptoError_IvSizeInvalid │ │ │ │ -'CryptoError_KeySizeInvalid │ │ │ │ -Crypto.Error.Types.CryptoError │ │ │ │ -toEnum{CryptoError}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{CryptoError}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{CryptoError}: tried to take `pred' of first tag in enumeration │ │ │ │ -./Crypto/Error/Types.hs │ │ │ │ -CryptoFailed │ │ │ │ -CryptoPassed │ │ │ │ -CryptoError_OutputLengthTooBig │ │ │ │ -CryptoError_OutputLengthTooSmall │ │ │ │ -CryptoError_SaltTooSmall │ │ │ │ -CryptoError_PrimeSizeInvalid │ │ │ │ -CryptoError_AuthenticationTagSizeInvalid │ │ │ │ -CryptoError_MacKeyInvalid │ │ │ │ -CryptoError_ScalarMultiplicationInvalid │ │ │ │ -CryptoError_PointCoordinatesInvalid │ │ │ │ -CryptoError_PointFormatUnsupported │ │ │ │ -CryptoError_PointFormatInvalid │ │ │ │ -CryptoError_PointSizeInvalid │ │ │ │ -CryptoError_EcScalarOutOfBounds │ │ │ │ -CryptoError_SharedSecretSizeInvalid │ │ │ │ -CryptoError_PublicKeySizeInvalid │ │ │ │ -CryptoError_SecretKeyStructureInvalid │ │ │ │ -CryptoError_SecretKeySizeInvalid │ │ │ │ -CryptoError_AEADModeNotSupported │ │ │ │ -CryptoError_SeedSizeInvalid │ │ │ │ -CryptoError_IvSizeInvalid │ │ │ │ -CryptoError_KeySizeInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Error.Types │ │ │ │ -CryptoError │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoPassed │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoFailed │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_KeySizeInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_IvSizeInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_SeedSizeInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_AEADModeNotSupported │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_SecretKeySizeInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_SecretKeyStructureInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PublicKeySizeInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_SharedSecretSizeInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_EcScalarOutOfBounds │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PointSizeInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PointFormatInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PointFormatUnsupported │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PointCoordinatesInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_ScalarMultiplicationInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_MacKeyInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_AuthenticationTagSizeInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_PrimeSizeInvalid │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_SaltTooSmall │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_OutputLengthTooSmall │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Error.Types.CryptoError_OutputLengthTooBig │ │ │ │ -'GmpSupported │ │ │ │ -'GmpUnsupported │ │ │ │ -GmpSupported │ │ │ │ -Crypto.Number.Compat │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -GmpUnsupported │ │ │ │ -GmpSupported │ │ │ │ -Crypto/Number/Compat.hs:47:21-22|case │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.Compat.GmpSupported │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Number.Compat.GmpUnsupported │ │ │ │ -'C:HashAlgorithmPrefix │ │ │ │ -HashAlgorithmPrefix │ │ │ │ -'C:HashAlgorithm │ │ │ │ -HashAlgorithm │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Context │ │ │ │ -Crypto.Hash.Types.Digest │ │ │ │ -./Crypto/Hash/Types.hs │ │ │ │ -Crypto.Hash.Types │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -undefined │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.Types.C:HashAlgorithmPrefix │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.Types.C:HashAlgorithm │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Crypto.Hash.SHA1.SHA1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Hash.SHA1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA1.SHA1 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Crypto.Hash.SHA224.SHA224 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Hash.SHA224 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA224.SHA224 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Crypto.Hash.SHA256.SHA256 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Hash.SHA256 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA256.SHA256 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Crypto.Hash.SHA384.SHA384 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Hash.SHA384 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA384.SHA384 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Crypto.Hash.SHA512.SHA512 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Hash.SHA512 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA512.SHA512 │ │ │ │ -'SHA512t_256 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'SHA512t_224 │ │ │ │ -Crypto.Hash.SHA512t.SHA512t_224 │ │ │ │ -Crypto.Hash.SHA512t.SHA512t_256 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Hash.SHA512t │ │ │ │ -SHA512t_224 │ │ │ │ -SHA512t_256 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA512t.SHA512t_256 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.SHA512t.SHA512t_224 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Crypto.Hash.MD2.MD2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Hash.MD2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.MD2.MD2 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Crypto.Hash.MD5.MD5 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Hash.MD5 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.MD5.MD5 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'RIPEMD160 │ │ │ │ -Crypto.Hash.RIPEMD160.RIPEMD160 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Hash.RIPEMD160 │ │ │ │ -RIPEMD160 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Hash.RIPEMD160.RIPEMD160 │ │ │ │ -'C:EntropySource │ │ │ │ -EntropySource │ │ │ │ -Crypto.Random.Entropy.Source │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Random.Entropy.Source.C:EntropySource │ │ │ │ -'EntropyBackend │ │ │ │ -EntropyBackend │ │ │ │ -Crypto.Random.Entropy.Backend │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Random.Entropy.Backend.EntropyBackend │ │ │ │ -'ChaChaDRG │ │ │ │ -ChaChaDRG │ │ │ │ -Crypto.Random.ChaChaDRG │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -'HmacDRG │ │ │ │ -fromJust │ │ │ │ -./Crypto/Random/HmacDRG.hs │ │ │ │ -Crypto.Random.HmacDRG │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.Random.HmacDRG.HmacDRG │ │ │ │ -./Crypto/PubKey/Internal.hs │ │ │ │ -Crypto.PubKey.Internal │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -undefined │ │ │ │ -'SEC_t571r1 │ │ │ │ -'SEC_t571k1 │ │ │ │ -'SEC_t409r1 │ │ │ │ -'SEC_t409k1 │ │ │ │ -'SEC_t283r1 │ │ │ │ -'SEC_t283k1 │ │ │ │ -'SEC_t239k1 │ │ │ │ -'SEC_t233r1 │ │ │ │ -'SEC_t233k1 │ │ │ │ -'SEC_t193r2 │ │ │ │ -'SEC_t193r1 │ │ │ │ -'SEC_t163r2 │ │ │ │ -'SEC_t163r1 │ │ │ │ -'SEC_t163k1 │ │ │ │ -'SEC_t131r2 │ │ │ │ -'SEC_t131r1 │ │ │ │ -'SEC_t113r2 │ │ │ │ -'SEC_t113r1 │ │ │ │ -'SEC_p521r1 │ │ │ │ -'SEC_p384r1 │ │ │ │ -'SEC_p256r1 │ │ │ │ -'SEC_p256k1 │ │ │ │ -'SEC_p224r1 │ │ │ │ -'SEC_p224k1 │ │ │ │ -'SEC_p192r1 │ │ │ │ -'SEC_p192k1 │ │ │ │ -'SEC_p160r2 │ │ │ │ -'SEC_p160r1 │ │ │ │ -'SEC_p160k1 │ │ │ │ -'SEC_p128r2 │ │ │ │ -'SEC_p128r1 │ │ │ │ -'SEC_p112r2 │ │ │ │ -'SEC_p112r1 │ │ │ │ -'CurveParameters │ │ │ │ -'CurvePrime │ │ │ │ -'CurveBinary │ │ │ │ -'CurvePrimeParam │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'CurveBinaryParam │ │ │ │ -Crypto.ECC.Simple.Types.CurveBinaryParam │ │ │ │ -Crypto.ECC.Simple.Types.CurvePrimeParam │ │ │ │ -Crypto.ECC.Simple.Types.CurveType │ │ │ │ -Crypto.ECC.Simple.Types.Scalar │ │ │ │ -Crypto.ECC.Simple.Types.Point │ │ │ │ -Crypto.ECC.Simple.Types.CurveParameters │ │ │ │ -CurveParameters │ │ │ │ -curveEccH │ │ │ │ -curveEccN │ │ │ │ -curveEccG │ │ │ │ -curveEccB │ │ │ │ -curveEccA │ │ │ │ -SEC_t571r1 │ │ │ │ -SEC_t571k1 │ │ │ │ -SEC_t409r1 │ │ │ │ -SEC_t409k1 │ │ │ │ -SEC_t283r1 │ │ │ │ -SEC_t283k1 │ │ │ │ -SEC_t239k1 │ │ │ │ -SEC_t233r1 │ │ │ │ -SEC_t233k1 │ │ │ │ -SEC_t193r2 │ │ │ │ -SEC_t193r1 │ │ │ │ -SEC_t163r2 │ │ │ │ -SEC_t163r1 │ │ │ │ -SEC_t163k1 │ │ │ │ -SEC_t131r2 │ │ │ │ -SEC_t131r1 │ │ │ │ -SEC_t113r2 │ │ │ │ -SEC_t113r1 │ │ │ │ -SEC_p521r1 │ │ │ │ -SEC_p384r1 │ │ │ │ -SEC_p256r1 │ │ │ │ -SEC_p256k1 │ │ │ │ -SEC_p224r1 │ │ │ │ -SEC_p224k1 │ │ │ │ -SEC_p192r1 │ │ │ │ -SEC_p192k1 │ │ │ │ -SEC_p160r2 │ │ │ │ -SEC_p160r1 │ │ │ │ -SEC_p160k1 │ │ │ │ -SEC_p128r2 │ │ │ │ -SEC_p128r1 │ │ │ │ -SEC_p112r2 │ │ │ │ -SEC_p112r1 │ │ │ │ -, curveEccH = │ │ │ │ -, curveEccN = │ │ │ │ -, curveEccG = │ │ │ │ -, curveEccB = │ │ │ │ -CurveParameters {curveEccA = │ │ │ │ -Crypto/ECC/Simple/Types.hs:116:27-28|case │ │ │ │ -CurvePrime │ │ │ │ -CurveBinary │ │ │ │ -CurvePrime │ │ │ │ -CurveBinary │ │ │ │ -Crypto/ECC/Simple/Types.hs:105:27-28|case │ │ │ │ -CurvePrimeParam │ │ │ │ -CurveBinaryParam │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.ECC.Simple.Types │ │ │ │ -CurveBinaryParam │ │ │ │ -CurvePrimeParam │ │ │ │ -CurveType │ │ │ │ -vr8^T:l)U │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t571r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t571k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t409r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t409k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t283r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t283k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t239k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t233r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t233k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t193r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t193r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t163r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t163r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t163k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t131r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t131r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t113r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_t113r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p521r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p384r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p256r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p256k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p224r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p224k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p192r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p192k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p160r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p160r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p160k1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p128r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p128r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p112r2 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.SEC_p112r1 │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.C:Curve │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.CurveParameters │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.Point │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.PointO │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.CurveBinary │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF:Crypto.ECC.Simple.Types.CurvePrime │ │ │ │ -mulF2m: negative number represent no binary polynomial │ │ │ │ -modF2m: negative number represent no binary polynomial │ │ │ │ -modF2m: cannot divide by zero polynomial │ │ │ │ -Crypto.ECC.Simple.Prim │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Internal.ByteArray │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -/dev/random │ │ │ │ -/dev/urandom │ │ │ │ - cannot be grabbed │ │ │ │ -./Crypto/Random/Entropy/Unix.hs │ │ │ │ -'DevURandom │ │ │ │ -DevURandom │ │ │ │ -'DevRandom │ │ │ │ -DevRandom │ │ │ │ -Crypto.Random.Entropy.Unix │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -crypton_p256_modmul │ │ │ │ -crypton_p256e_modadd │ │ │ │ -crypton_p256e_modsub │ │ │ │ -:5ptI.T( │ │ │ │ -8IaiS/8, │ │ │ │ -CB4cJQlAc │ │ │ │ -AOZs\!yA* │ │ │ │ -- 47Cd1z │ │ │ │ -W%0Qv4AV │ │ │ │ -"ICEqn.s │ │ │ │ -gZFySTa( │ │ │ │ -dZK<),F8 │ │ │ │ -O=4_}gL: │ │ │ │ -IGY=&?S$ │ │ │ │ -},Q$"'.4 │ │ │ │ -recode_wnaf │ │ │ │ -crypton_decaf_448_point_decode │ │ │ │ -crypton_gf_invert │ │ │ │ -crypton_decaf_448_point_decode_like_eddsa_and_mul_by_ratio │ │ │ │ -crypton_decaf_448_base_double_scalarmul_non_secret │ │ │ │ -powF2m: negative exponents disallowed │ │ │ │ -mulF2m: cannot multiply modulo zero polynomial │ │ │ │ -modF2m: negative number represent no binary polynomial │ │ │ │ -modF2m: cannot divide by zero polynomial │ │ │ │ -mulF2m: negative number represent no binary polynomial │ │ │ │ -./Crypto/Number/F2m.hs │ │ │ │ -Crypto.Number.F2m │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Type: ChaChaDRG │ │ │ │ -In module `Crypto.Number.Prime' │ │ │ │ -Miller-Rabin requires tested value to be > 3 │ │ │ │ -Miller-Rabin tries need to be > 0 │ │ │ │ -./Crypto/Number/Prime.hs │ │ │ │ -Crypto.Number.Prime │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.PubKey.RSA │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -Crypto.Random.Probabilistic │ │ │ │ -crypton-1.0.4-7ly4Ge333giLhvPBl6SQEF │ │ │ │ -crypton_gf_448_mulw_unsigned │ │ │ │ -crypton_gf_448_strong_reduce │ │ │ │ -4crypton_decaf_448_scalar_invert │ │ │ │ -crypton_decaf_448_scalar_decode_long │ │ │ │ -libraries/integer-gmp/src/GHC/Integer/GMP/Internals.hs │ │ │ │ -GHC.Integer.GMP.Internals │ │ │ │ -integer-gmp-1.1-inplace │ │ │ │ -cannot connect with no socks method of authentication │ │ │ │ -src/Network/Socks5.hs │ │ │ │ -Network.Socks5 │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ │ │ │ │ -SocksAddress │ │ │ │ -SocksAddrIPV6( │ │ │ │ -SocksAddrDomainName( │ │ │ │ -SocksAddrIPV4( │ │ │ │ -'SocksVersionNotSupported │ │ │ │ -'SocksReplyError │ │ │ │ -'SocksReplySuccess │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'SocksErrorOther │ │ │ │ -'SocksErrorAddrTypeNotSupported │ │ │ │ -'SocksErrorCommandNotSupported │ │ │ │ -'SocksErrorTTLExpired │ │ │ │ -'SocksErrorConnectionRefused │ │ │ │ -'SocksErrorHostUnreachable │ │ │ │ -'SocksErrorNetworkUnreachable │ │ │ │ -'SocksErrorConnectionNotAllowedByRule │ │ │ │ -'SocksErrorGeneralServerFailure │ │ │ │ -'SocksAddress │ │ │ │ -SocksAddress │ │ │ │ -'SocksAddrDomainName │ │ │ │ -'SocksAddrIPV4 │ │ │ │ -'SocksAddrIPV6 │ │ │ │ -SocksHostAddress │ │ │ │ -'SocksMethodOther │ │ │ │ -'SocksMethodNotAcceptable │ │ │ │ -'SocksMethodUsernamePassword │ │ │ │ -'SocksMethodGSSAPI │ │ │ │ -'SocksMethodNone │ │ │ │ -SocksMethod │ │ │ │ -'SocksCommandOther │ │ │ │ -'SocksCommandUdpAssociate │ │ │ │ -'SocksCommandBind │ │ │ │ -'SocksCommandConnect │ │ │ │ -SocksCommand │ │ │ │ -'SocksVer5 │ │ │ │ -SocksVersion │ │ │ │ -SocksErrorOther │ │ │ │ -Network.Socks5.Types.SocksError │ │ │ │ -SocksReplyError │ │ │ │ -Network.Socks5.Types.SocksReply │ │ │ │ -Network.Socks5.Types.SocksVersionNotSupported │ │ │ │ -SocksReplyError │ │ │ │ -SocksReplySuccess │ │ │ │ -SocksMethodNotAcceptable │ │ │ │ -SocksMethodOther │ │ │ │ -SocksMethodUsernamePassword │ │ │ │ -SocksMethodGSSAPI │ │ │ │ -SocksMethodNone │ │ │ │ -SocksCommandOther │ │ │ │ -SocksCommandUdpAssociate │ │ │ │ -SocksCommandBind │ │ │ │ -SocksCommandConnect │ │ │ │ -SocksVer5 │ │ │ │ -socks method is only 8 bits │ │ │ │ -socks command is only 8 bits │ │ │ │ -src/Network/Socks5/Types.hs │ │ │ │ -src/Network/Socks5/Types.hs:48:13-14|case │ │ │ │ -src/Network/Socks5/Types.hs:66:13-14|case │ │ │ │ -src/Network/Socks5/Types.hs:76:13-14|case │ │ │ │ -SocksErrorOther │ │ │ │ -SocksErrorAddrTypeNotSupported │ │ │ │ -SocksErrorCommandNotSupported │ │ │ │ -SocksErrorTTLExpired │ │ │ │ -SocksErrorConnectionRefused │ │ │ │ -SocksErrorHostUnreachable │ │ │ │ -SocksErrorNetworkUnreachable │ │ │ │ -SocksErrorConnectionNotAllowedByRule │ │ │ │ -SocksErrorGeneralServerFailure │ │ │ │ -src/Network/Socks5/Types.hs:130:13-14|case │ │ │ │ -src/Network/Socks5/Types.hs:152:13-14|case │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ │ │ │ │ -Network.Socks5.Types │ │ │ │ -SocksError │ │ │ │ -SocksReply │ │ │ │ -SocksVersionNotSupported │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksVersionNotSupported │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksReplySuccess │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksReplyError │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksErrorGeneralServerFailure │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksErrorConnectionNotAllowedByRule │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksErrorNetworkUnreachable │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksErrorHostUnreachable │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksErrorConnectionRefused │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksErrorTTLExpired │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksErrorCommandNotSupported │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksErrorAddrTypeNotSupported │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksErrorOther │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksAddress │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksAddrIPV4 │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksAddrDomainName │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksAddrIPV6 │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksMethodNone │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksMethodGSSAPI │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksMethodUsernamePassword │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksMethodOther │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksMethodNotAcceptable │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksCommandConnect │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksCommandBind │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksCommandUdpAssociate │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksCommandOther │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Types.SocksVer5 │ │ │ │ -ipv4 requested, got something different │ │ │ │ -ipv6 requested, got something different │ │ │ │ -got too many bytes while receiving data │ │ │ │ -src/Network/Socks5/Command.hs │ │ │ │ -'C:Command │ │ │ │ -'Connect │ │ │ │ -Network.Socks5.Command │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ │ │ │ │ -Connect │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Command.C:Command │ │ │ │ -SocksHello {getSocksHelloMethods = │ │ │ │ -SocksHelloResponse {getSocksHelloResponseMethod = │ │ │ │ -, requestDstPort = │ │ │ │ -, requestDstAddr = │ │ │ │ -SocksRequest {requestCommand = │ │ │ │ -, responseBindPort = │ │ │ │ -, responseBindAddr = │ │ │ │ -SocksResponse {responseReply = │ │ │ │ -SocksHello │ │ │ │ -'SocksHello │ │ │ │ -SocksHelloResponse │ │ │ │ -'SocksHelloResponse │ │ │ │ -SocksRequest │ │ │ │ -'SocksRequest │ │ │ │ -SocksResponse │ │ │ │ -'SocksResponse │ │ │ │ -cannot get unknown socket address type: │ │ │ │ -unsupported version of the protocol │ │ │ │ -unsupported sock hello response version │ │ │ │ -too few bytes │ │ │ │ -demandInput │ │ │ │ -unsupported sock hello version │ │ │ │ -src/Network/Socks5/Wire.hs │ │ │ │ -Network.Socks5.Wire │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Wire.SocksResponse │ │ │ │ -crypton-socks-0.6.2-ExRHxQqR6HBNuBjJ1dGlZ:Network.Socks5.Wire.SocksRequest │ │ │ │ -Gaining OAuth Temporary Credential Failed: │ │ │ │ -Gaining OAuth Token Credential Failed: │ │ │ │ -OAuthException │ │ │ │ -OAuthVersion │ │ │ │ -SignMethod │ │ │ │ -Web/Authenticate/OAuth.hs:141:35-36|case │ │ │ │ -OAuth10a} │ │ │ │ -OAuth10} │ │ │ │ -, oauthVersion = │ │ │ │ -, oauthRealm = │ │ │ │ -, oauthCallback = │ │ │ │ -, oauthConsumerSecret = │ │ │ │ -, oauthConsumerKey = │ │ │ │ -, oauthSignatureMethod = │ │ │ │ -, oauthAuthorizeUri = │ │ │ │ -, oauthAccessTokenUri = │ │ │ │ -, oauthRequestUri = │ │ │ │ -oauthServerName = │ │ │ │ -RSASHA1 │ │ │ │ -RSASHA256 │ │ │ │ -RSASHA512 │ │ │ │ -Credential {unCredential = │ │ │ │ -unCredential │ │ │ │ -Credential │ │ │ │ -Web.Authenticate.OAuth.Credential │ │ │ │ -Web.Authenticate.OAuth.OAuthException │ │ │ │ -OAuthException │ │ │ │ -oauthVersion │ │ │ │ -oauthRealm │ │ │ │ -oauthCallback │ │ │ │ -oauthConsumerSecret │ │ │ │ -oauthConsumerKey │ │ │ │ -oauthSignatureMethod │ │ │ │ -oauthAuthorizeUri │ │ │ │ -oauthAccessTokenUri │ │ │ │ -oauthRequestUri │ │ │ │ -oauthServerName │ │ │ │ -Web.Authenticate.OAuth.OAuth │ │ │ │ -Web.Authenticate.OAuth.SignMethod │ │ │ │ -RSASHA512 │ │ │ │ -RSASHA256 │ │ │ │ -HMACSHA512 │ │ │ │ -HMACSHA256 │ │ │ │ -HMACSHA1 │ │ │ │ -pred{OAuthVersion}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{OAuthVersion}: tried to take `succ' of last tag in enumeration │ │ │ │ -toEnum{OAuthVersion}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -Web.Authenticate.OAuth.OAuthVersion │ │ │ │ -OAuth10a │ │ │ │ -'OAuth10 │ │ │ │ -'OAuth10a │ │ │ │ -'PLAINTEXT │ │ │ │ -'HMACSHA1 │ │ │ │ -'HMACSHA256 │ │ │ │ -'HMACSHA512 │ │ │ │ -'RSASHA1 │ │ │ │ -'RSASHA256 │ │ │ │ -'RSASHA512 │ │ │ │ -'OAuthException │ │ │ │ -'Credential │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -AccessTokenRequest │ │ │ │ -'AccessTokenRequest │ │ │ │ -You MUST specify oauthConsumerKey parameter. │ │ │ │ -You MUST specify oauthConsumerSecret parameter. │ │ │ │ -application/x-www-form-urlencoded │ │ │ │ -oauth_token │ │ │ │ -oauth_token_secret │ │ │ │ -oauth_signature_method │ │ │ │ -PLAINTEXT │ │ │ │ -HMAC-SHA1 │ │ │ │ -HMAC-SHA256 │ │ │ │ -HMAC-SHA512 │ │ │ │ -RSA-SHA1 │ │ │ │ -RSA-SHA256 │ │ │ │ -RSA-SHA512 │ │ │ │ -oauth_consumer_key │ │ │ │ -oauth_version │ │ │ │ -Authorization │ │ │ │ -Content-Type │ │ │ │ -Failed test of oauth_body_hash │ │ │ │ -&oauth_signature= │ │ │ │ -Failed test of oauth_signature │ │ │ │ -oauth_signature parameter not found │ │ │ │ -oauth_nonce │ │ │ │ -oauth_timestamp │ │ │ │ -oauth_body_hash │ │ │ │ -OAuth realm=" │ │ │ │ -oauth_signature │ │ │ │ -oauth_verifier │ │ │ │ -oauth_callback │ │ │ │ -./Web/Authenticate/OAuth.hs │ │ │ │ -Web.Authenticate.OAuth │ │ │ │ -authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5 │ │ │ │ -fromJust │ │ │ │ -authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.AccessTokenRequest │ │ │ │ -authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.OAuth │ │ │ │ -authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.PLAINTEXT │ │ │ │ -authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.HMACSHA1 │ │ │ │ -authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.HMACSHA256 │ │ │ │ -authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.HMACSHA512 │ │ │ │ -authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.RSASHA1 │ │ │ │ -authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.RSASHA256 │ │ │ │ -authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.RSASHA512 │ │ │ │ -authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.OAuth10 │ │ │ │ -authenticate-oauth-1.7-VBPvGpKaSE9dMTMPS0UF5:Web.Authenticate.OAuth.OAuth10a │ │ │ │ - │ │ │ │ -----WebKitFormBoundary │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -Network.HTTP.Client.MultipartFormData │ │ │ │ -Content-Disposition: form-data; name=" │ │ │ │ -"; filename=" │ │ │ │ -Content-Type: │ │ │ │ -multipart/form-data; boundary= │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.MultipartFormData.Part │ │ │ │ -tryAddresses invariant violated: │ │ │ │ -getAddrInfo returned empty list │ │ │ │ -./Network/HTTP/Client/Connection.hs │ │ │ │ -Network.HTTP.Client.Connection │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -./Network/HTTP/Client/Core.hs │ │ │ │ -Network.HTTP.Client.Core │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ - has newlines │ │ │ │ -'BadHeaders │ │ │ │ -'GoodHeaders │ │ │ │ -HeadersValidationResult │ │ │ │ -Network.HTTP.Client.Headers │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Headers.GoodHeaders │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Headers.BadHeaders │ │ │ │ -./Network/HTTP/Client/Manager.hs │ │ │ │ -Proxy-Authorization: │ │ │ │ - HTTP/1.1 │ │ │ │ -CONNECT │ │ │ │ -Proxy-Authorization │ │ │ │ -Network.HTTP.Client.Manager │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -Invalid URL │ │ │ │ -localhost │ │ │ │ -Transfer-Encoding │ │ │ │ -100-continue │ │ │ │ -Content-Length │ │ │ │ - HTTP/1.1 │ │ │ │ - HTTP/1.0 │ │ │ │ -https:// │ │ │ │ -Accept-Encoding │ │ │ │ -application/x-www-form-urlencoded │ │ │ │ -Content-Type │ │ │ │ -content-encoding │ │ │ │ -content-type │ │ │ │ -application/x-tar │ │ │ │ -Proxy-Authorization │ │ │ │ -Invalid scheme │ │ │ │ -URL must be absolute │ │ │ │ -Invalid port │ │ │ │ -Authorization │ │ │ │ -Network/HTTP/Client/Request.hs:226:9-79|(username, ':' : password) │ │ │ │ -./Network/HTTP/Client/Request.hs │ │ │ │ -'EncapsulatedPopperException │ │ │ │ -EncapsulatedPopperException │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -Network.HTTP.Client.Request │ │ │ │ -EncapsulatedPopperException │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Request.EncapsulatedPopperException │ │ │ │ -location │ │ │ │ -content-length │ │ │ │ -transfer-encoding │ │ │ │ -connection │ │ │ │ -Network.HTTP.Client.Response │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -StatusHeaders │ │ │ │ -HostName │ │ │ │ -HostAddress │ │ │ │ -CKProxy │ │ │ │ -CKSecure │ │ │ │ -, thisChunkSize = │ │ │ │ -, readSoFar = │ │ │ │ -StreamFileStatus {fileSize = │ │ │ │ -MaxHeaderLength {unMaxHeaderLength = │ │ │ │ -MaxNumberHeaders {unMaxNumberHeaders = │ │ │ │ -ManagerSettings │ │ │ │ -'HttpExceptionRequest │ │ │ │ -'InvalidUrlException │ │ │ │ -'HttpExceptionContentWrapper │ │ │ │ -'StatusCodeException │ │ │ │ -'InvalidDestinationHost │ │ │ │ -'InvalidRequestHeader │ │ │ │ -'InvalidHeader │ │ │ │ -'InvalidStatusLine │ │ │ │ -'ProxyConnectException │ │ │ │ -'InvalidProxyEnvironmentVariable │ │ │ │ -'InvalidProxySettings │ │ │ │ -'InternalException │ │ │ │ -'ConnectionFailure │ │ │ │ -'HttpZlibException │ │ │ │ -'ResponseBodyTooShort │ │ │ │ -'WrongRequestBodyStreamSize │ │ │ │ -'TooManyRedirects │ │ │ │ -'ConnectionClosed │ │ │ │ -'IncompleteHeaders │ │ │ │ -'InvalidChunkHeaders │ │ │ │ -'TlsNotSupported │ │ │ │ -'NoResponseDataReceived │ │ │ │ -'ConnectionTimeout │ │ │ │ -'ResponseTimeout │ │ │ │ -'TooManyHeaderFields │ │ │ │ -'OverlongHeaders │ │ │ │ -HttpExceptionContent │ │ │ │ -'ProxyOverride │ │ │ │ -ProxyOverride │ │ │ │ -'C:HasHttpManager │ │ │ │ -HasHttpManager │ │ │ │ -'Request │ │ │ │ -'Response │ │ │ │ -Response │ │ │ │ -'MaxNumberHeaders │ │ │ │ -MaxNumberHeaders │ │ │ │ -'MaxHeaderLength │ │ │ │ -MaxHeaderLength │ │ │ │ -'StreamFileStatus │ │ │ │ -StreamFileStatus │ │ │ │ -'ManagerOpen │ │ │ │ -'ManagerClosed │ │ │ │ -ConnsMap │ │ │ │ -'CKProxy │ │ │ │ -'CKSecure │ │ │ │ -'HostAddress │ │ │ │ -'HostName │ │ │ │ -ConnHost │ │ │ │ -NonEmptyList │ │ │ │ -'ResponseClose │ │ │ │ -'ResponseTimeoutMicro │ │ │ │ -'ResponseTimeoutDefault │ │ │ │ -'ResponseTimeoutNone │ │ │ │ -'RequestBodyIO │ │ │ │ -'RequestBodyBS │ │ │ │ -'RequestBodyBuilder │ │ │ │ -'RequestBodyLBS │ │ │ │ -'RequestBodyStream │ │ │ │ -'RequestBodyStreamChunked │ │ │ │ -RequestBody │ │ │ │ -'ProxySecureWithoutConnect │ │ │ │ -'ProxySecureWithConnect │ │ │ │ -ProxySecureMode │ │ │ │ -CookieJar │ │ │ │ -'StatusHeaders │ │ │ │ -StatusHeaders │ │ │ │ -'Connection │ │ │ │ -Connection │ │ │ │ -Network/HTTP/Client/Types.hs:661:15-16|case │ │ │ │ -proxyPort │ │ │ │ -proxyHost │ │ │ │ -cookie_http_only │ │ │ │ -cookie_secure_only │ │ │ │ -cookie_host_only │ │ │ │ -cookie_persistent │ │ │ │ -cookie_last_access_time │ │ │ │ -cookie_creation_time │ │ │ │ -cookie_path │ │ │ │ -cookie_domain │ │ │ │ -cookie_expiry_time │ │ │ │ -cookie_value │ │ │ │ -cookie_name │ │ │ │ -ResponseClose │ │ │ │ -Network/HTTP/Client/Types.hs:888:15-16|case │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.C:HasReportOpts │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.C:HasReportSpec │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.C:HasReportOptsNoUpdate │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.C:Reportable │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.ReportSpec │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.ReportOpts │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.AbsAmount' │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.Account' │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.Amount' │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.Date' │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.Description' │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.LayoutWide │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.LayoutTall │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.LayoutBare │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.LayoutTidy │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.ALFlat │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.ALTree │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.PerPeriod │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.Cumulative │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.Historical │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.CalcChange │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.CalcBudget │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.CalcValueChange │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.CalcGain │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportOptions.CalcPostingsCount │ │ │ │ +'CBCSubreportSpec │ │ │ │ +CBCSubreportSpec │ │ │ │ +'DisplayName │ │ │ │ +DisplayName │ │ │ │ +'CompoundPeriodicReport │ │ │ │ +CompoundPeriodicReport │ │ │ │ +'PeriodicReport │ │ │ │ +PeriodicReport │ │ │ │ +'PeriodicReportRow │ │ │ │ +PeriodicReportRow │ │ │ │ +./Hledger/Reports/ReportTypes.hs │ │ │ │ +Hledger.Reports.ReportTypes │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ stimes: positive multiplier expected │ │ │ │ -InvalidUrlException │ │ │ │ -HttpExceptionRequest │ │ │ │ -HttpExceptionContentWrapper {unHttpExceptionContentWrapper = │ │ │ │ -InvalidProxySettings │ │ │ │ -InvalidDestinationHost │ │ │ │ -ResponseBodyTooShort │ │ │ │ -WrongRequestBodyStreamSize │ │ │ │ -InvalidRequestHeader │ │ │ │ -InvalidHeader │ │ │ │ -InvalidStatusLine │ │ │ │ -StatusCodeException │ │ │ │ -TooManyRedirects │ │ │ │ -OverlongHeaders │ │ │ │ -TooManyHeaderFields │ │ │ │ -ResponseTimeout │ │ │ │ -ConnectionTimeout │ │ │ │ -ConnectionFailure │ │ │ │ -InternalException │ │ │ │ -ProxyConnectException │ │ │ │ -NoResponseDataReceived │ │ │ │ -TlsNotSupported │ │ │ │ -InvalidChunkHeaders │ │ │ │ -IncompleteHeaders │ │ │ │ -HttpZlibException │ │ │ │ -InvalidProxyEnvironmentVariable │ │ │ │ -ConnectionClosed │ │ │ │ -, responseCookieJar = │ │ │ │ -, responseEarlyHints = │ │ │ │ -, responseClose' = ResponseClose, responseOriginalRequest = │ │ │ │ -(), responseCookieJar = │ │ │ │ -, responseBody = │ │ │ │ -, responseHeaders = │ │ │ │ -, responseVersion = │ │ │ │ -Response {responseStatus = │ │ │ │ -HttpExceptionContentWrapper │ │ │ │ -HttpException │ │ │ │ -Network/HTTP/Client/Types.hs:907:15-16|case │ │ │ │ - proxySecureMode = │ │ │ │ - requestVersion = │ │ │ │ - responseTimeout = │ │ │ │ - redirectCount = │ │ │ │ - rawBody = │ │ │ │ - proxy = │ │ │ │ - method = │ │ │ │ - queryString = │ │ │ │ - path = │ │ │ │ - requestHeaders = │ │ │ │ - secure = │ │ │ │ - port = │ │ │ │ - host = │ │ │ │ -ProxySecureWithoutConnect │ │ │ │ -ProxySecureWithConnect │ │ │ │ - │ │ │ │ -Request { │ │ │ │ -ResponseTimeoutDefault │ │ │ │ -ResponseTimeoutNone │ │ │ │ -ResponseTimeoutMicro │ │ │ │ -, proxyPort = │ │ │ │ -Proxy {proxyHost = │ │ │ │ -CJ {expose = │ │ │ │ -, cookie_http_only = │ │ │ │ -, cookie_secure_only = │ │ │ │ -, cookie_host_only = │ │ │ │ -, cookie_persistent = │ │ │ │ -, cookie_last_access_time = │ │ │ │ -, cookie_creation_time = │ │ │ │ -, cookie_path = │ │ │ │ -, cookie_domain = │ │ │ │ -, cookie_expiry_time = │ │ │ │ -, cookie_value = │ │ │ │ -cookie_name = │ │ │ │ -Cookie { │ │ │ │ -FIXME No support for Monoid on RequestBodyIO │ │ │ │ -./Network/HTTP/Client/Types.hs │ │ │ │ -Network.HTTP.Client.Types │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ManagerSettings │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HttpExceptionRequest │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidUrlException │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.StatusCodeException │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.TooManyRedirects │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.OverlongHeaders │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.TooManyHeaderFields │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeout │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ConnectionTimeout │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ConnectionFailure │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidStatusLine │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidHeader │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidRequestHeader │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InternalException │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ProxyConnectException │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.NoResponseDataReceived │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.TlsNotSupported │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.WrongRequestBodyStreamSize │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseBodyTooShort │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidChunkHeaders │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.IncompleteHeaders │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidDestinationHost │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HttpZlibException │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidProxyEnvironmentVariable │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ConnectionClosed │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidProxySettings │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Manager │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Response │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Request │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.StreamFileStatus │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ManagerClosed │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ManagerOpen │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.CKRaw │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.CKSecure │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.CKProxy │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HostName │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HostAddress │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.One │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Cons │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeoutMicro │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeoutNone │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeoutDefault │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyLBS │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyBS │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyBuilder │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyStream │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyStreamChunked │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyIO │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ProxySecureWithConnect │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ProxySecureWithoutConnect │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Proxy │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Cookie │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.StatusHeaders │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Connection │ │ │ │ -Network.HTTP.Client.Util │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -https_proxy │ │ │ │ -http_proxy │ │ │ │ -, _proxyAuth = │ │ │ │ -ProxySettings {_proxyHost = │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -Network.HTTP.Proxy │ │ │ │ -ProxyProtocol │ │ │ │ -'HTTPProxy │ │ │ │ -'HTTPSProxy │ │ │ │ -ProxySettings │ │ │ │ -'ProxySettings │ │ │ │ -EnvHelper │ │ │ │ -'EHFromRequest │ │ │ │ -'EHNoProxy │ │ │ │ -'EHUseProxy │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -no_proxy │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.EHFromRequest │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.EHNoProxy │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.EHUseProxy │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.ProxySettings │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.HTTPProxy │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.HTTPSProxy │ │ │ │ -plistFromList.go [] │ │ │ │ -./Data/KeyedPool.hs │ │ │ │ -'Managed │ │ │ │ -'DontReuse │ │ │ │ -'KeyedPool │ │ │ │ -KeyedPool │ │ │ │ -'PoolOpen │ │ │ │ -'PoolClosed │ │ │ │ -PoolList │ │ │ │ -Data.KeyedPool │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.Managed │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.Reuse │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.DontReuse │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.KeyedPool │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.PoolClosed │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.PoolOpen │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.One │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.Cons │ │ │ │ -Network.HTTP.Client.Body │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -Set-Cookie │ │ │ │ -./Network/HTTP/Client/Cookies.hs │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -Network.HTTP.Client.Cookies │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -localhost │ │ │ │ -localhost. │ │ │ │ -.localhost │ │ │ │ -.localhost. │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text │ │ │ │ -text-2.1.3-inplace │ │ │ │ -emptyError │ │ │ │ -publicsuffixlist/Network/PublicSuffixList/Lookup.hs │ │ │ │ -LookupResult │ │ │ │ -Network.PublicSuffixList.Lookup │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -publicsuffixlist/Network/PublicSuffixList/Lookup.hs:19:13-14|case │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.PublicSuffixList.Lookup.Inside │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.PublicSuffixList.Lookup.AtLeaf │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.PublicSuffixList.Lookup.OffEnd │ │ │ │ -accenture │ │ │ │ -accountant │ │ │ │ -accountants │ │ │ │ -blogspot │ │ │ │ -accident-investigation │ │ │ │ -accident-prevention │ │ │ │ -aerobatic │ │ │ │ -aeroclub │ │ │ │ -aerodrome │ │ │ │ -air-surveillance │ │ │ │ -air-traffic-control │ │ │ │ -aircraft │ │ │ │ -airtraffic │ │ │ │ -ambulance │ │ │ │ -amusement │ │ │ │ -association │ │ │ │ -ballooning │ │ │ │ -catering │ │ │ │ -certification │ │ │ │ -championship │ │ │ │ -civilaviation │ │ │ │ -conference │ │ │ │ -consultant │ │ │ │ -consulting │ │ │ │ -educator │ │ │ │ -emergency │ │ │ │ -engineer │ │ │ │ -entertainment │ │ │ │ -equipment │ │ │ │ -exchange │ │ │ │ -federation │ │ │ │ -government │ │ │ │ -groundhandling │ │ │ │ -hanggliding │ │ │ │ -homebuilt │ │ │ │ -insurance │ │ │ │ -journalist │ │ │ │ -logistics │ │ │ │ -magazine │ │ │ │ -maintenance │ │ │ │ -marketplace │ │ │ │ -microlight │ │ │ │ -modelling │ │ │ │ -navigation │ │ │ │ -parachuting │ │ │ │ -paragliding │ │ │ │ -passenger-association │ │ │ │ -production │ │ │ │ -recreation │ │ │ │ -research │ │ │ │ -rotorcraft │ │ │ │ -scientist │ │ │ │ -services │ │ │ │ -skydiving │ │ │ │ -software │ │ │ │ -workinggroup │ │ │ │ -africamagic │ │ │ │ -airforce │ │ │ │ -allfinanz │ │ │ │ -amsterdam │ │ │ │ -analytics │ │ │ │ -apartments │ │ │ │ -aquarelle │ │ │ │ -blogspot │ │ │ │ -associates │ │ │ │ -blogspot │ │ │ │ -attorney │ │ │ │ -blogspot │ │ │ │ -barcelona │ │ │ │ -barclaycard │ │ │ │ -barclays │ │ │ │ -bargains │ │ │ │ -blogspot │ │ │ │ -for-better │ │ │ │ -for-more │ │ │ │ -for-some │ │ │ │ -blogspot │ │ │ │ -blackfriday │ │ │ │ -bloomberg │ │ │ │ -bnpparibas │ │ │ │ -boutique │ │ │ │ -blogspot │ │ │ │ -bradesco │ │ │ │ -bridgestone │ │ │ │ -broadway │ │ │ │ -brussels │ │ │ │ -budapest │ │ │ │ -builders │ │ │ │ -business │ │ │ │ -blogspot │ │ │ │ -cancerresearch │ │ │ │ -capetown │ │ │ │ -catering │ │ │ │ -ftpaccess │ │ │ │ -game-server │ │ │ │ -myphotos │ │ │ │ -scrapping │ │ │ │ -blogspot │ │ │ │ -blogspot │ │ │ │ -christmas │ │ │ │ -xn--aroport-bya │ │ │ │ -cipriani │ │ │ │ -cityeats │ │ │ │ -cleaning │ │ │ │ -clothing │ │ │ │ -amazonaws │ │ │ │ -xn--55qx5d │ │ │ │ -xn--io0a7i │ │ │ │ -xn--od0alg │ │ │ │ -amazonaws │ │ │ │ -eu-central-1 │ │ │ │ -eu-west-1 │ │ │ │ -sa-east-1 │ │ │ │ -us-gov-west-1 │ │ │ │ -us-west-1 │ │ │ │ -us-west-2 │ │ │ │ -compute-1 │ │ │ │ -s3-ap-northeast-1 │ │ │ │ -s3-ap-southeast-1 │ │ │ │ -s3-ap-southeast-2 │ │ │ │ -s3-eu-west-1 │ │ │ │ -s3-fips-us-gov-west-1 │ │ │ │ -s3-sa-east-1 │ │ │ │ -s3-us-gov-west-1 │ │ │ │ -s3-us-west-1 │ │ │ │ -s3-us-west-2 │ │ │ │ -s3-website-ap-northeast-1 │ │ │ │ -s3-website-ap-southeast-1 │ │ │ │ -s3-website-ap-southeast-2 │ │ │ │ -s3-website-eu-west-1 │ │ │ │ -s3-website-sa-east-1 │ │ │ │ -s3-website-us-east-1 │ │ │ │ -s3-website-us-gov-west-1 │ │ │ │ -s3-website-us-west-1 │ │ │ │ -s3-website-us-west-2 │ │ │ │ -us-east-1 │ │ │ │ -betainabox │ │ │ │ -blogspot │ │ │ │ -cloudcontrolapp │ │ │ │ -cloudcontrolled │ │ │ │ -codespot │ │ │ │ -dnsalias │ │ │ │ -doesntexist │ │ │ │ -dontexist │ │ │ │ -dreamhosters │ │ │ │ -dyn-o-saur │ │ │ │ -dynalias │ │ │ │ -dyndns-at-home │ │ │ │ -dyndns-at-work │ │ │ │ -dyndns-blog │ │ │ │ -dyndns-free │ │ │ │ -dyndns-home │ │ │ │ -dyndns-ip │ │ │ │ -dyndns-mail │ │ │ │ -dyndns-office │ │ │ │ -dyndns-pics │ │ │ │ -dyndns-remote │ │ │ │ -dyndns-server │ │ │ │ -dyndns-web │ │ │ │ -dyndns-wiki │ │ │ │ -dyndns-work │ │ │ │ -elasticbeanstalk │ │ │ │ -est-a-la-maison │ │ │ │ -est-a-la-masion │ │ │ │ -est-le-patron │ │ │ │ -est-mon-blogueur │ │ │ │ -firebaseapp │ │ │ │ -flynnhub │ │ │ │ -githubusercontent │ │ │ │ -googleapis │ │ │ │ -googlecode │ │ │ │ -herokuapp │ │ │ │ -herokussl │ │ │ │ -hobby-site │ │ │ │ -homelinux │ │ │ │ -homeunix │ │ │ │ -iamallama │ │ │ │ -is-a-anarchist │ │ │ │ -is-a-blogger │ │ │ │ -is-a-bookkeeper │ │ │ │ -is-a-bulls-fan │ │ │ │ -is-a-caterer │ │ │ │ -is-a-chef │ │ │ │ -is-a-conservative │ │ │ │ -is-a-cpa │ │ │ │ -is-a-cubicle-slave │ │ │ │ -is-a-democrat │ │ │ │ -is-a-designer │ │ │ │ -is-a-doctor │ │ │ │ -is-a-financialadvisor │ │ │ │ -is-a-geek │ │ │ │ -is-a-green │ │ │ │ -is-a-guru │ │ │ │ -is-a-hard-worker │ │ │ │ -is-a-hunter │ │ │ │ -is-a-landscaper │ │ │ │ -is-a-lawyer │ │ │ │ -is-a-liberal │ │ │ │ -is-a-libertarian │ │ │ │ -is-a-llama │ │ │ │ -is-a-musician │ │ │ │ -is-a-nascarfan │ │ │ │ -is-a-nurse │ │ │ │ -is-a-painter │ │ │ │ -is-a-personaltrainer │ │ │ │ -is-a-photographer │ │ │ │ -is-a-player │ │ │ │ -is-a-republican │ │ │ │ -is-a-rockstar │ │ │ │ -is-a-socialist │ │ │ │ -is-a-student │ │ │ │ -is-a-teacher │ │ │ │ -is-a-techie │ │ │ │ -is-a-therapist │ │ │ │ -is-an-accountant │ │ │ │ -is-an-actor │ │ │ │ -is-an-actress │ │ │ │ -is-an-anarchist │ │ │ │ -is-an-artist │ │ │ │ -is-an-engineer │ │ │ │ -is-an-entertainer │ │ │ │ -is-certified │ │ │ │ -is-into-anime │ │ │ │ -is-into-cars │ │ │ │ -is-into-cartoons │ │ │ │ -is-into-games │ │ │ │ -is-not-certified │ │ │ │ -is-slick │ │ │ │ -is-uberleet │ │ │ │ -is-with-theband │ │ │ │ -isa-geek │ │ │ │ -isa-hockeynut │ │ │ │ -issmarterthanyou │ │ │ │ -likes-pie │ │ │ │ -likescandy │ │ │ │ -neat-url │ │ │ │ -operaunite │ │ │ │ -outsystemscloud │ │ │ │ -pagespeedmobilizer │ │ │ │ -saves-the-whales │ │ │ │ -sells-for-less │ │ │ │ -sells-for-u │ │ │ │ -servebbs │ │ │ │ -simple-url │ │ │ │ -space-to-rent │ │ │ │ -teaches-yoga │ │ │ │ -vipsinaapp │ │ │ │ -withgoogle │ │ │ │ -writesthisblog │ │ │ │ -yolasite │ │ │ │ -commbank │ │ │ │ -community │ │ │ │ -computer │ │ │ │ -construction │ │ │ │ -consulting │ │ │ │ -contractors │ │ │ │ -creditcard │ │ │ │ -creditunion │ │ │ │ -cuisinella │ │ │ │ -blogspot │ │ │ │ -blogspot │ │ │ │ -blogspot │ │ │ │ -fuettertdasnetz │ │ │ │ -isteingeek │ │ │ │ -lebtimnetz │ │ │ │ -leitungsen │ │ │ │ -traeumtgerade │ │ │ │ -delivery │ │ │ │ -democrat │ │ │ │ -diamonds │ │ │ │ -directory │ │ │ │ -discount │ │ │ │ -blogspot │ │ │ │ -download │ │ │ │ -education │ │ │ │ -engineer │ │ │ │ -engineering │ │ │ │ -enterprises │ │ │ │ -equipment │ │ │ │ -blogspot │ │ │ │ -eurovision │ │ │ │ -everbank │ │ │ │ -exchange │ │ │ │ -fairwinds │ │ │ │ -feedback │ │ │ │ -blogspot │ │ │ │ -financial │ │ │ │ -firestone │ │ │ │ -firmdale │ │ │ │ -flsmidth │ │ │ │ -football │ │ │ │ -foundation │ │ │ │ -aeroport │ │ │ │ -blogspot │ │ │ │ -chambagri │ │ │ │ -chirurgiens-dentistes │ │ │ │ -experts-comptables │ │ │ │ -geometre-expert │ │ │ │ -huissier-justice │ │ │ │ -notaires │ │ │ │ -pharmacien │ │ │ │ -veterinaire │ │ │ │ -frontier │ │ │ │ -furniture │ │ │ │ -goldpoint │ │ │ │ -blogspot │ │ │ │ -graphics │ │ │ │ -hdfcbank │ │ │ │ -healthcare │ │ │ │ -helsinki │ │ │ │ -blogspot │ │ │ │ -xn--55qx5d │ │ │ │ -xn--ciqpn │ │ │ │ -xn--gmq050i │ │ │ │ -xn--gmqw5a │ │ │ │ -xn--io0a7i │ │ │ │ -xn--lcvr32d │ │ │ │ -xn--mk0axi │ │ │ │ -xn--mxtq1m │ │ │ │ -xn--od0alg │ │ │ │ -xn--od0aq3b │ │ │ │ -xn--tn0ag │ │ │ │ -xn--uc0atv │ │ │ │ -xn--uc0ay4a │ │ │ │ -xn--wcvs22d │ │ │ │ -xn--zf0avx │ │ │ │ -holdings │ │ │ │ -homedepot │ │ │ │ -blogspot │ │ │ │ -ingatlan │ │ │ │ -konyvelo │ │ │ │ -blogspot │ │ │ │ -blogspot │ │ │ │ -immobilien │ │ │ │ -blogspot │ │ │ │ -industries │ │ │ │ -infiniti │ │ │ │ -barrel-of-knowledge │ │ │ │ -barrell-of-knowledge │ │ │ │ -groks-the │ │ │ │ -groks-this │ │ │ │ -here-for-more │ │ │ │ -knowsitall │ │ │ │ -institute │ │ │ │ -insurance │ │ │ │ -international │ │ │ │ -investments │ │ │ │ -ipiranga │ │ │ │ -xn--mgba3a4f16a │ │ │ │ -xn--mgba3a4fra │ │ │ │ -istanbul │ │ │ │ -agrigento │ │ │ │ -alessandria │ │ │ │ -alto-adige │ │ │ │ -altoadige │ │ │ │ -andria-barletta-trani │ │ │ │ -andria-trani-barletta │ │ │ │ -andriabarlettatrani │ │ │ │ -andriatranibarletta │ │ │ │ -aosta-valley │ │ │ │ -aostavalley │ │ │ │ -ascoli-piceno │ │ │ │ -ascolipiceno │ │ │ │ -avellino │ │ │ │ -barletta-trani-andria │ │ │ │ -barlettatraniandria │ │ │ │ -basilicata │ │ │ │ -benevento │ │ │ │ -blogspot │ │ │ │ -brindisi │ │ │ │ -cagliari │ │ │ │ -calabria │ │ │ │ -caltanissetta │ │ │ │ -campania │ │ │ │ -campidano-medio │ │ │ │ -campidanomedio │ │ │ │ -campobasso │ │ │ │ -carbonia-iglesias │ │ │ │ -carboniaiglesias │ │ │ │ -carrara-massa │ │ │ │ -carraramassa │ │ │ │ -catanzaro │ │ │ │ -cesena-forli │ │ │ │ -cesenaforli │ │ │ │ -dell-ogliastra │ │ │ │ -dellogliastra │ │ │ │ -emilia-romagna │ │ │ │ -emiliaromagna │ │ │ │ -florence │ │ │ │ -forli-cesena │ │ │ │ -forlicesena │ │ │ │ -friuli-v-giulia │ │ │ │ -friuli-ve-giulia │ │ │ │ -friuli-vegiulia │ │ │ │ -friuli-venezia-giulia │ │ │ │ -friuli-veneziagiulia │ │ │ │ -friuli-vgiulia │ │ │ │ -friuliv-giulia │ │ │ │ -friulive-giulia │ │ │ │ -friulivegiulia │ │ │ │ -friulivenezia-giulia │ │ │ │ -friuliveneziagiulia │ │ │ │ -friulivgiulia │ │ │ │ -frosinone │ │ │ │ -grosseto │ │ │ │ -iglesias-carbonia │ │ │ │ -iglesiascarbonia │ │ │ │ -la-spezia │ │ │ │ -laspezia │ │ │ │ -lombardia │ │ │ │ -lombardy │ │ │ │ -macerata │ │ │ │ -massa-carrara │ │ │ │ -massacarrara │ │ │ │ -medio-campidano │ │ │ │ -mediocampidano │ │ │ │ -monza-brianza │ │ │ │ -monza-e-della-brianza │ │ │ │ -monzabrianza │ │ │ │ -monzaebrianza │ │ │ │ -monzaedellabrianza │ │ │ │ -ogliastra │ │ │ │ -olbia-tempio │ │ │ │ -olbiatempio │ │ │ │ -oristano │ │ │ │ -pesaro-urbino │ │ │ │ -pesarourbino │ │ │ │ -piacenza │ │ │ │ -piedmont │ │ │ │ -piemonte │ │ │ │ -pordenone │ │ │ │ -reggio-calabria │ │ │ │ -reggio-emilia │ │ │ │ -reggiocalabria │ │ │ │ -reggioemilia │ │ │ │ -sardegna │ │ │ │ -sardinia │ │ │ │ -siracusa │ │ │ │ -suedtirol │ │ │ │ -tempio-olbia │ │ │ │ -tempioolbia │ │ │ │ -trani-andria-barletta │ │ │ │ -trani-barletta-andria │ │ │ │ -traniandriabarletta │ │ │ │ -tranibarlettaandria │ │ │ │ -trentino │ │ │ │ -trentino-a-adige │ │ │ │ -trentino-aadige │ │ │ │ -trentino-alto-adige │ │ │ │ -trentino-altoadige │ │ │ │ -trentino-s-tirol │ │ │ │ -trentino-stirol │ │ │ │ -trentino-sud-tirol │ │ │ │ -trentino-sudtirol │ │ │ │ -trentino-sued-tirol │ │ │ │ -trentino-suedtirol │ │ │ │ -trentinoa-adige │ │ │ │ -trentinoaadige │ │ │ │ -trentinoalto-adige │ │ │ │ -trentinoaltoadige │ │ │ │ -trentinos-tirol │ │ │ │ -trentinostirol │ │ │ │ -trentinosud-tirol │ │ │ │ -trentinosudtirol │ │ │ │ -trentinosued-tirol │ │ │ │ -trentinosuedtirol │ │ │ │ -urbino-pesaro │ │ │ │ -urbinopesaro │ │ │ │ -val-d-aosta │ │ │ │ -val-daosta │ │ │ │ -vald-aosta │ │ │ │ -valdaosta │ │ │ │ -valle-aosta │ │ │ │ -valle-d-aosta │ │ │ │ -valle-daosta │ │ │ │ -valleaosta │ │ │ │ -valled-aosta │ │ │ │ -valledaosta │ │ │ │ -vallee-aoste │ │ │ │ -valleeaoste │ │ │ │ -verbania │ │ │ │ -vercelli │ │ │ │ -vibo-valentia │ │ │ │ -vibovalentia │ │ │ │ -gamagori │ │ │ │ -higashiura │ │ │ │ -ichinomiya │ │ │ │ -owariasahi │ │ │ │ -shikatsu │ │ │ │ -shinshiro │ │ │ │ -takahama │ │ │ │ -tobishima │ │ │ │ -tokoname │ │ │ │ -toyohashi │ │ │ │ -toyokawa │ │ │ │ -tsushima │ │ │ │ -fujisato │ │ │ │ -hachirogata │ │ │ │ -higashinaruse │ │ │ │ -kamikoani │ │ │ │ -katagami │ │ │ │ -kitaakita │ │ │ │ -moriyoshi │ │ │ │ -yurihonjo │ │ │ │ -hachinohe │ │ │ │ -hashikami │ │ │ │ -hirosaki │ │ │ │ -itayanagi │ │ │ │ -kuroishi │ │ │ │ -nakadomari │ │ │ │ -rokunohe │ │ │ │ -shichinohe │ │ │ │ -blogspot │ │ │ │ -funabashi │ │ │ │ -hanamigawa │ │ │ │ -ichihara │ │ │ │ -ichikawa │ │ │ │ -ichinomiya │ │ │ │ -kamagaya │ │ │ │ -kamogawa │ │ │ │ -katsuura │ │ │ │ -kisarazu │ │ │ │ -kujukuri │ │ │ │ -minamiboso │ │ │ │ -mutsuzawa │ │ │ │ -nagareyama │ │ │ │ -narashino │ │ │ │ -oamishirasato │ │ │ │ -shimofusa │ │ │ │ -sodegaura │ │ │ │ -tateyama │ │ │ │ -tohnosho │ │ │ │ -tomisato │ │ │ │ -yachimata │ │ │ │ -yokaichiba │ │ │ │ -yokoshibahikari │ │ │ │ -yotsukaido │ │ │ │ -kamijima │ │ │ │ -kumakogen │ │ │ │ -matsuyama │ │ │ │ -namikata │ │ │ │ -shikokuchuo │ │ │ │ -yawatahama │ │ │ │ -katsuyama │ │ │ │ -minamiechizen │ │ │ │ -takahama │ │ │ │ -chikushino │ │ │ │ -chikuzen │ │ │ │ -hirokawa │ │ │ │ -hisayama │ │ │ │ -inatsuki │ │ │ │ -miyawaka │ │ │ │ -mizumaki │ │ │ │ -munakata │ │ │ │ -nakagawa │ │ │ │ -sasaguri │ │ │ │ -shinyoshitomi │ │ │ │ -tachiarai │ │ │ │ -yanagawa │ │ │ │ -yukuhashi │ │ │ │ -fukushima │ │ │ │ -aizubange │ │ │ │ -aizumisato │ │ │ │ -aizuwakamatsu │ │ │ │ -fukushima │ │ │ │ -furudono │ │ │ │ -inawashiro │ │ │ │ -ishikawa │ │ │ │ -izumizaki │ │ │ │ -kagamiishi │ │ │ │ -kaneyama │ │ │ │ -kawamata │ │ │ │ -kitakata │ │ │ │ -kitashiobara │ │ │ │ -koriyama │ │ │ │ -nishiaizu │ │ │ │ -samegawa │ │ │ │ -shirakawa │ │ │ │ -sukagawa │ │ │ │ -tamakawa │ │ │ │ -tanagura │ │ │ │ -yamatsuri │ │ │ │ -higashishirakawa │ │ │ │ -kakamigahara │ │ │ │ -kasahara │ │ │ │ -kasamatsu │ │ │ │ -kitagata │ │ │ │ -minokamo │ │ │ │ -mizunami │ │ │ │ -nakatsugawa │ │ │ │ -sakahogi │ │ │ │ -sekigahara │ │ │ │ -shirakawa │ │ │ │ -takayama │ │ │ │ -wanouchi │ │ │ │ -yamagata │ │ │ │ -higashiagatsuma │ │ │ │ -katashina │ │ │ │ -maebashi │ │ │ │ -minakami │ │ │ │ -naganohara │ │ │ │ -nakanojo │ │ │ │ -shibukawa │ │ │ │ -shimonita │ │ │ │ -takasaki │ │ │ │ -takayama │ │ │ │ -tamamura │ │ │ │ -tatebayashi │ │ │ │ -tsukiyono │ │ │ │ -tsumagoi │ │ │ │ -yoshioka │ │ │ │ -hiroshima │ │ │ │ -asaminami │ │ │ │ -fukuyama │ │ │ │ -hatsukaichi │ │ │ │ -higashihiroshima │ │ │ │ -jinsekikogen │ │ │ │ -onomichi │ │ │ │ -osakikamijima │ │ │ │ -seranishi │ │ │ │ -shinichi │ │ │ │ -takehara │ │ │ │ -hokkaido │ │ │ │ -abashiri │ │ │ │ -asahikawa │ │ │ │ -ashibetsu │ │ │ │ -biratori │ │ │ │ -chippubetsu │ │ │ │ -fukagawa │ │ │ │ -fukushima │ │ │ │ -furubira │ │ │ │ -hakodate │ │ │ │ -hamatonbetsu │ │ │ │ -higashikagura │ │ │ │ -higashikawa │ │ │ │ -honbetsu │ │ │ │ -horokanai │ │ │ │ -horonobe │ │ │ │ -ishikari │ │ │ │ -iwamizawa │ │ │ │ -kamifurano │ │ │ │ -kamikawa │ │ │ │ -kamishihoro │ │ │ │ -kamisunagawa │ │ │ │ -kamoenai │ │ │ │ -kembuchi │ │ │ │ -kimobetsu │ │ │ │ -kitahiroshima │ │ │ │ -kiyosato │ │ │ │ -koshimizu │ │ │ │ -kunneppu │ │ │ │ -kuriyama │ │ │ │ -kuromatsunai │ │ │ │ -matsumae │ │ │ │ -minamifurano │ │ │ │ -mombetsu │ │ │ │ -moseushi │ │ │ │ -nakagawa │ │ │ │ -nakasatsunai │ │ │ │ -nakatombetsu │ │ │ │ -niikappu │ │ │ │ -nishiokoppe │ │ │ │ -noboribetsu │ │ │ │ -otoineppu │ │ │ │ -rankoshi │ │ │ │ -rikubetsu │ │ │ │ -rishirifuji │ │ │ │ -sarufutsu │ │ │ │ -shakotan │ │ │ │ -shibecha │ │ │ │ -shibetsu │ │ │ │ -shimamaki │ │ │ │ -shimokawa │ │ │ │ -shinshinotsu │ │ │ │ -shintoku │ │ │ │ -shiranuka │ │ │ │ -shiriuchi │ │ │ │ -sunagawa │ │ │ │ -takikawa │ │ │ │ -takinoue │ │ │ │ -teshikaga │ │ │ │ -tomakomai │ │ │ │ -toyotomi │ │ │ │ -tsubetsu │ │ │ │ -tsukigata │ │ │ │ -utashinai │ │ │ │ -wakkanai │ │ │ │ -amagasaki │ │ │ │ -fukusaki │ │ │ │ -ichikawa │ │ │ │ -kakogawa │ │ │ │ -kamigori │ │ │ │ -kamikawa │ │ │ │ -kawanishi │ │ │ │ -minamiawaji │ │ │ │ -nishinomiya │ │ │ │ -nishiwaki │ │ │ │ -sasayama │ │ │ │ -shinonsen │ │ │ │ -takarazuka │ │ │ │ -takasago │ │ │ │ -chikusei │ │ │ │ -fujishiro │ │ │ │ -hitachinaka │ │ │ │ -hitachiomiya │ │ │ │ -hitachiota │ │ │ │ -inashiki │ │ │ │ -kasumigaura │ │ │ │ -namegata │ │ │ │ -ryugasaki │ │ │ │ -sakuragawa │ │ │ │ -shimodate │ │ │ │ -shimotsuma │ │ │ │ -shirosato │ │ │ │ -takahagi │ │ │ │ -tamatsukuri │ │ │ │ -tsuchiura │ │ │ │ -uchihara │ │ │ │ -yamagata │ │ │ │ -ishikawa │ │ │ │ -kanazawa │ │ │ │ -kawakita │ │ │ │ -nakanoto │ │ │ │ -nonoichi │ │ │ │ -uchinada │ │ │ │ -fujisawa │ │ │ │ -hanamaki │ │ │ │ -hiraizumi │ │ │ │ -ichinohe │ │ │ │ -ichinoseki │ │ │ │ -iwaizumi │ │ │ │ -kamaishi │ │ │ │ -kanegasaki │ │ │ │ -kitakami │ │ │ │ -kuzumaki │ │ │ │ -mizusawa │ │ │ │ -rikuzentakata │ │ │ │ -shizukuishi │ │ │ │ -tanohata │ │ │ │ -higashikagawa │ │ │ │ -kotohira │ │ │ │ -marugame │ │ │ │ -naoshima │ │ │ │ -takamatsu │ │ │ │ -uchinomi │ │ │ │ -zentsuji │ │ │ │ -kagoshima │ │ │ │ -kagoshima │ │ │ │ -kawanabe │ │ │ │ -makurazaki │ │ │ │ -matsumoto │ │ │ │ -minamitane │ │ │ │ -nakatane │ │ │ │ -nishinoomote │ │ │ │ -satsumasendai │ │ │ │ -tarumizu │ │ │ │ -kanagawa │ │ │ │ -chigasaki │ │ │ │ -fujisawa │ │ │ │ -hiratsuka │ │ │ │ -kamakura │ │ │ │ -kiyokawa │ │ │ │ -minamiashigara │ │ │ │ -ninomiya │ │ │ │ -sagamihara │ │ │ │ -samukawa │ │ │ │ -yamakita │ │ │ │ -yokosuka │ │ │ │ -yugawara │ │ │ │ -kawasaki │ │ │ │ -kitakyushu │ │ │ │ -higashitsuno │ │ │ │ -kitagawa │ │ │ │ -motoyama │ │ │ │ -nakamura │ │ │ │ -nishitosa │ │ │ │ -niyodogawa │ │ │ │ -tosashimizu │ │ │ │ -yusuhara │ │ │ │ -kumamoto │ │ │ │ -hitoyoshi │ │ │ │ -kamiamakusa │ │ │ │ -kumamoto │ │ │ │ -minamata │ │ │ │ -minamioguni │ │ │ │ -nishihara │ │ │ │ -takamori │ │ │ │ -yatsushiro │ │ │ │ -fukuchiyama │ │ │ │ -higashiyama │ │ │ │ -kumiyama │ │ │ │ -kyotamba │ │ │ │ -kyotanabe │ │ │ │ -kyotango │ │ │ │ -minamiyamashiro │ │ │ │ -nagaokakyo │ │ │ │ -oyamazaki │ │ │ │ -ujitawara │ │ │ │ -yamashina │ │ │ │ -kameyama │ │ │ │ -kisosaki │ │ │ │ -matsusaka │ │ │ │ -minamiise │ │ │ │ -ureshino │ │ │ │ -yokkaichi │ │ │ │ -furukawa │ │ │ │ -higashimatsushima │ │ │ │ -ishinomaki │ │ │ │ -kawasaki │ │ │ │ -kesennuma │ │ │ │ -marumori │ │ │ │ -matsushima │ │ │ │ -minamisanriku │ │ │ │ -shichikashuku │ │ │ │ -shiogama │ │ │ │ -shiroishi │ │ │ │ -yamamoto │ │ │ │ -miyazaki │ │ │ │ -kadogawa │ │ │ │ -kawaminami │ │ │ │ -kitagawa │ │ │ │ -kitakata │ │ │ │ -kobayashi │ │ │ │ -kunitomi │ │ │ │ -miyakonojo │ │ │ │ -miyazaki │ │ │ │ -morotsuka │ │ │ │ -nichinan │ │ │ │ -nishimera │ │ │ │ -shintomi │ │ │ │ -takaharu │ │ │ │ -takanabe │ │ │ │ -takazaki │ │ │ │ -agematsu │ │ │ │ -chikuhoku │ │ │ │ -karuizawa │ │ │ │ -kawakami │ │ │ │ -kisofukushima │ │ │ │ -kitaaiki │ │ │ │ -komagane │ │ │ │ -matsukawa │ │ │ │ -matsumoto │ │ │ │ -minamiaiki │ │ │ │ -minamimaki │ │ │ │ -minamiminowa │ │ │ │ -mochizuki │ │ │ │ -nakagawa │ │ │ │ -nozawaonsen │ │ │ │ -shimosuwa │ │ │ │ -shinanomachi │ │ │ │ -shiojiri │ │ │ │ -takamori │ │ │ │ -takayama │ │ │ │ -tateshina │ │ │ │ -togakushi │ │ │ │ -yamagata │ │ │ │ -yamanouchi │ │ │ │ -nagasaki │ │ │ │ -kawatana │ │ │ │ -kuchinotsu │ │ │ │ -matsuura │ │ │ │ -nagasaki │ │ │ │ -shimabara │ │ │ │ -shinkamigoto │ │ │ │ -tsushima │ │ │ │ -higashiyoshino │ │ │ │ -kamikitayama │ │ │ │ -kashihara │ │ │ │ -katsuragi │ │ │ │ -kawakami │ │ │ │ -kawanishi │ │ │ │ -kurotaki │ │ │ │ -nosegawa │ │ │ │ -shimoichi │ │ │ │ -shimokitayama │ │ │ │ -takatori │ │ │ │ -tawaramoto │ │ │ │ -yamatokoriyama │ │ │ │ -yamatotakada │ │ │ │ -itoigawa │ │ │ │ -izumozaki │ │ │ │ -kashiwazaki │ │ │ │ -minamiuonuma │ │ │ │ -murakami │ │ │ │ -sekikawa │ │ │ │ -tokamachi │ │ │ │ -bungoono │ │ │ │ -bungotakada │ │ │ │ -himeshima │ │ │ │ -kamitsue │ │ │ │ -kunisaki │ │ │ │ -asakuchi │ │ │ │ -hayashima │ │ │ │ -kagamino │ │ │ │ -kibichuo │ │ │ │ -kurashiki │ │ │ │ -nishiawakura │ │ │ │ -setouchi │ │ │ │ -takahashi │ │ │ │ -gushikami │ │ │ │ -ishigaki │ │ │ │ -ishikawa │ │ │ │ -kitadaito │ │ │ │ -kitanakagusuku │ │ │ │ -kumejima │ │ │ │ -kunigami │ │ │ │ -minamidaito │ │ │ │ -nakagusuku │ │ │ │ -nishihara │ │ │ │ -taketomi │ │ │ │ -tokashiki │ │ │ │ -tomigusuku │ │ │ │ -yonabaru │ │ │ │ -yonaguni │ │ │ │ -chihayaakasaka │ │ │ │ -fujiidera │ │ │ │ -habikino │ │ │ │ -higashiosaka │ │ │ │ -higashisumiyoshi │ │ │ │ -higashiyodogawa │ │ │ │ -hirakata │ │ │ │ -izumiotsu │ │ │ │ -izumisano │ │ │ │ -kashiwara │ │ │ │ -kawachinagano │ │ │ │ -kishiwada │ │ │ │ -kumatori │ │ │ │ -matsubara │ │ │ │ -moriguchi │ │ │ │ -neyagawa │ │ │ │ -osakasayama │ │ │ │ -shijonawate │ │ │ │ -shimamoto │ │ │ │ -takaishi │ │ │ │ -takatsuki │ │ │ │ -tondabayashi │ │ │ │ -toyonaka │ │ │ │ -fukudomi │ │ │ │ -hamatama │ │ │ │ -kamimine │ │ │ │ -kitagata │ │ │ │ -kitahata │ │ │ │ -nishiarita │ │ │ │ -shiroishi │ │ │ │ -yoshinogari │ │ │ │ -chichibu │ │ │ │ -fujimino │ │ │ │ -hatogaya │ │ │ │ -hatoyama │ │ │ │ -higashichichibu │ │ │ │ -higashimatsuyama │ │ │ │ -iwatsuki │ │ │ │ -kamiizumi │ │ │ │ -kamikawa │ │ │ │ -kamisato │ │ │ │ -kasukabe │ │ │ │ -kawaguchi │ │ │ │ -kawajima │ │ │ │ -kitamoto │ │ │ │ -koshigaya │ │ │ │ -kumagaya │ │ │ │ -matsubushi │ │ │ │ -miyashiro │ │ │ │ -moroyama │ │ │ │ -nagatoro │ │ │ │ -namegawa │ │ │ │ -shiraoka │ │ │ │ -tokigawa │ │ │ │ -tokorozawa │ │ │ │ -tsurugashima │ │ │ │ -yoshikawa │ │ │ │ -higashiomi │ │ │ │ -moriyama │ │ │ │ -nagahama │ │ │ │ -nishiazai │ │ │ │ -notogawa │ │ │ │ -omihachiman │ │ │ │ -takashima │ │ │ │ -takatsuki │ │ │ │ -torahime │ │ │ │ -toyosato │ │ │ │ -higashiizumo │ │ │ │ -kakinoki │ │ │ │ -nishinoshima │ │ │ │ -okinoshima │ │ │ │ -okuizumo │ │ │ │ -shizuoka │ │ │ │ -fujikawa │ │ │ │ -fujinomiya │ │ │ │ -hamamatsu │ │ │ │ -higashiizu │ │ │ │ -izunokuni │ │ │ │ -kakegawa │ │ │ │ -kawanehon │ │ │ │ -kikugawa │ │ │ │ -makinohara │ │ │ │ -matsuzaki │ │ │ │ -minamiizu │ │ │ │ -morimachi │ │ │ │ -nishiizu │ │ │ │ -omaezaki │ │ │ │ -shizuoka │ │ │ │ -ashikaga │ │ │ │ -kaminokawa │ │ │ │ -karasuyama │ │ │ │ -nasushiobara │ │ │ │ -nishikata │ │ │ │ -ohtawara │ │ │ │ -shimotsuke │ │ │ │ -takanezawa │ │ │ │ -utsunomiya │ │ │ │ -tokushima │ │ │ │ -komatsushima │ │ │ │ -matsushige │ │ │ │ -nakagawa │ │ │ │ -sanagochi │ │ │ │ -shishikui │ │ │ │ -tokushima │ │ │ │ -akishima │ │ │ │ -aogashima │ │ │ │ -hachioji │ │ │ │ -higashikurume │ │ │ │ -higashimurayama │ │ │ │ -higashiyamato │ │ │ │ -hinohara │ │ │ │ -itabashi │ │ │ │ -katsushika │ │ │ │ -kokubunji │ │ │ │ -kouzushima │ │ │ │ -kunitachi │ │ │ │ -musashimurayama │ │ │ │ -musashino │ │ │ │ -ogasawara │ │ │ │ -setagaya │ │ │ │ -shinagawa │ │ │ │ -shinjuku │ │ │ │ -suginami │ │ │ │ -tachikawa │ │ │ │ -kawahara │ │ │ │ -nichinan │ │ │ │ -sakaiminato │ │ │ │ -fukumitsu │ │ │ │ -funahashi │ │ │ │ -kamiichi │ │ │ │ -nakaniikawa │ │ │ │ -namerikawa │ │ │ │ -tateyama │ │ │ │ -wakayama │ │ │ │ -aridagawa │ │ │ │ -hashimoto │ │ │ │ -hirogawa │ │ │ │ -kamitonda │ │ │ │ -katsuragi │ │ │ │ -kinokawa │ │ │ │ -kitayama │ │ │ │ -kozagawa │ │ │ │ -kudoyama │ │ │ │ -kushimoto │ │ │ │ -nachikatsuura │ │ │ │ -shirahama │ │ │ │ -wakayama │ │ │ │ -xn--0trq7p7nn │ │ │ │ -xn--1ctwo │ │ │ │ -xn--1lqs03n │ │ │ │ -xn--1lqs71d │ │ │ │ -xn--2m4a15e │ │ │ │ -xn--32vp30h │ │ │ │ -xn--4it168d │ │ │ │ -xn--4it797k │ │ │ │ -xn--4pvxs │ │ │ │ -xn--5js045d │ │ │ │ -xn--5rtp49c │ │ │ │ -xn--5rtq34k │ │ │ │ -xn--6btw5a │ │ │ │ -xn--6orx2r │ │ │ │ -xn--7t0a264c │ │ │ │ -xn--8ltr62k │ │ │ │ -xn--8pvr4u │ │ │ │ -xn--c3s14m │ │ │ │ -xn--d5qv7z876c │ │ │ │ -xn--djrs72d6uy │ │ │ │ -xn--djty4k │ │ │ │ -xn--efvn9s │ │ │ │ -xn--ehqz56n │ │ │ │ -xn--elqq16h │ │ │ │ -xn--f6qx53a │ │ │ │ -xn--k7yn95e │ │ │ │ -xn--kbrq7o │ │ │ │ -xn--klt787d │ │ │ │ -xn--kltp7d │ │ │ │ -xn--kltx9a │ │ │ │ -xn--klty5x │ │ │ │ -xn--mkru45i │ │ │ │ -xn--nit225k │ │ │ │ -xn--ntso0iqx3a │ │ │ │ -xn--ntsq17g │ │ │ │ -xn--pssu33l │ │ │ │ -xn--qqqt11m │ │ │ │ -xn--rht27z │ │ │ │ -xn--rht3d │ │ │ │ -xn--rht61e │ │ │ │ -xn--rny31h │ │ │ │ -xn--tor131o │ │ │ │ -xn--uist22h │ │ │ │ -xn--uisz3g │ │ │ │ -xn--uuwu58a │ │ │ │ -xn--vgu402c │ │ │ │ -xn--zbx025d │ │ │ │ -yamagata │ │ │ │ -funagata │ │ │ │ -higashine │ │ │ │ -kaminoyama │ │ │ │ -kaneyama │ │ │ │ -kawanishi │ │ │ │ -mamurogawa │ │ │ │ -murayama │ │ │ │ -nakayama │ │ │ │ -nishikawa │ │ │ │ -obanazawa │ │ │ │ -sakegawa │ │ │ │ -shirataka │ │ │ │ -takahata │ │ │ │ -tsuruoka │ │ │ │ -yamagata │ │ │ │ -yamanobe │ │ │ │ -yonezawa │ │ │ │ -yamaguchi │ │ │ │ -kudamatsu │ │ │ │ -shimonoseki │ │ │ │ -tokuyama │ │ │ │ -yamanashi │ │ │ │ -fujikawa │ │ │ │ -fujikawaguchiko │ │ │ │ -fujiyoshida │ │ │ │ -hayakawa │ │ │ │ -ichikawamisato │ │ │ │ -minami-alps │ │ │ │ -nakamichi │ │ │ │ -narusawa │ │ │ │ -nirasaki │ │ │ │ -nishikatsura │ │ │ │ -tabayama │ │ │ │ -uenohara │ │ │ │ -yamanakako │ │ │ │ -yamanashi │ │ │ │ -yokohama │ │ │ │ -notaires │ │ │ │ -pharmaciens │ │ │ │ -veterinaire │ │ │ │ -blogspot │ │ │ │ -chungbuk │ │ │ │ -chungnam │ │ │ │ -gyeongbuk │ │ │ │ -gyeonggi │ │ │ │ -gyeongnam │ │ │ │ -lancaster │ │ │ │ -landrover │ │ │ │ -lifeinsurance │ │ │ │ -lifestyle │ │ │ │ -lighting │ │ │ │ -management │ │ │ │ -marketing │ │ │ │ -marriott │ │ │ │ -melbourne │ │ │ │ -memorial │ │ │ │ -microsoft │ │ │ │ -montblanc │ │ │ │ -mortgage │ │ │ │ -motorcycles │ │ │ │ -movistar │ │ │ │ -blogspot │ │ │ │ -multichoice │ │ │ │ -agriculture │ │ │ │ -airguard │ │ │ │ -ambulance │ │ │ │ -american │ │ │ │ -americana │ │ │ │ -americanantiques │ │ │ │ -americanart │ │ │ │ -amsterdam │ │ │ │ -annefrank │ │ │ │ -anthropology │ │ │ │ -antiques │ │ │ │ -aquarium │ │ │ │ -arboretum │ │ │ │ -archaeological │ │ │ │ -archaeology │ │ │ │ -architecture │ │ │ │ -artanddesign │ │ │ │ -artcenter │ │ │ │ -arteducation │ │ │ │ -artgallery │ │ │ │ -artsandcrafts │ │ │ │ -asmatart │ │ │ │ -assassination │ │ │ │ -association │ │ │ │ -astronomy │ │ │ │ -australia │ │ │ │ -automotive │ │ │ │ -aviation │ │ │ │ -baltimore │ │ │ │ -barcelona │ │ │ │ -baseball │ │ │ │ -beauxarts │ │ │ │ -beeldengeluid │ │ │ │ -bellevue │ │ │ │ -berkeley │ │ │ │ -birthplace │ │ │ │ -botanical │ │ │ │ -botanicalgarden │ │ │ │ -botanicgarden │ │ │ │ -brandywinevalley │ │ │ │ -britishcolumbia │ │ │ │ -broadcast │ │ │ │ -brussels │ │ │ │ -bruxelles │ │ │ │ -building │ │ │ │ -cadaques │ │ │ │ -california │ │ │ │ -cambridge │ │ │ │ -capebreton │ │ │ │ -cartoonart │ │ │ │ -casadelamoneda │ │ │ │ -chattanooga │ │ │ │ -cheltenham │ │ │ │ -chesapeakebay │ │ │ │ -children │ │ │ │ -childrens │ │ │ │ -childrensgarden │ │ │ │ -chiropractic │ │ │ │ -chocolate │ │ │ │ -christiansburg │ │ │ │ -cincinnati │ │ │ │ -civilisation │ │ │ │ -civilization │ │ │ │ -civilwar │ │ │ │ -coastaldefence │ │ │ │ -collection │ │ │ │ -colonialwilliamsburg │ │ │ │ -coloradoplateau │ │ │ │ -columbia │ │ │ │ -columbus │ │ │ │ -communication │ │ │ │ -communications │ │ │ │ -community │ │ │ │ -computer │ │ │ │ -computerhistory │ │ │ │ -contemporary │ │ │ │ -contemporaryart │ │ │ │ -copenhagen │ │ │ │ -corporation │ │ │ │ -corvette │ │ │ │ -countryestate │ │ │ │ -cranbrook │ │ │ │ -creation │ │ │ │ -cultural │ │ │ │ -culturalcenter │ │ │ │ -database │ │ │ │ -decorativearts │ │ │ │ -delaware │ │ │ │ -delmenhorst │ │ │ │ -dinosaur │ │ │ │ -discovery │ │ │ │ -donostia │ │ │ │ -eastafrica │ │ │ │ -eastcoast │ │ │ │ -education │ │ │ │ -educational │ │ │ │ -egyptian │ │ │ │ -eisenbahn │ │ │ │ -elvendrell │ │ │ │ -embroidery │ │ │ │ -encyclopedic │ │ │ │ -entomology │ │ │ │ -environment │ │ │ │ -environmentalconservation │ │ │ │ -epilepsy │ │ │ │ -ethnology │ │ │ │ -exhibition │ │ │ │ -farmequipment │ │ │ │ -farmstead │ │ │ │ -figueres │ │ │ │ -filatelia │ │ │ │ -finearts │ │ │ │ -flanders │ │ │ │ -fortmissoula │ │ │ │ -fortworth │ │ │ │ -foundation │ │ │ │ -francaise │ │ │ │ -frankfurt │ │ │ │ -franziskaner │ │ │ │ -freemasonry │ │ │ │ -freiburg │ │ │ │ -fribourg │ │ │ │ -fundacio │ │ │ │ -furniture │ │ │ │ -geelvinck │ │ │ │ -gemological │ │ │ │ -grandrapids │ │ │ │ -guernsey │ │ │ │ -halloffame │ │ │ │ -harvestcelebration │ │ │ │ -heimatunduhren │ │ │ │ -helsinki │ │ │ │ -hembygdsforbund │ │ │ │ -heritage │ │ │ │ -histoire │ │ │ │ -historical │ │ │ │ -historicalsociety │ │ │ │ -historichouses │ │ │ │ -historisch │ │ │ │ -historisches │ │ │ │ -historyofscience │ │ │ │ -horology │ │ │ │ -humanities │ │ │ │ -illustration │ │ │ │ -imageandsound │ │ │ │ -indianapolis │ │ │ │ -indianmarket │ │ │ │ -intelligence │ │ │ │ -interactive │ │ │ │ -isleofman │ │ │ │ -jefferson │ │ │ │ -jerusalem │ │ │ │ -jewishart │ │ │ │ -journalism │ │ │ │ -judygarland │ │ │ │ -juedisches │ │ │ │ -karikatur │ │ │ │ -koebenhavn │ │ │ │ -kunstsammlung │ │ │ │ -kunstunddesign │ │ │ │ -lancashire │ │ │ │ -lewismiller │ │ │ │ -livinghistory │ │ │ │ -localhistory │ │ │ │ -losangeles │ │ │ │ -loyalist │ │ │ │ -luxembourg │ │ │ │ -mallorca │ │ │ │ -manchester │ │ │ │ -mansions │ │ │ │ -maritime │ │ │ │ -maritimo │ │ │ │ -maryland │ │ │ │ -marylhurst │ │ │ │ -medizinhistorisches │ │ │ │ -memorial │ │ │ │ -mesaverde │ │ │ │ -michigan │ │ │ │ -midatlantic │ │ │ │ -military │ │ │ │ -minnesota │ │ │ │ -missoula │ │ │ │ -monmouth │ │ │ │ -monticello │ │ │ │ -montreal │ │ │ │ -motorcycle │ │ │ │ -muenchen │ │ │ │ -muenster │ │ │ │ -mulhouse │ │ │ │ -museumcenter │ │ │ │ -museumvereniging │ │ │ │ -national │ │ │ │ -nationalfirearms │ │ │ │ -nationalheritage │ │ │ │ -nativeamerican │ │ │ │ -naturalhistory │ │ │ │ -naturalhistorymuseum │ │ │ │ -naturalsciences │ │ │ │ -naturhistorisches │ │ │ │ -natuurwetenschappen │ │ │ │ -naumburg │ │ │ │ -nebraska │ │ │ │ -newhampshire │ │ │ │ -newjersey │ │ │ │ -newmexico │ │ │ │ -newspaper │ │ │ │ -nuernberg │ │ │ │ -nuremberg │ │ │ │ -oceanographic │ │ │ │ -oceanographique │ │ │ │ -oregontrail │ │ │ │ -paderborn │ │ │ │ -palmsprings │ │ │ │ -pasadena │ │ │ │ -pharmacy │ │ │ │ -philadelphia │ │ │ │ -philadelphiaarea │ │ │ │ -philately │ │ │ │ -photography │ │ │ │ -pittsburgh │ │ │ │ -planetarium │ │ │ │ -plantation │ │ │ │ -portland │ │ │ │ -portlligat │ │ │ │ -posts-and-telecommunications │ │ │ │ -preservation │ │ │ │ -presidio │ │ │ │ -railroad │ │ │ │ -research │ │ │ │ -resistance │ │ │ │ -riodejaneiro │ │ │ │ -rochester │ │ │ │ -saintlouis │ │ │ │ -salvadordali │ │ │ │ -salzburg │ │ │ │ -sandiego │ │ │ │ -sanfrancisco │ │ │ │ -santabarbara │ │ │ │ -santacruz │ │ │ │ -saskatchewan │ │ │ │ -savannahga │ │ │ │ -schlesisches │ │ │ │ -schoenbrunn │ │ │ │ -schokoladen │ │ │ │ -science-fiction │ │ │ │ -scienceandhistory │ │ │ │ -scienceandindustry │ │ │ │ -sciencecenter │ │ │ │ -sciencecenters │ │ │ │ -sciencehistory │ │ │ │ -sciences │ │ │ │ -sciencesnaturelles │ │ │ │ -scotland │ │ │ │ -settlement │ │ │ │ -settlers │ │ │ │ -sherbrooke │ │ │ │ -soundandvision │ │ │ │ -southcarolina │ │ │ │ -southwest │ │ │ │ -stalbans │ │ │ │ -starnberg │ │ │ │ -stateofdelaware │ │ │ │ -steiermark │ │ │ │ -stockholm │ │ │ │ -stpetersburg │ │ │ │ -stuttgart │ │ │ │ -surgeonshall │ │ │ │ -svizzera │ │ │ │ -technology │ │ │ │ -telekommunikation │ │ │ │ -television │ │ │ │ -timekeeping │ │ │ │ -topology │ │ │ │ -transport │ │ │ │ -undersea │ │ │ │ -university │ │ │ │ -usantiques │ │ │ │ -uscountryestate │ │ │ │ -usculture │ │ │ │ -usdecorativearts │ │ │ │ -usgarden │ │ │ │ -ushistory │ │ │ │ -uslivinghistory │ │ │ │ -versailles │ │ │ │ -virginia │ │ │ │ -vlaanderen │ │ │ │ -volkenkunde │ │ │ │ -wallonie │ │ │ │ -washingtondc │ │ │ │ -watch-and-clock │ │ │ │ -watchandclock │ │ │ │ -westfalen │ │ │ │ -wildlife │ │ │ │ -williamsburg │ │ │ │ -windmill │ │ │ │ -workshop │ │ │ │ -xn--9dbhblg6di │ │ │ │ -xn--comunicaes-v6a2o │ │ │ │ -xn--correios-e-telecomunicaes-ghc29a │ │ │ │ -xn--h1aegh │ │ │ │ -xn--lns-qla │ │ │ │ -yorkshire │ │ │ │ -yosemite │ │ │ │ -zoological │ │ │ │ -blogspot │ │ │ │ -mzansimagic │ │ │ │ -at-band-camp │ │ │ │ -azure-mobile │ │ │ │ -azurewebsites │ │ │ │ -broke-it │ │ │ │ -buyshouses │ │ │ │ -cloudapp │ │ │ │ -cloudfront │ │ │ │ -dnsalias │ │ │ │ -dontexist │ │ │ │ -dynalias │ │ │ │ -dynathome │ │ │ │ -endofinternet │ │ │ │ -ham-radio-op │ │ │ │ -homelinux │ │ │ │ -homeunix │ │ │ │ -in-the-band │ │ │ │ -is-a-chef │ │ │ │ -is-a-geek │ │ │ │ -isa-geek │ │ │ │ -kicks-ass │ │ │ │ -office-on-the │ │ │ │ -scrapper-site │ │ │ │ -sells-it │ │ │ │ -servebbs │ │ │ │ -serveftp │ │ │ │ -thruhere │ │ │ │ -blogspot │ │ │ │ -aarborte │ │ │ │ -akershus │ │ │ │ -aknoluokta │ │ │ │ -akrehamn │ │ │ │ -alaheadju │ │ │ │ -alstahaug │ │ │ │ -andasuolo │ │ │ │ -audnedaln │ │ │ │ -aurskog-holand │ │ │ │ -austevoll │ │ │ │ -austrheim │ │ │ │ -badaddja │ │ │ │ -bahcavuotna │ │ │ │ -bahccavuotna │ │ │ │ -balestrand │ │ │ │ -ballangen │ │ │ │ -balsfjord │ │ │ │ -batsfjord │ │ │ │ -bearalvahki │ │ │ │ -berlevag │ │ │ │ -birkenes │ │ │ │ -bjerkreim │ │ │ │ -blogspot │ │ │ │ -bremanger │ │ │ │ -bronnoysund │ │ │ │ -brumunddal │ │ │ │ -buskerud │ │ │ │ -cahcesuolo │ │ │ │ -davvenjarga │ │ │ │ -davvesiida │ │ │ │ -dielddanuorri │ │ │ │ -divtasvuodna │ │ │ │ -divttasvuotna │ │ │ │ -drangedal │ │ │ │ -egersund │ │ │ │ -eidfjord │ │ │ │ -eidsberg │ │ │ │ -eidsvoll │ │ │ │ -eigersund │ │ │ │ -engerdal │ │ │ │ -evenassi │ │ │ │ -evje-og-hornnes │ │ │ │ -flakstad │ │ │ │ -flatanger │ │ │ │ -flekkefjord │ │ │ │ -flesberg │ │ │ │ -folkebibl │ │ │ │ -fredrikstad │ │ │ │ -fylkesbibl │ │ │ │ -fyresdal │ │ │ │ -gaivuotna │ │ │ │ -gangaviika │ │ │ │ -giehtavuoatna │ │ │ │ -gildeskal │ │ │ │ -gjerdrum │ │ │ │ -gjerstad │ │ │ │ -gratangen │ │ │ │ -grimstad │ │ │ │ -guovdageaidnu │ │ │ │ -hagebostad │ │ │ │ -hammarfeasta │ │ │ │ -hammerfest │ │ │ │ -hattfjelldal │ │ │ │ -haugesund │ │ │ │ -xn--vler-qoa │ │ │ │ -hemsedal │ │ │ │ -hjartdal │ │ │ │ -hjelmeland │ │ │ │ -hokksund │ │ │ │ -holmestrand │ │ │ │ -holtalen │ │ │ │ -honefoss │ │ │ │ -hordaland │ │ │ │ -hornindal │ │ │ │ -hoyanger │ │ │ │ -hoylandet │ │ │ │ -hyllestad │ │ │ │ -jan-mayen │ │ │ │ -jessheim │ │ │ │ -jevnaker │ │ │ │ -jorpeland │ │ │ │ -karasjohka │ │ │ │ -karasjok │ │ │ │ -kautokeino │ │ │ │ -kirkenes │ │ │ │ -kongsberg │ │ │ │ -kongsvinger │ │ │ │ -kopervik │ │ │ │ -kraanghke │ │ │ │ -kristiansand │ │ │ │ -kristiansund │ │ │ │ -krodsherad │ │ │ │ -krokstadelva │ │ │ │ -kvafjord │ │ │ │ -kvalsund │ │ │ │ -kvanangen │ │ │ │ -kvinesdal │ │ │ │ -kvinnherad │ │ │ │ -kviteseid │ │ │ │ -laakesvuemie │ │ │ │ -langevag │ │ │ │ -lavangen │ │ │ │ -leangaviika │ │ │ │ -leikanger │ │ │ │ -leirfjord │ │ │ │ -levanger │ │ │ │ -lillehammer │ │ │ │ -lillesand │ │ │ │ -lindesnes │ │ │ │ -lodingen │ │ │ │ -lorenskog │ │ │ │ -malatvuopmi │ │ │ │ -marnardal │ │ │ │ -masfjorden │ │ │ │ -matta-varjjat │ │ │ │ -midtre-gauldal │ │ │ │ -mjondalen │ │ │ │ -mo-i-rana │ │ │ │ -more-og-romsdal │ │ │ │ -moskenes │ │ │ │ -naamesjevuemie │ │ │ │ -namdalseid │ │ │ │ -namsskogan │ │ │ │ -nannestad │ │ │ │ -narviika │ │ │ │ -naustdal │ │ │ │ -navuotna │ │ │ │ -nedre-eiker │ │ │ │ -nesodden │ │ │ │ -nesoddtangen │ │ │ │ -nissedal │ │ │ │ -nittedal │ │ │ │ -nord-aurdal │ │ │ │ -nord-fron │ │ │ │ -nord-odal │ │ │ │ -nordkapp │ │ │ │ -nordland │ │ │ │ -xn--b-5ga │ │ │ │ -xn--hery-ira │ │ │ │ -nordre-land │ │ │ │ -nordreisa │ │ │ │ -nore-og-uvdal │ │ │ │ -notodden │ │ │ │ -notteroy │ │ │ │ -omasvuotna │ │ │ │ -oppegard │ │ │ │ -orkanger │ │ │ │ -ostre-toten │ │ │ │ -overhalla │ │ │ │ -ovre-eiker │ │ │ │ -oygarden │ │ │ │ -oystre-slidre │ │ │ │ -porsanger │ │ │ │ -porsangu │ │ │ │ -porsgrunn │ │ │ │ -rahkkeravju │ │ │ │ -rakkestad │ │ │ │ -ralingen │ │ │ │ -randaberg │ │ │ │ -rendalen │ │ │ │ -rennesoy │ │ │ │ -ringerike │ │ │ │ -ringsaker │ │ │ │ -salangen │ │ │ │ -samnanger │ │ │ │ -sandefjord │ │ │ │ -sandnessjoen │ │ │ │ -sarpsborg │ │ │ │ -sauherad │ │ │ │ -skanland │ │ │ │ -skedsmokorset │ │ │ │ -skiptvet │ │ │ │ -skjervoy │ │ │ │ -snillfjord │ │ │ │ -sondre-land │ │ │ │ -songdalen │ │ │ │ -sor-aurdal │ │ │ │ -sor-fron │ │ │ │ -sor-odal │ │ │ │ -sor-varanger │ │ │ │ -sorreisa │ │ │ │ -sortland │ │ │ │ -spjelkavik │ │ │ │ -spydeberg │ │ │ │ -stathelle │ │ │ │ -stavanger │ │ │ │ -steinkjer │ │ │ │ -stjordal │ │ │ │ -stjordalshalsen │ │ │ │ -stor-elvdal │ │ │ │ -storfjord │ │ │ │ -surnadal │ │ │ │ -svalbard │ │ │ │ -sykkylven │ │ │ │ -tananger │ │ │ │ -telemark │ │ │ │ -xn--b-5ga │ │ │ │ -tingvoll │ │ │ │ -tjeldsund │ │ │ │ -tonsberg │ │ │ │ -troandin │ │ │ │ -trogstad │ │ │ │ -trondheim │ │ │ │ -tvedestrand │ │ │ │ -tysfjord │ │ │ │ -ullensaker │ │ │ │ -ullensvang │ │ │ │ -vanylven │ │ │ │ -vegarshei │ │ │ │ -vennesla │ │ │ │ -vestfold │ │ │ │ -vestre-slidre │ │ │ │ -vestre-toten │ │ │ │ -vestvagoy │ │ │ │ -vevelstad │ │ │ │ -vindafjord │ │ │ │ -vossevangen │ │ │ │ -xn--andy-ira │ │ │ │ -xn--asky-ira │ │ │ │ -xn--aurskog-hland-jnb │ │ │ │ -xn--avery-yua │ │ │ │ -xn--bdddj-mrabd │ │ │ │ -xn--bearalvhki-y4a │ │ │ │ -xn--berlevg-jxa │ │ │ │ -xn--bhcavuotna-s4a │ │ │ │ -xn--bhccavuotna-k7a │ │ │ │ -xn--bidr-5nac │ │ │ │ -xn--bievt-0qa │ │ │ │ -xn--bjarky-fya │ │ │ │ -xn--bjddar-pta │ │ │ │ -xn--blt-elab │ │ │ │ -xn--bmlo-gra │ │ │ │ -xn--bod-2na │ │ │ │ -xn--brnny-wuac │ │ │ │ -xn--brnnysund-m8ac │ │ │ │ -xn--brum-voa │ │ │ │ -xn--btsfjord-9za │ │ │ │ -xn--davvenjrga-y4a │ │ │ │ -xn--dnna-gra │ │ │ │ -xn--drbak-wua │ │ │ │ -xn--dyry-ira │ │ │ │ -xn--eveni-0qa01ga │ │ │ │ -xn--finny-yua │ │ │ │ -xn--fjord-lra │ │ │ │ -xn--fl-zia │ │ │ │ -xn--flor-jra │ │ │ │ -xn--frde-gra │ │ │ │ -xn--frna-woa │ │ │ │ -xn--frya-hra │ │ │ │ -xn--ggaviika-8ya47h │ │ │ │ -xn--gildeskl-g0a │ │ │ │ -xn--givuotna-8ya │ │ │ │ -xn--gjvik-wua │ │ │ │ -xn--gls-elac │ │ │ │ -xn--h-2fa │ │ │ │ -xn--hbmer-xqa │ │ │ │ -xn--hcesuolo-7ya35b │ │ │ │ -xn--hgebostad-g3a │ │ │ │ -xn--hmmrfeasta-s4ac │ │ │ │ -xn--hnefoss-q1a │ │ │ │ -xn--hobl-ira │ │ │ │ -xn--holtlen-hxa │ │ │ │ -xn--hpmir-xqa │ │ │ │ -xn--hyanger-q1a │ │ │ │ -xn--hylandet-54a │ │ │ │ -xn--indery-fya │ │ │ │ -xn--jlster-bya │ │ │ │ -xn--jrpeland-54a │ │ │ │ -xn--karmy-yua │ │ │ │ -xn--kfjord-iua │ │ │ │ -xn--klbu-woa │ │ │ │ -xn--koluokta-7ya57h │ │ │ │ -xn--krager-gya │ │ │ │ -xn--kranghke-b0a │ │ │ │ -xn--krdsherad-m8a │ │ │ │ -xn--krehamn-dxa │ │ │ │ -xn--krjohka-hwab49j │ │ │ │ -xn--ksnes-uua │ │ │ │ -xn--kvfjord-nxa │ │ │ │ -xn--kvitsy-fya │ │ │ │ -xn--kvnangen-k0a │ │ │ │ -xn--l-1fa │ │ │ │ -xn--laheadju-7ya │ │ │ │ -xn--langevg-jxa │ │ │ │ -xn--ldingen-q1a │ │ │ │ -xn--leagaviika-52b │ │ │ │ -xn--lesund-hua │ │ │ │ -xn--lgrd-poac │ │ │ │ -xn--lhppi-xqa │ │ │ │ -xn--linds-pra │ │ │ │ -xn--loabt-0qa │ │ │ │ -xn--lrdal-sra │ │ │ │ -xn--lrenskog-54a │ │ │ │ -xn--lt-liac │ │ │ │ -xn--lten-gra │ │ │ │ -xn--lury-ira │ │ │ │ -xn--mely-ira │ │ │ │ -xn--merker-kua │ │ │ │ -xn--mjndalen-64a │ │ │ │ -xn--mlatvuopmi-s4a │ │ │ │ -xn--mli-tla │ │ │ │ -xn--mlselv-iua │ │ │ │ -xn--moreke-jua │ │ │ │ -xn--mosjen-eya │ │ │ │ -xn--mot-tla │ │ │ │ -xn--mre-og-romsdal-qqb │ │ │ │ -xn--hery-ira │ │ │ │ -xn--msy-ula0h │ │ │ │ -xn--mtta-vrjjat-k7af │ │ │ │ -xn--muost-0qa │ │ │ │ -xn--nmesjevuemie-tcba │ │ │ │ -xn--nry-yla5g │ │ │ │ -xn--nttery-byae │ │ │ │ -xn--nvuotna-hwa │ │ │ │ -xn--oppegrd-ixa │ │ │ │ -xn--ostery-fya │ │ │ │ -xn--osyro-wua │ │ │ │ -xn--porsgu-sta26f │ │ │ │ -xn--rady-ira │ │ │ │ -xn--rdal-poa │ │ │ │ -xn--rde-ula │ │ │ │ -xn--rdy-0nab │ │ │ │ -xn--rennesy-v1a │ │ │ │ -xn--rhkkervju-01af │ │ │ │ -xn--rholt-mra │ │ │ │ -xn--risa-5na │ │ │ │ -xn--risr-ira │ │ │ │ -xn--rland-uua │ │ │ │ -xn--rlingen-mxa │ │ │ │ -xn--rmskog-bya │ │ │ │ -xn--rros-gra │ │ │ │ -xn--rskog-uua │ │ │ │ -xn--rst-0na │ │ │ │ -xn--rsta-fra │ │ │ │ -xn--ryken-vua │ │ │ │ -xn--ryrvik-bya │ │ │ │ -xn--s-1fa │ │ │ │ -xn--sandnessjen-ogb │ │ │ │ -xn--sandy-yua │ │ │ │ -xn--seral-lra │ │ │ │ -xn--sgne-gra │ │ │ │ -xn--skierv-uta │ │ │ │ -xn--skjervy-v1a │ │ │ │ -xn--skjk-soa │ │ │ │ -xn--sknit-yqa │ │ │ │ -xn--sknland-fxa │ │ │ │ -xn--slat-5na │ │ │ │ -xn--slt-elab │ │ │ │ -xn--smla-hra │ │ │ │ -xn--smna-gra │ │ │ │ -xn--snase-nra │ │ │ │ -xn--sndre-land-0cb │ │ │ │ -xn--snes-poa │ │ │ │ -xn--snsa-roa │ │ │ │ -xn--sr-aurdal-l8a │ │ │ │ -xn--sr-fron-q1a │ │ │ │ -xn--sr-odal-q1a │ │ │ │ -xn--sr-varanger-ggb │ │ │ │ -xn--srfold-bya │ │ │ │ -xn--srreisa-q1a │ │ │ │ -xn--srum-gra │ │ │ │ -xn--stfold-9xa │ │ │ │ -xn--vler-qoa │ │ │ │ -xn--stjrdal-s1a │ │ │ │ -xn--stjrdalshalsen-sqb │ │ │ │ -xn--stre-toten-zcb │ │ │ │ -xn--tjme-hra │ │ │ │ -xn--tnsberg-q1a │ │ │ │ -xn--trany-yua │ │ │ │ -xn--trgstad-r1a │ │ │ │ -xn--trna-woa │ │ │ │ -xn--troms-zua │ │ │ │ -xn--tysvr-vra │ │ │ │ -xn--unjrga-rta │ │ │ │ -xn--vads-jra │ │ │ │ -xn--vard-jra │ │ │ │ -xn--vegrshei-c0a │ │ │ │ -xn--vestvgy-ixa6o │ │ │ │ -xn--vg-yiab │ │ │ │ -xn--vgan-qoa │ │ │ │ -xn--vgsy-qoa0j │ │ │ │ -xn--vre-eiker-k8a │ │ │ │ -xn--vrggt-xqad │ │ │ │ -xn--vry-yla5g │ │ │ │ -xn--yer-zna │ │ │ │ -xn--ygarden-p1a │ │ │ │ -xn--ystre-slidre-ujb │ │ │ │ -merseine │ │ │ │ -shacknet │ │ │ │ -blogspot │ │ │ │ -parliament │ │ │ │ -xn--mori-qsa │ │ │ │ -blogsite │ │ │ │ -boldlygoingnowhere │ │ │ │ -dnsalias │ │ │ │ -doesntexist │ │ │ │ -dontexist │ │ │ │ -dynalias │ │ │ │ -endofinternet │ │ │ │ -endoftheinternet │ │ │ │ -game-host │ │ │ │ -hobby-site │ │ │ │ -homelinux │ │ │ │ -homeunix │ │ │ │ -is-a-bruinsfan │ │ │ │ -is-a-candidate │ │ │ │ -is-a-celticsfan │ │ │ │ -is-a-chef │ │ │ │ -is-a-geek │ │ │ │ -is-a-knight │ │ │ │ -is-a-linux-user │ │ │ │ -is-a-patsfan │ │ │ │ -is-a-soxfan │ │ │ │ -is-found │ │ │ │ -is-saved │ │ │ │ -is-very-bad │ │ │ │ -is-very-evil │ │ │ │ -is-very-good │ │ │ │ -is-very-nice │ │ │ │ -is-very-sweet │ │ │ │ -isa-geek │ │ │ │ -kicks-ass │ │ │ │ -misconfused │ │ │ │ -readmyblog │ │ │ │ -sellsyourhome │ │ │ │ -servebbs │ │ │ │ -serveftp │ │ │ │ -servegame │ │ │ │ -stuff-4-sale │ │ │ │ -orientexpress │ │ │ │ -pamperedchef │ │ │ │ -partners │ │ │ │ -passagens │ │ │ │ -pharmacy │ │ │ │ -photography │ │ │ │ -pictures │ │ │ │ -augustow │ │ │ │ -babia-gora │ │ │ │ -bialowieza │ │ │ │ -bialystok │ │ │ │ -bieszczady │ │ │ │ -boleslawiec │ │ │ │ -bydgoszcz │ │ │ │ -dlugoleka │ │ │ │ -starostwo │ │ │ │ -jaworzno │ │ │ │ -jelenia-gora │ │ │ │ -katowice │ │ │ │ -kazimierz-dolny │ │ │ │ -kobierzyce │ │ │ │ -kolobrzeg │ │ │ │ -konskowola │ │ │ │ -limanowa │ │ │ │ -malopolska │ │ │ │ -mazowsze │ │ │ │ -nieruchomosci │ │ │ │ -nowaruda │ │ │ │ -ostroleka │ │ │ │ -ostrowiec │ │ │ │ -ostrowwlkp │ │ │ │ -podlasie │ │ │ │ -polkowice │ │ │ │ -pomorskie │ │ │ │ -prochowice │ │ │ │ -pruszkow │ │ │ │ -przeworsk │ │ │ │ -rawa-maz │ │ │ │ -realestate │ │ │ │ -sosnowiec │ │ │ │ -stalowa-wola │ │ │ │ -starachowice │ │ │ │ -stargard │ │ │ │ -swidnica │ │ │ │ -swiebodzin │ │ │ │ -swinoujscie │ │ │ │ -szczecin │ │ │ │ -szczytno │ │ │ │ -tarnobrzeg │ │ │ │ -turystyka │ │ │ │ -walbrzych │ │ │ │ -warszawa │ │ │ │ -wloclawek │ │ │ │ -wodzislaw │ │ │ │ -zachpomor │ │ │ │ -zakopane │ │ │ │ -zgorzelec │ │ │ │ -plumbing │ │ │ │ -productions │ │ │ │ -properties │ │ │ │ -property │ │ │ │ -blogspot │ │ │ │ -blogspot │ │ │ │ -redstone │ │ │ │ -redumbrella │ │ │ │ -reliance │ │ │ │ -republican │ │ │ │ -restaurant │ │ │ │ -blogspot │ │ │ │ -arkhangelsk │ │ │ │ -astrakhan │ │ │ │ -bashkiria │ │ │ │ -belgorod │ │ │ │ -blogspot │ │ │ │ -buryatia │ │ │ │ -chelyabinsk │ │ │ │ -chukotka │ │ │ │ -chuvashia │ │ │ │ -dagestan │ │ │ │ -joshkar-ola │ │ │ │ -k-uralsk │ │ │ │ -kalmykia │ │ │ │ -kamchatka │ │ │ │ -kemerovo │ │ │ │ -khabarovsk │ │ │ │ -khakassia │ │ │ │ -kostroma │ │ │ │ -krasnoyarsk │ │ │ │ -kustanai │ │ │ │ -magnitka │ │ │ │ -mordovia │ │ │ │ -murmansk │ │ │ │ -nakhodka │ │ │ │ -novosibirsk │ │ │ │ -orenburg │ │ │ │ -pyatigorsk │ │ │ │ -rubtsovsk │ │ │ │ -sakhalin │ │ │ │ -simbirsk │ │ │ │ -smolensk │ │ │ │ -stavropol │ │ │ │ -tatarstan │ │ │ │ -tsaritsyn │ │ │ │ -udmurtia │ │ │ │ -ulan-ude │ │ │ │ -vladikavkaz │ │ │ │ -vladimir │ │ │ │ -vladivostok │ │ │ │ -volgograd │ │ │ │ -voronezh │ │ │ │ -yaroslavl │ │ │ │ -yekaterinburg │ │ │ │ -yuzhno-sakhalinsk │ │ │ │ -saarland │ │ │ │ -sandvikcoromant │ │ │ │ -scholarships │ │ │ │ -blogspot │ │ │ │ -kommunalforbund │ │ │ │ -naturbruksgymn │ │ │ │ -services │ │ │ │ -blogspot │ │ │ │ -platform │ │ │ │ -blogspot │ │ │ │ -software │ │ │ │ -solutions │ │ │ │ -spreadbetting │ │ │ │ -consulado │ │ │ │ -embaixada │ │ │ │ -principe │ │ │ │ -statebank │ │ │ │ -stcgroup │ │ │ │ -stockholm │ │ │ │ -arkhangelsk │ │ │ │ -balashov │ │ │ │ -bashkiria │ │ │ │ -dagestan │ │ │ │ -kalmykia │ │ │ │ -khakassia │ │ │ │ -krasnodar │ │ │ │ -mordovia │ │ │ │ -murmansk │ │ │ │ -pokrovsk │ │ │ │ -togliatti │ │ │ │ -vladikavkaz │ │ │ │ -vladimir │ │ │ │ -supersport │ │ │ │ -supplies │ │ │ │ -symantec │ │ │ │ -tatamotors │ │ │ │ -blogspot │ │ │ │ -technology │ │ │ │ -telecity │ │ │ │ -telefonica │ │ │ │ -blogspot │ │ │ │ -training │ │ │ │ -travelers │ │ │ │ -travelersinsurance │ │ │ │ -better-than │ │ │ │ -on-the-web │ │ │ │ -worse-than │ │ │ │ -blogspot │ │ │ │ -xn--czrw28b │ │ │ │ -xn--uc0atv │ │ │ │ -xn--zf0ao64a │ │ │ │ -cherkassy │ │ │ │ -cherkasy │ │ │ │ -chernigov │ │ │ │ -chernihiv │ │ │ │ -chernivtsi │ │ │ │ -chernovtsy │ │ │ │ -dnepropetrovsk │ │ │ │ -dnipropetrovsk │ │ │ │ -ivano-frankivsk │ │ │ │ -khmelnitskiy │ │ │ │ -khmelnytskyi │ │ │ │ -kirovograd │ │ │ │ -mykolaiv │ │ │ │ -nikolaev │ │ │ │ -sebastopol │ │ │ │ -sevastopol │ │ │ │ -ternopil │ │ │ │ -uzhgorod │ │ │ │ -vinnytsia │ │ │ │ -zaporizhzhe │ │ │ │ -zaporizhzhia │ │ │ │ -zhitomir │ │ │ │ -zhytomyr │ │ │ │ -blogspot │ │ │ │ -university │ │ │ │ -land-4-sale │ │ │ │ -stuff-4-sale │ │ │ │ -vacations │ │ │ │ -ventures │ │ │ │ -versicherung │ │ │ │ -vistaprint │ │ │ │ -vlaanderen │ │ │ │ -weatherchannel │ │ │ │ -williamhill │ │ │ │ -xn--11b4c3d │ │ │ │ -xn--1ck2e1b │ │ │ │ -xn--1qqw23a │ │ │ │ -xn--30rr7y │ │ │ │ -xn--3bst00m │ │ │ │ -xn--3ds443g │ │ │ │ -xn--3e0b707e │ │ │ │ -xn--3pxu8k │ │ │ │ -xn--42c2d9a │ │ │ │ -xn--45brj9c │ │ │ │ -xn--45q11c │ │ │ │ -xn--4gbrim │ │ │ │ -xn--54b7fta0cc │ │ │ │ -xn--55qw42g │ │ │ │ -xn--55qx5d │ │ │ │ -xn--5tzm5g │ │ │ │ -xn--6frz82g │ │ │ │ -xn--6qq986b3xl │ │ │ │ -xn--80adxhks │ │ │ │ -xn--80ao21a │ │ │ │ -xn--80asehdb │ │ │ │ -xn--80aswg │ │ │ │ -xn--8y0a063a │ │ │ │ -xn--90a3ac │ │ │ │ -xn--80au │ │ │ │ -xn--90azh │ │ │ │ -xn--c1avg │ │ │ │ -xn--d1at │ │ │ │ -xn--o1ac │ │ │ │ -xn--o1ach │ │ │ │ -xn--9dbq2a │ │ │ │ -xn--9et52u │ │ │ │ -xn--9krt00a │ │ │ │ -xn--b4w605ferd │ │ │ │ -xn--bck1b9a5dre4c │ │ │ │ -xn--c1avg │ │ │ │ -xn--c2br7g │ │ │ │ -xn--cck2b3b │ │ │ │ -xn--cg4bki │ │ │ │ -xn--clchc0ea0b2g2a9gcd │ │ │ │ -xn--czr694b │ │ │ │ -xn--czrs0t │ │ │ │ -xn--czru2d │ │ │ │ -xn--d1acj3b │ │ │ │ -xn--eckvdtc9d │ │ │ │ -xn--efvy88h │ │ │ │ -xn--estv75g │ │ │ │ -xn--fhbei │ │ │ │ -xn--fiq228c5hs │ │ │ │ -xn--fiq64b │ │ │ │ -xn--fiqs8s │ │ │ │ -xn--fiqz9s │ │ │ │ -xn--fjq720a │ │ │ │ -xn--flw351e │ │ │ │ -xn--fpcrj9c3d │ │ │ │ -xn--fzc2c9e2c │ │ │ │ -xn--g2xx48c │ │ │ │ -xn--gckr3f0f │ │ │ │ -xn--gecrj9c │ │ │ │ -xn--h2brj9c │ │ │ │ -xn--hxt814e │ │ │ │ -xn--i1b6b1a6a2e │ │ │ │ -xn--imr513n │ │ │ │ -xn--io0a7i │ │ │ │ -xn--j1aef │ │ │ │ -xn--j1amh │ │ │ │ -xn--j6w193g │ │ │ │ -xn--jlq61u9w7b │ │ │ │ -xn--jvr189m │ │ │ │ -xn--kcrx77d1x4a │ │ │ │ -xn--kprw13d │ │ │ │ -xn--kpry57d │ │ │ │ -xn--kpu716f │ │ │ │ -xn--kput3i │ │ │ │ -xn--l1acc │ │ │ │ -xn--lgbbat1ad8j │ │ │ │ -xn--mgb2ddes │ │ │ │ -xn--mgb9awbf │ │ │ │ -xn--mgba3a3ejt │ │ │ │ -xn--mgba3a4f16a │ │ │ │ -xn--mgba3a4fra │ │ │ │ -xn--mgbaam7a8h │ │ │ │ -xn--mgbab2bd │ │ │ │ -xn--mgbayh7gpa │ │ │ │ -xn--mgbb9fbpob │ │ │ │ -xn--mgbbh1a71e │ │ │ │ -xn--mgbc0a9azcg │ │ │ │ -xn--mgberp4a5d4a87g │ │ │ │ -xn--mgberp4a5d4ar │ │ │ │ -xn--mgbqly7c0a67fbc │ │ │ │ -xn--mgbqly7cvafr │ │ │ │ -xn--mgbt3dhd │ │ │ │ -xn--mgbtf8fl │ │ │ │ -xn--mgbx4cd0ab │ │ │ │ -xn--mk1bu44c │ │ │ │ -xn--mxtq1m │ │ │ │ -xn--ngbc5azd │ │ │ │ -xn--ngbe9e0a │ │ │ │ -xn--nnx388a │ │ │ │ -xn--node │ │ │ │ -xn--nqv7f │ │ │ │ -xn--nqv7fs00ema │ │ │ │ -xn--nyqy26a │ │ │ │ -xn--o3cw4h │ │ │ │ -xn--ogbpf8fl │ │ │ │ -xn--p1acf │ │ │ │ -xn--p1ai │ │ │ │ -xn--pbt977c │ │ │ │ -xn--pgbs0dh │ │ │ │ -xn--pssy2u │ │ │ │ -xn--q9jyb4c │ │ │ │ -xn--qcka1pmc │ │ │ │ -xn--rhqv96g │ │ │ │ -xn--rovu88b │ │ │ │ -xn--s9brj9c │ │ │ │ -xn--ses554g │ │ │ │ -xn--t60b56a │ │ │ │ -xn--tckwe │ │ │ │ -xn--unup4y │ │ │ │ -xn--vermgensberater-ctb │ │ │ │ -xn--vermgensberatung-pwb │ │ │ │ -xn--vhquv │ │ │ │ -xn--vuq861b │ │ │ │ -xn--wgbh1c │ │ │ │ -xn--wgbl6a │ │ │ │ -xn--xhq521b │ │ │ │ -xn--xkc2al3hye2a │ │ │ │ -xn--xkc2dl3a5ee0h │ │ │ │ -xn--yfro4i67o │ │ │ │ -xn--ygbi2ammx │ │ │ │ -xn--zfr164b │ │ │ │ -yodobashi │ │ │ │ -yokohama │ │ │ │ -kawasaki │ │ │ │ -kitakyushu │ │ │ │ -yokohama │ │ │ │ -teledata │ │ │ │ -Network.PublicSuffixList.DataStructure │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -Network.PublicSuffixList.Serialize │ │ │ │ -http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ -'PRError │ │ │ │ -PopperRes │ │ │ │ -'ZlibException │ │ │ │ -'Deflate │ │ │ │ -'Inflate │ │ │ │ -PRError │ │ │ │ -ZlibException │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ -Data.Streaming.Zlib │ │ │ │ -ZlibException │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.PRDone │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.PRNext │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.PRError │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.ZlibException │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Inflate │ │ │ │ -'StrategyFixed │ │ │ │ -'StrategyRLE │ │ │ │ -'StrategyHuffman │ │ │ │ -'StrategyFiltered │ │ │ │ -'StrategyDefault │ │ │ │ -Strategy │ │ │ │ -ZStreamStruct │ │ │ │ -toEnum{Strategy}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{Strategy}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{Strategy}: tried to take `pred' of first tag in enumeration │ │ │ │ -./Data/Streaming/Zlib/Lowlevel.hs │ │ │ │ -Data.Streaming.Zlib.Lowlevel │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ -StrategyFixed │ │ │ │ -StrategyRLE │ │ │ │ -StrategyHuffman │ │ │ │ -StrategyFiltered │ │ │ │ -StrategyDefault │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyDefault │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyFiltered │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyHuffman │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyRLE │ │ │ │ -streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyFixed │ │ │ │ -Codec.Compression.Zlib │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey │ │ │ │ -error when setting deflate dictionary │ │ │ │ -error when setting deflate dictionary, its length does not fit into CUInt │ │ │ │ -NeedDict is impossible! │ │ │ │ -BufferError should be impossible! │ │ │ │ -checkHeaderSplit: unexpected result of runStreamST │ │ │ │ -errorEmptyList │ │ │ │ -Pattern match failure in 'do' block at Codec/Compression/Zlib/Internal.hs:876:13-51 │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -moduleError │ │ │ │ -error when setting inflate dictionary │ │ │ │ -error when setting inflate dictionary, its length does not fit into CUInt │ │ │ │ -cuint2int: cannot cast │ │ │ │ -int2cuint: cannot cast │ │ │ │ -, compressDictionary = │ │ │ │ -, compressBufferSize = │ │ │ │ -, compressStrategy = │ │ │ │ -, compressMemoryLevel = │ │ │ │ -, compressMethod = Deflated, compressWindowBits = │ │ │ │ -CompressParams {compressLevel = │ │ │ │ -, decompressAllMembers = │ │ │ │ -, decompressDictionary = │ │ │ │ -, decompressBufferSize = │ │ │ │ -DecompressParams {decompressWindowBits = │ │ │ │ -./Codec/Compression/Zlib/Internal.hs │ │ │ │ -'CompressInputRequired │ │ │ │ -'CompressOutputAvailable │ │ │ │ -'CompressStreamEnd │ │ │ │ -CompressStream │ │ │ │ -'DecompressStreamError │ │ │ │ -'DecompressStreamEnd │ │ │ │ -'DecompressInputRequired │ │ │ │ -'DecompressOutputAvailable │ │ │ │ -DecompressStream │ │ │ │ -'DataFormatError │ │ │ │ -'DictionaryMismatch │ │ │ │ -'DictionaryRequired │ │ │ │ -'TruncatedInput │ │ │ │ -'DecompressParams │ │ │ │ -DecompressParams │ │ │ │ -'CompressParams │ │ │ │ -CompressParams │ │ │ │ -compressSupplyInput │ │ │ │ -compressOutput │ │ │ │ -compressNext │ │ │ │ -decompressSupplyInput │ │ │ │ -decompressOutput │ │ │ │ -decompressNext │ │ │ │ -decompressUnconsumedInput │ │ │ │ -decompressStreamError │ │ │ │ -DecompressError │ │ │ │ -Codec.Compression.Zlib.Internal │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey │ │ │ │ -Codec.Compression.Zlib: compressed data stream format error ( │ │ │ │ -Codec.Compression.Zlib: given dictionary does not match the expected one │ │ │ │ -Codec.Compression.Zlib: compressed data stream requires custom dictionary │ │ │ │ -Codec.Compression.Zlib: premature end of compressed data stream │ │ │ │ -Codec/Compression/Zlib/Internal.hs:248:5-6|case │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressInputRequired │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressOutputAvailable │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressStreamEnd │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressInputRequired │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressOutputAvailable │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressStreamEnd │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressStreamError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.TruncatedInput │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DictionaryRequired │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DictionaryMismatch │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DataFormatError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressParams │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressParams │ │ │ │ -CompressLevel must be in the range 0..9 │ │ │ │ -Codec.Compression.Zlib: version 1.1.x of the zlib C library does not support the 'gzip' format via the in-memory api, only the 'raw' and 'zlib' formats. │ │ │ │ -int2cuint: cannot cast │ │ │ │ -toEnum{Format}: tag ( │ │ │ │ -toEnum{Method}: tag ( │ │ │ │ -CompressionLevel │ │ │ │ -WindowBits │ │ │ │ -MemoryLevel │ │ │ │ -toEnum{CompressionStrategy}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -cuint2int: cannot cast │ │ │ │ -Codec.Compression.Zlib: custom dictionary needed │ │ │ │ -custom dictionary needed │ │ │ │ -buffer error │ │ │ │ -file error │ │ │ │ -stream error │ │ │ │ -data error │ │ │ │ -insufficient memory │ │ │ │ -incompatible zlib version │ │ │ │ -unexpected zlib status: │ │ │ │ -CompressionLevel must be in the range 0..9 │ │ │ │ -WindowBits must be in the range 9..15 │ │ │ │ -MemoryLevel must be in the range 1..9 │ │ │ │ -DictHash │ │ │ │ -pred{Format}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{Format}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{Method}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{Method}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{CompressionStrategy}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{CompressionStrategy}: tried to take `succ' of last tag in enumeration │ │ │ │ -Codec/Compression/Zlib/Stream.hsc │ │ │ │ -Codec.Compression.Zlib: │ │ │ │ -CompressionStrategy │ │ │ │ -MemoryLevel │ │ │ │ -WindowBits │ │ │ │ -CompressionLevel │ │ │ │ -Codec.Compression.Zlib.Stream │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey │ │ │ │ -HuffmanOnly │ │ │ │ -Filtered │ │ │ │ -DefaultStrategy │ │ │ │ -Deflated │ │ │ │ -GZipOrZlib │ │ │ │ -DictHash │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.State │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.DefaultStrategy │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Filtered │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.HuffmanOnly │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.RLE │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Fixed │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Deflated │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.GZip │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Zlib │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Raw │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.GZipOrZlib │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.NoFlush │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.SyncFlush │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.FullFlush │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Finish │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Block │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Ok │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.StreamEnd │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Error │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.NeedDict │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.FileError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.StreamError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.DataError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.MemoryError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.BufferError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.VersionError │ │ │ │ -zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Unexpected │ │ │ │ -application/vnd.handheld-entertainment+xml │ │ │ │ -application/vnd.zul │ │ │ │ -application/zip │ │ │ │ -application/vnd.zzazz.deck+xml │ │ │ │ -application/x-zmachine │ │ │ │ -application/yin+xml │ │ │ │ -application/yang │ │ │ │ -application/x-xz │ │ │ │ -chemical/x-xyz │ │ │ │ -image/x-xwindowdump │ │ │ │ -application/vnd.mozilla.xul+xml │ │ │ │ -application/xspf+xml │ │ │ │ -application/vnd.syncml+xml │ │ │ │ -application/xslt+xml │ │ │ │ -application/vnd.intercon.formnet │ │ │ │ -application/vnd.ms-xpsdocument │ │ │ │ -application/vnd.is-xpr │ │ │ │ -image/x-xpixmap │ │ │ │ -application/xproc+xml │ │ │ │ -application/x-xpinstall │ │ │ │ -application/xop+xml │ │ │ │ -application/vnd.olpc-sugar │ │ │ │ -application/xml │ │ │ │ -audio/xm │ │ │ │ -application/vnd.openxmlformats-officedocument.spreadsheetml.template │ │ │ │ -application/vnd.ms-excel.template.macroenabled.12 │ │ │ │ -application/vnd.openxmlformats-officedocument.spreadsheetml.sheet │ │ │ │ -application/vnd.ms-excel.sheet.macroenabled.12 │ │ │ │ -application/vnd.ms-excel.sheet.binary.macroenabled.12 │ │ │ │ -application/x-xliff+xml │ │ │ │ -application/vnd.ms-excel.addin.macroenabled.12 │ │ │ │ -application/vnd.ms-excel │ │ │ │ -image/vnd.xiff │ │ │ │ -application/xhtml+xml │ │ │ │ -application/vnd.xfdl │ │ │ │ -application/vnd.adobe.xfdf │ │ │ │ -application/patch-ops-error+xml │ │ │ │ -application/xenc+xml │ │ │ │ -application/vnd.fujixerox.docuworks │ │ │ │ -application/dssc+xml │ │ │ │ -application/vnd.adobe.xdp+xml │ │ │ │ -application/vnd.syncml.dm+xml │ │ │ │ -application/xcap-diff+xml │ │ │ │ -image/x-xcf │ │ │ │ -image/x-xbitmap │ │ │ │ -application/vnd.fujixerox.docuworks.binder │ │ │ │ -application/x-ms-xbap │ │ │ │ -application/vnd.xara │ │ │ │ -application/x-silverlight-app │ │ │ │ -application/xaml+xml │ │ │ │ -model/x3d+vrml │ │ │ │ -model/x3d+binary │ │ │ │ -model/x3d+xml │ │ │ │ -video/x-ms-wvx │ │ │ │ -application/vnd.webturbo │ │ │ │ -application/wspolicy+xml │ │ │ │ -wspolicy │ │ │ │ -application/wsdl+xml │ │ │ │ -application/x-mswrite │ │ │ │ -application/vnd.wqd │ │ │ │ -application/vnd.ms-wpl │ │ │ │ -application/vnd.wordperfect │ │ │ │ -font/woff2 │ │ │ │ -font/woff │ │ │ │ -video/x-ms-wmx │ │ │ │ -video/x-ms-wmv │ │ │ │ -application/vnd.wap.wmlscriptc │ │ │ │ -text/vnd.wap.wmlscript │ │ │ │ -application/vnd.wap.wmlc │ │ │ │ -text/vnd.wap.wml │ │ │ │ -application/x-ms-wmd │ │ │ │ -audio/x-ms-wma │ │ │ │ -video/x-ms-wm │ │ │ │ -application/widget │ │ │ │ -application/vnd.pmi.widget │ │ │ │ -image/webp │ │ │ │ -video/webm │ │ │ │ -audio/webm │ │ │ │ -image/vnd.ms-photo │ │ │ │ -application/vnd.ms-works │ │ │ │ -application/vnd.wap.wbxml │ │ │ │ -application/vnd.criticaltools.wbs+xml │ │ │ │ -image/vnd.wap.wbmp │ │ │ │ -audio/x-ms-wax │ │ │ │ -audio/x-wav │ │ │ │ -application/wasm │ │ │ │ -application/x-doom │ │ │ │ -application/voicexml+xml │ │ │ │ -model/vnd.vtu │ │ │ │ -text/vtt │ │ │ │ -application/vnd.vsf │ │ │ │ -application/vnd.visio │ │ │ │ -model/vrml │ │ │ │ -video/x-ms-vob │ │ │ │ -video/vnd.vivo │ │ │ │ -application/vnd.visionary │ │ │ │ -application/vnd.vcx │ │ │ │ -text/x-vcalendar │ │ │ │ -application/vnd.groove-vcard │ │ │ │ -text/x-vcard │ │ │ │ -application/x-cdlink │ │ │ │ -text/vcard │ │ │ │ -application/vnd.dece.zip │ │ │ │ -application/vnd.dece.unspecified │ │ │ │ -video/vnd.dece.video │ │ │ │ -video/vnd.uvvu.mp4 │ │ │ │ -application/vnd.dece.ttml+xml │ │ │ │ -video/vnd.dece.sd │ │ │ │ -video/vnd.dece.pd │ │ │ │ -video/vnd.dece.mobile │ │ │ │ -video/vnd.dece.hd │ │ │ │ -image/vnd.dece.graphic │ │ │ │ -application/vnd.dece.data │ │ │ │ -audio/vnd.dece.audio │ │ │ │ -text/x-uuencode │ │ │ │ -application/vnd.uiq.theme │ │ │ │ -application/x-ustar │ │ │ │ -text/uri-list │ │ │ │ -application/vnd.uoml+xml │ │ │ │ -application/vnd.unity │ │ │ │ -unityweb │ │ │ │ -application/vnd.umajin │ │ │ │ -application/x-glulx │ │ │ │ -application/vnd.ufdl │ │ │ │ -application/vnd.mobius.txf │ │ │ │ -application/vnd.genomatix.tuxedo │ │ │ │ -application/vnd.simtech-mindmapper │ │ │ │ -text/turtle │ │ │ │ -font/ttf │ │ │ │ -text/tab-separated-values │ │ │ │ -application/timestamped-data │ │ │ │ -application/x-msterminal │ │ │ │ -application/vnd.trueapp │ │ │ │ -application/vnd.trid.tpt │ │ │ │ -application/vnd.groove-tool-template │ │ │ │ -application/x-bittorrent │ │ │ │ -application/vnd.tmobile-livetv │ │ │ │ -image/tiff │ │ │ │ -application/vnd.ms-officetheme │ │ │ │ -image/x-tga │ │ │ │ -application/x-tex-tfm │ │ │ │ -application/thraud+xml │ │ │ │ -application/x-texinfo │ │ │ │ -teicorpus │ │ │ │ -application/tei+xml │ │ │ │ -application/vnd.smart.teacher │ │ │ │ -application/x-tcl │ │ │ │ -application/vnd.3gpp2.tcap │ │ │ │ -application/x-tgz │ │ │ │ -application/x-bzip-compressed-tar │ │ │ │ -application/x-tar │ │ │ │ -application/vnd.tao.intent-module-archive │ │ │ │ -application/vnd.mynfc │ │ │ │ -application/x-t3vm-image │ │ │ │ -application/vnd.sun.xml.writer │ │ │ │ -application/vnd.sun.xml.math │ │ │ │ -application/vnd.sun.xml.impress │ │ │ │ -application/vnd.sun.xml.writer.global │ │ │ │ -application/vnd.sun.xml.draw │ │ │ │ -application/vnd.sun.xml.calc │ │ │ │ -application/vnd.aristanetworks.swi │ │ │ │ -application/x-shockwave-flash │ │ │ │ -image/svg+xml │ │ │ │ -application/vnd.svd │ │ │ │ -application/vnd.dvb.service │ │ │ │ -application/x-sv4crc │ │ │ │ -application/x-sv4cpio │ │ │ │ -application/vnd.sus-calendar │ │ │ │ -text/vnd.dvb.subtitle │ │ │ │ -application/vnd.sun.xml.writer.template │ │ │ │ -application/vnd.pg.format │ │ │ │ -application/vnd.ms-pki.stl │ │ │ │ -application/hyperstudio │ │ │ │ -application/vnd.sun.xml.impress.template │ │ │ │ -application/vnd.wt.stf │ │ │ │ -application/vnd.sun.xml.draw.template │ │ │ │ -application/vnd.sun.xml.calc.template │ │ │ │ -application/vnd.sailingtracker.track │ │ │ │ -application/ssml+xml │ │ │ │ -application/vnd.epson.ssf │ │ │ │ -application/vnd.kodak-descriptor │ │ │ │ -application/ssdl+xml │ │ │ │ -application/sparql-results+xml │ │ │ │ -application/sru+xml │ │ │ │ -application/x-subrip │ │ │ │ -application/x-wais-source │ │ │ │ -application/x-sql │ │ │ │ -application/scvp-vp-request │ │ │ │ -application/scvp-vp-response │ │ │ │ -text/vnd.in3d.spot │ │ │ │ -application/futuresplash │ │ │ │ -application/vnd.yamaha.smaf-phrase │ │ │ │ -application/x-font-snf │ │ │ │ -application/vnd.stepmania.package │ │ │ │ -video/x-smv │ │ │ │ -application/smil+xml │ │ │ │ -application/vnd.stardivision.math │ │ │ │ -application/vnd.stepmania.stepchart │ │ │ │ -application/vnd.epson.salt │ │ │ │ -application/vnd.openxmlformats-officedocument.presentationml.slide │ │ │ │ -application/vnd.ms-powerpoint.slide.macroenabled.12 │ │ │ │ -application/vnd.koan │ │ │ │ -application/x-stuffitx │ │ │ │ -application/x-stuffit │ │ │ │ -application/vnd.symbian.install │ │ │ │ -audio/silk │ │ │ │ -application/pgp-signature │ │ │ │ -image/x-mrsid-image │ │ │ │ -application/shf+xml │ │ │ │ -application/x-shar │ │ │ │ -application/x-sh │ │ │ │ -text/sgml │ │ │ │ -application/vnd.stardivision.writer-global │ │ │ │ -image/sgi │ │ │ │ -text/x-sfv │ │ │ │ -application/vnd.spotfire.sfs │ │ │ │ -application/vnd.hydrostatix.sof-data │ │ │ │ -sfd-hdstx │ │ │ │ -application/set-registration-initiation │ │ │ │ -application/set-payment-initiation │ │ │ │ -application/java-serialized-object │ │ │ │ -application/vnd.semf │ │ │ │ -application/vnd.semd │ │ │ │ -application/vnd.sema │ │ │ │ -application/vnd.seemail │ │ │ │ -application/x-sea │ │ │ │ -application/vnd.stardivision.writer │ │ │ │ -application/sdp │ │ │ │ -application/vnd.solent.sdkm+xml │ │ │ │ -application/vnd.stardivision.impress │ │ │ │ -application/vnd.stardivision.calc │ │ │ │ -application/vnd.stardivision.draw │ │ │ │ -text/vnd.curl.scurl │ │ │ │ -application/scvp-cv-response │ │ │ │ -application/scvp-cv-request │ │ │ │ -application/vnd.lotus-screencam │ │ │ │ -application/x-msschedule │ │ │ │ -application/vnd.ibm.secure-container │ │ │ │ -application/sbml+xml │ │ │ │ -application/vnd.yamaha.smaf-audio │ │ │ │ -audio/s3m │ │ │ │ -application/x-makeself │ │ │ │ -text/richtext │ │ │ │ -application/rtf │ │ │ │ -application/rss+xml │ │ │ │ -application/rsd+xml │ │ │ │ -application/rls-services+xml │ │ │ │ -application/sparql-query │ │ │ │ -application/vnd.nokia.radio-preset │ │ │ │ -application/vnd.nokia.radio-presets │ │ │ │ -application/x-redhat-package-manager │ │ │ │ -application/vnd.cloanto.rp9 │ │ │ │ -application/rpki-roa │ │ │ │ -application/relax-ng-compact-syntax │ │ │ │ -application/vnd.rn-realmedia-vbr │ │ │ │ -application/vnd.jcp.javame.midlet-rms │ │ │ │ -audio/x-pn-realaudio-plugin │ │ │ │ -application/vnd.rn-realmedia │ │ │ │ -application/resource-lists-diff+xml │ │ │ │ -image/vnd.fujixerox.edmics-rlc │ │ │ │ -application/resource-lists+xml │ │ │ │ -application/x-research-info-systems │ │ │ │ -audio/vnd.rip │ │ │ │ -application/reginfo+xml │ │ │ │ -image/x-rgb │ │ │ │ -application/x-dtbresource+xml │ │ │ │ -application/vnd.businessobjects │ │ │ │ -application/vnd.data-vision.rdz │ │ │ │ -application/rdf+xml │ │ │ │ -application/vnd.ipunplugged.rcprofile │ │ │ │ -rcprofile │ │ │ │ -image/x-cmu-raster │ │ │ │ -application/vnd.rar │ │ │ │ -audio/x-pn-realaudio │ │ │ │ -application/vnd.quark.quarkxpress │ │ │ │ -application/vnd.publishare-delta-tree │ │ │ │ -application/vnd.intu.qfx │ │ │ │ -application/vnd.intu.qbo │ │ │ │ -application/vnd.epson.quickanime │ │ │ │ -video/vnd.ms-playready.media.pyv │ │ │ │ -audio/vnd.ms-playready.media.pya │ │ │ │ -application/vnd.3m.post-it-notes │ │ │ │ -application/vnd.3gpp.pic-bw-var │ │ │ │ -application/x-mspublisher │ │ │ │ -application/vnd.pvi.ptid1 │ │ │ │ -application/pskc+xml │ │ │ │ -application/x-font-linux-psf │ │ │ │ -image/vnd.adobe.photoshop │ │ │ │ -application/vnd.3gpp.pic-bw-small │ │ │ │ -application/pics-rules │ │ │ │ -application/vnd.lotus-freelance │ │ │ │ -application/vnd.openxmlformats-officedocument.presentationml.presentation │ │ │ │ -application/vnd.ms-powerpoint.presentation.macroenabled.12 │ │ │ │ -application/vnd.openxmlformats-officedocument.presentationml.slideshow │ │ │ │ -application/vnd.ms-powerpoint.slideshow.macroenabled.12 │ │ │ │ -image/x-portable-pixmap │ │ │ │ -application/vnd.cups-ppd │ │ │ │ -application/vnd.ms-powerpoint.addin.macroenabled.12 │ │ │ │ -application/vnd.openxmlformats-officedocument.presentationml.template │ │ │ │ -application/vnd.ms-powerpoint.template.macroenabled.12 │ │ │ │ -application/vnd.ms-powerpoint │ │ │ │ -application/vnd.macports.portpkg │ │ │ │ -image/x-portable-anymap │ │ │ │ -image/png │ │ │ │ -application/vnd.ctc-posml │ │ │ │ -application/pls+xml │ │ │ │ -application/vnd.pocketlearn │ │ │ │ -application/vnd.mobius.plc │ │ │ │ -application/vnd.3gpp.pic-bw-large │ │ │ │ -application/x-perl │ │ │ │ -application/pkix-pkipath │ │ │ │ -application/pkixcmp │ │ │ │ -application/pgp-encrypted │ │ │ │ -application/x-chess-pgn │ │ │ │ -image/x-portable-graymap │ │ │ │ -application/font-tdpfr │ │ │ │ -application/pdf │ │ │ │ -image/vnd.zbrush.pcx │ │ │ │ -application/vnd.curl.pcurl │ │ │ │ -image/x-pict │ │ │ │ -application/vnd.hp-pclxl │ │ │ │ -application/vnd.hp-pcl │ │ │ │ -application/x-font-pcf │ │ │ │ -image/x-portable-bitmap │ │ │ │ -application/vnd.powerbuilder6 │ │ │ │ -application/vnd.pawaafile │ │ │ │ -application/x-ns-proxy-autoconfig │ │ │ │ -application/pkcs8 │ │ │ │ -application/pkcs7-signature │ │ │ │ -application/x-pkcs7-certreqresp │ │ │ │ -application/pkcs7-mime │ │ │ │ -application/x-pkcs7-certificates │ │ │ │ -application/x-pkcs12 │ │ │ │ -application/pkcs10 │ │ │ │ -text/x-pascal │ │ │ │ -application/vnd.openofficeorg.extension │ │ │ │ -application/oxps │ │ │ │ -application/vnd.oasis.opendocument.text-template │ │ │ │ -application/vnd.oasis.opendocument.spreadsheet-template │ │ │ │ -application/vnd.oasis.opendocument.presentation-template │ │ │ │ -application/vnd.oasis.opendocument.image-template │ │ │ │ -application/vnd.oasis.opendocument.text-web │ │ │ │ -application/vnd.oasis.opendocument.graphics-template │ │ │ │ -font/otf │ │ │ │ -application/vnd.oasis.opendocument.chart-template │ │ │ │ -application/vnd.yamaha.openscoreformat.osfpvg+xml │ │ │ │ -application/vnd.yamaha.openscoreformat │ │ │ │ -application/vnd.lotus-organizer │ │ │ │ -audio/opus │ │ │ │ -application/vnd.palm │ │ │ │ -text/x-opml │ │ │ │ -application/oebps-package+xml │ │ │ │ -application/onenote │ │ │ │ -application/omdoc+xml │ │ │ │ -application/ogg │ │ │ │ -video/ogg │ │ │ │ -audio/ogg │ │ │ │ -application/vnd.oasis.opendocument.text │ │ │ │ -application/vnd.oasis.opendocument.spreadsheet │ │ │ │ -application/vnd.oasis.opendocument.presentation │ │ │ │ -application/vnd.oasis.opendocument.text-master │ │ │ │ -application/vnd.oasis.opendocument.image │ │ │ │ -application/vnd.oasis.opendocument.graphics │ │ │ │ -application/vnd.oasis.opendocument.formula-template │ │ │ │ -application/vnd.oasis.opendocument.formula │ │ │ │ -application/vnd.oasis.opendocument.chart │ │ │ │ -application/vnd.oasis.opendocument.database │ │ │ │ -application/oda │ │ │ │ -application/x-tgif │ │ │ │ -application/x-msbinder │ │ │ │ -application/vnd.fujitsu.oasys │ │ │ │ -application/vnd.fujitsu.oasys3 │ │ │ │ -application/vnd.fujitsu.oasys2 │ │ │ │ -application/x-nzb │ │ │ │ -application/vnd.lotus-notes │ │ │ │ -application/x-conference │ │ │ │ -image/vnd.net-fpx │ │ │ │ -application/vnd.noblenet-web │ │ │ │ -application/vnd.noblenet-sealer │ │ │ │ -application/vnd.noblenet-directory │ │ │ │ -application/vnd.enliven │ │ │ │ -application/vnd.neurolanguage.nlu │ │ │ │ -application/vnd.nitf │ │ │ │ -application/vnd.nokia.n-gage.data │ │ │ │ -text/x-nfo │ │ │ │ -application/x-dtbncx+xml │ │ │ │ -application/vnd.wolfram.player │ │ │ │ -application/vnd.nokia.n-gage.symbian.install │ │ │ │ -application/vnd.triscape.mxs │ │ │ │ -application/xv+xml │ │ │ │ -application/vnd.recordare.musicxml │ │ │ │ -application/mxf │ │ │ │ -application/vnd.mfer │ │ │ │ -application/vnd.recordare.musicxml+xml │ │ │ │ -musicxml │ │ │ │ -application/vnd.musician │ │ │ │ -model/vnd.mts │ │ │ │ -application/vnd.muvee.style │ │ │ │ -application/vnd.mobius.msl │ │ │ │ -application/vnd.epson.msf │ │ │ │ -application/vnd.mseq │ │ │ │ -application/vnd.fdsn.mseed │ │ │ │ -application/mediaservercontrol+xml │ │ │ │ -application/marcxml+xml │ │ │ │ -application/marc │ │ │ │ -application/vnd.mobius.mqy │ │ │ │ -application/vnd.ibm.minipay │ │ │ │ -application/vnd.ms-project │ │ │ │ -application/vnd.mophun.application │ │ │ │ -application/vnd.blueice.multipass │ │ │ │ -application/vnd.apple.installer+xml │ │ │ │ -application/vnd.mophun.certificate │ │ │ │ -application/mp4 │ │ │ │ -video/mp4 │ │ │ │ -video/x-sgi-movie │ │ │ │ -video/quicktime │ │ │ │ -application/mods+xml │ │ │ │ -application/x-mobipocket-ebook │ │ │ │ -application/x-msmoney │ │ │ │ -video/x-mng │ │ │ │ -image/vnd.fujixerox.edmics-mmr │ │ │ │ -text/mathml │ │ │ │ -application/vnd.smaf │ │ │ │ -application/vnd.chipnuts.karaoke-mmd │ │ │ │ -application/vnd.dolby.mlp │ │ │ │ -audio/x-matroska │ │ │ │ -video/x-matroska │ │ │ │ -video/mj2 │ │ │ │ -application/vnd.mif │ │ │ │ -application/x-mie │ │ │ │ -application/vnd.proteus.magazine │ │ │ │ -application/vnd.osgeo.mapguide.package │ │ │ │ -application/rpki-manifest │ │ │ │ -application/vnd.mfmp │ │ │ │ -application/mets+xml │ │ │ │ -application/metalink+xml │ │ │ │ -metalink │ │ │ │ -application/metalink4+xml │ │ │ │ -model/mesh │ │ │ │ -image/vnd.ms-modi │ │ │ │ -application/x-msaccess │ │ │ │ -text/vnd.curl.mcurl │ │ │ │ -application/vnd.mcd │ │ │ │ -application/vnd.medcalcdata │ │ │ │ -application/mbox │ │ │ │ -application/vnd.mobius.mbk │ │ │ │ -application/mathml+xml │ │ │ │ -text/markdown │ │ │ │ -markdown │ │ │ │ -manifest │ │ │ │ -text/troff │ │ │ │ -application/vnd.ecowin.chart │ │ │ │ -application/mads+xml │ │ │ │ -application/mathematica │ │ │ │ -video/x-m4v │ │ │ │ -video/vnd.mpegurl │ │ │ │ -audio/mp4 │ │ │ │ -application/vnd.apple.mpegurl │ │ │ │ -audio/mpeg │ │ │ │ -application/mp21 │ │ │ │ -video/mpeg │ │ │ │ -application/x-msmediaview │ │ │ │ -application/vnd.lotus-wordpro │ │ │ │ -audio/vnd.lucent.voice │ │ │ │ -application/vnd.frogans.ltf │ │ │ │ -application/vnd.ms-lrm │ │ │ │ -application/lost+xml │ │ │ │ -application/x-ms-shortcut │ │ │ │ -list3820 │ │ │ │ -application/vnd.route66.link66+xml │ │ │ │ -application/x-lzh-compressed │ │ │ │ -application/vnd.hhe.lesson-player │ │ │ │ -application/vnd.llamagraphics.life-balance.exchange+xml │ │ │ │ -application/vnd.llamagraphics.life-balance.desktop │ │ │ │ -application/x-latex │ │ │ │ -application/vnd.las.las+xml │ │ │ │ -application/vnd.kde.kword │ │ │ │ -image/ktx │ │ │ │ -application/vnd.kahootz │ │ │ │ -application/vnd.kde.kspread │ │ │ │ -application/vnd.ds-keypoint │ │ │ │ -application/vnd.kde.kpresenter │ │ │ │ -application/vnd.kde.kontour │ │ │ │ -application/vnd.kinar │ │ │ │ -application/vnd.google-earth.kmz │ │ │ │ -application/vnd.google-earth.kml+xml │ │ │ │ -application/vnd.kidspiration │ │ │ │ -application/vnd.kde.kformula │ │ │ │ -application/vnd.kde.karbon │ │ │ │ -audio/midi │ │ │ │ -application/jsonml+json │ │ │ │ -application/json │ │ │ │ -application/javascript │ │ │ │ -video/jpeg │ │ │ │ -video/jpm │ │ │ │ -image/jpeg │ │ │ │ -application/vnd.joost.joda-archive │ │ │ │ -application/x-java-jnlp-file │ │ │ │ -image/x-jng │ │ │ │ -application/vnd.hp-jlyt │ │ │ │ -application/vnd.jisp │ │ │ │ -text/x-java-source │ │ │ │ -application/x-java-archive-diff │ │ │ │ -application/vnd.jam │ │ │ │ -text/vnd.sun.j2me.app-descriptor │ │ │ │ -application/vnd.immervision-ivu │ │ │ │ -application/vnd.immervision-ivp │ │ │ │ -application/vnd.shana.informed.formtemplate │ │ │ │ -application/x-iso9660-image │ │ │ │ -application/vnd.irepository.package+xml │ │ │ │ -application/vnd.ibm.rights-management │ │ │ │ -application/vnd.shana.informed.package │ │ │ │ -application/ipfix │ │ │ │ -application/vnd.astraea-software.iota │ │ │ │ -application/x-install-instructions │ │ │ │ -application/inkml+xml │ │ │ │ -application/vnd.ms-ims │ │ │ │ -application/vnd.accpac.simply.imp │ │ │ │ -application/vnd.shana.informed.interchange │ │ │ │ -application/vnd.micrografx.igx │ │ │ │ -application/vnd.insors.igm │ │ │ │ -application/vnd.igloader │ │ │ │ -model/iges │ │ │ │ -application/vnd.shana.informed.formdata │ │ │ │ -image/ief │ │ │ │ -text/calendar │ │ │ │ -image/vnd.microsoft.icon │ │ │ │ -x-conference/x-cooltalk │ │ │ │ -application/vnd.iccprofile │ │ │ │ -application/vnd.intergeo │ │ │ │ -application/vnd.yamaha.hv-script │ │ │ │ -application/vnd.yamaha.hv-voice │ │ │ │ -application/vnd.yamaha.hv-dic │ │ │ │ -text/html │ │ │ │ -application/vnd.kenameaapp │ │ │ │ -text/x-component │ │ │ │ -application/mac-binhex40 │ │ │ │ -application/vnd.hp-hps │ │ │ │ -application/vnd.hp-hpid │ │ │ │ -application/vnd.hp-hpgl │ │ │ │ -application/winhlp │ │ │ │ -application/x-hdf │ │ │ │ -application/vnd.hbci │ │ │ │ -application/vnd.hal+xml │ │ │ │ -video/h264 │ │ │ │ -video/h263 │ │ │ │ -video/h261 │ │ │ │ -application/gzip │ │ │ │ -application/vnd.geonext │ │ │ │ -application/gxf │ │ │ │ -text/vnd.graphviz │ │ │ │ -model/vnd.gtw │ │ │ │ -application/vnd.groove-tool-message │ │ │ │ -application/x-gtar │ │ │ │ -application/x-font-ghostscript │ │ │ │ -application/srgs+xml │ │ │ │ -application/vnd.groove-injector │ │ │ │ -application/x-gramps-xml │ │ │ │ -application/srgs │ │ │ │ -application/vnd.grafeq │ │ │ │ -application/gpx+xml │ │ │ │ -application/vnd.flographit │ │ │ │ -application/x-gnumeric │ │ │ │ -gnumeric │ │ │ │ -application/vnd.gmx │ │ │ │ -application/gml+xml │ │ │ │ -application/vnd.groove-identity-message │ │ │ │ -image/gif │ │ │ │ -application/vnd.groove-help │ │ │ │ -application/vnd.geogebra.tool │ │ │ │ -application/vnd.geogebra.file │ │ │ │ -application/x-tex-gf │ │ │ │ -application/vnd.geometry-explorer │ │ │ │ -application/vnd.dynageo │ │ │ │ -model/vnd.gdl │ │ │ │ -application/x-gca-compressed │ │ │ │ -application/rpki-ghostbusters │ │ │ │ -application/x-tads │ │ │ │ -application/vnd.groove-account │ │ │ │ -application/vnd.geospace │ │ │ │ -image/g3fax │ │ │ │ -application/vnd.geoplan │ │ │ │ -application/vnd.fuzzysheet │ │ │ │ -application/vnd.adobe.fxp │ │ │ │ -video/vnd.fvt │ │ │ │ -application/vnd.anser-web-funds-transfer-initiation │ │ │ │ -application/vnd.fluxtime.clip │ │ │ │ -image/vnd.fst │ │ │ │ -application/vnd.fsc.weblaunch │ │ │ │ -image/vnd.fpx │ │ │ │ -application/vnd.frogans.fnc │ │ │ │ -text/vnd.fly │ │ │ │ -text/vnd.fmi.flexstor │ │ │ │ -application/vnd.kde.kivio │ │ │ │ -video/x-flv │ │ │ │ -application/vnd.micrografx.flo │ │ │ │ -video/x-fli │ │ │ │ -audio/x-flac │ │ │ │ -application/x-xfig │ │ │ │ -image/x-freehand │ │ │ │ -application/vnd.fujitsu.oasysgp │ │ │ │ -application/vnd.denovo.fcselayout-link │ │ │ │ -fe_launch │ │ │ │ -application/vnd.fdf │ │ │ │ -application/vnd.isac.fcs │ │ │ │ -application/vnd.adobe.formscentral.fcdt │ │ │ │ -image/vnd.fastbidsheet │ │ │ │ -video/x-f4v │ │ │ │ -text/x-fortran │ │ │ │ -application/vnd.ezpix-package │ │ │ │ -application/vnd.ezpix-album │ │ │ │ -application/andrew-inset │ │ │ │ -application/vnd.novadigm.ext │ │ │ │ -application/exi │ │ │ │ -application/vnd.microsoft.portable-executable │ │ │ │ -application/x-envoy │ │ │ │ -application/x-eva │ │ │ │ -text/x-setext │ │ │ │ -application/vnd.epson.esf │ │ │ │ -application/vnd.osgi.subsystem │ │ │ │ -application/vnd.eszigno3+xml │ │ │ │ -application/epub+zip │ │ │ │ -application/vnd.ms-fontobject │ │ │ │ -audio/vnd.digital-winds │ │ │ │ -application/emma+xml │ │ │ │ -message/rfc822 │ │ │ │ -application/x-msmetafile │ │ │ │ -application/vnd.pg.osasli │ │ │ │ -application/vnd.picsel │ │ │ │ -application/vnd.novadigm.edx │ │ │ │ -application/vnd.novadigm.edm │ │ │ │ -application/ecmascript │ │ │ │ -audio/vnd.nuera.ecelp9600 │ │ │ │ -ecelp9600 │ │ │ │ -audio/vnd.nuera.ecelp7470 │ │ │ │ -ecelp7470 │ │ │ │ -audio/vnd.nuera.ecelp4800 │ │ │ │ -ecelp4800 │ │ │ │ -application/java-archive │ │ │ │ -application/vnd.spotfire.dxp │ │ │ │ -image/vnd.dxf │ │ │ │ -image/vnd.dwg │ │ │ │ -model/vnd.dwf │ │ │ │ -application/x-dvi │ │ │ │ -video/vnd.dvb.file │ │ │ │ -video/dv │ │ │ │ -audio/vnd.dts.hd │ │ │ │ -audio/vnd.dts │ │ │ │ -application/xml-dtd │ │ │ │ -application/x-dtbook+xml │ │ │ │ -application/dssc+der │ │ │ │ -text/prs.lines.tag │ │ │ │ -audio/vnd.dra │ │ │ │ -application/vnd.dpgraph │ │ │ │ -application/vnd.osgi.dp │ │ │ │ -application/vnd.openxmlformats-officedocument.wordprocessingml.template │ │ │ │ -application/vnd.ms-word.template.macroenabled.12 │ │ │ │ -application/vnd.openxmlformats-officedocument.wordprocessingml.document │ │ │ │ -application/vnd.ms-word.document.macroenabled.12 │ │ │ │ -application/msword │ │ │ │ -application/vnd.dna │ │ │ │ -application/x-apple-diskimage │ │ │ │ -image/vnd.djvu │ │ │ │ -application/vnd.mobius.dis │ │ │ │ -application/x-dgc-compressed │ │ │ │ -application/vnd.dreamfactory │ │ │ │ -application/x-debian-package │ │ │ │ -application/vnd.fujixerox.ddd │ │ │ │ -application/vnd.oma.dd2+xml │ │ │ │ -text/vnd.curl.dcurl │ │ │ │ -application/docbook+xml │ │ │ │ -application/davmount+xml │ │ │ │ -davmount │ │ │ │ -application/vnd.fdsn.seed │ │ │ │ -dataless │ │ │ │ -application/vnd.dart │ │ │ │ -application/vnd.mobius.daf │ │ │ │ -model/vnd.collada+xml │ │ │ │ -application/prs.cww │ │ │ │ -text/vnd.curl │ │ │ │ -application/cu-seeme │ │ │ │ -text/csv │ │ │ │ -text/css │ │ │ │ -application/vnd.commonspace │ │ │ │ -chemical/x-csml │ │ │ │ -application/x-csh │ │ │ │ -application/vnd.rig.cryptonote │ │ │ │ -cryptonote │ │ │ │ -application/x-x509-ca-cert │ │ │ │ -application/pkix-crl │ │ │ │ -application/x-mscardfile │ │ │ │ -application/mac-compactpro │ │ │ │ -application/x-cpio │ │ │ │ -application/vnd.rim.cod │ │ │ │ -image/x-cmx │ │ │ │ -application/vnd.yellowriver-custom-menu │ │ │ │ -chemical/x-cml │ │ │ │ -chemical/x-cmdf │ │ │ │ -application/vnd.cosmocaller │ │ │ │ -application/x-tex │ │ │ │ -application/x-msclip │ │ │ │ -application/vnd.crick.clicker │ │ │ │ -application/vnd.crick.clicker.wordbank │ │ │ │ -application/vnd.crick.clicker.template │ │ │ │ -application/vnd.crick.clicker.palette │ │ │ │ -application/vnd.crick.clicker.keyboard │ │ │ │ -application/java-vm │ │ │ │ -application/vnd.claymore │ │ │ │ -application/vnd.ms-artgalry │ │ │ │ -application/vnd.anser-web-certificate-issue-initiation │ │ │ │ -chemical/x-cif │ │ │ │ -application/vnd.kde.kchart │ │ │ │ -application/vnd.ms-htmlhelp │ │ │ │ -application/x-chat │ │ │ │ -image/cgm │ │ │ │ -application/x-cfs-compressed │ │ │ │ -application/pkix-cert │ │ │ │ -application/vnd.cinderella │ │ │ │ -application/vnd.chemdraw+xml │ │ │ │ -chemical/x-cdx │ │ │ │ -application/cdmi-queue │ │ │ │ -application/cdmi-object │ │ │ │ -application/cdmi-domain │ │ │ │ -application/cdmi-container │ │ │ │ -application/cdmi-capability │ │ │ │ -application/vnd.mediastation.cdkey │ │ │ │ -application/x-netcdf │ │ │ │ -application/vnd.contact.cmsg │ │ │ │ -application/ccxml+xml │ │ │ │ -application/x-director │ │ │ │ -application/x-cocoa │ │ │ │ -text/x-c │ │ │ │ -application/x-cbr │ │ │ │ -application/vnd.ms-pki.seccat │ │ │ │ -application/vnd.curl.car │ │ │ │ -application/vnd.tcpdump.pcap │ │ │ │ -audio/x-caf │ │ │ │ -application/vnd.ms-cab-compressed │ │ │ │ -application/vnd.clonk.c4group │ │ │ │ -application/vnd.cluetrust.cartomobile-config-pkg │ │ │ │ -application/vnd.cluetrust.cartomobile-config │ │ │ │ -application/x-bzip │ │ │ │ -image/prs.btif │ │ │ │ -application/x-bzip2 │ │ │ │ -application/vnd.previewsystems.box │ │ │ │ -application/vnd.framemaker │ │ │ │ -image/bmp │ │ │ │ -application/vnd.bmi │ │ │ │ -application/x-blorb │ │ │ │ -application/x-bibtex │ │ │ │ -application/vnd.fujitsu.oasysprs │ │ │ │ -application/vnd.realvnc.bed │ │ │ │ -application/vnd.syncml.dm+wbxml │ │ │ │ -application/x-font-bdf │ │ │ │ -application/x-bcpio │ │ │ │ -application/x-msdownload │ │ │ │ -application/vnd.amazon.ebook │ │ │ │ -application/vnd.airzip.filesecure.azs │ │ │ │ -application/vnd.airzip.filesecure.azf │ │ │ │ -application/applixware │ │ │ │ -video/x-msvideo │ │ │ │ -audio/basic │ │ │ │ -application/vnd.antix.game-component │ │ │ │ -application/atomsvc+xml │ │ │ │ -application/atomcat+xml │ │ │ │ -application/atom+xml │ │ │ │ -application/vnd.accpac.simply.aso │ │ │ │ -text/x-asm │ │ │ │ -video/x-ms-asf │ │ │ │ -text/plain │ │ │ │ -application/x-freearc │ │ │ │ -application/vnd.lotus-approach │ │ │ │ -application/x-ms-application │ │ │ │ -application │ │ │ │ -text/cache-manifest │ │ │ │ -appcache │ │ │ │ -application/vnd.android.package-archive │ │ │ │ -application/vnd.amiga.ami │ │ │ │ -application/vnd.dvb.ait │ │ │ │ -application/vnd.adobe.air-application-installer-package+zip │ │ │ │ -audio/x-aiff │ │ │ │ -application/postscript │ │ │ │ -application/vnd.ahead.space │ │ │ │ -application/vnd.ibm.modcap │ │ │ │ -application/x-font-type1 │ │ │ │ -application/vnd.audiograph │ │ │ │ -audio/adpcm │ │ │ │ -application/vnd.acucorp │ │ │ │ -application/vnd.acucobol │ │ │ │ -application/x-ace-compressed │ │ │ │ -application/vnd.americandynamics.acc │ │ │ │ -application/pkix-attr-cert │ │ │ │ -application/x-abiword │ │ │ │ -application/x-authorware-seg │ │ │ │ -application/x-authorware-map │ │ │ │ -audio/x-aac │ │ │ │ -application/x-authorware-bin │ │ │ │ -application/x-7z-compressed │ │ │ │ -video/3gpp │ │ │ │ -video/3gpp2 │ │ │ │ -image/x-3ds │ │ │ │ -text/vnd.in3d.3dml │ │ │ │ -application/vnd.lotus-1-2-3 │ │ │ │ -application/octet-stream │ │ │ │ -Network.Mime │ │ │ │ -mime-types-0.1.2.0-IUEeK0rtUk4AwxofDHB3xL │ │ │ │ -IPv4 field list length != 4 │ │ │ │ -enumFromThenTo: Incompatible IP families │ │ │ │ -enumFromTo: Incompatible IP families │ │ │ │ -enumFromThen: Incompatible IP families │ │ │ │ -toIPv6 field list length != 8 │ │ │ │ -ip4ToIp6 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -fromJust │ │ │ │ -Data.IP.Addr.IPv4 │ │ │ │ -Data.IP.Addr.IPv6 │ │ │ │ -Data.IP.Addr.IP │ │ │ │ -toIPv6b field list length != 16 │ │ │ │ -./Data/IP/Addr.hs │ │ │ │ -Data.IP.Addr │ │ │ │ -iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1 │ │ │ │ +, displayIndent = │ │ │ │ +, displayName = │ │ │ │ +DisplayName {displayFull = │ │ │ │ +, cbrTotals = │ │ │ │ +, cbrSubreports = │ │ │ │ +, cbrDates = │ │ │ │ +CompoundPeriodicReport {cbrTitle = │ │ │ │ +cbrTotals │ │ │ │ +cbrSubreports │ │ │ │ +cbrDates │ │ │ │ +cbrTitle │ │ │ │ +, prTotals = │ │ │ │ +, prRows = │ │ │ │ +PeriodicReport {prDates = │ │ │ │ +prTotals │ │ │ │ +, prrAverage = │ │ │ │ +, prrTotal = │ │ │ │ +, prrAmounts = │ │ │ │ +PeriodicReportRow {prrName = │ │ │ │ +prrAverage │ │ │ │ +prrTotal │ │ │ │ +prrAmounts │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportTypes.CBCSubreportSpec │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportTypes.DisplayName │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportTypes.CompoundPeriodicReport │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportTypes.PeriodicReport │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Reports.ReportTypes.PeriodicReportRow │ │ │ │ +Hledger/Reports/AccountTransactionsReport.hs:272:9-28|i : is │ │ │ │ +thisacctq: │ │ │ │ +Hledger.Reports.AccountTransactionsReport │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +AccountTransactionsReport │ │ │ │ errorEmptyList │ │ │ │ ghc-internal │ │ │ │ GHC.Internal.List │ │ │ │ libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1:Data.IP.Addr.IPv4 │ │ │ │ -iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1:Data.IP.Addr.IPv6 │ │ │ │ -Network.Socket.ByteString.sendManyTo │ │ │ │ -Network.Socket.ByteString.sendMany │ │ │ │ -etwork.Socket.ByteString.recv │ │ │ │ -Network.Socket.ByteString.IO │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ -Network.Socket.ByteString.Internal │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ -non-positive length │ │ │ │ -Nothing) │ │ │ │ -, service name: │ │ │ │ -, host name: │ │ │ │ -Network.Socket.getAddrInfo (called with preferred socket type/protocol: │ │ │ │ -Nothing} │ │ │ │ -, addrCanonName = │ │ │ │ -, addrAddress = │ │ │ │ -, addrProtocol = │ │ │ │ -, addrSocketType = │ │ │ │ -, addrFamily = │ │ │ │ -AddrInfo {addrFlags = │ │ │ │ -, socket address: │ │ │ │ -, service name lookup: │ │ │ │ -, hostname lookup: │ │ │ │ -Network.Socket.getNameInfo (called with flags: │ │ │ │ -getaddrinfo must return at least one addrinfo │ │ │ │ -'C:GetAddrInfo │ │ │ │ -GetAddrInfo │ │ │ │ -'NI_NUMERICSERV │ │ │ │ -'NI_NUMERICHOST │ │ │ │ -'NI_NOFQDN │ │ │ │ -'NI_NAMEREQD │ │ │ │ -'NI_DGRAM │ │ │ │ -NameInfoFlag │ │ │ │ -'AddrInfo │ │ │ │ -AddrInfo │ │ │ │ -'AI_V4MAPPED │ │ │ │ -'AI_PASSIVE │ │ │ │ -'AI_NUMERICSERV │ │ │ │ -'AI_NUMERICHOST │ │ │ │ -'AI_CANONNAME │ │ │ │ -'AI_ADDRCONFIG │ │ │ │ -AddrInfoFlag │ │ │ │ -Network.Socket.Info │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ -NI_NUMERICSERV │ │ │ │ -NI_NUMERICHOST │ │ │ │ -NI_NOFQDN │ │ │ │ -NI_NAMEREQD │ │ │ │ -NI_DGRAM │ │ │ │ -AI_V4MAPPED │ │ │ │ -AI_PASSIVE │ │ │ │ -AI_NUMERICSERV │ │ │ │ -AI_NUMERICHOST │ │ │ │ -AI_CANONNAME │ │ │ │ -AI_ADDRCONFIG │ │ │ │ -errorEmptyList │ │ │ │ -ghc-internal │ │ │ │ -GHC.Internal.List │ │ │ │ +with period on an unpopulated period │ │ │ │ +with period on a populated period │ │ │ │ +with not:desc: │ │ │ │ +with desc: │ │ │ │ +with date2: │ │ │ │ +with date: │ │ │ │ +with depth:N │ │ │ │ +with --depth=N │ │ │ │ +supplies │ │ │ │ +expenses │ │ │ │ +checking │ │ │ │ +assets:bank │ │ │ │ +with --tree │ │ │ │ +income:gifts │ │ │ │ +expenses:supplies │ │ │ │ +expenses:food │ │ │ │ +assets:cash │ │ │ │ +assets:bank:saving │ │ │ │ +no args, sample journal │ │ │ │ +no args, null journal │ │ │ │ +balanceReport │ │ │ │ +./Hledger/Reports/BalanceReport.hs │ │ │ │ +Hledger.Reports.BalanceReport │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +BalanceReport │ │ │ │ +income:salary │ │ │ │ +assets:bank:checking │ │ │ │ +Hledger/Reports/BalanceReport.hs:(82,1)-(103,5)|Right samplejournal2 │ │ │ │ +budgetAcct │ │ │ │ +combinedAcct │ │ │ │ +allspans │ │ │ │ +sortedbudgetreport │ │ │ │ +actualps │ │ │ │ +actualAcct │ │ │ │ +budgetps │ │ │ │ +budgetspans │ │ │ │ +Budget transaction │ │ │ │ +budget goal txns │ │ │ │ +budget span │ │ │ │ +budget pattern │ │ │ │ +actualspans │ │ │ │ +budget account names: │ │ │ │ +budgetedacctsinperiod │ │ │ │ +Hledger.Reports.BudgetReport │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +BudgetReport │ │ │ │ +maximumBy: empty structure │ │ │ │ +./Hledger/Reports/EntriesReport.hs │ │ │ │ +not acct │ │ │ │ +entriesReport │ │ │ │ +EntriesReport │ │ │ │ +Hledger.Reports.EntriesReport │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +with -H on a populated period │ │ │ │ +null journal │ │ │ │ +multiBalanceReport │ │ │ │ +getPostings fullreportq │ │ │ │ +getPostings datelessq │ │ │ │ +getPostings depthlessq │ │ │ │ +generatePeriodicReport buildAndSort │ │ │ │ +generatePeriodicReport totalsrow │ │ │ │ +makeReportQuery dateless │ │ │ │ +makeReportQuery reportspandatesq │ │ │ │ +generateMultiBalanceAccount depthSpec │ │ │ │ +calculateReportAccount changesAcct │ │ │ │ +addDeclaredAccounts accttypetagsq │ │ │ │ +Cannot calculate percentages if accounts have different commodities (Hint: Try --cost, -V or similar flags.) │ │ │ │ +compoundBalanceReportWith reportSpan │ │ │ │ +compoundBalanceReportWith rspec │ │ │ │ +compoundBalanceReportWith ps │ │ │ │ +multiBalanceReportWith reportSpan │ │ │ │ +multiBalanceReportWith rspec │ │ │ │ +multiBalanceReportWith report │ │ │ │ +multiBalanceReportWith acct │ │ │ │ +multiBalanceReportWith ps │ │ │ │ +MultiBalanceReport │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +Hledger.Reports.MultiBalanceReport │ │ │ │ +./Hledger/Reports/MultiBalanceReport.hs │ │ │ │ +assets:bank:checking │ │ │ │ +income:salary │ │ │ │ +summarisePostingsByInterval │ │ │ │ +expenses │ │ │ │ +assets:bank:checking │ │ │ │ +postingsReport │ │ │ │ +./Hledger/Reports/PostingsReport.hs │ │ │ │ +PostingsReport │ │ │ │ +--historical and --sort should not be used together │ │ │ │ +postingsReport items │ │ │ │ +beforeandduringq │ │ │ │ +beforestartq │ │ │ │ +beforeps, duringps │ │ │ │ +matchedPostingsBeforeAndDuring q │ │ │ │ +matchedPostingsBeforeAndDuring dateq │ │ │ │ +Hledger.Reports.PostingsReport │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +transpose │ │ │ │ +querystring │ │ │ │ +statuses │ │ │ │ +chunksOf │ │ │ │ +./Hledger/Utils.hs │ │ │ │ +Hledger.Utils │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +fromList │ │ │ │ +NoUpdate │ │ │ │ +HasReportOptsNoUpdate │ │ │ │ +reportOptsNoUpdate │ │ │ │ +ReportOpts │ │ │ │ +'GDPauseAtEnd │ │ │ │ +'GDPauseAtStart │ │ │ │ +'GDNoPause │ │ │ │ +'GDDisabled │ │ │ │ +'GDNotSupported │ │ │ │ +GhcDebugMode │ │ │ │ +Hledger.Utils.Debug │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +GDPauseAtEnd │ │ │ │ +GDPauseAtStart │ │ │ │ +GDNoPause │ │ │ │ +GDDisabled │ │ │ │ +GDNotSupported │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.Debug.GDNotSupported │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.Debug.GDDisabled │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.Debug.GDNoPause │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.Debug.GDPauseAtStart │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Hledger.Utils.Debug.GDPauseAtEnd │ │ │ │ +mkTextEncoding: invalid argument │ │ │ │ +invalid or incomplete multibyte │ │ │ │ +invalid character │ │ │ │ +cannot decode byte sequence │ │ │ │ +invalid byte sequence │ │ │ │ +illegal byte sequence │ │ │ │ +Please configure a system locale which can decode this text. │ │ │ │ +or configure a system locale which can decode this text. │ │ │ │ +Please either convert the text to this encoding, │ │ │ │ +(or, the text encoding specified by CSV rules). │ │ │ │ +Some text could not be decoded with the system's text encoding, │ │ │ │ +Warning: │ │ │ │ +NO_COLOR │ │ │ │ +output-file │ │ │ │ libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.NI_DGRAM │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.NI_NAMEREQD │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.NI_NOFQDN │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.NI_NUMERICHOST │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.NI_NUMERICSERV │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AddrInfo │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_ADDRCONFIG │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_ALL │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_CANONNAME │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_NUMERICHOST │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_NUMERICSERV │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_PASSIVE │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_V4MAPPED │ │ │ │ -RecvIPv6PktInfo │ │ │ │ -RecvIPv6TClass │ │ │ │ -RecvIPv6HopLimit │ │ │ │ -IPv6Only │ │ │ │ -DontFragment │ │ │ │ -RecvIPv4PktInfo │ │ │ │ -RecvIPv4TOS │ │ │ │ -RecvIPv4TTL │ │ │ │ -TimeToLive │ │ │ │ -UserTimeout │ │ │ │ -MaxSegment │ │ │ │ -UseLoopBack │ │ │ │ -SendTimeOut │ │ │ │ -RecvTimeOut │ │ │ │ -SendLowWater │ │ │ │ -RecvLowWater │ │ │ │ -ReusePort │ │ │ │ -OOBInline │ │ │ │ -KeepInit │ │ │ │ -KeepAlive │ │ │ │ -RecvBuffer │ │ │ │ -SendBuffer │ │ │ │ -Broadcast │ │ │ │ -DontRoute │ │ │ │ -SoProtocol │ │ │ │ -SoDomain │ │ │ │ -ReuseAddr │ │ │ │ -UnsupportedSocketOption │ │ │ │ -Network.Socket.setSockOpt │ │ │ │ -Network/Socket/Options.hsc │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Alloc.hs │ │ │ │ -GHC.Internal.Foreign.Marshal.Alloc │ │ │ │ -ghc-internal │ │ │ │ -undefined │ │ │ │ -Network.Socket.getSockOpt │ │ │ │ -'SocketTimeout │ │ │ │ -SocketTimeout │ │ │ │ -'SockOptValue │ │ │ │ -SockOptValue │ │ │ │ -'StructLinger │ │ │ │ -StructLinger │ │ │ │ -'SockOpt │ │ │ │ -SocketOption │ │ │ │ -Network.Socket.Options │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ -SocketTimeout │ │ │ │ -, sl_linger = │ │ │ │ -StructLinger {sl_onoff = │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Options.SockOptValue │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Options.StructLinger │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Options.SockOpt │ │ │ │ -Network.Socket.ReadShow │ │ │ │ -network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ -Network.Socket.bind │ │ │ │ -Network.Socket.listen │ │ │ │ -Network.Socket.accept │ │ │ │ -Network.Socket.socket │ │ │ │ -Network.Socket.connect: (){}[]$&?#!~`*+\ │ │ │ │ +stripAnsi: invalid replacement pattern │ │ │ │ +\[([0-9]+;)*([0-9]+)?[ABCDHJKfmsu] │ │ │ │ +./Hledger/Utils/String.hs │ │ │ │ +Hledger.Utils.String │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +parse error at │ │ │ │ +parse error is not as expected: │ │ │ │ +expected Left, got (Right │ │ │ │ +expected Right, got (Left │ │ │ │ +assertParseEqOn │ │ │ │ +parse error at │ │ │ │ +assertParseHelperE │ │ │ │ +assertParseEqOnE │ │ │ │ +assertEqual │ │ │ │ +assertFailure │ │ │ │ +./Hledger/Utils/Test.hs │ │ │ │ +parse succeeded unexpectedly, producing: │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +Hledger.Utils.Test │ │ │ │ +[([]())] │ │ │ │ +[([[[()]]])] │ │ │ │ +[([[[(]]])] │ │ │ │ +[([[[)]]])] │ │ │ │ +textUnbracket │ │ │ │ +mimi's cafe │ │ │ │ +"mimi's cafe" │ │ │ │ +"alex" cafe │ │ │ │ +"\"alex\" cafe" │ │ │ │ +le'shan's cafe │ │ │ │ +"le'shan's cafe" │ │ │ │ +"be'any's" cafe │ │ │ │ +"\"be'any's\" cafe" │ │ │ │ +quoteIfSpaced │ │ │ │ +overflow │ │ │ │ +emptyError │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +head_empty │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text │ │ │ │ +text-2.1.3-inplace │ │ │ │ +./Hledger/Utils/Text.hs │ │ │ │ +Hledger.Utils.Text │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +overflow │ │ │ │ +, borderSpaces = │ │ │ │ +, tableBorders = │ │ │ │ +TableOpts {prettyTable = │ │ │ │ +'TopLeft │ │ │ │ +'BottomLeft │ │ │ │ +'BottomRight │ │ │ │ +'TopRight │ │ │ │ +'TableOpts │ │ │ │ +TableOpts │ │ │ │ +Text.Tabular.AsciiWide │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +BottomLeft │ │ │ │ +BottomRight │ │ │ │ +TopRight │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.HL │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.HM │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.HR │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.VT │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.VM │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.VB │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.Cell │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.TopRight │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.BottomRight │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.BottomLeft │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.TopLeft │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.Tabular.AsciiWide.TableOpts │ │ │ │ +'WideBuilder │ │ │ │ +WideBuilder │ │ │ │ +Text.WideString │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +, wbWidth = │ │ │ │ +WideBuilder {wbBuilder = │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29:Text.WideString.WideBuilder │ │ │ │ +opBalanceData maMinus │ │ │ │ +./Hledger/Data/BalanceData.hs │ │ │ │ +Hledger.Data.BalanceData │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +opBalanceData maPlus │ │ │ │ +BalanceData │ │ │ │ +, bdnumpostings = │ │ │ │ +, bdincludingsubs = │ │ │ │ +BalanceData{ bdexcludingsubs = │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +match dayOfWeek │ │ │ │ +splitSpan │ │ │ │ +fromList │ │ │ │ +./Hledger/Data/DayPartition.hs │ │ │ │ +'DayPartition │ │ │ │ +DayPartition │ │ │ │ +Hledger.Data.DayPartition │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +Hledger/Data/DayPartition.hs:(211,1)-(215,116)|function dateSpanSplitLimits │ │ │ │ +DayPartition {dayPartitionToPeriodData = │ │ │ │ +Monoid instance │ │ │ │ +Semigroup instance │ │ │ │ +./Hledger/Data/PeriodData.hs │ │ │ │ +periodDataFromList │ │ │ │ +, pdperiods = fromList │ │ │ │ +PeriodData{ pdpre = │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +PeriodData │ │ │ │ +mergeWithKey: Given function only1 does not fulfill required conditions (see documentation) │ │ │ │ +libraries/containers/containers/src/Data/Map/Internal.hs │ │ │ │ +Data.Map.Internal │ │ │ │ +containers-0.7-inplace │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +Hledger.Data.PeriodData │ │ │ │ +Albania Lek │ │ │ │ +Afghanistan Afghani │ │ │ │ +Argentina Peso │ │ │ │ +Aruba Guilder │ │ │ │ +Australia Dollar │ │ │ │ +Azerbaijan Manat │ │ │ │ +Bahamas Dollar │ │ │ │ +Barbados Dollar │ │ │ │ +Belarus Ruble │ │ │ │ +Belize Dollar │ │ │ │ +Bermuda Dollar │ │ │ │ +Bolivia Bol │ │ │ │ +Bosnia and Herzegovina Convertible Mark │ │ │ │ +Botswana Pula │ │ │ │ +Bulgaria Lev │ │ │ │ +Brazil Real │ │ │ │ +Brunei Darussalam Dollar │ │ │ │ +Cambodia Riel │ │ │ │ +Canada Dollar │ │ │ │ +Cayman Islands Dollar │ │ │ │ +Chile Peso │ │ │ │ +China Yuan Renminbi │ │ │ │ +Colombia Peso │ │ │ │ +Costa Rica Colon │ │ │ │ +Croatia Kuna │ │ │ │ +Cuba Peso │ │ │ │ +Czech Republic Koruna │ │ │ │ +Denmark Krone │ │ │ │ +Dominican Republic Peso │ │ │ │ +East Caribbean Dollar │ │ │ │ +Egypt Pound │ │ │ │ +El Salvador Colon │ │ │ │ +Euro Member Countries │ │ │ │ +Falkland Islands (Malvinas) Pound │ │ │ │ +Fiji Dollar │ │ │ │ +Ghana Cedi │ │ │ │ +Gibraltar Pound │ │ │ │ +Guatemala Quetzal │ │ │ │ +Guernsey Pound │ │ │ │ +Guyana Dollar │ │ │ │ +Honduras Lempira │ │ │ │ +Hong Kong Dollar │ │ │ │ +Hungary Forint │ │ │ │ +Iceland Krona │ │ │ │ +India Rupee │ │ │ │ +Indonesia Rupiah │ │ │ │ +Iran Rial │ │ │ │ +Isle of Man Pound │ │ │ │ +Israel Shekel │ │ │ │ +Jamaica Dollar │ │ │ │ +Japan Yen │ │ │ │ +Jersey Pound │ │ │ │ +Kazakhstan Tenge │ │ │ │ +Korea (North) Won │ │ │ │ +Korea (South) Won │ │ │ │ +Kyrgyzstan Som │ │ │ │ +Laos Kip │ │ │ │ +Lebanon Pound │ │ │ │ +Liberia Dollar │ │ │ │ +Macedonia Denar │ │ │ │ +Malaysia Ringgit │ │ │ │ +Mauritius Rupee │ │ │ │ +Mexico Peso │ │ │ │ +Mongolia Tughrik │ │ │ │ +Mozambique Metical │ │ │ │ +Namibia Dollar │ │ │ │ +Nepal Rupee │ │ │ │ +Netherlands Antilles Guilder │ │ │ │ +New Zealand Dollar │ │ │ │ +Nicaragua Cordoba │ │ │ │ +Nigeria Naira │ │ │ │ +Norway Krone │ │ │ │ +Oman Rial │ │ │ │ +Pakistan Rupee │ │ │ │ +Panama Balboa │ │ │ │ +Paraguay Guarani │ │ │ │ +Peru Sol │ │ │ │ +Philippines Peso │ │ │ │ +Poland Zloty │ │ │ │ +Qatar Riyal │ │ │ │ +Romania Leu │ │ │ │ +Russia Ruble │ │ │ │ +Saint Helena Pound │ │ │ │ +Saudi Arabia Riyal │ │ │ │ +Serbia Dinar │ │ │ │ +Seychelles Rupee │ │ │ │ +Singapore Dollar │ │ │ │ +Solomon Islands Dollar │ │ │ │ +Somalia Shilling │ │ │ │ +South Africa Rand │ │ │ │ +Sri Lanka Rupee │ │ │ │ +Sweden Krona │ │ │ │ +Switzerland Franc │ │ │ │ +Suriname Dollar │ │ │ │ +Syria Pound │ │ │ │ +Taiwan New Dollar │ │ │ │ +Thailand Baht │ │ │ │ +Trinidad and Tobago Dollar │ │ │ │ +Turkey Lira │ │ │ │ +Tuvalu Dollar │ │ │ │ +Ukraine Hryvnia │ │ │ │ +United Kingdom Pound │ │ │ │ +United States Dollar │ │ │ │ +Uruguay Peso │ │ │ │ +Uzbekistan Som │ │ │ │ +Venezuela Bol │ │ │ │ +Viet Nam Dong │ │ │ │ +Yemen Rial │ │ │ │ +Zimbabwe Dollar │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ +Hledger.Data.Currency │ │ │ │ +Hledger.Data.PeriodicTransaction │ │ │ │ +hledger-lib-1.50.3-zU238yHyg5KfHuRwFoQ29 │ │ │ │ + is not a first day of the │ │ │ │ + because │ │ │ │ +Unable to generate transactions according to │ │ │ │ +ptperiodexpr= │ │ │ │ +ptinterval= │ │ │ │ +ptsourcepos= │ │ │ │ +ptstatus= │ │ │ │ +ptdescription= │ │ │ │ +ptcomment= │ │ │ │ +ptpostings= │ │ │ │ +PeriodicTransactionPP {%s, %s, %s, %s, %s, %s, %s, %s, %s, %s} │ │ │ │ +Data.MemoUgly │ │ │ │ +uglymemo-0.1.0.1-5GKk5872TFxEzVjouDGO20 │ │ │ │ +terminal-size-0.3.4-5WYBur9DpX11M4bzu1zwp9:System.Console.Terminal.Posix.CWin │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'OPTIONS │ │ │ │ -'CONNECT │ │ │ │ -Network.HTTP.Types.Method.StdMethod │ │ │ │ -toEnum{StdMethod}: tag ( │ │ │ │ +System.Console.Terminal.Common │ │ │ │ +terminal-size-0.3.4-5WYBur9DpX11M4bzu1zwp9 │ │ │ │ +System.Console.Terminal.Common.Window │ │ │ │ +, width = │ │ │ │ +Window {height = │ │ │ │ +terminal-size-0.3.4-5WYBur9DpX11M4bzu1zwp9:System.Console.Terminal.Common.Window │ │ │ │ +'TestCase │ │ │ │ +tasty-hunit-0.10.2-fxFScOqcuS79Y3A7SdapW │ │ │ │ +Test.Tasty.HUnit │ │ │ │ +TestCase │ │ │ │ +assertString │ │ │ │ +assertEqual │ │ │ │ + but got: │ │ │ │ +expected: │ │ │ │ +assertBool │ │ │ │ +assertFailure │ │ │ │ +callStack │ │ │ │ +./Test/Tasty/HUnit/Orig.hs │ │ │ │ +'C:Assertable │ │ │ │ +Assertable │ │ │ │ +'HUnitFailure │ │ │ │ +'C:AssertionPredicable │ │ │ │ +AssertionPredicable │ │ │ │ +HUnitFailure │ │ │ │ +tasty-hunit-0.10.2-fxFScOqcuS79Y3A7SdapW │ │ │ │ +Test.Tasty.HUnit.Orig │ │ │ │ +HUnitFailure │ │ │ │ +tasty-hunit-0.10.2-fxFScOqcuS79Y3A7SdapW:Test.Tasty.HUnit.Orig.HUnitFailure │ │ │ │ +'TestCaseSteps │ │ │ │ +s (%.02fs) │ │ │ │ +tasty-hunit-0.10.2-fxFScOqcuS79Y3A7SdapW │ │ │ │ +Test.Tasty.HUnit.Steps │ │ │ │ +TestCaseSteps │ │ │ │ +'SemiTable │ │ │ │ +SemiTable │ │ │ │ +'DoubleLine │ │ │ │ +'SingleLine │ │ │ │ +Properties │ │ │ │ +Text.Tabular │ │ │ │ +tabular-0.2.2.8-J9eZ9vlz9PjLEghVleCHFH │ │ │ │ +SemiTable │ │ │ │ +DoubleLine │ │ │ │ +SingleLine │ │ │ │ +tabular-0.2.2.8-J9eZ9vlz9PjLEghVleCHFH:Text.Tabular.SemiTable │ │ │ │ +tabular-0.2.2.8-J9eZ9vlz9PjLEghVleCHFH:Text.Tabular.Table │ │ │ │ +tabular-0.2.2.8-J9eZ9vlz9PjLEghVleCHFH:Text.Tabular.Header │ │ │ │ +tabular-0.2.2.8-J9eZ9vlz9PjLEghVleCHFH:Text.Tabular.Group │ │ │ │ +tabular-0.2.2.8-J9eZ9vlz9PjLEghVleCHFH:Text.Tabular.NoLine │ │ │ │ +tabular-0.2.2.8-J9eZ9vlz9PjLEghVleCHFH:Text.Tabular.SingleLine │ │ │ │ +tabular-0.2.2.8-J9eZ9vlz9PjLEghVleCHFH:Text.Tabular.DoubleLine │ │ │ │ +, d_dt = │ │ │ │ +DFA {d_id = │ │ │ │ + } │ │ │ │ +Simple' { dt_win = │ │ │ │ + , dt_trans = │ │ │ │ + , dt_other = │ │ │ │ +, SINGLE │ │ │ │ +No (Char,Transition) │ │ │ │ +Testing' { dt_test = │ │ │ │ + , dt_dopas = │ │ │ │ + , dt_a = │ │ │ │ + , dt_b = │ │ │ │ + } │ │ │ │ +No DTrans │ │ │ │ + ,q_qt = │ │ │ │ +QNFA {q_id = │ │ │ │ +{qt_win= │ │ │ │ +, qt_trans= │ │ │ │ +, qt_other= │ │ │ │ +{Testing │ │ │ │ +, flagTag = │ │ │ │ +, stopTag = │ │ │ │ +, startTag = │ │ │ │ +, parentIndex = │ │ │ │ +GroupInfo {thisIndex = │ │ │ │ +toEnum{WhichTest}: tag ( │ │ │ │ ) is outside of enumeration's range (0, │ │ │ │ -pred{StdMethod}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{StdMethod}: tried to take `succ' of last tag in enumeration │ │ │ │ -./Network/HTTP/Types/Method.hs │ │ │ │ -StdMethod │ │ │ │ -Network.HTTP.Types.Method │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.GET │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.POST │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.HEAD │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.PUT │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.DELETE │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.TRACE │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.CONNECT │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.OPTIONS │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Method.PATCH │ │ │ │ -, statusMessage = │ │ │ │ -Status {statusCode = │ │ │ │ -Network Authentication Required │ │ │ │ -HTTP Version Not Supported │ │ │ │ -Gateway Timeout │ │ │ │ -Service Unavailable │ │ │ │ -Bad Gateway │ │ │ │ -Not Implemented │ │ │ │ -Internal Server Error │ │ │ │ -Request Header Fields Too Large │ │ │ │ -Too Many Requests │ │ │ │ -Precondition Required │ │ │ │ -Upgrade Required │ │ │ │ -Unprocessable Entity │ │ │ │ -I'm a teapot │ │ │ │ -Expectation Failed │ │ │ │ -Requested Range Not Satisfiable │ │ │ │ -Unsupported Media Type │ │ │ │ -Request-URI Too Long │ │ │ │ -Request Entity Too Large │ │ │ │ -Precondition Failed │ │ │ │ -Length Required │ │ │ │ -Conflict │ │ │ │ -Request Timeout │ │ │ │ -Proxy Authentication Required │ │ │ │ -Not Acceptable │ │ │ │ -Method Not Allowed │ │ │ │ -Not Found │ │ │ │ -Forbidden │ │ │ │ -Payment Required │ │ │ │ -Unauthorized │ │ │ │ -Bad Request │ │ │ │ -Permanent Redirect │ │ │ │ -Temporary Redirect │ │ │ │ -Use Proxy │ │ │ │ -Not Modified │ │ │ │ -See Other │ │ │ │ -Moved Permanently │ │ │ │ -Multiple Choices │ │ │ │ -Partial Content │ │ │ │ -Reset Content │ │ │ │ -No Content │ │ │ │ -Non-Authoritative Information │ │ │ │ -Accepted │ │ │ │ -Switching Protocols │ │ │ │ -Continue │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ +Orbits {inOrbit = │ │ │ │ +, getOrbits = │ │ │ │ +, ordinal = │ │ │ │ +, basePos = │ │ │ │ + not found in look │ │ │ │ +Text.Regex.DFA.Common │ │ │ │ +'WinTest │ │ │ │ +'WinEmpty │ │ │ │ +WinEmpty │ │ │ │ +'Testing' │ │ │ │ +'Simple' │ │ │ │ +'Transition │ │ │ │ +Transition │ │ │ │ +'Instructions │ │ │ │ +Instructions │ │ │ │ +'SetPost │ │ │ │ +'Testing │ │ │ │ +'PostUpdate │ │ │ │ +'PreUpdate │ │ │ │ +TagUpdate │ │ │ │ +'LeaveOrbitTask │ │ │ │ +'EnterOrbitTask │ │ │ │ +'ResetOrbitTask │ │ │ │ +'SetGroupStopTask │ │ │ │ +'ResetGroupStopTask │ │ │ │ +'TagTask │ │ │ │ +'Test_NotEdgeWord │ │ │ │ +'Test_EdgeWord │ │ │ │ +'Test_EOW │ │ │ │ +'Test_BOW │ │ │ │ +'Test_EOB │ │ │ │ +'Test_BOB │ │ │ │ +'Test_EOL │ │ │ │ +'Test_BOL │ │ │ │ +WhichTest │ │ │ │ +'GroupInfo │ │ │ │ +GroupInfo │ │ │ │ +'Minimize │ │ │ │ +'Maximize │ │ │ │ +'ExecOption │ │ │ │ +'CompOption │ │ │ │ +succ{WhichTest}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{WhichTest}: tried to take `pred' of first tag in enumeration │ │ │ │ +Explicit error in module │ │ │ │ +lib/Text/Regex/TDFA/Common.hs │ │ │ │ +Text.Regex.TDFA.Common │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +dt_trans │ │ │ │ +dt_other │ │ │ │ +dt_dopas │ │ │ │ +qt_trans │ │ │ │ +qt_other │ │ │ │ +qt_dopas │ │ │ │ +lib/Text/Regex/TDFA/Common.hs:293:60-61|case │ │ │ │ +Minimize │ │ │ │ +Maximize │ │ │ │ +captureGroups │ │ │ │ +ExecOption │ │ │ │ +ExecOption {captureGroups = │ │ │ │ +lastStarGreedy │ │ │ │ +newSyntax │ │ │ │ +rightAssoc │ │ │ │ +multiline │ │ │ │ +caseSensitive │ │ │ │ +CompOption │ │ │ │ +, lastStarGreedy = │ │ │ │ +, newSyntax = │ │ │ │ +, rightAssoc = │ │ │ │ +, multiline = │ │ │ │ +CompOption {caseSensitive = │ │ │ │ +WinTest │ │ │ │ +WinEmpty │ │ │ │ +Test_NotEdgeWord │ │ │ │ +Test_EdgeWord │ │ │ │ +Test_EOW │ │ │ │ +Test_BOW │ │ │ │ +Test_EOB │ │ │ │ +Test_BOB │ │ │ │ +Test_EOL │ │ │ │ +Test_BOL │ │ │ │ +PostUpdate │ │ │ │ +PreUpdate │ │ │ │ +LeaveOrbitTask │ │ │ │ +EnterOrbitTask │ │ │ │ +ResetOrbitTask │ │ │ │ +SetGroupStopTask │ │ │ │ +ResetGroupStopTask │ │ │ │ +lib/Text/Regex/TDFA/Common.hs:219:72-73|case │ │ │ │ +, newOrbits = } │ │ │ │ +newPos = │ │ │ │ +Instructions { │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.WinEmpty │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.WinTest │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Regex │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Simple' │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Testing' │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Transition │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.DFA │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Instructions │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.SetPre │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.SetPost │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.SetVal │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Orbits │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.QNFA │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Simple │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Testing │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.PreUpdate │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.PostUpdate │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.TagTask │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.ResetGroupStopTask │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.SetGroupStopTask │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.ResetOrbitTask │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.EnterOrbitTask │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.LeaveOrbitTask │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_BOL │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_EOL │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_BOB │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_EOB │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_BOW │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_EOW │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_EdgeWord │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_NotEdgeWord │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.GroupInfo │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Maximize │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Minimize │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Orbit │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Ignore │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.ExecOption │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.CompOption │ │ │ │ +'TrieSet │ │ │ │ +lib/Text/Regex/TDFA/IntArrTrieSet.hs │ │ │ │ +Text.Regex.TDFA.IntArrTrieSet │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ -fromJust │ │ │ │ -Network.HTTP.Types.Status.Status │ │ │ │ -statusMessage │ │ │ │ -statusCode │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz │ │ │ │ -Network.HTTP.Types.Status │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Status.Status │ │ │ │ -https:// │ │ │ │ --_.~:@&=+$, │ │ │ │ -EscapeItem │ │ │ │ -Network.HTTP.Types.URI │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz │ │ │ │ -Network/HTTP/Types/URI.hs:500:21-22|case │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.URI.QE │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.URI.QN │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ +lastError │ │ │ │ +Negative range size │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +Data.Array.Base │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Error in array index; │ │ │ │ + not in range [0.. │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.IntArrTrieSet.TrieSet │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ +Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ +newWinnerThenProceed,1 │ │ │ │ +newWinnerThenProceed,2 │ │ │ │ +newWinnerThenProceed,3 : too many emptyTrue values │ │ │ │ +compressOrbit,1 │ │ │ │ +findTrans,1 : │ │ │ │ +impossible 2347867 │ │ │ │ +impossible 0298347 │ │ │ │ +allcomps Minimize │ │ │ │ +impossible 9384324 │ │ │ │ +bestTrans.compareWith.choose sees incomparable │ │ │ │ +newScratch which 3 │ │ │ │ +newScratch which 2 │ │ │ │ +newScratch which 1 │ │ │ │ +MScratch │ │ │ │ +'MScratch │ │ │ │ +BlankScratch │ │ │ │ +'BlankScratch │ │ │ │ +WScratch │ │ │ │ +'WScratch │ │ │ │ +SScratch │ │ │ │ +'SScratch │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ -fromJust │ │ │ │ -'HttpVersion │ │ │ │ -Network.HTTP.Types.Version.HttpVersion │ │ │ │ -httpMinor │ │ │ │ -httpMajor │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz │ │ │ │ -Network.HTTP.Types.Version │ │ │ │ -HttpVersion │ │ │ │ -http-types-0.12.4-1bTSHSXqCjFIWtyVHVoQbz:Network.HTTP.Types.Version.HttpVersion │ │ │ │ -partitioned │ │ │ │ -samesite │ │ │ │ -httponly │ │ │ │ -; Partitioned │ │ │ │ -; SameSite=None │ │ │ │ -; SameSite=Strict │ │ │ │ -; SameSite=Lax │ │ │ │ -; Secure │ │ │ │ -; HttpOnly │ │ │ │ -; Domain= │ │ │ │ -; Max-Age= │ │ │ │ -; Expires= │ │ │ │ -'SetCookie │ │ │ │ -SetCookie │ │ │ │ -SameSiteOption │ │ │ │ -Web.Cookie │ │ │ │ -cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX │ │ │ │ -%a, %d-%b-%Y %X GMT │ │ │ │ -True, setCookieSameSite = │ │ │ │ -, setCookiePartitioned = │ │ │ │ -False, setCookieSameSite = │ │ │ │ -, setCookieSecure = │ │ │ │ -, setCookieHttpOnly = │ │ │ │ -, setCookieDomain = │ │ │ │ -, setCookieMaxAge = │ │ │ │ -, setCookieExpires = │ │ │ │ -, setCookiePath = │ │ │ │ -, setCookieValue = │ │ │ │ -SetCookie {setCookieName = │ │ │ │ -cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.SetCookie │ │ │ │ -cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.Lax │ │ │ │ -cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.Strict │ │ │ │ -cookie-0.5.1-ENKM4qaxBHJGGweizqTTLX:Web.Cookie.None │ │ │ │ -'C:FoldCase │ │ │ │ -FoldCase │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ +lastError │ │ │ │ +challenge_Orb is too stupid to handle mismatched orbit data : │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/Engine.hs:566:3-34|F comp1 : compsRest │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/Engine.hs:302:21-43|first : rest │ │ │ │ +Negative range size │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/Engine.hs │ │ │ │ +Text.Regex.TDFA.NewDFA.Engine │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +undefined │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +Data.Array.Base │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Error in array index; │ │ │ │ + not in range [0.. │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine.SScratch │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine.MQ │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine.MQA │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine.MScratch │ │ │ │ +newWinnerThenProceed,1 │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ +Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ +undefined │ │ │ │ +compressOrbit,1 │ │ │ │ +findTrans,1 : │ │ │ │ +impossible 2347867 │ │ │ │ +impossible 0298347 │ │ │ │ +allcomps Minimize │ │ │ │ +impossible 9384324 │ │ │ │ +bestTrans.compareWith.choose sees incomparable │ │ │ │ +newScratch which 3 │ │ │ │ +newScratch which 2 │ │ │ │ +newScratch which 1 │ │ │ │ +noSource │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +Text.Regex.TDFA.NewDFA.Engine_FA │ │ │ │ +MScratch │ │ │ │ +'MScratch │ │ │ │ +BlankScratch │ │ │ │ +'BlankScratch │ │ │ │ +WScratch │ │ │ │ +'WScratch │ │ │ │ +SScratch │ │ │ │ +'SScratch │ │ │ │ +challenge_Orb is too stupid to handle mismatched orbit data : │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/Engine_FA.hs:431:3-34|F comp1 : compsRest │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/Engine_FA.hs:251:21-43|first : rest │ │ │ │ +Negative range size │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +Data.Array.Base │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Error in array index; │ │ │ │ + not in range [0.. │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine_FA.SScratch │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine_FA.MScratch │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ +Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ +, _ws_stop = │ │ │ │ +WScratch {ws_start = │ │ │ │ +obtainNext called while goNext is running! │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.CaseInsensitive.Internal │ │ │ │ -case-insensitive-1.2.1.0-dzG1OCwXUu7fJJ1GkjlLh │ │ │ │ -Data.CaseInsensitive.Internal.CI │ │ │ │ -foldedCase │ │ │ │ -original │ │ │ │ +lastError │ │ │ │ +Negative range size │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +WScratch │ │ │ │ +'WScratch │ │ │ │ +SScratch │ │ │ │ +'SScratch │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/Engine_NC.hs │ │ │ │ +Text.Regex.TDFA.NewDFA.Engine_NC │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +undefined │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine_NC.SScratch │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine_NC.MQ │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine_NC.WScratch │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ +Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ +undefined │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +Text.Regex.TDFA.NewDFA.Engine_NC_FA │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ +Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ +undefined │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +Text.Regex.TDFA.NewDFA.Tester │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ +undefined │ │ │ │ +0123456789ABCDEFGHIJKLMNOPQRSTUVWXYZ_abcdefghijklmnopqrstuvwxyz │ │ │ │ +Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +regex failed to match │ │ │ │ +Text.Regex.TDFA.String died: │ │ │ │ +parseRegex for Text.Regex.TDFA.String failed: │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +Text.Regex.TDFA.String │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +Data.Array.Base │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Error in array index; │ │ │ │ + not in range [0.. │ │ │ │ +lib/Text/Regex/TDFA/TDFA.hs:(287,5)-(294,81)|function cw │ │ │ │ +bestTrans.compareWith.choose sees incomparable │ │ │ │ +bestTrans : There were no transition choose from! │ │ │ │ + not in range [0.. │ │ │ │ +Error in array index; │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +assemble : Weird orbit command: │ │ │ │ +enterOrbit: Cannot enterOrbit twice in a row: │ │ │ │ +Number of reachable DFA states: │ │ │ │ +, freshOrbit = │ │ │ │ +AlterModify {newInOrbit = │ │ │ │ +AlterLeave │ │ │ │ +AlterReset │ │ │ │ +'AlterModify │ │ │ │ +'AlterLeave │ │ │ │ +'AlterReset │ │ │ │ +AlterOrbit │ │ │ │ +Text.Regex.TDFA.TDFA │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +newInOrbit │ │ │ │ +freshOrbit │ │ │ │ +False, freshOrbit = │ │ │ │ +True, freshOrbit = │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.TDFA.AlterReset │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.TDFA.AlterLeave │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.TDFA.AlterModify │ │ │ │ + not in range [0.. │ │ │ │ +Error in array index; │ │ │ │ +Negative range size │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +Weird pattern in actNullableTagless/NonEmpty: │ │ │ │ +actNullableTagless/NonEmpty is supposed to have an emptyNull nullView : │ │ │ │ +actNullableTagless/NonEmpty : provided with a *cannotAccept* pattern: │ │ │ │ +actNullableTagless/NonEmpty : provided with a *mustAccept* pattern: │ │ │ │ +This case in Text.Regex.TNFA.TNFA.actNullableTagless cannot happen: │ │ │ │ +Cannot acceptTrans pattern │ │ │ │ +Weird pattern in getTransTagless/NonEmpty: │ │ │ │ +getTransTagless/NonEmpty is supposed to have an emptyNull nullView : │ │ │ │ +getTransTagless/NonEmpty : provided with a *mustAccept* pattern: │ │ │ │ +getTransTagless/NonEmpty : provided with a *cannotAccept* pattern: │ │ │ │ +Weird pattern in getTransTagless/Star: │ │ │ │ +OneChar cannot have nullable True │ │ │ │ +OneChar cannot have nullable True │ │ │ │ +This case in dominate.useText cannot happen: second argument would have to have been null and that is checked before this case │ │ │ │ +Text.Regex.TDFA.TNFA │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +regex failed to match │ │ │ │ +parseRegex for Text.Regex.TDFA.Text failed: │ │ │ │ +Text.Regex.TDFA.Text │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +makeRegexOpts failed │ │ │ │ +src/Text/Regex/Base/RegexLike.hs │ │ │ │ +Text.Regex.Base.RegexLike │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI │ │ │ │ +'CharMap │ │ │ │ +Data.IntMap.CharMap2 │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +unCharMap │ │ │ │ +CharMap {unCharMap = │ │ │ │ stimes: positive multiplier expected │ │ │ │ -case-insensitive-1.2.1.0-dzG1OCwXUu7fJJ1GkjlLh:Data.CaseInsensitive.Internal.C:FoldCase │ │ │ │ -case-insensitive-1.2.1.0-dzG1OCwXUu7fJJ1GkjlLh:Data.CaseInsensitive.Internal.CI │ │ │ │ -'ConcurrentlyE │ │ │ │ -ConcurrentlyE │ │ │ │ -'Concurrently │ │ │ │ -Concurrently │ │ │ │ -'ExceptionInLinkedThread │ │ │ │ -'AsyncCancelled │ │ │ │ -waitAnySTM: invalid argument: input list must be non-empty │ │ │ │ -waitAnyCatchSTM: invalid argument: input list must be non-empty │ │ │ │ -ExceptionInLinkedThread │ │ │ │ -./Control/Concurrent/Async/Internal.hs │ │ │ │ +'EnumMap │ │ │ │ +Data.IntMap.EnumMap2 │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +unEnumMap │ │ │ │ +EnumMap {unEnumMap = │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ stimes: positive multiplier expected │ │ │ │ -async-2.2.5-GJdUPvZimPm5ggRAeaaEHV │ │ │ │ -Control.Concurrent.Async.Internal │ │ │ │ -AsyncCancelled │ │ │ │ -ExceptionInLinkedThread │ │ │ │ -async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.ExceptionInLinkedThread │ │ │ │ -async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.AsyncCancelled │ │ │ │ -async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.Async │ │ │ │ -Data.ByteString.Base64 │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF │ │ │ │ -invalid padding at offset: │ │ │ │ -errorEmptyList │ │ │ │ -Base64-encoded bytestring has invalid padding │ │ │ │ -Base64-encoded bytestring has invalid size │ │ │ │ -Base64-encoded bytestring is unpadded or has invalid padding │ │ │ │ -Base64-encoded bytestring required to be unpadded │ │ │ │ -invalid character at offset: │ │ │ │ -non-canonical encoding detected at offset: │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -moduleError │ │ │ │ -Data.ByteString.Base64.encode: input too long │ │ │ │ -./Data/ByteString/Base64/Internal.hs │ │ │ │ -EncodeTable │ │ │ │ -'Unpadded │ │ │ │ -'Don'tCare │ │ │ │ -Data.ByteString.Base64.Internal │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.ET │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.Padded │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.Don'tCare │ │ │ │ -base64-bytestring-1.2.1.0-GdzPSUJjlGMDJRNo7ShvBF:Data.ByteString.Base64.Internal.Unpadded │ │ │ │ -Codec.Crypto.RSA.Exceptions │ │ │ │ -RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly │ │ │ │ -src/Codec/Crypto/RSA/Pure.hs:595:10-42|[startH, startT] │ │ │ │ -Primality test on negative number or 0. │ │ │ │ -'C:RSAKey │ │ │ │ -'HashInfo │ │ │ │ -HashInfo │ │ │ │ -'RSAGenError │ │ │ │ -'RSAError │ │ │ │ -'RSADecryptionError │ │ │ │ -'RSAIncorrectMsgSize │ │ │ │ -'RSAIncorrectSigSize │ │ │ │ -'RSAMaskTooLong │ │ │ │ -'RSAMessageTooLong │ │ │ │ -'RSAMessageTooShort │ │ │ │ -'RSACipherRepOutOfRange │ │ │ │ -'RSAMessageRepOutOfRange │ │ │ │ -'RSAIntegerTooLargeToPack │ │ │ │ -'RSAKeySizeTooSmall │ │ │ │ -src/Codec/Crypto/RSA/Pure.hs │ │ │ │ -src/Codec/Crypto/RSA/Pure.hs:75:12-13|case │ │ │ │ -SystemRandom │ │ │ │ -RSAError │ │ │ │ -Codec.Crypto.RSA.Pure │ │ │ │ -RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly │ │ │ │ -RSAError │ │ │ │ -RSAKeySizeTooSmall │ │ │ │ -RSAIntegerTooLargeToPack │ │ │ │ -RSAMessageRepOutOfRange │ │ │ │ -RSACipherRepOutOfRange │ │ │ │ -RSAMessageTooShort │ │ │ │ -RSAMessageTooLong │ │ │ │ -RSAMaskTooLong │ │ │ │ -RSAIncorrectSigSize │ │ │ │ -RSAIncorrectMsgSize │ │ │ │ -RSADecryptionError │ │ │ │ -RSAGenError │ │ │ │ -Negative exponent │ │ │ │ -RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.HashInfo │ │ │ │ -RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSAError │ │ │ │ -RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSAKeySizeTooSmall │ │ │ │ -RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSAIntegerTooLargeToPack │ │ │ │ -RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSAMessageRepOutOfRange │ │ │ │ -RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSACipherRepOutOfRange │ │ │ │ -RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSAMessageTooShort │ │ │ │ -RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSAMessageTooLong │ │ │ │ -RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSAMaskTooLong │ │ │ │ -RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSAIncorrectSigSize │ │ │ │ -RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSAIncorrectMsgSize │ │ │ │ -RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSADecryptionError │ │ │ │ -RSA-2.4.1-DLMZZPxl4Uc172JSNJt6ly:Codec.Crypto.RSA.Pure.RSAGenError │ │ │ │ -fromASN1: RSA.PublicKey: │ │ │ │ -fromASN1: RSA.PublicKey: unexpected format │ │ │ │ -./Crypto/Types/PubKey/RSA.hs │ │ │ │ -fromASN1: RSA.PrivateKey: │ │ │ │ -fromASN1: RSA.PrivateKey: unexpected format │ │ │ │ -'KeyPair │ │ │ │ -'PrivateKey │ │ │ │ +'EnumSet │ │ │ │ +Data.IntSet.EnumSet2 │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +unEnumSet │ │ │ │ +EnumSet {unEnumSet = fromList │ │ │ │ +EnumSet {unEnumSet = │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +lib/Text/Regex/TDFA/CorePattern.hs:74:25-26|case │ │ │ │ +Star {getOrbit = │ │ │ │ +, resetOrbits = │ │ │ │ +, firstNull = │ │ │ │ +False, unStar = │ │ │ │ +True, unStar = │ │ │ │ +SetTestInfo │ │ │ │ +firstNull │ │ │ │ +resetOrbits │ │ │ │ +getOrbit │ │ │ │ +SetTestInfo │ │ │ │ +'SetTestInfo │ │ │ │ +HandleTag │ │ │ │ +'WantsQNFA │ │ │ │ +'WantsQT │ │ │ │ +'WantsBoth │ │ │ │ +'WantsEither │ │ │ │ +'OneChar │ │ │ │ +'NonEmpty │ │ │ │ +WantsQNFA │ │ │ │ +WantsBoth │ │ │ │ +WantsEither │ │ │ │ +NonEmpty │ │ │ │ +OneChar │ │ │ │ + , unQ = │ │ │ │ + , wants = │ │ │ │ + , tagged = │ │ │ │ + , postTag = │ │ │ │ + , preTag = │ │ │ │ + , postSet = │ │ │ │ + , preReset = │ │ │ │ + , takes = │ │ │ │ +Q { nullQ = │ │ │ │ +fromHandleTag │ │ │ │ +patternToQ cannot handle │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +Text.Regex.TDFA.CorePattern │ │ │ │ +lib/Text/Regex/TDFA/CorePattern.hs │ │ │ │ +Error in array index; │ │ │ │ + not in range [0.. │ │ │ │ +Negative range size │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Q │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Empty │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Or │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Seq │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Star │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Test │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.OneChar │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.NonEmpty │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.WantsQNFA │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.WantsQT │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.WantsBoth │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.WantsEither │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.NoTag │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Advice │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Apply │ │ │ │ +PCarat {getDoPa = │ │ │ │ +PDollar {getDoPa = │ │ │ │ +PDot {getDoPa = │ │ │ │ +PAny {getDoPa = │ │ │ │ +, getPatternSet = │ │ │ │ +PAnyNot {getDoPa = │ │ │ │ +PEscape {getDoPa = │ │ │ │ +, getPatternChar = │ │ │ │ +PChar {getDoPa = │ │ │ │ +PConcat │ │ │ │ +PNonCapture │ │ │ │ +PNonEmpty │ │ │ │ +lib/Text/Regex/TDFA/Pattern.hs:148:26-31|x : xs │ │ │ │ +'PConcat │ │ │ │ +'PDollar │ │ │ │ +'PEscape │ │ │ │ +'PAnyNot │ │ │ │ +'PNonEmpty │ │ │ │ +'PNonCapture │ │ │ │ +'PatternSet │ │ │ │ +PatternSet │ │ │ │ +'PatternSetEquivalenceClass │ │ │ │ +PatternSetEquivalenceClass │ │ │ │ +'PatternSetCollatingElement │ │ │ │ +PatternSetCollatingElement │ │ │ │ +'PatternSetCharacterClass │ │ │ │ +PatternSetCharacterClass │ │ │ │ +Text.Regex.TDFA.Pattern │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +getPatternSet │ │ │ │ +getPatternChar │ │ │ │ +lib/Text/Regex/TDFA/Pattern.hs:82:13-14|case │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PEmpty │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PGroup │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.POr │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PConcat │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PQuest │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PPlus │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PStar │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PBound │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PCarat │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PDollar │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PDot │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PAny │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PAnyNot │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PEscape │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PChar │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PNonCapture │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PNonEmpty │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PatternSet │ │ │ │ +end of input │ │ │ │ +Arg: eta │ │ │ │ +Type: BracketElement │ │ │ │ + -> State [Char] (GroupIndex, Int) -> ParseError -> Identity b │ │ │ │ +In module `Text.Regex.TDFA.ReadRegex' │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +Text.Regex.TDFA.ReadRegex │ │ │ │ +BracketElement │ │ │ │ +'BEEquiv │ │ │ │ +'BEClass │ │ │ │ +'BERange │ │ │ │ +Failed to parse bracketed string │ │ │ │ +End point │ │ │ │ +of dashed character range is less than starting point │ │ │ │ +^.[$()|*+?{\ │ │ │ │ +empty () or anchor ^ or $ │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.ReadRegex.BEChar │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.ReadRegex.BERange │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.ReadRegex.BEColl │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.ReadRegex.BEEquiv │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.ReadRegex.BEClass │ │ │ │ +Text.Pretty.Simple │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6 │ │ │ │ +'ColorOptions │ │ │ │ +ColorOptions │ │ │ │ +Text.Pretty.Simple.Internal.Color │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6 │ │ │ │ +, colorRainbowParens = │ │ │ │ +, colorNum = │ │ │ │ +, colorError = │ │ │ │ +, colorString = │ │ │ │ +ColorOptions {colorQuote = │ │ │ │ +, styleUnderlined = │ │ │ │ +, styleItalic = │ │ │ │ +, styleBold = │ │ │ │ +styleColor = │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Color.ColorOptions │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Color.Style │ │ │ │ +Annotation │ │ │ │ +'OutputOptions │ │ │ │ +OutputOptions │ │ │ │ +'DoNotEscapeNonPrintable │ │ │ │ +'EscapeNonPrintable │ │ │ │ +'Literal │ │ │ │ +StringOutputStyle │ │ │ │ +'NoCheckColorTty │ │ │ │ +'CheckColorTty │ │ │ │ +Text.Pretty.Simple.Internal.Printer │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6 │ │ │ │ +, tapeRight = │ │ │ │ +, tapeHead = │ │ │ │ +Tape {tapeLeft = │ │ │ │ +, outputOptionsCompactParens = │ │ │ │ +, outputOptionsCompact = │ │ │ │ +, outputOptionsPageWidth = │ │ │ │ +OutputOptions {outputOptionsIndentAmount = │ │ │ │ +DoNotEscapeNonPrintable} │ │ │ │ +EscapeNonPrintable} │ │ │ │ +Literal} │ │ │ │ +, outputOptionsStringStyle = │ │ │ │ +, outputOptionsColorOptions = │ │ │ │ +, outputOptionsInitialIndent = │ │ │ │ +DoNotEscapeNonPrintable │ │ │ │ +EscapeNonPrintable │ │ │ │ +NoCheckColorTty │ │ │ │ +CheckColorTty │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.Tape │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.:.. │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.Open │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.Close │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.Comma │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.Quote │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.String │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.Num │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.OutputOptions │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.Literal │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.EscapeNonPrintable │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.DoNotEscapeNonPrintable │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.CheckColorTty │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Printer.NoCheckColorTty │ │ │ │ +{[()]}", │ │ │ │ +Text.Pretty.Simple.Internal.ExprParser │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6 │ │ │ │ +some stuff (hello ["dia\x40iahello", why wh, bye] ) (bye) │ │ │ │ +Just [TextInput {textInputClass = Just (Class {unClass = "class"}), textInputId = Just (Id {unId = "id"}), textInputName = Just (Name {unName = "name"}), textInputValue = Just (Value {unValue = "value"}), textInputPlaceholder = Just (Placeholder {unPlaceholder = "placeholder"})}, TextInput {textInputClass = Just (Class {unClass = "class"}), textInputId = Just (Id {unId = "id"}), textInputName = Just (Name {unName = "name"}), textInputValue = Just (Value {unValue = "value"}), textInputPlaceholder = Just (Placeholder {unPlaceholder = "placeholder"})}] │ │ │ │ +'Brackets │ │ │ │ +'NumberLit │ │ │ │ +'CharLit │ │ │ │ +'StringLit │ │ │ │ +'CommaSeparated │ │ │ │ +CommaSeparated {unCommaSeparated = │ │ │ │ +Brackets │ │ │ │ +StringLit │ │ │ │ +CharLit │ │ │ │ +NumberLit │ │ │ │ +src/Text/Pretty/Simple/Internal/Expr.hs:46:19-20|case │ │ │ │ +Text.Pretty.Simple.Internal.Expr.Expr │ │ │ │ +Brackets │ │ │ │ +NumberLit │ │ │ │ +StringLit │ │ │ │ +unCommaSeparated │ │ │ │ +Text.Pretty.Simple.Internal.Expr.CommaSeparated │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6 │ │ │ │ +Text.Pretty.Simple.Internal.Expr │ │ │ │ +CommaSeparated │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'PublicKey │ │ │ │ -Crypto.Types.PubKey.RSA.PublicKey │ │ │ │ -Crypto.Types.PubKey.RSA.PrivateKey │ │ │ │ -Crypto.Types.PubKey.RSA.KeyPair │ │ │ │ -KeyPair │ │ │ │ -, private_qinv = │ │ │ │ -, private_dQ = │ │ │ │ -, private_dP = │ │ │ │ -, private_q = │ │ │ │ -, private_p = │ │ │ │ -, private_d = │ │ │ │ -PrivateKey {private_pub = │ │ │ │ -private_qinv │ │ │ │ -private_dQ │ │ │ │ -private_dP │ │ │ │ -private_q │ │ │ │ -private_p │ │ │ │ -private_d │ │ │ │ -private_pub │ │ │ │ -, public_e = │ │ │ │ -, public_n = │ │ │ │ -PublicKey {public_size = │ │ │ │ -public_e │ │ │ │ -public_n │ │ │ │ -public_size │ │ │ │ -PrivateKey │ │ │ │ -PublicKey │ │ │ │ -Crypto.Types.PubKey.RSA │ │ │ │ -crypto-pubkey-types-0.4.3-Ixbg9xJ3saF29b66pqE6uk │ │ │ │ -Negative exponent │ │ │ │ -crypto-pubkey-types-0.4.3-Ixbg9xJ3saF29b66pqE6uk:Crypto.Types.PubKey.RSA.PrivateKey │ │ │ │ -crypto-pubkey-types-0.4.3-Ixbg9xJ3saF29b66pqE6uk:Crypto.Types.PubKey.RSA.PublicKey │ │ │ │ -'PolicyFailed │ │ │ │ -'TypePrimitiveInvalid │ │ │ │ -'TypeDecodingFailed │ │ │ │ -'TypeNotImplemented │ │ │ │ -'ParsingHeaderFail │ │ │ │ -'StreamUnexpectedSituation │ │ │ │ -'ParsingPartial │ │ │ │ -'StreamConstructionWrongSize │ │ │ │ -'StreamInfinitePrimitive │ │ │ │ -'StreamUnexpectedEOC │ │ │ │ -Data/ASN1/Error.hs:30:42-43|case │ │ │ │ -PolicyFailed │ │ │ │ -TypePrimitiveInvalid │ │ │ │ -TypeDecodingFailed │ │ │ │ -TypeNotImplemented │ │ │ │ -ParsingPartial │ │ │ │ -ParsingHeaderFail │ │ │ │ -StreamUnexpectedSituation │ │ │ │ -StreamConstructionWrongSize │ │ │ │ -StreamInfinitePrimitive │ │ │ │ -StreamUnexpectedEOC │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ -Data.ASN1.Error │ │ │ │ -ASN1Error │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.StreamUnexpectedEOC │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.StreamInfinitePrimitive │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.StreamConstructionWrongSize │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.StreamUnexpectedSituation │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.ParsingHeaderFail │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.ParsingPartial │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.TypeNotImplemented │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.TypeDecodingFailed │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.TypePrimitiveInvalid │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Error.PolicyFailed │ │ │ │ -indefinite length not allowed │ │ │ │ -long length should be a short length │ │ │ │ -long length is not shortest │ │ │ │ -./Data/ASN1/BinaryEncoding.hs │ │ │ │ -Data.ASN1.BinaryEncoding │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ -Negative exponent │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.BinaryEncoding.DER │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.BinaryEncoding.BER │ │ │ │ -Data.ASN1.Stream │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ -not a start node │ │ │ │ -encode one cannot do start │ │ │ │ -not a primitive │ │ │ │ -sequence │ │ │ │ -RELATIVE-OID │ │ │ │ -EMBEDDED PDV │ │ │ │ -External │ │ │ │ -Object Descriptor │ │ │ │ -boolean value not canonical │ │ │ │ -boolean: length not within bound │ │ │ │ -enumerated │ │ │ │ -: null encoding │ │ │ │ -: not shortest encoding │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -moduleError │ │ │ │ -real: invalid base detected │ │ │ │ -real: not enough input to decode exponent length │ │ │ │ -real: not enough input for exponent and mantissa │ │ │ │ -bitstring: skip number not within bound │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -Data/ASN1/Prim.hs:296:9-27|x : xs │ │ │ │ -invalid OID format │ │ │ │ -this should not happen │ │ │ │ -TimeGeneralized : contains non ASCII characters │ │ │ │ -TimeUTC : contains non ASCII characters │ │ │ │ -YMMDDHMIS │ │ │ │ -time format invalid for │ │ │ │ -Null: data length not within bound │ │ │ │ -./Data/ASN1/Prim.hs │ │ │ │ -Data.ASN1.Prim │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ -YYMMDDHMIS │ │ │ │ -YYYYMMDDHMIS │ │ │ │ -TimeUTC : unknown timezone format: │ │ │ │ -TimeGeneralized : unknown timezone format: │ │ │ │ -TimeUTC : unknown timezone format: │ │ │ │ -TimeGeneralized : unknown timezone format: │ │ │ │ -TimeUTC : cannot convert string │ │ │ │ -TimeGeneralized : cannot convert string │ │ │ │ -'ParseState │ │ │ │ -ParseState │ │ │ │ -'ExpectPrimitive │ │ │ │ -'ExpectHeader │ │ │ │ -ParseExpect │ │ │ │ -Data.ASN1.BinaryEncoding.Parse │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.BinaryEncoding.Parse.ParseState │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.BinaryEncoding.Parse.ExpectHeader │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.BinaryEncoding.Parse.ExpectPrimitive │ │ │ │ -malformed stream: end before construction │ │ │ │ -./Data/ASN1/BinaryEncoding/Writer.hs │ │ │ │ -Data.ASN1.BinaryEncoding.Writer │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -./Data/ASN1/Internal.hs │ │ │ │ -Data.ASN1.Internal │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ -Negative exponent │ │ │ │ -putLength: long length is negative │ │ │ │ -putLength: short length is not between 0x0 and 0x80 │ │ │ │ -./Data/ASN1/Serialize.hs │ │ │ │ -Failed reading: non canonical encoding of long tag │ │ │ │ -Data.ASN1.Serialize │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ -getWord8: ensure internal error │ │ │ │ -./Data/ASN1/Get.hs │ │ │ │ -too few bytes │ │ │ │ -'Incomplete │ │ │ │ -'Complete │ │ │ │ -'Partial │ │ │ │ -Data.ASN1.Get │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH │ │ │ │ -Failed reading: mzero │ │ │ │ -Data/ASN1/Get.hs:71:21-22|case │ │ │ │ -Partial _ │ │ │ │ -Failed reading: empty │ │ │ │ -Failed reading: │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Get.Complete │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Get.Incomplete │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Get.Fail │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Get.Partial │ │ │ │ -asn1-encoding-0.9.6-BosFZsHlDXlGfl4D7CgJWH:Data.ASN1.Get.Done │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Expr.Brackets │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Expr.Braces │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Expr.Parens │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Expr.StringLit │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Expr.CharLit │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Expr.NumberLit │ │ │ │ +pretty-simple-4.1.4.0-5LNLN3x68GgLenSG4gkeD6:Text.Pretty.Simple.Internal.Expr.Other │ │ │ │ +Failed to unify types: │ │ │ │ +src/Lens/Micro/TH.hs:1265:19-20|case │ │ │ │ +TopName │ │ │ │ +MethodName │ │ │ │ fromJust │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -moduleError │ │ │ │ -'BitArray │ │ │ │ -BitArray │ │ │ │ -./Data/ASN1/BitArray.hs │ │ │ │ -'BitArrayOutOfBound │ │ │ │ -BitArray │ │ │ │ -BitArrayOutOfBound │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw │ │ │ │ -Data.ASN1.BitArray │ │ │ │ -BitArrayOutOfBound │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.BitArray.BitArray │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.BitArray.BitArrayOutOfBound │ │ │ │ -'C:ASN1Object │ │ │ │ -ASN1Object │ │ │ │ -'ASN1String │ │ │ │ -'OctetString │ │ │ │ -'BitString │ │ │ │ -'Enumerated │ │ │ │ -'Boolean │ │ │ │ -'ASN1Time │ │ │ │ -'TimeGeneralized │ │ │ │ -'TimeUTC │ │ │ │ -ASN1TimeType │ │ │ │ -'Container │ │ │ │ -'Sequence │ │ │ │ -ASN1ConstructionType │ │ │ │ -Data.ASN1.Types │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw │ │ │ │ -ASN1Time │ │ │ │ -OctetString │ │ │ │ -Boolean │ │ │ │ -ASN1String │ │ │ │ -Enumerated │ │ │ │ -BitString │ │ │ │ -Data/ASN1/Types.hs:56:21-22|case │ │ │ │ -TimeGeneralized │ │ │ │ -Container │ │ │ │ -Sequence │ │ │ │ -Data/ASN1/Types.hs:34:42-43|case │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.C:ASN1Object │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Boolean │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.IntVal │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.BitString │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.OctetString │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Null │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.OID │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Real │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Enumerated │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.ASN1String │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.ASN1Time │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Other │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Start │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.End │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.TimeUTC │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.TimeGeneralized │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Sequence │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Set │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Container │ │ │ │ - from string │ │ │ │ -cannot encode ASN1 Character String │ │ │ │ -invalid number of bytes for continuation │ │ │ │ -truncated continuation, expecting 1 byte │ │ │ │ -truncated continuation, expecting 2 bytes │ │ │ │ -truncated continuation, expecting 3 bytes │ │ │ │ -too many byte │ │ │ │ -continuation byte in heading context │ │ │ │ -continuation bytes invalid │ │ │ │ -not a valid value │ │ │ │ -not a valid BMP string │ │ │ │ -decodeBMP: internal error │ │ │ │ -not a valid UTF32 string │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ +OpticType │ │ │ │ +'GetterType │ │ │ │ +'LensType │ │ │ │ +OpticStab │ │ │ │ +'OpticStab │ │ │ │ +'OpticSa │ │ │ │ +'TopName │ │ │ │ +'MethodName │ │ │ │ +LensRules │ │ │ │ +'LensRules │ │ │ │ +Unable to unify exotic higher-rank type │ │ │ │ +Lens.Micro.Internal │ │ │ │ +microlens-th-0.4.3.17-G52ZDNKLhjo2IiGnRhm0e3 │ │ │ │ +Lens.Micro.TH │ │ │ │ +src/Lens/Micro/TH.hs │ │ │ │ +Failed to unify types: occurs check │ │ │ │ +unifyTypes: Bug: Unexpected empty list │ │ │ │ +Traversal │ │ │ │ +Traversal' │ │ │ │ +SimpleFold │ │ │ │ +SimpleGetter │ │ │ │ +microlens-0.4.14.0-68P6Jzr9cjTB9PIbBvxWm5 │ │ │ │ +Lens.Micro.Type │ │ │ │ +ghc-internal │ │ │ │ +GHC.Internal.Base │ │ │ │ +microlens-th-0.4.3.17-G52ZDNKLhjo2IiGnRhm0e3:Lens.Micro.TH.LensRules │ │ │ │ +microlens-th-0.4.3.17-G52ZDNKLhjo2IiGnRhm0e3:Lens.Micro.TH.TopName │ │ │ │ +microlens-th-0.4.3.17-G52ZDNKLhjo2IiGnRhm0e3:Lens.Micro.TH.MethodName │ │ │ │ +microlens-th-0.4.3.17-G52ZDNKLhjo2IiGnRhm0e3:Lens.Micro.TH.OpticStab │ │ │ │ +microlens-th-0.4.3.17-G52ZDNKLhjo2IiGnRhm0e3:Lens.Micro.TH.OpticSa │ │ │ │ +microlens-th-0.4.3.17-G52ZDNKLhjo2IiGnRhm0e3:Lens.Micro.TH.GetterType │ │ │ │ +microlens-th-0.4.3.17-G52ZDNKLhjo2IiGnRhm0e3:Lens.Micro.TH.LensType │ │ │ │ +src/Lens/Micro/TH/Internal.hs │ │ │ │ +microlens-th-0.4.3.17-G52ZDNKLhjo2IiGnRhm0e3 │ │ │ │ +Lens.Micro.TH.Internal │ │ │ │ +HasTypeVars │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +'C:TermRaw │ │ │ │ +'Attribute │ │ │ │ +Attribute │ │ │ │ +Lucid.Base │ │ │ │ +lucid-2.11.20250303-2JmBEAi2Ed38qDE8utTx3I │ │ │ │ +Attribute │ │ │ │ +lucid-2.11.20250303-2JmBEAi2Ed38qDE8utTx3I:Lucid.Base.C:TermRaw │ │ │ │ +lucid-2.11.20250303-2JmBEAi2Ed38qDE8utTx3I:Lucid.Base.C:Term │ │ │ │ +lucid-2.11.20250303-2JmBEAi2Ed38qDE8utTx3I:Lucid.Base.C:ToHtml │ │ │ │ +lucid-2.11.20250303-2JmBEAi2Ed38qDE8utTx3I:Lucid.Base.Attribute │ │ │ │ +accept-charset │ │ │ │ +accesskey │ │ │ │ +autocomplete │ │ │ │ +autofocus │ │ │ │ +autoplay │ │ │ │ +challenge │ │ │ │ +contenteditable │ │ │ │ +contextmenu │ │ │ │ +controls │ │ │ │ +crossorigin │ │ │ │ +datetime │ │ │ │ +disabled │ │ │ │ +download │ │ │ │ +draggable │ │ │ │ +formaction │ │ │ │ +formenctype │ │ │ │ +formmethod │ │ │ │ +formnovalidate │ │ │ │ +formtarget │ │ │ │ +hreflang │ │ │ │ +http-equiv │ │ │ │ +integrity │ │ │ │ +itemprop │ │ │ │ +manifest │ │ │ │ +maxlength │ │ │ │ +minlength │ │ │ │ +multiple │ │ │ │ +novalidate │ │ │ │ +onbeforeonload │ │ │ │ +onbeforeprint │ │ │ │ +oncanplay │ │ │ │ +oncanplaythrough │ │ │ │ +onchange │ │ │ │ +oncontextmenu │ │ │ │ +ondblclick │ │ │ │ +ondragend │ │ │ │ +ondragenter │ │ │ │ +ondragleave │ │ │ │ +ondragover │ │ │ │ +ondragstart │ │ │ │ +ondurationchange │ │ │ │ +onemptied │ │ │ │ +onformchange │ │ │ │ +onforminput │ │ │ │ +onhaschange │ │ │ │ +oninvalid │ │ │ │ +onkeydown │ │ │ │ +onloadeddata │ │ │ │ +onloadedmetadata │ │ │ │ +onloadstart │ │ │ │ +onmessage │ │ │ │ +onmousedown │ │ │ │ +onmousemove │ │ │ │ +onmouseout │ │ │ │ +onmouseover │ │ │ │ +onmouseup │ │ │ │ +onmousewheel │ │ │ │ +ononline │ │ │ │ +onpagehide │ │ │ │ +onpageshow │ │ │ │ +onplaying │ │ │ │ +onprogress │ │ │ │ +onpropstate │ │ │ │ +onratechange │ │ │ │ +onreadystatechange │ │ │ │ +onresize │ │ │ │ +onscroll │ │ │ │ +onseeked │ │ │ │ +onseeking │ │ │ │ +onselect │ │ │ │ +onstalled │ │ │ │ +onstorage │ │ │ │ +onsubmit │ │ │ │ +onsuspend │ │ │ │ +ontimeupdate │ │ │ │ +onunload │ │ │ │ +onvolumechange │ │ │ │ +onwaiting │ │ │ │ +placeholder │ │ │ │ +radiogroup │ │ │ │ +readonly │ │ │ │ +required │ │ │ │ +reversed │ │ │ │ +seamless │ │ │ │ +selected │ │ │ │ +spellcheck │ │ │ │ +tabindex │ │ │ │ +blockquote │ │ │ │ +colgroup │ │ │ │ +datalist │ │ │ │ +fieldset │ │ │ │ +figcaption │ │ │ │ +menuitem │ │ │ │ +noscript │ │ │ │ +optgroup │ │ │ │ +progress │ │ │ │ +textarea │ │ │ │ +template │ │ │ │ +Lucid.Html5 │ │ │ │ +lucid-2.11.20250303-2JmBEAi2Ed38qDE8utTx3I │ │ │ │ + │ │ │ │ +HashTable │ │ │ │ +'HashTable │ │ │ │ +HashTable_ │ │ │ │ +src/Data/HashTable/ST/Cuckoo.hs │ │ │ │ +Data.HashTable.ST.Cuckoo │ │ │ │ +hashtables-1.4.2-KTtc5IIUjVDKJsbgjvKzHE │ │ │ │ +undefined │ │ │ │ + │ │ │ │ +;`Phashtables-1.4.2-KTtc5IIUjVDKJsbgjvKzHE:Data.HashTable.ST.Cuckoo.HashTable │ │ │ │ +IntArray │ │ │ │ +Data.HashTable.Internal.IntArray │ │ │ │ +hashtables-1.4.2-KTtc5IIUjVDKJsbgjvKzHE │ │ │ │ +Data.HashTable.Internal.CacheLine │ │ │ │ +hashtables-1.4.2-KTtc5IIUjVDKJsbgjvKzHE │ │ │ │ +'BitStream │ │ │ │ +BitStream │ │ │ │ +Data.HashTable.Internal.CheapPseudoRandomBitStream │ │ │ │ +hashtables-1.4.2-KTtc5IIUjVDKJsbgjvKzHE │ │ │ │ +Primitive.basicUnsafeNew: negative length: │ │ │ │ +Primitive.basicUnsafeNew: length too large: │ │ │ │ +src/Data/Vector/Primitive/Mutable.hs │ │ │ │ +Data.Vector.Primitive.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +hashtables-1.4.2-KTtc5IIUjVDKJsbgjvKzHE:Data.HashTable.Internal.CheapPseudoRandomBitStream.BitStream │ │ │ │ +Data.HashTable.Internal.Utils │ │ │ │ +hashtables-1.4.2-KTtc5IIUjVDKJsbgjvKzHE │ │ │ │ +HashTable │ │ │ │ +Data.HashTable.Class │ │ │ │ +hashtables-1.4.2-KTtc5IIUjVDKJsbgjvKzHE │ │ │ │ +hashtables-1.4.2-KTtc5IIUjVDKJsbgjvKzHE:Data.HashTable.Class.C:HashTable │ │ │ │ +GHC.Internal.Maybe │ │ │ │ +Data.ByteString.Internal.Type │ │ │ │ +ByteString │ │ │ │ +GHC.Internal.IO │ │ │ │ +FilePath │ │ │ │ +Cannot find file to embed as resource │ │ │ │ +GHC.Internal.Data.String │ │ │ │ +fromString │ │ │ │ +Data.ByteString.Unsafe │ │ │ │ +unsafePackAddressLen │ │ │ │ +GHC.Internal.IO.Unsafe │ │ │ │ +ghc-internal │ │ │ │ +unsafePerformIO │ │ │ │ Data.ByteString │ │ │ │ bytestring-0.12.2.0-inplace │ │ │ │ -moduleError │ │ │ │ -./Data/ASN1/Types/String.hs │ │ │ │ -, getCharacterStringRawData = │ │ │ │ -ASN1CharacterString {characterEncoding = │ │ │ │ -'ASN1CharacterString │ │ │ │ -ASN1CharacterString │ │ │ │ -'Character │ │ │ │ -'Visible │ │ │ │ -'VideoTex │ │ │ │ -'Printable │ │ │ │ -'Numeric │ │ │ │ -'Graphic │ │ │ │ -'General │ │ │ │ -ASN1StringEncoding │ │ │ │ -Data.ASN1.Types.String │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw │ │ │ │ -Character │ │ │ │ -VideoTex │ │ │ │ -Printable │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.ASN1CharacterString │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.IA5 │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.UTF8 │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.General │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.Graphic │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.Numeric │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.Printable │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.VideoTex │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.Visible │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.T61 │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.UTF32 │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.Character │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.String.BMP │ │ │ │ -'Primitive │ │ │ │ -'ConstructionEnd │ │ │ │ -'ConstructionBegin │ │ │ │ -ASN1Event │ │ │ │ -'ASN1Header │ │ │ │ -ASN1Header │ │ │ │ -'LenLong │ │ │ │ -'LenShort │ │ │ │ -'LenIndefinite │ │ │ │ -ASN1Length │ │ │ │ -'Private │ │ │ │ -'Context │ │ │ │ -'Application │ │ │ │ -'Universal │ │ │ │ -ASN1Class │ │ │ │ -toEnum{ASN1Class}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{ASN1Class}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ASN1Class}: tried to take `pred' of first tag in enumeration │ │ │ │ -./Data/ASN1/Types/Lowlevel.hs │ │ │ │ -Data.ASN1.Types.Lowlevel │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw │ │ │ │ -Primitive │ │ │ │ -ConstructionEnd │ │ │ │ -ConstructionBegin │ │ │ │ -Data/ASN1/Types/Lowlevel.hs:47:31-32|case │ │ │ │ -ASN1Header │ │ │ │ -LenLong │ │ │ │ -LenIndefinite │ │ │ │ -LenShort │ │ │ │ -Data/ASN1/Types/Lowlevel.hs:36:32-33|case │ │ │ │ -Application │ │ │ │ -Universal │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Header │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Primitive │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.ConstructionBegin │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.ConstructionEnd │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.ASN1Header │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.LenShort │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.LenLong │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.LenIndefinite │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Universal │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Application │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Context │ │ │ │ -asn1-types-0.3.4-3ZvGIZDoR23JNuqVutWUAw:Data.ASN1.Types.Lowlevel.Private │ │ │ │ -'Base64OpenBSD │ │ │ │ -'Base64URLUnpadded │ │ │ │ -Data.ByteArray.Encoding │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ -Base64URLUnpadded │ │ │ │ -Base64OpenBSD │ │ │ │ -base16: input: invalid encoding at offset: │ │ │ │ -base16: input: invalid length │ │ │ │ -base32: input: invalid length │ │ │ │ -base32: input: invalid encoding at offset: │ │ │ │ -base64: input: invalid length │ │ │ │ -base64: input: invalid encoding at offset: │ │ │ │ -base64URL unpadded: input: invalid length │ │ │ │ -base64URL unpadded: input: invalid encoding at offset: │ │ │ │ -base64 unpadded: input: invalid length │ │ │ │ -base64 unpadded: input: invalid encoding at offset: │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.Encoding.Base16 │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.Encoding.Base32 │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.Encoding.Base64 │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.Encoding.Base64URLUnpadded │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.Encoding.Base64OpenBSD │ │ │ │ -Data.ByteArray.Pack │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ - at the end of buffer │ │ │ │ -remaining unpacked bytes │ │ │ │ -'C:ByteSwap │ │ │ │ -ByteSwap │ │ │ │ -'BigEndian │ │ │ │ -'LittleEndian │ │ │ │ -Endianness │ │ │ │ -Data.Memory.Endian │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ -LittleEndian │ │ │ │ -BigEndian │ │ │ │ -cannot determine endianness │ │ │ │ -./Data/Memory/Endian.hs │ │ │ │ -Data.Memory.Endian │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.Memory.Endian.C:ByteSwap │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.Memory.Endian.LittleEndian │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.Memory.Endian.BigEndian │ │ │ │ -Data.Memory.PtrMethods │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ -Data.Memory.Encoding.Base16 │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ -0000000000000000111111111111111122222222222222223333333333333333444444444444444455555555555555556666666666666666777777777777777788888888888888889999999999999999aaaaaaaaaaaaaaaabbbbbbbbbbbbbbbbccccccccccccccccddddddddddddddddeeeeeeeeeeeeeeeeffffffffffffffff │ │ │ │ -0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef │ │ │ │ -0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef │ │ │ │ -0000000000000000111111111111111122222222222222223333333333333333444444444444444455555555555555556666666666666666777777777777777788888888888888889999999999999999aaaaaaaaaaaaaaaabbbbbbbbbbbbbbbbccccccccccccccccddddddddddddddddeeeeeeeeeeeeeeeeffffffffffffffff │ │ │ │ -0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef │ │ │ │ -0000000000000000111111111111111122222222222222223333333333333333444444444444444455555555555555556666666666666666777777777777777788888888888888889999999999999999aaaaaaaaaaaaaaaabbbbbbbbbbbbbbbbccccccccccccccccddddddddddddddddeeeeeeeeeeeeeeeeffffffffffffffff │ │ │ │ -0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef │ │ │ │ -0000000000000000111111111111111122222222222222223333333333333333444444444444444455555555555555556666666666666666777777777777777788888888888888889999999999999999aaaaaaaaaaaaaaaabbbbbbbbbbbbbbbbccccccccccccccccddddddddddddddddeeeeeeeeeeeeeeeeffffffffffffffff │ │ │ │ -0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef │ │ │ │ -0000000000000000111111111111111122222222222222223333333333333333444444444444444455555555555555556666666666666666777777777777777788888888888888889999999999999999aaaaaaaaaaaaaaaabbbbbbbbbbbbbbbbccccccccccccccccddddddddddddddddeeeeeeeeeeeeeeeeffffffffffffffff │ │ │ │ -0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef │ │ │ │ -0000000000000000111111111111111122222222222222223333333333333333444444444444444455555555555555556666666666666666777777777777777788888888888888889999999999999999aaaaaaaaaaaaaaaabbbbbbbbbbbbbbbbccccccccccccccccddddddddddddddddeeeeeeeeeeeeeeeeffffffffffffffff │ │ │ │ -./Data/Memory/Encoding/Base16.hs │ │ │ │ -Data.Memory.Encoding.Base16 │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ -fromHexadecimal: invalid odd length. │ │ │ │ -Data.Memory.Encoding.Base32 │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ -ABCDEFGHIJKLMNOPQRSTUVWXYZ234567 │ │ │ │ -Data.Memory.Encoding.Base64 │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ -./ABCDEFGHIJKLMNOPQRSTUVWXYZabcdefghijklmnopqrstuvwxyz0123456789 │ │ │ │ -ABCDEFGHIJKLMNOPQRSTUVWXYZabcdefghijklmnopqrstuvwxyz0123456789-_ │ │ │ │ -ABCDEFGHIJKLMNOPQRSTUVWXYZabcdefghijklmnopqrstuvwxyz0123456789+/ │ │ │ │ -456789:;<= │ │ │ │ - !"#$%&'()*+,-./0123 │ │ │ │ -6789:;<=>? │ │ │ │ - !"#$%&'()*+,-./012345 │ │ │ │ -?456789:;<= │ │ │ │ - !"#$%&'()*+,-./0123 │ │ │ │ -Data.Memory.Internal.Compat │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ -'PackerMore │ │ │ │ -'PackerFail │ │ │ │ -Data.ByteArray.Pack.Internal │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ -PackerMore │ │ │ │ -PackerFail │ │ │ │ -Not enough space in destination │ │ │ │ -remaining bytes higher than the destination's size │ │ │ │ -Not enough space in destination │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.Pack.Internal.PackerMore │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.Pack.Internal.PackerFail │ │ │ │ -ByteArray │ │ │ │ -ByteArrayAccess │ │ │ │ -Data.ByteArray.Types │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ -Data/ByteArray/Types.hs:69:5-103|function withByteArray │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.Types.C:ByteArray │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.Types.C:ByteArrayAccess │ │ │ │ -Data.ByteArray.Bytes │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ -./Data/ByteArray/Bytes.hs │ │ │ │ -Data.ByteArray.Bytes │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ -Bytes: size must be >= 0 │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.Bytes.Bytes │ │ │ │ -'ScrubbedBytes │ │ │ │ -ScrubbedBytes │ │ │ │ -Data.ByteArray.ScrubbedBytes │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ - │ │ │ │ -./Data/ByteArray/ScrubbedBytes.hs │ │ │ │ -Data.ByteArray.ScrubbedBytes │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ -ScrubbedBytes: size must be >= 0 │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.ScrubbedBytes.ScrubbedBytes │ │ │ │ -Data.ByteArray.Methods │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ -'MemView │ │ │ │ -Data.ByteArray.MemView │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ -MemView │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc:Data.ByteArray.MemView.MemView │ │ │ │ -Data.Memory.Internal.CompatPrim │ │ │ │ -memory-0.18.0-3GCF95bBGAQGocG7JQRIAc │ │ │ │ -'C:PrimMemoryComparable │ │ │ │ -PrimMemoryComparable │ │ │ │ -PrimType │ │ │ │ -Basement.PrimType │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.PrimType.C:PrimMemoryComparable │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.PrimType.C:PrimType │ │ │ │ -Basement.Types.Char7 │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -Char7 {toByte = │ │ │ │ -invalid size: CSSize is -1 │ │ │ │ -'CountOf │ │ │ │ -'FileSize │ │ │ │ -FileSize │ │ │ │ -last offset on size 0 │ │ │ │ -sizeSub negative size │ │ │ │ -CountOf │ │ │ │ -FileSize │ │ │ │ +getInner │ │ │ │ +Could not find .cabal file for path: │ │ │ │ +Insufficient dummy space │ │ │ │ +Data.FileEmbed (inject): Your dummy space has been corrupted. Size is: │ │ │ │ +Data.FileEmbed (getInner): Your dummy space has been corrupted. │ │ │ │ +./Data/FileEmbed.hs │ │ │ │ +Data.FileEmbed │ │ │ │ +file-embed-0.0.16.0-E8aaLAUuoDR72lPuXnn5tz │ │ │ │ +Data.Encoding.encodingFromString: Unknown encoding: │ │ │ │ +ansi_x3.4_1986 │ │ │ │ +ansi_x3_4_1968 │ │ │ │ +asmo_708 │ │ │ │ +csisolatin1 │ │ │ │ +csisolatin2 │ │ │ │ +csisolatin3 │ │ │ │ +csisolatin4 │ │ │ │ +csisolatin5 │ │ │ │ +csisolatin6 │ │ │ │ +csisolatinarabic │ │ │ │ +csisolatincyrillic │ │ │ │ +csisolatingreek │ │ │ │ +csisolatinhebrew │ │ │ │ +cyrillic │ │ │ │ +ecma_114 │ │ │ │ +ecma_118 │ │ │ │ +elot_928 │ │ │ │ +gb18030_2000 │ │ │ │ +iso646_us │ │ │ │ +iso8859_1 │ │ │ │ +iso8859_10 │ │ │ │ +iso8859_11 │ │ │ │ +iso8859_13 │ │ │ │ +iso8859_14 │ │ │ │ +iso8859_15 │ │ │ │ +iso8859_16 │ │ │ │ +iso8859_2 │ │ │ │ +iso8859_3 │ │ │ │ +iso8859_4 │ │ │ │ +iso8859_5 │ │ │ │ +iso8859_6 │ │ │ │ +iso8859_7 │ │ │ │ +iso8859_8 │ │ │ │ +iso8859_9 │ │ │ │ +iso_2022_jp │ │ │ │ +iso_646.irv_1991 │ │ │ │ +iso_8859_1 │ │ │ │ +iso_8859_10 │ │ │ │ +iso_8859_10_1992 │ │ │ │ +iso_8859_11 │ │ │ │ +iso_8859_11_2001 │ │ │ │ +iso_8859_13 │ │ │ │ +iso_8859_14 │ │ │ │ +iso_8859_14_1998 │ │ │ │ +iso_8859_15 │ │ │ │ +iso_8859_16 │ │ │ │ +iso_8859_16_2001 │ │ │ │ +iso_8859_1_1987 │ │ │ │ +iso_8859_2 │ │ │ │ +iso_8859_2_1987 │ │ │ │ +iso_8859_3 │ │ │ │ +iso_8859_3_1988 │ │ │ │ +iso_8859_4 │ │ │ │ +iso_8859_4_1988 │ │ │ │ +iso_8859_5 │ │ │ │ +iso_8859_5_1988 │ │ │ │ +iso_8859_6 │ │ │ │ +iso_8859_6_1987 │ │ │ │ +iso_8859_7 │ │ │ │ +iso_8859_7_1987 │ │ │ │ +iso_8859_8 │ │ │ │ +iso_8859_8_1988 │ │ │ │ +iso_8859_9 │ │ │ │ +iso_8859_9_1989 │ │ │ │ +iso_celtic │ │ │ │ +iso_ir_100 │ │ │ │ +iso_ir_101 │ │ │ │ +iso_ir_109 │ │ │ │ +iso_ir_110 │ │ │ │ +iso_ir_126 │ │ │ │ +iso_ir_127 │ │ │ │ +iso_ir_138 │ │ │ │ +iso_ir_144 │ │ │ │ +iso_ir_148 │ │ │ │ +iso_ir_157 │ │ │ │ +iso_ir_199 │ │ │ │ +iso_ir_226 │ │ │ │ +iso_ir_6 │ │ │ │ +jis_x_0201 │ │ │ │ +jis_x_0208 │ │ │ │ +macintosh │ │ │ │ +shift_jis │ │ │ │ +us_ascii │ │ │ │ +utf8_ucs2 │ │ │ │ +utf8_ucs4 │ │ │ │ +windows_1250 │ │ │ │ +windows_1251 │ │ │ │ +windows_1252 │ │ │ │ +windows_1253 │ │ │ │ +windows_1254 │ │ │ │ +windows_1255 │ │ │ │ +windows_1256 │ │ │ │ +windows_1257 │ │ │ │ +windows_1258 │ │ │ │ +[^0-9A-Za-z]+ │ │ │ │ +./Data/Encoding.hs │ │ │ │ +Data.Encoding │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +ByteSource │ │ │ │ +not enough bytes │ │ │ │ +Data.Binary.Get(Alternative).empty │ │ │ │ +./Data/Encoding/ByteSource.hs │ │ │ │ +Data.Encoding.ByteSource │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ByteSource.C:ByteSource │ │ │ │ +'StrictSinkExplicit │ │ │ │ +StrictSinkExplicit │ │ │ │ +'StrictSinkE │ │ │ │ +StrictSinkE │ │ │ │ +'StrictS │ │ │ │ +StrictSink │ │ │ │ +'C:ByteSink │ │ │ │ +ByteSink │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +Data.Encoding.ByteSink │ │ │ │ +./Data/Encoding/ByteSink.hs │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ByteSink.C:ByteSink │ │ │ │ +'IllegalCharacter │ │ │ │ +'IllegalRepresentation │ │ │ │ +'OutOfRange │ │ │ │ +'UnexpectedEnd │ │ │ │ +'HasNoRepresentation │ │ │ │ +IllegalRepresentation │ │ │ │ +IllegalCharacter │ │ │ │ +HasNoRepresentation │ │ │ │ +HasNoRepresentation │ │ │ │ +IllegalCharacter │ │ │ │ +IllegalRepresentation │ │ │ │ +OutOfRange │ │ │ │ +UnexpectedEnd │ │ │ │ +Data/Encoding/Exception.hs:28:15-16|case │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +Data.Encoding.Exception │ │ │ │ +EncodingException │ │ │ │ +DecodingException │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.Exception.IllegalCharacter │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.Exception.UnexpectedEnd │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.Exception.OutOfRange │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.Exception.IllegalRepresentation │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.Exception.HasNoRepresentation │ │ │ │ +./Control/Throws.hs │ │ │ │ +Control.Throws │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +Data.Encoding.ASCII │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ASCII.ASCII │ │ │ │ +'UTF8Strict │ │ │ │ +Data.Encoding.UTF8 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +UTF8Strict │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.UTF8.UTF8 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.UTF8.UTF8Strict │ │ │ │ +'UTF16LE │ │ │ │ +'UTF16BE │ │ │ │ +Data.Encoding.UTF16 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.UTF16.UTF16 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.UTF16.UTF16BE │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.UTF16.UTF16LE │ │ │ │ +'UTF32LE │ │ │ │ +'UTF32BE │ │ │ │ +Data.Encoding.UTF32 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.UTF32.UTF32 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.UTF32.UTF32BE │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.UTF32.UTF32LE │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +Data.Encoding.KOI8R │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +Data.Array.Base │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Error in array index; │ │ │ │ + not in range [0.. │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.KOI8R.KOI8R │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +Data.Encoding.KOI8U │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +Data.Array.Base │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Error in array index; │ │ │ │ + not in range [0.. │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.KOI8U.KOI8U │ │ │ │ +'ISO88591 │ │ │ │ +Data.Encoding.ISO88591 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +ISO88591 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO88591.ISO88591 │ │ │ │ +'ISO88592 │ │ │ │ +Data.Encoding.ISO88592 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +ISO88592 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO88592.ISO88592 │ │ │ │ +'ISO88593 │ │ │ │ +Data.Encoding.ISO88593 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +#+3;CKS[cks{ │ │ │ │ +!%)-159=AEIMQUY]aeimquy} │ │ │ │ + "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ +ISO88593 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO88593.ISO88593 │ │ │ │ +'ISO88594 │ │ │ │ +Data.Encoding.ISO88594 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +ISO88594 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO88594.ISO88594 │ │ │ │ +'ISO88595 │ │ │ │ +Data.Encoding.ISO88595 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +ISO88595 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO88595.ISO88595 │ │ │ │ +'ISO88596 │ │ │ │ +Data.Encoding.ISO88596 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +#+3;CKS[cks{ │ │ │ │ +!%)-159=AEIMQUY]aeimquy} │ │ │ │ + "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ +ISO88596 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO88596.ISO88596 │ │ │ │ +'ISO88597 │ │ │ │ +Data.Encoding.ISO88597 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +#+3;CKS[cks{ │ │ │ │ +!%)-159=AEIMQUY]aeimquy} │ │ │ │ + "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ +ISO88597 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO88597.ISO88597 │ │ │ │ +'ISO88598 │ │ │ │ +Data.Encoding.ISO88598 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +#+3;CKS[cks{ │ │ │ │ +!%)-159=AEIMQUY]aeimquy} │ │ │ │ + "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ +ISO88598 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO88598.ISO88598 │ │ │ │ +'ISO88599 │ │ │ │ +Data.Encoding.ISO88599 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +ISO88599 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO88599.ISO88599 │ │ │ │ +'ISO885910 │ │ │ │ +Data.Encoding.ISO885910 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +ISO885910 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO885910.ISO885910 │ │ │ │ +'ISO885911 │ │ │ │ +Data.Encoding.ISO885911 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +#+3;CKS[cks{ │ │ │ │ +!%)-159=AEIMQUY]aeimquy} │ │ │ │ + "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ +ISO885911 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO885911.ISO885911 │ │ │ │ +'ISO885913 │ │ │ │ +Data.Encoding.ISO885913 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +ISO885913 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO885913.ISO885913 │ │ │ │ +'ISO885914 │ │ │ │ +Data.Encoding.ISO885914 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +ISO885914 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO885914.ISO885914 │ │ │ │ +'ISO885915 │ │ │ │ +Data.Encoding.ISO885915 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +ISO885915 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO885915.ISO885915 │ │ │ │ +'ISO885916 │ │ │ │ +Data.Encoding.ISO885916 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +ISO885916 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO885916.ISO885916 │ │ │ │ +Data.Encoding.CP1250 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +#+3;CKS[cks{ │ │ │ │ +!%)-159=AEIMQUY]aeimquy} │ │ │ │ + "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP1250.CP1250 │ │ │ │ +Data.Encoding.CP1251 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +#+3;CKS[cks{ │ │ │ │ +!%)-159=AEIMQUY]aeimquy} │ │ │ │ + "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP1251.CP1251 │ │ │ │ +Data.Encoding.CP1252 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +#+3;CKS[cks{ │ │ │ │ +!%)-159=AEIMQUY]aeimquy} │ │ │ │ + "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP1252.CP1252 │ │ │ │ +Data.Encoding.CP1253 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +#+3;CKS[cks{ │ │ │ │ +!%)-159=AEIMQUY]aeimquy} │ │ │ │ + "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP1253.CP1253 │ │ │ │ +Data.Encoding.CP1254 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +#+3;CKS[cks{ │ │ │ │ +!%)-159=AEIMQUY]aeimquy} │ │ │ │ + "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP1254.CP1254 │ │ │ │ +Data.Encoding.CP1255 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +#+3;CKS[cks{ │ │ │ │ +!%)-159=AEIMQUY]aeimquy} │ │ │ │ + "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP1255.CP1255 │ │ │ │ +Data.Encoding.CP1256 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP1256.CP1256 │ │ │ │ +Data.Encoding.CP1257 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +#+3;CKS[cks{ │ │ │ │ +!%)-159=AEIMQUY]aeimquy} │ │ │ │ + "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP1257.CP1257 │ │ │ │ +Data.Encoding.CP1258 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +#+3;CKS[cks{ │ │ │ │ +!%)-159=AEIMQUY]aeimquy} │ │ │ │ + "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP1258.CP1258 │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +'GB18030 │ │ │ │ +Data.Encoding.GB18030 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.GB18030.GB18030 │ │ │ │ +'MacOSRoman │ │ │ │ +Data.Encoding.MacOSRoman │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +MacOSRoman │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.MacOSRoman.MacOSRoman │ │ │ │ +'JISX0201 │ │ │ │ +Data.Encoding.JISX0201 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +'7GWcks{ │ │ │ │ +#+3;CKS[aeimquy} │ │ │ │ +!%)-159=AEIMQUY^`bdfhjlnprtvxz|\ │ │ │ │ + "$&(*,.02468:<>@BDFHJLNPRTVXZ] │ │ │ │ +JISX0201 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.JISX0201.JISX0201 │ │ │ │ +'JISX0208 │ │ │ │ +Data.Encoding.JISX0208 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +kHrW!nu<^=zFxpbD=U6C$8TMPIzLgr!$5E(Td=}2_Gj^pardcWH$c[cMdmM"fN9.={?/ivirjUkW9`l/m\mSE0nOn46HM$;OZjZXR>>a[#\3\S\=5SLx]0Mb^"_ioy@$BM!qn2ZCZqtq2:BrIImr)s48WsZl?!O#p#$&L&4'd'+"d":(;!1$Q$q$:%Z%4!)Pf0)JFPH;[Pq7wH/2=QLQE6gQd3&M6R(6QRD2eRkR,SBSPSfSzSA:CTIEm>IR{T(U+>IUZU,>pU\Q7De_ere3HCfUfyFU8SO;gOg]g\6T77h?hYhihI"k4kv5Qk[?nk$l?IIlBDMlYl[1W@wlX@5m05Im"M%7@GvFU5.Bk?)n+AaFT3r[4DqsCUqbqnq{q,rbK-;IrXrdrlr{3"s0s;sLswVZsjsqss!7#G#W#h#x#^!,&D&T&,'<'\'l'E!P"h",(>(""u"Y!)$9$I$Y$i$"%2%B%R%b%r%<2%P*PhA4K>P@Pl4"CPPUPS=mPv8p7v6}=(Q~=h@,HFQZIZ=`QdQt7u7|Q+O!>^L)6#>GR|85:g6]Rc6$OqR!S&SbE<7CSNSTSaSkSM;~S+Tb?k>x7NTKTQTUThT7EUA3J&U-U1U:UBUNU(5iY7>};^A9>N:7BIM]@1E"Z4Z@Z56]UB;XZaZr:lZsZ"[)[~J\K`:UGmKT[O[r@e70If[~4"\%\=\H6T\"t`\d\r\y\&Og7?]E]O]X]1Lh]n]|]gHK1(^=3U18Ci3/0E>`=GLx^{^)_7_(GNIT_[_2JH>t_{_)`-D5`>`5O1M\`_`j`t`{`)ay1:a,NFaSa[afa~LPE-b5b=bAbPb\bP@K>ROXHhb-c5AEF@co<:2`@.15N3j'^oCoHdjmjqj(k0kr2-5IkLkBCC5kkb0uk!l2=5l>lElHlGK1B^>QlUlV@kI-BilolYM}l#m-m4m9m=mpFHmeJZGAM]mI?pe~9immm`B)FgG"O}m7M;Fs1,n1n5n8n47?n6=]?Z9o8QnS:Zn]n_FkNqn[9snwnx5#o~nUE08;39o5o*FGoKoVoDJ^oaoG0povo{o~o%p18,3c>-p}?s;8pmN>pDp1[OpLL$7^pcpipqpg=|?wp[3\8$qLf{0\M4q:qAq>3LBMqRq{A^qcq|9qqxq~q(r/r3r7r=rCrKrPrYr\rbrpKjrpru1c9$s2K.s3s%F%N%V%^%f%n%v%|K/1>N0CcFe6,P2P!0rK9P#:?PJ0k4q2G;;=GP;JcN"6XJWPsKpJG`iPQNN0xP|P~P!Q&QHJ1Q6Q;7HL~F&6bFIQOQ_EdN`E|BLF,JsN~EfDqQrQwQzQe9/30F*@0R2R|:%9EM'UH8)U2UZJ6U;U>UDUMUQUVUXU_U5<95\5I=YI!;3?{;rU/>F6xH020B3;;A_4.68V=VDVs?hEfN^V*9bVcVc?o>mVrVvV1>\I/9~V3>+W6G5Wz0L8+IvE'IFWHWy=RW'DVWw2cWgNbWtWyW(:C7{W*M,XWF(X5X4X&0IXVBPXQXD7aXbXjX{2rXjJ?0#YaLM:+Y5>3Y4H!2CY6YH3";D06?TY_Y]A!759^YAIbYmYkY`KzYEG'Z+Z(Z9Z0Z69EZ6;KZeHT6RZTZ[Z\=:>1@cZiZmZ2@vZqNzZxG*[G:?D0[QK8[;[=[bZ>[^;J["I.MS[A3;9,:F0y:u[i[h8a3}4oE*\}[!8?\8\@\<\C\V\K\dAa\]\f\k\y7}MJGq`g`e`!a(a.a8k70e8eFeGe?eo=NeLe{GL=Ae%?beoe;EL4&f-f/fSM27=fFfJfT*8YGufyfFO}feIp<\B2g7g?G!BIg11Qg\4LHYg_g'?gID?q1zgQ1X2+0!hA18h/hiM[2Z2DhNhUhdh`hU>w3nhhhQhwh!iyI1i(i*i5i:itA1]HiKiSiUiV7^ik2kini!j|i;M*j6j$jAjIjKjNjOjZjS8uA@:ijl3yj(2%k$JAG1kQ3=k@km7G?Hkn;:3o;?@IFLCgk_kA8fFU<`61<#l>;,l-Kk9yA/o7o2o@6?o=oEoxBU4JoNoUoWo.A+3\o`o6H\1golooosouoIKxo_9}o!1#p$p|oy6!gV3d7YN.p0pI@:M5p3pVRqF7J;p=p9p?pb2GpIpLpwLQpSpY?\pYp_pG5qkgpZ4np$1":spRH[7,FQI{pzp?E}p"q&q*q25;]t;_LA;1q2q8q=q>qB6a9GqIqn6p6LqPqSq35Yq[q_qdqfqkqmqq?sqvqzq}q"r&r*r.r450r2r{5>0;r?r/ADrFrdBJrNrWrb3Rr^rs0MrarerirorDL>Fyrur2<{r~r-19L's\7*s4s8s:s>sm:BsEsHs'Q'U'Z'^'b'f'j'n'W'F!w"s"n!*"O":"g"K"j"b"f!?"^"-(/(0(2(4(3(5(6($"~!~"i!!!9!S!W![!M!#$'$+$/$3$7$;$?$C$G$K$O$S$W$[$_$c$g$k$o$s$6!$%(%,%0%4%8%<%@%D%H%L%P%T%X%\%`%d%h%l%p%t%2CPK02HAEbN@2L0$M>MHPQPOPTPMP!6%U/?%B^PZPXP`P6IlPD8]EaPMCjPAOqPtPdD&B65f7E:}P$Q/F%Q'Q,Q.QtsQD3xQONu=#Rz8VK'R*4gJP6.R[R?FARCR4B1Cj@,1Q5JRMRNR9178TR'MG=@H}8!C\R8S%SJI}R/SiK.S0?"0:S1S3S8SASGS?S-4@SSAt6'TMSXSE231|>_SZSdSUFE3hSnSqSuSEQx0O0q9}S#T&T)TOC.T,T3TZD5T$9;T=T@Th09VAVKVIV7:PVWVUVVV]Vn@)9`V&L,4[IfVgVJ@hVlVsVkKqV?J,9DM#D2>9EYEC0zVwNG3#W&W*W.Wz7{F2W1P]5&JoL9W/6;W>WBWDW7I4>rL,@TB'NLEPWSWyHUWw4:KiCZWz9aW`WUB-@gWlWpW19oWuWmW)BzW'Xy2"XY1aHeLp>+XT0|W[Af<%={L3X;XHXEX|;2XNXVXE7SXRX]M~A[X4FcX84hXdXoXgXuXyX{X|2~X"Y:5WBj=bHGB*Y1J/Y0YDG8Y^@dHuKDY@YoGq549RG!?}7&=X;)D'0TH+;aJN<~71G\YSG]YZYf1G7aYdYgY.0g1;BqYBHH7&EvY}Y2G|Yq@~Y$Z&Z'E<52Zq>8ZxY=ZAZ/@RITGHZI7(EMZLIMEPZ`I[;w1VZWZZZ{4];]Z`Z;>N@U='@kC89gZpZnZJ7RCK2k=yZkJ~Z^F$['[H1q==An7,[/O|4$L2[7[3[{M]<9[]LB[lEGGG[C[gKF[O8H[AJpG@=P[M[lC::JF*7[[s@O:mE_[K57;32BNg[k[?>h[`[r[IL@Ky[|[,\POx[GD/\z[-\$\LM>\A\D\]=4\Z3g:W\R\X\I\=9G\O\g\PDb\i\8IOL#2p\.C66KFq\z\X[,]&]$]{6.]0]51U67]>4N2A]D]pIP:`;I]D;L]Q]U]&;LTlJfH]]a]c]e]EHFHx1SCAB%5`Mt];:tBO2#MI@9aM:^2^BFA^B^J=J^@^C^%J:ED><^a^V^92Q^U^^^T^rE>_;_tM@_I_H_K_O_P_S_tER:V_\_@E(1X_k15L{Nk_e_l_g_p_r_3GUNs_8;YR~_$`(`_<,`.`0`g2427@3`6`9`<`=`Q8}9m<,CI`J`O`N`Q`R`W`Z`<8j6``9;n?PaYa/:]abacaaaianaqasava|a}a#brG*E(b*b.b1bVG4b9@8b:b>DJ>}HCbDbHbIbDFLbSbUbWb]b^b7LNCdb=:U:N5\9E9obqb01rbubzb}byb~bL>&c*cR<'50cK=*GxEX6R2z5)GY6d;CIAc?c\0DcEcHcp0N7fJQ@OcScf5|@Xc\c]c_cv3^chckcopW=qc?Qscucxc^3hB{:yE5HzE*d,dOJ7d;;3d=C$H?dG~f$g)gx9"J0gQ9lK3g7AgAgCgC?+6VhsI%i)ir1&iE?r=4i9i;i=i"i@iEiFiT5:NnCc2=;QiTiYi\i`iHIli*Kjiciriqixi{i"j}ihG%jfM/j,j5jB5a0UjPj675B[j^jA0ajcjdJkjgM~?ojpjtjxj{j_6$k&kWM*k,kP3/k3k6k9k;k{DAk?kCk,KJAZ>>:>INkMOM5KkX8TkWkXkRk]2[kR4@Ofk`k!MekEKikbkjkXM5Ivkxk|k~kAf%l'l*l+C&F3l]>7lAl=l@liIOINHS4DlyCGl.5cGqHFll2(OEOKl\lxFOlr;eGNljIRERlPlTl#Bf4Wl[l^lOm@mAmBm37Cm>EGmFmZ7S3\:RmNmKmQm15SmXNTmVmYmXmWm[m2E^ml9`mbmcmdm!Rfmgm+?hmTD)CxK^7VJkm`2lm3ER=BLqmIDwApmym%n`C~Dtm`?LDwm$B)0zm5=|mo0/I[FYC&n?1a2"n$n#C(n#t*nLAZM,EWn;ntI9MTE@n"EBnDn`PnTnz>VnPHaHKF=-AnnCLun,Axn/KznT1rC|n,;m?!o{>$oEI#Ox:&o'oiFWDCC)o+o*oy3?:JD.oCD1o:o-E3o8o;o4o@o>ob>rnKz:@rArq8ErGr*;LrHr_7Or30VrSrUrLOTrQr_r]r[r`ro371cr-CZNfrhr;D7Hkr1KPFqrnr*2xrvrsrrr)2|rzr}r%s&s!st9#s+s,s(s-s/straD5s2s1s7s9s=sIOkB?sAsCsDs/!B!G!I!x"D!l!("r","-"N"_"`";"e"g!J"A"i"h!f"b!e!c">"<"]"!("(#($(&(%('(7()(9(((=(*(?(+(@(#"%"'"!"{!|!z!j!v"t""!7!:!R!T!V!X!Z!)"L!A!"$$$&$($*$,$.$0$2$4$6$8$:$<$>$@$B$D$F$H$J$L$N$P$R$T$V$X$Z$\$^$`$b$d$f$h$j$l$n$p$r$+!5!!%#%%%'%)%+%-%/%1%3%5%7%9%;%=%?%A%C%E%G%I%K%M%O%Q%S%U%W%Y%[%]%_%a%c%e%g%i%k%m%o%q%s%u%&!3!l07e>TI"Pn3$@V5g>BJfCz6]4g<(P5G7GC8Iih>52p8&V}F55-P=M/PsF>1^8KO3:3P5P6Pg0|5~5BUI8!BPaNAPD6o7$GDP`8zIY5gPlGQ4AAQx8BQ'4MQNQPQRQVQUQc:jLXQYQZQ?NER%t\Qh=^Q_Q.3'6z1!HaEcQZ@)4fQeQi=LJxMiQjQ~:kQo9mQo:oQlQ6KpQ^:tQ{I{QuQOAvQ`7-N}QyQy8tNXE"ReN%R$R&R:R;R=R$Ie0?Ri@@Ra8>H\HnBnFnGFR57HRu0(BqM72*6qLRN68PR_?^1RRSR2;tKZ5PA}ZRfBK;p3J;^RF3H5%1>LyM~8gRJKfRaRdR[5-J_R`RrJb8hRlRv-S/E+S6:)S*S4S'>9SCBoB&>dL7S5S2SFS=S1A"9}CWSbS^S]S=1YSz3o4`S.J8HeSgSiS9GlSmSsSoStSvSxS|T8GVI}>]Gk:2FOBDTETHT.4a1l>f:=Jt2:AcEdEMDIT6EGTOT-6hJFDOKXTWTTT&:YTu2[Th9^T`TbT_TQ?cTm0[DdTgTiTjTkT03H=lT4LgB@BoT{1qTrTb1`FwTvT[KeExTzT|T~T}Tw=!U"U^H%G85/L#UEBJEeK*>P;90+@,U*U/4EL(0Q;#00U3U/U.Ud88U4ULG':XI5U^G2I@UG2;\DKUOUPUR;&9z;UUZ;RLI8X39B#V[U^U`U'1B004(9!=hC80uJR5<sU:BtU.>uU0>wUxU"=zU,?T?"G{U|UOFS;"V}68EKEXA$VVF'V)V*V,2d4(LY31V.V3V4V=Fe2;VwJgET=r?j:CV33GVEV@VxJHVrM?VLVMVQVOV:VSVTVXVYVZV[V\V_V#=cA8:p59:aVCG+9'CT;AHu4!DdVkDU;SB"DiV9KkV}IZKoVnV(H>J34/GuV4488)MxV-9_Hx=yJ.9yVB:mDn=GM{V|V-O}V!W%W@I'W"W)W-W,Wd1/Wv20W[J.O@J!P0<6W$D7W09oD988W?W%D:WFC=QWOWf8|ITWAF0E+5,I&GV;;K[WXW-X0GWW]WiW\E]IeWW;^WhWe1x216jWvWqWxN26z=kW_WsWQC82xW36f3nW}W=XU0r664CXGXFXAXJX@XDX295?iJOXWX}KTX438NV0LXYXMX+M`XyN^XZX0JF7]X{7kXiX):fXlXnXpX(DqX|7vXwXxXzX|X?=f2}XL@Cla7o@$Y%Y'YM8[YUY]3+N5C\@d?Z?Z~2|JN8FZ_5DZGZIZ:4XFt?0@_ILZ8JF@X:CHANP<60M@QZGC7?}J\;SZ9N{@2Bz4YZ\Z|Fl5aA00"279+:_Z@LW0fZG1fK<>eZdZ&[~;hZ8?/;kZqZ"3oZaIrZ=>G6wZtZuZHCxZ*DC;=K{Z}Z![|Zl=KM%[([J699+[bA>AXBrP-M~Is:-[>K.[/[ZLvK%;k<4[6[`55[y?I0NE+Br><[hM:9?[^ZO5A[DHzHD[O@SNL2HOu?@[L[M2N[HBV[U[?Kw@SDQ[R[W[K[I[xLt:oKNDI14@Y[|3t3^[K3J3\[K7Z[][M6<4b[qKc[o[d[e[l[t[40<9j[q[mT|MtD-:p[n[nE2\w[~[!\'\*C+\(\9?3@=4v[X0:L"?s[z?q31\0\{[.\NF;\XDvIJB?AB\oFjF7\:\`GK66\0O9\53]11O:?U\F\E\P\H\Q\N\HDL\J\jKY\Z\e\_\eA[\h\n\l\tC\\@>x\"8_3A>w\r3m\v\L5!5s\o\`3|\i8!]{\~\(]']#]%]*]-])]'H2]sM^\4]6]!<$28]:]V6=]>]7C?4@]C]_;!:bJu;rNF]G]J]XKl9i]j]b5h7p]k]@Dl]s]-2m]WKwK}](J!^B>~]76z]qGw]y]"^"Kc5mC#^v]NM/^,^6FED?9'=-^+^*^.Nu@4^1^:12ObI$35^C>7^8^sE63>^CNH^?^E^G^qED^K^F^|0N^_=.:I^6@Q:=^L7R^:8[^OE_^21X^O^A9]^\^Z^P89C/MP^S^QO~K.H;8e^B9n0d^l^g^i^k^f^~^h^n^ZB|^)Ew^`^:Iw9t^i1yGzNRD}^!_s^i7*_c33_,DYD&_._'_!@0_B45_:_4_c72_9_<_B_j99^=_uB+_E_G_D_F_N_J_TFuC%@R_u^gFP2%3^<'Oj1U_:CW_Z_Y0^_`_]_#Ka_d_c_G>F>j_f_l1aGh_QHQ5:`HHu>86?`@`A`@AC`B`HFF`E`bGK`TLL`P`vC%8M`2Mn1b;S`C=V`M3Y`[`(N&2a4^`a`]`ADd`b`IH~`=8f`0Nh`VN|Hk`p`o`M1p?\N$tu`s`v`~My`z`%<|`;1;I$4$a'a&a*a,a-a0ay91aS?3a:;4acJDEC9KC.D6aaAa[0GamF&5EaIa%IAAKaMaNaWaQaUaVa@Xa&bG4Fb??BbEbGb/DeCJbg?NbKbQbObRbVbMJFN7FYb[bZb_babbbcbjG;C:6ebfb&8ibV:$KWEkb2N'8mbk8vD73jHl:pbKJtbsb{b'W:2cIc=O4cwD5c6c9c:ccEABcA?aCN>)5xDG@#IFcGNGcJcMcT2Lcr9NcPcO1,0Qcw>O3j7VcWcMFu:bCZcYc"7&7RM`cccbcecfcgctTiclcmcO>oc8F(CyczcZ?|cwc}c&d&HZ6#d~c{Ev:(d-d+d)d!dU22d6d'L0d4d/dI4}@>da@OHSJ:d=dDhdndldod:@sdR8udtd5JG9HNzd|d}dj5!eH9$eC=0>elHPNne~@IeyDJeK4^0}No1OePeSeJfOkf*IjfT8nHCKmfO9h:_0@C[Brfpf&K}0xf9F&gi;H@.LT@zf{f&C1D"gU?%gP95g*g(g'g2D#A/g,g.g6gfI(I4gDK8g9g?g:g=g22@gBgDgFgHgi2WN-=WCKgLgNgPg*Ze@K<0P^J$AqIUgVgdgIB?8%AzDZg\g`gO4bg1:egp1ggr0jgG<)3kgNGV2]7mg#4rg]B~g|gqgpgl6QFtgygxgwg}3}g#h-h4h+h%h"hcC'h)hU7(hqA;h.2.h=h5h3hP4h|G9hGhF5BhT>Z:JhAhV8KhHhCh:FFhLh@hMhTh~3PhnMUMxCrI!F]hrA[h,GXhxIWh/=XLghZhx>jhfh_CVM83lhohkh!OzhC#i$i}h|h"F+i2ivG'i3i,ieF0i&A';07yL7iNOuM8ii?i"]Di@)kFG+k,5k;-k.kwMF?2kQ45k7k8k:k(?kV?$F17wBBkY>Dk_@uLEkpCFkJkBB[>GkS1X7m;Mk'ACO\>PkOk@M'G@@6Ml8Skm8Vkb@/CpH4DYkA@ZkJN\k5Dckdk|D]kp;^kt=zBZ1%Fhkmklk,8V9okrkskpktkzkyk{k}khIY7"lD5y>n8&lNZ(l)l+l-l.l/l1l2l4lZF6l.P8l9l:l;lFK?lBlgDb: │ │ │ │ +JISX0208 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.JISX0208.JISX0208 │ │ │ │ +'ISO2022JP │ │ │ │ +Data.Encoding.ISO2022JP │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +ISO2022JP │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO2022JP.ISO2022JP │ │ │ │ +'ShiftJIS │ │ │ │ +Data.Encoding.ShiftJIS │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +nfvbjrz`dhlptx|^acegikmoqsuwy{}]_ │ │ │ │ +#+3:>BFJNRVZ │ │ │ │ +!%)-159;=?ACEGIKMOQSUWY[ │ │ │ │ + "$&(*,.02468 │ │ │ │ +ShiftJIS │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ShiftJIS.ShiftJIS │ │ │ │ +Data.Encoding.CP437 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP437.CP437 │ │ │ │ +Data.Encoding.CP737 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP737.CP737 │ │ │ │ +Data.Encoding.CP775 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP775.CP775 │ │ │ │ +Data.Encoding.CP850 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP850.CP850 │ │ │ │ +Data.Encoding.CP852 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP852.CP852 │ │ │ │ +Data.Encoding.CP855 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP855.CP855 │ │ │ │ +Data.Encoding.CP857 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +#+3;CKS[cks{ │ │ │ │ +!%)-159=AEIMQUY]aeimquy} │ │ │ │ + "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP857.CP857 │ │ │ │ +Data.Encoding.CP860 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP860.CP860 │ │ │ │ +Data.Encoding.CP861 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP861.CP861 │ │ │ │ +Data.Encoding.CP862 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP862.CP862 │ │ │ │ +Data.Encoding.CP863 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP863.CP863 │ │ │ │ +Data.Encoding.CP864 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +#,4BFJNRVZ^bfjnrvz~ │ │ │ │ + "$')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP864.CP864 │ │ │ │ +Data.Encoding.CP865 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP865.CP865 │ │ │ │ +Data.Encoding.CP866 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP866.CP866 │ │ │ │ +Data.Encoding.CP869 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +#+3;CKS[cks{ │ │ │ │ +!%)-159=AEIMQUY]aeimquy} │ │ │ │ + "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP869.CP869 │ │ │ │ +Data.Encoding.CP874 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +#+3;CKS[cks{ │ │ │ │ +!%)-159=AEIMQUY]aeimquy} │ │ │ │ + "$&(*,.02468:<>@BDFHJLNPRTVXZ\^`bdfhjlnprtvxz|~ │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP874.CP874 │ │ │ │ +Data.Encoding.CP932 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +$,4BFJNRVZ^bfjnrvz~ │ │ │ │ +!#%')+-/13579;=?ACEGIKMOQSUWY[]_acegikmoqsuwy{} │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.CP932.CP932 │ │ │ │ +'C:StaticElement │ │ │ │ +StaticElement │ │ │ │ + is not a valid char ( │ │ │ │ +./Data/Static.hs │ │ │ │ +Data.Static │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Static.C:StaticElement │ │ │ │ +'DynEncoding │ │ │ │ +DynEncoding │ │ │ │ +Encoding │ │ │ │ +Data.Encoding.Base │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ + not in range [0.. │ │ │ │ +Error in array index; │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.Base.DynEncoding │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.Base.C:Encoding │ │ │ │ +'StaticArray │ │ │ │ +StaticArray │ │ │ │ +Data.Array.Static │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Array.Static.StaticArray │ │ │ │ +'StaticMap │ │ │ │ +StaticMap │ │ │ │ +Data.Map.Static │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Map.Static.StaticMap │ │ │ │ +'LeafRange1 │ │ │ │ +'LeafRange2 │ │ │ │ +'LeafRange3 │ │ │ │ +'LeafRange4 │ │ │ │ +'LeafMap4 │ │ │ │ +'LeafMap2 │ │ │ │ +'LeafMap1 │ │ │ │ +'DeadEnd │ │ │ │ +Data.CharMap │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.CharMap.Node │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.CharMap.DeadEnd │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.CharMap.LeafRange1 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.CharMap.LeafRange2 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.CharMap.LeafRange3 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.CharMap.LeafRange4 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.CharMap.LeafMap1 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.CharMap.LeafMap2 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.CharMap.LeafMap4 │ │ │ │ +Data.Encoding.ISO2022 │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe │ │ │ │ +encoding-0.10.2-EMLsPlpgnFYJ5vr8w7Lvqe:Data.Encoding.ISO2022.C:ISO2022 │ │ │ │ +\\(\\|[0-9]+) │ │ │ │ +Text.Regex │ │ │ │ +regex-compat-0.95.2.2-U4FGgieUK8oIViiYfd3h │ │ │ │ +Text.Regex.Posix.Wrap.wrapCompile: IOError from mallocBytes(regex_t) : │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapCompile pattern │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapCount cstr │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapCount p_match │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatchAll cstr │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatchAll p_match │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatch cstr │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatch allocaBytes │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapTest │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapError errBuf │ │ │ │ +'ReturnCode │ │ │ │ +ReturnCode │ │ │ │ +'ExecOption │ │ │ │ +ExecOption │ │ │ │ +'CompOption │ │ │ │ +CompOption │ │ │ │ +Text.Regex.Posix.Wrap │ │ │ │ +regex-posix-0.96.0.2-CChj6ESadddEQd656uqrvZ │ │ │ │ +ReturnCode │ │ │ │ +ExecOption │ │ │ │ +CompOption │ │ │ │ +regex-posix-0.96.0.2-CChj6ESadddEQd656uqrvZ:Text.Regex.Posix.Wrap.Regex │ │ │ │ +Text.Regex.Posix.String died: │ │ │ │ +regex-posix-0.96.0.2-CChj6ESadddEQd656uqrvZ │ │ │ │ +Text.Regex.Posix.String │ │ │ │ +regex failed to match │ │ │ │ +'AllTextMatches │ │ │ │ +AllTextMatches │ │ │ │ +'AllMatches │ │ │ │ +AllMatches │ │ │ │ +'AllTextSubmatches │ │ │ │ +AllTextSubmatches │ │ │ │ +'AllSubmatches │ │ │ │ +AllSubmatches │ │ │ │ +RegexContext │ │ │ │ +'C:RegexLike │ │ │ │ +RegexLike │ │ │ │ +'C:Extract │ │ │ │ +RegexMaker │ │ │ │ +'C:RegexOptions │ │ │ │ +RegexOptions │ │ │ │ +MatchResult │ │ │ │ +makeRegexOpts failed │ │ │ │ +src/Text/Regex/Base/RegexLike.hs │ │ │ │ +Text.Regex.Base.RegexLike │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexContext │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexLike │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:Extract │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexMaker │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexOptions │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.MR │ │ │ │ +Text.Regex.Base.Context │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI │ │ │ │ +src/Text/Regex/Base/Context.hs:316:10-36|(whole, _) : subs │ │ │ │ +src/Text/Regex/Base/Context.hs:329:41-64|(whole, _) : _ │ │ │ │ +src/Text/Regex/Base/Context.hs:334:41-67|(whole, _) : subs │ │ │ │ +regex failed to match │ │ │ │ +overflow │ │ │ │ +foldr1: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ stimes: positive multiplier expected │ │ │ │ -cannot negate CountOf: use Foundation Numerical hierarchy for this function to not be exposed to CountOf │ │ │ │ -./Basement/Types/OffsetSize.hs │ │ │ │ -Basement.Types.OffsetSize │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -'Word128 │ │ │ │ -Basement.Types.Word128 │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Types.Word128.Word128 │ │ │ │ -'Word256 │ │ │ │ -Basement.Types.Word256 │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Types.Word256.Word256 │ │ │ │ -MonadFailure │ │ │ │ -PrimMonad │ │ │ │ -./Basement/Monad.hs │ │ │ │ -Basement.Monad │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Monad.C:MonadFailure │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Monad.C:PrimMonad │ │ │ │ -./Basement/Block.hs │ │ │ │ -Basement.Block │ │ │ │ -./Basement/Exception.hs │ │ │ │ -Basement.Exception │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -Basement.Block.Mutable │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -Basement.UArray.replace: empty needle │ │ │ │ -Basement.UArray.indices: needle is empty. │ │ │ │ -impossible output │ │ │ │ -filler returned negative number │ │ │ │ -./Basement/UArray.hs │ │ │ │ -Basement.UArray │ │ │ │ -./Basement/Exception.hs │ │ │ │ -Basement.Exception │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -Basement.UArray.Mutable │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -Arg: $dPrimType │ │ │ │ -Type: PrimType ty │ │ │ │ -In module `Basement.UArray.Mutable' │ │ │ │ -fromChunkBytes: │ │ │ │ -fromBytesLenient: FIXME! │ │ │ │ -impossible │ │ │ │ -nextWith: internal error: invalid input: offset= │ │ │ │ -next: internal error: invalid input: offset= │ │ │ │ -./Basement/Alg/UTF8.hs │ │ │ │ -Basement.Alg.UTF8 │ │ │ │ -./ABCDEFGHIJKLMNOPQRSTUVWXYZabcdefghijklmnopqrstuvwxyz0123456789 │ │ │ │ -ABCDEFGHIJKLMNOPQRSTUVWXYZabcdefghijklmnopqrstuvwxyz0123456789-_ │ │ │ │ -ABCDEFGHIJKLMNOPQRSTUVWXYZabcdefghijklmnopqrstuvwxyz0123456789+/ │ │ │ │ -mutableValidate: internal error: went pass offset │ │ │ │ -internal error │ │ │ │ -toEncoderBytes: FIXME! │ │ │ │ -impossible output │ │ │ │ -charMap invalid: Offset │ │ │ │ -toEnum{Encoding}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ +src/Text/DocLayout.hs:161:32-33|case │ │ │ │ +CookedText │ │ │ │ +AfterBreak │ │ │ │ +BlankLines │ │ │ │ +BeforeNonBlank │ │ │ │ +Prefixed │ │ │ │ +src/Text/DocLayout.hs:283:32-33|case │ │ │ │ +FCookedText │ │ │ │ +FLinkOpen │ │ │ │ +FStyleOpen │ │ │ │ +FBlankLines │ │ │ │ +FAfterBreak │ │ │ │ +FBeforeNonBlank │ │ │ │ +FPrefixed │ │ │ │ +MatchState {matchIsFirst = │ │ │ │ +'\'', matchTentative = │ │ │ │ +, matchTentative = │ │ │ │ +, matchLastChar = │ │ │ │ +matchTotal = │ │ │ │ +Combining │ │ │ │ +Ambiguous │ │ │ │ +EmojiPresentationMod │ │ │ │ +EmojiSkinToneMod │ │ │ │ +, acceptsSkinTones = │ │ │ │ +EmojiInfo {acceptsVariation = │ │ │ │ +Text.DocLayout.FlatDoc │ │ │ │ +FLinkClose │ │ │ │ +FLinkOpen │ │ │ │ +FStyleClose │ │ │ │ +FStyleOpen │ │ │ │ +FBlankLines │ │ │ │ +FNewLine │ │ │ │ +FCarriageReturn │ │ │ │ +FAfterBreak │ │ │ │ +FBreakingSpace │ │ │ │ +FBeforeNonBlank │ │ │ │ +FPrefixed │ │ │ │ +FCookedText │ │ │ │ +Text.DocLayout.Doc │ │ │ │ +BlankLines │ │ │ │ +CarriageReturn │ │ │ │ +AfterBreak │ │ │ │ +BreakingSpace │ │ │ │ +BeforeNonBlank │ │ │ │ +Prefixed │ │ │ │ +CookedText │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz │ │ │ │ +Text.DocLayout │ │ │ │ +'BreakingSpace │ │ │ │ +'CarriageReturn │ │ │ │ +'NewLine │ │ │ │ +'CookedText │ │ │ │ +'BeforeNonBlank │ │ │ │ +'Prefixed │ │ │ │ +'AfterBreak │ │ │ │ +'BlankLines │ │ │ │ +'FBreakingSpace │ │ │ │ +'FCarriageReturn │ │ │ │ +'FNewLine │ │ │ │ +'FStyleClose │ │ │ │ +'FLinkClose │ │ │ │ +'FCookedText │ │ │ │ +'FLinkOpen │ │ │ │ +'FBlankLines │ │ │ │ +'FStyleOpen │ │ │ │ +'FBeforeNonBlank │ │ │ │ +'FAfterBreak │ │ │ │ +'FPrefixed │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'ISO_8859_1 │ │ │ │ -'EncoderUTF8 │ │ │ │ -EncoderUTF8 │ │ │ │ -succ{Encoding}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{Encoding}: tried to take `pred' of first tag in enumeration │ │ │ │ -Basement.String.Encoding │ │ │ │ -ISO_8859_1 │ │ │ │ -next: internal error: invalid input: │ │ │ │ -./Basement/String.hs │ │ │ │ -Encoding │ │ │ │ -Basement.String │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -Negative exponent │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.ASCII7 │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.UTF8 │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.UTF16 │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.UTF32 │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.ISO_8859_1 │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.EncoderUTF8 │ │ │ │ -'MutableBlockN │ │ │ │ -MutableBlockN │ │ │ │ +RenderState │ │ │ │ +'RenderState │ │ │ │ +MatchState │ │ │ │ +'MatchState │ │ │ │ +UnicodeWidth │ │ │ │ +'Combining │ │ │ │ +'Control │ │ │ │ +'Ambiguous │ │ │ │ +'EmojiPresentationMod │ │ │ │ +'EmojiSkinToneMod │ │ │ │ +EmojiInfo │ │ │ │ +'EmojiInfo │ │ │ │ +UnicodeMap │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Bin │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Tip │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.EmojiInfo │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Narrow │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Wide │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Combining │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Control │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Ambiguous │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ZWJ │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.EmojiPresentationMod │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.EmojiSkinToneMod │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.MatchState │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.RenderState │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FText │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FBlock │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FVFill │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FCookedText │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FPrefixed │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FBeforeNonBlank │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FFlush │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FBreakingSpace │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FAfterBreak │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FCarriageReturn │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FNewLine │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FBlankLines │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FStyleOpen │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FStyleClose │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FLinkOpen │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.FLinkClose │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Text │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Block │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.VFill │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.CookedText │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Prefixed │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.BeforeNonBlank │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Flush │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.BreakingSpace │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.AfterBreak │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.CarriageReturn │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.NewLine │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.BlankLines │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Concat │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Styled │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Linked │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Empty │ │ │ │ +HasChars │ │ │ │ +src/Text/DocLayout/HasChars.hs:(81,7)-(88,54)|function go │ │ │ │ +src/Text/DocLayout/HasChars.hs:(74,3)-(78,28)|function foldlChar │ │ │ │ +src/Text/DocLayout/HasChars.hs:(69,3)-(73,28)|function foldrChar │ │ │ │ +overflow │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +head_empty │ │ │ │ +libraries/text/src/Data/Text/Lazy.hs │ │ │ │ +Data.Text.Lazy │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text │ │ │ │ +text-2.1.3-inplace │ │ │ │ +emptyError │ │ │ │ +src/Text/DocLayout/HasChars.hs │ │ │ │ +Text.DocLayout.HasChars │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.HasChars.C:HasChars │ │ │ │ +'RWeight │ │ │ │ +'RUnderline │ │ │ │ +'RStrikeout │ │ │ │ +'RForeground │ │ │ │ +'RBackground │ │ │ │ +'BGDefault │ │ │ │ +'FGDefault │ │ │ │ +'Unstruck │ │ │ │ +'ULCurly │ │ │ │ +'ULDouble │ │ │ │ +'ULSingle │ │ │ │ +'Magenta │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -Basement.Sized.Block │ │ │ │ -Basement.Sized.Block.BlockN │ │ │ │ -./Basement/Exception.hs │ │ │ │ -Basement.Exception │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -BlockN {unBlock = │ │ │ │ -'C:NormalForm │ │ │ │ -NormalForm │ │ │ │ -Basement.NormalForm │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -'C:IntegralUpsize │ │ │ │ -IntegralUpsize │ │ │ │ -'C:IntegralDownsize │ │ │ │ -IntegralDownsize │ │ │ │ -Basement.IntegralConv │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.IntegralConv.C:IntegralDownsize │ │ │ │ -Negative exponent │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -Basement.Floating │ │ │ │ -'C:IsNatural │ │ │ │ -IsNatural │ │ │ │ -'C:IsIntegral │ │ │ │ -IsIntegral │ │ │ │ -Basement.Numerical.Number │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Numerical.Number.C:IsNatural │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Numerical.Number.C:IsIntegral │ │ │ │ -Additive │ │ │ │ -Basement.Numerical.Additive │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Numerical.Additive.C:Additive │ │ │ │ -'C:Divisible │ │ │ │ -Divisible │ │ │ │ -'C:IDivisible │ │ │ │ -IDivisible │ │ │ │ -Multiplicative │ │ │ │ -Basement.Numerical.Multiplicative │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Numerical.Multiplicative.C:Divisible │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Numerical.Multiplicative.C:IDivisible │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Numerical.Multiplicative.C:Multiplicative │ │ │ │ -Zn {unZn = │ │ │ │ -Zn64 {unZn64 = │ │ │ │ -cannot negate Zn: use Foundation Numerical hierarchy for this function to not be exposed to Zn │ │ │ │ -cannot negate Zn64: use Foundation Numerical hierarchy for this function to not be exposed to Zn64 │ │ │ │ -./Basement/Bounded.hs │ │ │ │ -Basement.Bounded │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -Internal Error: the impossible happened: │ │ │ │ -./Basement/Compat/Base.hs │ │ │ │ -Basement.Compat.Base │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -'C:HasNegation │ │ │ │ -HasNegation │ │ │ │ -'C:Fractional │ │ │ │ -Fractional │ │ │ │ -'C:Integral │ │ │ │ -Integral │ │ │ │ -Basement.Compat.NumLiteral │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -Bits n not within bound │ │ │ │ -Arg: $dCTuple2 │ │ │ │ -Type: SizeValid n │ │ │ │ -In module `Basement.Bits' │ │ │ │ -'C:BitOps │ │ │ │ -'C:FiniteBitsOps │ │ │ │ -FiniteBitsOps │ │ │ │ -Bits {bitsToNatural = │ │ │ │ -impossible │ │ │ │ -./Basement/Bits.hs │ │ │ │ -Basement.Bits │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -Negative exponent │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Bits.C:BitOps │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Bits.C:FiniteBitsOps │ │ │ │ -HS_FOUNDATION_UARRAY_UNPINNED_MAX │ │ │ │ -Basement.Runtime │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -'C:RandomAccess │ │ │ │ -RandomAccess │ │ │ │ -'C:Indexable │ │ │ │ -Indexable │ │ │ │ -Basement.Alg.Class │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Alg.Class.C:RandomAccess │ │ │ │ -'Word32x2 │ │ │ │ -Word32x2 │ │ │ │ -Basement.Numerical.Conversion │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Numerical.Conversion.Word32x2 │ │ │ │ -'MutableBlock │ │ │ │ -MutableBlock │ │ │ │ +Text.DocLayout.ANSIFont.Weight │ │ │ │ +Text.DocLayout.ANSIFont.Shape │ │ │ │ +Text.DocLayout.ANSIFont.Color8 │ │ │ │ +toEnum{Color8}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{Color8}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Color8}: tried to take `pred' of first tag in enumeration │ │ │ │ +src/Text/DocLayout/ANSIFont.hs │ │ │ │ +Text.DocLayout.ANSIFont.Underline │ │ │ │ +Text.DocLayout.ANSIFont.Strikeout │ │ │ │ +Text.DocLayout.ANSIFont.Foreground │ │ │ │ +Text.DocLayout.ANSIFont.Background │ │ │ │ +Text.DocLayout.ANSIFont.Font │ │ │ │ +Text.DocLayout.ANSIFont.StyleReq │ │ │ │ +RStrikeout │ │ │ │ +RUnderline │ │ │ │ +RBackground │ │ │ │ +RForeground │ │ │ │ +RWeight │ │ │ │ +RStrikeout │ │ │ │ +RUnderline │ │ │ │ +RBackground │ │ │ │ +RForeground │ │ │ │ +, ftLink = │ │ │ │ +, ftBackground = │ │ │ │ +, ftForeground = │ │ │ │ +, ftStrikeout = │ │ │ │ +, ftUnderline = │ │ │ │ +, ftShape = │ │ │ │ +Font {ftWeight = │ │ │ │ +ftBackground │ │ │ │ +ftForeground │ │ │ │ +ftStrikeout │ │ │ │ +ftUnderline │ │ │ │ +ftWeight │ │ │ │ +BGDefault │ │ │ │ +FGDefault │ │ │ │ +Unstruck │ │ │ │ +ULDouble │ │ │ │ +ULSingle │ │ │ │ +src/Text/DocLayout/ANSIFont.hs:52:19-20|case │ │ │ │ +src/Text/DocLayout/ANSIFont.hs:42:57-58|case │ │ │ │ +src/Text/DocLayout/ANSIFont.hs:43:57-58|case │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz │ │ │ │ +Text.DocLayout.ANSIFont │ │ │ │ +Underline │ │ │ │ +Strikeout │ │ │ │ +Foreground │ │ │ │ +Background │ │ │ │ +StyleReq │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.RWeight │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.RShape │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.RForeground │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.RBackground │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.RUnderline │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.RStrikeout │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Font │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.BGDefault │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.BG │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.FGDefault │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.FG │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Unstruck │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Struck │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.ULNone │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.ULSingle │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.ULDouble │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.ULCurly │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Black │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Red │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Green │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Yellow │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Blue │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Magenta │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Cyan │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.White │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Roman │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Italic │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Normal │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.ANSIFont.Bold │ │ │ │ +'Attributed │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ +Text.DocLayout.Attributed │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz │ │ │ │ +Text.DocLayout.Attributed.Attr │ │ │ │ +Text.DocLayout.Attributed.Attributed │ │ │ │ +Attributed │ │ │ │ +Attributed │ │ │ │ stimes: positive multiplier expected │ │ │ │ -Basement.Block │ │ │ │ -toConstr │ │ │ │ -./Basement/Block/Base.hs │ │ │ │ -Basement.Block.Base │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Block.Base.MutableBlock │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Block.Base.Block │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ +foldl1: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +doclayout-0.5.0.1-LPO8o5Io79EDgHLRRGUvuz:Text.DocLayout.Attributed.Attr │ │ │ │ +indexNote, out of range │ │ │ │ +predNote, out of range │ │ │ │ +succNote, out of range │ │ │ │ +toEnumNote, out of range │ │ │ │ +readNote │ │ │ │ +ambiguous parse on │ │ │ │ +no parse on │ │ │ │ +cycleNote [] │ │ │ │ +scanl1Note [] │ │ │ │ +scanr1Note [] │ │ │ │ +foldl1Note [] │ │ │ │ +foldr1Note [] │ │ │ │ +maximumByNote [] │ │ │ │ +minumumByNote [] │ │ │ │ +maximumNote [] │ │ │ │ +minumumNote [] │ │ │ │ +lastNote [] │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ -fromJust │ │ │ │ -'MutableString │ │ │ │ -MutableString │ │ │ │ -next: internal error: invalid input: offset= │ │ │ │ -./Basement/Alg/UTF8.hs │ │ │ │ -Basement.Alg.UTF8 │ │ │ │ -Foundation.String │ │ │ │ -./Basement/UTF8/Base.hs │ │ │ │ -Basement.UTF8.Base │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -invalid code point: │ │ │ │ -./Basement/UTF8/Helper.hs │ │ │ │ -UTF8Char │ │ │ │ -Basement.UTF8.Helper │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Helper.UTF8_1 │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Helper.UTF8_2 │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Helper.UTF8_3 │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Helper.UTF8_4 │ │ │ │ -'NbBytesCont3_ │ │ │ │ -'NbBytesCont2_ │ │ │ │ -'NbBytesCont1_ │ │ │ │ -'NbBytesCont0_ │ │ │ │ -NbBytesCont_ │ │ │ │ -'NbBytesCont3 │ │ │ │ -'NbBytesCont2 │ │ │ │ -'NbBytesCont1 │ │ │ │ -'NbBytesCont0 │ │ │ │ -'NbBytesInvalid │ │ │ │ -NbBytesCont │ │ │ │ -Basement.UTF8.Table │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Table.Table │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Table.NbBytesCont0_ │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Table.NbBytesCont1_ │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Table.NbBytesCont2_ │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Table.NbBytesCont3_ │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Table.NbBytesInvalid │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Table.NbBytesCont0 │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Table.NbBytesCont1 │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Table.NbBytesCont2 │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Table.NbBytesCont3 │ │ │ │ -'BuildingFailure │ │ │ │ -'MissingByte │ │ │ │ -'InvalidContinuation │ │ │ │ -'InvalidHeader │ │ │ │ -'CharUTF8 │ │ │ │ -CharUTF8 │ │ │ │ -'StepASCII │ │ │ │ -StepASCII │ │ │ │ -'StepDigit │ │ │ │ -StepDigit │ │ │ │ -'StepBack │ │ │ │ -StepBack │ │ │ │ -BuildingFailure │ │ │ │ -MissingByte │ │ │ │ -InvalidContinuation │ │ │ │ -InvalidHeader │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -Basement.UTF8.Types │ │ │ │ -ValidationFailure │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Types.InvalidHeader │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Types.InvalidContinuation │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Types.MissingByte │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Types.BuildingFailure │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Types.CM │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Types.StepBack │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UTF8.Types.Step │ │ │ │ +lastError │ │ │ │ +headNote [] │ │ │ │ +initNote [] │ │ │ │ +tailNote [] │ │ │ │ +fromNoteEither │ │ │ │ +index must not be negative, index= │ │ │ │ +, length= │ │ │ │ +index too large, index= │ │ │ │ +fromNoteEitherModule │ │ │ │ +findIndexJustNote, no matching value │ │ │ │ +findIndexJust, no matching value │ │ │ │ +elemIndexJustNote, no matching value │ │ │ │ +elemIndexJust, no matching value │ │ │ │ +findJustNote, no matching value │ │ │ │ +findJust, no matching value │ │ │ │ +fromNote │ │ │ │ +lookupJustNote, no matching value │ │ │ │ +lookupJust, no matching value │ │ │ │ +assertNote False │ │ │ │ +fromJustNote Nothing │ │ │ │ +safe-0.3.21-7nQlLgj4WAFA1yh7GNSY9e │ │ │ │ +fromNoteModule │ │ │ │ +maximumBy: empty structure │ │ │ │ +minimumBy: empty structure │ │ │ │ +./Safe/Util.hs │ │ │ │ +Safe.Util │ │ │ │ +safe-0.3.21-7nQlLgj4WAFA1yh7GNSY9e │ │ │ │ +emojis-0.1.4.1-IVrHw6bUYsNFXtMQtJeHjU │ │ │ │ +Text.Emoji │ │ │ │ +grinning │ │ │ │ +laughing │ │ │ │ +satisfied │ │ │ │ +sweat_smile │ │ │ │ +slightly_smiling_face │ │ │ │ +upside_down_face │ │ │ │ +melting_face │ │ │ │ +innocent │ │ │ │ +smiling_face_with_three_hearts │ │ │ │ +heart_eyes │ │ │ │ +star_struck │ │ │ │ +kissing_heart │ │ │ │ +kissing_closed_eyes │ │ │ │ +kissing_smiling_eyes │ │ │ │ +smiling_face_with_tear │ │ │ │ +stuck_out_tongue │ │ │ │ +stuck_out_tongue_winking_eye │ │ │ │ +zany_face │ │ │ │ +stuck_out_tongue_closed_eyes │ │ │ │ +money_mouth_face │ │ │ │ +hand_over_mouth │ │ │ │ +face_with_open_eyes_and_hand_over_mouth │ │ │ │ +face_with_peeking_eye │ │ │ │ +shushing_face │ │ │ │ +thinking │ │ │ │ +saluting_face │ │ │ │ +zipper_mouth_face │ │ │ │ +raised_eyebrow │ │ │ │ +neutral_face │ │ │ │ +expressionless │ │ │ │ +no_mouth │ │ │ │ +dotted_line_face │ │ │ │ +face_in_clouds │ │ │ │ +unamused │ │ │ │ +roll_eyes │ │ │ │ +grimacing │ │ │ │ +face_exhaling │ │ │ │ +lying_face │ │ │ │ +shaking_face │ │ │ │ +relieved │ │ │ │ +drooling_face │ │ │ │ +sleeping │ │ │ │ +face_with_thermometer │ │ │ │ +face_with_head_bandage │ │ │ │ +nauseated_face │ │ │ │ +vomiting_face │ │ │ │ +sneezing_face │ │ │ │ +hot_face │ │ │ │ +cold_face │ │ │ │ +woozy_face │ │ │ │ +dizzy_face │ │ │ │ +face_with_spiral_eyes │ │ │ │ +exploding_head │ │ │ │ +cowboy_hat_face │ │ │ │ +partying_face │ │ │ │ +disguised_face │ │ │ │ +sunglasses │ │ │ │ +nerd_face │ │ │ │ +monocle_face │ │ │ │ +confused │ │ │ │ +face_with_diagonal_mouth │ │ │ │ +slightly_frowning_face │ │ │ │ +frowning_face │ │ │ │ +open_mouth │ │ │ │ +astonished │ │ │ │ +pleading_face │ │ │ │ +face_holding_back_tears │ │ │ │ +frowning │ │ │ │ +anguished │ │ │ │ +cold_sweat │ │ │ │ +disappointed_relieved │ │ │ │ +confounded │ │ │ │ +persevere │ │ │ │ +disappointed │ │ │ │ +tired_face │ │ │ │ +yawning_face │ │ │ │ +cursing_face │ │ │ │ +smiling_imp │ │ │ │ +skull_and_crossbones │ │ │ │ +clown_face │ │ │ │ +japanese_ogre │ │ │ │ +japanese_goblin │ │ │ │ +space_invader │ │ │ │ +smiley_cat │ │ │ │ +smile_cat │ │ │ │ +heart_eyes_cat │ │ │ │ +smirk_cat │ │ │ │ +kissing_cat │ │ │ │ +scream_cat │ │ │ │ +crying_cat_face │ │ │ │ +pouting_cat │ │ │ │ +see_no_evil │ │ │ │ +hear_no_evil │ │ │ │ +speak_no_evil │ │ │ │ +love_letter │ │ │ │ +gift_heart │ │ │ │ +sparkling_heart │ │ │ │ +heartpulse │ │ │ │ +heartbeat │ │ │ │ +revolving_hearts │ │ │ │ +two_hearts │ │ │ │ +heart_decoration │ │ │ │ +heavy_heart_exclamation │ │ │ │ +broken_heart │ │ │ │ +heart_on_fire │ │ │ │ +mending_heart │ │ │ │ +pink_heart │ │ │ │ +orange_heart │ │ │ │ +yellow_heart │ │ │ │ +green_heart │ │ │ │ +blue_heart │ │ │ │ +light_blue_heart │ │ │ │ +purple_heart │ │ │ │ +brown_heart │ │ │ │ +black_heart │ │ │ │ +grey_heart │ │ │ │ +white_heart │ │ │ │ +collision │ │ │ │ +sweat_drops │ │ │ │ +speech_balloon │ │ │ │ +eye_speech_bubble │ │ │ │ +left_speech_bubble │ │ │ │ +right_anger_bubble │ │ │ │ +thought_balloon │ │ │ │ +raised_back_of_hand │ │ │ │ +raised_hand_with_fingers_splayed │ │ │ │ +raised_hand │ │ │ │ +vulcan_salute │ │ │ │ +rightwards_hand │ │ │ │ +leftwards_hand │ │ │ │ +palm_down_hand │ │ │ │ +palm_up_hand │ │ │ │ +leftwards_pushing_hand │ │ │ │ +rightwards_pushing_hand │ │ │ │ +pinched_fingers │ │ │ │ +pinching_hand │ │ │ │ +crossed_fingers │ │ │ │ +hand_with_index_finger_and_thumb_crossed │ │ │ │ +love_you_gesture │ │ │ │ +call_me_hand │ │ │ │ +point_left │ │ │ │ +point_right │ │ │ │ +point_up_2 │ │ │ │ +middle_finger │ │ │ │ +point_down │ │ │ │ +point_up │ │ │ │ +index_pointing_at_the_viewer │ │ │ │ +thumbsup │ │ │ │ +thumbsdown │ │ │ │ +fist_raised │ │ │ │ +fist_oncoming │ │ │ │ +facepunch │ │ │ │ +fist_left │ │ │ │ +fist_right │ │ │ │ +raised_hands │ │ │ │ +heart_hands │ │ │ │ +open_hands │ │ │ │ +palms_up_together │ │ │ │ +handshake │ │ │ │ +writing_hand │ │ │ │ +nail_care │ │ │ │ +mechanical_arm │ │ │ │ +mechanical_leg │ │ │ │ +ear_with_hearing_aid │ │ │ │ +anatomical_heart │ │ │ │ +biting_lip │ │ │ │ +blond_haired_person │ │ │ │ +bearded_person │ │ │ │ +man_beard │ │ │ │ +woman_beard │ │ │ │ +red_haired_man │ │ │ │ +curly_haired_man │ │ │ │ +white_haired_man │ │ │ │ +bald_man │ │ │ │ +red_haired_woman │ │ │ │ +person_red_hair │ │ │ │ +curly_haired_woman │ │ │ │ +person_curly_hair │ │ │ │ +white_haired_woman │ │ │ │ +person_white_hair │ │ │ │ +bald_woman │ │ │ │ +person_bald │ │ │ │ +blond_haired_woman │ │ │ │ +blonde_woman │ │ │ │ +blond_haired_man │ │ │ │ +older_adult │ │ │ │ +older_man │ │ │ │ +older_woman │ │ │ │ +frowning_person │ │ │ │ +frowning_man │ │ │ │ +frowning_woman │ │ │ │ +pouting_face │ │ │ │ +pouting_man │ │ │ │ +pouting_woman │ │ │ │ +no_good_man │ │ │ │ +no_good_woman │ │ │ │ +ng_woman │ │ │ │ +ok_person │ │ │ │ +ok_woman │ │ │ │ +tipping_hand_person │ │ │ │ +information_desk_person │ │ │ │ +tipping_hand_man │ │ │ │ +sassy_man │ │ │ │ +tipping_hand_woman │ │ │ │ +sassy_woman │ │ │ │ +raising_hand │ │ │ │ +raising_hand_man │ │ │ │ +raising_hand_woman │ │ │ │ +deaf_person │ │ │ │ +deaf_man │ │ │ │ +deaf_woman │ │ │ │ +bowing_man │ │ │ │ +bowing_woman │ │ │ │ +facepalm │ │ │ │ +man_facepalming │ │ │ │ +woman_facepalming │ │ │ │ +man_shrugging │ │ │ │ +woman_shrugging │ │ │ │ +health_worker │ │ │ │ +man_health_worker │ │ │ │ +woman_health_worker │ │ │ │ +man_student │ │ │ │ +woman_student │ │ │ │ +man_teacher │ │ │ │ +woman_teacher │ │ │ │ +man_judge │ │ │ │ +woman_judge │ │ │ │ +man_farmer │ │ │ │ +woman_farmer │ │ │ │ +man_cook │ │ │ │ +woman_cook │ │ │ │ +mechanic │ │ │ │ +man_mechanic │ │ │ │ +woman_mechanic │ │ │ │ +factory_worker │ │ │ │ +man_factory_worker │ │ │ │ +woman_factory_worker │ │ │ │ +office_worker │ │ │ │ +man_office_worker │ │ │ │ +woman_office_worker │ │ │ │ +scientist │ │ │ │ +man_scientist │ │ │ │ +woman_scientist │ │ │ │ +technologist │ │ │ │ +man_technologist │ │ │ │ +woman_technologist │ │ │ │ +man_singer │ │ │ │ +woman_singer │ │ │ │ +man_artist │ │ │ │ +woman_artist │ │ │ │ +man_pilot │ │ │ │ +woman_pilot │ │ │ │ +astronaut │ │ │ │ +man_astronaut │ │ │ │ +woman_astronaut │ │ │ │ +firefighter │ │ │ │ +man_firefighter │ │ │ │ +woman_firefighter │ │ │ │ +police_officer │ │ │ │ +policeman │ │ │ │ +policewoman │ │ │ │ +detective │ │ │ │ +male_detective │ │ │ │ +female_detective │ │ │ │ +guardsman │ │ │ │ +guardswoman │ │ │ │ +construction_worker │ │ │ │ +construction_worker_man │ │ │ │ +construction_worker_woman │ │ │ │ +person_with_crown │ │ │ │ +princess │ │ │ │ +person_with_turban │ │ │ │ +man_with_turban │ │ │ │ +woman_with_turban │ │ │ │ +man_with_gua_pi_mao │ │ │ │ +woman_with_headscarf │ │ │ │ +person_in_tuxedo │ │ │ │ +man_in_tuxedo │ │ │ │ +woman_in_tuxedo │ │ │ │ +person_with_veil │ │ │ │ +man_with_veil │ │ │ │ +woman_with_veil │ │ │ │ +bride_with_veil │ │ │ │ +pregnant_woman │ │ │ │ +pregnant_man │ │ │ │ +pregnant_person │ │ │ │ +breast_feeding │ │ │ │ +woman_feeding_baby │ │ │ │ +man_feeding_baby │ │ │ │ +person_feeding_baby │ │ │ │ +mrs_claus │ │ │ │ +mx_claus │ │ │ │ +superhero │ │ │ │ +superhero_man │ │ │ │ +superhero_woman │ │ │ │ +supervillain │ │ │ │ +supervillain_man │ │ │ │ +supervillain_woman │ │ │ │ +mage_man │ │ │ │ +mage_woman │ │ │ │ +fairy_man │ │ │ │ +fairy_woman │ │ │ │ +vampire_man │ │ │ │ +vampire_woman │ │ │ │ +merperson │ │ │ │ +elf_woman │ │ │ │ +genie_man │ │ │ │ +genie_woman │ │ │ │ +zombie_man │ │ │ │ +zombie_woman │ │ │ │ +massage_man │ │ │ │ +massage_woman │ │ │ │ +haircut_man │ │ │ │ +haircut_woman │ │ │ │ +walking_man │ │ │ │ +walking_woman │ │ │ │ +standing_person │ │ │ │ +standing_man │ │ │ │ +standing_woman │ │ │ │ +kneeling_person │ │ │ │ +kneeling_man │ │ │ │ +kneeling_woman │ │ │ │ +person_with_probing_cane │ │ │ │ +man_with_probing_cane │ │ │ │ +woman_with_probing_cane │ │ │ │ +person_in_motorized_wheelchair │ │ │ │ +man_in_motorized_wheelchair │ │ │ │ +woman_in_motorized_wheelchair │ │ │ │ +person_in_manual_wheelchair │ │ │ │ +man_in_manual_wheelchair │ │ │ │ +woman_in_manual_wheelchair │ │ │ │ +running_man │ │ │ │ +running_woman │ │ │ │ +woman_dancing │ │ │ │ +man_dancing │ │ │ │ +business_suit_levitating │ │ │ │ +dancing_men │ │ │ │ +dancing_women │ │ │ │ +sauna_person │ │ │ │ +sauna_man │ │ │ │ +sauna_woman │ │ │ │ +climbing │ │ │ │ +climbing_man │ │ │ │ +climbing_woman │ │ │ │ +person_fencing │ │ │ │ +horse_racing │ │ │ │ +snowboarder │ │ │ │ +golfing_man │ │ │ │ +golfing_woman │ │ │ │ +surfing_man │ │ │ │ +surfing_woman │ │ │ │ +rowing_man │ │ │ │ +rowing_woman │ │ │ │ +swimming_man │ │ │ │ +swimming_woman │ │ │ │ +bouncing_ball_person │ │ │ │ +bouncing_ball_man │ │ │ │ +basketball_man │ │ │ │ +bouncing_ball_woman │ │ │ │ +basketball_woman │ │ │ │ +weight_lifting │ │ │ │ +weight_lifting_man │ │ │ │ +weight_lifting_woman │ │ │ │ +bicyclist │ │ │ │ +biking_man │ │ │ │ +biking_woman │ │ │ │ +mountain_bicyclist │ │ │ │ +mountain_biking_man │ │ │ │ +mountain_biking_woman │ │ │ │ +cartwheeling │ │ │ │ +man_cartwheeling │ │ │ │ +woman_cartwheeling │ │ │ │ +wrestling │ │ │ │ +men_wrestling │ │ │ │ +women_wrestling │ │ │ │ +water_polo │ │ │ │ +man_playing_water_polo │ │ │ │ +woman_playing_water_polo │ │ │ │ +handball_person │ │ │ │ +man_playing_handball │ │ │ │ +woman_playing_handball │ │ │ │ +juggling_person │ │ │ │ +man_juggling │ │ │ │ +woman_juggling │ │ │ │ +lotus_position │ │ │ │ +lotus_position_man │ │ │ │ +lotus_position_woman │ │ │ │ +sleeping_bed │ │ │ │ +people_holding_hands │ │ │ │ +two_women_holding_hands │ │ │ │ +two_men_holding_hands │ │ │ │ +couplekiss │ │ │ │ +couplekiss_man_woman │ │ │ │ +couplekiss_man_man │ │ │ │ +couplekiss_woman_woman │ │ │ │ +couple_with_heart │ │ │ │ +couple_with_heart_woman_man │ │ │ │ +couple_with_heart_man_man │ │ │ │ +couple_with_heart_woman_woman │ │ │ │ +family_man_woman_boy │ │ │ │ +family_man_woman_girl │ │ │ │ +family_man_woman_girl_boy │ │ │ │ +family_man_woman_boy_boy │ │ │ │ +family_man_woman_girl_girl │ │ │ │ +family_man_man_boy │ │ │ │ +family_man_man_girl │ │ │ │ +family_man_man_girl_boy │ │ │ │ +family_man_man_boy_boy │ │ │ │ +family_man_man_girl_girl │ │ │ │ +family_woman_woman_boy │ │ │ │ +family_woman_woman_girl │ │ │ │ +family_woman_woman_girl_boy │ │ │ │ +family_woman_woman_boy_boy │ │ │ │ +family_woman_woman_girl_girl │ │ │ │ +family_man_boy │ │ │ │ +family_man_boy_boy │ │ │ │ +family_man_girl │ │ │ │ +family_man_girl_boy │ │ │ │ +family_man_girl_girl │ │ │ │ +family_woman_boy │ │ │ │ +family_woman_boy_boy │ │ │ │ +family_woman_girl │ │ │ │ +family_woman_girl_boy │ │ │ │ +family_woman_girl_girl │ │ │ │ +speaking_head │ │ │ │ +bust_in_silhouette │ │ │ │ +busts_in_silhouette │ │ │ │ +people_hugging │ │ │ │ +footprints │ │ │ │ +monkey_face │ │ │ │ +orangutan │ │ │ │ +guide_dog │ │ │ │ +service_dog │ │ │ │ +fox_face │ │ │ │ +black_cat │ │ │ │ +racehorse │ │ │ │ +water_buffalo │ │ │ │ +pig_nose │ │ │ │ +dromedary_camel │ │ │ │ +elephant │ │ │ │ +rhinoceros │ │ │ │ +hippopotamus │ │ │ │ +chipmunk │ │ │ │ +hedgehog │ │ │ │ +polar_bear │ │ │ │ +panda_face │ │ │ │ +kangaroo │ │ │ │ +paw_prints │ │ │ │ +hatching_chick │ │ │ │ +baby_chick │ │ │ │ +hatched_chick │ │ │ │ +flamingo │ │ │ │ +black_bird │ │ │ │ +crocodile │ │ │ │ +dragon_face │ │ │ │ +sauropod │ │ │ │ +tropical_fish │ │ │ │ +blowfish │ │ │ │ +jellyfish │ │ │ │ +butterfly │ │ │ │ +honeybee │ │ │ │ +lady_beetle │ │ │ │ +cockroach │ │ │ │ +spider_web │ │ │ │ +scorpion │ │ │ │ +mosquito │ │ │ │ +cherry_blossom │ │ │ │ +white_flower │ │ │ │ +wilted_flower │ │ │ │ +hibiscus │ │ │ │ +sunflower │ │ │ │ +hyacinth │ │ │ │ +seedling │ │ │ │ +potted_plant │ │ │ │ +evergreen_tree │ │ │ │ +deciduous_tree │ │ │ │ +palm_tree │ │ │ │ +ear_of_rice │ │ │ │ +shamrock │ │ │ │ +four_leaf_clover │ │ │ │ +maple_leaf │ │ │ │ +fallen_leaf │ │ │ │ +empty_nest │ │ │ │ +nest_with_eggs │ │ │ │ +mushroom │ │ │ │ +watermelon │ │ │ │ +tangerine │ │ │ │ +mandarin │ │ │ │ +pineapple │ │ │ │ +green_apple │ │ │ │ +cherries │ │ │ │ +strawberry │ │ │ │ +blueberries │ │ │ │ +kiwi_fruit │ │ │ │ +eggplant │ │ │ │ +hot_pepper │ │ │ │ +bell_pepper │ │ │ │ +cucumber │ │ │ │ +leafy_green │ │ │ │ +broccoli │ │ │ │ +chestnut │ │ │ │ +ginger_root │ │ │ │ +croissant │ │ │ │ +baguette_bread │ │ │ │ +flatbread │ │ │ │ +pancakes │ │ │ │ +meat_on_bone │ │ │ │ +poultry_leg │ │ │ │ +cut_of_meat │ │ │ │ +hamburger │ │ │ │ +sandwich │ │ │ │ +stuffed_flatbread │ │ │ │ +fried_egg │ │ │ │ +shallow_pan_of_food │ │ │ │ +bowl_with_spoon │ │ │ │ +green_salad │ │ │ │ +canned_food │ │ │ │ +rice_cracker │ │ │ │ +rice_ball │ │ │ │ +spaghetti │ │ │ │ +sweet_potato │ │ │ │ +fried_shrimp │ │ │ │ +fish_cake │ │ │ │ +moon_cake │ │ │ │ +dumpling │ │ │ │ +fortune_cookie │ │ │ │ +takeout_box │ │ │ │ +icecream │ │ │ │ +shaved_ice │ │ │ │ +ice_cream │ │ │ │ +doughnut │ │ │ │ +birthday │ │ │ │ +chocolate_bar │ │ │ │ +lollipop │ │ │ │ +honey_pot │ │ │ │ +baby_bottle │ │ │ │ +milk_glass │ │ │ │ +champagne │ │ │ │ +wine_glass │ │ │ │ +cocktail │ │ │ │ +tropical_drink │ │ │ │ +clinking_glasses │ │ │ │ +tumbler_glass │ │ │ │ +pouring_liquid │ │ │ │ +cup_with_straw │ │ │ │ +bubble_tea │ │ │ │ +beverage_box │ │ │ │ +ice_cube │ │ │ │ +chopsticks │ │ │ │ +plate_with_cutlery │ │ │ │ +fork_and_knife │ │ │ │ +earth_africa │ │ │ │ +earth_americas │ │ │ │ +earth_asia │ │ │ │ +globe_with_meridians │ │ │ │ +world_map │ │ │ │ +mountain_snow │ │ │ │ +mountain │ │ │ │ +mount_fuji │ │ │ │ +beach_umbrella │ │ │ │ +desert_island │ │ │ │ +national_park │ │ │ │ +classical_building │ │ │ │ +building_construction │ │ │ │ +derelict_house │ │ │ │ +house_with_garden │ │ │ │ +post_office │ │ │ │ +european_post_office │ │ │ │ +hospital │ │ │ │ +love_hotel │ │ │ │ +convenience_store │ │ │ │ +department_store │ │ │ │ +japanese_castle │ │ │ │ +european_castle │ │ │ │ +tokyo_tower │ │ │ │ +statue_of_liberty │ │ │ │ +hindu_temple │ │ │ │ +synagogue │ │ │ │ +shinto_shrine │ │ │ │ +fountain │ │ │ │ +night_with_stars │ │ │ │ +cityscape │ │ │ │ +sunrise_over_mountains │ │ │ │ +city_sunset │ │ │ │ +city_sunrise │ │ │ │ +bridge_at_night │ │ │ │ +hotsprings │ │ │ │ +carousel_horse │ │ │ │ +playground_slide │ │ │ │ +ferris_wheel │ │ │ │ +roller_coaster │ │ │ │ +circus_tent │ │ │ │ +steam_locomotive │ │ │ │ +railway_car │ │ │ │ +bullettrain_side │ │ │ │ +bullettrain_front │ │ │ │ +light_rail │ │ │ │ +monorail │ │ │ │ +mountain_railway │ │ │ │ +oncoming_bus │ │ │ │ +trolleybus │ │ │ │ +ambulance │ │ │ │ +fire_engine │ │ │ │ +police_car │ │ │ │ +oncoming_police_car │ │ │ │ +oncoming_taxi │ │ │ │ +oncoming_automobile │ │ │ │ +blue_car │ │ │ │ +pickup_truck │ │ │ │ +articulated_lorry │ │ │ │ +racing_car │ │ │ │ +motorcycle │ │ │ │ +motor_scooter │ │ │ │ +manual_wheelchair │ │ │ │ +motorized_wheelchair │ │ │ │ +auto_rickshaw │ │ │ │ +kick_scooter │ │ │ │ +skateboard │ │ │ │ +roller_skate │ │ │ │ +motorway │ │ │ │ +railway_track │ │ │ │ +oil_drum │ │ │ │ +fuelpump │ │ │ │ +rotating_light │ │ │ │ +traffic_light │ │ │ │ +vertical_traffic_light │ │ │ │ +stop_sign │ │ │ │ +construction │ │ │ │ +ring_buoy │ │ │ │ +sailboat │ │ │ │ +speedboat │ │ │ │ +passenger_ship │ │ │ │ +motor_boat │ │ │ │ +airplane │ │ │ │ +small_airplane │ │ │ │ +flight_departure │ │ │ │ +flight_arrival │ │ │ │ +parachute │ │ │ │ +helicopter │ │ │ │ +suspension_railway │ │ │ │ +mountain_cableway │ │ │ │ +aerial_tramway │ │ │ │ +artificial_satellite │ │ │ │ +flying_saucer │ │ │ │ +bellhop_bell │ │ │ │ +hourglass │ │ │ │ +hourglass_flowing_sand │ │ │ │ +alarm_clock │ │ │ │ +stopwatch │ │ │ │ +timer_clock │ │ │ │ +mantelpiece_clock │ │ │ │ +clock1230 │ │ │ │ +clock130 │ │ │ │ +clock230 │ │ │ │ +clock330 │ │ │ │ +clock430 │ │ │ │ +clock530 │ │ │ │ +clock630 │ │ │ │ +clock730 │ │ │ │ +clock830 │ │ │ │ +clock930 │ │ │ │ +clock1030 │ │ │ │ +clock1130 │ │ │ │ +new_moon │ │ │ │ +waxing_crescent_moon │ │ │ │ +first_quarter_moon │ │ │ │ +waxing_gibbous_moon │ │ │ │ +full_moon │ │ │ │ +waning_gibbous_moon │ │ │ │ +last_quarter_moon │ │ │ │ +waning_crescent_moon │ │ │ │ +crescent_moon │ │ │ │ +new_moon_with_face │ │ │ │ +first_quarter_moon_with_face │ │ │ │ +last_quarter_moon_with_face │ │ │ │ +thermometer │ │ │ │ +full_moon_with_face │ │ │ │ +sun_with_face │ │ │ │ +ringed_planet │ │ │ │ +milky_way │ │ │ │ +partly_sunny │ │ │ │ +cloud_with_lightning_and_rain │ │ │ │ +sun_behind_small_cloud │ │ │ │ +sun_behind_large_cloud │ │ │ │ +sun_behind_rain_cloud │ │ │ │ +cloud_with_rain │ │ │ │ +cloud_with_snow │ │ │ │ +cloud_with_lightning │ │ │ │ +wind_face │ │ │ │ +closed_umbrella │ │ │ │ +open_umbrella │ │ │ │ +umbrella │ │ │ │ +parasol_on_ground │ │ │ │ +snowflake │ │ │ │ +snowman_with_snow │ │ │ │ +jack_o_lantern │ │ │ │ +christmas_tree │ │ │ │ +fireworks │ │ │ │ +sparkler │ │ │ │ +firecracker │ │ │ │ +sparkles │ │ │ │ +confetti_ball │ │ │ │ +tanabata_tree │ │ │ │ +wind_chime │ │ │ │ +rice_scene │ │ │ │ +red_envelope │ │ │ │ +reminder_ribbon │ │ │ │ +medal_military │ │ │ │ +medal_sports │ │ │ │ +1st_place_medal │ │ │ │ +2nd_place_medal │ │ │ │ +3rd_place_medal │ │ │ │ +baseball │ │ │ │ +softball │ │ │ │ +basketball │ │ │ │ +volleyball │ │ │ │ +football │ │ │ │ +rugby_football │ │ │ │ +flying_disc │ │ │ │ +cricket_game │ │ │ │ +field_hockey │ │ │ │ +ice_hockey │ │ │ │ +lacrosse │ │ │ │ +ping_pong │ │ │ │ +badminton │ │ │ │ +boxing_glove │ │ │ │ +martial_arts_uniform │ │ │ │ +goal_net │ │ │ │ +ice_skate │ │ │ │ +fishing_pole_and_fish │ │ │ │ +diving_mask │ │ │ │ +running_shirt_with_sash │ │ │ │ +curling_stone │ │ │ │ +crystal_ball │ │ │ │ +magic_wand │ │ │ │ +video_game │ │ │ │ +joystick │ │ │ │ +slot_machine │ │ │ │ +game_die │ │ │ │ +teddy_bear │ │ │ │ +mirror_ball │ │ │ │ +nesting_dolls │ │ │ │ +diamonds │ │ │ │ +chess_pawn │ │ │ │ +black_joker │ │ │ │ +flower_playing_cards │ │ │ │ +performing_arts │ │ │ │ +framed_picture │ │ │ │ +sewing_needle │ │ │ │ +eyeglasses │ │ │ │ +dark_sunglasses │ │ │ │ +lab_coat │ │ │ │ +safety_vest │ │ │ │ +one_piece_swimsuit │ │ │ │ +swim_brief │ │ │ │ +womans_clothes │ │ │ │ +folding_hand_fan │ │ │ │ +shopping │ │ │ │ +school_satchel │ │ │ │ +thong_sandal │ │ │ │ +mans_shoe │ │ │ │ +athletic_shoe │ │ │ │ +hiking_boot │ │ │ │ +flat_shoe │ │ │ │ +high_heel │ │ │ │ +ballet_shoes │ │ │ │ +hair_pick │ │ │ │ +womans_hat │ │ │ │ +mortar_board │ │ │ │ +billed_cap │ │ │ │ +military_helmet │ │ │ │ +rescue_worker_helmet │ │ │ │ +prayer_beads │ │ │ │ +lipstick │ │ │ │ +loud_sound │ │ │ │ +loudspeaker │ │ │ │ +postal_horn │ │ │ │ +musical_score │ │ │ │ +musical_note │ │ │ │ +studio_microphone │ │ │ │ +level_slider │ │ │ │ +control_knobs │ │ │ │ +microphone │ │ │ │ +headphones │ │ │ │ +saxophone │ │ │ │ +accordion │ │ │ │ +musical_keyboard │ │ │ │ +long_drum │ │ │ │ +telephone │ │ │ │ +telephone_receiver │ │ │ │ +low_battery │ │ │ │ +electric_plug │ │ │ │ +computer │ │ │ │ +desktop_computer │ │ │ │ +keyboard │ │ │ │ +computer_mouse │ │ │ │ +trackball │ │ │ │ +minidisc │ │ │ │ +floppy_disk │ │ │ │ +movie_camera │ │ │ │ +film_strip │ │ │ │ +film_projector │ │ │ │ +camera_flash │ │ │ │ +video_camera │ │ │ │ +mag_right │ │ │ │ +flashlight │ │ │ │ +izakaya_lantern │ │ │ │ +diya_lamp │ │ │ │ +notebook_with_decorative_cover │ │ │ │ +closed_book │ │ │ │ +open_book │ │ │ │ +green_book │ │ │ │ +blue_book │ │ │ │ +orange_book │ │ │ │ +notebook │ │ │ │ +page_with_curl │ │ │ │ +page_facing_up │ │ │ │ +newspaper │ │ │ │ +newspaper_roll │ │ │ │ +bookmark_tabs │ │ │ │ +bookmark │ │ │ │ +moneybag │ │ │ │ +money_with_wings │ │ │ │ +credit_card │ │ │ │ +envelope │ │ │ │ +incoming_envelope │ │ │ │ +envelope_with_arrow │ │ │ │ +outbox_tray │ │ │ │ +inbox_tray │ │ │ │ +mailbox_closed │ │ │ │ +mailbox_with_mail │ │ │ │ +mailbox_with_no_mail │ │ │ │ +ballot_box │ │ │ │ +black_nib │ │ │ │ +fountain_pen │ │ │ │ +paintbrush │ │ │ │ +briefcase │ │ │ │ +file_folder │ │ │ │ +open_file_folder │ │ │ │ +card_index_dividers │ │ │ │ +calendar │ │ │ │ +spiral_notepad │ │ │ │ +spiral_calendar │ │ │ │ +card_index │ │ │ │ +chart_with_upwards_trend │ │ │ │ +chart_with_downwards_trend │ │ │ │ +bar_chart │ │ │ │ +clipboard │ │ │ │ +round_pushpin │ │ │ │ +paperclip │ │ │ │ +paperclips │ │ │ │ +straight_ruler │ │ │ │ +triangular_ruler │ │ │ │ +scissors │ │ │ │ +card_file_box │ │ │ │ +file_cabinet │ │ │ │ +wastebasket │ │ │ │ +lock_with_ink_pen │ │ │ │ +closed_lock_with_key │ │ │ │ +hammer_and_pick │ │ │ │ +hammer_and_wrench │ │ │ │ +crossed_swords │ │ │ │ +boomerang │ │ │ │ +bow_and_arrow │ │ │ │ +carpentry_saw │ │ │ │ +screwdriver │ │ │ │ +nut_and_bolt │ │ │ │ +balance_scale │ │ │ │ +probing_cane │ │ │ │ +test_tube │ │ │ │ +petri_dish │ │ │ │ +microscope │ │ │ │ +telescope │ │ │ │ +satellite │ │ │ │ +drop_of_blood │ │ │ │ +adhesive_bandage │ │ │ │ +stethoscope │ │ │ │ +elevator │ │ │ │ +couch_and_lamp │ │ │ │ +mouse_trap │ │ │ │ +lotion_bottle │ │ │ │ +safety_pin │ │ │ │ +roll_of_paper │ │ │ │ +toothbrush │ │ │ │ +fire_extinguisher │ │ │ │ +shopping_cart │ │ │ │ +headstone │ │ │ │ +funeral_urn │ │ │ │ +nazar_amulet │ │ │ │ +identification_card │ │ │ │ +put_litter_in_its_place │ │ │ │ +potable_water │ │ │ │ +wheelchair │ │ │ │ +restroom │ │ │ │ +baby_symbol │ │ │ │ +passport_control │ │ │ │ +baggage_claim │ │ │ │ +left_luggage │ │ │ │ +children_crossing │ │ │ │ +no_entry │ │ │ │ +no_entry_sign │ │ │ │ +no_bicycles │ │ │ │ +no_smoking │ │ │ │ +do_not_litter │ │ │ │ +non-potable_water │ │ │ │ +no_pedestrians │ │ │ │ +no_mobile_phones │ │ │ │ +underage │ │ │ │ +radioactive │ │ │ │ +biohazard │ │ │ │ +arrow_up │ │ │ │ +arrow_upper_right │ │ │ │ +arrow_right │ │ │ │ +arrow_lower_right │ │ │ │ +arrow_down │ │ │ │ +arrow_lower_left │ │ │ │ +arrow_left │ │ │ │ +arrow_upper_left │ │ │ │ +arrow_up_down │ │ │ │ +left_right_arrow │ │ │ │ +leftwards_arrow_with_hook │ │ │ │ +arrow_right_hook │ │ │ │ +arrow_heading_up │ │ │ │ +arrow_heading_down │ │ │ │ +arrows_clockwise │ │ │ │ +arrows_counterclockwise │ │ │ │ +place_of_worship │ │ │ │ +atom_symbol │ │ │ │ +star_of_david │ │ │ │ +wheel_of_dharma │ │ │ │ +yin_yang │ │ │ │ +latin_cross │ │ │ │ +orthodox_cross │ │ │ │ +star_and_crescent │ │ │ │ +peace_symbol │ │ │ │ +six_pointed_star │ │ │ │ +scorpius │ │ │ │ +sagittarius │ │ │ │ +capricorn │ │ │ │ +aquarius │ │ │ │ +ophiuchus │ │ │ │ +twisted_rightwards_arrows │ │ │ │ +repeat_one │ │ │ │ +arrow_forward │ │ │ │ +fast_forward │ │ │ │ +next_track_button │ │ │ │ +play_or_pause_button │ │ │ │ +arrow_backward │ │ │ │ +previous_track_button │ │ │ │ +arrow_up_small │ │ │ │ +arrow_double_up │ │ │ │ +arrow_down_small │ │ │ │ +arrow_double_down │ │ │ │ +pause_button │ │ │ │ +stop_button │ │ │ │ +record_button │ │ │ │ +eject_button │ │ │ │ +low_brightness │ │ │ │ +high_brightness │ │ │ │ +signal_strength │ │ │ │ +wireless │ │ │ │ +vibration_mode │ │ │ │ +mobile_phone_off │ │ │ │ +female_sign │ │ │ │ +male_sign │ │ │ │ +transgender_symbol │ │ │ │ +heavy_multiplication_x │ │ │ │ +heavy_plus_sign │ │ │ │ +heavy_minus_sign │ │ │ │ +heavy_division_sign │ │ │ │ +heavy_equals_sign │ │ │ │ +infinity │ │ │ │ +bangbang │ │ │ │ +interrobang │ │ │ │ +question │ │ │ │ +grey_question │ │ │ │ +grey_exclamation │ │ │ │ +exclamation │ │ │ │ +heavy_exclamation_mark │ │ │ │ +wavy_dash │ │ │ │ +currency_exchange │ │ │ │ +heavy_dollar_sign │ │ │ │ +medical_symbol │ │ │ │ +fleur_de_lis │ │ │ │ +name_badge │ │ │ │ +beginner │ │ │ │ +white_check_mark │ │ │ │ +ballot_box_with_check │ │ │ │ +heavy_check_mark │ │ │ │ +negative_squared_cross_mark │ │ │ │ +curly_loop │ │ │ │ +part_alternation_mark │ │ │ │ +eight_spoked_asterisk │ │ │ │ +eight_pointed_black_star │ │ │ │ +copyright │ │ │ │ +registered │ │ │ │ +asterisk │ │ │ │ +keycap_ten │ │ │ │ +capital_abcd │ │ │ │ +information_source │ │ │ │ +ideograph_advantage │ │ │ │ +congratulations │ │ │ │ +red_circle │ │ │ │ +orange_circle │ │ │ │ +yellow_circle │ │ │ │ +green_circle │ │ │ │ +large_blue_circle │ │ │ │ +purple_circle │ │ │ │ +brown_circle │ │ │ │ +black_circle │ │ │ │ +white_circle │ │ │ │ +red_square │ │ │ │ +orange_square │ │ │ │ +yellow_square │ │ │ │ +green_square │ │ │ │ +blue_square │ │ │ │ +purple_square │ │ │ │ +brown_square │ │ │ │ +black_large_square │ │ │ │ +white_large_square │ │ │ │ +black_medium_square │ │ │ │ +white_medium_square │ │ │ │ +black_medium_small_square │ │ │ │ +white_medium_small_square │ │ │ │ +black_small_square │ │ │ │ +white_small_square │ │ │ │ +large_orange_diamond │ │ │ │ +large_blue_diamond │ │ │ │ +small_orange_diamond │ │ │ │ +small_blue_diamond │ │ │ │ +small_red_triangle │ │ │ │ +small_red_triangle_down │ │ │ │ +diamond_shape_with_a_dot_inside │ │ │ │ +radio_button │ │ │ │ +white_square_button │ │ │ │ +black_square_button │ │ │ │ +checkered_flag │ │ │ │ +triangular_flag_on_post │ │ │ │ +crossed_flags │ │ │ │ +black_flag │ │ │ │ +white_flag │ │ │ │ +rainbow_flag │ │ │ │ +transgender_flag │ │ │ │ +pirate_flag │ │ │ │ +ascension_island │ │ │ │ +united_arab_emirates │ │ │ │ +afghanistan │ │ │ │ +antigua_barbuda │ │ │ │ +anguilla │ │ │ │ +antarctica │ │ │ │ +argentina │ │ │ │ +american_samoa │ │ │ │ +australia │ │ │ │ +aland_islands │ │ │ │ +azerbaijan │ │ │ │ +bosnia_herzegovina │ │ │ │ +barbados │ │ │ │ +bangladesh │ │ │ │ +burkina_faso │ │ │ │ +bulgaria │ │ │ │ +st_barthelemy │ │ │ │ +caribbean_netherlands │ │ │ │ +bouvet_island │ │ │ │ +botswana │ │ │ │ +cocos_islands │ │ │ │ +congo_kinshasa │ │ │ │ +central_african_republic │ │ │ │ +congo_brazzaville │ │ │ │ +switzerland │ │ │ │ +cote_divoire │ │ │ │ +cook_islands │ │ │ │ +cameroon │ │ │ │ +colombia │ │ │ │ +clipperton_island │ │ │ │ +costa_rica │ │ │ │ +cape_verde │ │ │ │ +christmas_island │ │ │ │ +czech_republic │ │ │ │ +diego_garcia │ │ │ │ +djibouti │ │ │ │ +dominica │ │ │ │ +dominican_republic │ │ │ │ +ceuta_melilla │ │ │ │ +western_sahara │ │ │ │ +ethiopia │ │ │ │ +european_union │ │ │ │ +falkland_islands │ │ │ │ +micronesia │ │ │ │ +faroe_islands │ │ │ │ +french_guiana │ │ │ │ +guernsey │ │ │ │ +gibraltar │ │ │ │ +greenland │ │ │ │ +guadeloupe │ │ │ │ +equatorial_guinea │ │ │ │ +south_georgia_south_sandwich_islands │ │ │ │ +guatemala │ │ │ │ +guinea_bissau │ │ │ │ +hong_kong │ │ │ │ +heard_mcdonald_islands │ │ │ │ +honduras │ │ │ │ +canary_islands │ │ │ │ +indonesia │ │ │ │ +isle_of_man │ │ │ │ +british_indian_ocean_territory │ │ │ │ +kyrgyzstan │ │ │ │ +cambodia │ │ │ │ +kiribati │ │ │ │ +st_kitts_nevis │ │ │ │ +north_korea │ │ │ │ +cayman_islands │ │ │ │ +kazakhstan │ │ │ │ +st_lucia │ │ │ │ +liechtenstein │ │ │ │ +sri_lanka │ │ │ │ +lithuania │ │ │ │ +luxembourg │ │ │ │ +montenegro │ │ │ │ +st_martin │ │ │ │ +madagascar │ │ │ │ +marshall_islands │ │ │ │ +macedonia │ │ │ │ +mongolia │ │ │ │ +northern_mariana_islands │ │ │ │ +martinique │ │ │ │ +mauritania │ │ │ │ +montserrat │ │ │ │ +mauritius │ │ │ │ +maldives │ │ │ │ +malaysia │ │ │ │ +mozambique │ │ │ │ +new_caledonia │ │ │ │ +norfolk_island │ │ │ │ +nicaragua │ │ │ │ +netherlands │ │ │ │ +new_zealand │ │ │ │ +french_polynesia │ │ │ │ +papua_new_guinea │ │ │ │ +philippines │ │ │ │ +pakistan │ │ │ │ +st_pierre_miquelon │ │ │ │ +pitcairn_islands │ │ │ │ +puerto_rico │ │ │ │ +palestinian_territories │ │ │ │ +portugal │ │ │ │ +paraguay │ │ │ │ +saudi_arabia │ │ │ │ +solomon_islands │ │ │ │ +seychelles │ │ │ │ +singapore │ │ │ │ +st_helena │ │ │ │ +slovenia │ │ │ │ +svalbard_jan_mayen │ │ │ │ +slovakia │ │ │ │ +sierra_leone │ │ │ │ +san_marino │ │ │ │ +suriname │ │ │ │ +south_sudan │ │ │ │ +sao_tome_principe │ │ │ │ +el_salvador │ │ │ │ +sint_maarten │ │ │ │ +swaziland │ │ │ │ +tristan_da_cunha │ │ │ │ +turks_caicos_islands │ │ │ │ +french_southern_territories │ │ │ │ +thailand │ │ │ │ +tajikistan │ │ │ │ +timor_leste │ │ │ │ +turkmenistan │ │ │ │ +trinidad_tobago │ │ │ │ +tanzania │ │ │ │ +us_outlying_islands │ │ │ │ +united_nations │ │ │ │ +uzbekistan │ │ │ │ +vatican_city │ │ │ │ +st_vincent_grenadines │ │ │ │ +venezuela │ │ │ │ +british_virgin_islands │ │ │ │ +us_virgin_islands │ │ │ │ +wallis_futuna │ │ │ │ +south_africa │ │ │ │ +zimbabwe │ │ │ │ +scotland │ │ │ │ +emojis-0.1.4.1-IVrHw6bUYsNFXtMQtJeHjU │ │ │ │ stimes: positive multiplier expected │ │ │ │ -'ValidRange │ │ │ │ -ValidRange │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ +emojis-0.1.4.1-IVrHw6bUYsNFXtMQtJeHjU:Trie.Trie │ │ │ │ +System/Console/CmdArgs/Text.hs:102:19-53|z1 : zs │ │ │ │ fromJust │ │ │ │ -'UArrayAddr │ │ │ │ -'UArrayBA │ │ │ │ -UArrayBackend │ │ │ │ -'MUArray │ │ │ │ -'MUArrayAddr │ │ │ │ -'MUArrayMBA │ │ │ │ -MUArrayBackend │ │ │ │ -Basement.UArray │ │ │ │ -toConstr │ │ │ │ -./Basement/UArray/Base.hs │ │ │ │ -Basement.UArray.Base │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UArray.Base.ValidRange │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UArray.Base.UArray │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UArray.Base.UArrayBA │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UArray.Base.UArrayAddr │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UArray.Base.MUArray │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UArray.Base.MUArrayMBA │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.UArray.Base.MUArrayAddr │ │ │ │ -Basement.String.CaseMapping │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -Encoding │ │ │ │ -Basement.String.Encoding.Encoding │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.Encoding.C:Encoding │ │ │ │ -./Basement/String/Encoding/UTF16.hs │ │ │ │ -'InvalidUnicode │ │ │ │ -'InvalidContinuation │ │ │ │ -Basement/String/Encoding/UTF16.hs:35:19-20|case │ │ │ │ -InvalidUnicode │ │ │ │ -InvalidContinuation │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -Basement.String.Encoding.UTF16 │ │ │ │ -UTF16_Invalid │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.UTF16.UTF16 │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.UTF16.InvalidContinuation │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.UTF16.InvalidUnicode │ │ │ │ -'UTF32_Invalid │ │ │ │ -toEnum{UTF32_Invalid}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{UTF32_Invalid}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{UTF32_Invalid}: tried to take `pred' of first tag in enumeration │ │ │ │ -./Basement/String/Encoding/UTF32.hs │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -Basement.String.Encoding.UTF32 │ │ │ │ -UTF32_Invalid │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.UTF32.UTF32_Invalid │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.UTF32.UTF32 │ │ │ │ -Basement/String/Encoding/ASCII7.hs:43:29-30|case │ │ │ │ -./Basement/String/Encoding/ASCII7.hs │ │ │ │ -'CharNotAscii │ │ │ │ -'ByteOutOfBound │ │ │ │ -CharNotAscii │ │ │ │ -ByteOutOfBound │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -Basement.String.Encoding.ASCII7 │ │ │ │ -ASCII7_Invalid │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.ASCII7.ASCII7 │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.ASCII7.ByteOutOfBound │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.ASCII7.CharNotAscii │ │ │ │ -./Basement/String/Encoding/ISO_8859_1.hs │ │ │ │ -'ISO_8859_1 │ │ │ │ -ISO_8859_1 │ │ │ │ -'NotISO_8859_1 │ │ │ │ -NotISO_8859_1 │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -Basement.String.Encoding.ISO_8859_1 │ │ │ │ -ISO_8859_1_Invalid │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.ISO_8859_1.ISO_8859_1 │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.String.Encoding.ISO_8859_1.NotISO_8859_1 │ │ │ │ -'Base16Escape │ │ │ │ -Base16Escape │ │ │ │ -Basement.Base16 │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -0000000000000000111111111111111122222222222222223333333333333333444444444444444455555555555555556666666666666666777777777777777788888888888888889999999999999999aaaaaaaaaaaaaaaabbbbbbbbbbbbbbbbccccccccccccccccddddddddddddddddeeeeeeeeeeeeeeeeffffffffffffffff │ │ │ │ -0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef0123456789abcdef │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Base16.Table │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Base16.Base16Escape │ │ │ │ -'C:ByteSwap │ │ │ │ -ByteSwap │ │ │ │ -'BigEndian │ │ │ │ -'LittleEndian │ │ │ │ -Endianness │ │ │ │ -Basement.Endianness │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -BE {unBE = │ │ │ │ -LE {unLE = │ │ │ │ -BigEndian │ │ │ │ -LittleEndian │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Endianness.LittleEndian │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Endianness.BigEndian │ │ │ │ -'NonEmptyCollectionIsEmpty │ │ │ │ -'InvalidRecast │ │ │ │ -'RecastDestinationSize │ │ │ │ -RecastDestinationSize │ │ │ │ -'RecastSourceSize │ │ │ │ -RecastSourceSize │ │ │ │ -./Basement/Exception.hs │ │ │ │ -'OutOfBound │ │ │ │ -'OOB_Index │ │ │ │ -'OOB_MemCopy │ │ │ │ -'OOB_MemSet │ │ │ │ -'OOB_Write │ │ │ │ -'OOB_Read │ │ │ │ -OutOfBoundOperation │ │ │ │ -OutOfBound │ │ │ │ -OOB_Index │ │ │ │ -OOB_MemCopy │ │ │ │ -OOB_MemSet │ │ │ │ -OOB_Write │ │ │ │ -OOB_Read │ │ │ │ -InvalidRecast │ │ │ │ -RecastSourceSize │ │ │ │ -RecastDestinationSize │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -Basement.Exception │ │ │ │ -OutOfBound │ │ │ │ -InvalidRecast │ │ │ │ -NonEmptyCollectionIsEmpty │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.NonEmptyCollectionIsEmpty │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.InvalidRecast │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OutOfBound │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OOB_Read │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OOB_Write │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OOB_MemSet │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OOB_MemCopy │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Exception.OOB_Index │ │ │ │ -'BuildingState │ │ │ │ -BuildingState │ │ │ │ -Basement.MutableBuilder │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.MutableBuilder.BuildingState │ │ │ │ -'FinalForeign │ │ │ │ -'FinalPtr │ │ │ │ -FinalPtr │ │ │ │ -Basement.FinalPtr │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.FinalPtr.FinalPtr │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.FinalPtr.FinalForeign │ │ │ │ -Basement.Nat │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -Subtractive │ │ │ │ -Basement.Numerical.Subtractive │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -'Unpinned │ │ │ │ -PinnedStatus │ │ │ │ -Basement.Compat.Primitive │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Compat.Primitive.Pinned │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq:Basement.Compat.Primitive.Unpinned │ │ │ │ -Basement.Compat.MonadTrans │ │ │ │ -basement-0.0.16-BfyNzEWMETK5oEKvGCZtuq │ │ │ │ -'DateTime │ │ │ │ -'TimeOfDay │ │ │ │ -'TimezoneOffset │ │ │ │ -'Saturday │ │ │ │ -'Thursday │ │ │ │ -'Wednesday │ │ │ │ -'Tuesday │ │ │ │ -'December │ │ │ │ -'November │ │ │ │ -'October │ │ │ │ -'September │ │ │ │ -'February │ │ │ │ -'January │ │ │ │ -'ElapsedP │ │ │ │ -'Elapsed │ │ │ │ -'Minutes │ │ │ │ -'C:TimeInterval │ │ │ │ -TimeInterval │ │ │ │ -'Seconds │ │ │ │ +
│ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ + │ │ │ │ + colspan=' │ │ │ │ + style=' │ │ │ │ +padding-left: │ │ │ │ +white-space:nowrap; │ │ │ │ +./System/Console/CmdArgs/Text.hs │ │ │ │ +TextFormat │ │ │ │ +System.Console.CmdArgs.Text │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud │ │ │ │ +System/Console/CmdArgs/Text.hs:57:39-40|case │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Text.Line │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Text.Cols │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Text.HTML │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Text.Wrap │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'NanoSeconds │ │ │ │ -Time.Types.NanoSeconds │ │ │ │ -Time.Types.Seconds │ │ │ │ -Time.Types.Minutes │ │ │ │ -Time.Types.Hours │ │ │ │ -Time.Types.Elapsed │ │ │ │ -Time.Types.ElapsedP │ │ │ │ -Time.Types.Month │ │ │ │ -toEnum{Month}: tag ( │ │ │ │ -succ{Month}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{Month}: tried to take `pred' of first tag in enumeration │ │ │ │ -Time.Types.WeekDay │ │ │ │ -toEnum{WeekDay}: tag ( │ │ │ │ +System.Console.CmdArgs.Verbosity.Verbosity │ │ │ │ +toEnum{Verbosity}: tag ( │ │ │ │ ) is outside of enumeration's range (0, │ │ │ │ -succ{WeekDay}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{WeekDay}: tried to take `pred' of first tag in enumeration │ │ │ │ -./Time/Types.hs │ │ │ │ -Time.Types.TimezoneOffset │ │ │ │ -timezoneOffsetToMinutes │ │ │ │ -Time.Types.Date │ │ │ │ -Time.Types.TimeOfDay │ │ │ │ -Time.Types.DateTime │ │ │ │ -, dtTime = │ │ │ │ -DateTime {dtDate = │ │ │ │ -, todNSec = │ │ │ │ -, todSec = │ │ │ │ -, todMin = │ │ │ │ -TimeOfDay {todHour = │ │ │ │ -December, dateDay = │ │ │ │ -November, dateDay = │ │ │ │ -October, dateDay = │ │ │ │ -September, dateDay = │ │ │ │ -August, dateDay = │ │ │ │ -July, dateDay = │ │ │ │ -June, dateDay = │ │ │ │ -May, dateDay = │ │ │ │ -April, dateDay = │ │ │ │ -March, dateDay = │ │ │ │ -February, dateDay = │ │ │ │ -January, dateDay = │ │ │ │ -, dateMonth = │ │ │ │ -Date {dateYear = │ │ │ │ -dateMonth │ │ │ │ -dateYear │ │ │ │ -Saturday │ │ │ │ -Thursday │ │ │ │ -Wednesday │ │ │ │ -December │ │ │ │ -November │ │ │ │ -September │ │ │ │ -February │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ -Time.Types │ │ │ │ -NanoSeconds │ │ │ │ -ElapsedP │ │ │ │ -TimezoneOffset │ │ │ │ -TimeOfDay │ │ │ │ -DateTime │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.DateTime │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.TimeOfDay │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Date │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Sunday │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Monday │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Tuesday │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Wednesday │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Thursday │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Friday │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.Saturday │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.January │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.February │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.March │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.April │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.May │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.June │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.July │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.August │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.September │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.October │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.November │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.December │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.ElapsedP │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Time.Types.C:TimeInterval │ │ │ │ -'C:Timeable │ │ │ │ -Timeable │ │ │ │ -Data.Hourglass.Time │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Time.C:Time │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Time.C:Timeable │ │ │ │ -'ISO8601_DateAndTime │ │ │ │ -'ISO8601_Date │ │ │ │ -'C:TimeFormat │ │ │ │ -TimeFormat │ │ │ │ -'TimeFormatString │ │ │ │ -TimeFormatString │ │ │ │ -'Format_Fct │ │ │ │ -'Format_Text │ │ │ │ -'Format_Precision │ │ │ │ -'Format_Spaces │ │ │ │ -'Format_Tz_Offset │ │ │ │ -'Format_TzHM │ │ │ │ -'Format_TzHM_Colon │ │ │ │ -'Format_TzHM_Colon_Z │ │ │ │ -'Format_TimezoneName │ │ │ │ -'Format_NanoSecond │ │ │ │ -'Format_MicroSecond │ │ │ │ -'Format_MilliSecond │ │ │ │ -'Format_UnixSecond │ │ │ │ -'Format_Second │ │ │ │ -'Format_Minute │ │ │ │ -'Format_Hour │ │ │ │ -'Format_Day2 │ │ │ │ -'Format_Day │ │ │ │ -'Format_DayYear │ │ │ │ -'Format_MonthName_Short │ │ │ │ -'Format_Month2 │ │ │ │ -'Format_Month │ │ │ │ -'Format_Year │ │ │ │ -'Format_Year4 │ │ │ │ -'Format_Year2 │ │ │ │ -TimeFormatElem │ │ │ │ -'TimeFormatFct │ │ │ │ -TimeFormatFct │ │ │ │ -invalid precision format │ │ │ │ -implemented printing format: │ │ │ │ -unknown month: │ │ │ │ -unexpected char, got: │ │ │ │ -unimplemened parsing format: │ │ │ │ -./Data/Hourglass/Format.hs │ │ │ │ -Data.Hourglass.Format │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ -not digits chars: │ │ │ │ -invalid timezone format │ │ │ │ -no digits chars: │ │ │ │ -not a digit chars in │ │ │ │ -not enough chars: expecting │ │ │ │ -TimeFormatString │ │ │ │ -Format_Text │ │ │ │ -Format_Fct │ │ │ │ -Format_Spaces │ │ │ │ -Format_Tz_Offset │ │ │ │ -Format_TzHM │ │ │ │ -Format_TzHM_Colon │ │ │ │ -Format_TzHM_Colon_Z │ │ │ │ -Format_TimezoneName │ │ │ │ -Format_Precision │ │ │ │ -Format_NanoSecond │ │ │ │ -Format_MicroSecond │ │ │ │ -Format_MilliSecond │ │ │ │ -Format_UnixSecond │ │ │ │ -Format_Second │ │ │ │ -Format_Minute │ │ │ │ -Format_Hour │ │ │ │ -Format_Day2 │ │ │ │ -Format_Day │ │ │ │ -Format_DayYear │ │ │ │ -Format_MonthName_Short │ │ │ │ -Format_Month2 │ │ │ │ -Format_Month │ │ │ │ -Format_Year │ │ │ │ -Format_Year4 │ │ │ │ -Format_Year2 │ │ │ │ -ISO8601_DateAndTime │ │ │ │ -ISO8601_Date │ │ │ │ -Data/Hourglass/Format.hs:71:20-21|case │ │ │ │ -Negative exponent │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.ISO8601_DateAndTime │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.ISO8601_Date │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Year2 │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Year4 │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Year │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Month │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Month2 │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_MonthName_Short │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_DayYear │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Day │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Day2 │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Hour │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Minute │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Second │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_UnixSecond │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_MilliSecond │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_MicroSecond │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_NanoSecond │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Precision │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_TimezoneName │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_TzHM_Colon_Z │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_TzHM_Colon │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_TzHM │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Tz_Offset │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Spaces │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Text │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.Format_Fct │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Format.TimeFormatFct │ │ │ │ -'LocalTime │ │ │ │ -LocalTime │ │ │ │ -Data.Hourglass.Local │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7:Data.Hourglass.Local.LocalTime │ │ │ │ -./Data/Hourglass/Calendar.hs │ │ │ │ -Data.Hourglass.Calendar │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ -Data.Hourglass.Utils │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ -Data.Hourglass.Internal.Unix │ │ │ │ -hourglass-0.2.12-FYsB00XhYk79BzEwvOHWI7 │ │ │ │ -'SysRandom │ │ │ │ -SystemRandom │ │ │ │ -'C:CryptoRandomGen │ │ │ │ -CryptoRandomGen │ │ │ │ -'InXCalls │ │ │ │ -'InXBytes │ │ │ │ -'NotSoon │ │ │ │ +succ{Verbosity}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Verbosity}: tried to take `pred' of first tag in enumeration │ │ │ │ +./System/Console/CmdArgs/Verbosity.hs │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud │ │ │ │ +System.Console.CmdArgs.Verbosity │ │ │ │ +Verbosity │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Verbosity.Quiet │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Verbosity.Normal │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Verbosity.Loud │ │ │ │ +System.Console.CmdArgs.Explicit.expandArgsAt, over 15 @ directives deep: │ │ │ │ +System.Console.CmdArgs.Explicit.expandArgsAt, recursion in @ directives: │ │ │ │ +./System/Console/CmdArgs/Explicit/ExpandArgsAt.hs │ │ │ │ +System.Console.CmdArgs.Explicit.ExpandArgsAt │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud │ │ │ │ +Commands: │ │ │ │ +[COMMAND] ... │ │ │ │ +[OPTIONS] │ │ │ │ +'HelpFormatZsh │ │ │ │ +'HelpFormatBash │ │ │ │ +'HelpFormatAll │ │ │ │ +'HelpFormatOne │ │ │ │ +'HelpFormatDefault │ │ │ │ +HelpFormat │ │ │ │ +toEnum{HelpFormat}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{HelpFormat}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{HelpFormat}: tried to take `pred' of first tag in enumeration │ │ │ │ +./System/Console/CmdArgs/Explicit/Help.hs │ │ │ │ +System.Console.CmdArgs.Explicit.Help │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud │ │ │ │ +HelpFormatZsh │ │ │ │ +HelpFormatBash │ │ │ │ +HelpFormatAll │ │ │ │ +HelpFormatOne │ │ │ │ +HelpFormatDefault │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Help.HelpFormatDefault │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Help.HelpFormatOne │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Help.HelpFormatAll │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Help.HelpFormatBash │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Help.HelpFormatZsh │ │ │ │ +'Ambiguous │ │ │ │ +'NotFound │ │ │ │ +LookupName │ │ │ │ +Unknown flag: -- │ │ │ │ +Flag requires argument: -- │ │ │ │ +Unhandled argument to flag, none expected: -- │ │ │ │ +Missing mode, wanted any of: │ │ │ │ +Unknown flag: - │ │ │ │ +Flag requires argument: - │ │ │ │ +Unhandled argument to flag, none expected: - │ │ │ │ +', could be any of: │ │ │ │ +Ambiguous │ │ │ │ +none expected: │ │ │ │ + expected: │ │ │ │ +at most │ │ │ │ +Unhandled argument, │ │ │ │ +System/Console/CmdArgs/Explicit/Process.hs:(107,1)-(114,42)|function processArg │ │ │ │ + unnamed arguments, but got only │ │ │ │ +Expected │ │ │ │ +./System/Console/CmdArgs/Explicit/Process.hs │ │ │ │ +System.Console.CmdArgs.Explicit.Process │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +at least │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Process.NotFound │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Process.Ambiguous │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Process.Found │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Process.S │ │ │ │ +expected boolean value (true/false) │ │ │ │ +disabled │ │ │ │ +Sanity check failed, multiple │ │ │ │ +Empty names │ │ │ │ +Empty group contents │ │ │ │ +Empty group name │ │ │ │ +flag names │ │ │ │ +'FlagOptRare │ │ │ │ +'FlagOpt │ │ │ │ +'FlagNone │ │ │ │ +'FlagReq │ │ │ │ +FlagInfo │ │ │ │ +System.Console.CmdArgs.Explicit.Type │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud │ │ │ │ +System/Console/CmdArgs/Explicit/Type.hs:(121,1)-(122,31)|function fromFlagOpt │ │ │ │ +FlagNone │ │ │ │ +FlagOptRare │ │ │ │ +FlagOpt │ │ │ │ +, groupNamed = │ │ │ │ +, groupHidden = │ │ │ │ +Group {groupUnnamed = │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +System/Console/CmdArgs/Explicit/Type.hs:117:17-18|case │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Type.Mode │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Type.Arg │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Type.Flag │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Type.FlagReq │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Type.FlagOpt │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Type.FlagOptRare │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Type.FlagNone │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Type.Group │ │ │ │ +./System/Console/CmdArgs/Explicit/Complete.hs │ │ │ │ +FILE/DIR │ │ │ │ +DIR/FILE │ │ │ │ +'CompleteDir │ │ │ │ +'CompleteFile │ │ │ │ +'CompleteValue │ │ │ │ +Complete │ │ │ │ +System.Console.CmdArgs.Explicit.Complete │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud │ │ │ │ +echo TODO: help add Zsh completions to cmdargs programs │ │ │ │ +complete -o bashdefault -F _ │ │ │ │ +# Completion for │ │ │ │ + echo echo COMPREPLY: ${#COMPREPLY[@]} = ${COMPREPLY[@]} >> cmdargs.tmp │ │ │ │ + unset IFS │ │ │ │ + done │ │ │ │ + esac │ │ │ │ + for x in `compgen -d -- "$match"`; do │ │ │ │ + local match=`expr match "${x:4}" '[^ ]* \(.*\)'` │ │ │ │ + local prefix=`expr match "${x:4}" '\([^ ]*\)'` │ │ │ │ + DIR\ *) │ │ │ │ + done │ │ │ │ + add $prefix$x │ │ │ │ + for x in `compgen -f -- "$match"`; do │ │ │ │ + local match=`expr match "${x:5}" '[^ ]* \(.*\)'` │ │ │ │ + local prefix=`expr match "${x:5}" '\([^ ]*\)'` │ │ │ │ + FILE\ *) │ │ │ │ + ;; │ │ │ │ + add ${x:6} │ │ │ │ + VALUE\ *) │ │ │ │ + case $x in │ │ │ │ + for x in $result ; do │ │ │ │ + unset CMDARGS_COMPLETE_POS │ │ │ │ + unset CMDARGS_COMPLETE │ │ │ │ + echo $result >> cmdargs.tmp │ │ │ │ + echo Call \(${COMP_WORDS[@]:1}, $CMDARGS_COMPLETE\) > cmdargs.tmp │ │ │ │ + if [ -n $CMDARGS_DEBUG ]; then │ │ │ │ + ${COMP_WORDS[@]:1}` │ │ │ │ + result=` │ │ │ │ + export CMDARGS_COMPLETE=$((${COMP_CWORD} - 1)) │ │ │ │ + IFS=$'\n\r' │ │ │ │ + function add { COMPREPLY[((${#COMPREPLY[@]} + 1))]=$1 ; } │ │ │ │ + COMPREPLY=() │ │ │ │ + # local CMDARGS_DEBUG=1 # uncomment to debug this script │ │ │ │ +# Generated by CmdArgs: http://community.haskell.org/~ndm/cmdargs/ │ │ │ │ +System/Console/CmdArgs/Explicit/Complete.hs:21:17-18|case │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Complete.CompleteValue │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Complete.CompleteFile │ │ │ │ +cmdargs-0.10.22-InbNZlr0F7W775Ef4vL4Ud:System.Console.CmdArgs.Explicit.Complete.CompleteDir │ │ │ │ +ile header │ │ │ │ +ame in header │ │ │ │ +nd of line │ │ │ │ +./Text/Megaparsec/Internal.hs │ │ │ │ +Text.Megaparsec.Internal │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ +fromList │ │ │ │ +scaped double-quote │ │ │ │ +nescaped character │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'GenErrorOther │ │ │ │ -'NeedsInfiniteSeed │ │ │ │ -'NotEnoughEntropy │ │ │ │ -'NeedReseed │ │ │ │ -'RangeInvalid │ │ │ │ -'RequestedTooManyBytes │ │ │ │ -Crypto.Random.GenError │ │ │ │ -Crypto.Random.ReseedInfo │ │ │ │ -InXCalls │ │ │ │ -InXBytes │ │ │ │ -InXCalls │ │ │ │ -InXBytes │ │ │ │ -GenErrorOther │ │ │ │ -ReseedInfo │ │ │ │ -The generator instance requested bynewGenIO never instantiates (1000 tries). It must be broken. │ │ │ │ -./Crypto/Random.hs │ │ │ │ -GenError │ │ │ │ -Crypto.Random │ │ │ │ -crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo │ │ │ │ -Crypto/Random.hs:86:13-14|case │ │ │ │ -Crypto/Random.hs:79:13-14|case │ │ │ │ -GenErrorOther │ │ │ │ -RequestedTooManyBytes │ │ │ │ -RangeInvalid │ │ │ │ -NeedReseed │ │ │ │ -NotEnoughEntropy │ │ │ │ -NeedsInfiniteSeed │ │ │ │ -crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.SysRandom │ │ │ │ -crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.C:CryptoRandomGen │ │ │ │ -crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.InXBytes │ │ │ │ -crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.InXCalls │ │ │ │ -crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.NotSoon │ │ │ │ -crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.Never │ │ │ │ -crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.GenErrorOther │ │ │ │ -crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.RequestedTooManyBytes │ │ │ │ -crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.RangeInvalid │ │ │ │ -crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.NeedReseed │ │ │ │ -crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.NotEnoughEntropy │ │ │ │ -crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo:Crypto.Random.NeedsInfiniteSeed │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -Crypto/Util.hs:(115,1)-(121,18)|function collect │ │ │ │ -./Crypto/Util.hs │ │ │ │ -Crypto.Util │ │ │ │ -crypto-api-0.13.3-9jibj6l7I3FHCYgHEsbkMo │ │ │ │ -/dev/urandom │ │ │ │ -ensurePoolInitialized │ │ │ │ -'UseGetRandom │ │ │ │ -CryptHandle │ │ │ │ -Impossible! The count of bytes left to read is greater than the request or less than zero! │ │ │ │ -./System/EntropyNix.hs │ │ │ │ -System.EntropyNix │ │ │ │ -entropy-0.4.1.11-4O4SkOp2C7kDnwTtFn6wNQ │ │ │ │ -entropy-0.4.1.11-4O4SkOp2C7kDnwTtFn6wNQ:System.EntropyNix.CH │ │ │ │ -entropy-0.4.1.11-4O4SkOp2C7kDnwTtFn6wNQ:System.EntropyNix.UseGetRandom │ │ │ │ -Failed reading: bad argument: │ │ │ │ -Not a valid Unicode code point │ │ │ │ -Failed reading: Invalid Bool encoding │ │ │ │ -Failed reading: Invalid Ordering encoding │ │ │ │ -Failed reading: Unknown encoding for constructor │ │ │ │ -Failed reading: mzero │ │ │ │ -GSerializeGet.V1 │ │ │ │ -'C:SumSize │ │ │ │ -'C:Serialize │ │ │ │ -Serialize │ │ │ │ -GSerializeGet │ │ │ │ -GSerializePut │ │ │ │ - constructors │ │ │ │ - a type with │ │ │ │ -src/Data/Serialize.hs │ │ │ │ -Data.Serialize │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ -Failed reading: Internal error: unexpected Partial. │ │ │ │ -demandInput │ │ │ │ -too few bytes │ │ │ │ -Negative exponent │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.C:Serialize │ │ │ │ -Data.Serialize.Put │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ +'ConversionError │ │ │ │ +Data.Csv.Parser.Megaparsec.Internals.ConversionError │ │ │ │ +ConversionError │ │ │ │ +conversion error: │ │ │ │ +ConversionError │ │ │ │ +Data.Csv.Parser.Megaparsec.Internals │ │ │ │ +cassava-megaparsec-2.1.1-DD3ZozOVEPR3pyEmqZVVjg │ │ │ │ +in named field │ │ │ │ +no field named │ │ │ │ +Scientific │ │ │ │ +incomplete field parse, leftover: │ │ │ │ +parseOnly: impossible error! │ │ │ │ stimes: positive multiplier expected │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Put.PairS │ │ │ │ -Negative range size │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +head_empty │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Invalid UTF-8 stream │ │ │ │ +. Input record: │ │ │ │ + into a │ │ │ │ +cannot unpack array of length │ │ │ │ +expected │ │ │ │ +'C:DefaultOrdered │ │ │ │ +DefaultOrdered │ │ │ │ +GToNamedRecordHeader │ │ │ │ +'C:ToRecord │ │ │ │ +ToRecord │ │ │ │ +'C:ToNamedRecord │ │ │ │ +ToNamedRecord │ │ │ │ +GToRecord │ │ │ │ +GFromRecordProd │ │ │ │ +GFromRecordSum │ │ │ │ +'C:FromNamedRecord │ │ │ │ +FromNamedRecord │ │ │ │ +GFromNamedRecord │ │ │ │ +'C:FromRecord │ │ │ │ +FromRecord │ │ │ │ +GFromRecord │ │ │ │ +'C:FromField │ │ │ │ +FromField │ │ │ │ +'C:ToField │ │ │ │ +'Options │ │ │ │ +src/Data/Vector.hs │ │ │ │ +Data.Vector │ │ │ │ +Cannot derive DefaultOrdered for constructors without selectors │ │ │ │ +You cannot derive DefaultOrdered for constructors without selectors. │ │ │ │ +src/Data/Csv/Conversion.hs │ │ │ │ +Data.Csv.Conversion │ │ │ │ +cassava-0.5.4.1-uyOW3fbM9a6iPaM6S3Ffn │ │ │ │ +undefined │ │ │ │ +fieldLabelModifier =~ │ │ │ │ +Options { │ │ │ │ +_column_A │ │ │ │ +checkError │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +checkIndex │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +Data.Vector.Generic │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +cassava-0.5.4.1-uyOW3fbM9a6iPaM6S3Ffn:Data.Csv.Conversion.Proxy │ │ │ │ +-Infinity │ │ │ │ +Infinity │ │ │ │ +formatRealFloat/doFmt/Exponent: [] │ │ │ │ + not in range [0.. │ │ │ │ +Error in array index; │ │ │ │ libraries/array/Data/Array/Base.hs │ │ │ │ Data.Array.Base │ │ │ │ array-0.5.8.0-inplace │ │ │ │ -Failed reading: getBytes: negative length requested │ │ │ │ -Failed reading: not all bytes parsed in isolate │ │ │ │ -Failed reading: Attempted to isolate a negative number of bytes │ │ │ │ -Failed reading: mzero │ │ │ │ -demandInput │ │ │ │ -too few bytes │ │ │ │ +pred{FPFormat}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{FPFormat}: tried to take `succ' of last tag in enumeration │ │ │ │ +toEnum{FPFormat}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +src/Data/Csv/Conversion/Internal.hs │ │ │ │ +'Generic │ │ │ │ +'Exponent │ │ │ │ +FPFormat │ │ │ │ +Data.Csv.Conversion.Internal │ │ │ │ +cassava-0.5.4.1-uyOW3fbM9a6iPaM6S3Ffn │ │ │ │ +Exponent │ │ │ │ +Negative exponent │ │ │ │ +cassava-0.5.4.1-uyOW3fbM9a6iPaM6S3Ffn:Data.Csv.Conversion.Internal.Exponent │ │ │ │ +cassava-0.5.4.1-uyOW3fbM9a6iPaM6S3Ffn:Data.Csv.Conversion.Internal.Fixed │ │ │ │ +cassava-0.5.4.1-uyOW3fbM9a6iPaM6S3Ffn:Data.Csv.Conversion.Internal.Generic │ │ │ │ +Failed reading: satisfy │ │ │ │ +letter_iso8859_15 │ │ │ │ +letter_ascii │ │ │ │ +Failed reading: satisfyWith │ │ │ │ +Data.Attoparsec.ByteString.Char8 │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +Failed reading: takeWhile1 │ │ │ │ +Negative exponent │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Char8.SP │ │ │ │ +satisfyElem │ │ │ │ +endOfInput │ │ │ │ +./Data/Attoparsec/Internal.hs │ │ │ │ +undefined │ │ │ │ +not enough input │ │ │ │ +Data.Attoparsec.Internal │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ 'Incomplete │ │ │ │ 'Complete │ │ │ │ 'Partial │ │ │ │ -Data.Serialize.Get │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ -Failed reading: Internal error: unexpected Partial. │ │ │ │ -Empty call stack │ │ │ │ -src/Data/Serialize/Get.hs:186:15-16|case │ │ │ │ -Partial _ │ │ │ │ +Data.Attoparsec.Internal.Types │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +Failed reading: mzero │ │ │ │ +Failed reading: mempty │ │ │ │ Failed reading: empty │ │ │ │ +Incomplete │ │ │ │ +Complete │ │ │ │ +Pos {fromPos = │ │ │ │ Failed reading: │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Complete │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Incomplete │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Fail │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Partial │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Done │ │ │ │ -demandInput │ │ │ │ -too few bytes │ │ │ │ -Data.Serialize.IEEE754 │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ -not enough bytes │ │ │ │ -'SHA512Sched │ │ │ │ -SHA512Sched │ │ │ │ -'SHA256Sched │ │ │ │ -SHA256Sched │ │ │ │ -'SHA1Sched │ │ │ │ -SHA1Sched │ │ │ │ -'SHA512S │ │ │ │ -SHA512State │ │ │ │ -'SHA256S │ │ │ │ -SHA256State │ │ │ │ -SHA1State │ │ │ │ -Decoder is in Partial state. │ │ │ │ -Decoder is in Fail state. │ │ │ │ -src/Data/Digest/Pure/SHA.hs │ │ │ │ -Data.Digest.Pure.SHA │ │ │ │ -SHA-1.6.4.4-Hve9ZGMJEpP1XLlmZUxIF6 │ │ │ │ -SHA-1.6.4.4-Hve9ZGMJEpP1XLlmZUxIF6:Data.Digest.Pure.SHA.SHA512Sched │ │ │ │ -SHA-1.6.4.4-Hve9ZGMJEpP1XLlmZUxIF6:Data.Digest.Pure.SHA.SHA256Sched │ │ │ │ -SHA-1.6.4.4-Hve9ZGMJEpP1XLlmZUxIF6:Data.Digest.Pure.SHA.SHA1Sched │ │ │ │ -SHA-1.6.4.4-Hve9ZGMJEpP1XLlmZUxIF6:Data.Digest.Pure.SHA.SHA512S │ │ │ │ -SHA-1.6.4.4-Hve9ZGMJEpP1XLlmZUxIF6:Data.Digest.Pure.SHA.SHA256S │ │ │ │ -SHA-1.6.4.4-Hve9ZGMJEpP1XLlmZUxIF6:Data.Digest.Pure.SHA.SHA1S │ │ │ │ -GHC.Internal.Maybe │ │ │ │ -Data.ByteString.Internal.Type │ │ │ │ -ByteString │ │ │ │ -GHC.Internal.IO │ │ │ │ -FilePath │ │ │ │ -Cannot find file to embed as resource │ │ │ │ -GHC.Internal.Data.String │ │ │ │ -fromString │ │ │ │ -Data.ByteString.Unsafe │ │ │ │ -unsafePackAddressLen │ │ │ │ -GHC.Internal.IO.Unsafe │ │ │ │ +Partial _ │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.C:Chunk │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Complete │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Incomplete │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Fail │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Partial │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Internal.Types.Done │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ -unsafePerformIO │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -getInner │ │ │ │ -Could not find .cabal file for path: │ │ │ │ -Insufficient dummy space │ │ │ │ -Data.FileEmbed (inject): Your dummy space has been corrupted. Size is: │ │ │ │ -Data.FileEmbed (getInner): Your dummy space has been corrupted. │ │ │ │ -./Data/FileEmbed.hs │ │ │ │ -Data.FileEmbed │ │ │ │ -file-embed-0.0.16.0-E8aaLAUuoDR72lPuXnn5tz │ │ │ │ +fromJust │ │ │ │ +Data.Attoparsec.Number.Number │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +Data.Attoparsec.Number │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Number.I │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Number.D │ │ │ │ +Data.Attoparsec.ByteString.Buffer │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Buffer.Buf │ │ │ │ +Data.Attoparsec.ByteString.FastSet │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +FastSet Sorted │ │ │ │ +FastSet Table │ │ │ │ +internal/Data/Attoparsec/ByteString/FastSet.hs:46:15-16|case │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.I │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.Sorted │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.FastSet.Table │ │ │ │ +Data.Attoparsec.Text.Buffer │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.Text.Buffer.Buf │ │ │ │ +undefined │ │ │ │ +Failed reading: takeWhile1 │ │ │ │ +Failed reading: takeWhileIncAcc reached end of input │ │ │ │ +Failed reading: takeWhileIncluding reached end of input │ │ │ │ +Failed reading: satisfy │ │ │ │ +Failed reading: skip │ │ │ │ +Failed reading: satisfyWith │ │ │ │ +parseOnly: impossible error! │ │ │ │ +./Data/Attoparsec/ByteString/Internal.hs │ │ │ │ +Data.Attoparsec.ByteString.Internal │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW:Data.Attoparsec.ByteString.Internal.T │ │ │ │ +src/Data/CallStack.hs │ │ │ │ +Data.CallStack │ │ │ │ +call-stack-0.4.0-EjFBRDTUovx8UGmuZFAQAM │ │ │ │ +callStack │ │ │ │ 'C:ToValue │ │ │ │ 'C:ToMarkup │ │ │ │ ToMarkup │ │ │ │ Text.Blaze │ │ │ │ blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo │ │ │ │ blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.C:ToValue │ │ │ │ blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.C:ToMarkup │ │ │ │ @@ -56415,28 +51212,416 @@ │ │ │ │ blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.Text │ │ │ │ blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.ByteString │ │ │ │ blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.PreEscaped │ │ │ │ blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.External │ │ │ │ blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.AppendChoiceString │ │ │ │ blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.EmptyChoiceString │ │ │ │ blaze-markup-0.8.3.0-Cu8MeFoSb4Z5XOd0xfhJZo:Text.Blaze.Internal.StaticString │ │ │ │ -Blaze.ByteString.Builder │ │ │ │ -blaze-builder-0.4.4.1-IETbtXv9ANeIFxIssaYex9 │ │ │ │ -Blaze.ByteString.Builder.Html.Utf8 │ │ │ │ -blaze-builder-0.4.4.1-IETbtXv9ANeIFxIssaYex9 │ │ │ │ -Blaze.ByteString.Builder.Compat.Write │ │ │ │ -blaze-builder-0.4.4.1-IETbtXv9ANeIFxIssaYex9 │ │ │ │ -getBound' called from writeLiftIO: write bound is not data-independent. │ │ │ │ -: write bound is not data-independent. │ │ │ │ -getBound' called from │ │ │ │ -./Blaze/ByteString/Builder/Internal/Write.hs │ │ │ │ -Blaze.ByteString.Builder.Internal.Write │ │ │ │ -blaze-builder-0.4.4.1-IETbtXv9ANeIFxIssaYex9 │ │ │ │ +'Decimal │ │ │ │ +'Scientific │ │ │ │ +'Generic │ │ │ │ +NumberFormat │ │ │ │ +Data.Aeson.Encode.Pretty │ │ │ │ +aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q │ │ │ │ +aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.Config │ │ │ │ +aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.PState │ │ │ │ +aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.Generic │ │ │ │ +aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.Scientific │ │ │ │ +aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.Decimal │ │ │ │ +aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.Custom │ │ │ │ +aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.Spaces │ │ │ │ +aeson-pretty-0.8.10-55tT3gDoYe865Gfclapp2Q:Data.Aeson.Encode.Pretty.Tab │ │ │ │ +compile │ │ │ │ +compile :: bad <>, expected number, got │ │ │ │ +compile :: unknown character class ' │ │ │ │ +compile :: path separator within [] │ │ │ │ +compile :: unclosed [] in pattern │ │ │ │ +compile :: unclosed <> in pattern │ │ │ │ +compile :: bad <>, expected number followed by - in │ │ │ │ +'MatchOptions │ │ │ │ +MatchOptions │ │ │ │ +'CompOptions │ │ │ │ +'Pattern │ │ │ │ +'Literal │ │ │ │ +'LongLiteral │ │ │ │ +'CharRange │ │ │ │ +'OpenRange │ │ │ │ +'Unmatchable │ │ │ │ +'AnyDirectory │ │ │ │ +'AnyNonPathSeparator │ │ │ │ +'NonPathSeparator │ │ │ │ +'PathSeparator │ │ │ │ +'ExtSeparator │ │ │ │ +, errorRecovery = │ │ │ │ +, pathSepInRanges = │ │ │ │ +, recursiveWildcards = │ │ │ │ +, wildcards = │ │ │ │ +, numberRanges = │ │ │ │ +, characterRanges = │ │ │ │ +CompOptions {characterClasses = │ │ │ │ +errorRecovery │ │ │ │ +pathSepInRanges │ │ │ │ +recursiveWildcards │ │ │ │ +wildcards │ │ │ │ +numberRanges │ │ │ │ +characterRanges │ │ │ │ +characterClasses │ │ │ │ +CompOptions │ │ │ │ +System/FilePath/Glob/Base.hs:72:14-15|case │ │ │ │ +Glob.optimizeCharRange :: internal error │ │ │ │ +Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM │ │ │ │ +System.FilePath.Glob.Base │ │ │ │ +./System/FilePath/Glob/Base.hs │ │ │ │ +Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.MatchOptions │ │ │ │ +Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.CompOptions │ │ │ │ +Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.Literal │ │ │ │ +Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.ExtSeparator │ │ │ │ +Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.PathSeparator │ │ │ │ +Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.NonPathSeparator │ │ │ │ +Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.CharRange │ │ │ │ +Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.OpenRange │ │ │ │ +Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.AnyNonPathSeparator │ │ │ │ +Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.AnyDirectory │ │ │ │ +Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.LongLiteral │ │ │ │ +Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Base.Unmatchable │ │ │ │ +Glob.matchTypedAndGo :: internal error │ │ │ │ +Data.DList.head: empty DList │ │ │ │ +./Data/DList/Internal.hs │ │ │ │ +Data.DList.Internal │ │ │ │ +dlist-1.0-DC28CIkaVKlAQr1GAQABod │ │ │ │ +TypedPattern │ │ │ │ +'GlobOptions │ │ │ │ +GlobOptions │ │ │ │ +./System/FilePath/Glob/Directory.hs │ │ │ │ +System.FilePath.Glob.Directory │ │ │ │ +Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM │ │ │ │ +Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Directory.Any │ │ │ │ +Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Directory.Dir │ │ │ │ +Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Directory.AnyDir │ │ │ │ +Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM:System.FilePath.Glob.Directory.GlobOptions │ │ │ │ +ExtSeparator survived optimization? │ │ │ │ +System/FilePath/Glob/Match.hs:(157,4)-(178,53)|function go │ │ │ │ +./System/FilePath/Glob/Match.hs │ │ │ │ +System.FilePath.Glob.Match │ │ │ │ +Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM │ │ │ │ +fromLeft :: Right │ │ │ │ +Glob.increasingSeq :: internal error │ │ │ │ +./System/FilePath/Glob/Utils.hs │ │ │ │ +System.FilePath.Glob.Utils │ │ │ │ +Glob-0.10.2-Fm6HAJfdR0mFCcCItGxcgM │ │ │ │ +Data.Decimal.divide: Divisor must be > 0. │ │ │ │ +round default defn: Bad value │ │ │ │ +Impossible happened: │ │ │ │ + is too big ten power to represent as Decimal │ │ │ │ + has no decimal denominator │ │ │ │ +Data.Decimal.allocate: allocation list must not sum to zero. │ │ │ │ +src/Data/Decimal.hs │ │ │ │ +'Decimal │ │ │ │ +DecimalRaw │ │ │ │ +Data.Decimal │ │ │ │ +Decimal-0.5.2-AklgH2P23aL4MD4gmNPGrt │ │ │ │ +Negative exponent │ │ │ │ +Decimal-0.5.2-AklgH2P23aL4MD4gmNPGrt:Data.Decimal.Decimal │ │ │ │ +'Splitter │ │ │ │ +Splitter │ │ │ │ +'KeepBlank │ │ │ │ +'DropBlank │ │ │ │ +EndPolicy │ │ │ │ +'KeepBlankFields │ │ │ │ +'DropBlankFields │ │ │ │ +'Condense │ │ │ │ +CondensePolicy │ │ │ │ +'KeepRight │ │ │ │ +'KeepLeft │ │ │ │ +DelimPolicy │ │ │ │ +'Delimiter │ │ │ │ +Delimiter │ │ │ │ +Data.List.Split.Internals │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP │ │ │ │ +src/Data/List/Split/Internals.hs:116:19-20|case │ │ │ │ +KeepBlank │ │ │ │ +DropBlank │ │ │ │ +KeepBlankFields │ │ │ │ +DropBlankFields │ │ │ │ +Condense │ │ │ │ +KeepRight │ │ │ │ +KeepLeft │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Delim │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Text │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Splitter │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.DropBlank │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepBlank │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Condense │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.DropBlankFields │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepBlankFields │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Drop │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Keep │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepLeft │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepRight │ │ │ │ +./Text/Megaparsec.hs │ │ │ │ +Text.Megaparsec │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ +fromJust │ │ │ │ +'IndentSome │ │ │ │ +'IndentMany │ │ │ │ +'IndentNone │ │ │ │ +IndentOpt │ │ │ │ +hexadecimal integer │ │ │ │ +octal integer │ │ │ │ +binary integer │ │ │ │ +literal character │ │ │ │ +./Text/Megaparsec/Char/Lexer.hs │ │ │ │ +Text.Megaparsec.Char.Lexer │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ +end of line │ │ │ │ +character │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Char.Lexer.SP │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Char.Lexer.IndentNone │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Char.Lexer.IndentMany │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Char.Lexer.IndentSome │ │ │ │ +Arg: $dShow │ │ │ │ +Type: Show s │ │ │ │ +In module `Text.Megaparsec.Error' │ │ │ │ +Text/Megaparsec/Error.hs:86:25-26|case │ │ │ │ +, bundlePosState = │ │ │ │ +ParseErrorBundle {bundleErrors = │ │ │ │ +FancyError │ │ │ │ +TrivialError │ │ │ │ +'\'' :| │ │ │ │ +Text/Megaparsec/Error.hs:104:25-26|case │ │ │ │ +ErrorFail │ │ │ │ +ErrorIndentation │ │ │ │ +ErrorCustom │ │ │ │ +Text/Megaparsec/Error.hs:(140,1)-(144,21)|case │ │ │ │ stimes: positive multiplier expected │ │ │ │ -blaze-builder-0.4.4.1-IETbtXv9ANeIFxIssaYex9:Blaze.ByteString.Builder.Internal.Write.Write │ │ │ │ +end of input │ │ │ │ +bundlePosState │ │ │ │ +bundleErrors │ │ │ │ +Text.Megaparsec.Error.ParseErrorBundle │ │ │ │ +Text.Megaparsec.Error.ParseError │ │ │ │ +FancyError │ │ │ │ +TrivialError │ │ │ │ +Text.Megaparsec.Error.ErrorFancy │ │ │ │ +ErrorCustom │ │ │ │ +ErrorFail │ │ │ │ +ErrorIndentation │ │ │ │ +Text.Megaparsec.Error.ErrorItem │ │ │ │ +EndOfInput │ │ │ │ +ErrorItem │ │ │ │ +'EndOfInput │ │ │ │ +ErrorFancy │ │ │ │ +'ErrorCustom │ │ │ │ +'ErrorFail │ │ │ │ +'ErrorIndentation │ │ │ │ +ParseError │ │ │ │ +'FancyError │ │ │ │ +ParseErrorBundle │ │ │ │ +'ParseErrorBundle │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +ShowErrorComponent │ │ │ │ +'C:ShowErrorComponent │ │ │ │ +./Text/Megaparsec/Error.hs │ │ │ │ +Text.Megaparsec.Error │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ +fromList │ │ │ │ +unexpected │ │ │ │ +expecting │ │ │ │ +unknown parse error │ │ │ │ +incorrect indentation (got │ │ │ │ +, should be │ │ │ │ +less than │ │ │ │ +equal to │ │ │ │ +greater than │ │ │ │ +unknown fancy parse error │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Error.C:ShowErrorComponent │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Error.ParseErrorBundle │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Error.TrivialError │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Error.FancyError │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Error.ErrorFail │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Error.ErrorIndentation │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Error.ErrorCustom │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Error.Tokens │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Error.Label │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Error.EndOfInput │ │ │ │ +'NotConsumed │ │ │ │ +'Consumed │ │ │ │ +Consumption │ │ │ │ +mfix ParsecT │ │ │ │ +./Text/Megaparsec/Internal.hs │ │ │ │ +Text.Megaparsec.Internal │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ +fromList │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Internal.Reply │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Internal.OK │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Internal.Error │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Internal.Consumed │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Internal.NotConsumed │ │ │ │ +, sourceColumn = Pos │ │ │ │ +, sourceLine = Pos │ │ │ │ +SourcePos {sourceName = │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +./Text/Megaparsec/Pos.hs │ │ │ │ +'SourcePos │ │ │ │ +'InvalidPosException │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Text.Megaparsec.Pos.Pos │ │ │ │ +Text.Megaparsec.Pos.InvalidPosException │ │ │ │ +Text.Megaparsec.Pos.SourcePos │ │ │ │ +sourceColumn │ │ │ │ +sourceLine │ │ │ │ +sourceName │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ +Text.Megaparsec.Pos │ │ │ │ +InvalidPosException │ │ │ │ +SourcePos │ │ │ │ +InvalidPosException │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Pos.SourcePos │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'PosState │ │ │ │ +Text.Megaparsec.State │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ +Text.Megaparsec.State.PosState │ │ │ │ +PosState │ │ │ │ +pstateLinePrefix │ │ │ │ +pstateTabWidth │ │ │ │ +pstateSourcePos │ │ │ │ +pstateOffset │ │ │ │ +pstateInput │ │ │ │ +Text.Megaparsec.State.State │ │ │ │ +stateParseErrors │ │ │ │ +statePosState │ │ │ │ +stateOffset │ │ │ │ +stateInput │ │ │ │ +, stateParseErrors = │ │ │ │ +, statePosState = │ │ │ │ +, stateOffset = │ │ │ │ +State {stateInput = │ │ │ │ +, pstateLinePrefix = │ │ │ │ +, pstateTabWidth = │ │ │ │ +, pstateSourcePos = │ │ │ │ +, pstateOffset = │ │ │ │ +PosState {pstateInput = │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.State.State │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.State.PosState │ │ │ │ +Text/Megaparsec/Stream.hs:(161,3)-(162,36)|function take1_ │ │ │ │ +start of heading │ │ │ │ +start of text │ │ │ │ +end of text │ │ │ │ +end of transmission │ │ │ │ +acknowledge │ │ │ │ +backspace │ │ │ │ +vertical tab │ │ │ │ +form feed │ │ │ │ +carriage return │ │ │ │ +shift out │ │ │ │ +shift in │ │ │ │ +data link escape │ │ │ │ +device control one │ │ │ │ +device control two │ │ │ │ +device control three │ │ │ │ +device control four │ │ │ │ +negative acknowledge │ │ │ │ +synchronous idle │ │ │ │ +end of transmission block │ │ │ │ +end of medium │ │ │ │ +substitute │ │ │ │ +file separator │ │ │ │ +group separator │ │ │ │ +record separator │ │ │ │ +unit separator │ │ │ │ +non-breaking space │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ +Text.Megaparsec.Stream │ │ │ │ +ShareInput │ │ │ │ +'ShareInput │ │ │ │ +NoShareInput │ │ │ │ +'NoShareInput │ │ │ │ +VisualStream │ │ │ │ +TraversableStream │ │ │ │ +'C:TraversableStream │ │ │ │ +crlf newline │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Stream.St │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Stream.C:TraversableStream │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Stream.C:VisualStream │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Stream.C:Stream │ │ │ │ +Text.Megaparsec.Unicode │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ +MonadParsec │ │ │ │ +Text.Megaparsec.Class │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb │ │ │ │ +megaparsec-9.7.0-Gkzja7sa6glLP5sI8kS4Tb:Text.Megaparsec.Class.C:MonadParsec │ │ │ │ +Control.Applicative.Combinators │ │ │ │ +parser-combinators-1.3.0-5U6dhY84yWB2LoNszvYDJU │ │ │ │ +Permutation │ │ │ │ +Control.Applicative.Permutations │ │ │ │ +parser-combinators-1.3.0-5U6dhY84yWB2LoNszvYDJU │ │ │ │ +Arg: $dFunctor │ │ │ │ +Type: Functor m │ │ │ │ +In module `Control.Applicative.Permutations' │ │ │ │ +parser-combinators-1.3.0-5U6dhY84yWB2LoNszvYDJU:Control.Applicative.Permutations.Branch │ │ │ │ +parser-combinators-1.3.0-5U6dhY84yWB2LoNszvYDJU:Control.Applicative.Permutations.P │ │ │ │ +fromRight', given a Left │ │ │ │ +fromLeft', given a Right │ │ │ │ +src/Data/Either/Extra.hs │ │ │ │ +Data.Either.Extra │ │ │ │ +extra-1.8.1-JaGv333ZkdA3KWHFeNAuM7 │ │ │ │ +splitOn, needle may not be empty │ │ │ │ +src/Data/List/Extra.hs:(711,1)-(713,48)|function split │ │ │ │ +Data.List.Extra.minimumOn: empty list │ │ │ │ +Data.List.Extra.maximumOn: empty list │ │ │ │ +src/Data/List/Extra.hs:500:11-27|function headErr │ │ │ │ +chunksOf, number must be positive, got │ │ │ │ +src/Data/List/Extra.hs │ │ │ │ +Data.List.Extra │ │ │ │ +extra-1.8.1-JaGv333ZkdA3KWHFeNAuM7 │ │ │ │ +extra-1.8.1-JaGv333ZkdA3KWHFeNAuM7:Data.List.Extra.E │ │ │ │ +extra-1.8.1-JaGv333ZkdA3KWHFeNAuM7:Data.List.Extra.T_R │ │ │ │ +extra-1.8.1-JaGv333ZkdA3KWHFeNAuM7:Data.List.Extra.T_B │ │ │ │ Data.Aeson │ │ │ │ aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ src/Data/Aeson/Decoding.hs │ │ │ │ Data.Aeson.Decoding │ │ │ │ aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ Trailing garbage │ │ │ │ Unexpected end-of-input, expecting JSON value │ │ │ │ @@ -57862,23 +53047,14 @@ │ │ │ │ Data/HashMap/Internal/Strict.hs:(461,5)-(525,20)|function go │ │ │ │ Data.HashMap.alterF internal error: impossible adjust │ │ │ │ Data.HashMap.alterF internal error: hit bogus# │ │ │ │ Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ ./Data/HashMap/Internal/Strict.hs │ │ │ │ Data.HashMap.Internal.Strict │ │ │ │ unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Tagged.Tagged │ │ │ │ -undefined │ │ │ │ -src/Data/Tagged.hs │ │ │ │ -Data.Tagged │ │ │ │ -tagged-0.8.9-EraSdp0lx7uJnqESyrqLTP │ │ │ │ src/Data/ByteString/Builder/Scientific.hs:94:11-57|d : ds' │ │ │ │ src/Data/ByteString/Builder/Scientific.hs:64:12-63|d : ds' │ │ │ │ Data.ByteString.Builder.Scientific.formatScientificBuilder/doFmt/Exponent: [] │ │ │ │ src/Data/ByteString/Builder/Scientific.hs │ │ │ │ Data.ByteString.Builder.Scientific │ │ │ │ scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ round default defn: Bad value │ │ │ │ @@ -57912,99 +53088,14 @@ │ │ │ │ Data.Text.Lazy.Builder.Scientific │ │ │ │ scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ roundTo: bad Value │ │ │ │ Negative exponent │ │ │ │ Data.Scientific: uninitialised element │ │ │ │ src/Utils.hs │ │ │ │ scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ -end of input │ │ │ │ -Arg: eta │ │ │ │ -Type: ParseError -> Identity b │ │ │ │ -In module `Network.URI' │ │ │ │ -IPv6 address │ │ │ │ -IPv4 Address │ │ │ │ -Name character │ │ │ │ -uriRegName │ │ │ │ -uriUserInfo │ │ │ │ -Network.URI.URIAuth │ │ │ │ -uriFragment │ │ │ │ -uriQuery │ │ │ │ -uriAuthority │ │ │ │ -uriScheme │ │ │ │ -Network.URI.URI │ │ │ │ -'URIAuth │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -!$&'()*+,;= │ │ │ │ -, uriPort = │ │ │ │ -, uriRegName = │ │ │ │ -uriUserInfo = │ │ │ │ -URIAuth { │ │ │ │ -Decimal octet value too large │ │ │ │ -network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1 │ │ │ │ -Network.URI │ │ │ │ -./Network/URI.hs │ │ │ │ -IP address literal │ │ │ │ -Registered name │ │ │ │ -network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1:Network.URI.URI │ │ │ │ -network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1:Network.URI.URIAuth │ │ │ │ -Text.Parsec.Combinator │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ - backtracked │ │ │ │ -end of input │ │ │ │ -'ParseError │ │ │ │ -'Message │ │ │ │ -'UnExpect │ │ │ │ -'SysUnExpect │ │ │ │ -toEnum is undefined for Message │ │ │ │ -end of input │ │ │ │ -unexpected │ │ │ │ -expecting │ │ │ │ -unknown parse error │ │ │ │ -libraries/parsec/src/Text/Parsec/Error.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -Text.Parsec.Error │ │ │ │ -ParseError │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.ParseError │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.SysUnExpect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.UnExpect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.Expect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.Message │ │ │ │ -, column │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'SourcePos │ │ │ │ -Text.Parsec.Pos.SourcePos │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -Text.Parsec.Pos │ │ │ │ -SourcePos │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Pos.SourcePos │ │ │ │ -'C:Stream │ │ │ │ -'Consumed │ │ │ │ -Consumed │ │ │ │ -Text.ParserCombinators.Parsec.Prim.many: combinator 'many' is applied to a parser that accepts an empty string. │ │ │ │ -libraries/parsec/src/Text/Parsec/Prim.hs │ │ │ │ -Text.Parsec.Prim │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -fromList │ │ │ │ -parse error at │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.C:Stream │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Ok │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Error │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.State │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Consumed │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Empty │ │ │ │ Math.NumberTheory.Logarithms.integerLogBase: argument must be positive. │ │ │ │ Math.NumberTheory.Logarithms.integerLogBase: base must be greater than one. │ │ │ │ Math.NumberTheory.Logarithms.naturalLogBase: argument must be positive. │ │ │ │ Math.NumberTheory.Logarithms.naturalLogBase: base must be greater than one. │ │ │ │ Math.NumberTheory.Logarithms.integerLog10: argument must be positive │ │ │ │ Math.NumberTheory.Logarithms.naturalaLog10: argument must be non-zero │ │ │ │ Math.NumberTheory.Logarithms.naturalLog2: argument must be non-zero │ │ │ │ @@ -58208,32 +53299,14 @@ │ │ │ │ data-fix-0.3.4-5o9sOqSgVx07beyljXYoyb │ │ │ │ Data.Fix.Fix │ │ │ │ unfoldMu │ │ │ │ unfoldNu unFix │ │ │ │ unfoldNu │ │ │ │ unfoldMu unFix │ │ │ │ data-fix-0.3.4-5o9sOqSgVx07beyljXYoyb:Data.Fix.Nu │ │ │ │ -Hashable2 │ │ │ │ -Hashable1 │ │ │ │ -'C:Hashable │ │ │ │ -Hashable │ │ │ │ -GHashable │ │ │ │ -'HashArgs1 │ │ │ │ -'HashArgs0 │ │ │ │ -HashArgs │ │ │ │ -Data.Hashable.Class │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.Hashed │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.SP │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable2 │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable1 │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.HashArgs0 │ │ │ │ -K@~Data.Hashable.LowLevel │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ CoArbitrary │ │ │ │ GCoArbitrary │ │ │ │ 'C:GSubtermsIncl │ │ │ │ GSubtermsIncl │ │ │ │ 'C:GSubterms │ │ │ │ GSubterms │ │ │ │ RecursivelyShrink │ │ │ │ @@ -58287,53 +53360,2841 @@ │ │ │ │ QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.:+: │ │ │ │ QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Unit │ │ │ │ QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Nil │ │ │ │ QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Table │ │ │ │ QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Map │ │ │ │ Test.QuickCheck.Poly │ │ │ │ QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -'Splitter │ │ │ │ -Splitter │ │ │ │ -'KeepBlank │ │ │ │ -'DropBlank │ │ │ │ -EndPolicy │ │ │ │ -'KeepBlankFields │ │ │ │ -'DropBlankFields │ │ │ │ -'Condense │ │ │ │ -CondensePolicy │ │ │ │ -'KeepRight │ │ │ │ -'KeepLeft │ │ │ │ -DelimPolicy │ │ │ │ -'Delimiter │ │ │ │ -Delimiter │ │ │ │ -Data.List.Split.Internals │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP │ │ │ │ -src/Data/List/Split/Internals.hs:116:19-20|case │ │ │ │ -KeepBlank │ │ │ │ -DropBlank │ │ │ │ -KeepBlankFields │ │ │ │ -DropBlankFields │ │ │ │ -Condense │ │ │ │ -KeepRight │ │ │ │ -KeepLeft │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Delim │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Text │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Splitter │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.DropBlank │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepBlank │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Condense │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.DropBlankFields │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepBlankFields │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Drop │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Keep │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepLeft │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepRight │ │ │ │ -./System/IO/Temp.hs │ │ │ │ -System.IO.Temp │ │ │ │ -temporary-1.3-Iq3BVZAimEu5ENblgAi0vI │ │ │ │ + │ │ │ │ +----WebKitFormBoundary │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +Network.HTTP.Client.MultipartFormData │ │ │ │ +Content-Disposition: form-data; name=" │ │ │ │ +"; filename=" │ │ │ │ +Content-Type: │ │ │ │ +multipart/form-data; boundary= │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.MultipartFormData.Part │ │ │ │ +tryAddresses invariant violated: │ │ │ │ +getAddrInfo returned empty list │ │ │ │ +./Network/HTTP/Client/Connection.hs │ │ │ │ +Network.HTTP.Client.Connection │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +./Network/HTTP/Client/Core.hs │ │ │ │ +Network.HTTP.Client.Core │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ + has newlines │ │ │ │ +'BadHeaders │ │ │ │ +'GoodHeaders │ │ │ │ +HeadersValidationResult │ │ │ │ +Network.HTTP.Client.Headers │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Headers.GoodHeaders │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Headers.BadHeaders │ │ │ │ +./Network/HTTP/Client/Manager.hs │ │ │ │ +Proxy-Authorization: │ │ │ │ + HTTP/1.1 │ │ │ │ +CONNECT │ │ │ │ +Proxy-Authorization │ │ │ │ +Network.HTTP.Client.Manager │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +Invalid URL │ │ │ │ +localhost │ │ │ │ +Transfer-Encoding │ │ │ │ +100-continue │ │ │ │ +Content-Length │ │ │ │ + HTTP/1.1 │ │ │ │ + HTTP/1.0 │ │ │ │ +https:// │ │ │ │ +Accept-Encoding │ │ │ │ +application/x-www-form-urlencoded │ │ │ │ +Content-Type │ │ │ │ +content-encoding │ │ │ │ +content-type │ │ │ │ +application/x-tar │ │ │ │ +Proxy-Authorization │ │ │ │ +Invalid scheme │ │ │ │ +URL must be absolute │ │ │ │ +Invalid port │ │ │ │ +Authorization │ │ │ │ +Network/HTTP/Client/Request.hs:226:9-79|(username, ':' : password) │ │ │ │ +./Network/HTTP/Client/Request.hs │ │ │ │ +'EncapsulatedPopperException │ │ │ │ +EncapsulatedPopperException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +Network.HTTP.Client.Request │ │ │ │ +EncapsulatedPopperException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Request.EncapsulatedPopperException │ │ │ │ +location │ │ │ │ +content-length │ │ │ │ +transfer-encoding │ │ │ │ +connection │ │ │ │ +Network.HTTP.Client.Response │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +StatusHeaders │ │ │ │ +HostName │ │ │ │ +HostAddress │ │ │ │ +CKProxy │ │ │ │ +CKSecure │ │ │ │ +, thisChunkSize = │ │ │ │ +, readSoFar = │ │ │ │ +StreamFileStatus {fileSize = │ │ │ │ +MaxHeaderLength {unMaxHeaderLength = │ │ │ │ +MaxNumberHeaders {unMaxNumberHeaders = │ │ │ │ +ManagerSettings │ │ │ │ +'HttpExceptionRequest │ │ │ │ +'InvalidUrlException │ │ │ │ +'HttpExceptionContentWrapper │ │ │ │ +'StatusCodeException │ │ │ │ +'InvalidDestinationHost │ │ │ │ +'InvalidRequestHeader │ │ │ │ +'InvalidHeader │ │ │ │ +'InvalidStatusLine │ │ │ │ +'ProxyConnectException │ │ │ │ +'InvalidProxyEnvironmentVariable │ │ │ │ +'InvalidProxySettings │ │ │ │ +'InternalException │ │ │ │ +'ConnectionFailure │ │ │ │ +'HttpZlibException │ │ │ │ +'ResponseBodyTooShort │ │ │ │ +'WrongRequestBodyStreamSize │ │ │ │ +'TooManyRedirects │ │ │ │ +'ConnectionClosed │ │ │ │ +'IncompleteHeaders │ │ │ │ +'InvalidChunkHeaders │ │ │ │ +'TlsNotSupported │ │ │ │ +'NoResponseDataReceived │ │ │ │ +'ConnectionTimeout │ │ │ │ +'ResponseTimeout │ │ │ │ +'TooManyHeaderFields │ │ │ │ +'OverlongHeaders │ │ │ │ +HttpExceptionContent │ │ │ │ +'ProxyOverride │ │ │ │ +ProxyOverride │ │ │ │ +'C:HasHttpManager │ │ │ │ +HasHttpManager │ │ │ │ +'Request │ │ │ │ +'Response │ │ │ │ +Response │ │ │ │ +'MaxNumberHeaders │ │ │ │ +MaxNumberHeaders │ │ │ │ +'MaxHeaderLength │ │ │ │ +MaxHeaderLength │ │ │ │ +'StreamFileStatus │ │ │ │ +StreamFileStatus │ │ │ │ +'ManagerOpen │ │ │ │ +'ManagerClosed │ │ │ │ +ConnsMap │ │ │ │ +'CKProxy │ │ │ │ +'CKSecure │ │ │ │ +'HostAddress │ │ │ │ +'HostName │ │ │ │ +ConnHost │ │ │ │ +NonEmptyList │ │ │ │ +'ResponseClose │ │ │ │ +'ResponseTimeoutMicro │ │ │ │ +'ResponseTimeoutDefault │ │ │ │ +'ResponseTimeoutNone │ │ │ │ +'RequestBodyIO │ │ │ │ +'RequestBodyBS │ │ │ │ +'RequestBodyBuilder │ │ │ │ +'RequestBodyLBS │ │ │ │ +'RequestBodyStream │ │ │ │ +'RequestBodyStreamChunked │ │ │ │ +RequestBody │ │ │ │ +'ProxySecureWithoutConnect │ │ │ │ +'ProxySecureWithConnect │ │ │ │ +ProxySecureMode │ │ │ │ +CookieJar │ │ │ │ +'StatusHeaders │ │ │ │ +StatusHeaders │ │ │ │ +'Connection │ │ │ │ +Connection │ │ │ │ +Network/HTTP/Client/Types.hs:661:15-16|case │ │ │ │ +proxyPort │ │ │ │ +proxyHost │ │ │ │ +cookie_http_only │ │ │ │ +cookie_secure_only │ │ │ │ +cookie_host_only │ │ │ │ +cookie_persistent │ │ │ │ +cookie_last_access_time │ │ │ │ +cookie_creation_time │ │ │ │ +cookie_path │ │ │ │ +cookie_domain │ │ │ │ +cookie_expiry_time │ │ │ │ +cookie_value │ │ │ │ +cookie_name │ │ │ │ +ResponseClose │ │ │ │ +Network/HTTP/Client/Types.hs:888:15-16|case │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +InvalidUrlException │ │ │ │ +HttpExceptionRequest │ │ │ │ +HttpExceptionContentWrapper {unHttpExceptionContentWrapper = │ │ │ │ +InvalidProxySettings │ │ │ │ +InvalidDestinationHost │ │ │ │ +ResponseBodyTooShort │ │ │ │ +WrongRequestBodyStreamSize │ │ │ │ +InvalidRequestHeader │ │ │ │ +InvalidHeader │ │ │ │ +InvalidStatusLine │ │ │ │ +StatusCodeException │ │ │ │ +TooManyRedirects │ │ │ │ +OverlongHeaders │ │ │ │ +TooManyHeaderFields │ │ │ │ +ResponseTimeout │ │ │ │ +ConnectionTimeout │ │ │ │ +ConnectionFailure │ │ │ │ +InternalException │ │ │ │ +ProxyConnectException │ │ │ │ +NoResponseDataReceived │ │ │ │ +TlsNotSupported │ │ │ │ +InvalidChunkHeaders │ │ │ │ +IncompleteHeaders │ │ │ │ +HttpZlibException │ │ │ │ +InvalidProxyEnvironmentVariable │ │ │ │ +ConnectionClosed │ │ │ │ +, responseCookieJar = │ │ │ │ +, responseEarlyHints = │ │ │ │ +, responseClose' = ResponseClose, responseOriginalRequest = │ │ │ │ +(), responseCookieJar = │ │ │ │ +, responseBody = │ │ │ │ +, responseHeaders = │ │ │ │ +, responseVersion = │ │ │ │ +Response {responseStatus = │ │ │ │ +HttpExceptionContentWrapper │ │ │ │ +HttpException │ │ │ │ +Network/HTTP/Client/Types.hs:907:15-16|case │ │ │ │ + proxySecureMode = │ │ │ │ + requestVersion = │ │ │ │ + responseTimeout = │ │ │ │ + redirectCount = │ │ │ │ + rawBody = │ │ │ │ + proxy = │ │ │ │ + method = │ │ │ │ + queryString = │ │ │ │ + path = │ │ │ │ + requestHeaders = │ │ │ │ + secure = │ │ │ │ + port = │ │ │ │ + host = │ │ │ │ +ProxySecureWithoutConnect │ │ │ │ +ProxySecureWithConnect │ │ │ │ + │ │ │ │ +Request { │ │ │ │ +ResponseTimeoutDefault │ │ │ │ +ResponseTimeoutNone │ │ │ │ +ResponseTimeoutMicro │ │ │ │ +, proxyPort = │ │ │ │ +Proxy {proxyHost = │ │ │ │ +CJ {expose = │ │ │ │ +, cookie_http_only = │ │ │ │ +, cookie_secure_only = │ │ │ │ +, cookie_host_only = │ │ │ │ +, cookie_persistent = │ │ │ │ +, cookie_last_access_time = │ │ │ │ +, cookie_creation_time = │ │ │ │ +, cookie_path = │ │ │ │ +, cookie_domain = │ │ │ │ +, cookie_expiry_time = │ │ │ │ +, cookie_value = │ │ │ │ +cookie_name = │ │ │ │ +Cookie { │ │ │ │ +FIXME No support for Monoid on RequestBodyIO │ │ │ │ +./Network/HTTP/Client/Types.hs │ │ │ │ +Network.HTTP.Client.Types │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ManagerSettings │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HttpExceptionRequest │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidUrlException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.StatusCodeException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.TooManyRedirects │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.OverlongHeaders │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.TooManyHeaderFields │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeout │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ConnectionTimeout │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ConnectionFailure │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidStatusLine │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidHeader │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidRequestHeader │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InternalException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ProxyConnectException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.NoResponseDataReceived │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.TlsNotSupported │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.WrongRequestBodyStreamSize │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseBodyTooShort │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidChunkHeaders │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.IncompleteHeaders │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidDestinationHost │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HttpZlibException │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidProxyEnvironmentVariable │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ConnectionClosed │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.InvalidProxySettings │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Manager │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Response │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Request │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.StreamFileStatus │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ManagerClosed │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ManagerOpen │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.CKRaw │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.CKSecure │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.CKProxy │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HostName │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.HostAddress │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.One │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Cons │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeoutMicro │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeoutNone │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ResponseTimeoutDefault │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyLBS │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyBS │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyBuilder │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyStream │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyStreamChunked │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.RequestBodyIO │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ProxySecureWithConnect │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.ProxySecureWithoutConnect │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Proxy │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Cookie │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.StatusHeaders │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Client.Types.Connection │ │ │ │ +Network.HTTP.Client.Util │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +https_proxy │ │ │ │ +http_proxy │ │ │ │ +, _proxyAuth = │ │ │ │ +ProxySettings {_proxyHost = │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +Network.HTTP.Proxy │ │ │ │ +ProxyProtocol │ │ │ │ +'HTTPProxy │ │ │ │ +'HTTPSProxy │ │ │ │ +ProxySettings │ │ │ │ +'ProxySettings │ │ │ │ +EnvHelper │ │ │ │ +'EHFromRequest │ │ │ │ +'EHNoProxy │ │ │ │ +'EHUseProxy │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +no_proxy │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.EHFromRequest │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.EHNoProxy │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.EHUseProxy │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.ProxySettings │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.HTTPProxy │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.HTTP.Proxy.HTTPSProxy │ │ │ │ +plistFromList.go [] │ │ │ │ +./Data/KeyedPool.hs │ │ │ │ +'Managed │ │ │ │ +'DontReuse │ │ │ │ +'KeyedPool │ │ │ │ +KeyedPool │ │ │ │ +'PoolOpen │ │ │ │ +'PoolClosed │ │ │ │ +PoolList │ │ │ │ +Data.KeyedPool │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.Managed │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.Reuse │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.DontReuse │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.KeyedPool │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.PoolClosed │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.PoolOpen │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.One │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Data.KeyedPool.Cons │ │ │ │ +Network.HTTP.Client.Body │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +Set-Cookie │ │ │ │ +./Network/HTTP/Client/Cookies.hs │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +Network.HTTP.Client.Cookies │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +localhost │ │ │ │ +localhost. │ │ │ │ +.localhost │ │ │ │ +.localhost. │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text │ │ │ │ +text-2.1.3-inplace │ │ │ │ +emptyError │ │ │ │ +publicsuffixlist/Network/PublicSuffixList/Lookup.hs │ │ │ │ +LookupResult │ │ │ │ +Network.PublicSuffixList.Lookup │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +publicsuffixlist/Network/PublicSuffixList/Lookup.hs:19:13-14|case │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.PublicSuffixList.Lookup.Inside │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.PublicSuffixList.Lookup.AtLeaf │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD:Network.PublicSuffixList.Lookup.OffEnd │ │ │ │ +accenture │ │ │ │ +accountant │ │ │ │ +accountants │ │ │ │ +blogspot │ │ │ │ +accident-investigation │ │ │ │ +accident-prevention │ │ │ │ +aerobatic │ │ │ │ +aeroclub │ │ │ │ +aerodrome │ │ │ │ +air-surveillance │ │ │ │ +air-traffic-control │ │ │ │ +aircraft │ │ │ │ +airtraffic │ │ │ │ +ambulance │ │ │ │ +amusement │ │ │ │ +association │ │ │ │ +ballooning │ │ │ │ +catering │ │ │ │ +certification │ │ │ │ +championship │ │ │ │ +civilaviation │ │ │ │ +conference │ │ │ │ +consultant │ │ │ │ +consulting │ │ │ │ +educator │ │ │ │ +emergency │ │ │ │ +engineer │ │ │ │ +entertainment │ │ │ │ +equipment │ │ │ │ +exchange │ │ │ │ +federation │ │ │ │ +government │ │ │ │ +groundhandling │ │ │ │ +hanggliding │ │ │ │ +homebuilt │ │ │ │ +insurance │ │ │ │ +journalist │ │ │ │ +logistics │ │ │ │ +magazine │ │ │ │ +maintenance │ │ │ │ +marketplace │ │ │ │ +microlight │ │ │ │ +modelling │ │ │ │ +navigation │ │ │ │ +parachuting │ │ │ │ +paragliding │ │ │ │ +passenger-association │ │ │ │ +production │ │ │ │ +recreation │ │ │ │ +research │ │ │ │ +rotorcraft │ │ │ │ +scientist │ │ │ │ +services │ │ │ │ +skydiving │ │ │ │ +software │ │ │ │ +workinggroup │ │ │ │ +africamagic │ │ │ │ +airforce │ │ │ │ +allfinanz │ │ │ │ +amsterdam │ │ │ │ +analytics │ │ │ │ +apartments │ │ │ │ +aquarelle │ │ │ │ +blogspot │ │ │ │ +associates │ │ │ │ +blogspot │ │ │ │ +attorney │ │ │ │ +blogspot │ │ │ │ +barcelona │ │ │ │ +barclaycard │ │ │ │ +barclays │ │ │ │ +bargains │ │ │ │ +blogspot │ │ │ │ +for-better │ │ │ │ +for-more │ │ │ │ +for-some │ │ │ │ +blogspot │ │ │ │ +blackfriday │ │ │ │ +bloomberg │ │ │ │ +bnpparibas │ │ │ │ +boutique │ │ │ │ +blogspot │ │ │ │ +bradesco │ │ │ │ +bridgestone │ │ │ │ +broadway │ │ │ │ +brussels │ │ │ │ +budapest │ │ │ │ +builders │ │ │ │ +business │ │ │ │ +blogspot │ │ │ │ +cancerresearch │ │ │ │ +capetown │ │ │ │ +catering │ │ │ │ +ftpaccess │ │ │ │ +game-server │ │ │ │ +myphotos │ │ │ │ +scrapping │ │ │ │ +blogspot │ │ │ │ +blogspot │ │ │ │ +christmas │ │ │ │ +xn--aroport-bya │ │ │ │ +cipriani │ │ │ │ +cityeats │ │ │ │ +cleaning │ │ │ │ +clothing │ │ │ │ +amazonaws │ │ │ │ +xn--55qx5d │ │ │ │ +xn--io0a7i │ │ │ │ +xn--od0alg │ │ │ │ +amazonaws │ │ │ │ +eu-central-1 │ │ │ │ +eu-west-1 │ │ │ │ +sa-east-1 │ │ │ │ +us-gov-west-1 │ │ │ │ +us-west-1 │ │ │ │ +us-west-2 │ │ │ │ +compute-1 │ │ │ │ +s3-ap-northeast-1 │ │ │ │ +s3-ap-southeast-1 │ │ │ │ +s3-ap-southeast-2 │ │ │ │ +s3-eu-west-1 │ │ │ │ +s3-fips-us-gov-west-1 │ │ │ │ +s3-sa-east-1 │ │ │ │ +s3-us-gov-west-1 │ │ │ │ +s3-us-west-1 │ │ │ │ +s3-us-west-2 │ │ │ │ +s3-website-ap-northeast-1 │ │ │ │ +s3-website-ap-southeast-1 │ │ │ │ +s3-website-ap-southeast-2 │ │ │ │ +s3-website-eu-west-1 │ │ │ │ +s3-website-sa-east-1 │ │ │ │ +s3-website-us-east-1 │ │ │ │ +s3-website-us-gov-west-1 │ │ │ │ +s3-website-us-west-1 │ │ │ │ +s3-website-us-west-2 │ │ │ │ +us-east-1 │ │ │ │ +betainabox │ │ │ │ +blogspot │ │ │ │ +cloudcontrolapp │ │ │ │ +cloudcontrolled │ │ │ │ +codespot │ │ │ │ +dnsalias │ │ │ │ +doesntexist │ │ │ │ +dontexist │ │ │ │ +dreamhosters │ │ │ │ +dyn-o-saur │ │ │ │ +dynalias │ │ │ │ +dyndns-at-home │ │ │ │ +dyndns-at-work │ │ │ │ +dyndns-blog │ │ │ │ +dyndns-free │ │ │ │ +dyndns-home │ │ │ │ +dyndns-ip │ │ │ │ +dyndns-mail │ │ │ │ +dyndns-office │ │ │ │ +dyndns-pics │ │ │ │ +dyndns-remote │ │ │ │ +dyndns-server │ │ │ │ +dyndns-web │ │ │ │ +dyndns-wiki │ │ │ │ +dyndns-work │ │ │ │ +elasticbeanstalk │ │ │ │ +est-a-la-maison │ │ │ │ +est-a-la-masion │ │ │ │ +est-le-patron │ │ │ │ +est-mon-blogueur │ │ │ │ +firebaseapp │ │ │ │ +flynnhub │ │ │ │ +githubusercontent │ │ │ │ +googleapis │ │ │ │ +googlecode │ │ │ │ +herokuapp │ │ │ │ +herokussl │ │ │ │ +hobby-site │ │ │ │ +homelinux │ │ │ │ +homeunix │ │ │ │ +iamallama │ │ │ │ +is-a-anarchist │ │ │ │ +is-a-blogger │ │ │ │ +is-a-bookkeeper │ │ │ │ +is-a-bulls-fan │ │ │ │ +is-a-caterer │ │ │ │ +is-a-chef │ │ │ │ +is-a-conservative │ │ │ │ +is-a-cpa │ │ │ │ +is-a-cubicle-slave │ │ │ │ +is-a-democrat │ │ │ │ +is-a-designer │ │ │ │ +is-a-doctor │ │ │ │ +is-a-financialadvisor │ │ │ │ +is-a-geek │ │ │ │ +is-a-green │ │ │ │ +is-a-guru │ │ │ │ +is-a-hard-worker │ │ │ │ +is-a-hunter │ │ │ │ +is-a-landscaper │ │ │ │ +is-a-lawyer │ │ │ │ +is-a-liberal │ │ │ │ +is-a-libertarian │ │ │ │ +is-a-llama │ │ │ │ +is-a-musician │ │ │ │ +is-a-nascarfan │ │ │ │ +is-a-nurse │ │ │ │ +is-a-painter │ │ │ │ +is-a-personaltrainer │ │ │ │ +is-a-photographer │ │ │ │ +is-a-player │ │ │ │ +is-a-republican │ │ │ │ +is-a-rockstar │ │ │ │ +is-a-socialist │ │ │ │ +is-a-student │ │ │ │ +is-a-teacher │ │ │ │ +is-a-techie │ │ │ │ +is-a-therapist │ │ │ │ +is-an-accountant │ │ │ │ +is-an-actor │ │ │ │ +is-an-actress │ │ │ │ +is-an-anarchist │ │ │ │ +is-an-artist │ │ │ │ +is-an-engineer │ │ │ │ +is-an-entertainer │ │ │ │ +is-certified │ │ │ │ +is-into-anime │ │ │ │ +is-into-cars │ │ │ │ +is-into-cartoons │ │ │ │ +is-into-games │ │ │ │ +is-not-certified │ │ │ │ +is-slick │ │ │ │ +is-uberleet │ │ │ │ +is-with-theband │ │ │ │ +isa-geek │ │ │ │ +isa-hockeynut │ │ │ │ +issmarterthanyou │ │ │ │ +likes-pie │ │ │ │ +likescandy │ │ │ │ +neat-url │ │ │ │ +operaunite │ │ │ │ +outsystemscloud │ │ │ │ +pagespeedmobilizer │ │ │ │ +saves-the-whales │ │ │ │ +sells-for-less │ │ │ │ +sells-for-u │ │ │ │ +servebbs │ │ │ │ +simple-url │ │ │ │ +space-to-rent │ │ │ │ +teaches-yoga │ │ │ │ +vipsinaapp │ │ │ │ +withgoogle │ │ │ │ +writesthisblog │ │ │ │ +yolasite │ │ │ │ +commbank │ │ │ │ +community │ │ │ │ +computer │ │ │ │ +construction │ │ │ │ +consulting │ │ │ │ +contractors │ │ │ │ +creditcard │ │ │ │ +creditunion │ │ │ │ +cuisinella │ │ │ │ +blogspot │ │ │ │ +blogspot │ │ │ │ +blogspot │ │ │ │ +fuettertdasnetz │ │ │ │ +isteingeek │ │ │ │ +lebtimnetz │ │ │ │ +leitungsen │ │ │ │ +traeumtgerade │ │ │ │ +delivery │ │ │ │ +democrat │ │ │ │ +diamonds │ │ │ │ +directory │ │ │ │ +discount │ │ │ │ +blogspot │ │ │ │ +download │ │ │ │ +education │ │ │ │ +engineer │ │ │ │ +engineering │ │ │ │ +enterprises │ │ │ │ +equipment │ │ │ │ +blogspot │ │ │ │ +eurovision │ │ │ │ +everbank │ │ │ │ +exchange │ │ │ │ +fairwinds │ │ │ │ +feedback │ │ │ │ +blogspot │ │ │ │ +financial │ │ │ │ +firestone │ │ │ │ +firmdale │ │ │ │ +flsmidth │ │ │ │ +football │ │ │ │ +foundation │ │ │ │ +aeroport │ │ │ │ +blogspot │ │ │ │ +chambagri │ │ │ │ +chirurgiens-dentistes │ │ │ │ +experts-comptables │ │ │ │ +geometre-expert │ │ │ │ +huissier-justice │ │ │ │ +notaires │ │ │ │ +pharmacien │ │ │ │ +veterinaire │ │ │ │ +frontier │ │ │ │ +furniture │ │ │ │ +goldpoint │ │ │ │ +blogspot │ │ │ │ +graphics │ │ │ │ +hdfcbank │ │ │ │ +healthcare │ │ │ │ +helsinki │ │ │ │ +blogspot │ │ │ │ +xn--55qx5d │ │ │ │ +xn--ciqpn │ │ │ │ +xn--gmq050i │ │ │ │ +xn--gmqw5a │ │ │ │ +xn--io0a7i │ │ │ │ +xn--lcvr32d │ │ │ │ +xn--mk0axi │ │ │ │ +xn--mxtq1m │ │ │ │ +xn--od0alg │ │ │ │ +xn--od0aq3b │ │ │ │ +xn--tn0ag │ │ │ │ +xn--uc0atv │ │ │ │ +xn--uc0ay4a │ │ │ │ +xn--wcvs22d │ │ │ │ +xn--zf0avx │ │ │ │ +holdings │ │ │ │ +homedepot │ │ │ │ +blogspot │ │ │ │ +ingatlan │ │ │ │ +konyvelo │ │ │ │ +blogspot │ │ │ │ +blogspot │ │ │ │ +immobilien │ │ │ │ +blogspot │ │ │ │ +industries │ │ │ │ +infiniti │ │ │ │ +barrel-of-knowledge │ │ │ │ +barrell-of-knowledge │ │ │ │ +groks-the │ │ │ │ +groks-this │ │ │ │ +here-for-more │ │ │ │ +knowsitall │ │ │ │ +institute │ │ │ │ +insurance │ │ │ │ +international │ │ │ │ +investments │ │ │ │ +ipiranga │ │ │ │ +xn--mgba3a4f16a │ │ │ │ +xn--mgba3a4fra │ │ │ │ +istanbul │ │ │ │ +agrigento │ │ │ │ +alessandria │ │ │ │ +alto-adige │ │ │ │ +altoadige │ │ │ │ +andria-barletta-trani │ │ │ │ +andria-trani-barletta │ │ │ │ +andriabarlettatrani │ │ │ │ +andriatranibarletta │ │ │ │ +aosta-valley │ │ │ │ +aostavalley │ │ │ │ +ascoli-piceno │ │ │ │ +ascolipiceno │ │ │ │ +avellino │ │ │ │ +barletta-trani-andria │ │ │ │ +barlettatraniandria │ │ │ │ +basilicata │ │ │ │ +benevento │ │ │ │ +blogspot │ │ │ │ +brindisi │ │ │ │ +cagliari │ │ │ │ +calabria │ │ │ │ +caltanissetta │ │ │ │ +campania │ │ │ │ +campidano-medio │ │ │ │ +campidanomedio │ │ │ │ +campobasso │ │ │ │ +carbonia-iglesias │ │ │ │ +carboniaiglesias │ │ │ │ +carrara-massa │ │ │ │ +carraramassa │ │ │ │ +catanzaro │ │ │ │ +cesena-forli │ │ │ │ +cesenaforli │ │ │ │ +dell-ogliastra │ │ │ │ +dellogliastra │ │ │ │ +emilia-romagna │ │ │ │ +emiliaromagna │ │ │ │ +florence │ │ │ │ +forli-cesena │ │ │ │ +forlicesena │ │ │ │ +friuli-v-giulia │ │ │ │ +friuli-ve-giulia │ │ │ │ +friuli-vegiulia │ │ │ │ +friuli-venezia-giulia │ │ │ │ +friuli-veneziagiulia │ │ │ │ +friuli-vgiulia │ │ │ │ +friuliv-giulia │ │ │ │ +friulive-giulia │ │ │ │ +friulivegiulia │ │ │ │ +friulivenezia-giulia │ │ │ │ +friuliveneziagiulia │ │ │ │ +friulivgiulia │ │ │ │ +frosinone │ │ │ │ +grosseto │ │ │ │ +iglesias-carbonia │ │ │ │ +iglesiascarbonia │ │ │ │ +la-spezia │ │ │ │ +laspezia │ │ │ │ +lombardia │ │ │ │ +lombardy │ │ │ │ +macerata │ │ │ │ +massa-carrara │ │ │ │ +massacarrara │ │ │ │ +medio-campidano │ │ │ │ +mediocampidano │ │ │ │ +monza-brianza │ │ │ │ +monza-e-della-brianza │ │ │ │ +monzabrianza │ │ │ │ +monzaebrianza │ │ │ │ +monzaedellabrianza │ │ │ │ +ogliastra │ │ │ │ +olbia-tempio │ │ │ │ +olbiatempio │ │ │ │ +oristano │ │ │ │ +pesaro-urbino │ │ │ │ +pesarourbino │ │ │ │ +piacenza │ │ │ │ +piedmont │ │ │ │ +piemonte │ │ │ │ +pordenone │ │ │ │ +reggio-calabria │ │ │ │ +reggio-emilia │ │ │ │ +reggiocalabria │ │ │ │ +reggioemilia │ │ │ │ +sardegna │ │ │ │ +sardinia │ │ │ │ +siracusa │ │ │ │ +suedtirol │ │ │ │ +tempio-olbia │ │ │ │ +tempioolbia │ │ │ │ +trani-andria-barletta │ │ │ │ +trani-barletta-andria │ │ │ │ +traniandriabarletta │ │ │ │ +tranibarlettaandria │ │ │ │ +trentino │ │ │ │ +trentino-a-adige │ │ │ │ +trentino-aadige │ │ │ │ +trentino-alto-adige │ │ │ │ +trentino-altoadige │ │ │ │ +trentino-s-tirol │ │ │ │ +trentino-stirol │ │ │ │ +trentino-sud-tirol │ │ │ │ +trentino-sudtirol │ │ │ │ +trentino-sued-tirol │ │ │ │ +trentino-suedtirol │ │ │ │ +trentinoa-adige │ │ │ │ +trentinoaadige │ │ │ │ +trentinoalto-adige │ │ │ │ +trentinoaltoadige │ │ │ │ +trentinos-tirol │ │ │ │ +trentinostirol │ │ │ │ +trentinosud-tirol │ │ │ │ +trentinosudtirol │ │ │ │ +trentinosued-tirol │ │ │ │ +trentinosuedtirol │ │ │ │ +urbino-pesaro │ │ │ │ +urbinopesaro │ │ │ │ +val-d-aosta │ │ │ │ +val-daosta │ │ │ │ +vald-aosta │ │ │ │ +valdaosta │ │ │ │ +valle-aosta │ │ │ │ +valle-d-aosta │ │ │ │ +valle-daosta │ │ │ │ +valleaosta │ │ │ │ +valled-aosta │ │ │ │ +valledaosta │ │ │ │ +vallee-aoste │ │ │ │ +valleeaoste │ │ │ │ +verbania │ │ │ │ +vercelli │ │ │ │ +vibo-valentia │ │ │ │ +vibovalentia │ │ │ │ +gamagori │ │ │ │ +higashiura │ │ │ │ +ichinomiya │ │ │ │ +owariasahi │ │ │ │ +shikatsu │ │ │ │ +shinshiro │ │ │ │ +takahama │ │ │ │ +tobishima │ │ │ │ +tokoname │ │ │ │ +toyohashi │ │ │ │ +toyokawa │ │ │ │ +tsushima │ │ │ │ +fujisato │ │ │ │ +hachirogata │ │ │ │ +higashinaruse │ │ │ │ +kamikoani │ │ │ │ +katagami │ │ │ │ +kitaakita │ │ │ │ +moriyoshi │ │ │ │ +yurihonjo │ │ │ │ +hachinohe │ │ │ │ +hashikami │ │ │ │ +hirosaki │ │ │ │ +itayanagi │ │ │ │ +kuroishi │ │ │ │ +nakadomari │ │ │ │ +rokunohe │ │ │ │ +shichinohe │ │ │ │ +blogspot │ │ │ │ +funabashi │ │ │ │ +hanamigawa │ │ │ │ +ichihara │ │ │ │ +ichikawa │ │ │ │ +ichinomiya │ │ │ │ +kamagaya │ │ │ │ +kamogawa │ │ │ │ +katsuura │ │ │ │ +kisarazu │ │ │ │ +kujukuri │ │ │ │ +minamiboso │ │ │ │ +mutsuzawa │ │ │ │ +nagareyama │ │ │ │ +narashino │ │ │ │ +oamishirasato │ │ │ │ +shimofusa │ │ │ │ +sodegaura │ │ │ │ +tateyama │ │ │ │ +tohnosho │ │ │ │ +tomisato │ │ │ │ +yachimata │ │ │ │ +yokaichiba │ │ │ │ +yokoshibahikari │ │ │ │ +yotsukaido │ │ │ │ +kamijima │ │ │ │ +kumakogen │ │ │ │ +matsuyama │ │ │ │ +namikata │ │ │ │ +shikokuchuo │ │ │ │ +yawatahama │ │ │ │ +katsuyama │ │ │ │ +minamiechizen │ │ │ │ +takahama │ │ │ │ +chikushino │ │ │ │ +chikuzen │ │ │ │ +hirokawa │ │ │ │ +hisayama │ │ │ │ +inatsuki │ │ │ │ +miyawaka │ │ │ │ +mizumaki │ │ │ │ +munakata │ │ │ │ +nakagawa │ │ │ │ +sasaguri │ │ │ │ +shinyoshitomi │ │ │ │ +tachiarai │ │ │ │ +yanagawa │ │ │ │ +yukuhashi │ │ │ │ +fukushima │ │ │ │ +aizubange │ │ │ │ +aizumisato │ │ │ │ +aizuwakamatsu │ │ │ │ +fukushima │ │ │ │ +furudono │ │ │ │ +inawashiro │ │ │ │ +ishikawa │ │ │ │ +izumizaki │ │ │ │ +kagamiishi │ │ │ │ +kaneyama │ │ │ │ +kawamata │ │ │ │ +kitakata │ │ │ │ +kitashiobara │ │ │ │ +koriyama │ │ │ │ +nishiaizu │ │ │ │ +samegawa │ │ │ │ +shirakawa │ │ │ │ +sukagawa │ │ │ │ +tamakawa │ │ │ │ +tanagura │ │ │ │ +yamatsuri │ │ │ │ +higashishirakawa │ │ │ │ +kakamigahara │ │ │ │ +kasahara │ │ │ │ +kasamatsu │ │ │ │ +kitagata │ │ │ │ +minokamo │ │ │ │ +mizunami │ │ │ │ +nakatsugawa │ │ │ │ +sakahogi │ │ │ │ +sekigahara │ │ │ │ +shirakawa │ │ │ │ +takayama │ │ │ │ +wanouchi │ │ │ │ +yamagata │ │ │ │ +higashiagatsuma │ │ │ │ +katashina │ │ │ │ +maebashi │ │ │ │ +minakami │ │ │ │ +naganohara │ │ │ │ +nakanojo │ │ │ │ +shibukawa │ │ │ │ +shimonita │ │ │ │ +takasaki │ │ │ │ +takayama │ │ │ │ +tamamura │ │ │ │ +tatebayashi │ │ │ │ +tsukiyono │ │ │ │ +tsumagoi │ │ │ │ +yoshioka │ │ │ │ +hiroshima │ │ │ │ +asaminami │ │ │ │ +fukuyama │ │ │ │ +hatsukaichi │ │ │ │ +higashihiroshima │ │ │ │ +jinsekikogen │ │ │ │ +onomichi │ │ │ │ +osakikamijima │ │ │ │ +seranishi │ │ │ │ +shinichi │ │ │ │ +takehara │ │ │ │ +hokkaido │ │ │ │ +abashiri │ │ │ │ +asahikawa │ │ │ │ +ashibetsu │ │ │ │ +biratori │ │ │ │ +chippubetsu │ │ │ │ +fukagawa │ │ │ │ +fukushima │ │ │ │ +furubira │ │ │ │ +hakodate │ │ │ │ +hamatonbetsu │ │ │ │ +higashikagura │ │ │ │ +higashikawa │ │ │ │ +honbetsu │ │ │ │ +horokanai │ │ │ │ +horonobe │ │ │ │ +ishikari │ │ │ │ +iwamizawa │ │ │ │ +kamifurano │ │ │ │ +kamikawa │ │ │ │ +kamishihoro │ │ │ │ +kamisunagawa │ │ │ │ +kamoenai │ │ │ │ +kembuchi │ │ │ │ +kimobetsu │ │ │ │ +kitahiroshima │ │ │ │ +kiyosato │ │ │ │ +koshimizu │ │ │ │ +kunneppu │ │ │ │ +kuriyama │ │ │ │ +kuromatsunai │ │ │ │ +matsumae │ │ │ │ +minamifurano │ │ │ │ +mombetsu │ │ │ │ +moseushi │ │ │ │ +nakagawa │ │ │ │ +nakasatsunai │ │ │ │ +nakatombetsu │ │ │ │ +niikappu │ │ │ │ +nishiokoppe │ │ │ │ +noboribetsu │ │ │ │ +otoineppu │ │ │ │ +rankoshi │ │ │ │ +rikubetsu │ │ │ │ +rishirifuji │ │ │ │ +sarufutsu │ │ │ │ +shakotan │ │ │ │ +shibecha │ │ │ │ +shibetsu │ │ │ │ +shimamaki │ │ │ │ +shimokawa │ │ │ │ +shinshinotsu │ │ │ │ +shintoku │ │ │ │ +shiranuka │ │ │ │ +shiriuchi │ │ │ │ +sunagawa │ │ │ │ +takikawa │ │ │ │ +takinoue │ │ │ │ +teshikaga │ │ │ │ +tomakomai │ │ │ │ +toyotomi │ │ │ │ +tsubetsu │ │ │ │ +tsukigata │ │ │ │ +utashinai │ │ │ │ +wakkanai │ │ │ │ +amagasaki │ │ │ │ +fukusaki │ │ │ │ +ichikawa │ │ │ │ +kakogawa │ │ │ │ +kamigori │ │ │ │ +kamikawa │ │ │ │ +kawanishi │ │ │ │ +minamiawaji │ │ │ │ +nishinomiya │ │ │ │ +nishiwaki │ │ │ │ +sasayama │ │ │ │ +shinonsen │ │ │ │ +takarazuka │ │ │ │ +takasago │ │ │ │ +chikusei │ │ │ │ +fujishiro │ │ │ │ +hitachinaka │ │ │ │ +hitachiomiya │ │ │ │ +hitachiota │ │ │ │ +inashiki │ │ │ │ +kasumigaura │ │ │ │ +namegata │ │ │ │ +ryugasaki │ │ │ │ +sakuragawa │ │ │ │ +shimodate │ │ │ │ +shimotsuma │ │ │ │ +shirosato │ │ │ │ +takahagi │ │ │ │ +tamatsukuri │ │ │ │ +tsuchiura │ │ │ │ +uchihara │ │ │ │ +yamagata │ │ │ │ +ishikawa │ │ │ │ +kanazawa │ │ │ │ +kawakita │ │ │ │ +nakanoto │ │ │ │ +nonoichi │ │ │ │ +uchinada │ │ │ │ +fujisawa │ │ │ │ +hanamaki │ │ │ │ +hiraizumi │ │ │ │ +ichinohe │ │ │ │ +ichinoseki │ │ │ │ +iwaizumi │ │ │ │ +kamaishi │ │ │ │ +kanegasaki │ │ │ │ +kitakami │ │ │ │ +kuzumaki │ │ │ │ +mizusawa │ │ │ │ +rikuzentakata │ │ │ │ +shizukuishi │ │ │ │ +tanohata │ │ │ │ +higashikagawa │ │ │ │ +kotohira │ │ │ │ +marugame │ │ │ │ +naoshima │ │ │ │ +takamatsu │ │ │ │ +uchinomi │ │ │ │ +zentsuji │ │ │ │ +kagoshima │ │ │ │ +kagoshima │ │ │ │ +kawanabe │ │ │ │ +makurazaki │ │ │ │ +matsumoto │ │ │ │ +minamitane │ │ │ │ +nakatane │ │ │ │ +nishinoomote │ │ │ │ +satsumasendai │ │ │ │ +tarumizu │ │ │ │ +kanagawa │ │ │ │ +chigasaki │ │ │ │ +fujisawa │ │ │ │ +hiratsuka │ │ │ │ +kamakura │ │ │ │ +kiyokawa │ │ │ │ +minamiashigara │ │ │ │ +ninomiya │ │ │ │ +sagamihara │ │ │ │ +samukawa │ │ │ │ +yamakita │ │ │ │ +yokosuka │ │ │ │ +yugawara │ │ │ │ +kawasaki │ │ │ │ +kitakyushu │ │ │ │ +higashitsuno │ │ │ │ +kitagawa │ │ │ │ +motoyama │ │ │ │ +nakamura │ │ │ │ +nishitosa │ │ │ │ +niyodogawa │ │ │ │ +tosashimizu │ │ │ │ +yusuhara │ │ │ │ +kumamoto │ │ │ │ +hitoyoshi │ │ │ │ +kamiamakusa │ │ │ │ +kumamoto │ │ │ │ +minamata │ │ │ │ +minamioguni │ │ │ │ +nishihara │ │ │ │ +takamori │ │ │ │ +yatsushiro │ │ │ │ +fukuchiyama │ │ │ │ +higashiyama │ │ │ │ +kumiyama │ │ │ │ +kyotamba │ │ │ │ +kyotanabe │ │ │ │ +kyotango │ │ │ │ +minamiyamashiro │ │ │ │ +nagaokakyo │ │ │ │ +oyamazaki │ │ │ │ +ujitawara │ │ │ │ +yamashina │ │ │ │ +kameyama │ │ │ │ +kisosaki │ │ │ │ +matsusaka │ │ │ │ +minamiise │ │ │ │ +ureshino │ │ │ │ +yokkaichi │ │ │ │ +furukawa │ │ │ │ +higashimatsushima │ │ │ │ +ishinomaki │ │ │ │ +kawasaki │ │ │ │ +kesennuma │ │ │ │ +marumori │ │ │ │ +matsushima │ │ │ │ +minamisanriku │ │ │ │ +shichikashuku │ │ │ │ +shiogama │ │ │ │ +shiroishi │ │ │ │ +yamamoto │ │ │ │ +miyazaki │ │ │ │ +kadogawa │ │ │ │ +kawaminami │ │ │ │ +kitagawa │ │ │ │ +kitakata │ │ │ │ +kobayashi │ │ │ │ +kunitomi │ │ │ │ +miyakonojo │ │ │ │ +miyazaki │ │ │ │ +morotsuka │ │ │ │ +nichinan │ │ │ │ +nishimera │ │ │ │ +shintomi │ │ │ │ +takaharu │ │ │ │ +takanabe │ │ │ │ +takazaki │ │ │ │ +agematsu │ │ │ │ +chikuhoku │ │ │ │ +karuizawa │ │ │ │ +kawakami │ │ │ │ +kisofukushima │ │ │ │ +kitaaiki │ │ │ │ +komagane │ │ │ │ +matsukawa │ │ │ │ +matsumoto │ │ │ │ +minamiaiki │ │ │ │ +minamimaki │ │ │ │ +minamiminowa │ │ │ │ +mochizuki │ │ │ │ +nakagawa │ │ │ │ +nozawaonsen │ │ │ │ +shimosuwa │ │ │ │ +shinanomachi │ │ │ │ +shiojiri │ │ │ │ +takamori │ │ │ │ +takayama │ │ │ │ +tateshina │ │ │ │ +togakushi │ │ │ │ +yamagata │ │ │ │ +yamanouchi │ │ │ │ +nagasaki │ │ │ │ +kawatana │ │ │ │ +kuchinotsu │ │ │ │ +matsuura │ │ │ │ +nagasaki │ │ │ │ +shimabara │ │ │ │ +shinkamigoto │ │ │ │ +tsushima │ │ │ │ +higashiyoshino │ │ │ │ +kamikitayama │ │ │ │ +kashihara │ │ │ │ +katsuragi │ │ │ │ +kawakami │ │ │ │ +kawanishi │ │ │ │ +kurotaki │ │ │ │ +nosegawa │ │ │ │ +shimoichi │ │ │ │ +shimokitayama │ │ │ │ +takatori │ │ │ │ +tawaramoto │ │ │ │ +yamatokoriyama │ │ │ │ +yamatotakada │ │ │ │ +itoigawa │ │ │ │ +izumozaki │ │ │ │ +kashiwazaki │ │ │ │ +minamiuonuma │ │ │ │ +murakami │ │ │ │ +sekikawa │ │ │ │ +tokamachi │ │ │ │ +bungoono │ │ │ │ +bungotakada │ │ │ │ +himeshima │ │ │ │ +kamitsue │ │ │ │ +kunisaki │ │ │ │ +asakuchi │ │ │ │ +hayashima │ │ │ │ +kagamino │ │ │ │ +kibichuo │ │ │ │ +kurashiki │ │ │ │ +nishiawakura │ │ │ │ +setouchi │ │ │ │ +takahashi │ │ │ │ +gushikami │ │ │ │ +ishigaki │ │ │ │ +ishikawa │ │ │ │ +kitadaito │ │ │ │ +kitanakagusuku │ │ │ │ +kumejima │ │ │ │ +kunigami │ │ │ │ +minamidaito │ │ │ │ +nakagusuku │ │ │ │ +nishihara │ │ │ │ +taketomi │ │ │ │ +tokashiki │ │ │ │ +tomigusuku │ │ │ │ +yonabaru │ │ │ │ +yonaguni │ │ │ │ +chihayaakasaka │ │ │ │ +fujiidera │ │ │ │ +habikino │ │ │ │ +higashiosaka │ │ │ │ +higashisumiyoshi │ │ │ │ +higashiyodogawa │ │ │ │ +hirakata │ │ │ │ +izumiotsu │ │ │ │ +izumisano │ │ │ │ +kashiwara │ │ │ │ +kawachinagano │ │ │ │ +kishiwada │ │ │ │ +kumatori │ │ │ │ +matsubara │ │ │ │ +moriguchi │ │ │ │ +neyagawa │ │ │ │ +osakasayama │ │ │ │ +shijonawate │ │ │ │ +shimamoto │ │ │ │ +takaishi │ │ │ │ +takatsuki │ │ │ │ +tondabayashi │ │ │ │ +toyonaka │ │ │ │ +fukudomi │ │ │ │ +hamatama │ │ │ │ +kamimine │ │ │ │ +kitagata │ │ │ │ +kitahata │ │ │ │ +nishiarita │ │ │ │ +shiroishi │ │ │ │ +yoshinogari │ │ │ │ +chichibu │ │ │ │ +fujimino │ │ │ │ +hatogaya │ │ │ │ +hatoyama │ │ │ │ +higashichichibu │ │ │ │ +higashimatsuyama │ │ │ │ +iwatsuki │ │ │ │ +kamiizumi │ │ │ │ +kamikawa │ │ │ │ +kamisato │ │ │ │ +kasukabe │ │ │ │ +kawaguchi │ │ │ │ +kawajima │ │ │ │ +kitamoto │ │ │ │ +koshigaya │ │ │ │ +kumagaya │ │ │ │ +matsubushi │ │ │ │ +miyashiro │ │ │ │ +moroyama │ │ │ │ +nagatoro │ │ │ │ +namegawa │ │ │ │ +shiraoka │ │ │ │ +tokigawa │ │ │ │ +tokorozawa │ │ │ │ +tsurugashima │ │ │ │ +yoshikawa │ │ │ │ +higashiomi │ │ │ │ +moriyama │ │ │ │ +nagahama │ │ │ │ +nishiazai │ │ │ │ +notogawa │ │ │ │ +omihachiman │ │ │ │ +takashima │ │ │ │ +takatsuki │ │ │ │ +torahime │ │ │ │ +toyosato │ │ │ │ +higashiizumo │ │ │ │ +kakinoki │ │ │ │ +nishinoshima │ │ │ │ +okinoshima │ │ │ │ +okuizumo │ │ │ │ +shizuoka │ │ │ │ +fujikawa │ │ │ │ +fujinomiya │ │ │ │ +hamamatsu │ │ │ │ +higashiizu │ │ │ │ +izunokuni │ │ │ │ +kakegawa │ │ │ │ +kawanehon │ │ │ │ +kikugawa │ │ │ │ +makinohara │ │ │ │ +matsuzaki │ │ │ │ +minamiizu │ │ │ │ +morimachi │ │ │ │ +nishiizu │ │ │ │ +omaezaki │ │ │ │ +shizuoka │ │ │ │ +ashikaga │ │ │ │ +kaminokawa │ │ │ │ +karasuyama │ │ │ │ +nasushiobara │ │ │ │ +nishikata │ │ │ │ +ohtawara │ │ │ │ +shimotsuke │ │ │ │ +takanezawa │ │ │ │ +utsunomiya │ │ │ │ +tokushima │ │ │ │ +komatsushima │ │ │ │ +matsushige │ │ │ │ +nakagawa │ │ │ │ +sanagochi │ │ │ │ +shishikui │ │ │ │ +tokushima │ │ │ │ +akishima │ │ │ │ +aogashima │ │ │ │ +hachioji │ │ │ │ +higashikurume │ │ │ │ +higashimurayama │ │ │ │ +higashiyamato │ │ │ │ +hinohara │ │ │ │ +itabashi │ │ │ │ +katsushika │ │ │ │ +kokubunji │ │ │ │ +kouzushima │ │ │ │ +kunitachi │ │ │ │ +musashimurayama │ │ │ │ +musashino │ │ │ │ +ogasawara │ │ │ │ +setagaya │ │ │ │ +shinagawa │ │ │ │ +shinjuku │ │ │ │ +suginami │ │ │ │ +tachikawa │ │ │ │ +kawahara │ │ │ │ +nichinan │ │ │ │ +sakaiminato │ │ │ │ +fukumitsu │ │ │ │ +funahashi │ │ │ │ +kamiichi │ │ │ │ +nakaniikawa │ │ │ │ +namerikawa │ │ │ │ +tateyama │ │ │ │ +wakayama │ │ │ │ +aridagawa │ │ │ │ +hashimoto │ │ │ │ +hirogawa │ │ │ │ +kamitonda │ │ │ │ +katsuragi │ │ │ │ +kinokawa │ │ │ │ +kitayama │ │ │ │ +kozagawa │ │ │ │ +kudoyama │ │ │ │ +kushimoto │ │ │ │ +nachikatsuura │ │ │ │ +shirahama │ │ │ │ +wakayama │ │ │ │ +xn--0trq7p7nn │ │ │ │ +xn--1ctwo │ │ │ │ +xn--1lqs03n │ │ │ │ +xn--1lqs71d │ │ │ │ +xn--2m4a15e │ │ │ │ +xn--32vp30h │ │ │ │ +xn--4it168d │ │ │ │ +xn--4it797k │ │ │ │ +xn--4pvxs │ │ │ │ +xn--5js045d │ │ │ │ +xn--5rtp49c │ │ │ │ +xn--5rtq34k │ │ │ │ +xn--6btw5a │ │ │ │ +xn--6orx2r │ │ │ │ +xn--7t0a264c │ │ │ │ +xn--8ltr62k │ │ │ │ +xn--8pvr4u │ │ │ │ +xn--c3s14m │ │ │ │ +xn--d5qv7z876c │ │ │ │ +xn--djrs72d6uy │ │ │ │ +xn--djty4k │ │ │ │ +xn--efvn9s │ │ │ │ +xn--ehqz56n │ │ │ │ +xn--elqq16h │ │ │ │ +xn--f6qx53a │ │ │ │ +xn--k7yn95e │ │ │ │ +xn--kbrq7o │ │ │ │ +xn--klt787d │ │ │ │ +xn--kltp7d │ │ │ │ +xn--kltx9a │ │ │ │ +xn--klty5x │ │ │ │ +xn--mkru45i │ │ │ │ +xn--nit225k │ │ │ │ +xn--ntso0iqx3a │ │ │ │ +xn--ntsq17g │ │ │ │ +xn--pssu33l │ │ │ │ +xn--qqqt11m │ │ │ │ +xn--rht27z │ │ │ │ +xn--rht3d │ │ │ │ +xn--rht61e │ │ │ │ +xn--rny31h │ │ │ │ +xn--tor131o │ │ │ │ +xn--uist22h │ │ │ │ +xn--uisz3g │ │ │ │ +xn--uuwu58a │ │ │ │ +xn--vgu402c │ │ │ │ +xn--zbx025d │ │ │ │ +yamagata │ │ │ │ +funagata │ │ │ │ +higashine │ │ │ │ +kaminoyama │ │ │ │ +kaneyama │ │ │ │ +kawanishi │ │ │ │ +mamurogawa │ │ │ │ +murayama │ │ │ │ +nakayama │ │ │ │ +nishikawa │ │ │ │ +obanazawa │ │ │ │ +sakegawa │ │ │ │ +shirataka │ │ │ │ +takahata │ │ │ │ +tsuruoka │ │ │ │ +yamagata │ │ │ │ +yamanobe │ │ │ │ +yonezawa │ │ │ │ +yamaguchi │ │ │ │ +kudamatsu │ │ │ │ +shimonoseki │ │ │ │ +tokuyama │ │ │ │ +yamanashi │ │ │ │ +fujikawa │ │ │ │ +fujikawaguchiko │ │ │ │ +fujiyoshida │ │ │ │ +hayakawa │ │ │ │ +ichikawamisato │ │ │ │ +minami-alps │ │ │ │ +nakamichi │ │ │ │ +narusawa │ │ │ │ +nirasaki │ │ │ │ +nishikatsura │ │ │ │ +tabayama │ │ │ │ +uenohara │ │ │ │ +yamanakako │ │ │ │ +yamanashi │ │ │ │ +yokohama │ │ │ │ +notaires │ │ │ │ +pharmaciens │ │ │ │ +veterinaire │ │ │ │ +blogspot │ │ │ │ +chungbuk │ │ │ │ +chungnam │ │ │ │ +gyeongbuk │ │ │ │ +gyeonggi │ │ │ │ +gyeongnam │ │ │ │ +lancaster │ │ │ │ +landrover │ │ │ │ +lifeinsurance │ │ │ │ +lifestyle │ │ │ │ +lighting │ │ │ │ +management │ │ │ │ +marketing │ │ │ │ +marriott │ │ │ │ +melbourne │ │ │ │ +memorial │ │ │ │ +microsoft │ │ │ │ +montblanc │ │ │ │ +mortgage │ │ │ │ +motorcycles │ │ │ │ +movistar │ │ │ │ +blogspot │ │ │ │ +multichoice │ │ │ │ +agriculture │ │ │ │ +airguard │ │ │ │ +ambulance │ │ │ │ +american │ │ │ │ +americana │ │ │ │ +americanantiques │ │ │ │ +americanart │ │ │ │ +amsterdam │ │ │ │ +annefrank │ │ │ │ +anthropology │ │ │ │ +antiques │ │ │ │ +aquarium │ │ │ │ +arboretum │ │ │ │ +archaeological │ │ │ │ +archaeology │ │ │ │ +architecture │ │ │ │ +artanddesign │ │ │ │ +artcenter │ │ │ │ +arteducation │ │ │ │ +artgallery │ │ │ │ +artsandcrafts │ │ │ │ +asmatart │ │ │ │ +assassination │ │ │ │ +association │ │ │ │ +astronomy │ │ │ │ +australia │ │ │ │ +automotive │ │ │ │ +aviation │ │ │ │ +baltimore │ │ │ │ +barcelona │ │ │ │ +baseball │ │ │ │ +beauxarts │ │ │ │ +beeldengeluid │ │ │ │ +bellevue │ │ │ │ +berkeley │ │ │ │ +birthplace │ │ │ │ +botanical │ │ │ │ +botanicalgarden │ │ │ │ +botanicgarden │ │ │ │ +brandywinevalley │ │ │ │ +britishcolumbia │ │ │ │ +broadcast │ │ │ │ +brussels │ │ │ │ +bruxelles │ │ │ │ +building │ │ │ │ +cadaques │ │ │ │ +california │ │ │ │ +cambridge │ │ │ │ +capebreton │ │ │ │ +cartoonart │ │ │ │ +casadelamoneda │ │ │ │ +chattanooga │ │ │ │ +cheltenham │ │ │ │ +chesapeakebay │ │ │ │ +children │ │ │ │ +childrens │ │ │ │ +childrensgarden │ │ │ │ +chiropractic │ │ │ │ +chocolate │ │ │ │ +christiansburg │ │ │ │ +cincinnati │ │ │ │ +civilisation │ │ │ │ +civilization │ │ │ │ +civilwar │ │ │ │ +coastaldefence │ │ │ │ +collection │ │ │ │ +colonialwilliamsburg │ │ │ │ +coloradoplateau │ │ │ │ +columbia │ │ │ │ +columbus │ │ │ │ +communication │ │ │ │ +communications │ │ │ │ +community │ │ │ │ +computer │ │ │ │ +computerhistory │ │ │ │ +contemporary │ │ │ │ +contemporaryart │ │ │ │ +copenhagen │ │ │ │ +corporation │ │ │ │ +corvette │ │ │ │ +countryestate │ │ │ │ +cranbrook │ │ │ │ +creation │ │ │ │ +cultural │ │ │ │ +culturalcenter │ │ │ │ +database │ │ │ │ +decorativearts │ │ │ │ +delaware │ │ │ │ +delmenhorst │ │ │ │ +dinosaur │ │ │ │ +discovery │ │ │ │ +donostia │ │ │ │ +eastafrica │ │ │ │ +eastcoast │ │ │ │ +education │ │ │ │ +educational │ │ │ │ +egyptian │ │ │ │ +eisenbahn │ │ │ │ +elvendrell │ │ │ │ +embroidery │ │ │ │ +encyclopedic │ │ │ │ +entomology │ │ │ │ +environment │ │ │ │ +environmentalconservation │ │ │ │ +epilepsy │ │ │ │ +ethnology │ │ │ │ +exhibition │ │ │ │ +farmequipment │ │ │ │ +farmstead │ │ │ │ +figueres │ │ │ │ +filatelia │ │ │ │ +finearts │ │ │ │ +flanders │ │ │ │ +fortmissoula │ │ │ │ +fortworth │ │ │ │ +foundation │ │ │ │ +francaise │ │ │ │ +frankfurt │ │ │ │ +franziskaner │ │ │ │ +freemasonry │ │ │ │ +freiburg │ │ │ │ +fribourg │ │ │ │ +fundacio │ │ │ │ +furniture │ │ │ │ +geelvinck │ │ │ │ +gemological │ │ │ │ +grandrapids │ │ │ │ +guernsey │ │ │ │ +halloffame │ │ │ │ +harvestcelebration │ │ │ │ +heimatunduhren │ │ │ │ +helsinki │ │ │ │ +hembygdsforbund │ │ │ │ +heritage │ │ │ │ +histoire │ │ │ │ +historical │ │ │ │ +historicalsociety │ │ │ │ +historichouses │ │ │ │ +historisch │ │ │ │ +historisches │ │ │ │ +historyofscience │ │ │ │ +horology │ │ │ │ +humanities │ │ │ │ +illustration │ │ │ │ +imageandsound │ │ │ │ +indianapolis │ │ │ │ +indianmarket │ │ │ │ +intelligence │ │ │ │ +interactive │ │ │ │ +isleofman │ │ │ │ +jefferson │ │ │ │ +jerusalem │ │ │ │ +jewishart │ │ │ │ +journalism │ │ │ │ +judygarland │ │ │ │ +juedisches │ │ │ │ +karikatur │ │ │ │ +koebenhavn │ │ │ │ +kunstsammlung │ │ │ │ +kunstunddesign │ │ │ │ +lancashire │ │ │ │ +lewismiller │ │ │ │ +livinghistory │ │ │ │ +localhistory │ │ │ │ +losangeles │ │ │ │ +loyalist │ │ │ │ +luxembourg │ │ │ │ +mallorca │ │ │ │ +manchester │ │ │ │ +mansions │ │ │ │ +maritime │ │ │ │ +maritimo │ │ │ │ +maryland │ │ │ │ +marylhurst │ │ │ │ +medizinhistorisches │ │ │ │ +memorial │ │ │ │ +mesaverde │ │ │ │ +michigan │ │ │ │ +midatlantic │ │ │ │ +military │ │ │ │ +minnesota │ │ │ │ +missoula │ │ │ │ +monmouth │ │ │ │ +monticello │ │ │ │ +montreal │ │ │ │ +motorcycle │ │ │ │ +muenchen │ │ │ │ +muenster │ │ │ │ +mulhouse │ │ │ │ +museumcenter │ │ │ │ +museumvereniging │ │ │ │ +national │ │ │ │ +nationalfirearms │ │ │ │ +nationalheritage │ │ │ │ +nativeamerican │ │ │ │ +naturalhistory │ │ │ │ +naturalhistorymuseum │ │ │ │ +naturalsciences │ │ │ │ +naturhistorisches │ │ │ │ +natuurwetenschappen │ │ │ │ +naumburg │ │ │ │ +nebraska │ │ │ │ +newhampshire │ │ │ │ +newjersey │ │ │ │ +newmexico │ │ │ │ +newspaper │ │ │ │ +nuernberg │ │ │ │ +nuremberg │ │ │ │ +oceanographic │ │ │ │ +oceanographique │ │ │ │ +oregontrail │ │ │ │ +paderborn │ │ │ │ +palmsprings │ │ │ │ +pasadena │ │ │ │ +pharmacy │ │ │ │ +philadelphia │ │ │ │ +philadelphiaarea │ │ │ │ +philately │ │ │ │ +photography │ │ │ │ +pittsburgh │ │ │ │ +planetarium │ │ │ │ +plantation │ │ │ │ +portland │ │ │ │ +portlligat │ │ │ │ +posts-and-telecommunications │ │ │ │ +preservation │ │ │ │ +presidio │ │ │ │ +railroad │ │ │ │ +research │ │ │ │ +resistance │ │ │ │ +riodejaneiro │ │ │ │ +rochester │ │ │ │ +saintlouis │ │ │ │ +salvadordali │ │ │ │ +salzburg │ │ │ │ +sandiego │ │ │ │ +sanfrancisco │ │ │ │ +santabarbara │ │ │ │ +santacruz │ │ │ │ +saskatchewan │ │ │ │ +savannahga │ │ │ │ +schlesisches │ │ │ │ +schoenbrunn │ │ │ │ +schokoladen │ │ │ │ +science-fiction │ │ │ │ +scienceandhistory │ │ │ │ +scienceandindustry │ │ │ │ +sciencecenter │ │ │ │ +sciencecenters │ │ │ │ +sciencehistory │ │ │ │ +sciences │ │ │ │ +sciencesnaturelles │ │ │ │ +scotland │ │ │ │ +settlement │ │ │ │ +settlers │ │ │ │ +sherbrooke │ │ │ │ +soundandvision │ │ │ │ +southcarolina │ │ │ │ +southwest │ │ │ │ +stalbans │ │ │ │ +starnberg │ │ │ │ +stateofdelaware │ │ │ │ +steiermark │ │ │ │ +stockholm │ │ │ │ +stpetersburg │ │ │ │ +stuttgart │ │ │ │ +surgeonshall │ │ │ │ +svizzera │ │ │ │ +technology │ │ │ │ +telekommunikation │ │ │ │ +television │ │ │ │ +timekeeping │ │ │ │ +topology │ │ │ │ +transport │ │ │ │ +undersea │ │ │ │ +university │ │ │ │ +usantiques │ │ │ │ +uscountryestate │ │ │ │ +usculture │ │ │ │ +usdecorativearts │ │ │ │ +usgarden │ │ │ │ +ushistory │ │ │ │ +uslivinghistory │ │ │ │ +versailles │ │ │ │ +virginia │ │ │ │ +vlaanderen │ │ │ │ +volkenkunde │ │ │ │ +wallonie │ │ │ │ +washingtondc │ │ │ │ +watch-and-clock │ │ │ │ +watchandclock │ │ │ │ +westfalen │ │ │ │ +wildlife │ │ │ │ +williamsburg │ │ │ │ +windmill │ │ │ │ +workshop │ │ │ │ +xn--9dbhblg6di │ │ │ │ +xn--comunicaes-v6a2o │ │ │ │ +xn--correios-e-telecomunicaes-ghc29a │ │ │ │ +xn--h1aegh │ │ │ │ +xn--lns-qla │ │ │ │ +yorkshire │ │ │ │ +yosemite │ │ │ │ +zoological │ │ │ │ +blogspot │ │ │ │ +mzansimagic │ │ │ │ +at-band-camp │ │ │ │ +azure-mobile │ │ │ │ +azurewebsites │ │ │ │ +broke-it │ │ │ │ +buyshouses │ │ │ │ +cloudapp │ │ │ │ +cloudfront │ │ │ │ +dnsalias │ │ │ │ +dontexist │ │ │ │ +dynalias │ │ │ │ +dynathome │ │ │ │ +endofinternet │ │ │ │ +ham-radio-op │ │ │ │ +homelinux │ │ │ │ +homeunix │ │ │ │ +in-the-band │ │ │ │ +is-a-chef │ │ │ │ +is-a-geek │ │ │ │ +isa-geek │ │ │ │ +kicks-ass │ │ │ │ +office-on-the │ │ │ │ +scrapper-site │ │ │ │ +sells-it │ │ │ │ +servebbs │ │ │ │ +serveftp │ │ │ │ +thruhere │ │ │ │ +blogspot │ │ │ │ +aarborte │ │ │ │ +akershus │ │ │ │ +aknoluokta │ │ │ │ +akrehamn │ │ │ │ +alaheadju │ │ │ │ +alstahaug │ │ │ │ +andasuolo │ │ │ │ +audnedaln │ │ │ │ +aurskog-holand │ │ │ │ +austevoll │ │ │ │ +austrheim │ │ │ │ +badaddja │ │ │ │ +bahcavuotna │ │ │ │ +bahccavuotna │ │ │ │ +balestrand │ │ │ │ +ballangen │ │ │ │ +balsfjord │ │ │ │ +batsfjord │ │ │ │ +bearalvahki │ │ │ │ +berlevag │ │ │ │ +birkenes │ │ │ │ +bjerkreim │ │ │ │ +blogspot │ │ │ │ +bremanger │ │ │ │ +bronnoysund │ │ │ │ +brumunddal │ │ │ │ +buskerud │ │ │ │ +cahcesuolo │ │ │ │ +davvenjarga │ │ │ │ +davvesiida │ │ │ │ +dielddanuorri │ │ │ │ +divtasvuodna │ │ │ │ +divttasvuotna │ │ │ │ +drangedal │ │ │ │ +egersund │ │ │ │ +eidfjord │ │ │ │ +eidsberg │ │ │ │ +eidsvoll │ │ │ │ +eigersund │ │ │ │ +engerdal │ │ │ │ +evenassi │ │ │ │ +evje-og-hornnes │ │ │ │ +flakstad │ │ │ │ +flatanger │ │ │ │ +flekkefjord │ │ │ │ +flesberg │ │ │ │ +folkebibl │ │ │ │ +fredrikstad │ │ │ │ +fylkesbibl │ │ │ │ +fyresdal │ │ │ │ +gaivuotna │ │ │ │ +gangaviika │ │ │ │ +giehtavuoatna │ │ │ │ +gildeskal │ │ │ │ +gjerdrum │ │ │ │ +gjerstad │ │ │ │ +gratangen │ │ │ │ +grimstad │ │ │ │ +guovdageaidnu │ │ │ │ +hagebostad │ │ │ │ +hammarfeasta │ │ │ │ +hammerfest │ │ │ │ +hattfjelldal │ │ │ │ +haugesund │ │ │ │ +xn--vler-qoa │ │ │ │ +hemsedal │ │ │ │ +hjartdal │ │ │ │ +hjelmeland │ │ │ │ +hokksund │ │ │ │ +holmestrand │ │ │ │ +holtalen │ │ │ │ +honefoss │ │ │ │ +hordaland │ │ │ │ +hornindal │ │ │ │ +hoyanger │ │ │ │ +hoylandet │ │ │ │ +hyllestad │ │ │ │ +jan-mayen │ │ │ │ +jessheim │ │ │ │ +jevnaker │ │ │ │ +jorpeland │ │ │ │ +karasjohka │ │ │ │ +karasjok │ │ │ │ +kautokeino │ │ │ │ +kirkenes │ │ │ │ +kongsberg │ │ │ │ +kongsvinger │ │ │ │ +kopervik │ │ │ │ +kraanghke │ │ │ │ +kristiansand │ │ │ │ +kristiansund │ │ │ │ +krodsherad │ │ │ │ +krokstadelva │ │ │ │ +kvafjord │ │ │ │ +kvalsund │ │ │ │ +kvanangen │ │ │ │ +kvinesdal │ │ │ │ +kvinnherad │ │ │ │ +kviteseid │ │ │ │ +laakesvuemie │ │ │ │ +langevag │ │ │ │ +lavangen │ │ │ │ +leangaviika │ │ │ │ +leikanger │ │ │ │ +leirfjord │ │ │ │ +levanger │ │ │ │ +lillehammer │ │ │ │ +lillesand │ │ │ │ +lindesnes │ │ │ │ +lodingen │ │ │ │ +lorenskog │ │ │ │ +malatvuopmi │ │ │ │ +marnardal │ │ │ │ +masfjorden │ │ │ │ +matta-varjjat │ │ │ │ +midtre-gauldal │ │ │ │ +mjondalen │ │ │ │ +mo-i-rana │ │ │ │ +more-og-romsdal │ │ │ │ +moskenes │ │ │ │ +naamesjevuemie │ │ │ │ +namdalseid │ │ │ │ +namsskogan │ │ │ │ +nannestad │ │ │ │ +narviika │ │ │ │ +naustdal │ │ │ │ +navuotna │ │ │ │ +nedre-eiker │ │ │ │ +nesodden │ │ │ │ +nesoddtangen │ │ │ │ +nissedal │ │ │ │ +nittedal │ │ │ │ +nord-aurdal │ │ │ │ +nord-fron │ │ │ │ +nord-odal │ │ │ │ +nordkapp │ │ │ │ +nordland │ │ │ │ +xn--b-5ga │ │ │ │ +xn--hery-ira │ │ │ │ +nordre-land │ │ │ │ +nordreisa │ │ │ │ +nore-og-uvdal │ │ │ │ +notodden │ │ │ │ +notteroy │ │ │ │ +omasvuotna │ │ │ │ +oppegard │ │ │ │ +orkanger │ │ │ │ +ostre-toten │ │ │ │ +overhalla │ │ │ │ +ovre-eiker │ │ │ │ +oygarden │ │ │ │ +oystre-slidre │ │ │ │ +porsanger │ │ │ │ +porsangu │ │ │ │ +porsgrunn │ │ │ │ +rahkkeravju │ │ │ │ +rakkestad │ │ │ │ +ralingen │ │ │ │ +randaberg │ │ │ │ +rendalen │ │ │ │ +rennesoy │ │ │ │ +ringerike │ │ │ │ +ringsaker │ │ │ │ +salangen │ │ │ │ +samnanger │ │ │ │ +sandefjord │ │ │ │ +sandnessjoen │ │ │ │ +sarpsborg │ │ │ │ +sauherad │ │ │ │ +skanland │ │ │ │ +skedsmokorset │ │ │ │ +skiptvet │ │ │ │ +skjervoy │ │ │ │ +snillfjord │ │ │ │ +sondre-land │ │ │ │ +songdalen │ │ │ │ +sor-aurdal │ │ │ │ +sor-fron │ │ │ │ +sor-odal │ │ │ │ +sor-varanger │ │ │ │ +sorreisa │ │ │ │ +sortland │ │ │ │ +spjelkavik │ │ │ │ +spydeberg │ │ │ │ +stathelle │ │ │ │ +stavanger │ │ │ │ +steinkjer │ │ │ │ +stjordal │ │ │ │ +stjordalshalsen │ │ │ │ +stor-elvdal │ │ │ │ +storfjord │ │ │ │ +surnadal │ │ │ │ +svalbard │ │ │ │ +sykkylven │ │ │ │ +tananger │ │ │ │ +telemark │ │ │ │ +xn--b-5ga │ │ │ │ +tingvoll │ │ │ │ +tjeldsund │ │ │ │ +tonsberg │ │ │ │ +troandin │ │ │ │ +trogstad │ │ │ │ +trondheim │ │ │ │ +tvedestrand │ │ │ │ +tysfjord │ │ │ │ +ullensaker │ │ │ │ +ullensvang │ │ │ │ +vanylven │ │ │ │ +vegarshei │ │ │ │ +vennesla │ │ │ │ +vestfold │ │ │ │ +vestre-slidre │ │ │ │ +vestre-toten │ │ │ │ +vestvagoy │ │ │ │ +vevelstad │ │ │ │ +vindafjord │ │ │ │ +vossevangen │ │ │ │ +xn--andy-ira │ │ │ │ +xn--asky-ira │ │ │ │ +xn--aurskog-hland-jnb │ │ │ │ +xn--avery-yua │ │ │ │ +xn--bdddj-mrabd │ │ │ │ +xn--bearalvhki-y4a │ │ │ │ +xn--berlevg-jxa │ │ │ │ +xn--bhcavuotna-s4a │ │ │ │ +xn--bhccavuotna-k7a │ │ │ │ +xn--bidr-5nac │ │ │ │ +xn--bievt-0qa │ │ │ │ +xn--bjarky-fya │ │ │ │ +xn--bjddar-pta │ │ │ │ +xn--blt-elab │ │ │ │ +xn--bmlo-gra │ │ │ │ +xn--bod-2na │ │ │ │ +xn--brnny-wuac │ │ │ │ +xn--brnnysund-m8ac │ │ │ │ +xn--brum-voa │ │ │ │ +xn--btsfjord-9za │ │ │ │ +xn--davvenjrga-y4a │ │ │ │ +xn--dnna-gra │ │ │ │ +xn--drbak-wua │ │ │ │ +xn--dyry-ira │ │ │ │ +xn--eveni-0qa01ga │ │ │ │ +xn--finny-yua │ │ │ │ +xn--fjord-lra │ │ │ │ +xn--fl-zia │ │ │ │ +xn--flor-jra │ │ │ │ +xn--frde-gra │ │ │ │ +xn--frna-woa │ │ │ │ +xn--frya-hra │ │ │ │ +xn--ggaviika-8ya47h │ │ │ │ +xn--gildeskl-g0a │ │ │ │ +xn--givuotna-8ya │ │ │ │ +xn--gjvik-wua │ │ │ │ +xn--gls-elac │ │ │ │ +xn--h-2fa │ │ │ │ +xn--hbmer-xqa │ │ │ │ +xn--hcesuolo-7ya35b │ │ │ │ +xn--hgebostad-g3a │ │ │ │ +xn--hmmrfeasta-s4ac │ │ │ │ +xn--hnefoss-q1a │ │ │ │ +xn--hobl-ira │ │ │ │ +xn--holtlen-hxa │ │ │ │ +xn--hpmir-xqa │ │ │ │ +xn--hyanger-q1a │ │ │ │ +xn--hylandet-54a │ │ │ │ +xn--indery-fya │ │ │ │ +xn--jlster-bya │ │ │ │ +xn--jrpeland-54a │ │ │ │ +xn--karmy-yua │ │ │ │ +xn--kfjord-iua │ │ │ │ +xn--klbu-woa │ │ │ │ +xn--koluokta-7ya57h │ │ │ │ +xn--krager-gya │ │ │ │ +xn--kranghke-b0a │ │ │ │ +xn--krdsherad-m8a │ │ │ │ +xn--krehamn-dxa │ │ │ │ +xn--krjohka-hwab49j │ │ │ │ +xn--ksnes-uua │ │ │ │ +xn--kvfjord-nxa │ │ │ │ +xn--kvitsy-fya │ │ │ │ +xn--kvnangen-k0a │ │ │ │ +xn--l-1fa │ │ │ │ +xn--laheadju-7ya │ │ │ │ +xn--langevg-jxa │ │ │ │ +xn--ldingen-q1a │ │ │ │ +xn--leagaviika-52b │ │ │ │ +xn--lesund-hua │ │ │ │ +xn--lgrd-poac │ │ │ │ +xn--lhppi-xqa │ │ │ │ +xn--linds-pra │ │ │ │ +xn--loabt-0qa │ │ │ │ +xn--lrdal-sra │ │ │ │ +xn--lrenskog-54a │ │ │ │ +xn--lt-liac │ │ │ │ +xn--lten-gra │ │ │ │ +xn--lury-ira │ │ │ │ +xn--mely-ira │ │ │ │ +xn--merker-kua │ │ │ │ +xn--mjndalen-64a │ │ │ │ +xn--mlatvuopmi-s4a │ │ │ │ +xn--mli-tla │ │ │ │ +xn--mlselv-iua │ │ │ │ +xn--moreke-jua │ │ │ │ +xn--mosjen-eya │ │ │ │ +xn--mot-tla │ │ │ │ +xn--mre-og-romsdal-qqb │ │ │ │ +xn--hery-ira │ │ │ │ +xn--msy-ula0h │ │ │ │ +xn--mtta-vrjjat-k7af │ │ │ │ +xn--muost-0qa │ │ │ │ +xn--nmesjevuemie-tcba │ │ │ │ +xn--nry-yla5g │ │ │ │ +xn--nttery-byae │ │ │ │ +xn--nvuotna-hwa │ │ │ │ +xn--oppegrd-ixa │ │ │ │ +xn--ostery-fya │ │ │ │ +xn--osyro-wua │ │ │ │ +xn--porsgu-sta26f │ │ │ │ +xn--rady-ira │ │ │ │ +xn--rdal-poa │ │ │ │ +xn--rde-ula │ │ │ │ +xn--rdy-0nab │ │ │ │ +xn--rennesy-v1a │ │ │ │ +xn--rhkkervju-01af │ │ │ │ +xn--rholt-mra │ │ │ │ +xn--risa-5na │ │ │ │ +xn--risr-ira │ │ │ │ +xn--rland-uua │ │ │ │ +xn--rlingen-mxa │ │ │ │ +xn--rmskog-bya │ │ │ │ +xn--rros-gra │ │ │ │ +xn--rskog-uua │ │ │ │ +xn--rst-0na │ │ │ │ +xn--rsta-fra │ │ │ │ +xn--ryken-vua │ │ │ │ +xn--ryrvik-bya │ │ │ │ +xn--s-1fa │ │ │ │ +xn--sandnessjen-ogb │ │ │ │ +xn--sandy-yua │ │ │ │ +xn--seral-lra │ │ │ │ +xn--sgne-gra │ │ │ │ +xn--skierv-uta │ │ │ │ +xn--skjervy-v1a │ │ │ │ +xn--skjk-soa │ │ │ │ +xn--sknit-yqa │ │ │ │ +xn--sknland-fxa │ │ │ │ +xn--slat-5na │ │ │ │ +xn--slt-elab │ │ │ │ +xn--smla-hra │ │ │ │ +xn--smna-gra │ │ │ │ +xn--snase-nra │ │ │ │ +xn--sndre-land-0cb │ │ │ │ +xn--snes-poa │ │ │ │ +xn--snsa-roa │ │ │ │ +xn--sr-aurdal-l8a │ │ │ │ +xn--sr-fron-q1a │ │ │ │ +xn--sr-odal-q1a │ │ │ │ +xn--sr-varanger-ggb │ │ │ │ +xn--srfold-bya │ │ │ │ +xn--srreisa-q1a │ │ │ │ +xn--srum-gra │ │ │ │ +xn--stfold-9xa │ │ │ │ +xn--vler-qoa │ │ │ │ +xn--stjrdal-s1a │ │ │ │ +xn--stjrdalshalsen-sqb │ │ │ │ +xn--stre-toten-zcb │ │ │ │ +xn--tjme-hra │ │ │ │ +xn--tnsberg-q1a │ │ │ │ +xn--trany-yua │ │ │ │ +xn--trgstad-r1a │ │ │ │ +xn--trna-woa │ │ │ │ +xn--troms-zua │ │ │ │ +xn--tysvr-vra │ │ │ │ +xn--unjrga-rta │ │ │ │ +xn--vads-jra │ │ │ │ +xn--vard-jra │ │ │ │ +xn--vegrshei-c0a │ │ │ │ +xn--vestvgy-ixa6o │ │ │ │ +xn--vg-yiab │ │ │ │ +xn--vgan-qoa │ │ │ │ +xn--vgsy-qoa0j │ │ │ │ +xn--vre-eiker-k8a │ │ │ │ +xn--vrggt-xqad │ │ │ │ +xn--vry-yla5g │ │ │ │ +xn--yer-zna │ │ │ │ +xn--ygarden-p1a │ │ │ │ +xn--ystre-slidre-ujb │ │ │ │ +merseine │ │ │ │ +shacknet │ │ │ │ +blogspot │ │ │ │ +parliament │ │ │ │ +xn--mori-qsa │ │ │ │ +blogsite │ │ │ │ +boldlygoingnowhere │ │ │ │ +dnsalias │ │ │ │ +doesntexist │ │ │ │ +dontexist │ │ │ │ +dynalias │ │ │ │ +endofinternet │ │ │ │ +endoftheinternet │ │ │ │ +game-host │ │ │ │ +hobby-site │ │ │ │ +homelinux │ │ │ │ +homeunix │ │ │ │ +is-a-bruinsfan │ │ │ │ +is-a-candidate │ │ │ │ +is-a-celticsfan │ │ │ │ +is-a-chef │ │ │ │ +is-a-geek │ │ │ │ +is-a-knight │ │ │ │ +is-a-linux-user │ │ │ │ +is-a-patsfan │ │ │ │ +is-a-soxfan │ │ │ │ +is-found │ │ │ │ +is-saved │ │ │ │ +is-very-bad │ │ │ │ +is-very-evil │ │ │ │ +is-very-good │ │ │ │ +is-very-nice │ │ │ │ +is-very-sweet │ │ │ │ +isa-geek │ │ │ │ +kicks-ass │ │ │ │ +misconfused │ │ │ │ +readmyblog │ │ │ │ +sellsyourhome │ │ │ │ +servebbs │ │ │ │ +serveftp │ │ │ │ +servegame │ │ │ │ +stuff-4-sale │ │ │ │ +orientexpress │ │ │ │ +pamperedchef │ │ │ │ +partners │ │ │ │ +passagens │ │ │ │ +pharmacy │ │ │ │ +photography │ │ │ │ +pictures │ │ │ │ +augustow │ │ │ │ +babia-gora │ │ │ │ +bialowieza │ │ │ │ +bialystok │ │ │ │ +bieszczady │ │ │ │ +boleslawiec │ │ │ │ +bydgoszcz │ │ │ │ +dlugoleka │ │ │ │ +starostwo │ │ │ │ +jaworzno │ │ │ │ +jelenia-gora │ │ │ │ +katowice │ │ │ │ +kazimierz-dolny │ │ │ │ +kobierzyce │ │ │ │ +kolobrzeg │ │ │ │ +konskowola │ │ │ │ +limanowa │ │ │ │ +malopolska │ │ │ │ +mazowsze │ │ │ │ +nieruchomosci │ │ │ │ +nowaruda │ │ │ │ +ostroleka │ │ │ │ +ostrowiec │ │ │ │ +ostrowwlkp │ │ │ │ +podlasie │ │ │ │ +polkowice │ │ │ │ +pomorskie │ │ │ │ +prochowice │ │ │ │ +pruszkow │ │ │ │ +przeworsk │ │ │ │ +rawa-maz │ │ │ │ +realestate │ │ │ │ +sosnowiec │ │ │ │ +stalowa-wola │ │ │ │ +starachowice │ │ │ │ +stargard │ │ │ │ +swidnica │ │ │ │ +swiebodzin │ │ │ │ +swinoujscie │ │ │ │ +szczecin │ │ │ │ +szczytno │ │ │ │ +tarnobrzeg │ │ │ │ +turystyka │ │ │ │ +walbrzych │ │ │ │ +warszawa │ │ │ │ +wloclawek │ │ │ │ +wodzislaw │ │ │ │ +zachpomor │ │ │ │ +zakopane │ │ │ │ +zgorzelec │ │ │ │ +plumbing │ │ │ │ +productions │ │ │ │ +properties │ │ │ │ +property │ │ │ │ +blogspot │ │ │ │ +blogspot │ │ │ │ +redstone │ │ │ │ +redumbrella │ │ │ │ +reliance │ │ │ │ +republican │ │ │ │ +restaurant │ │ │ │ +blogspot │ │ │ │ +arkhangelsk │ │ │ │ +astrakhan │ │ │ │ +bashkiria │ │ │ │ +belgorod │ │ │ │ +blogspot │ │ │ │ +buryatia │ │ │ │ +chelyabinsk │ │ │ │ +chukotka │ │ │ │ +chuvashia │ │ │ │ +dagestan │ │ │ │ +joshkar-ola │ │ │ │ +k-uralsk │ │ │ │ +kalmykia │ │ │ │ +kamchatka │ │ │ │ +kemerovo │ │ │ │ +khabarovsk │ │ │ │ +khakassia │ │ │ │ +kostroma │ │ │ │ +krasnoyarsk │ │ │ │ +kustanai │ │ │ │ +magnitka │ │ │ │ +mordovia │ │ │ │ +murmansk │ │ │ │ +nakhodka │ │ │ │ +novosibirsk │ │ │ │ +orenburg │ │ │ │ +pyatigorsk │ │ │ │ +rubtsovsk │ │ │ │ +sakhalin │ │ │ │ +simbirsk │ │ │ │ +smolensk │ │ │ │ +stavropol │ │ │ │ +tatarstan │ │ │ │ +tsaritsyn │ │ │ │ +udmurtia │ │ │ │ +ulan-ude │ │ │ │ +vladikavkaz │ │ │ │ +vladimir │ │ │ │ +vladivostok │ │ │ │ +volgograd │ │ │ │ +voronezh │ │ │ │ +yaroslavl │ │ │ │ +yekaterinburg │ │ │ │ +yuzhno-sakhalinsk │ │ │ │ +saarland │ │ │ │ +sandvikcoromant │ │ │ │ +scholarships │ │ │ │ +blogspot │ │ │ │ +kommunalforbund │ │ │ │ +naturbruksgymn │ │ │ │ +services │ │ │ │ +blogspot │ │ │ │ +platform │ │ │ │ +blogspot │ │ │ │ +software │ │ │ │ +solutions │ │ │ │ +spreadbetting │ │ │ │ +consulado │ │ │ │ +embaixada │ │ │ │ +principe │ │ │ │ +statebank │ │ │ │ +stcgroup │ │ │ │ +stockholm │ │ │ │ +arkhangelsk │ │ │ │ +balashov │ │ │ │ +bashkiria │ │ │ │ +dagestan │ │ │ │ +kalmykia │ │ │ │ +khakassia │ │ │ │ +krasnodar │ │ │ │ +mordovia │ │ │ │ +murmansk │ │ │ │ +pokrovsk │ │ │ │ +togliatti │ │ │ │ +vladikavkaz │ │ │ │ +vladimir │ │ │ │ +supersport │ │ │ │ +supplies │ │ │ │ +symantec │ │ │ │ +tatamotors │ │ │ │ +blogspot │ │ │ │ +technology │ │ │ │ +telecity │ │ │ │ +telefonica │ │ │ │ +blogspot │ │ │ │ +training │ │ │ │ +travelers │ │ │ │ +travelersinsurance │ │ │ │ +better-than │ │ │ │ +on-the-web │ │ │ │ +worse-than │ │ │ │ +blogspot │ │ │ │ +xn--czrw28b │ │ │ │ +xn--uc0atv │ │ │ │ +xn--zf0ao64a │ │ │ │ +cherkassy │ │ │ │ +cherkasy │ │ │ │ +chernigov │ │ │ │ +chernihiv │ │ │ │ +chernivtsi │ │ │ │ +chernovtsy │ │ │ │ +dnepropetrovsk │ │ │ │ +dnipropetrovsk │ │ │ │ +ivano-frankivsk │ │ │ │ +khmelnitskiy │ │ │ │ +khmelnytskyi │ │ │ │ +kirovograd │ │ │ │ +mykolaiv │ │ │ │ +nikolaev │ │ │ │ +sebastopol │ │ │ │ +sevastopol │ │ │ │ +ternopil │ │ │ │ +uzhgorod │ │ │ │ +vinnytsia │ │ │ │ +zaporizhzhe │ │ │ │ +zaporizhzhia │ │ │ │ +zhitomir │ │ │ │ +zhytomyr │ │ │ │ +blogspot │ │ │ │ +university │ │ │ │ +land-4-sale │ │ │ │ +stuff-4-sale │ │ │ │ +vacations │ │ │ │ +ventures │ │ │ │ +versicherung │ │ │ │ +vistaprint │ │ │ │ +vlaanderen │ │ │ │ +weatherchannel │ │ │ │ +williamhill │ │ │ │ +xn--11b4c3d │ │ │ │ +xn--1ck2e1b │ │ │ │ +xn--1qqw23a │ │ │ │ +xn--30rr7y │ │ │ │ +xn--3bst00m │ │ │ │ +xn--3ds443g │ │ │ │ +xn--3e0b707e │ │ │ │ +xn--3pxu8k │ │ │ │ +xn--42c2d9a │ │ │ │ +xn--45brj9c │ │ │ │ +xn--45q11c │ │ │ │ +xn--4gbrim │ │ │ │ +xn--54b7fta0cc │ │ │ │ +xn--55qw42g │ │ │ │ +xn--55qx5d │ │ │ │ +xn--5tzm5g │ │ │ │ +xn--6frz82g │ │ │ │ +xn--6qq986b3xl │ │ │ │ +xn--80adxhks │ │ │ │ +xn--80ao21a │ │ │ │ +xn--80asehdb │ │ │ │ +xn--80aswg │ │ │ │ +xn--8y0a063a │ │ │ │ +xn--90a3ac │ │ │ │ +xn--80au │ │ │ │ +xn--90azh │ │ │ │ +xn--c1avg │ │ │ │ +xn--d1at │ │ │ │ +xn--o1ac │ │ │ │ +xn--o1ach │ │ │ │ +xn--9dbq2a │ │ │ │ +xn--9et52u │ │ │ │ +xn--9krt00a │ │ │ │ +xn--b4w605ferd │ │ │ │ +xn--bck1b9a5dre4c │ │ │ │ +xn--c1avg │ │ │ │ +xn--c2br7g │ │ │ │ +xn--cck2b3b │ │ │ │ +xn--cg4bki │ │ │ │ +xn--clchc0ea0b2g2a9gcd │ │ │ │ +xn--czr694b │ │ │ │ +xn--czrs0t │ │ │ │ +xn--czru2d │ │ │ │ +xn--d1acj3b │ │ │ │ +xn--eckvdtc9d │ │ │ │ +xn--efvy88h │ │ │ │ +xn--estv75g │ │ │ │ +xn--fhbei │ │ │ │ +xn--fiq228c5hs │ │ │ │ +xn--fiq64b │ │ │ │ +xn--fiqs8s │ │ │ │ +xn--fiqz9s │ │ │ │ +xn--fjq720a │ │ │ │ +xn--flw351e │ │ │ │ +xn--fpcrj9c3d │ │ │ │ +xn--fzc2c9e2c │ │ │ │ +xn--g2xx48c │ │ │ │ +xn--gckr3f0f │ │ │ │ +xn--gecrj9c │ │ │ │ +xn--h2brj9c │ │ │ │ +xn--hxt814e │ │ │ │ +xn--i1b6b1a6a2e │ │ │ │ +xn--imr513n │ │ │ │ +xn--io0a7i │ │ │ │ +xn--j1aef │ │ │ │ +xn--j1amh │ │ │ │ +xn--j6w193g │ │ │ │ +xn--jlq61u9w7b │ │ │ │ +xn--jvr189m │ │ │ │ +xn--kcrx77d1x4a │ │ │ │ +xn--kprw13d │ │ │ │ +xn--kpry57d │ │ │ │ +xn--kpu716f │ │ │ │ +xn--kput3i │ │ │ │ +xn--l1acc │ │ │ │ +xn--lgbbat1ad8j │ │ │ │ +xn--mgb2ddes │ │ │ │ +xn--mgb9awbf │ │ │ │ +xn--mgba3a3ejt │ │ │ │ +xn--mgba3a4f16a │ │ │ │ +xn--mgba3a4fra │ │ │ │ +xn--mgbaam7a8h │ │ │ │ +xn--mgbab2bd │ │ │ │ +xn--mgbayh7gpa │ │ │ │ +xn--mgbb9fbpob │ │ │ │ +xn--mgbbh1a71e │ │ │ │ +xn--mgbc0a9azcg │ │ │ │ +xn--mgberp4a5d4a87g │ │ │ │ +xn--mgberp4a5d4ar │ │ │ │ +xn--mgbqly7c0a67fbc │ │ │ │ +xn--mgbqly7cvafr │ │ │ │ +xn--mgbt3dhd │ │ │ │ +xn--mgbtf8fl │ │ │ │ +xn--mgbx4cd0ab │ │ │ │ +xn--mk1bu44c │ │ │ │ +xn--mxtq1m │ │ │ │ +xn--ngbc5azd │ │ │ │ +xn--ngbe9e0a │ │ │ │ +xn--nnx388a │ │ │ │ +xn--node │ │ │ │ +xn--nqv7f │ │ │ │ +xn--nqv7fs00ema │ │ │ │ +xn--nyqy26a │ │ │ │ +xn--o3cw4h │ │ │ │ +xn--ogbpf8fl │ │ │ │ +xn--p1acf │ │ │ │ +xn--p1ai │ │ │ │ +xn--pbt977c │ │ │ │ +xn--pgbs0dh │ │ │ │ +xn--pssy2u │ │ │ │ +xn--q9jyb4c │ │ │ │ +xn--qcka1pmc │ │ │ │ +xn--rhqv96g │ │ │ │ +xn--rovu88b │ │ │ │ +xn--s9brj9c │ │ │ │ +xn--ses554g │ │ │ │ +xn--t60b56a │ │ │ │ +xn--tckwe │ │ │ │ +xn--unup4y │ │ │ │ +xn--vermgensberater-ctb │ │ │ │ +xn--vermgensberatung-pwb │ │ │ │ +xn--vhquv │ │ │ │ +xn--vuq861b │ │ │ │ +xn--wgbh1c │ │ │ │ +xn--wgbl6a │ │ │ │ +xn--xhq521b │ │ │ │ +xn--xkc2al3hye2a │ │ │ │ +xn--xkc2dl3a5ee0h │ │ │ │ +xn--yfro4i67o │ │ │ │ +xn--ygbi2ammx │ │ │ │ +xn--zfr164b │ │ │ │ +yodobashi │ │ │ │ +yokohama │ │ │ │ +kawasaki │ │ │ │ +kitakyushu │ │ │ │ +yokohama │ │ │ │ +teledata │ │ │ │ +Network.PublicSuffixList.DataStructure │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +Network.PublicSuffixList.Serialize │ │ │ │ +http-client-0.7.19-Gvu6lo5E2S0FKM1q3C9XBD │ │ │ │ +'PRError │ │ │ │ +PopperRes │ │ │ │ +'ZlibException │ │ │ │ +'Deflate │ │ │ │ +'Inflate │ │ │ │ +PRError │ │ │ │ +ZlibException │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ +Data.Streaming.Zlib │ │ │ │ +ZlibException │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.PRDone │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.PRNext │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.PRError │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.ZlibException │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Inflate │ │ │ │ +'StrategyFixed │ │ │ │ +'StrategyRLE │ │ │ │ +'StrategyHuffman │ │ │ │ +'StrategyFiltered │ │ │ │ +'StrategyDefault │ │ │ │ +Strategy │ │ │ │ +ZStreamStruct │ │ │ │ +toEnum{Strategy}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{Strategy}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Strategy}: tried to take `pred' of first tag in enumeration │ │ │ │ +./Data/Streaming/Zlib/Lowlevel.hs │ │ │ │ +Data.Streaming.Zlib.Lowlevel │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN │ │ │ │ +StrategyFixed │ │ │ │ +StrategyRLE │ │ │ │ +StrategyHuffman │ │ │ │ +StrategyFiltered │ │ │ │ +StrategyDefault │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyDefault │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyFiltered │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyHuffman │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyRLE │ │ │ │ +streaming-commons-0.2.3.1-E1ArYDAvY2E7v4tnhvTrTN:Data.Streaming.Zlib.Lowlevel.StrategyFixed │ │ │ │ +Codec.Compression.Zlib │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey │ │ │ │ +error when setting deflate dictionary │ │ │ │ +error when setting deflate dictionary, its length does not fit into CUInt │ │ │ │ +NeedDict is impossible! │ │ │ │ +BufferError should be impossible! │ │ │ │ +checkHeaderSplit: unexpected result of runStreamST │ │ │ │ +errorEmptyList │ │ │ │ +Pattern match failure in 'do' block at Codec/Compression/Zlib/Internal.hs:876:13-51 │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +moduleError │ │ │ │ +error when setting inflate dictionary │ │ │ │ +error when setting inflate dictionary, its length does not fit into CUInt │ │ │ │ +cuint2int: cannot cast │ │ │ │ +int2cuint: cannot cast │ │ │ │ +, compressDictionary = │ │ │ │ +, compressBufferSize = │ │ │ │ +, compressStrategy = │ │ │ │ +, compressMemoryLevel = │ │ │ │ +, compressMethod = Deflated, compressWindowBits = │ │ │ │ +CompressParams {compressLevel = │ │ │ │ +, decompressAllMembers = │ │ │ │ +, decompressDictionary = │ │ │ │ +, decompressBufferSize = │ │ │ │ +DecompressParams {decompressWindowBits = │ │ │ │ +./Codec/Compression/Zlib/Internal.hs │ │ │ │ +'CompressInputRequired │ │ │ │ +'CompressOutputAvailable │ │ │ │ +'CompressStreamEnd │ │ │ │ +CompressStream │ │ │ │ +'DecompressStreamError │ │ │ │ +'DecompressStreamEnd │ │ │ │ +'DecompressInputRequired │ │ │ │ +'DecompressOutputAvailable │ │ │ │ +DecompressStream │ │ │ │ +'DataFormatError │ │ │ │ +'DictionaryMismatch │ │ │ │ +'DictionaryRequired │ │ │ │ +'TruncatedInput │ │ │ │ +'DecompressParams │ │ │ │ +DecompressParams │ │ │ │ +'CompressParams │ │ │ │ +CompressParams │ │ │ │ +compressSupplyInput │ │ │ │ +compressOutput │ │ │ │ +compressNext │ │ │ │ +decompressSupplyInput │ │ │ │ +decompressOutput │ │ │ │ +decompressNext │ │ │ │ +decompressUnconsumedInput │ │ │ │ +decompressStreamError │ │ │ │ +DecompressError │ │ │ │ +Codec.Compression.Zlib.Internal │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey │ │ │ │ +Codec.Compression.Zlib: compressed data stream format error ( │ │ │ │ +Codec.Compression.Zlib: given dictionary does not match the expected one │ │ │ │ +Codec.Compression.Zlib: compressed data stream requires custom dictionary │ │ │ │ +Codec.Compression.Zlib: premature end of compressed data stream │ │ │ │ +Codec/Compression/Zlib/Internal.hs:248:5-6|case │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressInputRequired │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressOutputAvailable │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressStreamEnd │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressInputRequired │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressOutputAvailable │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressStreamEnd │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressStreamError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.TruncatedInput │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DictionaryRequired │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DictionaryMismatch │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DataFormatError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.DecompressParams │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Internal.CompressParams │ │ │ │ +CompressLevel must be in the range 0..9 │ │ │ │ +Codec.Compression.Zlib: version 1.1.x of the zlib C library does not support the 'gzip' format via the in-memory api, only the 'raw' and 'zlib' formats. │ │ │ │ +int2cuint: cannot cast │ │ │ │ +toEnum{Format}: tag ( │ │ │ │ +toEnum{Method}: tag ( │ │ │ │ +CompressionLevel │ │ │ │ +WindowBits │ │ │ │ +MemoryLevel │ │ │ │ +toEnum{CompressionStrategy}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +cuint2int: cannot cast │ │ │ │ +Codec.Compression.Zlib: custom dictionary needed │ │ │ │ +custom dictionary needed │ │ │ │ +buffer error │ │ │ │ +file error │ │ │ │ +stream error │ │ │ │ +data error │ │ │ │ +insufficient memory │ │ │ │ +incompatible zlib version │ │ │ │ +unexpected zlib status: │ │ │ │ +CompressionLevel must be in the range 0..9 │ │ │ │ +WindowBits must be in the range 9..15 │ │ │ │ +MemoryLevel must be in the range 1..9 │ │ │ │ +DictHash │ │ │ │ +pred{Format}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{Format}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Method}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{Method}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{CompressionStrategy}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{CompressionStrategy}: tried to take `succ' of last tag in enumeration │ │ │ │ +Codec/Compression/Zlib/Stream.hsc │ │ │ │ +Codec.Compression.Zlib: │ │ │ │ +CompressionStrategy │ │ │ │ +MemoryLevel │ │ │ │ +WindowBits │ │ │ │ +CompressionLevel │ │ │ │ +Codec.Compression.Zlib.Stream │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey │ │ │ │ +HuffmanOnly │ │ │ │ +Filtered │ │ │ │ +DefaultStrategy │ │ │ │ +Deflated │ │ │ │ +GZipOrZlib │ │ │ │ +DictHash │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.State │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.DefaultStrategy │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Filtered │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.HuffmanOnly │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.RLE │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Fixed │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Deflated │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.GZip │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Zlib │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Raw │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.GZipOrZlib │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.NoFlush │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.SyncFlush │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.FullFlush │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Finish │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Block │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Ok │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.StreamEnd │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Error │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.NeedDict │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.FileError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.StreamError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.DataError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.MemoryError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.BufferError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.VersionError │ │ │ │ +zlib-0.7.1.1-9slKnSVaKOMKfNAnZzR5ey:Codec.Compression.Zlib.Stream.Unexpected │ │ │ │ System.Random │ │ │ │ random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.C:Random │ │ │ │ StdGen {unStdGen = │ │ │ │ StateGen {unStateGen = │ │ │ │ 'StateGen │ │ │ │ StateGen │ │ │ │ @@ -58372,791 +56233,2214 @@ │ │ │ │ splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix.SMGen │ │ │ │ bitmaskWithRejection32 0 │ │ │ │ bitmaskWithRejection64 0 │ │ │ │ src/System/Random/SplitMix32.hs │ │ │ │ System.Random.SplitMix32 │ │ │ │ splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix32.SMGen │ │ │ │ -text-ansi-0.3.0.1-46qnSjrCWww5jTUloqmXDb │ │ │ │ -String.ANSI │ │ │ │ -text-ansi-0.3.0.1-46qnSjrCWww5jTUloqmXDb │ │ │ │ -Text.Builder.ANSI │ │ │ │ -Data.Text.Builder.Linear.Buffer │ │ │ │ -text-builder-linear-0.1.3-HSXCHaDF8OgGiTztLWiAmB │ │ │ │ -Data.Text.Builder.Linear.Char │ │ │ │ -text-builder-linear-0.1.3-HSXCHaDF8OgGiTztLWiAmB │ │ │ │ -Data.Text.Builder.Linear.Dec.Bounded │ │ │ │ -text-builder-linear-0.1.3-HSXCHaDF8OgGiTztLWiAmB │ │ │ │ -00010203040506070809101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899 │ │ │ │ -Data.Text.Builder.Linear.Internal │ │ │ │ -text-builder-linear-0.1.3-HSXCHaDF8OgGiTztLWiAmB │ │ │ │ -text-builder-linear-0.1.3-HSXCHaDF8OgGiTztLWiAmB:Data.Text.Builder.Linear.Internal.Buffer │ │ │ │ -breakOnAll │ │ │ │ -: empty input │ │ │ │ -Negative index │ │ │ │ -Index too large │ │ │ │ -streamError │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion.hs │ │ │ │ -Data.Text.Internal.Fusion │ │ │ │ -emptyError │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -head_empty │ │ │ │ +end of input │ │ │ │ +Arg: eta │ │ │ │ +Type: ParseError -> Identity b │ │ │ │ +In module `Network.URI' │ │ │ │ +IPv6 address │ │ │ │ +IPv4 Address │ │ │ │ +Name character │ │ │ │ +uriRegName │ │ │ │ +uriUserInfo │ │ │ │ +Network.URI.URIAuth │ │ │ │ +uriFragment │ │ │ │ +uriQuery │ │ │ │ +uriAuthority │ │ │ │ +uriScheme │ │ │ │ +Network.URI.URI │ │ │ │ +'URIAuth │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -Data.Text.Text │ │ │ │ -Data.Text.Internal │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -unpackCStringLen# │ │ │ │ -overflow │ │ │ │ -Data.Text.stimes: given number does not fit into an Int! │ │ │ │ -Data.Text.stimes: given number is negative! │ │ │ │ -overflowError │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text. │ │ │ │ -: size overflow │ │ │ │ -Data.Text.Array │ │ │ │ -text-2.1.3-inplace │ │ │ │ - at position │ │ │ │ -decodeASCII: detected non-ASCII codepoint │ │ │ │ -libraries/text/src/Data/Text/Encoding.hs │ │ │ │ -Decoding │ │ │ │ -Data.Text.Encoding │ │ │ │ -text-2.1.3-inplace │ │ │ │ -UTF-32BE │ │ │ │ -streamUtf32BE │ │ │ │ -UTF-32LE │ │ │ │ -streamUtf32LE │ │ │ │ -overflow │ │ │ │ -UTF-16BE │ │ │ │ -streamUtf16BE │ │ │ │ -UTF-16LE │ │ │ │ -streamUtf16LE │ │ │ │ -Data.Text.Encoding: Invalid UTF-8 stream │ │ │ │ -text-2.1.3-inplace:Data.Text.Encoding.Some │ │ │ │ -libraries/text/src/Data/Text/Encoding/Error.hs │ │ │ │ -'EncodeError │ │ │ │ -'DecodeError │ │ │ │ -libraries/text/src/Data/Text/Encoding/Error.hs:76:15-16|case │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text.Encoding.Error │ │ │ │ -UnicodeException │ │ │ │ -Cannot encode character '\x │ │ │ │ -Cannot encode input: │ │ │ │ -Cannot decode byte '\x │ │ │ │ -Cannot decode input: │ │ │ │ -text-2.1.3-inplace:Data.Text.Encoding.Error.DecodeError │ │ │ │ -text-2.1.3-inplace:Data.Text.Encoding.Error.EncodeError │ │ │ │ -hGetContents │ │ │ │ -hGetChunk │ │ │ │ -libraries/text/src/Data/Text/IO.hs │ │ │ │ -Data.Text.IO │ │ │ │ -text-2.1.3-inplace │ │ │ │ -overflow │ │ │ │ -Data.Text.append: size overflow │ │ │ │ -libraries/text/src/Data/Text/Internal.hs │ │ │ │ -Data.Text.Internal │ │ │ │ -text-2.1.3-inplace │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Text │ │ │ │ -Data.Text.Internal.Builder │ │ │ │ -text-2.1.3-inplace │ │ │ │ +!$&'()*+,;= │ │ │ │ +, uriPort = │ │ │ │ +, uriRegName = │ │ │ │ +uriUserInfo = │ │ │ │ +URIAuth { │ │ │ │ +Decimal octet value too large │ │ │ │ +network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1 │ │ │ │ +Network.URI │ │ │ │ +./Network/URI.hs │ │ │ │ +IP address literal │ │ │ │ +Registered name │ │ │ │ +network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1:Network.URI.URI │ │ │ │ +network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1:Network.URI.URIAuth │ │ │ │ +Text.Parsec.Combinator │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ + backtracked │ │ │ │ +end of input │ │ │ │ +'ParseError │ │ │ │ +'Message │ │ │ │ +'UnExpect │ │ │ │ +'SysUnExpect │ │ │ │ +toEnum is undefined for Message │ │ │ │ +end of input │ │ │ │ +unexpected │ │ │ │ +expecting │ │ │ │ +unknown parse error │ │ │ │ +libraries/parsec/src/Text/Parsec/Error.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +Text.Parsec.Error │ │ │ │ +ParseError │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.ParseError │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.SysUnExpect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.UnExpect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.Expect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.Message │ │ │ │ +, column │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'SourcePos │ │ │ │ +Text.Parsec.Pos.SourcePos │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +Text.Parsec.Pos │ │ │ │ +SourcePos │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Pos.SourcePos │ │ │ │ +'C:Stream │ │ │ │ +'Consumed │ │ │ │ +Consumed │ │ │ │ +Text.ParserCombinators.Parsec.Prim.many: combinator 'many' is applied to a parser that accepts an empty string. │ │ │ │ +libraries/parsec/src/Text/Parsec/Prim.hs │ │ │ │ +Text.Parsec.Prim │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +fromList │ │ │ │ +parse error at │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.C:Stream │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Ok │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Error │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.State │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Consumed │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Empty │ │ │ │ +application/vnd.handheld-entertainment+xml │ │ │ │ +application/vnd.zul │ │ │ │ +application/zip │ │ │ │ +application/vnd.zzazz.deck+xml │ │ │ │ +application/x-zmachine │ │ │ │ +application/yin+xml │ │ │ │ +application/yang │ │ │ │ +application/x-xz │ │ │ │ +chemical/x-xyz │ │ │ │ +image/x-xwindowdump │ │ │ │ +application/vnd.mozilla.xul+xml │ │ │ │ +application/xspf+xml │ │ │ │ +application/vnd.syncml+xml │ │ │ │ +application/xslt+xml │ │ │ │ +application/vnd.intercon.formnet │ │ │ │ +application/vnd.ms-xpsdocument │ │ │ │ +application/vnd.is-xpr │ │ │ │ +image/x-xpixmap │ │ │ │ +application/xproc+xml │ │ │ │ +application/x-xpinstall │ │ │ │ +application/xop+xml │ │ │ │ +application/vnd.olpc-sugar │ │ │ │ +application/xml │ │ │ │ +audio/xm │ │ │ │ +application/vnd.openxmlformats-officedocument.spreadsheetml.template │ │ │ │ +application/vnd.ms-excel.template.macroenabled.12 │ │ │ │ +application/vnd.openxmlformats-officedocument.spreadsheetml.sheet │ │ │ │ +application/vnd.ms-excel.sheet.macroenabled.12 │ │ │ │ +application/vnd.ms-excel.sheet.binary.macroenabled.12 │ │ │ │ +application/x-xliff+xml │ │ │ │ +application/vnd.ms-excel.addin.macroenabled.12 │ │ │ │ +application/vnd.ms-excel │ │ │ │ +image/vnd.xiff │ │ │ │ +application/xhtml+xml │ │ │ │ +application/vnd.xfdl │ │ │ │ +application/vnd.adobe.xfdf │ │ │ │ +application/patch-ops-error+xml │ │ │ │ +application/xenc+xml │ │ │ │ +application/vnd.fujixerox.docuworks │ │ │ │ +application/dssc+xml │ │ │ │ +application/vnd.adobe.xdp+xml │ │ │ │ +application/vnd.syncml.dm+xml │ │ │ │ +application/xcap-diff+xml │ │ │ │ +image/x-xcf │ │ │ │ +image/x-xbitmap │ │ │ │ +application/vnd.fujixerox.docuworks.binder │ │ │ │ +application/x-ms-xbap │ │ │ │ +application/vnd.xara │ │ │ │ +application/x-silverlight-app │ │ │ │ +application/xaml+xml │ │ │ │ +model/x3d+vrml │ │ │ │ +model/x3d+binary │ │ │ │ +model/x3d+xml │ │ │ │ +video/x-ms-wvx │ │ │ │ +application/vnd.webturbo │ │ │ │ +application/wspolicy+xml │ │ │ │ +wspolicy │ │ │ │ +application/wsdl+xml │ │ │ │ +application/x-mswrite │ │ │ │ +application/vnd.wqd │ │ │ │ +application/vnd.ms-wpl │ │ │ │ +application/vnd.wordperfect │ │ │ │ +font/woff2 │ │ │ │ +font/woff │ │ │ │ +video/x-ms-wmx │ │ │ │ +video/x-ms-wmv │ │ │ │ +application/vnd.wap.wmlscriptc │ │ │ │ +text/vnd.wap.wmlscript │ │ │ │ +application/vnd.wap.wmlc │ │ │ │ +text/vnd.wap.wml │ │ │ │ +application/x-ms-wmd │ │ │ │ +audio/x-ms-wma │ │ │ │ +video/x-ms-wm │ │ │ │ +application/widget │ │ │ │ +application/vnd.pmi.widget │ │ │ │ +image/webp │ │ │ │ +video/webm │ │ │ │ +audio/webm │ │ │ │ +image/vnd.ms-photo │ │ │ │ +application/vnd.ms-works │ │ │ │ +application/vnd.wap.wbxml │ │ │ │ +application/vnd.criticaltools.wbs+xml │ │ │ │ +image/vnd.wap.wbmp │ │ │ │ +audio/x-ms-wax │ │ │ │ +audio/x-wav │ │ │ │ +application/wasm │ │ │ │ +application/x-doom │ │ │ │ +application/voicexml+xml │ │ │ │ +model/vnd.vtu │ │ │ │ +text/vtt │ │ │ │ +application/vnd.vsf │ │ │ │ +application/vnd.visio │ │ │ │ +model/vrml │ │ │ │ +video/x-ms-vob │ │ │ │ +video/vnd.vivo │ │ │ │ +application/vnd.visionary │ │ │ │ +application/vnd.vcx │ │ │ │ +text/x-vcalendar │ │ │ │ +application/vnd.groove-vcard │ │ │ │ +text/x-vcard │ │ │ │ +application/x-cdlink │ │ │ │ +text/vcard │ │ │ │ +application/vnd.dece.zip │ │ │ │ +application/vnd.dece.unspecified │ │ │ │ +video/vnd.dece.video │ │ │ │ +video/vnd.uvvu.mp4 │ │ │ │ +application/vnd.dece.ttml+xml │ │ │ │ +video/vnd.dece.sd │ │ │ │ +video/vnd.dece.pd │ │ │ │ +video/vnd.dece.mobile │ │ │ │ +video/vnd.dece.hd │ │ │ │ +image/vnd.dece.graphic │ │ │ │ +application/vnd.dece.data │ │ │ │ +audio/vnd.dece.audio │ │ │ │ +text/x-uuencode │ │ │ │ +application/vnd.uiq.theme │ │ │ │ +application/x-ustar │ │ │ │ +text/uri-list │ │ │ │ +application/vnd.uoml+xml │ │ │ │ +application/vnd.unity │ │ │ │ +unityweb │ │ │ │ +application/vnd.umajin │ │ │ │ +application/x-glulx │ │ │ │ +application/vnd.ufdl │ │ │ │ +application/vnd.mobius.txf │ │ │ │ +application/vnd.genomatix.tuxedo │ │ │ │ +application/vnd.simtech-mindmapper │ │ │ │ +text/turtle │ │ │ │ +font/ttf │ │ │ │ +text/tab-separated-values │ │ │ │ +application/timestamped-data │ │ │ │ +application/x-msterminal │ │ │ │ +application/vnd.trueapp │ │ │ │ +application/vnd.trid.tpt │ │ │ │ +application/vnd.groove-tool-template │ │ │ │ +application/x-bittorrent │ │ │ │ +application/vnd.tmobile-livetv │ │ │ │ +image/tiff │ │ │ │ +application/vnd.ms-officetheme │ │ │ │ +image/x-tga │ │ │ │ +application/x-tex-tfm │ │ │ │ +application/thraud+xml │ │ │ │ +application/x-texinfo │ │ │ │ +teicorpus │ │ │ │ +application/tei+xml │ │ │ │ +application/vnd.smart.teacher │ │ │ │ +application/x-tcl │ │ │ │ +application/vnd.3gpp2.tcap │ │ │ │ +application/x-tgz │ │ │ │ +application/x-bzip-compressed-tar │ │ │ │ +application/x-tar │ │ │ │ +application/vnd.tao.intent-module-archive │ │ │ │ +application/vnd.mynfc │ │ │ │ +application/x-t3vm-image │ │ │ │ +application/vnd.sun.xml.writer │ │ │ │ +application/vnd.sun.xml.math │ │ │ │ +application/vnd.sun.xml.impress │ │ │ │ +application/vnd.sun.xml.writer.global │ │ │ │ +application/vnd.sun.xml.draw │ │ │ │ +application/vnd.sun.xml.calc │ │ │ │ +application/vnd.aristanetworks.swi │ │ │ │ +application/x-shockwave-flash │ │ │ │ +image/svg+xml │ │ │ │ +application/vnd.svd │ │ │ │ +application/vnd.dvb.service │ │ │ │ +application/x-sv4crc │ │ │ │ +application/x-sv4cpio │ │ │ │ +application/vnd.sus-calendar │ │ │ │ +text/vnd.dvb.subtitle │ │ │ │ +application/vnd.sun.xml.writer.template │ │ │ │ +application/vnd.pg.format │ │ │ │ +application/vnd.ms-pki.stl │ │ │ │ +application/hyperstudio │ │ │ │ +application/vnd.sun.xml.impress.template │ │ │ │ +application/vnd.wt.stf │ │ │ │ +application/vnd.sun.xml.draw.template │ │ │ │ +application/vnd.sun.xml.calc.template │ │ │ │ +application/vnd.sailingtracker.track │ │ │ │ +application/ssml+xml │ │ │ │ +application/vnd.epson.ssf │ │ │ │ +application/vnd.kodak-descriptor │ │ │ │ +application/ssdl+xml │ │ │ │ +application/sparql-results+xml │ │ │ │ +application/sru+xml │ │ │ │ +application/x-subrip │ │ │ │ +application/x-wais-source │ │ │ │ +application/x-sql │ │ │ │ +application/scvp-vp-request │ │ │ │ +application/scvp-vp-response │ │ │ │ +text/vnd.in3d.spot │ │ │ │ +application/futuresplash │ │ │ │ +application/vnd.yamaha.smaf-phrase │ │ │ │ +application/x-font-snf │ │ │ │ +application/vnd.stepmania.package │ │ │ │ +video/x-smv │ │ │ │ +application/smil+xml │ │ │ │ +application/vnd.stardivision.math │ │ │ │ +application/vnd.stepmania.stepchart │ │ │ │ +application/vnd.epson.salt │ │ │ │ +application/vnd.openxmlformats-officedocument.presentationml.slide │ │ │ │ +application/vnd.ms-powerpoint.slide.macroenabled.12 │ │ │ │ +application/vnd.koan │ │ │ │ +application/x-stuffitx │ │ │ │ +application/x-stuffit │ │ │ │ +application/vnd.symbian.install │ │ │ │ +audio/silk │ │ │ │ +application/pgp-signature │ │ │ │ +image/x-mrsid-image │ │ │ │ +application/shf+xml │ │ │ │ +application/x-shar │ │ │ │ +application/x-sh │ │ │ │ +text/sgml │ │ │ │ +application/vnd.stardivision.writer-global │ │ │ │ +image/sgi │ │ │ │ +text/x-sfv │ │ │ │ +application/vnd.spotfire.sfs │ │ │ │ +application/vnd.hydrostatix.sof-data │ │ │ │ +sfd-hdstx │ │ │ │ +application/set-registration-initiation │ │ │ │ +application/set-payment-initiation │ │ │ │ +application/java-serialized-object │ │ │ │ +application/vnd.semf │ │ │ │ +application/vnd.semd │ │ │ │ +application/vnd.sema │ │ │ │ +application/vnd.seemail │ │ │ │ +application/x-sea │ │ │ │ +application/vnd.stardivision.writer │ │ │ │ +application/sdp │ │ │ │ +application/vnd.solent.sdkm+xml │ │ │ │ +application/vnd.stardivision.impress │ │ │ │ +application/vnd.stardivision.calc │ │ │ │ +application/vnd.stardivision.draw │ │ │ │ +text/vnd.curl.scurl │ │ │ │ +application/scvp-cv-response │ │ │ │ +application/scvp-cv-request │ │ │ │ +application/vnd.lotus-screencam │ │ │ │ +application/x-msschedule │ │ │ │ +application/vnd.ibm.secure-container │ │ │ │ +application/sbml+xml │ │ │ │ +application/vnd.yamaha.smaf-audio │ │ │ │ +audio/s3m │ │ │ │ +application/x-makeself │ │ │ │ +text/richtext │ │ │ │ +application/rtf │ │ │ │ +application/rss+xml │ │ │ │ +application/rsd+xml │ │ │ │ +application/rls-services+xml │ │ │ │ +application/sparql-query │ │ │ │ +application/vnd.nokia.radio-preset │ │ │ │ +application/vnd.nokia.radio-presets │ │ │ │ +application/x-redhat-package-manager │ │ │ │ +application/vnd.cloanto.rp9 │ │ │ │ +application/rpki-roa │ │ │ │ +application/relax-ng-compact-syntax │ │ │ │ +application/vnd.rn-realmedia-vbr │ │ │ │ +application/vnd.jcp.javame.midlet-rms │ │ │ │ +audio/x-pn-realaudio-plugin │ │ │ │ +application/vnd.rn-realmedia │ │ │ │ +application/resource-lists-diff+xml │ │ │ │ +image/vnd.fujixerox.edmics-rlc │ │ │ │ +application/resource-lists+xml │ │ │ │ +application/x-research-info-systems │ │ │ │ +audio/vnd.rip │ │ │ │ +application/reginfo+xml │ │ │ │ +image/x-rgb │ │ │ │ +application/x-dtbresource+xml │ │ │ │ +application/vnd.businessobjects │ │ │ │ +application/vnd.data-vision.rdz │ │ │ │ +application/rdf+xml │ │ │ │ +application/vnd.ipunplugged.rcprofile │ │ │ │ +rcprofile │ │ │ │ +image/x-cmu-raster │ │ │ │ +application/vnd.rar │ │ │ │ +audio/x-pn-realaudio │ │ │ │ +application/vnd.quark.quarkxpress │ │ │ │ +application/vnd.publishare-delta-tree │ │ │ │ +application/vnd.intu.qfx │ │ │ │ +application/vnd.intu.qbo │ │ │ │ +application/vnd.epson.quickanime │ │ │ │ +video/vnd.ms-playready.media.pyv │ │ │ │ +audio/vnd.ms-playready.media.pya │ │ │ │ +application/vnd.3m.post-it-notes │ │ │ │ +application/vnd.3gpp.pic-bw-var │ │ │ │ +application/x-mspublisher │ │ │ │ +application/vnd.pvi.ptid1 │ │ │ │ +application/pskc+xml │ │ │ │ +application/x-font-linux-psf │ │ │ │ +image/vnd.adobe.photoshop │ │ │ │ +application/vnd.3gpp.pic-bw-small │ │ │ │ +application/pics-rules │ │ │ │ +application/vnd.lotus-freelance │ │ │ │ +application/vnd.openxmlformats-officedocument.presentationml.presentation │ │ │ │ +application/vnd.ms-powerpoint.presentation.macroenabled.12 │ │ │ │ +application/vnd.openxmlformats-officedocument.presentationml.slideshow │ │ │ │ +application/vnd.ms-powerpoint.slideshow.macroenabled.12 │ │ │ │ +image/x-portable-pixmap │ │ │ │ +application/vnd.cups-ppd │ │ │ │ +application/vnd.ms-powerpoint.addin.macroenabled.12 │ │ │ │ +application/vnd.openxmlformats-officedocument.presentationml.template │ │ │ │ +application/vnd.ms-powerpoint.template.macroenabled.12 │ │ │ │ +application/vnd.ms-powerpoint │ │ │ │ +application/vnd.macports.portpkg │ │ │ │ +image/x-portable-anymap │ │ │ │ +image/png │ │ │ │ +application/vnd.ctc-posml │ │ │ │ +application/pls+xml │ │ │ │ +application/vnd.pocketlearn │ │ │ │ +application/vnd.mobius.plc │ │ │ │ +application/vnd.3gpp.pic-bw-large │ │ │ │ +application/x-perl │ │ │ │ +application/pkix-pkipath │ │ │ │ +application/pkixcmp │ │ │ │ +application/pgp-encrypted │ │ │ │ +application/x-chess-pgn │ │ │ │ +image/x-portable-graymap │ │ │ │ +application/font-tdpfr │ │ │ │ +application/pdf │ │ │ │ +image/vnd.zbrush.pcx │ │ │ │ +application/vnd.curl.pcurl │ │ │ │ +image/x-pict │ │ │ │ +application/vnd.hp-pclxl │ │ │ │ +application/vnd.hp-pcl │ │ │ │ +application/x-font-pcf │ │ │ │ +image/x-portable-bitmap │ │ │ │ +application/vnd.powerbuilder6 │ │ │ │ +application/vnd.pawaafile │ │ │ │ +application/x-ns-proxy-autoconfig │ │ │ │ +application/pkcs8 │ │ │ │ +application/pkcs7-signature │ │ │ │ +application/x-pkcs7-certreqresp │ │ │ │ +application/pkcs7-mime │ │ │ │ +application/x-pkcs7-certificates │ │ │ │ +application/x-pkcs12 │ │ │ │ +application/pkcs10 │ │ │ │ +text/x-pascal │ │ │ │ +application/vnd.openofficeorg.extension │ │ │ │ +application/oxps │ │ │ │ +application/vnd.oasis.opendocument.text-template │ │ │ │ +application/vnd.oasis.opendocument.spreadsheet-template │ │ │ │ +application/vnd.oasis.opendocument.presentation-template │ │ │ │ +application/vnd.oasis.opendocument.image-template │ │ │ │ +application/vnd.oasis.opendocument.text-web │ │ │ │ +application/vnd.oasis.opendocument.graphics-template │ │ │ │ +font/otf │ │ │ │ +application/vnd.oasis.opendocument.chart-template │ │ │ │ +application/vnd.yamaha.openscoreformat.osfpvg+xml │ │ │ │ +application/vnd.yamaha.openscoreformat │ │ │ │ +application/vnd.lotus-organizer │ │ │ │ +audio/opus │ │ │ │ +application/vnd.palm │ │ │ │ +text/x-opml │ │ │ │ +application/oebps-package+xml │ │ │ │ +application/onenote │ │ │ │ +application/omdoc+xml │ │ │ │ +application/ogg │ │ │ │ +video/ogg │ │ │ │ +audio/ogg │ │ │ │ +application/vnd.oasis.opendocument.text │ │ │ │ +application/vnd.oasis.opendocument.spreadsheet │ │ │ │ +application/vnd.oasis.opendocument.presentation │ │ │ │ +application/vnd.oasis.opendocument.text-master │ │ │ │ +application/vnd.oasis.opendocument.image │ │ │ │ +application/vnd.oasis.opendocument.graphics │ │ │ │ +application/vnd.oasis.opendocument.formula-template │ │ │ │ +application/vnd.oasis.opendocument.formula │ │ │ │ +application/vnd.oasis.opendocument.chart │ │ │ │ +application/vnd.oasis.opendocument.database │ │ │ │ +application/oda │ │ │ │ +application/x-tgif │ │ │ │ +application/x-msbinder │ │ │ │ +application/vnd.fujitsu.oasys │ │ │ │ +application/vnd.fujitsu.oasys3 │ │ │ │ +application/vnd.fujitsu.oasys2 │ │ │ │ +application/x-nzb │ │ │ │ +application/vnd.lotus-notes │ │ │ │ +application/x-conference │ │ │ │ +image/vnd.net-fpx │ │ │ │ +application/vnd.noblenet-web │ │ │ │ +application/vnd.noblenet-sealer │ │ │ │ +application/vnd.noblenet-directory │ │ │ │ +application/vnd.enliven │ │ │ │ +application/vnd.neurolanguage.nlu │ │ │ │ +application/vnd.nitf │ │ │ │ +application/vnd.nokia.n-gage.data │ │ │ │ +text/x-nfo │ │ │ │ +application/x-dtbncx+xml │ │ │ │ +application/vnd.wolfram.player │ │ │ │ +application/vnd.nokia.n-gage.symbian.install │ │ │ │ +application/vnd.triscape.mxs │ │ │ │ +application/xv+xml │ │ │ │ +application/vnd.recordare.musicxml │ │ │ │ +application/mxf │ │ │ │ +application/vnd.mfer │ │ │ │ +application/vnd.recordare.musicxml+xml │ │ │ │ +musicxml │ │ │ │ +application/vnd.musician │ │ │ │ +model/vnd.mts │ │ │ │ +application/vnd.muvee.style │ │ │ │ +application/vnd.mobius.msl │ │ │ │ +application/vnd.epson.msf │ │ │ │ +application/vnd.mseq │ │ │ │ +application/vnd.fdsn.mseed │ │ │ │ +application/mediaservercontrol+xml │ │ │ │ +application/marcxml+xml │ │ │ │ +application/marc │ │ │ │ +application/vnd.mobius.mqy │ │ │ │ +application/vnd.ibm.minipay │ │ │ │ +application/vnd.ms-project │ │ │ │ +application/vnd.mophun.application │ │ │ │ +application/vnd.blueice.multipass │ │ │ │ +application/vnd.apple.installer+xml │ │ │ │ +application/vnd.mophun.certificate │ │ │ │ +application/mp4 │ │ │ │ +video/mp4 │ │ │ │ +video/x-sgi-movie │ │ │ │ +video/quicktime │ │ │ │ +application/mods+xml │ │ │ │ +application/x-mobipocket-ebook │ │ │ │ +application/x-msmoney │ │ │ │ +video/x-mng │ │ │ │ +image/vnd.fujixerox.edmics-mmr │ │ │ │ +text/mathml │ │ │ │ +application/vnd.smaf │ │ │ │ +application/vnd.chipnuts.karaoke-mmd │ │ │ │ +application/vnd.dolby.mlp │ │ │ │ +audio/x-matroska │ │ │ │ +video/x-matroska │ │ │ │ +video/mj2 │ │ │ │ +application/vnd.mif │ │ │ │ +application/x-mie │ │ │ │ +application/vnd.proteus.magazine │ │ │ │ +application/vnd.osgeo.mapguide.package │ │ │ │ +application/rpki-manifest │ │ │ │ +application/vnd.mfmp │ │ │ │ +application/mets+xml │ │ │ │ +application/metalink+xml │ │ │ │ +metalink │ │ │ │ +application/metalink4+xml │ │ │ │ +model/mesh │ │ │ │ +image/vnd.ms-modi │ │ │ │ +application/x-msaccess │ │ │ │ +text/vnd.curl.mcurl │ │ │ │ +application/vnd.mcd │ │ │ │ +application/vnd.medcalcdata │ │ │ │ +application/mbox │ │ │ │ +application/vnd.mobius.mbk │ │ │ │ +application/mathml+xml │ │ │ │ +text/markdown │ │ │ │ +markdown │ │ │ │ +manifest │ │ │ │ +text/troff │ │ │ │ +application/vnd.ecowin.chart │ │ │ │ +application/mads+xml │ │ │ │ +application/mathematica │ │ │ │ +video/x-m4v │ │ │ │ +video/vnd.mpegurl │ │ │ │ +audio/mp4 │ │ │ │ +application/vnd.apple.mpegurl │ │ │ │ +audio/mpeg │ │ │ │ +application/mp21 │ │ │ │ +video/mpeg │ │ │ │ +application/x-msmediaview │ │ │ │ +application/vnd.lotus-wordpro │ │ │ │ +audio/vnd.lucent.voice │ │ │ │ +application/vnd.frogans.ltf │ │ │ │ +application/vnd.ms-lrm │ │ │ │ +application/lost+xml │ │ │ │ +application/x-ms-shortcut │ │ │ │ +list3820 │ │ │ │ +application/vnd.route66.link66+xml │ │ │ │ +application/x-lzh-compressed │ │ │ │ +application/vnd.hhe.lesson-player │ │ │ │ +application/vnd.llamagraphics.life-balance.exchange+xml │ │ │ │ +application/vnd.llamagraphics.life-balance.desktop │ │ │ │ +application/x-latex │ │ │ │ +application/vnd.las.las+xml │ │ │ │ +application/vnd.kde.kword │ │ │ │ +image/ktx │ │ │ │ +application/vnd.kahootz │ │ │ │ +application/vnd.kde.kspread │ │ │ │ +application/vnd.ds-keypoint │ │ │ │ +application/vnd.kde.kpresenter │ │ │ │ +application/vnd.kde.kontour │ │ │ │ +application/vnd.kinar │ │ │ │ +application/vnd.google-earth.kmz │ │ │ │ +application/vnd.google-earth.kml+xml │ │ │ │ +application/vnd.kidspiration │ │ │ │ +application/vnd.kde.kformula │ │ │ │ +application/vnd.kde.karbon │ │ │ │ +audio/midi │ │ │ │ +application/jsonml+json │ │ │ │ +application/json │ │ │ │ +application/javascript │ │ │ │ +video/jpeg │ │ │ │ +video/jpm │ │ │ │ +image/jpeg │ │ │ │ +application/vnd.joost.joda-archive │ │ │ │ +application/x-java-jnlp-file │ │ │ │ +image/x-jng │ │ │ │ +application/vnd.hp-jlyt │ │ │ │ +application/vnd.jisp │ │ │ │ +text/x-java-source │ │ │ │ +application/x-java-archive-diff │ │ │ │ +application/vnd.jam │ │ │ │ +text/vnd.sun.j2me.app-descriptor │ │ │ │ +application/vnd.immervision-ivu │ │ │ │ +application/vnd.immervision-ivp │ │ │ │ +application/vnd.shana.informed.formtemplate │ │ │ │ +application/x-iso9660-image │ │ │ │ +application/vnd.irepository.package+xml │ │ │ │ +application/vnd.ibm.rights-management │ │ │ │ +application/vnd.shana.informed.package │ │ │ │ +application/ipfix │ │ │ │ +application/vnd.astraea-software.iota │ │ │ │ +application/x-install-instructions │ │ │ │ +application/inkml+xml │ │ │ │ +application/vnd.ms-ims │ │ │ │ +application/vnd.accpac.simply.imp │ │ │ │ +application/vnd.shana.informed.interchange │ │ │ │ +application/vnd.micrografx.igx │ │ │ │ +application/vnd.insors.igm │ │ │ │ +application/vnd.igloader │ │ │ │ +model/iges │ │ │ │ +application/vnd.shana.informed.formdata │ │ │ │ +image/ief │ │ │ │ +text/calendar │ │ │ │ +image/vnd.microsoft.icon │ │ │ │ +x-conference/x-cooltalk │ │ │ │ +application/vnd.iccprofile │ │ │ │ +application/vnd.intergeo │ │ │ │ +application/vnd.yamaha.hv-script │ │ │ │ +application/vnd.yamaha.hv-voice │ │ │ │ +application/vnd.yamaha.hv-dic │ │ │ │ +text/html │ │ │ │ +application/vnd.kenameaapp │ │ │ │ +text/x-component │ │ │ │ +application/mac-binhex40 │ │ │ │ +application/vnd.hp-hps │ │ │ │ +application/vnd.hp-hpid │ │ │ │ +application/vnd.hp-hpgl │ │ │ │ +application/winhlp │ │ │ │ +application/x-hdf │ │ │ │ +application/vnd.hbci │ │ │ │ +application/vnd.hal+xml │ │ │ │ +video/h264 │ │ │ │ +video/h263 │ │ │ │ +video/h261 │ │ │ │ +application/gzip │ │ │ │ +application/vnd.geonext │ │ │ │ +application/gxf │ │ │ │ +text/vnd.graphviz │ │ │ │ +model/vnd.gtw │ │ │ │ +application/vnd.groove-tool-message │ │ │ │ +application/x-gtar │ │ │ │ +application/x-font-ghostscript │ │ │ │ +application/srgs+xml │ │ │ │ +application/vnd.groove-injector │ │ │ │ +application/x-gramps-xml │ │ │ │ +application/srgs │ │ │ │ +application/vnd.grafeq │ │ │ │ +application/gpx+xml │ │ │ │ +application/vnd.flographit │ │ │ │ +application/x-gnumeric │ │ │ │ +gnumeric │ │ │ │ +application/vnd.gmx │ │ │ │ +application/gml+xml │ │ │ │ +application/vnd.groove-identity-message │ │ │ │ +image/gif │ │ │ │ +application/vnd.groove-help │ │ │ │ +application/vnd.geogebra.tool │ │ │ │ +application/vnd.geogebra.file │ │ │ │ +application/x-tex-gf │ │ │ │ +application/vnd.geometry-explorer │ │ │ │ +application/vnd.dynageo │ │ │ │ +model/vnd.gdl │ │ │ │ +application/x-gca-compressed │ │ │ │ +application/rpki-ghostbusters │ │ │ │ +application/x-tads │ │ │ │ +application/vnd.groove-account │ │ │ │ +application/vnd.geospace │ │ │ │ +image/g3fax │ │ │ │ +application/vnd.geoplan │ │ │ │ +application/vnd.fuzzysheet │ │ │ │ +application/vnd.adobe.fxp │ │ │ │ +video/vnd.fvt │ │ │ │ +application/vnd.anser-web-funds-transfer-initiation │ │ │ │ +application/vnd.fluxtime.clip │ │ │ │ +image/vnd.fst │ │ │ │ +application/vnd.fsc.weblaunch │ │ │ │ +image/vnd.fpx │ │ │ │ +application/vnd.frogans.fnc │ │ │ │ +text/vnd.fly │ │ │ │ +text/vnd.fmi.flexstor │ │ │ │ +application/vnd.kde.kivio │ │ │ │ +video/x-flv │ │ │ │ +application/vnd.micrografx.flo │ │ │ │ +video/x-fli │ │ │ │ +audio/x-flac │ │ │ │ +application/x-xfig │ │ │ │ +image/x-freehand │ │ │ │ +application/vnd.fujitsu.oasysgp │ │ │ │ +application/vnd.denovo.fcselayout-link │ │ │ │ +fe_launch │ │ │ │ +application/vnd.fdf │ │ │ │ +application/vnd.isac.fcs │ │ │ │ +application/vnd.adobe.formscentral.fcdt │ │ │ │ +image/vnd.fastbidsheet │ │ │ │ +video/x-f4v │ │ │ │ +text/x-fortran │ │ │ │ +application/vnd.ezpix-package │ │ │ │ +application/vnd.ezpix-album │ │ │ │ +application/andrew-inset │ │ │ │ +application/vnd.novadigm.ext │ │ │ │ +application/exi │ │ │ │ +application/vnd.microsoft.portable-executable │ │ │ │ +application/x-envoy │ │ │ │ +application/x-eva │ │ │ │ +text/x-setext │ │ │ │ +application/vnd.epson.esf │ │ │ │ +application/vnd.osgi.subsystem │ │ │ │ +application/vnd.eszigno3+xml │ │ │ │ +application/epub+zip │ │ │ │ +application/vnd.ms-fontobject │ │ │ │ +audio/vnd.digital-winds │ │ │ │ +application/emma+xml │ │ │ │ +message/rfc822 │ │ │ │ +application/x-msmetafile │ │ │ │ +application/vnd.pg.osasli │ │ │ │ +application/vnd.picsel │ │ │ │ +application/vnd.novadigm.edx │ │ │ │ +application/vnd.novadigm.edm │ │ │ │ +application/ecmascript │ │ │ │ +audio/vnd.nuera.ecelp9600 │ │ │ │ +ecelp9600 │ │ │ │ +audio/vnd.nuera.ecelp7470 │ │ │ │ +ecelp7470 │ │ │ │ +audio/vnd.nuera.ecelp4800 │ │ │ │ +ecelp4800 │ │ │ │ +application/java-archive │ │ │ │ +application/vnd.spotfire.dxp │ │ │ │ +image/vnd.dxf │ │ │ │ +image/vnd.dwg │ │ │ │ +model/vnd.dwf │ │ │ │ +application/x-dvi │ │ │ │ +video/vnd.dvb.file │ │ │ │ +video/dv │ │ │ │ +audio/vnd.dts.hd │ │ │ │ +audio/vnd.dts │ │ │ │ +application/xml-dtd │ │ │ │ +application/x-dtbook+xml │ │ │ │ +application/dssc+der │ │ │ │ +text/prs.lines.tag │ │ │ │ +audio/vnd.dra │ │ │ │ +application/vnd.dpgraph │ │ │ │ +application/vnd.osgi.dp │ │ │ │ +application/vnd.openxmlformats-officedocument.wordprocessingml.template │ │ │ │ +application/vnd.ms-word.template.macroenabled.12 │ │ │ │ +application/vnd.openxmlformats-officedocument.wordprocessingml.document │ │ │ │ +application/vnd.ms-word.document.macroenabled.12 │ │ │ │ +application/msword │ │ │ │ +application/vnd.dna │ │ │ │ +application/x-apple-diskimage │ │ │ │ +image/vnd.djvu │ │ │ │ +application/vnd.mobius.dis │ │ │ │ +application/x-dgc-compressed │ │ │ │ +application/vnd.dreamfactory │ │ │ │ +application/x-debian-package │ │ │ │ +application/vnd.fujixerox.ddd │ │ │ │ +application/vnd.oma.dd2+xml │ │ │ │ +text/vnd.curl.dcurl │ │ │ │ +application/docbook+xml │ │ │ │ +application/davmount+xml │ │ │ │ +davmount │ │ │ │ +application/vnd.fdsn.seed │ │ │ │ +dataless │ │ │ │ +application/vnd.dart │ │ │ │ +application/vnd.mobius.daf │ │ │ │ +model/vnd.collada+xml │ │ │ │ +application/prs.cww │ │ │ │ +text/vnd.curl │ │ │ │ +application/cu-seeme │ │ │ │ +text/csv │ │ │ │ +text/css │ │ │ │ +application/vnd.commonspace │ │ │ │ +chemical/x-csml │ │ │ │ +application/x-csh │ │ │ │ +application/vnd.rig.cryptonote │ │ │ │ +cryptonote │ │ │ │ +application/x-x509-ca-cert │ │ │ │ +application/pkix-crl │ │ │ │ +application/x-mscardfile │ │ │ │ +application/mac-compactpro │ │ │ │ +application/x-cpio │ │ │ │ +application/vnd.rim.cod │ │ │ │ +image/x-cmx │ │ │ │ +application/vnd.yellowriver-custom-menu │ │ │ │ +chemical/x-cml │ │ │ │ +chemical/x-cmdf │ │ │ │ +application/vnd.cosmocaller │ │ │ │ +application/x-tex │ │ │ │ +application/x-msclip │ │ │ │ +application/vnd.crick.clicker │ │ │ │ +application/vnd.crick.clicker.wordbank │ │ │ │ +application/vnd.crick.clicker.template │ │ │ │ +application/vnd.crick.clicker.palette │ │ │ │ +application/vnd.crick.clicker.keyboard │ │ │ │ +application/java-vm │ │ │ │ +application/vnd.claymore │ │ │ │ +application/vnd.ms-artgalry │ │ │ │ +application/vnd.anser-web-certificate-issue-initiation │ │ │ │ +chemical/x-cif │ │ │ │ +application/vnd.kde.kchart │ │ │ │ +application/vnd.ms-htmlhelp │ │ │ │ +application/x-chat │ │ │ │ +image/cgm │ │ │ │ +application/x-cfs-compressed │ │ │ │ +application/pkix-cert │ │ │ │ +application/vnd.cinderella │ │ │ │ +application/vnd.chemdraw+xml │ │ │ │ +chemical/x-cdx │ │ │ │ +application/cdmi-queue │ │ │ │ +application/cdmi-object │ │ │ │ +application/cdmi-domain │ │ │ │ +application/cdmi-container │ │ │ │ +application/cdmi-capability │ │ │ │ +application/vnd.mediastation.cdkey │ │ │ │ +application/x-netcdf │ │ │ │ +application/vnd.contact.cmsg │ │ │ │ +application/ccxml+xml │ │ │ │ +application/x-director │ │ │ │ +application/x-cocoa │ │ │ │ +text/x-c │ │ │ │ +application/x-cbr │ │ │ │ +application/vnd.ms-pki.seccat │ │ │ │ +application/vnd.curl.car │ │ │ │ +application/vnd.tcpdump.pcap │ │ │ │ +audio/x-caf │ │ │ │ +application/vnd.ms-cab-compressed │ │ │ │ +application/vnd.clonk.c4group │ │ │ │ +application/vnd.cluetrust.cartomobile-config-pkg │ │ │ │ +application/vnd.cluetrust.cartomobile-config │ │ │ │ +application/x-bzip │ │ │ │ +image/prs.btif │ │ │ │ +application/x-bzip2 │ │ │ │ +application/vnd.previewsystems.box │ │ │ │ +application/vnd.framemaker │ │ │ │ +image/bmp │ │ │ │ +application/vnd.bmi │ │ │ │ +application/x-blorb │ │ │ │ +application/x-bibtex │ │ │ │ +application/vnd.fujitsu.oasysprs │ │ │ │ +application/vnd.realvnc.bed │ │ │ │ +application/vnd.syncml.dm+wbxml │ │ │ │ +application/x-font-bdf │ │ │ │ +application/x-bcpio │ │ │ │ +application/x-msdownload │ │ │ │ +application/vnd.amazon.ebook │ │ │ │ +application/vnd.airzip.filesecure.azs │ │ │ │ +application/vnd.airzip.filesecure.azf │ │ │ │ +application/applixware │ │ │ │ +video/x-msvideo │ │ │ │ +audio/basic │ │ │ │ +application/vnd.antix.game-component │ │ │ │ +application/atomsvc+xml │ │ │ │ +application/atomcat+xml │ │ │ │ +application/atom+xml │ │ │ │ +application/vnd.accpac.simply.aso │ │ │ │ +text/x-asm │ │ │ │ +video/x-ms-asf │ │ │ │ +text/plain │ │ │ │ +application/x-freearc │ │ │ │ +application/vnd.lotus-approach │ │ │ │ +application/x-ms-application │ │ │ │ +application │ │ │ │ +text/cache-manifest │ │ │ │ +appcache │ │ │ │ +application/vnd.android.package-archive │ │ │ │ +application/vnd.amiga.ami │ │ │ │ +application/vnd.dvb.ait │ │ │ │ +application/vnd.adobe.air-application-installer-package+zip │ │ │ │ +audio/x-aiff │ │ │ │ +application/postscript │ │ │ │ +application/vnd.ahead.space │ │ │ │ +application/vnd.ibm.modcap │ │ │ │ +application/x-font-type1 │ │ │ │ +application/vnd.audiograph │ │ │ │ +audio/adpcm │ │ │ │ +application/vnd.acucorp │ │ │ │ +application/vnd.acucobol │ │ │ │ +application/x-ace-compressed │ │ │ │ +application/vnd.americandynamics.acc │ │ │ │ +application/pkix-attr-cert │ │ │ │ +application/x-abiword │ │ │ │ +application/x-authorware-seg │ │ │ │ +application/x-authorware-map │ │ │ │ +audio/x-aac │ │ │ │ +application/x-authorware-bin │ │ │ │ +application/x-7z-compressed │ │ │ │ +video/3gpp │ │ │ │ +video/3gpp2 │ │ │ │ +image/x-3ds │ │ │ │ +text/vnd.in3d.3dml │ │ │ │ +application/vnd.lotus-1-2-3 │ │ │ │ +application/octet-stream │ │ │ │ +Network.Mime │ │ │ │ +mime-types-0.1.2.0-IUEeK0rtUk4AwxofDHB3xL │ │ │ │ +IPv4 field list length != 4 │ │ │ │ +enumFromThenTo: Incompatible IP families │ │ │ │ +enumFromTo: Incompatible IP families │ │ │ │ +enumFromThen: Incompatible IP families │ │ │ │ +toIPv6 field list length != 8 │ │ │ │ +ip4ToIp6 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +fromJust │ │ │ │ +Data.IP.Addr.IPv4 │ │ │ │ +Data.IP.Addr.IPv6 │ │ │ │ +Data.IP.Addr.IP │ │ │ │ +toIPv6b field list length != 16 │ │ │ │ +./Data/IP/Addr.hs │ │ │ │ +Data.IP.Addr │ │ │ │ +iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1 │ │ │ │ +errorEmptyList │ │ │ │ +ghc-internal │ │ │ │ +GHC.Internal.List │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1:Data.IP.Addr.IPv4 │ │ │ │ +iproute-1.7.15-DXPWbbWrQlzGQlteaJ6ZG1:Data.IP.Addr.IPv6 │ │ │ │ +Network.Socket.ByteString.sendManyTo │ │ │ │ +Network.Socket.ByteString.sendMany │ │ │ │ +etwork.Socket.ByteString.recv │ │ │ │ +Network.Socket.ByteString.IO │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ +Network.Socket.ByteString.Internal │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ +non-positive length │ │ │ │ +Nothing) │ │ │ │ +, service name: │ │ │ │ +, host name: │ │ │ │ +Network.Socket.getAddrInfo (called with preferred socket type/protocol: │ │ │ │ +Nothing} │ │ │ │ +, addrCanonName = │ │ │ │ +, addrAddress = │ │ │ │ +, addrProtocol = │ │ │ │ +, addrSocketType = │ │ │ │ +, addrFamily = │ │ │ │ +AddrInfo {addrFlags = │ │ │ │ +, socket address: │ │ │ │ +, service name lookup: │ │ │ │ +, hostname lookup: │ │ │ │ +Network.Socket.getNameInfo (called with flags: │ │ │ │ +getaddrinfo must return at least one addrinfo │ │ │ │ +'C:GetAddrInfo │ │ │ │ +GetAddrInfo │ │ │ │ +'NI_NUMERICSERV │ │ │ │ +'NI_NUMERICHOST │ │ │ │ +'NI_NOFQDN │ │ │ │ +'NI_NAMEREQD │ │ │ │ +'NI_DGRAM │ │ │ │ +NameInfoFlag │ │ │ │ +'AddrInfo │ │ │ │ +AddrInfo │ │ │ │ +'AI_V4MAPPED │ │ │ │ +'AI_PASSIVE │ │ │ │ +'AI_NUMERICSERV │ │ │ │ +'AI_NUMERICHOST │ │ │ │ +'AI_CANONNAME │ │ │ │ +'AI_ADDRCONFIG │ │ │ │ +AddrInfoFlag │ │ │ │ +Network.Socket.Info │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ +NI_NUMERICSERV │ │ │ │ +NI_NUMERICHOST │ │ │ │ +NI_NOFQDN │ │ │ │ +NI_NAMEREQD │ │ │ │ +NI_DGRAM │ │ │ │ +AI_V4MAPPED │ │ │ │ +AI_PASSIVE │ │ │ │ +AI_NUMERICSERV │ │ │ │ +AI_NUMERICHOST │ │ │ │ +AI_CANONNAME │ │ │ │ +AI_ADDRCONFIG │ │ │ │ +errorEmptyList │ │ │ │ +ghc-internal │ │ │ │ +GHC.Internal.List │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.NI_DGRAM │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.NI_NAMEREQD │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.NI_NOFQDN │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.NI_NUMERICHOST │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.NI_NUMERICSERV │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AddrInfo │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_ADDRCONFIG │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_ALL │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_CANONNAME │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_NUMERICHOST │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_NUMERICSERV │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_PASSIVE │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Info.AI_V4MAPPED │ │ │ │ +RecvIPv6PktInfo │ │ │ │ +RecvIPv6TClass │ │ │ │ +RecvIPv6HopLimit │ │ │ │ +IPv6Only │ │ │ │ +DontFragment │ │ │ │ +RecvIPv4PktInfo │ │ │ │ +RecvIPv4TOS │ │ │ │ +RecvIPv4TTL │ │ │ │ +TimeToLive │ │ │ │ +UserTimeout │ │ │ │ +MaxSegment │ │ │ │ +UseLoopBack │ │ │ │ +SendTimeOut │ │ │ │ +RecvTimeOut │ │ │ │ +SendLowWater │ │ │ │ +RecvLowWater │ │ │ │ +ReusePort │ │ │ │ +OOBInline │ │ │ │ +KeepInit │ │ │ │ +KeepAlive │ │ │ │ +RecvBuffer │ │ │ │ +SendBuffer │ │ │ │ +Broadcast │ │ │ │ +DontRoute │ │ │ │ +SoProtocol │ │ │ │ +SoDomain │ │ │ │ +ReuseAddr │ │ │ │ +UnsupportedSocketOption │ │ │ │ +Network.Socket.setSockOpt │ │ │ │ +Network/Socket/Options.hsc │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Alloc.hs │ │ │ │ +GHC.Internal.Foreign.Marshal.Alloc │ │ │ │ +ghc-internal │ │ │ │ +undefined │ │ │ │ +Network.Socket.getSockOpt │ │ │ │ +'SocketTimeout │ │ │ │ +SocketTimeout │ │ │ │ +'SockOptValue │ │ │ │ +SockOptValue │ │ │ │ +'StructLinger │ │ │ │ +StructLinger │ │ │ │ +'SockOpt │ │ │ │ +SocketOption │ │ │ │ +Network.Socket.Options │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ +SocketTimeout │ │ │ │ +, sl_linger = │ │ │ │ +StructLinger {sl_onoff = │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Options.SockOptValue │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Options.StructLinger │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp:Network.Socket.Options.SockOpt │ │ │ │ +Network.Socket.ReadShow │ │ │ │ +network-3.2.8.0-EpoT6TF40y6Dph5NPnICp │ │ │ │ +Network.Socket.bind │ │ │ │ +Network.Socket.listen │ │ │ │ +Network.Socket.accept │ │ │ │ +Network.Socket.socket │ │ │ │ +Network.Socket.connect: ) │ │ │ │ +ExactDep ( │ │ │ │ +FailedToCreate │ │ │ │ +Destroyed │ │ │ │ +BeingDestroyed │ │ │ │ +BeingCreated │ │ │ │ +NotCreated │ │ │ │ +Test dependencies have cycles: │ │ │ │ +- │ │ │ │ +DependencyException │ │ │ │ +Test.Tasty.Run │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.TResource │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.TGroup │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.TAction │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.TestAction │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.Dependency │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.ExactDep │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.PatternDep │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.Finalizer │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.Initializer │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.NotCreated │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.BeingCreated │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.FailedToCreate │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.Created │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.BeingDestroyed │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.Destroyed │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.NotStarted │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.Executing │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Run.Done │ │ │ │ +'ActionWait │ │ │ │ +'ActionSkip │ │ │ │ +'ActionReady │ │ │ │ +ActionStatus │ │ │ │ +Test.Tasty.Parallel │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Parallel.Action │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Parallel.ActionReady │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Parallel.ActionSkip │ │ │ │ +tasty-1.5.3-EXHToC3upphDwPTC5V8Sxg:Test.Tasty.Parallel.ActionWait │ │ │ │ +'Timeout │ │ │ │ +<> │ │ │ │ +unbounded-delays-0.1.1.1-GQv2n7tNAbEAuKxqynoq9X │ │ │ │ +Control.Concurrent.Timeout │ │ │ │ +Control.Concurrent.Thread.Delay │ │ │ │ +unbounded-delays-0.1.1.1-GQv2n7tNAbEAuKxqynoq9X │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -emptyError │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -head_empty │ │ │ │ -fromStrict │ │ │ │ -Data.Text.Lazy.Text.gunfold │ │ │ │ -Data.Text.Lazy.Text │ │ │ │ -Data.Text.Lazy.stimes: given number is negative! │ │ │ │ -libraries/text/src/Data/Text/Lazy.hs │ │ │ │ -Data.Text.Lazy │ │ │ │ -text-2.1.3-inplace │ │ │ │ -overflow │ │ │ │ -putH: the impossible happened │ │ │ │ -splith: the impossible happened. │ │ │ │ -libraries/text/src/Data/Text/Lazy/Builder/Int.hs │ │ │ │ -Data.Text.Lazy.Builder.Int │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text.Lazy.Builder.Int.hexadecimal: applied to negative number │ │ │ │ -text-2.1.3-inplace:Data.Text.Lazy.Builder.Int.T │ │ │ │ -overflow │ │ │ │ --Infinity │ │ │ │ -Infinity │ │ │ │ -formatRealFloat/doFmt/Fixed: [] │ │ │ │ -formatRealFloat/doFmt/Exponent/Just: [] │ │ │ │ -formatRealFloat/doFmt/Exponent/Nothing: [] │ │ │ │ - not in range [0.. │ │ │ │ -Error in array index; │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -toEnum{FPFormat}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -'Generic │ │ │ │ -'Exponent │ │ │ │ -FPFormat │ │ │ │ -succ{FPFormat}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{FPFormat}: tried to take `pred' of first tag in enumeration │ │ │ │ -libraries/text/src/Data/Text/Lazy/Builder/RealFloat.hs │ │ │ │ -Data.Text.Lazy.Builder.RealFloat │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Exponent │ │ │ │ -Negative exponent │ │ │ │ -text-2.1.3-inplace:Data.Text.Lazy.Builder.RealFloat.Exponent │ │ │ │ -text-2.1.3-inplace:Data.Text.Lazy.Builder.RealFloat.Fixed │ │ │ │ -text-2.1.3-inplace:Data.Text.Lazy.Builder.RealFloat.Generic │ │ │ │ -Data.Text.Lazy.Encoding │ │ │ │ -text-2.1.3-inplace │ │ │ │ -UTF-32BE │ │ │ │ -streamUtf32BE │ │ │ │ -UTF-32LE │ │ │ │ -streamUtf32LE │ │ │ │ -overflow │ │ │ │ -UTF-16BE │ │ │ │ -streamUtf16BE │ │ │ │ -UTF-16LE │ │ │ │ -streamUtf16LE │ │ │ │ -Data.Text.Internal.Encoding: Invalid UTF-8 stream │ │ │ │ -illegal handle type │ │ │ │ -hGetContents │ │ │ │ -ioException │ │ │ │ -libraries/text/src/Data/Text/Lazy/IO.hs │ │ │ │ -Data.Text.Lazy.IO │ │ │ │ -text-2.1.3-inplace │ │ │ │ -input does not start with a digit │ │ │ │ -input does not start with a hexadecimal digit │ │ │ │ -Data.Text.Read │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Negative exponent │ │ │ │ -Data.Text.Unsafe │ │ │ │ -text-2.1.3-inplace │ │ │ │ -text-2.1.3-inplace:Data.Text.Unsafe.Iter │ │ │ │ -Data.Text.Show │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text.Internal.Transformation │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text.Internal.Builder.Functions │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text.Internal.Builder.Int.Digits │ │ │ │ -text-2.1.3-inplace │ │ │ │ -00010203040506070809101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899 │ │ │ │ -roundTo: bad Value │ │ │ │ -libraries/text/src/Data/Text/Internal/Builder/RealFloat/Functions.hs │ │ │ │ -Data.Text.Internal.Builder.RealFloat.Functions │ │ │ │ -text-2.1.3-inplace │ │ │ │ -UTF-16LE │ │ │ │ -streamUtf16LE │ │ │ │ -UTF-16BE │ │ │ │ -streamUtf16BE │ │ │ │ -UTF-32BE │ │ │ │ -streamUtf32BE │ │ │ │ -UTF-32LE │ │ │ │ -streamUtf32LE │ │ │ │ -Data.Text.Internal.Lazy.Encoding.Fusion │ │ │ │ -text-2.1.3-inplace │ │ │ │ -streamUtf8 │ │ │ │ -: Invalid │ │ │ │ -Data.Text.Lazy.Encoding.Fusion. │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.T │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S0 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S1 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S2 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S3 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S4 │ │ │ │ -Data.Binary.Put │ │ │ │ -binary-0.8.9.3-inplace │ │ │ │ +Data.Tagged.Tagged │ │ │ │ +undefined │ │ │ │ +src/Data/Tagged.hs │ │ │ │ +Data.Tagged │ │ │ │ +tagged-0.8.9-EraSdp0lx7uJnqESyrqLTP │ │ │ │ +'PrefsMod │ │ │ │ +PrefsMod │ │ │ │ +'InfoMod │ │ │ │ +Options.Applicative.Builder │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +disabled option │ │ │ │ +cannot parse value ` │ │ │ │ stimes: positive multiplier expected │ │ │ │ -binary-0.8.9.3-inplace:Data.Binary.Put.PairS │ │ │ │ -Data.Binary.Get.runGet at position │ │ │ │ -Data.Binary.Get.runGetState at position │ │ │ │ -libraries/binary/src/Data/Binary/Get.hs │ │ │ │ -'Partial │ │ │ │ -Data.Binary.Get │ │ │ │ -binary-0.8.9.3-inplace │ │ │ │ -not enough bytes │ │ │ │ -binary-0.8.9.3-inplace:Data.Binary.Get.Fail │ │ │ │ -binary-0.8.9.3-inplace:Data.Binary.Get.Partial │ │ │ │ -binary-0.8.9.3-inplace:Data.Binary.Get.Done │ │ │ │ -isolate: negative size │ │ │ │ - bytes which is less than the expected │ │ │ │ -isolate: the decoder consumed │ │ │ │ -'BytesRead │ │ │ │ -'Partial │ │ │ │ -Data.Binary.Get.Internal │ │ │ │ -binary-0.8.9.3-inplace │ │ │ │ -BytesRead │ │ │ │ -Partial _ │ │ │ │ -not enough bytes │ │ │ │ -Data.Binary.Get(Alternative).empty │ │ │ │ -binary-0.8.9.3-inplace:Data.Binary.Get.Internal.Fail │ │ │ │ -binary-0.8.9.3-inplace:Data.Binary.Get.Internal.Partial │ │ │ │ -binary-0.8.9.3-inplace:Data.Binary.Get.Internal.Done │ │ │ │ -binary-0.8.9.3-inplace:Data.Binary.Get.Internal.BytesRead │ │ │ │ - Deserialized type: │ │ │ │ - Expected type: │ │ │ │ -GHCi.TH.Binary: Type mismatch │ │ │ │ - to Bool │ │ │ │ - to Ordering │ │ │ │ -Could not map value │ │ │ │ -NonEmpty is empty! │ │ │ │ -Applied type: │ │ │ │ -To argument: │ │ │ │ -Found argument of kind: │ │ │ │ -Where the constructor: │ │ │ │ -Expects an argument of kind: │ │ │ │ -GHCi.TH.Binary.putKindRep: invalid tag │ │ │ │ -GHCi.TH.Binary.putRuntimeRep: invalid tag │ │ │ │ -Negative range size │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -GHCi.TH.Binary.putTypeLitSort: invalid tag │ │ │ │ -'C:Binary │ │ │ │ -GBinaryGet │ │ │ │ -GBinaryPut │ │ │ │ -Data.Binary.Class │ │ │ │ -binary-0.8.9.3-inplace │ │ │ │ -Not a valid Unicode code point! │ │ │ │ -not enough bytes │ │ │ │ -GHCi.TH.Binary.getSomeTypeRep: Kind mismatch │ │ │ │ -GHCi.TH.Binary.getSomeTypeRep: Invalid SomeTypeRep │ │ │ │ -GHCi.TH.Binary.getSomeTypeRep: Kind mismatch │ │ │ │ -GHCi.TH.Binary.getSomeTypeRep: Applied non-arrow type │ │ │ │ -binary-0.8.9.3-inplace:Data.Binary.Class.C:Binary │ │ │ │ -System.Console.Wizard │ │ │ │ -wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp │ │ │ │ -'ArbitraryIO │ │ │ │ -ArbitraryIO │ │ │ │ -'Password │ │ │ │ -Password │ │ │ │ -'LinePrewritten │ │ │ │ -LinePrewritten │ │ │ │ -'Character │ │ │ │ -Character │ │ │ │ -'OutputLn │ │ │ │ -OutputLn │ │ │ │ -System.Console.Wizard.Internal │ │ │ │ -wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp │ │ │ │ -Arg: $dFunctor │ │ │ │ -Type: Functor (Free backend) │ │ │ │ -In module `System.Console.Wizard.Internal' │ │ │ │ -wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Internal.ArbitraryIO │ │ │ │ -wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Internal.Password │ │ │ │ -wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Internal.LinePrewritten │ │ │ │ -wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Internal.Character │ │ │ │ -wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Internal.Line │ │ │ │ -wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Internal.OutputLn │ │ │ │ -wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Internal.Output │ │ │ │ -wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Internal.C::<: │ │ │ │ -wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Internal.Inl │ │ │ │ -wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Internal.Inr │ │ │ │ -'Haskeline │ │ │ │ -Haskeline │ │ │ │ -'WithSettings │ │ │ │ -WithSettings │ │ │ │ -./System/Console/Wizard/Haskeline.hs │ │ │ │ -'UnexpectedEOF │ │ │ │ -wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp │ │ │ │ -System.Console.Wizard.Haskeline │ │ │ │ -UnexpectedEOF │ │ │ │ -wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Haskeline.WithSettings │ │ │ │ -wizards-1.0.3-DlPSCV4SkhhGaJYWSJNzp:System.Console.Wizard.Haskeline.UnexpectedEOF │ │ │ │ -libraries/haskeline/System/Console/Haskeline.hs │ │ │ │ -System.Console.Haskeline │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -`@$><=;|&{( │ │ │ │ -'Completion │ │ │ │ -Completion │ │ │ │ -System.Console.Haskeline.Completion │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -`@$><=;|&{( │ │ │ │ -, isFinished = │ │ │ │ -, display = │ │ │ │ -Completion {replacement = │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Completion.Completion │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -System.Console.Haskeline.History │ │ │ │ -'History │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.History.History │ │ │ │ -System.Console.Haskeline.Backend │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -'DoEffect │ │ │ │ -'Consumed │ │ │ │ -'NotConsumed │ │ │ │ -KeyConsumed │ │ │ │ -'PrintLines │ │ │ │ -'LineChange │ │ │ │ -'RingBell │ │ │ │ -'ClearScreen │ │ │ │ -System.Console.Haskeline.Command │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.GetKey │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.DoEffect │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.CmdM │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.Result │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.KeyMap │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.NotConsumed │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.Consumed │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.LineChange │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.PrintLines │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.ClearScreen │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.RingBell │ │ │ │ -System.Console.Haskeline.Emacs │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -haskeline │ │ │ │ -'Behavior │ │ │ │ -Behavior │ │ │ │ -'Settings │ │ │ │ -Settings │ │ │ │ -uninterruptibleMask │ │ │ │ -a type signature in an instance │ │ │ │ -libraries/haskeline/System/Console/Haskeline/InputT.hs │ │ │ │ -System.Console.Haskeline.InputT │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -generalBracket │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.InputT.Behavior │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.InputT.Settings │ │ │ │ -SearchForward │ │ │ │ -SearchReverse │ │ │ │ -Backspace │ │ │ │ -PageDown │ │ │ │ -KillLine │ │ │ │ -'KeyChar │ │ │ │ -'SearchForward │ │ │ │ -'SearchReverse │ │ │ │ -'Backspace │ │ │ │ -'PageDown │ │ │ │ -'KillLine │ │ │ │ -'DownKey │ │ │ │ -'RightKey │ │ │ │ -'LeftKey │ │ │ │ -'Modifier │ │ │ │ -Modifier │ │ │ │ -System.Console.Haskeline.Key │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -forwardsearchhistory │ │ │ │ -reversesearchhistory │ │ │ │ -backspace │ │ │ │ -pagedown │ │ │ │ -killline │ │ │ │ -libraries/haskeline/System/Console/Haskeline/Key.hs:51:23-24|case │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.Key │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.KeyChar │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.FunKey │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.LeftKey │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.RightKey │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.DownKey │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.UpKey │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.KillLine │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.Home │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.End │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.PageDown │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.PageUp │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.Backspace │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.Delete │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.SearchReverse │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.SearchForward │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Key.Modifier │ │ │ │ -'Password │ │ │ │ -Password │ │ │ │ -'Message │ │ │ │ -'ArgMode │ │ │ │ -CommandMode │ │ │ │ -InsertMode │ │ │ │ -'C:Result │ │ │ │ -'C:LineState │ │ │ │ -LineState │ │ │ │ -'Grapheme │ │ │ │ -Grapheme │ │ │ │ -libraries/haskeline/System/Console/Haskeline/LineState.hs │ │ │ │ -System.Console.Haskeline.LineState │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.LineState.Password │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.LineState.ArgMode │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.LineState.CMode │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.LineState.CEmpty │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.LineState.C:Save │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.LineState.IMode │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.LineState.C:Move │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.LineState.C:Result │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.LineState.C:LineState │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.LineState.Grapheme │ │ │ │ -'C:MonadState │ │ │ │ -MonadState │ │ │ │ -'C:MonadReader │ │ │ │ -MonadReader │ │ │ │ -System.Console.Haskeline.Monads │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Monads.C:MonadState │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Monads.C:MonadReader │ │ │ │ -historyduplicates │ │ │ │ -listcompletionsimmediately │ │ │ │ -completionpromptlimit │ │ │ │ -completionpaging │ │ │ │ -completiontype │ │ │ │ -maxhistorysize │ │ │ │ -editmode │ │ │ │ -bellstyle │ │ │ │ -'IgnoreAll │ │ │ │ -'IgnoreConsecutive │ │ │ │ -'AlwaysAdd │ │ │ │ -HistoryDuplicates │ │ │ │ -EditMode │ │ │ │ -'AudibleBell │ │ │ │ -'VisualBell │ │ │ │ -BellStyle │ │ │ │ -'MenuCompletion │ │ │ │ -'ListCompletion │ │ │ │ -CompletionType │ │ │ │ -System.Console.Haskeline.Prefs │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -, maxHistorySize = │ │ │ │ -, editMode = │ │ │ │ -Prefs {bellStyle = │ │ │ │ -True, customBindings = │ │ │ │ -, customKeySequences = │ │ │ │ -False, customBindings = │ │ │ │ -, listCompletionsImmediately = │ │ │ │ -, completionPromptLimit = │ │ │ │ -, completionPaging = │ │ │ │ -, completionType = │ │ │ │ -, historyDuplicates = │ │ │ │ -IgnoreAll │ │ │ │ -IgnoreConsecutive │ │ │ │ -AlwaysAdd │ │ │ │ -AudibleBell │ │ │ │ -VisualBell │ │ │ │ -MenuCompletion │ │ │ │ -ListCompletion │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.Prefs │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.AlwaysAdd │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.IgnoreConsecutive │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.IgnoreAll │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.Vi │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.Emacs │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.NoBell │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.VisualBell │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.AudibleBell │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.ListCompletion │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Prefs.MenuCompletion │ │ │ │ -System.Console.Haskeline.Recover │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -libraries/haskeline/System/Console/Haskeline/RunCommand.hs │ │ │ │ -System.Console.Haskeline.RunCommand │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -EvalTerm │ │ │ │ -'C:CommandMonad │ │ │ │ -CommandMonad │ │ │ │ -'ErrorEvent │ │ │ │ -'ExternalPrint │ │ │ │ -'KeyInput │ │ │ │ -'WindowResize │ │ │ │ -'Interrupt │ │ │ │ -libraries/haskeline/System/Console/Haskeline/Term.hs │ │ │ │ -, height = │ │ │ │ -Layout {width = │ │ │ │ -ExternalPrint │ │ │ │ -ErrorEvent │ │ │ │ -KeyInput │ │ │ │ -WindowResize │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -System.Console.Haskeline.Term │ │ │ │ -Interrupt │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.RunTerm │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.TermOps │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.EvalTerm │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.C:Term │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.C:CommandMonad │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.Layout │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.WindowResize │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.KeyInput │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.ErrorEvent │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.ExternalPrint │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.Interrupt │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Term.FileOps │ │ │ │ -System.Console.Haskeline.Command.Undo │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.Undo.Undo │ │ │ │ -'SearchEntry │ │ │ │ -SearchEntry │ │ │ │ -'ViState │ │ │ │ -System.Console.Haskeline.Vi │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Vi.SearchEntry │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Vi.ViState │ │ │ │ -/dev/tty │ │ │ │ -handle is not a file descriptor │ │ │ │ -unsafeHandleToFd │ │ │ │ -Can't insert empty list into a treemap! │ │ │ │ -libraries/haskeline/System/Console/Haskeline/Backend/Posix.hsc │ │ │ │ -System.Console.Haskeline.Backend.Posix │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Backend.Posix.Handles │ │ │ │ -'ExternalHandle │ │ │ │ -ExternalHandle │ │ │ │ -'OtherMode │ │ │ │ -'CodingMode │ │ │ │ -ExternalMode │ │ │ │ -libraries/haskeline/System/Console/Haskeline/Backend/Posix/Encoder.hs │ │ │ │ -System.Console.Haskeline.Backend.Posix.Encoder │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Backend.Posix.Encoder.ExternalHandle │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Backend.Posix.Encoder.CodingMode │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Backend.Posix.Encoder.OtherMode │ │ │ │ -'DumbTerm │ │ │ │ -DumbTerm │ │ │ │ -uninterruptibleMask │ │ │ │ -a type signature in an instance │ │ │ │ -libraries/haskeline/System/Console/Haskeline/Backend/DumbTerm.hs │ │ │ │ -System.Console.Haskeline.Backend.DumbTerm │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -generalBracket │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Backend.DumbTerm.Window │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -System.Console.Haskeline.Backend.Terminfo │ │ │ │ -libraries/haskeline/System/Console/Haskeline/Backend/Terminfo.hs │ │ │ │ -a type signature in an instance │ │ │ │ -generalBracket │ │ │ │ -uninterruptibleMask │ │ │ │ -'Actions │ │ │ │ -'TermPos │ │ │ │ -TermRows │ │ │ │ -'TermRows │ │ │ │ -TermRows {rowLengths = │ │ │ │ -, lastRow = │ │ │ │ -TermPos {termRow = │ │ │ │ -, termCol = │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Backend.Terminfo.TermRows │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Backend.Terminfo.TermPos │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Backend.Terminfo.Actions │ │ │ │ -System.Console.Haskeline.Backend.WCWidth │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ - possibilities? (y or n) │ │ │ │ -Display all │ │ │ │ -System.Console.Haskeline.Command.Completion │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -----More---- │ │ │ │ +Options.Applicative.Builder.Completer │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +'DefaultProp │ │ │ │ +DefaultProp │ │ │ │ +HasMetavar │ │ │ │ +HasValue │ │ │ │ +HasCompleter │ │ │ │ +'ArgumentFields │ │ │ │ +ArgumentFields │ │ │ │ +'CommandFields │ │ │ │ +CommandFields │ │ │ │ +'FlagFields │ │ │ │ +FlagFields │ │ │ │ +'OptionFields │ │ │ │ +OptionFields │ │ │ │ +Options.Applicative.Builder.Internal │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.Mod │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.DefaultProp │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.ArgumentFields │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.CommandFields │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.FlagFields │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.OptionFields │ │ │ │ +'OptWord │ │ │ │ +Options.Applicative.Common │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Common.OptWord │ │ │ │ +Options.Applicative.Extra │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +Invalid option ` │ │ │ │ +Invalid argument ` │ │ │ │ +` expects an argument. │ │ │ │ +The option ` │ │ │ │ +Missing: │ │ │ │ +Did you mean this? │ │ │ │ +Did you mean one of these? │ │ │ │ +Show version information │ │ │ │ +Show this help text │ │ │ │ +Options.Applicative.Help.Chunk │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Nothing} │ │ │ │ +Chunk {unChunk = │ │ │ │ +Global options: │ │ │ │ +Available options: │ │ │ │ +Available commands: │ │ │ │ +default: │ │ │ │ +'AlwaysRequired │ │ │ │ +'MaybeRequired │ │ │ │ +'NeverRequired │ │ │ │ +Parenthetic │ │ │ │ +'OptDescStyle │ │ │ │ +OptDescStyle │ │ │ │ +Options.Applicative.Help.Core │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +AlwaysRequired │ │ │ │ +MaybeRequired │ │ │ │ +NeverRequired │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.NeverRequired │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.MaybeRequired │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.AlwaysRequired │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.OptDescStyle │ │ │ │ libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ lastError │ │ │ │ -'SearchMode │ │ │ │ -SearchMode │ │ │ │ -'Reverse │ │ │ │ -'Forward │ │ │ │ -Direction │ │ │ │ -'HistLog │ │ │ │ -reverse-i-search │ │ │ │ -i-search │ │ │ │ -libraries/haskeline/System/Console/Haskeline/Command/History.hs │ │ │ │ -System.Console.Haskeline.Command.History │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -Reverse} │ │ │ │ -Forward} │ │ │ │ -, direction = │ │ │ │ -, foundHistory = │ │ │ │ -SearchMode {searchTerm = │ │ │ │ -, futureHistory = │ │ │ │ -HistLog {pastHistory = │ │ │ │ -reverse-i-search)` │ │ │ │ -i-search)` │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.History.SearchMode │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.History.Forward │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.History.Reverse │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.History.HistLog │ │ │ │ -'SimpleMove │ │ │ │ -'GenericKill │ │ │ │ -KillHelper │ │ │ │ -System.Console.Haskeline.Command.KillRing │ │ │ │ -haskeline-0.8.2.1-inplace │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.KillRing.SimpleMove │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.KillRing.GenericKill │ │ │ │ -haskeline-0.8.2.1-inplace:System.Console.Haskeline.Command.KillRing.Stack │ │ │ │ -Couldn't look up terminfo entry │ │ │ │ -tParm: List too short │ │ │ │ -TermOutput │ │ │ │ -Terminal │ │ │ │ -libraries/terminfo/System/Console/Terminfo/Base.hs │ │ │ │ -undefined │ │ │ │ -setupTerm: │ │ │ │ +src/Options/Applicative/Help/Levenshtein.hs │ │ │ │ +Options.Applicative.Help.Levenshtein │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +Options.Applicative.Help.Pretty │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +'ParserHelp │ │ │ │ +ParserHelp │ │ │ │ +Options.Applicative.Help.Types │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ stimes: positive multiplier expected │ │ │ │ -terminfo-0.4.1.7-inplace │ │ │ │ -System.Console.Terminfo.Base │ │ │ │ -SetupTermError │ │ │ │ -terminfo-0.4.1.7-inplace:System.Console.Terminfo.Base.C:TermStr │ │ │ │ -terminfo-0.4.1.7-inplace:System.Console.Terminfo.Base.C:OutputCap │ │ │ │ -terminfo-0.4.1.7-inplace:System.Console.Terminfo.Base.TOCmd │ │ │ │ -terminfo-0.4.1.7-inplace:System.Console.Terminfo.Base.TOStr │ │ │ │ -terminfo-0.4.1.7-inplace:System.Console.Terminfo.Base.SetupTermError │ │ │ │ -System.Console.Terminfo.Cursor │ │ │ │ -terminfo-0.4.1.7-inplace │ │ │ │ -terminfo-0.4.1.7-inplace:System.Console.Terminfo.Cursor.Point │ │ │ │ -System.Console.Terminfo.Edit │ │ │ │ -terminfo-0.4.1.7-inplace │ │ │ │ -'Attributes │ │ │ │ -Attributes │ │ │ │ -System.Console.Terminfo.Effects │ │ │ │ -terminfo-0.4.1.7-inplace │ │ │ │ -terminfo-0.4.1.7-inplace:System.Console.Terminfo.Effects.Attributes │ │ │ │ -System.Console.Terminfo.Keys │ │ │ │ -terminfo-0.4.1.7-inplace │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Types.ParserHelp │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Options/Applicative/Types.hs:134:13-14|case │ │ │ │ +CompletionResult _ │ │ │ │ + │ │ │ │ +CmdStart │ │ │ │ +, prefShowHelpOnEmpty = │ │ │ │ +, prefShowHelpOnError = │ │ │ │ +, prefDisambiguate = │ │ │ │ +ParserPrefs {prefMultiSuffix = │ │ │ │ +True, prefTabulateFill = │ │ │ │ +False, prefTabulateFill = │ │ │ │ +, prefHelpShowGlobal = │ │ │ │ +, prefHelpLongEquals = │ │ │ │ +, prefColumns = │ │ │ │ +, prefBacktrack = │ │ │ │ +Backtrack │ │ │ │ +NoBacktrack │ │ │ │ +SubparserInline │ │ │ │ +OptShort │ │ │ │ +OptLong │ │ │ │ +True, propDescMod = _ } │ │ │ │ +False, propDescMod = _ } │ │ │ │ +, propShowGlobal = │ │ │ │ +, propShowDefault = │ │ │ │ +, propMetaVar = │ │ │ │ +, propHelp = │ │ │ │ +Internal │ │ │ │ +OptProperties { propVisibility = │ │ │ │ +Success │ │ │ │ +Failure │ │ │ │ +CompletionInvoked │ │ │ │ +Intersperse │ │ │ │ +NoIntersperse │ │ │ │ +AllPositionals │ │ │ │ +ForwardOptions │ │ │ │ +ArgumentReachability {argumentIsUnreachable = │ │ │ │ +MarkDefault │ │ │ │ +NoDefault │ │ │ │ +BindNode │ │ │ │ +AltNode │ │ │ │ +MultNode │ │ │ │ +Option {optProps = │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +Options.Applicative.Types │ │ │ │ +IsCmdStart │ │ │ │ +'CmdStart │ │ │ │ +'CmdCont │ │ │ │ +Backtracking │ │ │ │ +'Backtrack │ │ │ │ +'NoBacktrack │ │ │ │ +'SubparserInline │ │ │ │ +ParserPrefs │ │ │ │ +'ParserPrefs │ │ │ │ +'OptLong │ │ │ │ +'OptShort │ │ │ │ +OptVisibility │ │ │ │ +'Internal │ │ │ │ +'Visible │ │ │ │ +OptProperties │ │ │ │ +'OptProperties │ │ │ │ +Completer │ │ │ │ +'Completer │ │ │ │ +CompletionResult │ │ │ │ +'CompletionResult │ │ │ │ +ParserFailure │ │ │ │ +'ParserFailure │ │ │ │ +ParserResult │ │ │ │ +'Success │ │ │ │ +'Failure │ │ │ │ +'CompletionInvoked │ │ │ │ +ArgPolicy │ │ │ │ +'Intersperse │ │ │ │ +'NoIntersperse │ │ │ │ +'AllPositionals │ │ │ │ +'ForwardOptions │ │ │ │ +SomeParser │ │ │ │ +ParseError │ │ │ │ +'UnknownError │ │ │ │ +'ShowHelpText │ │ │ │ +'ErrorMsg │ │ │ │ +'InfoMsg │ │ │ │ +'ExpectsArgError │ │ │ │ +'UnexpectedError │ │ │ │ +'MissingError │ │ │ │ +'CReader │ │ │ │ +OptReader │ │ │ │ +'FlagReader │ │ │ │ +'OptReader │ │ │ │ +'ArgReader │ │ │ │ +'SomeParser │ │ │ │ +ParserInfo │ │ │ │ +'ParserInfo │ │ │ │ +'CmdReader │ │ │ │ +'Context │ │ │ │ +ArgumentReachability │ │ │ │ +'ArgumentReachability │ │ │ │ +AltNodeType │ │ │ │ +'MarkDefault │ │ │ │ +'NoDefault │ │ │ │ +'BindNode │ │ │ │ +'MultNode │ │ │ │ +'AltNode │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Leaf │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MultNode │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AltNode │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.BindNode │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MarkDefault │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoDefault │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Context │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ParserInfo │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NilP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MultP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AltP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.BindP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Option │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.FlagReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ArgReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ErrorMsg │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.InfoMsg │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ShowHelpText │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.UnknownError │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MissingError │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ExpectsArgError │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.UnexpectedError │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.SomeParser │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Intersperse │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoIntersperse │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AllPositionals │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ForwardOptions │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Success │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Failure │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CompletionInvoked │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptProperties │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Internal │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Hidden │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Visible │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptShort │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptLong │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ParserPrefs │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Backtrack │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoBacktrack │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.SubparserInline │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdStart │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdCont │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +Options.Applicative.Internal │ │ │ │ +ComplResult │ │ │ │ +'ComplResult │ │ │ │ +'ComplParser │ │ │ │ +'ComplOption │ │ │ │ +Completion │ │ │ │ +'Completion │ │ │ │ +'NondetT │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.TNil │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.TCons │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplParser │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplOption │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplResult │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.C:MonadP │ │ │ │ +'Enriched │ │ │ │ +'Standard │ │ │ │ +Richness │ │ │ │ +Options.Applicative.BashCompletion │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +sh-completion-script │ │ │ │ +ish-completion-script │ │ │ │ +ash-completion-script │ │ │ │ +bash-completion-index │ │ │ │ +ash-completion-word │ │ │ │ +bash-completion-command-desc-length │ │ │ │ +bash-completion-option-desc-length │ │ │ │ +bash-completion-enriched │ │ │ │ +#compdef │ │ │ │ + compadd -f -- $word │ │ │ │ + compadd -l -d desc -- $parts[1] │ │ │ │ + local desc=($(print -f "%-019s -- %s" $parts[1] $parts[2])) │ │ │ │ + else │ │ │ │ + compadd -d desc -- $parts[1] │ │ │ │ + local desc=("$parts[1] ($parts[2])") │ │ │ │ + if [[ $word[1] == "-" ]]; then │ │ │ │ + if [[ -n $parts[2] ]]; then │ │ │ │ + IFS=$'\t' parts=($( echo $word )) │ │ │ │ + # Split the line at a tab if there is one. │ │ │ │ + local -a parts │ │ │ │ +for word in $completions; do │ │ │ │ + "${request[@]}" )) │ │ │ │ +IFS=$'\n' completions=($( │ │ │ │ + request=(${request[@]} --bash-completion-word $arg) │ │ │ │ +for arg in ${words[@]}; do │ │ │ │ +request=(--bash-completion-enriched --bash-completion-index $index) │ │ │ │ +local index=$((CURRENT - 1)) │ │ │ │ +local word │ │ │ │ +local completions │ │ │ │ +local request │ │ │ │ + function _ │ │ │ │ + --arguments '(_ │ │ │ │ +complete --no-files --command │ │ │ │ + end │ │ │ │ + echo -E "$opt" │ │ │ │ + else │ │ │ │ + echo -E "$opt/" │ │ │ │ + if test -d $opt │ │ │ │ + $tmpline) │ │ │ │ + for opt in ( │ │ │ │ + set tmpline $tmpline --bash-completion-word $arg │ │ │ │ + for arg in $cl │ │ │ │ + set -l tmpline --bash-completion-enriched --bash-completion-index $cn │ │ │ │ + set -l cn (count $cn) │ │ │ │ + set -l cn (commandline --tokenize --cut-at-cursor --current-process) │ │ │ │ + # Hack around fish issue #3934 │ │ │ │ + set -l cl (commandline --tokenize --current-process) │ │ │ │ +complete -o filenames -F _ │ │ │ │ + "${CMDLINE[@]}") ) │ │ │ │ + COMPREPLY=( $( │ │ │ │ + done │ │ │ │ + CMDLINE=(${CMDLINE[@]} --bash-completion-word $arg) │ │ │ │ + for arg in ${COMP_WORDS[@]}; do │ │ │ │ + CMDLINE=(--bash-completion-index $COMP_CWORD) │ │ │ │ + local IFS=$'\n' │ │ │ │ + local CMDLINE │ │ │ │ +Enriched │ │ │ │ +Standard │ │ │ │ +src/Options/Applicative/BashCompletion.hs:36:13-14|case │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.BashCompletion.Standard │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.BashCompletion.Enriched │ │ │ │ rawSystem │ │ │ │ runProcess │ │ │ │ callProcess │ │ │ │ spawnProcess │ │ │ │ null command │ │ │ │ ioException │ │ │ │ runCommand │ │ │ │ @@ -59863,14 +59147,835 @@ │ │ │ │ Control.Monad.State.Class │ │ │ │ mtl-2.3.1-inplace │ │ │ │ mtl-2.3.1-inplace:Control.Monad.State.Class.C:MonadState │ │ │ │ MonadWriter │ │ │ │ Control.Monad.Writer.Class │ │ │ │ mtl-2.3.1-inplace │ │ │ │ mtl-2.3.1-inplace:Control.Monad.Writer.Class.C:MonadWriter │ │ │ │ +'Backwards │ │ │ │ +Control.Applicative.Backwards │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +Backwards │ │ │ │ +Control.Monad.Trans.Accum │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +MonadTrans │ │ │ │ +Control.Monad.Trans.Class │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ +Control.Monad.Trans.Cont │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'ExceptT │ │ │ │ +mfix (ExceptT): inner computation returned Left value │ │ │ │ +libraries/transformers/Control/Monad/Trans/Except.hs │ │ │ │ +Control.Monad.Trans.Except │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +'IdentityT │ │ │ │ +Control.Monad.Trans.Identity │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +IdentityT │ │ │ │ +mfix (MaybeT): inner computation returned Nothing │ │ │ │ +libraries/transformers/Control/Monad/Trans/Maybe.hs │ │ │ │ +Control.Monad.Trans.Maybe │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Arg: lvl │ │ │ │ +Type: [a] -> ShowS │ │ │ │ +In module `Control.Monad.Trans.Maybe' │ │ │ │ +Type: [a] -> ShowS │ │ │ │ +In module `Control.Monad.Trans.Maybe' │ │ │ │ +'ReaderT │ │ │ │ +Control.Monad.Trans.Reader │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.CPS │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'SelectT │ │ │ │ +Control.Monad.Trans.Select │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.State.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.State.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.CPS │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Constant │ │ │ │ +Data.Functor.Constant │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Data.Functor.Constant.Constant │ │ │ │ +getConstant │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Constant │ │ │ │ +'Reverse │ │ │ │ +Data.Functor.Reverse │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +overflow │ │ │ │ +'SetAnsiStyle │ │ │ │ +AnsiStyle │ │ │ │ +'Italicized │ │ │ │ +'Underlined │ │ │ │ +'Background │ │ │ │ +'Foreground │ │ │ │ +Intensity │ │ │ │ +'Magenta │ │ │ │ + styles left at theend of rendering (there should be only 1). Please report this as a bug. │ │ │ │ +There are │ │ │ │ +There is no empty style left at the end of rendering (but there should be). Please report this as a bug. │ │ │ │ +src/Prettyprinter/Render/Terminal/Internal.hs │ │ │ │ +Prettyprinter.Render.Terminal.Internal │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY │ │ │ │ +, ansiUnderlining = │ │ │ │ +, ansiItalics = │ │ │ │ +, ansiBold = │ │ │ │ +, ansiBackground = │ │ │ │ +SetAnsiStyle {ansiForeground = │ │ │ │ +Background │ │ │ │ +Foreground │ │ │ │ +Underlined │ │ │ │ +Italicized │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.SetAnsiStyle │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Italicized │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Underlined │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Bold │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Foreground │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Background │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Vivid │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Dull │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Black │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Red │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Green │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Yellow │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Blue │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Magenta │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Cyan │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.White │ │ │ │ +SAnnPush │ │ │ │ +SAnnPop │ │ │ │ +LayoutOptions {layoutPageWidth = │ │ │ │ +AvailablePerLine │ │ │ │ +Unbounded │ │ │ │ +Tried skipping spaces in unannotated data! Please report this as a bug in 'prettyprinter'. │ │ │ │ +'LayoutOptions │ │ │ │ +LayoutOptions │ │ │ │ +'UndoAnn │ │ │ │ +LayoutPipeline │ │ │ │ +'Nesting │ │ │ │ +'WithPageWidth │ │ │ │ +'FlatAlt │ │ │ │ +'Annotated │ │ │ │ +'AvailablePerLine │ │ │ │ +'Unbounded │ │ │ │ +PageWidth │ │ │ │ +'FittingPredicate │ │ │ │ +FittingPredicate │ │ │ │ +'RecordedWhitespace │ │ │ │ +'AnnotationLevel │ │ │ │ +WhitespaceStrippingState │ │ │ │ +'SAnnPush │ │ │ │ +'SAnnPop │ │ │ │ +SimpleDocStream │ │ │ │ +'Shallow │ │ │ │ +FusionDepth │ │ │ │ +'DontRemove │ │ │ │ +AnnotationRemoval │ │ │ │ +'Flattened │ │ │ │ +'NeverFlat │ │ │ │ +'AlreadyFlat │ │ │ │ +FlattenResult │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text │ │ │ │ +text-2.1.3-inplace │ │ │ │ +emptyError │ │ │ │ +src/Prettyprinter/Internal.hs │ │ │ │ +Prettyprinter.Internal │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ +overflow │ │ │ │ +src/Prettyprinter/Internal.hs:1597:15-16|case │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +src/Prettyprinter/Internal.hs:1775:15-16|case │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.C:Pretty │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nil │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cons │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.UndoAnn │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Fail │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Empty │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Char │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Text │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Line │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.FlatAlt │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cat │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nest │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Union │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Column │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.WithPageWidth │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nesting │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Annotated │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AvailablePerLine │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Unbounded │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AnnotationLevel │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.RecordedWhitespace │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SFail │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SEmpty │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SChar │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SText │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SLine │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPush │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPop │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Shallow │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Deep │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Remove │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.DontRemove │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Flattened │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AlreadyFlat │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.NeverFlat │ │ │ │ + an empty style stack! Please report this as a bug. │ │ │ │ +Please report this as a bug │ │ │ │ + must not appear in a rendered │ │ │ │ +SimpleDocStream │ │ │ │ +. This is a bug in the layout algorithm! │ │ │ │ +An unpaired style terminator was encountered. This is a bug in the layout algorithm! Please report this as a bug │ │ │ │ +Conversion from SimpleDocStream to SimpleDocTree failed! Please report this as a bug │ │ │ │ +Conversion from SimpleDocStream to SimpleDocTree left unconsumed input! Please report this as a bug │ │ │ │ +src/Prettyprinter/Render/Util/Panic.hs │ │ │ │ +Prettyprinter.Render.Util.Panic │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ +Prettyprinter.Symbols.Ascii │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ +System.Console.ANSI │ │ │ │ +ansi-terminal-1.1.5-FszpEGPXnXp6vXauWXuziW │ │ │ │ +Negative exponent │ │ │ │ +getReportedLayerColor does not support underlining. │ │ │ │ +getReport requires a list of terminating sequences. │ │ │ │ +unix/System/Console/ANSI/Internal.hs │ │ │ │ +System.Console.ANSI.Internal │ │ │ │ +ansi-terminal-1.1.5-FszpEGPXnXp6vXauWXuziW │ │ │ │ +INSIDE_EMACS │ │ │ │ +System.Console.ANSI.Codes │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ +src/System/Console/ANSI/Types.hs:161:13-14|case │ │ │ │ + (r g b) is outside of a 6 level (6x6x6) color cube. │ │ │ │ + (gray) is outside of the range 0 to 23. │ │ │ │ +toEnum{Color}: tag ( │ │ │ │ +toEnum{ColorIntensity}: tag ( │ │ │ │ +toEnum{ConsoleLayer}: tag ( │ │ │ │ +toEnum{BlinkSpeed}: tag ( │ │ │ │ +toEnum{Underlining}: tag ( │ │ │ │ +toEnum{ConsoleIntensity}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +SetPaletteColor │ │ │ │ +SetColor │ │ │ │ +SetSwapForegroundBackground │ │ │ │ +SetVisible │ │ │ │ +SetItalicized │ │ │ │ +SetDefaultColor │ │ │ │ +SetRGBColor │ │ │ │ +SetBlinkSpeed │ │ │ │ +SetUnderlining │ │ │ │ +SetConsoleIntensity │ │ │ │ +pred{Color}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{Color}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ColorIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{ColorIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ConsoleLayer}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{ConsoleLayer}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{BlinkSpeed}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{BlinkSpeed}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Underlining}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{Underlining}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ConsoleIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{ConsoleIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ +src/System/Console/ANSI/Types.hs │ │ │ │ +'SetDefaultColor │ │ │ │ +'SetPaletteColor │ │ │ │ +'SetColor │ │ │ │ +'SetBlinkSpeed │ │ │ │ +'SetUnderlining │ │ │ │ +'SetSwapForegroundBackground │ │ │ │ +'SetVisible │ │ │ │ +'SetItalicized │ │ │ │ +'SetConsoleIntensity │ │ │ │ +'SetRGBColor │ │ │ │ +'NormalIntensity │ │ │ │ +'FaintIntensity │ │ │ │ +'BoldIntensity │ │ │ │ +ConsoleIntensity │ │ │ │ +'NoUnderline │ │ │ │ +'DashedUnderline │ │ │ │ +'DottedUnderline │ │ │ │ +'CurlyUnderline │ │ │ │ +'DoubleUnderline │ │ │ │ +'SingleUnderline │ │ │ │ +'NoBlink │ │ │ │ +'RapidBlink │ │ │ │ +'SlowBlink │ │ │ │ +BlinkSpeed │ │ │ │ +'Underlining │ │ │ │ +'Background │ │ │ │ +'Foreground │ │ │ │ +ConsoleLayer │ │ │ │ +ColorIntensity │ │ │ │ +'Magenta │ │ │ │ +System.Console.ANSI.Types │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ +SetDefaultColor │ │ │ │ +SetPaletteColor │ │ │ │ +SetRGBColor │ │ │ │ +SetColor │ │ │ │ +SetSwapForegroundBackground │ │ │ │ +SetVisible │ │ │ │ +SetBlinkSpeed │ │ │ │ +SetUnderlining │ │ │ │ +SetItalicized │ │ │ │ +SetConsoleIntensity │ │ │ │ +NormalIntensity │ │ │ │ +FaintIntensity │ │ │ │ +BoldIntensity │ │ │ │ +NoUnderline │ │ │ │ +DashedUnderline │ │ │ │ +DottedUnderline │ │ │ │ +CurlyUnderline │ │ │ │ +DoubleUnderline │ │ │ │ +SingleUnderline │ │ │ │ +RapidBlink │ │ │ │ +SlowBlink │ │ │ │ +Underlining │ │ │ │ +Background │ │ │ │ +Foreground │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Reset │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetConsoleIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetItalicized │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetUnderlining │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetBlinkSpeed │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetVisible │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetSwapForegroundBackground │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetRGBColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetPaletteColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetDefaultColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.BoldIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.FaintIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NormalIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SingleUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DoubleUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.CurlyUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DottedUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DashedUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SlowBlink │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.RapidBlink │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoBlink │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Foreground │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Background │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Underlining │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Dull │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Vivid │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Black │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Red │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Green │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Yellow │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Blue │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Magenta │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Cyan │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.White │ │ │ │ +Data.Colour │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +withOpacity │ │ │ │ +transparent │ │ │ │ + `withOpacity` │ │ │ │ +Data.Colour.SRGB.Linear.rgb │ │ │ │ +Data.Colour.SRGB.Linear.rgb │ │ │ │ +Data.Colour.SRGB.sRGB24read: no parse │ │ │ │ +./Data/Colour/SRGB.hs │ │ │ │ +Data.Colour.SRGB │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +'RGBSpace │ │ │ │ +RGBSpace │ │ │ │ +'TransferFunction │ │ │ │ +TransferFunction │ │ │ │ +Data.Colour.RGBSpace │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data/Colour/RGBSpace.hs:75:3-34|[r, g, b] │ │ │ │ +Data/Colour/RGBSpace.hs:68:3-34|[r0, g0, b0] │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.RGBSpace │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.TransferFunction │ │ │ │ +ColourOps │ │ │ │ +AffineSpace │ │ │ │ +AlphaColour │ │ │ │ +./Data/Colour/Internal.hs │ │ │ │ +Data.Colour.Internal │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.C:ColourOps │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGBA │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Alpha │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGB │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Blue │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Green │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Red │ │ │ │ +Data.Colour.Chan │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +mkRGBGamut │ │ │ │ +'RGBGamut │ │ │ │ +RGBGamut │ │ │ │ +Data.Colour.RGB │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data/Colour/RGB.hs:114:3-31|Just o │ │ │ │ +Data/Colour/RGB.hs:113:3-49|[x, y, z] │ │ │ │ +mkRGBGamut │ │ │ │ +, channelBlue = │ │ │ │ +, channelGreen = │ │ │ │ +RGB {channelRed = │ │ │ │ +channelBlue │ │ │ │ +channelGreen │ │ │ │ +channelRed │ │ │ │ +;colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGBGamut │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGB │ │ │ │ +Data.Colour.Matrix │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data/Colour/Matrix.hs:(29,1)-(34,21)|function inverse │ │ │ │ +Data/Colour/Matrix.hs:(35,1)-(36,41)|function determinant │ │ │ │ +Chromaticity │ │ │ │ +Data.Colour.CIE.Chromaticity │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +mkChromaticity │ │ │ │ +mkChromaticity │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.CIE.Chromaticity.Chroma │ │ │ │ +Data.Colour.SRGB.Linear │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data.Colour.CIE.Illuminant │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +breakOnAll │ │ │ │ +: empty input │ │ │ │ +Negative index │ │ │ │ +Index too large │ │ │ │ +streamError │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion.hs │ │ │ │ +Data.Text.Internal.Fusion │ │ │ │ +emptyError │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +head_empty │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Text.Text │ │ │ │ +Data.Text.Internal │ │ │ │ +GHC.Types │ │ │ │ +ghc-prim │ │ │ │ +unpackCStringLen# │ │ │ │ +overflow │ │ │ │ +Data.Text.stimes: given number does not fit into an Int! │ │ │ │ +Data.Text.stimes: given number is negative! │ │ │ │ +overflowError │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text. │ │ │ │ +: size overflow │ │ │ │ +Data.Text.Array │ │ │ │ +text-2.1.3-inplace │ │ │ │ + at position │ │ │ │ +decodeASCII: detected non-ASCII codepoint │ │ │ │ +libraries/text/src/Data/Text/Encoding.hs │ │ │ │ +Decoding │ │ │ │ +Data.Text.Encoding │ │ │ │ +text-2.1.3-inplace │ │ │ │ +UTF-32BE │ │ │ │ +streamUtf32BE │ │ │ │ +UTF-32LE │ │ │ │ +streamUtf32LE │ │ │ │ +overflow │ │ │ │ +UTF-16BE │ │ │ │ +streamUtf16BE │ │ │ │ +UTF-16LE │ │ │ │ +streamUtf16LE │ │ │ │ +Data.Text.Encoding: Invalid UTF-8 stream │ │ │ │ +text-2.1.3-inplace:Data.Text.Encoding.Some │ │ │ │ +libraries/text/src/Data/Text/Encoding/Error.hs │ │ │ │ +'EncodeError │ │ │ │ +'DecodeError │ │ │ │ +libraries/text/src/Data/Text/Encoding/Error.hs:76:15-16|case │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Encoding.Error │ │ │ │ +UnicodeException │ │ │ │ +Cannot encode character '\x │ │ │ │ +Cannot encode input: │ │ │ │ +Cannot decode byte '\x │ │ │ │ +Cannot decode input: │ │ │ │ +text-2.1.3-inplace:Data.Text.Encoding.Error.DecodeError │ │ │ │ +text-2.1.3-inplace:Data.Text.Encoding.Error.EncodeError │ │ │ │ +hGetContents │ │ │ │ +hGetChunk │ │ │ │ +libraries/text/src/Data/Text/IO.hs │ │ │ │ +Data.Text.IO │ │ │ │ +text-2.1.3-inplace │ │ │ │ +overflow │ │ │ │ +Data.Text.append: size overflow │ │ │ │ +libraries/text/src/Data/Text/Internal.hs │ │ │ │ +Data.Text.Internal │ │ │ │ +text-2.1.3-inplace │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Text │ │ │ │ +Data.Text.Internal.Builder │ │ │ │ +text-2.1.3-inplace │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Builder.Buffer │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +moduleError │ │ │ │ +libraries/text/src/Data/Text/Internal/Encoding.hs │ │ │ │ +'Utf8State │ │ │ │ +Utf8State │ │ │ │ +'PartialUtf8CodePoint │ │ │ │ +PartialUtf8CodePoint │ │ │ │ +Data.Text.Internal.Encoding │ │ │ │ +text-2.1.3-inplace │ │ │ │ +, partialUtf8CodePoint = │ │ │ │ +Utf8State {utf8CodePointState = │ │ │ │ +PartialUtf8CodePoint │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Encoding.Utf8State │ │ │ │ +UTF-16LE │ │ │ │ +streamUtf16LE │ │ │ │ +UTF-16BE │ │ │ │ +streamUtf16BE │ │ │ │ +UTF-32BE │ │ │ │ +streamUtf32BE │ │ │ │ +UTF-32LE │ │ │ │ +streamUtf32LE │ │ │ │ +Data.Text.Internal.Encoding.Fusion │ │ │ │ +text-2.1.3-inplace │ │ │ │ +streamUtf8 │ │ │ │ +: Invalid │ │ │ │ +Data.Text.Internal.Encoding.Fusion. │ │ │ │ + │ │ │ │ +'Incomplete │ │ │ │ +DecoderResult │ │ │ │ +'CodePoint │ │ │ │ +CodePoint │ │ │ │ +'DecoderState │ │ │ │ +DecoderState │ │ │ │ +'ByteClass │ │ │ │ +ByteClass │ │ │ │ +Data.Text.Internal.Encoding.Utf8 │ │ │ │ +text-2.1.3-inplace │ │ │ │ +DecoderState │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Encoding.Utf8.Accept │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Encoding.Utf8.Incomplete │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Encoding.Utf8.Reject │ │ │ │ +Data.Text.Internal.Fusion.CaseMapping │ │ │ │ +text-2.1.3-inplace │ │ │ │ +overflow │ │ │ │ +head_empty │ │ │ │ +Empty stream │ │ │ │ +Negative index │ │ │ │ +Index too large │ │ │ │ +emptyError │ │ │ │ +Internal error │ │ │ │ +internalError │ │ │ │ +streamError │ │ │ │ +Data.Text.Internal.Fusion.Common. │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +text-2.1.3-inplace │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Z1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Z2 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.NS │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.JS │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.RI │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Just1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Just2 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.I1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.I2 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.I3 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Init0 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Init1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.L │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.R │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.N │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.J │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.C0 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.C1 │ │ │ │ +Data.Text.Internal.Fusion.Size: size overflow │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Size.hs │ │ │ │ +Between │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Size.hs:49:23-24|case │ │ │ │ +'Between │ │ │ │ +'Unknown │ │ │ │ +Data.Text.Internal.Fusion.Size │ │ │ │ +text-2.1.3-inplace │ │ │ │ +overflow │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Size.hs:102:10-17| │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Size.hs:102:10-17| │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Size.Between │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Size.Unknown │ │ │ │ +Data.Text.Internal.Fusion.Types │ │ │ │ +text-2.1.3-inplace │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Types.hs:(109,7)-(118,26)|function loop │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Types.hs:(96,7)-(103,71)|function loop │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Stream │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Done │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Skip │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Yield │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Scan1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Scan2 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.:*: │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.RS0 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.RS1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.RS2 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.RS3 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.CC │ │ │ │ +hGetLine │ │ │ │ +commitAndReleaseBuffer │ │ │ │ +no buffer! │ │ │ │ +libraries/text/src/Data/Text/Internal/IO.hs │ │ │ │ +Data.Text.Internal.IO │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Lazy: invariant violation: │ │ │ │ +libraries/text/src/Data/Text/Internal/Lazy.hs │ │ │ │ +Data.Text.Internal.Lazy │ │ │ │ +text-2.1.3-inplace │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Empty │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Chunk │ │ │ │ +Data.Text.Internal.Lazy.Search │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Internal.Search │ │ │ │ +text-2.1.3-inplace │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Search.:* │ │ │ │ +StrictTextBuilder │ │ │ │ +Data.Text.Internal.StrictBuilder │ │ │ │ +text-2.1.3-inplace │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.StrictBuilder.StrictTextBuilder │ │ │ │ +breakOnAll │ │ │ │ +fromList │ │ │ │ +impossibleError │ │ │ │ +: impossible case │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text │ │ │ │ +: empty input │ │ │ │ +Data.Text.Lazy. │ │ │ │ +Negative index │ │ │ │ +Index too large │ │ │ │ +streamError │ │ │ │ +libraries/text/src/Data/Text/Internal/Lazy/Fusion.hs │ │ │ │ +Data.Text.Internal.Lazy.Fusion │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +emptyError │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +head_empty │ │ │ │ +fromStrict │ │ │ │ +Data.Text.Lazy.Text.gunfold │ │ │ │ +Data.Text.Lazy.Text │ │ │ │ +Data.Text.Lazy.stimes: given number is negative! │ │ │ │ +libraries/text/src/Data/Text/Lazy.hs │ │ │ │ +Data.Text.Lazy │ │ │ │ +text-2.1.3-inplace │ │ │ │ +overflow │ │ │ │ +putH: the impossible happened │ │ │ │ +splith: the impossible happened. │ │ │ │ +libraries/text/src/Data/Text/Lazy/Builder/Int.hs │ │ │ │ +Data.Text.Lazy.Builder.Int │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Lazy.Builder.Int.hexadecimal: applied to negative number │ │ │ │ +text-2.1.3-inplace:Data.Text.Lazy.Builder.Int.T │ │ │ │ +overflow │ │ │ │ +-Infinity │ │ │ │ +Infinity │ │ │ │ +formatRealFloat/doFmt/Fixed: [] │ │ │ │ +formatRealFloat/doFmt/Exponent/Just: [] │ │ │ │ +formatRealFloat/doFmt/Exponent/Nothing: [] │ │ │ │ + not in range [0.. │ │ │ │ +Error in array index; │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +toEnum{FPFormat}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +'Generic │ │ │ │ +'Exponent │ │ │ │ +FPFormat │ │ │ │ +succ{FPFormat}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{FPFormat}: tried to take `pred' of first tag in enumeration │ │ │ │ +libraries/text/src/Data/Text/Lazy/Builder/RealFloat.hs │ │ │ │ +Data.Text.Lazy.Builder.RealFloat │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Exponent │ │ │ │ +Negative exponent │ │ │ │ +text-2.1.3-inplace:Data.Text.Lazy.Builder.RealFloat.Exponent │ │ │ │ +text-2.1.3-inplace:Data.Text.Lazy.Builder.RealFloat.Fixed │ │ │ │ +text-2.1.3-inplace:Data.Text.Lazy.Builder.RealFloat.Generic │ │ │ │ +Data.Text.Lazy.Encoding │ │ │ │ +text-2.1.3-inplace │ │ │ │ +UTF-32BE │ │ │ │ +streamUtf32BE │ │ │ │ +UTF-32LE │ │ │ │ +streamUtf32LE │ │ │ │ +overflow │ │ │ │ +UTF-16BE │ │ │ │ +streamUtf16BE │ │ │ │ +UTF-16LE │ │ │ │ +streamUtf16LE │ │ │ │ +Data.Text.Internal.Encoding: Invalid UTF-8 stream │ │ │ │ +illegal handle type │ │ │ │ +hGetContents │ │ │ │ +ioException │ │ │ │ +libraries/text/src/Data/Text/Lazy/IO.hs │ │ │ │ +Data.Text.Lazy.IO │ │ │ │ +text-2.1.3-inplace │ │ │ │ +input does not start with a digit │ │ │ │ +input does not start with a hexadecimal digit │ │ │ │ +Data.Text.Read │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Negative exponent │ │ │ │ +Data.Text.Unsafe │ │ │ │ +text-2.1.3-inplace │ │ │ │ +text-2.1.3-inplace:Data.Text.Unsafe.Iter │ │ │ │ +Data.Text.Show │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Internal.Transformation │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Internal.Builder.Functions │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Internal.Builder.Int.Digits │ │ │ │ +text-2.1.3-inplace │ │ │ │ +00010203040506070809101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899 │ │ │ │ +roundTo: bad Value │ │ │ │ +libraries/text/src/Data/Text/Internal/Builder/RealFloat/Functions.hs │ │ │ │ +Data.Text.Internal.Builder.RealFloat.Functions │ │ │ │ +text-2.1.3-inplace │ │ │ │ +UTF-16LE │ │ │ │ +streamUtf16LE │ │ │ │ +UTF-16BE │ │ │ │ +streamUtf16BE │ │ │ │ +UTF-32BE │ │ │ │ +streamUtf32BE │ │ │ │ +UTF-32LE │ │ │ │ +streamUtf32LE │ │ │ │ +Data.Text.Internal.Lazy.Encoding.Fusion │ │ │ │ +text-2.1.3-inplace │ │ │ │ +streamUtf8 │ │ │ │ +: Invalid │ │ │ │ +Data.Text.Lazy.Encoding.Fusion. │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.T │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S0 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S2 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S3 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S4 │ │ │ │ +Data.Binary.Put │ │ │ │ +binary-0.8.9.3-inplace │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +binary-0.8.9.3-inplace:Data.Binary.Put.PairS │ │ │ │ +Data.Binary.Get.runGet at position │ │ │ │ +Data.Binary.Get.runGetState at position │ │ │ │ +libraries/binary/src/Data/Binary/Get.hs │ │ │ │ +'Partial │ │ │ │ +Data.Binary.Get │ │ │ │ +binary-0.8.9.3-inplace │ │ │ │ +not enough bytes │ │ │ │ +binary-0.8.9.3-inplace:Data.Binary.Get.Fail │ │ │ │ +binary-0.8.9.3-inplace:Data.Binary.Get.Partial │ │ │ │ +binary-0.8.9.3-inplace:Data.Binary.Get.Done │ │ │ │ +isolate: negative size │ │ │ │ + bytes which is less than the expected │ │ │ │ +isolate: the decoder consumed │ │ │ │ +'BytesRead │ │ │ │ +'Partial │ │ │ │ +Data.Binary.Get.Internal │ │ │ │ +binary-0.8.9.3-inplace │ │ │ │ +BytesRead │ │ │ │ +Partial _ │ │ │ │ +not enough bytes │ │ │ │ +Data.Binary.Get(Alternative).empty │ │ │ │ +binary-0.8.9.3-inplace:Data.Binary.Get.Internal.Fail │ │ │ │ +binary-0.8.9.3-inplace:Data.Binary.Get.Internal.Partial │ │ │ │ +binary-0.8.9.3-inplace:Data.Binary.Get.Internal.Done │ │ │ │ +binary-0.8.9.3-inplace:Data.Binary.Get.Internal.BytesRead │ │ │ │ + Deserialized type: │ │ │ │ + Expected type: │ │ │ │ +GHCi.TH.Binary: Type mismatch │ │ │ │ + to Bool │ │ │ │ + to Ordering │ │ │ │ +Could not map value │ │ │ │ +NonEmpty is empty! │ │ │ │ +Applied type: │ │ │ │ +To argument: │ │ │ │ +Found argument of kind: │ │ │ │ +Where the constructor: │ │ │ │ +Expects an argument of kind: │ │ │ │ +GHCi.TH.Binary.putKindRep: invalid tag │ │ │ │ +GHCi.TH.Binary.putRuntimeRep: invalid tag │ │ │ │ +Negative range size │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +GHCi.TH.Binary.putTypeLitSort: invalid tag │ │ │ │ +'C:Binary │ │ │ │ +GBinaryGet │ │ │ │ +GBinaryPut │ │ │ │ +Data.Binary.Class │ │ │ │ +binary-0.8.9.3-inplace │ │ │ │ +Not a valid Unicode code point! │ │ │ │ +not enough bytes │ │ │ │ +GHCi.TH.Binary.getSomeTypeRep: Kind mismatch │ │ │ │ +GHCi.TH.Binary.getSomeTypeRep: Invalid SomeTypeRep │ │ │ │ +GHCi.TH.Binary.getSomeTypeRep: Kind mismatch │ │ │ │ +GHCi.TH.Binary.getSomeTypeRep: Applied non-arrow type │ │ │ │ +binary-0.8.9.3-inplace:Data.Binary.Class.C:Binary │ │ │ │ =U7el#|67 │ │ │ │ nGV5}$ e │ │ │ │ G(SN\_T8h │ │ │ │ 00010203040506070809101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899 │ │ │ │ 000102030405060708090a0b0c0d0e0f101112131415161718191a1b1c1d1e1f202122232425262728292a2b2c2d2e2f303132333435363738393a3b3c3d3e3f404142434445464748494a4b4c4d4e4f505152535455565758595a5b5c5d5e5f606162636465666768696a6b6c6d6e6f707172737475767778797a7b7c7d7e7f808182838485868788898a8b8c8d8e8f909192939495969798999a9b9c9d9e9fa0a1a2a3a4a5a6a7a8a9aaabacadaeafb0b1b2b3b4b5b6b7b8b9babbbcbdbebfc0c1c2c3c4c5c6c7c8c9cacbcccdcecfd0d1d2d3d4d5d6d7d8d9dadbdcdddedfe0e1e2e3e4e5e6e7e8e9eaebecedeeeff0f1f2f3f4f5f6f7f8f9fafbfcfdfeff │ │ │ │ negative index: │ │ │ │ , length = │ │ │ │ @@ -60083,119 +60188,14 @@ │ │ │ │ bytestring-0.12.2.0-inplace │ │ │ │ bytestring-0.12.2.0-inplace:Data.ByteString.ReadInt.Overflow │ │ │ │ bytestring-0.12.2.0-inplace:Data.ByteString.ReadInt.Result │ │ │ │ Data.ByteString.ReadNat │ │ │ │ bytestring-0.12.2.0-inplace │ │ │ │ Negative exponent │ │ │ │ bytestring-0.12.2.0-inplace:Data.ByteString.ReadNat.Result │ │ │ │ -MonadFree │ │ │ │ -Control.Monad.Free │ │ │ │ -control-monad-free-0.6.2-JVHWXnpjK7M8K5TZRINaot │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -control-monad-free-0.6.2-JVHWXnpjK7M8K5TZRINaot:Control.Monad.Free.Impure │ │ │ │ -control-monad-free-0.6.2-JVHWXnpjK7M8K5TZRINaot:Control.Monad.Free.Pure │ │ │ │ -control-monad-free-0.6.2-JVHWXnpjK7M8K5TZRINaot:Control.Monad.Free.C:MonadFree │ │ │ │ -'Backwards │ │ │ │ -Control.Applicative.Backwards │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -Backwards │ │ │ │ -Control.Monad.Trans.Accum │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -MonadTrans │ │ │ │ -Control.Monad.Trans.Class │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ -Control.Monad.Trans.Cont │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'ExceptT │ │ │ │ -mfix (ExceptT): inner computation returned Left value │ │ │ │ -libraries/transformers/Control/Monad/Trans/Except.hs │ │ │ │ -Control.Monad.Trans.Except │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -'IdentityT │ │ │ │ -Control.Monad.Trans.Identity │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -IdentityT │ │ │ │ -mfix (MaybeT): inner computation returned Nothing │ │ │ │ -libraries/transformers/Control/Monad/Trans/Maybe.hs │ │ │ │ -Control.Monad.Trans.Maybe │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Arg: lvl │ │ │ │ -Type: [a] -> ShowS │ │ │ │ -In module `Control.Monad.Trans.Maybe' │ │ │ │ -Type: [a] -> ShowS │ │ │ │ -In module `Control.Monad.Trans.Maybe' │ │ │ │ -'ReaderT │ │ │ │ -Control.Monad.Trans.Reader │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.CPS │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'SelectT │ │ │ │ -Control.Monad.Trans.Select │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.State.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.State.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.CPS │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Constant │ │ │ │ -Data.Functor.Constant │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Data.Functor.Constant.Constant │ │ │ │ -getConstant │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Constant │ │ │ │ -'Reverse │ │ │ │ -Data.Functor.Reverse │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ 'Nondistinct │ │ │ │ 'Distinct │ │ │ │ Distinct │ │ │ │ 'Inserted │ │ │ │ Inserted │ │ │ │ updateMaxWithKey Nil │ │ │ │ updateMinWithKey Nil │ │ │ │ @@ -64890,24 +64890,24 @@ │ │ │ │ stg_ap_pppp_ret │ │ │ │ stg_ap_ppppp_ret │ │ │ │ stg_ap_pppppp_ret │ │ │ │ M7777UUj │ │ │ │ l8%%"""l%NJFBQlllllllll │ │ │ │ stg_compactWorkerzh │ │ │ │ PROMPT_TAG object (%p) entered! │ │ │ │ -wV=2K=kR │ │ │ │ -z@{%:8]6i │ │ │ │ +eI}Q|_$L │ │ │ │ +dOtwJSWv │ │ │ │ +\bxt3$9P │ │ │ │ +pq%|1qt │ │ │ │ ;Oe7~Fa# │ │ │ │ -"k1ZOgvJ-Rx │ │ │ │ +wV=2K=kR │ │ │ │ +z@{%:8]6i │ │ │ │ &1kKWG*@ │ │ │ │ =JG-( BS │ │ │ │ -eI}Q|_$L │ │ │ │ -dOtwJSWv │ │ │ │ -\bxt3$9P │ │ │ │ +"k1ZOgvJ-Rx │ │ │ │ :&%;HdJH │ │ │ │ =/L24R=Y │ │ │ │ ncib;;3d │ │ │ │ `FkWhda) │ │ │ │ gold 1.16 │ │ │ │ .shstrtab │ │ │ │ .note.ABI-tag │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -1,301 +1,301 @@ │ │ │ │ │ │ │ │ Hex dump of section '.dynstr': │ │ │ │ 0x00009b24 005f5f63 78615f61 74657869 7400474c .__cxa_atexit.GL │ │ │ │ 0x00009b34 4942435f 322e3400 6c696263 2e736f2e IBC_2.4.libc.so. │ │ │ │ - 0x00009b44 36005f5f 696f6374 6c5f7469 6d653634 6.__ioctl_time64 │ │ │ │ - 0x00009b54 00474c49 42435f32 2e333400 5f5f6c69 .GLIBC_2.34.__li │ │ │ │ - 0x00009b64 62635f73 74617274 5f6d6169 6e006d70 bc_start_main.mp │ │ │ │ - 0x00009b74 726f7465 63740064 6c5f6974 65726174 rotect.dl_iterat │ │ │ │ - 0x00009b84 655f7068 6472005f 5f69736f 6332335f e_phdr.__isoc23_ │ │ │ │ - 0x00009b94 73736361 6e660047 4c494243 5f322e33 sscanf.GLIBC_2.3 │ │ │ │ - 0x00009ba4 3800646c 696e666f 00646c6f 70656e00 8.dlinfo.dlopen. │ │ │ │ - 0x00009bb4 646c636c 6f736500 66736565 6b006665 dlclose.fseek.fe │ │ │ │ - 0x00009bc4 6f660066 74656c6c 00667265 61640066 of.ftell.fread.f │ │ │ │ - 0x00009bd4 67657473 006e6577 6c6f6361 6c650066 gets.newlocale.f │ │ │ │ - 0x00009be4 7265656c 6f63616c 65007573 656c6f63 reelocale.useloc │ │ │ │ - 0x00009bf4 616c6500 66707574 73006469 726e616d ale.fputs.dirnam │ │ │ │ - 0x00009c04 6500646c 73796d00 646c6572 726f7200 e.dlsym.dlerror. │ │ │ │ - 0x00009c14 6666695f 63616c6c 004c4942 4646495f ffi_call.LIBFFI_ │ │ │ │ - 0x00009c24 42415345 5f382e30 006c6962 6666692e BASE_8.0.libffi. │ │ │ │ - 0x00009c34 736f2e38 00676574 63007379 7363616c so.8.getc.syscal │ │ │ │ - 0x00009c44 6c007074 68726561 645f6b69 6c6c0070 l.pthread_kill.p │ │ │ │ - 0x00009c54 74687265 61645f63 6f6e645f 64657374 thread_cond_dest │ │ │ │ - 0x00009c64 726f7900 70746872 6561645f 636f6e64 roy.pthread_cond │ │ │ │ - 0x00009c74 5f62726f 61646361 7374006e 756d615f _broadcast.numa_ │ │ │ │ - 0x00009c84 72756e5f 6f6e5f6e 6f646500 6c69626e run_on_node.libn │ │ │ │ - 0x00009c94 756d615f 312e3100 6c69626e 756d612e uma_1.1.libnuma. │ │ │ │ - 0x00009ca4 736f2e31 00707468 72656164 5f636f6e so.1.pthread_con │ │ │ │ - 0x00009cb4 645f696e 69740073 63686564 5f736574 d_init.sched_set │ │ │ │ - 0x00009cc4 61666669 6e697479 00707468 72656164 affinity.pthread │ │ │ │ - 0x00009cd4 5f636f6e 64617474 725f6465 7374726f _condattr_destro │ │ │ │ - 0x00009ce4 79007363 6865645f 67657461 6666696e y.sched_getaffin │ │ │ │ - 0x00009cf4 69747900 70746872 6561645f 636f6e64 ity.pthread_cond │ │ │ │ - 0x00009d04 61747472 5f696e69 74007074 68726561 attr_init.pthrea │ │ │ │ - 0x00009d14 645f6b65 795f6465 6c657465 00707468 d_key_delete.pth │ │ │ │ - 0x00009d24 72656164 5f736574 73706563 69666963 read_setspecific │ │ │ │ - 0x00009d34 00707468 72656164 5f73656c 66007074 .pthread_self.pt │ │ │ │ - 0x00009d44 68726561 645f6765 74737065 63696669 hread_getspecifi │ │ │ │ - 0x00009d54 63007074 68726561 645f6b65 795f6372 c.pthread_key_cr │ │ │ │ - 0x00009d64 65617465 00707468 72656164 5f6d7574 eate.pthread_mut │ │ │ │ - 0x00009d74 65785f64 65737472 6f790070 74687265 ex_destroy.pthre │ │ │ │ - 0x00009d84 61645f6d 75746578 5f696e69 74007074 ad_mutex_init.pt │ │ │ │ - 0x00009d94 68726561 645f6372 65617465 00707468 hread_create.pth │ │ │ │ - 0x00009da4 72656164 5f657869 74007363 6865645f read_exit.sched_ │ │ │ │ - 0x00009db4 7969656c 64005f5f 70746872 6561645f yield.__pthread_ │ │ │ │ - 0x00009dc4 636f6e64 5f74696d 65647761 69743634 cond_timedwait64 │ │ │ │ - 0x00009dd4 006d6164 76697365 00707468 72656164 .madvise.pthread │ │ │ │ - 0x00009de4 5f636f6e 645f7761 6974006d 756e6d61 _cond_wait.munma │ │ │ │ - 0x00009df4 70007074 68726561 645f636f 6e645f73 p.pthread_cond_s │ │ │ │ - 0x00009e04 69676e61 6c007074 68726561 645f636f ignal.pthread_co │ │ │ │ - 0x00009e14 6e646174 74725f73 6574636c 6f636b00 ndattr_setclock. │ │ │ │ - 0x00009e24 70746872 6561645f 7365746e 616d655f pthread_setname_ │ │ │ │ - 0x00009e34 6e70006e 756d615f 6269746d 61736b5f np.numa_bitmask_ │ │ │ │ - 0x00009e44 66726565 006c6962 6e756d61 5f312e32 free.libnuma_1.2 │ │ │ │ - 0x00009e54 006e756d 615f6765 745f6d65 6d735f61 .numa_get_mems_a │ │ │ │ - 0x00009e64 6c6c6f77 6564006e 756d615f 6e756d5f llowed.numa_num_ │ │ │ │ - 0x00009e74 636f6e66 69677572 65645f6e 6f646573 configured_nodes │ │ │ │ - 0x00009e84 006e756d 615f6176 61696c61 626c6500 .numa_available. │ │ │ │ - 0x00009e94 6d62696e 64006d6d 61703634 00707468 mbind.mmap64.pth │ │ │ │ - 0x00009ea4 72656164 5f646574 61636800 70746872 read_detach.pthr │ │ │ │ - 0x00009eb4 6561645f 6a6f696e 00707468 72656164 ead_join.pthread │ │ │ │ - 0x00009ec4 5f736967 6d61736b 00474c49 42435f32 _sigmask.GLIBC_2 │ │ │ │ - 0x00009ed4 2e333200 5f5f7469 6d657266 645f7365 .32.__timerfd_se │ │ │ │ - 0x00009ee4 7474696d 65363400 74696d65 7266645f ttime64.timerfd_ │ │ │ │ - 0x00009ef4 63726561 74650047 4c494243 5f322e38 create.GLIBC_2.8 │ │ │ │ - 0x00009f04 005f5f67 65747275 73616765 36340063 .__getrusage64.c │ │ │ │ - 0x00009f14 6c6f636b 5f676574 63707563 6c6f636b lock_getcpuclock │ │ │ │ - 0x00009f24 69640047 4c494243 5f322e31 37006666 id.GLIBC_2.17.ff │ │ │ │ - 0x00009f34 695f7479 70655f64 6f75626c 6500666f i_type_double.fo │ │ │ │ - 0x00009f44 70656e36 34006666 695f7479 70655f66 pen64.ffi_type_f │ │ │ │ - 0x00009f54 6c6f6174 00666669 5f747970 655f7369 loat.ffi_type_si │ │ │ │ - 0x00009f64 6e743634 00666669 5f747970 655f7369 nt64.ffi_type_si │ │ │ │ - 0x00009f74 6e743136 00666669 5f747970 655f7369 nt16.ffi_type_si │ │ │ │ - 0x00009f84 6e743332 00666669 5f747970 655f7569 nt32.ffi_type_ui │ │ │ │ - 0x00009f94 6e743800 6666695f 74797065 5f75696e nt8.ffi_type_uin │ │ │ │ - 0x00009fa4 74363400 6666695f 74797065 5f706f69 t64.ffi_type_poi │ │ │ │ - 0x00009fb4 6e746572 00666669 5f747970 655f7569 nter.ffi_type_ui │ │ │ │ - 0x00009fc4 6e743136 00666669 5f747970 655f766f nt16.ffi_type_vo │ │ │ │ - 0x00009fd4 69640066 66695f74 7970655f 75696e74 id.ffi_type_uint │ │ │ │ - 0x00009fe4 33320066 66695f74 7970655f 73696e74 32.ffi_type_sint │ │ │ │ - 0x00009ff4 38006666 695f7072 65705f63 6c6f7375 8.ffi_prep_closu │ │ │ │ - 0x0000a004 72655f6c 6f63004c 49424646 495f434c re_loc.LIBFFI_CL │ │ │ │ - 0x0000a014 4f535552 455f382e 30006666 695f636c OSURE_8.0.ffi_cl │ │ │ │ - 0x0000a024 6f737572 655f616c 6c6f6300 6666695f osure_alloc.ffi_ │ │ │ │ - 0x0000a034 70726570 5f636966 00666669 5f636c6f prep_cif.ffi_clo │ │ │ │ - 0x0000a044 73757265 5f667265 65007374 70637079 sure_free.stpcpy │ │ │ │ - 0x0000a054 0076736e 7072696e 74660066 636c6f73 .vsnprintf.fclos │ │ │ │ - 0x0000a064 65007072 696e7466 005f5f63 74696d65 e.printf.__ctime │ │ │ │ - 0x0000a074 36345f72 005f5f74 696d6536 34005f5f 64_r.__time64.__ │ │ │ │ - 0x0000a084 6e616e6f 736c6565 70363400 706f7369 nanosleep64.posi │ │ │ │ - 0x0000a094 785f6d65 6d616c69 676e0073 74726e6c x_memalign.strnl │ │ │ │ - 0x0000a0a4 656e0073 65746c6f 63616c65 00737472 en.setlocale.str │ │ │ │ - 0x0000a0b4 6572726f 72006670 72696e74 66006670 error.fprintf.fp │ │ │ │ - 0x0000a0c4 75746300 5f5f6973 6f633233 5f737472 utc.__isoc23_str │ │ │ │ - 0x0000a0d4 746f756c 005f5f69 736f6332 335f7374 toul.__isoc23_st │ │ │ │ - 0x0000a0e4 72746f6c 00737464 65727200 73747264 rtol.stderr.strd │ │ │ │ - 0x0000a0f4 75700073 74726e63 6d700073 74726370 up.strncmp.strcp │ │ │ │ - 0x0000a104 79007374 726e6370 79007374 72726368 y.strncpy.strrch │ │ │ │ - 0x0000a114 72007666 7072696e 7466005f 5f637479 r.vfprintf.__cty │ │ │ │ - 0x0000a124 70655f62 5f6c6f63 00737472 746f6400 pe_b_loc.strtod. │ │ │ │ - 0x0000a134 7374646f 75740066 666c7573 6800736e stdout.fflush.sn │ │ │ │ - 0x0000a144 7072696e 74660073 7472636d 70007074 printf.strcmp.pt │ │ │ │ - 0x0000a154 68726561 645f6d75 7465785f 7472796c hread_mutex_tryl │ │ │ │ - 0x0000a164 6f636b00 70746872 6561645f 6d757465 ock.pthread_mute │ │ │ │ - 0x0000a174 785f6c6f 636b0070 74687265 61645f6d x_lock.pthread_m │ │ │ │ - 0x0000a184 75746578 5f756e6c 6f636b00 5f5f676d utex_unlock.__gm │ │ │ │ - 0x0000a194 706e5f6d 756c005f 5f676d70 6e5f6d75 pn_mul.__gmpn_mu │ │ │ │ - 0x0000a1a4 6c5f3100 5f5f676d 706e5f73 75625f31 l_1.__gmpn_sub_1 │ │ │ │ - 0x0000a1b4 005f5f67 6d706e5f 6164645f 31005f5f .__gmpn_add_1.__ │ │ │ │ - 0x0000a1c4 676d706e 5f6d6f64 5f31005f 5f676d70 gmpn_mod_1.__gmp │ │ │ │ - 0x0000a1d4 6e5f7375 62005f5f 676d706e 5f616464 n_sub.__gmpn_add │ │ │ │ - 0x0000a1e4 005f5f67 6d706e5f 64697672 656d5f31 .__gmpn_divrem_1 │ │ │ │ - 0x0000a1f4 005f5f67 6d706e5f 636d7000 5f5f676d .__gmpn_cmp.__gm │ │ │ │ - 0x0000a204 706e5f78 6f725f6e 005f5f67 6d706e5f pn_xor_n.__gmpn_ │ │ │ │ - 0x0000a214 696f725f 6e005f5f 676d706e 5f616e64 ior_n.__gmpn_and │ │ │ │ - 0x0000a224 6e5f6e00 5f5f676d 706e5f61 6e645f6e n_n.__gmpn_and_n │ │ │ │ - 0x0000a234 005f5f67 6d707a5f 696e7665 7274005f .__gmpz_invert._ │ │ │ │ - 0x0000a244 5f676d70 7a5f706f 776d5f73 6563005f _gmpz_powm_sec._ │ │ │ │ - 0x0000a254 5f676d70 7a5f706f 776d005f 5f676d70 _gmpz_powm.__gmp │ │ │ │ - 0x0000a264 7a5f6e65 78747072 696d6500 5f5f676d z_nextprime.__gm │ │ │ │ - 0x0000a274 707a5f70 726f6261 625f7072 696d655f pz_probab_prime_ │ │ │ │ - 0x0000a284 70005f5f 676d707a 5f657870 6f727400 p.__gmpz_export. │ │ │ │ - 0x0000a294 5f5f676d 707a5f73 697a6569 6e626173 __gmpz_sizeinbas │ │ │ │ - 0x0000a2a4 65005f5f 676d706e 5f746469 765f7172 e.__gmpn_tdiv_qr │ │ │ │ - 0x0000a2b4 005f5f67 6d707a5f 67636465 7874005f .__gmpz_gcdext._ │ │ │ │ - 0x0000a2c4 5f676d70 7a5f636c 65617200 5f5f676d _gmpz_clear.__gm │ │ │ │ - 0x0000a2d4 707a5f67 6364005f 5f676d70 7a5f696e pz_gcd.__gmpz_in │ │ │ │ - 0x0000a2e4 6974005f 5f676d70 6e5f6763 645f3100 it.__gmpn_gcd_1. │ │ │ │ - 0x0000a2f4 5f5f676d 707a5f67 65745f64 5f326578 __gmpz_get_d_2ex │ │ │ │ - 0x0000a304 70005f5f 676d707a 5f676574 5f64005f p.__gmpz_get_d._ │ │ │ │ - 0x0000a314 5f676d70 6e5f6c73 68696674 005f5f67 _gmpn_lshift.__g │ │ │ │ - 0x0000a324 6d706e5f 72736869 66740065 706f6c6c mpn_rshift.epoll │ │ │ │ - 0x0000a334 5f637265 61746500 65706f6c 6c5f6374 _create.epoll_ct │ │ │ │ - 0x0000a344 6c006570 6f6c6c5f 77616974 00657665 l.epoll_wait.eve │ │ │ │ - 0x0000a354 6e746664 00474c49 42435f32 2e370065 ntfd.GLIBC_2.7.e │ │ │ │ - 0x0000a364 76656e74 66645f77 72697465 005f5f78 ventfd_write.__x │ │ │ │ - 0x0000a374 70675f73 74726572 726f725f 72006963 pg_strerror_r.ic │ │ │ │ - 0x0000a384 6f6e765f 636c6f73 65006963 6f6e7600 onv_close.iconv. │ │ │ │ - 0x0000a394 69636f6e 765f6f70 656e0063 72656174 iconv_open.creat │ │ │ │ - 0x0000a3a4 006c696e 6b00756d 61736b00 6d6b6669 .link.umask.mkfi │ │ │ │ - 0x0000a3b4 666f0073 69677072 6f636d61 736b006c fo.sigprocmask.l │ │ │ │ - 0x0000a3c4 7365656b 3634005f 5f757469 6d653634 seek64.__utime64 │ │ │ │ - 0x0000a3d4 0063616c 6c6f6300 6e6c5f6c 616e6769 .calloc.nl_langi │ │ │ │ - 0x0000a3e4 6e666f00 5f5f6673 74617436 345f7469 nfo.__fstat64_ti │ │ │ │ - 0x0000a3f4 6d653634 005f5f73 74617436 345f7469 me64.__stat64_ti │ │ │ │ - 0x0000a404 6d653634 00667472 756e6361 74653634 me64.ftruncate64 │ │ │ │ - 0x0000a414 00616363 65707434 00474c49 42435f32 .accept4.GLIBC_2 │ │ │ │ - 0x0000a424 2e313000 5f5f6c6f 63616c74 696d6536 .10.__localtime6 │ │ │ │ - 0x0000a434 345f7200 747a7365 74005f5f 636c6f63 4_r.tzset.__cloc │ │ │ │ - 0x0000a444 6b5f6765 74726573 3634005f 5f636c6f k_getres64.__clo │ │ │ │ - 0x0000a454 636b5f67 65747469 6d653634 00726561 ck_gettime64.rea │ │ │ │ - 0x0000a464 64646972 36340074 63676574 70677270 ddir64.tcgetpgrp │ │ │ │ - 0x0000a474 00746373 65747067 72700063 66676574 .tcsetpgrp.cfget │ │ │ │ - 0x0000a484 6f737065 65640047 4c494243 5f322e34 ospeed.GLIBC_2.4 │ │ │ │ - 0x0000a494 32006366 7365746f 73706565 64006366 2.cfsetospeed.cf │ │ │ │ - 0x0000a4a4 67657469 73706565 64006366 73657469 getispeed.cfseti │ │ │ │ - 0x0000a4b4 73706565 64007463 666c7573 68007463 speed.tcflush.tc │ │ │ │ - 0x0000a4c4 666c6f77 00746373 656e6462 7265616b flow.tcsendbreak │ │ │ │ - 0x0000a4d4 00746364 7261696e 00746373 65746174 .tcdrain.tcsetat │ │ │ │ - 0x0000a4e4 74720074 63676574 61747472 00676574 tr.tcgetattr.get │ │ │ │ - 0x0000a4f4 70677270 00676574 70696400 67657470 pgrp.getpid.getp │ │ │ │ - 0x0000a504 70696400 73657470 72696f72 69747900 pid.setpriority. │ │ │ │ - 0x0000a514 67657470 72696f72 69747900 6e696365 getpriority.nice │ │ │ │ - 0x0000a524 0074696d 6573006f 70656e61 74363400 .times.openat64. │ │ │ │ - 0x0000a534 6663686d 6f640066 63686f77 6e006670 fchmod.fchown.fp │ │ │ │ - 0x0000a544 61746863 6f6e6600 73746174 7800474c athconf.statx.GL │ │ │ │ - 0x0000a554 4942435f 322e3238 005f5f66 7574696d IBC_2.28.__futim │ │ │ │ - 0x0000a564 65733634 005f5f6c 7574696d 65733634 es64.__lutimes64 │ │ │ │ - 0x0000a574 005f5f75 74696d65 73363400 5f5f6675 .__utimes64.__fu │ │ │ │ - 0x0000a584 74696d65 6e733634 00726577 696e6464 timens64.rewindd │ │ │ │ - 0x0000a594 69720066 63686469 72007365 656b6469 ir.fchdir.seekdi │ │ │ │ - 0x0000a5a4 72007465 6c6c6469 7200636c 6f736564 r.telldir.closed │ │ │ │ - 0x0000a5b4 69720066 646f7065 6e646972 00707574 ir.fdopendir.put │ │ │ │ - 0x0000a5c4 656e7600 73657465 6e760067 6574656e env.setenv.geten │ │ │ │ - 0x0000a5d4 7600636c 65617265 6e760075 6e736574 v.clearenv.unset │ │ │ │ - 0x0000a5e4 656e7600 70617468 636f6e66 0063686d env.pathconf.chm │ │ │ │ - 0x0000a5f4 6f640061 63636573 7300756e 6c696e6b od.access.unlink │ │ │ │ - 0x0000a604 00726561 646c696e 6b007265 6e616d65 .readlink.rename │ │ │ │ - 0x0000a614 006c6368 6f776e00 73796d6c 696e6b00 .lchown.symlink. │ │ │ │ - 0x0000a624 7472756e 63617465 3634006d 6b6e6f64 truncate64.mknod │ │ │ │ - 0x0000a634 00474c49 42435f32 2e333300 5f5f6c73 .GLIBC_2.33.__ls │ │ │ │ - 0x0000a644 74617436 345f7469 6d653634 00676574 tat64_time64.get │ │ │ │ - 0x0000a654 63776400 726d6469 72006d6b 64697200 cwd.rmdir.mkdir. │ │ │ │ - 0x0000a664 6f70656e 64697200 67657467 72656e74 opendir.getgrent │ │ │ │ - 0x0000a674 00736574 6772656e 7400656e 64677265 .setgrent.endgre │ │ │ │ - 0x0000a684 6e740067 65746c6f 67696e00 73657465 nt.getlogin.sete │ │ │ │ - 0x0000a694 67696400 67657470 77656e74 00736574 gid.getpwent.set │ │ │ │ - 0x0000a6a4 7077656e 7400656e 64707765 6e740073 pwent.endpwent.s │ │ │ │ - 0x0000a6b4 65746575 69640067 65746567 69640067 eteuid.getegid.g │ │ │ │ - 0x0000a6c4 65747569 64007365 7467726f 75707300 etuid.setgroups. │ │ │ │ - 0x0000a6d4 67657467 726f7570 73006765 7470776e getgroups.getpwn │ │ │ │ - 0x0000a6e4 616d5f72 00676574 67726769 645f7200 am_r.getgrgid_r. │ │ │ │ - 0x0000a6f4 67657467 726e616d 5f720061 626f7274 getgrnam_r.abort │ │ │ │ - 0x0000a704 00726169 73650073 69677065 6e64696e .raise.sigpendin │ │ │ │ - 0x0000a714 67007369 67737573 70656e64 00616c61 g.sigsuspend.ala │ │ │ │ - 0x0000a724 726d0073 69676973 6d656d62 65720073 rm.sigismember.s │ │ │ │ - 0x0000a734 69676465 6c736574 00736967 66696c6c igdelset.sigfill │ │ │ │ - 0x0000a744 73657400 5f5f7574 696d656e 73617436 set.__utimensat6 │ │ │ │ - 0x0000a754 34006368 6f776e00 7265616c 70617468 4.chown.realpath │ │ │ │ - 0x0000a764 00676574 65756964 00656e76 69726f6e .geteuid.environ │ │ │ │ - 0x0000a774 00676574 67696400 706f7369 785f7370 .getgid.posix_sp │ │ │ │ - 0x0000a784 61776e70 00474c49 42435f32 2e313500 awnp.GLIBC_2.15. │ │ │ │ - 0x0000a794 73657470 67696400 706f7369 785f7370 setpgid.posix_sp │ │ │ │ - 0x0000a7a4 61776e61 7474725f 73657466 6c616773 awnattr_setflags │ │ │ │ - 0x0000a7b4 00636864 69720070 6f736978 5f737061 .chdir.posix_spa │ │ │ │ - 0x0000a7c4 776e6174 74725f73 65747369 67646566 wnattr_setsigdef │ │ │ │ - 0x0000a7d4 61756c74 00736967 61646473 65740069 ault.sigaddset.i │ │ │ │ - 0x0000a7e4 6e697467 726f7570 7300706f 7369785f nitgroups.posix_ │ │ │ │ - 0x0000a7f4 73706177 6e617474 725f6465 7374726f spawnattr_destro │ │ │ │ - 0x0000a804 79007365 74756964 00706f73 69785f73 y.setuid.posix_s │ │ │ │ - 0x0000a814 7061776e 5f66696c 655f6163 74696f6e pawn_file_action │ │ │ │ - 0x0000a824 735f6465 7374726f 79007365 74676964 s_destroy.setgid │ │ │ │ - 0x0000a834 00706f73 69785f73 7061776e 5f66696c .posix_spawn_fil │ │ │ │ - 0x0000a844 655f6163 74696f6e 735f6164 64636864 e_actions_addchd │ │ │ │ - 0x0000a854 69725f6e 7000474c 4942435f 322e3239 ir_np.GLIBC_2.29 │ │ │ │ - 0x0000a864 00676574 70777569 645f7200 706f7369 .getpwuid_r.posi │ │ │ │ - 0x0000a874 785f7370 61776e61 7474725f 696e6974 x_spawnattr_init │ │ │ │ - 0x0000a884 00706f73 69785f73 7061776e 5f66696c .posix_spawn_fil │ │ │ │ - 0x0000a894 655f6163 74696f6e 735f696e 69740070 e_actions_init.p │ │ │ │ - 0x0000a8a4 6f736978 5f737061 776e5f66 696c655f osix_spawn_file_ │ │ │ │ - 0x0000a8b4 61637469 6f6e735f 61646464 75703200 actions_adddup2. │ │ │ │ - 0x0000a8c4 706f7369 785f7370 61776e5f 66696c65 posix_spawn_file │ │ │ │ - 0x0000a8d4 5f616374 696f6e73 5f616464 636c6f73 _actions_addclos │ │ │ │ - 0x0000a8e4 6500666f 726b0070 6f736978 5f737061 e.fork.posix_spa │ │ │ │ - 0x0000a8f4 776e5f66 696c655f 61637469 6f6e735f wn_file_actions_ │ │ │ │ - 0x0000a904 6164646f 70656e00 65786563 76700073 addopen.execvp.s │ │ │ │ - 0x0000a914 69676163 74696f6e 00647570 32007369 igaction.dup2.si │ │ │ │ - 0x0000a924 67656d70 74797365 74007365 74736964 gemptyset.setsid │ │ │ │ - 0x0000a934 00657865 63767065 00474c49 42435f32 .execvpe.GLIBC_2 │ │ │ │ - 0x0000a944 2e313100 70697065 3200474c 4942435f .11.pipe2.GLIBC_ │ │ │ │ - 0x0000a954 322e3900 5f657869 74007772 69746500 2.9._exit.write. │ │ │ │ - 0x0000a964 77616974 70696400 6b696c6c 005f5f66 waitpid.kill.__f │ │ │ │ - 0x0000a974 636e746c 5f74696d 65363400 70697065 cntl_time64.pipe │ │ │ │ - 0x0000a984 00737973 636f6e66 006b696c 6c706700 .sysconf.killpg. │ │ │ │ - 0x0000a994 67657470 67696400 74696765 746e756d getpgid.tigetnum │ │ │ │ - 0x0000a9a4 004e4355 52534553 365f5449 4e464f5f .NCURSES6_TINFO_ │ │ │ │ - 0x0000a9b4 352e302e 31393939 31303233 006c6962 5.0.19991023.lib │ │ │ │ - 0x0000a9c4 74696e66 6f2e736f 2e360074 69676574 tinfo.so.6.tiget │ │ │ │ - 0x0000a9d4 666c6167 00746967 65747374 72007365 flag.tigetstr.se │ │ │ │ - 0x0000a9e4 74757074 65726d00 64656c5f 63757274 tupterm.del_curt │ │ │ │ - 0x0000a9f4 65726d00 74707574 73007470 61726d00 erm.tputs.tparm. │ │ │ │ - 0x0000aa04 7365745f 63757274 65726d00 5f5f6765 set_curterm.__ge │ │ │ │ - 0x0000aa14 7474696d 656f6664 61793634 00697361 ttimeofday64.isa │ │ │ │ - 0x0000aa24 74747900 7374726c 656e0066 77726974 tty.strlen.fwrit │ │ │ │ - 0x0000aa34 65005f5f 676d6f6e 5f737461 72745f5f e.__gmon_start__ │ │ │ │ - 0x0000aa44 0071736f 7274005f 5f617373 6572745f .qsort.__assert_ │ │ │ │ - 0x0000aa54 6661696c 005f4954 4d5f6465 72656769 fail._ITM_deregi │ │ │ │ - 0x0000aa64 73746572 544d436c 6f6e6554 61626c65 sterTMCloneTable │ │ │ │ - 0x0000aa74 005f4954 4d5f7265 67697374 6572544d ._ITM_registerTM │ │ │ │ - 0x0000aa84 436c6f6e 65546162 6c650061 636f7368 CloneTable.acosh │ │ │ │ - 0x0000aa94 66006c69 626d2e73 6f2e3600 636f7300 f.libm.so.6.cos. │ │ │ │ - 0x0000aaa4 6174616e 6600636f 73680063 6f736600 atanf.cosh.cosf. │ │ │ │ - 0x0000aab4 6174616e 68006c64 65787000 6174616e atanh.ldexp.atan │ │ │ │ - 0x0000aac4 0073696e 636f7366 00706f77 006c6f67 .sincosf.pow.log │ │ │ │ - 0x0000aad4 32006578 706d3100 6173696e 0074616e 2.expm1.asin.tan │ │ │ │ - 0x0000aae4 006c6f67 6600474c 4942435f 322e3237 .logf.GLIBC_2.27 │ │ │ │ - 0x0000aaf4 0074616e 66006173 696e6600 73696e00 .tanf.asinf.sin. │ │ │ │ - 0x0000ab04 74616e68 0073696e 68660061 73696e68 tanh.sinhf.asinh │ │ │ │ - 0x0000ab14 006c6f67 31700074 616e6866 0061636f .log1p.tanhf.aco │ │ │ │ - 0x0000ab24 73660073 696e636f 7300706f 77660065 sf.sincos.powf.e │ │ │ │ - 0x0000ab34 78700061 636f7368 00617369 6e686600 xp.acosh.asinhf. │ │ │ │ - 0x0000ab44 6365696c 00657870 6d316600 65787066 ceil.expm1f.expf │ │ │ │ - 0x0000ab54 00636f73 6866006c 6f673170 66006c6f .coshf.log1pf.lo │ │ │ │ - 0x0000ab64 67007369 6e660073 696e6800 61636f73 g.sinf.sinh.acos │ │ │ │ - 0x0000ab74 00617461 6e686600 6d656d63 7079006d .atanhf.memcpy.m │ │ │ │ - 0x0000ab84 656d636d 70006263 6d70006d 656d6d6f emcmp.bcmp.memmo │ │ │ │ - 0x0000ab94 7665006d 656d7365 74007763 77696474 ve.memset.wcwidt │ │ │ │ - 0x0000aba4 6800736c 65657000 70757473 00657869 h.sleep.puts.exi │ │ │ │ - 0x0000abb4 74007265 616c6c6f 63006672 6565006d t.realloc.free.m │ │ │ │ - 0x0000abc4 616c6c6f 63007265 67657272 6f720072 alloc.regerror.r │ │ │ │ - 0x0000abd4 65676578 65630072 6567636f 6d700072 egexec.regcomp.r │ │ │ │ - 0x0000abe4 65676672 6565006d 656d6368 7200636c egfree.memchr.cl │ │ │ │ - 0x0000abf4 6f736500 73707269 6e746600 5f5f676d ose.sprintf.__gm │ │ │ │ - 0x0000ac04 706e5f70 6f70636f 756e7400 696e666c pn_popcount.infl │ │ │ │ - 0x0000ac14 61746549 6e697432 5f006465 666c6174 ateInit2_.deflat │ │ │ │ - 0x0000ac24 65496e69 74325f00 696e666c 61746553 eInit2_.inflateS │ │ │ │ - 0x0000ac34 65744469 6374696f 6e617279 00646566 etDictionary.def │ │ │ │ - 0x0000ac44 6c617465 53657444 69637469 6f6e6172 lateSetDictionar │ │ │ │ - 0x0000ac54 7900696e 666c6174 65456e64 00696e66 y.inflateEnd.inf │ │ │ │ - 0x0000ac64 6c617465 00646566 6c617465 456e6400 late.deflateEnd. │ │ │ │ - 0x0000ac74 6465666c 61746500 696e666c 61746552 deflate.inflateR │ │ │ │ - 0x0000ac84 65736574 007a6c69 62566572 73696f6e eset.zlibVersion │ │ │ │ - 0x0000ac94 0061646c 65723332 0073656e 646d7367 .adler32.sendmsg │ │ │ │ - 0x0000aca4 00777269 74657600 72656376 6d736700 .writev.recvmsg. │ │ │ │ - 0x0000acb4 6761695f 73747265 72726f72 0068746f gai_strerror.hto │ │ │ │ - 0x0000acc4 6e6c0073 6574736f 636b6f70 74006765 nl.setsockopt.ge │ │ │ │ - 0x0000acd4 74736f63 6b6f7074 006c6973 74656e00 tsockopt.listen. │ │ │ │ - 0x0000ace4 736f636b 65740062 696e6400 636f6e6e socket.bind.conn │ │ │ │ - 0x0000acf4 65637400 6e746f68 6c006e74 6f687300 ect.ntohl.ntohs. │ │ │ │ - 0x0000ad04 68746f6e 73006475 70006765 746e616d htons.dup.getnam │ │ │ │ - 0x0000ad14 65696e66 6f006765 74616464 72696e66 einfo.getaddrinf │ │ │ │ - 0x0000ad24 6f006672 65656164 6472696e 666f0073 o.freeaddrinfo.s │ │ │ │ - 0x0000ad34 656e6400 72656376 66726f6d 0073656e end.recvfrom.sen │ │ │ │ - 0x0000ad44 64746f00 72656376 00676574 736f636b dto.recv.getsock │ │ │ │ - 0x0000ad54 6e616d65 00676574 70656572 6e616d65 name.getpeername │ │ │ │ - 0x0000ad64 00726561 64006765 7472616e 646f6d00 .read.getrandom. │ │ │ │ - 0x0000ad74 474c4942 435f322e 32350067 6574656e GLIBC_2.25.geten │ │ │ │ - 0x0000ad84 74726f70 79005f5f 6572726e 6f5f6c6f tropy.__errno_lo │ │ │ │ - 0x0000ad94 63617469 6f6e006f 70656e36 3400706f cation.open64.po │ │ │ │ - 0x0000ada4 6c6c006c 69627a2e 736f2e31 006c6962 ll.libz.so.1.lib │ │ │ │ + 0x00009b44 36005f5f 6c696263 5f737461 72745f6d 6.__libc_start_m │ │ │ │ + 0x00009b54 61696e00 474c4942 435f322e 3334005f ain.GLIBC_2.34._ │ │ │ │ + 0x00009b64 5f676574 74696d65 6f666461 79363400 _gettimeofday64. │ │ │ │ + 0x00009b74 7365745f 63757274 65726d00 4e435552 set_curterm.NCUR │ │ │ │ + 0x00009b84 53455336 5f54494e 464f5f35 2e302e31 SES6_TINFO_5.0.1 │ │ │ │ + 0x00009b94 39393931 30323300 6c696274 696e666f 9991023.libtinfo │ │ │ │ + 0x00009ba4 2e736f2e 36007470 75747300 74706172 .so.6.tputs.tpar │ │ │ │ + 0x00009bb4 6d007469 67657466 6c616700 74696765 m.tigetflag.tige │ │ │ │ + 0x00009bc4 746e756d 00736574 75707465 726d0074 tnum.setupterm.t │ │ │ │ + 0x00009bd4 69676574 73747200 64656c5f 63757274 igetstr.del_curt │ │ │ │ + 0x00009be4 65726d00 5f5f696f 63746c5f 74696d65 erm.__ioctl_time │ │ │ │ + 0x00009bf4 3634006d 70726f74 65637400 646c5f69 64.mprotect.dl_i │ │ │ │ + 0x00009c04 74657261 74655f70 68647200 5f5f6973 terate_phdr.__is │ │ │ │ + 0x00009c14 6f633233 5f737363 616e6600 474c4942 oc23_sscanf.GLIB │ │ │ │ + 0x00009c24 435f322e 33380064 6c696e66 6f00646c C_2.38.dlinfo.dl │ │ │ │ + 0x00009c34 6f70656e 00646c63 6c6f7365 00667365 open.dlclose.fse │ │ │ │ + 0x00009c44 656b0066 656f6600 6674656c 6c006672 ek.feof.ftell.fr │ │ │ │ + 0x00009c54 65616400 66676574 73006e65 776c6f63 ead.fgets.newloc │ │ │ │ + 0x00009c64 616c6500 66726565 6c6f6361 6c650075 ale.freelocale.u │ │ │ │ + 0x00009c74 73656c6f 63616c65 00667075 74730064 selocale.fputs.d │ │ │ │ + 0x00009c84 69726e61 6d650064 6c73796d 00646c65 irname.dlsym.dle │ │ │ │ + 0x00009c94 72726f72 00666669 5f63616c 6c004c49 rror.ffi_call.LI │ │ │ │ + 0x00009ca4 42464649 5f424153 455f382e 30006c69 BFFI_BASE_8.0.li │ │ │ │ + 0x00009cb4 62666669 2e736f2e 38006765 74630073 bffi.so.8.getc.s │ │ │ │ + 0x00009cc4 79736361 6c6c0070 74687265 61645f6b yscall.pthread_k │ │ │ │ + 0x00009cd4 696c6c00 70746872 6561645f 636f6e64 ill.pthread_cond │ │ │ │ + 0x00009ce4 5f646573 74726f79 00707468 72656164 _destroy.pthread │ │ │ │ + 0x00009cf4 5f636f6e 645f6272 6f616463 61737400 _cond_broadcast. │ │ │ │ + 0x00009d04 6e756d61 5f72756e 5f6f6e5f 6e6f6465 numa_run_on_node │ │ │ │ + 0x00009d14 006c6962 6e756d61 5f312e31 006c6962 .libnuma_1.1.lib │ │ │ │ + 0x00009d24 6e756d61 2e736f2e 31007074 68726561 numa.so.1.pthrea │ │ │ │ + 0x00009d34 645f636f 6e645f69 6e697400 73636865 d_cond_init.sche │ │ │ │ + 0x00009d44 645f7365 74616666 696e6974 79007074 d_setaffinity.pt │ │ │ │ + 0x00009d54 68726561 645f636f 6e646174 74725f64 hread_condattr_d │ │ │ │ + 0x00009d64 65737472 6f790073 63686564 5f676574 estroy.sched_get │ │ │ │ + 0x00009d74 61666669 6e697479 00707468 72656164 affinity.pthread │ │ │ │ + 0x00009d84 5f636f6e 64617474 725f696e 69740070 _condattr_init.p │ │ │ │ + 0x00009d94 74687265 61645f6b 65795f64 656c6574 thread_key_delet │ │ │ │ + 0x00009da4 65007074 68726561 645f7365 74737065 e.pthread_setspe │ │ │ │ + 0x00009db4 63696669 63007074 68726561 645f7365 cific.pthread_se │ │ │ │ + 0x00009dc4 6c660070 74687265 61645f67 65747370 lf.pthread_getsp │ │ │ │ + 0x00009dd4 65636966 69630070 74687265 61645f6b ecific.pthread_k │ │ │ │ + 0x00009de4 65795f63 72656174 65007074 68726561 ey_create.pthrea │ │ │ │ + 0x00009df4 645f6d75 7465785f 64657374 726f7900 d_mutex_destroy. │ │ │ │ + 0x00009e04 70746872 6561645f 6d757465 785f696e pthread_mutex_in │ │ │ │ + 0x00009e14 69740070 74687265 61645f63 72656174 it.pthread_creat │ │ │ │ + 0x00009e24 65007074 68726561 645f6578 69740073 e.pthread_exit.s │ │ │ │ + 0x00009e34 63686564 5f796965 6c64005f 5f707468 ched_yield.__pth │ │ │ │ + 0x00009e44 72656164 5f636f6e 645f7469 6d656477 read_cond_timedw │ │ │ │ + 0x00009e54 61697436 34006d61 64766973 65007074 ait64.madvise.pt │ │ │ │ + 0x00009e64 68726561 645f636f 6e645f77 61697400 hread_cond_wait. │ │ │ │ + 0x00009e74 6d756e6d 61700070 74687265 61645f63 munmap.pthread_c │ │ │ │ + 0x00009e84 6f6e645f 7369676e 616c0070 74687265 ond_signal.pthre │ │ │ │ + 0x00009e94 61645f63 6f6e6461 7474725f 73657463 ad_condattr_setc │ │ │ │ + 0x00009ea4 6c6f636b 00707468 72656164 5f736574 lock.pthread_set │ │ │ │ + 0x00009eb4 6e616d65 5f6e7000 6e756d61 5f626974 name_np.numa_bit │ │ │ │ + 0x00009ec4 6d61736b 5f667265 65006c69 626e756d mask_free.libnum │ │ │ │ + 0x00009ed4 615f312e 32006e75 6d615f67 65745f6d a_1.2.numa_get_m │ │ │ │ + 0x00009ee4 656d735f 616c6c6f 77656400 6e756d61 ems_allowed.numa │ │ │ │ + 0x00009ef4 5f6e756d 5f636f6e 66696775 7265645f _num_configured_ │ │ │ │ + 0x00009f04 6e6f6465 73006e75 6d615f61 7661696c nodes.numa_avail │ │ │ │ + 0x00009f14 61626c65 006d6269 6e64006d 6d617036 able.mbind.mmap6 │ │ │ │ + 0x00009f24 34007074 68726561 645f6465 74616368 4.pthread_detach │ │ │ │ + 0x00009f34 00707468 72656164 5f6a6f69 6e007074 .pthread_join.pt │ │ │ │ + 0x00009f44 68726561 645f7369 676d6173 6b00474c hread_sigmask.GL │ │ │ │ + 0x00009f54 4942435f 322e3332 005f5f74 696d6572 IBC_2.32.__timer │ │ │ │ + 0x00009f64 66645f73 65747469 6d653634 0074696d fd_settime64.tim │ │ │ │ + 0x00009f74 65726664 5f637265 61746500 474c4942 erfd_create.GLIB │ │ │ │ + 0x00009f84 435f322e 38005f5f 67657472 75736167 C_2.8.__getrusag │ │ │ │ + 0x00009f94 65363400 636c6f63 6b5f6765 74637075 e64.clock_getcpu │ │ │ │ + 0x00009fa4 636c6f63 6b696400 474c4942 435f322e clockid.GLIBC_2. │ │ │ │ + 0x00009fb4 31370066 66695f74 7970655f 646f7562 17.ffi_type_doub │ │ │ │ + 0x00009fc4 6c650066 6f70656e 36340066 66695f74 le.fopen64.ffi_t │ │ │ │ + 0x00009fd4 7970655f 666c6f61 74006666 695f7479 ype_float.ffi_ty │ │ │ │ + 0x00009fe4 70655f73 696e7436 34006666 695f7479 pe_sint64.ffi_ty │ │ │ │ + 0x00009ff4 70655f73 696e7431 36006666 695f7479 pe_sint16.ffi_ty │ │ │ │ + 0x0000a004 70655f73 696e7433 32006666 695f7479 pe_sint32.ffi_ty │ │ │ │ + 0x0000a014 70655f75 696e7438 00666669 5f747970 pe_uint8.ffi_typ │ │ │ │ + 0x0000a024 655f7569 6e743634 00666669 5f747970 e_uint64.ffi_typ │ │ │ │ + 0x0000a034 655f706f 696e7465 72006666 695f7479 e_pointer.ffi_ty │ │ │ │ + 0x0000a044 70655f75 696e7431 36006666 695f7479 pe_uint16.ffi_ty │ │ │ │ + 0x0000a054 70655f76 6f696400 6666695f 74797065 pe_void.ffi_type │ │ │ │ + 0x0000a064 5f75696e 74333200 6666695f 74797065 _uint32.ffi_type │ │ │ │ + 0x0000a074 5f73696e 74380066 66695f70 7265705f _sint8.ffi_prep_ │ │ │ │ + 0x0000a084 636c6f73 7572655f 6c6f6300 4c494246 closure_loc.LIBF │ │ │ │ + 0x0000a094 46495f43 4c4f5355 52455f38 2e300066 FI_CLOSURE_8.0.f │ │ │ │ + 0x0000a0a4 66695f63 6c6f7375 72655f61 6c6c6f63 fi_closure_alloc │ │ │ │ + 0x0000a0b4 00666669 5f707265 705f6369 66006666 .ffi_prep_cif.ff │ │ │ │ + 0x0000a0c4 695f636c 6f737572 655f6672 65650073 i_closure_free.s │ │ │ │ + 0x0000a0d4 74706370 79007673 6e707269 6e746600 tpcpy.vsnprintf. │ │ │ │ + 0x0000a0e4 66636c6f 73650070 72696e74 66005f5f fclose.printf.__ │ │ │ │ + 0x0000a0f4 6374696d 6536345f 72005f5f 74696d65 ctime64_r.__time │ │ │ │ + 0x0000a104 3634005f 5f6e616e 6f736c65 65703634 64.__nanosleep64 │ │ │ │ + 0x0000a114 00706f73 69785f6d 656d616c 69676e00 .posix_memalign. │ │ │ │ + 0x0000a124 7374726e 6c656e00 7365746c 6f63616c strnlen.setlocal │ │ │ │ + 0x0000a134 65007374 72657272 6f720066 7072696e e.strerror.fprin │ │ │ │ + 0x0000a144 74660066 70757463 005f5f69 736f6332 tf.fputc.__isoc2 │ │ │ │ + 0x0000a154 335f7374 72746f75 6c005f5f 69736f63 3_strtoul.__isoc │ │ │ │ + 0x0000a164 32335f73 7472746f 6c007374 64657272 23_strtol.stderr │ │ │ │ + 0x0000a174 00737472 64757000 7374726e 636d7000 .strdup.strncmp. │ │ │ │ + 0x0000a184 73747263 70790073 74726e63 70790073 strcpy.strncpy.s │ │ │ │ + 0x0000a194 74727263 68720076 66707269 6e746600 trrchr.vfprintf. │ │ │ │ + 0x0000a1a4 5f5f6374 7970655f 625f6c6f 63007374 __ctype_b_loc.st │ │ │ │ + 0x0000a1b4 72746f64 00737464 6f757400 66666c75 rtod.stdout.fflu │ │ │ │ + 0x0000a1c4 73680073 6e707269 6e746600 73747263 sh.snprintf.strc │ │ │ │ + 0x0000a1d4 6d700070 74687265 61645f6d 75746578 mp.pthread_mutex │ │ │ │ + 0x0000a1e4 5f747279 6c6f636b 00707468 72656164 _trylock.pthread │ │ │ │ + 0x0000a1f4 5f6d7574 65785f6c 6f636b00 70746872 _mutex_lock.pthr │ │ │ │ + 0x0000a204 6561645f 6d757465 785f756e 6c6f636b ead_mutex_unlock │ │ │ │ + 0x0000a214 00616363 65707434 00474c49 42435f32 .accept4.GLIBC_2 │ │ │ │ + 0x0000a224 2e313000 5f5f676d 706e5f6d 756c005f .10.__gmpn_mul._ │ │ │ │ + 0x0000a234 5f676d70 6e5f6d75 6c5f3100 5f5f676d _gmpn_mul_1.__gm │ │ │ │ + 0x0000a244 706e5f73 75625f31 005f5f67 6d706e5f pn_sub_1.__gmpn_ │ │ │ │ + 0x0000a254 6164645f 31005f5f 676d706e 5f6d6f64 add_1.__gmpn_mod │ │ │ │ + 0x0000a264 5f31005f 5f676d70 6e5f7375 62005f5f _1.__gmpn_sub.__ │ │ │ │ + 0x0000a274 676d706e 5f616464 005f5f67 6d706e5f gmpn_add.__gmpn_ │ │ │ │ + 0x0000a284 64697672 656d5f31 005f5f67 6d706e5f divrem_1.__gmpn_ │ │ │ │ + 0x0000a294 636d7000 5f5f676d 706e5f78 6f725f6e cmp.__gmpn_xor_n │ │ │ │ + 0x0000a2a4 005f5f67 6d706e5f 696f725f 6e005f5f .__gmpn_ior_n.__ │ │ │ │ + 0x0000a2b4 676d706e 5f616e64 6e5f6e00 5f5f676d gmpn_andn_n.__gm │ │ │ │ + 0x0000a2c4 706e5f61 6e645f6e 005f5f67 6d707a5f pn_and_n.__gmpz_ │ │ │ │ + 0x0000a2d4 696e7665 7274005f 5f676d70 7a5f706f invert.__gmpz_po │ │ │ │ + 0x0000a2e4 776d5f73 6563005f 5f676d70 7a5f706f wm_sec.__gmpz_po │ │ │ │ + 0x0000a2f4 776d005f 5f676d70 7a5f6e65 78747072 wm.__gmpz_nextpr │ │ │ │ + 0x0000a304 696d6500 5f5f676d 707a5f70 726f6261 ime.__gmpz_proba │ │ │ │ + 0x0000a314 625f7072 696d655f 70005f5f 676d707a b_prime_p.__gmpz │ │ │ │ + 0x0000a324 5f657870 6f727400 5f5f676d 707a5f73 _export.__gmpz_s │ │ │ │ + 0x0000a334 697a6569 6e626173 65005f5f 676d706e izeinbase.__gmpn │ │ │ │ + 0x0000a344 5f746469 765f7172 005f5f67 6d707a5f _tdiv_qr.__gmpz_ │ │ │ │ + 0x0000a354 67636465 7874005f 5f676d70 7a5f636c gcdext.__gmpz_cl │ │ │ │ + 0x0000a364 65617200 5f5f676d 707a5f67 6364005f ear.__gmpz_gcd._ │ │ │ │ + 0x0000a374 5f676d70 7a5f696e 6974005f 5f676d70 _gmpz_init.__gmp │ │ │ │ + 0x0000a384 6e5f6763 645f3100 5f5f676d 707a5f67 n_gcd_1.__gmpz_g │ │ │ │ + 0x0000a394 65745f64 5f326578 70005f5f 676d707a et_d_2exp.__gmpz │ │ │ │ + 0x0000a3a4 5f676574 5f64005f 5f676d70 6e5f6c73 _get_d.__gmpn_ls │ │ │ │ + 0x0000a3b4 68696674 005f5f67 6d706e5f 72736869 hift.__gmpn_rshi │ │ │ │ + 0x0000a3c4 66740065 706f6c6c 5f637265 61746500 ft.epoll_create. │ │ │ │ + 0x0000a3d4 65706f6c 6c5f6374 6c006570 6f6c6c5f epoll_ctl.epoll_ │ │ │ │ + 0x0000a3e4 77616974 00657665 6e746664 00474c49 wait.eventfd.GLI │ │ │ │ + 0x0000a3f4 42435f32 2e370065 76656e74 66645f77 BC_2.7.eventfd_w │ │ │ │ + 0x0000a404 72697465 005f5f78 70675f73 74726572 rite.__xpg_strer │ │ │ │ + 0x0000a414 726f725f 72006963 6f6e765f 636c6f73 ror_r.iconv_clos │ │ │ │ + 0x0000a424 65006963 6f6e7600 69636f6e 765f6f70 e.iconv.iconv_op │ │ │ │ + 0x0000a434 656e0063 72656174 006c696e 6b00756d en.creat.link.um │ │ │ │ + 0x0000a444 61736b00 6d6b6669 666f0073 69677072 ask.mkfifo.sigpr │ │ │ │ + 0x0000a454 6f636d61 736b006c 7365656b 3634005f ocmask.lseek64._ │ │ │ │ + 0x0000a464 5f757469 6d653634 0063616c 6c6f6300 _utime64.calloc. │ │ │ │ + 0x0000a474 6e6c5f6c 616e6769 6e666f00 5f5f6673 nl_langinfo.__fs │ │ │ │ + 0x0000a484 74617436 345f7469 6d653634 005f5f73 tat64_time64.__s │ │ │ │ + 0x0000a494 74617436 345f7469 6d653634 00667472 tat64_time64.ftr │ │ │ │ + 0x0000a4a4 756e6361 74653634 005f5f6c 6f63616c uncate64.__local │ │ │ │ + 0x0000a4b4 74696d65 36345f72 00747a73 6574005f time64_r.tzset._ │ │ │ │ + 0x0000a4c4 5f636c6f 636b5f67 65747265 73363400 _clock_getres64. │ │ │ │ + 0x0000a4d4 5f5f636c 6f636b5f 67657474 696d6536 __clock_gettime6 │ │ │ │ + 0x0000a4e4 34007265 61646469 72363400 74637365 4.readdir64.tcse │ │ │ │ + 0x0000a4f4 74706772 70007463 67657470 67727000 tpgrp.tcgetpgrp. │ │ │ │ + 0x0000a504 7463666c 6f770074 63647261 696e0074 tcflow.tcdrain.t │ │ │ │ + 0x0000a514 63666c75 73680074 63736574 61747472 cflush.tcsetattr │ │ │ │ + 0x0000a524 00746373 656e6462 7265616b 00676574 .tcsendbreak.get │ │ │ │ + 0x0000a534 70677270 00746367 65746174 74720063 pgrp.tcgetattr.c │ │ │ │ + 0x0000a544 66736574 6f737065 65640047 4c494243 fsetospeed.GLIBC │ │ │ │ + 0x0000a554 5f322e34 32006366 6765746f 73706565 _2.42.cfgetospee │ │ │ │ + 0x0000a564 64006366 73657469 73706565 64006366 d.cfsetispeed.cf │ │ │ │ + 0x0000a574 67657469 73706565 64006765 74706964 getispeed.getpid │ │ │ │ + 0x0000a584 00676574 70706964 00736574 7072696f .getppid.setprio │ │ │ │ + 0x0000a594 72697479 00676574 7072696f 72697479 rity.getpriority │ │ │ │ + 0x0000a5a4 006e6963 65007469 6d657300 6f70656e .nice.times.open │ │ │ │ + 0x0000a5b4 61743634 00666368 6d6f6400 6663686f at64.fchmod.fcho │ │ │ │ + 0x0000a5c4 776e0066 70617468 636f6e66 00737461 wn.fpathconf.sta │ │ │ │ + 0x0000a5d4 74780047 4c494243 5f322e32 38005f5f tx.GLIBC_2.28.__ │ │ │ │ + 0x0000a5e4 66757469 6d657336 34005f5f 6c757469 futimes64.__luti │ │ │ │ + 0x0000a5f4 6d657336 34005f5f 7574696d 65733634 mes64.__utimes64 │ │ │ │ + 0x0000a604 005f5f66 7574696d 656e7336 34007265 .__futimens64.re │ │ │ │ + 0x0000a614 77696e64 64697200 66636864 69720073 winddir.fchdir.s │ │ │ │ + 0x0000a624 65656b64 69720074 656c6c64 69720063 eekdir.telldir.c │ │ │ │ + 0x0000a634 6c6f7365 64697200 66646f70 656e6469 losedir.fdopendi │ │ │ │ + 0x0000a644 72007075 74656e76 00736574 656e7600 r.putenv.setenv. │ │ │ │ + 0x0000a654 67657465 6e760063 6c656172 656e7600 getenv.clearenv. │ │ │ │ + 0x0000a664 756e7365 74656e76 00706174 68636f6e unsetenv.pathcon │ │ │ │ + 0x0000a674 66006368 6d6f6400 61636365 73730075 f.chmod.access.u │ │ │ │ + 0x0000a684 6e6c696e 6b007265 61646c69 6e6b0072 nlink.readlink.r │ │ │ │ + 0x0000a694 656e616d 65006c63 686f776e 0073796d ename.lchown.sym │ │ │ │ + 0x0000a6a4 6c696e6b 00747275 6e636174 65363400 link.truncate64. │ │ │ │ + 0x0000a6b4 6d6b6e6f 6400474c 4942435f 322e3333 mknod.GLIBC_2.33 │ │ │ │ + 0x0000a6c4 005f5f6c 73746174 36345f74 696d6536 .__lstat64_time6 │ │ │ │ + 0x0000a6d4 34006765 74637764 00726d64 6972006d 4.getcwd.rmdir.m │ │ │ │ + 0x0000a6e4 6b646972 006f7065 6e646972 00676574 kdir.opendir.get │ │ │ │ + 0x0000a6f4 6772656e 74007365 74677265 6e740065 grent.setgrent.e │ │ │ │ + 0x0000a704 6e646772 656e7400 6765746c 6f67696e ndgrent.getlogin │ │ │ │ + 0x0000a714 00736574 65676964 00676574 7077656e .setegid.getpwen │ │ │ │ + 0x0000a724 74007365 74707765 6e740065 6e647077 t.setpwent.endpw │ │ │ │ + 0x0000a734 656e7400 73657465 75696400 67657465 ent.seteuid.gete │ │ │ │ + 0x0000a744 67696400 67657475 69640073 65746772 gid.getuid.setgr │ │ │ │ + 0x0000a754 6f757073 00676574 67726f75 70730067 oups.getgroups.g │ │ │ │ + 0x0000a764 65747077 6e616d5f 72006765 74677267 etpwnam_r.getgrg │ │ │ │ + 0x0000a774 69645f72 00676574 67726e61 6d5f7200 id_r.getgrnam_r. │ │ │ │ + 0x0000a784 61626f72 74007261 69736500 73696770 abort.raise.sigp │ │ │ │ + 0x0000a794 656e6469 6e670073 69677375 7370656e ending.sigsuspen │ │ │ │ + 0x0000a7a4 6400616c 61726d00 73696769 736d656d d.alarm.sigismem │ │ │ │ + 0x0000a7b4 62657200 73696764 656c7365 74007369 ber.sigdelset.si │ │ │ │ + 0x0000a7c4 6766696c 6c736574 005f5f75 74696d65 gfillset.__utime │ │ │ │ + 0x0000a7d4 6e736174 36340063 686f776e 00726561 nsat64.chown.rea │ │ │ │ + 0x0000a7e4 6c706174 68006765 74657569 6400656e lpath.geteuid.en │ │ │ │ + 0x0000a7f4 7669726f 6e006765 74676964 00706f73 viron.getgid.pos │ │ │ │ + 0x0000a804 69785f73 7061776e 7000474c 4942435f ix_spawnp.GLIBC_ │ │ │ │ + 0x0000a814 322e3135 00736574 70676964 00706f73 2.15.setpgid.pos │ │ │ │ + 0x0000a824 69785f73 7061776e 61747472 5f736574 ix_spawnattr_set │ │ │ │ + 0x0000a834 666c6167 73006368 64697200 706f7369 flags.chdir.posi │ │ │ │ + 0x0000a844 785f7370 61776e61 7474725f 73657473 x_spawnattr_sets │ │ │ │ + 0x0000a854 69676465 6661756c 74007369 67616464 igdefault.sigadd │ │ │ │ + 0x0000a864 73657400 696e6974 67726f75 70730070 set.initgroups.p │ │ │ │ + 0x0000a874 6f736978 5f737061 776e6174 74725f64 osix_spawnattr_d │ │ │ │ + 0x0000a884 65737472 6f790073 65747569 6400706f estroy.setuid.po │ │ │ │ + 0x0000a894 7369785f 73706177 6e5f6669 6c655f61 six_spawn_file_a │ │ │ │ + 0x0000a8a4 6374696f 6e735f64 65737472 6f790073 ctions_destroy.s │ │ │ │ + 0x0000a8b4 65746769 6400706f 7369785f 73706177 etgid.posix_spaw │ │ │ │ + 0x0000a8c4 6e5f6669 6c655f61 6374696f 6e735f61 n_file_actions_a │ │ │ │ + 0x0000a8d4 64646368 6469725f 6e700047 4c494243 ddchdir_np.GLIBC │ │ │ │ + 0x0000a8e4 5f322e32 39006765 74707775 69645f72 _2.29.getpwuid_r │ │ │ │ + 0x0000a8f4 00706f73 69785f73 7061776e 61747472 .posix_spawnattr │ │ │ │ + 0x0000a904 5f696e69 7400706f 7369785f 73706177 _init.posix_spaw │ │ │ │ + 0x0000a914 6e5f6669 6c655f61 6374696f 6e735f69 n_file_actions_i │ │ │ │ + 0x0000a924 6e697400 706f7369 785f7370 61776e5f nit.posix_spawn_ │ │ │ │ + 0x0000a934 66696c65 5f616374 696f6e73 5f616464 file_actions_add │ │ │ │ + 0x0000a944 64757032 00706f73 69785f73 7061776e dup2.posix_spawn │ │ │ │ + 0x0000a954 5f66696c 655f6163 74696f6e 735f6164 _file_actions_ad │ │ │ │ + 0x0000a964 64636c6f 73650066 6f726b00 706f7369 dclose.fork.posi │ │ │ │ + 0x0000a974 785f7370 61776e5f 66696c65 5f616374 x_spawn_file_act │ │ │ │ + 0x0000a984 696f6e73 5f616464 6f70656e 00657865 ions_addopen.exe │ │ │ │ + 0x0000a994 63767000 73696761 6374696f 6e006475 cvp.sigaction.du │ │ │ │ + 0x0000a9a4 70320073 6967656d 70747973 65740073 p2.sigemptyset.s │ │ │ │ + 0x0000a9b4 65747369 64006578 65637670 6500474c etsid.execvpe.GL │ │ │ │ + 0x0000a9c4 4942435f 322e3131 00706970 65320047 IBC_2.11.pipe2.G │ │ │ │ + 0x0000a9d4 4c494243 5f322e39 005f6578 69740077 LIBC_2.9._exit.w │ │ │ │ + 0x0000a9e4 72697465 00776169 74706964 006b696c rite.waitpid.kil │ │ │ │ + 0x0000a9f4 6c005f5f 66636e74 6c5f7469 6d653634 l.__fcntl_time64 │ │ │ │ + 0x0000aa04 00706970 65007379 73636f6e 66006b69 .pipe.sysconf.ki │ │ │ │ + 0x0000aa14 6c6c7067 00676574 70676964 00776377 llpg.getpgid.wcw │ │ │ │ + 0x0000aa24 69647468 00676574 70656572 6e616d65 idth.getpeername │ │ │ │ + 0x0000aa34 00676574 736f636b 6e616d65 00726563 .getsockname.rec │ │ │ │ + 0x0000aa44 76007265 63766672 6f6d0073 656e6474 v.recvfrom.sendt │ │ │ │ + 0x0000aa54 6f007365 6e640067 65746e61 6d65696e o.send.getnamein │ │ │ │ + 0x0000aa64 666f0066 72656561 64647269 6e666f00 fo.freeaddrinfo. │ │ │ │ + 0x0000aa74 67657461 64647269 6e666f00 64757000 getaddrinfo.dup. │ │ │ │ + 0x0000aa84 68746f6e 73006e74 6f687300 6e746f68 htons.ntohs.ntoh │ │ │ │ + 0x0000aa94 6c006c69 7374656e 00636f6e 6e656374 l.listen.connect │ │ │ │ + 0x0000aaa4 0062696e 6400736f 636b6574 00676574 .bind.socket.get │ │ │ │ + 0x0000aab4 736f636b 6f707400 73657473 6f636b6f sockopt.setsocko │ │ │ │ + 0x0000aac4 70740068 746f6e6c 00676169 5f737472 pt.htonl.gai_str │ │ │ │ + 0x0000aad4 6572726f 72007265 63766d73 67007365 error.recvmsg.se │ │ │ │ + 0x0000aae4 6e646d73 67007772 69746576 0061646c ndmsg.writev.adl │ │ │ │ + 0x0000aaf4 65723332 007a6c69 62566572 73696f6e er32.zlibVersion │ │ │ │ + 0x0000ab04 00696e66 6c617465 52657365 74006465 .inflateReset.de │ │ │ │ + 0x0000ab14 666c6174 65006465 666c6174 65456e64 flate.deflateEnd │ │ │ │ + 0x0000ab24 00696e66 6c617465 00696e66 6c617465 .inflate.inflate │ │ │ │ + 0x0000ab34 456e6400 6465666c 61746553 65744469 End.deflateSetDi │ │ │ │ + 0x0000ab44 6374696f 6e617279 00696e66 6c617465 ctionary.inflate │ │ │ │ + 0x0000ab54 53657444 69637469 6f6e6172 79006465 SetDictionary.de │ │ │ │ + 0x0000ab64 666c6174 65496e69 74325f00 696e666c flateInit2_.infl │ │ │ │ + 0x0000ab74 61746549 6e697432 5f006677 72697465 ateInit2_.fwrite │ │ │ │ + 0x0000ab84 005f5f67 6d6f6e5f 73746172 745f5f00 .__gmon_start__. │ │ │ │ + 0x0000ab94 71736f72 74005f5f 61737365 72745f66 qsort.__assert_f │ │ │ │ + 0x0000aba4 61696c00 5f49544d 5f646572 65676973 ail._ITM_deregis │ │ │ │ + 0x0000abb4 74657254 4d436c6f 6e655461 626c6500 terTMCloneTable. │ │ │ │ + 0x0000abc4 5f49544d 5f726567 69737465 72544d43 _ITM_registerTMC │ │ │ │ + 0x0000abd4 6c6f6e65 5461626c 65006163 6f736866 loneTable.acoshf │ │ │ │ + 0x0000abe4 006c6962 6d2e736f 2e360063 6f730061 .libm.so.6.cos.a │ │ │ │ + 0x0000abf4 74616e66 00636f73 6800636f 73660061 tanf.cosh.cosf.a │ │ │ │ + 0x0000ac04 74616e68 006c6465 78700061 74616e00 tanh.ldexp.atan. │ │ │ │ + 0x0000ac14 73696e63 6f736600 706f7700 6c6f6732 sincosf.pow.log2 │ │ │ │ + 0x0000ac24 00657870 6d310061 73696e00 74616e00 .expm1.asin.tan. │ │ │ │ + 0x0000ac34 6c6f6766 00474c49 42435f32 2e323700 logf.GLIBC_2.27. │ │ │ │ + 0x0000ac44 74616e66 00617369 6e660073 696e0074 tanf.asinf.sin.t │ │ │ │ + 0x0000ac54 616e6800 73696e68 66006173 696e6800 anh.sinhf.asinh. │ │ │ │ + 0x0000ac64 6c6f6731 70007461 6e686600 61636f73 log1p.tanhf.acos │ │ │ │ + 0x0000ac74 66007369 6e636f73 00706f77 66006578 f.sincos.powf.ex │ │ │ │ + 0x0000ac84 70006163 6f736800 6173696e 68660063 p.acosh.asinhf.c │ │ │ │ + 0x0000ac94 65696c00 6578706d 31660065 78706600 eil.expm1f.expf. │ │ │ │ + 0x0000aca4 636f7368 66006c6f 67317066 006c6f67 coshf.log1pf.log │ │ │ │ + 0x0000acb4 0073696e 66007369 6e680061 636f7300 .sinf.sinh.acos. │ │ │ │ + 0x0000acc4 6174616e 6866006d 656d6370 79006d65 atanhf.memcpy.me │ │ │ │ + 0x0000acd4 6d636d70 0062636d 70006d65 6d6d6f76 mcmp.bcmp.memmov │ │ │ │ + 0x0000ace4 65006d65 6d736574 00697361 74747900 e.memset.isatty. │ │ │ │ + 0x0000acf4 6d656d63 68720063 6c6f7365 00657869 memchr.close.exi │ │ │ │ + 0x0000ad04 74007370 72696e74 66005f5f 676d706e t.sprintf.__gmpn │ │ │ │ + 0x0000ad14 5f706f70 636f756e 74007265 6164005f _popcount.read._ │ │ │ │ + 0x0000ad24 5f657272 6e6f5f6c 6f636174 696f6e00 _errno_location. │ │ │ │ + 0x0000ad34 6f70656e 36340070 6f6c6c00 67657472 open64.poll.getr │ │ │ │ + 0x0000ad44 616e646f 6d00474c 4942435f 322e3235 andom.GLIBC_2.25 │ │ │ │ + 0x0000ad54 00676574 656e7472 6f707900 736c6565 .getentropy.slee │ │ │ │ + 0x0000ad64 70007075 74730072 65616c6c 6f630066 p.puts.realloc.f │ │ │ │ + 0x0000ad74 72656500 6d616c6c 6f630072 65676578 ree.malloc.regex │ │ │ │ + 0x0000ad84 65630072 65676572 726f7200 72656763 ec.regerror.regc │ │ │ │ + 0x0000ad94 6f6d7000 72656766 72656500 7374726c omp.regfree.strl │ │ │ │ + 0x0000ada4 656e006c 69627a2e 736f2e31 006c6962 en.libz.so.1.lib │ │ │ │ 0x0000adb4 676d702e 736f2e31 3000 gmp.so.10. │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.plt {} │ │ │ │ @@ -4,1733 +4,1733 @@ │ │ │ │ Disassembly of section .plt: │ │ │ │ │ │ │ │ 0000becc <__libc_start_main@plt-0x14>: │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [pc, #4] @ bedc <__libc_start_main@plt-0x4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr pc, [lr, #8]! │ │ │ │ - streq r7, [r7, #-728]! @ 0xfffffd28 │ │ │ │ + streq r6, [r7, #-736]! @ 0xfffffd20 │ │ │ │ │ │ │ │ 0000bee0 <__libc_start_main@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #728]! @ 0x2d8 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #736]! @ 0x2e0 │ │ │ │ │ │ │ │ 0000beec : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #720]! @ 0x2d0 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #728]! @ 0x2d8 │ │ │ │ │ │ │ │ 0000bef8 <__gmon_start__@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #712]! @ 0x2c8 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #720]! @ 0x2d0 │ │ │ │ │ │ │ │ 0000bf04 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #704]! @ 0x2c0 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #712]! @ 0x2c8 │ │ │ │ │ │ │ │ 0000bf10 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #696]! @ 0x2b8 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #704]! @ 0x2c0 │ │ │ │ │ │ │ │ 0000bf1c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #688]! @ 0x2b0 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #696]! @ 0x2b8 │ │ │ │ │ │ │ │ 0000bf28 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #680]! @ 0x2a8 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #688]! @ 0x2b0 │ │ │ │ │ │ │ │ 0000bf34 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #672]! @ 0x2a0 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #680]! @ 0x2a8 │ │ │ │ │ │ │ │ 0000bf40 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #664]! @ 0x298 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #672]! @ 0x2a0 │ │ │ │ │ │ │ │ 0000bf4c <__ioctl_time64@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #664]! @ 0x298 │ │ │ │ + │ │ │ │ +0000bf58 : │ │ │ │ + add ip, pc, #85983232 @ 0x5200000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #656]! @ 0x290 │ │ │ │ │ │ │ │ -0000bf58 : │ │ │ │ +0000bf64 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #648]! @ 0x288 │ │ │ │ │ │ │ │ -0000bf64 : │ │ │ │ +0000bf70 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #640]! @ 0x280 │ │ │ │ │ │ │ │ -0000bf70 : │ │ │ │ +0000bf7c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #632]! @ 0x278 │ │ │ │ │ │ │ │ -0000bf7c : │ │ │ │ +0000bf88 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #624]! @ 0x270 │ │ │ │ │ │ │ │ -0000bf88 : │ │ │ │ +0000bf94 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #616]! @ 0x268 │ │ │ │ │ │ │ │ -0000bf94 : │ │ │ │ +0000bfa0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #608]! @ 0x260 │ │ │ │ │ │ │ │ -0000bfa0 : │ │ │ │ +0000bfac : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #600]! @ 0x258 │ │ │ │ │ │ │ │ -0000bfac : │ │ │ │ +0000bfb8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #592]! @ 0x250 │ │ │ │ │ │ │ │ -0000bfb8 : │ │ │ │ +0000bfc4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #584]! @ 0x248 │ │ │ │ │ │ │ │ -0000bfc4 : │ │ │ │ +0000bfd0 <__gettimeofday64@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #576]! @ 0x240 │ │ │ │ │ │ │ │ -0000bfd0 : │ │ │ │ +0000bfdc <__assert_fail@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #568]! @ 0x238 │ │ │ │ │ │ │ │ -0000bfdc : │ │ │ │ +0000bfe8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #560]! @ 0x230 │ │ │ │ │ │ │ │ -0000bfe8 : │ │ │ │ +0000bff4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #552]! @ 0x228 │ │ │ │ │ │ │ │ -0000bff4 : │ │ │ │ +0000c000 <__gmpn_popcount@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #544]! @ 0x220 │ │ │ │ │ │ │ │ -0000c000 <__gettimeofday64@plt>: │ │ │ │ +0000c00c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #536]! @ 0x218 │ │ │ │ │ │ │ │ -0000c00c <__assert_fail@plt>: │ │ │ │ +0000c018 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #528]! @ 0x210 │ │ │ │ │ │ │ │ -0000c018 : │ │ │ │ +0000c024 <__errno_location@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #520]! @ 0x208 │ │ │ │ │ │ │ │ -0000c024 <__gmpn_popcount@plt>: │ │ │ │ +0000c030 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #512]! @ 0x200 │ │ │ │ │ │ │ │ -0000c030 : │ │ │ │ +0000c03c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #504]! @ 0x1f8 │ │ │ │ │ │ │ │ -0000c03c : │ │ │ │ +0000c048 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #496]! @ 0x1f0 │ │ │ │ │ │ │ │ -0000c048 : │ │ │ │ +0000c054 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #488]! @ 0x1e8 │ │ │ │ │ │ │ │ -0000c054 : │ │ │ │ +0000c060 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #480]! @ 0x1e0 │ │ │ │ │ │ │ │ -0000c060 : │ │ │ │ +0000c06c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #472]! @ 0x1d8 │ │ │ │ │ │ │ │ -0000c06c : │ │ │ │ +0000c078 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #464]! @ 0x1d0 │ │ │ │ │ │ │ │ -0000c078 : │ │ │ │ +0000c084 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #456]! @ 0x1c8 │ │ │ │ │ │ │ │ -0000c084 : │ │ │ │ +0000c090 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #448]! @ 0x1c0 │ │ │ │ │ │ │ │ -0000c090 : │ │ │ │ +0000c09c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #440]! @ 0x1b8 │ │ │ │ │ │ │ │ -0000c09c : │ │ │ │ +0000c0a8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #432]! @ 0x1b0 │ │ │ │ │ │ │ │ -0000c0a8 : │ │ │ │ +0000c0b4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #424]! @ 0x1a8 │ │ │ │ │ │ │ │ -0000c0b4 : │ │ │ │ +0000c0c0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #416]! @ 0x1a0 │ │ │ │ │ │ │ │ -0000c0c0 : │ │ │ │ +0000c0cc : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #408]! @ 0x198 │ │ │ │ │ │ │ │ -0000c0cc : │ │ │ │ +0000c0d8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #400]! @ 0x190 │ │ │ │ │ │ │ │ -0000c0d8 : │ │ │ │ +0000c0e4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #392]! @ 0x188 │ │ │ │ │ │ │ │ -0000c0e4 : │ │ │ │ +0000c0f0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #384]! @ 0x180 │ │ │ │ │ │ │ │ -0000c0f0 : │ │ │ │ +0000c0fc : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #376]! @ 0x178 │ │ │ │ │ │ │ │ -0000c0fc : │ │ │ │ +0000c108 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #368]! @ 0x170 │ │ │ │ │ │ │ │ -0000c108 : │ │ │ │ +0000c114 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #360]! @ 0x168 │ │ │ │ │ │ │ │ -0000c114 : │ │ │ │ +0000c120 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #352]! @ 0x160 │ │ │ │ │ │ │ │ -0000c120 : │ │ │ │ +0000c12c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #344]! @ 0x158 │ │ │ │ │ │ │ │ -0000c12c : │ │ │ │ +0000c138 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #336]! @ 0x150 │ │ │ │ │ │ │ │ -0000c138 : │ │ │ │ +0000c144 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #328]! @ 0x148 │ │ │ │ │ │ │ │ -0000c144 : │ │ │ │ +0000c150 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #320]! @ 0x140 │ │ │ │ │ │ │ │ -0000c150 : │ │ │ │ +0000c15c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #312]! @ 0x138 │ │ │ │ │ │ │ │ -0000c15c : │ │ │ │ +0000c168 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #304]! @ 0x130 │ │ │ │ │ │ │ │ -0000c168 : │ │ │ │ +0000c174 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #296]! @ 0x128 │ │ │ │ │ │ │ │ -0000c174 : │ │ │ │ +0000c180 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #288]! @ 0x120 │ │ │ │ │ │ │ │ -0000c180 : │ │ │ │ +0000c18c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #280]! @ 0x118 │ │ │ │ │ │ │ │ -0000c18c : │ │ │ │ +0000c198 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #272]! @ 0x110 │ │ │ │ │ │ │ │ -0000c198 : │ │ │ │ +0000c1a4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #264]! @ 0x108 │ │ │ │ │ │ │ │ -0000c1a4 : │ │ │ │ +0000c1b0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #256]! @ 0x100 │ │ │ │ │ │ │ │ -0000c1b0 : │ │ │ │ +0000c1bc : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #248]! @ 0xf8 │ │ │ │ │ │ │ │ -0000c1bc : │ │ │ │ +0000c1c8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #240]! @ 0xf0 │ │ │ │ │ │ │ │ -0000c1c8 : │ │ │ │ +0000c1d4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #232]! @ 0xe8 │ │ │ │ │ │ │ │ -0000c1d4 : │ │ │ │ +0000c1e0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #224]! @ 0xe0 │ │ │ │ │ │ │ │ -0000c1e0 : │ │ │ │ +0000c1ec : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #216]! @ 0xd8 │ │ │ │ │ │ │ │ -0000c1ec : │ │ │ │ +0000c1f8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #208]! @ 0xd0 │ │ │ │ │ │ │ │ -0000c1f8 <__errno_location@plt>: │ │ │ │ +0000c204 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #200]! @ 0xc8 │ │ │ │ │ │ │ │ -0000c204 : │ │ │ │ +0000c210 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #192]! @ 0xc0 │ │ │ │ │ │ │ │ -0000c210 : │ │ │ │ +0000c21c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #184]! @ 0xb8 │ │ │ │ │ │ │ │ -0000c21c : │ │ │ │ +0000c228 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #176]! @ 0xb0 │ │ │ │ │ │ │ │ -0000c228 : │ │ │ │ +0000c234 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #168]! @ 0xa8 │ │ │ │ │ │ │ │ -0000c234 : │ │ │ │ +0000c240 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #160]! @ 0xa0 │ │ │ │ │ │ │ │ -0000c240 : │ │ │ │ +0000c24c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #152]! @ 0x98 │ │ │ │ │ │ │ │ -0000c24c : │ │ │ │ +0000c258 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #144]! @ 0x90 │ │ │ │ │ │ │ │ -0000c258 : │ │ │ │ +0000c264 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #136]! @ 0x88 │ │ │ │ │ │ │ │ -0000c264 : │ │ │ │ +0000c270 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #128]! @ 0x80 │ │ │ │ │ │ │ │ -0000c270 : │ │ │ │ +0000c27c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #120]! @ 0x78 │ │ │ │ │ │ │ │ -0000c27c : │ │ │ │ +0000c288 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #112]! @ 0x70 │ │ │ │ │ │ │ │ -0000c288 : │ │ │ │ +0000c294 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ ldr pc, [ip, #104]! @ 0x68 │ │ │ │ │ │ │ │ -0000c294 : │ │ │ │ - add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #96]! @ 0x60 │ │ │ │ - │ │ │ │ 0000c2a0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #88]! @ 0x58 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #96]! @ 0x60 │ │ │ │ │ │ │ │ 0000c2ac : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #80]! @ 0x50 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #88]! @ 0x58 │ │ │ │ │ │ │ │ 0000c2b8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #72]! @ 0x48 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #80]! @ 0x50 │ │ │ │ │ │ │ │ 0000c2c4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #64]! @ 0x40 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #72]! @ 0x48 │ │ │ │ │ │ │ │ 0000c2d0 <__fcntl_time64@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #56]! @ 0x38 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #64]! @ 0x40 │ │ │ │ │ │ │ │ 0000c2dc : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #48]! @ 0x30 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #56]! @ 0x38 │ │ │ │ │ │ │ │ 0000c2e8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #40]! @ 0x28 │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #48]! @ 0x30 │ │ │ │ │ │ │ │ 0000c2f4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #32]! │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #40]! @ 0x28 │ │ │ │ │ │ │ │ 0000c300 <_exit@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #24]! │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #32]! │ │ │ │ │ │ │ │ 0000c30c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #16]! │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #24]! │ │ │ │ │ │ │ │ 0000c318 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #8]! │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #16]! │ │ │ │ │ │ │ │ 0000c324 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #487424 @ 0x77000 │ │ │ │ - ldr pc, [ip, #0]! │ │ │ │ + add ip, ip, #483328 @ 0x76000 │ │ │ │ + ldr pc, [ip, #8]! │ │ │ │ │ │ │ │ 0000c330 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #4088]! @ 0xff8 │ │ │ │ + ldr pc, [ip, #0]! │ │ │ │ │ │ │ │ 0000c33c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #4080]! @ 0xff0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #4088]! @ 0xff8 │ │ │ │ │ │ │ │ 0000c348 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #4072]! @ 0xfe8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #4080]! @ 0xff0 │ │ │ │ │ │ │ │ 0000c354 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #4064]! @ 0xfe0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #4072]! @ 0xfe8 │ │ │ │ │ │ │ │ 0000c360 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #4056]! @ 0xfd8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #4064]! @ 0xfe0 │ │ │ │ │ │ │ │ 0000c36c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #4048]! @ 0xfd0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #4056]! @ 0xfd8 │ │ │ │ │ │ │ │ 0000c378 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #4040]! @ 0xfc8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #4048]! @ 0xfd0 │ │ │ │ │ │ │ │ 0000c384 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #4032]! @ 0xfc0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #4040]! @ 0xfc8 │ │ │ │ │ │ │ │ 0000c390 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #4024]! @ 0xfb8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #4032]! @ 0xfc0 │ │ │ │ │ │ │ │ 0000c39c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #4016]! @ 0xfb0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #4024]! @ 0xfb8 │ │ │ │ │ │ │ │ 0000c3a8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #4008]! @ 0xfa8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #4016]! @ 0xfb0 │ │ │ │ │ │ │ │ 0000c3b4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #4000]! @ 0xfa0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #4008]! @ 0xfa8 │ │ │ │ │ │ │ │ 0000c3c0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3992]! @ 0xf98 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #4000]! @ 0xfa0 │ │ │ │ │ │ │ │ 0000c3cc : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3984]! @ 0xf90 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3992]! @ 0xf98 │ │ │ │ │ │ │ │ 0000c3d8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3976]! @ 0xf88 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3984]! @ 0xf90 │ │ │ │ │ │ │ │ 0000c3e4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3968]! @ 0xf80 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3976]! @ 0xf88 │ │ │ │ │ │ │ │ 0000c3f0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3960]! @ 0xf78 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3968]! @ 0xf80 │ │ │ │ │ │ │ │ 0000c3fc : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3952]! @ 0xf70 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3960]! @ 0xf78 │ │ │ │ │ │ │ │ 0000c408 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3944]! @ 0xf68 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3952]! @ 0xf70 │ │ │ │ │ │ │ │ 0000c414 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3936]! @ 0xf60 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3944]! @ 0xf68 │ │ │ │ │ │ │ │ 0000c420 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3928]! @ 0xf58 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3936]! @ 0xf60 │ │ │ │ │ │ │ │ 0000c42c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3920]! @ 0xf50 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3928]! @ 0xf58 │ │ │ │ │ │ │ │ 0000c438 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3912]! @ 0xf48 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3920]! @ 0xf50 │ │ │ │ │ │ │ │ 0000c444 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3904]! @ 0xf40 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3912]! @ 0xf48 │ │ │ │ │ │ │ │ 0000c450 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3896]! @ 0xf38 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3904]! @ 0xf40 │ │ │ │ │ │ │ │ 0000c45c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3888]! @ 0xf30 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3896]! @ 0xf38 │ │ │ │ │ │ │ │ 0000c468 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3880]! @ 0xf28 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3888]! @ 0xf30 │ │ │ │ │ │ │ │ 0000c474 <__utimensat64@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3872]! @ 0xf20 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3880]! @ 0xf28 │ │ │ │ │ │ │ │ 0000c480 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3864]! @ 0xf18 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3872]! @ 0xf20 │ │ │ │ │ │ │ │ 0000c48c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3856]! @ 0xf10 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3864]! @ 0xf18 │ │ │ │ │ │ │ │ 0000c498 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3848]! @ 0xf08 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3856]! @ 0xf10 │ │ │ │ │ │ │ │ 0000c4a4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3840]! @ 0xf00 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3848]! @ 0xf08 │ │ │ │ │ │ │ │ 0000c4b0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3832]! @ 0xef8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3840]! @ 0xf00 │ │ │ │ │ │ │ │ 0000c4bc : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3824]! @ 0xef0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3832]! @ 0xef8 │ │ │ │ │ │ │ │ 0000c4c8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3816]! @ 0xee8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3824]! @ 0xef0 │ │ │ │ │ │ │ │ 0000c4d4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3808]! @ 0xee0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3816]! @ 0xee8 │ │ │ │ │ │ │ │ 0000c4e0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3800]! @ 0xed8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3808]! @ 0xee0 │ │ │ │ │ │ │ │ 0000c4ec <__lstat64_time64@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3792]! @ 0xed0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3800]! @ 0xed8 │ │ │ │ │ │ │ │ 0000c4f8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3784]! @ 0xec8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3792]! @ 0xed0 │ │ │ │ │ │ │ │ 0000c504 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3776]! @ 0xec0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3784]! @ 0xec8 │ │ │ │ │ │ │ │ 0000c510 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3768]! @ 0xeb8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3776]! @ 0xec0 │ │ │ │ │ │ │ │ 0000c51c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3760]! @ 0xeb0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3768]! @ 0xeb8 │ │ │ │ │ │ │ │ 0000c528 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3752]! @ 0xea8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3760]! @ 0xeb0 │ │ │ │ │ │ │ │ 0000c534 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3744]! @ 0xea0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3752]! @ 0xea8 │ │ │ │ │ │ │ │ 0000c540 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3736]! @ 0xe98 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3744]! @ 0xea0 │ │ │ │ │ │ │ │ 0000c54c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3728]! @ 0xe90 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3736]! @ 0xe98 │ │ │ │ │ │ │ │ 0000c558 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3720]! @ 0xe88 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3728]! @ 0xe90 │ │ │ │ │ │ │ │ 0000c564 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3712]! @ 0xe80 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3720]! @ 0xe88 │ │ │ │ │ │ │ │ 0000c570 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3704]! @ 0xe78 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3712]! @ 0xe80 │ │ │ │ │ │ │ │ 0000c57c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3696]! @ 0xe70 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3704]! @ 0xe78 │ │ │ │ │ │ │ │ 0000c588 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3688]! @ 0xe68 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3696]! @ 0xe70 │ │ │ │ │ │ │ │ 0000c594 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3680]! @ 0xe60 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3688]! @ 0xe68 │ │ │ │ │ │ │ │ 0000c5a0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3672]! @ 0xe58 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3680]! @ 0xe60 │ │ │ │ │ │ │ │ 0000c5ac : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3664]! @ 0xe50 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3672]! @ 0xe58 │ │ │ │ │ │ │ │ 0000c5b8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3656]! @ 0xe48 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3664]! @ 0xe50 │ │ │ │ │ │ │ │ 0000c5c4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3648]! @ 0xe40 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3656]! @ 0xe48 │ │ │ │ │ │ │ │ 0000c5d0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3640]! @ 0xe38 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3648]! @ 0xe40 │ │ │ │ │ │ │ │ 0000c5dc : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3632]! @ 0xe30 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3640]! @ 0xe38 │ │ │ │ │ │ │ │ 0000c5e8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3624]! @ 0xe28 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3632]! @ 0xe30 │ │ │ │ │ │ │ │ 0000c5f4 <__clock_getres64@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3616]! @ 0xe20 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3624]! @ 0xe28 │ │ │ │ │ │ │ │ 0000c600 <__clock_gettime64@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3608]! @ 0xe18 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3616]! @ 0xe20 │ │ │ │ │ │ │ │ 0000c60c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3600]! @ 0xe10 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3608]! @ 0xe18 │ │ │ │ │ │ │ │ 0000c618 <__localtime64_r@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3592]! @ 0xe08 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3600]! @ 0xe10 │ │ │ │ │ │ │ │ 0000c624 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3584]! @ 0xe00 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3592]! @ 0xe08 │ │ │ │ │ │ │ │ 0000c630 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3576]! @ 0xdf8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3584]! @ 0xe00 │ │ │ │ │ │ │ │ 0000c63c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3568]! @ 0xdf0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3576]! @ 0xdf8 │ │ │ │ │ │ │ │ 0000c648 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3560]! @ 0xde8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3568]! @ 0xdf0 │ │ │ │ │ │ │ │ 0000c654 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3552]! @ 0xde0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3560]! @ 0xde8 │ │ │ │ │ │ │ │ 0000c660 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3544]! @ 0xdd8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3552]! @ 0xde0 │ │ │ │ │ │ │ │ 0000c66c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3536]! @ 0xdd0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3544]! @ 0xdd8 │ │ │ │ │ │ │ │ 0000c678 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3528]! @ 0xdc8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3536]! @ 0xdd0 │ │ │ │ │ │ │ │ 0000c684 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3520]! @ 0xdc0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3528]! @ 0xdc8 │ │ │ │ │ │ │ │ 0000c690 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3512]! @ 0xdb8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3520]! @ 0xdc0 │ │ │ │ │ │ │ │ 0000c69c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3504]! @ 0xdb0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3512]! @ 0xdb8 │ │ │ │ │ │ │ │ 0000c6a8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3496]! @ 0xda8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3504]! @ 0xdb0 │ │ │ │ │ │ │ │ 0000c6b4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3488]! @ 0xda0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3496]! @ 0xda8 │ │ │ │ │ │ │ │ 0000c6c0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3480]! @ 0xd98 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3488]! @ 0xda0 │ │ │ │ │ │ │ │ 0000c6cc : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3472]! @ 0xd90 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3480]! @ 0xd98 │ │ │ │ │ │ │ │ 0000c6d8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3464]! @ 0xd88 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3472]! @ 0xd90 │ │ │ │ │ │ │ │ 0000c6e4 <__stat64_time64@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3456]! @ 0xd80 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3464]! @ 0xd88 │ │ │ │ │ │ │ │ 0000c6f0 <__fstat64_time64@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3448]! @ 0xd78 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3456]! @ 0xd80 │ │ │ │ │ │ │ │ 0000c6fc : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3440]! @ 0xd70 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3448]! @ 0xd78 │ │ │ │ │ │ │ │ 0000c708 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3432]! @ 0xd68 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3440]! @ 0xd70 │ │ │ │ │ │ │ │ 0000c714 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3424]! @ 0xd60 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3432]! @ 0xd68 │ │ │ │ │ │ │ │ 0000c720 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3416]! @ 0xd58 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3424]! @ 0xd60 │ │ │ │ │ │ │ │ 0000c72c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3408]! @ 0xd50 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3416]! @ 0xd58 │ │ │ │ │ │ │ │ 0000c738 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3400]! @ 0xd48 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3408]! @ 0xd50 │ │ │ │ │ │ │ │ 0000c744 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3392]! @ 0xd40 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3400]! @ 0xd48 │ │ │ │ │ │ │ │ 0000c750 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3384]! @ 0xd38 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3392]! @ 0xd40 │ │ │ │ │ │ │ │ 0000c75c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3376]! @ 0xd30 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3384]! @ 0xd38 │ │ │ │ │ │ │ │ 0000c768 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3368]! @ 0xd28 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3376]! @ 0xd30 │ │ │ │ │ │ │ │ 0000c774 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3360]! @ 0xd20 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3368]! @ 0xd28 │ │ │ │ │ │ │ │ 0000c780 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3352]! @ 0xd18 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3360]! @ 0xd20 │ │ │ │ │ │ │ │ 0000c78c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3344]! @ 0xd10 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3352]! @ 0xd18 │ │ │ │ │ │ │ │ 0000c798 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3336]! @ 0xd08 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3344]! @ 0xd10 │ │ │ │ │ │ │ │ 0000c7a4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3328]! @ 0xd00 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3336]! @ 0xd08 │ │ │ │ │ │ │ │ 0000c7b0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3320]! @ 0xcf8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3328]! @ 0xd00 │ │ │ │ │ │ │ │ 0000c7bc : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3312]! @ 0xcf0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3320]! @ 0xcf8 │ │ │ │ │ │ │ │ 0000c7c8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3304]! @ 0xce8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3312]! @ 0xcf0 │ │ │ │ │ │ │ │ 0000c7d4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3296]! @ 0xce0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3304]! @ 0xce8 │ │ │ │ │ │ │ │ 0000c7e0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3288]! @ 0xcd8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3296]! @ 0xce0 │ │ │ │ │ │ │ │ 0000c7ec : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3280]! @ 0xcd0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3288]! @ 0xcd8 │ │ │ │ │ │ │ │ 0000c7f8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3272]! @ 0xcc8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3280]! @ 0xcd0 │ │ │ │ │ │ │ │ 0000c804 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3264]! @ 0xcc0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3272]! @ 0xcc8 │ │ │ │ │ │ │ │ 0000c810 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3256]! @ 0xcb8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3264]! @ 0xcc0 │ │ │ │ │ │ │ │ 0000c81c <__utime64@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3248]! @ 0xcb0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3256]! @ 0xcb8 │ │ │ │ │ │ │ │ 0000c828 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3240]! @ 0xca8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3248]! @ 0xcb0 │ │ │ │ │ │ │ │ 0000c834 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3232]! @ 0xca0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3240]! @ 0xca8 │ │ │ │ │ │ │ │ 0000c840 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3224]! @ 0xc98 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3232]! @ 0xca0 │ │ │ │ │ │ │ │ 0000c84c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3216]! @ 0xc90 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3224]! @ 0xc98 │ │ │ │ │ │ │ │ 0000c858 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3208]! @ 0xc88 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3216]! @ 0xc90 │ │ │ │ │ │ │ │ 0000c864 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3200]! @ 0xc80 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3208]! @ 0xc88 │ │ │ │ │ │ │ │ 0000c870 <__xpg_strerror_r@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3192]! @ 0xc78 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3200]! @ 0xc80 │ │ │ │ │ │ │ │ 0000c87c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3184]! @ 0xc70 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3192]! @ 0xc78 │ │ │ │ │ │ │ │ 0000c888 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3176]! @ 0xc68 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3184]! @ 0xc70 │ │ │ │ │ │ │ │ 0000c894 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3168]! @ 0xc60 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3176]! @ 0xc68 │ │ │ │ │ │ │ │ 0000c8a0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3160]! @ 0xc58 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3168]! @ 0xc60 │ │ │ │ │ │ │ │ 0000c8ac : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3152]! @ 0xc50 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3160]! @ 0xc58 │ │ │ │ │ │ │ │ 0000c8b8 <__gmpn_rshift@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3144]! @ 0xc48 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3152]! @ 0xc50 │ │ │ │ │ │ │ │ 0000c8c4 <__gmpn_lshift@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3136]! @ 0xc40 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3144]! @ 0xc48 │ │ │ │ │ │ │ │ 0000c8d0 <__gmpz_get_d@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3128]! @ 0xc38 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3136]! @ 0xc40 │ │ │ │ │ │ │ │ 0000c8dc <__gmpz_get_d_2exp@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3120]! @ 0xc30 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3128]! @ 0xc38 │ │ │ │ │ │ │ │ 0000c8e8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3112]! @ 0xc28 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3120]! @ 0xc30 │ │ │ │ │ │ │ │ 0000c8f4 <__gmpn_gcd_1@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3104]! @ 0xc20 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3112]! @ 0xc28 │ │ │ │ │ │ │ │ 0000c900 <__gmpz_init@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3096]! @ 0xc18 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3104]! @ 0xc20 │ │ │ │ │ │ │ │ 0000c90c <__gmpz_gcd@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3088]! @ 0xc10 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3096]! @ 0xc18 │ │ │ │ │ │ │ │ 0000c918 <__gmpz_clear@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3080]! @ 0xc08 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3088]! @ 0xc10 │ │ │ │ │ │ │ │ 0000c924 <__gmpz_gcdext@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3072]! @ 0xc00 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3080]! @ 0xc08 │ │ │ │ │ │ │ │ 0000c930 <__gmpn_tdiv_qr@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3064]! @ 0xbf8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3072]! @ 0xc00 │ │ │ │ │ │ │ │ 0000c93c <__gmpz_sizeinbase@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3056]! @ 0xbf0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3064]! @ 0xbf8 │ │ │ │ │ │ │ │ 0000c948 <__gmpz_export@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3048]! @ 0xbe8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3056]! @ 0xbf0 │ │ │ │ │ │ │ │ 0000c954 <__gmpz_probab_prime_p@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3040]! @ 0xbe0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3048]! @ 0xbe8 │ │ │ │ │ │ │ │ 0000c960 <__gmpz_nextprime@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3032]! @ 0xbd8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3040]! @ 0xbe0 │ │ │ │ │ │ │ │ 0000c96c <__gmpz_powm@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3024]! @ 0xbd0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3032]! @ 0xbd8 │ │ │ │ │ │ │ │ 0000c978 <__gmpz_powm_sec@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3016]! @ 0xbc8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3024]! @ 0xbd0 │ │ │ │ │ │ │ │ 0000c984 <__gmpz_invert@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3008]! @ 0xbc0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3016]! @ 0xbc8 │ │ │ │ │ │ │ │ 0000c990 <__gmpn_and_n@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #3000]! @ 0xbb8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3008]! @ 0xbc0 │ │ │ │ │ │ │ │ 0000c99c <__gmpn_andn_n@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2992]! @ 0xbb0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #3000]! @ 0xbb8 │ │ │ │ │ │ │ │ 0000c9a8 <__gmpn_ior_n@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2984]! @ 0xba8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2992]! @ 0xbb0 │ │ │ │ │ │ │ │ 0000c9b4 <__gmpn_xor_n@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2976]! @ 0xba0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2984]! @ 0xba8 │ │ │ │ │ │ │ │ 0000c9c0 <__gmpn_cmp@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2968]! @ 0xb98 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2976]! @ 0xba0 │ │ │ │ │ │ │ │ 0000c9cc <__gmpn_divrem_1@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2960]! @ 0xb90 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2968]! @ 0xb98 │ │ │ │ │ │ │ │ 0000c9d8 <__gmpn_add@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2952]! @ 0xb88 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2960]! @ 0xb90 │ │ │ │ │ │ │ │ 0000c9e4 <__gmpn_sub@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2944]! @ 0xb80 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2952]! @ 0xb88 │ │ │ │ │ │ │ │ 0000c9f0 <__gmpn_mod_1@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2936]! @ 0xb78 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2944]! @ 0xb80 │ │ │ │ │ │ │ │ 0000c9fc <__gmpn_add_1@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2928]! @ 0xb70 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2936]! @ 0xb78 │ │ │ │ │ │ │ │ 0000ca08 <__gmpn_sub_1@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2920]! @ 0xb68 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2928]! @ 0xb70 │ │ │ │ │ │ │ │ 0000ca14 <__gmpn_mul_1@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2912]! @ 0xb60 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2920]! @ 0xb68 │ │ │ │ │ │ │ │ 0000ca20 <__gmpn_mul@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2904]! @ 0xb58 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2912]! @ 0xb60 │ │ │ │ │ │ │ │ 0000ca2c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2896]! @ 0xb50 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2904]! @ 0xb58 │ │ │ │ │ │ │ │ 0000ca38 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2888]! @ 0xb48 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2896]! @ 0xb50 │ │ │ │ │ │ │ │ 0000ca44 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2880]! @ 0xb40 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2888]! @ 0xb48 │ │ │ │ │ │ │ │ 0000ca50 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2872]! @ 0xb38 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2880]! @ 0xb40 │ │ │ │ │ │ │ │ 0000ca5c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2864]! @ 0xb30 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2872]! @ 0xb38 │ │ │ │ │ │ │ │ 0000ca68 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2856]! @ 0xb28 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2864]! @ 0xb30 │ │ │ │ │ │ │ │ 0000ca74 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2848]! @ 0xb20 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2856]! @ 0xb28 │ │ │ │ │ │ │ │ 0000ca80 <__ctype_b_loc@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2840]! @ 0xb18 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2848]! @ 0xb20 │ │ │ │ │ │ │ │ 0000ca8c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2832]! @ 0xb10 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2840]! @ 0xb18 │ │ │ │ │ │ │ │ 0000ca98 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2824]! @ 0xb08 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2832]! @ 0xb10 │ │ │ │ │ │ │ │ 0000caa4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2816]! @ 0xb00 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2824]! @ 0xb08 │ │ │ │ │ │ │ │ 0000cab0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2808]! @ 0xaf8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2816]! @ 0xb00 │ │ │ │ │ │ │ │ 0000cabc <__isoc23_strtol@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2800]! @ 0xaf0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2808]! @ 0xaf8 │ │ │ │ │ │ │ │ 0000cac8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2792]! @ 0xae8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2800]! @ 0xaf0 │ │ │ │ │ │ │ │ 0000cad4 <__isoc23_strtoul@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2784]! @ 0xae0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2792]! @ 0xae8 │ │ │ │ │ │ │ │ 0000cae0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2776]! @ 0xad8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2784]! @ 0xae0 │ │ │ │ │ │ │ │ 0000caec : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2768]! @ 0xad0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2776]! @ 0xad8 │ │ │ │ │ │ │ │ 0000caf8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2760]! @ 0xac8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2768]! @ 0xad0 │ │ │ │ │ │ │ │ 0000cb04 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2752]! @ 0xac0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2760]! @ 0xac8 │ │ │ │ │ │ │ │ 0000cb10 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2744]! @ 0xab8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2752]! @ 0xac0 │ │ │ │ │ │ │ │ 0000cb1c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2736]! @ 0xab0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2744]! @ 0xab8 │ │ │ │ │ │ │ │ 0000cb28 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2728]! @ 0xaa8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2736]! @ 0xab0 │ │ │ │ │ │ │ │ 0000cb34 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2720]! @ 0xaa0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2728]! @ 0xaa8 │ │ │ │ │ │ │ │ 0000cb40 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2712]! @ 0xa98 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2720]! @ 0xaa0 │ │ │ │ │ │ │ │ 0000cb4c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2704]! @ 0xa90 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2712]! @ 0xa98 │ │ │ │ │ │ │ │ 0000cb58 <__nanosleep64@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2696]! @ 0xa88 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2704]! @ 0xa90 │ │ │ │ │ │ │ │ 0000cb64 <__time64@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2688]! @ 0xa80 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2696]! @ 0xa88 │ │ │ │ │ │ │ │ 0000cb70 <__ctime64_r@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2680]! @ 0xa78 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2688]! @ 0xa80 │ │ │ │ │ │ │ │ 0000cb7c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2672]! @ 0xa70 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2680]! @ 0xa78 │ │ │ │ │ │ │ │ 0000cb88 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2664]! @ 0xa68 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2672]! @ 0xa70 │ │ │ │ │ │ │ │ 0000cb94 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2656]! @ 0xa60 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2664]! @ 0xa68 │ │ │ │ │ │ │ │ 0000cba0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2648]! @ 0xa58 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2656]! @ 0xa60 │ │ │ │ │ │ │ │ 0000cbac : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2640]! @ 0xa50 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2648]! @ 0xa58 │ │ │ │ │ │ │ │ 0000cbb8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2632]! @ 0xa48 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2640]! @ 0xa50 │ │ │ │ │ │ │ │ 0000cbc4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2624]! @ 0xa40 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2632]! @ 0xa48 │ │ │ │ │ │ │ │ 0000cbd0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2616]! @ 0xa38 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2624]! @ 0xa40 │ │ │ │ │ │ │ │ 0000cbdc : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2608]! @ 0xa30 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2616]! @ 0xa38 │ │ │ │ │ │ │ │ 0000cbe8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2600]! @ 0xa28 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2608]! @ 0xa30 │ │ │ │ │ │ │ │ 0000cbf4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2592]! @ 0xa20 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2600]! @ 0xa28 │ │ │ │ │ │ │ │ 0000cc00 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2584]! @ 0xa18 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2592]! @ 0xa20 │ │ │ │ │ │ │ │ 0000cc0c <__getrusage64@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2576]! @ 0xa10 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2584]! @ 0xa18 │ │ │ │ │ │ │ │ 0000cc18 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2568]! @ 0xa08 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2576]! @ 0xa10 │ │ │ │ │ │ │ │ 0000cc24 <__timerfd_settime64@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2560]! @ 0xa00 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2568]! @ 0xa08 │ │ │ │ │ │ │ │ 0000cc30 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2552]! @ 0x9f8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2560]! @ 0xa00 │ │ │ │ │ │ │ │ 0000cc3c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2544]! @ 0x9f0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2552]! @ 0x9f8 │ │ │ │ │ │ │ │ 0000cc48 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2536]! @ 0x9e8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2544]! @ 0x9f0 │ │ │ │ │ │ │ │ 0000cc54 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2528]! @ 0x9e0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2536]! @ 0x9e8 │ │ │ │ │ │ │ │ 0000cc60 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2520]! @ 0x9d8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2528]! @ 0x9e0 │ │ │ │ │ │ │ │ 0000cc6c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2512]! @ 0x9d0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2520]! @ 0x9d8 │ │ │ │ │ │ │ │ 0000cc78 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2504]! @ 0x9c8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2512]! @ 0x9d0 │ │ │ │ │ │ │ │ 0000cc84 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2496]! @ 0x9c0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2504]! @ 0x9c8 │ │ │ │ │ │ │ │ 0000cc90 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2488]! @ 0x9b8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2496]! @ 0x9c0 │ │ │ │ │ │ │ │ 0000cc9c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2480]! @ 0x9b0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2488]! @ 0x9b8 │ │ │ │ │ │ │ │ 0000cca8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2472]! @ 0x9a8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2480]! @ 0x9b0 │ │ │ │ │ │ │ │ 0000ccb4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2464]! @ 0x9a0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2472]! @ 0x9a8 │ │ │ │ │ │ │ │ 0000ccc0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2456]! @ 0x998 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2464]! @ 0x9a0 │ │ │ │ │ │ │ │ 0000cccc : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2448]! @ 0x990 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2456]! @ 0x998 │ │ │ │ │ │ │ │ 0000ccd8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2440]! @ 0x988 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2448]! @ 0x990 │ │ │ │ │ │ │ │ 0000cce4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2432]! @ 0x980 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2440]! @ 0x988 │ │ │ │ │ │ │ │ 0000ccf0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2424]! @ 0x978 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2432]! @ 0x980 │ │ │ │ │ │ │ │ 0000ccfc : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2416]! @ 0x970 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2424]! @ 0x978 │ │ │ │ │ │ │ │ 0000cd08 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2408]! @ 0x968 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2416]! @ 0x970 │ │ │ │ │ │ │ │ 0000cd14 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2400]! @ 0x960 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2408]! @ 0x968 │ │ │ │ │ │ │ │ 0000cd20 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2392]! @ 0x958 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2400]! @ 0x960 │ │ │ │ │ │ │ │ 0000cd2c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2384]! @ 0x950 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2392]! @ 0x958 │ │ │ │ │ │ │ │ 0000cd38 <__pthread_cond_timedwait64@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2376]! @ 0x948 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2384]! @ 0x950 │ │ │ │ │ │ │ │ 0000cd44 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2368]! @ 0x940 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2376]! @ 0x948 │ │ │ │ │ │ │ │ 0000cd50 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2360]! @ 0x938 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2368]! @ 0x940 │ │ │ │ │ │ │ │ 0000cd5c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2352]! @ 0x930 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2360]! @ 0x938 │ │ │ │ │ │ │ │ 0000cd68 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2344]! @ 0x928 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2352]! @ 0x930 │ │ │ │ │ │ │ │ 0000cd74 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2336]! @ 0x920 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2344]! @ 0x928 │ │ │ │ │ │ │ │ 0000cd80 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2328]! @ 0x918 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2336]! @ 0x920 │ │ │ │ │ │ │ │ 0000cd8c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2320]! @ 0x910 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2328]! @ 0x918 │ │ │ │ │ │ │ │ 0000cd98 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2312]! @ 0x908 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2320]! @ 0x910 │ │ │ │ │ │ │ │ 0000cda4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2304]! @ 0x900 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2312]! @ 0x908 │ │ │ │ │ │ │ │ 0000cdb0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2296]! @ 0x8f8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2304]! @ 0x900 │ │ │ │ │ │ │ │ 0000cdbc : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2288]! @ 0x8f0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2296]! @ 0x8f8 │ │ │ │ │ │ │ │ 0000cdc8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2280]! @ 0x8e8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2288]! @ 0x8f0 │ │ │ │ │ │ │ │ 0000cdd4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2272]! @ 0x8e0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2280]! @ 0x8e8 │ │ │ │ │ │ │ │ 0000cde0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2264]! @ 0x8d8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2272]! @ 0x8e0 │ │ │ │ │ │ │ │ 0000cdec : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2256]! @ 0x8d0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2264]! @ 0x8d8 │ │ │ │ │ │ │ │ 0000cdf8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2248]! @ 0x8c8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2256]! @ 0x8d0 │ │ │ │ │ │ │ │ 0000ce04 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2240]! @ 0x8c0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2248]! @ 0x8c8 │ │ │ │ │ │ │ │ 0000ce10 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2232]! @ 0x8b8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2240]! @ 0x8c0 │ │ │ │ │ │ │ │ 0000ce1c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2224]! @ 0x8b0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2232]! @ 0x8b8 │ │ │ │ │ │ │ │ 0000ce28 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2216]! @ 0x8a8 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2224]! @ 0x8b0 │ │ │ │ │ │ │ │ 0000ce34 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2208]! @ 0x8a0 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2216]! @ 0x8a8 │ │ │ │ │ │ │ │ 0000ce40 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2200]! @ 0x898 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2208]! @ 0x8a0 │ │ │ │ │ │ │ │ 0000ce4c : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2192]! @ 0x890 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2200]! @ 0x898 │ │ │ │ │ │ │ │ 0000ce58 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2184]! @ 0x888 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2192]! @ 0x890 │ │ │ │ │ │ │ │ 0000ce64 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2176]! @ 0x880 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2184]! @ 0x888 │ │ │ │ │ │ │ │ 0000ce70 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2168]! @ 0x878 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2176]! @ 0x880 │ │ │ │ │ │ │ │ 0000ce7c <__isoc23_sscanf@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2160]! @ 0x870 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2168]! @ 0x878 │ │ │ │ │ │ │ │ 0000ce88 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2152]! @ 0x868 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2160]! @ 0x870 │ │ │ │ │ │ │ │ 0000ce94 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2144]! @ 0x860 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2152]! @ 0x868 │ │ │ │ │ │ │ │ 0000cea0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2136]! @ 0x858 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2144]! @ 0x860 │ │ │ │ │ │ │ │ 0000ceac : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2128]! @ 0x850 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2136]! @ 0x858 │ │ │ │ │ │ │ │ 0000ceb8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2120]! @ 0x848 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2128]! @ 0x850 │ │ │ │ │ │ │ │ 0000cec4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2112]! @ 0x840 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2120]! @ 0x848 │ │ │ │ │ │ │ │ 0000ced0 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2104]! @ 0x838 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2112]! @ 0x840 │ │ │ │ │ │ │ │ 0000cedc : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2096]! @ 0x830 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2104]! @ 0x838 │ │ │ │ │ │ │ │ 0000cee8 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2088]! @ 0x828 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2096]! @ 0x830 │ │ │ │ │ │ │ │ 0000cef4 : │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2080]! @ 0x820 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2088]! @ 0x828 │ │ │ │ │ │ │ │ 0000cf00 <__cxa_atexit@plt>: │ │ │ │ add ip, pc, #85983232 @ 0x5200000 │ │ │ │ - add ip, ip, #483328 @ 0x76000 │ │ │ │ - ldr pc, [ip, #2072]! @ 0x818 │ │ │ │ + add ip, ip, #479232 @ 0x75000 │ │ │ │ + ldr pc, [ip, #2080]! @ 0x820 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -33,15 +33,15 @@ │ │ │ │ cmp sl, r4 │ │ │ │ beq cfa4 <__cxa_atexit@plt+0xa4> │ │ │ │ ands r2, r5, #1 │ │ │ │ bne cf70 <__cxa_atexit@plt+0x70> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ lsr r5, r5, #1 │ │ │ │ cmp sl, r4 │ │ │ │ bne cf80 <__cxa_atexit@plt+0x80> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp sl, #0 │ │ │ │ beq cfa4 <__cxa_atexit@plt+0xa4> │ │ │ │ @@ -111,15 +111,15 @@ │ │ │ │ ldrb r0, [r8, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq d0e8 <__cxa_atexit@plt+0x1e8> │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 400e84 <__cxa_atexit@plt+0x3f3f84> │ │ │ │ + bl 3ffbb4 <__cxa_atexit@plt+0x3f2cb4> │ │ │ │ ldr r0, [r8, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b d01c <__cxa_atexit@plt+0x11c> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -131,15 +131,15 @@ │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ bne d32c <__cxa_atexit@plt+0x42c> │ │ │ │ mov r0, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 400e8c <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + bl 3ffbbc <__cxa_atexit@plt+0x3f2cbc> │ │ │ │ ldr ip, [r8] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r8, #4] │ │ │ │ str r3, [r0] │ │ │ │ @@ -225,15 +225,15 @@ │ │ │ │ ldrb r0, [r8, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq d2b0 <__cxa_atexit@plt+0x3b0> │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 400e84 <__cxa_atexit@plt+0x3f3f84> │ │ │ │ + bl 3ffbb4 <__cxa_atexit@plt+0x3f2cb4> │ │ │ │ ldr r0, [r8, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b d1e4 <__cxa_atexit@plt+0x2e4> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -245,15 +245,15 @@ │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ bne d34c <__cxa_atexit@plt+0x44c> │ │ │ │ mov r0, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 400e8c <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + bl 3ffbbc <__cxa_atexit@plt+0x3f2cbc> │ │ │ │ ldr ip, [r8] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r8, #4] │ │ │ │ str r3, [r0] │ │ │ │ @@ -269,32 +269,32 @@ │ │ │ │ b d1e4 <__cxa_atexit@plt+0x2e4> │ │ │ │ ldr r1, [pc, #72] @ d37c <__cxa_atexit@plt+0x47c> │ │ │ │ movw r2, #467 @ 0x1d3 │ │ │ │ ldr r0, [pc, #68] @ d380 <__cxa_atexit@plt+0x480> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - bl 400e9c <__cxa_atexit@plt+0x3f3f9c> │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ + bl 3ffbcc <__cxa_atexit@plt+0x3f2ccc> │ │ │ │ ldr r1, [pc, #48] @ d384 <__cxa_atexit@plt+0x484> │ │ │ │ movw r2, #467 @ 0x1d3 │ │ │ │ ldr r0, [pc, #44] @ d388 <__cxa_atexit@plt+0x488> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - streq r6, [r7, #-648]! @ 0xfffffd78 │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ + streq r5, [r7, #-656]! @ 0xfffffd70 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - streq r8, [r7, #-2704]! @ 0xfffff570 │ │ │ │ + streq r7, [r7, #-2704]! @ 0xfffff570 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - streq r8, [r7, #-2248]! @ 0xfffff738 │ │ │ │ - strbeq r9, [r5], #2212 @ 0x8a4 │ │ │ │ - strbeq r4, [r5], #420 @ 0x1a4 │ │ │ │ - strbeq r9, [r5], #2180 @ 0x884 │ │ │ │ - strbeq r4, [r5], #388 @ 0x184 │ │ │ │ + streq r7, [r7, #-2248]! @ 0xfffff738 │ │ │ │ + strbeq r6, [r3], #1560 @ 0x618 │ │ │ │ + strbeq r0, [r3], #3864 @ 0xf18 │ │ │ │ + strbeq r6, [r3], #1528 @ 0x5f8 │ │ │ │ + strbeq r0, [r3], #3832 @ 0xef8 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, r2 │ │ │ │ ldr r9, [pc, #1348] @ d8e0 <__cxa_atexit@plt+0x9e0> │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r9, pc, r9 │ │ │ │ bcs d490 <__cxa_atexit@plt+0x590> │ │ │ │ ldr sl, [pc, #1336] @ d8e4 <__cxa_atexit@plt+0x9e4> │ │ │ │ @@ -334,39 +334,39 @@ │ │ │ │ cmp r4, r5 │ │ │ │ beq d458 <__cxa_atexit@plt+0x558> │ │ │ │ ands r2, r7, #1 │ │ │ │ bne d424 <__cxa_atexit@plt+0x524> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, fp │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ lsr r7, r7, #1 │ │ │ │ cmp r4, r5 │ │ │ │ bne d434 <__cxa_atexit@plt+0x534> │ │ │ │ ldr r5, [sp, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrh r3, [r6, #-2] │ │ │ │ add r4, r1, r5, lsl #2 │ │ │ │ cmp r3, #0 │ │ │ │ beq d550 <__cxa_atexit@plt+0x650> │ │ │ │ ldr r1, [r6, #-12] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, r6, r1 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ bhi d3d0 <__cxa_atexit@plt+0x4d0> │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ add r6, r4, #8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r5, [r1, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq d54c <__cxa_atexit@plt+0x64c> │ │ │ │ mov r0, r6 │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ @@ -385,15 +385,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r0 │ │ │ │ ands r2, r4, #1 │ │ │ │ bne d518 <__cxa_atexit@plt+0x618> │ │ │ │ ldr r1, [r5] │ │ │ │ mov r0, fp │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ lsr r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ subs r7, r7, #1 │ │ │ │ bne d504 <__cxa_atexit@plt+0x604> │ │ │ │ ldr r5, [sp, #4] │ │ │ │ add r0, r8, r5, lsl #2 │ │ │ │ add sl, sl, #4 │ │ │ │ @@ -409,20 +409,20 @@ │ │ │ │ bhi d3d0 <__cxa_atexit@plt+0x4d0> │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ add r4, r4, #8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ b d550 <__cxa_atexit@plt+0x650> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldr r3, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r2, [r3, #-12] │ │ │ │ add r0, r4, #12 │ │ │ │ cmp r2, #0 │ │ │ │ beq d8a4 <__cxa_atexit@plt+0x9a4> │ │ │ │ @@ -446,15 +446,15 @@ │ │ │ │ cmp r8, r4 │ │ │ │ beq d618 <__cxa_atexit@plt+0x718> │ │ │ │ ands r2, r7, #1 │ │ │ │ bne d5e4 <__cxa_atexit@plt+0x6e4> │ │ │ │ ldr r1, [r8] │ │ │ │ mov r0, fp │ │ │ │ add r8, r8, #4 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ lsr r7, r7, #1 │ │ │ │ cmp r8, r4 │ │ │ │ bne d5f4 <__cxa_atexit@plt+0x6f4> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r4, r0, r3, lsl #2 │ │ │ │ b d6d8 <__cxa_atexit@plt+0x7d8> │ │ │ │ @@ -483,15 +483,15 @@ │ │ │ │ mov r7, ip │ │ │ │ mov r4, sl │ │ │ │ str ip, [sp, #4] │ │ │ │ ands r2, r5, #1 │ │ │ │ bne d6a0 <__cxa_atexit@plt+0x7a0> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ lsr r5, r5, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ subs r7, r7, #1 │ │ │ │ bne d68c <__cxa_atexit@plt+0x78c> │ │ │ │ ldr ip, [sp, #4] │ │ │ │ add sl, sl, ip, lsl #2 │ │ │ │ add r8, r8, #4 │ │ │ │ @@ -581,29 +581,29 @@ │ │ │ │ add r4, r0, r4, lsl #2 │ │ │ │ b d6d8 <__cxa_atexit@plt+0x7d8> │ │ │ │ ldrb r0, [fp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq d840 <__cxa_atexit@plt+0x940> │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 400e84 <__cxa_atexit@plt+0x3f3f84> │ │ │ │ + bl 3ffbb4 <__cxa_atexit@plt+0x3f2cb4> │ │ │ │ ldr r0, [fp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, #0 │ │ │ │ movw r1, #8191 @ 0x1fff │ │ │ │ ldr ip, [r0] │ │ │ │ b d75c <__cxa_atexit@plt+0x85c> │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl ca2c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne d8c4 <__cxa_atexit@plt+0x9c4> │ │ │ │ mov r0, #16 │ │ │ │ - bl 400e8c <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + bl 3ffbbc <__cxa_atexit@plt+0x3f2cbc> │ │ │ │ ldr ip, [fp] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [fp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [fp, #4] │ │ │ │ str r3, [r0] │ │ │ │ @@ -619,31 +619,31 @@ │ │ │ │ b d75c <__cxa_atexit@plt+0x85c> │ │ │ │ ldr r7, [r3, #-20] @ 0xffffffec │ │ │ │ and r3, r7, #31 │ │ │ │ lsr r7, r7, #5 │ │ │ │ b d5c4 <__cxa_atexit@plt+0x6c4> │ │ │ │ ldr r0, [pc, #56] @ d8f4 <__cxa_atexit@plt+0x9f4> │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - bl 400e9c <__cxa_atexit@plt+0x3f3f9c> │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ + bl 3ffbcc <__cxa_atexit@plt+0x3f2ccc> │ │ │ │ ldr r1, [pc, #44] @ d8f8 <__cxa_atexit@plt+0x9f8> │ │ │ │ movw r2, #467 @ 0x1d3 │ │ │ │ ldr r0, [pc, #40] @ d8fc <__cxa_atexit@plt+0x9fc> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - streq r5, [r7, #-3600]! @ 0xfffff1f0 │ │ │ │ - strbteq r2, [pc], #2614 @ d8ec <__cxa_atexit@plt+0x9ec> │ │ │ │ - streq r8, [r7, #-1700]! @ 0xfffff95c │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ + streq r4, [r7, #-3608]! @ 0xfffff1e8 │ │ │ │ + strbteq r2, [pc], #1782 @ d8ec <__cxa_atexit@plt+0x9ec> │ │ │ │ + streq r7, [r7, #-1700]! @ 0xfffff95c │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - strbeq r9, [r5], #896 @ 0x380 │ │ │ │ - strbeq r9, [r5], #780 @ 0x30c │ │ │ │ - strbeq r3, [r5], #3084 @ 0xc0c │ │ │ │ + strbeq r6, [r3], #244 @ 0xf4 │ │ │ │ + strbeq r6, [r3], #128 @ 0x80 │ │ │ │ + strbeq r0, [r3], #2432 @ 0x980 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ ldr fp, [pc, #2668] @ e37c <__cxa_atexit@plt+0x147c> │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r3, [pc, #2664] @ e380 <__cxa_atexit@plt+0x1480> │ │ │ │ add fp, pc, fp │ │ │ │ mov r7, r1 │ │ │ │ @@ -696,23 +696,23 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bhi e218 <__cxa_atexit@plt+0x1318> │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ mov r0, r8 │ │ │ │ - bl 400ea4 <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + bl 3ffbd4 <__cxa_atexit@plt+0x3f2cd4> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ ands r7, r3, #2 │ │ │ │ bne db2c <__cxa_atexit@plt+0xc2c> │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne dc44 <__cxa_atexit@plt+0xd44> │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -834,15 +834,15 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r2, r4, #4 │ │ │ │ dmb ish │ │ │ │ ldr r7, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ubfx r3, r7, #0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, #0 │ │ │ │ beq da14 <__cxa_atexit@plt+0xb14> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ tst r3, #2 │ │ │ │ @@ -880,58 +880,58 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r1, [r3, #12] │ │ │ │ ldr r3, [r2] │ │ │ │ add r3, r3, r1, lsr #2 │ │ │ │ str r3, [r2] │ │ │ │ b db6c <__cxa_atexit@plt+0xc6c> │ │ │ │ mov r0, r8 │ │ │ │ - bl 400ea4 <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + bl 3ffbd4 <__cxa_atexit@plt+0x3f2cd4> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [sp, #20] │ │ │ │ movne sl, #0 │ │ │ │ beq da14 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp sl, r3 │ │ │ │ bcc dce8 <__cxa_atexit@plt+0xde8> │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b da14 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne sl, r4, #8 │ │ │ │ movne r7, #0 │ │ │ │ beq da14 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [sl] │ │ │ │ dmb ish │ │ │ │ mov r2, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r7, #1 │ │ │ │ add sl, sl, #4 │ │ │ │ cmp r3, r7 │ │ │ │ bhi dd24 <__cxa_atexit@plt+0xe24> │ │ │ │ b da14 <__cxa_atexit@plt+0xb14> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400eac <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + bl 3ffbdc <__cxa_atexit@plt+0x3f2cdc> │ │ │ │ b da14 <__cxa_atexit@plt+0xb14> │ │ │ │ ldrh r0, [r7, #-8] │ │ │ │ ldrh r3, [r7, #-6] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ add r0, r0, r3 │ │ │ │ add r0, r0, #1 │ │ │ │ add r0, r4, r0, lsl #2 │ │ │ │ - bl 400eb4 <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + bl 3ffbe4 <__cxa_atexit@plt+0x3f2ce4> │ │ │ │ cmp r0, #0 │ │ │ │ bne e1d0 <__cxa_atexit@plt+0x12d0> │ │ │ │ mov r5, #0 │ │ │ │ b da2c <__cxa_atexit@plt+0xb2c> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r2] │ │ │ │ @@ -939,106 +939,106 @@ │ │ │ │ bne ddb0 <__cxa_atexit@plt+0xeb0> │ │ │ │ strex r1, r6, [r2] │ │ │ │ cmp r1, #0 │ │ │ │ bne dd98 <__cxa_atexit@plt+0xe98> │ │ │ │ dmb ish │ │ │ │ b da64 <__cxa_atexit@plt+0xb64> │ │ │ │ mov r0, r8 │ │ │ │ - bl 400ebc <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + bl 3ffbec <__cxa_atexit@plt+0x3f2cec> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ b da14 <__cxa_atexit@plt+0xb14> │ │ │ │ mov r0, r8 │ │ │ │ - bl 400ebc <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + bl 3ffbec <__cxa_atexit@plt+0x3f2cec> │ │ │ │ b da14 <__cxa_atexit@plt+0xb14> │ │ │ │ mov r0, r8 │ │ │ │ - bl 400ea4 <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + bl 3ffbd4 <__cxa_atexit@plt+0x3f2cd4> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ b da14 <__cxa_atexit@plt+0xb14> │ │ │ │ mov r0, r8 │ │ │ │ - bl 400ea4 <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + bl 3ffbd4 <__cxa_atexit@plt+0x3f2cd4> │ │ │ │ b da14 <__cxa_atexit@plt+0xb14> │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ b da14 <__cxa_atexit@plt+0xb14> │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ add r2, r4, #12 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ b da14 <__cxa_atexit@plt+0xb14> │ │ │ │ mov r0, r8 │ │ │ │ - bl 400ebc <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + bl 3ffbec <__cxa_atexit@plt+0x3f2cec> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq da14 <__cxa_atexit@plt+0xb14> │ │ │ │ add r2, r4, #4 │ │ │ │ mov sl, r7 │ │ │ │ str r4, [sp, #20] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldrh r2, [sl, #-8] │ │ │ │ cmp r2, r4 │ │ │ │ bhi de88 <__cxa_atexit@plt+0xf88> │ │ │ │ b dd08 <__cxa_atexit@plt+0xe08> │ │ │ │ mov r0, r8 │ │ │ │ - bl 400ebc <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + bl 3ffbec <__cxa_atexit@plt+0x3f2cec> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ b da14 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400ec4 <__cxa_atexit@plt+0x3f3fc4> │ │ │ │ + bl 3ffbf4 <__cxa_atexit@plt+0x3f2cf4> │ │ │ │ b da14 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, r4, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ bl d38c <__cxa_atexit@plt+0x48c> │ │ │ │ b da14 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b d9fc <__cxa_atexit@plt+0xafc> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400ecc <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ + bl 3ffbfc <__cxa_atexit@plt+0x3f2cfc> │ │ │ │ b da14 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r3, [pc, #1148] @ e3b4 <__cxa_atexit@plt+0x14b4> │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r2, #9]! │ │ │ │ ldrb ip, [r3] │ │ │ │ dmb ish │ │ │ │ @@ -1059,178 +1059,178 @@ │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ bl d38c <__cxa_atexit@plt+0x48c> │ │ │ │ b da14 <__cxa_atexit@plt+0xb14> │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ b da14 <__cxa_atexit@plt+0xb14> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq da14 <__cxa_atexit@plt+0xb14> │ │ │ │ mov r2, r4 │ │ │ │ mov sl, r7 │ │ │ │ str r4, [sp, #20] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldrh r1, [sl, #-8] │ │ │ │ uxth r2, r4 │ │ │ │ cmp r1, r2 │ │ │ │ bhi dfd8 <__cxa_atexit@plt+0x10d8> │ │ │ │ b dd08 <__cxa_atexit@plt+0xe08> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ b da14 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #16 │ │ │ │ mov r0, r8 │ │ │ │ bl cf10 <__cxa_atexit@plt+0x10> │ │ │ │ b da14 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldrh r3, [r4, #6] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ bl cf10 <__cxa_atexit@plt+0x10> │ │ │ │ b da14 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r1, r4, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ bl d38c <__cxa_atexit@plt+0x48c> │ │ │ │ b da14 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq da14 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r7, [r4, #4] │ │ │ │ b dc30 <__cxa_atexit@plt+0xd30> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r2, r4, #16 │ │ │ │ b d9fc <__cxa_atexit@plt+0xafc> │ │ │ │ ldrh r2, [r7, #-8] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ orrs r3, r2, r3 │ │ │ │ beq dd88 <__cxa_atexit@plt+0xe88> │ │ │ │ ldrh r0, [r7, #-6] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ add r0, r4, r0, lsl #2 │ │ │ │ - bl 400eb4 <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + bl 3ffbe4 <__cxa_atexit@plt+0x3f2ce4> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq dd88 <__cxa_atexit@plt+0xe88> │ │ │ │ mov r0, r8 │ │ │ │ - bl 400ea4 <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + bl 3ffbd4 <__cxa_atexit@plt+0x3f2cd4> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq dd88 <__cxa_atexit@plt+0xe88> │ │ │ │ mov sl, #0 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldrh r2, [r7, #-8] │ │ │ │ uxth r3, sl │ │ │ │ cmp r2, r3 │ │ │ │ bhi e14c <__cxa_atexit@plt+0x124c> │ │ │ │ b dd88 <__cxa_atexit@plt+0xe88> │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq dd88 <__cxa_atexit@plt+0xe88> │ │ │ │ add r0, r4, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 400eb4 <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + bl 3ffbe4 <__cxa_atexit@plt+0x3f2ce4> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq dd88 <__cxa_atexit@plt+0xe88> │ │ │ │ mov r0, r8 │ │ │ │ - bl 400ebc <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + bl 3ffbec <__cxa_atexit@plt+0x3f2cec> │ │ │ │ b dd88 <__cxa_atexit@plt+0xe88> │ │ │ │ add r0, r4, #8 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ - bl 400eb4 <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + bl 3ffbe4 <__cxa_atexit@plt+0x3f2ce4> │ │ │ │ cmp r0, #0 │ │ │ │ beq dd88 <__cxa_atexit@plt+0xe88> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r8 │ │ │ │ add r2, r4, #4 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ b dd88 <__cxa_atexit@plt+0xe88> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq dd88 <__cxa_atexit@plt+0xe88> │ │ │ │ mov sl, #0 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ ldrh r2, [r7, #-8] │ │ │ │ uxth r3, sl │ │ │ │ cmp r2, r3 │ │ │ │ bhi e1e0 <__cxa_atexit@plt+0x12e0> │ │ │ │ b dd88 <__cxa_atexit@plt+0xe88> │ │ │ │ ldr r0, [pc, #424] @ e3b8 <__cxa_atexit@plt+0x14b8> │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ ldr r0, [pc, #412] @ e3bc <__cxa_atexit@plt+0x14bc> │ │ │ │ mov r2, r4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ ldr r3, [pc, #396] @ e3c0 <__cxa_atexit@plt+0x14c0> │ │ │ │ ldr r2, [fp, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, r2 │ │ │ │ beq e234 <__cxa_atexit@plt+0x1334> │ │ │ │ mov r7, r4 │ │ │ │ b d944 <__cxa_atexit@plt+0xa44> │ │ │ │ @@ -1242,15 +1242,15 @@ │ │ │ │ mov r7, r4 │ │ │ │ b d944 <__cxa_atexit@plt+0xa44> │ │ │ │ tst r2, #4 │ │ │ │ bne da64 <__cxa_atexit@plt+0xb64> │ │ │ │ ldr r0, [pc, #336] @ e3c4 <__cxa_atexit@plt+0x14c4> │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r5, [r5, #8] │ │ │ │ ldr r3, [r5] │ │ │ │ movw r5, #8160 @ 0x1fe0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -1300,52 +1300,52 @@ │ │ │ │ b e2d0 <__cxa_atexit@plt+0x13d0> │ │ │ │ ldr r1, [pc, #132] @ e3d4 <__cxa_atexit@plt+0x14d4> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #128] @ e3d8 <__cxa_atexit@plt+0x14d8> │ │ │ │ movw r2, #1745 @ 0x6d1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ ldr r1, [pc, #112] @ e3dc <__cxa_atexit@plt+0x14dc> │ │ │ │ movw r2, #1755 @ 0x6db │ │ │ │ ldr r0, [pc, #108] @ e3e0 <__cxa_atexit@plt+0x14e0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - streq r5, [r7, #-2200]! @ 0xfffff768 │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ + streq r4, [r7, #-2208]! @ 0xfffff760 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - strbteq r2, [pc], #1260 @ e38c <__cxa_atexit@plt+0x148c> │ │ │ │ + strbteq r2, [pc], #428 @ e38c <__cxa_atexit@plt+0x148c> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - strbteq r2, [pc], #1044 @ e394 <__cxa_atexit@plt+0x1494> │ │ │ │ - streq r7, [r7, #-3628]! @ 0xfffff1d4 │ │ │ │ - streq fp, [r6, #-104]! @ 0xffffff98 │ │ │ │ - streq r7, [r7, #-3708]! @ 0xfffff184 │ │ │ │ - streq r7, [r7, #-3672]! @ 0xfffff1a8 │ │ │ │ - streq r7, [r7, #-3596]! @ 0xfffff1f4 │ │ │ │ - streq r7, [r7, #-3568]! @ 0xfffff210 │ │ │ │ - streq r7, [r7, #-3224]! @ 0xfffff368 │ │ │ │ - streq sl, [r6, #-3848]! @ 0xfffff0f8 │ │ │ │ - streq r7, [r7, #-3160]! @ 0xfffff3a8 │ │ │ │ - streq sl, [r6, #-3120]! @ 0xfffff3d0 │ │ │ │ - strbeq r8, [r5], #2656 @ 0xa60 │ │ │ │ - strbeq r8, [r5], #2724 @ 0xaa4 │ │ │ │ + strbteq r2, [pc], #212 @ e394 <__cxa_atexit@plt+0x1494> │ │ │ │ + streq r6, [r7, #-3628]! @ 0xfffff1d4 │ │ │ │ + streq sl, [r6, #-112]! @ 0xffffff90 │ │ │ │ + streq r6, [r7, #-3708]! @ 0xfffff184 │ │ │ │ + streq r6, [r7, #-3672]! @ 0xfffff1a8 │ │ │ │ + streq r6, [r7, #-3596]! @ 0xfffff1f4 │ │ │ │ + streq r6, [r7, #-3568]! @ 0xfffff210 │ │ │ │ + streq r6, [r7, #-3224]! @ 0xfffff368 │ │ │ │ + streq r9, [r6, #-3856]! @ 0xfffff0f0 │ │ │ │ + streq r6, [r7, #-3160]! @ 0xfffff3a8 │ │ │ │ + streq r9, [r6, #-3128]! @ 0xfffff3c8 │ │ │ │ + strbeq r5, [r3], #2004 @ 0x7d4 │ │ │ │ + strbeq r5, [r3], #2072 @ 0x818 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - strbeq r8, [r5], #2604 @ 0xa2c │ │ │ │ - streq r7, [r7, #-1736]! @ 0xfffff938 │ │ │ │ - streq r7, [r7, #-1708]! @ 0xfffff954 │ │ │ │ - streq r7, [r7, #-1652]! @ 0xfffff98c │ │ │ │ - strbeq r8, [r5], #2184 @ 0x888 │ │ │ │ - strbeq r3, [r5], #392 @ 0x188 │ │ │ │ - strbeq r8, [r5], #2160 @ 0x870 │ │ │ │ - strbeq r3, [r5], #400 @ 0x190 │ │ │ │ + strbeq r5, [r3], #1952 @ 0x7a0 │ │ │ │ + streq r6, [r7, #-1736]! @ 0xfffff938 │ │ │ │ + streq r6, [r7, #-1708]! @ 0xfffff954 │ │ │ │ + streq r6, [r7, #-1652]! @ 0xfffff98c │ │ │ │ + strbeq r5, [r3], #1532 @ 0x5fc │ │ │ │ + strbeq pc, [r2], #3836 @ 0xefc @ │ │ │ │ + strbeq r5, [r3], #1508 @ 0x5e4 │ │ │ │ + strbeq pc, [r2], #3844 @ 0xf04 @ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #28 │ │ │ │ - bl 400ed4 <__cxa_atexit@plt+0x3f3fd4> │ │ │ │ + bl 3ffc04 <__cxa_atexit@plt+0x3f2d04> │ │ │ │ ldr r3, [r9] │ │ │ │ ldr r2, [r9, #4] │ │ │ │ orrs r1, r3, r2 │ │ │ │ beq e5e8 <__cxa_atexit@plt+0x16e8> │ │ │ │ ldr r5, [pc, #944] @ e7c0 <__cxa_atexit@plt+0x18c0> │ │ │ │ movw r6, #52429 @ 0xcccd │ │ │ │ movt r6, #52428 @ 0xcccc │ │ │ │ @@ -1377,15 +1377,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ bl ca2c │ │ │ │ subs r3, r0, #0 │ │ │ │ bne e71c <__cxa_atexit@plt+0x181c> │ │ │ │ mov r0, fp │ │ │ │ - bl 400edc <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + bl 3ffc0c <__cxa_atexit@plt+0x3f2d0c> │ │ │ │ mov r0, r5 │ │ │ │ bl ca38 │ │ │ │ cmp r0, #0 │ │ │ │ bne e704 <__cxa_atexit@plt+0x1804> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -1480,15 +1480,15 @@ │ │ │ │ add r3, sl, r7, lsl #2 │ │ │ │ add sl, r3, #12 │ │ │ │ ldr r1, [sl], #4 │ │ │ │ dmb ish │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ - bl 400e7c <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + bl 3ffbac <__cxa_atexit@plt+0x3f2cac> │ │ │ │ cmp fp, r7 │ │ │ │ bhi e61c <__cxa_atexit@plt+0x171c> │ │ │ │ b e5d4 <__cxa_atexit@plt+0x16d4> │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl d900 <__cxa_atexit@plt+0xa00> │ │ │ │ @@ -1513,53 +1513,53 @@ │ │ │ │ ldr fp, [pc, #296] @ e7c8 <__cxa_atexit@plt+0x18c8> │ │ │ │ add fp, pc, fp │ │ │ │ mov r0, fp │ │ │ │ bl ca2c │ │ │ │ subs r3, r0, #0 │ │ │ │ bne e778 <__cxa_atexit@plt+0x1878> │ │ │ │ mov r0, r7 │ │ │ │ - bl 400edc <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + bl 3ffc0c <__cxa_atexit@plt+0x3f2d0c> │ │ │ │ mov r0, fp │ │ │ │ bl ca38 │ │ │ │ cmp r0, #0 │ │ │ │ beq e5d4 <__cxa_atexit@plt+0x16d4> │ │ │ │ ldr r1, [pc, #252] @ e7cc <__cxa_atexit@plt+0x18cc> │ │ │ │ movw r2, #1841 @ 0x731 │ │ │ │ ldr r0, [pc, #248] @ e7d0 <__cxa_atexit@plt+0x18d0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ and r1, r3, #3 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ b e5bc <__cxa_atexit@plt+0x16bc> │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 400eac <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + bl 3ffbdc <__cxa_atexit@plt+0x3f2cdc> │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b e60c <__cxa_atexit@plt+0x170c> │ │ │ │ ldr r1, [pc, #200] @ e7d4 <__cxa_atexit@plt+0x18d4> │ │ │ │ movw r2, #885 @ 0x375 │ │ │ │ ldr r0, [pc, #196] @ e7d8 <__cxa_atexit@plt+0x18d8> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ ldr r1, [pc, #184] @ e7dc <__cxa_atexit@plt+0x18dc> │ │ │ │ movw r2, #883 @ 0x373 │ │ │ │ ldr r0, [pc, #180] @ e7e0 <__cxa_atexit@plt+0x18e0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ mov r0, r3 │ │ │ │ add lr, sp, #16 │ │ │ │ b e598 <__cxa_atexit@plt+0x1698> │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 400ee4 <__cxa_atexit@plt+0x3f3fe4> │ │ │ │ + b 3ffc14 <__cxa_atexit@plt+0x3f2d14> │ │ │ │ add r2, r7, #1 │ │ │ │ movw r0, #52429 @ 0xcccd │ │ │ │ movt r0, #52428 @ 0xcccc │ │ │ │ umull ip, r0, r0, r2 │ │ │ │ bic ip, r0, #3 │ │ │ │ add r0, ip, r0, lsr #2 │ │ │ │ sub r2, r2, r0 │ │ │ │ @@ -1567,42 +1567,42 @@ │ │ │ │ bne e57c <__cxa_atexit@plt+0x167c> │ │ │ │ b e6e4 <__cxa_atexit@plt+0x17e4> │ │ │ │ ldr r1, [pc, #100] @ e7e4 <__cxa_atexit@plt+0x18e4> │ │ │ │ movw r2, #1839 @ 0x72f │ │ │ │ ldr r0, [pc, #96] @ e7e8 <__cxa_atexit@plt+0x18e8> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ ldr r1, [pc, #84] @ e7ec <__cxa_atexit@plt+0x18ec> │ │ │ │ movw r2, #1837 @ 0x72d │ │ │ │ ldr r0, [pc, #80] @ e7f0 <__cxa_atexit@plt+0x18f0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ ldr r1, [pc, #68] @ e7f4 <__cxa_atexit@plt+0x18f4> │ │ │ │ movw r2, #1832 @ 0x728 │ │ │ │ ldr r0, [pc, #64] @ e7f8 <__cxa_atexit@plt+0x18f8> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - streq r7, [r7, #-1608]! @ 0xfffff9b8 │ │ │ │ - streq r7, [r7, #-1424]! @ 0xfffffa70 │ │ │ │ - streq r7, [r7, #-968]! @ 0xfffffc38 │ │ │ │ - strbeq r8, [r5], #1292 @ 0x50c │ │ │ │ - strbeq r2, [r5], #3628 @ 0xe2c │ │ │ │ - strbeq r8, [r5], #1232 @ 0x4d0 │ │ │ │ - strbeq r2, [r5], #3568 @ 0xdf0 │ │ │ │ - strbeq r8, [r5], #1208 @ 0x4b8 │ │ │ │ - strbeq r2, [r5], #3512 @ 0xdb8 │ │ │ │ - strbeq r8, [r5], #1116 @ 0x45c │ │ │ │ - strbeq r2, [r5], #3420 @ 0xd5c │ │ │ │ - strbeq r8, [r5], #1092 @ 0x444 │ │ │ │ - strbeq r2, [r5], #3428 @ 0xd64 │ │ │ │ - strbeq r8, [r5], #1068 @ 0x42c │ │ │ │ - strbeq r2, [r5], #3372 @ 0xd2c │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ + streq r6, [r7, #-1608]! @ 0xfffff9b8 │ │ │ │ + streq r6, [r7, #-1424]! @ 0xfffffa70 │ │ │ │ + streq r6, [r7, #-968]! @ 0xfffffc38 │ │ │ │ + strbeq r5, [r3], #640 @ 0x280 │ │ │ │ + strbeq pc, [r2], #2976 @ 0xba0 @ │ │ │ │ + strbeq r5, [r3], #580 @ 0x244 │ │ │ │ + strbeq pc, [r2], #2916 @ 0xb64 @ │ │ │ │ + strbeq r5, [r3], #556 @ 0x22c │ │ │ │ + strbeq pc, [r2], #2860 @ 0xb2c @ │ │ │ │ + strbeq r5, [r3], #464 @ 0x1d0 │ │ │ │ + strbeq pc, [r2], #2768 @ 0xad0 @ │ │ │ │ + strbeq r5, [r3], #440 @ 0x1b8 │ │ │ │ + strbeq pc, [r2], #2776 @ 0xad8 @ │ │ │ │ + strbeq r5, [r3], #416 @ 0x1a0 │ │ │ │ + strbeq pc, [r2], #2720 @ 0xaa0 @ │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr sl, [pc, #720] @ ead8 <__cxa_atexit@plt+0x1bd8> │ │ │ │ sub sp, sp, #32 │ │ │ │ add sl, pc, sl │ │ │ │ ldr fp, [sl, #20] │ │ │ │ cmp fp, #0 │ │ │ │ beq e9f8 <__cxa_atexit@plt+0x1af8> │ │ │ │ @@ -1728,15 +1728,15 @@ │ │ │ │ bne e850 <__cxa_atexit@plt+0x1950> │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r5, [sp, #4] │ │ │ │ cmp r7, #0 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bne ea18 <__cxa_atexit@plt+0x1b18> │ │ │ │ - bl 400eec <__cxa_atexit@plt+0x3f3fec> │ │ │ │ + bl 3ffc1c <__cxa_atexit@plt+0x3f2d1c> │ │ │ │ b e9e4 <__cxa_atexit@plt+0x1ae4> │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ mov r2, #20 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ ldrb r2, [r1] │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ @@ -1778,19 +1778,19 @@ │ │ │ │ lsl r2, r2, #2 │ │ │ │ add r2, r2, #7 │ │ │ │ clz r2, r2 │ │ │ │ rsb r2, r2, #32 │ │ │ │ sub r3, r3, r2 │ │ │ │ uxtb r3, r3 │ │ │ │ b e9a8 <__cxa_atexit@plt+0x1aa8> │ │ │ │ - streq r7, [r7, #-232]! @ 0xffffff18 │ │ │ │ - streq sl, [r6, #-836]! @ 0xfffffcbc │ │ │ │ - streq r7, [r7, #-224]! @ 0xffffff20 │ │ │ │ - streq r7, [r7, #-200]! @ 0xffffff38 │ │ │ │ - streq r6, [r7, #-3848]! @ 0xfffff0f8 │ │ │ │ + streq r6, [r7, #-232]! @ 0xffffff18 │ │ │ │ + streq r9, [r6, #-844]! @ 0xfffffcb4 │ │ │ │ + streq r6, [r7, #-224]! @ 0xffffff20 │ │ │ │ + streq r6, [r7, #-200]! @ 0xffffff38 │ │ │ │ + streq r5, [r7, #-3848]! @ 0xfffff0f8 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #396] @ ec90 <__cxa_atexit@plt+0x1d90> │ │ │ │ bl 1064c <__cxa_atexit@plt+0x374c> │ │ │ │ ldr r9, [r8, #8] │ │ │ │ @@ -1888,15 +1888,15 @@ │ │ │ │ add fp, fp, r6, lsl #2 │ │ │ │ cmp r7, r9 │ │ │ │ bhi ec30 <__cxa_atexit@plt+0x1d30> │ │ │ │ b eb90 <__cxa_atexit@plt+0x1c90> │ │ │ │ ldr r5, [sl, #-20] @ 0xffffffec │ │ │ │ lsr r5, r5, #5 │ │ │ │ b eb4c <__cxa_atexit@plt+0x1c4c> │ │ │ │ - streq r4, [r7, #-1700]! @ 0xfffff95c │ │ │ │ + streq r3, [r7, #-1708]! @ 0xfffff954 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ ldr r3, [pc, #64] @ ece0 <__cxa_atexit@plt+0x1de0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -1908,15 +1908,15 @@ │ │ │ │ add r3, r0, r2 │ │ │ │ add r0, sp, #4 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 1064c <__cxa_atexit@plt+0x374c> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - streq r5, [r7, #-3112]! @ 0xfffff3d8 │ │ │ │ + streq r4, [r7, #-3112]! @ 0xfffff3d8 │ │ │ │ ldr r3, [pc, #64] @ ed2c <__cxa_atexit@plt+0x1e2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -1927,15 +1927,15 @@ │ │ │ │ add r3, r0, r2 │ │ │ │ add r0, sp, #4 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 1064c <__cxa_atexit@plt+0x374c> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - streq r5, [r7, #-3036]! @ 0xfffff424 │ │ │ │ + streq r4, [r7, #-3036]! @ 0xfffff424 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, #0 │ │ │ │ ldr r3, [pc, #2784] @ f820 <__cxa_atexit@plt+0x2920> │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [r4, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #2772] @ f824 <__cxa_atexit@plt+0x2924> │ │ │ │ @@ -2098,15 +2098,15 @@ │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #8 │ │ │ │ b ee4c <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ - bl 400ef4 <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ + bl 3ffc24 <__cxa_atexit@plt+0x3f2d24> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq f6c0 <__cxa_atexit@plt+0x27c0> │ │ │ │ ldr r2, [pc, #2120] @ f83c <__cxa_atexit@plt+0x293c> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2130,15 +2130,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b ee4c <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r0, r5 │ │ │ │ - bl 400ef4 <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ + bl 3ffc24 <__cxa_atexit@plt+0x3f2d24> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq f624 <__cxa_atexit@plt+0x2724> │ │ │ │ ldr r2, [pc, #2000] @ f844 <__cxa_atexit@plt+0x2944> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2277,15 +2277,15 @@ │ │ │ │ add r6, r5, #12 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 1064c <__cxa_atexit@plt+0x374c> │ │ │ │ b ee4c <__cxa_atexit@plt+0x1f4c> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r0, r5, #16 │ │ │ │ add r1, r0, r1, lsl #2 │ │ │ │ - bl 400efc <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + bl 3ffc2c <__cxa_atexit@plt+0x3f2d2c> │ │ │ │ ldr r6, [r5, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ b ee4c <__cxa_atexit@plt+0x1f4c> │ │ │ │ ldr r2, [pc, #1452] @ f86c <__cxa_atexit@plt+0x296c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2] │ │ │ │ @@ -2298,15 +2298,15 @@ │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ add r2, r6, r2 │ │ │ │ add r6, r5, #16 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 1064c <__cxa_atexit@plt+0x374c> │ │ │ │ b ee4c <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r0, r5 │ │ │ │ - bl 400f04 <__cxa_atexit@plt+0x3f4004> │ │ │ │ + bl 3ffc34 <__cxa_atexit@plt+0x3f2d34> │ │ │ │ mov r6, r0 │ │ │ │ b ee4c <__cxa_atexit@plt+0x1f4c> │ │ │ │ add r0, r5, #4 │ │ │ │ bl 1064c <__cxa_atexit@plt+0x374c> │ │ │ │ add r0, r5, #8 │ │ │ │ bl 1064c <__cxa_atexit@plt+0x374c> │ │ │ │ add r0, r5, #12 │ │ │ │ @@ -2316,15 +2316,15 @@ │ │ │ │ b ee4c <__cxa_atexit@plt+0x1f4c> │ │ │ │ add r0, r5, #12 │ │ │ │ add r6, r5, #16 │ │ │ │ bl 1064c <__cxa_atexit@plt+0x374c> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ add r1, r6, r1, lsl #2 │ │ │ │ - bl 400efc <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + bl 3ffc2c <__cxa_atexit@plt+0x3f2d2c> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r6, r6, r2, lsl #2 │ │ │ │ b ee4c <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r0, r5 │ │ │ │ bl eaec <__cxa_atexit@plt+0x1bec> │ │ │ │ mov r6, r0 │ │ │ │ b ee4c <__cxa_atexit@plt+0x1f4c> │ │ │ │ @@ -2372,15 +2372,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b ee4c <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r0, r5 │ │ │ │ add r6, r5, #88 @ 0x58 │ │ │ │ - bl 400f0c <__cxa_atexit@plt+0x3f400c> │ │ │ │ + bl 3ffc3c <__cxa_atexit@plt+0x3f2d3c> │ │ │ │ b ee4c <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r3, r5, #4 │ │ │ │ ldrh r2, [r6, #-8] │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -2450,27 +2450,27 @@ │ │ │ │ b ee5c <__cxa_atexit@plt+0x1f5c> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r1, r5, #16 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ - bl 400efc <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ + bl 3ffc2c <__cxa_atexit@plt+0x3f2d2c> │ │ │ │ ldr r6, [r5, #4] │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ add r6, r6, #4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb r2, [r5, #8] │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ strb r3, [r4, #45] @ 0x2d │ │ │ │ b ee4c <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r0, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 400f14 <__cxa_atexit@plt+0x3f4014> │ │ │ │ + bl 3ffc44 <__cxa_atexit@plt+0x3f2d44> │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [r0, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr ip, [r4, #36] @ 0x24 │ │ │ │ str r0, [ip, r2, lsl #2] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -2490,15 +2490,15 @@ │ │ │ │ str r3, [r7, #12] │ │ │ │ ldr r3, [lr, #136] @ 0x88 │ │ │ │ cmp r3, r7 │ │ │ │ beq f5fc <__cxa_atexit@plt+0x26fc> │ │ │ │ add r1, r2, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, ip, r1, lsl #6 │ │ │ │ - bl 400f1c <__cxa_atexit@plt+0x3f401c> │ │ │ │ + bl 3ffc4c <__cxa_atexit@plt+0x3f2d4c> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #612] @ f878 <__cxa_atexit@plt+0x2978> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2627,46 +2627,46 @@ │ │ │ │ add r0, r5, #8 │ │ │ │ add r6, r5, #12 │ │ │ │ bl 1064c <__cxa_atexit@plt+0x374c> │ │ │ │ b ee4c <__cxa_atexit@plt+0x1f4c> │ │ │ │ ldr r0, [pc, #128] @ f898 <__cxa_atexit@plt+0x2998> │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - streq r4, [r7, #-1128]! @ 0xfffffb98 │ │ │ │ - strbteq r1, [pc], #698 @ f82c <__cxa_atexit@plt+0x292c> │ │ │ │ - streq r5, [r7, #-2800]! @ 0xfffff510 │ │ │ │ - streq r5, [r7, #-2652]! @ 0xfffff5a4 │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ + streq r3, [r7, #-1136]! @ 0xfffffb90 │ │ │ │ + strbteq r0, [pc], #3962 @ f82c <__cxa_atexit@plt+0x292c> │ │ │ │ + streq r4, [r7, #-2800]! @ 0xfffff510 │ │ │ │ + streq r4, [r7, #-2652]! @ 0xfffff5a4 │ │ │ │ @ instruction: 0xffff9d38 │ │ │ │ @ instruction: 0xffff9d2c │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xffff9e58 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xffff9e4c │ │ │ │ - streq r5, [r7, #-2108]! @ 0xfffff7c4 │ │ │ │ - streq r5, [r7, #-2068]! @ 0xfffff7ec │ │ │ │ - streq r5, [r7, #-2020]! @ 0xfffff81c │ │ │ │ - streq r5, [r7, #-1964]! @ 0xfffff854 │ │ │ │ - streq r5, [r7, #-1916]! @ 0xfffff884 │ │ │ │ - streq r5, [r7, #-1856]! @ 0xfffff8c0 │ │ │ │ - streq r5, [r7, #-1808]! @ 0xfffff8f0 │ │ │ │ - streq r5, [r7, #-1756]! @ 0xfffff924 │ │ │ │ - streq r5, [r7, #-1636]! @ 0xfffff99c │ │ │ │ - streq r5, [r7, #-1544]! @ 0xfffff9f8 │ │ │ │ + streq r4, [r7, #-2108]! @ 0xfffff7c4 │ │ │ │ + streq r4, [r7, #-2068]! @ 0xfffff7ec │ │ │ │ + streq r4, [r7, #-2020]! @ 0xfffff81c │ │ │ │ + streq r4, [r7, #-1964]! @ 0xfffff854 │ │ │ │ + streq r4, [r7, #-1916]! @ 0xfffff884 │ │ │ │ + streq r4, [r7, #-1856]! @ 0xfffff8c0 │ │ │ │ + streq r4, [r7, #-1808]! @ 0xfffff8f0 │ │ │ │ + streq r4, [r7, #-1756]! @ 0xfffff924 │ │ │ │ + streq r4, [r7, #-1636]! @ 0xfffff99c │ │ │ │ + streq r4, [r7, #-1544]! @ 0xfffff9f8 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - @ instruction: 0xffff9f60 │ │ │ │ + @ instruction: 0xffffa064 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - strbeq r7, [r5], #1396 @ 0x574 │ │ │ │ + strbeq r4, [r3], #744 @ 0x2e8 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #396] @ fa40 <__cxa_atexit@plt+0x2b40> │ │ │ │ bl 12840 <__cxa_atexit@plt+0x5940> │ │ │ │ ldr r9, [r8, #8] │ │ │ │ @@ -2764,15 +2764,15 @@ │ │ │ │ add fp, fp, r6, lsl #2 │ │ │ │ cmp r7, r9 │ │ │ │ bhi f9e0 <__cxa_atexit@plt+0x2ae0> │ │ │ │ b f940 <__cxa_atexit@plt+0x2a40> │ │ │ │ ldr r5, [sl, #-20] @ 0xffffffec │ │ │ │ lsr r5, r5, #5 │ │ │ │ b f8fc <__cxa_atexit@plt+0x29fc> │ │ │ │ - streq r3, [r7, #-2292]! @ 0xfffff70c │ │ │ │ + streq r2, [r7, #-2300]! @ 0xfffff704 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ ldr r3, [pc, #64] @ fa90 <__cxa_atexit@plt+0x2b90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -2784,15 +2784,15 @@ │ │ │ │ add r3, r0, r2 │ │ │ │ add r0, sp, #4 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 12840 <__cxa_atexit@plt+0x5940> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - streq r4, [r7, #-3704]! @ 0xfffff188 │ │ │ │ + streq r3, [r7, #-3704]! @ 0xfffff188 │ │ │ │ ldr r3, [pc, #64] @ fadc <__cxa_atexit@plt+0x2bdc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -2803,15 +2803,15 @@ │ │ │ │ add r3, r0, r2 │ │ │ │ add r0, sp, #4 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 12840 <__cxa_atexit@plt+0x5940> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - streq r4, [r7, #-3628]! @ 0xfffff1d4 │ │ │ │ + streq r3, [r7, #-3628]! @ 0xfffff1d4 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, #0 │ │ │ │ ldr r3, [pc, #2784] @ 105d0 <__cxa_atexit@plt+0x36d0> │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [r4, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #2772] @ 105d4 <__cxa_atexit@plt+0x36d4> │ │ │ │ @@ -2974,15 +2974,15 @@ │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #8 │ │ │ │ b fbfc <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ - bl 400f24 <__cxa_atexit@plt+0x3f4024> │ │ │ │ + bl 3ffc54 <__cxa_atexit@plt+0x3f2d54> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 10470 <__cxa_atexit@plt+0x3570> │ │ │ │ ldr r2, [pc, #2120] @ 105ec <__cxa_atexit@plt+0x36ec> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -3006,15 +3006,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b fbfc <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r0, r5 │ │ │ │ - bl 400f24 <__cxa_atexit@plt+0x3f4024> │ │ │ │ + bl 3ffc54 <__cxa_atexit@plt+0x3f2d54> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 103d4 <__cxa_atexit@plt+0x34d4> │ │ │ │ ldr r2, [pc, #2000] @ 105f4 <__cxa_atexit@plt+0x36f4> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -3153,15 +3153,15 @@ │ │ │ │ add r6, r5, #12 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 12840 <__cxa_atexit@plt+0x5940> │ │ │ │ b fbfc <__cxa_atexit@plt+0x2cfc> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r0, r5, #16 │ │ │ │ add r1, r0, r1, lsl #2 │ │ │ │ - bl 400f2c <__cxa_atexit@plt+0x3f402c> │ │ │ │ + bl 3ffc5c <__cxa_atexit@plt+0x3f2d5c> │ │ │ │ ldr r6, [r5, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ b fbfc <__cxa_atexit@plt+0x2cfc> │ │ │ │ ldr r2, [pc, #1452] @ 1061c <__cxa_atexit@plt+0x371c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2] │ │ │ │ @@ -3174,15 +3174,15 @@ │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ add r2, r6, r2 │ │ │ │ add r6, r5, #16 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 12840 <__cxa_atexit@plt+0x5940> │ │ │ │ b fbfc <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r0, r5 │ │ │ │ - bl 400f34 <__cxa_atexit@plt+0x3f4034> │ │ │ │ + bl 3ffc64 <__cxa_atexit@plt+0x3f2d64> │ │ │ │ mov r6, r0 │ │ │ │ b fbfc <__cxa_atexit@plt+0x2cfc> │ │ │ │ add r0, r5, #4 │ │ │ │ bl 12840 <__cxa_atexit@plt+0x5940> │ │ │ │ add r0, r5, #8 │ │ │ │ bl 12840 <__cxa_atexit@plt+0x5940> │ │ │ │ add r0, r5, #12 │ │ │ │ @@ -3192,15 +3192,15 @@ │ │ │ │ b fbfc <__cxa_atexit@plt+0x2cfc> │ │ │ │ add r0, r5, #12 │ │ │ │ add r6, r5, #16 │ │ │ │ bl 12840 <__cxa_atexit@plt+0x5940> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ add r1, r6, r1, lsl #2 │ │ │ │ - bl 400f2c <__cxa_atexit@plt+0x3f402c> │ │ │ │ + bl 3ffc5c <__cxa_atexit@plt+0x3f2d5c> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r6, r6, r2, lsl #2 │ │ │ │ b fbfc <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r0, r5 │ │ │ │ bl f89c <__cxa_atexit@plt+0x299c> │ │ │ │ mov r6, r0 │ │ │ │ b fbfc <__cxa_atexit@plt+0x2cfc> │ │ │ │ @@ -3248,15 +3248,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b fbfc <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r0, r5 │ │ │ │ add r6, r5, #88 @ 0x58 │ │ │ │ - bl 400f3c <__cxa_atexit@plt+0x3f403c> │ │ │ │ + bl 3ffc6c <__cxa_atexit@plt+0x3f2d6c> │ │ │ │ b fbfc <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r3, r5, #4 │ │ │ │ ldrh r2, [r6, #-8] │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -3326,27 +3326,27 @@ │ │ │ │ b fc0c <__cxa_atexit@plt+0x2d0c> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r1, r5, #16 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ - bl 400f2c <__cxa_atexit@plt+0x3f402c> │ │ │ │ + bl 3ffc5c <__cxa_atexit@plt+0x3f2d5c> │ │ │ │ ldr r6, [r5, #4] │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ add r6, r6, #4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb r2, [r5, #8] │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ strb r3, [r4, #45] @ 0x2d │ │ │ │ b fbfc <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r0, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 400f14 <__cxa_atexit@plt+0x3f4014> │ │ │ │ + bl 3ffc44 <__cxa_atexit@plt+0x3f2d44> │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [r0, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr ip, [r4, #36] @ 0x24 │ │ │ │ str r0, [ip, r2, lsl #2] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -3366,15 +3366,15 @@ │ │ │ │ str r3, [r7, #12] │ │ │ │ ldr r3, [lr, #136] @ 0x88 │ │ │ │ cmp r3, r7 │ │ │ │ beq 103ac <__cxa_atexit@plt+0x34ac> │ │ │ │ add r1, r2, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, ip, r1, lsl #6 │ │ │ │ - bl 400f1c <__cxa_atexit@plt+0x3f401c> │ │ │ │ + bl 3ffc4c <__cxa_atexit@plt+0x3f2d4c> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #612] @ 10628 <__cxa_atexit@plt+0x3728> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -3503,46 +3503,46 @@ │ │ │ │ add r0, r5, #8 │ │ │ │ add r6, r5, #12 │ │ │ │ bl 12840 <__cxa_atexit@plt+0x5940> │ │ │ │ b fbfc <__cxa_atexit@plt+0x2cfc> │ │ │ │ ldr r0, [pc, #128] @ 10648 <__cxa_atexit@plt+0x3748> │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ - streq r3, [r7, #-1720]! @ 0xfffff948 │ │ │ │ - strbteq r0, [pc], #1760 @ 105dc <__cxa_atexit@plt+0x36dc> │ │ │ │ - streq r4, [r7, #-3392]! @ 0xfffff2c0 │ │ │ │ - streq r4, [r7, #-3244]! @ 0xfffff354 │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ + streq r2, [r7, #-1728]! @ 0xfffff940 │ │ │ │ + strbteq r0, [pc], #928 @ 105dc <__cxa_atexit@plt+0x36dc> │ │ │ │ + streq r3, [r7, #-3392]! @ 0xfffff2c0 │ │ │ │ + streq r3, [r7, #-3244]! @ 0xfffff354 │ │ │ │ @ instruction: 0xffff9d38 │ │ │ │ @ instruction: 0xffff9d2c │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xffff9e58 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xffff9e4c │ │ │ │ - streq r4, [r7, #-2700]! @ 0xfffff574 │ │ │ │ - streq r4, [r7, #-2660]! @ 0xfffff59c │ │ │ │ - streq r4, [r7, #-2612]! @ 0xfffff5cc │ │ │ │ - streq r4, [r7, #-2556]! @ 0xfffff604 │ │ │ │ - streq r4, [r7, #-2508]! @ 0xfffff634 │ │ │ │ - streq r4, [r7, #-2448]! @ 0xfffff670 │ │ │ │ - streq r4, [r7, #-2400]! @ 0xfffff6a0 │ │ │ │ - streq r4, [r7, #-2348]! @ 0xfffff6d4 │ │ │ │ - streq r4, [r7, #-2228]! @ 0xfffff74c │ │ │ │ - streq r4, [r7, #-2136]! @ 0xfffff7a8 │ │ │ │ + streq r3, [r7, #-2700]! @ 0xfffff574 │ │ │ │ + streq r3, [r7, #-2660]! @ 0xfffff59c │ │ │ │ + streq r3, [r7, #-2612]! @ 0xfffff5cc │ │ │ │ + streq r3, [r7, #-2556]! @ 0xfffff604 │ │ │ │ + streq r3, [r7, #-2508]! @ 0xfffff634 │ │ │ │ + streq r3, [r7, #-2448]! @ 0xfffff670 │ │ │ │ + streq r3, [r7, #-2400]! @ 0xfffff6a0 │ │ │ │ + streq r3, [r7, #-2348]! @ 0xfffff6d4 │ │ │ │ + streq r3, [r7, #-2228]! @ 0xfffff74c │ │ │ │ + streq r3, [r7, #-2136]! @ 0xfffff7a8 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - @ instruction: 0xffff9f60 │ │ │ │ + @ instruction: 0xffffa064 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - strbeq r6, [r5], #1988 @ 0x7c4 │ │ │ │ + strbeq r3, [r3], #1336 @ 0x538 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [pc, #3980] @ 115e8 <__cxa_atexit@plt+0x46e8> │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r2, [pc, #3968] @ 115ec <__cxa_atexit@plt+0x46ec> │ │ │ │ @@ -3630,15 +3630,15 @@ │ │ │ │ str r9, [r0, #4] │ │ │ │ str fp, [r3] │ │ │ │ str r6, [r5] │ │ │ │ b 10c4c <__cxa_atexit@plt+0x3d4c> │ │ │ │ ldr r5, [pc, #3632] @ 115f4 <__cxa_atexit@plt+0x46f4> │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ ldr lr, [pc, #3732] @ 11668 <__cxa_atexit@plt+0x4768> │ │ │ │ ldrh r9, [r6, #-8] │ │ │ │ ldrh r0, [r6, #-6] │ │ │ │ ldr r7, [r7, lr] │ │ │ │ add fp, r9, r0 │ │ │ │ ldrb r8, [r7, #80] @ 0x50 │ │ │ │ add r7, fp, #1 │ │ │ │ @@ -4011,15 +4011,15 @@ │ │ │ │ orr r0, r0, #1 │ │ │ │ str r0, [r3] │ │ │ │ str fp, [r5] │ │ │ │ b 10c4c <__cxa_atexit@plt+0x3d4c> │ │ │ │ ldr r5, [pc, #2112] @ 115f8 <__cxa_atexit@plt+0x46f8> │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ ldrb r9, [r4, #45] @ 0x2d │ │ │ │ cmp r9, #0 │ │ │ │ bne 10714 <__cxa_atexit@plt+0x3814> │ │ │ │ mov ip, #1 │ │ │ │ strb ip, [r4, #44] @ 0x2c │ │ │ │ b 10710 <__cxa_atexit@plt+0x3810> │ │ │ │ ldrb r0, [r4, #45] @ 0x2d │ │ │ │ @@ -4180,15 +4180,15 @@ │ │ │ │ orr r6, r2, #1 │ │ │ │ dmb ish │ │ │ │ str r6, [r3] │ │ │ │ ldr r5, [r5] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 400f44 <__cxa_atexit@plt+0x3f4044> │ │ │ │ + bl 3ffc74 <__cxa_atexit@plt+0x3f2d74> │ │ │ │ ldr r8, [sp] │ │ │ │ add ip, r8, #16 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ ldr sl, [r8, #12] │ │ │ │ add r7, ip, r1, lsl #2 │ │ │ │ cmp sl, r7 │ │ │ │ bcs 10c4c <__cxa_atexit@plt+0x3d4c> │ │ │ │ @@ -4534,54 +4534,54 @@ │ │ │ │ bcs 10758 <__cxa_atexit@plt+0x3858> │ │ │ │ ldr r3, [pc, #60] @ 11614 <__cxa_atexit@plt+0x4714> │ │ │ │ ldr r1, [r7, r3] │ │ │ │ add r6, r1, r2, lsl #3 │ │ │ │ orr fp, r6, fp │ │ │ │ str fp, [r5] │ │ │ │ b 10c4c <__cxa_atexit@plt+0x3d4c> │ │ │ │ - streq r2, [r7, #-2896]! @ 0xfffff4b0 │ │ │ │ + streq r1, [r7, #-2904]! @ 0xfffff4a8 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - strbteq r0, [pc], #3774 @ 115f8 <__cxa_atexit@plt+0x46f8> │ │ │ │ - strbeq ip, [r5], #48 @ 0x30 │ │ │ │ - strbeq fp, [r5], #2652 @ 0xa5c │ │ │ │ + strbteq r0, [pc], #2942 @ 115f8 <__cxa_atexit@plt+0x46f8> │ │ │ │ + strbeq r8, [r3], #3492 @ 0xda4 │ │ │ │ + strbeq r8, [r3], #2000 @ 0x7d0 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xffff9630 │ │ │ │ @ instruction: 0xffff953c │ │ │ │ @ instruction: 0xffff9654 │ │ │ │ - streq r2, [r7, #-3216]! @ 0xfffff370 │ │ │ │ - streq r2, [r7, #-3198]! @ 0xfffff382 │ │ │ │ - strbteq pc, [lr], #2382 @ 0x94e @ │ │ │ │ - strbeq sl, [r5], #2880 @ 0xb40 │ │ │ │ - streq r6, [r6, #-3736]! @ 0xfffff168 │ │ │ │ - streq r6, [r6, #-3712]! @ 0xfffff180 │ │ │ │ - streq r6, [r6, #-3592]! @ 0xfffff1f8 │ │ │ │ - streq r6, [r6, #-3568]! @ 0xfffff210 │ │ │ │ - streq r6, [r6, #-3492]! @ 0xfffff25c │ │ │ │ - streq r6, [r6, #-3464]! @ 0xfffff278 │ │ │ │ - streq r6, [r6, #-3376]! @ 0xfffff2d0 │ │ │ │ - streq r6, [r6, #-3348]! @ 0xfffff2ec │ │ │ │ - streq r2, [r7, #-2564]! @ 0xfffff5fc │ │ │ │ - streq r2, [r7, #-2516]! @ 0xfffff62c │ │ │ │ - streq r2, [r7, #-2488]! @ 0xfffff648 │ │ │ │ - streq r2, [r7, #-2492]! @ 0xfffff644 │ │ │ │ + streq r1, [r7, #-3216]! @ 0xfffff370 │ │ │ │ + streq r1, [r7, #-3198]! @ 0xfffff382 │ │ │ │ + strbteq pc, [lr], #1550 @ 0x60e @ │ │ │ │ + strbeq r7, [r3], #2228 @ 0x8b4 │ │ │ │ + streq r5, [r6, #-3744]! @ 0xfffff160 │ │ │ │ + streq r5, [r6, #-3720]! @ 0xfffff178 │ │ │ │ + streq r5, [r6, #-3600]! @ 0xfffff1f0 │ │ │ │ + streq r5, [r6, #-3576]! @ 0xfffff208 │ │ │ │ + streq r5, [r6, #-3500]! @ 0xfffff254 │ │ │ │ + streq r5, [r6, #-3472]! @ 0xfffff270 │ │ │ │ + streq r5, [r6, #-3384]! @ 0xfffff2c8 │ │ │ │ + streq r5, [r6, #-3356]! @ 0xfffff2e4 │ │ │ │ + streq r1, [r7, #-2564]! @ 0xfffff5fc │ │ │ │ + streq r1, [r7, #-2516]! @ 0xfffff62c │ │ │ │ + streq r1, [r7, #-2488]! @ 0xfffff648 │ │ │ │ + streq r1, [r7, #-2492]! @ 0xfffff644 │ │ │ │ @ instruction: 0xffff94f4 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - streq r2, [r7, #-1008]! @ 0xfffffc10 │ │ │ │ - streq r2, [r7, #-989]! @ 0xfffffc23 │ │ │ │ + streq r1, [r7, #-1008]! @ 0xfffffc10 │ │ │ │ + streq r1, [r7, #-989]! @ 0xfffffc23 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ - streq r2, [r7, #-808]! @ 0xfffffcd8 │ │ │ │ - streq r2, [r7, #-789]! @ 0xfffffceb │ │ │ │ - streq r2, [r7, #-688]! @ 0xfffffd50 │ │ │ │ - streq r2, [r7, #-669]! @ 0xfffffd63 │ │ │ │ - streq r2, [r7, #-644]! @ 0xfffffd7c │ │ │ │ - streq r2, [r7, #-625]! @ 0xfffffd8f │ │ │ │ - streq r2, [r7, #-600]! @ 0xfffffda8 │ │ │ │ + streq r1, [r7, #-808]! @ 0xfffffcd8 │ │ │ │ + streq r1, [r7, #-789]! @ 0xfffffceb │ │ │ │ + streq r1, [r7, #-688]! @ 0xfffffd50 │ │ │ │ + streq r1, [r7, #-669]! @ 0xfffffd63 │ │ │ │ + streq r1, [r7, #-644]! @ 0xfffffd7c │ │ │ │ + streq r1, [r7, #-625]! @ 0xfffffd8f │ │ │ │ + streq r1, [r7, #-600]! @ 0xfffffda8 │ │ │ │ ldr r0, [pc, #-40] @ 11668 <__cxa_atexit@plt+0x4768> │ │ │ │ ldr lr, [r7, r0] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldrb fp, [lr, #80] @ 0x50 │ │ │ │ add r8, r7, #3 │ │ │ │ cmp fp, #0 │ │ │ │ lsr fp, r8, #2 │ │ │ │ @@ -4835,15 +4835,15 @@ │ │ │ │ bcc 11a38 <__cxa_atexit@plt+0x4b38> │ │ │ │ b 10914 <__cxa_atexit@plt+0x3a14> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 400f4c <__cxa_atexit@plt+0x3f404c> │ │ │ │ + b 3ffc7c <__cxa_atexit@plt+0x3f2d7c> │ │ │ │ ldr r0, [pc, #-1088] @ 11668 <__cxa_atexit@plt+0x4768> │ │ │ │ ldrh fp, [r6, #-8] │ │ │ │ ldrh r8, [r6, #-6] │ │ │ │ ldr lr, [r7, r0] │ │ │ │ add r7, fp, r8 │ │ │ │ add r0, r7, #2 │ │ │ │ ldrb ip, [lr, #80] @ 0x50 │ │ │ │ @@ -4926,22 +4926,22 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [r5] │ │ │ │ b 1067c <__cxa_atexit@plt+0x377c> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r8, #2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10730 <__cxa_atexit@plt+0x3830> │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #2 │ │ │ │ mov r0, #2 │ │ │ │ add r1, r8, r3, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r3, [sp] │ │ │ │ b 1079c <__cxa_atexit@plt+0x389c> │ │ │ │ ldr r8, [pc, #-1568] @ 11618 <__cxa_atexit@plt+0x4718> │ │ │ │ add r5, pc, r8 │ │ │ │ ldrb sl, [r5] │ │ │ │ cmp sl, #0 │ │ │ │ beq 10c4c <__cxa_atexit@plt+0x3d4c> │ │ │ │ @@ -4959,15 +4959,15 @@ │ │ │ │ bhi 11c84 <__cxa_atexit@plt+0x4d84> │ │ │ │ add r0, r6, r6 │ │ │ │ ldrsh r0, [r2, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr r3, [pc, #-1640] @ 11624 <__cxa_atexit@plt+0x4724> │ │ │ │ add r0, pc, r3 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ ldr r5, [pc, #-1584] @ 11668 <__cxa_atexit@plt+0x4768> │ │ │ │ ldr sl, [r7, r5] │ │ │ │ ldrb r9, [sl, #80] @ 0x50 │ │ │ │ cmp r9, #0 │ │ │ │ bne 12610 <__cxa_atexit@plt+0x5710> │ │ │ │ ldrh ip, [fp, #-8] │ │ │ │ ldrh r0, [fp, #-6] │ │ │ │ @@ -5149,265 +5149,265 @@ │ │ │ │ strb ip, [r4, #44] @ 0x2c │ │ │ │ b 10c4c <__cxa_atexit@plt+0x3d4c> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, #22 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, lr, r3, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 110fc <__cxa_atexit@plt+0x41fc> │ │ │ │ str r3, [sp] │ │ │ │ add r3, ip, #2 │ │ │ │ add r1, r6, r3, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 11020 <__cxa_atexit@plt+0x4120> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, r9, #2 │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ str r3, [sp] │ │ │ │ add r1, sl, r2, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10f44 <__cxa_atexit@plt+0x4044> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11830 <__cxa_atexit@plt+0x4930> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r8, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10830 <__cxa_atexit@plt+0x3930> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sl, #2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r9, r2, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10cb8 <__cxa_atexit@plt+0x3db8> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sl, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r8, r2, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10984 <__cxa_atexit@plt+0x3a84> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11980 <__cxa_atexit@plt+0x4a80> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 116f0 <__cxa_atexit@plt+0x47f0> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, ip, #2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, sl, r2, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 11b08 <__cxa_atexit@plt+0x4c08> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, #4 │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10c24 <__cxa_atexit@plt+0x3d24> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r9, #2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10e48 <__cxa_atexit@plt+0x3f48> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 10ad0 <__cxa_atexit@plt+0x3bd0> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r9, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11204 <__cxa_atexit@plt+0x4304> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, r9, #2 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ add r1, r7, r2, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 114b0 <__cxa_atexit@plt+0x45b0> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, fp, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, sl, r2, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 11368 <__cxa_atexit@plt+0x4468> │ │ │ │ sub r0, sl, #1 │ │ │ │ ldr sl, [sl, #-1] │ │ │ │ dmb ish │ │ │ │ b 10e88 <__cxa_atexit@plt+0x3f88> │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f5c <__cxa_atexit@plt+0x3f405c> │ │ │ │ + bl 3ffc8c <__cxa_atexit@plt+0x3f2d8c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10730 <__cxa_atexit@plt+0x3830> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f5c <__cxa_atexit@plt+0x3f405c> │ │ │ │ + bl 3ffc8c <__cxa_atexit@plt+0x3f2d8c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 1079c <__cxa_atexit@plt+0x389c> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f5c <__cxa_atexit@plt+0x3f405c> │ │ │ │ + bl 3ffc8c <__cxa_atexit@plt+0x3f2d8c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11980 <__cxa_atexit@plt+0x4a80> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f5c <__cxa_atexit@plt+0x3f405c> │ │ │ │ + bl 3ffc8c <__cxa_atexit@plt+0x3f2d8c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11830 <__cxa_atexit@plt+0x4930> │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f5c <__cxa_atexit@plt+0x3f405c> │ │ │ │ + bl 3ffc8c <__cxa_atexit@plt+0x3f2d8c> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 116f0 <__cxa_atexit@plt+0x47f0> │ │ │ │ ldr r0, [pc, #-2988] @ 11658 <__cxa_atexit@plt+0x4758> │ │ │ │ ldr r7, [r7, r0] │ │ │ │ add r8, r7, sl, lsl #3 │ │ │ │ orr sl, r8, fp │ │ │ │ str sl, [r5] │ │ │ │ b 10c4c <__cxa_atexit@plt+0x3d4c> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f5c <__cxa_atexit@plt+0x3f405c> │ │ │ │ + bl 3ffc8c <__cxa_atexit@plt+0x3f2d8c> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 11368 <__cxa_atexit@plt+0x4468> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f5c <__cxa_atexit@plt+0x3f405c> │ │ │ │ + bl 3ffc8c <__cxa_atexit@plt+0x3f2d8c> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10830 <__cxa_atexit@plt+0x3930> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f5c <__cxa_atexit@plt+0x3f405c> │ │ │ │ + bl 3ffc8c <__cxa_atexit@plt+0x3f2d8c> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10984 <__cxa_atexit@plt+0x3a84> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f5c <__cxa_atexit@plt+0x3f405c> │ │ │ │ + bl 3ffc8c <__cxa_atexit@plt+0x3f2d8c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11204 <__cxa_atexit@plt+0x4304> │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f5c <__cxa_atexit@plt+0x3f405c> │ │ │ │ + bl 3ffc8c <__cxa_atexit@plt+0x3f2d8c> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 114b0 <__cxa_atexit@plt+0x45b0> │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f5c <__cxa_atexit@plt+0x3f405c> │ │ │ │ + bl 3ffc8c <__cxa_atexit@plt+0x3f2d8c> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 11b08 <__cxa_atexit@plt+0x4c08> │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f5c <__cxa_atexit@plt+0x3f405c> │ │ │ │ + bl 3ffc8c <__cxa_atexit@plt+0x3f2d8c> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10ad0 <__cxa_atexit@plt+0x3bd0> │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f5c <__cxa_atexit@plt+0x3f405c> │ │ │ │ + bl 3ffc8c <__cxa_atexit@plt+0x3f2d8c> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10cb8 <__cxa_atexit@plt+0x3db8> │ │ │ │ mov r0, #4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f5c <__cxa_atexit@plt+0x3f405c> │ │ │ │ + bl 3ffc8c <__cxa_atexit@plt+0x3f2d8c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10c24 <__cxa_atexit@plt+0x3d24> │ │ │ │ mov r0, #22 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f5c <__cxa_atexit@plt+0x3f405c> │ │ │ │ + bl 3ffc8c <__cxa_atexit@plt+0x3f2d8c> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 110fc <__cxa_atexit@plt+0x41fc> │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f5c <__cxa_atexit@plt+0x3f405c> │ │ │ │ + bl 3ffc8c <__cxa_atexit@plt+0x3f2d8c> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 11020 <__cxa_atexit@plt+0x4120> │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f5c <__cxa_atexit@plt+0x3f405c> │ │ │ │ + bl 3ffc8c <__cxa_atexit@plt+0x3f2d8c> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10f44 <__cxa_atexit@plt+0x4044> │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f5c <__cxa_atexit@plt+0x3f405c> │ │ │ │ + bl 3ffc8c <__cxa_atexit@plt+0x3f2d8c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10e48 <__cxa_atexit@plt+0x3f48> │ │ │ │ mov r0, r3 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 400f64 <__cxa_atexit@plt+0x3f4064> │ │ │ │ + b 3ffc94 <__cxa_atexit@plt+0x3f2d94> │ │ │ │ ldrh r5, [r1, #20] │ │ │ │ ldr sl, [r4, #40] @ 0x28 │ │ │ │ uxth r9, r5 │ │ │ │ cmp r9, sl │ │ │ │ bcs 10c4c <__cxa_atexit@plt+0x3d4c> │ │ │ │ b 11f64 <__cxa_atexit@plt+0x5064> │ │ │ │ ldr r5, [r1, #28] │ │ │ │ @@ -5503,15 +5503,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ bne 10c4c <__cxa_atexit@plt+0x3d4c> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, r3 │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 400f6c <__cxa_atexit@plt+0x3f406c> │ │ │ │ + b 3ffc9c <__cxa_atexit@plt+0x3f2d9c> │ │ │ │ ldr lr, [pc, #-3760] @ 11668 <__cxa_atexit@plt+0x4768> │ │ │ │ ldr ip, [r7, lr] │ │ │ │ ldrb r7, [ip, #80] @ 0x50 │ │ │ │ cmp r7, #0 │ │ │ │ bne 12694 <__cxa_atexit@plt+0x5794> │ │ │ │ ldr sl, [r4, #40] @ 0x28 │ │ │ │ mov r8, r4 │ │ │ │ @@ -5535,15 +5535,15 @@ │ │ │ │ ldr r6, [r3, #4] │ │ │ │ str r6, [r2, #4] │ │ │ │ str ip, [r3] │ │ │ │ str r2, [r5] │ │ │ │ b 10c4c <__cxa_atexit@plt+0x3d4c> │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f74 <__cxa_atexit@plt+0x3f4074> │ │ │ │ + bl 3ffca4 <__cxa_atexit@plt+0x3f2da4> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11c58 <__cxa_atexit@plt+0x4d58> │ │ │ │ ldr fp, [pc, #-3892] @ 1166c <__cxa_atexit@plt+0x476c> │ │ │ │ add r0, pc, fp │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 10c4c <__cxa_atexit@plt+0x3d4c> │ │ │ │ @@ -5559,15 +5559,15 @@ │ │ │ │ cmp r9, r1 │ │ │ │ bcs 10c4c <__cxa_atexit@plt+0x3d4c> │ │ │ │ b 11f64 <__cxa_atexit@plt+0x5064> │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #2 │ │ │ │ mov r0, #2 │ │ │ │ add r1, r8, r3, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 12568 <__cxa_atexit@plt+0x5668> │ │ │ │ ldr ip, [r4, #40] @ 0x28 │ │ │ │ cmp r9, ip │ │ │ │ movcc ip, #1 │ │ │ │ strbcc ip, [r4, #44] @ 0x2c │ │ │ │ @@ -5603,19 +5603,19 @@ │ │ │ │ add r8, pc, r6 │ │ │ │ ldrb r7, [r8] │ │ │ │ cmp r7, #0 │ │ │ │ bne 10c4c <__cxa_atexit@plt+0x3d4c> │ │ │ │ b 124f8 <__cxa_atexit@plt+0x55f8> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f5c <__cxa_atexit@plt+0x3f405c> │ │ │ │ + bl 3ffc8c <__cxa_atexit@plt+0x3f2d8c> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 12568 <__cxa_atexit@plt+0x5668> │ │ │ │ - bl 400f14 <__cxa_atexit@plt+0x3f4014> │ │ │ │ + bl 3ffc44 <__cxa_atexit@plt+0x3f2d44> │ │ │ │ ldr r1, [pc, #368] @ 12828 <__cxa_atexit@plt+0x5928> │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ add r6, pc, r1 │ │ │ │ str r0, [r8, #8] │ │ │ │ str fp, [r8, #12] │ │ │ │ str r8, [r6] │ │ │ │ @@ -5658,15 +5658,15 @@ │ │ │ │ str r5, [r8, #236] @ 0xec │ │ │ │ ldr r5, [r8, #240] @ 0xf0 │ │ │ │ ldr sl, [sl, #4] │ │ │ │ add r9, r5, sl, lsr #10 │ │ │ │ str r9, [r8, #240] @ 0xf0 │ │ │ │ b 124c0 <__cxa_atexit@plt+0x55c0> │ │ │ │ str r2, [sp] │ │ │ │ - bl 400f7c <__cxa_atexit@plt+0x3f407c> │ │ │ │ + bl 3ffcac <__cxa_atexit@plt+0x3f2dac> │ │ │ │ ldr r2, [sp] │ │ │ │ b 12400 <__cxa_atexit@plt+0x5500> │ │ │ │ ldr r1, [pc, #160] @ 1282c <__cxa_atexit@plt+0x592c> │ │ │ │ add r2, pc, r1 │ │ │ │ ldrb r6, [r2] │ │ │ │ cmp r6, #0 │ │ │ │ beq 10c4c <__cxa_atexit@plt+0x3d4c> │ │ │ │ @@ -5696,26 +5696,26 @@ │ │ │ │ ldrb r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1248c <__cxa_atexit@plt+0x558c> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ - bl 400f6c <__cxa_atexit@plt+0x3f406c> │ │ │ │ + bl 3ffc9c <__cxa_atexit@plt+0x3f2d9c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 1248c <__cxa_atexit@plt+0x558c> │ │ │ │ - bl 400f7c <__cxa_atexit@plt+0x3f407c> │ │ │ │ + bl 3ffcac <__cxa_atexit@plt+0x3f2dac> │ │ │ │ b 12708 <__cxa_atexit@plt+0x5808> │ │ │ │ - streq r2, [r7, #-581]! @ 0xfffffdbb │ │ │ │ - streq r2, [r7, #-528]! @ 0xfffffdf0 │ │ │ │ - streq r2, [r7, #-316]! @ 0xfffffec4 │ │ │ │ - streq r2, [r7, #-297]! @ 0xfffffed7 │ │ │ │ + streq r1, [r7, #-581]! @ 0xfffffdbb │ │ │ │ + streq r1, [r7, #-528]! @ 0xfffffdf0 │ │ │ │ + streq r1, [r7, #-316]! @ 0xfffffec4 │ │ │ │ + streq r1, [r7, #-297]! @ 0xfffffed7 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - streq r2, [r7, #-232]! @ 0xffffff18 │ │ │ │ - streq r2, [r7, #-213]! @ 0xffffff2b │ │ │ │ + streq r1, [r7, #-232]! @ 0xffffff18 │ │ │ │ + streq r1, [r7, #-213]! @ 0xffffff2b │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ ldr r6, [pc, #3856] @ 13760 <__cxa_atexit@plt+0x6860> │ │ │ │ ldr r3, [pc, #3856] @ 13764 <__cxa_atexit@plt+0x6864> │ │ │ │ sub sp, sp, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [pc, #3848] @ 13768 <__cxa_atexit@plt+0x6868> │ │ │ │ @@ -6676,42 +6676,42 @@ │ │ │ │ ldrex r3, [r9] │ │ │ │ cmp r3, sl │ │ │ │ bne 13c00 <__cxa_atexit@plt+0x6d00> │ │ │ │ strex r1, r5, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ beq 13c00 <__cxa_atexit@plt+0x6d00> │ │ │ │ b 13744 <__cxa_atexit@plt+0x6844> │ │ │ │ - streq r0, [r7, #-2392]! @ 0xfffff6a8 │ │ │ │ + streq pc, [r6, #-2400]! @ 0xfffff6a0 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - strbteq lr, [lr], #3520 @ 0xdc0 │ │ │ │ + strbteq lr, [lr], #2688 @ 0xa80 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xffff9630 │ │ │ │ @ instruction: 0xffff953c │ │ │ │ @ instruction: 0xffff9654 │ │ │ │ - streq r0, [r7, #-2420]! @ 0xfffff68c │ │ │ │ - streq r0, [r7, #-2402]! @ 0xfffff69e │ │ │ │ - strbteq sp, [lr], #1828 @ 0x724 │ │ │ │ - streq r0, [r7, #-2260]! @ 0xfffff72c │ │ │ │ - streq r0, [r7, #-2212]! @ 0xfffff75c │ │ │ │ - streq r0, [r7, #-2184]! @ 0xfffff778 │ │ │ │ - streq r0, [r7, #-2188]! @ 0xfffff774 │ │ │ │ - strbeq r8, [r5], #1624 @ 0x658 │ │ │ │ - strbeq r8, [r5], #1640 @ 0x668 │ │ │ │ - strbeq r8, [r5], #1552 @ 0x610 │ │ │ │ - streq r4, [r6, #-2384]! @ 0xfffff6b0 │ │ │ │ - streq r4, [r6, #-2360]! @ 0xfffff6c8 │ │ │ │ - streq r4, [r6, #-2268]! @ 0xfffff724 │ │ │ │ - streq r4, [r6, #-2240]! @ 0xfffff740 │ │ │ │ - streq r4, [r6, #-2152]! @ 0xfffff798 │ │ │ │ - streq r4, [r6, #-2124]! @ 0xfffff7b4 │ │ │ │ - streq r4, [r6, #-2020]! @ 0xfffff81c │ │ │ │ - streq r4, [r6, #-1996]! @ 0xfffff834 │ │ │ │ + streq pc, [r6, #-2420]! @ 0xfffff68c │ │ │ │ + streq pc, [r6, #-2402]! @ 0xfffff69e │ │ │ │ + strbteq sp, [lr], #996 @ 0x3e4 │ │ │ │ + streq pc, [r6, #-2260]! @ 0xfffff72c │ │ │ │ + streq pc, [r6, #-2212]! @ 0xfffff75c │ │ │ │ + streq pc, [r6, #-2184]! @ 0xfffff778 │ │ │ │ + streq pc, [r6, #-2188]! @ 0xfffff774 │ │ │ │ + strbeq r5, [r3], #972 @ 0x3cc │ │ │ │ + strbeq r5, [r3], #988 @ 0x3dc │ │ │ │ + strbeq r5, [r3], #900 @ 0x384 │ │ │ │ + streq r3, [r6, #-2392]! @ 0xfffff6a8 │ │ │ │ + streq r3, [r6, #-2368]! @ 0xfffff6c0 │ │ │ │ + streq r3, [r6, #-2276]! @ 0xfffff71c │ │ │ │ + streq r3, [r6, #-2248]! @ 0xfffff738 │ │ │ │ + streq r3, [r6, #-2160]! @ 0xfffff790 │ │ │ │ + streq r3, [r6, #-2132]! @ 0xfffff7ac │ │ │ │ + streq r3, [r6, #-2028]! @ 0xfffff814 │ │ │ │ + streq r3, [r6, #-2004]! @ 0xfffff82c │ │ │ │ @ instruction: 0xffff94f4 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ ldr lr, [pc, #-12] @ 137d8 <__cxa_atexit@plt+0x68d8> │ │ │ │ ldrh ip, [r9, #6] │ │ │ │ add r5, ip, #3 │ │ │ │ ldr r0, [r6, lr] │ │ │ │ @@ -6900,15 +6900,15 @@ │ │ │ │ beq 13ea4 <__cxa_atexit@plt+0x6fa4> │ │ │ │ b 13ab0 <__cxa_atexit@plt+0x6bb0> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 400f84 <__cxa_atexit@plt+0x3f4084> │ │ │ │ + b 3ffcb4 <__cxa_atexit@plt+0x3f2db4> │ │ │ │ ldr r9, [r9, #4] │ │ │ │ str r9, [r8] │ │ │ │ b 12884 <__cxa_atexit@plt+0x5984> │ │ │ │ ldr r2, [pc, #-800] @ 137d8 <__cxa_atexit@plt+0x68d8> │ │ │ │ ldr ip, [r6, r2] │ │ │ │ ldrb lr, [ip, #80] @ 0x50 │ │ │ │ cmp lr, #0 │ │ │ │ @@ -7173,22 +7173,22 @@ │ │ │ │ orr sl, r3, sl │ │ │ │ str sl, [r8] │ │ │ │ b 12fc0 <__cxa_atexit@plt+0x60c0> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r5, #2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r3, [sp] │ │ │ │ b 12948 <__cxa_atexit@plt+0x5a48> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #2 │ │ │ │ mov r0, #2 │ │ │ │ add r1, r9, r3, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r3, [sp] │ │ │ │ b 12f9c <__cxa_atexit@plt+0x609c> │ │ │ │ ldr sl, [pc, #-1996] @ 13788 <__cxa_atexit@plt+0x6888> │ │ │ │ add r7, pc, sl │ │ │ │ ldrb r5, [r7] │ │ │ │ cmp r5, #0 │ │ │ │ beq 12fc0 <__cxa_atexit@plt+0x60c0> │ │ │ │ @@ -7332,22 +7332,22 @@ │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r4, #44] @ 0x2c │ │ │ │ mov r3, r1 │ │ │ │ b 13628 <__cxa_atexit@plt+0x6728> │ │ │ │ ldr r7, [pc, #-2552] @ 137a4 <__cxa_atexit@plt+0x68a4> │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r7 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ ldr lr, [pc, #-2564] @ 137a8 <__cxa_atexit@plt+0x68a8> │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, lr │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ ldr r9, [pc, #-2576] @ 137ac <__cxa_atexit@plt+0x68ac> │ │ │ │ add r0, pc, r9 │ │ │ │ - bl 400e94 <__cxa_atexit@plt+0x3f3f94> │ │ │ │ + bl 3ffbc4 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ ldrh r5, [r1, #20] │ │ │ │ ldr r9, [r4, #40] @ 0x28 │ │ │ │ uxth r8, r5 │ │ │ │ cmp r8, r9 │ │ │ │ bcs 12fc0 <__cxa_atexit@plt+0x60c0> │ │ │ │ b 14098 <__cxa_atexit@plt+0x7198> │ │ │ │ ldr r7, [pc, #-2568] @ 137d8 <__cxa_atexit@plt+0x68d8> │ │ │ │ @@ -7469,177 +7469,177 @@ │ │ │ │ strex r0, lr, [sl] │ │ │ │ cmp r0, #0 │ │ │ │ beq 14248 <__cxa_atexit@plt+0x7348> │ │ │ │ b 1439c <__cxa_atexit@plt+0x749c> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, #22 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ b 13b3c <__cxa_atexit@plt+0x6c3c> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ b 134d0 <__cxa_atexit@plt+0x65d0> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ b 13c9c <__cxa_atexit@plt+0x6d9c> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ b 12cc8 <__cxa_atexit@plt+0x5dc8> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ b 13648 <__cxa_atexit@plt+0x6748> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, ip │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ mov lr, r0 │ │ │ │ b 13d9c <__cxa_atexit@plt+0x6e9c> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, ip │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ mov lr, r0 │ │ │ │ b 139c0 <__cxa_atexit@plt+0x6ac0> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ mov lr, r0 │ │ │ │ b 132c0 <__cxa_atexit@plt+0x63c0> │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, r2, #2 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, lr, r3, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ b 12b44 <__cxa_atexit@plt+0x5c44> │ │ │ │ add r0, r5, #2 │ │ │ │ add r1, r2, r0, lsl #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ b 130b8 <__cxa_atexit@plt+0x61b8> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ mov lr, r0 │ │ │ │ b 13830 <__cxa_atexit@plt+0x6930> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, r2, r0, lsl #6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ b 13154 <__cxa_atexit@plt+0x6254> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, ip, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, lr, r2, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 12e4c <__cxa_atexit@plt+0x5f4c> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ b 129cc <__cxa_atexit@plt+0x5acc> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, #4 │ │ │ │ add r1, r5, lr, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ b 13014 <__cxa_atexit@plt+0x6114> │ │ │ │ sub r2, r5, #1 │ │ │ │ ldr r5, [r5, #-1] │ │ │ │ dmb ish │ │ │ │ b 13418 <__cxa_atexit@plt+0x6518> │ │ │ │ mov r0, #3 │ │ │ │ str r5, [sp] │ │ │ │ - bl 400f8c <__cxa_atexit@plt+0x3f408c> │ │ │ │ + bl 3ffcbc <__cxa_atexit@plt+0x3f2dbc> │ │ │ │ ldr r3, [sp] │ │ │ │ b 12948 <__cxa_atexit@plt+0x5a48> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f8c <__cxa_atexit@plt+0x3f408c> │ │ │ │ + bl 3ffcbc <__cxa_atexit@plt+0x3f2dbc> │ │ │ │ ldr r3, [sp] │ │ │ │ b 12f9c <__cxa_atexit@plt+0x609c> │ │ │ │ mov r0, #4 │ │ │ │ - bl 400f8c <__cxa_atexit@plt+0x3f408c> │ │ │ │ + bl 3ffcbc <__cxa_atexit@plt+0x3f2dbc> │ │ │ │ b 13014 <__cxa_atexit@plt+0x6114> │ │ │ │ mov r0, ip │ │ │ │ - bl 400f8c <__cxa_atexit@plt+0x3f408c> │ │ │ │ + bl 3ffcbc <__cxa_atexit@plt+0x3f2dbc> │ │ │ │ mov lr, r0 │ │ │ │ b 13d9c <__cxa_atexit@plt+0x6e9c> │ │ │ │ ldr r1, [pc, #-3484] @ 137d0 <__cxa_atexit@plt+0x68d0> │ │ │ │ ldr r9, [r6, r1] │ │ │ │ add r7, r9, fp, lsl #3 │ │ │ │ orr fp, r7, sl │ │ │ │ str fp, [r8] │ │ │ │ b 12fc0 <__cxa_atexit@plt+0x60c0> │ │ │ │ mov r0, ip │ │ │ │ - bl 400f8c <__cxa_atexit@plt+0x3f408c> │ │ │ │ + bl 3ffcbc <__cxa_atexit@plt+0x3f2dbc> │ │ │ │ b 134d0 <__cxa_atexit@plt+0x65d0> │ │ │ │ mov r0, r5 │ │ │ │ - bl 400f8c <__cxa_atexit@plt+0x3f408c> │ │ │ │ + bl 3ffcbc <__cxa_atexit@plt+0x3f2dbc> │ │ │ │ mov lr, r0 │ │ │ │ b 132c0 <__cxa_atexit@plt+0x63c0> │ │ │ │ mov r0, #22 │ │ │ │ - bl 400f8c <__cxa_atexit@plt+0x3f408c> │ │ │ │ + bl 3ffcbc <__cxa_atexit@plt+0x3f2dbc> │ │ │ │ b 13b3c <__cxa_atexit@plt+0x6c3c> │ │ │ │ mov r0, ip │ │ │ │ - bl 400f8c <__cxa_atexit@plt+0x3f408c> │ │ │ │ + bl 3ffcbc <__cxa_atexit@plt+0x3f2dbc> │ │ │ │ mov lr, r0 │ │ │ │ b 139c0 <__cxa_atexit@plt+0x6ac0> │ │ │ │ mov r0, r5 │ │ │ │ - bl 400f8c <__cxa_atexit@plt+0x3f408c> │ │ │ │ + bl 3ffcbc <__cxa_atexit@plt+0x3f2dbc> │ │ │ │ mov lr, r0 │ │ │ │ b 13830 <__cxa_atexit@plt+0x6930> │ │ │ │ mov r0, r3 │ │ │ │ - bl 400f8c <__cxa_atexit@plt+0x3f408c> │ │ │ │ + bl 3ffcbc <__cxa_atexit@plt+0x3f2dbc> │ │ │ │ b 13648 <__cxa_atexit@plt+0x6748> │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 400f8c <__cxa_atexit@plt+0x3f408c> │ │ │ │ + bl 3ffcbc <__cxa_atexit@plt+0x3f2dbc> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ b 12b44 <__cxa_atexit@plt+0x5c44> │ │ │ │ mov r0, lr │ │ │ │ - bl 400f8c <__cxa_atexit@plt+0x3f408c> │ │ │ │ + bl 3ffcbc <__cxa_atexit@plt+0x3f2dbc> │ │ │ │ b 129cc <__cxa_atexit@plt+0x5acc> │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ - bl 400f8c <__cxa_atexit@plt+0x3f408c> │ │ │ │ + bl 3ffcbc <__cxa_atexit@plt+0x3f2dbc> │ │ │ │ b 13c9c <__cxa_atexit@plt+0x6d9c> │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ - bl 400f8c <__cxa_atexit@plt+0x3f408c> │ │ │ │ + bl 3ffcbc <__cxa_atexit@plt+0x3f2dbc> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 12e4c <__cxa_atexit@plt+0x5f4c> │ │ │ │ mov r0, ip │ │ │ │ - bl 400f8c <__cxa_atexit@plt+0x3f408c> │ │ │ │ + bl 3ffcbc <__cxa_atexit@plt+0x3f2dbc> │ │ │ │ b 12cc8 <__cxa_atexit@plt+0x5dc8> │ │ │ │ mov r0, r5 │ │ │ │ - bl 400f8c <__cxa_atexit@plt+0x3f408c> │ │ │ │ + bl 3ffcbc <__cxa_atexit@plt+0x3f2dbc> │ │ │ │ b 13154 <__cxa_atexit@plt+0x6254> │ │ │ │ mov r0, #3 │ │ │ │ - bl 400f8c <__cxa_atexit@plt+0x3f408c> │ │ │ │ + bl 3ffcbc <__cxa_atexit@plt+0x3f2dbc> │ │ │ │ b 130b8 <__cxa_atexit@plt+0x61b8> │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 400f94 <__cxa_atexit@plt+0x3f4094> │ │ │ │ + b 3ffcc4 <__cxa_atexit@plt+0x3f2dc4> │ │ │ │ ldr r5, [r1, #28] │ │ │ │ movw r2, #8160 @ 0x1fe0 │ │ │ │ cmp r5, #0 │ │ │ │ ldreq r1, [r1, #8] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ lsr r7, r9, #20 │ │ │ │ @@ -7767,18 +7767,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 12fc0 <__cxa_atexit@plt+0x60c0> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, r9 │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 400f6c <__cxa_atexit@plt+0x3f406c> │ │ │ │ + b 3ffc9c <__cxa_atexit@plt+0x3f2d9c> │ │ │ │ mov r0, r9 │ │ │ │ str r9, [sp] │ │ │ │ - bl 400f74 <__cxa_atexit@plt+0x3f4074> │ │ │ │ + bl 3ffca4 <__cxa_atexit@plt+0x3f2da4> │ │ │ │ ldr r9, [sp] │ │ │ │ b 13f74 <__cxa_atexit@plt+0x7074> │ │ │ │ ldr r0, [pc, #912] @ 14c1c <__cxa_atexit@plt+0x7d1c> │ │ │ │ add ip, pc, r0 │ │ │ │ ldrb r3, [ip] │ │ │ │ cmp r3, #0 │ │ │ │ beq 12fc0 <__cxa_atexit@plt+0x60c0> │ │ │ │ @@ -7826,15 +7826,15 @@ │ │ │ │ orr fp, r6, #1 │ │ │ │ dmb ish │ │ │ │ str fp, [r3] │ │ │ │ ldr r8, [r8] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ - bl 400f44 <__cxa_atexit@plt+0x3f4044> │ │ │ │ + bl 3ffc74 <__cxa_atexit@plt+0x3f2d74> │ │ │ │ ldr sl, [sp] │ │ │ │ add ip, sl, #16 │ │ │ │ ldr r1, [sl, #4] │ │ │ │ ldr r2, [sl, #12] │ │ │ │ add r9, ip, r1, lsl #2 │ │ │ │ cmp r2, r9 │ │ │ │ bcs 12fc0 <__cxa_atexit@plt+0x60c0> │ │ │ │ @@ -7855,22 +7855,22 @@ │ │ │ │ cmp sl, r6 │ │ │ │ movcc r6, #1 │ │ │ │ strbcc r6, [r4, #44] @ 0x2c │ │ │ │ b 14784 <__cxa_atexit@plt+0x7884> │ │ │ │ add lr, r5, #2 │ │ │ │ add r1, r0, lr, lsl #6 │ │ │ │ mov r0, #2 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ mov r2, r0 │ │ │ │ b 147ec <__cxa_atexit@plt+0x78ec> │ │ │ │ mov r0, #2 │ │ │ │ - bl 400f8c <__cxa_atexit@plt+0x3f408c> │ │ │ │ + bl 3ffcbc <__cxa_atexit@plt+0x3f2dbc> │ │ │ │ mov r2, r0 │ │ │ │ b 147ec <__cxa_atexit@plt+0x78ec> │ │ │ │ - bl 400f14 <__cxa_atexit@plt+0x3f4014> │ │ │ │ + bl 3ffc44 <__cxa_atexit@plt+0x3f2d44> │ │ │ │ ldr r2, [pc, #564] @ 14c28 <__cxa_atexit@plt+0x7d28> │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r2 │ │ │ │ str r0, [fp, #8] │ │ │ │ str r8, [fp, #12] │ │ │ │ str fp, [r7] │ │ │ │ @@ -7937,20 +7937,20 @@ │ │ │ │ ldrb fp, [r5] │ │ │ │ cmp fp, #0 │ │ │ │ bne 12fc0 <__cxa_atexit@plt+0x60c0> │ │ │ │ b 14858 <__cxa_atexit@plt+0x7958> │ │ │ │ str r3, [sp] │ │ │ │ add r3, lr, #2 │ │ │ │ add r1, fp, r3, lsl #6 │ │ │ │ - bl 400f54 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + bl 3ffc84 <__cxa_atexit@plt+0x3f2d84> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r6, r0 │ │ │ │ b 14918 <__cxa_atexit@plt+0x7a18> │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f8c <__cxa_atexit@plt+0x3f408c> │ │ │ │ + bl 3ffcbc <__cxa_atexit@plt+0x3f2dbc> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r6, r0 │ │ │ │ b 14918 <__cxa_atexit@plt+0x7a18> │ │ │ │ ldr ip, [pc, #260] @ 14c44 <__cxa_atexit@plt+0x7d44> │ │ │ │ ldr r6, [r6, ip] │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r8, r1 │ │ │ │ @@ -7971,126 +7971,126 @@ │ │ │ │ cmp fp, #0 │ │ │ │ bne 14750 <__cxa_atexit@plt+0x7850> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ str r3, [sp] │ │ │ │ - bl 400f6c <__cxa_atexit@plt+0x3f406c> │ │ │ │ + bl 3ffc9c <__cxa_atexit@plt+0x3f2d9c> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 14750 <__cxa_atexit@plt+0x7850> │ │ │ │ ldr r2, [r7, #236] @ 0xec │ │ │ │ strd r2, [r5, #8] │ │ │ │ ldr sl, [r7, #236] @ 0xec │ │ │ │ cmp sl, #0 │ │ │ │ strne r5, [sl, #12] │ │ │ │ str r5, [r7, #236] @ 0xec │ │ │ │ ldr r5, [r7, #240] @ 0xf0 │ │ │ │ ldr r9, [r9, #4] │ │ │ │ add r8, r5, r9, lsr #10 │ │ │ │ str r8, [r7, #240] @ 0xf0 │ │ │ │ b 14784 <__cxa_atexit@plt+0x7884> │ │ │ │ - bl 400f7c <__cxa_atexit@plt+0x3f407c> │ │ │ │ + bl 3ffcac <__cxa_atexit@plt+0x3f2dac> │ │ │ │ b 146c8 <__cxa_atexit@plt+0x77c8> │ │ │ │ ldr r1, [pc, #104] @ 14c50 <__cxa_atexit@plt+0x7d50> │ │ │ │ add r3, pc, r1 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq 12fc0 <__cxa_atexit@plt+0x60c0> │ │ │ │ ldr sl, [pc, #88] @ 14c54 <__cxa_atexit@plt+0x7d54> │ │ │ │ add r6, pc, sl │ │ │ │ ldrb r7, [r6] │ │ │ │ cmp r7, #0 │ │ │ │ bne 12fc0 <__cxa_atexit@plt+0x60c0> │ │ │ │ b 14858 <__cxa_atexit@plt+0x7958> │ │ │ │ - bl 400f7c <__cxa_atexit@plt+0x3f407c> │ │ │ │ + bl 3ffcac <__cxa_atexit@plt+0x3f2dac> │ │ │ │ b 14a9c <__cxa_atexit@plt+0x7b9c> │ │ │ │ - streq r0, [r7, #-144]! @ 0xffffff70 │ │ │ │ - streq r0, [r7, #-125]! @ 0xffffff83 │ │ │ │ - streq r0, [r7, #-60]! @ 0xffffffc4 │ │ │ │ - streq r0, [r7, #-41]! @ 0xffffffd7 │ │ │ │ + streq pc, [r6, #-144]! @ 0xffffff70 │ │ │ │ + streq pc, [r6, #-125]! @ 0xffffff83 │ │ │ │ + streq pc, [r6, #-60]! @ 0xffffffc4 │ │ │ │ + streq pc, [r6, #-41]! @ 0xffffffd7 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ - streq pc, [r6, #-3796]! @ 0xfffff12c │ │ │ │ - streq pc, [r6, #-3760]! @ 0xfffff150 │ │ │ │ - streq pc, [r6, #-3741]! @ 0xfffff163 │ │ │ │ - streq pc, [r6, #-3716]! @ 0xfffff17c │ │ │ │ - streq pc, [r6, #-3697]! @ 0xfffff18f │ │ │ │ - streq pc, [r6, #-3556]! @ 0xfffff21c │ │ │ │ - streq pc, [r6, #-3537]! @ 0xfffff22f │ │ │ │ + streq lr, [r6, #-3796]! @ 0xfffff12c │ │ │ │ + streq lr, [r6, #-3760]! @ 0xfffff150 │ │ │ │ + streq lr, [r6, #-3741]! @ 0xfffff163 │ │ │ │ + streq lr, [r6, #-3716]! @ 0xfffff17c │ │ │ │ + streq lr, [r6, #-3697]! @ 0xfffff18f │ │ │ │ + streq lr, [r6, #-3556]! @ 0xfffff21c │ │ │ │ + streq lr, [r6, #-3537]! @ 0xfffff22f │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - streq pc, [r6, #-3424]! @ 0xfffff2a0 │ │ │ │ - streq pc, [r6, #-3405]! @ 0xfffff2b3 │ │ │ │ - streq pc, [r6, #-3296]! @ 0xfffff320 │ │ │ │ - streq pc, [r6, #-3277]! @ 0xfffff333 │ │ │ │ + streq lr, [r6, #-3424]! @ 0xfffff2a0 │ │ │ │ + streq lr, [r6, #-3405]! @ 0xfffff2b3 │ │ │ │ + streq lr, [r6, #-3296]! @ 0xfffff320 │ │ │ │ + streq lr, [r6, #-3277]! @ 0xfffff333 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ - b 400f9c <__cxa_atexit@plt+0x3f409c> │ │ │ │ + b 3ffccc <__cxa_atexit@plt+0x3f2dcc> │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub sp, sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 400fa4 <__cxa_atexit@plt+0x3f40a4> │ │ │ │ + bl 3ffcd4 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r0, #1000] @ 0x3e8 │ │ │ │ ldr ip, [r0, #1004] @ 0x3ec │ │ │ │ adds r3, r3, r2 │ │ │ │ str r3, [r0, #1000] @ 0x3e8 │ │ │ │ adc ip, ip, #0 │ │ │ │ str ip, [r0, #1004] @ 0x3ec │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 400f9c <__cxa_atexit@plt+0x3f409c> │ │ │ │ + b 3ffccc <__cxa_atexit@plt+0x3f2dcc> │ │ │ │ bleq 50df4 <__cxa_atexit@plt+0x43ef4> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ strbtmi fp, [sl], -r2, lsl #24 │ │ │ │ strlt fp, [r1], #-1028 @ 0xfffffbfc │ │ │ │ @ instruction: 0xa018f8df │ │ │ │ ldrmi sl, [sl], #773 @ 0x305 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdami r4, {r3, sl, ip, sp, pc} │ │ │ │ andeq pc, r0, sl, asr r8 @ │ │ │ │ stmdb r4, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stmdb r8, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - streq lr, [r6, #-1240]! @ 0xfffffb28 │ │ │ │ + streq sp, [r6, #-1248]! @ 0xfffffb20 │ │ │ │ @ instruction: 0xffff94d8 │ │ │ │ ldr r3, [pc, #20] @ 14d00 <__cxa_atexit@plt+0x7e00> │ │ │ │ ldr r2, [pc, #20] @ 14d04 <__cxa_atexit@plt+0x7e04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ b bef8 <__gmon_start__@plt> │ │ │ │ - streq lr, [r6, #-1216]! @ 0xfffffb40 │ │ │ │ + streq sp, [r6, #-1224]! @ 0xfffffb38 │ │ │ │ @ instruction: 0xffff94dc │ │ │ │ - addvs pc, ip, ip, asr #4 │ │ │ │ + addsvs pc, r4, fp, asr #4 │ │ │ │ eorpl pc, r7, r0, asr #5 │ │ │ │ - orrvs pc, ip, #76, 4 @ 0xc0000004 │ │ │ │ + orrsvs pc, r4, #-1342177276 @ 0xb0000004 │ │ │ │ msrpl CPSR_sxc, #192, 4 │ │ │ │ andle r4, r5, r3, lsl #5 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - addvs pc, ip, ip, asr #4 │ │ │ │ + addsvs pc, r4, fp, asr #4 │ │ │ │ eorpl pc, r7, r0, asr #5 │ │ │ │ - orrvs pc, ip, #76, 4 @ 0xc0000004 │ │ │ │ + orrsvs pc, r4, #-1342177276 @ 0xb0000004 │ │ │ │ msrpl CPSR_sxc, #192, 4 │ │ │ │ svceq 0x00d91a1b │ │ │ │ @ instruction: 0x01a3eb01 │ │ │ │ andle r1, r5, r9, asr #32 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - movtvc pc, #579 @ 0x243 @ │ │ │ │ + movtvc pc, #578 @ 0x242 @ │ │ │ │ msrpl CPSR_f, #192, 4 │ │ │ │ stmdblt sl, {r1, r3, r4, fp, ip, sp, lr}^ │ │ │ │ addlt fp, r3, r0, lsl #10 │ │ │ │ @ instruction: 0xf7ff9301 │ │ │ │ blls 94ca8 <__cxa_atexit@plt+0x87da8> │ │ │ │ andsvc r2, sl, r1, lsl #4 │ │ │ │ stclt 0, cr11, [r0, #-12] │ │ │ │ @@ -8102,33 +8102,33 @@ │ │ │ │ b 2e370 <__cxa_atexit@plt+0x21470> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 14dac <__cxa_atexit@plt+0x7eac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400164 <__cxa_atexit@plt+0x3f3264> │ │ │ │ - streq r7, [r6, #-2284]! @ 0xfffff714 │ │ │ │ - strbteq pc, [lr], #592 @ 0x250 @ │ │ │ │ + b 3fe8d4 <__cxa_atexit@plt+0x3f19d4> │ │ │ │ + streq r6, [r6, #-2292]! @ 0xfffff70c │ │ │ │ + strbteq lr, [lr], #592 @ 0x250 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #8] @ 14dd0 <__cxa_atexit@plt+0x7ed0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400164 <__cxa_atexit@plt+0x3f3264> │ │ │ │ - streq r7, [r6, #-2248]! @ 0xfffff738 │ │ │ │ + b 3fe8d4 <__cxa_atexit@plt+0x3f19d4> │ │ │ │ + streq r6, [r6, #-2256]! @ 0xfffff730 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 14dec <__cxa_atexit@plt+0x7eec> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40016c <__cxa_atexit@plt+0x3f326c> │ │ │ │ - strbteq pc, [lr], #732 @ 0x2dc @ │ │ │ │ - strbteq pc, [lr], #768 @ 0x300 @ │ │ │ │ + b 3fe8dc <__cxa_atexit@plt+0x3f19dc> │ │ │ │ + strbteq lr, [lr], #732 @ 0x2dc │ │ │ │ + strbteq lr, [lr], #768 @ 0x300 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 14e54 <__cxa_atexit@plt+0x7f54> │ │ │ │ ldr r3, [pc, #80] @ 14e64 <__cxa_atexit@plt+0x7f64> │ │ │ │ @@ -8140,95 +8140,95 @@ │ │ │ │ ldr r7, [pc, #60] @ 14e68 <__cxa_atexit@plt+0x7f68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14e6c <__cxa_atexit@plt+0x7f6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq pc, [lr], #692 @ 0x2b4 @ │ │ │ │ - strbteq pc, [lr], #644 @ 0x284 @ │ │ │ │ + strbteq lr, [lr], #692 @ 0x2b4 │ │ │ │ + strbteq lr, [lr], #644 @ 0x284 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 14e94 <__cxa_atexit@plt+0x7f94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq pc, [lr], #604 @ 0x25c @ │ │ │ │ + strbteq lr, [lr], #604 @ 0x25c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 14ec0 <__cxa_atexit@plt+0x7fc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 14ec4 <__cxa_atexit@plt+0x7fc4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 40017c <__cxa_atexit@plt+0x3f327c> │ │ │ │ + b 3fe8ec <__cxa_atexit@plt+0x3f19ec> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - streq r7, [r6, #-2012]! @ 0xfffff824 │ │ │ │ - strbteq pc, [lr], #536 @ 0x218 @ │ │ │ │ + streq r6, [r6, #-2020]! @ 0xfffff81c │ │ │ │ + strbteq lr, [lr], #536 @ 0x218 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 14ef0 <__cxa_atexit@plt+0x7ff0> │ │ │ │ ldr r7, [pc, #20] @ 14efc <__cxa_atexit@plt+0x7ffc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400184 <__cxa_atexit@plt+0x3f3284> │ │ │ │ - strbteq pc, [lr], #512 @ 0x200 @ │ │ │ │ + b 3fe8f4 <__cxa_atexit@plt+0x3f19f4> │ │ │ │ + strbteq lr, [lr], #512 @ 0x200 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 14f28 <__cxa_atexit@plt+0x8028> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 14f2c <__cxa_atexit@plt+0x802c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ - strbteq pc, [lr], #452 @ 0x1c4 @ │ │ │ │ - strbteq pc, [lr], #500 @ 0x1f4 @ │ │ │ │ - strbteq pc, [lr], #476 @ 0x1dc @ │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ + strbteq lr, [lr], #452 @ 0x1c4 │ │ │ │ + strbteq lr, [lr], #500 @ 0x1f4 │ │ │ │ + strbteq lr, [lr], #476 @ 0x1dc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 14f5c <__cxa_atexit@plt+0x805c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 14f60 <__cxa_atexit@plt+0x8060> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ - strbteq pc, [lr], #400 @ 0x190 @ │ │ │ │ - strbteq pc, [lr], #448 @ 0x1c0 @ │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ + strbteq lr, [lr], #400 @ 0x190 │ │ │ │ + strbteq lr, [lr], #448 @ 0x1c0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 14f7c <__cxa_atexit@plt+0x807c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40016c <__cxa_atexit@plt+0x3f326c> │ │ │ │ - strbteq pc, [lr], #440 @ 0x1b8 @ │ │ │ │ - strbteq pc, [lr], #476 @ 0x1dc @ │ │ │ │ + b 3fe8dc <__cxa_atexit@plt+0x3f19dc> │ │ │ │ + strbteq lr, [lr], #440 @ 0x1b8 │ │ │ │ + strbteq lr, [lr], #476 @ 0x1dc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 14fe4 <__cxa_atexit@plt+0x80e4> │ │ │ │ ldr r3, [pc, #80] @ 14ff4 <__cxa_atexit@plt+0x80f4> │ │ │ │ @@ -8240,95 +8240,95 @@ │ │ │ │ ldr r7, [pc, #60] @ 14ff8 <__cxa_atexit@plt+0x80f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14ffc <__cxa_atexit@plt+0x80fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq pc, [lr], #400 @ 0x190 @ │ │ │ │ - strbteq pc, [lr], #352 @ 0x160 @ │ │ │ │ + strbteq lr, [lr], #400 @ 0x190 │ │ │ │ + strbteq lr, [lr], #352 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15024 <__cxa_atexit@plt+0x8124> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq pc, [lr], #312 @ 0x138 @ │ │ │ │ + strbteq lr, [lr], #312 @ 0x138 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 15050 <__cxa_atexit@plt+0x8150> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 15054 <__cxa_atexit@plt+0x8154> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 40017c <__cxa_atexit@plt+0x3f327c> │ │ │ │ + b 3fe8ec <__cxa_atexit@plt+0x3f19ec> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - streq r7, [r6, #-1612]! @ 0xfffff9b4 │ │ │ │ - strbteq pc, [lr], #244 @ 0xf4 @ │ │ │ │ + streq r6, [r6, #-1620]! @ 0xfffff9ac │ │ │ │ + strbteq lr, [lr], #244 @ 0xf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 15080 <__cxa_atexit@plt+0x8180> │ │ │ │ ldr r7, [pc, #20] @ 1508c <__cxa_atexit@plt+0x818c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400184 <__cxa_atexit@plt+0x3f3284> │ │ │ │ - strbteq pc, [lr], #220 @ 0xdc @ │ │ │ │ + b 3fe8f4 <__cxa_atexit@plt+0x3f19f4> │ │ │ │ + strbteq lr, [lr], #220 @ 0xdc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 150b8 <__cxa_atexit@plt+0x81b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 150bc <__cxa_atexit@plt+0x81bc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ - strbteq pc, [lr], #160 @ 0xa0 @ │ │ │ │ - strbteq pc, [lr], #208 @ 0xd0 @ │ │ │ │ - strbteq pc, [lr], #184 @ 0xb8 @ │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ + strbteq lr, [lr], #160 @ 0xa0 │ │ │ │ + strbteq lr, [lr], #208 @ 0xd0 │ │ │ │ + strbteq lr, [lr], #184 @ 0xb8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 150ec <__cxa_atexit@plt+0x81ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 150f0 <__cxa_atexit@plt+0x81f0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ - strbteq pc, [lr], #108 @ 0x6c @ │ │ │ │ - strbteq pc, [lr], #156 @ 0x9c @ │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ + strbteq lr, [lr], #108 @ 0x6c │ │ │ │ + strbteq lr, [lr], #156 @ 0x9c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 1510c <__cxa_atexit@plt+0x820c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40016c <__cxa_atexit@plt+0x3f326c> │ │ │ │ - strbteq pc, [lr], #148 @ 0x94 @ │ │ │ │ - strbteq pc, [lr], #184 @ 0xb8 @ │ │ │ │ + b 3fe8dc <__cxa_atexit@plt+0x3f19dc> │ │ │ │ + strbteq lr, [lr], #148 @ 0x94 │ │ │ │ + strbteq lr, [lr], #184 @ 0xb8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15174 <__cxa_atexit@plt+0x8274> │ │ │ │ ldr r3, [pc, #80] @ 15184 <__cxa_atexit@plt+0x8284> │ │ │ │ @@ -8340,95 +8340,95 @@ │ │ │ │ ldr r7, [pc, #60] @ 15188 <__cxa_atexit@plt+0x8288> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1518c <__cxa_atexit@plt+0x828c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq pc, [lr], #108 @ 0x6c @ │ │ │ │ - strbteq pc, [lr], #60 @ 0x3c @ │ │ │ │ + strbteq lr, [lr], #108 @ 0x6c │ │ │ │ + strbteq lr, [lr], #60 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 151b4 <__cxa_atexit@plt+0x82b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq pc, [lr], #20 @ │ │ │ │ + strbteq lr, [lr], #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 151e0 <__cxa_atexit@plt+0x82e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 151e4 <__cxa_atexit@plt+0x82e4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 40017c <__cxa_atexit@plt+0x3f327c> │ │ │ │ + b 3fe8ec <__cxa_atexit@plt+0x3f19ec> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - streq r7, [r6, #-1212]! @ 0xfffffb44 │ │ │ │ - strbteq lr, [lr], #4048 @ 0xfd0 │ │ │ │ + streq r6, [r6, #-1220]! @ 0xfffffb3c │ │ │ │ + strbteq sp, [lr], #4048 @ 0xfd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 15210 <__cxa_atexit@plt+0x8310> │ │ │ │ ldr r7, [pc, #20] @ 1521c <__cxa_atexit@plt+0x831c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400184 <__cxa_atexit@plt+0x3f3284> │ │ │ │ - strbteq lr, [lr], #4024 @ 0xfb8 │ │ │ │ + b 3fe8f4 <__cxa_atexit@plt+0x3f19f4> │ │ │ │ + strbteq sp, [lr], #4024 @ 0xfb8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 15248 <__cxa_atexit@plt+0x8348> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 1524c <__cxa_atexit@plt+0x834c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ - strbteq lr, [lr], #3964 @ 0xf7c │ │ │ │ - strbteq lr, [lr], #4012 @ 0xfac │ │ │ │ - strbteq lr, [lr], #3988 @ 0xf94 │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ + strbteq sp, [lr], #3964 @ 0xf7c │ │ │ │ + strbteq sp, [lr], #4012 @ 0xfac │ │ │ │ + strbteq sp, [lr], #3988 @ 0xf94 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 1527c <__cxa_atexit@plt+0x837c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 15280 <__cxa_atexit@plt+0x8380> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ - strbteq lr, [lr], #3912 @ 0xf48 │ │ │ │ - strbteq lr, [lr], #3960 @ 0xf78 │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ + strbteq sp, [lr], #3912 @ 0xf48 │ │ │ │ + strbteq sp, [lr], #3960 @ 0xf78 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 1529c <__cxa_atexit@plt+0x839c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40016c <__cxa_atexit@plt+0x3f326c> │ │ │ │ - strbteq lr, [lr], #3952 @ 0xf70 │ │ │ │ - strbteq lr, [lr], #3988 @ 0xf94 │ │ │ │ + b 3fe8dc <__cxa_atexit@plt+0x3f19dc> │ │ │ │ + strbteq sp, [lr], #3952 @ 0xf70 │ │ │ │ + strbteq sp, [lr], #3988 @ 0xf94 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15304 <__cxa_atexit@plt+0x8404> │ │ │ │ ldr r3, [pc, #80] @ 15314 <__cxa_atexit@plt+0x8414> │ │ │ │ @@ -8440,95 +8440,95 @@ │ │ │ │ ldr r7, [pc, #60] @ 15318 <__cxa_atexit@plt+0x8418> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1531c <__cxa_atexit@plt+0x841c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq lr, [lr], #3912 @ 0xf48 │ │ │ │ - strbteq lr, [lr], #3864 @ 0xf18 │ │ │ │ + strbteq sp, [lr], #3912 @ 0xf48 │ │ │ │ + strbteq sp, [lr], #3864 @ 0xf18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15344 <__cxa_atexit@plt+0x8444> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq lr, [lr], #3824 @ 0xef0 │ │ │ │ + strbteq sp, [lr], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 15370 <__cxa_atexit@plt+0x8470> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 15374 <__cxa_atexit@plt+0x8474> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 40017c <__cxa_atexit@plt+0x3f327c> │ │ │ │ + b 3fe8ec <__cxa_atexit@plt+0x3f19ec> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - streq r7, [r6, #-812]! @ 0xfffffcd4 │ │ │ │ - strbteq lr, [lr], #3756 @ 0xeac │ │ │ │ + streq r6, [r6, #-820]! @ 0xfffffccc │ │ │ │ + strbteq sp, [lr], #3756 @ 0xeac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 153a0 <__cxa_atexit@plt+0x84a0> │ │ │ │ ldr r7, [pc, #20] @ 153ac <__cxa_atexit@plt+0x84ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400184 <__cxa_atexit@plt+0x3f3284> │ │ │ │ - strbteq lr, [lr], #3732 @ 0xe94 │ │ │ │ + b 3fe8f4 <__cxa_atexit@plt+0x3f19f4> │ │ │ │ + strbteq sp, [lr], #3732 @ 0xe94 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 153d8 <__cxa_atexit@plt+0x84d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 153dc <__cxa_atexit@plt+0x84dc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ - strbteq lr, [lr], #3672 @ 0xe58 │ │ │ │ - strbteq lr, [lr], #3720 @ 0xe88 │ │ │ │ - strbteq lr, [lr], #3696 @ 0xe70 │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ + strbteq sp, [lr], #3672 @ 0xe58 │ │ │ │ + strbteq sp, [lr], #3720 @ 0xe88 │ │ │ │ + strbteq sp, [lr], #3696 @ 0xe70 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 1540c <__cxa_atexit@plt+0x850c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 15410 <__cxa_atexit@plt+0x8510> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ - strbteq lr, [lr], #3620 @ 0xe24 │ │ │ │ - strbteq lr, [lr], #3668 @ 0xe54 │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ + strbteq sp, [lr], #3620 @ 0xe24 │ │ │ │ + strbteq sp, [lr], #3668 @ 0xe54 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 1542c <__cxa_atexit@plt+0x852c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40016c <__cxa_atexit@plt+0x3f326c> │ │ │ │ - strbteq lr, [lr], #3660 @ 0xe4c │ │ │ │ - strbteq lr, [lr], #3696 @ 0xe70 │ │ │ │ + b 3fe8dc <__cxa_atexit@plt+0x3f19dc> │ │ │ │ + strbteq sp, [lr], #3660 @ 0xe4c │ │ │ │ + strbteq sp, [lr], #3696 @ 0xe70 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15494 <__cxa_atexit@plt+0x8594> │ │ │ │ ldr r3, [pc, #80] @ 154a4 <__cxa_atexit@plt+0x85a4> │ │ │ │ @@ -8540,95 +8540,95 @@ │ │ │ │ ldr r7, [pc, #60] @ 154a8 <__cxa_atexit@plt+0x85a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 154ac <__cxa_atexit@plt+0x85ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq lr, [lr], #3620 @ 0xe24 │ │ │ │ - strbteq lr, [lr], #3572 @ 0xdf4 │ │ │ │ + strbteq sp, [lr], #3620 @ 0xe24 │ │ │ │ + strbteq sp, [lr], #3572 @ 0xdf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 154d4 <__cxa_atexit@plt+0x85d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq lr, [lr], #3532 @ 0xdcc │ │ │ │ + strbteq sp, [lr], #3532 @ 0xdcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 15500 <__cxa_atexit@plt+0x8600> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 15504 <__cxa_atexit@plt+0x8604> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 40017c <__cxa_atexit@plt+0x3f327c> │ │ │ │ + b 3fe8ec <__cxa_atexit@plt+0x3f19ec> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - streq r7, [r6, #-412]! @ 0xfffffe64 │ │ │ │ - strbteq lr, [lr], #3464 @ 0xd88 │ │ │ │ + streq r6, [r6, #-420]! @ 0xfffffe5c │ │ │ │ + strbteq sp, [lr], #3464 @ 0xd88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 15530 <__cxa_atexit@plt+0x8630> │ │ │ │ ldr r7, [pc, #20] @ 1553c <__cxa_atexit@plt+0x863c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400184 <__cxa_atexit@plt+0x3f3284> │ │ │ │ - strbteq lr, [lr], #3440 @ 0xd70 │ │ │ │ + b 3fe8f4 <__cxa_atexit@plt+0x3f19f4> │ │ │ │ + strbteq sp, [lr], #3440 @ 0xd70 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 15568 <__cxa_atexit@plt+0x8668> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 1556c <__cxa_atexit@plt+0x866c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ - strbteq lr, [lr], #3380 @ 0xd34 │ │ │ │ - strbteq lr, [lr], #3428 @ 0xd64 │ │ │ │ - strbteq lr, [lr], #3404 @ 0xd4c │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ + strbteq sp, [lr], #3380 @ 0xd34 │ │ │ │ + strbteq sp, [lr], #3428 @ 0xd64 │ │ │ │ + strbteq sp, [lr], #3404 @ 0xd4c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 1559c <__cxa_atexit@plt+0x869c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 155a0 <__cxa_atexit@plt+0x86a0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ - strbteq lr, [lr], #3328 @ 0xd00 │ │ │ │ - strbteq lr, [lr], #3376 @ 0xd30 │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ + strbteq sp, [lr], #3328 @ 0xd00 │ │ │ │ + strbteq sp, [lr], #3376 @ 0xd30 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 155bc <__cxa_atexit@plt+0x86bc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40016c <__cxa_atexit@plt+0x3f326c> │ │ │ │ - strbteq lr, [lr], #3368 @ 0xd28 │ │ │ │ - strbteq lr, [lr], #3404 @ 0xd4c │ │ │ │ + b 3fe8dc <__cxa_atexit@plt+0x3f19dc> │ │ │ │ + strbteq sp, [lr], #3368 @ 0xd28 │ │ │ │ + strbteq sp, [lr], #3404 @ 0xd4c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15624 <__cxa_atexit@plt+0x8724> │ │ │ │ ldr r3, [pc, #80] @ 15634 <__cxa_atexit@plt+0x8734> │ │ │ │ @@ -8640,114 +8640,114 @@ │ │ │ │ ldr r7, [pc, #60] @ 15638 <__cxa_atexit@plt+0x8738> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1563c <__cxa_atexit@plt+0x873c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq lr, [lr], #3328 @ 0xd00 │ │ │ │ - strbteq lr, [lr], #3280 @ 0xcd0 │ │ │ │ + strbteq sp, [lr], #3328 @ 0xd00 │ │ │ │ + strbteq sp, [lr], #3280 @ 0xcd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15664 <__cxa_atexit@plt+0x8764> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq lr, [lr], #3240 @ 0xca8 │ │ │ │ + strbteq sp, [lr], #3240 @ 0xca8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 15690 <__cxa_atexit@plt+0x8790> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 15694 <__cxa_atexit@plt+0x8794> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 40017c <__cxa_atexit@plt+0x3f327c> │ │ │ │ + b 3fe8ec <__cxa_atexit@plt+0x3f19ec> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - streq r7, [r6, #-12]! │ │ │ │ - strbteq lr, [lr], #3172 @ 0xc64 │ │ │ │ + streq r6, [r6, #-20]! @ 0xffffffec │ │ │ │ + strbteq sp, [lr], #3172 @ 0xc64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 156c0 <__cxa_atexit@plt+0x87c0> │ │ │ │ ldr r7, [pc, #20] @ 156cc <__cxa_atexit@plt+0x87cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400184 <__cxa_atexit@plt+0x3f3284> │ │ │ │ - strbteq lr, [lr], #3148 @ 0xc4c │ │ │ │ + b 3fe8f4 <__cxa_atexit@plt+0x3f19f4> │ │ │ │ + strbteq sp, [lr], #3148 @ 0xc4c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 156f8 <__cxa_atexit@plt+0x87f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 156fc <__cxa_atexit@plt+0x87fc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ - strbteq lr, [lr], #3088 @ 0xc10 │ │ │ │ - strbteq lr, [lr], #3136 @ 0xc40 │ │ │ │ - strbteq lr, [lr], #3112 @ 0xc28 │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ + strbteq sp, [lr], #3088 @ 0xc10 │ │ │ │ + strbteq sp, [lr], #3136 @ 0xc40 │ │ │ │ + strbteq sp, [lr], #3112 @ 0xc28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 1572c <__cxa_atexit@plt+0x882c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 15730 <__cxa_atexit@plt+0x8830> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ - strbteq lr, [lr], #3036 @ 0xbdc │ │ │ │ - strbteq lr, [lr], #3084 @ 0xc0c │ │ │ │ - strbteq lr, [lr], #3360 @ 0xd20 │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ + strbteq sp, [lr], #3036 @ 0xbdc │ │ │ │ + strbteq sp, [lr], #3084 @ 0xc0c │ │ │ │ + strbteq sp, [lr], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1578c <__cxa_atexit@plt+0x888c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 15784 <__cxa_atexit@plt+0x8884> │ │ │ │ ldr r3, [pc, #44] @ 15794 <__cxa_atexit@plt+0x8894> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 15798 <__cxa_atexit@plt+0x8898> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 40019c <__cxa_atexit@plt+0x3f329c> │ │ │ │ + b 3fe90c <__cxa_atexit@plt+0x3f1a0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq lr, [lr], #3296 @ 0xce0 │ │ │ │ - streq r6, [r6, #-3880]! @ 0xfffff0d8 │ │ │ │ - strbteq lr, [lr], #3272 @ 0xcc8 │ │ │ │ + strbteq sp, [lr], #3296 @ 0xce0 │ │ │ │ + streq r5, [r6, #-3888]! @ 0xfffff0d0 │ │ │ │ + strbteq sp, [lr], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15840 <__cxa_atexit@plt+0x8940> │ │ │ │ ldr r1, [pc, #140] @ 1584c <__cxa_atexit@plt+0x894c> │ │ │ │ @@ -8784,17 +8784,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - streq r6, [r6, #-3780]! @ 0xfffff13c │ │ │ │ + streq r5, [r6, #-3788]! @ 0xfffff134 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbteq lr, [lr], #3084 @ 0xc0c │ │ │ │ + strbteq sp, [lr], #3084 @ 0xc0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15898 <__cxa_atexit@plt+0x8998> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -8810,15 +8810,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq lr, [lr], #2988 @ 0xbac │ │ │ │ + strbteq sp, [lr], #2988 @ 0xbac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #46 @ 0x2e │ │ │ │ bne 158f4 <__cxa_atexit@plt+0x89f4> │ │ │ │ ldr r2, [pc, #132] @ 15960 <__cxa_atexit@plt+0x8a60> │ │ │ │ @@ -8851,17 +8851,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 15a1c <__cxa_atexit@plt+0x8b1c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbteq lr, [lr], #2864 @ 0xb30 │ │ │ │ + strbteq sp, [lr], #2864 @ 0xb30 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq lr, [lr], #2816 @ 0xb00 │ │ │ │ + strbteq sp, [lr], #2816 @ 0xb00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 159ac <__cxa_atexit@plt+0x8aac> │ │ │ │ ldr r3, [pc, #80] @ 159d4 <__cxa_atexit@plt+0x8ad4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8882,31 +8882,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 159d8 <__cxa_atexit@plt+0x8ad8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 15a1c <__cxa_atexit@plt+0x8b1c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq lr, [lr], #2724 @ 0xaa4 │ │ │ │ - strbteq lr, [lr], #2696 @ 0xa88 │ │ │ │ + strbteq sp, [lr], #2724 @ 0xaa4 │ │ │ │ + strbteq sp, [lr], #2696 @ 0xa88 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15a0c <__cxa_atexit@plt+0x8b0c> │ │ │ │ ldr r3, [pc, #28] @ 15a18 <__cxa_atexit@plt+0x8b18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 15a1c <__cxa_atexit@plt+0x8b1c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq lr, [lr], #2672 @ 0xa70 │ │ │ │ + strbteq sp, [lr], #2672 @ 0xa70 │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [pc, #212] @ 15afc <__cxa_atexit@plt+0x8bfc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 15a5c <__cxa_atexit@plt+0x8b5c> │ │ │ │ @@ -8932,42 +8932,42 @@ │ │ │ │ bcc 15ae0 <__cxa_atexit@plt+0x8be0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 15aac <__cxa_atexit@plt+0x8bac> │ │ │ │ add r5, r5, #20 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #84] @ 15b08 <__cxa_atexit@plt+0x8c08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #80] @ 15b0c <__cxa_atexit@plt+0x8c0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ ldr r6, [pc, #28] @ 15b04 <__cxa_atexit@plt+0x8c04> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - streq r6, [r6, #-3052]! @ 0xfffff414 │ │ │ │ - streq r6, [r6, #-3048]! @ 0xfffff418 │ │ │ │ + streq r5, [r6, #-3060]! @ 0xfffff40c │ │ │ │ + streq r5, [r6, #-3056]! @ 0xfffff410 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 15a1c <__cxa_atexit@plt+0x8b1c> │ │ │ │ @@ -8982,36 +8982,36 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 15b6c <__cxa_atexit@plt+0x8c6c> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ ldr r2, [pc, #68] @ 15bb8 <__cxa_atexit@plt+0x8cb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #64] @ 15bbc <__cxa_atexit@plt+0x8cbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ ldr r3, [pc, #16] @ 15bb4 <__cxa_atexit@plt+0x8cb4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - streq r6, [r6, #-2860]! @ 0xfffff4d4 │ │ │ │ - streq r6, [r6, #-2856]! @ 0xfffff4d8 │ │ │ │ + streq r5, [r6, #-2868]! @ 0xfffff4cc │ │ │ │ + streq r5, [r6, #-2864]! @ 0xfffff4d0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -9019,36 +9019,36 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 15c00 <__cxa_atexit@plt+0x8d00> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ ldr r2, [pc, #68] @ 15c4c <__cxa_atexit@plt+0x8d4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #64] @ 15c50 <__cxa_atexit@plt+0x8d50> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ ldr r3, [pc, #16] @ 15c48 <__cxa_atexit@plt+0x8d48> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - streq r6, [r6, #-2712]! @ 0xfffff568 │ │ │ │ - streq r6, [r6, #-2708]! @ 0xfffff56c │ │ │ │ + streq r5, [r6, #-2720]! @ 0xfffff560 │ │ │ │ + streq r5, [r6, #-2716]! @ 0xfffff564 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15c98 <__cxa_atexit@plt+0x8d98> │ │ │ │ ldr r7, [pc, #52] @ 15ca8 <__cxa_atexit@plt+0x8da8> │ │ │ │ @@ -9057,24 +9057,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #44] @ 15cb0 <__cxa_atexit@plt+0x8db0> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r7, [pc, #20] @ 15cb4 <__cxa_atexit@plt+0x8db4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq lr, [lr], #1440 @ 0x5a0 │ │ │ │ - strbteq lr, [lr], #1488 @ 0x5d0 │ │ │ │ - strbteq lr, [lr], #2012 @ 0x7dc │ │ │ │ - strbteq lr, [lr], #1964 @ 0x7ac │ │ │ │ + strbteq sp, [lr], #1440 @ 0x5a0 │ │ │ │ + strbteq sp, [lr], #1488 @ 0x5d0 │ │ │ │ + strbteq sp, [lr], #2012 @ 0x7dc │ │ │ │ + strbteq sp, [lr], #1964 @ 0x7ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15cfc <__cxa_atexit@plt+0x8dfc> │ │ │ │ @@ -9085,17 +9085,17 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ - strbteq lr, [lr], #1892 @ 0x764 │ │ │ │ + strbteq sp, [lr], #1892 @ 0x764 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15d54 <__cxa_atexit@plt+0x8e54> │ │ │ │ ldr r7, [pc, #52] @ 15d64 <__cxa_atexit@plt+0x8e64> │ │ │ │ @@ -9104,23 +9104,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #44] @ 15d6c <__cxa_atexit@plt+0x8e6c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r7, [pc, #20] @ 15d70 <__cxa_atexit@plt+0x8e70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbteq lr, [lr], #1252 @ 0x4e4 │ │ │ │ - strbteq lr, [lr], #1300 @ 0x514 │ │ │ │ - strbteq lr, [lr], #1824 @ 0x720 │ │ │ │ + strbteq sp, [lr], #1252 @ 0x4e4 │ │ │ │ + strbteq sp, [lr], #1300 @ 0x514 │ │ │ │ + strbteq sp, [lr], #1824 @ 0x720 │ │ │ │ push {r4, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ str r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ str r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r4, [pc, #156] @ 15e2c <__cxa_atexit@plt+0x8f2c> │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -9158,64 +9158,64 @@ │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [lr] │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ ldr r2, [pc, #24] @ 15e38 <__cxa_atexit@plt+0x8f38> │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ - bl 4001b4 <__cxa_atexit@plt+0x3f32b4> │ │ │ │ - streq sp, [r6, #-1056]! @ 0xfffffbe0 │ │ │ │ + bl 3fe924 <__cxa_atexit@plt+0x3f1a24> │ │ │ │ + streq ip, [r6, #-1064]! @ 0xfffffbd8 │ │ │ │ @ instruction: 0xffff94f8 │ │ │ │ - strteq sl, [r0], #1800 @ 0x708 │ │ │ │ + strteq sl, [r0], #1032 @ 0x408 │ │ │ │ @ instruction: 0xffff94fc │ │ │ │ - strbteq lr, [lr], #1676 @ 0x68c │ │ │ │ + strbteq sp, [lr], #1676 @ 0x68c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 15e94 <__cxa_atexit@plt+0x8f94> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 15e8c <__cxa_atexit@plt+0x8f8c> │ │ │ │ ldr r3, [pc, #44] @ 15e9c <__cxa_atexit@plt+0x8f9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 15ea0 <__cxa_atexit@plt+0x8fa0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4001bc <__cxa_atexit@plt+0x3f32bc> │ │ │ │ + b 3fe92c <__cxa_atexit@plt+0x3f1a2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq lr, [lr], #1632 @ 0x660 │ │ │ │ - streq r6, [r6, #-2080]! @ 0xfffff7e0 │ │ │ │ - strbteq lr, [lr], #1692 @ 0x69c │ │ │ │ + strbteq sp, [lr], #1632 @ 0x660 │ │ │ │ + streq r5, [r6, #-2088]! @ 0xfffff7d8 │ │ │ │ + strbteq sp, [lr], #1692 @ 0x69c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15ee0 <__cxa_atexit@plt+0x8fe0> │ │ │ │ ldr r2, [pc, #36] @ 15ee8 <__cxa_atexit@plt+0x8fe8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 15eec <__cxa_atexit@plt+0x8fec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r6, [r6, #-2008]! @ 0xfffff828 │ │ │ │ - streq r6, [r6, #-2016]! @ 0xfffff820 │ │ │ │ + streq r5, [r6, #-2016]! @ 0xfffff820 │ │ │ │ + streq r5, [r6, #-2024]! @ 0xfffff818 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15f24 <__cxa_atexit@plt+0x9024> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -9223,15 +9223,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 15f3c <__cxa_atexit@plt+0x903c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r6, [r6, #-1928]! @ 0xfffff878 │ │ │ │ + streq r5, [r6, #-1936]! @ 0xfffff870 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 15ff4 <__cxa_atexit@plt+0x90f4> │ │ │ │ ldr r3, [pc, #196] @ 16014 <__cxa_atexit@plt+0x9114> │ │ │ │ @@ -9280,19 +9280,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - streq r6, [r6, #-1792]! @ 0xfffff900 │ │ │ │ - streq r6, [r6, #-1796]! @ 0xfffff8fc │ │ │ │ + streq r5, [r6, #-1800]! @ 0xfffff8f8 │ │ │ │ + streq r5, [r6, #-1804]! @ 0xfffff8f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 160a0 <__cxa_atexit@plt+0x91a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -9324,19 +9324,19 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - streq r6, [r6, #-1588]! @ 0xfffff9cc │ │ │ │ - streq r6, [r6, #-1600]! @ 0xfffff9c0 │ │ │ │ - strbteq lr, [lr], #1148 @ 0x47c │ │ │ │ + streq r5, [r6, #-1596]! @ 0xfffff9c4 │ │ │ │ + streq r5, [r6, #-1608]! @ 0xfffff9b8 │ │ │ │ + strbteq sp, [lr], #1148 @ 0x47c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16144 <__cxa_atexit@plt+0x9244> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -9366,16 +9366,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - streq r6, [r6, #-1416]! @ 0xfffffa78 │ │ │ │ - streq r6, [r6, #-1412]! @ 0xfffffa7c │ │ │ │ + streq r5, [r6, #-1424]! @ 0xfffffa70 │ │ │ │ + streq r5, [r6, #-1420]! @ 0xfffffa74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -9432,144 +9432,144 @@ │ │ │ │ ldr r7, [pc, #60] @ 16298 <__cxa_atexit@plt+0x9398> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - strbteq lr, [lr], #916 @ 0x394 │ │ │ │ - strbteq lr, [lr], #892 @ 0x37c │ │ │ │ - strbteq lr, [lr], #816 @ 0x330 │ │ │ │ - streq r6, [r6, #-1268]! @ 0xfffffb0c │ │ │ │ - streq r6, [r6, #-1260]! @ 0xfffffb14 │ │ │ │ - streq r6, [r6, #-1252]! @ 0xfffffb1c │ │ │ │ - streq r6, [r6, #-1244]! @ 0xfffffb24 │ │ │ │ - strbteq lr, [lr], #660 @ 0x294 │ │ │ │ - streq r6, [r6, #-1188]! @ 0xfffffb5c │ │ │ │ - streq r6, [r6, #-1184]! @ 0xfffffb60 │ │ │ │ - strbteq lr, [lr], #776 @ 0x308 │ │ │ │ - strbteq lr, [lr], #864 @ 0x360 │ │ │ │ + strbteq sp, [lr], #916 @ 0x394 │ │ │ │ + strbteq sp, [lr], #892 @ 0x37c │ │ │ │ + strbteq sp, [lr], #816 @ 0x330 │ │ │ │ + streq r5, [r6, #-1276]! @ 0xfffffb04 │ │ │ │ + streq r5, [r6, #-1268]! @ 0xfffffb0c │ │ │ │ + streq r5, [r6, #-1260]! @ 0xfffffb14 │ │ │ │ + streq r5, [r6, #-1252]! @ 0xfffffb1c │ │ │ │ + strbteq sp, [lr], #660 @ 0x294 │ │ │ │ + streq r5, [r6, #-1196]! @ 0xfffffb54 │ │ │ │ + streq r5, [r6, #-1192]! @ 0xfffffb58 │ │ │ │ + strbteq sp, [lr], #776 @ 0x308 │ │ │ │ + strbteq sp, [lr], #864 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 162f8 <__cxa_atexit@plt+0x93f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 162f0 <__cxa_atexit@plt+0x93f0> │ │ │ │ ldr r3, [pc, #48] @ 16300 <__cxa_atexit@plt+0x9400> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 16304 <__cxa_atexit@plt+0x9404> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r6, [r6, #-968]! @ 0xfffffc38 │ │ │ │ - streq r6, [r6, #-1012]! @ 0xfffffc0c │ │ │ │ - strbteq lr, [lr], #784 @ 0x310 │ │ │ │ + streq r5, [r6, #-976]! @ 0xfffffc30 │ │ │ │ + streq r5, [r6, #-1020]! @ 0xfffffc04 │ │ │ │ + strbteq sp, [lr], #784 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 16368 <__cxa_atexit@plt+0x9468> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 16360 <__cxa_atexit@plt+0x9460> │ │ │ │ ldr r9, [pc, #52] @ 16370 <__cxa_atexit@plt+0x9470> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ 16374 <__cxa_atexit@plt+0x9474> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 16378 <__cxa_atexit@plt+0x9478> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq lr, [lr], #724 @ 0x2d4 │ │ │ │ - streq r6, [r6, #-852]! @ 0xfffffcac │ │ │ │ - streq r6, [r6, #-896]! @ 0xfffffc80 │ │ │ │ - strbteq lr, [lr], #640 @ 0x280 │ │ │ │ + strbteq sp, [lr], #724 @ 0x2d4 │ │ │ │ + streq r5, [r6, #-860]! @ 0xfffffca4 │ │ │ │ + streq r5, [r6, #-904]! @ 0xfffffc78 │ │ │ │ + strbteq sp, [lr], #640 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 163e0 <__cxa_atexit@plt+0x94e0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 163d8 <__cxa_atexit@plt+0x94d8> │ │ │ │ ldr r3, [pc, #56] @ 163e8 <__cxa_atexit@plt+0x94e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 163ec <__cxa_atexit@plt+0x94ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #36] @ 163f0 <__cxa_atexit@plt+0x94f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r6, [r6, #-744]! @ 0xfffffd18 │ │ │ │ - streq r6, [r6, #-792]! @ 0xfffffce8 │ │ │ │ - streq r6, [r6, #-776]! @ 0xfffffcf8 │ │ │ │ + streq r5, [r6, #-752]! @ 0xfffffd10 │ │ │ │ + streq r5, [r6, #-800]! @ 0xfffffce0 │ │ │ │ + streq r5, [r6, #-784]! @ 0xfffffcf0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1663c <__cxa_atexit@plt+0x973c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1642c <__cxa_atexit@plt+0x952c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 16434 <__cxa_atexit@plt+0x9534> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1756358 <__cxa_atexit@plt+0x1749458> │ │ │ │ + b 3fe93c <__cxa_atexit@plt+0x3f1a3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r6, [r6, #-640]! @ 0xfffffd80 │ │ │ │ + streq r5, [r6, #-648]! @ 0xfffffd78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16468 <__cxa_atexit@plt+0x9568> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 16470 <__cxa_atexit@plt+0x9570> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1756358 <__cxa_atexit@plt+0x1749458> │ │ │ │ + b 3fe93c <__cxa_atexit@plt+0x3f1a3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r6, [r6, #-580]! @ 0xfffffdbc │ │ │ │ - strbteq lr, [lr], #468 @ 0x1d4 │ │ │ │ + streq r5, [r6, #-588]! @ 0xfffffdb4 │ │ │ │ + strbteq sp, [lr], #468 @ 0x1d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 164d8 <__cxa_atexit@plt+0x95d8> │ │ │ │ ldr r2, [pc, #76] @ 164e4 <__cxa_atexit@plt+0x95e4> │ │ │ │ @@ -9583,32 +9583,32 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 164d0 <__cxa_atexit@plt+0x95d0> │ │ │ │ ldr r3, [pc, #44] @ 164ec <__cxa_atexit@plt+0x95ec> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - streq r6, [r6, #-504]! @ 0xfffffe08 │ │ │ │ + streq r5, [r6, #-512]! @ 0xfffffe00 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbteq lr, [lr], #344 @ 0x158 │ │ │ │ + strbteq sp, [lr], #344 @ 0x158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 16514 <__cxa_atexit@plt+0x9614> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16588 <__cxa_atexit@plt+0x9688> │ │ │ │ ldr r3, [pc, #128] @ 165b4 <__cxa_atexit@plt+0x96b4> │ │ │ │ @@ -9640,19 +9640,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - streq r6, [r6, #-332]! @ 0xfffffeb4 │ │ │ │ + streq r5, [r6, #-340]! @ 0xfffffeac │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - streq r6, [r6, #-380]! @ 0xfffffe84 │ │ │ │ + streq r5, [r6, #-388]! @ 0xfffffe7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16610 <__cxa_atexit@plt+0x9710> │ │ │ │ @@ -9666,17 +9666,17 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - streq r6, [r6, #-240]! @ 0xffffff10 │ │ │ │ + streq r5, [r6, #-248]! @ 0xffffff08 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ @@ -9687,34 +9687,34 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ stmib r5, {r3, r9, sl} │ │ │ │ ldr r2, [pc, #40] @ 1668c <__cxa_atexit@plt+0x978c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r3 │ │ │ │ - b 17ada6c <__cxa_atexit@plt+0x17a0b6c> │ │ │ │ + b 3fe94c <__cxa_atexit@plt+0x3f1a4c> │ │ │ │ ldr r7, [pc, #24] @ 16690 <__cxa_atexit@plt+0x9790> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - streq r6, [r6, #-128]! @ 0xffffff80 │ │ │ │ - strbteq lr, [lr], #20 │ │ │ │ - strbteq sp, [lr], #4064 @ 0xfe0 │ │ │ │ + streq r5, [r6, #-136]! @ 0xffffff78 │ │ │ │ + strbteq sp, [lr], #20 │ │ │ │ + strbteq ip, [lr], #4064 @ 0xfe0 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 166b4 <__cxa_atexit@plt+0x97b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sp, [lr], #4028 @ 0xfbc │ │ │ │ + strbteq ip, [lr], #4028 @ 0xfbc │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r5 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #64 @ 0x40 │ │ │ │ cmp r7, r3 │ │ │ │ @@ -9724,15 +9724,15 @@ │ │ │ │ blt 16758 <__cxa_atexit@plt+0x9858> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ mov r5, r9 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 4001d4 <__cxa_atexit@plt+0x3f32d4> │ │ │ │ + bl 3fe95c <__cxa_atexit@plt+0x3f1a5c> │ │ │ │ ldr r3, [pc, #260] @ 16810 <__cxa_atexit@plt+0x9910> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #28] │ │ │ │ rsb r2, r0, #0 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ @@ -9745,15 +9745,15 @@ │ │ │ │ ldr r2, [r9, #8] │ │ │ │ ldr r1, [r9, #12] │ │ │ │ add r2, r2, r1 │ │ │ │ str r3, [r9, #4] │ │ │ │ str r2, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ mov r9, r0 │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r7, [pc, #184] @ 16818 <__cxa_atexit@plt+0x9918> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r9, #8] │ │ │ │ ldr r2, [r9, #12] │ │ │ │ ldr r1, [r9, #16] │ │ │ │ ldr r0, [r9, #20] │ │ │ │ str r7, [r6, #24]! │ │ │ │ @@ -9783,46 +9783,46 @@ │ │ │ │ add lr, r6, #28 │ │ │ │ stm lr, {r5, r7, r8} │ │ │ │ add r5, r9, #36 @ 0x24 │ │ │ │ sub r8, r3, #11 │ │ │ │ ldr r7, [r9, #32] │ │ │ │ sub r9, r3, #59 @ 0x3b │ │ │ │ mov r6, r3 │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - streq r5, [r6, #-3948]! @ 0xfffff094 │ │ │ │ - streq r5, [r6, #-3920]! @ 0xfffff0b0 │ │ │ │ - streq r5, [r6, #-3920]! @ 0xfffff0b0 │ │ │ │ - streq r5, [r6, #-3916]! @ 0xfffff0b4 │ │ │ │ - streq r5, [r6, #-3876]! @ 0xfffff0dc │ │ │ │ - strbteq sp, [lr], #3636 @ 0xe34 │ │ │ │ + streq r4, [r6, #-3956]! @ 0xfffff08c │ │ │ │ + streq r4, [r6, #-3928]! @ 0xfffff0a8 │ │ │ │ + streq r4, [r6, #-3928]! @ 0xfffff0a8 │ │ │ │ + streq r4, [r6, #-3924]! @ 0xfffff0ac │ │ │ │ + streq r4, [r6, #-3884]! @ 0xfffff0d4 │ │ │ │ + strbteq ip, [lr], #3636 @ 0xe34 │ │ │ │ andeq r0, r0, r7, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 16864 <__cxa_atexit@plt+0x9964> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r2, r2, r1 │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq sp, [lr], #3564 @ 0xdec │ │ │ │ + strbteq ip, [lr], #3564 @ 0xdec │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16954 <__cxa_atexit@plt+0x9a54> │ │ │ │ ldr r3, [pc, #328] @ 169d0 <__cxa_atexit@plt+0x9ad0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -9872,15 +9872,15 @@ │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ add r6, r5, #32 │ │ │ │ sub r8, r3, #11 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ sub r9, r3, #67 @ 0x43 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 169b8 <__cxa_atexit@plt+0x9ab8> │ │ │ │ ldr sl, [pc, #104] @ 169d4 <__cxa_atexit@plt+0x9ad4> │ │ │ │ add sl, pc, sl │ │ │ │ ldr lr, [pc, #100] @ 169d8 <__cxa_atexit@plt+0x9ad8> │ │ │ │ @@ -9895,34 +9895,34 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r9, [r6, #20] │ │ │ │ add r5, r5, #32 │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 169c4 <__cxa_atexit@plt+0x9ac4> │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - strbteq sp, [lr], #3268 @ 0xcc4 │ │ │ │ - streq r5, [r6, #-3444]! @ 0xfffff28c │ │ │ │ + strbteq ip, [lr], #3268 @ 0xcc4 │ │ │ │ + streq r4, [r6, #-3452]! @ 0xfffff284 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - streq r5, [r6, #-3624]! @ 0xfffff1d8 │ │ │ │ - strbteq sp, [lr], #3432 @ 0xd68 │ │ │ │ - streq r5, [r6, #-3576]! @ 0xfffff208 │ │ │ │ - streq r5, [r6, #-3560]! @ 0xfffff218 │ │ │ │ - streq r5, [r6, #-3552]! @ 0xfffff220 │ │ │ │ - streq r5, [r6, #-3528]! @ 0xfffff238 │ │ │ │ - strbteq sp, [lr], #3136 @ 0xc40 │ │ │ │ + streq r4, [r6, #-3632]! @ 0xfffff1d0 │ │ │ │ + strbteq ip, [lr], #3432 @ 0xd68 │ │ │ │ + streq r4, [r6, #-3584]! @ 0xfffff200 │ │ │ │ + streq r4, [r6, #-3568]! @ 0xfffff210 │ │ │ │ + streq r4, [r6, #-3560]! @ 0xfffff218 │ │ │ │ + streq r4, [r6, #-3536]! @ 0xfffff230 │ │ │ │ + strbteq ip, [lr], #3136 @ 0xc40 │ │ │ │ andeq r0, r0, r7, lsr #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16ac0 <__cxa_atexit@plt+0x9bc0> │ │ │ │ @@ -9963,28 +9963,28 @@ │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ add r3, r5, #32 │ │ │ │ sub r8, r6, #11 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ sub r9, r6, #67 @ 0x43 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ - streq r5, [r6, #-3256]! @ 0xfffff348 │ │ │ │ - strbteq sp, [lr], #3064 @ 0xbf8 │ │ │ │ - streq r5, [r6, #-3208]! @ 0xfffff378 │ │ │ │ - streq r5, [r6, #-3192]! @ 0xfffff388 │ │ │ │ - streq r5, [r6, #-3184]! @ 0xfffff390 │ │ │ │ - streq r5, [r6, #-3160]! @ 0xfffff3a8 │ │ │ │ + streq r4, [r6, #-3264]! @ 0xfffff340 │ │ │ │ + strbteq ip, [lr], #3064 @ 0xbf8 │ │ │ │ + streq r4, [r6, #-3216]! @ 0xfffff370 │ │ │ │ + streq r4, [r6, #-3200]! @ 0xfffff380 │ │ │ │ + streq r4, [r6, #-3192]! @ 0xfffff388 │ │ │ │ + streq r4, [r6, #-3168]! @ 0xfffff3a0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 17090 <__cxa_atexit@plt+0xa190> │ │ │ │ - strbteq sp, [lr], #3028 @ 0xbd4 │ │ │ │ + strbteq ip, [lr], #3028 @ 0xbd4 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16b48 <__cxa_atexit@plt+0x9c48> │ │ │ │ ldr r2, [pc, #64] @ 16b50 <__cxa_atexit@plt+0x9c50> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -10001,16 +10001,16 @@ │ │ │ │ b 16b64 <__cxa_atexit@plt+0x9c64> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - streq r5, [r6, #-2932]! @ 0xfffff48c │ │ │ │ - strbteq sp, [lr], #2924 @ 0xb6c │ │ │ │ + streq r4, [r6, #-2940]! @ 0xfffff484 │ │ │ │ + strbteq ip, [lr], #2924 @ 0xb6c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 16bdc <__cxa_atexit@plt+0x9cdc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -10039,30 +10039,30 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #56] @ 16c1c <__cxa_atexit@plt+0x9d1c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r5, [pc, #40] @ 16c20 <__cxa_atexit@plt+0x9d20> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #32] @ 16c24 <__cxa_atexit@plt+0x9d24> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - strbteq sp, [lr], #2604 @ 0xa2c │ │ │ │ + strbteq ip, [lr], #2604 @ 0xa2c │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - streq r5, [r6, #-2768]! @ 0xfffff530 │ │ │ │ - strbteq sp, [lr], #2716 @ 0xa9c │ │ │ │ + streq r4, [r6, #-2776]! @ 0xfffff528 │ │ │ │ + strbteq ip, [lr], #2716 @ 0xa9c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ cmp r2, r1 │ │ │ │ bne 16c74 <__cxa_atexit@plt+0x9d74> │ │ │ │ @@ -10077,57 +10077,57 @@ │ │ │ │ bne 16c88 <__cxa_atexit@plt+0x9d88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #56] @ 16cb4 <__cxa_atexit@plt+0x9db4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r3, #12] │ │ │ │ add r5, r3, #16 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r3, [pc, #28] @ 16cac <__cxa_atexit@plt+0x9dac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 16cb0 <__cxa_atexit@plt+0x9db0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - streq r5, [r6, #-2616]! @ 0xfffff5c8 │ │ │ │ - strbteq sp, [lr], #2452 @ 0x994 │ │ │ │ - strbteq sp, [lr], #2572 @ 0xa0c │ │ │ │ + streq r4, [r6, #-2624]! @ 0xfffff5c0 │ │ │ │ + strbteq ip, [lr], #2452 @ 0x994 │ │ │ │ + strbteq ip, [lr], #2572 @ 0xa0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16ce4 <__cxa_atexit@plt+0x9de4> │ │ │ │ ldr r9, [pc, #52] @ 16d0c <__cxa_atexit@plt+0x9e0c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r3, [pc, #24] @ 16d04 <__cxa_atexit@plt+0x9e04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 16d08 <__cxa_atexit@plt+0x9e08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - streq r5, [r6, #-2524]! @ 0xfffff624 │ │ │ │ - strbteq sp, [lr], #2360 @ 0x938 │ │ │ │ - strbteq sp, [lr], #2284 @ 0x8ec │ │ │ │ + streq r4, [r6, #-2532]! @ 0xfffff61c │ │ │ │ + strbteq ip, [lr], #2360 @ 0x938 │ │ │ │ + strbteq ip, [lr], #2284 @ 0x8ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ - strbteq sp, [lr], #2452 @ 0x994 │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ + strbteq ip, [lr], #2452 @ 0x994 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16df0 <__cxa_atexit@plt+0x9ef0> │ │ │ │ ldr r2, [pc, #192] @ 16e10 <__cxa_atexit@plt+0x9f10> │ │ │ │ @@ -10139,15 +10139,15 @@ │ │ │ │ str r7, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ ands r2, r8, #3 │ │ │ │ beq 16d80 <__cxa_atexit@plt+0x9e80> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ cmp r2, #2 │ │ │ │ bne 16d90 <__cxa_atexit@plt+0x9e90> │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -10167,36 +10167,36 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r8, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - streq r5, [r6, #-2348]! @ 0xfffff6d4 │ │ │ │ - strbteq sp, [lr], #2216 @ 0x8a8 │ │ │ │ + streq r4, [r6, #-2356]! @ 0xfffff6cc │ │ │ │ + strbteq ip, [lr], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16e44 <__cxa_atexit@plt+0x9f44> │ │ │ │ add r5, r5, #16 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 16ea8 <__cxa_atexit@plt+0x9fa8> │ │ │ │ ldr lr, [pc, #96] @ 16ebc <__cxa_atexit@plt+0x9fbc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r8, #3] │ │ │ │ @@ -10213,42 +10213,42 @@ │ │ │ │ str lr, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - streq r5, [r6, #-2168]! @ 0xfffff788 │ │ │ │ - strbteq sp, [lr], #1848 @ 0x738 │ │ │ │ + streq r4, [r6, #-2176]! @ 0xfffff780 │ │ │ │ + strbteq ip, [lr], #1848 @ 0x738 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16f00 <__cxa_atexit@plt+0xa000> │ │ │ │ ldr r2, [pc, #36] @ 16f08 <__cxa_atexit@plt+0xa008> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 16f0c <__cxa_atexit@plt+0xa00c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r5, [r6, #-1976]! @ 0xfffff848 │ │ │ │ - streq r5, [r6, #-2020]! @ 0xfffff81c │ │ │ │ - strbteq sp, [lr], #1768 @ 0x6e8 │ │ │ │ + streq r4, [r6, #-1984]! @ 0xfffff840 │ │ │ │ + streq r4, [r6, #-2028]! @ 0xfffff814 │ │ │ │ + strbteq ip, [lr], #1768 @ 0x6e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16fb4 <__cxa_atexit@plt+0xa0b4> │ │ │ │ ldr r2, [pc, #160] @ 16fd4 <__cxa_atexit@plt+0xa0d4> │ │ │ │ @@ -10256,15 +10256,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ands r2, r8, #3 │ │ │ │ beq 16f54 <__cxa_atexit@plt+0xa054> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 16f64 <__cxa_atexit@plt+0xa064> │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -10280,36 +10280,36 @@ │ │ │ │ str r3, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r8, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - streq r5, [r6, #-1888]! @ 0xfffff8a0 │ │ │ │ - strbteq sp, [lr], #1564 @ 0x61c │ │ │ │ + streq r4, [r6, #-1896]! @ 0xfffff898 │ │ │ │ + strbteq ip, [lr], #1564 @ 0x61c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17008 <__cxa_atexit@plt+0xa108> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1705c <__cxa_atexit@plt+0xa15c> │ │ │ │ ldr lr, [pc, #80] @ 17070 <__cxa_atexit@plt+0xa170> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r8, #3] │ │ │ │ @@ -10322,25 +10322,25 @@ │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - streq r5, [r6, #-1724]! @ 0xfffff944 │ │ │ │ + streq r4, [r6, #-1732]! @ 0xfffff93c │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ - strbteq sp, [lr], #1616 @ 0x650 │ │ │ │ + strbteq ip, [lr], #1616 @ 0x650 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 170cc <__cxa_atexit@plt+0xa1cc> │ │ │ │ ldr r0, [pc, #64] @ 170e4 <__cxa_atexit@plt+0xa1e4> │ │ │ │ @@ -10350,24 +10350,24 @@ │ │ │ │ ldr r1, [r8, #11] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r1 │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r7, [pc, #20] @ 170e8 <__cxa_atexit@plt+0xa1e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq sp, [lr], #1560 @ 0x618 │ │ │ │ - strbteq sp, [lr], #1512 @ 0x5e8 │ │ │ │ + strbteq ip, [lr], #1560 @ 0x618 │ │ │ │ + strbteq ip, [lr], #1512 @ 0x5e8 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1713c <__cxa_atexit@plt+0xa23c> │ │ │ │ ldr r3, [pc, #376] @ 17284 <__cxa_atexit@plt+0xa384> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -10378,15 +10378,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #348] @ 17288 <__cxa_atexit@plt+0xa388> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp sl, r3 │ │ │ │ bcc 17214 <__cxa_atexit@plt+0xa314> │ │ │ │ ldr r1, [pc, #276] @ 17268 <__cxa_atexit@plt+0xa368> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [pc, #272] @ 1726c <__cxa_atexit@plt+0xa36c> │ │ │ │ @@ -10430,62 +10430,62 @@ │ │ │ │ stm r5, {r6, r9} │ │ │ │ str r0, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ ldr r6, [pc, #144] @ 17290 <__cxa_atexit@plt+0xa390> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 17ada6c <__cxa_atexit@plt+0x17a0b6c> │ │ │ │ + b 3fe94c <__cxa_atexit@plt+0x3f1a4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #84] @ 17280 <__cxa_atexit@plt+0xa380> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #48] @ 1727c <__cxa_atexit@plt+0xa37c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r9, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ bx r1 │ │ │ │ - strbteq sp, [lr], #1352 @ 0x548 │ │ │ │ - strbteq sp, [lr], #1368 @ 0x558 │ │ │ │ - streq r5, [r6, #-1416]! @ 0xfffffa78 │ │ │ │ - streq r5, [r6, #-1380]! @ 0xfffffa9c │ │ │ │ + strbteq ip, [lr], #1352 @ 0x548 │ │ │ │ + strbteq ip, [lr], #1368 @ 0x558 │ │ │ │ + streq r4, [r6, #-1424]! @ 0xfffffa70 │ │ │ │ + streq r4, [r6, #-1388]! @ 0xfffffa94 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - strbteq sp, [lr], #1088 @ 0x440 │ │ │ │ + strbteq ip, [lr], #1088 @ 0x440 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ @ instruction: 0xfffff4b0 │ │ │ │ - streq r5, [r6, #-1252]! @ 0xfffffb1c │ │ │ │ - strbteq sp, [lr], #1088 @ 0x440 │ │ │ │ + streq r4, [r6, #-1260]! @ 0xfffffb14 │ │ │ │ + strbteq ip, [lr], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 172c0 <__cxa_atexit@plt+0xa3c0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq sp, [lr], #1040 @ 0x410 │ │ │ │ + strbteq ip, [lr], #1040 @ 0x410 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 17458 <__cxa_atexit@plt+0xa558> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -10509,15 +10509,15 @@ │ │ │ │ str r1, [r5, #4]! │ │ │ │ str r9, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r3, [pc, #464] @ 17510 <__cxa_atexit@plt+0xa610> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 17ada6c <__cxa_atexit@plt+0x17a0b6c> │ │ │ │ + b 3fe94c <__cxa_atexit@plt+0x3f1a4c> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr r2, [pc, #384] @ 174d4 <__cxa_atexit@plt+0xa5d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ ldr r8, [pc, #372] @ 174d8 <__cxa_atexit@plt+0xa5d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ @@ -10577,19 +10577,19 @@ │ │ │ │ ldr r6, [sp] │ │ │ │ str r6, [r5, #16] │ │ │ │ ldr r6, [pc, #192] @ 17508 <__cxa_atexit@plt+0xa608> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ - b 17ada6c <__cxa_atexit@plt+0x17a0b6c> │ │ │ │ + b 3fe94c <__cxa_atexit@plt+0x3f1a4c> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #144] @ 17500 <__cxa_atexit@plt+0xa600> │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5, #8]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @@ -10598,42 +10598,42 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ mov r7, ip │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #64] @ 174f4 <__cxa_atexit@plt+0xa5f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r9, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r6, [sp] │ │ │ │ str r6, [r5, #16] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ bx r1 │ │ │ │ - streq r5, [r6, #-928]! @ 0xfffffc60 │ │ │ │ - streq r5, [r6, #-904]! @ 0xfffffc78 │ │ │ │ - streq r5, [r6, #-900]! @ 0xfffffc7c │ │ │ │ - streq r5, [r6, #-876]! @ 0xfffffc94 │ │ │ │ - streq r5, [r6, #-832]! @ 0xfffffcc0 │ │ │ │ - streq r5, [r6, #-880]! @ 0xfffffc90 │ │ │ │ - strbteq sp, [lr], #752 @ 0x2f0 │ │ │ │ + streq r4, [r6, #-936]! @ 0xfffffc58 │ │ │ │ + streq r4, [r6, #-912]! @ 0xfffffc70 │ │ │ │ + streq r4, [r6, #-908]! @ 0xfffffc74 │ │ │ │ + streq r4, [r6, #-884]! @ 0xfffffc8c │ │ │ │ + streq r4, [r6, #-840]! @ 0xfffffcb8 │ │ │ │ + streq r4, [r6, #-888]! @ 0xfffffc88 │ │ │ │ + strbteq ip, [lr], #752 @ 0x2f0 │ │ │ │ @ instruction: 0xfffff92c │ │ │ │ - strbteq sp, [lr], #472 @ 0x1d8 │ │ │ │ + strbteq ip, [lr], #472 @ 0x1d8 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - strbteq sp, [lr], #540 @ 0x21c │ │ │ │ + strbteq ip, [lr], #540 @ 0x21c │ │ │ │ @ instruction: 0xfffff26c │ │ │ │ - streq r5, [r6, #-668]! @ 0xfffffd64 │ │ │ │ + streq r4, [r6, #-676]! @ 0xfffffd5c │ │ │ │ @ instruction: 0xfffff374 │ │ │ │ - streq r5, [r6, #-932]! @ 0xfffffc5c │ │ │ │ - strbteq sp, [lr], #448 @ 0x1c0 │ │ │ │ + streq r4, [r6, #-940]! @ 0xfffffc54 │ │ │ │ + strbteq ip, [lr], #448 @ 0x1c0 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -10656,34 +10656,34 @@ │ │ │ │ ldr r3, [pc, #88] @ 175d4 <__cxa_atexit@plt+0xa6d4> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r9, sl} │ │ │ │ str r8, [r5, #12] │ │ │ │ ldr r3, [pc, #76] @ 175d8 <__cxa_atexit@plt+0xa6d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 17ada6c <__cxa_atexit@plt+0x17a0b6c> │ │ │ │ + b 3fe94c <__cxa_atexit@plt+0x3f1a4c> │ │ │ │ ldr r3, [pc, #52] @ 175d0 <__cxa_atexit@plt+0xa6d0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #24] @ 175cc <__cxa_atexit@plt+0xa6cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7f8 │ │ │ │ - strbteq sp, [lr], #216 @ 0xd8 │ │ │ │ + strbteq ip, [lr], #216 @ 0xd8 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffff120 │ │ │ │ - streq r5, [r6, #-344]! @ 0xfffffea8 │ │ │ │ - strbteq sp, [lr], #260 @ 0x104 │ │ │ │ + streq r4, [r6, #-352]! @ 0xfffffea0 │ │ │ │ + strbteq ip, [lr], #260 @ 0x104 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 17628 <__cxa_atexit@plt+0xa728> │ │ │ │ ldr r7, [pc, #56] @ 17638 <__cxa_atexit@plt+0xa738> │ │ │ │ @@ -10699,16 +10699,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1763c <__cxa_atexit@plt+0xa73c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq sp, [lr], #196 @ 0xc4 │ │ │ │ - strbteq sp, [lr], #164 @ 0xa4 │ │ │ │ + strbteq ip, [lr], #196 @ 0xc4 │ │ │ │ + strbteq ip, [lr], #164 @ 0xa4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ @@ -10732,29 +10732,29 @@ │ │ │ │ ldr r3, [pc, #72] @ 176f4 <__cxa_atexit@plt+0xa7f4> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r7, [r5, #12] │ │ │ │ str ip, [r5, #4] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #24] @ 176f0 <__cxa_atexit@plt+0xa7f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r5, {r7, ip, lr} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbteq sp, [lr], #20 │ │ │ │ + strbteq ip, [lr], #20 │ │ │ │ @ instruction: 0xfffffa48 │ │ │ │ - strbteq ip, [lr], #4076 @ 0xfec │ │ │ │ + strbteq fp, [lr], #4076 @ 0xfec │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ @@ -10767,30 +10767,30 @@ │ │ │ │ ldr r0, [pc, #52] @ 1776c <__cxa_atexit@plt+0xa86c> │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ stm r5, {r1, lr} │ │ │ │ str r7, [r5, #8] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r3, [pc, #24] @ 17770 <__cxa_atexit@plt+0xa870> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - strbteq ip, [lr], #3988 @ 0xf94 │ │ │ │ - strbteq ip, [lr], #4000 @ 0xfa0 │ │ │ │ + strbteq fp, [lr], #3988 @ 0xf94 │ │ │ │ + strbteq fp, [lr], #4000 @ 0xfa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 17840 <__cxa_atexit@plt+0xa940> │ │ │ │ - strbteq ip, [lr], #3980 @ 0xf8c │ │ │ │ + strbteq fp, [lr], #3980 @ 0xf8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 177f4 <__cxa_atexit@plt+0xa8f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -10808,31 +10808,31 @@ │ │ │ │ ldr r1, [pc, #60] @ 17818 <__cxa_atexit@plt+0xa918> │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b a54c3c <__cxa_atexit@plt+0xa47d3c> │ │ │ │ + b 189bf14 <__cxa_atexit@plt+0x188f014> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - streq r4, [r6, #-3796]! @ 0xfffff12c │ │ │ │ + streq r3, [r6, #-3804]! @ 0xfffff124 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 178e8 <__cxa_atexit@plt+0xa9e8> │ │ │ │ ldr r7, [pc, #188] @ 17910 <__cxa_atexit@plt+0xaa10> │ │ │ │ @@ -10879,22 +10879,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbteq ip, [lr], #3628 @ 0xe2c │ │ │ │ - streq r4, [r6, #-3552]! @ 0xfffff220 │ │ │ │ + strbteq fp, [lr], #3628 @ 0xe2c │ │ │ │ + streq r3, [r6, #-3560]! @ 0xfffff218 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - streq r4, [r6, #-3612]! @ 0xfffff1e4 │ │ │ │ - streq r4, [r6, #-3576]! @ 0xfffff208 │ │ │ │ - strbteq ip, [lr], #3564 @ 0xdec │ │ │ │ + streq r3, [r6, #-3620]! @ 0xfffff1dc │ │ │ │ + streq r3, [r6, #-3584]! @ 0xfffff200 │ │ │ │ + strbteq fp, [lr], #3564 @ 0xdec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1799c <__cxa_atexit@plt+0xaa9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -10923,20 +10923,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r4, [r6, #-3352]! @ 0xfffff2e8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r3, [r6, #-3360]! @ 0xfffff2e0 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - streq r4, [r6, #-3396]! @ 0xfffff2bc │ │ │ │ - streq r4, [r6, #-3360]! @ 0xfffff2e0 │ │ │ │ - strbteq ip, [lr], #3396 @ 0xd44 │ │ │ │ + streq r3, [r6, #-3404]! @ 0xfffff2b4 │ │ │ │ + streq r3, [r6, #-3368]! @ 0xfffff2d8 │ │ │ │ + strbteq fp, [lr], #3396 @ 0xd44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 17a00 <__cxa_atexit@plt+0xab00> │ │ │ │ ldr r3, [pc, #24] @ 17a0c <__cxa_atexit@plt+0xab0c> │ │ │ │ @@ -10959,58 +10959,58 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 17a4c <__cxa_atexit@plt+0xab4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - streq r4, [r6, #-3196]! @ 0xfffff384 │ │ │ │ - strbteq ip, [lr], #3268 @ 0xcc4 │ │ │ │ + streq r3, [r6, #-3204]! @ 0xfffff37c │ │ │ │ + strbteq fp, [lr], #3268 @ 0xcc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 17a90 <__cxa_atexit@plt+0xab90> │ │ │ │ ldr r3, [pc, #40] @ 17aa0 <__cxa_atexit@plt+0xaba0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 17aa4 <__cxa_atexit@plt+0xaba4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strteq r9, [r0], #62 @ 0x3e │ │ │ │ - strbteq ip, [lr], #3180 @ 0xc6c │ │ │ │ + strteq r8, [r0], #3390 @ 0xd3e │ │ │ │ + strbteq fp, [lr], #3180 @ 0xc6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 17ae4 <__cxa_atexit@plt+0xabe4> │ │ │ │ ldr r3, [pc, #36] @ 17af4 <__cxa_atexit@plt+0xabf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq ip, [lr], #3100 @ 0xc1c │ │ │ │ + strbteq fp, [lr], #3100 @ 0xc1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 17b40 <__cxa_atexit@plt+0xac40> │ │ │ │ @@ -11019,21 +11019,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #36] @ 17b54 <__cxa_atexit@plt+0xac54> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strteq r8, [r0], #3988 @ 0xf94 │ │ │ │ + strteq r8, [r0], #3220 @ 0xc94 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 17bb0 <__cxa_atexit@plt+0xacb0> │ │ │ │ @@ -11047,88 +11047,88 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r2] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 17bc0 <__cxa_atexit@plt+0xacc0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 17bd0 <__cxa_atexit@plt+0xacd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [lr], #2924 @ 0xb6c │ │ │ │ + strbteq fp, [lr], #2924 @ 0xb6c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - strbteq ip, [lr], #2884 @ 0xb44 │ │ │ │ + strbteq fp, [lr], #2884 @ 0xb44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ - strbteq ip, [lr], #2888 @ 0xb48 │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ + strbteq fp, [lr], #2888 @ 0xb48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 17c20 <__cxa_atexit@plt+0xad20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #16] @ 17c24 <__cxa_atexit@plt+0xad24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 400204 <__cxa_atexit@plt+0x3f3304> │ │ │ │ - streq r4, [r6, #-2804]! @ 0xfffff50c │ │ │ │ - streq r4, [r6, #-2728]! @ 0xfffff558 │ │ │ │ - strbteq ip, [lr], #2836 @ 0xb14 │ │ │ │ + b 3fe98c <__cxa_atexit@plt+0x3f1a8c> │ │ │ │ + streq r3, [r6, #-2812]! @ 0xfffff504 │ │ │ │ + streq r3, [r6, #-2736]! @ 0xfffff550 │ │ │ │ + strbteq fp, [lr], #2836 @ 0xb14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 17c68 <__cxa_atexit@plt+0xad68> │ │ │ │ ldr r3, [pc, #40] @ 17c78 <__cxa_atexit@plt+0xad78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 17c7c <__cxa_atexit@plt+0xad7c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - strteq r8, [r0], #3665 @ 0xe51 │ │ │ │ - strbteq ip, [lr], #2748 @ 0xabc │ │ │ │ + strteq r8, [r0], #2897 @ 0xb51 │ │ │ │ + strbteq fp, [lr], #2748 @ 0xabc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 17cbc <__cxa_atexit@plt+0xadbc> │ │ │ │ ldr r3, [pc, #36] @ 17ccc <__cxa_atexit@plt+0xadcc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq ip, [lr], #2668 @ 0xa6c │ │ │ │ + strbteq fp, [lr], #2668 @ 0xa6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17d34 <__cxa_atexit@plt+0xae34> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -11144,25 +11144,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 17d58 <__cxa_atexit@plt+0xae58> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - streq r4, [r6, #-2448]! @ 0xfffff670 │ │ │ │ - strteq r8, [r0], #3468 @ 0xd8c │ │ │ │ + streq r3, [r6, #-2456]! @ 0xfffff668 │ │ │ │ + strteq r8, [r0], #2700 @ 0xa8c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17d8c <__cxa_atexit@plt+0xae8c> │ │ │ │ ldr r2, [pc, #32] @ 17d9c <__cxa_atexit@plt+0xae9c> │ │ │ │ @@ -11172,26 +11172,26 @@ │ │ │ │ mov r8, sl │ │ │ │ b 3233c <__cxa_atexit@plt+0x2543c> │ │ │ │ ldr r7, [pc, #12] @ 17da0 <__cxa_atexit@plt+0xaea0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq ip, [lr], #2528 @ 0x9e0 │ │ │ │ - strbteq ip, [lr], #2488 @ 0x9b8 │ │ │ │ + strbteq fp, [lr], #2528 @ 0x9e0 │ │ │ │ + strbteq fp, [lr], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17dc8 <__cxa_atexit@plt+0xaec8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 12e227c <__cxa_atexit@plt+0x12d537c> │ │ │ │ + b 1fb107c <__cxa_atexit@plt+0x1fa417c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq ip, [lr], #2428 @ 0x97c │ │ │ │ + strbteq fp, [lr], #2428 @ 0x97c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -11206,15 +11206,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ - b a13354 <__cxa_atexit@plt+0xa06454> │ │ │ │ + b 185a62c <__cxa_atexit@plt+0x184d72c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 17e84 <__cxa_atexit@plt+0xaf84> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -11225,46 +11225,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r2] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r6, r3 │ │ │ │ b 17e94 <__cxa_atexit@plt+0xaf94> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, #8] @ 17ea8 <__cxa_atexit@plt+0xafa8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [lr], #2196 @ 0x894 │ │ │ │ + strbteq fp, [lr], #2196 @ 0x894 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17ee8 <__cxa_atexit@plt+0xafe8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 17ef0 <__cxa_atexit@plt+0xaff0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r4, [r6, #-1984]! @ 0xfffff840 │ │ │ │ + streq r3, [r6, #-1992]! @ 0xfffff838 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -11331,27 +11331,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -11362,29 +11362,29 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - strbteq ip, [lr], #1200 @ 0x4b0 │ │ │ │ + strbteq fp, [lr], #1200 @ 0x4b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 181dc <__cxa_atexit@plt+0xb2dc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 181d0 <__cxa_atexit@plt+0xb2d0> │ │ │ │ ldr r7, [pc, #300] @ 18210 <__cxa_atexit@plt+0xb310> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #296] @ 18214 <__cxa_atexit@plt+0xb314> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -11457,29 +11457,29 @@ │ │ │ │ ldr r6, [pc, #28] @ 1821c <__cxa_atexit@plt+0xb31c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - streq r4, [r6, #-1452]! @ 0xfffffa54 │ │ │ │ - strbteq ip, [lr], #884 @ 0x374 │ │ │ │ - streq r4, [r6, #-1212]! @ 0xfffffb44 │ │ │ │ + streq r3, [r6, #-1460]! @ 0xfffffa4c │ │ │ │ + strbteq fp, [lr], #884 @ 0x374 │ │ │ │ + streq r3, [r6, #-1220]! @ 0xfffffb3c │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ @ instruction: 0xffffdfc0 │ │ │ │ - strbteq ip, [lr], #1044 @ 0x414 │ │ │ │ - strbteq ip, [lr], #1020 @ 0x3fc │ │ │ │ - strbteq ip, [lr], #944 @ 0x3b0 │ │ │ │ - strbteq ip, [lr], #884 @ 0x374 │ │ │ │ - streq r4, [r6, #-1388]! @ 0xfffffa94 │ │ │ │ - streq r4, [r6, #-1380]! @ 0xfffffa9c │ │ │ │ - streq r4, [r6, #-1372]! @ 0xfffffaa4 │ │ │ │ - streq r4, [r6, #-1364]! @ 0xfffffaac │ │ │ │ - streq r4, [r6, #-1320]! @ 0xfffffad8 │ │ │ │ - streq r4, [r6, #-1316]! @ 0xfffffadc │ │ │ │ + strbteq fp, [lr], #1044 @ 0x414 │ │ │ │ + strbteq fp, [lr], #1020 @ 0x3fc │ │ │ │ + strbteq fp, [lr], #944 @ 0x3b0 │ │ │ │ + strbteq fp, [lr], #884 @ 0x374 │ │ │ │ + streq r3, [r6, #-1396]! @ 0xfffffa8c │ │ │ │ + streq r3, [r6, #-1388]! @ 0xfffffa94 │ │ │ │ + streq r3, [r6, #-1380]! @ 0xfffffa9c │ │ │ │ + streq r3, [r6, #-1372]! @ 0xfffffaa4 │ │ │ │ + streq r3, [r6, #-1328]! @ 0xfffffad0 │ │ │ │ + streq r3, [r6, #-1324]! @ 0xfffffad4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1827c <__cxa_atexit@plt+0xb37c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -11520,15 +11520,15 @@ │ │ │ │ b 17fb8 <__cxa_atexit@plt+0xb0b8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -11548,15 +11548,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 18380 <__cxa_atexit@plt+0xb480> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq ip, [lr], #1056 @ 0x420 │ │ │ │ + strbteq fp, [lr], #1056 @ 0x420 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 183c4 <__cxa_atexit@plt+0xb4c4> │ │ │ │ ldr r7, [pc, #48] @ 183d4 <__cxa_atexit@plt+0xb4d4> │ │ │ │ @@ -11570,15 +11570,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 183d8 <__cxa_atexit@plt+0xb4d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq ip, [lr], #968 @ 0x3c8 │ │ │ │ + strbteq fp, [lr], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 18448 <__cxa_atexit@plt+0xb548> │ │ │ │ mov r6, r7 │ │ │ │ @@ -11597,31 +11597,31 @@ │ │ │ │ bcc 18470 <__cxa_atexit@plt+0xb570> │ │ │ │ ldr r3, [pc, #84] @ 18488 <__cxa_atexit@plt+0xb588> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r5], #4 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r7, [pc, #52] @ 18484 <__cxa_atexit@plt+0xb584> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - streq r4, [r6, #-620]! @ 0xfffffd94 │ │ │ │ + streq r3, [r6, #-628]! @ 0xfffffd8c │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -11629,28 +11629,28 @@ │ │ │ │ ldr r3, [pc, #36] @ 184d4 <__cxa_atexit@plt+0xb5d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - strbteq ip, [lr], #676 @ 0x2a4 │ │ │ │ + strbteq fp, [lr], #676 @ 0x2a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 18548 <__cxa_atexit@plt+0xb648> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 18540 <__cxa_atexit@plt+0xb640> │ │ │ │ ldr r7, [pc, #96] @ 1856c <__cxa_atexit@plt+0xb66c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -11671,20 +11671,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 18570 <__cxa_atexit@plt+0xb670> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #20] @ 18574 <__cxa_atexit@plt+0xb674> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r4, [r6, #-396]! @ 0xfffffe74 │ │ │ │ - strbteq ip, [lr], #572 @ 0x23c │ │ │ │ - strbteq ip, [lr], #548 @ 0x224 │ │ │ │ + streq r3, [r6, #-404]! @ 0xfffffe6c │ │ │ │ + strbteq fp, [lr], #572 @ 0x23c │ │ │ │ + strbteq fp, [lr], #548 @ 0x224 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strbteq ip, [lr], #596 @ 0x254 │ │ │ │ - strbteq ip, [lr], #584 @ 0x248 │ │ │ │ + strbteq fp, [lr], #596 @ 0x254 │ │ │ │ + strbteq fp, [lr], #584 @ 0x248 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 185c4 <__cxa_atexit@plt+0xb6c4> │ │ │ │ ldr r7, [pc, #48] @ 185d4 <__cxa_atexit@plt+0xb6d4> │ │ │ │ @@ -11698,15 +11698,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 185d8 <__cxa_atexit@plt+0xb6d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq ip, [lr], #476 @ 0x1dc │ │ │ │ + strbteq fp, [lr], #476 @ 0x1dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1861c <__cxa_atexit@plt+0xb71c> │ │ │ │ ldr r7, [pc, #48] @ 1862c <__cxa_atexit@plt+0xb72c> │ │ │ │ @@ -11720,15 +11720,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 18630 <__cxa_atexit@plt+0xb730> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq ip, [lr], #388 @ 0x184 │ │ │ │ + strbteq fp, [lr], #388 @ 0x184 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 186b8 <__cxa_atexit@plt+0xb7b8> │ │ │ │ mov r6, r7 │ │ │ │ @@ -11753,32 +11753,32 @@ │ │ │ │ bcc 186e0 <__cxa_atexit@plt+0xb7e0> │ │ │ │ ldr r3, [pc, #88] @ 186fc <__cxa_atexit@plt+0xb7fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r5], #4 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r7, [pc, #56] @ 186f8 <__cxa_atexit@plt+0xb7f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - streq r3, [r6, #-4092]! @ 0xfffff004 │ │ │ │ + streq r3, [r6, #-4]! │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #88] @ 1876c <__cxa_atexit@plt+0xb86c> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ @@ -11792,21 +11792,21 @@ │ │ │ │ ldr r3, [pc, #52] @ 18770 <__cxa_atexit@plt+0xb870> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -11815,18 +11815,18 @@ │ │ │ │ ldr r3, [pc, #36] @ 187bc <__cxa_atexit@plt+0xb8bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18818 <__cxa_atexit@plt+0xb918> │ │ │ │ ldr r2, [pc, #88] @ 18834 <__cxa_atexit@plt+0xb934> │ │ │ │ @@ -11849,17 +11849,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1883c <__cxa_atexit@plt+0xb93c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r3, [r6, #-3776]! @ 0xfffff140 │ │ │ │ + streq r2, [r6, #-3784]! @ 0xfffff138 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbteq fp, [lr], #3968 @ 0xf80 │ │ │ │ + strbteq sl, [lr], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -11932,27 +11932,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #96] @ 18a34 <__cxa_atexit@plt+0xbb34> │ │ │ │ @@ -11970,21 +11970,21 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -11995,18 +11995,18 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 18b30 <__cxa_atexit@plt+0xbc30> │ │ │ │ @@ -12051,15 +12051,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - streq r3, [r6, #-3028]! @ 0xfffff42c │ │ │ │ + streq r2, [r6, #-3036]! @ 0xfffff424 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18b9c <__cxa_atexit@plt+0xbc9c> │ │ │ │ @@ -12069,15 +12069,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 18e04 <__cxa_atexit@plt+0xbf04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r3, [r6, #-2832]! @ 0xfffff4f0 │ │ │ │ + streq r2, [r6, #-2840]! @ 0xfffff4e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -12150,27 +12150,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #96] @ 18d9c <__cxa_atexit@plt+0xbe9c> │ │ │ │ @@ -12188,21 +12188,21 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -12213,18 +12213,18 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -12313,30 +12313,30 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 18c6c <__cxa_atexit@plt+0xbd6c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - strbteq fp, [lr], #1484 @ 0x5cc │ │ │ │ + strbteq sl, [lr], #1484 @ 0x5cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 19114 <__cxa_atexit@plt+0xc214> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 190fc <__cxa_atexit@plt+0xc1fc> │ │ │ │ ldr r7, [pc, #400] @ 19154 <__cxa_atexit@plt+0xc254> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #396] @ 19158 <__cxa_atexit@plt+0xc258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ @@ -12432,31 +12432,31 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ b 19108 <__cxa_atexit@plt+0xc208> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - streq r3, [r6, #-1740]! @ 0xfffff934 │ │ │ │ + streq r2, [r6, #-1748]! @ 0xfffff92c │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ @ instruction: 0xffffd0e0 │ │ │ │ - strbteq fp, [lr], #1332 @ 0x534 │ │ │ │ - strbteq fp, [lr], #1308 @ 0x51c │ │ │ │ - streq r3, [r6, #-1688]! @ 0xfffff968 │ │ │ │ - streq r3, [r6, #-1680]! @ 0xfffff970 │ │ │ │ - streq r3, [r6, #-1672]! @ 0xfffff978 │ │ │ │ - streq r3, [r6, #-1664]! @ 0xfffff980 │ │ │ │ - strbteq fp, [lr], #1148 @ 0x47c │ │ │ │ - strbteq fp, [lr], #1080 @ 0x438 │ │ │ │ - streq r3, [r6, #-1608]! @ 0xfffff9b8 │ │ │ │ - streq r3, [r6, #-1604]! @ 0xfffff9bc │ │ │ │ - strbteq fp, [lr], #1088 @ 0x440 │ │ │ │ - streq r3, [r6, #-1416]! @ 0xfffffa78 │ │ │ │ + strbteq sl, [lr], #1332 @ 0x534 │ │ │ │ + strbteq sl, [lr], #1308 @ 0x51c │ │ │ │ + streq r2, [r6, #-1696]! @ 0xfffff960 │ │ │ │ + streq r2, [r6, #-1688]! @ 0xfffff968 │ │ │ │ + streq r2, [r6, #-1680]! @ 0xfffff970 │ │ │ │ + streq r2, [r6, #-1672]! @ 0xfffff978 │ │ │ │ + strbteq sl, [lr], #1148 @ 0x47c │ │ │ │ + strbteq sl, [lr], #1080 @ 0x438 │ │ │ │ + streq r2, [r6, #-1616]! @ 0xfffff9b0 │ │ │ │ + streq r2, [r6, #-1612]! @ 0xfffff9b4 │ │ │ │ + strbteq sl, [lr], #1088 @ 0x440 │ │ │ │ + streq r2, [r6, #-1424]! @ 0xfffffa70 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 19224 <__cxa_atexit@plt+0xc324> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -12484,15 +12484,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 18e04 <__cxa_atexit@plt+0xbf04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -12512,15 +12512,15 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ sub r7, r6, #3 │ │ │ │ b 18e04 <__cxa_atexit@plt+0xbf04> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -12532,51 +12532,51 @@ │ │ │ │ tst r8, #3 │ │ │ │ beq 192e4 <__cxa_atexit@plt+0xc3e4> │ │ │ │ ldr r7, [pc, #52] @ 19308 <__cxa_atexit@plt+0xc408> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1930c <__cxa_atexit@plt+0xc40c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq fp, [lr], #1220 @ 0x4c4 │ │ │ │ + strbteq sl, [lr], #1220 @ 0x4c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 19330 <__cxa_atexit@plt+0xc430> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ cmp r7, #1 │ │ │ │ bne 1935c <__cxa_atexit@plt+0xc45c> │ │ │ │ ldr r8, [pc, #24] @ 1936c <__cxa_atexit@plt+0xc46c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, #1 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #4] @ 19368 <__cxa_atexit@plt+0xc468> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ - strteq r7, [r0], #1858 @ 0x742 │ │ │ │ - strteq r7, [r0], #1872 @ 0x750 │ │ │ │ - strbteq fp, [lr], #1108 @ 0x454 │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ + strteq r7, [r0], #1090 @ 0x442 │ │ │ │ + strteq r7, [r0], #1104 @ 0x450 │ │ │ │ + strbteq sl, [lr], #1108 @ 0x454 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 193cc <__cxa_atexit@plt+0xc4cc> │ │ │ │ ldr r2, [pc, #88] @ 193e8 <__cxa_atexit@plt+0xc4e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -12598,17 +12598,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 193f0 <__cxa_atexit@plt+0xc4f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r3, [r6, #-780]! @ 0xfffffcf4 │ │ │ │ + streq r2, [r6, #-788]! @ 0xfffffcec │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ - strbteq fp, [lr], #1008 @ 0x3f0 │ │ │ │ + strbteq sl, [lr], #1008 @ 0x3f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19478 <__cxa_atexit@plt+0xc578> │ │ │ │ ldr r2, [pc, #160] @ 194b0 <__cxa_atexit@plt+0xc5b0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -12647,19 +12647,19 @@ │ │ │ │ ldr r6, [pc, #32] @ 194b8 <__cxa_atexit@plt+0xc5b8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - streq r3, [r6, #-640]! @ 0xfffffd80 │ │ │ │ + streq r2, [r6, #-648]! @ 0xfffffd78 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - streq r3, [r6, #-660]! @ 0xfffffd6c │ │ │ │ + streq r2, [r6, #-668]! @ 0xfffffd64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 19508 <__cxa_atexit@plt+0xc608> │ │ │ │ sub r7, r3, #1 │ │ │ │ str r7, [r5] │ │ │ │ @@ -12680,17 +12680,17 @@ │ │ │ │ b 194d8 <__cxa_atexit@plt+0xc5d8> │ │ │ │ ldr r6, [pc, #20] @ 19534 <__cxa_atexit@plt+0xc634> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - streq r3, [r6, #-504]! @ 0xfffffe08 │ │ │ │ + streq r2, [r6, #-512]! @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12702,18 +12702,18 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19590 <__cxa_atexit@plt+0xc690> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - streq r3, [r6, #-392]! @ 0xfffffe78 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + streq r2, [r6, #-400]! @ 0xfffffe70 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - strbteq fp, [lr], #548 @ 0x224 │ │ │ │ + strbteq sl, [lr], #548 @ 0x224 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 195dc <__cxa_atexit@plt+0xc6dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -12729,16 +12729,16 @@ │ │ │ │ b 1962c <__cxa_atexit@plt+0xc72c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - streq r3, [r6, #-224]! @ 0xffffff20 │ │ │ │ - strbteq fp, [lr], #444 @ 0x1bc │ │ │ │ + streq r2, [r6, #-232]! @ 0xffffff18 │ │ │ │ + strbteq sl, [lr], #444 @ 0x1bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19624 <__cxa_atexit@plt+0xc724> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -12780,15 +12780,15 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbteq fp, [lr], #248 @ 0xf8 │ │ │ │ + strbteq sl, [lr], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 19700 <__cxa_atexit@plt+0xc800> │ │ │ │ ldr r3, [pc, #60] @ 1971c <__cxa_atexit@plt+0xc81c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -12804,15 +12804,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq fp, [lr], #152 @ 0x98 │ │ │ │ + strbteq sl, [lr], #152 @ 0x98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #3 │ │ │ │ bne 19790 <__cxa_atexit@plt+0xc890> │ │ │ │ ldr r3, [pc, #192] @ 19800 <__cxa_atexit@plt+0xc900> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -12859,20 +12859,20 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r2 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - streq r2, [r6, #-3964]! @ 0xfffff084 │ │ │ │ + streq r1, [r6, #-3972]! @ 0xfffff07c │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - streq r2, [r6, #-3788]! @ 0xfffff134 │ │ │ │ - strbteq sl, [lr], #4008 @ 0xfa8 │ │ │ │ + streq r1, [r6, #-3796]! @ 0xfffff12c │ │ │ │ + strbteq r9, [lr], #4008 @ 0xfa8 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 1984c <__cxa_atexit@plt+0xc94c> │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ @@ -12904,19 +12904,19 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r2 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r2, [r6, #-3756]! @ 0xfffff154 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r1, [r6, #-3764]! @ 0xfffff14c │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - streq r2, [r6, #-3608]! @ 0xfffff1e8 │ │ │ │ - strbteq sl, [lr], #3828 @ 0xef4 │ │ │ │ + streq r1, [r6, #-3616]! @ 0xfffff1e0 │ │ │ │ + strbteq r9, [lr], #3828 @ 0xef4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19904 <__cxa_atexit@plt+0xca04> │ │ │ │ ldr r7, [pc, #48] @ 19914 <__cxa_atexit@plt+0xca14> │ │ │ │ @@ -12930,16 +12930,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 19918 <__cxa_atexit@plt+0xca18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sl, [lr], #3776 @ 0xec0 │ │ │ │ - strbteq sl, [lr], #3752 @ 0xea8 │ │ │ │ + strbteq r9, [lr], #3776 @ 0xec0 │ │ │ │ + strbteq r9, [lr], #3752 @ 0xea8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 199d8 <__cxa_atexit@plt+0xcad8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -12990,25 +12990,25 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ - streq r2, [r6, #-3292]! @ 0xfffff324 │ │ │ │ - strbteq sl, [lr], #3476 @ 0xd94 │ │ │ │ + streq r1, [r6, #-3300]! @ 0xfffff31c │ │ │ │ + strbteq r9, [lr], #3476 @ 0xd94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19ab4 <__cxa_atexit@plt+0xcbb4> │ │ │ │ @@ -13035,30 +13035,30 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19ac0 <__cxa_atexit@plt+0xcbc0> │ │ │ │ stm r5, {r7, r8} │ │ │ │ mov r7, fp │ │ │ │ b 1962c <__cxa_atexit@plt+0xc72c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ - strbteq sl, [lr], #3316 @ 0xcf4 │ │ │ │ + strbteq r9, [lr], #3316 @ 0xcf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 19b48 <__cxa_atexit@plt+0xcc48> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 19b40 <__cxa_atexit@plt+0xcc40> │ │ │ │ ldr r7, [pc, #96] @ 19b6c <__cxa_atexit@plt+0xcc6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -13079,20 +13079,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 19b70 <__cxa_atexit@plt+0xcc70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #20] @ 19b74 <__cxa_atexit@plt+0xcc74> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r2, [r6, #-2956]! @ 0xfffff474 │ │ │ │ - strbteq sl, [lr], #3188 @ 0xc74 │ │ │ │ - strbteq sl, [lr], #3108 @ 0xc24 │ │ │ │ + streq r1, [r6, #-2964]! @ 0xfffff46c │ │ │ │ + strbteq r9, [lr], #3188 @ 0xc74 │ │ │ │ + strbteq r9, [lr], #3108 @ 0xc24 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - strbteq sl, [lr], #3156 @ 0xc54 │ │ │ │ - strbteq sl, [lr], #3144 @ 0xc48 │ │ │ │ + strbteq r9, [lr], #3156 @ 0xc54 │ │ │ │ + strbteq r9, [lr], #3144 @ 0xc48 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19be8 <__cxa_atexit@plt+0xcce8> │ │ │ │ @@ -13106,26 +13106,26 @@ │ │ │ │ ldr r1, [r8, #6] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r5, [pc, #48] @ 19c00 <__cxa_atexit@plt+0xcd00> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 19c04 <__cxa_atexit@plt+0xcd04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r2, [r6, #-2868]! @ 0xfffff4cc │ │ │ │ - strbteq sl, [lr], #3076 @ 0xc04 │ │ │ │ + streq r1, [r6, #-2876]! @ 0xfffff4c4 │ │ │ │ + strbteq r9, [lr], #3076 @ 0xc04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, #88] @ 19c74 <__cxa_atexit@plt+0xcd74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, sl} │ │ │ │ @@ -13139,23 +13139,23 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #36] @ 19c7c <__cxa_atexit@plt+0xcd7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - streq r2, [r6, #-2732]! @ 0xfffff554 │ │ │ │ + streq r1, [r6, #-2740]! @ 0xfffff54c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 19cc4 <__cxa_atexit@plt+0xcdc4> │ │ │ │ @@ -13164,21 +13164,21 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #24] @ 19cd4 <__cxa_atexit@plt+0xcdd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - streq r2, [r6, #-2632]! @ 0xfffff5b8 │ │ │ │ - strbteq sl, [lr], #2840 @ 0xb18 │ │ │ │ + streq r1, [r6, #-2640]! @ 0xfffff5b0 │ │ │ │ + strbteq r9, [lr], #2840 @ 0xb18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19d34 <__cxa_atexit@plt+0xce34> │ │ │ │ ldr r2, [pc, #88] @ 19d50 <__cxa_atexit@plt+0xce50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -13200,17 +13200,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 19d58 <__cxa_atexit@plt+0xce58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r2, [r6, #-2468]! @ 0xfffff65c │ │ │ │ + streq r1, [r6, #-2476]! @ 0xfffff654 │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ - strbteq sl, [lr], #2740 @ 0xab4 │ │ │ │ + strbteq r9, [lr], #2740 @ 0xab4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19de0 <__cxa_atexit@plt+0xcee0> │ │ │ │ ldr r2, [pc, #160] @ 19e18 <__cxa_atexit@plt+0xcf18> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -13249,19 +13249,19 @@ │ │ │ │ ldr r6, [pc, #32] @ 19e20 <__cxa_atexit@plt+0xcf20> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - streq r2, [r6, #-2328]! @ 0xfffff6e8 │ │ │ │ + streq r1, [r6, #-2336]! @ 0xfffff6e0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - streq r2, [r6, #-2348]! @ 0xfffff6d4 │ │ │ │ + streq r1, [r6, #-2356]! @ 0xfffff6cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 19e70 <__cxa_atexit@plt+0xcf70> │ │ │ │ sub r7, r3, #1 │ │ │ │ str r7, [r5] │ │ │ │ @@ -13282,17 +13282,17 @@ │ │ │ │ b 19e40 <__cxa_atexit@plt+0xcf40> │ │ │ │ ldr r6, [pc, #20] @ 19e9c <__cxa_atexit@plt+0xcf9c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - streq r2, [r6, #-2192]! @ 0xfffff770 │ │ │ │ + streq r1, [r6, #-2200]! @ 0xfffff768 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -13304,18 +13304,18 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19ef8 <__cxa_atexit@plt+0xcff8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - streq r2, [r6, #-2080]! @ 0xfffff7e0 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + streq r1, [r6, #-2088]! @ 0xfffff7d8 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - strbteq sl, [lr], #2236 @ 0x8bc │ │ │ │ + strbteq r9, [lr], #2236 @ 0x8bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19f44 <__cxa_atexit@plt+0xd044> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -13331,16 +13331,16 @@ │ │ │ │ b 19f94 <__cxa_atexit@plt+0xd094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - streq r2, [r6, #-1912]! @ 0xfffff888 │ │ │ │ - strbteq sl, [lr], #2132 @ 0x854 │ │ │ │ + streq r1, [r6, #-1920]! @ 0xfffff880 │ │ │ │ + strbteq r9, [lr], #2132 @ 0x854 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19f8c <__cxa_atexit@plt+0xd08c> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -13382,15 +13382,15 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbteq sl, [lr], #1936 @ 0x790 │ │ │ │ + strbteq r9, [lr], #1936 @ 0x790 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1a068 <__cxa_atexit@plt+0xd168> │ │ │ │ ldr r3, [pc, #60] @ 1a084 <__cxa_atexit@plt+0xd184> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -13406,15 +13406,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq sl, [lr], #1840 @ 0x730 │ │ │ │ + strbteq r9, [lr], #1840 @ 0x730 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #3 │ │ │ │ bne 1a0f8 <__cxa_atexit@plt+0xd1f8> │ │ │ │ ldr r3, [pc, #192] @ 1a168 <__cxa_atexit@plt+0xd268> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -13461,20 +13461,20 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r2 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - streq r2, [r6, #-1556]! @ 0xfffff9ec │ │ │ │ + streq r1, [r6, #-1564]! @ 0xfffff9e4 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - streq r2, [r6, #-1380]! @ 0xfffffa9c │ │ │ │ - strbteq sl, [lr], #1600 @ 0x640 │ │ │ │ + streq r1, [r6, #-1388]! @ 0xfffffa94 │ │ │ │ + strbteq r9, [lr], #1600 @ 0x640 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 1a1b4 <__cxa_atexit@plt+0xd2b4> │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ @@ -13506,19 +13506,19 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r2 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r2, [r6, #-1348]! @ 0xfffffabc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r1, [r6, #-1356]! @ 0xfffffab4 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - streq r2, [r6, #-1200]! @ 0xfffffb50 │ │ │ │ - strbteq sl, [lr], #1420 @ 0x58c │ │ │ │ + streq r1, [r6, #-1208]! @ 0xfffffb48 │ │ │ │ + strbteq r9, [lr], #1420 @ 0x58c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a26c <__cxa_atexit@plt+0xd36c> │ │ │ │ ldr r7, [pc, #48] @ 1a27c <__cxa_atexit@plt+0xd37c> │ │ │ │ @@ -13532,16 +13532,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1a280 <__cxa_atexit@plt+0xd380> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sl, [lr], #1412 @ 0x584 │ │ │ │ - strbteq sl, [lr], #1388 @ 0x56c │ │ │ │ + strbteq r9, [lr], #1412 @ 0x584 │ │ │ │ + strbteq r9, [lr], #1388 @ 0x56c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1a340 <__cxa_atexit@plt+0xd440> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -13592,25 +13592,25 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ - streq r2, [r6, #-884]! @ 0xfffffc8c │ │ │ │ - strbteq sl, [lr], #1112 @ 0x458 │ │ │ │ + streq r1, [r6, #-892]! @ 0xfffffc84 │ │ │ │ + strbteq r9, [lr], #1112 @ 0x458 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a41c <__cxa_atexit@plt+0xd51c> │ │ │ │ @@ -13637,30 +13637,30 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a428 <__cxa_atexit@plt+0xd528> │ │ │ │ stm r5, {r7, r8} │ │ │ │ mov r7, fp │ │ │ │ b 19f94 <__cxa_atexit@plt+0xd094> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ - strbteq sl, [lr], #952 @ 0x3b8 │ │ │ │ + strbteq r9, [lr], #952 @ 0x3b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1a4b0 <__cxa_atexit@plt+0xd5b0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1a4a8 <__cxa_atexit@plt+0xd5a8> │ │ │ │ ldr r7, [pc, #96] @ 1a4d4 <__cxa_atexit@plt+0xd5d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -13681,29 +13681,29 @@ │ │ │ │ ldr r7, [pc, #24] @ 1a4d8 <__cxa_atexit@plt+0xd5d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #20] @ 1a4dc <__cxa_atexit@plt+0xd5dc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r2, [r6, #-548]! @ 0xfffffddc │ │ │ │ - strbteq sl, [lr], #824 @ 0x338 │ │ │ │ - strbteq sl, [lr], #740 @ 0x2e4 │ │ │ │ + streq r1, [r6, #-556]! @ 0xfffffdd4 │ │ │ │ + strbteq r9, [lr], #824 @ 0x338 │ │ │ │ + strbteq r9, [lr], #740 @ 0x2e4 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - strbteq sl, [lr], #788 @ 0x314 │ │ │ │ - strbteq sl, [lr], #776 @ 0x308 │ │ │ │ - strbteq sl, [lr], #812 @ 0x32c │ │ │ │ + strbteq r9, [lr], #788 @ 0x314 │ │ │ │ + strbteq r9, [lr], #776 @ 0x308 │ │ │ │ + strbteq r9, [lr], #812 @ 0x32c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a550 <__cxa_atexit@plt+0xd650> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1a548 <__cxa_atexit@plt+0xd648> │ │ │ │ ldr r3, [pc, #56] @ 1a558 <__cxa_atexit@plt+0xd658> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #52] @ 1a55c <__cxa_atexit@plt+0xd65c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -13715,33 +13715,33 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq sl, [lr], #624 @ 0x270 │ │ │ │ - streq r2, [r6, #-356]! @ 0xfffffe9c │ │ │ │ - strbteq sl, [lr], #596 @ 0x254 │ │ │ │ - strbteq sl, [lr], #672 @ 0x2a0 │ │ │ │ + strbteq r9, [lr], #624 @ 0x270 │ │ │ │ + streq r1, [r6, #-364]! @ 0xfffffe94 │ │ │ │ + strbteq r9, [lr], #596 @ 0x254 │ │ │ │ + strbteq r9, [lr], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 1a59c <__cxa_atexit@plt+0xd69c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 1a5a0 <__cxa_atexit@plt+0xd6a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 1a5a4 <__cxa_atexit@plt+0xd6a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq sl, [lr], #652 @ 0x28c │ │ │ │ - strbteq sl, [lr], #636 @ 0x27c │ │ │ │ + strbteq r9, [lr], #652 @ 0x28c │ │ │ │ + strbteq r9, [lr], #636 @ 0x27c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1a610 <__cxa_atexit@plt+0xd710> │ │ │ │ @@ -13755,66 +13755,66 @@ │ │ │ │ ldr r3, [r8, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [pc, #56] @ 1a62c <__cxa_atexit@plt+0xd72c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, sl │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1a630 <__cxa_atexit@plt+0xd730> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff630 │ │ │ │ - streq r2, [r6, #-272]! @ 0xfffffef0 │ │ │ │ - strbteq sl, [lr], #476 @ 0x1dc │ │ │ │ - strbteq sl, [lr], #500 @ 0x1f4 │ │ │ │ + streq r1, [r6, #-280]! @ 0xfffffee8 │ │ │ │ + strbteq r9, [lr], #476 @ 0x1dc │ │ │ │ + strbteq r9, [lr], #500 @ 0x1f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1a694 <__cxa_atexit@plt+0xd794> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1a68c <__cxa_atexit@plt+0xd78c> │ │ │ │ ldr r9, [pc, #52] @ 1a69c <__cxa_atexit@plt+0xd79c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ 1a6a0 <__cxa_atexit@plt+0xd7a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 1a6a4 <__cxa_atexit@plt+0xd7a4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400224 <__cxa_atexit@plt+0x3f3324> │ │ │ │ + b 3fe9ac <__cxa_atexit@plt+0x3f1aac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [lr], #456 @ 0x1c8 │ │ │ │ - streq r2, [r6, #-40]! @ 0xffffffd8 │ │ │ │ - streq r2, [r6, #-132]! @ 0xffffff7c │ │ │ │ - strbteq sl, [lr], #416 @ 0x1a0 │ │ │ │ + strbteq r9, [lr], #456 @ 0x1c8 │ │ │ │ + streq r1, [r6, #-48]! @ 0xffffffd0 │ │ │ │ + streq r1, [r6, #-140]! @ 0xffffff74 │ │ │ │ + strbteq r9, [lr], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a70c <__cxa_atexit@plt+0xd80c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1a704 <__cxa_atexit@plt+0xd804> │ │ │ │ ldr r3, [pc, #56] @ 1a714 <__cxa_atexit@plt+0xd814> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #52] @ 1a718 <__cxa_atexit@plt+0xd818> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -13826,33 +13826,33 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq sl, [lr], #256 @ 0x100 │ │ │ │ - streq r1, [r6, #-4008]! @ 0xfffff058 │ │ │ │ - strbteq sl, [lr], #228 @ 0xe4 │ │ │ │ - strbteq sl, [lr], #276 @ 0x114 │ │ │ │ + strbteq r9, [lr], #256 @ 0x100 │ │ │ │ + streq r0, [r6, #-4016]! @ 0xfffff050 │ │ │ │ + strbteq r9, [lr], #228 @ 0xe4 │ │ │ │ + strbteq r9, [lr], #276 @ 0x114 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 1a758 <__cxa_atexit@plt+0xd858> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 1a75c <__cxa_atexit@plt+0xd85c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 1a760 <__cxa_atexit@plt+0xd860> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq sl, [lr], #256 @ 0x100 │ │ │ │ - strbteq sl, [lr], #240 @ 0xf0 │ │ │ │ + strbteq r9, [lr], #256 @ 0x100 │ │ │ │ + strbteq r9, [lr], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1a7cc <__cxa_atexit@plt+0xd8cc> │ │ │ │ @@ -13866,73 +13866,73 @@ │ │ │ │ ldr r3, [r8, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [pc, #56] @ 1a7e8 <__cxa_atexit@plt+0xd8e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, sl │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1a7ec <__cxa_atexit@plt+0xd8ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff474 │ │ │ │ - streq r1, [r6, #-3924]! @ 0xfffff0ac │ │ │ │ - strbteq sl, [lr], #32 │ │ │ │ - strbteq sl, [lr], #104 @ 0x68 │ │ │ │ + streq r0, [r6, #-3932]! @ 0xfffff0a4 │ │ │ │ + strbteq r9, [lr], #32 │ │ │ │ + strbteq r9, [lr], #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1a850 <__cxa_atexit@plt+0xd950> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1a848 <__cxa_atexit@plt+0xd948> │ │ │ │ ldr r3, [pc, #52] @ 1a858 <__cxa_atexit@plt+0xd958> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 1a85c <__cxa_atexit@plt+0xd95c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1a860 <__cxa_atexit@plt+0xd960> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [lr], #3992 @ 0xf98 │ │ │ │ - strbteq sl, [lr], #52 @ 0x34 │ │ │ │ - streq r1, [r6, #-3684]! @ 0xfffff19c │ │ │ │ - strbteq sl, [lr], #20 │ │ │ │ + strbteq r8, [lr], #3992 @ 0xf98 │ │ │ │ + strbteq r9, [lr], #52 @ 0x34 │ │ │ │ + streq r0, [r6, #-3692]! @ 0xfffff194 │ │ │ │ + strbteq r9, [lr], #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a898 <__cxa_atexit@plt+0xd998> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1a8a0 <__cxa_atexit@plt+0xd9a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1a954 <__cxa_atexit@plt+0xda54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r1, [r6, #-3604]! @ 0xfffff1ec │ │ │ │ + streq r0, [r6, #-3612]! @ 0xfffff1e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a918 <__cxa_atexit@plt+0xda18> │ │ │ │ ldr r2, [pc, #116] @ 1a934 <__cxa_atexit@plt+0xda34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -13949,31 +13949,31 @@ │ │ │ │ beq 1a908 <__cxa_atexit@plt+0xda08> │ │ │ │ ldr r5, [pc, #72] @ 1a93c <__cxa_atexit@plt+0xda3c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1a940 <__cxa_atexit@plt+0xda40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r1, [r6, #-3548]! @ 0xfffff224 │ │ │ │ + streq r0, [r6, #-3556]! @ 0xfffff21c │ │ │ │ @ instruction: 0xffffea38 │ │ │ │ @ instruction: 0xffffea44 │ │ │ │ - strbteq r9, [lr], #3732 @ 0xe94 │ │ │ │ - strbteq r9, [lr], #3872 @ 0xf20 │ │ │ │ + strbteq r8, [lr], #3732 @ 0xe94 │ │ │ │ + strbteq r8, [lr], #3872 @ 0xf20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1aa00 <__cxa_atexit@plt+0xdb00> │ │ │ │ ldr r7, [pc, #192] @ 1aa28 <__cxa_atexit@plt+0xdb28> │ │ │ │ @@ -14021,23 +14021,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbteq r9, [lr], #3704 @ 0xe78 │ │ │ │ - strbteq r9, [lr], #3708 @ 0xe7c │ │ │ │ - strbteq r9, [lr], #3700 @ 0xe74 │ │ │ │ + strbteq r8, [lr], #3704 @ 0xe78 │ │ │ │ + strbteq r8, [lr], #3708 @ 0xe7c │ │ │ │ + strbteq r8, [lr], #3700 @ 0xe74 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - streq r1, [r6, #-3324]! @ 0xfffff304 │ │ │ │ - strbteq r9, [lr], #3636 @ 0xe34 │ │ │ │ + streq r0, [r6, #-3332]! @ 0xfffff2fc │ │ │ │ + strbteq r8, [lr], #3636 @ 0xe34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1aabc <__cxa_atexit@plt+0xdbbc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -14068,30 +14068,30 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 1aae8 <__cxa_atexit@plt+0xdbe8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r9, [lr], #3500 @ 0xdac │ │ │ │ - strbteq r9, [lr], #3488 @ 0xda0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r8, [lr], #3500 @ 0xdac │ │ │ │ + strbteq r8, [lr], #3488 @ 0xda0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - streq r1, [r6, #-3100]! @ 0xfffff3e4 │ │ │ │ - strbteq r9, [lr], #3464 @ 0xd88 │ │ │ │ + streq r0, [r6, #-3108]! @ 0xfffff3dc │ │ │ │ + strbteq r8, [lr], #3464 @ 0xd88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1ab74 <__cxa_atexit@plt+0xdc74> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1ab68 <__cxa_atexit@plt+0xdc68> │ │ │ │ ldr r7, [pc, #104] @ 1ab98 <__cxa_atexit@plt+0xdc98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #-8] │ │ │ │ str r0, [r8, #-4] │ │ │ │ sub r3, r8, #12 │ │ │ │ @@ -14114,21 +14114,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1ab9c <__cxa_atexit@plt+0xdc9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #16] @ 1aba0 <__cxa_atexit@plt+0xdca0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq r1, [r6, #-2920]! @ 0xfffff498 │ │ │ │ - strbteq r9, [lr], #3320 @ 0xcf8 │ │ │ │ - strbteq r9, [lr], #3156 @ 0xc54 │ │ │ │ + streq r0, [r6, #-2928]! @ 0xfffff490 │ │ │ │ + strbteq r8, [lr], #3320 @ 0xcf8 │ │ │ │ + strbteq r8, [lr], #3156 @ 0xc54 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbteq r9, [lr], #3216 @ 0xc90 │ │ │ │ - strbteq r9, [lr], #3204 @ 0xc84 │ │ │ │ - strbteq r9, [lr], #3312 @ 0xcf0 │ │ │ │ + strbteq r8, [lr], #3216 @ 0xc90 │ │ │ │ + strbteq r8, [lr], #3204 @ 0xc84 │ │ │ │ + strbteq r8, [lr], #3312 @ 0xcf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ac0c <__cxa_atexit@plt+0xdd0c> │ │ │ │ ldr r2, [pc, #88] @ 1ac28 <__cxa_atexit@plt+0xdd28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -14150,17 +14150,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1ac30 <__cxa_atexit@plt+0xdd30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r1, [r6, #-2764]! @ 0xfffff534 │ │ │ │ + streq r0, [r6, #-2772]! @ 0xfffff52c │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ - strbteq r9, [lr], #3212 @ 0xc8c │ │ │ │ + strbteq r8, [lr], #3212 @ 0xc8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1acb8 <__cxa_atexit@plt+0xddb8> │ │ │ │ ldr r2, [pc, #160] @ 1acf0 <__cxa_atexit@plt+0xddf0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -14199,19 +14199,19 @@ │ │ │ │ ldr r6, [pc, #32] @ 1acf8 <__cxa_atexit@plt+0xddf8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - streq r1, [r6, #-2624]! @ 0xfffff5c0 │ │ │ │ + streq r0, [r6, #-2632]! @ 0xfffff5b8 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - streq r1, [r6, #-2644]! @ 0xfffff5ac │ │ │ │ + streq r0, [r6, #-2652]! @ 0xfffff5a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 1ad48 <__cxa_atexit@plt+0xde48> │ │ │ │ sub r7, r3, #1 │ │ │ │ str r7, [r5] │ │ │ │ @@ -14232,17 +14232,17 @@ │ │ │ │ b 1ad18 <__cxa_atexit@plt+0xde18> │ │ │ │ ldr r6, [pc, #20] @ 1ad74 <__cxa_atexit@plt+0xde74> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - streq r1, [r6, #-2488]! @ 0xfffff648 │ │ │ │ + streq r0, [r6, #-2496]! @ 0xfffff640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -14254,18 +14254,18 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1add0 <__cxa_atexit@plt+0xded0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - streq r1, [r6, #-2376]! @ 0xfffff6b8 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + streq r0, [r6, #-2384]! @ 0xfffff6b0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - strbteq r9, [lr], #2532 @ 0x9e4 │ │ │ │ + strbteq r8, [lr], #2532 @ 0x9e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ae1c <__cxa_atexit@plt+0xdf1c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -14281,16 +14281,16 @@ │ │ │ │ b 1ae6c <__cxa_atexit@plt+0xdf6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - streq r1, [r6, #-2208]! @ 0xfffff760 │ │ │ │ - strbteq r9, [lr], #2428 @ 0x97c │ │ │ │ + streq r0, [r6, #-2216]! @ 0xfffff758 │ │ │ │ + strbteq r8, [lr], #2428 @ 0x97c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ae64 <__cxa_atexit@plt+0xdf64> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -14332,15 +14332,15 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbteq r9, [lr], #2232 @ 0x8b8 │ │ │ │ + strbteq r8, [lr], #2232 @ 0x8b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1af40 <__cxa_atexit@plt+0xe040> │ │ │ │ ldr r3, [pc, #60] @ 1af5c <__cxa_atexit@plt+0xe05c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -14356,15 +14356,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [lr], #2136 @ 0x858 │ │ │ │ + strbteq r8, [lr], #2136 @ 0x858 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ beq 1af8c <__cxa_atexit@plt+0xe08c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -14411,20 +14411,20 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r2 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - streq r1, [r6, #-1832]! @ 0xfffff8d8 │ │ │ │ + streq r0, [r6, #-1840]! @ 0xfffff8d0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - streq r1, [r6, #-1676]! @ 0xfffff974 │ │ │ │ - strbteq r9, [lr], #1896 @ 0x768 │ │ │ │ + streq r0, [r6, #-1684]! @ 0xfffff96c │ │ │ │ + strbteq r8, [lr], #1896 @ 0x768 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 1b08c <__cxa_atexit@plt+0xe18c> │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ @@ -14456,19 +14456,19 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r2 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r1, [r6, #-1644]! @ 0xfffff994 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r0, [r6, #-1652]! @ 0xfffff98c │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - streq r1, [r6, #-1496]! @ 0xfffffa28 │ │ │ │ - strbteq r9, [lr], #1716 @ 0x6b4 │ │ │ │ + streq r0, [r6, #-1504]! @ 0xfffffa20 │ │ │ │ + strbteq r8, [lr], #1716 @ 0x6b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1b144 <__cxa_atexit@plt+0xe244> │ │ │ │ ldr r7, [pc, #48] @ 1b154 <__cxa_atexit@plt+0xe254> │ │ │ │ @@ -14482,16 +14482,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b158 <__cxa_atexit@plt+0xe258> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r9, [lr], #1884 @ 0x75c │ │ │ │ - strbteq r9, [lr], #1860 @ 0x744 │ │ │ │ + strbteq r8, [lr], #1884 @ 0x75c │ │ │ │ + strbteq r8, [lr], #1860 @ 0x744 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b218 <__cxa_atexit@plt+0xe318> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -14542,25 +14542,25 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ - streq r1, [r6, #-1180]! @ 0xfffffb64 │ │ │ │ - strbteq r9, [lr], #1584 @ 0x630 │ │ │ │ + streq r0, [r6, #-1188]! @ 0xfffffb5c │ │ │ │ + strbteq r8, [lr], #1584 @ 0x630 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b2f4 <__cxa_atexit@plt+0xe3f4> │ │ │ │ @@ -14587,30 +14587,30 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b300 <__cxa_atexit@plt+0xe400> │ │ │ │ stm r5, {r7, r8} │ │ │ │ mov r7, fp │ │ │ │ b 1ae6c <__cxa_atexit@plt+0xdf6c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ - strbteq r9, [lr], #1424 @ 0x590 │ │ │ │ + strbteq r8, [lr], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1b388 <__cxa_atexit@plt+0xe488> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1b380 <__cxa_atexit@plt+0xe480> │ │ │ │ ldr r7, [pc, #96] @ 1b3ac <__cxa_atexit@plt+0xe4ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -14631,21 +14631,21 @@ │ │ │ │ ldr r7, [pc, #24] @ 1b3b0 <__cxa_atexit@plt+0xe4b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #20] @ 1b3b4 <__cxa_atexit@plt+0xe4b4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r1, [r6, #-844]! @ 0xfffffcb4 │ │ │ │ - strbteq r9, [lr], #1296 @ 0x510 │ │ │ │ - strbteq r9, [lr], #996 @ 0x3e4 │ │ │ │ + streq r0, [r6, #-852]! @ 0xfffffcac │ │ │ │ + strbteq r8, [lr], #1296 @ 0x510 │ │ │ │ + strbteq r8, [lr], #996 @ 0x3e4 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - strbteq r9, [lr], #1044 @ 0x414 │ │ │ │ - strbteq r9, [lr], #1032 @ 0x408 │ │ │ │ - strbteq r9, [lr], #1284 @ 0x504 │ │ │ │ + strbteq r8, [lr], #1044 @ 0x414 │ │ │ │ + strbteq r8, [lr], #1032 @ 0x408 │ │ │ │ + strbteq r8, [lr], #1284 @ 0x504 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b420 <__cxa_atexit@plt+0xe520> │ │ │ │ ldr r2, [pc, #88] @ 1b43c <__cxa_atexit@plt+0xe53c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -14667,17 +14667,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b444 <__cxa_atexit@plt+0xe544> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r1, [r6, #-696]! @ 0xfffffd48 │ │ │ │ + streq r0, [r6, #-704]! @ 0xfffffd40 │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ - strbteq r9, [lr], #1184 @ 0x4a0 │ │ │ │ + strbteq r8, [lr], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b4cc <__cxa_atexit@plt+0xe5cc> │ │ │ │ ldr r2, [pc, #160] @ 1b504 <__cxa_atexit@plt+0xe604> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -14716,19 +14716,19 @@ │ │ │ │ ldr r6, [pc, #32] @ 1b50c <__cxa_atexit@plt+0xe60c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - streq r1, [r6, #-556]! @ 0xfffffdd4 │ │ │ │ + streq r0, [r6, #-564]! @ 0xfffffdcc │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - streq r1, [r6, #-576]! @ 0xfffffdc0 │ │ │ │ + streq r0, [r6, #-584]! @ 0xfffffdb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 1b55c <__cxa_atexit@plt+0xe65c> │ │ │ │ sub r7, r3, #1 │ │ │ │ str r7, [r5] │ │ │ │ @@ -14749,17 +14749,17 @@ │ │ │ │ b 1b52c <__cxa_atexit@plt+0xe62c> │ │ │ │ ldr r6, [pc, #20] @ 1b588 <__cxa_atexit@plt+0xe688> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - streq r1, [r6, #-420]! @ 0xfffffe5c │ │ │ │ + streq r0, [r6, #-428]! @ 0xfffffe54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -14771,18 +14771,18 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b5e4 <__cxa_atexit@plt+0xe6e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - streq r1, [r6, #-308]! @ 0xfffffecc │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + streq r0, [r6, #-316]! @ 0xfffffec4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - strbteq r9, [lr], #464 @ 0x1d0 │ │ │ │ + strbteq r8, [lr], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b630 <__cxa_atexit@plt+0xe730> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -14798,16 +14798,16 @@ │ │ │ │ b 1b680 <__cxa_atexit@plt+0xe780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - streq r1, [r6, #-140]! @ 0xffffff74 │ │ │ │ - strbteq r9, [lr], #360 @ 0x168 │ │ │ │ + streq r0, [r6, #-148]! @ 0xffffff6c │ │ │ │ + strbteq r8, [lr], #360 @ 0x168 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b678 <__cxa_atexit@plt+0xe778> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -14849,15 +14849,15 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbteq r9, [lr], #164 @ 0xa4 │ │ │ │ + strbteq r8, [lr], #164 @ 0xa4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b754 <__cxa_atexit@plt+0xe854> │ │ │ │ ldr r3, [pc, #60] @ 1b770 <__cxa_atexit@plt+0xe870> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -14873,15 +14873,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [lr], #68 @ 0x44 │ │ │ │ + strbteq r8, [lr], #68 @ 0x44 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ beq 1b7a0 <__cxa_atexit@plt+0xe8a0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -14928,20 +14928,20 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r2 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - streq r0, [r6, #-3860]! @ 0xfffff0ec │ │ │ │ + streq pc, [r5, #-3868]! @ 0xfffff0e4 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - streq r0, [r6, #-3704]! @ 0xfffff188 │ │ │ │ - strbteq r8, [lr], #3924 @ 0xf54 │ │ │ │ + streq pc, [r5, #-3712]! @ 0xfffff180 │ │ │ │ + strbteq r7, [lr], #3924 @ 0xf54 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 1b8a0 <__cxa_atexit@plt+0xe9a0> │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ @@ -14973,19 +14973,19 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r2 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r0, [r6, #-3672]! @ 0xfffff1a8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq pc, [r5, #-3680]! @ 0xfffff1a0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - streq r0, [r6, #-3524]! @ 0xfffff23c │ │ │ │ - strbteq r8, [lr], #3744 @ 0xea0 │ │ │ │ + streq pc, [r5, #-3532]! @ 0xfffff234 │ │ │ │ + strbteq r7, [lr], #3744 @ 0xea0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1b958 <__cxa_atexit@plt+0xea58> │ │ │ │ ldr r7, [pc, #48] @ 1b968 <__cxa_atexit@plt+0xea68> │ │ │ │ @@ -14999,16 +14999,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b96c <__cxa_atexit@plt+0xea6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r8, [lr], #3952 @ 0xf70 │ │ │ │ - strbteq r8, [lr], #3928 @ 0xf58 │ │ │ │ + strbteq r7, [lr], #3952 @ 0xf70 │ │ │ │ + strbteq r7, [lr], #3928 @ 0xf58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ba2c <__cxa_atexit@plt+0xeb2c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -15059,25 +15059,25 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ - streq r0, [r6, #-3208]! @ 0xfffff378 │ │ │ │ - strbteq r8, [lr], #3652 @ 0xe44 │ │ │ │ + streq pc, [r5, #-3216]! @ 0xfffff370 │ │ │ │ + strbteq r7, [lr], #3652 @ 0xe44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1bb08 <__cxa_atexit@plt+0xec08> │ │ │ │ @@ -15104,30 +15104,30 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bb14 <__cxa_atexit@plt+0xec14> │ │ │ │ stm r5, {r7, r8} │ │ │ │ mov r7, fp │ │ │ │ b 1b680 <__cxa_atexit@plt+0xe780> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ - strbteq r8, [lr], #3492 @ 0xda4 │ │ │ │ + strbteq r7, [lr], #3492 @ 0xda4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1bb9c <__cxa_atexit@plt+0xec9c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1bb94 <__cxa_atexit@plt+0xec94> │ │ │ │ ldr r7, [pc, #96] @ 1bbc0 <__cxa_atexit@plt+0xecc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -15148,29 +15148,29 @@ │ │ │ │ ldr r7, [pc, #24] @ 1bbc4 <__cxa_atexit@plt+0xecc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #20] @ 1bbc8 <__cxa_atexit@plt+0xecc8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r0, [r6, #-2872]! @ 0xfffff4c8 │ │ │ │ - strbteq r8, [lr], #3364 @ 0xd24 │ │ │ │ - strbteq r8, [lr], #3064 @ 0xbf8 │ │ │ │ + streq pc, [r5, #-2880]! @ 0xfffff4c0 │ │ │ │ + strbteq r7, [lr], #3364 @ 0xd24 │ │ │ │ + strbteq r7, [lr], #3064 @ 0xbf8 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - strbteq r8, [lr], #3112 @ 0xc28 │ │ │ │ - strbteq r8, [lr], #3100 @ 0xc1c │ │ │ │ - strbteq r8, [lr], #3352 @ 0xd18 │ │ │ │ + strbteq r7, [lr], #3112 @ 0xc28 │ │ │ │ + strbteq r7, [lr], #3100 @ 0xc1c │ │ │ │ + strbteq r7, [lr], #3352 @ 0xd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bc3c <__cxa_atexit@plt+0xed3c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1bc34 <__cxa_atexit@plt+0xed34> │ │ │ │ ldr r3, [pc, #56] @ 1bc44 <__cxa_atexit@plt+0xed44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #52] @ 1bc48 <__cxa_atexit@plt+0xed48> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -15182,33 +15182,33 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r8, [lr], #2948 @ 0xb84 │ │ │ │ - streq r0, [r6, #-2680]! @ 0xfffff588 │ │ │ │ - strbteq r8, [lr], #2920 @ 0xb68 │ │ │ │ - strbteq r8, [lr], #3212 @ 0xc8c │ │ │ │ + strbteq r7, [lr], #2948 @ 0xb84 │ │ │ │ + streq pc, [r5, #-2688]! @ 0xfffff580 │ │ │ │ + strbteq r7, [lr], #2920 @ 0xb68 │ │ │ │ + strbteq r7, [lr], #3212 @ 0xc8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 1bc88 <__cxa_atexit@plt+0xed88> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 1bc8c <__cxa_atexit@plt+0xed8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 1bc90 <__cxa_atexit@plt+0xed90> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r8, [lr], #3192 @ 0xc78 │ │ │ │ - strbteq r8, [lr], #3176 @ 0xc68 │ │ │ │ + strbteq r7, [lr], #3192 @ 0xc78 │ │ │ │ + strbteq r7, [lr], #3176 @ 0xc68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1bcfc <__cxa_atexit@plt+0xedfc> │ │ │ │ @@ -15222,66 +15222,66 @@ │ │ │ │ ldr r3, [r8, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [pc, #56] @ 1bd18 <__cxa_atexit@plt+0xee18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, sl │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1bd1c <__cxa_atexit@plt+0xee1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdf44 │ │ │ │ - streq r0, [r6, #-2596]! @ 0xfffff5dc │ │ │ │ - strbteq r8, [lr], #2800 @ 0xaf0 │ │ │ │ - strbteq r8, [lr], #3040 @ 0xbe0 │ │ │ │ + streq pc, [r5, #-2604]! @ 0xfffff5d4 │ │ │ │ + strbteq r7, [lr], #2800 @ 0xaf0 │ │ │ │ + strbteq r7, [lr], #3040 @ 0xbe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1bd80 <__cxa_atexit@plt+0xee80> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1bd78 <__cxa_atexit@plt+0xee78> │ │ │ │ ldr r9, [pc, #52] @ 1bd88 <__cxa_atexit@plt+0xee88> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ 1bd8c <__cxa_atexit@plt+0xee8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 1bd90 <__cxa_atexit@plt+0xee90> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400224 <__cxa_atexit@plt+0x3f3324> │ │ │ │ + b 3fe9ac <__cxa_atexit@plt+0x3f1aac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [lr], #2996 @ 0xbb4 │ │ │ │ - streq r0, [r6, #-2364]! @ 0xfffff6c4 │ │ │ │ - streq r0, [r6, #-2456]! @ 0xfffff668 │ │ │ │ - strbteq r8, [lr], #2956 @ 0xb8c │ │ │ │ + strbteq r7, [lr], #2996 @ 0xbb4 │ │ │ │ + streq pc, [r5, #-2372]! @ 0xfffff6bc │ │ │ │ + streq pc, [r5, #-2464]! @ 0xfffff660 │ │ │ │ + strbteq r7, [lr], #2956 @ 0xb8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bdf8 <__cxa_atexit@plt+0xeef8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1bdf0 <__cxa_atexit@plt+0xeef0> │ │ │ │ ldr r3, [pc, #56] @ 1be00 <__cxa_atexit@plt+0xef00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #52] @ 1be04 <__cxa_atexit@plt+0xef04> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -15293,33 +15293,33 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r8, [lr], #2800 @ 0xaf0 │ │ │ │ - streq r0, [r6, #-2236]! @ 0xfffff744 │ │ │ │ - strbteq r8, [lr], #2772 @ 0xad4 │ │ │ │ - strbteq r8, [lr], #2816 @ 0xb00 │ │ │ │ + strbteq r7, [lr], #2800 @ 0xaf0 │ │ │ │ + streq pc, [r5, #-2244]! @ 0xfffff73c │ │ │ │ + strbteq r7, [lr], #2772 @ 0xad4 │ │ │ │ + strbteq r7, [lr], #2816 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 1be44 <__cxa_atexit@plt+0xef44> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 1be48 <__cxa_atexit@plt+0xef48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 1be4c <__cxa_atexit@plt+0xef4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r8, [lr], #2796 @ 0xaec │ │ │ │ - strbteq r8, [lr], #2780 @ 0xadc │ │ │ │ + strbteq r7, [lr], #2796 @ 0xaec │ │ │ │ + strbteq r7, [lr], #2780 @ 0xadc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1beb8 <__cxa_atexit@plt+0xefb8> │ │ │ │ @@ -15333,73 +15333,73 @@ │ │ │ │ ldr r3, [r8, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [pc, #56] @ 1bed4 <__cxa_atexit@plt+0xefd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, sl │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1bed8 <__cxa_atexit@plt+0xefd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdd88 │ │ │ │ - streq r0, [r6, #-2152]! @ 0xfffff798 │ │ │ │ - strbteq r8, [lr], #2356 @ 0x934 │ │ │ │ - strbteq r8, [lr], #2644 @ 0xa54 │ │ │ │ + streq pc, [r5, #-2160]! @ 0xfffff790 │ │ │ │ + strbteq r7, [lr], #2356 @ 0x934 │ │ │ │ + strbteq r7, [lr], #2644 @ 0xa54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1bf3c <__cxa_atexit@plt+0xf03c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1bf34 <__cxa_atexit@plt+0xf034> │ │ │ │ ldr r3, [pc, #52] @ 1bf44 <__cxa_atexit@plt+0xf044> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 1bf48 <__cxa_atexit@plt+0xf048> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1bf4c <__cxa_atexit@plt+0xf04c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [lr], #2220 @ 0x8ac │ │ │ │ - strbteq r8, [lr], #2592 @ 0xa20 │ │ │ │ - streq r0, [r6, #-1912]! @ 0xfffff888 │ │ │ │ - strbteq r8, [lr], #2560 @ 0xa00 │ │ │ │ + strbteq r7, [lr], #2220 @ 0x8ac │ │ │ │ + strbteq r7, [lr], #2592 @ 0xa20 │ │ │ │ + streq pc, [r5, #-1920]! @ 0xfffff880 │ │ │ │ + strbteq r7, [lr], #2560 @ 0xa00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bf84 <__cxa_atexit@plt+0xf084> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1bf8c <__cxa_atexit@plt+0xf08c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1c040 <__cxa_atexit@plt+0xf140> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r0, [r6, #-1832]! @ 0xfffff8d8 │ │ │ │ + streq pc, [r5, #-1840]! @ 0xfffff8d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c004 <__cxa_atexit@plt+0xf104> │ │ │ │ ldr r2, [pc, #116] @ 1c020 <__cxa_atexit@plt+0xf120> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -15416,31 +15416,31 @@ │ │ │ │ beq 1bff4 <__cxa_atexit@plt+0xf0f4> │ │ │ │ ldr r5, [pc, #72] @ 1c028 <__cxa_atexit@plt+0xf128> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1c02c <__cxa_atexit@plt+0xf12c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r0, [r6, #-1776]! @ 0xfffff910 │ │ │ │ + streq pc, [r5, #-1784]! @ 0xfffff908 │ │ │ │ @ instruction: 0xffffd34c │ │ │ │ @ instruction: 0xffffd358 │ │ │ │ - strbteq r8, [lr], #1960 @ 0x7a8 │ │ │ │ - strbteq r8, [lr], #2316 @ 0x90c │ │ │ │ + strbteq r7, [lr], #1960 @ 0x7a8 │ │ │ │ + strbteq r7, [lr], #2316 @ 0x90c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c0ec <__cxa_atexit@plt+0xf1ec> │ │ │ │ ldr r7, [pc, #192] @ 1c114 <__cxa_atexit@plt+0xf214> │ │ │ │ @@ -15488,23 +15488,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbteq r8, [lr], #2148 @ 0x864 │ │ │ │ - strbteq r8, [lr], #2152 @ 0x868 │ │ │ │ - strbteq r8, [lr], #2144 @ 0x860 │ │ │ │ + strbteq r7, [lr], #2148 @ 0x864 │ │ │ │ + strbteq r7, [lr], #2152 @ 0x868 │ │ │ │ + strbteq r7, [lr], #2144 @ 0x860 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - streq r0, [r6, #-1552]! @ 0xfffff9f0 │ │ │ │ - strbteq r8, [lr], #2080 @ 0x820 │ │ │ │ + streq pc, [r5, #-1560]! @ 0xfffff9e8 │ │ │ │ + strbteq r7, [lr], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c1a8 <__cxa_atexit@plt+0xf2a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -15535,30 +15535,30 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 1c1d4 <__cxa_atexit@plt+0xf2d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r8, [lr], #1944 @ 0x798 │ │ │ │ - strbteq r8, [lr], #1932 @ 0x78c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r7, [lr], #1944 @ 0x798 │ │ │ │ + strbteq r7, [lr], #1932 @ 0x78c │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - streq r0, [r6, #-1328]! @ 0xfffffad0 │ │ │ │ - strbteq r8, [lr], #1908 @ 0x774 │ │ │ │ + streq pc, [r5, #-1336]! @ 0xfffffac8 │ │ │ │ + strbteq r7, [lr], #1908 @ 0x774 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c260 <__cxa_atexit@plt+0xf360> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c254 <__cxa_atexit@plt+0xf354> │ │ │ │ ldr r7, [pc, #104] @ 1c284 <__cxa_atexit@plt+0xf384> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #-8] │ │ │ │ str r0, [r8, #-4] │ │ │ │ sub r3, r8, #12 │ │ │ │ @@ -15581,21 +15581,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1c288 <__cxa_atexit@plt+0xf388> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #16] @ 1c28c <__cxa_atexit@plt+0xf38c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq r0, [r6, #-1148]! @ 0xfffffb84 │ │ │ │ - strbteq r8, [lr], #1764 @ 0x6e4 │ │ │ │ - strbteq r8, [lr], #1604 @ 0x644 │ │ │ │ + streq pc, [r5, #-1156]! @ 0xfffffb7c │ │ │ │ + strbteq r7, [lr], #1764 @ 0x6e4 │ │ │ │ + strbteq r7, [lr], #1604 @ 0x644 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbteq r8, [lr], #1664 @ 0x680 │ │ │ │ - strbteq r8, [lr], #1652 @ 0x674 │ │ │ │ - strbteq r8, [lr], #1776 @ 0x6f0 │ │ │ │ + strbteq r7, [lr], #1664 @ 0x680 │ │ │ │ + strbteq r7, [lr], #1652 @ 0x674 │ │ │ │ + strbteq r7, [lr], #1776 @ 0x6f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c2dc <__cxa_atexit@plt+0xf3dc> │ │ │ │ ldr r2, [pc, #60] @ 1c2f8 <__cxa_atexit@plt+0xf3f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -15610,50 +15610,50 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1c2fc <__cxa_atexit@plt+0xf3fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r0, [r6, #-992]! @ 0xfffffc20 │ │ │ │ - strbteq r8, [lr], #1704 @ 0x6a8 │ │ │ │ - strbteq r8, [lr], #1656 @ 0x678 │ │ │ │ + streq pc, [r5, #-1000]! @ 0xfffffc18 │ │ │ │ + strbteq r7, [lr], #1704 @ 0x6a8 │ │ │ │ + strbteq r7, [lr], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c33c <__cxa_atexit@plt+0xf43c> │ │ │ │ ldr sl, [pc, #36] @ 1c344 <__cxa_atexit@plt+0xf444> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #24] @ 1c348 <__cxa_atexit@plt+0xf448> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [lr], #1632 @ 0x660 │ │ │ │ - streq r0, [r6, #-876]! @ 0xfffffc94 │ │ │ │ - strbteq r8, [lr], #1576 @ 0x628 │ │ │ │ + strbteq r7, [lr], #1632 @ 0x660 │ │ │ │ + streq pc, [r5, #-884]! @ 0xfffffc8c │ │ │ │ + strbteq r7, [lr], #1576 @ 0x628 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1c374 <__cxa_atexit@plt+0xf474> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 1c388 <__cxa_atexit@plt+0xf488> │ │ │ │ ldr r7, [pc, #8] @ 1c384 <__cxa_atexit@plt+0xf484> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [lr], #1560 @ 0x618 │ │ │ │ + strbteq r7, [lr], #1560 @ 0x618 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #100] @ 1c3f8 <__cxa_atexit@plt+0xf4f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5] │ │ │ │ str r7, [r5] │ │ │ │ ands r7, r3, #3 │ │ │ │ beq 1c3d0 <__cxa_atexit@plt+0xf4d0> │ │ │ │ @@ -15676,16 +15676,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - streq r0, [r6, #-728]! @ 0xfffffd28 │ │ │ │ - strbteq r8, [lr], #1416 @ 0x588 │ │ │ │ + streq pc, [r5, #-736]! @ 0xfffffd20 │ │ │ │ + strbteq r7, [lr], #1416 @ 0x588 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c444 <__cxa_atexit@plt+0xf544> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -15701,16 +15701,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - streq r0, [r6, #-624]! @ 0xfffffd90 │ │ │ │ - strbteq r8, [lr], #1316 @ 0x524 │ │ │ │ + streq pc, [r5, #-632]! @ 0xfffffd88 │ │ │ │ + strbteq r7, [lr], #1316 @ 0x524 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c4d8 <__cxa_atexit@plt+0xf5d8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -15742,15 +15742,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbteq r8, [lr], #1156 @ 0x484 │ │ │ │ + strbteq r7, [lr], #1156 @ 0x484 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #45 @ 0x2d │ │ │ │ bne 1c540 <__cxa_atexit@plt+0xf640> │ │ │ │ ldr r2, [pc, #40] @ 1c554 <__cxa_atexit@plt+0xf654> │ │ │ │ @@ -15762,15 +15762,15 @@ │ │ │ │ b 1c564 <__cxa_atexit@plt+0xf664> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 1c388 <__cxa_atexit@plt+0xf488> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r8, [lr], #1076 @ 0x434 │ │ │ │ + strbteq r7, [lr], #1076 @ 0x434 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c628 <__cxa_atexit@plt+0xf728> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -15827,21 +15827,21 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - streq r0, [r6, #-160]! @ 0xffffff60 │ │ │ │ - strbteq r8, [lr], #792 @ 0x318 │ │ │ │ + streq pc, [r5, #-168]! @ 0xffffff58 │ │ │ │ + strbteq r7, [lr], #792 @ 0x318 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #45 @ 0x2d │ │ │ │ bne 1c710 <__cxa_atexit@plt+0xf810> │ │ │ │ ldr r3, [pc, #168] @ 1c73c <__cxa_atexit@plt+0xf83c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -15882,20 +15882,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ - streq pc, [r5, #-4032]! @ 0xfffff040 │ │ │ │ - strbteq r8, [lr], #576 @ 0x240 │ │ │ │ + streq lr, [r5, #-4040]! @ 0xfffff038 │ │ │ │ + strbteq r7, [lr], #576 @ 0x240 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c7c4 <__cxa_atexit@plt+0xf8c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -15923,27 +15923,27 @@ │ │ │ │ bx ip │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, fp │ │ │ │ b 1c388 <__cxa_atexit@plt+0xf488> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - streq pc, [r5, #-3852]! @ 0xfffff0f4 │ │ │ │ - strbteq r8, [lr], #424 @ 0x1a8 │ │ │ │ + streq lr, [r5, #-3860]! @ 0xfffff0ec │ │ │ │ + strbteq r7, [lr], #424 @ 0x1a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1c850 <__cxa_atexit@plt+0xf950> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1c848 <__cxa_atexit@plt+0xf948> │ │ │ │ ldr r7, [pc, #84] @ 1c874 <__cxa_atexit@plt+0xf974> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #28 │ │ │ │ @@ -15961,18 +15961,18 @@ │ │ │ │ ldr r7, [pc, #24] @ 1c878 <__cxa_atexit@plt+0xf978> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #20] @ 1c87c <__cxa_atexit@plt+0xf97c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq pc, [r5, #-3704]! @ 0xfffff188 │ │ │ │ - strbteq r8, [lr], #308 @ 0x134 │ │ │ │ - strbteq r8, [lr], #264 @ 0x108 │ │ │ │ - strbteq r8, [lr], #308 @ 0x134 │ │ │ │ + streq lr, [r5, #-3712]! @ 0xfffff180 │ │ │ │ + strbteq r7, [lr], #308 @ 0x134 │ │ │ │ + strbteq r7, [lr], #264 @ 0x108 │ │ │ │ + strbteq r7, [lr], #308 @ 0x134 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c8dc <__cxa_atexit@plt+0xf9dc> │ │ │ │ ldr r2, [pc, #88] @ 1c8f8 <__cxa_atexit@plt+0xf9f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -15994,17 +15994,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1c900 <__cxa_atexit@plt+0xfa00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq pc, [r5, #-3580]! @ 0xfffff204 │ │ │ │ + streq lr, [r5, #-3588]! @ 0xfffff1fc │ │ │ │ andeq r0, r0, r4, asr r3 │ │ │ │ - strbteq r8, [lr], #208 @ 0xd0 │ │ │ │ + strbteq r7, [lr], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c948 <__cxa_atexit@plt+0xfa48> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -16020,15 +16020,15 @@ │ │ │ │ b 1c9f4 <__cxa_atexit@plt+0xfaf4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - streq pc, [r5, #-3444]! @ 0xfffff28c │ │ │ │ + streq lr, [r5, #-3452]! @ 0xfffff284 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c9a8 <__cxa_atexit@plt+0xfaa8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -16044,15 +16044,15 @@ │ │ │ │ b 1c9f4 <__cxa_atexit@plt+0xfaf4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - streq pc, [r5, #-3348]! @ 0xfffff2ec │ │ │ │ + streq lr, [r5, #-3356]! @ 0xfffff2e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c9ec <__cxa_atexit@plt+0xfaec> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -16165,17 +16165,17 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - streq pc, [r5, #-2856]! @ 0xfffff4d8 │ │ │ │ + streq lr, [r5, #-2864]! @ 0xfffff4d0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1cbf4 <__cxa_atexit@plt+0xfcf4> │ │ │ │ @@ -16190,15 +16190,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1cc08 <__cxa_atexit@plt+0xfd08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r7, [lr], #3520 @ 0xdc0 │ │ │ │ + strbteq r6, [lr], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ccac <__cxa_atexit@plt+0xfdac> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -16243,23 +16243,23 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - streq pc, [r5, #-2568]! @ 0xfffff5f8 │ │ │ │ + streq lr, [r5, #-2576]! @ 0xfffff5f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cd64 <__cxa_atexit@plt+0xfe64> │ │ │ │ @@ -16279,29 +16279,29 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cd70 <__cxa_atexit@plt+0xfe70> │ │ │ │ stm r5, {r7, r8} │ │ │ │ mov r7, fp │ │ │ │ b 1c9f4 <__cxa_atexit@plt+0xfaf4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - strbteq r7, [lr], #2552 @ 0x9f8 │ │ │ │ + strbteq r6, [lr], #2552 @ 0x9f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1cdf4 <__cxa_atexit@plt+0xfef4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1cdec <__cxa_atexit@plt+0xfeec> │ │ │ │ ldr r7, [pc, #96] @ 1ce18 <__cxa_atexit@plt+0xff18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -16322,20 +16322,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 1ce1c <__cxa_atexit@plt+0xff1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #20] @ 1ce20 <__cxa_atexit@plt+0xff20> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq pc, [r5, #-2272]! @ 0xfffff720 │ │ │ │ - strbteq r7, [lr], #3000 @ 0xbb8 │ │ │ │ - strbteq r7, [lr], #2424 @ 0x978 │ │ │ │ + streq lr, [r5, #-2280]! @ 0xfffff718 │ │ │ │ + strbteq r6, [lr], #3000 @ 0xbb8 │ │ │ │ + strbteq r6, [lr], #2424 @ 0x978 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - strbteq r7, [lr], #2472 @ 0x9a8 │ │ │ │ - strbteq r7, [lr], #2460 @ 0x99c │ │ │ │ + strbteq r6, [lr], #2472 @ 0x9a8 │ │ │ │ + strbteq r6, [lr], #2460 @ 0x99c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ce88 <__cxa_atexit@plt+0xff88> │ │ │ │ ldr r2, [pc, #88] @ 1cea4 <__cxa_atexit@plt+0xffa4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -16357,17 +16357,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1ceac <__cxa_atexit@plt+0xffac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq pc, [r5, #-2128]! @ 0xfffff7b0 │ │ │ │ + streq lr, [r5, #-2136]! @ 0xfffff7a8 │ │ │ │ andeq r0, r0, r4, asr r3 │ │ │ │ - strbteq r7, [lr], #2872 @ 0xb38 │ │ │ │ + strbteq r6, [lr], #2872 @ 0xb38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cef4 <__cxa_atexit@plt+0xfff4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -16383,15 +16383,15 @@ │ │ │ │ b 1cfa0 <__cxa_atexit@plt+0x100a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - streq pc, [r5, #-1992]! @ 0xfffff838 │ │ │ │ + streq lr, [r5, #-2000]! @ 0xfffff830 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cf54 <__cxa_atexit@plt+0x10054> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -16407,15 +16407,15 @@ │ │ │ │ b 1cfa0 <__cxa_atexit@plt+0x100a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - streq pc, [r5, #-1896]! @ 0xfffff898 │ │ │ │ + streq lr, [r5, #-1904]! @ 0xfffff890 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cf98 <__cxa_atexit@plt+0x10098> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -16528,17 +16528,17 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - streq pc, [r5, #-1404]! @ 0xfffffa84 │ │ │ │ + streq lr, [r5, #-1412]! @ 0xfffffa7c │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1d1a0 <__cxa_atexit@plt+0x102a0> │ │ │ │ @@ -16553,15 +16553,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1d1b4 <__cxa_atexit@plt+0x102b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r7, [lr], #2088 @ 0x828 │ │ │ │ + strbteq r6, [lr], #2088 @ 0x828 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1d258 <__cxa_atexit@plt+0x10358> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -16606,23 +16606,23 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - streq pc, [r5, #-1116]! @ 0xfffffba4 │ │ │ │ + streq lr, [r5, #-1124]! @ 0xfffffb9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d310 <__cxa_atexit@plt+0x10410> │ │ │ │ @@ -16642,29 +16642,29 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d31c <__cxa_atexit@plt+0x1041c> │ │ │ │ stm r5, {r7, r8} │ │ │ │ mov r7, fp │ │ │ │ b 1cfa0 <__cxa_atexit@plt+0x100a0> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - strbteq r7, [lr], #1140 @ 0x474 │ │ │ │ + strbteq r6, [lr], #1140 @ 0x474 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1d3a0 <__cxa_atexit@plt+0x104a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1d398 <__cxa_atexit@plt+0x10498> │ │ │ │ ldr r7, [pc, #96] @ 1d3c4 <__cxa_atexit@plt+0x104c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -16685,29 +16685,29 @@ │ │ │ │ ldr r7, [pc, #24] @ 1d3c8 <__cxa_atexit@plt+0x104c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #20] @ 1d3cc <__cxa_atexit@plt+0x104cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq pc, [r5, #-820]! @ 0xfffffccc │ │ │ │ - strbteq r7, [lr], #1568 @ 0x620 │ │ │ │ - strbteq r7, [lr], #1012 @ 0x3f4 │ │ │ │ + streq lr, [r5, #-828]! @ 0xfffffcc4 │ │ │ │ + strbteq r6, [lr], #1568 @ 0x620 │ │ │ │ + strbteq r6, [lr], #1012 @ 0x3f4 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - strbteq r7, [lr], #1060 @ 0x424 │ │ │ │ - strbteq r7, [lr], #1048 @ 0x418 │ │ │ │ - strbteq r7, [lr], #1536 @ 0x600 │ │ │ │ + strbteq r6, [lr], #1060 @ 0x424 │ │ │ │ + strbteq r6, [lr], #1048 @ 0x418 │ │ │ │ + strbteq r6, [lr], #1536 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d440 <__cxa_atexit@plt+0x10540> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1d438 <__cxa_atexit@plt+0x10538> │ │ │ │ ldr r3, [pc, #56] @ 1d448 <__cxa_atexit@plt+0x10548> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #52] @ 1d44c <__cxa_atexit@plt+0x1054c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -16719,33 +16719,33 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r7, [lr], #896 @ 0x380 │ │ │ │ - streq pc, [r5, #-628]! @ 0xfffffd8c │ │ │ │ - strbteq r7, [lr], #868 @ 0x364 │ │ │ │ - strbteq r7, [lr], #1396 @ 0x574 │ │ │ │ + strbteq r6, [lr], #896 @ 0x380 │ │ │ │ + streq lr, [r5, #-636]! @ 0xfffffd84 │ │ │ │ + strbteq r6, [lr], #868 @ 0x364 │ │ │ │ + strbteq r6, [lr], #1396 @ 0x574 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 1d48c <__cxa_atexit@plt+0x1058c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 1d490 <__cxa_atexit@plt+0x10590> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 1d494 <__cxa_atexit@plt+0x10594> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r7, [lr], #1376 @ 0x560 │ │ │ │ - strbteq r7, [lr], #1360 @ 0x550 │ │ │ │ + strbteq r6, [lr], #1376 @ 0x560 │ │ │ │ + strbteq r6, [lr], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1d500 <__cxa_atexit@plt+0x10600> │ │ │ │ @@ -16759,66 +16759,66 @@ │ │ │ │ ldr r3, [r8, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [pc, #56] @ 1d51c <__cxa_atexit@plt+0x1061c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, sl │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1d520 <__cxa_atexit@plt+0x10620> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffc740 │ │ │ │ - streq pc, [r5, #-544]! @ 0xfffffde0 │ │ │ │ - strbteq r7, [lr], #748 @ 0x2ec │ │ │ │ - strbteq r7, [lr], #1224 @ 0x4c8 │ │ │ │ + streq lr, [r5, #-552]! @ 0xfffffdd8 │ │ │ │ + strbteq r6, [lr], #748 @ 0x2ec │ │ │ │ + strbteq r6, [lr], #1224 @ 0x4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1d584 <__cxa_atexit@plt+0x10684> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1d57c <__cxa_atexit@plt+0x1067c> │ │ │ │ ldr r9, [pc, #52] @ 1d58c <__cxa_atexit@plt+0x1068c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ 1d590 <__cxa_atexit@plt+0x10690> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 1d594 <__cxa_atexit@plt+0x10694> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400224 <__cxa_atexit@plt+0x3f3324> │ │ │ │ + b 3fe9ac <__cxa_atexit@plt+0x3f1aac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [lr], #1180 @ 0x49c │ │ │ │ - streq pc, [r5, #-312]! @ 0xfffffec8 │ │ │ │ - streq pc, [r5, #-404]! @ 0xfffffe6c │ │ │ │ - strbteq r7, [lr], #1140 @ 0x474 │ │ │ │ + strbteq r6, [lr], #1180 @ 0x49c │ │ │ │ + streq lr, [r5, #-320]! @ 0xfffffec0 │ │ │ │ + streq lr, [r5, #-412]! @ 0xfffffe64 │ │ │ │ + strbteq r6, [lr], #1140 @ 0x474 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d5fc <__cxa_atexit@plt+0x106fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1d5f4 <__cxa_atexit@plt+0x106f4> │ │ │ │ ldr r3, [pc, #56] @ 1d604 <__cxa_atexit@plt+0x10704> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #52] @ 1d608 <__cxa_atexit@plt+0x10708> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -16830,33 +16830,33 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r7, [lr], #1004 @ 0x3ec │ │ │ │ - streq pc, [r5, #-184]! @ 0xffffff48 │ │ │ │ - strbteq r7, [lr], #976 @ 0x3d0 │ │ │ │ - strbteq r7, [lr], #1000 @ 0x3e8 │ │ │ │ + strbteq r6, [lr], #1004 @ 0x3ec │ │ │ │ + streq lr, [r5, #-192]! @ 0xffffff40 │ │ │ │ + strbteq r6, [lr], #976 @ 0x3d0 │ │ │ │ + strbteq r6, [lr], #1000 @ 0x3e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 1d648 <__cxa_atexit@plt+0x10748> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 1d64c <__cxa_atexit@plt+0x1074c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 1d650 <__cxa_atexit@plt+0x10750> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r7, [lr], #980 @ 0x3d4 │ │ │ │ - strbteq r7, [lr], #964 @ 0x3c4 │ │ │ │ + strbteq r6, [lr], #980 @ 0x3d4 │ │ │ │ + strbteq r6, [lr], #964 @ 0x3c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1d6bc <__cxa_atexit@plt+0x107bc> │ │ │ │ @@ -16870,73 +16870,73 @@ │ │ │ │ ldr r3, [r8, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [pc, #56] @ 1d6d8 <__cxa_atexit@plt+0x107d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, sl │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1d6dc <__cxa_atexit@plt+0x107dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffc584 │ │ │ │ - streq pc, [r5, #-100]! @ 0xffffff9c │ │ │ │ - strbteq r7, [lr], #304 @ 0x130 │ │ │ │ - strbteq r7, [lr], #828 @ 0x33c │ │ │ │ + streq lr, [r5, #-108]! @ 0xffffff94 │ │ │ │ + strbteq r6, [lr], #304 @ 0x130 │ │ │ │ + strbteq r6, [lr], #828 @ 0x33c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1d740 <__cxa_atexit@plt+0x10840> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1d738 <__cxa_atexit@plt+0x10838> │ │ │ │ ldr r3, [pc, #52] @ 1d748 <__cxa_atexit@plt+0x10848> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 1d74c <__cxa_atexit@plt+0x1084c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1d750 <__cxa_atexit@plt+0x10850> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [lr], #168 @ 0xa8 │ │ │ │ - strbteq r7, [lr], #776 @ 0x308 │ │ │ │ - streq lr, [r5, #-3956]! @ 0xfffff08c │ │ │ │ - strbteq r7, [lr], #744 @ 0x2e8 │ │ │ │ + strbteq r6, [lr], #168 @ 0xa8 │ │ │ │ + strbteq r6, [lr], #776 @ 0x308 │ │ │ │ + streq sp, [r5, #-3964]! @ 0xfffff084 │ │ │ │ + strbteq r6, [lr], #744 @ 0x2e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d788 <__cxa_atexit@plt+0x10888> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1d790 <__cxa_atexit@plt+0x10890> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1d844 <__cxa_atexit@plt+0x10944> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq lr, [r5, #-3876]! @ 0xfffff0dc │ │ │ │ + streq sp, [r5, #-3884]! @ 0xfffff0d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d808 <__cxa_atexit@plt+0x10908> │ │ │ │ ldr r2, [pc, #116] @ 1d824 <__cxa_atexit@plt+0x10924> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -16953,31 +16953,31 @@ │ │ │ │ beq 1d7f8 <__cxa_atexit@plt+0x108f8> │ │ │ │ ldr r5, [pc, #72] @ 1d82c <__cxa_atexit@plt+0x1092c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1d830 <__cxa_atexit@plt+0x10930> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq lr, [r5, #-3820]! @ 0xfffff114 │ │ │ │ + streq sp, [r5, #-3828]! @ 0xfffff10c │ │ │ │ @ instruction: 0xffffbb48 │ │ │ │ @ instruction: 0xffffbb54 │ │ │ │ - strbteq r6, [lr], #4004 @ 0xfa4 │ │ │ │ - strbteq r7, [lr], #500 @ 0x1f4 │ │ │ │ + strbteq r5, [lr], #4004 @ 0xfa4 │ │ │ │ + strbteq r6, [lr], #500 @ 0x1f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d8f0 <__cxa_atexit@plt+0x109f0> │ │ │ │ ldr r7, [pc, #192] @ 1d918 <__cxa_atexit@plt+0x10a18> │ │ │ │ @@ -17025,23 +17025,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbteq r7, [lr], #332 @ 0x14c │ │ │ │ - strbteq r7, [lr], #336 @ 0x150 │ │ │ │ - strbteq r7, [lr], #328 @ 0x148 │ │ │ │ + strbteq r6, [lr], #332 @ 0x14c │ │ │ │ + strbteq r6, [lr], #336 @ 0x150 │ │ │ │ + strbteq r6, [lr], #328 @ 0x148 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - streq lr, [r5, #-3596]! @ 0xfffff1f4 │ │ │ │ - strbteq r7, [lr], #264 @ 0x108 │ │ │ │ + streq sp, [r5, #-3604]! @ 0xfffff1ec │ │ │ │ + strbteq r6, [lr], #264 @ 0x108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1d9ac <__cxa_atexit@plt+0x10aac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -17072,30 +17072,30 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 1d9d8 <__cxa_atexit@plt+0x10ad8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r7, [lr], #128 @ 0x80 │ │ │ │ - strbteq r7, [lr], #116 @ 0x74 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r6, [lr], #128 @ 0x80 │ │ │ │ + strbteq r6, [lr], #116 @ 0x74 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - streq lr, [r5, #-3372]! @ 0xfffff2d4 │ │ │ │ - strbteq r7, [lr], #92 @ 0x5c │ │ │ │ + streq sp, [r5, #-3380]! @ 0xfffff2cc │ │ │ │ + strbteq r6, [lr], #92 @ 0x5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1da64 <__cxa_atexit@plt+0x10b64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1da58 <__cxa_atexit@plt+0x10b58> │ │ │ │ ldr r7, [pc, #104] @ 1da88 <__cxa_atexit@plt+0x10b88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #-8] │ │ │ │ str r0, [r8, #-4] │ │ │ │ sub r3, r8, #12 │ │ │ │ @@ -17118,21 +17118,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1da8c <__cxa_atexit@plt+0x10b8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #16] @ 1da90 <__cxa_atexit@plt+0x10b90> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq lr, [r5, #-3192]! @ 0xfffff388 │ │ │ │ - strbteq r6, [lr], #4044 @ 0xfcc │ │ │ │ - strbteq r6, [lr], #3904 @ 0xf40 │ │ │ │ + streq sp, [r5, #-3200]! @ 0xfffff380 │ │ │ │ + strbteq r5, [lr], #4044 @ 0xfcc │ │ │ │ + strbteq r5, [lr], #3904 @ 0xf40 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbteq r6, [lr], #3964 @ 0xf7c │ │ │ │ - strbteq r6, [lr], #3952 @ 0xf70 │ │ │ │ - strbteq r6, [lr], #4072 @ 0xfe8 │ │ │ │ + strbteq r5, [lr], #3964 @ 0xf7c │ │ │ │ + strbteq r5, [lr], #3952 @ 0xf70 │ │ │ │ + strbteq r5, [lr], #4072 @ 0xfe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1dae0 <__cxa_atexit@plt+0x10be0> │ │ │ │ ldr r2, [pc, #60] @ 1dafc <__cxa_atexit@plt+0x10bfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -17147,49 +17147,49 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1db00 <__cxa_atexit@plt+0x10c00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq lr, [r5, #-3036]! @ 0xfffff424 │ │ │ │ - strbteq r6, [lr], #4000 @ 0xfa0 │ │ │ │ - strbteq r6, [lr], #3700 @ 0xe74 │ │ │ │ + streq sp, [r5, #-3044]! @ 0xfffff41c │ │ │ │ + strbteq r5, [lr], #4000 @ 0xfa0 │ │ │ │ + strbteq r5, [lr], #3700 @ 0xe74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1db40 <__cxa_atexit@plt+0x10c40> │ │ │ │ ldr sl, [pc, #36] @ 1db48 <__cxa_atexit@plt+0x10c48> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #24] @ 1db4c <__cxa_atexit@plt+0x10c4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [lr], #3676 @ 0xe5c │ │ │ │ - streq lr, [r5, #-2920]! @ 0xfffff498 │ │ │ │ + strbteq r5, [lr], #3676 @ 0xe5c │ │ │ │ + streq sp, [r5, #-2928]! @ 0xfffff490 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1db74 <__cxa_atexit@plt+0x10c74> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 1db88 <__cxa_atexit@plt+0x10c88> │ │ │ │ ldr r7, [pc, #8] @ 1db84 <__cxa_atexit@plt+0x10c84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [lr], #3860 @ 0xf14 │ │ │ │ + strbteq r5, [lr], #3860 @ 0xf14 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #100] @ 1dbf8 <__cxa_atexit@plt+0x10cf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5] │ │ │ │ str r7, [r5] │ │ │ │ ands r7, r3, #3 │ │ │ │ beq 1dbd0 <__cxa_atexit@plt+0x10cd0> │ │ │ │ @@ -17212,16 +17212,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbteq r6, [lr], #3740 @ 0xe9c │ │ │ │ - strbteq r6, [lr], #3716 @ 0xe84 │ │ │ │ + strbteq r5, [lr], #3740 @ 0xe9c │ │ │ │ + strbteq r5, [lr], #3716 @ 0xe84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1dc44 <__cxa_atexit@plt+0x10d44> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -17237,16 +17237,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r6, [lr], #3636 @ 0xe34 │ │ │ │ - strbteq r6, [lr], #3616 @ 0xe20 │ │ │ │ + strbteq r5, [lr], #3636 @ 0xe34 │ │ │ │ + strbteq r5, [lr], #3616 @ 0xe20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1dcd8 <__cxa_atexit@plt+0x10dd8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -17278,15 +17278,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbteq r6, [lr], #3456 @ 0xd80 │ │ │ │ + strbteq r5, [lr], #3456 @ 0xd80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #45 @ 0x2d │ │ │ │ bne 1dd40 <__cxa_atexit@plt+0x10e40> │ │ │ │ ldr r2, [pc, #40] @ 1dd54 <__cxa_atexit@plt+0x10e54> │ │ │ │ @@ -17298,15 +17298,15 @@ │ │ │ │ b 1dd64 <__cxa_atexit@plt+0x10e64> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 1db88 <__cxa_atexit@plt+0x10c88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r6, [lr], #3376 @ 0xd30 │ │ │ │ + strbteq r5, [lr], #3376 @ 0xd30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1de28 <__cxa_atexit@plt+0x10f28> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -17363,21 +17363,21 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - streq lr, [r5, #-2208]! @ 0xfffff760 │ │ │ │ - strbteq r6, [lr], #3092 @ 0xc14 │ │ │ │ + streq sp, [r5, #-2216]! @ 0xfffff758 │ │ │ │ + strbteq r5, [lr], #3092 @ 0xc14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #45 @ 0x2d │ │ │ │ bne 1df10 <__cxa_atexit@plt+0x11010> │ │ │ │ ldr r3, [pc, #168] @ 1df3c <__cxa_atexit@plt+0x1103c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -17418,20 +17418,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ - streq lr, [r5, #-1984]! @ 0xfffff840 │ │ │ │ - strbteq r6, [lr], #2876 @ 0xb3c │ │ │ │ + streq sp, [r5, #-1992]! @ 0xfffff838 │ │ │ │ + strbteq r5, [lr], #2876 @ 0xb3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1dfc4 <__cxa_atexit@plt+0x110c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -17459,27 +17459,27 @@ │ │ │ │ bx ip │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, fp │ │ │ │ b 1db88 <__cxa_atexit@plt+0x10c88> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - streq lr, [r5, #-1804]! @ 0xfffff8f4 │ │ │ │ - strbteq r6, [lr], #2732 @ 0xaac │ │ │ │ + streq sp, [r5, #-1812]! @ 0xfffff8ec │ │ │ │ + strbteq r5, [lr], #2732 @ 0xaac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1e050 <__cxa_atexit@plt+0x11150> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e048 <__cxa_atexit@plt+0x11148> │ │ │ │ ldr r7, [pc, #84] @ 1e074 <__cxa_atexit@plt+0x11174> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #28 │ │ │ │ @@ -17497,19 +17497,19 @@ │ │ │ │ ldr r7, [pc, #24] @ 1e078 <__cxa_atexit@plt+0x11178> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #20] @ 1e07c <__cxa_atexit@plt+0x1117c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq lr, [r5, #-1656]! @ 0xfffff988 │ │ │ │ - strbteq r6, [lr], #2608 @ 0xa30 │ │ │ │ - strbteq r6, [lr], #2548 @ 0x9f4 │ │ │ │ - strbteq r6, [lr], #2592 @ 0xa20 │ │ │ │ - strbteq r6, [lr], #2692 @ 0xa84 │ │ │ │ + streq sp, [r5, #-1664]! @ 0xfffff980 │ │ │ │ + strbteq r5, [lr], #2608 @ 0xa30 │ │ │ │ + strbteq r5, [lr], #2548 @ 0x9f4 │ │ │ │ + strbteq r5, [lr], #2592 @ 0xa20 │ │ │ │ + strbteq r5, [lr], #2692 @ 0xa84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1e12c <__cxa_atexit@plt+0x1122c> │ │ │ │ ldr r3, [pc, #168] @ 1e14c <__cxa_atexit@plt+0x1124c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -17533,38 +17533,38 @@ │ │ │ │ ldr r9, [pc, #104] @ 1e158 <__cxa_atexit@plt+0x11258> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 1e160 <__cxa_atexit@plt+0x11260> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 1e15c <__cxa_atexit@plt+0x1125c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - streq lr, [r5, #-1528]! @ 0xfffffa08 │ │ │ │ + streq sp, [r5, #-1536]! @ 0xfffffa00 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - strbteq r6, [lr], #2512 @ 0x9d0 │ │ │ │ - strbteq r6, [lr], #2516 @ 0x9d4 │ │ │ │ - streq lr, [r5, #-1436]! @ 0xfffffa64 │ │ │ │ + strbteq r5, [lr], #2512 @ 0x9d0 │ │ │ │ + strbteq r5, [lr], #2516 @ 0x9d4 │ │ │ │ + streq sp, [r5, #-1444]! @ 0xfffffa5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1e1ec <__cxa_atexit@plt+0x112ec> │ │ │ │ ldr r3, [pc, #120] @ 1e1fc <__cxa_atexit@plt+0x112fc> │ │ │ │ @@ -17581,15 +17581,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r2, r3} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 1e20c <__cxa_atexit@plt+0x1130c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -17597,41 +17597,41 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1e208 <__cxa_atexit@plt+0x11308> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbteq r6, [lr], #2324 @ 0x914 │ │ │ │ - strbteq r6, [lr], #2332 @ 0x91c │ │ │ │ - streq lr, [r5, #-1244]! @ 0xfffffb24 │ │ │ │ - strbteq r6, [lr], #2296 @ 0x8f8 │ │ │ │ + strbteq r5, [lr], #2324 @ 0x914 │ │ │ │ + strbteq r5, [lr], #2332 @ 0x91c │ │ │ │ + streq sp, [r5, #-1252]! @ 0xfffffb1c │ │ │ │ + strbteq r5, [lr], #2296 @ 0x8f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e24c <__cxa_atexit@plt+0x1134c> │ │ │ │ ldr r3, [pc, #52] @ 1e264 <__cxa_atexit@plt+0x11364> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #40] @ 1e268 <__cxa_atexit@plt+0x11368> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r2, r8} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [pc, #12] @ 1e260 <__cxa_atexit@plt+0x11360> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - streq lr, [r5, #-1128]! @ 0xfffffb98 │ │ │ │ + streq sp, [r5, #-1136]! @ 0xfffffb90 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r6, [lr], #2176 @ 0x880 │ │ │ │ - strbteq r6, [lr], #2204 @ 0x89c │ │ │ │ + strbteq r5, [lr], #2176 @ 0x880 │ │ │ │ + strbteq r5, [lr], #2204 @ 0x89c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e2ec <__cxa_atexit@plt+0x113ec> │ │ │ │ ldr r3, [pc, #176] @ 1e33c <__cxa_atexit@plt+0x1143c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -17654,44 +17654,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #104] @ 1e348 <__cxa_atexit@plt+0x11448> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, r8} │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r3, [pc, #88] @ 1e34c <__cxa_atexit@plt+0x1144c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #84] @ 1e350 <__cxa_atexit@plt+0x11450> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #72] @ 1e354 <__cxa_atexit@plt+0x11454> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 1e358 <__cxa_atexit@plt+0x11458> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbteq r6, [lr], #2016 @ 0x7e0 │ │ │ │ + strbteq r5, [lr], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - strbteq r6, [lr], #2008 @ 0x7d8 │ │ │ │ - streq lr, [r5, #-1020]! @ 0xfffffc04 │ │ │ │ - streq lr, [r5, #-908]! @ 0xfffffc74 │ │ │ │ - strbteq r6, [lr], #1964 @ 0x7ac │ │ │ │ + strbteq r5, [lr], #2008 @ 0x7d8 │ │ │ │ + streq sp, [r5, #-1028]! @ 0xfffffbfc │ │ │ │ + streq sp, [r5, #-916]! @ 0xfffffc6c │ │ │ │ + strbteq r5, [lr], #1964 @ 0x7ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e3bc <__cxa_atexit@plt+0x114bc> │ │ │ │ ldr r2, [pc, #136] @ 1e404 <__cxa_atexit@plt+0x11504> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -17706,41 +17706,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #92] @ 1e40c <__cxa_atexit@plt+0x1150c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, r8} │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r3, [pc, #76] @ 1e410 <__cxa_atexit@plt+0x11510> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #72] @ 1e414 <__cxa_atexit@plt+0x11514> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #60] @ 1e418 <__cxa_atexit@plt+0x11518> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 1e41c <__cxa_atexit@plt+0x1151c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - strbteq r6, [lr], #1808 @ 0x710 │ │ │ │ + strbteq r5, [lr], #1808 @ 0x710 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq r6, [lr], #1800 @ 0x708 │ │ │ │ - streq lr, [r5, #-812]! @ 0xfffffcd4 │ │ │ │ - streq lr, [r5, #-708]! @ 0xfffffd3c │ │ │ │ - strbteq r6, [lr], #1768 @ 0x6e8 │ │ │ │ + strbteq r5, [lr], #1800 @ 0x708 │ │ │ │ + streq sp, [r5, #-820]! @ 0xfffffccc │ │ │ │ + streq sp, [r5, #-716]! @ 0xfffffd34 │ │ │ │ + strbteq r5, [lr], #1768 @ 0x6e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e480 <__cxa_atexit@plt+0x11580> │ │ │ │ ldr r7, [pc, #124] @ 1e4bc <__cxa_atexit@plt+0x115bc> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -17755,37 +17755,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #80] @ 1e4c4 <__cxa_atexit@plt+0x115c4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, r8} │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r3, [pc, #64] @ 1e4c8 <__cxa_atexit@plt+0x115c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #60] @ 1e4cc <__cxa_atexit@plt+0x115cc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 1e4d0 <__cxa_atexit@plt+0x115d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - strbteq r6, [lr], #1612 @ 0x64c │ │ │ │ + strbteq r5, [lr], #1612 @ 0x64c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq r6, [lr], #1624 @ 0x658 │ │ │ │ - streq lr, [r5, #-524]! @ 0xfffffdf4 │ │ │ │ - strbteq r6, [lr], #1588 @ 0x634 │ │ │ │ + strbteq r5, [lr], #1624 @ 0x658 │ │ │ │ + streq sp, [r5, #-532]! @ 0xfffffdec │ │ │ │ + strbteq r5, [lr], #1588 @ 0x634 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e534 <__cxa_atexit@plt+0x11634> │ │ │ │ ldr r7, [pc, #124] @ 1e570 <__cxa_atexit@plt+0x11670> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -17800,37 +17800,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #80] @ 1e578 <__cxa_atexit@plt+0x11678> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, r8} │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r3, [pc, #64] @ 1e57c <__cxa_atexit@plt+0x1167c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #60] @ 1e580 <__cxa_atexit@plt+0x11680> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 1e584 <__cxa_atexit@plt+0x11684> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - strbteq r6, [lr], #1432 @ 0x598 │ │ │ │ + strbteq r5, [lr], #1432 @ 0x598 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq r6, [lr], #1464 @ 0x5b8 │ │ │ │ - streq lr, [r5, #-344]! @ 0xfffffea8 │ │ │ │ - strbteq r6, [lr], #1408 @ 0x580 │ │ │ │ + strbteq r5, [lr], #1464 @ 0x5b8 │ │ │ │ + streq sp, [r5, #-352]! @ 0xfffffea0 │ │ │ │ + strbteq r5, [lr], #1408 @ 0x580 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e5e8 <__cxa_atexit@plt+0x116e8> │ │ │ │ ldr r7, [pc, #184] @ 1e660 <__cxa_atexit@plt+0x11760> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -17845,15 +17845,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #140] @ 1e668 <__cxa_atexit@plt+0x11768> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, r8} │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1e650 <__cxa_atexit@plt+0x11750> │ │ │ │ ldr r7, [pc, #108] @ 1e66c <__cxa_atexit@plt+0x1176c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -17875,21 +17875,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - strbteq r6, [lr], #1252 @ 0x4e4 │ │ │ │ + strbteq r5, [lr], #1252 @ 0x4e4 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ - streq lr, [r5, #-136]! @ 0xffffff78 │ │ │ │ - streq lr, [r5, #-120]! @ 0xffffff88 │ │ │ │ + streq sp, [r5, #-144]! @ 0xffffff70 │ │ │ │ + streq sp, [r5, #-128]! @ 0xffffff80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1e6bc <__cxa_atexit@plt+0x117bc> │ │ │ │ ldr r7, [pc, #52] @ 1e6cc <__cxa_atexit@plt+0x117cc> │ │ │ │ @@ -17904,15 +17904,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1e6d0 <__cxa_atexit@plt+0x117d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r6, [lr], #1124 @ 0x464 │ │ │ │ + strbteq r5, [lr], #1124 @ 0x464 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e710 <__cxa_atexit@plt+0x11810> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -17988,15 +17988,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - streq sp, [r5, #-3768]! @ 0xfffff148 │ │ │ │ + streq ip, [r5, #-3776]! @ 0xfffff140 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #45 @ 0x2d │ │ │ │ bne 1e854 <__cxa_atexit@plt+0x11954> │ │ │ │ ldr r3, [pc, #48] @ 1e870 <__cxa_atexit@plt+0x11970> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -18009,15 +18009,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - streq sp, [r5, #-3684]! @ 0xfffff19c │ │ │ │ + streq ip, [r5, #-3692]! @ 0xfffff194 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e8dc <__cxa_atexit@plt+0x119dc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -18047,15 +18047,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - streq sp, [r5, #-3624]! @ 0xfffff1d8 │ │ │ │ + streq ip, [r5, #-3632]! @ 0xfffff1d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #45 @ 0x2d │ │ │ │ bne 1e940 <__cxa_atexit@plt+0x11a40> │ │ │ │ ldr r3, [pc, #48] @ 1e95c <__cxa_atexit@plt+0x11a5c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -18068,15 +18068,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - streq sp, [r5, #-3524]! @ 0xfffff23c │ │ │ │ + streq ip, [r5, #-3532]! @ 0xfffff234 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e9d8 <__cxa_atexit@plt+0x11ad8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -18113,16 +18113,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1ea18 <__cxa_atexit@plt+0x11b18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - streq sp, [r5, #-3372]! @ 0xfffff2d4 │ │ │ │ - streq sp, [r5, #-3264]! @ 0xfffff340 │ │ │ │ + streq ip, [r5, #-3380]! @ 0xfffff2cc │ │ │ │ + streq ip, [r5, #-3272]! @ 0xfffff338 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #45 @ 0x2d │ │ │ │ bne 1ea64 <__cxa_atexit@plt+0x11b64> │ │ │ │ ldr r2, [pc, #84] @ 1ea8c <__cxa_atexit@plt+0x11b8c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -18144,31 +18144,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1ea90 <__cxa_atexit@plt+0x11b90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - streq sp, [r5, #-3136]! @ 0xfffff3c0 │ │ │ │ - streq sp, [r5, #-3232]! @ 0xfffff360 │ │ │ │ + streq ip, [r5, #-3144]! @ 0xfffff3b8 │ │ │ │ + streq ip, [r5, #-3240]! @ 0xfffff358 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1eacc <__cxa_atexit@plt+0x11bcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 1ead0 <__cxa_atexit@plt+0x11bd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - streq sp, [r5, #-3096]! @ 0xfffff3e8 │ │ │ │ - streq sp, [r5, #-3164]! @ 0xfffff3a4 │ │ │ │ + streq ip, [r5, #-3104]! @ 0xfffff3e0 │ │ │ │ + streq ip, [r5, #-3172]! @ 0xfffff39c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1eb5c <__cxa_atexit@plt+0x11c5c> │ │ │ │ ldr r3, [pc, #120] @ 1eb6c <__cxa_atexit@plt+0x11c6c> │ │ │ │ @@ -18201,16 +18201,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1eb74 <__cxa_atexit@plt+0x11c74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbteq r5, [lr], #4040 @ 0xfc8 │ │ │ │ - streq sp, [r5, #-3012]! @ 0xfffff43c │ │ │ │ + strbteq r4, [lr], #4040 @ 0xfc8 │ │ │ │ + streq ip, [r5, #-3020]! @ 0xfffff434 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ebb8 <__cxa_atexit@plt+0x11cb8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -18226,15 +18226,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - streq sp, [r5, #-2892]! @ 0xfffff4b4 │ │ │ │ + streq ip, [r5, #-2900]! @ 0xfffff4ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #45 @ 0x2d │ │ │ │ bne 1ec4c <__cxa_atexit@plt+0x11d4c> │ │ │ │ ldr r2, [pc, #132] @ 1ec7c <__cxa_atexit@plt+0x11d7c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -18269,17 +18269,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1ec8c <__cxa_atexit@plt+0x11d8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - streq sp, [r5, #-2760]! @ 0xfffff538 │ │ │ │ - streq sp, [r5, #-2744]! @ 0xfffff548 │ │ │ │ - streq sp, [r5, #-2636]! @ 0xfffff5b4 │ │ │ │ + streq ip, [r5, #-2768]! @ 0xfffff530 │ │ │ │ + streq ip, [r5, #-2752]! @ 0xfffff540 │ │ │ │ + streq ip, [r5, #-2644]! @ 0xfffff5ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ecdc <__cxa_atexit@plt+0x11ddc> │ │ │ │ ldr r3, [pc, #92] @ 1ed08 <__cxa_atexit@plt+0x11e08> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -18303,75 +18303,75 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1ed14 <__cxa_atexit@plt+0x11e14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - streq sp, [r5, #-2616]! @ 0xfffff5c8 │ │ │ │ - streq sp, [r5, #-2600]! @ 0xfffff5d8 │ │ │ │ - streq sp, [r5, #-2496]! @ 0xfffff640 │ │ │ │ + streq ip, [r5, #-2624]! @ 0xfffff5c0 │ │ │ │ + streq ip, [r5, #-2608]! @ 0xfffff5d0 │ │ │ │ + streq ip, [r5, #-2504]! @ 0xfffff638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1ed48 <__cxa_atexit@plt+0x11e48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 1ed4c <__cxa_atexit@plt+0x11e4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #45 @ 0x2d │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - streq sp, [r5, #-2532]! @ 0xfffff61c │ │ │ │ - streq sp, [r5, #-2448]! @ 0xfffff670 │ │ │ │ - strbteq r5, [lr], #3096 @ 0xc18 │ │ │ │ + streq ip, [r5, #-2540]! @ 0xfffff614 │ │ │ │ + streq ip, [r5, #-2456]! @ 0xfffff668 │ │ │ │ + strbteq r4, [lr], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1edb0 <__cxa_atexit@plt+0x11eb0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1eda8 <__cxa_atexit@plt+0x11ea8> │ │ │ │ ldr r3, [pc, #52] @ 1edb8 <__cxa_atexit@plt+0x11eb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 1edbc <__cxa_atexit@plt+0x11ebc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1edc0 <__cxa_atexit@plt+0x11ec0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 400244 <__cxa_atexit@plt+0x3f3344> │ │ │ │ + b 3fe9cc <__cxa_atexit@plt+0x3f1acc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [lr], #3496 @ 0xda8 │ │ │ │ - strbteq r5, [lr], #3044 @ 0xbe4 │ │ │ │ - streq sp, [r5, #-2308]! @ 0xfffff6fc │ │ │ │ + strbteq r4, [lr], #3496 @ 0xda8 │ │ │ │ + strbteq r4, [lr], #3044 @ 0xbe4 │ │ │ │ + streq ip, [r5, #-2316]! @ 0xfffff6f4 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1edec <__cxa_atexit@plt+0x11eec> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 1ee00 <__cxa_atexit@plt+0x11f00> │ │ │ │ ldr r7, [pc, #8] @ 1edfc <__cxa_atexit@plt+0x11efc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [lr], #3444 @ 0xd74 │ │ │ │ + strbteq r4, [lr], #3444 @ 0xd74 │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [pc, #92] @ 1ee68 <__cxa_atexit@plt+0x11f68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1ee44 <__cxa_atexit@plt+0x11f44> │ │ │ │ @@ -18391,15 +18391,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - streq sp, [r5, #-2160]! @ 0xfffff790 │ │ │ │ + streq ip, [r5, #-2168]! @ 0xfffff788 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 1ee00 <__cxa_atexit@plt+0x11f00> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -18430,31 +18430,31 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1ef0c <__cxa_atexit@plt+0x1200c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - streq sp, [r5, #-2112]! @ 0xfffff7c0 │ │ │ │ - strbteq r5, [lr], #3184 @ 0xc70 │ │ │ │ - streq sp, [r5, #-2004]! @ 0xfffff82c │ │ │ │ + streq ip, [r5, #-2120]! @ 0xfffff7b8 │ │ │ │ + strbteq r4, [lr], #3184 @ 0xc70 │ │ │ │ + streq ip, [r5, #-2012]! @ 0xfffff824 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1ef44 <__cxa_atexit@plt+0x12044> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 1ef48 <__cxa_atexit@plt+0x12048> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #61 @ 0x3d │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - streq sp, [r5, #-2024]! @ 0xfffff818 │ │ │ │ - streq sp, [r5, #-1940]! @ 0xfffff86c │ │ │ │ + streq ip, [r5, #-2032]! @ 0xfffff810 │ │ │ │ + streq ip, [r5, #-1948]! @ 0xfffff864 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1eff8 <__cxa_atexit@plt+0x120f8> │ │ │ │ ldr r3, [pc, #148] @ 1f000 <__cxa_atexit@plt+0x12100> │ │ │ │ @@ -18620,15 +18620,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f228 <__cxa_atexit@plt+0x12328> │ │ │ │ ldr r3, [pc, #68] @ 1f238 <__cxa_atexit@plt+0x12338> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r3, [pc, #36] @ 1f230 <__cxa_atexit@plt+0x12330> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1f228 <__cxa_atexit@plt+0x12328> │ │ │ │ str r7, [r5] │ │ │ │ @@ -18642,46 +18642,46 @@ │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f25c <__cxa_atexit@plt+0x1235c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ cmp r7, #1 │ │ │ │ bne 1f290 <__cxa_atexit@plt+0x12390> │ │ │ │ ldr r7, [pc, #52] @ 1f2b0 <__cxa_atexit@plt+0x123b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #48] @ 1f2b4 <__cxa_atexit@plt+0x123b4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #1 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r3, [pc, #16] @ 1f2a8 <__cxa_atexit@plt+0x123a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #12] @ 1f2ac <__cxa_atexit@plt+0x123ac> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strteq r1, [r0], #2054 @ 0x806 │ │ │ │ + strteq r1, [r0], #1286 @ 0x506 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq r1, [r0], #2080 @ 0x820 │ │ │ │ + strteq r1, [r0], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f2d8 <__cxa_atexit@plt+0x123d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1f304 <__cxa_atexit@plt+0x12404> │ │ │ │ ldr r7, [pc, #60] @ 1f334 <__cxa_atexit@plt+0x12434> │ │ │ │ @@ -18697,28 +18697,28 @@ │ │ │ │ beq 1f328 <__cxa_atexit@plt+0x12428> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1f1b8 <__cxa_atexit@plt+0x122b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq sp, [r5, #-968]! @ 0xfffffc38 │ │ │ │ + streq ip, [r5, #-976]! @ 0xfffffc30 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1f1b8 <__cxa_atexit@plt+0x122b8> │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f36c <__cxa_atexit@plt+0x1246c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1f398 <__cxa_atexit@plt+0x12498> │ │ │ │ ldr r7, [pc, #60] @ 1f3c8 <__cxa_atexit@plt+0x124c8> │ │ │ │ @@ -18734,15 +18734,15 @@ │ │ │ │ beq 1f3bc <__cxa_atexit@plt+0x124bc> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1f1b8 <__cxa_atexit@plt+0x122b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq sp, [r5, #-820]! @ 0xfffffccc │ │ │ │ + streq ip, [r5, #-828]! @ 0xfffffcc4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1f1b8 <__cxa_atexit@plt+0x122b8> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -18779,15 +18779,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 1f4e0 <__cxa_atexit@plt+0x125e0> │ │ │ │ ldr r2, [pc, #32] @ 1f490 <__cxa_atexit@plt+0x12590> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 12f0040 <__cxa_atexit@plt+0x12e3140> │ │ │ │ + b 1fbee40 <__cxa_atexit@plt+0x1fb1f40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -18822,15 +18822,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f550 <__cxa_atexit@plt+0x12650> │ │ │ │ ldr r3, [pc, #68] @ 1f560 <__cxa_atexit@plt+0x12660> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r3, [pc, #36] @ 1f558 <__cxa_atexit@plt+0x12658> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1f550 <__cxa_atexit@plt+0x12650> │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -18844,46 +18844,46 @@ │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f584 <__cxa_atexit@plt+0x12684> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ cmp r7, #1 │ │ │ │ bne 1f5b8 <__cxa_atexit@plt+0x126b8> │ │ │ │ ldr r7, [pc, #52] @ 1f5d8 <__cxa_atexit@plt+0x126d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #48] @ 1f5dc <__cxa_atexit@plt+0x126dc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #1 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r3, [pc, #16] @ 1f5d0 <__cxa_atexit@plt+0x126d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #12] @ 1f5d4 <__cxa_atexit@plt+0x126d4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strteq r1, [r0], #1246 @ 0x4de │ │ │ │ + strteq r1, [r0], #478 @ 0x1de │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq r1, [r0], #1272 @ 0x4f8 │ │ │ │ + strteq r1, [r0], #504 @ 0x1f8 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f600 <__cxa_atexit@plt+0x12700> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1f62c <__cxa_atexit@plt+0x1272c> │ │ │ │ ldr r7, [pc, #60] @ 1f65c <__cxa_atexit@plt+0x1275c> │ │ │ │ @@ -18899,28 +18899,28 @@ │ │ │ │ beq 1f650 <__cxa_atexit@plt+0x12750> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1f4e0 <__cxa_atexit@plt+0x125e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq sp, [r5, #-160]! @ 0xffffff60 │ │ │ │ + streq ip, [r5, #-168]! @ 0xffffff58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1f4e0 <__cxa_atexit@plt+0x125e0> │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f694 <__cxa_atexit@plt+0x12794> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1f6c0 <__cxa_atexit@plt+0x127c0> │ │ │ │ ldr r7, [pc, #60] @ 1f6f0 <__cxa_atexit@plt+0x127f0> │ │ │ │ @@ -18936,15 +18936,15 @@ │ │ │ │ beq 1f6e4 <__cxa_atexit@plt+0x127e4> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1f4e0 <__cxa_atexit@plt+0x125e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq sp, [r5, #-12]! │ │ │ │ + streq ip, [r5, #-20]! @ 0xffffffec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1f4e0 <__cxa_atexit@plt+0x125e0> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -19021,15 +19021,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f86c <__cxa_atexit@plt+0x1296c> │ │ │ │ ldr r3, [pc, #68] @ 1f87c <__cxa_atexit@plt+0x1297c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r3, [pc, #36] @ 1f874 <__cxa_atexit@plt+0x12974> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1f86c <__cxa_atexit@plt+0x1296c> │ │ │ │ str r7, [r5] │ │ │ │ @@ -19043,46 +19043,46 @@ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f8a0 <__cxa_atexit@plt+0x129a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ cmp r7, #1 │ │ │ │ bne 1f8d4 <__cxa_atexit@plt+0x129d4> │ │ │ │ ldr r7, [pc, #52] @ 1f8f4 <__cxa_atexit@plt+0x129f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #48] @ 1f8f8 <__cxa_atexit@plt+0x129f8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #1 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r3, [pc, #16] @ 1f8ec <__cxa_atexit@plt+0x129ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #12] @ 1f8f0 <__cxa_atexit@plt+0x129f0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strteq r1, [r0], #450 @ 0x1c2 │ │ │ │ + strteq r0, [r0], #3778 @ 0xec2 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq r1, [r0], #476 @ 0x1dc │ │ │ │ + strteq r0, [r0], #3804 @ 0xedc │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f91c <__cxa_atexit@plt+0x12a1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1f948 <__cxa_atexit@plt+0x12a48> │ │ │ │ ldr r7, [pc, #60] @ 1f978 <__cxa_atexit@plt+0x12a78> │ │ │ │ @@ -19098,28 +19098,28 @@ │ │ │ │ beq 1f96c <__cxa_atexit@plt+0x12a6c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1f7fc <__cxa_atexit@plt+0x128fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq ip, [r5, #-3460]! @ 0xfffff27c │ │ │ │ + streq fp, [r5, #-3468]! @ 0xfffff274 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1f7fc <__cxa_atexit@plt+0x128fc> │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f9b0 <__cxa_atexit@plt+0x12ab0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1f9dc <__cxa_atexit@plt+0x12adc> │ │ │ │ ldr r7, [pc, #60] @ 1fa0c <__cxa_atexit@plt+0x12b0c> │ │ │ │ @@ -19135,15 +19135,15 @@ │ │ │ │ beq 1fa00 <__cxa_atexit@plt+0x12b00> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1f7fc <__cxa_atexit@plt+0x128fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq ip, [r5, #-3312]! @ 0xfffff310 │ │ │ │ + streq fp, [r5, #-3320]! @ 0xfffff308 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1f7fc <__cxa_atexit@plt+0x128fc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -19161,15 +19161,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1fa84 <__cxa_atexit@plt+0x12b84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq ip, [r5, #-3136]! @ 0xfffff3c0 │ │ │ │ + streq fp, [r5, #-3144]! @ 0xfffff3b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fb20 <__cxa_atexit@plt+0x12c20> │ │ │ │ @@ -19211,17 +19211,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - streq ip, [r5, #-3068]! @ 0xfffff404 │ │ │ │ + streq fp, [r5, #-3076]! @ 0xfffff3fc │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1fba0 <__cxa_atexit@plt+0x12ca0> │ │ │ │ @@ -19244,16 +19244,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq ip, [r5, #-2916]! @ 0xfffff49c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq fp, [r5, #-2924]! @ 0xfffff494 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1fc20 <__cxa_atexit@plt+0x12d20> │ │ │ │ @@ -19276,15 +19276,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - streq ip, [r5, #-2712]! @ 0xfffff568 │ │ │ │ + streq fp, [r5, #-2720]! @ 0xfffff560 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fc78 <__cxa_atexit@plt+0x12d78> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -19292,15 +19292,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1fc90 <__cxa_atexit@plt+0x12d90> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq ip, [r5, #-2612]! @ 0xfffff5cc │ │ │ │ + streq fp, [r5, #-2620]! @ 0xfffff5c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fd30 <__cxa_atexit@plt+0x12e30> │ │ │ │ @@ -19343,15 +19343,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -19375,15 +19375,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -19413,15 +19413,15 @@ │ │ │ │ b 1fe54 <__cxa_atexit@plt+0x12f54> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - streq ip, [r5, #-2188]! @ 0xfffff774 │ │ │ │ + streq fp, [r5, #-2196]! @ 0xfffff76c │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1fee8 <__cxa_atexit@plt+0x12fe8> │ │ │ │ @@ -19452,15 +19452,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - streq ip, [r5, #-2056]! @ 0xfffff7f8 │ │ │ │ + streq fp, [r5, #-2064]! @ 0xfffff7f0 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ff3c <__cxa_atexit@plt+0x1303c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -19469,15 +19469,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1ff54 <__cxa_atexit@plt+0x13054> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq ip, [r5, #-1904]! @ 0xfffff890 │ │ │ │ + streq fp, [r5, #-1912]! @ 0xfffff888 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fff4 <__cxa_atexit@plt+0x130f4> │ │ │ │ @@ -19520,15 +19520,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -19552,15 +19552,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -19624,15 +19624,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -19653,15 +19653,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ b 1ff54 <__cxa_atexit@plt+0x13054> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -19690,15 +19690,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 202b8 <__cxa_atexit@plt+0x133b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq r4, [lr], #2248 @ 0x8c8 │ │ │ │ + strbteq r3, [lr], #2248 @ 0x8c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #39] @ 0x27 │ │ │ │ ldr r2, [pc, #28] @ 202f4 <__cxa_atexit@plt+0x133f4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -19838,15 +19838,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 20530 <__cxa_atexit@plt+0x13630> │ │ │ │ ldr r3, [pc, #68] @ 20540 <__cxa_atexit@plt+0x13640> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r3, [pc, #36] @ 20538 <__cxa_atexit@plt+0x13638> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 20530 <__cxa_atexit@plt+0x13630> │ │ │ │ str r7, [r5] │ │ │ │ @@ -19860,46 +19860,46 @@ │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 20564 <__cxa_atexit@plt+0x13664> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ cmp r7, #1 │ │ │ │ bne 20598 <__cxa_atexit@plt+0x13698> │ │ │ │ ldr r7, [pc, #52] @ 205b8 <__cxa_atexit@plt+0x136b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #48] @ 205bc <__cxa_atexit@plt+0x136bc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #1 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r3, [pc, #16] @ 205b0 <__cxa_atexit@plt+0x136b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #12] @ 205b4 <__cxa_atexit@plt+0x136b4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strteq r0, [r0], #1278 @ 0x4fe │ │ │ │ + strteq r0, [r0], #510 @ 0x1fe │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq r0, [r0], #1304 @ 0x518 │ │ │ │ + strteq r0, [r0], #536 @ 0x218 │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 205e0 <__cxa_atexit@plt+0x136e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2060c <__cxa_atexit@plt+0x1370c> │ │ │ │ ldr r7, [pc, #60] @ 2063c <__cxa_atexit@plt+0x1373c> │ │ │ │ @@ -19915,28 +19915,28 @@ │ │ │ │ beq 20630 <__cxa_atexit@plt+0x13730> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 204c0 <__cxa_atexit@plt+0x135c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq ip, [r5, #-192]! @ 0xffffff40 │ │ │ │ + streq fp, [r5, #-200]! @ 0xffffff38 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 204c0 <__cxa_atexit@plt+0x135c0> │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 20674 <__cxa_atexit@plt+0x13774> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 206a0 <__cxa_atexit@plt+0x137a0> │ │ │ │ ldr r7, [pc, #60] @ 206d0 <__cxa_atexit@plt+0x137d0> │ │ │ │ @@ -19952,15 +19952,15 @@ │ │ │ │ beq 206c4 <__cxa_atexit@plt+0x137c4> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 204c0 <__cxa_atexit@plt+0x135c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq ip, [r5, #-44]! @ 0xffffffd4 │ │ │ │ + streq fp, [r5, #-52]! @ 0xffffffcc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 204c0 <__cxa_atexit@plt+0x135c0> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -19997,15 +19997,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 207e8 <__cxa_atexit@plt+0x138e8> │ │ │ │ ldr r2, [pc, #32] @ 20798 <__cxa_atexit@plt+0x13898> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 12f0040 <__cxa_atexit@plt+0x12e3140> │ │ │ │ + b 1fbee40 <__cxa_atexit@plt+0x1fb1f40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -20040,15 +20040,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 20858 <__cxa_atexit@plt+0x13958> │ │ │ │ ldr r3, [pc, #68] @ 20868 <__cxa_atexit@plt+0x13968> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r3, [pc, #36] @ 20860 <__cxa_atexit@plt+0x13960> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 20858 <__cxa_atexit@plt+0x13958> │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -20062,46 +20062,46 @@ │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2088c <__cxa_atexit@plt+0x1398c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ cmp r7, #1 │ │ │ │ bne 208c0 <__cxa_atexit@plt+0x139c0> │ │ │ │ ldr r7, [pc, #52] @ 208e0 <__cxa_atexit@plt+0x139e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #48] @ 208e4 <__cxa_atexit@plt+0x139e4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #1 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r3, [pc, #16] @ 208d8 <__cxa_atexit@plt+0x139d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #12] @ 208dc <__cxa_atexit@plt+0x139dc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strteq r0, [r0], #470 @ 0x1d6 │ │ │ │ + ldreq pc, [pc], #3798 @ 208e4 <__cxa_atexit@plt+0x139e4> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strteq r0, [r0], #496 @ 0x1f0 │ │ │ │ + ldreq pc, [pc], #3824 @ 208ec <__cxa_atexit@plt+0x139ec> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 20908 <__cxa_atexit@plt+0x13a08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 20934 <__cxa_atexit@plt+0x13a34> │ │ │ │ ldr r7, [pc, #60] @ 20964 <__cxa_atexit@plt+0x13a64> │ │ │ │ @@ -20117,28 +20117,28 @@ │ │ │ │ beq 20958 <__cxa_atexit@plt+0x13a58> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 207e8 <__cxa_atexit@plt+0x138e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq fp, [r5, #-3480]! @ 0xfffff268 │ │ │ │ + streq sl, [r5, #-3488]! @ 0xfffff260 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 207e8 <__cxa_atexit@plt+0x138e8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2099c <__cxa_atexit@plt+0x13a9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 209c8 <__cxa_atexit@plt+0x13ac8> │ │ │ │ ldr r7, [pc, #60] @ 209f8 <__cxa_atexit@plt+0x13af8> │ │ │ │ @@ -20154,15 +20154,15 @@ │ │ │ │ beq 209ec <__cxa_atexit@plt+0x13aec> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 207e8 <__cxa_atexit@plt+0x138e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq fp, [r5, #-3332]! @ 0xfffff2fc │ │ │ │ + streq sl, [r5, #-3340]! @ 0xfffff2f4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 207e8 <__cxa_atexit@plt+0x138e8> │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -20236,15 +20236,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 20b68 <__cxa_atexit@plt+0x13c68> │ │ │ │ ldr r3, [pc, #68] @ 20b78 <__cxa_atexit@plt+0x13c78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r3, [pc, #36] @ 20b70 <__cxa_atexit@plt+0x13c70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 20b68 <__cxa_atexit@plt+0x13c68> │ │ │ │ str r7, [r5] │ │ │ │ @@ -20258,46 +20258,46 @@ │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 20b9c <__cxa_atexit@plt+0x13c9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ cmp r7, #1 │ │ │ │ bne 20bd0 <__cxa_atexit@plt+0x13cd0> │ │ │ │ ldr r7, [pc, #52] @ 20bf0 <__cxa_atexit@plt+0x13cf0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #48] @ 20bf4 <__cxa_atexit@plt+0x13cf4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #1 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r3, [pc, #16] @ 20be8 <__cxa_atexit@plt+0x13ce8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #12] @ 20bec <__cxa_atexit@plt+0x13cec> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq pc, [pc], #3782 @ 20bf4 <__cxa_atexit@plt+0x13cf4> │ │ │ │ + ldreq pc, [pc], #3014 @ 20bf4 <__cxa_atexit@plt+0x13cf4> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq pc, [pc], #3808 @ 20bfc <__cxa_atexit@plt+0x13cfc> │ │ │ │ + ldreq pc, [pc], #3040 @ 20bfc <__cxa_atexit@plt+0x13cfc> │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 20c18 <__cxa_atexit@plt+0x13d18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 20c44 <__cxa_atexit@plt+0x13d44> │ │ │ │ ldr r7, [pc, #60] @ 20c74 <__cxa_atexit@plt+0x13d74> │ │ │ │ @@ -20313,28 +20313,28 @@ │ │ │ │ beq 20c68 <__cxa_atexit@plt+0x13d68> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 20af8 <__cxa_atexit@plt+0x13bf8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq fp, [r5, #-2696]! @ 0xfffff578 │ │ │ │ + streq sl, [r5, #-2704]! @ 0xfffff570 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 20af8 <__cxa_atexit@plt+0x13bf8> │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 20cac <__cxa_atexit@plt+0x13dac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 20cd8 <__cxa_atexit@plt+0x13dd8> │ │ │ │ ldr r7, [pc, #60] @ 20d08 <__cxa_atexit@plt+0x13e08> │ │ │ │ @@ -20350,15 +20350,15 @@ │ │ │ │ beq 20cfc <__cxa_atexit@plt+0x13dfc> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 20af8 <__cxa_atexit@plt+0x13bf8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq fp, [r5, #-2548]! @ 0xfffff60c │ │ │ │ + streq sl, [r5, #-2556]! @ 0xfffff604 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 20af8 <__cxa_atexit@plt+0x13bf8> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -20411,24 +20411,24 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 20e1c <__cxa_atexit@plt+0x13f1c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff080 │ │ │ │ @ instruction: 0xffffe1f4 │ │ │ │ @ instruction: 0xfffff338 │ │ │ │ @ instruction: 0xfffff34c │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strbteq r3, [lr], #3416 @ 0xd58 │ │ │ │ + strbteq r2, [lr], #3416 @ 0xd58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20ed0 <__cxa_atexit@plt+0x13fd0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -20454,39 +20454,39 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r3, [r2, #6] │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r2 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 20f04 <__cxa_atexit@plt+0x14004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 20f00 <__cxa_atexit@plt+0x14000> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - streq fp, [r5, #-2132]! @ 0xfffff7ac │ │ │ │ + streq sl, [r5, #-2140]! @ 0xfffff7a4 │ │ │ │ @ instruction: 0x000006b0 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - strbteq r3, [lr], #3248 @ 0xcb0 │ │ │ │ - strbteq r3, [lr], #3232 @ 0xca0 │ │ │ │ - streq fp, [r5, #-2040]! @ 0xfffff808 │ │ │ │ - strbteq r3, [lr], #3184 @ 0xc70 │ │ │ │ + strbteq r2, [lr], #3248 @ 0xcb0 │ │ │ │ + strbteq r2, [lr], #3232 @ 0xca0 │ │ │ │ + streq sl, [r5, #-2048]! @ 0xfffff800 │ │ │ │ + strbteq r2, [lr], #3184 @ 0xc70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20fb8 <__cxa_atexit@plt+0x140b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -20512,39 +20512,39 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r3, [r2, #6] │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r2 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 20fec <__cxa_atexit@plt+0x140ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 20fe8 <__cxa_atexit@plt+0x140e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - streq fp, [r5, #-1900]! @ 0xfffff894 │ │ │ │ + streq sl, [r5, #-1908]! @ 0xfffff88c │ │ │ │ andeq r0, r0, r8, asr #11 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ - strbteq r3, [lr], #3016 @ 0xbc8 │ │ │ │ - strbteq r3, [lr], #3000 @ 0xbb8 │ │ │ │ - streq fp, [r5, #-1808]! @ 0xfffff8f0 │ │ │ │ - strbteq r3, [lr], #2952 @ 0xb88 │ │ │ │ + strbteq r2, [lr], #3016 @ 0xbc8 │ │ │ │ + strbteq r2, [lr], #3000 @ 0xbb8 │ │ │ │ + streq sl, [r5, #-1816]! @ 0xfffff8e8 │ │ │ │ + strbteq r2, [lr], #2952 @ 0xb88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 210a0 <__cxa_atexit@plt+0x141a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -20570,54 +20570,54 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r3, [r2, #6] │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r2 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 210d4 <__cxa_atexit@plt+0x141d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 210d0 <__cxa_atexit@plt+0x141d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - streq fp, [r5, #-1668]! @ 0xfffff97c │ │ │ │ + streq sl, [r5, #-1676]! @ 0xfffff974 │ │ │ │ andeq r0, r0, r0, ror #9 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ - strbteq r3, [lr], #2784 @ 0xae0 │ │ │ │ - strbteq r3, [lr], #2768 @ 0xad0 │ │ │ │ - streq fp, [r5, #-1576]! @ 0xfffff9d8 │ │ │ │ + strbteq r2, [lr], #2784 @ 0xae0 │ │ │ │ + strbteq r2, [lr], #2768 @ 0xad0 │ │ │ │ + streq sl, [r5, #-1584]! @ 0xfffff9d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21108 <__cxa_atexit@plt+0x14208> │ │ │ │ ldr r2, [pc, #28] @ 21110 <__cxa_atexit@plt+0x14210> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #2 │ │ │ │ - b 400254 <__cxa_atexit@plt+0x3f3354> │ │ │ │ + b 3fe9dc <__cxa_atexit@plt+0x3f1adc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq fp, [r5, #-1448]! @ 0xfffffa58 │ │ │ │ - strbteq r3, [lr], #2660 @ 0xa64 │ │ │ │ + streq sl, [r5, #-1456]! @ 0xfffffa50 │ │ │ │ + strbteq r2, [lr], #2660 @ 0xa64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 211c4 <__cxa_atexit@plt+0x142c4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -20643,39 +20643,39 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r3, [r2, #6] │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r2 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 211f8 <__cxa_atexit@plt+0x142f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 211f4 <__cxa_atexit@plt+0x142f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - streq fp, [r5, #-1376]! @ 0xfffffaa0 │ │ │ │ + streq sl, [r5, #-1384]! @ 0xfffffa98 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbteq r3, [lr], #2492 @ 0x9bc │ │ │ │ - strbteq r3, [lr], #2476 @ 0x9ac │ │ │ │ - streq fp, [r5, #-1284]! @ 0xfffffafc │ │ │ │ - strbteq r3, [lr], #2428 @ 0x97c │ │ │ │ + strbteq r2, [lr], #2492 @ 0x9bc │ │ │ │ + strbteq r2, [lr], #2476 @ 0x9ac │ │ │ │ + streq sl, [r5, #-1292]! @ 0xfffffaf4 │ │ │ │ + strbteq r2, [lr], #2428 @ 0x97c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 212ac <__cxa_atexit@plt+0x143ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -20701,57 +20701,57 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r3, [r2, #6] │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r2 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 212e0 <__cxa_atexit@plt+0x143e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 212dc <__cxa_atexit@plt+0x143dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - streq fp, [r5, #-1144]! @ 0xfffffb88 │ │ │ │ + streq sl, [r5, #-1152]! @ 0xfffffb80 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - strbteq r3, [lr], #2260 @ 0x8d4 │ │ │ │ - strbteq r3, [lr], #2244 @ 0x8c4 │ │ │ │ - streq fp, [r5, #-1052]! @ 0xfffffbe4 │ │ │ │ + strbteq r2, [lr], #2260 @ 0x8d4 │ │ │ │ + strbteq r2, [lr], #2244 @ 0x8c4 │ │ │ │ + streq sl, [r5, #-1060]! @ 0xfffffbdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2131c <__cxa_atexit@plt+0x1441c> │ │ │ │ ldr r2, [pc, #36] @ 21324 <__cxa_atexit@plt+0x14424> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 21328 <__cxa_atexit@plt+0x14428> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40025c <__cxa_atexit@plt+0x3f335c> │ │ │ │ + b 3fe9e4 <__cxa_atexit@plt+0x3f1ae4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [lr], #2156 @ 0x86c │ │ │ │ - streq fp, [r5, #-916]! @ 0xfffffc6c │ │ │ │ - strbteq r3, [lr], #2124 @ 0x84c │ │ │ │ + strbteq r2, [lr], #2156 @ 0x86c │ │ │ │ + streq sl, [r5, #-924]! @ 0xfffffc64 │ │ │ │ + strbteq r2, [lr], #2124 @ 0x84c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 213dc <__cxa_atexit@plt+0x144dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -20777,54 +20777,54 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r3, [r2, #6] │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r2 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 21410 <__cxa_atexit@plt+0x14510> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 2140c <__cxa_atexit@plt+0x1450c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - streq fp, [r5, #-840]! @ 0xfffffcb8 │ │ │ │ + streq sl, [r5, #-848]! @ 0xfffffcb0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbteq r3, [lr], #1956 @ 0x7a4 │ │ │ │ - strbteq r3, [lr], #1940 @ 0x794 │ │ │ │ - streq fp, [r5, #-748]! @ 0xfffffd14 │ │ │ │ - strbteq r3, [lr], #1880 @ 0x758 │ │ │ │ + strbteq r2, [lr], #1956 @ 0x7a4 │ │ │ │ + strbteq r2, [lr], #1940 @ 0x794 │ │ │ │ + streq sl, [r5, #-756]! @ 0xfffffd0c │ │ │ │ + strbteq r2, [lr], #1880 @ 0x758 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21448 <__cxa_atexit@plt+0x14548> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 21450 <__cxa_atexit@plt+0x14550> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq fp, [r5, #-612]! @ 0xfffffd9c │ │ │ │ + streq sl, [r5, #-620]! @ 0xfffffd94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 214e4 <__cxa_atexit@plt+0x145e4> │ │ │ │ ldr r3, [pc, #128] @ 214f4 <__cxa_atexit@plt+0x145f4> │ │ │ │ @@ -20843,15 +20843,15 @@ │ │ │ │ ldr r8, [r9, #2] │ │ │ │ ldr r2, [r9, #6] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r8, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 21504 <__cxa_atexit@plt+0x14604> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -20859,42 +20859,42 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 21500 <__cxa_atexit@plt+0x14600> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbteq r3, [lr], #1696 @ 0x6a0 │ │ │ │ - strbteq r3, [lr], #1684 @ 0x694 │ │ │ │ - streq fp, [r5, #-484]! @ 0xfffffe1c │ │ │ │ - strbteq r3, [lr], #1648 @ 0x670 │ │ │ │ + strbteq r2, [lr], #1696 @ 0x6a0 │ │ │ │ + strbteq r2, [lr], #1684 @ 0x694 │ │ │ │ + streq sl, [r5, #-492]! @ 0xfffffe14 │ │ │ │ + strbteq r2, [lr], #1648 @ 0x670 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21548 <__cxa_atexit@plt+0x14648> │ │ │ │ ldr r3, [pc, #56] @ 21560 <__cxa_atexit@plt+0x14660> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #44] @ 21564 <__cxa_atexit@plt+0x14664> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [pc, #12] @ 2155c <__cxa_atexit@plt+0x1465c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - streq fp, [r5, #-364]! @ 0xfffffe94 │ │ │ │ + streq sl, [r5, #-372]! @ 0xfffffe8c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r3, [lr], #1544 @ 0x608 │ │ │ │ - strbteq r3, [lr], #1552 @ 0x610 │ │ │ │ + strbteq r2, [lr], #1544 @ 0x608 │ │ │ │ + strbteq r2, [lr], #1552 @ 0x610 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 215cc <__cxa_atexit@plt+0x146cc> │ │ │ │ ldr r3, [pc, #136] @ 21610 <__cxa_atexit@plt+0x14710> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -20931,16 +20931,16 @@ │ │ │ │ b 21858 <__cxa_atexit@plt+0x14958> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbteq r3, [lr], #1444 @ 0x5a4 │ │ │ │ - strbteq r3, [lr], #1368 @ 0x558 │ │ │ │ + strbteq r2, [lr], #1444 @ 0x5a4 │ │ │ │ + strbteq r2, [lr], #1368 @ 0x558 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21664 <__cxa_atexit@plt+0x14764> │ │ │ │ ldr r3, [pc, #76] @ 2168c <__cxa_atexit@plt+0x1478c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -20960,16 +20960,16 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 21680 <__cxa_atexit@plt+0x14780> │ │ │ │ b 21858 <__cxa_atexit@plt+0x14958> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbteq r3, [lr], #1292 @ 0x50c │ │ │ │ - strbteq r3, [lr], #1252 @ 0x4e4 │ │ │ │ + strbteq r2, [lr], #1292 @ 0x50c │ │ │ │ + strbteq r2, [lr], #1252 @ 0x4e4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 216c8 <__cxa_atexit@plt+0x147c8> │ │ │ │ ldr r7, [pc, #216] @ 2178c <__cxa_atexit@plt+0x1488c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -21016,31 +21016,31 @@ │ │ │ │ str r0, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r9, [r6, #36] @ 0x24 │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 16fa2bc <__cxa_atexit@plt+0x16ed3bc> │ │ │ │ + b 3fe9f4 <__cxa_atexit@plt+0x3f1af4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - strbteq r3, [lr], #0 │ │ │ │ - streq sl, [r5, #-4016]! @ 0xfffff050 │ │ │ │ - streq sl, [r5, #-4036]! @ 0xfffff03c │ │ │ │ - streq sl, [r5, #-4068]! @ 0xfffff01c │ │ │ │ - streq sl, [r5, #-4060]! @ 0xfffff024 │ │ │ │ - streq sl, [r5, #-4052]! @ 0xfffff02c │ │ │ │ - strbteq r3, [lr], #968 @ 0x3c8 │ │ │ │ + strbteq r2, [lr], #0 │ │ │ │ + streq r9, [r5, #-4024]! @ 0xfffff048 │ │ │ │ + streq r9, [r5, #-4044]! @ 0xfffff034 │ │ │ │ + streq r9, [r5, #-4076]! @ 0xfffff014 │ │ │ │ + streq r9, [r5, #-4068]! @ 0xfffff01c │ │ │ │ + streq r9, [r5, #-4060]! @ 0xfffff024 │ │ │ │ + strbteq r2, [lr], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r8, #3 │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -21058,28 +21058,28 @@ │ │ │ │ ldr r9, [pc, #64] @ 21844 <__cxa_atexit@plt+0x14944> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5, #8]! │ │ │ │ str r8, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 21848 <__cxa_atexit@plt+0x14948> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - strbteq r3, [lr], #828 @ 0x33c │ │ │ │ - streq sl, [r5, #-3724]! @ 0xfffff174 │ │ │ │ - strbteq r3, [lr], #812 @ 0x32c │ │ │ │ + strbteq r2, [lr], #828 @ 0x33c │ │ │ │ + streq r9, [r5, #-3732]! @ 0xfffff16c │ │ │ │ + strbteq r2, [lr], #812 @ 0x32c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2188c <__cxa_atexit@plt+0x1498c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -21098,15 +21098,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 218a8 <__cxa_atexit@plt+0x149a8> │ │ │ │ b 21dfc <__cxa_atexit@plt+0x14efc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #10 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r3, [lr], #704 @ 0x2c0 │ │ │ │ + strbteq r2, [lr], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #45 @ 0x2d │ │ │ │ bne 218ec <__cxa_atexit@plt+0x149ec> │ │ │ │ ldr r3, [pc, #60] @ 21914 <__cxa_atexit@plt+0x14a14> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -21122,15 +21122,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 21908 <__cxa_atexit@plt+0x14a08> │ │ │ │ b 21dfc <__cxa_atexit@plt+0x14efc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r3, [lr], #608 @ 0x260 │ │ │ │ + strbteq r2, [lr], #608 @ 0x260 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21958 <__cxa_atexit@plt+0x14a58> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -21149,15 +21149,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 21974 <__cxa_atexit@plt+0x14a74> │ │ │ │ b 21dfc <__cxa_atexit@plt+0x14efc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r3, [lr], #500 @ 0x1f4 │ │ │ │ + strbteq r2, [lr], #500 @ 0x1f4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #45 @ 0x2d │ │ │ │ bne 219b8 <__cxa_atexit@plt+0x14ab8> │ │ │ │ ldr r3, [pc, #60] @ 219e0 <__cxa_atexit@plt+0x14ae0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -21173,15 +21173,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 219d4 <__cxa_atexit@plt+0x14ad4> │ │ │ │ b 21dfc <__cxa_atexit@plt+0x14efc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r3, [lr], #404 @ 0x194 │ │ │ │ + strbteq r2, [lr], #404 @ 0x194 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 21a3c <__cxa_atexit@plt+0x14b3c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -21208,19 +21208,19 @@ │ │ │ │ mov r6, r9 │ │ │ │ b 21dfc <__cxa_atexit@plt+0x14efc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff8c8 │ │ │ │ - strbteq r3, [lr], #248 @ 0xf8 │ │ │ │ + strbteq r2, [lr], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21ae8 <__cxa_atexit@plt+0x14be8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -21247,25 +21247,25 @@ │ │ │ │ ldr sl, [pc, #44] @ 21b24 <__cxa_atexit@plt+0x14c24> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 21b28 <__cxa_atexit@plt+0x14c28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r2, [lr], #3704 @ 0xe78 │ │ │ │ - streq sl, [r5, #-3092]! @ 0xfffff3ec │ │ │ │ + strbteq r1, [lr], #3704 @ 0xe78 │ │ │ │ + streq r9, [r5, #-3100]! @ 0xfffff3e4 │ │ │ │ @ instruction: 0xfffff884 │ │ │ │ - streq sl, [r5, #-3028]! @ 0xfffff42c │ │ │ │ - strbteq r3, [lr], #68 @ 0x44 │ │ │ │ + streq r9, [r5, #-3036]! @ 0xfffff424 │ │ │ │ + strbteq r2, [lr], #68 @ 0x44 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21b7c <__cxa_atexit@plt+0x14c7c> │ │ │ │ ldr r3, [pc, #164] @ 21bf8 <__cxa_atexit@plt+0x14cf8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -21274,15 +21274,15 @@ │ │ │ │ ldr r3, [pc, #152] @ 21bfc <__cxa_atexit@plt+0x14cfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #233 @ 0xe9 │ │ │ │ add r9, r3, #256 @ 0x100 │ │ │ │ ldr r3, [pc, #140] @ 21c00 <__cxa_atexit@plt+0x14d00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r2, [pc, #104] @ 21bec <__cxa_atexit@plt+0x14cec> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ str r2, [r3] │ │ │ │ str r7, [r3, #8] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -21294,31 +21294,31 @@ │ │ │ │ ldr r9, [pc, #64] @ 21bf4 <__cxa_atexit@plt+0x14cf4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5, #4]! │ │ │ │ str r8, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 21c04 <__cxa_atexit@plt+0x14d04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ - strbteq r2, [lr], #3980 @ 0xf8c │ │ │ │ + strbteq r1, [lr], #3980 @ 0xf8c │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - streq sl, [r5, #-2880]! @ 0xfffff4c0 │ │ │ │ - streq sl, [r5, #-2964]! @ 0xfffff46c │ │ │ │ - streq sl, [r5, #-2780]! @ 0xfffff524 │ │ │ │ - strbteq r2, [lr], #3952 @ 0xf70 │ │ │ │ + streq r9, [r5, #-2888]! @ 0xfffff4b8 │ │ │ │ + streq r9, [r5, #-2972]! @ 0xfffff464 │ │ │ │ + streq r9, [r5, #-2788]! @ 0xfffff51c │ │ │ │ + strbteq r1, [lr], #3952 @ 0xf70 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r3, r5, #4 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 21c70 <__cxa_atexit@plt+0x14d70> │ │ │ │ ldr r2, [pc, #220] @ 21d08 <__cxa_atexit@plt+0x14e08> │ │ │ │ @@ -21335,15 +21335,15 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #176] @ 21d10 <__cxa_atexit@plt+0x14e10> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [pc, #132] @ 21cfc <__cxa_atexit@plt+0x14dfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r3] │ │ │ │ str r7, [r3] │ │ │ │ tst r9, #3 │ │ │ │ beq 21cc0 <__cxa_atexit@plt+0x14dc0> │ │ │ │ ldr r7, [pc, #112] @ 21d00 <__cxa_atexit@plt+0x14e00> │ │ │ │ @@ -21373,20 +21373,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbteq r2, [lr], #3708 @ 0xe7c │ │ │ │ + strbteq r1, [lr], #3708 @ 0xe7c │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ - strbteq r2, [lr], #3808 @ 0xee0 │ │ │ │ - streq sl, [r5, #-2532]! @ 0xfffff61c │ │ │ │ - strbteq r2, [lr], #3680 @ 0xe60 │ │ │ │ + strbteq r1, [lr], #3808 @ 0xee0 │ │ │ │ + streq r9, [r5, #-2540]! @ 0xfffff614 │ │ │ │ + strbteq r1, [lr], #3680 @ 0xe60 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, #56] @ 21d68 <__cxa_atexit@plt+0x14e68> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7], #-8 │ │ │ │ @@ -21399,16 +21399,16 @@ │ │ │ │ b 1ee00 <__cxa_atexit@plt+0x11f00> │ │ │ │ ldr r7, [pc, #16] @ 21d6c <__cxa_atexit@plt+0x14e6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r2, [lr], #3596 @ 0xe0c │ │ │ │ - strbteq r2, [lr], #3592 @ 0xe08 │ │ │ │ + strbteq r1, [lr], #3596 @ 0xe0c │ │ │ │ + strbteq r1, [lr], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 21de0 <__cxa_atexit@plt+0x14ee0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -21420,27 +21420,27 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #52] @ 21de8 <__cxa_atexit@plt+0x14ee8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 21dec <__cxa_atexit@plt+0x14eec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff78c │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ - strbteq r2, [lr], #3468 @ 0xd8c │ │ │ │ - streq sl, [r5, #-2280]! @ 0xfffff718 │ │ │ │ - strbteq r2, [lr], #3464 @ 0xd88 │ │ │ │ + strbteq r1, [lr], #3468 @ 0xd8c │ │ │ │ + streq r9, [r5, #-2288]! @ 0xfffff710 │ │ │ │ + strbteq r1, [lr], #3464 @ 0xd88 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21e34 <__cxa_atexit@plt+0x14f34> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -21477,20 +21477,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xffffefdc │ │ │ │ - streq sl, [r5, #-2144]! @ 0xfffff7a0 │ │ │ │ - streq sl, [r5, #-2096]! @ 0xfffff7d0 │ │ │ │ - strbteq r2, [lr], #3264 @ 0xcc0 │ │ │ │ + streq r9, [r5, #-2152]! @ 0xfffff798 │ │ │ │ + streq r9, [r5, #-2104]! @ 0xfffff7c8 │ │ │ │ + strbteq r1, [lr], #3264 @ 0xcc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 21f44 <__cxa_atexit@plt+0x15044> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -21520,19 +21520,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff00c │ │ │ │ - streq sl, [r5, #-1920]! @ 0xfffff880 │ │ │ │ - strbteq r2, [lr], #3096 @ 0xc18 │ │ │ │ + streq r9, [r5, #-1928]! @ 0xfffff878 │ │ │ │ + strbteq r1, [lr], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21fec <__cxa_atexit@plt+0x150ec> │ │ │ │ ldr r3, [pc, #260] @ 22084 <__cxa_atexit@plt+0x15184> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -21594,23 +21594,23 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r7, [r9] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 2023c <__cxa_atexit@plt+0x1333c> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffeff4 │ │ │ │ - streq sl, [r5, #-1664]! @ 0xfffff980 │ │ │ │ + streq r9, [r5, #-1672]! @ 0xfffff978 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xfffff244 │ │ │ │ - streq sl, [r5, #-1748]! @ 0xfffff92c │ │ │ │ + streq r9, [r5, #-1756]! @ 0xfffff924 │ │ │ │ @ instruction: 0xfffff08c │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbteq r2, [lr], #2784 @ 0xae0 │ │ │ │ + strbteq r1, [lr], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22130 <__cxa_atexit@plt+0x15230> │ │ │ │ @@ -21642,20 +21642,20 @@ │ │ │ │ str r2, [r6] │ │ │ │ str r9, [r5] │ │ │ │ str r7, [r9] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 2023c <__cxa_atexit@plt+0x1333c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff12c │ │ │ │ - streq sl, [r5, #-1468]! @ 0xfffffa44 │ │ │ │ + streq r9, [r5, #-1476]! @ 0xfffffa3c │ │ │ │ @ instruction: 0xffffefc8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq r2, [lr], #2604 @ 0xa2c │ │ │ │ + strbteq r1, [lr], #2604 @ 0xa2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 221b4 <__cxa_atexit@plt+0x152b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -21682,36 +21682,36 @@ │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr sl, [pc, #40] @ 221f0 <__cxa_atexit@plt+0x152f0> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 221f4 <__cxa_atexit@plt+0x152f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r2, [lr], #1960 @ 0x7a8 │ │ │ │ - streq sl, [r5, #-1352]! @ 0xfffffab8 │ │ │ │ + strbteq r1, [lr], #1960 @ 0x7a8 │ │ │ │ + streq r9, [r5, #-1360]! @ 0xfffffab0 │ │ │ │ @ instruction: 0xffffefa0 │ │ │ │ - streq sl, [r5, #-1288]! @ 0xfffffaf8 │ │ │ │ - strbteq r2, [lr], #2424 @ 0x978 │ │ │ │ + streq r9, [r5, #-1296]! @ 0xfffffaf0 │ │ │ │ + strbteq r1, [lr], #2424 @ 0x978 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22230 <__cxa_atexit@plt+0x15330> │ │ │ │ ldr r3, [pc, #140] @ 222ac <__cxa_atexit@plt+0x153ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r2, [pc, #104] @ 222a0 <__cxa_atexit@plt+0x153a0> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ str r7, [r3, #8] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -21723,29 +21723,29 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #56] @ 222a8 <__cxa_atexit@plt+0x153a8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 222b0 <__cxa_atexit@plt+0x153b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff2d8 │ │ │ │ @ instruction: 0xfffff310 │ │ │ │ - strbteq r2, [lr], #2256 @ 0x8d0 │ │ │ │ + strbteq r1, [lr], #2256 @ 0x8d0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - streq sl, [r5, #-1064]! @ 0xfffffbd8 │ │ │ │ - strbteq r2, [lr], #2244 @ 0x8c4 │ │ │ │ + streq r9, [r5, #-1072]! @ 0xfffffbd0 │ │ │ │ + strbteq r1, [lr], #2244 @ 0x8c4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r3, r5, #4 │ │ │ │ cmp r7, #2 │ │ │ │ bne 22310 <__cxa_atexit@plt+0x15410> │ │ │ │ ldr r7, [pc, #220] @ 223b0 <__cxa_atexit@plt+0x154b0> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -21778,15 +21778,15 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #96] @ 223ac <__cxa_atexit@plt+0x154ac> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -21799,20 +21799,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff1f8 │ │ │ │ @ instruction: 0xfffff234 │ │ │ │ - strbteq r2, [lr], #2036 @ 0x7f4 │ │ │ │ + strbteq r1, [lr], #2036 @ 0x7f4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - strbteq r2, [lr], #2004 @ 0x7d4 │ │ │ │ - streq sl, [r5, #-828]! @ 0xfffffcc4 │ │ │ │ - strbteq r2, [lr], #1976 @ 0x7b8 │ │ │ │ + strbteq r1, [lr], #2004 @ 0x7d4 │ │ │ │ + streq r9, [r5, #-836]! @ 0xfffffcbc │ │ │ │ + strbteq r1, [lr], #1976 @ 0x7b8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, #56] @ 22410 <__cxa_atexit@plt+0x15510> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7], #-8 │ │ │ │ @@ -21825,16 +21825,16 @@ │ │ │ │ b 1ee00 <__cxa_atexit@plt+0x11f00> │ │ │ │ ldr r7, [pc, #16] @ 22414 <__cxa_atexit@plt+0x15514> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r2, [lr], #1892 @ 0x764 │ │ │ │ - strbteq r2, [lr], #1888 @ 0x760 │ │ │ │ + strbteq r1, [lr], #1892 @ 0x764 │ │ │ │ + strbteq r1, [lr], #1888 @ 0x760 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 22488 <__cxa_atexit@plt+0x15588> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -21846,42 +21846,42 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #52] @ 22490 <__cxa_atexit@plt+0x15590> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 22494 <__cxa_atexit@plt+0x15594> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff0e4 │ │ │ │ @ instruction: 0xfffff124 │ │ │ │ - strbteq r2, [lr], #1764 @ 0x6e4 │ │ │ │ - streq sl, [r5, #-576]! @ 0xfffffdc0 │ │ │ │ - strbteq r2, [lr], #1748 @ 0x6d4 │ │ │ │ + strbteq r1, [lr], #1764 @ 0x6e4 │ │ │ │ + streq r9, [r5, #-584]! @ 0xfffffdb8 │ │ │ │ + strbteq r1, [lr], #1748 @ 0x6d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 224cc <__cxa_atexit@plt+0x155cc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 224d4 <__cxa_atexit@plt+0x155d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq sl, [r5, #-480]! @ 0xfffffe20 │ │ │ │ + streq r9, [r5, #-488]! @ 0xfffffe18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 22520 <__cxa_atexit@plt+0x15620> │ │ │ │ @@ -21891,43 +21891,43 @@ │ │ │ │ add sl, pc, sl │ │ │ │ stmdb r5, {r1, r3, r9} │ │ │ │ ldr r5, [pc, #44] @ 2253c <__cxa_atexit@plt+0x1563c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r7, [pc, #24] @ 22540 <__cxa_atexit@plt+0x15640> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r2, [lr], #916 @ 0x394 │ │ │ │ - streq sl, [r5, #-524]! @ 0xfffffdf4 │ │ │ │ - strbteq r2, [lr], #1760 @ 0x6e0 │ │ │ │ - strbteq r2, [lr], #1708 @ 0x6ac │ │ │ │ + strbteq r1, [lr], #916 @ 0x394 │ │ │ │ + streq r9, [r5, #-532]! @ 0xfffffdec │ │ │ │ + strbteq r1, [lr], #1760 @ 0x6e0 │ │ │ │ + strbteq r1, [lr], #1708 @ 0x6ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22568 <__cxa_atexit@plt+0x15668> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 22584 <__cxa_atexit@plt+0x15684> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 22588 <__cxa_atexit@plt+0x15688> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq r2, [lr], #1480 @ 0x5c8 │ │ │ │ - strbteq r2, [lr], #1612 @ 0x64c │ │ │ │ + strbteq r1, [lr], #1480 @ 0x5c8 │ │ │ │ + strbteq r1, [lr], #1612 @ 0x64c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2266c <__cxa_atexit@plt+0x1576c> │ │ │ │ ldr r3, [pc, #256] @ 226ac <__cxa_atexit@plt+0x157ac> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -21974,44 +21974,44 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ add r1, r6, #28 │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 16fa2bc <__cxa_atexit@plt+0x16ed3bc> │ │ │ │ + b 3fe9f4 <__cxa_atexit@plt+0x3f1af4> │ │ │ │ ldr r3, [pc, #60] @ 226b0 <__cxa_atexit@plt+0x157b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [pc, #56] @ 226b4 <__cxa_atexit@plt+0x157b4> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 226b8 <__cxa_atexit@plt+0x157b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - strbteq r2, [lr], #756 @ 0x2f4 │ │ │ │ - streq sl, [r5, #-144]! @ 0xffffff70 │ │ │ │ + strbteq r1, [lr], #756 @ 0x2f4 │ │ │ │ + streq r9, [r5, #-152]! @ 0xffffff68 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - strbteq r2, [lr], #264 @ 0x108 │ │ │ │ - streq sl, [r5, #-224]! @ 0xffffff20 │ │ │ │ - streq sl, [r5, #-172]! @ 0xffffff54 │ │ │ │ - streq sl, [r5, #-232]! @ 0xffffff18 │ │ │ │ - streq sl, [r5, #-224]! @ 0xffffff20 │ │ │ │ - streq sl, [r5, #-216]! @ 0xffffff28 │ │ │ │ - strbteq r2, [lr], #1276 @ 0x4fc │ │ │ │ + strbteq r1, [lr], #264 @ 0x108 │ │ │ │ + streq r9, [r5, #-232]! @ 0xffffff18 │ │ │ │ + streq r9, [r5, #-180]! @ 0xffffff4c │ │ │ │ + streq r9, [r5, #-240]! @ 0xffffff10 │ │ │ │ + streq r9, [r5, #-232]! @ 0xffffff18 │ │ │ │ + streq r9, [r5, #-224]! @ 0xffffff20 │ │ │ │ + strbteq r1, [lr], #1276 @ 0x4fc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2279c <__cxa_atexit@plt+0x1589c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ @@ -22050,63 +22050,63 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ add r1, r6, #28 │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 16fa2bc <__cxa_atexit@plt+0x16ed3bc> │ │ │ │ + b 3fe9f4 <__cxa_atexit@plt+0x3f1af4> │ │ │ │ ldr r3, [pc, #48] @ 227d4 <__cxa_atexit@plt+0x158d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [pc, #44] @ 227d8 <__cxa_atexit@plt+0x158d8> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 227dc <__cxa_atexit@plt+0x158dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbteq r2, [lr], #452 @ 0x1c4 │ │ │ │ - streq r9, [r5, #-3936]! @ 0xfffff0a0 │ │ │ │ + strbteq r1, [lr], #452 @ 0x1c4 │ │ │ │ + streq r8, [r5, #-3944]! @ 0xfffff098 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - strbteq r1, [lr], #4056 @ 0xfd8 │ │ │ │ - streq r9, [r5, #-4016]! @ 0xfffff050 │ │ │ │ - streq r9, [r5, #-3964]! @ 0xfffff084 │ │ │ │ - streq r9, [r5, #-4024]! @ 0xfffff048 │ │ │ │ - streq r9, [r5, #-4016]! @ 0xfffff050 │ │ │ │ - streq r9, [r5, #-4008]! @ 0xfffff058 │ │ │ │ - strbteq r2, [lr], #968 @ 0x3c8 │ │ │ │ + strbteq r0, [lr], #4056 @ 0xfd8 │ │ │ │ + streq r8, [r5, #-4024]! @ 0xfffff048 │ │ │ │ + streq r8, [r5, #-3972]! @ 0xfffff07c │ │ │ │ + streq r8, [r5, #-4032]! @ 0xfffff040 │ │ │ │ + streq r8, [r5, #-4024]! @ 0xfffff048 │ │ │ │ + streq r8, [r5, #-4016]! @ 0xfffff050 │ │ │ │ + strbteq r1, [lr], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22840 <__cxa_atexit@plt+0x15940> │ │ │ │ ldr r3, [pc, #44] @ 2284c <__cxa_atexit@plt+0x1594c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [pc, #40] @ 22850 <__cxa_atexit@plt+0x15950> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 22854 <__cxa_atexit@plt+0x15954> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r2, [lr], #328 @ 0x148 │ │ │ │ - streq r9, [r5, #-3812]! @ 0xfffff11c │ │ │ │ - strbteq r2, [lr], #864 @ 0x360 │ │ │ │ + strbteq r1, [lr], #328 @ 0x148 │ │ │ │ + streq r8, [r5, #-3820]! @ 0xfffff114 │ │ │ │ + strbteq r1, [lr], #864 @ 0x360 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2287c <__cxa_atexit@plt+0x1597c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, #2 │ │ │ │ @@ -22116,19 +22116,19 @@ │ │ │ │ ldr sl, [pc, #28] @ 228a8 <__cxa_atexit@plt+0x159a8> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 228ac <__cxa_atexit@plt+0x159ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r2, [lr], #464 @ 0x1d0 │ │ │ │ - streq r9, [r5, #-3712]! @ 0xfffff180 │ │ │ │ - strbteq r2, [lr], #760 @ 0x2f8 │ │ │ │ + strbteq r1, [lr], #464 @ 0x1d0 │ │ │ │ + streq r8, [r5, #-3720]! @ 0xfffff178 │ │ │ │ + strbteq r1, [lr], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 228d4 <__cxa_atexit@plt+0x159d4> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, #1 │ │ │ │ @@ -22138,17 +22138,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 228f8 <__cxa_atexit@plt+0x159f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #12] @ 228fc <__cxa_atexit@plt+0x159fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r2, [lr], #588 @ 0x24c │ │ │ │ - strbteq r2, [lr], #576 @ 0x240 │ │ │ │ - strbteq r2, [lr], #664 @ 0x298 │ │ │ │ + strbteq r1, [lr], #588 @ 0x24c │ │ │ │ + strbteq r1, [lr], #576 @ 0x240 │ │ │ │ + strbteq r1, [lr], #664 @ 0x298 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22948 <__cxa_atexit@plt+0x15a48> │ │ │ │ ldr r3, [pc, #80] @ 22974 <__cxa_atexit@plt+0x15a74> │ │ │ │ @@ -22157,29 +22157,29 @@ │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #56] @ 22978 <__cxa_atexit@plt+0x15a78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r3, [pc, #24] @ 22968 <__cxa_atexit@plt+0x15a68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #20] @ 2296c <__cxa_atexit@plt+0x15a6c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #12] @ 22970 <__cxa_atexit@plt+0x15a70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - strbteq r2, [lr], #84 @ 0x54 │ │ │ │ - strbteq r2, [lr], #72 @ 0x48 │ │ │ │ + strbteq r1, [lr], #84 @ 0x54 │ │ │ │ + strbteq r1, [lr], #72 @ 0x48 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - streq r9, [r5, #-3528]! @ 0xfffff238 │ │ │ │ - strbteq r2, [lr], #540 @ 0x21c │ │ │ │ + streq r8, [r5, #-3536]! @ 0xfffff230 │ │ │ │ + strbteq r1, [lr], #540 @ 0x21c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 229a0 <__cxa_atexit@plt+0x15aa0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, #1 │ │ │ │ @@ -22198,32 +22198,32 @@ │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #56] @ 22a1c <__cxa_atexit@plt+0x15b1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 22a20 <__cxa_atexit@plt+0x15b20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #32] @ 22a24 <__cxa_atexit@plt+0x15b24> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #24] @ 22a28 <__cxa_atexit@plt+0x15b28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - streq r9, [r5, #-3364]! @ 0xfffff2dc │ │ │ │ + streq r8, [r5, #-3372]! @ 0xfffff2d4 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbteq r1, [lr], #4008 @ 0xfa8 │ │ │ │ - strbteq r1, [lr], #3996 @ 0xf9c │ │ │ │ - strbteq r2, [lr], #364 @ 0x16c │ │ │ │ + strbteq r0, [lr], #4008 @ 0xfa8 │ │ │ │ + strbteq r0, [lr], #3996 @ 0xf9c │ │ │ │ + strbteq r1, [lr], #364 @ 0x16c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22a74 <__cxa_atexit@plt+0x15b74> │ │ │ │ ldr r3, [pc, #80] @ 22aa0 <__cxa_atexit@plt+0x15ba0> │ │ │ │ @@ -22232,29 +22232,29 @@ │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #56] @ 22aa4 <__cxa_atexit@plt+0x15ba4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r3, [pc, #24] @ 22a94 <__cxa_atexit@plt+0x15b94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #20] @ 22a98 <__cxa_atexit@plt+0x15b98> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #12] @ 22a9c <__cxa_atexit@plt+0x15b9c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r1, [lr], #3880 @ 0xf28 │ │ │ │ - strbteq r1, [lr], #3868 @ 0xf1c │ │ │ │ + strbteq r0, [lr], #3880 @ 0xf28 │ │ │ │ + strbteq r0, [lr], #3868 @ 0xf1c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - streq r9, [r5, #-3228]! @ 0xfffff364 │ │ │ │ - strbteq r2, [lr], #0 │ │ │ │ + streq r8, [r5, #-3236]! @ 0xfffff35c │ │ │ │ + strbteq r1, [lr], #0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22af0 <__cxa_atexit@plt+0x15bf0> │ │ │ │ ldr r3, [pc, #80] @ 22b1c <__cxa_atexit@plt+0x15c1c> │ │ │ │ @@ -22263,29 +22263,29 @@ │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #56] @ 22b20 <__cxa_atexit@plt+0x15c20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r3, [pc, #24] @ 22b10 <__cxa_atexit@plt+0x15c10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #20] @ 22b14 <__cxa_atexit@plt+0x15c14> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #12] @ 22b18 <__cxa_atexit@plt+0x15c18> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - strbteq r1, [lr], #4016 @ 0xfb0 │ │ │ │ - strbteq r1, [lr], #4004 @ 0xfa4 │ │ │ │ + strbteq r0, [lr], #4016 @ 0xfb0 │ │ │ │ + strbteq r0, [lr], #4004 @ 0xfa4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - streq r9, [r5, #-3104]! @ 0xfffff3e0 │ │ │ │ - strbteq r1, [lr], #3972 @ 0xf84 │ │ │ │ + streq r8, [r5, #-3112]! @ 0xfffff3d8 │ │ │ │ + strbteq r0, [lr], #3972 @ 0xf84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 22b48 <__cxa_atexit@plt+0x15c48> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, #1 │ │ │ │ @@ -22304,32 +22304,32 @@ │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #56] @ 22bc4 <__cxa_atexit@plt+0x15cc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 22bc8 <__cxa_atexit@plt+0x15cc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #32] @ 22bcc <__cxa_atexit@plt+0x15ccc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #24] @ 22bd0 <__cxa_atexit@plt+0x15cd0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - streq r9, [r5, #-2940]! @ 0xfffff484 │ │ │ │ + streq r8, [r5, #-2948]! @ 0xfffff47c │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbteq r1, [lr], #3844 @ 0xf04 │ │ │ │ - strbteq r1, [lr], #3832 @ 0xef8 │ │ │ │ - strbteq r1, [lr], #3796 @ 0xed4 │ │ │ │ + strbteq r0, [lr], #3844 @ 0xf04 │ │ │ │ + strbteq r0, [lr], #3832 @ 0xef8 │ │ │ │ + strbteq r0, [lr], #3796 @ 0xed4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22c1c <__cxa_atexit@plt+0x15d1c> │ │ │ │ ldr r3, [pc, #80] @ 22c48 <__cxa_atexit@plt+0x15d48> │ │ │ │ @@ -22338,28 +22338,28 @@ │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #56] @ 22c4c <__cxa_atexit@plt+0x15d4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r3, [pc, #24] @ 22c3c <__cxa_atexit@plt+0x15d3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #20] @ 22c40 <__cxa_atexit@plt+0x15d40> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #12] @ 22c44 <__cxa_atexit@plt+0x15d44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r1, [lr], #3716 @ 0xe84 │ │ │ │ - strbteq r1, [lr], #3704 @ 0xe78 │ │ │ │ + strbteq r0, [lr], #3716 @ 0xe84 │ │ │ │ + strbteq r0, [lr], #3704 @ 0xe78 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - streq r9, [r5, #-2804]! @ 0xfffff50c │ │ │ │ + streq r8, [r5, #-2812]! @ 0xfffff504 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ b 22c68 <__cxa_atexit@plt+0x15d68> │ │ │ │ mov fp, r8 │ │ │ │ @@ -22374,15 +22374,15 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r9, [r2, #2] │ │ │ │ ldr r3, [r2, #6] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #116] @ 22d18 <__cxa_atexit@plt+0x15e18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r7, [pc, #84] @ 22d08 <__cxa_atexit@plt+0x15e08> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 22cf0 <__cxa_atexit@plt+0x15df0> │ │ │ │ ldr r7, [pc, #64] @ 22d0c <__cxa_atexit@plt+0x15e0c> │ │ │ │ @@ -22400,17 +22400,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffba0c │ │ │ │ - strbteq r1, [lr], #3632 @ 0xe30 │ │ │ │ + strbteq r0, [lr], #3632 @ 0xe30 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - streq r9, [r5, #-2660]! @ 0xfffff59c │ │ │ │ + streq r8, [r5, #-2668]! @ 0xfffff594 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 22d3c <__cxa_atexit@plt+0x15e3c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, #1 │ │ │ │ @@ -22448,36 +22448,36 @@ │ │ │ │ bhi 22dd4 <__cxa_atexit@plt+0x15ed4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 22ddc <__cxa_atexit@plt+0x15edc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r9, [r5, #-2260]! @ 0xfffff72c │ │ │ │ + streq r8, [r5, #-2268]! @ 0xfffff724 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22e18 <__cxa_atexit@plt+0x15f18> │ │ │ │ ldr r8, [pc, #36] @ 22e20 <__cxa_atexit@plt+0x15f20> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 22e24 <__cxa_atexit@plt+0x15f24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [pc], #3163 @ 22e28 <__cxa_atexit@plt+0x15f28> │ │ │ │ - streq r9, [r5, #-2196]! @ 0xfffff76c │ │ │ │ + ldreq sp, [pc], #2395 @ 22e28 <__cxa_atexit@plt+0x15f28> │ │ │ │ + streq r8, [r5, #-2204]! @ 0xfffff764 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 22e88 <__cxa_atexit@plt+0x15f88> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -22493,26 +22493,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, #52] @ 22eac <__cxa_atexit@plt+0x15fac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r5} │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r9, [r5, #-2116]! @ 0xfffff7bc │ │ │ │ - streq r9, [r5, #-2136]! @ 0xfffff7a8 │ │ │ │ - streq r9, [r5, #-2088]! @ 0xfffff7d8 │ │ │ │ - strbteq r1, [lr], #3436 @ 0xd6c │ │ │ │ + streq r8, [r5, #-2124]! @ 0xfffff7b4 │ │ │ │ + streq r8, [r5, #-2144]! @ 0xfffff7a0 │ │ │ │ + streq r8, [r5, #-2096]! @ 0xfffff7d0 │ │ │ │ + strbteq r0, [lr], #3436 @ 0xd6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22f10 <__cxa_atexit@plt+0x16010> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -22536,33 +22536,33 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - streq r9, [r5, #-1968]! @ 0xfffff850 │ │ │ │ + streq r8, [r5, #-1976]! @ 0xfffff848 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22f6c <__cxa_atexit@plt+0x1606c> │ │ │ │ ldr r8, [pc, #36] @ 22f74 <__cxa_atexit@plt+0x16074> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 22f78 <__cxa_atexit@plt+0x16078> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [pc], #2823 @ 22f7c <__cxa_atexit@plt+0x1607c> │ │ │ │ - streq r9, [r5, #-1856]! @ 0xfffff8c0 │ │ │ │ + ldreq sp, [pc], #2055 @ 22f7c <__cxa_atexit@plt+0x1607c> │ │ │ │ + streq r8, [r5, #-1864]! @ 0xfffff8b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 22ff0 <__cxa_atexit@plt+0x160f0> │ │ │ │ @@ -22583,26 +22583,26 @@ │ │ │ │ ldr r9, [pc, #60] @ 23014 <__cxa_atexit@plt+0x16114> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r9, [r3, #4] │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r1, r2, r9, lr} │ │ │ │ str r0, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 23000 <__cxa_atexit@plt+0x16100> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - streq r9, [r5, #-1772]! @ 0xfffff914 │ │ │ │ - streq r9, [r5, #-1776]! @ 0xfffff910 │ │ │ │ - streq r9, [r5, #-1736]! @ 0xfffff938 │ │ │ │ - strbteq r1, [lr], #3076 @ 0xc04 │ │ │ │ + streq r8, [r5, #-1780]! @ 0xfffff90c │ │ │ │ + streq r8, [r5, #-1784]! @ 0xfffff908 │ │ │ │ + streq r8, [r5, #-1744]! @ 0xfffff930 │ │ │ │ + strbteq r0, [lr], #3076 @ 0xc04 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 230a4 <__cxa_atexit@plt+0x161a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -22637,44 +22637,44 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - streq r9, [r5, #-1604]! @ 0xfffff9bc │ │ │ │ + streq r8, [r5, #-1612]! @ 0xfffff9b4 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - strbteq r1, [lr], #2896 @ 0xb50 │ │ │ │ + strbteq r0, [lr], #2896 @ 0xb50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 231e4 <__cxa_atexit@plt+0x162e4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 23100 <__cxa_atexit@plt+0x16200> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ - ldreq sp, [pc], #2417 @ 23108 <__cxa_atexit@plt+0x16208> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ + ldreq sp, [pc], #1649 @ 23108 <__cxa_atexit@plt+0x16208> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2313c <__cxa_atexit@plt+0x1623c> │ │ │ │ ldr r3, [pc, #36] @ 2314c <__cxa_atexit@plt+0x1624c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -22695,25 +22695,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 231d4 <__cxa_atexit@plt+0x162d4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - streq r9, [r5, #-1300]! @ 0xfffffaec │ │ │ │ - ldreq sp, [pc], #2246 @ 231dc <__cxa_atexit@plt+0x162dc> │ │ │ │ + streq r8, [r5, #-1308]! @ 0xfffffae4 │ │ │ │ + ldreq sp, [pc], #1478 @ 231dc <__cxa_atexit@plt+0x162dc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 23270 <__cxa_atexit@plt+0x16370> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -22755,21 +22755,21 @@ │ │ │ │ ldr r7, [pc, #24] @ 232a0 <__cxa_atexit@plt+0x163a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, #12 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbteq r1, [lr], #2476 @ 0x9ac │ │ │ │ - streq r9, [r5, #-1140]! @ 0xfffffb8c │ │ │ │ - streq r9, [r5, #-1228]! @ 0xfffffb34 │ │ │ │ - strbteq r1, [lr], #2408 @ 0x968 │ │ │ │ + strbteq r0, [lr], #2476 @ 0x9ac │ │ │ │ + streq r8, [r5, #-1148]! @ 0xfffffb84 │ │ │ │ + streq r8, [r5, #-1236]! @ 0xfffffb2c │ │ │ │ + strbteq r0, [lr], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 23354 <__cxa_atexit@plt+0x16454> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -22800,15 +22800,15 @@ │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r5, [pc, #232] @ 2342c <__cxa_atexit@plt+0x1652c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r2, [pc, #160] @ 233fc <__cxa_atexit@plt+0x164fc> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 233b8 <__cxa_atexit@plt+0x164b8> │ │ │ │ ldr sl, [pc, #160] @ 23414 <__cxa_atexit@plt+0x16514> │ │ │ │ @@ -22821,19 +22821,19 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r5, [pc, #132] @ 23420 <__cxa_atexit@plt+0x16520> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #64] @ 23400 <__cxa_atexit@plt+0x16500> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #60] @ 23404 <__cxa_atexit@plt+0x16504> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ @@ -22844,27 +22844,27 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ - strbteq r1, [lr], #2120 @ 0x848 │ │ │ │ - streq r9, [r5, #-860]! @ 0xfffffca4 │ │ │ │ + strbteq r0, [lr], #2120 @ 0x848 │ │ │ │ + streq r8, [r5, #-868]! @ 0xfffffc9c │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - streq r9, [r5, #-1016]! @ 0xfffffc08 │ │ │ │ - strbteq r1, [lr], #2084 @ 0x824 │ │ │ │ - strbteq r1, [lr], #1316 @ 0x524 │ │ │ │ + streq r8, [r5, #-1024]! @ 0xfffffc00 │ │ │ │ + strbteq r0, [lr], #2084 @ 0x824 │ │ │ │ + strbteq r0, [lr], #1316 @ 0x524 │ │ │ │ @ instruction: 0xfffff1d0 │ │ │ │ - streq r9, [r5, #-928]! @ 0xfffffc60 │ │ │ │ - streq r9, [r5, #-896]! @ 0xfffffc80 │ │ │ │ + streq r8, [r5, #-936]! @ 0xfffffc58 │ │ │ │ + streq r8, [r5, #-904]! @ 0xfffffc78 │ │ │ │ @ instruction: 0xfffff224 │ │ │ │ - strbteq r1, [lr], #1384 @ 0x568 │ │ │ │ - streq r9, [r5, #-984]! @ 0xfffffc28 │ │ │ │ - strbteq r1, [lr], #2028 @ 0x7ec │ │ │ │ + strbteq r0, [lr], #1384 @ 0x568 │ │ │ │ + streq r8, [r5, #-992]! @ 0xfffffc20 │ │ │ │ + strbteq r0, [lr], #2028 @ 0x7ec │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ cmp r7, #1 │ │ │ │ @@ -22887,15 +22887,15 @@ │ │ │ │ str r0, [sl, #16] │ │ │ │ str r1, [sl, #20] │ │ │ │ mov r9, sl │ │ │ │ str lr, [r9, #24]! │ │ │ │ add r5, r5, #28 │ │ │ │ mov r7, #2 │ │ │ │ mov r8, #8 │ │ │ │ - b a13354 <__cxa_atexit@plt+0xa06454> │ │ │ │ + b 185a62c <__cxa_atexit@plt+0x184d72c> │ │ │ │ add r6, sl, #32 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 2353c <__cxa_atexit@plt+0x1663c> │ │ │ │ ldr r7, [pc, #152] @ 2355c <__cxa_atexit@plt+0x1665c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #148] @ 23560 <__cxa_atexit@plt+0x16660> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -22906,15 +22906,15 @@ │ │ │ │ str r2, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ mov r9, sl │ │ │ │ str r1, [r9, #20]! │ │ │ │ add r5, r5, #28 │ │ │ │ mov r7, #1 │ │ │ │ mov r8, #8 │ │ │ │ - b a13354 <__cxa_atexit@plt+0xa06454> │ │ │ │ + b 185a62c <__cxa_atexit@plt+0x184d72c> │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 2354c <__cxa_atexit@plt+0x1664c> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [pc, #68] @ 23558 <__cxa_atexit@plt+0x16658> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -22922,28 +22922,28 @@ │ │ │ │ str r2, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #2 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #1 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - streq r9, [r5, #-524]! @ 0xfffffdf4 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + streq r8, [r5, #-532]! @ 0xfffffdec │ │ │ │ @ instruction: 0xfffff9f4 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - strbteq r1, [lr], #1700 @ 0x6a4 │ │ │ │ + strbteq r0, [lr], #1700 @ 0x6a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ cmp r7, #1 │ │ │ │ @@ -22969,38 +22969,38 @@ │ │ │ │ str r0, [r9, #20] │ │ │ │ str r9, [r9, #24] │ │ │ │ str lr, [r9, #28]! │ │ │ │ add r5, r5, #16 │ │ │ │ sub sl, r6, #19 │ │ │ │ mov r7, #1 │ │ │ │ mov r8, #8 │ │ │ │ - b a13354 <__cxa_atexit@plt+0xa06454> │ │ │ │ + b 185a62c <__cxa_atexit@plt+0x184d72c> │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 23634 <__cxa_atexit@plt+0x16734> │ │ │ │ ldr r7, [pc, #52] @ 23640 <__cxa_atexit@plt+0x16740> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r9, #4] │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #1 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - streq r9, [r5, #-276]! @ 0xfffffeec │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + streq r8, [r5, #-284]! @ 0xfffffee4 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffff7fc │ │ │ │ - streq r9, [r5, #-264]! @ 0xfffffef8 │ │ │ │ - streq r9, [r5, #-344]! @ 0xfffffea8 │ │ │ │ + streq r8, [r5, #-272]! @ 0xfffffef0 │ │ │ │ + streq r8, [r5, #-352]! @ 0xfffffea0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -23018,46 +23018,46 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 236c4 <__cxa_atexit@plt+0x167c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r9, [r5, #-64]! @ 0xffffffc0 │ │ │ │ - streq r9, [r5, #-144]! @ 0xffffff70 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r8, [r5, #-72]! @ 0xffffffb8 │ │ │ │ + streq r8, [r5, #-152]! @ 0xffffff68 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strbteq r1, [lr], #1376 @ 0x560 │ │ │ │ + strbteq r0, [lr], #1376 @ 0x560 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r9, [pc, #4] @ 236e4 <__cxa_atexit@plt+0x167e4> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ - strbteq r1, [lr], #1364 @ 0x554 │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ + strbteq r0, [lr], #1364 @ 0x554 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23718 <__cxa_atexit@plt+0x16818> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 23720 <__cxa_atexit@plt+0x16820> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r8, [r5, #-3984]! @ 0xfffff070 │ │ │ │ + streq r7, [r5, #-3992]! @ 0xfffff068 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23794 <__cxa_atexit@plt+0x16894> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -23072,29 +23072,29 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - streq r8, [r5, #-3884]! @ 0xfffff0d4 │ │ │ │ + streq r7, [r5, #-3892]! @ 0xfffff0cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23828 <__cxa_atexit@plt+0x16928> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -23109,29 +23109,29 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - streq r8, [r5, #-3736]! @ 0xfffff168 │ │ │ │ + streq r7, [r5, #-3744]! @ 0xfffff160 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 238c0 <__cxa_atexit@plt+0x169c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -23147,47 +23147,47 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r5, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - streq r8, [r5, #-3588]! @ 0xfffff1fc │ │ │ │ + streq r7, [r5, #-3596]! @ 0xfffff1f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2391c <__cxa_atexit@plt+0x16a1c> │ │ │ │ ldr r3, [pc, #40] @ 23930 <__cxa_atexit@plt+0x16a30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 23934 <__cxa_atexit@plt+0x16a34> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r8, r2, #1 │ │ │ │ - b 400274 <__cxa_atexit@plt+0x3f3374> │ │ │ │ + b 3fea04 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ ldr r7, [pc, #20] @ 23938 <__cxa_atexit@plt+0x16a38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r1, [lr], #824 @ 0x338 │ │ │ │ - strbteq r1, [lr], #812 @ 0x32c │ │ │ │ - strbteq r1, [lr], #736 @ 0x2e0 │ │ │ │ + strbteq r0, [lr], #824 @ 0x338 │ │ │ │ + strbteq r0, [lr], #812 @ 0x32c │ │ │ │ + strbteq r0, [lr], #736 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 23988 <__cxa_atexit@plt+0x16a88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ @@ -23200,28 +23200,28 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 231e4 <__cxa_atexit@plt+0x162e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - streq r8, [r5, #-3400]! @ 0xfffff2b8 │ │ │ │ - strbteq r1, [lr], #648 @ 0x288 │ │ │ │ + streq r7, [r5, #-3408]! @ 0xfffff2b0 │ │ │ │ + strbteq r0, [lr], #648 @ 0x288 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 239c0 <__cxa_atexit@plt+0x16ac0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 239c4 <__cxa_atexit@plt+0x16ac4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 231e4 <__cxa_atexit@plt+0x162e4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - streq r8, [r5, #-3336]! @ 0xfffff2f8 │ │ │ │ + streq r7, [r5, #-3344]! @ 0xfffff2f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 23a00 <__cxa_atexit@plt+0x16b00> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -23269,18 +23269,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - streq r8, [r5, #-3132]! @ 0xfffff3c4 │ │ │ │ + streq r7, [r5, #-3140]! @ 0xfffff3bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 23b50 <__cxa_atexit@plt+0x16c50> │ │ │ │ ldr r6, [pc, #324] @ 23c18 <__cxa_atexit@plt+0x16d18> │ │ │ │ @@ -23357,27 +23357,27 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ str r9, [r2, #4] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - streq r8, [r5, #-2936]! @ 0xfffff488 │ │ │ │ + streq r7, [r5, #-2944]! @ 0xfffff480 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - streq r8, [r5, #-2884]! @ 0xfffff4bc │ │ │ │ - streq r8, [r5, #-2832]! @ 0xfffff4f0 │ │ │ │ + streq r7, [r5, #-2892]! @ 0xfffff4b4 │ │ │ │ + streq r7, [r5, #-2840]! @ 0xfffff4e8 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - streq r8, [r5, #-2768]! @ 0xfffff530 │ │ │ │ + streq r7, [r5, #-2776]! @ 0xfffff528 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 23ce4 <__cxa_atexit@plt+0x16de4> │ │ │ │ @@ -23417,55 +23417,55 @@ │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - streq r8, [r5, #-2592]! @ 0xfffff5e0 │ │ │ │ + streq r7, [r5, #-2600]! @ 0xfffff5d8 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - streq r8, [r5, #-2532]! @ 0xfffff61c │ │ │ │ + streq r7, [r5, #-2540]! @ 0xfffff614 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23d3c <__cxa_atexit@plt+0x16e3c> │ │ │ │ ldr r5, [pc, #36] @ 23d4c <__cxa_atexit@plt+0x16e4c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [pc, #32] @ 23d50 <__cxa_atexit@plt+0x16e50> │ │ │ │ add r9, pc, r9 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r7, [pc, #16] @ 23d54 <__cxa_atexit@plt+0x16e54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq r0, [lr], #3960 @ 0xf78 │ │ │ │ - strbteq r0, [lr], #3960 @ 0xf78 │ │ │ │ - strbteq r0, [lr], #2504 @ 0x9c8 │ │ │ │ + strbteq pc, [sp], #3960 @ 0xf78 @ │ │ │ │ + strbteq pc, [sp], #3960 @ 0xf78 @ │ │ │ │ + strbteq pc, [sp], #2504 @ 0x9c8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ - strbteq r0, [lr], #3944 @ 0xf68 │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ + strbteq pc, [sp], #3944 @ 0xf68 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 23dec <__cxa_atexit@plt+0x16eec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 23de0 <__cxa_atexit@plt+0x16ee0> │ │ │ │ ldr r3, [pc, #104] @ 23e10 <__cxa_atexit@plt+0x16f10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r8, #-8] │ │ │ │ str r0, [r8, #-4] │ │ │ │ sub r3, r8, #12 │ │ │ │ @@ -23475,41 +23475,41 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [pc, #84] @ 23e20 <__cxa_atexit@plt+0x16f20> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #80] @ 23e24 <__cxa_atexit@plt+0x16f24> │ │ │ │ add r9, pc, r9 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 23e14 <__cxa_atexit@plt+0x16f14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #16] @ 23e18 <__cxa_atexit@plt+0x16f18> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq r8, [r5, #-2288]! @ 0xfffff710 │ │ │ │ - strbteq r0, [lr], #3772 @ 0xebc │ │ │ │ - strbteq r0, [lr], #3780 @ 0xec4 │ │ │ │ + streq r7, [r5, #-2296]! @ 0xfffff708 │ │ │ │ + strbteq pc, [sp], #3772 @ 0xebc @ │ │ │ │ + strbteq pc, [sp], #3780 @ 0xec4 @ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - strbteq r0, [lr], #3840 @ 0xf00 │ │ │ │ - strbteq r0, [lr], #3796 @ 0xed4 │ │ │ │ + strbteq pc, [sp], #3840 @ 0xf00 @ │ │ │ │ + strbteq pc, [sp], #3796 @ 0xed4 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r9, [pc, #4] @ 23e40 <__cxa_atexit@plt+0x16f40> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ - streq r8, [r5, #-2284]! @ 0xfffff714 │ │ │ │ - strbteq r0, [lr], #3852 @ 0xf0c │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ + streq r7, [r5, #-2292]! @ 0xfffff70c │ │ │ │ + strbteq pc, [sp], #3852 @ 0xf0c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23ea0 <__cxa_atexit@plt+0x16fa0> │ │ │ │ ldr r2, [pc, #88] @ 23ebc <__cxa_atexit@plt+0x16fbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -23531,18 +23531,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 23ec4 <__cxa_atexit@plt+0x16fc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r8, [r5, #-2104]! @ 0xfffff7c8 │ │ │ │ + streq r7, [r5, #-2112]! @ 0xfffff7c0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbteq r0, [lr], #3752 @ 0xea8 │ │ │ │ - strbteq r0, [lr], #3524 @ 0xdc4 │ │ │ │ + strbteq pc, [sp], #3752 @ 0xea8 @ │ │ │ │ + strbteq pc, [sp], #3524 @ 0xdc4 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 23f0c <__cxa_atexit@plt+0x1700c> │ │ │ │ ldr r7, [pc, #48] @ 23f1c <__cxa_atexit@plt+0x1701c> │ │ │ │ @@ -23556,16 +23556,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 23f20 <__cxa_atexit@plt+0x17020> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r0, [lr], #3652 @ 0xe44 │ │ │ │ - strbteq r0, [lr], #3628 @ 0xe2c │ │ │ │ + strbteq pc, [sp], #3652 @ 0xe44 @ │ │ │ │ + strbteq pc, [sp], #3628 @ 0xe2c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 23f90 <__cxa_atexit@plt+0x17090> │ │ │ │ ldr r3, [pc, #204] @ 24010 <__cxa_atexit@plt+0x17110> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -23583,15 +23583,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r3, [pc, #148] @ 2401c <__cxa_atexit@plt+0x1711c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r7, [pc, #136] @ 24020 <__cxa_atexit@plt+0x17120> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -23615,23 +23615,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 24014 <__cxa_atexit@plt+0x17114> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - strbteq r0, [lr], #3412 @ 0xd54 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + strbteq pc, [sp], #3412 @ 0xd54 @ │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - streq r8, [r5, #-1920]! @ 0xfffff880 │ │ │ │ - streq r8, [r5, #-1828]! @ 0xfffff8dc │ │ │ │ + streq r7, [r5, #-1928]! @ 0xfffff878 │ │ │ │ + streq r7, [r5, #-1836]! @ 0xfffff8d4 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - streq r8, [r5, #-1756]! @ 0xfffff924 │ │ │ │ - strbteq r0, [lr], #3364 @ 0xd24 │ │ │ │ + streq r7, [r5, #-1764]! @ 0xfffff91c │ │ │ │ + strbteq pc, [sp], #3364 @ 0xd24 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 24060 <__cxa_atexit@plt+0x17160> │ │ │ │ ldr r7, [pc, #220] @ 24128 <__cxa_atexit@plt+0x17228> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -23654,15 +23654,15 @@ │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #128] @ 24124 <__cxa_atexit@plt+0x17224> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 240fc <__cxa_atexit@plt+0x171fc> │ │ │ │ ldr r7, [pc, #96] @ 2412c <__cxa_atexit@plt+0x1722c> │ │ │ │ @@ -23681,23 +23681,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 2411c <__cxa_atexit@plt+0x1721c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - streq r8, [r5, #-1636]! @ 0xfffff99c │ │ │ │ + streq r7, [r5, #-1644]! @ 0xfffff994 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - streq r8, [r5, #-1468]! @ 0xfffffa44 │ │ │ │ - strbteq r0, [lr], #3100 @ 0xc1c │ │ │ │ + streq r7, [r5, #-1476]! @ 0xfffffa3c │ │ │ │ + strbteq pc, [sp], #3100 @ 0xc1c @ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2417c <__cxa_atexit@plt+0x1727c> │ │ │ │ ldr r3, [pc, #140] @ 241e4 <__cxa_atexit@plt+0x172e4> │ │ │ │ @@ -23706,15 +23706,15 @@ │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #116] @ 241e8 <__cxa_atexit@plt+0x172e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 241c4 <__cxa_atexit@plt+0x172c4> │ │ │ │ ldr r7, [pc, #88] @ 241ec <__cxa_atexit@plt+0x172ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ @@ -23731,21 +23731,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 241e0 <__cxa_atexit@plt+0x172e0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - streq r8, [r5, #-1428]! @ 0xfffffa6c │ │ │ │ + streq r7, [r5, #-1436]! @ 0xfffffa64 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - streq r8, [r5, #-1268]! @ 0xfffffb0c │ │ │ │ - strbteq r0, [lr], #2908 @ 0xb5c │ │ │ │ + streq r7, [r5, #-1276]! @ 0xfffffb04 │ │ │ │ + strbteq pc, [sp], #2908 @ 0xb5c @ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24248 <__cxa_atexit@plt+0x17348> │ │ │ │ @@ -23763,35 +23763,35 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 24268 <__cxa_atexit@plt+0x17368> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - streq r8, [r5, #-1132]! @ 0xfffffb94 │ │ │ │ + streq r7, [r5, #-1140]! @ 0xfffffb8c │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - strbteq r0, [lr], #2892 @ 0xb4c │ │ │ │ + strbteq pc, [sp], #2892 @ 0xb4c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 242a0 <__cxa_atexit@plt+0x173a0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 242a8 <__cxa_atexit@plt+0x173a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 2435c <__cxa_atexit@plt+0x1745c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r8, [r5, #-1036]! @ 0xfffffbf4 │ │ │ │ - strbteq r0, [lr], #2828 @ 0xb0c │ │ │ │ + streq r7, [r5, #-1044]! @ 0xfffffbec │ │ │ │ + strbteq pc, [sp], #2828 @ 0xb0c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 24324 <__cxa_atexit@plt+0x17424> │ │ │ │ @@ -23812,26 +23812,26 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, #60] @ 2434c <__cxa_atexit@plt+0x1744c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 40027c <__cxa_atexit@plt+0x3f337c> │ │ │ │ + b 3fea0c <__cxa_atexit@plt+0x3f1b0c> │ │ │ │ mov r6, r3 │ │ │ │ b 24334 <__cxa_atexit@plt+0x17434> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq r8, [r5, #-944]! @ 0xfffffc50 │ │ │ │ - streq r8, [r5, #-1064]! @ 0xfffffbd8 │ │ │ │ - streq r8, [r5, #-912]! @ 0xfffffc70 │ │ │ │ + streq r7, [r5, #-952]! @ 0xfffffc48 │ │ │ │ + streq r7, [r5, #-1072]! @ 0xfffffbd0 │ │ │ │ + streq r7, [r5, #-920]! @ 0xfffffc68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24420 <__cxa_atexit@plt+0x17520> │ │ │ │ ldr r7, [pc, #216] @ 24448 <__cxa_atexit@plt+0x17548> │ │ │ │ @@ -23885,23 +23885,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbteq r0, [lr], #2456 @ 0x998 │ │ │ │ - strbteq r0, [lr], #2460 @ 0x99c │ │ │ │ + strbteq pc, [sp], #2456 @ 0x998 @ │ │ │ │ + strbteq pc, [sp], #2460 @ 0x99c @ │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - streq r8, [r5, #-892]! @ 0xfffffc84 │ │ │ │ - streq r8, [r5, #-876]! @ 0xfffffc94 │ │ │ │ - streq r8, [r5, #-724]! @ 0xfffffd2c │ │ │ │ - strbteq r0, [lr], #2388 @ 0x954 │ │ │ │ + streq r7, [r5, #-900]! @ 0xfffffc7c │ │ │ │ + streq r7, [r5, #-884]! @ 0xfffffc8c │ │ │ │ + streq r7, [r5, #-732]! @ 0xfffffd24 │ │ │ │ + strbteq pc, [sp], #2388 @ 0x954 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 244ec <__cxa_atexit@plt+0x175ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -23935,57 +23935,57 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r0, [lr], #2236 @ 0x8bc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq pc, [sp], #2236 @ 0x8bc @ │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r8, [r5, #-640]! @ 0xfffffd80 │ │ │ │ - streq r8, [r5, #-484]! @ 0xfffffe1c │ │ │ │ - streq r8, [r5, #-616]! @ 0xfffffd98 │ │ │ │ - strbteq r0, [lr], #1796 @ 0x704 │ │ │ │ + streq r7, [r5, #-648]! @ 0xfffffd78 │ │ │ │ + streq r7, [r5, #-492]! @ 0xfffffe14 │ │ │ │ + streq r7, [r5, #-624]! @ 0xfffffd90 │ │ │ │ + strbteq pc, [sp], #1796 @ 0x704 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2455c <__cxa_atexit@plt+0x1765c> │ │ │ │ ldr r5, [pc, #36] @ 2456c <__cxa_atexit@plt+0x1766c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [pc, #32] @ 24570 <__cxa_atexit@plt+0x17670> │ │ │ │ add r9, pc, r9 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 400284 <__cxa_atexit@plt+0x3f3384> │ │ │ │ + b 3fea14 <__cxa_atexit@plt+0x3f1b14> │ │ │ │ ldr r7, [pc, #16] @ 24574 <__cxa_atexit@plt+0x17674> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r0, [lr], #1764 @ 0x6e4 │ │ │ │ - strbteq r0, [lr], #2152 @ 0x868 │ │ │ │ + strbteq pc, [sp], #1764 @ 0x6e4 @ │ │ │ │ + strbteq pc, [sp], #2152 @ 0x868 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 245ac <__cxa_atexit@plt+0x176ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 245b0 <__cxa_atexit@plt+0x176b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - streq r8, [r5, #-388]! @ 0xfffffe7c │ │ │ │ - streq r8, [r5, #-304]! @ 0xfffffed0 │ │ │ │ - strbteq r0, [lr], #2088 @ 0x828 │ │ │ │ + streq r7, [r5, #-396]! @ 0xfffffe74 │ │ │ │ + streq r7, [r5, #-312]! @ 0xfffffec8 │ │ │ │ + strbteq pc, [sp], #2088 @ 0x828 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 24650 <__cxa_atexit@plt+0x17750> │ │ │ │ ldr r3, [pc, #160] @ 24678 <__cxa_atexit@plt+0x17778> │ │ │ │ @@ -24015,31 +24015,31 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 24680 <__cxa_atexit@plt+0x17780> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r7, [pc, #36] @ 2467c <__cxa_atexit@plt+0x1777c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbteq r0, [lr], #1948 @ 0x79c │ │ │ │ - streq r8, [r5, #-232]! @ 0xffffff18 │ │ │ │ - streq r8, [r5, #-184]! @ 0xffffff48 │ │ │ │ - streq r8, [r5, #-284]! @ 0xfffffee4 │ │ │ │ - strbteq r0, [lr], #1876 @ 0x754 │ │ │ │ + strbteq pc, [sp], #1948 @ 0x79c @ │ │ │ │ + streq r7, [r5, #-240]! @ 0xffffff10 │ │ │ │ + streq r7, [r5, #-192]! @ 0xffffff40 │ │ │ │ + streq r7, [r5, #-292]! @ 0xfffffedc │ │ │ │ + strbteq pc, [sp], #1876 @ 0x754 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 246ec <__cxa_atexit@plt+0x177ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -24058,28 +24058,28 @@ │ │ │ │ str r7, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #20] @ 2470c <__cxa_atexit@plt+0x1780c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r8, [r5, #-60]! @ 0xffffffc4 │ │ │ │ - streq r8, [r5, #-0]! │ │ │ │ - streq r8, [r5, #-100]! @ 0xffffff9c │ │ │ │ - strbteq r0, [lr], #1756 @ 0x6dc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r7, [r5, #-68]! @ 0xffffffbc │ │ │ │ + streq r7, [r5, #-8]! │ │ │ │ + streq r7, [r5, #-108]! @ 0xffffff94 │ │ │ │ + strbteq pc, [sp], #1756 @ 0x6dc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 247e4 <__cxa_atexit@plt+0x178e4> │ │ │ │ - strbteq r0, [lr], #1736 @ 0x6c8 │ │ │ │ + strbteq pc, [sp], #1736 @ 0x6c8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 24798 <__cxa_atexit@plt+0x17898> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -24097,31 +24097,31 @@ │ │ │ │ ldr r1, [pc, #60] @ 247bc <__cxa_atexit@plt+0x178bc> │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b a55968 <__cxa_atexit@plt+0xa48a68> │ │ │ │ + b 189cc40 <__cxa_atexit@plt+0x188fd40> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - streq r7, [r5, #-3888]! @ 0xfffff0d0 │ │ │ │ + streq r6, [r5, #-3896]! @ 0xfffff0c8 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2488c <__cxa_atexit@plt+0x1798c> │ │ │ │ ldr r7, [pc, #188] @ 248b4 <__cxa_atexit@plt+0x179b4> │ │ │ │ @@ -24168,22 +24168,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbteq r0, [lr], #1384 @ 0x568 │ │ │ │ - streq r7, [r5, #-3644]! @ 0xfffff1c4 │ │ │ │ + strbteq pc, [sp], #1384 @ 0x568 @ │ │ │ │ + streq r6, [r5, #-3652]! @ 0xfffff1bc │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - streq r7, [r5, #-3704]! @ 0xfffff188 │ │ │ │ - streq r7, [r5, #-3668]! @ 0xfffff1ac │ │ │ │ - strbteq r0, [lr], #1320 @ 0x528 │ │ │ │ + streq r6, [r5, #-3712]! @ 0xfffff180 │ │ │ │ + streq r6, [r5, #-3676]! @ 0xfffff1a4 │ │ │ │ + strbteq pc, [sp], #1320 @ 0x528 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 24940 <__cxa_atexit@plt+0x17a40> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -24212,20 +24212,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r7, [r5, #-3444]! @ 0xfffff28c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r6, [r5, #-3452]! @ 0xfffff284 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - streq r7, [r5, #-3488]! @ 0xfffff260 │ │ │ │ - streq r7, [r5, #-3452]! @ 0xfffff284 │ │ │ │ - strbteq r0, [lr], #1160 @ 0x488 │ │ │ │ + streq r6, [r5, #-3496]! @ 0xfffff258 │ │ │ │ + streq r6, [r5, #-3460]! @ 0xfffff27c │ │ │ │ + strbteq pc, [sp], #1160 @ 0x488 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 24a14 <__cxa_atexit@plt+0x17b14> │ │ │ │ ldr r7, [pc, #140] @ 24a24 <__cxa_atexit@plt+0x17b24> │ │ │ │ @@ -24249,32 +24249,32 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r2, [r3] │ │ │ │ ldr r3, [pc, #68] @ 24a2c <__cxa_atexit@plt+0x17b2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [pc, #60] @ 24a30 <__cxa_atexit@plt+0x17b30> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 24a34 <__cxa_atexit@plt+0x17b34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - streq r7, [r5, #-3412]! @ 0xfffff2ac │ │ │ │ - streq r7, [r5, #-3404]! @ 0xfffff2b4 │ │ │ │ - strbteq r0, [lr], #1020 @ 0x3fc │ │ │ │ - strbteq r0, [lr], #968 @ 0x3c8 │ │ │ │ + streq r6, [r5, #-3420]! @ 0xfffff2a4 │ │ │ │ + streq r6, [r5, #-3412]! @ 0xfffff2ac │ │ │ │ + strbteq pc, [sp], #1020 @ 0x3fc @ │ │ │ │ + strbteq pc, [sp], #968 @ 0x3c8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ ldr r0, [pc, #72] @ 24aa4 <__cxa_atexit@plt+0x17ba4> │ │ │ │ @@ -24289,89 +24289,89 @@ │ │ │ │ ldr sl, [r5] │ │ │ │ str r3, [r5], #-8 │ │ │ │ ldr r3, [pc, #32] @ 24aa8 <__cxa_atexit@plt+0x17ba8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [pc, #24] @ 24aac <__cxa_atexit@plt+0x17bac> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - streq r7, [r5, #-3252]! @ 0xfffff34c │ │ │ │ - streq r7, [r5, #-3244]! @ 0xfffff354 │ │ │ │ - strbteq r0, [lr], #848 @ 0x350 │ │ │ │ + streq r6, [r5, #-3260]! @ 0xfffff344 │ │ │ │ + streq r6, [r5, #-3252]! @ 0xfffff34c │ │ │ │ + strbteq pc, [sp], #848 @ 0x350 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r3, [pc, #20] @ 24ae4 <__cxa_atexit@plt+0x17be4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r9, [pc, #8] @ 24ae8 <__cxa_atexit@plt+0x17be8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ - streq r7, [r5, #-3180]! @ 0xfffff394 │ │ │ │ - streq r7, [r5, #-3168]! @ 0xfffff3a0 │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ + streq r6, [r5, #-3188]! @ 0xfffff38c │ │ │ │ + streq r6, [r5, #-3176]! @ 0xfffff398 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #24] @ 24b18 <__cxa_atexit@plt+0x17c18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #16] @ 24b1c <__cxa_atexit@plt+0x17c1c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #12] @ 24b20 <__cxa_atexit@plt+0x17c20> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ - streq r7, [r5, #-3008]! @ 0xfffff440 │ │ │ │ - streq r7, [r5, #-3128]! @ 0xfffff3c8 │ │ │ │ - streq r7, [r5, #-3124]! @ 0xfffff3cc │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ + streq r6, [r5, #-3016]! @ 0xfffff438 │ │ │ │ + streq r6, [r5, #-3136]! @ 0xfffff3c0 │ │ │ │ + streq r6, [r5, #-3132]! @ 0xfffff3c4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #16] @ 24b48 <__cxa_atexit@plt+0x17c48> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #12] @ 24b4c <__cxa_atexit@plt+0x17c4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 1df708 <__cxa_atexit@plt+0x1d2808> │ │ │ │ - strbteq r0, [lr], #976 @ 0x3d0 │ │ │ │ - streq r7, [r5, #-3044]! @ 0xfffff41c │ │ │ │ + strbteq pc, [sp], #976 @ 0x3d0 @ │ │ │ │ + streq r6, [r5, #-3052]! @ 0xfffff414 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #16] @ 24b74 <__cxa_atexit@plt+0x17c74> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #12] @ 24b78 <__cxa_atexit@plt+0x17c78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 1e04a8 <__cxa_atexit@plt+0x1d35a8> │ │ │ │ - strbteq r0, [lr], #932 @ 0x3a4 │ │ │ │ - streq r7, [r5, #-3000]! @ 0xfffff448 │ │ │ │ + strbteq pc, [sp], #932 @ 0x3a4 @ │ │ │ │ + streq r6, [r5, #-3008]! @ 0xfffff440 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 24b94 <__cxa_atexit@plt+0x17c94> │ │ │ │ add r8, pc, r8 │ │ │ │ b 1e0d48 <__cxa_atexit@plt+0x1d3e48> │ │ │ │ - strbteq r0, [lr], #888 @ 0x378 │ │ │ │ - strbteq pc, [sp], #2500 @ 0x9c4 @ │ │ │ │ + strbteq pc, [sp], #888 @ 0x378 @ │ │ │ │ + strbteq lr, [sp], #2500 @ 0x9c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 24cb8 <__cxa_atexit@plt+0x17db8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 24cac <__cxa_atexit@plt+0x17dac> │ │ │ │ ldr r7, [pc, #284] @ 24cec <__cxa_atexit@plt+0x17dec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #-8] │ │ │ │ str r0, [r8, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -24422,15 +24422,15 @@ │ │ │ │ str r7, [r6, #16] │ │ │ │ add r0, r6, #20 │ │ │ │ stm r0, {r6, r7, lr} │ │ │ │ str r1, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #39 @ 0x27 │ │ │ │ mov r6, r3 │ │ │ │ - b 40029c <__cxa_atexit@plt+0x3f339c> │ │ │ │ + b 3fea2c <__cxa_atexit@plt+0x3f1b2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 24cf0 <__cxa_atexit@plt+0x17df0> │ │ │ │ @@ -24439,88 +24439,88 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #24] @ 24cf4 <__cxa_atexit@plt+0x17df4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - streq r7, [r5, #-2760]! @ 0xfffff538 │ │ │ │ - strbteq pc, [sp], #2200 @ 0x898 @ │ │ │ │ - streq r7, [r5, #-2528]! @ 0xfffff620 │ │ │ │ + streq r6, [r5, #-2768]! @ 0xfffff530 │ │ │ │ + strbteq lr, [sp], #2200 @ 0x898 │ │ │ │ + streq r6, [r5, #-2536]! @ 0xfffff618 │ │ │ │ @ instruction: 0xffff14e8 │ │ │ │ - strbteq pc, [sp], #2364 @ 0x93c @ │ │ │ │ - strbteq pc, [sp], #2340 @ 0x924 @ │ │ │ │ - strbteq pc, [sp], #2264 @ 0x8d8 @ │ │ │ │ - strbteq pc, [sp], #2204 @ 0x89c @ │ │ │ │ - streq r7, [r5, #-2712]! @ 0xfffff568 │ │ │ │ - streq r7, [r5, #-2704]! @ 0xfffff570 │ │ │ │ - streq r7, [r5, #-2696]! @ 0xfffff578 │ │ │ │ - streq r7, [r5, #-2688]! @ 0xfffff580 │ │ │ │ - streq r7, [r5, #-2640]! @ 0xfffff5b0 │ │ │ │ - streq r7, [r5, #-2636]! @ 0xfffff5b4 │ │ │ │ - strbteq r0, [lr], #660 @ 0x294 │ │ │ │ + strbteq lr, [sp], #2364 @ 0x93c │ │ │ │ + strbteq lr, [sp], #2340 @ 0x924 │ │ │ │ + strbteq lr, [sp], #2264 @ 0x8d8 │ │ │ │ + strbteq lr, [sp], #2204 @ 0x89c │ │ │ │ + streq r6, [r5, #-2720]! @ 0xfffff560 │ │ │ │ + streq r6, [r5, #-2712]! @ 0xfffff568 │ │ │ │ + streq r6, [r5, #-2704]! @ 0xfffff570 │ │ │ │ + streq r6, [r5, #-2696]! @ 0xfffff578 │ │ │ │ + streq r6, [r5, #-2648]! @ 0xfffff5a8 │ │ │ │ + streq r6, [r5, #-2644]! @ 0xfffff5ac │ │ │ │ + strbteq pc, [sp], #660 @ 0x294 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 24d78 <__cxa_atexit@plt+0x17e78> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 24d70 <__cxa_atexit@plt+0x17e70> │ │ │ │ ldr r8, [pc, #40] @ 24d80 <__cxa_atexit@plt+0x17e80> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 24d84 <__cxa_atexit@plt+0x17e84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 39b94 <__cxa_atexit@plt+0x2cc94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [lr], #600 @ 0x258 │ │ │ │ - streq r7, [r5, #-2360]! @ 0xfffff6c8 │ │ │ │ - strbteq r0, [lr], #592 @ 0x250 │ │ │ │ + strbteq pc, [sp], #600 @ 0x258 @ │ │ │ │ + streq r6, [r5, #-2368]! @ 0xfffff6c0 │ │ │ │ + strbteq pc, [sp], #592 @ 0x250 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 24de4 <__cxa_atexit@plt+0x17ee4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 24ddc <__cxa_atexit@plt+0x17edc> │ │ │ │ ldr r8, [pc, #48] @ 24dec <__cxa_atexit@plt+0x17eec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 24df0 <__cxa_atexit@plt+0x17ef0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 24df4 <__cxa_atexit@plt+0x17ef4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [lr], #532 @ 0x214 │ │ │ │ - strbteq r0, [lr], #344 @ 0x158 │ │ │ │ - streq r7, [r5, #-2252]! @ 0xfffff734 │ │ │ │ + strbteq pc, [sp], #532 @ 0x214 @ │ │ │ │ + strbteq pc, [sp], #344 @ 0x158 @ │ │ │ │ + streq r6, [r5, #-2260]! @ 0xfffff72c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 24e10 <__cxa_atexit@plt+0x17f10> │ │ │ │ add r8, pc, r8 │ │ │ │ - b a217f8 <__cxa_atexit@plt+0xa148f8> │ │ │ │ - strbteq r0, [lr], #484 @ 0x1e4 │ │ │ │ + b 1868ad0 <__cxa_atexit@plt+0x185bbd0> │ │ │ │ + strbteq pc, [sp], #484 @ 0x1e4 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24ea4 <__cxa_atexit@plt+0x17fa4> │ │ │ │ ldr r7, [pc, #152] @ 24ecc <__cxa_atexit@plt+0x17fcc> │ │ │ │ @@ -24558,19 +24558,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbteq r0, [lr], #936 @ 0x3a8 │ │ │ │ - streq r7, [r5, #-2228]! @ 0xfffff74c │ │ │ │ - streq r7, [r5, #-2264]! @ 0xfffff728 │ │ │ │ + strbteq pc, [sp], #936 @ 0x3a8 @ │ │ │ │ + streq r6, [r5, #-2236]! @ 0xfffff744 │ │ │ │ + streq r6, [r5, #-2272]! @ 0xfffff720 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24f38 <__cxa_atexit@plt+0x18038> │ │ │ │ @@ -24588,18 +24588,18 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r7, [r5, #-2060]! @ 0xfffff7f4 │ │ │ │ - streq r7, [r5, #-2096]! @ 0xfffff7d0 │ │ │ │ - strbteq pc, [sp], #3500 @ 0xdac @ │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r6, [r5, #-2068]! @ 0xfffff7ec │ │ │ │ + streq r6, [r5, #-2104]! @ 0xfffff7c8 │ │ │ │ + strbteq lr, [sp], #3500 @ 0xdac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24f90 <__cxa_atexit@plt+0x18090> │ │ │ │ ldr r3, [pc, #44] @ 24f98 <__cxa_atexit@plt+0x18098> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -24607,59 +24607,59 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #32] @ 24f9c <__cxa_atexit@plt+0x1809c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ ldr r3, [pc, #24] @ 24fa0 <__cxa_atexit@plt+0x180a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - streq r7, [r5, #-1824]! @ 0xfffff8e0 │ │ │ │ - streq r7, [r5, #-1992]! @ 0xfffff838 │ │ │ │ - strbteq pc, [sp], #3412 @ 0xd54 @ │ │ │ │ + streq r6, [r5, #-1832]! @ 0xfffff8d8 │ │ │ │ + streq r6, [r5, #-2000]! @ 0xfffff830 │ │ │ │ + strbteq lr, [sp], #3412 @ 0xd54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 24fdc <__cxa_atexit@plt+0x180dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #24] @ 24fe0 <__cxa_atexit@plt+0x180e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [pc, #16] @ 24fe4 <__cxa_atexit@plt+0x180e4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov sl, r7 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - streq r7, [r5, #-1876]! @ 0xfffff8ac │ │ │ │ - streq r7, [r5, #-1876]! @ 0xfffff8ac │ │ │ │ - strbteq pc, [sp], #3344 @ 0xd10 @ │ │ │ │ + streq r6, [r5, #-1884]! @ 0xfffff8a4 │ │ │ │ + streq r6, [r5, #-1884]! @ 0xfffff8a4 │ │ │ │ + strbteq lr, [sp], #3344 @ 0xd10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 25024 <__cxa_atexit@plt+0x18124> │ │ │ │ ldr r3, [pc, #36] @ 25034 <__cxa_atexit@plt+0x18134> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ 25038 <__cxa_atexit@plt+0x18138> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 400274 <__cxa_atexit@plt+0x3f3374> │ │ │ │ + b 3fea04 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq pc, [sp], #3304 @ 0xce8 @ │ │ │ │ - strbteq pc, [sp], #3260 @ 0xcbc @ │ │ │ │ + strbteq lr, [sp], #3304 @ 0xce8 │ │ │ │ + strbteq lr, [sp], #3260 @ 0xcbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25080 <__cxa_atexit@plt+0x18180> │ │ │ │ @@ -24667,21 +24667,21 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #36] @ 25090 <__cxa_atexit@plt+0x18190> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ add r5, r5, #4 │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - streq r7, [r5, #-1732]! @ 0xfffff93c │ │ │ │ - streq r7, [r5, #-1588]! @ 0xfffff9cc │ │ │ │ - strbteq pc, [sp], #2996 @ 0xbb4 @ │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + streq r6, [r5, #-1740]! @ 0xfffff934 │ │ │ │ + streq r6, [r5, #-1596]! @ 0xfffff9c4 │ │ │ │ + strbteq lr, [sp], #2996 @ 0xbb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2511c <__cxa_atexit@plt+0x1821c> │ │ │ │ ldr r2, [pc, #136] @ 2513c <__cxa_atexit@plt+0x1823c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -24702,34 +24702,34 @@ │ │ │ │ ldr r7, [pc, #88] @ 2514c <__cxa_atexit@plt+0x1824c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #84] @ 25150 <__cxa_atexit@plt+0x18250> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ add r8, r3, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 400274 <__cxa_atexit@plt+0x3f3374> │ │ │ │ + b 3fea04 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 25148 <__cxa_atexit@plt+0x18248> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - streq r7, [r5, #-1500]! @ 0xfffffa24 │ │ │ │ + streq r6, [r5, #-1508]! @ 0xfffffa1c │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbteq pc, [sp], #2852 @ 0xb24 @ │ │ │ │ + strbteq lr, [sp], #2852 @ 0xb24 │ │ │ │ @ instruction: 0xffffe850 │ │ │ │ - strbteq pc, [sp], #2892 @ 0xb4c @ │ │ │ │ - strbteq pc, [sp], #2804 @ 0xaf4 @ │ │ │ │ + strbteq lr, [sp], #2892 @ 0xb4c │ │ │ │ + strbteq lr, [sp], #2804 @ 0xaf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #68] @ 251b0 <__cxa_atexit@plt+0x182b0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3], #-20 @ 0xffffffec │ │ │ │ @@ -24738,24 +24738,24 @@ │ │ │ │ ldr r7, [pc, #48] @ 251b4 <__cxa_atexit@plt+0x182b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #44] @ 251b8 <__cxa_atexit@plt+0x182b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ add r8, r3, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 400274 <__cxa_atexit@plt+0x3f3374> │ │ │ │ + b 3fea04 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ ldr r7, [pc, #24] @ 251bc <__cxa_atexit@plt+0x182bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffe7c0 │ │ │ │ - strbteq pc, [sp], #2748 @ 0xabc @ │ │ │ │ - strbteq pc, [sp], #2732 @ 0xaac @ │ │ │ │ + strbteq lr, [sp], #2748 @ 0xabc │ │ │ │ + strbteq lr, [sp], #2732 @ 0xaac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 251f4 <__cxa_atexit@plt+0x182f4> │ │ │ │ @@ -24766,22 +24766,22 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 25210 <__cxa_atexit@plt+0x18310> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4002ac <__cxa_atexit@plt+0x3f33ac> │ │ │ │ - streq r7, [r5, #-1392]! @ 0xfffffa90 │ │ │ │ + b 3fea3c <__cxa_atexit@plt+0x3f1b3c> │ │ │ │ + streq r6, [r5, #-1400]! @ 0xfffffa88 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 252bc <__cxa_atexit@plt+0x183bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -24806,38 +24806,38 @@ │ │ │ │ tst r9, #3 │ │ │ │ beq 252ac <__cxa_atexit@plt+0x183ac> │ │ │ │ ldr r7, [pc, #72] @ 252e4 <__cxa_atexit@plt+0x183e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #-12]! │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 400274 <__cxa_atexit@plt+0x3f3374> │ │ │ │ + b 3fea04 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - streq r7, [r5, #-1080]! @ 0xfffffbc8 │ │ │ │ + streq r6, [r5, #-1088]! @ 0xfffffbc0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 25308 <__cxa_atexit@plt+0x18408> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 400274 <__cxa_atexit@plt+0x3f3374> │ │ │ │ + b 3fea04 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -24849,16 +24849,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2535c <__cxa_atexit@plt+0x1845c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - streq r7, [r5, #-1008]! @ 0xfffffc10 │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + streq r6, [r5, #-1016]! @ 0xfffffc08 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 253f0 <__cxa_atexit@plt+0x184f0> │ │ │ │ @@ -24898,17 +24898,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 25420 <__cxa_atexit@plt+0x18520> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - streq r7, [r5, #-784]! @ 0xfffffcf0 │ │ │ │ + streq r6, [r5, #-792]! @ 0xfffffce8 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strbteq pc, [sp], #1892 @ 0x764 @ │ │ │ │ + strbteq lr, [sp], #1892 @ 0x764 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 25488 <__cxa_atexit@plt+0x18588> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r9, #3 │ │ │ │ @@ -24927,15 +24927,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 2548c <__cxa_atexit@plt+0x1858c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq pc, [sp], #1776 @ 0x6f0 @ │ │ │ │ + strbteq lr, [sp], #1776 @ 0x6f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 254bc <__cxa_atexit@plt+0x185bc> │ │ │ │ mov r3, #1 │ │ │ │ @@ -24945,16 +24945,16 @@ │ │ │ │ b 1ee00 <__cxa_atexit@plt+0x11f00> │ │ │ │ ldr r7, [pc, #16] @ 254d4 <__cxa_atexit@plt+0x185d4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [sp], #1700 @ 0x6a4 @ │ │ │ │ - strbteq r0, [lr], #744 @ 0x2e8 │ │ │ │ + strbteq lr, [sp], #1700 @ 0x6a4 │ │ │ │ + strbteq pc, [sp], #744 @ 0x2e8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 25534 <__cxa_atexit@plt+0x18634> │ │ │ │ ldr r2, [pc, #68] @ 25540 <__cxa_atexit@plt+0x18640> │ │ │ │ @@ -24973,61 +24973,61 @@ │ │ │ │ b 1dbeb8 <__cxa_atexit@plt+0x1cefb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - streq r7, [r5, #-400]! @ 0xfffffe70 │ │ │ │ + streq r6, [r5, #-408]! @ 0xfffffe68 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbteq r0, [lr], #628 @ 0x274 │ │ │ │ + strbteq pc, [sp], #628 @ 0x274 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2556c <__cxa_atexit@plt+0x1866c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ b 1dbeb8 <__cxa_atexit@plt+0x1cefb8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r0, [lr], #592 @ 0x250 │ │ │ │ + strbteq pc, [sp], #592 @ 0x250 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 25590 <__cxa_atexit@plt+0x18690> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 1db970 <__cxa_atexit@plt+0x1cea70> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r0, [lr], #540 @ 0x21c │ │ │ │ + strbteq pc, [sp], #540 @ 0x21c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 255c8 <__cxa_atexit@plt+0x186c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 255cc <__cxa_atexit@plt+0x186cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 255d0 <__cxa_atexit@plt+0x186d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq pc, [sp], #1900 @ 0x76c @ │ │ │ │ - strbteq pc, [sp], #1884 @ 0x75c @ │ │ │ │ - strbteq r0, [lr], #228 @ 0xe4 │ │ │ │ + strbteq lr, [sp], #1900 @ 0x76c │ │ │ │ + strbteq lr, [sp], #1884 @ 0x75c │ │ │ │ + strbteq pc, [sp], #228 @ 0xe4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 255f8 <__cxa_atexit@plt+0x186f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 1d4370 <__cxa_atexit@plt+0x1c7470> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r0, [lr], #188 @ 0xbc │ │ │ │ + strbteq pc, [sp], #188 @ 0xbc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 25628 <__cxa_atexit@plt+0x18728> │ │ │ │ ldr r3, [pc, #36] @ 25640 <__cxa_atexit@plt+0x18740> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -25035,28 +25035,28 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1dc098 <__cxa_atexit@plt+0x1cf198> │ │ │ │ ldr r7, [pc, #12] @ 2563c <__cxa_atexit@plt+0x1873c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [sp], #1756 @ 0x6dc @ │ │ │ │ + strbteq lr, [sp], #1756 @ 0x6dc │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2566c <__cxa_atexit@plt+0x1876c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 25670 <__cxa_atexit@plt+0x18770> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - streq r7, [r5, #-240]! @ 0xffffff10 │ │ │ │ + streq r6, [r5, #-248]! @ 0xffffff08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 256d4 <__cxa_atexit@plt+0x187d4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ @@ -25088,16 +25088,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 25710 <__cxa_atexit@plt+0x18810> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffff901c │ │ │ │ - strbteq pc, [sp], #1068 @ 0x42c @ │ │ │ │ - strbteq pc, [sp], #1584 @ 0x630 @ │ │ │ │ + strbteq lr, [sp], #1068 @ 0x42c │ │ │ │ + strbteq lr, [sp], #1584 @ 0x630 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -25120,18 +25120,18 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r6, [r5, #-4012]! @ 0xfffff054 │ │ │ │ - streq r6, [r5, #-3956]! @ 0xfffff08c │ │ │ │ - strbteq pc, [sp], #876 @ 0x36c @ │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r5, [r5, #-4020]! @ 0xfffff04c │ │ │ │ + streq r5, [r5, #-3964]! @ 0xfffff084 │ │ │ │ + strbteq lr, [sp], #876 @ 0x36c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 25844 <__cxa_atexit@plt+0x18944> │ │ │ │ ldr r3, [pc, #168] @ 25864 <__cxa_atexit@plt+0x18964> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -25155,39 +25155,39 @@ │ │ │ │ ldr r9, [pc, #104] @ 25870 <__cxa_atexit@plt+0x18970> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 25878 <__cxa_atexit@plt+0x18978> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 25874 <__cxa_atexit@plt+0x18974> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - streq r6, [r5, #-3808]! @ 0xfffff120 │ │ │ │ + streq r5, [r5, #-3816]! @ 0xfffff118 │ │ │ │ @ instruction: 0xffff8a40 │ │ │ │ @ instruction: 0xffff8a7c │ │ │ │ - strbteq pc, [sp], #696 @ 0x2b8 @ │ │ │ │ - strbteq pc, [sp], #700 @ 0x2bc @ │ │ │ │ - streq r6, [r5, #-3716]! @ 0xfffff17c │ │ │ │ - strbteq pc, [sp], #3820 @ 0xeec @ │ │ │ │ + strbteq lr, [sp], #696 @ 0x2b8 │ │ │ │ + strbteq lr, [sp], #700 @ 0x2bc │ │ │ │ + streq r5, [r5, #-3724]! @ 0xfffff174 │ │ │ │ + strbteq lr, [sp], #3820 @ 0xeec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 258bc <__cxa_atexit@plt+0x189bc> │ │ │ │ ldr r2, [pc, #40] @ 258c4 <__cxa_atexit@plt+0x189c4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -25198,39 +25198,39 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 85ee0 <__cxa_atexit@plt+0x78fe0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - streq r6, [r5, #-3572]! @ 0xfffff20c │ │ │ │ - strbteq pc, [sp], #3728 @ 0xe90 @ │ │ │ │ + streq r5, [r5, #-3580]! @ 0xfffff204 │ │ │ │ + strbteq lr, [sp], #3728 @ 0xe90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 25904 <__cxa_atexit@plt+0x18a04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 25908 <__cxa_atexit@plt+0x18a08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 2590c <__cxa_atexit@plt+0x18a0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b f44008 <__cxa_atexit@plt+0xf37108> │ │ │ │ + b 3fea44 <__cxa_atexit@plt+0x3f1b44> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - streq r6, [r5, #-3692]! @ 0xfffff194 │ │ │ │ - streq r6, [r5, #-3684]! @ 0xfffff19c │ │ │ │ - strbteq pc, [sp], #3660 @ 0xe4c @ │ │ │ │ + streq r5, [r5, #-3700]! @ 0xfffff18c │ │ │ │ + streq r5, [r5, #-3692]! @ 0xfffff194 │ │ │ │ + strbteq lr, [sp], #3660 @ 0xe4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 870a0 <__cxa_atexit@plt+0x7a1a0> │ │ │ │ - strbteq lr, [sp], #3124 @ 0xc34 │ │ │ │ + strbteq sp, [sp], #3124 @ 0xc34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 25a28 <__cxa_atexit@plt+0x18b28> │ │ │ │ ldr r2, [pc, #260] @ 25a50 <__cxa_atexit@plt+0x18b50> │ │ │ │ @@ -25285,39 +25285,39 @@ │ │ │ │ str r7, [r6, #16] │ │ │ │ add r0, r6, #20 │ │ │ │ stm r0, {r6, r7, lr} │ │ │ │ str r1, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #39 @ 0x27 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 25a54 <__cxa_atexit@plt+0x18b54> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - streq r6, [r5, #-3408]! @ 0xfffff2b0 │ │ │ │ - strbteq lr, [sp], #2856 @ 0xb28 │ │ │ │ + streq r5, [r5, #-3416]! @ 0xfffff2a8 │ │ │ │ + strbteq sp, [sp], #2856 @ 0xb28 │ │ │ │ @ instruction: 0xffff076c │ │ │ │ - strbteq lr, [sp], #3008 @ 0xbc0 │ │ │ │ - strbteq lr, [sp], #2984 @ 0xba8 │ │ │ │ - strbteq lr, [sp], #2908 @ 0xb5c │ │ │ │ - strbteq lr, [sp], #2848 @ 0xb20 │ │ │ │ - streq r6, [r5, #-3356]! @ 0xfffff2e4 │ │ │ │ - streq r6, [r5, #-3348]! @ 0xfffff2ec │ │ │ │ - streq r6, [r5, #-3340]! @ 0xfffff2f4 │ │ │ │ - streq r6, [r5, #-3332]! @ 0xfffff2fc │ │ │ │ - streq r6, [r5, #-3284]! @ 0xfffff32c │ │ │ │ - streq r6, [r5, #-3280]! @ 0xfffff330 │ │ │ │ - strbteq pc, [sp], #3264 @ 0xcc0 @ │ │ │ │ + strbteq sp, [sp], #3008 @ 0xbc0 │ │ │ │ + strbteq sp, [sp], #2984 @ 0xba8 │ │ │ │ + strbteq sp, [sp], #2908 @ 0xb5c │ │ │ │ + strbteq sp, [sp], #2848 @ 0xb20 │ │ │ │ + streq r5, [r5, #-3364]! @ 0xfffff2dc │ │ │ │ + streq r5, [r5, #-3356]! @ 0xfffff2e4 │ │ │ │ + streq r5, [r5, #-3348]! @ 0xfffff2ec │ │ │ │ + streq r5, [r5, #-3340]! @ 0xfffff2f4 │ │ │ │ + streq r5, [r5, #-3292]! @ 0xfffff324 │ │ │ │ + streq r5, [r5, #-3288]! @ 0xfffff328 │ │ │ │ + strbteq lr, [sp], #3264 @ 0xcc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 25b80 <__cxa_atexit@plt+0x18c80> │ │ │ │ ldr lr, [pc, #244] @ 25b9c <__cxa_atexit@plt+0x18c9c> │ │ │ │ @@ -25358,44 +25358,44 @@ │ │ │ │ str r5, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ sub r9, r1, #6 │ │ │ │ add r8, lr, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #64] @ 25ba8 <__cxa_atexit@plt+0x18ca8> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #60] @ 25bac <__cxa_atexit@plt+0x18cac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r2] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - streq r6, [r5, #-3040]! @ 0xfffff420 │ │ │ │ + streq r5, [r5, #-3048]! @ 0xfffff418 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbteq lr, [sp], #4024 @ 0xfb8 │ │ │ │ - strbteq pc, [sp], #20 @ │ │ │ │ + strbteq sp, [sp], #4024 @ 0xfb8 │ │ │ │ + strbteq lr, [sp], #20 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - streq r6, [r5, #-2940]! @ 0xfffff484 │ │ │ │ - strbteq pc, [sp], #2952 @ 0xb88 @ │ │ │ │ + streq r5, [r5, #-2948]! @ 0xfffff47c │ │ │ │ + strbteq lr, [sp], #2952 @ 0xb88 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ 25c78 <__cxa_atexit@plt+0x18d78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -25419,36 +25419,36 @@ │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ sub r9, r2, #6 │ │ │ │ add r8, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #44] @ 25c7c <__cxa_atexit@plt+0x18d7c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #40] @ 25c80 <__cxa_atexit@plt+0x18d80> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbteq lr, [sp], #3792 @ 0xed0 │ │ │ │ - strbteq lr, [sp], #3872 @ 0xf20 │ │ │ │ + strbteq sp, [sp], #3792 @ 0xed0 │ │ │ │ + strbteq sp, [sp], #3872 @ 0xf20 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - streq r6, [r5, #-2696]! @ 0xfffff578 │ │ │ │ - strbteq pc, [sp], #2740 @ 0xab4 @ │ │ │ │ + streq r5, [r5, #-2704]! @ 0xfffff570 │ │ │ │ + strbteq lr, [sp], #2740 @ 0xab4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 25cfc <__cxa_atexit@plt+0x18dfc> │ │ │ │ @@ -25466,43 +25466,43 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ sub r9, r2, #6 │ │ │ │ add r8, lr, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ ldr r3, [pc, #40] @ 25d2c <__cxa_atexit@plt+0x18e2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 25d30 <__cxa_atexit@plt+0x18e30> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strbteq lr, [sp], #3612 @ 0xe1c │ │ │ │ - strbteq lr, [sp], #3680 @ 0xe60 │ │ │ │ + strbteq sp, [sp], #3612 @ 0xe1c │ │ │ │ + strbteq sp, [sp], #3680 @ 0xe60 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - streq r6, [r5, #-2504]! @ 0xfffff638 │ │ │ │ - strbteq pc, [sp], #2564 @ 0xa04 @ │ │ │ │ + streq r5, [r5, #-2512]! @ 0xfffff630 │ │ │ │ + strbteq lr, [sp], #2564 @ 0xa04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 25d64 <__cxa_atexit@plt+0x18e64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400254 <__cxa_atexit@plt+0x3f3354> │ │ │ │ + b 3fe9dc <__cxa_atexit@plt+0x3f1adc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq pc, [sp], #2524 @ 0x9dc @ │ │ │ │ + strbteq lr, [sp], #2524 @ 0x9dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -25531,40 +25531,40 @@ │ │ │ │ b 3233c <__cxa_atexit@plt+0x2543c> │ │ │ │ ldr r7, [pc, #64] @ 25e2c <__cxa_atexit@plt+0x18f2c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, sl │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #28] @ 25e24 <__cxa_atexit@plt+0x18f24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 25e28 <__cxa_atexit@plt+0x18f28> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - strbteq lr, [sp], #2412 @ 0x96c │ │ │ │ - strbteq lr, [sp], #3892 @ 0xf34 │ │ │ │ + strbteq sp, [sp], #2412 @ 0x96c │ │ │ │ + strbteq sp, [sp], #3892 @ 0xf34 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - strbteq lr, [sp], #3964 @ 0xf7c │ │ │ │ + strbteq sp, [sp], #3964 @ 0xf7c │ │ │ │ @ instruction: 0xffff1fdc │ │ │ │ - strbteq pc, [sp], #2316 @ 0x90c @ │ │ │ │ + strbteq lr, [sp], #2316 @ 0x90c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 25e5c <__cxa_atexit@plt+0x18f5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400254 <__cxa_atexit@plt+0x3f3354> │ │ │ │ + b 3fe9dc <__cxa_atexit@plt+0x3f1adc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq pc, [sp], #2276 @ 0x8e4 @ │ │ │ │ + strbteq lr, [sp], #2276 @ 0x8e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -25593,30 +25593,30 @@ │ │ │ │ b 3233c <__cxa_atexit@plt+0x2543c> │ │ │ │ ldr r7, [pc, #64] @ 25f24 <__cxa_atexit@plt+0x19024> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, sl │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #28] @ 25f1c <__cxa_atexit@plt+0x1901c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 25f20 <__cxa_atexit@plt+0x19020> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ - strbteq lr, [sp], #2164 @ 0x874 │ │ │ │ - strbteq lr, [sp], #3644 @ 0xe3c │ │ │ │ + strbteq sp, [sp], #2164 @ 0x874 │ │ │ │ + strbteq sp, [sp], #3644 @ 0xe3c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq lr, [sp], #3716 @ 0xe84 │ │ │ │ + strbteq sp, [sp], #3716 @ 0xe84 │ │ │ │ @ instruction: 0xffff1ee4 │ │ │ │ - strbteq pc, [sp], #2068 @ 0x814 @ │ │ │ │ + strbteq lr, [sp], #2068 @ 0x814 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -25645,58 +25645,58 @@ │ │ │ │ b 3233c <__cxa_atexit@plt+0x2543c> │ │ │ │ ldr r7, [pc, #64] @ 25ff4 <__cxa_atexit@plt+0x190f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, sl │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #28] @ 25fec <__cxa_atexit@plt+0x190ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 25ff0 <__cxa_atexit@plt+0x190f0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ - strbteq lr, [sp], #1956 @ 0x7a4 │ │ │ │ - strbteq lr, [sp], #3436 @ 0xd6c │ │ │ │ + strbteq sp, [sp], #1956 @ 0x7a4 │ │ │ │ + strbteq sp, [sp], #3436 @ 0xd6c │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbteq lr, [sp], #3508 @ 0xdb4 │ │ │ │ + strbteq sp, [sp], #3508 @ 0xdb4 │ │ │ │ @ instruction: 0xffff1e14 │ │ │ │ - strbteq lr, [sp], #3368 @ 0xd28 │ │ │ │ + strbteq sp, [sp], #3368 @ 0xd28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2602c <__cxa_atexit@plt+0x1912c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 26030 <__cxa_atexit@plt+0x19130> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - streq r6, [r5, #-1692]! @ 0xfffff964 │ │ │ │ - strbteq lr, [sp], #3316 @ 0xcf4 │ │ │ │ + streq r5, [r5, #-1700]! @ 0xfffff95c │ │ │ │ + strbteq sp, [sp], #3316 @ 0xcf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 26068 <__cxa_atexit@plt+0x19168> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 2606c <__cxa_atexit@plt+0x1916c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 26070 <__cxa_atexit@plt+0x19170> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq lr, [sp], #3296 @ 0xce0 │ │ │ │ - streq r6, [r5, #-1728]! @ 0xfffff940 │ │ │ │ + strbteq sp, [sp], #3296 @ 0xce0 │ │ │ │ + streq r5, [r5, #-1736]! @ 0xfffff938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2609c <__cxa_atexit@plt+0x1919c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -25704,15 +25704,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 260b0 <__cxa_atexit@plt+0x191b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - streq r6, [r5, #-1560]! @ 0xfffff9e8 │ │ │ │ + streq r5, [r5, #-1568]! @ 0xfffff9e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 26108 <__cxa_atexit@plt+0x19208> │ │ │ │ ldr lr, [pc, #64] @ 26114 <__cxa_atexit@plt+0x19214> │ │ │ │ @@ -25730,15 +25730,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - streq r6, [r5, #-1464]! @ 0xfffffa48 │ │ │ │ + streq r5, [r5, #-1472]! @ 0xfffffa40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 261a8 <__cxa_atexit@plt+0x192a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -25768,16 +25768,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 261b0 <__cxa_atexit@plt+0x192b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - streq r6, [r5, #-1316]! @ 0xfffffadc │ │ │ │ - streq r6, [r5, #-1420]! @ 0xfffffa74 │ │ │ │ + streq r5, [r5, #-1324]! @ 0xfffffad4 │ │ │ │ + streq r5, [r5, #-1428]! @ 0xfffffa6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 26200 <__cxa_atexit@plt+0x19300> │ │ │ │ ldr r2, [pc, #84] @ 26228 <__cxa_atexit@plt+0x19328> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -25799,31 +25799,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2622c <__cxa_atexit@plt+0x1932c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - streq r6, [r5, #-1188]! @ 0xfffffb5c │ │ │ │ - streq r6, [r5, #-1284]! @ 0xfffffafc │ │ │ │ + streq r5, [r5, #-1196]! @ 0xfffffb54 │ │ │ │ + streq r5, [r5, #-1292]! @ 0xfffffaf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 26268 <__cxa_atexit@plt+0x19368> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 2626c <__cxa_atexit@plt+0x1936c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - streq r6, [r5, #-1224]! @ 0xfffffb38 │ │ │ │ - streq r6, [r5, #-1140]! @ 0xfffffb8c │ │ │ │ + streq r5, [r5, #-1232]! @ 0xfffffb30 │ │ │ │ + streq r5, [r5, #-1148]! @ 0xfffffb84 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 26308 <__cxa_atexit@plt+0x19408> │ │ │ │ ldr lr, [pc, #132] @ 26314 <__cxa_atexit@plt+0x19414> │ │ │ │ @@ -25858,17 +25858,17 @@ │ │ │ │ b 26380 <__cxa_atexit@plt+0x19480> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - streq r6, [r5, #-1020]! @ 0xfffffc04 │ │ │ │ + streq r5, [r5, #-1028]! @ 0xfffffbfc │ │ │ │ muleq r0, r0, r0 │ │ │ │ - streq r6, [r5, #-1092]! @ 0xfffffbbc │ │ │ │ + streq r5, [r5, #-1100]! @ 0xfffffbb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2634c <__cxa_atexit@plt+0x1944c> │ │ │ │ ldr r7, [pc, #52] @ 26374 <__cxa_atexit@plt+0x19474> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -25881,15 +25881,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 26368 <__cxa_atexit@plt+0x19468> │ │ │ │ b 26380 <__cxa_atexit@plt+0x19480> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - streq r6, [r5, #-972]! @ 0xfffffc34 │ │ │ │ + streq r5, [r5, #-980]! @ 0xfffffc2c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 26404 <__cxa_atexit@plt+0x19504> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -25919,16 +25919,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 2640c <__cxa_atexit@plt+0x1950c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - streq r6, [r5, #-788]! @ 0xfffffcec │ │ │ │ - streq r6, [r5, #-740]! @ 0xfffffd1c │ │ │ │ + streq r5, [r5, #-796]! @ 0xfffffce4 │ │ │ │ + streq r5, [r5, #-748]! @ 0xfffffd14 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 2645c <__cxa_atexit@plt+0x1955c> │ │ │ │ ldr r7, [pc, #84] @ 26484 <__cxa_atexit@plt+0x19584> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -25950,31 +25950,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 26488 <__cxa_atexit@plt+0x19588> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - streq r6, [r5, #-660]! @ 0xfffffd6c │ │ │ │ - streq r6, [r5, #-604]! @ 0xfffffda4 │ │ │ │ + streq r5, [r5, #-668]! @ 0xfffffd64 │ │ │ │ + streq r5, [r5, #-612]! @ 0xfffffd9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 264c4 <__cxa_atexit@plt+0x195c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 264c8 <__cxa_atexit@plt+0x195c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - streq r6, [r5, #-544]! @ 0xfffffde0 │ │ │ │ - streq r6, [r5, #-612]! @ 0xfffffd9c │ │ │ │ + streq r5, [r5, #-552]! @ 0xfffffdd8 │ │ │ │ + streq r5, [r5, #-620]! @ 0xfffffd94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26554 <__cxa_atexit@plt+0x19654> │ │ │ │ ldr lr, [pc, #116] @ 26560 <__cxa_atexit@plt+0x19660> │ │ │ │ @@ -25995,47 +25995,47 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #64] @ 2656c <__cxa_atexit@plt+0x1966c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r7, [pc, #32] @ 26568 <__cxa_atexit@plt+0x19668> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - streq r6, [r5, #-416]! @ 0xfffffe60 │ │ │ │ - streq r6, [r5, #-452]! @ 0xfffffe3c │ │ │ │ - streq r6, [r5, #-496]! @ 0xfffffe10 │ │ │ │ + streq r5, [r5, #-424]! @ 0xfffffe58 │ │ │ │ + streq r5, [r5, #-460]! @ 0xfffffe34 │ │ │ │ + streq r5, [r5, #-504]! @ 0xfffffe08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 265a0 <__cxa_atexit@plt+0x196a0> │ │ │ │ ldr r3, [pc, #44] @ 265b8 <__cxa_atexit@plt+0x196b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r7, [pc, #12] @ 265b4 <__cxa_atexit@plt+0x196b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - streq r6, [r5, #-356]! @ 0xfffffe9c │ │ │ │ - streq r6, [r5, #-400]! @ 0xfffffe70 │ │ │ │ - strbteq pc, [sp], #264 @ 0x108 @ │ │ │ │ + streq r5, [r5, #-364]! @ 0xfffffe94 │ │ │ │ + streq r5, [r5, #-408]! @ 0xfffffe68 │ │ │ │ + strbteq lr, [sp], #264 @ 0x108 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 26620 <__cxa_atexit@plt+0x19720> │ │ │ │ @@ -26057,45 +26057,45 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - streq r6, [r5, #-168]! @ 0xffffff58 │ │ │ │ + streq r5, [r5, #-176]! @ 0xffffff50 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbteq pc, [sp], #136 @ 0x88 @ │ │ │ │ + strbteq lr, [sp], #136 @ 0x88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2665c <__cxa_atexit@plt+0x1975c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ b 1dbeb8 <__cxa_atexit@plt+0x1cefb8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq pc, [sp], #100 @ 0x64 @ │ │ │ │ + strbteq lr, [sp], #100 @ 0x64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 26680 <__cxa_atexit@plt+0x19780> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 1db970 <__cxa_atexit@plt+0x1cea70> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq pc, [sp], #52 @ 0x34 @ │ │ │ │ + strbteq lr, [sp], #52 @ 0x34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 266a8 <__cxa_atexit@plt+0x197a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ b 1d4370 <__cxa_atexit@plt+0x1c7470> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq pc, [sp], #12 @ │ │ │ │ + strbteq lr, [sp], #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 266d8 <__cxa_atexit@plt+0x197d8> │ │ │ │ ldr r3, [pc, #36] @ 266f0 <__cxa_atexit@plt+0x197f0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -26103,26 +26103,26 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1dc098 <__cxa_atexit@plt+0x1cf198> │ │ │ │ ldr r7, [pc, #12] @ 266ec <__cxa_atexit@plt+0x197ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - streq r5, [r5, #-4060]! @ 0xfffff024 │ │ │ │ + streq r4, [r5, #-4068]! @ 0xfffff01c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 26714 <__cxa_atexit@plt+0x19814> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - streq r6, [r5, #-76]! @ 0xffffffb4 │ │ │ │ - strbteq lr, [sp], #4028 @ 0xfbc │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + streq r5, [r5, #-84]! @ 0xffffffac │ │ │ │ + strbteq sp, [sp], #4028 @ 0xfbc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 26778 <__cxa_atexit@plt+0x19878> │ │ │ │ ldr lr, [pc, #72] @ 26784 <__cxa_atexit@plt+0x19884> │ │ │ │ @@ -26142,16 +26142,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - streq r5, [r5, #-3920]! @ 0xfffff0b0 │ │ │ │ - strbteq lr, [sp], #3912 @ 0xf48 │ │ │ │ + streq r4, [r5, #-3928]! @ 0xfffff0a8 │ │ │ │ + strbteq sp, [sp], #3912 @ 0xf48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 26834 <__cxa_atexit@plt+0x19934> │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #16 │ │ │ │ @@ -26203,27 +26203,27 @@ │ │ │ │ bic r7, lr, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - streq r5, [r5, #-3712]! @ 0xfffff180 │ │ │ │ - strbteq lr, [sp], #1060 @ 0x424 │ │ │ │ - streq r5, [r5, #-3720]! @ 0xfffff178 │ │ │ │ - strbteq lr, [sp], #896 @ 0x380 │ │ │ │ + streq r4, [r5, #-3720]! @ 0xfffff178 │ │ │ │ + strbteq sp, [sp], #1060 @ 0x424 │ │ │ │ + streq r4, [r5, #-3728]! @ 0xfffff170 │ │ │ │ + strbteq sp, [sp], #896 @ 0x380 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 26900 <__cxa_atexit@plt+0x19a00> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -26243,34 +26243,34 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq lr, [sp], #852 @ 0x354 │ │ │ │ - streq r5, [r5, #-3512]! @ 0xfffff248 │ │ │ │ - strbteq lr, [sp], #3460 @ 0xd84 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq sp, [sp], #852 @ 0x354 │ │ │ │ + streq r4, [r5, #-3520]! @ 0xfffff240 │ │ │ │ + strbteq sp, [sp], #3460 @ 0xd84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2695c <__cxa_atexit@plt+0x19a5c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 26964 <__cxa_atexit@plt+0x19a64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 87bf0 <__cxa_atexit@plt+0x7acf0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r5, [r5, #-3408]! @ 0xfffff2b0 │ │ │ │ - strbteq lr, [sp], #1600 @ 0x640 │ │ │ │ + streq r4, [r5, #-3416]! @ 0xfffff2a8 │ │ │ │ + strbteq sp, [sp], #1600 @ 0x640 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26a00 <__cxa_atexit@plt+0x19b00> │ │ │ │ ldr r2, [pc, #128] @ 26a08 <__cxa_atexit@plt+0x19b08> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -26303,19 +26303,19 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #28] @ 26a18 <__cxa_atexit@plt+0x19b18> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - streq r5, [r5, #-3336]! @ 0xfffff2f8 │ │ │ │ + streq r4, [r5, #-3344]! @ 0xfffff2f0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbteq lr, [sp], #1472 @ 0x5c0 │ │ │ │ - strbteq lr, [sp], #1460 @ 0x5b4 │ │ │ │ - strbteq lr, [sp], #1420 @ 0x58c │ │ │ │ + strbteq sp, [sp], #1472 @ 0x5c0 │ │ │ │ + strbteq sp, [sp], #1460 @ 0x5b4 │ │ │ │ + strbteq sp, [sp], #1420 @ 0x58c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 26a60 <__cxa_atexit@plt+0x19b60> │ │ │ │ ldr r3, [pc, #68] @ 26a80 <__cxa_atexit@plt+0x19b80> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -26333,24 +26333,24 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #20] @ 26a88 <__cxa_atexit@plt+0x19b88> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq lr, [sp], #1352 @ 0x548 │ │ │ │ - strbteq lr, [sp], #1340 @ 0x53c │ │ │ │ + strbteq sp, [sp], #1352 @ 0x548 │ │ │ │ + strbteq sp, [sp], #1340 @ 0x53c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - strbteq lr, [sp], #3060 @ 0xbf4 │ │ │ │ + strbteq sp, [sp], #3060 @ 0xbf4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26b18 <__cxa_atexit@plt+0x19c18> │ │ │ │ ldr lr, [pc, #88] @ 26b20 <__cxa_atexit@plt+0x19c20> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -26369,22 +26369,22 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ ldr r0, [pc, #36] @ 26b2c <__cxa_atexit@plt+0x19c2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ add sl, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq lr, [sp], #464 @ 0x1d0 │ │ │ │ + strbteq sp, [sp], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - streq r5, [r5, #-3012]! @ 0xfffff43c │ │ │ │ - streq r5, [r5, #-3092]! @ 0xfffff3ec │ │ │ │ - strbteq lr, [sp], #2908 @ 0xb5c │ │ │ │ + streq r4, [r5, #-3020]! @ 0xfffff434 │ │ │ │ + streq r4, [r5, #-3100]! @ 0xfffff3e4 │ │ │ │ + strbteq sp, [sp], #2908 @ 0xb5c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 26b70 <__cxa_atexit@plt+0x19c70> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ cmp fp, r5 │ │ │ │ @@ -26411,16 +26411,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 26bbc <__cxa_atexit@plt+0x19cbc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffd3d0 │ │ │ │ - strbteq lr, [sp], #432 @ 0x1b0 │ │ │ │ - strbteq lr, [sp], #2748 @ 0xabc │ │ │ │ + strbteq sp, [sp], #432 @ 0x1b0 │ │ │ │ + strbteq sp, [sp], #2748 @ 0xabc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 26bf4 <__cxa_atexit@plt+0x19cf4> │ │ │ │ ldr r7, [pc, #236] @ 26cd0 <__cxa_atexit@plt+0x19dd0> │ │ │ │ @@ -26456,73 +26456,73 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #100] @ 26cc8 <__cxa_atexit@plt+0x19dc8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #80] @ 26cd4 <__cxa_atexit@plt+0x19dd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r2, [pc, #36] @ 26ccc <__cxa_atexit@plt+0x19dcc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xffffa8dc │ │ │ │ @ instruction: 0xffffa91c │ │ │ │ - strbteq sp, [sp], #3804 @ 0xedc │ │ │ │ - strbteq sp, [sp], #3800 @ 0xed8 │ │ │ │ - streq r5, [r5, #-2776]! @ 0xfffff528 │ │ │ │ - streq r5, [r5, #-2616]! @ 0xfffff5c8 │ │ │ │ + strbteq ip, [sp], #3804 @ 0xedc │ │ │ │ + strbteq ip, [sp], #3800 @ 0xed8 │ │ │ │ + streq r4, [r5, #-2784]! @ 0xfffff520 │ │ │ │ + streq r4, [r5, #-2624]! @ 0xfffff5c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26d10 <__cxa_atexit@plt+0x19e10> │ │ │ │ ldr r2, [pc, #36] @ 26d18 <__cxa_atexit@plt+0x19e18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 26d1c <__cxa_atexit@plt+0x19e1c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r5, [r5, #-2472]! @ 0xfffff658 │ │ │ │ - streq r5, [r5, #-2640]! @ 0xfffff5b0 │ │ │ │ + streq r4, [r5, #-2480]! @ 0xfffff650 │ │ │ │ + streq r4, [r5, #-2648]! @ 0xfffff5a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26d50 <__cxa_atexit@plt+0x19e50> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 26d58 <__cxa_atexit@plt+0x19e58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 37718 <__cxa_atexit@plt+0x2a818> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r5, [r5, #-2396]! @ 0xfffff6a4 │ │ │ │ + streq r4, [r5, #-2404]! @ 0xfffff69c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26e28 <__cxa_atexit@plt+0x19f28> │ │ │ │ ldr lr, [pc, #204] @ 26e48 <__cxa_atexit@plt+0x19f48> │ │ │ │ @@ -26565,29 +26565,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 26e50 <__cxa_atexit@plt+0x19f50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - streq r5, [r5, #-2320]! @ 0xfffff6f0 │ │ │ │ - streq r5, [r5, #-2356]! @ 0xfffff6cc │ │ │ │ + streq r4, [r5, #-2328]! @ 0xfffff6e8 │ │ │ │ + streq r4, [r5, #-2364]! @ 0xfffff6c4 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - streq r5, [r5, #-2232]! @ 0xfffff748 │ │ │ │ + streq r4, [r5, #-2240]! @ 0xfffff740 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 26ed0 <__cxa_atexit@plt+0x19fd0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -26612,23 +26612,23 @@ │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 26ef4 <__cxa_atexit@plt+0x19ff4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r5, [r5, #-2168]! @ 0xfffff788 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r4, [r5, #-2176]! @ 0xfffff780 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - streq r5, [r5, #-2032]! @ 0xfffff810 │ │ │ │ + streq r4, [r5, #-2040]! @ 0xfffff808 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26f38 <__cxa_atexit@plt+0x1a038> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -26636,30 +26636,30 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 26f8c <__cxa_atexit@plt+0x1a08c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r5, [r5, #-1908]! @ 0xfffff88c │ │ │ │ + streq r4, [r5, #-1916]! @ 0xfffff884 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26f74 <__cxa_atexit@plt+0x1a074> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 26f7c <__cxa_atexit@plt+0x1a07c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 37718 <__cxa_atexit@plt+0x2a818> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r5, [r5, #-1848]! @ 0xfffff8c8 │ │ │ │ + streq r4, [r5, #-1856]! @ 0xfffff8c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 27044 <__cxa_atexit@plt+0x1a144> │ │ │ │ ldr r3, [pc, #196] @ 27064 <__cxa_atexit@plt+0x1a164> │ │ │ │ @@ -26708,19 +26708,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - streq r5, [r5, #-1704]! @ 0xfffff958 │ │ │ │ + streq r4, [r5, #-1712]! @ 0xfffff950 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 270f0 <__cxa_atexit@plt+0x1a1f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -26752,18 +26752,18 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - streq r5, [r5, #-1500]! @ 0xfffffa24 │ │ │ │ + streq r4, [r5, #-1508]! @ 0xfffffa1c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 27198 <__cxa_atexit@plt+0x1a298> │ │ │ │ @@ -26794,15 +26794,15 @@ │ │ │ │ b 271a8 <__cxa_atexit@plt+0x1a2a8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - streq r5, [r5, #-1344]! @ 0xfffffac0 │ │ │ │ + streq r4, [r5, #-1352]! @ 0xfffffab8 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 271f4 <__cxa_atexit@plt+0x1a2f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -26811,30 +26811,30 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 27248 <__cxa_atexit@plt+0x1a348> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r5, [r5, #-1208]! @ 0xfffffb48 │ │ │ │ + streq r4, [r5, #-1216]! @ 0xfffffb40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27230 <__cxa_atexit@plt+0x1a330> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 27238 <__cxa_atexit@plt+0x1a338> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 37718 <__cxa_atexit@plt+0x2a818> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r5, [r5, #-1148]! @ 0xfffffb84 │ │ │ │ + streq r4, [r5, #-1156]! @ 0xfffffb7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 27300 <__cxa_atexit@plt+0x1a400> │ │ │ │ ldr r3, [pc, #196] @ 27320 <__cxa_atexit@plt+0x1a420> │ │ │ │ @@ -26883,19 +26883,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - streq r5, [r5, #-1004]! @ 0xfffffc14 │ │ │ │ + streq r4, [r5, #-1012]! @ 0xfffffc0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 273ac <__cxa_atexit@plt+0x1a4ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -26927,18 +26927,18 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - streq r5, [r5, #-800]! @ 0xfffffce0 │ │ │ │ + streq r4, [r5, #-808]! @ 0xfffffcd8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 27454 <__cxa_atexit@plt+0x1a554> │ │ │ │ @@ -26969,15 +26969,15 @@ │ │ │ │ b 27464 <__cxa_atexit@plt+0x1a564> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - streq r5, [r5, #-644]! @ 0xfffffd7c │ │ │ │ + streq r4, [r5, #-652]! @ 0xfffffd74 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 274ac <__cxa_atexit@plt+0x1a5ac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -26985,30 +26985,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 37718 <__cxa_atexit@plt+0x2a818> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r5, [r5, #-512]! @ 0xfffffe00 │ │ │ │ + streq r4, [r5, #-520]! @ 0xfffffdf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 274e8 <__cxa_atexit@plt+0x1a5e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 274f0 <__cxa_atexit@plt+0x1a5f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 37718 <__cxa_atexit@plt+0x2a818> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r5, [r5, #-452]! @ 0xfffffe3c │ │ │ │ + streq r4, [r5, #-460]! @ 0xfffffe34 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #36 @ 0x24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 275dc <__cxa_atexit@plt+0x1a6dc> │ │ │ │ @@ -27066,17 +27066,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - streq r5, [r5, #-376]! @ 0xfffffe88 │ │ │ │ + streq r4, [r5, #-384]! @ 0xfffffe80 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -27101,15 +27101,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 27674 <__cxa_atexit@plt+0x1a774> │ │ │ │ b 27698 <__cxa_atexit@plt+0x1a798> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 276d0 <__cxa_atexit@plt+0x1a7d0> │ │ │ │ @@ -27156,18 +27156,18 @@ │ │ │ │ add r5, r5, #28 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - streq r4, [r5, #-3968]! @ 0xfffff080 │ │ │ │ + streq r3, [r5, #-3976]! @ 0xfffff078 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 277d4 <__cxa_atexit@plt+0x1a8d4> │ │ │ │ @@ -27192,18 +27192,18 @@ │ │ │ │ add r5, r5, #28 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - streq r4, [r5, #-3816]! @ 0xfffff118 │ │ │ │ - strbteq ip, [sp], #3424 @ 0xd60 │ │ │ │ + streq r3, [r5, #-3824]! @ 0xfffff110 │ │ │ │ + strbteq fp, [sp], #3424 @ 0xd60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 278fc <__cxa_atexit@plt+0x1a9fc> │ │ │ │ ldr r2, [pc, #260] @ 27924 <__cxa_atexit@plt+0x1aa24> │ │ │ │ @@ -27258,39 +27258,39 @@ │ │ │ │ str r7, [r6, #16] │ │ │ │ add r0, r6, #20 │ │ │ │ stm r0, {r6, r7, lr} │ │ │ │ str r1, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #39 @ 0x27 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 27928 <__cxa_atexit@plt+0x1aa28> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - streq r4, [r5, #-3708]! @ 0xfffff184 │ │ │ │ - strbteq ip, [sp], #3156 @ 0xc54 │ │ │ │ + streq r3, [r5, #-3716]! @ 0xfffff17c │ │ │ │ + strbteq fp, [sp], #3156 @ 0xc54 │ │ │ │ @ instruction: 0xfffee898 │ │ │ │ - strbteq ip, [sp], #3308 @ 0xcec │ │ │ │ - strbteq ip, [sp], #3284 @ 0xcd4 │ │ │ │ - strbteq ip, [sp], #3208 @ 0xc88 │ │ │ │ - strbteq ip, [sp], #3148 @ 0xc4c │ │ │ │ - streq r4, [r5, #-3656]! @ 0xfffff1b8 │ │ │ │ - streq r4, [r5, #-3648]! @ 0xfffff1c0 │ │ │ │ - streq r4, [r5, #-3640]! @ 0xfffff1c8 │ │ │ │ - streq r4, [r5, #-3632]! @ 0xfffff1d0 │ │ │ │ - streq r4, [r5, #-3584]! @ 0xfffff200 │ │ │ │ - streq r4, [r5, #-3580]! @ 0xfffff204 │ │ │ │ - strbteq sp, [sp], #3192 @ 0xc78 │ │ │ │ + strbteq fp, [sp], #3308 @ 0xcec │ │ │ │ + strbteq fp, [sp], #3284 @ 0xcd4 │ │ │ │ + strbteq fp, [sp], #3208 @ 0xc88 │ │ │ │ + strbteq fp, [sp], #3148 @ 0xc4c │ │ │ │ + streq r3, [r5, #-3664]! @ 0xfffff1b0 │ │ │ │ + streq r3, [r5, #-3656]! @ 0xfffff1b8 │ │ │ │ + streq r3, [r5, #-3648]! @ 0xfffff1c0 │ │ │ │ + streq r3, [r5, #-3640]! @ 0xfffff1c8 │ │ │ │ + streq r3, [r5, #-3592]! @ 0xfffff1f8 │ │ │ │ + streq r3, [r5, #-3588]! @ 0xfffff1fc │ │ │ │ + strbteq ip, [sp], #3192 @ 0xc78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27a10 <__cxa_atexit@plt+0x1ab10> │ │ │ │ ldr r1, [pc, #160] @ 27a18 <__cxa_atexit@plt+0x1ab18> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -27317,32 +27317,32 @@ │ │ │ │ strd r0, [r2] │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ tst r7, #3 │ │ │ │ beq 27a08 <__cxa_atexit@plt+0x1ab08> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r5] │ │ │ │ str r2, [r3] │ │ │ │ - b 4002cc <__cxa_atexit@plt+0x3f33cc> │ │ │ │ + b 3fea64 <__cxa_atexit@plt+0x3f1b64> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - streq r4, [r5, #-3344]! @ 0xfffff2f0 │ │ │ │ + streq r3, [r5, #-3352]! @ 0xfffff2e8 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - strbteq sp, [sp], #2984 @ 0xba8 │ │ │ │ + strbteq ip, [sp], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #88] @ 27aa0 <__cxa_atexit@plt+0x1aba0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -27360,21 +27360,21 @@ │ │ │ │ str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 27a94 <__cxa_atexit@plt+0x1ab94> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4002cc <__cxa_atexit@plt+0x3f33cc> │ │ │ │ + b 3fea64 <__cxa_atexit@plt+0x3f1b64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbteq sp, [sp], #2856 @ 0xb28 │ │ │ │ + strbteq ip, [sp], #2856 @ 0xb28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldr r2, [pc, #48] @ 27af4 <__cxa_atexit@plt+0x1abf4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -27382,26 +27382,26 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 27aec <__cxa_atexit@plt+0x1abec> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r3] │ │ │ │ str r2, [r3, #4] │ │ │ │ strd r0, [r5] │ │ │ │ - b 4002cc <__cxa_atexit@plt+0x3f33cc> │ │ │ │ + b 3fea64 <__cxa_atexit@plt+0x3f1b64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq sp, [sp], #2776 @ 0xad8 │ │ │ │ + strbteq ip, [sp], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b 4002cc <__cxa_atexit@plt+0x3f33cc> │ │ │ │ - strbteq sp, [sp], #2748 @ 0xabc │ │ │ │ + b 3fea64 <__cxa_atexit@plt+0x3f1b64> │ │ │ │ + strbteq ip, [sp], #2748 @ 0xabc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 27c00 <__cxa_atexit@plt+0x1ad00> │ │ │ │ @@ -27451,25 +27451,25 @@ │ │ │ │ str r5, [r3, #60] @ 0x3c │ │ │ │ str r7, [r3, #64] @ 0x40 │ │ │ │ str r3, [r3, #68] @ 0x44 │ │ │ │ sub r7, r6, #55 @ 0x37 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ mov r6, r3 │ │ │ │ b 27c10 <__cxa_atexit@plt+0x1ad10> │ │ │ │ mov r5, #72 @ 0x48 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - streq r4, [r5, #-2896]! @ 0xfffff4b0 │ │ │ │ + streq r3, [r5, #-2904]! @ 0xfffff4a8 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - streq r4, [r5, #-2992]! @ 0xfffff450 │ │ │ │ + streq r3, [r5, #-3000]! @ 0xfffff448 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 27cb4 <__cxa_atexit@plt+0x1adb4> │ │ │ │ ldr r2, [pc, #120] @ 27cc0 <__cxa_atexit@plt+0x1adc0> │ │ │ │ @@ -27501,15 +27501,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - streq r4, [r5, #-2632]! @ 0xfffff5b8 │ │ │ │ + streq r3, [r5, #-2640]! @ 0xfffff5b0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 27d24 <__cxa_atexit@plt+0x1ae24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ @@ -27589,15 +27589,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - streq r4, [r5, #-2280]! @ 0xfffff718 │ │ │ │ + streq r3, [r5, #-2288]! @ 0xfffff710 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 27e84 <__cxa_atexit@plt+0x1af84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ @@ -27670,15 +27670,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - streq r4, [r5, #-1932]! @ 0xfffff874 │ │ │ │ + streq r3, [r5, #-1940]! @ 0xfffff86c │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 27fac <__cxa_atexit@plt+0x1b0ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str r3, [r5] │ │ │ │ @@ -27695,15 +27695,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [sp], #3468 @ 0xd8c │ │ │ │ + strbteq fp, [sp], #3468 @ 0xd8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28020 <__cxa_atexit@plt+0x1b120> │ │ │ │ ldr r2, [pc, #60] @ 28028 <__cxa_atexit@plt+0x1b128> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -27715,37 +27715,37 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #32] @ 28034 <__cxa_atexit@plt+0x1b134> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq ip, [sp], #3436 @ 0xd6c │ │ │ │ - streq r4, [r5, #-1692]! @ 0xfffff964 │ │ │ │ - streq r4, [r5, #-1800]! @ 0xfffff8f8 │ │ │ │ + strbteq fp, [sp], #3436 @ 0xd6c │ │ │ │ + streq r3, [r5, #-1700]! @ 0xfffff95c │ │ │ │ + streq r3, [r5, #-1808]! @ 0xfffff8f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 2806c <__cxa_atexit@plt+0x1b16c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 28070 <__cxa_atexit@plt+0x1b170> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - streq r4, [r5, #-1656]! @ 0xfffff988 │ │ │ │ - streq r4, [r5, #-1724]! @ 0xfffff944 │ │ │ │ - strbteq ip, [sp], #3320 @ 0xcf8 │ │ │ │ + streq r3, [r5, #-1664]! @ 0xfffff980 │ │ │ │ + streq r3, [r5, #-1732]! @ 0xfffff93c │ │ │ │ + strbteq fp, [sp], #3320 @ 0xcf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 280c8 <__cxa_atexit@plt+0x1b1c8> │ │ │ │ ldr r2, [pc, #60] @ 280d0 <__cxa_atexit@plt+0x1b1d0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -27757,37 +27757,37 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #32] @ 280dc <__cxa_atexit@plt+0x1b1dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq ip, [sp], #3288 @ 0xcd8 │ │ │ │ - streq r4, [r5, #-1524]! @ 0xfffffa0c │ │ │ │ - streq r4, [r5, #-1632]! @ 0xfffff9a0 │ │ │ │ + strbteq fp, [sp], #3288 @ 0xcd8 │ │ │ │ + streq r3, [r5, #-1532]! @ 0xfffffa04 │ │ │ │ + streq r3, [r5, #-1640]! @ 0xfffff998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 28114 <__cxa_atexit@plt+0x1b214> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 28118 <__cxa_atexit@plt+0x1b218> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - streq r4, [r5, #-1488]! @ 0xfffffa30 │ │ │ │ - streq r4, [r5, #-1556]! @ 0xfffff9ec │ │ │ │ - strbteq ip, [sp], #3172 @ 0xc64 │ │ │ │ + streq r3, [r5, #-1496]! @ 0xfffffa28 │ │ │ │ + streq r3, [r5, #-1564]! @ 0xfffff9e4 │ │ │ │ + strbteq fp, [sp], #3172 @ 0xc64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28170 <__cxa_atexit@plt+0x1b270> │ │ │ │ ldr r2, [pc, #60] @ 28178 <__cxa_atexit@plt+0x1b278> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -27799,37 +27799,37 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #32] @ 28184 <__cxa_atexit@plt+0x1b284> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq ip, [sp], #3140 @ 0xc44 │ │ │ │ - streq r4, [r5, #-1356]! @ 0xfffffab4 │ │ │ │ - streq r4, [r5, #-1464]! @ 0xfffffa48 │ │ │ │ + strbteq fp, [sp], #3140 @ 0xc44 │ │ │ │ + streq r3, [r5, #-1364]! @ 0xfffffaac │ │ │ │ + streq r3, [r5, #-1472]! @ 0xfffffa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 281bc <__cxa_atexit@plt+0x1b2bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 281c0 <__cxa_atexit@plt+0x1b2c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - streq r4, [r5, #-1320]! @ 0xfffffad8 │ │ │ │ - streq r4, [r5, #-1388]! @ 0xfffffa94 │ │ │ │ - strbteq ip, [sp], #3024 @ 0xbd0 │ │ │ │ + streq r3, [r5, #-1328]! @ 0xfffffad0 │ │ │ │ + streq r3, [r5, #-1396]! @ 0xfffffa8c │ │ │ │ + strbteq fp, [sp], #3024 @ 0xbd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28218 <__cxa_atexit@plt+0x1b318> │ │ │ │ ldr r2, [pc, #60] @ 28220 <__cxa_atexit@plt+0x1b320> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -27841,53 +27841,53 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #32] @ 2822c <__cxa_atexit@plt+0x1b32c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq ip, [sp], #2992 @ 0xbb0 │ │ │ │ - streq r4, [r5, #-1188]! @ 0xfffffb5c │ │ │ │ - streq r4, [r5, #-1296]! @ 0xfffffaf0 │ │ │ │ + strbteq fp, [sp], #2992 @ 0xbb0 │ │ │ │ + streq r3, [r5, #-1196]! @ 0xfffffb54 │ │ │ │ + streq r3, [r5, #-1304]! @ 0xfffffae8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 28264 <__cxa_atexit@plt+0x1b364> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 28268 <__cxa_atexit@plt+0x1b368> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - streq r4, [r5, #-1152]! @ 0xfffffb80 │ │ │ │ - streq r4, [r5, #-1220]! @ 0xfffffb3c │ │ │ │ - strbteq ip, [sp], #2892 @ 0xb4c │ │ │ │ + streq r3, [r5, #-1160]! @ 0xfffffb78 │ │ │ │ + streq r3, [r5, #-1228]! @ 0xfffffb34 │ │ │ │ + strbteq fp, [sp], #2892 @ 0xb4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 282a0 <__cxa_atexit@plt+0x1b3a0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 282a8 <__cxa_atexit@plt+0x1b3a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 2435c <__cxa_atexit@plt+0x1745c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r4, [r5, #-1036]! @ 0xfffffbf4 │ │ │ │ - strbteq ip, [sp], #2828 @ 0xb0c │ │ │ │ + streq r3, [r5, #-1044]! @ 0xfffffbec │ │ │ │ + strbteq fp, [sp], #2828 @ 0xb0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 28324 <__cxa_atexit@plt+0x1b424> │ │ │ │ @@ -27908,27 +27908,27 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, #60] @ 2834c <__cxa_atexit@plt+0x1b44c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 40027c <__cxa_atexit@plt+0x3f337c> │ │ │ │ + b 3fea0c <__cxa_atexit@plt+0x3f1b0c> │ │ │ │ mov r6, r3 │ │ │ │ b 28334 <__cxa_atexit@plt+0x1b434> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq r4, [r5, #-944]! @ 0xfffffc50 │ │ │ │ - streq r4, [r5, #-1064]! @ 0xfffffbd8 │ │ │ │ - streq r4, [r5, #-912]! @ 0xfffffc70 │ │ │ │ - strbteq ip, [sp], #2664 @ 0xa68 │ │ │ │ + streq r3, [r5, #-952]! @ 0xfffffc48 │ │ │ │ + streq r3, [r5, #-1072]! @ 0xfffffbd0 │ │ │ │ + streq r3, [r5, #-920]! @ 0xfffffc68 │ │ │ │ + strbteq fp, [sp], #2664 @ 0xa68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2841c <__cxa_atexit@plt+0x1b51c> │ │ │ │ ldr r3, [pc, #200] @ 28438 <__cxa_atexit@plt+0x1b538> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -27962,38 +27962,38 @@ │ │ │ │ stm ip, {r1, r9, sl} │ │ │ │ add r1, r6, #20 │ │ │ │ stm r1, {r0, r6, sl} │ │ │ │ str r2, [r6, #32] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 2843c <__cxa_atexit@plt+0x1b53c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - streq r4, [r5, #-684]! @ 0xfffffd54 │ │ │ │ + streq r3, [r5, #-692]! @ 0xfffffd4c │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - ldreq r8, [pc], #1461 @ 2844c <__cxa_atexit@plt+0x1b54c> │ │ │ │ - streq r4, [r5, #-932]! @ 0xfffffc5c │ │ │ │ - streq r4, [r5, #-864]! @ 0xfffffca0 │ │ │ │ - streq r4, [r5, #-712]! @ 0xfffffd38 │ │ │ │ - strbteq ip, [sp], #2404 @ 0x964 │ │ │ │ + ldreq r8, [pc], #693 @ 2844c <__cxa_atexit@plt+0x1b54c> │ │ │ │ + streq r3, [r5, #-940]! @ 0xfffffc54 │ │ │ │ + streq r3, [r5, #-872]! @ 0xfffffc98 │ │ │ │ + streq r3, [r5, #-720]! @ 0xfffffd30 │ │ │ │ + strbteq fp, [sp], #2404 @ 0x964 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 284e4 <__cxa_atexit@plt+0x1b5e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -28020,31 +28020,31 @@ │ │ │ │ add r1, r6, #20 │ │ │ │ stm r1, {r0, r6, sl} │ │ │ │ str r2, [r6, #32] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r7, [pc, #28] @ 28508 <__cxa_atexit@plt+0x1b608> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r4, [r5, #-464]! @ 0xfffffe30 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r3, [r5, #-472]! @ 0xfffffe28 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - ldreq r8, [pc], #1233 @ 28518 <__cxa_atexit@plt+0x1b618> │ │ │ │ - streq r4, [r5, #-704]! @ 0xfffffd40 │ │ │ │ - streq r4, [r5, #-636]! @ 0xfffffd84 │ │ │ │ - streq r4, [r5, #-484]! @ 0xfffffe1c │ │ │ │ - strbteq ip, [sp], #3976 @ 0xf88 │ │ │ │ + ldreq r8, [pc], #465 @ 28518 <__cxa_atexit@plt+0x1b618> │ │ │ │ + streq r3, [r5, #-712]! @ 0xfffffd38 │ │ │ │ + streq r3, [r5, #-644]! @ 0xfffffd7c │ │ │ │ + streq r3, [r5, #-492]! @ 0xfffffe14 │ │ │ │ + strbteq fp, [sp], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28594 <__cxa_atexit@plt+0x1b694> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -28064,33 +28064,33 @@ │ │ │ │ ldr r5, [pc, #60] @ 285b8 <__cxa_atexit@plt+0x1b6b8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r5, [pc, #52] @ 285bc <__cxa_atexit@plt+0x1b6bc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400204 <__cxa_atexit@plt+0x3f3304> │ │ │ │ + b 3fe98c <__cxa_atexit@plt+0x3f1a8c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - streq r4, [r5, #-384]! @ 0xfffffe80 │ │ │ │ - streq r4, [r5, #-308]! @ 0xfffffecc │ │ │ │ + streq r3, [r5, #-392]! @ 0xfffffe78 │ │ │ │ + streq r3, [r5, #-316]! @ 0xfffffec4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - strbteq ip, [sp], #3792 @ 0xed0 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + strbteq fp, [sp], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28684 <__cxa_atexit@plt+0x1b784> │ │ │ │ ldr r6, [pc, #164] @ 286a0 <__cxa_atexit@plt+0x1b7a0> │ │ │ │ @@ -28114,15 +28114,15 @@ │ │ │ │ ldr r8, [pc, #104] @ 286ac <__cxa_atexit@plt+0x1b7ac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 286a4 <__cxa_atexit@plt+0x1b7a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -28131,20 +28131,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - streq r4, [r5, #-72]! @ 0xffffffb8 │ │ │ │ + streq r3, [r5, #-80]! @ 0xffffffb0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - ldreq r8, [pc], #845 @ 286b4 <__cxa_atexit@plt+0x1b7b4> │ │ │ │ - strbteq ip, [sp], #3576 @ 0xdf8 │ │ │ │ + ldreq r8, [pc], #77 @ 286b4 <__cxa_atexit@plt+0x1b7b4> │ │ │ │ + strbteq fp, [sp], #3576 @ 0xdf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 28708 <__cxa_atexit@plt+0x1b808> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -28157,28 +28157,28 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r7, [pc, #28] @ 2872c <__cxa_atexit@plt+0x1b82c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r3, [r5, #-4012]! @ 0xfffff054 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r2, [r5, #-4020]! @ 0xfffff04c │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - ldreq r8, [pc], #677 @ 2873c <__cxa_atexit@plt+0x1b83c> │ │ │ │ - strbteq ip, [sp], #3440 @ 0xd70 │ │ │ │ + ldreq r7, [pc], #4005 @ 2873c <__cxa_atexit@plt+0x1b83c> │ │ │ │ + strbteq fp, [sp], #3440 @ 0xd70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub ip, r5, #8 │ │ │ │ cmp fp, ip │ │ │ │ bhi 287b8 <__cxa_atexit@plt+0x1b8b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -28201,52 +28201,52 @@ │ │ │ │ ldr r5, [pc, #60] @ 287dc <__cxa_atexit@plt+0x1b8dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r5, [pc, #52] @ 287e0 <__cxa_atexit@plt+0x1b8e0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, ip │ │ │ │ - b 400204 <__cxa_atexit@plt+0x3f3304> │ │ │ │ + b 3fe98c <__cxa_atexit@plt+0x3f1a8c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - streq r3, [r5, #-3932]! @ 0xfffff0a4 │ │ │ │ - streq r3, [r5, #-3856]! @ 0xfffff0f0 │ │ │ │ + streq r2, [r5, #-3940]! @ 0xfffff09c │ │ │ │ + streq r2, [r5, #-3864]! @ 0xfffff0e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - strbteq ip, [sp], #1480 @ 0x5c8 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + strbteq fp, [sp], #1480 @ 0x5c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28838 <__cxa_atexit@plt+0x1b938> │ │ │ │ ldr r2, [pc, #36] @ 28840 <__cxa_atexit@plt+0x1b940> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 28844 <__cxa_atexit@plt+0x1b944> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400244 <__cxa_atexit@plt+0x3f3344> │ │ │ │ + b 3fe9cc <__cxa_atexit@plt+0x3f1acc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [sp], #1456 @ 0x5b0 │ │ │ │ - streq r3, [r5, #-3704]! @ 0xfffff188 │ │ │ │ - strbteq ip, [sp], #996 @ 0x3e4 │ │ │ │ + strbteq fp, [sp], #1456 @ 0x5b0 │ │ │ │ + streq r2, [r5, #-3712]! @ 0xfffff180 │ │ │ │ + strbteq fp, [sp], #996 @ 0x3e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28880 <__cxa_atexit@plt+0x1b980> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -28254,16 +28254,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 2889c <__cxa_atexit@plt+0x1b99c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r3, [r5, #-3628]! @ 0xfffff1d4 │ │ │ │ - strbteq ip, [sp], #924 @ 0x39c │ │ │ │ + streq r2, [r5, #-3636]! @ 0xfffff1cc │ │ │ │ + strbteq fp, [sp], #924 @ 0x39c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28920 <__cxa_atexit@plt+0x1ba20> │ │ │ │ ldr r2, [pc, #120] @ 28928 <__cxa_atexit@plt+0x1ba28> │ │ │ │ @@ -28284,51 +28284,51 @@ │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400284 <__cxa_atexit@plt+0x3f3384> │ │ │ │ + b 3fea14 <__cxa_atexit@plt+0x3f1b14> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbteq ip, [sp], #848 @ 0x350 │ │ │ │ - strbteq ip, [sp], #760 @ 0x2f8 │ │ │ │ + strbteq fp, [sp], #848 @ 0x350 │ │ │ │ + strbteq fp, [sp], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28974 <__cxa_atexit@plt+0x1ba74> │ │ │ │ ldr r3, [pc, #52] @ 28988 <__cxa_atexit@plt+0x1ba88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #40] @ 2898c <__cxa_atexit@plt+0x1ba8c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400284 <__cxa_atexit@plt+0x3f3384> │ │ │ │ + b 3fea14 <__cxa_atexit@plt+0x3f1b14> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq ip, [sp], #720 @ 0x2d0 │ │ │ │ - strbteq ip, [sp], #668 @ 0x29c │ │ │ │ + strbteq fp, [sp], #720 @ 0x2d0 │ │ │ │ + strbteq fp, [sp], #668 @ 0x29c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28a04 <__cxa_atexit@plt+0x1bb04> │ │ │ │ @@ -28348,15 +28348,15 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #152] @ 28a8c <__cxa_atexit@plt+0x1bb8c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 400284 <__cxa_atexit@plt+0x3f3384> │ │ │ │ + b 3fea14 <__cxa_atexit@plt+0x3f1b14> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 28a70 <__cxa_atexit@plt+0x1bb70> │ │ │ │ ldr r2, [pc, #116] @ 28a90 <__cxa_atexit@plt+0x1bb90> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ @@ -28380,21 +28380,21 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - strbteq ip, [sp], #576 @ 0x240 │ │ │ │ + strbteq fp, [sp], #576 @ 0x240 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - streq r3, [r5, #-3180]! @ 0xfffff394 │ │ │ │ - strbteq ip, [sp], #2504 @ 0x9c8 │ │ │ │ + streq r2, [r5, #-3188]! @ 0xfffff38c │ │ │ │ + strbteq fp, [sp], #2504 @ 0x9c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 28b04 <__cxa_atexit@plt+0x1bc04> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -28421,17 +28421,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - streq r3, [r5, #-3016]! @ 0xfffff438 │ │ │ │ + streq r2, [r5, #-3024]! @ 0xfffff430 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - strbteq ip, [sp], #256 @ 0x100 │ │ │ │ + strbteq fp, [sp], #256 @ 0x100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28b64 <__cxa_atexit@plt+0x1bc64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -28439,16 +28439,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 28b80 <__cxa_atexit@plt+0x1bc80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r3, [r5, #-2888]! @ 0xfffff4b8 │ │ │ │ - strbteq ip, [sp], #184 @ 0xb8 │ │ │ │ + streq r2, [r5, #-2896]! @ 0xfffff4b0 │ │ │ │ + strbteq fp, [sp], #184 @ 0xb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28c04 <__cxa_atexit@plt+0x1bd04> │ │ │ │ ldr r2, [pc, #120] @ 28c0c <__cxa_atexit@plt+0x1bd0c> │ │ │ │ @@ -28469,51 +28469,51 @@ │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400284 <__cxa_atexit@plt+0x3f3384> │ │ │ │ + b 3fea14 <__cxa_atexit@plt+0x3f1b14> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbteq ip, [sp], #108 @ 0x6c │ │ │ │ - strbteq ip, [sp], #20 │ │ │ │ + strbteq fp, [sp], #108 @ 0x6c │ │ │ │ + strbteq fp, [sp], #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28c58 <__cxa_atexit@plt+0x1bd58> │ │ │ │ ldr r3, [pc, #52] @ 28c6c <__cxa_atexit@plt+0x1bd6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #40] @ 28c70 <__cxa_atexit@plt+0x1bd70> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400284 <__cxa_atexit@plt+0x3f3384> │ │ │ │ + b 3fea14 <__cxa_atexit@plt+0x3f1b14> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq fp, [sp], #4076 @ 0xfec │ │ │ │ - strbteq fp, [sp], #4024 @ 0xfb8 │ │ │ │ + strbteq sl, [sp], #4076 @ 0xfec │ │ │ │ + strbteq sl, [sp], #4024 @ 0xfb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28ce8 <__cxa_atexit@plt+0x1bde8> │ │ │ │ @@ -28533,15 +28533,15 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #152] @ 28d70 <__cxa_atexit@plt+0x1be70> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 400284 <__cxa_atexit@plt+0x3f3384> │ │ │ │ + b 3fea14 <__cxa_atexit@plt+0x3f1b14> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 28d54 <__cxa_atexit@plt+0x1be54> │ │ │ │ ldr r2, [pc, #116] @ 28d74 <__cxa_atexit@plt+0x1be74> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ @@ -28565,21 +28565,21 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - strbteq fp, [sp], #3932 @ 0xf5c │ │ │ │ + strbteq sl, [sp], #3932 @ 0xf5c │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - streq r3, [r5, #-2440]! @ 0xfffff678 │ │ │ │ - strbteq ip, [sp], #1780 @ 0x6f4 │ │ │ │ + streq r2, [r5, #-2448]! @ 0xfffff670 │ │ │ │ + strbteq fp, [sp], #1780 @ 0x6f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 28df8 <__cxa_atexit@plt+0x1bef8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -28611,17 +28611,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - streq r3, [r5, #-2264]! @ 0xfffff728 │ │ │ │ + streq r2, [r5, #-2272]! @ 0xfffff720 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - strbteq fp, [sp], #3300 @ 0xce4 │ │ │ │ + strbteq sl, [sp], #3300 @ 0xce4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r2, r5, #4 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28ea4 <__cxa_atexit@plt+0x1bfa4> │ │ │ │ ldr r1, [pc, #120] @ 28ec0 <__cxa_atexit@plt+0x1bfc0> │ │ │ │ @@ -28636,15 +28636,15 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r9, [pc, #84] @ 28ec8 <__cxa_atexit@plt+0x1bfc8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 28ed0 <__cxa_atexit@plt+0x1bfd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r2 │ │ │ │ @@ -28654,18 +28654,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff53d0 │ │ │ │ @ instruction: 0xffff5410 │ │ │ │ - strbteq fp, [sp], #3148 @ 0xc4c │ │ │ │ - strbteq fp, [sp], #3172 @ 0xc64 │ │ │ │ - streq r3, [r5, #-2088]! @ 0xfffff7d8 │ │ │ │ - strbteq ip, [sp], #1332 @ 0x534 │ │ │ │ + strbteq sl, [sp], #3148 @ 0xc4c │ │ │ │ + strbteq sl, [sp], #3172 @ 0xc64 │ │ │ │ + streq r2, [r5, #-2096]! @ 0xfffff7d0 │ │ │ │ + strbteq fp, [sp], #1332 @ 0x534 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28f8c <__cxa_atexit@plt+0x1c08c> │ │ │ │ ldr r3, [pc, #156] @ 28f94 <__cxa_atexit@plt+0x1c094> │ │ │ │ @@ -28695,28 +28695,28 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #56] @ 28f9c <__cxa_atexit@plt+0x1c09c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - streq r3, [r5, #-2008]! @ 0xfffff828 │ │ │ │ - strbteq ip, [sp], #1132 @ 0x46c │ │ │ │ + streq r2, [r5, #-2016]! @ 0xfffff820 │ │ │ │ + strbteq fp, [sp], #1132 @ 0x46c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ ldr r0, [pc, #92] @ 29020 <__cxa_atexit@plt+0x1c120> │ │ │ │ @@ -28736,36 +28736,36 @@ │ │ │ │ str r1, [r3] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r5, [pc, #28] @ 29024 <__cxa_atexit@plt+0x1c124> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - streq r3, [r5, #-1844]! @ 0xfffff8cc │ │ │ │ - strbteq ip, [sp], #996 @ 0x3e4 │ │ │ │ + streq r2, [r5, #-1852]! @ 0xfffff8c4 │ │ │ │ + strbteq fp, [sp], #996 @ 0x3e4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #8] @ 29060 <__cxa_atexit@plt+0x1c160> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ - streq r3, [r5, #-1764]! @ 0xfffff91c │ │ │ │ - strbteq fp, [sp], #3472 @ 0xd90 │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ + streq r2, [r5, #-1772]! @ 0xfffff914 │ │ │ │ + strbteq sl, [sp], #3472 @ 0xd90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 290a4 <__cxa_atexit@plt+0x1c1a4> │ │ │ │ ldr r2, [pc, #40] @ 290ac <__cxa_atexit@plt+0x1c1ac> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -28776,15 +28776,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 247e4 <__cxa_atexit@plt+0x178e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - streq r3, [r5, #-1548]! @ 0xfffff9f4 │ │ │ │ + streq r2, [r5, #-1556]! @ 0xfffff9ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 290dc <__cxa_atexit@plt+0x1c1dc> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -28792,16 +28792,16 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 290f0 <__cxa_atexit@plt+0x1c1f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - streq r3, [r5, #-1496]! @ 0xfffffa28 │ │ │ │ - strbteq ip, [sp], #788 @ 0x314 │ │ │ │ + streq r2, [r5, #-1504]! @ 0xfffffa20 │ │ │ │ + strbteq fp, [sp], #788 @ 0x314 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 291ac <__cxa_atexit@plt+0x1c2ac> │ │ │ │ ldr r3, [pc, #156] @ 291b4 <__cxa_atexit@plt+0x1c2b4> │ │ │ │ @@ -28831,28 +28831,28 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #56] @ 291bc <__cxa_atexit@plt+0x1c2bc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - streq r3, [r5, #-1464]! @ 0xfffffa48 │ │ │ │ - strbteq ip, [sp], #588 @ 0x24c │ │ │ │ + streq r2, [r5, #-1472]! @ 0xfffffa40 │ │ │ │ + strbteq fp, [sp], #588 @ 0x24c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ ldr r0, [pc, #92] @ 29240 <__cxa_atexit@plt+0x1c340> │ │ │ │ @@ -28872,36 +28872,36 @@ │ │ │ │ str r1, [r3] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r5, [pc, #28] @ 29244 <__cxa_atexit@plt+0x1c344> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - streq r3, [r5, #-1300]! @ 0xfffffaec │ │ │ │ - strbteq ip, [sp], #452 @ 0x1c4 │ │ │ │ + streq r2, [r5, #-1308]! @ 0xfffffae4 │ │ │ │ + strbteq fp, [sp], #452 @ 0x1c4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #8] @ 29280 <__cxa_atexit@plt+0x1c380> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ - streq r3, [r5, #-1220]! @ 0xfffffb3c │ │ │ │ - strbteq ip, [sp], #404 @ 0x194 │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ + streq r2, [r5, #-1228]! @ 0xfffffb34 │ │ │ │ + strbteq fp, [sp], #404 @ 0x194 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ mov ip, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ @@ -28955,30 +28955,30 @@ │ │ │ │ ldr r5, [pc, #76] @ 293b4 <__cxa_atexit@plt+0x1c4b4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r4, ip │ │ │ │ mov r5, fp │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ mov r1, #76 @ 0x4c │ │ │ │ ldr r0, [ip, #-12] │ │ │ │ str r1, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - strbteq fp, [sp], #2920 @ 0xb68 │ │ │ │ - strbteq fp, [sp], #2828 @ 0xb0c │ │ │ │ - streq r3, [r5, #-936]! @ 0xfffffc58 │ │ │ │ - streq r3, [r5, #-1048]! @ 0xfffffbe8 │ │ │ │ + strbteq sl, [sp], #2920 @ 0xb68 │ │ │ │ + strbteq sl, [sp], #2828 @ 0xb0c │ │ │ │ + streq r2, [r5, #-944]! @ 0xfffffc50 │ │ │ │ + streq r2, [r5, #-1056]! @ 0xfffffbe0 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - streq r3, [r5, #-852]! @ 0xfffffcac │ │ │ │ - strbteq ip, [sp], #120 @ 0x78 │ │ │ │ + streq r2, [r5, #-860]! @ 0xfffffca4 │ │ │ │ + strbteq fp, [sp], #120 @ 0x78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29428 <__cxa_atexit@plt+0x1c528> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -28997,27 +28997,27 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r5, [pc, #52] @ 29450 <__cxa_atexit@plt+0x1c550> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002d4 <__cxa_atexit@plt+0x3f33d4> │ │ │ │ + b 3fea6c <__cxa_atexit@plt+0x3f1b6c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - streq r3, [r5, #-680]! @ 0xfffffd58 │ │ │ │ - strbteq fp, [sp], #2508 @ 0x9cc │ │ │ │ - streq r3, [r5, #-672]! @ 0xfffffd60 │ │ │ │ - strbteq ip, [sp], #64 @ 0x40 │ │ │ │ + streq r2, [r5, #-688]! @ 0xfffffd50 │ │ │ │ + strbteq sl, [sp], #2508 @ 0x9cc │ │ │ │ + streq r2, [r5, #-680]! @ 0xfffffd58 │ │ │ │ + strbteq fp, [sp], #64 @ 0x40 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 294dc <__cxa_atexit@plt+0x1c5dc> │ │ │ │ @@ -29042,24 +29042,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 294f4 <__cxa_atexit@plt+0x1c5f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #40] @ 294f8 <__cxa_atexit@plt+0x1c5f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq fp, [sp], #2532 @ 0x9e4 │ │ │ │ - streq r3, [r5, #-732]! @ 0xfffffd24 │ │ │ │ - streq r3, [r5, #-680]! @ 0xfffffd58 │ │ │ │ - streq r3, [r5, #-672]! @ 0xfffffd60 │ │ │ │ - strbteq fp, [sp], #3972 @ 0xf84 │ │ │ │ + strbteq sl, [sp], #2532 @ 0x9e4 │ │ │ │ + streq r2, [r5, #-740]! @ 0xfffffd1c │ │ │ │ + streq r2, [r5, #-688]! @ 0xfffffd50 │ │ │ │ + streq r2, [r5, #-680]! @ 0xfffffd58 │ │ │ │ + strbteq sl, [sp], #3972 @ 0xf84 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29588 <__cxa_atexit@plt+0x1c688> │ │ │ │ @@ -29085,25 +29085,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 295a4 <__cxa_atexit@plt+0x1c6a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 295a8 <__cxa_atexit@plt+0x1c6a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ - strbteq fp, [sp], #2344 @ 0x928 │ │ │ │ + strbteq sl, [sp], #2344 @ 0x928 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - streq r3, [r5, #-556]! @ 0xfffffdd4 │ │ │ │ - streq r3, [r5, #-508]! @ 0xfffffe04 │ │ │ │ - streq r3, [r5, #-504]! @ 0xfffffe08 │ │ │ │ - strbteq fp, [sp], #3736 @ 0xe98 │ │ │ │ + streq r2, [r5, #-564]! @ 0xfffffdcc │ │ │ │ + streq r2, [r5, #-516]! @ 0xfffffdfc │ │ │ │ + streq r2, [r5, #-512]! @ 0xfffffe00 │ │ │ │ + strbteq sl, [sp], #3736 @ 0xe98 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29630 <__cxa_atexit@plt+0x1c730> │ │ │ │ @@ -29127,39 +29127,39 @@ │ │ │ │ ldr r3, [pc, #52] @ 2964c <__cxa_atexit@plt+0x1c74c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 29650 <__cxa_atexit@plt+0x1c750> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #1 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - strbteq fp, [sp], #2148 @ 0x864 │ │ │ │ + strbteq sl, [sp], #2148 @ 0x864 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - streq r3, [r5, #-380]! @ 0xfffffe84 │ │ │ │ - streq r3, [r5, #-340]! @ 0xfffffeac │ │ │ │ - streq r3, [r5, #-332]! @ 0xfffffeb4 │ │ │ │ - strbteq fp, [sp], #3496 @ 0xda8 │ │ │ │ + streq r2, [r5, #-388]! @ 0xfffffe7c │ │ │ │ + streq r2, [r5, #-348]! @ 0xfffffea4 │ │ │ │ + streq r2, [r5, #-340]! @ 0xfffffeac │ │ │ │ + strbteq sl, [sp], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 29674 <__cxa_atexit@plt+0x1c774> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 4002dc <__cxa_atexit@plt+0x3f33dc> │ │ │ │ + b 3fea74 <__cxa_atexit@plt+0x3f1b74> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq fp, [sp], #3448 @ 0xd78 │ │ │ │ + strbteq sl, [sp], #3448 @ 0xd78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4002e4 <__cxa_atexit@plt+0x3f33e4> │ │ │ │ + b 3fea7c <__cxa_atexit@plt+0x3f1b7c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2971c <__cxa_atexit@plt+0x1c81c> │ │ │ │ ldr r2, [pc, #120] @ 29724 <__cxa_atexit@plt+0x1c824> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -29190,17 +29190,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - streq r2, [r5, #-4068]! @ 0xfffff01c │ │ │ │ + streq r1, [r5, #-4076]! @ 0xfffff014 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - streq r2, [r5, #-4012]! @ 0xfffff054 │ │ │ │ + streq r1, [r5, #-4020]! @ 0xfffff04c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 2978c <__cxa_atexit@plt+0x1c88c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -29216,15 +29216,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 29790 <__cxa_atexit@plt+0x1c890> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r2, [r5, #-3900]! @ 0xfffff0c4 │ │ │ │ + streq r1, [r5, #-3908]! @ 0xfffff0bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 297bc <__cxa_atexit@plt+0x1c8bc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -29232,31 +29232,31 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 297d0 <__cxa_atexit@plt+0x1c8d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - streq r2, [r5, #-3832]! @ 0xfffff108 │ │ │ │ + streq r1, [r5, #-3840]! @ 0xfffff100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - strbteq fp, [sp], #1188 @ 0x4a4 │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + strbteq sl, [sp], #1188 @ 0x4a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29864 <__cxa_atexit@plt+0x1c964> │ │ │ │ ldr r2, [pc, #76] @ 29880 <__cxa_atexit@plt+0x1c980> │ │ │ │ @@ -29268,27 +29268,27 @@ │ │ │ │ bhi 29870 <__cxa_atexit@plt+0x1c970> │ │ │ │ ldr r5, [pc, #56] @ 29888 <__cxa_atexit@plt+0x1c988> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [pc, #52] @ 2988c <__cxa_atexit@plt+0x1c98c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29884 <__cxa_atexit@plt+0x1c984> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq r2, [r5, #-3688]! @ 0xfffff198 │ │ │ │ - strbteq fp, [sp], #1092 @ 0x444 │ │ │ │ + streq r1, [r5, #-3696]! @ 0xfffff190 │ │ │ │ + strbteq sl, [sp], #1092 @ 0x444 │ │ │ │ @ instruction: 0xffffa510 │ │ │ │ - strbteq fp, [sp], #1104 @ 0x450 │ │ │ │ - strbteq fp, [sp], #1060 @ 0x424 │ │ │ │ + strbteq sl, [sp], #1104 @ 0x450 │ │ │ │ + strbteq sl, [sp], #1060 @ 0x424 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 298e4 <__cxa_atexit@plt+0x1c9e4> │ │ │ │ ldr r2, [pc, #76] @ 29900 <__cxa_atexit@plt+0x1ca00> │ │ │ │ @@ -29300,27 +29300,27 @@ │ │ │ │ bhi 298f0 <__cxa_atexit@plt+0x1c9f0> │ │ │ │ ldr r5, [pc, #56] @ 29908 <__cxa_atexit@plt+0x1ca08> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [pc, #52] @ 2990c <__cxa_atexit@plt+0x1ca0c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29904 <__cxa_atexit@plt+0x1ca04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq r2, [r5, #-3560]! @ 0xfffff218 │ │ │ │ - strbteq fp, [sp], #964 @ 0x3c4 │ │ │ │ + streq r1, [r5, #-3568]! @ 0xfffff210 │ │ │ │ + strbteq sl, [sp], #964 @ 0x3c4 │ │ │ │ @ instruction: 0xffffa490 │ │ │ │ - strbteq fp, [sp], #976 @ 0x3d0 │ │ │ │ - strbteq fp, [sp], #932 @ 0x3a4 │ │ │ │ + strbteq sl, [sp], #976 @ 0x3d0 │ │ │ │ + strbteq sl, [sp], #932 @ 0x3a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29964 <__cxa_atexit@plt+0x1ca64> │ │ │ │ ldr r2, [pc, #76] @ 29980 <__cxa_atexit@plt+0x1ca80> │ │ │ │ @@ -29332,27 +29332,27 @@ │ │ │ │ bhi 29970 <__cxa_atexit@plt+0x1ca70> │ │ │ │ ldr r5, [pc, #56] @ 29988 <__cxa_atexit@plt+0x1ca88> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [pc, #52] @ 2998c <__cxa_atexit@plt+0x1ca8c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29984 <__cxa_atexit@plt+0x1ca84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq r2, [r5, #-3432]! @ 0xfffff298 │ │ │ │ - strbteq fp, [sp], #836 @ 0x344 │ │ │ │ + streq r1, [r5, #-3440]! @ 0xfffff290 │ │ │ │ + strbteq sl, [sp], #836 @ 0x344 │ │ │ │ @ instruction: 0xffffa410 │ │ │ │ - strbteq fp, [sp], #848 @ 0x350 │ │ │ │ - strbteq fp, [sp], #804 @ 0x324 │ │ │ │ + strbteq sl, [sp], #848 @ 0x350 │ │ │ │ + strbteq sl, [sp], #804 @ 0x324 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 299e4 <__cxa_atexit@plt+0x1cae4> │ │ │ │ ldr r2, [pc, #76] @ 29a00 <__cxa_atexit@plt+0x1cb00> │ │ │ │ @@ -29364,27 +29364,27 @@ │ │ │ │ bhi 299f0 <__cxa_atexit@plt+0x1caf0> │ │ │ │ ldr r5, [pc, #56] @ 29a08 <__cxa_atexit@plt+0x1cb08> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [pc, #52] @ 29a0c <__cxa_atexit@plt+0x1cb0c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29a04 <__cxa_atexit@plt+0x1cb04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq r2, [r5, #-3304]! @ 0xfffff318 │ │ │ │ - strbteq fp, [sp], #708 @ 0x2c4 │ │ │ │ + streq r1, [r5, #-3312]! @ 0xfffff310 │ │ │ │ + strbteq sl, [sp], #708 @ 0x2c4 │ │ │ │ @ instruction: 0xffffa390 │ │ │ │ - strbteq fp, [sp], #720 @ 0x2d0 │ │ │ │ - strbteq fp, [sp], #676 @ 0x2a4 │ │ │ │ + strbteq sl, [sp], #720 @ 0x2d0 │ │ │ │ + strbteq sl, [sp], #676 @ 0x2a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29a64 <__cxa_atexit@plt+0x1cb64> │ │ │ │ ldr r2, [pc, #76] @ 29a80 <__cxa_atexit@plt+0x1cb80> │ │ │ │ @@ -29396,26 +29396,26 @@ │ │ │ │ bhi 29a70 <__cxa_atexit@plt+0x1cb70> │ │ │ │ ldr r5, [pc, #56] @ 29a88 <__cxa_atexit@plt+0x1cb88> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [pc, #52] @ 29a8c <__cxa_atexit@plt+0x1cb8c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29a84 <__cxa_atexit@plt+0x1cb84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq r2, [r5, #-3176]! @ 0xfffff398 │ │ │ │ - strbteq fp, [sp], #580 @ 0x244 │ │ │ │ + streq r1, [r5, #-3184]! @ 0xfffff390 │ │ │ │ + strbteq sl, [sp], #580 @ 0x244 │ │ │ │ @ instruction: 0xffffa310 │ │ │ │ - strbteq fp, [sp], #592 @ 0x250 │ │ │ │ + strbteq sl, [sp], #592 @ 0x250 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29b28 <__cxa_atexit@plt+0x1cc28> │ │ │ │ ldr r2, [pc, #152] @ 29b44 <__cxa_atexit@plt+0x1cc44> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -29452,19 +29452,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - streq r2, [r5, #-3080]! @ 0xfffff3f8 │ │ │ │ - streq r2, [r5, #-3060]! @ 0xfffff40c │ │ │ │ + streq r1, [r5, #-3088]! @ 0xfffff3f0 │ │ │ │ + streq r1, [r5, #-3068]! @ 0xfffff404 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ 29bd8 <__cxa_atexit@plt+0x1ccd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -29489,18 +29489,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - streq r2, [r5, #-2920]! @ 0xfffff498 │ │ │ │ - streq r2, [r5, #-2908]! @ 0xfffff4a4 │ │ │ │ + streq r1, [r5, #-2928]! @ 0xfffff490 │ │ │ │ + streq r1, [r5, #-2916]! @ 0xfffff49c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29c28 <__cxa_atexit@plt+0x1cd28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -29518,17 +29518,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r2, [r5, #-2804]! @ 0xfffff50c │ │ │ │ - streq r2, [r5, #-2784]! @ 0xfffff520 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r1, [r5, #-2812]! @ 0xfffff504 │ │ │ │ + streq r1, [r5, #-2792]! @ 0xfffff518 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29cec <__cxa_atexit@plt+0x1cdec> │ │ │ │ ldr r2, [pc, #152] @ 29d08 <__cxa_atexit@plt+0x1ce08> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -29565,19 +29565,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - streq r2, [r5, #-2628]! @ 0xfffff5bc │ │ │ │ - streq r2, [r5, #-2608]! @ 0xfffff5d0 │ │ │ │ + streq r1, [r5, #-2636]! @ 0xfffff5b4 │ │ │ │ + streq r1, [r5, #-2616]! @ 0xfffff5c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ 29d9c <__cxa_atexit@plt+0x1ce9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -29602,18 +29602,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - streq r2, [r5, #-2468]! @ 0xfffff65c │ │ │ │ - streq r2, [r5, #-2456]! @ 0xfffff668 │ │ │ │ + streq r1, [r5, #-2476]! @ 0xfffff654 │ │ │ │ + streq r1, [r5, #-2464]! @ 0xfffff660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29dec <__cxa_atexit@plt+0x1ceec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -29631,18 +29631,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r2, [r5, #-2352]! @ 0xfffff6d0 │ │ │ │ - streq r2, [r5, #-2332]! @ 0xfffff6e4 │ │ │ │ - strbteq fp, [sp], #232 @ 0xe8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r1, [r5, #-2360]! @ 0xfffff6c8 │ │ │ │ + streq r1, [r5, #-2340]! @ 0xfffff6dc │ │ │ │ + strbteq sl, [sp], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29eb4 <__cxa_atexit@plt+0x1cfb4> │ │ │ │ ldr r2, [pc, #132] @ 29ebc <__cxa_atexit@plt+0x1cfbc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -29666,30 +29666,30 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #64] @ 29ed0 <__cxa_atexit@plt+0x1cfd0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r7, [pc, #36] @ 29ec8 <__cxa_atexit@plt+0x1cfc8> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #28] @ 29ecc <__cxa_atexit@plt+0x1cfcc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - streq r2, [r5, #-2136]! @ 0xfffff7a8 │ │ │ │ + streq r1, [r5, #-2144]! @ 0xfffff7a0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbteq fp, [sp], #100 @ 0x64 │ │ │ │ - strbteq fp, [sp], #88 @ 0x58 │ │ │ │ - ldreq r6, [pc], #2650 @ 29ed8 <__cxa_atexit@plt+0x1cfd8> │ │ │ │ - strbteq fp, [sp], #44 @ 0x2c │ │ │ │ + strbteq sl, [sp], #100 @ 0x64 │ │ │ │ + strbteq sl, [sp], #88 @ 0x58 │ │ │ │ + ldreq r6, [pc], #1882 @ 29ed8 <__cxa_atexit@plt+0x1cfd8> │ │ │ │ + strbteq sl, [sp], #44 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 29f38 <__cxa_atexit@plt+0x1d038> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -29699,46 +29699,46 @@ │ │ │ │ bne 29f20 <__cxa_atexit@plt+0x1d020> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #48] @ 29f44 <__cxa_atexit@plt+0x1d044> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r7, [pc, #20] @ 29f3c <__cxa_atexit@plt+0x1d03c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #12] @ 29f40 <__cxa_atexit@plt+0x1d040> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq sl, [sp], #4064 @ 0xfe0 │ │ │ │ - strbteq sl, [sp], #4052 @ 0xfd4 │ │ │ │ - ldreq r6, [pc], #2518 @ 29f4c <__cxa_atexit@plt+0x1d04c> │ │ │ │ - strbteq sl, [sp], #4024 @ 0xfb8 │ │ │ │ + strbteq r9, [sp], #4064 @ 0xfe0 │ │ │ │ + strbteq r9, [sp], #4052 @ 0xfd4 │ │ │ │ + ldreq r6, [pc], #1750 @ 29f4c <__cxa_atexit@plt+0x1d04c> │ │ │ │ + strbteq r9, [sp], #4024 @ 0xfb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29f74 <__cxa_atexit@plt+0x1d074> │ │ │ │ ldr r8, [pc, #44] @ 29f94 <__cxa_atexit@plt+0x1d094> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r7, [pc, #16] @ 29f8c <__cxa_atexit@plt+0x1d08c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 29f90 <__cxa_atexit@plt+0x1d090> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [sp], #3980 @ 0xf8c │ │ │ │ - strbteq sl, [sp], #3968 @ 0xf80 │ │ │ │ - ldreq r6, [pc], #2434 @ 29f9c <__cxa_atexit@plt+0x1d09c> │ │ │ │ - strbteq fp, [sp], #780 @ 0x30c │ │ │ │ + strbteq r9, [sp], #3980 @ 0xf8c │ │ │ │ + strbteq r9, [sp], #3968 @ 0xf80 │ │ │ │ + ldreq r6, [pc], #1666 @ 29f9c <__cxa_atexit@plt+0x1d09c> │ │ │ │ + strbteq sl, [sp], #780 @ 0x30c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29fd8 <__cxa_atexit@plt+0x1d0d8> │ │ │ │ ldr r2, [pc, #40] @ 29fe0 <__cxa_atexit@plt+0x1d0e0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -29749,25 +29749,25 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 39b94 <__cxa_atexit@plt+0x2cc94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - streq r2, [r5, #-1752]! @ 0xfffff928 │ │ │ │ - strbteq sl, [sp], #3884 @ 0xf2c │ │ │ │ + streq r1, [r5, #-1760]! @ 0xfffff920 │ │ │ │ + strbteq r9, [sp], #3884 @ 0xf2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 2a008 <__cxa_atexit@plt+0x1d108> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - strbteq sl, [sp], #3872 @ 0xf20 │ │ │ │ - strbteq fp, [sp], #968 @ 0x3c8 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + strbteq r9, [sp], #3872 @ 0xf20 │ │ │ │ + strbteq sl, [sp], #968 @ 0x3c8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a0fc <__cxa_atexit@plt+0x1d1fc> │ │ │ │ @@ -29818,42 +29818,42 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, fp │ │ │ │ ldr r6, [sp, #4] │ │ │ │ mov sl, #1 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq r2, [r5, #-1772]! @ 0xfffff914 │ │ │ │ + streq r1, [r5, #-1780]! @ 0xfffff90c │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ - strbteq sl, [sp], #3724 @ 0xe8c │ │ │ │ + strbteq r9, [sp], #3724 @ 0xe8c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - streq r2, [r5, #-1688]! @ 0xfffff968 │ │ │ │ - streq r2, [r5, #-1680]! @ 0xfffff970 │ │ │ │ - strbteq fp, [sp], #660 @ 0x294 │ │ │ │ + streq r1, [r5, #-1696]! @ 0xfffff960 │ │ │ │ + streq r1, [r5, #-1688]! @ 0xfffff968 │ │ │ │ + strbteq sl, [sp], #660 @ 0x294 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2a160 <__cxa_atexit@plt+0x1d260> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 2a158 <__cxa_atexit@plt+0x1d258> │ │ │ │ b 2a170 <__cxa_atexit@plt+0x1d270> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq fp, [sp], #608 @ 0x260 │ │ │ │ + strbteq sl, [sp], #608 @ 0x260 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 2a1ac <__cxa_atexit@plt+0x1d2ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -29862,15 +29862,15 @@ │ │ │ │ bcc 2a224 <__cxa_atexit@plt+0x1d324> │ │ │ │ ldr r3, [pc, #160] @ 2a238 <__cxa_atexit@plt+0x1d338> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ - b a217f8 <__cxa_atexit@plt+0xa148f8> │ │ │ │ + b 1868ad0 <__cxa_atexit@plt+0x185bbd0> │ │ │ │ ldr r6, [pc, #124] @ 2a230 <__cxa_atexit@plt+0x1d330> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r6, [r5] │ │ │ │ ands r6, r7, #3 │ │ │ │ beq 2a218 <__cxa_atexit@plt+0x1d318> │ │ │ │ cmp r6, #2 │ │ │ │ @@ -29895,20 +29895,20 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 2a2d4 <__cxa_atexit@plt+0x1d3d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ - strbteq fp, [sp], #372 @ 0x174 │ │ │ │ + strbteq sl, [sp], #372 @ 0x174 │ │ │ │ andeq r0, r0, r9, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 2a288 <__cxa_atexit@plt+0x1d388> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -29931,18 +29931,18 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 2a2d4 <__cxa_atexit@plt+0x1d3d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - strbteq fp, [sp], #220 @ 0xdc │ │ │ │ + strbteq sl, [sp], #220 @ 0xdc │ │ │ │ andeq r0, r0, r9, lsl #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 2a31c <__cxa_atexit@plt+0x1d41c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -29987,26 +29987,26 @@ │ │ │ │ ldr r6, [pc, #48] @ 2a3b8 <__cxa_atexit@plt+0x1d4b8> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r9, [pc, #44] @ 2a3bc <__cxa_atexit@plt+0x1d4bc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ - strbteq sl, [sp], #3076 @ 0xc04 │ │ │ │ + strbteq r9, [sp], #3076 @ 0xc04 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbteq sl, [sp], #2364 @ 0x93c │ │ │ │ + strbteq r9, [sp], #2364 @ 0x93c │ │ │ │ @ instruction: 0xfffff740 │ │ │ │ - strbteq sl, [sp], #2988 @ 0xbac │ │ │ │ - strbteq sl, [sp], #4036 @ 0xfc4 │ │ │ │ + strbteq r9, [sp], #2988 @ 0xbac │ │ │ │ + strbteq r9, [sp], #4036 @ 0xfc4 │ │ │ │ andeq r0, r0, r9, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a418 <__cxa_atexit@plt+0x1d518> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -30024,23 +30024,23 @@ │ │ │ │ b 1df708 <__cxa_atexit@plt+0x1d2808> │ │ │ │ ldr r3, [pc, #32] @ 2a440 <__cxa_atexit@plt+0x1d540> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 2a444 <__cxa_atexit@plt+0x1d544> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq sl, [sp], #2212 @ 0x8a4 │ │ │ │ + strbteq r9, [sp], #2212 @ 0x8a4 │ │ │ │ @ instruction: 0xfffff698 │ │ │ │ - strbteq sl, [sp], #2820 @ 0xb04 │ │ │ │ - strbteq sl, [sp], #3884 @ 0xf2c │ │ │ │ + strbteq r9, [sp], #2820 @ 0xb04 │ │ │ │ + strbteq r9, [sp], #3884 @ 0xf2c │ │ │ │ andeq r1, r0, r9, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a4a4 <__cxa_atexit@plt+0x1d5a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -30052,28 +30052,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ mov r8, r3 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r3, [pc, #28] @ 2a4c8 <__cxa_atexit@plt+0x1d5c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #24] @ 2a4cc <__cxa_atexit@plt+0x1d5cc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq sl, [sp], #2624 @ 0xa40 │ │ │ │ + strbteq r9, [sp], #2624 @ 0xa40 │ │ │ │ @ instruction: 0xfffff590 │ │ │ │ - strbteq sl, [sp], #3736 @ 0xe98 │ │ │ │ + strbteq r9, [sp], #3736 @ 0xe98 │ │ │ │ andeq r1, r0, r9, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a528 <__cxa_atexit@plt+0x1d628> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -30085,28 +30085,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ mov r8, r3 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r3, [pc, #28] @ 2a54c <__cxa_atexit@plt+0x1d64c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #24] @ 2a550 <__cxa_atexit@plt+0x1d650> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq sl, [sp], #2088 @ 0x828 │ │ │ │ + strbteq r9, [sp], #2088 @ 0x828 │ │ │ │ @ instruction: 0xfffff48c │ │ │ │ - strbteq sl, [sp], #3588 @ 0xe04 │ │ │ │ + strbteq r9, [sp], #3588 @ 0xe04 │ │ │ │ andeq r1, r0, r9, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a5ac <__cxa_atexit@plt+0x1d6ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -30118,28 +30118,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ mov r8, r3 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r3, [pc, #28] @ 2a5d0 <__cxa_atexit@plt+0x1d6d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #24] @ 2a5d4 <__cxa_atexit@plt+0x1d6d4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq sl, [sp], #2340 @ 0x924 │ │ │ │ + strbteq r9, [sp], #2340 @ 0x924 │ │ │ │ @ instruction: 0xfffff388 │ │ │ │ - strbteq sl, [sp], #3440 @ 0xd70 │ │ │ │ + strbteq r9, [sp], #3440 @ 0xd70 │ │ │ │ andeq r1, r0, r9, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a630 <__cxa_atexit@plt+0x1d730> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -30151,28 +30151,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ mov r8, r3 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r3, [pc, #28] @ 2a654 <__cxa_atexit@plt+0x1d754> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #24] @ 2a658 <__cxa_atexit@plt+0x1d758> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq sl, [sp], #2188 @ 0x88c │ │ │ │ + strbteq r9, [sp], #2188 @ 0x88c │ │ │ │ @ instruction: 0xfffff284 │ │ │ │ - strbteq sl, [sp], #3288 @ 0xcd8 │ │ │ │ + strbteq r9, [sp], #3288 @ 0xcd8 │ │ │ │ andeq r1, r0, r9, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a6b4 <__cxa_atexit@plt+0x1d7b4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -30184,28 +30184,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ mov r8, r3 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r3, [pc, #28] @ 2a6d8 <__cxa_atexit@plt+0x1d7d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #24] @ 2a6dc <__cxa_atexit@plt+0x1d7dc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq sl, [sp], #2036 @ 0x7f4 │ │ │ │ + strbteq r9, [sp], #2036 @ 0x7f4 │ │ │ │ @ instruction: 0xfffff180 │ │ │ │ - strbteq sl, [sp], #3140 @ 0xc44 │ │ │ │ + strbteq r9, [sp], #3140 @ 0xc44 │ │ │ │ andeq r1, r0, r9, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a748 <__cxa_atexit@plt+0x1d848> │ │ │ │ ldr r3, [pc, #120] @ 2a77c <__cxa_atexit@plt+0x1d87c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -30228,27 +30228,27 @@ │ │ │ │ b 30b38 <__cxa_atexit@plt+0x23c38> │ │ │ │ ldr r3, [pc, #56] @ 2a788 <__cxa_atexit@plt+0x1d888> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #52] @ 2a78c <__cxa_atexit@plt+0x1d88c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq sl, [sp], #1868 @ 0x74c │ │ │ │ - strbteq sl, [sp], #2948 @ 0xb84 │ │ │ │ + strbteq r9, [sp], #1868 @ 0x74c │ │ │ │ + strbteq r9, [sp], #2948 @ 0xb84 │ │ │ │ andeq r1, r0, r9, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a7f4 <__cxa_atexit@plt+0x1d8f4> │ │ │ │ ldr r3, [pc, #120] @ 2a828 <__cxa_atexit@plt+0x1d928> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -30271,27 +30271,27 @@ │ │ │ │ b 30b38 <__cxa_atexit@plt+0x23c38> │ │ │ │ ldr r3, [pc, #56] @ 2a834 <__cxa_atexit@plt+0x1d934> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #52] @ 2a838 <__cxa_atexit@plt+0x1d938> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ - strbteq sl, [sp], #1676 @ 0x68c │ │ │ │ - strbteq sl, [sp], #2760 @ 0xac8 │ │ │ │ + strbteq r9, [sp], #1676 @ 0x68c │ │ │ │ + strbteq r9, [sp], #2760 @ 0xac8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 2a880 <__cxa_atexit@plt+0x1d980> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -30302,24 +30302,24 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 30b38 <__cxa_atexit@plt+0x23c38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq sl, [sp], #2684 @ 0xa7c │ │ │ │ + strbteq r9, [sp], #2684 @ 0xa7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2a8a8 <__cxa_atexit@plt+0x1d9a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 30b38 <__cxa_atexit@plt+0x23c38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sl, [sp], #2632 @ 0xa48 │ │ │ │ + strbteq r9, [sp], #2632 @ 0xa48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 2a900 <__cxa_atexit@plt+0x1da00> │ │ │ │ str r7, [r5] │ │ │ │ @@ -30331,31 +30331,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #72] @ 2a938 <__cxa_atexit@plt+0x1da38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #2] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ - b 635898 <__cxa_atexit@plt+0x628998> │ │ │ │ + b 147ce78 <__cxa_atexit@plt+0x146ff78> │ │ │ │ ldr r6, [pc, #40] @ 2a930 <__cxa_atexit@plt+0x1da30> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ - b 63ca48 <__cxa_atexit@plt+0x62fb48> │ │ │ │ + b 1484028 <__cxa_atexit@plt+0x1477128> │ │ │ │ ldr r3, [pc, #16] @ 2a92c <__cxa_atexit@plt+0x1da2c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - streq r1, [r5, #-3524]! @ 0xfffff23c │ │ │ │ - strbteq sl, [sp], #2472 @ 0x9a8 │ │ │ │ + streq r0, [r5, #-3532]! @ 0xfffff234 │ │ │ │ + strbteq r9, [sp], #2472 @ 0x9a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -30364,25 +30364,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 2a9a0 <__cxa_atexit@plt+0x1daa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #2] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ - b 635898 <__cxa_atexit@plt+0x628998> │ │ │ │ + b 147ce78 <__cxa_atexit@plt+0x146ff78> │ │ │ │ ldr r3, [pc, #24] @ 2a9a4 <__cxa_atexit@plt+0x1daa4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - streq r1, [r5, #-3392]! @ 0xfffff2c0 │ │ │ │ + streq r0, [r5, #-3400]! @ 0xfffff2b8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sl, [sp], #2352 @ 0x930 │ │ │ │ + strbteq r9, [sp], #2352 @ 0x930 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2a9ec <__cxa_atexit@plt+0x1daec> │ │ │ │ @@ -30393,26 +30393,26 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1e453c <__cxa_atexit@plt+0x1d763c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffee1c │ │ │ │ - strbteq sl, [sp], #2280 @ 0x8e8 │ │ │ │ + strbteq r9, [sp], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2aa1c <__cxa_atexit@plt+0x1db1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 635898 <__cxa_atexit@plt+0x628998> │ │ │ │ + b 147ce78 <__cxa_atexit@plt+0x146ff78> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sl, [sp], #2232 @ 0x8b8 │ │ │ │ + strbteq r9, [sp], #2232 @ 0x8b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2aa64 <__cxa_atexit@plt+0x1db64> │ │ │ │ @@ -30423,17 +30423,17 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1e453c <__cxa_atexit@plt+0x1d763c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffed90 │ │ │ │ - strbteq sl, [sp], #2128 @ 0x850 │ │ │ │ + strbteq r9, [sp], #2128 @ 0x850 │ │ │ │ andeq r1, r0, r9, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2aaec <__cxa_atexit@plt+0x1dbec> │ │ │ │ ldr r3, [pc, #124] @ 2ab10 <__cxa_atexit@plt+0x1dc10> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -30461,24 +30461,24 @@ │ │ │ │ b 18ee1c <__cxa_atexit@plt+0x181f1c> │ │ │ │ ldr r3, [pc, #44] @ 2ab20 <__cxa_atexit@plt+0x1dc20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #40] @ 2ab24 <__cxa_atexit@plt+0x1dc24> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - streq r1, [r5, #-3152]! @ 0xfffff3b0 │ │ │ │ - streq r1, [r5, #-3224]! @ 0xfffff368 │ │ │ │ + streq r0, [r5, #-3160]! @ 0xfffff3a8 │ │ │ │ + streq r0, [r5, #-3232]! @ 0xfffff360 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbteq sl, [sp], #896 @ 0x380 │ │ │ │ - strbteq sl, [sp], #1900 @ 0x76c │ │ │ │ + strbteq r9, [sp], #896 @ 0x380 │ │ │ │ + strbteq r9, [sp], #1900 @ 0x76c │ │ │ │ andeq r3, r0, r9, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 2ab84 <__cxa_atexit@plt+0x1dc84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r5] │ │ │ │ @@ -30494,33 +30494,33 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ add r9, r3, #1 │ │ │ │ b 18ee1c <__cxa_atexit@plt+0x181f1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - streq r1, [r5, #-3008]! @ 0xfffff440 │ │ │ │ - streq r1, [r5, #-3080]! @ 0xfffff3f8 │ │ │ │ - strbteq sl, [sp], #1796 @ 0x704 │ │ │ │ + streq r0, [r5, #-3016]! @ 0xfffff438 │ │ │ │ + streq r0, [r5, #-3088]! @ 0xfffff3f0 │ │ │ │ + strbteq r9, [sp], #1796 @ 0x704 │ │ │ │ andeq r1, r0, r9, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r3, [pc, #24] @ 2abc8 <__cxa_atexit@plt+0x1dcc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 2abcc <__cxa_atexit@plt+0x1dccc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ add r9, r3, #1 │ │ │ │ b 18ee1c <__cxa_atexit@plt+0x181f1c> │ │ │ │ - streq r1, [r5, #-2932]! @ 0xfffff48c │ │ │ │ - streq r1, [r5, #-3004]! @ 0xfffff444 │ │ │ │ - strbteq sl, [sp], #1764 @ 0x6e4 │ │ │ │ + streq r0, [r5, #-2940]! @ 0xfffff484 │ │ │ │ + streq r0, [r5, #-3012]! @ 0xfffff43c │ │ │ │ + strbteq r9, [sp], #1764 @ 0x6e4 │ │ │ │ andeq r1, r0, r9, asr #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2ac34 <__cxa_atexit@plt+0x1dd34> │ │ │ │ ldr r7, [pc, #148] @ 2ac88 <__cxa_atexit@plt+0x1dd88> │ │ │ │ @@ -30557,20 +30557,20 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - streq r1, [r5, #-2904]! @ 0xfffff4a8 │ │ │ │ + streq r0, [r5, #-2912]! @ 0xfffff4a0 │ │ │ │ @ instruction: 0xffffebb0 │ │ │ │ - strbteq sl, [sp], #1516 @ 0x5ec │ │ │ │ + strbteq r9, [sp], #1516 @ 0x5ec │ │ │ │ andeq r3, r0, r9, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 2ace0 <__cxa_atexit@plt+0x1dde0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -30581,27 +30581,27 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ mov sl, r7 │ │ │ │ b 190370 <__cxa_atexit@plt+0x183470> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - streq r1, [r5, #-2740]! @ 0xfffff54c │ │ │ │ - strbteq sl, [sp], #1436 @ 0x59c │ │ │ │ + streq r0, [r5, #-2748]! @ 0xfffff544 │ │ │ │ + strbteq r9, [sp], #1436 @ 0x59c │ │ │ │ andeq r3, r0, r9, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 2ad10 <__cxa_atexit@plt+0x1de10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ mov sl, r7 │ │ │ │ b 190370 <__cxa_atexit@plt+0x183470> │ │ │ │ - streq r1, [r5, #-2684]! @ 0xfffff584 │ │ │ │ - strbteq sl, [sp], #1364 @ 0x554 │ │ │ │ + streq r0, [r5, #-2692]! @ 0xfffff57c │ │ │ │ + strbteq r9, [sp], #1364 @ 0x554 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2ad90 <__cxa_atexit@plt+0x1de90> │ │ │ │ @@ -30623,34 +30623,34 @@ │ │ │ │ ldr r3, [pc, #52] @ 2adac <__cxa_atexit@plt+0x1deac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 2adb0 <__cxa_atexit@plt+0x1deb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #1 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbteq sl, [sp], #512 @ 0x200 │ │ │ │ - streq r1, [r5, #-2588]! @ 0xfffff5e4 │ │ │ │ - streq r1, [r5, #-2596]! @ 0xfffff5dc │ │ │ │ - streq r1, [r5, #-2548]! @ 0xfffff60c │ │ │ │ - streq r1, [r5, #-2556]! @ 0xfffff604 │ │ │ │ - strbteq sl, [sp], #1192 @ 0x4a8 │ │ │ │ + strbteq r9, [sp], #512 @ 0x200 │ │ │ │ + streq r0, [r5, #-2596]! @ 0xfffff5dc │ │ │ │ + streq r0, [r5, #-2604]! @ 0xfffff5d4 │ │ │ │ + streq r0, [r5, #-2556]! @ 0xfffff604 │ │ │ │ + streq r0, [r5, #-2564]! @ 0xfffff5fc │ │ │ │ + strbteq r9, [sp], #1192 @ 0x4a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 2add4 <__cxa_atexit@plt+0x1ded4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 877a0 <__cxa_atexit@plt+0x7a8a0> │ │ │ │ - strbteq r9, [sp], #3880 @ 0xf28 │ │ │ │ - strbteq sl, [sp], #1928 @ 0x788 │ │ │ │ + strbteq r8, [sp], #3880 @ 0xf28 │ │ │ │ + strbteq r9, [sp], #1928 @ 0x788 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r7, r5, #76 @ 0x4c │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2aed8 <__cxa_atexit@plt+0x1dfd8> │ │ │ │ ldr lr, [pc, #252] @ 2aef8 <__cxa_atexit@plt+0x1dff8> │ │ │ │ @@ -30713,19 +30713,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffffd14c │ │ │ │ - strbteq sl, [sp], #1628 @ 0x65c │ │ │ │ + strbteq r9, [sp], #1628 @ 0x65c │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -30747,18 +30747,18 @@ │ │ │ │ beq 2af68 <__cxa_atexit@plt+0x1e068> │ │ │ │ b 2af94 <__cxa_atexit@plt+0x1e094> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffd0a4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbteq sl, [sp], #1496 @ 0x5d8 │ │ │ │ + strbteq r9, [sp], #1496 @ 0x5d8 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2afe8 <__cxa_atexit@plt+0x1e0e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -30792,20 +30792,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ 2b040 <__cxa_atexit@plt+0x1e140> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffd0c4 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - strbteq sl, [sp], #1308 @ 0x51c │ │ │ │ + strbteq r9, [sp], #1308 @ 0x51c │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2b0a4 <__cxa_atexit@plt+0x1e1a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -30839,20 +30839,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ 2b0fc <__cxa_atexit@plt+0x1e1fc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffd008 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbteq sl, [sp], #1120 @ 0x460 │ │ │ │ + strbteq r9, [sp], #1120 @ 0x460 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2b12c <__cxa_atexit@plt+0x1e22c> │ │ │ │ ldr r7, [pc, #128] @ 2b1a0 <__cxa_atexit@plt+0x1e2a0> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -30880,20 +30880,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 2b19c <__cxa_atexit@plt+0x1e29c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xffffcf34 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r9, [sp], #3808 @ 0xee0 │ │ │ │ - strbteq sl, [sp], #940 @ 0x3ac │ │ │ │ + strbteq r8, [sp], #3808 @ 0xee0 │ │ │ │ + strbteq r9, [sp], #940 @ 0x3ac │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2b200 <__cxa_atexit@plt+0x1e300> │ │ │ │ @@ -30913,19 +30913,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 2b220 <__cxa_atexit@plt+0x1e320> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xffffceb0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbteq sl, [sp], #796 @ 0x31c │ │ │ │ + strbteq r9, [sp], #796 @ 0x31c │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2b284 <__cxa_atexit@plt+0x1e384> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -30959,20 +30959,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ 2b2dc <__cxa_atexit@plt+0x1e3dc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffced0 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - strbteq sl, [sp], #608 @ 0x260 │ │ │ │ + strbteq r9, [sp], #608 @ 0x260 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2b340 <__cxa_atexit@plt+0x1e440> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -31006,20 +31006,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ 2b398 <__cxa_atexit@plt+0x1e498> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffce14 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbteq sl, [sp], #420 @ 0x1a4 │ │ │ │ + strbteq r9, [sp], #420 @ 0x1a4 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2b3c8 <__cxa_atexit@plt+0x1e4c8> │ │ │ │ ldr r7, [pc, #128] @ 2b43c <__cxa_atexit@plt+0x1e53c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -31047,20 +31047,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 2b438 <__cxa_atexit@plt+0x1e538> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xffffcd40 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r9, [sp], #3044 @ 0xbe4 │ │ │ │ - strbteq sl, [sp], #240 @ 0xf0 │ │ │ │ + strbteq r8, [sp], #3044 @ 0xbe4 │ │ │ │ + strbteq r9, [sp], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2b49c <__cxa_atexit@plt+0x1e59c> │ │ │ │ @@ -31080,19 +31080,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 2b4bc <__cxa_atexit@plt+0x1e5bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xffffccbc │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbteq sl, [sp], #96 @ 0x60 │ │ │ │ + strbteq r9, [sp], #96 @ 0x60 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2b520 <__cxa_atexit@plt+0x1e620> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -31126,20 +31126,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ 2b578 <__cxa_atexit@plt+0x1e678> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffccdc │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - strbteq r9, [sp], #4004 @ 0xfa4 │ │ │ │ + strbteq r8, [sp], #4004 @ 0xfa4 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2b5dc <__cxa_atexit@plt+0x1e6dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -31173,20 +31173,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ 2b634 <__cxa_atexit@plt+0x1e734> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffcc20 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbteq r9, [sp], #3816 @ 0xee8 │ │ │ │ + strbteq r8, [sp], #3816 @ 0xee8 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2b664 <__cxa_atexit@plt+0x1e764> │ │ │ │ ldr r7, [pc, #128] @ 2b6d8 <__cxa_atexit@plt+0x1e7d8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -31214,20 +31214,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 2b6d4 <__cxa_atexit@plt+0x1e7d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xffffcb4c │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r9, [sp], #2360 @ 0x938 │ │ │ │ - strbteq r9, [sp], #3636 @ 0xe34 │ │ │ │ + strbteq r8, [sp], #2360 @ 0x938 │ │ │ │ + strbteq r8, [sp], #3636 @ 0xe34 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2b738 <__cxa_atexit@plt+0x1e838> │ │ │ │ @@ -31247,19 +31247,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 2b758 <__cxa_atexit@plt+0x1e858> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xffffcac8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbteq r9, [sp], #3488 @ 0xda0 │ │ │ │ + strbteq r8, [sp], #3488 @ 0xda0 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2b7c0 <__cxa_atexit@plt+0x1e8c0> │ │ │ │ ldr r3, [pc, #128] @ 2b7fc <__cxa_atexit@plt+0x1e8fc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31285,27 +31285,27 @@ │ │ │ │ ldr r9, [pc, #56] @ 2b808 <__cxa_atexit@plt+0x1e908> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #68] @ 0x44 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 2b80c <__cxa_atexit@plt+0x1e90c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r7, [pc, #32] @ 2b810 <__cxa_atexit@plt+0x1e910> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - strbteq r9, [sp], #1948 @ 0x79c │ │ │ │ - streq r0, [r5, #-3900]! @ 0xfffff0c4 │ │ │ │ - strbteq r9, [sp], #1936 @ 0x790 │ │ │ │ - strbteq r9, [sp], #3304 @ 0xce8 │ │ │ │ + strbteq r8, [sp], #1948 @ 0x79c │ │ │ │ + streq pc, [r4, #-3908]! @ 0xfffff0bc │ │ │ │ + strbteq r8, [sp], #1936 @ 0x790 │ │ │ │ + strbteq r8, [sp], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2b858 <__cxa_atexit@plt+0x1e958> │ │ │ │ ldr r3, [pc, #96] @ 2b894 <__cxa_atexit@plt+0x1e994> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31323,26 +31323,26 @@ │ │ │ │ ldr r9, [pc, #52] @ 2b89c <__cxa_atexit@plt+0x1e99c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #68] @ 0x44 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 2b8a0 <__cxa_atexit@plt+0x1e9a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r7, [pc, #28] @ 2b8a4 <__cxa_atexit@plt+0x1e9a4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbteq r9, [sp], #1796 @ 0x704 │ │ │ │ - streq r0, [r5, #-3748]! @ 0xfffff15c │ │ │ │ - strbteq r9, [sp], #1784 @ 0x6f8 │ │ │ │ - strbteq r9, [sp], #3156 @ 0xc54 │ │ │ │ + strbteq r8, [sp], #1796 @ 0x704 │ │ │ │ + streq pc, [r4, #-3756]! @ 0xfffff154 │ │ │ │ + strbteq r8, [sp], #1784 @ 0x6f8 │ │ │ │ + strbteq r8, [sp], #3156 @ 0xc54 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2b8d4 <__cxa_atexit@plt+0x1e9d4> │ │ │ │ ldr r7, [pc, #64] @ 2b908 <__cxa_atexit@plt+0x1ea08> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -31354,20 +31354,20 @@ │ │ │ │ ldr r9, [pc, #28] @ 2b900 <__cxa_atexit@plt+0x1ea00> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #68] @ 0x44 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 2b904 <__cxa_atexit@plt+0x1ea04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq r9, [sp], #1672 @ 0x688 │ │ │ │ - streq r0, [r5, #-3624]! @ 0xfffff1d8 │ │ │ │ - strbteq r9, [sp], #1720 @ 0x6b8 │ │ │ │ - strbteq r9, [sp], #3040 @ 0xbe0 │ │ │ │ + strbteq r8, [sp], #1672 @ 0x688 │ │ │ │ + streq pc, [r4, #-3632]! @ 0xfffff1d0 │ │ │ │ + strbteq r8, [sp], #1720 @ 0x6b8 │ │ │ │ + strbteq r8, [sp], #3040 @ 0xbe0 │ │ │ │ eoreq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2b940 <__cxa_atexit@plt+0x1ea40> │ │ │ │ ldr r3, [pc, #60] @ 2b968 <__cxa_atexit@plt+0x1ea68> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31383,15 +31383,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2b95c <__cxa_atexit@plt+0x1ea5c> │ │ │ │ b 2bb7c <__cxa_atexit@plt+0x1ec7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [sp], #2944 @ 0xb80 │ │ │ │ + strbteq r8, [sp], #2944 @ 0xb80 │ │ │ │ eoreq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2b9a0 <__cxa_atexit@plt+0x1eaa0> │ │ │ │ ldr r3, [pc, #60] @ 2b9c8 <__cxa_atexit@plt+0x1eac8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31407,15 +31407,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2b9bc <__cxa_atexit@plt+0x1eabc> │ │ │ │ b 2b9d8 <__cxa_atexit@plt+0x1ead8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - strbteq r9, [sp], #2848 @ 0xb20 │ │ │ │ + strbteq r8, [sp], #2848 @ 0xb20 │ │ │ │ eoreq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2ba00 <__cxa_atexit@plt+0x1eb00> │ │ │ │ ldr r3, [pc, #60] @ 2ba28 <__cxa_atexit@plt+0x1eb28> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31431,15 +31431,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2ba1c <__cxa_atexit@plt+0x1eb1c> │ │ │ │ b 2ba38 <__cxa_atexit@plt+0x1eb38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - strbteq r9, [sp], #2752 @ 0xac0 │ │ │ │ + strbteq r8, [sp], #2752 @ 0xac0 │ │ │ │ eoreq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2ba60 <__cxa_atexit@plt+0x1eb60> │ │ │ │ ldr r3, [pc, #60] @ 2ba88 <__cxa_atexit@plt+0x1eb88> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31455,15 +31455,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2ba7c <__cxa_atexit@plt+0x1eb7c> │ │ │ │ b 2ba98 <__cxa_atexit@plt+0x1eb98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - strbteq r9, [sp], #2656 @ 0xa60 │ │ │ │ + strbteq r8, [sp], #2656 @ 0xa60 │ │ │ │ eoreq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2bab0 <__cxa_atexit@plt+0x1ebb0> │ │ │ │ ldr r3, [pc, #100] @ 2bb10 <__cxa_atexit@plt+0x1ec10> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31489,16 +31489,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbteq r9, [sp], #1116 @ 0x45c │ │ │ │ - strbteq r9, [sp], #2516 @ 0x9d4 │ │ │ │ + strbteq r8, [sp], #1116 @ 0x45c │ │ │ │ + strbteq r8, [sp], #2516 @ 0x9d4 │ │ │ │ eoreq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2bb4c <__cxa_atexit@plt+0x1ec4c> │ │ │ │ ldr r3, [pc, #48] @ 2bb68 <__cxa_atexit@plt+0x1ec68> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31511,16 +31511,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r9, [sp], #1028 @ 0x404 │ │ │ │ - strbteq r9, [sp], #2412 @ 0x96c │ │ │ │ + strbteq r8, [sp], #1028 @ 0x404 │ │ │ │ + strbteq r8, [sp], #2412 @ 0x96c │ │ │ │ eoreq r0, r0, r2, lsl r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2bba4 <__cxa_atexit@plt+0x1eca4> │ │ │ │ ldr r3, [pc, #60] @ 2bbcc <__cxa_atexit@plt+0x1eccc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31536,15 +31536,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2bbc0 <__cxa_atexit@plt+0x1ecc0> │ │ │ │ b 2bbdc <__cxa_atexit@plt+0x1ecdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbteq r9, [sp], #2316 @ 0x90c │ │ │ │ + strbteq r8, [sp], #2316 @ 0x90c │ │ │ │ eoreq r0, r0, r2, lsl r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2bc04 <__cxa_atexit@plt+0x1ed04> │ │ │ │ ldr r3, [pc, #96] @ 2bc50 <__cxa_atexit@plt+0x1ed50> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31567,18 +31567,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff100 │ │ │ │ - strbteq r9, [sp], #2164 @ 0x874 │ │ │ │ + strbteq r8, [sp], #2164 @ 0x874 │ │ │ │ eoreq r0, r4, r2, lsl r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2bcf8 <__cxa_atexit@plt+0x1edf8> │ │ │ │ ldr r3, [pc, #184] @ 2bd30 <__cxa_atexit@plt+0x1ee30> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31622,19 +31622,19 @@ │ │ │ │ beq 2bd14 <__cxa_atexit@plt+0x1ee14> │ │ │ │ b 2bdd0 <__cxa_atexit@plt+0x1eed0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ - strbteq r9, [sp], #1696 @ 0x6a0 │ │ │ │ + strbteq r8, [sp], #1696 @ 0x6a0 │ │ │ │ eorseq r9, pc, r2, lsl fp @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2bdb4 <__cxa_atexit@plt+0x1eeb4> │ │ │ │ @@ -31659,17 +31659,17 @@ │ │ │ │ str sl, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #35 @ 0x23 │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffe294 │ │ │ │ - strbteq r9, [sp], #1780 @ 0x6f4 │ │ │ │ + strbteq r8, [sp], #1780 @ 0x6f4 │ │ │ │ andeq r4, r6, lr, asr #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -31704,47 +31704,47 @@ │ │ │ │ ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ str r1, [r9, #20] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffc8fc │ │ │ │ - ldreq r4, [pc], #2929 @ 2be9c <__cxa_atexit@plt+0x1ef9c> │ │ │ │ + ldreq r4, [pc], #2161 @ 2be9c <__cxa_atexit@plt+0x1ef9c> │ │ │ │ @ instruction: 0xffffd660 │ │ │ │ - strbteq r9, [sp], #948 @ 0x3b4 │ │ │ │ + strbteq r8, [sp], #948 @ 0x3b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a16ff8 <__cxa_atexit@plt+0xa0a0f8> │ │ │ │ - strbteq r9, [sp], #580 @ 0x244 │ │ │ │ + b 185e2d0 <__cxa_atexit@plt+0x18513d0> │ │ │ │ + strbteq r8, [sp], #580 @ 0x244 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 2bed0 <__cxa_atexit@plt+0x1efd0> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - strbteq r9, [sp], #564 @ 0x234 │ │ │ │ - strbteq r9, [sp], #548 @ 0x224 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + strbteq r8, [sp], #564 @ 0x234 │ │ │ │ + strbteq r8, [sp], #548 @ 0x224 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 2bef0 <__cxa_atexit@plt+0x1eff0> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - strbteq r9, [sp], #532 @ 0x214 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + strbteq r8, [sp], #532 @ 0x214 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #68 @ 0x44 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2bf50 <__cxa_atexit@plt+0x1f050> │ │ │ │ ldr r7, [pc, #76] @ 2bf60 <__cxa_atexit@plt+0x1f060> │ │ │ │ @@ -31757,40 +31757,40 @@ │ │ │ │ ldr r3, [pc, #56] @ 2bf68 <__cxa_atexit@plt+0x1f068> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 2bf6c <__cxa_atexit@plt+0x1f06c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4002f4 <__cxa_atexit@plt+0x3f33f4> │ │ │ │ + b 3fea8c <__cxa_atexit@plt+0x3f1b8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2bf70 <__cxa_atexit@plt+0x1f070> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - streq r0, [r5, #-2148]! @ 0xfffff79c │ │ │ │ - strbteq r9, [sp], #804 @ 0x324 │ │ │ │ + streq pc, [r4, #-2156]! @ 0xfffff794 │ │ │ │ + strbteq r8, [sp], #804 @ 0x324 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq r9, [sp], #2496 @ 0x9c0 │ │ │ │ - strbteq r9, [sp], #2444 @ 0x98c │ │ │ │ + strbteq r8, [sp], #2496 @ 0x9c0 │ │ │ │ + strbteq r8, [sp], #2444 @ 0x98c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2bfa0 <__cxa_atexit@plt+0x1f0a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 2bfa4 <__cxa_atexit@plt+0x1f0a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4002f4 <__cxa_atexit@plt+0x3f33f4> │ │ │ │ + b 3fea8c <__cxa_atexit@plt+0x3f1b8c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r9, [sp], #708 @ 0x2c4 │ │ │ │ - strbteq r9, [sp], #2392 @ 0x958 │ │ │ │ + strbteq r8, [sp], #708 @ 0x2c4 │ │ │ │ + strbteq r8, [sp], #2392 @ 0x958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ ldr r3, [pc, #92] @ 2c01c <__cxa_atexit@plt+0x1f11c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ @@ -31808,25 +31808,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 2c030 <__cxa_atexit@plt+0x1f130> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 2c034 <__cxa_atexit@plt+0x1f134> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbteq r9, [sp], #620 @ 0x26c │ │ │ │ + strbteq r8, [sp], #620 @ 0x26c │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - streq r0, [r5, #-1924]! @ 0xfffff87c │ │ │ │ - streq r0, [r5, #-1884]! @ 0xfffff8a4 │ │ │ │ - streq r0, [r5, #-1904]! @ 0xfffff890 │ │ │ │ - streq r0, [r5, #-1896]! @ 0xfffff898 │ │ │ │ - strbteq r9, [sp], #2248 @ 0x8c8 │ │ │ │ + streq pc, [r4, #-1932]! @ 0xfffff874 │ │ │ │ + streq pc, [r4, #-1892]! @ 0xfffff89c │ │ │ │ + streq pc, [r4, #-1912]! @ 0xfffff888 │ │ │ │ + streq pc, [r4, #-1904]! @ 0xfffff890 │ │ │ │ + strbteq r8, [sp], #2248 @ 0x8c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 2c08c <__cxa_atexit@plt+0x1f18c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 2c090 <__cxa_atexit@plt+0x1f190> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #56] @ 2c094 <__cxa_atexit@plt+0x1f194> │ │ │ │ @@ -31838,42 +31838,42 @@ │ │ │ │ ldr r3, [pc, #40] @ 2c09c <__cxa_atexit@plt+0x1f19c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 2c0a0 <__cxa_atexit@plt+0x1f1a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ - strbteq r9, [sp], #500 @ 0x1f4 │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ + strbteq r8, [sp], #500 @ 0x1f4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - streq r0, [r5, #-1804]! @ 0xfffff8f4 │ │ │ │ - streq r0, [r5, #-1764]! @ 0xfffff91c │ │ │ │ - streq r0, [r5, #-1784]! @ 0xfffff908 │ │ │ │ - streq r0, [r5, #-1776]! @ 0xfffff910 │ │ │ │ - strbteq r9, [sp], #2120 @ 0x848 │ │ │ │ + streq pc, [r4, #-1812]! @ 0xfffff8ec │ │ │ │ + streq pc, [r4, #-1772]! @ 0xfffff914 │ │ │ │ + streq pc, [r4, #-1792]! @ 0xfffff900 │ │ │ │ + streq pc, [r4, #-1784]! @ 0xfffff908 │ │ │ │ + strbteq r8, [sp], #2120 @ 0x848 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2c0c8 <__cxa_atexit@plt+0x1f1c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ 2c0cc <__cxa_atexit@plt+0x1f1cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4002fc <__cxa_atexit@plt+0x3f33fc> │ │ │ │ + b 3fea94 <__cxa_atexit@plt+0x3f1b94> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - streq r0, [r5, #-1732]! @ 0xfffff93c │ │ │ │ - strbteq r9, [sp], #2060 @ 0x80c │ │ │ │ + streq pc, [r4, #-1740]! @ 0xfffff934 │ │ │ │ + strbteq r8, [sp], #2060 @ 0x80c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2c0f0 <__cxa_atexit@plt+0x1f1f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b a280b0 <__cxa_atexit@plt+0xa1b1b0> │ │ │ │ + b 186f388 <__cxa_atexit@plt+0x1862488> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r9, [sp], #2008 @ 0x7d8 │ │ │ │ + strbteq r8, [sp], #2008 @ 0x7d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 2c148 <__cxa_atexit@plt+0x1f248> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -31881,47 +31881,47 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c138 <__cxa_atexit@plt+0x1f238> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 2c150 <__cxa_atexit@plt+0x1f250> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a1aa28 <__cxa_atexit@plt+0xa0db28> │ │ │ │ + b 1861d00 <__cxa_atexit@plt+0x1854e00> │ │ │ │ ldr r3, [pc, #12] @ 2c14c <__cxa_atexit@plt+0x1f24c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 30468 <__cxa_atexit@plt+0x23568> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbteq r9, [sp], #1912 @ 0x778 │ │ │ │ + strbteq r8, [sp], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2c17c <__cxa_atexit@plt+0x1f27c> │ │ │ │ ldr r3, [pc, #28] @ 2c190 <__cxa_atexit@plt+0x1f290> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a1aa28 <__cxa_atexit@plt+0xa0db28> │ │ │ │ + b 1861d00 <__cxa_atexit@plt+0x1854e00> │ │ │ │ ldr r3, [pc, #8] @ 2c18c <__cxa_atexit@plt+0x1f28c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 30468 <__cxa_atexit@plt+0x23568> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r9, [sp], #1832 @ 0x728 │ │ │ │ + strbteq r8, [sp], #1832 @ 0x728 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #8] @ 2c1b0 <__cxa_atexit@plt+0x1f2b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 30468 <__cxa_atexit@plt+0x23568> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - strbteq r9, [sp], #1784 @ 0x6f8 │ │ │ │ + strbteq r8, [sp], #1784 @ 0x6f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 2c20c <__cxa_atexit@plt+0x1f30c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 2c210 <__cxa_atexit@plt+0x1f310> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #60] @ 2c214 <__cxa_atexit@plt+0x1f314> │ │ │ │ @@ -31934,45 +31934,45 @@ │ │ │ │ ldr r3, [pc, #40] @ 2c21c <__cxa_atexit@plt+0x1f31c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 2c220 <__cxa_atexit@plt+0x1f320> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq r9, [sp], #92 @ 0x5c │ │ │ │ - streq r0, [r5, #-1424]! @ 0xfffffa70 │ │ │ │ - streq r0, [r5, #-1436]! @ 0xfffffa64 │ │ │ │ - streq r0, [r5, #-1400]! @ 0xfffffa88 │ │ │ │ - streq r0, [r5, #-1408]! @ 0xfffffa80 │ │ │ │ - strbteq r9, [sp], #1656 @ 0x678 │ │ │ │ + strbteq r8, [sp], #92 @ 0x5c │ │ │ │ + streq pc, [r4, #-1432]! @ 0xfffffa68 │ │ │ │ + streq pc, [r4, #-1444]! @ 0xfffffa5c │ │ │ │ + streq pc, [r4, #-1408]! @ 0xfffffa80 │ │ │ │ + streq pc, [r4, #-1416]! @ 0xfffffa78 │ │ │ │ + strbteq r8, [sp], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2c254 <__cxa_atexit@plt+0x1f354> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 2c258 <__cxa_atexit@plt+0x1f358> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 400304 <__cxa_atexit@plt+0x3f3404> │ │ │ │ + b 3fea9c <__cxa_atexit@plt+0x3f1b9c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - streq r0, [r5, #-1352]! @ 0xfffffab8 │ │ │ │ - strbteq r9, [sp], #1584 @ 0x630 │ │ │ │ + streq pc, [r4, #-1360]! @ 0xfffffab0 │ │ │ │ + strbteq r8, [sp], #1584 @ 0x630 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2c27c <__cxa_atexit@plt+0x1f37c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 12d155c <__cxa_atexit@plt+0x12c465c> │ │ │ │ + b 1fa035c <__cxa_atexit@plt+0x1f9345c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r9, [sp], #1528 @ 0x5f8 │ │ │ │ + strbteq r8, [sp], #1528 @ 0x5f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c2f8 <__cxa_atexit@plt+0x1f3f8> │ │ │ │ @@ -31993,25 +31993,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 2c314 <__cxa_atexit@plt+0x1f414> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 2c318 <__cxa_atexit@plt+0x1f418> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff8cac │ │ │ │ - strbteq r8, [sp], #3944 @ 0xf68 │ │ │ │ + strbteq r7, [sp], #3944 @ 0xf68 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - streq r0, [r5, #-1192]! @ 0xfffffb58 │ │ │ │ - streq r0, [r5, #-1164]! @ 0xfffffb74 │ │ │ │ - streq r0, [r5, #-1160]! @ 0xfffffb78 │ │ │ │ - strbteq r9, [sp], #1352 @ 0x548 │ │ │ │ + streq pc, [r4, #-1200]! @ 0xfffffb50 │ │ │ │ + streq pc, [r4, #-1172]! @ 0xfffffb6c │ │ │ │ + streq pc, [r4, #-1168]! @ 0xfffffb70 │ │ │ │ + strbteq r8, [sp], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c3b0 <__cxa_atexit@plt+0x1f4b0> │ │ │ │ @@ -32039,26 +32039,26 @@ │ │ │ │ ldr r3, [pc, #56] @ 2c3d0 <__cxa_atexit@plt+0x1f4d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #48] @ 2c3d4 <__cxa_atexit@plt+0x1f4d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #1 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff8d58 │ │ │ │ - strbteq r8, [sp], #3768 @ 0xeb8 │ │ │ │ + strbteq r7, [sp], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - streq r0, [r5, #-1036]! @ 0xfffffbf4 │ │ │ │ - streq r0, [r5, #-1056]! @ 0xfffffbe0 │ │ │ │ - streq r0, [r5, #-980]! @ 0xfffffc2c │ │ │ │ - streq r0, [r5, #-976]! @ 0xfffffc30 │ │ │ │ - strbteq r9, [sp], #1148 @ 0x47c │ │ │ │ + streq pc, [r4, #-1044]! @ 0xfffffbec │ │ │ │ + streq pc, [r4, #-1064]! @ 0xfffffbd8 │ │ │ │ + streq pc, [r4, #-988]! @ 0xfffffc24 │ │ │ │ + streq pc, [r4, #-984]! @ 0xfffffc28 │ │ │ │ + strbteq r8, [sp], #1148 @ 0x47c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c454 <__cxa_atexit@plt+0x1f554> │ │ │ │ @@ -32080,25 +32080,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 2c470 <__cxa_atexit@plt+0x1f570> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 2c474 <__cxa_atexit@plt+0x1f574> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r8, [sp], #3568 @ 0xdf0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r7, [sp], #3568 @ 0xdf0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - streq r0, [r5, #-856]! @ 0xfffffca8 │ │ │ │ - streq r0, [r5, #-664]! @ 0xfffffd68 │ │ │ │ - streq r0, [r5, #-816]! @ 0xfffffcd0 │ │ │ │ - streq r0, [r5, #-808]! @ 0xfffffcd8 │ │ │ │ - strbteq r9, [sp], #972 @ 0x3cc │ │ │ │ + streq pc, [r4, #-864]! @ 0xfffffca0 │ │ │ │ + streq pc, [r4, #-672]! @ 0xfffffd60 │ │ │ │ + streq pc, [r4, #-824]! @ 0xfffffcc8 │ │ │ │ + streq pc, [r4, #-816]! @ 0xfffffcd0 │ │ │ │ + strbteq r8, [sp], #972 @ 0x3cc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c510 <__cxa_atexit@plt+0x1f610> │ │ │ │ @@ -32127,26 +32127,26 @@ │ │ │ │ ldr r3, [pc, #56] @ 2c530 <__cxa_atexit@plt+0x1f630> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #48] @ 2c534 <__cxa_atexit@plt+0x1f634> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff8d8c │ │ │ │ - strbteq r8, [sp], #3380 @ 0xd34 │ │ │ │ + strbteq r7, [sp], #3380 @ 0xd34 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - streq r0, [r5, #-688]! @ 0xfffffd50 │ │ │ │ - streq r0, [r5, #-476]! @ 0xfffffe24 │ │ │ │ - streq r0, [r5, #-628]! @ 0xfffffd8c │ │ │ │ - streq r0, [r5, #-624]! @ 0xfffffd90 │ │ │ │ - strbteq r9, [sp], #764 @ 0x2fc │ │ │ │ + streq pc, [r4, #-696]! @ 0xfffffd48 │ │ │ │ + streq pc, [r4, #-484]! @ 0xfffffe1c │ │ │ │ + streq pc, [r4, #-636]! @ 0xfffffd84 │ │ │ │ + streq pc, [r4, #-632]! @ 0xfffffd88 │ │ │ │ + strbteq r8, [sp], #764 @ 0x2fc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c5b0 <__cxa_atexit@plt+0x1f6b0> │ │ │ │ @@ -32167,25 +32167,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 2c5cc <__cxa_atexit@plt+0x1f6cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 2c5d0 <__cxa_atexit@plt+0x1f6d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff8e04 │ │ │ │ - strbteq r8, [sp], #3168 @ 0xc60 │ │ │ │ + strbteq r7, [sp], #3168 @ 0xc60 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - streq r0, [r5, #-496]! @ 0xfffffe10 │ │ │ │ - streq r0, [r5, #-468]! @ 0xfffffe2c │ │ │ │ - streq r0, [r5, #-464]! @ 0xfffffe30 │ │ │ │ - strbteq r9, [sp], #592 @ 0x250 │ │ │ │ + streq pc, [r4, #-504]! @ 0xfffffe08 │ │ │ │ + streq pc, [r4, #-476]! @ 0xfffffe24 │ │ │ │ + streq pc, [r4, #-472]! @ 0xfffffe28 │ │ │ │ + strbteq r8, [sp], #592 @ 0x250 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 2c62c <__cxa_atexit@plt+0x1f72c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 2c630 <__cxa_atexit@plt+0x1f730> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #60] @ 2c634 <__cxa_atexit@plt+0x1f734> │ │ │ │ @@ -32198,35 +32198,35 @@ │ │ │ │ ldr r3, [pc, #40] @ 2c63c <__cxa_atexit@plt+0x1f73c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 2c640 <__cxa_atexit@plt+0x1f740> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ - strbteq r8, [sp], #3020 @ 0xbcc │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ + strbteq r7, [sp], #3020 @ 0xbcc │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - streq r0, [r5, #-368]! @ 0xfffffe90 │ │ │ │ - streq r0, [r5, #-380]! @ 0xfffffe84 │ │ │ │ - streq r0, [r5, #-344]! @ 0xfffffea8 │ │ │ │ - streq r0, [r5, #-352]! @ 0xfffffea0 │ │ │ │ - strbteq r9, [sp], #460 @ 0x1cc │ │ │ │ + streq pc, [r4, #-376]! @ 0xfffffe88 │ │ │ │ + streq pc, [r4, #-388]! @ 0xfffffe7c │ │ │ │ + streq pc, [r4, #-352]! @ 0xfffffea0 │ │ │ │ + streq pc, [r4, #-360]! @ 0xfffffe98 │ │ │ │ + strbteq r8, [sp], #460 @ 0x1cc │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2c674 <__cxa_atexit@plt+0x1f774> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 2c66c <__cxa_atexit@plt+0x1f76c> │ │ │ │ b 2c684 <__cxa_atexit@plt+0x1f784> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r9, [sp], #408 @ 0x198 │ │ │ │ + strbteq r8, [sp], #408 @ 0x198 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #288] @ 2c7ac <__cxa_atexit@plt+0x1f8ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -32253,15 +32253,15 @@ │ │ │ │ ldr r9, [pc, #220] @ 2c7cc <__cxa_atexit@plt+0x1f8cc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #156] @ 2c7b8 <__cxa_atexit@plt+0x1f8b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7], #-16 │ │ │ │ @@ -32297,27 +32297,27 @@ │ │ │ │ ldr r3, [pc, #36] @ 2c7c4 <__cxa_atexit@plt+0x1f8c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xffff4e5c │ │ │ │ - strbteq r7, [sp], #3848 @ 0xf08 │ │ │ │ + strbteq r6, [sp], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - strbteq r7, [sp], #4068 @ 0xfe4 │ │ │ │ - strbteq r8, [sp], #2568 @ 0xa08 │ │ │ │ - streq pc, [r4, #-3868]! @ 0xfffff0e4 │ │ │ │ + strbteq r6, [sp], #4068 @ 0xfe4 │ │ │ │ + strbteq r7, [sp], #2568 @ 0xa08 │ │ │ │ + streq lr, [r4, #-3876]! @ 0xfffff0dc │ │ │ │ @ instruction: 0xffff4e88 │ │ │ │ - strbteq r8, [sp], #1104 @ 0x450 │ │ │ │ - strbteq r7, [sp], #3672 @ 0xe58 │ │ │ │ - strbteq r8, [sp], #1036 @ 0x40c │ │ │ │ + strbteq r7, [sp], #1104 @ 0x450 │ │ │ │ + strbteq r6, [sp], #3672 @ 0xe58 │ │ │ │ + strbteq r7, [sp], #1036 @ 0x40c │ │ │ │ @ instruction: 0xfffeb678 │ │ │ │ - strbteq r8, [sp], #2660 @ 0xa64 │ │ │ │ - streq pc, [r4, #-3960]! @ 0xfffff088 │ │ │ │ - strbteq r9, [sp], #44 @ 0x2c │ │ │ │ + strbteq r7, [sp], #2660 @ 0xa64 │ │ │ │ + streq lr, [r4, #-3968]! @ 0xfffff080 │ │ │ │ + strbteq r8, [sp], #44 @ 0x2c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, #108] @ 2c868 <__cxa_atexit@plt+0x1f968> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7], #-16 │ │ │ │ @@ -32343,34 +32343,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #36] @ 2c880 <__cxa_atexit@plt+0x1f980> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq r8, [sp], #2444 @ 0x98c │ │ │ │ + strbteq r7, [sp], #2444 @ 0x98c │ │ │ │ @ instruction: 0xfffeb590 │ │ │ │ - strbteq r7, [sp], #3488 @ 0xda0 │ │ │ │ - strbteq r7, [sp], #3448 @ 0xd78 │ │ │ │ - strbteq r7, [sp], #3872 @ 0xf20 │ │ │ │ - strbteq r8, [sp], #2372 @ 0x944 │ │ │ │ - strbteq r8, [sp], #3964 @ 0xf7c │ │ │ │ + strbteq r6, [sp], #3488 @ 0xda0 │ │ │ │ + strbteq r6, [sp], #3448 @ 0xd78 │ │ │ │ + strbteq r6, [sp], #3872 @ 0xf20 │ │ │ │ + strbteq r7, [sp], #2372 @ 0x944 │ │ │ │ + strbteq r7, [sp], #3964 @ 0xf7c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2c8b0 <__cxa_atexit@plt+0x1f9b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #20] @ 2c8b4 <__cxa_atexit@plt+0x1f9b4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r8, [sp], #1600 @ 0x640 │ │ │ │ - strbteq r8, [sp], #3912 @ 0xf48 │ │ │ │ + strbteq r7, [sp], #1600 @ 0x640 │ │ │ │ + strbteq r7, [sp], #3912 @ 0xf48 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2c938 <__cxa_atexit@plt+0x1fa38> │ │ │ │ ldr lr, [pc, #120] @ 2c950 <__cxa_atexit@plt+0x1fa50> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -32393,30 +32393,30 @@ │ │ │ │ ldr r3, [pc, #72] @ 2c968 <__cxa_atexit@plt+0x1fa68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #64] @ 2c96c <__cxa_atexit@plt+0x1fa6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ ldr r3, [pc, #12] @ 2c94c <__cxa_atexit@plt+0x1fa4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ b 1dcb00 <__cxa_atexit@plt+0x1cfc00> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq r8, [sp], #2228 @ 0x8b4 │ │ │ │ + strbteq r7, [sp], #2228 @ 0x8b4 │ │ │ │ @ instruction: 0x000002bc │ │ │ │ - streq pc, [r4, #-3756]! @ 0xfffff154 │ │ │ │ - streq pc, [r4, #-3632]! @ 0xfffff1d0 │ │ │ │ - streq pc, [r4, #-3688]! @ 0xfffff198 │ │ │ │ - streq pc, [r4, #-3700]! @ 0xfffff18c │ │ │ │ - streq pc, [r4, #-3660]! @ 0xfffff1b4 │ │ │ │ - streq pc, [r4, #-3668]! @ 0xfffff1ac │ │ │ │ - strbteq r8, [sp], #3712 @ 0xe80 │ │ │ │ + streq lr, [r4, #-3764]! @ 0xfffff14c │ │ │ │ + streq lr, [r4, #-3640]! @ 0xfffff1c8 │ │ │ │ + streq lr, [r4, #-3696]! @ 0xfffff190 │ │ │ │ + streq lr, [r4, #-3708]! @ 0xfffff184 │ │ │ │ + streq lr, [r4, #-3668]! @ 0xfffff1ac │ │ │ │ + streq lr, [r4, #-3676]! @ 0xfffff1a4 │ │ │ │ + strbteq r7, [sp], #3712 @ 0xe80 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #164] @ 2ca28 <__cxa_atexit@plt+0x1fb28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 2ca14 <__cxa_atexit@plt+0x1fb14> │ │ │ │ @@ -32448,29 +32448,29 @@ │ │ │ │ ldr r3, [pc, #68] @ 2ca40 <__cxa_atexit@plt+0x1fb40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #60] @ 2ca44 <__cxa_atexit@plt+0x1fb44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #28 │ │ │ │ b 1c88e8 <__cxa_atexit@plt+0x1bb9e8> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - strbteq r8, [sp], #2004 @ 0x7d4 │ │ │ │ + strbteq r7, [sp], #2004 @ 0x7d4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - streq pc, [r4, #-3488]! @ 0xfffff260 │ │ │ │ - streq pc, [r4, #-3492]! @ 0xfffff25c │ │ │ │ - streq pc, [r4, #-3440]! @ 0xfffff290 │ │ │ │ - streq pc, [r4, #-3448]! @ 0xfffff288 │ │ │ │ - strbteq r8, [sp], #3496 @ 0xda8 │ │ │ │ + streq lr, [r4, #-3496]! @ 0xfffff258 │ │ │ │ + streq lr, [r4, #-3500]! @ 0xfffff254 │ │ │ │ + streq lr, [r4, #-3448]! @ 0xfffff288 │ │ │ │ + streq lr, [r4, #-3456]! @ 0xfffff280 │ │ │ │ + strbteq r7, [sp], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2cadc <__cxa_atexit@plt+0x1fbdc> │ │ │ │ ldr r3, [pc, #136] @ 2caf0 <__cxa_atexit@plt+0x1fbf0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32498,28 +32498,28 @@ │ │ │ │ ldr r3, [pc, #64] @ 2cb04 <__cxa_atexit@plt+0x1fc04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #56] @ 2cb08 <__cxa_atexit@plt+0x1fc08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #28 │ │ │ │ b 1c88e8 <__cxa_atexit@plt+0x1bb9e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbteq r8, [sp], #1804 @ 0x70c │ │ │ │ + strbteq r7, [sp], #1804 @ 0x70c │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - streq pc, [r4, #-3288]! @ 0xfffff328 │ │ │ │ - streq pc, [r4, #-3292]! @ 0xfffff324 │ │ │ │ - streq pc, [r4, #-3240]! @ 0xfffff358 │ │ │ │ - streq pc, [r4, #-3248]! @ 0xfffff350 │ │ │ │ - strbteq r8, [sp], #3284 @ 0xcd4 │ │ │ │ + streq lr, [r4, #-3296]! @ 0xfffff320 │ │ │ │ + streq lr, [r4, #-3300]! @ 0xfffff31c │ │ │ │ + streq lr, [r4, #-3248]! @ 0xfffff350 │ │ │ │ + streq lr, [r4, #-3256]! @ 0xfffff348 │ │ │ │ + strbteq r7, [sp], #3284 @ 0xcd4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #92] @ 2cb7c <__cxa_atexit@plt+0x1fc7c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, #88] @ 2cb80 <__cxa_atexit@plt+0x1fc80> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #84] @ 2cb84 <__cxa_atexit@plt+0x1fc84> │ │ │ │ @@ -32538,22 +32538,22 @@ │ │ │ │ ldr r3, [pc, #40] @ 2cb8c <__cxa_atexit@plt+0x1fc8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 2cb90 <__cxa_atexit@plt+0x1fc90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ - strbteq r8, [sp], #1644 @ 0x66c │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ + strbteq r7, [sp], #1644 @ 0x66c │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - streq pc, [r4, #-3128]! @ 0xfffff3c8 │ │ │ │ - streq pc, [r4, #-3132]! @ 0xfffff3c4 │ │ │ │ - streq pc, [r4, #-3080]! @ 0xfffff3f8 │ │ │ │ - streq pc, [r4, #-3088]! @ 0xfffff3f0 │ │ │ │ - strbteq r8, [sp], #3132 @ 0xc3c │ │ │ │ + streq lr, [r4, #-3136]! @ 0xfffff3c0 │ │ │ │ + streq lr, [r4, #-3140]! @ 0xfffff3bc │ │ │ │ + streq lr, [r4, #-3088]! @ 0xfffff3f0 │ │ │ │ + streq lr, [r4, #-3096]! @ 0xfffff3e8 │ │ │ │ + strbteq r7, [sp], #3132 @ 0xc3c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2cc08 <__cxa_atexit@plt+0x1fd08> │ │ │ │ @@ -32576,19 +32576,19 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2cc00 <__cxa_atexit@plt+0x1fd00> │ │ │ │ b 2cc2c <__cxa_atexit@plt+0x1fd2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff8924 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - streq pc, [r4, #-2776]! @ 0xfffff528 │ │ │ │ - strbteq r8, [sp], #2944 @ 0xb80 │ │ │ │ + streq lr, [r4, #-2784]! @ 0xfffff520 │ │ │ │ + strbteq r7, [sp], #2944 @ 0xb80 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2cc54 <__cxa_atexit@plt+0x1fd54> │ │ │ │ ldr r3, [pc, #172] @ 2ccec <__cxa_atexit@plt+0x1fdec> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32620,33 +32620,33 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r6, [pc, #80] @ 2cd04 <__cxa_atexit@plt+0x1fe04> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 2cce8 <__cxa_atexit@plt+0x1fde8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffff8b38 │ │ │ │ - strbteq r8, [sp], #1264 @ 0x4f0 │ │ │ │ + strbteq r7, [sp], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ - streq pc, [r4, #-2788]! @ 0xfffff51c │ │ │ │ - streq pc, [r4, #-2756]! @ 0xfffff53c │ │ │ │ - streq pc, [r4, #-2752]! @ 0xfffff540 │ │ │ │ - strbteq r8, [sp], #2712 @ 0xa98 │ │ │ │ + streq lr, [r4, #-2796]! @ 0xfffff514 │ │ │ │ + streq lr, [r4, #-2764]! @ 0xfffff534 │ │ │ │ + streq lr, [r4, #-2760]! @ 0xfffff538 │ │ │ │ + strbteq r7, [sp], #2712 @ 0xa98 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #240] @ 2ce0c <__cxa_atexit@plt+0x1ff0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -32665,15 +32665,15 @@ │ │ │ │ ldr r3, [pc, #192] @ 2ce20 <__cxa_atexit@plt+0x1ff20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #184] @ 2ce24 <__cxa_atexit@plt+0x1ff24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #1 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2cdf0 <__cxa_atexit@plt+0x1fef0> │ │ │ │ ldr r2, [pc, #144] @ 2ce28 <__cxa_atexit@plt+0x1ff28> │ │ │ │ @@ -32695,36 +32695,36 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r6, [pc, #92] @ 2ce3c <__cxa_atexit@plt+0x1ff3c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ ldr r6, [pc, #24] @ 2ce10 <__cxa_atexit@plt+0x1ff10> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ - strbteq r8, [sp], #1084 @ 0x43c │ │ │ │ + strbteq r7, [sp], #1084 @ 0x43c │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ - streq pc, [r4, #-2588]! @ 0xfffff5e4 │ │ │ │ - streq pc, [r4, #-2572]! @ 0xfffff5f4 │ │ │ │ - streq pc, [r4, #-2564]! @ 0xfffff5fc │ │ │ │ + streq lr, [r4, #-2596]! @ 0xfffff5dc │ │ │ │ + streq lr, [r4, #-2580]! @ 0xfffff5ec │ │ │ │ + streq lr, [r4, #-2572]! @ 0xfffff5f4 │ │ │ │ @ instruction: 0xffff8a0c │ │ │ │ - strbteq r8, [sp], #964 @ 0x3c4 │ │ │ │ + strbteq r7, [sp], #964 @ 0x3c4 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ - streq pc, [r4, #-2488]! @ 0xfffff648 │ │ │ │ - streq pc, [r4, #-2456]! @ 0xfffff668 │ │ │ │ - streq pc, [r4, #-2452]! @ 0xfffff66c │ │ │ │ - strbteq r8, [sp], #2400 @ 0x960 │ │ │ │ + streq lr, [r4, #-2496]! @ 0xfffff640 │ │ │ │ + streq lr, [r4, #-2464]! @ 0xfffff660 │ │ │ │ + streq lr, [r4, #-2460]! @ 0xfffff664 │ │ │ │ + strbteq r7, [sp], #2400 @ 0x960 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2ce9c <__cxa_atexit@plt+0x1ff9c> │ │ │ │ ldr r3, [pc, #204] @ 2cf2c <__cxa_atexit@plt+0x2002c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32738,15 +32738,15 @@ │ │ │ │ ldr r3, [pc, #180] @ 2cf38 <__cxa_atexit@plt+0x20038> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #172] @ 2cf3c <__cxa_atexit@plt+0x2003c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #1 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2cf0c <__cxa_atexit@plt+0x2000c> │ │ │ │ ldr r2, [pc, #140] @ 2cf40 <__cxa_atexit@plt+0x20040> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #136] @ 2cf44 <__cxa_atexit@plt+0x20044> │ │ │ │ @@ -32766,35 +32766,35 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r6, [pc, #88] @ 2cf54 <__cxa_atexit@plt+0x20054> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ ldr r6, [pc, #20] @ 2cf28 <__cxa_atexit@plt+0x20028> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbteq r8, [sp], #792 @ 0x318 │ │ │ │ + strbteq r7, [sp], #792 @ 0x318 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - streq pc, [r4, #-2296]! @ 0xfffff708 │ │ │ │ - streq pc, [r4, #-2280]! @ 0xfffff718 │ │ │ │ - streq pc, [r4, #-2272]! @ 0xfffff720 │ │ │ │ + streq lr, [r4, #-2304]! @ 0xfffff700 │ │ │ │ + streq lr, [r4, #-2288]! @ 0xfffff710 │ │ │ │ + streq lr, [r4, #-2280]! @ 0xfffff718 │ │ │ │ @ instruction: 0xffff88f0 │ │ │ │ - strbteq r8, [sp], #680 @ 0x2a8 │ │ │ │ + strbteq r7, [sp], #680 @ 0x2a8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - streq pc, [r4, #-2204]! @ 0xfffff764 │ │ │ │ - streq pc, [r4, #-2172]! @ 0xfffff784 │ │ │ │ - streq pc, [r4, #-2168]! @ 0xfffff788 │ │ │ │ - strbteq r8, [sp], #2104 @ 0x838 │ │ │ │ + streq lr, [r4, #-2212]! @ 0xfffff75c │ │ │ │ + streq lr, [r4, #-2180]! @ 0xfffff77c │ │ │ │ + streq lr, [r4, #-2176]! @ 0xfffff780 │ │ │ │ + strbteq r7, [sp], #2104 @ 0x838 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2cfd4 <__cxa_atexit@plt+0x200d4> │ │ │ │ @@ -32816,29 +32816,29 @@ │ │ │ │ ldr r3, [pc, #64] @ 2cffc <__cxa_atexit@plt+0x200fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #56] @ 2d000 <__cxa_atexit@plt+0x20100> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ ldr r3, [pc, #40] @ 2d004 <__cxa_atexit@plt+0x20104> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xffff8824 │ │ │ │ - strbteq r8, [sp], #476 @ 0x1dc │ │ │ │ + strbteq r7, [sp], #476 @ 0x1dc │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - streq pc, [r4, #-2000]! @ 0xfffff830 │ │ │ │ - streq pc, [r4, #-1968]! @ 0xfffff850 │ │ │ │ - streq pc, [r4, #-1964]! @ 0xfffff854 │ │ │ │ + streq lr, [r4, #-2008]! @ 0xfffff828 │ │ │ │ + streq lr, [r4, #-1976]! @ 0xfffff848 │ │ │ │ + streq lr, [r4, #-1972]! @ 0xfffff84c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r8, [sp], #1928 @ 0x788 │ │ │ │ + strbteq r7, [sp], #1928 @ 0x788 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2d084 <__cxa_atexit@plt+0x20184> │ │ │ │ @@ -32860,29 +32860,29 @@ │ │ │ │ ldr r3, [pc, #64] @ 2d0ac <__cxa_atexit@plt+0x201ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #56] @ 2d0b0 <__cxa_atexit@plt+0x201b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ ldr r3, [pc, #40] @ 2d0b4 <__cxa_atexit@plt+0x201b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xffff8774 │ │ │ │ - strbteq r8, [sp], #300 @ 0x12c │ │ │ │ + strbteq r7, [sp], #300 @ 0x12c │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - streq pc, [r4, #-1824]! @ 0xfffff8e0 │ │ │ │ - streq pc, [r4, #-1792]! @ 0xfffff900 │ │ │ │ - streq pc, [r4, #-1788]! @ 0xfffff904 │ │ │ │ + streq lr, [r4, #-1832]! @ 0xfffff8d8 │ │ │ │ + streq lr, [r4, #-1800]! @ 0xfffff8f8 │ │ │ │ + streq lr, [r4, #-1796]! @ 0xfffff8fc │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbteq r8, [sp], #1728 @ 0x6c0 │ │ │ │ + strbteq r7, [sp], #1728 @ 0x6c0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2d15c <__cxa_atexit@plt+0x2025c> │ │ │ │ @@ -32914,26 +32914,26 @@ │ │ │ │ ldr r3, [pc, #56] @ 2d17c <__cxa_atexit@plt+0x2027c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #48] @ 2d180 <__cxa_atexit@plt+0x20280> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #1 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff87a4 │ │ │ │ @ instruction: 0xffff89a4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - streq pc, [r4, #-1648]! @ 0xfffff990 │ │ │ │ - strbteq r8, [sp], #56 @ 0x38 │ │ │ │ - streq pc, [r4, #-1576]! @ 0xfffff9d8 │ │ │ │ - streq pc, [r4, #-1568]! @ 0xfffff9e0 │ │ │ │ - strbteq r8, [sp], #1456 @ 0x5b0 │ │ │ │ + streq lr, [r4, #-1656]! @ 0xfffff988 │ │ │ │ + strbteq r7, [sp], #56 @ 0x38 │ │ │ │ + streq lr, [r4, #-1584]! @ 0xfffff9d0 │ │ │ │ + streq lr, [r4, #-1576]! @ 0xfffff9d8 │ │ │ │ + strbteq r7, [sp], #1456 @ 0x5b0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2d204 <__cxa_atexit@plt+0x20304> │ │ │ │ @@ -32956,25 +32956,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 2d220 <__cxa_atexit@plt+0x20320> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 2d224 <__cxa_atexit@plt+0x20324> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff8f0c │ │ │ │ - strbteq r7, [sp], #3976 @ 0xf88 │ │ │ │ + strbteq r6, [sp], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - streq pc, [r4, #-1444]! @ 0xfffffa5c │ │ │ │ - streq pc, [r4, #-1408]! @ 0xfffffa80 │ │ │ │ - streq pc, [r4, #-1440]! @ 0xfffffa60 │ │ │ │ - strbteq r8, [sp], #1276 @ 0x4fc │ │ │ │ + streq lr, [r4, #-1452]! @ 0xfffffa54 │ │ │ │ + streq lr, [r4, #-1416]! @ 0xfffffa78 │ │ │ │ + streq lr, [r4, #-1448]! @ 0xfffffa58 │ │ │ │ + strbteq r7, [sp], #1276 @ 0x4fc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2d2b0 <__cxa_atexit@plt+0x203b0> │ │ │ │ @@ -32999,25 +32999,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 2d2cc <__cxa_atexit@plt+0x203cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 2d2d0 <__cxa_atexit@plt+0x203d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff9024 │ │ │ │ - strbteq r7, [sp], #3792 @ 0xed0 │ │ │ │ + strbteq r6, [sp], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - streq pc, [r4, #-1280]! @ 0xfffffb00 │ │ │ │ - streq pc, [r4, #-1236]! @ 0xfffffb2c │ │ │ │ - streq pc, [r4, #-1268]! @ 0xfffffb0c │ │ │ │ - strbteq r8, [sp], #1084 @ 0x43c │ │ │ │ + streq lr, [r4, #-1288]! @ 0xfffffaf8 │ │ │ │ + streq lr, [r4, #-1244]! @ 0xfffffb24 │ │ │ │ + streq lr, [r4, #-1276]! @ 0xfffffb04 │ │ │ │ + strbteq r7, [sp], #1084 @ 0x43c │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2d358 <__cxa_atexit@plt+0x20458> │ │ │ │ @@ -33041,38 +33041,38 @@ │ │ │ │ ldr r3, [pc, #52] @ 2d374 <__cxa_atexit@plt+0x20474> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 2d378 <__cxa_atexit@plt+0x20478> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff91d4 │ │ │ │ - strbteq r7, [sp], #3600 @ 0xe10 │ │ │ │ + strbteq r6, [sp], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - streq pc, [r4, #-1108]! @ 0xfffffbac │ │ │ │ - streq pc, [r4, #-1068]! @ 0xfffffbd4 │ │ │ │ - streq pc, [r4, #-1100]! @ 0xfffffbb4 │ │ │ │ - strbteq r8, [sp], #896 @ 0x380 │ │ │ │ + streq lr, [r4, #-1116]! @ 0xfffffba4 │ │ │ │ + streq lr, [r4, #-1076]! @ 0xfffffbcc │ │ │ │ + streq lr, [r4, #-1108]! @ 0xfffffbac │ │ │ │ + strbteq r7, [sp], #896 @ 0x380 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2d3ac <__cxa_atexit@plt+0x204ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 2d3a4 <__cxa_atexit@plt+0x204a4> │ │ │ │ b 2d3bc <__cxa_atexit@plt+0x204bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r8, [sp], #844 @ 0x34c │ │ │ │ + strbteq r7, [sp], #844 @ 0x34c │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2d414 <__cxa_atexit@plt+0x20514> │ │ │ │ ldr r3, [pc, #136] @ 2d458 <__cxa_atexit@plt+0x20558> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -33088,15 +33088,15 @@ │ │ │ │ ldr r3, [pc, #108] @ 2d468 <__cxa_atexit@plt+0x20568> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #100] @ 2d46c <__cxa_atexit@plt+0x2056c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ ldr r3, [pc, #52] @ 2d450 <__cxa_atexit@plt+0x20550> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 2d448 <__cxa_atexit@plt+0x20548> │ │ │ │ ldr r3, [pc, #32] @ 2d454 <__cxa_atexit@plt+0x20554> │ │ │ │ @@ -33106,34 +33106,34 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2d448 <__cxa_atexit@plt+0x20548> │ │ │ │ b 2d4b0 <__cxa_atexit@plt+0x205b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq r7, [sp], #3356 @ 0xd1c │ │ │ │ + strbteq r6, [sp], #3356 @ 0xd1c │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ - streq pc, [r4, #-904]! @ 0xfffffc78 │ │ │ │ - streq pc, [r4, #-916]! @ 0xfffffc6c │ │ │ │ - streq pc, [r4, #-880]! @ 0xfffffc90 │ │ │ │ - streq pc, [r4, #-888]! @ 0xfffffc88 │ │ │ │ - strbteq r8, [sp], #652 @ 0x28c │ │ │ │ + streq lr, [r4, #-912]! @ 0xfffffc70 │ │ │ │ + streq lr, [r4, #-924]! @ 0xfffffc64 │ │ │ │ + streq lr, [r4, #-888]! @ 0xfffffc88 │ │ │ │ + streq lr, [r4, #-896]! @ 0xfffffc80 │ │ │ │ + strbteq r7, [sp], #652 @ 0x28c │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2d4a0 <__cxa_atexit@plt+0x205a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 2d498 <__cxa_atexit@plt+0x20598> │ │ │ │ b 2d4b0 <__cxa_atexit@plt+0x205b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r8, [sp], #600 @ 0x258 │ │ │ │ + strbteq r7, [sp], #600 @ 0x258 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 2d4e4 <__cxa_atexit@plt+0x205e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -33164,15 +33164,15 @@ │ │ │ │ ldr r8, [pc, #140] @ 2d5b8 <__cxa_atexit@plt+0x206b8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5, #44]! @ 0x2c │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r2, [r3, #8] │ │ │ │ mov r9, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #108] @ 2d5c4 <__cxa_atexit@plt+0x206c4> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #104] @ 2d5c8 <__cxa_atexit@plt+0x206c8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -33187,37 +33187,37 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r6, [pc, #72] @ 2d5d8 <__cxa_atexit@plt+0x206d8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ @ instruction: 0xffffe998 │ │ │ │ - ldreq r3, [pc], #495 @ 2d5c0 <__cxa_atexit@plt+0x206c0> │ │ │ │ + ldreq r2, [pc], #3823 @ 2d5c0 <__cxa_atexit@plt+0x206c0> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xffffe9fc │ │ │ │ - strbteq r7, [sp], #2964 @ 0xb94 │ │ │ │ + strbteq r6, [sp], #2964 @ 0xb94 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - streq pc, [r4, #-512]! @ 0xfffffe00 │ │ │ │ - streq pc, [r4, #-524]! @ 0xfffffdf4 │ │ │ │ - streq pc, [r4, #-488]! @ 0xfffffe18 │ │ │ │ - streq pc, [r4, #-496]! @ 0xfffffe10 │ │ │ │ - strbteq r7, [sp], #324 @ 0x144 │ │ │ │ + streq lr, [r4, #-520]! @ 0xfffffdf8 │ │ │ │ + streq lr, [r4, #-532]! @ 0xfffffdec │ │ │ │ + streq lr, [r4, #-496]! @ 0xfffffe10 │ │ │ │ + streq lr, [r4, #-504]! @ 0xfffffe08 │ │ │ │ + strbteq r6, [sp], #324 @ 0x144 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ - strbteq r8, [sp], #264 @ 0x108 │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ + strbteq r7, [sp], #264 @ 0x108 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2d64c <__cxa_atexit@plt+0x2074c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -33230,15 +33230,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #140] @ 2d6c4 <__cxa_atexit@plt+0x207c4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r3, [pc, #80] @ 2d6a4 <__cxa_atexit@plt+0x207a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 2d6a8 <__cxa_atexit@plt+0x207a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #72] @ 2d6ac <__cxa_atexit@plt+0x207ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #68] @ 2d6b0 <__cxa_atexit@plt+0x207b0> │ │ │ │ @@ -33249,34 +33249,34 @@ │ │ │ │ ldr r3, [pc, #52] @ 2d6b4 <__cxa_atexit@plt+0x207b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 2d6b8 <__cxa_atexit@plt+0x207b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r7, [sp], #2712 @ 0xa98 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r6, [sp], #2712 @ 0xa98 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - streq pc, [r4, #-260]! @ 0xfffffefc │ │ │ │ - streq pc, [r4, #-272]! @ 0xfffffef0 │ │ │ │ - streq pc, [r4, #-236]! @ 0xffffff14 │ │ │ │ - streq pc, [r4, #-244]! @ 0xffffff0c │ │ │ │ + streq lr, [r4, #-268]! @ 0xfffffef4 │ │ │ │ + streq lr, [r4, #-280]! @ 0xfffffee8 │ │ │ │ + streq lr, [r4, #-244]! @ 0xffffff0c │ │ │ │ + streq lr, [r4, #-252]! @ 0xffffff04 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xffffe88c │ │ │ │ - ldreq r3, [pc], #227 @ 2d6cc <__cxa_atexit@plt+0x207cc> │ │ │ │ - strbteq r7, [sp], #88 @ 0x58 │ │ │ │ + ldreq r2, [pc], #3555 @ 2d6cc <__cxa_atexit@plt+0x207cc> │ │ │ │ + strbteq r6, [sp], #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ - strbteq r8, [sp], #4 │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ + strbteq r7, [sp], #4 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2d84c <__cxa_atexit@plt+0x2094c> │ │ │ │ @@ -33338,15 +33338,15 @@ │ │ │ │ ldr r3, [pc, #172] @ 2d890 <__cxa_atexit@plt+0x20990> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #164] @ 2d894 <__cxa_atexit@plt+0x20994> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #1 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ ldr r3, [pc, #104] @ 2d86c <__cxa_atexit@plt+0x2096c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 2d870 <__cxa_atexit@plt+0x20970> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r3, [pc, #92] @ 2d874 <__cxa_atexit@plt+0x20974> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -33358,35 +33358,35 @@ │ │ │ │ ldr r3, [pc, #72] @ 2d87c <__cxa_atexit@plt+0x2097c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #64] @ 2d880 <__cxa_atexit@plt+0x20980> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff9018 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xffff9200 │ │ │ │ - streq pc, [r4, #-64]! @ 0xffffffc0 │ │ │ │ + streq lr, [r4, #-72]! @ 0xffffffb8 │ │ │ │ @ instruction: 0xffff9344 │ │ │ │ - strbteq r7, [sp], #2200 @ 0x898 │ │ │ │ + strbteq r6, [sp], #2200 @ 0x898 │ │ │ │ andeq r0, r0, ip, lsr #10 │ │ │ │ - streq lr, [r4, #-3920]! @ 0xfffff0b0 │ │ │ │ - streq lr, [r4, #-3932]! @ 0xfffff0a4 │ │ │ │ - streq lr, [r4, #-3896]! @ 0xfffff0c8 │ │ │ │ - streq lr, [r4, #-3904]! @ 0xfffff0c0 │ │ │ │ - strbteq r7, [sp], #2336 @ 0x920 │ │ │ │ + streq sp, [r4, #-3928]! @ 0xfffff0a8 │ │ │ │ + streq sp, [r4, #-3940]! @ 0xfffff09c │ │ │ │ + streq sp, [r4, #-3904]! @ 0xfffff0c0 │ │ │ │ + streq sp, [r4, #-3912]! @ 0xfffff0b8 │ │ │ │ + strbteq r6, [sp], #2336 @ 0x920 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - streq lr, [r4, #-3992]! @ 0xfffff068 │ │ │ │ - streq lr, [r4, #-3976]! @ 0xfffff078 │ │ │ │ - streq lr, [r4, #-3972]! @ 0xfffff07c │ │ │ │ - strbteq r7, [sp], #3540 @ 0xdd4 │ │ │ │ + streq sp, [r4, #-4000]! @ 0xfffff060 │ │ │ │ + streq sp, [r4, #-3984]! @ 0xfffff070 │ │ │ │ + streq sp, [r4, #-3980]! @ 0xfffff074 │ │ │ │ + strbteq r6, [sp], #3540 @ 0xdd4 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 2d900 <__cxa_atexit@plt+0x20a00> │ │ │ │ @@ -33403,15 +33403,15 @@ │ │ │ │ ldr r3, [pc, #140] @ 2d974 <__cxa_atexit@plt+0x20a74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #132] @ 2d978 <__cxa_atexit@plt+0x20a78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #1 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ ldr lr, [pc, #72] @ 2d950 <__cxa_atexit@plt+0x20a50> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, #68] @ 2d954 <__cxa_atexit@plt+0x20a54> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #64] @ 2d958 <__cxa_atexit@plt+0x20a58> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r2, [pc, #60] @ 2d95c <__cxa_atexit@plt+0x20a5c> │ │ │ │ @@ -33423,27 +33423,27 @@ │ │ │ │ ldr r3, [pc, #40] @ 2d960 <__cxa_atexit@plt+0x20a60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 2d964 <__cxa_atexit@plt+0x20a64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ andeq r0, r0, r0, lsr r4 │ │ │ │ - strbteq r7, [sp], #1932 @ 0x78c │ │ │ │ - streq lr, [r4, #-3664]! @ 0xfffff1b0 │ │ │ │ - streq lr, [r4, #-3676]! @ 0xfffff1a4 │ │ │ │ - streq lr, [r4, #-3636]! @ 0xfffff1cc │ │ │ │ - streq lr, [r4, #-3644]! @ 0xfffff1c4 │ │ │ │ + strbteq r6, [sp], #1932 @ 0x78c │ │ │ │ + streq sp, [r4, #-3672]! @ 0xfffff1a8 │ │ │ │ + streq sp, [r4, #-3684]! @ 0xfffff19c │ │ │ │ + streq sp, [r4, #-3644]! @ 0xfffff1c4 │ │ │ │ + streq sp, [r4, #-3652]! @ 0xfffff1bc │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbteq r7, [sp], #2064 @ 0x810 │ │ │ │ - streq lr, [r4, #-3736]! @ 0xfffff168 │ │ │ │ - streq lr, [r4, #-3716]! @ 0xfffff17c │ │ │ │ - streq lr, [r4, #-3712]! @ 0xfffff180 │ │ │ │ - strbteq r7, [sp], #3296 @ 0xce0 │ │ │ │ + strbteq r6, [sp], #2064 @ 0x810 │ │ │ │ + streq sp, [r4, #-3744]! @ 0xfffff160 │ │ │ │ + streq sp, [r4, #-3724]! @ 0xfffff174 │ │ │ │ + streq sp, [r4, #-3720]! @ 0xfffff178 │ │ │ │ + strbteq r6, [sp], #3296 @ 0xce0 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 2d9c8 <__cxa_atexit@plt+0x20ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -33456,29 +33456,29 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2d9c0 <__cxa_atexit@plt+0x20ac0> │ │ │ │ b 2da14 <__cxa_atexit@plt+0x20b14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r7, [sp], #3212 @ 0xc8c │ │ │ │ + strbteq r6, [sp], #3212 @ 0xc8c │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 2da04 <__cxa_atexit@plt+0x20b04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 2d9fc <__cxa_atexit@plt+0x20afc> │ │ │ │ b 2da14 <__cxa_atexit@plt+0x20b14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r7, [sp], #3156 @ 0xc54 │ │ │ │ + strbteq r6, [sp], #3156 @ 0xc54 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #244] @ 2db14 <__cxa_atexit@plt+0x20c14> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ @@ -33497,15 +33497,15 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r5, [pc, #212] @ 2db3c <__cxa_atexit@plt+0x20c3c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ sub r7, r5, #8 │ │ │ │ and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2daa8 <__cxa_atexit@plt+0x20ba8> │ │ │ │ ldr r3, [pc, #148] @ 2db24 <__cxa_atexit@plt+0x20c24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #144] @ 2db28 <__cxa_atexit@plt+0x20c28> │ │ │ │ @@ -33530,34 +33530,34 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #76] @ 2db34 <__cxa_atexit@plt+0x20c34> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ mov sl, #1 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ ldr r7, [pc, #60] @ 2db40 <__cxa_atexit@plt+0x20c40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ - strbteq r7, [sp], #1528 @ 0x5f8 │ │ │ │ - streq lr, [r4, #-3240]! @ 0xfffff358 │ │ │ │ + strbteq r6, [sp], #1528 @ 0x5f8 │ │ │ │ + streq sp, [r4, #-3248]! @ 0xfffff350 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - strbteq r7, [sp], #1580 @ 0x62c │ │ │ │ - streq lr, [r4, #-3272]! @ 0xfffff338 │ │ │ │ - streq lr, [r4, #-3216]! @ 0xfffff370 │ │ │ │ - streq lr, [r4, #-3212]! @ 0xfffff374 │ │ │ │ + strbteq r6, [sp], #1580 @ 0x62c │ │ │ │ + streq sp, [r4, #-3280]! @ 0xfffff330 │ │ │ │ + streq sp, [r4, #-3224]! @ 0xfffff368 │ │ │ │ + streq sp, [r4, #-3220]! @ 0xfffff36c │ │ │ │ @ instruction: 0xfffec1bc │ │ │ │ - streq lr, [r4, #-3228]! @ 0xfffff364 │ │ │ │ - strbteq r6, [sp], #3312 @ 0xcf0 │ │ │ │ - strbteq r7, [sp], #2840 @ 0xb18 │ │ │ │ + streq sp, [r4, #-3236]! @ 0xfffff35c │ │ │ │ + strbteq r5, [sp], #3312 @ 0xcf0 │ │ │ │ + strbteq r6, [sp], #2840 @ 0xb18 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 2db84 <__cxa_atexit@plt+0x20c84> │ │ │ │ @@ -33583,23 +33583,23 @@ │ │ │ │ ldr r3, [pc, #36] @ 2dbdc <__cxa_atexit@plt+0x20cdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 2dbe0 <__cxa_atexit@plt+0x20ce0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #1 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ - strbteq r7, [sp], #1316 @ 0x524 │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ + strbteq r6, [sp], #1316 @ 0x524 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - streq lr, [r4, #-3008]! @ 0xfffff440 │ │ │ │ - streq lr, [r4, #-2996]! @ 0xfffff44c │ │ │ │ - streq lr, [r4, #-2992]! @ 0xfffff450 │ │ │ │ - strbteq r7, [sp], #1368 @ 0x558 │ │ │ │ + streq sp, [r4, #-3016]! @ 0xfffff438 │ │ │ │ + streq sp, [r4, #-3004]! @ 0xfffff444 │ │ │ │ + streq sp, [r4, #-3000]! @ 0xfffff448 │ │ │ │ + strbteq r6, [sp], #1368 @ 0x558 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbteq r7, [sp], #2656 @ 0xa60 │ │ │ │ + strbteq r6, [sp], #2656 @ 0xa60 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 2dc3c <__cxa_atexit@plt+0x20d3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 2dc40 <__cxa_atexit@plt+0x20d40> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #52] @ 2dc44 <__cxa_atexit@plt+0x20d44> │ │ │ │ @@ -33610,21 +33610,21 @@ │ │ │ │ ldr r3, [pc, #36] @ 2dc48 <__cxa_atexit@plt+0x20d48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 2dc4c <__cxa_atexit@plt+0x20d4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #1 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ - strbteq r7, [sp], #1200 @ 0x4b0 │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ + strbteq r6, [sp], #1200 @ 0x4b0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - streq lr, [r4, #-2904]! @ 0xfffff4a8 │ │ │ │ - streq lr, [r4, #-2888]! @ 0xfffff4b8 │ │ │ │ - streq lr, [r4, #-2884]! @ 0xfffff4bc │ │ │ │ - strbteq r7, [sp], #2540 @ 0x9ec │ │ │ │ + streq sp, [r4, #-2912]! @ 0xfffff4a0 │ │ │ │ + streq sp, [r4, #-2896]! @ 0xfffff4b0 │ │ │ │ + streq sp, [r4, #-2892]! @ 0xfffff4b4 │ │ │ │ + strbteq r6, [sp], #2540 @ 0x9ec │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 2dca8 <__cxa_atexit@plt+0x20da8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 2dcac <__cxa_atexit@plt+0x20dac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #60] @ 2dcb0 <__cxa_atexit@plt+0x20db0> │ │ │ │ @@ -33637,22 +33637,22 @@ │ │ │ │ ldr r3, [pc, #40] @ 2dcb8 <__cxa_atexit@plt+0x20db8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 2dcbc <__cxa_atexit@plt+0x20dbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ - strbteq r7, [sp], #1080 @ 0x438 │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ + strbteq r6, [sp], #1080 @ 0x438 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - streq lr, [r4, #-2804]! @ 0xfffff50c │ │ │ │ - streq lr, [r4, #-2816]! @ 0xfffff500 │ │ │ │ - streq lr, [r4, #-2780]! @ 0xfffff524 │ │ │ │ - streq lr, [r4, #-2788]! @ 0xfffff51c │ │ │ │ - strbteq r7, [sp], #2428 @ 0x97c │ │ │ │ + streq sp, [r4, #-2812]! @ 0xfffff504 │ │ │ │ + streq sp, [r4, #-2824]! @ 0xfffff4f8 │ │ │ │ + streq sp, [r4, #-2788]! @ 0xfffff51c │ │ │ │ + streq sp, [r4, #-2796]! @ 0xfffff514 │ │ │ │ + strbteq r6, [sp], #2428 @ 0x97c │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 2dd18 <__cxa_atexit@plt+0x20e18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 2dd1c <__cxa_atexit@plt+0x20e1c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #60] @ 2dd20 <__cxa_atexit@plt+0x20e20> │ │ │ │ @@ -33665,22 +33665,22 @@ │ │ │ │ ldr r3, [pc, #40] @ 2dd28 <__cxa_atexit@plt+0x20e28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 2dd2c <__cxa_atexit@plt+0x20e2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ - strbteq r7, [sp], #968 @ 0x3c8 │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ + strbteq r6, [sp], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - streq lr, [r4, #-2692]! @ 0xfffff57c │ │ │ │ - streq lr, [r4, #-2704]! @ 0xfffff570 │ │ │ │ - streq lr, [r4, #-2668]! @ 0xfffff594 │ │ │ │ - streq lr, [r4, #-2676]! @ 0xfffff58c │ │ │ │ - strbteq r7, [sp], #2300 @ 0x8fc │ │ │ │ + streq sp, [r4, #-2700]! @ 0xfffff574 │ │ │ │ + streq sp, [r4, #-2712]! @ 0xfffff568 │ │ │ │ + streq sp, [r4, #-2676]! @ 0xfffff58c │ │ │ │ + streq sp, [r4, #-2684]! @ 0xfffff584 │ │ │ │ + strbteq r6, [sp], #2300 @ 0x8fc │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2dddc <__cxa_atexit@plt+0x20edc> │ │ │ │ @@ -33714,25 +33714,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 2ddf8 <__cxa_atexit@plt+0x20ef8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 2ddfc <__cxa_atexit@plt+0x20efc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #1 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff97a0 │ │ │ │ - strbteq r7, [sp], #808 @ 0x328 │ │ │ │ + strbteq r6, [sp], #808 @ 0x328 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - streq lr, [r4, #-2552]! @ 0xfffff608 │ │ │ │ - streq lr, [r4, #-2472]! @ 0xfffff658 │ │ │ │ - streq lr, [r4, #-2468]! @ 0xfffff65c │ │ │ │ - strbteq r7, [sp], #2068 @ 0x814 │ │ │ │ + streq sp, [r4, #-2560]! @ 0xfffff600 │ │ │ │ + streq sp, [r4, #-2480]! @ 0xfffff650 │ │ │ │ + streq sp, [r4, #-2476]! @ 0xfffff654 │ │ │ │ + strbteq r6, [sp], #2068 @ 0x814 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2de70 <__cxa_atexit@plt+0x20f70> │ │ │ │ @@ -33754,28 +33754,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ b 3233c <__cxa_atexit@plt+0x2543c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #24] @ 2de9c <__cxa_atexit@plt+0x20f9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #20] @ 2dea0 <__cxa_atexit@plt+0x20fa0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffff99d4 │ │ │ │ - strbteq r6, [sp], #2288 @ 0x8f0 │ │ │ │ - strbteq r7, [sp], #488 @ 0x1e8 │ │ │ │ - strbteq r7, [sp], #540 @ 0x21c │ │ │ │ + strbteq r5, [sp], #2288 @ 0x8f0 │ │ │ │ + strbteq r6, [sp], #488 @ 0x1e8 │ │ │ │ + strbteq r6, [sp], #540 @ 0x21c │ │ │ │ @ instruction: 0xfffe9f4c │ │ │ │ - strbteq r7, [sp], #1880 @ 0x758 │ │ │ │ + strbteq r6, [sp], #1880 @ 0x758 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 2df08 <__cxa_atexit@plt+0x21008> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 2df0c <__cxa_atexit@plt+0x2100c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -33789,31 +33789,31 @@ │ │ │ │ ldr r3, [pc, #40] @ 2df18 <__cxa_atexit@plt+0x21018> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 2df1c <__cxa_atexit@plt+0x2101c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r7, [sp], #408 @ 0x198 │ │ │ │ - streq lr, [r4, #-2196]! @ 0xfffff76c │ │ │ │ - streq lr, [r4, #-2208]! @ 0xfffff760 │ │ │ │ - streq lr, [r4, #-2172]! @ 0xfffff784 │ │ │ │ - streq lr, [r4, #-2180]! @ 0xfffff77c │ │ │ │ - strbteq r7, [sp], #1748 @ 0x6d4 │ │ │ │ + strbteq r6, [sp], #408 @ 0x198 │ │ │ │ + streq sp, [r4, #-2204]! @ 0xfffff764 │ │ │ │ + streq sp, [r4, #-2216]! @ 0xfffff758 │ │ │ │ + streq sp, [r4, #-2180]! @ 0xfffff77c │ │ │ │ + streq sp, [r4, #-2188]! @ 0xfffff774 │ │ │ │ + strbteq r6, [sp], #1748 @ 0x6d4 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2df40 <__cxa_atexit@plt+0x21040> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 38498 <__cxa_atexit@plt+0x2b598> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r7, [sp], #1688 @ 0x698 │ │ │ │ + strbteq r6, [sp], #1688 @ 0x698 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2dfc4 <__cxa_atexit@plt+0x210c4> │ │ │ │ @@ -33836,25 +33836,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 2dfe0 <__cxa_atexit@plt+0x210e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 2dfe4 <__cxa_atexit@plt+0x210e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #2 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff9bb0 │ │ │ │ - strbteq r7, [sp], #216 @ 0xd8 │ │ │ │ + strbteq r6, [sp], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - streq lr, [r4, #-2020]! @ 0xfffff81c │ │ │ │ - streq lr, [r4, #-1984]! @ 0xfffff840 │ │ │ │ - streq lr, [r4, #-2024]! @ 0xfffff818 │ │ │ │ - strbteq r7, [sp], #1492 @ 0x5d4 │ │ │ │ + streq sp, [r4, #-2028]! @ 0xfffff814 │ │ │ │ + streq sp, [r4, #-1992]! @ 0xfffff838 │ │ │ │ + streq sp, [r4, #-2032]! @ 0xfffff810 │ │ │ │ + strbteq r6, [sp], #1492 @ 0x5d4 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2e060 <__cxa_atexit@plt+0x21160> │ │ │ │ @@ -33875,25 +33875,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 2e07c <__cxa_atexit@plt+0x2117c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 2e080 <__cxa_atexit@plt+0x21180> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff9c1c │ │ │ │ - strbteq r7, [sp], #32 │ │ │ │ + strbteq r6, [sp], #32 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - streq lr, [r4, #-1856]! @ 0xfffff8c0 │ │ │ │ - streq lr, [r4, #-1828]! @ 0xfffff8dc │ │ │ │ - streq lr, [r4, #-1872]! @ 0xfffff8b0 │ │ │ │ - strbteq r7, [sp], #1320 @ 0x528 │ │ │ │ + streq sp, [r4, #-1864]! @ 0xfffff8b8 │ │ │ │ + streq sp, [r4, #-1836]! @ 0xfffff8d4 │ │ │ │ + streq sp, [r4, #-1880]! @ 0xfffff8a8 │ │ │ │ + strbteq r6, [sp], #1320 @ 0x528 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2e0fc <__cxa_atexit@plt+0x211fc> │ │ │ │ @@ -33914,25 +33914,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 2e118 <__cxa_atexit@plt+0x21218> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 2e11c <__cxa_atexit@plt+0x2121c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff9ce0 │ │ │ │ - strbteq r6, [sp], #3952 @ 0xf70 │ │ │ │ + strbteq r5, [sp], #3952 @ 0xf70 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - streq lr, [r4, #-1700]! @ 0xfffff95c │ │ │ │ - streq lr, [r4, #-1672]! @ 0xfffff978 │ │ │ │ - streq lr, [r4, #-1720]! @ 0xfffff948 │ │ │ │ - strbteq r7, [sp], #1144 @ 0x478 │ │ │ │ + streq sp, [r4, #-1708]! @ 0xfffff954 │ │ │ │ + streq sp, [r4, #-1680]! @ 0xfffff970 │ │ │ │ + streq sp, [r4, #-1728]! @ 0xfffff940 │ │ │ │ + strbteq r6, [sp], #1144 @ 0x478 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2e198 <__cxa_atexit@plt+0x21298> │ │ │ │ @@ -33953,39 +33953,39 @@ │ │ │ │ ldr r3, [pc, #52] @ 2e1b4 <__cxa_atexit@plt+0x212b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 2e1b8 <__cxa_atexit@plt+0x212b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #8 │ │ │ │ - b a1116c <__cxa_atexit@plt+0xa0426c> │ │ │ │ + b 1858444 <__cxa_atexit@plt+0x184b544> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff9da4 │ │ │ │ - strbteq r6, [sp], #3776 @ 0xec0 │ │ │ │ + strbteq r5, [sp], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - streq lr, [r4, #-1544]! @ 0xfffff9f8 │ │ │ │ - streq lr, [r4, #-1516]! @ 0xfffffa14 │ │ │ │ - streq lr, [r4, #-1568]! @ 0xfffff9e0 │ │ │ │ - strbteq r7, [sp], #968 @ 0x3c8 │ │ │ │ + streq sp, [r4, #-1552]! @ 0xfffff9f0 │ │ │ │ + streq sp, [r4, #-1524]! @ 0xfffffa0c │ │ │ │ + streq sp, [r4, #-1576]! @ 0xfffff9d8 │ │ │ │ + strbteq r6, [sp], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2e1ec <__cxa_atexit@plt+0x212ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 2e1f0 <__cxa_atexit@plt+0x212f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 400304 <__cxa_atexit@plt+0x3f3404> │ │ │ │ + b 3fea9c <__cxa_atexit@plt+0x3f1b9c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - streq lr, [r4, #-1492]! @ 0xfffffa2c │ │ │ │ - strbteq r7, [sp], #892 @ 0x37c │ │ │ │ + streq sp, [r4, #-1500]! @ 0xfffffa24 │ │ │ │ + strbteq r6, [sp], #892 @ 0x37c │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, fp │ │ │ │ mov lr, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ @@ -34039,70 +34039,70 @@ │ │ │ │ add r2, r9, #56 @ 0x38 │ │ │ │ stm r2, {r0, r4, lr} │ │ │ │ str r1, [r9, #68] @ 0x44 │ │ │ │ sub r8, r6, #6 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r7, r3 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 40030c <__cxa_atexit@plt+0x3f340c> │ │ │ │ + b 3feaa4 <__cxa_atexit@plt+0x3f1ba4> │ │ │ │ mov r1, #84 @ 0x54 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ mov r7, lr │ │ │ │ mov fp, r0 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffcbbc │ │ │ │ - streq lr, [r4, #-1032]! @ 0xfffffbf8 │ │ │ │ - streq lr, [r4, #-1184]! @ 0xfffffb60 │ │ │ │ + streq sp, [r4, #-1040]! @ 0xfffffbf0 │ │ │ │ + streq sp, [r4, #-1192]! @ 0xfffffb58 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 2e330 <__cxa_atexit@plt+0x21430> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - streq lr, [r4, #-1112]! @ 0xfffffba8 │ │ │ │ + streq sp, [r4, #-1120]! @ 0xfffffba0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 2e35c <__cxa_atexit@plt+0x2145c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 2e360 <__cxa_atexit@plt+0x21460> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ - strbteq r7, [sp], #1488 @ 0x5d0 │ │ │ │ - streq lr, [r4, #-1124]! @ 0xfffffb9c │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ + strbteq r6, [sp], #1488 @ 0x5d0 │ │ │ │ + streq sp, [r4, #-1132]! @ 0xfffffb94 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #20] @ 2e38c <__cxa_atexit@plt+0x2148c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #16] @ 2e390 <__cxa_atexit@plt+0x21490> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400314 <__cxa_atexit@plt+0x3f3414> │ │ │ │ - strbteq r7, [sp], #1456 @ 0x5b0 │ │ │ │ - streq lr, [r4, #-1080]! @ 0xfffffbc8 │ │ │ │ - strbteq r7, [sp], #1432 @ 0x598 │ │ │ │ + b 3feaac <__cxa_atexit@plt+0x3f1bac> │ │ │ │ + strbteq r6, [sp], #1456 @ 0x5b0 │ │ │ │ + streq sp, [r4, #-1088]! @ 0xfffffbc0 │ │ │ │ + strbteq r6, [sp], #1432 @ 0x598 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #20] @ 2e3c0 <__cxa_atexit@plt+0x214c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #16] @ 2e3c4 <__cxa_atexit@plt+0x214c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400314 <__cxa_atexit@plt+0x3f3414> │ │ │ │ - strbteq r7, [sp], #1404 @ 0x57c │ │ │ │ - streq lr, [r4, #-1028]! @ 0xfffffbfc │ │ │ │ - strbteq r6, [sp], #404 @ 0x194 │ │ │ │ + b 3feaac <__cxa_atexit@plt+0x3f1bac> │ │ │ │ + strbteq r6, [sp], #1404 @ 0x57c │ │ │ │ + streq sp, [r4, #-1036]! @ 0xfffffbf4 │ │ │ │ + strbteq r5, [sp], #404 @ 0x194 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2e4c8 <__cxa_atexit@plt+0x215c8> │ │ │ │ ldr r2, [pc, #260] @ 2e4f0 <__cxa_atexit@plt+0x215f0> │ │ │ │ @@ -34157,39 +34157,39 @@ │ │ │ │ str r7, [r6, #16] │ │ │ │ add r0, r6, #20 │ │ │ │ stm r0, {r6, r7, lr} │ │ │ │ str r1, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #39 @ 0x27 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2e4f4 <__cxa_atexit@plt+0x215f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - streq lr, [r4, #-688]! @ 0xfffffd50 │ │ │ │ - strbteq r6, [sp], #136 @ 0x88 │ │ │ │ + streq sp, [r4, #-696]! @ 0xfffffd48 │ │ │ │ + strbteq r5, [sp], #136 @ 0x88 │ │ │ │ @ instruction: 0xfffe7ccc │ │ │ │ - strbteq r6, [sp], #288 @ 0x120 │ │ │ │ - strbteq r6, [sp], #264 @ 0x108 │ │ │ │ - strbteq r6, [sp], #188 @ 0xbc │ │ │ │ - strbteq r6, [sp], #128 @ 0x80 │ │ │ │ - streq lr, [r4, #-636]! @ 0xfffffd84 │ │ │ │ - streq lr, [r4, #-628]! @ 0xfffffd8c │ │ │ │ - streq lr, [r4, #-620]! @ 0xfffffd94 │ │ │ │ - streq lr, [r4, #-612]! @ 0xfffffd9c │ │ │ │ - streq lr, [r4, #-564]! @ 0xfffffdcc │ │ │ │ - streq lr, [r4, #-560]! @ 0xfffffdd0 │ │ │ │ - strbteq r7, [sp], #1104 @ 0x450 │ │ │ │ + strbteq r5, [sp], #288 @ 0x120 │ │ │ │ + strbteq r5, [sp], #264 @ 0x108 │ │ │ │ + strbteq r5, [sp], #188 @ 0xbc │ │ │ │ + strbteq r5, [sp], #128 @ 0x80 │ │ │ │ + streq sp, [r4, #-644]! @ 0xfffffd7c │ │ │ │ + streq sp, [r4, #-636]! @ 0xfffffd84 │ │ │ │ + streq sp, [r4, #-628]! @ 0xfffffd8c │ │ │ │ + streq sp, [r4, #-620]! @ 0xfffffd94 │ │ │ │ + streq sp, [r4, #-572]! @ 0xfffffdc4 │ │ │ │ + streq sp, [r4, #-568]! @ 0xfffffdc8 │ │ │ │ + strbteq r6, [sp], #1104 @ 0x450 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e5b0 <__cxa_atexit@plt+0x216b0> │ │ │ │ ldr r2, [pc, #140] @ 2e5d0 <__cxa_atexit@plt+0x216d0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -34211,34 +34211,34 @@ │ │ │ │ ldr r7, [pc, #88] @ 2e5e0 <__cxa_atexit@plt+0x216e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #84] @ 2e5e4 <__cxa_atexit@plt+0x216e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ add r8, r3, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 400274 <__cxa_atexit@plt+0x3f3374> │ │ │ │ + b 3fea04 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 2e5dc <__cxa_atexit@plt+0x216dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - streq lr, [r4, #-328]! @ 0xfffffeb8 │ │ │ │ + streq sp, [r4, #-336]! @ 0xfffffeb0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strbteq r6, [sp], #1680 @ 0x690 │ │ │ │ + strbteq r5, [sp], #1680 @ 0x690 │ │ │ │ @ instruction: 0xffff53bc │ │ │ │ - strbteq r6, [sp], #1720 @ 0x6b8 │ │ │ │ - strbteq r7, [sp], #908 @ 0x38c │ │ │ │ + strbteq r5, [sp], #1720 @ 0x6b8 │ │ │ │ + strbteq r6, [sp], #908 @ 0x38c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #68] @ 2e644 <__cxa_atexit@plt+0x21744> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3], #-20 @ 0xffffffec │ │ │ │ @@ -34247,37 +34247,37 @@ │ │ │ │ ldr r7, [pc, #48] @ 2e648 <__cxa_atexit@plt+0x21748> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #44] @ 2e64c <__cxa_atexit@plt+0x2174c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ add r8, r3, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 400274 <__cxa_atexit@plt+0x3f3374> │ │ │ │ + b 3fea04 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ ldr r7, [pc, #24] @ 2e650 <__cxa_atexit@plt+0x21750> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffff532c │ │ │ │ - strbteq r6, [sp], #1576 @ 0x628 │ │ │ │ - strbteq r6, [sp], #1560 @ 0x618 │ │ │ │ - strbteq r7, [sp], #780 @ 0x30c │ │ │ │ + strbteq r5, [sp], #1576 @ 0x628 │ │ │ │ + strbteq r5, [sp], #1560 @ 0x618 │ │ │ │ + strbteq r6, [sp], #780 @ 0x30c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 2e67c <__cxa_atexit@plt+0x2177c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2e680 <__cxa_atexit@plt+0x21780> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - streq lr, [r4, #-220]! @ 0xffffff24 │ │ │ │ - strbteq r7, [sp], #732 @ 0x2dc │ │ │ │ + streq sp, [r4, #-228]! @ 0xffffff1c │ │ │ │ + strbteq r6, [sp], #732 @ 0x2dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -34299,26 +34299,26 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ b 3233c <__cxa_atexit@plt+0x2543c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #24] @ 2e720 <__cxa_atexit@plt+0x21820> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #20] @ 2e724 <__cxa_atexit@plt+0x21824> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - strbteq r6, [sp], #108 @ 0x6c │ │ │ │ - strbteq r7, [sp], #580 @ 0x244 │ │ │ │ - strbteq r7, [sp], #644 @ 0x284 │ │ │ │ + strbteq r5, [sp], #108 @ 0x6c │ │ │ │ + strbteq r6, [sp], #580 @ 0x244 │ │ │ │ + strbteq r6, [sp], #644 @ 0x284 │ │ │ │ @ instruction: 0xfffe96d4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -34334,16 +34334,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 2e788 <__cxa_atexit@plt+0x21888> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - strbteq r7, [sp], #536 @ 0x218 │ │ │ │ - strbteq r7, [sp], #500 @ 0x1f4 │ │ │ │ + strbteq r6, [sp], #536 @ 0x218 │ │ │ │ + strbteq r6, [sp], #500 @ 0x1f4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -34358,444 +34358,444 @@ │ │ │ │ ldr r7, [pc, #20] @ 2e7e8 <__cxa_atexit@plt+0x218e8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - strbteq r7, [sp], #440 @ 0x1b8 │ │ │ │ + strbteq r6, [sp], #440 @ 0x1b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2e830 <__cxa_atexit@plt+0x21930> │ │ │ │ ldr r3, [pc, #52] @ 2e840 <__cxa_atexit@plt+0x21940> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 2e820 <__cxa_atexit@plt+0x21920> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2e844 <__cxa_atexit@plt+0x21944> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r7, [sp], #364 @ 0x16c │ │ │ │ + strbteq r6, [sp], #364 @ 0x16c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2e8a0 <__cxa_atexit@plt+0x219a0> │ │ │ │ ldr r3, [pc, #52] @ 2e8b0 <__cxa_atexit@plt+0x219b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 2e890 <__cxa_atexit@plt+0x21990> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2e8b4 <__cxa_atexit@plt+0x219b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r7, [sp], #256 @ 0x100 │ │ │ │ + strbteq r6, [sp], #256 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2e910 <__cxa_atexit@plt+0x21a10> │ │ │ │ ldr r3, [pc, #52] @ 2e920 <__cxa_atexit@plt+0x21a20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 2e900 <__cxa_atexit@plt+0x21a00> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2e924 <__cxa_atexit@plt+0x21a24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r7, [sp], #148 @ 0x94 │ │ │ │ + strbteq r6, [sp], #148 @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2e980 <__cxa_atexit@plt+0x21a80> │ │ │ │ ldr r3, [pc, #52] @ 2e990 <__cxa_atexit@plt+0x21a90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 2e970 <__cxa_atexit@plt+0x21a70> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2e994 <__cxa_atexit@plt+0x21a94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r7, [sp], #40 @ 0x28 │ │ │ │ + strbteq r6, [sp], #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2e9f0 <__cxa_atexit@plt+0x21af0> │ │ │ │ ldr r3, [pc, #52] @ 2ea00 <__cxa_atexit@plt+0x21b00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 2e9e0 <__cxa_atexit@plt+0x21ae0> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2ea04 <__cxa_atexit@plt+0x21b04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r6, [sp], #4028 @ 0xfbc │ │ │ │ + strbteq r5, [sp], #4028 @ 0xfbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2ea60 <__cxa_atexit@plt+0x21b60> │ │ │ │ ldr r3, [pc, #52] @ 2ea70 <__cxa_atexit@plt+0x21b70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 2ea50 <__cxa_atexit@plt+0x21b50> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2ea74 <__cxa_atexit@plt+0x21b74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r6, [sp], #3920 @ 0xf50 │ │ │ │ + strbteq r5, [sp], #3920 @ 0xf50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2ead0 <__cxa_atexit@plt+0x21bd0> │ │ │ │ ldr r3, [pc, #52] @ 2eae0 <__cxa_atexit@plt+0x21be0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 2eac0 <__cxa_atexit@plt+0x21bc0> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2eae4 <__cxa_atexit@plt+0x21be4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r6, [sp], #3812 @ 0xee4 │ │ │ │ + strbteq r5, [sp], #3812 @ 0xee4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2eb40 <__cxa_atexit@plt+0x21c40> │ │ │ │ ldr r3, [pc, #52] @ 2eb50 <__cxa_atexit@plt+0x21c50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 2eb30 <__cxa_atexit@plt+0x21c30> │ │ │ │ ldr r7, [r8, #31] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2eb54 <__cxa_atexit@plt+0x21c54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r6, [sp], #3704 @ 0xe78 │ │ │ │ + strbteq r5, [sp], #3704 @ 0xe78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #31] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2ebb0 <__cxa_atexit@plt+0x21cb0> │ │ │ │ ldr r3, [pc, #52] @ 2ebc0 <__cxa_atexit@plt+0x21cc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 2eba0 <__cxa_atexit@plt+0x21ca0> │ │ │ │ ldr r7, [r8, #35] @ 0x23 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2ebc4 <__cxa_atexit@plt+0x21cc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r6, [sp], #3596 @ 0xe0c │ │ │ │ + strbteq r5, [sp], #3596 @ 0xe0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2ec20 <__cxa_atexit@plt+0x21d20> │ │ │ │ ldr r3, [pc, #52] @ 2ec30 <__cxa_atexit@plt+0x21d30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 2ec10 <__cxa_atexit@plt+0x21d10> │ │ │ │ ldr r7, [r8, #39] @ 0x27 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2ec34 <__cxa_atexit@plt+0x21d34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r6, [sp], #3488 @ 0xda0 │ │ │ │ + strbteq r5, [sp], #3488 @ 0xda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2ec90 <__cxa_atexit@plt+0x21d90> │ │ │ │ ldr r3, [pc, #52] @ 2eca0 <__cxa_atexit@plt+0x21da0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 2ec80 <__cxa_atexit@plt+0x21d80> │ │ │ │ ldr r7, [r8, #43] @ 0x2b │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2eca4 <__cxa_atexit@plt+0x21da4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r6, [sp], #3380 @ 0xd34 │ │ │ │ + strbteq r5, [sp], #3380 @ 0xd34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2ed00 <__cxa_atexit@plt+0x21e00> │ │ │ │ ldr r3, [pc, #52] @ 2ed10 <__cxa_atexit@plt+0x21e10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 2ecf0 <__cxa_atexit@plt+0x21df0> │ │ │ │ ldr r7, [r8, #47] @ 0x2f │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2ed14 <__cxa_atexit@plt+0x21e14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r6, [sp], #3272 @ 0xcc8 │ │ │ │ + strbteq r5, [sp], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #47] @ 0x2f │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2ed70 <__cxa_atexit@plt+0x21e70> │ │ │ │ ldr r3, [pc, #52] @ 2ed80 <__cxa_atexit@plt+0x21e80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 2ed60 <__cxa_atexit@plt+0x21e60> │ │ │ │ ldr r7, [r8, #51] @ 0x33 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2ed84 <__cxa_atexit@plt+0x21e84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r6, [sp], #3164 @ 0xc5c │ │ │ │ + strbteq r5, [sp], #3164 @ 0xc5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #51] @ 0x33 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2ede0 <__cxa_atexit@plt+0x21ee0> │ │ │ │ ldr r3, [pc, #52] @ 2edf0 <__cxa_atexit@plt+0x21ef0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 2edd0 <__cxa_atexit@plt+0x21ed0> │ │ │ │ ldr r7, [r8, #55] @ 0x37 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2edf4 <__cxa_atexit@plt+0x21ef4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r6, [sp], #3056 @ 0xbf0 │ │ │ │ + strbteq r5, [sp], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #55] @ 0x37 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2ee50 <__cxa_atexit@plt+0x21f50> │ │ │ │ ldr r3, [pc, #52] @ 2ee60 <__cxa_atexit@plt+0x21f60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 2ee40 <__cxa_atexit@plt+0x21f40> │ │ │ │ ldr r7, [r8, #59] @ 0x3b │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2ee64 <__cxa_atexit@plt+0x21f64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r6, [sp], #2948 @ 0xb84 │ │ │ │ + strbteq r5, [sp], #2948 @ 0xb84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #59] @ 0x3b │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ - strbteq r6, [sp], #3032 @ 0xbd8 │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ + strbteq r5, [sp], #3032 @ 0xbd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 2eefc <__cxa_atexit@plt+0x21ffc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2eef4 <__cxa_atexit@plt+0x21ff4> │ │ │ │ ldr r3, [pc, #84] @ 2ef04 <__cxa_atexit@plt+0x22004> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 2ef08 <__cxa_atexit@plt+0x22008> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ @@ -34808,24 +34808,24 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 2ef14 <__cxa_atexit@plt+0x22014> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 40031c <__cxa_atexit@plt+0x3f341c> │ │ │ │ + b 3feab4 <__cxa_atexit@plt+0x3f1bb4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - streq sp, [r4, #-2016]! @ 0xfffff820 │ │ │ │ - streq sp, [r4, #-2288]! @ 0xfffff710 │ │ │ │ - streq sp, [r4, #-2280]! @ 0xfffff718 │ │ │ │ - streq sp, [r4, #-2272]! @ 0xfffff720 │ │ │ │ + streq ip, [r4, #-2024]! @ 0xfffff818 │ │ │ │ + streq ip, [r4, #-2296]! @ 0xfffff708 │ │ │ │ + streq ip, [r4, #-2288]! @ 0xfffff710 │ │ │ │ + streq ip, [r4, #-2280]! @ 0xfffff718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2ef4c <__cxa_atexit@plt+0x2204c> │ │ │ │ @@ -34833,17 +34833,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq sp, [r4, #-2188]! @ 0xfffff774 │ │ │ │ - strbteq r6, [sp], #2780 @ 0xadc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq ip, [r4, #-2196]! @ 0xfffff76c │ │ │ │ + strbteq r5, [sp], #2780 @ 0xadc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2efbc <__cxa_atexit@plt+0x220bc> │ │ │ │ ldr r3, [pc, #76] @ 2efcc <__cxa_atexit@plt+0x220cc> │ │ │ │ @@ -34864,16 +34864,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2efd0 <__cxa_atexit@plt+0x220d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbteq r6, [sp], #2800 @ 0xaf0 │ │ │ │ - strbteq r6, [sp], #2664 @ 0xa68 │ │ │ │ + strbteq r5, [sp], #2800 @ 0xaf0 │ │ │ │ + strbteq r5, [sp], #2664 @ 0xa68 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2f014 <__cxa_atexit@plt+0x22114> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -34908,28 +34908,28 @@ │ │ │ │ str ip, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbteq r6, [sp], #2524 @ 0x9dc │ │ │ │ - strbteq r6, [sp], #2576 @ 0xa10 │ │ │ │ - streq sp, [r4, #-1712]! @ 0xfffff950 │ │ │ │ - streq sp, [r4, #-1700]! @ 0xfffff95c │ │ │ │ - strbteq r6, [sp], #2440 @ 0x988 │ │ │ │ + strbteq r5, [sp], #2524 @ 0x9dc │ │ │ │ + strbteq r5, [sp], #2576 @ 0xa10 │ │ │ │ + streq ip, [r4, #-1720]! @ 0xfffff948 │ │ │ │ + streq ip, [r4, #-1708]! @ 0xfffff954 │ │ │ │ + strbteq r5, [sp], #2440 @ 0x988 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -34952,15 +34952,15 @@ │ │ │ │ stmdb r3, {r0, r1} │ │ │ │ ldr r2, [pc, #184] @ 2f1d8 <__cxa_atexit@plt+0x222d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #2 │ │ │ │ add r5, r5, #32 │ │ │ │ sub r9, r6, #47 @ 0x2f │ │ │ │ mov r6, r3 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r0, [pc, #160] @ 2f1dc <__cxa_atexit@plt+0x222dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ ldr ip, [pc, #140] @ 2f1e0 <__cxa_atexit@plt+0x222e0> │ │ │ │ @@ -34988,28 +34988,28 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ ldr r2, [pc, #68] @ 2f1f4 <__cxa_atexit@plt+0x222f4> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ add r5, r5, #32 │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq sp, [r4, #-1500]! @ 0xfffffa24 │ │ │ │ - streq sp, [r4, #-1460]! @ 0xfffffa4c │ │ │ │ - streq sp, [r4, #-1464]! @ 0xfffffa48 │ │ │ │ - streq sp, [r4, #-1436]! @ 0xfffffa64 │ │ │ │ - streq sp, [r4, #-1412]! @ 0xfffffa7c │ │ │ │ - streq sp, [r4, #-1368]! @ 0xfffffaa8 │ │ │ │ - streq sp, [r4, #-1416]! @ 0xfffffa78 │ │ │ │ - streq sp, [r4, #-1352]! @ 0xfffffab8 │ │ │ │ - strbteq r6, [sp], #2196 @ 0x894 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq ip, [r4, #-1508]! @ 0xfffffa1c │ │ │ │ + streq ip, [r4, #-1468]! @ 0xfffffa44 │ │ │ │ + streq ip, [r4, #-1472]! @ 0xfffffa40 │ │ │ │ + streq ip, [r4, #-1444]! @ 0xfffffa5c │ │ │ │ + streq ip, [r4, #-1420]! @ 0xfffffa74 │ │ │ │ + streq ip, [r4, #-1376]! @ 0xfffffaa0 │ │ │ │ + streq ip, [r4, #-1424]! @ 0xfffffa70 │ │ │ │ + streq ip, [r4, #-1360]! @ 0xfffffab0 │ │ │ │ + strbteq r5, [sp], #2196 @ 0x894 │ │ │ │ mov r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldm r5, {sl, lr} │ │ │ │ ldr fp, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r0, r6 │ │ │ │ @@ -35034,29 +35034,29 @@ │ │ │ │ str r3, [r9, #28] │ │ │ │ str r1, [r9, #32] │ │ │ │ str ip, [r9, #36] @ 0x24 │ │ │ │ str r8, [r9, #40] @ 0x28 │ │ │ │ ldr r8, [pc, #52] @ 2f2a8 <__cxa_atexit@plt+0x223a8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r7, [pc, #40] @ 2f2ac <__cxa_atexit@plt+0x223ac> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {sl, lr} │ │ │ │ str fp, [r5, #8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq r3, [pc], #619 @ 2f2b0 <__cxa_atexit@plt+0x223b0> │ │ │ │ - strbteq r6, [sp], #2136 @ 0x858 │ │ │ │ - strbteq r6, [sp], #2064 @ 0x810 │ │ │ │ + ldreq r2, [pc], #3947 @ 2f2b0 <__cxa_atexit@plt+0x223b0> │ │ │ │ + strbteq r5, [sp], #2136 @ 0x858 │ │ │ │ + strbteq r5, [sp], #2064 @ 0x810 │ │ │ │ andeq r0, r4, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f3d8 <__cxa_atexit@plt+0x224d8> │ │ │ │ @@ -35116,35 +35116,35 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #92] @ 2f40c <__cxa_atexit@plt+0x2250c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 17425e4 <__cxa_atexit@plt+0x17356e4> │ │ │ │ + b 3feabc <__cxa_atexit@plt+0x3f1bbc> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ b 2f3e8 <__cxa_atexit@plt+0x224e8> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - streq sp, [r4, #-956]! @ 0xfffffc44 │ │ │ │ - streq sp, [r4, #-1164]! @ 0xfffffb74 │ │ │ │ - streq sp, [r4, #-964]! @ 0xfffffc3c │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - streq sp, [r4, #-1080]! @ 0xfffffbc8 │ │ │ │ - streq sp, [r4, #-1072]! @ 0xfffffbd0 │ │ │ │ - streq sp, [r4, #-1064]! @ 0xfffffbd8 │ │ │ │ - strbteq r6, [sp], #1712 @ 0x6b0 │ │ │ │ + streq ip, [r4, #-964]! @ 0xfffffc3c │ │ │ │ + streq ip, [r4, #-1172]! @ 0xfffffb6c │ │ │ │ + streq ip, [r4, #-972]! @ 0xfffffc34 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + streq ip, [r4, #-1088]! @ 0xfffffbc0 │ │ │ │ + streq ip, [r4, #-1080]! @ 0xfffffbc8 │ │ │ │ + streq ip, [r4, #-1072]! @ 0xfffffbd0 │ │ │ │ + strbteq r5, [sp], #1712 @ 0x6b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #32] @ 2f454 <__cxa_atexit@plt+0x22554> │ │ │ │ @@ -35152,18 +35152,18 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ 2f458 <__cxa_atexit@plt+0x22558> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 2f45c <__cxa_atexit@plt+0x2255c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 17425e4 <__cxa_atexit@plt+0x17356e4> │ │ │ │ - streq sp, [r4, #-924]! @ 0xfffffc64 │ │ │ │ - streq sp, [r4, #-916]! @ 0xfffffc6c │ │ │ │ - streq sp, [r4, #-908]! @ 0xfffffc74 │ │ │ │ + b 3feabc <__cxa_atexit@plt+0x3f1bbc> │ │ │ │ + streq ip, [r4, #-932]! @ 0xfffffc5c │ │ │ │ + streq ip, [r4, #-924]! @ 0xfffffc64 │ │ │ │ + streq ip, [r4, #-916]! @ 0xfffffc6c │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ andeq r1, r0, r9, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -35194,34 +35194,34 @@ │ │ │ │ str r5, [r3, #40] @ 0x28 │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r8, [pc, #52] @ 2f524 <__cxa_atexit@plt+0x22624> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r7, [pc, #36] @ 2f528 <__cxa_atexit@plt+0x22628> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - ldreq r2, [pc], #4079 @ 2f52c <__cxa_atexit@plt+0x2262c> │ │ │ │ - strbteq r6, [sp], #1496 @ 0x5d8 │ │ │ │ - strbteq r6, [sp], #1416 @ 0x588 │ │ │ │ + ldreq r2, [pc], #3311 @ 2f52c <__cxa_atexit@plt+0x2262c> │ │ │ │ + strbteq r5, [sp], #1496 @ 0x5d8 │ │ │ │ + strbteq r5, [sp], #1416 @ 0x588 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a16ff8 <__cxa_atexit@plt+0xa0a0f8> │ │ │ │ - strbteq r6, [sp], #1420 @ 0x58c │ │ │ │ + b 185e2d0 <__cxa_atexit@plt+0x18513d0> │ │ │ │ + strbteq r5, [sp], #1420 @ 0x58c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2f5ec <__cxa_atexit@plt+0x226ec> │ │ │ │ ldr r3, [pc, #148] @ 2f5fc <__cxa_atexit@plt+0x226fc> │ │ │ │ @@ -35262,16 +35262,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 2f608 <__cxa_atexit@plt+0x22708> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - strbteq r6, [sp], #1272 @ 0x4f8 │ │ │ │ - strbteq r6, [sp], #1224 @ 0x4c8 │ │ │ │ + strbteq r5, [sp], #1272 @ 0x4f8 │ │ │ │ + strbteq r5, [sp], #1224 @ 0x4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #80] @ 2f67c <__cxa_atexit@plt+0x2277c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -35293,15 +35293,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbteq r6, [sp], #1104 @ 0x450 │ │ │ │ + strbteq r5, [sp], #1104 @ 0x450 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 2f6c0 <__cxa_atexit@plt+0x227c0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -35309,15 +35309,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 2f6b8 <__cxa_atexit@plt+0x227b8> │ │ │ │ b 2f6d0 <__cxa_atexit@plt+0x227d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r6, [sp], #1040 @ 0x410 │ │ │ │ + strbteq r5, [sp], #1040 @ 0x410 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ @@ -35378,15 +35378,15 @@ │ │ │ │ str lr, [r9, #28] │ │ │ │ str sl, [r9, #32] │ │ │ │ str r1, [r9, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 2f82c <__cxa_atexit@plt+0x2292c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -35399,19 +35399,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - strbteq r6, [sp], #744 @ 0x2e8 │ │ │ │ + strbteq r5, [sp], #744 @ 0x2e8 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ - ldreq r2, [pc], #3403 @ 2f840 <__cxa_atexit@plt+0x22940> │ │ │ │ - strbteq r6, [sp], #664 @ 0x298 │ │ │ │ + ldreq r2, [pc], #2635 @ 2f840 <__cxa_atexit@plt+0x22940> │ │ │ │ + strbteq r5, [sp], #664 @ 0x298 │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr fp, [r5, #4] │ │ │ │ ldr r6, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ @@ -35450,29 +35450,29 @@ │ │ │ │ stm lr, {r0, r1, fp} │ │ │ │ str r2, [r9, #32] │ │ │ │ str ip, [r9, #36] @ 0x24 │ │ │ │ str r8, [r9, #40] @ 0x28 │ │ │ │ ldr r8, [pc, #52] @ 2f928 <__cxa_atexit@plt+0x22a28> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r7, [pc, #40] @ 2f92c <__cxa_atexit@plt+0x22a2c> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5] │ │ │ │ stmib r5, {r0, lr} │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ - ldreq r2, [pc], #3051 @ 2f930 <__cxa_atexit@plt+0x22a30> │ │ │ │ - strbteq r6, [sp], #472 @ 0x1d8 │ │ │ │ - strbteq r6, [sp], #440 @ 0x1b8 │ │ │ │ + ldreq r2, [pc], #2283 @ 2f930 <__cxa_atexit@plt+0x22a30> │ │ │ │ + strbteq r5, [sp], #472 @ 0x1d8 │ │ │ │ + strbteq r5, [sp], #440 @ 0x1b8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2f994 <__cxa_atexit@plt+0x22a94> │ │ │ │ ldr r3, [pc, #80] @ 2f9a4 <__cxa_atexit@plt+0x22aa4> │ │ │ │ @@ -35484,63 +35484,63 @@ │ │ │ │ ldr r7, [pc, #60] @ 2f9a8 <__cxa_atexit@plt+0x22aa8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2f9ac <__cxa_atexit@plt+0x22aac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq r6, [sp], #360 @ 0x168 │ │ │ │ - strbteq r6, [sp], #316 @ 0x13c │ │ │ │ + strbteq r5, [sp], #360 @ 0x168 │ │ │ │ + strbteq r5, [sp], #316 @ 0x13c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2f9d4 <__cxa_atexit@plt+0x22ad4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r6, [sp], #276 @ 0x114 │ │ │ │ + strbteq r5, [sp], #276 @ 0x114 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 2fa00 <__cxa_atexit@plt+0x22b00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 2fa04 <__cxa_atexit@plt+0x22b04> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 40017c <__cxa_atexit@plt+0x3f327c> │ │ │ │ + b 3fe8ec <__cxa_atexit@plt+0x3f19ec> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - streq ip, [r4, #-3228]! @ 0xfffff364 │ │ │ │ + streq fp, [r4, #-3236]! @ 0xfffff35c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2fa30 <__cxa_atexit@plt+0x22b30> │ │ │ │ ldr r7, [pc, #24] @ 2fa3c <__cxa_atexit@plt+0x22b3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400184 <__cxa_atexit@plt+0x3f3284> │ │ │ │ - streq ip, [r4, #-3224]! @ 0xfffff368 │ │ │ │ - strbteq r6, [sp], #248 @ 0xf8 │ │ │ │ + b 3fe8f4 <__cxa_atexit@plt+0x3f19f4> │ │ │ │ + streq fp, [r4, #-3232]! @ 0xfffff360 │ │ │ │ + strbteq r5, [sp], #248 @ 0xf8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -35550,40 +35550,40 @@ │ │ │ │ ldr r2, [pc, #52] @ 2faa8 <__cxa_atexit@plt+0x22ba8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 2faac <__cxa_atexit@plt+0x22bac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r2, #2 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r7, [pc, #28] @ 2fab0 <__cxa_atexit@plt+0x22bb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r6, [sp], #208 @ 0xd0 │ │ │ │ - streq ip, [r4, #-3228]! @ 0xfffff364 │ │ │ │ - strbteq r6, [sp], #192 @ 0xc0 │ │ │ │ + strbteq r5, [sp], #208 @ 0xd0 │ │ │ │ + streq fp, [r4, #-3236]! @ 0xfffff35c │ │ │ │ + strbteq r5, [sp], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 2fae8 <__cxa_atexit@plt+0x22be8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 2faec <__cxa_atexit@plt+0x22bec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - streq ip, [r4, #-3144]! @ 0xfffff3b8 │ │ │ │ - streq ip, [r4, #-3060]! @ 0xfffff40c │ │ │ │ + streq fp, [r4, #-3152]! @ 0xfffff3b0 │ │ │ │ + streq fp, [r4, #-3068]! @ 0xfffff404 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fb60 <__cxa_atexit@plt+0x22c60> │ │ │ │ ldr r2, [pc, #92] @ 2fb68 <__cxa_atexit@plt+0x22c68> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -35607,45 +35607,45 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - streq ip, [r4, #-2948]! @ 0xfffff47c │ │ │ │ + streq fp, [r4, #-2956]! @ 0xfffff474 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [sp], #4020 @ 0xfb4 │ │ │ │ + strbteq r4, [sp], #4020 @ 0xfb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fbd4 <__cxa_atexit@plt+0x22cd4> │ │ │ │ ldr r2, [pc, #36] @ 2fbdc <__cxa_atexit@plt+0x22cdc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 2fbe0 <__cxa_atexit@plt+0x22ce0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400244 <__cxa_atexit@plt+0x3f3344> │ │ │ │ + b 3fe9cc <__cxa_atexit@plt+0x3f1acc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [sp], #3996 @ 0xf9c │ │ │ │ - streq ip, [r4, #-2780]! @ 0xfffff524 │ │ │ │ - strbteq r5, [sp], #3980 @ 0xf8c │ │ │ │ + strbteq r4, [sp], #3996 @ 0xf9c │ │ │ │ + streq fp, [r4, #-2788]! @ 0xfffff51c │ │ │ │ + strbteq r4, [sp], #3980 @ 0xf8c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fc48 <__cxa_atexit@plt+0x22d48> │ │ │ │ @@ -35661,44 +35661,44 @@ │ │ │ │ str r5, [r3] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ ldr r5, [pc, #48] @ 2fc6c <__cxa_atexit@plt+0x22d6c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 400324 <__cxa_atexit@plt+0x3f3424> │ │ │ │ + b 3feac4 <__cxa_atexit@plt+0x3f1bc4> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - streq ip, [r4, #-2976]! @ 0xfffff460 │ │ │ │ - strbteq r5, [sp], #3828 @ 0xef4 │ │ │ │ + streq fp, [r4, #-2984]! @ 0xfffff458 │ │ │ │ + strbteq r4, [sp], #3828 @ 0xef4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2fc90 <__cxa_atexit@plt+0x22d90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 40032c <__cxa_atexit@plt+0x3f342c> │ │ │ │ + b 3feacc <__cxa_atexit@plt+0x3f1bcc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r5, [sp], #3776 @ 0xec0 │ │ │ │ + strbteq r4, [sp], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2fcb4 <__cxa_atexit@plt+0x22db4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400334 <__cxa_atexit@plt+0x3f3434> │ │ │ │ + b 3fead4 <__cxa_atexit@plt+0x3f1bd4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r5, [sp], #3732 @ 0xe94 │ │ │ │ + strbteq r4, [sp], #3732 @ 0xe94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2fcf4 <__cxa_atexit@plt+0x22df4> │ │ │ │ @@ -35707,15 +35707,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2fdb0 <__cxa_atexit@plt+0x22eb0> │ │ │ │ @@ -35742,15 +35742,15 @@ │ │ │ │ str r7, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r0, [r5, #4] │ │ │ │ sub r7, r2, #3 │ │ │ │ add r8, lr, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 2fde0 <__cxa_atexit@plt+0x22ee0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -35761,22 +35761,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbteq r5, [sp], #3544 @ 0xdd8 │ │ │ │ - streq ip, [r4, #-2328]! @ 0xfffff6e8 │ │ │ │ + strbteq r4, [sp], #3544 @ 0xdd8 │ │ │ │ + streq fp, [r4, #-2336]! @ 0xfffff6e0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - strbteq r5, [sp], #3480 @ 0xd98 │ │ │ │ - strbteq r5, [sp], #3480 @ 0xd98 │ │ │ │ + strbteq r4, [sp], #3480 @ 0xd98 │ │ │ │ + strbteq r4, [sp], #3480 @ 0xd98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2fe58 <__cxa_atexit@plt+0x22f58> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -35793,29 +35793,29 @@ │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r7, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r7, r3, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r7, [pc, #28] @ 2fe7c <__cxa_atexit@plt+0x22f7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq ip, [r4, #-2140]! @ 0xfffff7a4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq fp, [r4, #-2148]! @ 0xfffff79c │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbteq r5, [sp], #3276 @ 0xccc │ │ │ │ - strbteq r5, [sp], #3324 @ 0xcfc │ │ │ │ + strbteq r4, [sp], #3276 @ 0xccc │ │ │ │ + strbteq r4, [sp], #3324 @ 0xcfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2feb0 <__cxa_atexit@plt+0x22fb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -35835,16 +35835,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq ip, [r4, #-1988]! @ 0xfffff83c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq fp, [r4, #-1996]! @ 0xfffff834 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 2ff20 <__cxa_atexit@plt+0x23020> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -35867,15 +35867,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 2ffdc <__cxa_atexit@plt+0x230dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -35888,18 +35888,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbteq r5, [sp], #3052 @ 0xbec │ │ │ │ - streq ip, [r4, #-1824]! @ 0xfffff8e0 │ │ │ │ + strbteq r4, [sp], #3052 @ 0xbec │ │ │ │ + streq fp, [r4, #-1832]! @ 0xfffff8d8 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 3002c <__cxa_atexit@plt+0x2312c> │ │ │ │ @@ -35910,25 +35910,25 @@ │ │ │ │ ldr r3, [pc, #64] @ 30054 <__cxa_atexit@plt+0x23154> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r7, [pc, #28] @ 30050 <__cxa_atexit@plt+0x23150> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq ip, [r4, #-1672]! @ 0xfffff978 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq fp, [r4, #-1680]! @ 0xfffff970 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3008c <__cxa_atexit@plt+0x2318c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -35937,21 +35937,21 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 300bc <__cxa_atexit@plt+0x231bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq ip, [r4, #-1568]! @ 0xfffff9e0 │ │ │ │ + streq fp, [r4, #-1576]! @ 0xfffff9d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 40033c <__cxa_atexit@plt+0x3f343c> │ │ │ │ + b 3feadc <__cxa_atexit@plt+0x3f1bdc> │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 30160 <__cxa_atexit@plt+0x23260> │ │ │ │ ldrb r7, [r8] │ │ │ │ @@ -35998,21 +35998,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 3018c <__cxa_atexit@plt+0x2328c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r5, [sp], #2620 @ 0xa3c │ │ │ │ + strbteq r4, [sp], #2620 @ 0xa3c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - streq ip, [r4, #-1416]! @ 0xfffffa78 │ │ │ │ - streq ip, [r4, #-1724]! @ 0xfffff944 │ │ │ │ + streq fp, [r4, #-1424]! @ 0xfffffa70 │ │ │ │ + streq fp, [r4, #-1732]! @ 0xfffff93c │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -36042,28 +36042,28 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 3024c <__cxa_atexit@plt+0x2334c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - streq ip, [r4, #-1200]! @ 0xfffffb50 │ │ │ │ - streq ip, [r4, #-1508]! @ 0xfffffa1c │ │ │ │ + streq fp, [r4, #-1208]! @ 0xfffffb48 │ │ │ │ + streq fp, [r4, #-1516]! @ 0xfffffa14 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 302ac <__cxa_atexit@plt+0x233ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 302a4 <__cxa_atexit@plt+0x233a4> │ │ │ │ ldr r8, [pc, #52] @ 302b4 <__cxa_atexit@plt+0x233b4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [pc, #48] @ 302b8 <__cxa_atexit@plt+0x233b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ @@ -36073,25 +36073,25 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ mov r5, sl │ │ │ │ b 300bc <__cxa_atexit@plt+0x231bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [pc], #600 @ 302bc <__cxa_atexit@plt+0x233bc> │ │ │ │ - streq ip, [r4, #-1040]! @ 0xfffffbf0 │ │ │ │ - streq ip, [r4, #-1060]! @ 0xfffffbdc │ │ │ │ + ldreq r1, [pc], #3928 @ 302bc <__cxa_atexit@plt+0x233bc> │ │ │ │ + streq fp, [r4, #-1048]! @ 0xfffffbe8 │ │ │ │ + streq fp, [r4, #-1068]! @ 0xfffffbd4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 302d8 <__cxa_atexit@plt+0x233d8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40016c <__cxa_atexit@plt+0x3f326c> │ │ │ │ - strbteq r5, [sp], #2276 @ 0x8e4 │ │ │ │ - strbteq r5, [sp], #2060 @ 0x80c │ │ │ │ + b 3fe8dc <__cxa_atexit@plt+0x3f19dc> │ │ │ │ + strbteq r4, [sp], #2276 @ 0x8e4 │ │ │ │ + strbteq r4, [sp], #2060 @ 0x80c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 30340 <__cxa_atexit@plt+0x23440> │ │ │ │ ldr r3, [pc, #80] @ 30350 <__cxa_atexit@plt+0x23450> │ │ │ │ @@ -36103,62 +36103,62 @@ │ │ │ │ ldr r7, [pc, #60] @ 30354 <__cxa_atexit@plt+0x23454> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 30358 <__cxa_atexit@plt+0x23458> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq r5, [sp], #2196 @ 0x894 │ │ │ │ - strbteq r5, [sp], #1936 @ 0x790 │ │ │ │ + strbteq r4, [sp], #2196 @ 0x894 │ │ │ │ + strbteq r4, [sp], #1936 @ 0x790 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 30380 <__cxa_atexit@plt+0x23480> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r5, [sp], #1896 @ 0x768 │ │ │ │ + strbteq r4, [sp], #1896 @ 0x768 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 303ac <__cxa_atexit@plt+0x234ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 303b0 <__cxa_atexit@plt+0x234b0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 40017c <__cxa_atexit@plt+0x3f327c> │ │ │ │ + b 3fe8ec <__cxa_atexit@plt+0x3f19ec> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - streq ip, [r4, #-752]! @ 0xfffffd10 │ │ │ │ + streq fp, [r4, #-760]! @ 0xfffffd08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 303dc <__cxa_atexit@plt+0x234dc> │ │ │ │ ldr r7, [pc, #24] @ 303e8 <__cxa_atexit@plt+0x234e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400184 <__cxa_atexit@plt+0x3f3284> │ │ │ │ - streq ip, [r4, #-748]! @ 0xfffffd14 │ │ │ │ + b 3fe8f4 <__cxa_atexit@plt+0x3f19f4> │ │ │ │ + streq fp, [r4, #-756]! @ 0xfffffd0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30428 <__cxa_atexit@plt+0x23528> │ │ │ │ ldr r2, [pc, #40] @ 30430 <__cxa_atexit@plt+0x23530> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -36169,24 +36169,24 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 2ff20 <__cxa_atexit@plt+0x23020> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - streq ip, [r4, #-648]! @ 0xfffffd78 │ │ │ │ + streq fp, [r4, #-656]! @ 0xfffffd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 30458 <__cxa_atexit@plt+0x23558> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b f4786c <__cxa_atexit@plt+0xf3a96c> │ │ │ │ - streq ip, [r4, #-924]! @ 0xfffffc64 │ │ │ │ + b 3feae4 <__cxa_atexit@plt+0x3f1be4> │ │ │ │ + streq fp, [r4, #-932]! @ 0xfffffc5c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3049c <__cxa_atexit@plt+0x2359c> │ │ │ │ ldr r7, [pc, #48] @ 304ac <__cxa_atexit@plt+0x235ac> │ │ │ │ @@ -36194,36 +36194,36 @@ │ │ │ │ ldr r3, [pc, #44] @ 304b0 <__cxa_atexit@plt+0x235b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 304b4 <__cxa_atexit@plt+0x235b4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ add r7, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r7, [pc, #20] @ 304b8 <__cxa_atexit@plt+0x235b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r5, [sp], #1864 @ 0x748 │ │ │ │ - strbteq r5, [sp], #1872 @ 0x750 │ │ │ │ - strbteq r5, [sp], #1888 @ 0x760 │ │ │ │ - strbteq r5, [sp], #1840 @ 0x730 │ │ │ │ + strbteq r4, [sp], #1864 @ 0x748 │ │ │ │ + strbteq r4, [sp], #1872 @ 0x750 │ │ │ │ + strbteq r4, [sp], #1888 @ 0x760 │ │ │ │ + strbteq r4, [sp], #1840 @ 0x730 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 304e4 <__cxa_atexit@plt+0x235e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 304e8 <__cxa_atexit@plt+0x235e8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 400344 <__cxa_atexit@plt+0x3f3444> │ │ │ │ + b 3feaec <__cxa_atexit@plt+0x3f1bec> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq r5, [sp], #1744 @ 0x6d0 │ │ │ │ - strbteq r5, [sp], #1776 @ 0x6f0 │ │ │ │ + strbteq r4, [sp], #1744 @ 0x6d0 │ │ │ │ + strbteq r4, [sp], #1776 @ 0x6f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 30534 <__cxa_atexit@plt+0x23634> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 30538 <__cxa_atexit@plt+0x23638> │ │ │ │ @@ -36232,20 +36232,20 @@ │ │ │ │ str sl, [r5, #-8]! │ │ │ │ ldr r3, [pc, #28] @ 3053c <__cxa_atexit@plt+0x2363c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 30540 <__cxa_atexit@plt+0x23640> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 40034c <__cxa_atexit@plt+0x3f344c> │ │ │ │ + b 3feaf4 <__cxa_atexit@plt+0x3f1bf4> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - streq ip, [r4, #-728]! @ 0xfffffd28 │ │ │ │ - streq ip, [r4, #-716]! @ 0xfffffd34 │ │ │ │ - streq ip, [r4, #-708]! @ 0xfffffd3c │ │ │ │ - strbteq r5, [sp], #1604 @ 0x644 │ │ │ │ + streq fp, [r4, #-736]! @ 0xfffffd20 │ │ │ │ + streq fp, [r4, #-724]! @ 0xfffffd2c │ │ │ │ + streq fp, [r4, #-716]! @ 0xfffffd34 │ │ │ │ + strbteq r4, [sp], #1604 @ 0x644 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 30564 <__cxa_atexit@plt+0x23664> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 2fd10 <__cxa_atexit@plt+0x22e10> │ │ │ │ @@ -36262,17 +36262,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - strbteq r5, [sp], #1608 @ 0x648 │ │ │ │ + strbteq r4, [sp], #1608 @ 0x648 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 305f4 <__cxa_atexit@plt+0x236f4> │ │ │ │ ldr r7, [pc, #48] @ 30604 <__cxa_atexit@plt+0x23704> │ │ │ │ @@ -36280,24 +36280,24 @@ │ │ │ │ ldr r3, [pc, #44] @ 30608 <__cxa_atexit@plt+0x23708> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3060c <__cxa_atexit@plt+0x2370c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ add r7, r3, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r7, [pc, #20] @ 30610 <__cxa_atexit@plt+0x23710> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - strbteq r5, [sp], #1520 @ 0x5f0 │ │ │ │ - strbteq r5, [sp], #1528 @ 0x5f8 │ │ │ │ - strbteq r5, [sp], #1544 @ 0x608 │ │ │ │ - strbteq r5, [sp], #1564 @ 0x61c │ │ │ │ + strbteq r4, [sp], #1520 @ 0x5f0 │ │ │ │ + strbteq r4, [sp], #1528 @ 0x5f8 │ │ │ │ + strbteq r4, [sp], #1544 @ 0x608 │ │ │ │ + strbteq r4, [sp], #1564 @ 0x61c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -36320,22 +36320,22 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 400354 <__cxa_atexit@plt+0x3f3454> │ │ │ │ + b 3feafc <__cxa_atexit@plt+0x3f1bfc> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq ip, [r4, #-184]! @ 0xffffff48 │ │ │ │ - streq ip, [r4, #-388]! @ 0xfffffe7c │ │ │ │ - streq ip, [r4, #-116]! @ 0xffffff8c │ │ │ │ + streq fp, [r4, #-192]! @ 0xffffff40 │ │ │ │ + streq fp, [r4, #-396]! @ 0xfffffe74 │ │ │ │ + streq fp, [r4, #-124]! @ 0xffffff84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3073c <__cxa_atexit@plt+0x2383c> │ │ │ │ ldr lr, [pc, #120] @ 30748 <__cxa_atexit@plt+0x23848> │ │ │ │ @@ -36367,15 +36367,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - streq fp, [r4, #-4028]! @ 0xfffff044 │ │ │ │ + streq sl, [r4, #-4036]! @ 0xfffff03c │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 30784 <__cxa_atexit@plt+0x23884> │ │ │ │ ldr r3, [pc, #48] @ 307a0 <__cxa_atexit@plt+0x238a0> │ │ │ │ @@ -36410,80 +36410,80 @@ │ │ │ │ beq 3081c <__cxa_atexit@plt+0x2391c> │ │ │ │ cmp r3, #3 │ │ │ │ ldrne r8, [pc, #144] @ 3087c <__cxa_atexit@plt+0x2397c> │ │ │ │ addne r8, pc, r8 │ │ │ │ ldreq r8, [pc, #140] @ 30880 <__cxa_atexit@plt+0x23980> │ │ │ │ addeq r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #116] @ 30878 <__cxa_atexit@plt+0x23978> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #96] @ 30874 <__cxa_atexit@plt+0x23974> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #96] @ 30884 <__cxa_atexit@plt+0x23984> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 30854 <__cxa_atexit@plt+0x23954> │ │ │ │ cmp r3, #2 │ │ │ │ bne 30864 <__cxa_atexit@plt+0x23964> │ │ │ │ ldr r8, [pc, #64] @ 3088c <__cxa_atexit@plt+0x2398c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #52] @ 30890 <__cxa_atexit@plt+0x23990> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #28] @ 30888 <__cxa_atexit@plt+0x23988> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ - ldreq r1, [pc], #3256 @ 3087c <__cxa_atexit@plt+0x2397c> │ │ │ │ - ldreq r1, [pc], #3263 @ 30880 <__cxa_atexit@plt+0x23980> │ │ │ │ - ldreq r1, [pc], #3279 @ 30884 <__cxa_atexit@plt+0x23984> │ │ │ │ - ldreq r1, [pc], #3260 @ 30888 <__cxa_atexit@plt+0x23988> │ │ │ │ - ldreq r1, [pc], #3203 @ 3088c <__cxa_atexit@plt+0x2398c> │ │ │ │ - ldreq r1, [pc], #3126 @ 30890 <__cxa_atexit@plt+0x23990> │ │ │ │ - ldreq r1, [pc], #3153 @ 30894 <__cxa_atexit@plt+0x23994> │ │ │ │ - ldreq r1, [pc], #3132 @ 30898 <__cxa_atexit@plt+0x23998> │ │ │ │ - strbteq r5, [sp], #908 @ 0x38c │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ + ldreq r1, [pc], #2488 @ 3087c <__cxa_atexit@plt+0x2397c> │ │ │ │ + ldreq r1, [pc], #2495 @ 30880 <__cxa_atexit@plt+0x23980> │ │ │ │ + ldreq r1, [pc], #2511 @ 30884 <__cxa_atexit@plt+0x23984> │ │ │ │ + ldreq r1, [pc], #2492 @ 30888 <__cxa_atexit@plt+0x23988> │ │ │ │ + ldreq r1, [pc], #2435 @ 3088c <__cxa_atexit@plt+0x2398c> │ │ │ │ + ldreq r1, [pc], #2358 @ 30890 <__cxa_atexit@plt+0x23990> │ │ │ │ + ldreq r1, [pc], #2385 @ 30894 <__cxa_atexit@plt+0x23994> │ │ │ │ + ldreq r1, [pc], #2364 @ 30898 <__cxa_atexit@plt+0x23998> │ │ │ │ + strbteq r4, [sp], #908 @ 0x38c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 308cc <__cxa_atexit@plt+0x239cc> │ │ │ │ ldr r2, [pc, #28] @ 308d4 <__cxa_atexit@plt+0x239d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 7ab290 <__cxa_atexit@plt+0x79e390> │ │ │ │ + b 15f1db0 <__cxa_atexit@plt+0x15e4eb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r5, [sp], #832 @ 0x340 │ │ │ │ + strbteq r4, [sp], #832 @ 0x340 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #16] @ 30900 <__cxa_atexit@plt+0x23a00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b a1e344 <__cxa_atexit@plt+0xa11444> │ │ │ │ + b 186561c <__cxa_atexit@plt+0x185871c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -36495,17 +36495,17 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - strbteq r5, [sp], #716 @ 0x2cc │ │ │ │ + strbteq r4, [sp], #716 @ 0x2cc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 30a00 <__cxa_atexit@plt+0x23b00> │ │ │ │ ldr r3, [pc, #160] @ 30a18 <__cxa_atexit@plt+0x23b18> │ │ │ │ @@ -36530,15 +36530,15 @@ │ │ │ │ ldr r2, [pc, #96] @ 30a24 <__cxa_atexit@plt+0x23b24> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r7, #2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r3 │ │ │ │ - b 7ab290 <__cxa_atexit@plt+0x79e390> │ │ │ │ + b 15f1db0 <__cxa_atexit@plt+0x15e4eb0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 30a20 <__cxa_atexit@plt+0x23b20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -36548,17 +36548,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - streq fp, [r4, #-3272]! @ 0xfffff338 │ │ │ │ + streq sl, [r4, #-3280]! @ 0xfffff330 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - strbteq r5, [sp], #508 @ 0x1fc │ │ │ │ + strbteq r4, [sp], #508 @ 0x1fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 30a84 <__cxa_atexit@plt+0x23b84> │ │ │ │ ldr r3, [pc, #88] @ 30aa0 <__cxa_atexit@plt+0x23ba0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -36572,26 +36572,26 @@ │ │ │ │ bhi 30a98 <__cxa_atexit@plt+0x23b98> │ │ │ │ ldr r2, [pc, #56] @ 30aa8 <__cxa_atexit@plt+0x23ba8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 7ab290 <__cxa_atexit@plt+0x79e390> │ │ │ │ + b 15f1db0 <__cxa_atexit@plt+0x15e4eb0> │ │ │ │ ldr r7, [pc, #24] @ 30aa4 <__cxa_atexit@plt+0x23ba4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - streq fp, [r4, #-3120]! @ 0xfffff3d0 │ │ │ │ + streq sl, [r4, #-3128]! @ 0xfffff3c8 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - strbteq r5, [sp], #376 @ 0x178 │ │ │ │ + strbteq r4, [sp], #376 @ 0x178 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 30ad8 <__cxa_atexit@plt+0x23bd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -36613,16 +36613,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq fp, [r4, #-2972]! @ 0xfffff464 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq sl, [r4, #-2980]! @ 0xfffff45c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 30b70 <__cxa_atexit@plt+0x23c70> │ │ │ │ ldr r7, [pc, #52] @ 30b80 <__cxa_atexit@plt+0x23c80> │ │ │ │ @@ -36631,56 +36631,56 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #40] @ 30b84 <__cxa_atexit@plt+0x23c84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #32] @ 30b88 <__cxa_atexit@plt+0x23c88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r7, [pc, #20] @ 30b8c <__cxa_atexit@plt+0x23c8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - streq fp, [r4, #-3228]! @ 0xfffff364 │ │ │ │ - streq fp, [r4, #-3220]! @ 0xfffff36c │ │ │ │ - strbteq r5, [sp], #224 @ 0xe0 │ │ │ │ - strbteq r5, [sp], #176 @ 0xb0 │ │ │ │ + streq sl, [r4, #-3236]! @ 0xfffff35c │ │ │ │ + streq sl, [r4, #-3228]! @ 0xfffff364 │ │ │ │ + strbteq r4, [sp], #224 @ 0xe0 │ │ │ │ + strbteq r4, [sp], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 30bd8 <__cxa_atexit@plt+0x23cd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 30bd0 <__cxa_atexit@plt+0x23cd0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #28] @ 30bdc <__cxa_atexit@plt+0x23cdc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 40035c <__cxa_atexit@plt+0x3f345c> │ │ │ │ + b 3feb04 <__cxa_atexit@plt+0x3f1c04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbteq r5, [sp], #96 @ 0x60 │ │ │ │ + strbteq r4, [sp], #96 @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 30c0c <__cxa_atexit@plt+0x23d0c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 40035c <__cxa_atexit@plt+0x3f345c> │ │ │ │ + b 3feb04 <__cxa_atexit@plt+0x3f1c04> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r5, [sp], #48 @ 0x30 │ │ │ │ + strbteq r4, [sp], #48 @ 0x30 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 30c64 <__cxa_atexit@plt+0x23d64> │ │ │ │ @@ -36692,21 +36692,21 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 400364 <__cxa_atexit@plt+0x3f3464> │ │ │ │ + b 3feb0c <__cxa_atexit@plt+0x3f1c0c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff9e8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r4, [sp], #4012 @ 0xfac │ │ │ │ + strbteq r3, [sp], #4012 @ 0xfac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 30d00 <__cxa_atexit@plt+0x23e00> │ │ │ │ stm r5, {r3, r7} │ │ │ │ @@ -36731,37 +36731,37 @@ │ │ │ │ bhi 30d30 <__cxa_atexit@plt+0x23e30> │ │ │ │ ldr r2, [pc, #100] @ 30d50 <__cxa_atexit@plt+0x23e50> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 7ab290 <__cxa_atexit@plt+0x79e390> │ │ │ │ + b 15f1db0 <__cxa_atexit@plt+0x15e4eb0> │ │ │ │ ldr r7, [pc, #68] @ 30d4c <__cxa_atexit@plt+0x23e4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 30d48 <__cxa_atexit@plt+0x23e48> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - streq fp, [r4, #-2588]! @ 0xfffff5e4 │ │ │ │ + streq sl, [r4, #-2596]! @ 0xfffff5dc │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - strbteq r4, [sp], #3792 @ 0xed0 │ │ │ │ + strbteq r3, [sp], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -36783,29 +36783,29 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 30de8 <__cxa_atexit@plt+0x23ee8> │ │ │ │ ldr r3, [pc, #64] @ 30e00 <__cxa_atexit@plt+0x23f00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 7ab290 <__cxa_atexit@plt+0x79e390> │ │ │ │ + b 15f1db0 <__cxa_atexit@plt+0x15e4eb0> │ │ │ │ ldr r3, [pc, #36] @ 30dfc <__cxa_atexit@plt+0x23efc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ - strbteq r4, [sp], #3616 @ 0xe20 │ │ │ │ + strbteq r3, [sp], #3616 @ 0xe20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 30e50 <__cxa_atexit@plt+0x23f50> │ │ │ │ @@ -36818,15 +36818,15 @@ │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ b 30964 <__cxa_atexit@plt+0x23a64> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -36843,18 +36843,18 @@ │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq fp, [r4, #-2160]! @ 0xfffff790 │ │ │ │ - streq fp, [r4, #-2144]! @ 0xfffff7a0 │ │ │ │ - strbteq r4, [sp], #3460 @ 0xd84 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq sl, [r4, #-2168]! @ 0xfffff788 │ │ │ │ + streq sl, [r4, #-2152]! @ 0xfffff798 │ │ │ │ + strbteq r3, [sp], #3460 @ 0xd84 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 30f58 <__cxa_atexit@plt+0x24058> │ │ │ │ ldr r3, [pc, #140] @ 30f78 <__cxa_atexit@plt+0x24078> │ │ │ │ @@ -36877,35 +36877,35 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #88] @ 30f8c <__cxa_atexit@plt+0x2408c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #80] @ 30f90 <__cxa_atexit@plt+0x24090> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 30f84 <__cxa_atexit@plt+0x24084> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 30f80 <__cxa_atexit@plt+0x24080> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - strbteq r4, [sp], #3304 @ 0xce8 │ │ │ │ - strbteq r4, [sp], #3340 @ 0xd0c │ │ │ │ + strbteq r3, [sp], #3304 @ 0xce8 │ │ │ │ + strbteq r3, [sp], #3340 @ 0xd0c │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - streq fp, [r4, #-2244]! @ 0xfffff73c │ │ │ │ - streq fp, [r4, #-2236]! @ 0xfffff744 │ │ │ │ - strbteq r4, [sp], #3260 @ 0xcbc │ │ │ │ + streq sl, [r4, #-2252]! @ 0xfffff734 │ │ │ │ + streq sl, [r4, #-2244]! @ 0xfffff73c │ │ │ │ + strbteq r3, [sp], #3260 @ 0xcbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 31010 <__cxa_atexit@plt+0x24110> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ @@ -36919,29 +36919,29 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #64] @ 3101c <__cxa_atexit@plt+0x2411c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #56] @ 31020 <__cxa_atexit@plt+0x24120> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 31014 <__cxa_atexit@plt+0x24114> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq r4, [sp], #3156 @ 0xc54 │ │ │ │ + strbteq r3, [sp], #3156 @ 0xc54 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - streq fp, [r4, #-2076]! @ 0xfffff7e4 │ │ │ │ - streq fp, [r4, #-2068]! @ 0xfffff7ec │ │ │ │ - strbteq r4, [sp], #3116 @ 0xc2c │ │ │ │ + streq sl, [r4, #-2084]! @ 0xfffff7dc │ │ │ │ + streq sl, [r4, #-2076]! @ 0xfffff7e4 │ │ │ │ + strbteq r3, [sp], #3116 @ 0xc2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3106c <__cxa_atexit@plt+0x2416c> │ │ │ │ ldr r7, [pc, #56] @ 31080 <__cxa_atexit@plt+0x24180> │ │ │ │ @@ -36950,30 +36950,30 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #44] @ 31084 <__cxa_atexit@plt+0x24184> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #36] @ 31088 <__cxa_atexit@plt+0x24188> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r7, [pc, #24] @ 3108c <__cxa_atexit@plt+0x2418c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - streq fp, [r4, #-1952]! @ 0xfffff860 │ │ │ │ - streq fp, [r4, #-1944]! @ 0xfffff868 │ │ │ │ - strbteq r4, [sp], #3044 @ 0xbe4 │ │ │ │ - strbteq r4, [sp], #3024 @ 0xbd0 │ │ │ │ + streq sl, [r4, #-1960]! @ 0xfffff858 │ │ │ │ + streq sl, [r4, #-1952]! @ 0xfffff860 │ │ │ │ + strbteq r3, [sp], #3044 @ 0xbe4 │ │ │ │ + strbteq r3, [sp], #3024 @ 0xbd0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 30ed8 <__cxa_atexit@plt+0x23fd8> │ │ │ │ - strbteq r4, [sp], #3032 @ 0xbd8 │ │ │ │ + strbteq r3, [sp], #3032 @ 0xbd8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31140 <__cxa_atexit@plt+0x24240> │ │ │ │ ldr r7, [pc, #156] @ 31164 <__cxa_atexit@plt+0x24264> │ │ │ │ @@ -36999,15 +36999,15 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #96] @ 3117c <__cxa_atexit@plt+0x2427c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #88] @ 31180 <__cxa_atexit@plt+0x24280> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 31174 <__cxa_atexit@plt+0x24274> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -37016,20 +37016,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - strbteq r4, [sp], #2816 @ 0xb00 │ │ │ │ - strbteq r4, [sp], #2896 @ 0xb50 │ │ │ │ + strbteq r3, [sp], #2816 @ 0xb00 │ │ │ │ + strbteq r3, [sp], #2896 @ 0xb50 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ - streq fp, [r4, #-1756]! @ 0xfffff924 │ │ │ │ - streq fp, [r4, #-1748]! @ 0xfffff92c │ │ │ │ - strbteq r4, [sp], #2812 @ 0xafc │ │ │ │ + streq sl, [r4, #-1764]! @ 0xfffff91c │ │ │ │ + streq sl, [r4, #-1756]! @ 0xfffff924 │ │ │ │ + strbteq r3, [sp], #2812 @ 0xafc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 31208 <__cxa_atexit@plt+0x24308> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ @@ -37046,29 +37046,29 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #64] @ 31218 <__cxa_atexit@plt+0x24318> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #56] @ 3121c <__cxa_atexit@plt+0x2431c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 31210 <__cxa_atexit@plt+0x24310> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbteq r4, [sp], #2648 @ 0xa58 │ │ │ │ + strbteq r3, [sp], #2648 @ 0xa58 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ - streq fp, [r4, #-1568]! @ 0xfffff9e0 │ │ │ │ - streq fp, [r4, #-1560]! @ 0xfffff9e8 │ │ │ │ - strbteq r4, [sp], #2656 @ 0xa60 │ │ │ │ + streq sl, [r4, #-1576]! @ 0xfffff9d8 │ │ │ │ + streq sl, [r4, #-1568]! @ 0xfffff9e0 │ │ │ │ + strbteq r3, [sp], #2656 @ 0xa60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #76] @ 31284 <__cxa_atexit@plt+0x24384> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3], #-16 │ │ │ │ @@ -37080,37 +37080,37 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #44] @ 3128c <__cxa_atexit@plt+0x2438c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #36] @ 31290 <__cxa_atexit@plt+0x24390> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r7, [pc, #24] @ 31294 <__cxa_atexit@plt+0x24394> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ - streq fp, [r4, #-1432]! @ 0xfffffa68 │ │ │ │ - streq fp, [r4, #-1424]! @ 0xfffffa70 │ │ │ │ - strbteq r4, [sp], #2524 @ 0x9dc │ │ │ │ - strbteq r4, [sp], #2524 @ 0x9dc │ │ │ │ + streq sl, [r4, #-1440]! @ 0xfffffa60 │ │ │ │ + streq sl, [r4, #-1432]! @ 0xfffffa68 │ │ │ │ + strbteq r3, [sp], #2524 @ 0x9dc │ │ │ │ + strbteq r3, [sp], #2524 @ 0x9dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 312bc <__cxa_atexit@plt+0x243bc> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #8] @ 312cc <__cxa_atexit@plt+0x243cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 63ca48 <__cxa_atexit@plt+0x62fb48> │ │ │ │ + b 1484028 <__cxa_atexit@plt+0x1477128> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -37123,23 +37123,23 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq fp, [r4, #-968]! @ 0xfffffc38 │ │ │ │ - streq fp, [r4, #-1016]! @ 0xfffffc08 │ │ │ │ - strbteq r4, [sp], #2404 @ 0x964 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq sl, [r4, #-976]! @ 0xfffffc30 │ │ │ │ + streq sl, [r4, #-1024]! @ 0xfffffc00 │ │ │ │ + strbteq r3, [sp], #2404 @ 0x964 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 310b4 <__cxa_atexit@plt+0x241b4> │ │ │ │ - strbteq r4, [sp], #2292 @ 0x8f4 │ │ │ │ + strbteq r3, [sp], #2292 @ 0x8f4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -37162,22 +37162,22 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 400354 <__cxa_atexit@plt+0x3f3454> │ │ │ │ + b 3feafc <__cxa_atexit@plt+0x3f1bfc> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq fp, [r4, #-912]! @ 0xfffffc70 │ │ │ │ - streq fp, [r4, #-1116]! @ 0xfffffba4 │ │ │ │ - streq fp, [r4, #-844]! @ 0xfffffcb4 │ │ │ │ + streq sl, [r4, #-920]! @ 0xfffffc68 │ │ │ │ + streq sl, [r4, #-1124]! @ 0xfffffb9c │ │ │ │ + streq sl, [r4, #-852]! @ 0xfffffcac │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3141c <__cxa_atexit@plt+0x2451c> │ │ │ │ ldr r7, [pc, #52] @ 3142c <__cxa_atexit@plt+0x2452c> │ │ │ │ @@ -37186,56 +37186,56 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #40] @ 31430 <__cxa_atexit@plt+0x24530> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #32] @ 31434 <__cxa_atexit@plt+0x24534> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r7, [pc, #20] @ 31438 <__cxa_atexit@plt+0x24538> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - streq fp, [r4, #-1008]! @ 0xfffffc10 │ │ │ │ - streq fp, [r4, #-1000]! @ 0xfffffc18 │ │ │ │ - strbteq r4, [sp], #2196 @ 0x894 │ │ │ │ - strbteq r4, [sp], #2148 @ 0x864 │ │ │ │ + streq sl, [r4, #-1016]! @ 0xfffffc08 │ │ │ │ + streq sl, [r4, #-1008]! @ 0xfffffc10 │ │ │ │ + strbteq r3, [sp], #2196 @ 0x894 │ │ │ │ + strbteq r3, [sp], #2148 @ 0x864 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 31484 <__cxa_atexit@plt+0x24584> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3147c <__cxa_atexit@plt+0x2457c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #28] @ 31488 <__cxa_atexit@plt+0x24588> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 40035c <__cxa_atexit@plt+0x3f345c> │ │ │ │ + b 3feb04 <__cxa_atexit@plt+0x3f1c04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbteq r4, [sp], #2068 @ 0x814 │ │ │ │ + strbteq r3, [sp], #2068 @ 0x814 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 314b8 <__cxa_atexit@plt+0x245b8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 40035c <__cxa_atexit@plt+0x3f345c> │ │ │ │ + b 3feb04 <__cxa_atexit@plt+0x3f1c04> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r4, [sp], #2020 @ 0x7e4 │ │ │ │ + strbteq r3, [sp], #2020 @ 0x7e4 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 31510 <__cxa_atexit@plt+0x24610> │ │ │ │ @@ -37247,41 +37247,41 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 400364 <__cxa_atexit@plt+0x3f3464> │ │ │ │ + b 3feb0c <__cxa_atexit@plt+0x3f1c0c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r4, [sp], #1780 @ 0x6f4 │ │ │ │ + strbteq r3, [sp], #1780 @ 0x6f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 31560 <__cxa_atexit@plt+0x24660> │ │ │ │ ldr r5, [pc, #44] @ 31578 <__cxa_atexit@plt+0x24678> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [r2, #2] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b a1e344 <__cxa_atexit@plt+0xa11444> │ │ │ │ + b 186561c <__cxa_atexit@plt+0x185871c> │ │ │ │ ldr r7, [pc, #12] @ 31574 <__cxa_atexit@plt+0x24674> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - streq fp, [r4, #-444]! @ 0xfffffe44 │ │ │ │ + streq sl, [r4, #-452]! @ 0xfffffe3c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -37290,17 +37290,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq fp, [r4, #-336]! @ 0xfffffeb0 │ │ │ │ - strbteq r4, [sp], #1772 @ 0x6ec │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq sl, [r4, #-344]! @ 0xfffffea8 │ │ │ │ + strbteq r3, [sp], #1772 @ 0x6ec │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 31650 <__cxa_atexit@plt+0x24750> │ │ │ │ ldr r3, [pc, #140] @ 31670 <__cxa_atexit@plt+0x24770> │ │ │ │ @@ -37323,35 +37323,35 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #88] @ 31684 <__cxa_atexit@plt+0x24784> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #80] @ 31688 <__cxa_atexit@plt+0x24788> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 3167c <__cxa_atexit@plt+0x2477c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 31678 <__cxa_atexit@plt+0x24778> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - strbteq r4, [sp], #1616 @ 0x650 │ │ │ │ - strbteq r4, [sp], #1652 @ 0x674 │ │ │ │ + strbteq r3, [sp], #1616 @ 0x650 │ │ │ │ + strbteq r3, [sp], #1652 @ 0x674 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - streq fp, [r4, #-460]! @ 0xfffffe34 │ │ │ │ - streq fp, [r4, #-452]! @ 0xfffffe3c │ │ │ │ - strbteq r4, [sp], #1572 @ 0x624 │ │ │ │ + streq sl, [r4, #-468]! @ 0xfffffe2c │ │ │ │ + streq sl, [r4, #-460]! @ 0xfffffe34 │ │ │ │ + strbteq r3, [sp], #1572 @ 0x624 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 31708 <__cxa_atexit@plt+0x24808> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #23] │ │ │ │ str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ @@ -37365,29 +37365,29 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #64] @ 31714 <__cxa_atexit@plt+0x24814> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #56] @ 31718 <__cxa_atexit@plt+0x24818> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3170c <__cxa_atexit@plt+0x2480c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq r4, [sp], #1468 @ 0x5bc │ │ │ │ + strbteq r3, [sp], #1468 @ 0x5bc │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - streq fp, [r4, #-292]! @ 0xfffffedc │ │ │ │ - streq fp, [r4, #-284]! @ 0xfffffee4 │ │ │ │ - strbteq r4, [sp], #1428 @ 0x594 │ │ │ │ + streq sl, [r4, #-300]! @ 0xfffffed4 │ │ │ │ + streq sl, [r4, #-292]! @ 0xfffffedc │ │ │ │ + strbteq r3, [sp], #1428 @ 0x594 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 31764 <__cxa_atexit@plt+0x24864> │ │ │ │ ldr r7, [pc, #56] @ 31778 <__cxa_atexit@plt+0x24878> │ │ │ │ @@ -37396,30 +37396,30 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #44] @ 3177c <__cxa_atexit@plt+0x2487c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #36] @ 31780 <__cxa_atexit@plt+0x24880> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r7, [pc, #24] @ 31784 <__cxa_atexit@plt+0x24884> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - streq fp, [r4, #-168]! @ 0xffffff58 │ │ │ │ - streq fp, [r4, #-160]! @ 0xffffff60 │ │ │ │ - strbteq r4, [sp], #1356 @ 0x54c │ │ │ │ - strbteq r4, [sp], #1336 @ 0x538 │ │ │ │ + streq sl, [r4, #-176]! @ 0xffffff50 │ │ │ │ + streq sl, [r4, #-168]! @ 0xffffff58 │ │ │ │ + strbteq r3, [sp], #1356 @ 0x54c │ │ │ │ + strbteq r3, [sp], #1336 @ 0x538 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 315d0 <__cxa_atexit@plt+0x246d0> │ │ │ │ - strbteq r4, [sp], #1172 @ 0x494 │ │ │ │ + strbteq r3, [sp], #1172 @ 0x494 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -37442,23 +37442,23 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 400354 <__cxa_atexit@plt+0x3f3454> │ │ │ │ + b 3feafc <__cxa_atexit@plt+0x3f1bfc> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq sl, [r4, #-3888]! @ 0xfffff0d0 │ │ │ │ - streq sl, [r4, #-4092]! @ 0xfffff004 │ │ │ │ - streq sl, [r4, #-3820]! @ 0xfffff114 │ │ │ │ - strbteq r4, [sp], #1140 @ 0x474 │ │ │ │ + streq r9, [r4, #-3896]! @ 0xfffff0c8 │ │ │ │ + streq sl, [r4, #-4]! │ │ │ │ + streq r9, [r4, #-3828]! @ 0xfffff10c │ │ │ │ + strbteq r3, [sp], #1140 @ 0x474 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 31880 <__cxa_atexit@plt+0x24980> │ │ │ │ ldr r7, [pc, #52] @ 31890 <__cxa_atexit@plt+0x24990> │ │ │ │ @@ -37467,56 +37467,56 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #40] @ 31894 <__cxa_atexit@plt+0x24994> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #32] @ 31898 <__cxa_atexit@plt+0x24998> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r7, [pc, #20] @ 3189c <__cxa_atexit@plt+0x2499c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - streq sl, [r4, #-3980]! @ 0xfffff074 │ │ │ │ - streq sl, [r4, #-3972]! @ 0xfffff07c │ │ │ │ - strbteq r4, [sp], #1108 @ 0x454 │ │ │ │ - strbteq r4, [sp], #1024 @ 0x400 │ │ │ │ + streq r9, [r4, #-3988]! @ 0xfffff06c │ │ │ │ + streq r9, [r4, #-3980]! @ 0xfffff074 │ │ │ │ + strbteq r3, [sp], #1108 @ 0x454 │ │ │ │ + strbteq r3, [sp], #1024 @ 0x400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 318e8 <__cxa_atexit@plt+0x249e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 318e0 <__cxa_atexit@plt+0x249e0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #28] @ 318ec <__cxa_atexit@plt+0x249ec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 40035c <__cxa_atexit@plt+0x3f345c> │ │ │ │ + b 3feb04 <__cxa_atexit@plt+0x3f1c04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbteq r4, [sp], #944 @ 0x3b0 │ │ │ │ + strbteq r3, [sp], #944 @ 0x3b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 3191c <__cxa_atexit@plt+0x24a1c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 40035c <__cxa_atexit@plt+0x3f345c> │ │ │ │ + b 3feb04 <__cxa_atexit@plt+0x3f1c04> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r4, [sp], #896 @ 0x380 │ │ │ │ + strbteq r3, [sp], #896 @ 0x380 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 31974 <__cxa_atexit@plt+0x24a74> │ │ │ │ @@ -37528,41 +37528,41 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 400364 <__cxa_atexit@plt+0x3f3464> │ │ │ │ + b 3feb0c <__cxa_atexit@plt+0x3f1c0c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r4, [sp], #656 @ 0x290 │ │ │ │ + strbteq r3, [sp], #656 @ 0x290 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 319c4 <__cxa_atexit@plt+0x24ac4> │ │ │ │ ldr r5, [pc, #44] @ 319dc <__cxa_atexit@plt+0x24adc> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [r2, #2] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b a1e344 <__cxa_atexit@plt+0xa11444> │ │ │ │ + b 186561c <__cxa_atexit@plt+0x185871c> │ │ │ │ ldr r7, [pc, #12] @ 319d8 <__cxa_atexit@plt+0x24ad8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - streq sl, [r4, #-3416]! @ 0xfffff2a8 │ │ │ │ + streq r9, [r4, #-3424]! @ 0xfffff2a0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -37571,17 +37571,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq sl, [r4, #-3308]! @ 0xfffff314 │ │ │ │ - strbteq r4, [sp], #684 @ 0x2ac │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r9, [r4, #-3316]! @ 0xfffff30c │ │ │ │ + strbteq r3, [sp], #684 @ 0x2ac │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31ad8 <__cxa_atexit@plt+0x24bd8> │ │ │ │ ldr r7, [pc, #176] @ 31af8 <__cxa_atexit@plt+0x24bf8> │ │ │ │ @@ -37610,15 +37610,15 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #104] @ 31b10 <__cxa_atexit@plt+0x24c10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #96] @ 31b14 <__cxa_atexit@plt+0x24c14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -37629,20 +37629,20 @@ │ │ │ │ ldr r7, [pc, #20] @ 31b04 <__cxa_atexit@plt+0x24c04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbteq r4, [sp], #492 @ 0x1ec │ │ │ │ - strbteq r4, [sp], #516 @ 0x204 │ │ │ │ + strbteq r3, [sp], #492 @ 0x1ec │ │ │ │ + strbteq r3, [sp], #516 @ 0x204 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - streq sl, [r4, #-3408]! @ 0xfffff2b0 │ │ │ │ - streq sl, [r4, #-3400]! @ 0xfffff2b8 │ │ │ │ - strbteq r4, [sp], #444 @ 0x1bc │ │ │ │ + streq r9, [r4, #-3416]! @ 0xfffff2a8 │ │ │ │ + streq r9, [r4, #-3408]! @ 0xfffff2b0 │ │ │ │ + strbteq r3, [sp], #444 @ 0x1bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 31bb4 <__cxa_atexit@plt+0x24cb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -37662,32 +37662,32 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #76] @ 31bc4 <__cxa_atexit@plt+0x24cc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #68] @ 31bc8 <__cxa_atexit@plt+0x24cc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 31bbc <__cxa_atexit@plt+0x24cbc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - strbteq r4, [sp], #308 @ 0x134 │ │ │ │ + strbteq r3, [sp], #308 @ 0x134 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - streq sl, [r4, #-3200]! @ 0xfffff380 │ │ │ │ - streq sl, [r4, #-3192]! @ 0xfffff388 │ │ │ │ - strbteq r4, [sp], #264 @ 0x108 │ │ │ │ + streq r9, [r4, #-3208]! @ 0xfffff378 │ │ │ │ + streq r9, [r4, #-3200]! @ 0xfffff380 │ │ │ │ + strbteq r3, [sp], #264 @ 0x108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 31c48 <__cxa_atexit@plt+0x24d48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ @@ -37701,29 +37701,29 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #64] @ 31c54 <__cxa_atexit@plt+0x24d54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #56] @ 31c58 <__cxa_atexit@plt+0x24d58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 31c4c <__cxa_atexit@plt+0x24d4c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq r4, [sp], #160 @ 0xa0 │ │ │ │ + strbteq r3, [sp], #160 @ 0xa0 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ - streq sl, [r4, #-3044]! @ 0xfffff41c │ │ │ │ - streq sl, [r4, #-3036]! @ 0xfffff424 │ │ │ │ - strbteq r4, [sp], #120 @ 0x78 │ │ │ │ + streq r9, [r4, #-3052]! @ 0xfffff414 │ │ │ │ + streq r9, [r4, #-3044]! @ 0xfffff41c │ │ │ │ + strbteq r3, [sp], #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 31ca4 <__cxa_atexit@plt+0x24da4> │ │ │ │ ldr r7, [pc, #56] @ 31cb8 <__cxa_atexit@plt+0x24db8> │ │ │ │ @@ -37732,37 +37732,37 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #44] @ 31cbc <__cxa_atexit@plt+0x24dbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #36] @ 31cc0 <__cxa_atexit@plt+0x24dc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r7, [pc, #24] @ 31cc4 <__cxa_atexit@plt+0x24dc4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - streq sl, [r4, #-2920]! @ 0xfffff498 │ │ │ │ - streq sl, [r4, #-2912]! @ 0xfffff4a0 │ │ │ │ - strbteq r4, [sp], #48 @ 0x30 │ │ │ │ - strbteq r4, [sp], #16 │ │ │ │ + streq r9, [r4, #-2928]! @ 0xfffff490 │ │ │ │ + streq r9, [r4, #-2920]! @ 0xfffff498 │ │ │ │ + strbteq r3, [sp], #48 @ 0x30 │ │ │ │ + strbteq r3, [sp], #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 31a34 <__cxa_atexit@plt+0x24b34> │ │ │ │ - strbteq r4, [sp], #16 │ │ │ │ + strbteq r3, [sp], #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 31cf8 <__cxa_atexit@plt+0x24df8> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - strbteq r4, [sp], #0 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + strbteq r3, [sp], #0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31d58 <__cxa_atexit@plt+0x24e58> │ │ │ │ @@ -37777,33 +37777,33 @@ │ │ │ │ ldr r2, [pc, #68] @ 31d84 <__cxa_atexit@plt+0x24e84> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b 31d68 <__cxa_atexit@plt+0x24e68> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 31d78 <__cxa_atexit@plt+0x24e78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [sp], #4004 @ 0xfa4 │ │ │ │ + strbteq r2, [sp], #4004 @ 0xfa4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - ldreq r0, [pc], #1848 @ 31d8c <__cxa_atexit@plt+0x24e8c> │ │ │ │ - strbteq r3, [sp], #3960 @ 0xf78 │ │ │ │ + ldreq r0, [pc], #1080 @ 31d8c <__cxa_atexit@plt+0x24e8c> │ │ │ │ + strbteq r2, [sp], #3960 @ 0xf78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 31e10 <__cxa_atexit@plt+0x24f10> │ │ │ │ ldr r3, [pc, #96] @ 31e20 <__cxa_atexit@plt+0x24f20> │ │ │ │ @@ -37829,55 +37829,55 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 31e2c <__cxa_atexit@plt+0x24f2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - streq sl, [r4, #-2312]! @ 0xfffff6f8 │ │ │ │ - streq sl, [r4, #-2256]! @ 0xfffff730 │ │ │ │ - strbteq r3, [sp], #3852 @ 0xf0c │ │ │ │ + streq r9, [r4, #-2320]! @ 0xfffff6f0 │ │ │ │ + streq r9, [r4, #-2264]! @ 0xfffff728 │ │ │ │ + strbteq r2, [sp], #3852 @ 0xf0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 31e64 <__cxa_atexit@plt+0x24f64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 31e68 <__cxa_atexit@plt+0x24f68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - streq sl, [r4, #-2176]! @ 0xfffff780 │ │ │ │ - streq sl, [r4, #-2244]! @ 0xfffff73c │ │ │ │ - strbteq r3, [sp], #3760 @ 0xeb0 │ │ │ │ + streq r9, [r4, #-2184]! @ 0xfffff778 │ │ │ │ + streq r9, [r4, #-2252]! @ 0xfffff734 │ │ │ │ + strbteq r2, [sp], #3760 @ 0xeb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r9, [pc, #4] @ 31e88 <__cxa_atexit@plt+0x24f88> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ - strbteq r3, [sp], #3748 @ 0xea4 │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ + strbteq r2, [sp], #3748 @ 0xea4 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 31eb4 <__cxa_atexit@plt+0x24fb4> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 31ec8 <__cxa_atexit@plt+0x24fc8> │ │ │ │ ldr r7, [pc, #8] @ 31ec4 <__cxa_atexit@plt+0x24fc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [sp], #3760 @ 0xeb0 │ │ │ │ + strbteq r2, [sp], #3760 @ 0xeb0 │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [pc, #92] @ 31f30 <__cxa_atexit@plt+0x25030> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 31f0c <__cxa_atexit@plt+0x2500c> │ │ │ │ @@ -37897,22 +37897,22 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - streq sl, [r4, #-1960]! @ 0xfffff858 │ │ │ │ + streq r9, [r4, #-1968]! @ 0xfffff850 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 31ec8 <__cxa_atexit@plt+0x24fc8> │ │ │ │ - strbteq r3, [sp], #3644 @ 0xe3c │ │ │ │ + strbteq r2, [sp], #3644 @ 0xe3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31f98 <__cxa_atexit@plt+0x25098> │ │ │ │ @@ -37921,25 +37921,25 @@ │ │ │ │ ldr r9, [pc, #48] @ 31fb0 <__cxa_atexit@plt+0x250b0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str sl, [r5, #4] │ │ │ │ ldr r3, [pc, #36] @ 31fb4 <__cxa_atexit@plt+0x250b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r7, [pc, #24] @ 31fb8 <__cxa_atexit@plt+0x250b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r3, [sp], #3608 @ 0xe18 │ │ │ │ - streq sl, [r4, #-1912]! @ 0xfffff888 │ │ │ │ - strbteq r3, [sp], #3596 @ 0xe0c │ │ │ │ - strbteq r3, [sp], #3540 @ 0xdd4 │ │ │ │ + strbteq r2, [sp], #3608 @ 0xe18 │ │ │ │ + streq r9, [r4, #-1920]! @ 0xfffff880 │ │ │ │ + strbteq r2, [sp], #3596 @ 0xe0c │ │ │ │ + strbteq r2, [sp], #3540 @ 0xdd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 31fe8 <__cxa_atexit@plt+0x250e8> │ │ │ │ ldr r7, [pc, #136] @ 32064 <__cxa_atexit@plt+0x25164> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -37960,30 +37960,30 @@ │ │ │ │ ldr sl, [r7, #6] │ │ │ │ ldr r9, [pc, #60] @ 3205c <__cxa_atexit@plt+0x2515c> │ │ │ │ add r9, pc, r9 │ │ │ │ stm r5, {r3, sl} │ │ │ │ ldr r3, [pc, #52] @ 32060 <__cxa_atexit@plt+0x25160> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 32068 <__cxa_atexit@plt+0x25168> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strbteq r3, [sp], #3448 @ 0xd78 │ │ │ │ - streq sl, [r4, #-1756]! @ 0xfffff924 │ │ │ │ - streq sl, [r4, #-1764]! @ 0xfffff91c │ │ │ │ - streq sl, [r4, #-1732]! @ 0xfffff93c │ │ │ │ - strbteq r3, [sp], #3364 @ 0xd24 │ │ │ │ + strbteq r2, [sp], #3448 @ 0xd78 │ │ │ │ + streq r9, [r4, #-1764]! @ 0xfffff91c │ │ │ │ + streq r9, [r4, #-1772]! @ 0xfffff914 │ │ │ │ + streq r9, [r4, #-1740]! @ 0xfffff934 │ │ │ │ + strbteq r2, [sp], #3364 @ 0xd24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 320b0 <__cxa_atexit@plt+0x251b0> │ │ │ │ ldr r3, [pc, #60] @ 320c8 <__cxa_atexit@plt+0x251c8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -37991,25 +37991,25 @@ │ │ │ │ ldr r9, [pc, #52] @ 320cc <__cxa_atexit@plt+0x251cc> │ │ │ │ add r9, pc, r9 │ │ │ │ str sl, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #40] @ 320d0 <__cxa_atexit@plt+0x251d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r7, [pc, #12] @ 320c4 <__cxa_atexit@plt+0x251c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - streq sl, [r4, #-1620]! @ 0xfffff9ac │ │ │ │ + streq r9, [r4, #-1628]! @ 0xfffff9a4 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbteq r3, [sp], #3328 @ 0xd00 │ │ │ │ - streq sl, [r4, #-1632]! @ 0xfffff9a0 │ │ │ │ - strbteq r3, [sp], #3276 @ 0xccc │ │ │ │ + strbteq r2, [sp], #3328 @ 0xd00 │ │ │ │ + streq r9, [r4, #-1640]! @ 0xfffff998 │ │ │ │ + strbteq r2, [sp], #3276 @ 0xccc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32138 <__cxa_atexit@plt+0x25238> │ │ │ │ @@ -38025,56 +38025,56 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ ldr r5, [pc, #76] @ 32178 <__cxa_atexit@plt+0x25278> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r7, [pc, #44] @ 3216c <__cxa_atexit@plt+0x2526c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 32168 <__cxa_atexit@plt+0x25268> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq r3, [sp], #3160 @ 0xc58 │ │ │ │ - strbteq r3, [sp], #3188 @ 0xc74 │ │ │ │ + strbteq r2, [sp], #3160 @ 0xc58 │ │ │ │ + strbteq r2, [sp], #3188 @ 0xc74 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strbteq r3, [sp], #3196 @ 0xc7c │ │ │ │ - streq sl, [r4, #-1500]! @ 0xfffffa24 │ │ │ │ + strbteq r2, [sp], #3196 @ 0xc7c │ │ │ │ + streq r9, [r4, #-1508]! @ 0xfffffa1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 321b0 <__cxa_atexit@plt+0x252b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 321b4 <__cxa_atexit@plt+0x252b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - streq sl, [r4, #-1408]! @ 0xfffffa80 │ │ │ │ - streq sl, [r4, #-1324]! @ 0xfffffad4 │ │ │ │ - strbteq r3, [sp], #2988 @ 0xbac │ │ │ │ + streq r9, [r4, #-1416]! @ 0xfffffa78 │ │ │ │ + streq r9, [r4, #-1332]! @ 0xfffffacc │ │ │ │ + strbteq r2, [sp], #2988 @ 0xbac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r9, [pc, #4] @ 321d4 <__cxa_atexit@plt+0x252d4> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ - strbteq r3, [sp], #2976 @ 0xba0 │ │ │ │ - strbteq r3, [sp], #3100 @ 0xc1c │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ + strbteq r2, [sp], #2976 @ 0xba0 │ │ │ │ + strbteq r2, [sp], #3100 @ 0xc1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32250 <__cxa_atexit@plt+0x25350> │ │ │ │ ldr r2, [pc, #120] @ 32270 <__cxa_atexit@plt+0x25370> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -38092,32 +38092,32 @@ │ │ │ │ ldr r7, [pc, #76] @ 32278 <__cxa_atexit@plt+0x25378> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #72] @ 3227c <__cxa_atexit@plt+0x2537c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 400274 <__cxa_atexit@plt+0x3f3374> │ │ │ │ + b 3fea04 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 32280 <__cxa_atexit@plt+0x25380> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - streq sl, [r4, #-1188]! @ 0xfffffb5c │ │ │ │ + streq r9, [r4, #-1196]! @ 0xfffffb54 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - strbteq r3, [sp], #2992 @ 0xbb0 │ │ │ │ - strbteq r3, [sp], #2972 @ 0xb9c │ │ │ │ - strbteq r3, [sp], #2928 @ 0xb70 │ │ │ │ + strbteq r2, [sp], #2992 @ 0xbb0 │ │ │ │ + strbteq r2, [sp], #2972 @ 0xb9c │ │ │ │ + strbteq r2, [sp], #2928 @ 0xb70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 322fc <__cxa_atexit@plt+0x253fc> │ │ │ │ ldr r2, [pc, #120] @ 3231c <__cxa_atexit@plt+0x2541c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -38135,31 +38135,31 @@ │ │ │ │ ldr r7, [pc, #76] @ 32324 <__cxa_atexit@plt+0x25424> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #72] @ 32328 <__cxa_atexit@plt+0x25428> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 400274 <__cxa_atexit@plt+0x3f3374> │ │ │ │ + b 3fea04 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 3232c <__cxa_atexit@plt+0x2542c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - streq sl, [r4, #-1016]! @ 0xfffffc08 │ │ │ │ + streq r9, [r4, #-1024]! @ 0xfffffc00 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - strbteq r3, [sp], #2820 @ 0xb04 │ │ │ │ - strbteq r3, [sp], #2800 @ 0xaf0 │ │ │ │ + strbteq r2, [sp], #2820 @ 0xb04 │ │ │ │ + strbteq r2, [sp], #2800 @ 0xaf0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 32390 <__cxa_atexit@plt+0x25490> │ │ │ │ @@ -38172,41 +38172,41 @@ │ │ │ │ ldr r7, [pc, #60] @ 323a8 <__cxa_atexit@plt+0x254a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #56] @ 323ac <__cxa_atexit@plt+0x254ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 400274 <__cxa_atexit@plt+0x3f3374> │ │ │ │ + b 3fea04 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 323b0 <__cxa_atexit@plt+0x254b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq r3, [sp], #2672 @ 0xa70 │ │ │ │ - strbteq r3, [sp], #2660 @ 0xa64 │ │ │ │ - strbteq r3, [sp], #2624 @ 0xa40 │ │ │ │ + strbteq r2, [sp], #2672 @ 0xa70 │ │ │ │ + strbteq r2, [sp], #2660 @ 0xa64 │ │ │ │ + strbteq r2, [sp], #2624 @ 0xa40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 323e0 <__cxa_atexit@plt+0x254e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 323e4 <__cxa_atexit@plt+0x254e4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400274 <__cxa_atexit@plt+0x3f3374> │ │ │ │ + b 3fea04 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r3, [sp], #2580 @ 0xa14 │ │ │ │ - strbteq r3, [sp], #2572 @ 0xa0c │ │ │ │ + strbteq r2, [sp], #2580 @ 0xa14 │ │ │ │ + strbteq r2, [sp], #2572 @ 0xa0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 32468 <__cxa_atexit@plt+0x25568> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ @@ -38220,50 +38220,50 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbteq r3, [sp], #2376 @ 0x948 │ │ │ │ - strbteq r3, [sp], #2432 @ 0x980 │ │ │ │ + strbteq r2, [sp], #2376 @ 0x948 │ │ │ │ + strbteq r2, [sp], #2432 @ 0x980 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 324b0 <__cxa_atexit@plt+0x255b0> │ │ │ │ ldr r3, [pc, #48] @ 324c4 <__cxa_atexit@plt+0x255c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r9, [pc, #36] @ 324c8 <__cxa_atexit@plt+0x255c8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r3, [sp], #2252 @ 0x8cc │ │ │ │ - strbteq r3, [sp], #2344 @ 0x928 │ │ │ │ + strbteq r2, [sp], #2252 @ 0x8cc │ │ │ │ + strbteq r2, [sp], #2344 @ 0x928 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 32500 <__cxa_atexit@plt+0x25600> │ │ │ │ ldr r3, [pc, #48] @ 3251c <__cxa_atexit@plt+0x2561c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -38276,15 +38276,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r3, [sp], #2260 @ 0x8d4 │ │ │ │ + strbteq r2, [sp], #2260 @ 0x8d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 32574 <__cxa_atexit@plt+0x25674> │ │ │ │ ldr r2, [pc, #188] @ 325fc <__cxa_atexit@plt+0x256fc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -38302,15 +38302,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 326a0 <__cxa_atexit@plt+0x257a0> │ │ │ │ ldr r3, [pc, #132] @ 32600 <__cxa_atexit@plt+0x25700> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r9, r3, #2 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 325e8 <__cxa_atexit@plt+0x256e8> │ │ │ │ @@ -38325,26 +38325,26 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbteq r3, [sp], #2160 @ 0x870 │ │ │ │ + strbteq r2, [sp], #2160 @ 0x870 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - strbteq r3, [sp], #2072 @ 0x818 │ │ │ │ - streq sl, [r4, #-216]! @ 0xffffff28 │ │ │ │ - strbteq r3, [sp], #2020 @ 0x7e4 │ │ │ │ + strbteq r2, [sp], #2072 @ 0x818 │ │ │ │ + streq r9, [r4, #-224]! @ 0xffffff20 │ │ │ │ + strbteq r2, [sp], #2020 @ 0x7e4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 32634 <__cxa_atexit@plt+0x25734> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -38364,22 +38364,22 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ - strbteq r3, [sp], #1916 @ 0x77c │ │ │ │ - streq sl, [r4, #-60]! @ 0xffffffc4 │ │ │ │ + strbteq r2, [sp], #1916 @ 0x77c │ │ │ │ + streq r9, [r4, #-68]! @ 0xffffffbc │ │ │ │ mov fp, r7 │ │ │ │ ldr r2, [pc, #240] @ 3279c <__cxa_atexit@plt+0x2589c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #236] @ 327a0 <__cxa_atexit@plt+0x258a0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r7, r3, #3 │ │ │ │ @@ -38425,31 +38425,31 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 327a4 <__cxa_atexit@plt+0x258a4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ - strbteq r3, [sp], #1672 @ 0x688 │ │ │ │ - streq r9, [r4, #-3912]! @ 0xfffff0b8 │ │ │ │ - strbteq r3, [sp], #1600 @ 0x640 │ │ │ │ + strbteq r2, [sp], #1672 @ 0x688 │ │ │ │ + streq r8, [r4, #-3920]! @ 0xfffff0b0 │ │ │ │ + strbteq r2, [sp], #1600 @ 0x640 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ sub r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #10 │ │ │ │ bcs 327f4 <__cxa_atexit@plt+0x258f4> │ │ │ │ ldr r3, [pc, #152] @ 32870 <__cxa_atexit@plt+0x25970> │ │ │ │ @@ -38477,36 +38477,36 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 3286c <__cxa_atexit@plt+0x2596c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ - strbteq r3, [sp], #1468 @ 0x5bc │ │ │ │ - streq r9, [r4, #-3704]! @ 0xfffff188 │ │ │ │ - strbteq r3, [sp], #1396 @ 0x574 │ │ │ │ + strbteq r2, [sp], #1468 @ 0x5bc │ │ │ │ + streq r8, [r4, #-3712]! @ 0xfffff180 │ │ │ │ + strbteq r2, [sp], #1396 @ 0x574 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 326a0 <__cxa_atexit@plt+0x257a0> │ │ │ │ - strbteq r3, [sp], #1372 @ 0x55c │ │ │ │ + strbteq r2, [sp], #1372 @ 0x55c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 328f4 <__cxa_atexit@plt+0x259f4> │ │ │ │ @@ -38520,33 +38520,33 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r3, [pc, #28] @ 32918 <__cxa_atexit@plt+0x25a18> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ - strbteq r3, [sp], #1288 @ 0x508 │ │ │ │ - streq r9, [r4, #-3528]! @ 0xfffff238 │ │ │ │ + strbteq r2, [sp], #1288 @ 0x508 │ │ │ │ + streq r8, [r4, #-3536]! @ 0xfffff230 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbteq r3, [sp], #1464 @ 0x5b8 │ │ │ │ + strbteq r2, [sp], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 32938 <__cxa_atexit@plt+0x25a38> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - strbteq r3, [sp], #1448 @ 0x5a8 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + strbteq r2, [sp], #1448 @ 0x5a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32998 <__cxa_atexit@plt+0x25a98> │ │ │ │ @@ -38561,92 +38561,92 @@ │ │ │ │ ldr r2, [pc, #68] @ 329c4 <__cxa_atexit@plt+0x25ac4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b 329a8 <__cxa_atexit@plt+0x25aa8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 329b8 <__cxa_atexit@plt+0x25ab8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [sp], #1344 @ 0x540 │ │ │ │ + strbteq r2, [sp], #1344 @ 0x540 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - ldreq pc, [lr], #2612 @ 0xa34 │ │ │ │ - strbteq r3, [sp], #824 @ 0x338 │ │ │ │ + ldreq pc, [lr], #1844 @ 0x734 │ │ │ │ + strbteq r2, [sp], #824 @ 0x338 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ - strbteq r3, [sp], #1384 @ 0x568 │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ + strbteq r2, [sp], #1384 @ 0x568 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 32a40 <__cxa_atexit@plt+0x25b40> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 32a38 <__cxa_atexit@plt+0x25b38> │ │ │ │ ldr r9, [pc, #52] @ 32a48 <__cxa_atexit@plt+0x25b48> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ 32a4c <__cxa_atexit@plt+0x25b4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 32a50 <__cxa_atexit@plt+0x25b50> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [sp], #1340 @ 0x53c │ │ │ │ - streq r9, [r4, #-3196]! @ 0xfffff384 │ │ │ │ - streq r9, [r4, #-3216]! @ 0xfffff370 │ │ │ │ - strbteq r3, [sp], #1228 @ 0x4cc │ │ │ │ + strbteq r2, [sp], #1340 @ 0x53c │ │ │ │ + streq r8, [r4, #-3204]! @ 0xfffff37c │ │ │ │ + streq r8, [r4, #-3224]! @ 0xfffff368 │ │ │ │ + strbteq r2, [sp], #1228 @ 0x4cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 32ab4 <__cxa_atexit@plt+0x25bb4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 32aac <__cxa_atexit@plt+0x25bac> │ │ │ │ ldr r9, [pc, #52] @ 32abc <__cxa_atexit@plt+0x25bbc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ 32ac0 <__cxa_atexit@plt+0x25bc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 32ac4 <__cxa_atexit@plt+0x25bc4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [sp], #1184 @ 0x4a0 │ │ │ │ - streq r9, [r4, #-3080]! @ 0xfffff3f8 │ │ │ │ - streq r9, [r4, #-3100]! @ 0xfffff3e4 │ │ │ │ - strbteq r3, [sp], #1296 @ 0x510 │ │ │ │ + strbteq r2, [sp], #1184 @ 0x4a0 │ │ │ │ + streq r8, [r4, #-3088]! @ 0xfffff3f0 │ │ │ │ + streq r8, [r4, #-3108]! @ 0xfffff3dc │ │ │ │ + strbteq r2, [sp], #1296 @ 0x510 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 32b7c <__cxa_atexit@plt+0x25c7c> │ │ │ │ ldr r7, [pc, #160] @ 32b8c <__cxa_atexit@plt+0x25c8c> │ │ │ │ @@ -38666,15 +38666,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 32b94 <__cxa_atexit@plt+0x25c94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #108] @ 32b98 <__cxa_atexit@plt+0x25c98> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -38690,20 +38690,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 32b9c <__cxa_atexit@plt+0x25c9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - strbteq r3, [sp], #1020 @ 0x3fc │ │ │ │ - strbteq r3, [sp], #1144 @ 0x478 │ │ │ │ + strbteq r2, [sp], #1020 @ 0x3fc │ │ │ │ + strbteq r2, [sp], #1144 @ 0x478 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - strbteq r3, [sp], #1076 @ 0x434 │ │ │ │ - strbteq r3, [sp], #1064 @ 0x428 │ │ │ │ - strbteq r3, [sp], #1072 @ 0x430 │ │ │ │ + strbteq r2, [sp], #1076 @ 0x434 │ │ │ │ + strbteq r2, [sp], #1064 @ 0x428 │ │ │ │ + strbteq r2, [sp], #1072 @ 0x430 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 32c20 <__cxa_atexit@plt+0x25d20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -38713,59 +38713,59 @@ │ │ │ │ ldr r3, [pc, #68] @ 32c24 <__cxa_atexit@plt+0x25d24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [pc, #60] @ 32c28 <__cxa_atexit@plt+0x25d28> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 32c2c <__cxa_atexit@plt+0x25d2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #32] @ 32c30 <__cxa_atexit@plt+0x25d30> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #24] @ 32c34 <__cxa_atexit@plt+0x25d34> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbteq r3, [sp], #828 @ 0x33c │ │ │ │ + strbteq r2, [sp], #828 @ 0x33c │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - strbteq r3, [sp], #908 @ 0x38c │ │ │ │ - strbteq r3, [sp], #896 @ 0x380 │ │ │ │ - strbteq r3, [sp], #932 @ 0x3a4 │ │ │ │ + strbteq r2, [sp], #908 @ 0x38c │ │ │ │ + strbteq r2, [sp], #896 @ 0x380 │ │ │ │ + strbteq r2, [sp], #932 @ 0x3a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 32c70 <__cxa_atexit@plt+0x25d70> │ │ │ │ ldr r3, [pc, #68] @ 32c9c <__cxa_atexit@plt+0x25d9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [pc, #60] @ 32ca0 <__cxa_atexit@plt+0x25da0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r3, [pc, #24] @ 32c90 <__cxa_atexit@plt+0x25d90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #20] @ 32c94 <__cxa_atexit@plt+0x25d94> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #12] @ 32c98 <__cxa_atexit@plt+0x25d98> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbteq r3, [sp], #796 @ 0x31c │ │ │ │ - strbteq r3, [sp], #784 @ 0x310 │ │ │ │ + strbteq r2, [sp], #796 @ 0x31c │ │ │ │ + strbteq r2, [sp], #784 @ 0x310 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq r3, [sp], #708 @ 0x2c4 │ │ │ │ - strbteq r3, [sp], #804 @ 0x324 │ │ │ │ + strbteq r2, [sp], #708 @ 0x2c4 │ │ │ │ + strbteq r2, [sp], #804 @ 0x324 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 32cd4 <__cxa_atexit@plt+0x25dd4> │ │ │ │ ldr r7, [pc, #52] @ 32cf8 <__cxa_atexit@plt+0x25df8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -38775,36 +38775,36 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 32cf0 <__cxa_atexit@plt+0x25df0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #12] @ 32cf4 <__cxa_atexit@plt+0x25df4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r3, [sp], #616 @ 0x268 │ │ │ │ - strbteq r3, [sp], #632 @ 0x278 │ │ │ │ - strbteq r3, [sp], #620 @ 0x26c │ │ │ │ - strbteq r3, [sp], #676 @ 0x2a4 │ │ │ │ + strbteq r2, [sp], #616 @ 0x268 │ │ │ │ + strbteq r2, [sp], #632 @ 0x278 │ │ │ │ + strbteq r2, [sp], #620 @ 0x26c │ │ │ │ + strbteq r2, [sp], #676 @ 0x2a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 32d38 <__cxa_atexit@plt+0x25e38> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 32d3c <__cxa_atexit@plt+0x25e3c> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [sp], #592 @ 0x250 │ │ │ │ - strbteq r3, [sp], #604 @ 0x25c │ │ │ │ - strbteq r3, [sp], #628 @ 0x274 │ │ │ │ + strbteq r2, [sp], #592 @ 0x250 │ │ │ │ + strbteq r2, [sp], #604 @ 0x25c │ │ │ │ + strbteq r2, [sp], #628 @ 0x274 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 32d70 <__cxa_atexit@plt+0x25e70> │ │ │ │ ldr r7, [pc, #60] @ 32d9c <__cxa_atexit@plt+0x25e9c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -38817,34 +38817,34 @@ │ │ │ │ ldr r7, [pc, #20] @ 32d94 <__cxa_atexit@plt+0x25e94> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #12] @ 32d98 <__cxa_atexit@plt+0x25e98> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r3, [sp], #524 @ 0x20c │ │ │ │ - strbteq r3, [sp], #512 @ 0x200 │ │ │ │ - strbteq r3, [sp], #476 @ 0x1dc │ │ │ │ - strbteq r3, [sp], #464 @ 0x1d0 │ │ │ │ - strbteq r3, [sp], #512 @ 0x200 │ │ │ │ + strbteq r2, [sp], #524 @ 0x20c │ │ │ │ + strbteq r2, [sp], #512 @ 0x200 │ │ │ │ + strbteq r2, [sp], #476 @ 0x1dc │ │ │ │ + strbteq r2, [sp], #464 @ 0x1d0 │ │ │ │ + strbteq r2, [sp], #512 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 32ddc <__cxa_atexit@plt+0x25edc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 32de0 <__cxa_atexit@plt+0x25ee0> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [sp], #428 @ 0x1ac │ │ │ │ - strbteq r3, [sp], #440 @ 0x1b8 │ │ │ │ + strbteq r2, [sp], #428 @ 0x1ac │ │ │ │ + strbteq r2, [sp], #440 @ 0x1b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 32e50 <__cxa_atexit@plt+0x25f50> │ │ │ │ ldr r3, [pc, #92] @ 32e60 <__cxa_atexit@plt+0x25f60> │ │ │ │ @@ -38869,51 +38869,51 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 32e68 <__cxa_atexit@plt+0x25f68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - streq r9, [r4, #-2200]! @ 0xfffff768 │ │ │ │ - strbteq r3, [sp], #428 @ 0x1ac │ │ │ │ - streq r9, [r4, #-2244]! @ 0xfffff73c │ │ │ │ + streq r8, [r4, #-2208]! @ 0xfffff760 │ │ │ │ + strbteq r2, [sp], #428 @ 0x1ac │ │ │ │ + streq r8, [r4, #-2252]! @ 0xfffff734 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 32ea0 <__cxa_atexit@plt+0x25fa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 32ea4 <__cxa_atexit@plt+0x25fa4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #46 @ 0x2e │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - streq r9, [r4, #-2112]! @ 0xfffff7c0 │ │ │ │ - streq r9, [r4, #-2180]! @ 0xfffff77c │ │ │ │ - strbteq r3, [sp], #464 @ 0x1d0 │ │ │ │ + streq r8, [r4, #-2120]! @ 0xfffff7b8 │ │ │ │ + streq r8, [r4, #-2188]! @ 0xfffff774 │ │ │ │ + strbteq r2, [sp], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32ee4 <__cxa_atexit@plt+0x25fe4> │ │ │ │ ldr r2, [pc, #36] @ 32eec <__cxa_atexit@plt+0x25fec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 32ef0 <__cxa_atexit@plt+0x25ff0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [sp], #440 @ 0x1b8 │ │ │ │ - streq r9, [r4, #-1996]! @ 0xfffff834 │ │ │ │ - strbteq r3, [sp], #384 @ 0x180 │ │ │ │ + strbteq r2, [sp], #440 @ 0x1b8 │ │ │ │ + streq r8, [r4, #-2004]! @ 0xfffff82c │ │ │ │ + strbteq r2, [sp], #384 @ 0x180 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -38932,36 +38932,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 32f64 <__cxa_atexit@plt+0x26064> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq r9, [r4, #-2264]! @ 0xfffff728 │ │ │ │ - strbteq r3, [sp], #340 @ 0x154 │ │ │ │ - strbteq r3, [sp], #240 @ 0xf0 │ │ │ │ + streq r8, [r4, #-2272]! @ 0xfffff720 │ │ │ │ + strbteq r2, [sp], #340 @ 0x154 │ │ │ │ + strbteq r2, [sp], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32fa4 <__cxa_atexit@plt+0x260a4> │ │ │ │ ldr r2, [pc, #36] @ 32fac <__cxa_atexit@plt+0x260ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 32fb0 <__cxa_atexit@plt+0x260b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [sp], #216 @ 0xd8 │ │ │ │ - streq r9, [r4, #-1804]! @ 0xfffff8f4 │ │ │ │ - strbteq r3, [sp], #160 @ 0xa0 │ │ │ │ + strbteq r2, [sp], #216 @ 0xd8 │ │ │ │ + streq r8, [r4, #-1812]! @ 0xfffff8ec │ │ │ │ + strbteq r2, [sp], #160 @ 0xa0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -38980,36 +38980,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 33024 <__cxa_atexit@plt+0x26124> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq r9, [r4, #-2072]! @ 0xfffff7e8 │ │ │ │ - strbteq r3, [sp], #220 @ 0xdc │ │ │ │ - strbteq r2, [sp], #4092 @ 0xffc │ │ │ │ + streq r8, [r4, #-2080]! @ 0xfffff7e0 │ │ │ │ + strbteq r2, [sp], #220 @ 0xdc │ │ │ │ + strbteq r1, [sp], #4092 @ 0xffc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33064 <__cxa_atexit@plt+0x26164> │ │ │ │ ldr r2, [pc, #36] @ 3306c <__cxa_atexit@plt+0x2616c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 33070 <__cxa_atexit@plt+0x26170> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r2, [sp], #4068 @ 0xfe4 │ │ │ │ - streq r9, [r4, #-1612]! @ 0xfffff9b4 │ │ │ │ - strbteq r2, [sp], #4012 @ 0xfac │ │ │ │ + strbteq r1, [sp], #4068 @ 0xfe4 │ │ │ │ + streq r8, [r4, #-1620]! @ 0xfffff9ac │ │ │ │ + strbteq r1, [sp], #4012 @ 0xfac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -39028,25 +39028,25 @@ │ │ │ │ ldr r7, [pc, #24] @ 330e4 <__cxa_atexit@plt+0x261e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq r9, [r4, #-1880]! @ 0xfffff8a8 │ │ │ │ - strbteq r3, [sp], #100 @ 0x64 │ │ │ │ + streq r8, [r4, #-1888]! @ 0xfffff8a0 │ │ │ │ + strbteq r2, [sp], #100 @ 0x64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 33108 <__cxa_atexit@plt+0x26208> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - streq r9, [r4, #-1576]! @ 0xfffff9d8 │ │ │ │ + streq r8, [r4, #-1584]! @ 0xfffff9d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -39059,17 +39059,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 33160 <__cxa_atexit@plt+0x26260> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r9, [r4, #-1740]! @ 0xfffff934 │ │ │ │ - strbteq r3, [sp], #156 @ 0x9c │ │ │ │ - strbteq r3, [sp], #320 @ 0x140 │ │ │ │ + streq r8, [r4, #-1748]! @ 0xfffff92c │ │ │ │ + strbteq r2, [sp], #156 @ 0x9c │ │ │ │ + strbteq r2, [sp], #320 @ 0x140 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 331c0 <__cxa_atexit@plt+0x262c0> │ │ │ │ ldr r2, [pc, #68] @ 331c8 <__cxa_atexit@plt+0x262c8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -39080,30 +39080,30 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 331b4 <__cxa_atexit@plt+0x262b4> │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 6ebe10 <__cxa_atexit@plt+0x6def10> │ │ │ │ + b 15333f0 <__cxa_atexit@plt+0x15264f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r9, [r4, #-1292]! @ 0xfffffaf4 │ │ │ │ - strbteq r3, [sp], #212 @ 0xd4 │ │ │ │ + streq r8, [r4, #-1300]! @ 0xfffffaec │ │ │ │ + strbteq r2, [sp], #212 @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 6ebe10 <__cxa_atexit@plt+0x6def10> │ │ │ │ - strbteq r3, [sp], #172 @ 0xac │ │ │ │ + b 15333f0 <__cxa_atexit@plt+0x15264f0> │ │ │ │ + strbteq r2, [sp], #172 @ 0xac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3325c <__cxa_atexit@plt+0x2635c> │ │ │ │ ldr r1, [pc, #88] @ 33268 <__cxa_atexit@plt+0x26368> │ │ │ │ @@ -39119,35 +39119,35 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, #0 │ │ │ │ - b 99cbc8 <__cxa_atexit@plt+0x98fcc8> │ │ │ │ + b 17e3ea0 <__cxa_atexit@plt+0x17d6fa0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - streq r9, [r4, #-1144]! @ 0xfffffb88 │ │ │ │ - strbteq r3, [sp], #40 @ 0x28 │ │ │ │ + streq r8, [r4, #-1152]! @ 0xfffffb80 │ │ │ │ + strbteq r2, [sp], #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ - b 99cbc8 <__cxa_atexit@plt+0x98fcc8> │ │ │ │ - strbteq r2, [sp], #4056 @ 0xfd8 │ │ │ │ + b 17e3ea0 <__cxa_atexit@plt+0x17d6fa0> │ │ │ │ + strbteq r1, [sp], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 332e4 <__cxa_atexit@plt+0x263e4> │ │ │ │ ldr r2, [pc, #48] @ 332f0 <__cxa_atexit@plt+0x263f0> │ │ │ │ @@ -39156,22 +39156,22 @@ │ │ │ │ ldr r3, [pc, #40] @ 332f4 <__cxa_atexit@plt+0x263f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 332f8 <__cxa_atexit@plt+0x263f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 40036c <__cxa_atexit@plt+0x3f346c> │ │ │ │ + b 3feb14 <__cxa_atexit@plt+0x3f1c14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r9, [r4, #-988]! @ 0xfffffc24 │ │ │ │ - streq r9, [r4, #-1188]! @ 0xfffffb5c │ │ │ │ - streq r9, [r4, #-1324]! @ 0xfffffad4 │ │ │ │ - strbteq r2, [sp], #3960 @ 0xf78 │ │ │ │ + streq r8, [r4, #-996]! @ 0xfffffc1c │ │ │ │ + streq r8, [r4, #-1196]! @ 0xfffffb54 │ │ │ │ + streq r8, [r4, #-1332]! @ 0xfffffacc │ │ │ │ + strbteq r1, [sp], #3960 @ 0xf78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 33344 <__cxa_atexit@plt+0x26444> │ │ │ │ ldr r2, [pc, #48] @ 33350 <__cxa_atexit@plt+0x26450> │ │ │ │ @@ -39180,22 +39180,22 @@ │ │ │ │ ldr r3, [pc, #40] @ 33354 <__cxa_atexit@plt+0x26454> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 33358 <__cxa_atexit@plt+0x26458> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 40036c <__cxa_atexit@plt+0x3f346c> │ │ │ │ + b 3feb14 <__cxa_atexit@plt+0x3f1c14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r9, [r4, #-892]! @ 0xfffffc84 │ │ │ │ - streq r9, [r4, #-1092]! @ 0xfffffbbc │ │ │ │ - streq r9, [r4, #-1228]! @ 0xfffffb34 │ │ │ │ - strbteq r2, [sp], #3888 @ 0xf30 │ │ │ │ + streq r8, [r4, #-900]! @ 0xfffffc7c │ │ │ │ + streq r8, [r4, #-1100]! @ 0xfffffbb4 │ │ │ │ + streq r8, [r4, #-1236]! @ 0xfffffb2c │ │ │ │ + strbteq r1, [sp], #3888 @ 0xf30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 333a4 <__cxa_atexit@plt+0x264a4> │ │ │ │ ldr r2, [pc, #48] @ 333b0 <__cxa_atexit@plt+0x264b0> │ │ │ │ @@ -39204,22 +39204,22 @@ │ │ │ │ ldr r3, [pc, #40] @ 333b4 <__cxa_atexit@plt+0x264b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 333b8 <__cxa_atexit@plt+0x264b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 40036c <__cxa_atexit@plt+0x3f346c> │ │ │ │ + b 3feb14 <__cxa_atexit@plt+0x3f1c14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r9, [r4, #-796]! @ 0xfffffce4 │ │ │ │ - streq r9, [r4, #-1036]! @ 0xfffffbf4 │ │ │ │ - streq r9, [r4, #-1132]! @ 0xfffffb94 │ │ │ │ - strbteq r2, [sp], #3780 @ 0xec4 │ │ │ │ + streq r8, [r4, #-804]! @ 0xfffffcdc │ │ │ │ + streq r8, [r4, #-1044]! @ 0xfffffbec │ │ │ │ + streq r8, [r4, #-1140]! @ 0xfffffb8c │ │ │ │ + strbteq r1, [sp], #3780 @ 0xec4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 33404 <__cxa_atexit@plt+0x26504> │ │ │ │ ldr r2, [pc, #48] @ 33410 <__cxa_atexit@plt+0x26510> │ │ │ │ @@ -39228,22 +39228,22 @@ │ │ │ │ ldr r3, [pc, #40] @ 33414 <__cxa_atexit@plt+0x26514> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 33418 <__cxa_atexit@plt+0x26518> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 40036c <__cxa_atexit@plt+0x3f346c> │ │ │ │ + b 3feb14 <__cxa_atexit@plt+0x3f1c14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r9, [r4, #-700]! @ 0xfffffd44 │ │ │ │ - streq r9, [r4, #-1052]! @ 0xfffffbe4 │ │ │ │ - streq r9, [r4, #-1036]! @ 0xfffffbf4 │ │ │ │ - strbteq r2, [sp], #3672 @ 0xe58 │ │ │ │ + streq r8, [r4, #-708]! @ 0xfffffd3c │ │ │ │ + streq r8, [r4, #-1060]! @ 0xfffffbdc │ │ │ │ + streq r8, [r4, #-1044]! @ 0xfffffbec │ │ │ │ + strbteq r1, [sp], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 33464 <__cxa_atexit@plt+0x26564> │ │ │ │ ldr r2, [pc, #48] @ 33470 <__cxa_atexit@plt+0x26570> │ │ │ │ @@ -39252,22 +39252,22 @@ │ │ │ │ ldr r3, [pc, #40] @ 33474 <__cxa_atexit@plt+0x26574> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 33478 <__cxa_atexit@plt+0x26578> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 40036c <__cxa_atexit@plt+0x3f346c> │ │ │ │ + b 3feb14 <__cxa_atexit@plt+0x3f1c14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r9, [r4, #-604]! @ 0xfffffda4 │ │ │ │ - streq r9, [r4, #-804]! @ 0xfffffcdc │ │ │ │ - streq r9, [r4, #-940]! @ 0xfffffc54 │ │ │ │ - strbteq r2, [sp], #3560 @ 0xde8 │ │ │ │ + streq r8, [r4, #-612]! @ 0xfffffd9c │ │ │ │ + streq r8, [r4, #-812]! @ 0xfffffcd4 │ │ │ │ + streq r8, [r4, #-948]! @ 0xfffffc4c │ │ │ │ + strbteq r1, [sp], #3560 @ 0xde8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 334c4 <__cxa_atexit@plt+0x265c4> │ │ │ │ ldr r2, [pc, #48] @ 334d0 <__cxa_atexit@plt+0x265d0> │ │ │ │ @@ -39276,42 +39276,42 @@ │ │ │ │ ldr r3, [pc, #40] @ 334d4 <__cxa_atexit@plt+0x265d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 334d8 <__cxa_atexit@plt+0x265d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 400374 <__cxa_atexit@plt+0x3f3474> │ │ │ │ + b 3feb1c <__cxa_atexit@plt+0x3f1c1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r9, [r4, #-508]! @ 0xfffffe04 │ │ │ │ - streq r9, [r4, #-864]! @ 0xfffffca0 │ │ │ │ - streq r9, [r4, #-520]! @ 0xfffffdf8 │ │ │ │ + streq r8, [r4, #-516]! @ 0xfffffdfc │ │ │ │ + streq r8, [r4, #-872]! @ 0xfffffc98 │ │ │ │ + streq r8, [r4, #-528]! @ 0xfffffdf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 334f4 <__cxa_atexit@plt+0x265f4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ - ldreq lr, [lr], #3544 @ 0xdd8 │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ + ldreq lr, [lr], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 33530 <__cxa_atexit@plt+0x26630> │ │ │ │ ldr r3, [pc, #36] @ 33540 <__cxa_atexit@plt+0x26640> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -39332,25 +39332,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 335c8 <__cxa_atexit@plt+0x266c8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - streq r9, [r4, #-288]! @ 0xfffffee0 │ │ │ │ - ldreq lr, [lr], #3387 @ 0xd3b │ │ │ │ + streq r8, [r4, #-296]! @ 0xfffffed8 │ │ │ │ + ldreq lr, [lr], #2619 @ 0xa3b │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33654 <__cxa_atexit@plt+0x26754> │ │ │ │ ldr r6, [pc, #132] @ 33670 <__cxa_atexit@plt+0x26770> │ │ │ │ @@ -39372,26 +39372,26 @@ │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r8, #0 │ │ │ │ - b 40037c <__cxa_atexit@plt+0x3f347c> │ │ │ │ + b 3feb24 <__cxa_atexit@plt+0x3f1c24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -39403,18 +39403,18 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, #0 │ │ │ │ - b 40037c <__cxa_atexit@plt+0x3f347c> │ │ │ │ + b 3feb24 <__cxa_atexit@plt+0x3f1c24> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33738 <__cxa_atexit@plt+0x26838> │ │ │ │ @@ -39433,25 +39433,25 @@ │ │ │ │ ldr r8, [pc, #60] @ 3375c <__cxa_atexit@plt+0x2685c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - streq r8, [r4, #-3988]! @ 0xfffff06c │ │ │ │ - ldreq lr, [lr], #3007 @ 0xbbf │ │ │ │ + streq r7, [r4, #-3996]! @ 0xfffff064 │ │ │ │ + ldreq lr, [lr], #2239 @ 0x8bf │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 337a8 <__cxa_atexit@plt+0x268a8> │ │ │ │ @@ -39461,15 +39461,15 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -39488,21 +39488,21 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq lr, [lr], #2813 @ 0xafd │ │ │ │ + ldreq lr, [lr], #2045 @ 0x7fd │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -39517,21 +39517,21 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - ldreq lr, [lr], #2697 @ 0xa89 │ │ │ │ + ldreq lr, [lr], #1929 @ 0x789 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -39546,21 +39546,21 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - ldreq lr, [lr], #2581 @ 0xa15 │ │ │ │ + ldreq lr, [lr], #1813 @ 0x715 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 339c8 <__cxa_atexit@plt+0x26ac8> │ │ │ │ ldr r6, [pc, #176] @ 339e4 <__cxa_atexit@plt+0x26ae4> │ │ │ │ @@ -39583,41 +39583,41 @@ │ │ │ │ ldr r0, [pc, #112] @ 339e8 <__cxa_atexit@plt+0x26ae8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str lr, [r9, #12] │ │ │ │ ldr r8, [pc, #96] @ 339ec <__cxa_atexit@plt+0x26aec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 339d4 <__cxa_atexit@plt+0x26ad4> │ │ │ │ ldr r0, [pc, #64] @ 339f0 <__cxa_atexit@plt+0x26af0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str lr, [r9, #12] │ │ │ │ ldr r8, [pc, #48] @ 339f4 <__cxa_atexit@plt+0x26af4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - streq r8, [r4, #-3716]! @ 0xfffff17c │ │ │ │ + streq r7, [r4, #-3724]! @ 0xfffff174 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - streq r8, [r4, #-3664]! @ 0xfffff1b0 │ │ │ │ + streq r7, [r4, #-3672]! @ 0xfffff1a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -39630,33 +39630,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r8, [pc, #64] @ 33a88 <__cxa_atexit@plt+0x26b88> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ cmp r1, r6 │ │ │ │ bcc 33a78 <__cxa_atexit@plt+0x26b78> │ │ │ │ ldr r1, [pc, #48] @ 33a8c <__cxa_atexit@plt+0x26b8c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r8, [pc, #28] @ 33a90 <__cxa_atexit@plt+0x26b90> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - streq r8, [r4, #-3528]! @ 0xfffff238 │ │ │ │ + streq r7, [r4, #-3536]! @ 0xfffff230 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - streq r8, [r4, #-3488]! @ 0xfffff260 │ │ │ │ + streq r7, [r4, #-3496]! @ 0xfffff258 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33afc <__cxa_atexit@plt+0x26bfc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -39674,25 +39674,25 @@ │ │ │ │ ldr r8, [pc, #60] @ 33b20 <__cxa_atexit@plt+0x26c20> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - streq r8, [r4, #-3024]! @ 0xfffff430 │ │ │ │ - ldreq lr, [lr], #1839 @ 0x72f │ │ │ │ + streq r7, [r4, #-3032]! @ 0xfffff428 │ │ │ │ + ldreq lr, [lr], #1071 @ 0x42f │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33bb0 <__cxa_atexit@plt+0x26cb0> │ │ │ │ ldr r6, [pc, #136] @ 33bcc <__cxa_atexit@plt+0x26ccc> │ │ │ │ @@ -39715,26 +39715,26 @@ │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add lr, sl, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ mov r8, #0 │ │ │ │ - b 40037c <__cxa_atexit@plt+0x3f347c> │ │ │ │ + b 3feb24 <__cxa_atexit@plt+0x3f1c24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -39747,18 +39747,18 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add lr, sl, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, #0 │ │ │ │ - b 40037c <__cxa_atexit@plt+0x3f347c> │ │ │ │ + b 3feb24 <__cxa_atexit@plt+0x3f1c24> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33ca0 <__cxa_atexit@plt+0x26da0> │ │ │ │ @@ -39779,25 +39779,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - streq r8, [r4, #-2612]! @ 0xfffff5cc │ │ │ │ - ldreq lr, [lr], #1445 @ 0x5a5 │ │ │ │ + streq r7, [r4, #-2620]! @ 0xfffff5c4 │ │ │ │ + ldreq lr, [lr], #677 @ 0x2a5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 33d14 <__cxa_atexit@plt+0x26e14> │ │ │ │ @@ -39808,15 +39808,15 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -39841,25 +39841,25 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ ldr r8, [pc, #56] @ 33dbc <__cxa_atexit@plt+0x26ebc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl} │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b 33da8 <__cxa_atexit@plt+0x26ea8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - streq r8, [r4, #-2360]! @ 0xfffff6c8 │ │ │ │ - ldreq lr, [lr], #1201 @ 0x4b1 │ │ │ │ + streq r7, [r4, #-2368]! @ 0xfffff6c0 │ │ │ │ + ldreq lr, [lr], #433 @ 0x1b1 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 33e10 <__cxa_atexit@plt+0x26f10> │ │ │ │ @@ -39871,15 +39871,15 @@ │ │ │ │ ldm r9, {r0, r3, r9} │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str lr, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ add lr, r8, #16 │ │ │ │ stm lr, {r0, r3, r9} │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -39904,25 +39904,25 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ ldr r8, [pc, #56] @ 33eb8 <__cxa_atexit@plt+0x26fb8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl, ip} │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b 33ea4 <__cxa_atexit@plt+0x26fa4> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - streq r8, [r4, #-2108]! @ 0xfffff7c4 │ │ │ │ - ldreq lr, [lr], #964 @ 0x3c4 │ │ │ │ + streq r7, [r4, #-2116]! @ 0xfffff7bc │ │ │ │ + ldreq lr, [lr], #196 @ 0xc4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 33f14 <__cxa_atexit@plt+0x27014> │ │ │ │ @@ -39936,15 +39936,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ add r0, r8, #16 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r8, #28] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -39969,25 +39969,25 @@ │ │ │ │ str r8, [r9, #4]! │ │ │ │ ldr r8, [pc, #56] @ 33fbc <__cxa_atexit@plt+0x270bc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r1, r9, #16 │ │ │ │ stm r1, {r0, r2, sl, ip, lr} │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b 33fa8 <__cxa_atexit@plt+0x270a8> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - streq r8, [r4, #-1848]! @ 0xfffff8c8 │ │ │ │ - ldreq lr, [lr], #719 @ 0x2cf │ │ │ │ + streq r7, [r4, #-1856]! @ 0xfffff8c0 │ │ │ │ + ldreq sp, [lr], #4047 @ 0xfcf │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 34020 <__cxa_atexit@plt+0x27120> │ │ │ │ @@ -40003,15 +40003,15 @@ │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ add r0, r8, #16 │ │ │ │ stm r0, {r1, ip, lr} │ │ │ │ str r9, [r8, #28] │ │ │ │ str sl, [r8, #32] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -40040,25 +40040,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r1, r9, #16 │ │ │ │ stm r1, {r0, r2, sl, ip, lr} │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b 340c4 <__cxa_atexit@plt+0x271c4> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - streq r8, [r4, #-1580]! @ 0xfffff9d4 │ │ │ │ - ldreq lr, [lr], #463 @ 0x1cf │ │ │ │ + streq r7, [r4, #-1588]! @ 0xfffff9cc │ │ │ │ + ldreq sp, [lr], #3791 @ 0xecf │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3414c <__cxa_atexit@plt+0x2724c> │ │ │ │ @@ -40078,15 +40078,15 @@ │ │ │ │ str r2, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ str r0, [r8, #20] │ │ │ │ str fp, [r8, #24] │ │ │ │ add lr, r8, #28 │ │ │ │ stm lr, {r9, sl, ip} │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -40122,25 +40122,25 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl, ip} │ │ │ │ str r4, [r9, #32] │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ mov r4, r6 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b 3420c <__cxa_atexit@plt+0x2730c> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r8, [r4, #-1288]! @ 0xfffffaf8 │ │ │ │ + streq r7, [r4, #-1296]! @ 0xfffffaf0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - ldreq lr, [lr], #161 @ 0xa1 │ │ │ │ + ldreq sp, [lr], #3489 @ 0xda1 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -40162,15 +40162,15 @@ │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ add r0, r8, #16 │ │ │ │ stm r0, {r1, r5, fp} │ │ │ │ add r0, r8, #28 │ │ │ │ stm r0, {r9, sl, ip, lr} │ │ │ │ ldm sp, {r5, fp} │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ andeq r0, r0, sl │ │ │ │ @@ -40207,26 +40207,26 @@ │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl, ip} │ │ │ │ str r4, [r9, #32] │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ ldm sp, {r4, r6, fp} │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b 34360 <__cxa_atexit@plt+0x27460> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r8, [r4, #-948]! @ 0xfffffc4c │ │ │ │ + streq r7, [r4, #-956]! @ 0xfffffc44 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - ldreq sp, [lr], #3930 @ 0xf5a │ │ │ │ - strbteq r1, [sp], #3776 @ 0xec0 │ │ │ │ + ldreq sp, [lr], #3162 @ 0xc5a │ │ │ │ + strbteq r0, [sp], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3442c <__cxa_atexit@plt+0x2752c> │ │ │ │ @@ -40262,22 +40262,22 @@ │ │ │ │ str r5, [sl, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #40] @ 34440 <__cxa_atexit@plt+0x27540> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ add fp, sp, #12 │ │ │ │ ldm fp, {r5, r9, fp} │ │ │ │ - b 400204 <__cxa_atexit@plt+0x3f3304> │ │ │ │ + b 3fe98c <__cxa_atexit@plt+0x3f1a8c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - streq r8, [r4, #-740]! @ 0xfffffd1c │ │ │ │ - strbteq r1, [sp], #3572 @ 0xdf4 │ │ │ │ + streq r7, [r4, #-748]! @ 0xfffffd14 │ │ │ │ + strbteq r0, [sp], #3572 @ 0xdf4 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 34500 <__cxa_atexit@plt+0x27600> │ │ │ │ @@ -40315,26 +40315,26 @@ │ │ │ │ str r0, [r9, #12] │ │ │ │ str r5, [r9, #16] │ │ │ │ add lr, r9, #20 │ │ │ │ stm lr, {r2, sl, ip} │ │ │ │ str r4, [r9, #32] │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ ldmib sp, {r4, r5, fp} │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b 34510 <__cxa_atexit@plt+0x27610> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r8, [r4, #-544]! @ 0xfffffde0 │ │ │ │ + streq r7, [r4, #-552]! @ 0xfffffdd8 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - ldreq sp, [lr], #3522 @ 0xdc2 │ │ │ │ - strbteq r1, [sp], #3356 @ 0xd1c │ │ │ │ + ldreq sp, [lr], #2754 @ 0xac2 │ │ │ │ + strbteq r0, [sp], #3356 @ 0xd1c │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 34608 <__cxa_atexit@plt+0x27708> │ │ │ │ @@ -40381,27 +40381,27 @@ │ │ │ │ str r0, [r3, #52] @ 0x34 │ │ │ │ str lr, [r3, #56] @ 0x38 │ │ │ │ str r3, [r3, #60] @ 0x3c │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ add fp, sp, #12 │ │ │ │ ldm fp, {r4, r8, fp} │ │ │ │ - b 40027c <__cxa_atexit@plt+0x3f337c> │ │ │ │ + b 3fea0c <__cxa_atexit@plt+0x3f1b0c> │ │ │ │ mov r6, r3 │ │ │ │ b 34618 <__cxa_atexit@plt+0x27718> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - streq r8, [r4, #-308]! @ 0xfffffecc │ │ │ │ - streq r8, [r4, #-372]! @ 0xfffffe8c │ │ │ │ - streq r8, [r4, #-184]! @ 0xffffff48 │ │ │ │ - strbteq r1, [sp], #3088 @ 0xc10 │ │ │ │ + streq r7, [r4, #-316]! @ 0xfffffec4 │ │ │ │ + streq r7, [r4, #-380]! @ 0xfffffe84 │ │ │ │ + streq r7, [r4, #-192]! @ 0xffffff40 │ │ │ │ + strbteq r0, [sp], #3088 @ 0xc10 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 34728 <__cxa_atexit@plt+0x27828> │ │ │ │ @@ -40453,28 +40453,28 @@ │ │ │ │ str r3, [r3, #64] @ 0x40 │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr r8, [pc, #52] @ 34754 <__cxa_atexit@plt+0x27854> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r3 │ │ │ │ b 34738 <__cxa_atexit@plt+0x27838> │ │ │ │ mov r5, #68 @ 0x44 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - streq r8, [r4, #-40]! @ 0xffffffd8 │ │ │ │ - streq r8, [r4, #-104]! @ 0xffffff98 │ │ │ │ - streq r7, [r4, #-4000]! @ 0xfffff060 │ │ │ │ - ldreq sp, [lr], #2949 @ 0xb85 │ │ │ │ - strbteq r1, [sp], #2812 @ 0xafc │ │ │ │ + streq r7, [r4, #-48]! @ 0xffffffd0 │ │ │ │ + streq r7, [r4, #-112]! @ 0xffffff90 │ │ │ │ + streq r6, [r4, #-4008]! @ 0xfffff058 │ │ │ │ + ldreq sp, [lr], #2181 @ 0x885 │ │ │ │ + strbteq r0, [sp], #2812 @ 0xafc │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 34814 <__cxa_atexit@plt+0x27914> │ │ │ │ @@ -40512,21 +40512,21 @@ │ │ │ │ stm lr, {r2, r3, r8, ip} │ │ │ │ str r5, [sl, #32] │ │ │ │ str fp, [sl, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r8, #0 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 4de880 <__cxa_atexit@plt+0x4d1980> │ │ │ │ + b 1325390 <__cxa_atexit@plt+0x1318490> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - strbteq r1, [sp], #2600 @ 0xa28 │ │ │ │ + strbteq r0, [sp], #2600 @ 0xa28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -40567,22 +40567,22 @@ │ │ │ │ ldr r0, [sp] │ │ │ │ add r1, r9, #24 │ │ │ │ stm r1, {r0, sl, ip} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r0, [r9, #36] @ 0x24 │ │ │ │ mov r8, lr │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - ldreq sp, [lr], #2559 @ 0x9ff │ │ │ │ - strbteq r1, [sp], #2380 @ 0x94c │ │ │ │ + ldreq sp, [lr], #1791 @ 0x6ff │ │ │ │ + strbteq r0, [sp], #2380 @ 0x94c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 34970 <__cxa_atexit@plt+0x27a70> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -40607,18 +40607,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r7, [r4, #-3424]! @ 0xfffff2a0 │ │ │ │ - streq r7, [r4, #-3792]! @ 0xfffff130 │ │ │ │ - streq r7, [r4, #-3396]! @ 0xfffff2bc │ │ │ │ - strbteq r1, [sp], #2232 @ 0x8b8 │ │ │ │ + streq r6, [r4, #-3432]! @ 0xfffff298 │ │ │ │ + streq r6, [r4, #-3800]! @ 0xfffff128 │ │ │ │ + streq r6, [r4, #-3404]! @ 0xfffff2b4 │ │ │ │ + strbteq r0, [sp], #2232 @ 0x8b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -40641,16 +40641,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - streq r7, [r4, #-3664]! @ 0xfffff1b0 │ │ │ │ - streq r7, [r4, #-3260]! @ 0xfffff344 │ │ │ │ + streq r6, [r4, #-3672]! @ 0xfffff1a8 │ │ │ │ + streq r6, [r4, #-3268]! @ 0xfffff33c │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #172 @ 0xac │ │ │ │ cmp r7, r2 │ │ │ │ bcc 34bd8 <__cxa_atexit@plt+0x27cd8> │ │ │ │ @@ -40772,16 +40772,16 @@ │ │ │ │ @ instruction: 0xffffe7bc │ │ │ │ @ instruction: 0xffffe810 │ │ │ │ @ instruction: 0xffffe860 │ │ │ │ @ instruction: 0xffffe8a8 │ │ │ │ @ instruction: 0xffffe8f4 │ │ │ │ @ instruction: 0xffffe940 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - strbteq r1, [sp], #1752 @ 0x6d8 │ │ │ │ - strbteq r1, [sp], #1672 @ 0x688 │ │ │ │ + strbteq r0, [sp], #1752 @ 0x6d8 │ │ │ │ + strbteq r0, [sp], #1672 @ 0x688 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 34c94 <__cxa_atexit@plt+0x27d94> │ │ │ │ ldr r3, [pc, #92] @ 34ca4 <__cxa_atexit@plt+0x27da4> │ │ │ │ @@ -40807,16 +40807,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 34cac <__cxa_atexit@plt+0x27dac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbteq r1, [sp], #1600 @ 0x640 │ │ │ │ - strbteq r1, [sp], #1536 @ 0x600 │ │ │ │ + strbteq r0, [sp], #1600 @ 0x640 │ │ │ │ + strbteq r0, [sp], #1536 @ 0x600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 34cec <__cxa_atexit@plt+0x27dec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ @@ -40824,22 +40824,22 @@ │ │ │ │ beq 34ce0 <__cxa_atexit@plt+0x27de0> │ │ │ │ add r5, r5, #8 │ │ │ │ b 34a28 <__cxa_atexit@plt+0x27b28> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r1, [sp], #1472 @ 0x5c0 │ │ │ │ + strbteq r0, [sp], #1472 @ 0x5c0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 34a28 <__cxa_atexit@plt+0x27b28> │ │ │ │ - strbteq r1, [sp], #1440 @ 0x5a0 │ │ │ │ + strbteq r0, [sp], #1440 @ 0x5a0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -40861,38 +40861,38 @@ │ │ │ │ ldr r7, [pc, #24] @ 34d88 <__cxa_atexit@plt+0x27e88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - streq r7, [r4, #-2772]! @ 0xfffff52c │ │ │ │ - strbteq r1, [sp], #1396 @ 0x574 │ │ │ │ - strbteq r1, [sp], #1316 @ 0x524 │ │ │ │ + streq r6, [r4, #-2780]! @ 0xfffff524 │ │ │ │ + strbteq r0, [sp], #1396 @ 0x574 │ │ │ │ + strbteq r0, [sp], #1316 @ 0x524 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 34db0 <__cxa_atexit@plt+0x27eb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 34a28 <__cxa_atexit@plt+0x27b28> │ │ │ │ - streq r7, [r4, #-2688]! @ 0xfffff580 │ │ │ │ - strbteq r1, [sp], #1316 @ 0x524 │ │ │ │ + streq r6, [r4, #-2696]! @ 0xfffff578 │ │ │ │ + strbteq r0, [sp], #1316 @ 0x524 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 34ddc <__cxa_atexit@plt+0x27edc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400204 <__cxa_atexit@plt+0x3f3304> │ │ │ │ - strbteq r1, [sp], #1296 @ 0x510 │ │ │ │ - strbteq r1, [sp], #1228 @ 0x4cc │ │ │ │ + b 3fe98c <__cxa_atexit@plt+0x3f1a8c> │ │ │ │ + strbteq r0, [sp], #1296 @ 0x510 │ │ │ │ + strbteq r0, [sp], #1228 @ 0x4cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 34e4c <__cxa_atexit@plt+0x27f4c> │ │ │ │ @@ -40917,32 +40917,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 34e6c <__cxa_atexit@plt+0x27f6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - streq r7, [r4, #-2560]! @ 0xfffff600 │ │ │ │ - streq r7, [r4, #-2192]! @ 0xfffff770 │ │ │ │ - strbteq r1, [sp], #1184 @ 0x4a0 │ │ │ │ - strbteq r1, [sp], #1088 @ 0x440 │ │ │ │ + streq r6, [r4, #-2568]! @ 0xfffff5f8 │ │ │ │ + streq r6, [r4, #-2200]! @ 0xfffff768 │ │ │ │ + strbteq r0, [sp], #1184 @ 0x4a0 │ │ │ │ + strbteq r0, [sp], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 34ea4 <__cxa_atexit@plt+0x27fa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 34ea8 <__cxa_atexit@plt+0x27fa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 34a28 <__cxa_atexit@plt+0x27b28> │ │ │ │ - streq r7, [r4, #-2104]! @ 0xfffff7c8 │ │ │ │ - streq r7, [r4, #-2444]! @ 0xfffff674 │ │ │ │ + streq r6, [r4, #-2112]! @ 0xfffff7c0 │ │ │ │ + streq r6, [r4, #-2452]! @ 0xfffff66c │ │ │ │ mov r2, r6 │ │ │ │ ldr lr, [r5] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -40982,16 +40982,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #11 │ │ │ │ andeq r0, r0, r4, asr #14 │ │ │ │ - strbteq r1, [sp], #988 @ 0x3dc │ │ │ │ - strbteq r1, [sp], #776 @ 0x308 │ │ │ │ + strbteq r0, [sp], #988 @ 0x3dc │ │ │ │ + strbteq r0, [sp], #776 @ 0x308 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 34fb4 <__cxa_atexit@plt+0x280b4> │ │ │ │ ldr r2, [pc, #48] @ 34fc0 <__cxa_atexit@plt+0x280c0> │ │ │ │ @@ -41000,40 +41000,40 @@ │ │ │ │ ldr r3, [pc, #40] @ 34fc4 <__cxa_atexit@plt+0x280c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 34fc8 <__cxa_atexit@plt+0x280c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 40036c <__cxa_atexit@plt+0x3f346c> │ │ │ │ + b 3feb14 <__cxa_atexit@plt+0x3f1c14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r7, [r4, #-1804]! @ 0xfffff8f4 │ │ │ │ - streq r7, [r4, #-2004]! @ 0xfffff82c │ │ │ │ - streq r7, [r4, #-2140]! @ 0xfffff7a4 │ │ │ │ + streq r6, [r4, #-1812]! @ 0xfffff8ec │ │ │ │ + streq r6, [r4, #-2012]! @ 0xfffff824 │ │ │ │ + streq r6, [r4, #-2148]! @ 0xfffff79c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35004 <__cxa_atexit@plt+0x28104> │ │ │ │ ldr r8, [pc, #36] @ 3500c <__cxa_atexit@plt+0x2810c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 35010 <__cxa_atexit@plt+0x28110> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [lr], #467 @ 0x1d3 │ │ │ │ - streq r7, [r4, #-1704]! @ 0xfffff958 │ │ │ │ - strbteq r1, [sp], #756 @ 0x2f4 │ │ │ │ + ldreq ip, [lr], #3795 @ 0xed3 │ │ │ │ + streq r6, [r4, #-1712]! @ 0xfffff950 │ │ │ │ + strbteq r0, [sp], #756 @ 0x2f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3508c <__cxa_atexit@plt+0x2818c> │ │ │ │ @@ -41054,27 +41054,27 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, #60] @ 350b4 <__cxa_atexit@plt+0x281b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 40027c <__cxa_atexit@plt+0x3f337c> │ │ │ │ + b 3fea0c <__cxa_atexit@plt+0x3f1b0c> │ │ │ │ mov r6, r3 │ │ │ │ b 3509c <__cxa_atexit@plt+0x2819c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - streq r7, [r4, #-1608]! @ 0xfffff9b8 │ │ │ │ - streq r7, [r4, #-1728]! @ 0xfffff940 │ │ │ │ - streq r7, [r4, #-1576]! @ 0xfffff9d8 │ │ │ │ - strbteq r1, [sp], #592 @ 0x250 │ │ │ │ + streq r6, [r4, #-1616]! @ 0xfffff9b0 │ │ │ │ + streq r6, [r4, #-1736]! @ 0xfffff938 │ │ │ │ + streq r6, [r4, #-1584]! @ 0xfffff9d0 │ │ │ │ + strbteq r0, [sp], #592 @ 0x250 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 35140 <__cxa_atexit@plt+0x28240> │ │ │ │ @@ -41099,28 +41099,28 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r3 │ │ │ │ b 35150 <__cxa_atexit@plt+0x28250> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - streq r7, [r4, #-1444]! @ 0xfffffa5c │ │ │ │ - ldreq sp, [lr], #177 @ 0xb1 │ │ │ │ - streq r7, [r4, #-1556]! @ 0xfffff9ec │ │ │ │ - streq r7, [r4, #-1404]! @ 0xfffffa84 │ │ │ │ - strbteq r1, [sp], #408 @ 0x198 │ │ │ │ + streq r6, [r4, #-1452]! @ 0xfffffa54 │ │ │ │ + ldreq ip, [lr], #3505 @ 0xdb1 │ │ │ │ + streq r6, [r4, #-1564]! @ 0xfffff9e4 │ │ │ │ + streq r6, [r4, #-1412]! @ 0xfffffa7c │ │ │ │ + strbteq r0, [sp], #408 @ 0x198 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 351f4 <__cxa_atexit@plt+0x282f4> │ │ │ │ @@ -41144,27 +41144,27 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 40027c <__cxa_atexit@plt+0x3f337c> │ │ │ │ + b 3fea0c <__cxa_atexit@plt+0x3f1b0c> │ │ │ │ mov r6, r3 │ │ │ │ b 35204 <__cxa_atexit@plt+0x28304> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - streq r7, [r4, #-1260]! @ 0xfffffb14 │ │ │ │ - streq r7, [r4, #-1376]! @ 0xfffffaa0 │ │ │ │ - streq r7, [r4, #-1224]! @ 0xfffffb38 │ │ │ │ - strbteq r1, [sp], #232 @ 0xe8 │ │ │ │ + streq r6, [r4, #-1268]! @ 0xfffffb0c │ │ │ │ + streq r6, [r4, #-1384]! @ 0xfffffa98 │ │ │ │ + streq r6, [r4, #-1232]! @ 0xfffffb30 │ │ │ │ + strbteq r0, [sp], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 352b0 <__cxa_atexit@plt+0x283b0> │ │ │ │ @@ -41191,28 +41191,28 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r3 │ │ │ │ b 352c0 <__cxa_atexit@plt+0x283c0> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - streq r7, [r4, #-1084]! @ 0xfffffbc4 │ │ │ │ - ldreq ip, [lr], #3931 @ 0xf5b │ │ │ │ - streq r7, [r4, #-1192]! @ 0xfffffb58 │ │ │ │ - streq r7, [r4, #-1040]! @ 0xfffffbf0 │ │ │ │ - strbteq r1, [sp], #40 @ 0x28 │ │ │ │ + streq r6, [r4, #-1092]! @ 0xfffffbbc │ │ │ │ + ldreq ip, [lr], #3163 @ 0xc5b │ │ │ │ + streq r6, [r4, #-1200]! @ 0xfffffb50 │ │ │ │ + streq r6, [r4, #-1048]! @ 0xfffffbe8 │ │ │ │ + strbteq r0, [sp], #40 @ 0x28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3532c <__cxa_atexit@plt+0x2842c> │ │ │ │ @@ -41222,21 +41222,21 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strbteq r0, [sp], #4040 @ 0xfc8 │ │ │ │ + strbteq pc, [ip], #4040 @ 0xfc8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 353b4 <__cxa_atexit@plt+0x284b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -41256,26 +41256,26 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - streq r7, [r4, #-800]! @ 0xfffffce0 │ │ │ │ - ldreq ip, [lr], #3664 @ 0xe50 │ │ │ │ - strbteq r0, [sp], #3884 @ 0xf2c │ │ │ │ + streq r6, [r4, #-808]! @ 0xfffffcd8 │ │ │ │ + ldreq ip, [lr], #2896 @ 0xb50 │ │ │ │ + strbteq pc, [ip], #3884 @ 0xf2c @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3546c <__cxa_atexit@plt+0x2856c> │ │ │ │ @@ -41302,27 +41302,27 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r9, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 40027c <__cxa_atexit@plt+0x3f337c> │ │ │ │ + b 3fea0c <__cxa_atexit@plt+0x3f1b0c> │ │ │ │ mov r6, r3 │ │ │ │ b 3547c <__cxa_atexit@plt+0x2857c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - streq r7, [r4, #-640]! @ 0xfffffd80 │ │ │ │ - streq r7, [r4, #-748]! @ 0xfffffd14 │ │ │ │ - streq r7, [r4, #-596]! @ 0xfffffdac │ │ │ │ - strbteq r0, [sp], #3692 @ 0xe6c │ │ │ │ + streq r6, [r4, #-648]! @ 0xfffffd78 │ │ │ │ + streq r6, [r4, #-756]! @ 0xfffffd0c │ │ │ │ + streq r6, [r4, #-604]! @ 0xfffffda4 │ │ │ │ + strbteq pc, [ip], #3692 @ 0xe6c @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41346,24 +41346,24 @@ │ │ │ │ str sl, [r3, #16] │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r2, r9, ip} │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, lr │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - streq r7, [r4, #-588]! @ 0xfffffdb4 │ │ │ │ - ldreq ip, [lr], #3343 @ 0xd0f │ │ │ │ - streq r7, [r4, #-428]! @ 0xfffffe54 │ │ │ │ - strbteq r0, [sp], #3532 @ 0xdcc │ │ │ │ + streq r6, [r4, #-596]! @ 0xfffffdac │ │ │ │ + ldreq ip, [lr], #2575 @ 0xa0f │ │ │ │ + streq r6, [r4, #-436]! @ 0xfffffe4c │ │ │ │ + strbteq pc, [ip], #3532 @ 0xdcc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 35600 <__cxa_atexit@plt+0x28700> │ │ │ │ @@ -41403,36 +41403,36 @@ │ │ │ │ add r1, r6, #16 │ │ │ │ stm r1, {r2, sl, ip, lr} │ │ │ │ str r9, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r0 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r2, r6 │ │ │ │ b 35610 <__cxa_atexit@plt+0x28710> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - streq r7, [r4, #-296]! @ 0xfffffed8 │ │ │ │ - streq r7, [r4, #-664]! @ 0xfffffd68 │ │ │ │ - streq r7, [r4, #-268]! @ 0xfffffef4 │ │ │ │ + streq r6, [r4, #-304]! @ 0xfffffed0 │ │ │ │ + streq r6, [r4, #-672]! @ 0xfffffd60 │ │ │ │ + streq r6, [r4, #-276]! @ 0xfffffeec │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - streq r7, [r4, #-352]! @ 0xfffffea0 │ │ │ │ - ldreq ip, [lr], #3107 @ 0xc23 │ │ │ │ - strbteq r0, [sp], #3252 @ 0xcb4 │ │ │ │ + streq r6, [r4, #-360]! @ 0xfffffe98 │ │ │ │ + ldreq ip, [lr], #2339 @ 0x923 │ │ │ │ + strbteq pc, [ip], #3252 @ 0xcb4 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41455,16 +41455,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - streq r7, [r4, #-408]! @ 0xfffffe68 │ │ │ │ - streq r7, [r4, #-4]! │ │ │ │ + streq r6, [r4, #-416]! @ 0xfffffe60 │ │ │ │ + streq r6, [r4, #-12]! │ │ │ │ @ instruction: 0xfffff7c0 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ @@ -41505,16 +41505,16 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff86c │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - strbteq r0, [sp], #2988 @ 0xbac │ │ │ │ - strbteq r0, [sp], #2936 @ 0xb78 │ │ │ │ + strbteq pc, [ip], #2988 @ 0xbac @ │ │ │ │ + strbteq pc, [ip], #2936 @ 0xb78 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 35804 <__cxa_atexit@plt+0x28904> │ │ │ │ @@ -41540,31 +41540,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 35820 <__cxa_atexit@plt+0x28920> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq r0, [sp], #2848 @ 0xb20 │ │ │ │ - strbteq r0, [sp], #2800 @ 0xaf0 │ │ │ │ + strbteq pc, [ip], #2848 @ 0xb20 @ │ │ │ │ + strbteq pc, [ip], #2800 @ 0xaf0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 3585c <__cxa_atexit@plt+0x2895c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 35854 <__cxa_atexit@plt+0x28954> │ │ │ │ b 3586c <__cxa_atexit@plt+0x2896c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r0, [sp], #2740 @ 0xab4 │ │ │ │ + strbteq pc, [ip], #2740 @ 0xab4 @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -41607,16 +41607,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6d4 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - strbteq r0, [sp], #2584 @ 0xa18 │ │ │ │ - strbteq r0, [sp], #2528 @ 0x9e0 │ │ │ │ + strbteq pc, [ip], #2584 @ 0xa18 @ │ │ │ │ + strbteq pc, [ip], #2528 @ 0x9e0 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 359e4 <__cxa_atexit@plt+0x28ae4> │ │ │ │ ldr r7, [pc, #204] @ 35a20 <__cxa_atexit@plt+0x28b20> │ │ │ │ @@ -41648,15 +41648,15 @@ │ │ │ │ str r5, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str lr, [r6, #28]! │ │ │ │ sub r7, r3, #23 │ │ │ │ mov r5, r2 │ │ │ │ - b 400384 <__cxa_atexit@plt+0x3f3484> │ │ │ │ + b 3feb2c <__cxa_atexit@plt+0x3f1c2c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 35a2c <__cxa_atexit@plt+0x28b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -41669,20 +41669,20 @@ │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - streq r6, [r4, #-3760]! @ 0xfffff150 │ │ │ │ - strbteq r0, [sp], #2336 @ 0x920 │ │ │ │ - strbteq r0, [sp], #2376 @ 0x948 │ │ │ │ + streq r5, [r4, #-3768]! @ 0xfffff148 │ │ │ │ + strbteq pc, [ip], #2336 @ 0x920 @ │ │ │ │ + strbteq pc, [ip], #2376 @ 0x948 @ │ │ │ │ @ instruction: 0xfffff5d0 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ - strbteq r0, [sp], #2268 @ 0x8dc │ │ │ │ + strbteq pc, [ip], #2268 @ 0x8dc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #144] @ 35adc <__cxa_atexit@plt+0x28bdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -41715,30 +41715,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - streq r6, [r4, #-3540]! @ 0xfffff22c │ │ │ │ + streq r5, [r4, #-3548]! @ 0xfffff224 │ │ │ │ @ instruction: 0xfffff4f8 │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ - strbteq r0, [sp], #2148 @ 0x864 │ │ │ │ - strbteq r0, [sp], #2108 @ 0x83c │ │ │ │ + strbteq pc, [ip], #2148 @ 0x864 @ │ │ │ │ + strbteq pc, [ip], #2108 @ 0x83c @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 35b14 <__cxa_atexit@plt+0x28c14> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400204 <__cxa_atexit@plt+0x3f3304> │ │ │ │ - strbteq r0, [sp], #2088 @ 0x828 │ │ │ │ - strbteq r0, [sp], #2040 @ 0x7f8 │ │ │ │ + b 3fe98c <__cxa_atexit@plt+0x3f1a8c> │ │ │ │ + strbteq pc, [ip], #2088 @ 0x828 @ │ │ │ │ + strbteq pc, [ip], #2040 @ 0x7f8 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 35bdc <__cxa_atexit@plt+0x28cdc> │ │ │ │ ldr r3, [pc, #220] @ 35c18 <__cxa_atexit@plt+0x28d18> │ │ │ │ @@ -41774,15 +41774,15 @@ │ │ │ │ str r5, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str lr, [r6, #28]! │ │ │ │ sub r7, r2, #23 │ │ │ │ mov r5, r3 │ │ │ │ - b 400384 <__cxa_atexit@plt+0x3f3484> │ │ │ │ + b 3feb2c <__cxa_atexit@plt+0x3f1c2c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 35c28 <__cxa_atexit@plt+0x28d28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -41795,21 +41795,21 @@ │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - streq r6, [r4, #-3276]! @ 0xfffff334 │ │ │ │ - streq r6, [r4, #-2888]! @ 0xfffff4b8 │ │ │ │ - strbteq r0, [sp], #1832 @ 0x728 │ │ │ │ - strbteq r0, [sp], #1888 @ 0x760 │ │ │ │ + streq r5, [r4, #-3284]! @ 0xfffff32c │ │ │ │ + streq r5, [r4, #-2896]! @ 0xfffff4b0 │ │ │ │ + strbteq pc, [ip], #1832 @ 0x728 @ │ │ │ │ + strbteq pc, [ip], #1888 @ 0x760 @ │ │ │ │ @ instruction: 0xfffff3d8 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ - strbteq r0, [sp], #1760 @ 0x6e0 │ │ │ │ + strbteq pc, [ip], #1760 @ 0x6e0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #156] @ 35ce4 <__cxa_atexit@plt+0x28de4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #1 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -41845,46 +41845,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - streq r6, [r4, #-2676]! @ 0xfffff58c │ │ │ │ - streq r6, [r4, #-3004]! @ 0xfffff444 │ │ │ │ + streq r5, [r4, #-2684]! @ 0xfffff584 │ │ │ │ + streq r5, [r4, #-3012]! @ 0xfffff43c │ │ │ │ @ instruction: 0xfffff2f0 │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ - strbteq r0, [sp], #1628 @ 0x65c │ │ │ │ - strbteq r0, [sp], #1776 @ 0x6f0 │ │ │ │ + strbteq pc, [ip], #1628 @ 0x65c @ │ │ │ │ + strbteq pc, [ip], #1776 @ 0x6f0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 35d50 <__cxa_atexit@plt+0x28e50> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 35d48 <__cxa_atexit@plt+0x28e48> │ │ │ │ ldr r3, [pc, #44] @ 35d58 <__cxa_atexit@plt+0x28e58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 35d5c <__cxa_atexit@plt+0x28e5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 40038c <__cxa_atexit@plt+0x3f348c> │ │ │ │ + b 3feb34 <__cxa_atexit@plt+0x3f1c34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [sp], #1712 @ 0x6b0 │ │ │ │ - streq r6, [r4, #-2404]! @ 0xfffff69c │ │ │ │ - strbteq r0, [sp], #1688 @ 0x698 │ │ │ │ + strbteq pc, [ip], #1712 @ 0x6b0 @ │ │ │ │ + streq r5, [r4, #-2412]! @ 0xfffff694 │ │ │ │ + strbteq pc, [ip], #1688 @ 0x698 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 35de4 <__cxa_atexit@plt+0x28ee4> │ │ │ │ ldr r2, [pc, #108] @ 35df0 <__cxa_atexit@plt+0x28ef0> │ │ │ │ @@ -41900,51 +41900,51 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 35dcc <__cxa_atexit@plt+0x28ecc> │ │ │ │ ldr r3, [pc, #68] @ 35df8 <__cxa_atexit@plt+0x28ef8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ - b 400394 <__cxa_atexit@plt+0x3f3494> │ │ │ │ + b 3feb3c <__cxa_atexit@plt+0x3f1c3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 35dfc <__cxa_atexit@plt+0x28efc> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r3, #8 │ │ │ │ ldr r0, [pc, #32] @ 35e00 <__cxa_atexit@plt+0x28f00> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - streq r6, [r4, #-2316]! @ 0xfffff6f4 │ │ │ │ + streq r5, [r4, #-2324]! @ 0xfffff6ec │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbteq r0, [sp], #1580 @ 0x62c │ │ │ │ - strbteq r0, [sp], #1568 @ 0x620 │ │ │ │ - strbteq r0, [sp], #1524 @ 0x5f4 │ │ │ │ + strbteq pc, [ip], #1580 @ 0x62c @ │ │ │ │ + strbteq pc, [ip], #1568 @ 0x620 @ │ │ │ │ + strbteq pc, [ip], #1524 @ 0x5f4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 35e34 <__cxa_atexit@plt+0x28f34> │ │ │ │ ldr r3, [pc, #48] @ 35e54 <__cxa_atexit@plt+0x28f54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ - b 400394 <__cxa_atexit@plt+0x3f3494> │ │ │ │ + b 3feb3c <__cxa_atexit@plt+0x3f1c3c> │ │ │ │ ldr r7, [pc, #16] @ 35e4c <__cxa_atexit@plt+0x28f4c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 35e50 <__cxa_atexit@plt+0x28f50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [sp], #1476 @ 0x5c4 │ │ │ │ - strbteq r0, [sp], #1464 @ 0x5b8 │ │ │ │ + strbteq pc, [ip], #1476 @ 0x5c4 @ │ │ │ │ + strbteq pc, [ip], #1464 @ 0x5b8 @ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 35e84 <__cxa_atexit@plt+0x28f84> │ │ │ │ @@ -41955,16 +41955,16 @@ │ │ │ │ b 31ec8 <__cxa_atexit@plt+0x24fc8> │ │ │ │ ldr r7, [pc, #16] @ 35e9c <__cxa_atexit@plt+0x28f9c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [ip], #3808 @ 0xee0 @ │ │ │ │ - strbteq r0, [sp], #1400 @ 0x578 │ │ │ │ + strbteq lr, [ip], #3808 @ 0xee0 │ │ │ │ + strbteq pc, [ip], #1400 @ 0x578 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35f00 <__cxa_atexit@plt+0x29000> │ │ │ │ ldr lr, [pc, #72] @ 35f08 <__cxa_atexit@plt+0x29008> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -41979,34 +41979,34 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r5, [pc, #32] @ 35f14 <__cxa_atexit@plt+0x29014> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq pc, [ip], #3708 @ 0xe7c @ │ │ │ │ - streq r6, [r4, #-1984]! @ 0xfffff840 │ │ │ │ - streq r6, [r4, #-2068]! @ 0xfffff7ec │ │ │ │ - strbteq r0, [sp], #1264 @ 0x4f0 │ │ │ │ + strbteq lr, [ip], #3708 @ 0xe7c │ │ │ │ + streq r5, [r4, #-1992]! @ 0xfffff838 │ │ │ │ + streq r5, [r4, #-2076]! @ 0xfffff7e4 │ │ │ │ + strbteq pc, [ip], #1264 @ 0x4f0 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 35f4c <__cxa_atexit@plt+0x2904c> │ │ │ │ ldr r3, [pc, #100] @ 35f9c <__cxa_atexit@plt+0x2909c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #96] @ 35fa0 <__cxa_atexit@plt+0x290a0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 40039c <__cxa_atexit@plt+0x3f349c> │ │ │ │ + b 3feb44 <__cxa_atexit@plt+0x3f1c44> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 35f8c <__cxa_atexit@plt+0x2908c> │ │ │ │ ldr r7, [pc, #64] @ 35fa4 <__cxa_atexit@plt+0x290a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -42018,31 +42018,31 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbteq pc, [ip], #3608 @ 0xe18 @ │ │ │ │ - streq r6, [r4, #-1880]! @ 0xfffff8a8 │ │ │ │ - streq r6, [r4, #-1960]! @ 0xfffff858 │ │ │ │ - strbteq r0, [sp], #1116 @ 0x45c │ │ │ │ + strbteq lr, [ip], #3608 @ 0xe18 │ │ │ │ + streq r5, [r4, #-1888]! @ 0xfffff8a0 │ │ │ │ + streq r5, [r4, #-1968]! @ 0xfffff850 │ │ │ │ + strbteq pc, [ip], #1116 @ 0x45c @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 35fdc <__cxa_atexit@plt+0x290dc> │ │ │ │ ldr r3, [pc, #96] @ 3602c <__cxa_atexit@plt+0x2912c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003a4 <__cxa_atexit@plt+0x3f34a4> │ │ │ │ + b 3feb4c <__cxa_atexit@plt+0x3f1c4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3601c <__cxa_atexit@plt+0x2911c> │ │ │ │ ldr r7, [pc, #60] @ 36030 <__cxa_atexit@plt+0x29130> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -42054,31 +42054,31 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - streq r6, [r4, #-1736]! @ 0xfffff938 │ │ │ │ - streq r6, [r4, #-1816]! @ 0xfffff8e8 │ │ │ │ - strbteq r0, [sp], #976 @ 0x3d0 │ │ │ │ + streq r5, [r4, #-1744]! @ 0xfffff930 │ │ │ │ + streq r5, [r4, #-1824]! @ 0xfffff8e0 │ │ │ │ + strbteq pc, [ip], #976 @ 0x3d0 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 36060 <__cxa_atexit@plt+0x29160> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 36064 <__cxa_atexit@plt+0x29164> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 400284 <__cxa_atexit@plt+0x3f3384> │ │ │ │ + b 3fea14 <__cxa_atexit@plt+0x3f1b14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq pc, [ip], #3332 @ 0xd04 @ │ │ │ │ - strbteq r0, [sp], #912 @ 0x390 │ │ │ │ + strbteq lr, [ip], #3332 @ 0xd04 │ │ │ │ + strbteq pc, [ip], #912 @ 0x390 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 360c4 <__cxa_atexit@plt+0x291c4> │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -42113,20 +42113,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ b 3610c <__cxa_atexit@plt+0x2920c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r6, [r4, #-1508]! @ 0xfffffa1c │ │ │ │ - streq r6, [r4, #-1588]! @ 0xfffff9cc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r5, [r4, #-1516]! @ 0xfffffa14 │ │ │ │ + streq r5, [r4, #-1596]! @ 0xfffff9c4 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - streq r6, [r4, #-1648]! @ 0xfffff990 │ │ │ │ - strbteq pc, [ip], #3084 @ 0xc0c @ │ │ │ │ + streq r5, [r4, #-1656]! @ 0xfffff988 │ │ │ │ + strbteq lr, [ip], #3084 @ 0xc0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 36194 <__cxa_atexit@plt+0x29294> │ │ │ │ ldr r2, [pc, #84] @ 361a0 <__cxa_atexit@plt+0x292a0> │ │ │ │ @@ -42142,50 +42142,50 @@ │ │ │ │ ldr r3, [pc, #52] @ 361a8 <__cxa_atexit@plt+0x292a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 361ac <__cxa_atexit@plt+0x292ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - streq r6, [r4, #-1348]! @ 0xfffffabc │ │ │ │ + streq r5, [r4, #-1356]! @ 0xfffffab4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - streq r6, [r4, #-1696]! @ 0xfffff960 │ │ │ │ - strbteq pc, [ip], #2948 @ 0xb84 @ │ │ │ │ + streq r5, [r4, #-1704]! @ 0xfffff958 │ │ │ │ + strbteq lr, [ip], #2948 @ 0xb84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 361dc <__cxa_atexit@plt+0x292dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 361e0 <__cxa_atexit@plt+0x292e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - streq r6, [r4, #-1616]! @ 0xfffff9b0 │ │ │ │ - strbteq pc, [ip], #2896 @ 0xb50 @ │ │ │ │ + streq r5, [r4, #-1624]! @ 0xfffff9a8 │ │ │ │ + strbteq lr, [ip], #2896 @ 0xb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 36210 <__cxa_atexit@plt+0x29310> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 36214 <__cxa_atexit@plt+0x29314> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400274 <__cxa_atexit@plt+0x3f3374> │ │ │ │ + b 3fea04 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq pc, [ip], #2876 @ 0xb3c @ │ │ │ │ + strbteq lr, [ip], #2876 @ 0xb3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3624c <__cxa_atexit@plt+0x2934c> │ │ │ │ @@ -42193,16 +42193,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - streq r6, [r4, #-1252]! @ 0xfffffb1c │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + streq r5, [r4, #-1260]! @ 0xfffffb14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 362c4 <__cxa_atexit@plt+0x293c4> │ │ │ │ ldr r2, [pc, #84] @ 362d0 <__cxa_atexit@plt+0x293d0> │ │ │ │ @@ -42218,53 +42218,53 @@ │ │ │ │ ldr r3, [pc, #52] @ 362d8 <__cxa_atexit@plt+0x293d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 362dc <__cxa_atexit@plt+0x293dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - streq r6, [r4, #-1044]! @ 0xfffffbec │ │ │ │ + streq r5, [r4, #-1052]! @ 0xfffffbe4 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq pc, [ip], #2680 @ 0xa78 @ │ │ │ │ + strbteq lr, [ip], #2680 @ 0xa78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 36308 <__cxa_atexit@plt+0x29408> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 3630c <__cxa_atexit@plt+0x2940c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq pc, [ip], #2604 @ 0xa2c @ │ │ │ │ + strbteq lr, [ip], #2604 @ 0xa2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 36338 <__cxa_atexit@plt+0x29438> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 3633c <__cxa_atexit@plt+0x2943c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - streq r6, [r4, #-1272]! @ 0xfffffb08 │ │ │ │ + streq r5, [r4, #-1280]! @ 0xfffffb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001bc <__cxa_atexit@plt+0x3f32bc> │ │ │ │ + b 3fe92c <__cxa_atexit@plt+0x3f1a2c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 363bc <__cxa_atexit@plt+0x294bc> │ │ │ │ ldr r2, [pc, #84] @ 363c8 <__cxa_atexit@plt+0x294c8> │ │ │ │ @@ -42280,65 +42280,65 @@ │ │ │ │ ldr r3, [pc, #52] @ 363d0 <__cxa_atexit@plt+0x294d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 363d4 <__cxa_atexit@plt+0x294d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - streq r6, [r4, #-796]! @ 0xfffffce4 │ │ │ │ + streq r5, [r4, #-804]! @ 0xfffffcdc │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - streq r6, [r4, #-784]! @ 0xfffffcf0 │ │ │ │ + streq r5, [r4, #-792]! @ 0xfffffce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 36400 <__cxa_atexit@plt+0x29500> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 36404 <__cxa_atexit@plt+0x29504> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - streq r6, [r4, #-708]! @ 0xfffffd3c │ │ │ │ + streq r5, [r4, #-716]! @ 0xfffffd34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 36430 <__cxa_atexit@plt+0x29530> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 36434 <__cxa_atexit@plt+0x29534> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - streq r6, [r4, #-1024]! @ 0xfffffc00 │ │ │ │ + streq r5, [r4, #-1032]! @ 0xfffffbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 36460 <__cxa_atexit@plt+0x29560> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 36464 <__cxa_atexit@plt+0x29564> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - streq r6, [r4, #-616]! @ 0xfffffd98 │ │ │ │ + streq r5, [r4, #-624]! @ 0xfffffd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001bc <__cxa_atexit@plt+0x3f32bc> │ │ │ │ + b 3fe92c <__cxa_atexit@plt+0x3f1a2c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36520 <__cxa_atexit@plt+0x29620> │ │ │ │ ldr r2, [pc, #164] @ 3653c <__cxa_atexit@plt+0x2963c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42378,20 +42378,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - streq r6, [r4, #-504]! @ 0xfffffe08 │ │ │ │ + streq r5, [r4, #-512]! @ 0xfffffe00 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - streq r6, [r4, #-528]! @ 0xfffffdf0 │ │ │ │ - streq r6, [r4, #-504]! @ 0xfffffe08 │ │ │ │ + streq r5, [r4, #-536]! @ 0xfffffde8 │ │ │ │ + streq r5, [r4, #-512]! @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 365d0 <__cxa_atexit@plt+0x296d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -42415,18 +42415,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - streq r6, [r4, #-368]! @ 0xfffffe90 │ │ │ │ - streq r6, [r4, #-352]! @ 0xfffffea0 │ │ │ │ + streq r5, [r4, #-376]! @ 0xfffffe88 │ │ │ │ + streq r5, [r4, #-360]! @ 0xfffffe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3661c <__cxa_atexit@plt+0x2971c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -42443,35 +42443,35 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r6, [r4, #-256]! @ 0xffffff00 │ │ │ │ - streq r6, [r4, #-232]! @ 0xffffff18 │ │ │ │ - strbteq pc, [ip], #3548 @ 0xddc @ │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r5, [r4, #-264]! @ 0xfffffef8 │ │ │ │ + streq r5, [r4, #-240]! @ 0xffffff10 │ │ │ │ + strbteq lr, [ip], #3548 @ 0xddc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36674 <__cxa_atexit@plt+0x29774> │ │ │ │ ldr r3, [pc, #24] @ 36684 <__cxa_atexit@plt+0x29784> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4003ac <__cxa_atexit@plt+0x3f34ac> │ │ │ │ + b 3feb54 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ ldr r7, [pc, #12] @ 36688 <__cxa_atexit@plt+0x29788> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq pc, [ip], #3524 @ 0xdc4 @ │ │ │ │ - strbteq pc, [ip], #3484 @ 0xd9c @ │ │ │ │ + strbteq lr, [ip], #3524 @ 0xdc4 │ │ │ │ + strbteq lr, [ip], #3484 @ 0xd9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 366f0 <__cxa_atexit@plt+0x297f0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -42498,16 +42498,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - streq r6, [r4, #-44]! @ 0xffffffd4 │ │ │ │ - strbteq pc, [ip], #3340 @ 0xd0c @ │ │ │ │ + streq r5, [r4, #-52]! @ 0xffffffcc │ │ │ │ + strbteq lr, [ip], #3340 @ 0xd0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 36750 <__cxa_atexit@plt+0x29850> │ │ │ │ ldr r3, [pc, #48] @ 3676c <__cxa_atexit@plt+0x2986c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -42520,16 +42520,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - streq r5, [r4, #-4044]! @ 0xfffff034 │ │ │ │ - strbteq pc, [ip], #3252 @ 0xcb4 @ │ │ │ │ + streq r4, [r4, #-4052]! @ 0xfffff02c │ │ │ │ + strbteq lr, [ip], #3252 @ 0xcb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3684c <__cxa_atexit@plt+0x2994c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #96 @ 0x60 │ │ │ │ @@ -42583,53 +42583,53 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r0, #96 @ 0x60 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r5, [r4, #-3792]! @ 0xfffff130 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r4, [r4, #-3800]! @ 0xfffff128 │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - streq r6, [r4, #-88]! @ 0xffffffa8 │ │ │ │ - streq r5, [r4, #-3848]! @ 0xfffff0f8 │ │ │ │ + streq r5, [r4, #-96]! @ 0xffffffa0 │ │ │ │ + streq r4, [r4, #-3856]! @ 0xfffff0f0 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 368c0 <__cxa_atexit@plt+0x299c0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 368c8 <__cxa_atexit@plt+0x299c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003ac <__cxa_atexit@plt+0x3f34ac> │ │ │ │ + b 3feb54 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r5, [r4, #-3564]! @ 0xfffff214 │ │ │ │ + streq r4, [r4, #-3572]! @ 0xfffff20c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 368fc <__cxa_atexit@plt+0x299fc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 36904 <__cxa_atexit@plt+0x29a04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003b4 <__cxa_atexit@plt+0x3f34b4> │ │ │ │ + b 3feb5c <__cxa_atexit@plt+0x3f1c5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r5, [r4, #-3504]! @ 0xfffff250 │ │ │ │ + streq r4, [r4, #-3512]! @ 0xfffff248 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36948 <__cxa_atexit@plt+0x29a48> │ │ │ │ ldr r2, [pc, #68] @ 3696c <__cxa_atexit@plt+0x29a6c> │ │ │ │ @@ -42637,29 +42637,29 @@ │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 36958 <__cxa_atexit@plt+0x29a58> │ │ │ │ ldr r3, [pc, #56] @ 36978 <__cxa_atexit@plt+0x29a78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 4003ac <__cxa_atexit@plt+0x3f34ac> │ │ │ │ + b 3feb54 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ ldr r7, [pc, #36] @ 36974 <__cxa_atexit@plt+0x29a74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 36970 <__cxa_atexit@plt+0x29a70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbteq pc, [ip], #2784 @ 0xae0 @ │ │ │ │ - strbteq pc, [ip], #2824 @ 0xb08 @ │ │ │ │ + strbteq lr, [ip], #2784 @ 0xae0 │ │ │ │ + strbteq lr, [ip], #2824 @ 0xb08 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - strbteq pc, [ip], #2756 @ 0xac4 @ │ │ │ │ + strbteq lr, [ip], #2756 @ 0xac4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 369bc <__cxa_atexit@plt+0x29abc> │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -42686,33 +42686,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 36a4c <__cxa_atexit@plt+0x29b4c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 36a28 <__cxa_atexit@plt+0x29b28> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, #8] @ 36a3c <__cxa_atexit@plt+0x29b3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [ip], #736 @ 0x2e0 @ │ │ │ │ + strbteq lr, [ip], #736 @ 0x2e0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffb3ac │ │ │ │ @ instruction: 0xffffb2f8 │ │ │ │ - ldreq fp, [lr], #2692 @ 0xa84 │ │ │ │ - strbteq pc, [ip], #1192 @ 0x4a8 @ │ │ │ │ + ldreq fp, [lr], #1924 @ 0x784 │ │ │ │ + strbteq lr, [ip], #1192 @ 0x4a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 36ba4 <__cxa_atexit@plt+0x29ca4> │ │ │ │ @@ -42791,52 +42791,52 @@ │ │ │ │ str r4, [r3, #100] @ 0x64 │ │ │ │ str r7, [r3, #96] @ 0x60 │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ mov r4, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #120 @ 0x78 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - streq r5, [r4, #-3128]! @ 0xfffff3c8 │ │ │ │ - streq r5, [r4, #-3080]! @ 0xfffff3f8 │ │ │ │ - strbteq pc, [ip], #1824 @ 0x720 @ │ │ │ │ - strbteq pc, [ip], #1812 @ 0x714 @ │ │ │ │ - strbteq pc, [ip], #1788 @ 0x6fc @ │ │ │ │ - streq r5, [r4, #-3004]! @ 0xfffff444 │ │ │ │ - streq r5, [r4, #-2956]! @ 0xfffff474 │ │ │ │ - streq r5, [r4, #-3076]! @ 0xfffff3fc │ │ │ │ - strbteq pc, [ip], #980 @ 0x3d4 @ │ │ │ │ + streq r4, [r4, #-3136]! @ 0xfffff3c0 │ │ │ │ + streq r4, [r4, #-3088]! @ 0xfffff3f0 │ │ │ │ + strbteq lr, [ip], #1824 @ 0x720 │ │ │ │ + strbteq lr, [ip], #1812 @ 0x714 │ │ │ │ + strbteq lr, [ip], #1788 @ 0x6fc │ │ │ │ + streq r4, [r4, #-3012]! @ 0xfffff43c │ │ │ │ + streq r4, [r4, #-2964]! @ 0xfffff46c │ │ │ │ + streq r4, [r4, #-3084]! @ 0xfffff3f4 │ │ │ │ + strbteq lr, [ip], #980 @ 0x3d4 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - streq r5, [r4, #-2908]! @ 0xfffff4a4 │ │ │ │ - strbteq pc, [ip], #3456 @ 0xd80 @ │ │ │ │ + streq r4, [r4, #-2916]! @ 0xfffff49c │ │ │ │ + strbteq lr, [ip], #3456 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 36c34 <__cxa_atexit@plt+0x29d34> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 36c2c <__cxa_atexit@plt+0x29d2c> │ │ │ │ ldr r8, [pc, #40] @ 36c3c <__cxa_atexit@plt+0x29d3c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 36c40 <__cxa_atexit@plt+0x29d40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [ip], #3392 @ 0xd40 @ │ │ │ │ - streq r5, [r4, #-2684]! @ 0xfffff584 │ │ │ │ + strbteq lr, [ip], #3392 @ 0xd40 │ │ │ │ + streq r4, [r4, #-2692]! @ 0xfffff57c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 36c9c <__cxa_atexit@plt+0x29d9c> │ │ │ │ ldr r2, [pc, #68] @ 36ca8 <__cxa_atexit@plt+0x29da8> │ │ │ │ @@ -42848,30 +42848,30 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 36c94 <__cxa_atexit@plt+0x29d94> │ │ │ │ ldr r3, [pc, #40] @ 36cb0 <__cxa_atexit@plt+0x29db0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003bc <__cxa_atexit@plt+0x3f34bc> │ │ │ │ + b 3feb64 <__cxa_atexit@plt+0x3f1c64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r5, [r4, #-2600]! @ 0xfffff5d8 │ │ │ │ + streq r4, [r4, #-2608]! @ 0xfffff5d0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 36cd0 <__cxa_atexit@plt+0x29dd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003bc <__cxa_atexit@plt+0x3f34bc> │ │ │ │ + b 3feb64 <__cxa_atexit@plt+0x3f1c64> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 36d38 <__cxa_atexit@plt+0x29e38> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -42884,15 +42884,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 36d30 <__cxa_atexit@plt+0x29e30> │ │ │ │ ldr r3, [pc, #40] @ 36d40 <__cxa_atexit@plt+0x29e40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @@ -42905,37 +42905,37 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 36d78 <__cxa_atexit@plt+0x29e78> │ │ │ │ ldr r3, [pc, #24] @ 36d84 <__cxa_atexit@plt+0x29e84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 36da4 <__cxa_atexit@plt+0x29ea4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #12] @ 36dc8 <__cxa_atexit@plt+0x29ec8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ - strbteq pc, [ip], #584 @ 0x248 @ │ │ │ │ - strbteq pc, [ip], #3320 @ 0xcf8 @ │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ + strbteq lr, [ip], #584 @ 0x248 │ │ │ │ + strbteq lr, [ip], #3320 @ 0xcf8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 36ea4 <__cxa_atexit@plt+0x29fa4> │ │ │ │ and r7, r9, #3 │ │ │ │ @@ -42971,15 +42971,15 @@ │ │ │ │ str r9, [r5, #4] │ │ │ │ ldr r7, [pc, #120] @ 36ee4 <__cxa_atexit@plt+0x29fe4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #1 │ │ │ │ add sl, r2, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 36ed0 <__cxa_atexit@plt+0x29fd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #52] @ 36ed4 <__cxa_atexit@plt+0x29fd4> │ │ │ │ @@ -42989,24 +42989,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbteq pc, [ip], #3124 @ 0xc34 @ │ │ │ │ - strbteq pc, [ip], #2860 @ 0xb2c @ │ │ │ │ - strbteq pc, [ip], #2852 @ 0xb24 @ │ │ │ │ + strbteq lr, [ip], #3124 @ 0xc34 │ │ │ │ + strbteq lr, [ip], #2860 @ 0xb2c │ │ │ │ + strbteq lr, [ip], #2852 @ 0xb24 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - strbteq pc, [ip], #3184 @ 0xc70 @ │ │ │ │ - streq r5, [r4, #-2224]! @ 0xfffff750 │ │ │ │ - strbteq pc, [ip], #3040 @ 0xbe0 @ │ │ │ │ + strbteq lr, [ip], #3184 @ 0xc70 │ │ │ │ + streq r4, [r4, #-2232]! @ 0xfffff748 │ │ │ │ + strbteq lr, [ip], #3040 @ 0xbe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 36f54 <__cxa_atexit@plt+0x2a054> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -43024,32 +43024,32 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r0, [r9, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #72] @ 36f90 <__cxa_atexit@plt+0x2a090> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r1, #2 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r7, [pc, #32] @ 36f7c <__cxa_atexit@plt+0x2a07c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 36f80 <__cxa_atexit@plt+0x2a080> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq pc, [ip], #2664 @ 0xa68 @ │ │ │ │ - strbteq pc, [ip], #2652 @ 0xa5c @ │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq lr, [ip], #2664 @ 0xa68 │ │ │ │ + strbteq lr, [ip], #2652 @ 0xa5c │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq pc, [ip], #2964 @ 0xb94 @ │ │ │ │ - streq r5, [r4, #-2004]! @ 0xfffff82c │ │ │ │ - strbteq pc, [ip], #2600 @ 0xa28 @ │ │ │ │ + strbteq lr, [ip], #2964 @ 0xb94 │ │ │ │ + streq r4, [r4, #-2012]! @ 0xfffff824 │ │ │ │ + strbteq lr, [ip], #2600 @ 0xa28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 36fc0 <__cxa_atexit@plt+0x2a0c0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -43058,17 +43058,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 36fd8 <__cxa_atexit@plt+0x2a0d8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #8] @ 36fdc <__cxa_atexit@plt+0x2a0dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [ip], #2556 @ 0x9fc @ │ │ │ │ - strbteq pc, [ip], #2544 @ 0x9f0 @ │ │ │ │ - strbteq pc, [ip], #2804 @ 0xaf4 @ │ │ │ │ + strbteq lr, [ip], #2556 @ 0x9fc │ │ │ │ + strbteq lr, [ip], #2544 @ 0x9f0 │ │ │ │ + strbteq lr, [ip], #2804 @ 0xaf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 37060 <__cxa_atexit@plt+0x2a160> │ │ │ │ ldr r3, [pc, #108] @ 37070 <__cxa_atexit@plt+0x2a170> │ │ │ │ @@ -43098,16 +43098,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 37078 <__cxa_atexit@plt+0x2a178> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbteq pc, [ip], #2688 @ 0xa80 @ │ │ │ │ - strbteq pc, [ip], #2652 @ 0xa5c @ │ │ │ │ + strbteq lr, [ip], #2688 @ 0xa80 │ │ │ │ + strbteq lr, [ip], #2652 @ 0xa5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #23] │ │ │ │ ldr r9, [r7, #27] │ │ │ │ ldr r2, [pc, #44] @ 370c4 <__cxa_atexit@plt+0x2a1c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -43118,66 +43118,66 @@ │ │ │ │ ldr r8, [r5], #4 │ │ │ │ b 36ddc <__cxa_atexit@plt+0x29edc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq pc, [ip], #2576 @ 0xa10 @ │ │ │ │ + strbteq lr, [ip], #2576 @ 0xa10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 36ddc <__cxa_atexit@plt+0x29edc> │ │ │ │ - strbteq pc, [ip], #2564 @ 0xa04 @ │ │ │ │ + strbteq lr, [ip], #2564 @ 0xa04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37120 <__cxa_atexit@plt+0x2a220> │ │ │ │ ldr r8, [pc, #36] @ 37128 <__cxa_atexit@plt+0x2a228> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3712c <__cxa_atexit@plt+0x2a22c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [ip], #2540 @ 0x9ec @ │ │ │ │ - streq r5, [r4, #-1420]! @ 0xfffffa74 │ │ │ │ - strbteq pc, [ip], #2488 @ 0x9b8 @ │ │ │ │ + strbteq lr, [ip], #2540 @ 0x9ec │ │ │ │ + streq r4, [r4, #-1428]! @ 0xfffffa6c │ │ │ │ + strbteq lr, [ip], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3716c <__cxa_atexit@plt+0x2a26c> │ │ │ │ ldr r8, [pc, #36] @ 37174 <__cxa_atexit@plt+0x2a274> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 37178 <__cxa_atexit@plt+0x2a278> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [ip], #2464 @ 0x9a0 @ │ │ │ │ - streq r5, [r4, #-1344]! @ 0xfffffac0 │ │ │ │ + strbteq lr, [ip], #2464 @ 0x9a0 │ │ │ │ + streq r4, [r4, #-1352]! @ 0xfffffab8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ - strbteq pc, [ip], #2388 @ 0x954 @ │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ + strbteq lr, [ip], #2388 @ 0x954 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 371d8 <__cxa_atexit@plt+0x2a2d8> │ │ │ │ ldr r2, [pc, #44] @ 371e0 <__cxa_atexit@plt+0x2a2e0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43185,20 +43185,20 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ 371e4 <__cxa_atexit@plt+0x2a2e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4003cc <__cxa_atexit@plt+0x3f34cc> │ │ │ │ + b 3feb74 <__cxa_atexit@plt+0x3f1c74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - streq r5, [r4, #-1240]! @ 0xfffffb28 │ │ │ │ - strbteq pc, [ip], #2304 @ 0x900 @ │ │ │ │ + streq r4, [r4, #-1248]! @ 0xfffffb20 │ │ │ │ + strbteq lr, [ip], #2304 @ 0x900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 37238 <__cxa_atexit@plt+0x2a338> │ │ │ │ @@ -43212,37 +43212,37 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - strbteq pc, [ip], #2204 @ 0x89c @ │ │ │ │ + strbteq lr, [ip], #2204 @ 0x89c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37288 <__cxa_atexit@plt+0x2a388> │ │ │ │ ldr r8, [pc, #36] @ 37290 <__cxa_atexit@plt+0x2a390> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 37294 <__cxa_atexit@plt+0x2a394> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [ip], #2180 @ 0x884 @ │ │ │ │ - streq r5, [r4, #-1060]! @ 0xfffffbdc │ │ │ │ - strbteq pc, [ip], #2124 @ 0x84c @ │ │ │ │ + strbteq lr, [ip], #2180 @ 0x884 │ │ │ │ + streq r4, [r4, #-1068]! @ 0xfffffbd4 │ │ │ │ + strbteq lr, [ip], #2124 @ 0x84c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 372f0 <__cxa_atexit@plt+0x2a3f0> │ │ │ │ @@ -43255,27 +43255,27 @@ │ │ │ │ ldr r0, [pc, #64] @ 37318 <__cxa_atexit@plt+0x2a418> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r1, r8, r9, sl} │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ mov r6, r3 │ │ │ │ b 37300 <__cxa_atexit@plt+0x2a400> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 37310 <__cxa_atexit@plt+0x2a410> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [ip], #2044 @ 0x7fc @ │ │ │ │ + strbteq lr, [ip], #2044 @ 0x7fc │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - strbteq pc, [ip], #1996 @ 0x7cc @ │ │ │ │ + strbteq lr, [ip], #1996 @ 0x7cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 373a4 <__cxa_atexit@plt+0x2a4a4> │ │ │ │ @@ -43300,40 +43300,40 @@ │ │ │ │ beq 373b4 <__cxa_atexit@plt+0x2a4b4> │ │ │ │ ldr r2, [pc, #72] @ 373d8 <__cxa_atexit@plt+0x2a4d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 400274 <__cxa_atexit@plt+0x3f3374> │ │ │ │ + b 3fea04 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ add r5, r5, #16 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbteq pc, [ip], #1804 @ 0x70c @ │ │ │ │ + strbteq lr, [ip], #1804 @ 0x70c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 37400 <__cxa_atexit@plt+0x2a500> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 400274 <__cxa_atexit@plt+0x3f3374> │ │ │ │ + b 3fea04 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq pc, [ip], #1764 @ 0x6e4 @ │ │ │ │ + strbteq lr, [ip], #1764 @ 0x6e4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 37454 <__cxa_atexit@plt+0x2a554> │ │ │ │ @@ -43344,25 +43344,25 @@ │ │ │ │ ldr r2, [pc, #52] @ 37470 <__cxa_atexit@plt+0x2a570> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r3, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r3, [pc, #24] @ 37474 <__cxa_atexit@plt+0x2a574> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - streq r5, [r4, #-612]! @ 0xfffffd9c │ │ │ │ + streq r4, [r4, #-620]! @ 0xfffffd94 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strbteq pc, [ip], #1672 @ 0x688 @ │ │ │ │ + strbteq lr, [ip], #1672 @ 0x688 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 374dc <__cxa_atexit@plt+0x2a5dc> │ │ │ │ @@ -43375,74 +43375,74 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #60] @ 374f8 <__cxa_atexit@plt+0x2a5f8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 374fc <__cxa_atexit@plt+0x2a5fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbteq pc, [ip], #1616 @ 0x650 @ │ │ │ │ - strbteq pc, [ip], #1596 @ 0x63c @ │ │ │ │ - strbteq pc, [ip], #1540 @ 0x604 @ │ │ │ │ + strbteq lr, [ip], #1616 @ 0x650 │ │ │ │ + strbteq lr, [ip], #1596 @ 0x63c │ │ │ │ + strbteq lr, [ip], #1540 @ 0x604 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 37528 <__cxa_atexit@plt+0x2a628> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 3752c <__cxa_atexit@plt+0x2a62c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq pc, [ip], #1520 @ 0x5f0 @ │ │ │ │ + strbteq lr, [ip], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 37564 <__cxa_atexit@plt+0x2a664> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 37568 <__cxa_atexit@plt+0x2a668> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - streq r5, [r4, #-460]! @ 0xfffffe34 │ │ │ │ - streq r5, [r4, #-376]! @ 0xfffffe88 │ │ │ │ - strbteq pc, [ip], #1452 @ 0x5ac @ │ │ │ │ + streq r4, [r4, #-468]! @ 0xfffffe2c │ │ │ │ + streq r4, [r4, #-384]! @ 0xfffffe80 │ │ │ │ + strbteq lr, [ip], #1452 @ 0x5ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 375a8 <__cxa_atexit@plt+0x2a6a8> │ │ │ │ ldr r2, [pc, #36] @ 375b0 <__cxa_atexit@plt+0x2a6b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 375b4 <__cxa_atexit@plt+0x2a6b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400244 <__cxa_atexit@plt+0x3f3344> │ │ │ │ + b 3fe9cc <__cxa_atexit@plt+0x3f1acc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [ip], #1428 @ 0x594 @ │ │ │ │ - streq r5, [r4, #-264]! @ 0xfffffef8 │ │ │ │ - strbteq pc, [ip], #1372 @ 0x55c @ │ │ │ │ + strbteq lr, [ip], #1428 @ 0x594 │ │ │ │ + streq r4, [r4, #-272]! @ 0xfffffef0 │ │ │ │ + strbteq lr, [ip], #1372 @ 0x55c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 37600 <__cxa_atexit@plt+0x2a700> │ │ │ │ @@ -43458,16 +43458,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 37618 <__cxa_atexit@plt+0x2a718> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq pc, [ip], #1312 @ 0x520 @ │ │ │ │ - strbteq pc, [ip], #1276 @ 0x4fc @ │ │ │ │ + strbteq lr, [ip], #1312 @ 0x520 │ │ │ │ + strbteq lr, [ip], #1276 @ 0x4fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -43516,17 +43516,17 @@ │ │ │ │ sub r7, r6, #55 @ 0x37 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r4, r8 │ │ │ │ bx r0 │ │ │ │ mov r4, #72 @ 0x48 │ │ │ │ str r4, [r8, #828] @ 0x33c │ │ │ │ mov r4, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - streq r5, [r4, #-180]! @ 0xffffff4c │ │ │ │ + streq r4, [r4, #-188]! @ 0xffffff44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 37794 <__cxa_atexit@plt+0x2a894> │ │ │ │ ldr r3, [pc, #120] @ 377a4 <__cxa_atexit@plt+0x2a8a4> │ │ │ │ @@ -43559,16 +43559,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 377ac <__cxa_atexit@plt+0x2a8ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbteq pc, [ip], #916 @ 0x394 @ │ │ │ │ - streq r4, [r4, #-3900]! @ 0xfffff0c4 │ │ │ │ + strbteq lr, [ip], #916 @ 0x394 │ │ │ │ + streq r3, [r4, #-3908]! @ 0xfffff0bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 377f0 <__cxa_atexit@plt+0x2a8f0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -43584,15 +43584,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - streq r4, [r4, #-3780]! @ 0xfffff13c │ │ │ │ + streq r3, [r4, #-3788]! @ 0xfffff134 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #45 @ 0x2d │ │ │ │ bne 3785c <__cxa_atexit@plt+0x2a95c> │ │ │ │ ldr r2, [pc, #72] @ 37878 <__cxa_atexit@plt+0x2a978> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43653,26 +43653,26 @@ │ │ │ │ beq 37940 <__cxa_atexit@plt+0x2aa40> │ │ │ │ str r7, [r5] │ │ │ │ b 378c0 <__cxa_atexit@plt+0x2a9c0> │ │ │ │ ldr r8, [pc, #52] @ 37950 <__cxa_atexit@plt+0x2aa50> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldreq sl, [lr], #1846 @ 0x736 │ │ │ │ + ldreq sl, [lr], #1078 @ 0x436 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ sub r7, r7, #48 @ 0x30 │ │ │ │ cmp r7, #10 │ │ │ │ bcs 37990 <__cxa_atexit@plt+0x2aa90> │ │ │ │ ldr r3, [pc, #48] @ 379a4 <__cxa_atexit@plt+0x2aaa4> │ │ │ │ @@ -43698,22 +43698,22 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 379dc <__cxa_atexit@plt+0x2aadc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - strbteq pc, [ip], #348 @ 0x15c @ │ │ │ │ - strbteq pc, [ip], #576 @ 0x240 @ │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + strbteq lr, [ip], #348 @ 0x15c │ │ │ │ + strbteq lr, [ip], #576 @ 0x240 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ - strbteq pc, [ip], #588 @ 0x24c @ │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ + strbteq lr, [ip], #588 @ 0x24c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37a44 <__cxa_atexit@plt+0x2ab44> │ │ │ │ ldr r2, [pc, #56] @ 37a4c <__cxa_atexit@plt+0x2ab4c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43724,37 +43724,37 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ 37a54 <__cxa_atexit@plt+0x2ab54> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - streq r4, [r4, #-3192]! @ 0xfffff388 │ │ │ │ - streq r4, [r4, #-3204]! @ 0xfffff37c │ │ │ │ - strbteq pc, [ip], #488 @ 0x1e8 @ │ │ │ │ + streq r3, [r4, #-3200]! @ 0xfffff380 │ │ │ │ + streq r3, [r4, #-3212]! @ 0xfffff374 │ │ │ │ + strbteq lr, [ip], #488 @ 0x1e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 37a8c <__cxa_atexit@plt+0x2ab8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 37a90 <__cxa_atexit@plt+0x2ab90> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 37a94 <__cxa_atexit@plt+0x2ab94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq lr, [ip], #1108 @ 0x454 │ │ │ │ - streq r4, [r4, #-3228]! @ 0xfffff364 │ │ │ │ - strbteq pc, [ip], #404 @ 0x194 @ │ │ │ │ + strbteq sp, [ip], #1108 @ 0x454 │ │ │ │ + streq r3, [r4, #-3236]! @ 0xfffff35c │ │ │ │ + strbteq lr, [ip], #404 @ 0x194 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ ldr r3, [r6, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -43773,15 +43773,15 @@ │ │ │ │ str r0, [r9, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r3, [pc, #100] @ 37b60 <__cxa_atexit@plt+0x2ac60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r8, r9 │ │ │ │ str r3, [r8, #12]! │ │ │ │ - b 392860 <__cxa_atexit@plt+0x385960> │ │ │ │ + b 11da1b8 <__cxa_atexit@plt+0x11cd2b8> │ │ │ │ ldr r7, [pc, #68] @ 37b54 <__cxa_atexit@plt+0x2ac54> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6] │ │ │ │ tst r3, #3 │ │ │ │ beq 37b34 <__cxa_atexit@plt+0x2ac34> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -43792,20 +43792,20 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - streq r4, [r4, #-3000]! @ 0xfffff448 │ │ │ │ - strbteq lr, [ip], #900 @ 0x384 │ │ │ │ + streq r3, [r4, #-3008]! @ 0xfffff440 │ │ │ │ + strbteq sp, [ip], #900 @ 0x384 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 37bb4 <__cxa_atexit@plt+0x2acb4> │ │ │ │ add r6, r5, #4 │ │ │ │ @@ -43834,33 +43834,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #88] @ 37c40 <__cxa_atexit@plt+0x2ad40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 37c1c <__cxa_atexit@plt+0x2ad1c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ 37c30 <__cxa_atexit@plt+0x2ad30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq lr, [ip], #712 @ 0x2c8 │ │ │ │ + strbteq sp, [ip], #712 @ 0x2c8 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffadf8 │ │ │ │ @ instruction: 0xffffad44 │ │ │ │ - ldreq sl, [lr], #1996 @ 0x7cc │ │ │ │ + ldreq sl, [lr], #1228 @ 0x4cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -43868,15 +43868,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - strbteq lr, [ip], #652 @ 0x28c │ │ │ │ + strbteq sp, [ip], #652 @ 0x28c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37ccc <__cxa_atexit@plt+0x2adcc> │ │ │ │ ldr r2, [pc, #52] @ 37cd4 <__cxa_atexit@plt+0x2add4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43886,34 +43886,34 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #28] @ 37cdc <__cxa_atexit@plt+0x2addc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - streq r4, [r4, #-2544]! @ 0xfffff610 │ │ │ │ - streq r4, [r4, #-2556]! @ 0xfffff604 │ │ │ │ - strbteq lr, [ip], #556 @ 0x22c │ │ │ │ + streq r3, [r4, #-2552]! @ 0xfffff608 │ │ │ │ + streq r3, [r4, #-2564]! @ 0xfffff5fc │ │ │ │ + strbteq sp, [ip], #556 @ 0x22c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #24] @ 37d0c <__cxa_atexit@plt+0x2ae0c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #20] @ 37d10 <__cxa_atexit@plt+0x2ae10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ - strbteq lr, [ip], #544 @ 0x220 │ │ │ │ - streq r4, [r4, #-2592]! @ 0xfffff5e0 │ │ │ │ - strbteq lr, [ip], #484 @ 0x1e4 │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ + strbteq sp, [ip], #544 @ 0x220 │ │ │ │ + streq r3, [r4, #-2600]! @ 0xfffff5d8 │ │ │ │ + strbteq sp, [ip], #484 @ 0x1e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37d60 <__cxa_atexit@plt+0x2ae60> │ │ │ │ ldr r2, [pc, #52] @ 37d68 <__cxa_atexit@plt+0x2ae68> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43923,36 +43923,36 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #28] @ 37d70 <__cxa_atexit@plt+0x2ae70> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - streq r4, [r4, #-2396]! @ 0xfffff6a4 │ │ │ │ - streq r4, [r4, #-2408]! @ 0xfffff698 │ │ │ │ - strbteq lr, [ip], #388 @ 0x184 │ │ │ │ + streq r3, [r4, #-2404]! @ 0xfffff69c │ │ │ │ + streq r3, [r4, #-2416]! @ 0xfffff690 │ │ │ │ + strbteq sp, [ip], #388 @ 0x184 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 37da8 <__cxa_atexit@plt+0x2aea8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 37dac <__cxa_atexit@plt+0x2aeac> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 37db0 <__cxa_atexit@plt+0x2aeb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq lr, [ip], #368 @ 0x170 │ │ │ │ - streq r4, [r4, #-2432]! @ 0xfffff680 │ │ │ │ + strbteq sp, [ip], #368 @ 0x170 │ │ │ │ + streq r3, [r4, #-2440]! @ 0xfffff678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 37ddc <__cxa_atexit@plt+0x2aedc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -43960,15 +43960,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 37df0 <__cxa_atexit@plt+0x2aef0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - streq r4, [r4, #-2264]! @ 0xfffff728 │ │ │ │ + streq r3, [r4, #-2272]! @ 0xfffff720 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37e80 <__cxa_atexit@plt+0x2af80> │ │ │ │ ldr r2, [pc, #120] @ 37e88 <__cxa_atexit@plt+0x2af88> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43999,17 +43999,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ add r7, r7, #768 @ 0x300 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - streq r4, [r4, #-2176]! @ 0xfffff780 │ │ │ │ + streq r3, [r4, #-2184]! @ 0xfffff778 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - streq r4, [r4, #-2452]! @ 0xfffff66c │ │ │ │ + streq r3, [r4, #-2460]! @ 0xfffff664 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 37ed0 <__cxa_atexit@plt+0x2afd0> │ │ │ │ ldr r3, [pc, #52] @ 37ee8 <__cxa_atexit@plt+0x2afe8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -44023,21 +44023,21 @@ │ │ │ │ ldr r7, [pc, #20] @ 37eec <__cxa_atexit@plt+0x2afec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ add r7, r7, #768 @ 0x300 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - streq r4, [r4, #-2348]! @ 0xfffff6d4 │ │ │ │ + streq r3, [r4, #-2356]! @ 0xfffff6cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - strbteq sp, [ip], #3848 @ 0xf08 │ │ │ │ + strbteq ip, [ip], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37f50 <__cxa_atexit@plt+0x2b050> │ │ │ │ ldr r2, [pc, #52] @ 37f58 <__cxa_atexit@plt+0x2b058> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44047,34 +44047,34 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #28] @ 37f60 <__cxa_atexit@plt+0x2b060> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - streq r4, [r4, #-1900]! @ 0xfffff894 │ │ │ │ - streq r4, [r4, #-1912]! @ 0xfffff888 │ │ │ │ - strbteq sp, [ip], #3752 @ 0xea8 │ │ │ │ + streq r3, [r4, #-1908]! @ 0xfffff88c │ │ │ │ + streq r3, [r4, #-1920]! @ 0xfffff880 │ │ │ │ + strbteq ip, [ip], #3752 @ 0xea8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #24] @ 37f90 <__cxa_atexit@plt+0x2b090> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #20] @ 37f94 <__cxa_atexit@plt+0x2b094> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ - strbteq sp, [ip], #3740 @ 0xe9c │ │ │ │ - streq r4, [r4, #-1948]! @ 0xfffff864 │ │ │ │ - strbteq sp, [ip], #3720 @ 0xe88 │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ + strbteq ip, [ip], #3740 @ 0xe9c │ │ │ │ + streq r3, [r4, #-1956]! @ 0xfffff85c │ │ │ │ + strbteq ip, [ip], #3720 @ 0xe88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37fec <__cxa_atexit@plt+0x2b0ec> │ │ │ │ ldr r2, [pc, #60] @ 37ff4 <__cxa_atexit@plt+0x2b0f4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44086,37 +44086,37 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #32] @ 38000 <__cxa_atexit@plt+0x2b100> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq sp, [ip], #3688 @ 0xe68 │ │ │ │ - streq r4, [r4, #-1744]! @ 0xfffff930 │ │ │ │ - streq r4, [r4, #-1852]! @ 0xfffff8c4 │ │ │ │ + strbteq ip, [ip], #3688 @ 0xe68 │ │ │ │ + streq r3, [r4, #-1752]! @ 0xfffff928 │ │ │ │ + streq r3, [r4, #-1860]! @ 0xfffff8bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 38038 <__cxa_atexit@plt+0x2b138> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 3803c <__cxa_atexit@plt+0x2b13c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - streq r4, [r4, #-1708]! @ 0xfffff954 │ │ │ │ - streq r4, [r4, #-1776]! @ 0xfffff910 │ │ │ │ - strbteq lr, [ip], #2936 @ 0xb78 │ │ │ │ + streq r3, [r4, #-1716]! @ 0xfffff94c │ │ │ │ + streq r3, [r4, #-1784]! @ 0xfffff908 │ │ │ │ + strbteq sp, [ip], #2936 @ 0xb78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 380a4 <__cxa_atexit@plt+0x2b1a4> │ │ │ │ ldr r2, [pc, #76] @ 380b0 <__cxa_atexit@plt+0x2b1b0> │ │ │ │ @@ -44132,23 +44132,23 @@ │ │ │ │ str r0, [r3, #-16] │ │ │ │ ldr r3, [pc, #44] @ 380bc <__cxa_atexit@plt+0x2b1bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ 380c0 <__cxa_atexit@plt+0x2b1c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4e068c <__cxa_atexit@plt+0x4d378c> │ │ │ │ + b 132719c <__cxa_atexit@plt+0x131a29c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq sp, [ip], #3536 @ 0xdd0 │ │ │ │ - streq r4, [r4, #-1572]! @ 0xfffff9dc │ │ │ │ - streq r4, [r4, #-1948]! @ 0xfffff864 │ │ │ │ - streq r4, [r4, #-1940]! @ 0xfffff86c │ │ │ │ + strbteq ip, [ip], #3536 @ 0xdd0 │ │ │ │ + streq r3, [r4, #-1580]! @ 0xfffff9d4 │ │ │ │ + streq r3, [r4, #-1956]! @ 0xfffff85c │ │ │ │ + streq r3, [r4, #-1948]! @ 0xfffff864 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 380ec <__cxa_atexit@plt+0x2b1ec> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -44156,54 +44156,54 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38100 <__cxa_atexit@plt+0x2b200> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - streq r4, [r4, #-1848]! @ 0xfffff8c8 │ │ │ │ - strbteq lr, [ip], #2724 @ 0xaa4 │ │ │ │ + streq r3, [r4, #-1856]! @ 0xfffff8c0 │ │ │ │ + strbteq sp, [ip], #2724 @ 0xaa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38140 <__cxa_atexit@plt+0x2b240> │ │ │ │ ldr r8, [pc, #36] @ 38148 <__cxa_atexit@plt+0x2b248> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3814c <__cxa_atexit@plt+0x2b24c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4e12f8 <__cxa_atexit@plt+0x4d43f8> │ │ │ │ + b 1327e08 <__cxa_atexit@plt+0x131af08> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sp, [ip], #3372 @ 0xd2c │ │ │ │ - streq r4, [r4, #-1388]! @ 0xfffffa94 │ │ │ │ - strbteq lr, [ip], #2632 @ 0xa48 │ │ │ │ + strbteq ip, [ip], #3372 @ 0xd2c │ │ │ │ + streq r3, [r4, #-1396]! @ 0xfffffa8c │ │ │ │ + strbteq sp, [ip], #2632 @ 0xa48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3818c <__cxa_atexit@plt+0x2b28c> │ │ │ │ ldr r8, [pc, #36] @ 38194 <__cxa_atexit@plt+0x2b294> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 38198 <__cxa_atexit@plt+0x2b298> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4e0dc4 <__cxa_atexit@plt+0x4d3ec4> │ │ │ │ + b 13278d4 <__cxa_atexit@plt+0x131a9d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sp, [ip], #3316 @ 0xcf4 │ │ │ │ - streq r4, [r4, #-1312]! @ 0xfffffae0 │ │ │ │ - strbteq sp, [ip], #3284 @ 0xcd4 │ │ │ │ + strbteq ip, [ip], #3316 @ 0xcf4 │ │ │ │ + streq r3, [r4, #-1320]! @ 0xfffffad8 │ │ │ │ + strbteq ip, [ip], #3284 @ 0xcd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 381e8 <__cxa_atexit@plt+0x2b2e8> │ │ │ │ ldr r2, [pc, #52] @ 381f0 <__cxa_atexit@plt+0x2b2f0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44213,34 +44213,34 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #28] @ 381f8 <__cxa_atexit@plt+0x2b2f8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - streq r4, [r4, #-1236]! @ 0xfffffb2c │ │ │ │ - streq r4, [r4, #-1248]! @ 0xfffffb20 │ │ │ │ - strbteq sp, [ip], #3188 @ 0xc74 │ │ │ │ + streq r3, [r4, #-1244]! @ 0xfffffb24 │ │ │ │ + streq r3, [r4, #-1256]! @ 0xfffffb18 │ │ │ │ + strbteq ip, [ip], #3188 @ 0xc74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #24] @ 38228 <__cxa_atexit@plt+0x2b328> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #20] @ 3822c <__cxa_atexit@plt+0x2b32c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ - strbteq sp, [ip], #3176 @ 0xc68 │ │ │ │ - streq r4, [r4, #-1284]! @ 0xfffffafc │ │ │ │ - strbteq lr, [ip], #2376 @ 0x948 │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ + strbteq ip, [ip], #3176 @ 0xc68 │ │ │ │ + streq r3, [r4, #-1292]! @ 0xfffffaf4 │ │ │ │ + strbteq sp, [ip], #2376 @ 0x948 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3827c <__cxa_atexit@plt+0x2b37c> │ │ │ │ ldr r2, [pc, #52] @ 38284 <__cxa_atexit@plt+0x2b384> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44250,21 +44250,21 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [pc, #36] @ 3828c <__cxa_atexit@plt+0x2b38c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq sp, [ip], #3124 @ 0xc34 │ │ │ │ - streq r4, [r4, #-1076]! @ 0xfffffbcc │ │ │ │ - strbteq sp, [ip], #3080 @ 0xc08 │ │ │ │ + strbteq ip, [ip], #3124 @ 0xc34 │ │ │ │ + streq r3, [r4, #-1084]! @ 0xfffffbc4 │ │ │ │ + strbteq ip, [ip], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 382ec <__cxa_atexit@plt+0x2b3ec> │ │ │ │ ldr r2, [pc, #92] @ 3830c <__cxa_atexit@plt+0x2b40c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44278,64 +44278,64 @@ │ │ │ │ ldr r5, [pc, #64] @ 38314 <__cxa_atexit@plt+0x2b414> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [pc, #60] @ 38318 <__cxa_atexit@plt+0x2b418> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [pc, #28] @ 38310 <__cxa_atexit@plt+0x2b410> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - streq r4, [r4, #-972]! @ 0xfffffc34 │ │ │ │ + streq r3, [r4, #-980]! @ 0xfffffc2c │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbteq sp, [ip], #3012 @ 0xbc4 │ │ │ │ - strbteq sp, [ip], #2940 @ 0xb7c │ │ │ │ + strbteq ip, [ip], #3012 @ 0xbc4 │ │ │ │ + strbteq ip, [ip], #2940 @ 0xb7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 38350 <__cxa_atexit@plt+0x2b450> │ │ │ │ ldr r3, [pc, #44] @ 38368 <__cxa_atexit@plt+0x2b468> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #40] @ 3836c <__cxa_atexit@plt+0x2b46c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [pc, #12] @ 38364 <__cxa_atexit@plt+0x2b464> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - streq r4, [r4, #-872]! @ 0xfffffc98 │ │ │ │ + streq r3, [r4, #-880]! @ 0xfffffc90 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq sp, [ip], #2908 @ 0xb5c │ │ │ │ + strbteq ip, [ip], #2908 @ 0xb5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 383a4 <__cxa_atexit@plt+0x2b4a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 383a8 <__cxa_atexit@plt+0x2b4a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - streq r4, [r4, #-908]! @ 0xfffffc74 │ │ │ │ - streq r4, [r4, #-824]! @ 0xfffffcc8 │ │ │ │ - strbteq lr, [ip], #2012 @ 0x7dc │ │ │ │ + streq r3, [r4, #-916]! @ 0xfffffc6c │ │ │ │ + streq r3, [r4, #-832]! @ 0xfffffcc0 │ │ │ │ + strbteq sp, [ip], #2012 @ 0x7dc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3841c <__cxa_atexit@plt+0x2b51c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -44354,70 +44354,70 @@ │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r2, [r7, #24] │ │ │ │ str lr, [sl, #4]! │ │ │ │ str r0, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 6cefc0 <__cxa_atexit@plt+0x6c20c0> │ │ │ │ + b 15165a0 <__cxa_atexit@plt+0x15096a0> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - streq r4, [r4, #-688]! @ 0xfffffd50 │ │ │ │ - strbteq sp, [ip], #2668 @ 0xa6c │ │ │ │ + streq r3, [r4, #-696]! @ 0xfffffd48 │ │ │ │ + strbteq ip, [ip], #2668 @ 0xa6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3847c <__cxa_atexit@plt+0x2b57c> │ │ │ │ ldr r8, [pc, #36] @ 38484 <__cxa_atexit@plt+0x2b584> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 38488 <__cxa_atexit@plt+0x2b588> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4df3a0 <__cxa_atexit@plt+0x4d24a0> │ │ │ │ + b 1325eb0 <__cxa_atexit@plt+0x1318fb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sp, [ip], #2644 @ 0xa54 │ │ │ │ - streq r4, [r4, #-560]! @ 0xfffffdd0 │ │ │ │ + strbteq ip, [ip], #2644 @ 0xa54 │ │ │ │ + streq r3, [r4, #-568]! @ 0xfffffdc8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 384b8 <__cxa_atexit@plt+0x2b5b8> │ │ │ │ ldr r3, [pc, #28] @ 384c8 <__cxa_atexit@plt+0x2b5c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 4003d4 <__cxa_atexit@plt+0x3f34d4> │ │ │ │ + b 3feb7c <__cxa_atexit@plt+0x3f1c7c> │ │ │ │ ldr r7, [pc, #12] @ 384cc <__cxa_atexit@plt+0x2b5cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq lr, [ip], #1980 @ 0x7bc │ │ │ │ - strbteq lr, [ip], #1940 @ 0x794 │ │ │ │ + strbteq sp, [ip], #1980 @ 0x7bc │ │ │ │ + strbteq sp, [ip], #1940 @ 0x794 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 384f0 <__cxa_atexit@plt+0x2b5f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b a280b0 <__cxa_atexit@plt+0xa1b1b0> │ │ │ │ + b 186f388 <__cxa_atexit@plt+0x1862488> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq lr, [ip], #1884 @ 0x75c │ │ │ │ + strbteq sp, [ip], #1884 @ 0x75c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 38544 <__cxa_atexit@plt+0x2b644> │ │ │ │ @@ -44428,31 +44428,31 @@ │ │ │ │ ldmib r5, {r1, sl} │ │ │ │ str r3, [r8, #4]! │ │ │ │ stm r5, {r7, r8} │ │ │ │ str r1, [r8, #8] │ │ │ │ str sl, [r8, #12] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 9a2868 <__cxa_atexit@plt+0x995968> │ │ │ │ + b 17e9b40 <__cxa_atexit@plt+0x17dcc40> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff4e0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq lr, [ip], #1720 @ 0x6b8 │ │ │ │ + strbteq sp, [ip], #1720 @ 0x6b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3857c <__cxa_atexit@plt+0x2b67c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 98306c <__cxa_atexit@plt+0x97616c> │ │ │ │ + b 17ca344 <__cxa_atexit@plt+0x17bd444> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq lr, [ip], #1656 @ 0x678 │ │ │ │ + strbteq sp, [ip], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 385c8 <__cxa_atexit@plt+0x2b6c8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #48] @ 385d4 <__cxa_atexit@plt+0x2b6d4> │ │ │ │ @@ -44461,22 +44461,22 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #36] @ 385d8 <__cxa_atexit@plt+0x2b6d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 385dc <__cxa_atexit@plt+0x2b6dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b af9e48 <__cxa_atexit@plt+0xaecf48> │ │ │ │ + b 1940620 <__cxa_atexit@plt+0x1933720> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #16 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - streq r4, [r4, #-640]! @ 0xfffffd80 │ │ │ │ - streq r4, [r4, #-632]! @ 0xfffffd88 │ │ │ │ - strbteq lr, [ip], #1512 @ 0x5e8 │ │ │ │ + streq r3, [r4, #-648]! @ 0xfffffd78 │ │ │ │ + streq r3, [r4, #-640]! @ 0xfffffd80 │ │ │ │ + strbteq sp, [ip], #1512 @ 0x5e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #208 @ 0xd0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3877c <__cxa_atexit@plt+0x2b87c> │ │ │ │ @@ -44573,55 +44573,55 @@ │ │ │ │ sub r7, r6, #55 @ 0x37 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #208 @ 0xd0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ @ instruction: 0xfffff8fc │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ @ instruction: 0xfffff648 │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffff670 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - strbteq sp, [ip], #2856 @ 0xb28 │ │ │ │ - streq r4, [r4, #-24]! @ 0xffffffe8 │ │ │ │ - strbteq lr, [ip], #1204 @ 0x4b4 │ │ │ │ + strbteq ip, [ip], #2856 @ 0xb28 │ │ │ │ + streq r3, [r4, #-32]! @ 0xffffffe0 │ │ │ │ + strbteq sp, [ip], #1204 @ 0x4b4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 387ec <__cxa_atexit@plt+0x2b8ec> │ │ │ │ ldr r3, [pc, #28] @ 387fc <__cxa_atexit@plt+0x2b8fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 4003d4 <__cxa_atexit@plt+0x3f34d4> │ │ │ │ + b 3feb7c <__cxa_atexit@plt+0x3f1c7c> │ │ │ │ ldr r7, [pc, #12] @ 38800 <__cxa_atexit@plt+0x2b900> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - strbteq lr, [ip], #1160 @ 0x488 │ │ │ │ - strbteq lr, [ip], #1160 @ 0x488 │ │ │ │ + strbteq sp, [ip], #1160 @ 0x488 │ │ │ │ + strbteq sp, [ip], #1160 @ 0x488 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 38820 <__cxa_atexit@plt+0x2b920> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003dc <__cxa_atexit@plt+0x3f34dc> │ │ │ │ - strbteq lr, [ip], #1144 @ 0x478 │ │ │ │ - strbteq lr, [ip], #1148 @ 0x47c │ │ │ │ + b 3feb84 <__cxa_atexit@plt+0x3f1c84> │ │ │ │ + strbteq sp, [ip], #1144 @ 0x478 │ │ │ │ + strbteq sp, [ip], #1148 @ 0x47c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 388a4 <__cxa_atexit@plt+0x2b9a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -44640,49 +44640,49 @@ │ │ │ │ tst r8, #3 │ │ │ │ beq 38894 <__cxa_atexit@plt+0x2b994> │ │ │ │ ldr r7, [pc, #68] @ 388c8 <__cxa_atexit@plt+0x2b9c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #-4]! │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 4003e4 <__cxa_atexit@plt+0x3f34e4> │ │ │ │ + b 3feb8c <__cxa_atexit@plt+0x3f1c8c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq sp, [ip], #1156 @ 0x484 │ │ │ │ + strbteq ip, [ip], #1156 @ 0x484 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 388f0 <__cxa_atexit@plt+0x2b9f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003e4 <__cxa_atexit@plt+0x3f34e4> │ │ │ │ + b 3feb8c <__cxa_atexit@plt+0x3f1c8c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq sp, [ip], #1116 @ 0x45c │ │ │ │ + strbteq ip, [ip], #1116 @ 0x45c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 38914 <__cxa_atexit@plt+0x2ba14> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - strbteq sp, [ip], #1104 @ 0x450 │ │ │ │ - strbteq lr, [ip], #904 @ 0x388 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + strbteq ip, [ip], #1104 @ 0x450 │ │ │ │ + strbteq sp, [ip], #904 @ 0x388 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 38960 <__cxa_atexit@plt+0x2ba60> │ │ │ │ @@ -44691,22 +44691,22 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #36] @ 38974 <__cxa_atexit@plt+0x2ba74> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - ldreq r9, [lr], #1788 @ 0x6fc │ │ │ │ - strbteq lr, [ip], #804 @ 0x324 │ │ │ │ + ldreq r9, [lr], #1020 @ 0x3fc │ │ │ │ + strbteq sp, [ip], #804 @ 0x324 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38a10 <__cxa_atexit@plt+0x2bb10> │ │ │ │ ldr r3, [pc, #156] @ 38a38 <__cxa_atexit@plt+0x2bb38> │ │ │ │ @@ -44728,15 +44728,15 @@ │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -44745,19 +44745,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbteq lr, [ip], #672 @ 0x2a0 │ │ │ │ + strbteq sp, [ip], #672 @ 0x2a0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strbteq lr, [ip], #604 @ 0x25c │ │ │ │ + strbteq sp, [ip], #604 @ 0x25c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 38a98 <__cxa_atexit@plt+0x2bb98> │ │ │ │ @@ -44769,40 +44769,40 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - strbteq lr, [ip], #508 @ 0x1fc │ │ │ │ + strbteq sp, [ip], #508 @ 0x1fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38af0 <__cxa_atexit@plt+0x2bbf0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 38af8 <__cxa_atexit@plt+0x2bbf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 12da510 <__cxa_atexit@plt+0x12cd610> │ │ │ │ + b 1fa9310 <__cxa_atexit@plt+0x1f9c410> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r3, [r4, #-3004]! @ 0xfffff444 │ │ │ │ + streq r2, [r4, #-3012]! @ 0xfffff43c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38b30 <__cxa_atexit@plt+0x2bc30> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -44810,15 +44810,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 38b48 <__cxa_atexit@plt+0x2bc48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r3, [r4, #-2940]! @ 0xfffff484 │ │ │ │ + streq r2, [r4, #-2948]! @ 0xfffff47c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 38bf8 <__cxa_atexit@plt+0x2bcf8> │ │ │ │ ldr r3, [pc, #188] @ 38c18 <__cxa_atexit@plt+0x2bd18> │ │ │ │ @@ -44865,19 +44865,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - streq r3, [r4, #-2804]! @ 0xfffff50c │ │ │ │ - streq r3, [r4, #-3208]! @ 0xfffff378 │ │ │ │ + streq r2, [r4, #-2812]! @ 0xfffff504 │ │ │ │ + streq r2, [r4, #-3216]! @ 0xfffff370 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 38ca4 <__cxa_atexit@plt+0x2bda4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -44909,19 +44909,19 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - streq r3, [r4, #-2604]! @ 0xfffff5d4 │ │ │ │ - streq r3, [r4, #-3008]! @ 0xfffff440 │ │ │ │ - strbteq sp, [ip], #4064 @ 0xfe0 │ │ │ │ + streq r2, [r4, #-2612]! @ 0xfffff5cc │ │ │ │ + streq r2, [r4, #-3016]! @ 0xfffff438 │ │ │ │ + strbteq ip, [ip], #4064 @ 0xfe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -44943,43 +44943,43 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - streq r3, [r4, #-2460]! @ 0xfffff664 │ │ │ │ - strbteq sp, [ip], #3992 @ 0xf98 │ │ │ │ - strbteq sp, [ip], #3968 @ 0xf80 │ │ │ │ + streq r2, [r4, #-2468]! @ 0xfffff65c │ │ │ │ + strbteq ip, [ip], #3992 @ 0xf98 │ │ │ │ + strbteq ip, [ip], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 38db0 <__cxa_atexit@plt+0x2beb0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 38da8 <__cxa_atexit@plt+0x2bea8> │ │ │ │ ldr r3, [pc, #48] @ 38db8 <__cxa_atexit@plt+0x2beb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 38dbc <__cxa_atexit@plt+0x2bebc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 4003ec <__cxa_atexit@plt+0x3f34ec> │ │ │ │ + b 3feb94 <__cxa_atexit@plt+0x3f1c94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sp, [ip], #3916 @ 0xf4c │ │ │ │ - streq r3, [r4, #-2312]! @ 0xfffff6f8 │ │ │ │ + strbteq ip, [ip], #3916 @ 0xf4c │ │ │ │ + streq r2, [r4, #-2320]! @ 0xfffff6f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38e00 <__cxa_atexit@plt+0x2bf00> │ │ │ │ ldr r2, [pc, #48] @ 38e10 <__cxa_atexit@plt+0x2bf10> │ │ │ │ @@ -44987,22 +44987,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 38e14 <__cxa_atexit@plt+0x2bf14> │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, r8, #3 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003f4 <__cxa_atexit@plt+0x3f34f4> │ │ │ │ + b 3a0350 <__cxa_atexit@plt+0x393450> │ │ │ │ ldr r7, [pc, #16] @ 38e18 <__cxa_atexit@plt+0x2bf18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [lr], #617 @ 0x269 │ │ │ │ + ldreq r8, [lr], #3945 @ 0xf69 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq sp, [ip], #3824 @ 0xef0 │ │ │ │ + strbteq ip, [ip], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -45020,16 +45020,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 38e88 <__cxa_atexit@plt+0x2bf88> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r3, [r4, #-2552]! @ 0xfffff608 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r2, [r4, #-2560]! @ 0xfffff600 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -45045,16 +45045,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 38eec <__cxa_atexit@plt+0x2bfec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r3, [r4, #-2432]! @ 0xfffff680 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r2, [r4, #-2440]! @ 0xfffff678 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38f30 <__cxa_atexit@plt+0x2c030> │ │ │ │ @@ -45063,22 +45063,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 38f44 <__cxa_atexit@plt+0x2c044> │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, r8, #3 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003f4 <__cxa_atexit@plt+0x3f34f4> │ │ │ │ + b 3a0350 <__cxa_atexit@plt+0x393450> │ │ │ │ ldr r7, [pc, #16] @ 38f48 <__cxa_atexit@plt+0x2c048> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [lr], #311 @ 0x137 │ │ │ │ + ldreq r8, [lr], #3639 @ 0xe37 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq sp, [ip], #3524 @ 0xdc4 │ │ │ │ + strbteq ip, [ip], #3524 @ 0xdc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -45096,16 +45096,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 38fb8 <__cxa_atexit@plt+0x2c0b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r3, [r4, #-2248]! @ 0xfffff738 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r2, [r4, #-2256]! @ 0xfffff730 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -45121,18 +45121,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 3901c <__cxa_atexit@plt+0x2c11c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r3, [r4, #-2128]! @ 0xfffff7b0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r2, [r4, #-2136]! @ 0xfffff7a8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sp, [ip], #3348 @ 0xd14 │ │ │ │ + strbteq ip, [ip], #3348 @ 0xd14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39084 <__cxa_atexit@plt+0x2c184> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -45156,32 +45156,32 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 390a8 <__cxa_atexit@plt+0x2c1a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r3, [r4, #-1620]! @ 0xfffff9ac │ │ │ │ + streq r2, [r4, #-1628]! @ 0xfffff9a4 │ │ │ │ andeq r0, r0, ip, ror r7 │ │ │ │ - strbteq sp, [ip], #3240 @ 0xca8 │ │ │ │ + strbteq ip, [ip], #3240 @ 0xca8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 390e8 <__cxa_atexit@plt+0x2c1e8> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr sl, [r8, #7] │ │ │ │ ldr r3, [r8, #11] │ │ │ │ ldr r2, [pc, #24] @ 390f0 <__cxa_atexit@plt+0x2c1f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 4003fc <__cxa_atexit@plt+0x3f34fc> │ │ │ │ + b 391dc4 <__cxa_atexit@plt+0x384ec4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -45202,16 +45202,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 39160 <__cxa_atexit@plt+0x2c260> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r3, [r4, #-1824]! @ 0xfffff8e0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r2, [r4, #-1832]! @ 0xfffff8d8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -45227,16 +45227,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 391c4 <__cxa_atexit@plt+0x2c2c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r3, [r4, #-1704]! @ 0xfffff958 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r2, [r4, #-1712]! @ 0xfffff950 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39238 <__cxa_atexit@plt+0x2c338> │ │ │ │ @@ -45254,15 +45254,15 @@ │ │ │ │ ldr sl, [r5, #-8]! │ │ │ │ ldr r3, [pc, #44] @ 39244 <__cxa_atexit@plt+0x2c344> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 4003fc <__cxa_atexit@plt+0x3f34fc> │ │ │ │ + b 391dc4 <__cxa_atexit@plt+0x384ec4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -45271,15 +45271,15 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 39270 <__cxa_atexit@plt+0x2c370> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 4003fc <__cxa_atexit@plt+0x3f34fc> │ │ │ │ + b 391dc4 <__cxa_atexit@plt+0x384ec4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -45298,16 +45298,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 392e0 <__cxa_atexit@plt+0x2c3e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r3, [r4, #-1440]! @ 0xfffffa60 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r2, [r4, #-1448]! @ 0xfffffa58 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -45323,18 +45323,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 39344 <__cxa_atexit@plt+0x2c444> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r3, [r4, #-1320]! @ 0xfffffad8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r2, [r4, #-1328]! @ 0xfffffad0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sp, [ip], #2524 @ 0x9dc │ │ │ │ + strbteq ip, [ip], #2524 @ 0x9dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 393a0 <__cxa_atexit@plt+0x2c4a0> │ │ │ │ ldr lr, [pc, #64] @ 393ac <__cxa_atexit@plt+0x2c4ac> │ │ │ │ @@ -45352,16 +45352,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - streq r3, [r4, #-800]! @ 0xfffffce0 │ │ │ │ - strbteq sp, [ip], #2416 @ 0x970 │ │ │ │ + streq r2, [r4, #-808]! @ 0xfffffcd8 │ │ │ │ + strbteq ip, [ip], #2416 @ 0x970 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ tst r3, #2 │ │ │ │ bne 39434 <__cxa_atexit@plt+0x2c534> │ │ │ │ @@ -45384,15 +45384,15 @@ │ │ │ │ str r0, [r2] │ │ │ │ sub sl, r1, #3 │ │ │ │ add r8, lr, #1 │ │ │ │ add r9, r9, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 400404 <__cxa_atexit@plt+0x3f3504> │ │ │ │ + b 39d440 <__cxa_atexit@plt+0x390540> │ │ │ │ ldr r3, [pc, #112] @ 394ac <__cxa_atexit@plt+0x2c5ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 3947c <__cxa_atexit@plt+0x2c57c> │ │ │ │ cmp r3, #2 │ │ │ │ bne 39484 <__cxa_atexit@plt+0x2c584> │ │ │ │ @@ -45402,52 +45402,52 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3947c <__cxa_atexit@plt+0x2c57c> │ │ │ │ ldr r3, [pc, #68] @ 394b4 <__cxa_atexit@plt+0x2c5b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 40040c <__cxa_atexit@plt+0x3f350c> │ │ │ │ + b 3feb9c <__cxa_atexit@plt+0x3f1c9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #60] @ 394c8 <__cxa_atexit@plt+0x2c5c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #32 │ │ │ │ - b 40040c <__cxa_atexit@plt+0x3f350c> │ │ │ │ + b 3feb9c <__cxa_atexit@plt+0x3f1c9c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbteq sp, [ip], #2292 @ 0x8f4 │ │ │ │ - strbteq sp, [ip], #2280 @ 0x8e8 │ │ │ │ + strbteq ip, [ip], #2292 @ 0x8f4 │ │ │ │ + strbteq ip, [ip], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - strbteq sp, [ip], #2092 @ 0x82c │ │ │ │ + strbteq ip, [ip], #2092 @ 0x82c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 394ec <__cxa_atexit@plt+0x2c5ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400414 <__cxa_atexit@plt+0x3f3514> │ │ │ │ + b 3a9110 <__cxa_atexit@plt+0x39c210> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ - strbteq sp, [ip], #2072 @ 0x818 │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ + strbteq ip, [ip], #2072 @ 0x818 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 39550 <__cxa_atexit@plt+0x2c650> │ │ │ │ ldr r3, [pc, #64] @ 3956c <__cxa_atexit@plt+0x2c66c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -45455,35 +45455,35 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 39564 <__cxa_atexit@plt+0x2c664> │ │ │ │ ldr r3, [pc, #44] @ 39570 <__cxa_atexit@plt+0x2c670> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 40040c <__cxa_atexit@plt+0x3f350c> │ │ │ │ + b 3feb9c <__cxa_atexit@plt+0x3f1c9c> │ │ │ │ ldr r3, [pc, #28] @ 39574 <__cxa_atexit@plt+0x2c674> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #32 │ │ │ │ - b 40040c <__cxa_atexit@plt+0x3f350c> │ │ │ │ + b 3feb9c <__cxa_atexit@plt+0x3f1c9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq sp, [ip], #1964 @ 0x7ac │ │ │ │ + strbteq ip, [ip], #1964 @ 0x7ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39598 <__cxa_atexit@plt+0x2c698> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 40040c <__cxa_atexit@plt+0x3f350c> │ │ │ │ + b 3feb9c <__cxa_atexit@plt+0x3f1c9c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sp, [ip], #1912 @ 0x778 │ │ │ │ + strbteq ip, [ip], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -45505,47 +45505,47 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ 39634 <__cxa_atexit@plt+0x2c734> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r9, [pc, #40] @ 39638 <__cxa_atexit@plt+0x2c738> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 10ee250 <__cxa_atexit@plt+0x10e1350> │ │ │ │ + b 1dbd268 <__cxa_atexit@plt+0x1db0368> │ │ │ │ ldr r7, [pc, #16] @ 39630 <__cxa_atexit@plt+0x2c730> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - streq r3, [r4, #-156]! @ 0xffffff64 │ │ │ │ + streq r2, [r4, #-164]! @ 0xffffff5c │ │ │ │ muleq r0, r8, r0 │ │ │ │ - streq r3, [r4, #-564]! @ 0xfffffdcc │ │ │ │ - strbteq sp, [ip], #1752 @ 0x6d8 │ │ │ │ + streq r2, [r4, #-572]! @ 0xfffffdc4 │ │ │ │ + strbteq ip, [ip], #1752 @ 0x6d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 39674 <__cxa_atexit@plt+0x2c774> │ │ │ │ ldr r3, [pc, #48] @ 3968c <__cxa_atexit@plt+0x2c78c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r9, [pc, #36] @ 39690 <__cxa_atexit@plt+0x2c790> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 10ee250 <__cxa_atexit@plt+0x10e1350> │ │ │ │ + b 1dbd268 <__cxa_atexit@plt+0x1db0368> │ │ │ │ ldr r7, [pc, #12] @ 39688 <__cxa_atexit@plt+0x2c788> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - streq r3, [r4, #-64]! @ 0xffffffc0 │ │ │ │ + streq r2, [r4, #-72]! @ 0xffffffb8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - streq r3, [r4, #-472]! @ 0xfffffe28 │ │ │ │ - strbteq sp, [ip], #1648 @ 0x670 │ │ │ │ + streq r2, [r4, #-480]! @ 0xfffffe20 │ │ │ │ + strbteq ip, [ip], #1648 @ 0x670 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 39718 <__cxa_atexit@plt+0x2c818> │ │ │ │ @@ -45565,43 +45565,43 @@ │ │ │ │ str r5, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r2] │ │ │ │ sub sl, r6, #3 │ │ │ │ add r8, lr, #1 │ │ │ │ add r9, r9, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 400404 <__cxa_atexit@plt+0x3f3504> │ │ │ │ + b 39d440 <__cxa_atexit@plt+0x390540> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq sp, [ip], #1564 @ 0x61c │ │ │ │ - strbteq sp, [ip], #1552 @ 0x610 │ │ │ │ - strbteq sp, [ip], #1476 @ 0x5c4 │ │ │ │ + strbteq ip, [ip], #1564 @ 0x61c │ │ │ │ + strbteq ip, [ip], #1552 @ 0x610 │ │ │ │ + strbteq ip, [ip], #1476 @ 0x5c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39754 <__cxa_atexit@plt+0x2c854> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400414 <__cxa_atexit@plt+0x3f3514> │ │ │ │ + b 3a9110 <__cxa_atexit@plt+0x39c210> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ - strbteq sp, [ip], #1452 @ 0x5ac │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ + strbteq ip, [ip], #1452 @ 0x5ac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 397bc <__cxa_atexit@plt+0x2c8bc> │ │ │ │ ldr r7, [pc, #52] @ 397cc <__cxa_atexit@plt+0x2c8cc> │ │ │ │ @@ -45616,16 +45616,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 397d0 <__cxa_atexit@plt+0x2c8d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq sp, [ip], #1400 @ 0x578 │ │ │ │ - strbteq sp, [ip], #1376 @ 0x560 │ │ │ │ + strbteq ip, [ip], #1400 @ 0x578 │ │ │ │ + strbteq ip, [ip], #1376 @ 0x560 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 39888 <__cxa_atexit@plt+0x2c988> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -45674,21 +45674,21 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - streq r2, [r4, #-3628]! @ 0xfffff1d4 │ │ │ │ + streq r1, [r4, #-3636]! @ 0xfffff1cc │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ - streq r2, [r4, #-3648]! @ 0xfffff1c0 │ │ │ │ - strbteq sp, [ip], #1124 @ 0x464 │ │ │ │ + streq r1, [r4, #-3656]! @ 0xfffff1b8 │ │ │ │ + strbteq ip, [ip], #1124 @ 0x464 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 39958 <__cxa_atexit@plt+0x2ca58> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ @@ -45722,20 +45722,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r2, [r4, #-3420]! @ 0xfffff2a4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r1, [r4, #-3428]! @ 0xfffff29c │ │ │ │ @ instruction: 0xfffff728 │ │ │ │ @ instruction: 0xfffffa48 │ │ │ │ - streq r2, [r4, #-3448]! @ 0xfffff288 │ │ │ │ - strbteq sp, [ip], #824 @ 0x338 │ │ │ │ + streq r1, [r4, #-3456]! @ 0xfffff280 │ │ │ │ + strbteq ip, [ip], #824 @ 0x338 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 39a00 <__cxa_atexit@plt+0x2cb00> │ │ │ │ ldr r2, [pc, #120] @ 39a28 <__cxa_atexit@plt+0x2cb28> │ │ │ │ @@ -45766,20 +45766,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 39a2c <__cxa_atexit@plt+0x2cb2c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - streq r2, [r4, #-3308]! @ 0xfffff314 │ │ │ │ - strbteq sp, [ip], #696 @ 0x2b8 │ │ │ │ + streq r1, [r4, #-3316]! @ 0xfffff30c │ │ │ │ + strbteq ip, [ip], #696 @ 0x2b8 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ @ instruction: 0xfffff16c │ │ │ │ - streq r2, [r4, #-3276]! @ 0xfffff334 │ │ │ │ - strbteq sp, [ip], #648 @ 0x288 │ │ │ │ + streq r1, [r4, #-3284]! @ 0xfffff32c │ │ │ │ + strbteq ip, [ip], #648 @ 0x288 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 39ab0 <__cxa_atexit@plt+0x2cbb0> │ │ │ │ ldr r2, [pc, #120] @ 39ad8 <__cxa_atexit@plt+0x2cbd8> │ │ │ │ @@ -45810,20 +45810,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 39adc <__cxa_atexit@plt+0x2cbdc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - streq r2, [r4, #-3132]! @ 0xfffff3c4 │ │ │ │ - strbteq sp, [ip], #520 @ 0x208 │ │ │ │ + streq r1, [r4, #-3140]! @ 0xfffff3bc │ │ │ │ + strbteq ip, [ip], #520 @ 0x208 │ │ │ │ @ instruction: 0xfffff044 │ │ │ │ @ instruction: 0xfffff0bc │ │ │ │ - streq r2, [r4, #-3100]! @ 0xfffff3e4 │ │ │ │ - strbteq sp, [ip], #592 @ 0x250 │ │ │ │ + streq r1, [r4, #-3108]! @ 0xfffff3dc │ │ │ │ + strbteq ip, [ip], #592 @ 0x250 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39b4c <__cxa_atexit@plt+0x2cc4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -45838,30 +45838,30 @@ │ │ │ │ str r5, [r3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r5, [pc, #48] @ 39b70 <__cxa_atexit@plt+0x2cc70> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12cb09c <__cxa_atexit@plt+0x12be19c> │ │ │ │ + b 1f99e9c <__cxa_atexit@plt+0x1f8cf9c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - streq r2, [r4, #-3336]! @ 0xfffff2f8 │ │ │ │ + streq r1, [r4, #-3344]! @ 0xfffff2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4003ac <__cxa_atexit@plt+0x3f34ac> │ │ │ │ + b 3feb54 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 39c6c <__cxa_atexit@plt+0x2cd6c> │ │ │ │ @@ -45910,48 +45910,48 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #124] @ 39cd8 <__cxa_atexit@plt+0x2cdd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #116] @ 39cdc <__cxa_atexit@plt+0x2cddc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 12cb09c <__cxa_atexit@plt+0x12be19c> │ │ │ │ + b 1f99e9c <__cxa_atexit@plt+0x1f8cf9c> │ │ │ │ ldr r7, [pc, #92] @ 39cd0 <__cxa_atexit@plt+0x2cdd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #44] @ 39cbc <__cxa_atexit@plt+0x2cdbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #40] @ 39cc8 <__cxa_atexit@plt+0x2cdc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #36] @ 39ccc <__cxa_atexit@plt+0x2cdcc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - streq r2, [r4, #-3220]! @ 0xfffff36c │ │ │ │ - streq r2, [r4, #-3004]! @ 0xfffff444 │ │ │ │ + streq r1, [r4, #-3228]! @ 0xfffff364 │ │ │ │ + streq r1, [r4, #-3012]! @ 0xfffff43c │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - strbteq sp, [ip], #156 @ 0x9c │ │ │ │ - strbteq sp, [ip], #64 @ 0x40 │ │ │ │ - strbteq sp, [ip], #244 @ 0xf4 │ │ │ │ + strbteq ip, [ip], #156 @ 0x9c │ │ │ │ + strbteq ip, [ip], #64 @ 0x40 │ │ │ │ + strbteq ip, [ip], #244 @ 0xf4 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - streq r2, [r4, #-3052]! @ 0xfffff414 │ │ │ │ - streq r2, [r4, #-3044]! @ 0xfffff41c │ │ │ │ + streq r1, [r4, #-3060]! @ 0xfffff40c │ │ │ │ + streq r1, [r4, #-3052]! @ 0xfffff414 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - strbteq sp, [ip], #208 @ 0xd0 │ │ │ │ - strbteq sp, [ip], #192 @ 0xc0 │ │ │ │ - strbteq sp, [ip], #96 @ 0x60 │ │ │ │ + strbteq ip, [ip], #208 @ 0xd0 │ │ │ │ + strbteq ip, [ip], #192 @ 0xc0 │ │ │ │ + strbteq ip, [ip], #96 @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ @@ -45985,74 +45985,74 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #72] @ 39dd4 <__cxa_atexit@plt+0x2ced4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 12cb09c <__cxa_atexit@plt+0x12be19c> │ │ │ │ + b 1f99e9c <__cxa_atexit@plt+0x1f8cf9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #28] @ 39dc8 <__cxa_atexit@plt+0x2cec8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 39dcc <__cxa_atexit@plt+0x2cecc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - strbteq ip, [ip], #3984 @ 0xf90 │ │ │ │ - strbteq ip, [ip], #3892 @ 0xf34 │ │ │ │ + strbteq fp, [ip], #3984 @ 0xf90 │ │ │ │ + strbteq fp, [ip], #3892 @ 0xf34 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ - streq r2, [r4, #-2748]! @ 0xfffff544 │ │ │ │ + streq r1, [r4, #-2756]! @ 0xfffff53c │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ - strbteq ip, [ip], #3984 @ 0xf90 │ │ │ │ - strbteq ip, [ip], #3968 @ 0xf80 │ │ │ │ + strbteq fp, [ip], #3984 @ 0xf90 │ │ │ │ + strbteq fp, [ip], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001bc <__cxa_atexit@plt+0x3f32bc> │ │ │ │ - strbteq sp, [ip], #84 @ 0x54 │ │ │ │ + b 3fe92c <__cxa_atexit@plt+0x3f1a2c> │ │ │ │ + strbteq ip, [ip], #84 @ 0x54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39e38 <__cxa_atexit@plt+0x2cf38> │ │ │ │ ldr r2, [pc, #40] @ 39e40 <__cxa_atexit@plt+0x2cf40> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [pc, #28] @ 39e44 <__cxa_atexit@plt+0x2cf44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 12e227c <__cxa_atexit@plt+0x12d537c> │ │ │ │ + b 1fb107c <__cxa_atexit@plt+0x1fa417c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - streq r2, [r4, #-2164]! @ 0xfffff78c │ │ │ │ - strbteq fp, [ip], #3180 @ 0xc6c │ │ │ │ + streq r1, [r4, #-2172]! @ 0xfffff784 │ │ │ │ + strbteq sl, [ip], #3180 @ 0xc6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 39e74 <__cxa_atexit@plt+0x2cf74> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b a16ff8 <__cxa_atexit@plt+0xa0a0f8> │ │ │ │ - strbteq ip, [ip], #3652 @ 0xe44 │ │ │ │ + b 185e2d0 <__cxa_atexit@plt+0x18513d0> │ │ │ │ + strbteq fp, [ip], #3652 @ 0xe44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 39ef4 <__cxa_atexit@plt+0x2cff4> │ │ │ │ ldr r2, [pc, #120] @ 39f1c <__cxa_atexit@plt+0x2d01c> │ │ │ │ @@ -46083,20 +46083,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 39f20 <__cxa_atexit@plt+0x2d020> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - streq r2, [r4, #-2040]! @ 0xfffff808 │ │ │ │ - strbteq ip, [ip], #3524 @ 0xdc4 │ │ │ │ + streq r1, [r4, #-2048]! @ 0xfffff800 │ │ │ │ + strbteq fp, [ip], #3524 @ 0xdc4 │ │ │ │ @ instruction: 0xffffec00 │ │ │ │ @ instruction: 0xffffec78 │ │ │ │ - streq r2, [r4, #-2008]! @ 0xfffff828 │ │ │ │ - strbteq ip, [ip], #3476 @ 0xd94 │ │ │ │ + streq r1, [r4, #-2016]! @ 0xfffff820 │ │ │ │ + strbteq fp, [ip], #3476 @ 0xd94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 39fa4 <__cxa_atexit@plt+0x2d0a4> │ │ │ │ ldr r2, [pc, #120] @ 39fcc <__cxa_atexit@plt+0x2d0cc> │ │ │ │ @@ -46127,20 +46127,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 39fd0 <__cxa_atexit@plt+0x2d0d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - streq r2, [r4, #-1864]! @ 0xfffff8b8 │ │ │ │ - strbteq ip, [ip], #3348 @ 0xd14 │ │ │ │ + streq r1, [r4, #-1872]! @ 0xfffff8b0 │ │ │ │ + strbteq fp, [ip], #3348 @ 0xd14 │ │ │ │ @ instruction: 0xffffeb50 │ │ │ │ @ instruction: 0xffffebc8 │ │ │ │ - streq r2, [r4, #-1832]! @ 0xfffff8d8 │ │ │ │ - strbteq ip, [ip], #3420 @ 0xd5c │ │ │ │ + streq r1, [r4, #-1840]! @ 0xfffff8d0 │ │ │ │ + strbteq fp, [ip], #3420 @ 0xd5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a040 <__cxa_atexit@plt+0x2d140> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -46155,31 +46155,31 @@ │ │ │ │ str r5, [r3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r5, [pc, #48] @ 3a064 <__cxa_atexit@plt+0x2d164> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12cb09c <__cxa_atexit@plt+0x12be19c> │ │ │ │ + b 1f99e9c <__cxa_atexit@plt+0x1f8cf9c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - streq r2, [r4, #-2068]! @ 0xfffff7ec │ │ │ │ + streq r1, [r4, #-2076]! @ 0xfffff7e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4003ac <__cxa_atexit@plt+0x3f34ac> │ │ │ │ - strbteq ip, [ip], #3412 @ 0xd54 │ │ │ │ + b 3feb54 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ + strbteq fp, [ip], #3412 @ 0xd54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3a0d8 <__cxa_atexit@plt+0x2d1d8> │ │ │ │ ldr r2, [pc, #68] @ 3a0e4 <__cxa_atexit@plt+0x2d1e4> │ │ │ │ @@ -46198,17 +46198,17 @@ │ │ │ │ b 3a0fc <__cxa_atexit@plt+0x2d1fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - streq r2, [r4, #-1520]! @ 0xfffffa10 │ │ │ │ - streq r2, [r4, #-1928]! @ 0xfffff878 │ │ │ │ - strbteq ip, [ip], #3272 @ 0xcc8 │ │ │ │ + streq r1, [r4, #-1528]! @ 0xfffffa08 │ │ │ │ + streq r1, [r4, #-1936]! @ 0xfffff870 │ │ │ │ + strbteq fp, [ip], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ @@ -46245,164 +46245,164 @@ │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r5, [pc, #76] @ 3a1e8 <__cxa_atexit@plt+0x2d2e8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12cb09c <__cxa_atexit@plt+0x12be19c> │ │ │ │ + b 1f99e9c <__cxa_atexit@plt+0x1f8cf9c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #28] @ 3a1d8 <__cxa_atexit@plt+0x2d2d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 3a1dc <__cxa_atexit@plt+0x2d2dc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - strbteq ip, [ip], #2944 @ 0xb80 │ │ │ │ - strbteq ip, [ip], #2852 @ 0xb24 │ │ │ │ + strbteq fp, [ip], #2944 @ 0xb80 │ │ │ │ + strbteq fp, [ip], #2852 @ 0xb24 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - streq r2, [r4, #-1708]! @ 0xfffff954 │ │ │ │ + streq r1, [r4, #-1716]! @ 0xfffff94c │ │ │ │ @ instruction: 0xfffff688 │ │ │ │ - strbteq ip, [ip], #2956 @ 0xb8c │ │ │ │ - strbteq ip, [ip], #2940 @ 0xb7c │ │ │ │ - strbteq ip, [ip], #2992 @ 0xbb0 │ │ │ │ + strbteq fp, [ip], #2956 @ 0xb8c │ │ │ │ + strbteq fp, [ip], #2940 @ 0xb7c │ │ │ │ + strbteq fp, [ip], #2992 @ 0xbb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a218 <__cxa_atexit@plt+0x2d318> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4001bc <__cxa_atexit@plt+0x3f32bc> │ │ │ │ + b 3fe92c <__cxa_atexit@plt+0x3f1a2c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq ip, [ip], #2956 @ 0xb8c │ │ │ │ + strbteq fp, [ip], #2956 @ 0xb8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a23c <__cxa_atexit@plt+0x2d33c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003ac <__cxa_atexit@plt+0x3f34ac> │ │ │ │ + b 3feb54 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq ip, [ip], #2920 @ 0xb68 │ │ │ │ + strbteq fp, [ip], #2920 @ 0xb68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a260 <__cxa_atexit@plt+0x2d360> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003ac <__cxa_atexit@plt+0x3f34ac> │ │ │ │ + b 3feb54 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq ip, [ip], #2884 @ 0xb44 │ │ │ │ + strbteq fp, [ip], #2884 @ 0xb44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3a290 <__cxa_atexit@plt+0x2d390> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 3a294 <__cxa_atexit@plt+0x2d394> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40025c <__cxa_atexit@plt+0x3f335c> │ │ │ │ + b 3fe9e4 <__cxa_atexit@plt+0x3f1ae4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq fp, [ip], #2868 @ 0xb34 │ │ │ │ - strbteq ip, [ip], #2792 @ 0xae8 │ │ │ │ + strbteq sl, [ip], #2868 @ 0xb34 │ │ │ │ + strbteq fp, [ip], #2792 @ 0xae8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3a2c4 <__cxa_atexit@plt+0x2d3c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 3a2c8 <__cxa_atexit@plt+0x2d3c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - streq r2, [r4, #-1028]! @ 0xfffffbfc │ │ │ │ - strbteq ip, [ip], #2740 @ 0xab4 │ │ │ │ + streq r1, [r4, #-1036]! @ 0xfffffbf4 │ │ │ │ + strbteq fp, [ip], #2740 @ 0xab4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3a2f8 <__cxa_atexit@plt+0x2d3f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 3a2fc <__cxa_atexit@plt+0x2d3fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - streq r2, [r4, #-1336]! @ 0xfffffac8 │ │ │ │ - strbteq ip, [ip], #2688 @ 0xa80 │ │ │ │ + streq r1, [r4, #-1344]! @ 0xfffffac0 │ │ │ │ + strbteq fp, [ip], #2688 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3a32c <__cxa_atexit@plt+0x2d42c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 3a330 <__cxa_atexit@plt+0x2d430> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - streq r2, [r4, #-924]! @ 0xfffffc64 │ │ │ │ - strbteq ip, [ip], #2636 @ 0xa4c │ │ │ │ + streq r1, [r4, #-932]! @ 0xfffffc5c │ │ │ │ + strbteq fp, [ip], #2636 @ 0xa4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3a360 <__cxa_atexit@plt+0x2d460> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 3a364 <__cxa_atexit@plt+0x2d464> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq ip, [ip], #2616 @ 0xa38 │ │ │ │ + strbteq fp, [ip], #2616 @ 0xa38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001bc <__cxa_atexit@plt+0x3f32bc> │ │ │ │ + b 3fe92c <__cxa_atexit@plt+0x3f1a2c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a3b4 <__cxa_atexit@plt+0x2d4b4> │ │ │ │ ldr r8, [pc, #36] @ 3a3bc <__cxa_atexit@plt+0x2d4bc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3a3c0 <__cxa_atexit@plt+0x2d4c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [lr], #3194 @ 0xc7a │ │ │ │ - streq r2, [r4, #-760]! @ 0xfffffd08 │ │ │ │ - strbteq fp, [ip], #3700 @ 0xe74 │ │ │ │ + ldreq r7, [lr], #2426 @ 0x97a │ │ │ │ + streq r1, [r4, #-768]! @ 0xfffffd00 │ │ │ │ + strbteq sl, [ip], #3700 @ 0xe74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3a3f0 <__cxa_atexit@plt+0x2d4f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #16] @ 3a3f4 <__cxa_atexit@plt+0x2d4f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 400204 <__cxa_atexit@plt+0x3f3304> │ │ │ │ - streq r2, [r4, #-804]! @ 0xfffffcdc │ │ │ │ - streq r2, [r4, #-728]! @ 0xfffffd28 │ │ │ │ - strbteq fp, [ip], #3648 @ 0xe40 │ │ │ │ + b 3fe98c <__cxa_atexit@plt+0x3f1a8c> │ │ │ │ + streq r1, [r4, #-812]! @ 0xfffffcd4 │ │ │ │ + streq r1, [r4, #-736]! @ 0xfffffd20 │ │ │ │ + strbteq sl, [ip], #3648 @ 0xe40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a454 <__cxa_atexit@plt+0x2d554> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -46416,26 +46416,26 @@ │ │ │ │ ldr r1, [pc, #60] @ 3a478 <__cxa_atexit@plt+0x2d578> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - ldreq r7, [lr], #3048 @ 0xbe8 │ │ │ │ - streq r2, [r4, #-608]! @ 0xfffffda0 │ │ │ │ - strbteq fp, [ip], #3636 @ 0xe34 │ │ │ │ + ldreq r7, [lr], #2280 @ 0x8e8 │ │ │ │ + streq r1, [r4, #-616]! @ 0xfffffd98 │ │ │ │ + strbteq sl, [ip], #3636 @ 0xe34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a4bc <__cxa_atexit@plt+0x2d5bc> │ │ │ │ ldr r2, [pc, #40] @ 3a4c4 <__cxa_atexit@plt+0x2d5c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -46445,17 +46445,17 @@ │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #0 │ │ │ │ b 34a28 <__cxa_atexit@plt+0x27b28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r2, [r4, #-544]! @ 0xfffffde0 │ │ │ │ - streq r2, [r4, #-888]! @ 0xfffffc88 │ │ │ │ - strbteq fp, [ip], #3556 @ 0xde4 │ │ │ │ + streq r1, [r4, #-552]! @ 0xfffffdd8 │ │ │ │ + streq r1, [r4, #-896]! @ 0xfffffc80 │ │ │ │ + strbteq sl, [ip], #3556 @ 0xde4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a528 <__cxa_atexit@plt+0x2d628> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -46469,26 +46469,26 @@ │ │ │ │ ldr r1, [pc, #60] @ 3a54c <__cxa_atexit@plt+0x2d64c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - ldreq r7, [lr], #2847 @ 0xb1f │ │ │ │ - streq r2, [r4, #-396]! @ 0xfffffe74 │ │ │ │ - strbteq ip, [ip], #2124 @ 0x84c │ │ │ │ + ldreq r7, [lr], #2079 @ 0x81f │ │ │ │ + streq r1, [r4, #-404]! @ 0xfffffe6c │ │ │ │ + strbteq fp, [ip], #2124 @ 0x84c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a5c4 <__cxa_atexit@plt+0x2d6c4> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ ldr r2, [pc, #88] @ 3a5cc <__cxa_atexit@plt+0x2d6cc> │ │ │ │ @@ -46505,43 +46505,43 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r9, [r7, #11] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #40] @ 3a5d8 <__cxa_atexit@plt+0x2d6d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 5be864 <__cxa_atexit@plt+0x5b1964> │ │ │ │ + b 1405e44 <__cxa_atexit@plt+0x13f8f44> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - streq r2, [r4, #-656]! @ 0xfffffd70 │ │ │ │ - streq r2, [r4, #-288]! @ 0xfffffee0 │ │ │ │ - streq r2, [r4, #-672]! @ 0xfffffd60 │ │ │ │ - strbteq ip, [ip], #1984 @ 0x7c0 │ │ │ │ + streq r1, [r4, #-664]! @ 0xfffffd68 │ │ │ │ + streq r1, [r4, #-296]! @ 0xfffffed8 │ │ │ │ + streq r1, [r4, #-680]! @ 0xfffffd58 │ │ │ │ + strbteq fp, [ip], #1984 @ 0x7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 3a618 <__cxa_atexit@plt+0x2d718> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 3a61c <__cxa_atexit@plt+0x2d71c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 3a620 <__cxa_atexit@plt+0x2d720> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 5be864 <__cxa_atexit@plt+0x5b1964> │ │ │ │ - streq r2, [r4, #-204]! @ 0xffffff34 │ │ │ │ - streq r2, [r4, #-544]! @ 0xfffffde0 │ │ │ │ - streq r2, [r4, #-580]! @ 0xfffffdbc │ │ │ │ - strbteq ip, [ip], #1912 @ 0x778 │ │ │ │ + b 1405e44 <__cxa_atexit@plt+0x13f8f44> │ │ │ │ + streq r1, [r4, #-212]! @ 0xffffff2c │ │ │ │ + streq r1, [r4, #-552]! @ 0xfffffdd8 │ │ │ │ + streq r1, [r4, #-588]! @ 0xfffffdb4 │ │ │ │ + strbteq fp, [ip], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a680 <__cxa_atexit@plt+0x2d780> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -46555,25 +46555,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 3a6a4 <__cxa_atexit@plt+0x2d7a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - ldreq r7, [lr], #2520 @ 0x9d8 │ │ │ │ - streq r2, [r4, #-52]! @ 0xffffffcc │ │ │ │ + ldreq r7, [lr], #1752 @ 0x6d8 │ │ │ │ + streq r1, [r4, #-60]! @ 0xffffffc4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 3a71c <__cxa_atexit@plt+0x2d81c> │ │ │ │ @@ -46594,15 +46594,15 @@ │ │ │ │ sub r1, r2, #20 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 3a73c <__cxa_atexit@plt+0x2d83c> │ │ │ │ ldr r2, [pc, #84] @ 3a764 <__cxa_atexit@plt+0x2d864> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4003d4 <__cxa_atexit@plt+0x3f34d4> │ │ │ │ + b 3feb7c <__cxa_atexit@plt+0x3f1c7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3a72c <__cxa_atexit@plt+0x2d82c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #44] @ 3a760 <__cxa_atexit@plt+0x2d860> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -46611,67 +46611,67 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff724 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq ip, [ip], #1336 @ 0x538 │ │ │ │ - strbteq ip, [ip], #1840 @ 0x730 │ │ │ │ + strbteq fp, [ip], #1336 @ 0x538 │ │ │ │ + strbteq fp, [ip], #1840 @ 0x730 │ │ │ │ @ instruction: 0xffffddc8 │ │ │ │ - strbteq ip, [ip], #1748 @ 0x6d4 │ │ │ │ + strbteq fp, [ip], #1748 @ 0x6d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 3a7a0 <__cxa_atexit@plt+0x2d8a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 3a7a4 <__cxa_atexit@plt+0x2d8a4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 3a7a8 <__cxa_atexit@plt+0x2d8a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq fp, [ip], #1516 @ 0x5ec │ │ │ │ - streq r1, [r4, #-3972]! @ 0xfffff07c │ │ │ │ - strbteq ip, [ip], #1660 @ 0x67c │ │ │ │ + strbteq sl, [ip], #1516 @ 0x5ec │ │ │ │ + streq r0, [r4, #-3980]! @ 0xfffff074 │ │ │ │ + strbteq fp, [ip], #1660 @ 0x67c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3a7e8 <__cxa_atexit@plt+0x2d8e8> │ │ │ │ ldr r3, [pc, #88] @ 3a824 <__cxa_atexit@plt+0x2d924> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #80] @ 3a828 <__cxa_atexit@plt+0x2d928> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 400304 <__cxa_atexit@plt+0x3f3404> │ │ │ │ + b 3fea9c <__cxa_atexit@plt+0x3f1b9c> │ │ │ │ ldr r3, [pc, #40] @ 3a818 <__cxa_atexit@plt+0x2d918> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r9, [pc, #32] @ 3a81c <__cxa_atexit@plt+0x2d91c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #20] @ 3a820 <__cxa_atexit@plt+0x2d920> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r2, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ - strbteq fp, [ip], #1416 @ 0x588 │ │ │ │ - streq r1, [r4, #-3856]! @ 0xfffff0f0 │ │ │ │ + strbteq sl, [ip], #1416 @ 0x588 │ │ │ │ + streq r0, [r4, #-3864]! @ 0xfffff0e8 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - streq r1, [r4, #-4056]! @ 0xfffff028 │ │ │ │ - strbteq ip, [ip], #1516 @ 0x5ec │ │ │ │ + streq r0, [r4, #-4064]! @ 0xfffff020 │ │ │ │ + strbteq fp, [ip], #1516 @ 0x5ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3a880 <__cxa_atexit@plt+0x2d980> │ │ │ │ @@ -46683,23 +46683,23 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r3, [pc, #36] @ 3a894 <__cxa_atexit@plt+0x2d994> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #28] @ 3a898 <__cxa_atexit@plt+0x2d998> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - streq r1, [r4, #-3664]! @ 0xfffff1b0 │ │ │ │ - streq r1, [r4, #-3784]! @ 0xfffff138 │ │ │ │ - strbteq ip, [ip], #1404 @ 0x57c │ │ │ │ + streq r0, [r4, #-3672]! @ 0xfffff1a8 │ │ │ │ + streq r0, [r4, #-3792]! @ 0xfffff130 │ │ │ │ + strbteq fp, [ip], #1404 @ 0x57c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3a8f4 <__cxa_atexit@plt+0x2d9f4> │ │ │ │ @@ -46712,23 +46712,23 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r3, [pc, #36] @ 3a908 <__cxa_atexit@plt+0x2da08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #28] @ 3a90c <__cxa_atexit@plt+0x2da0c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - streq r1, [r4, #-3548]! @ 0xfffff224 │ │ │ │ - streq r1, [r4, #-3668]! @ 0xfffff1ac │ │ │ │ - strbteq ip, [ip], #1288 @ 0x508 │ │ │ │ + streq r0, [r4, #-3556]! @ 0xfffff21c │ │ │ │ + streq r0, [r4, #-3676]! @ 0xfffff1a4 │ │ │ │ + strbteq fp, [ip], #1288 @ 0x508 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3a968 <__cxa_atexit@plt+0x2da68> │ │ │ │ @@ -46741,23 +46741,23 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r3, [pc, #36] @ 3a97c <__cxa_atexit@plt+0x2da7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #28] @ 3a980 <__cxa_atexit@plt+0x2da80> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ - streq r1, [r4, #-3432]! @ 0xfffff298 │ │ │ │ - streq r1, [r4, #-3552]! @ 0xfffff220 │ │ │ │ - strbteq ip, [ip], #1156 @ 0x484 │ │ │ │ + streq r0, [r4, #-3440]! @ 0xfffff290 │ │ │ │ + streq r0, [r4, #-3560]! @ 0xfffff218 │ │ │ │ + strbteq fp, [ip], #1156 @ 0x484 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3a9dc <__cxa_atexit@plt+0x2dadc> │ │ │ │ @@ -46770,41 +46770,41 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r3, [pc, #36] @ 3a9f0 <__cxa_atexit@plt+0x2daf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #28] @ 3a9f4 <__cxa_atexit@plt+0x2daf4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - streq r1, [r4, #-3316]! @ 0xfffff30c │ │ │ │ - streq r1, [r4, #-3436]! @ 0xfffff294 │ │ │ │ - strbteq ip, [ip], #1024 @ 0x400 │ │ │ │ + streq r0, [r4, #-3324]! @ 0xfffff304 │ │ │ │ + streq r0, [r4, #-3444]! @ 0xfffff28c │ │ │ │ + strbteq fp, [ip], #1024 @ 0x400 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 3aa34 <__cxa_atexit@plt+0x2db34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r9, [pc, #32] @ 3aa38 <__cxa_atexit@plt+0x2db38> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #20] @ 3aa3c <__cxa_atexit@plt+0x2db3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r2, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq fp, [ip], #876 @ 0x36c │ │ │ │ - streq r1, [r4, #-3316]! @ 0xfffff30c │ │ │ │ - strbteq ip, [ip], #928 @ 0x3a0 │ │ │ │ + strbteq sl, [ip], #876 @ 0x36c │ │ │ │ + streq r0, [r4, #-3324]! @ 0xfffff304 │ │ │ │ + strbteq fp, [ip], #928 @ 0x3a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 3aaa4 <__cxa_atexit@plt+0x2dba4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -46820,32 +46820,32 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ ldr r3, [pc, #52] @ 3aac8 <__cxa_atexit@plt+0x2dbc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, #44] @ 3aacc <__cxa_atexit@plt+0x2dbcc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff608 │ │ │ │ - streq r1, [r4, #-3192]! @ 0xfffff388 │ │ │ │ - streq r1, [r4, #-3236]! @ 0xfffff35c │ │ │ │ - strbteq ip, [ip], #704 @ 0x2c0 │ │ │ │ + streq r0, [r4, #-3200]! @ 0xfffff380 │ │ │ │ + streq r0, [r4, #-3244]! @ 0xfffff354 │ │ │ │ + strbteq fp, [ip], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 400424 <__cxa_atexit@plt+0x3f3524> │ │ │ │ - strbteq ip, [ip], #884 @ 0x374 │ │ │ │ + b 3febac <__cxa_atexit@plt+0x3f1cac> │ │ │ │ + strbteq fp, [ip], #884 @ 0x374 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 3ab5c <__cxa_atexit@plt+0x2dc5c> │ │ │ │ @@ -46866,15 +46866,15 @@ │ │ │ │ sub r1, r2, #20 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 3ab7c <__cxa_atexit@plt+0x2dc7c> │ │ │ │ ldr r2, [pc, #84] @ 3aba4 <__cxa_atexit@plt+0x2dca4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4003d4 <__cxa_atexit@plt+0x3f34d4> │ │ │ │ + b 3feb7c <__cxa_atexit@plt+0x3f1c7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3ab6c <__cxa_atexit@plt+0x2dc6c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #44] @ 3aba0 <__cxa_atexit@plt+0x2dca0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -46883,16 +46883,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff2e4 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - strbteq ip, [ip], #248 @ 0xf8 │ │ │ │ - strbteq ip, [ip], #752 @ 0x2f0 │ │ │ │ + strbteq fp, [ip], #248 @ 0xf8 │ │ │ │ + strbteq fp, [ip], #752 @ 0x2f0 │ │ │ │ @ instruction: 0xffffd988 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3abe8 <__cxa_atexit@plt+0x2dce8> │ │ │ │ @@ -46901,32 +46901,32 @@ │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #40] @ 3abfc <__cxa_atexit@plt+0x2dcfc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 400304 <__cxa_atexit@plt+0x3f3404> │ │ │ │ + b 3fea9c <__cxa_atexit@plt+0x3f1b9c> │ │ │ │ ldr r7, [pc, #16] @ 3ac00 <__cxa_atexit@plt+0x2dd00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - streq r1, [r4, #-3000]! @ 0xfffff448 │ │ │ │ - strbteq ip, [ip], #672 @ 0x2a0 │ │ │ │ - strbteq ip, [ip], #628 @ 0x274 │ │ │ │ + streq r0, [r4, #-3008]! @ 0xfffff440 │ │ │ │ + strbteq fp, [ip], #672 @ 0x2a0 │ │ │ │ + strbteq fp, [ip], #628 @ 0x274 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ac24 <__cxa_atexit@plt+0x2dd24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 12d155c <__cxa_atexit@plt+0x12c465c> │ │ │ │ + b 1fa035c <__cxa_atexit@plt+0x1f9345c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq ip, [ip], #564 @ 0x234 │ │ │ │ + strbteq fp, [ip], #564 @ 0x234 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -46949,15 +46949,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3accc <__cxa_atexit@plt+0x2ddcc> │ │ │ │ ldr r7, [pc, #92] @ 3acf4 <__cxa_atexit@plt+0x2ddf4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r9 │ │ │ │ - b 4003d4 <__cxa_atexit@plt+0x3f34d4> │ │ │ │ + b 3feb7c <__cxa_atexit@plt+0x3f1c7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3acb8 <__cxa_atexit@plt+0x2ddb8> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #44] @ 3acf0 <__cxa_atexit@plt+0x2ddf0> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -46967,18 +46967,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff19c │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ - strbteq fp, [ip], #4008 @ 0xfa8 │ │ │ │ - strbteq ip, [ip], #416 @ 0x1a0 │ │ │ │ + strbteq sl, [ip], #4008 @ 0xfa8 │ │ │ │ + strbteq fp, [ip], #416 @ 0x1a0 │ │ │ │ @ instruction: 0xffffd840 │ │ │ │ - strbteq ip, [ip], #396 @ 0x18c │ │ │ │ + strbteq fp, [ip], #396 @ 0x18c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ad3c <__cxa_atexit@plt+0x2de3c> │ │ │ │ ldr r2, [pc, #48] @ 3ad4c <__cxa_atexit@plt+0x2de4c> │ │ │ │ @@ -46986,23 +46986,23 @@ │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #40] @ 3ad50 <__cxa_atexit@plt+0x2de50> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 400304 <__cxa_atexit@plt+0x3f3404> │ │ │ │ + b 3fea9c <__cxa_atexit@plt+0x3f1b9c> │ │ │ │ ldr r7, [pc, #16] @ 3ad54 <__cxa_atexit@plt+0x2de54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - streq r1, [r4, #-2660]! @ 0xfffff59c │ │ │ │ - strbteq ip, [ip], #332 @ 0x14c │ │ │ │ - strbteq ip, [ip], #324 @ 0x144 │ │ │ │ + streq r0, [r4, #-2668]! @ 0xfffff594 │ │ │ │ + strbteq fp, [ip], #332 @ 0x14c │ │ │ │ + strbteq fp, [ip], #324 @ 0x144 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -47027,20 +47027,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 3adec <__cxa_atexit@plt+0x2deec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [ip], #292 @ 0x124 │ │ │ │ - streq r1, [r4, #-2352]! @ 0xfffff6d0 │ │ │ │ - streq r1, [r4, #-2312]! @ 0xfffff6f8 │ │ │ │ - streq r1, [r4, #-2432]! @ 0xfffff680 │ │ │ │ - strbteq ip, [ip], #240 @ 0xf0 │ │ │ │ - strbteq fp, [ip], #3348 @ 0xd14 │ │ │ │ + strbteq fp, [ip], #292 @ 0x124 │ │ │ │ + streq r0, [r4, #-2360]! @ 0xfffff6c8 │ │ │ │ + streq r0, [r4, #-2320]! @ 0xfffff6f0 │ │ │ │ + streq r0, [r4, #-2440]! @ 0xfffff678 │ │ │ │ + strbteq fp, [ip], #240 @ 0xf0 │ │ │ │ + strbteq sl, [ip], #3348 @ 0xd14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3ae78 <__cxa_atexit@plt+0x2df78> │ │ │ │ @@ -47065,28 +47065,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3ae88 <__cxa_atexit@plt+0x2df88> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [ip], #3300 @ 0xce4 │ │ │ │ - streq r1, [r4, #-2156]! @ 0xfffff794 │ │ │ │ - streq r1, [r4, #-2176]! @ 0xfffff780 │ │ │ │ - streq r1, [r4, #-2124]! @ 0xfffff7b4 │ │ │ │ - streq r1, [r4, #-2244]! @ 0xfffff73c │ │ │ │ - strbteq fp, [ip], #3160 @ 0xc58 │ │ │ │ + strbteq sl, [ip], #3300 @ 0xce4 │ │ │ │ + streq r0, [r4, #-2164]! @ 0xfffff78c │ │ │ │ + streq r0, [r4, #-2184]! @ 0xfffff778 │ │ │ │ + streq r0, [r4, #-2132]! @ 0xfffff7ac │ │ │ │ + streq r0, [r4, #-2252]! @ 0xfffff734 │ │ │ │ + strbteq sl, [ip], #3160 @ 0xc58 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -47106,17 +47106,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 3af1c <__cxa_atexit@plt+0x2e01c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq r1, [r4, #-2340]! @ 0xfffff6dc │ │ │ │ - strbteq fp, [ip], #4092 @ 0xffc │ │ │ │ - strbteq fp, [ip], #4052 @ 0xfd4 │ │ │ │ + streq r0, [r4, #-2348]! @ 0xfffff6d4 │ │ │ │ + strbteq sl, [ip], #4092 @ 0xffc │ │ │ │ + strbteq sl, [ip], #4052 @ 0xfd4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -47136,18 +47136,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 3af9c <__cxa_atexit@plt+0x2e09c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [ip], #4020 @ 0xfb4 │ │ │ │ - streq r1, [r4, #-1976]! @ 0xfffff848 │ │ │ │ - streq r1, [r4, #-2292]! @ 0xfffff70c │ │ │ │ - strbteq fp, [ip], #3976 @ 0xf88 │ │ │ │ + strbteq sl, [ip], #4020 @ 0xfb4 │ │ │ │ + streq r0, [r4, #-1984]! @ 0xfffff840 │ │ │ │ + streq r0, [r4, #-2300]! @ 0xfffff704 │ │ │ │ + strbteq sl, [ip], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b018 <__cxa_atexit@plt+0x2e118> │ │ │ │ ldr r2, [pc, #100] @ 3b020 <__cxa_atexit@plt+0x2e120> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47173,16 +47173,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - streq r1, [r4, #-1748]! @ 0xfffff92c │ │ │ │ - streq r1, [r4, #-1712]! @ 0xfffff950 │ │ │ │ + streq r0, [r4, #-1756]! @ 0xfffff924 │ │ │ │ + streq r0, [r4, #-1720]! @ 0xfffff948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3b054 <__cxa_atexit@plt+0x2e154> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -47190,15 +47190,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3b068 <__cxa_atexit@plt+0x2e168> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - streq r1, [r4, #-1632]! @ 0xfffff9a0 │ │ │ │ + streq r0, [r4, #-1640]! @ 0xfffff998 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -47260,27 +47260,27 @@ │ │ │ │ ldr r7, [pc, #64] @ 3b1ac <__cxa_atexit@plt+0x2e2ac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - strbteq fp, [ip], #252 @ 0xfc │ │ │ │ - strbteq fp, [ip], #3724 @ 0xe8c │ │ │ │ - strbteq fp, [ip], #312 @ 0x138 │ │ │ │ - strbteq fp, [ip], #308 @ 0x134 │ │ │ │ - strbteq fp, [ip], #304 @ 0x130 │ │ │ │ - streq r1, [r4, #-1508]! @ 0xfffffa1c │ │ │ │ - streq r1, [r4, #-1500]! @ 0xfffffa24 │ │ │ │ - streq r1, [r4, #-1456]! @ 0xfffffa50 │ │ │ │ - streq r1, [r4, #-1400]! @ 0xfffffa88 │ │ │ │ - streq r1, [r4, #-1520]! @ 0xfffffa10 │ │ │ │ - strbteq sl, [ip], #3520 @ 0xdc0 │ │ │ │ - strbteq fp, [ip], #3540 @ 0xdd4 │ │ │ │ - strbteq sl, [ip], #3264 @ 0xcc0 │ │ │ │ + strbteq sl, [ip], #252 @ 0xfc │ │ │ │ + strbteq sl, [ip], #3724 @ 0xe8c │ │ │ │ + strbteq sl, [ip], #312 @ 0x138 │ │ │ │ + strbteq sl, [ip], #308 @ 0x134 │ │ │ │ + strbteq sl, [ip], #304 @ 0x130 │ │ │ │ + streq r0, [r4, #-1516]! @ 0xfffffa14 │ │ │ │ + streq r0, [r4, #-1508]! @ 0xfffffa1c │ │ │ │ + streq r0, [r4, #-1464]! @ 0xfffffa48 │ │ │ │ + streq r0, [r4, #-1408]! @ 0xfffffa80 │ │ │ │ + streq r0, [r4, #-1528]! @ 0xfffffa08 │ │ │ │ + strbteq r9, [ip], #3520 @ 0xdc0 │ │ │ │ + strbteq sl, [ip], #3540 @ 0xdd4 │ │ │ │ + strbteq r9, [ip], #3264 @ 0xcc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3b238 <__cxa_atexit@plt+0x2e338> │ │ │ │ @@ -47305,28 +47305,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3b248 <__cxa_atexit@plt+0x2e348> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #3216 @ 0xc90 │ │ │ │ - streq r1, [r4, #-1196]! @ 0xfffffb54 │ │ │ │ - streq r1, [r4, #-1216]! @ 0xfffffb40 │ │ │ │ - streq r1, [r4, #-1164]! @ 0xfffffb74 │ │ │ │ - streq r1, [r4, #-1284]! @ 0xfffffafc │ │ │ │ - strbteq sl, [ip], #3076 @ 0xc04 │ │ │ │ + strbteq r9, [ip], #3216 @ 0xc90 │ │ │ │ + streq r0, [r4, #-1204]! @ 0xfffffb4c │ │ │ │ + streq r0, [r4, #-1224]! @ 0xfffffb38 │ │ │ │ + streq r0, [r4, #-1172]! @ 0xfffffb6c │ │ │ │ + streq r0, [r4, #-1292]! @ 0xfffffaf4 │ │ │ │ + strbteq r9, [ip], #3076 @ 0xc04 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -47346,17 +47346,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 3b2dc <__cxa_atexit@plt+0x2e3dc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq r1, [r4, #-1380]! @ 0xfffffa9c │ │ │ │ - strbteq fp, [ip], #3256 @ 0xcb8 │ │ │ │ - strbteq sl, [ip], #3116 @ 0xc2c │ │ │ │ + streq r0, [r4, #-1388]! @ 0xfffffa94 │ │ │ │ + strbteq sl, [ip], #3256 @ 0xcb8 │ │ │ │ + strbteq r9, [ip], #3116 @ 0xc2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3b368 <__cxa_atexit@plt+0x2e468> │ │ │ │ @@ -47381,28 +47381,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3b378 <__cxa_atexit@plt+0x2e478> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #3068 @ 0xbfc │ │ │ │ - streq r1, [r4, #-892]! @ 0xfffffc84 │ │ │ │ - streq r1, [r4, #-912]! @ 0xfffffc70 │ │ │ │ - streq r1, [r4, #-860]! @ 0xfffffca4 │ │ │ │ - streq r1, [r4, #-980]! @ 0xfffffc2c │ │ │ │ - strbteq sl, [ip], #2928 @ 0xb70 │ │ │ │ + strbteq r9, [ip], #3068 @ 0xbfc │ │ │ │ + streq r0, [r4, #-900]! @ 0xfffffc7c │ │ │ │ + streq r0, [r4, #-920]! @ 0xfffffc68 │ │ │ │ + streq r0, [r4, #-868]! @ 0xfffffc9c │ │ │ │ + streq r0, [r4, #-988]! @ 0xfffffc24 │ │ │ │ + strbteq r9, [ip], #2928 @ 0xb70 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -47422,25 +47422,25 @@ │ │ │ │ ldr r7, [pc, #24] @ 3b40c <__cxa_atexit@plt+0x2e50c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq r1, [r4, #-1076]! @ 0xfffffbcc │ │ │ │ - strbteq fp, [ip], #3060 @ 0xbf4 │ │ │ │ - strbteq fp, [ip], #2172 @ 0x87c │ │ │ │ + streq r0, [r4, #-1084]! @ 0xfffffbc4 │ │ │ │ + strbteq sl, [ip], #3060 @ 0xbf4 │ │ │ │ + strbteq sl, [ip], #2172 @ 0x87c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 3b42c <__cxa_atexit@plt+0x2e52c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003dc <__cxa_atexit@plt+0x3f34dc> │ │ │ │ - strbteq fp, [ip], #2156 @ 0x86c │ │ │ │ - strbteq fp, [ip], #3052 @ 0xbec │ │ │ │ + b 3feb84 <__cxa_atexit@plt+0x3f1c84> │ │ │ │ + strbteq sl, [ip], #2156 @ 0x86c │ │ │ │ + strbteq sl, [ip], #3052 @ 0xbec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r6, r5, #8 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 3b4fc <__cxa_atexit@plt+0x2e5fc> │ │ │ │ ldr r6, [pc, #196] @ 3b518 <__cxa_atexit@plt+0x2e618> │ │ │ │ @@ -47469,15 +47469,15 @@ │ │ │ │ tst r8, #3 │ │ │ │ beq 3b4f0 <__cxa_atexit@plt+0x2e5f0> │ │ │ │ ldr r7, [pc, #108] @ 3b524 <__cxa_atexit@plt+0x2e624> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003e4 <__cxa_atexit@plt+0x3f34e4> │ │ │ │ + b 3feb8c <__cxa_atexit@plt+0x3f1c8c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #72] @ 3b528 <__cxa_atexit@plt+0x2e628> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #68] @ 3b52c <__cxa_atexit@plt+0x2e62c> │ │ │ │ @@ -47489,22 +47489,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - strbteq sl, [ip], #1580 @ 0x62c │ │ │ │ - strbteq sl, [ip], #1572 @ 0x624 │ │ │ │ - strbteq fp, [ip], #2796 @ 0xaec │ │ │ │ + strbteq r9, [ip], #1580 @ 0x62c │ │ │ │ + strbteq r9, [ip], #1572 @ 0x624 │ │ │ │ + strbteq sl, [ip], #2796 @ 0xaec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3b5ac <__cxa_atexit@plt+0x2e6ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -47526,52 +47526,52 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3b5c4 <__cxa_atexit@plt+0x2e6c4> │ │ │ │ ldr r3, [pc, #72] @ 3b5e4 <__cxa_atexit@plt+0x2e6e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003e4 <__cxa_atexit@plt+0x3f34e4> │ │ │ │ + b 3feb8c <__cxa_atexit@plt+0x3f1c8c> │ │ │ │ ldr r7, [pc, #52] @ 3b5e8 <__cxa_atexit@plt+0x2e6e8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #44] @ 3b5ec <__cxa_atexit@plt+0x2e6ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq sl, [ip], #1368 @ 0x558 │ │ │ │ - strbteq sl, [ip], #1356 @ 0x54c │ │ │ │ - strbteq sl, [ip], #1300 @ 0x514 │ │ │ │ + strbteq r9, [ip], #1368 @ 0x558 │ │ │ │ + strbteq r9, [ip], #1356 @ 0x54c │ │ │ │ + strbteq r9, [ip], #1300 @ 0x514 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b614 <__cxa_atexit@plt+0x2e714> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003e4 <__cxa_atexit@plt+0x3f34e4> │ │ │ │ + b 3feb8c <__cxa_atexit@plt+0x3f1c8c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq sl, [ip], #1260 @ 0x4ec │ │ │ │ + strbteq r9, [ip], #1260 @ 0x4ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 3b638 <__cxa_atexit@plt+0x2e738> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - strbteq sl, [ip], #1248 @ 0x4e0 │ │ │ │ - strbteq fp, [ip], #2528 @ 0x9e0 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + strbteq r9, [ip], #1248 @ 0x4e0 │ │ │ │ + strbteq sl, [ip], #2528 @ 0x9e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b698 <__cxa_atexit@plt+0x2e798> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -47585,25 +47585,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 3b6bc <__cxa_atexit@plt+0x2e7bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - ldreq r6, [lr], #2207 @ 0x89f │ │ │ │ - streq r1, [r4, #-28]! @ 0xffffffe4 │ │ │ │ + ldreq r6, [lr], #1439 @ 0x59f │ │ │ │ + streq r0, [r4, #-36]! @ 0xffffffdc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -47625,19 +47625,19 @@ │ │ │ │ ldr r7, [pc, #32] @ 3b740 <__cxa_atexit@plt+0x2e840> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbteq fp, [ip], #2340 @ 0x924 │ │ │ │ - strbteq fp, [ip], #2288 @ 0x8f0 │ │ │ │ - strbteq fp, [ip], #2260 @ 0x8d4 │ │ │ │ - strbteq fp, [ip], #2324 @ 0x914 │ │ │ │ - strbteq fp, [ip], #2276 @ 0x8e4 │ │ │ │ + strbteq sl, [ip], #2340 @ 0x924 │ │ │ │ + strbteq sl, [ip], #2288 @ 0x8f0 │ │ │ │ + strbteq sl, [ip], #2260 @ 0x8d4 │ │ │ │ + strbteq sl, [ip], #2324 @ 0x914 │ │ │ │ + strbteq sl, [ip], #2276 @ 0x8e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3b7f8 <__cxa_atexit@plt+0x2e8f8> │ │ │ │ ldr r3, [pc, #244] @ 3b85c <__cxa_atexit@plt+0x2e95c> │ │ │ │ @@ -47698,27 +47698,27 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, r7, #2 │ │ │ │ add r8, r6, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40042c <__cxa_atexit@plt+0x3f352c> │ │ │ │ + b 3febb4 <__cxa_atexit@plt+0x3f1cb4> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbteq fp, [ip], #2020 @ 0x7e4 │ │ │ │ - strbteq fp, [ip], #1968 @ 0x7b0 │ │ │ │ - strbteq fp, [ip], #1940 @ 0x794 │ │ │ │ - strbteq fp, [ip], #2084 @ 0x824 │ │ │ │ - strbteq fp, [ip], #2124 @ 0x84c │ │ │ │ - strbteq fp, [ip], #2096 @ 0x830 │ │ │ │ - strbteq fp, [ip], #2108 @ 0x83c │ │ │ │ - strbteq fp, [ip], #2144 @ 0x860 │ │ │ │ - streq r1, [r4, #-156]! @ 0xffffff64 │ │ │ │ - streq r1, [r4, #-148]! @ 0xffffff6c │ │ │ │ + strbteq sl, [ip], #2020 @ 0x7e4 │ │ │ │ + strbteq sl, [ip], #1968 @ 0x7b0 │ │ │ │ + strbteq sl, [ip], #1940 @ 0x794 │ │ │ │ + strbteq sl, [ip], #2084 @ 0x824 │ │ │ │ + strbteq sl, [ip], #2124 @ 0x84c │ │ │ │ + strbteq sl, [ip], #2096 @ 0x830 │ │ │ │ + strbteq sl, [ip], #2108 @ 0x83c │ │ │ │ + strbteq sl, [ip], #2144 @ 0x860 │ │ │ │ + streq r0, [r4, #-164]! @ 0xffffff5c │ │ │ │ + streq r0, [r4, #-156]! @ 0xffffff64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3b8d4 <__cxa_atexit@plt+0x2e9d4> │ │ │ │ @@ -47731,37 +47731,37 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r2, r8, r9, sl} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 40042c <__cxa_atexit@plt+0x3f352c> │ │ │ │ - streq r0, [r4, #-4008]! @ 0xfffff058 │ │ │ │ - streq r0, [r4, #-4000]! @ 0xfffff060 │ │ │ │ - strbteq fp, [ip], #2280 @ 0x8e8 │ │ │ │ + b 3febb4 <__cxa_atexit@plt+0x3f1cb4> │ │ │ │ + streq pc, [r3, #-4016]! @ 0xfffff050 │ │ │ │ + streq pc, [r3, #-4008]! @ 0xfffff058 │ │ │ │ + strbteq sl, [ip], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b924 <__cxa_atexit@plt+0x2ea24> │ │ │ │ ldr r2, [pc, #36] @ 3b92c <__cxa_atexit@plt+0x2ea2c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3b930 <__cxa_atexit@plt+0x2ea30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [ip], #2256 @ 0x8d0 │ │ │ │ - streq r0, [r4, #-3468]! @ 0xfffff274 │ │ │ │ - strbteq fp, [ip], #2200 @ 0x898 │ │ │ │ + strbteq sl, [ip], #2256 @ 0x8d0 │ │ │ │ + streq pc, [r3, #-3476]! @ 0xfffff26c │ │ │ │ + strbteq sl, [ip], #2200 @ 0x898 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -47780,36 +47780,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3b9a4 <__cxa_atexit@plt+0x2eaa4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq r0, [r4, #-3736]! @ 0xfffff168 │ │ │ │ - strbteq fp, [ip], #2212 @ 0x8a4 │ │ │ │ - strbteq fp, [ip], #2036 @ 0x7f4 │ │ │ │ + streq pc, [r3, #-3744]! @ 0xfffff160 │ │ │ │ + strbteq sl, [ip], #2212 @ 0x8a4 │ │ │ │ + strbteq sl, [ip], #2036 @ 0x7f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b9e4 <__cxa_atexit@plt+0x2eae4> │ │ │ │ ldr r2, [pc, #36] @ 3b9ec <__cxa_atexit@plt+0x2eaec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3b9f0 <__cxa_atexit@plt+0x2eaf0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [ip], #2012 @ 0x7dc │ │ │ │ - streq r0, [r4, #-3276]! @ 0xfffff334 │ │ │ │ - strbteq fp, [ip], #1956 @ 0x7a4 │ │ │ │ + strbteq sl, [ip], #2012 @ 0x7dc │ │ │ │ + streq pc, [r3, #-3284]! @ 0xfffff32c │ │ │ │ + strbteq sl, [ip], #1956 @ 0x7a4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -47828,36 +47828,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3ba64 <__cxa_atexit@plt+0x2eb64> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq r0, [r4, #-3544]! @ 0xfffff228 │ │ │ │ - strbteq fp, [ip], #2112 @ 0x840 │ │ │ │ - strbteq fp, [ip], #1792 @ 0x700 │ │ │ │ + streq pc, [r3, #-3552]! @ 0xfffff220 │ │ │ │ + strbteq sl, [ip], #2112 @ 0x840 │ │ │ │ + strbteq sl, [ip], #1792 @ 0x700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3baa4 <__cxa_atexit@plt+0x2eba4> │ │ │ │ ldr r2, [pc, #36] @ 3baac <__cxa_atexit@plt+0x2ebac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3bab0 <__cxa_atexit@plt+0x2ebb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [ip], #1768 @ 0x6e8 │ │ │ │ - streq r0, [r4, #-3084]! @ 0xfffff3f4 │ │ │ │ - strbteq fp, [ip], #1712 @ 0x6b0 │ │ │ │ + strbteq sl, [ip], #1768 @ 0x6e8 │ │ │ │ + streq pc, [r3, #-3092]! @ 0xfffff3ec │ │ │ │ + strbteq sl, [ip], #1712 @ 0x6b0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -47876,36 +47876,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3bb24 <__cxa_atexit@plt+0x2ec24> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq r0, [r4, #-3352]! @ 0xfffff2e8 │ │ │ │ - strbteq fp, [ip], #2012 @ 0x7dc │ │ │ │ - strbteq fp, [ip], #1528 @ 0x5f8 │ │ │ │ + streq pc, [r3, #-3360]! @ 0xfffff2e0 │ │ │ │ + strbteq sl, [ip], #2012 @ 0x7dc │ │ │ │ + strbteq sl, [ip], #1528 @ 0x5f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3bb64 <__cxa_atexit@plt+0x2ec64> │ │ │ │ ldr r2, [pc, #36] @ 3bb6c <__cxa_atexit@plt+0x2ec6c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3bb70 <__cxa_atexit@plt+0x2ec70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [ip], #1504 @ 0x5e0 │ │ │ │ - streq r0, [r4, #-2892]! @ 0xfffff4b4 │ │ │ │ - strbteq fp, [ip], #1448 @ 0x5a8 │ │ │ │ + strbteq sl, [ip], #1504 @ 0x5e0 │ │ │ │ + streq pc, [r3, #-2900]! @ 0xfffff4ac │ │ │ │ + strbteq sl, [ip], #1448 @ 0x5a8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -47924,36 +47924,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3bbe4 <__cxa_atexit@plt+0x2ece4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq r0, [r4, #-3160]! @ 0xfffff3a8 │ │ │ │ - strbteq fp, [ip], #1872 @ 0x750 │ │ │ │ - strbteq fp, [ip], #1284 @ 0x504 │ │ │ │ + streq pc, [r3, #-3168]! @ 0xfffff3a0 │ │ │ │ + strbteq sl, [ip], #1872 @ 0x750 │ │ │ │ + strbteq sl, [ip], #1284 @ 0x504 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3bc24 <__cxa_atexit@plt+0x2ed24> │ │ │ │ ldr r2, [pc, #36] @ 3bc2c <__cxa_atexit@plt+0x2ed2c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3bc30 <__cxa_atexit@plt+0x2ed30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [ip], #1260 @ 0x4ec │ │ │ │ - streq r0, [r4, #-2700]! @ 0xfffff574 │ │ │ │ - strbteq fp, [ip], #1204 @ 0x4b4 │ │ │ │ + strbteq sl, [ip], #1260 @ 0x4ec │ │ │ │ + streq pc, [r3, #-2708]! @ 0xfffff56c │ │ │ │ + strbteq sl, [ip], #1204 @ 0x4b4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -47972,36 +47972,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3bca4 <__cxa_atexit@plt+0x2eda4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq r0, [r4, #-2968]! @ 0xfffff468 │ │ │ │ - strbteq fp, [ip], #1752 @ 0x6d8 │ │ │ │ - strbteq fp, [ip], #1040 @ 0x410 │ │ │ │ + streq pc, [r3, #-2976]! @ 0xfffff460 │ │ │ │ + strbteq sl, [ip], #1752 @ 0x6d8 │ │ │ │ + strbteq sl, [ip], #1040 @ 0x410 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3bce4 <__cxa_atexit@plt+0x2ede4> │ │ │ │ ldr r2, [pc, #36] @ 3bcec <__cxa_atexit@plt+0x2edec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3bcf0 <__cxa_atexit@plt+0x2edf0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [ip], #1016 @ 0x3f8 │ │ │ │ - streq r0, [r4, #-2508]! @ 0xfffff634 │ │ │ │ - strbteq fp, [ip], #960 @ 0x3c0 │ │ │ │ + strbteq sl, [ip], #1016 @ 0x3f8 │ │ │ │ + streq pc, [r3, #-2516]! @ 0xfffff62c │ │ │ │ + strbteq sl, [ip], #960 @ 0x3c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48020,36 +48020,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3bd64 <__cxa_atexit@plt+0x2ee64> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq r0, [r4, #-2776]! @ 0xfffff528 │ │ │ │ - strbteq fp, [ip], #1688 @ 0x698 │ │ │ │ - strbteq fp, [ip], #796 @ 0x31c │ │ │ │ + streq pc, [r3, #-2784]! @ 0xfffff520 │ │ │ │ + strbteq sl, [ip], #1688 @ 0x698 │ │ │ │ + strbteq sl, [ip], #796 @ 0x31c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3bda4 <__cxa_atexit@plt+0x2eea4> │ │ │ │ ldr r2, [pc, #36] @ 3bdac <__cxa_atexit@plt+0x2eeac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3bdb0 <__cxa_atexit@plt+0x2eeb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [ip], #772 @ 0x304 │ │ │ │ - streq r0, [r4, #-2316]! @ 0xfffff6f4 │ │ │ │ - strbteq fp, [ip], #716 @ 0x2cc │ │ │ │ + strbteq sl, [ip], #772 @ 0x304 │ │ │ │ + streq pc, [r3, #-2324]! @ 0xfffff6ec │ │ │ │ + strbteq sl, [ip], #716 @ 0x2cc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48068,17 +48068,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 3be24 <__cxa_atexit@plt+0x2ef24> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq r0, [r4, #-2584]! @ 0xfffff5e8 │ │ │ │ - strbteq fp, [ip], #1588 @ 0x634 │ │ │ │ - strbteq fp, [ip], #548 @ 0x224 │ │ │ │ + streq pc, [r3, #-2592]! @ 0xfffff5e0 │ │ │ │ + strbteq sl, [ip], #1588 @ 0x634 │ │ │ │ + strbteq sl, [ip], #548 @ 0x224 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3beb0 <__cxa_atexit@plt+0x2efb0> │ │ │ │ @@ -48103,28 +48103,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3bec0 <__cxa_atexit@plt+0x2efc0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [ip], #500 @ 0x1f4 │ │ │ │ - streq r0, [r4, #-2100]! @ 0xfffff7cc │ │ │ │ - streq r0, [r4, #-2120]! @ 0xfffff7b8 │ │ │ │ - streq r0, [r4, #-2068]! @ 0xfffff7ec │ │ │ │ - streq r0, [r4, #-2188]! @ 0xfffff774 │ │ │ │ - strbteq fp, [ip], #360 @ 0x168 │ │ │ │ + strbteq sl, [ip], #500 @ 0x1f4 │ │ │ │ + streq pc, [r3, #-2108]! @ 0xfffff7c4 │ │ │ │ + streq pc, [r3, #-2128]! @ 0xfffff7b0 │ │ │ │ + streq pc, [r3, #-2076]! @ 0xfffff7e4 │ │ │ │ + streq pc, [r3, #-2196]! @ 0xfffff76c │ │ │ │ + strbteq sl, [ip], #360 @ 0x168 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48144,17 +48144,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 3bf54 <__cxa_atexit@plt+0x2f054> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq r0, [r4, #-2284]! @ 0xfffff714 │ │ │ │ - strbteq fp, [ip], #1376 @ 0x560 │ │ │ │ - strbteq fp, [ip], #1596 @ 0x63c │ │ │ │ + streq pc, [r3, #-2292]! @ 0xfffff70c │ │ │ │ + strbteq sl, [ip], #1376 @ 0x560 │ │ │ │ + strbteq sl, [ip], #1596 @ 0x63c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3bfe0 <__cxa_atexit@plt+0x2f0e0> │ │ │ │ @@ -48179,28 +48179,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3bff0 <__cxa_atexit@plt+0x2f0f0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [ip], #1548 @ 0x60c │ │ │ │ - streq r0, [r4, #-1796]! @ 0xfffff8fc │ │ │ │ - streq r0, [r4, #-1816]! @ 0xfffff8e8 │ │ │ │ - streq r0, [r4, #-1764]! @ 0xfffff91c │ │ │ │ - streq r0, [r4, #-1884]! @ 0xfffff8a4 │ │ │ │ - strbteq fp, [ip], #1408 @ 0x580 │ │ │ │ + strbteq sl, [ip], #1548 @ 0x60c │ │ │ │ + streq pc, [r3, #-1804]! @ 0xfffff8f4 │ │ │ │ + streq pc, [r3, #-1824]! @ 0xfffff8e0 │ │ │ │ + streq pc, [r3, #-1772]! @ 0xfffff914 │ │ │ │ + streq pc, [r3, #-1892]! @ 0xfffff89c │ │ │ │ + strbteq sl, [ip], #1408 @ 0x580 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48220,36 +48220,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3c084 <__cxa_atexit@plt+0x2f184> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq r0, [r4, #-1980]! @ 0xfffff844 │ │ │ │ - strbteq fp, [ip], #1364 @ 0x554 │ │ │ │ - strbteq fp, [ip], #1276 @ 0x4fc │ │ │ │ + streq pc, [r3, #-1988]! @ 0xfffff83c │ │ │ │ + strbteq sl, [ip], #1364 @ 0x554 │ │ │ │ + strbteq sl, [ip], #1276 @ 0x4fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c0c4 <__cxa_atexit@plt+0x2f1c4> │ │ │ │ ldr r2, [pc, #36] @ 3c0cc <__cxa_atexit@plt+0x2f1cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3c0d0 <__cxa_atexit@plt+0x2f1d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [ip], #1252 @ 0x4e4 │ │ │ │ - streq r0, [r4, #-1516]! @ 0xfffffa14 │ │ │ │ - strbteq fp, [ip], #1196 @ 0x4ac │ │ │ │ + strbteq sl, [ip], #1252 @ 0x4e4 │ │ │ │ + streq pc, [r3, #-1524]! @ 0xfffffa0c │ │ │ │ + strbteq sl, [ip], #1196 @ 0x4ac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48268,25 +48268,25 @@ │ │ │ │ ldr r7, [pc, #24] @ 3c144 <__cxa_atexit@plt+0x2f244> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq r0, [r4, #-1784]! @ 0xfffff908 │ │ │ │ - strbteq fp, [ip], #1300 @ 0x514 │ │ │ │ - strbteq fp, [ip], #1352 @ 0x548 │ │ │ │ + streq pc, [r3, #-1792]! @ 0xfffff900 │ │ │ │ + strbteq sl, [ip], #1300 @ 0x514 │ │ │ │ + strbteq sl, [ip], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 3c1bc <__cxa_atexit@plt+0x2f2bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3c1b4 <__cxa_atexit@plt+0x2f2b4> │ │ │ │ ldr r3, [pc, #72] @ 3c1c4 <__cxa_atexit@plt+0x2f2c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 3c1c8 <__cxa_atexit@plt+0x2f2c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #64] @ 3c1cc <__cxa_atexit@plt+0x2f2cc> │ │ │ │ @@ -48296,43 +48296,43 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #1 │ │ │ │ add r9, r2, #2 │ │ │ │ add sl, lr, #2 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r0 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [ip], #208 @ 0xd0 │ │ │ │ - strbteq fp, [ip], #964 @ 0x3c4 │ │ │ │ - strbteq fp, [ip], #1276 @ 0x4fc │ │ │ │ - streq r0, [r4, #-1284]! @ 0xfffffafc │ │ │ │ - strbteq fp, [ip], #1304 @ 0x518 │ │ │ │ + strbteq sl, [ip], #208 @ 0xd0 │ │ │ │ + strbteq sl, [ip], #964 @ 0x3c4 │ │ │ │ + strbteq sl, [ip], #1276 @ 0x4fc │ │ │ │ + streq pc, [r3, #-1292]! @ 0xfffffaf4 │ │ │ │ + strbteq sl, [ip], #1304 @ 0x518 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c210 <__cxa_atexit@plt+0x2f310> │ │ │ │ ldr r2, [pc, #36] @ 3c218 <__cxa_atexit@plt+0x2f318> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3c21c <__cxa_atexit@plt+0x2f31c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [ip], #1280 @ 0x500 │ │ │ │ - streq r0, [r4, #-1184]! @ 0xfffffb60 │ │ │ │ - strbteq fp, [ip], #1224 @ 0x4c8 │ │ │ │ + strbteq sl, [ip], #1280 @ 0x500 │ │ │ │ + streq pc, [r3, #-1192]! @ 0xfffffb58 │ │ │ │ + strbteq sl, [ip], #1224 @ 0x4c8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48351,36 +48351,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3c290 <__cxa_atexit@plt+0x2f390> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq r0, [r4, #-1452]! @ 0xfffffa54 │ │ │ │ - strbteq fp, [ip], #1164 @ 0x48c │ │ │ │ - strbteq fp, [ip], #1244 @ 0x4dc │ │ │ │ + streq pc, [r3, #-1460]! @ 0xfffffa4c │ │ │ │ + strbteq sl, [ip], #1164 @ 0x48c │ │ │ │ + strbteq sl, [ip], #1244 @ 0x4dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c2d0 <__cxa_atexit@plt+0x2f3d0> │ │ │ │ ldr r2, [pc, #36] @ 3c2d8 <__cxa_atexit@plt+0x2f3d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3c2dc <__cxa_atexit@plt+0x2f3dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [ip], #1220 @ 0x4c4 │ │ │ │ - streq r0, [r4, #-992]! @ 0xfffffc20 │ │ │ │ - strbteq fp, [ip], #1164 @ 0x48c │ │ │ │ + strbteq sl, [ip], #1220 @ 0x4c4 │ │ │ │ + streq pc, [r3, #-1000]! @ 0xfffffc18 │ │ │ │ + strbteq sl, [ip], #1164 @ 0x48c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48399,17 +48399,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 3c350 <__cxa_atexit@plt+0x2f450> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq r0, [r4, #-1260]! @ 0xfffffb14 │ │ │ │ - strbteq fp, [ip], #1104 @ 0x450 │ │ │ │ - strbteq fp, [ip], #864 @ 0x360 │ │ │ │ + streq pc, [r3, #-1268]! @ 0xfffffb0c │ │ │ │ + strbteq sl, [ip], #1104 @ 0x450 │ │ │ │ + strbteq sl, [ip], #864 @ 0x360 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c3c0 <__cxa_atexit@plt+0x2f4c0> │ │ │ │ ldr r2, [pc, #84] @ 3c3c8 <__cxa_atexit@plt+0x2f4c8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48431,18 +48431,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbteq fp, [ip], #808 @ 0x328 │ │ │ │ - strbteq fp, [ip], #800 @ 0x320 │ │ │ │ - streq r0, [r4, #-776]! @ 0xfffffcf8 │ │ │ │ - strbteq fp, [ip], #732 @ 0x2dc │ │ │ │ + strbteq sl, [ip], #808 @ 0x328 │ │ │ │ + strbteq sl, [ip], #800 @ 0x320 │ │ │ │ + streq pc, [r3, #-784]! @ 0xfffffcf0 │ │ │ │ + strbteq sl, [ip], #732 @ 0x2dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 3c418 <__cxa_atexit@plt+0x2f518> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ and r7, r7, #3 │ │ │ │ ldr r2, [pc, #32] @ 3c41c <__cxa_atexit@plt+0x2f51c> │ │ │ │ @@ -48450,17 +48450,17 @@ │ │ │ │ cmp r7, #2 │ │ │ │ mov r7, r5 │ │ │ │ moveq r7, r3 │ │ │ │ addne r3, r2, #1 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [ip], #720 @ 0x2d0 │ │ │ │ - streq r0, [r4, #-704]! @ 0xfffffd40 │ │ │ │ - strbteq fp, [ip], #660 @ 0x294 │ │ │ │ + strbteq sl, [ip], #720 @ 0x2d0 │ │ │ │ + streq pc, [r3, #-712]! @ 0xfffffd38 │ │ │ │ + strbteq sl, [ip], #660 @ 0x294 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c47c <__cxa_atexit@plt+0x2f57c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -48474,26 +48474,26 @@ │ │ │ │ ldr r1, [pc, #60] @ 3c4a0 <__cxa_atexit@plt+0x2f5a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - ldreq r5, [lr], #1816 @ 0x718 │ │ │ │ - streq r0, [r4, #-568]! @ 0xfffffdc8 │ │ │ │ - strbteq fp, [ip], #660 @ 0x294 │ │ │ │ + ldreq r5, [lr], #1048 @ 0x418 │ │ │ │ + streq pc, [r3, #-576]! @ 0xfffffdc0 │ │ │ │ + strbteq sl, [ip], #660 @ 0x294 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c510 <__cxa_atexit@plt+0x2f610> │ │ │ │ ldr r2, [pc, #84] @ 3c518 <__cxa_atexit@plt+0x2f618> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48515,18 +48515,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbteq fp, [ip], #604 @ 0x25c │ │ │ │ - strbteq fp, [ip], #596 @ 0x254 │ │ │ │ - streq r0, [r4, #-440]! @ 0xfffffe48 │ │ │ │ - strbteq fp, [ip], #528 @ 0x210 │ │ │ │ + strbteq sl, [ip], #604 @ 0x25c │ │ │ │ + strbteq sl, [ip], #596 @ 0x254 │ │ │ │ + streq pc, [r3, #-448]! @ 0xfffffe40 │ │ │ │ + strbteq sl, [ip], #528 @ 0x210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 3c568 <__cxa_atexit@plt+0x2f668> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ and r7, r7, #3 │ │ │ │ ldr r2, [pc, #32] @ 3c56c <__cxa_atexit@plt+0x2f66c> │ │ │ │ @@ -48534,17 +48534,17 @@ │ │ │ │ cmp r7, #2 │ │ │ │ mov r7, r5 │ │ │ │ moveq r7, r3 │ │ │ │ addne r3, r2, #1 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [ip], #516 @ 0x204 │ │ │ │ - streq r0, [r4, #-368]! @ 0xfffffe90 │ │ │ │ - strbteq fp, [ip], #456 @ 0x1c8 │ │ │ │ + strbteq sl, [ip], #516 @ 0x204 │ │ │ │ + streq pc, [r3, #-376]! @ 0xfffffe88 │ │ │ │ + strbteq sl, [ip], #456 @ 0x1c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c5cc <__cxa_atexit@plt+0x2f6cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -48558,25 +48558,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 3c5f0 <__cxa_atexit@plt+0x2f6f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - ldreq r5, [lr], #1520 @ 0x5f0 │ │ │ │ - streq r0, [r4, #-232]! @ 0xffffff18 │ │ │ │ + ldreq r5, [lr], #752 @ 0x2f0 │ │ │ │ + streq pc, [r3, #-240]! @ 0xffffff10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48638,25 +48638,25 @@ │ │ │ │ ldr r7, [pc, #56] @ 3c72c <__cxa_atexit@plt+0x2f82c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - strbteq fp, [ip], #356 @ 0x164 │ │ │ │ - strbteq fp, [ip], #392 @ 0x188 │ │ │ │ - strbteq fp, [ip], #208 @ 0xd0 │ │ │ │ - strbteq fp, [ip], #244 @ 0xf4 │ │ │ │ - streq r0, [r4, #-504]! @ 0xfffffe08 │ │ │ │ - streq r0, [r4, #-72]! @ 0xffffffb8 │ │ │ │ + strbteq sl, [ip], #356 @ 0x164 │ │ │ │ + strbteq sl, [ip], #392 @ 0x188 │ │ │ │ + strbteq sl, [ip], #208 @ 0xd0 │ │ │ │ + strbteq sl, [ip], #244 @ 0xf4 │ │ │ │ + streq pc, [r3, #-512]! @ 0xfffffe00 │ │ │ │ + streq pc, [r3, #-80]! @ 0xffffffb0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - streq r0, [r4, #-444]! @ 0xfffffe44 │ │ │ │ - streq pc, [r3, #-4068]! @ 0xfffff01c │ │ │ │ - strbteq fp, [ip], #208 @ 0xd0 │ │ │ │ - strbteq r9, [ip], #1836 @ 0x72c │ │ │ │ + streq pc, [r3, #-452]! @ 0xfffffe3c │ │ │ │ + streq lr, [r3, #-4076]! @ 0xfffff014 │ │ │ │ + strbteq sl, [ip], #208 @ 0xd0 │ │ │ │ + strbteq r8, [ip], #1836 @ 0x72c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3c7b8 <__cxa_atexit@plt+0x2f8b8> │ │ │ │ @@ -48681,28 +48681,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3c7c8 <__cxa_atexit@plt+0x2f8c8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [ip], #1788 @ 0x6fc │ │ │ │ - streq pc, [r3, #-3884]! @ 0xfffff0d4 │ │ │ │ - streq pc, [r3, #-3904]! @ 0xfffff0c0 │ │ │ │ - streq pc, [r3, #-3852]! @ 0xfffff0f4 │ │ │ │ - streq pc, [r3, #-3972]! @ 0xfffff07c │ │ │ │ - strbteq r9, [ip], #1648 @ 0x670 │ │ │ │ + strbteq r8, [ip], #1788 @ 0x6fc │ │ │ │ + streq lr, [r3, #-3892]! @ 0xfffff0cc │ │ │ │ + streq lr, [r3, #-3912]! @ 0xfffff0b8 │ │ │ │ + streq lr, [r3, #-3860]! @ 0xfffff0ec │ │ │ │ + streq lr, [r3, #-3980]! @ 0xfffff074 │ │ │ │ + strbteq r8, [ip], #1648 @ 0x670 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48722,17 +48722,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 3c85c <__cxa_atexit@plt+0x2f95c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq pc, [r3, #-4068]! @ 0xfffff01c │ │ │ │ - strbteq sl, [ip], #4016 @ 0xfb0 │ │ │ │ - strbteq r9, [ip], #1512 @ 0x5e8 │ │ │ │ + streq lr, [r3, #-4076]! @ 0xfffff014 │ │ │ │ + strbteq r9, [ip], #4016 @ 0xfb0 │ │ │ │ + strbteq r8, [ip], #1512 @ 0x5e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3c8e8 <__cxa_atexit@plt+0x2f9e8> │ │ │ │ @@ -48757,28 +48757,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3c8f8 <__cxa_atexit@plt+0x2f9f8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [ip], #1464 @ 0x5b8 │ │ │ │ - streq pc, [r3, #-3580]! @ 0xfffff204 │ │ │ │ - streq pc, [r3, #-3600]! @ 0xfffff1f0 │ │ │ │ - streq pc, [r3, #-3548]! @ 0xfffff224 │ │ │ │ - streq pc, [r3, #-3668]! @ 0xfffff1ac │ │ │ │ - strbteq r9, [ip], #1324 @ 0x52c │ │ │ │ + strbteq r8, [ip], #1464 @ 0x5b8 │ │ │ │ + streq lr, [r3, #-3588]! @ 0xfffff1fc │ │ │ │ + streq lr, [r3, #-3608]! @ 0xfffff1e8 │ │ │ │ + streq lr, [r3, #-3556]! @ 0xfffff21c │ │ │ │ + streq lr, [r3, #-3676]! @ 0xfffff1a4 │ │ │ │ + strbteq r8, [ip], #1324 @ 0x52c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48798,36 +48798,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3c98c <__cxa_atexit@plt+0x2fa8c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq pc, [r3, #-3764]! @ 0xfffff14c │ │ │ │ - strbteq sl, [ip], #3840 @ 0xf00 │ │ │ │ - strbteq r9, [ip], #2856 @ 0xb28 │ │ │ │ + streq lr, [r3, #-3772]! @ 0xfffff144 │ │ │ │ + strbteq r9, [ip], #3840 @ 0xf00 │ │ │ │ + strbteq r8, [ip], #2856 @ 0xb28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c9cc <__cxa_atexit@plt+0x2facc> │ │ │ │ ldr r2, [pc, #36] @ 3c9d4 <__cxa_atexit@plt+0x2fad4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3c9d8 <__cxa_atexit@plt+0x2fad8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [ip], #2832 @ 0xb10 │ │ │ │ - streq pc, [r3, #-3300]! @ 0xfffff31c │ │ │ │ - strbteq r9, [ip], #2776 @ 0xad8 │ │ │ │ + strbteq r8, [ip], #2832 @ 0xb10 │ │ │ │ + streq lr, [r3, #-3308]! @ 0xfffff314 │ │ │ │ + strbteq r8, [ip], #2776 @ 0xad8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48846,36 +48846,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3ca4c <__cxa_atexit@plt+0x2fb4c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq pc, [r3, #-3568]! @ 0xfffff210 │ │ │ │ - strbteq sl, [ip], #3872 @ 0xf20 │ │ │ │ - strbteq r9, [ip], #2612 @ 0xa34 │ │ │ │ + streq lr, [r3, #-3576]! @ 0xfffff208 │ │ │ │ + strbteq r9, [ip], #3872 @ 0xf20 │ │ │ │ + strbteq r8, [ip], #2612 @ 0xa34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ca8c <__cxa_atexit@plt+0x2fb8c> │ │ │ │ ldr r2, [pc, #36] @ 3ca94 <__cxa_atexit@plt+0x2fb94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3ca98 <__cxa_atexit@plt+0x2fb98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [ip], #2588 @ 0xa1c │ │ │ │ - streq pc, [r3, #-3108]! @ 0xfffff3dc │ │ │ │ - strbteq r9, [ip], #2532 @ 0x9e4 │ │ │ │ + strbteq r8, [ip], #2588 @ 0xa1c │ │ │ │ + streq lr, [r3, #-3116]! @ 0xfffff3d4 │ │ │ │ + strbteq r8, [ip], #2532 @ 0x9e4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48894,17 +48894,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 3cb0c <__cxa_atexit@plt+0x2fc0c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq pc, [r3, #-3376]! @ 0xfffff2d0 │ │ │ │ - strbteq sl, [ip], #3848 @ 0xf08 │ │ │ │ - strbteq r9, [ip], #804 @ 0x324 │ │ │ │ + streq lr, [r3, #-3384]! @ 0xfffff2c8 │ │ │ │ + strbteq r9, [ip], #3848 @ 0xf08 │ │ │ │ + strbteq r8, [ip], #804 @ 0x324 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3cb98 <__cxa_atexit@plt+0x2fc98> │ │ │ │ @@ -48929,28 +48929,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3cba8 <__cxa_atexit@plt+0x2fca8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [ip], #756 @ 0x2f4 │ │ │ │ - streq pc, [r3, #-2892]! @ 0xfffff4b4 │ │ │ │ - streq pc, [r3, #-2912]! @ 0xfffff4a0 │ │ │ │ - streq pc, [r3, #-2860]! @ 0xfffff4d4 │ │ │ │ - streq pc, [r3, #-2980]! @ 0xfffff45c │ │ │ │ - strbteq r9, [ip], #616 @ 0x268 │ │ │ │ + strbteq r8, [ip], #756 @ 0x2f4 │ │ │ │ + streq lr, [r3, #-2900]! @ 0xfffff4ac │ │ │ │ + streq lr, [r3, #-2920]! @ 0xfffff498 │ │ │ │ + streq lr, [r3, #-2868]! @ 0xfffff4cc │ │ │ │ + streq lr, [r3, #-2988]! @ 0xfffff454 │ │ │ │ + strbteq r8, [ip], #616 @ 0x268 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48970,17 +48970,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 3cc3c <__cxa_atexit@plt+0x2fd3c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq pc, [r3, #-3076]! @ 0xfffff3fc │ │ │ │ - strbteq sl, [ip], #3616 @ 0xe20 │ │ │ │ - strbteq fp, [ip], #448 @ 0x1c0 │ │ │ │ + streq lr, [r3, #-3084]! @ 0xfffff3f4 │ │ │ │ + strbteq r9, [ip], #3616 @ 0xe20 │ │ │ │ + strbteq sl, [ip], #448 @ 0x1c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3ccc8 <__cxa_atexit@plt+0x2fdc8> │ │ │ │ @@ -49005,28 +49005,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3ccd8 <__cxa_atexit@plt+0x2fdd8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [ip], #400 @ 0x190 │ │ │ │ - streq pc, [r3, #-2588]! @ 0xfffff5e4 │ │ │ │ - streq pc, [r3, #-2608]! @ 0xfffff5d0 │ │ │ │ - streq pc, [r3, #-2556]! @ 0xfffff604 │ │ │ │ - streq pc, [r3, #-2676]! @ 0xfffff58c │ │ │ │ - strbteq fp, [ip], #260 @ 0x104 │ │ │ │ + strbteq sl, [ip], #400 @ 0x190 │ │ │ │ + streq lr, [r3, #-2596]! @ 0xfffff5dc │ │ │ │ + streq lr, [r3, #-2616]! @ 0xfffff5c8 │ │ │ │ + streq lr, [r3, #-2564]! @ 0xfffff5fc │ │ │ │ + streq lr, [r3, #-2684]! @ 0xfffff584 │ │ │ │ + strbteq sl, [ip], #260 @ 0x104 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -49046,17 +49046,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 3cd6c <__cxa_atexit@plt+0x2fe6c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq pc, [r3, #-2772]! @ 0xfffff52c │ │ │ │ - strbteq fp, [ip], #252 @ 0xfc │ │ │ │ - strbteq fp, [ip], #124 @ 0x7c │ │ │ │ + streq lr, [r3, #-2780]! @ 0xfffff524 │ │ │ │ + strbteq sl, [ip], #252 @ 0xfc │ │ │ │ + strbteq sl, [ip], #124 @ 0x7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3cdf8 <__cxa_atexit@plt+0x2fef8> │ │ │ │ @@ -49081,28 +49081,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3ce08 <__cxa_atexit@plt+0x2ff08> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [ip], #76 @ 0x4c │ │ │ │ - streq pc, [r3, #-2284]! @ 0xfffff714 │ │ │ │ - streq pc, [r3, #-2304]! @ 0xfffff700 │ │ │ │ - streq pc, [r3, #-2252]! @ 0xfffff734 │ │ │ │ - streq pc, [r3, #-2372]! @ 0xfffff6bc │ │ │ │ - strbteq sl, [ip], #4032 @ 0xfc0 │ │ │ │ + strbteq sl, [ip], #76 @ 0x4c │ │ │ │ + streq lr, [r3, #-2292]! @ 0xfffff70c │ │ │ │ + streq lr, [r3, #-2312]! @ 0xfffff6f8 │ │ │ │ + streq lr, [r3, #-2260]! @ 0xfffff72c │ │ │ │ + streq lr, [r3, #-2380]! @ 0xfffff6b4 │ │ │ │ + strbteq r9, [ip], #4032 @ 0xfc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -49122,36 +49122,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3ce9c <__cxa_atexit@plt+0x2ff9c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq pc, [r3, #-2468]! @ 0xfffff65c │ │ │ │ - strbteq fp, [ip], #76 @ 0x4c │ │ │ │ - strbteq sl, [ip], #3900 @ 0xf3c │ │ │ │ + streq lr, [r3, #-2476]! @ 0xfffff654 │ │ │ │ + strbteq sl, [ip], #76 @ 0x4c │ │ │ │ + strbteq r9, [ip], #3900 @ 0xf3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3cedc <__cxa_atexit@plt+0x2ffdc> │ │ │ │ ldr r2, [pc, #36] @ 3cee4 <__cxa_atexit@plt+0x2ffe4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3cee8 <__cxa_atexit@plt+0x2ffe8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #3876 @ 0xf24 │ │ │ │ - streq pc, [r3, #-2004]! @ 0xfffff82c │ │ │ │ - strbteq sl, [ip], #3820 @ 0xeec │ │ │ │ + strbteq r9, [ip], #3876 @ 0xf24 │ │ │ │ + streq lr, [r3, #-2012]! @ 0xfffff824 │ │ │ │ + strbteq r9, [ip], #3820 @ 0xeec │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -49170,36 +49170,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3cf5c <__cxa_atexit@plt+0x3005c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq pc, [r3, #-2272]! @ 0xfffff720 │ │ │ │ - strbteq sl, [ip], #4088 @ 0xff8 │ │ │ │ - strbteq sl, [ip], #3656 @ 0xe48 │ │ │ │ + streq lr, [r3, #-2280]! @ 0xfffff718 │ │ │ │ + strbteq r9, [ip], #4088 @ 0xff8 │ │ │ │ + strbteq r9, [ip], #3656 @ 0xe48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3cf9c <__cxa_atexit@plt+0x3009c> │ │ │ │ ldr r2, [pc, #36] @ 3cfa4 <__cxa_atexit@plt+0x300a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3cfa8 <__cxa_atexit@plt+0x300a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #3632 @ 0xe30 │ │ │ │ - streq pc, [r3, #-1812]! @ 0xfffff8ec │ │ │ │ - strbteq sl, [ip], #3576 @ 0xdf8 │ │ │ │ + strbteq r9, [ip], #3632 @ 0xe30 │ │ │ │ + streq lr, [r3, #-1820]! @ 0xfffff8e4 │ │ │ │ + strbteq r9, [ip], #3576 @ 0xdf8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -49218,36 +49218,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3d01c <__cxa_atexit@plt+0x3011c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq pc, [r3, #-2080]! @ 0xfffff7e0 │ │ │ │ - strbteq sl, [ip], #4004 @ 0xfa4 │ │ │ │ - strbteq sl, [ip], #3412 @ 0xd54 │ │ │ │ + streq lr, [r3, #-2088]! @ 0xfffff7d8 │ │ │ │ + strbteq r9, [ip], #4004 @ 0xfa4 │ │ │ │ + strbteq r9, [ip], #3412 @ 0xd54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d05c <__cxa_atexit@plt+0x3015c> │ │ │ │ ldr r2, [pc, #36] @ 3d064 <__cxa_atexit@plt+0x30164> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3d068 <__cxa_atexit@plt+0x30168> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #3388 @ 0xd3c │ │ │ │ - streq pc, [r3, #-1620]! @ 0xfffff9ac │ │ │ │ - strbteq sl, [ip], #3332 @ 0xd04 │ │ │ │ + strbteq r9, [ip], #3388 @ 0xd3c │ │ │ │ + streq lr, [r3, #-1628]! @ 0xfffff9a4 │ │ │ │ + strbteq r9, [ip], #3332 @ 0xd04 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -49266,36 +49266,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3d0dc <__cxa_atexit@plt+0x301dc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq pc, [r3, #-1888]! @ 0xfffff8a0 │ │ │ │ - strbteq sl, [ip], #3920 @ 0xf50 │ │ │ │ - strbteq sl, [ip], #3168 @ 0xc60 │ │ │ │ + streq lr, [r3, #-1896]! @ 0xfffff898 │ │ │ │ + strbteq r9, [ip], #3920 @ 0xf50 │ │ │ │ + strbteq r9, [ip], #3168 @ 0xc60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d11c <__cxa_atexit@plt+0x3021c> │ │ │ │ ldr r2, [pc, #36] @ 3d124 <__cxa_atexit@plt+0x30224> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3d128 <__cxa_atexit@plt+0x30228> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #3144 @ 0xc48 │ │ │ │ - streq pc, [r3, #-1428]! @ 0xfffffa6c │ │ │ │ - strbteq sl, [ip], #3088 @ 0xc10 │ │ │ │ + strbteq r9, [ip], #3144 @ 0xc48 │ │ │ │ + streq lr, [r3, #-1436]! @ 0xfffffa64 │ │ │ │ + strbteq r9, [ip], #3088 @ 0xc10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -49314,36 +49314,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3d19c <__cxa_atexit@plt+0x3029c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq pc, [r3, #-1696]! @ 0xfffff960 │ │ │ │ - strbteq sl, [ip], #3836 @ 0xefc │ │ │ │ - strbteq sl, [ip], #2924 @ 0xb6c │ │ │ │ + streq lr, [r3, #-1704]! @ 0xfffff958 │ │ │ │ + strbteq r9, [ip], #3836 @ 0xefc │ │ │ │ + strbteq r9, [ip], #2924 @ 0xb6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d1dc <__cxa_atexit@plt+0x302dc> │ │ │ │ ldr r2, [pc, #36] @ 3d1e4 <__cxa_atexit@plt+0x302e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3d1e8 <__cxa_atexit@plt+0x302e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #2900 @ 0xb54 │ │ │ │ - streq pc, [r3, #-1236]! @ 0xfffffb2c │ │ │ │ - strbteq sl, [ip], #2844 @ 0xb1c │ │ │ │ + strbteq r9, [ip], #2900 @ 0xb54 │ │ │ │ + streq lr, [r3, #-1244]! @ 0xfffffb24 │ │ │ │ + strbteq r9, [ip], #2844 @ 0xb1c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -49362,17 +49362,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 3d25c <__cxa_atexit@plt+0x3035c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq pc, [r3, #-1504]! @ 0xfffffa20 │ │ │ │ - strbteq sl, [ip], #3752 @ 0xea8 │ │ │ │ - strbteq sl, [ip], #2676 @ 0xa74 │ │ │ │ + streq lr, [r3, #-1512]! @ 0xfffffa18 │ │ │ │ + strbteq r9, [ip], #3752 @ 0xea8 │ │ │ │ + strbteq r9, [ip], #2676 @ 0xa74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3d2e8 <__cxa_atexit@plt+0x303e8> │ │ │ │ @@ -49397,28 +49397,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3d2f8 <__cxa_atexit@plt+0x303f8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #2628 @ 0xa44 │ │ │ │ - streq pc, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ - streq pc, [r3, #-1040]! @ 0xfffffbf0 │ │ │ │ - streq pc, [r3, #-988]! @ 0xfffffc24 │ │ │ │ - streq pc, [r3, #-1108]! @ 0xfffffbac │ │ │ │ - strbteq sl, [ip], #2488 @ 0x9b8 │ │ │ │ + strbteq r9, [ip], #2628 @ 0xa44 │ │ │ │ + streq lr, [r3, #-1028]! @ 0xfffffbfc │ │ │ │ + streq lr, [r3, #-1048]! @ 0xfffffbe8 │ │ │ │ + streq lr, [r3, #-996]! @ 0xfffffc1c │ │ │ │ + streq lr, [r3, #-1116]! @ 0xfffffba4 │ │ │ │ + strbteq r9, [ip], #2488 @ 0x9b8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -49438,17 +49438,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 3d38c <__cxa_atexit@plt+0x3048c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq pc, [r3, #-1204]! @ 0xfffffb4c │ │ │ │ - strbteq sl, [ip], #3556 @ 0xde4 │ │ │ │ - strbteq r8, [ip], #2864 @ 0xb30 │ │ │ │ + streq lr, [r3, #-1212]! @ 0xfffffb44 │ │ │ │ + strbteq r9, [ip], #3556 @ 0xde4 │ │ │ │ + strbteq r7, [ip], #2864 @ 0xb30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3d418 <__cxa_atexit@plt+0x30518> │ │ │ │ @@ -49473,28 +49473,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3d428 <__cxa_atexit@plt+0x30528> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [ip], #2816 @ 0xb00 │ │ │ │ - streq pc, [r3, #-716]! @ 0xfffffd34 │ │ │ │ - streq pc, [r3, #-736]! @ 0xfffffd20 │ │ │ │ - streq pc, [r3, #-684]! @ 0xfffffd54 │ │ │ │ - streq pc, [r3, #-804]! @ 0xfffffcdc │ │ │ │ - strbteq r8, [ip], #2676 @ 0xa74 │ │ │ │ + strbteq r7, [ip], #2816 @ 0xb00 │ │ │ │ + streq lr, [r3, #-724]! @ 0xfffffd2c │ │ │ │ + streq lr, [r3, #-744]! @ 0xfffffd18 │ │ │ │ + streq lr, [r3, #-692]! @ 0xfffffd4c │ │ │ │ + streq lr, [r3, #-812]! @ 0xfffffcd4 │ │ │ │ + strbteq r7, [ip], #2676 @ 0xa74 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -49514,36 +49514,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3d4bc <__cxa_atexit@plt+0x305bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq pc, [r3, #-900]! @ 0xfffffc7c │ │ │ │ - strbteq sl, [ip], #3344 @ 0xd10 │ │ │ │ - strbteq sl, [ip], #2052 @ 0x804 │ │ │ │ + streq lr, [r3, #-908]! @ 0xfffffc74 │ │ │ │ + strbteq r9, [ip], #3344 @ 0xd10 │ │ │ │ + strbteq r9, [ip], #2052 @ 0x804 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d4fc <__cxa_atexit@plt+0x305fc> │ │ │ │ ldr r2, [pc, #36] @ 3d504 <__cxa_atexit@plt+0x30604> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3d508 <__cxa_atexit@plt+0x30608> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #2028 @ 0x7ec │ │ │ │ - streq pc, [r3, #-436]! @ 0xfffffe4c │ │ │ │ - strbteq sl, [ip], #1972 @ 0x7b4 │ │ │ │ + strbteq r9, [ip], #2028 @ 0x7ec │ │ │ │ + streq lr, [r3, #-444]! @ 0xfffffe44 │ │ │ │ + strbteq r9, [ip], #1972 @ 0x7b4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -49562,36 +49562,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3d57c <__cxa_atexit@plt+0x3067c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq pc, [r3, #-704]! @ 0xfffffd40 │ │ │ │ - strbteq sl, [ip], #3324 @ 0xcfc │ │ │ │ - strbteq sl, [ip], #1808 @ 0x710 │ │ │ │ + streq lr, [r3, #-712]! @ 0xfffffd38 │ │ │ │ + strbteq r9, [ip], #3324 @ 0xcfc │ │ │ │ + strbteq r9, [ip], #1808 @ 0x710 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d5bc <__cxa_atexit@plt+0x306bc> │ │ │ │ ldr r2, [pc, #36] @ 3d5c4 <__cxa_atexit@plt+0x306c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3d5c8 <__cxa_atexit@plt+0x306c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #1784 @ 0x6f8 │ │ │ │ - streq pc, [r3, #-244]! @ 0xffffff0c │ │ │ │ - strbteq sl, [ip], #1728 @ 0x6c0 │ │ │ │ + strbteq r9, [ip], #1784 @ 0x6f8 │ │ │ │ + streq lr, [r3, #-252]! @ 0xffffff04 │ │ │ │ + strbteq r9, [ip], #1728 @ 0x6c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -49610,36 +49610,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3d63c <__cxa_atexit@plt+0x3073c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq pc, [r3, #-512]! @ 0xfffffe00 │ │ │ │ - strbteq sl, [ip], #3240 @ 0xca8 │ │ │ │ - strbteq sl, [ip], #1564 @ 0x61c │ │ │ │ + streq lr, [r3, #-520]! @ 0xfffffdf8 │ │ │ │ + strbteq r9, [ip], #3240 @ 0xca8 │ │ │ │ + strbteq r9, [ip], #1564 @ 0x61c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d67c <__cxa_atexit@plt+0x3077c> │ │ │ │ ldr r2, [pc, #36] @ 3d684 <__cxa_atexit@plt+0x30784> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3d688 <__cxa_atexit@plt+0x30788> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #1540 @ 0x604 │ │ │ │ - streq pc, [r3, #-52]! @ 0xffffffcc │ │ │ │ - strbteq sl, [ip], #1484 @ 0x5cc │ │ │ │ + strbteq r9, [ip], #1540 @ 0x604 │ │ │ │ + streq lr, [r3, #-60]! @ 0xffffffc4 │ │ │ │ + strbteq r9, [ip], #1484 @ 0x5cc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -49658,36 +49658,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3d6fc <__cxa_atexit@plt+0x307fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq pc, [r3, #-320]! @ 0xfffffec0 │ │ │ │ - strbteq sl, [ip], #3156 @ 0xc54 │ │ │ │ - strbteq sl, [ip], #1320 @ 0x528 │ │ │ │ + streq lr, [r3, #-328]! @ 0xfffffeb8 │ │ │ │ + strbteq r9, [ip], #3156 @ 0xc54 │ │ │ │ + strbteq r9, [ip], #1320 @ 0x528 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d73c <__cxa_atexit@plt+0x3083c> │ │ │ │ ldr r2, [pc, #36] @ 3d744 <__cxa_atexit@plt+0x30844> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3d748 <__cxa_atexit@plt+0x30848> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #1296 @ 0x510 │ │ │ │ - streq lr, [r3, #-3956]! @ 0xfffff08c │ │ │ │ - strbteq sl, [ip], #1240 @ 0x4d8 │ │ │ │ + strbteq r9, [ip], #1296 @ 0x510 │ │ │ │ + streq sp, [r3, #-3964]! @ 0xfffff084 │ │ │ │ + strbteq r9, [ip], #1240 @ 0x4d8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -49706,36 +49706,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3d7bc <__cxa_atexit@plt+0x308bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq pc, [r3, #-128]! @ 0xffffff80 │ │ │ │ - strbteq sl, [ip], #3072 @ 0xc00 │ │ │ │ - strbteq sl, [ip], #1076 @ 0x434 │ │ │ │ + streq lr, [r3, #-136]! @ 0xffffff78 │ │ │ │ + strbteq r9, [ip], #3072 @ 0xc00 │ │ │ │ + strbteq r9, [ip], #1076 @ 0x434 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d7fc <__cxa_atexit@plt+0x308fc> │ │ │ │ ldr r2, [pc, #36] @ 3d804 <__cxa_atexit@plt+0x30904> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3d808 <__cxa_atexit@plt+0x30908> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #1052 @ 0x41c │ │ │ │ - streq lr, [r3, #-3764]! @ 0xfffff14c │ │ │ │ - strbteq sl, [ip], #996 @ 0x3e4 │ │ │ │ + strbteq r9, [ip], #1052 @ 0x41c │ │ │ │ + streq sp, [r3, #-3772]! @ 0xfffff144 │ │ │ │ + strbteq r9, [ip], #996 @ 0x3e4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -49754,17 +49754,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 3d87c <__cxa_atexit@plt+0x3097c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq lr, [r3, #-4032]! @ 0xfffff040 │ │ │ │ - strbteq sl, [ip], #2988 @ 0xbac │ │ │ │ - strbteq sl, [ip], #828 @ 0x33c │ │ │ │ + streq sp, [r3, #-4040]! @ 0xfffff038 │ │ │ │ + strbteq r9, [ip], #2988 @ 0xbac │ │ │ │ + strbteq r9, [ip], #828 @ 0x33c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3d908 <__cxa_atexit@plt+0x30a08> │ │ │ │ @@ -49789,28 +49789,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3d918 <__cxa_atexit@plt+0x30a18> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #780 @ 0x30c │ │ │ │ - streq lr, [r3, #-3548]! @ 0xfffff224 │ │ │ │ - streq lr, [r3, #-3568]! @ 0xfffff210 │ │ │ │ - streq lr, [r3, #-3516]! @ 0xfffff244 │ │ │ │ - streq lr, [r3, #-3636]! @ 0xfffff1cc │ │ │ │ - strbteq sl, [ip], #640 @ 0x280 │ │ │ │ + strbteq r9, [ip], #780 @ 0x30c │ │ │ │ + streq sp, [r3, #-3556]! @ 0xfffff21c │ │ │ │ + streq sp, [r3, #-3576]! @ 0xfffff208 │ │ │ │ + streq sp, [r3, #-3524]! @ 0xfffff23c │ │ │ │ + streq sp, [r3, #-3644]! @ 0xfffff1c4 │ │ │ │ + strbteq r9, [ip], #640 @ 0x280 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -49830,36 +49830,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3d9ac <__cxa_atexit@plt+0x30aac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq lr, [r3, #-3732]! @ 0xfffff16c │ │ │ │ - strbteq sl, [ip], #2756 @ 0xac4 │ │ │ │ - strbteq sl, [ip], #508 @ 0x1fc │ │ │ │ + streq sp, [r3, #-3740]! @ 0xfffff164 │ │ │ │ + strbteq r9, [ip], #2756 @ 0xac4 │ │ │ │ + strbteq r9, [ip], #508 @ 0x1fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d9ec <__cxa_atexit@plt+0x30aec> │ │ │ │ ldr r2, [pc, #36] @ 3d9f4 <__cxa_atexit@plt+0x30af4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3d9f8 <__cxa_atexit@plt+0x30af8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #484 @ 0x1e4 │ │ │ │ - streq lr, [r3, #-3268]! @ 0xfffff33c │ │ │ │ - strbteq sl, [ip], #428 @ 0x1ac │ │ │ │ + strbteq r9, [ip], #484 @ 0x1e4 │ │ │ │ + streq sp, [r3, #-3276]! @ 0xfffff334 │ │ │ │ + strbteq r9, [ip], #428 @ 0x1ac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -49878,36 +49878,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3da6c <__cxa_atexit@plt+0x30b6c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq lr, [r3, #-3536]! @ 0xfffff230 │ │ │ │ - strbteq sl, [ip], #2692 @ 0xa84 │ │ │ │ - strbteq sl, [ip], #264 @ 0x108 │ │ │ │ + streq sp, [r3, #-3544]! @ 0xfffff228 │ │ │ │ + strbteq r9, [ip], #2692 @ 0xa84 │ │ │ │ + strbteq r9, [ip], #264 @ 0x108 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3daac <__cxa_atexit@plt+0x30bac> │ │ │ │ ldr r2, [pc, #36] @ 3dab4 <__cxa_atexit@plt+0x30bb4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3dab8 <__cxa_atexit@plt+0x30bb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #240 @ 0xf0 │ │ │ │ - streq lr, [r3, #-3076]! @ 0xfffff3fc │ │ │ │ - strbteq sl, [ip], #184 @ 0xb8 │ │ │ │ + strbteq r9, [ip], #240 @ 0xf0 │ │ │ │ + streq sp, [r3, #-3084]! @ 0xfffff3f4 │ │ │ │ + strbteq r9, [ip], #184 @ 0xb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -49926,46 +49926,46 @@ │ │ │ │ ldr r7, [pc, #24] @ 3db2c <__cxa_atexit@plt+0x30c2c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq lr, [r3, #-3344]! @ 0xfffff2f0 │ │ │ │ - strbteq sl, [ip], #2608 @ 0xa30 │ │ │ │ - strbteq sl, [ip], #2608 @ 0xa30 │ │ │ │ + streq sp, [r3, #-3352]! @ 0xfffff2e8 │ │ │ │ + strbteq r9, [ip], #2608 @ 0xa30 │ │ │ │ + strbteq r9, [ip], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3db90 <__cxa_atexit@plt+0x30c90> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3db88 <__cxa_atexit@plt+0x30c88> │ │ │ │ ldr r3, [pc, #52] @ 3db98 <__cxa_atexit@plt+0x30c98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 3db9c <__cxa_atexit@plt+0x30c9c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 3dba0 <__cxa_atexit@plt+0x30ca0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #2564 @ 0xa04 │ │ │ │ - ldreq r3, [lr], #2569 @ 0xa09 │ │ │ │ - streq lr, [r3, #-2852]! @ 0xfffff4dc │ │ │ │ - strbteq r9, [ip], #3996 @ 0xf9c │ │ │ │ + strbteq r9, [ip], #2564 @ 0xa04 │ │ │ │ + ldreq r3, [lr], #1801 @ 0x709 │ │ │ │ + streq sp, [r3, #-2860]! @ 0xfffff4d4 │ │ │ │ + strbteq r8, [ip], #3996 @ 0xf9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3dc2c <__cxa_atexit@plt+0x30d2c> │ │ │ │ @@ -49990,28 +49990,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3dc3c <__cxa_atexit@plt+0x30d3c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [ip], #3948 @ 0xf6c │ │ │ │ - streq lr, [r3, #-2744]! @ 0xfffff548 │ │ │ │ - streq lr, [r3, #-2764]! @ 0xfffff534 │ │ │ │ - streq lr, [r3, #-2712]! @ 0xfffff568 │ │ │ │ - streq lr, [r3, #-2832]! @ 0xfffff4f0 │ │ │ │ - strbteq r9, [ip], #3808 @ 0xee0 │ │ │ │ + strbteq r8, [ip], #3948 @ 0xf6c │ │ │ │ + streq sp, [r3, #-2752]! @ 0xfffff540 │ │ │ │ + streq sp, [r3, #-2772]! @ 0xfffff52c │ │ │ │ + streq sp, [r3, #-2720]! @ 0xfffff560 │ │ │ │ + streq sp, [r3, #-2840]! @ 0xfffff4e8 │ │ │ │ + strbteq r8, [ip], #3808 @ 0xee0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -50031,46 +50031,46 @@ │ │ │ │ ldr r7, [pc, #24] @ 3dcd0 <__cxa_atexit@plt+0x30dd0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq lr, [r3, #-2928]! @ 0xfffff490 │ │ │ │ - strbteq sl, [ip], #2336 @ 0x920 │ │ │ │ - strbteq sl, [ip], #2348 @ 0x92c │ │ │ │ + streq sp, [r3, #-2936]! @ 0xfffff488 │ │ │ │ + strbteq r9, [ip], #2336 @ 0x920 │ │ │ │ + strbteq r9, [ip], #2348 @ 0x92c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3dd34 <__cxa_atexit@plt+0x30e34> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3dd2c <__cxa_atexit@plt+0x30e2c> │ │ │ │ ldr r3, [pc, #52] @ 3dd3c <__cxa_atexit@plt+0x30e3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 3dd40 <__cxa_atexit@plt+0x30e40> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 3dd44 <__cxa_atexit@plt+0x30e44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #2304 @ 0x900 │ │ │ │ - ldreq r3, [lr], #2012 @ 0x7dc │ │ │ │ - streq lr, [r3, #-2432]! @ 0xfffff680 │ │ │ │ - strbteq r9, [ip], #3556 @ 0xde4 │ │ │ │ + strbteq r9, [ip], #2304 @ 0x900 │ │ │ │ + ldreq r3, [lr], #1244 @ 0x4dc │ │ │ │ + streq sp, [r3, #-2440]! @ 0xfffff678 │ │ │ │ + strbteq r8, [ip], #3556 @ 0xde4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3ddd0 <__cxa_atexit@plt+0x30ed0> │ │ │ │ @@ -50095,28 +50095,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3dde0 <__cxa_atexit@plt+0x30ee0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [ip], #3508 @ 0xdb4 │ │ │ │ - streq lr, [r3, #-2324]! @ 0xfffff6ec │ │ │ │ - streq lr, [r3, #-2344]! @ 0xfffff6d8 │ │ │ │ - streq lr, [r3, #-2292]! @ 0xfffff70c │ │ │ │ - streq lr, [r3, #-2412]! @ 0xfffff694 │ │ │ │ - strbteq r9, [ip], #3368 @ 0xd28 │ │ │ │ + strbteq r8, [ip], #3508 @ 0xdb4 │ │ │ │ + streq sp, [r3, #-2332]! @ 0xfffff6e4 │ │ │ │ + streq sp, [r3, #-2352]! @ 0xfffff6d0 │ │ │ │ + streq sp, [r3, #-2300]! @ 0xfffff704 │ │ │ │ + streq sp, [r3, #-2420]! @ 0xfffff68c │ │ │ │ + strbteq r8, [ip], #3368 @ 0xd28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -50136,43 +50136,43 @@ │ │ │ │ ldr r7, [pc, #24] @ 3de74 <__cxa_atexit@plt+0x30f74> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq lr, [r3, #-2508]! @ 0xfffff634 │ │ │ │ - strbteq sl, [ip], #2040 @ 0x7f8 │ │ │ │ - strbteq sl, [ip], #2196 @ 0x894 │ │ │ │ + streq sp, [r3, #-2516]! @ 0xfffff62c │ │ │ │ + strbteq r9, [ip], #2040 @ 0x7f8 │ │ │ │ + strbteq r9, [ip], #2196 @ 0x894 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3ded0 <__cxa_atexit@plt+0x30fd0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3dec8 <__cxa_atexit@plt+0x30fc8> │ │ │ │ ldr r3, [pc, #44] @ 3ded8 <__cxa_atexit@plt+0x30fd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3dedc <__cxa_atexit@plt+0x30fdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4001bc <__cxa_atexit@plt+0x3f32bc> │ │ │ │ + b 3fe92c <__cxa_atexit@plt+0x3f1a2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #2152 @ 0x868 │ │ │ │ - streq lr, [r3, #-2020]! @ 0xfffff81c │ │ │ │ - strbteq r9, [ip], #3128 @ 0xc38 │ │ │ │ + strbteq r9, [ip], #2152 @ 0x868 │ │ │ │ + streq sp, [r3, #-2028]! @ 0xfffff814 │ │ │ │ + strbteq r8, [ip], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3df68 <__cxa_atexit@plt+0x31068> │ │ │ │ @@ -50197,28 +50197,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3df78 <__cxa_atexit@plt+0x31078> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [ip], #3080 @ 0xc08 │ │ │ │ - streq lr, [r3, #-1916]! @ 0xfffff884 │ │ │ │ - streq lr, [r3, #-1936]! @ 0xfffff870 │ │ │ │ - streq lr, [r3, #-1884]! @ 0xfffff8a4 │ │ │ │ - streq lr, [r3, #-2004]! @ 0xfffff82c │ │ │ │ - strbteq r9, [ip], #2940 @ 0xb7c │ │ │ │ + strbteq r8, [ip], #3080 @ 0xc08 │ │ │ │ + streq sp, [r3, #-1924]! @ 0xfffff87c │ │ │ │ + streq sp, [r3, #-1944]! @ 0xfffff868 │ │ │ │ + streq sp, [r3, #-1892]! @ 0xfffff89c │ │ │ │ + streq sp, [r3, #-2012]! @ 0xfffff824 │ │ │ │ + strbteq r8, [ip], #2940 @ 0xb7c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -50238,17 +50238,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 3e00c <__cxa_atexit@plt+0x3110c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq lr, [r3, #-2100]! @ 0xfffff7cc │ │ │ │ - strbteq sl, [ip], #1936 @ 0x790 │ │ │ │ - strbteq r9, [ip], #308 @ 0x134 │ │ │ │ + streq sp, [r3, #-2108]! @ 0xfffff7c4 │ │ │ │ + strbteq r9, [ip], #1936 @ 0x790 │ │ │ │ + strbteq r8, [ip], #308 @ 0x134 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3e098 <__cxa_atexit@plt+0x31198> │ │ │ │ @@ -50273,28 +50273,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3e0a8 <__cxa_atexit@plt+0x311a8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [ip], #260 @ 0x104 │ │ │ │ - streq lr, [r3, #-1612]! @ 0xfffff9b4 │ │ │ │ - streq lr, [r3, #-1632]! @ 0xfffff9a0 │ │ │ │ - streq lr, [r3, #-1580]! @ 0xfffff9d4 │ │ │ │ - streq lr, [r3, #-1700]! @ 0xfffff95c │ │ │ │ - strbteq r9, [ip], #120 @ 0x78 │ │ │ │ + strbteq r8, [ip], #260 @ 0x104 │ │ │ │ + streq sp, [r3, #-1620]! @ 0xfffff9ac │ │ │ │ + streq sp, [r3, #-1640]! @ 0xfffff998 │ │ │ │ + streq sp, [r3, #-1588]! @ 0xfffff9cc │ │ │ │ + streq sp, [r3, #-1708]! @ 0xfffff954 │ │ │ │ + strbteq r8, [ip], #120 @ 0x78 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -50314,17 +50314,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 3e13c <__cxa_atexit@plt+0x3123c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq lr, [r3, #-1796]! @ 0xfffff8fc │ │ │ │ - strbteq sl, [ip], #1756 @ 0x6dc │ │ │ │ - strbteq r7, [ip], #3436 @ 0xd6c │ │ │ │ + streq sp, [r3, #-1804]! @ 0xfffff8f4 │ │ │ │ + strbteq r9, [ip], #1756 @ 0x6dc │ │ │ │ + strbteq r6, [ip], #3436 @ 0xd6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3e1c8 <__cxa_atexit@plt+0x312c8> │ │ │ │ @@ -50349,28 +50349,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3e1d8 <__cxa_atexit@plt+0x312d8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [ip], #3388 @ 0xd3c │ │ │ │ - streq lr, [r3, #-1308]! @ 0xfffffae4 │ │ │ │ - streq lr, [r3, #-1328]! @ 0xfffffad0 │ │ │ │ - streq lr, [r3, #-1276]! @ 0xfffffb04 │ │ │ │ - streq lr, [r3, #-1396]! @ 0xfffffa8c │ │ │ │ - strbteq r7, [ip], #3248 @ 0xcb0 │ │ │ │ + strbteq r6, [ip], #3388 @ 0xd3c │ │ │ │ + streq sp, [r3, #-1316]! @ 0xfffffadc │ │ │ │ + streq sp, [r3, #-1336]! @ 0xfffffac8 │ │ │ │ + streq sp, [r3, #-1284]! @ 0xfffffafc │ │ │ │ + streq sp, [r3, #-1404]! @ 0xfffffa84 │ │ │ │ + strbteq r6, [ip], #3248 @ 0xcb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -50390,162 +50390,162 @@ │ │ │ │ ldr r7, [pc, #24] @ 3e26c <__cxa_atexit@plt+0x3136c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq lr, [r3, #-1492]! @ 0xfffffa2c │ │ │ │ - strbteq sl, [ip], #2320 @ 0x910 │ │ │ │ - strbteq sl, [ip], #2332 @ 0x91c │ │ │ │ + streq sp, [r3, #-1500]! @ 0xfffffa24 │ │ │ │ + strbteq r9, [ip], #2320 @ 0x910 │ │ │ │ + strbteq r9, [ip], #2332 @ 0x91c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3e2d0 <__cxa_atexit@plt+0x313d0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e2c8 <__cxa_atexit@plt+0x313c8> │ │ │ │ ldr r3, [pc, #52] @ 3e2d8 <__cxa_atexit@plt+0x313d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 3e2dc <__cxa_atexit@plt+0x313dc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 3e2e0 <__cxa_atexit@plt+0x313e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #2288 @ 0x8f0 │ │ │ │ - ldreq r2, [lr], #3706 @ 0xe7a │ │ │ │ - streq lr, [r3, #-996]! @ 0xfffffc1c │ │ │ │ - strbteq sl, [ip], #2248 @ 0x8c8 │ │ │ │ + strbteq r9, [ip], #2288 @ 0x8f0 │ │ │ │ + ldreq r2, [lr], #2938 @ 0xb7a │ │ │ │ + streq sp, [r3, #-1004]! @ 0xfffffc14 │ │ │ │ + strbteq r9, [ip], #2248 @ 0x8c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3e344 <__cxa_atexit@plt+0x31444> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e33c <__cxa_atexit@plt+0x3143c> │ │ │ │ ldr r3, [pc, #52] @ 3e34c <__cxa_atexit@plt+0x3144c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 3e350 <__cxa_atexit@plt+0x31450> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 3e354 <__cxa_atexit@plt+0x31454> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #2204 @ 0x89c │ │ │ │ - ldreq r2, [lr], #3645 @ 0xe3d │ │ │ │ - streq lr, [r3, #-880]! @ 0xfffffc90 │ │ │ │ - strbteq sl, [ip], #2164 @ 0x874 │ │ │ │ + strbteq r9, [ip], #2204 @ 0x89c │ │ │ │ + ldreq r2, [lr], #2877 @ 0xb3d │ │ │ │ + streq sp, [r3, #-888]! @ 0xfffffc88 │ │ │ │ + strbteq r9, [ip], #2164 @ 0x874 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3e3b8 <__cxa_atexit@plt+0x314b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e3b0 <__cxa_atexit@plt+0x314b0> │ │ │ │ ldr r3, [pc, #52] @ 3e3c0 <__cxa_atexit@plt+0x314c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 3e3c4 <__cxa_atexit@plt+0x314c4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 3e3c8 <__cxa_atexit@plt+0x314c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #2120 @ 0x848 │ │ │ │ - ldreq r2, [lr], #3646 @ 0xe3e │ │ │ │ - streq lr, [r3, #-764]! @ 0xfffffd04 │ │ │ │ - strbteq sl, [ip], #2080 @ 0x820 │ │ │ │ + strbteq r9, [ip], #2120 @ 0x848 │ │ │ │ + ldreq r2, [lr], #2878 @ 0xb3e │ │ │ │ + streq sp, [r3, #-772]! @ 0xfffffcfc │ │ │ │ + strbteq r9, [ip], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3e42c <__cxa_atexit@plt+0x3152c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e424 <__cxa_atexit@plt+0x31524> │ │ │ │ ldr r3, [pc, #52] @ 3e434 <__cxa_atexit@plt+0x31534> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 3e438 <__cxa_atexit@plt+0x31538> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 3e43c <__cxa_atexit@plt+0x3153c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #2036 @ 0x7f4 │ │ │ │ - ldreq r2, [lr], #3592 @ 0xe08 │ │ │ │ - streq lr, [r3, #-648]! @ 0xfffffd78 │ │ │ │ - strbteq sl, [ip], #1996 @ 0x7cc │ │ │ │ + strbteq r9, [ip], #2036 @ 0x7f4 │ │ │ │ + ldreq r2, [lr], #2824 @ 0xb08 │ │ │ │ + streq sp, [r3, #-656]! @ 0xfffffd70 │ │ │ │ + strbteq r9, [ip], #1996 @ 0x7cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3e4a0 <__cxa_atexit@plt+0x315a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e498 <__cxa_atexit@plt+0x31598> │ │ │ │ ldr r3, [pc, #52] @ 3e4a8 <__cxa_atexit@plt+0x315a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 3e4ac <__cxa_atexit@plt+0x315ac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 3e4b0 <__cxa_atexit@plt+0x315b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #1952 @ 0x7a0 │ │ │ │ - ldreq r2, [lr], #3543 @ 0xdd7 │ │ │ │ - streq lr, [r3, #-532]! @ 0xfffffdec │ │ │ │ - strbteq sl, [ip], #1632 @ 0x660 │ │ │ │ + strbteq r9, [ip], #1952 @ 0x7a0 │ │ │ │ + ldreq r2, [lr], #2775 @ 0xad7 │ │ │ │ + streq sp, [r3, #-540]! @ 0xfffffde4 │ │ │ │ + strbteq r9, [ip], #1632 @ 0x660 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3e53c <__cxa_atexit@plt+0x3163c> │ │ │ │ @@ -50570,28 +50570,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3e54c <__cxa_atexit@plt+0x3164c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #1584 @ 0x630 │ │ │ │ - streq lr, [r3, #-424]! @ 0xfffffe58 │ │ │ │ - streq lr, [r3, #-444]! @ 0xfffffe44 │ │ │ │ - streq lr, [r3, #-392]! @ 0xfffffe78 │ │ │ │ - streq lr, [r3, #-512]! @ 0xfffffe00 │ │ │ │ - strbteq sl, [ip], #1444 @ 0x5a4 │ │ │ │ + strbteq r9, [ip], #1584 @ 0x630 │ │ │ │ + streq sp, [r3, #-432]! @ 0xfffffe50 │ │ │ │ + streq sp, [r3, #-452]! @ 0xfffffe3c │ │ │ │ + streq sp, [r3, #-400]! @ 0xfffffe70 │ │ │ │ + streq sp, [r3, #-520]! @ 0xfffffdf8 │ │ │ │ + strbteq r9, [ip], #1444 @ 0x5a4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -50611,36 +50611,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3e5e0 <__cxa_atexit@plt+0x316e0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq lr, [r3, #-608]! @ 0xfffffda0 │ │ │ │ - strbteq sl, [ip], #1752 @ 0x6d8 │ │ │ │ - strbteq sl, [ip], #1312 @ 0x520 │ │ │ │ + streq sp, [r3, #-616]! @ 0xfffffd98 │ │ │ │ + strbteq r9, [ip], #1752 @ 0x6d8 │ │ │ │ + strbteq r9, [ip], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e620 <__cxa_atexit@plt+0x31720> │ │ │ │ ldr r2, [pc, #36] @ 3e628 <__cxa_atexit@plt+0x31728> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3e62c <__cxa_atexit@plt+0x3172c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #1288 @ 0x508 │ │ │ │ - streq lr, [r3, #-144]! @ 0xffffff70 │ │ │ │ - strbteq sl, [ip], #1232 @ 0x4d0 │ │ │ │ + strbteq r9, [ip], #1288 @ 0x508 │ │ │ │ + streq sp, [r3, #-152]! @ 0xffffff68 │ │ │ │ + strbteq r9, [ip], #1232 @ 0x4d0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -50659,17 +50659,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 3e6a0 <__cxa_atexit@plt+0x317a0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq lr, [r3, #-412]! @ 0xfffffe64 │ │ │ │ - strbteq sl, [ip], #1652 @ 0x674 │ │ │ │ - strbteq sl, [ip], #1064 @ 0x428 │ │ │ │ + streq sp, [r3, #-420]! @ 0xfffffe5c │ │ │ │ + strbteq r9, [ip], #1652 @ 0x674 │ │ │ │ + strbteq r9, [ip], #1064 @ 0x428 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3e72c <__cxa_atexit@plt+0x3182c> │ │ │ │ @@ -50694,28 +50694,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3e73c <__cxa_atexit@plt+0x3183c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #1016 @ 0x3f8 │ │ │ │ - streq sp, [r3, #-4024]! @ 0xfffff048 │ │ │ │ - streq sp, [r3, #-4044]! @ 0xfffff034 │ │ │ │ - streq sp, [r3, #-3992]! @ 0xfffff068 │ │ │ │ - streq lr, [r3, #-16]! │ │ │ │ - strbteq sl, [ip], #876 @ 0x36c │ │ │ │ + strbteq r9, [ip], #1016 @ 0x3f8 │ │ │ │ + streq ip, [r3, #-4032]! @ 0xfffff040 │ │ │ │ + streq ip, [r3, #-4052]! @ 0xfffff02c │ │ │ │ + streq ip, [r3, #-4000]! @ 0xfffff060 │ │ │ │ + streq sp, [r3, #-24]! @ 0xffffffe8 │ │ │ │ + strbteq r9, [ip], #876 @ 0x36c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -50735,123 +50735,123 @@ │ │ │ │ ldr r7, [pc, #24] @ 3e7d0 <__cxa_atexit@plt+0x318d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq lr, [r3, #-112]! @ 0xffffff90 │ │ │ │ - strbteq sl, [ip], #1432 @ 0x598 │ │ │ │ - strbteq sl, [ip], #1444 @ 0x5a4 │ │ │ │ + streq sp, [r3, #-120]! @ 0xffffff88 │ │ │ │ + strbteq r9, [ip], #1432 @ 0x598 │ │ │ │ + strbteq r9, [ip], #1444 @ 0x5a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3e834 <__cxa_atexit@plt+0x31934> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e82c <__cxa_atexit@plt+0x3192c> │ │ │ │ ldr r3, [pc, #52] @ 3e83c <__cxa_atexit@plt+0x3193c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 3e840 <__cxa_atexit@plt+0x31940> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 3e844 <__cxa_atexit@plt+0x31944> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #1400 @ 0x578 │ │ │ │ - ldreq r2, [lr], #1722 @ 0x6ba │ │ │ │ - streq sp, [r3, #-3712]! @ 0xfffff180 │ │ │ │ - strbteq sl, [ip], #1360 @ 0x550 │ │ │ │ + strbteq r9, [ip], #1400 @ 0x578 │ │ │ │ + ldreq r2, [lr], #954 @ 0x3ba │ │ │ │ + streq ip, [r3, #-3720]! @ 0xfffff178 │ │ │ │ + strbteq r9, [ip], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3e8a8 <__cxa_atexit@plt+0x319a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e8a0 <__cxa_atexit@plt+0x319a0> │ │ │ │ ldr r3, [pc, #52] @ 3e8b0 <__cxa_atexit@plt+0x319b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 3e8b4 <__cxa_atexit@plt+0x319b4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 3e8b8 <__cxa_atexit@plt+0x319b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #1316 @ 0x524 │ │ │ │ - ldreq r2, [lr], #1669 @ 0x685 │ │ │ │ - streq sp, [r3, #-3596]! @ 0xfffff1f4 │ │ │ │ - strbteq sl, [ip], #1276 @ 0x4fc │ │ │ │ + strbteq r9, [ip], #1316 @ 0x524 │ │ │ │ + ldreq r2, [lr], #901 @ 0x385 │ │ │ │ + streq ip, [r3, #-3604]! @ 0xfffff1ec │ │ │ │ + strbteq r9, [ip], #1276 @ 0x4fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3e91c <__cxa_atexit@plt+0x31a1c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e914 <__cxa_atexit@plt+0x31a14> │ │ │ │ ldr r3, [pc, #52] @ 3e924 <__cxa_atexit@plt+0x31a24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 3e928 <__cxa_atexit@plt+0x31a28> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 3e92c <__cxa_atexit@plt+0x31a2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #1232 @ 0x4d0 │ │ │ │ - ldreq r2, [lr], #1679 @ 0x68f │ │ │ │ - streq sp, [r3, #-3480]! @ 0xfffff268 │ │ │ │ - strbteq sl, [ip], #396 @ 0x18c │ │ │ │ + strbteq r9, [ip], #1232 @ 0x4d0 │ │ │ │ + ldreq r2, [lr], #911 @ 0x38f │ │ │ │ + streq ip, [r3, #-3488]! @ 0xfffff260 │ │ │ │ + strbteq r9, [ip], #396 @ 0x18c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e96c <__cxa_atexit@plt+0x31a6c> │ │ │ │ ldr r2, [pc, #36] @ 3e974 <__cxa_atexit@plt+0x31a74> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3e978 <__cxa_atexit@plt+0x31a78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #372 @ 0x174 │ │ │ │ - streq sp, [r3, #-3396]! @ 0xfffff2bc │ │ │ │ - strbteq sl, [ip], #316 @ 0x13c │ │ │ │ + strbteq r9, [ip], #372 @ 0x174 │ │ │ │ + streq ip, [r3, #-3404]! @ 0xfffff2b4 │ │ │ │ + strbteq r9, [ip], #316 @ 0x13c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -50870,17 +50870,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 3e9ec <__cxa_atexit@plt+0x31aec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq sp, [r3, #-3664]! @ 0xfffff1b0 │ │ │ │ - strbteq sl, [ip], #1116 @ 0x45c │ │ │ │ - strbteq sl, [ip], #148 @ 0x94 │ │ │ │ + streq ip, [r3, #-3672]! @ 0xfffff1a8 │ │ │ │ + strbteq r9, [ip], #1116 @ 0x45c │ │ │ │ + strbteq r9, [ip], #148 @ 0x94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3ea78 <__cxa_atexit@plt+0x31b78> │ │ │ │ @@ -50905,28 +50905,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3ea88 <__cxa_atexit@plt+0x31b88> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #100 @ 0x64 │ │ │ │ - streq sp, [r3, #-3180]! @ 0xfffff394 │ │ │ │ - streq sp, [r3, #-3200]! @ 0xfffff380 │ │ │ │ - streq sp, [r3, #-3148]! @ 0xfffff3b4 │ │ │ │ - streq sp, [r3, #-3268]! @ 0xfffff33c │ │ │ │ - strbteq r9, [ip], #4056 @ 0xfd8 │ │ │ │ + strbteq r9, [ip], #100 @ 0x64 │ │ │ │ + streq ip, [r3, #-3188]! @ 0xfffff38c │ │ │ │ + streq ip, [r3, #-3208]! @ 0xfffff378 │ │ │ │ + streq ip, [r3, #-3156]! @ 0xfffff3ac │ │ │ │ + streq ip, [r3, #-3276]! @ 0xfffff334 │ │ │ │ + strbteq r8, [ip], #4056 @ 0xfd8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -50946,62 +50946,62 @@ │ │ │ │ ldr r7, [pc, #24] @ 3eb1c <__cxa_atexit@plt+0x31c1c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq sp, [r3, #-3364]! @ 0xfffff2dc │ │ │ │ - strbteq sl, [ip], #884 @ 0x374 │ │ │ │ - strbteq sl, [ip], #968 @ 0x3c8 │ │ │ │ + streq ip, [r3, #-3372]! @ 0xfffff2d4 │ │ │ │ + strbteq r9, [ip], #884 @ 0x374 │ │ │ │ + strbteq r9, [ip], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3eb78 <__cxa_atexit@plt+0x31c78> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3eb70 <__cxa_atexit@plt+0x31c70> │ │ │ │ ldr r3, [pc, #44] @ 3eb80 <__cxa_atexit@plt+0x31c80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3eb84 <__cxa_atexit@plt+0x31c84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4001bc <__cxa_atexit@plt+0x3f32bc> │ │ │ │ + b 3fe92c <__cxa_atexit@plt+0x3f1a2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #924 @ 0x39c │ │ │ │ - streq sp, [r3, #-2876]! @ 0xfffff4c4 │ │ │ │ - strbteq r9, [ip], #3820 @ 0xeec │ │ │ │ + strbteq r9, [ip], #924 @ 0x39c │ │ │ │ + streq ip, [r3, #-2884]! @ 0xfffff4bc │ │ │ │ + strbteq r8, [ip], #3820 @ 0xeec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ebc4 <__cxa_atexit@plt+0x31cc4> │ │ │ │ ldr r2, [pc, #36] @ 3ebcc <__cxa_atexit@plt+0x31ccc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3ebd0 <__cxa_atexit@plt+0x31cd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [ip], #3796 @ 0xed4 │ │ │ │ - streq sp, [r3, #-2796]! @ 0xfffff514 │ │ │ │ - strbteq r9, [ip], #3740 @ 0xe9c │ │ │ │ + strbteq r8, [ip], #3796 @ 0xed4 │ │ │ │ + streq ip, [r3, #-2804]! @ 0xfffff50c │ │ │ │ + strbteq r8, [ip], #3740 @ 0xe9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -51020,36 +51020,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3ec44 <__cxa_atexit@plt+0x31d44> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq sp, [r3, #-3064]! @ 0xfffff408 │ │ │ │ - strbteq sl, [ip], #784 @ 0x310 │ │ │ │ - strbteq r9, [ip], #3576 @ 0xdf8 │ │ │ │ + streq ip, [r3, #-3072]! @ 0xfffff400 │ │ │ │ + strbteq r9, [ip], #784 @ 0x310 │ │ │ │ + strbteq r8, [ip], #3576 @ 0xdf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ec84 <__cxa_atexit@plt+0x31d84> │ │ │ │ ldr r2, [pc, #36] @ 3ec8c <__cxa_atexit@plt+0x31d8c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3ec90 <__cxa_atexit@plt+0x31d90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [ip], #3552 @ 0xde0 │ │ │ │ - streq sp, [r3, #-2604]! @ 0xfffff5d4 │ │ │ │ - strbteq r9, [ip], #3496 @ 0xda8 │ │ │ │ + strbteq r8, [ip], #3552 @ 0xde0 │ │ │ │ + streq ip, [r3, #-2612]! @ 0xfffff5cc │ │ │ │ + strbteq r8, [ip], #3496 @ 0xda8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -51068,17 +51068,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 3ed04 <__cxa_atexit@plt+0x31e04> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq sp, [r3, #-2872]! @ 0xfffff4c8 │ │ │ │ - strbteq sl, [ip], #664 @ 0x298 │ │ │ │ - strbteq r9, [ip], #3328 @ 0xd00 │ │ │ │ + streq ip, [r3, #-2880]! @ 0xfffff4c0 │ │ │ │ + strbteq r9, [ip], #664 @ 0x298 │ │ │ │ + strbteq r8, [ip], #3328 @ 0xd00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3ed90 <__cxa_atexit@plt+0x31e90> │ │ │ │ @@ -51103,28 +51103,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 3eda0 <__cxa_atexit@plt+0x31ea0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [ip], #3280 @ 0xcd0 │ │ │ │ - streq sp, [r3, #-2388]! @ 0xfffff6ac │ │ │ │ - streq sp, [r3, #-2408]! @ 0xfffff698 │ │ │ │ - streq sp, [r3, #-2356]! @ 0xfffff6cc │ │ │ │ - streq sp, [r3, #-2476]! @ 0xfffff654 │ │ │ │ - strbteq r9, [ip], #3140 @ 0xc44 │ │ │ │ + strbteq r8, [ip], #3280 @ 0xcd0 │ │ │ │ + streq ip, [r3, #-2396]! @ 0xfffff6a4 │ │ │ │ + streq ip, [r3, #-2416]! @ 0xfffff690 │ │ │ │ + streq ip, [r3, #-2364]! @ 0xfffff6c4 │ │ │ │ + streq ip, [r3, #-2484]! @ 0xfffff64c │ │ │ │ + strbteq r8, [ip], #3140 @ 0xc44 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -51144,36 +51144,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3ee34 <__cxa_atexit@plt+0x31f34> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - streq sp, [r3, #-2572]! @ 0xfffff5f4 │ │ │ │ - strbteq sl, [ip], #496 @ 0x1f0 │ │ │ │ - strbteq r9, [ip], #3008 @ 0xbc0 │ │ │ │ + streq ip, [r3, #-2580]! @ 0xfffff5ec │ │ │ │ + strbteq r9, [ip], #496 @ 0x1f0 │ │ │ │ + strbteq r8, [ip], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ee74 <__cxa_atexit@plt+0x31f74> │ │ │ │ ldr r2, [pc, #36] @ 3ee7c <__cxa_atexit@plt+0x31f7c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3ee80 <__cxa_atexit@plt+0x31f80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [ip], #2984 @ 0xba8 │ │ │ │ - streq sp, [r3, #-2108]! @ 0xfffff7c4 │ │ │ │ - strbteq r9, [ip], #2928 @ 0xb70 │ │ │ │ + strbteq r8, [ip], #2984 @ 0xba8 │ │ │ │ + streq ip, [r3, #-2116]! @ 0xfffff7bc │ │ │ │ + strbteq r8, [ip], #2928 @ 0xb70 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -51192,36 +51192,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 3eef4 <__cxa_atexit@plt+0x31ff4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq sp, [r3, #-2376]! @ 0xfffff6b8 │ │ │ │ - strbteq sl, [ip], #432 @ 0x1b0 │ │ │ │ - strbteq r9, [ip], #2764 @ 0xacc │ │ │ │ + streq ip, [r3, #-2384]! @ 0xfffff6b0 │ │ │ │ + strbteq r9, [ip], #432 @ 0x1b0 │ │ │ │ + strbteq r8, [ip], #2764 @ 0xacc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ef34 <__cxa_atexit@plt+0x32034> │ │ │ │ ldr r2, [pc, #36] @ 3ef3c <__cxa_atexit@plt+0x3203c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3ef40 <__cxa_atexit@plt+0x32040> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [ip], #2740 @ 0xab4 │ │ │ │ - streq sp, [r3, #-1916]! @ 0xfffff884 │ │ │ │ - strbteq r9, [ip], #2684 @ 0xa7c │ │ │ │ + strbteq r8, [ip], #2740 @ 0xab4 │ │ │ │ + streq ip, [r3, #-1924]! @ 0xfffff87c │ │ │ │ + strbteq r8, [ip], #2684 @ 0xa7c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -51240,16 +51240,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 3efb4 <__cxa_atexit@plt+0x320b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq sp, [r3, #-2184]! @ 0xfffff778 │ │ │ │ - strbteq sl, [ip], #312 @ 0x138 │ │ │ │ + streq ip, [r3, #-2192]! @ 0xfffff770 │ │ │ │ + strbteq r9, [ip], #312 @ 0x138 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -51288,21 +51288,21 @@ │ │ │ │ bx ip │ │ │ │ ldr r7, [pc, #40] @ 3f088 <__cxa_atexit@plt+0x32188> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #508 @ 0x1fc │ │ │ │ - strbteq r9, [ip], #2480 @ 0x9b0 │ │ │ │ - streq sp, [r3, #-1712]! @ 0xfffff950 │ │ │ │ - streq sp, [r3, #-1728]! @ 0xfffff940 │ │ │ │ - streq sp, [r3, #-1816]! @ 0xfffff8e8 │ │ │ │ - strbteq r7, [ip], #3696 @ 0xe70 │ │ │ │ - strbteq sl, [ip], #396 @ 0x18c │ │ │ │ + strbteq r9, [ip], #508 @ 0x1fc │ │ │ │ + strbteq r8, [ip], #2480 @ 0x9b0 │ │ │ │ + streq ip, [r3, #-1720]! @ 0xfffff948 │ │ │ │ + streq ip, [r3, #-1736]! @ 0xfffff938 │ │ │ │ + streq ip, [r3, #-1824]! @ 0xfffff8e0 │ │ │ │ + strbteq r6, [ip], #3696 @ 0xe70 │ │ │ │ + strbteq r9, [ip], #396 @ 0x18c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -51334,29 +51334,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 3f13c <__cxa_atexit@plt+0x3223c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [ip], #296 @ 0x128 │ │ │ │ - strbteq r7, [ip], #3564 @ 0xdec │ │ │ │ - streq sp, [r3, #-1500]! @ 0xfffffa24 │ │ │ │ - streq sp, [r3, #-1520]! @ 0xfffffa10 │ │ │ │ - streq sp, [r3, #-1608]! @ 0xfffff9b8 │ │ │ │ - strbteq sl, [ip], #232 @ 0xe8 │ │ │ │ - strbteq sl, [ip], #200 @ 0xc8 │ │ │ │ + strbteq r9, [ip], #296 @ 0x128 │ │ │ │ + strbteq r6, [ip], #3564 @ 0xdec │ │ │ │ + streq ip, [r3, #-1508]! @ 0xfffffa1c │ │ │ │ + streq ip, [r3, #-1528]! @ 0xfffffa08 │ │ │ │ + streq ip, [r3, #-1616]! @ 0xfffff9b0 │ │ │ │ + strbteq r9, [ip], #232 @ 0xe8 │ │ │ │ + strbteq r9, [ip], #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 3f1b4 <__cxa_atexit@plt+0x322b4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f1ac <__cxa_atexit@plt+0x322ac> │ │ │ │ ldr r3, [pc, #72] @ 3f1bc <__cxa_atexit@plt+0x322bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 3f1c0 <__cxa_atexit@plt+0x322c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #64] @ 3f1c4 <__cxa_atexit@plt+0x322c4> │ │ │ │ @@ -51366,32 +51366,32 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #1 │ │ │ │ add r9, r2, #2 │ │ │ │ add sl, lr, #2 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r0 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [ip], #3340 @ 0xd0c │ │ │ │ - strbteq r9, [ip], #2044 @ 0x7fc │ │ │ │ - strbteq r8, [ip], #2396 @ 0x95c │ │ │ │ - streq sp, [r3, #-1292]! @ 0xfffffaf4 │ │ │ │ - strbteq sl, [ip], #96 @ 0x60 │ │ │ │ + strbteq r7, [ip], #3340 @ 0xd0c │ │ │ │ + strbteq r8, [ip], #2044 @ 0x7fc │ │ │ │ + strbteq r7, [ip], #2396 @ 0x95c │ │ │ │ + streq ip, [r3, #-1300]! @ 0xfffffaec │ │ │ │ + strbteq r9, [ip], #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3f23c <__cxa_atexit@plt+0x3233c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f234 <__cxa_atexit@plt+0x32334> │ │ │ │ ldr r2, [pc, #68] @ 3f244 <__cxa_atexit@plt+0x32344> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #64] @ 3f248 <__cxa_atexit@plt+0x32348> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #60] @ 3f24c <__cxa_atexit@plt+0x3234c> │ │ │ │ @@ -51400,32 +51400,32 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r2, #1 │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, sl │ │ │ │ mov sl, lr │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [ip], #2612 @ 0xa34 │ │ │ │ - strbteq r9, [ip], #4020 @ 0xfb4 │ │ │ │ - strbteq sl, [ip], #20 │ │ │ │ - streq sp, [r3, #-1152]! @ 0xfffffb80 │ │ │ │ - strbteq sl, [ip], #12 │ │ │ │ + strbteq r8, [ip], #2612 @ 0xa34 │ │ │ │ + strbteq r8, [ip], #4020 @ 0xfb4 │ │ │ │ + strbteq r9, [ip], #20 │ │ │ │ + streq ip, [r3, #-1160]! @ 0xfffffb78 │ │ │ │ + strbteq r9, [ip], #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 3f2c8 <__cxa_atexit@plt+0x323c8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f2c0 <__cxa_atexit@plt+0x323c0> │ │ │ │ ldr r3, [pc, #72] @ 3f2d0 <__cxa_atexit@plt+0x323d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 3f2d4 <__cxa_atexit@plt+0x323d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #64] @ 3f2d8 <__cxa_atexit@plt+0x323d8> │ │ │ │ @@ -51435,23 +51435,23 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #1 │ │ │ │ add r9, r2, #2 │ │ │ │ add sl, lr, #2 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r0 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [ip], #2476 @ 0x9ac │ │ │ │ - strbteq r9, [ip], #3884 @ 0xf2c │ │ │ │ - strbteq r8, [ip], #2120 @ 0x848 │ │ │ │ - streq sp, [r3, #-1016]! @ 0xfffffc08 │ │ │ │ + strbteq r8, [ip], #2476 @ 0x9ac │ │ │ │ + strbteq r8, [ip], #3884 @ 0xf2c │ │ │ │ + strbteq r7, [ip], #2120 @ 0x848 │ │ │ │ + streq ip, [r3, #-1024]! @ 0xfffffc00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -51511,35 +51511,35 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 3f418 <__cxa_atexit@plt+0x32518> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq sp, [r3, #-952]! @ 0xfffffc48 │ │ │ │ - streq sp, [r3, #-936]! @ 0xfffffc58 │ │ │ │ - streq sp, [r3, #-888]! @ 0xfffffc88 │ │ │ │ - streq sp, [r3, #-1008]! @ 0xfffffc10 │ │ │ │ - strbteq r6, [ip], #3752 @ 0xea8 │ │ │ │ - strbteq r6, [ip], #2992 @ 0xbb0 │ │ │ │ - strbteq r9, [ip], #3912 @ 0xf48 │ │ │ │ - strbteq r7, [ip], #2988 @ 0xbac │ │ │ │ - strbteq r6, [ip], #3664 @ 0xe50 │ │ │ │ - strbteq r6, [ip], #3656 @ 0xe48 │ │ │ │ - streq sp, [r3, #-792]! @ 0xfffffce8 │ │ │ │ - strbteq r9, [ip], #3828 @ 0xef4 │ │ │ │ - strbteq r9, [ip], #3844 @ 0xf04 │ │ │ │ + streq ip, [r3, #-960]! @ 0xfffffc40 │ │ │ │ + streq ip, [r3, #-944]! @ 0xfffffc50 │ │ │ │ + streq ip, [r3, #-896]! @ 0xfffffc80 │ │ │ │ + streq ip, [r3, #-1016]! @ 0xfffffc08 │ │ │ │ + strbteq r5, [ip], #3752 @ 0xea8 │ │ │ │ + strbteq r5, [ip], #2992 @ 0xbb0 │ │ │ │ + strbteq r8, [ip], #3912 @ 0xf48 │ │ │ │ + strbteq r6, [ip], #2988 @ 0xbac │ │ │ │ + strbteq r5, [ip], #3664 @ 0xe50 │ │ │ │ + strbteq r5, [ip], #3656 @ 0xe48 │ │ │ │ + streq ip, [r3, #-800]! @ 0xfffffce0 │ │ │ │ + strbteq r8, [ip], #3828 @ 0xef4 │ │ │ │ + strbteq r8, [ip], #3844 @ 0xf04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3f498 <__cxa_atexit@plt+0x32598> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f490 <__cxa_atexit@plt+0x32590> │ │ │ │ ldr r2, [pc, #80] @ 3f4a0 <__cxa_atexit@plt+0x325a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #76] @ 3f4a4 <__cxa_atexit@plt+0x325a4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, #72] @ 3f4a8 <__cxa_atexit@plt+0x325a8> │ │ │ │ @@ -51556,28 +51556,28 @@ │ │ │ │ mov r5, sl │ │ │ │ mov sl, lr │ │ │ │ b 1ee558 <__cxa_atexit@plt+0x1e1658> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [ip], #3788 @ 0xecc │ │ │ │ - strbteq r9, [ip], #3740 @ 0xe9c │ │ │ │ - streq sp, [r3, #-568]! @ 0xfffffdc8 │ │ │ │ - streq sp, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ - streq sp, [r3, #-656]! @ 0xfffffd70 │ │ │ │ - strbteq r9, [ip], #3744 @ 0xea0 │ │ │ │ + strbteq r8, [ip], #3788 @ 0xecc │ │ │ │ + strbteq r8, [ip], #3740 @ 0xe9c │ │ │ │ + streq ip, [r3, #-576]! @ 0xfffffdc0 │ │ │ │ + streq ip, [r3, #-1028]! @ 0xfffffbfc │ │ │ │ + streq ip, [r3, #-664]! @ 0xfffffd68 │ │ │ │ + strbteq r8, [ip], #3744 @ 0xea0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3f514 <__cxa_atexit@plt+0x32614> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f50c <__cxa_atexit@plt+0x3260c> │ │ │ │ ldr r3, [pc, #52] @ 3f51c <__cxa_atexit@plt+0x3261c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 3f520 <__cxa_atexit@plt+0x32620> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 3f524 <__cxa_atexit@plt+0x32624> │ │ │ │ @@ -51588,32 +51588,32 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 205e08 <__cxa_atexit@plt+0x1f8f08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [ip], #3664 @ 0xe50 │ │ │ │ - streq sp, [r3, #-416]! @ 0xfffffe60 │ │ │ │ - strbteq r9, [ip], #3616 @ 0xe20 │ │ │ │ + strbteq r8, [ip], #3664 @ 0xe50 │ │ │ │ + streq ip, [r3, #-424]! @ 0xfffffe58 │ │ │ │ + strbteq r8, [ip], #3616 @ 0xe20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3f554 <__cxa_atexit@plt+0x32654> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 3f564 <__cxa_atexit@plt+0x32664> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 400434 <__cxa_atexit@plt+0x3f3534> │ │ │ │ - ldreq r1, [lr], #1696 @ 0x6a0 │ │ │ │ + b 3febbc <__cxa_atexit@plt+0x3f1cbc> │ │ │ │ + ldreq r1, [lr], #928 @ 0x3a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3f5b4 <__cxa_atexit@plt+0x326b4> │ │ │ │ ldr r3, [pc, #60] @ 3f5c4 <__cxa_atexit@plt+0x326c4> │ │ │ │ @@ -51630,15 +51630,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3f5c8 <__cxa_atexit@plt+0x326c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [ip], #3524 @ 0xdc4 │ │ │ │ + strbteq r8, [ip], #3524 @ 0xdc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -51662,15 +51662,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3f648 <__cxa_atexit@plt+0x32748> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [ip], #3400 @ 0xd48 │ │ │ │ + strbteq r8, [ip], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -51694,15 +51694,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3f6c8 <__cxa_atexit@plt+0x327c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [ip], #3276 @ 0xccc │ │ │ │ + strbteq r8, [ip], #3276 @ 0xccc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -51726,15 +51726,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3f748 <__cxa_atexit@plt+0x32848> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [ip], #3152 @ 0xc50 │ │ │ │ + strbteq r8, [ip], #3152 @ 0xc50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -51758,15 +51758,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3f7c8 <__cxa_atexit@plt+0x328c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [ip], #3028 @ 0xbd4 │ │ │ │ + strbteq r8, [ip], #3028 @ 0xbd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -51790,15 +51790,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3f848 <__cxa_atexit@plt+0x32948> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [ip], #2904 @ 0xb58 │ │ │ │ + strbteq r8, [ip], #2904 @ 0xb58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -51822,15 +51822,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3f8c8 <__cxa_atexit@plt+0x329c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [ip], #2780 @ 0xadc │ │ │ │ + strbteq r8, [ip], #2780 @ 0xadc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -51854,15 +51854,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3f948 <__cxa_atexit@plt+0x32a48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [ip], #2656 @ 0xa60 │ │ │ │ + strbteq r8, [ip], #2656 @ 0xa60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #31] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -51886,15 +51886,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3f9c8 <__cxa_atexit@plt+0x32ac8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [ip], #2532 @ 0x9e4 │ │ │ │ + strbteq r8, [ip], #2532 @ 0x9e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -51918,15 +51918,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3fa48 <__cxa_atexit@plt+0x32b48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [ip], #2408 @ 0x968 │ │ │ │ + strbteq r8, [ip], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -51950,15 +51950,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3fac8 <__cxa_atexit@plt+0x32bc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [ip], #2284 @ 0x8ec │ │ │ │ + strbteq r8, [ip], #2284 @ 0x8ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -51982,15 +51982,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3fb48 <__cxa_atexit@plt+0x32c48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [ip], #2160 @ 0x870 │ │ │ │ + strbteq r8, [ip], #2160 @ 0x870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #47] @ 0x2f │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -52014,15 +52014,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3fbc8 <__cxa_atexit@plt+0x32cc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [ip], #2036 @ 0x7f4 │ │ │ │ + strbteq r8, [ip], #2036 @ 0x7f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #51] @ 0x33 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -52046,15 +52046,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3fc48 <__cxa_atexit@plt+0x32d48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [ip], #1912 @ 0x778 │ │ │ │ + strbteq r8, [ip], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #55] @ 0x37 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -52078,15 +52078,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3fcc8 <__cxa_atexit@plt+0x32dc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [ip], #1788 @ 0x6fc │ │ │ │ + strbteq r8, [ip], #1788 @ 0x6fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -52110,15 +52110,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3fd48 <__cxa_atexit@plt+0x32e48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [ip], #1664 @ 0x680 │ │ │ │ + strbteq r8, [ip], #1664 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -52142,15 +52142,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3fdc8 <__cxa_atexit@plt+0x32ec8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [ip], #1540 @ 0x604 │ │ │ │ + strbteq r8, [ip], #1540 @ 0x604 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -52174,23 +52174,23 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3fe48 <__cxa_atexit@plt+0x32f48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [ip], #1416 @ 0x588 │ │ │ │ + strbteq r8, [ip], #1416 @ 0x588 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [ip], #1444 @ 0x5a4 │ │ │ │ + strbteq r8, [ip], #1444 @ 0x5a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3ff24 <__cxa_atexit@plt+0x33024> │ │ │ │ ldr r3, [pc, #168] @ 3ff34 <__cxa_atexit@plt+0x33034> │ │ │ │ @@ -52234,24 +52234,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 3ff50 <__cxa_atexit@plt+0x33050> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbteq r9, [ip], #1280 @ 0x500 │ │ │ │ - strbteq r9, [ip], #1272 @ 0x4f8 │ │ │ │ - strbteq r9, [ip], #1320 @ 0x528 │ │ │ │ - strbteq r9, [ip], #1312 @ 0x520 │ │ │ │ - strbteq r9, [ip], #1240 @ 0x4d8 │ │ │ │ - strbteq r9, [ip], #1232 @ 0x4d0 │ │ │ │ - strbteq r9, [ip], #1284 @ 0x504 │ │ │ │ - strbteq r9, [ip], #1220 @ 0x4c4 │ │ │ │ - strbteq r9, [ip], #1212 @ 0x4bc │ │ │ │ - strbteq r9, [ip], #1204 @ 0x4b4 │ │ │ │ + strbteq r8, [ip], #1280 @ 0x500 │ │ │ │ + strbteq r8, [ip], #1272 @ 0x4f8 │ │ │ │ + strbteq r8, [ip], #1320 @ 0x528 │ │ │ │ + strbteq r8, [ip], #1312 @ 0x520 │ │ │ │ + strbteq r8, [ip], #1240 @ 0x4d8 │ │ │ │ + strbteq r8, [ip], #1232 @ 0x4d0 │ │ │ │ + strbteq r8, [ip], #1284 @ 0x504 │ │ │ │ + strbteq r8, [ip], #1220 @ 0x4c4 │ │ │ │ + strbteq r8, [ip], #1212 @ 0x4bc │ │ │ │ + strbteq r8, [ip], #1204 @ 0x4b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 3ffb0 <__cxa_atexit@plt+0x330b0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 3ffc4 <__cxa_atexit@plt+0x330c4> │ │ │ │ @@ -52269,18 +52269,18 @@ │ │ │ │ moveq r7, r3 │ │ │ │ b 3ffb8 <__cxa_atexit@plt+0x330b8> │ │ │ │ ldr r7, [pc, #16] @ 3ffc8 <__cxa_atexit@plt+0x330c8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [ip], #1156 @ 0x484 │ │ │ │ - strbteq r9, [ip], #1080 @ 0x438 │ │ │ │ - strbteq r9, [ip], #1072 @ 0x430 │ │ │ │ - strbteq r9, [ip], #1080 @ 0x438 │ │ │ │ + strbteq r8, [ip], #1156 @ 0x484 │ │ │ │ + strbteq r8, [ip], #1080 @ 0x438 │ │ │ │ + strbteq r8, [ip], #1072 @ 0x430 │ │ │ │ + strbteq r8, [ip], #1080 @ 0x438 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 4001c <__cxa_atexit@plt+0x3311c> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -52290,25 +52290,25 @@ │ │ │ │ ldr r2, [pc, #56] @ 4003c <__cxa_atexit@plt+0x3313c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [pc, #48] @ 40040 <__cxa_atexit@plt+0x33140> │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #20] @ 40038 <__cxa_atexit@plt+0x33138> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #4] @ 40034 <__cxa_atexit@plt+0x33134> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ - ldreq r0, [lr], #2988 @ 0xbac │ │ │ │ - ldreq r0, [lr], #3005 @ 0xbbd │ │ │ │ - ldreq r0, [lr], #3057 @ 0xbf1 │ │ │ │ - ldreq r0, [lr], #3034 @ 0xbda │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ + ldreq r0, [lr], #2220 @ 0x8ac │ │ │ │ + ldreq r0, [lr], #2237 @ 0x8bd │ │ │ │ + ldreq r0, [lr], #2289 @ 0x8f1 │ │ │ │ + ldreq r0, [lr], #2266 @ 0x8da │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 400e0 <__cxa_atexit@plt+0x331e0> │ │ │ │ ldr r3, [pc, #140] @ 400f0 <__cxa_atexit@plt+0x331f0> │ │ │ │ @@ -52339,56 +52339,56 @@ │ │ │ │ ldr r8, [pc, #44] @ 400f4 <__cxa_atexit@plt+0x331f4> │ │ │ │ add r8, pc, r8 │ │ │ │ b 400d4 <__cxa_atexit@plt+0x331d4> │ │ │ │ ldr r8, [pc, #40] @ 400fc <__cxa_atexit@plt+0x331fc> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r7, [pc, #28] @ 40104 <__cxa_atexit@plt+0x33204> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq r0, [lr], #2836 @ 0xb14 │ │ │ │ - ldreq r0, [lr], #2853 @ 0xb25 │ │ │ │ - ldreq r0, [lr], #2838 @ 0xb16 │ │ │ │ - ldreq r0, [lr], #2901 @ 0xb55 │ │ │ │ - strbteq r9, [ip], #852 @ 0x354 │ │ │ │ + ldreq r0, [lr], #2068 @ 0x814 │ │ │ │ + ldreq r0, [lr], #2085 @ 0x825 │ │ │ │ + ldreq r0, [lr], #2070 @ 0x816 │ │ │ │ + ldreq r0, [lr], #2133 @ 0x855 │ │ │ │ + strbteq r8, [ip], #852 @ 0x354 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 40138 <__cxa_atexit@plt+0x33238> │ │ │ │ cmp r3, #2 │ │ │ │ bne 40164 <__cxa_atexit@plt+0x33264> │ │ │ │ ldr r8, [pc, #72] @ 40178 <__cxa_atexit@plt+0x33278> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [pc, #52] @ 4017c <__cxa_atexit@plt+0x3327c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [pc, #44] @ 40180 <__cxa_atexit@plt+0x33280> │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #8] @ 40174 <__cxa_atexit@plt+0x33274> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ - ldreq r0, [lr], #2672 @ 0xa70 │ │ │ │ - ldreq r0, [lr], #2737 @ 0xab1 │ │ │ │ - ldreq r0, [lr], #2733 @ 0xaad │ │ │ │ - ldreq r0, [lr], #2710 @ 0xa96 │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ + ldreq r0, [lr], #1904 @ 0x770 │ │ │ │ + ldreq r0, [lr], #1969 @ 0x7b1 │ │ │ │ + ldreq r0, [lr], #1965 @ 0x7ad │ │ │ │ + ldreq r0, [lr], #1942 @ 0x796 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 40220 <__cxa_atexit@plt+0x33320> │ │ │ │ ldr r3, [pc, #140] @ 40230 <__cxa_atexit@plt+0x33330> │ │ │ │ @@ -52419,66 +52419,66 @@ │ │ │ │ ldr r3, [pc, #44] @ 40234 <__cxa_atexit@plt+0x33334> │ │ │ │ add r3, pc, r3 │ │ │ │ b 40214 <__cxa_atexit@plt+0x33314> │ │ │ │ ldr r3, [pc, #40] @ 4023c <__cxa_atexit@plt+0x3333c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r7, [pc, #28] @ 40244 <__cxa_atexit@plt+0x33344> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq r0, [lr], #2516 @ 0x9d4 │ │ │ │ - ldreq r0, [lr], #2533 @ 0x9e5 │ │ │ │ - ldreq r0, [lr], #2518 @ 0x9d6 │ │ │ │ - ldreq r0, [lr], #2581 @ 0xa15 │ │ │ │ - strbteq r9, [ip], #536 @ 0x218 │ │ │ │ + ldreq r0, [lr], #1748 @ 0x6d4 │ │ │ │ + ldreq r0, [lr], #1765 @ 0x6e5 │ │ │ │ + ldreq r0, [lr], #1750 @ 0x6d6 │ │ │ │ + ldreq r0, [lr], #1813 @ 0x715 │ │ │ │ + strbteq r8, [ip], #536 @ 0x218 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 40278 <__cxa_atexit@plt+0x33378> │ │ │ │ cmp r3, #2 │ │ │ │ bne 402a4 <__cxa_atexit@plt+0x333a4> │ │ │ │ ldr r8, [pc, #72] @ 402b8 <__cxa_atexit@plt+0x333b8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [pc, #52] @ 402bc <__cxa_atexit@plt+0x333bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [pc, #44] @ 402c0 <__cxa_atexit@plt+0x333c0> │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #8] @ 402b4 <__cxa_atexit@plt+0x333b4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ - ldreq r0, [lr], #2352 @ 0x930 │ │ │ │ - ldreq r0, [lr], #2417 @ 0x971 │ │ │ │ - ldreq r0, [lr], #2413 @ 0x96d │ │ │ │ - ldreq r0, [lr], #2390 @ 0x956 │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ + ldreq r0, [lr], #1584 @ 0x630 │ │ │ │ + ldreq r0, [lr], #1649 @ 0x671 │ │ │ │ + ldreq r0, [lr], #1645 @ 0x66d │ │ │ │ + ldreq r0, [lr], #1622 @ 0x656 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 402e8 <__cxa_atexit@plt+0x333e8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400204 <__cxa_atexit@plt+0x3f3304> │ │ │ │ - strbteq r9, [ip], #352 @ 0x160 │ │ │ │ + b 3fe98c <__cxa_atexit@plt+0x3f1a8c> │ │ │ │ + strbteq r8, [ip], #352 @ 0x160 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40390 <__cxa_atexit@plt+0x33490> │ │ │ │ ldr r7, [pc, #180] @ 403c0 <__cxa_atexit@plt+0x334c0> │ │ │ │ @@ -52526,17 +52526,17 @@ │ │ │ │ b 40328 <__cxa_atexit@plt+0x33428> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 40348 <__cxa_atexit@plt+0x33448> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - streq ip, [r3, #-944]! @ 0xfffffc50 │ │ │ │ - strbteq r9, [ip], #196 @ 0xc4 │ │ │ │ - streq ip, [r3, #-824]! @ 0xfffffcc8 │ │ │ │ + streq fp, [r3, #-952]! @ 0xfffffc48 │ │ │ │ + strbteq r8, [ip], #196 @ 0xc4 │ │ │ │ + streq fp, [r3, #-832]! @ 0xfffffcc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 40448 <__cxa_atexit@plt+0x33548> │ │ │ │ @@ -52567,16 +52567,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 403f4 <__cxa_atexit@plt+0x334f4> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 40414 <__cxa_atexit@plt+0x33514> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - streq ip, [r3, #-740]! @ 0xfffffd1c │ │ │ │ - streq ip, [r3, #-640]! @ 0xfffffd80 │ │ │ │ + streq fp, [r3, #-748]! @ 0xfffffd14 │ │ │ │ + streq fp, [r3, #-648]! @ 0xfffffd78 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 404b4 <__cxa_atexit@plt+0x335b4> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -52589,16 +52589,16 @@ │ │ │ │ cmp r3, r2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 40490 <__cxa_atexit@plt+0x33590> │ │ │ │ - streq ip, [r3, #-628]! @ 0xfffffd8c │ │ │ │ - streq ip, [r3, #-544]! @ 0xfffffde0 │ │ │ │ + streq fp, [r3, #-636]! @ 0xfffffd84 │ │ │ │ + streq fp, [r3, #-552]! @ 0xfffffdd8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40560 <__cxa_atexit@plt+0x33660> │ │ │ │ ldr r7, [pc, #164] @ 40590 <__cxa_atexit@plt+0x33690> │ │ │ │ @@ -52642,16 +52642,16 @@ │ │ │ │ b 40508 <__cxa_atexit@plt+0x33608> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 40528 <__cxa_atexit@plt+0x33628> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - streq ip, [r3, #-824]! @ 0xfffffcc8 │ │ │ │ - strbteq r8, [ip], #3832 @ 0xef8 │ │ │ │ + streq fp, [r3, #-832]! @ 0xfffffcc0 │ │ │ │ + strbteq r7, [ip], #3832 @ 0xef8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 40604 <__cxa_atexit@plt+0x33704> │ │ │ │ @@ -52678,15 +52678,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 405c0 <__cxa_atexit@plt+0x336c0> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 405e0 <__cxa_atexit@plt+0x336e0> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - streq ip, [r3, #-640]! @ 0xfffffd80 │ │ │ │ + streq fp, [r3, #-648]! @ 0xfffffd78 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 40664 <__cxa_atexit@plt+0x33764> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -52697,40 +52697,40 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 40648 <__cxa_atexit@plt+0x33748> │ │ │ │ - streq ip, [r3, #-536]! @ 0xfffffde8 │ │ │ │ - strbteq r8, [ip], #3592 @ 0xe08 │ │ │ │ + streq fp, [r3, #-544]! @ 0xfffffde0 │ │ │ │ + strbteq r7, [ip], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 406cc <__cxa_atexit@plt+0x337cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 406c4 <__cxa_atexit@plt+0x337c4> │ │ │ │ ldr r8, [pc, #40] @ 406d4 <__cxa_atexit@plt+0x337d4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 406d8 <__cxa_atexit@plt+0x337d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [ip], #3528 @ 0xdc8 │ │ │ │ - streq fp, [r3, #-4068]! @ 0xfffff01c │ │ │ │ + strbteq r7, [ip], #3528 @ 0xdc8 │ │ │ │ + streq sl, [r3, #-4076]! @ 0xfffff014 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40730 <__cxa_atexit@plt+0x33830> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -52743,32 +52743,32 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r2, [pc, #48] @ 40750 <__cxa_atexit@plt+0x33850> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq fp, [r3, #-3984]! @ 0xfffff070 │ │ │ │ - streq fp, [r3, #-3988]! @ 0xfffff06c │ │ │ │ - strbteq r8, [ip], #3400 @ 0xd48 │ │ │ │ + streq sl, [r3, #-3992]! @ 0xfffff068 │ │ │ │ + streq sl, [r3, #-3996]! @ 0xfffff064 │ │ │ │ + strbteq r7, [ip], #3400 @ 0xd48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 98306c <__cxa_atexit@plt+0x97616c> │ │ │ │ - strbteq r8, [ip], #3376 @ 0xd30 │ │ │ │ + b 17ca344 <__cxa_atexit@plt+0x17bd444> │ │ │ │ + strbteq r7, [ip], #3376 @ 0xd30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 40810 <__cxa_atexit@plt+0x33910> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -52799,38 +52799,38 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ mov r1, r3 │ │ │ │ str r5, [r1, #16]! │ │ │ │ str r0, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ mov r5, r9 │ │ │ │ - b 955ae0 <__cxa_atexit@plt+0x948be0> │ │ │ │ + b 179cdb8 <__cxa_atexit@plt+0x178feb8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - streq fp, [r3, #-3820]! @ 0xfffff114 │ │ │ │ + streq sl, [r3, #-3828]! @ 0xfffff10c │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - streq fp, [r3, #-4008]! @ 0xfffff058 │ │ │ │ + streq sl, [r3, #-4016]! @ 0xfffff050 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 40864 <__cxa_atexit@plt+0x33964> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ - streq ip, [r3, #-20]! @ 0xffffffec │ │ │ │ - strbteq r8, [ip], #3140 @ 0xc44 │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ + streq fp, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + strbteq r7, [ip], #3140 @ 0xc44 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 408ec <__cxa_atexit@plt+0x339ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -52854,26 +52854,26 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 955b60 <__cxa_atexit@plt+0x948c60> │ │ │ │ + b 179ce38 <__cxa_atexit@plt+0x178ff38> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [ip], #3068 @ 0xbfc │ │ │ │ - streq fp, [r3, #-3572]! @ 0xfffff20c │ │ │ │ + strbteq r7, [ip], #3068 @ 0xbfc │ │ │ │ + streq sl, [r3, #-3580]! @ 0xfffff204 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - streq fp, [r3, #-4000]! @ 0xfffff060 │ │ │ │ + streq sl, [r3, #-4008]! @ 0xfffff058 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -52920,16 +52920,16 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq fp, [r3, #-3528]! @ 0xfffff238 │ │ │ │ - strbteq r8, [ip], #2740 @ 0xab4 │ │ │ │ + streq sl, [r3, #-3536]! @ 0xfffff230 │ │ │ │ + strbteq r7, [ip], #2740 @ 0xab4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 40a3c <__cxa_atexit@plt+0x33b3c> │ │ │ │ @@ -52945,16 +52945,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 40a54 <__cxa_atexit@plt+0x33b54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r8, [ip], #2688 @ 0xa80 │ │ │ │ - strbteq r8, [ip], #2644 @ 0xa54 │ │ │ │ + strbteq r7, [ip], #2688 @ 0xa80 │ │ │ │ + strbteq r7, [ip], #2644 @ 0xa54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 40b54 <__cxa_atexit@plt+0x33c54> │ │ │ │ @@ -53008,45 +53008,45 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [r3, #32] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b 955ae0 <__cxa_atexit@plt+0x948be0> │ │ │ │ + b 179cdb8 <__cxa_atexit@plt+0x178feb8> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 40b88 <__cxa_atexit@plt+0x33c88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ - streq fp, [r3, #-3312]! @ 0xfffff310 │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ + streq sl, [r3, #-3320]! @ 0xfffff308 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40bc0 <__cxa_atexit@plt+0x33cc0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 40bc8 <__cxa_atexit@plt+0x33cc8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq fp, [r3, #-2796]! @ 0xfffff514 │ │ │ │ + streq sl, [r3, #-2804]! @ 0xfffff50c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -53183,15 +53183,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r1 │ │ │ │ - streq fp, [r3, #-2940]! @ 0xfffff484 │ │ │ │ + streq sl, [r3, #-2948]! @ 0xfffff47c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 40e60 <__cxa_atexit@plt+0x33f60> │ │ │ │ @@ -53359,30 +53359,30 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr fp, [sp, #96] @ 0x60 │ │ │ │ - b 955ae0 <__cxa_atexit@plt+0x948be0> │ │ │ │ + b 179cdb8 <__cxa_atexit@plt+0x178feb8> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 41104 <__cxa_atexit@plt+0x34204> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ - streq fp, [r3, #-1908]! @ 0xfffff88c │ │ │ │ - strbteq r8, [ip], #944 @ 0x3b0 │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ + streq sl, [r3, #-1916]! @ 0xfffff884 │ │ │ │ + strbteq r7, [ip], #944 @ 0x3b0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -53414,32 +53414,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 411a8 <__cxa_atexit@plt+0x342a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ - strbteq r8, [ip], #812 @ 0x32c │ │ │ │ - strbteq r8, [ip], #844 @ 0x34c │ │ │ │ + strbteq r7, [ip], #812 @ 0x32c │ │ │ │ + strbteq r7, [ip], #844 @ 0x34c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 411e4 <__cxa_atexit@plt+0x342e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 411ec <__cxa_atexit@plt+0x342ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq fp, [r3, #-1224]! @ 0xfffffb38 │ │ │ │ + streq sl, [r3, #-1232]! @ 0xfffffb30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -53576,15 +53576,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r1 │ │ │ │ - streq fp, [r3, #-1368]! @ 0xfffffaa8 │ │ │ │ + streq sl, [r3, #-1376]! @ 0xfffffaa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 41484 <__cxa_atexit@plt+0x34584> │ │ │ │ @@ -53752,30 +53752,30 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr fp, [sp, #96] @ 0x60 │ │ │ │ - b 955ae0 <__cxa_atexit@plt+0x948be0> │ │ │ │ + b 179cdb8 <__cxa_atexit@plt+0x178feb8> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 41728 <__cxa_atexit@plt+0x34828> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ - streq fp, [r3, #-336]! @ 0xfffffeb0 │ │ │ │ - strbteq r7, [ip], #3468 @ 0xd8c │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ + streq sl, [r3, #-344]! @ 0xfffffea8 │ │ │ │ + strbteq r6, [ip], #3468 @ 0xd8c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -53807,32 +53807,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 417cc <__cxa_atexit@plt+0x348cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffff2ec │ │ │ │ - strbteq r7, [ip], #3336 @ 0xd08 │ │ │ │ - strbteq r7, [ip], #3376 @ 0xd30 │ │ │ │ + strbteq r6, [ip], #3336 @ 0xd08 │ │ │ │ + strbteq r6, [ip], #3376 @ 0xd30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 41808 <__cxa_atexit@plt+0x34908> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 41810 <__cxa_atexit@plt+0x34910> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq sl, [r3, #-3748]! @ 0xfffff15c │ │ │ │ + streq r9, [r3, #-3756]! @ 0xfffff154 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -53969,15 +53969,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r1 │ │ │ │ - streq sl, [r3, #-3892]! @ 0xfffff0cc │ │ │ │ + streq r9, [r3, #-3900]! @ 0xfffff0c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 41aa8 <__cxa_atexit@plt+0x34ba8> │ │ │ │ @@ -54144,31 +54144,31 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #96] @ 0x60 │ │ │ │ - b 955ae0 <__cxa_atexit@plt+0x948be0> │ │ │ │ + b 179cdb8 <__cxa_atexit@plt+0x178feb8> │ │ │ │ mov r0, #160 @ 0xa0 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 41d4c <__cxa_atexit@plt+0x34e4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ - streq sl, [r3, #-2860]! @ 0xfffff4d4 │ │ │ │ - strbteq r7, [ip], #1896 @ 0x768 │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ + streq r9, [r3, #-2868]! @ 0xfffff4cc │ │ │ │ + strbteq r6, [ip], #1896 @ 0x768 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -54200,32 +54200,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 41df0 <__cxa_atexit@plt+0x34ef0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xffffecc8 │ │ │ │ - strbteq r7, [ip], #1764 @ 0x6e4 │ │ │ │ - strbteq r7, [ip], #1812 @ 0x714 │ │ │ │ + strbteq r6, [ip], #1764 @ 0x6e4 │ │ │ │ + strbteq r6, [ip], #1812 @ 0x714 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 41e2c <__cxa_atexit@plt+0x34f2c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 41e34 <__cxa_atexit@plt+0x34f34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq sl, [r3, #-2176]! @ 0xfffff780 │ │ │ │ + streq r9, [r3, #-2184]! @ 0xfffff778 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -54363,15 +54363,15 @@ │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ - streq sl, [r3, #-2316]! @ 0xfffff6f4 │ │ │ │ + streq r9, [r3, #-2324]! @ 0xfffff6ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 420d0 <__cxa_atexit@plt+0x351d0> │ │ │ │ @@ -54538,31 +54538,31 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #96] @ 0x60 │ │ │ │ - b 955ae0 <__cxa_atexit@plt+0x948be0> │ │ │ │ + b 179cdb8 <__cxa_atexit@plt+0x178feb8> │ │ │ │ mov r0, #160 @ 0xa0 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 42374 <__cxa_atexit@plt+0x35474> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ - streq sl, [r3, #-1284]! @ 0xfffffafc │ │ │ │ - strbteq r7, [ip], #320 @ 0x140 │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ + streq r9, [r3, #-1292]! @ 0xfffffaf4 │ │ │ │ + strbteq r6, [ip], #320 @ 0x140 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -54594,32 +54594,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 42418 <__cxa_atexit@plt+0x35518> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xffffe6a0 │ │ │ │ - strbteq r7, [ip], #188 @ 0xbc │ │ │ │ - strbteq r7, [ip], #244 @ 0xf4 │ │ │ │ + strbteq r6, [ip], #188 @ 0xbc │ │ │ │ + strbteq r6, [ip], #244 @ 0xf4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 42454 <__cxa_atexit@plt+0x35554> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4245c <__cxa_atexit@plt+0x3555c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq sl, [r3, #-600]! @ 0xfffffda8 │ │ │ │ + streq r9, [r3, #-608]! @ 0xfffffda0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -54757,15 +54757,15 @@ │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ - streq sl, [r3, #-740]! @ 0xfffffd1c │ │ │ │ + streq r9, [r3, #-748]! @ 0xfffffd14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 426f8 <__cxa_atexit@plt+0x357f8> │ │ │ │ @@ -54932,31 +54932,31 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #96] @ 0x60 │ │ │ │ - b 955ae0 <__cxa_atexit@plt+0x948be0> │ │ │ │ + b 179cdb8 <__cxa_atexit@plt+0x178feb8> │ │ │ │ mov r0, #160 @ 0xa0 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4299c <__cxa_atexit@plt+0x35a9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ - streq r9, [r3, #-3804]! @ 0xfffff124 │ │ │ │ - strbteq r6, [ip], #2840 @ 0xb18 │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ + streq r8, [r3, #-3812]! @ 0xfffff11c │ │ │ │ + strbteq r5, [ip], #2840 @ 0xb18 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -54988,32 +54988,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 42a40 <__cxa_atexit@plt+0x35b40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xffffe078 │ │ │ │ - strbteq r6, [ip], #2708 @ 0xa94 │ │ │ │ - strbteq r6, [ip], #2772 @ 0xad4 │ │ │ │ + strbteq r5, [ip], #2708 @ 0xa94 │ │ │ │ + strbteq r5, [ip], #2772 @ 0xad4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 42a7c <__cxa_atexit@plt+0x35b7c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 42a84 <__cxa_atexit@plt+0x35b84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r9, [r3, #-3120]! @ 0xfffff3d0 │ │ │ │ + streq r8, [r3, #-3128]! @ 0xfffff3c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -55151,15 +55151,15 @@ │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ - streq r9, [r3, #-3260]! @ 0xfffff344 │ │ │ │ + streq r8, [r3, #-3268]! @ 0xfffff33c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 42d20 <__cxa_atexit@plt+0x35e20> │ │ │ │ @@ -55326,31 +55326,31 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #96] @ 0x60 │ │ │ │ - b 955ae0 <__cxa_atexit@plt+0x948be0> │ │ │ │ + b 179cdb8 <__cxa_atexit@plt+0x178feb8> │ │ │ │ mov r0, #160 @ 0xa0 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 42fc4 <__cxa_atexit@plt+0x360c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ - streq r9, [r3, #-2228]! @ 0xfffff74c │ │ │ │ - strbteq r6, [ip], #1264 @ 0x4f0 │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ + streq r8, [r3, #-2236]! @ 0xfffff744 │ │ │ │ + strbteq r5, [ip], #1264 @ 0x4f0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -55382,32 +55382,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 43068 <__cxa_atexit@plt+0x36168> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xffffda50 │ │ │ │ - strbteq r6, [ip], #1132 @ 0x46c │ │ │ │ - strbteq r6, [ip], #1204 @ 0x4b4 │ │ │ │ + strbteq r5, [ip], #1132 @ 0x46c │ │ │ │ + strbteq r5, [ip], #1204 @ 0x4b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 430a4 <__cxa_atexit@plt+0x361a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 430ac <__cxa_atexit@plt+0x361ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r9, [r3, #-1544]! @ 0xfffff9f8 │ │ │ │ + streq r8, [r3, #-1552]! @ 0xfffff9f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -55424,15 +55424,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r9, [r3, #-1932]! @ 0xfffff874 │ │ │ │ + streq r8, [r3, #-1940]! @ 0xfffff86c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 431d0 <__cxa_atexit@plt+0x362d0> │ │ │ │ @@ -55469,29 +55469,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ add lr, r6, #20 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - streq r9, [r3, #-1364]! @ 0xfffffaac │ │ │ │ + streq r8, [r3, #-1372]! @ 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - streq r9, [r3, #-1772]! @ 0xfffff914 │ │ │ │ + streq r8, [r3, #-1780]! @ 0xfffff90c │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -55511,20 +55511,20 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ ldr r1, [pc, #36] @ 43284 <__cxa_atexit@plt+0x36384> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #16] │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - streq r9, [r3, #-1572]! @ 0xfffff9dc │ │ │ │ + streq r8, [r3, #-1580]! @ 0xfffff9d4 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -55572,15 +55572,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r9, [r3, #-1112]! @ 0xfffffba8 │ │ │ │ + streq r8, [r3, #-1120]! @ 0xfffffba0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 433a8 <__cxa_atexit@plt+0x364a8> │ │ │ │ @@ -55596,15 +55596,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 433c0 <__cxa_atexit@plt+0x364c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r6, [ip], #332 @ 0x14c │ │ │ │ + strbteq r5, [ip], #332 @ 0x14c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 434b8 <__cxa_atexit@plt+0x365b8> │ │ │ │ @@ -55657,37 +55657,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 434cc <__cxa_atexit@plt+0x365cc> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r9, [r3, #-964]! @ 0xfffffc3c │ │ │ │ + streq r8, [r3, #-972]! @ 0xfffffc34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43504 <__cxa_atexit@plt+0x36604> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4350c <__cxa_atexit@plt+0x3660c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r9, [r3, #-424]! @ 0xfffffe58 │ │ │ │ + streq r8, [r3, #-432]! @ 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -55703,15 +55703,15 @@ │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r9, [r3, #-812]! @ 0xfffffcd4 │ │ │ │ + streq r8, [r3, #-820]! @ 0xfffffccc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 43638 <__cxa_atexit@plt+0x36738> │ │ │ │ @@ -55751,29 +55751,29 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str ip, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str sl, [r6, #28] │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - streq r9, [r3, #-248]! @ 0xffffff08 │ │ │ │ + streq r8, [r3, #-256]! @ 0xffffff00 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - streq r9, [r3, #-656]! @ 0xfffffd70 │ │ │ │ + streq r8, [r3, #-664]! @ 0xfffffd68 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -55792,20 +55792,20 @@ │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str lr, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r1, [pc, #32] @ 436e8 <__cxa_atexit@plt+0x367e8> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r2, sl, ip} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - streq r9, [r3, #-444]! @ 0xfffffe44 │ │ │ │ + streq r8, [r3, #-452]! @ 0xfffffe3c │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -55853,15 +55853,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r8, [r3, #-4084]! @ 0xfffff00c │ │ │ │ + streq r7, [r3, #-4092]! @ 0xfffff004 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4380c <__cxa_atexit@plt+0x3690c> │ │ │ │ @@ -55877,15 +55877,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 43824 <__cxa_atexit@plt+0x36924> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r5, [ip], #3308 @ 0xcec │ │ │ │ + strbteq r4, [ip], #3308 @ 0xcec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4391c <__cxa_atexit@plt+0x36a1c> │ │ │ │ @@ -55938,37 +55938,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 43930 <__cxa_atexit@plt+0x36a30> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r8, [r3, #-3936]! @ 0xfffff0a0 │ │ │ │ + streq r7, [r3, #-3944]! @ 0xfffff098 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43968 <__cxa_atexit@plt+0x36a68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 43970 <__cxa_atexit@plt+0x36a70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r8, [r3, #-3396]! @ 0xfffff2bc │ │ │ │ + streq r7, [r3, #-3404]! @ 0xfffff2b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -55985,15 +55985,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r8, [r3, #-3784]! @ 0xfffff138 │ │ │ │ + streq r7, [r3, #-3792]! @ 0xfffff130 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 43a9c <__cxa_atexit@plt+0x36b9c> │ │ │ │ @@ -56032,29 +56032,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r3, sl, ip} │ │ │ │ str r1, [r6, #28] │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - streq r8, [r3, #-3216]! @ 0xfffff370 │ │ │ │ + streq r7, [r3, #-3224]! @ 0xfffff368 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - streq r8, [r3, #-3624]! @ 0xfffff1d8 │ │ │ │ + streq r7, [r3, #-3632]! @ 0xfffff1d0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -56074,20 +56074,20 @@ │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ ldr r0, [pc, #32] @ 43b50 <__cxa_atexit@plt+0x36c50> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r2, sl, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - streq r8, [r3, #-3412]! @ 0xfffff2ac │ │ │ │ + streq r7, [r3, #-3420]! @ 0xfffff2a4 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -56135,15 +56135,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r8, [r3, #-2956]! @ 0xfffff474 │ │ │ │ + streq r7, [r3, #-2964]! @ 0xfffff46c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 43c74 <__cxa_atexit@plt+0x36d74> │ │ │ │ @@ -56159,15 +56159,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 43c8c <__cxa_atexit@plt+0x36d8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r5, [ip], #2184 @ 0x888 │ │ │ │ + strbteq r4, [ip], #2184 @ 0x888 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 43d84 <__cxa_atexit@plt+0x36e84> │ │ │ │ @@ -56220,37 +56220,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 43d98 <__cxa_atexit@plt+0x36e98> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r8, [r3, #-2808]! @ 0xfffff508 │ │ │ │ + streq r7, [r3, #-2816]! @ 0xfffff500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43dd0 <__cxa_atexit@plt+0x36ed0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 43dd8 <__cxa_atexit@plt+0x36ed8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r8, [r3, #-2268]! @ 0xfffff724 │ │ │ │ + streq r7, [r3, #-2276]! @ 0xfffff71c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -56266,15 +56266,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r8, [r3, #-2656]! @ 0xfffff5a0 │ │ │ │ + streq r7, [r3, #-2664]! @ 0xfffff598 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 43f04 <__cxa_atexit@plt+0x37004> │ │ │ │ @@ -56314,29 +56314,29 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str ip, [r6, #28] │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - streq r8, [r3, #-2092]! @ 0xfffff7d4 │ │ │ │ + streq r7, [r3, #-2100]! @ 0xfffff7cc │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - streq r8, [r3, #-2500]! @ 0xfffff63c │ │ │ │ + streq r7, [r3, #-2508]! @ 0xfffff634 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -56357,20 +56357,20 @@ │ │ │ │ str sl, [r3, #12] │ │ │ │ ldr r0, [pc, #40] @ 43fbc <__cxa_atexit@plt+0x370bc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - streq r8, [r3, #-2288]! @ 0xfffff710 │ │ │ │ + streq r7, [r3, #-2296]! @ 0xfffff708 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -56418,15 +56418,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r8, [r3, #-1824]! @ 0xfffff8e0 │ │ │ │ + streq r7, [r3, #-1832]! @ 0xfffff8d8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 440e0 <__cxa_atexit@plt+0x371e0> │ │ │ │ @@ -56442,15 +56442,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 440f8 <__cxa_atexit@plt+0x371f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r5, [ip], #1056 @ 0x420 │ │ │ │ + strbteq r4, [ip], #1056 @ 0x420 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 441f0 <__cxa_atexit@plt+0x372f0> │ │ │ │ @@ -56503,37 +56503,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 44204 <__cxa_atexit@plt+0x37304> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r8, [r3, #-1676]! @ 0xfffff974 │ │ │ │ + streq r7, [r3, #-1684]! @ 0xfffff96c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4423c <__cxa_atexit@plt+0x3733c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 44244 <__cxa_atexit@plt+0x37344> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r8, [r3, #-1136]! @ 0xfffffb90 │ │ │ │ + streq r7, [r3, #-1144]! @ 0xfffffb88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -56549,15 +56549,15 @@ │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r8, [r3, #-1528]! @ 0xfffffa08 │ │ │ │ + streq r7, [r3, #-1536]! @ 0xfffffa00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 44370 <__cxa_atexit@plt+0x37470> │ │ │ │ @@ -56597,29 +56597,29 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str ip, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str sl, [r6, #28] │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - streq r8, [r3, #-960]! @ 0xfffffc40 │ │ │ │ + streq r7, [r3, #-968]! @ 0xfffffc38 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - streq r8, [r3, #-1368]! @ 0xfffffaa8 │ │ │ │ + streq r7, [r3, #-1376]! @ 0xfffffaa0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -56638,20 +56638,20 @@ │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str lr, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r1, [pc, #32] @ 44420 <__cxa_atexit@plt+0x37520> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r2, sl, ip} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - streq r8, [r3, #-1156]! @ 0xfffffb7c │ │ │ │ + streq r7, [r3, #-1164]! @ 0xfffffb74 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ @@ -56713,15 +56713,15 @@ │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r8, [r3, #-936]! @ 0xfffffc58 │ │ │ │ + streq r7, [r3, #-944]! @ 0xfffffc50 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 44594 <__cxa_atexit@plt+0x37694> │ │ │ │ ldr lr, [pc, #72] @ 445a0 <__cxa_atexit@plt+0x376a0> │ │ │ │ @@ -56741,15 +56741,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r8, [r3, #-308]! @ 0xfffffecc │ │ │ │ + streq r7, [r3, #-316]! @ 0xfffffec4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 446e4 <__cxa_atexit@plt+0x377e4> │ │ │ │ @@ -56820,21 +56820,21 @@ │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r2, [pc, #40] @ 446f8 <__cxa_atexit@plt+0x377f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r4} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - streq r8, [r3, #-412]! @ 0xfffffe64 │ │ │ │ + streq r7, [r3, #-420]! @ 0xfffffe5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -56882,15 +56882,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r7, [r3, #-4064]! @ 0xfffff020 │ │ │ │ + streq r6, [r3, #-4072]! @ 0xfffff018 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 44820 <__cxa_atexit@plt+0x37920> │ │ │ │ @@ -56906,15 +56906,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 44838 <__cxa_atexit@plt+0x37938> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r4, [ip], #3300 @ 0xce4 │ │ │ │ + strbteq r3, [ip], #3300 @ 0xce4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4493c <__cxa_atexit@plt+0x37a3c> │ │ │ │ @@ -56970,37 +56970,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 44950 <__cxa_atexit@plt+0x37a50> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r7, [r3, #-3904]! @ 0xfffff0c0 │ │ │ │ + streq r6, [r3, #-3912]! @ 0xfffff0b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44988 <__cxa_atexit@plt+0x37a88> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 44990 <__cxa_atexit@plt+0x37a90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r7, [r3, #-3364]! @ 0xfffff2dc │ │ │ │ + streq r6, [r3, #-3372]! @ 0xfffff2d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -57016,15 +57016,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r7, [r3, #-3756]! @ 0xfffff154 │ │ │ │ + streq r6, [r3, #-3764]! @ 0xfffff14c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 44abc <__cxa_atexit@plt+0x37bbc> │ │ │ │ @@ -57064,29 +57064,29 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str ip, [r6, #28] │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - streq r7, [r3, #-3188]! @ 0xfffff38c │ │ │ │ + streq r6, [r3, #-3196]! @ 0xfffff384 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - streq r7, [r3, #-3596]! @ 0xfffff1f4 │ │ │ │ + streq r6, [r3, #-3604]! @ 0xfffff1ec │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -57107,20 +57107,20 @@ │ │ │ │ str sl, [r3, #12] │ │ │ │ ldr r0, [pc, #40] @ 44b74 <__cxa_atexit@plt+0x37c74> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - streq r7, [r3, #-3384]! @ 0xfffff2c8 │ │ │ │ + streq r6, [r3, #-3392]! @ 0xfffff2c0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ @@ -57182,15 +57182,15 @@ │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r7, [r3, #-3156]! @ 0xfffff3ac │ │ │ │ + streq r6, [r3, #-3164]! @ 0xfffff3a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 44ce8 <__cxa_atexit@plt+0x37de8> │ │ │ │ ldr lr, [pc, #72] @ 44cf4 <__cxa_atexit@plt+0x37df4> │ │ │ │ @@ -57210,15 +57210,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r7, [r3, #-2528]! @ 0xfffff620 │ │ │ │ + streq r6, [r3, #-2536]! @ 0xfffff618 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 44e38 <__cxa_atexit@plt+0x37f38> │ │ │ │ @@ -57289,21 +57289,21 @@ │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r2, [pc, #40] @ 44e4c <__cxa_atexit@plt+0x37f4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r4} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - streq r7, [r3, #-2632]! @ 0xfffff5b8 │ │ │ │ + streq r6, [r3, #-2640]! @ 0xfffff5b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -57351,15 +57351,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r7, [r3, #-2188]! @ 0xfffff774 │ │ │ │ + streq r6, [r3, #-2196]! @ 0xfffff76c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 44f74 <__cxa_atexit@plt+0x38074> │ │ │ │ @@ -57375,15 +57375,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 44f8c <__cxa_atexit@plt+0x3808c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r4, [ip], #1428 @ 0x594 │ │ │ │ + strbteq r3, [ip], #1428 @ 0x594 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 45090 <__cxa_atexit@plt+0x38190> │ │ │ │ @@ -57439,37 +57439,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 450a4 <__cxa_atexit@plt+0x381a4> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r7, [r3, #-2028]! @ 0xfffff814 │ │ │ │ + streq r6, [r3, #-2036]! @ 0xfffff80c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 450dc <__cxa_atexit@plt+0x381dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 450e4 <__cxa_atexit@plt+0x381e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r7, [r3, #-1488]! @ 0xfffffa30 │ │ │ │ + streq r6, [r3, #-1496]! @ 0xfffffa28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -57486,15 +57486,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r7, [r3, #-1880]! @ 0xfffff8a8 │ │ │ │ + streq r6, [r3, #-1888]! @ 0xfffff8a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 45208 <__cxa_atexit@plt+0x38308> │ │ │ │ @@ -57531,29 +57531,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ add lr, r6, #20 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - streq r7, [r3, #-1308]! @ 0xfffffae4 │ │ │ │ + streq r6, [r3, #-1316]! @ 0xfffffadc │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - streq r7, [r3, #-1716]! @ 0xfffff94c │ │ │ │ + streq r6, [r3, #-1724]! @ 0xfffff944 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -57573,20 +57573,20 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ ldr r1, [pc, #36] @ 452bc <__cxa_atexit@plt+0x383bc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #16] │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - streq r7, [r3, #-1516]! @ 0xfffffa14 │ │ │ │ + streq r6, [r3, #-1524]! @ 0xfffffa0c │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ @@ -57648,15 +57648,15 @@ │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r7, [r3, #-1292]! @ 0xfffffaf4 │ │ │ │ + streq r6, [r3, #-1300]! @ 0xfffffaec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 45430 <__cxa_atexit@plt+0x38530> │ │ │ │ ldr lr, [pc, #72] @ 4543c <__cxa_atexit@plt+0x3853c> │ │ │ │ @@ -57676,15 +57676,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r7, [r3, #-664]! @ 0xfffffd68 │ │ │ │ + streq r6, [r3, #-672]! @ 0xfffffd60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 45580 <__cxa_atexit@plt+0x38680> │ │ │ │ @@ -57755,21 +57755,21 @@ │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r2, [pc, #40] @ 45594 <__cxa_atexit@plt+0x38694> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r4} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - streq r7, [r3, #-768]! @ 0xfffffd00 │ │ │ │ + streq r6, [r3, #-776]! @ 0xfffffcf8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -57817,15 +57817,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r7, [r3, #-324]! @ 0xfffffebc │ │ │ │ + streq r6, [r3, #-332]! @ 0xfffffeb4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 456bc <__cxa_atexit@plt+0x387bc> │ │ │ │ @@ -57841,15 +57841,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 456d4 <__cxa_atexit@plt+0x387d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r3, [ip], #3664 @ 0xe50 │ │ │ │ + strbteq r2, [ip], #3664 @ 0xe50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 457d8 <__cxa_atexit@plt+0x388d8> │ │ │ │ @@ -57905,37 +57905,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 457ec <__cxa_atexit@plt+0x388ec> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r7, [r3, #-164]! @ 0xffffff5c │ │ │ │ + streq r6, [r3, #-172]! @ 0xffffff54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 45824 <__cxa_atexit@plt+0x38924> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4582c <__cxa_atexit@plt+0x3892c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r6, [r3, #-3720]! @ 0xfffff178 │ │ │ │ + streq r5, [r3, #-3728]! @ 0xfffff170 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -57952,15 +57952,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r7, [r3, #-16]! │ │ │ │ + streq r6, [r3, #-24]! @ 0xffffffe8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 45958 <__cxa_atexit@plt+0x38a58> │ │ │ │ @@ -57999,29 +57999,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r3, sl, ip} │ │ │ │ str r1, [r6, #28] │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - streq r6, [r3, #-3540]! @ 0xfffff22c │ │ │ │ + streq r5, [r3, #-3548]! @ 0xfffff224 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - streq r6, [r3, #-3948]! @ 0xfffff094 │ │ │ │ + streq r5, [r3, #-3956]! @ 0xfffff08c │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -58041,20 +58041,20 @@ │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ ldr r0, [pc, #32] @ 45a0c <__cxa_atexit@plt+0x38b0c> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r2, sl, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - streq r6, [r3, #-3736]! @ 0xfffff168 │ │ │ │ + streq r5, [r3, #-3744]! @ 0xfffff160 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ @@ -58116,15 +58116,15 @@ │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r6, [r3, #-3516]! @ 0xfffff244 │ │ │ │ + streq r5, [r3, #-3524]! @ 0xfffff23c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 45b80 <__cxa_atexit@plt+0x38c80> │ │ │ │ ldr lr, [pc, #72] @ 45b8c <__cxa_atexit@plt+0x38c8c> │ │ │ │ @@ -58144,15 +58144,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r6, [r3, #-2888]! @ 0xfffff4b8 │ │ │ │ + streq r5, [r3, #-2896]! @ 0xfffff4b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 45cd0 <__cxa_atexit@plt+0x38dd0> │ │ │ │ @@ -58223,21 +58223,21 @@ │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r2, [pc, #40] @ 45ce4 <__cxa_atexit@plt+0x38de4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r4} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - streq r6, [r3, #-2992]! @ 0xfffff450 │ │ │ │ + streq r5, [r3, #-3000]! @ 0xfffff448 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -58285,15 +58285,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r6, [r3, #-2548]! @ 0xfffff60c │ │ │ │ + streq r5, [r3, #-2556]! @ 0xfffff604 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 45e0c <__cxa_atexit@plt+0x38f0c> │ │ │ │ @@ -58309,15 +58309,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 45e24 <__cxa_atexit@plt+0x38f24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r3, [ip], #1796 @ 0x704 │ │ │ │ + strbteq r2, [ip], #1796 @ 0x704 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 45f28 <__cxa_atexit@plt+0x39028> │ │ │ │ @@ -58373,37 +58373,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 45f3c <__cxa_atexit@plt+0x3903c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r6, [r3, #-2388]! @ 0xfffff6ac │ │ │ │ + streq r5, [r3, #-2396]! @ 0xfffff6a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 45f74 <__cxa_atexit@plt+0x39074> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 45f7c <__cxa_atexit@plt+0x3907c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r6, [r3, #-1848]! @ 0xfffff8c8 │ │ │ │ + streq r5, [r3, #-1856]! @ 0xfffff8c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -58464,15 +58464,15 @@ │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r6, [r3, #-2124]! @ 0xfffff7b4 │ │ │ │ + streq r5, [r3, #-2132]! @ 0xfffff7ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 460f0 <__cxa_atexit@plt+0x391f0> │ │ │ │ ldr lr, [pc, #72] @ 460fc <__cxa_atexit@plt+0x391fc> │ │ │ │ @@ -58492,15 +58492,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r6, [r3, #-1496]! @ 0xfffffa28 │ │ │ │ + streq r5, [r3, #-1504]! @ 0xfffffa20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 46240 <__cxa_atexit@plt+0x39340> │ │ │ │ @@ -58571,21 +58571,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - streq r6, [r3, #-1608]! @ 0xfffff9b8 │ │ │ │ + streq r5, [r3, #-1616]! @ 0xfffff9b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -58633,15 +58633,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r6, [r3, #-1156]! @ 0xfffffb7c │ │ │ │ + streq r5, [r3, #-1164]! @ 0xfffffb74 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4637c <__cxa_atexit@plt+0x3947c> │ │ │ │ @@ -58657,15 +58657,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 46394 <__cxa_atexit@plt+0x39494> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r3, [ip], #408 @ 0x198 │ │ │ │ + strbteq r2, [ip], #408 @ 0x198 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 46498 <__cxa_atexit@plt+0x39598> │ │ │ │ @@ -58721,37 +58721,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 464ac <__cxa_atexit@plt+0x395ac> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r6, [r3, #-996]! @ 0xfffffc1c │ │ │ │ + streq r5, [r3, #-1004]! @ 0xfffffc14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 464e4 <__cxa_atexit@plt+0x395e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 464ec <__cxa_atexit@plt+0x395ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r6, [r3, #-456]! @ 0xfffffe38 │ │ │ │ + streq r5, [r3, #-464]! @ 0xfffffe30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -58821,15 +58821,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r6, [r3, #-752]! @ 0xfffffd10 │ │ │ │ + streq r5, [r3, #-760]! @ 0xfffffd08 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 46684 <__cxa_atexit@plt+0x39784> │ │ │ │ ldr lr, [pc, #72] @ 46690 <__cxa_atexit@plt+0x39790> │ │ │ │ @@ -58849,15 +58849,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r6, [r3, #-68]! @ 0xffffffbc │ │ │ │ + streq r5, [r3, #-76]! @ 0xffffffb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 467cc <__cxa_atexit@plt+0x398cc> │ │ │ │ @@ -58926,21 +58926,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - streq r6, [r3, #-188]! @ 0xffffff44 │ │ │ │ + streq r5, [r3, #-196]! @ 0xffffff3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -58988,15 +58988,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r5, [r3, #-3832]! @ 0xfffff108 │ │ │ │ + streq r4, [r3, #-3840]! @ 0xfffff100 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 46908 <__cxa_atexit@plt+0x39a08> │ │ │ │ @@ -59012,15 +59012,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 46920 <__cxa_atexit@plt+0x39a20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r2, [ip], #3116 @ 0xc2c │ │ │ │ + strbteq r1, [ip], #3116 @ 0xc2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 46a24 <__cxa_atexit@plt+0x39b24> │ │ │ │ @@ -59076,37 +59076,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 46a38 <__cxa_atexit@plt+0x39b38> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r5, [r3, #-3672]! @ 0xfffff1a8 │ │ │ │ + streq r4, [r3, #-3680]! @ 0xfffff1a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 46a70 <__cxa_atexit@plt+0x39b70> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 46a78 <__cxa_atexit@plt+0x39b78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r5, [r3, #-3132]! @ 0xfffff3c4 │ │ │ │ + streq r4, [r3, #-3140]! @ 0xfffff3bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -59173,15 +59173,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r5, [r3, #-3432]! @ 0xfffff298 │ │ │ │ + streq r4, [r3, #-3440]! @ 0xfffff290 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 46c04 <__cxa_atexit@plt+0x39d04> │ │ │ │ ldr lr, [pc, #72] @ 46c10 <__cxa_atexit@plt+0x39d10> │ │ │ │ @@ -59201,15 +59201,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r5, [r3, #-2756]! @ 0xfffff53c │ │ │ │ + streq r4, [r3, #-2764]! @ 0xfffff534 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 46d58 <__cxa_atexit@plt+0x39e58> │ │ │ │ @@ -59281,21 +59281,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - streq r5, [r3, #-2864]! @ 0xfffff4d0 │ │ │ │ + streq r4, [r3, #-2872]! @ 0xfffff4c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -59343,15 +59343,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r5, [r3, #-2412]! @ 0xfffff694 │ │ │ │ + streq r4, [r3, #-2420]! @ 0xfffff68c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 46e94 <__cxa_atexit@plt+0x39f94> │ │ │ │ @@ -59367,15 +59367,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 46eac <__cxa_atexit@plt+0x39fac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r2, [ip], #1700 @ 0x6a4 │ │ │ │ + strbteq r1, [ip], #1700 @ 0x6a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 46fb0 <__cxa_atexit@plt+0x3a0b0> │ │ │ │ @@ -59431,37 +59431,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 46fc4 <__cxa_atexit@plt+0x3a0c4> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r5, [r3, #-2252]! @ 0xfffff734 │ │ │ │ + streq r4, [r3, #-2260]! @ 0xfffff72c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 46ffc <__cxa_atexit@plt+0x3a0fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 47004 <__cxa_atexit@plt+0x3a104> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r5, [r3, #-1712]! @ 0xfffff950 │ │ │ │ + streq r4, [r3, #-1720]! @ 0xfffff948 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -59529,15 +59529,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r5, [r3, #-2012]! @ 0xfffff824 │ │ │ │ + streq r4, [r3, #-2020]! @ 0xfffff81c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 47194 <__cxa_atexit@plt+0x3a294> │ │ │ │ ldr lr, [pc, #72] @ 471a0 <__cxa_atexit@plt+0x3a2a0> │ │ │ │ @@ -59557,15 +59557,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r5, [r3, #-1332]! @ 0xfffffacc │ │ │ │ + streq r4, [r3, #-1340]! @ 0xfffffac4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 472e8 <__cxa_atexit@plt+0x3a3e8> │ │ │ │ @@ -59637,21 +59637,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - streq r5, [r3, #-1440]! @ 0xfffffa60 │ │ │ │ + streq r4, [r3, #-1448]! @ 0xfffffa58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -59699,15 +59699,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r5, [r3, #-988]! @ 0xfffffc24 │ │ │ │ + streq r4, [r3, #-996]! @ 0xfffffc1c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 47424 <__cxa_atexit@plt+0x3a524> │ │ │ │ @@ -59723,15 +59723,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4743c <__cxa_atexit@plt+0x3a53c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r2, [ip], #280 @ 0x118 │ │ │ │ + strbteq r1, [ip], #280 @ 0x118 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 47540 <__cxa_atexit@plt+0x3a640> │ │ │ │ @@ -59787,37 +59787,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 47554 <__cxa_atexit@plt+0x3a654> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r5, [r3, #-828]! @ 0xfffffcc4 │ │ │ │ + streq r4, [r3, #-836]! @ 0xfffffcbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4758c <__cxa_atexit@plt+0x3a68c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 47594 <__cxa_atexit@plt+0x3a694> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r5, [r3, #-288]! @ 0xfffffee0 │ │ │ │ + streq r4, [r3, #-296]! @ 0xfffffed8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -59885,15 +59885,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r5, [r3, #-588]! @ 0xfffffdb4 │ │ │ │ + streq r4, [r3, #-596]! @ 0xfffffdac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 47724 <__cxa_atexit@plt+0x3a824> │ │ │ │ ldr lr, [pc, #72] @ 47730 <__cxa_atexit@plt+0x3a830> │ │ │ │ @@ -59913,15 +59913,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r4, [r3, #-4004]! @ 0xfffff05c │ │ │ │ + streq r3, [r3, #-4012]! @ 0xfffff054 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4786c <__cxa_atexit@plt+0x3a96c> │ │ │ │ @@ -59990,21 +59990,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - streq r5, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + streq r4, [r3, #-36]! @ 0xffffffdc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -60052,15 +60052,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r4, [r3, #-3672]! @ 0xfffff1a8 │ │ │ │ + streq r3, [r3, #-3680]! @ 0xfffff1a0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 479a8 <__cxa_atexit@plt+0x3aaa8> │ │ │ │ @@ -60076,15 +60076,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 479c0 <__cxa_atexit@plt+0x3aac0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r1, [ip], #2968 @ 0xb98 │ │ │ │ + strbteq r0, [ip], #2968 @ 0xb98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 47ac4 <__cxa_atexit@plt+0x3abc4> │ │ │ │ @@ -60140,37 +60140,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 47ad8 <__cxa_atexit@plt+0x3abd8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r4, [r3, #-3512]! @ 0xfffff248 │ │ │ │ + streq r3, [r3, #-3520]! @ 0xfffff240 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47b10 <__cxa_atexit@plt+0x3ac10> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 47b18 <__cxa_atexit@plt+0x3ac18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r4, [r3, #-2972]! @ 0xfffff464 │ │ │ │ + streq r3, [r3, #-2980]! @ 0xfffff45c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -60236,15 +60236,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r4, [r3, #-3276]! @ 0xfffff334 │ │ │ │ + streq r3, [r3, #-3284]! @ 0xfffff32c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 47ca0 <__cxa_atexit@plt+0x3ada0> │ │ │ │ ldr lr, [pc, #72] @ 47cac <__cxa_atexit@plt+0x3adac> │ │ │ │ @@ -60264,15 +60264,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r4, [r3, #-2600]! @ 0xfffff5d8 │ │ │ │ + streq r3, [r3, #-2608]! @ 0xfffff5d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 47de8 <__cxa_atexit@plt+0x3aee8> │ │ │ │ @@ -60341,21 +60341,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - streq r4, [r3, #-2720]! @ 0xfffff560 │ │ │ │ + streq r3, [r3, #-2728]! @ 0xfffff558 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -60403,15 +60403,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r4, [r3, #-2268]! @ 0xfffff724 │ │ │ │ + streq r3, [r3, #-2276]! @ 0xfffff71c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 47f24 <__cxa_atexit@plt+0x3b024> │ │ │ │ @@ -60427,15 +60427,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 47f3c <__cxa_atexit@plt+0x3b03c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r1, [ip], #1568 @ 0x620 │ │ │ │ + strbteq r0, [ip], #1568 @ 0x620 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 48040 <__cxa_atexit@plt+0x3b140> │ │ │ │ @@ -60491,37 +60491,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 48054 <__cxa_atexit@plt+0x3b154> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r4, [r3, #-2108]! @ 0xfffff7c4 │ │ │ │ + streq r3, [r3, #-2116]! @ 0xfffff7bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4808c <__cxa_atexit@plt+0x3b18c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 48094 <__cxa_atexit@plt+0x3b194> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r4, [r3, #-1568]! @ 0xfffff9e0 │ │ │ │ + streq r3, [r3, #-1576]! @ 0xfffff9d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -60588,15 +60588,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r4, [r3, #-1868]! @ 0xfffff8b4 │ │ │ │ + streq r3, [r3, #-1876]! @ 0xfffff8ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 48220 <__cxa_atexit@plt+0x3b320> │ │ │ │ ldr lr, [pc, #72] @ 4822c <__cxa_atexit@plt+0x3b32c> │ │ │ │ @@ -60616,15 +60616,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r4, [r3, #-1192]! @ 0xfffffb58 │ │ │ │ + streq r3, [r3, #-1200]! @ 0xfffffb50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 48374 <__cxa_atexit@plt+0x3b474> │ │ │ │ @@ -60696,21 +60696,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - streq r4, [r3, #-1300]! @ 0xfffffaec │ │ │ │ + streq r3, [r3, #-1308]! @ 0xfffffae4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -60758,15 +60758,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r4, [r3, #-848]! @ 0xfffffcb0 │ │ │ │ + streq r3, [r3, #-856]! @ 0xfffffca8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 484b0 <__cxa_atexit@plt+0x3b5b0> │ │ │ │ @@ -60782,15 +60782,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 484c8 <__cxa_atexit@plt+0x3b5c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r1, [ip], #152 @ 0x98 │ │ │ │ + strbteq r0, [ip], #152 @ 0x98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 485cc <__cxa_atexit@plt+0x3b6cc> │ │ │ │ @@ -60846,37 +60846,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 485e0 <__cxa_atexit@plt+0x3b6e0> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r4, [r3, #-688]! @ 0xfffffd50 │ │ │ │ + streq r3, [r3, #-696]! @ 0xfffffd48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48618 <__cxa_atexit@plt+0x3b718> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 48620 <__cxa_atexit@plt+0x3b720> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r4, [r3, #-148]! @ 0xffffff6c │ │ │ │ + streq r3, [r3, #-156]! @ 0xffffff64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -60942,15 +60942,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r4, [r3, #-452]! @ 0xfffffe3c │ │ │ │ + streq r3, [r3, #-460]! @ 0xfffffe34 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 487a8 <__cxa_atexit@plt+0x3b8a8> │ │ │ │ ldr lr, [pc, #72] @ 487b4 <__cxa_atexit@plt+0x3b8b4> │ │ │ │ @@ -60970,15 +60970,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r3, [r3, #-3872]! @ 0xfffff0e0 │ │ │ │ + streq r2, [r3, #-3880]! @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 488f0 <__cxa_atexit@plt+0x3b9f0> │ │ │ │ @@ -61047,21 +61047,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - streq r3, [r3, #-3992]! @ 0xfffff068 │ │ │ │ + streq r2, [r3, #-4000]! @ 0xfffff060 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -61109,15 +61109,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r3, [r3, #-3540]! @ 0xfffff22c │ │ │ │ + streq r2, [r3, #-3548]! @ 0xfffff224 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 48a2c <__cxa_atexit@plt+0x3bb2c> │ │ │ │ @@ -61133,15 +61133,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 48a44 <__cxa_atexit@plt+0x3bb44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r0, [ip], #2848 @ 0xb20 │ │ │ │ + strbteq pc, [fp], #2848 @ 0xb20 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 48b48 <__cxa_atexit@plt+0x3bc48> │ │ │ │ @@ -61197,37 +61197,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 48b5c <__cxa_atexit@plt+0x3bc5c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r3, [r3, #-3380]! @ 0xfffff2cc │ │ │ │ + streq r2, [r3, #-3388]! @ 0xfffff2c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48b94 <__cxa_atexit@plt+0x3bc94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 48b9c <__cxa_atexit@plt+0x3bc9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r3, [r3, #-2840]! @ 0xfffff4e8 │ │ │ │ + streq r2, [r3, #-2848]! @ 0xfffff4e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -61294,15 +61294,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r3, [r3, #-3148]! @ 0xfffff3b4 │ │ │ │ + streq r2, [r3, #-3156]! @ 0xfffff3ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 48d28 <__cxa_atexit@plt+0x3be28> │ │ │ │ ldr lr, [pc, #72] @ 48d34 <__cxa_atexit@plt+0x3be34> │ │ │ │ @@ -61322,15 +61322,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r3, [r3, #-2464]! @ 0xfffff660 │ │ │ │ + streq r2, [r3, #-2472]! @ 0xfffff658 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 48e7c <__cxa_atexit@plt+0x3bf7c> │ │ │ │ @@ -61402,21 +61402,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - streq r3, [r3, #-2572]! @ 0xfffff5f4 │ │ │ │ + streq r2, [r3, #-2580]! @ 0xfffff5ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -61464,15 +61464,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r3, [r3, #-2120]! @ 0xfffff7b8 │ │ │ │ + streq r2, [r3, #-2128]! @ 0xfffff7b0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 48fb8 <__cxa_atexit@plt+0x3c0b8> │ │ │ │ @@ -61488,15 +61488,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 48fd0 <__cxa_atexit@plt+0x3c0d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r0, [ip], #1432 @ 0x598 │ │ │ │ + strbteq pc, [fp], #1432 @ 0x598 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 490d4 <__cxa_atexit@plt+0x3c1d4> │ │ │ │ @@ -61552,37 +61552,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 490e8 <__cxa_atexit@plt+0x3c1e8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r3, [r3, #-1960]! @ 0xfffff858 │ │ │ │ + streq r2, [r3, #-1968]! @ 0xfffff850 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49120 <__cxa_atexit@plt+0x3c220> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 49128 <__cxa_atexit@plt+0x3c228> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r3, [r3, #-1420]! @ 0xfffffa74 │ │ │ │ + streq r2, [r3, #-1428]! @ 0xfffffa6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -61650,15 +61650,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r3, [r3, #-1716]! @ 0xfffff94c │ │ │ │ + streq r2, [r3, #-1724]! @ 0xfffff944 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 492b8 <__cxa_atexit@plt+0x3c3b8> │ │ │ │ ldr lr, [pc, #72] @ 492c4 <__cxa_atexit@plt+0x3c3c4> │ │ │ │ @@ -61678,15 +61678,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r3, [r3, #-1040]! @ 0xfffffbf0 │ │ │ │ + streq r2, [r3, #-1048]! @ 0xfffffbe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4940c <__cxa_atexit@plt+0x3c50c> │ │ │ │ @@ -61758,21 +61758,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - streq r3, [r3, #-1148]! @ 0xfffffb84 │ │ │ │ + streq r2, [r3, #-1156]! @ 0xfffffb7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -61820,15 +61820,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r3, [r3, #-696]! @ 0xfffffd48 │ │ │ │ + streq r2, [r3, #-704]! @ 0xfffffd40 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 49548 <__cxa_atexit@plt+0x3c648> │ │ │ │ @@ -61844,15 +61844,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 49560 <__cxa_atexit@plt+0x3c660> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r0, [ip], #12 │ │ │ │ + strbteq pc, [fp], #12 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 49664 <__cxa_atexit@plt+0x3c764> │ │ │ │ @@ -61908,37 +61908,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 49678 <__cxa_atexit@plt+0x3c778> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r3, [r3, #-536]! @ 0xfffffde8 │ │ │ │ + streq r2, [r3, #-544]! @ 0xfffffde0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 496b0 <__cxa_atexit@plt+0x3c7b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 496b8 <__cxa_atexit@plt+0x3c7b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r2, [r3, #-4092]! @ 0xfffff004 │ │ │ │ + streq r2, [r3, #-4]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -62004,15 +62004,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r3, [r3, #-300]! @ 0xfffffed4 │ │ │ │ + streq r2, [r3, #-308]! @ 0xfffffecc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 49840 <__cxa_atexit@plt+0x3c940> │ │ │ │ ldr lr, [pc, #72] @ 4984c <__cxa_atexit@plt+0x3c94c> │ │ │ │ @@ -62032,15 +62032,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r2, [r3, #-3720]! @ 0xfffff178 │ │ │ │ + streq r1, [r3, #-3728]! @ 0xfffff170 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 49994 <__cxa_atexit@plt+0x3ca94> │ │ │ │ @@ -62112,21 +62112,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - streq r2, [r3, #-3828]! @ 0xfffff10c │ │ │ │ + streq r1, [r3, #-3836]! @ 0xfffff104 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -62174,15 +62174,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r2, [r3, #-3376]! @ 0xfffff2d0 │ │ │ │ + streq r1, [r3, #-3384]! @ 0xfffff2c8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 49ad0 <__cxa_atexit@plt+0x3cbd0> │ │ │ │ @@ -62198,15 +62198,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 49ae8 <__cxa_atexit@plt+0x3cbe8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq pc, [fp], #2696 @ 0xa88 @ │ │ │ │ + strbteq lr, [fp], #2696 @ 0xa88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 49bec <__cxa_atexit@plt+0x3ccec> │ │ │ │ @@ -62262,37 +62262,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 49c00 <__cxa_atexit@plt+0x3cd00> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r2, [r3, #-3216]! @ 0xfffff370 │ │ │ │ + streq r1, [r3, #-3224]! @ 0xfffff368 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49c38 <__cxa_atexit@plt+0x3cd38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 49c40 <__cxa_atexit@plt+0x3cd40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r2, [r3, #-2676]! @ 0xfffff58c │ │ │ │ + streq r1, [r3, #-2684]! @ 0xfffff584 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -62359,15 +62359,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r2, [r3, #-2976]! @ 0xfffff460 │ │ │ │ + streq r1, [r3, #-2984]! @ 0xfffff458 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 49dcc <__cxa_atexit@plt+0x3cecc> │ │ │ │ ldr lr, [pc, #72] @ 49dd8 <__cxa_atexit@plt+0x3ced8> │ │ │ │ @@ -62387,15 +62387,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r2, [r3, #-2300]! @ 0xfffff704 │ │ │ │ + streq r1, [r3, #-2308]! @ 0xfffff6fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 49f28 <__cxa_atexit@plt+0x3d028> │ │ │ │ @@ -62469,21 +62469,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - streq r2, [r3, #-2400]! @ 0xfffff6a0 │ │ │ │ + streq r1, [r3, #-2408]! @ 0xfffff698 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -62531,15 +62531,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r2, [r3, #-1948]! @ 0xfffff864 │ │ │ │ + streq r1, [r3, #-1956]! @ 0xfffff85c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4a064 <__cxa_atexit@plt+0x3d164> │ │ │ │ @@ -62555,15 +62555,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4a07c <__cxa_atexit@plt+0x3d17c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq pc, [fp], #1272 @ 0x4f8 @ │ │ │ │ + strbteq lr, [fp], #1272 @ 0x4f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4a180 <__cxa_atexit@plt+0x3d280> │ │ │ │ @@ -62619,37 +62619,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 4a194 <__cxa_atexit@plt+0x3d294> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r2, [r3, #-1788]! @ 0xfffff904 │ │ │ │ + streq r1, [r3, #-1796]! @ 0xfffff8fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4a1cc <__cxa_atexit@plt+0x3d2cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4a1d4 <__cxa_atexit@plt+0x3d2d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r2, [r3, #-1248]! @ 0xfffffb20 │ │ │ │ + streq r1, [r3, #-1256]! @ 0xfffffb18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -62714,15 +62714,15 @@ │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r2, [r3, #-1508]! @ 0xfffffa1c │ │ │ │ + streq r1, [r3, #-1516]! @ 0xfffffa14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4a358 <__cxa_atexit@plt+0x3d458> │ │ │ │ ldr lr, [pc, #72] @ 4a364 <__cxa_atexit@plt+0x3d464> │ │ │ │ @@ -62742,15 +62742,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r2, [r3, #-880]! @ 0xfffffc90 │ │ │ │ + streq r1, [r3, #-888]! @ 0xfffffc88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4a4ac <__cxa_atexit@plt+0x3d5ac> │ │ │ │ @@ -62822,21 +62822,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - streq r2, [r3, #-988]! @ 0xfffffc24 │ │ │ │ + streq r1, [r3, #-996]! @ 0xfffffc1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -62884,15 +62884,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r2, [r3, #-536]! @ 0xfffffde8 │ │ │ │ + streq r1, [r3, #-544]! @ 0xfffffde0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4a5e8 <__cxa_atexit@plt+0x3d6e8> │ │ │ │ @@ -62908,15 +62908,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4a600 <__cxa_atexit@plt+0x3d700> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq lr, [fp], #3960 @ 0xf78 │ │ │ │ + strbteq sp, [fp], #3960 @ 0xf78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4a704 <__cxa_atexit@plt+0x3d804> │ │ │ │ @@ -62972,37 +62972,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 4a718 <__cxa_atexit@plt+0x3d818> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r2, [r3, #-376]! @ 0xfffffe88 │ │ │ │ + streq r1, [r3, #-384]! @ 0xfffffe80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4a750 <__cxa_atexit@plt+0x3d850> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4a758 <__cxa_atexit@plt+0x3d858> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r1, [r3, #-3932]! @ 0xfffff0a4 │ │ │ │ + streq r0, [r3, #-3940]! @ 0xfffff09c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -63064,15 +63064,15 @@ │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r2, [r3, #-108]! @ 0xffffff94 │ │ │ │ + streq r1, [r3, #-116]! @ 0xffffff8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4a8d0 <__cxa_atexit@plt+0x3d9d0> │ │ │ │ ldr lr, [pc, #72] @ 4a8dc <__cxa_atexit@plt+0x3d9dc> │ │ │ │ @@ -63092,15 +63092,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r1, [r3, #-3576]! @ 0xfffff208 │ │ │ │ + streq r0, [r3, #-3584]! @ 0xfffff200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4aa20 <__cxa_atexit@plt+0x3db20> │ │ │ │ @@ -63171,21 +63171,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - streq r1, [r3, #-3688]! @ 0xfffff198 │ │ │ │ + streq r0, [r3, #-3696]! @ 0xfffff190 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -63233,15 +63233,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r1, [r3, #-3236]! @ 0xfffff35c │ │ │ │ + streq r0, [r3, #-3244]! @ 0xfffff354 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4ab5c <__cxa_atexit@plt+0x3dc5c> │ │ │ │ @@ -63257,15 +63257,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4ab74 <__cxa_atexit@plt+0x3dc74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq lr, [fp], #2568 @ 0xa08 │ │ │ │ + strbteq sp, [fp], #2568 @ 0xa08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4ac78 <__cxa_atexit@plt+0x3dd78> │ │ │ │ @@ -63321,37 +63321,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 4ac8c <__cxa_atexit@plt+0x3dd8c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r1, [r3, #-3076]! @ 0xfffff3fc │ │ │ │ + streq r0, [r3, #-3084]! @ 0xfffff3f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4acc4 <__cxa_atexit@plt+0x3ddc4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4accc <__cxa_atexit@plt+0x3ddcc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r1, [r3, #-2536]! @ 0xfffff618 │ │ │ │ + streq r0, [r3, #-2544]! @ 0xfffff610 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -63419,15 +63419,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r1, [r3, #-2836]! @ 0xfffff4ec │ │ │ │ + streq r0, [r3, #-2844]! @ 0xfffff4e4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4ae5c <__cxa_atexit@plt+0x3df5c> │ │ │ │ ldr lr, [pc, #72] @ 4ae68 <__cxa_atexit@plt+0x3df68> │ │ │ │ @@ -63447,15 +63447,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r1, [r3, #-2156]! @ 0xfffff794 │ │ │ │ + streq r0, [r3, #-2164]! @ 0xfffff78c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4afa4 <__cxa_atexit@plt+0x3e0a4> │ │ │ │ @@ -63524,21 +63524,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - streq r1, [r3, #-2276]! @ 0xfffff71c │ │ │ │ + streq r0, [r3, #-2284]! @ 0xfffff714 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -63586,15 +63586,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r1, [r3, #-1824]! @ 0xfffff8e0 │ │ │ │ + streq r0, [r3, #-1832]! @ 0xfffff8d8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4b0e0 <__cxa_atexit@plt+0x3e1e0> │ │ │ │ @@ -63610,15 +63610,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4b0f8 <__cxa_atexit@plt+0x3e1f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq lr, [fp], #1160 @ 0x488 │ │ │ │ + strbteq sp, [fp], #1160 @ 0x488 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4b1fc <__cxa_atexit@plt+0x3e2fc> │ │ │ │ @@ -63674,37 +63674,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 4b210 <__cxa_atexit@plt+0x3e310> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r1, [r3, #-1664]! @ 0xfffff980 │ │ │ │ + streq r0, [r3, #-1672]! @ 0xfffff978 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b248 <__cxa_atexit@plt+0x3e348> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4b250 <__cxa_atexit@plt+0x3e350> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r1, [r3, #-1124]! @ 0xfffffb9c │ │ │ │ + streq r0, [r3, #-1132]! @ 0xfffffb94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -63771,15 +63771,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r1, [r3, #-1424]! @ 0xfffffa70 │ │ │ │ + streq r0, [r3, #-1432]! @ 0xfffffa68 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4b3dc <__cxa_atexit@plt+0x3e4dc> │ │ │ │ ldr lr, [pc, #72] @ 4b3e8 <__cxa_atexit@plt+0x3e4e8> │ │ │ │ @@ -63799,15 +63799,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r1, [r3, #-748]! @ 0xfffffd14 │ │ │ │ + streq r0, [r3, #-756]! @ 0xfffffd0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4b538 <__cxa_atexit@plt+0x3e638> │ │ │ │ @@ -63881,21 +63881,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - streq r1, [r3, #-848]! @ 0xfffffcb0 │ │ │ │ + streq r0, [r3, #-856]! @ 0xfffffca8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -63943,15 +63943,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r1, [r3, #-396]! @ 0xfffffe74 │ │ │ │ + streq r0, [r3, #-404]! @ 0xfffffe6c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4b674 <__cxa_atexit@plt+0x3e774> │ │ │ │ @@ -63967,15 +63967,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4b68c <__cxa_atexit@plt+0x3e78c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sp, [fp], #3832 @ 0xef8 │ │ │ │ + strbteq ip, [fp], #3832 @ 0xef8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4b790 <__cxa_atexit@plt+0x3e890> │ │ │ │ @@ -64031,37 +64031,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 4b7a4 <__cxa_atexit@plt+0x3e8a4> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r1, [r3, #-236]! @ 0xffffff14 │ │ │ │ + streq r0, [r3, #-244]! @ 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b7dc <__cxa_atexit@plt+0x3e8dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4b7e4 <__cxa_atexit@plt+0x3e8e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r0, [r3, #-3792]! @ 0xfffff130 │ │ │ │ + streq pc, [r2, #-3800]! @ 0xfffff128 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -64127,15 +64127,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r1, [r3, #-0]! │ │ │ │ + streq r0, [r3, #-8]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4b96c <__cxa_atexit@plt+0x3ea6c> │ │ │ │ ldr lr, [pc, #72] @ 4b978 <__cxa_atexit@plt+0x3ea78> │ │ │ │ @@ -64155,15 +64155,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r0, [r3, #-3420]! @ 0xfffff2a4 │ │ │ │ + streq pc, [r2, #-3428]! @ 0xfffff29c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4bac0 <__cxa_atexit@plt+0x3ebc0> │ │ │ │ @@ -64235,21 +64235,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - streq r0, [r3, #-3528]! @ 0xfffff238 │ │ │ │ + streq pc, [r2, #-3536]! @ 0xfffff230 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -64297,15 +64297,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r0, [r3, #-3076]! @ 0xfffff3fc │ │ │ │ + streq pc, [r2, #-3084]! @ 0xfffff3f4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4bbfc <__cxa_atexit@plt+0x3ecfc> │ │ │ │ @@ -64321,15 +64321,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4bc14 <__cxa_atexit@plt+0x3ed14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sp, [fp], #2420 @ 0x974 │ │ │ │ + strbteq ip, [fp], #2420 @ 0x974 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4bd18 <__cxa_atexit@plt+0x3ee18> │ │ │ │ @@ -64385,37 +64385,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 4bd2c <__cxa_atexit@plt+0x3ee2c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r0, [r3, #-2916]! @ 0xfffff49c │ │ │ │ + streq pc, [r2, #-2924]! @ 0xfffff494 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4bd64 <__cxa_atexit@plt+0x3ee64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4bd6c <__cxa_atexit@plt+0x3ee6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r0, [r3, #-2376]! @ 0xfffff6b8 │ │ │ │ + streq pc, [r2, #-2384]! @ 0xfffff6b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -64482,15 +64482,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r0, [r3, #-2680]! @ 0xfffff588 │ │ │ │ + streq pc, [r2, #-2688]! @ 0xfffff580 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4bef8 <__cxa_atexit@plt+0x3eff8> │ │ │ │ ldr lr, [pc, #72] @ 4bf04 <__cxa_atexit@plt+0x3f004> │ │ │ │ @@ -64510,15 +64510,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r0, [r3, #-2000]! @ 0xfffff830 │ │ │ │ + streq pc, [r2, #-2008]! @ 0xfffff828 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4c04c <__cxa_atexit@plt+0x3f14c> │ │ │ │ @@ -64590,21 +64590,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - streq r0, [r3, #-2108]! @ 0xfffff7c4 │ │ │ │ + streq pc, [r2, #-2116]! @ 0xfffff7bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -64652,15 +64652,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r0, [r3, #-1656]! @ 0xfffff988 │ │ │ │ + streq pc, [r2, #-1664]! @ 0xfffff980 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4c188 <__cxa_atexit@plt+0x3f288> │ │ │ │ @@ -64676,15 +64676,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4c1a0 <__cxa_atexit@plt+0x3f2a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sp, [fp], #1004 @ 0x3ec │ │ │ │ + strbteq ip, [fp], #1004 @ 0x3ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4c2a4 <__cxa_atexit@plt+0x3f3a4> │ │ │ │ @@ -64740,37 +64740,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 4c2b8 <__cxa_atexit@plt+0x3f3b8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r0, [r3, #-1496]! @ 0xfffffa28 │ │ │ │ + streq pc, [r2, #-1504]! @ 0xfffffa20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c2f0 <__cxa_atexit@plt+0x3f3f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4c2f8 <__cxa_atexit@plt+0x3f3f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r0, [r3, #-956]! @ 0xfffffc44 │ │ │ │ + streq pc, [r2, #-964]! @ 0xfffffc3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -64837,15 +64837,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r0, [r3, #-1256]! @ 0xfffffb18 │ │ │ │ + streq pc, [r2, #-1264]! @ 0xfffffb10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4c484 <__cxa_atexit@plt+0x3f584> │ │ │ │ ldr lr, [pc, #72] @ 4c490 <__cxa_atexit@plt+0x3f590> │ │ │ │ @@ -64865,15 +64865,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r0, [r3, #-580]! @ 0xfffffdbc │ │ │ │ + streq pc, [r2, #-588]! @ 0xfffffdb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4c5d8 <__cxa_atexit@plt+0x3f6d8> │ │ │ │ @@ -64945,21 +64945,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #71 @ 0x47 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - streq r0, [r3, #-688]! @ 0xfffffd50 │ │ │ │ + streq pc, [r2, #-696]! @ 0xfffffd48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -65007,15 +65007,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq r0, [r3, #-236]! @ 0xffffff14 │ │ │ │ + streq pc, [r2, #-244]! @ 0xffffff0c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4c714 <__cxa_atexit@plt+0x3f814> │ │ │ │ @@ -65031,15 +65031,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4c72c <__cxa_atexit@plt+0x3f82c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq ip, [fp], #3684 @ 0xe64 │ │ │ │ + strbteq fp, [fp], #3684 @ 0xe64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4c830 <__cxa_atexit@plt+0x3f930> │ │ │ │ @@ -65095,42 +65095,42 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 4c844 <__cxa_atexit@plt+0x3f944> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - streq r0, [r3, #-76]! @ 0xffffffb4 │ │ │ │ + streq pc, [r2, #-84]! @ 0xffffffac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r8, r9 │ │ │ │ - b 400444 <__cxa_atexit@plt+0x3f3544> │ │ │ │ + b 3febcc <__cxa_atexit@plt+0x3f1ccc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c890 <__cxa_atexit@plt+0x3f990> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4c898 <__cxa_atexit@plt+0x3f998> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq pc, [r2, #-3612]! @ 0xfffff1e4 │ │ │ │ + streq lr, [r2, #-3620]! @ 0xfffff1dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -65173,15 +65173,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq pc, [r2, #-3664]! @ 0xfffff1b0 │ │ │ │ + streq lr, [r2, #-3672]! @ 0xfffff1a8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4c9ac <__cxa_atexit@plt+0x3faac> │ │ │ │ @@ -65197,15 +65197,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4c9c4 <__cxa_atexit@plt+0x3fac4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq ip, [fp], #3028 @ 0xbd4 │ │ │ │ + strbteq fp, [fp], #3028 @ 0xbd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -65257,22 +65257,22 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #51 @ 0x33 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r4, #72 @ 0x48 │ │ │ │ str r4, [r0, #828] @ 0x33c │ │ │ │ mov r4, r0 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - streq pc, [r2, #-3536]! @ 0xfffff230 │ │ │ │ + streq lr, [r2, #-3544]! @ 0xfffff228 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4cb48 <__cxa_atexit@plt+0x3fc48> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -65289,30 +65289,30 @@ │ │ │ │ bhi 4cb54 <__cxa_atexit@plt+0x3fc54> │ │ │ │ ldr r3, [pc, #72] @ 4cb6c <__cxa_atexit@plt+0x3fc6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 4cb38 <__cxa_atexit@plt+0x3fc38> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4cb70 <__cxa_atexit@plt+0x3fc70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq pc, [r2, #-2976]! @ 0xfffff460 │ │ │ │ - streq pc, [r2, #-3356]! @ 0xfffff2e4 │ │ │ │ + streq lr, [r2, #-2984]! @ 0xfffff458 │ │ │ │ + streq lr, [r2, #-3364]! @ 0xfffff2dc │ │ │ │ @ instruction: 0xfffe1d28 │ │ │ │ - strbteq r8, [fp], #3656 @ 0xe48 │ │ │ │ + strbteq r7, [fp], #3656 @ 0xe48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -65331,30 +65331,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4cbdc <__cxa_atexit@plt+0x3fcdc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - strbteq ip, [fp], #2492 @ 0x9bc │ │ │ │ + strbteq fp, [fp], #2492 @ 0x9bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4cc1c <__cxa_atexit@plt+0x3fd1c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 4cc2c <__cxa_atexit@plt+0x3fd2c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -65381,31 +65381,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq ip, [fp], #2304 @ 0x900 │ │ │ │ + strbteq fp, [fp], #2304 @ 0x900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4ccdc <__cxa_atexit@plt+0x3fddc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4cce4 <__cxa_atexit@plt+0x3fde4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq pc, [r2, #-2512]! @ 0xfffff630 │ │ │ │ + streq lr, [r2, #-2520]! @ 0xfffff628 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -65448,15 +65448,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq pc, [r2, #-2564]! @ 0xfffff5fc │ │ │ │ + streq lr, [r2, #-2572]! @ 0xfffff5f4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4cdf8 <__cxa_atexit@plt+0x3fef8> │ │ │ │ @@ -65472,15 +65472,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4ce10 <__cxa_atexit@plt+0x3ff10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq ip, [fp], #1936 @ 0x790 │ │ │ │ + strbteq fp, [fp], #1936 @ 0x790 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4cf00 <__cxa_atexit@plt+0x40000> │ │ │ │ @@ -65531,21 +65531,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #51 @ 0x33 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - streq pc, [r2, #-2440]! @ 0xfffff678 │ │ │ │ + streq lr, [r2, #-2448]! @ 0xfffff670 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4cf8c <__cxa_atexit@plt+0x4008c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -65562,30 +65562,30 @@ │ │ │ │ bhi 4cf98 <__cxa_atexit@plt+0x40098> │ │ │ │ ldr r3, [pc, #72] @ 4cfb0 <__cxa_atexit@plt+0x400b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 4cf7c <__cxa_atexit@plt+0x4007c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4cfb4 <__cxa_atexit@plt+0x400b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq pc, [r2, #-1884]! @ 0xfffff8a4 │ │ │ │ - streq pc, [r2, #-2264]! @ 0xfffff728 │ │ │ │ + streq lr, [r2, #-1892]! @ 0xfffff89c │ │ │ │ + streq lr, [r2, #-2272]! @ 0xfffff720 │ │ │ │ @ instruction: 0xfffe18e4 │ │ │ │ - strbteq r8, [fp], #2564 @ 0xa04 │ │ │ │ + strbteq r7, [fp], #2564 @ 0xa04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -65604,30 +65604,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4d020 <__cxa_atexit@plt+0x40120> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbteq ip, [fp], #1408 @ 0x580 │ │ │ │ + strbteq fp, [fp], #1408 @ 0x580 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4d060 <__cxa_atexit@plt+0x40160> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 4d070 <__cxa_atexit@plt+0x40170> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -65654,31 +65654,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq ip, [fp], #1220 @ 0x4c4 │ │ │ │ + strbteq fp, [fp], #1220 @ 0x4c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4d120 <__cxa_atexit@plt+0x40220> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4d128 <__cxa_atexit@plt+0x40228> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq pc, [r2, #-1420]! @ 0xfffffa74 │ │ │ │ + streq lr, [r2, #-1428]! @ 0xfffffa6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -65724,15 +65724,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - streq pc, [r2, #-1460]! @ 0xfffffa4c │ │ │ │ + streq lr, [r2, #-1468]! @ 0xfffffa44 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4d248 <__cxa_atexit@plt+0x40348> │ │ │ │ @@ -65748,15 +65748,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4d260 <__cxa_atexit@plt+0x40360> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq ip, [fp], #840 @ 0x348 │ │ │ │ + strbteq fp, [fp], #840 @ 0x348 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -65807,22 +65807,22 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #51 @ 0x33 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r4, ip │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r4, #72 @ 0x48 │ │ │ │ str r4, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - streq pc, [r2, #-1336]! @ 0xfffffac8 │ │ │ │ + streq lr, [r2, #-1344]! @ 0xfffffac0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4d3e0 <__cxa_atexit@plt+0x404e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -65839,30 +65839,30 @@ │ │ │ │ bhi 4d3ec <__cxa_atexit@plt+0x404ec> │ │ │ │ ldr r3, [pc, #72] @ 4d404 <__cxa_atexit@plt+0x40504> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 4d3d0 <__cxa_atexit@plt+0x404d0> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4d408 <__cxa_atexit@plt+0x40508> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq pc, [r2, #-776]! @ 0xfffffcf8 │ │ │ │ - streq pc, [r2, #-1156]! @ 0xfffffb7c │ │ │ │ + streq lr, [r2, #-784]! @ 0xfffffcf0 │ │ │ │ + streq lr, [r2, #-1164]! @ 0xfffffb74 │ │ │ │ @ instruction: 0xfffe1490 │ │ │ │ - strbteq r8, [fp], #1456 @ 0x5b0 │ │ │ │ + strbteq r7, [fp], #1456 @ 0x5b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -65881,30 +65881,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4d474 <__cxa_atexit@plt+0x40574> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbteq ip, [fp], #308 @ 0x134 │ │ │ │ + strbteq fp, [fp], #308 @ 0x134 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4d4b4 <__cxa_atexit@plt+0x405b4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 4d4c4 <__cxa_atexit@plt+0x405c4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -65931,31 +65931,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq ip, [fp], #120 @ 0x78 │ │ │ │ + strbteq fp, [fp], #120 @ 0x78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4d574 <__cxa_atexit@plt+0x40674> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4d57c <__cxa_atexit@plt+0x4067c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq pc, [r2, #-312]! @ 0xfffffec8 │ │ │ │ + streq lr, [r2, #-320]! @ 0xfffffec0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -65999,15 +65999,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq pc, [r2, #-360]! @ 0xfffffe98 │ │ │ │ + streq lr, [r2, #-368]! @ 0xfffffe90 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4d694 <__cxa_atexit@plt+0x40794> │ │ │ │ @@ -66023,15 +66023,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4d6ac <__cxa_atexit@plt+0x407ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq fp, [fp], #3844 @ 0xf04 │ │ │ │ + strbteq sl, [fp], #3844 @ 0xf04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4d79c <__cxa_atexit@plt+0x4089c> │ │ │ │ @@ -66082,21 +66082,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #51 @ 0x33 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - streq pc, [r2, #-236]! @ 0xffffff14 │ │ │ │ + streq lr, [r2, #-244]! @ 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4d828 <__cxa_atexit@plt+0x40928> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -66113,30 +66113,30 @@ │ │ │ │ bhi 4d834 <__cxa_atexit@plt+0x40934> │ │ │ │ ldr r3, [pc, #72] @ 4d84c <__cxa_atexit@plt+0x4094c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 4d818 <__cxa_atexit@plt+0x40918> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4d850 <__cxa_atexit@plt+0x40950> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq lr, [r2, #-3776]! @ 0xfffff140 │ │ │ │ - streq pc, [r2, #-60]! @ 0xffffffc4 │ │ │ │ + streq sp, [r2, #-3784]! @ 0xfffff138 │ │ │ │ + streq lr, [r2, #-68]! @ 0xffffffbc │ │ │ │ @ instruction: 0xfffe1048 │ │ │ │ - strbteq r8, [fp], #360 @ 0x168 │ │ │ │ + strbteq r7, [fp], #360 @ 0x168 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -66155,30 +66155,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4d8bc <__cxa_atexit@plt+0x409bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbteq fp, [fp], #3316 @ 0xcf4 │ │ │ │ + strbteq sl, [fp], #3316 @ 0xcf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4d8fc <__cxa_atexit@plt+0x409fc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 4d90c <__cxa_atexit@plt+0x40a0c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -66205,31 +66205,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq fp, [fp], #3128 @ 0xc38 │ │ │ │ + strbteq sl, [fp], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4d9bc <__cxa_atexit@plt+0x40abc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4d9c4 <__cxa_atexit@plt+0x40ac4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq lr, [r2, #-3312]! @ 0xfffff310 │ │ │ │ + streq sp, [r2, #-3320]! @ 0xfffff308 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -66278,15 +66278,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq lr, [r2, #-3344]! @ 0xfffff2f0 │ │ │ │ + streq sp, [r2, #-3352]! @ 0xfffff2e8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4daf0 <__cxa_atexit@plt+0x40bf0> │ │ │ │ @@ -66302,15 +66302,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4db08 <__cxa_atexit@plt+0x40c08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq fp, [fp], #2736 @ 0xab0 │ │ │ │ + strbteq sl, [fp], #2736 @ 0xab0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4dc04 <__cxa_atexit@plt+0x40d04> │ │ │ │ @@ -66364,21 +66364,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #51 @ 0x33 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - streq lr, [r2, #-3204]! @ 0xfffff37c │ │ │ │ + streq sp, [r2, #-3212]! @ 0xfffff374 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4dc90 <__cxa_atexit@plt+0x40d90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -66395,30 +66395,30 @@ │ │ │ │ bhi 4dc9c <__cxa_atexit@plt+0x40d9c> │ │ │ │ ldr r3, [pc, #72] @ 4dcb4 <__cxa_atexit@plt+0x40db4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 4dc80 <__cxa_atexit@plt+0x40d80> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4dcb8 <__cxa_atexit@plt+0x40db8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq lr, [r2, #-2648]! @ 0xfffff5a8 │ │ │ │ - streq lr, [r2, #-3028]! @ 0xfffff42c │ │ │ │ + streq sp, [r2, #-2656]! @ 0xfffff5a0 │ │ │ │ + streq sp, [r2, #-3036]! @ 0xfffff424 │ │ │ │ @ instruction: 0xfffe0be0 │ │ │ │ - strbteq r7, [fp], #3328 @ 0xd00 │ │ │ │ + strbteq r6, [fp], #3328 @ 0xd00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -66437,30 +66437,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4dd24 <__cxa_atexit@plt+0x40e24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - strbteq fp, [fp], #2196 @ 0x894 │ │ │ │ + strbteq sl, [fp], #2196 @ 0x894 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4dd64 <__cxa_atexit@plt+0x40e64> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 4dd74 <__cxa_atexit@plt+0x40e74> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -66487,31 +66487,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq fp, [fp], #2008 @ 0x7d8 │ │ │ │ + strbteq sl, [fp], #2008 @ 0x7d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4de24 <__cxa_atexit@plt+0x40f24> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4de2c <__cxa_atexit@plt+0x40f2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq lr, [r2, #-2184]! @ 0xfffff778 │ │ │ │ + streq sp, [r2, #-2192]! @ 0xfffff770 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -66559,15 +66559,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - streq lr, [r2, #-2220]! @ 0xfffff754 │ │ │ │ + streq sp, [r2, #-2228]! @ 0xfffff74c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4df54 <__cxa_atexit@plt+0x41054> │ │ │ │ @@ -66583,15 +66583,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4df6c <__cxa_atexit@plt+0x4106c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq fp, [fp], #1620 @ 0x654 │ │ │ │ + strbteq sl, [fp], #1620 @ 0x654 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e05c <__cxa_atexit@plt+0x4115c> │ │ │ │ @@ -66642,21 +66642,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #51 @ 0x33 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - streq lr, [r2, #-2092]! @ 0xfffff7d4 │ │ │ │ + streq sp, [r2, #-2100]! @ 0xfffff7cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4e0e8 <__cxa_atexit@plt+0x411e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -66673,30 +66673,30 @@ │ │ │ │ bhi 4e0f4 <__cxa_atexit@plt+0x411f4> │ │ │ │ ldr r3, [pc, #72] @ 4e10c <__cxa_atexit@plt+0x4120c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 4e0d8 <__cxa_atexit@plt+0x411d8> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4e110 <__cxa_atexit@plt+0x41210> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq lr, [r2, #-1536]! @ 0xfffffa00 │ │ │ │ - streq lr, [r2, #-1916]! @ 0xfffff884 │ │ │ │ + streq sp, [r2, #-1544]! @ 0xfffff9f8 │ │ │ │ + streq sp, [r2, #-1924]! @ 0xfffff87c │ │ │ │ @ instruction: 0xfffe0788 │ │ │ │ - strbteq r7, [fp], #2216 @ 0x8a8 │ │ │ │ + strbteq r6, [fp], #2216 @ 0x8a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -66715,30 +66715,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4e17c <__cxa_atexit@plt+0x4127c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbteq fp, [fp], #1092 @ 0x444 │ │ │ │ + strbteq sl, [fp], #1092 @ 0x444 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e1bc <__cxa_atexit@plt+0x412bc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 4e1cc <__cxa_atexit@plt+0x412cc> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -66765,31 +66765,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq fp, [fp], #992 @ 0x3e0 │ │ │ │ + strbteq sl, [fp], #992 @ 0x3e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4e27c <__cxa_atexit@plt+0x4137c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4e284 <__cxa_atexit@plt+0x41384> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq lr, [r2, #-1072]! @ 0xfffffbd0 │ │ │ │ + streq sp, [r2, #-1080]! @ 0xfffffbc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -66833,15 +66833,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq lr, [r2, #-1120]! @ 0xfffffba0 │ │ │ │ + streq sp, [r2, #-1128]! @ 0xfffffb98 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4e39c <__cxa_atexit@plt+0x4149c> │ │ │ │ @@ -66857,15 +66857,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4e3b4 <__cxa_atexit@plt+0x414b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq fp, [fp], #620 @ 0x26c │ │ │ │ + strbteq sl, [fp], #620 @ 0x26c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -66918,22 +66918,22 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #51 @ 0x33 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r4, #72 @ 0x48 │ │ │ │ str r4, [r0, #828] @ 0x33c │ │ │ │ mov r4, r0 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - streq lr, [r2, #-988]! @ 0xfffffc24 │ │ │ │ + streq sp, [r2, #-996]! @ 0xfffffc1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4e53c <__cxa_atexit@plt+0x4163c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -66950,30 +66950,30 @@ │ │ │ │ bhi 4e548 <__cxa_atexit@plt+0x41648> │ │ │ │ ldr r3, [pc, #72] @ 4e560 <__cxa_atexit@plt+0x41660> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 4e52c <__cxa_atexit@plt+0x4162c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4e564 <__cxa_atexit@plt+0x41664> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq lr, [r2, #-428]! @ 0xfffffe54 │ │ │ │ - streq lr, [r2, #-808]! @ 0xfffffcd8 │ │ │ │ + streq sp, [r2, #-436]! @ 0xfffffe4c │ │ │ │ + streq sp, [r2, #-816]! @ 0xfffffcd0 │ │ │ │ @ instruction: 0xfffe0334 │ │ │ │ - strbteq r7, [fp], #1108 @ 0x454 │ │ │ │ + strbteq r6, [fp], #1108 @ 0x454 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -66992,30 +66992,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4e5d0 <__cxa_atexit@plt+0x416d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - strbteq fp, [fp], #80 @ 0x50 │ │ │ │ + strbteq sl, [fp], #80 @ 0x50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e610 <__cxa_atexit@plt+0x41710> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 4e620 <__cxa_atexit@plt+0x41720> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -67042,31 +67042,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq sl, [fp], #3988 @ 0xf94 │ │ │ │ + strbteq r9, [fp], #3988 @ 0xf94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4e6d0 <__cxa_atexit@plt+0x417d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4e6d8 <__cxa_atexit@plt+0x417d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq sp, [r2, #-4060]! @ 0xfffff024 │ │ │ │ + streq ip, [r2, #-4068]! @ 0xfffff01c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -67115,15 +67115,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - streq sp, [r2, #-4092]! @ 0xfffff004 │ │ │ │ + streq sp, [r2, #-4]! │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4e804 <__cxa_atexit@plt+0x41904> │ │ │ │ @@ -67139,15 +67139,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4e81c <__cxa_atexit@plt+0x4191c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sl, [fp], #3596 @ 0xe0c │ │ │ │ + strbteq r9, [fp], #3596 @ 0xe0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e90c <__cxa_atexit@plt+0x41a0c> │ │ │ │ @@ -67198,21 +67198,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #51 @ 0x33 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - streq sp, [r2, #-3964]! @ 0xfffff084 │ │ │ │ + streq ip, [r2, #-3972]! @ 0xfffff07c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4e998 <__cxa_atexit@plt+0x41a98> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -67229,30 +67229,30 @@ │ │ │ │ bhi 4e9a4 <__cxa_atexit@plt+0x41aa4> │ │ │ │ ldr r3, [pc, #72] @ 4e9bc <__cxa_atexit@plt+0x41abc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 4e988 <__cxa_atexit@plt+0x41a88> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4e9c0 <__cxa_atexit@plt+0x41ac0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq sp, [r2, #-3408]! @ 0xfffff2b0 │ │ │ │ - streq sp, [r2, #-3788]! @ 0xfffff134 │ │ │ │ + streq ip, [r2, #-3416]! @ 0xfffff2a8 │ │ │ │ + streq ip, [r2, #-3796]! @ 0xfffff12c │ │ │ │ @ instruction: 0xfffdfed8 │ │ │ │ - strbteq r6, [fp], #4088 @ 0xff8 │ │ │ │ + strbteq r5, [fp], #4088 @ 0xff8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -67271,30 +67271,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4ea2c <__cxa_atexit@plt+0x41b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbteq sl, [fp], #3068 @ 0xbfc │ │ │ │ + strbteq r9, [fp], #3068 @ 0xbfc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4ea6c <__cxa_atexit@plt+0x41b6c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 4ea7c <__cxa_atexit@plt+0x41b7c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -67321,31 +67321,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq sl, [fp], #2880 @ 0xb40 │ │ │ │ + strbteq r9, [fp], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4eb2c <__cxa_atexit@plt+0x41c2c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4eb34 <__cxa_atexit@plt+0x41c34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq sp, [r2, #-2944]! @ 0xfffff480 │ │ │ │ + streq ip, [r2, #-2952]! @ 0xfffff478 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -67394,15 +67394,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - streq sp, [r2, #-2976]! @ 0xfffff460 │ │ │ │ + streq ip, [r2, #-2984]! @ 0xfffff458 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4ec60 <__cxa_atexit@plt+0x41d60> │ │ │ │ @@ -67418,15 +67418,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4ec78 <__cxa_atexit@plt+0x41d78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sl, [fp], #2488 @ 0x9b8 │ │ │ │ + strbteq r9, [fp], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4ed68 <__cxa_atexit@plt+0x41e68> │ │ │ │ @@ -67477,21 +67477,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #51 @ 0x33 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - streq sp, [r2, #-2848]! @ 0xfffff4e0 │ │ │ │ + streq ip, [r2, #-2856]! @ 0xfffff4d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4edf4 <__cxa_atexit@plt+0x41ef4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -67508,30 +67508,30 @@ │ │ │ │ bhi 4ee00 <__cxa_atexit@plt+0x41f00> │ │ │ │ ldr r3, [pc, #72] @ 4ee18 <__cxa_atexit@plt+0x41f18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 4ede4 <__cxa_atexit@plt+0x41ee4> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4ee1c <__cxa_atexit@plt+0x41f1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq sp, [r2, #-2292]! @ 0xfffff70c │ │ │ │ - streq sp, [r2, #-2672]! @ 0xfffff590 │ │ │ │ + streq ip, [r2, #-2300]! @ 0xfffff704 │ │ │ │ + streq ip, [r2, #-2680]! @ 0xfffff588 │ │ │ │ @ instruction: 0xfffdfa7c │ │ │ │ - strbteq r6, [fp], #2972 @ 0xb9c │ │ │ │ + strbteq r5, [fp], #2972 @ 0xb9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -67550,30 +67550,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4ee88 <__cxa_atexit@plt+0x41f88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbteq sl, [fp], #1960 @ 0x7a8 │ │ │ │ + strbteq r9, [fp], #1960 @ 0x7a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4eec8 <__cxa_atexit@plt+0x41fc8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 4eed8 <__cxa_atexit@plt+0x41fd8> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -67600,31 +67600,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq sl, [fp], #1772 @ 0x6ec │ │ │ │ + strbteq r9, [fp], #1772 @ 0x6ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4ef88 <__cxa_atexit@plt+0x42088> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4ef90 <__cxa_atexit@plt+0x42090> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq sp, [r2, #-1828]! @ 0xfffff8dc │ │ │ │ + streq ip, [r2, #-1836]! @ 0xfffff8d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -67667,15 +67667,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq sp, [r2, #-1880]! @ 0xfffff8a8 │ │ │ │ + streq ip, [r2, #-1888]! @ 0xfffff8a0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4f0a4 <__cxa_atexit@plt+0x421a4> │ │ │ │ @@ -67691,15 +67691,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4f0bc <__cxa_atexit@plt+0x421bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sl, [fp], #1404 @ 0x57c │ │ │ │ + strbteq r9, [fp], #1404 @ 0x57c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f1b4 <__cxa_atexit@plt+0x422b4> │ │ │ │ @@ -67752,21 +67752,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #51 @ 0x33 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - streq sp, [r2, #-1748]! @ 0xfffff92c │ │ │ │ + streq ip, [r2, #-1756]! @ 0xfffff924 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4f240 <__cxa_atexit@plt+0x42340> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -67783,30 +67783,30 @@ │ │ │ │ bhi 4f24c <__cxa_atexit@plt+0x4234c> │ │ │ │ ldr r3, [pc, #72] @ 4f264 <__cxa_atexit@plt+0x42364> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 4f230 <__cxa_atexit@plt+0x42330> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4f268 <__cxa_atexit@plt+0x42368> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq sp, [r2, #-1192]! @ 0xfffffb58 │ │ │ │ - streq sp, [r2, #-1572]! @ 0xfffff9dc │ │ │ │ + streq ip, [r2, #-1200]! @ 0xfffffb50 │ │ │ │ + streq ip, [r2, #-1580]! @ 0xfffff9d4 │ │ │ │ @ instruction: 0xfffdf630 │ │ │ │ - strbteq r6, [fp], #1872 @ 0x750 │ │ │ │ + strbteq r5, [fp], #1872 @ 0x750 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -67825,30 +67825,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4f2d4 <__cxa_atexit@plt+0x423d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - strbteq sl, [fp], #868 @ 0x364 │ │ │ │ + strbteq r9, [fp], #868 @ 0x364 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f314 <__cxa_atexit@plt+0x42414> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 4f324 <__cxa_atexit@plt+0x42424> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -67875,31 +67875,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq sl, [fp], #680 @ 0x2a8 │ │ │ │ + strbteq r9, [fp], #680 @ 0x2a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4f3d4 <__cxa_atexit@plt+0x424d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4f3dc <__cxa_atexit@plt+0x424dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq sp, [r2, #-728]! @ 0xfffffd28 │ │ │ │ + streq ip, [r2, #-736]! @ 0xfffffd20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -67941,15 +67941,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq sp, [r2, #-784]! @ 0xfffffcf0 │ │ │ │ + streq ip, [r2, #-792]! @ 0xfffffce8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4f4ec <__cxa_atexit@plt+0x425ec> │ │ │ │ @@ -67965,15 +67965,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4f504 <__cxa_atexit@plt+0x42604> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sl, [fp], #316 @ 0x13c │ │ │ │ + strbteq r9, [fp], #316 @ 0x13c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -68025,22 +68025,22 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #51 @ 0x33 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r4, #72 @ 0x48 │ │ │ │ str r4, [r0, #828] @ 0x33c │ │ │ │ mov r4, r0 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - streq sp, [r2, #-656]! @ 0xfffffd70 │ │ │ │ + streq ip, [r2, #-664]! @ 0xfffffd68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4f688 <__cxa_atexit@plt+0x42788> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -68057,30 +68057,30 @@ │ │ │ │ bhi 4f694 <__cxa_atexit@plt+0x42794> │ │ │ │ ldr r3, [pc, #72] @ 4f6ac <__cxa_atexit@plt+0x427ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 4f678 <__cxa_atexit@plt+0x42778> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4f6b0 <__cxa_atexit@plt+0x427b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq sp, [r2, #-96]! @ 0xffffffa0 │ │ │ │ - streq sp, [r2, #-476]! @ 0xfffffe24 │ │ │ │ + streq ip, [r2, #-104]! @ 0xffffff98 │ │ │ │ + streq ip, [r2, #-484]! @ 0xfffffe1c │ │ │ │ @ instruction: 0xfffdf1e8 │ │ │ │ - strbteq r6, [fp], #776 @ 0x308 │ │ │ │ + strbteq r5, [fp], #776 @ 0x308 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -68099,30 +68099,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4f71c <__cxa_atexit@plt+0x4281c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - strbteq r9, [fp], #3876 @ 0xf24 │ │ │ │ + strbteq r8, [fp], #3876 @ 0xf24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f75c <__cxa_atexit@plt+0x4285c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 4f76c <__cxa_atexit@plt+0x4286c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -68149,31 +68149,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq r9, [fp], #3688 @ 0xe68 │ │ │ │ + strbteq r8, [fp], #3688 @ 0xe68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4f81c <__cxa_atexit@plt+0x4291c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4f824 <__cxa_atexit@plt+0x42924> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq ip, [r2, #-3728]! @ 0xfffff170 │ │ │ │ + streq fp, [r2, #-3736]! @ 0xfffff168 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -68221,15 +68221,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - streq ip, [r2, #-3760]! @ 0xfffff150 │ │ │ │ + streq fp, [r2, #-3768]! @ 0xfffff148 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4f94c <__cxa_atexit@plt+0x42a4c> │ │ │ │ @@ -68245,15 +68245,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4f964 <__cxa_atexit@plt+0x42a64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r9, [fp], #3300 @ 0xce4 │ │ │ │ + strbteq r8, [fp], #3300 @ 0xce4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -68304,22 +68304,22 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #51 @ 0x33 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r4, ip │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r4, #72 @ 0x48 │ │ │ │ str r4, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - streq ip, [r2, #-3636]! @ 0xfffff1cc │ │ │ │ + streq fp, [r2, #-3644]! @ 0xfffff1c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4fae4 <__cxa_atexit@plt+0x42be4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -68336,30 +68336,30 @@ │ │ │ │ bhi 4faf0 <__cxa_atexit@plt+0x42bf0> │ │ │ │ ldr r3, [pc, #72] @ 4fb08 <__cxa_atexit@plt+0x42c08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 4fad4 <__cxa_atexit@plt+0x42bd4> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4fb0c <__cxa_atexit@plt+0x42c0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq ip, [r2, #-3076]! @ 0xfffff3fc │ │ │ │ - streq ip, [r2, #-3456]! @ 0xfffff280 │ │ │ │ + streq fp, [r2, #-3084]! @ 0xfffff3f4 │ │ │ │ + streq fp, [r2, #-3464]! @ 0xfffff278 │ │ │ │ @ instruction: 0xfffded8c │ │ │ │ - strbteq r5, [fp], #3756 @ 0xeac │ │ │ │ + strbteq r4, [fp], #3756 @ 0xeac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -68378,30 +68378,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4fb78 <__cxa_atexit@plt+0x42c78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbteq r9, [fp], #2768 @ 0xad0 │ │ │ │ + strbteq r8, [fp], #2768 @ 0xad0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4fbb8 <__cxa_atexit@plt+0x42cb8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 4fbc8 <__cxa_atexit@plt+0x42cc8> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -68428,31 +68428,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq r9, [fp], #2580 @ 0xa14 │ │ │ │ + strbteq r8, [fp], #2580 @ 0xa14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4fc78 <__cxa_atexit@plt+0x42d78> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4fc80 <__cxa_atexit@plt+0x42d80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq ip, [r2, #-2612]! @ 0xfffff5cc │ │ │ │ + streq fp, [r2, #-2620]! @ 0xfffff5c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -68499,15 +68499,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq ip, [r2, #-2652]! @ 0xfffff5a4 │ │ │ │ + streq fp, [r2, #-2660]! @ 0xfffff59c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4fda4 <__cxa_atexit@plt+0x42ea4> │ │ │ │ @@ -68523,15 +68523,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4fdbc <__cxa_atexit@plt+0x42ebc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r9, [fp], #2196 @ 0x894 │ │ │ │ + strbteq r8, [fp], #2196 @ 0x894 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4feac <__cxa_atexit@plt+0x42fac> │ │ │ │ @@ -68582,21 +68582,21 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #51 @ 0x33 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - streq ip, [r2, #-2524]! @ 0xfffff624 │ │ │ │ + streq fp, [r2, #-2532]! @ 0xfffff61c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4ff38 <__cxa_atexit@plt+0x43038> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -68613,30 +68613,30 @@ │ │ │ │ bhi 4ff44 <__cxa_atexit@plt+0x43044> │ │ │ │ ldr r3, [pc, #72] @ 4ff5c <__cxa_atexit@plt+0x4305c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 4ff28 <__cxa_atexit@plt+0x43028> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4ff60 <__cxa_atexit@plt+0x43060> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq ip, [r2, #-1968]! @ 0xfffff850 │ │ │ │ - streq ip, [r2, #-2348]! @ 0xfffff6d4 │ │ │ │ + streq fp, [r2, #-1976]! @ 0xfffff848 │ │ │ │ + streq fp, [r2, #-2356]! @ 0xfffff6cc │ │ │ │ @ instruction: 0xfffde938 │ │ │ │ - strbteq r5, [fp], #2648 @ 0xa58 │ │ │ │ + strbteq r4, [fp], #2648 @ 0xa58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -68655,30 +68655,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4ffcc <__cxa_atexit@plt+0x430cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbteq r9, [fp], #1668 @ 0x684 │ │ │ │ + strbteq r8, [fp], #1668 @ 0x684 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5000c <__cxa_atexit@plt+0x4310c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 5001c <__cxa_atexit@plt+0x4311c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -68705,31 +68705,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq r9, [fp], #1508 @ 0x5e4 │ │ │ │ + strbteq r8, [fp], #1508 @ 0x5e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 500cc <__cxa_atexit@plt+0x431cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 500d4 <__cxa_atexit@plt+0x431d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq ip, [r2, #-1504]! @ 0xfffffa20 │ │ │ │ + streq fp, [r2, #-1512]! @ 0xfffffa18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -68773,15 +68773,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq ip, [r2, #-1552]! @ 0xfffff9f0 │ │ │ │ + streq fp, [r2, #-1560]! @ 0xfffff9e8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 501ec <__cxa_atexit@plt+0x432ec> │ │ │ │ @@ -68797,15 +68797,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 50204 <__cxa_atexit@plt+0x43304> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r9, [fp], #1136 @ 0x470 │ │ │ │ + strbteq r8, [fp], #1136 @ 0x470 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -68858,22 +68858,22 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ sub r4, r6, #51 @ 0x33 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r4, #72 @ 0x48 │ │ │ │ str r4, [r0, #828] @ 0x33c │ │ │ │ mov r4, r0 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - streq ip, [r2, #-1420]! @ 0xfffffa74 │ │ │ │ + streq fp, [r2, #-1428]! @ 0xfffffa6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5038c <__cxa_atexit@plt+0x4348c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -68890,30 +68890,30 @@ │ │ │ │ bhi 50398 <__cxa_atexit@plt+0x43498> │ │ │ │ ldr r3, [pc, #72] @ 503b0 <__cxa_atexit@plt+0x434b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 5037c <__cxa_atexit@plt+0x4347c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 503b4 <__cxa_atexit@plt+0x434b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - streq ip, [r2, #-860]! @ 0xfffffca4 │ │ │ │ - streq ip, [r2, #-1240]! @ 0xfffffb28 │ │ │ │ + streq fp, [r2, #-868]! @ 0xfffffc9c │ │ │ │ + streq fp, [r2, #-1248]! @ 0xfffffb20 │ │ │ │ @ instruction: 0xfffde4e4 │ │ │ │ - strbteq r5, [fp], #1540 @ 0x604 │ │ │ │ + strbteq r4, [fp], #1540 @ 0x604 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -68932,30 +68932,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 50420 <__cxa_atexit@plt+0x43520> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - strbteq r9, [fp], #596 @ 0x254 │ │ │ │ + strbteq r8, [fp], #596 @ 0x254 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 50460 <__cxa_atexit@plt+0x43560> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 50470 <__cxa_atexit@plt+0x43570> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -68982,16 +68982,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq r9, [fp], #476 @ 0x1dc │ │ │ │ - strbteq r9, [fp], #440 @ 0x1b8 │ │ │ │ + strbteq r8, [fp], #476 @ 0x1dc │ │ │ │ + strbteq r8, [fp], #440 @ 0x1b8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 50590 <__cxa_atexit@plt+0x43690> │ │ │ │ ldr r3, [pc, #144] @ 505a0 <__cxa_atexit@plt+0x436a0> │ │ │ │ @@ -69030,17 +69030,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 505ac <__cxa_atexit@plt+0x436ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - streq ip, [r2, #-416]! @ 0xfffffe60 │ │ │ │ - strbteq r9, [fp], #292 @ 0x124 │ │ │ │ - strbteq r9, [fp], #260 @ 0x104 │ │ │ │ + streq fp, [r2, #-424]! @ 0xfffffe58 │ │ │ │ + strbteq r8, [fp], #292 @ 0x124 │ │ │ │ + strbteq r8, [fp], #260 @ 0x104 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 505e0 <__cxa_atexit@plt+0x436e0> │ │ │ │ ldr r7, [pc, #76] @ 5061c <__cxa_atexit@plt+0x4371c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -69059,16 +69059,16 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 50610 <__cxa_atexit@plt+0x43710> │ │ │ │ b 5062c <__cxa_atexit@plt+0x4372c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - streq ip, [r2, #-260]! @ 0xfffffefc │ │ │ │ - strbteq r9, [fp], #148 @ 0x94 │ │ │ │ + streq fp, [r2, #-268]! @ 0xfffffef4 │ │ │ │ + strbteq r8, [fp], #148 @ 0x94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ ldr lr, [r2, #4] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ and r0, r1, #3 │ │ │ │ @@ -69115,15 +69115,15 @@ │ │ │ │ ldr r2, [pc, #328] @ 50830 <__cxa_atexit@plt+0x43930> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r1, [r5, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r7, [pc, #324] @ 5084c <__cxa_atexit@plt+0x4394c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ ldr r7, [pc, #316] @ 50850 <__cxa_atexit@plt+0x43950> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #3 │ │ │ │ mov r5, r2 │ │ │ │ @@ -69200,55 +69200,55 @@ │ │ │ │ andeq r0, r0, ip, lsr #9 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - streq fp, [r2, #-4040]! @ 0xfffff038 │ │ │ │ - strbteq r8, [fp], #3668 @ 0xe54 │ │ │ │ + streq sl, [r2, #-4048]! @ 0xfffff030 │ │ │ │ + strbteq r7, [fp], #3668 @ 0xe54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 50884 <__cxa_atexit@plt+0x43984> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 40044c <__cxa_atexit@plt+0x3f354c> │ │ │ │ + b 3febd4 <__cxa_atexit@plt+0x3f1cd4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [fp], #3596 @ 0xe0c │ │ │ │ + strbteq r7, [fp], #3596 @ 0xe0c │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #28] @ 508d0 <__cxa_atexit@plt+0x439d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [pc, #16] @ 508d4 <__cxa_atexit@plt+0x439d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ add r8, r3, #3 │ │ │ │ - b 40044c <__cxa_atexit@plt+0x3f354c> │ │ │ │ + b 3febd4 <__cxa_atexit@plt+0x3f1cd4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - streq fp, [r2, #-3608]! @ 0xfffff1e8 │ │ │ │ + streq sl, [r2, #-3616]! @ 0xfffff1e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [fp], #3524 @ 0xdc4 │ │ │ │ + strbteq r7, [fp], #3524 @ 0xdc4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 5092c <__cxa_atexit@plt+0x43a2c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -69256,15 +69256,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 50924 <__cxa_atexit@plt+0x43a24> │ │ │ │ b 5093c <__cxa_atexit@plt+0x43a3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r8, [fp], #3460 @ 0xd84 │ │ │ │ + strbteq r7, [fp], #3460 @ 0xd84 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #164] @ 509f0 <__cxa_atexit@plt+0x43af0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -69288,15 +69288,15 @@ │ │ │ │ bne 509c0 <__cxa_atexit@plt+0x43ac0> │ │ │ │ ldr r2, [pc, #96] @ 50a00 <__cxa_atexit@plt+0x43b00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400454 <__cxa_atexit@plt+0x3f3554> │ │ │ │ + b 3febdc <__cxa_atexit@plt+0x3f1cdc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ bls 509d8 <__cxa_atexit@plt+0x43ad8> │ │ │ │ ldr r7, [pc, #40] @ 509f8 <__cxa_atexit@plt+0x43af8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -69309,15 +69309,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 504fc <__cxa_atexit@plt+0x435fc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - strbteq r8, [fp], #3248 @ 0xcb0 │ │ │ │ + strbteq r7, [fp], #3248 @ 0xcb0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #124] @ 50a94 <__cxa_atexit@plt+0x43b94> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ @@ -69330,15 +69330,15 @@ │ │ │ │ bne 50a64 <__cxa_atexit@plt+0x43b64> │ │ │ │ ldr r2, [pc, #88] @ 50aa0 <__cxa_atexit@plt+0x43ba0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 400454 <__cxa_atexit@plt+0x3f3554> │ │ │ │ + b 3febdc <__cxa_atexit@plt+0x3f1cdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ bls 50a7c <__cxa_atexit@plt+0x43b7c> │ │ │ │ ldr r7, [pc, #36] @ 50a98 <__cxa_atexit@plt+0x43b98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #20] │ │ │ │ @@ -69349,28 +69349,28 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 504fc <__cxa_atexit@plt+0x435fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbteq r8, [fp], #3088 @ 0xc10 │ │ │ │ + strbteq r7, [fp], #3088 @ 0xc10 │ │ │ │ andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #12]! │ │ │ │ cmp r1, r2 │ │ │ │ bne 50adc <__cxa_atexit@plt+0x43bdc> │ │ │ │ ldr r2, [pc, #68] @ 50b10 <__cxa_atexit@plt+0x43c10> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r3, #4] │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 400454 <__cxa_atexit@plt+0x3f3554> │ │ │ │ + b 3febdc <__cxa_atexit@plt+0x3f1cdc> │ │ │ │ ldr r8, [r3, #28] │ │ │ │ bls 50af8 <__cxa_atexit@plt+0x43bf8> │ │ │ │ ldr r7, [pc, #40] @ 50b14 <__cxa_atexit@plt+0x43c14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r3, #20] │ │ │ │ str r7, [r3, #12] │ │ │ │ b 504fc <__cxa_atexit@plt+0x435fc> │ │ │ │ @@ -69378,15 +69378,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r3, #24] │ │ │ │ str r7, [r3, #12] │ │ │ │ b 504fc <__cxa_atexit@plt+0x435fc> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - strbteq r8, [fp], #2972 @ 0xb9c │ │ │ │ + strbteq r7, [fp], #2972 @ 0xb9c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 50b50 <__cxa_atexit@plt+0x43c50> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ cmp r7, #3 │ │ │ │ @@ -69403,101 +69403,101 @@ │ │ │ │ ldr r7, [pc, #12] @ 50b74 <__cxa_atexit@plt+0x43c74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ b 504fc <__cxa_atexit@plt+0x435fc> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r8, [fp], #2860 @ 0xb2c │ │ │ │ + strbteq r7, [fp], #2860 @ 0xb2c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ 50ba8 <__cxa_atexit@plt+0x43ca8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ stm r5, {r2, r8} │ │ │ │ mov r8, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 40044c <__cxa_atexit@plt+0x3f354c> │ │ │ │ + b 3febd4 <__cxa_atexit@plt+0x3f1cd4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [fp], #2792 @ 0xae8 │ │ │ │ + strbteq r7, [fp], #2792 @ 0xae8 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #16] @ 50be8 <__cxa_atexit@plt+0x43ce8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldmdb r5, {r8, sl} │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 40044c <__cxa_atexit@plt+0x3f354c> │ │ │ │ + b 3febd4 <__cxa_atexit@plt+0x3f1cd4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [fp], #2724 @ 0xaa4 │ │ │ │ + strbteq r7, [fp], #2724 @ 0xaa4 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #16] @ 50c2c <__cxa_atexit@plt+0x43d2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldmdb r5, {r8, sl} │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 40044c <__cxa_atexit@plt+0x3f354c> │ │ │ │ + b 3febd4 <__cxa_atexit@plt+0x3f1cd4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [fp], #2656 @ 0xa60 │ │ │ │ + strbteq r7, [fp], #2656 @ 0xa60 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ 50c74 <__cxa_atexit@plt+0x43d74> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ stm r5, {r2, r8} │ │ │ │ mov r8, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 40044c <__cxa_atexit@plt+0x3f354c> │ │ │ │ + b 3febd4 <__cxa_atexit@plt+0x3f1cd4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [fp], #2588 @ 0xa1c │ │ │ │ + strbteq r7, [fp], #2588 @ 0xa1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 50cbc <__cxa_atexit@plt+0x43dbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 40044c <__cxa_atexit@plt+0x3f354c> │ │ │ │ + b 3febd4 <__cxa_atexit@plt+0x3f1cd4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [fp], #2528 @ 0x9e0 │ │ │ │ + strbteq r7, [fp], #2528 @ 0x9e0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #72] @ 50d38 <__cxa_atexit@plt+0x43e38> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -69510,45 +69510,45 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbteq r8, [fp], #2420 @ 0x974 │ │ │ │ + strbteq r7, [fp], #2420 @ 0x974 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #20] @ 50d70 <__cxa_atexit@plt+0x43e70> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r8, [fp], #2368 @ 0x940 │ │ │ │ + strbteq r7, [fp], #2368 @ 0x940 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 50d9c <__cxa_atexit@plt+0x43e9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r8, [fp], #2324 @ 0x914 │ │ │ │ + strbteq r7, [fp], #2324 @ 0x914 │ │ │ │ andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #12]! │ │ │ │ cmp r1, r2 │ │ │ │ bne 50de4 <__cxa_atexit@plt+0x43ee4> │ │ │ │ @@ -69556,32 +69556,32 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r3, #4] │ │ │ │ ldr r9, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r3, [pc, #64] @ 50e1c <__cxa_atexit@plt+0x43f1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40045c <__cxa_atexit@plt+0x3f355c> │ │ │ │ + b 3febe4 <__cxa_atexit@plt+0x3f1ce4> │ │ │ │ ldr r8, [r3, #28] │ │ │ │ bls 50e00 <__cxa_atexit@plt+0x43f00> │ │ │ │ ldr r7, [pc, #44] @ 50e20 <__cxa_atexit@plt+0x43f20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r3, #20] │ │ │ │ str r7, [r3, #12] │ │ │ │ b 504fc <__cxa_atexit@plt+0x435fc> │ │ │ │ ldr r7, [pc, #12] @ 50e14 <__cxa_atexit@plt+0x43f14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r3, #24] │ │ │ │ str r7, [r3, #12] │ │ │ │ b 504fc <__cxa_atexit@plt+0x435fc> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - streq fp, [r2, #-2724]! @ 0xfffff55c │ │ │ │ + streq sl, [r2, #-2732]! @ 0xfffff554 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - strbteq r8, [fp], #2192 @ 0x890 │ │ │ │ + strbteq r7, [fp], #2192 @ 0x890 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 50e5c <__cxa_atexit@plt+0x43f5c> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ cmp r7, #3 │ │ │ │ @@ -69598,93 +69598,93 @@ │ │ │ │ ldr r7, [pc, #12] @ 50e80 <__cxa_atexit@plt+0x43f80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ b 504fc <__cxa_atexit@plt+0x435fc> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r8, [fp], #2080 @ 0x820 │ │ │ │ + strbteq r7, [fp], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ 50eb4 <__cxa_atexit@plt+0x43fb4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ stm r5, {r2, r8} │ │ │ │ mov r8, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 40044c <__cxa_atexit@plt+0x3f354c> │ │ │ │ + b 3febd4 <__cxa_atexit@plt+0x3f1cd4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [fp], #2012 @ 0x7dc │ │ │ │ + strbteq r7, [fp], #2012 @ 0x7dc │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #16] @ 50ef4 <__cxa_atexit@plt+0x43ff4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldmdb r5, {r8, sl} │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 40044c <__cxa_atexit@plt+0x3f354c> │ │ │ │ + b 3febd4 <__cxa_atexit@plt+0x3f1cd4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [fp], #1944 @ 0x798 │ │ │ │ + strbteq r7, [fp], #1944 @ 0x798 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #16] @ 50f38 <__cxa_atexit@plt+0x44038> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldmdb r5, {r8, sl} │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 40044c <__cxa_atexit@plt+0x3f354c> │ │ │ │ + b 3febd4 <__cxa_atexit@plt+0x3f1cd4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [fp], #1876 @ 0x754 │ │ │ │ + strbteq r7, [fp], #1876 @ 0x754 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ 50f80 <__cxa_atexit@plt+0x44080> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ stm r5, {r2, r8} │ │ │ │ mov r8, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 40044c <__cxa_atexit@plt+0x3f354c> │ │ │ │ + b 3febd4 <__cxa_atexit@plt+0x3f1cd4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [fp], #1808 @ 0x710 │ │ │ │ + strbteq r7, [fp], #1808 @ 0x710 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #20] @ 50fc4 <__cxa_atexit@plt+0x440c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 40044c <__cxa_atexit@plt+0x3f354c> │ │ │ │ + b 3febd4 <__cxa_atexit@plt+0x3f1cd4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @@ -69696,18 +69696,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5101c <__cxa_atexit@plt+0x4411c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq fp, [r2, #-1688]! @ 0xfffff968 │ │ │ │ + streq sl, [r2, #-1696]! @ 0xfffff960 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -69844,15 +69844,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r1 │ │ │ │ - streq fp, [r2, #-1832]! @ 0xfffff8d8 │ │ │ │ + streq sl, [r2, #-1840]! @ 0xfffff8d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 512c0 <__cxa_atexit@plt+0x443c0> │ │ │ │ ldr lr, [pc, #72] @ 512cc <__cxa_atexit@plt+0x443cc> │ │ │ │ @@ -69872,15 +69872,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq fp, [r2, #-1032]! @ 0xfffffbf8 │ │ │ │ + streq sl, [r2, #-1040]! @ 0xfffffbf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #160 @ 0xa0 │ │ │ │ cmp r2, lr │ │ │ │ bcc 51530 <__cxa_atexit@plt+0x44630> │ │ │ │ mov r3, r6 │ │ │ │ @@ -70023,22 +70023,22 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r0, #160 @ 0xa0 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ - streq fp, [r2, #-860]! @ 0xfffffca4 │ │ │ │ + streq sl, [r2, #-868]! @ 0xfffffc9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70055,15 +70055,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq fp, [r2, #-752]! @ 0xfffffd10 │ │ │ │ + streq sl, [r2, #-760]! @ 0xfffffd08 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 51670 <__cxa_atexit@plt+0x44770> │ │ │ │ @@ -70101,29 +70101,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq fp, [r2, #-184]! @ 0xffffff48 │ │ │ │ + streq sl, [r2, #-192]! @ 0xffffff40 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - streq fp, [r2, #-592]! @ 0xfffffdb0 │ │ │ │ + streq sl, [r2, #-600]! @ 0xfffffda8 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70143,20 +70143,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 51724 <__cxa_atexit@plt+0x44824> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - streq fp, [r2, #-388]! @ 0xfffffe7c │ │ │ │ + streq sl, [r2, #-396]! @ 0xfffffe74 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -70204,15 +70204,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq sl, [r2, #-4024]! @ 0xfffff048 │ │ │ │ + streq r9, [r2, #-4032]! @ 0xfffff040 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 51848 <__cxa_atexit@plt+0x44948> │ │ │ │ @@ -70228,15 +70228,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 51860 <__cxa_atexit@plt+0x44960> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r7, [fp], #3700 @ 0xe74 │ │ │ │ + strbteq r6, [fp], #3700 @ 0xe74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 51958 <__cxa_atexit@plt+0x44a58> │ │ │ │ @@ -70289,37 +70289,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 5196c <__cxa_atexit@plt+0x44a6c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq sl, [r2, #-3876]! @ 0xfffff0dc │ │ │ │ + streq r9, [r2, #-3884]! @ 0xfffff0d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 519a4 <__cxa_atexit@plt+0x44aa4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 519ac <__cxa_atexit@plt+0x44aac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq sl, [r2, #-3336]! @ 0xfffff2f8 │ │ │ │ + streq r9, [r2, #-3344]! @ 0xfffff2f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -70458,15 +70458,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - streq sl, [r2, #-3476]! @ 0xfffff26c │ │ │ │ + streq r9, [r2, #-3484]! @ 0xfffff264 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 51c58 <__cxa_atexit@plt+0x44d58> │ │ │ │ ldr lr, [pc, #72] @ 51c64 <__cxa_atexit@plt+0x44d64> │ │ │ │ @@ -70486,15 +70486,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq sl, [r2, #-2672]! @ 0xfffff590 │ │ │ │ + streq r9, [r2, #-2680]! @ 0xfffff588 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 51ec4 <__cxa_atexit@plt+0x44fc4> │ │ │ │ @@ -70636,21 +70636,21 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr fp, [sp, #96] @ 0x60 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - streq sl, [r2, #-2504]! @ 0xfffff638 │ │ │ │ + streq r9, [r2, #-2512]! @ 0xfffff630 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70667,15 +70667,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq sl, [r2, #-2400]! @ 0xfffff6a0 │ │ │ │ + streq r9, [r2, #-2408]! @ 0xfffff698 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 52000 <__cxa_atexit@plt+0x45100> │ │ │ │ @@ -70713,29 +70713,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq sl, [r2, #-1832]! @ 0xfffff8d8 │ │ │ │ + streq r9, [r2, #-1840]! @ 0xfffff8d0 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - streq sl, [r2, #-2240]! @ 0xfffff740 │ │ │ │ + streq r9, [r2, #-2248]! @ 0xfffff738 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70755,20 +70755,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 520b4 <__cxa_atexit@plt+0x451b4> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ - streq sl, [r2, #-2036]! @ 0xfffff80c │ │ │ │ + streq r9, [r2, #-2044]! @ 0xfffff804 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -70816,15 +70816,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq sl, [r2, #-1576]! @ 0xfffff9d8 │ │ │ │ + streq r9, [r2, #-1584]! @ 0xfffff9d0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 521d8 <__cxa_atexit@plt+0x452d8> │ │ │ │ @@ -70840,15 +70840,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 521f0 <__cxa_atexit@plt+0x452f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r7, [fp], #1256 @ 0x4e8 │ │ │ │ + strbteq r6, [fp], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 522e8 <__cxa_atexit@plt+0x453e8> │ │ │ │ @@ -70901,37 +70901,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 522fc <__cxa_atexit@plt+0x453fc> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq sl, [r2, #-1428]! @ 0xfffffa6c │ │ │ │ + streq r9, [r2, #-1436]! @ 0xfffffa64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 52334 <__cxa_atexit@plt+0x45434> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5233c <__cxa_atexit@plt+0x4543c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq sl, [r2, #-888]! @ 0xfffffc88 │ │ │ │ + streq r9, [r2, #-896]! @ 0xfffffc80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -71073,15 +71073,15 @@ │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ bx r0 │ │ │ │ mov r1, #148 @ 0x94 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ - streq sl, [r2, #-1024]! @ 0xfffffc00 │ │ │ │ + streq r9, [r2, #-1032]! @ 0xfffffbf8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 525f4 <__cxa_atexit@plt+0x456f4> │ │ │ │ ldr lr, [pc, #72] @ 52600 <__cxa_atexit@plt+0x45700> │ │ │ │ @@ -71101,15 +71101,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq sl, [r2, #-212]! @ 0xffffff2c │ │ │ │ + streq r9, [r2, #-220]! @ 0xffffff24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r0, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r0 │ │ │ │ bcc 5286c <__cxa_atexit@plt+0x4596c> │ │ │ │ mov r3, r6 │ │ │ │ @@ -71254,22 +71254,22 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r6, #160 @ 0xa0 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r0 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ - streq sl, [r2, #-32]! @ 0xffffffe0 │ │ │ │ + streq r9, [r2, #-40]! @ 0xffffffd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -71286,15 +71286,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r9, [r2, #-4020]! @ 0xfffff04c │ │ │ │ + streq r8, [r2, #-4028]! @ 0xfffff044 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 529ac <__cxa_atexit@plt+0x45aac> │ │ │ │ @@ -71332,29 +71332,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r9, [r2, #-3452]! @ 0xfffff284 │ │ │ │ + streq r8, [r2, #-3460]! @ 0xfffff27c │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - streq r9, [r2, #-3860]! @ 0xfffff0ec │ │ │ │ + streq r8, [r2, #-3868]! @ 0xfffff0e4 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -71374,20 +71374,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 52a60 <__cxa_atexit@plt+0x45b60> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ - streq r9, [r2, #-3656]! @ 0xfffff1b8 │ │ │ │ + streq r8, [r2, #-3664]! @ 0xfffff1b0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -71435,15 +71435,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r9, [r2, #-3196]! @ 0xfffff384 │ │ │ │ + streq r8, [r2, #-3204]! @ 0xfffff37c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 52b84 <__cxa_atexit@plt+0x45c84> │ │ │ │ @@ -71459,15 +71459,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 52b9c <__cxa_atexit@plt+0x45c9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r6, [fp], #2880 @ 0xb40 │ │ │ │ + strbteq r5, [fp], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 52c94 <__cxa_atexit@plt+0x45d94> │ │ │ │ @@ -71520,37 +71520,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 52ca8 <__cxa_atexit@plt+0x45da8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r9, [r2, #-3048]! @ 0xfffff418 │ │ │ │ + streq r8, [r2, #-3056]! @ 0xfffff410 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 52ce0 <__cxa_atexit@plt+0x45de0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 52ce8 <__cxa_atexit@plt+0x45de8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r9, [r2, #-2508]! @ 0xfffff634 │ │ │ │ + streq r8, [r2, #-2516]! @ 0xfffff62c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -71688,15 +71688,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r1 │ │ │ │ - streq r9, [r2, #-2652]! @ 0xfffff5a4 │ │ │ │ + streq r8, [r2, #-2660]! @ 0xfffff59c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 52f90 <__cxa_atexit@plt+0x46090> │ │ │ │ ldr lr, [pc, #72] @ 52f9c <__cxa_atexit@plt+0x4609c> │ │ │ │ @@ -71716,15 +71716,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r9, [r2, #-1848]! @ 0xfffff8c8 │ │ │ │ + streq r8, [r2, #-1856]! @ 0xfffff8c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 531f8 <__cxa_atexit@plt+0x462f8> │ │ │ │ @@ -71865,21 +71865,21 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ - streq r9, [r2, #-1684]! @ 0xfffff96c │ │ │ │ + streq r8, [r2, #-1692]! @ 0xfffff964 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -71896,15 +71896,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r9, [r2, #-1580]! @ 0xfffff9d4 │ │ │ │ + streq r8, [r2, #-1588]! @ 0xfffff9cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 53334 <__cxa_atexit@plt+0x46434> │ │ │ │ @@ -71942,29 +71942,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r9, [r2, #-1012]! @ 0xfffffc0c │ │ │ │ + streq r8, [r2, #-1020]! @ 0xfffffc04 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - streq r9, [r2, #-1420]! @ 0xfffffa74 │ │ │ │ + streq r8, [r2, #-1428]! @ 0xfffffa6c │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -71984,20 +71984,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 533e8 <__cxa_atexit@plt+0x464e8> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - streq r9, [r2, #-1216]! @ 0xfffffb40 │ │ │ │ + streq r8, [r2, #-1224]! @ 0xfffffb38 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -72045,15 +72045,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r9, [r2, #-756]! @ 0xfffffd0c │ │ │ │ + streq r8, [r2, #-764]! @ 0xfffffd04 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5350c <__cxa_atexit@plt+0x4660c> │ │ │ │ @@ -72069,15 +72069,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 53524 <__cxa_atexit@plt+0x46624> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r6, [fp], #444 @ 0x1bc │ │ │ │ + strbteq r5, [fp], #444 @ 0x1bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5361c <__cxa_atexit@plt+0x4671c> │ │ │ │ @@ -72130,37 +72130,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 53630 <__cxa_atexit@plt+0x46730> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r9, [r2, #-608]! @ 0xfffffda0 │ │ │ │ + streq r8, [r2, #-616]! @ 0xfffffd98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 53668 <__cxa_atexit@plt+0x46768> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 53670 <__cxa_atexit@plt+0x46770> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r9, [r2, #-68]! @ 0xffffffbc │ │ │ │ + streq r8, [r2, #-76]! @ 0xffffffb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -72297,15 +72297,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r1 │ │ │ │ - streq r9, [r2, #-212]! @ 0xffffff2c │ │ │ │ + streq r8, [r2, #-220]! @ 0xffffff24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 53914 <__cxa_atexit@plt+0x46a14> │ │ │ │ ldr lr, [pc, #72] @ 53920 <__cxa_atexit@plt+0x46a20> │ │ │ │ @@ -72325,15 +72325,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r8, [r2, #-3508]! @ 0xfffff24c │ │ │ │ + streq r7, [r2, #-3516]! @ 0xfffff244 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 53b88 <__cxa_atexit@plt+0x46c88> │ │ │ │ @@ -72477,21 +72477,21 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr fp, [sp, #96] @ 0x60 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - streq r8, [r2, #-3332]! @ 0xfffff2fc │ │ │ │ + streq r7, [r2, #-3340]! @ 0xfffff2f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -72508,15 +72508,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r8, [r2, #-3228]! @ 0xfffff364 │ │ │ │ + streq r7, [r2, #-3236]! @ 0xfffff35c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 53cc4 <__cxa_atexit@plt+0x46dc4> │ │ │ │ @@ -72554,29 +72554,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r8, [r2, #-2660]! @ 0xfffff59c │ │ │ │ + streq r7, [r2, #-2668]! @ 0xfffff594 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - streq r8, [r2, #-3068]! @ 0xfffff404 │ │ │ │ + streq r7, [r2, #-3076]! @ 0xfffff3fc │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -72596,20 +72596,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 53d78 <__cxa_atexit@plt+0x46e78> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - streq r8, [r2, #-2864]! @ 0xfffff4d0 │ │ │ │ + streq r7, [r2, #-2872]! @ 0xfffff4c8 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -72657,15 +72657,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r8, [r2, #-2404]! @ 0xfffff69c │ │ │ │ + streq r7, [r2, #-2412]! @ 0xfffff694 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 53e9c <__cxa_atexit@plt+0x46f9c> │ │ │ │ @@ -72681,15 +72681,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 53eb4 <__cxa_atexit@plt+0x46fb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r5, [fp], #2096 @ 0x830 │ │ │ │ + strbteq r4, [fp], #2096 @ 0x830 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 53fac <__cxa_atexit@plt+0x470ac> │ │ │ │ @@ -72742,37 +72742,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 53fc0 <__cxa_atexit@plt+0x470c0> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r8, [r2, #-2256]! @ 0xfffff730 │ │ │ │ + streq r7, [r2, #-2264]! @ 0xfffff728 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 53ff8 <__cxa_atexit@plt+0x470f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 54000 <__cxa_atexit@plt+0x47100> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r8, [r2, #-1716]! @ 0xfffff94c │ │ │ │ + streq r7, [r2, #-1724]! @ 0xfffff944 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -72911,15 +72911,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - streq r8, [r2, #-1856]! @ 0xfffff8c0 │ │ │ │ + streq r7, [r2, #-1864]! @ 0xfffff8b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 542ac <__cxa_atexit@plt+0x473ac> │ │ │ │ ldr lr, [pc, #72] @ 542b8 <__cxa_atexit@plt+0x473b8> │ │ │ │ @@ -72939,15 +72939,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r8, [r2, #-1052]! @ 0xfffffbe4 │ │ │ │ + streq r7, [r2, #-1060]! @ 0xfffffbdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 54518 <__cxa_atexit@plt+0x47618> │ │ │ │ @@ -73089,21 +73089,21 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr fp, [sp, #96] @ 0x60 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - streq r8, [r2, #-884]! @ 0xfffffc8c │ │ │ │ + streq r7, [r2, #-892]! @ 0xfffffc84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -73120,15 +73120,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r8, [r2, #-780]! @ 0xfffffcf4 │ │ │ │ + streq r7, [r2, #-788]! @ 0xfffffcec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 54654 <__cxa_atexit@plt+0x47754> │ │ │ │ @@ -73166,29 +73166,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r8, [r2, #-212]! @ 0xffffff2c │ │ │ │ + streq r7, [r2, #-220]! @ 0xffffff24 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - streq r8, [r2, #-620]! @ 0xfffffd94 │ │ │ │ + streq r7, [r2, #-628]! @ 0xfffffd8c │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -73208,20 +73208,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 54708 <__cxa_atexit@plt+0x47808> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ - streq r8, [r2, #-416]! @ 0xfffffe60 │ │ │ │ + streq r7, [r2, #-424]! @ 0xfffffe58 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -73269,15 +73269,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r7, [r2, #-4052]! @ 0xfffff02c │ │ │ │ + streq r6, [r2, #-4060]! @ 0xfffff024 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5482c <__cxa_atexit@plt+0x4792c> │ │ │ │ @@ -73293,15 +73293,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 54844 <__cxa_atexit@plt+0x47944> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r4, [fp], #3748 @ 0xea4 │ │ │ │ + strbteq r3, [fp], #3748 @ 0xea4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5493c <__cxa_atexit@plt+0x47a3c> │ │ │ │ @@ -73354,37 +73354,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 54950 <__cxa_atexit@plt+0x47a50> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r7, [r2, #-3904]! @ 0xfffff0c0 │ │ │ │ + streq r6, [r2, #-3912]! @ 0xfffff0b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 54988 <__cxa_atexit@plt+0x47a88> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 54990 <__cxa_atexit@plt+0x47a90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r7, [r2, #-3364]! @ 0xfffff2dc │ │ │ │ + streq r6, [r2, #-3372]! @ 0xfffff2d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -73523,15 +73523,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r1 │ │ │ │ - streq r7, [r2, #-3504]! @ 0xfffff250 │ │ │ │ + streq r6, [r2, #-3512]! @ 0xfffff248 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 54c3c <__cxa_atexit@plt+0x47d3c> │ │ │ │ ldr lr, [pc, #72] @ 54c48 <__cxa_atexit@plt+0x47d48> │ │ │ │ @@ -73551,15 +73551,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r7, [r2, #-2700]! @ 0xfffff574 │ │ │ │ + streq r6, [r2, #-2708]! @ 0xfffff56c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 54ea4 <__cxa_atexit@plt+0x47fa4> │ │ │ │ @@ -73700,21 +73700,21 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ - streq r7, [r2, #-2536]! @ 0xfffff618 │ │ │ │ + streq r6, [r2, #-2544]! @ 0xfffff610 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -73731,15 +73731,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r7, [r2, #-2432]! @ 0xfffff680 │ │ │ │ + streq r6, [r2, #-2440]! @ 0xfffff678 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 54fe0 <__cxa_atexit@plt+0x480e0> │ │ │ │ @@ -73777,29 +73777,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r7, [r2, #-1864]! @ 0xfffff8b8 │ │ │ │ + streq r6, [r2, #-1872]! @ 0xfffff8b0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - streq r7, [r2, #-2272]! @ 0xfffff720 │ │ │ │ + streq r6, [r2, #-2280]! @ 0xfffff718 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -73819,20 +73819,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 55094 <__cxa_atexit@plt+0x48194> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - streq r7, [r2, #-2068]! @ 0xfffff7ec │ │ │ │ + streq r6, [r2, #-2076]! @ 0xfffff7e4 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -73880,15 +73880,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r7, [r2, #-1608]! @ 0xfffff9b8 │ │ │ │ + streq r6, [r2, #-1616]! @ 0xfffff9b0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 551b8 <__cxa_atexit@plt+0x482b8> │ │ │ │ @@ -73904,15 +73904,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 551d0 <__cxa_atexit@plt+0x482d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r4, [fp], #1308 @ 0x51c │ │ │ │ + strbteq r3, [fp], #1308 @ 0x51c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 552c8 <__cxa_atexit@plt+0x483c8> │ │ │ │ @@ -73965,37 +73965,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 552dc <__cxa_atexit@plt+0x483dc> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r7, [r2, #-1460]! @ 0xfffffa4c │ │ │ │ + streq r6, [r2, #-1468]! @ 0xfffffa44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 55314 <__cxa_atexit@plt+0x48414> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5531c <__cxa_atexit@plt+0x4841c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r7, [r2, #-920]! @ 0xfffffc68 │ │ │ │ + streq r6, [r2, #-928]! @ 0xfffffc60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -74135,15 +74135,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r1 │ │ │ │ - streq r7, [r2, #-1060]! @ 0xfffffbdc │ │ │ │ + streq r6, [r2, #-1068]! @ 0xfffffbd4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 555cc <__cxa_atexit@plt+0x486cc> │ │ │ │ ldr lr, [pc, #72] @ 555d8 <__cxa_atexit@plt+0x486d8> │ │ │ │ @@ -74163,15 +74163,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r7, [r2, #-252]! @ 0xffffff04 │ │ │ │ + streq r6, [r2, #-260]! @ 0xfffffefc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 55830 <__cxa_atexit@plt+0x48930> │ │ │ │ @@ -74311,21 +74311,21 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ - streq r7, [r2, #-92]! @ 0xffffffa4 │ │ │ │ + streq r6, [r2, #-100]! @ 0xffffff9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -74342,15 +74342,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r6, [r2, #-4084]! @ 0xfffff00c │ │ │ │ + streq r5, [r2, #-4092]! @ 0xfffff004 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5596c <__cxa_atexit@plt+0x48a6c> │ │ │ │ @@ -74388,29 +74388,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r6, [r2, #-3516]! @ 0xfffff244 │ │ │ │ + streq r5, [r2, #-3524]! @ 0xfffff23c │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - streq r6, [r2, #-3924]! @ 0xfffff0ac │ │ │ │ + streq r5, [r2, #-3932]! @ 0xfffff0a4 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -74430,20 +74430,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 55a20 <__cxa_atexit@plt+0x48b20> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - streq r6, [r2, #-3720]! @ 0xfffff178 │ │ │ │ + streq r5, [r2, #-3728]! @ 0xfffff170 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -74491,15 +74491,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r6, [r2, #-3260]! @ 0xfffff344 │ │ │ │ + streq r5, [r2, #-3268]! @ 0xfffff33c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 55b44 <__cxa_atexit@plt+0x48c44> │ │ │ │ @@ -74515,15 +74515,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 55b5c <__cxa_atexit@plt+0x48c5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r3, [fp], #2964 @ 0xb94 │ │ │ │ + strbteq r2, [fp], #2964 @ 0xb94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 55c54 <__cxa_atexit@plt+0x48d54> │ │ │ │ @@ -74576,37 +74576,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 55c68 <__cxa_atexit@plt+0x48d68> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r6, [r2, #-3112]! @ 0xfffff3d8 │ │ │ │ + streq r5, [r2, #-3120]! @ 0xfffff3d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 55ca0 <__cxa_atexit@plt+0x48da0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 55ca8 <__cxa_atexit@plt+0x48da8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r6, [r2, #-2572]! @ 0xfffff5f4 │ │ │ │ + streq r5, [r2, #-2580]! @ 0xfffff5ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -74746,15 +74746,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r1 │ │ │ │ - streq r6, [r2, #-2712]! @ 0xfffff568 │ │ │ │ + streq r5, [r2, #-2720]! @ 0xfffff560 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 55f58 <__cxa_atexit@plt+0x49058> │ │ │ │ ldr lr, [pc, #72] @ 55f64 <__cxa_atexit@plt+0x49064> │ │ │ │ @@ -74774,15 +74774,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r6, [r2, #-1904]! @ 0xfffff890 │ │ │ │ + streq r5, [r2, #-1912]! @ 0xfffff888 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 561bc <__cxa_atexit@plt+0x492bc> │ │ │ │ @@ -74922,21 +74922,21 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #92] @ 0x5c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ - streq r6, [r2, #-1744]! @ 0xfffff930 │ │ │ │ + streq r5, [r2, #-1752]! @ 0xfffff928 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -74953,15 +74953,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r6, [r2, #-1640]! @ 0xfffff998 │ │ │ │ + streq r5, [r2, #-1648]! @ 0xfffff990 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 562f8 <__cxa_atexit@plt+0x493f8> │ │ │ │ @@ -74999,29 +74999,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r6, [r2, #-1072]! @ 0xfffffbd0 │ │ │ │ + streq r5, [r2, #-1080]! @ 0xfffffbc8 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - streq r6, [r2, #-1480]! @ 0xfffffa38 │ │ │ │ + streq r5, [r2, #-1488]! @ 0xfffffa30 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75041,20 +75041,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 563ac <__cxa_atexit@plt+0x494ac> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - streq r6, [r2, #-1276]! @ 0xfffffb04 │ │ │ │ + streq r5, [r2, #-1284]! @ 0xfffffafc │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -75102,15 +75102,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r6, [r2, #-816]! @ 0xfffffcd0 │ │ │ │ + streq r5, [r2, #-824]! @ 0xfffffcc8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 564d0 <__cxa_atexit@plt+0x495d0> │ │ │ │ @@ -75126,15 +75126,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 564e8 <__cxa_atexit@plt+0x495e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r3, [fp], #524 @ 0x20c │ │ │ │ + strbteq r2, [fp], #524 @ 0x20c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 565e0 <__cxa_atexit@plt+0x496e0> │ │ │ │ @@ -75187,37 +75187,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 565f4 <__cxa_atexit@plt+0x496f4> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r6, [r2, #-668]! @ 0xfffffd64 │ │ │ │ + streq r5, [r2, #-676]! @ 0xfffffd5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5662c <__cxa_atexit@plt+0x4972c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 56634 <__cxa_atexit@plt+0x49734> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r6, [r2, #-128]! @ 0xffffff80 │ │ │ │ + streq r5, [r2, #-136]! @ 0xffffff78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -75356,15 +75356,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - streq r6, [r2, #-268]! @ 0xfffffef4 │ │ │ │ + streq r5, [r2, #-276]! @ 0xfffffeec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 568e0 <__cxa_atexit@plt+0x499e0> │ │ │ │ ldr lr, [pc, #72] @ 568ec <__cxa_atexit@plt+0x499ec> │ │ │ │ @@ -75384,15 +75384,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r5, [r2, #-3560]! @ 0xfffff218 │ │ │ │ + streq r4, [r2, #-3568]! @ 0xfffff210 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 56b4c <__cxa_atexit@plt+0x49c4c> │ │ │ │ @@ -75534,21 +75534,21 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr fp, [sp, #96] @ 0x60 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - streq r5, [r2, #-3392]! @ 0xfffff2c0 │ │ │ │ + streq r4, [r2, #-3400]! @ 0xfffff2b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75565,15 +75565,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r5, [r2, #-3288]! @ 0xfffff328 │ │ │ │ + streq r4, [r2, #-3296]! @ 0xfffff320 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 56c88 <__cxa_atexit@plt+0x49d88> │ │ │ │ @@ -75611,29 +75611,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r5, [r2, #-2720]! @ 0xfffff560 │ │ │ │ + streq r4, [r2, #-2728]! @ 0xfffff558 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - streq r5, [r2, #-3128]! @ 0xfffff3c8 │ │ │ │ + streq r4, [r2, #-3136]! @ 0xfffff3c0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75653,20 +75653,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 56d3c <__cxa_atexit@plt+0x49e3c> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ - streq r5, [r2, #-2924]! @ 0xfffff494 │ │ │ │ + streq r4, [r2, #-2932]! @ 0xfffff48c │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -75714,15 +75714,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r5, [r2, #-2464]! @ 0xfffff660 │ │ │ │ + streq r4, [r2, #-2472]! @ 0xfffff658 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 56e60 <__cxa_atexit@plt+0x49f60> │ │ │ │ @@ -75738,15 +75738,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 56e78 <__cxa_atexit@plt+0x49f78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r2, [fp], #2176 @ 0x880 │ │ │ │ + strbteq r1, [fp], #2176 @ 0x880 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 56f70 <__cxa_atexit@plt+0x4a070> │ │ │ │ @@ -75799,37 +75799,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 56f84 <__cxa_atexit@plt+0x4a084> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r5, [r2, #-2316]! @ 0xfffff6f4 │ │ │ │ + streq r4, [r2, #-2324]! @ 0xfffff6ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 56fbc <__cxa_atexit@plt+0x4a0bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 56fc4 <__cxa_atexit@plt+0x4a0c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r5, [r2, #-1776]! @ 0xfffff910 │ │ │ │ + streq r4, [r2, #-1784]! @ 0xfffff908 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -75967,15 +75967,15 @@ │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ - streq r5, [r2, #-1916]! @ 0xfffff884 │ │ │ │ + streq r4, [r2, #-1924]! @ 0xfffff87c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5726c <__cxa_atexit@plt+0x4a36c> │ │ │ │ ldr lr, [pc, #72] @ 57278 <__cxa_atexit@plt+0x4a378> │ │ │ │ @@ -75995,15 +75995,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r5, [r2, #-1116]! @ 0xfffffba4 │ │ │ │ + streq r4, [r2, #-1124]! @ 0xfffffb9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #160 @ 0xa0 │ │ │ │ cmp r2, lr │ │ │ │ bcc 574dc <__cxa_atexit@plt+0x4a5dc> │ │ │ │ mov r3, r6 │ │ │ │ @@ -76146,22 +76146,22 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r0, #160 @ 0xa0 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - streq r5, [r2, #-944]! @ 0xfffffc50 │ │ │ │ + streq r4, [r2, #-952]! @ 0xfffffc48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76178,15 +76178,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r5, [r2, #-836]! @ 0xfffffcbc │ │ │ │ + streq r4, [r2, #-844]! @ 0xfffffcb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5761c <__cxa_atexit@plt+0x4a71c> │ │ │ │ @@ -76224,29 +76224,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r5, [r2, #-268]! @ 0xfffffef4 │ │ │ │ + streq r4, [r2, #-276]! @ 0xfffffeec │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - streq r5, [r2, #-676]! @ 0xfffffd5c │ │ │ │ + streq r4, [r2, #-684]! @ 0xfffffd54 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76266,20 +76266,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 576d0 <__cxa_atexit@plt+0x4a7d0> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - streq r5, [r2, #-472]! @ 0xfffffe28 │ │ │ │ + streq r4, [r2, #-480]! @ 0xfffffe20 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -76327,15 +76327,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r5, [r2, #-12]! │ │ │ │ + streq r4, [r2, #-20]! @ 0xffffffec │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 577f4 <__cxa_atexit@plt+0x4a8f4> │ │ │ │ @@ -76351,15 +76351,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5780c <__cxa_atexit@plt+0x4a90c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r1, [fp], #3824 @ 0xef0 │ │ │ │ + strbteq r0, [fp], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 57904 <__cxa_atexit@plt+0x4aa04> │ │ │ │ @@ -76412,37 +76412,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 57918 <__cxa_atexit@plt+0x4aa18> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r4, [r2, #-3960]! @ 0xfffff088 │ │ │ │ + streq r3, [r2, #-3968]! @ 0xfffff080 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57950 <__cxa_atexit@plt+0x4aa50> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 57958 <__cxa_atexit@plt+0x4aa58> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r4, [r2, #-3420]! @ 0xfffff2a4 │ │ │ │ + streq r3, [r2, #-3428]! @ 0xfffff29c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -76580,15 +76580,15 @@ │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ - streq r4, [r2, #-3560]! @ 0xfffff218 │ │ │ │ + streq r3, [r2, #-3568]! @ 0xfffff210 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 57c00 <__cxa_atexit@plt+0x4ad00> │ │ │ │ ldr lr, [pc, #72] @ 57c0c <__cxa_atexit@plt+0x4ad0c> │ │ │ │ @@ -76608,15 +76608,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r4, [r2, #-2760]! @ 0xfffff538 │ │ │ │ + streq r3, [r2, #-2768]! @ 0xfffff530 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #160 @ 0xa0 │ │ │ │ cmp r2, lr │ │ │ │ bcc 57e70 <__cxa_atexit@plt+0x4af70> │ │ │ │ mov r3, r6 │ │ │ │ @@ -76759,22 +76759,22 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r0, #160 @ 0xa0 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - streq r4, [r2, #-2588]! @ 0xfffff5e4 │ │ │ │ + streq r3, [r2, #-2596]! @ 0xfffff5dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76791,15 +76791,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r4, [r2, #-2480]! @ 0xfffff650 │ │ │ │ + streq r3, [r2, #-2488]! @ 0xfffff648 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 57fb0 <__cxa_atexit@plt+0x4b0b0> │ │ │ │ @@ -76837,29 +76837,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r4, [r2, #-1912]! @ 0xfffff888 │ │ │ │ + streq r3, [r2, #-1920]! @ 0xfffff880 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - streq r4, [r2, #-2320]! @ 0xfffff6f0 │ │ │ │ + streq r3, [r2, #-2328]! @ 0xfffff6e8 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76879,20 +76879,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 58064 <__cxa_atexit@plt+0x4b164> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - streq r4, [r2, #-2116]! @ 0xfffff7bc │ │ │ │ + streq r3, [r2, #-2124]! @ 0xfffff7b4 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -76940,15 +76940,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r4, [r2, #-1656]! @ 0xfffff988 │ │ │ │ + streq r3, [r2, #-1664]! @ 0xfffff980 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 58188 <__cxa_atexit@plt+0x4b288> │ │ │ │ @@ -76964,15 +76964,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 581a0 <__cxa_atexit@plt+0x4b2a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r1, [fp], #1376 @ 0x560 │ │ │ │ + strbteq r0, [fp], #1376 @ 0x560 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 58298 <__cxa_atexit@plt+0x4b398> │ │ │ │ @@ -77025,37 +77025,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 582ac <__cxa_atexit@plt+0x4b3ac> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r4, [r2, #-1508]! @ 0xfffffa1c │ │ │ │ + streq r3, [r2, #-1516]! @ 0xfffffa14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 582e4 <__cxa_atexit@plt+0x4b3e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 582ec <__cxa_atexit@plt+0x4b3ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r4, [r2, #-968]! @ 0xfffffc38 │ │ │ │ + streq r3, [r2, #-976]! @ 0xfffffc30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -77193,15 +77193,15 @@ │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ - streq r4, [r2, #-1108]! @ 0xfffffbac │ │ │ │ + streq r3, [r2, #-1116]! @ 0xfffffba4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 58594 <__cxa_atexit@plt+0x4b694> │ │ │ │ ldr lr, [pc, #72] @ 585a0 <__cxa_atexit@plt+0x4b6a0> │ │ │ │ @@ -77221,15 +77221,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r4, [r2, #-308]! @ 0xfffffecc │ │ │ │ + streq r3, [r2, #-316]! @ 0xfffffec4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #160 @ 0xa0 │ │ │ │ cmp r2, lr │ │ │ │ bcc 58804 <__cxa_atexit@plt+0x4b904> │ │ │ │ mov r3, r6 │ │ │ │ @@ -77372,22 +77372,22 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r0, #160 @ 0xa0 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - streq r4, [r2, #-136]! @ 0xffffff78 │ │ │ │ + streq r3, [r2, #-144]! @ 0xffffff70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77404,15 +77404,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r4, [r2, #-28]! @ 0xffffffe4 │ │ │ │ + streq r3, [r2, #-36]! @ 0xffffffdc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 58944 <__cxa_atexit@plt+0x4ba44> │ │ │ │ @@ -77450,29 +77450,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r3, [r2, #-3556]! @ 0xfffff21c │ │ │ │ + streq r2, [r2, #-3564]! @ 0xfffff214 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - streq r3, [r2, #-3964]! @ 0xfffff084 │ │ │ │ + streq r2, [r2, #-3972]! @ 0xfffff07c │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77492,20 +77492,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 589f8 <__cxa_atexit@plt+0x4baf8> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - streq r3, [r2, #-3760]! @ 0xfffff150 │ │ │ │ + streq r2, [r2, #-3768]! @ 0xfffff148 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -77553,15 +77553,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r3, [r2, #-3300]! @ 0xfffff31c │ │ │ │ + streq r2, [r2, #-3308]! @ 0xfffff314 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 58b1c <__cxa_atexit@plt+0x4bc1c> │ │ │ │ @@ -77577,15 +77577,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 58b34 <__cxa_atexit@plt+0x4bc34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r0, [fp], #3024 @ 0xbd0 │ │ │ │ + strbteq pc, [sl], #3024 @ 0xbd0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 58c2c <__cxa_atexit@plt+0x4bd2c> │ │ │ │ @@ -77638,37 +77638,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 58c40 <__cxa_atexit@plt+0x4bd40> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r3, [r2, #-3152]! @ 0xfffff3b0 │ │ │ │ + streq r2, [r2, #-3160]! @ 0xfffff3a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58c78 <__cxa_atexit@plt+0x4bd78> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 58c80 <__cxa_atexit@plt+0x4bd80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r3, [r2, #-2612]! @ 0xfffff5cc │ │ │ │ + streq r2, [r2, #-2620]! @ 0xfffff5c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -77805,15 +77805,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r1 │ │ │ │ - streq r3, [r2, #-2756]! @ 0xfffff53c │ │ │ │ + streq r2, [r2, #-2764]! @ 0xfffff534 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 58f24 <__cxa_atexit@plt+0x4c024> │ │ │ │ ldr lr, [pc, #72] @ 58f30 <__cxa_atexit@plt+0x4c030> │ │ │ │ @@ -77833,15 +77833,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r3, [r2, #-1956]! @ 0xfffff85c │ │ │ │ + streq r2, [r2, #-1964]! @ 0xfffff854 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 59198 <__cxa_atexit@plt+0x4c298> │ │ │ │ @@ -77985,21 +77985,21 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr fp, [sp, #96] @ 0x60 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - streq r3, [r2, #-1780]! @ 0xfffff90c │ │ │ │ + streq r2, [r2, #-1788]! @ 0xfffff904 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78016,15 +78016,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r3, [r2, #-1676]! @ 0xfffff974 │ │ │ │ + streq r2, [r2, #-1684]! @ 0xfffff96c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 592d4 <__cxa_atexit@plt+0x4c3d4> │ │ │ │ @@ -78062,29 +78062,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r3, [r2, #-1108]! @ 0xfffffbac │ │ │ │ + streq r2, [r2, #-1116]! @ 0xfffffba4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - streq r3, [r2, #-1516]! @ 0xfffffa14 │ │ │ │ + streq r2, [r2, #-1524]! @ 0xfffffa0c │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78104,20 +78104,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 59388 <__cxa_atexit@plt+0x4c488> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - streq r3, [r2, #-1312]! @ 0xfffffae0 │ │ │ │ + streq r2, [r2, #-1320]! @ 0xfffffad8 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -78165,15 +78165,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r3, [r2, #-852]! @ 0xfffffcac │ │ │ │ + streq r2, [r2, #-860]! @ 0xfffffca4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 594ac <__cxa_atexit@plt+0x4c5ac> │ │ │ │ @@ -78189,15 +78189,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 594c4 <__cxa_atexit@plt+0x4c5c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r0, [fp], #580 @ 0x244 │ │ │ │ + strbteq pc, [sl], #580 @ 0x244 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 595bc <__cxa_atexit@plt+0x4c6bc> │ │ │ │ @@ -78250,37 +78250,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 595d0 <__cxa_atexit@plt+0x4c6d0> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r3, [r2, #-704]! @ 0xfffffd40 │ │ │ │ + streq r2, [r2, #-712]! @ 0xfffffd38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 59608 <__cxa_atexit@plt+0x4c708> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 59610 <__cxa_atexit@plt+0x4c710> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r3, [r2, #-164]! @ 0xffffff5c │ │ │ │ + streq r2, [r2, #-172]! @ 0xffffff54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -78420,15 +78420,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r1 │ │ │ │ - streq r3, [r2, #-304]! @ 0xfffffed0 │ │ │ │ + streq r2, [r2, #-312]! @ 0xfffffec8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 598c0 <__cxa_atexit@plt+0x4c9c0> │ │ │ │ ldr lr, [pc, #72] @ 598cc <__cxa_atexit@plt+0x4c9cc> │ │ │ │ @@ -78448,15 +78448,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r2, [r2, #-3592]! @ 0xfffff1f8 │ │ │ │ + streq r1, [r2, #-3600]! @ 0xfffff1f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 59b28 <__cxa_atexit@plt+0x4cc28> │ │ │ │ @@ -78597,21 +78597,21 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - streq r2, [r2, #-3428]! @ 0xfffff29c │ │ │ │ + streq r1, [r2, #-3436]! @ 0xfffff294 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78628,15 +78628,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r2, [r2, #-3324]! @ 0xfffff304 │ │ │ │ + streq r1, [r2, #-3332]! @ 0xfffff2fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 59c64 <__cxa_atexit@plt+0x4cd64> │ │ │ │ @@ -78674,29 +78674,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r2, [r2, #-2756]! @ 0xfffff53c │ │ │ │ + streq r1, [r2, #-2764]! @ 0xfffff534 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - streq r2, [r2, #-3164]! @ 0xfffff3a4 │ │ │ │ + streq r1, [r2, #-3172]! @ 0xfffff39c │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78716,20 +78716,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 59d18 <__cxa_atexit@plt+0x4ce18> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - streq r2, [r2, #-2960]! @ 0xfffff470 │ │ │ │ + streq r1, [r2, #-2968]! @ 0xfffff468 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -78777,15 +78777,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r2, [r2, #-2500]! @ 0xfffff63c │ │ │ │ + streq r1, [r2, #-2508]! @ 0xfffff634 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 59e3c <__cxa_atexit@plt+0x4cf3c> │ │ │ │ @@ -78801,15 +78801,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 59e54 <__cxa_atexit@plt+0x4cf54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq pc, [sl], #2232 @ 0x8b8 @ │ │ │ │ + strbteq lr, [sl], #2232 @ 0x8b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 59f4c <__cxa_atexit@plt+0x4d04c> │ │ │ │ @@ -78862,37 +78862,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 59f60 <__cxa_atexit@plt+0x4d060> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r2, [r2, #-2352]! @ 0xfffff6d0 │ │ │ │ + streq r1, [r2, #-2360]! @ 0xfffff6c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 59f98 <__cxa_atexit@plt+0x4d098> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 59fa0 <__cxa_atexit@plt+0x4d0a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r2, [r2, #-1812]! @ 0xfffff8ec │ │ │ │ + streq r1, [r2, #-1820]! @ 0xfffff8e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -79033,15 +79033,15 @@ │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ bx r0 │ │ │ │ mov r1, #148 @ 0x94 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ - streq r2, [r2, #-1948]! @ 0xfffff864 │ │ │ │ + streq r1, [r2, #-1956]! @ 0xfffff85c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5a254 <__cxa_atexit@plt+0x4d354> │ │ │ │ ldr lr, [pc, #72] @ 5a260 <__cxa_atexit@plt+0x4d360> │ │ │ │ @@ -79061,15 +79061,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r2, [r2, #-1140]! @ 0xfffffb8c │ │ │ │ + streq r1, [r2, #-1148]! @ 0xfffffb84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r1 │ │ │ │ bcc 5a4c4 <__cxa_atexit@plt+0x4d5c4> │ │ │ │ mov r3, r6 │ │ │ │ @@ -79212,22 +79212,22 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r6, #160 @ 0xa0 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ - streq r2, [r2, #-968]! @ 0xfffffc38 │ │ │ │ + streq r1, [r2, #-976]! @ 0xfffffc30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -79244,15 +79244,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r2, [r2, #-860]! @ 0xfffffca4 │ │ │ │ + streq r1, [r2, #-868]! @ 0xfffffc9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5a604 <__cxa_atexit@plt+0x4d704> │ │ │ │ @@ -79290,29 +79290,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r2, [r2, #-292]! @ 0xfffffedc │ │ │ │ + streq r1, [r2, #-300]! @ 0xfffffed4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - streq r2, [r2, #-700]! @ 0xfffffd44 │ │ │ │ + streq r1, [r2, #-708]! @ 0xfffffd3c │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -79332,20 +79332,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 5a6b8 <__cxa_atexit@plt+0x4d7b8> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - streq r2, [r2, #-496]! @ 0xfffffe10 │ │ │ │ + streq r1, [r2, #-504]! @ 0xfffffe08 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -79393,15 +79393,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r2, [r2, #-36]! @ 0xffffffdc │ │ │ │ + streq r1, [r2, #-44]! @ 0xffffffd4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5a7dc <__cxa_atexit@plt+0x4d8dc> │ │ │ │ @@ -79417,15 +79417,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5a7f4 <__cxa_atexit@plt+0x4d8f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq lr, [sl], #3868 @ 0xf1c │ │ │ │ + strbteq sp, [sl], #3868 @ 0xf1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5a8ec <__cxa_atexit@plt+0x4d9ec> │ │ │ │ @@ -79478,37 +79478,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 5a900 <__cxa_atexit@plt+0x4da00> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r1, [r2, #-3984]! @ 0xfffff070 │ │ │ │ + streq r0, [r2, #-3992]! @ 0xfffff068 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5a938 <__cxa_atexit@plt+0x4da38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5a940 <__cxa_atexit@plt+0x4da40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r1, [r2, #-3444]! @ 0xfffff28c │ │ │ │ + streq r0, [r2, #-3452]! @ 0xfffff284 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -79648,15 +79648,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r1 │ │ │ │ - streq r1, [r2, #-3584]! @ 0xfffff200 │ │ │ │ + streq r0, [r2, #-3592]! @ 0xfffff1f8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5abf0 <__cxa_atexit@plt+0x4dcf0> │ │ │ │ ldr lr, [pc, #72] @ 5abfc <__cxa_atexit@plt+0x4dcfc> │ │ │ │ @@ -79676,15 +79676,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r1, [r2, #-2776]! @ 0xfffff528 │ │ │ │ + streq r0, [r2, #-2784]! @ 0xfffff520 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5ae54 <__cxa_atexit@plt+0x4df54> │ │ │ │ @@ -79824,21 +79824,21 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #92] @ 0x5c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ - streq r1, [r2, #-2616]! @ 0xfffff5c8 │ │ │ │ + streq r0, [r2, #-2624]! @ 0xfffff5c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -79855,15 +79855,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r1, [r2, #-2512]! @ 0xfffff630 │ │ │ │ + streq r0, [r2, #-2520]! @ 0xfffff628 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5af90 <__cxa_atexit@plt+0x4e090> │ │ │ │ @@ -79901,29 +79901,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r1, [r2, #-1944]! @ 0xfffff868 │ │ │ │ + streq r0, [r2, #-1952]! @ 0xfffff860 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - streq r1, [r2, #-2352]! @ 0xfffff6d0 │ │ │ │ + streq r0, [r2, #-2360]! @ 0xfffff6c8 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -79943,20 +79943,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 5b044 <__cxa_atexit@plt+0x4e144> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - streq r1, [r2, #-2148]! @ 0xfffff79c │ │ │ │ + streq r0, [r2, #-2156]! @ 0xfffff794 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -80004,15 +80004,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r1, [r2, #-1688]! @ 0xfffff968 │ │ │ │ + streq r0, [r2, #-1696]! @ 0xfffff960 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5b168 <__cxa_atexit@plt+0x4e268> │ │ │ │ @@ -80028,15 +80028,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5b180 <__cxa_atexit@plt+0x4e280> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq lr, [sl], #1428 @ 0x594 │ │ │ │ + strbteq sp, [sl], #1428 @ 0x594 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5b278 <__cxa_atexit@plt+0x4e378> │ │ │ │ @@ -80089,37 +80089,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 5b28c <__cxa_atexit@plt+0x4e38c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r1, [r2, #-1540]! @ 0xfffff9fc │ │ │ │ + streq r0, [r2, #-1548]! @ 0xfffff9f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b2c4 <__cxa_atexit@plt+0x4e3c4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5b2cc <__cxa_atexit@plt+0x4e3cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r1, [r2, #-1000]! @ 0xfffffc18 │ │ │ │ + streq r0, [r2, #-1008]! @ 0xfffffc10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -80257,15 +80257,15 @@ │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ - streq r1, [r2, #-1140]! @ 0xfffffb8c │ │ │ │ + streq r0, [r2, #-1148]! @ 0xfffffb84 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5b574 <__cxa_atexit@plt+0x4e674> │ │ │ │ ldr lr, [pc, #72] @ 5b580 <__cxa_atexit@plt+0x4e680> │ │ │ │ @@ -80285,15 +80285,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r1, [r2, #-340]! @ 0xfffffeac │ │ │ │ + streq r0, [r2, #-348]! @ 0xfffffea4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #160 @ 0xa0 │ │ │ │ cmp r2, lr │ │ │ │ bcc 5b7e4 <__cxa_atexit@plt+0x4e8e4> │ │ │ │ mov r3, r6 │ │ │ │ @@ -80436,22 +80436,22 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r0, #160 @ 0xa0 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - streq r1, [r2, #-168]! @ 0xffffff58 │ │ │ │ + streq r0, [r2, #-176]! @ 0xffffff50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -80468,15 +80468,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r1, [r2, #-60]! @ 0xffffffc4 │ │ │ │ + streq r0, [r2, #-68]! @ 0xffffffbc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5b924 <__cxa_atexit@plt+0x4ea24> │ │ │ │ @@ -80514,29 +80514,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r0, [r2, #-3588]! @ 0xfffff1fc │ │ │ │ + streq pc, [r1, #-3596]! @ 0xfffff1f4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - streq r0, [r2, #-3996]! @ 0xfffff064 │ │ │ │ + streq pc, [r1, #-4004]! @ 0xfffff05c │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -80556,20 +80556,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 5b9d8 <__cxa_atexit@plt+0x4ead8> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - streq r0, [r2, #-3792]! @ 0xfffff130 │ │ │ │ + streq pc, [r1, #-3800]! @ 0xfffff128 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -80617,15 +80617,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r0, [r2, #-3332]! @ 0xfffff2fc │ │ │ │ + streq pc, [r1, #-3340]! @ 0xfffff2f4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5bafc <__cxa_atexit@plt+0x4ebfc> │ │ │ │ @@ -80641,15 +80641,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5bb14 <__cxa_atexit@plt+0x4ec14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sp, [sl], #3076 @ 0xc04 │ │ │ │ + strbteq ip, [sl], #3076 @ 0xc04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5bc0c <__cxa_atexit@plt+0x4ed0c> │ │ │ │ @@ -80702,37 +80702,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 5bc20 <__cxa_atexit@plt+0x4ed20> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r0, [r2, #-3184]! @ 0xfffff390 │ │ │ │ + streq pc, [r1, #-3192]! @ 0xfffff388 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bc58 <__cxa_atexit@plt+0x4ed58> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5bc60 <__cxa_atexit@plt+0x4ed60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r0, [r2, #-2644]! @ 0xfffff5ac │ │ │ │ + streq pc, [r1, #-2652]! @ 0xfffff5a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -80874,15 +80874,15 @@ │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ bx r0 │ │ │ │ mov r1, #148 @ 0x94 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ - streq r0, [r2, #-2780]! @ 0xfffff524 │ │ │ │ + streq pc, [r1, #-2788]! @ 0xfffff51c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5bf18 <__cxa_atexit@plt+0x4f018> │ │ │ │ ldr lr, [pc, #72] @ 5bf24 <__cxa_atexit@plt+0x4f024> │ │ │ │ @@ -80902,15 +80902,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r0, [r2, #-1968]! @ 0xfffff850 │ │ │ │ + streq pc, [r1, #-1976]! @ 0xfffff848 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #160 @ 0xa0 │ │ │ │ cmp r2, lr │ │ │ │ bcc 5c188 <__cxa_atexit@plt+0x4f288> │ │ │ │ mov r3, r6 │ │ │ │ @@ -81053,22 +81053,22 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r0, #160 @ 0xa0 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - streq r0, [r2, #-1796]! @ 0xfffff8fc │ │ │ │ + streq pc, [r1, #-1804]! @ 0xfffff8f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81085,15 +81085,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r0, [r2, #-1688]! @ 0xfffff968 │ │ │ │ + streq pc, [r1, #-1696]! @ 0xfffff960 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5c2c8 <__cxa_atexit@plt+0x4f3c8> │ │ │ │ @@ -81131,29 +81131,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r0, [r2, #-1120]! @ 0xfffffba0 │ │ │ │ + streq pc, [r1, #-1128]! @ 0xfffffb98 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - streq r0, [r2, #-1528]! @ 0xfffffa08 │ │ │ │ + streq pc, [r1, #-1536]! @ 0xfffffa00 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81173,20 +81173,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 5c37c <__cxa_atexit@plt+0x4f47c> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - streq r0, [r2, #-1324]! @ 0xfffffad4 │ │ │ │ + streq pc, [r1, #-1332]! @ 0xfffffacc │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -81234,15 +81234,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r0, [r2, #-864]! @ 0xfffffca0 │ │ │ │ + streq pc, [r1, #-872]! @ 0xfffffc98 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5c4a0 <__cxa_atexit@plt+0x4f5a0> │ │ │ │ @@ -81258,15 +81258,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5c4b8 <__cxa_atexit@plt+0x4f5b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sp, [sl], #612 @ 0x264 │ │ │ │ + strbteq ip, [sl], #612 @ 0x264 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5c5b0 <__cxa_atexit@plt+0x4f6b0> │ │ │ │ @@ -81319,37 +81319,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 5c5c4 <__cxa_atexit@plt+0x4f6c4> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r0, [r2, #-716]! @ 0xfffffd34 │ │ │ │ + streq pc, [r1, #-724]! @ 0xfffffd2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c5fc <__cxa_atexit@plt+0x4f6fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5c604 <__cxa_atexit@plt+0x4f704> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r0, [r2, #-176]! @ 0xffffff50 │ │ │ │ + streq pc, [r1, #-184]! @ 0xffffff48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -81491,15 +81491,15 @@ │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ bx r0 │ │ │ │ mov r1, #148 @ 0x94 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ - streq r0, [r2, #-312]! @ 0xfffffec8 │ │ │ │ + streq pc, [r1, #-320]! @ 0xfffffec0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5c8bc <__cxa_atexit@plt+0x4f9bc> │ │ │ │ ldr lr, [pc, #72] @ 5c8c8 <__cxa_atexit@plt+0x4f9c8> │ │ │ │ @@ -81519,15 +81519,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq pc, [r1, #-3596]! @ 0xfffff1f4 │ │ │ │ + streq lr, [r1, #-3604]! @ 0xfffff1ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5cb24 <__cxa_atexit@plt+0x4fc24> │ │ │ │ @@ -81668,21 +81668,21 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ - streq pc, [r1, #-3432]! @ 0xfffff298 │ │ │ │ + streq lr, [r1, #-3440]! @ 0xfffff290 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81699,15 +81699,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq pc, [r1, #-3328]! @ 0xfffff300 │ │ │ │ + streq lr, [r1, #-3336]! @ 0xfffff2f8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5cc60 <__cxa_atexit@plt+0x4fd60> │ │ │ │ @@ -81745,29 +81745,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq pc, [r1, #-2760]! @ 0xfffff538 │ │ │ │ + streq lr, [r1, #-2768]! @ 0xfffff530 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - streq pc, [r1, #-3168]! @ 0xfffff3a0 │ │ │ │ + streq lr, [r1, #-3176]! @ 0xfffff398 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81787,20 +81787,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 5cd14 <__cxa_atexit@plt+0x4fe14> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - streq pc, [r1, #-2964]! @ 0xfffff46c │ │ │ │ + streq lr, [r1, #-2972]! @ 0xfffff464 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -81848,15 +81848,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq pc, [r1, #-2504]! @ 0xfffff638 │ │ │ │ + streq lr, [r1, #-2512]! @ 0xfffff630 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5ce38 <__cxa_atexit@plt+0x4ff38> │ │ │ │ @@ -81872,15 +81872,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5ce50 <__cxa_atexit@plt+0x4ff50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq ip, [sl], #2256 @ 0x8d0 │ │ │ │ + strbteq fp, [sl], #2256 @ 0x8d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5cf48 <__cxa_atexit@plt+0x50048> │ │ │ │ @@ -81933,37 +81933,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 5cf5c <__cxa_atexit@plt+0x5005c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq pc, [r1, #-2356]! @ 0xfffff6cc │ │ │ │ + streq lr, [r1, #-2364]! @ 0xfffff6c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5cf94 <__cxa_atexit@plt+0x50094> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5cf9c <__cxa_atexit@plt+0x5009c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq pc, [r1, #-1816]! @ 0xfffff8e8 │ │ │ │ + streq lr, [r1, #-1824]! @ 0xfffff8e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -82100,15 +82100,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r1 │ │ │ │ - streq pc, [r1, #-1960]! @ 0xfffff858 │ │ │ │ + streq lr, [r1, #-1968]! @ 0xfffff850 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5d240 <__cxa_atexit@plt+0x50340> │ │ │ │ ldr lr, [pc, #72] @ 5d24c <__cxa_atexit@plt+0x5034c> │ │ │ │ @@ -82128,15 +82128,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq pc, [r1, #-1160]! @ 0xfffffb78 │ │ │ │ + streq lr, [r1, #-1168]! @ 0xfffffb70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5d4b4 <__cxa_atexit@plt+0x505b4> │ │ │ │ @@ -82280,21 +82280,21 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr fp, [sp, #96] @ 0x60 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - streq pc, [r1, #-984]! @ 0xfffffc28 │ │ │ │ + streq lr, [r1, #-992]! @ 0xfffffc20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -82311,15 +82311,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq pc, [r1, #-880]! @ 0xfffffc90 │ │ │ │ + streq lr, [r1, #-888]! @ 0xfffffc88 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5d5f0 <__cxa_atexit@plt+0x506f0> │ │ │ │ @@ -82357,29 +82357,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq pc, [r1, #-312]! @ 0xfffffec8 │ │ │ │ + streq lr, [r1, #-320]! @ 0xfffffec0 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - streq pc, [r1, #-720]! @ 0xfffffd30 │ │ │ │ + streq lr, [r1, #-728]! @ 0xfffffd28 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -82399,20 +82399,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 5d6a4 <__cxa_atexit@plt+0x507a4> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - streq pc, [r1, #-516]! @ 0xfffffdfc │ │ │ │ + streq lr, [r1, #-524]! @ 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -82460,15 +82460,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq pc, [r1, #-56]! @ 0xffffffc8 │ │ │ │ + streq lr, [r1, #-64]! @ 0xffffffc0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5d7c8 <__cxa_atexit@plt+0x508c8> │ │ │ │ @@ -82484,15 +82484,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5d7e0 <__cxa_atexit@plt+0x508e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq fp, [sl], #3908 @ 0xf44 │ │ │ │ + strbteq sl, [sl], #3908 @ 0xf44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5d8d8 <__cxa_atexit@plt+0x509d8> │ │ │ │ @@ -82545,37 +82545,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 5d8ec <__cxa_atexit@plt+0x509ec> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq lr, [r1, #-4004]! @ 0xfffff05c │ │ │ │ + streq sp, [r1, #-4012]! @ 0xfffff054 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5d924 <__cxa_atexit@plt+0x50a24> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5d92c <__cxa_atexit@plt+0x50a2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq lr, [r1, #-3464]! @ 0xfffff278 │ │ │ │ + streq sp, [r1, #-3472]! @ 0xfffff270 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -82712,15 +82712,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r1 │ │ │ │ - streq lr, [r1, #-3608]! @ 0xfffff1e8 │ │ │ │ + streq sp, [r1, #-3616]! @ 0xfffff1e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5dbd0 <__cxa_atexit@plt+0x50cd0> │ │ │ │ ldr lr, [pc, #72] @ 5dbdc <__cxa_atexit@plt+0x50cdc> │ │ │ │ @@ -82740,15 +82740,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq lr, [r1, #-2808]! @ 0xfffff508 │ │ │ │ + streq sp, [r1, #-2816]! @ 0xfffff500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #160 @ 0xa0 │ │ │ │ cmp r2, lr │ │ │ │ bcc 5de40 <__cxa_atexit@plt+0x50f40> │ │ │ │ mov r3, r6 │ │ │ │ @@ -82891,22 +82891,22 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r0, #160 @ 0xa0 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ - streq lr, [r1, #-2636]! @ 0xfffff5b4 │ │ │ │ + streq sp, [r1, #-2644]! @ 0xfffff5ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -82923,15 +82923,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq lr, [r1, #-2528]! @ 0xfffff620 │ │ │ │ + streq sp, [r1, #-2536]! @ 0xfffff618 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5df80 <__cxa_atexit@plt+0x51080> │ │ │ │ @@ -82969,29 +82969,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq lr, [r1, #-1960]! @ 0xfffff858 │ │ │ │ + streq sp, [r1, #-1968]! @ 0xfffff850 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - streq lr, [r1, #-2368]! @ 0xfffff6c0 │ │ │ │ + streq sp, [r1, #-2376]! @ 0xfffff6b8 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -83011,20 +83011,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 5e034 <__cxa_atexit@plt+0x51134> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - streq lr, [r1, #-2164]! @ 0xfffff78c │ │ │ │ + streq sp, [r1, #-2172]! @ 0xfffff784 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -83072,15 +83072,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq lr, [r1, #-1704]! @ 0xfffff958 │ │ │ │ + streq sp, [r1, #-1712]! @ 0xfffff950 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5e158 <__cxa_atexit@plt+0x51258> │ │ │ │ @@ -83096,15 +83096,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5e170 <__cxa_atexit@plt+0x51270> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq fp, [sl], #1464 @ 0x5b8 │ │ │ │ + strbteq sl, [sl], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5e268 <__cxa_atexit@plt+0x51368> │ │ │ │ @@ -83157,37 +83157,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 5e27c <__cxa_atexit@plt+0x5137c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq lr, [r1, #-1556]! @ 0xfffff9ec │ │ │ │ + streq sp, [r1, #-1564]! @ 0xfffff9e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5e2b4 <__cxa_atexit@plt+0x513b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5e2bc <__cxa_atexit@plt+0x513bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq lr, [r1, #-1016]! @ 0xfffffc08 │ │ │ │ + streq sp, [r1, #-1024]! @ 0xfffffc00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -83325,15 +83325,15 @@ │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ - streq lr, [r1, #-1156]! @ 0xfffffb7c │ │ │ │ + streq sp, [r1, #-1164]! @ 0xfffffb74 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5e564 <__cxa_atexit@plt+0x51664> │ │ │ │ ldr lr, [pc, #72] @ 5e570 <__cxa_atexit@plt+0x51670> │ │ │ │ @@ -83353,15 +83353,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq lr, [r1, #-356]! @ 0xfffffe9c │ │ │ │ + streq sp, [r1, #-364]! @ 0xfffffe94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #160 @ 0xa0 │ │ │ │ cmp r2, lr │ │ │ │ bcc 5e7d4 <__cxa_atexit@plt+0x518d4> │ │ │ │ mov r3, r6 │ │ │ │ @@ -83504,22 +83504,22 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r0, #160 @ 0xa0 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - streq lr, [r1, #-184]! @ 0xffffff48 │ │ │ │ + streq sp, [r1, #-192]! @ 0xffffff40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -83536,15 +83536,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq lr, [r1, #-76]! @ 0xffffffb4 │ │ │ │ + streq sp, [r1, #-84]! @ 0xffffffac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5e914 <__cxa_atexit@plt+0x51a14> │ │ │ │ @@ -83582,29 +83582,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq sp, [r1, #-3604]! @ 0xfffff1ec │ │ │ │ + streq ip, [r1, #-3612]! @ 0xfffff1e4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - streq sp, [r1, #-4012]! @ 0xfffff054 │ │ │ │ + streq ip, [r1, #-4020]! @ 0xfffff04c │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -83624,20 +83624,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 5e9c8 <__cxa_atexit@plt+0x51ac8> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - streq sp, [r1, #-3808]! @ 0xfffff120 │ │ │ │ + streq ip, [r1, #-3816]! @ 0xfffff118 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -83685,15 +83685,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq sp, [r1, #-3348]! @ 0xfffff2ec │ │ │ │ + streq ip, [r1, #-3356]! @ 0xfffff2e4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5eaec <__cxa_atexit@plt+0x51bec> │ │ │ │ @@ -83709,15 +83709,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5eb04 <__cxa_atexit@plt+0x51c04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sl, [sl], #3112 @ 0xc28 │ │ │ │ + strbteq r9, [sl], #3112 @ 0xc28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5ebfc <__cxa_atexit@plt+0x51cfc> │ │ │ │ @@ -83770,37 +83770,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 5ec10 <__cxa_atexit@plt+0x51d10> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq sp, [r1, #-3200]! @ 0xfffff380 │ │ │ │ + streq ip, [r1, #-3208]! @ 0xfffff378 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5ec48 <__cxa_atexit@plt+0x51d48> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5ec50 <__cxa_atexit@plt+0x51d50> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq sp, [r1, #-2660]! @ 0xfffff59c │ │ │ │ + streq ip, [r1, #-2668]! @ 0xfffff594 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -83938,15 +83938,15 @@ │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ - streq sp, [r1, #-2800]! @ 0xfffff510 │ │ │ │ + streq ip, [r1, #-2808]! @ 0xfffff508 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5eef8 <__cxa_atexit@plt+0x51ff8> │ │ │ │ ldr lr, [pc, #72] @ 5ef04 <__cxa_atexit@plt+0x52004> │ │ │ │ @@ -83966,15 +83966,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq sp, [r1, #-2000]! @ 0xfffff830 │ │ │ │ + streq ip, [r1, #-2008]! @ 0xfffff828 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #160 @ 0xa0 │ │ │ │ cmp r2, lr │ │ │ │ bcc 5f168 <__cxa_atexit@plt+0x52268> │ │ │ │ mov r3, r6 │ │ │ │ @@ -84117,22 +84117,22 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r0, #160 @ 0xa0 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - streq sp, [r1, #-1828]! @ 0xfffff8dc │ │ │ │ + streq ip, [r1, #-1836]! @ 0xfffff8d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -84149,15 +84149,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq sp, [r1, #-1720]! @ 0xfffff948 │ │ │ │ + streq ip, [r1, #-1728]! @ 0xfffff940 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5f2a8 <__cxa_atexit@plt+0x523a8> │ │ │ │ @@ -84195,29 +84195,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq sp, [r1, #-1152]! @ 0xfffffb80 │ │ │ │ + streq ip, [r1, #-1160]! @ 0xfffffb78 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - streq sp, [r1, #-1560]! @ 0xfffff9e8 │ │ │ │ + streq ip, [r1, #-1568]! @ 0xfffff9e0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -84237,20 +84237,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 5f35c <__cxa_atexit@plt+0x5245c> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - streq sp, [r1, #-1356]! @ 0xfffffab4 │ │ │ │ + streq ip, [r1, #-1364]! @ 0xfffffaac │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -84298,15 +84298,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq sp, [r1, #-896]! @ 0xfffffc80 │ │ │ │ + streq ip, [r1, #-904]! @ 0xfffffc78 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5f480 <__cxa_atexit@plt+0x52580> │ │ │ │ @@ -84322,15 +84322,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5f498 <__cxa_atexit@plt+0x52598> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sl, [sl], #664 @ 0x298 │ │ │ │ + strbteq r9, [sl], #664 @ 0x298 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5f590 <__cxa_atexit@plt+0x52690> │ │ │ │ @@ -84383,37 +84383,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 5f5a4 <__cxa_atexit@plt+0x526a4> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq sp, [r1, #-748]! @ 0xfffffd14 │ │ │ │ + streq ip, [r1, #-756]! @ 0xfffffd0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5f5dc <__cxa_atexit@plt+0x526dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5f5e4 <__cxa_atexit@plt+0x526e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq sp, [r1, #-208]! @ 0xffffff30 │ │ │ │ + streq ip, [r1, #-216]! @ 0xffffff28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -84552,15 +84552,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r1 │ │ │ │ - streq sp, [r1, #-348]! @ 0xfffffea4 │ │ │ │ + streq ip, [r1, #-356]! @ 0xfffffe9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5f890 <__cxa_atexit@plt+0x52990> │ │ │ │ ldr lr, [pc, #72] @ 5f89c <__cxa_atexit@plt+0x5299c> │ │ │ │ @@ -84580,15 +84580,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq ip, [r1, #-3640]! @ 0xfffff1c8 │ │ │ │ + streq fp, [r1, #-3648]! @ 0xfffff1c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r1 │ │ │ │ bcc 5faf4 <__cxa_atexit@plt+0x52bf4> │ │ │ │ mov r3, r6 │ │ │ │ @@ -84728,22 +84728,22 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #92] @ 0x5c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r6, #160 @ 0xa0 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ - streq ip, [r1, #-3480]! @ 0xfffff268 │ │ │ │ + streq fp, [r1, #-3488]! @ 0xfffff260 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -84760,15 +84760,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq ip, [r1, #-3372]! @ 0xfffff2d4 │ │ │ │ + streq fp, [r1, #-3380]! @ 0xfffff2cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5fc34 <__cxa_atexit@plt+0x52d34> │ │ │ │ @@ -84806,29 +84806,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq ip, [r1, #-2804]! @ 0xfffff50c │ │ │ │ + streq fp, [r1, #-2812]! @ 0xfffff504 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - streq ip, [r1, #-3212]! @ 0xfffff374 │ │ │ │ + streq fp, [r1, #-3220]! @ 0xfffff36c │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -84848,20 +84848,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 5fce8 <__cxa_atexit@plt+0x52de8> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - streq ip, [r1, #-3008]! @ 0xfffff440 │ │ │ │ + streq fp, [r1, #-3016]! @ 0xfffff438 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -84909,15 +84909,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq ip, [r1, #-2548]! @ 0xfffff60c │ │ │ │ + streq fp, [r1, #-2556]! @ 0xfffff604 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5fe0c <__cxa_atexit@plt+0x52f0c> │ │ │ │ @@ -84933,15 +84933,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5fe24 <__cxa_atexit@plt+0x52f24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r9, [sl], #2320 @ 0x910 │ │ │ │ + strbteq r8, [sl], #2320 @ 0x910 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5ff1c <__cxa_atexit@plt+0x5301c> │ │ │ │ @@ -84994,37 +84994,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 5ff30 <__cxa_atexit@plt+0x53030> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq ip, [r1, #-2400]! @ 0xfffff6a0 │ │ │ │ + streq fp, [r1, #-2408]! @ 0xfffff698 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5ff68 <__cxa_atexit@plt+0x53068> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 5ff70 <__cxa_atexit@plt+0x53070> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq ip, [r1, #-1860]! @ 0xfffff8bc │ │ │ │ + streq fp, [r1, #-1868]! @ 0xfffff8b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -85161,15 +85161,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r1 │ │ │ │ - streq ip, [r1, #-2004]! @ 0xfffff82c │ │ │ │ + streq fp, [r1, #-2012]! @ 0xfffff824 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 60214 <__cxa_atexit@plt+0x53314> │ │ │ │ ldr lr, [pc, #72] @ 60220 <__cxa_atexit@plt+0x53320> │ │ │ │ @@ -85189,15 +85189,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq ip, [r1, #-1204]! @ 0xfffffb4c │ │ │ │ + streq fp, [r1, #-1212]! @ 0xfffffb44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #160 @ 0xa0 │ │ │ │ cmp r2, lr │ │ │ │ bcc 60484 <__cxa_atexit@plt+0x53584> │ │ │ │ mov r3, r6 │ │ │ │ @@ -85340,22 +85340,22 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r0, #160 @ 0xa0 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ - streq ip, [r1, #-1032]! @ 0xfffffbf8 │ │ │ │ + streq fp, [r1, #-1040]! @ 0xfffffbf0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -85372,15 +85372,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq ip, [r1, #-924]! @ 0xfffffc64 │ │ │ │ + streq fp, [r1, #-932]! @ 0xfffffc5c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 605c4 <__cxa_atexit@plt+0x536c4> │ │ │ │ @@ -85418,29 +85418,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq ip, [r1, #-356]! @ 0xfffffe9c │ │ │ │ + streq fp, [r1, #-364]! @ 0xfffffe94 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - streq ip, [r1, #-764]! @ 0xfffffd04 │ │ │ │ + streq fp, [r1, #-772]! @ 0xfffffcfc │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -85460,20 +85460,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 60678 <__cxa_atexit@plt+0x53778> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - streq ip, [r1, #-560]! @ 0xfffffdd0 │ │ │ │ + streq fp, [r1, #-568]! @ 0xfffffdc8 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -85521,15 +85521,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq ip, [r1, #-100]! @ 0xffffff9c │ │ │ │ + streq fp, [r1, #-108]! @ 0xffffff94 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6079c <__cxa_atexit@plt+0x5389c> │ │ │ │ @@ -85545,15 +85545,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 607b4 <__cxa_atexit@plt+0x538b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r8, [sl], #3972 @ 0xf84 │ │ │ │ + strbteq r7, [sl], #3972 @ 0xf84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 608ac <__cxa_atexit@plt+0x539ac> │ │ │ │ @@ -85606,37 +85606,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 608c0 <__cxa_atexit@plt+0x539c0> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq fp, [r1, #-4048]! @ 0xfffff030 │ │ │ │ + streq sl, [r1, #-4056]! @ 0xfffff028 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 608f8 <__cxa_atexit@plt+0x539f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 60900 <__cxa_atexit@plt+0x53a00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq fp, [r1, #-3508]! @ 0xfffff24c │ │ │ │ + streq sl, [r1, #-3516]! @ 0xfffff244 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -85776,15 +85776,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r1 │ │ │ │ - streq fp, [r1, #-3648]! @ 0xfffff1c0 │ │ │ │ + streq sl, [r1, #-3656]! @ 0xfffff1b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 60bb0 <__cxa_atexit@plt+0x53cb0> │ │ │ │ ldr lr, [pc, #72] @ 60bbc <__cxa_atexit@plt+0x53cbc> │ │ │ │ @@ -85804,15 +85804,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq fp, [r1, #-2840]! @ 0xfffff4e8 │ │ │ │ + streq sl, [r1, #-2848]! @ 0xfffff4e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 60e14 <__cxa_atexit@plt+0x53f14> │ │ │ │ @@ -85952,21 +85952,21 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #92] @ 0x5c │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ - streq fp, [r1, #-2680]! @ 0xfffff588 │ │ │ │ + streq sl, [r1, #-2688]! @ 0xfffff580 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -85983,15 +85983,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq fp, [r1, #-2576]! @ 0xfffff5f0 │ │ │ │ + streq sl, [r1, #-2584]! @ 0xfffff5e8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 60f50 <__cxa_atexit@plt+0x54050> │ │ │ │ @@ -86029,29 +86029,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq fp, [r1, #-2008]! @ 0xfffff828 │ │ │ │ + streq sl, [r1, #-2016]! @ 0xfffff820 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - streq fp, [r1, #-2416]! @ 0xfffff690 │ │ │ │ + streq sl, [r1, #-2424]! @ 0xfffff688 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -86071,20 +86071,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 61004 <__cxa_atexit@plt+0x54104> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - streq fp, [r1, #-2212]! @ 0xfffff75c │ │ │ │ + streq sl, [r1, #-2220]! @ 0xfffff754 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -86132,15 +86132,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq fp, [r1, #-1752]! @ 0xfffff928 │ │ │ │ + streq sl, [r1, #-1760]! @ 0xfffff920 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 61128 <__cxa_atexit@plt+0x54228> │ │ │ │ @@ -86156,15 +86156,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 61140 <__cxa_atexit@plt+0x54240> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r8, [sl], #1532 @ 0x5fc │ │ │ │ + strbteq r7, [sl], #1532 @ 0x5fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 61238 <__cxa_atexit@plt+0x54338> │ │ │ │ @@ -86217,37 +86217,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 6124c <__cxa_atexit@plt+0x5434c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq fp, [r1, #-1604]! @ 0xfffff9bc │ │ │ │ + streq sl, [r1, #-1612]! @ 0xfffff9b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61284 <__cxa_atexit@plt+0x54384> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 6128c <__cxa_atexit@plt+0x5438c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq fp, [r1, #-1064]! @ 0xfffffbd8 │ │ │ │ + streq sl, [r1, #-1072]! @ 0xfffffbd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -86385,15 +86385,15 @@ │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ - streq fp, [r1, #-1204]! @ 0xfffffb4c │ │ │ │ + streq sl, [r1, #-1212]! @ 0xfffffb44 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 61534 <__cxa_atexit@plt+0x54634> │ │ │ │ ldr lr, [pc, #72] @ 61540 <__cxa_atexit@plt+0x54640> │ │ │ │ @@ -86413,15 +86413,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq fp, [r1, #-404]! @ 0xfffffe6c │ │ │ │ + streq sl, [r1, #-412]! @ 0xfffffe64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #160 @ 0xa0 │ │ │ │ cmp r2, lr │ │ │ │ bcc 617a4 <__cxa_atexit@plt+0x548a4> │ │ │ │ mov r3, r6 │ │ │ │ @@ -86564,22 +86564,22 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r0, #160 @ 0xa0 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - streq fp, [r1, #-232]! @ 0xffffff18 │ │ │ │ + streq sl, [r1, #-240]! @ 0xffffff10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -86596,15 +86596,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq fp, [r1, #-124]! @ 0xffffff84 │ │ │ │ + streq sl, [r1, #-132]! @ 0xffffff7c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 618e4 <__cxa_atexit@plt+0x549e4> │ │ │ │ @@ -86642,29 +86642,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq sl, [r1, #-3652]! @ 0xfffff1bc │ │ │ │ + streq r9, [r1, #-3660]! @ 0xfffff1b4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - streq sl, [r1, #-4060]! @ 0xfffff024 │ │ │ │ + streq r9, [r1, #-4068]! @ 0xfffff01c │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -86684,20 +86684,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 61998 <__cxa_atexit@plt+0x54a98> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - streq sl, [r1, #-3856]! @ 0xfffff0f0 │ │ │ │ + streq r9, [r1, #-3864]! @ 0xfffff0e8 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -86745,15 +86745,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq sl, [r1, #-3396]! @ 0xfffff2bc │ │ │ │ + streq r9, [r1, #-3404]! @ 0xfffff2b4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 61abc <__cxa_atexit@plt+0x54bbc> │ │ │ │ @@ -86769,15 +86769,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 61ad4 <__cxa_atexit@plt+0x54bd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r7, [sl], #3180 @ 0xc6c │ │ │ │ + strbteq r6, [sl], #3180 @ 0xc6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 61bcc <__cxa_atexit@plt+0x54ccc> │ │ │ │ @@ -86830,37 +86830,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 61be0 <__cxa_atexit@plt+0x54ce0> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq sl, [r1, #-3248]! @ 0xfffff350 │ │ │ │ + streq r9, [r1, #-3256]! @ 0xfffff348 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61c18 <__cxa_atexit@plt+0x54d18> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 61c20 <__cxa_atexit@plt+0x54d20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq sl, [r1, #-2708]! @ 0xfffff56c │ │ │ │ + streq r9, [r1, #-2716]! @ 0xfffff564 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -86997,15 +86997,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r1 │ │ │ │ - streq sl, [r1, #-2852]! @ 0xfffff4dc │ │ │ │ + streq r9, [r1, #-2860]! @ 0xfffff4d4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 61ec4 <__cxa_atexit@plt+0x54fc4> │ │ │ │ ldr lr, [pc, #72] @ 61ed0 <__cxa_atexit@plt+0x54fd0> │ │ │ │ @@ -87025,15 +87025,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq sl, [r1, #-2052]! @ 0xfffff7fc │ │ │ │ + streq r9, [r1, #-2060]! @ 0xfffff7f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 62134 <__cxa_atexit@plt+0x55234> │ │ │ │ @@ -87176,21 +87176,21 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ - streq sl, [r1, #-1880]! @ 0xfffff8a8 │ │ │ │ + streq r9, [r1, #-1888]! @ 0xfffff8a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -87207,15 +87207,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq sl, [r1, #-1776]! @ 0xfffff910 │ │ │ │ + streq r9, [r1, #-1784]! @ 0xfffff908 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 62270 <__cxa_atexit@plt+0x55370> │ │ │ │ @@ -87253,29 +87253,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq sl, [r1, #-1208]! @ 0xfffffb48 │ │ │ │ + streq r9, [r1, #-1216]! @ 0xfffffb40 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - streq sl, [r1, #-1616]! @ 0xfffff9b0 │ │ │ │ + streq r9, [r1, #-1624]! @ 0xfffff9a8 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -87295,20 +87295,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 62324 <__cxa_atexit@plt+0x55424> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - streq sl, [r1, #-1412]! @ 0xfffffa7c │ │ │ │ + streq r9, [r1, #-1420]! @ 0xfffffa74 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -87356,15 +87356,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq sl, [r1, #-952]! @ 0xfffffc48 │ │ │ │ + streq r9, [r1, #-960]! @ 0xfffffc40 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 62448 <__cxa_atexit@plt+0x55548> │ │ │ │ @@ -87380,15 +87380,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 62460 <__cxa_atexit@plt+0x55560> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r7, [sl], #740 @ 0x2e4 │ │ │ │ + strbteq r6, [sl], #740 @ 0x2e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 62558 <__cxa_atexit@plt+0x55658> │ │ │ │ @@ -87441,37 +87441,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 6256c <__cxa_atexit@plt+0x5566c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq sl, [r1, #-804]! @ 0xfffffcdc │ │ │ │ + streq r9, [r1, #-812]! @ 0xfffffcd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 625a4 <__cxa_atexit@plt+0x556a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 625ac <__cxa_atexit@plt+0x556ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq sl, [r1, #-264]! @ 0xfffffef8 │ │ │ │ + streq r9, [r1, #-272]! @ 0xfffffef0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -87613,15 +87613,15 @@ │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ bx r0 │ │ │ │ mov r1, #148 @ 0x94 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ - streq sl, [r1, #-400]! @ 0xfffffe70 │ │ │ │ + streq r9, [r1, #-408]! @ 0xfffffe68 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 62864 <__cxa_atexit@plt+0x55964> │ │ │ │ ldr lr, [pc, #72] @ 62870 <__cxa_atexit@plt+0x55970> │ │ │ │ @@ -87641,15 +87641,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r9, [r1, #-3684]! @ 0xfffff19c │ │ │ │ + streq r8, [r1, #-3692]! @ 0xfffff194 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r1 │ │ │ │ bcc 62adc <__cxa_atexit@plt+0x55bdc> │ │ │ │ mov r3, r6 │ │ │ │ @@ -87794,22 +87794,22 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r6, #160 @ 0xa0 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ - streq r9, [r1, #-3504]! @ 0xfffff250 │ │ │ │ + streq r8, [r1, #-3512]! @ 0xfffff248 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -87826,15 +87826,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r9, [r1, #-3396]! @ 0xfffff2bc │ │ │ │ + streq r8, [r1, #-3404]! @ 0xfffff2b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 62c1c <__cxa_atexit@plt+0x55d1c> │ │ │ │ @@ -87872,29 +87872,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r9, [r1, #-2828]! @ 0xfffff4f4 │ │ │ │ + streq r8, [r1, #-2836]! @ 0xfffff4ec │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - streq r9, [r1, #-3236]! @ 0xfffff35c │ │ │ │ + streq r8, [r1, #-3244]! @ 0xfffff354 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -87914,20 +87914,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 62cd0 <__cxa_atexit@plt+0x55dd0> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ - streq r9, [r1, #-3032]! @ 0xfffff428 │ │ │ │ + streq r8, [r1, #-3040]! @ 0xfffff420 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -87975,15 +87975,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r9, [r1, #-2572]! @ 0xfffff5f4 │ │ │ │ + streq r8, [r1, #-2580]! @ 0xfffff5ec │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 62df4 <__cxa_atexit@plt+0x55ef4> │ │ │ │ @@ -87999,15 +87999,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 62e0c <__cxa_atexit@plt+0x55f0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r6, [sl], #2364 @ 0x93c │ │ │ │ + strbteq r5, [sl], #2364 @ 0x93c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 62f04 <__cxa_atexit@plt+0x56004> │ │ │ │ @@ -88060,37 +88060,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 62f18 <__cxa_atexit@plt+0x56018> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r9, [r1, #-2424]! @ 0xfffff688 │ │ │ │ + streq r8, [r1, #-2432]! @ 0xfffff680 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62f50 <__cxa_atexit@plt+0x56050> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 62f58 <__cxa_atexit@plt+0x56058> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r9, [r1, #-1884]! @ 0xfffff8a4 │ │ │ │ + streq r8, [r1, #-1892]! @ 0xfffff89c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -88229,15 +88229,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - streq r9, [r1, #-2024]! @ 0xfffff818 │ │ │ │ + streq r8, [r1, #-2032]! @ 0xfffff810 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 63204 <__cxa_atexit@plt+0x56304> │ │ │ │ ldr lr, [pc, #72] @ 63210 <__cxa_atexit@plt+0x56310> │ │ │ │ @@ -88257,15 +88257,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r9, [r1, #-1220]! @ 0xfffffb3c │ │ │ │ + streq r8, [r1, #-1228]! @ 0xfffffb34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 63474 <__cxa_atexit@plt+0x56574> │ │ │ │ @@ -88408,21 +88408,21 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - streq r9, [r1, #-1048]! @ 0xfffffbe8 │ │ │ │ + streq r8, [r1, #-1056]! @ 0xfffffbe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -88439,15 +88439,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r9, [r1, #-944]! @ 0xfffffc50 │ │ │ │ + streq r8, [r1, #-952]! @ 0xfffffc48 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 635b0 <__cxa_atexit@plt+0x566b0> │ │ │ │ @@ -88485,29 +88485,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r9, [r1, #-376]! @ 0xfffffe88 │ │ │ │ + streq r8, [r1, #-384]! @ 0xfffffe80 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - streq r9, [r1, #-784]! @ 0xfffffcf0 │ │ │ │ + streq r8, [r1, #-792]! @ 0xfffffce8 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -88527,20 +88527,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 63664 <__cxa_atexit@plt+0x56764> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - streq r9, [r1, #-580]! @ 0xfffffdbc │ │ │ │ + streq r8, [r1, #-588]! @ 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -88588,15 +88588,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r9, [r1, #-120]! @ 0xffffff88 │ │ │ │ + streq r8, [r1, #-128]! @ 0xffffff80 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 63788 <__cxa_atexit@plt+0x56888> │ │ │ │ @@ -88612,15 +88612,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 637a0 <__cxa_atexit@plt+0x568a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r5, [sl], #4012 @ 0xfac │ │ │ │ + strbteq r4, [sl], #4012 @ 0xfac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 63898 <__cxa_atexit@plt+0x56998> │ │ │ │ @@ -88673,37 +88673,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 638ac <__cxa_atexit@plt+0x569ac> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r8, [r1, #-4068]! @ 0xfffff01c │ │ │ │ + streq r7, [r1, #-4076]! @ 0xfffff014 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 638e4 <__cxa_atexit@plt+0x569e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 638ec <__cxa_atexit@plt+0x569ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r8, [r1, #-3528]! @ 0xfffff238 │ │ │ │ + streq r7, [r1, #-3536]! @ 0xfffff230 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -88842,15 +88842,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - streq r8, [r1, #-3668]! @ 0xfffff1ac │ │ │ │ + streq r7, [r1, #-3676]! @ 0xfffff1a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 63b98 <__cxa_atexit@plt+0x56c98> │ │ │ │ ldr lr, [pc, #72] @ 63ba4 <__cxa_atexit@plt+0x56ca4> │ │ │ │ @@ -88870,15 +88870,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r8, [r1, #-2864]! @ 0xfffff4d0 │ │ │ │ + streq r7, [r1, #-2872]! @ 0xfffff4c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 63e08 <__cxa_atexit@plt+0x56f08> │ │ │ │ @@ -89021,21 +89021,21 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - streq r8, [r1, #-2692]! @ 0xfffff57c │ │ │ │ + streq r7, [r1, #-2700]! @ 0xfffff574 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -89052,15 +89052,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r8, [r1, #-2588]! @ 0xfffff5e4 │ │ │ │ + streq r7, [r1, #-2596]! @ 0xfffff5dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 63f44 <__cxa_atexit@plt+0x57044> │ │ │ │ @@ -89098,29 +89098,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r8, [r1, #-2020]! @ 0xfffff81c │ │ │ │ + streq r7, [r1, #-2028]! @ 0xfffff814 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - streq r8, [r1, #-2428]! @ 0xfffff684 │ │ │ │ + streq r7, [r1, #-2436]! @ 0xfffff67c │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -89140,20 +89140,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 63ff8 <__cxa_atexit@plt+0x570f8> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - streq r8, [r1, #-2224]! @ 0xfffff750 │ │ │ │ + streq r7, [r1, #-2232]! @ 0xfffff748 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -89201,15 +89201,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r8, [r1, #-1764]! @ 0xfffff91c │ │ │ │ + streq r7, [r1, #-1772]! @ 0xfffff914 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6411c <__cxa_atexit@plt+0x5721c> │ │ │ │ @@ -89225,15 +89225,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 64134 <__cxa_atexit@plt+0x57234> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r5, [sl], #1564 @ 0x61c │ │ │ │ + strbteq r4, [sl], #1564 @ 0x61c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6422c <__cxa_atexit@plt+0x5732c> │ │ │ │ @@ -89286,37 +89286,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 64240 <__cxa_atexit@plt+0x57340> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r8, [r1, #-1616]! @ 0xfffff9b0 │ │ │ │ + streq r7, [r1, #-1624]! @ 0xfffff9a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 64278 <__cxa_atexit@plt+0x57378> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 64280 <__cxa_atexit@plt+0x57380> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r8, [r1, #-1076]! @ 0xfffffbcc │ │ │ │ + streq r7, [r1, #-1084]! @ 0xfffffbc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -89455,15 +89455,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - streq r8, [r1, #-1216]! @ 0xfffffb40 │ │ │ │ + streq r7, [r1, #-1224]! @ 0xfffffb38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6452c <__cxa_atexit@plt+0x5762c> │ │ │ │ ldr lr, [pc, #72] @ 64538 <__cxa_atexit@plt+0x57638> │ │ │ │ @@ -89483,15 +89483,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r8, [r1, #-412]! @ 0xfffffe64 │ │ │ │ + streq r7, [r1, #-420]! @ 0xfffffe5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6479c <__cxa_atexit@plt+0x5789c> │ │ │ │ @@ -89634,21 +89634,21 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - streq r8, [r1, #-240]! @ 0xffffff10 │ │ │ │ + streq r7, [r1, #-248]! @ 0xffffff08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -89665,15 +89665,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r8, [r1, #-136]! @ 0xffffff78 │ │ │ │ + streq r7, [r1, #-144]! @ 0xffffff70 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 648d8 <__cxa_atexit@plt+0x579d8> │ │ │ │ @@ -89711,29 +89711,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r7, [r1, #-3664]! @ 0xfffff1b0 │ │ │ │ + streq r6, [r1, #-3672]! @ 0xfffff1a8 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - streq r7, [r1, #-4072]! @ 0xfffff018 │ │ │ │ + streq r6, [r1, #-4080]! @ 0xfffff010 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -89753,20 +89753,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 6498c <__cxa_atexit@plt+0x57a8c> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - streq r7, [r1, #-3868]! @ 0xfffff0e4 │ │ │ │ + streq r6, [r1, #-3876]! @ 0xfffff0dc │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -89814,15 +89814,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r7, [r1, #-3408]! @ 0xfffff2b0 │ │ │ │ + streq r6, [r1, #-3416]! @ 0xfffff2a8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 64ab0 <__cxa_atexit@plt+0x57bb0> │ │ │ │ @@ -89838,15 +89838,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 64ac8 <__cxa_atexit@plt+0x57bc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r4, [sl], #3212 @ 0xc8c │ │ │ │ + strbteq r3, [sl], #3212 @ 0xc8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 64bc0 <__cxa_atexit@plt+0x57cc0> │ │ │ │ @@ -89899,37 +89899,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 64bd4 <__cxa_atexit@plt+0x57cd4> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r7, [r1, #-3260]! @ 0xfffff344 │ │ │ │ + streq r6, [r1, #-3268]! @ 0xfffff33c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 64c0c <__cxa_atexit@plt+0x57d0c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 64c14 <__cxa_atexit@plt+0x57d14> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r7, [r1, #-2720]! @ 0xfffff560 │ │ │ │ + streq r6, [r1, #-2728]! @ 0xfffff558 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -90067,15 +90067,15 @@ │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ - streq r7, [r1, #-2860]! @ 0xfffff4d4 │ │ │ │ + streq r6, [r1, #-2868]! @ 0xfffff4cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 64ebc <__cxa_atexit@plt+0x57fbc> │ │ │ │ ldr lr, [pc, #72] @ 64ec8 <__cxa_atexit@plt+0x57fc8> │ │ │ │ @@ -90095,15 +90095,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r7, [r1, #-2060]! @ 0xfffff7f4 │ │ │ │ + streq r6, [r1, #-2068]! @ 0xfffff7ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #160 @ 0xa0 │ │ │ │ cmp r2, lr │ │ │ │ bcc 6512c <__cxa_atexit@plt+0x5822c> │ │ │ │ mov r3, r6 │ │ │ │ @@ -90246,22 +90246,22 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r0, #160 @ 0xa0 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - streq r7, [r1, #-1888]! @ 0xfffff8a0 │ │ │ │ + streq r6, [r1, #-1896]! @ 0xfffff898 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -90278,15 +90278,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r7, [r1, #-1780]! @ 0xfffff90c │ │ │ │ + streq r6, [r1, #-1788]! @ 0xfffff904 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6526c <__cxa_atexit@plt+0x5836c> │ │ │ │ @@ -90324,29 +90324,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r7, [r1, #-1212]! @ 0xfffffb44 │ │ │ │ + streq r6, [r1, #-1220]! @ 0xfffffb3c │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - streq r7, [r1, #-1620]! @ 0xfffff9ac │ │ │ │ + streq r6, [r1, #-1628]! @ 0xfffff9a4 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -90366,20 +90366,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 65320 <__cxa_atexit@plt+0x58420> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - streq r7, [r1, #-1416]! @ 0xfffffa78 │ │ │ │ + streq r6, [r1, #-1424]! @ 0xfffffa70 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -90427,15 +90427,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r7, [r1, #-956]! @ 0xfffffc44 │ │ │ │ + streq r6, [r1, #-964]! @ 0xfffffc3c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 65444 <__cxa_atexit@plt+0x58544> │ │ │ │ @@ -90451,15 +90451,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6545c <__cxa_atexit@plt+0x5855c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r4, [sl], #764 @ 0x2fc │ │ │ │ + strbteq r3, [sl], #764 @ 0x2fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 65554 <__cxa_atexit@plt+0x58654> │ │ │ │ @@ -90512,37 +90512,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 65568 <__cxa_atexit@plt+0x58668> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r7, [r1, #-808]! @ 0xfffffcd8 │ │ │ │ + streq r6, [r1, #-816]! @ 0xfffffcd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 655a0 <__cxa_atexit@plt+0x586a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 655a8 <__cxa_atexit@plt+0x586a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r7, [r1, #-268]! @ 0xfffffef4 │ │ │ │ + streq r6, [r1, #-276]! @ 0xfffffeec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -90681,15 +90681,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - streq r7, [r1, #-408]! @ 0xfffffe68 │ │ │ │ + streq r6, [r1, #-416]! @ 0xfffffe60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 65854 <__cxa_atexit@plt+0x58954> │ │ │ │ ldr lr, [pc, #72] @ 65860 <__cxa_atexit@plt+0x58960> │ │ │ │ @@ -90709,15 +90709,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r6, [r1, #-3700]! @ 0xfffff18c │ │ │ │ + streq r5, [r1, #-3708]! @ 0xfffff184 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #160 @ 0xa0 │ │ │ │ cmp r2, lr │ │ │ │ bcc 65ac4 <__cxa_atexit@plt+0x58bc4> │ │ │ │ mov r3, r6 │ │ │ │ @@ -90860,22 +90860,22 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r0, #160 @ 0xa0 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - streq r6, [r1, #-3528]! @ 0xfffff238 │ │ │ │ + streq r5, [r1, #-3536]! @ 0xfffff230 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -90892,15 +90892,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r6, [r1, #-3420]! @ 0xfffff2a4 │ │ │ │ + streq r5, [r1, #-3428]! @ 0xfffff29c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 65c04 <__cxa_atexit@plt+0x58d04> │ │ │ │ @@ -90938,29 +90938,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r6, [r1, #-2852]! @ 0xfffff4dc │ │ │ │ + streq r5, [r1, #-2860]! @ 0xfffff4d4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - streq r6, [r1, #-3260]! @ 0xfffff344 │ │ │ │ + streq r5, [r1, #-3268]! @ 0xfffff33c │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -90980,20 +90980,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 65cb8 <__cxa_atexit@plt+0x58db8> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - streq r6, [r1, #-3056]! @ 0xfffff410 │ │ │ │ + streq r5, [r1, #-3064]! @ 0xfffff408 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -91041,15 +91041,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r6, [r1, #-2596]! @ 0xfffff5dc │ │ │ │ + streq r5, [r1, #-2604]! @ 0xfffff5d4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 65ddc <__cxa_atexit@plt+0x58edc> │ │ │ │ @@ -91065,15 +91065,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 65df4 <__cxa_atexit@plt+0x58ef4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r3, [sl], #2408 @ 0x968 │ │ │ │ + strbteq r2, [sl], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 65eec <__cxa_atexit@plt+0x58fec> │ │ │ │ @@ -91126,37 +91126,37 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 65f00 <__cxa_atexit@plt+0x59000> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r6, [r1, #-2448]! @ 0xfffff670 │ │ │ │ + streq r5, [r1, #-2456]! @ 0xfffff668 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 65f38 <__cxa_atexit@plt+0x59038> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 65f40 <__cxa_atexit@plt+0x59040> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r6, [r1, #-1908]! @ 0xfffff88c │ │ │ │ + streq r5, [r1, #-1916]! @ 0xfffff884 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ @@ -91295,15 +91295,15 @@ │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r5, #148 @ 0x94 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - streq r6, [r1, #-2048]! @ 0xfffff800 │ │ │ │ + streq r5, [r1, #-2056]! @ 0xfffff7f8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 661ec <__cxa_atexit@plt+0x592ec> │ │ │ │ ldr lr, [pc, #72] @ 661f8 <__cxa_atexit@plt+0x592f8> │ │ │ │ @@ -91323,15 +91323,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r6, [r1, #-1244]! @ 0xfffffb24 │ │ │ │ + streq r5, [r1, #-1252]! @ 0xfffffb1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6645c <__cxa_atexit@plt+0x5955c> │ │ │ │ @@ -91474,21 +91474,21 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ sub r4, r6, #139 @ 0x8b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - streq r6, [r1, #-1072]! @ 0xfffffbd0 │ │ │ │ + streq r5, [r1, #-1080]! @ 0xfffffbc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -91505,15 +91505,15 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r6, [r1, #-968]! @ 0xfffffc38 │ │ │ │ + streq r5, [r1, #-976]! @ 0xfffffc30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 66598 <__cxa_atexit@plt+0x59698> │ │ │ │ @@ -91551,29 +91551,29 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ mov r6, r2 │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - streq r6, [r1, #-400]! @ 0xfffffe70 │ │ │ │ + streq r5, [r1, #-408]! @ 0xfffffe68 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - streq r6, [r1, #-808]! @ 0xfffffcd8 │ │ │ │ + streq r5, [r1, #-816]! @ 0xfffffcd0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -91593,20 +91593,20 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [pc, #32] @ 6664c <__cxa_atexit@plt+0x5974c> │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - streq r6, [r1, #-604]! @ 0xfffffda4 │ │ │ │ + streq r5, [r1, #-612]! @ 0xfffffd9c │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -91654,15 +91654,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - streq r6, [r1, #-144]! @ 0xffffff70 │ │ │ │ + streq r5, [r1, #-152]! @ 0xffffff68 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 66770 <__cxa_atexit@plt+0x59870> │ │ │ │ @@ -91678,15 +91678,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 66788 <__cxa_atexit@plt+0x59888> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r2, [sl], #4056 @ 0xfd8 │ │ │ │ + strbteq r1, [sl], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 66880 <__cxa_atexit@plt+0x59980> │ │ │ │ @@ -91739,21 +91739,21 @@ │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r4, [pc, #36] @ 66894 <__cxa_atexit@plt+0x59994> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 40043c <__cxa_atexit@plt+0x3f353c> │ │ │ │ + b 3febc4 <__cxa_atexit@plt+0x3f1cc4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - streq r5, [r1, #-4092]! @ 0xfffff004 │ │ │ │ + streq r5, [r1, #-4]! │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 66904 <__cxa_atexit@plt+0x59a04> │ │ │ │ @@ -91780,31 +91780,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 66920 <__cxa_atexit@plt+0x59a20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq r2, [sl], #3876 @ 0xf24 │ │ │ │ - strbteq r2, [sl], #3844 @ 0xf04 │ │ │ │ + strbteq r1, [sl], #3876 @ 0xf24 │ │ │ │ + strbteq r1, [sl], #3844 @ 0xf04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 6695c <__cxa_atexit@plt+0x59a5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 66954 <__cxa_atexit@plt+0x59a54> │ │ │ │ b 6696c <__cxa_atexit@plt+0x59a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r2, [sl], #3784 @ 0xec8 │ │ │ │ + strbteq r1, [sl], #3784 @ 0xec8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stm sp, {r4, r6} │ │ │ │ ldr ip, [pc, #1044] @ 66d8c <__cxa_atexit@plt+0x59e8c> │ │ │ │ add ip, pc, ip │ │ │ │ ldr lr, [pc, #1040] @ 66d90 <__cxa_atexit@plt+0x59e90> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -91956,15 +91956,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r6, [r5, #-36]! @ 0xffffffdc │ │ │ │ str r2, [r5, #32] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [pc, #448] @ 66dac <__cxa_atexit@plt+0x59eac> │ │ │ │ add r0, pc, r0 │ │ │ │ mov lr, r5 │ │ │ │ str r0, [lr, #-28]! @ 0xffffffe4 │ │ │ │ ldr r3, [r1, #2] │ │ │ │ str r4, [r5, #-8] │ │ │ │ str r9, [r5, #-12] │ │ │ │ @@ -92053,43 +92053,43 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 66a78 <__cxa_atexit@plt+0x59b78> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r6, [pc, #84] @ 66dc4 <__cxa_atexit@plt+0x59ec4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #0 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ @ instruction: 0xffffffe8 │ │ │ │ andeq r0, r0, r4, ror pc │ │ │ │ andeq r0, r0, r0, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #18 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ @ instruction: 0x00000eb8 │ │ │ │ - strbteq r2, [sl], #2796 @ 0xaec │ │ │ │ + strbteq r1, [sl], #2796 @ 0xaec │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ - streq r5, [r1, #-2976]! @ 0xfffff460 │ │ │ │ + streq r4, [r1, #-2984]! @ 0xfffff458 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ - streq r5, [r1, #-2952]! @ 0xfffff478 │ │ │ │ - streq r5, [r1, #-3092]! @ 0xfffff3ec │ │ │ │ - streq r5, [r1, #-3512]! @ 0xfffff248 │ │ │ │ + streq r4, [r1, #-2960]! @ 0xfffff470 │ │ │ │ + streq r4, [r1, #-3100]! @ 0xfffff3e4 │ │ │ │ + streq r4, [r1, #-3520]! @ 0xfffff240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 66e28 <__cxa_atexit@plt+0x59f28> │ │ │ │ @@ -92104,17 +92104,17 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r5, [r1, #-2260]! @ 0xfffff72c │ │ │ │ - streq r5, [r1, #-2680]! @ 0xfffff588 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r4, [r1, #-2268]! @ 0xfffff724 │ │ │ │ + streq r4, [r1, #-2688]! @ 0xfffff580 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 66ed4 <__cxa_atexit@plt+0x59fd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ cmp r7, r3 │ │ │ │ bne 66e64 <__cxa_atexit@plt+0x59f64> │ │ │ │ @@ -92144,18 +92144,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 66ed8 <__cxa_atexit@plt+0x59fd8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - streq r5, [r1, #-2192]! @ 0xfffff770 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + streq r4, [r1, #-2200]! @ 0xfffff768 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - streq r5, [r1, #-2540]! @ 0xfffff614 │ │ │ │ + streq r4, [r1, #-2548]! @ 0xfffff60c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -92174,18 +92174,18 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 66f50 <__cxa_atexit@plt+0x5a050> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - streq r5, [r1, #-2408]! @ 0xfffff698 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + streq r4, [r1, #-2416]! @ 0xfffff690 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - strbteq r2, [sl], #2260 @ 0x8d4 │ │ │ │ + strbteq r1, [sl], #2260 @ 0x8d4 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #152] @ 67008 <__cxa_atexit@plt+0x5a108> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ @@ -92225,15 +92225,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbteq r2, [sl], #2068 @ 0x814 │ │ │ │ + strbteq r1, [sl], #2068 @ 0x814 │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #72] @ 6707c <__cxa_atexit@plt+0x5a17c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -92253,42 +92253,42 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 67074 <__cxa_atexit@plt+0x5a174> │ │ │ │ b 670cc <__cxa_atexit@plt+0x5a1cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq r2, [sl], #1956 @ 0x7a4 │ │ │ │ + strbteq r1, [sl], #1956 @ 0x7a4 │ │ │ │ andeq r0, r0, fp, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 670bc <__cxa_atexit@plt+0x5a1bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ beq 670b4 <__cxa_atexit@plt+0x5a1b4> │ │ │ │ b 670cc <__cxa_atexit@plt+0x5a1cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r2, [sl], #1896 @ 0x768 │ │ │ │ + strbteq r1, [sl], #1896 @ 0x768 │ │ │ │ andeq r1, r0, fp, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ cmp r0, r1 │ │ │ │ bne 670f4 <__cxa_atexit@plt+0x5a1f4> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #368] @ 67258 <__cxa_atexit@plt+0x5a358> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b 400454 <__cxa_atexit@plt+0x3f3554> │ │ │ │ + b 3febdc <__cxa_atexit@plt+0x3f1cdc> │ │ │ │ mov r2, r5 │ │ │ │ ldr sl, [r2, #20]! │ │ │ │ ldr r7, [r2, #-4] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ stmib r2, {r7, sl} │ │ │ │ str r3, [r2, #12] │ │ │ │ sub r7, r2, #48 @ 0x30 │ │ │ │ @@ -92365,21 +92365,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #15 │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ @ instruction: 0xfffff80c │ │ │ │ - strbteq r2, [sl], #1564 @ 0x61c │ │ │ │ + strbteq r1, [sl], #1564 @ 0x61c │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ - strbteq r2, [sl], #1540 @ 0x604 │ │ │ │ + strbteq r1, [sl], #1540 @ 0x604 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - strbteq r2, [sl], #1484 @ 0x5cc │ │ │ │ + strbteq r1, [sl], #1484 @ 0x5cc │ │ │ │ andeq r0, r0, r9, lsr #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #16]! │ │ │ │ ldr r1, [r3, #-4] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ @@ -92434,18 +92434,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 67360 <__cxa_atexit@plt+0x5a460> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - streq r5, [r1, #-1376]! @ 0xfffffaa0 │ │ │ │ + streq r4, [r1, #-1384]! @ 0xfffffa98 │ │ │ │ andeq r3, r0, r9, ror #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r7, r3 │ │ │ │ bne 6738c <__cxa_atexit@plt+0x5a48c> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ @@ -92476,17 +92476,17 @@ │ │ │ │ ldr r6, [pc, #24] @ 67404 <__cxa_atexit@plt+0x5a504> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - streq r5, [r1, #-1216]! @ 0xfffffb40 │ │ │ │ + streq r4, [r1, #-1224]! @ 0xfffffb38 │ │ │ │ andeq r1, r0, r9, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #32] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -92507,18 +92507,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 67484 <__cxa_atexit@plt+0x5a584> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - streq r5, [r1, #-1084]! @ 0xfffffbc4 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + streq r4, [r1, #-1092]! @ 0xfffffbbc │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbteq r2, [sl], #928 @ 0x3a0 │ │ │ │ + strbteq r1, [sl], #928 @ 0x3a0 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #76] @ 674f0 <__cxa_atexit@plt+0x5a5f0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ @@ -92532,73 +92532,73 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r2, [r5, #32] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbteq r2, [sl], #816 @ 0x330 │ │ │ │ + strbteq r1, [sl], #816 @ 0x330 │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #20] @ 67528 <__cxa_atexit@plt+0x5a628> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5, #28] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r2, [sl], #764 @ 0x2fc │ │ │ │ + strbteq r1, [sl], #764 @ 0x2fc │ │ │ │ andeq r0, r0, fp, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 67554 <__cxa_atexit@plt+0x5a654> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #32] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r2, [sl], #720 @ 0x2d0 │ │ │ │ + strbteq r1, [sl], #720 @ 0x2d0 │ │ │ │ andeq r1, r0, fp, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ cmp r2, r3 │ │ │ │ bne 67598 <__cxa_atexit@plt+0x5a698> │ │ │ │ ldr r3, [pc, #68] @ 675c0 <__cxa_atexit@plt+0x5a6c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #56] @ 675c4 <__cxa_atexit@plt+0x5a6c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40045c <__cxa_atexit@plt+0x3f355c> │ │ │ │ + b 3febe4 <__cxa_atexit@plt+0x3f1ce4> │ │ │ │ ldr r7, [r5, #24]! │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r7} │ │ │ │ mov r7, fp │ │ │ │ cmp r2, r3 │ │ │ │ bls 675bc <__cxa_atexit@plt+0x5a6bc> │ │ │ │ b 677f4 <__cxa_atexit@plt+0x5a8f4> │ │ │ │ b 678e0 <__cxa_atexit@plt+0x5a9e0> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r5, [r1, #-756]! @ 0xfffffd0c │ │ │ │ - strbteq r2, [sl], #608 @ 0x260 │ │ │ │ + streq r4, [r1, #-764]! @ 0xfffffd04 │ │ │ │ + strbteq r1, [sl], #608 @ 0x260 │ │ │ │ andeq r0, r0, r9, lsr #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #16]! │ │ │ │ ldr r1, [r3, #-4] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ @@ -92653,18 +92653,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 676cc <__cxa_atexit@plt+0x5a7cc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - streq r5, [r1, #-500]! @ 0xfffffe0c │ │ │ │ + streq r4, [r1, #-508]! @ 0xfffffe04 │ │ │ │ andeq r3, r0, r9, ror #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r7, r3 │ │ │ │ bne 676f8 <__cxa_atexit@plt+0x5a7f8> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ @@ -92695,17 +92695,17 @@ │ │ │ │ ldr r6, [pc, #24] @ 67770 <__cxa_atexit@plt+0x5a870> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - streq r5, [r1, #-340]! @ 0xfffffeac │ │ │ │ + streq r4, [r1, #-348]! @ 0xfffffea4 │ │ │ │ andeq r1, r0, r9, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #32] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -92726,16 +92726,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 677f0 <__cxa_atexit@plt+0x5a8f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - streq r5, [r1, #-208]! @ 0xffffff30 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + streq r4, [r1, #-216]! @ 0xffffff28 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #148] @ 67894 <__cxa_atexit@plt+0x5a994> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr sl, [r3, #12] │ │ │ │ @@ -92772,30 +92772,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffff104 │ │ │ │ @ instruction: 0xfffff124 │ │ │ │ - strbteq r1, [sl], #4008 @ 0xfa8 │ │ │ │ - strbteq r1, [sl], #3960 @ 0xf78 │ │ │ │ + strbteq r0, [sl], #4008 @ 0xfa8 │ │ │ │ + strbteq r0, [sl], #3960 @ 0xf78 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r5, r5, #28 │ │ │ │ cmp r7, r2 │ │ │ │ bne 678d4 <__cxa_atexit@plt+0x5a9d4> │ │ │ │ ldr r7, [r3, #16] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ str r7, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldmib r3, {r8, r9} │ │ │ │ mov sl, r7 │ │ │ │ - b 400464 <__cxa_atexit@plt+0x3f3564> │ │ │ │ + b 3febec <__cxa_atexit@plt+0x3f1cec> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #148] @ 67980 <__cxa_atexit@plt+0x5aa80> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr sl, [r3, #8] │ │ │ │ ldr r8, [r3, #20] │ │ │ │ @@ -92831,32 +92831,32 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffff018 │ │ │ │ @ instruction: 0xfffff038 │ │ │ │ - strbteq r1, [sl], #3772 @ 0xebc │ │ │ │ - strbteq r1, [sl], #3712 @ 0xe80 │ │ │ │ + strbteq r0, [sl], #3772 @ 0xebc │ │ │ │ + strbteq r0, [sl], #3712 @ 0xe80 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r5, r5, #28 │ │ │ │ cmp r7, r2 │ │ │ │ bne 679c0 <__cxa_atexit@plt+0x5aac0> │ │ │ │ ldr r7, [r3, #16] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ str r7, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ ldr sl, [r3, #12] │ │ │ │ mov r9, r7 │ │ │ │ - b 40046c <__cxa_atexit@plt+0x3f356c> │ │ │ │ - strbteq r1, [sl], #3668 @ 0xe54 │ │ │ │ + b 3febf4 <__cxa_atexit@plt+0x3f1cf4> │ │ │ │ + strbteq r0, [sl], #3668 @ 0xe54 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 67a40 <__cxa_atexit@plt+0x5ab40> │ │ │ │ @@ -92883,31 +92883,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 67a5c <__cxa_atexit@plt+0x5ab5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq r1, [sl], #3576 @ 0xdf8 │ │ │ │ - strbteq r1, [sl], #3528 @ 0xdc8 │ │ │ │ + strbteq r0, [sl], #3576 @ 0xdf8 │ │ │ │ + strbteq r0, [sl], #3528 @ 0xdc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 67a98 <__cxa_atexit@plt+0x5ab98> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 67a90 <__cxa_atexit@plt+0x5ab90> │ │ │ │ b 67aa8 <__cxa_atexit@plt+0x5aba8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r1, [sl], #3468 @ 0xd8c │ │ │ │ + strbteq r0, [sl], #3468 @ 0xd8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stm sp, {r4, r6} │ │ │ │ ldr ip, [pc, #836] @ 67df8 <__cxa_atexit@plt+0x5aef8> │ │ │ │ add ip, pc, ip │ │ │ │ ldr lr, [pc, #832] @ 67dfc <__cxa_atexit@plt+0x5aefc> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -93043,15 +93043,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r4, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r4, [r5, #24] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldm sp, {r4, r6} │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r1, [pc, #304] @ 67e18 <__cxa_atexit@plt+0x5af18> │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r5 │ │ │ │ str r1, [lr, #-20]! @ 0xffffffec │ │ │ │ ldr r1, [r4, #2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-12] │ │ │ │ @@ -93113,30 +93113,30 @@ │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 67bac <__cxa_atexit@plt+0x5acac> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ @ instruction: 0xffffffe8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ andeq r0, r0, r4, lsl r9 │ │ │ │ - strbteq r1, [sl], #2664 @ 0xa68 │ │ │ │ + strbteq r0, [sl], #2664 @ 0xa68 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ - streq r4, [r1, #-2780]! @ 0xfffff524 │ │ │ │ - streq r4, [r1, #-3200]! @ 0xfffff380 │ │ │ │ + streq r3, [r1, #-2788]! @ 0xfffff51c │ │ │ │ + streq r3, [r1, #-3208]! @ 0xfffff378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 67e84 <__cxa_atexit@plt+0x5af84> │ │ │ │ @@ -93151,18 +93151,18 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r4, [r1, #-2168]! @ 0xfffff788 │ │ │ │ - streq r4, [r1, #-2588]! @ 0xfffff5e4 │ │ │ │ - strbteq r1, [sl], #2448 @ 0x990 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r3, [r1, #-2176]! @ 0xfffff780 │ │ │ │ + streq r3, [r1, #-2596]! @ 0xfffff5dc │ │ │ │ + strbteq r0, [sl], #2448 @ 0x990 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #152] @ 67f4c <__cxa_atexit@plt+0x5b04c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -93202,15 +93202,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbteq r1, [sl], #2256 @ 0x8d0 │ │ │ │ + strbteq r0, [sl], #2256 @ 0x8d0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #72] @ 67fc0 <__cxa_atexit@plt+0x5b0c0> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -93230,42 +93230,42 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 67fb8 <__cxa_atexit@plt+0x5b0b8> │ │ │ │ b 68010 <__cxa_atexit@plt+0x5b110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq r1, [sl], #2144 @ 0x860 │ │ │ │ + strbteq r0, [sl], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 68000 <__cxa_atexit@plt+0x5b100> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ beq 67ff8 <__cxa_atexit@plt+0x5b0f8> │ │ │ │ b 68010 <__cxa_atexit@plt+0x5b110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r1, [sl], #2084 @ 0x824 │ │ │ │ + strbteq r0, [sl], #2084 @ 0x824 │ │ │ │ andeq r0, r0, r9, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ cmp r0, r1 │ │ │ │ bne 68038 <__cxa_atexit@plt+0x5b138> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #308] @ 68160 <__cxa_atexit@plt+0x5b260> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b 400454 <__cxa_atexit@plt+0x3f3554> │ │ │ │ + b 3febdc <__cxa_atexit@plt+0x3f1cdc> │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #12]! │ │ │ │ ldr sl, [r2, #4] │ │ │ │ ldr r3, [r2, #8] │ │ │ │ stmib r2, {r7, sl} │ │ │ │ str r3, [r2, #12] │ │ │ │ sub r7, r2, #40 @ 0x28 │ │ │ │ @@ -93327,21 +93327,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff9e8 │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ - strbteq r1, [sl], #1828 @ 0x724 │ │ │ │ + strbteq r0, [sl], #1828 @ 0x724 │ │ │ │ andeq r0, r0, r0, ror r4 │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - strbteq r1, [sl], #1804 @ 0x70c │ │ │ │ + strbteq r0, [sl], #1804 @ 0x70c │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - strbteq r1, [sl], #1732 @ 0x6c4 │ │ │ │ + strbteq r0, [sl], #1732 @ 0x6c4 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ beq 681ac <__cxa_atexit@plt+0x5b2ac> │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r7, #8]! │ │ │ │ @@ -93361,15 +93361,15 @@ │ │ │ │ bx r0 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 68470 <__cxa_atexit@plt+0x5b570> │ │ │ │ - strbteq r1, [sl], #1620 @ 0x654 │ │ │ │ + strbteq r0, [sl], #1620 @ 0x654 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #76] @ 6823c <__cxa_atexit@plt+0x5b33c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -93383,73 +93383,73 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5, #24] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbteq r1, [sl], #1508 @ 0x5e4 │ │ │ │ + strbteq r0, [sl], #1508 @ 0x5e4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #20] @ 68274 <__cxa_atexit@plt+0x5b374> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r1, [sl], #1456 @ 0x5b0 │ │ │ │ + strbteq r0, [sl], #1456 @ 0x5b0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 682a0 <__cxa_atexit@plt+0x5b3a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r1, [sl], #1412 @ 0x584 │ │ │ │ + strbteq r0, [sl], #1412 @ 0x584 │ │ │ │ andeq r0, r0, r9, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, r3 │ │ │ │ bne 682e4 <__cxa_atexit@plt+0x5b3e4> │ │ │ │ ldr r3, [pc, #68] @ 6830c <__cxa_atexit@plt+0x5b40c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #56] @ 68310 <__cxa_atexit@plt+0x5b410> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40045c <__cxa_atexit@plt+0x3f355c> │ │ │ │ + b 3febe4 <__cxa_atexit@plt+0x3f1ce4> │ │ │ │ ldr r7, [r5, #16]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ cmp r2, r3 │ │ │ │ bls 68308 <__cxa_atexit@plt+0x5b408> │ │ │ │ b 68384 <__cxa_atexit@plt+0x5b484> │ │ │ │ b 68470 <__cxa_atexit@plt+0x5b570> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq r4, [r1, #-1448]! @ 0xfffffa58 │ │ │ │ - strbteq r1, [sl], #1300 @ 0x514 │ │ │ │ + streq r3, [r1, #-1456]! @ 0xfffffa50 │ │ │ │ + strbteq r0, [sl], #1300 @ 0x514 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ beq 6835c <__cxa_atexit@plt+0x5b45c> │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r7, #8]! │ │ │ │ @@ -93512,30 +93512,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffff6b0 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ - strbteq r1, [sl], #1064 @ 0x428 │ │ │ │ - strbteq r1, [sl], #1000 @ 0x3e8 │ │ │ │ + strbteq r0, [sl], #1064 @ 0x428 │ │ │ │ + strbteq r0, [sl], #1000 @ 0x3e8 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r5, r5, #28 │ │ │ │ cmp r7, r2 │ │ │ │ bne 68464 <__cxa_atexit@plt+0x5b564> │ │ │ │ ldr r7, [r3, #16] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ str r7, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldmib r3, {r8, r9} │ │ │ │ mov sl, r7 │ │ │ │ - b 400464 <__cxa_atexit@plt+0x3f3564> │ │ │ │ + b 3febec <__cxa_atexit@plt+0x3f1cec> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #148] @ 68510 <__cxa_atexit@plt+0x5b610> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr sl, [r3, #8] │ │ │ │ ldr r8, [r3, #20] │ │ │ │ @@ -93571,31 +93571,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ @ instruction: 0xfffff5e4 │ │ │ │ - strbteq r1, [sl], #828 @ 0x33c │ │ │ │ - strbteq r1, [sl], #752 @ 0x2f0 │ │ │ │ + strbteq r0, [sl], #828 @ 0x33c │ │ │ │ + strbteq r0, [sl], #752 @ 0x2f0 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r5, r5, #28 │ │ │ │ cmp r7, r2 │ │ │ │ bne 68550 <__cxa_atexit@plt+0x5b650> │ │ │ │ ldr r7, [r3, #16] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ str r7, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ ldr sl, [r3, #12] │ │ │ │ mov r9, r7 │ │ │ │ - b 40046c <__cxa_atexit@plt+0x3f356c> │ │ │ │ + b 3febf4 <__cxa_atexit@plt+0x3f1cf4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 685a4 <__cxa_atexit@plt+0x5b6a4> │ │ │ │ ldr r7, [pc, #52] @ 685b4 <__cxa_atexit@plt+0x5b6b4> │ │ │ │ @@ -93610,16 +93610,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 685b8 <__cxa_atexit@plt+0x5b6b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r1, [sl], #668 @ 0x29c │ │ │ │ - strbteq r1, [sl], #644 @ 0x284 │ │ │ │ + strbteq r0, [sl], #668 @ 0x29c │ │ │ │ + strbteq r0, [sl], #644 @ 0x284 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 685e8 <__cxa_atexit@plt+0x5b6e8> │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -93672,16 +93672,16 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff45c │ │ │ │ @ instruction: 0xfffff47c │ │ │ │ - strbteq r1, [sl], #428 @ 0x1ac │ │ │ │ - strbteq r1, [sl], #396 @ 0x18c │ │ │ │ + strbteq r0, [sl], #428 @ 0x1ac │ │ │ │ + strbteq r0, [sl], #396 @ 0x18c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 686dc <__cxa_atexit@plt+0x5b7dc> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -93732,17 +93732,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe22c │ │ │ │ @ instruction: 0xffffe24c │ │ │ │ - strbteq r1, [sl], #168 @ 0xa8 │ │ │ │ + strbteq r0, [sl], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq r1, [sl], #152 @ 0x98 │ │ │ │ + strbteq r0, [sl], #152 @ 0x98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r2, [pc, #92] @ 6881c <__cxa_atexit@plt+0x5b91c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -93765,16 +93765,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 68824 <__cxa_atexit@plt+0x5b924> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - strbteq r1, [sl], #56 @ 0x38 │ │ │ │ - strbteq r1, [sl], #24 │ │ │ │ + strbteq r0, [sl], #56 @ 0x38 │ │ │ │ + strbteq r0, [sl], #24 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 68894 <__cxa_atexit@plt+0x5b994> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -93795,32 +93795,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6889c <__cxa_atexit@plt+0x5b99c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - strbteq r0, [sl], #4028 @ 0xfbc │ │ │ │ - strbteq r0, [sl], #3592 @ 0xe08 │ │ │ │ + strbteq pc, [r9], #4028 @ 0xfbc @ │ │ │ │ + strbteq pc, [r9], #3592 @ 0xe08 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ ldreq r3, [r5, #12] │ │ │ │ cmpeq sl, r3 │ │ │ │ beq 688d4 <__cxa_atexit@plt+0x5b9d4> │ │ │ │ add r5, r5, #24 │ │ │ │ mov r9, r7 │ │ │ │ - b 40044c <__cxa_atexit@plt+0x3f354c> │ │ │ │ + b 3febd4 <__cxa_atexit@plt+0x3f1cd4> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [sl], #3936 @ 0xf60 │ │ │ │ + strbteq pc, [r9], #3936 @ 0xf60 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68944 <__cxa_atexit@plt+0x5ba44> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -93844,18 +93844,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 68968 <__cxa_atexit@plt+0x5ba68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r3, [r1, #-3476]! @ 0xfffff26c │ │ │ │ + streq r2, [r1, #-3484]! @ 0xfffff264 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ - strbteq r0, [sl], #3828 @ 0xef4 │ │ │ │ - strbteq r0, [sl], #3792 @ 0xed0 │ │ │ │ + strbteq pc, [r9], #3828 @ 0xef4 @ │ │ │ │ + strbteq pc, [r9], #3792 @ 0xed0 @ │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -93868,32 +93868,32 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r7, [pc, #20] @ 689e0 <__cxa_atexit@plt+0x5bae0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbteq r0, [sl], #3732 @ 0xe94 │ │ │ │ - strbteq r0, [sl], #3676 @ 0xe5c │ │ │ │ + strbteq pc, [r9], #3732 @ 0xe94 @ │ │ │ │ + strbteq pc, [r9], #3676 @ 0xe5c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 68a68 <__cxa_atexit@plt+0x5bb68> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 68a58 <__cxa_atexit@plt+0x5bb58> │ │ │ │ ldr r7, [pc, #124] @ 68a94 <__cxa_atexit@plt+0x5bb94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #32 │ │ │ │ @@ -93921,28 +93921,28 @@ │ │ │ │ ldr r5, [pc, #36] @ 68aa4 <__cxa_atexit@plt+0x5bba4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - streq r3, [r1, #-3200]! @ 0xfffff380 │ │ │ │ + streq r2, [r1, #-3208]! @ 0xfffff378 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - streq r3, [r1, #-3220]! @ 0xfffff36c │ │ │ │ - strbteq r0, [sl], #3536 @ 0xdd0 │ │ │ │ - streq r3, [r1, #-3156]! @ 0xfffff3ac │ │ │ │ - strbteq r0, [sl], #3528 @ 0xdc8 │ │ │ │ + streq r2, [r1, #-3228]! @ 0xfffff364 │ │ │ │ + strbteq pc, [r9], #3536 @ 0xdd0 @ │ │ │ │ + streq r2, [r1, #-3164]! @ 0xfffff3a4 │ │ │ │ + strbteq pc, [r9], #3528 @ 0xdc8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 68b34 <__cxa_atexit@plt+0x5bc34> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 68b24 <__cxa_atexit@plt+0x5bc24> │ │ │ │ ldr r7, [pc, #136] @ 68b64 <__cxa_atexit@plt+0x5bc64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #32 │ │ │ │ @@ -93973,22 +93973,22 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [pc, #40] @ 68b7c <__cxa_atexit@plt+0x5bc7c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - streq r3, [r1, #-3004]! @ 0xfffff444 │ │ │ │ + streq r2, [r1, #-3012]! @ 0xfffff43c │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ - strbteq r0, [sl], #3432 @ 0xd68 │ │ │ │ - streq r3, [r1, #-3012]! @ 0xfffff43c │ │ │ │ - strbteq r0, [sl], #3332 @ 0xd04 │ │ │ │ - strbteq r0, [sl], #3356 @ 0xd1c │ │ │ │ - streq r3, [r1, #-2944]! @ 0xfffff480 │ │ │ │ - strbteq r0, [sl], #3344 @ 0xd10 │ │ │ │ + strbteq pc, [r9], #3432 @ 0xd68 @ │ │ │ │ + streq r2, [r1, #-3020]! @ 0xfffff434 │ │ │ │ + strbteq pc, [r9], #3332 @ 0xd04 @ │ │ │ │ + strbteq pc, [r9], #3356 @ 0xd1c @ │ │ │ │ + streq r2, [r1, #-2952]! @ 0xfffff478 │ │ │ │ + strbteq pc, [r9], #3344 @ 0xd10 @ │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 68c28 <__cxa_atexit@plt+0x5bd28> │ │ │ │ ldr r1, [pc, #144] @ 68c34 <__cxa_atexit@plt+0x5bd34> │ │ │ │ @@ -94026,19 +94026,19 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - streq r3, [r1, #-2784]! @ 0xfffff520 │ │ │ │ + streq r2, [r1, #-2792]! @ 0xfffff518 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbteq r0, [sl], #3248 @ 0xcb0 │ │ │ │ - strbteq r0, [sl], #3236 @ 0xca4 │ │ │ │ - strbteq r0, [sl], #3144 @ 0xc48 │ │ │ │ + strbteq pc, [r9], #3248 @ 0xcb0 @ │ │ │ │ + strbteq pc, [r9], #3236 @ 0xca4 @ │ │ │ │ + strbteq pc, [r9], #3144 @ 0xc48 @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 68c78 <__cxa_atexit@plt+0x5bd78> │ │ │ │ ldr r7, [pc, #68] @ 68cac <__cxa_atexit@plt+0x5bdac> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -94055,17 +94055,17 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 68ca0 <__cxa_atexit@plt+0x5bda0> │ │ │ │ b 68cc0 <__cxa_atexit@plt+0x5bdc0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r0, [sl], #3104 @ 0xc20 │ │ │ │ - strbteq r0, [sl], #3092 @ 0xc14 │ │ │ │ - strbteq r0, [sl], #3036 @ 0xbdc │ │ │ │ + strbteq pc, [r9], #3104 @ 0xc20 @ │ │ │ │ + strbteq pc, [r9], #3092 @ 0xc14 @ │ │ │ │ + strbteq pc, [r9], #3036 @ 0xbdc @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r2, r7 │ │ │ │ bne 68cf4 <__cxa_atexit@plt+0x5bdf4> │ │ │ │ @@ -94112,20 +94112,20 @@ │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ - streq r3, [r1, #-2444]! @ 0xfffff674 │ │ │ │ - strbteq r0, [sl], #2780 @ 0xadc │ │ │ │ - streq r3, [r1, #-2400]! @ 0xfffff6a0 │ │ │ │ - strbteq r0, [sl], #2956 @ 0xb8c │ │ │ │ - strbteq r0, [sl], #2944 @ 0xb80 │ │ │ │ - strbteq r0, [sl], #2796 @ 0xaec │ │ │ │ + streq r2, [r1, #-2452]! @ 0xfffff66c │ │ │ │ + strbteq pc, [r9], #2780 @ 0xadc @ │ │ │ │ + streq r2, [r1, #-2408]! @ 0xfffff698 │ │ │ │ + strbteq pc, [r9], #2956 @ 0xb8c @ │ │ │ │ + strbteq pc, [r9], #2944 @ 0xb80 @ │ │ │ │ + strbteq pc, [r9], #2796 @ 0xaec @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 68dd8 <__cxa_atexit@plt+0x5bed8> │ │ │ │ ldr r7, [pc, #140] @ 68e54 <__cxa_atexit@plt+0x5bf54> │ │ │ │ @@ -94158,20 +94158,20 @@ │ │ │ │ ldr r3, [pc, #28] @ 68e50 <__cxa_atexit@plt+0x5bf50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ - streq r3, [r1, #-2252]! @ 0xfffff734 │ │ │ │ - strbteq r0, [sl], #2588 @ 0xa1c │ │ │ │ - streq r3, [r1, #-2208]! @ 0xfffff760 │ │ │ │ - strbteq r0, [sl], #2752 @ 0xac0 │ │ │ │ - strbteq r0, [sl], #2740 @ 0xab4 │ │ │ │ - strbteq r0, [sl], #2532 @ 0x9e4 │ │ │ │ + streq r2, [r1, #-2260]! @ 0xfffff72c │ │ │ │ + strbteq pc, [r9], #2588 @ 0xa1c @ │ │ │ │ + streq r2, [r1, #-2216]! @ 0xfffff758 │ │ │ │ + strbteq pc, [r9], #2752 @ 0xac0 @ │ │ │ │ + strbteq pc, [r9], #2740 @ 0xab4 @ │ │ │ │ + strbteq pc, [r9], #2532 @ 0x9e4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 68eac <__cxa_atexit@plt+0x5bfac> │ │ │ │ ldr r7, [pc, #76] @ 68ecc <__cxa_atexit@plt+0x5bfcc> │ │ │ │ @@ -94192,36 +94192,36 @@ │ │ │ │ ldr r3, [pc, #28] @ 68ed8 <__cxa_atexit@plt+0x5bfd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff744 │ │ │ │ - streq r3, [r1, #-2116]! @ 0xfffff7bc │ │ │ │ - strbteq r0, [sl], #2452 @ 0x994 │ │ │ │ - streq r3, [r1, #-2072]! @ 0xfffff7e8 │ │ │ │ + streq r2, [r1, #-2124]! @ 0xfffff7b4 │ │ │ │ + strbteq pc, [r9], #2452 @ 0x994 @ │ │ │ │ + streq r2, [r1, #-2080]! @ 0xfffff7e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68f14 <__cxa_atexit@plt+0x5c014> │ │ │ │ ldr r2, [pc, #36] @ 68f1c <__cxa_atexit@plt+0x5c01c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 68f20 <__cxa_atexit@plt+0x5c020> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r3, [r1, #-1956]! @ 0xfffff85c │ │ │ │ - streq r3, [r1, #-1976]! @ 0xfffff848 │ │ │ │ - strbteq r0, [sl], #2352 @ 0x930 │ │ │ │ + streq r2, [r1, #-1964]! @ 0xfffff854 │ │ │ │ + streq r2, [r1, #-1984]! @ 0xfffff840 │ │ │ │ + strbteq pc, [r9], #2352 @ 0x930 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 68f88 <__cxa_atexit@plt+0x5c088> │ │ │ │ @@ -94237,15 +94237,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [pc, #100] @ 68fd8 <__cxa_atexit@plt+0x5c0d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ 68fcc <__cxa_atexit@plt+0x5c0cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ @@ -94255,39 +94255,39 @@ │ │ │ │ add r1, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov sl, r8 │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [sl], #2244 @ 0x8c4 │ │ │ │ - streq r3, [r1, #-1832]! @ 0xfffff8d8 │ │ │ │ + strbteq pc, [r9], #2244 @ 0x8c4 @ │ │ │ │ + streq r2, [r1, #-1840]! @ 0xfffff8d0 │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ - streq r3, [r1, #-1888]! @ 0xfffff8a0 │ │ │ │ + streq r2, [r1, #-1896]! @ 0xfffff898 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 69018 <__cxa_atexit@plt+0x5c118> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 69028 <__cxa_atexit@plt+0x5c128> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r3, [r1, #-1684]! @ 0xfffff96c │ │ │ │ - strbteq r0, [sl], #2160 @ 0x870 │ │ │ │ + streq r2, [r1, #-1692]! @ 0xfffff964 │ │ │ │ + strbteq pc, [r9], #2160 @ 0x870 @ │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 69088 <__cxa_atexit@plt+0x5c188> │ │ │ │ ldr r7, [pc, #72] @ 69098 <__cxa_atexit@plt+0x5c198> │ │ │ │ @@ -94307,16 +94307,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 6909c <__cxa_atexit@plt+0x5c19c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbteq r0, [sl], #2092 @ 0x82c │ │ │ │ - strbteq r0, [sl], #2048 @ 0x800 │ │ │ │ + strbteq pc, [r9], #2092 @ 0x82c @ │ │ │ │ + strbteq pc, [r9], #2048 @ 0x800 @ │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 690e8 <__cxa_atexit@plt+0x5c1e8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -94368,37 +94368,37 @@ │ │ │ │ str r7, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ str r0, [sl, #24] │ │ │ │ mov r8, sl │ │ │ │ str lr, [r8, #16]! │ │ │ │ add r5, r5, #32 │ │ │ │ mov r7, r3 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r3, [pc, #32] @ 691d8 <__cxa_atexit@plt+0x5c2d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq ip, [r9], #2312 @ 0x908 │ │ │ │ - strbteq ip, [r9], #2364 @ 0x93c │ │ │ │ - streq r3, [r1, #-1500]! @ 0xfffffa24 │ │ │ │ - streq r3, [r1, #-1500]! @ 0xfffffa24 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq fp, [r9], #2312 @ 0x908 │ │ │ │ + strbteq fp, [r9], #2364 @ 0x93c │ │ │ │ + streq r2, [r1, #-1508]! @ 0xfffffa1c │ │ │ │ + streq r2, [r1, #-1508]! @ 0xfffffa1c │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - strbteq r0, [sl], #1720 @ 0x6b8 │ │ │ │ + strbteq pc, [r9], #1720 @ 0x6b8 @ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6939c <__cxa_atexit@plt+0x5c49c> │ │ │ │ @@ -94495,42 +94495,42 @@ │ │ │ │ str r7, [sl, #8] │ │ │ │ str ip, [sl, #12] │ │ │ │ str r0, [sl, #24] │ │ │ │ mov r8, sl │ │ │ │ str r1, [r8, #16]! │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r7, r3 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r3, [pc, #44] @ 693dc <__cxa_atexit@plt+0x5c4dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r3, [r1, #-1076]! @ 0xfffffbcc │ │ │ │ - streq r3, [r1, #-1040]! @ 0xfffffbf0 │ │ │ │ - streq r3, [r1, #-996]! @ 0xfffffc1c │ │ │ │ - streq r3, [r1, #-1044]! @ 0xfffffbec │ │ │ │ - streq r3, [r1, #-984]! @ 0xfffffc28 │ │ │ │ - streq r3, [r1, #-964]! @ 0xfffffc3c │ │ │ │ - strbteq ip, [r9], #1800 @ 0x708 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r2, [r1, #-1084]! @ 0xfffffbc4 │ │ │ │ + streq r2, [r1, #-1048]! @ 0xfffffbe8 │ │ │ │ + streq r2, [r1, #-1004]! @ 0xfffffc14 │ │ │ │ + streq r2, [r1, #-1052]! @ 0xfffffbe4 │ │ │ │ + streq r2, [r1, #-992]! @ 0xfffffc20 │ │ │ │ + streq r2, [r1, #-972]! @ 0xfffffc34 │ │ │ │ + strbteq fp, [r9], #1800 @ 0x708 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - streq r3, [r1, #-1144]! @ 0xfffffb88 │ │ │ │ + streq r2, [r1, #-1152]! @ 0xfffffb80 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ - strbteq r0, [sl], #1176 @ 0x498 │ │ │ │ + strbteq pc, [r9], #1176 @ 0x498 @ │ │ │ │ andeq r0, r0, r7, ror #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -94547,25 +94547,25 @@ │ │ │ │ str r7, [sl, #8] │ │ │ │ str r0, [sl, #12] │ │ │ │ str r1, [sl, #24] │ │ │ │ mov r8, sl │ │ │ │ str lr, [r8, #16]! │ │ │ │ add r5, r5, #32 │ │ │ │ mov r7, r3 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r3, [pc, #24] @ 69480 <__cxa_atexit@plt+0x5c580> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff764 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - strbteq r0, [sl], #956 @ 0x3bc │ │ │ │ + strbteq pc, [r9], #956 @ 0x3bc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 694ec <__cxa_atexit@plt+0x5c5ec> │ │ │ │ ldr r2, [pc, #112] @ 69514 <__cxa_atexit@plt+0x5c614> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -94593,20 +94593,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 69524 <__cxa_atexit@plt+0x5c624> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r3, [r1, #-504]! @ 0xfffffe08 │ │ │ │ + streq r2, [r1, #-512]! @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff104 │ │ │ │ - streq r3, [r1, #-516]! @ 0xfffffdfc │ │ │ │ - strbteq r0, [sl], #844 @ 0x34c │ │ │ │ - streq r3, [r1, #-464]! @ 0xfffffe30 │ │ │ │ - strbteq r0, [sl], #788 @ 0x314 │ │ │ │ + streq r2, [r1, #-524]! @ 0xfffffdf4 │ │ │ │ + strbteq pc, [r9], #844 @ 0x34c @ │ │ │ │ + streq r2, [r1, #-472]! @ 0xfffffe28 │ │ │ │ + strbteq pc, [r9], #788 @ 0x314 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -94620,22 +94620,22 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - streq r3, [r1, #-312]! @ 0xfffffec8 │ │ │ │ - strbteq r0, [sl], #676 @ 0x2a4 │ │ │ │ + streq r2, [r1, #-320]! @ 0xfffffec0 │ │ │ │ + strbteq pc, [r9], #676 @ 0x2a4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69604 <__cxa_atexit@plt+0x5c704> │ │ │ │ ldr r2, [pc, #112] @ 6962c <__cxa_atexit@plt+0x5c72c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -94663,20 +94663,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 6963c <__cxa_atexit@plt+0x5c73c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r3, [r1, #-224]! @ 0xffffff20 │ │ │ │ + streq r2, [r1, #-232]! @ 0xffffff18 │ │ │ │ @ instruction: 0xffffefec │ │ │ │ - streq r3, [r1, #-236]! @ 0xffffff14 │ │ │ │ - strbteq r0, [sl], #564 @ 0x234 │ │ │ │ - streq r3, [r1, #-184]! @ 0xffffff48 │ │ │ │ - strbteq r0, [sl], #508 @ 0x1fc │ │ │ │ + streq r2, [r1, #-244]! @ 0xffffff0c │ │ │ │ + strbteq pc, [r9], #564 @ 0x234 @ │ │ │ │ + streq r2, [r1, #-192]! @ 0xffffff40 │ │ │ │ + strbteq pc, [r9], #508 @ 0x1fc @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -94690,21 +94690,21 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - streq r3, [r1, #-32]! @ 0xffffffe0 │ │ │ │ + streq r2, [r1, #-40]! @ 0xffffffd8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -94758,19 +94758,19 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ - streq r3, [r1, #-340]! @ 0xfffffeac │ │ │ │ - strbteq r0, [sl], #308 @ 0x134 │ │ │ │ - streq r3, [r1, #-248]! @ 0xffffff08 │ │ │ │ - strbteq r0, [sl], #340 @ 0x154 │ │ │ │ - strbteq r0, [sl], #216 @ 0xd8 │ │ │ │ + streq r2, [r1, #-348]! @ 0xfffffea4 │ │ │ │ + strbteq pc, [r9], #308 @ 0x134 @ │ │ │ │ + streq r2, [r1, #-256]! @ 0xffffff00 │ │ │ │ + strbteq pc, [r9], #340 @ 0x154 @ │ │ │ │ + strbteq pc, [r9], #216 @ 0xd8 @ │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 69860 <__cxa_atexit@plt+0x5c960> │ │ │ │ ldr r1, [pc, #144] @ 6986c <__cxa_atexit@plt+0x5c96c> │ │ │ │ @@ -94808,19 +94808,19 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - streq r2, [r1, #-3752]! @ 0xfffff158 │ │ │ │ + streq r1, [r1, #-3760]! @ 0xfffff150 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbteq r0, [sl], #120 @ 0x78 │ │ │ │ - strbteq r0, [sl], #108 @ 0x6c │ │ │ │ - strbteq r0, [sl], #16 │ │ │ │ + strbteq pc, [r9], #120 @ 0x78 @ │ │ │ │ + strbteq pc, [r9], #108 @ 0x6c @ │ │ │ │ + strbteq pc, [r9], #16 @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 698b0 <__cxa_atexit@plt+0x5c9b0> │ │ │ │ ldr r7, [pc, #68] @ 698e4 <__cxa_atexit@plt+0x5c9e4> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -94837,17 +94837,17 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 698d8 <__cxa_atexit@plt+0x5c9d8> │ │ │ │ b 698f8 <__cxa_atexit@plt+0x5c9f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq pc, [r9], #4072 @ 0xfe8 @ │ │ │ │ - strbteq pc, [r9], #4060 @ 0xfdc @ │ │ │ │ - strbteq pc, [r9], #4004 @ 0xfa4 @ │ │ │ │ + strbteq lr, [r9], #4072 @ 0xfe8 │ │ │ │ + strbteq lr, [r9], #4060 @ 0xfdc │ │ │ │ + strbteq lr, [r9], #4004 @ 0xfa4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r2, r7 │ │ │ │ bne 6992c <__cxa_atexit@plt+0x5ca2c> │ │ │ │ @@ -94894,20 +94894,20 @@ │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xffffec50 │ │ │ │ - streq r2, [r1, #-3412]! @ 0xfffff2ac │ │ │ │ - strbteq pc, [r9], #3748 @ 0xea4 @ │ │ │ │ - streq r2, [r1, #-3368]! @ 0xfffff2d8 │ │ │ │ - strbteq pc, [r9], #3924 @ 0xf54 @ │ │ │ │ - strbteq pc, [r9], #3912 @ 0xf48 @ │ │ │ │ - strbteq pc, [r9], #3764 @ 0xeb4 @ │ │ │ │ + streq r1, [r1, #-3420]! @ 0xfffff2a4 │ │ │ │ + strbteq lr, [r9], #3748 @ 0xea4 │ │ │ │ + streq r1, [r1, #-3376]! @ 0xfffff2d0 │ │ │ │ + strbteq lr, [r9], #3924 @ 0xf54 │ │ │ │ + strbteq lr, [r9], #3912 @ 0xf48 │ │ │ │ + strbteq lr, [r9], #3764 @ 0xeb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 69a10 <__cxa_atexit@plt+0x5cb10> │ │ │ │ ldr r7, [pc, #140] @ 69a8c <__cxa_atexit@plt+0x5cb8c> │ │ │ │ @@ -94940,20 +94940,20 @@ │ │ │ │ ldr r3, [pc, #28] @ 69a88 <__cxa_atexit@plt+0x5cb88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffeb94 │ │ │ │ - streq r2, [r1, #-3220]! @ 0xfffff36c │ │ │ │ - strbteq pc, [r9], #3556 @ 0xde4 @ │ │ │ │ - streq r2, [r1, #-3176]! @ 0xfffff398 │ │ │ │ - strbteq pc, [r9], #3720 @ 0xe88 @ │ │ │ │ - strbteq pc, [r9], #3708 @ 0xe7c @ │ │ │ │ - strbteq pc, [r9], #3500 @ 0xdac @ │ │ │ │ + streq r1, [r1, #-3228]! @ 0xfffff364 │ │ │ │ + strbteq lr, [r9], #3556 @ 0xde4 │ │ │ │ + streq r1, [r1, #-3184]! @ 0xfffff390 │ │ │ │ + strbteq lr, [r9], #3720 @ 0xe88 │ │ │ │ + strbteq lr, [r9], #3708 @ 0xe7c │ │ │ │ + strbteq lr, [r9], #3500 @ 0xdac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 69ae4 <__cxa_atexit@plt+0x5cbe4> │ │ │ │ ldr r7, [pc, #76] @ 69b04 <__cxa_atexit@plt+0x5cc04> │ │ │ │ @@ -94974,36 +94974,36 @@ │ │ │ │ ldr r3, [pc, #28] @ 69b10 <__cxa_atexit@plt+0x5cc10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeb0c │ │ │ │ - streq r2, [r1, #-3084]! @ 0xfffff3f4 │ │ │ │ - strbteq pc, [r9], #3420 @ 0xd5c @ │ │ │ │ - streq r2, [r1, #-3040]! @ 0xfffff420 │ │ │ │ + streq r1, [r1, #-3092]! @ 0xfffff3ec │ │ │ │ + strbteq lr, [r9], #3420 @ 0xd5c │ │ │ │ + streq r1, [r1, #-3048]! @ 0xfffff418 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69b4c <__cxa_atexit@plt+0x5cc4c> │ │ │ │ ldr r2, [pc, #36] @ 69b54 <__cxa_atexit@plt+0x5cc54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 69b58 <__cxa_atexit@plt+0x5cc58> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r2, [r1, #-2924]! @ 0xfffff494 │ │ │ │ - streq r2, [r1, #-2944]! @ 0xfffff480 │ │ │ │ - strbteq pc, [r9], #3320 @ 0xcf8 @ │ │ │ │ + streq r1, [r1, #-2932]! @ 0xfffff48c │ │ │ │ + streq r1, [r1, #-2952]! @ 0xfffff478 │ │ │ │ + strbteq lr, [r9], #3320 @ 0xcf8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 69bc0 <__cxa_atexit@plt+0x5ccc0> │ │ │ │ @@ -95019,15 +95019,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [pc, #100] @ 69c10 <__cxa_atexit@plt+0x5cd10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ 69c04 <__cxa_atexit@plt+0x5cd04> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ @@ -95037,39 +95037,39 @@ │ │ │ │ add r1, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov sl, r8 │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [r9], #3212 @ 0xc8c @ │ │ │ │ - streq r2, [r1, #-2800]! @ 0xfffff510 │ │ │ │ + strbteq lr, [r9], #3212 @ 0xc8c │ │ │ │ + streq r1, [r1, #-2808]! @ 0xfffff508 │ │ │ │ @ instruction: 0xffffed4c │ │ │ │ - streq r2, [r1, #-2856]! @ 0xfffff4d8 │ │ │ │ + streq r1, [r1, #-2864]! @ 0xfffff4d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 69c50 <__cxa_atexit@plt+0x5cd50> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 69c60 <__cxa_atexit@plt+0x5cd60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r2, [r1, #-2652]! @ 0xfffff5a4 │ │ │ │ - strbteq pc, [r9], #3128 @ 0xc38 @ │ │ │ │ + streq r1, [r1, #-2660]! @ 0xfffff59c │ │ │ │ + strbteq lr, [r9], #3128 @ 0xc38 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 69cc0 <__cxa_atexit@plt+0x5cdc0> │ │ │ │ ldr r7, [pc, #72] @ 69cd0 <__cxa_atexit@plt+0x5cdd0> │ │ │ │ @@ -95089,16 +95089,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 69cd4 <__cxa_atexit@plt+0x5cdd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbteq pc, [r9], #3084 @ 0xc0c @ │ │ │ │ - strbteq pc, [r9], #3016 @ 0xbc8 @ │ │ │ │ + strbteq lr, [r9], #3084 @ 0xc0c │ │ │ │ + strbteq lr, [r9], #3016 @ 0xbc8 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 69d20 <__cxa_atexit@plt+0x5ce20> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -95150,37 +95150,37 @@ │ │ │ │ str r7, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ str r0, [sl, #24] │ │ │ │ mov r8, sl │ │ │ │ str lr, [r8, #16]! │ │ │ │ add r5, r5, #32 │ │ │ │ mov r7, r3 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r3, [pc, #32] @ 69e10 <__cxa_atexit@plt+0x5cf10> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq fp, [r9], #3280 @ 0xcd0 │ │ │ │ - strbteq fp, [r9], #3332 @ 0xd04 │ │ │ │ - streq r2, [r1, #-2468]! @ 0xfffff65c │ │ │ │ - streq r2, [r1, #-2468]! @ 0xfffff65c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq sl, [r9], #3280 @ 0xcd0 │ │ │ │ + strbteq sl, [r9], #3332 @ 0xd04 │ │ │ │ + streq r1, [r1, #-2476]! @ 0xfffff654 │ │ │ │ + streq r1, [r1, #-2476]! @ 0xfffff654 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - strbteq pc, [r9], #2688 @ 0xa80 @ │ │ │ │ + strbteq lr, [r9], #2688 @ 0xa80 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 69fd4 <__cxa_atexit@plt+0x5d0d4> │ │ │ │ @@ -95277,42 +95277,42 @@ │ │ │ │ str r7, [sl, #8] │ │ │ │ str ip, [sl, #12] │ │ │ │ str r0, [sl, #24] │ │ │ │ mov r8, sl │ │ │ │ str r1, [r8, #16]! │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r7, r3 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r3, [pc, #44] @ 6a014 <__cxa_atexit@plt+0x5d114> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r2, [r1, #-2044]! @ 0xfffff804 │ │ │ │ - streq r2, [r1, #-2008]! @ 0xfffff828 │ │ │ │ - streq r2, [r1, #-1964]! @ 0xfffff854 │ │ │ │ - streq r2, [r1, #-2012]! @ 0xfffff824 │ │ │ │ - streq r2, [r1, #-1952]! @ 0xfffff860 │ │ │ │ - streq r2, [r1, #-1932]! @ 0xfffff874 │ │ │ │ - strbteq fp, [r9], #2768 @ 0xad0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r1, [r1, #-2052]! @ 0xfffff7fc │ │ │ │ + streq r1, [r1, #-2016]! @ 0xfffff820 │ │ │ │ + streq r1, [r1, #-1972]! @ 0xfffff84c │ │ │ │ + streq r1, [r1, #-2020]! @ 0xfffff81c │ │ │ │ + streq r1, [r1, #-1960]! @ 0xfffff858 │ │ │ │ + streq r1, [r1, #-1940]! @ 0xfffff86c │ │ │ │ + strbteq sl, [r9], #2768 @ 0xad0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - streq r2, [r1, #-2112]! @ 0xfffff7c0 │ │ │ │ + streq r1, [r1, #-2120]! @ 0xfffff7b8 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ - strbteq pc, [r9], #2144 @ 0x860 @ │ │ │ │ + strbteq lr, [r9], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r7, ror #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -95329,83 +95329,83 @@ │ │ │ │ str r7, [sl, #8] │ │ │ │ str r0, [sl, #12] │ │ │ │ str r1, [sl, #24] │ │ │ │ mov r8, sl │ │ │ │ str lr, [r8, #16]! │ │ │ │ add r5, r5, #32 │ │ │ │ mov r7, r3 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r3, [pc, #24] @ 6a0b8 <__cxa_atexit@plt+0x5d1b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff764 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - strbteq pc, [r9], #2072 @ 0x818 @ │ │ │ │ + strbteq lr, [r9], #2072 @ 0x818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 6a110 <__cxa_atexit@plt+0x5d210> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6a108 <__cxa_atexit@plt+0x5d208> │ │ │ │ ldr r3, [pc, #40] @ 6a118 <__cxa_atexit@plt+0x5d218> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #28] @ 6a11c <__cxa_atexit@plt+0x5d21c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 400474 <__cxa_atexit@plt+0x3f3574> │ │ │ │ + b 3febfc <__cxa_atexit@plt+0x3f1cfc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r2, [r1, #-1448]! @ 0xfffffa58 │ │ │ │ - streq r2, [r1, #-1932]! @ 0xfffff874 │ │ │ │ - strbteq pc, [r9], #2004 @ 0x7d4 @ │ │ │ │ + streq r1, [r1, #-1456]! @ 0xfffffa50 │ │ │ │ + streq r1, [r1, #-1940]! @ 0xfffff86c │ │ │ │ + strbteq lr, [r9], #2004 @ 0x7d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 6a174 <__cxa_atexit@plt+0x5d274> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6a16c <__cxa_atexit@plt+0x5d26c> │ │ │ │ ldr r3, [pc, #40] @ 6a17c <__cxa_atexit@plt+0x5d27c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #28] @ 6a180 <__cxa_atexit@plt+0x5d280> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 400474 <__cxa_atexit@plt+0x3f3574> │ │ │ │ + b 3febfc <__cxa_atexit@plt+0x3f1cfc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r2, [r1, #-1348]! @ 0xfffffabc │ │ │ │ - streq r2, [r1, #-1836]! @ 0xfffff8d4 │ │ │ │ - strbteq pc, [r9], #1936 @ 0x790 @ │ │ │ │ + streq r1, [r1, #-1356]! @ 0xfffffab4 │ │ │ │ + streq r1, [r1, #-1844]! @ 0xfffff8cc │ │ │ │ + strbteq lr, [r9], #1936 @ 0x790 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6a214 <__cxa_atexit@plt+0x5d314> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6a204 <__cxa_atexit@plt+0x5d304> │ │ │ │ ldr r7, [pc, #144] @ 6a248 <__cxa_atexit@plt+0x5d348> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #32 │ │ │ │ @@ -95438,52 +95438,52 @@ │ │ │ │ ldr r3, [pc, #44] @ 6a260 <__cxa_atexit@plt+0x5d360> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - streq r2, [r1, #-1248]! @ 0xfffffb20 │ │ │ │ + streq r1, [r1, #-1256]! @ 0xfffffb18 │ │ │ │ @ instruction: 0xffffe3f0 │ │ │ │ - strbteq fp, [r9], #2152 @ 0x868 │ │ │ │ - streq r2, [r1, #-1252]! @ 0xfffffb1c │ │ │ │ - strbteq pc, [r9], #1572 @ 0x624 @ │ │ │ │ - strbteq fp, [r9], #2072 @ 0x818 │ │ │ │ - streq r2, [r1, #-1184]! @ 0xfffffb60 │ │ │ │ - strbteq pc, [r9], #1760 @ 0x6e0 @ │ │ │ │ + strbteq sl, [r9], #2152 @ 0x868 │ │ │ │ + streq r1, [r1, #-1260]! @ 0xfffffb14 │ │ │ │ + strbteq lr, [r9], #1572 @ 0x624 │ │ │ │ + strbteq sl, [r9], #2072 @ 0x818 │ │ │ │ + streq r1, [r1, #-1192]! @ 0xfffffb58 │ │ │ │ + strbteq lr, [r9], #1760 @ 0x6e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a2a4 <__cxa_atexit@plt+0x5d3a4> │ │ │ │ ldr r3, [pc, #40] @ 6a2ac <__cxa_atexit@plt+0x5d3ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 6a2b0 <__cxa_atexit@plt+0x5d3b0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #24] @ 6a2b4 <__cxa_atexit@plt+0x5d3b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 40047c <__cxa_atexit@plt+0x3f357c> │ │ │ │ + b 3fec04 <__cxa_atexit@plt+0x3f1d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq fp, [r9], #2020 @ 0x7e4 │ │ │ │ - streq r2, [r1, #-1024]! @ 0xfffffc00 │ │ │ │ - strbteq pc, [r9], #1660 @ 0x67c @ │ │ │ │ + strbteq sl, [r9], #2020 @ 0x7e4 │ │ │ │ + streq r1, [r1, #-1032]! @ 0xfffffbf8 │ │ │ │ + strbteq lr, [r9], #1660 @ 0x67c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6a2d8 <__cxa_atexit@plt+0x5d3d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400484 <__cxa_atexit@plt+0x3f3584> │ │ │ │ + b 3fec0c <__cxa_atexit@plt+0x3f1d0c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq pc, [r9], #1624 @ 0x658 @ │ │ │ │ + strbteq lr, [r9], #1624 @ 0x658 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6a338 <__cxa_atexit@plt+0x5d438> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -95512,19 +95512,19 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5], #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq pc, [r9], #1508 @ 0x5e4 @ │ │ │ │ - strbteq pc, [r9], #1496 @ 0x5d8 @ │ │ │ │ - strbteq pc, [r9], #1452 @ 0x5ac @ │ │ │ │ - strbteq pc, [r9], #1440 @ 0x5a0 @ │ │ │ │ - strbteq pc, [r9], #1412 @ 0x584 @ │ │ │ │ + strbteq lr, [r9], #1508 @ 0x5e4 │ │ │ │ + strbteq lr, [r9], #1496 @ 0x5d8 │ │ │ │ + strbteq lr, [r9], #1452 @ 0x5ac │ │ │ │ + strbteq lr, [r9], #1440 @ 0x5a0 │ │ │ │ + strbteq lr, [r9], #1412 @ 0x584 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6a3b0 <__cxa_atexit@plt+0x5d4b0> │ │ │ │ ldr r7, [pc, #36] @ 6a3c4 <__cxa_atexit@plt+0x5d4c4> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -95533,17 +95533,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [r9], #1388 @ 0x56c @ │ │ │ │ - strbteq pc, [r9], #1376 @ 0x560 @ │ │ │ │ - strbteq pc, [r9], #1188 @ 0x4a4 @ │ │ │ │ + strbteq lr, [r9], #1388 @ 0x56c │ │ │ │ + strbteq lr, [r9], #1376 @ 0x560 │ │ │ │ + strbteq lr, [r9], #1188 @ 0x4a4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6a468 <__cxa_atexit@plt+0x5d568> │ │ │ │ ldr r2, [pc, #132] @ 6a474 <__cxa_atexit@plt+0x5d574> │ │ │ │ @@ -95579,17 +95579,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbteq pc, [r9], #1100 @ 0x44c @ │ │ │ │ - strbteq pc, [r9], #1092 @ 0x444 @ │ │ │ │ - strbteq pc, [r9], #1004 @ 0x3ec @ │ │ │ │ + strbteq lr, [r9], #1100 @ 0x44c │ │ │ │ + strbteq lr, [r9], #1092 @ 0x444 │ │ │ │ + strbteq lr, [r9], #1004 @ 0x3ec │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6a4b4 <__cxa_atexit@plt+0x5d5b4> │ │ │ │ ldr r7, [pc, #68] @ 6a4e8 <__cxa_atexit@plt+0x5d5e8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -95606,17 +95606,17 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 6a4dc <__cxa_atexit@plt+0x5d5dc> │ │ │ │ b 6a4fc <__cxa_atexit@plt+0x5d5fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq pc, [r9], #964 @ 0x3c4 @ │ │ │ │ - strbteq pc, [r9], #952 @ 0x3b8 @ │ │ │ │ - strbteq pc, [r9], #896 @ 0x380 @ │ │ │ │ + strbteq lr, [r9], #964 @ 0x3c4 │ │ │ │ + strbteq lr, [r9], #952 @ 0x3b8 │ │ │ │ + strbteq lr, [r9], #896 @ 0x380 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r2, r7 │ │ │ │ bne 6a530 <__cxa_atexit@plt+0x5d630> │ │ │ │ @@ -95660,20 +95660,20 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xffffe058 │ │ │ │ - streq r2, [r1, #-344]! @ 0xfffffea8 │ │ │ │ - strbteq pc, [r9], #680 @ 0x2a8 @ │ │ │ │ - streq r2, [r1, #-300]! @ 0xfffffed4 │ │ │ │ - strbteq pc, [r9], #816 @ 0x330 @ │ │ │ │ - strbteq pc, [r9], #804 @ 0x324 @ │ │ │ │ - strbteq pc, [r9], #668 @ 0x29c @ │ │ │ │ + streq r1, [r1, #-352]! @ 0xfffffea0 │ │ │ │ + strbteq lr, [r9], #680 @ 0x2a8 │ │ │ │ + streq r1, [r1, #-308]! @ 0xfffffecc │ │ │ │ + strbteq lr, [r9], #816 @ 0x330 │ │ │ │ + strbteq lr, [r9], #804 @ 0x324 │ │ │ │ + strbteq lr, [r9], #668 @ 0x29c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6a608 <__cxa_atexit@plt+0x5d708> │ │ │ │ ldr r7, [pc, #128] @ 6a678 <__cxa_atexit@plt+0x5d778> │ │ │ │ @@ -95703,20 +95703,20 @@ │ │ │ │ ldr r3, [pc, #28] @ 6a674 <__cxa_atexit@plt+0x5d774> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdfa8 │ │ │ │ - streq r2, [r1, #-168]! @ 0xffffff58 │ │ │ │ - strbteq pc, [r9], #504 @ 0x1f8 @ │ │ │ │ - streq r2, [r1, #-124]! @ 0xffffff84 │ │ │ │ - strbteq pc, [r9], #624 @ 0x270 @ │ │ │ │ - strbteq pc, [r9], #612 @ 0x264 @ │ │ │ │ - strbteq pc, [r9], #496 @ 0x1f0 @ │ │ │ │ + streq r1, [r1, #-176]! @ 0xffffff50 │ │ │ │ + strbteq lr, [r9], #504 @ 0x1f8 │ │ │ │ + streq r1, [r1, #-132]! @ 0xffffff7c │ │ │ │ + strbteq lr, [r9], #624 @ 0x270 │ │ │ │ + strbteq lr, [r9], #612 @ 0x264 │ │ │ │ + strbteq lr, [r9], #496 @ 0x1f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a6ec <__cxa_atexit@plt+0x5d7ec> │ │ │ │ ldr r2, [pc, #112] @ 6a710 <__cxa_atexit@plt+0x5d810> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -95745,21 +95745,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #24] @ 6a71c <__cxa_atexit@plt+0x5d81c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - streq r1, [r1, #-4076]! @ 0xfffff014 │ │ │ │ - strbteq pc, [r9], #332 @ 0x14c @ │ │ │ │ - strbteq pc, [r9], #356 @ 0x164 @ │ │ │ │ + streq r0, [r1, #-4084]! @ 0xfffff00c │ │ │ │ + strbteq lr, [r9], #332 @ 0x14c │ │ │ │ + strbteq lr, [r9], #356 @ 0x164 │ │ │ │ @ instruction: 0xffffdef4 │ │ │ │ - strbteq pc, [r9], #400 @ 0x190 @ │ │ │ │ - strbteq pc, [r9], #384 @ 0x180 @ │ │ │ │ - strbteq pc, [r9], #276 @ 0x114 @ │ │ │ │ + strbteq lr, [r9], #400 @ 0x190 │ │ │ │ + strbteq lr, [r9], #384 @ 0x180 │ │ │ │ + strbteq lr, [r9], #276 @ 0x114 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6a774 <__cxa_atexit@plt+0x5d874> │ │ │ │ @@ -95775,16 +95775,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6a78c <__cxa_atexit@plt+0x5d88c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffde70 │ │ │ │ - strbteq pc, [r9], #204 @ 0xcc @ │ │ │ │ - strbteq pc, [r9], #176 @ 0xb0 @ │ │ │ │ + strbteq lr, [r9], #204 @ 0xcc │ │ │ │ + strbteq lr, [r9], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a810 <__cxa_atexit@plt+0x5d910> │ │ │ │ ldr r2, [pc, #136] @ 6a838 <__cxa_atexit@plt+0x5d938> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -95819,20 +95819,20 @@ │ │ │ │ ldr r5, [pc, #36] @ 6a84c <__cxa_atexit@plt+0x5d94c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - streq r1, [r1, #-3804]! @ 0xfffff124 │ │ │ │ + streq r0, [r1, #-3812]! @ 0xfffff11c │ │ │ │ @ instruction: 0xffffdde4 │ │ │ │ - streq r1, [r1, #-3820]! @ 0xfffff114 │ │ │ │ - strbteq pc, [r9], #40 @ 0x28 @ │ │ │ │ - streq r1, [r1, #-3760]! @ 0xfffff150 │ │ │ │ - strbteq lr, [r9], #4080 @ 0xff0 │ │ │ │ + streq r0, [r1, #-3828]! @ 0xfffff10c │ │ │ │ + strbteq lr, [r9], #40 @ 0x28 │ │ │ │ + streq r0, [r1, #-3768]! @ 0xfffff148 │ │ │ │ + strbteq sp, [r9], #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6a898 <__cxa_atexit@plt+0x5d998> │ │ │ │ @@ -95848,31 +95848,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6a8b0 <__cxa_atexit@plt+0x5d9b0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdd4c │ │ │ │ - strbteq lr, [r9], #4008 @ 0xfa8 │ │ │ │ + strbteq sp, [r9], #4008 @ 0xfa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a8e4 <__cxa_atexit@plt+0x5d9e4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 6a8ec <__cxa_atexit@plt+0x5d9ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1756358 <__cxa_atexit@plt+0x1749458> │ │ │ │ + b 3fe93c <__cxa_atexit@plt+0x3f1a3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r1, [r1, #-3528]! @ 0xfffff238 │ │ │ │ - strbteq lr, [r9], #3968 @ 0xf80 │ │ │ │ + streq r0, [r1, #-3536]! @ 0xfffff230 │ │ │ │ + strbteq sp, [r9], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a948 <__cxa_atexit@plt+0x5da48> │ │ │ │ ldr r2, [pc, #92] @ 6a96c <__cxa_atexit@plt+0x5da6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -95895,51 +95895,51 @@ │ │ │ │ ldr r7, [pc, #24] @ 6a970 <__cxa_atexit@plt+0x5da70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #20] @ 6a974 <__cxa_atexit@plt+0x5da74> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r1, [r1, #-3468]! @ 0xfffff274 │ │ │ │ - strbteq lr, [r9], #3824 @ 0xef0 │ │ │ │ - strbteq lr, [r9], #3848 @ 0xf08 │ │ │ │ + streq r0, [r1, #-3476]! @ 0xfffff26c │ │ │ │ + strbteq sp, [r9], #3824 @ 0xef0 │ │ │ │ + strbteq sp, [r9], #3848 @ 0xf08 │ │ │ │ @ instruction: 0xffffdc98 │ │ │ │ - strbteq lr, [r9], #3892 @ 0xf34 │ │ │ │ - strbteq lr, [r9], #3876 @ 0xf24 │ │ │ │ - strbteq lr, [r9], #4032 @ 0xfc0 │ │ │ │ + strbteq sp, [r9], #3892 @ 0xf34 │ │ │ │ + strbteq sp, [r9], #3876 @ 0xf24 │ │ │ │ + strbteq sp, [r9], #4032 @ 0xfc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a9c4 <__cxa_atexit@plt+0x5dac4> │ │ │ │ ldr r3, [pc, #40] @ 6a9cc <__cxa_atexit@plt+0x5dacc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 6a9d0 <__cxa_atexit@plt+0x5dad0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #24] @ 6a9d4 <__cxa_atexit@plt+0x5dad4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 40047c <__cxa_atexit@plt+0x3f357c> │ │ │ │ + b 3fec04 <__cxa_atexit@plt+0x3f1d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq fp, [r9], #196 @ 0xc4 │ │ │ │ - streq r1, [r1, #-3296]! @ 0xfffff320 │ │ │ │ - strbteq lr, [r9], #3932 @ 0xf5c │ │ │ │ + strbteq sl, [r9], #196 @ 0xc4 │ │ │ │ + streq r0, [r1, #-3304]! @ 0xfffff318 │ │ │ │ + strbteq sp, [r9], #3932 @ 0xf5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6a9f8 <__cxa_atexit@plt+0x5daf8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400484 <__cxa_atexit@plt+0x3f3584> │ │ │ │ + b 3fec0c <__cxa_atexit@plt+0x3f1d0c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq lr, [r9], #3896 @ 0xf38 │ │ │ │ + strbteq sp, [r9], #3896 @ 0xf38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6aa58 <__cxa_atexit@plt+0x5db58> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -95968,19 +95968,19 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5], #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq lr, [r9], #3780 @ 0xec4 │ │ │ │ - strbteq lr, [r9], #3768 @ 0xeb8 │ │ │ │ - strbteq lr, [r9], #3724 @ 0xe8c │ │ │ │ - strbteq lr, [r9], #3712 @ 0xe80 │ │ │ │ - strbteq lr, [r9], #3684 @ 0xe64 │ │ │ │ + strbteq sp, [r9], #3780 @ 0xec4 │ │ │ │ + strbteq sp, [r9], #3768 @ 0xeb8 │ │ │ │ + strbteq sp, [r9], #3724 @ 0xe8c │ │ │ │ + strbteq sp, [r9], #3712 @ 0xe80 │ │ │ │ + strbteq sp, [r9], #3684 @ 0xe64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6aad0 <__cxa_atexit@plt+0x5dbd0> │ │ │ │ ldr r7, [pc, #36] @ 6aae4 <__cxa_atexit@plt+0x5dbe4> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -95989,17 +95989,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - strbteq lr, [r9], #3660 @ 0xe4c │ │ │ │ - strbteq lr, [r9], #3648 @ 0xe40 │ │ │ │ - strbteq lr, [r9], #3412 @ 0xd54 │ │ │ │ + strbteq sp, [r9], #3660 @ 0xe4c │ │ │ │ + strbteq sp, [r9], #3648 @ 0xe40 │ │ │ │ + strbteq sp, [r9], #3412 @ 0xd54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ab58 <__cxa_atexit@plt+0x5dc58> │ │ │ │ ldr r2, [pc, #116] @ 6ab80 <__cxa_atexit@plt+0x5dc80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -96028,35 +96028,35 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 6ab90 <__cxa_atexit@plt+0x5dc90> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - streq r1, [r1, #-2960]! @ 0xfffff470 │ │ │ │ + streq r0, [r1, #-2968]! @ 0xfffff468 │ │ │ │ @ instruction: 0xffffda9c │ │ │ │ - streq r1, [r1, #-2980]! @ 0xfffff45c │ │ │ │ - strbteq lr, [r9], #3296 @ 0xce0 │ │ │ │ - streq r1, [r1, #-2920]! @ 0xfffff498 │ │ │ │ + streq r0, [r1, #-2988]! @ 0xfffff454 │ │ │ │ + strbteq sp, [r9], #3296 @ 0xce0 │ │ │ │ + streq r0, [r1, #-2928]! @ 0xfffff490 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6abc4 <__cxa_atexit@plt+0x5dcc4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 6abcc <__cxa_atexit@plt+0x5dccc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1756358 <__cxa_atexit@plt+0x1749458> │ │ │ │ + b 3fe93c <__cxa_atexit@plt+0x3f1a3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r1, [r1, #-2792]! @ 0xfffff518 │ │ │ │ - strbteq lr, [r9], #3456 @ 0xd80 │ │ │ │ + streq r0, [r1, #-2800]! @ 0xfffff510 │ │ │ │ + strbteq sp, [r9], #3456 @ 0xd80 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ac58 <__cxa_atexit@plt+0x5dd58> │ │ │ │ ldr r3, [pc, #108] @ 6ac60 <__cxa_atexit@plt+0x5dd60> │ │ │ │ @@ -96086,15 +96086,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq lr, [r9], #3308 @ 0xcec │ │ │ │ + strbteq sp, [r9], #3308 @ 0xcec │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ ldr r1, [pc, #28] @ 6aca4 <__cxa_atexit@plt+0x5dda4> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -96102,15 +96102,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 6ac9c <__cxa_atexit@plt+0x5dd9c> │ │ │ │ b 6acb4 <__cxa_atexit@plt+0x5ddb4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq lr, [r9], #3244 @ 0xcac │ │ │ │ + strbteq sp, [r9], #3244 @ 0xcac │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr ip, [r5, #8] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -96152,15 +96152,15 @@ │ │ │ │ str r2, [sl, #48] @ 0x30 │ │ │ │ add lr, sl, #52 @ 0x34 │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ add r5, r5, #32 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r9, ip │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ add r6, sl, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6adf4 <__cxa_atexit@plt+0x5def4> │ │ │ │ ldr r2, [pc, #120] @ 6ae00 <__cxa_atexit@plt+0x5df00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #116] @ 6ae04 <__cxa_atexit@plt+0x5df04> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -96181,32 +96181,32 @@ │ │ │ │ str r3, [sl, #28] │ │ │ │ str r8, [sl, #32] │ │ │ │ str r0, [sl, #36] @ 0x24 │ │ │ │ str r2, [sl, #40] @ 0x28 │ │ │ │ add r5, r5, #32 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r9, ip │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - streq r1, [r1, #-2420]! @ 0xfffff68c │ │ │ │ - streq r1, [r1, #-2364]! @ 0xfffff6c4 │ │ │ │ + streq r0, [r1, #-2428]! @ 0xfffff684 │ │ │ │ + streq r0, [r1, #-2372]! @ 0xfffff6bc │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - streq r1, [r1, #-2532]! @ 0xfffff61c │ │ │ │ + streq r0, [r1, #-2540]! @ 0xfffff614 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - streq r1, [r1, #-2492]! @ 0xfffff644 │ │ │ │ - streq r1, [r1, #-2472]! @ 0xfffff658 │ │ │ │ - streq r1, [r1, #-2464]! @ 0xfffff660 │ │ │ │ - strbteq lr, [r9], #2584 @ 0xa18 │ │ │ │ + streq r0, [r1, #-2500]! @ 0xfffff63c │ │ │ │ + streq r0, [r1, #-2480]! @ 0xfffff650 │ │ │ │ + streq r0, [r1, #-2472]! @ 0xfffff658 │ │ │ │ + strbteq sp, [r9], #2584 @ 0xa18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ae90 <__cxa_atexit@plt+0x5df90> │ │ │ │ ldr r2, [pc, #112] @ 6aeb8 <__cxa_atexit@plt+0x5dfb8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -96236,18 +96236,18 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffd760 │ │ │ │ - streq r1, [r1, #-2144]! @ 0xfffff7a0 │ │ │ │ - strbteq lr, [r9], #2472 @ 0x9a8 │ │ │ │ - streq r1, [r1, #-2092]! @ 0xfffff7d4 │ │ │ │ - strbteq lr, [r9], #2420 @ 0x974 │ │ │ │ + streq r0, [r1, #-2152]! @ 0xfffff798 │ │ │ │ + strbteq sp, [r9], #2472 @ 0x9a8 │ │ │ │ + streq r0, [r1, #-2100]! @ 0xfffff7cc │ │ │ │ + strbteq sp, [r9], #2420 @ 0x974 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6af20 <__cxa_atexit@plt+0x5e020> │ │ │ │ ldr r7, [pc, #80] @ 6af40 <__cxa_atexit@plt+0x5e040> │ │ │ │ @@ -96269,18 +96269,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 6af4c <__cxa_atexit@plt+0x5e04c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd6d4 │ │ │ │ - streq r1, [r1, #-2012]! @ 0xfffff824 │ │ │ │ - strbteq lr, [r9], #2336 @ 0x920 │ │ │ │ - streq r1, [r1, #-1956]! @ 0xfffff85c │ │ │ │ - strbteq lr, [r9], #2560 @ 0xa00 │ │ │ │ + streq r0, [r1, #-2020]! @ 0xfffff81c │ │ │ │ + strbteq sp, [r9], #2336 @ 0x920 │ │ │ │ + streq r0, [r1, #-1964]! @ 0xfffff854 │ │ │ │ + strbteq sp, [r9], #2560 @ 0xa00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96300,16 +96300,16 @@ │ │ │ │ mov sl, r3 │ │ │ │ b 6abe0 <__cxa_atexit@plt+0x5dce0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - streq r1, [r1, #-1808]! @ 0xfffff8f0 │ │ │ │ - strbteq lr, [r9], #2172 @ 0x87c │ │ │ │ + streq r0, [r1, #-1816]! @ 0xfffff8e8 │ │ │ │ + strbteq sp, [r9], #2172 @ 0x87c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6b014 <__cxa_atexit@plt+0x5e114> │ │ │ │ ldr r7, [pc, #72] @ 6b030 <__cxa_atexit@plt+0x5e130> │ │ │ │ @@ -96329,18 +96329,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 6b03c <__cxa_atexit@plt+0x5e13c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd5dc │ │ │ │ - streq r1, [r1, #-1756]! @ 0xfffff924 │ │ │ │ - strbteq lr, [r9], #2092 @ 0x82c │ │ │ │ - streq r1, [r1, #-1712]! @ 0xfffff950 │ │ │ │ - strbteq lr, [r9], #2320 @ 0x910 │ │ │ │ + streq r0, [r1, #-1764]! @ 0xfffff91c │ │ │ │ + strbteq sp, [r9], #2092 @ 0x82c │ │ │ │ + streq r0, [r1, #-1720]! @ 0xfffff948 │ │ │ │ + strbteq sp, [r9], #2320 @ 0x910 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96360,16 +96360,16 @@ │ │ │ │ mov sl, r3 │ │ │ │ b 6abe0 <__cxa_atexit@plt+0x5dce0> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - streq r1, [r1, #-1568]! @ 0xfffff9e0 │ │ │ │ - strbteq lr, [r9], #2220 @ 0x8ac │ │ │ │ + streq r0, [r1, #-1576]! @ 0xfffff9d8 │ │ │ │ + strbteq sp, [r9], #2220 @ 0x8ac │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b170 <__cxa_atexit@plt+0x5e270> │ │ │ │ ldr r3, [pc, #184] @ 6b190 <__cxa_atexit@plt+0x5e290> │ │ │ │ @@ -96415,19 +96415,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0xfffff158 │ │ │ │ - strbteq lr, [r9], #1992 @ 0x7c8 │ │ │ │ + strbteq sp, [r9], #1992 @ 0x7c8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6b214 <__cxa_atexit@plt+0x5e314> │ │ │ │ @@ -96451,18 +96451,18 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 6b234 <__cxa_atexit@plt+0x5e334> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff0a8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq lr, [r9], #1852 @ 0x73c │ │ │ │ + strbteq sp, [r9], #1852 @ 0x73c │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6b268 <__cxa_atexit@plt+0x5e368> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -96525,31 +96525,31 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r6, [pc, #44] @ 6b37c <__cxa_atexit@plt+0x5e47c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq sl, [r9], #1928 @ 0x788 │ │ │ │ - strbteq sl, [r9], #2068 @ 0x814 │ │ │ │ - streq r1, [r1, #-1116]! @ 0xfffffba4 │ │ │ │ - streq r1, [r1, #-1116]! @ 0xfffffba4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r9, [r9], #1928 @ 0x788 │ │ │ │ + strbteq r9, [r9], #2068 @ 0x814 │ │ │ │ + streq r0, [r1, #-1124]! @ 0xfffffb9c │ │ │ │ + streq r0, [r1, #-1124]! @ 0xfffffb9c │ │ │ │ andeq r0, r0, r0, lsl #13 │ │ │ │ @ instruction: 0xfffff0f0 │ │ │ │ andeq r0, r0, r0, ror r5 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strbteq lr, [r9], #1504 @ 0x5e0 │ │ │ │ + strbteq sp, [r9], #1504 @ 0x5e0 │ │ │ │ andeq r0, r0, sl, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp lr, r3 │ │ │ │ bcc 6b4dc <__cxa_atexit@plt+0x5e5dc> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -96630,34 +96630,34 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r6, [pc, #56] @ 6b52c <__cxa_atexit@plt+0x5e62c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r1, [r1, #-784]! @ 0xfffffcf0 │ │ │ │ - streq r1, [r1, #-760]! @ 0xfffffd08 │ │ │ │ - streq r1, [r1, #-756]! @ 0xfffffd0c │ │ │ │ - streq r1, [r1, #-732]! @ 0xfffffd24 │ │ │ │ - streq r1, [r1, #-688]! @ 0xfffffd50 │ │ │ │ - streq r1, [r1, #-736]! @ 0xfffffd20 │ │ │ │ - strbteq sl, [r9], #1596 @ 0x63c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r0, [r1, #-792]! @ 0xfffffce8 │ │ │ │ + streq r0, [r1, #-768]! @ 0xfffffd00 │ │ │ │ + streq r0, [r1, #-764]! @ 0xfffffd04 │ │ │ │ + streq r0, [r1, #-740]! @ 0xfffffd1c │ │ │ │ + streq r0, [r1, #-696]! @ 0xfffffd48 │ │ │ │ + streq r0, [r1, #-744]! @ 0xfffffd18 │ │ │ │ + strbteq r9, [r9], #1596 @ 0x63c │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffef4c │ │ │ │ andeq r0, r0, ip, asr #7 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - strbteq lr, [r9], #1072 @ 0x430 │ │ │ │ + strbteq sp, [r9], #1072 @ 0x430 │ │ │ │ andeq r0, r0, r7, lsl #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, fp │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6b580 <__cxa_atexit@plt+0x5e680> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -96704,32 +96704,32 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #32] │ │ │ │ add r5, r5, #32 │ │ │ │ sub r8, r3, #11 │ │ │ │ sub r9, r3, #39 @ 0x27 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, sl │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ mov fp, sl │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, sl │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbteq sl, [r9], #1136 @ 0x470 │ │ │ │ - strbteq lr, [r9], #908 @ 0x38c │ │ │ │ - streq r1, [r1, #-276]! @ 0xfffffeec │ │ │ │ - streq r1, [r1, #-308]! @ 0xfffffecc │ │ │ │ - streq r1, [r1, #-260]! @ 0xfffffefc │ │ │ │ - streq r1, [r1, #-252]! @ 0xffffff04 │ │ │ │ - strbteq lr, [r9], #784 @ 0x310 │ │ │ │ + strbteq r9, [r9], #1136 @ 0x470 │ │ │ │ + strbteq sp, [r9], #908 @ 0x38c │ │ │ │ + streq r0, [r1, #-284]! @ 0xfffffee4 │ │ │ │ + streq r0, [r1, #-316]! @ 0xfffffec4 │ │ │ │ + streq r0, [r1, #-268]! @ 0xfffffef4 │ │ │ │ + streq r0, [r1, #-260]! @ 0xfffffefc │ │ │ │ + strbteq sp, [r9], #784 @ 0x310 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 6b844 <__cxa_atexit@plt+0x5e944> │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -96841,48 +96841,48 @@ │ │ │ │ stm lr, {r2, r7, ip} │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ sub r8, r3, #11 │ │ │ │ sub r9, r3, #67 @ 0x43 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp] │ │ │ │ bx r0 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #52] @ 6b890 <__cxa_atexit@plt+0x5e990> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #48] @ 6b894 <__cxa_atexit@plt+0x5e994> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ - streq r1, [r1, #-16]! │ │ │ │ + streq r0, [r1, #-24]! @ 0xffffffe8 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ @ instruction: 0xffffe5a8 │ │ │ │ - streq r1, [r1, #-316]! @ 0xfffffec4 │ │ │ │ - strbteq lr, [r9], #120 @ 0x78 │ │ │ │ - streq r1, [r1, #-36]! @ 0xffffffdc │ │ │ │ - strbteq lr, [r9], #424 @ 0x1a8 │ │ │ │ - streq r0, [r1, #-3932]! @ 0xfffff0a4 │ │ │ │ - streq r0, [r1, #-3916]! @ 0xfffff0b4 │ │ │ │ - streq r0, [r1, #-3872]! @ 0xfffff0e0 │ │ │ │ - streq r0, [r1, #-3876]! @ 0xfffff0dc │ │ │ │ - streq r0, [r1, #-3856]! @ 0xfffff0f0 │ │ │ │ - streq r0, [r1, #-3848]! @ 0xfffff0f8 │ │ │ │ - streq r0, [r1, #-3812]! @ 0xfffff11c │ │ │ │ - strbteq sp, [r9], #4024 @ 0xfb8 │ │ │ │ + streq r0, [r1, #-324]! @ 0xfffffebc │ │ │ │ + strbteq sp, [r9], #120 @ 0x78 │ │ │ │ + streq r0, [r1, #-44]! @ 0xffffffd4 │ │ │ │ + strbteq sp, [r9], #424 @ 0x1a8 │ │ │ │ + streq pc, [r0, #-3940]! @ 0xfffff09c │ │ │ │ + streq pc, [r0, #-3924]! @ 0xfffff0ac │ │ │ │ + streq pc, [r0, #-3880]! @ 0xfffff0d8 │ │ │ │ + streq pc, [r0, #-3884]! @ 0xfffff0d4 │ │ │ │ + streq pc, [r0, #-3864]! @ 0xfffff0e8 │ │ │ │ + streq pc, [r0, #-3856]! @ 0xfffff0f0 │ │ │ │ + streq pc, [r0, #-3820]! @ 0xfffff114 │ │ │ │ + strbteq ip, [r9], #4024 @ 0xfb8 │ │ │ │ andeq r0, r0, r9, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96909,19 +96909,19 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 6b950 <__cxa_atexit@plt+0x5ea50> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffeae4 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq sp, [r9], #3868 @ 0xf1c │ │ │ │ + strbteq ip, [r9], #3868 @ 0xf1c │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -96965,15 +96965,15 @@ │ │ │ │ str r1, [sl, #52] @ 0x34 │ │ │ │ str r3, [sl, #56] @ 0x38 │ │ │ │ str r2, [sl, #60] @ 0x3c │ │ │ │ str sl, [sl, #64] @ 0x40 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ sub r8, r6, #11 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ add r6, sl, #28 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 6ba84 <__cxa_atexit@plt+0x5eb84> │ │ │ │ ldr r1, [pc, #84] @ 6ba90 <__cxa_atexit@plt+0x5eb90> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #80] @ 6ba94 <__cxa_atexit@plt+0x5eb94> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -96985,31 +96985,31 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ add r8, sl, #8 │ │ │ │ stm r8, {r2, r3, lr} │ │ │ │ str r0, [sl, #20] │ │ │ │ str r1, [sl, #24] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffec4c │ │ │ │ - streq r0, [r1, #-3292]! @ 0xfffff324 │ │ │ │ - streq r0, [r1, #-3276]! @ 0xfffff334 │ │ │ │ + streq pc, [r0, #-3300]! @ 0xfffff31c │ │ │ │ + streq pc, [r0, #-3284]! @ 0xfffff32c │ │ │ │ @ instruction: 0xffffee04 │ │ │ │ - streq r0, [r1, #-3380]! @ 0xfffff2cc │ │ │ │ + streq pc, [r0, #-3388]! @ 0xfffff2c4 │ │ │ │ @ instruction: 0xffffeee8 │ │ │ │ - streq r0, [r1, #-3336]! @ 0xfffff2f8 │ │ │ │ - streq r0, [r1, #-3316]! @ 0xfffff30c │ │ │ │ - streq r0, [r1, #-3308]! @ 0xfffff314 │ │ │ │ - strbteq sp, [r9], #3488 @ 0xda0 │ │ │ │ + streq pc, [r0, #-3344]! @ 0xfffff2f0 │ │ │ │ + streq pc, [r0, #-3324]! @ 0xfffff304 │ │ │ │ + streq pc, [r0, #-3316]! @ 0xfffff30c │ │ │ │ + strbteq ip, [r9], #3488 @ 0xda0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r1, r5, #8 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -97025,32 +97025,32 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 6bb50 <__cxa_atexit@plt+0x5ec50> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq sp, [r9], #3376 @ 0xd30 │ │ │ │ + strbteq ip, [r9], #3376 @ 0xd30 │ │ │ │ @ instruction: 0xffffcdec │ │ │ │ - strbteq sp, [r9], #3612 @ 0xe1c │ │ │ │ + strbteq ip, [r9], #3612 @ 0xe1c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov ip, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -97094,15 +97094,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffff508 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - strbteq sp, [r9], #3220 @ 0xc94 │ │ │ │ + strbteq ip, [r9], #3220 @ 0xc94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ @@ -97165,17 +97165,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffc3324 │ │ │ │ - strbteq r9, [r9], #3464 @ 0xd88 │ │ │ │ - strbteq sp, [r9], #3192 @ 0xc78 │ │ │ │ - strbteq r9, [r9], #3424 @ 0xd60 │ │ │ │ + strbteq r8, [r9], #3464 @ 0xd88 │ │ │ │ + strbteq ip, [r9], #3192 @ 0xc78 │ │ │ │ + strbteq r8, [r9], #3424 @ 0xd60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6bdb0 <__cxa_atexit@plt+0x5eeb0> │ │ │ │ @@ -97198,16 +97198,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6bdc8 <__cxa_atexit@plt+0x5eec8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffc3268 │ │ │ │ - strbteq r9, [r9], #3324 @ 0xcfc │ │ │ │ - strbteq sp, [r9], #3020 @ 0xbcc │ │ │ │ + strbteq r8, [r9], #3324 @ 0xcfc │ │ │ │ + strbteq ip, [r9], #3020 @ 0xbcc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6bed8 <__cxa_atexit@plt+0x5efd8> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -97248,15 +97248,15 @@ │ │ │ │ str ip, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, #196] @ 6bf54 <__cxa_atexit@plt+0x5f054> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 16fa2bc <__cxa_atexit@plt+0x16ed3bc> │ │ │ │ + b 3fe9f4 <__cxa_atexit@plt+0x3f1af4> │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 6bf08 <__cxa_atexit@plt+0x5f008> │ │ │ │ ldr r7, [pc, #128] @ 6bf34 <__cxa_atexit@plt+0x5f034> │ │ │ │ @@ -97277,36 +97277,36 @@ │ │ │ │ ldr r7, [pc, #60] @ 6bf2c <__cxa_atexit@plt+0x5f02c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #24] @ 6bf28 <__cxa_atexit@plt+0x5f028> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, #12 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq sp, [r9], #2780 @ 0xadc │ │ │ │ - streq r0, [r1, #-2160]! @ 0xfffff790 │ │ │ │ - streq r0, [r1, #-2144]! @ 0xfffff7a0 │ │ │ │ + strbteq ip, [r9], #2780 @ 0xadc │ │ │ │ + streq pc, [r0, #-2168]! @ 0xfffff788 │ │ │ │ + streq pc, [r0, #-2152]! @ 0xfffff798 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - strbteq r9, [r9], #3036 @ 0xbdc │ │ │ │ - streq r0, [r1, #-2240]! @ 0xfffff740 │ │ │ │ - streq r0, [r1, #-2188]! @ 0xfffff774 │ │ │ │ - streq r0, [r1, #-2244]! @ 0xfffff73c │ │ │ │ - streq r0, [r1, #-2240]! @ 0xfffff740 │ │ │ │ - strbteq sp, [r9], #2820 @ 0xb04 │ │ │ │ - strbteq sp, [r9], #2628 @ 0xa44 │ │ │ │ + strbteq r8, [r9], #3036 @ 0xbdc │ │ │ │ + streq pc, [r0, #-2248]! @ 0xfffff738 │ │ │ │ + streq pc, [r0, #-2196]! @ 0xfffff76c │ │ │ │ + streq pc, [r0, #-2252]! @ 0xfffff734 │ │ │ │ + streq pc, [r0, #-2248]! @ 0xfffff738 │ │ │ │ + strbteq ip, [r9], #2820 @ 0xb04 │ │ │ │ + strbteq ip, [r9], #2628 @ 0xa44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -97338,30 +97338,30 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r2, ip} │ │ │ │ str r9, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r9, r6, #15 │ │ │ │ ldr r8, [pc, #52] @ 6c02c <__cxa_atexit@plt+0x5f12c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 16fa2bc <__cxa_atexit@plt+0x16ed3bc> │ │ │ │ + b 3fe9f4 <__cxa_atexit@plt+0x3f1af4> │ │ │ │ ldr r3, [pc, #44] @ 6c030 <__cxa_atexit@plt+0x5f130> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbteq r9, [r9], #2664 @ 0xa68 │ │ │ │ - streq r0, [r1, #-1868]! @ 0xfffff8b4 │ │ │ │ - streq r0, [r1, #-1816]! @ 0xfffff8e8 │ │ │ │ - streq r0, [r1, #-1876]! @ 0xfffff8ac │ │ │ │ - streq r0, [r1, #-1872]! @ 0xfffff8b0 │ │ │ │ - strbteq sp, [r9], #2460 @ 0x99c │ │ │ │ + strbteq r8, [r9], #2664 @ 0xa68 │ │ │ │ + streq pc, [r0, #-1876]! @ 0xfffff8ac │ │ │ │ + streq pc, [r0, #-1824]! @ 0xfffff8e0 │ │ │ │ + streq pc, [r0, #-1884]! @ 0xfffff8a4 │ │ │ │ + streq pc, [r0, #-1880]! @ 0xfffff8a8 │ │ │ │ + strbteq ip, [r9], #2460 @ 0x99c │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbteq r9, [r9], #2736 @ 0xab0 │ │ │ │ + strbteq r8, [r9], #2736 @ 0xab0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6c060 <__cxa_atexit@plt+0x5f160> │ │ │ │ ldr r7, [r8, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -97393,19 +97393,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 6c0e0 <__cxa_atexit@plt+0x5f1e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r0, [r1, #-1676]! @ 0xfffff974 │ │ │ │ - streq r0, [r1, #-1668]! @ 0xfffff97c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq pc, [r0, #-1684]! @ 0xfffff96c │ │ │ │ + streq pc, [r0, #-1676]! @ 0xfffff974 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - strbteq sp, [r9], #2252 @ 0x8cc │ │ │ │ + strbteq ip, [r9], #2252 @ 0x8cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6c160 <__cxa_atexit@plt+0x5f260> │ │ │ │ ldr r3, [pc, #104] @ 6c170 <__cxa_atexit@plt+0x5f270> │ │ │ │ @@ -97434,16 +97434,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6c178 <__cxa_atexit@plt+0x5f278> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbteq sp, [r9], #2140 @ 0x85c │ │ │ │ - strbteq sp, [r9], #2104 @ 0x838 │ │ │ │ + strbteq ip, [r9], #2140 @ 0x85c │ │ │ │ + strbteq ip, [r9], #2104 @ 0x838 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #47] @ 0x2f │ │ │ │ ldr r3, [r3, #51] @ 0x33 │ │ │ │ ldr r2, [pc, #44] @ 6c1c8 <__cxa_atexit@plt+0x5f2c8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -97455,15 +97455,15 @@ │ │ │ │ ldr r9, [r5], #4 │ │ │ │ mov r8, r7 │ │ │ │ b 6bddc <__cxa_atexit@plt+0x5eedc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq sp, [r9], #2024 @ 0x7e8 │ │ │ │ + strbteq ip, [r9], #2024 @ 0x7e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 6bddc <__cxa_atexit@plt+0x5eedc> │ │ │ │ mov r7, r6 │ │ │ │ @@ -97505,16 +97505,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq r0, [r1, #-1644]! @ 0xfffff994 │ │ │ │ - strbteq sp, [r9], #1872 @ 0x750 │ │ │ │ + streq pc, [r0, #-1652]! @ 0xfffff98c │ │ │ │ + strbteq ip, [r9], #1872 @ 0x750 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, pc, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ @@ -97565,16 +97565,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - streq r0, [r1, #-1428]! @ 0xfffffa6c │ │ │ │ - strbteq sp, [r9], #1632 @ 0x660 │ │ │ │ + streq pc, [r0, #-1436]! @ 0xfffffa64 │ │ │ │ + strbteq ip, [r9], #1632 @ 0x660 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6c3d0 <__cxa_atexit@plt+0x5f4d0> │ │ │ │ @@ -97583,25 +97583,25 @@ │ │ │ │ ldr r9, [pc, #48] @ 6c3e8 <__cxa_atexit@plt+0x5f4e8> │ │ │ │ add r9, pc, r9 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ ldr r5, [pc, #40] @ 6c3ec <__cxa_atexit@plt+0x5f4ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r7, [pc, #24] @ 6c3f0 <__cxa_atexit@plt+0x5f4f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq sl, [r9], #1416 @ 0x588 │ │ │ │ - streq r0, [r1, #-856]! @ 0xfffffca8 │ │ │ │ - strbteq sp, [r9], #1640 @ 0x668 │ │ │ │ - strbteq sp, [r9], #1588 @ 0x634 │ │ │ │ + strbteq r9, [r9], #1416 @ 0x588 │ │ │ │ + streq pc, [r0, #-864]! @ 0xfffffca0 │ │ │ │ + strbteq ip, [r9], #1640 @ 0x668 │ │ │ │ + strbteq ip, [r9], #1588 @ 0x634 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 6c43c <__cxa_atexit@plt+0x5f53c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 6c440 <__cxa_atexit@plt+0x5f540> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [pc, #44] @ 6c444 <__cxa_atexit@plt+0x5f544> │ │ │ │ @@ -97610,20 +97610,20 @@ │ │ │ │ cmp r1, #2 │ │ │ │ moveq r2, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6c448 <__cxa_atexit@plt+0x5f548> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - strbteq sl, [r9], #1432 @ 0x598 │ │ │ │ - streq r0, [r1, #-744]! @ 0xfffffd18 │ │ │ │ - strbteq sp, [r9], #1484 @ 0x5cc │ │ │ │ + strbteq r9, [r9], #1432 @ 0x598 │ │ │ │ + streq pc, [r0, #-752]! @ 0xfffffd10 │ │ │ │ + strbteq ip, [r9], #1484 @ 0x5cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c47c <__cxa_atexit@plt+0x5f57c> │ │ │ │ ldr r7, [pc, #68] @ 6c4b0 <__cxa_atexit@plt+0x5f5b0> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -97636,21 +97636,21 @@ │ │ │ │ ldr r9, [pc, #28] @ 6c4a8 <__cxa_atexit@plt+0x5f5a8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 6c4ac <__cxa_atexit@plt+0x5f5ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq sl, [r9], #1296 @ 0x510 │ │ │ │ - streq r0, [r1, #-640]! @ 0xfffffd80 │ │ │ │ - strbteq sl, [r9], #1292 @ 0x50c │ │ │ │ - strbteq sl, [r9], #1280 @ 0x500 │ │ │ │ - strbteq sp, [r9], #1360 @ 0x550 │ │ │ │ + strbteq r9, [r9], #1296 @ 0x510 │ │ │ │ + streq pc, [r0, #-648]! @ 0xfffffd78 │ │ │ │ + strbteq r9, [r9], #1292 @ 0x50c │ │ │ │ + strbteq r9, [r9], #1280 @ 0x500 │ │ │ │ + strbteq ip, [r9], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c4e8 <__cxa_atexit@plt+0x5f5e8> │ │ │ │ ldr r7, [pc, #68] @ 6c51c <__cxa_atexit@plt+0x5f61c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -97663,21 +97663,21 @@ │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r9, [pc, #24] @ 6c514 <__cxa_atexit@plt+0x5f614> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 6c518 <__cxa_atexit@plt+0x5f618> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq sl, [r9], #1164 @ 0x48c │ │ │ │ - streq r0, [r1, #-532]! @ 0xfffffdec │ │ │ │ - strbteq sl, [r9], #1184 @ 0x4a0 │ │ │ │ - strbteq sl, [r9], #1172 @ 0x494 │ │ │ │ - strbteq sl, [r9], #1100 @ 0x44c │ │ │ │ + strbteq r9, [r9], #1164 @ 0x48c │ │ │ │ + streq pc, [r0, #-540]! @ 0xfffffde4 │ │ │ │ + strbteq r9, [r9], #1184 @ 0x4a0 │ │ │ │ + strbteq r9, [r9], #1172 @ 0x494 │ │ │ │ + strbteq r9, [r9], #1100 @ 0x44c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 6c564 <__cxa_atexit@plt+0x5f664> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 6c568 <__cxa_atexit@plt+0x5f668> │ │ │ │ add r2, pc, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -97685,17 +97685,17 @@ │ │ │ │ cmp r7, #2 │ │ │ │ mov r7, r5 │ │ │ │ moveq r7, r3 │ │ │ │ addne r3, r2, #2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r9], #1088 @ 0x440 │ │ │ │ - strbteq sp, [r9], #1172 @ 0x494 │ │ │ │ - strbteq sp, [r9], #1196 @ 0x4ac │ │ │ │ + strbteq r9, [r9], #1088 @ 0x440 │ │ │ │ + strbteq ip, [r9], #1172 @ 0x494 │ │ │ │ + strbteq ip, [r9], #1196 @ 0x4ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 6c5b4 <__cxa_atexit@plt+0x5f6b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 6c5b8 <__cxa_atexit@plt+0x5f6b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [pc, #44] @ 6c5bc <__cxa_atexit@plt+0x5f6bc> │ │ │ │ @@ -97704,20 +97704,20 @@ │ │ │ │ cmp r1, #2 │ │ │ │ moveq r2, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6c5c0 <__cxa_atexit@plt+0x5f6c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbteq sl, [r9], #1036 @ 0x40c │ │ │ │ - streq r0, [r1, #-368]! @ 0xfffffe90 │ │ │ │ - strbteq sp, [r9], #1092 @ 0x444 │ │ │ │ + strbteq r9, [r9], #1036 @ 0x40c │ │ │ │ + streq pc, [r0, #-376]! @ 0xfffffe88 │ │ │ │ + strbteq ip, [r9], #1092 @ 0x444 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6c5f4 <__cxa_atexit@plt+0x5f6f4> │ │ │ │ ldr r7, [pc, #68] @ 6c628 <__cxa_atexit@plt+0x5f728> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -97730,21 +97730,21 @@ │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r9, [pc, #24] @ 6c620 <__cxa_atexit@plt+0x5f720> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 6c624 <__cxa_atexit@plt+0x5f724> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq sl, [r9], #896 @ 0x380 │ │ │ │ - streq r0, [r1, #-264]! @ 0xfffffef8 │ │ │ │ - strbteq sl, [r9], #916 @ 0x394 │ │ │ │ - strbteq sl, [r9], #904 @ 0x388 │ │ │ │ - strbteq sl, [r9], #832 @ 0x340 │ │ │ │ + strbteq r9, [r9], #896 @ 0x380 │ │ │ │ + streq pc, [r0, #-272]! @ 0xfffffef0 │ │ │ │ + strbteq r9, [r9], #916 @ 0x394 │ │ │ │ + strbteq r9, [r9], #904 @ 0x388 │ │ │ │ + strbteq r9, [r9], #832 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 6c670 <__cxa_atexit@plt+0x5f770> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 6c674 <__cxa_atexit@plt+0x5f774> │ │ │ │ add r2, pc, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -97752,17 +97752,17 @@ │ │ │ │ cmp r7, #2 │ │ │ │ mov r7, r5 │ │ │ │ moveq r7, r3 │ │ │ │ addne r3, r2, #2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r9], #820 @ 0x334 │ │ │ │ - strbteq sp, [r9], #920 @ 0x398 │ │ │ │ - strbteq sp, [r9], #912 @ 0x390 │ │ │ │ + strbteq r9, [r9], #820 @ 0x334 │ │ │ │ + strbteq ip, [r9], #920 @ 0x398 │ │ │ │ + strbteq ip, [r9], #912 @ 0x390 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 6c6c0 <__cxa_atexit@plt+0x5f7c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 6c6c4 <__cxa_atexit@plt+0x5f7c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ @@ -97771,20 +97771,20 @@ │ │ │ │ moveq r2, r3 │ │ │ │ ldr r9, [pc, #28] @ 6c6c8 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6c6cc <__cxa_atexit@plt+0x5f7cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq sl, [r9], #732 @ 0x2dc │ │ │ │ - streq r0, [r1, #-100]! @ 0xffffff9c │ │ │ │ - strbteq sl, [r9], #672 @ 0x2a0 │ │ │ │ + strbteq r9, [r9], #732 @ 0x2dc │ │ │ │ + streq pc, [r0, #-108]! @ 0xffffff94 │ │ │ │ + strbteq r9, [r9], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 6c710 <__cxa_atexit@plt+0x5f810> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 6c714 <__cxa_atexit@plt+0x5f814> │ │ │ │ add r2, pc, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -97792,32 +97792,32 @@ │ │ │ │ cmp r7, #2 │ │ │ │ mov r7, r5 │ │ │ │ moveq r7, r3 │ │ │ │ addne r3, r2, #2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r9], #660 @ 0x294 │ │ │ │ - strbteq sp, [r9], #776 @ 0x308 │ │ │ │ + strbteq r9, [r9], #660 @ 0x294 │ │ │ │ + strbteq ip, [r9], #776 @ 0x308 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 6c74c <__cxa_atexit@plt+0x5f84c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 6c750 <__cxa_atexit@plt+0x5f850> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq sp, [r9], #732 @ 0x2dc │ │ │ │ - streq pc, [r0, #-4084]! @ 0xfffff00c │ │ │ │ - strbteq sp, [r9], #736 @ 0x2e0 │ │ │ │ + strbteq ip, [r9], #732 @ 0x2dc │ │ │ │ + streq lr, [r0, #-4092]! @ 0xfffff004 │ │ │ │ + strbteq ip, [r9], #736 @ 0x2e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6c7f8 <__cxa_atexit@plt+0x5f8f8> │ │ │ │ ldr r3, [pc, #164] @ 6c81c <__cxa_atexit@plt+0x5f91c> │ │ │ │ @@ -97841,15 +97841,15 @@ │ │ │ │ str sl, [r7] │ │ │ │ str r5, [r3] │ │ │ │ ldr r7, [pc, #108] @ 6c834 <__cxa_atexit@plt+0x5f934> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ @@ -97861,20 +97861,20 @@ │ │ │ │ ldr r7, [pc, #20] @ 6c824 <__cxa_atexit@plt+0x5f924> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - strbteq sp, [r9], #560 @ 0x230 │ │ │ │ - strbteq sp, [r9], #592 @ 0x250 │ │ │ │ + strbteq ip, [r9], #560 @ 0x230 │ │ │ │ + strbteq ip, [r9], #592 @ 0x250 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - strbteq sl, [r9], #392 @ 0x188 │ │ │ │ - streq pc, [r0, #-3924]! @ 0xfffff0ac │ │ │ │ - strbteq sp, [r9], #512 @ 0x200 │ │ │ │ + strbteq r9, [r9], #392 @ 0x188 │ │ │ │ + streq lr, [r0, #-3932]! @ 0xfffff0a4 │ │ │ │ + strbteq ip, [r9], #512 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 6c8b8 <__cxa_atexit@plt+0x5f9b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst sl, #3 │ │ │ │ @@ -97888,30 +97888,30 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r3, sl} │ │ │ │ ldr r5, [pc, #68] @ 6c8c8 <__cxa_atexit@plt+0x5f9c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6c8bc <__cxa_atexit@plt+0x5f9bc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq sp, [r9], #408 @ 0x198 │ │ │ │ + strbteq ip, [r9], #408 @ 0x198 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - strbteq sl, [r9], #200 @ 0xc8 │ │ │ │ - streq pc, [r0, #-3736]! @ 0xfffff168 │ │ │ │ - strbteq sp, [r9], #364 @ 0x16c │ │ │ │ + strbteq r9, [r9], #200 @ 0xc8 │ │ │ │ + streq lr, [r0, #-3744]! @ 0xfffff160 │ │ │ │ + strbteq ip, [r9], #364 @ 0x16c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6c914 <__cxa_atexit@plt+0x5fa14> │ │ │ │ ldr r3, [pc, #60] @ 6c92c <__cxa_atexit@plt+0x5fa2c> │ │ │ │ @@ -97920,25 +97920,25 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r3, sl} │ │ │ │ ldr r5, [pc, #48] @ 6c934 <__cxa_atexit@plt+0x5fa34> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r7, [pc, #28] @ 6c938 <__cxa_atexit@plt+0x5fa38> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - strbteq sl, [r9], #72 @ 0x48 │ │ │ │ - streq pc, [r0, #-3608]! @ 0xfffff1e8 │ │ │ │ - strbteq sp, [r9], #292 @ 0x124 │ │ │ │ + strbteq r9, [r9], #72 @ 0x48 │ │ │ │ + streq lr, [r0, #-3616]! @ 0xfffff1e0 │ │ │ │ + strbteq ip, [r9], #292 @ 0x124 │ │ │ │ mov r7, r6 │ │ │ │ ldr r2, [r5] │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r0, r6 │ │ │ │ bcc 6c9c4 <__cxa_atexit@plt+0x5fac4> │ │ │ │ @@ -97973,16 +97973,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq pc, [r0, #-3556]! @ 0xfffff21c │ │ │ │ - strbteq sp, [r9], #140 @ 0x8c │ │ │ │ + streq lr, [r0, #-3564]! @ 0xfffff214 │ │ │ │ + strbteq ip, [r9], #140 @ 0x8c │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ @@ -98032,16 +98032,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - streq pc, [r0, #-3344]! @ 0xfffff2f0 │ │ │ │ - strbteq ip, [r9], #4000 @ 0xfa0 │ │ │ │ + streq lr, [r0, #-3352]! @ 0xfffff2e8 │ │ │ │ + strbteq fp, [r9], #4000 @ 0xfa0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -98056,53 +98056,53 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6cb34 <__cxa_atexit@plt+0x5fc34> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - streq pc, [r0, #-3368]! @ 0xfffff2d8 │ │ │ │ - strbteq ip, [r9], #3900 @ 0xf3c │ │ │ │ - ldreq r5, [fp], #2509 @ 0x9cd │ │ │ │ + streq lr, [r0, #-3376]! @ 0xfffff2d0 │ │ │ │ + strbteq fp, [r9], #3900 @ 0xf3c │ │ │ │ + ldreq r5, [fp], #1741 @ 0x6cd │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [fp], #2559 @ 0x9ff │ │ │ │ + ldreq r5, [fp], #1791 @ 0x6ff │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [fp], #2601 @ 0xa29 │ │ │ │ + ldreq r5, [fp], #1833 @ 0x729 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [fp], #2647 @ 0xa57 │ │ │ │ + ldreq r5, [fp], #1879 @ 0x757 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [fp], #2695 @ 0xa87 │ │ │ │ + ldreq r5, [fp], #1927 @ 0x787 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [fp], #2739 @ 0xab3 │ │ │ │ + ldreq r5, [fp], #1971 @ 0x7b3 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [fp], #2784 @ 0xae0 │ │ │ │ + ldreq r5, [fp], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -98114,15 +98114,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 6cc1c <__cxa_atexit@plt+0x5fd1c> │ │ │ │ ldr r7, [pc, #8] @ 6cc18 <__cxa_atexit@plt+0x5fd18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r9], #3680 @ 0xe60 │ │ │ │ + strbteq fp, [r9], #3680 @ 0xe60 │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [pc, #92] @ 6cc84 <__cxa_atexit@plt+0x5fd84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 6cc60 <__cxa_atexit@plt+0x5fd60> │ │ │ │ @@ -98142,30 +98142,30 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - streq pc, [r0, #-2644]! @ 0xfffff5ac │ │ │ │ + streq lr, [r0, #-2652]! @ 0xfffff5a4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 6cc1c <__cxa_atexit@plt+0x5fd1c> │ │ │ │ - strbteq ip, [r9], #3708 @ 0xe7c │ │ │ │ + strbteq fp, [r9], #3708 @ 0xe7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 6cd18 <__cxa_atexit@plt+0x5fe18> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6cd10 <__cxa_atexit@plt+0x5fe10> │ │ │ │ ldr r7, [pc, #108] @ 6cd44 <__cxa_atexit@plt+0x5fe44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -98189,38 +98189,38 @@ │ │ │ │ ldr r7, [pc, #28] @ 6cd4c <__cxa_atexit@plt+0x5fe4c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ - streq pc, [r0, #-2496]! @ 0xfffff640 │ │ │ │ - strbteq ip, [r9], #3584 @ 0xe00 │ │ │ │ - strbteq ip, [r9], #3392 @ 0xd40 │ │ │ │ - strbteq ip, [r9], #3636 @ 0xe34 │ │ │ │ - strbteq ip, [r9], #3620 @ 0xe24 │ │ │ │ + streq lr, [r0, #-2504]! @ 0xfffff638 │ │ │ │ + strbteq fp, [r9], #3584 @ 0xe00 │ │ │ │ + strbteq fp, [r9], #3392 @ 0xd40 │ │ │ │ + strbteq fp, [r9], #3636 @ 0xe34 │ │ │ │ + strbteq fp, [r9], #3620 @ 0xe24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6cd90 <__cxa_atexit@plt+0x5fe90> │ │ │ │ ldr r2, [pc, #36] @ 6cd98 <__cxa_atexit@plt+0x5fe98> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 6cd9c <__cxa_atexit@plt+0x5fe9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r9], #3596 @ 0xe0c │ │ │ │ - streq pc, [r0, #-2336]! @ 0xfffff6e0 │ │ │ │ - strbteq ip, [r9], #3540 @ 0xdd4 │ │ │ │ + strbteq fp, [r9], #3596 @ 0xe0c │ │ │ │ + streq lr, [r0, #-2344]! @ 0xfffff6d8 │ │ │ │ + strbteq fp, [r9], #3540 @ 0xdd4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -98239,55 +98239,55 @@ │ │ │ │ ldr r7, [pc, #24] @ 6ce10 <__cxa_atexit@plt+0x5ff10> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - streq pc, [r0, #-2604]! @ 0xfffff5d4 │ │ │ │ - strbteq ip, [r9], #3512 @ 0xdb8 │ │ │ │ + streq lr, [r0, #-2612]! @ 0xfffff5cc │ │ │ │ + strbteq fp, [r9], #3512 @ 0xdb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ce44 <__cxa_atexit@plt+0x5ff44> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 6ce4c <__cxa_atexit@plt+0x5ff4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003ac <__cxa_atexit@plt+0x3f34ac> │ │ │ │ + b 3feb54 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq pc, [r0, #-2152]! @ 0xfffff798 │ │ │ │ + streq lr, [r0, #-2160]! @ 0xfffff790 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ce80 <__cxa_atexit@plt+0x5ff80> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 6ce88 <__cxa_atexit@plt+0x5ff88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003b4 <__cxa_atexit@plt+0x3f34b4> │ │ │ │ + b 3feb5c <__cxa_atexit@plt+0x3f1c5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq pc, [r0, #-2092]! @ 0xfffff7d4 │ │ │ │ - strbteq ip, [r9], #3516 @ 0xdbc │ │ │ │ + streq lr, [r0, #-2100]! @ 0xfffff7cc │ │ │ │ + strbteq fp, [r9], #3516 @ 0xdbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 6ceec <__cxa_atexit@plt+0x5ffec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6cee4 <__cxa_atexit@plt+0x5ffe4> │ │ │ │ ldr r3, [pc, #52] @ 6cef4 <__cxa_atexit@plt+0x5fff4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 6cef8 <__cxa_atexit@plt+0x5fff8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 6cefc <__cxa_atexit@plt+0x5fffc> │ │ │ │ @@ -98298,17 +98298,17 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 36658 <__cxa_atexit@plt+0x29758> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq ip, [r9], #3200 @ 0xc80 │ │ │ │ - streq pc, [r0, #-1992]! @ 0xfffff838 │ │ │ │ - strbteq ip, [r9], #3380 @ 0xd34 │ │ │ │ + strbteq fp, [r9], #3200 @ 0xc80 │ │ │ │ + streq lr, [r0, #-2000]! @ 0xfffff830 │ │ │ │ + strbteq fp, [r9], #3380 @ 0xd34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6cf34 <__cxa_atexit@plt+0x60034> │ │ │ │ ldr r3, [pc, #44] @ 6cf4c <__cxa_atexit@plt+0x6004c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -98320,16 +98320,16 @@ │ │ │ │ ldr r8, [pc, #20] @ 6cf50 <__cxa_atexit@plt+0x60050> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 31d08 <__cxa_atexit@plt+0x24e08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq ip, [r9], #3084 @ 0xc0c │ │ │ │ - strbteq ip, [r9], #3280 @ 0xcd0 │ │ │ │ + strbteq fp, [r9], #3084 @ 0xc0c │ │ │ │ + strbteq fp, [r9], #3280 @ 0xcd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6d094 <__cxa_atexit@plt+0x60194> │ │ │ │ @@ -98403,67 +98403,67 @@ │ │ │ │ str r3, [r3, #92] @ 0x5c │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - strbteq ip, [r9], #3216 @ 0xc90 │ │ │ │ - strbteq ip, [r9], #3072 @ 0xc00 │ │ │ │ - streq pc, [r0, #-1788]! @ 0xfffff904 │ │ │ │ - streq pc, [r0, #-1776]! @ 0xfffff910 │ │ │ │ - streq pc, [r0, #-1764]! @ 0xfffff91c │ │ │ │ - streq pc, [r0, #-2204]! @ 0xfffff764 │ │ │ │ - streq pc, [r0, #-1688]! @ 0xfffff968 │ │ │ │ - streq pc, [r0, #-1708]! @ 0xfffff954 │ │ │ │ - streq pc, [r0, #-2172]! @ 0xfffff784 │ │ │ │ - streq pc, [r0, #-1784]! @ 0xfffff908 │ │ │ │ + strbteq fp, [r9], #3216 @ 0xc90 │ │ │ │ + strbteq fp, [r9], #3072 @ 0xc00 │ │ │ │ + streq lr, [r0, #-1796]! @ 0xfffff8fc │ │ │ │ + streq lr, [r0, #-1784]! @ 0xfffff908 │ │ │ │ + streq lr, [r0, #-1772]! @ 0xfffff914 │ │ │ │ + streq lr, [r0, #-2212]! @ 0xfffff75c │ │ │ │ + streq lr, [r0, #-1696]! @ 0xfffff960 │ │ │ │ + streq lr, [r0, #-1716]! @ 0xfffff94c │ │ │ │ + streq lr, [r0, #-2180]! @ 0xfffff77c │ │ │ │ + streq lr, [r0, #-1792]! @ 0xfffff900 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - streq pc, [r0, #-1624]! @ 0xfffff9a8 │ │ │ │ + streq lr, [r0, #-1632]! @ 0xfffff9a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d104 <__cxa_atexit@plt+0x60204> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 6d10c <__cxa_atexit@plt+0x6020c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003ac <__cxa_atexit@plt+0x3f34ac> │ │ │ │ + b 3feb54 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq pc, [r0, #-1448]! @ 0xfffffa58 │ │ │ │ + streq lr, [r0, #-1456]! @ 0xfffffa50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d140 <__cxa_atexit@plt+0x60240> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 6d148 <__cxa_atexit@plt+0x60248> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003b4 <__cxa_atexit@plt+0x3f34b4> │ │ │ │ + b 3feb5c <__cxa_atexit@plt+0x3f1c5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq pc, [r0, #-1388]! @ 0xfffffa94 │ │ │ │ - strbteq ip, [r9], #3096 @ 0xc18 │ │ │ │ + streq lr, [r0, #-1396]! @ 0xfffffa8c │ │ │ │ + strbteq fp, [r9], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 6d1ac <__cxa_atexit@plt+0x602ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6d1a4 <__cxa_atexit@plt+0x602a4> │ │ │ │ ldr r3, [pc, #52] @ 6d1b4 <__cxa_atexit@plt+0x602b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 6d1b8 <__cxa_atexit@plt+0x602b8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 6d1bc <__cxa_atexit@plt+0x602bc> │ │ │ │ @@ -98474,17 +98474,17 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 36658 <__cxa_atexit@plt+0x29758> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq ip, [r9], #2880 @ 0xb40 │ │ │ │ - streq pc, [r0, #-1288]! @ 0xfffffaf8 │ │ │ │ - strbteq ip, [r9], #2960 @ 0xb90 │ │ │ │ + strbteq fp, [r9], #2880 @ 0xb40 │ │ │ │ + streq lr, [r0, #-1296]! @ 0xfffffaf0 │ │ │ │ + strbteq fp, [r9], #2960 @ 0xb90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6d1f4 <__cxa_atexit@plt+0x602f4> │ │ │ │ ldr r3, [pc, #44] @ 6d20c <__cxa_atexit@plt+0x6030c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -98496,16 +98496,16 @@ │ │ │ │ ldr r8, [pc, #20] @ 6d210 <__cxa_atexit@plt+0x60310> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 31d08 <__cxa_atexit@plt+0x24e08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq ip, [r9], #2764 @ 0xacc │ │ │ │ - strbteq ip, [r9], #2856 @ 0xb28 │ │ │ │ + strbteq fp, [r9], #2764 @ 0xacc │ │ │ │ + strbteq fp, [r9], #2856 @ 0xb28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6d354 <__cxa_atexit@plt+0x60454> │ │ │ │ @@ -98579,28 +98579,28 @@ │ │ │ │ str r3, [r3, #92] @ 0x5c │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - strbteq ip, [r9], #2792 @ 0xae8 │ │ │ │ - strbteq ip, [r9], #2752 @ 0xac0 │ │ │ │ - streq pc, [r0, #-1084]! @ 0xfffffbc4 │ │ │ │ - streq pc, [r0, #-1072]! @ 0xfffffbd0 │ │ │ │ - streq pc, [r0, #-1060]! @ 0xfffffbdc │ │ │ │ - streq pc, [r0, #-1500]! @ 0xfffffa24 │ │ │ │ - streq pc, [r0, #-984]! @ 0xfffffc28 │ │ │ │ - streq pc, [r0, #-1004]! @ 0xfffffc14 │ │ │ │ - streq pc, [r0, #-1468]! @ 0xfffffa44 │ │ │ │ - streq pc, [r0, #-1080]! @ 0xfffffbc8 │ │ │ │ + strbteq fp, [r9], #2792 @ 0xae8 │ │ │ │ + strbteq fp, [r9], #2752 @ 0xac0 │ │ │ │ + streq lr, [r0, #-1092]! @ 0xfffffbbc │ │ │ │ + streq lr, [r0, #-1080]! @ 0xfffffbc8 │ │ │ │ + streq lr, [r0, #-1068]! @ 0xfffffbd4 │ │ │ │ + streq lr, [r0, #-1508]! @ 0xfffffa1c │ │ │ │ + streq lr, [r0, #-992]! @ 0xfffffc20 │ │ │ │ + streq lr, [r0, #-1012]! @ 0xfffffc0c │ │ │ │ + streq lr, [r0, #-1476]! @ 0xfffffa3c │ │ │ │ + streq lr, [r0, #-1088]! @ 0xfffffbc0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - streq pc, [r0, #-920]! @ 0xfffffc68 │ │ │ │ + streq lr, [r0, #-928]! @ 0xfffffc60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d3d4 <__cxa_atexit@plt+0x604d4> │ │ │ │ ldr r2, [pc, #48] @ 6d3e4 <__cxa_atexit@plt+0x604e4> │ │ │ │ @@ -98608,22 +98608,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 6d3e8 <__cxa_atexit@plt+0x604e8> │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, r8, #3 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003f4 <__cxa_atexit@plt+0x3f34f4> │ │ │ │ + b 3a0350 <__cxa_atexit@plt+0x393450> │ │ │ │ ldr r7, [pc, #16] @ 6d3ec <__cxa_atexit@plt+0x604ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [fp], #2309 @ 0x905 │ │ │ │ + ldreq r6, [fp], #1541 @ 0x605 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq ip, [r9], #2512 @ 0x9d0 │ │ │ │ + strbteq fp, [r9], #2512 @ 0x9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -98641,16 +98641,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6d45c <__cxa_atexit@plt+0x6055c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq pc, [r0, #-1060]! @ 0xfffffbdc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq lr, [r0, #-1068]! @ 0xfffffbd4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -98666,16 +98666,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6d4c0 <__cxa_atexit@plt+0x605c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq pc, [r0, #-940]! @ 0xfffffc54 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq lr, [r0, #-948]! @ 0xfffffc4c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d504 <__cxa_atexit@plt+0x60604> │ │ │ │ @@ -98684,22 +98684,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 6d518 <__cxa_atexit@plt+0x60618> │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, r8, #3 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003f4 <__cxa_atexit@plt+0x3f34f4> │ │ │ │ + b 3a0350 <__cxa_atexit@plt+0x393450> │ │ │ │ ldr r7, [pc, #16] @ 6d51c <__cxa_atexit@plt+0x6061c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [fp], #2002 @ 0x7d2 │ │ │ │ + ldreq r6, [fp], #1234 @ 0x4d2 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq ip, [r9], #2212 @ 0x8a4 │ │ │ │ + strbteq fp, [r9], #2212 @ 0x8a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -98717,16 +98717,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6d58c <__cxa_atexit@plt+0x6068c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq pc, [r0, #-756]! @ 0xfffffd0c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq lr, [r0, #-764]! @ 0xfffffd04 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -98742,16 +98742,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6d5f0 <__cxa_atexit@plt+0x606f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq pc, [r0, #-636]! @ 0xfffffd84 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq lr, [r0, #-644]! @ 0xfffffd7c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d634 <__cxa_atexit@plt+0x60734> │ │ │ │ @@ -98760,22 +98760,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 6d648 <__cxa_atexit@plt+0x60748> │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, r8, #3 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003f4 <__cxa_atexit@plt+0x3f34f4> │ │ │ │ + b 3a0350 <__cxa_atexit@plt+0x393450> │ │ │ │ ldr r7, [pc, #16] @ 6d64c <__cxa_atexit@plt+0x6074c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [fp], #1695 @ 0x69f │ │ │ │ + ldreq r6, [fp], #927 @ 0x39f │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq ip, [r9], #1912 @ 0x778 │ │ │ │ + strbteq fp, [r9], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -98793,16 +98793,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6d6bc <__cxa_atexit@plt+0x607bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq pc, [r0, #-452]! @ 0xfffffe3c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq lr, [r0, #-460]! @ 0xfffffe34 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -98818,26 +98818,26 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6d720 <__cxa_atexit@plt+0x60820> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq pc, [r0, #-332]! @ 0xfffffeb4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq lr, [r0, #-340]! @ 0xfffffeac │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq ip, [r9], #1676 @ 0x68c │ │ │ │ + strbteq fp, [r9], #1676 @ 0x68c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 6d7c4 <__cxa_atexit@plt+0x608c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6d7b0 <__cxa_atexit@plt+0x608b0> │ │ │ │ ldr r7, [pc, #148] @ 6d7ec <__cxa_atexit@plt+0x608ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #144] @ 6d7f0 <__cxa_atexit@plt+0x608f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -98870,20 +98870,20 @@ │ │ │ │ ldr r6, [pc, #36] @ 6d7f8 <__cxa_atexit@plt+0x608f8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - streq lr, [r0, #-3896]! @ 0xfffff0c8 │ │ │ │ - streq pc, [r0, #-300]! @ 0xfffffed4 │ │ │ │ + streq sp, [r0, #-3904]! @ 0xfffff0c0 │ │ │ │ + streq lr, [r0, #-308]! @ 0xfffffecc │ │ │ │ muleq r0, r0, r0 │ │ │ │ - streq lr, [r0, #-3920]! @ 0xfffff0b0 │ │ │ │ + streq sp, [r0, #-3928]! @ 0xfffff0a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ @@ -98897,16 +98897,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6d85c <__cxa_atexit@plt+0x6095c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - streq lr, [r0, #-3772]! @ 0xfffff144 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + streq sp, [r0, #-3780]! @ 0xfffff13c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -98919,16 +98919,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6d8b4 <__cxa_atexit@plt+0x609b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - streq lr, [r0, #-3684]! @ 0xfffff19c │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + streq sp, [r0, #-3692]! @ 0xfffff194 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d928 <__cxa_atexit@plt+0x60a28> │ │ │ │ @@ -98946,15 +98946,15 @@ │ │ │ │ ldr sl, [r5, #-8]! │ │ │ │ ldr r3, [pc, #44] @ 6d934 <__cxa_atexit@plt+0x60a34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 4003fc <__cxa_atexit@plt+0x3f34fc> │ │ │ │ + b 391dc4 <__cxa_atexit@plt+0x384ec4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -98963,15 +98963,15 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 6d960 <__cxa_atexit@plt+0x60a60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 4003fc <__cxa_atexit@plt+0x3f34fc> │ │ │ │ + b 391dc4 <__cxa_atexit@plt+0x384ec4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -98990,16 +98990,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6d9d0 <__cxa_atexit@plt+0x60ad0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq lr, [r0, #-3760]! @ 0xfffff150 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq sp, [r0, #-3768]! @ 0xfffff148 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -99015,16 +99015,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6da34 <__cxa_atexit@plt+0x60b34> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq lr, [r0, #-3640]! @ 0xfffff1c8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq sp, [r0, #-3648]! @ 0xfffff1c0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6daa8 <__cxa_atexit@plt+0x60ba8> │ │ │ │ @@ -99042,15 +99042,15 @@ │ │ │ │ ldr sl, [r5, #-8]! │ │ │ │ ldr r3, [pc, #44] @ 6dab4 <__cxa_atexit@plt+0x60bb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 4003fc <__cxa_atexit@plt+0x3f34fc> │ │ │ │ + b 391dc4 <__cxa_atexit@plt+0x384ec4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -99059,15 +99059,15 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 6dae0 <__cxa_atexit@plt+0x60be0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 4003fc <__cxa_atexit@plt+0x3f34fc> │ │ │ │ + b 391dc4 <__cxa_atexit@plt+0x384ec4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -99086,16 +99086,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6db50 <__cxa_atexit@plt+0x60c50> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq lr, [r0, #-3376]! @ 0xfffff2d0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq sp, [r0, #-3384]! @ 0xfffff2c8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -99111,16 +99111,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6dbb4 <__cxa_atexit@plt+0x60cb4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq lr, [r0, #-3256]! @ 0xfffff348 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq sp, [r0, #-3264]! @ 0xfffff340 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6dc34 <__cxa_atexit@plt+0x60d34> │ │ │ │ @@ -99150,20 +99150,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 6dc58 <__cxa_atexit@plt+0x60d58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - streq lr, [r0, #-3176]! @ 0xfffff398 │ │ │ │ + streq sp, [r0, #-3184]! @ 0xfffff390 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbteq ip, [r9], #448 @ 0x1c0 │ │ │ │ - strbteq ip, [r9], #436 @ 0x1b4 │ │ │ │ - strbteq ip, [r9], #468 @ 0x1d4 │ │ │ │ - strbteq ip, [r9], #412 @ 0x19c │ │ │ │ + strbteq fp, [r9], #448 @ 0x1c0 │ │ │ │ + strbteq fp, [r9], #436 @ 0x1b4 │ │ │ │ + strbteq fp, [r9], #468 @ 0x1d4 │ │ │ │ + strbteq fp, [r9], #412 @ 0x19c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6dc94 <__cxa_atexit@plt+0x60d94> │ │ │ │ ldr r3, [pc, #44] @ 6dca8 <__cxa_atexit@plt+0x60da8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99175,17 +99175,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq ip, [r9], #320 @ 0x140 │ │ │ │ - strbteq ip, [r9], #308 @ 0x134 │ │ │ │ - strbteq ip, [r9], #308 @ 0x134 │ │ │ │ + strbteq fp, [r9], #320 @ 0x140 │ │ │ │ + strbteq fp, [r9], #308 @ 0x134 │ │ │ │ + strbteq fp, [r9], #308 @ 0x134 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #1 │ │ │ │ bne 6dcec <__cxa_atexit@plt+0x60dec> │ │ │ │ ldr r7, [pc, #72] @ 6dd1c <__cxa_atexit@plt+0x60e1c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -99202,18 +99202,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 6dd0c <__cxa_atexit@plt+0x60e0c> │ │ │ │ b 6df8c <__cxa_atexit@plt+0x6108c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r2 │ │ │ │ - streq lr, [r0, #-2976]! @ 0xfffff460 │ │ │ │ + streq sp, [r0, #-2984]! @ 0xfffff458 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - streq lr, [r0, #-3008]! @ 0xfffff440 │ │ │ │ - strbteq ip, [r9], #196 @ 0xc4 │ │ │ │ + streq sp, [r0, #-3016]! @ 0xfffff438 │ │ │ │ + strbteq fp, [r9], #196 @ 0xc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6dd58 <__cxa_atexit@plt+0x60e58> │ │ │ │ ldr r3, [pc, #144] @ 6ddd4 <__cxa_atexit@plt+0x60ed4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99238,31 +99238,31 @@ │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub sl, r3, #3 │ │ │ │ add r8, r8, #1 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 400404 <__cxa_atexit@plt+0x3f3504> │ │ │ │ + b 39d440 <__cxa_atexit@plt+0x390540> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 6ddd0 <__cxa_atexit@plt+0x60ed0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbteq ip, [r9], #52 @ 0x34 │ │ │ │ - strbteq ip, [r9], #40 @ 0x28 │ │ │ │ - strbteq ip, [r9], #0 │ │ │ │ + strbteq fp, [r9], #52 @ 0x34 │ │ │ │ + strbteq fp, [r9], #40 @ 0x28 │ │ │ │ + strbteq fp, [r9], #0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6de20 <__cxa_atexit@plt+0x60f20> │ │ │ │ ldr r7, [pc, #148] @ 6de9c <__cxa_atexit@plt+0x60f9c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -99288,32 +99288,32 @@ │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub sl, r3, #3 │ │ │ │ add r8, r8, #1 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 400404 <__cxa_atexit@plt+0x3f3504> │ │ │ │ + b 39d440 <__cxa_atexit@plt+0x390540> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 6de98 <__cxa_atexit@plt+0x60f98> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - streq lr, [r0, #-2700]! @ 0xfffff574 │ │ │ │ + streq sp, [r0, #-2708]! @ 0xfffff56c │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbteq fp, [r9], #3948 @ 0xf6c │ │ │ │ - strbteq fp, [r9], #3936 @ 0xf60 │ │ │ │ - strbteq fp, [r9], #3876 @ 0xf24 │ │ │ │ + strbteq sl, [r9], #3948 @ 0xf6c │ │ │ │ + strbteq sl, [r9], #3936 @ 0xf60 │ │ │ │ + strbteq sl, [r9], #3876 @ 0xf24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6df14 <__cxa_atexit@plt+0x61014> │ │ │ │ @@ -99328,43 +99328,43 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub sl, r6, #3 │ │ │ │ add r8, r8, #1 │ │ │ │ add r9, lr, #1 │ │ │ │ - b 400404 <__cxa_atexit@plt+0x3f3504> │ │ │ │ + b 39d440 <__cxa_atexit@plt+0x390540> │ │ │ │ ldr r3, [pc, #32] @ 6df3c <__cxa_atexit@plt+0x6103c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq fp, [r9], #3784 @ 0xec8 │ │ │ │ - strbteq fp, [r9], #3772 @ 0xebc │ │ │ │ + strbteq sl, [r9], #3784 @ 0xec8 │ │ │ │ + strbteq sl, [r9], #3772 @ 0xebc │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - strbteq fp, [r9], #3724 @ 0xe8c │ │ │ │ + strbteq sl, [r9], #3724 @ 0xe8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6df60 <__cxa_atexit@plt+0x61060> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400414 <__cxa_atexit@plt+0x3f3514> │ │ │ │ + b 3a9110 <__cxa_atexit@plt+0x39c210> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ - strbteq fp, [r9], #3672 @ 0xe58 │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ + strbteq sl, [r9], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6e00c <__cxa_atexit@plt+0x6110c> │ │ │ │ ldr r3, [pc, #152] @ 6e038 <__cxa_atexit@plt+0x61138> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99390,32 +99390,32 @@ │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub sl, r3, #3 │ │ │ │ add r8, r8, #1 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 400404 <__cxa_atexit@plt+0x3f3504> │ │ │ │ + b 39d440 <__cxa_atexit@plt+0x390540> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - strbteq fp, [r9], #3532 @ 0xdcc │ │ │ │ - strbteq fp, [r9], #3528 @ 0xdc8 │ │ │ │ - strbteq fp, [r9], #3468 @ 0xd8c │ │ │ │ + strbteq sl, [r9], #3532 @ 0xdcc │ │ │ │ + strbteq sl, [r9], #3528 @ 0xdc8 │ │ │ │ + strbteq sl, [r9], #3468 @ 0xd8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6e0b8 <__cxa_atexit@plt+0x611b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -99433,81 +99433,81 @@ │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub sl, r3, #3 │ │ │ │ add r8, r8, #1 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 400404 <__cxa_atexit@plt+0x3f3504> │ │ │ │ + b 39d440 <__cxa_atexit@plt+0x390540> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff844 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq fp, [r9], #3360 @ 0xd20 │ │ │ │ - strbteq fp, [r9], #3356 @ 0xd1c │ │ │ │ - strbteq fp, [r9], #3296 @ 0xce0 │ │ │ │ + strbteq sl, [r9], #3360 @ 0xd20 │ │ │ │ + strbteq sl, [r9], #3356 @ 0xd1c │ │ │ │ + strbteq sl, [r9], #3296 @ 0xce0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6e10c <__cxa_atexit@plt+0x6120c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400414 <__cxa_atexit@plt+0x3f3514> │ │ │ │ + b 3a9110 <__cxa_atexit@plt+0x39c210> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ - strbteq fp, [r9], #3384 @ 0xd38 │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ + strbteq sl, [r9], #3384 @ 0xd38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6e188 <__cxa_atexit@plt+0x61288> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6e180 <__cxa_atexit@plt+0x61280> │ │ │ │ ldr r8, [pc, #48] @ 6e190 <__cxa_atexit@plt+0x61290> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #44] @ 6e194 <__cxa_atexit@plt+0x61294> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r9, [pc, #32] @ 6e198 <__cxa_atexit@plt+0x61298> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [fp], #2746 @ 0xaba │ │ │ │ - streq lr, [r0, #-1328]! @ 0xfffffad0 │ │ │ │ - streq lr, [r0, #-1836]! @ 0xfffff8d4 │ │ │ │ - strbteq fp, [r9], #3316 @ 0xcf4 │ │ │ │ + ldreq r5, [fp], #1978 @ 0x7ba │ │ │ │ + streq sp, [r0, #-1336]! @ 0xfffffac8 │ │ │ │ + streq sp, [r0, #-1844]! @ 0xfffff8cc │ │ │ │ + strbteq sl, [r9], #3316 @ 0xcf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 6e23c <__cxa_atexit@plt+0x6133c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6e20c <__cxa_atexit@plt+0x6130c> │ │ │ │ ldr r7, [pc, #116] @ 6e244 <__cxa_atexit@plt+0x61344> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #112] @ 6e248 <__cxa_atexit@plt+0x61348> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -99526,82 +99526,82 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #56] @ 6e254 <__cxa_atexit@plt+0x61354> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r8, [pc, #48] @ 6e258 <__cxa_atexit@plt+0x61358> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r8, [pc, #28] @ 6e250 <__cxa_atexit@plt+0x61350> │ │ │ │ add r8, pc, r8 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 40048c <__cxa_atexit@plt+0x3f358c> │ │ │ │ + b 3fec14 <__cxa_atexit@plt+0x3f1d14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - streq lr, [r0, #-1216]! @ 0xfffffb40 │ │ │ │ - streq lr, [r0, #-1632]! @ 0xfffff9a0 │ │ │ │ - ldreq r5, [fp], #2534 @ 0x9e6 │ │ │ │ - strbteq fp, [r9], #3164 @ 0xc5c │ │ │ │ - streq lr, [r0, #-1664]! @ 0xfffff980 │ │ │ │ - strbteq fp, [r9], #3108 @ 0xc24 │ │ │ │ + streq sp, [r0, #-1224]! @ 0xfffffb38 │ │ │ │ + streq sp, [r0, #-1640]! @ 0xfffff998 │ │ │ │ + ldreq r5, [fp], #1766 @ 0x6e6 │ │ │ │ + strbteq sl, [r9], #3164 @ 0xc5c │ │ │ │ + streq sp, [r0, #-1672]! @ 0xfffff978 │ │ │ │ + strbteq sl, [r9], #3108 @ 0xc24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6e28c <__cxa_atexit@plt+0x6138c> │ │ │ │ ldr r9, [pc, #28] @ 6e29c <__cxa_atexit@plt+0x6139c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [pc, #24] @ 6e2a0 <__cxa_atexit@plt+0x613a0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r8, [pc, #4] @ 6e298 <__cxa_atexit@plt+0x61398> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40048c <__cxa_atexit@plt+0x3f358c> │ │ │ │ - ldreq r5, [fp], #2438 @ 0x986 │ │ │ │ - strbteq fp, [r9], #3064 @ 0xbf8 │ │ │ │ - streq lr, [r0, #-1568]! @ 0xfffff9e0 │ │ │ │ - strbteq fp, [r9], #3008 @ 0xbc0 │ │ │ │ + b 3fec14 <__cxa_atexit@plt+0x3f1d14> │ │ │ │ + ldreq r5, [fp], #1670 @ 0x686 │ │ │ │ + strbteq sl, [r9], #3064 @ 0xbf8 │ │ │ │ + streq sp, [r0, #-1576]! @ 0xfffff9d8 │ │ │ │ + strbteq sl, [r9], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6e300 <__cxa_atexit@plt+0x61400> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6e2f8 <__cxa_atexit@plt+0x613f8> │ │ │ │ ldr r8, [pc, #48] @ 6e308 <__cxa_atexit@plt+0x61408> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #44] @ 6e30c <__cxa_atexit@plt+0x6140c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r9, [pc, #32] @ 6e310 <__cxa_atexit@plt+0x61410> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [fp], #1808 @ 0x710 │ │ │ │ - streq lr, [r0, #-952]! @ 0xfffffc48 │ │ │ │ - streq lr, [r0, #-1460]! @ 0xfffffa4c │ │ │ │ - strbteq fp, [r9], #3164 @ 0xc5c │ │ │ │ + ldreq r5, [fp], #1040 @ 0x410 │ │ │ │ + streq sp, [r0, #-960]! @ 0xfffffc40 │ │ │ │ + streq sp, [r0, #-1468]! @ 0xfffffa44 │ │ │ │ + strbteq sl, [r9], #3164 @ 0xc5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 6e3b4 <__cxa_atexit@plt+0x614b4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6e384 <__cxa_atexit@plt+0x61484> │ │ │ │ ldr r7, [pc, #116] @ 6e3bc <__cxa_atexit@plt+0x614bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #112] @ 6e3c0 <__cxa_atexit@plt+0x614c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -99620,82 +99620,82 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #56] @ 6e3cc <__cxa_atexit@plt+0x614cc> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r8, [pc, #48] @ 6e3d0 <__cxa_atexit@plt+0x614d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r8, [pc, #28] @ 6e3c8 <__cxa_atexit@plt+0x614c8> │ │ │ │ add r8, pc, r8 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 40048c <__cxa_atexit@plt+0x3f358c> │ │ │ │ + b 3fec14 <__cxa_atexit@plt+0x3f1d14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - streq lr, [r0, #-840]! @ 0xfffffcb8 │ │ │ │ - streq lr, [r0, #-1256]! @ 0xfffffb18 │ │ │ │ - ldreq r5, [fp], #1596 @ 0x63c │ │ │ │ - strbteq fp, [r9], #3012 @ 0xbc4 │ │ │ │ - streq lr, [r0, #-1288]! @ 0xfffffaf8 │ │ │ │ - strbteq fp, [r9], #2956 @ 0xb8c │ │ │ │ + streq sp, [r0, #-848]! @ 0xfffffcb0 │ │ │ │ + streq sp, [r0, #-1264]! @ 0xfffffb10 │ │ │ │ + ldreq r5, [fp], #828 @ 0x33c │ │ │ │ + strbteq sl, [r9], #3012 @ 0xbc4 │ │ │ │ + streq sp, [r0, #-1296]! @ 0xfffffaf0 │ │ │ │ + strbteq sl, [r9], #2956 @ 0xb8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6e404 <__cxa_atexit@plt+0x61504> │ │ │ │ ldr r9, [pc, #28] @ 6e414 <__cxa_atexit@plt+0x61514> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [pc, #24] @ 6e418 <__cxa_atexit@plt+0x61518> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r8, [pc, #4] @ 6e410 <__cxa_atexit@plt+0x61510> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40048c <__cxa_atexit@plt+0x3f358c> │ │ │ │ - ldreq r5, [fp], #1500 @ 0x5dc │ │ │ │ - strbteq fp, [r9], #2912 @ 0xb60 │ │ │ │ - streq lr, [r0, #-1192]! @ 0xfffffb58 │ │ │ │ - strbteq fp, [r9], #2632 @ 0xa48 │ │ │ │ + b 3fec14 <__cxa_atexit@plt+0x3f1d14> │ │ │ │ + ldreq r5, [fp], #732 @ 0x2dc │ │ │ │ + strbteq sl, [r9], #2912 @ 0xb60 │ │ │ │ + streq sp, [r0, #-1200]! @ 0xfffffb50 │ │ │ │ + strbteq sl, [r9], #2632 @ 0xa48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6e478 <__cxa_atexit@plt+0x61578> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6e470 <__cxa_atexit@plt+0x61570> │ │ │ │ ldr r8, [pc, #48] @ 6e480 <__cxa_atexit@plt+0x61580> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #44] @ 6e484 <__cxa_atexit@plt+0x61584> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r9, [pc, #32] @ 6e488 <__cxa_atexit@plt+0x61588> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [fp], #1145 @ 0x479 │ │ │ │ - streq lr, [r0, #-576]! @ 0xfffffdc0 │ │ │ │ - streq lr, [r0, #-1084]! @ 0xfffffbc4 │ │ │ │ - strbteq fp, [r9], #2932 @ 0xb74 │ │ │ │ + ldreq r5, [fp], #377 @ 0x179 │ │ │ │ + streq sp, [r0, #-584]! @ 0xfffffdb8 │ │ │ │ + streq sp, [r0, #-1092]! @ 0xfffffbbc │ │ │ │ + strbteq sl, [r9], #2932 @ 0xb74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 6e52c <__cxa_atexit@plt+0x6162c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6e4fc <__cxa_atexit@plt+0x615fc> │ │ │ │ ldr r7, [pc, #116] @ 6e534 <__cxa_atexit@plt+0x61634> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #112] @ 6e538 <__cxa_atexit@plt+0x61638> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -99714,82 +99714,82 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #56] @ 6e544 <__cxa_atexit@plt+0x61644> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r8, [pc, #48] @ 6e548 <__cxa_atexit@plt+0x61648> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r8, [pc, #28] @ 6e540 <__cxa_atexit@plt+0x61640> │ │ │ │ add r8, pc, r8 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 40048c <__cxa_atexit@plt+0x3f358c> │ │ │ │ + b 3fec14 <__cxa_atexit@plt+0x3f1d14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - streq lr, [r0, #-464]! @ 0xfffffe30 │ │ │ │ - streq lr, [r0, #-880]! @ 0xfffffc90 │ │ │ │ - ldreq r5, [fp], #933 @ 0x3a5 │ │ │ │ - strbteq fp, [r9], #2780 @ 0xadc │ │ │ │ - streq lr, [r0, #-912]! @ 0xfffffc70 │ │ │ │ - strbteq fp, [r9], #2724 @ 0xaa4 │ │ │ │ + streq sp, [r0, #-472]! @ 0xfffffe28 │ │ │ │ + streq sp, [r0, #-888]! @ 0xfffffc88 │ │ │ │ + ldreq r5, [fp], #165 @ 0xa5 │ │ │ │ + strbteq sl, [r9], #2780 @ 0xadc │ │ │ │ + streq sp, [r0, #-920]! @ 0xfffffc68 │ │ │ │ + strbteq sl, [r9], #2724 @ 0xaa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6e57c <__cxa_atexit@plt+0x6167c> │ │ │ │ ldr r9, [pc, #28] @ 6e58c <__cxa_atexit@plt+0x6168c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [pc, #24] @ 6e590 <__cxa_atexit@plt+0x61690> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r8, [pc, #4] @ 6e588 <__cxa_atexit@plt+0x61688> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40048c <__cxa_atexit@plt+0x3f358c> │ │ │ │ - ldreq r5, [fp], #837 @ 0x345 │ │ │ │ - strbteq fp, [r9], #2680 @ 0xa78 │ │ │ │ - streq lr, [r0, #-816]! @ 0xfffffcd0 │ │ │ │ - strbteq fp, [r9], #2256 @ 0x8d0 │ │ │ │ + b 3fec14 <__cxa_atexit@plt+0x3f1d14> │ │ │ │ + ldreq r5, [fp], #69 @ 0x45 │ │ │ │ + strbteq sl, [r9], #2680 @ 0xa78 │ │ │ │ + streq sp, [r0, #-824]! @ 0xfffffcc8 │ │ │ │ + strbteq sl, [r9], #2256 @ 0x8d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6e5f0 <__cxa_atexit@plt+0x616f0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6e5e8 <__cxa_atexit@plt+0x616e8> │ │ │ │ ldr r8, [pc, #48] @ 6e5f8 <__cxa_atexit@plt+0x616f8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #44] @ 6e5fc <__cxa_atexit@plt+0x616fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r9, [pc, #32] @ 6e600 <__cxa_atexit@plt+0x61700> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [fp], #457 @ 0x1c9 │ │ │ │ - streq lr, [r0, #-200]! @ 0xffffff38 │ │ │ │ - streq lr, [r0, #-708]! @ 0xfffffd3c │ │ │ │ - strbteq fp, [r9], #2700 @ 0xa8c │ │ │ │ + ldreq r4, [fp], #3785 @ 0xec9 │ │ │ │ + streq sp, [r0, #-208]! @ 0xffffff30 │ │ │ │ + streq sp, [r0, #-716]! @ 0xfffffd34 │ │ │ │ + strbteq sl, [r9], #2700 @ 0xa8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 6e6a4 <__cxa_atexit@plt+0x617a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6e674 <__cxa_atexit@plt+0x61774> │ │ │ │ ldr r7, [pc, #116] @ 6e6ac <__cxa_atexit@plt+0x617ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #112] @ 6e6b0 <__cxa_atexit@plt+0x617b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -99808,82 +99808,82 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #56] @ 6e6bc <__cxa_atexit@plt+0x617bc> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r8, [pc, #48] @ 6e6c0 <__cxa_atexit@plt+0x617c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r8, [pc, #28] @ 6e6b8 <__cxa_atexit@plt+0x617b8> │ │ │ │ add r8, pc, r8 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 40048c <__cxa_atexit@plt+0x3f358c> │ │ │ │ + b 3fec14 <__cxa_atexit@plt+0x3f1d14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - streq lr, [r0, #-88]! @ 0xffffffa8 │ │ │ │ - streq lr, [r0, #-504]! @ 0xfffffe08 │ │ │ │ - ldreq r5, [fp], #245 @ 0xf5 │ │ │ │ - strbteq fp, [r9], #2548 @ 0x9f4 │ │ │ │ - streq lr, [r0, #-536]! @ 0xfffffde8 │ │ │ │ - strbteq fp, [r9], #2492 @ 0x9bc │ │ │ │ + streq sp, [r0, #-96]! @ 0xffffffa0 │ │ │ │ + streq sp, [r0, #-512]! @ 0xfffffe00 │ │ │ │ + ldreq r4, [fp], #3573 @ 0xdf5 │ │ │ │ + strbteq sl, [r9], #2548 @ 0x9f4 │ │ │ │ + streq sp, [r0, #-544]! @ 0xfffffde0 │ │ │ │ + strbteq sl, [r9], #2492 @ 0x9bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6e6f4 <__cxa_atexit@plt+0x617f4> │ │ │ │ ldr r9, [pc, #28] @ 6e704 <__cxa_atexit@plt+0x61804> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [pc, #24] @ 6e708 <__cxa_atexit@plt+0x61808> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r8, [pc, #4] @ 6e700 <__cxa_atexit@plt+0x61800> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40048c <__cxa_atexit@plt+0x3f358c> │ │ │ │ - ldreq r5, [fp], #149 @ 0x95 │ │ │ │ - strbteq fp, [r9], #2448 @ 0x990 │ │ │ │ - streq lr, [r0, #-440]! @ 0xfffffe48 │ │ │ │ - strbteq fp, [r9], #1880 @ 0x758 │ │ │ │ + b 3fec14 <__cxa_atexit@plt+0x3f1d14> │ │ │ │ + ldreq r4, [fp], #3477 @ 0xd95 │ │ │ │ + strbteq sl, [r9], #2448 @ 0x990 │ │ │ │ + streq sp, [r0, #-448]! @ 0xfffffe40 │ │ │ │ + strbteq sl, [r9], #1880 @ 0x758 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6e768 <__cxa_atexit@plt+0x61868> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6e760 <__cxa_atexit@plt+0x61860> │ │ │ │ ldr r8, [pc, #48] @ 6e770 <__cxa_atexit@plt+0x61870> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #44] @ 6e774 <__cxa_atexit@plt+0x61874> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r9, [pc, #32] @ 6e778 <__cxa_atexit@plt+0x61878> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [fp], #3581 @ 0xdfd │ │ │ │ - streq sp, [r0, #-3920]! @ 0xfffff0b0 │ │ │ │ - streq lr, [r0, #-332]! @ 0xfffffeb4 │ │ │ │ - strbteq fp, [r9], #2588 @ 0xa1c │ │ │ │ + ldreq r4, [fp], #2813 @ 0xafd │ │ │ │ + streq ip, [r0, #-3928]! @ 0xfffff0a8 │ │ │ │ + streq sp, [r0, #-340]! @ 0xfffffeac │ │ │ │ + strbteq sl, [r9], #2588 @ 0xa1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 6e81c <__cxa_atexit@plt+0x6191c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6e7ec <__cxa_atexit@plt+0x618ec> │ │ │ │ ldr r7, [pc, #116] @ 6e824 <__cxa_atexit@plt+0x61924> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #112] @ 6e828 <__cxa_atexit@plt+0x61928> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -99902,82 +99902,82 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #56] @ 6e834 <__cxa_atexit@plt+0x61934> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r8, [pc, #48] @ 6e838 <__cxa_atexit@plt+0x61938> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r8, [pc, #28] @ 6e830 <__cxa_atexit@plt+0x61930> │ │ │ │ add r8, pc, r8 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 40048c <__cxa_atexit@plt+0x3f358c> │ │ │ │ + b 3fec14 <__cxa_atexit@plt+0x3f1d14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - streq sp, [r0, #-3808]! @ 0xfffff120 │ │ │ │ - streq lr, [r0, #-128]! @ 0xffffff80 │ │ │ │ - ldreq r4, [fp], #3369 @ 0xd29 │ │ │ │ - strbteq fp, [r9], #2436 @ 0x984 │ │ │ │ - streq lr, [r0, #-160]! @ 0xffffff60 │ │ │ │ - strbteq fp, [r9], #2380 @ 0x94c │ │ │ │ + streq ip, [r0, #-3816]! @ 0xfffff118 │ │ │ │ + streq sp, [r0, #-136]! @ 0xffffff78 │ │ │ │ + ldreq r4, [fp], #2601 @ 0xa29 │ │ │ │ + strbteq sl, [r9], #2436 @ 0x984 │ │ │ │ + streq sp, [r0, #-168]! @ 0xffffff58 │ │ │ │ + strbteq sl, [r9], #2380 @ 0x94c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6e86c <__cxa_atexit@plt+0x6196c> │ │ │ │ ldr r9, [pc, #28] @ 6e87c <__cxa_atexit@plt+0x6197c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [pc, #24] @ 6e880 <__cxa_atexit@plt+0x61980> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r8, [pc, #4] @ 6e878 <__cxa_atexit@plt+0x61978> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40048c <__cxa_atexit@plt+0x3f358c> │ │ │ │ - ldreq r4, [fp], #3273 @ 0xcc9 │ │ │ │ - strbteq fp, [r9], #2336 @ 0x920 │ │ │ │ - streq lr, [r0, #-64]! @ 0xffffffc0 │ │ │ │ - strbteq fp, [r9], #1504 @ 0x5e0 │ │ │ │ + b 3fec14 <__cxa_atexit@plt+0x3f1d14> │ │ │ │ + ldreq r4, [fp], #2505 @ 0x9c9 │ │ │ │ + strbteq sl, [r9], #2336 @ 0x920 │ │ │ │ + streq sp, [r0, #-72]! @ 0xffffffb8 │ │ │ │ + strbteq sl, [r9], #1504 @ 0x5e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6e8e0 <__cxa_atexit@plt+0x619e0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6e8d8 <__cxa_atexit@plt+0x619d8> │ │ │ │ ldr r8, [pc, #48] @ 6e8e8 <__cxa_atexit@plt+0x619e8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #44] @ 6e8ec <__cxa_atexit@plt+0x619ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r9, [pc, #32] @ 6e8f0 <__cxa_atexit@plt+0x619f0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [fp], #2692 @ 0xa84 │ │ │ │ - streq sp, [r0, #-3544]! @ 0xfffff228 │ │ │ │ - streq sp, [r0, #-4052]! @ 0xfffff02c │ │ │ │ - strbteq fp, [r9], #2416 @ 0x970 │ │ │ │ + ldreq r4, [fp], #1924 @ 0x784 │ │ │ │ + streq ip, [r0, #-3552]! @ 0xfffff220 │ │ │ │ + streq ip, [r0, #-4060]! @ 0xfffff024 │ │ │ │ + strbteq sl, [r9], #2416 @ 0x970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 6e994 <__cxa_atexit@plt+0x61a94> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6e964 <__cxa_atexit@plt+0x61a64> │ │ │ │ ldr r7, [pc, #116] @ 6e99c <__cxa_atexit@plt+0x61a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #112] @ 6e9a0 <__cxa_atexit@plt+0x61aa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -99996,82 +99996,82 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #56] @ 6e9ac <__cxa_atexit@plt+0x61aac> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r8, [pc, #48] @ 6e9b0 <__cxa_atexit@plt+0x61ab0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r8, [pc, #28] @ 6e9a8 <__cxa_atexit@plt+0x61aa8> │ │ │ │ add r8, pc, r8 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 40048c <__cxa_atexit@plt+0x3f358c> │ │ │ │ + b 3fec14 <__cxa_atexit@plt+0x3f1d14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - streq sp, [r0, #-3432]! @ 0xfffff298 │ │ │ │ - streq sp, [r0, #-3848]! @ 0xfffff0f8 │ │ │ │ - ldreq r4, [fp], #2480 @ 0x9b0 │ │ │ │ - strbteq fp, [r9], #2264 @ 0x8d8 │ │ │ │ - streq sp, [r0, #-3880]! @ 0xfffff0d8 │ │ │ │ - strbteq fp, [r9], #2208 @ 0x8a0 │ │ │ │ + streq ip, [r0, #-3440]! @ 0xfffff290 │ │ │ │ + streq ip, [r0, #-3856]! @ 0xfffff0f0 │ │ │ │ + ldreq r4, [fp], #1712 @ 0x6b0 │ │ │ │ + strbteq sl, [r9], #2264 @ 0x8d8 │ │ │ │ + streq ip, [r0, #-3888]! @ 0xfffff0d0 │ │ │ │ + strbteq sl, [r9], #2208 @ 0x8a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6e9e4 <__cxa_atexit@plt+0x61ae4> │ │ │ │ ldr r9, [pc, #28] @ 6e9f4 <__cxa_atexit@plt+0x61af4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [pc, #24] @ 6e9f8 <__cxa_atexit@plt+0x61af8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r8, [pc, #4] @ 6e9f0 <__cxa_atexit@plt+0x61af0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40048c <__cxa_atexit@plt+0x3f358c> │ │ │ │ - ldreq r4, [fp], #2384 @ 0x950 │ │ │ │ - strbteq fp, [r9], #2164 @ 0x874 │ │ │ │ - streq sp, [r0, #-3784]! @ 0xfffff138 │ │ │ │ - strbteq fp, [r9], #1128 @ 0x468 │ │ │ │ + b 3fec14 <__cxa_atexit@plt+0x3f1d14> │ │ │ │ + ldreq r4, [fp], #1616 @ 0x650 │ │ │ │ + strbteq sl, [r9], #2164 @ 0x874 │ │ │ │ + streq ip, [r0, #-3792]! @ 0xfffff130 │ │ │ │ + strbteq sl, [r9], #1128 @ 0x468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6ea58 <__cxa_atexit@plt+0x61b58> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6ea50 <__cxa_atexit@plt+0x61b50> │ │ │ │ ldr r8, [pc, #48] @ 6ea60 <__cxa_atexit@plt+0x61b60> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #44] @ 6ea64 <__cxa_atexit@plt+0x61b64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r9, [pc, #32] @ 6ea68 <__cxa_atexit@plt+0x61b68> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [fp], #2099 @ 0x833 │ │ │ │ - streq sp, [r0, #-3168]! @ 0xfffff3a0 │ │ │ │ - streq sp, [r0, #-3676]! @ 0xfffff1a4 │ │ │ │ - strbteq fp, [r9], #2164 @ 0x874 │ │ │ │ + ldreq r4, [fp], #1331 @ 0x533 │ │ │ │ + streq ip, [r0, #-3176]! @ 0xfffff398 │ │ │ │ + streq ip, [r0, #-3684]! @ 0xfffff19c │ │ │ │ + strbteq sl, [r9], #2164 @ 0x874 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 6eb0c <__cxa_atexit@plt+0x61c0c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6eadc <__cxa_atexit@plt+0x61bdc> │ │ │ │ ldr r7, [pc, #116] @ 6eb14 <__cxa_atexit@plt+0x61c14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #112] @ 6eb18 <__cxa_atexit@plt+0x61c18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -100090,82 +100090,82 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #56] @ 6eb24 <__cxa_atexit@plt+0x61c24> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r8, [pc, #48] @ 6eb28 <__cxa_atexit@plt+0x61c28> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r8, [pc, #28] @ 6eb20 <__cxa_atexit@plt+0x61c20> │ │ │ │ add r8, pc, r8 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 40048c <__cxa_atexit@plt+0x3f358c> │ │ │ │ + b 3fec14 <__cxa_atexit@plt+0x3f1d14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - streq sp, [r0, #-3056]! @ 0xfffff410 │ │ │ │ - streq sp, [r0, #-3472]! @ 0xfffff270 │ │ │ │ - ldreq r4, [fp], #1887 @ 0x75f │ │ │ │ - strbteq fp, [r9], #2012 @ 0x7dc │ │ │ │ - streq sp, [r0, #-3504]! @ 0xfffff250 │ │ │ │ - strbteq fp, [r9], #1956 @ 0x7a4 │ │ │ │ + streq ip, [r0, #-3064]! @ 0xfffff408 │ │ │ │ + streq ip, [r0, #-3480]! @ 0xfffff268 │ │ │ │ + ldreq r4, [fp], #1119 @ 0x45f │ │ │ │ + strbteq sl, [r9], #2012 @ 0x7dc │ │ │ │ + streq ip, [r0, #-3512]! @ 0xfffff248 │ │ │ │ + strbteq sl, [r9], #1956 @ 0x7a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6eb5c <__cxa_atexit@plt+0x61c5c> │ │ │ │ ldr r9, [pc, #28] @ 6eb6c <__cxa_atexit@plt+0x61c6c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [pc, #24] @ 6eb70 <__cxa_atexit@plt+0x61c70> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r8, [pc, #4] @ 6eb68 <__cxa_atexit@plt+0x61c68> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40048c <__cxa_atexit@plt+0x3f358c> │ │ │ │ - ldreq r4, [fp], #1791 @ 0x6ff │ │ │ │ - strbteq fp, [r9], #1912 @ 0x778 │ │ │ │ - streq sp, [r0, #-3408]! @ 0xfffff2b0 │ │ │ │ - strbteq fp, [r9], #752 @ 0x2f0 │ │ │ │ + b 3fec14 <__cxa_atexit@plt+0x3f1d14> │ │ │ │ + ldreq r4, [fp], #1023 @ 0x3ff │ │ │ │ + strbteq sl, [r9], #1912 @ 0x778 │ │ │ │ + streq ip, [r0, #-3416]! @ 0xfffff2a8 │ │ │ │ + strbteq sl, [r9], #752 @ 0x2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6ebd0 <__cxa_atexit@plt+0x61cd0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6ebc8 <__cxa_atexit@plt+0x61cc8> │ │ │ │ ldr r8, [pc, #48] @ 6ebd8 <__cxa_atexit@plt+0x61cd8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #44] @ 6ebdc <__cxa_atexit@plt+0x61cdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r9, [pc, #32] @ 6ebe0 <__cxa_atexit@plt+0x61ce0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [fp], #1449 @ 0x5a9 │ │ │ │ - streq sp, [r0, #-2792]! @ 0xfffff518 │ │ │ │ - streq sp, [r0, #-3300]! @ 0xfffff31c │ │ │ │ - strbteq fp, [r9], #1912 @ 0x778 │ │ │ │ + ldreq r4, [fp], #681 @ 0x2a9 │ │ │ │ + streq ip, [r0, #-2800]! @ 0xfffff510 │ │ │ │ + streq ip, [r0, #-3308]! @ 0xfffff314 │ │ │ │ + strbteq sl, [r9], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 6ec84 <__cxa_atexit@plt+0x61d84> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6ec54 <__cxa_atexit@plt+0x61d54> │ │ │ │ ldr r7, [pc, #116] @ 6ec8c <__cxa_atexit@plt+0x61d8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #112] @ 6ec90 <__cxa_atexit@plt+0x61d90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -100184,82 +100184,82 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #56] @ 6ec9c <__cxa_atexit@plt+0x61d9c> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r8, [pc, #48] @ 6eca0 <__cxa_atexit@plt+0x61da0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r8, [pc, #28] @ 6ec98 <__cxa_atexit@plt+0x61d98> │ │ │ │ add r8, pc, r8 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 40048c <__cxa_atexit@plt+0x3f358c> │ │ │ │ + b 3fec14 <__cxa_atexit@plt+0x3f1d14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - streq sp, [r0, #-2680]! @ 0xfffff588 │ │ │ │ - streq sp, [r0, #-3096]! @ 0xfffff3e8 │ │ │ │ - ldreq r4, [fp], #1237 @ 0x4d5 │ │ │ │ - strbteq fp, [r9], #1760 @ 0x6e0 │ │ │ │ - streq sp, [r0, #-3128]! @ 0xfffff3c8 │ │ │ │ - strbteq fp, [r9], #1704 @ 0x6a8 │ │ │ │ + streq ip, [r0, #-2688]! @ 0xfffff580 │ │ │ │ + streq ip, [r0, #-3104]! @ 0xfffff3e0 │ │ │ │ + ldreq r4, [fp], #469 @ 0x1d5 │ │ │ │ + strbteq sl, [r9], #1760 @ 0x6e0 │ │ │ │ + streq ip, [r0, #-3136]! @ 0xfffff3c0 │ │ │ │ + strbteq sl, [r9], #1704 @ 0x6a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6ecd4 <__cxa_atexit@plt+0x61dd4> │ │ │ │ ldr r9, [pc, #28] @ 6ece4 <__cxa_atexit@plt+0x61de4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [pc, #24] @ 6ece8 <__cxa_atexit@plt+0x61de8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r8, [pc, #4] @ 6ece0 <__cxa_atexit@plt+0x61de0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40048c <__cxa_atexit@plt+0x3f358c> │ │ │ │ - ldreq r4, [fp], #1141 @ 0x475 │ │ │ │ - strbteq fp, [r9], #1660 @ 0x67c │ │ │ │ - streq sp, [r0, #-3032]! @ 0xfffff428 │ │ │ │ - strbteq fp, [r9], #376 @ 0x178 │ │ │ │ + b 3fec14 <__cxa_atexit@plt+0x3f1d14> │ │ │ │ + ldreq r4, [fp], #373 @ 0x175 │ │ │ │ + strbteq sl, [r9], #1660 @ 0x67c │ │ │ │ + streq ip, [r0, #-3040]! @ 0xfffff420 │ │ │ │ + strbteq sl, [r9], #376 @ 0x178 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6ed48 <__cxa_atexit@plt+0x61e48> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6ed40 <__cxa_atexit@plt+0x61e40> │ │ │ │ ldr r8, [pc, #48] @ 6ed50 <__cxa_atexit@plt+0x61e50> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #44] @ 6ed54 <__cxa_atexit@plt+0x61e54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r9, [pc, #32] @ 6ed58 <__cxa_atexit@plt+0x61e58> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [fp], #595 @ 0x253 │ │ │ │ - streq sp, [r0, #-2416]! @ 0xfffff690 │ │ │ │ - streq sp, [r0, #-2924]! @ 0xfffff494 │ │ │ │ - strbteq fp, [r9], #1720 @ 0x6b8 │ │ │ │ + ldreq r3, [fp], #3923 @ 0xf53 │ │ │ │ + streq ip, [r0, #-2424]! @ 0xfffff688 │ │ │ │ + streq ip, [r0, #-2932]! @ 0xfffff48c │ │ │ │ + strbteq sl, [r9], #1720 @ 0x6b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 6edfc <__cxa_atexit@plt+0x61efc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6edcc <__cxa_atexit@plt+0x61ecc> │ │ │ │ ldr r7, [pc, #116] @ 6ee04 <__cxa_atexit@plt+0x61f04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #112] @ 6ee08 <__cxa_atexit@plt+0x61f08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -100278,82 +100278,82 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #56] @ 6ee14 <__cxa_atexit@plt+0x61f14> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r8, [pc, #48] @ 6ee18 <__cxa_atexit@plt+0x61f18> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r8, [pc, #28] @ 6ee10 <__cxa_atexit@plt+0x61f10> │ │ │ │ add r8, pc, r8 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 40048c <__cxa_atexit@plt+0x3f358c> │ │ │ │ + b 3fec14 <__cxa_atexit@plt+0x3f1d14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - streq sp, [r0, #-2304]! @ 0xfffff700 │ │ │ │ - streq sp, [r0, #-2720]! @ 0xfffff560 │ │ │ │ - ldreq r4, [fp], #383 @ 0x17f │ │ │ │ - strbteq fp, [r9], #1568 @ 0x620 │ │ │ │ - streq sp, [r0, #-2752]! @ 0xfffff540 │ │ │ │ - strbteq fp, [r9], #1512 @ 0x5e8 │ │ │ │ + streq ip, [r0, #-2312]! @ 0xfffff6f8 │ │ │ │ + streq ip, [r0, #-2728]! @ 0xfffff558 │ │ │ │ + ldreq r3, [fp], #3711 @ 0xe7f │ │ │ │ + strbteq sl, [r9], #1568 @ 0x620 │ │ │ │ + streq ip, [r0, #-2760]! @ 0xfffff538 │ │ │ │ + strbteq sl, [r9], #1512 @ 0x5e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6ee4c <__cxa_atexit@plt+0x61f4c> │ │ │ │ ldr r9, [pc, #28] @ 6ee5c <__cxa_atexit@plt+0x61f5c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [pc, #24] @ 6ee60 <__cxa_atexit@plt+0x61f60> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r8, [pc, #4] @ 6ee58 <__cxa_atexit@plt+0x61f58> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40048c <__cxa_atexit@plt+0x3f358c> │ │ │ │ - ldreq r4, [fp], #287 @ 0x11f │ │ │ │ - strbteq fp, [r9], #1468 @ 0x5bc │ │ │ │ - streq sp, [r0, #-2656]! @ 0xfffff5a0 │ │ │ │ - strbteq fp, [r9], #0 │ │ │ │ + b 3fec14 <__cxa_atexit@plt+0x3f1d14> │ │ │ │ + ldreq r3, [fp], #3615 @ 0xe1f │ │ │ │ + strbteq sl, [r9], #1468 @ 0x5bc │ │ │ │ + streq ip, [r0, #-2664]! @ 0xfffff598 │ │ │ │ + strbteq sl, [r9], #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6eec0 <__cxa_atexit@plt+0x61fc0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6eeb8 <__cxa_atexit@plt+0x61fb8> │ │ │ │ ldr r8, [pc, #48] @ 6eec8 <__cxa_atexit@plt+0x61fc8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #44] @ 6eecc <__cxa_atexit@plt+0x61fcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r9, [pc, #32] @ 6eed0 <__cxa_atexit@plt+0x61fd0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [fp], #3695 @ 0xe6f │ │ │ │ - streq sp, [r0, #-2040]! @ 0xfffff808 │ │ │ │ - streq sp, [r0, #-2548]! @ 0xfffff60c │ │ │ │ - strbteq fp, [r9], #1568 @ 0x620 │ │ │ │ + ldreq r3, [fp], #2927 @ 0xb6f │ │ │ │ + streq ip, [r0, #-2048]! @ 0xfffff800 │ │ │ │ + streq ip, [r0, #-2556]! @ 0xfffff604 │ │ │ │ + strbteq sl, [r9], #1568 @ 0x620 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 6ef74 <__cxa_atexit@plt+0x62074> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6ef44 <__cxa_atexit@plt+0x62044> │ │ │ │ ldr r7, [pc, #116] @ 6ef7c <__cxa_atexit@plt+0x6207c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #112] @ 6ef80 <__cxa_atexit@plt+0x62080> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -100372,60 +100372,60 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #56] @ 6ef8c <__cxa_atexit@plt+0x6208c> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r8, [pc, #48] @ 6ef90 <__cxa_atexit@plt+0x62090> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r8, [pc, #28] @ 6ef88 <__cxa_atexit@plt+0x62088> │ │ │ │ add r8, pc, r8 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 40048c <__cxa_atexit@plt+0x3f358c> │ │ │ │ + b 3fec14 <__cxa_atexit@plt+0x3f1d14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - streq sp, [r0, #-1928]! @ 0xfffff878 │ │ │ │ - streq sp, [r0, #-2344]! @ 0xfffff6d8 │ │ │ │ - ldreq r3, [fp], #3483 @ 0xd9b │ │ │ │ - strbteq fp, [r9], #1416 @ 0x588 │ │ │ │ - streq sp, [r0, #-2376]! @ 0xfffff6b8 │ │ │ │ - strbteq fp, [r9], #1360 @ 0x550 │ │ │ │ + streq ip, [r0, #-1936]! @ 0xfffff870 │ │ │ │ + streq ip, [r0, #-2352]! @ 0xfffff6d0 │ │ │ │ + ldreq r3, [fp], #2715 @ 0xa9b │ │ │ │ + strbteq sl, [r9], #1416 @ 0x588 │ │ │ │ + streq ip, [r0, #-2384]! @ 0xfffff6b0 │ │ │ │ + strbteq sl, [r9], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6efc4 <__cxa_atexit@plt+0x620c4> │ │ │ │ ldr r9, [pc, #28] @ 6efd4 <__cxa_atexit@plt+0x620d4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [pc, #24] @ 6efd8 <__cxa_atexit@plt+0x620d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r8, [pc, #4] @ 6efd0 <__cxa_atexit@plt+0x620d0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40048c <__cxa_atexit@plt+0x3f358c> │ │ │ │ - ldreq r3, [fp], #3387 @ 0xd3b │ │ │ │ - strbteq fp, [r9], #1316 @ 0x524 │ │ │ │ - streq sp, [r0, #-2280]! @ 0xfffff718 │ │ │ │ + b 3fec14 <__cxa_atexit@plt+0x3f1d14> │ │ │ │ + ldreq r3, [fp], #2619 @ 0xa3b │ │ │ │ + strbteq sl, [r9], #1316 @ 0x524 │ │ │ │ + streq ip, [r0, #-2288]! @ 0xfffff710 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f00c <__cxa_atexit@plt+0x6210c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 6f014 <__cxa_atexit@plt+0x62114> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 6f024 <__cxa_atexit@plt+0x62124> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq sp, [r0, #-1696]! @ 0xfffff960 │ │ │ │ + streq ip, [r0, #-1704]! @ 0xfffff958 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f0d8 <__cxa_atexit@plt+0x621d8> │ │ │ │ ldr r7, [pc, #200] @ 6f100 <__cxa_atexit@plt+0x62200> │ │ │ │ @@ -100475,21 +100475,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbteq fp, [r9], #2300 @ 0x8fc │ │ │ │ - strbteq fp, [r9], #2304 @ 0x900 │ │ │ │ + strbteq sl, [r9], #2300 @ 0x8fc │ │ │ │ + strbteq sl, [r9], #2304 @ 0x900 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - streq sp, [r0, #-1568]! @ 0xfffff9e0 │ │ │ │ - streq sp, [r0, #-1564]! @ 0xfffff9e4 │ │ │ │ + streq ip, [r0, #-1576]! @ 0xfffff9d8 │ │ │ │ + streq ip, [r0, #-1572]! @ 0xfffff9dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6f194 <__cxa_atexit@plt+0x62294> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -100521,54 +100521,54 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq fp, [r9], #2096 @ 0x830 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq sl, [r9], #2096 @ 0x830 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - streq sp, [r0, #-1344]! @ 0xfffffac0 │ │ │ │ - streq sp, [r0, #-1340]! @ 0xfffffac4 │ │ │ │ - strbteq fp, [r9], #2096 @ 0x830 │ │ │ │ + streq ip, [r0, #-1352]! @ 0xfffffab8 │ │ │ │ + streq ip, [r0, #-1348]! @ 0xfffffabc │ │ │ │ + strbteq sl, [r9], #2096 @ 0x830 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6f208 <__cxa_atexit@plt+0x62308> │ │ │ │ ldr r3, [pc, #40] @ 6f214 <__cxa_atexit@plt+0x62314> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 6f218 <__cxa_atexit@plt+0x62318> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #249 @ 0xf9 │ │ │ │ add r8, r3, #512 @ 0x200 │ │ │ │ - b a086cc <__cxa_atexit@plt+0x9fb7cc> │ │ │ │ + b 184f9a4 <__cxa_atexit@plt+0x1842aa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - streq sp, [r0, #-1544]! @ 0xfffff9f8 │ │ │ │ + streq ip, [r0, #-1552]! @ 0xfffff9f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6f238 <__cxa_atexit@plt+0x62338> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003ac <__cxa_atexit@plt+0x3f34ac> │ │ │ │ + b 3feb54 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 6f024 <__cxa_atexit@plt+0x62124> │ │ │ │ - strbteq fp, [r9], #1972 @ 0x7b4 │ │ │ │ + strbteq sl, [r9], #1972 @ 0x7b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6f2d4 <__cxa_atexit@plt+0x623d4> │ │ │ │ @@ -100592,28 +100592,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 6f300 <__cxa_atexit@plt+0x62400> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ str r2, [sl, #20] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ mov r6, sl │ │ │ │ b 6f2e4 <__cxa_atexit@plt+0x623e4> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strbteq fp, [r9], #1836 @ 0x72c │ │ │ │ - streq sp, [r0, #-1028]! @ 0xfffffbfc │ │ │ │ - strbteq sl, [r9], #2948 @ 0xb84 │ │ │ │ - streq sp, [r0, #-996]! @ 0xfffffc1c │ │ │ │ - strbteq fp, [r9], #1764 @ 0x6e4 │ │ │ │ + strbteq sl, [r9], #1836 @ 0x72c │ │ │ │ + streq ip, [r0, #-1036]! @ 0xfffffbf4 │ │ │ │ + strbteq r9, [r9], #2948 @ 0xb84 │ │ │ │ + streq ip, [r0, #-1004]! @ 0xfffffc14 │ │ │ │ + strbteq sl, [r9], #1764 @ 0x6e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f33c <__cxa_atexit@plt+0x6243c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -100621,16 +100621,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 6f5c4 <__cxa_atexit@plt+0x626c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq sp, [r0, #-880]! @ 0xfffffc90 │ │ │ │ - strbteq fp, [r9], #1680 @ 0x690 │ │ │ │ + streq ip, [r0, #-888]! @ 0xfffffc88 │ │ │ │ + strbteq sl, [r9], #1680 @ 0x690 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6f3e4 <__cxa_atexit@plt+0x624e4> │ │ │ │ ldr r2, [pc, #148] @ 6f400 <__cxa_atexit@plt+0x62500> │ │ │ │ @@ -100670,29 +100670,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6f418 <__cxa_atexit@plt+0x62518> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffe8dc │ │ │ │ - streq sp, [r0, #-1204]! @ 0xfffffb4c │ │ │ │ + streq ip, [r0, #-1212]! @ 0xfffffb44 │ │ │ │ @ instruction: 0xffffe90c │ │ │ │ - strbteq sl, [r9], #2572 @ 0xa0c │ │ │ │ - strbteq sl, [r9], #2560 @ 0xa00 │ │ │ │ - strbteq sl, [r9], #2584 @ 0xa18 │ │ │ │ - strbteq sl, [r9], #2632 @ 0xa48 │ │ │ │ + strbteq r9, [r9], #2572 @ 0xa0c │ │ │ │ + strbteq r9, [r9], #2560 @ 0xa00 │ │ │ │ + strbteq r9, [r9], #2584 @ 0xa18 │ │ │ │ + strbteq r9, [r9], #2632 @ 0xa48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r9, [pc, #8] @ 6f43c <__cxa_atexit@plt+0x6253c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - streq sp, [r0, #-1136]! @ 0xfffffb90 │ │ │ │ - strbteq fp, [r9], #1448 @ 0x5a8 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + streq ip, [r0, #-1144]! @ 0xfffffb88 │ │ │ │ + strbteq sl, [r9], #1448 @ 0x5a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6f49c <__cxa_atexit@plt+0x6259c> │ │ │ │ ldr r2, [pc, #68] @ 6f4a8 <__cxa_atexit@plt+0x625a8> │ │ │ │ @@ -100711,17 +100711,17 @@ │ │ │ │ b 6f4c0 <__cxa_atexit@plt+0x625c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - streq sp, [r0, #-556]! @ 0xfffffdd4 │ │ │ │ - streq sp, [r0, #-964]! @ 0xfffffc3c │ │ │ │ - strbteq fp, [r9], #1332 @ 0x534 │ │ │ │ + streq ip, [r0, #-564]! @ 0xfffffdcc │ │ │ │ + streq ip, [r0, #-972]! @ 0xfffffc34 │ │ │ │ + strbteq sl, [r9], #1332 @ 0x534 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 6f504 <__cxa_atexit@plt+0x62604> │ │ │ │ @@ -100732,15 +100732,15 @@ │ │ │ │ ldr r3, [pc, #192] @ 6f5ac <__cxa_atexit@plt+0x626ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #176] @ 6f5b0 <__cxa_atexit@plt+0x626b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ add r6, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6f584 <__cxa_atexit@plt+0x62684> │ │ │ │ ldr r7, [pc, #124] @ 6f594 <__cxa_atexit@plt+0x62694> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r8} │ │ │ │ ldr r7, [pc, #116] @ 6f598 <__cxa_atexit@plt+0x62698> │ │ │ │ @@ -100764,28 +100764,28 @@ │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #28] @ 6f5a8 <__cxa_atexit@plt+0x626a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 6f56c <__cxa_atexit@plt+0x6266c> │ │ │ │ @ instruction: 0xffffe74c │ │ │ │ - streq sp, [r0, #-808]! @ 0xfffffcd8 │ │ │ │ + streq ip, [r0, #-816]! @ 0xfffffcd0 │ │ │ │ @ instruction: 0xffffe780 │ │ │ │ - strbteq sl, [r9], #2176 @ 0x880 │ │ │ │ - strbteq sl, [r9], #2164 @ 0x874 │ │ │ │ - strbteq sl, [r9], #2180 @ 0x884 │ │ │ │ + strbteq r9, [r9], #2176 @ 0x880 │ │ │ │ + strbteq r9, [r9], #2164 @ 0x874 │ │ │ │ + strbteq r9, [r9], #2180 @ 0x884 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - streq sp, [r0, #-936]! @ 0xfffffc58 │ │ │ │ - strbteq fp, [r9], #1072 @ 0x430 │ │ │ │ + streq ip, [r0, #-944]! @ 0xfffffc50 │ │ │ │ + strbteq sl, [r9], #1072 @ 0x430 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6f67c <__cxa_atexit@plt+0x6277c> │ │ │ │ ldr r3, [pc, #196] @ 6f69c <__cxa_atexit@plt+0x6279c> │ │ │ │ @@ -100834,20 +100834,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - streq sp, [r0, #-112]! @ 0xffffff90 │ │ │ │ - strbteq fp, [r9], #828 @ 0x33c │ │ │ │ + streq ip, [r0, #-120]! @ 0xffffff88 │ │ │ │ + strbteq sl, [r9], #828 @ 0x33c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6f72c <__cxa_atexit@plt+0x6282c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -100879,18 +100879,18 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - streq ip, [r0, #-4000]! @ 0xfffff060 │ │ │ │ + streq fp, [r0, #-4008]! @ 0xfffff058 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -100926,20 +100926,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #16] @ 6f808 <__cxa_atexit@plt+0x62908> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - strbteq sl, [r9], #832 @ 0x340 │ │ │ │ - strbteq fp, [r9], #576 @ 0x240 │ │ │ │ + strbteq r9, [r9], #832 @ 0x340 │ │ │ │ + strbteq sl, [r9], #576 @ 0x240 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - strbteq sl, [r9], #888 @ 0x378 │ │ │ │ - strbteq sl, [r9], #876 @ 0x36c │ │ │ │ - strbteq fp, [r9], #524 @ 0x20c │ │ │ │ + strbteq r9, [r9], #888 @ 0x378 │ │ │ │ + strbteq r9, [r9], #876 @ 0x36c │ │ │ │ + strbteq sl, [r9], #524 @ 0x20c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f864 <__cxa_atexit@plt+0x62964> │ │ │ │ @@ -100948,25 +100948,25 @@ │ │ │ │ ldr r9, [pc, #48] @ 6f87c <__cxa_atexit@plt+0x6297c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str sl, [r5, #4] │ │ │ │ ldr r3, [pc, #36] @ 6f880 <__cxa_atexit@plt+0x62980> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r7, [pc, #24] @ 6f884 <__cxa_atexit@plt+0x62984> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq fp, [r9], #488 @ 0x1e8 │ │ │ │ - streq ip, [r0, #-3756]! @ 0xfffff154 │ │ │ │ - strbteq fp, [r9], #476 @ 0x1dc │ │ │ │ - strbteq fp, [r9], #420 @ 0x1a4 │ │ │ │ + strbteq sl, [r9], #488 @ 0x1e8 │ │ │ │ + streq fp, [r0, #-3764]! @ 0xfffff14c │ │ │ │ + strbteq sl, [r9], #476 @ 0x1dc │ │ │ │ + strbteq sl, [r9], #420 @ 0x1a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6f8b4 <__cxa_atexit@plt+0x629b4> │ │ │ │ ldr r7, [pc, #136] @ 6f930 <__cxa_atexit@plt+0x62a30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -100987,30 +100987,30 @@ │ │ │ │ ldr sl, [r7, #6] │ │ │ │ ldr r9, [pc, #60] @ 6f928 <__cxa_atexit@plt+0x62a28> │ │ │ │ add r9, pc, r9 │ │ │ │ stm r5, {r3, sl} │ │ │ │ ldr r3, [pc, #52] @ 6f92c <__cxa_atexit@plt+0x62a2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6f934 <__cxa_atexit@plt+0x62a34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strbteq fp, [r9], #328 @ 0x148 │ │ │ │ - streq ip, [r0, #-3600]! @ 0xfffff1f0 │ │ │ │ - streq ip, [r0, #-3608]! @ 0xfffff1e8 │ │ │ │ - streq ip, [r0, #-3576]! @ 0xfffff208 │ │ │ │ - strbteq fp, [r9], #244 @ 0xf4 │ │ │ │ + strbteq sl, [r9], #328 @ 0x148 │ │ │ │ + streq fp, [r0, #-3608]! @ 0xfffff1e8 │ │ │ │ + streq fp, [r0, #-3616]! @ 0xfffff1e0 │ │ │ │ + streq fp, [r0, #-3584]! @ 0xfffff200 │ │ │ │ + strbteq sl, [r9], #244 @ 0xf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6f97c <__cxa_atexit@plt+0x62a7c> │ │ │ │ ldr r3, [pc, #60] @ 6f994 <__cxa_atexit@plt+0x62a94> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -101018,50 +101018,50 @@ │ │ │ │ ldr r9, [pc, #52] @ 6f998 <__cxa_atexit@plt+0x62a98> │ │ │ │ add r9, pc, r9 │ │ │ │ str sl, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #40] @ 6f99c <__cxa_atexit@plt+0x62a9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r7, [pc, #12] @ 6f990 <__cxa_atexit@plt+0x62a90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - streq ip, [r0, #-3464]! @ 0xfffff278 │ │ │ │ + streq fp, [r0, #-3472]! @ 0xfffff270 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbteq fp, [r9], #208 @ 0xd0 │ │ │ │ - streq ip, [r0, #-3476]! @ 0xfffff26c │ │ │ │ - strbteq fp, [r9], #188 @ 0xbc │ │ │ │ + strbteq sl, [r9], #208 @ 0xd0 │ │ │ │ + streq fp, [r0, #-3484]! @ 0xfffff264 │ │ │ │ + strbteq sl, [r9], #188 @ 0xbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 6f9f4 <__cxa_atexit@plt+0x62af4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6f9ec <__cxa_atexit@plt+0x62aec> │ │ │ │ ldr r8, [pc, #40] @ 6f9fc <__cxa_atexit@plt+0x62afc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 6fa00 <__cxa_atexit@plt+0x62b00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400434 <__cxa_atexit@plt+0x3f3534> │ │ │ │ + b 3febbc <__cxa_atexit@plt+0x3f1cbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [fp], #759 @ 0x2f7 │ │ │ │ - streq ip, [r0, #-3260]! @ 0xfffff344 │ │ │ │ - strbteq fp, [r9], #64 @ 0x40 │ │ │ │ + ldreq r2, [fp], #4087 @ 0xff7 │ │ │ │ + streq fp, [r0, #-3268]! @ 0xfffff33c │ │ │ │ + strbteq sl, [r9], #64 @ 0x40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6fa4c <__cxa_atexit@plt+0x62b4c> │ │ │ │ @@ -101070,25 +101070,25 @@ │ │ │ │ ldr r9, [pc, #48] @ 6fa64 <__cxa_atexit@plt+0x62b64> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str sl, [r5, #4] │ │ │ │ ldr r3, [pc, #36] @ 6fa68 <__cxa_atexit@plt+0x62b68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r7, [pc, #24] @ 6fa6c <__cxa_atexit@plt+0x62b6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq fp, [r9], #28 │ │ │ │ - streq ip, [r0, #-3268]! @ 0xfffff33c │ │ │ │ - strbteq fp, [r9], #44 @ 0x2c │ │ │ │ - strbteq sl, [r9], #4056 @ 0xfd8 │ │ │ │ + strbteq sl, [r9], #28 │ │ │ │ + streq fp, [r0, #-3276]! @ 0xfffff334 │ │ │ │ + strbteq sl, [r9], #44 @ 0x2c │ │ │ │ + strbteq r9, [r9], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6fa9c <__cxa_atexit@plt+0x62b9c> │ │ │ │ ldr r7, [pc, #136] @ 6fb18 <__cxa_atexit@plt+0x62c18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -101109,30 +101109,30 @@ │ │ │ │ ldr sl, [r7, #6] │ │ │ │ ldr r9, [pc, #60] @ 6fb10 <__cxa_atexit@plt+0x62c10> │ │ │ │ add r9, pc, r9 │ │ │ │ stm r5, {r3, sl} │ │ │ │ ldr r3, [pc, #52] @ 6fb14 <__cxa_atexit@plt+0x62c14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6fb1c <__cxa_atexit@plt+0x62c1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strbteq sl, [r9], #3964 @ 0xf7c │ │ │ │ - streq ip, [r0, #-3112]! @ 0xfffff3d8 │ │ │ │ - streq ip, [r0, #-3120]! @ 0xfffff3d0 │ │ │ │ - streq ip, [r0, #-3088]! @ 0xfffff3f0 │ │ │ │ - strbteq sl, [r9], #3880 @ 0xf28 │ │ │ │ + strbteq r9, [r9], #3964 @ 0xf7c │ │ │ │ + streq fp, [r0, #-3120]! @ 0xfffff3d0 │ │ │ │ + streq fp, [r0, #-3128]! @ 0xfffff3c8 │ │ │ │ + streq fp, [r0, #-3096]! @ 0xfffff3e8 │ │ │ │ + strbteq r9, [r9], #3880 @ 0xf28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6fb64 <__cxa_atexit@plt+0x62c64> │ │ │ │ ldr r3, [pc, #60] @ 6fb7c <__cxa_atexit@plt+0x62c7c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -101140,25 +101140,25 @@ │ │ │ │ ldr r9, [pc, #52] @ 6fb80 <__cxa_atexit@plt+0x62c80> │ │ │ │ add r9, pc, r9 │ │ │ │ str sl, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #40] @ 6fb84 <__cxa_atexit@plt+0x62c84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r7, [pc, #12] @ 6fb78 <__cxa_atexit@plt+0x62c78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - streq ip, [r0, #-2976]! @ 0xfffff460 │ │ │ │ + streq fp, [r0, #-2984]! @ 0xfffff458 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbteq sl, [r9], #3844 @ 0xf04 │ │ │ │ - streq ip, [r0, #-2988]! @ 0xfffff454 │ │ │ │ - strbteq sl, [r9], #3836 @ 0xefc │ │ │ │ + strbteq r9, [r9], #3844 @ 0xf04 │ │ │ │ + streq fp, [r0, #-2996]! @ 0xfffff44c │ │ │ │ + strbteq r9, [r9], #3836 @ 0xefc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6fbd0 <__cxa_atexit@plt+0x62cd0> │ │ │ │ @@ -101167,25 +101167,25 @@ │ │ │ │ ldr r9, [pc, #48] @ 6fbe8 <__cxa_atexit@plt+0x62ce8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str sl, [r5, #4] │ │ │ │ ldr r3, [pc, #36] @ 6fbec <__cxa_atexit@plt+0x62cec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r7, [pc, #24] @ 6fbf0 <__cxa_atexit@plt+0x62cf0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq sl, [r9], #3800 @ 0xed8 │ │ │ │ - streq ip, [r0, #-2880]! @ 0xfffff4c0 │ │ │ │ - strbteq sl, [r9], #3788 @ 0xecc │ │ │ │ - strbteq sl, [r9], #3732 @ 0xe94 │ │ │ │ + strbteq r9, [r9], #3800 @ 0xed8 │ │ │ │ + streq fp, [r0, #-2888]! @ 0xfffff4b8 │ │ │ │ + strbteq r9, [r9], #3788 @ 0xecc │ │ │ │ + strbteq r9, [r9], #3732 @ 0xe94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6fc20 <__cxa_atexit@plt+0x62d20> │ │ │ │ ldr r7, [pc, #136] @ 6fc9c <__cxa_atexit@plt+0x62d9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -101206,30 +101206,30 @@ │ │ │ │ ldr sl, [r7, #6] │ │ │ │ ldr r9, [pc, #60] @ 6fc94 <__cxa_atexit@plt+0x62d94> │ │ │ │ add r9, pc, r9 │ │ │ │ stm r5, {r3, sl} │ │ │ │ ldr r3, [pc, #52] @ 6fc98 <__cxa_atexit@plt+0x62d98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6fca0 <__cxa_atexit@plt+0x62da0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strbteq sl, [r9], #3640 @ 0xe38 │ │ │ │ - streq ip, [r0, #-2724]! @ 0xfffff55c │ │ │ │ - streq ip, [r0, #-2732]! @ 0xfffff554 │ │ │ │ - streq ip, [r0, #-2700]! @ 0xfffff574 │ │ │ │ - strbteq sl, [r9], #3556 @ 0xde4 │ │ │ │ + strbteq r9, [r9], #3640 @ 0xe38 │ │ │ │ + streq fp, [r0, #-2732]! @ 0xfffff554 │ │ │ │ + streq fp, [r0, #-2740]! @ 0xfffff54c │ │ │ │ + streq fp, [r0, #-2708]! @ 0xfffff56c │ │ │ │ + strbteq r9, [r9], #3556 @ 0xde4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6fce8 <__cxa_atexit@plt+0x62de8> │ │ │ │ ldr r3, [pc, #60] @ 6fd00 <__cxa_atexit@plt+0x62e00> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -101237,25 +101237,25 @@ │ │ │ │ ldr r9, [pc, #52] @ 6fd04 <__cxa_atexit@plt+0x62e04> │ │ │ │ add r9, pc, r9 │ │ │ │ str sl, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #40] @ 6fd08 <__cxa_atexit@plt+0x62e08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r7, [pc, #12] @ 6fcfc <__cxa_atexit@plt+0x62dfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - streq ip, [r0, #-2588]! @ 0xfffff5e4 │ │ │ │ + streq fp, [r0, #-2596]! @ 0xfffff5dc │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbteq sl, [r9], #3520 @ 0xdc0 │ │ │ │ - streq ip, [r0, #-2600]! @ 0xfffff5d8 │ │ │ │ - strbteq sl, [r9], #3468 @ 0xd8c │ │ │ │ + strbteq r9, [r9], #3520 @ 0xdc0 │ │ │ │ + streq fp, [r0, #-2608]! @ 0xfffff5d0 │ │ │ │ + strbteq r9, [r9], #3468 @ 0xd8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6fd70 <__cxa_atexit@plt+0x62e70> │ │ │ │ @@ -101271,47 +101271,47 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ ldr r5, [pc, #76] @ 6fdb0 <__cxa_atexit@plt+0x62eb0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r7, [pc, #44] @ 6fda4 <__cxa_atexit@plt+0x62ea4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6fda0 <__cxa_atexit@plt+0x62ea0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq sl, [r9], #3352 @ 0xd18 │ │ │ │ - strbteq sl, [r9], #3380 @ 0xd34 │ │ │ │ + strbteq r9, [r9], #3352 @ 0xd18 │ │ │ │ + strbteq r9, [r9], #3380 @ 0xd34 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strbteq sl, [r9], #3388 @ 0xd3c │ │ │ │ - streq ip, [r0, #-2468]! @ 0xfffff65c │ │ │ │ + strbteq r9, [r9], #3388 @ 0xd3c │ │ │ │ + streq fp, [r0, #-2476]! @ 0xfffff654 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 6fde8 <__cxa_atexit@plt+0x62ee8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 6fdec <__cxa_atexit@plt+0x62eec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - streq ip, [r0, #-2376]! @ 0xfffff6b8 │ │ │ │ - streq ip, [r0, #-2292]! @ 0xfffff70c │ │ │ │ + streq fp, [r0, #-2384]! @ 0xfffff6b0 │ │ │ │ + streq fp, [r0, #-2300]! @ 0xfffff704 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6fe6c <__cxa_atexit@plt+0x62f6c> │ │ │ │ ldr r2, [pc, #104] @ 6fe74 <__cxa_atexit@plt+0x62f74> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -101338,33 +101338,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - streq ip, [r0, #-2180]! @ 0xfffff77c │ │ │ │ - strbteq sl, [r9], #3156 @ 0xc54 │ │ │ │ - streq ip, [r0, #-2160]! @ 0xfffff790 │ │ │ │ + streq fp, [r0, #-2188]! @ 0xfffff774 │ │ │ │ + strbteq r9, [r9], #3156 @ 0xc54 │ │ │ │ + streq fp, [r0, #-2168]! @ 0xfffff788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 6feb8 <__cxa_atexit@plt+0x62fb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ 6febc <__cxa_atexit@plt+0x62fbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r9], #3104 @ 0xc20 │ │ │ │ - streq ip, [r0, #-2080]! @ 0xfffff7e0 │ │ │ │ - strbteq sl, [r9], #3084 @ 0xc0c │ │ │ │ + strbteq r9, [r9], #3104 @ 0xc20 │ │ │ │ + streq fp, [r0, #-2088]! @ 0xfffff7d8 │ │ │ │ + strbteq r9, [r9], #3084 @ 0xc0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ff08 <__cxa_atexit@plt+0x63008> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -101380,36 +101380,36 @@ │ │ │ │ b 6fff4 <__cxa_atexit@plt+0x630f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - streq ip, [r0, #-1972]! @ 0xfffff84c │ │ │ │ - strbteq sl, [r9], #2968 @ 0xb98 │ │ │ │ + streq fp, [r0, #-1980]! @ 0xfffff844 │ │ │ │ + strbteq r9, [r9], #2968 @ 0xb98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ff64 <__cxa_atexit@plt+0x63064> │ │ │ │ ldr r2, [pc, #40] @ 6ff6c <__cxa_atexit@plt+0x6306c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 6ff70 <__cxa_atexit@plt+0x63070> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 400494 <__cxa_atexit@plt+0x3f3594> │ │ │ │ + b 3fec1c <__cxa_atexit@plt+0x3f1d1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - streq ip, [r0, #-1868]! @ 0xfffff8b4 │ │ │ │ - strbteq sl, [r9], #2804 @ 0xaf4 │ │ │ │ + streq fp, [r0, #-1876]! @ 0xfffff8ac │ │ │ │ + strbteq r9, [r9], #2804 @ 0xaf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6ffa0 <__cxa_atexit@plt+0x630a0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -101418,17 +101418,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6ffb8 <__cxa_atexit@plt+0x630b8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 6ffbc <__cxa_atexit@plt+0x630bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r9], #2760 @ 0xac8 │ │ │ │ - strbteq sl, [r9], #2748 @ 0xabc │ │ │ │ - strbteq sl, [r9], #2824 @ 0xb08 │ │ │ │ + strbteq r9, [r9], #2760 @ 0xac8 │ │ │ │ + strbteq r9, [r9], #2748 @ 0xabc │ │ │ │ + strbteq r9, [r9], #2824 @ 0xb08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ffec <__cxa_atexit@plt+0x630ec> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -101466,15 +101466,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ ldr r5, [pc, #92] @ 700cc <__cxa_atexit@plt+0x631cc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 700c0 <__cxa_atexit@plt+0x631c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -101483,20 +101483,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - strbteq sl, [r9], #2468 @ 0x9a4 │ │ │ │ - streq ip, [r0, #-1580]! @ 0xfffff9d4 │ │ │ │ + strbteq r9, [r9], #2468 @ 0x9a4 │ │ │ │ + streq fp, [r0, #-1588]! @ 0xfffff9cc │ │ │ │ @ instruction: 0xfffff838 │ │ │ │ - strbteq sl, [r9], #2516 @ 0x9d4 │ │ │ │ - streq ip, [r0, #-1688]! @ 0xfffff968 │ │ │ │ - strbteq sl, [r9], #2556 @ 0x9fc │ │ │ │ + strbteq r9, [r9], #2516 @ 0x9d4 │ │ │ │ + streq fp, [r0, #-1696]! @ 0xfffff960 │ │ │ │ + strbteq r9, [r9], #2556 @ 0x9fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7013c <__cxa_atexit@plt+0x6323c> │ │ │ │ ldr sl, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ @@ -101514,33 +101514,33 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ ldr r5, [pc, #76] @ 7017c <__cxa_atexit@plt+0x6327c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r7, [pc, #44] @ 70170 <__cxa_atexit@plt+0x63270> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 7016c <__cxa_atexit@plt+0x6326c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq sl, [r9], #2288 @ 0x8f0 │ │ │ │ - streq ip, [r0, #-1400]! @ 0xfffffa88 │ │ │ │ + strbteq r9, [r9], #2288 @ 0x8f0 │ │ │ │ + streq fp, [r0, #-1408]! @ 0xfffffa80 │ │ │ │ @ instruction: 0xfffff778 │ │ │ │ - strbteq sl, [r9], #2324 @ 0x914 │ │ │ │ - streq ip, [r0, #-1496]! @ 0xfffffa28 │ │ │ │ - strbteq sl, [r9], #2380 @ 0x94c │ │ │ │ + strbteq r9, [r9], #2324 @ 0x914 │ │ │ │ + streq fp, [r0, #-1504]! @ 0xfffffa20 │ │ │ │ + strbteq r9, [r9], #2380 @ 0x94c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 701ac <__cxa_atexit@plt+0x632ac> │ │ │ │ ldr r7, [pc, #52] @ 701d4 <__cxa_atexit@plt+0x632d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -101553,16 +101553,16 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 701c8 <__cxa_atexit@plt+0x632c8> │ │ │ │ b 701e4 <__cxa_atexit@plt+0x632e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - streq ip, [r0, #-1308]! @ 0xfffffae4 │ │ │ │ - strbteq sl, [r9], #2292 @ 0x8f4 │ │ │ │ + streq fp, [r0, #-1316]! @ 0xfffffadc │ │ │ │ + strbteq r9, [r9], #2292 @ 0x8f4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 70244 <__cxa_atexit@plt+0x63344> │ │ │ │ ldr r3, [pc, #104] @ 70260 <__cxa_atexit@plt+0x63360> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -101580,26 +101580,26 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #44] @ 70268 <__cxa_atexit@plt+0x63368> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, fp │ │ │ │ b 6fff4 <__cxa_atexit@plt+0x630f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - streq ip, [r0, #-1228]! @ 0xfffffb34 │ │ │ │ - strbteq sl, [r9], #2144 @ 0x860 │ │ │ │ + streq fp, [r0, #-1236]! @ 0xfffffb2c │ │ │ │ + strbteq r9, [r9], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 702b4 <__cxa_atexit@plt+0x633b4> │ │ │ │ ldr r3, [pc, #60] @ 702c8 <__cxa_atexit@plt+0x633c8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -101608,23 +101608,23 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #32] @ 702cc <__cxa_atexit@plt+0x633cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, fp │ │ │ │ b 6fff4 <__cxa_atexit@plt+0x630f4> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - streq ip, [r0, #-1116]! @ 0xfffffba4 │ │ │ │ - strbteq sl, [r9], #2044 @ 0x7fc │ │ │ │ + streq fp, [r0, #-1124]! @ 0xfffffb9c │ │ │ │ + strbteq r9, [r9], #2044 @ 0x7fc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 70314 <__cxa_atexit@plt+0x63414> │ │ │ │ ldr r3, [pc, #64] @ 70330 <__cxa_atexit@plt+0x63430> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -101632,34 +101632,34 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 70328 <__cxa_atexit@plt+0x63428> │ │ │ │ ldr r3, [pc, #44] @ 70334 <__cxa_atexit@plt+0x63434> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 40040c <__cxa_atexit@plt+0x3f350c> │ │ │ │ + b 3feb9c <__cxa_atexit@plt+0x3f1c9c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, fp │ │ │ │ b 6fff4 <__cxa_atexit@plt+0x630f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbteq sl, [r9], #1940 @ 0x794 │ │ │ │ + strbteq r9, [r9], #1940 @ 0x794 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 70358 <__cxa_atexit@plt+0x63458> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 40040c <__cxa_atexit@plt+0x3f350c> │ │ │ │ + b 3feb9c <__cxa_atexit@plt+0x3f1c9c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sl, [r9], #1904 @ 0x770 │ │ │ │ + strbteq r9, [r9], #1904 @ 0x770 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 703b8 <__cxa_atexit@plt+0x634b8> │ │ │ │ ldr r3, [pc, #100] @ 703e0 <__cxa_atexit@plt+0x634e0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -101673,31 +101673,31 @@ │ │ │ │ ldr r9, [pc, #76] @ 703ec <__cxa_atexit@plt+0x634ec> │ │ │ │ add r9, pc, r9 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ ldr r5, [pc, #68] @ 703f0 <__cxa_atexit@plt+0x634f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, fp │ │ │ │ b 6fff4 <__cxa_atexit@plt+0x630f4> │ │ │ │ ldr r7, [pc, #16] @ 703e4 <__cxa_atexit@plt+0x634e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbteq sl, [r9], #1708 @ 0x6ac │ │ │ │ + strbteq r9, [r9], #1708 @ 0x6ac │ │ │ │ @ instruction: 0xfffff6e0 │ │ │ │ - strbteq sl, [r9], #1712 @ 0x6b0 │ │ │ │ - streq ip, [r0, #-860]! @ 0xfffffca4 │ │ │ │ - strbteq sl, [r9], #1752 @ 0x6d8 │ │ │ │ + strbteq r9, [r9], #1712 @ 0x6b0 │ │ │ │ + streq fp, [r0, #-868]! @ 0xfffffc9c │ │ │ │ + strbteq r9, [r9], #1752 @ 0x6d8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 70420 <__cxa_atexit@plt+0x63520> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -101728,18 +101728,18 @@ │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - streq ip, [r0, #-592]! @ 0xfffffdb0 │ │ │ │ + streq fp, [r0, #-600]! @ 0xfffffda8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -101769,54 +101769,54 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r3, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ add r8, sl, #1 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ mov r6, r3 │ │ │ │ b 70548 <__cxa_atexit@plt+0x63648> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 7055c <__cxa_atexit@plt+0x6365c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r9], #1436 @ 0x59c │ │ │ │ + strbteq r9, [r9], #1436 @ 0x59c │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ - strbteq sl, [r9], #1468 @ 0x5bc │ │ │ │ - streq ip, [r0, #-408]! @ 0xfffffe68 │ │ │ │ - streq ip, [r0, #-388]! @ 0xfffffe7c │ │ │ │ - strbteq sl, [r9], #1364 @ 0x554 │ │ │ │ + strbteq r9, [r9], #1468 @ 0x5bc │ │ │ │ + streq fp, [r0, #-416]! @ 0xfffffe60 │ │ │ │ + streq fp, [r0, #-396]! @ 0xfffffe74 │ │ │ │ + strbteq r9, [r9], #1364 @ 0x554 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 705a4 <__cxa_atexit@plt+0x636a4> │ │ │ │ stm r5, {r7, r8} │ │ │ │ mov r7, fp │ │ │ │ b 6fff4 <__cxa_atexit@plt+0x630f4> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r9], #1348 @ 0x544 │ │ │ │ + strbteq r9, [r9], #1348 @ 0x544 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 7067c <__cxa_atexit@plt+0x6377c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 70674 <__cxa_atexit@plt+0x63774> │ │ │ │ ldr r7, [pc, #228] @ 706c8 <__cxa_atexit@plt+0x637c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -101870,35 +101870,35 @@ │ │ │ │ b 706bc <__cxa_atexit@plt+0x637bc> │ │ │ │ ldr r8, [pc, #36] @ 706dc <__cxa_atexit@plt+0x637dc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - streq ip, [r0, #-180]! @ 0xffffff4c │ │ │ │ + streq fp, [r0, #-188]! @ 0xffffff44 │ │ │ │ @ instruction: 0xffffec54 │ │ │ │ @ instruction: 0xffffefb4 │ │ │ │ - streq ip, [r0, #-296]! @ 0xfffffed8 │ │ │ │ - streq ip, [r0, #-156]! @ 0xffffff64 │ │ │ │ - strbteq r9, [r9], #1152 @ 0x480 │ │ │ │ - strbteq sl, [r9], #916 @ 0x394 │ │ │ │ - streq ip, [r0, #-32]! @ 0xffffffe0 │ │ │ │ - streq ip, [r0, #-148]! @ 0xffffff6c │ │ │ │ + streq fp, [r0, #-304]! @ 0xfffffed0 │ │ │ │ + streq fp, [r0, #-164]! @ 0xffffff5c │ │ │ │ + strbteq r8, [r9], #1152 @ 0x480 │ │ │ │ + strbteq r9, [r9], #916 @ 0x394 │ │ │ │ + streq fp, [r0, #-40]! @ 0xffffffd8 │ │ │ │ + streq fp, [r0, #-156]! @ 0xffffff64 │ │ │ │ @ instruction: 0xfffff068 │ │ │ │ - strbteq r9, [r9], #1252 @ 0x4e4 │ │ │ │ - strbteq r9, [r9], #1236 @ 0x4d4 │ │ │ │ - strbteq sl, [r9], #1052 @ 0x41c │ │ │ │ + strbteq r8, [r9], #1252 @ 0x4e4 │ │ │ │ + strbteq r8, [r9], #1236 @ 0x4d4 │ │ │ │ + strbteq r9, [r9], #1052 @ 0x41c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 707dc <__cxa_atexit@plt+0x638dc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 707d4 <__cxa_atexit@plt+0x638d4> │ │ │ │ ldr r3, [pc, #244] @ 70820 <__cxa_atexit@plt+0x63920> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -101936,15 +101936,15 @@ │ │ │ │ str sl, [r6, #12] │ │ │ │ add r5, r6, #16 │ │ │ │ stm r5, {r1, r6, lr} │ │ │ │ str r0, [r6, #28] │ │ │ │ add r8, r8, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 707f4 <__cxa_atexit@plt+0x638f4> │ │ │ │ mov r7, #32 │ │ │ │ @@ -101956,64 +101956,64 @@ │ │ │ │ ldr r6, [pc, #32] @ 7082c <__cxa_atexit@plt+0x6392c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - streq fp, [r0, #-3948]! @ 0xfffff094 │ │ │ │ - strbteq sl, [r9], #752 @ 0x2f0 │ │ │ │ - strbteq sl, [r9], #776 @ 0x308 │ │ │ │ - streq fp, [r0, #-3840]! @ 0xfffff100 │ │ │ │ + streq sl, [r0, #-3956]! @ 0xfffff08c │ │ │ │ + strbteq r9, [r9], #752 @ 0x2f0 │ │ │ │ + strbteq r9, [r9], #776 @ 0x308 │ │ │ │ + streq sl, [r0, #-3848]! @ 0xfffff0f8 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffff694 │ │ │ │ @ instruction: 0xfffff864 │ │ │ │ - strbteq sl, [r9], #828 @ 0x33c │ │ │ │ - strbteq sl, [r9], #916 @ 0x394 │ │ │ │ - streq fp, [r0, #-3856]! @ 0xfffff0f0 │ │ │ │ - streq fp, [r0, #-3836]! @ 0xfffff104 │ │ │ │ - streq fp, [r0, #-3936]! @ 0xfffff0a0 │ │ │ │ - strbteq sl, [r9], #724 @ 0x2d4 │ │ │ │ + strbteq r9, [r9], #828 @ 0x33c │ │ │ │ + strbteq r9, [r9], #916 @ 0x394 │ │ │ │ + streq sl, [r0, #-3864]! @ 0xfffff0e8 │ │ │ │ + streq sl, [r0, #-3844]! @ 0xfffff0fc │ │ │ │ + streq sl, [r0, #-3944]! @ 0xfffff098 │ │ │ │ + strbteq r9, [r9], #724 @ 0x2d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 708b0 <__cxa_atexit@plt+0x639b0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 708a8 <__cxa_atexit@plt+0x639a8> │ │ │ │ ldr r9, [pc, #52] @ 708b8 <__cxa_atexit@plt+0x639b8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ 708bc <__cxa_atexit@plt+0x639bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 708c0 <__cxa_atexit@plt+0x639c0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b f4786c <__cxa_atexit@plt+0xf3a96c> │ │ │ │ + b 3feae4 <__cxa_atexit@plt+0x3f1be4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r9], #680 @ 0x2a8 │ │ │ │ - streq fp, [r0, #-3596]! @ 0xfffff1f4 │ │ │ │ - streq fp, [r0, #-3912]! @ 0xfffff0b8 │ │ │ │ - strbteq sl, [r9], #592 @ 0x250 │ │ │ │ + strbteq r9, [r9], #680 @ 0x2a8 │ │ │ │ + streq sl, [r0, #-3604]! @ 0xfffff1ec │ │ │ │ + streq sl, [r0, #-3920]! @ 0xfffff0b0 │ │ │ │ + strbteq r9, [r9], #592 @ 0x250 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 709a8 <__cxa_atexit@plt+0x63aa8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 709a0 <__cxa_atexit@plt+0x63aa0> │ │ │ │ ldr r3, [pc, #244] @ 709ec <__cxa_atexit@plt+0x63aec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -102051,15 +102051,15 @@ │ │ │ │ str sl, [r6, #12] │ │ │ │ add r5, r6, #16 │ │ │ │ stm r5, {r1, r6, lr} │ │ │ │ str r0, [r6, #28] │ │ │ │ add r8, r8, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 709c0 <__cxa_atexit@plt+0x63ac0> │ │ │ │ mov r7, #32 │ │ │ │ @@ -102071,55 +102071,55 @@ │ │ │ │ ldr r6, [pc, #32] @ 709f8 <__cxa_atexit@plt+0x63af8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - streq fp, [r0, #-3488]! @ 0xfffff260 │ │ │ │ - strbteq sl, [r9], #292 @ 0x124 │ │ │ │ - strbteq sl, [r9], #316 @ 0x13c │ │ │ │ - streq fp, [r0, #-3304]! @ 0xfffff318 │ │ │ │ + streq sl, [r0, #-3496]! @ 0xfffff258 │ │ │ │ + strbteq r9, [r9], #292 @ 0x124 │ │ │ │ + strbteq r9, [r9], #316 @ 0x13c │ │ │ │ + streq sl, [r0, #-3312]! @ 0xfffff310 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0xfffff4c8 │ │ │ │ @ instruction: 0xfffff698 │ │ │ │ - strbteq sl, [r9], #368 @ 0x170 │ │ │ │ - strbteq sl, [r9], #456 @ 0x1c8 │ │ │ │ - streq fp, [r0, #-3396]! @ 0xfffff2bc │ │ │ │ - streq fp, [r0, #-3376]! @ 0xfffff2d0 │ │ │ │ - streq fp, [r0, #-3400]! @ 0xfffff2b8 │ │ │ │ - strbteq sl, [r9], #296 @ 0x128 │ │ │ │ + strbteq r9, [r9], #368 @ 0x170 │ │ │ │ + strbteq r9, [r9], #456 @ 0x1c8 │ │ │ │ + streq sl, [r0, #-3404]! @ 0xfffff2b4 │ │ │ │ + streq sl, [r0, #-3384]! @ 0xfffff2c8 │ │ │ │ + streq sl, [r0, #-3408]! @ 0xfffff2b0 │ │ │ │ + strbteq r9, [r9], #296 @ 0x128 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 70a7c <__cxa_atexit@plt+0x63b7c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 70a74 <__cxa_atexit@plt+0x63b74> │ │ │ │ ldr r9, [pc, #52] @ 70a84 <__cxa_atexit@plt+0x63b84> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ 70a88 <__cxa_atexit@plt+0x63b88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 70a8c <__cxa_atexit@plt+0x63b8c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b f4786c <__cxa_atexit@plt+0xf3a96c> │ │ │ │ + b 3feae4 <__cxa_atexit@plt+0x3f1be4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r9], #252 @ 0xfc │ │ │ │ - streq fp, [r0, #-3136]! @ 0xfffff3c0 │ │ │ │ - streq fp, [r0, #-3452]! @ 0xfffff284 │ │ │ │ + strbteq r9, [r9], #252 @ 0xfc │ │ │ │ + streq sl, [r0, #-3144]! @ 0xfffff3b8 │ │ │ │ + streq sl, [r0, #-3460]! @ 0xfffff27c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70af4 <__cxa_atexit@plt+0x63bf4> │ │ │ │ @@ -102133,26 +102133,26 @@ │ │ │ │ ldr r1, [r8, #6] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r5, [pc, #48] @ 70b0c <__cxa_atexit@plt+0x63c0c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 70b10 <__cxa_atexit@plt+0x63c10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - streq fp, [r0, #-3112]! @ 0xfffff3d8 │ │ │ │ - strbteq sl, [r9], #112 @ 0x70 │ │ │ │ + streq sl, [r0, #-3120]! @ 0xfffff3d0 │ │ │ │ + strbteq r9, [r9], #112 @ 0x70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, #88] @ 70b80 <__cxa_atexit@plt+0x63c80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, sl} │ │ │ │ @@ -102166,23 +102166,23 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #36] @ 70b88 <__cxa_atexit@plt+0x63c88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - streq fp, [r0, #-2976]! @ 0xfffff460 │ │ │ │ + streq sl, [r0, #-2984]! @ 0xfffff458 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 70bd0 <__cxa_atexit@plt+0x63cd0> │ │ │ │ @@ -102191,21 +102191,21 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #24] @ 70be0 <__cxa_atexit@plt+0x63ce0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - streq fp, [r0, #-2876]! @ 0xfffff4c4 │ │ │ │ - strbteq r9, [r9], #3968 @ 0xf80 │ │ │ │ + streq sl, [r0, #-2884]! @ 0xfffff4bc │ │ │ │ + strbteq r8, [r9], #3968 @ 0xf80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 70c40 <__cxa_atexit@plt+0x63d40> │ │ │ │ @@ -102216,51 +102216,51 @@ │ │ │ │ beq 70c34 <__cxa_atexit@plt+0x63d34> │ │ │ │ ldr r7, [pc, #56] @ 70c58 <__cxa_atexit@plt+0x63d58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 40049c <__cxa_atexit@plt+0x3f359c> │ │ │ │ + b 3fec24 <__cxa_atexit@plt+0x3f1d24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 70c5c <__cxa_atexit@plt+0x63d5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r9, [r9], #3892 @ 0xf34 │ │ │ │ - strbteq r9, [r9], #3848 @ 0xf08 │ │ │ │ + strbteq r8, [r9], #3892 @ 0xf34 │ │ │ │ + strbteq r8, [r9], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 70c80 <__cxa_atexit@plt+0x63d80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 40049c <__cxa_atexit@plt+0x3f359c> │ │ │ │ + b 3fec24 <__cxa_atexit@plt+0x3f1d24> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 70cb8 <__cxa_atexit@plt+0x63db8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 70cbc <__cxa_atexit@plt+0x63dbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - streq fp, [r0, #-2680]! @ 0xfffff588 │ │ │ │ - streq fp, [r0, #-2596]! @ 0xfffff5dc │ │ │ │ - strbteq r9, [r9], #3732 @ 0xe94 │ │ │ │ + streq sl, [r0, #-2688]! @ 0xfffff580 │ │ │ │ + streq sl, [r0, #-2604]! @ 0xfffff5d4 │ │ │ │ + strbteq r8, [r9], #3732 @ 0xe94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70d34 <__cxa_atexit@plt+0x63e34> │ │ │ │ ldr r1, [pc, #92] @ 70d3c <__cxa_atexit@plt+0x63e3c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -102284,34 +102284,34 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - streq fp, [r0, #-2472]! @ 0xfffff658 │ │ │ │ + streq sl, [r0, #-2480]! @ 0xfffff650 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq r9, [r9], #3660 @ 0xe4c │ │ │ │ - strbteq r9, [r9], #3644 @ 0xe3c │ │ │ │ - strbteq r9, [r9], #3588 @ 0xe04 │ │ │ │ + strbteq r8, [r9], #3660 @ 0xe4c │ │ │ │ + strbteq r8, [r9], #3644 @ 0xe3c │ │ │ │ + strbteq r8, [r9], #3588 @ 0xe04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 70d84 <__cxa_atexit@plt+0x63e84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 70d88 <__cxa_atexit@plt+0x63e88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 70d8c <__cxa_atexit@plt+0x63e8c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r9, [r9], #3568 @ 0xdf0 │ │ │ │ - strbteq r9, [r9], #3552 @ 0xde0 │ │ │ │ + strbteq r8, [r9], #3568 @ 0xdf0 │ │ │ │ + strbteq r8, [r9], #3552 @ 0xde0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 70df8 <__cxa_atexit@plt+0x63ef8> │ │ │ │ @@ -102325,29 +102325,29 @@ │ │ │ │ ldr r3, [r8, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [pc, #56] @ 70e14 <__cxa_atexit@plt+0x63f14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, sl │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 70e18 <__cxa_atexit@plt+0x63f18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - streq fp, [r0, #-2344]! @ 0xfffff6d8 │ │ │ │ - strbteq r9, [r9], #3436 @ 0xd6c │ │ │ │ - strbteq r9, [r9], #3384 @ 0xd38 │ │ │ │ + streq sl, [r0, #-2352]! @ 0xfffff6d0 │ │ │ │ + strbteq r8, [r9], #3436 @ 0xd6c │ │ │ │ + strbteq r8, [r9], #3384 @ 0xd38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70e60 <__cxa_atexit@plt+0x63f60> │ │ │ │ ldr r9, [pc, #44] @ 70e68 <__cxa_atexit@plt+0x63f68> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -102355,21 +102355,21 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #32] @ 70e70 <__cxa_atexit@plt+0x63f70> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4004a4 <__cxa_atexit@plt+0x3f35a4> │ │ │ │ + b 3fec2c <__cxa_atexit@plt+0x3f1d2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [r9], #3360 @ 0xd20 │ │ │ │ - streq fp, [r0, #-2136]! @ 0xfffff7a8 │ │ │ │ - streq fp, [r0, #-2228]! @ 0xfffff74c │ │ │ │ - strbteq r9, [r9], #3296 @ 0xce0 │ │ │ │ + strbteq r8, [r9], #3360 @ 0xd20 │ │ │ │ + streq sl, [r0, #-2144]! @ 0xfffff7a0 │ │ │ │ + streq sl, [r0, #-2236]! @ 0xfffff744 │ │ │ │ + strbteq r8, [r9], #3296 @ 0xce0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 70ecc <__cxa_atexit@plt+0x63fcc> │ │ │ │ addls r1, pc, r1 │ │ │ │ @@ -102384,17 +102384,17 @@ │ │ │ │ strls r7, [r5, #-12] │ │ │ │ ldrls r0, [pc, #24] @ 70ed8 <__cxa_atexit@plt+0x63fd8> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r9, [r9], #3264 @ 0xcc0 │ │ │ │ - streq fp, [r0, #-2036]! @ 0xfffff80c │ │ │ │ - strbteq r9, [r9], #3228 @ 0xc9c │ │ │ │ + strbteq r8, [r9], #3264 @ 0xcc0 │ │ │ │ + streq sl, [r0, #-2044]! @ 0xfffff804 │ │ │ │ + strbteq r8, [r9], #3228 @ 0xc9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #140] @ 70f7c <__cxa_atexit@plt+0x6407c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ stm r5, {r7, r8} │ │ │ │ @@ -102413,15 +102413,15 @@ │ │ │ │ ldr r3, [r8, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [pc, #72] @ 70f84 <__cxa_atexit@plt+0x64084> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, sl │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ @@ -102429,16 +102429,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - streq fp, [r0, #-1992]! @ 0xfffff838 │ │ │ │ - strbteq r9, [r9], #3072 @ 0xc00 │ │ │ │ + streq sl, [r0, #-2000]! @ 0xfffff830 │ │ │ │ + strbteq r8, [r9], #3072 @ 0xc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 70ff4 <__cxa_atexit@plt+0x640f4> │ │ │ │ @@ -102452,29 +102452,29 @@ │ │ │ │ ldr r3, [r8, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [pc, #56] @ 71010 <__cxa_atexit@plt+0x64110> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, sl │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 71014 <__cxa_atexit@plt+0x64114> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ - streq fp, [r0, #-1836]! @ 0xfffff8d4 │ │ │ │ - strbteq r9, [r9], #2928 @ 0xb70 │ │ │ │ - strbteq r9, [r9], #2976 @ 0xba0 │ │ │ │ + streq sl, [r0, #-1844]! @ 0xfffff8cc │ │ │ │ + strbteq r8, [r9], #2928 @ 0xb70 │ │ │ │ + strbteq r8, [r9], #2976 @ 0xba0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71060 <__cxa_atexit@plt+0x64160> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -102490,16 +102490,16 @@ │ │ │ │ b 71248 <__cxa_atexit@plt+0x64348> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - streq fp, [r0, #-1628]! @ 0xfffff9a4 │ │ │ │ - strbteq r9, [r9], #2876 @ 0xb3c │ │ │ │ + streq sl, [r0, #-1636]! @ 0xfffff99c │ │ │ │ + strbteq r8, [r9], #2876 @ 0xb3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 710c4 <__cxa_atexit@plt+0x641c4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -102515,43 +102515,43 @@ │ │ │ │ b 71248 <__cxa_atexit@plt+0x64348> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - streq fp, [r0, #-1528]! @ 0xfffffa08 │ │ │ │ - strbteq r9, [r9], #2708 @ 0xa94 │ │ │ │ + streq sl, [r0, #-1536]! @ 0xfffffa00 │ │ │ │ + strbteq r8, [r9], #2708 @ 0xa94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7111c <__cxa_atexit@plt+0x6421c> │ │ │ │ ldr r2, [pc, #36] @ 71124 <__cxa_atexit@plt+0x64224> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 71128 <__cxa_atexit@plt+0x64228> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40025c <__cxa_atexit@plt+0x3f335c> │ │ │ │ + b 3fe9e4 <__cxa_atexit@plt+0x3f1ae4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [r9], #2684 @ 0xa7c │ │ │ │ - streq fp, [r0, #-1428]! @ 0xfffffa6c │ │ │ │ + strbteq r8, [r9], #2684 @ 0xa7c │ │ │ │ + streq sl, [r0, #-1436]! @ 0xfffffa64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [pc, #4] @ 71148 <__cxa_atexit@plt+0x64248> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ - ldreq r1, [fp], #2850 @ 0xb22 │ │ │ │ - strbteq r9, [r9], #2668 @ 0xa6c │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ + ldreq r1, [fp], #2082 @ 0x822 │ │ │ │ + strbteq r8, [r9], #2668 @ 0xa6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71194 <__cxa_atexit@plt+0x64294> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -102567,16 +102567,16 @@ │ │ │ │ b 71248 <__cxa_atexit@plt+0x64348> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - streq fp, [r0, #-1320]! @ 0xfffffad8 │ │ │ │ - strbteq r9, [r9], #2568 @ 0xa08 │ │ │ │ + streq sl, [r0, #-1328]! @ 0xfffffad0 │ │ │ │ + strbteq r8, [r9], #2568 @ 0xa08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 711f8 <__cxa_atexit@plt+0x642f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -102592,16 +102592,16 @@ │ │ │ │ b 71248 <__cxa_atexit@plt+0x64348> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - streq fp, [r0, #-1220]! @ 0xfffffb3c │ │ │ │ - strbteq r9, [r9], #2464 @ 0x9a0 │ │ │ │ + streq sl, [r0, #-1228]! @ 0xfffffb34 │ │ │ │ + strbteq r8, [r9], #2464 @ 0x9a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71240 <__cxa_atexit@plt+0x64340> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -102641,16 +102641,16 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - streq fp, [r0, #-1032]! @ 0xfffffbf8 │ │ │ │ - strbteq r9, [r9], #2272 @ 0x8e0 │ │ │ │ + streq sl, [r0, #-1040]! @ 0xfffffbf0 │ │ │ │ + strbteq r8, [r9], #2272 @ 0x8e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 71318 <__cxa_atexit@plt+0x64418> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -102666,16 +102666,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - streq fp, [r0, #-924]! @ 0xfffffc64 │ │ │ │ - strbteq r9, [r9], #2172 @ 0x87c │ │ │ │ + streq sl, [r0, #-932]! @ 0xfffffc5c │ │ │ │ + strbteq r8, [r9], #2172 @ 0x87c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 713dc <__cxa_atexit@plt+0x644dc> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ @@ -102706,15 +102706,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r9, [r5, #12] │ │ │ │ str r0, [r6] │ │ │ │ ldr r5, [pc, #236] @ 714bc <__cxa_atexit@plt+0x645bc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r7, r2 │ │ │ │ bcc 71474 <__cxa_atexit@plt+0x64574> │ │ │ │ ldr r7, [pc, #168] @ 7149c <__cxa_atexit@plt+0x6459c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ @@ -102749,30 +102749,30 @@ │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - streq fp, [r0, #-696]! @ 0xfffffd48 │ │ │ │ - streq fp, [r0, #-648]! @ 0xfffffd78 │ │ │ │ + streq sl, [r0, #-704]! @ 0xfffffd40 │ │ │ │ + streq sl, [r0, #-656]! @ 0xfffffd70 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - streq fp, [r0, #-596]! @ 0xfffffdac │ │ │ │ + streq sl, [r0, #-604]! @ 0xfffffda4 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - streq fp, [r0, #-844]! @ 0xfffffcb4 │ │ │ │ - strbteq r9, [r9], #1784 @ 0x6f8 │ │ │ │ + streq sl, [r0, #-852]! @ 0xfffffcac │ │ │ │ + strbteq r8, [r9], #1784 @ 0x6f8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 71564 <__cxa_atexit@plt+0x64664> │ │ │ │ @@ -102790,15 +102790,15 @@ │ │ │ │ str r3, [r9] │ │ │ │ str r2, [r5] │ │ │ │ str r9, [r5, #20] │ │ │ │ str r1, [r6] │ │ │ │ ldr r3, [pc, #84] @ 71578 <__cxa_atexit@plt+0x64678> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r8, [pc, #72] @ 7157c <__cxa_atexit@plt+0x6467c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [pc, #68] @ 71580 <__cxa_atexit@plt+0x64680> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ sub r7, r5, #16 │ │ │ │ ldm r7, {r1, r2, r7} │ │ │ │ @@ -102807,21 +102807,21 @@ │ │ │ │ stm r8, {r2, r7, lr} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - streq fp, [r0, #-504]! @ 0xfffffe08 │ │ │ │ + streq sl, [r0, #-512]! @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - streq fp, [r0, #-356]! @ 0xfffffe9c │ │ │ │ - strbteq r9, [r9], #1588 @ 0x634 │ │ │ │ + streq sl, [r0, #-364]! @ 0xfffffe94 │ │ │ │ + strbteq r8, [r9], #1588 @ 0x634 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 71610 <__cxa_atexit@plt+0x64710> │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -102865,28 +102865,28 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ ldr r6, [pc, #52] @ 71678 <__cxa_atexit@plt+0x64778> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #2 │ │ │ │ sub r9, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #9 │ │ │ │ - b a12b28 <__cxa_atexit@plt+0xa05c28> │ │ │ │ + b 1859e00 <__cxa_atexit@plt+0x184cf00> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ b 71664 <__cxa_atexit@plt+0x64764> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - streq fp, [r0, #-124]! @ 0xffffff84 │ │ │ │ + streq sl, [r0, #-132]! @ 0xffffff7c │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - streq fp, [r0, #-232]! @ 0xffffff18 │ │ │ │ - streq fp, [r0, #-192]! @ 0xffffff40 │ │ │ │ - strbteq r9, [r9], #1328 @ 0x530 │ │ │ │ + streq sl, [r0, #-240]! @ 0xffffff10 │ │ │ │ + streq sl, [r0, #-200]! @ 0xffffff38 │ │ │ │ + strbteq r8, [r9], #1328 @ 0x530 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 716b4 <__cxa_atexit@plt+0x647b4> │ │ │ │ str r2, [r5, #20] │ │ │ │ @@ -102919,19 +102919,19 @@ │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - streq sl, [r0, #-4032]! @ 0xfffff040 │ │ │ │ - streq sl, [r0, #-4012]! @ 0xfffff054 │ │ │ │ - strbteq r9, [r9], #1164 @ 0x48c │ │ │ │ + streq r9, [r0, #-4040]! @ 0xfffff038 │ │ │ │ + streq r9, [r0, #-4020]! @ 0xfffff04c │ │ │ │ + strbteq r8, [r9], #1164 @ 0x48c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ cmp fp, lr │ │ │ │ bhi 7180c <__cxa_atexit@plt+0x6490c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -102997,24 +102997,24 @@ │ │ │ │ ldr r8, [pc, #36] @ 71874 <__cxa_atexit@plt+0x64974> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - streq sl, [r0, #-3876]! @ 0xfffff0dc │ │ │ │ + streq r9, [r0, #-3884]! @ 0xfffff0d4 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xffffdaa8 │ │ │ │ @ instruction: 0xffffde08 │ │ │ │ - strbteq r8, [r9], #744 @ 0x2e8 │ │ │ │ - strbteq r9, [r9], #496 @ 0x1f0 │ │ │ │ + strbteq r7, [r9], #744 @ 0x2e8 │ │ │ │ + strbteq r8, [r9], #496 @ 0x1f0 │ │ │ │ @ instruction: 0xffffded0 │ │ │ │ - strbteq r8, [r9], #844 @ 0x34c │ │ │ │ - strbteq r8, [r9], #828 @ 0x33c │ │ │ │ - strbteq r9, [r9], #816 @ 0x330 │ │ │ │ + strbteq r7, [r9], #844 @ 0x34c │ │ │ │ + strbteq r7, [r9], #828 @ 0x33c │ │ │ │ + strbteq r8, [r9], #816 @ 0x330 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [pc, #52] @ 718d4 <__cxa_atexit@plt+0x649d4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -103030,15 +103030,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001bc <__cxa_atexit@plt+0x3f32bc> │ │ │ │ + b 3fe92c <__cxa_atexit@plt+0x3f1a2c> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 71954 <__cxa_atexit@plt+0x64a54> │ │ │ │ @@ -103056,39 +103056,39 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r1, r8, r9} │ │ │ │ ldr r3, [pc, #60] @ 71984 <__cxa_atexit@plt+0x64a84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, #8 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r6, r3 │ │ │ │ b 71964 <__cxa_atexit@plt+0x64a64> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 71974 <__cxa_atexit@plt+0x64a74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [r9], #688 @ 0x2b0 │ │ │ │ + strbteq r8, [r9], #688 @ 0x2b0 │ │ │ │ @ instruction: 0xfffff3a8 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r9, [r9], #636 @ 0x27c │ │ │ │ - streq sl, [r0, #-3628]! @ 0xfffff1d4 │ │ │ │ - strbteq r9, [r9], #636 @ 0x27c │ │ │ │ + strbteq r8, [r9], #636 @ 0x27c │ │ │ │ + streq r9, [r0, #-3636]! @ 0xfffff1cc │ │ │ │ + strbteq r8, [r9], #636 @ 0x27c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 719ac <__cxa_atexit@plt+0x64aac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r9, [r9], #596 @ 0x254 │ │ │ │ + strbteq r8, [r9], #596 @ 0x254 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 71a10 <__cxa_atexit@plt+0x64b10> │ │ │ │ @@ -103103,33 +103103,33 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #36] @ 71a28 <__cxa_atexit@plt+0x64b28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, #8 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff444 │ │ │ │ - strbteq r9, [r9], #432 @ 0x1b0 │ │ │ │ - streq sl, [r0, #-3440]! @ 0xfffff290 │ │ │ │ - strbteq r9, [r9], #444 @ 0x1bc │ │ │ │ + strbteq r8, [r9], #432 @ 0x1b0 │ │ │ │ + streq r9, [r0, #-3448]! @ 0xfffff288 │ │ │ │ + strbteq r8, [r9], #444 @ 0x1bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 71a50 <__cxa_atexit@plt+0x64b50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r9, [r9], #404 @ 0x194 │ │ │ │ + strbteq r8, [r9], #404 @ 0x194 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 71ab4 <__cxa_atexit@plt+0x64bb4> │ │ │ │ @@ -103144,33 +103144,33 @@ │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r0, [r3, #8] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #36] @ 71acc <__cxa_atexit@plt+0x64bcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, #8 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff3f8 │ │ │ │ - strbteq r9, [r9], #248 @ 0xf8 │ │ │ │ - streq sl, [r0, #-3276]! @ 0xfffff334 │ │ │ │ - strbteq r9, [r9], #264 @ 0x108 │ │ │ │ + strbteq r8, [r9], #248 @ 0xf8 │ │ │ │ + streq r9, [r0, #-3284]! @ 0xfffff32c │ │ │ │ + strbteq r8, [r9], #264 @ 0x108 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 71af4 <__cxa_atexit@plt+0x64bf4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r9, [r9], #224 @ 0xe0 │ │ │ │ + strbteq r8, [r9], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 71b40 <__cxa_atexit@plt+0x64c40> │ │ │ │ @@ -103179,20 +103179,20 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r3, [r8, #4]! │ │ │ │ add lr, r8, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ add r5, r5, #16 │ │ │ │ - b a217f8 <__cxa_atexit@plt+0xa148f8> │ │ │ │ + b 1868ad0 <__cxa_atexit@plt+0x185bbd0> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - strbteq r9, [r9], #192 @ 0xc0 │ │ │ │ + strbteq r8, [r9], #192 @ 0xc0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 71bbc <__cxa_atexit@plt+0x64cbc> │ │ │ │ @@ -103210,28 +103210,28 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r1, r8, r9} │ │ │ │ ldr r3, [pc, #60] @ 71bec <__cxa_atexit@plt+0x64cec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, #8 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r6, r3 │ │ │ │ b 71bcc <__cxa_atexit@plt+0x64ccc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 71bdc <__cxa_atexit@plt+0x64cdc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [r9], #72 @ 0x48 │ │ │ │ + strbteq r8, [r9], #72 @ 0x48 │ │ │ │ @ instruction: 0xfffff140 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - strbteq r9, [r9], #20 │ │ │ │ - streq sl, [r0, #-3012]! @ 0xfffff43c │ │ │ │ + strbteq r8, [r9], #20 │ │ │ │ + streq r9, [r0, #-3020]! @ 0xfffff434 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71cbc <__cxa_atexit@plt+0x64dbc> │ │ │ │ ldr r7, [pc, #212] @ 71ce4 <__cxa_atexit@plt+0x64de4> │ │ │ │ @@ -103284,19 +103284,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbteq r8, [r9], #3972 @ 0xf84 │ │ │ │ - streq sl, [r0, #-3148]! @ 0xfffff3b4 │ │ │ │ - streq sl, [r0, #-3124]! @ 0xfffff3cc │ │ │ │ + strbteq r7, [r9], #3972 @ 0xf84 │ │ │ │ + streq r9, [r0, #-3156]! @ 0xfffff3ac │ │ │ │ + streq r9, [r0, #-3132]! @ 0xfffff3c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 71d90 <__cxa_atexit@plt+0x64e90> │ │ │ │ @@ -103330,93 +103330,93 @@ │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq sl, [r0, #-2920]! @ 0xfffff498 │ │ │ │ - streq sl, [r0, #-2896]! @ 0xfffff4b0 │ │ │ │ - strbteq r8, [r9], #3752 @ 0xea8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r9, [r0, #-2928]! @ 0xfffff490 │ │ │ │ + streq r9, [r0, #-2904]! @ 0xfffff4a8 │ │ │ │ + strbteq r7, [r9], #3752 @ 0xea8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 71dfc <__cxa_atexit@plt+0x64efc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 71df4 <__cxa_atexit@plt+0x64ef4> │ │ │ │ ldr r3, [pc, #44] @ 71e04 <__cxa_atexit@plt+0x64f04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 71e08 <__cxa_atexit@plt+0x64f08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 4004ac <__cxa_atexit@plt+0x3f35ac> │ │ │ │ + b 3fec34 <__cxa_atexit@plt+0x3f1d34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r9], #3700 @ 0xe74 │ │ │ │ - streq sl, [r0, #-2232]! @ 0xfffff748 │ │ │ │ - strbteq r8, [r9], #3688 @ 0xe68 │ │ │ │ + strbteq r7, [r9], #3700 @ 0xe74 │ │ │ │ + streq r9, [r0, #-2240]! @ 0xfffff740 │ │ │ │ + strbteq r7, [r9], #3688 @ 0xe68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 71e74 <__cxa_atexit@plt+0x64f74> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 71e6c <__cxa_atexit@plt+0x64f6c> │ │ │ │ ldr r3, [pc, #60] @ 71e7c <__cxa_atexit@plt+0x64f7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #56] @ 71e80 <__cxa_atexit@plt+0x64f80> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #52] @ 71e84 <__cxa_atexit@plt+0x64f84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #1 │ │ │ │ mov sl, #1 │ │ │ │ - b 4004b4 <__cxa_atexit@plt+0x3f35b4> │ │ │ │ + b 3fec3c <__cxa_atexit@plt+0x3f1d3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r8, [r9], #3608 @ 0xe18 │ │ │ │ - streq sl, [r0, #-2120]! @ 0xfffff7b8 │ │ │ │ - strbteq r8, [r9], #3552 @ 0xde0 │ │ │ │ + strbteq r7, [r9], #3608 @ 0xe18 │ │ │ │ + streq r9, [r0, #-2128]! @ 0xfffff7b0 │ │ │ │ + strbteq r7, [r9], #3552 @ 0xde0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 71eac <__cxa_atexit@plt+0x64fac> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4004bc <__cxa_atexit@plt+0x3f35bc> │ │ │ │ - strbteq r8, [r9], #3504 @ 0xdb0 │ │ │ │ - strbteq r8, [r9], #3576 @ 0xdf8 │ │ │ │ + b 3fec44 <__cxa_atexit@plt+0x3f1d44> │ │ │ │ + strbteq r7, [r9], #3504 @ 0xdb0 │ │ │ │ + strbteq r7, [r9], #3576 @ 0xdf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 71f48 <__cxa_atexit@plt+0x65048> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 71f34 <__cxa_atexit@plt+0x65034> │ │ │ │ ldr r7, [pc, #136] @ 71f6c <__cxa_atexit@plt+0x6506c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #132] @ 71f70 <__cxa_atexit@plt+0x65070> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -103446,20 +103446,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 71f78 <__cxa_atexit@plt+0x65078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - streq sl, [r0, #-1964]! @ 0xfffff854 │ │ │ │ - streq sl, [r0, #-2484]! @ 0xfffff64c │ │ │ │ - streq sl, [r0, #-2388]! @ 0xfffff6ac │ │ │ │ - streq sl, [r0, #-2456]! @ 0xfffff668 │ │ │ │ + streq r9, [r0, #-1972]! @ 0xfffff84c │ │ │ │ + streq r9, [r0, #-2492]! @ 0xfffff644 │ │ │ │ + streq r9, [r0, #-2396]! @ 0xfffff6a4 │ │ │ │ + streq r9, [r0, #-2464]! @ 0xfffff660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 71fb4 <__cxa_atexit@plt+0x650b4> │ │ │ │ @@ -103467,17 +103467,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq sl, [r0, #-2324]! @ 0xfffff6ec │ │ │ │ - strbteq r8, [r9], #3312 @ 0xcf0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r9, [r0, #-2332]! @ 0xfffff6e4 │ │ │ │ + strbteq r7, [r9], #3312 @ 0xcf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 7201c <__cxa_atexit@plt+0x6511c> │ │ │ │ addls r1, pc, r1 │ │ │ │ @@ -103492,17 +103492,17 @@ │ │ │ │ strls r7, [r5, #-12] │ │ │ │ ldrls r0, [pc, #24] @ 72028 <__cxa_atexit@plt+0x65128> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r8, [r9], #3280 @ 0xcd0 │ │ │ │ - streq sl, [r0, #-1700]! @ 0xfffff95c │ │ │ │ - strbteq r8, [r9], #3244 @ 0xcac │ │ │ │ + strbteq r7, [r9], #3280 @ 0xcd0 │ │ │ │ + streq r9, [r0, #-1708]! @ 0xfffff954 │ │ │ │ + strbteq r7, [r9], #3244 @ 0xcac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 72088 <__cxa_atexit@plt+0x65188> │ │ │ │ @@ -103520,26 +103520,26 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq sl, [r0, #-2156]! @ 0xfffff794 │ │ │ │ - streq sl, [r0, #-2148]! @ 0xfffff79c │ │ │ │ - strbteq r8, [r9], #3192 @ 0xc78 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r9, [r0, #-2164]! @ 0xfffff78c │ │ │ │ + streq r9, [r0, #-2156]! @ 0xfffff794 │ │ │ │ + strbteq r7, [r9], #3192 @ 0xc78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72114 <__cxa_atexit@plt+0x65214> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7210c <__cxa_atexit@plt+0x6520c> │ │ │ │ ldr r3, [pc, #76] @ 7211c <__cxa_atexit@plt+0x6521c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 72120 <__cxa_atexit@plt+0x65220> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 72124 <__cxa_atexit@plt+0x65224> │ │ │ │ @@ -103550,40 +103550,40 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #48] @ 7212c <__cxa_atexit@plt+0x6522c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r1, #1 │ │ │ │ - b 1552bd0 <__cxa_atexit@plt+0x1545cd0> │ │ │ │ + b 3fec4c <__cxa_atexit@plt+0x3f1d4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r8, [r9], #3060 @ 0xbf4 │ │ │ │ - strbteq r8, [r9], #3060 @ 0xbf4 │ │ │ │ - streq sl, [r0, #-1452]! @ 0xfffffa54 │ │ │ │ - streq sl, [r0, #-1992]! @ 0xfffff838 │ │ │ │ - strbteq r8, [r9], #3024 @ 0xbd0 │ │ │ │ + strbteq r7, [r9], #3060 @ 0xbf4 │ │ │ │ + strbteq r7, [r9], #3060 @ 0xbf4 │ │ │ │ + streq r9, [r0, #-1460]! @ 0xfffffa4c │ │ │ │ + streq r9, [r0, #-2000]! @ 0xfffff830 │ │ │ │ + strbteq r7, [r9], #3024 @ 0xbd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 72164 <__cxa_atexit@plt+0x65264> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 72168 <__cxa_atexit@plt+0x65268> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ uxtb sl, r7 │ │ │ │ mov r9, #2 │ │ │ │ - b 1548780 <__cxa_atexit@plt+0x153b880> │ │ │ │ + b 3fec54 <__cxa_atexit@plt+0x3f1d54> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq sl, [r0, #-1904]! @ 0xfffff890 │ │ │ │ - strbteq r8, [r9], #2948 @ 0xb84 │ │ │ │ + streq r9, [r0, #-1912]! @ 0xfffff888 │ │ │ │ + strbteq r7, [r9], #2948 @ 0xb84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 721c8 <__cxa_atexit@plt+0x652c8> │ │ │ │ add r2, pc, r2 │ │ │ │ strb r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -103594,41 +103594,41 @@ │ │ │ │ beq 721bc <__cxa_atexit@plt+0x652bc> │ │ │ │ ldr r3, [pc, #40] @ 721d0 <__cxa_atexit@plt+0x652d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 721d4 <__cxa_atexit@plt+0x652d4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - streq sl, [r0, #-1820]! @ 0xfffff8e4 │ │ │ │ + streq r9, [r0, #-1828]! @ 0xfffff8dc │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq r0, [fp], #2718 @ 0xa9e │ │ │ │ - strbteq r8, [r9], #2824 @ 0xb08 │ │ │ │ + ldreq r0, [fp], #1950 @ 0x79e │ │ │ │ + strbteq r7, [r9], #2824 @ 0xb08 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 72200 <__cxa_atexit@plt+0x65300> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 72204 <__cxa_atexit@plt+0x65304> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r0, [fp], #2650 @ 0xa5a │ │ │ │ - strbteq r8, [r9], #2776 @ 0xad8 │ │ │ │ + ldreq r0, [fp], #1882 @ 0x75a │ │ │ │ + strbteq r7, [r9], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 7222c <__cxa_atexit@plt+0x6532c> │ │ │ │ - strbteq r8, [r9], #2752 @ 0xac0 │ │ │ │ + strbteq r7, [r9], #2752 @ 0xac0 │ │ │ │ andeq r0, r0, r6, ror #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 72400 <__cxa_atexit@plt+0x65500> │ │ │ │ @@ -103745,47 +103745,47 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #104] @ 72470 <__cxa_atexit@plt+0x65570> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #64] @ 7246c <__cxa_atexit@plt+0x6556c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, ip │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - streq sl, [r0, #-1624]! @ 0xfffff9a8 │ │ │ │ - streq sl, [r0, #-1604]! @ 0xfffff9bc │ │ │ │ - streq sl, [r0, #-1596]! @ 0xfffff9c4 │ │ │ │ - streq sl, [r0, #-1148]! @ 0xfffffb84 │ │ │ │ - streq sl, [r0, #-1564]! @ 0xfffff9e4 │ │ │ │ + streq r9, [r0, #-1632]! @ 0xfffff9a0 │ │ │ │ + streq r9, [r0, #-1612]! @ 0xfffff9b4 │ │ │ │ + streq r9, [r0, #-1604]! @ 0xfffff9bc │ │ │ │ + streq r9, [r0, #-1156]! @ 0xfffffb7c │ │ │ │ + streq r9, [r0, #-1572]! @ 0xfffff9dc │ │ │ │ muleq r0, r4, r2 │ │ │ │ - streq sl, [r0, #-1476]! @ 0xfffffa3c │ │ │ │ - streq sl, [r0, #-1196]! @ 0xfffffb54 │ │ │ │ + streq r9, [r0, #-1484]! @ 0xfffffa34 │ │ │ │ + streq r9, [r0, #-1204]! @ 0xfffffb4c │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - strbteq r8, [r9], #2308 @ 0x904 │ │ │ │ - streq sl, [r0, #-728]! @ 0xfffffd28 │ │ │ │ - strbteq r8, [r9], #2276 @ 0x8e4 │ │ │ │ - streq sl, [r0, #-904]! @ 0xfffffc78 │ │ │ │ - streq sl, [r0, #-1420]! @ 0xfffffa74 │ │ │ │ - streq sl, [r0, #-1412]! @ 0xfffffa7c │ │ │ │ - streq sl, [r0, #-1404]! @ 0xfffffa84 │ │ │ │ - strbteq r8, [r9], #2112 @ 0x840 │ │ │ │ + strbteq r7, [r9], #2308 @ 0x904 │ │ │ │ + streq r9, [r0, #-736]! @ 0xfffffd20 │ │ │ │ + strbteq r7, [r9], #2276 @ 0x8e4 │ │ │ │ + streq r9, [r0, #-912]! @ 0xfffffc70 │ │ │ │ + streq r9, [r0, #-1428]! @ 0xfffffa6c │ │ │ │ + streq r9, [r0, #-1420]! @ 0xfffffa74 │ │ │ │ + streq r9, [r0, #-1412]! @ 0xfffffa7c │ │ │ │ + strbteq r7, [r9], #2112 @ 0x840 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #204] @ 72574 <__cxa_atexit@plt+0x65674> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -103832,23 +103832,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 7257c <__cxa_atexit@plt+0x6567c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - streq sl, [r0, #-1052]! @ 0xfffffbe4 │ │ │ │ - streq sl, [r0, #-880]! @ 0xfffffc90 │ │ │ │ - streq sl, [r0, #-1028]! @ 0xfffffbfc │ │ │ │ - streq sl, [r0, #-564]! @ 0xfffffdcc │ │ │ │ - streq sl, [r0, #-1000]! @ 0xfffffc18 │ │ │ │ - streq sl, [r0, #-440]! @ 0xfffffe48 │ │ │ │ - streq sl, [r0, #-956]! @ 0xfffffc44 │ │ │ │ + streq r9, [r0, #-1060]! @ 0xfffffbdc │ │ │ │ + streq r9, [r0, #-888]! @ 0xfffffc88 │ │ │ │ + streq r9, [r0, #-1036]! @ 0xfffffbf4 │ │ │ │ + streq r9, [r0, #-572]! @ 0xfffffdc4 │ │ │ │ + streq r9, [r0, #-1008]! @ 0xfffffc10 │ │ │ │ + streq r9, [r0, #-448]! @ 0xfffffe40 │ │ │ │ + streq r9, [r0, #-964]! @ 0xfffffc3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 72624 <__cxa_atexit@plt+0x65724> │ │ │ │ @@ -103879,21 +103879,21 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq sl, [r0, #-808]! @ 0xfffffcd8 │ │ │ │ - streq sl, [r0, #-352]! @ 0xfffffea0 │ │ │ │ - streq sl, [r0, #-788]! @ 0xfffffcec │ │ │ │ - streq sl, [r0, #-228]! @ 0xffffff1c │ │ │ │ - streq sl, [r0, #-744]! @ 0xfffffd18 │ │ │ │ - strbteq r8, [r9], #1648 @ 0x670 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r9, [r0, #-816]! @ 0xfffffcd0 │ │ │ │ + streq r9, [r0, #-360]! @ 0xfffffe98 │ │ │ │ + streq r9, [r0, #-796]! @ 0xfffffce4 │ │ │ │ + streq r9, [r0, #-236]! @ 0xffffff14 │ │ │ │ + streq r9, [r0, #-752]! @ 0xfffffd10 │ │ │ │ + strbteq r7, [r9], #1648 @ 0x670 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 7269c <__cxa_atexit@plt+0x6579c> │ │ │ │ addls r1, pc, r1 │ │ │ │ @@ -103908,17 +103908,17 @@ │ │ │ │ strls r7, [r5, #-12] │ │ │ │ ldrls r0, [pc, #24] @ 726a8 <__cxa_atexit@plt+0x657a8> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r8, [r9], #1616 @ 0x650 │ │ │ │ - streq sl, [r0, #-36]! @ 0xffffffdc │ │ │ │ - strbteq r8, [r9], #1580 @ 0x62c │ │ │ │ + strbteq r7, [r9], #1616 @ 0x650 │ │ │ │ + streq r9, [r0, #-44]! @ 0xffffffd4 │ │ │ │ + strbteq r7, [r9], #1580 @ 0x62c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 72708 <__cxa_atexit@plt+0x65808> │ │ │ │ @@ -103936,26 +103936,26 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq sl, [r0, #-492]! @ 0xfffffe14 │ │ │ │ - streq sl, [r0, #-484]! @ 0xfffffe1c │ │ │ │ - strbteq r8, [r9], #1576 @ 0x628 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r9, [r0, #-500]! @ 0xfffffe0c │ │ │ │ + streq r9, [r0, #-492]! @ 0xfffffe14 │ │ │ │ + strbteq r7, [r9], #1576 @ 0x628 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72794 <__cxa_atexit@plt+0x65894> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7278c <__cxa_atexit@plt+0x6588c> │ │ │ │ ldr r3, [pc, #76] @ 7279c <__cxa_atexit@plt+0x6589c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 727a0 <__cxa_atexit@plt+0x658a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 727a4 <__cxa_atexit@plt+0x658a4> │ │ │ │ @@ -103966,25 +103966,25 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #48] @ 727ac <__cxa_atexit@plt+0x658ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r1, #1 │ │ │ │ - b 1552bd0 <__cxa_atexit@plt+0x1545cd0> │ │ │ │ + b 3fec4c <__cxa_atexit@plt+0x3f1d4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r8, [r9], #1396 @ 0x574 │ │ │ │ - strbteq r8, [r9], #1396 @ 0x574 │ │ │ │ - streq r9, [r0, #-3884]! @ 0xfffff0d4 │ │ │ │ - streq sl, [r0, #-328]! @ 0xfffffeb8 │ │ │ │ - strbteq r8, [r9], #1412 @ 0x584 │ │ │ │ + strbteq r7, [r9], #1396 @ 0x574 │ │ │ │ + strbteq r7, [r9], #1396 @ 0x574 │ │ │ │ + streq r8, [r0, #-3892]! @ 0xfffff0cc │ │ │ │ + streq r9, [r0, #-336]! @ 0xfffffeb0 │ │ │ │ + strbteq r7, [r9], #1412 @ 0x584 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 727f4 <__cxa_atexit@plt+0x658f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 727f8 <__cxa_atexit@plt+0x658f8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ @@ -103992,34 +103992,34 @@ │ │ │ │ uxtb r3, r7 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #24] @ 727fc <__cxa_atexit@plt+0x658fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r2, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 154beb4 <__cxa_atexit@plt+0x153efb4> │ │ │ │ + b 3fec64 <__cxa_atexit@plt+0x3f1d64> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r8, [r9], #1244 @ 0x4dc │ │ │ │ - streq sl, [r0, #-224]! @ 0xffffff20 │ │ │ │ - strbteq r8, [r9], #1280 @ 0x500 │ │ │ │ + strbteq r7, [r9], #1244 @ 0x4dc │ │ │ │ + streq r9, [r0, #-232]! @ 0xffffff18 │ │ │ │ + strbteq r7, [r9], #1280 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 72834 <__cxa_atexit@plt+0x65934> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 72838 <__cxa_atexit@plt+0x65938> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ uxtb sl, r7 │ │ │ │ mov r9, #2 │ │ │ │ - b 1548780 <__cxa_atexit@plt+0x153b880> │ │ │ │ + b 3fec54 <__cxa_atexit@plt+0x3f1d54> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq sl, [r0, #-160]! @ 0xffffff60 │ │ │ │ - strbteq r8, [r9], #1204 @ 0x4b4 │ │ │ │ + streq r9, [r0, #-168]! @ 0xffffff58 │ │ │ │ + strbteq r7, [r9], #1204 @ 0x4b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 72898 <__cxa_atexit@plt+0x65998> │ │ │ │ add r2, pc, r2 │ │ │ │ strb r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -104030,41 +104030,41 @@ │ │ │ │ beq 7288c <__cxa_atexit@plt+0x6598c> │ │ │ │ ldr r3, [pc, #40] @ 728a0 <__cxa_atexit@plt+0x659a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 728a4 <__cxa_atexit@plt+0x659a4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - streq sl, [r0, #-76]! @ 0xffffffb4 │ │ │ │ + streq r9, [r0, #-84]! @ 0xffffffac │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq r0, [fp], #950 @ 0x3b6 │ │ │ │ - strbteq r8, [r9], #1080 @ 0x438 │ │ │ │ + ldreq r0, [fp], #182 @ 0xb6 │ │ │ │ + strbteq r7, [r9], #1080 @ 0x438 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 728d0 <__cxa_atexit@plt+0x659d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 728d4 <__cxa_atexit@plt+0x659d4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r0, [fp], #882 @ 0x372 │ │ │ │ - strbteq r8, [r9], #1032 @ 0x408 │ │ │ │ + ldreq r0, [fp], #114 @ 0x72 │ │ │ │ + strbteq r7, [r9], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 728fc <__cxa_atexit@plt+0x659fc> │ │ │ │ - strbteq r8, [r9], #1008 @ 0x3f0 │ │ │ │ + strbteq r7, [r9], #1008 @ 0x3f0 │ │ │ │ andeq r0, r0, r6, ror #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 72ad0 <__cxa_atexit@plt+0x65bd0> │ │ │ │ @@ -104181,47 +104181,47 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #104] @ 72b40 <__cxa_atexit@plt+0x65c40> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #64] @ 72b3c <__cxa_atexit@plt+0x65c3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, ip │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - streq r9, [r0, #-3976]! @ 0xfffff078 │ │ │ │ - streq r9, [r0, #-3956]! @ 0xfffff08c │ │ │ │ - streq r9, [r0, #-3948]! @ 0xfffff094 │ │ │ │ - streq r9, [r0, #-3500]! @ 0xfffff254 │ │ │ │ - streq r9, [r0, #-3916]! @ 0xfffff0b4 │ │ │ │ + streq r8, [r0, #-3984]! @ 0xfffff070 │ │ │ │ + streq r8, [r0, #-3964]! @ 0xfffff084 │ │ │ │ + streq r8, [r0, #-3956]! @ 0xfffff08c │ │ │ │ + streq r8, [r0, #-3508]! @ 0xfffff24c │ │ │ │ + streq r8, [r0, #-3924]! @ 0xfffff0ac │ │ │ │ muleq r0, r4, r2 │ │ │ │ - streq r9, [r0, #-3828]! @ 0xfffff10c │ │ │ │ - streq r9, [r0, #-3548]! @ 0xfffff224 │ │ │ │ + streq r8, [r0, #-3836]! @ 0xfffff104 │ │ │ │ + streq r8, [r0, #-3556]! @ 0xfffff21c │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - strbteq r8, [r9], #564 @ 0x234 │ │ │ │ - streq r9, [r0, #-3080]! @ 0xfffff3f8 │ │ │ │ - strbteq r8, [r9], #532 @ 0x214 │ │ │ │ - streq r9, [r0, #-3256]! @ 0xfffff348 │ │ │ │ - streq r9, [r0, #-3772]! @ 0xfffff144 │ │ │ │ - streq r9, [r0, #-3764]! @ 0xfffff14c │ │ │ │ - streq r9, [r0, #-3756]! @ 0xfffff154 │ │ │ │ - strbteq r8, [r9], #368 @ 0x170 │ │ │ │ + strbteq r7, [r9], #564 @ 0x234 │ │ │ │ + streq r8, [r0, #-3088]! @ 0xfffff3f0 │ │ │ │ + strbteq r7, [r9], #532 @ 0x214 │ │ │ │ + streq r8, [r0, #-3264]! @ 0xfffff340 │ │ │ │ + streq r8, [r0, #-3780]! @ 0xfffff13c │ │ │ │ + streq r8, [r0, #-3772]! @ 0xfffff144 │ │ │ │ + streq r8, [r0, #-3764]! @ 0xfffff14c │ │ │ │ + strbteq r7, [r9], #368 @ 0x170 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #204] @ 72c44 <__cxa_atexit@plt+0x65d44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -104268,23 +104268,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 72c4c <__cxa_atexit@plt+0x65d4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - streq r9, [r0, #-3404]! @ 0xfffff2b4 │ │ │ │ - streq r9, [r0, #-3232]! @ 0xfffff360 │ │ │ │ - streq r9, [r0, #-3380]! @ 0xfffff2cc │ │ │ │ - streq r9, [r0, #-2916]! @ 0xfffff49c │ │ │ │ - streq r9, [r0, #-3352]! @ 0xfffff2e8 │ │ │ │ - streq r9, [r0, #-2792]! @ 0xfffff518 │ │ │ │ - streq r9, [r0, #-3308]! @ 0xfffff314 │ │ │ │ + streq r8, [r0, #-3412]! @ 0xfffff2ac │ │ │ │ + streq r8, [r0, #-3240]! @ 0xfffff358 │ │ │ │ + streq r8, [r0, #-3388]! @ 0xfffff2c4 │ │ │ │ + streq r8, [r0, #-2924]! @ 0xfffff494 │ │ │ │ + streq r8, [r0, #-3360]! @ 0xfffff2e0 │ │ │ │ + streq r8, [r0, #-2800]! @ 0xfffff510 │ │ │ │ + streq r8, [r0, #-3316]! @ 0xfffff30c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 72cf4 <__cxa_atexit@plt+0x65df4> │ │ │ │ @@ -104315,46 +104315,46 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r9, [r0, #-3160]! @ 0xfffff3a8 │ │ │ │ - streq r9, [r0, #-2704]! @ 0xfffff570 │ │ │ │ - streq r9, [r0, #-3140]! @ 0xfffff3bc │ │ │ │ - streq r9, [r0, #-2580]! @ 0xfffff5ec │ │ │ │ - streq r9, [r0, #-3096]! @ 0xfffff3e8 │ │ │ │ - strbteq r7, [r9], #3896 @ 0xf38 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r8, [r0, #-3168]! @ 0xfffff3a0 │ │ │ │ + streq r8, [r0, #-2712]! @ 0xfffff568 │ │ │ │ + streq r8, [r0, #-3148]! @ 0xfffff3b4 │ │ │ │ + streq r8, [r0, #-2588]! @ 0xfffff5e4 │ │ │ │ + streq r8, [r0, #-3104]! @ 0xfffff3e0 │ │ │ │ + strbteq r6, [r9], #3896 @ 0xf38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 72d6c <__cxa_atexit@plt+0x65e6c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 72d64 <__cxa_atexit@plt+0x65e64> │ │ │ │ ldr r3, [pc, #44] @ 72d74 <__cxa_atexit@plt+0x65e74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 72d78 <__cxa_atexit@plt+0x65e78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 4004ac <__cxa_atexit@plt+0x3f35ac> │ │ │ │ + b 3fec34 <__cxa_atexit@plt+0x3f1d34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [r9], #3928 @ 0xf58 │ │ │ │ - streq r9, [r0, #-2376]! @ 0xfffff6b8 │ │ │ │ + strbteq r6, [r9], #3928 @ 0xf58 │ │ │ │ + streq r8, [r0, #-2384]! @ 0xfffff6b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72e60 <__cxa_atexit@plt+0x65f60> │ │ │ │ ldr r2, [pc, #228] @ 72e80 <__cxa_atexit@plt+0x65f80> │ │ │ │ @@ -104411,17 +104411,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - streq r9, [r0, #-2792]! @ 0xfffff518 │ │ │ │ + streq r8, [r0, #-2800]! @ 0xfffff510 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 72f18 <__cxa_atexit@plt+0x66018> │ │ │ │ @@ -104452,17 +104452,17 @@ │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r9, [r0, #-2576]! @ 0xfffff5f0 │ │ │ │ - strbteq r7, [r9], #3692 @ 0xe6c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r8, [r0, #-2584]! @ 0xfffff5e8 │ │ │ │ + strbteq r6, [r9], #3692 @ 0xe6c │ │ │ │ andeq r0, r4, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72fcc <__cxa_atexit@plt+0x660cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -104494,27 +104494,27 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ sub r8, r6, #3 │ │ │ │ add r9, r0, #2 │ │ │ │ ldm sp, {r5, fp} │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r9, [r0, #-1856]! @ 0xfffff8c0 │ │ │ │ + streq r8, [r0, #-1864]! @ 0xfffff8b8 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - strbteq r7, [r9], #3556 @ 0xde4 │ │ │ │ + strbteq r6, [r9], #3556 @ 0xde4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r7, [r9], #3292 @ 0xcdc │ │ │ │ + strbteq r6, [r9], #3292 @ 0xcdc │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r9, r3 │ │ │ │ bcc 7314c <__cxa_atexit@plt+0x6624c> │ │ │ │ stmib sp, {r4, fp} │ │ │ │ @@ -104594,35 +104594,35 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 7318c <__cxa_atexit@plt+0x6628c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r9, [r0, #-2224]! @ 0xfffff750 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r8, [r0, #-2232]! @ 0xfffff748 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - streq r9, [r0, #-2136]! @ 0xfffff7a8 │ │ │ │ + streq r8, [r0, #-2144]! @ 0xfffff7a0 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - streq r9, [r0, #-1896]! @ 0xfffff898 │ │ │ │ - strbteq r7, [r9], #3068 @ 0xbfc │ │ │ │ - streq r9, [r0, #-2040]! @ 0xfffff808 │ │ │ │ - streq r9, [r0, #-2032]! @ 0xfffff810 │ │ │ │ - streq r9, [r0, #-1524]! @ 0xfffffa0c │ │ │ │ - streq r9, [r0, #-2040]! @ 0xfffff808 │ │ │ │ - streq r9, [r0, #-1584]! @ 0xfffff9d0 │ │ │ │ - strbteq r7, [r9], #2860 @ 0xb2c │ │ │ │ + streq r8, [r0, #-1904]! @ 0xfffff890 │ │ │ │ + strbteq r6, [r9], #3068 @ 0xbfc │ │ │ │ + streq r8, [r0, #-2048]! @ 0xfffff800 │ │ │ │ + streq r8, [r0, #-2040]! @ 0xfffff808 │ │ │ │ + streq r8, [r0, #-1532]! @ 0xfffffa04 │ │ │ │ + streq r8, [r0, #-2048]! @ 0xfffff800 │ │ │ │ + streq r8, [r0, #-1592]! @ 0xfffff9c8 │ │ │ │ + strbteq r6, [r9], #2860 @ 0xb2c │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #236] @ 732a8 <__cxa_atexit@plt+0x663a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #224] @ 732ac <__cxa_atexit@plt+0x663ac> │ │ │ │ @@ -104677,24 +104677,24 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 732b0 <__cxa_atexit@plt+0x663b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - streq r9, [r0, #-1804]! @ 0xfffff8f4 │ │ │ │ - streq r9, [r0, #-1592]! @ 0xfffff9c8 │ │ │ │ - strbteq r7, [r9], #2748 @ 0xabc │ │ │ │ - streq r9, [r0, #-1720]! @ 0xfffff948 │ │ │ │ - streq r9, [r0, #-1760]! @ 0xfffff920 │ │ │ │ - streq r9, [r0, #-1300]! @ 0xfffffaec │ │ │ │ - streq r9, [r0, #-1184]! @ 0xfffffb60 │ │ │ │ - streq r9, [r0, #-1640]! @ 0xfffff998 │ │ │ │ + streq r8, [r0, #-1812]! @ 0xfffff8ec │ │ │ │ + streq r8, [r0, #-1600]! @ 0xfffff9c0 │ │ │ │ + strbteq r6, [r9], #2748 @ 0xabc │ │ │ │ + streq r8, [r0, #-1728]! @ 0xfffff940 │ │ │ │ + streq r8, [r0, #-1768]! @ 0xfffff918 │ │ │ │ + streq r8, [r0, #-1308]! @ 0xfffffae4 │ │ │ │ + streq r8, [r0, #-1192]! @ 0xfffffb58 │ │ │ │ + streq r8, [r0, #-1648]! @ 0xfffff990 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -104738,91 +104738,91 @@ │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ mov r4, ip │ │ │ │ ldmib sp, {r0, fp} │ │ │ │ bx r0 │ │ │ │ mov r4, #48 @ 0x30 │ │ │ │ str r4, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r7, [r9], #2484 @ 0x9b4 │ │ │ │ - streq r9, [r0, #-1456]! @ 0xfffffa50 │ │ │ │ - streq r9, [r0, #-1492]! @ 0xfffffa2c │ │ │ │ - streq r9, [r0, #-1036]! @ 0xfffffbf4 │ │ │ │ - streq r9, [r0, #-920]! @ 0xfffffc68 │ │ │ │ - streq r9, [r0, #-1376]! @ 0xfffffaa0 │ │ │ │ - strbteq r7, [r9], #2560 @ 0xa00 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r6, [r9], #2484 @ 0x9b4 │ │ │ │ + streq r8, [r0, #-1464]! @ 0xfffffa48 │ │ │ │ + streq r8, [r0, #-1500]! @ 0xfffffa24 │ │ │ │ + streq r8, [r0, #-1044]! @ 0xfffffbec │ │ │ │ + streq r8, [r0, #-928]! @ 0xfffffc60 │ │ │ │ + streq r8, [r0, #-1384]! @ 0xfffffa98 │ │ │ │ + strbteq r6, [r9], #2560 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73418 <__cxa_atexit@plt+0x66518> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 73410 <__cxa_atexit@plt+0x66510> │ │ │ │ ldr r3, [pc, #56] @ 73420 <__cxa_atexit@plt+0x66520> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #52] @ 73424 <__cxa_atexit@plt+0x66524> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #44] @ 73428 <__cxa_atexit@plt+0x66528> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r9, #1 │ │ │ │ mov sl, #1 │ │ │ │ - b 4004b4 <__cxa_atexit@plt+0x3f35b4> │ │ │ │ + b 3fec3c <__cxa_atexit@plt+0x3f1d3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r7, [r9], #2460 @ 0x99c │ │ │ │ - streq r9, [r0, #-668]! @ 0xfffffd64 │ │ │ │ - strbteq r7, [r9], #2424 @ 0x978 │ │ │ │ + strbteq r6, [r9], #2460 @ 0x99c │ │ │ │ + streq r8, [r0, #-676]! @ 0xfffffd5c │ │ │ │ + strbteq r6, [r9], #2424 @ 0x978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 73458 <__cxa_atexit@plt+0x66558> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 7345c <__cxa_atexit@plt+0x6655c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4004bc <__cxa_atexit@plt+0x3f35bc> │ │ │ │ + b 3fec44 <__cxa_atexit@plt+0x3f1d44> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r7, [r9], #2136 @ 0x858 │ │ │ │ - strbteq r7, [r9], #2356 @ 0x934 │ │ │ │ + strbteq r6, [r9], #2136 @ 0x858 │ │ │ │ + strbteq r6, [r9], #2356 @ 0x934 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 73488 <__cxa_atexit@plt+0x66588> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 7348c <__cxa_atexit@plt+0x6658c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq pc, [sl], #1960 @ 0x7a8 │ │ │ │ - strbteq r7, [r9], #2308 @ 0x904 │ │ │ │ + ldreq pc, [sl], #1192 @ 0x4a8 │ │ │ │ + strbteq r6, [r9], #2308 @ 0x904 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 734c0 <__cxa_atexit@plt+0x665c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #24] @ 734c4 <__cxa_atexit@plt+0x665c4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq pc, [sl], #1914 @ 0x77a │ │ │ │ - strbteq r7, [r9], #2252 @ 0x8cc │ │ │ │ + ldreq pc, [sl], #1146 @ 0x47a │ │ │ │ + strbteq r6, [r9], #2252 @ 0x8cc │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -104853,19 +104853,19 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 73570 <__cxa_atexit@plt+0x66670> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ - streq r9, [r0, #-464]! @ 0xfffffe30 │ │ │ │ + streq r8, [r0, #-472]! @ 0xfffffe28 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq r7, [r9], #2080 @ 0x820 │ │ │ │ + strbteq r6, [r9], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 735f4 <__cxa_atexit@plt+0x666f4> │ │ │ │ @@ -104894,19 +104894,19 @@ │ │ │ │ add r5, r5, #32 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 73614 <__cxa_atexit@plt+0x66714> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ - streq r9, [r0, #-300]! @ 0xfffffed4 │ │ │ │ + streq r8, [r0, #-308]! @ 0xfffffecc │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - strbteq r7, [r9], #1692 @ 0x69c │ │ │ │ + strbteq r6, [r9], #1692 @ 0x69c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 73670 <__cxa_atexit@plt+0x66770> │ │ │ │ addls r1, pc, r1 │ │ │ │ @@ -104921,17 +104921,17 @@ │ │ │ │ strls r7, [r5, #-12] │ │ │ │ ldrls r0, [pc, #24] @ 7367c <__cxa_atexit@plt+0x6677c> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r7, [r9], #1660 @ 0x67c │ │ │ │ - streq r9, [r0, #-80]! @ 0xffffffb0 │ │ │ │ - strbteq r7, [r9], #1624 @ 0x658 │ │ │ │ + strbteq r6, [r9], #1660 @ 0x67c │ │ │ │ + streq r8, [r0, #-88]! @ 0xffffffa8 │ │ │ │ + strbteq r6, [r9], #1624 @ 0x658 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 736dc <__cxa_atexit@plt+0x667dc> │ │ │ │ @@ -104949,26 +104949,26 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r9, [r0, #-536]! @ 0xfffffde8 │ │ │ │ - streq r9, [r0, #-528]! @ 0xfffffdf0 │ │ │ │ - strbteq r7, [r9], #1572 @ 0x624 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r8, [r0, #-544]! @ 0xfffffde0 │ │ │ │ + streq r8, [r0, #-536]! @ 0xfffffde8 │ │ │ │ + strbteq r6, [r9], #1572 @ 0x624 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73768 <__cxa_atexit@plt+0x66868> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 73760 <__cxa_atexit@plt+0x66860> │ │ │ │ ldr r3, [pc, #76] @ 73770 <__cxa_atexit@plt+0x66870> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 73774 <__cxa_atexit@plt+0x66874> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 73778 <__cxa_atexit@plt+0x66878> │ │ │ │ @@ -104979,40 +104979,40 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #48] @ 73780 <__cxa_atexit@plt+0x66880> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r1, #1 │ │ │ │ - b 1552bd0 <__cxa_atexit@plt+0x1545cd0> │ │ │ │ + b 3fec4c <__cxa_atexit@plt+0x3f1d4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r7, [r9], #1716 @ 0x6b4 │ │ │ │ - strbteq r7, [r9], #1716 @ 0x6b4 │ │ │ │ - streq r8, [r0, #-3928]! @ 0xfffff0a8 │ │ │ │ - streq r9, [r0, #-372]! @ 0xfffffe8c │ │ │ │ - strbteq r7, [r9], #1404 @ 0x57c │ │ │ │ + strbteq r6, [r9], #1716 @ 0x6b4 │ │ │ │ + strbteq r6, [r9], #1716 @ 0x6b4 │ │ │ │ + streq r7, [r0, #-3936]! @ 0xfffff0a0 │ │ │ │ + streq r8, [r0, #-380]! @ 0xfffffe84 │ │ │ │ + strbteq r6, [r9], #1404 @ 0x57c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 737b8 <__cxa_atexit@plt+0x668b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 737bc <__cxa_atexit@plt+0x668bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ uxtb sl, r7 │ │ │ │ mov r9, #2 │ │ │ │ - b 1548780 <__cxa_atexit@plt+0x153b880> │ │ │ │ + b 3fec54 <__cxa_atexit@plt+0x3f1d54> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq r9, [r0, #-284]! @ 0xfffffee4 │ │ │ │ - strbteq r7, [r9], #1328 @ 0x530 │ │ │ │ + streq r8, [r0, #-292]! @ 0xfffffedc │ │ │ │ + strbteq r6, [r9], #1328 @ 0x530 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 7381c <__cxa_atexit@plt+0x6691c> │ │ │ │ add r2, pc, r2 │ │ │ │ strb r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -105023,41 +105023,41 @@ │ │ │ │ beq 73810 <__cxa_atexit@plt+0x66910> │ │ │ │ ldr r3, [pc, #40] @ 73824 <__cxa_atexit@plt+0x66924> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 73828 <__cxa_atexit@plt+0x66928> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - streq r9, [r0, #-200]! @ 0xffffff38 │ │ │ │ + streq r8, [r0, #-208]! @ 0xffffff30 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq pc, [sl], #1038 @ 0x40e │ │ │ │ - strbteq r7, [r9], #1204 @ 0x4b4 │ │ │ │ + ldreq pc, [sl], #270 @ 0x10e │ │ │ │ + strbteq r6, [r9], #1204 @ 0x4b4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 73854 <__cxa_atexit@plt+0x66954> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 73858 <__cxa_atexit@plt+0x66958> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq pc, [sl], #970 @ 0x3ca │ │ │ │ - strbteq r7, [r9], #1156 @ 0x484 │ │ │ │ + ldreq pc, [sl], #202 @ 0xca │ │ │ │ + strbteq r6, [r9], #1156 @ 0x484 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 73880 <__cxa_atexit@plt+0x66980> │ │ │ │ - strbteq r7, [r9], #1132 @ 0x46c │ │ │ │ + strbteq r6, [r9], #1132 @ 0x46c │ │ │ │ andeq r0, r0, r6, ror #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 73a54 <__cxa_atexit@plt+0x66b54> │ │ │ │ @@ -105174,47 +105174,47 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #104] @ 73ac4 <__cxa_atexit@plt+0x66bc4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #64] @ 73ac0 <__cxa_atexit@plt+0x66bc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, ip │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - streq r9, [r0, #-4]! │ │ │ │ - streq r8, [r0, #-4080]! @ 0xfffff010 │ │ │ │ - streq r8, [r0, #-4072]! @ 0xfffff018 │ │ │ │ - streq r8, [r0, #-3624]! @ 0xfffff1d8 │ │ │ │ - streq r8, [r0, #-4040]! @ 0xfffff038 │ │ │ │ + streq r8, [r0, #-12]! │ │ │ │ + streq r7, [r0, #-4088]! @ 0xfffff008 │ │ │ │ + streq r7, [r0, #-4080]! @ 0xfffff010 │ │ │ │ + streq r7, [r0, #-3632]! @ 0xfffff1d0 │ │ │ │ + streq r7, [r0, #-4048]! @ 0xfffff030 │ │ │ │ muleq r0, r4, r2 │ │ │ │ - streq r8, [r0, #-3952]! @ 0xfffff090 │ │ │ │ - streq r8, [r0, #-3672]! @ 0xfffff1a8 │ │ │ │ + streq r7, [r0, #-3960]! @ 0xfffff088 │ │ │ │ + streq r7, [r0, #-3680]! @ 0xfffff1a0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - strbteq r7, [r9], #688 @ 0x2b0 │ │ │ │ - streq r8, [r0, #-3204]! @ 0xfffff37c │ │ │ │ - strbteq r7, [r9], #656 @ 0x290 │ │ │ │ - streq r8, [r0, #-3380]! @ 0xfffff2cc │ │ │ │ - streq r8, [r0, #-3896]! @ 0xfffff0c8 │ │ │ │ - streq r8, [r0, #-3888]! @ 0xfffff0d0 │ │ │ │ - streq r8, [r0, #-3880]! @ 0xfffff0d8 │ │ │ │ - strbteq r7, [r9], #492 @ 0x1ec │ │ │ │ + strbteq r6, [r9], #688 @ 0x2b0 │ │ │ │ + streq r7, [r0, #-3212]! @ 0xfffff374 │ │ │ │ + strbteq r6, [r9], #656 @ 0x290 │ │ │ │ + streq r7, [r0, #-3388]! @ 0xfffff2c4 │ │ │ │ + streq r7, [r0, #-3904]! @ 0xfffff0c0 │ │ │ │ + streq r7, [r0, #-3896]! @ 0xfffff0c8 │ │ │ │ + streq r7, [r0, #-3888]! @ 0xfffff0d0 │ │ │ │ + strbteq r6, [r9], #492 @ 0x1ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #204] @ 73bc8 <__cxa_atexit@plt+0x66cc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -105261,23 +105261,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 73bd0 <__cxa_atexit@plt+0x66cd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - streq r8, [r0, #-3528]! @ 0xfffff238 │ │ │ │ - streq r8, [r0, #-3356]! @ 0xfffff2e4 │ │ │ │ - streq r8, [r0, #-3504]! @ 0xfffff250 │ │ │ │ - streq r8, [r0, #-3040]! @ 0xfffff420 │ │ │ │ - streq r8, [r0, #-3476]! @ 0xfffff26c │ │ │ │ - streq r8, [r0, #-2916]! @ 0xfffff49c │ │ │ │ - streq r8, [r0, #-3432]! @ 0xfffff298 │ │ │ │ + streq r7, [r0, #-3536]! @ 0xfffff230 │ │ │ │ + streq r7, [r0, #-3364]! @ 0xfffff2dc │ │ │ │ + streq r7, [r0, #-3512]! @ 0xfffff248 │ │ │ │ + streq r7, [r0, #-3048]! @ 0xfffff418 │ │ │ │ + streq r7, [r0, #-3484]! @ 0xfffff264 │ │ │ │ + streq r7, [r0, #-2924]! @ 0xfffff494 │ │ │ │ + streq r7, [r0, #-3440]! @ 0xfffff290 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 73c78 <__cxa_atexit@plt+0x66d78> │ │ │ │ @@ -105308,21 +105308,21 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r8, [r0, #-3284]! @ 0xfffff32c │ │ │ │ - streq r8, [r0, #-2828]! @ 0xfffff4f4 │ │ │ │ - streq r8, [r0, #-3264]! @ 0xfffff340 │ │ │ │ - streq r8, [r0, #-2704]! @ 0xfffff570 │ │ │ │ - streq r8, [r0, #-3220]! @ 0xfffff36c │ │ │ │ - strbteq r7, [r9], #28 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r7, [r0, #-3292]! @ 0xfffff324 │ │ │ │ + streq r7, [r0, #-2836]! @ 0xfffff4ec │ │ │ │ + streq r7, [r0, #-3272]! @ 0xfffff338 │ │ │ │ + streq r7, [r0, #-2712]! @ 0xfffff568 │ │ │ │ + streq r7, [r0, #-3228]! @ 0xfffff364 │ │ │ │ + strbteq r6, [r9], #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 73cf0 <__cxa_atexit@plt+0x66df0> │ │ │ │ addls r1, pc, r1 │ │ │ │ @@ -105337,17 +105337,17 @@ │ │ │ │ strls r7, [r5, #-12] │ │ │ │ ldrls r0, [pc, #24] @ 73cfc <__cxa_atexit@plt+0x66dfc> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r6, [r9], #4092 @ 0xffc │ │ │ │ - streq r8, [r0, #-2512]! @ 0xfffff630 │ │ │ │ - strbteq r6, [r9], #4056 @ 0xfd8 │ │ │ │ + strbteq r5, [r9], #4092 @ 0xffc │ │ │ │ + streq r7, [r0, #-2520]! @ 0xfffff628 │ │ │ │ + strbteq r5, [r9], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 73d5c <__cxa_atexit@plt+0x66e5c> │ │ │ │ @@ -105365,26 +105365,26 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r8, [r0, #-2968]! @ 0xfffff468 │ │ │ │ - streq r8, [r0, #-2960]! @ 0xfffff470 │ │ │ │ - strbteq r6, [r9], #4052 @ 0xfd4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r7, [r0, #-2976]! @ 0xfffff460 │ │ │ │ + streq r7, [r0, #-2968]! @ 0xfffff468 │ │ │ │ + strbteq r5, [r9], #4052 @ 0xfd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73de8 <__cxa_atexit@plt+0x66ee8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 73de0 <__cxa_atexit@plt+0x66ee0> │ │ │ │ ldr r3, [pc, #76] @ 73df0 <__cxa_atexit@plt+0x66ef0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 73df4 <__cxa_atexit@plt+0x66ef4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 73df8 <__cxa_atexit@plt+0x66ef8> │ │ │ │ @@ -105395,25 +105395,25 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #48] @ 73e00 <__cxa_atexit@plt+0x66f00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r1, #1 │ │ │ │ - b 1552bd0 <__cxa_atexit@plt+0x1545cd0> │ │ │ │ + b 3fec4c <__cxa_atexit@plt+0x3f1d4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r7, [r9], #52 @ 0x34 │ │ │ │ - strbteq r7, [r9], #52 @ 0x34 │ │ │ │ - streq r8, [r0, #-2264]! @ 0xfffff728 │ │ │ │ - streq r8, [r0, #-2804]! @ 0xfffff50c │ │ │ │ - strbteq r6, [r9], #3888 @ 0xf30 │ │ │ │ + strbteq r6, [r9], #52 @ 0x34 │ │ │ │ + strbteq r6, [r9], #52 @ 0x34 │ │ │ │ + streq r7, [r0, #-2272]! @ 0xfffff720 │ │ │ │ + streq r7, [r0, #-2812]! @ 0xfffff504 │ │ │ │ + strbteq r5, [r9], #3888 @ 0xf30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 73e48 <__cxa_atexit@plt+0x66f48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 73e4c <__cxa_atexit@plt+0x66f4c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ @@ -105421,34 +105421,34 @@ │ │ │ │ uxtb r3, r7 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #24] @ 73e50 <__cxa_atexit@plt+0x66f50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r2, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 154beb4 <__cxa_atexit@plt+0x153efb4> │ │ │ │ + b 3fec64 <__cxa_atexit@plt+0x3f1d64> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r6, [r9], #3720 @ 0xe88 │ │ │ │ - streq r8, [r0, #-2700]! @ 0xfffff574 │ │ │ │ - strbteq r6, [r9], #3756 @ 0xeac │ │ │ │ + strbteq r5, [r9], #3720 @ 0xe88 │ │ │ │ + streq r7, [r0, #-2708]! @ 0xfffff56c │ │ │ │ + strbteq r5, [r9], #3756 @ 0xeac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 73e88 <__cxa_atexit@plt+0x66f88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 73e8c <__cxa_atexit@plt+0x66f8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ uxtb sl, r7 │ │ │ │ mov r9, #2 │ │ │ │ - b 1548780 <__cxa_atexit@plt+0x153b880> │ │ │ │ + b 3fec54 <__cxa_atexit@plt+0x3f1d54> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq r8, [r0, #-2636]! @ 0xfffff5b4 │ │ │ │ - strbteq r6, [r9], #3680 @ 0xe60 │ │ │ │ + streq r7, [r0, #-2644]! @ 0xfffff5ac │ │ │ │ + strbteq r5, [r9], #3680 @ 0xe60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 73eec <__cxa_atexit@plt+0x66fec> │ │ │ │ add r2, pc, r2 │ │ │ │ strb r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -105459,41 +105459,41 @@ │ │ │ │ beq 73ee0 <__cxa_atexit@plt+0x66fe0> │ │ │ │ ldr r3, [pc, #40] @ 73ef4 <__cxa_atexit@plt+0x66ff4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 73ef8 <__cxa_atexit@plt+0x66ff8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - streq r8, [r0, #-2552]! @ 0xfffff608 │ │ │ │ + streq r7, [r0, #-2560]! @ 0xfffff600 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq lr, [sl], #3374 @ 0xd2e │ │ │ │ - strbteq r6, [r9], #3556 @ 0xde4 │ │ │ │ + ldreq lr, [sl], #2606 @ 0xa2e │ │ │ │ + strbteq r5, [r9], #3556 @ 0xde4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 73f24 <__cxa_atexit@plt+0x67024> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 73f28 <__cxa_atexit@plt+0x67028> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq lr, [sl], #3306 @ 0xcea │ │ │ │ - strbteq r6, [r9], #3508 @ 0xdb4 │ │ │ │ + ldreq lr, [sl], #2538 @ 0x9ea │ │ │ │ + strbteq r5, [r9], #3508 @ 0xdb4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 73f50 <__cxa_atexit@plt+0x67050> │ │ │ │ - strbteq r6, [r9], #3484 @ 0xd9c │ │ │ │ + strbteq r5, [r9], #3484 @ 0xd9c │ │ │ │ andeq r0, r0, r6, ror #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 74124 <__cxa_atexit@plt+0x67224> │ │ │ │ @@ -105610,47 +105610,47 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #104] @ 74194 <__cxa_atexit@plt+0x67294> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #64] @ 74190 <__cxa_atexit@plt+0x67290> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, ip │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - streq r8, [r0, #-2356]! @ 0xfffff6cc │ │ │ │ - streq r8, [r0, #-2336]! @ 0xfffff6e0 │ │ │ │ - streq r8, [r0, #-2328]! @ 0xfffff6e8 │ │ │ │ - streq r8, [r0, #-1880]! @ 0xfffff8a8 │ │ │ │ - streq r8, [r0, #-2296]! @ 0xfffff708 │ │ │ │ + streq r7, [r0, #-2364]! @ 0xfffff6c4 │ │ │ │ + streq r7, [r0, #-2344]! @ 0xfffff6d8 │ │ │ │ + streq r7, [r0, #-2336]! @ 0xfffff6e0 │ │ │ │ + streq r7, [r0, #-1888]! @ 0xfffff8a0 │ │ │ │ + streq r7, [r0, #-2304]! @ 0xfffff700 │ │ │ │ muleq r0, r4, r2 │ │ │ │ - streq r8, [r0, #-2208]! @ 0xfffff760 │ │ │ │ - streq r8, [r0, #-1928]! @ 0xfffff878 │ │ │ │ + streq r7, [r0, #-2216]! @ 0xfffff758 │ │ │ │ + streq r7, [r0, #-1936]! @ 0xfffff870 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - strbteq r6, [r9], #3040 @ 0xbe0 │ │ │ │ - streq r8, [r0, #-1460]! @ 0xfffffa4c │ │ │ │ - strbteq r6, [r9], #3008 @ 0xbc0 │ │ │ │ - streq r8, [r0, #-1636]! @ 0xfffff99c │ │ │ │ - streq r8, [r0, #-2152]! @ 0xfffff798 │ │ │ │ - streq r8, [r0, #-2144]! @ 0xfffff7a0 │ │ │ │ - streq r8, [r0, #-2136]! @ 0xfffff7a8 │ │ │ │ - strbteq r6, [r9], #2844 @ 0xb1c │ │ │ │ + strbteq r5, [r9], #3040 @ 0xbe0 │ │ │ │ + streq r7, [r0, #-1468]! @ 0xfffffa44 │ │ │ │ + strbteq r5, [r9], #3008 @ 0xbc0 │ │ │ │ + streq r7, [r0, #-1644]! @ 0xfffff994 │ │ │ │ + streq r7, [r0, #-2160]! @ 0xfffff790 │ │ │ │ + streq r7, [r0, #-2152]! @ 0xfffff798 │ │ │ │ + streq r7, [r0, #-2144]! @ 0xfffff7a0 │ │ │ │ + strbteq r5, [r9], #2844 @ 0xb1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #204] @ 74298 <__cxa_atexit@plt+0x67398> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -105697,23 +105697,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 742a0 <__cxa_atexit@plt+0x673a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - streq r8, [r0, #-1784]! @ 0xfffff908 │ │ │ │ - streq r8, [r0, #-1612]! @ 0xfffff9b4 │ │ │ │ - streq r8, [r0, #-1760]! @ 0xfffff920 │ │ │ │ - streq r8, [r0, #-1296]! @ 0xfffffaf0 │ │ │ │ - streq r8, [r0, #-1732]! @ 0xfffff93c │ │ │ │ - streq r8, [r0, #-1172]! @ 0xfffffb6c │ │ │ │ - streq r8, [r0, #-1688]! @ 0xfffff968 │ │ │ │ + streq r7, [r0, #-1792]! @ 0xfffff900 │ │ │ │ + streq r7, [r0, #-1620]! @ 0xfffff9ac │ │ │ │ + streq r7, [r0, #-1768]! @ 0xfffff918 │ │ │ │ + streq r7, [r0, #-1304]! @ 0xfffffae8 │ │ │ │ + streq r7, [r0, #-1740]! @ 0xfffff934 │ │ │ │ + streq r7, [r0, #-1180]! @ 0xfffffb64 │ │ │ │ + streq r7, [r0, #-1696]! @ 0xfffff960 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 74348 <__cxa_atexit@plt+0x67448> │ │ │ │ @@ -105744,20 +105744,20 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r8, [r0, #-1540]! @ 0xfffff9fc │ │ │ │ - streq r8, [r0, #-1084]! @ 0xfffffbc4 │ │ │ │ - streq r8, [r0, #-1520]! @ 0xfffffa10 │ │ │ │ - streq r8, [r0, #-960]! @ 0xfffffc40 │ │ │ │ - streq r8, [r0, #-1476]! @ 0xfffffa3c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r7, [r0, #-1548]! @ 0xfffff9f4 │ │ │ │ + streq r7, [r0, #-1092]! @ 0xfffffbbc │ │ │ │ + streq r7, [r0, #-1528]! @ 0xfffffa08 │ │ │ │ + streq r7, [r0, #-968]! @ 0xfffffc38 │ │ │ │ + streq r7, [r0, #-1484]! @ 0xfffffa34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7444c <__cxa_atexit@plt+0x6754c> │ │ │ │ ldr r2, [pc, #228] @ 7446c <__cxa_atexit@plt+0x6756c> │ │ │ │ @@ -105814,17 +105814,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - streq r8, [r0, #-1276]! @ 0xfffffb04 │ │ │ │ + streq r7, [r0, #-1284]! @ 0xfffffafc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 74504 <__cxa_atexit@plt+0x67604> │ │ │ │ @@ -105855,17 +105855,17 @@ │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r8, [r0, #-1060]! @ 0xfffffbdc │ │ │ │ - strbteq r6, [r9], #2324 @ 0x914 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r7, [r0, #-1068]! @ 0xfffffbd4 │ │ │ │ + strbteq r5, [r9], #2324 @ 0x914 │ │ │ │ andeq r0, r4, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 745b8 <__cxa_atexit@plt+0x676b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -105897,27 +105897,27 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ sub r8, r6, #3 │ │ │ │ add r9, r0, #2 │ │ │ │ ldm sp, {r5, fp} │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r8, [r0, #-340]! @ 0xfffffeac │ │ │ │ + streq r7, [r0, #-348]! @ 0xfffffea4 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - strbteq r6, [r9], #2204 @ 0x89c │ │ │ │ + strbteq r5, [r9], #2204 @ 0x89c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r6, [r9], #1776 @ 0x6f0 │ │ │ │ + strbteq r5, [r9], #1776 @ 0x6f0 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r9, r3 │ │ │ │ bcc 74738 <__cxa_atexit@plt+0x67838> │ │ │ │ stmib sp, {r4, fp} │ │ │ │ @@ -105997,35 +105997,35 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 74778 <__cxa_atexit@plt+0x67878> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r8, [r0, #-708]! @ 0xfffffd3c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r7, [r0, #-716]! @ 0xfffffd34 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - streq r8, [r0, #-620]! @ 0xfffffd94 │ │ │ │ + streq r7, [r0, #-628]! @ 0xfffffd8c │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - streq r8, [r0, #-380]! @ 0xfffffe84 │ │ │ │ - strbteq r6, [r9], #1552 @ 0x610 │ │ │ │ - streq r8, [r0, #-524]! @ 0xfffffdf4 │ │ │ │ - streq r8, [r0, #-516]! @ 0xfffffdfc │ │ │ │ - streq r8, [r0, #-8]! │ │ │ │ - streq r8, [r0, #-524]! @ 0xfffffdf4 │ │ │ │ - streq r8, [r0, #-68]! @ 0xffffffbc │ │ │ │ - strbteq r6, [r9], #1344 @ 0x540 │ │ │ │ + streq r7, [r0, #-388]! @ 0xfffffe7c │ │ │ │ + strbteq r5, [r9], #1552 @ 0x610 │ │ │ │ + streq r7, [r0, #-532]! @ 0xfffffdec │ │ │ │ + streq r7, [r0, #-524]! @ 0xfffffdf4 │ │ │ │ + streq r7, [r0, #-16]! │ │ │ │ + streq r7, [r0, #-532]! @ 0xfffffdec │ │ │ │ + streq r7, [r0, #-76]! @ 0xffffffb4 │ │ │ │ + strbteq r5, [r9], #1344 @ 0x540 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #236] @ 74894 <__cxa_atexit@plt+0x67994> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #224] @ 74898 <__cxa_atexit@plt+0x67998> │ │ │ │ @@ -106080,24 +106080,24 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 7489c <__cxa_atexit@plt+0x6799c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - streq r8, [r0, #-288]! @ 0xfffffee0 │ │ │ │ - streq r8, [r0, #-76]! @ 0xffffffb4 │ │ │ │ - strbteq r6, [r9], #1232 @ 0x4d0 │ │ │ │ - streq r8, [r0, #-204]! @ 0xffffff34 │ │ │ │ - streq r8, [r0, #-244]! @ 0xffffff0c │ │ │ │ - streq r7, [r0, #-3880]! @ 0xfffff0d8 │ │ │ │ - streq r7, [r0, #-3764]! @ 0xfffff14c │ │ │ │ - streq r8, [r0, #-124]! @ 0xffffff84 │ │ │ │ + streq r7, [r0, #-296]! @ 0xfffffed8 │ │ │ │ + streq r7, [r0, #-84]! @ 0xffffffac │ │ │ │ + strbteq r5, [r9], #1232 @ 0x4d0 │ │ │ │ + streq r7, [r0, #-212]! @ 0xffffff2c │ │ │ │ + streq r7, [r0, #-252]! @ 0xffffff04 │ │ │ │ + streq r6, [r0, #-3888]! @ 0xfffff0d0 │ │ │ │ + streq r6, [r0, #-3772]! @ 0xfffff144 │ │ │ │ + streq r7, [r0, #-132]! @ 0xffffff7c │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -106141,91 +106141,91 @@ │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ mov r4, ip │ │ │ │ ldmib sp, {r0, fp} │ │ │ │ bx r0 │ │ │ │ mov r4, #48 @ 0x30 │ │ │ │ str r4, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r6, [r9], #968 @ 0x3c8 │ │ │ │ - streq r7, [r0, #-4036]! @ 0xfffff03c │ │ │ │ - streq r7, [r0, #-4072]! @ 0xfffff018 │ │ │ │ - streq r7, [r0, #-3616]! @ 0xfffff1e0 │ │ │ │ - streq r7, [r0, #-3500]! @ 0xfffff254 │ │ │ │ - streq r7, [r0, #-3956]! @ 0xfffff08c │ │ │ │ - strbteq r6, [r9], #1192 @ 0x4a8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r5, [r9], #968 @ 0x3c8 │ │ │ │ + streq r6, [r0, #-4044]! @ 0xfffff034 │ │ │ │ + streq r6, [r0, #-4080]! @ 0xfffff010 │ │ │ │ + streq r6, [r0, #-3624]! @ 0xfffff1d8 │ │ │ │ + streq r6, [r0, #-3508]! @ 0xfffff24c │ │ │ │ + streq r6, [r0, #-3964]! @ 0xfffff084 │ │ │ │ + strbteq r5, [r9], #1192 @ 0x4a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74a04 <__cxa_atexit@plt+0x67b04> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 749fc <__cxa_atexit@plt+0x67afc> │ │ │ │ ldr r3, [pc, #56] @ 74a0c <__cxa_atexit@plt+0x67b0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #52] @ 74a10 <__cxa_atexit@plt+0x67b10> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #44] @ 74a14 <__cxa_atexit@plt+0x67b14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r9, #2 │ │ │ │ mov sl, #1 │ │ │ │ - b 4004b4 <__cxa_atexit@plt+0x3f35b4> │ │ │ │ + b 3fec3c <__cxa_atexit@plt+0x3f1d3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r6, [r9], #944 @ 0x3b0 │ │ │ │ - streq r7, [r0, #-3248]! @ 0xfffff350 │ │ │ │ - strbteq r6, [r9], #1056 @ 0x420 │ │ │ │ + strbteq r5, [r9], #944 @ 0x3b0 │ │ │ │ + streq r6, [r0, #-3256]! @ 0xfffff348 │ │ │ │ + strbteq r5, [r9], #1056 @ 0x420 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 74a44 <__cxa_atexit@plt+0x67b44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 74a48 <__cxa_atexit@plt+0x67b48> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4004bc <__cxa_atexit@plt+0x3f35bc> │ │ │ │ + b 3fec44 <__cxa_atexit@plt+0x3f1d44> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r6, [r9], #620 @ 0x26c │ │ │ │ - strbteq r6, [r9], #988 @ 0x3dc │ │ │ │ + strbteq r5, [r9], #620 @ 0x26c │ │ │ │ + strbteq r5, [r9], #988 @ 0x3dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 74a74 <__cxa_atexit@plt+0x67b74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 74a78 <__cxa_atexit@plt+0x67b78> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq lr, [sl], #444 @ 0x1bc │ │ │ │ - strbteq r6, [r9], #940 @ 0x3ac │ │ │ │ + ldreq sp, [sl], #3772 @ 0xebc │ │ │ │ + strbteq r5, [r9], #940 @ 0x3ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 74aac <__cxa_atexit@plt+0x67bac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #24] @ 74ab0 <__cxa_atexit@plt+0x67bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq lr, [sl], #349 @ 0x15d │ │ │ │ - strbteq r6, [r9], #884 @ 0x374 │ │ │ │ + ldreq sp, [sl], #3677 @ 0xe5d │ │ │ │ + strbteq r5, [r9], #884 @ 0x374 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -106256,19 +106256,19 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 74b5c <__cxa_atexit@plt+0x67c5c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ - streq r7, [r0, #-3044]! @ 0xfffff41c │ │ │ │ + streq r6, [r0, #-3052]! @ 0xfffff414 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq r6, [r9], #712 @ 0x2c8 │ │ │ │ + strbteq r5, [r9], #712 @ 0x2c8 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 74be0 <__cxa_atexit@plt+0x67ce0> │ │ │ │ @@ -106297,19 +106297,19 @@ │ │ │ │ add r5, r5, #32 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 74c00 <__cxa_atexit@plt+0x67d00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ - streq r7, [r0, #-2880]! @ 0xfffff4c0 │ │ │ │ + streq r6, [r0, #-2888]! @ 0xfffff4b8 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - strbteq r6, [r9], #176 @ 0xb0 │ │ │ │ + strbteq r5, [r9], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 74c5c <__cxa_atexit@plt+0x67d5c> │ │ │ │ addls r1, pc, r1 │ │ │ │ @@ -106324,17 +106324,17 @@ │ │ │ │ strls r7, [r5, #-12] │ │ │ │ ldrls r0, [pc, #24] @ 74c68 <__cxa_atexit@plt+0x67d68> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r6, [r9], #144 @ 0x90 │ │ │ │ - streq r7, [r0, #-2660]! @ 0xfffff59c │ │ │ │ - strbteq r6, [r9], #108 @ 0x6c │ │ │ │ + strbteq r5, [r9], #144 @ 0x90 │ │ │ │ + streq r6, [r0, #-2668]! @ 0xfffff594 │ │ │ │ + strbteq r5, [r9], #108 @ 0x6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 74cc8 <__cxa_atexit@plt+0x67dc8> │ │ │ │ @@ -106352,26 +106352,26 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r7, [r0, #-3116]! @ 0xfffff3d4 │ │ │ │ - streq r7, [r0, #-3108]! @ 0xfffff3dc │ │ │ │ - strbteq r6, [r9], #36 @ 0x24 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r6, [r0, #-3124]! @ 0xfffff3cc │ │ │ │ + streq r6, [r0, #-3116]! @ 0xfffff3d4 │ │ │ │ + strbteq r5, [r9], #36 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74d50 <__cxa_atexit@plt+0x67e50> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 74d48 <__cxa_atexit@plt+0x67e48> │ │ │ │ ldr r3, [pc, #72] @ 74d58 <__cxa_atexit@plt+0x67e58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 74d5c <__cxa_atexit@plt+0x67e5c> │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -106381,24 +106381,24 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r3, [pc, #44] @ 74d64 <__cxa_atexit@plt+0x67e64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, #2 │ │ │ │ mov sl, #0 │ │ │ │ - b 1548780 <__cxa_atexit@plt+0x153b880> │ │ │ │ + b 3fec54 <__cxa_atexit@plt+0x3f1d54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r9], #356 @ 0x164 │ │ │ │ + strbteq r5, [r9], #356 @ 0x164 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - streq r7, [r0, #-2416]! @ 0xfffff690 │ │ │ │ - streq r7, [r0, #-2956]! @ 0xfffff474 │ │ │ │ - strbteq r5, [r9], #3976 @ 0xf88 │ │ │ │ + streq r6, [r0, #-2424]! @ 0xfffff688 │ │ │ │ + streq r6, [r0, #-2964]! @ 0xfffff46c │ │ │ │ + strbteq r4, [r9], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 74dc4 <__cxa_atexit@plt+0x67ec4> │ │ │ │ add r2, pc, r2 │ │ │ │ strb r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -106409,41 +106409,41 @@ │ │ │ │ beq 74db8 <__cxa_atexit@plt+0x67eb8> │ │ │ │ ldr r3, [pc, #40] @ 74dcc <__cxa_atexit@plt+0x67ecc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 74dd0 <__cxa_atexit@plt+0x67ed0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - streq r7, [r0, #-2848]! @ 0xfffff4e0 │ │ │ │ + streq r6, [r0, #-2856]! @ 0xfffff4d8 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq sp, [sl], #3643 @ 0xe3b │ │ │ │ - strbteq r5, [r9], #3852 @ 0xf0c │ │ │ │ + ldreq sp, [sl], #2875 @ 0xb3b │ │ │ │ + strbteq r4, [r9], #3852 @ 0xf0c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 74dfc <__cxa_atexit@plt+0x67efc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 74e00 <__cxa_atexit@plt+0x67f00> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq sp, [sl], #3575 @ 0xdf7 │ │ │ │ - strbteq r5, [r9], #3804 @ 0xedc │ │ │ │ + ldreq sp, [sl], #2807 @ 0xaf7 │ │ │ │ + strbteq r4, [r9], #3804 @ 0xedc │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 74e28 <__cxa_atexit@plt+0x67f28> │ │ │ │ - strbteq r5, [r9], #3780 @ 0xec4 │ │ │ │ + strbteq r4, [r9], #3780 @ 0xec4 │ │ │ │ andeq r0, r0, r6, ror #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 74ffc <__cxa_atexit@plt+0x680fc> │ │ │ │ @@ -106560,47 +106560,47 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #104] @ 7506c <__cxa_atexit@plt+0x6816c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #64] @ 75068 <__cxa_atexit@plt+0x68168> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, ip │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - streq r7, [r0, #-2652]! @ 0xfffff5a4 │ │ │ │ - streq r7, [r0, #-2632]! @ 0xfffff5b8 │ │ │ │ - streq r7, [r0, #-2624]! @ 0xfffff5c0 │ │ │ │ - streq r7, [r0, #-2176]! @ 0xfffff780 │ │ │ │ - streq r7, [r0, #-2592]! @ 0xfffff5e0 │ │ │ │ + streq r6, [r0, #-2660]! @ 0xfffff59c │ │ │ │ + streq r6, [r0, #-2640]! @ 0xfffff5b0 │ │ │ │ + streq r6, [r0, #-2632]! @ 0xfffff5b8 │ │ │ │ + streq r6, [r0, #-2184]! @ 0xfffff778 │ │ │ │ + streq r6, [r0, #-2600]! @ 0xfffff5d8 │ │ │ │ muleq r0, r4, r2 │ │ │ │ - streq r7, [r0, #-2504]! @ 0xfffff638 │ │ │ │ - streq r7, [r0, #-2224]! @ 0xfffff750 │ │ │ │ + streq r6, [r0, #-2512]! @ 0xfffff630 │ │ │ │ + streq r6, [r0, #-2232]! @ 0xfffff748 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - strbteq r5, [r9], #3336 @ 0xd08 │ │ │ │ - streq r7, [r0, #-1756]! @ 0xfffff924 │ │ │ │ - strbteq r5, [r9], #3304 @ 0xce8 │ │ │ │ - streq r7, [r0, #-1932]! @ 0xfffff874 │ │ │ │ - streq r7, [r0, #-2448]! @ 0xfffff670 │ │ │ │ - streq r7, [r0, #-2440]! @ 0xfffff678 │ │ │ │ - streq r7, [r0, #-2432]! @ 0xfffff680 │ │ │ │ - strbteq r5, [r9], #3140 @ 0xc44 │ │ │ │ + strbteq r4, [r9], #3336 @ 0xd08 │ │ │ │ + streq r6, [r0, #-1764]! @ 0xfffff91c │ │ │ │ + strbteq r4, [r9], #3304 @ 0xce8 │ │ │ │ + streq r6, [r0, #-1940]! @ 0xfffff86c │ │ │ │ + streq r6, [r0, #-2456]! @ 0xfffff668 │ │ │ │ + streq r6, [r0, #-2448]! @ 0xfffff670 │ │ │ │ + streq r6, [r0, #-2440]! @ 0xfffff678 │ │ │ │ + strbteq r4, [r9], #3140 @ 0xc44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #204] @ 75170 <__cxa_atexit@plt+0x68270> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -106647,23 +106647,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 75178 <__cxa_atexit@plt+0x68278> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - streq r7, [r0, #-2080]! @ 0xfffff7e0 │ │ │ │ - streq r7, [r0, #-1908]! @ 0xfffff88c │ │ │ │ - streq r7, [r0, #-2056]! @ 0xfffff7f8 │ │ │ │ - streq r7, [r0, #-1592]! @ 0xfffff9c8 │ │ │ │ - streq r7, [r0, #-2028]! @ 0xfffff814 │ │ │ │ - streq r7, [r0, #-1468]! @ 0xfffffa44 │ │ │ │ - streq r7, [r0, #-1984]! @ 0xfffff840 │ │ │ │ + streq r6, [r0, #-2088]! @ 0xfffff7d8 │ │ │ │ + streq r6, [r0, #-1916]! @ 0xfffff884 │ │ │ │ + streq r6, [r0, #-2064]! @ 0xfffff7f0 │ │ │ │ + streq r6, [r0, #-1600]! @ 0xfffff9c0 │ │ │ │ + streq r6, [r0, #-2036]! @ 0xfffff80c │ │ │ │ + streq r6, [r0, #-1476]! @ 0xfffffa3c │ │ │ │ + streq r6, [r0, #-1992]! @ 0xfffff838 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 75220 <__cxa_atexit@plt+0x68320> │ │ │ │ @@ -106694,21 +106694,21 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r7, [r0, #-1836]! @ 0xfffff8d4 │ │ │ │ - streq r7, [r0, #-1380]! @ 0xfffffa9c │ │ │ │ - streq r7, [r0, #-1816]! @ 0xfffff8e8 │ │ │ │ - streq r7, [r0, #-1256]! @ 0xfffffb18 │ │ │ │ - streq r7, [r0, #-1772]! @ 0xfffff914 │ │ │ │ - strbteq r5, [r9], #2676 @ 0xa74 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r6, [r0, #-1844]! @ 0xfffff8cc │ │ │ │ + streq r6, [r0, #-1388]! @ 0xfffffa94 │ │ │ │ + streq r6, [r0, #-1824]! @ 0xfffff8e0 │ │ │ │ + streq r6, [r0, #-1264]! @ 0xfffffb10 │ │ │ │ + streq r6, [r0, #-1780]! @ 0xfffff90c │ │ │ │ + strbteq r4, [r9], #2676 @ 0xa74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 75298 <__cxa_atexit@plt+0x68398> │ │ │ │ addls r1, pc, r1 │ │ │ │ @@ -106723,17 +106723,17 @@ │ │ │ │ strls r7, [r5, #-12] │ │ │ │ ldrls r0, [pc, #24] @ 752a4 <__cxa_atexit@plt+0x683a4> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r5, [r9], #2644 @ 0xa54 │ │ │ │ - streq r7, [r0, #-1064]! @ 0xfffffbd8 │ │ │ │ - strbteq r5, [r9], #2608 @ 0xa30 │ │ │ │ + strbteq r4, [r9], #2644 @ 0xa54 │ │ │ │ + streq r6, [r0, #-1072]! @ 0xfffffbd0 │ │ │ │ + strbteq r4, [r9], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 75304 <__cxa_atexit@plt+0x68404> │ │ │ │ @@ -106751,26 +106751,26 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r7, [r0, #-1520]! @ 0xfffffa10 │ │ │ │ - streq r7, [r0, #-1512]! @ 0xfffffa18 │ │ │ │ - strbteq r5, [r9], #2588 @ 0xa1c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r6, [r0, #-1528]! @ 0xfffffa08 │ │ │ │ + streq r6, [r0, #-1520]! @ 0xfffffa10 │ │ │ │ + strbteq r4, [r9], #2588 @ 0xa1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7539c <__cxa_atexit@plt+0x6849c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 75394 <__cxa_atexit@plt+0x68494> │ │ │ │ ldr r3, [pc, #88] @ 753a4 <__cxa_atexit@plt+0x684a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 753a8 <__cxa_atexit@plt+0x684a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #80] @ 753ac <__cxa_atexit@plt+0x684ac> │ │ │ │ @@ -106784,40 +106784,40 @@ │ │ │ │ str r1, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [pc, #48] @ 753b4 <__cxa_atexit@plt+0x684b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ add sl, lr, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 154beb4 <__cxa_atexit@plt+0x153efb4> │ │ │ │ + b 3fec64 <__cxa_atexit@plt+0x3f1d64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq r5, [r9], #2848 @ 0xb20 │ │ │ │ - strbteq r5, [r9], #2380 @ 0x94c │ │ │ │ - streq r7, [r0, #-812]! @ 0xfffffcd4 │ │ │ │ - streq r7, [r0, #-1344]! @ 0xfffffac0 │ │ │ │ - strbteq r5, [r9], #2376 @ 0x948 │ │ │ │ + strbteq r4, [r9], #2848 @ 0xb20 │ │ │ │ + strbteq r4, [r9], #2380 @ 0x94c │ │ │ │ + streq r6, [r0, #-820]! @ 0xfffffccc │ │ │ │ + streq r6, [r0, #-1352]! @ 0xfffffab8 │ │ │ │ + strbteq r4, [r9], #2376 @ 0x948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 753ec <__cxa_atexit@plt+0x684ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 753f0 <__cxa_atexit@plt+0x684f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ uxtb sl, r7 │ │ │ │ mov r9, #2 │ │ │ │ - b 1548780 <__cxa_atexit@plt+0x153b880> │ │ │ │ + b 3fec54 <__cxa_atexit@plt+0x3f1d54> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq r7, [r0, #-1256]! @ 0xfffffb18 │ │ │ │ - strbteq r5, [r9], #2300 @ 0x8fc │ │ │ │ + streq r6, [r0, #-1264]! @ 0xfffffb10 │ │ │ │ + strbteq r4, [r9], #2300 @ 0x8fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 75450 <__cxa_atexit@plt+0x68550> │ │ │ │ add r2, pc, r2 │ │ │ │ strb r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -106828,41 +106828,41 @@ │ │ │ │ beq 75444 <__cxa_atexit@plt+0x68544> │ │ │ │ ldr r3, [pc, #40] @ 75458 <__cxa_atexit@plt+0x68558> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 7545c <__cxa_atexit@plt+0x6855c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - streq r7, [r0, #-1172]! @ 0xfffffb6c │ │ │ │ + streq r6, [r0, #-1180]! @ 0xfffffb64 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq sp, [sl], #1994 @ 0x7ca │ │ │ │ - strbteq r5, [r9], #2176 @ 0x880 │ │ │ │ + ldreq sp, [sl], #1226 @ 0x4ca │ │ │ │ + strbteq r4, [r9], #2176 @ 0x880 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 75488 <__cxa_atexit@plt+0x68588> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 7548c <__cxa_atexit@plt+0x6858c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq sp, [sl], #1926 @ 0x786 │ │ │ │ - strbteq r5, [r9], #2128 @ 0x850 │ │ │ │ + ldreq sp, [sl], #1158 @ 0x486 │ │ │ │ + strbteq r4, [r9], #2128 @ 0x850 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 754b4 <__cxa_atexit@plt+0x685b4> │ │ │ │ - strbteq r5, [r9], #2104 @ 0x838 │ │ │ │ + strbteq r4, [r9], #2104 @ 0x838 │ │ │ │ andeq r0, r0, r6, ror #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 75688 <__cxa_atexit@plt+0x68788> │ │ │ │ @@ -106979,47 +106979,47 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #104] @ 756f8 <__cxa_atexit@plt+0x687f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #64] @ 756f4 <__cxa_atexit@plt+0x687f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, ip │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - streq r7, [r0, #-976]! @ 0xfffffc30 │ │ │ │ - streq r7, [r0, #-956]! @ 0xfffffc44 │ │ │ │ - streq r7, [r0, #-948]! @ 0xfffffc4c │ │ │ │ - streq r7, [r0, #-500]! @ 0xfffffe0c │ │ │ │ - streq r7, [r0, #-916]! @ 0xfffffc6c │ │ │ │ + streq r6, [r0, #-984]! @ 0xfffffc28 │ │ │ │ + streq r6, [r0, #-964]! @ 0xfffffc3c │ │ │ │ + streq r6, [r0, #-956]! @ 0xfffffc44 │ │ │ │ + streq r6, [r0, #-508]! @ 0xfffffe04 │ │ │ │ + streq r6, [r0, #-924]! @ 0xfffffc64 │ │ │ │ muleq r0, r4, r2 │ │ │ │ - streq r7, [r0, #-828]! @ 0xfffffcc4 │ │ │ │ - streq r7, [r0, #-548]! @ 0xfffffddc │ │ │ │ + streq r6, [r0, #-836]! @ 0xfffffcbc │ │ │ │ + streq r6, [r0, #-556]! @ 0xfffffdd4 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - strbteq r5, [r9], #1660 @ 0x67c │ │ │ │ - streq r7, [r0, #-80]! @ 0xffffffb0 │ │ │ │ - strbteq r5, [r9], #1628 @ 0x65c │ │ │ │ - streq r7, [r0, #-256]! @ 0xffffff00 │ │ │ │ - streq r7, [r0, #-772]! @ 0xfffffcfc │ │ │ │ - streq r7, [r0, #-764]! @ 0xfffffd04 │ │ │ │ - streq r7, [r0, #-756]! @ 0xfffffd0c │ │ │ │ - strbteq r5, [r9], #1464 @ 0x5b8 │ │ │ │ + strbteq r4, [r9], #1660 @ 0x67c │ │ │ │ + streq r6, [r0, #-88]! @ 0xffffffa8 │ │ │ │ + strbteq r4, [r9], #1628 @ 0x65c │ │ │ │ + streq r6, [r0, #-264]! @ 0xfffffef8 │ │ │ │ + streq r6, [r0, #-780]! @ 0xfffffcf4 │ │ │ │ + streq r6, [r0, #-772]! @ 0xfffffcfc │ │ │ │ + streq r6, [r0, #-764]! @ 0xfffffd04 │ │ │ │ + strbteq r4, [r9], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #204] @ 757fc <__cxa_atexit@plt+0x688fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -107066,23 +107066,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 75804 <__cxa_atexit@plt+0x68904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - streq r7, [r0, #-404]! @ 0xfffffe6c │ │ │ │ - streq r7, [r0, #-232]! @ 0xffffff18 │ │ │ │ - streq r7, [r0, #-380]! @ 0xfffffe84 │ │ │ │ - streq r6, [r0, #-4012]! @ 0xfffff054 │ │ │ │ - streq r7, [r0, #-352]! @ 0xfffffea0 │ │ │ │ - streq r6, [r0, #-3888]! @ 0xfffff0d0 │ │ │ │ - streq r7, [r0, #-308]! @ 0xfffffecc │ │ │ │ + streq r6, [r0, #-412]! @ 0xfffffe64 │ │ │ │ + streq r6, [r0, #-240]! @ 0xffffff10 │ │ │ │ + streq r6, [r0, #-388]! @ 0xfffffe7c │ │ │ │ + streq r5, [r0, #-4020]! @ 0xfffff04c │ │ │ │ + streq r6, [r0, #-360]! @ 0xfffffe98 │ │ │ │ + streq r5, [r0, #-3896]! @ 0xfffff0c8 │ │ │ │ + streq r6, [r0, #-316]! @ 0xfffffec4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 758ac <__cxa_atexit@plt+0x689ac> │ │ │ │ @@ -107113,20 +107113,20 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r7, [r0, #-160]! @ 0xffffff60 │ │ │ │ - streq r6, [r0, #-3800]! @ 0xfffff128 │ │ │ │ - streq r7, [r0, #-140]! @ 0xffffff74 │ │ │ │ - streq r6, [r0, #-3676]! @ 0xfffff1a4 │ │ │ │ - streq r7, [r0, #-96]! @ 0xffffffa0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r6, [r0, #-168]! @ 0xffffff58 │ │ │ │ + streq r5, [r0, #-3808]! @ 0xfffff120 │ │ │ │ + streq r6, [r0, #-148]! @ 0xffffff6c │ │ │ │ + streq r5, [r0, #-3684]! @ 0xfffff19c │ │ │ │ + streq r6, [r0, #-104]! @ 0xffffff98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 759b0 <__cxa_atexit@plt+0x68ab0> │ │ │ │ ldr r2, [pc, #228] @ 759d0 <__cxa_atexit@plt+0x68ad0> │ │ │ │ @@ -107183,17 +107183,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - streq r6, [r0, #-3992]! @ 0xfffff068 │ │ │ │ + streq r5, [r0, #-4000]! @ 0xfffff060 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 75a68 <__cxa_atexit@plt+0x68b68> │ │ │ │ @@ -107224,17 +107224,17 @@ │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r6, [r0, #-3776]! @ 0xfffff140 │ │ │ │ - strbteq r5, [r9], #1084 @ 0x43c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r5, [r0, #-3784]! @ 0xfffff138 │ │ │ │ + strbteq r4, [r9], #1084 @ 0x43c │ │ │ │ andeq r0, r4, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75b1c <__cxa_atexit@plt+0x68c1c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -107266,27 +107266,27 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ sub r8, r6, #3 │ │ │ │ add r9, r0, #2 │ │ │ │ ldm sp, {r5, fp} │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r6, [r0, #-3056]! @ 0xfffff410 │ │ │ │ + streq r5, [r0, #-3064]! @ 0xfffff408 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - strbteq r5, [r9], #964 @ 0x3c4 │ │ │ │ + strbteq r4, [r9], #964 @ 0x3c4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r5, [r9], #396 @ 0x18c │ │ │ │ + strbteq r4, [r9], #396 @ 0x18c │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r9, r3 │ │ │ │ bcc 75c9c <__cxa_atexit@plt+0x68d9c> │ │ │ │ stmib sp, {r4, fp} │ │ │ │ @@ -107366,35 +107366,35 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 75cdc <__cxa_atexit@plt+0x68ddc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r6, [r0, #-3424]! @ 0xfffff2a0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r5, [r0, #-3432]! @ 0xfffff298 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - streq r6, [r0, #-3336]! @ 0xfffff2f8 │ │ │ │ + streq r5, [r0, #-3344]! @ 0xfffff2f0 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - streq r6, [r0, #-3096]! @ 0xfffff3e8 │ │ │ │ - strbteq r5, [r9], #172 @ 0xac │ │ │ │ - streq r6, [r0, #-3240]! @ 0xfffff358 │ │ │ │ - streq r6, [r0, #-3232]! @ 0xfffff360 │ │ │ │ - streq r6, [r0, #-2724]! @ 0xfffff55c │ │ │ │ - streq r6, [r0, #-3240]! @ 0xfffff358 │ │ │ │ - streq r6, [r0, #-2784]! @ 0xfffff520 │ │ │ │ - strbteq r4, [r9], #4060 @ 0xfdc │ │ │ │ + streq r5, [r0, #-3104]! @ 0xfffff3e0 │ │ │ │ + strbteq r4, [r9], #172 @ 0xac │ │ │ │ + streq r5, [r0, #-3248]! @ 0xfffff350 │ │ │ │ + streq r5, [r0, #-3240]! @ 0xfffff358 │ │ │ │ + streq r5, [r0, #-2732]! @ 0xfffff554 │ │ │ │ + streq r5, [r0, #-3248]! @ 0xfffff350 │ │ │ │ + streq r5, [r0, #-2792]! @ 0xfffff518 │ │ │ │ + strbteq r3, [r9], #4060 @ 0xfdc │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #236] @ 75df8 <__cxa_atexit@plt+0x68ef8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #224] @ 75dfc <__cxa_atexit@plt+0x68efc> │ │ │ │ @@ -107449,24 +107449,24 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 75e00 <__cxa_atexit@plt+0x68f00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - streq r6, [r0, #-3004]! @ 0xfffff444 │ │ │ │ - streq r6, [r0, #-2792]! @ 0xfffff518 │ │ │ │ - strbteq r4, [r9], #3948 @ 0xf6c │ │ │ │ - streq r6, [r0, #-2920]! @ 0xfffff498 │ │ │ │ - streq r6, [r0, #-2960]! @ 0xfffff470 │ │ │ │ - streq r6, [r0, #-2500]! @ 0xfffff63c │ │ │ │ - streq r6, [r0, #-2384]! @ 0xfffff6b0 │ │ │ │ - streq r6, [r0, #-2840]! @ 0xfffff4e8 │ │ │ │ + streq r5, [r0, #-3012]! @ 0xfffff43c │ │ │ │ + streq r5, [r0, #-2800]! @ 0xfffff510 │ │ │ │ + strbteq r3, [r9], #3948 @ 0xf6c │ │ │ │ + streq r5, [r0, #-2928]! @ 0xfffff490 │ │ │ │ + streq r5, [r0, #-2968]! @ 0xfffff468 │ │ │ │ + streq r5, [r0, #-2508]! @ 0xfffff634 │ │ │ │ + streq r5, [r0, #-2392]! @ 0xfffff6a8 │ │ │ │ + streq r5, [r0, #-2848]! @ 0xfffff4e0 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -107510,91 +107510,91 @@ │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ mov r4, ip │ │ │ │ ldmib sp, {r0, fp} │ │ │ │ bx r0 │ │ │ │ mov r4, #48 @ 0x30 │ │ │ │ str r4, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r4, [r9], #3684 @ 0xe64 │ │ │ │ - streq r6, [r0, #-2656]! @ 0xfffff5a0 │ │ │ │ - streq r6, [r0, #-2692]! @ 0xfffff57c │ │ │ │ - streq r6, [r0, #-2236]! @ 0xfffff744 │ │ │ │ - streq r6, [r0, #-2120]! @ 0xfffff7b8 │ │ │ │ - streq r6, [r0, #-2576]! @ 0xfffff5f0 │ │ │ │ - strbteq r4, [r9], #4048 @ 0xfd0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r3, [r9], #3684 @ 0xe64 │ │ │ │ + streq r5, [r0, #-2664]! @ 0xfffff598 │ │ │ │ + streq r5, [r0, #-2700]! @ 0xfffff574 │ │ │ │ + streq r5, [r0, #-2244]! @ 0xfffff73c │ │ │ │ + streq r5, [r0, #-2128]! @ 0xfffff7b0 │ │ │ │ + streq r5, [r0, #-2584]! @ 0xfffff5e8 │ │ │ │ + strbteq r3, [r9], #4048 @ 0xfd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75f68 <__cxa_atexit@plt+0x69068> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 75f60 <__cxa_atexit@plt+0x69060> │ │ │ │ ldr r3, [pc, #56] @ 75f70 <__cxa_atexit@plt+0x69070> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #52] @ 75f74 <__cxa_atexit@plt+0x69074> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #44] @ 75f78 <__cxa_atexit@plt+0x69078> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r9, #1 │ │ │ │ mov sl, #2 │ │ │ │ - b 4004b4 <__cxa_atexit@plt+0x3f35b4> │ │ │ │ + b 3fec3c <__cxa_atexit@plt+0x3f1d3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r4, [r9], #3660 @ 0xe4c │ │ │ │ - streq r6, [r0, #-1868]! @ 0xfffff8b4 │ │ │ │ - strbteq r4, [r9], #3912 @ 0xf48 │ │ │ │ + strbteq r3, [r9], #3660 @ 0xe4c │ │ │ │ + streq r5, [r0, #-1876]! @ 0xfffff8ac │ │ │ │ + strbteq r3, [r9], #3912 @ 0xf48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 75fa8 <__cxa_atexit@plt+0x690a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 75fac <__cxa_atexit@plt+0x690ac> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4004bc <__cxa_atexit@plt+0x3f35bc> │ │ │ │ + b 3fec44 <__cxa_atexit@plt+0x3f1d44> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r4, [r9], #3336 @ 0xd08 │ │ │ │ - strbteq r4, [r9], #3844 @ 0xf04 │ │ │ │ + strbteq r3, [r9], #3336 @ 0xd08 │ │ │ │ + strbteq r3, [r9], #3844 @ 0xf04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 75fd8 <__cxa_atexit@plt+0x690d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 75fdc <__cxa_atexit@plt+0x690dc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq ip, [sl], #3160 @ 0xc58 │ │ │ │ - strbteq r4, [r9], #3796 @ 0xed4 │ │ │ │ + ldreq ip, [sl], #2392 @ 0x958 │ │ │ │ + strbteq r3, [r9], #3796 @ 0xed4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 76010 <__cxa_atexit@plt+0x69110> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #24] @ 76014 <__cxa_atexit@plt+0x69114> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq ip, [sl], #3026 @ 0xbd2 │ │ │ │ - strbteq r4, [r9], #3740 @ 0xe9c │ │ │ │ + ldreq ip, [sl], #2258 @ 0x8d2 │ │ │ │ + strbteq r3, [r9], #3740 @ 0xe9c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -107625,19 +107625,19 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 760c0 <__cxa_atexit@plt+0x691c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ - streq r6, [r0, #-1664]! @ 0xfffff980 │ │ │ │ + streq r5, [r0, #-1672]! @ 0xfffff978 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq r4, [r9], #3568 @ 0xdf0 │ │ │ │ + strbteq r3, [r9], #3568 @ 0xdf0 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 76144 <__cxa_atexit@plt+0x69244> │ │ │ │ @@ -107666,19 +107666,19 @@ │ │ │ │ add r5, r5, #32 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 76164 <__cxa_atexit@plt+0x69264> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ - streq r6, [r0, #-1500]! @ 0xfffffa24 │ │ │ │ + streq r5, [r0, #-1508]! @ 0xfffffa1c │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - strbteq r4, [r9], #2892 @ 0xb4c │ │ │ │ + strbteq r3, [r9], #2892 @ 0xb4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 761c0 <__cxa_atexit@plt+0x692c0> │ │ │ │ addls r1, pc, r1 │ │ │ │ @@ -107693,17 +107693,17 @@ │ │ │ │ strls r7, [r5, #-12] │ │ │ │ ldrls r0, [pc, #24] @ 761cc <__cxa_atexit@plt+0x692cc> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r4, [r9], #2860 @ 0xb2c │ │ │ │ - streq r6, [r0, #-1280]! @ 0xfffffb00 │ │ │ │ - strbteq r4, [r9], #2824 @ 0xb08 │ │ │ │ + strbteq r3, [r9], #2860 @ 0xb2c │ │ │ │ + streq r5, [r0, #-1288]! @ 0xfffffaf8 │ │ │ │ + strbteq r3, [r9], #2824 @ 0xb08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7622c <__cxa_atexit@plt+0x6932c> │ │ │ │ @@ -107721,26 +107721,26 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r6, [r0, #-1736]! @ 0xfffff938 │ │ │ │ - streq r6, [r0, #-1728]! @ 0xfffff940 │ │ │ │ - strbteq r4, [r9], #2772 @ 0xad4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r5, [r0, #-1744]! @ 0xfffff930 │ │ │ │ + streq r5, [r0, #-1736]! @ 0xfffff938 │ │ │ │ + strbteq r3, [r9], #2772 @ 0xad4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 762b8 <__cxa_atexit@plt+0x693b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 762b0 <__cxa_atexit@plt+0x693b0> │ │ │ │ ldr r3, [pc, #76] @ 762c0 <__cxa_atexit@plt+0x693c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 762c4 <__cxa_atexit@plt+0x693c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 762c8 <__cxa_atexit@plt+0x693c8> │ │ │ │ @@ -107751,40 +107751,40 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #48] @ 762d0 <__cxa_atexit@plt+0x693d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r1, #1 │ │ │ │ - b 1552bd0 <__cxa_atexit@plt+0x1545cd0> │ │ │ │ + b 3fec4c <__cxa_atexit@plt+0x3f1d4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r4, [r9], #2640 @ 0xa50 │ │ │ │ - strbteq r4, [r9], #2640 @ 0xa50 │ │ │ │ - streq r6, [r0, #-1032]! @ 0xfffffbf8 │ │ │ │ - streq r6, [r0, #-1572]! @ 0xfffff9dc │ │ │ │ - strbteq r4, [r9], #2604 @ 0xa2c │ │ │ │ + strbteq r3, [r9], #2640 @ 0xa50 │ │ │ │ + strbteq r3, [r9], #2640 @ 0xa50 │ │ │ │ + streq r5, [r0, #-1040]! @ 0xfffffbf0 │ │ │ │ + streq r5, [r0, #-1580]! @ 0xfffff9d4 │ │ │ │ + strbteq r3, [r9], #2604 @ 0xa2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 76308 <__cxa_atexit@plt+0x69408> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 7630c <__cxa_atexit@plt+0x6940c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ uxtb sl, r7 │ │ │ │ mov r9, #2 │ │ │ │ - b 1548780 <__cxa_atexit@plt+0x153b880> │ │ │ │ + b 3fec54 <__cxa_atexit@plt+0x3f1d54> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq r6, [r0, #-1484]! @ 0xfffffa34 │ │ │ │ - strbteq r4, [r9], #2528 @ 0x9e0 │ │ │ │ + streq r5, [r0, #-1492]! @ 0xfffffa2c │ │ │ │ + strbteq r3, [r9], #2528 @ 0x9e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 7636c <__cxa_atexit@plt+0x6946c> │ │ │ │ add r2, pc, r2 │ │ │ │ strb r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -107795,41 +107795,41 @@ │ │ │ │ beq 76360 <__cxa_atexit@plt+0x69460> │ │ │ │ ldr r3, [pc, #40] @ 76374 <__cxa_atexit@plt+0x69474> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 76378 <__cxa_atexit@plt+0x69478> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - streq r6, [r0, #-1400]! @ 0xfffffa88 │ │ │ │ + streq r5, [r0, #-1408]! @ 0xfffffa80 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq ip, [sl], #2149 @ 0x865 │ │ │ │ - strbteq r4, [r9], #2404 @ 0x964 │ │ │ │ + ldreq ip, [sl], #1381 @ 0x565 │ │ │ │ + strbteq r3, [r9], #2404 @ 0x964 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 763a4 <__cxa_atexit@plt+0x694a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 763a8 <__cxa_atexit@plt+0x694a8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq ip, [sl], #2081 @ 0x821 │ │ │ │ - strbteq r4, [r9], #2356 @ 0x934 │ │ │ │ + ldreq ip, [sl], #1313 @ 0x521 │ │ │ │ + strbteq r3, [r9], #2356 @ 0x934 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 763d0 <__cxa_atexit@plt+0x694d0> │ │ │ │ - strbteq r4, [r9], #2332 @ 0x91c │ │ │ │ + strbteq r3, [r9], #2332 @ 0x91c │ │ │ │ andeq r0, r0, r6, ror #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 765a4 <__cxa_atexit@plt+0x696a4> │ │ │ │ @@ -107946,47 +107946,47 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #104] @ 76614 <__cxa_atexit@plt+0x69714> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #64] @ 76610 <__cxa_atexit@plt+0x69710> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, ip │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - streq r6, [r0, #-1204]! @ 0xfffffb4c │ │ │ │ - streq r6, [r0, #-1184]! @ 0xfffffb60 │ │ │ │ - streq r6, [r0, #-1176]! @ 0xfffffb68 │ │ │ │ - streq r6, [r0, #-728]! @ 0xfffffd28 │ │ │ │ - streq r6, [r0, #-1144]! @ 0xfffffb88 │ │ │ │ + streq r5, [r0, #-1212]! @ 0xfffffb44 │ │ │ │ + streq r5, [r0, #-1192]! @ 0xfffffb58 │ │ │ │ + streq r5, [r0, #-1184]! @ 0xfffffb60 │ │ │ │ + streq r5, [r0, #-736]! @ 0xfffffd20 │ │ │ │ + streq r5, [r0, #-1152]! @ 0xfffffb80 │ │ │ │ muleq r0, r4, r2 │ │ │ │ - streq r6, [r0, #-1056]! @ 0xfffffbe0 │ │ │ │ - streq r6, [r0, #-776]! @ 0xfffffcf8 │ │ │ │ + streq r5, [r0, #-1064]! @ 0xfffffbd8 │ │ │ │ + streq r5, [r0, #-784]! @ 0xfffffcf0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - strbteq r4, [r9], #1888 @ 0x760 │ │ │ │ - streq r6, [r0, #-308]! @ 0xfffffecc │ │ │ │ - strbteq r4, [r9], #1856 @ 0x740 │ │ │ │ - streq r6, [r0, #-484]! @ 0xfffffe1c │ │ │ │ - streq r6, [r0, #-1000]! @ 0xfffffc18 │ │ │ │ - streq r6, [r0, #-992]! @ 0xfffffc20 │ │ │ │ - streq r6, [r0, #-984]! @ 0xfffffc28 │ │ │ │ - strbteq r4, [r9], #1692 @ 0x69c │ │ │ │ + strbteq r3, [r9], #1888 @ 0x760 │ │ │ │ + streq r5, [r0, #-316]! @ 0xfffffec4 │ │ │ │ + strbteq r3, [r9], #1856 @ 0x740 │ │ │ │ + streq r5, [r0, #-492]! @ 0xfffffe14 │ │ │ │ + streq r5, [r0, #-1008]! @ 0xfffffc10 │ │ │ │ + streq r5, [r0, #-1000]! @ 0xfffffc18 │ │ │ │ + streq r5, [r0, #-992]! @ 0xfffffc20 │ │ │ │ + strbteq r3, [r9], #1692 @ 0x69c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #204] @ 76718 <__cxa_atexit@plt+0x69818> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -108033,23 +108033,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 76720 <__cxa_atexit@plt+0x69820> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - streq r6, [r0, #-632]! @ 0xfffffd88 │ │ │ │ - streq r6, [r0, #-460]! @ 0xfffffe34 │ │ │ │ - streq r6, [r0, #-608]! @ 0xfffffda0 │ │ │ │ - streq r6, [r0, #-144]! @ 0xffffff70 │ │ │ │ - streq r6, [r0, #-580]! @ 0xfffffdbc │ │ │ │ - streq r6, [r0, #-20]! @ 0xffffffec │ │ │ │ - streq r6, [r0, #-536]! @ 0xfffffde8 │ │ │ │ + streq r5, [r0, #-640]! @ 0xfffffd80 │ │ │ │ + streq r5, [r0, #-468]! @ 0xfffffe2c │ │ │ │ + streq r5, [r0, #-616]! @ 0xfffffd98 │ │ │ │ + streq r5, [r0, #-152]! @ 0xffffff68 │ │ │ │ + streq r5, [r0, #-588]! @ 0xfffffdb4 │ │ │ │ + streq r5, [r0, #-28]! @ 0xffffffe4 │ │ │ │ + streq r5, [r0, #-544]! @ 0xfffffde0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 767c8 <__cxa_atexit@plt+0x698c8> │ │ │ │ @@ -108080,21 +108080,21 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r6, [r0, #-388]! @ 0xfffffe7c │ │ │ │ - streq r5, [r0, #-4028]! @ 0xfffff044 │ │ │ │ - streq r6, [r0, #-368]! @ 0xfffffe90 │ │ │ │ - streq r5, [r0, #-3904]! @ 0xfffff0c0 │ │ │ │ - streq r6, [r0, #-324]! @ 0xfffffebc │ │ │ │ - strbteq r4, [r9], #1228 @ 0x4cc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r5, [r0, #-396]! @ 0xfffffe74 │ │ │ │ + streq r4, [r0, #-4036]! @ 0xfffff03c │ │ │ │ + streq r5, [r0, #-376]! @ 0xfffffe88 │ │ │ │ + streq r4, [r0, #-3912]! @ 0xfffff0b8 │ │ │ │ + streq r5, [r0, #-332]! @ 0xfffffeb4 │ │ │ │ + strbteq r3, [r9], #1228 @ 0x4cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 76840 <__cxa_atexit@plt+0x69940> │ │ │ │ addls r1, pc, r1 │ │ │ │ @@ -108109,17 +108109,17 @@ │ │ │ │ strls r7, [r5, #-12] │ │ │ │ ldrls r0, [pc, #24] @ 7684c <__cxa_atexit@plt+0x6994c> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r4, [r9], #1196 @ 0x4ac │ │ │ │ - streq r5, [r0, #-3712]! @ 0xfffff180 │ │ │ │ - strbteq r4, [r9], #1160 @ 0x488 │ │ │ │ + strbteq r3, [r9], #1196 @ 0x4ac │ │ │ │ + streq r4, [r0, #-3720]! @ 0xfffff178 │ │ │ │ + strbteq r3, [r9], #1160 @ 0x488 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 768ac <__cxa_atexit@plt+0x699ac> │ │ │ │ @@ -108137,26 +108137,26 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r6, [r0, #-72]! @ 0xffffffb8 │ │ │ │ - streq r6, [r0, #-64]! @ 0xffffffc0 │ │ │ │ - strbteq r4, [r9], #1156 @ 0x484 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r5, [r0, #-80]! @ 0xffffffb0 │ │ │ │ + streq r5, [r0, #-72]! @ 0xffffffb8 │ │ │ │ + strbteq r3, [r9], #1156 @ 0x484 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 76938 <__cxa_atexit@plt+0x69a38> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 76930 <__cxa_atexit@plt+0x69a30> │ │ │ │ ldr r3, [pc, #76] @ 76940 <__cxa_atexit@plt+0x69a40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 76944 <__cxa_atexit@plt+0x69a44> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 76948 <__cxa_atexit@plt+0x69a48> │ │ │ │ @@ -108167,25 +108167,25 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #48] @ 76950 <__cxa_atexit@plt+0x69a50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r1, #1 │ │ │ │ - b 1552bd0 <__cxa_atexit@plt+0x1545cd0> │ │ │ │ + b 3fec4c <__cxa_atexit@plt+0x3f1d4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r4, [r9], #976 @ 0x3d0 │ │ │ │ - strbteq r4, [r9], #976 @ 0x3d0 │ │ │ │ - streq r5, [r0, #-3464]! @ 0xfffff278 │ │ │ │ - streq r5, [r0, #-4004]! @ 0xfffff05c │ │ │ │ - strbteq r4, [r9], #992 @ 0x3e0 │ │ │ │ + strbteq r3, [r9], #976 @ 0x3d0 │ │ │ │ + strbteq r3, [r9], #976 @ 0x3d0 │ │ │ │ + streq r4, [r0, #-3472]! @ 0xfffff270 │ │ │ │ + streq r4, [r0, #-4012]! @ 0xfffff054 │ │ │ │ + strbteq r3, [r9], #992 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 76998 <__cxa_atexit@plt+0x69a98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 7699c <__cxa_atexit@plt+0x69a9c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ @@ -108193,34 +108193,34 @@ │ │ │ │ uxtb r3, r7 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #24] @ 769a0 <__cxa_atexit@plt+0x69aa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r2, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 154beb4 <__cxa_atexit@plt+0x153efb4> │ │ │ │ + b 3fec64 <__cxa_atexit@plt+0x3f1d64> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r4, [r9], #824 @ 0x338 │ │ │ │ - streq r5, [r0, #-3900]! @ 0xfffff0c4 │ │ │ │ - strbteq r4, [r9], #860 @ 0x35c │ │ │ │ + strbteq r3, [r9], #824 @ 0x338 │ │ │ │ + streq r4, [r0, #-3908]! @ 0xfffff0bc │ │ │ │ + strbteq r3, [r9], #860 @ 0x35c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 769d8 <__cxa_atexit@plt+0x69ad8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 769dc <__cxa_atexit@plt+0x69adc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ uxtb sl, r7 │ │ │ │ mov r9, #2 │ │ │ │ - b 1548780 <__cxa_atexit@plt+0x153b880> │ │ │ │ + b 3fec54 <__cxa_atexit@plt+0x3f1d54> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq r5, [r0, #-3836]! @ 0xfffff104 │ │ │ │ - strbteq r4, [r9], #784 @ 0x310 │ │ │ │ + streq r4, [r0, #-3844]! @ 0xfffff0fc │ │ │ │ + strbteq r3, [r9], #784 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 76a3c <__cxa_atexit@plt+0x69b3c> │ │ │ │ add r2, pc, r2 │ │ │ │ strb r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -108231,41 +108231,41 @@ │ │ │ │ beq 76a30 <__cxa_atexit@plt+0x69b30> │ │ │ │ ldr r3, [pc, #40] @ 76a44 <__cxa_atexit@plt+0x69b44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 76a48 <__cxa_atexit@plt+0x69b48> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - streq r5, [r0, #-3752]! @ 0xfffff158 │ │ │ │ + streq r4, [r0, #-3760]! @ 0xfffff150 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq ip, [sl], #554 @ 0x22a │ │ │ │ - strbteq r4, [r9], #660 @ 0x294 │ │ │ │ + ldreq fp, [sl], #3882 @ 0xf2a │ │ │ │ + strbteq r3, [r9], #660 @ 0x294 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 76a74 <__cxa_atexit@plt+0x69b74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 76a78 <__cxa_atexit@plt+0x69b78> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq ip, [sl], #486 @ 0x1e6 │ │ │ │ - strbteq r4, [r9], #612 @ 0x264 │ │ │ │ + ldreq fp, [sl], #3814 @ 0xee6 │ │ │ │ + strbteq r3, [r9], #612 @ 0x264 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 76aa0 <__cxa_atexit@plt+0x69ba0> │ │ │ │ - strbteq r4, [r9], #588 @ 0x24c │ │ │ │ + strbteq r3, [r9], #588 @ 0x24c │ │ │ │ andeq r0, r0, r6, ror #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 76c74 <__cxa_atexit@plt+0x69d74> │ │ │ │ @@ -108382,47 +108382,47 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #104] @ 76ce4 <__cxa_atexit@plt+0x69de4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #64] @ 76ce0 <__cxa_atexit@plt+0x69de0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, ip │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - streq r5, [r0, #-3556]! @ 0xfffff21c │ │ │ │ - streq r5, [r0, #-3536]! @ 0xfffff230 │ │ │ │ - streq r5, [r0, #-3528]! @ 0xfffff238 │ │ │ │ - streq r5, [r0, #-3080]! @ 0xfffff3f8 │ │ │ │ - streq r5, [r0, #-3496]! @ 0xfffff258 │ │ │ │ + streq r4, [r0, #-3564]! @ 0xfffff214 │ │ │ │ + streq r4, [r0, #-3544]! @ 0xfffff228 │ │ │ │ + streq r4, [r0, #-3536]! @ 0xfffff230 │ │ │ │ + streq r4, [r0, #-3088]! @ 0xfffff3f0 │ │ │ │ + streq r4, [r0, #-3504]! @ 0xfffff250 │ │ │ │ muleq r0, r4, r2 │ │ │ │ - streq r5, [r0, #-3408]! @ 0xfffff2b0 │ │ │ │ - streq r5, [r0, #-3128]! @ 0xfffff3c8 │ │ │ │ + streq r4, [r0, #-3416]! @ 0xfffff2a8 │ │ │ │ + streq r4, [r0, #-3136]! @ 0xfffff3c0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - strbteq r4, [r9], #144 @ 0x90 │ │ │ │ - streq r5, [r0, #-2660]! @ 0xfffff59c │ │ │ │ - strbteq r4, [r9], #112 @ 0x70 │ │ │ │ - streq r5, [r0, #-2836]! @ 0xfffff4ec │ │ │ │ - streq r5, [r0, #-3352]! @ 0xfffff2e8 │ │ │ │ - streq r5, [r0, #-3344]! @ 0xfffff2f0 │ │ │ │ - streq r5, [r0, #-3336]! @ 0xfffff2f8 │ │ │ │ - strbteq r3, [r9], #4044 @ 0xfcc │ │ │ │ + strbteq r3, [r9], #144 @ 0x90 │ │ │ │ + streq r4, [r0, #-2668]! @ 0xfffff594 │ │ │ │ + strbteq r3, [r9], #112 @ 0x70 │ │ │ │ + streq r4, [r0, #-2844]! @ 0xfffff4e4 │ │ │ │ + streq r4, [r0, #-3360]! @ 0xfffff2e0 │ │ │ │ + streq r4, [r0, #-3352]! @ 0xfffff2e8 │ │ │ │ + streq r4, [r0, #-3344]! @ 0xfffff2f0 │ │ │ │ + strbteq r2, [r9], #4044 @ 0xfcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #204] @ 76de8 <__cxa_atexit@plt+0x69ee8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -108469,23 +108469,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 76df0 <__cxa_atexit@plt+0x69ef0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - streq r5, [r0, #-2984]! @ 0xfffff458 │ │ │ │ - streq r5, [r0, #-2812]! @ 0xfffff504 │ │ │ │ - streq r5, [r0, #-2960]! @ 0xfffff470 │ │ │ │ - streq r5, [r0, #-2496]! @ 0xfffff640 │ │ │ │ - streq r5, [r0, #-2932]! @ 0xfffff48c │ │ │ │ - streq r5, [r0, #-2372]! @ 0xfffff6bc │ │ │ │ - streq r5, [r0, #-2888]! @ 0xfffff4b8 │ │ │ │ + streq r4, [r0, #-2992]! @ 0xfffff450 │ │ │ │ + streq r4, [r0, #-2820]! @ 0xfffff4fc │ │ │ │ + streq r4, [r0, #-2968]! @ 0xfffff468 │ │ │ │ + streq r4, [r0, #-2504]! @ 0xfffff638 │ │ │ │ + streq r4, [r0, #-2940]! @ 0xfffff484 │ │ │ │ + streq r4, [r0, #-2380]! @ 0xfffff6b4 │ │ │ │ + streq r4, [r0, #-2896]! @ 0xfffff4b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 76e98 <__cxa_atexit@plt+0x69f98> │ │ │ │ @@ -108516,20 +108516,20 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r5, [r0, #-2740]! @ 0xfffff54c │ │ │ │ - streq r5, [r0, #-2284]! @ 0xfffff714 │ │ │ │ - streq r5, [r0, #-2720]! @ 0xfffff560 │ │ │ │ - streq r5, [r0, #-2160]! @ 0xfffff790 │ │ │ │ - streq r5, [r0, #-2676]! @ 0xfffff58c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r4, [r0, #-2748]! @ 0xfffff544 │ │ │ │ + streq r4, [r0, #-2292]! @ 0xfffff70c │ │ │ │ + streq r4, [r0, #-2728]! @ 0xfffff558 │ │ │ │ + streq r4, [r0, #-2168]! @ 0xfffff788 │ │ │ │ + streq r4, [r0, #-2684]! @ 0xfffff584 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 76f9c <__cxa_atexit@plt+0x6a09c> │ │ │ │ ldr r2, [pc, #228] @ 76fbc <__cxa_atexit@plt+0x6a0bc> │ │ │ │ @@ -108586,17 +108586,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - streq r5, [r0, #-2476]! @ 0xfffff654 │ │ │ │ + streq r4, [r0, #-2484]! @ 0xfffff64c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 77054 <__cxa_atexit@plt+0x6a154> │ │ │ │ @@ -108627,17 +108627,17 @@ │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r5, [r0, #-2260]! @ 0xfffff72c │ │ │ │ - strbteq r3, [r9], #3796 @ 0xed4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r4, [r0, #-2268]! @ 0xfffff724 │ │ │ │ + strbteq r2, [r9], #3796 @ 0xed4 │ │ │ │ andeq r0, r4, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 77108 <__cxa_atexit@plt+0x6a208> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -108669,27 +108669,27 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ sub r8, r6, #3 │ │ │ │ add r9, r0, #2 │ │ │ │ ldm sp, {r5, fp} │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r5, [r0, #-1540]! @ 0xfffff9fc │ │ │ │ + streq r4, [r0, #-1548]! @ 0xfffff9f4 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - strbteq r3, [r9], #3676 @ 0xe5c │ │ │ │ + strbteq r2, [r9], #3676 @ 0xe5c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r3, [r9], #2976 @ 0xba0 │ │ │ │ + strbteq r2, [r9], #2976 @ 0xba0 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r9, r3 │ │ │ │ bcc 77288 <__cxa_atexit@plt+0x6a388> │ │ │ │ stmib sp, {r4, fp} │ │ │ │ @@ -108769,35 +108769,35 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 772c8 <__cxa_atexit@plt+0x6a3c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r5, [r0, #-1908]! @ 0xfffff88c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r4, [r0, #-1916]! @ 0xfffff884 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - streq r5, [r0, #-1820]! @ 0xfffff8e4 │ │ │ │ + streq r4, [r0, #-1828]! @ 0xfffff8dc │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - streq r5, [r0, #-1580]! @ 0xfffff9d4 │ │ │ │ - strbteq r3, [r9], #2752 @ 0xac0 │ │ │ │ - streq r5, [r0, #-1724]! @ 0xfffff944 │ │ │ │ - streq r5, [r0, #-1716]! @ 0xfffff94c │ │ │ │ - streq r5, [r0, #-1208]! @ 0xfffffb48 │ │ │ │ - streq r5, [r0, #-1724]! @ 0xfffff944 │ │ │ │ - streq r5, [r0, #-1268]! @ 0xfffffb0c │ │ │ │ - strbteq r3, [r9], #2544 @ 0x9f0 │ │ │ │ + streq r4, [r0, #-1588]! @ 0xfffff9cc │ │ │ │ + strbteq r2, [r9], #2752 @ 0xac0 │ │ │ │ + streq r4, [r0, #-1732]! @ 0xfffff93c │ │ │ │ + streq r4, [r0, #-1724]! @ 0xfffff944 │ │ │ │ + streq r4, [r0, #-1216]! @ 0xfffffb40 │ │ │ │ + streq r4, [r0, #-1732]! @ 0xfffff93c │ │ │ │ + streq r4, [r0, #-1276]! @ 0xfffffb04 │ │ │ │ + strbteq r2, [r9], #2544 @ 0x9f0 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #236] @ 773e4 <__cxa_atexit@plt+0x6a4e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #224] @ 773e8 <__cxa_atexit@plt+0x6a4e8> │ │ │ │ @@ -108852,24 +108852,24 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 773ec <__cxa_atexit@plt+0x6a4ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - streq r5, [r0, #-1488]! @ 0xfffffa30 │ │ │ │ - streq r5, [r0, #-1276]! @ 0xfffffb04 │ │ │ │ - strbteq r3, [r9], #2432 @ 0x980 │ │ │ │ - streq r5, [r0, #-1404]! @ 0xfffffa84 │ │ │ │ - streq r5, [r0, #-1444]! @ 0xfffffa5c │ │ │ │ - streq r5, [r0, #-984]! @ 0xfffffc28 │ │ │ │ - streq r5, [r0, #-868]! @ 0xfffffc9c │ │ │ │ - streq r5, [r0, #-1324]! @ 0xfffffad4 │ │ │ │ + streq r4, [r0, #-1496]! @ 0xfffffa28 │ │ │ │ + streq r4, [r0, #-1284]! @ 0xfffffafc │ │ │ │ + strbteq r2, [r9], #2432 @ 0x980 │ │ │ │ + streq r4, [r0, #-1412]! @ 0xfffffa7c │ │ │ │ + streq r4, [r0, #-1452]! @ 0xfffffa54 │ │ │ │ + streq r4, [r0, #-992]! @ 0xfffffc20 │ │ │ │ + streq r4, [r0, #-876]! @ 0xfffffc94 │ │ │ │ + streq r4, [r0, #-1332]! @ 0xfffffacc │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -108913,91 +108913,91 @@ │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ mov r4, ip │ │ │ │ ldmib sp, {r0, fp} │ │ │ │ bx r0 │ │ │ │ mov r4, #48 @ 0x30 │ │ │ │ str r4, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r3, [r9], #2168 @ 0x878 │ │ │ │ - streq r5, [r0, #-1140]! @ 0xfffffb8c │ │ │ │ - streq r5, [r0, #-1176]! @ 0xfffffb68 │ │ │ │ - streq r5, [r0, #-720]! @ 0xfffffd30 │ │ │ │ - streq r5, [r0, #-604]! @ 0xfffffda4 │ │ │ │ - streq r5, [r0, #-1060]! @ 0xfffffbdc │ │ │ │ - strbteq r3, [r9], #2664 @ 0xa68 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r2, [r9], #2168 @ 0x878 │ │ │ │ + streq r4, [r0, #-1148]! @ 0xfffffb84 │ │ │ │ + streq r4, [r0, #-1184]! @ 0xfffffb60 │ │ │ │ + streq r4, [r0, #-728]! @ 0xfffffd28 │ │ │ │ + streq r4, [r0, #-612]! @ 0xfffffd9c │ │ │ │ + streq r4, [r0, #-1068]! @ 0xfffffbd4 │ │ │ │ + strbteq r2, [r9], #2664 @ 0xa68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 77554 <__cxa_atexit@plt+0x6a654> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7754c <__cxa_atexit@plt+0x6a64c> │ │ │ │ ldr r3, [pc, #56] @ 7755c <__cxa_atexit@plt+0x6a65c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #52] @ 77560 <__cxa_atexit@plt+0x6a660> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #44] @ 77564 <__cxa_atexit@plt+0x6a664> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r9, #1 │ │ │ │ mov sl, #3 │ │ │ │ - b 4004b4 <__cxa_atexit@plt+0x3f35b4> │ │ │ │ + b 3fec3c <__cxa_atexit@plt+0x3f1d3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r3, [r9], #2144 @ 0x860 │ │ │ │ - streq r5, [r0, #-352]! @ 0xfffffea0 │ │ │ │ - strbteq r3, [r9], #2528 @ 0x9e0 │ │ │ │ + strbteq r2, [r9], #2144 @ 0x860 │ │ │ │ + streq r4, [r0, #-360]! @ 0xfffffe98 │ │ │ │ + strbteq r2, [r9], #2528 @ 0x9e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 77594 <__cxa_atexit@plt+0x6a694> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 77598 <__cxa_atexit@plt+0x6a698> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4004bc <__cxa_atexit@plt+0x3f35bc> │ │ │ │ + b 3fec44 <__cxa_atexit@plt+0x3f1d44> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r3, [r9], #1820 @ 0x71c │ │ │ │ - strbteq r3, [r9], #2460 @ 0x99c │ │ │ │ + strbteq r2, [r9], #1820 @ 0x71c │ │ │ │ + strbteq r2, [r9], #2460 @ 0x99c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 775c4 <__cxa_atexit@plt+0x6a6c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 775c8 <__cxa_atexit@plt+0x6a6c8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq fp, [sl], #1644 @ 0x66c │ │ │ │ - strbteq r3, [r9], #2412 @ 0x96c │ │ │ │ + ldreq fp, [sl], #876 @ 0x36c │ │ │ │ + strbteq r2, [r9], #2412 @ 0x96c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 775fc <__cxa_atexit@plt+0x6a6fc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #24] @ 77600 <__cxa_atexit@plt+0x6a700> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq fp, [sl], #1477 @ 0x5c5 │ │ │ │ - strbteq r3, [r9], #2356 @ 0x934 │ │ │ │ + ldreq fp, [sl], #709 @ 0x2c5 │ │ │ │ + strbteq r2, [r9], #2356 @ 0x934 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -109028,19 +109028,19 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 776ac <__cxa_atexit@plt+0x6a7ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ - streq r5, [r0, #-148]! @ 0xffffff6c │ │ │ │ + streq r4, [r0, #-156]! @ 0xffffff64 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq r3, [r9], #2184 @ 0x888 │ │ │ │ + strbteq r2, [r9], #2184 @ 0x888 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 77730 <__cxa_atexit@plt+0x6a830> │ │ │ │ @@ -109069,19 +109069,19 @@ │ │ │ │ add r5, r5, #32 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 77750 <__cxa_atexit@plt+0x6a850> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ - streq r4, [r0, #-4080]! @ 0xfffff010 │ │ │ │ + streq r3, [r0, #-4088]! @ 0xfffff008 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - strbteq r3, [r9], #1376 @ 0x560 │ │ │ │ + strbteq r2, [r9], #1376 @ 0x560 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 777ac <__cxa_atexit@plt+0x6a8ac> │ │ │ │ addls r1, pc, r1 │ │ │ │ @@ -109096,17 +109096,17 @@ │ │ │ │ strls r7, [r5, #-12] │ │ │ │ ldrls r0, [pc, #24] @ 777b8 <__cxa_atexit@plt+0x6a8b8> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r3, [r9], #1344 @ 0x540 │ │ │ │ - streq r4, [r0, #-3860]! @ 0xfffff0ec │ │ │ │ - strbteq r3, [r9], #1308 @ 0x51c │ │ │ │ + strbteq r2, [r9], #1344 @ 0x540 │ │ │ │ + streq r3, [r0, #-3868]! @ 0xfffff0e4 │ │ │ │ + strbteq r2, [r9], #1308 @ 0x51c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 77818 <__cxa_atexit@plt+0x6a918> │ │ │ │ @@ -109124,26 +109124,26 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r5, [r0, #-220]! @ 0xffffff24 │ │ │ │ - streq r5, [r0, #-212]! @ 0xffffff2c │ │ │ │ - strbteq r3, [r9], #1256 @ 0x4e8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r4, [r0, #-228]! @ 0xffffff1c │ │ │ │ + streq r4, [r0, #-220]! @ 0xffffff24 │ │ │ │ + strbteq r2, [r9], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 778a4 <__cxa_atexit@plt+0x6a9a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7789c <__cxa_atexit@plt+0x6a99c> │ │ │ │ ldr r3, [pc, #76] @ 778ac <__cxa_atexit@plt+0x6a9ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 778b0 <__cxa_atexit@plt+0x6a9b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 778b4 <__cxa_atexit@plt+0x6a9b4> │ │ │ │ @@ -109154,40 +109154,40 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #48] @ 778bc <__cxa_atexit@plt+0x6a9bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r1, #1 │ │ │ │ - b 1552bd0 <__cxa_atexit@plt+0x1545cd0> │ │ │ │ + b 3fec4c <__cxa_atexit@plt+0x3f1d4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r3, [r9], #1820 @ 0x71c │ │ │ │ - strbteq r3, [r9], #1820 @ 0x71c │ │ │ │ - streq r4, [r0, #-3612]! @ 0xfffff1e4 │ │ │ │ - streq r5, [r0, #-56]! @ 0xffffffc8 │ │ │ │ - strbteq r3, [r9], #1088 @ 0x440 │ │ │ │ + strbteq r2, [r9], #1820 @ 0x71c │ │ │ │ + strbteq r2, [r9], #1820 @ 0x71c │ │ │ │ + streq r3, [r0, #-3620]! @ 0xfffff1dc │ │ │ │ + streq r4, [r0, #-64]! @ 0xffffffc0 │ │ │ │ + strbteq r2, [r9], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 778f4 <__cxa_atexit@plt+0x6a9f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 778f8 <__cxa_atexit@plt+0x6a9f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ uxtb sl, r7 │ │ │ │ mov r9, #2 │ │ │ │ - b 1548780 <__cxa_atexit@plt+0x153b880> │ │ │ │ + b 3fec54 <__cxa_atexit@plt+0x3f1d54> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq r4, [r0, #-4064]! @ 0xfffff020 │ │ │ │ - strbteq r3, [r9], #1012 @ 0x3f4 │ │ │ │ + streq r3, [r0, #-4072]! @ 0xfffff018 │ │ │ │ + strbteq r2, [r9], #1012 @ 0x3f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 77958 <__cxa_atexit@plt+0x6aa58> │ │ │ │ add r2, pc, r2 │ │ │ │ strb r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -109198,41 +109198,41 @@ │ │ │ │ beq 7794c <__cxa_atexit@plt+0x6aa4c> │ │ │ │ ldr r3, [pc, #40] @ 77960 <__cxa_atexit@plt+0x6aa60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 77964 <__cxa_atexit@plt+0x6aa64> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - streq r4, [r0, #-3980]! @ 0xfffff074 │ │ │ │ + streq r3, [r0, #-3988]! @ 0xfffff06c │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq fp, [sl], #606 @ 0x25e │ │ │ │ - strbteq r3, [r9], #888 @ 0x378 │ │ │ │ + ldreq sl, [sl], #3934 @ 0xf5e │ │ │ │ + strbteq r2, [r9], #888 @ 0x378 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 77990 <__cxa_atexit@plt+0x6aa90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 77994 <__cxa_atexit@plt+0x6aa94> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq fp, [sl], #538 @ 0x21a │ │ │ │ - strbteq r3, [r9], #840 @ 0x348 │ │ │ │ + ldreq sl, [sl], #3866 @ 0xf1a │ │ │ │ + strbteq r2, [r9], #840 @ 0x348 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 779bc <__cxa_atexit@plt+0x6aabc> │ │ │ │ - strbteq r3, [r9], #816 @ 0x330 │ │ │ │ + strbteq r2, [r9], #816 @ 0x330 │ │ │ │ andeq r0, r0, r6, ror #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 77b90 <__cxa_atexit@plt+0x6ac90> │ │ │ │ @@ -109349,47 +109349,47 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #104] @ 77c00 <__cxa_atexit@plt+0x6ad00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #64] @ 77bfc <__cxa_atexit@plt+0x6acfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, ip │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - streq r4, [r0, #-3784]! @ 0xfffff138 │ │ │ │ - streq r4, [r0, #-3764]! @ 0xfffff14c │ │ │ │ - streq r4, [r0, #-3756]! @ 0xfffff154 │ │ │ │ - streq r4, [r0, #-3308]! @ 0xfffff314 │ │ │ │ - streq r4, [r0, #-3724]! @ 0xfffff174 │ │ │ │ + streq r3, [r0, #-3792]! @ 0xfffff130 │ │ │ │ + streq r3, [r0, #-3772]! @ 0xfffff144 │ │ │ │ + streq r3, [r0, #-3764]! @ 0xfffff14c │ │ │ │ + streq r3, [r0, #-3316]! @ 0xfffff30c │ │ │ │ + streq r3, [r0, #-3732]! @ 0xfffff16c │ │ │ │ muleq r0, r4, r2 │ │ │ │ - streq r4, [r0, #-3636]! @ 0xfffff1cc │ │ │ │ - streq r4, [r0, #-3356]! @ 0xfffff2e4 │ │ │ │ + streq r3, [r0, #-3644]! @ 0xfffff1c4 │ │ │ │ + streq r3, [r0, #-3364]! @ 0xfffff2dc │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - strbteq r3, [r9], #372 @ 0x174 │ │ │ │ - streq r4, [r0, #-2888]! @ 0xfffff4b8 │ │ │ │ - strbteq r3, [r9], #340 @ 0x154 │ │ │ │ - streq r4, [r0, #-3064]! @ 0xfffff408 │ │ │ │ - streq r4, [r0, #-3580]! @ 0xfffff204 │ │ │ │ - streq r4, [r0, #-3572]! @ 0xfffff20c │ │ │ │ - streq r4, [r0, #-3564]! @ 0xfffff214 │ │ │ │ - strbteq r3, [r9], #176 @ 0xb0 │ │ │ │ + strbteq r2, [r9], #372 @ 0x174 │ │ │ │ + streq r3, [r0, #-2896]! @ 0xfffff4b0 │ │ │ │ + strbteq r2, [r9], #340 @ 0x154 │ │ │ │ + streq r3, [r0, #-3072]! @ 0xfffff400 │ │ │ │ + streq r3, [r0, #-3588]! @ 0xfffff1fc │ │ │ │ + streq r3, [r0, #-3580]! @ 0xfffff204 │ │ │ │ + streq r3, [r0, #-3572]! @ 0xfffff20c │ │ │ │ + strbteq r2, [r9], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #204] @ 77d04 <__cxa_atexit@plt+0x6ae04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -109436,23 +109436,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 77d0c <__cxa_atexit@plt+0x6ae0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - streq r4, [r0, #-3212]! @ 0xfffff374 │ │ │ │ - streq r4, [r0, #-3040]! @ 0xfffff420 │ │ │ │ - streq r4, [r0, #-3188]! @ 0xfffff38c │ │ │ │ - streq r4, [r0, #-2724]! @ 0xfffff55c │ │ │ │ - streq r4, [r0, #-3160]! @ 0xfffff3a8 │ │ │ │ - streq r4, [r0, #-2600]! @ 0xfffff5d8 │ │ │ │ - streq r4, [r0, #-3116]! @ 0xfffff3d4 │ │ │ │ + streq r3, [r0, #-3220]! @ 0xfffff36c │ │ │ │ + streq r3, [r0, #-3048]! @ 0xfffff418 │ │ │ │ + streq r3, [r0, #-3196]! @ 0xfffff384 │ │ │ │ + streq r3, [r0, #-2732]! @ 0xfffff554 │ │ │ │ + streq r3, [r0, #-3168]! @ 0xfffff3a0 │ │ │ │ + streq r3, [r0, #-2608]! @ 0xfffff5d0 │ │ │ │ + streq r3, [r0, #-3124]! @ 0xfffff3cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 77db4 <__cxa_atexit@plt+0x6aeb4> │ │ │ │ @@ -109483,21 +109483,21 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r4, [r0, #-2968]! @ 0xfffff468 │ │ │ │ - streq r4, [r0, #-2512]! @ 0xfffff630 │ │ │ │ - streq r4, [r0, #-2948]! @ 0xfffff47c │ │ │ │ - streq r4, [r0, #-2388]! @ 0xfffff6ac │ │ │ │ - streq r4, [r0, #-2904]! @ 0xfffff4a8 │ │ │ │ - strbteq r2, [r9], #3808 @ 0xee0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r3, [r0, #-2976]! @ 0xfffff460 │ │ │ │ + streq r3, [r0, #-2520]! @ 0xfffff628 │ │ │ │ + streq r3, [r0, #-2956]! @ 0xfffff474 │ │ │ │ + streq r3, [r0, #-2396]! @ 0xfffff6a4 │ │ │ │ + streq r3, [r0, #-2912]! @ 0xfffff4a0 │ │ │ │ + strbteq r1, [r9], #3808 @ 0xee0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 77e2c <__cxa_atexit@plt+0x6af2c> │ │ │ │ addls r1, pc, r1 │ │ │ │ @@ -109512,17 +109512,17 @@ │ │ │ │ strls r7, [r5, #-12] │ │ │ │ ldrls r0, [pc, #24] @ 77e38 <__cxa_atexit@plt+0x6af38> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r2, [r9], #3776 @ 0xec0 │ │ │ │ - streq r4, [r0, #-2196]! @ 0xfffff76c │ │ │ │ - strbteq r2, [r9], #3740 @ 0xe9c │ │ │ │ + strbteq r1, [r9], #3776 @ 0xec0 │ │ │ │ + streq r3, [r0, #-2204]! @ 0xfffff764 │ │ │ │ + strbteq r1, [r9], #3740 @ 0xe9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 77e98 <__cxa_atexit@plt+0x6af98> │ │ │ │ @@ -109540,26 +109540,26 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r4, [r0, #-2652]! @ 0xfffff5a4 │ │ │ │ - streq r4, [r0, #-2644]! @ 0xfffff5ac │ │ │ │ - strbteq r2, [r9], #3736 @ 0xe98 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r3, [r0, #-2660]! @ 0xfffff59c │ │ │ │ + streq r3, [r0, #-2652]! @ 0xfffff5a4 │ │ │ │ + strbteq r1, [r9], #3736 @ 0xe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 77f24 <__cxa_atexit@plt+0x6b024> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 77f1c <__cxa_atexit@plt+0x6b01c> │ │ │ │ ldr r3, [pc, #76] @ 77f2c <__cxa_atexit@plt+0x6b02c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 77f30 <__cxa_atexit@plt+0x6b030> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 77f34 <__cxa_atexit@plt+0x6b034> │ │ │ │ @@ -109570,25 +109570,25 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #48] @ 77f3c <__cxa_atexit@plt+0x6b03c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r1, #1 │ │ │ │ - b 1552bd0 <__cxa_atexit@plt+0x1545cd0> │ │ │ │ + b 3fec4c <__cxa_atexit@plt+0x3f1d4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r3, [r9], #156 @ 0x9c │ │ │ │ - strbteq r3, [r9], #156 @ 0x9c │ │ │ │ - streq r4, [r0, #-1948]! @ 0xfffff864 │ │ │ │ - streq r4, [r0, #-2488]! @ 0xfffff648 │ │ │ │ - strbteq r2, [r9], #3572 @ 0xdf4 │ │ │ │ + strbteq r2, [r9], #156 @ 0x9c │ │ │ │ + strbteq r2, [r9], #156 @ 0x9c │ │ │ │ + streq r3, [r0, #-1956]! @ 0xfffff85c │ │ │ │ + streq r3, [r0, #-2496]! @ 0xfffff640 │ │ │ │ + strbteq r1, [r9], #3572 @ 0xdf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 77f84 <__cxa_atexit@plt+0x6b084> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 77f88 <__cxa_atexit@plt+0x6b088> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ @@ -109596,34 +109596,34 @@ │ │ │ │ uxtb r3, r7 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #24] @ 77f8c <__cxa_atexit@plt+0x6b08c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r2, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 154beb4 <__cxa_atexit@plt+0x153efb4> │ │ │ │ + b 3fec64 <__cxa_atexit@plt+0x3f1d64> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r2, [r9], #3404 @ 0xd4c │ │ │ │ - streq r4, [r0, #-2384]! @ 0xfffff6b0 │ │ │ │ - strbteq r2, [r9], #3440 @ 0xd70 │ │ │ │ + strbteq r1, [r9], #3404 @ 0xd4c │ │ │ │ + streq r3, [r0, #-2392]! @ 0xfffff6a8 │ │ │ │ + strbteq r1, [r9], #3440 @ 0xd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 77fc4 <__cxa_atexit@plt+0x6b0c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 77fc8 <__cxa_atexit@plt+0x6b0c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ uxtb sl, r7 │ │ │ │ mov r9, #2 │ │ │ │ - b 1548780 <__cxa_atexit@plt+0x153b880> │ │ │ │ + b 3fec54 <__cxa_atexit@plt+0x3f1d54> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq r4, [r0, #-2320]! @ 0xfffff6f0 │ │ │ │ - strbteq r2, [r9], #3364 @ 0xd24 │ │ │ │ + streq r3, [r0, #-2328]! @ 0xfffff6e8 │ │ │ │ + strbteq r1, [r9], #3364 @ 0xd24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 78028 <__cxa_atexit@plt+0x6b128> │ │ │ │ add r2, pc, r2 │ │ │ │ strb r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -109634,41 +109634,41 @@ │ │ │ │ beq 7801c <__cxa_atexit@plt+0x6b11c> │ │ │ │ ldr r3, [pc, #40] @ 78030 <__cxa_atexit@plt+0x6b130> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 78034 <__cxa_atexit@plt+0x6b134> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - streq r4, [r0, #-2236]! @ 0xfffff744 │ │ │ │ + streq r3, [r0, #-2244]! @ 0xfffff73c │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq sl, [sl], #3058 @ 0xbf2 │ │ │ │ - strbteq r2, [r9], #3240 @ 0xca8 │ │ │ │ + ldreq sl, [sl], #2290 @ 0x8f2 │ │ │ │ + strbteq r1, [r9], #3240 @ 0xca8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 78060 <__cxa_atexit@plt+0x6b160> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 78064 <__cxa_atexit@plt+0x6b164> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq sl, [sl], #2990 @ 0xbae │ │ │ │ - strbteq r2, [r9], #3192 @ 0xc78 │ │ │ │ + ldreq sl, [sl], #2222 @ 0x8ae │ │ │ │ + strbteq r1, [r9], #3192 @ 0xc78 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 7808c <__cxa_atexit@plt+0x6b18c> │ │ │ │ - strbteq r2, [r9], #3168 @ 0xc60 │ │ │ │ + strbteq r1, [r9], #3168 @ 0xc60 │ │ │ │ andeq r0, r0, r6, ror #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 78260 <__cxa_atexit@plt+0x6b360> │ │ │ │ @@ -109785,47 +109785,47 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #104] @ 782d0 <__cxa_atexit@plt+0x6b3d0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #64] @ 782cc <__cxa_atexit@plt+0x6b3cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, ip │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - streq r4, [r0, #-2040]! @ 0xfffff808 │ │ │ │ - streq r4, [r0, #-2020]! @ 0xfffff81c │ │ │ │ - streq r4, [r0, #-2012]! @ 0xfffff824 │ │ │ │ - streq r4, [r0, #-1564]! @ 0xfffff9e4 │ │ │ │ - streq r4, [r0, #-1980]! @ 0xfffff844 │ │ │ │ + streq r3, [r0, #-2048]! @ 0xfffff800 │ │ │ │ + streq r3, [r0, #-2028]! @ 0xfffff814 │ │ │ │ + streq r3, [r0, #-2020]! @ 0xfffff81c │ │ │ │ + streq r3, [r0, #-1572]! @ 0xfffff9dc │ │ │ │ + streq r3, [r0, #-1988]! @ 0xfffff83c │ │ │ │ muleq r0, r4, r2 │ │ │ │ - streq r4, [r0, #-1892]! @ 0xfffff89c │ │ │ │ - streq r4, [r0, #-1612]! @ 0xfffff9b4 │ │ │ │ + streq r3, [r0, #-1900]! @ 0xfffff894 │ │ │ │ + streq r3, [r0, #-1620]! @ 0xfffff9ac │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - strbteq r2, [r9], #2724 @ 0xaa4 │ │ │ │ - streq r4, [r0, #-1144]! @ 0xfffffb88 │ │ │ │ - strbteq r2, [r9], #2692 @ 0xa84 │ │ │ │ - streq r4, [r0, #-1320]! @ 0xfffffad8 │ │ │ │ - streq r4, [r0, #-1836]! @ 0xfffff8d4 │ │ │ │ - streq r4, [r0, #-1828]! @ 0xfffff8dc │ │ │ │ - streq r4, [r0, #-1820]! @ 0xfffff8e4 │ │ │ │ - strbteq r2, [r9], #2528 @ 0x9e0 │ │ │ │ + strbteq r1, [r9], #2724 @ 0xaa4 │ │ │ │ + streq r3, [r0, #-1152]! @ 0xfffffb80 │ │ │ │ + strbteq r1, [r9], #2692 @ 0xa84 │ │ │ │ + streq r3, [r0, #-1328]! @ 0xfffffad0 │ │ │ │ + streq r3, [r0, #-1844]! @ 0xfffff8cc │ │ │ │ + streq r3, [r0, #-1836]! @ 0xfffff8d4 │ │ │ │ + streq r3, [r0, #-1828]! @ 0xfffff8dc │ │ │ │ + strbteq r1, [r9], #2528 @ 0x9e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #204] @ 783d4 <__cxa_atexit@plt+0x6b4d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -109872,23 +109872,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 783dc <__cxa_atexit@plt+0x6b4dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - streq r4, [r0, #-1468]! @ 0xfffffa44 │ │ │ │ - streq r4, [r0, #-1296]! @ 0xfffffaf0 │ │ │ │ - streq r4, [r0, #-1444]! @ 0xfffffa5c │ │ │ │ - streq r4, [r0, #-980]! @ 0xfffffc2c │ │ │ │ - streq r4, [r0, #-1416]! @ 0xfffffa78 │ │ │ │ - streq r4, [r0, #-856]! @ 0xfffffca8 │ │ │ │ - streq r4, [r0, #-1372]! @ 0xfffffaa4 │ │ │ │ + streq r3, [r0, #-1476]! @ 0xfffffa3c │ │ │ │ + streq r3, [r0, #-1304]! @ 0xfffffae8 │ │ │ │ + streq r3, [r0, #-1452]! @ 0xfffffa54 │ │ │ │ + streq r3, [r0, #-988]! @ 0xfffffc24 │ │ │ │ + streq r3, [r0, #-1424]! @ 0xfffffa70 │ │ │ │ + streq r3, [r0, #-864]! @ 0xfffffca0 │ │ │ │ + streq r3, [r0, #-1380]! @ 0xfffffa9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 78484 <__cxa_atexit@plt+0x6b584> │ │ │ │ @@ -109919,20 +109919,20 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r4, [r0, #-1224]! @ 0xfffffb38 │ │ │ │ - streq r4, [r0, #-768]! @ 0xfffffd00 │ │ │ │ - streq r4, [r0, #-1204]! @ 0xfffffb4c │ │ │ │ - streq r4, [r0, #-644]! @ 0xfffffd7c │ │ │ │ - streq r4, [r0, #-1160]! @ 0xfffffb78 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r3, [r0, #-1232]! @ 0xfffffb30 │ │ │ │ + streq r3, [r0, #-776]! @ 0xfffffcf8 │ │ │ │ + streq r3, [r0, #-1212]! @ 0xfffffb44 │ │ │ │ + streq r3, [r0, #-652]! @ 0xfffffd74 │ │ │ │ + streq r3, [r0, #-1168]! @ 0xfffffb70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 78588 <__cxa_atexit@plt+0x6b688> │ │ │ │ ldr r2, [pc, #228] @ 785a8 <__cxa_atexit@plt+0x6b6a8> │ │ │ │ @@ -109989,17 +109989,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - streq r4, [r0, #-960]! @ 0xfffffc40 │ │ │ │ + streq r3, [r0, #-968]! @ 0xfffffc38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 78640 <__cxa_atexit@plt+0x6b740> │ │ │ │ @@ -110030,17 +110030,17 @@ │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r4, [r0, #-744]! @ 0xfffffd18 │ │ │ │ - strbteq r2, [r9], #2428 @ 0x97c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r3, [r0, #-752]! @ 0xfffffd10 │ │ │ │ + strbteq r1, [r9], #2428 @ 0x97c │ │ │ │ andeq r0, r4, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 786f4 <__cxa_atexit@plt+0x6b7f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -110072,27 +110072,27 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ sub r8, r6, #3 │ │ │ │ add r9, r0, #2 │ │ │ │ ldm sp, {r5, fp} │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r4, [r0, #-24]! @ 0xffffffe8 │ │ │ │ + streq r3, [r0, #-32]! @ 0xffffffe0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - strbteq r2, [r9], #2308 @ 0x904 │ │ │ │ + strbteq r1, [r9], #2308 @ 0x904 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r2, [r9], #1460 @ 0x5b4 │ │ │ │ + strbteq r1, [r9], #1460 @ 0x5b4 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r9, r3 │ │ │ │ bcc 78874 <__cxa_atexit@plt+0x6b974> │ │ │ │ stmib sp, {r4, fp} │ │ │ │ @@ -110172,35 +110172,35 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 788b4 <__cxa_atexit@plt+0x6b9b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r4, [r0, #-392]! @ 0xfffffe78 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r3, [r0, #-400]! @ 0xfffffe70 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - streq r4, [r0, #-304]! @ 0xfffffed0 │ │ │ │ + streq r3, [r0, #-312]! @ 0xfffffec8 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - streq r4, [r0, #-64]! @ 0xffffffc0 │ │ │ │ - strbteq r2, [r9], #1236 @ 0x4d4 │ │ │ │ - streq r4, [r0, #-208]! @ 0xffffff30 │ │ │ │ - streq r4, [r0, #-200]! @ 0xffffff38 │ │ │ │ - streq r3, [r0, #-3788]! @ 0xfffff134 │ │ │ │ - streq r4, [r0, #-208]! @ 0xffffff30 │ │ │ │ - streq r3, [r0, #-3848]! @ 0xfffff0f8 │ │ │ │ - strbteq r2, [r9], #1028 @ 0x404 │ │ │ │ + streq r3, [r0, #-72]! @ 0xffffffb8 │ │ │ │ + strbteq r1, [r9], #1236 @ 0x4d4 │ │ │ │ + streq r3, [r0, #-216]! @ 0xffffff28 │ │ │ │ + streq r3, [r0, #-208]! @ 0xffffff30 │ │ │ │ + streq r2, [r0, #-3796]! @ 0xfffff12c │ │ │ │ + streq r3, [r0, #-216]! @ 0xffffff28 │ │ │ │ + streq r2, [r0, #-3856]! @ 0xfffff0f0 │ │ │ │ + strbteq r1, [r9], #1028 @ 0x404 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #236] @ 789d0 <__cxa_atexit@plt+0x6bad0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #224] @ 789d4 <__cxa_atexit@plt+0x6bad4> │ │ │ │ @@ -110255,24 +110255,24 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 789d8 <__cxa_atexit@plt+0x6bad8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - streq r3, [r0, #-4068]! @ 0xfffff01c │ │ │ │ - streq r3, [r0, #-3856]! @ 0xfffff0f0 │ │ │ │ - strbteq r2, [r9], #916 @ 0x394 │ │ │ │ - streq r3, [r0, #-3984]! @ 0xfffff070 │ │ │ │ - streq r3, [r0, #-4024]! @ 0xfffff048 │ │ │ │ - streq r3, [r0, #-3564]! @ 0xfffff214 │ │ │ │ - streq r3, [r0, #-3448]! @ 0xfffff288 │ │ │ │ - streq r3, [r0, #-3904]! @ 0xfffff0c0 │ │ │ │ + streq r2, [r0, #-4076]! @ 0xfffff014 │ │ │ │ + streq r2, [r0, #-3864]! @ 0xfffff0e8 │ │ │ │ + strbteq r1, [r9], #916 @ 0x394 │ │ │ │ + streq r2, [r0, #-3992]! @ 0xfffff068 │ │ │ │ + streq r2, [r0, #-4032]! @ 0xfffff040 │ │ │ │ + streq r2, [r0, #-3572]! @ 0xfffff20c │ │ │ │ + streq r2, [r0, #-3456]! @ 0xfffff280 │ │ │ │ + streq r2, [r0, #-3912]! @ 0xfffff0b8 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -110316,91 +110316,91 @@ │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ mov r4, ip │ │ │ │ ldmib sp, {r0, fp} │ │ │ │ bx r0 │ │ │ │ mov r4, #48 @ 0x30 │ │ │ │ str r4, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r2, [r9], #652 @ 0x28c │ │ │ │ - streq r3, [r0, #-3720]! @ 0xfffff178 │ │ │ │ - streq r3, [r0, #-3756]! @ 0xfffff154 │ │ │ │ - streq r3, [r0, #-3300]! @ 0xfffff31c │ │ │ │ - streq r3, [r0, #-3184]! @ 0xfffff390 │ │ │ │ - streq r3, [r0, #-3640]! @ 0xfffff1c8 │ │ │ │ - strbteq r2, [r9], #1296 @ 0x510 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r1, [r9], #652 @ 0x28c │ │ │ │ + streq r2, [r0, #-3728]! @ 0xfffff170 │ │ │ │ + streq r2, [r0, #-3764]! @ 0xfffff14c │ │ │ │ + streq r2, [r0, #-3308]! @ 0xfffff314 │ │ │ │ + streq r2, [r0, #-3192]! @ 0xfffff388 │ │ │ │ + streq r2, [r0, #-3648]! @ 0xfffff1c0 │ │ │ │ + strbteq r1, [r9], #1296 @ 0x510 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 78b40 <__cxa_atexit@plt+0x6bc40> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 78b38 <__cxa_atexit@plt+0x6bc38> │ │ │ │ ldr r3, [pc, #56] @ 78b48 <__cxa_atexit@plt+0x6bc48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #52] @ 78b4c <__cxa_atexit@plt+0x6bc4c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #44] @ 78b50 <__cxa_atexit@plt+0x6bc50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r9, #1 │ │ │ │ mov sl, #3 │ │ │ │ - b 4004b4 <__cxa_atexit@plt+0x3f35b4> │ │ │ │ + b 3fec3c <__cxa_atexit@plt+0x3f1d3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r2, [r9], #628 @ 0x274 │ │ │ │ - streq r3, [r0, #-2932]! @ 0xfffff48c │ │ │ │ - strbteq r2, [r9], #1160 @ 0x488 │ │ │ │ + strbteq r1, [r9], #628 @ 0x274 │ │ │ │ + streq r2, [r0, #-2940]! @ 0xfffff484 │ │ │ │ + strbteq r1, [r9], #1160 @ 0x488 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 78b80 <__cxa_atexit@plt+0x6bc80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 78b84 <__cxa_atexit@plt+0x6bc84> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4004bc <__cxa_atexit@plt+0x3f35bc> │ │ │ │ + b 3fec44 <__cxa_atexit@plt+0x3f1d44> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r2, [r9], #304 @ 0x130 │ │ │ │ - strbteq r2, [r9], #1092 @ 0x444 │ │ │ │ + strbteq r1, [r9], #304 @ 0x130 │ │ │ │ + strbteq r1, [r9], #1092 @ 0x444 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 78bb0 <__cxa_atexit@plt+0x6bcb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 78bb4 <__cxa_atexit@plt+0x6bcb4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq sl, [sl], #128 @ 0x80 │ │ │ │ - strbteq r2, [r9], #1044 @ 0x414 │ │ │ │ + ldreq r9, [sl], #3456 @ 0xd80 │ │ │ │ + strbteq r1, [r9], #1044 @ 0x414 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 78be8 <__cxa_atexit@plt+0x6bce8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #24] @ 78bec <__cxa_atexit@plt+0x6bcec> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r9, [sl], #4034 @ 0xfc2 │ │ │ │ - strbteq r2, [r9], #988 @ 0x3dc │ │ │ │ + ldreq r9, [sl], #3266 @ 0xcc2 │ │ │ │ + strbteq r1, [r9], #988 @ 0x3dc │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -110431,19 +110431,19 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 78c98 <__cxa_atexit@plt+0x6bd98> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ - streq r3, [r0, #-2728]! @ 0xfffff558 │ │ │ │ + streq r2, [r0, #-2736]! @ 0xfffff550 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq r2, [r9], #816 @ 0x330 │ │ │ │ + strbteq r1, [r9], #816 @ 0x330 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 78d1c <__cxa_atexit@plt+0x6be1c> │ │ │ │ @@ -110472,19 +110472,19 @@ │ │ │ │ add r5, r5, #32 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 78d3c <__cxa_atexit@plt+0x6be3c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ - streq r3, [r0, #-2564]! @ 0xfffff5fc │ │ │ │ + streq r2, [r0, #-2572]! @ 0xfffff5f4 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - strbteq r1, [r9], #3956 @ 0xf74 │ │ │ │ + strbteq r0, [r9], #3956 @ 0xf74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 78d98 <__cxa_atexit@plt+0x6be98> │ │ │ │ addls r1, pc, r1 │ │ │ │ @@ -110499,17 +110499,17 @@ │ │ │ │ strls r7, [r5, #-12] │ │ │ │ ldrls r0, [pc, #24] @ 78da4 <__cxa_atexit@plt+0x6bea4> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r1, [r9], #3924 @ 0xf54 │ │ │ │ - streq r3, [r0, #-2344]! @ 0xfffff6d8 │ │ │ │ - strbteq r1, [r9], #3888 @ 0xf30 │ │ │ │ + strbteq r0, [r9], #3924 @ 0xf54 │ │ │ │ + streq r2, [r0, #-2352]! @ 0xfffff6d0 │ │ │ │ + strbteq r0, [r9], #3888 @ 0xf30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 78e04 <__cxa_atexit@plt+0x6bf04> │ │ │ │ @@ -110527,26 +110527,26 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r3, [r0, #-2800]! @ 0xfffff510 │ │ │ │ - streq r3, [r0, #-2792]! @ 0xfffff518 │ │ │ │ - strbteq r1, [r9], #3816 @ 0xee8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r2, [r0, #-2808]! @ 0xfffff508 │ │ │ │ + streq r2, [r0, #-2800]! @ 0xfffff510 │ │ │ │ + strbteq r0, [r9], #3816 @ 0xee8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 78e8c <__cxa_atexit@plt+0x6bf8c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 78e84 <__cxa_atexit@plt+0x6bf84> │ │ │ │ ldr r3, [pc, #72] @ 78e94 <__cxa_atexit@plt+0x6bf94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 78e98 <__cxa_atexit@plt+0x6bf98> │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -110556,24 +110556,24 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ ldr r3, [pc, #44] @ 78ea0 <__cxa_atexit@plt+0x6bfa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, #2 │ │ │ │ mov sl, #0 │ │ │ │ - b 1548780 <__cxa_atexit@plt+0x153b880> │ │ │ │ + b 3fec54 <__cxa_atexit@plt+0x3f1d54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r2, [r9], #460 @ 0x1cc │ │ │ │ + strbteq r1, [r9], #460 @ 0x1cc │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - streq r3, [r0, #-2100]! @ 0xfffff7cc │ │ │ │ - streq r3, [r0, #-2640]! @ 0xfffff5b0 │ │ │ │ - strbteq r1, [r9], #3660 @ 0xe4c │ │ │ │ + streq r2, [r0, #-2108]! @ 0xfffff7c4 │ │ │ │ + streq r2, [r0, #-2648]! @ 0xfffff5a8 │ │ │ │ + strbteq r0, [r9], #3660 @ 0xe4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 78f00 <__cxa_atexit@plt+0x6c000> │ │ │ │ add r2, pc, r2 │ │ │ │ strb r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -110584,41 +110584,41 @@ │ │ │ │ beq 78ef4 <__cxa_atexit@plt+0x6bff4> │ │ │ │ ldr r3, [pc, #40] @ 78f08 <__cxa_atexit@plt+0x6c008> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 78f0c <__cxa_atexit@plt+0x6c00c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - streq r3, [r0, #-2532]! @ 0xfffff61c │ │ │ │ + streq r2, [r0, #-2540]! @ 0xfffff614 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq r9, [sl], #3212 @ 0xc8c │ │ │ │ - strbteq r1, [r9], #3536 @ 0xdd0 │ │ │ │ + ldreq r9, [sl], #2444 @ 0x98c │ │ │ │ + strbteq r0, [r9], #3536 @ 0xdd0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 78f38 <__cxa_atexit@plt+0x6c038> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 78f3c <__cxa_atexit@plt+0x6c03c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r9, [sl], #3144 @ 0xc48 │ │ │ │ - strbteq r1, [r9], #3488 @ 0xda0 │ │ │ │ + ldreq r9, [sl], #2376 @ 0x948 │ │ │ │ + strbteq r0, [r9], #3488 @ 0xda0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 78f64 <__cxa_atexit@plt+0x6c064> │ │ │ │ - strbteq r1, [r9], #3464 @ 0xd88 │ │ │ │ + strbteq r0, [r9], #3464 @ 0xd88 │ │ │ │ andeq r0, r0, r6, ror #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79138 <__cxa_atexit@plt+0x6c238> │ │ │ │ @@ -110735,47 +110735,47 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #104] @ 791a8 <__cxa_atexit@plt+0x6c2a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #64] @ 791a4 <__cxa_atexit@plt+0x6c2a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, ip │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - streq r3, [r0, #-2336]! @ 0xfffff6e0 │ │ │ │ - streq r3, [r0, #-2316]! @ 0xfffff6f4 │ │ │ │ - streq r3, [r0, #-2308]! @ 0xfffff6fc │ │ │ │ - streq r3, [r0, #-1860]! @ 0xfffff8bc │ │ │ │ - streq r3, [r0, #-2276]! @ 0xfffff71c │ │ │ │ + streq r2, [r0, #-2344]! @ 0xfffff6d8 │ │ │ │ + streq r2, [r0, #-2324]! @ 0xfffff6ec │ │ │ │ + streq r2, [r0, #-2316]! @ 0xfffff6f4 │ │ │ │ + streq r2, [r0, #-1868]! @ 0xfffff8b4 │ │ │ │ + streq r2, [r0, #-2284]! @ 0xfffff714 │ │ │ │ muleq r0, r4, r2 │ │ │ │ - streq r3, [r0, #-2188]! @ 0xfffff774 │ │ │ │ - streq r3, [r0, #-1908]! @ 0xfffff88c │ │ │ │ + streq r2, [r0, #-2196]! @ 0xfffff76c │ │ │ │ + streq r2, [r0, #-1916]! @ 0xfffff884 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - strbteq r1, [r9], #3020 @ 0xbcc │ │ │ │ - streq r3, [r0, #-1440]! @ 0xfffffa60 │ │ │ │ - strbteq r1, [r9], #2988 @ 0xbac │ │ │ │ - streq r3, [r0, #-1616]! @ 0xfffff9b0 │ │ │ │ - streq r3, [r0, #-2132]! @ 0xfffff7ac │ │ │ │ - streq r3, [r0, #-2124]! @ 0xfffff7b4 │ │ │ │ - streq r3, [r0, #-2116]! @ 0xfffff7bc │ │ │ │ - strbteq r1, [r9], #2824 @ 0xb08 │ │ │ │ + strbteq r0, [r9], #3020 @ 0xbcc │ │ │ │ + streq r2, [r0, #-1448]! @ 0xfffffa58 │ │ │ │ + strbteq r0, [r9], #2988 @ 0xbac │ │ │ │ + streq r2, [r0, #-1624]! @ 0xfffff9a8 │ │ │ │ + streq r2, [r0, #-2140]! @ 0xfffff7a4 │ │ │ │ + streq r2, [r0, #-2132]! @ 0xfffff7ac │ │ │ │ + streq r2, [r0, #-2124]! @ 0xfffff7b4 │ │ │ │ + strbteq r0, [r9], #2824 @ 0xb08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #204] @ 792ac <__cxa_atexit@plt+0x6c3ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -110822,23 +110822,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 792b4 <__cxa_atexit@plt+0x6c3b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - streq r3, [r0, #-1764]! @ 0xfffff91c │ │ │ │ - streq r3, [r0, #-1592]! @ 0xfffff9c8 │ │ │ │ - streq r3, [r0, #-1740]! @ 0xfffff934 │ │ │ │ - streq r3, [r0, #-1276]! @ 0xfffffb04 │ │ │ │ - streq r3, [r0, #-1712]! @ 0xfffff950 │ │ │ │ - streq r3, [r0, #-1152]! @ 0xfffffb80 │ │ │ │ - streq r3, [r0, #-1668]! @ 0xfffff97c │ │ │ │ + streq r2, [r0, #-1772]! @ 0xfffff914 │ │ │ │ + streq r2, [r0, #-1600]! @ 0xfffff9c0 │ │ │ │ + streq r2, [r0, #-1748]! @ 0xfffff92c │ │ │ │ + streq r2, [r0, #-1284]! @ 0xfffffafc │ │ │ │ + streq r2, [r0, #-1720]! @ 0xfffff948 │ │ │ │ + streq r2, [r0, #-1160]! @ 0xfffffb78 │ │ │ │ + streq r2, [r0, #-1676]! @ 0xfffff974 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7935c <__cxa_atexit@plt+0x6c45c> │ │ │ │ @@ -110869,21 +110869,21 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r3, [r0, #-1520]! @ 0xfffffa10 │ │ │ │ - streq r3, [r0, #-1064]! @ 0xfffffbd8 │ │ │ │ - streq r3, [r0, #-1500]! @ 0xfffffa24 │ │ │ │ - streq r3, [r0, #-940]! @ 0xfffffc54 │ │ │ │ - streq r3, [r0, #-1456]! @ 0xfffffa50 │ │ │ │ - strbteq r1, [r9], #2360 @ 0x938 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r2, [r0, #-1528]! @ 0xfffffa08 │ │ │ │ + streq r2, [r0, #-1072]! @ 0xfffffbd0 │ │ │ │ + streq r2, [r0, #-1508]! @ 0xfffffa1c │ │ │ │ + streq r2, [r0, #-948]! @ 0xfffffc4c │ │ │ │ + streq r2, [r0, #-1464]! @ 0xfffffa48 │ │ │ │ + strbteq r0, [r9], #2360 @ 0x938 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 793d4 <__cxa_atexit@plt+0x6c4d4> │ │ │ │ addls r1, pc, r1 │ │ │ │ @@ -110898,17 +110898,17 @@ │ │ │ │ strls r7, [r5, #-12] │ │ │ │ ldrls r0, [pc, #24] @ 793e0 <__cxa_atexit@plt+0x6c4e0> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r1, [r9], #2328 @ 0x918 │ │ │ │ - streq r3, [r0, #-748]! @ 0xfffffd14 │ │ │ │ - strbteq r1, [r9], #2292 @ 0x8f4 │ │ │ │ + strbteq r0, [r9], #2328 @ 0x918 │ │ │ │ + streq r2, [r0, #-756]! @ 0xfffffd0c │ │ │ │ + strbteq r0, [r9], #2292 @ 0x8f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79440 <__cxa_atexit@plt+0x6c540> │ │ │ │ @@ -110926,26 +110926,26 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r3, [r0, #-1204]! @ 0xfffffb4c │ │ │ │ - streq r3, [r0, #-1196]! @ 0xfffffb54 │ │ │ │ - strbteq r1, [r9], #2272 @ 0x8e0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r2, [r0, #-1212]! @ 0xfffffb44 │ │ │ │ + streq r2, [r0, #-1204]! @ 0xfffffb4c │ │ │ │ + strbteq r0, [r9], #2272 @ 0x8e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 794d8 <__cxa_atexit@plt+0x6c5d8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 794d0 <__cxa_atexit@plt+0x6c5d0> │ │ │ │ ldr r3, [pc, #88] @ 794e0 <__cxa_atexit@plt+0x6c5e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 794e4 <__cxa_atexit@plt+0x6c5e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #80] @ 794e8 <__cxa_atexit@plt+0x6c5e8> │ │ │ │ @@ -110959,40 +110959,40 @@ │ │ │ │ str r1, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [pc, #48] @ 794f0 <__cxa_atexit@plt+0x6c5f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ add sl, lr, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 154beb4 <__cxa_atexit@plt+0x153efb4> │ │ │ │ + b 3fec64 <__cxa_atexit@plt+0x3f1d64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq r1, [r9], #2952 @ 0xb88 │ │ │ │ - strbteq r1, [r9], #2064 @ 0x810 │ │ │ │ - streq r3, [r0, #-496]! @ 0xfffffe10 │ │ │ │ - streq r3, [r0, #-1028]! @ 0xfffffbfc │ │ │ │ - strbteq r1, [r9], #2060 @ 0x80c │ │ │ │ + strbteq r0, [r9], #2952 @ 0xb88 │ │ │ │ + strbteq r0, [r9], #2064 @ 0x810 │ │ │ │ + streq r2, [r0, #-504]! @ 0xfffffe08 │ │ │ │ + streq r2, [r0, #-1036]! @ 0xfffffbf4 │ │ │ │ + strbteq r0, [r9], #2060 @ 0x80c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 79528 <__cxa_atexit@plt+0x6c628> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 7952c <__cxa_atexit@plt+0x6c62c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ uxtb sl, r7 │ │ │ │ mov r9, #2 │ │ │ │ - b 1548780 <__cxa_atexit@plt+0x153b880> │ │ │ │ + b 3fec54 <__cxa_atexit@plt+0x3f1d54> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - streq r3, [r0, #-940]! @ 0xfffffc54 │ │ │ │ - strbteq r1, [r9], #1984 @ 0x7c0 │ │ │ │ + streq r2, [r0, #-948]! @ 0xfffffc4c │ │ │ │ + strbteq r0, [r9], #1984 @ 0x7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 7958c <__cxa_atexit@plt+0x6c68c> │ │ │ │ add r2, pc, r2 │ │ │ │ strb r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -111003,41 +111003,41 @@ │ │ │ │ beq 79580 <__cxa_atexit@plt+0x6c680> │ │ │ │ ldr r3, [pc, #40] @ 79594 <__cxa_atexit@plt+0x6c694> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 79598 <__cxa_atexit@plt+0x6c698> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - streq r3, [r0, #-856]! @ 0xfffffca8 │ │ │ │ + streq r2, [r0, #-864]! @ 0xfffffca0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq r9, [sl], #1678 @ 0x68e │ │ │ │ - strbteq r1, [r9], #1860 @ 0x744 │ │ │ │ + ldreq r9, [sl], #910 @ 0x38e │ │ │ │ + strbteq r0, [r9], #1860 @ 0x744 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 795c4 <__cxa_atexit@plt+0x6c6c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 795c8 <__cxa_atexit@plt+0x6c6c8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r9, [sl], #1610 @ 0x64a │ │ │ │ - strbteq r1, [r9], #1812 @ 0x714 │ │ │ │ + ldreq r9, [sl], #842 @ 0x34a │ │ │ │ + strbteq r0, [r9], #1812 @ 0x714 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 795f0 <__cxa_atexit@plt+0x6c6f0> │ │ │ │ - strbteq r1, [r9], #1788 @ 0x6fc │ │ │ │ + strbteq r0, [r9], #1788 @ 0x6fc │ │ │ │ andeq r0, r0, r6, ror #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 797c4 <__cxa_atexit@plt+0x6c8c4> │ │ │ │ @@ -111154,47 +111154,47 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #104] @ 79834 <__cxa_atexit@plt+0x6c934> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #64] @ 79830 <__cxa_atexit@plt+0x6c930> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, ip │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - streq r3, [r0, #-660]! @ 0xfffffd6c │ │ │ │ - streq r3, [r0, #-640]! @ 0xfffffd80 │ │ │ │ - streq r3, [r0, #-632]! @ 0xfffffd88 │ │ │ │ - streq r3, [r0, #-184]! @ 0xffffff48 │ │ │ │ - streq r3, [r0, #-600]! @ 0xfffffda8 │ │ │ │ + streq r2, [r0, #-668]! @ 0xfffffd64 │ │ │ │ + streq r2, [r0, #-648]! @ 0xfffffd78 │ │ │ │ + streq r2, [r0, #-640]! @ 0xfffffd80 │ │ │ │ + streq r2, [r0, #-192]! @ 0xffffff40 │ │ │ │ + streq r2, [r0, #-608]! @ 0xfffffda0 │ │ │ │ muleq r0, r4, r2 │ │ │ │ - streq r3, [r0, #-512]! @ 0xfffffe00 │ │ │ │ - streq r3, [r0, #-232]! @ 0xffffff18 │ │ │ │ + streq r2, [r0, #-520]! @ 0xfffffdf8 │ │ │ │ + streq r2, [r0, #-240]! @ 0xffffff10 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - strbteq r1, [r9], #1344 @ 0x540 │ │ │ │ - streq r2, [r0, #-3860]! @ 0xfffff0ec │ │ │ │ - strbteq r1, [r9], #1312 @ 0x520 │ │ │ │ - streq r2, [r0, #-4036]! @ 0xfffff03c │ │ │ │ - streq r3, [r0, #-456]! @ 0xfffffe38 │ │ │ │ - streq r3, [r0, #-448]! @ 0xfffffe40 │ │ │ │ - streq r3, [r0, #-440]! @ 0xfffffe48 │ │ │ │ - strbteq r1, [r9], #1148 @ 0x47c │ │ │ │ + strbteq r0, [r9], #1344 @ 0x540 │ │ │ │ + streq r1, [r0, #-3868]! @ 0xfffff0e4 │ │ │ │ + strbteq r0, [r9], #1312 @ 0x520 │ │ │ │ + streq r1, [r0, #-4044]! @ 0xfffff034 │ │ │ │ + streq r2, [r0, #-464]! @ 0xfffffe30 │ │ │ │ + streq r2, [r0, #-456]! @ 0xfffffe38 │ │ │ │ + streq r2, [r0, #-448]! @ 0xfffffe40 │ │ │ │ + strbteq r0, [r9], #1148 @ 0x47c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #204] @ 79938 <__cxa_atexit@plt+0x6ca38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -111241,23 +111241,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 79940 <__cxa_atexit@plt+0x6ca40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - streq r3, [r0, #-88]! @ 0xffffffa8 │ │ │ │ - streq r2, [r0, #-4012]! @ 0xfffff054 │ │ │ │ - streq r3, [r0, #-64]! @ 0xffffffc0 │ │ │ │ - streq r2, [r0, #-3696]! @ 0xfffff190 │ │ │ │ - streq r3, [r0, #-36]! @ 0xffffffdc │ │ │ │ - streq r2, [r0, #-3572]! @ 0xfffff20c │ │ │ │ - streq r2, [r0, #-4088]! @ 0xfffff008 │ │ │ │ + streq r2, [r0, #-96]! @ 0xffffffa0 │ │ │ │ + streq r1, [r0, #-4020]! @ 0xfffff04c │ │ │ │ + streq r2, [r0, #-72]! @ 0xffffffb8 │ │ │ │ + streq r1, [r0, #-3704]! @ 0xfffff188 │ │ │ │ + streq r2, [r0, #-44]! @ 0xffffffd4 │ │ │ │ + streq r1, [r0, #-3580]! @ 0xfffff204 │ │ │ │ + streq r2, [r0, #-0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 799e8 <__cxa_atexit@plt+0x6cae8> │ │ │ │ @@ -111288,20 +111288,20 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r2, [r0, #-3940]! @ 0xfffff09c │ │ │ │ - streq r2, [r0, #-3484]! @ 0xfffff264 │ │ │ │ - streq r2, [r0, #-3920]! @ 0xfffff0b0 │ │ │ │ - streq r2, [r0, #-3360]! @ 0xfffff2e0 │ │ │ │ - streq r2, [r0, #-3876]! @ 0xfffff0dc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r1, [r0, #-3948]! @ 0xfffff094 │ │ │ │ + streq r1, [r0, #-3492]! @ 0xfffff25c │ │ │ │ + streq r1, [r0, #-3928]! @ 0xfffff0a8 │ │ │ │ + streq r1, [r0, #-3368]! @ 0xfffff2d8 │ │ │ │ + streq r1, [r0, #-3884]! @ 0xfffff0d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79aec <__cxa_atexit@plt+0x6cbec> │ │ │ │ ldr r2, [pc, #228] @ 79b0c <__cxa_atexit@plt+0x6cc0c> │ │ │ │ @@ -111358,17 +111358,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - streq r2, [r0, #-3676]! @ 0xfffff1a4 │ │ │ │ + streq r1, [r0, #-3684]! @ 0xfffff19c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79ba4 <__cxa_atexit@plt+0x6cca4> │ │ │ │ @@ -111399,17 +111399,17 @@ │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r2, [r0, #-3460]! @ 0xfffff27c │ │ │ │ - strbteq r1, [r9], #1188 @ 0x4a4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r1, [r0, #-3468]! @ 0xfffff274 │ │ │ │ + strbteq r0, [r9], #1188 @ 0x4a4 │ │ │ │ andeq r0, r4, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79c58 <__cxa_atexit@plt+0x6cd58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -111441,27 +111441,27 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ sub r8, r6, #3 │ │ │ │ add r9, r0, #2 │ │ │ │ ldm sp, {r5, fp} │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - streq r2, [r0, #-2740]! @ 0xfffff54c │ │ │ │ + streq r1, [r0, #-2748]! @ 0xfffff544 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - strbteq r1, [r9], #1068 @ 0x42c │ │ │ │ + strbteq r0, [r9], #1068 @ 0x42c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r1, [r9], #80 @ 0x50 │ │ │ │ + strbteq r0, [r9], #80 @ 0x50 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r9, r3 │ │ │ │ bcc 79dd8 <__cxa_atexit@plt+0x6ced8> │ │ │ │ stmib sp, {r4, fp} │ │ │ │ @@ -111541,35 +111541,35 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 79e18 <__cxa_atexit@plt+0x6cf18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r2, [r0, #-3108]! @ 0xfffff3dc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + streq r1, [r0, #-3116]! @ 0xfffff3d4 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - streq r2, [r0, #-3020]! @ 0xfffff434 │ │ │ │ + streq r1, [r0, #-3028]! @ 0xfffff42c │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - streq r2, [r0, #-2780]! @ 0xfffff524 │ │ │ │ - strbteq r0, [r9], #3952 @ 0xf70 │ │ │ │ - streq r2, [r0, #-2924]! @ 0xfffff494 │ │ │ │ - streq r2, [r0, #-2916]! @ 0xfffff49c │ │ │ │ - streq r2, [r0, #-2408]! @ 0xfffff698 │ │ │ │ - streq r2, [r0, #-2924]! @ 0xfffff494 │ │ │ │ - streq r2, [r0, #-2468]! @ 0xfffff65c │ │ │ │ - strbteq r0, [r9], #3744 @ 0xea0 │ │ │ │ + streq r1, [r0, #-2788]! @ 0xfffff51c │ │ │ │ + strbteq pc, [r8], #3952 @ 0xf70 @ │ │ │ │ + streq r1, [r0, #-2932]! @ 0xfffff48c │ │ │ │ + streq r1, [r0, #-2924]! @ 0xfffff494 │ │ │ │ + streq r1, [r0, #-2416]! @ 0xfffff690 │ │ │ │ + streq r1, [r0, #-2932]! @ 0xfffff48c │ │ │ │ + streq r1, [r0, #-2476]! @ 0xfffff654 │ │ │ │ + strbteq pc, [r8], #3744 @ 0xea0 @ │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #236] @ 79f34 <__cxa_atexit@plt+0x6d034> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #224] @ 79f38 <__cxa_atexit@plt+0x6d038> │ │ │ │ @@ -111624,24 +111624,24 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 79f3c <__cxa_atexit@plt+0x6d03c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - streq r2, [r0, #-2688]! @ 0xfffff580 │ │ │ │ - streq r2, [r0, #-2476]! @ 0xfffff654 │ │ │ │ - strbteq r0, [r9], #3632 @ 0xe30 │ │ │ │ - streq r2, [r0, #-2604]! @ 0xfffff5d4 │ │ │ │ - streq r2, [r0, #-2644]! @ 0xfffff5ac │ │ │ │ - streq r2, [r0, #-2184]! @ 0xfffff778 │ │ │ │ - streq r2, [r0, #-2068]! @ 0xfffff7ec │ │ │ │ - streq r2, [r0, #-2524]! @ 0xfffff624 │ │ │ │ + streq r1, [r0, #-2696]! @ 0xfffff578 │ │ │ │ + streq r1, [r0, #-2484]! @ 0xfffff64c │ │ │ │ + strbteq pc, [r8], #3632 @ 0xe30 @ │ │ │ │ + streq r1, [r0, #-2612]! @ 0xfffff5cc │ │ │ │ + streq r1, [r0, #-2652]! @ 0xfffff5a4 │ │ │ │ + streq r1, [r0, #-2192]! @ 0xfffff770 │ │ │ │ + streq r1, [r0, #-2076]! @ 0xfffff7e4 │ │ │ │ + streq r1, [r0, #-2532]! @ 0xfffff61c │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -111685,91 +111685,91 @@ │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ mov r4, ip │ │ │ │ ldmib sp, {r0, fp} │ │ │ │ bx r0 │ │ │ │ mov r4, #48 @ 0x30 │ │ │ │ str r4, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r0, [r9], #3368 @ 0xd28 │ │ │ │ - streq r2, [r0, #-2340]! @ 0xfffff6dc │ │ │ │ - streq r2, [r0, #-2376]! @ 0xfffff6b8 │ │ │ │ - streq r2, [r0, #-1920]! @ 0xfffff880 │ │ │ │ - streq r2, [r0, #-1804]! @ 0xfffff8f4 │ │ │ │ - streq r2, [r0, #-2260]! @ 0xfffff72c │ │ │ │ - strbteq r1, [r9], #56 @ 0x38 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq pc, [r8], #3368 @ 0xd28 @ │ │ │ │ + streq r1, [r0, #-2348]! @ 0xfffff6d4 │ │ │ │ + streq r1, [r0, #-2384]! @ 0xfffff6b0 │ │ │ │ + streq r1, [r0, #-1928]! @ 0xfffff878 │ │ │ │ + streq r1, [r0, #-1812]! @ 0xfffff8ec │ │ │ │ + streq r1, [r0, #-2268]! @ 0xfffff724 │ │ │ │ + strbteq r0, [r9], #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a0a4 <__cxa_atexit@plt+0x6d1a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7a09c <__cxa_atexit@plt+0x6d19c> │ │ │ │ ldr r3, [pc, #56] @ 7a0ac <__cxa_atexit@plt+0x6d1ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #52] @ 7a0b0 <__cxa_atexit@plt+0x6d1b0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #44] @ 7a0b4 <__cxa_atexit@plt+0x6d1b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r9, #1 │ │ │ │ mov sl, #3 │ │ │ │ - b 4004b4 <__cxa_atexit@plt+0x3f35b4> │ │ │ │ + b 3fec3c <__cxa_atexit@plt+0x3f1d3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r0, [r9], #3344 @ 0xd10 │ │ │ │ - streq r2, [r0, #-1552]! @ 0xfffff9f0 │ │ │ │ - strbteq r0, [r9], #4016 @ 0xfb0 │ │ │ │ + strbteq pc, [r8], #3344 @ 0xd10 @ │ │ │ │ + streq r1, [r0, #-1560]! @ 0xfffff9e8 │ │ │ │ + strbteq pc, [r8], #4016 @ 0xfb0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7a0e4 <__cxa_atexit@plt+0x6d1e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 7a0e8 <__cxa_atexit@plt+0x6d1e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4004bc <__cxa_atexit@plt+0x3f35bc> │ │ │ │ + b 3fec44 <__cxa_atexit@plt+0x3f1d44> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r0, [r9], #3020 @ 0xbcc │ │ │ │ - strbteq r0, [r9], #3948 @ 0xf6c │ │ │ │ + strbteq pc, [r8], #3020 @ 0xbcc @ │ │ │ │ + strbteq pc, [r8], #3948 @ 0xf6c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7a114 <__cxa_atexit@plt+0x6d214> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 7a118 <__cxa_atexit@plt+0x6d218> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r8, [sl], #2844 @ 0xb1c │ │ │ │ - strbteq r0, [r9], #3900 @ 0xf3c │ │ │ │ + ldreq r8, [sl], #2076 @ 0x81c │ │ │ │ + strbteq pc, [r8], #3900 @ 0xf3c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 7a14c <__cxa_atexit@plt+0x6d24c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #24] @ 7a150 <__cxa_atexit@plt+0x6d250> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r8, [sl], #2611 @ 0xa33 │ │ │ │ - strbteq r0, [r9], #3844 @ 0xf04 │ │ │ │ + ldreq r8, [sl], #1843 @ 0x733 │ │ │ │ + strbteq pc, [r8], #3844 @ 0xf04 @ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -111800,19 +111800,19 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 7a1fc <__cxa_atexit@plt+0x6d2fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ - streq r2, [r0, #-1348]! @ 0xfffffabc │ │ │ │ + streq r1, [r0, #-1356]! @ 0xfffffab4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq r0, [r9], #3672 @ 0xe58 │ │ │ │ + strbteq pc, [r8], #3672 @ 0xe58 @ │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7a280 <__cxa_atexit@plt+0x6d380> │ │ │ │ @@ -111841,27 +111841,27 @@ │ │ │ │ add r5, r5, #32 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 7a2a0 <__cxa_atexit@plt+0x6d3a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ - streq r2, [r0, #-1184]! @ 0xfffffb60 │ │ │ │ + streq r1, [r0, #-1192]! @ 0xfffffb58 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - strbteq r0, [r9], #3672 @ 0xe58 │ │ │ │ + strbteq pc, [r8], #3672 @ 0xe58 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 7a3d4 <__cxa_atexit@plt+0x6d4d4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7a3c0 <__cxa_atexit@plt+0x6d4c0> │ │ │ │ ldr r7, [pc, #288] @ 7a3f8 <__cxa_atexit@plt+0x6d4f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #284] @ 7a3fc <__cxa_atexit@plt+0x6d4fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -111929,26 +111929,26 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #100 @ 0x64 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 7a404 <__cxa_atexit@plt+0x6d504> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - streq r2, [r0, #-952]! @ 0xfffffc48 │ │ │ │ - streq r2, [r0, #-1508]! @ 0xfffffa1c │ │ │ │ - streq r2, [r0, #-1260]! @ 0xfffffb14 │ │ │ │ - strbteq r0, [r9], #3552 @ 0xde0 │ │ │ │ - streq r2, [r0, #-1484]! @ 0xfffffa34 │ │ │ │ - streq r2, [r0, #-912]! @ 0xfffffc70 │ │ │ │ - streq r2, [r0, #-1416]! @ 0xfffffa78 │ │ │ │ - streq r2, [r0, #-960]! @ 0xfffffc40 │ │ │ │ - streq r2, [r0, #-1404]! @ 0xfffffa84 │ │ │ │ - strbteq r0, [r9], #3276 @ 0xccc │ │ │ │ + streq r1, [r0, #-960]! @ 0xfffffc40 │ │ │ │ + streq r1, [r0, #-1516]! @ 0xfffffa14 │ │ │ │ + streq r1, [r0, #-1268]! @ 0xfffffb0c │ │ │ │ + strbteq pc, [r8], #3552 @ 0xde0 @ │ │ │ │ + streq r1, [r0, #-1492]! @ 0xfffffa2c │ │ │ │ + streq r1, [r0, #-920]! @ 0xfffffc68 │ │ │ │ + streq r1, [r0, #-1424]! @ 0xfffffa70 │ │ │ │ + streq r1, [r0, #-968]! @ 0xfffffc38 │ │ │ │ + streq r1, [r0, #-1412]! @ 0xfffffa7c │ │ │ │ + strbteq pc, [r8], #3276 @ 0xccc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7a4f0 <__cxa_atexit@plt+0x6d5f0> │ │ │ │ @@ -111994,31 +111994,31 @@ │ │ │ │ str r7, [r3, #92] @ 0x5c │ │ │ │ str r2, [r3, #96] @ 0x60 │ │ │ │ sub r7, r6, #95 @ 0x5f │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r0, [r9], #3244 @ 0xcac │ │ │ │ - streq r2, [r0, #-1176]! @ 0xfffffb68 │ │ │ │ - streq r2, [r0, #-604]! @ 0xfffffda4 │ │ │ │ - streq r2, [r0, #-1108]! @ 0xfffffbac │ │ │ │ - streq r2, [r0, #-652]! @ 0xfffffd74 │ │ │ │ - streq r2, [r0, #-1096]! @ 0xfffffbb8 │ │ │ │ - strbteq r0, [r9], #3108 @ 0xc24 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq pc, [r8], #3244 @ 0xcac @ │ │ │ │ + streq r1, [r0, #-1184]! @ 0xfffffb60 │ │ │ │ + streq r1, [r0, #-612]! @ 0xfffffd9c │ │ │ │ + streq r1, [r0, #-1116]! @ 0xfffffba4 │ │ │ │ + streq r1, [r0, #-660]! @ 0xfffffd6c │ │ │ │ + streq r1, [r0, #-1104]! @ 0xfffffbb0 │ │ │ │ + strbteq pc, [r8], #3108 @ 0xc24 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7a5a4 <__cxa_atexit@plt+0x6d6a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7a590 <__cxa_atexit@plt+0x6d690> │ │ │ │ ldr r7, [pc, #100] @ 7a5b0 <__cxa_atexit@plt+0x6d6b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #96] @ 7a5b4 <__cxa_atexit@plt+0x6d6b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r8, #-12] │ │ │ │ @@ -112041,91 +112041,91 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - streq r2, [r0, #-324]! @ 0xfffffebc │ │ │ │ - streq r2, [r0, #-880]! @ 0xfffffc90 │ │ │ │ + streq r1, [r0, #-332]! @ 0xfffffeb4 │ │ │ │ + streq r1, [r0, #-888]! @ 0xfffffc88 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq r0, [r9], #2964 @ 0xb94 │ │ │ │ - strbteq r0, [r9], #2952 @ 0xb88 │ │ │ │ - strbteq r0, [r9], #2912 @ 0xb60 │ │ │ │ + strbteq pc, [r8], #2964 @ 0xb94 @ │ │ │ │ + strbteq pc, [r8], #2952 @ 0xb88 @ │ │ │ │ + strbteq pc, [r8], #2912 @ 0xb60 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7a5f4 <__cxa_atexit@plt+0x6d6f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #20] @ 7a5f8 <__cxa_atexit@plt+0x6d6f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #12] @ 7a5fc <__cxa_atexit@plt+0x6d6fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r0, [r9], #2864 @ 0xb30 │ │ │ │ - strbteq r0, [r9], #2852 @ 0xb24 │ │ │ │ - strbteq r0, [r9], #2844 @ 0xb1c │ │ │ │ + strbteq pc, [r8], #2864 @ 0xb30 @ │ │ │ │ + strbteq pc, [r8], #2852 @ 0xb24 @ │ │ │ │ + strbteq pc, [r8], #2844 @ 0xb1c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7a62c <__cxa_atexit@plt+0x6d72c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 7a630 <__cxa_atexit@plt+0x6d730> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 496f0c <__cxa_atexit@plt+0x48a00c> │ │ │ │ + b 12dda1c <__cxa_atexit@plt+0x12d0b1c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - streq r2, [r0, #-720]! @ 0xfffffd30 │ │ │ │ + streq r1, [r0, #-728]! @ 0xfffffd28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #20] @ 7a65c <__cxa_atexit@plt+0x6d75c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 7a660 <__cxa_atexit@plt+0x6d760> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - streq r2, [r0, #-672]! @ 0xfffffd60 │ │ │ │ + streq r1, [r0, #-680]! @ 0xfffffd58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 49763c <__cxa_atexit@plt+0x48a73c> │ │ │ │ + b 12de14c <__cxa_atexit@plt+0x12d124c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a6d4 <__cxa_atexit@plt+0x6d7d4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7a6cc <__cxa_atexit@plt+0x6d7cc> │ │ │ │ ldr r3, [pc, #48] @ 7a6dc <__cxa_atexit@plt+0x6d7dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7a6e0 <__cxa_atexit@plt+0x6d7e0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7a6e4 <__cxa_atexit@plt+0x6d7e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r8, [sl], #1200 @ 0x4b0 │ │ │ │ - streq r1, [r0, #-4056]! @ 0xfffff028 │ │ │ │ + ldreq r8, [sl], #432 @ 0x1b0 │ │ │ │ + streq r0, [r0, #-4064]! @ 0xfffff020 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -112143,16 +112143,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7a754 <__cxa_atexit@plt+0x6d854> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r2, [r0, #-444]! @ 0xfffffe44 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r1, [r0, #-452]! @ 0xfffffe3c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112168,44 +112168,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7a7b8 <__cxa_atexit@plt+0x6d8b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r2, [r0, #-324]! @ 0xfffffebc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r1, [r0, #-332]! @ 0xfffffeb4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a814 <__cxa_atexit@plt+0x6d914> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7a80c <__cxa_atexit@plt+0x6d90c> │ │ │ │ ldr r3, [pc, #48] @ 7a81c <__cxa_atexit@plt+0x6d91c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7a820 <__cxa_atexit@plt+0x6d920> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7a824 <__cxa_atexit@plt+0x6d924> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r8, [sl], #1114 @ 0x45a │ │ │ │ - streq r1, [r0, #-3736]! @ 0xfffff168 │ │ │ │ + ldreq r8, [sl], #346 @ 0x15a │ │ │ │ + streq r0, [r0, #-3744]! @ 0xfffff160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -112223,16 +112223,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7a894 <__cxa_atexit@plt+0x6d994> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r2, [r0, #-124]! @ 0xffffff84 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r1, [r0, #-132]! @ 0xffffff7c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112248,44 +112248,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7a8f8 <__cxa_atexit@plt+0x6d9f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r2, [r0, #-4]! │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r1, [r0, #-12]! │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a954 <__cxa_atexit@plt+0x6da54> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7a94c <__cxa_atexit@plt+0x6da4c> │ │ │ │ ldr r3, [pc, #48] @ 7a95c <__cxa_atexit@plt+0x6da5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7a960 <__cxa_atexit@plt+0x6da60> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7a964 <__cxa_atexit@plt+0x6da64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r8, [sl], #718 @ 0x2ce │ │ │ │ - streq r1, [r0, #-3416]! @ 0xfffff2a8 │ │ │ │ + ldreq r7, [sl], #4046 @ 0xfce │ │ │ │ + streq r0, [r0, #-3424]! @ 0xfffff2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -112303,16 +112303,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7a9d4 <__cxa_atexit@plt+0x6dad4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-3900]! @ 0xfffff0c4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-3908]! @ 0xfffff0bc │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112328,44 +112328,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7aa38 <__cxa_atexit@plt+0x6db38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-3780]! @ 0xfffff13c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-3788]! @ 0xfffff134 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7aa94 <__cxa_atexit@plt+0x6db94> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7aa8c <__cxa_atexit@plt+0x6db8c> │ │ │ │ ldr r3, [pc, #48] @ 7aa9c <__cxa_atexit@plt+0x6db9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7aaa0 <__cxa_atexit@plt+0x6dba0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7aaa4 <__cxa_atexit@plt+0x6dba4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r8, [sl], #371 @ 0x173 │ │ │ │ - streq r1, [r0, #-3096]! @ 0xfffff3e8 │ │ │ │ + ldreq r7, [sl], #3699 @ 0xe73 │ │ │ │ + streq r0, [r0, #-3104]! @ 0xfffff3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -112383,16 +112383,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7ab14 <__cxa_atexit@plt+0x6dc14> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-3580]! @ 0xfffff204 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-3588]! @ 0xfffff1fc │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112408,44 +112408,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7ab78 <__cxa_atexit@plt+0x6dc78> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-3460]! @ 0xfffff27c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-3468]! @ 0xfffff274 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7abd4 <__cxa_atexit@plt+0x6dcd4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7abcc <__cxa_atexit@plt+0x6dccc> │ │ │ │ ldr r3, [pc, #48] @ 7abdc <__cxa_atexit@plt+0x6dcdc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7abe0 <__cxa_atexit@plt+0x6dce0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7abe4 <__cxa_atexit@plt+0x6dce4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [sl], #4009 @ 0xfa9 │ │ │ │ - streq r1, [r0, #-2776]! @ 0xfffff528 │ │ │ │ + ldreq r7, [sl], #3241 @ 0xca9 │ │ │ │ + streq r0, [r0, #-2784]! @ 0xfffff520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -112463,16 +112463,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7ac54 <__cxa_atexit@plt+0x6dd54> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-3260]! @ 0xfffff344 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-3268]! @ 0xfffff33c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112488,44 +112488,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7acb8 <__cxa_atexit@plt+0x6ddb8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-3140]! @ 0xfffff3bc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-3148]! @ 0xfffff3b4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ad14 <__cxa_atexit@plt+0x6de14> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7ad0c <__cxa_atexit@plt+0x6de0c> │ │ │ │ ldr r3, [pc, #48] @ 7ad1c <__cxa_atexit@plt+0x6de1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7ad20 <__cxa_atexit@plt+0x6de20> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7ad24 <__cxa_atexit@plt+0x6de24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [sl], #3906 @ 0xf42 │ │ │ │ - streq r1, [r0, #-2456]! @ 0xfffff668 │ │ │ │ + ldreq r7, [sl], #3138 @ 0xc42 │ │ │ │ + streq r0, [r0, #-2464]! @ 0xfffff660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -112543,16 +112543,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7ad94 <__cxa_atexit@plt+0x6de94> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-2940]! @ 0xfffff484 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-2948]! @ 0xfffff47c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112568,44 +112568,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7adf8 <__cxa_atexit@plt+0x6def8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-2820]! @ 0xfffff4fc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-2828]! @ 0xfffff4f4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ae54 <__cxa_atexit@plt+0x6df54> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7ae4c <__cxa_atexit@plt+0x6df4c> │ │ │ │ ldr r3, [pc, #48] @ 7ae5c <__cxa_atexit@plt+0x6df5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7ae60 <__cxa_atexit@plt+0x6df60> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7ae64 <__cxa_atexit@plt+0x6df64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [sl], #3360 @ 0xd20 │ │ │ │ - streq r1, [r0, #-2136]! @ 0xfffff7a8 │ │ │ │ + ldreq r7, [sl], #2592 @ 0xa20 │ │ │ │ + streq r0, [r0, #-2144]! @ 0xfffff7a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -112623,16 +112623,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7aed4 <__cxa_atexit@plt+0x6dfd4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-2620]! @ 0xfffff5c4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-2628]! @ 0xfffff5bc │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112648,44 +112648,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7af38 <__cxa_atexit@plt+0x6e038> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-2500]! @ 0xfffff63c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-2508]! @ 0xfffff634 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7af94 <__cxa_atexit@plt+0x6e094> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7af8c <__cxa_atexit@plt+0x6e08c> │ │ │ │ ldr r3, [pc, #48] @ 7af9c <__cxa_atexit@plt+0x6e09c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7afa0 <__cxa_atexit@plt+0x6e0a0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7afa4 <__cxa_atexit@plt+0x6e0a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [sl], #3026 @ 0xbd2 │ │ │ │ - streq r1, [r0, #-1816]! @ 0xfffff8e8 │ │ │ │ + ldreq r7, [sl], #2258 @ 0x8d2 │ │ │ │ + streq r0, [r0, #-1824]! @ 0xfffff8e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -112703,16 +112703,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7b014 <__cxa_atexit@plt+0x6e114> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-2300]! @ 0xfffff704 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-2308]! @ 0xfffff6fc │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112728,44 +112728,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7b078 <__cxa_atexit@plt+0x6e178> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-2180]! @ 0xfffff77c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-2188]! @ 0xfffff774 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7b0d4 <__cxa_atexit@plt+0x6e1d4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7b0cc <__cxa_atexit@plt+0x6e1cc> │ │ │ │ ldr r3, [pc, #48] @ 7b0dc <__cxa_atexit@plt+0x6e1dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7b0e0 <__cxa_atexit@plt+0x6e1e0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7b0e4 <__cxa_atexit@plt+0x6e1e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [sl], #2821 @ 0xb05 │ │ │ │ - streq r1, [r0, #-1496]! @ 0xfffffa28 │ │ │ │ + ldreq r7, [sl], #2053 @ 0x805 │ │ │ │ + streq r0, [r0, #-1504]! @ 0xfffffa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -112783,16 +112783,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7b154 <__cxa_atexit@plt+0x6e254> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-1980]! @ 0xfffff844 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-1988]! @ 0xfffff83c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112808,44 +112808,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7b1b8 <__cxa_atexit@plt+0x6e2b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-1860]! @ 0xfffff8bc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-1868]! @ 0xfffff8b4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7b214 <__cxa_atexit@plt+0x6e314> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7b20c <__cxa_atexit@plt+0x6e30c> │ │ │ │ ldr r3, [pc, #48] @ 7b21c <__cxa_atexit@plt+0x6e31c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7b220 <__cxa_atexit@plt+0x6e320> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7b224 <__cxa_atexit@plt+0x6e324> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [sl], #2474 @ 0x9aa │ │ │ │ - streq r1, [r0, #-1176]! @ 0xfffffb68 │ │ │ │ + ldreq r7, [sl], #1706 @ 0x6aa │ │ │ │ + streq r0, [r0, #-1184]! @ 0xfffffb60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -112863,16 +112863,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7b294 <__cxa_atexit@plt+0x6e394> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-1660]! @ 0xfffff984 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-1668]! @ 0xfffff97c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112888,44 +112888,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7b2f8 <__cxa_atexit@plt+0x6e3f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-1540]! @ 0xfffff9fc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-1548]! @ 0xfffff9f4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7b354 <__cxa_atexit@plt+0x6e454> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7b34c <__cxa_atexit@plt+0x6e44c> │ │ │ │ ldr r3, [pc, #48] @ 7b35c <__cxa_atexit@plt+0x6e45c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7b360 <__cxa_atexit@plt+0x6e460> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7b364 <__cxa_atexit@plt+0x6e464> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [sl], #2270 @ 0x8de │ │ │ │ - streq r1, [r0, #-856]! @ 0xfffffca8 │ │ │ │ + ldreq r7, [sl], #1502 @ 0x5de │ │ │ │ + streq r0, [r0, #-864]! @ 0xfffffca0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -112943,16 +112943,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7b3d4 <__cxa_atexit@plt+0x6e4d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-1340]! @ 0xfffffac4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-1348]! @ 0xfffffabc │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112968,44 +112968,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7b438 <__cxa_atexit@plt+0x6e538> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-1220]! @ 0xfffffb3c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-1228]! @ 0xfffffb34 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7b494 <__cxa_atexit@plt+0x6e594> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7b48c <__cxa_atexit@plt+0x6e58c> │ │ │ │ ldr r3, [pc, #48] @ 7b49c <__cxa_atexit@plt+0x6e59c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7b4a0 <__cxa_atexit@plt+0x6e5a0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7b4a4 <__cxa_atexit@plt+0x6e5a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [sl], #1734 @ 0x6c6 │ │ │ │ - streq r1, [r0, #-536]! @ 0xfffffde8 │ │ │ │ + ldreq r7, [sl], #966 @ 0x3c6 │ │ │ │ + streq r0, [r0, #-544]! @ 0xfffffde0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -113023,16 +113023,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7b514 <__cxa_atexit@plt+0x6e614> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-1020]! @ 0xfffffc04 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-1028]! @ 0xfffffbfc │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -113048,44 +113048,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7b578 <__cxa_atexit@plt+0x6e678> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-900]! @ 0xfffffc7c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-908]! @ 0xfffffc74 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7b5d4 <__cxa_atexit@plt+0x6e6d4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7b5cc <__cxa_atexit@plt+0x6e6cc> │ │ │ │ ldr r3, [pc, #48] @ 7b5dc <__cxa_atexit@plt+0x6e6dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7b5e0 <__cxa_atexit@plt+0x6e6e0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7b5e4 <__cxa_atexit@plt+0x6e6e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [sl], #1389 @ 0x56d │ │ │ │ - streq r1, [r0, #-216]! @ 0xffffff28 │ │ │ │ + ldreq r7, [sl], #621 @ 0x26d │ │ │ │ + streq r0, [r0, #-224]! @ 0xffffff20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -113103,16 +113103,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7b654 <__cxa_atexit@plt+0x6e754> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-700]! @ 0xfffffd44 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-708]! @ 0xfffffd3c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -113128,44 +113128,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7b6b8 <__cxa_atexit@plt+0x6e7b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-580]! @ 0xfffffdbc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-588]! @ 0xfffffdb4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7b714 <__cxa_atexit@plt+0x6e814> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7b70c <__cxa_atexit@plt+0x6e80c> │ │ │ │ ldr r3, [pc, #48] @ 7b71c <__cxa_atexit@plt+0x6e81c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7b720 <__cxa_atexit@plt+0x6e820> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7b724 <__cxa_atexit@plt+0x6e824> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [sl], #1152 @ 0x480 │ │ │ │ - streq r0, [r0, #-3992]! @ 0xfffff068 │ │ │ │ + ldreq r7, [sl], #384 @ 0x180 │ │ │ │ + ldreq pc, [pc, #-4000] @ 7a78c <__cxa_atexit@plt+0x6d88c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -113183,16 +113183,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7b794 <__cxa_atexit@plt+0x6e894> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-380]! @ 0xfffffe84 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-388]! @ 0xfffffe7c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -113208,26 +113208,26 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7b7f8 <__cxa_atexit@plt+0x6e8f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r1, [r0, #-260]! @ 0xfffffefc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + streq r0, [r0, #-268]! @ 0xfffffef4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq pc, [r8], #2900 @ 0xb54 @ │ │ │ │ + strbteq lr, [r8], #2900 @ 0xb54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7b8a8 <__cxa_atexit@plt+0x6e9a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7b894 <__cxa_atexit@plt+0x6e994> │ │ │ │ ldr r7, [pc, #128] @ 7b8b0 <__cxa_atexit@plt+0x6e9b0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ ldr r7, [pc, #116] @ 7b8b4 <__cxa_atexit@plt+0x6e9b4> │ │ │ │ @@ -113248,49 +113248,49 @@ │ │ │ │ ldr r7, [pc, #72] @ 7b8c4 <__cxa_atexit@plt+0x6e9c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #64] @ 7b8c8 <__cxa_atexit@plt+0x6e9c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r9, #2 │ │ │ │ mov sl, #0 │ │ │ │ - b 1548780 <__cxa_atexit@plt+0x153b880> │ │ │ │ + b 3fec54 <__cxa_atexit@plt+0x3f1d54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - streq r0, [r0, #-3672]! @ 0xfffff1a8 │ │ │ │ - streq r1, [r0, #-136]! @ 0xffffff78 │ │ │ │ - strbteq pc, [r8], #2752 @ 0xac0 @ │ │ │ │ + ldreq pc, [pc, #-3680] @ 7aa5c <__cxa_atexit@plt+0x6db5c> │ │ │ │ + streq r0, [r0, #-144]! @ 0xffffff70 │ │ │ │ + strbteq lr, [r8], #2752 @ 0xac0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - streq r1, [r0, #-72]! @ 0xffffffb8 │ │ │ │ - streq r1, [r0, #-80]! @ 0xffffffb0 │ │ │ │ - strbteq pc, [r8], #2672 @ 0xa70 @ │ │ │ │ + streq r0, [r0, #-80]! @ 0xffffffb0 │ │ │ │ + streq r0, [r0, #-88]! @ 0xffffffa8 │ │ │ │ + strbteq lr, [r8], #2672 @ 0xa70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 7b90c <__cxa_atexit@plt+0x6ea0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 7b910 <__cxa_atexit@plt+0x6ea10> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #24] @ 7b914 <__cxa_atexit@plt+0x6ea14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, #2 │ │ │ │ mov sl, #0 │ │ │ │ - b 1548780 <__cxa_atexit@plt+0x153b880> │ │ │ │ + b 3fec54 <__cxa_atexit@plt+0x3f1d54> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq pc, [r8], #2616 @ 0xa38 @ │ │ │ │ - streq r0, [r0, #-4040]! @ 0xfffff038 │ │ │ │ - strbteq pc, [r8], #2580 @ 0xa14 @ │ │ │ │ + strbteq lr, [r8], #2616 @ 0xa38 │ │ │ │ + ldreq pc, [pc, #-4048] @ 7a94c <__cxa_atexit@plt+0x6da4c> │ │ │ │ + strbteq lr, [r8], #2580 @ 0xa14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #184] @ 7b9e4 <__cxa_atexit@plt+0x6eae4> │ │ │ │ add r3, pc, r3 │ │ │ │ strb r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r2, r5 │ │ │ │ @@ -113322,33 +113322,33 @@ │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ str r2, [r6, #8] │ │ │ │ strb r9, [r6, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 2a7738 <__cxa_atexit@plt+0x29a838> │ │ │ │ + b 10ef090 <__cxa_atexit@plt+0x10e2190> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 7b9ec <__cxa_atexit@plt+0x6eaec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - streq r0, [r0, #-3952]! @ 0xfffff090 │ │ │ │ - streq r0, [r0, #-3804]! @ 0xfffff124 │ │ │ │ - streq r0, [r0, #-3940]! @ 0xfffff09c │ │ │ │ - streq r0, [r0, #-3508]! @ 0xfffff24c │ │ │ │ - streq r0, [r0, #-3928]! @ 0xfffff0a8 │ │ │ │ - streq r0, [r0, #-3908]! @ 0xfffff0bc │ │ │ │ - strbteq pc, [r8], #2336 @ 0x920 @ │ │ │ │ + ldreq pc, [pc, #-3960] @ 7aa78 <__cxa_atexit@plt+0x6db78> │ │ │ │ + ldreq pc, [pc, #-3812] @ 7ab10 <__cxa_atexit@plt+0x6dc10> │ │ │ │ + ldreq pc, [pc, #-3948] @ 7aa8c <__cxa_atexit@plt+0x6db8c> │ │ │ │ + ldreq pc, [pc, #-3516] @ 7ac40 <__cxa_atexit@plt+0x6dd40> │ │ │ │ + ldreq pc, [pc, #-3936] @ 7aaa0 <__cxa_atexit@plt+0x6dba0> │ │ │ │ + ldreq pc, [pc, #-3916] @ 7aab8 <__cxa_atexit@plt+0x6dbb8> │ │ │ │ + strbteq lr, [r8], #2336 @ 0x920 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7ba7c <__cxa_atexit@plt+0x6eb7c> │ │ │ │ @@ -113370,31 +113370,31 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ str r2, [r3, #8] │ │ │ │ strb r9, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #15 │ │ │ │ - b 2a7738 <__cxa_atexit@plt+0x29a838> │ │ │ │ + b 10ef090 <__cxa_atexit@plt+0x10e2190> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - streq r0, [r0, #-3744]! @ 0xfffff160 │ │ │ │ - streq r0, [r0, #-3312]! @ 0xfffff310 │ │ │ │ - streq r0, [r0, #-3732]! @ 0xfffff16c │ │ │ │ - streq r0, [r0, #-3712]! @ 0xfffff180 │ │ │ │ - strbteq pc, [r8], #2300 @ 0x8fc @ │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq pc, [pc, #-3752] @ 7abe8 <__cxa_atexit@plt+0x6dce8> │ │ │ │ + ldreq pc, [pc, #-3320] @ 7ad9c <__cxa_atexit@plt+0x6de9c> │ │ │ │ + ldreq pc, [pc, #-3740] @ 7abfc <__cxa_atexit@plt+0x6dcfc> │ │ │ │ + ldreq pc, [pc, #-3720] @ 7ac14 <__cxa_atexit@plt+0x6dd14> │ │ │ │ + strbteq lr, [r8], #2300 @ 0x8fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 7bb64 <__cxa_atexit@plt+0x6ec64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7bb50 <__cxa_atexit@plt+0x6ec50> │ │ │ │ ldr r7, [pc, #188] @ 7bb88 <__cxa_atexit@plt+0x6ec88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #184] @ 7bb8c <__cxa_atexit@plt+0x6ec8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -113437,23 +113437,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 7bb94 <__cxa_atexit@plt+0x6ec94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - streq r0, [r0, #-3012]! @ 0xfffff43c │ │ │ │ - streq r0, [r0, #-3600]! @ 0xfffff1f0 │ │ │ │ - streq r0, [r0, #-3452]! @ 0xfffff284 │ │ │ │ - strbteq pc, [r8], #2180 @ 0x884 @ │ │ │ │ - streq r0, [r0, #-3092]! @ 0xfffff3ec │ │ │ │ - streq r0, [r0, #-3552]! @ 0xfffff220 │ │ │ │ - streq r0, [r0, #-3492]! @ 0xfffff25c │ │ │ │ + ldreq pc, [pc, #-3020] @ 7afc8 <__cxa_atexit@plt+0x6e0c8> │ │ │ │ + ldreq pc, [pc, #-3608] @ 7ad80 <__cxa_atexit@plt+0x6de80> │ │ │ │ + ldreq pc, [pc, #-3460] @ 7ae18 <__cxa_atexit@plt+0x6df18> │ │ │ │ + strbteq lr, [r8], #2180 @ 0x884 │ │ │ │ + ldreq pc, [pc, #-3100] @ 7af88 <__cxa_atexit@plt+0x6e088> │ │ │ │ + ldreq pc, [pc, #-3560] @ 7adc0 <__cxa_atexit@plt+0x6dec0> │ │ │ │ + ldreq pc, [pc, #-3500] @ 7ae00 <__cxa_atexit@plt+0x6df00> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7bc10 <__cxa_atexit@plt+0x6ed10> │ │ │ │ @@ -113474,28 +113474,28 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq pc, [r8], #1984 @ 0x7c0 @ │ │ │ │ - streq r0, [r0, #-2896]! @ 0xfffff4b0 │ │ │ │ - streq r0, [r0, #-3356]! @ 0xfffff2e4 │ │ │ │ - streq r0, [r0, #-3296]! @ 0xfffff320 │ │ │ │ - strbteq pc, [r8], #1956 @ 0x7a4 @ │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq lr, [r8], #1984 @ 0x7c0 │ │ │ │ + ldreq pc, [pc, #-2904] @ 7b0d0 <__cxa_atexit@plt+0x6e1d0> │ │ │ │ + ldreq pc, [pc, #-3364] @ 7af08 <__cxa_atexit@plt+0x6e008> │ │ │ │ + ldreq pc, [pc, #-3304] @ 7af48 <__cxa_atexit@plt+0x6e048> │ │ │ │ + strbteq lr, [r8], #1956 @ 0x7a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 7bcc4 <__cxa_atexit@plt+0x6edc4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7bcbc <__cxa_atexit@plt+0x6edbc> │ │ │ │ ldr r7, [pc, #108] @ 7bccc <__cxa_atexit@plt+0x6edcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #104] @ 7bcd0 <__cxa_atexit@plt+0x6edd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -113511,190 +113511,190 @@ │ │ │ │ ldr r7, [pc, #68] @ 7bcdc <__cxa_atexit@plt+0x6eddc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 7bcb0 <__cxa_atexit@plt+0x6edb0> │ │ │ │ ldr r8, [pc, #56] @ 7bce0 <__cxa_atexit@plt+0x6ede0> │ │ │ │ add r8, pc, r8 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 2a7738 <__cxa_atexit@plt+0x29a838> │ │ │ │ + b 10ef090 <__cxa_atexit@plt+0x10e2190> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - streq r0, [r0, #-2608]! @ 0xfffff5d0 │ │ │ │ - streq r0, [r0, #-3164]! @ 0xfffff3a4 │ │ │ │ + ldreq pc, [pc, #-2616] @ 7b2a0 <__cxa_atexit@plt+0x6e3a0> │ │ │ │ + ldreq pc, [pc, #-3172] @ 7b078 <__cxa_atexit@plt+0x6e178> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - streq r0, [r0, #-3168]! @ 0xfffff3a0 │ │ │ │ - strbteq pc, [r8], #1792 @ 0x700 @ │ │ │ │ - strbteq pc, [r8], #1756 @ 0x6dc @ │ │ │ │ + ldreq pc, [pc, #-3176] @ 7b07c <__cxa_atexit@plt+0x6e17c> │ │ │ │ + strbteq lr, [r8], #1792 @ 0x700 │ │ │ │ + strbteq lr, [r8], #1756 @ 0x6dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #44] @ 7bd24 <__cxa_atexit@plt+0x6ee24> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #36] @ 7bd28 <__cxa_atexit@plt+0x6ee28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 7bd1c <__cxa_atexit@plt+0x6ee1c> │ │ │ │ ldr r8, [pc, #24] @ 7bd2c <__cxa_atexit@plt+0x6ee2c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 2a7738 <__cxa_atexit@plt+0x29a838> │ │ │ │ + b 10ef090 <__cxa_atexit@plt+0x10e2190> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - streq r0, [r0, #-3060]! @ 0xfffff40c │ │ │ │ - strbteq pc, [r8], #1684 @ 0x694 @ │ │ │ │ - strbteq pc, [r8], #1664 @ 0x680 @ │ │ │ │ + ldreq pc, [pc, #-3068] @ 7b134 <__cxa_atexit@plt+0x6e234> │ │ │ │ + strbteq lr, [r8], #1684 @ 0x694 │ │ │ │ + strbteq lr, [r8], #1664 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #8] @ 7bd4c <__cxa_atexit@plt+0x6ee4c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 2a7738 <__cxa_atexit@plt+0x29a838> │ │ │ │ - strbteq pc, [r8], #1636 @ 0x664 @ │ │ │ │ - strbteq pc, [r8], #1956 @ 0x7a4 @ │ │ │ │ + b 10ef090 <__cxa_atexit@plt+0x10e2190> │ │ │ │ + strbteq lr, [r8], #1636 @ 0x664 │ │ │ │ + strbteq lr, [r8], #1956 @ 0x7a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7bdac <__cxa_atexit@plt+0x6eeac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7bda4 <__cxa_atexit@plt+0x6eea4> │ │ │ │ ldr r3, [pc, #48] @ 7bdb4 <__cxa_atexit@plt+0x6eeb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7bdb8 <__cxa_atexit@plt+0x6eeb8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7bdbc <__cxa_atexit@plt+0x6eebc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r6, [sl], #3151 @ 0xc4f │ │ │ │ - streq r0, [r0, #-2304]! @ 0xfffff700 │ │ │ │ - strbteq pc, [r8], #1844 @ 0x734 @ │ │ │ │ + ldreq r6, [sl], #2383 @ 0x94f │ │ │ │ + ldreq pc, [pc, #-2312] @ 7b4bc <__cxa_atexit@plt+0x6e5bc> │ │ │ │ + strbteq lr, [r8], #1844 @ 0x734 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 7bdf0 <__cxa_atexit@plt+0x6eef0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #24] @ 7bdf4 <__cxa_atexit@plt+0x6eef4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r6, [sl], #3111 @ 0xc27 │ │ │ │ - strbteq pc, [r8], #1788 @ 0x6fc @ │ │ │ │ + ldreq r6, [sl], #2343 @ 0x927 │ │ │ │ + strbteq lr, [r8], #1788 @ 0x6fc │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 7be28 <__cxa_atexit@plt+0x6ef28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #24] @ 7be2c <__cxa_atexit@plt+0x6ef2c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r6, [sl], #3105 @ 0xc21 │ │ │ │ - strbteq pc, [r8], #1732 @ 0x6c4 @ │ │ │ │ + ldreq r6, [sl], #2337 @ 0x921 │ │ │ │ + strbteq lr, [r8], #1732 @ 0x6c4 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 7be60 <__cxa_atexit@plt+0x6ef60> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #24] @ 7be64 <__cxa_atexit@plt+0x6ef64> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r6, [sl], #3116 @ 0xc2c │ │ │ │ - strbteq pc, [r8], #1676 @ 0x68c @ │ │ │ │ + ldreq r6, [sl], #2348 @ 0x92c │ │ │ │ + strbteq lr, [r8], #1676 @ 0x68c │ │ │ │ andeq r1, r0, r9, ror #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 7be98 <__cxa_atexit@plt+0x6ef98> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #24] @ 7be9c <__cxa_atexit@plt+0x6ef9c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r6, [sl], #3110 @ 0xc26 │ │ │ │ - strbteq pc, [r8], #1620 @ 0x654 @ │ │ │ │ + ldreq r6, [sl], #2342 @ 0x926 │ │ │ │ + strbteq lr, [r8], #1620 @ 0x654 │ │ │ │ andeq sp, r0, ip, ror #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #28] @ 7bed0 <__cxa_atexit@plt+0x6efd0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq pc, [r8], #1568 @ 0x620 @ │ │ │ │ + strbteq lr, [r8], #1568 @ 0x620 │ │ │ │ andeq r1, r0, r9, ror #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #28] @ 7bf04 <__cxa_atexit@plt+0x6f004> │ │ │ │ add r1, pc, r1 │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq pc, [r8], #1516 @ 0x5ec @ │ │ │ │ + strbteq lr, [r8], #1516 @ 0x5ec │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #28] @ 7bf38 <__cxa_atexit@plt+0x6f038> │ │ │ │ add r1, pc, r1 │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq pc, [r8], #1464 @ 0x5b8 @ │ │ │ │ + strbteq lr, [r8], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #28] @ 7bf6c <__cxa_atexit@plt+0x6f06c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -113713,16 +113713,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7bfdc <__cxa_atexit@plt+0x6f0dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r0, [r0, #-2356]! @ 0xfffff6cc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq pc, [pc, #-2364] @ 7b6a4 <__cxa_atexit@plt+0x6e7a4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -113738,152 +113738,152 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7c040 <__cxa_atexit@plt+0x6f140> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r0, [r0, #-2236]! @ 0xfffff744 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq pc, [pc, #-2244] @ 7b780 <__cxa_atexit@plt+0x6e880> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq pc, [r8], #1200 @ 0x4b0 @ │ │ │ │ + strbteq lr, [r8], #1200 @ 0x4b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c0a0 <__cxa_atexit@plt+0x6f1a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7c098 <__cxa_atexit@plt+0x6f198> │ │ │ │ ldr r3, [pc, #48] @ 7c0a8 <__cxa_atexit@plt+0x6f1a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7c0ac <__cxa_atexit@plt+0x6f1ac> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7c0b0 <__cxa_atexit@plt+0x6f1b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r6, [sl], #2395 @ 0x95b │ │ │ │ - streq r0, [r0, #-1548]! @ 0xfffff9f4 │ │ │ │ - strbteq pc, [r8], #1088 @ 0x440 @ │ │ │ │ + ldreq r6, [sl], #1627 @ 0x65b │ │ │ │ + ldreq pc, [pc, #-1556] @ 7baa4 <__cxa_atexit@plt+0x6eba4> │ │ │ │ + strbteq lr, [r8], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 7c0e4 <__cxa_atexit@plt+0x6f1e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #24] @ 7c0e8 <__cxa_atexit@plt+0x6f1e8> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r6, [sl], #2082 @ 0x822 │ │ │ │ - strbteq pc, [r8], #1032 @ 0x408 @ │ │ │ │ + ldreq r6, [sl], #1314 @ 0x522 │ │ │ │ + strbteq lr, [r8], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 7c11c <__cxa_atexit@plt+0x6f21c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #24] @ 7c120 <__cxa_atexit@plt+0x6f220> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r6, [sl], #2084 @ 0x824 │ │ │ │ - strbteq pc, [r8], #976 @ 0x3d0 @ │ │ │ │ + ldreq r6, [sl], #1316 @ 0x524 │ │ │ │ + strbteq lr, [r8], #976 @ 0x3d0 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 7c154 <__cxa_atexit@plt+0x6f254> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #24] @ 7c158 <__cxa_atexit@plt+0x6f258> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r6, [sl], #2091 @ 0x82b │ │ │ │ - strbteq pc, [r8], #920 @ 0x398 @ │ │ │ │ + ldreq r6, [sl], #1323 @ 0x52b │ │ │ │ + strbteq lr, [r8], #920 @ 0x398 │ │ │ │ andeq r1, r0, r9, ror #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 7c18c <__cxa_atexit@plt+0x6f28c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #24] @ 7c190 <__cxa_atexit@plt+0x6f290> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r6, [sl], #2091 @ 0x82b │ │ │ │ - strbteq pc, [r8], #864 @ 0x360 @ │ │ │ │ + ldreq r6, [sl], #1323 @ 0x52b │ │ │ │ + strbteq lr, [r8], #864 @ 0x360 │ │ │ │ andeq sp, r0, ip, ror #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #28] @ 7c1c4 <__cxa_atexit@plt+0x6f2c4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq pc, [r8], #812 @ 0x32c @ │ │ │ │ + strbteq lr, [r8], #812 @ 0x32c │ │ │ │ andeq r1, r0, r9, ror #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #28] @ 7c1f8 <__cxa_atexit@plt+0x6f2f8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq pc, [r8], #760 @ 0x2f8 @ │ │ │ │ + strbteq lr, [r8], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #28] @ 7c22c <__cxa_atexit@plt+0x6f32c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq pc, [r8], #708 @ 0x2c4 @ │ │ │ │ + strbteq lr, [r8], #708 @ 0x2c4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #28] @ 7c260 <__cxa_atexit@plt+0x6f360> │ │ │ │ add r1, pc, r1 │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -113902,16 +113902,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7c2d0 <__cxa_atexit@plt+0x6f3d0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r0, [r0, #-1600]! @ 0xfffff9c0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq pc, [pc, #-1608] @ 7bc8c <__cxa_atexit@plt+0x6ed8c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -113927,54 +113927,54 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7c334 <__cxa_atexit@plt+0x6f434> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - streq r0, [r0, #-1480]! @ 0xfffffa38 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq pc, [pc, #-1488] @ 7bd68 <__cxa_atexit@plt+0x6ee68> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #184 @ 0xb8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c368 <__cxa_atexit@plt+0x6f468> │ │ │ │ ldr r3, [pc, #32] @ 7c378 <__cxa_atexit@plt+0x6f478> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #28] @ 7c37c <__cxa_atexit@plt+0x6f47c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b a1b468 <__cxa_atexit@plt+0xa0e568> │ │ │ │ + b 1862740 <__cxa_atexit@plt+0x1855840> │ │ │ │ ldr r7, [pc, #16] @ 7c380 <__cxa_atexit@plt+0x6f480> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq pc, [r8], #440 @ 0x1b8 @ │ │ │ │ - strbteq pc, [r8], #532 @ 0x214 @ │ │ │ │ - strbteq pc, [r8], #484 @ 0x1e4 @ │ │ │ │ + strbteq lr, [r8], #440 @ 0x1b8 │ │ │ │ + strbteq lr, [r8], #532 @ 0x214 │ │ │ │ + strbteq lr, [r8], #484 @ 0x1e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 7c3bc <__cxa_atexit@plt+0x6f4bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 7c3c0 <__cxa_atexit@plt+0x6f4c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 7c3c4 <__cxa_atexit@plt+0x6f4c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 6366ac <__cxa_atexit@plt+0x6297ac> │ │ │ │ + b 147dc8c <__cxa_atexit@plt+0x1470d8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - streq r0, [r0, #-1372]! @ 0xfffffaa4 │ │ │ │ - streq r0, [r0, #-884]! @ 0xfffffc8c │ │ │ │ - strbteq pc, [r8], #416 @ 0x1a0 @ │ │ │ │ + ldreq pc, [pc, #-1380] @ 7be64 <__cxa_atexit@plt+0x6ef64> │ │ │ │ + ldreq pc, [pc, #-892] @ 7c050 <__cxa_atexit@plt+0x6f150> │ │ │ │ + strbteq lr, [r8], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 7c424 <__cxa_atexit@plt+0x6f524> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 7c410 <__cxa_atexit@plt+0x6f510> │ │ │ │ @@ -113983,72 +113983,72 @@ │ │ │ │ ldr r3, [pc, #48] @ 7c428 <__cxa_atexit@plt+0x6f528> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r8, [pc, #40] @ 7c42c <__cxa_atexit@plt+0x6f52c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b a1b468 <__cxa_atexit@plt+0xa0e568> │ │ │ │ + b 1862740 <__cxa_atexit@plt+0x1855840> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d4 <__cxa_atexit@plt+0x3f35d4> │ │ │ │ + b 3fec74 <__cxa_atexit@plt+0x3f1d74> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq pc, [r8], #260 @ 0x104 @ │ │ │ │ - strbteq pc, [r8], #312 @ 0x138 @ │ │ │ │ + strbteq lr, [r8], #260 @ 0x104 │ │ │ │ + strbteq lr, [r8], #312 @ 0x138 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7c468 <__cxa_atexit@plt+0x6f568> │ │ │ │ ldr r3, [pc, #36] @ 7c474 <__cxa_atexit@plt+0x6f574> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r8, [pc, #28] @ 7c478 <__cxa_atexit@plt+0x6f578> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b a1b468 <__cxa_atexit@plt+0xa0e568> │ │ │ │ + b 1862740 <__cxa_atexit@plt+0x1855840> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d4 <__cxa_atexit@plt+0x3f35d4> │ │ │ │ + b 3fec74 <__cxa_atexit@plt+0x3f1d74> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq pc, [r8], #172 @ 0xac @ │ │ │ │ - strbteq pc, [r8], #216 @ 0xd8 @ │ │ │ │ + strbteq lr, [r8], #172 @ 0xac │ │ │ │ + strbteq lr, [r8], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 7c4b4 <__cxa_atexit@plt+0x6f5b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 7c4b8 <__cxa_atexit@plt+0x6f5b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 7c4bc <__cxa_atexit@plt+0x6f5bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 6366ac <__cxa_atexit@plt+0x6297ac> │ │ │ │ + b 147dc8c <__cxa_atexit@plt+0x1470d8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - streq r0, [r0, #-1124]! @ 0xfffffb9c │ │ │ │ - streq r0, [r0, #-636]! @ 0xfffffd84 │ │ │ │ - strbteq pc, [r8], #132 @ 0x84 @ │ │ │ │ + ldreq pc, [pc, #-1132] @ 7c054 <__cxa_atexit@plt+0x6f154> │ │ │ │ + ldreq pc, [pc, #-644] @ 7c240 <__cxa_atexit@plt+0x6f340> │ │ │ │ + strbteq lr, [r8], #132 @ 0x84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7c4ec <__cxa_atexit@plt+0x6f5ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 7c4e4 <__cxa_atexit@plt+0x6f5e4> │ │ │ │ b 7c4fc <__cxa_atexit@plt+0x6f5fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq pc, [r8], #84 @ 0x54 @ │ │ │ │ + strbteq lr, [r8], #84 @ 0x54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7c634 <__cxa_atexit@plt+0x6f734> │ │ │ │ ldr r3, [pc, #312] @ 7c648 <__cxa_atexit@plt+0x6f748> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -114120,24 +114120,24 @@ │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmda r5, {r0, r9, sl} │ │ │ │ add r8, ip, #1 │ │ │ │ mov r5, r3 │ │ │ │ ldr r9, [sp, #24] │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4004d4 <__cxa_atexit@plt+0x3f35d4> │ │ │ │ + b 3fec74 <__cxa_atexit@plt+0x3f1d74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - strbteq lr, [r8], #1592 @ 0x638 │ │ │ │ - strbteq lr, [r8], #3808 @ 0xee0 │ │ │ │ + strbteq sp, [r8], #1592 @ 0x638 │ │ │ │ + strbteq sp, [r8], #3808 @ 0xee0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r6, [r7, #15] │ │ │ │ @@ -114196,18 +114196,18 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r8, r9, #1 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, r3 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq lr, [r8], #1304 @ 0x518 │ │ │ │ - strbteq lr, [r8], #3528 @ 0xdc8 │ │ │ │ + strbteq sp, [r8], #1304 @ 0x518 │ │ │ │ + strbteq sp, [r8], #3528 @ 0xdc8 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #288] @ 7c8a4 <__cxa_atexit@plt+0x6f9a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #96] @ 0x60 │ │ │ │ str r2, [r5] │ │ │ │ @@ -114274,21 +114274,21 @@ │ │ │ │ str r0, [r5] │ │ │ │ add r8, lr, #1 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, r3 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr r9, [sp, #20] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - strbteq lr, [r8], #988 @ 0x3dc │ │ │ │ - strbteq lr, [r8], #3204 @ 0xc84 │ │ │ │ + strbteq sp, [r8], #988 @ 0x3dc │ │ │ │ + strbteq sp, [r8], #3204 @ 0xc84 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r6, [r7, #15] │ │ │ │ @@ -114345,19 +114345,19 @@ │ │ │ │ str r0, [r5] │ │ │ │ add r8, lr, #1 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, r3 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq lr, [r8], #704 @ 0x2c0 │ │ │ │ - strbteq lr, [r8], #2932 @ 0xb74 │ │ │ │ - ldreq r7, [sl], #1956 @ 0x7a4 │ │ │ │ + strbteq sp, [r8], #704 @ 0x2c0 │ │ │ │ + strbteq sp, [r8], #2932 @ 0xb74 │ │ │ │ + ldreq r7, [sl], #1188 @ 0x4a4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #200 @ 0xc8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -114439,24 +114439,24 @@ │ │ │ │ sub r8, r6, #95 @ 0x5f │ │ │ │ ldr r7, [pc, #48] @ 7cb4c <__cxa_atexit@plt+0x6fc4c> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 5934e8 <__cxa_atexit@plt+0x5865e8> │ │ │ │ + b 13daac8 <__cxa_atexit@plt+0x13cdbc8> │ │ │ │ mov r0, #200 @ 0xc8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq pc, [pc, #-3836] @ 7bc50 <__cxa_atexit@plt+0x6ed50> │ │ │ │ - ldreq pc, [pc, #-3660] @ 7bd04 <__cxa_atexit@plt+0x6ee04> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq lr, [pc, #-3844] @ 7bc48 <__cxa_atexit@plt+0x6ed48> │ │ │ │ + ldreq lr, [pc, #-3668] @ 7bcfc <__cxa_atexit@plt+0x6edfc> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq lr, [r8], #2512 @ 0x9d0 │ │ │ │ + strbteq sp, [r8], #2512 @ 0x9d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7cb70 <__cxa_atexit@plt+0x6fc70> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ @@ -114469,19 +114469,19 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [pc, #28] @ 7cbb0 <__cxa_atexit@plt+0x6fcb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ add r8, r3, #2 │ │ │ │ - b b06084 <__cxa_atexit@plt+0xaf9184> │ │ │ │ - strbteq lr, [r8], #2416 @ 0x970 │ │ │ │ - ldreq pc, [pc, #-3460] @ 7be30 <__cxa_atexit@plt+0x6ef30> │ │ │ │ - ldreq pc, [pc, #-2856] @ 7c090 <__cxa_atexit@plt+0x6f190> │ │ │ │ - strbteq lr, [r8], #2500 @ 0x9c4 │ │ │ │ + b 194c85c <__cxa_atexit@plt+0x193f95c> │ │ │ │ + strbteq sp, [r8], #2416 @ 0x970 │ │ │ │ + ldreq lr, [pc, #-3468] @ 7be28 <__cxa_atexit@plt+0x6ef28> │ │ │ │ + ldreq lr, [pc, #-2864] @ 7c088 <__cxa_atexit@plt+0x6f188> │ │ │ │ + strbteq sp, [r8], #2500 @ 0x9c4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7cc00 <__cxa_atexit@plt+0x6fd00> │ │ │ │ ldr r2, [pc, #76] @ 7cc24 <__cxa_atexit@plt+0x6fd24> │ │ │ │ @@ -114491,64 +114491,64 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7cc10 <__cxa_atexit@plt+0x6fd10> │ │ │ │ ldr r3, [pc, #64] @ 7cc30 <__cxa_atexit@plt+0x6fd30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 7cc34 <__cxa_atexit@plt+0x6fd34> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b a1b468 <__cxa_atexit@plt+0xa0e568> │ │ │ │ + b 1862740 <__cxa_atexit@plt+0x1855840> │ │ │ │ ldr r7, [pc, #36] @ 7cc2c <__cxa_atexit@plt+0x6fd2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7cc28 <__cxa_atexit@plt+0x6fd28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq lr, [r8], #2412 @ 0x96c │ │ │ │ - strbteq lr, [r8], #2444 @ 0x98c │ │ │ │ + strbteq sp, [r8], #2412 @ 0x96c │ │ │ │ + strbteq sp, [r8], #2444 @ 0x98c │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ - strbteq lr, [r8], #2336 @ 0x920 │ │ │ │ + strbteq sp, [r8], #2336 @ 0x920 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7cc54 <__cxa_atexit@plt+0x6fd54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [pc, #-2676] @ 7c1e8 <__cxa_atexit@plt+0x6f2e8> │ │ │ │ + ldreq lr, [pc, #-2684] @ 7c1e0 <__cxa_atexit@plt+0x6f2e0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ccb0 <__cxa_atexit@plt+0x6fdb0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7cca8 <__cxa_atexit@plt+0x6fda8> │ │ │ │ ldr r3, [pc, #48] @ 7ccb8 <__cxa_atexit@plt+0x6fdb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7ccbc <__cxa_atexit@plt+0x6fdbc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7ccc0 <__cxa_atexit@plt+0x6fdc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r5, [sl], #3059 @ 0xbf3 │ │ │ │ - ldreq pc, [pc, #-2556] @ 7c2cc <__cxa_atexit@plt+0x6f3cc> │ │ │ │ + ldreq r5, [sl], #2291 @ 0x8f3 │ │ │ │ + ldreq lr, [pc, #-2564] @ 7c2c4 <__cxa_atexit@plt+0x6f3c4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -114566,16 +114566,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7cd30 <__cxa_atexit@plt+0x6fe30> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq pc, [pc, #-3040] @ 7c154 <__cxa_atexit@plt+0x6f254> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq lr, [pc, #-3048] @ 7c14c <__cxa_atexit@plt+0x6f24c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -114591,54 +114591,54 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7cd94 <__cxa_atexit@plt+0x6fe94> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq pc, [pc, #-2920] @ 7c230 <__cxa_atexit@plt+0x6f330> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq lr, [pc, #-2928] @ 7c228 <__cxa_atexit@plt+0x6f328> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7cdc8 <__cxa_atexit@plt+0x6fec8> │ │ │ │ ldr r3, [pc, #32] @ 7cdd8 <__cxa_atexit@plt+0x6fed8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #28] @ 7cddc <__cxa_atexit@plt+0x6fedc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b a1b468 <__cxa_atexit@plt+0xa0e568> │ │ │ │ + b 1862740 <__cxa_atexit@plt+0x1855840> │ │ │ │ ldr r7, [pc, #16] @ 7cde0 <__cxa_atexit@plt+0x6fee0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq lr, [r8], #2408 @ 0x968 │ │ │ │ - strbteq lr, [r8], #2520 @ 0x9d8 │ │ │ │ - strbteq lr, [r8], #2472 @ 0x9a8 │ │ │ │ + strbteq sp, [r8], #2408 @ 0x968 │ │ │ │ + strbteq sp, [r8], #2520 @ 0x9d8 │ │ │ │ + strbteq sp, [r8], #2472 @ 0x9a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 7ce1c <__cxa_atexit@plt+0x6ff1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 7ce20 <__cxa_atexit@plt+0x6ff20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 7ce24 <__cxa_atexit@plt+0x6ff24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 6366ac <__cxa_atexit@plt+0x6297ac> │ │ │ │ + b 147dc8c <__cxa_atexit@plt+0x1470d8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq pc, [pc, #-2812] @ 7c32c <__cxa_atexit@plt+0x6f42c> │ │ │ │ - ldreq pc, [pc, #-2324] @ 7c518 <__cxa_atexit@plt+0x6f618> │ │ │ │ - strbteq lr, [r8], #2388 @ 0x954 │ │ │ │ + ldreq lr, [pc, #-2820] @ 7c324 <__cxa_atexit@plt+0x6f424> │ │ │ │ + ldreq lr, [pc, #-2332] @ 7c510 <__cxa_atexit@plt+0x6f610> │ │ │ │ + strbteq sp, [r8], #2388 @ 0x954 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 7ce80 <__cxa_atexit@plt+0x6ff80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 7ce6c <__cxa_atexit@plt+0x6ff6c> │ │ │ │ @@ -114651,37 +114651,37 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 7ce6c <__cxa_atexit@plt+0x6ff6c> │ │ │ │ b 7cee0 <__cxa_atexit@plt+0x6ffe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d4 <__cxa_atexit@plt+0x3f35d4> │ │ │ │ + b 3fec74 <__cxa_atexit@plt+0x3f1d74> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq lr, [r8], #2292 @ 0x8f4 │ │ │ │ + strbteq sp, [r8], #2292 @ 0x8f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7cebc <__cxa_atexit@plt+0x6ffbc> │ │ │ │ ldr r3, [pc, #40] @ 7ced0 <__cxa_atexit@plt+0x6ffd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 7cec8 <__cxa_atexit@plt+0x6ffc8> │ │ │ │ b 7cee0 <__cxa_atexit@plt+0x6ffe0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d4 <__cxa_atexit@plt+0x3f35d4> │ │ │ │ + b 3fec74 <__cxa_atexit@plt+0x3f1d74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq lr, [r8], #2200 @ 0x898 │ │ │ │ + strbteq sp, [r8], #2200 @ 0x898 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #83] @ 0x53 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 7cf60 <__cxa_atexit@plt+0x70060> │ │ │ │ ldr r2, [pc, #148] @ 7cf8c <__cxa_atexit@plt+0x7008c> │ │ │ │ @@ -114707,32 +114707,32 @@ │ │ │ │ ldr r8, [pc, #84] @ 7cf9c <__cxa_atexit@plt+0x7009c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, r3, #3 │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ str r3, [r5, #-16] │ │ │ │ stmda r5, {r0, r1, r2, r9} │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r3, [pc, #32] @ 7cf88 <__cxa_atexit@plt+0x70088> │ │ │ │ add r3, pc, r3 │ │ │ │ b 7cf7c <__cxa_atexit@plt+0x7007c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7cf90 <__cxa_atexit@plt+0x70090> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 10ed020 <__cxa_atexit@plt+0x10e0120> │ │ │ │ - strbteq lr, [r8], #1708 @ 0x6ac │ │ │ │ + b 1dbc038 <__cxa_atexit@plt+0x1daf138> │ │ │ │ + strbteq sp, [r8], #1708 @ 0x6ac │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbteq lr, [r8], #1760 @ 0x6e0 │ │ │ │ + strbteq sp, [r8], #1760 @ 0x6e0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq r5, [sl], #2423 @ 0x977 │ │ │ │ - strbteq lr, [r8], #1976 @ 0x7b8 │ │ │ │ + ldreq r5, [sl], #1655 @ 0x677 │ │ │ │ + strbteq sp, [r8], #1976 @ 0x7b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #43] @ 0x2b │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 7d004 <__cxa_atexit@plt+0x70104> │ │ │ │ ldr r2, [pc, #92] @ 7d020 <__cxa_atexit@plt+0x70120> │ │ │ │ @@ -114748,50 +114748,50 @@ │ │ │ │ ldr r8, [pc, #60] @ 7d028 <__cxa_atexit@plt+0x70128> │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, r3, #3 │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ str r3, [r5, #-16] │ │ │ │ stmda r5, {r0, r1, r2, r9} │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r3, [pc, #32] @ 7d02c <__cxa_atexit@plt+0x7012c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 10ed020 <__cxa_atexit@plt+0x10e0120> │ │ │ │ + b 1dbc038 <__cxa_atexit@plt+0x1daf138> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq r5, [sl], #2259 @ 0x8d3 │ │ │ │ - strbteq lr, [r8], #1616 @ 0x650 │ │ │ │ - strbteq lr, [r8], #1812 @ 0x714 │ │ │ │ + ldreq r5, [sl], #1491 @ 0x5d3 │ │ │ │ + strbteq sp, [r8], #1616 @ 0x650 │ │ │ │ + strbteq sp, [r8], #1812 @ 0x714 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r9, [r7, #27] │ │ │ │ ldr lr, [pc, #32] @ 7d06c <__cxa_atexit@plt+0x7016c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, #28] @ 7d070 <__cxa_atexit@plt+0x70170> │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, r3, #3 │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ str r3, [r5, #-16] │ │ │ │ stmda r5, {r0, r1, r2, r9} │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r5, [sl], #2155 @ 0x86b │ │ │ │ - strbteq lr, [r8], #1744 @ 0x6d0 │ │ │ │ + ldreq r5, [sl], #1387 @ 0x56b │ │ │ │ + strbteq sp, [r8], #1744 @ 0x6d0 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 7d098 <__cxa_atexit@plt+0x70198> │ │ │ │ - strbteq lr, [r8], #1720 @ 0x6b8 │ │ │ │ + strbteq sp, [r8], #1720 @ 0x6b8 │ │ │ │ andeq r0, r0, r8, ror #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #16 │ │ │ │ cmp r5, sl │ │ │ │ bcc 7d1b4 <__cxa_atexit@plt+0x702b4> │ │ │ │ @@ -114836,15 +114836,15 @@ │ │ │ │ str r1, [r6, #16] │ │ │ │ sub r3, sl, #11 │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, sl │ │ │ │ mov r9, r3 │ │ │ │ mov sl, lr │ │ │ │ - b b06084 <__cxa_atexit@plt+0xaf9184> │ │ │ │ + b 194c85c <__cxa_atexit@plt+0x193f95c> │ │ │ │ ldr r2, [pc, #208] @ 7d23c <__cxa_atexit@plt+0x7033c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #204] @ 7d240 <__cxa_atexit@plt+0x70340> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r3, r8} │ │ │ │ str r1, [r6, #16] │ │ │ │ ldr r6, [pc, #192] @ 7d244 <__cxa_atexit@plt+0x70344> │ │ │ │ @@ -114856,23 +114856,23 @@ │ │ │ │ str r3, [r9, #28] │ │ │ │ str r6, [r9, #32] │ │ │ │ ldr r3, [r9, #16] │ │ │ │ sub r9, sl, #11 │ │ │ │ add r8, r2, #2 │ │ │ │ mov r6, sl │ │ │ │ mov sl, r3 │ │ │ │ - b b06084 <__cxa_atexit@plt+0xaf9184> │ │ │ │ + b 194c85c <__cxa_atexit@plt+0x193f95c> │ │ │ │ ldr r6, [pc, #124] @ 7d238 <__cxa_atexit@plt+0x70338> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r9] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, sl │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ mov r0, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 7d0fc <__cxa_atexit@plt+0x701fc> │ │ │ │ ldr sl, [sp, #4] │ │ │ │ and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7d1fc <__cxa_atexit@plt+0x702fc> │ │ │ │ @@ -114889,29 +114889,29 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r9, #28] │ │ │ │ str r3, [r9, #32] │ │ │ │ ldr r3, [pc, #60] @ 7d268 <__cxa_atexit@plt+0x70368> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r8, r1, #2 │ │ │ │ - b b06084 <__cxa_atexit@plt+0xaf9184> │ │ │ │ + b 194c85c <__cxa_atexit@plt+0x193f95c> │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbteq lr, [r8], #1364 @ 0x554 │ │ │ │ - ldreq pc, [pc, #-1884] @ 7caec <__cxa_atexit@plt+0x6fbec> │ │ │ │ - ldreq pc, [pc, #-1336] @ 7cd14 <__cxa_atexit@plt+0x6fe14> │ │ │ │ - ldreq pc, [pc, #-1912] @ 7cad8 <__cxa_atexit@plt+0x6fbd8> │ │ │ │ - strbteq lr, [r8], #1468 @ 0x5bc │ │ │ │ - ldreq pc, [pc, #-1988] @ 7ca94 <__cxa_atexit@plt+0x6fb94> │ │ │ │ - ldreq pc, [pc, #-2036] @ 7ca68 <__cxa_atexit@plt+0x6fb68> │ │ │ │ - ldreq pc, [pc, #-1432] @ 7ccc8 <__cxa_atexit@plt+0x6fdc8> │ │ │ │ - strbteq lr, [r8], #1296 @ 0x510 │ │ │ │ - ldreq pc, [pc, #-1200] @ 7cdb8 <__cxa_atexit@plt+0x6feb8> │ │ │ │ - ldreq pc, [pc, #-1780] @ 7cb78 <__cxa_atexit@plt+0x6fc78> │ │ │ │ - ldreq pc, [pc, #-1764] @ 7cb8c <__cxa_atexit@plt+0x6fc8c> │ │ │ │ - strbteq lr, [r8], #1328 @ 0x530 │ │ │ │ + strbteq sp, [r8], #1364 @ 0x554 │ │ │ │ + ldreq lr, [pc, #-1892] @ 7cae4 <__cxa_atexit@plt+0x6fbe4> │ │ │ │ + ldreq lr, [pc, #-1344] @ 7cd0c <__cxa_atexit@plt+0x6fe0c> │ │ │ │ + ldreq lr, [pc, #-1920] @ 7cad0 <__cxa_atexit@plt+0x6fbd0> │ │ │ │ + strbteq sp, [r8], #1468 @ 0x5bc │ │ │ │ + ldreq lr, [pc, #-1996] @ 7ca8c <__cxa_atexit@plt+0x6fb8c> │ │ │ │ + ldreq lr, [pc, #-2044] @ 7ca60 <__cxa_atexit@plt+0x6fb60> │ │ │ │ + ldreq lr, [pc, #-1440] @ 7ccc0 <__cxa_atexit@plt+0x6fdc0> │ │ │ │ + strbteq sp, [r8], #1296 @ 0x510 │ │ │ │ + ldreq lr, [pc, #-1208] @ 7cdb0 <__cxa_atexit@plt+0x6feb0> │ │ │ │ + ldreq lr, [pc, #-1788] @ 7cb70 <__cxa_atexit@plt+0x6fc70> │ │ │ │ + ldreq lr, [pc, #-1772] @ 7cb84 <__cxa_atexit@plt+0x6fc84> │ │ │ │ + strbteq sp, [r8], #1328 @ 0x530 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d2b8 <__cxa_atexit@plt+0x703b8> │ │ │ │ ldr r2, [pc, #76] @ 7d2dc <__cxa_atexit@plt+0x703dc> │ │ │ │ @@ -114921,64 +114921,64 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7d2c8 <__cxa_atexit@plt+0x703c8> │ │ │ │ ldr r3, [pc, #64] @ 7d2e8 <__cxa_atexit@plt+0x703e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 7d2ec <__cxa_atexit@plt+0x703ec> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b a1b468 <__cxa_atexit@plt+0xa0e568> │ │ │ │ + b 1862740 <__cxa_atexit@plt+0x1855840> │ │ │ │ ldr r7, [pc, #36] @ 7d2e4 <__cxa_atexit@plt+0x703e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7d2e0 <__cxa_atexit@plt+0x703e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq lr, [r8], #1240 @ 0x4d8 │ │ │ │ - strbteq lr, [r8], #1276 @ 0x4fc │ │ │ │ + strbteq sp, [r8], #1240 @ 0x4d8 │ │ │ │ + strbteq sp, [r8], #1276 @ 0x4fc │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - strbteq lr, [r8], #1144 @ 0x478 │ │ │ │ + strbteq sp, [r8], #1144 @ 0x478 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7d30c <__cxa_atexit@plt+0x7040c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [pc, #-956] @ 7cf58 <__cxa_atexit@plt+0x70058> │ │ │ │ + ldreq lr, [pc, #-964] @ 7cf50 <__cxa_atexit@plt+0x70050> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d368 <__cxa_atexit@plt+0x70468> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7d360 <__cxa_atexit@plt+0x70460> │ │ │ │ ldr r3, [pc, #48] @ 7d370 <__cxa_atexit@plt+0x70470> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7d374 <__cxa_atexit@plt+0x70474> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7d378 <__cxa_atexit@plt+0x70478> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r5, [sl], #1233 @ 0x4d1 │ │ │ │ - ldreq pc, [pc, #-836] @ 7d03c <__cxa_atexit@plt+0x7013c> │ │ │ │ + ldreq r5, [sl], #465 @ 0x1d1 │ │ │ │ + ldreq lr, [pc, #-844] @ 7d034 <__cxa_atexit@plt+0x70134> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -114996,16 +114996,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7d3e8 <__cxa_atexit@plt+0x704e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq pc, [pc, #-1320] @ 7cec4 <__cxa_atexit@plt+0x6ffc4> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq lr, [pc, #-1328] @ 7cebc <__cxa_atexit@plt+0x6ffbc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -115021,54 +115021,54 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7d44c <__cxa_atexit@plt+0x7054c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq pc, [pc, #-1200] @ 7cfa0 <__cxa_atexit@plt+0x700a0> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq lr, [pc, #-1208] @ 7cf98 <__cxa_atexit@plt+0x70098> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d480 <__cxa_atexit@plt+0x70580> │ │ │ │ ldr r3, [pc, #32] @ 7d490 <__cxa_atexit@plt+0x70590> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #28] @ 7d494 <__cxa_atexit@plt+0x70594> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b a1b468 <__cxa_atexit@plt+0xa0e568> │ │ │ │ + b 1862740 <__cxa_atexit@plt+0x1855840> │ │ │ │ ldr r7, [pc, #16] @ 7d498 <__cxa_atexit@plt+0x70598> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq lr, [r8], #1168 @ 0x490 │ │ │ │ - strbteq lr, [r8], #1260 @ 0x4ec │ │ │ │ - strbteq lr, [r8], #1212 @ 0x4bc │ │ │ │ + strbteq sp, [r8], #1168 @ 0x490 │ │ │ │ + strbteq sp, [r8], #1260 @ 0x4ec │ │ │ │ + strbteq sp, [r8], #1212 @ 0x4bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 7d4d4 <__cxa_atexit@plt+0x705d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 7d4d8 <__cxa_atexit@plt+0x705d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 7d4dc <__cxa_atexit@plt+0x705dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 6366ac <__cxa_atexit@plt+0x6297ac> │ │ │ │ + b 147dc8c <__cxa_atexit@plt+0x1470d8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq pc, [pc, #-1092] @ 7d09c <__cxa_atexit@plt+0x7019c> │ │ │ │ - ldreq pc, [pc, #-604] @ 7d288 <__cxa_atexit@plt+0x70388> │ │ │ │ - strbteq lr, [r8], #1128 @ 0x468 │ │ │ │ + ldreq lr, [pc, #-1100] @ 7d094 <__cxa_atexit@plt+0x70194> │ │ │ │ + ldreq lr, [pc, #-612] @ 7d280 <__cxa_atexit@plt+0x70380> │ │ │ │ + strbteq sp, [r8], #1128 @ 0x468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 7d538 <__cxa_atexit@plt+0x70638> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 7d524 <__cxa_atexit@plt+0x70624> │ │ │ │ @@ -115081,37 +115081,37 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 7d524 <__cxa_atexit@plt+0x70624> │ │ │ │ b 7d598 <__cxa_atexit@plt+0x70698> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d4 <__cxa_atexit@plt+0x3f35d4> │ │ │ │ + b 3fec74 <__cxa_atexit@plt+0x3f1d74> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq lr, [r8], #1032 @ 0x408 │ │ │ │ + strbteq sp, [r8], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7d574 <__cxa_atexit@plt+0x70674> │ │ │ │ ldr r3, [pc, #40] @ 7d588 <__cxa_atexit@plt+0x70688> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 7d580 <__cxa_atexit@plt+0x70680> │ │ │ │ b 7d598 <__cxa_atexit@plt+0x70698> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d4 <__cxa_atexit@plt+0x3f35d4> │ │ │ │ + b 3fec74 <__cxa_atexit@plt+0x3f1d74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq lr, [r8], #940 @ 0x3ac │ │ │ │ + strbteq sp, [r8], #940 @ 0x3ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #83] @ 0x53 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 7d618 <__cxa_atexit@plt+0x70718> │ │ │ │ ldr r2, [pc, #148] @ 7d644 <__cxa_atexit@plt+0x70744> │ │ │ │ @@ -115137,32 +115137,32 @@ │ │ │ │ ldr r0, [r3, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r8, [pc, #76] @ 7d654 <__cxa_atexit@plt+0x70754> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmda r5, {r0, r2, r3} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r3, [pc, #32] @ 7d640 <__cxa_atexit@plt+0x70740> │ │ │ │ add r3, pc, r3 │ │ │ │ b 7d634 <__cxa_atexit@plt+0x70734> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7d648 <__cxa_atexit@plt+0x70748> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 10ed020 <__cxa_atexit@plt+0x10e0120> │ │ │ │ - strbteq lr, [r8], #568 @ 0x238 │ │ │ │ + b 1dbc038 <__cxa_atexit@plt+0x1daf138> │ │ │ │ + strbteq sp, [r8], #568 @ 0x238 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbteq lr, [r8], #620 @ 0x26c │ │ │ │ + strbteq sp, [r8], #620 @ 0x26c │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - ldreq r5, [sl], #593 @ 0x251 │ │ │ │ - strbteq lr, [r8], #716 @ 0x2cc │ │ │ │ + ldreq r4, [sl], #3921 @ 0xf51 │ │ │ │ + strbteq sp, [r8], #716 @ 0x2cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #43] @ 0x2b │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 7d6bc <__cxa_atexit@plt+0x707bc> │ │ │ │ ldr r2, [pc, #92] @ 7d6d8 <__cxa_atexit@plt+0x707d8> │ │ │ │ @@ -115178,50 +115178,50 @@ │ │ │ │ ldr r0, [r3, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r8, [pc, #52] @ 7d6e0 <__cxa_atexit@plt+0x707e0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmda r5, {r0, r2, r3} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r3, [pc, #32] @ 7d6e4 <__cxa_atexit@plt+0x707e4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 10ed020 <__cxa_atexit@plt+0x10e0120> │ │ │ │ + b 1dbc038 <__cxa_atexit@plt+0x1daf138> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldreq r5, [sl], #429 @ 0x1ad │ │ │ │ - strbteq lr, [r8], #476 @ 0x1dc │ │ │ │ - strbteq lr, [r8], #552 @ 0x228 │ │ │ │ + ldreq r4, [sl], #3757 @ 0xead │ │ │ │ + strbteq sp, [r8], #476 @ 0x1dc │ │ │ │ + strbteq sp, [r8], #552 @ 0x228 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr lr, [pc, #36] @ 7d724 <__cxa_atexit@plt+0x70824> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r0, [r3, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r8, [pc, #20] @ 7d728 <__cxa_atexit@plt+0x70828> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmda r5, {r0, r2, r3} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r5, [sl], #325 @ 0x145 │ │ │ │ - strbteq lr, [r8], #484 @ 0x1e4 │ │ │ │ + ldreq r4, [sl], #3653 @ 0xe45 │ │ │ │ + strbteq sp, [r8], #484 @ 0x1e4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 7d750 <__cxa_atexit@plt+0x70850> │ │ │ │ - strbteq lr, [r8], #460 @ 0x1cc │ │ │ │ + strbteq sp, [r8], #460 @ 0x1cc │ │ │ │ andeq r0, r0, r7, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7d850 <__cxa_atexit@plt+0x70950> │ │ │ │ @@ -115258,15 +115258,15 @@ │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r5, #4] │ │ │ │ stmib r8, {r2, r3, r9} │ │ │ │ str r0, [r8, #16] │ │ │ │ sub r9, r6, #11 │ │ │ │ add r8, lr, #2 │ │ │ │ - b b06084 <__cxa_atexit@plt+0xaf9184> │ │ │ │ + b 194c85c <__cxa_atexit@plt+0x193f95c> │ │ │ │ ldr lr, [pc, #128] @ 7d884 <__cxa_atexit@plt+0x70984> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #124] @ 7d888 <__cxa_atexit@plt+0x70988> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r9, [r8, #12] │ │ │ │ @@ -115279,37 +115279,37 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ ldr sl, [r5, #28] │ │ │ │ str r0, [r5, #28] │ │ │ │ sub r9, r6, #11 │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b b06084 <__cxa_atexit@plt+0xaf9184> │ │ │ │ + b 194c85c <__cxa_atexit@plt+0x193f95c> │ │ │ │ ldr r3, [pc, #40] @ 7d880 <__cxa_atexit@plt+0x70980> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ mov r0, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 7d7ac <__cxa_atexit@plt+0x708ac> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strbteq lr, [r8], #240 @ 0xf0 │ │ │ │ - ldreq pc, [pc, #-196] @ 7d7cc <__cxa_atexit@plt+0x708cc> │ │ │ │ - ldreq pc, [pc, #-228] @ 7d7b0 <__cxa_atexit@plt+0x708b0> │ │ │ │ - ldreq lr, [pc, #-3720] @ 7ca10 <__cxa_atexit@plt+0x6fb10> │ │ │ │ - strbteq lr, [r8], #320 @ 0x140 │ │ │ │ - ldreq pc, [pc, #-276] @ 7d78c <__cxa_atexit@plt+0x7088c> │ │ │ │ - ldreq pc, [pc, #-324] @ 7d760 <__cxa_atexit@plt+0x70860> │ │ │ │ - ldreq lr, [pc, #-3816] @ 7c9c0 <__cxa_atexit@plt+0x6fac0> │ │ │ │ - strbteq lr, [r8], #196 @ 0xc4 │ │ │ │ + strbteq sp, [r8], #240 @ 0xf0 │ │ │ │ + ldreq lr, [pc, #-204] @ 7d7c4 <__cxa_atexit@plt+0x708c4> │ │ │ │ + ldreq lr, [pc, #-236] @ 7d7a8 <__cxa_atexit@plt+0x708a8> │ │ │ │ + ldreq sp, [pc, #-3728] @ 7ca08 <__cxa_atexit@plt+0x6fb08> │ │ │ │ + strbteq sp, [r8], #320 @ 0x140 │ │ │ │ + ldreq lr, [pc, #-284] @ 7d784 <__cxa_atexit@plt+0x70884> │ │ │ │ + ldreq lr, [pc, #-332] @ 7d758 <__cxa_atexit@plt+0x70858> │ │ │ │ + ldreq sp, [pc, #-3824] @ 7c9b8 <__cxa_atexit@plt+0x6fab8> │ │ │ │ + strbteq sp, [r8], #196 @ 0xc4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d8f0 <__cxa_atexit@plt+0x709f0> │ │ │ │ ldr r2, [pc, #76] @ 7d914 <__cxa_atexit@plt+0x70a14> │ │ │ │ @@ -115319,64 +115319,64 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7d900 <__cxa_atexit@plt+0x70a00> │ │ │ │ ldr r3, [pc, #64] @ 7d920 <__cxa_atexit@plt+0x70a20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 7d924 <__cxa_atexit@plt+0x70a24> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b a1b468 <__cxa_atexit@plt+0xa0e568> │ │ │ │ + b 1862740 <__cxa_atexit@plt+0x1855840> │ │ │ │ ldr r7, [pc, #36] @ 7d91c <__cxa_atexit@plt+0x70a1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7d918 <__cxa_atexit@plt+0x70a18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq lr, [r8], #108 @ 0x6c │ │ │ │ - strbteq lr, [r8], #144 @ 0x90 │ │ │ │ + strbteq sp, [r8], #108 @ 0x6c │ │ │ │ + strbteq sp, [r8], #144 @ 0x90 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - strbteq lr, [r8], #32 │ │ │ │ + strbteq sp, [r8], #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7d944 <__cxa_atexit@plt+0x70a44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [pc, #-3460] @ 7cbc8 <__cxa_atexit@plt+0x6fcc8> │ │ │ │ + ldreq sp, [pc, #-3468] @ 7cbc0 <__cxa_atexit@plt+0x6fcc0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d9a0 <__cxa_atexit@plt+0x70aa0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7d998 <__cxa_atexit@plt+0x70a98> │ │ │ │ ldr r3, [pc, #48] @ 7d9a8 <__cxa_atexit@plt+0x70aa8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7d9ac <__cxa_atexit@plt+0x70aac> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7d9b0 <__cxa_atexit@plt+0x70ab0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r4, [sl], #3706 @ 0xe7a │ │ │ │ - ldreq lr, [pc, #-3340] @ 7ccac <__cxa_atexit@plt+0x6fdac> │ │ │ │ + ldreq r4, [sl], #2938 @ 0xb7a │ │ │ │ + ldreq sp, [pc, #-3348] @ 7cca4 <__cxa_atexit@plt+0x6fda4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -115394,16 +115394,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7da20 <__cxa_atexit@plt+0x70b20> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [pc, #-3824] @ 7cb34 <__cxa_atexit@plt+0x6fc34> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [pc, #-3832] @ 7cb2c <__cxa_atexit@plt+0x6fc2c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -115419,42 +115419,42 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7da84 <__cxa_atexit@plt+0x70b84> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [pc, #-3704] @ 7cc10 <__cxa_atexit@plt+0x6fd10> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [pc, #-3712] @ 7cc08 <__cxa_atexit@plt+0x6fd08> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7dadc <__cxa_atexit@plt+0x70bdc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7dad4 <__cxa_atexit@plt+0x70bd4> │ │ │ │ ldr r3, [pc, #44] @ 7dae4 <__cxa_atexit@plt+0x70be4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7dae8 <__cxa_atexit@plt+0x70be8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r8, #10 │ │ │ │ - b 4004dc <__cxa_atexit@plt+0x3f35dc> │ │ │ │ + b 3fec7c <__cxa_atexit@plt+0x3f1d7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq lr, [pc, #-3028] @ 7cf1c <__cxa_atexit@plt+0x7001c> │ │ │ │ + ldreq sp, [pc, #-3036] @ 7cf14 <__cxa_atexit@plt+0x70014> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -115472,16 +115472,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7db58 <__cxa_atexit@plt+0x70c58> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [pc, #-3512] @ 7cda4 <__cxa_atexit@plt+0x6fea4> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [pc, #-3520] @ 7cd9c <__cxa_atexit@plt+0x6fe9c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -115497,44 +115497,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7dbbc <__cxa_atexit@plt+0x70cbc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [pc, #-3392] @ 7ce80 <__cxa_atexit@plt+0x6ff80> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [pc, #-3400] @ 7ce78 <__cxa_atexit@plt+0x6ff78> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7dc18 <__cxa_atexit@plt+0x70d18> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7dc10 <__cxa_atexit@plt+0x70d10> │ │ │ │ ldr r3, [pc, #48] @ 7dc20 <__cxa_atexit@plt+0x70d20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7dc24 <__cxa_atexit@plt+0x70d24> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7dc28 <__cxa_atexit@plt+0x70d28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r4, [sl], #3066 @ 0xbfa │ │ │ │ - ldreq lr, [pc, #-2708] @ 7d19c <__cxa_atexit@plt+0x7029c> │ │ │ │ + ldreq r4, [sl], #2298 @ 0x8fa │ │ │ │ + ldreq sp, [pc, #-2716] @ 7d194 <__cxa_atexit@plt+0x70294> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -115552,16 +115552,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7dc98 <__cxa_atexit@plt+0x70d98> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [pc, #-3192] @ 7d024 <__cxa_atexit@plt+0x70124> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [pc, #-3200] @ 7d01c <__cxa_atexit@plt+0x7011c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -115577,44 +115577,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7dcfc <__cxa_atexit@plt+0x70dfc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [pc, #-3072] @ 7d100 <__cxa_atexit@plt+0x70200> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [pc, #-3080] @ 7d0f8 <__cxa_atexit@plt+0x701f8> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7dd58 <__cxa_atexit@plt+0x70e58> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7dd50 <__cxa_atexit@plt+0x70e50> │ │ │ │ ldr r3, [pc, #48] @ 7dd60 <__cxa_atexit@plt+0x70e60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7dd64 <__cxa_atexit@plt+0x70e64> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7dd68 <__cxa_atexit@plt+0x70e68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r4, [sl], #2736 @ 0xab0 │ │ │ │ - ldreq lr, [pc, #-2388] @ 7d41c <__cxa_atexit@plt+0x7051c> │ │ │ │ + ldreq r4, [sl], #1968 @ 0x7b0 │ │ │ │ + ldreq sp, [pc, #-2396] @ 7d414 <__cxa_atexit@plt+0x70514> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -115632,16 +115632,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7ddd8 <__cxa_atexit@plt+0x70ed8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [pc, #-2872] @ 7d2a4 <__cxa_atexit@plt+0x703a4> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [pc, #-2880] @ 7d29c <__cxa_atexit@plt+0x7039c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -115657,44 +115657,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7de3c <__cxa_atexit@plt+0x70f3c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [pc, #-2752] @ 7d380 <__cxa_atexit@plt+0x70480> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [pc, #-2760] @ 7d378 <__cxa_atexit@plt+0x70478> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7de98 <__cxa_atexit@plt+0x70f98> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7de90 <__cxa_atexit@plt+0x70f90> │ │ │ │ ldr r3, [pc, #48] @ 7dea0 <__cxa_atexit@plt+0x70fa0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7dea4 <__cxa_atexit@plt+0x70fa4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 7dea8 <__cxa_atexit@plt+0x70fa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r4, [sl], #2410 @ 0x96a │ │ │ │ - ldreq lr, [pc, #-2068] @ 7d69c <__cxa_atexit@plt+0x7079c> │ │ │ │ + ldreq r4, [sl], #1642 @ 0x66a │ │ │ │ + ldreq sp, [pc, #-2076] @ 7d694 <__cxa_atexit@plt+0x70794> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -115712,16 +115712,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7df18 <__cxa_atexit@plt+0x71018> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [pc, #-2552] @ 7d524 <__cxa_atexit@plt+0x70624> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [pc, #-2560] @ 7d51c <__cxa_atexit@plt+0x7061c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -115737,80 +115737,80 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 7df7c <__cxa_atexit@plt+0x7107c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [pc, #-2432] @ 7d600 <__cxa_atexit@plt+0x70700> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [pc, #-2440] @ 7d5f8 <__cxa_atexit@plt+0x706f8> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sp, [r8], #2988 @ 0xbac │ │ │ │ + strbteq ip, [r8], #2988 @ 0xbac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 7dfd8 <__cxa_atexit@plt+0x710d8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7dfd0 <__cxa_atexit@plt+0x710d0> │ │ │ │ ldr r3, [pc, #44] @ 7dfe0 <__cxa_atexit@plt+0x710e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 7dfe4 <__cxa_atexit@plt+0x710e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4004e4 <__cxa_atexit@plt+0x3f35e4> │ │ │ │ + b 3fec84 <__cxa_atexit@plt+0x3f1d84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sp, [r8], #2928 @ 0xb70 │ │ │ │ - ldreq lr, [pc, #-1756] @ 7d910 <__cxa_atexit@plt+0x70a10> │ │ │ │ + strbteq ip, [r8], #2928 @ 0xb70 │ │ │ │ + ldreq sp, [pc, #-1764] @ 7d908 <__cxa_atexit@plt+0x70a08> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e018 <__cxa_atexit@plt+0x71118> │ │ │ │ ldr r3, [pc, #32] @ 7e028 <__cxa_atexit@plt+0x71128> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #28] @ 7e02c <__cxa_atexit@plt+0x7112c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b a1b468 <__cxa_atexit@plt+0xa0e568> │ │ │ │ + b 1862740 <__cxa_atexit@plt+0x1855840> │ │ │ │ ldr r7, [pc, #16] @ 7e030 <__cxa_atexit@plt+0x71130> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sp, [r8], #2868 @ 0xb34 │ │ │ │ - strbteq sp, [r8], #2960 @ 0xb90 │ │ │ │ - strbteq sp, [r8], #2912 @ 0xb60 │ │ │ │ + strbteq ip, [r8], #2868 @ 0xb34 │ │ │ │ + strbteq ip, [r8], #2960 @ 0xb90 │ │ │ │ + strbteq ip, [r8], #2912 @ 0xb60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 7e06c <__cxa_atexit@plt+0x7116c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 7e070 <__cxa_atexit@plt+0x71170> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 7e074 <__cxa_atexit@plt+0x71174> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 6366ac <__cxa_atexit@plt+0x6297ac> │ │ │ │ + b 147dc8c <__cxa_atexit@plt+0x1470d8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq lr, [pc, #-2220] @ 7d7cc <__cxa_atexit@plt+0x708cc> │ │ │ │ - ldreq lr, [pc, #-1732] @ 7d9b8 <__cxa_atexit@plt+0x70ab8> │ │ │ │ - strbteq sp, [r8], #2828 @ 0xb0c │ │ │ │ + ldreq sp, [pc, #-2228] @ 7d7c4 <__cxa_atexit@plt+0x708c4> │ │ │ │ + ldreq sp, [pc, #-1740] @ 7d9b0 <__cxa_atexit@plt+0x70ab0> │ │ │ │ + strbteq ip, [r8], #2828 @ 0xb0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 7e0d0 <__cxa_atexit@plt+0x711d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 7e0bc <__cxa_atexit@plt+0x711bc> │ │ │ │ @@ -115823,37 +115823,37 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 7e0bc <__cxa_atexit@plt+0x711bc> │ │ │ │ b 7e130 <__cxa_atexit@plt+0x71230> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d4 <__cxa_atexit@plt+0x3f35d4> │ │ │ │ + b 3fec74 <__cxa_atexit@plt+0x3f1d74> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq sp, [r8], #2732 @ 0xaac │ │ │ │ + strbteq ip, [r8], #2732 @ 0xaac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7e10c <__cxa_atexit@plt+0x7120c> │ │ │ │ ldr r3, [pc, #40] @ 7e120 <__cxa_atexit@plt+0x71220> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 7e118 <__cxa_atexit@plt+0x71218> │ │ │ │ b 7e130 <__cxa_atexit@plt+0x71230> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d4 <__cxa_atexit@plt+0x3f35d4> │ │ │ │ + b 3fec74 <__cxa_atexit@plt+0x3f1d74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sp, [r8], #2636 @ 0xa4c │ │ │ │ + strbteq ip, [r8], #2636 @ 0xa4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #83] @ 0x53 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 7e18c <__cxa_atexit@plt+0x7128c> │ │ │ │ ldr r2, [pc, #168] @ 7e1f0 <__cxa_atexit@plt+0x712f0> │ │ │ │ @@ -115875,15 +115875,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r2, #1] │ │ │ │ b 7e1d4 <__cxa_atexit@plt+0x712d4> │ │ │ │ ldr r3, [pc, #124] @ 7e210 <__cxa_atexit@plt+0x71310> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 10ed020 <__cxa_atexit@plt+0x10e0120> │ │ │ │ + b 1dbc038 <__cxa_atexit@plt+0x1daf138> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #80] @ 7e200 <__cxa_atexit@plt+0x71300> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #76] @ 7e204 <__cxa_atexit@plt+0x71304> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r2, #2] │ │ │ │ @@ -115898,22 +115898,22 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r0, [pc, #20] @ 7e1fc <__cxa_atexit@plt+0x712fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ - strbteq ip, [r8], #2752 @ 0xac0 │ │ │ │ - strbteq ip, [r8], #2728 @ 0xaa8 │ │ │ │ + strbteq fp, [r8], #2752 @ 0xac0 │ │ │ │ + strbteq fp, [r8], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - strbteq ip, [r8], #2776 @ 0xad8 │ │ │ │ + strbteq fp, [r8], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - strbteq ip, [r8], #2828 @ 0xb0c │ │ │ │ - strbteq sp, [r8], #2128 @ 0x850 │ │ │ │ - strbteq sp, [r8], #2380 @ 0x94c │ │ │ │ + strbteq fp, [r8], #2828 @ 0xb0c │ │ │ │ + strbteq ip, [r8], #2128 @ 0x850 │ │ │ │ + strbteq ip, [r8], #2380 @ 0x94c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 7e248 <__cxa_atexit@plt+0x71348> │ │ │ │ cmp r7, #3 │ │ │ │ @@ -115934,48 +115934,48 @@ │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ ldr r0, [pc, #16] @ 7e28c <__cxa_atexit@plt+0x7138c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbteq ip, [r8], #2596 @ 0xa24 │ │ │ │ - strbteq ip, [r8], #2580 @ 0xa14 │ │ │ │ + strbteq fp, [r8], #2596 @ 0xa24 │ │ │ │ + strbteq fp, [r8], #2580 @ 0xa14 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbteq sp, [r8], #2232 @ 0x8b8 │ │ │ │ + strbteq ip, [r8], #2232 @ 0x8b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 7e2c4 <__cxa_atexit@plt+0x713c4> │ │ │ │ ldr r3, [pc, #84] @ 7e308 <__cxa_atexit@plt+0x71408> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 4004ec <__cxa_atexit@plt+0x3f35ec> │ │ │ │ + b 3fec8c <__cxa_atexit@plt+0x3f1d8c> │ │ │ │ ldr r3, [pc, #48] @ 7e2fc <__cxa_atexit@plt+0x713fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 7e300 <__cxa_atexit@plt+0x71400> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #4]! │ │ │ │ ldr r2, [pc, #32] @ 7e304 <__cxa_atexit@plt+0x71404> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b b06084 <__cxa_atexit@plt+0xaf9184> │ │ │ │ - strbteq sp, [r8], #1892 @ 0x764 │ │ │ │ - ldreq lr, [pc, #-1600] @ 7dcc8 <__cxa_atexit@plt+0x70dc8> │ │ │ │ - ldreq lr, [pc, #-984] @ 7df34 <__cxa_atexit@plt+0x71034> │ │ │ │ + b 194c85c <__cxa_atexit@plt+0x193f95c> │ │ │ │ + strbteq ip, [r8], #1892 @ 0x764 │ │ │ │ + ldreq sp, [pc, #-1608] @ 7dcc0 <__cxa_atexit@plt+0x70dc0> │ │ │ │ + ldreq sp, [pc, #-992] @ 7df2c <__cxa_atexit@plt+0x7102c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq sp, [r8], #2112 @ 0x840 │ │ │ │ + strbteq ip, [r8], #2112 @ 0x840 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #1 │ │ │ │ bne 7e32c <__cxa_atexit@plt+0x7142c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ @@ -115988,49 +115988,49 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [pc, #28] @ 7e36c <__cxa_atexit@plt+0x7146c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ add r8, r3, #2 │ │ │ │ - b b06084 <__cxa_atexit@plt+0xaf9184> │ │ │ │ - strbteq sp, [r8], #1788 @ 0x6fc │ │ │ │ - ldreq lr, [pc, #-1496] @ 7dd98 <__cxa_atexit@plt+0x70e98> │ │ │ │ - ldreq lr, [pc, #-876] @ 7e008 <__cxa_atexit@plt+0x71108> │ │ │ │ - strbteq sp, [r8], #2012 @ 0x7dc │ │ │ │ + b 194c85c <__cxa_atexit@plt+0x193f95c> │ │ │ │ + strbteq ip, [r8], #1788 @ 0x6fc │ │ │ │ + ldreq sp, [pc, #-1504] @ 7dd90 <__cxa_atexit@plt+0x70e90> │ │ │ │ + ldreq sp, [pc, #-884] @ 7e000 <__cxa_atexit@plt+0x71100> │ │ │ │ + strbteq ip, [r8], #2012 @ 0x7dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7e3a0 <__cxa_atexit@plt+0x714a0> │ │ │ │ ldr r3, [pc, #84] @ 7e3e4 <__cxa_atexit@plt+0x714e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 4004ec <__cxa_atexit@plt+0x3f35ec> │ │ │ │ + b 3fec8c <__cxa_atexit@plt+0x3f1d8c> │ │ │ │ ldr r3, [pc, #48] @ 7e3d8 <__cxa_atexit@plt+0x714d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 7e3dc <__cxa_atexit@plt+0x714dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #4]! │ │ │ │ ldr r2, [pc, #32] @ 7e3e0 <__cxa_atexit@plt+0x714e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b b06084 <__cxa_atexit@plt+0xaf9184> │ │ │ │ - strbteq sp, [r8], #1672 @ 0x688 │ │ │ │ - ldreq lr, [pc, #-1380] @ 7de80 <__cxa_atexit@plt+0x70f80> │ │ │ │ - ldreq lr, [pc, #-764] @ 7e0ec <__cxa_atexit@plt+0x711ec> │ │ │ │ + b 194c85c <__cxa_atexit@plt+0x193f95c> │ │ │ │ + strbteq ip, [r8], #1672 @ 0x688 │ │ │ │ + ldreq sp, [pc, #-1388] @ 7de78 <__cxa_atexit@plt+0x70f78> │ │ │ │ + ldreq sp, [pc, #-772] @ 7e0e4 <__cxa_atexit@plt+0x711e4> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq sp, [r8], #1892 @ 0x764 │ │ │ │ + strbteq ip, [r8], #1892 @ 0x764 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #1 │ │ │ │ bne 7e408 <__cxa_atexit@plt+0x71508> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ @@ -116043,19 +116043,19 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [pc, #28] @ 7e448 <__cxa_atexit@plt+0x71548> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ add r8, r3, #2 │ │ │ │ - b b06084 <__cxa_atexit@plt+0xaf9184> │ │ │ │ - strbteq sp, [r8], #1568 @ 0x620 │ │ │ │ - ldreq lr, [pc, #-1276] @ 7df50 <__cxa_atexit@plt+0x71050> │ │ │ │ - ldreq lr, [pc, #-656] @ 7e1c0 <__cxa_atexit@plt+0x712c0> │ │ │ │ - strbteq sp, [r8], #1792 @ 0x700 │ │ │ │ + b 194c85c <__cxa_atexit@plt+0x193f95c> │ │ │ │ + strbteq ip, [r8], #1568 @ 0x620 │ │ │ │ + ldreq sp, [pc, #-1284] @ 7df48 <__cxa_atexit@plt+0x71048> │ │ │ │ + ldreq sp, [pc, #-664] @ 7e1b8 <__cxa_atexit@plt+0x712b8> │ │ │ │ + strbteq ip, [r8], #1792 @ 0x700 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 7e480 <__cxa_atexit@plt+0x71580> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -116072,19 +116072,19 @@ │ │ │ │ str r2, [r5, #4]! │ │ │ │ ldr r2, [pc, #28] @ 7e4bc <__cxa_atexit@plt+0x715bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b b06084 <__cxa_atexit@plt+0xaf9184> │ │ │ │ - strbteq sp, [r8], #1448 @ 0x5a8 │ │ │ │ - ldreq lr, [pc, #-1156] @ 7e03c <__cxa_atexit@plt+0x7113c> │ │ │ │ - ldreq lr, [pc, #-540] @ 7e2a8 <__cxa_atexit@plt+0x713a8> │ │ │ │ - strbteq sp, [r8], #1764 @ 0x6e4 │ │ │ │ + b 194c85c <__cxa_atexit@plt+0x193f95c> │ │ │ │ + strbteq ip, [r8], #1448 @ 0x5a8 │ │ │ │ + ldreq sp, [pc, #-1164] @ 7e034 <__cxa_atexit@plt+0x71134> │ │ │ │ + ldreq sp, [pc, #-548] @ 7e2a0 <__cxa_atexit@plt+0x713a0> │ │ │ │ + strbteq ip, [r8], #1764 @ 0x6e4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e50c <__cxa_atexit@plt+0x7160c> │ │ │ │ ldr r2, [pc, #76] @ 7e530 <__cxa_atexit@plt+0x71630> │ │ │ │ @@ -116094,64 +116094,64 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7e51c <__cxa_atexit@plt+0x7161c> │ │ │ │ ldr r3, [pc, #64] @ 7e53c <__cxa_atexit@plt+0x7163c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ 7e540 <__cxa_atexit@plt+0x71640> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b a1b468 <__cxa_atexit@plt+0xa0e568> │ │ │ │ + b 1862740 <__cxa_atexit@plt+0x1855840> │ │ │ │ ldr r7, [pc, #36] @ 7e538 <__cxa_atexit@plt+0x71638> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7e534 <__cxa_atexit@plt+0x71634> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq sp, [r8], #1676 @ 0x68c │ │ │ │ - strbteq sp, [r8], #1712 @ 0x6b0 │ │ │ │ + strbteq ip, [r8], #1676 @ 0x68c │ │ │ │ + strbteq ip, [r8], #1712 @ 0x6b0 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ - strbteq sp, [r8], #1600 @ 0x640 │ │ │ │ + strbteq ip, [r8], #1600 @ 0x640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7e560 <__cxa_atexit@plt+0x71660> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [pc, #-360] @ 7e400 <__cxa_atexit@plt+0x71500> │ │ │ │ - strbteq sp, [r8], #1772 @ 0x6ec │ │ │ │ + ldreq sp, [pc, #-368] @ 7e3f8 <__cxa_atexit@plt+0x714f8> │ │ │ │ + strbteq ip, [r8], #1772 @ 0x6ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 7e5bc <__cxa_atexit@plt+0x716bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7e5b4 <__cxa_atexit@plt+0x716b4> │ │ │ │ ldr r3, [pc, #44] @ 7e5c4 <__cxa_atexit@plt+0x716c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 7e5c8 <__cxa_atexit@plt+0x716c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 4004f4 <__cxa_atexit@plt+0x3f35f4> │ │ │ │ + b 3fec94 <__cxa_atexit@plt+0x3f1d94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [pc, #-256] @ 7e4cc <__cxa_atexit@plt+0x715cc> │ │ │ │ - ldreq lr, [pc, #-864] @ 7e270 <__cxa_atexit@plt+0x71370> │ │ │ │ - strbteq sp, [r8], #1692 @ 0x69c │ │ │ │ + ldreq sp, [pc, #-264] @ 7e4c4 <__cxa_atexit@plt+0x715c4> │ │ │ │ + ldreq sp, [pc, #-872] @ 7e268 <__cxa_atexit@plt+0x71368> │ │ │ │ + strbteq ip, [r8], #1692 @ 0x69c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e618 <__cxa_atexit@plt+0x71718> │ │ │ │ ldr r3, [pc, #56] @ 7e628 <__cxa_atexit@plt+0x71728> │ │ │ │ @@ -116161,25 +116161,25 @@ │ │ │ │ ldr r9, [pc, #48] @ 7e630 <__cxa_atexit@plt+0x71730> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #40] @ 7e634 <__cxa_atexit@plt+0x71734> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r2, #2 │ │ │ │ - b 4004fc <__cxa_atexit@plt+0x3f35fc> │ │ │ │ + b 3fec9c <__cxa_atexit@plt+0x3f1d9c> │ │ │ │ ldr r7, [pc, #24] @ 7e638 <__cxa_atexit@plt+0x71738> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq ip, [r8], #3352 @ 0xd18 │ │ │ │ - strbteq ip, [r8], #2896 @ 0xb50 │ │ │ │ - ldreq lr, [pc, #-780] @ 7e330 <__cxa_atexit@plt+0x71430> │ │ │ │ - strbteq sp, [r8], #1648 @ 0x670 │ │ │ │ - strbteq sp, [r8], #1584 @ 0x630 │ │ │ │ + strbteq fp, [r8], #3352 @ 0xd18 │ │ │ │ + strbteq fp, [r8], #2896 @ 0xb50 │ │ │ │ + ldreq sp, [pc, #-788] @ 7e328 <__cxa_atexit@plt+0x71428> │ │ │ │ + strbteq ip, [r8], #1648 @ 0x670 │ │ │ │ + strbteq ip, [r8], #1584 @ 0x630 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7e65c <__cxa_atexit@plt+0x7175c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -116194,21 +116194,21 @@ │ │ │ │ ldr r0, [pc, #40] @ 7e6ac <__cxa_atexit@plt+0x717ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #2 │ │ │ │ - b b06084 <__cxa_atexit@plt+0xaf9184> │ │ │ │ - strbteq sp, [r8], #1504 @ 0x5e0 │ │ │ │ - strbteq ip, [r8], #3236 @ 0xca4 │ │ │ │ - strbteq ip, [r8], #2780 @ 0xadc │ │ │ │ - strbteq sp, [r8], #1512 @ 0x5e8 │ │ │ │ - ldreq lr, [pc, #-56] @ 7e67c <__cxa_atexit@plt+0x7177c> │ │ │ │ - strbteq sp, [r8], #1492 @ 0x5d4 │ │ │ │ + b 194c85c <__cxa_atexit@plt+0x193f95c> │ │ │ │ + strbteq ip, [r8], #1504 @ 0x5e0 │ │ │ │ + strbteq fp, [r8], #3236 @ 0xca4 │ │ │ │ + strbteq fp, [r8], #2780 @ 0xadc │ │ │ │ + strbteq ip, [r8], #1512 @ 0x5e8 │ │ │ │ + ldreq sp, [pc, #-64] @ 7e674 <__cxa_atexit@plt+0x71774> │ │ │ │ + strbteq ip, [r8], #1492 @ 0x5d4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e714 <__cxa_atexit@plt+0x71814> │ │ │ │ ldr r2, [pc, #100] @ 7e738 <__cxa_atexit@plt+0x71838> │ │ │ │ @@ -116224,63 +116224,63 @@ │ │ │ │ ldr r9, [pc, #80] @ 7e74c <__cxa_atexit@plt+0x7184c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #72] @ 7e750 <__cxa_atexit@plt+0x71850> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r2, #2 │ │ │ │ - b 4004fc <__cxa_atexit@plt+0x3f35fc> │ │ │ │ + b 3fec9c <__cxa_atexit@plt+0x3f1d9c> │ │ │ │ ldr r7, [pc, #36] @ 7e740 <__cxa_atexit@plt+0x71840> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7e73c <__cxa_atexit@plt+0x7183c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq sp, [r8], #1380 @ 0x564 │ │ │ │ - strbteq sp, [r8], #1404 @ 0x57c │ │ │ │ + strbteq ip, [r8], #1380 @ 0x564 │ │ │ │ + strbteq ip, [r8], #1404 @ 0x57c │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbteq ip, [r8], #3100 @ 0xc1c │ │ │ │ - strbteq ip, [r8], #2644 @ 0xa54 │ │ │ │ - ldreq lr, [pc, #-528] @ 7e548 <__cxa_atexit@plt+0x71648> │ │ │ │ + strbteq fp, [r8], #3100 @ 0xc1c │ │ │ │ + strbteq fp, [r8], #2644 @ 0xa54 │ │ │ │ + ldreq sp, [pc, #-536] @ 7e540 <__cxa_atexit@plt+0x71640> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7e770 <__cxa_atexit@plt+0x71870> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [pc, #-3928] @ 7d820 <__cxa_atexit@plt+0x70920> │ │ │ │ - strbteq sp, [r8], #1452 @ 0x5ac │ │ │ │ + ldreq ip, [pc, #-3936] @ 7d818 <__cxa_atexit@plt+0x70918> │ │ │ │ + strbteq ip, [r8], #1452 @ 0x5ac │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e7b0 <__cxa_atexit@plt+0x718b0> │ │ │ │ ldr r3, [pc, #40] @ 7e7c0 <__cxa_atexit@plt+0x718c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 7e7c4 <__cxa_atexit@plt+0x718c4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #32] @ 7e7c8 <__cxa_atexit@plt+0x718c8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [pc, #20] @ 7e7cc <__cxa_atexit@plt+0x718cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq ip, [r8], #3016 @ 0xbc8 │ │ │ │ - strbteq ip, [r8], #3024 @ 0xbd0 │ │ │ │ - strbteq sp, [r8], #1424 @ 0x590 │ │ │ │ - strbteq sp, [r8], #1364 @ 0x554 │ │ │ │ + strbteq fp, [r8], #3016 @ 0xbc8 │ │ │ │ + strbteq fp, [r8], #3024 @ 0xbd0 │ │ │ │ + strbteq ip, [r8], #1424 @ 0x590 │ │ │ │ + strbteq ip, [r8], #1364 @ 0x554 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7e7f0 <__cxa_atexit@plt+0x718f0> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -116295,21 +116295,21 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [pc, #32] @ 7e840 <__cxa_atexit@plt+0x71940> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, r3, #2 │ │ │ │ - b b06084 <__cxa_atexit@plt+0xaf9184> │ │ │ │ - strbteq ip, [r8], #2944 @ 0xb80 │ │ │ │ - strbteq ip, [r8], #2920 @ 0xb68 │ │ │ │ - strbteq sp, [r8], #1296 @ 0x510 │ │ │ │ - ldreq sp, [pc, #-3756] @ 7d998 <__cxa_atexit@plt+0x70a98> │ │ │ │ - ldreq sp, [pc, #-3920] @ 7d8f8 <__cxa_atexit@plt+0x709f8> │ │ │ │ - strbteq sp, [r8], #1272 @ 0x4f8 │ │ │ │ + b 194c85c <__cxa_atexit@plt+0x193f95c> │ │ │ │ + strbteq fp, [r8], #2944 @ 0xb80 │ │ │ │ + strbteq fp, [r8], #2920 @ 0xb68 │ │ │ │ + strbteq ip, [r8], #1296 @ 0x510 │ │ │ │ + ldreq ip, [pc, #-3764] @ 7d990 <__cxa_atexit@plt+0x70a90> │ │ │ │ + ldreq ip, [pc, #-3928] @ 7d8f0 <__cxa_atexit@plt+0x709f0> │ │ │ │ + strbteq ip, [r8], #1272 @ 0x4f8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e898 <__cxa_atexit@plt+0x71998> │ │ │ │ ldr r2, [pc, #84] @ 7e8bc <__cxa_atexit@plt+0x719bc> │ │ │ │ @@ -116321,62 +116321,62 @@ │ │ │ │ ldr r3, [pc, #72] @ 7e8c8 <__cxa_atexit@plt+0x719c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #68] @ 7e8cc <__cxa_atexit@plt+0x719cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #64] @ 7e8d0 <__cxa_atexit@plt+0x719d0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [pc, #36] @ 7e8c4 <__cxa_atexit@plt+0x719c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7e8c0 <__cxa_atexit@plt+0x719c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq sp, [r8], #1176 @ 0x498 │ │ │ │ - strbteq sp, [r8], #1200 @ 0x4b0 │ │ │ │ + strbteq ip, [r8], #1176 @ 0x498 │ │ │ │ + strbteq ip, [r8], #1200 @ 0x4b0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbteq ip, [r8], #2784 @ 0xae0 │ │ │ │ - strbteq ip, [r8], #2792 @ 0xae8 │ │ │ │ + strbteq fp, [r8], #2784 @ 0xae0 │ │ │ │ + strbteq fp, [r8], #2792 @ 0xae8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7e8f0 <__cxa_atexit@plt+0x719f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [pc, #-3544] @ 7db20 <__cxa_atexit@plt+0x70c20> │ │ │ │ - strbteq sp, [r8], #1252 @ 0x4e4 │ │ │ │ + ldreq ip, [pc, #-3552] @ 7db18 <__cxa_atexit@plt+0x70c18> │ │ │ │ + strbteq ip, [r8], #1252 @ 0x4e4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e930 <__cxa_atexit@plt+0x71a30> │ │ │ │ ldr r3, [pc, #40] @ 7e940 <__cxa_atexit@plt+0x71a40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 7e944 <__cxa_atexit@plt+0x71a44> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #32] @ 7e948 <__cxa_atexit@plt+0x71a48> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [pc, #20] @ 7e94c <__cxa_atexit@plt+0x71a4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq ip, [r8], #2760 @ 0xac8 │ │ │ │ - strbteq ip, [r8], #2768 @ 0xad0 │ │ │ │ - strbteq sp, [r8], #1224 @ 0x4c8 │ │ │ │ - strbteq sp, [r8], #1164 @ 0x48c │ │ │ │ + strbteq fp, [r8], #2760 @ 0xac8 │ │ │ │ + strbteq fp, [r8], #2768 @ 0xad0 │ │ │ │ + strbteq ip, [r8], #1224 @ 0x4c8 │ │ │ │ + strbteq ip, [r8], #1164 @ 0x48c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7e970 <__cxa_atexit@plt+0x71a70> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -116391,21 +116391,21 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [pc, #32] @ 7e9c0 <__cxa_atexit@plt+0x71ac0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, r3, #2 │ │ │ │ - b b06084 <__cxa_atexit@plt+0xaf9184> │ │ │ │ - strbteq ip, [r8], #2688 @ 0xa80 │ │ │ │ - strbteq ip, [r8], #2664 @ 0xa68 │ │ │ │ - strbteq sp, [r8], #1096 @ 0x448 │ │ │ │ - ldreq sp, [pc, #-3372] @ 7dc98 <__cxa_atexit@plt+0x70d98> │ │ │ │ - ldreq sp, [pc, #-3536] @ 7dbf8 <__cxa_atexit@plt+0x70cf8> │ │ │ │ - strbteq sp, [r8], #1072 @ 0x430 │ │ │ │ + b 194c85c <__cxa_atexit@plt+0x193f95c> │ │ │ │ + strbteq fp, [r8], #2688 @ 0xa80 │ │ │ │ + strbteq fp, [r8], #2664 @ 0xa68 │ │ │ │ + strbteq ip, [r8], #1096 @ 0x448 │ │ │ │ + ldreq ip, [pc, #-3380] @ 7dc90 <__cxa_atexit@plt+0x70d90> │ │ │ │ + ldreq ip, [pc, #-3544] @ 7dbf0 <__cxa_atexit@plt+0x70cf0> │ │ │ │ + strbteq ip, [r8], #1072 @ 0x430 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ea18 <__cxa_atexit@plt+0x71b18> │ │ │ │ ldr r2, [pc, #84] @ 7ea3c <__cxa_atexit@plt+0x71b3c> │ │ │ │ @@ -116417,54 +116417,54 @@ │ │ │ │ ldr r3, [pc, #72] @ 7ea48 <__cxa_atexit@plt+0x71b48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #68] @ 7ea4c <__cxa_atexit@plt+0x71b4c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #64] @ 7ea50 <__cxa_atexit@plt+0x71b50> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [pc, #36] @ 7ea44 <__cxa_atexit@plt+0x71b44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7ea40 <__cxa_atexit@plt+0x71b40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq sp, [r8], #976 @ 0x3d0 │ │ │ │ - strbteq sp, [r8], #1000 @ 0x3e8 │ │ │ │ + strbteq ip, [r8], #976 @ 0x3d0 │ │ │ │ + strbteq ip, [r8], #1000 @ 0x3e8 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbteq ip, [r8], #2528 @ 0x9e0 │ │ │ │ - strbteq ip, [r8], #2536 @ 0x9e8 │ │ │ │ + strbteq fp, [r8], #2528 @ 0x9e0 │ │ │ │ + strbteq fp, [r8], #2536 @ 0x9e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7ea70 <__cxa_atexit@plt+0x71b70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [pc, #-3160] @ 7de20 <__cxa_atexit@plt+0x70f20> │ │ │ │ - strbteq sp, [r8], #1140 @ 0x474 │ │ │ │ + ldreq ip, [pc, #-3168] @ 7de18 <__cxa_atexit@plt+0x70f18> │ │ │ │ + strbteq ip, [r8], #1140 @ 0x474 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r9, [pc, #4] @ 7ea90 <__cxa_atexit@plt+0x71b90> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ - strbteq sp, [r8], #1128 @ 0x468 │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ + strbteq ip, [r8], #1128 @ 0x468 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 7eab0 <__cxa_atexit@plt+0x71bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b b08dc0 <__cxa_atexit@plt+0xafbec0> │ │ │ │ - strbteq sp, [r8], #1220 @ 0x4c4 │ │ │ │ + b 3feca4 <__cxa_atexit@plt+0x3f1da4> │ │ │ │ + strbteq ip, [r8], #1220 @ 0x4c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7eb24 <__cxa_atexit@plt+0x71c24> │ │ │ │ ldr r2, [pc, #116] @ 7eb44 <__cxa_atexit@plt+0x71c44> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -116494,16 +116494,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 7eb4c <__cxa_atexit@plt+0x71c4c> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq sp, [pc, #-3008] @ 7df90 <__cxa_atexit@plt+0x71090> │ │ │ │ - strbteq sl, [r8], #3900 @ 0xf3c │ │ │ │ + ldreq ip, [pc, #-3016] @ 7df88 <__cxa_atexit@plt+0x71088> │ │ │ │ + strbteq r9, [r8], #3900 @ 0xf3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7eb7c <__cxa_atexit@plt+0x71c7c> │ │ │ │ mov r3, #1 │ │ │ │ @@ -116513,15 +116513,15 @@ │ │ │ │ b 6cc1c <__cxa_atexit@plt+0x5fd1c> │ │ │ │ ldr r7, [pc, #16] @ 7eb94 <__cxa_atexit@plt+0x71c94> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r8], #3820 @ 0xeec │ │ │ │ + strbteq r9, [r8], #3820 @ 0xeec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ebcc <__cxa_atexit@plt+0x71ccc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -116529,33 +116529,33 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 7ec2c <__cxa_atexit@plt+0x71d2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [pc, #-2784] @ 7e0fc <__cxa_atexit@plt+0x711fc> │ │ │ │ + ldreq ip, [pc, #-2792] @ 7e0f4 <__cxa_atexit@plt+0x711f4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ec10 <__cxa_atexit@plt+0x71d10> │ │ │ │ ldr r8, [pc, #36] @ 7ec18 <__cxa_atexit@plt+0x71d18> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 7ec1c <__cxa_atexit@plt+0x71d1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [sl], #2981 @ 0xba5 │ │ │ │ - ldreq sp, [pc, #-2716] @ 7e188 <__cxa_atexit@plt+0x71288> │ │ │ │ + ldreq r3, [sl], #2213 @ 0x8a5 │ │ │ │ + ldreq ip, [pc, #-2724] @ 7e180 <__cxa_atexit@plt+0x71280> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7ece4 <__cxa_atexit@plt+0x71de4> │ │ │ │ ldr r3, [pc, #196] @ 7ed04 <__cxa_atexit@plt+0x71e04> │ │ │ │ @@ -116604,19 +116604,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - ldreq sp, [pc, #-2568] @ 7e310 <__cxa_atexit@plt+0x71410> │ │ │ │ + ldreq ip, [pc, #-2576] @ 7e308 <__cxa_atexit@plt+0x71408> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7ed90 <__cxa_atexit@plt+0x71e90> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -116648,19 +116648,19 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - ldreq sp, [pc, #-2364] @ 7e488 <__cxa_atexit@plt+0x71588> │ │ │ │ - strbteq sp, [r8], #452 @ 0x1c4 │ │ │ │ + ldreq ip, [pc, #-2372] @ 7e480 <__cxa_atexit@plt+0x71580> │ │ │ │ + strbteq ip, [r8], #452 @ 0x1c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7ee28 <__cxa_atexit@plt+0x71f28> │ │ │ │ ldr r2, [pc, #80] @ 7ee34 <__cxa_atexit@plt+0x71f34> │ │ │ │ @@ -116675,49 +116675,49 @@ │ │ │ │ beq 7ee20 <__cxa_atexit@plt+0x71f20> │ │ │ │ ldr r3, [pc, #48] @ 7ee3c <__cxa_atexit@plt+0x71f3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 7ee40 <__cxa_atexit@plt+0x71f40> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4df3a0 <__cxa_atexit@plt+0x4d24a0> │ │ │ │ + b 1325eb0 <__cxa_atexit@plt+0x1318fb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq sp, [pc, #-2220] @ 7e594 <__cxa_atexit@plt+0x71694> │ │ │ │ + ldreq ip, [pc, #-2228] @ 7e58c <__cxa_atexit@plt+0x7168c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq sp, [r8], #252 @ 0xfc │ │ │ │ - strbteq sp, [r8], #320 @ 0x140 │ │ │ │ + strbteq ip, [r8], #252 @ 0xfc │ │ │ │ + strbteq ip, [r8], #320 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7ee6c <__cxa_atexit@plt+0x71f6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 7ee70 <__cxa_atexit@plt+0x71f70> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4df3a0 <__cxa_atexit@plt+0x4d24a0> │ │ │ │ + b 1325eb0 <__cxa_atexit@plt+0x1318fb0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq sp, [r8], #176 @ 0xb0 │ │ │ │ - strbteq sp, [r8], #140 @ 0x8c │ │ │ │ + strbteq ip, [r8], #176 @ 0xb0 │ │ │ │ + strbteq ip, [r8], #140 @ 0x8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7eea0 <__cxa_atexit@plt+0x71fa0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 7eea4 <__cxa_atexit@plt+0x71fa4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400274 <__cxa_atexit@plt+0x3f3374> │ │ │ │ + b 3fea04 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq sp, [r8], #120 @ 0x78 │ │ │ │ + strbteq ip, [r8], #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -116733,18 +116733,18 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r8, r3 │ │ │ │ b 7ec2c <__cxa_atexit@plt+0x71d2c> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - strbteq sp, [r8], #132 @ 0x84 │ │ │ │ + strbteq ip, [r8], #132 @ 0x84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ef84 <__cxa_atexit@plt+0x72084> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -116764,26 +116764,26 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r2, #8] │ │ │ │ ldr r5, [pc, #56] @ 7efac <__cxa_atexit@plt+0x720ac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #1 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - strbteq ip, [r8], #4056 @ 0xfd8 │ │ │ │ - ldreq sp, [pc, #-1860] @ 7e86c <__cxa_atexit@plt+0x7196c> │ │ │ │ - ldreq sp, [pc, #-2048] @ 7e7b4 <__cxa_atexit@plt+0x718b4> │ │ │ │ + strbteq fp, [r8], #4056 @ 0xfd8 │ │ │ │ + ldreq ip, [pc, #-1868] @ 7e864 <__cxa_atexit@plt+0x71964> │ │ │ │ + ldreq ip, [pc, #-2056] @ 7e7ac <__cxa_atexit@plt+0x718ac> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7eff0 <__cxa_atexit@plt+0x720f0> │ │ │ │ ldr r2, [pc, #48] @ 7f000 <__cxa_atexit@plt+0x72100> │ │ │ │ @@ -116791,23 +116791,23 @@ │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #40] @ 7f004 <__cxa_atexit@plt+0x72104> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 400304 <__cxa_atexit@plt+0x3f3404> │ │ │ │ + b 3fea9c <__cxa_atexit@plt+0x3f1b9c> │ │ │ │ ldr r7, [pc, #16] @ 7f008 <__cxa_atexit@plt+0x72108> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq sp, [pc, #-2004] @ 7e838 <__cxa_atexit@plt+0x71938> │ │ │ │ - strbteq ip, [r8], #4048 @ 0xfd0 │ │ │ │ - strbteq ip, [r8], #4000 @ 0xfa0 │ │ │ │ + ldreq ip, [pc, #-2012] @ 7e830 <__cxa_atexit@plt+0x71930> │ │ │ │ + strbteq fp, [r8], #4048 @ 0xfd0 │ │ │ │ + strbteq fp, [r8], #4000 @ 0xfa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7f068 <__cxa_atexit@plt+0x72168> │ │ │ │ @@ -116821,22 +116821,22 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ str r3, [r3, #20] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #6 │ │ │ │ add r9, r1, #1 │ │ │ │ - b 40030c <__cxa_atexit@plt+0x3f340c> │ │ │ │ + b 3feaa4 <__cxa_atexit@plt+0x3f1ba4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbteq ip, [r8], #3904 @ 0xf40 │ │ │ │ - ldreq sp, [pc, #-1620] @ 7ea30 <__cxa_atexit@plt+0x71b30> │ │ │ │ - strbteq ip, [r8], #3900 @ 0xf3c │ │ │ │ + strbteq fp, [r8], #3904 @ 0xf40 │ │ │ │ + ldreq ip, [pc, #-1628] @ 7ea28 <__cxa_atexit@plt+0x71b28> │ │ │ │ + strbteq fp, [r8], #3900 @ 0xf3c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f0c4 <__cxa_atexit@plt+0x721c4> │ │ │ │ ldr r2, [pc, #48] @ 7f0d4 <__cxa_atexit@plt+0x721d4> │ │ │ │ @@ -116844,23 +116844,23 @@ │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #40] @ 7f0d8 <__cxa_atexit@plt+0x721d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 400304 <__cxa_atexit@plt+0x3f3404> │ │ │ │ + b 3fea9c <__cxa_atexit@plt+0x3f1b9c> │ │ │ │ ldr r7, [pc, #16] @ 7f0dc <__cxa_atexit@plt+0x721dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - ldreq sp, [pc, #-1792] @ 7e9e0 <__cxa_atexit@plt+0x71ae0> │ │ │ │ - strbteq ip, [r8], #3836 @ 0xefc │ │ │ │ - strbteq ip, [r8], #3824 @ 0xef0 │ │ │ │ + ldreq ip, [pc, #-1800] @ 7e9d8 <__cxa_atexit@plt+0x71ad8> │ │ │ │ + strbteq fp, [r8], #3836 @ 0xefc │ │ │ │ + strbteq fp, [r8], #3824 @ 0xef0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f124 <__cxa_atexit@plt+0x72224> │ │ │ │ ldr r2, [pc, #48] @ 7f134 <__cxa_atexit@plt+0x72234> │ │ │ │ @@ -116868,118 +116868,118 @@ │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #40] @ 7f138 <__cxa_atexit@plt+0x72238> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 400304 <__cxa_atexit@plt+0x3f3404> │ │ │ │ + b 3fea9c <__cxa_atexit@plt+0x3f1b9c> │ │ │ │ ldr r7, [pc, #16] @ 7f13c <__cxa_atexit@plt+0x7223c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - ldreq sp, [pc, #-1696] @ 7eaa0 <__cxa_atexit@plt+0x71ba0> │ │ │ │ - strbteq ip, [r8], #3740 @ 0xe9c │ │ │ │ - strbteq sp, [r8], #500 @ 0x1f4 │ │ │ │ + ldreq ip, [pc, #-1704] @ 7ea98 <__cxa_atexit@plt+0x71b98> │ │ │ │ + strbteq fp, [r8], #3740 @ 0xe9c │ │ │ │ + strbteq ip, [r8], #500 @ 0x1f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 7f19c <__cxa_atexit@plt+0x7229c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7f194 <__cxa_atexit@plt+0x72294> │ │ │ │ ldr r3, [pc, #48] @ 7f1a4 <__cxa_atexit@plt+0x722a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 7f1a8 <__cxa_atexit@plt+0x722a8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [pc, #-1316] @ 7ec88 <__cxa_atexit@plt+0x71d88> │ │ │ │ - ldreq sp, [pc, #-1360] @ 7ec60 <__cxa_atexit@plt+0x71d60> │ │ │ │ - strbteq sp, [r8], #564 @ 0x234 │ │ │ │ + ldreq ip, [pc, #-1324] @ 7ec80 <__cxa_atexit@plt+0x71d80> │ │ │ │ + ldreq ip, [pc, #-1368] @ 7ec58 <__cxa_atexit@plt+0x71d58> │ │ │ │ + strbteq ip, [r8], #564 @ 0x234 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 7f204 <__cxa_atexit@plt+0x72304> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7f1fc <__cxa_atexit@plt+0x722fc> │ │ │ │ ldr r3, [pc, #44] @ 7f20c <__cxa_atexit@plt+0x7230c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 7f210 <__cxa_atexit@plt+0x72310> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 400504 <__cxa_atexit@plt+0x3f3604> │ │ │ │ + b 3fecac <__cxa_atexit@plt+0x3f1dac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sp, [r8], #500 @ 0x1f4 │ │ │ │ - ldreq sp, [pc, #-1200] @ 7ed68 <__cxa_atexit@plt+0x71e68> │ │ │ │ - strbteq sp, [r8], #556 @ 0x22c │ │ │ │ + strbteq ip, [r8], #500 @ 0x1f4 │ │ │ │ + ldreq ip, [pc, #-1208] @ 7ed60 <__cxa_atexit@plt+0x71e60> │ │ │ │ + strbteq ip, [r8], #556 @ 0x22c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 7f26c <__cxa_atexit@plt+0x7236c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7f264 <__cxa_atexit@plt+0x72364> │ │ │ │ ldr r3, [pc, #44] @ 7f274 <__cxa_atexit@plt+0x72374> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 7f278 <__cxa_atexit@plt+0x72378> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 400504 <__cxa_atexit@plt+0x3f3604> │ │ │ │ + b 3fecac <__cxa_atexit@plt+0x3f1dac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sp, [r8], #492 @ 0x1ec │ │ │ │ - ldreq sp, [pc, #-1096] @ 7ee38 <__cxa_atexit@plt+0x71f38> │ │ │ │ - strbteq sp, [r8], #512 @ 0x200 │ │ │ │ + strbteq ip, [r8], #492 @ 0x1ec │ │ │ │ + ldreq ip, [pc, #-1104] @ 7ee30 <__cxa_atexit@plt+0x71f30> │ │ │ │ + strbteq ip, [r8], #512 @ 0x200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f2b0 <__cxa_atexit@plt+0x723b0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 7f2b8 <__cxa_atexit@plt+0x723b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [pc, #-1020] @ 7eec4 <__cxa_atexit@plt+0x71fc4> │ │ │ │ - strbteq sp, [r8], #308 @ 0x134 │ │ │ │ + ldreq ip, [pc, #-1028] @ 7eebc <__cxa_atexit@plt+0x71fbc> │ │ │ │ + strbteq ip, [r8], #308 @ 0x134 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7f320 <__cxa_atexit@plt+0x72420> │ │ │ │ ldr r2, [pc, #76] @ 7f32c <__cxa_atexit@plt+0x7242c> │ │ │ │ @@ -116993,34 +116993,34 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 7f318 <__cxa_atexit@plt+0x72418> │ │ │ │ ldr r3, [pc, #44] @ 7f334 <__cxa_atexit@plt+0x72434> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq sp, [pc, #-944] @ 7ef88 <__cxa_atexit@plt+0x72088> │ │ │ │ + ldreq ip, [pc, #-952] @ 7ef80 <__cxa_atexit@plt+0x72080> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq sp, [r8], #184 @ 0xb8 │ │ │ │ + strbteq ip, [r8], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7f35c <__cxa_atexit@plt+0x7245c> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq sp, [r8], #144 @ 0x90 │ │ │ │ + strbteq ip, [r8], #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f3b4 <__cxa_atexit@plt+0x724b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -117042,18 +117042,18 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 7f3e0 <__cxa_atexit@plt+0x724e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq sp, [r8], #60 @ 0x3c │ │ │ │ - strbteq sp, [r8], #48 @ 0x30 │ │ │ │ - ldreq sp, [pc, #-872] @ 7f084 <__cxa_atexit@plt+0x72184> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq ip, [r8], #60 @ 0x3c │ │ │ │ + strbteq ip, [r8], #48 @ 0x30 │ │ │ │ + ldreq ip, [pc, #-880] @ 7f07c <__cxa_atexit@plt+0x7217c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f498 <__cxa_atexit@plt+0x72598> │ │ │ │ ldr r2, [pc, #176] @ 7f4b4 <__cxa_atexit@plt+0x725b4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -117072,15 +117072,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 7f484 <__cxa_atexit@plt+0x72584> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 4001d4 <__cxa_atexit@plt+0x3f32d4> │ │ │ │ + bl 3fe95c <__cxa_atexit@plt+0x3f1a5c> │ │ │ │ ldr r7, [pc, #100] @ 7f4c0 <__cxa_atexit@plt+0x725c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -117096,33 +117096,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq sp, [pc, #-652] @ 7f234 <__cxa_atexit@plt+0x72334> │ │ │ │ - ldreq sp, [pc, #-888] @ 7f14c <__cxa_atexit@plt+0x7224c> │ │ │ │ - ldreq sp, [pc, #-656] @ 7f238 <__cxa_atexit@plt+0x72338> │ │ │ │ + ldreq ip, [pc, #-660] @ 7f22c <__cxa_atexit@plt+0x7232c> │ │ │ │ + ldreq ip, [pc, #-896] @ 7f144 <__cxa_atexit@plt+0x72244> │ │ │ │ + ldreq ip, [pc, #-664] @ 7f230 <__cxa_atexit@plt+0x72330> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #8 │ │ │ │ cmp r3, r8 │ │ │ │ bcc 7f534 <__cxa_atexit@plt+0x72634> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 7f520 <__cxa_atexit@plt+0x72620> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 4001d4 <__cxa_atexit@plt+0x3f32d4> │ │ │ │ + bl 3fe95c <__cxa_atexit@plt+0x3f1a5c> │ │ │ │ ldr r7, [pc, #68] @ 7f548 <__cxa_atexit@plt+0x72648> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -117132,17 +117132,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sp, [pc, #-732] @ 7f270 <__cxa_atexit@plt+0x72370> │ │ │ │ - ldreq sp, [pc, #-488] @ 7f368 <__cxa_atexit@plt+0x72468> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq ip, [pc, #-740] @ 7f268 <__cxa_atexit@plt+0x72368> │ │ │ │ + ldreq ip, [pc, #-496] @ 7f360 <__cxa_atexit@plt+0x72460> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f5b4 <__cxa_atexit@plt+0x726b4> │ │ │ │ ldr r2, [pc, #84] @ 7f5bc <__cxa_atexit@plt+0x726bc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -117164,48 +117164,48 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq sp, [pc, #-296] @ 7f4a0 <__cxa_atexit@plt+0x725a0> │ │ │ │ - ldreq sp, [pc, #-724] @ 7f2f8 <__cxa_atexit@plt+0x723f8> │ │ │ │ + ldreq ip, [pc, #-304] @ 7f498 <__cxa_atexit@plt+0x72598> │ │ │ │ + ldreq ip, [pc, #-732] @ 7f2f0 <__cxa_atexit@plt+0x723f0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [pc, #20] @ 7f5f0 <__cxa_atexit@plt+0x726f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #0 │ │ │ │ addle r3, r3, #4 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [pc, #-652] @ 7f36c <__cxa_atexit@plt+0x7246c> │ │ │ │ - strbteq ip, [r8], #3676 @ 0xe5c │ │ │ │ + ldreq ip, [pc, #-660] @ 7f364 <__cxa_atexit@plt+0x72464> │ │ │ │ + strbteq fp, [r8], #3676 @ 0xe5c │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f634 <__cxa_atexit@plt+0x72734> │ │ │ │ ldr r2, [pc, #40] @ 7f63c <__cxa_atexit@plt+0x7273c> │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [pc, #28] @ 7f640 <__cxa_atexit@plt+0x72740> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq sp, [pc, #-120] @ 7f5d0 <__cxa_atexit@plt+0x726d0> │ │ │ │ - strbteq ip, [r8], #3596 @ 0xe0c │ │ │ │ + ldreq ip, [pc, #-128] @ 7f5c8 <__cxa_atexit@plt+0x726c8> │ │ │ │ + strbteq fp, [r8], #3596 @ 0xe0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f698 <__cxa_atexit@plt+0x72798> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -117227,19 +117227,19 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 7f6c4 <__cxa_atexit@plt+0x727c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq ip, [r8], #3512 @ 0xdb8 │ │ │ │ - strbteq ip, [r8], #3500 @ 0xdac │ │ │ │ - ldreq sp, [pc, #-132] @ 7f64c <__cxa_atexit@plt+0x7274c> │ │ │ │ - strbteq ip, [r8], #3484 @ 0xd9c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq fp, [r8], #3512 @ 0xdb8 │ │ │ │ + strbteq fp, [r8], #3500 @ 0xdac │ │ │ │ + ldreq ip, [pc, #-140] @ 7f644 <__cxa_atexit@plt+0x72744> │ │ │ │ + strbteq fp, [r8], #3484 @ 0xd9c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f788 <__cxa_atexit@plt+0x72888> │ │ │ │ ldr lr, [pc, #160] @ 7f790 <__cxa_atexit@plt+0x72890> │ │ │ │ @@ -117271,27 +117271,27 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 7f780 <__cxa_atexit@plt+0x72880> │ │ │ │ ldr r2, [pc, #56] @ 7f798 <__cxa_atexit@plt+0x72898> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r3] │ │ │ │ - b 17acc5c <__cxa_atexit@plt+0x179fd5c> │ │ │ │ + b 3fecb4 <__cxa_atexit@plt+0x3f1db4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strbteq ip, [r8], #3280 @ 0xcd0 │ │ │ │ + strbteq fp, [r8], #3280 @ 0xcd0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr lr, [pc, #92] @ 7f810 <__cxa_atexit@plt+0x72910> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -117308,32 +117308,32 @@ │ │ │ │ ldr r2, [pc, #40] @ 7f814 <__cxa_atexit@plt+0x72914> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r8, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 17acc5c <__cxa_atexit@plt+0x179fd5c> │ │ │ │ + b 3fecb4 <__cxa_atexit@plt+0x3f1db4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq ip, [r8], #3156 @ 0xc54 │ │ │ │ + strbteq fp, [r8], #3156 @ 0xc54 │ │ │ │ andeq r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7f840 <__cxa_atexit@plt+0x72940> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #16] │ │ │ │ - b 17acc5c <__cxa_atexit@plt+0x179fd5c> │ │ │ │ + b 3fecb4 <__cxa_atexit@plt+0x3f1db4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq ip, [r8], #3084 @ 0xc0c │ │ │ │ + strbteq fp, [r8], #3084 @ 0xc0c │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f8d4 <__cxa_atexit@plt+0x729d4> │ │ │ │ ldr r2, [pc, #256] @ 7f964 <__cxa_atexit@plt+0x72a64> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -117386,32 +117386,32 @@ │ │ │ │ str sl, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str ip, [r6, #24] │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - strbteq ip, [r8], #2940 @ 0xb7c │ │ │ │ - ldreq ip, [pc, #-3576] @ 7eb84 <__cxa_atexit@plt+0x71c84> │ │ │ │ - ldreq ip, [pc, #-3560] @ 7eb98 <__cxa_atexit@plt+0x71c98> │ │ │ │ - strbteq ip, [r8], #2772 @ 0xad4 │ │ │ │ + strbteq fp, [r8], #2940 @ 0xb7c │ │ │ │ + ldreq fp, [pc, #-3584] @ 7eb7c <__cxa_atexit@plt+0x71c7c> │ │ │ │ + ldreq fp, [pc, #-3568] @ 7eb90 <__cxa_atexit@plt+0x71c90> │ │ │ │ + strbteq fp, [r8], #2772 @ 0xad4 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #92] @ 7f9f8 <__cxa_atexit@plt+0x72af8> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -117436,15 +117436,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq ip, [r8], #2640 @ 0xa50 │ │ │ │ + strbteq fp, [r8], #2640 @ 0xa50 │ │ │ │ andeq r0, r0, sp, ror #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 7fa3c <__cxa_atexit@plt+0x72b3c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -117452,15 +117452,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 7fa34 <__cxa_atexit@plt+0x72b34> │ │ │ │ b 7fa4c <__cxa_atexit@plt+0x72b4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq ip, [r8], #2576 @ 0xa10 │ │ │ │ + strbteq fp, [r8], #2576 @ 0xa10 │ │ │ │ andeq r0, r0, lr, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr fp, [r7, #11] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -117527,15 +117527,15 @@ │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ ldr r7, [r5, #56] @ 0x38 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r4, sl │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r3, [pc, #80] @ 7fbc8 <__cxa_atexit@plt+0x72cc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [sp] │ │ │ │ tst r7, #3 │ │ │ │ beq 7fb94 <__cxa_atexit@plt+0x72c94> │ │ │ │ @@ -117548,22 +117548,22 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ - ldreq ip, [pc, #-3040] @ 7eff8 <__cxa_atexit@plt+0x720f8> │ │ │ │ - ldreq ip, [pc, #-3044] @ 7eff8 <__cxa_atexit@plt+0x720f8> │ │ │ │ - ldreq ip, [pc, #-3000] @ 7f028 <__cxa_atexit@plt+0x72128> │ │ │ │ - ldreq ip, [pc, #-2980] @ 7f040 <__cxa_atexit@plt+0x72140> │ │ │ │ + ldreq fp, [pc, #-3048] @ 7eff0 <__cxa_atexit@plt+0x720f0> │ │ │ │ + ldreq fp, [pc, #-3052] @ 7eff0 <__cxa_atexit@plt+0x720f0> │ │ │ │ + ldreq fp, [pc, #-3008] @ 7f020 <__cxa_atexit@plt+0x72120> │ │ │ │ + ldreq fp, [pc, #-2988] @ 7f038 <__cxa_atexit@plt+0x72138> │ │ │ │ andeq pc, r0, lr, asr #19 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr ip, [r5, #16] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr lr, [r5, #24] │ │ │ │ @@ -117595,23 +117595,23 @@ │ │ │ │ str r0, [r3, #20] │ │ │ │ ldr r7, [pc, #36] @ 7fc90 <__cxa_atexit@plt+0x72d90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ sub r9, r6, #15 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq ip, [pc, #-2704] @ 7f204 <__cxa_atexit@plt+0x72304> │ │ │ │ - ldreq ip, [pc, #-2664] @ 7f230 <__cxa_atexit@plt+0x72330> │ │ │ │ - ldreq ip, [pc, #-2752] @ 7f1dc <__cxa_atexit@plt+0x722dc> │ │ │ │ - ldreq ip, [pc, #-2712] @ 7f208 <__cxa_atexit@plt+0x72308> │ │ │ │ - strbteq ip, [r8], #1972 @ 0x7b4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq fp, [pc, #-2712] @ 7f1fc <__cxa_atexit@plt+0x722fc> │ │ │ │ + ldreq fp, [pc, #-2672] @ 7f228 <__cxa_atexit@plt+0x72328> │ │ │ │ + ldreq fp, [pc, #-2760] @ 7f1d4 <__cxa_atexit@plt+0x722d4> │ │ │ │ + ldreq fp, [pc, #-2720] @ 7f200 <__cxa_atexit@plt+0x72300> │ │ │ │ + strbteq fp, [r8], #1972 @ 0x7b4 │ │ │ │ andeq r3, r0, fp, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7fd58 <__cxa_atexit@plt+0x72e58> │ │ │ │ @@ -117649,26 +117649,26 @@ │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ add r3, r5, #48 @ 0x30 │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r3, [pc, #36] @ 7fd84 <__cxa_atexit@plt+0x72e84> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ - ldreq ip, [pc, #-2560] @ 7f37c <__cxa_atexit@plt+0x7247c> │ │ │ │ - ldreq ip, [pc, #-2504] @ 7f3b8 <__cxa_atexit@plt+0x724b8> │ │ │ │ - ldreq ip, [pc, #-2504] @ 7f3bc <__cxa_atexit@plt+0x724bc> │ │ │ │ - ldreq ip, [pc, #-2484] @ 7f3d4 <__cxa_atexit@plt+0x724d4> │ │ │ │ + ldreq fp, [pc, #-2568] @ 7f374 <__cxa_atexit@plt+0x72474> │ │ │ │ + ldreq fp, [pc, #-2512] @ 7f3b0 <__cxa_atexit@plt+0x724b0> │ │ │ │ + ldreq fp, [pc, #-2512] @ 7f3b4 <__cxa_atexit@plt+0x724b4> │ │ │ │ + ldreq fp, [pc, #-2492] @ 7f3cc <__cxa_atexit@plt+0x724cc> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ @@ -117726,30 +117726,30 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4d4 │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ - ldreq ip, [pc, #-2296] @ 7f598 <__cxa_atexit@plt+0x72698> │ │ │ │ - ldreq ip, [pc, #-2712] @ 7f3fc <__cxa_atexit@plt+0x724fc> │ │ │ │ - ldreq ip, [pc, #-2284] @ 7f5ac <__cxa_atexit@plt+0x726ac> │ │ │ │ + ldreq fp, [pc, #-2304] @ 7f590 <__cxa_atexit@plt+0x72690> │ │ │ │ + ldreq fp, [pc, #-2720] @ 7f3f4 <__cxa_atexit@plt+0x724f4> │ │ │ │ + ldreq fp, [pc, #-2292] @ 7f5a4 <__cxa_atexit@plt+0x726a4> │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ - strbteq ip, [r8], #1576 @ 0x628 │ │ │ │ - strbteq ip, [r8], #1556 @ 0x614 │ │ │ │ + strbteq fp, [r8], #1576 @ 0x628 │ │ │ │ + strbteq fp, [r8], #1556 @ 0x614 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7ffbc <__cxa_atexit@plt+0x730bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 7ffac <__cxa_atexit@plt+0x730ac> │ │ │ │ ldr r7, [pc, #268] @ 7ffe4 <__cxa_atexit@plt+0x730e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -117798,52 +117798,52 @@ │ │ │ │ str r0, [r8, #36] @ 0x24 │ │ │ │ str r7, [r8, #40] @ 0x28 │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r8, #48] @ 0x30 │ │ │ │ str r9, [r8, #76]! @ 0x4c │ │ │ │ mov r7, r8 │ │ │ │ - b 40029c <__cxa_atexit@plt+0x3f339c> │ │ │ │ + b 3fea2c <__cxa_atexit@plt+0x3f1b2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ b 7ffb0 <__cxa_atexit@plt+0x730b0> │ │ │ │ ldr r7, [pc, #28] @ 7ffe8 <__cxa_atexit@plt+0x730e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 7ffec <__cxa_atexit@plt+0x730ec> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [pc, #-1984] @ 7f82c <__cxa_atexit@plt+0x7292c> │ │ │ │ - strbteq ip, [r8], #1220 @ 0x4c4 │ │ │ │ - strbteq ip, [r8], #1232 @ 0x4d0 │ │ │ │ + ldreq fp, [pc, #-1992] @ 7f824 <__cxa_atexit@plt+0x72924> │ │ │ │ + strbteq fp, [r8], #1220 @ 0x4c4 │ │ │ │ + strbteq fp, [r8], #1232 @ 0x4d0 │ │ │ │ @ instruction: 0xfffff38c │ │ │ │ - strbteq ip, [r8], #1444 @ 0x5a4 │ │ │ │ + strbteq fp, [r8], #1444 @ 0x5a4 │ │ │ │ @ instruction: 0xfffff4e4 │ │ │ │ @ instruction: 0xfffff640 │ │ │ │ @ instruction: 0xfffff3ac │ │ │ │ - ldreq ip, [pc, #-1960] @ 7f864 <__cxa_atexit@plt+0x72964> │ │ │ │ + ldreq fp, [pc, #-1968] @ 7f85c <__cxa_atexit@plt+0x7295c> │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ - ldreq ip, [pc, #-2368] @ 7f6d4 <__cxa_atexit@plt+0x727d4> │ │ │ │ - ldreq ip, [pc, #-1940] @ 7f884 <__cxa_atexit@plt+0x72984> │ │ │ │ - strbteq ip, [r8], #1232 @ 0x4d0 │ │ │ │ + ldreq fp, [pc, #-2376] @ 7f6cc <__cxa_atexit@plt+0x727cc> │ │ │ │ + ldreq fp, [pc, #-1948] @ 7f87c <__cxa_atexit@plt+0x7297c> │ │ │ │ + strbteq fp, [r8], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 80134 <__cxa_atexit@plt+0x73234> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 80124 <__cxa_atexit@plt+0x73224> │ │ │ │ ldr r7, [pc, #268] @ 8015c <__cxa_atexit@plt+0x7325c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -117892,52 +117892,52 @@ │ │ │ │ str r0, [r8, #36] @ 0x24 │ │ │ │ str r7, [r8, #40] @ 0x28 │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r8, #48] @ 0x30 │ │ │ │ str r9, [r8, #76]! @ 0x4c │ │ │ │ mov r7, r8 │ │ │ │ - b 40029c <__cxa_atexit@plt+0x3f339c> │ │ │ │ + b 3fea2c <__cxa_atexit@plt+0x3f1b2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ b 80128 <__cxa_atexit@plt+0x73228> │ │ │ │ ldr r7, [pc, #28] @ 80160 <__cxa_atexit@plt+0x73260> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 80164 <__cxa_atexit@plt+0x73264> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [pc, #-1608] @ 7fb1c <__cxa_atexit@plt+0x72c1c> │ │ │ │ - strbteq ip, [r8], #844 @ 0x34c │ │ │ │ - strbteq ip, [r8], #908 @ 0x38c │ │ │ │ + ldreq fp, [pc, #-1616] @ 7fb14 <__cxa_atexit@plt+0x72c14> │ │ │ │ + strbteq fp, [r8], #844 @ 0x34c │ │ │ │ + strbteq fp, [r8], #908 @ 0x38c │ │ │ │ @ instruction: 0xfffff214 │ │ │ │ - strbteq ip, [r8], #1120 @ 0x460 │ │ │ │ + strbteq fp, [r8], #1120 @ 0x460 │ │ │ │ @ instruction: 0xfffff36c │ │ │ │ @ instruction: 0xfffff4c8 │ │ │ │ @ instruction: 0xfffff234 │ │ │ │ - ldreq ip, [pc, #-1584] @ 7fb54 <__cxa_atexit@plt+0x72c54> │ │ │ │ + ldreq fp, [pc, #-1592] @ 7fb4c <__cxa_atexit@plt+0x72c4c> │ │ │ │ @ instruction: 0xfffff628 │ │ │ │ - ldreq ip, [pc, #-1992] @ 7f9c4 <__cxa_atexit@plt+0x72ac4> │ │ │ │ - ldreq ip, [pc, #-1564] @ 7fb74 <__cxa_atexit@plt+0x72c74> │ │ │ │ - strbteq ip, [r8], #908 @ 0x38c │ │ │ │ + ldreq fp, [pc, #-2000] @ 7f9bc <__cxa_atexit@plt+0x72abc> │ │ │ │ + ldreq fp, [pc, #-1572] @ 7fb6c <__cxa_atexit@plt+0x72c6c> │ │ │ │ + strbteq fp, [r8], #908 @ 0x38c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 802ac <__cxa_atexit@plt+0x733ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 8029c <__cxa_atexit@plt+0x7339c> │ │ │ │ ldr r7, [pc, #268] @ 802d4 <__cxa_atexit@plt+0x733d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -117986,52 +117986,52 @@ │ │ │ │ str r0, [r8, #36] @ 0x24 │ │ │ │ str r7, [r8, #40] @ 0x28 │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r8, #48] @ 0x30 │ │ │ │ str r9, [r8, #76]! @ 0x4c │ │ │ │ mov r7, r8 │ │ │ │ - b 40029c <__cxa_atexit@plt+0x3f339c> │ │ │ │ + b 3fea2c <__cxa_atexit@plt+0x3f1b2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ b 802a0 <__cxa_atexit@plt+0x733a0> │ │ │ │ ldr r7, [pc, #28] @ 802d8 <__cxa_atexit@plt+0x733d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 802dc <__cxa_atexit@plt+0x733dc> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [pc, #-1232] @ 7fe0c <__cxa_atexit@plt+0x72f0c> │ │ │ │ - strbteq ip, [r8], #468 @ 0x1d4 │ │ │ │ - strbteq ip, [r8], #584 @ 0x248 │ │ │ │ + ldreq fp, [pc, #-1240] @ 7fe04 <__cxa_atexit@plt+0x72f04> │ │ │ │ + strbteq fp, [r8], #468 @ 0x1d4 │ │ │ │ + strbteq fp, [r8], #584 @ 0x248 │ │ │ │ @ instruction: 0xfffff09c │ │ │ │ - strbteq ip, [r8], #796 @ 0x31c │ │ │ │ + strbteq fp, [r8], #796 @ 0x31c │ │ │ │ @ instruction: 0xfffff1f4 │ │ │ │ @ instruction: 0xfffff350 │ │ │ │ @ instruction: 0xfffff0bc │ │ │ │ - ldreq ip, [pc, #-1208] @ 7fe44 <__cxa_atexit@plt+0x72f44> │ │ │ │ + ldreq fp, [pc, #-1216] @ 7fe3c <__cxa_atexit@plt+0x72f3c> │ │ │ │ @ instruction: 0xfffff4b0 │ │ │ │ - ldreq ip, [pc, #-1616] @ 7fcb4 <__cxa_atexit@plt+0x72db4> │ │ │ │ - ldreq ip, [pc, #-1188] @ 7fe64 <__cxa_atexit@plt+0x72f64> │ │ │ │ - strbteq ip, [r8], #584 @ 0x248 │ │ │ │ + ldreq fp, [pc, #-1624] @ 7fcac <__cxa_atexit@plt+0x72dac> │ │ │ │ + ldreq fp, [pc, #-1196] @ 7fe5c <__cxa_atexit@plt+0x72f5c> │ │ │ │ + strbteq fp, [r8], #584 @ 0x248 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 80424 <__cxa_atexit@plt+0x73524> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 80414 <__cxa_atexit@plt+0x73514> │ │ │ │ ldr r7, [pc, #268] @ 8044c <__cxa_atexit@plt+0x7354c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -118080,52 +118080,52 @@ │ │ │ │ str r0, [r8, #36] @ 0x24 │ │ │ │ str r7, [r8, #40] @ 0x28 │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r8, #48] @ 0x30 │ │ │ │ str r9, [r8, #76]! @ 0x4c │ │ │ │ mov r7, r8 │ │ │ │ - b 40029c <__cxa_atexit@plt+0x3f339c> │ │ │ │ + b 3fea2c <__cxa_atexit@plt+0x3f1b2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ b 80418 <__cxa_atexit@plt+0x73518> │ │ │ │ ldr r7, [pc, #28] @ 80450 <__cxa_atexit@plt+0x73550> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 80454 <__cxa_atexit@plt+0x73554> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [pc, #-856] @ 800fc <__cxa_atexit@plt+0x731fc> │ │ │ │ - strbteq ip, [r8], #92 @ 0x5c │ │ │ │ - strbteq ip, [r8], #260 @ 0x104 │ │ │ │ + ldreq fp, [pc, #-864] @ 800f4 <__cxa_atexit@plt+0x731f4> │ │ │ │ + strbteq fp, [r8], #92 @ 0x5c │ │ │ │ + strbteq fp, [r8], #260 @ 0x104 │ │ │ │ @ instruction: 0xffffef24 │ │ │ │ - strbteq ip, [r8], #472 @ 0x1d8 │ │ │ │ + strbteq fp, [r8], #472 @ 0x1d8 │ │ │ │ @ instruction: 0xfffff07c │ │ │ │ @ instruction: 0xfffff1d8 │ │ │ │ @ instruction: 0xffffef44 │ │ │ │ - ldreq ip, [pc, #-832] @ 80134 <__cxa_atexit@plt+0x73234> │ │ │ │ + ldreq fp, [pc, #-840] @ 8012c <__cxa_atexit@plt+0x7322c> │ │ │ │ @ instruction: 0xfffff338 │ │ │ │ - ldreq ip, [pc, #-1240] @ 7ffa4 <__cxa_atexit@plt+0x730a4> │ │ │ │ - ldreq ip, [pc, #-812] @ 80154 <__cxa_atexit@plt+0x73254> │ │ │ │ - strbteq ip, [r8], #260 @ 0x104 │ │ │ │ + ldreq fp, [pc, #-1248] @ 7ff9c <__cxa_atexit@plt+0x7309c> │ │ │ │ + ldreq fp, [pc, #-820] @ 8014c <__cxa_atexit@plt+0x7324c> │ │ │ │ + strbteq fp, [r8], #260 @ 0x104 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8059c <__cxa_atexit@plt+0x7369c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 8058c <__cxa_atexit@plt+0x7368c> │ │ │ │ ldr r7, [pc, #268] @ 805c4 <__cxa_atexit@plt+0x736c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -118174,52 +118174,52 @@ │ │ │ │ str r0, [r8, #36] @ 0x24 │ │ │ │ str r7, [r8, #40] @ 0x28 │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r8, #48] @ 0x30 │ │ │ │ str r9, [r8, #76]! @ 0x4c │ │ │ │ mov r7, r8 │ │ │ │ - b 40029c <__cxa_atexit@plt+0x3f339c> │ │ │ │ + b 3fea2c <__cxa_atexit@plt+0x3f1b2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ b 80590 <__cxa_atexit@plt+0x73690> │ │ │ │ ldr r7, [pc, #28] @ 805c8 <__cxa_atexit@plt+0x736c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 805cc <__cxa_atexit@plt+0x736cc> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [pc, #-480] @ 803ec <__cxa_atexit@plt+0x734ec> │ │ │ │ - strbteq fp, [r8], #3812 @ 0xee4 │ │ │ │ - strbteq fp, [r8], #4032 @ 0xfc0 │ │ │ │ + ldreq fp, [pc, #-488] @ 803e4 <__cxa_atexit@plt+0x734e4> │ │ │ │ + strbteq sl, [r8], #3812 @ 0xee4 │ │ │ │ + strbteq sl, [r8], #4032 @ 0xfc0 │ │ │ │ @ instruction: 0xffffedac │ │ │ │ - strbteq ip, [r8], #148 @ 0x94 │ │ │ │ + strbteq fp, [r8], #148 @ 0x94 │ │ │ │ @ instruction: 0xffffef04 │ │ │ │ @ instruction: 0xfffff060 │ │ │ │ @ instruction: 0xffffedcc │ │ │ │ - ldreq ip, [pc, #-456] @ 80424 <__cxa_atexit@plt+0x73524> │ │ │ │ + ldreq fp, [pc, #-464] @ 8041c <__cxa_atexit@plt+0x7351c> │ │ │ │ @ instruction: 0xfffff1c0 │ │ │ │ - ldreq ip, [pc, #-864] @ 80294 <__cxa_atexit@plt+0x73394> │ │ │ │ - ldreq ip, [pc, #-436] @ 80444 <__cxa_atexit@plt+0x73544> │ │ │ │ - strbteq fp, [r8], #4032 @ 0xfc0 │ │ │ │ + ldreq fp, [pc, #-872] @ 8028c <__cxa_atexit@plt+0x7338c> │ │ │ │ + ldreq fp, [pc, #-444] @ 8043c <__cxa_atexit@plt+0x7353c> │ │ │ │ + strbteq sl, [r8], #4032 @ 0xfc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 80714 <__cxa_atexit@plt+0x73814> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 80704 <__cxa_atexit@plt+0x73804> │ │ │ │ ldr r7, [pc, #268] @ 8073c <__cxa_atexit@plt+0x7383c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -118268,52 +118268,52 @@ │ │ │ │ str r0, [r8, #36] @ 0x24 │ │ │ │ str r7, [r8, #40] @ 0x28 │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r8, #48] @ 0x30 │ │ │ │ str r9, [r8, #76]! @ 0x4c │ │ │ │ mov r7, r8 │ │ │ │ - b 40029c <__cxa_atexit@plt+0x3f339c> │ │ │ │ + b 3fea2c <__cxa_atexit@plt+0x3f1b2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ b 80708 <__cxa_atexit@plt+0x73808> │ │ │ │ ldr r7, [pc, #28] @ 80740 <__cxa_atexit@plt+0x73840> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 80744 <__cxa_atexit@plt+0x73844> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [pc, #-104] @ 806dc <__cxa_atexit@plt+0x737dc> │ │ │ │ - strbteq fp, [r8], #3436 @ 0xd6c │ │ │ │ - strbteq fp, [r8], #3708 @ 0xe7c │ │ │ │ + ldreq fp, [pc, #-112] @ 806d4 <__cxa_atexit@plt+0x737d4> │ │ │ │ + strbteq sl, [r8], #3436 @ 0xd6c │ │ │ │ + strbteq sl, [r8], #3708 @ 0xe7c │ │ │ │ @ instruction: 0xffffec34 │ │ │ │ - strbteq fp, [r8], #3920 @ 0xf50 │ │ │ │ + strbteq sl, [r8], #3920 @ 0xf50 │ │ │ │ @ instruction: 0xffffed8c │ │ │ │ @ instruction: 0xffffeee8 │ │ │ │ @ instruction: 0xffffec54 │ │ │ │ - ldreq ip, [pc, #-80] @ 80714 <__cxa_atexit@plt+0x73814> │ │ │ │ + ldreq fp, [pc, #-88] @ 8070c <__cxa_atexit@plt+0x7380c> │ │ │ │ @ instruction: 0xfffff048 │ │ │ │ - ldreq ip, [pc, #-488] @ 80584 <__cxa_atexit@plt+0x73684> │ │ │ │ - ldreq ip, [pc, #-60] @ 80734 <__cxa_atexit@plt+0x73834> │ │ │ │ - strbteq fp, [r8], #3708 @ 0xe7c │ │ │ │ + ldreq fp, [pc, #-496] @ 8057c <__cxa_atexit@plt+0x7367c> │ │ │ │ + ldreq fp, [pc, #-68] @ 8072c <__cxa_atexit@plt+0x7382c> │ │ │ │ + strbteq sl, [r8], #3708 @ 0xe7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8088c <__cxa_atexit@plt+0x7398c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 8087c <__cxa_atexit@plt+0x7397c> │ │ │ │ ldr r7, [pc, #268] @ 808b4 <__cxa_atexit@plt+0x739b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -118362,52 +118362,52 @@ │ │ │ │ str r0, [r8, #36] @ 0x24 │ │ │ │ str r7, [r8, #40] @ 0x28 │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r8, #48] @ 0x30 │ │ │ │ str r9, [r8, #76]! @ 0x4c │ │ │ │ mov r7, r8 │ │ │ │ - b 40029c <__cxa_atexit@plt+0x3f339c> │ │ │ │ + b 3fea2c <__cxa_atexit@plt+0x3f1b2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ b 80880 <__cxa_atexit@plt+0x73980> │ │ │ │ ldr r7, [pc, #28] @ 808b8 <__cxa_atexit@plt+0x739b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 808bc <__cxa_atexit@plt+0x739bc> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [pc, #-3824] @ 7f9cc <__cxa_atexit@plt+0x72acc> │ │ │ │ - strbteq fp, [r8], #3060 @ 0xbf4 │ │ │ │ - strbteq fp, [r8], #3384 @ 0xd38 │ │ │ │ + ldreq sl, [pc, #-3832] @ 7f9c4 <__cxa_atexit@plt+0x72ac4> │ │ │ │ + strbteq sl, [r8], #3060 @ 0xbf4 │ │ │ │ + strbteq sl, [r8], #3384 @ 0xd38 │ │ │ │ @ instruction: 0xffffeabc │ │ │ │ - strbteq fp, [r8], #3596 @ 0xe0c │ │ │ │ + strbteq sl, [r8], #3596 @ 0xe0c │ │ │ │ @ instruction: 0xffffec14 │ │ │ │ @ instruction: 0xffffed70 │ │ │ │ @ instruction: 0xffffeadc │ │ │ │ - ldreq fp, [pc, #-3800] @ 7fa04 <__cxa_atexit@plt+0x72b04> │ │ │ │ + ldreq sl, [pc, #-3808] @ 7f9fc <__cxa_atexit@plt+0x72afc> │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ - ldreq ip, [pc, #-112] @ 80874 <__cxa_atexit@plt+0x73974> │ │ │ │ - ldreq fp, [pc, #-3780] @ 7fa24 <__cxa_atexit@plt+0x72b24> │ │ │ │ - strbteq fp, [r8], #3384 @ 0xd38 │ │ │ │ + ldreq fp, [pc, #-120] @ 8086c <__cxa_atexit@plt+0x7396c> │ │ │ │ + ldreq sl, [pc, #-3788] @ 7fa1c <__cxa_atexit@plt+0x72b1c> │ │ │ │ + strbteq sl, [r8], #3384 @ 0xd38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 80a04 <__cxa_atexit@plt+0x73b04> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 809f4 <__cxa_atexit@plt+0x73af4> │ │ │ │ ldr r7, [pc, #268] @ 80a2c <__cxa_atexit@plt+0x73b2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -118456,52 +118456,52 @@ │ │ │ │ str r0, [r8, #36] @ 0x24 │ │ │ │ str r7, [r8, #40] @ 0x28 │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r8, #48] @ 0x30 │ │ │ │ str r9, [r8, #76]! @ 0x4c │ │ │ │ mov r7, r8 │ │ │ │ - b 40029c <__cxa_atexit@plt+0x3f339c> │ │ │ │ + b 3fea2c <__cxa_atexit@plt+0x3f1b2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ b 809f8 <__cxa_atexit@plt+0x73af8> │ │ │ │ ldr r7, [pc, #28] @ 80a30 <__cxa_atexit@plt+0x73b30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 80a34 <__cxa_atexit@plt+0x73b34> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [pc, #-3448] @ 7fcbc <__cxa_atexit@plt+0x72dbc> │ │ │ │ - strbteq fp, [r8], #2684 @ 0xa7c │ │ │ │ - strbteq fp, [r8], #3060 @ 0xbf4 │ │ │ │ + ldreq sl, [pc, #-3456] @ 7fcb4 <__cxa_atexit@plt+0x72db4> │ │ │ │ + strbteq sl, [r8], #2684 @ 0xa7c │ │ │ │ + strbteq sl, [r8], #3060 @ 0xbf4 │ │ │ │ @ instruction: 0xffffe944 │ │ │ │ - strbteq fp, [r8], #3272 @ 0xcc8 │ │ │ │ + strbteq sl, [r8], #3272 @ 0xcc8 │ │ │ │ @ instruction: 0xffffea9c │ │ │ │ @ instruction: 0xffffebf8 │ │ │ │ @ instruction: 0xffffe964 │ │ │ │ - ldreq fp, [pc, #-3424] @ 7fcf4 <__cxa_atexit@plt+0x72df4> │ │ │ │ + ldreq sl, [pc, #-3432] @ 7fcec <__cxa_atexit@plt+0x72dec> │ │ │ │ @ instruction: 0xffffed58 │ │ │ │ - ldreq fp, [pc, #-3832] @ 7fb64 <__cxa_atexit@plt+0x72c64> │ │ │ │ - ldreq fp, [pc, #-3404] @ 7fd14 <__cxa_atexit@plt+0x72e14> │ │ │ │ - strbteq fp, [r8], #3060 @ 0xbf4 │ │ │ │ + ldreq sl, [pc, #-3840] @ 7fb5c <__cxa_atexit@plt+0x72c5c> │ │ │ │ + ldreq sl, [pc, #-3412] @ 7fd0c <__cxa_atexit@plt+0x72e0c> │ │ │ │ + strbteq sl, [r8], #3060 @ 0xbf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 80b7c <__cxa_atexit@plt+0x73c7c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 80b6c <__cxa_atexit@plt+0x73c6c> │ │ │ │ ldr r7, [pc, #268] @ 80ba4 <__cxa_atexit@plt+0x73ca4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -118550,52 +118550,52 @@ │ │ │ │ str r0, [r8, #36] @ 0x24 │ │ │ │ str r7, [r8, #40] @ 0x28 │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r8, #48] @ 0x30 │ │ │ │ str r9, [r8, #76]! @ 0x4c │ │ │ │ mov r7, r8 │ │ │ │ - b 40029c <__cxa_atexit@plt+0x3f339c> │ │ │ │ + b 3fea2c <__cxa_atexit@plt+0x3f1b2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ b 80b70 <__cxa_atexit@plt+0x73c70> │ │ │ │ ldr r7, [pc, #28] @ 80ba8 <__cxa_atexit@plt+0x73ca8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 80bac <__cxa_atexit@plt+0x73cac> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [pc, #-3072] @ 7ffac <__cxa_atexit@plt+0x730ac> │ │ │ │ - strbteq fp, [r8], #2308 @ 0x904 │ │ │ │ - strbteq fp, [r8], #2736 @ 0xab0 │ │ │ │ + ldreq sl, [pc, #-3080] @ 7ffa4 <__cxa_atexit@plt+0x730a4> │ │ │ │ + strbteq sl, [r8], #2308 @ 0x904 │ │ │ │ + strbteq sl, [r8], #2736 @ 0xab0 │ │ │ │ @ instruction: 0xffffe7cc │ │ │ │ - strbteq fp, [r8], #2948 @ 0xb84 │ │ │ │ + strbteq sl, [r8], #2948 @ 0xb84 │ │ │ │ @ instruction: 0xffffe924 │ │ │ │ @ instruction: 0xffffea80 │ │ │ │ @ instruction: 0xffffe7ec │ │ │ │ - ldreq fp, [pc, #-3048] @ 7ffe4 <__cxa_atexit@plt+0x730e4> │ │ │ │ + ldreq sl, [pc, #-3056] @ 7ffdc <__cxa_atexit@plt+0x730dc> │ │ │ │ @ instruction: 0xffffebe0 │ │ │ │ - ldreq fp, [pc, #-3456] @ 7fe54 <__cxa_atexit@plt+0x72f54> │ │ │ │ - ldreq fp, [pc, #-3028] @ 80004 <__cxa_atexit@plt+0x73104> │ │ │ │ - strbteq fp, [r8], #2736 @ 0xab0 │ │ │ │ + ldreq sl, [pc, #-3464] @ 7fe4c <__cxa_atexit@plt+0x72f4c> │ │ │ │ + ldreq sl, [pc, #-3036] @ 7fffc <__cxa_atexit@plt+0x730fc> │ │ │ │ + strbteq sl, [r8], #2736 @ 0xab0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 80cf4 <__cxa_atexit@plt+0x73df4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 80ce4 <__cxa_atexit@plt+0x73de4> │ │ │ │ ldr r7, [pc, #268] @ 80d1c <__cxa_atexit@plt+0x73e1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -118644,52 +118644,52 @@ │ │ │ │ str r0, [r8, #36] @ 0x24 │ │ │ │ str r7, [r8, #40] @ 0x28 │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r8, #48] @ 0x30 │ │ │ │ str r9, [r8, #76]! @ 0x4c │ │ │ │ mov r7, r8 │ │ │ │ - b 40029c <__cxa_atexit@plt+0x3f339c> │ │ │ │ + b 3fea2c <__cxa_atexit@plt+0x3f1b2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ b 80ce8 <__cxa_atexit@plt+0x73de8> │ │ │ │ ldr r7, [pc, #28] @ 80d20 <__cxa_atexit@plt+0x73e20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 80d24 <__cxa_atexit@plt+0x73e24> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [pc, #-2696] @ 8029c <__cxa_atexit@plt+0x7339c> │ │ │ │ - strbteq fp, [r8], #1932 @ 0x78c │ │ │ │ - strbteq fp, [r8], #2412 @ 0x96c │ │ │ │ + ldreq sl, [pc, #-2704] @ 80294 <__cxa_atexit@plt+0x73394> │ │ │ │ + strbteq sl, [r8], #1932 @ 0x78c │ │ │ │ + strbteq sl, [r8], #2412 @ 0x96c │ │ │ │ @ instruction: 0xffffe654 │ │ │ │ - strbteq fp, [r8], #2624 @ 0xa40 │ │ │ │ + strbteq sl, [r8], #2624 @ 0xa40 │ │ │ │ @ instruction: 0xffffe7ac │ │ │ │ @ instruction: 0xffffe908 │ │ │ │ @ instruction: 0xffffe674 │ │ │ │ - ldreq fp, [pc, #-2672] @ 802d4 <__cxa_atexit@plt+0x733d4> │ │ │ │ + ldreq sl, [pc, #-2680] @ 802cc <__cxa_atexit@plt+0x733cc> │ │ │ │ @ instruction: 0xffffea68 │ │ │ │ - ldreq fp, [pc, #-3080] @ 80144 <__cxa_atexit@plt+0x73244> │ │ │ │ - ldreq fp, [pc, #-2652] @ 802f4 <__cxa_atexit@plt+0x733f4> │ │ │ │ - strbteq fp, [r8], #2412 @ 0x96c │ │ │ │ + ldreq sl, [pc, #-3088] @ 8013c <__cxa_atexit@plt+0x7323c> │ │ │ │ + ldreq sl, [pc, #-2660] @ 802ec <__cxa_atexit@plt+0x733ec> │ │ │ │ + strbteq sl, [r8], #2412 @ 0x96c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 80e6c <__cxa_atexit@plt+0x73f6c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 80e5c <__cxa_atexit@plt+0x73f5c> │ │ │ │ ldr r7, [pc, #268] @ 80e94 <__cxa_atexit@plt+0x73f94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -118738,52 +118738,52 @@ │ │ │ │ str r0, [r8, #36] @ 0x24 │ │ │ │ str r7, [r8, #40] @ 0x28 │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r8, #48] @ 0x30 │ │ │ │ str r9, [r8, #76]! @ 0x4c │ │ │ │ mov r7, r8 │ │ │ │ - b 40029c <__cxa_atexit@plt+0x3f339c> │ │ │ │ + b 3fea2c <__cxa_atexit@plt+0x3f1b2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ b 80e60 <__cxa_atexit@plt+0x73f60> │ │ │ │ ldr r7, [pc, #28] @ 80e98 <__cxa_atexit@plt+0x73f98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 80e9c <__cxa_atexit@plt+0x73f9c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [pc, #-2320] @ 8058c <__cxa_atexit@plt+0x7368c> │ │ │ │ - strbteq fp, [r8], #1556 @ 0x614 │ │ │ │ - strbteq fp, [r8], #2088 @ 0x828 │ │ │ │ + ldreq sl, [pc, #-2328] @ 80584 <__cxa_atexit@plt+0x73684> │ │ │ │ + strbteq sl, [r8], #1556 @ 0x614 │ │ │ │ + strbteq sl, [r8], #2088 @ 0x828 │ │ │ │ @ instruction: 0xffffe4dc │ │ │ │ - strbteq fp, [r8], #2300 @ 0x8fc │ │ │ │ + strbteq sl, [r8], #2300 @ 0x8fc │ │ │ │ @ instruction: 0xffffe634 │ │ │ │ @ instruction: 0xffffe790 │ │ │ │ @ instruction: 0xffffe4fc │ │ │ │ - ldreq fp, [pc, #-2296] @ 805c4 <__cxa_atexit@plt+0x736c4> │ │ │ │ + ldreq sl, [pc, #-2304] @ 805bc <__cxa_atexit@plt+0x736bc> │ │ │ │ @ instruction: 0xffffe8f0 │ │ │ │ - ldreq fp, [pc, #-2704] @ 80434 <__cxa_atexit@plt+0x73534> │ │ │ │ - ldreq fp, [pc, #-2276] @ 805e4 <__cxa_atexit@plt+0x736e4> │ │ │ │ - strbteq fp, [r8], #2088 @ 0x828 │ │ │ │ + ldreq sl, [pc, #-2712] @ 8042c <__cxa_atexit@plt+0x7352c> │ │ │ │ + ldreq sl, [pc, #-2284] @ 805dc <__cxa_atexit@plt+0x736dc> │ │ │ │ + strbteq sl, [r8], #2088 @ 0x828 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 80fe4 <__cxa_atexit@plt+0x740e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 80fd4 <__cxa_atexit@plt+0x740d4> │ │ │ │ ldr r7, [pc, #268] @ 8100c <__cxa_atexit@plt+0x7410c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -118832,52 +118832,52 @@ │ │ │ │ str r0, [r8, #36] @ 0x24 │ │ │ │ str r7, [r8, #40] @ 0x28 │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r8, #48] @ 0x30 │ │ │ │ str r9, [r8, #76]! @ 0x4c │ │ │ │ mov r7, r8 │ │ │ │ - b 40029c <__cxa_atexit@plt+0x3f339c> │ │ │ │ + b 3fea2c <__cxa_atexit@plt+0x3f1b2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ b 80fd8 <__cxa_atexit@plt+0x740d8> │ │ │ │ ldr r7, [pc, #28] @ 81010 <__cxa_atexit@plt+0x74110> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 81014 <__cxa_atexit@plt+0x74114> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [pc, #-1944] @ 8087c <__cxa_atexit@plt+0x7397c> │ │ │ │ - strbteq fp, [r8], #1180 @ 0x49c │ │ │ │ - strbteq fp, [r8], #1764 @ 0x6e4 │ │ │ │ + ldreq sl, [pc, #-1952] @ 80874 <__cxa_atexit@plt+0x73974> │ │ │ │ + strbteq sl, [r8], #1180 @ 0x49c │ │ │ │ + strbteq sl, [r8], #1764 @ 0x6e4 │ │ │ │ @ instruction: 0xffffe364 │ │ │ │ - strbteq fp, [r8], #1976 @ 0x7b8 │ │ │ │ + strbteq sl, [r8], #1976 @ 0x7b8 │ │ │ │ @ instruction: 0xffffe4bc │ │ │ │ @ instruction: 0xffffe618 │ │ │ │ @ instruction: 0xffffe384 │ │ │ │ - ldreq fp, [pc, #-1920] @ 808b4 <__cxa_atexit@plt+0x739b4> │ │ │ │ + ldreq sl, [pc, #-1928] @ 808ac <__cxa_atexit@plt+0x739ac> │ │ │ │ @ instruction: 0xffffe778 │ │ │ │ - ldreq fp, [pc, #-2328] @ 80724 <__cxa_atexit@plt+0x73824> │ │ │ │ - ldreq fp, [pc, #-1900] @ 808d4 <__cxa_atexit@plt+0x739d4> │ │ │ │ - strbteq fp, [r8], #1764 @ 0x6e4 │ │ │ │ + ldreq sl, [pc, #-2336] @ 8071c <__cxa_atexit@plt+0x7381c> │ │ │ │ + ldreq sl, [pc, #-1908] @ 808cc <__cxa_atexit@plt+0x739cc> │ │ │ │ + strbteq sl, [r8], #1764 @ 0x6e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8115c <__cxa_atexit@plt+0x7425c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 8114c <__cxa_atexit@plt+0x7424c> │ │ │ │ ldr r7, [pc, #268] @ 81184 <__cxa_atexit@plt+0x74284> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -118926,52 +118926,52 @@ │ │ │ │ str r0, [r8, #36] @ 0x24 │ │ │ │ str r7, [r8, #40] @ 0x28 │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r8, #48] @ 0x30 │ │ │ │ str r9, [r8, #76]! @ 0x4c │ │ │ │ mov r7, r8 │ │ │ │ - b 40029c <__cxa_atexit@plt+0x3f339c> │ │ │ │ + b 3fea2c <__cxa_atexit@plt+0x3f1b2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ b 81150 <__cxa_atexit@plt+0x74250> │ │ │ │ ldr r7, [pc, #28] @ 81188 <__cxa_atexit@plt+0x74288> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 8118c <__cxa_atexit@plt+0x7428c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [pc, #-1568] @ 80b6c <__cxa_atexit@plt+0x73c6c> │ │ │ │ - strbteq fp, [r8], #804 @ 0x324 │ │ │ │ - strbteq fp, [r8], #1440 @ 0x5a0 │ │ │ │ + ldreq sl, [pc, #-1576] @ 80b64 <__cxa_atexit@plt+0x73c64> │ │ │ │ + strbteq sl, [r8], #804 @ 0x324 │ │ │ │ + strbteq sl, [r8], #1440 @ 0x5a0 │ │ │ │ @ instruction: 0xffffe1ec │ │ │ │ - strbteq fp, [r8], #1652 @ 0x674 │ │ │ │ + strbteq sl, [r8], #1652 @ 0x674 │ │ │ │ @ instruction: 0xffffe344 │ │ │ │ @ instruction: 0xffffe4a0 │ │ │ │ @ instruction: 0xffffe20c │ │ │ │ - ldreq fp, [pc, #-1544] @ 80ba4 <__cxa_atexit@plt+0x73ca4> │ │ │ │ + ldreq sl, [pc, #-1552] @ 80b9c <__cxa_atexit@plt+0x73c9c> │ │ │ │ @ instruction: 0xffffe600 │ │ │ │ - ldreq fp, [pc, #-1952] @ 80a14 <__cxa_atexit@plt+0x73b14> │ │ │ │ - ldreq fp, [pc, #-1524] @ 80bc4 <__cxa_atexit@plt+0x73cc4> │ │ │ │ - strbteq fp, [r8], #1440 @ 0x5a0 │ │ │ │ + ldreq sl, [pc, #-1960] @ 80a0c <__cxa_atexit@plt+0x73b0c> │ │ │ │ + ldreq sl, [pc, #-1532] @ 80bbc <__cxa_atexit@plt+0x73cbc> │ │ │ │ + strbteq sl, [r8], #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 812d4 <__cxa_atexit@plt+0x743d4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 812c4 <__cxa_atexit@plt+0x743c4> │ │ │ │ ldr r7, [pc, #268] @ 812fc <__cxa_atexit@plt+0x743fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -119020,52 +119020,52 @@ │ │ │ │ str r0, [r8, #36] @ 0x24 │ │ │ │ str r7, [r8, #40] @ 0x28 │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r8, #48] @ 0x30 │ │ │ │ str r9, [r8, #76]! @ 0x4c │ │ │ │ mov r7, r8 │ │ │ │ - b 40029c <__cxa_atexit@plt+0x3f339c> │ │ │ │ + b 3fea2c <__cxa_atexit@plt+0x3f1b2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ b 812c8 <__cxa_atexit@plt+0x743c8> │ │ │ │ ldr r7, [pc, #28] @ 81300 <__cxa_atexit@plt+0x74400> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 81304 <__cxa_atexit@plt+0x74404> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [pc, #-1192] @ 80e5c <__cxa_atexit@plt+0x73f5c> │ │ │ │ - strbteq fp, [r8], #428 @ 0x1ac │ │ │ │ - strbteq fp, [r8], #1116 @ 0x45c │ │ │ │ + ldreq sl, [pc, #-1200] @ 80e54 <__cxa_atexit@plt+0x73f54> │ │ │ │ + strbteq sl, [r8], #428 @ 0x1ac │ │ │ │ + strbteq sl, [r8], #1116 @ 0x45c │ │ │ │ @ instruction: 0xffffe074 │ │ │ │ - strbteq fp, [r8], #1328 @ 0x530 │ │ │ │ + strbteq sl, [r8], #1328 @ 0x530 │ │ │ │ @ instruction: 0xffffe1cc │ │ │ │ @ instruction: 0xffffe328 │ │ │ │ @ instruction: 0xffffe094 │ │ │ │ - ldreq fp, [pc, #-1168] @ 80e94 <__cxa_atexit@plt+0x73f94> │ │ │ │ + ldreq sl, [pc, #-1176] @ 80e8c <__cxa_atexit@plt+0x73f8c> │ │ │ │ @ instruction: 0xffffe488 │ │ │ │ - ldreq fp, [pc, #-1576] @ 80d04 <__cxa_atexit@plt+0x73e04> │ │ │ │ - ldreq fp, [pc, #-1148] @ 80eb4 <__cxa_atexit@plt+0x73fb4> │ │ │ │ - strbteq fp, [r8], #1116 @ 0x45c │ │ │ │ + ldreq sl, [pc, #-1584] @ 80cfc <__cxa_atexit@plt+0x73dfc> │ │ │ │ + ldreq sl, [pc, #-1156] @ 80eac <__cxa_atexit@plt+0x73fac> │ │ │ │ + strbteq sl, [r8], #1116 @ 0x45c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8144c <__cxa_atexit@plt+0x7454c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 8143c <__cxa_atexit@plt+0x7453c> │ │ │ │ ldr r7, [pc, #268] @ 81474 <__cxa_atexit@plt+0x74574> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -119114,68 +119114,68 @@ │ │ │ │ str r0, [r8, #36] @ 0x24 │ │ │ │ str r7, [r8, #40] @ 0x28 │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r8, #48] @ 0x30 │ │ │ │ str r9, [r8, #76]! @ 0x4c │ │ │ │ mov r7, r8 │ │ │ │ - b 40029c <__cxa_atexit@plt+0x3f339c> │ │ │ │ + b 3fea2c <__cxa_atexit@plt+0x3f1b2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ b 81440 <__cxa_atexit@plt+0x74540> │ │ │ │ ldr r7, [pc, #28] @ 81478 <__cxa_atexit@plt+0x74578> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 8147c <__cxa_atexit@plt+0x7457c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [pc, #-816] @ 8114c <__cxa_atexit@plt+0x7424c> │ │ │ │ - strbteq fp, [r8], #52 @ 0x34 │ │ │ │ - strbteq fp, [r8], #792 @ 0x318 │ │ │ │ + ldreq sl, [pc, #-824] @ 81144 <__cxa_atexit@plt+0x74244> │ │ │ │ + strbteq sl, [r8], #52 @ 0x34 │ │ │ │ + strbteq sl, [r8], #792 @ 0x318 │ │ │ │ @ instruction: 0xffffdefc │ │ │ │ - strbteq fp, [r8], #1004 @ 0x3ec │ │ │ │ + strbteq sl, [r8], #1004 @ 0x3ec │ │ │ │ @ instruction: 0xffffe054 │ │ │ │ @ instruction: 0xffffe1b0 │ │ │ │ @ instruction: 0xffffdf1c │ │ │ │ - ldreq fp, [pc, #-792] @ 81184 <__cxa_atexit@plt+0x74284> │ │ │ │ + ldreq sl, [pc, #-800] @ 8117c <__cxa_atexit@plt+0x7427c> │ │ │ │ @ instruction: 0xffffe310 │ │ │ │ - ldreq fp, [pc, #-1200] @ 80ff4 <__cxa_atexit@plt+0x740f4> │ │ │ │ - ldreq fp, [pc, #-772] @ 811a4 <__cxa_atexit@plt+0x742a4> │ │ │ │ + ldreq sl, [pc, #-1208] @ 80fec <__cxa_atexit@plt+0x740ec> │ │ │ │ + ldreq sl, [pc, #-780] @ 8119c <__cxa_atexit@plt+0x7429c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 814fc <__cxa_atexit@plt+0x745fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 814f4 <__cxa_atexit@plt+0x745f4> │ │ │ │ ldr r3, [pc, #48] @ 81504 <__cxa_atexit@plt+0x74604> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 81508 <__cxa_atexit@plt+0x74608> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 8150c <__cxa_atexit@plt+0x7460c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r1, [sl], #541 @ 0x21d │ │ │ │ - ldreq fp, [pc, #-432] @ 81364 <__cxa_atexit@plt+0x74464> │ │ │ │ + ldreq r0, [sl], #3869 @ 0xf1d │ │ │ │ + ldreq sl, [pc, #-440] @ 8135c <__cxa_atexit@plt+0x7445c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -119193,16 +119193,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 8157c <__cxa_atexit@plt+0x7467c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [pc, #-916] @ 811ec <__cxa_atexit@plt+0x742ec> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [pc, #-924] @ 811e4 <__cxa_atexit@plt+0x742e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -119218,26 +119218,26 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 815e0 <__cxa_atexit@plt+0x746e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [pc, #-796] @ 812c8 <__cxa_atexit@plt+0x743c8> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [pc, #-804] @ 812c0 <__cxa_atexit@plt+0x743c0> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq fp, [r8], #708 @ 0x2c4 │ │ │ │ + strbteq sl, [r8], #708 @ 0x2c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 8164c <__cxa_atexit@plt+0x7474c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 81644 <__cxa_atexit@plt+0x74744> │ │ │ │ ldr r3, [pc, #60] @ 81654 <__cxa_atexit@plt+0x74754> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 81658 <__cxa_atexit@plt+0x74758> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 8165c <__cxa_atexit@plt+0x7475c> │ │ │ │ @@ -119250,28 +119250,28 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq fp, [r8], #640 @ 0x280 │ │ │ │ - ldreq fp, [pc, #-112] @ 815f4 <__cxa_atexit@plt+0x746f4> │ │ │ │ - strbteq fp, [r8], #612 @ 0x264 │ │ │ │ - strbteq sl, [r8], #3468 @ 0xd8c │ │ │ │ + strbteq sl, [r8], #640 @ 0x280 │ │ │ │ + ldreq sl, [pc, #-120] @ 815ec <__cxa_atexit@plt+0x746ec> │ │ │ │ + strbteq sl, [r8], #612 @ 0x264 │ │ │ │ + strbteq r9, [r8], #3468 @ 0xd8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 81688 <__cxa_atexit@plt+0x74788> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq sl, [r8], #3428 @ 0xd64 │ │ │ │ + strbteq r9, [r8], #3428 @ 0xd64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 816e0 <__cxa_atexit@plt+0x747e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -119293,27 +119293,27 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 8170c <__cxa_atexit@plt+0x7480c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq sl, [r8], #3344 @ 0xd10 │ │ │ │ - strbteq sl, [r8], #3332 @ 0xd04 │ │ │ │ - ldreq fp, [pc, #-60] @ 816dc <__cxa_atexit@plt+0x747dc> │ │ │ │ - strbteq fp, [r8], #388 @ 0x184 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r9, [r8], #3344 @ 0xd10 │ │ │ │ + strbteq r9, [r8], #3332 @ 0xd04 │ │ │ │ + ldreq sl, [pc, #-68] @ 816d4 <__cxa_atexit@plt+0x747d4> │ │ │ │ + strbteq sl, [r8], #388 @ 0x184 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 8177c <__cxa_atexit@plt+0x7487c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 81774 <__cxa_atexit@plt+0x74874> │ │ │ │ ldr r3, [pc, #60] @ 81784 <__cxa_atexit@plt+0x74884> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 81788 <__cxa_atexit@plt+0x74888> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 8178c <__cxa_atexit@plt+0x7488c> │ │ │ │ @@ -119326,31 +119326,31 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq fp, [r8], #336 @ 0x150 │ │ │ │ - ldreq sl, [pc, #-3904] @ 80854 <__cxa_atexit@plt+0x73954> │ │ │ │ - strbteq fp, [r8], #308 @ 0x134 │ │ │ │ + strbteq sl, [r8], #336 @ 0x150 │ │ │ │ + ldreq r9, [pc, #-3912] @ 8084c <__cxa_atexit@plt+0x7394c> │ │ │ │ + strbteq sl, [r8], #308 @ 0x134 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #8 │ │ │ │ cmp r3, r8 │ │ │ │ bcc 81804 <__cxa_atexit@plt+0x74904> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 817f0 <__cxa_atexit@plt+0x748f0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 4001d4 <__cxa_atexit@plt+0x3f32d4> │ │ │ │ + bl 3fe95c <__cxa_atexit@plt+0x3f1a5c> │ │ │ │ ldr r7, [pc, #68] @ 81818 <__cxa_atexit@plt+0x74918> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -119360,26 +119360,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq fp, [pc, #-12] @ 81810 <__cxa_atexit@plt+0x74910> │ │ │ │ - ldreq sl, [pc, #-3864] @ 80908 <__cxa_atexit@plt+0x73a08> │ │ │ │ - strbteq fp, [r8], #124 @ 0x7c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sl, [pc, #-20] @ 81808 <__cxa_atexit@plt+0x74908> │ │ │ │ + ldreq r9, [pc, #-3872] @ 80900 <__cxa_atexit@plt+0x73a00> │ │ │ │ + strbteq sl, [r8], #124 @ 0x7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 81884 <__cxa_atexit@plt+0x74984> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 8187c <__cxa_atexit@plt+0x7497c> │ │ │ │ ldr r3, [pc, #60] @ 8188c <__cxa_atexit@plt+0x7498c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 81890 <__cxa_atexit@plt+0x74990> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 81894 <__cxa_atexit@plt+0x74994> │ │ │ │ @@ -119392,29 +119392,29 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq fp, [r8], #72 @ 0x48 │ │ │ │ - ldreq sl, [pc, #-3640] @ 80a64 <__cxa_atexit@plt+0x73b64> │ │ │ │ - strbteq fp, [r8], #44 @ 0x2c │ │ │ │ + strbteq sl, [r8], #72 @ 0x48 │ │ │ │ + ldreq r9, [pc, #-3648] @ 80a5c <__cxa_atexit@plt+0x73b5c> │ │ │ │ + strbteq sl, [r8], #44 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [pc, #20] @ 818c4 <__cxa_atexit@plt+0x749c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #0 │ │ │ │ addle r3, r3, #4 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [pc, #-4024] @ 80914 <__cxa_atexit@plt+0x73a14> │ │ │ │ - strbteq fp, [r8], #96 @ 0x60 │ │ │ │ + ldreq r9, [pc, #-4032] @ 8090c <__cxa_atexit@plt+0x73a0c> │ │ │ │ + strbteq sl, [r8], #96 @ 0x60 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 81910 <__cxa_atexit@plt+0x74a10> │ │ │ │ ldr r2, [pc, #48] @ 8191c <__cxa_atexit@plt+0x74a1c> │ │ │ │ @@ -119428,15 +119428,15 @@ │ │ │ │ b 8192c <__cxa_atexit@plt+0x74a2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq fp, [r8], #8 │ │ │ │ + strbteq sl, [r8], #8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 819a4 <__cxa_atexit@plt+0x74aa4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -119472,21 +119472,21 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 819e4 <__cxa_atexit@plt+0x74ae4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strbteq sl, [r8], #2460 @ 0x99c │ │ │ │ - strbteq sl, [r8], #2448 @ 0x990 │ │ │ │ - ldreq sl, [pc, #-3344] @ 80cdc <__cxa_atexit@plt+0x73ddc> │ │ │ │ - strbteq sl, [r8], #3904 @ 0xf40 │ │ │ │ + strbteq r9, [r8], #2460 @ 0x99c │ │ │ │ + strbteq r9, [r8], #2448 @ 0x990 │ │ │ │ + ldreq r9, [pc, #-3352] @ 80cd4 <__cxa_atexit@plt+0x73dd4> │ │ │ │ + strbteq r9, [r8], #3904 @ 0xf40 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r2, r7 │ │ │ │ bne 81a38 <__cxa_atexit@plt+0x74b38> │ │ │ │ @@ -119509,20 +119509,20 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 81a6c <__cxa_atexit@plt+0x74b6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq sl, [pc, #-3196] @ 80df8 <__cxa_atexit@plt+0x73ef8> │ │ │ │ - strbteq sl, [r8], #2312 @ 0x908 │ │ │ │ - strbteq sl, [r8], #2300 @ 0x8fc │ │ │ │ - strbteq sl, [r8], #3760 @ 0xeb0 │ │ │ │ + ldreq r9, [pc, #-3204] @ 80df0 <__cxa_atexit@plt+0x73ef0> │ │ │ │ + strbteq r9, [r8], #2312 @ 0x908 │ │ │ │ + strbteq r9, [r8], #2300 @ 0x8fc │ │ │ │ + strbteq r9, [r8], #3760 @ 0xeb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 81aa8 <__cxa_atexit@plt+0x74ba8> │ │ │ │ ldr r7, [pc, #36] @ 81ac0 <__cxa_atexit@plt+0x74bc0> │ │ │ │ @@ -119530,72 +119530,72 @@ │ │ │ │ ldr r0, [pc, #32] @ 81ac4 <__cxa_atexit@plt+0x74bc4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 81abc <__cxa_atexit@plt+0x74bbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ - ldreq sl, [pc, #-3108] @ 80ea0 <__cxa_atexit@plt+0x73fa0> │ │ │ │ - strbteq sl, [r8], #2220 @ 0x8ac │ │ │ │ - strbteq sl, [r8], #2212 @ 0x8a4 │ │ │ │ - strbteq sl, [r8], #2156 @ 0x86c │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ + ldreq r9, [pc, #-3116] @ 80e98 <__cxa_atexit@plt+0x73f98> │ │ │ │ + strbteq r9, [r8], #2220 @ 0x8ac │ │ │ │ + strbteq r9, [r8], #2212 @ 0x8a4 │ │ │ │ + strbteq r9, [r8], #2156 @ 0x86c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81b04 <__cxa_atexit@plt+0x74c04> │ │ │ │ ldr r2, [pc, #36] @ 81b0c <__cxa_atexit@plt+0x74c0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 81b10 <__cxa_atexit@plt+0x74c10> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [pc, #-2996] @ 80f60 <__cxa_atexit@plt+0x74060> │ │ │ │ - ldreq sl, [pc, #-3040] @ 80f38 <__cxa_atexit@plt+0x74038> │ │ │ │ - strbteq sl, [r8], #2080 @ 0x820 │ │ │ │ + ldreq r9, [pc, #-3004] @ 80f58 <__cxa_atexit@plt+0x74058> │ │ │ │ + ldreq r9, [pc, #-3048] @ 80f30 <__cxa_atexit@plt+0x74030> │ │ │ │ + strbteq r9, [r8], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81b50 <__cxa_atexit@plt+0x74c50> │ │ │ │ ldr r2, [pc, #36] @ 81b58 <__cxa_atexit@plt+0x74c58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 81b5c <__cxa_atexit@plt+0x74c5c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [pc, #-2920] @ 80ff8 <__cxa_atexit@plt+0x740f8> │ │ │ │ - ldreq sl, [pc, #-2968] @ 80fcc <__cxa_atexit@plt+0x740cc> │ │ │ │ + ldreq r9, [pc, #-2928] @ 80ff0 <__cxa_atexit@plt+0x740f0> │ │ │ │ + ldreq r9, [pc, #-2976] @ 80fc4 <__cxa_atexit@plt+0x740c4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81b90 <__cxa_atexit@plt+0x74c90> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 81b98 <__cxa_atexit@plt+0x74c98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1756358 <__cxa_atexit@plt+0x1749458> │ │ │ │ + b 3fe93c <__cxa_atexit@plt+0x3f1a3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [pc, #-2844] @ 81084 <__cxa_atexit@plt+0x74184> │ │ │ │ - strbteq sl, [r8], #3480 @ 0xd98 │ │ │ │ + ldreq r9, [pc, #-2852] @ 8107c <__cxa_atexit@plt+0x7417c> │ │ │ │ + strbteq r9, [r8], #3480 @ 0xd98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -119629,29 +119629,29 @@ │ │ │ │ ldr r1, [r3, #-4] │ │ │ │ str ip, [r3, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r6, [r3, #-4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r2 │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - strbteq sl, [r8], #3260 @ 0xcbc │ │ │ │ + strbteq r9, [r8], #3260 @ 0xcbc │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 81cd4 <__cxa_atexit@plt+0x74dd4> │ │ │ │ @@ -119664,21 +119664,21 @@ │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #24] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - strbteq sl, [r8], #1612 @ 0x64c │ │ │ │ + strbteq r9, [r8], #1612 @ 0x64c │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 81dac <__cxa_atexit@plt+0x74eac> │ │ │ │ ldr r6, [pc, #268] @ 81e18 <__cxa_atexit@plt+0x74f18> │ │ │ │ @@ -119718,15 +119718,15 @@ │ │ │ │ ldr r2, [pc, #160] @ 81e34 <__cxa_atexit@plt+0x74f34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [sl, #40] @ 0x28 │ │ │ │ add lr, sl, #44 @ 0x2c │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 81dfc <__cxa_atexit@plt+0x74efc> │ │ │ │ ldr r3, [pc, #88] @ 81e1c <__cxa_atexit@plt+0x74f1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -119734,35 +119734,35 @@ │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ ldr r3, [pc, #64] @ 81e20 <__cxa_atexit@plt+0x74f20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - ldreq sl, [pc, #-2460] @ 8148c <__cxa_atexit@plt+0x7458c> │ │ │ │ + ldreq r9, [pc, #-2468] @ 81484 <__cxa_atexit@plt+0x74584> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - ldreq sl, [pc, #-2452] @ 8149c <__cxa_atexit@plt+0x7459c> │ │ │ │ + ldreq r9, [pc, #-2460] @ 81494 <__cxa_atexit@plt+0x74594> │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - ldreq sl, [pc, #-2412] @ 814cc <__cxa_atexit@plt+0x745cc> │ │ │ │ - ldreq sl, [pc, #-2400] @ 814dc <__cxa_atexit@plt+0x745dc> │ │ │ │ - strbteq sl, [r8], #1276 @ 0x4fc │ │ │ │ + ldreq r9, [pc, #-2420] @ 814c4 <__cxa_atexit@plt+0x745c4> │ │ │ │ + ldreq r9, [pc, #-2408] @ 814d4 <__cxa_atexit@plt+0x745d4> │ │ │ │ + strbteq r9, [r8], #1276 @ 0x4fc │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 81ed4 <__cxa_atexit@plt+0x74fd4> │ │ │ │ @@ -119792,44 +119792,44 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ str r3, [r3, #52] @ 0x34 │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - ldreq sl, [pc, #-2156] @ 81680 <__cxa_atexit@plt+0x74780> │ │ │ │ + ldreq r9, [pc, #-2164] @ 81678 <__cxa_atexit@plt+0x74778> │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - ldreq sl, [pc, #-2120] @ 816ac <__cxa_atexit@plt+0x747ac> │ │ │ │ - ldreq sl, [pc, #-2108] @ 816bc <__cxa_atexit@plt+0x747bc> │ │ │ │ - strbteq sl, [r8], #1372 @ 0x55c │ │ │ │ + ldreq r9, [pc, #-2128] @ 816a4 <__cxa_atexit@plt+0x747a4> │ │ │ │ + ldreq r9, [pc, #-2116] @ 816b4 <__cxa_atexit@plt+0x747b4> │ │ │ │ + strbteq r9, [r8], #1372 @ 0x55c │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81f34 <__cxa_atexit@plt+0x75034> │ │ │ │ ldr r2, [pc, #40] @ 81f3c <__cxa_atexit@plt+0x7503c> │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [pc, #28] @ 81f40 <__cxa_atexit@plt+0x75040> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq sl, [pc, #-1912] @ 817d0 <__cxa_atexit@plt+0x748d0> │ │ │ │ - strbteq sl, [r8], #1292 @ 0x50c │ │ │ │ + ldreq r9, [pc, #-1920] @ 817c8 <__cxa_atexit@plt+0x748c8> │ │ │ │ + strbteq r9, [r8], #1292 @ 0x50c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 81f98 <__cxa_atexit@plt+0x75098> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -119851,72 +119851,72 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 81fc4 <__cxa_atexit@plt+0x750c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq sl, [r8], #1208 @ 0x4b8 │ │ │ │ - strbteq sl, [r8], #1196 @ 0x4ac │ │ │ │ - ldreq sl, [pc, #-1924] @ 8184c <__cxa_atexit@plt+0x7494c> │ │ │ │ - strbteq sl, [r8], #872 @ 0x368 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r9, [r8], #1208 @ 0x4b8 │ │ │ │ + strbteq r9, [r8], #1196 @ 0x4ac │ │ │ │ + ldreq r9, [pc, #-1932] @ 81844 <__cxa_atexit@plt+0x74944> │ │ │ │ + strbteq r9, [r8], #872 @ 0x368 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82008 <__cxa_atexit@plt+0x75108> │ │ │ │ ldr r2, [pc, #36] @ 82010 <__cxa_atexit@plt+0x75110> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 82014 <__cxa_atexit@plt+0x75114> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [pc, #-1712] @ 81968 <__cxa_atexit@plt+0x74a68> │ │ │ │ - ldreq sl, [pc, #-1756] @ 81940 <__cxa_atexit@plt+0x74a40> │ │ │ │ - strbteq sl, [r8], #796 @ 0x31c │ │ │ │ + ldreq r9, [pc, #-1720] @ 81960 <__cxa_atexit@plt+0x74a60> │ │ │ │ + ldreq r9, [pc, #-1764] @ 81938 <__cxa_atexit@plt+0x74a38> │ │ │ │ + strbteq r9, [r8], #796 @ 0x31c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82054 <__cxa_atexit@plt+0x75154> │ │ │ │ ldr r2, [pc, #36] @ 8205c <__cxa_atexit@plt+0x7515c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 82060 <__cxa_atexit@plt+0x75160> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [pc, #-1636] @ 81a00 <__cxa_atexit@plt+0x74b00> │ │ │ │ - ldreq sl, [pc, #-1684] @ 819d4 <__cxa_atexit@plt+0x74ad4> │ │ │ │ + ldreq r9, [pc, #-1644] @ 819f8 <__cxa_atexit@plt+0x74af8> │ │ │ │ + ldreq r9, [pc, #-1692] @ 819cc <__cxa_atexit@plt+0x74acc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82094 <__cxa_atexit@plt+0x75194> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 8209c <__cxa_atexit@plt+0x7519c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1756358 <__cxa_atexit@plt+0x1749458> │ │ │ │ + b 3fe93c <__cxa_atexit@plt+0x3f1a3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [pc, #-1560] @ 81a8c <__cxa_atexit@plt+0x74b8c> │ │ │ │ - strbteq sl, [r8], #2164 @ 0x874 │ │ │ │ + ldreq r9, [pc, #-1568] @ 81a84 <__cxa_atexit@plt+0x74b84> │ │ │ │ + strbteq r9, [r8], #2164 @ 0x874 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -119936,34 +119936,34 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 82114 <__cxa_atexit@plt+0x75214> │ │ │ │ ldr r3, [pc, #44] @ 82130 <__cxa_atexit@plt+0x75230> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq sl, [r8], #2020 @ 0x7e4 │ │ │ │ + strbteq r9, [r8], #2020 @ 0x7e4 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 82158 <__cxa_atexit@plt+0x75258> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq sl, [r8], #472 @ 0x1d8 │ │ │ │ + strbteq r9, [r8], #472 @ 0x1d8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8223c <__cxa_atexit@plt+0x7533c> │ │ │ │ ldr r6, [pc, #296] @ 822a8 <__cxa_atexit@plt+0x753a8> │ │ │ │ @@ -120010,15 +120010,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [sl, #48] @ 0x30 │ │ │ │ add lr, sl, #52 @ 0x34 │ │ │ │ stm lr, {r0, r1, sl} │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r7, ip │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 8228c <__cxa_atexit@plt+0x7538c> │ │ │ │ ldr r3, [pc, #88] @ 822ac <__cxa_atexit@plt+0x753ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -120026,36 +120026,36 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ ldr r3, [pc, #64] @ 822b0 <__cxa_atexit@plt+0x753b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - ldreq sl, [pc, #-1292] @ 81dac <__cxa_atexit@plt+0x74eac> │ │ │ │ + ldreq r9, [pc, #-1300] @ 81da4 <__cxa_atexit@plt+0x74ea4> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - ldreq sl, [pc, #-1264] @ 81dd4 <__cxa_atexit@plt+0x74ed4> │ │ │ │ - ldreq sl, [pc, #-1264] @ 81dd8 <__cxa_atexit@plt+0x74ed8> │ │ │ │ - ldreq sl, [pc, #-1244] @ 81df0 <__cxa_atexit@plt+0x74ef0> │ │ │ │ - ldreq sl, [pc, #-1236] @ 81dfc <__cxa_atexit@plt+0x74efc> │ │ │ │ - strbteq sl, [r8], #104 @ 0x68 │ │ │ │ + ldreq r9, [pc, #-1272] @ 81dcc <__cxa_atexit@plt+0x74ecc> │ │ │ │ + ldreq r9, [pc, #-1272] @ 81dd0 <__cxa_atexit@plt+0x74ed0> │ │ │ │ + ldreq r9, [pc, #-1252] @ 81de8 <__cxa_atexit@plt+0x74ee8> │ │ │ │ + ldreq r9, [pc, #-1244] @ 81df4 <__cxa_atexit@plt+0x74ef4> │ │ │ │ + strbteq r9, [r8], #104 @ 0x68 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -120093,26 +120093,26 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r3, #48] @ 0x30 │ │ │ │ add lr, r3, #52 @ 0x34 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r4, sl │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - ldreq sl, [pc, #-932] @ 82004 <__cxa_atexit@plt+0x75104> │ │ │ │ - ldreq sl, [pc, #-932] @ 82008 <__cxa_atexit@plt+0x75108> │ │ │ │ - ldreq sl, [pc, #-912] @ 82020 <__cxa_atexit@plt+0x75120> │ │ │ │ - ldreq sl, [pc, #-904] @ 8202c <__cxa_atexit@plt+0x7512c> │ │ │ │ - strbteq sl, [r8], #1380 @ 0x564 │ │ │ │ + ldreq r9, [pc, #-940] @ 81ffc <__cxa_atexit@plt+0x750fc> │ │ │ │ + ldreq r9, [pc, #-940] @ 82000 <__cxa_atexit@plt+0x75100> │ │ │ │ + ldreq r9, [pc, #-920] @ 82018 <__cxa_atexit@plt+0x75118> │ │ │ │ + ldreq r9, [pc, #-912] @ 82024 <__cxa_atexit@plt+0x75124> │ │ │ │ + strbteq r9, [r8], #1380 @ 0x564 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82460 <__cxa_atexit@plt+0x75560> │ │ │ │ ldr r2, [pc, #168] @ 8247c <__cxa_atexit@plt+0x7557c> │ │ │ │ @@ -120140,15 +120140,15 @@ │ │ │ │ beq 82454 <__cxa_atexit@plt+0x75554> │ │ │ │ ldr r5, [pc, #84] @ 82484 <__cxa_atexit@plt+0x75584> │ │ │ │ add r5, pc, r5 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -120158,15 +120158,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - strbteq sl, [r8], #1168 @ 0x490 │ │ │ │ + strbteq r9, [r8], #1168 @ 0x490 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -120185,43 +120185,43 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 824f8 <__cxa_atexit@plt+0x755f8> │ │ │ │ ldr r3, [pc, #44] @ 82514 <__cxa_atexit@plt+0x75614> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - strbteq r9, [r8], #3612 @ 0xe1c │ │ │ │ + strbteq r8, [r8], #3612 @ 0xe1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82554 <__cxa_atexit@plt+0x75654> │ │ │ │ ldr r2, [pc, #36] @ 8255c <__cxa_atexit@plt+0x7565c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 82560 <__cxa_atexit@plt+0x75660> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [pc, #-356] @ 82400 <__cxa_atexit@plt+0x75500> │ │ │ │ - ldreq sl, [pc, #-400] @ 823d8 <__cxa_atexit@plt+0x754d8> │ │ │ │ - strbteq r9, [r8], #3532 @ 0xdcc │ │ │ │ + ldreq r9, [pc, #-364] @ 823f8 <__cxa_atexit@plt+0x754f8> │ │ │ │ + ldreq r9, [pc, #-408] @ 823d0 <__cxa_atexit@plt+0x754d0> │ │ │ │ + strbteq r8, [r8], #3532 @ 0xdcc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82608 <__cxa_atexit@plt+0x75708> │ │ │ │ ldr r2, [pc, #160] @ 82628 <__cxa_atexit@plt+0x75728> │ │ │ │ @@ -120229,15 +120229,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ands r2, r8, #3 │ │ │ │ beq 825a8 <__cxa_atexit@plt+0x756a8> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 825b8 <__cxa_atexit@plt+0x756b8> │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -120253,36 +120253,36 @@ │ │ │ │ str r3, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r8, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - ldreq sl, [pc, #-268] @ 8252c <__cxa_atexit@plt+0x7562c> │ │ │ │ - strbteq r9, [r8], #3328 @ 0xd00 │ │ │ │ + ldreq r9, [pc, #-276] @ 82524 <__cxa_atexit@plt+0x75624> │ │ │ │ + strbteq r8, [r8], #3328 @ 0xd00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8265c <__cxa_atexit@plt+0x7575c> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 826b0 <__cxa_atexit@plt+0x757b0> │ │ │ │ ldr lr, [pc, #80] @ 826c4 <__cxa_atexit@plt+0x757c4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r8, #3] │ │ │ │ @@ -120295,62 +120295,62 @@ │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - ldreq sl, [pc, #-104] @ 82668 <__cxa_atexit@plt+0x75768> │ │ │ │ - strbteq sl, [r8], #572 @ 0x23c │ │ │ │ + ldreq r9, [pc, #-112] @ 82660 <__cxa_atexit@plt+0x75760> │ │ │ │ + strbteq r9, [r8], #572 @ 0x23c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8270c <__cxa_atexit@plt+0x7580c> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r5, [pc, #32] @ 82718 <__cxa_atexit@plt+0x75818> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 33ed78 <__cxa_atexit@plt+0x331e78> │ │ │ │ + b 11866d0 <__cxa_atexit@plt+0x11797d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [pc, #-4060] @ 81744 <__cxa_atexit@plt+0x74844> │ │ │ │ - strbteq r9, [r8], #3096 @ 0xc18 │ │ │ │ + ldreq r8, [pc, #-4068] @ 8173c <__cxa_atexit@plt+0x7483c> │ │ │ │ + strbteq r8, [r8], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82758 <__cxa_atexit@plt+0x75858> │ │ │ │ ldr r2, [pc, #36] @ 82760 <__cxa_atexit@plt+0x75860> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 82764 <__cxa_atexit@plt+0x75864> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [pc, #-3936] @ 81808 <__cxa_atexit@plt+0x74908> │ │ │ │ - ldreq r9, [pc, #-3980] @ 817e0 <__cxa_atexit@plt+0x748e0> │ │ │ │ - strbteq sl, [r8], #460 @ 0x1cc │ │ │ │ + ldreq r8, [pc, #-3944] @ 81800 <__cxa_atexit@plt+0x74900> │ │ │ │ + ldreq r8, [pc, #-3988] @ 817d8 <__cxa_atexit@plt+0x748d8> │ │ │ │ + strbteq r9, [r8], #460 @ 0x1cc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8280c <__cxa_atexit@plt+0x7590c> │ │ │ │ ldr r2, [pc, #160] @ 8282c <__cxa_atexit@plt+0x7592c> │ │ │ │ @@ -120390,19 +120390,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - ldreq r9, [pc, #-3848] @ 81934 <__cxa_atexit@plt+0x74a34> │ │ │ │ - strbteq sl, [r8], #256 @ 0x100 │ │ │ │ + ldreq r8, [pc, #-3856] @ 8192c <__cxa_atexit@plt+0x74a2c> │ │ │ │ + strbteq r9, [r8], #256 @ 0x100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 82860 <__cxa_atexit@plt+0x75960> │ │ │ │ @@ -120429,71 +120429,71 @@ │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 81bac <__cxa_atexit@plt+0x74cac> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - ldreq r9, [pc, #-3684] @ 81a70 <__cxa_atexit@plt+0x74b70> │ │ │ │ - strbteq r9, [r8], #2660 @ 0xa64 │ │ │ │ + ldreq r8, [pc, #-3692] @ 81a68 <__cxa_atexit@plt+0x74b68> │ │ │ │ + strbteq r8, [r8], #2660 @ 0xa64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8290c <__cxa_atexit@plt+0x75a0c> │ │ │ │ ldr r2, [pc, #36] @ 82914 <__cxa_atexit@plt+0x75a14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 82918 <__cxa_atexit@plt+0x75a18> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [pc, #-3500] @ 81b70 <__cxa_atexit@plt+0x74c70> │ │ │ │ - ldreq r9, [pc, #-3544] @ 81b48 <__cxa_atexit@plt+0x74c48> │ │ │ │ - strbteq r9, [r8], #2584 @ 0xa18 │ │ │ │ + ldreq r8, [pc, #-3508] @ 81b68 <__cxa_atexit@plt+0x74c68> │ │ │ │ + ldreq r8, [pc, #-3552] @ 81b40 <__cxa_atexit@plt+0x74c40> │ │ │ │ + strbteq r8, [r8], #2584 @ 0xa18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82958 <__cxa_atexit@plt+0x75a58> │ │ │ │ ldr r2, [pc, #36] @ 82960 <__cxa_atexit@plt+0x75a60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 82964 <__cxa_atexit@plt+0x75a64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [pc, #-3424] @ 81c08 <__cxa_atexit@plt+0x74d08> │ │ │ │ - ldreq r9, [pc, #-3472] @ 81bdc <__cxa_atexit@plt+0x74cdc> │ │ │ │ + ldreq r8, [pc, #-3432] @ 81c00 <__cxa_atexit@plt+0x74d00> │ │ │ │ + ldreq r8, [pc, #-3480] @ 81bd4 <__cxa_atexit@plt+0x74cd4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82998 <__cxa_atexit@plt+0x75a98> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 829a0 <__cxa_atexit@plt+0x75aa0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1756358 <__cxa_atexit@plt+0x1749458> │ │ │ │ + b 3fe93c <__cxa_atexit@plt+0x3f1a3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [pc, #-3348] @ 81c94 <__cxa_atexit@plt+0x74d94> │ │ │ │ - strbteq r9, [r8], #3952 @ 0xf70 │ │ │ │ + ldreq r8, [pc, #-3356] @ 81c8c <__cxa_atexit@plt+0x74d8c> │ │ │ │ + strbteq r8, [r8], #3952 @ 0xf70 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82a34 <__cxa_atexit@plt+0x75b34> │ │ │ │ ldr r3, [pc, #116] @ 82a3c <__cxa_atexit@plt+0x75b3c> │ │ │ │ @@ -120514,27 +120514,27 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 82a2c <__cxa_atexit@plt+0x75b2c> │ │ │ │ ldr r3, [pc, #56] @ 82a44 <__cxa_atexit@plt+0x75b44> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbteq r9, [r8], #3792 @ 0xed0 │ │ │ │ + strbteq r8, [r8], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ ldr r1, [pc, #48] @ 82a98 <__cxa_atexit@plt+0x75b98> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -120543,30 +120543,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 82a90 <__cxa_atexit@plt+0x75b90> │ │ │ │ ldr r3, [pc, #28] @ 82a9c <__cxa_atexit@plt+0x75b9c> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r9, [r8], #3704 @ 0xe78 │ │ │ │ + strbteq r8, [r8], #3704 @ 0xe78 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 82ac4 <__cxa_atexit@plt+0x75bc4> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r9, [r8], #2156 @ 0x86c │ │ │ │ + strbteq r8, [r8], #2156 @ 0x86c │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 82ba4 <__cxa_atexit@plt+0x75ca4> │ │ │ │ ldr r6, [pc, #284] @ 82c08 <__cxa_atexit@plt+0x75d08> │ │ │ │ @@ -120612,15 +120612,15 @@ │ │ │ │ str r7, [sl, #48] @ 0x30 │ │ │ │ add lr, sl, #52 @ 0x34 │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, ip │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 82bf0 <__cxa_atexit@plt+0x75cf0> │ │ │ │ ldr r3, [pc, #80] @ 82c0c <__cxa_atexit@plt+0x75d0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ @@ -120628,34 +120628,34 @@ │ │ │ │ ldr r2, [r5, #20] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ ldr r3, [pc, #56] @ 82c10 <__cxa_atexit@plt+0x75d10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - ldreq r9, [pc, #-2980] @ 82074 <__cxa_atexit@plt+0x75174> │ │ │ │ + ldreq r8, [pc, #-2988] @ 8206c <__cxa_atexit@plt+0x7516c> │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - ldreq r9, [pc, #-2956] @ 82098 <__cxa_atexit@plt+0x75198> │ │ │ │ - ldreq r9, [pc, #-2956] @ 8209c <__cxa_atexit@plt+0x7519c> │ │ │ │ - ldreq r9, [pc, #-2936] @ 820b4 <__cxa_atexit@plt+0x751b4> │ │ │ │ - ldreq r9, [pc, #-2928] @ 820c0 <__cxa_atexit@plt+0x751c0> │ │ │ │ - strbteq r9, [r8], #1800 @ 0x708 │ │ │ │ + ldreq r8, [pc, #-2964] @ 82090 <__cxa_atexit@plt+0x75190> │ │ │ │ + ldreq r8, [pc, #-2964] @ 82094 <__cxa_atexit@plt+0x75194> │ │ │ │ + ldreq r8, [pc, #-2944] @ 820ac <__cxa_atexit@plt+0x751ac> │ │ │ │ + ldreq r8, [pc, #-2936] @ 820b8 <__cxa_atexit@plt+0x751b8> │ │ │ │ + strbteq r8, [r8], #1800 @ 0x708 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -120692,46 +120692,46 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r3, #48] @ 0x30 │ │ │ │ add lr, r3, #52 @ 0x34 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r4, sl │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - ldreq r9, [pc, #-2632] @ 822bc <__cxa_atexit@plt+0x753bc> │ │ │ │ - ldreq r9, [pc, #-2632] @ 822c0 <__cxa_atexit@plt+0x753c0> │ │ │ │ - ldreq r9, [pc, #-2612] @ 822d8 <__cxa_atexit@plt+0x753d8> │ │ │ │ - ldreq r9, [pc, #-2604] @ 822e4 <__cxa_atexit@plt+0x753e4> │ │ │ │ - strbteq r9, [r8], #3068 @ 0xbfc │ │ │ │ + ldreq r8, [pc, #-2640] @ 822b4 <__cxa_atexit@plt+0x753b4> │ │ │ │ + ldreq r8, [pc, #-2640] @ 822b8 <__cxa_atexit@plt+0x753b8> │ │ │ │ + ldreq r8, [pc, #-2620] @ 822d0 <__cxa_atexit@plt+0x753d0> │ │ │ │ + ldreq r8, [pc, #-2612] @ 822dc <__cxa_atexit@plt+0x753dc> │ │ │ │ + strbteq r8, [r8], #3068 @ 0xbfc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 82d4c <__cxa_atexit@plt+0x75e4c> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r5, [pc, #32] @ 82d58 <__cxa_atexit@plt+0x75e58> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 33ed78 <__cxa_atexit@plt+0x331e78> │ │ │ │ + b 11866d0 <__cxa_atexit@plt+0x11797d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [pc, #-2460] @ 823c4 <__cxa_atexit@plt+0x754c4> │ │ │ │ - strbteq r9, [r8], #3164 @ 0xc5c │ │ │ │ + ldreq r8, [pc, #-2468] @ 823bc <__cxa_atexit@plt+0x754bc> │ │ │ │ + strbteq r8, [r8], #3164 @ 0xc5c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 82de4 <__cxa_atexit@plt+0x75ee4> │ │ │ │ ldr r3, [pc, #116] @ 82df4 <__cxa_atexit@plt+0x75ef4> │ │ │ │ @@ -120763,18 +120763,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 82e04 <__cxa_atexit@plt+0x75f04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbteq r9, [r8], #2896 @ 0xb50 │ │ │ │ - strbteq r9, [r8], #2852 @ 0xb24 │ │ │ │ - strbteq r9, [r8], #3048 @ 0xbe8 │ │ │ │ - strbteq r9, [r8], #2996 @ 0xbb4 │ │ │ │ + strbteq r8, [r8], #2896 @ 0xb50 │ │ │ │ + strbteq r8, [r8], #2852 @ 0xb24 │ │ │ │ + strbteq r8, [r8], #3048 @ 0xbe8 │ │ │ │ + strbteq r8, [r8], #2996 @ 0xbb4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #52] @ 82e50 <__cxa_atexit@plt+0x75f50> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r3, r7, #7 │ │ │ │ ldm r3, {r0, r2, r3} │ │ │ │ @@ -120785,17 +120785,17 @@ │ │ │ │ stmda r5, {r0, r2, r7} │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r0, [pc, #16] @ 82e58 <__cxa_atexit@plt+0x75f58> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [r8], #2756 @ 0xac4 │ │ │ │ - strbteq r9, [r8], #2732 @ 0xaac │ │ │ │ - strbteq r9, [r8], #2896 @ 0xb50 │ │ │ │ + strbteq r8, [r8], #2756 @ 0xac4 │ │ │ │ + strbteq r8, [r8], #2732 @ 0xaac │ │ │ │ + strbteq r8, [r8], #2896 @ 0xb50 │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 82eec <__cxa_atexit@plt+0x75fec> │ │ │ │ @@ -120822,22 +120822,22 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ str ip, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r8, [r5] │ │ │ │ ldr r3, [pc, #28] @ 82f00 <__cxa_atexit@plt+0x76000> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 17acc5c <__cxa_atexit@plt+0x179fd5c> │ │ │ │ + b 3fecb4 <__cxa_atexit@plt+0x3f1db4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [pc, #-2108] @ 826c4 <__cxa_atexit@plt+0x757c4> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [pc, #-2116] @ 826bc <__cxa_atexit@plt+0x757bc> │ │ │ │ @ instruction: 0xffffece8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r9, [r8], #2712 @ 0xa98 │ │ │ │ + strbteq r8, [r8], #2712 @ 0xa98 │ │ │ │ andeq r0, r0, sl, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 82f44 <__cxa_atexit@plt+0x76044> │ │ │ │ ldr r3, [pc, #136] @ 82fac <__cxa_atexit@plt+0x760ac> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -120870,22 +120870,22 @@ │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 81bac <__cxa_atexit@plt+0x74cac> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbteq r9, [r8], #2416 @ 0x970 │ │ │ │ - strbteq r9, [r8], #2400 @ 0x960 │ │ │ │ - strbteq r9, [r8], #1292 @ 0x50c │ │ │ │ - strbteq r9, [r8], #2424 @ 0x978 │ │ │ │ - ldreq r9, [pc, #-1928] @ 82840 <__cxa_atexit@plt+0x75940> │ │ │ │ - strbteq r9, [r8], #2504 @ 0x9c8 │ │ │ │ + strbteq r8, [r8], #2416 @ 0x970 │ │ │ │ + strbteq r8, [r8], #2400 @ 0x960 │ │ │ │ + strbteq r8, [r8], #1292 @ 0x50c │ │ │ │ + strbteq r8, [r8], #2424 @ 0x978 │ │ │ │ + ldreq r8, [pc, #-1936] @ 82838 <__cxa_atexit@plt+0x75938> │ │ │ │ + strbteq r8, [r8], #2504 @ 0x9c8 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #92] @ 83040 <__cxa_atexit@plt+0x76140> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -120910,15 +120910,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq r9, [r8], #2372 @ 0x944 │ │ │ │ + strbteq r8, [r8], #2372 @ 0x944 │ │ │ │ andeq r0, r0, sp, ror #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 83084 <__cxa_atexit@plt+0x76184> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -120926,15 +120926,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 8307c <__cxa_atexit@plt+0x7617c> │ │ │ │ b 83094 <__cxa_atexit@plt+0x76194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r9, [r8], #2308 @ 0x904 │ │ │ │ + strbteq r8, [r8], #2308 @ 0x904 │ │ │ │ andeq r0, r0, lr, asr #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r2, sl │ │ │ │ @@ -121031,36 +121031,36 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #52] @ 83250 <__cxa_atexit@plt+0x76350> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #20]! │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ ldr r6, [pc, #28] @ 83254 <__cxa_atexit@plt+0x76354> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffede0 │ │ │ │ - strbteq r9, [r8], #1952 @ 0x7a0 │ │ │ │ - ldreq r9, [pc, #-1432] @ 82cd0 <__cxa_atexit@plt+0x75dd0> │ │ │ │ - ldreq r9, [pc, #-1400] @ 82cf4 <__cxa_atexit@plt+0x75df4> │ │ │ │ - ldreq r9, [pc, #-1388] @ 82d04 <__cxa_atexit@plt+0x75e04> │ │ │ │ + strbteq r8, [r8], #1952 @ 0x7a0 │ │ │ │ + ldreq r8, [pc, #-1440] @ 82cc8 <__cxa_atexit@plt+0x75dc8> │ │ │ │ + ldreq r8, [pc, #-1408] @ 82cec <__cxa_atexit@plt+0x75dec> │ │ │ │ + ldreq r8, [pc, #-1396] @ 82cfc <__cxa_atexit@plt+0x75dfc> │ │ │ │ @ instruction: 0xffffeeec │ │ │ │ @ instruction: 0xfffff1f4 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - strbteq r9, [r8], #1816 @ 0x718 │ │ │ │ - strbteq r9, [r8], #1784 @ 0x6f8 │ │ │ │ - strbteq r9, [r8], #1768 @ 0x6e8 │ │ │ │ + strbteq r8, [r8], #1816 @ 0x718 │ │ │ │ + strbteq r8, [r8], #1784 @ 0x6f8 │ │ │ │ + strbteq r8, [r8], #1768 @ 0x6e8 │ │ │ │ andeq r4, r0, lr, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -121089,22 +121089,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 8332c <__cxa_atexit@plt+0x7642c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ @ instruction: 0xffffee00 │ │ │ │ @ instruction: 0xfffff108 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbteq r9, [r8], #1580 @ 0x62c │ │ │ │ - strbteq r9, [r8], #1548 @ 0x60c │ │ │ │ + strbteq r8, [r8], #1580 @ 0x62c │ │ │ │ + strbteq r8, [r8], #1548 @ 0x60c │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbteq r9, [r8], #1564 @ 0x61c │ │ │ │ + strbteq r8, [r8], #1564 @ 0x61c │ │ │ │ andeq r4, r0, lr, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ @@ -121169,30 +121169,30 @@ │ │ │ │ str r9, [r6, #28] │ │ │ │ str r8, [r6, #32] │ │ │ │ sub r9, r3, #15 │ │ │ │ ldr r6, [pc, #48] @ 8347c <__cxa_atexit@plt+0x7657c> │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b a413a0 <__cxa_atexit@plt+0xa344a0> │ │ │ │ + b 1888678 <__cxa_atexit@plt+0x187b778> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ b 83464 <__cxa_atexit@plt+0x76564> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff174 │ │ │ │ @ instruction: 0xfffff2d4 │ │ │ │ - ldreq r9, [pc, #-696] @ 831c8 <__cxa_atexit@plt+0x762c8> │ │ │ │ - strbteq r9, [r8], #1092 @ 0x444 │ │ │ │ + ldreq r8, [pc, #-704] @ 831c0 <__cxa_atexit@plt+0x762c0> │ │ │ │ + strbteq r8, [r8], #1092 @ 0x444 │ │ │ │ @ instruction: 0xfffff3fc │ │ │ │ @ instruction: 0xfffff5f4 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ - ldreq r9, [pc, #-776] @ 8318c <__cxa_atexit@plt+0x7628c> │ │ │ │ - strbteq r9, [r8], #1256 @ 0x4e8 │ │ │ │ + ldreq r8, [pc, #-784] @ 83184 <__cxa_atexit@plt+0x76284> │ │ │ │ + strbteq r8, [r8], #1256 @ 0x4e8 │ │ │ │ andeq r1, r0, r9, asr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8353c <__cxa_atexit@plt+0x7663c> │ │ │ │ @@ -121232,37 +121232,37 @@ │ │ │ │ mov fp, r9 │ │ │ │ b 81bac <__cxa_atexit@plt+0x74cac> │ │ │ │ ldr r3, [pc, #36] @ 83568 <__cxa_atexit@plt+0x76668> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xffffea44 │ │ │ │ - strbteq r9, [r8], #1028 @ 0x404 │ │ │ │ - ldreq r9, [pc, #-504] @ 8336c <__cxa_atexit@plt+0x7646c> │ │ │ │ - ldreq r9, [pc, #-472] @ 83390 <__cxa_atexit@plt+0x76490> │ │ │ │ - ldreq r9, [pc, #-460] @ 833a0 <__cxa_atexit@plt+0x764a0> │ │ │ │ + strbteq r8, [r8], #1028 @ 0x404 │ │ │ │ + ldreq r8, [pc, #-512] @ 83364 <__cxa_atexit@plt+0x76464> │ │ │ │ + ldreq r8, [pc, #-480] @ 83388 <__cxa_atexit@plt+0x76488> │ │ │ │ + ldreq r8, [pc, #-468] @ 83398 <__cxa_atexit@plt+0x76498> │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8359c <__cxa_atexit@plt+0x7669c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 835a4 <__cxa_atexit@plt+0x766a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1756358 <__cxa_atexit@plt+0x1749458> │ │ │ │ + b 3fe93c <__cxa_atexit@plt+0x3f1a3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [pc, #-272] @ 8349c <__cxa_atexit@plt+0x7659c> │ │ │ │ - strbteq r9, [r8], #1080 @ 0x438 │ │ │ │ + ldreq r8, [pc, #-280] @ 83494 <__cxa_atexit@plt+0x76594> │ │ │ │ + strbteq r8, [r8], #1080 @ 0x438 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8361c <__cxa_atexit@plt+0x7671c> │ │ │ │ ldr r3, [pc, #96] @ 8362c <__cxa_atexit@plt+0x7672c> │ │ │ │ @@ -121280,33 +121280,33 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 83614 <__cxa_atexit@plt+0x76714> │ │ │ │ ldr r3, [pc, #44] @ 83630 <__cxa_atexit@plt+0x76730> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 83634 <__cxa_atexit@plt+0x76734> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r9, [r8], #980 @ 0x3d4 │ │ │ │ - strbteq r9, [r8], #940 @ 0x3ac │ │ │ │ + strbteq r8, [r8], #980 @ 0x3d4 │ │ │ │ + strbteq r8, [r8], #940 @ 0x3ac │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8365c <__cxa_atexit@plt+0x7675c> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 836c0 <__cxa_atexit@plt+0x767c0> │ │ │ │ ldr r3, [pc, #204] @ 83748 <__cxa_atexit@plt+0x76848> │ │ │ │ @@ -121323,15 +121323,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r9} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #160] @ 83754 <__cxa_atexit@plt+0x76854> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r1, #2 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 83738 <__cxa_atexit@plt+0x76838> │ │ │ │ ldr r8, [pc, #128] @ 83758 <__cxa_atexit@plt+0x76858> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [pc, #124] @ 8375c <__cxa_atexit@plt+0x7685c> │ │ │ │ @@ -121351,47 +121351,47 @@ │ │ │ │ str sl, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str ip, [r6, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - strbteq r9, [r8], #824 @ 0x338 │ │ │ │ - ldreq r9, [pc, #-84] @ 83708 <__cxa_atexit@plt+0x76808> │ │ │ │ - strbteq r8, [r8], #3472 @ 0xd90 │ │ │ │ - ldreq r9, [pc, #-12] @ 83758 <__cxa_atexit@plt+0x76858> │ │ │ │ - ldreq r8, [pc, #-4064] @ 82788 <__cxa_atexit@plt+0x75888> │ │ │ │ - ldreq r8, [pc, #-4084] @ 82778 <__cxa_atexit@plt+0x75878> │ │ │ │ + strbteq r8, [r8], #824 @ 0x338 │ │ │ │ + ldreq r8, [pc, #-92] @ 83700 <__cxa_atexit@plt+0x76800> │ │ │ │ + strbteq r7, [r8], #3472 @ 0xd90 │ │ │ │ + ldreq r8, [pc, #-20] @ 83750 <__cxa_atexit@plt+0x76850> │ │ │ │ + ldreq r7, [pc, #-4072] @ 82780 <__cxa_atexit@plt+0x75880> │ │ │ │ + ldreq r7, [pc, #-4092] @ 82770 <__cxa_atexit@plt+0x75870> │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 837a4 <__cxa_atexit@plt+0x768a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 837a8 <__cxa_atexit@plt+0x768a8> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r9} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #20] @ 837ac <__cxa_atexit@plt+0x768ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r1, #2 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r9, [r8], #596 @ 0x254 │ │ │ │ - ldreq r8, [pc, #-3952] @ 82844 <__cxa_atexit@plt+0x75944> │ │ │ │ + strbteq r8, [r8], #596 @ 0x254 │ │ │ │ + ldreq r7, [pc, #-3960] @ 8283c <__cxa_atexit@plt+0x7593c> │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -121428,15 +121428,15 @@ │ │ │ │ str r0, [r6, #24] │ │ │ │ str ip, [r6, #28] │ │ │ │ str sl, [r6, #32] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 838c4 <__cxa_atexit@plt+0x769c4> │ │ │ │ ldr lr, [pc, #92] @ 838d4 <__cxa_atexit@plt+0x769d4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -121450,59 +121450,59 @@ │ │ │ │ str r0, [r6, #20] │ │ │ │ ldr r6, [pc, #48] @ 838d8 <__cxa_atexit@plt+0x769d8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #2 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b 838c8 <__cxa_atexit@plt+0x769c8> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r8, [pc, #-3696] @ 82a6c <__cxa_atexit@plt+0x75b6c> │ │ │ │ - ldreq r8, [pc, #-3628] @ 82ab4 <__cxa_atexit@plt+0x75bb4> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r7, [pc, #-3704] @ 82a64 <__cxa_atexit@plt+0x75b64> │ │ │ │ + ldreq r7, [pc, #-3636] @ 82aac <__cxa_atexit@plt+0x75bac> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - ldreq r8, [pc, #-3816] @ 82a00 <__cxa_atexit@plt+0x75b00> │ │ │ │ - ldreq r8, [pc, #-3804] @ 82a10 <__cxa_atexit@plt+0x75b10> │ │ │ │ - ldreq r8, [pc, #-3788] @ 82a24 <__cxa_atexit@plt+0x75b24> │ │ │ │ - ldreq r8, [pc, #-3780] @ 82a30 <__cxa_atexit@plt+0x75b30> │ │ │ │ - ldreq r8, [pc, #-3756] @ 82a4c <__cxa_atexit@plt+0x75b4c> │ │ │ │ - strbteq r9, [r8], #52 @ 0x34 │ │ │ │ + ldreq r7, [pc, #-3824] @ 829f8 <__cxa_atexit@plt+0x75af8> │ │ │ │ + ldreq r7, [pc, #-3812] @ 82a08 <__cxa_atexit@plt+0x75b08> │ │ │ │ + ldreq r7, [pc, #-3796] @ 82a1c <__cxa_atexit@plt+0x75b1c> │ │ │ │ + ldreq r7, [pc, #-3788] @ 82a28 <__cxa_atexit@plt+0x75b28> │ │ │ │ + ldreq r7, [pc, #-3764] @ 82a44 <__cxa_atexit@plt+0x75b44> │ │ │ │ + strbteq r8, [r8], #52 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 83954 <__cxa_atexit@plt+0x76a54> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 8394c <__cxa_atexit@plt+0x76a4c> │ │ │ │ ldr r8, [pc, #52] @ 8395c <__cxa_atexit@plt+0x76a5c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #48] @ 83960 <__cxa_atexit@plt+0x76a60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 83964 <__cxa_atexit@plt+0x76a64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r8], #2592 @ 0xa20 │ │ │ │ - ldreq r8, [pc, #-3432] @ 82c00 <__cxa_atexit@plt+0x75d00> │ │ │ │ - ldreq r8, [pc, #-3476] @ 82bd8 <__cxa_atexit@plt+0x75cd8> │ │ │ │ - strbteq r9, [r8], #160 @ 0xa0 │ │ │ │ + strbteq r7, [r8], #2592 @ 0xa20 │ │ │ │ + ldreq r7, [pc, #-3440] @ 82bf8 <__cxa_atexit@plt+0x75cf8> │ │ │ │ + ldreq r7, [pc, #-3484] @ 82bd0 <__cxa_atexit@plt+0x75cd0> │ │ │ │ + strbteq r8, [r8], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 839bc <__cxa_atexit@plt+0x76abc> │ │ │ │ ldr r2, [pc, #60] @ 839c4 <__cxa_atexit@plt+0x76ac4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -121518,16 +121518,16 @@ │ │ │ │ b 839d8 <__cxa_atexit@plt+0x76ad8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r8, [pc, #-3328] @ 82cd0 <__cxa_atexit@plt+0x75dd0> │ │ │ │ - strbteq r9, [r8], #60 @ 0x3c │ │ │ │ + ldreq r7, [pc, #-3336] @ 82cc8 <__cxa_atexit@plt+0x75dc8> │ │ │ │ + strbteq r8, [r8], #60 @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 83a4c <__cxa_atexit@plt+0x76b4c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, r7 │ │ │ │ @@ -121568,22 +121568,22 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #28] @ 83aa0 <__cxa_atexit@plt+0x76ba0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - ldreq r8, [pc, #-3152] @ 82e58 <__cxa_atexit@plt+0x75f58> │ │ │ │ - strbteq r8, [r8], #4012 @ 0xfac │ │ │ │ - strbteq r8, [r8], #4000 @ 0xfa0 │ │ │ │ - strbteq r8, [r8], #3932 @ 0xf5c │ │ │ │ + ldreq r7, [pc, #-3160] @ 82e50 <__cxa_atexit@plt+0x75f50> │ │ │ │ + strbteq r7, [r8], #4012 @ 0xfac │ │ │ │ + strbteq r7, [r8], #4000 @ 0xfa0 │ │ │ │ + strbteq r7, [r8], #3932 @ 0xf5c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, r7 │ │ │ │ bne 83aec <__cxa_atexit@plt+0x76bec> │ │ │ │ ldr r2, [pc, #100] @ 83b34 <__cxa_atexit@plt+0x76c34> │ │ │ │ @@ -121608,21 +121608,21 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #32] @ 83b44 <__cxa_atexit@plt+0x76c44> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbteq r8, [r8], #3852 @ 0xf0c │ │ │ │ - strbteq r8, [r8], #3840 @ 0xf00 │ │ │ │ + strbteq r7, [r8], #3852 @ 0xf0c │ │ │ │ + strbteq r7, [r8], #3840 @ 0xf00 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq r8, [pc, #-2992] @ 82f9c <__cxa_atexit@plt+0x7609c> │ │ │ │ - strbteq r8, [r8], #3776 @ 0xec0 │ │ │ │ + ldreq r7, [pc, #-3000] @ 82f94 <__cxa_atexit@plt+0x76094> │ │ │ │ + strbteq r7, [r8], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 83b78 <__cxa_atexit@plt+0x76c78> │ │ │ │ ldr r7, [pc, #56] @ 83ba0 <__cxa_atexit@plt+0x76ca0> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -121633,48 +121633,48 @@ │ │ │ │ ldr r3, [pc, #24] @ 83b98 <__cxa_atexit@plt+0x76c98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 83b9c <__cxa_atexit@plt+0x76c9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r8, [pc, #-2888] @ 8305c <__cxa_atexit@plt+0x7615c> │ │ │ │ - strbteq r8, [r8], #3736 @ 0xe98 │ │ │ │ - strbteq r8, [r8], #3724 @ 0xe8c │ │ │ │ - strbteq r8, [r8], #1932 @ 0x78c │ │ │ │ + ldreq r7, [pc, #-2896] @ 83054 <__cxa_atexit@plt+0x76154> │ │ │ │ + strbteq r7, [r8], #3736 @ 0xe98 │ │ │ │ + strbteq r7, [r8], #3724 @ 0xe8c │ │ │ │ + strbteq r7, [r8], #1932 @ 0x78c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 83bcc <__cxa_atexit@plt+0x76ccc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ - ldreq r8, [pc, #-2840] @ 830bc <__cxa_atexit@plt+0x761bc> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ + ldreq r7, [pc, #-2848] @ 830b4 <__cxa_atexit@plt+0x761b4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 83c08 <__cxa_atexit@plt+0x76d08> │ │ │ │ ldr r2, [pc, #36] @ 83c10 <__cxa_atexit@plt+0x76d10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 83c14 <__cxa_atexit@plt+0x76d14> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [pc, #-2736] @ 83168 <__cxa_atexit@plt+0x76268> │ │ │ │ - ldreq r8, [pc, #-2756] @ 83158 <__cxa_atexit@plt+0x76258> │ │ │ │ - strbteq r8, [r8], #3564 @ 0xdec │ │ │ │ + ldreq r7, [pc, #-2744] @ 83160 <__cxa_atexit@plt+0x76260> │ │ │ │ + ldreq r7, [pc, #-2764] @ 83150 <__cxa_atexit@plt+0x76250> │ │ │ │ + strbteq r7, [r8], #3564 @ 0xdec │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -121689,36 +121689,36 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r7, [sl, #24] │ │ │ │ str r9, [sl, #8] │ │ │ │ str r8, [sl, #12] │ │ │ │ mov r8, sl │ │ │ │ str r1, [r8, #16]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strbteq r8, [r8], #3192 @ 0xc78 │ │ │ │ + strbteq r7, [r8], #3192 @ 0xc78 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 83ccc <__cxa_atexit@plt+0x76dcc> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 33ed78 <__cxa_atexit@plt+0x331e78> │ │ │ │ + b 11866d0 <__cxa_atexit@plt+0x11797d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -121728,21 +121728,21 @@ │ │ │ │ bcc 83d14 <__cxa_atexit@plt+0x76e14> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 83d24 <__cxa_atexit@plt+0x76e24> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [pc, #-2456] @ 83394 <__cxa_atexit@plt+0x76494> │ │ │ │ - strbteq r8, [r8], #3308 @ 0xcec │ │ │ │ + ldreq r7, [pc, #-2464] @ 8338c <__cxa_atexit@plt+0x7648c> │ │ │ │ + strbteq r7, [r8], #3308 @ 0xcec │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ sub ip, r5, #16 │ │ │ │ cmp fp, ip │ │ │ │ bhi 83dc8 <__cxa_atexit@plt+0x76ec8> │ │ │ │ @@ -121784,15 +121784,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq r8, [r8], #3112 @ 0xc28 │ │ │ │ + strbteq r7, [r8], #3112 @ 0xc28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldmdb r5, {r3, r8} │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ b 83e1c <__cxa_atexit@plt+0x76f1c> │ │ │ │ @@ -121836,15 +121836,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 83ec4 <__cxa_atexit@plt+0x76fc4> │ │ │ │ ldr r3, [pc, #88] @ 83f0c <__cxa_atexit@plt+0x7700c> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 83f14 <__cxa_atexit@plt+0x77014> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -121856,36 +121856,36 @@ │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ - strbteq r8, [r8], #2828 @ 0xb0c │ │ │ │ - strbteq r8, [r8], #2892 @ 0xb4c │ │ │ │ - strbteq r8, [r8], #1052 @ 0x41c │ │ │ │ + strbteq r7, [r8], #2828 @ 0xb0c │ │ │ │ + strbteq r7, [r8], #2892 @ 0xb4c │ │ │ │ + strbteq r7, [r8], #1052 @ 0x41c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 83f54 <__cxa_atexit@plt+0x77054> │ │ │ │ ldr r2, [pc, #36] @ 83f5c <__cxa_atexit@plt+0x7705c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 83f60 <__cxa_atexit@plt+0x77060> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [pc, #-1892] @ 83800 <__cxa_atexit@plt+0x76900> │ │ │ │ - ldreq r8, [pc, #-1936] @ 837d8 <__cxa_atexit@plt+0x768d8> │ │ │ │ - strbteq r8, [r8], #972 @ 0x3cc │ │ │ │ + ldreq r7, [pc, #-1900] @ 837f8 <__cxa_atexit@plt+0x768f8> │ │ │ │ + ldreq r7, [pc, #-1944] @ 837d0 <__cxa_atexit@plt+0x768d0> │ │ │ │ + strbteq r7, [r8], #972 @ 0x3cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 84008 <__cxa_atexit@plt+0x77108> │ │ │ │ ldr r2, [pc, #160] @ 84028 <__cxa_atexit@plt+0x77128> │ │ │ │ @@ -121893,15 +121893,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ands r2, r8, #3 │ │ │ │ beq 83fa8 <__cxa_atexit@plt+0x770a8> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 83fb8 <__cxa_atexit@plt+0x770b8> │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -121917,36 +121917,36 @@ │ │ │ │ str r3, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r8, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - ldreq r8, [pc, #-1804] @ 8392c <__cxa_atexit@plt+0x76a2c> │ │ │ │ - strbteq r8, [r8], #768 @ 0x300 │ │ │ │ + ldreq r7, [pc, #-1812] @ 83924 <__cxa_atexit@plt+0x76a24> │ │ │ │ + strbteq r7, [r8], #768 @ 0x300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8405c <__cxa_atexit@plt+0x7715c> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 840b0 <__cxa_atexit@plt+0x771b0> │ │ │ │ ldr lr, [pc, #80] @ 840c4 <__cxa_atexit@plt+0x771c4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r8, #3] │ │ │ │ @@ -121959,23 +121959,23 @@ │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - ldreq r8, [pc, #-1640] @ 83a68 <__cxa_atexit@plt+0x76b68> │ │ │ │ - strbteq r8, [r8], #616 @ 0x268 │ │ │ │ + ldreq r7, [pc, #-1648] @ 83a60 <__cxa_atexit@plt+0x76b60> │ │ │ │ + strbteq r7, [r8], #616 @ 0x268 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8411c <__cxa_atexit@plt+0x7721c> │ │ │ │ ldr r2, [pc, #56] @ 84124 <__cxa_atexit@plt+0x77224> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -121986,54 +121986,54 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ 8412c <__cxa_atexit@plt+0x7722c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r8, [pc, #-1440] @ 83b90 <__cxa_atexit@plt+0x76c90> │ │ │ │ - ldreq r8, [pc, #-1476] @ 83b70 <__cxa_atexit@plt+0x76c70> │ │ │ │ - strbteq r8, [r8], #516 @ 0x204 │ │ │ │ + ldreq r7, [pc, #-1448] @ 83b88 <__cxa_atexit@plt+0x76c88> │ │ │ │ + ldreq r7, [pc, #-1484] @ 83b68 <__cxa_atexit@plt+0x76c68> │ │ │ │ + strbteq r7, [r8], #516 @ 0x204 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ - strbteq r8, [r8], #2320 @ 0x910 │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ + strbteq r7, [r8], #2320 @ 0x910 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 33ee7c <__cxa_atexit@plt+0x331f7c> │ │ │ │ - strbteq r8, [r8], #1948 @ 0x79c │ │ │ │ + b 11867d4 <__cxa_atexit@plt+0x11798d4> │ │ │ │ + strbteq r7, [r8], #1948 @ 0x79c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 841a8 <__cxa_atexit@plt+0x772a8> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 33ed78 <__cxa_atexit@plt+0x331e78> │ │ │ │ + b 11866d0 <__cxa_atexit@plt+0x11797d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r8], #2228 @ 0x8b4 │ │ │ │ + strbteq r7, [r8], #2228 @ 0x8b4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r4 │ │ │ │ sub ip, r5, #8 │ │ │ │ @@ -122114,63 +122114,63 @@ │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffffebbc │ │ │ │ @ instruction: 0xffffebf4 │ │ │ │ - strbteq r8, [r8], #1660 @ 0x67c │ │ │ │ - strbteq r8, [r8], #1616 @ 0x650 │ │ │ │ - strbteq r8, [r8], #1772 @ 0x6ec │ │ │ │ - strbteq r8, [r8], #16 │ │ │ │ + strbteq r7, [r8], #1660 @ 0x67c │ │ │ │ + strbteq r7, [r8], #1616 @ 0x650 │ │ │ │ + strbteq r7, [r8], #1772 @ 0x6ec │ │ │ │ + strbteq r7, [r8], #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 84360 <__cxa_atexit@plt+0x77460> │ │ │ │ ldr r2, [pc, #36] @ 84368 <__cxa_atexit@plt+0x77468> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 8436c <__cxa_atexit@plt+0x7746c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [pc, #-856] @ 84018 <__cxa_atexit@plt+0x77118> │ │ │ │ - ldreq r8, [pc, #-900] @ 83ff0 <__cxa_atexit@plt+0x770f0> │ │ │ │ - strbteq r8, [r8], #1772 @ 0x6ec │ │ │ │ + ldreq r7, [pc, #-864] @ 84010 <__cxa_atexit@plt+0x77110> │ │ │ │ + ldreq r7, [pc, #-908] @ 83fe8 <__cxa_atexit@plt+0x770e8> │ │ │ │ + strbteq r7, [r8], #1772 @ 0x6ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 33ee7c <__cxa_atexit@plt+0x331f7c> │ │ │ │ - strbteq r8, [r8], #1400 @ 0x578 │ │ │ │ + b 11867d4 <__cxa_atexit@plt+0x11798d4> │ │ │ │ + strbteq r7, [r8], #1400 @ 0x578 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 843cc <__cxa_atexit@plt+0x774cc> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 33ed78 <__cxa_atexit@plt+0x331e78> │ │ │ │ + b 11866d0 <__cxa_atexit@plt+0x11797d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r8], #1680 @ 0x690 │ │ │ │ + strbteq r7, [r8], #1680 @ 0x690 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r0, r6 │ │ │ │ sub r1, r5, #8 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 844d0 <__cxa_atexit@plt+0x775d0> │ │ │ │ @@ -122244,18 +122244,18 @@ │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xffffe9a4 │ │ │ │ @ instruction: 0xffffe9dc │ │ │ │ - strbteq r8, [r8], #1124 @ 0x464 │ │ │ │ - strbteq r8, [r8], #1080 @ 0x438 │ │ │ │ - strbteq r8, [r8], #1248 @ 0x4e0 │ │ │ │ - strbteq r8, [r8], #1364 @ 0x554 │ │ │ │ + strbteq r7, [r8], #1124 @ 0x464 │ │ │ │ + strbteq r7, [r8], #1080 @ 0x438 │ │ │ │ + strbteq r7, [r8], #1248 @ 0x4e0 │ │ │ │ + strbteq r7, [r8], #1364 @ 0x554 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 845d8 <__cxa_atexit@plt+0x776d8> │ │ │ │ @@ -122300,28 +122300,28 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - ldreq r8, [pc, #-712] @ 84340 <__cxa_atexit@plt+0x77440> │ │ │ │ - strbteq r8, [r8], #1044 @ 0x414 │ │ │ │ + ldreq r7, [pc, #-720] @ 84338 <__cxa_atexit@plt+0x77438> │ │ │ │ + strbteq r7, [r8], #1044 @ 0x414 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 84630 <__cxa_atexit@plt+0x77730> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 83e1c <__cxa_atexit@plt+0x76f1c> │ │ │ │ - ldreq r8, [pc, #-612] @ 843d4 <__cxa_atexit@plt+0x774d4> │ │ │ │ - strbteq r8, [r8], #1116 @ 0x45c │ │ │ │ + ldreq r7, [pc, #-620] @ 843cc <__cxa_atexit@plt+0x774cc> │ │ │ │ + strbteq r7, [r8], #1116 @ 0x45c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 846a8 <__cxa_atexit@plt+0x777a8> │ │ │ │ ldr r3, [pc, #96] @ 846b8 <__cxa_atexit@plt+0x777b8> │ │ │ │ @@ -122339,35 +122339,35 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 846a0 <__cxa_atexit@plt+0x777a0> │ │ │ │ ldr r3, [pc, #44] @ 846bc <__cxa_atexit@plt+0x777bc> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 846c0 <__cxa_atexit@plt+0x777c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq r8, [r8], #1020 @ 0x3fc │ │ │ │ - strbteq r8, [r8], #976 @ 0x3d0 │ │ │ │ + strbteq r7, [r8], #1020 @ 0x3fc │ │ │ │ + strbteq r7, [r8], #976 @ 0x3d0 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 846e8 <__cxa_atexit@plt+0x777e8> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r8, [r8], #920 @ 0x398 │ │ │ │ + strbteq r7, [r8], #920 @ 0x398 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8473c <__cxa_atexit@plt+0x7783c> │ │ │ │ ldr r3, [pc, #184] @ 847c4 <__cxa_atexit@plt+0x778c4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -122378,15 +122378,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #156] @ 847c8 <__cxa_atexit@plt+0x778c8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 847b4 <__cxa_atexit@plt+0x778b4> │ │ │ │ ldr lr, [pc, #120] @ 847cc <__cxa_atexit@plt+0x778cc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [pc, #116] @ 847d0 <__cxa_atexit@plt+0x778d0> │ │ │ │ @@ -122406,40 +122406,40 @@ │ │ │ │ str ip, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ add r5, r5, #32 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbteq r7, [r8], #3348 @ 0xd14 │ │ │ │ - strbteq r8, [r8], #756 @ 0x2f4 │ │ │ │ - ldreq r7, [pc, #-3976] @ 83854 <__cxa_atexit@plt+0x76954> │ │ │ │ - ldreq r7, [pc, #-3964] @ 83864 <__cxa_atexit@plt+0x76964> │ │ │ │ - strbteq r8, [r8], #680 @ 0x2a8 │ │ │ │ + strbteq r6, [r8], #3348 @ 0xd14 │ │ │ │ + strbteq r7, [r8], #756 @ 0x2f4 │ │ │ │ + ldreq r6, [pc, #-3984] @ 8384c <__cxa_atexit@plt+0x7694c> │ │ │ │ + ldreq r6, [pc, #-3972] @ 8385c <__cxa_atexit@plt+0x7695c> │ │ │ │ + strbteq r7, [r8], #680 @ 0x2a8 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 84808 <__cxa_atexit@plt+0x77908> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r8, [r8], #632 @ 0x278 │ │ │ │ + strbteq r7, [r8], #632 @ 0x278 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 84994 <__cxa_atexit@plt+0x77a94> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -122487,15 +122487,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 8498c <__cxa_atexit@plt+0x77a8c> │ │ │ │ ldr r3, [pc, #232] @ 849c8 <__cxa_atexit@plt+0x77ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [pc, #216] @ 849d0 <__cxa_atexit@plt+0x77ad0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ ldr sl, [pc, #196] @ 849d4 <__cxa_atexit@plt+0x77ad4> │ │ │ │ @@ -122526,66 +122526,66 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #32] @ 849cc <__cxa_atexit@plt+0x77acc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff730 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - ldreq r7, [pc, #-3708] @ 83b4c <__cxa_atexit@plt+0x76c4c> │ │ │ │ + ldreq r6, [pc, #-3716] @ 83b44 <__cxa_atexit@plt+0x76c44> │ │ │ │ @ instruction: 0xffffed98 │ │ │ │ @ instruction: 0xffffed84 │ │ │ │ - strbteq r8, [r8], #76 @ 0x4c │ │ │ │ - ldreq r7, [pc, #-3580] @ 83bdc <__cxa_atexit@plt+0x76cdc> │ │ │ │ - ldreq r7, [pc, #-3552] @ 83bfc <__cxa_atexit@plt+0x76cfc> │ │ │ │ - ldreq r7, [pc, #-3528] @ 83c18 <__cxa_atexit@plt+0x76d18> │ │ │ │ - ldreq r7, [pc, #-3484] @ 83c48 <__cxa_atexit@plt+0x76d48> │ │ │ │ - ldreq r7, [pc, #-3532] @ 83c1c <__cxa_atexit@plt+0x76d1c> │ │ │ │ - ldreq r7, [pc, #-3464] @ 83c64 <__cxa_atexit@plt+0x76d64> │ │ │ │ - strbteq r8, [r8], #224 @ 0xe0 │ │ │ │ + strbteq r7, [r8], #76 @ 0x4c │ │ │ │ + ldreq r6, [pc, #-3588] @ 83bd4 <__cxa_atexit@plt+0x76cd4> │ │ │ │ + ldreq r6, [pc, #-3560] @ 83bf4 <__cxa_atexit@plt+0x76cf4> │ │ │ │ + ldreq r6, [pc, #-3536] @ 83c10 <__cxa_atexit@plt+0x76d10> │ │ │ │ + ldreq r6, [pc, #-3492] @ 83c40 <__cxa_atexit@plt+0x76d40> │ │ │ │ + ldreq r6, [pc, #-3540] @ 83c14 <__cxa_atexit@plt+0x76d14> │ │ │ │ + ldreq r6, [pc, #-3472] @ 83c5c <__cxa_atexit@plt+0x76d5c> │ │ │ │ + strbteq r7, [r8], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 84a44 <__cxa_atexit@plt+0x77b44> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 84a3c <__cxa_atexit@plt+0x77b3c> │ │ │ │ ldr r3, [pc, #48] @ 84a4c <__cxa_atexit@plt+0x77b4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 84a50 <__cxa_atexit@plt+0x77b50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r8, [pc, #28] @ 84a54 <__cxa_atexit@plt+0x77b54> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [pc, #-3184] @ 83de8 <__cxa_atexit@plt+0x76ee8> │ │ │ │ - ldreq r7, [pc, #-3812] @ 83b78 <__cxa_atexit@plt+0x76c78> │ │ │ │ + ldreq r6, [pc, #-3192] @ 83de0 <__cxa_atexit@plt+0x76ee0> │ │ │ │ + ldreq r6, [pc, #-3820] @ 83b70 <__cxa_atexit@plt+0x76c70> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -122603,16 +122603,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 84ac4 <__cxa_atexit@plt+0x77bc4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [pc, #-3660] @ 83c7c <__cxa_atexit@plt+0x76d7c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [pc, #-3668] @ 83c74 <__cxa_atexit@plt+0x76d74> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -122628,26 +122628,26 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 84b28 <__cxa_atexit@plt+0x77c28> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [pc, #-3540] @ 83d58 <__cxa_atexit@plt+0x76e58> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [pc, #-3548] @ 83d50 <__cxa_atexit@plt+0x76e50> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r7, [r8], #3984 @ 0xf90 │ │ │ │ + strbteq r6, [r8], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 84b94 <__cxa_atexit@plt+0x77c94> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 84b8c <__cxa_atexit@plt+0x77c8c> │ │ │ │ ldr r3, [pc, #60] @ 84b9c <__cxa_atexit@plt+0x77c9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 84ba0 <__cxa_atexit@plt+0x77ca0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 84ba4 <__cxa_atexit@plt+0x77ca4> │ │ │ │ @@ -122660,28 +122660,28 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq r7, [r8], #3916 @ 0xf4c │ │ │ │ - ldreq r7, [pc, #-2856] @ 84084 <__cxa_atexit@plt+0x77184> │ │ │ │ - strbteq r7, [r8], #3888 @ 0xf30 │ │ │ │ - strbteq r7, [r8], #2116 @ 0x844 │ │ │ │ + strbteq r6, [r8], #3916 @ 0xf4c │ │ │ │ + ldreq r6, [pc, #-2864] @ 8407c <__cxa_atexit@plt+0x7717c> │ │ │ │ + strbteq r6, [r8], #3888 @ 0xf30 │ │ │ │ + strbteq r6, [r8], #2116 @ 0x844 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 84bd0 <__cxa_atexit@plt+0x77cd0> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r7, [r8], #2076 @ 0x81c │ │ │ │ + strbteq r6, [r8], #2076 @ 0x81c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 84c28 <__cxa_atexit@plt+0x77d28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -122703,27 +122703,27 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 84c54 <__cxa_atexit@plt+0x77d54> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r7, [r8], #1992 @ 0x7c8 │ │ │ │ - strbteq r7, [r8], #1980 @ 0x7bc │ │ │ │ - ldreq r7, [pc, #-2804] @ 8416c <__cxa_atexit@plt+0x7726c> │ │ │ │ - strbteq r7, [r8], #3664 @ 0xe50 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r6, [r8], #1992 @ 0x7c8 │ │ │ │ + strbteq r6, [r8], #1980 @ 0x7bc │ │ │ │ + ldreq r6, [pc, #-2812] @ 84164 <__cxa_atexit@plt+0x77264> │ │ │ │ + strbteq r6, [r8], #3664 @ 0xe50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 84cc4 <__cxa_atexit@plt+0x77dc4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 84cbc <__cxa_atexit@plt+0x77dbc> │ │ │ │ ldr r3, [pc, #60] @ 84ccc <__cxa_atexit@plt+0x77dcc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 84cd0 <__cxa_atexit@plt+0x77dd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 84cd4 <__cxa_atexit@plt+0x77dd4> │ │ │ │ @@ -122736,31 +122736,31 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r7, [r8], #3612 @ 0xe1c │ │ │ │ - ldreq r7, [pc, #-2552] @ 842e4 <__cxa_atexit@plt+0x773e4> │ │ │ │ - strbteq r7, [r8], #3584 @ 0xe00 │ │ │ │ + strbteq r6, [r8], #3612 @ 0xe1c │ │ │ │ + ldreq r6, [pc, #-2560] @ 842dc <__cxa_atexit@plt+0x773dc> │ │ │ │ + strbteq r6, [r8], #3584 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #8 │ │ │ │ cmp r3, r8 │ │ │ │ bcc 84d4c <__cxa_atexit@plt+0x77e4c> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 84d38 <__cxa_atexit@plt+0x77e38> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 4001d4 <__cxa_atexit@plt+0x3f32d4> │ │ │ │ + bl 3fe95c <__cxa_atexit@plt+0x3f1a5c> │ │ │ │ ldr r7, [pc, #68] @ 84d60 <__cxa_atexit@plt+0x77e60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -122770,26 +122770,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r7, [pc, #-2756] @ 842a0 <__cxa_atexit@plt+0x773a0> │ │ │ │ - ldreq r7, [pc, #-2512] @ 84398 <__cxa_atexit@plt+0x77498> │ │ │ │ - strbteq r7, [r8], #3400 @ 0xd48 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r6, [pc, #-2764] @ 84298 <__cxa_atexit@plt+0x77398> │ │ │ │ + ldreq r6, [pc, #-2520] @ 84390 <__cxa_atexit@plt+0x77490> │ │ │ │ + strbteq r6, [r8], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 84dcc <__cxa_atexit@plt+0x77ecc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 84dc4 <__cxa_atexit@plt+0x77ec4> │ │ │ │ ldr r3, [pc, #60] @ 84dd4 <__cxa_atexit@plt+0x77ed4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 84dd8 <__cxa_atexit@plt+0x77ed8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 84ddc <__cxa_atexit@plt+0x77edc> │ │ │ │ @@ -122802,49 +122802,49 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r7, [r8], #3348 @ 0xd14 │ │ │ │ - ldreq r7, [pc, #-2288] @ 844f4 <__cxa_atexit@plt+0x775f4> │ │ │ │ - strbteq r7, [r8], #3320 @ 0xcf8 │ │ │ │ + strbteq r6, [r8], #3348 @ 0xd14 │ │ │ │ + ldreq r6, [pc, #-2296] @ 844ec <__cxa_atexit@plt+0x775ec> │ │ │ │ + strbteq r6, [r8], #3320 @ 0xcf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [pc, #20] @ 84e0c <__cxa_atexit@plt+0x77f0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #0 │ │ │ │ addle r3, r3, #4 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [pc, #-2672] @ 843a4 <__cxa_atexit@plt+0x774a4> │ │ │ │ - strbteq r7, [r8], #1600 @ 0x640 │ │ │ │ + ldreq r6, [pc, #-2680] @ 8439c <__cxa_atexit@plt+0x7749c> │ │ │ │ + strbteq r6, [r8], #1600 @ 0x640 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 84e50 <__cxa_atexit@plt+0x77f50> │ │ │ │ ldr r2, [pc, #40] @ 84e58 <__cxa_atexit@plt+0x77f58> │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [pc, #28] @ 84e5c <__cxa_atexit@plt+0x77f5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r7, [pc, #-2140] @ 84608 <__cxa_atexit@plt+0x77708> │ │ │ │ - strbteq r7, [r8], #1520 @ 0x5f0 │ │ │ │ + ldreq r6, [pc, #-2148] @ 84600 <__cxa_atexit@plt+0x77700> │ │ │ │ + strbteq r6, [r8], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 84eb4 <__cxa_atexit@plt+0x77fb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -122866,38 +122866,38 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 84ee0 <__cxa_atexit@plt+0x77fe0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r7, [r8], #1436 @ 0x59c │ │ │ │ - strbteq r7, [r8], #1424 @ 0x590 │ │ │ │ - ldreq r7, [pc, #-2152] @ 84684 <__cxa_atexit@plt+0x77784> │ │ │ │ - strbteq r7, [r8], #1100 @ 0x44c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r6, [r8], #1436 @ 0x59c │ │ │ │ + strbteq r6, [r8], #1424 @ 0x590 │ │ │ │ + ldreq r6, [pc, #-2160] @ 8467c <__cxa_atexit@plt+0x7777c> │ │ │ │ + strbteq r6, [r8], #1100 @ 0x44c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 84f24 <__cxa_atexit@plt+0x78024> │ │ │ │ ldr r2, [pc, #36] @ 84f2c <__cxa_atexit@plt+0x7802c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 84f30 <__cxa_atexit@plt+0x78030> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [pc, #-1940] @ 847a0 <__cxa_atexit@plt+0x778a0> │ │ │ │ - ldreq r7, [pc, #-1984] @ 84778 <__cxa_atexit@plt+0x77878> │ │ │ │ - strbteq r7, [r8], #1020 @ 0x3fc │ │ │ │ + ldreq r6, [pc, #-1948] @ 84798 <__cxa_atexit@plt+0x77898> │ │ │ │ + ldreq r6, [pc, #-1992] @ 84770 <__cxa_atexit@plt+0x77870> │ │ │ │ + strbteq r6, [r8], #1020 @ 0x3fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 84fd8 <__cxa_atexit@plt+0x780d8> │ │ │ │ ldr r2, [pc, #160] @ 84ff8 <__cxa_atexit@plt+0x780f8> │ │ │ │ @@ -122905,15 +122905,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ands r2, r8, #3 │ │ │ │ beq 84f78 <__cxa_atexit@plt+0x78078> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 84f88 <__cxa_atexit@plt+0x78088> │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -122929,36 +122929,36 @@ │ │ │ │ str r3, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r8, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - ldreq r7, [pc, #-1852] @ 848cc <__cxa_atexit@plt+0x779cc> │ │ │ │ - strbteq r7, [r8], #816 @ 0x330 │ │ │ │ + ldreq r6, [pc, #-1860] @ 848c4 <__cxa_atexit@plt+0x779c4> │ │ │ │ + strbteq r6, [r8], #816 @ 0x330 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8502c <__cxa_atexit@plt+0x7812c> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 85080 <__cxa_atexit@plt+0x78180> │ │ │ │ ldr lr, [pc, #80] @ 85094 <__cxa_atexit@plt+0x78194> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r8, #3] │ │ │ │ @@ -122971,42 +122971,42 @@ │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - ldreq r7, [pc, #-1688] @ 84a08 <__cxa_atexit@plt+0x77b08> │ │ │ │ - strbteq r7, [r8], #664 @ 0x298 │ │ │ │ + ldreq r6, [pc, #-1696] @ 84a00 <__cxa_atexit@plt+0x77b00> │ │ │ │ + strbteq r6, [r8], #664 @ 0x298 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 850d8 <__cxa_atexit@plt+0x781d8> │ │ │ │ ldr r2, [pc, #36] @ 850e0 <__cxa_atexit@plt+0x781e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 850e4 <__cxa_atexit@plt+0x781e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [pc, #-1504] @ 84b08 <__cxa_atexit@plt+0x77c08> │ │ │ │ - ldreq r7, [pc, #-1548] @ 84ae0 <__cxa_atexit@plt+0x77be0> │ │ │ │ - strbteq r7, [r8], #584 @ 0x248 │ │ │ │ + ldreq r6, [pc, #-1512] @ 84b00 <__cxa_atexit@plt+0x77c00> │ │ │ │ + ldreq r6, [pc, #-1556] @ 84ad8 <__cxa_atexit@plt+0x77bd8> │ │ │ │ + strbteq r6, [r8], #584 @ 0x248 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8518c <__cxa_atexit@plt+0x7828c> │ │ │ │ ldr r2, [pc, #160] @ 851ac <__cxa_atexit@plt+0x782ac> │ │ │ │ @@ -123014,15 +123014,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ands r2, r8, #3 │ │ │ │ beq 8512c <__cxa_atexit@plt+0x7822c> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 8513c <__cxa_atexit@plt+0x7823c> │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -123038,36 +123038,36 @@ │ │ │ │ str r3, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r8, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - ldreq r7, [pc, #-1416] @ 84c34 <__cxa_atexit@plt+0x77d34> │ │ │ │ - strbteq r7, [r8], #380 @ 0x17c │ │ │ │ + ldreq r6, [pc, #-1424] @ 84c2c <__cxa_atexit@plt+0x77d2c> │ │ │ │ + strbteq r6, [r8], #380 @ 0x17c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 851e0 <__cxa_atexit@plt+0x782e0> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 85234 <__cxa_atexit@plt+0x78334> │ │ │ │ ldr lr, [pc, #80] @ 85248 <__cxa_atexit@plt+0x78348> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r8, #3] │ │ │ │ @@ -123080,22 +123080,22 @@ │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - ldreq r7, [pc, #-1252] @ 84d70 <__cxa_atexit@plt+0x77e70> │ │ │ │ + ldreq r6, [pc, #-1260] @ 84d68 <__cxa_atexit@plt+0x77e68> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 852b0 <__cxa_atexit@plt+0x783b0> │ │ │ │ ldr lr, [pc, #80] @ 852c0 <__cxa_atexit@plt+0x783c0> │ │ │ │ @@ -123117,29 +123117,29 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 852cc <__cxa_atexit@plt+0x783cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r7, [r8], #2192 @ 0x890 │ │ │ │ - strbteq r7, [r8], #2140 @ 0x85c │ │ │ │ - strbteq r7, [r8], #2244 @ 0x8c4 │ │ │ │ - strbteq r7, [r8], #2196 @ 0x894 │ │ │ │ + strbteq r6, [r8], #2192 @ 0x890 │ │ │ │ + strbteq r6, [r8], #2140 @ 0x85c │ │ │ │ + strbteq r6, [r8], #2244 @ 0x8c4 │ │ │ │ + strbteq r6, [r8], #2196 @ 0x894 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 852f8 <__cxa_atexit@plt+0x783f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #16] │ │ │ │ - b 17acc5c <__cxa_atexit@plt+0x179fd5c> │ │ │ │ + b 3fecb4 <__cxa_atexit@plt+0x3f1db4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r7, [r8], #2136 @ 0x858 │ │ │ │ + strbteq r6, [r8], #2136 @ 0x858 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8533c <__cxa_atexit@plt+0x7843c> │ │ │ │ ldr r3, [pc, #160] @ 853bc <__cxa_atexit@plt+0x784bc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -123174,27 +123174,27 @@ │ │ │ │ str ip, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbteq r7, [r8], #1932 @ 0x78c │ │ │ │ - strbteq r7, [r8], #1916 @ 0x77c │ │ │ │ - strbteq r7, [r8], #276 @ 0x114 │ │ │ │ - strbteq r7, [r8], #1940 @ 0x794 │ │ │ │ - ldreq r7, [pc, #-904] @ 85050 <__cxa_atexit@plt+0x78150> │ │ │ │ - ldreq r7, [pc, #-892] @ 85060 <__cxa_atexit@plt+0x78160> │ │ │ │ - strbteq r7, [r8], #1896 @ 0x768 │ │ │ │ + strbteq r6, [r8], #1932 @ 0x78c │ │ │ │ + strbteq r6, [r8], #1916 @ 0x77c │ │ │ │ + strbteq r6, [r8], #276 @ 0x114 │ │ │ │ + strbteq r6, [r8], #1940 @ 0x794 │ │ │ │ + ldreq r6, [pc, #-912] @ 85048 <__cxa_atexit@plt+0x78148> │ │ │ │ + ldreq r6, [pc, #-900] @ 85058 <__cxa_atexit@plt+0x78158> │ │ │ │ + strbteq r6, [r8], #1896 @ 0x768 │ │ │ │ andeq r0, r0, r9, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #92] @ 85454 <__cxa_atexit@plt+0x78554> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -123219,15 +123219,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq r7, [r8], #1764 @ 0x6e4 │ │ │ │ + strbteq r6, [r8], #1764 @ 0x6e4 │ │ │ │ andeq r1, r0, fp, ror #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 85498 <__cxa_atexit@plt+0x78598> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -123235,15 +123235,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 85490 <__cxa_atexit@plt+0x78590> │ │ │ │ b 854a8 <__cxa_atexit@plt+0x785a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r7, [r8], #1700 @ 0x6a4 │ │ │ │ + strbteq r6, [r8], #1700 @ 0x6a4 │ │ │ │ andeq r3, r0, ip, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r2, sl │ │ │ │ @@ -123316,41 +123316,41 @@ │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ sub r8, r3, #11 │ │ │ │ ldr r4, [sp] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ mov fp, sl │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r3, [pc, #56] @ 85624 <__cxa_atexit@plt+0x78724> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #52] @ 85628 <__cxa_atexit@plt+0x78728> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #44] @ 8562c <__cxa_atexit@plt+0x7872c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 85620 <__cxa_atexit@plt+0x78720> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #24]! │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq r7, [r8], #1316 @ 0x524 │ │ │ │ - strbteq r7, [r8], #1304 @ 0x518 │ │ │ │ + strbteq r6, [r8], #1316 @ 0x524 │ │ │ │ + strbteq r6, [r8], #1304 @ 0x518 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - strbteq r7, [r8], #1428 @ 0x594 │ │ │ │ - ldreq r7, [pc, #-380] @ 854c4 <__cxa_atexit@plt+0x785c4> │ │ │ │ - ldreq r7, [pc, #-320] @ 85504 <__cxa_atexit@plt+0x78604> │ │ │ │ - ldreq r7, [pc, #-320] @ 85508 <__cxa_atexit@plt+0x78608> │ │ │ │ - ldreq r7, [pc, #-300] @ 85520 <__cxa_atexit@plt+0x78620> │ │ │ │ - strbteq r7, [r8], #1240 @ 0x4d8 │ │ │ │ + strbteq r6, [r8], #1428 @ 0x594 │ │ │ │ + ldreq r6, [pc, #-388] @ 854bc <__cxa_atexit@plt+0x785bc> │ │ │ │ + ldreq r6, [pc, #-328] @ 854fc <__cxa_atexit@plt+0x785fc> │ │ │ │ + ldreq r6, [pc, #-328] @ 85500 <__cxa_atexit@plt+0x78600> │ │ │ │ + ldreq r6, [pc, #-308] @ 85518 <__cxa_atexit@plt+0x78618> │ │ │ │ + strbteq r6, [r8], #1240 @ 0x4d8 │ │ │ │ andeq r3, r0, ip, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr fp, [r5, #4] │ │ │ │ ldr r6, [r5, #20] │ │ │ │ str r6, [sp] │ │ │ │ @@ -123423,43 +123423,43 @@ │ │ │ │ beq 85790 <__cxa_atexit@plt+0x78890> │ │ │ │ ldr r3, [pc, #104] @ 857e4 <__cxa_atexit@plt+0x788e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #72] @ 857f8 <__cxa_atexit@plt+0x788f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ ldr r9, [sp] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 857e8 <__cxa_atexit@plt+0x788e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ ldr r9, [sp] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff844 │ │ │ │ - ldreq r6, [pc, #-4068] @ 84800 <__cxa_atexit@plt+0x77900> │ │ │ │ + ldreq r5, [pc, #-4076] @ 847f8 <__cxa_atexit@plt+0x778f8> │ │ │ │ @ instruction: 0xffffef88 │ │ │ │ @ instruction: 0xffffef78 │ │ │ │ - strbteq r7, [r8], #740 @ 0x2e4 │ │ │ │ + strbteq r6, [r8], #740 @ 0x2e4 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ - ldreq r7, [pc, #-44] @ 857cc <__cxa_atexit@plt+0x788cc> │ │ │ │ + ldreq r6, [pc, #-52] @ 857c4 <__cxa_atexit@plt+0x788c4> │ │ │ │ @ instruction: 0xffffefe4 │ │ │ │ - strbteq r7, [r8], #764 @ 0x2fc │ │ │ │ - strbteq r7, [r8], #820 @ 0x334 │ │ │ │ + strbteq r6, [r8], #764 @ 0x2fc │ │ │ │ + strbteq r6, [r8], #820 @ 0x334 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -123504,30 +123504,30 @@ │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r4, sl │ │ │ │ mov r7, r9 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r4, [pc, #44] @ 85908 <__cxa_atexit@plt+0x78a08> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ str r4, [r5] │ │ │ │ mov r4, sl │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffff5f0 │ │ │ │ - strbteq r7, [r8], #672 @ 0x2a0 │ │ │ │ - ldreq r6, [pc, #-3720] @ 84a78 <__cxa_atexit@plt+0x77b78> │ │ │ │ - ldreq r6, [pc, #-3660] @ 84ab8 <__cxa_atexit@plt+0x77bb8> │ │ │ │ - ldreq r6, [pc, #-3660] @ 84abc <__cxa_atexit@plt+0x77bbc> │ │ │ │ - ldreq r6, [pc, #-3640] @ 84ad4 <__cxa_atexit@plt+0x77bd4> │ │ │ │ + strbteq r6, [r8], #672 @ 0x2a0 │ │ │ │ + ldreq r5, [pc, #-3728] @ 84a70 <__cxa_atexit@plt+0x77b70> │ │ │ │ + ldreq r5, [pc, #-3668] @ 84ab0 <__cxa_atexit@plt+0x77bb0> │ │ │ │ + ldreq r5, [pc, #-3668] @ 84ab4 <__cxa_atexit@plt+0x77bb4> │ │ │ │ + ldreq r5, [pc, #-3648] @ 84acc <__cxa_atexit@plt+0x77bcc> │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbteq r7, [r8], #612 @ 0x264 │ │ │ │ + strbteq r6, [r8], #612 @ 0x264 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 859b0 <__cxa_atexit@plt+0x78ab0> │ │ │ │ ldr r3, [pc, #164] @ 859d4 <__cxa_atexit@plt+0x78ad4> │ │ │ │ @@ -123570,20 +123570,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 859d8 <__cxa_atexit@plt+0x78ad8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbteq r7, [r8], #436 @ 0x1b4 │ │ │ │ - strbteq r7, [r8], #468 @ 0x1d4 │ │ │ │ + strbteq r6, [r8], #436 @ 0x1b4 │ │ │ │ + strbteq r6, [r8], #468 @ 0x1d4 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ - strbteq r7, [r8], #420 @ 0x1a4 │ │ │ │ - strbteq r7, [r8], #364 @ 0x16c │ │ │ │ - strbteq r7, [r8], #392 @ 0x188 │ │ │ │ + strbteq r6, [r8], #420 @ 0x1a4 │ │ │ │ + strbteq r6, [r8], #364 @ 0x16c │ │ │ │ + strbteq r6, [r8], #392 @ 0x188 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -123608,17 +123608,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 85a78 <__cxa_atexit@plt+0x78b78> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ - strbteq r7, [r8], #232 @ 0xe8 │ │ │ │ - strbteq r7, [r8], #180 @ 0xb4 │ │ │ │ - strbteq r7, [r8], #284 @ 0x11c │ │ │ │ + strbteq r6, [r8], #232 @ 0xe8 │ │ │ │ + strbteq r6, [r8], #180 @ 0xb4 │ │ │ │ + strbteq r6, [r8], #284 @ 0x11c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 85abc <__cxa_atexit@plt+0x78bbc> │ │ │ │ ldr r7, [pc, #48] @ 85acc <__cxa_atexit@plt+0x78bcc> │ │ │ │ @@ -123632,15 +123632,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 85ad0 <__cxa_atexit@plt+0x78bd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq r7, [r8], #208 @ 0xd0 │ │ │ │ + strbteq r6, [r8], #208 @ 0xd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 85b14 <__cxa_atexit@plt+0x78c14> │ │ │ │ ldr r7, [pc, #48] @ 85b24 <__cxa_atexit@plt+0x78c24> │ │ │ │ @@ -123654,15 +123654,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 85b28 <__cxa_atexit@plt+0x78c28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r7, [r8], #120 @ 0x78 │ │ │ │ + strbteq r6, [r8], #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 85bb0 <__cxa_atexit@plt+0x78cb0> │ │ │ │ mov r6, r7 │ │ │ │ @@ -123687,32 +123687,32 @@ │ │ │ │ bcc 85bd8 <__cxa_atexit@plt+0x78cd8> │ │ │ │ ldr r3, [pc, #88] @ 85bf4 <__cxa_atexit@plt+0x78cf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r5], #4 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r7, [pc, #56] @ 85bf0 <__cxa_atexit@plt+0x78cf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldreq r6, [pc, #-2820] @ 850f4 <__cxa_atexit@plt+0x781f4> │ │ │ │ + ldreq r5, [pc, #-2828] @ 850ec <__cxa_atexit@plt+0x781ec> │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #88] @ 85c64 <__cxa_atexit@plt+0x78d64> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -123726,21 +123726,21 @@ │ │ │ │ ldr r3, [pc, #52] @ 85c68 <__cxa_atexit@plt+0x78d68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -123749,29 +123749,29 @@ │ │ │ │ ldr r3, [pc, #36] @ 85cb4 <__cxa_atexit@plt+0x78db4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - strbteq r6, [r8], #3800 @ 0xed8 │ │ │ │ + strbteq r5, [r8], #3800 @ 0xed8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 85d48 <__cxa_atexit@plt+0x78e48> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 85d34 <__cxa_atexit@plt+0x78e34> │ │ │ │ ldr r7, [pc, #100] @ 85d54 <__cxa_atexit@plt+0x78e54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #96] @ 85d58 <__cxa_atexit@plt+0x78e58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r8, #-12] │ │ │ │ @@ -123784,36 +123784,36 @@ │ │ │ │ ldr r7, [pc, #68] @ 85d60 <__cxa_atexit@plt+0x78e60> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #60] @ 85d64 <__cxa_atexit@plt+0x78e64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r6, [pc, #-2464] @ 853c0 <__cxa_atexit@plt+0x784c0> │ │ │ │ - ldreq r6, [pc, #-2612] @ 85330 <__cxa_atexit@plt+0x78430> │ │ │ │ + ldreq r5, [pc, #-2472] @ 853b8 <__cxa_atexit@plt+0x784b8> │ │ │ │ + ldreq r5, [pc, #-2620] @ 85328 <__cxa_atexit@plt+0x78428> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq r6, [pc, #-2584] @ 85354 <__cxa_atexit@plt+0x78454> │ │ │ │ + ldreq r5, [pc, #-2592] @ 8534c <__cxa_atexit@plt+0x7844c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 85d88 <__cxa_atexit@plt+0x78e88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -123826,34 +123826,34 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 85de0 <__cxa_atexit@plt+0x78ee0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r6, [pc, #-2364] @ 854a8 <__cxa_atexit@plt+0x785a8> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r5, [pc, #-2372] @ 854a0 <__cxa_atexit@plt+0x785a0> │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - strbteq r6, [r8], #1688 @ 0x698 │ │ │ │ + strbteq r5, [r8], #1688 @ 0x698 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 85e18 <__cxa_atexit@plt+0x78f18> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 85e20 <__cxa_atexit@plt+0x78f20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [pc, #-2196] @ 85594 <__cxa_atexit@plt+0x78694> │ │ │ │ - strbteq r6, [r8], #3464 @ 0xd88 │ │ │ │ + ldreq r5, [pc, #-2204] @ 8558c <__cxa_atexit@plt+0x7868c> │ │ │ │ + strbteq r5, [r8], #3464 @ 0xd88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 85e64 <__cxa_atexit@plt+0x78f64> │ │ │ │ ldr r2, [pc, #60] @ 85e80 <__cxa_atexit@plt+0x78f80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -123868,49 +123868,49 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 85e84 <__cxa_atexit@plt+0x78f84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [pc, #-2136] @ 85630 <__cxa_atexit@plt+0x78730> │ │ │ │ - strbteq r6, [r8], #3392 @ 0xd40 │ │ │ │ - strbteq r6, [r8], #3348 @ 0xd14 │ │ │ │ + ldreq r5, [pc, #-2144] @ 85628 <__cxa_atexit@plt+0x78728> │ │ │ │ + strbteq r5, [r8], #3392 @ 0xd40 │ │ │ │ + strbteq r5, [r8], #3348 @ 0xd14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 85ec4 <__cxa_atexit@plt+0x78fc4> │ │ │ │ ldr r8, [pc, #36] @ 85ecc <__cxa_atexit@plt+0x78fcc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 85ed0 <__cxa_atexit@plt+0x78fd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 40050c <__cxa_atexit@plt+0x3f360c> │ │ │ │ + b 3fecbc <__cxa_atexit@plt+0x3f1dbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r8], #3324 @ 0xcfc │ │ │ │ - ldreq r6, [pc, #-2024] @ 856f0 <__cxa_atexit@plt+0x787f0> │ │ │ │ + strbteq r5, [r8], #3324 @ 0xcfc │ │ │ │ + ldreq r5, [pc, #-2032] @ 856e8 <__cxa_atexit@plt+0x787e8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 85ef8 <__cxa_atexit@plt+0x78ff8> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 85f0c <__cxa_atexit@plt+0x7900c> │ │ │ │ ldr r7, [pc, #8] @ 85f08 <__cxa_atexit@plt+0x79008> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r8], #3252 @ 0xcb4 │ │ │ │ + strbteq r5, [r8], #3252 @ 0xcb4 │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [pc, #252] @ 86014 <__cxa_atexit@plt+0x79114> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 85fe8 <__cxa_atexit@plt+0x790e8> │ │ │ │ @@ -123957,37 +123957,37 @@ │ │ │ │ ldr r6, [pc, #100] @ 86034 <__cxa_atexit@plt+0x79134> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, #84] @ 86038 <__cxa_atexit@plt+0x79138> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 16fa2bc <__cxa_atexit@plt+0x16ed3bc> │ │ │ │ + b 3fe9f4 <__cxa_atexit@plt+0x3f1af4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 86018 <__cxa_atexit@plt+0x79118> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - ldreq r6, [pc, #-1732] @ 8595c <__cxa_atexit@plt+0x78a5c> │ │ │ │ + ldreq r5, [pc, #-1740] @ 85954 <__cxa_atexit@plt+0x78a54> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - ldreq r6, [pc, #-1924] @ 858a4 <__cxa_atexit@plt+0x789a4> │ │ │ │ - ldreq r6, [pc, #-1872] @ 858dc <__cxa_atexit@plt+0x789dc> │ │ │ │ - ldreq r6, [pc, #-1932] @ 858a4 <__cxa_atexit@plt+0x789a4> │ │ │ │ - ldreq r6, [pc, #-1924] @ 858b0 <__cxa_atexit@plt+0x789b0> │ │ │ │ - ldreq r6, [pc, #-1916] @ 858bc <__cxa_atexit@plt+0x789bc> │ │ │ │ + ldreq r5, [pc, #-1932] @ 8589c <__cxa_atexit@plt+0x7899c> │ │ │ │ + ldreq r5, [pc, #-1880] @ 858d4 <__cxa_atexit@plt+0x789d4> │ │ │ │ + ldreq r5, [pc, #-1940] @ 8589c <__cxa_atexit@plt+0x7899c> │ │ │ │ + ldreq r5, [pc, #-1932] @ 858a8 <__cxa_atexit@plt+0x789a8> │ │ │ │ + ldreq r5, [pc, #-1924] @ 858b4 <__cxa_atexit@plt+0x789b4> │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - strbteq r6, [r8], #2984 @ 0xba8 │ │ │ │ - strbteq r6, [r8], #2928 @ 0xb70 │ │ │ │ + strbteq r5, [r8], #2984 @ 0xba8 │ │ │ │ + strbteq r5, [r8], #2928 @ 0xb70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8610c <__cxa_atexit@plt+0x7920c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ @@ -124030,34 +124030,34 @@ │ │ │ │ ldr r6, [pc, #88] @ 8614c <__cxa_atexit@plt+0x7924c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, #72] @ 86150 <__cxa_atexit@plt+0x79250> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 16fa2bc <__cxa_atexit@plt+0x16ed3bc> │ │ │ │ + b 3fe9f4 <__cxa_atexit@plt+0x3f1af4> │ │ │ │ ldr r7, [pc, #28] @ 86130 <__cxa_atexit@plt+0x79230> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r6, [pc, #-1448] @ 85b90 <__cxa_atexit@plt+0x78c90> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r5, [pc, #-1456] @ 85b88 <__cxa_atexit@plt+0x78c88> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - ldreq r6, [pc, #-1632] @ 85ae0 <__cxa_atexit@plt+0x78be0> │ │ │ │ - ldreq r6, [pc, #-1580] @ 85b18 <__cxa_atexit@plt+0x78c18> │ │ │ │ - ldreq r6, [pc, #-1640] @ 85ae0 <__cxa_atexit@plt+0x78be0> │ │ │ │ - ldreq r6, [pc, #-1632] @ 85aec <__cxa_atexit@plt+0x78bec> │ │ │ │ - ldreq r6, [pc, #-1624] @ 85af8 <__cxa_atexit@plt+0x78bf8> │ │ │ │ + ldreq r5, [pc, #-1640] @ 85ad8 <__cxa_atexit@plt+0x78bd8> │ │ │ │ + ldreq r5, [pc, #-1588] @ 85b10 <__cxa_atexit@plt+0x78c10> │ │ │ │ + ldreq r5, [pc, #-1648] @ 85ad8 <__cxa_atexit@plt+0x78bd8> │ │ │ │ + ldreq r5, [pc, #-1640] @ 85ae4 <__cxa_atexit@plt+0x78be4> │ │ │ │ + ldreq r5, [pc, #-1632] @ 85af0 <__cxa_atexit@plt+0x78bf0> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r6, [r8], #2692 @ 0xa84 │ │ │ │ - strbteq r6, [r8], #2648 @ 0xa58 │ │ │ │ + strbteq r5, [r8], #2692 @ 0xa84 │ │ │ │ + strbteq r5, [r8], #2648 @ 0xa58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 861cc <__cxa_atexit@plt+0x792cc> │ │ │ │ str r8, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -124090,20 +124090,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 861fc <__cxa_atexit@plt+0x792fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - ldreq r6, [pc, #-1280] @ 85d10 <__cxa_atexit@plt+0x78e10> │ │ │ │ - strbteq r6, [r8], #2464 @ 0x9a0 │ │ │ │ + ldreq r5, [pc, #-1288] @ 85d08 <__cxa_atexit@plt+0x78e08> │ │ │ │ + strbteq r5, [r8], #2464 @ 0x9a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -124127,20 +124127,20 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 8629c <__cxa_atexit@plt+0x7939c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - ldreq r6, [pc, #-1104] @ 85e50 <__cxa_atexit@plt+0x78f50> │ │ │ │ + ldreq r5, [pc, #-1112] @ 85e48 <__cxa_atexit@plt+0x78f48> │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - strbteq r6, [r8], #2356 @ 0x934 │ │ │ │ + strbteq r5, [r8], #2356 @ 0x934 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 862f0 <__cxa_atexit@plt+0x793f0> │ │ │ │ ldr r2, [pc, #76] @ 8630c <__cxa_atexit@plt+0x7940c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -124160,34 +124160,34 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 86314 <__cxa_atexit@plt+0x79414> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq r6, [pc, #-976] @ 85f48 <__cxa_atexit@plt+0x79048> │ │ │ │ - strbteq r6, [r8], #2228 @ 0x8b4 │ │ │ │ - strbteq r6, [r8], #2512 @ 0x9d0 │ │ │ │ + ldreq r5, [pc, #-984] @ 85f40 <__cxa_atexit@plt+0x79040> │ │ │ │ + strbteq r5, [r8], #2228 @ 0x8b4 │ │ │ │ + strbteq r5, [r8], #2512 @ 0x9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 86350 <__cxa_atexit@plt+0x79450> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 86354 <__cxa_atexit@plt+0x79454> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 86358 <__cxa_atexit@plt+0x79458> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b f44008 <__cxa_atexit@plt+0xf37108> │ │ │ │ + b 3fea44 <__cxa_atexit@plt+0x3f1b44> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r6, [pc, #-1056] @ 85f3c <__cxa_atexit@plt+0x7903c> │ │ │ │ - ldreq r6, [pc, #-1048] @ 85f48 <__cxa_atexit@plt+0x79048> │ │ │ │ - strbteq r6, [r8], #2444 @ 0x98c │ │ │ │ + ldreq r5, [pc, #-1064] @ 85f34 <__cxa_atexit@plt+0x79034> │ │ │ │ + ldreq r5, [pc, #-1056] @ 85f40 <__cxa_atexit@plt+0x79040> │ │ │ │ + strbteq r5, [r8], #2444 @ 0x98c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 863a0 <__cxa_atexit@plt+0x794a0> │ │ │ │ ldr r7, [pc, #52] @ 863b4 <__cxa_atexit@plt+0x794b4> │ │ │ │ @@ -124202,15 +124202,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 863b8 <__cxa_atexit@plt+0x794b8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror sp │ │ │ │ - strbteq r6, [r8], #2376 @ 0x948 │ │ │ │ + strbteq r5, [r8], #2376 @ 0x948 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -124219,26 +124219,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 8641c <__cxa_atexit@plt+0x7951c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 86420 <__cxa_atexit@plt+0x79520> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r7, [pc, #28] @ 86424 <__cxa_atexit@plt+0x79524> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r3, [r8], #1904 @ 0x770 │ │ │ │ - ldreq r6, [pc, #-804] @ 86104 <__cxa_atexit@plt+0x79204> │ │ │ │ - strbteq r6, [r8], #2264 @ 0x8d8 │ │ │ │ - strbteq r6, [r8], #2000 @ 0x7d0 │ │ │ │ + strbteq r2, [r8], #1904 @ 0x770 │ │ │ │ + ldreq r5, [pc, #-812] @ 860fc <__cxa_atexit@plt+0x791fc> │ │ │ │ + strbteq r5, [r8], #2264 @ 0x8d8 │ │ │ │ + strbteq r5, [r8], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 864b4 <__cxa_atexit@plt+0x795b4> │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -124264,15 +124264,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #112] @ 86518 <__cxa_atexit@plt+0x79618> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, #8 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ ldr r3, [pc, #68] @ 86500 <__cxa_atexit@plt+0x79600> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 30468 <__cxa_atexit@plt+0x23568> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -124281,25 +124281,25 @@ │ │ │ │ ldr r3, [pc, #24] @ 864f8 <__cxa_atexit@plt+0x795f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [pc, #16] @ 864fc <__cxa_atexit@plt+0x795fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r8], #1860 @ 0x744 │ │ │ │ - ldreq r6, [pc, #-476] @ 86324 <__cxa_atexit@plt+0x79424> │ │ │ │ - ldreq r6, [pc, #-604] @ 862a8 <__cxa_atexit@plt+0x793a8> │ │ │ │ + strbteq r3, [r8], #1860 @ 0x744 │ │ │ │ + ldreq r5, [pc, #-484] @ 8631c <__cxa_atexit@plt+0x7941c> │ │ │ │ + ldreq r5, [pc, #-612] @ 862a0 <__cxa_atexit@plt+0x793a0> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffea860 │ │ │ │ - strbteq r4, [r8], #1852 @ 0x73c │ │ │ │ + strbteq r3, [r8], #1852 @ 0x73c │ │ │ │ @ instruction: 0xfffeb518 │ │ │ │ - ldreq r6, [pc, #-572] @ 862dc <__cxa_atexit@plt+0x793dc> │ │ │ │ - ldreq r6, [pc, #-700] @ 86260 <__cxa_atexit@plt+0x79360> │ │ │ │ - ldreq r6, [pc, #-716] @ 86254 <__cxa_atexit@plt+0x79354> │ │ │ │ - strbteq r6, [r8], #1736 @ 0x6c8 │ │ │ │ + ldreq r5, [pc, #-580] @ 862d4 <__cxa_atexit@plt+0x793d4> │ │ │ │ + ldreq r5, [pc, #-708] @ 86258 <__cxa_atexit@plt+0x79358> │ │ │ │ + ldreq r5, [pc, #-724] @ 8624c <__cxa_atexit@plt+0x7934c> │ │ │ │ + strbteq r5, [r8], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 865b0 <__cxa_atexit@plt+0x796b0> │ │ │ │ @@ -124327,36 +124327,36 @@ │ │ │ │ str r1, [r3, #16]! │ │ │ │ str r9, [r3, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #88] @ 865fc <__cxa_atexit@plt+0x796fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, #8 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #20] @ 865e4 <__cxa_atexit@plt+0x796e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #16] @ 865e8 <__cxa_atexit@plt+0x796e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - strbteq r4, [r8], #1612 @ 0x64c │ │ │ │ - ldreq r6, [pc, #-368] @ 86480 <__cxa_atexit@plt+0x79580> │ │ │ │ + strbteq r3, [r8], #1612 @ 0x64c │ │ │ │ + ldreq r5, [pc, #-376] @ 86478 <__cxa_atexit@plt+0x79578> │ │ │ │ @ instruction: 0xfffeb420 │ │ │ │ @ instruction: 0xfffea750 │ │ │ │ - strbteq r4, [r8], #1580 @ 0x62c │ │ │ │ - ldreq r6, [pc, #-448] @ 86440 <__cxa_atexit@plt+0x79540> │ │ │ │ - ldreq r6, [pc, #-464] @ 86434 <__cxa_atexit@plt+0x79534> │ │ │ │ - strbteq r6, [r8], #1768 @ 0x6e8 │ │ │ │ + strbteq r3, [r8], #1580 @ 0x62c │ │ │ │ + ldreq r5, [pc, #-456] @ 86438 <__cxa_atexit@plt+0x79538> │ │ │ │ + ldreq r5, [pc, #-472] @ 8642c <__cxa_atexit@plt+0x7952c> │ │ │ │ + strbteq r5, [r8], #1768 @ 0x6e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8665c <__cxa_atexit@plt+0x7975c> │ │ │ │ ldr r2, [pc, #88] @ 86678 <__cxa_atexit@plt+0x79778> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -124378,17 +124378,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 86680 <__cxa_atexit@plt+0x79780> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [pc, #-124] @ 86604 <__cxa_atexit@plt+0x79704> │ │ │ │ + ldreq r5, [pc, #-132] @ 865fc <__cxa_atexit@plt+0x796fc> │ │ │ │ @ instruction: 0x00000ab8 │ │ │ │ - strbteq r6, [r8], #1668 @ 0x684 │ │ │ │ + strbteq r5, [r8], #1668 @ 0x684 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 866e0 <__cxa_atexit@plt+0x797e0> │ │ │ │ ldr r2, [pc, #72] @ 866ec <__cxa_atexit@plt+0x797ec> │ │ │ │ @@ -124401,30 +124401,30 @@ │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 866d8 <__cxa_atexit@plt+0x797d8> │ │ │ │ ldr r3, [pc, #40] @ 866f4 <__cxa_atexit@plt+0x797f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r5, [pc, #-4076] @ 8570c <__cxa_atexit@plt+0x7880c> │ │ │ │ + ldreq r4, [pc, #-4084] @ 85704 <__cxa_atexit@plt+0x78804> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 86714 <__cxa_atexit@plt+0x79814> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -124444,40 +124444,40 @@ │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 86784 <__cxa_atexit@plt+0x79884> │ │ │ │ ldr r3, [pc, #40] @ 867a0 <__cxa_atexit@plt+0x798a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r5, [pc, #-3904] @ 85864 <__cxa_atexit@plt+0x78964> │ │ │ │ + ldreq r4, [pc, #-3912] @ 8585c <__cxa_atexit@plt+0x7895c> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 867c0 <__cxa_atexit@plt+0x798c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #12] @ 867e4 <__cxa_atexit@plt+0x798e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - ldreq r6, [pc, #-328] @ 866a4 <__cxa_atexit@plt+0x797a4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + ldreq r5, [pc, #-336] @ 8669c <__cxa_atexit@plt+0x7979c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 86844 <__cxa_atexit@plt+0x79944> │ │ │ │ ldr r2, [pc, #72] @ 86850 <__cxa_atexit@plt+0x79950> │ │ │ │ @@ -124490,40 +124490,40 @@ │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 8683c <__cxa_atexit@plt+0x7993c> │ │ │ │ ldr r3, [pc, #40] @ 86858 <__cxa_atexit@plt+0x79958> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r5, [pc, #-3720] @ 859d4 <__cxa_atexit@plt+0x78ad4> │ │ │ │ + ldreq r4, [pc, #-3728] @ 859cc <__cxa_atexit@plt+0x78acc> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 86878 <__cxa_atexit@plt+0x79978> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #12] @ 8689c <__cxa_atexit@plt+0x7999c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - ldreq r6, [pc, #-144] @ 86814 <__cxa_atexit@plt+0x79914> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + ldreq r5, [pc, #-152] @ 8680c <__cxa_atexit@plt+0x7990c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 868fc <__cxa_atexit@plt+0x799fc> │ │ │ │ ldr r2, [pc, #72] @ 86908 <__cxa_atexit@plt+0x79a08> │ │ │ │ @@ -124536,38 +124536,38 @@ │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 868f4 <__cxa_atexit@plt+0x799f4> │ │ │ │ ldr r3, [pc, #40] @ 86910 <__cxa_atexit@plt+0x79a10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r5, [pc, #-3536] @ 85b44 <__cxa_atexit@plt+0x78c44> │ │ │ │ + ldreq r4, [pc, #-3544] @ 85b3c <__cxa_atexit@plt+0x78c3c> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 86930 <__cxa_atexit@plt+0x79a30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r8], #932 @ 0x3a4 │ │ │ │ + strbteq r5, [r8], #932 @ 0x3a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86994 <__cxa_atexit@plt+0x79a94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -124583,16 +124583,16 @@ │ │ │ │ b 869e4 <__cxa_atexit@plt+0x79ae4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [pc, #-3368] @ 85c8c <__cxa_atexit@plt+0x78d8c> │ │ │ │ - strbteq r6, [r8], #828 @ 0x33c │ │ │ │ + ldreq r4, [pc, #-3376] @ 85c84 <__cxa_atexit@plt+0x78d84> │ │ │ │ + strbteq r5, [r8], #828 @ 0x33c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 869dc <__cxa_atexit@plt+0x79adc> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -124630,35 +124630,35 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r1, [r5, #12] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r3, [pc, #80] @ 86ab4 <__cxa_atexit@plt+0x79bb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - strbteq r6, [r8], #688 @ 0x2b0 │ │ │ │ - ldreq r5, [pc, #-3256] @ 85e04 <__cxa_atexit@plt+0x78f04> │ │ │ │ - strbteq r6, [r8], #568 @ 0x238 │ │ │ │ + strbteq r5, [r8], #688 @ 0x2b0 │ │ │ │ + ldreq r4, [pc, #-3264] @ 85dfc <__cxa_atexit@plt+0x78efc> │ │ │ │ + strbteq r5, [r8], #568 @ 0x238 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 86b28 <__cxa_atexit@plt+0x79c28> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -124677,29 +124677,29 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #56] @ 86b58 <__cxa_atexit@plt+0x79c58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq r6, [r8], #500 @ 0x1f4 │ │ │ │ - ldreq r5, [pc, #-3068] @ 85f64 <__cxa_atexit@plt+0x79064> │ │ │ │ - strbteq r6, [r8], #404 @ 0x194 │ │ │ │ + strbteq r5, [r8], #500 @ 0x1f4 │ │ │ │ + ldreq r4, [pc, #-3076] @ 85f5c <__cxa_atexit@plt+0x7905c> │ │ │ │ + strbteq r5, [r8], #404 @ 0x194 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 86b88 <__cxa_atexit@plt+0x79c88> │ │ │ │ str r2, [r5, #12] │ │ │ │ @@ -124724,17 +124724,17 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - ldreq r5, [pc, #-2792] @ 86108 <__cxa_atexit@plt+0x79208> │ │ │ │ + ldreq r4, [pc, #-2800] @ 86100 <__cxa_atexit@plt+0x79200> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 86c48 <__cxa_atexit@plt+0x79d48> │ │ │ │ ldr r2, [pc, #72] @ 86c54 <__cxa_atexit@plt+0x79d54> │ │ │ │ @@ -124747,30 +124747,30 @@ │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 86c40 <__cxa_atexit@plt+0x79d40> │ │ │ │ ldr r3, [pc, #40] @ 86c5c <__cxa_atexit@plt+0x79d5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r5, [pc, #-2692] @ 861dc <__cxa_atexit@plt+0x792dc> │ │ │ │ + ldreq r4, [pc, #-2700] @ 861d4 <__cxa_atexit@plt+0x792d4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 86c7c <__cxa_atexit@plt+0x79d7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -124790,30 +124790,30 @@ │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 86cec <__cxa_atexit@plt+0x79dec> │ │ │ │ ldr r3, [pc, #40] @ 86d08 <__cxa_atexit@plt+0x79e08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r5, [pc, #-2520] @ 86334 <__cxa_atexit@plt+0x79434> │ │ │ │ + ldreq r4, [pc, #-2528] @ 8632c <__cxa_atexit@plt+0x7942c> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 86d28 <__cxa_atexit@plt+0x79e28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -124833,38 +124833,38 @@ │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 86d98 <__cxa_atexit@plt+0x79e98> │ │ │ │ ldr r3, [pc, #40] @ 86db4 <__cxa_atexit@plt+0x79eb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r5, [pc, #-2348] @ 8648c <__cxa_atexit@plt+0x7958c> │ │ │ │ + ldreq r4, [pc, #-2356] @ 86484 <__cxa_atexit@plt+0x79584> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 86dd4 <__cxa_atexit@plt+0x79ed4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r8], #3840 @ 0xf00 │ │ │ │ + strbteq r4, [r8], #3840 @ 0xf00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86e38 <__cxa_atexit@plt+0x79f38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -124880,16 +124880,16 @@ │ │ │ │ b 86e88 <__cxa_atexit@plt+0x79f88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [pc, #-2180] @ 865d4 <__cxa_atexit@plt+0x796d4> │ │ │ │ - strbteq r5, [r8], #3736 @ 0xe98 │ │ │ │ + ldreq r4, [pc, #-2188] @ 865cc <__cxa_atexit@plt+0x796cc> │ │ │ │ + strbteq r4, [r8], #3736 @ 0xe98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86e80 <__cxa_atexit@plt+0x79f80> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -124927,35 +124927,35 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r1, [r5, #12] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r3, [pc, #80] @ 86f58 <__cxa_atexit@plt+0x7a058> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - strbteq r5, [r8], #3596 @ 0xe0c │ │ │ │ - ldreq r5, [pc, #-2068] @ 8674c <__cxa_atexit@plt+0x7984c> │ │ │ │ - strbteq r5, [r8], #3476 @ 0xd94 │ │ │ │ + strbteq r4, [r8], #3596 @ 0xe0c │ │ │ │ + ldreq r4, [pc, #-2076] @ 86744 <__cxa_atexit@plt+0x79844> │ │ │ │ + strbteq r4, [r8], #3476 @ 0xd94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 86fcc <__cxa_atexit@plt+0x7a0cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -124974,29 +124974,29 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #56] @ 86ffc <__cxa_atexit@plt+0x7a0fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq r5, [r8], #3408 @ 0xd50 │ │ │ │ - ldreq r5, [pc, #-1880] @ 868ac <__cxa_atexit@plt+0x799ac> │ │ │ │ - strbteq r5, [r8], #3312 @ 0xcf0 │ │ │ │ + strbteq r4, [r8], #3408 @ 0xd50 │ │ │ │ + ldreq r4, [pc, #-1888] @ 868a4 <__cxa_atexit@plt+0x799a4> │ │ │ │ + strbteq r4, [r8], #3312 @ 0xcf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8702c <__cxa_atexit@plt+0x7a12c> │ │ │ │ str r2, [r5, #12] │ │ │ │ @@ -125021,18 +125021,18 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - ldreq r5, [pc, #-1604] @ 86a50 <__cxa_atexit@plt+0x79b50> │ │ │ │ - strbteq r5, [r8], #2864 @ 0xb30 │ │ │ │ + ldreq r4, [pc, #-1612] @ 86a48 <__cxa_atexit@plt+0x79b48> │ │ │ │ + strbteq r4, [r8], #2864 @ 0xb30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 870d4 <__cxa_atexit@plt+0x7a1d4> │ │ │ │ ldr r7, [pc, #48] @ 870e4 <__cxa_atexit@plt+0x7a1e4> │ │ │ │ @@ -125046,16 +125046,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 870e8 <__cxa_atexit@plt+0x7a1e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r5, [r8], #3092 @ 0xc14 │ │ │ │ - strbteq r5, [r8], #3068 @ 0xbfc │ │ │ │ + strbteq r4, [r8], #3092 @ 0xc14 │ │ │ │ + strbteq r4, [r8], #3068 @ 0xbfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 87180 <__cxa_atexit@plt+0x7a280> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -125101,20 +125101,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff4e8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - ldreq r5, [pc, #-1332] @ 86ca8 <__cxa_atexit@plt+0x79da8> │ │ │ │ - strbteq r5, [r8], #2540 @ 0x9ec │ │ │ │ + ldreq r4, [pc, #-1340] @ 86ca0 <__cxa_atexit@plt+0x79da0> │ │ │ │ + strbteq r4, [r8], #2540 @ 0x9ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8721c <__cxa_atexit@plt+0x7a31c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ mov r2, r7 │ │ │ │ @@ -125131,15 +125131,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r5, [r8], #2440 @ 0x988 │ │ │ │ + strbteq r4, [r8], #2440 @ 0x988 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 87280 <__cxa_atexit@plt+0x7a380> │ │ │ │ ldr r6, [r7, #2] │ │ │ │ @@ -125165,27 +125165,27 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r3, [pc, #48] @ 872f0 <__cxa_atexit@plt+0x7a3f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ @ instruction: 0xfffff3e8 │ │ │ │ - strbteq r5, [r8], #2640 @ 0xa50 │ │ │ │ - ldreq r5, [pc, #-1116] @ 86e9c <__cxa_atexit@plt+0x79f9c> │ │ │ │ - strbteq r5, [r8], #2256 @ 0x8d0 │ │ │ │ + strbteq r4, [r8], #2640 @ 0xa50 │ │ │ │ + ldreq r4, [pc, #-1124] @ 86e94 <__cxa_atexit@plt+0x79f94> │ │ │ │ + strbteq r4, [r8], #2256 @ 0x8d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 87358 <__cxa_atexit@plt+0x7a458> │ │ │ │ @@ -125219,30 +125219,30 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ ldr r3, [pc, #64] @ 873d4 <__cxa_atexit@plt+0x7a4d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r1, #2 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff3c0 │ │ │ │ - strbteq r2, [r8], #2364 @ 0x93c │ │ │ │ - ldreq r5, [pc, #-904] @ 87054 <__cxa_atexit@plt+0x7a154> │ │ │ │ - strbteq r5, [r8], #2028 @ 0x7ec │ │ │ │ + strbteq r1, [r8], #2364 @ 0x93c │ │ │ │ + ldreq r4, [pc, #-912] @ 8704c <__cxa_atexit@plt+0x7a14c> │ │ │ │ + strbteq r4, [r8], #2028 @ 0x7ec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -125258,15 +125258,15 @@ │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ ldr r3, [pc, #100] @ 87498 <__cxa_atexit@plt+0x7a598> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ cmp r3, r6 │ │ │ │ bcc 87480 <__cxa_atexit@plt+0x7a580> │ │ │ │ ldr r3, [pc, #80] @ 8749c <__cxa_atexit@plt+0x7a59c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 874a0 <__cxa_atexit@plt+0x7a5a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #72] @ 874a4 <__cxa_atexit@plt+0x7a5a4> │ │ │ │ @@ -125275,26 +125275,26 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ ldr r3, [pc, #52] @ 874a8 <__cxa_atexit@plt+0x7a5a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r1, #2 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ - strbteq r5, [r8], #2268 @ 0x8dc │ │ │ │ - ldreq r5, [pc, #-744] @ 871b8 <__cxa_atexit@plt+0x7a2b8> │ │ │ │ + strbteq r4, [r8], #2268 @ 0x8dc │ │ │ │ + ldreq r4, [pc, #-752] @ 871b0 <__cxa_atexit@plt+0x7a2b0> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff398 │ │ │ │ - strbteq r2, [r8], #2140 @ 0x85c │ │ │ │ - ldreq r5, [pc, #-680] @ 87208 <__cxa_atexit@plt+0x7a308> │ │ │ │ + strbteq r1, [r8], #2140 @ 0x85c │ │ │ │ + ldreq r4, [pc, #-688] @ 87200 <__cxa_atexit@plt+0x7a300> │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 874d4 <__cxa_atexit@plt+0x7a5d4> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -125314,17 +125314,17 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [pc, #-424] @ 8737c <__cxa_atexit@plt+0x7a47c> │ │ │ │ - strbteq r5, [r8], #2000 @ 0x7d0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [pc, #-432] @ 87374 <__cxa_atexit@plt+0x7a474> │ │ │ │ + strbteq r4, [r8], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 87584 <__cxa_atexit@plt+0x7a684> │ │ │ │ @@ -125340,15 +125340,15 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r3, [pc, #128] @ 875fc <__cxa_atexit@plt+0x7a6fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ add r6, r9, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 875d4 <__cxa_atexit@plt+0x7a6d4> │ │ │ │ ldr r7, [pc, #84] @ 875ec <__cxa_atexit@plt+0x7a6ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -125360,26 +125360,26 @@ │ │ │ │ bhi 875e0 <__cxa_atexit@plt+0x7a6e0> │ │ │ │ str r7, [r5, #12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ b 869e4 <__cxa_atexit@plt+0x79ae4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff424 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff694 │ │ │ │ - strbteq r5, [r8], #1940 @ 0x794 │ │ │ │ - ldreq r5, [pc, #-416] @ 87464 <__cxa_atexit@plt+0x7a564> │ │ │ │ + strbteq r4, [r8], #1940 @ 0x794 │ │ │ │ + ldreq r4, [pc, #-424] @ 8745c <__cxa_atexit@plt+0x7a55c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 87628 <__cxa_atexit@plt+0x7a728> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -125399,16 +125399,16 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [pc, #-84] @ 87624 <__cxa_atexit@plt+0x7a724> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [pc, #-92] @ 8761c <__cxa_atexit@plt+0x7a71c> │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8769c <__cxa_atexit@plt+0x7a79c> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -125428,25 +125428,25 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r4, [pc, #-4064] @ 8670c <__cxa_atexit@plt+0x7980c> │ │ │ │ - strbteq r5, [r8], #1312 @ 0x520 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r3, [pc, #-4072] @ 86704 <__cxa_atexit@plt+0x79804> │ │ │ │ + strbteq r4, [r8], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 87754 <__cxa_atexit@plt+0x7a854> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 8774c <__cxa_atexit@plt+0x7a84c> │ │ │ │ ldr r7, [pc, #96] @ 8777c <__cxa_atexit@plt+0x7a87c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -125467,20 +125467,20 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #24] @ 87784 <__cxa_atexit@plt+0x7a884> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [pc, #-3964] @ 86808 <__cxa_atexit@plt+0x79908> │ │ │ │ - strbteq r5, [r8], #1196 @ 0x4ac │ │ │ │ - strbteq r5, [r8], #1064 @ 0x428 │ │ │ │ + ldreq r3, [pc, #-3972] @ 86800 <__cxa_atexit@plt+0x79900> │ │ │ │ + strbteq r4, [r8], #1196 @ 0x4ac │ │ │ │ + strbteq r4, [r8], #1064 @ 0x428 │ │ │ │ @ instruction: 0xffffe3f8 │ │ │ │ - strbteq r5, [r8], #1232 @ 0x4d0 │ │ │ │ - strbteq r5, [r8], #1348 @ 0x544 │ │ │ │ + strbteq r4, [r8], #1232 @ 0x4d0 │ │ │ │ + strbteq r4, [r8], #1348 @ 0x544 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 87818 <__cxa_atexit@plt+0x7a918> │ │ │ │ @@ -125500,32 +125500,32 @@ │ │ │ │ ldr r9, [pc, #76] @ 87838 <__cxa_atexit@plt+0x7a938> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #68] @ 8783c <__cxa_atexit@plt+0x7a93c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 87840 <__cxa_atexit@plt+0x7a940> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xffffec4c │ │ │ │ - strbteq r2, [r8], #880 @ 0x370 │ │ │ │ - ldreq r4, [pc, #-3876] @ 86920 <__cxa_atexit@plt+0x79a20> │ │ │ │ - strbteq r5, [r8], #1256 @ 0x4e8 │ │ │ │ - strbteq r5, [r8], #1172 @ 0x494 │ │ │ │ + strbteq r1, [r8], #880 @ 0x370 │ │ │ │ + ldreq r3, [pc, #-3884] @ 86918 <__cxa_atexit@plt+0x79a18> │ │ │ │ + strbteq r4, [r8], #1256 @ 0x4e8 │ │ │ │ + strbteq r4, [r8], #1172 @ 0x494 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 878bc <__cxa_atexit@plt+0x7a9bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst sl, #3 │ │ │ │ @@ -125537,56 +125537,56 @@ │ │ │ │ ldr r9, [pc, #72] @ 878c8 <__cxa_atexit@plt+0x7a9c8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #64] @ 878cc <__cxa_atexit@plt+0x7a9cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, sl │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 878c0 <__cxa_atexit@plt+0x7a9c0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbteq r5, [r8], #1076 @ 0x434 │ │ │ │ + strbteq r4, [r8], #1076 @ 0x434 │ │ │ │ @ instruction: 0xffffebb8 │ │ │ │ - strbteq r2, [r8], #732 @ 0x2dc │ │ │ │ - ldreq r4, [pc, #-3728] @ 86a44 <__cxa_atexit@plt+0x79b44> │ │ │ │ - strbteq r5, [r8], #1032 @ 0x408 │ │ │ │ + strbteq r1, [r8], #732 @ 0x2dc │ │ │ │ + ldreq r3, [pc, #-3736] @ 86a3c <__cxa_atexit@plt+0x79b3c> │ │ │ │ + strbteq r4, [r8], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 87910 <__cxa_atexit@plt+0x7aa10> │ │ │ │ ldr r7, [pc, #56] @ 87928 <__cxa_atexit@plt+0x7aa28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #52] @ 8792c <__cxa_atexit@plt+0x7aa2c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #44] @ 87930 <__cxa_atexit@plt+0x7aa30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, sl │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r7, [pc, #28] @ 87934 <__cxa_atexit@plt+0x7aa34> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeb40 │ │ │ │ - strbteq r2, [r8], #612 @ 0x264 │ │ │ │ - ldreq r4, [pc, #-3608] @ 86b20 <__cxa_atexit@plt+0x79c20> │ │ │ │ - strbteq r5, [r8], #968 @ 0x3c8 │ │ │ │ - strbteq r5, [r8], #668 @ 0x29c │ │ │ │ + strbteq r1, [r8], #612 @ 0x264 │ │ │ │ + ldreq r3, [pc, #-3616] @ 86b18 <__cxa_atexit@plt+0x79c18> │ │ │ │ + strbteq r4, [r8], #968 @ 0x3c8 │ │ │ │ + strbteq r4, [r8], #668 @ 0x29c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 87988 <__cxa_atexit@plt+0x7aa88> │ │ │ │ ldr r2, [pc, #76] @ 879a4 <__cxa_atexit@plt+0x7aaa4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -125606,34 +125606,34 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 879ac <__cxa_atexit@plt+0x7aaac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq r4, [pc, #-3384] @ 86c78 <__cxa_atexit@plt+0x79d78> │ │ │ │ - strbteq r5, [r8], #540 @ 0x21c │ │ │ │ - strbteq r5, [r8], #824 @ 0x338 │ │ │ │ + ldreq r3, [pc, #-3392] @ 86c70 <__cxa_atexit@plt+0x79d70> │ │ │ │ + strbteq r4, [r8], #540 @ 0x21c │ │ │ │ + strbteq r4, [r8], #824 @ 0x338 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 879e8 <__cxa_atexit@plt+0x7aae8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 879ec <__cxa_atexit@plt+0x7aaec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 879f0 <__cxa_atexit@plt+0x7aaf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b f44008 <__cxa_atexit@plt+0xf37108> │ │ │ │ + b 3fea44 <__cxa_atexit@plt+0x3f1b44> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r4, [pc, #-3464] @ 86c6c <__cxa_atexit@plt+0x79d6c> │ │ │ │ - ldreq r4, [pc, #-3456] @ 86c78 <__cxa_atexit@plt+0x79d78> │ │ │ │ - strbteq r5, [r8], #756 @ 0x2f4 │ │ │ │ + ldreq r3, [pc, #-3472] @ 86c64 <__cxa_atexit@plt+0x79d64> │ │ │ │ + ldreq r3, [pc, #-3464] @ 86c70 <__cxa_atexit@plt+0x79d70> │ │ │ │ + strbteq r4, [r8], #756 @ 0x2f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 87a38 <__cxa_atexit@plt+0x7ab38> │ │ │ │ ldr r7, [pc, #52] @ 87a4c <__cxa_atexit@plt+0x7ab4c> │ │ │ │ @@ -125648,15 +125648,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 87a50 <__cxa_atexit@plt+0x7ab50> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6dc │ │ │ │ - strbteq r5, [r8], #688 @ 0x2b0 │ │ │ │ + strbteq r4, [r8], #688 @ 0x2b0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 87a80 <__cxa_atexit@plt+0x7ab80> │ │ │ │ ldr r5, [pc, #28] @ 87a90 <__cxa_atexit@plt+0x7ab90> │ │ │ │ @@ -125665,16 +125665,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 30468 <__cxa_atexit@plt+0x23568> │ │ │ │ ldr r7, [pc, #12] @ 87a94 <__cxa_atexit@plt+0x7ab94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r5, [r8], #648 @ 0x288 │ │ │ │ - strbteq r5, [r8], #316 @ 0x13c │ │ │ │ + strbteq r4, [r8], #648 @ 0x288 │ │ │ │ + strbteq r4, [r8], #316 @ 0x13c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 87ad4 <__cxa_atexit@plt+0x7abd4> │ │ │ │ @@ -125683,17 +125683,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - strbteq r5, [r8], #544 @ 0x220 │ │ │ │ + strbteq r4, [r8], #544 @ 0x220 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 87b14 <__cxa_atexit@plt+0x7ac14> │ │ │ │ ldr r5, [pc, #28] @ 87b24 <__cxa_atexit@plt+0x7ac24> │ │ │ │ @@ -125702,16 +125702,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 30468 <__cxa_atexit@plt+0x23568> │ │ │ │ ldr r7, [pc, #12] @ 87b28 <__cxa_atexit@plt+0x7ac28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - strbteq r5, [r8], #500 @ 0x1f4 │ │ │ │ - strbteq r5, [r8], #464 @ 0x1d0 │ │ │ │ + strbteq r4, [r8], #500 @ 0x1f4 │ │ │ │ + strbteq r4, [r8], #464 @ 0x1d0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 87bb4 <__cxa_atexit@plt+0x7acb4> │ │ │ │ @@ -125731,32 +125731,32 @@ │ │ │ │ ldr r9, [pc, #76] @ 87bd4 <__cxa_atexit@plt+0x7acd4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #68] @ 87bd8 <__cxa_atexit@plt+0x7acd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 87bdc <__cxa_atexit@plt+0x7acdc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0xffffe8b0 │ │ │ │ - strbteq r1, [r8], #4052 @ 0xfd4 │ │ │ │ - ldreq r4, [pc, #-2952] @ 87058 <__cxa_atexit@plt+0x7a158> │ │ │ │ - strbteq r5, [r8], #332 @ 0x14c │ │ │ │ - strbteq r5, [r8], #36 @ 0x24 │ │ │ │ + strbteq r0, [r8], #4052 @ 0xfd4 │ │ │ │ + ldreq r3, [pc, #-2960] @ 87050 <__cxa_atexit@plt+0x7a150> │ │ │ │ + strbteq r4, [r8], #332 @ 0x14c │ │ │ │ + strbteq r4, [r8], #36 @ 0x24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 87c18 <__cxa_atexit@plt+0x7ad18> │ │ │ │ ldr r7, [pc, #36] @ 87c28 <__cxa_atexit@plt+0x7ad28> │ │ │ │ @@ -125766,16 +125766,16 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ b 87c30 <__cxa_atexit@plt+0x7ad30> │ │ │ │ ldr r7, [pc, #12] @ 87c2c <__cxa_atexit@plt+0x7ad2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r8], #12 │ │ │ │ - strbteq r5, [r8], #272 @ 0x110 │ │ │ │ + strbteq r4, [r8], #12 │ │ │ │ + strbteq r4, [r8], #272 @ 0x110 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 87cb0 <__cxa_atexit@plt+0x7adb0> │ │ │ │ ldr r2, [pc, #148] @ 87ce0 <__cxa_atexit@plt+0x7ade0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -125799,15 +125799,15 @@ │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r9, [r5] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #72] @ 87cec <__cxa_atexit@plt+0x7adec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r7, [pc, #56] @ 87cf0 <__cxa_atexit@plt+0x7adf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ @@ -125815,16 +125815,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldreq r4, [pc, #-2680] @ 8727c <__cxa_atexit@plt+0x7a37c> │ │ │ │ - ldreq r4, [pc, #-2668] @ 8728c <__cxa_atexit@plt+0x7a38c> │ │ │ │ + ldreq r3, [pc, #-2688] @ 87274 <__cxa_atexit@plt+0x7a374> │ │ │ │ + ldreq r3, [pc, #-2676] @ 87284 <__cxa_atexit@plt+0x7a384> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #64] @ 87d48 <__cxa_atexit@plt+0x7ae48> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -125835,33 +125835,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ str r2, [r3, #-4] │ │ │ │ ldr r3, [pc, #24] @ 87d50 <__cxa_atexit@plt+0x7ae50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq r4, [pc, #-2532] @ 87374 <__cxa_atexit@plt+0x7a474> │ │ │ │ + ldreq r3, [pc, #-2540] @ 8736c <__cxa_atexit@plt+0x7a46c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 87d80 <__cxa_atexit@plt+0x7ae80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 87d84 <__cxa_atexit@plt+0x7ae84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r4, [pc, #-2468] @ 873e8 <__cxa_atexit@plt+0x7a4e8> │ │ │ │ + ldreq r3, [pc, #-2476] @ 873e0 <__cxa_atexit@plt+0x7a4e0> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 87dcc <__cxa_atexit@plt+0x7aecc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -125888,24 +125888,24 @@ │ │ │ │ b 87c30 <__cxa_atexit@plt+0x7ad30> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r4, [pc, #-2356] @ 874ec <__cxa_atexit@plt+0x7a5ec> │ │ │ │ + ldreq r3, [pc, #-2364] @ 874e4 <__cxa_atexit@plt+0x7a5e4> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 87c30 <__cxa_atexit@plt+0x7ad30> │ │ │ │ - strbteq r4, [r8], #3824 @ 0xef0 │ │ │ │ + strbteq r3, [r8], #3824 @ 0xef0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 87e6c <__cxa_atexit@plt+0x7af6c> │ │ │ │ ldr r7, [pc, #36] @ 87e7c <__cxa_atexit@plt+0x7af7c> │ │ │ │ @@ -125915,36 +125915,36 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ b 87c30 <__cxa_atexit@plt+0x7ad30> │ │ │ │ ldr r7, [pc, #12] @ 87e80 <__cxa_atexit@plt+0x7af80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r8], #3512 @ 0xdb8 │ │ │ │ - strbteq r4, [r8], #3772 @ 0xebc │ │ │ │ - strbteq r4, [r8], #3820 @ 0xeec │ │ │ │ + strbteq r3, [r8], #3512 @ 0xdb8 │ │ │ │ + strbteq r3, [r8], #3772 @ 0xebc │ │ │ │ + strbteq r3, [r8], #3820 @ 0xeec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 87ec0 <__cxa_atexit@plt+0x7afc0> │ │ │ │ ldr r2, [pc, #36] @ 87ec8 <__cxa_atexit@plt+0x7afc8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 87ecc <__cxa_atexit@plt+0x7afcc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r8], #3796 @ 0xed4 │ │ │ │ - ldreq r4, [pc, #-2032] @ 876e4 <__cxa_atexit@plt+0x7a7e4> │ │ │ │ - strbteq r4, [r8], #3740 @ 0xe9c │ │ │ │ + strbteq r3, [r8], #3796 @ 0xed4 │ │ │ │ + ldreq r3, [pc, #-2040] @ 876dc <__cxa_atexit@plt+0x7a7dc> │ │ │ │ + strbteq r3, [r8], #3740 @ 0xe9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -125963,36 +125963,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 87f40 <__cxa_atexit@plt+0x7b040> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r4, [pc, #-2300] @ 87648 <__cxa_atexit@plt+0x7a748> │ │ │ │ - strbteq r5, [r8], #88 @ 0x58 │ │ │ │ - strbteq r4, [r8], #3680 @ 0xe60 │ │ │ │ + ldreq r3, [pc, #-2308] @ 87640 <__cxa_atexit@plt+0x7a740> │ │ │ │ + strbteq r4, [r8], #88 @ 0x58 │ │ │ │ + strbteq r3, [r8], #3680 @ 0xe60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 87f80 <__cxa_atexit@plt+0x7b080> │ │ │ │ ldr r2, [pc, #36] @ 87f88 <__cxa_atexit@plt+0x7b088> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 87f8c <__cxa_atexit@plt+0x7b08c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r8], #3656 @ 0xe48 │ │ │ │ - ldreq r4, [pc, #-1840] @ 87864 <__cxa_atexit@plt+0x7a964> │ │ │ │ - strbteq r4, [r8], #3600 @ 0xe10 │ │ │ │ + strbteq r3, [r8], #3656 @ 0xe48 │ │ │ │ + ldreq r3, [pc, #-1848] @ 8785c <__cxa_atexit@plt+0x7a95c> │ │ │ │ + strbteq r3, [r8], #3600 @ 0xe10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -126011,36 +126011,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 88000 <__cxa_atexit@plt+0x7b100> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r4, [pc, #-2108] @ 877c8 <__cxa_atexit@plt+0x7a8c8> │ │ │ │ - strbteq r5, [r8], #4 │ │ │ │ - strbteq r4, [r8], #3540 @ 0xdd4 │ │ │ │ + ldreq r3, [pc, #-2116] @ 877c0 <__cxa_atexit@plt+0x7a8c0> │ │ │ │ + strbteq r4, [r8], #4 │ │ │ │ + strbteq r3, [r8], #3540 @ 0xdd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 88040 <__cxa_atexit@plt+0x7b140> │ │ │ │ ldr r2, [pc, #36] @ 88048 <__cxa_atexit@plt+0x7b148> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 8804c <__cxa_atexit@plt+0x7b14c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r8], #3516 @ 0xdbc │ │ │ │ - ldreq r4, [pc, #-1648] @ 879e4 <__cxa_atexit@plt+0x7aae4> │ │ │ │ - strbteq r4, [r8], #3460 @ 0xd84 │ │ │ │ + strbteq r3, [r8], #3516 @ 0xdbc │ │ │ │ + ldreq r3, [pc, #-1656] @ 879dc <__cxa_atexit@plt+0x7aadc> │ │ │ │ + strbteq r3, [r8], #3460 @ 0xd84 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -126059,36 +126059,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 880c0 <__cxa_atexit@plt+0x7b1c0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r4, [pc, #-1916] @ 87948 <__cxa_atexit@plt+0x7aa48> │ │ │ │ - strbteq r4, [r8], #3980 @ 0xf8c │ │ │ │ - strbteq r4, [r8], #3400 @ 0xd48 │ │ │ │ + ldreq r3, [pc, #-1924] @ 87940 <__cxa_atexit@plt+0x7aa40> │ │ │ │ + strbteq r3, [r8], #3980 @ 0xf8c │ │ │ │ + strbteq r3, [r8], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 88100 <__cxa_atexit@plt+0x7b200> │ │ │ │ ldr r2, [pc, #36] @ 88108 <__cxa_atexit@plt+0x7b208> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 8810c <__cxa_atexit@plt+0x7b20c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r8], #3376 @ 0xd30 │ │ │ │ - ldreq r4, [pc, #-1456] @ 87b64 <__cxa_atexit@plt+0x7ac64> │ │ │ │ - strbteq r4, [r8], #3320 @ 0xcf8 │ │ │ │ + strbteq r3, [r8], #3376 @ 0xd30 │ │ │ │ + ldreq r3, [pc, #-1464] @ 87b5c <__cxa_atexit@plt+0x7ac5c> │ │ │ │ + strbteq r3, [r8], #3320 @ 0xcf8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -126107,36 +126107,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 88180 <__cxa_atexit@plt+0x7b280> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r4, [pc, #-1724] @ 87ac8 <__cxa_atexit@plt+0x7abc8> │ │ │ │ - strbteq r4, [r8], #3860 @ 0xf14 │ │ │ │ - strbteq r4, [r8], #3260 @ 0xcbc │ │ │ │ + ldreq r3, [pc, #-1732] @ 87ac0 <__cxa_atexit@plt+0x7abc0> │ │ │ │ + strbteq r3, [r8], #3860 @ 0xf14 │ │ │ │ + strbteq r3, [r8], #3260 @ 0xcbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 881c0 <__cxa_atexit@plt+0x7b2c0> │ │ │ │ ldr r2, [pc, #36] @ 881c8 <__cxa_atexit@plt+0x7b2c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 881cc <__cxa_atexit@plt+0x7b2cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r8], #3236 @ 0xca4 │ │ │ │ - ldreq r4, [pc, #-1264] @ 87ce4 <__cxa_atexit@plt+0x7ade4> │ │ │ │ - strbteq r4, [r8], #3180 @ 0xc6c │ │ │ │ + strbteq r3, [r8], #3236 @ 0xca4 │ │ │ │ + ldreq r3, [pc, #-1272] @ 87cdc <__cxa_atexit@plt+0x7addc> │ │ │ │ + strbteq r3, [r8], #3180 @ 0xc6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -126155,36 +126155,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 88240 <__cxa_atexit@plt+0x7b340> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r4, [pc, #-1532] @ 87c48 <__cxa_atexit@plt+0x7ad48> │ │ │ │ - strbteq r4, [r8], #3740 @ 0xe9c │ │ │ │ - strbteq r4, [r8], #3120 @ 0xc30 │ │ │ │ + ldreq r3, [pc, #-1540] @ 87c40 <__cxa_atexit@plt+0x7ad40> │ │ │ │ + strbteq r3, [r8], #3740 @ 0xe9c │ │ │ │ + strbteq r3, [r8], #3120 @ 0xc30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 88280 <__cxa_atexit@plt+0x7b380> │ │ │ │ ldr r2, [pc, #36] @ 88288 <__cxa_atexit@plt+0x7b388> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 8828c <__cxa_atexit@plt+0x7b38c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r8], #3096 @ 0xc18 │ │ │ │ - ldreq r4, [pc, #-1072] @ 87e64 <__cxa_atexit@plt+0x7af64> │ │ │ │ - strbteq r4, [r8], #3040 @ 0xbe0 │ │ │ │ + strbteq r3, [r8], #3096 @ 0xc18 │ │ │ │ + ldreq r3, [pc, #-1080] @ 87e5c <__cxa_atexit@plt+0x7af5c> │ │ │ │ + strbteq r3, [r8], #3040 @ 0xbe0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -126203,36 +126203,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 88300 <__cxa_atexit@plt+0x7b400> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r4, [pc, #-1340] @ 87dc8 <__cxa_atexit@plt+0x7aec8> │ │ │ │ - strbteq r4, [r8], #3620 @ 0xe24 │ │ │ │ - strbteq r4, [r8], #2980 @ 0xba4 │ │ │ │ + ldreq r3, [pc, #-1348] @ 87dc0 <__cxa_atexit@plt+0x7aec0> │ │ │ │ + strbteq r3, [r8], #3620 @ 0xe24 │ │ │ │ + strbteq r3, [r8], #2980 @ 0xba4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 88340 <__cxa_atexit@plt+0x7b440> │ │ │ │ ldr r2, [pc, #36] @ 88348 <__cxa_atexit@plt+0x7b448> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 8834c <__cxa_atexit@plt+0x7b44c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r8], #2956 @ 0xb8c │ │ │ │ - ldreq r4, [pc, #-880] @ 87fe4 <__cxa_atexit@plt+0x7b0e4> │ │ │ │ - strbteq r4, [r8], #2900 @ 0xb54 │ │ │ │ + strbteq r3, [r8], #2956 @ 0xb8c │ │ │ │ + ldreq r3, [pc, #-888] @ 87fdc <__cxa_atexit@plt+0x7b0dc> │ │ │ │ + strbteq r3, [r8], #2900 @ 0xb54 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -126251,36 +126251,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 883c0 <__cxa_atexit@plt+0x7b4c0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r4, [pc, #-1148] @ 87f48 <__cxa_atexit@plt+0x7b048> │ │ │ │ - strbteq r4, [r8], #3500 @ 0xdac │ │ │ │ - strbteq r4, [r8], #2840 @ 0xb18 │ │ │ │ + ldreq r3, [pc, #-1156] @ 87f40 <__cxa_atexit@plt+0x7b040> │ │ │ │ + strbteq r3, [r8], #3500 @ 0xdac │ │ │ │ + strbteq r3, [r8], #2840 @ 0xb18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 88400 <__cxa_atexit@plt+0x7b500> │ │ │ │ ldr r2, [pc, #36] @ 88408 <__cxa_atexit@plt+0x7b508> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 8840c <__cxa_atexit@plt+0x7b50c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r8], #2816 @ 0xb00 │ │ │ │ - ldreq r4, [pc, #-688] @ 88164 <__cxa_atexit@plt+0x7b264> │ │ │ │ - strbteq r4, [r8], #2760 @ 0xac8 │ │ │ │ + strbteq r3, [r8], #2816 @ 0xb00 │ │ │ │ + ldreq r3, [pc, #-696] @ 8815c <__cxa_atexit@plt+0x7b25c> │ │ │ │ + strbteq r3, [r8], #2760 @ 0xac8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -126299,17 +126299,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 88480 <__cxa_atexit@plt+0x7b580> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r4, [pc, #-956] @ 880c8 <__cxa_atexit@plt+0x7b1c8> │ │ │ │ - strbteq r4, [r8], #3380 @ 0xd34 │ │ │ │ - strbteq r4, [r8], #2664 @ 0xa68 │ │ │ │ + ldreq r3, [pc, #-964] @ 880c0 <__cxa_atexit@plt+0x7b1c0> │ │ │ │ + strbteq r3, [r8], #3380 @ 0xd34 │ │ │ │ + strbteq r3, [r8], #2664 @ 0xa68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8850c <__cxa_atexit@plt+0x7b60c> │ │ │ │ @@ -126334,28 +126334,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 8851c <__cxa_atexit@plt+0x7b61c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r8], #2616 @ 0xa38 │ │ │ │ - ldreq r4, [pc, #-472] @ 8835c <__cxa_atexit@plt+0x7b45c> │ │ │ │ - ldreq r4, [pc, #-492] @ 8834c <__cxa_atexit@plt+0x7b44c> │ │ │ │ - ldreq r4, [pc, #-440] @ 88384 <__cxa_atexit@plt+0x7b484> │ │ │ │ - ldreq r4, [pc, #-560] @ 88310 <__cxa_atexit@plt+0x7b410> │ │ │ │ - strbteq r4, [r8], #2476 @ 0x9ac │ │ │ │ + strbteq r3, [r8], #2616 @ 0xa38 │ │ │ │ + ldreq r3, [pc, #-480] @ 88354 <__cxa_atexit@plt+0x7b454> │ │ │ │ + ldreq r3, [pc, #-500] @ 88344 <__cxa_atexit@plt+0x7b444> │ │ │ │ + ldreq r3, [pc, #-448] @ 8837c <__cxa_atexit@plt+0x7b47c> │ │ │ │ + ldreq r3, [pc, #-568] @ 88308 <__cxa_atexit@plt+0x7b408> │ │ │ │ + strbteq r3, [r8], #2476 @ 0x9ac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -126375,25 +126375,25 @@ │ │ │ │ ldr r7, [pc, #24] @ 885b0 <__cxa_atexit@plt+0x7b6b0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq r4, [pc, #-656] @ 88324 <__cxa_atexit@plt+0x7b424> │ │ │ │ - strbteq r4, [r8], #3260 @ 0xcbc │ │ │ │ - strbteq r4, [r8], #3316 @ 0xcf4 │ │ │ │ + ldreq r3, [pc, #-664] @ 8831c <__cxa_atexit@plt+0x7b41c> │ │ │ │ + strbteq r3, [r8], #3260 @ 0xcbc │ │ │ │ + strbteq r3, [r8], #3316 @ 0xcf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 88628 <__cxa_atexit@plt+0x7b728> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 88620 <__cxa_atexit@plt+0x7b720> │ │ │ │ ldr r3, [pc, #72] @ 88630 <__cxa_atexit@plt+0x7b730> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 88634 <__cxa_atexit@plt+0x7b734> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #64] @ 88638 <__cxa_atexit@plt+0x7b738> │ │ │ │ @@ -126403,62 +126403,62 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #1 │ │ │ │ add r9, r2, #2 │ │ │ │ add sl, lr, #2 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r0 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r8], #3072 @ 0xc00 │ │ │ │ - strbteq r4, [r8], #3140 @ 0xc44 │ │ │ │ - strbteq r4, [r8], #3240 @ 0xca8 │ │ │ │ - ldreq r4, [pc, #-152] @ 885ac <__cxa_atexit@plt+0x7b6ac> │ │ │ │ + strbteq r3, [r8], #3072 @ 0xc00 │ │ │ │ + strbteq r3, [r8], #3140 @ 0xc44 │ │ │ │ + strbteq r3, [r8], #3240 @ 0xca8 │ │ │ │ + ldreq r3, [pc, #-160] @ 885a4 <__cxa_atexit@plt+0x7b6a4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 88670 <__cxa_atexit@plt+0x7b770> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 88678 <__cxa_atexit@plt+0x7b778> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003ac <__cxa_atexit@plt+0x3f34ac> │ │ │ │ + b 3feb54 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [pc, #-60] @ 88644 <__cxa_atexit@plt+0x7b744> │ │ │ │ + ldreq r3, [pc, #-68] @ 8863c <__cxa_atexit@plt+0x7b73c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 886ac <__cxa_atexit@plt+0x7b7ac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 886b4 <__cxa_atexit@plt+0x7b7b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003b4 <__cxa_atexit@plt+0x3f34b4> │ │ │ │ + b 3feb5c <__cxa_atexit@plt+0x3f1c5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [pc, #-0] @ 886bc <__cxa_atexit@plt+0x7b7bc> │ │ │ │ - strbteq r4, [r8], #3280 @ 0xcd0 │ │ │ │ + ldreq r3, [pc, #-8] @ 886b4 <__cxa_atexit@plt+0x7b7b4> │ │ │ │ + strbteq r3, [r8], #3280 @ 0xcd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 88718 <__cxa_atexit@plt+0x7b818> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 88710 <__cxa_atexit@plt+0x7b810> │ │ │ │ ldr r3, [pc, #52] @ 88720 <__cxa_atexit@plt+0x7b820> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 88724 <__cxa_atexit@plt+0x7b824> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 88728 <__cxa_atexit@plt+0x7b828> │ │ │ │ @@ -126469,17 +126469,17 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 36658 <__cxa_atexit@plt+0x29758> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r4, [r8], #1612 @ 0x64c │ │ │ │ - ldreq r3, [pc, #-3996] @ 87794 <__cxa_atexit@plt+0x7a894> │ │ │ │ - strbteq r4, [r8], #3144 @ 0xc48 │ │ │ │ + strbteq r3, [r8], #1612 @ 0x64c │ │ │ │ + ldreq r2, [pc, #-4004] @ 8778c <__cxa_atexit@plt+0x7a88c> │ │ │ │ + strbteq r3, [r8], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 88760 <__cxa_atexit@plt+0x7b860> │ │ │ │ ldr r3, [pc, #44] @ 88778 <__cxa_atexit@plt+0x7b878> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -126491,16 +126491,16 @@ │ │ │ │ ldr r8, [pc, #20] @ 8877c <__cxa_atexit@plt+0x7b87c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 31d08 <__cxa_atexit@plt+0x24e08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r4, [r8], #1496 @ 0x5d8 │ │ │ │ - strbteq r4, [r8], #3040 @ 0xbe0 │ │ │ │ + strbteq r3, [r8], #1496 @ 0x5d8 │ │ │ │ + strbteq r3, [r8], #3040 @ 0xbe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 888c0 <__cxa_atexit@plt+0x7b9c0> │ │ │ │ @@ -126574,28 +126574,28 @@ │ │ │ │ str r3, [r3, #92] @ 0x5c │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - strbteq r4, [r8], #2976 @ 0xba0 │ │ │ │ - strbteq r4, [r8], #1920 @ 0x780 │ │ │ │ - ldreq r3, [pc, #-3792] @ 87a10 <__cxa_atexit@plt+0x7ab10> │ │ │ │ - ldreq r3, [pc, #-3780] @ 87a20 <__cxa_atexit@plt+0x7ab20> │ │ │ │ - ldreq r3, [pc, #-3768] @ 87a30 <__cxa_atexit@plt+0x7ab30> │ │ │ │ - ldreq r4, [pc, #-112] @ 8887c <__cxa_atexit@plt+0x7b97c> │ │ │ │ - ldreq r3, [pc, #-3692] @ 87a84 <__cxa_atexit@plt+0x7ab84> │ │ │ │ - ldreq r3, [pc, #-3712] @ 87a74 <__cxa_atexit@plt+0x7ab74> │ │ │ │ - ldreq r4, [pc, #-80] @ 888a8 <__cxa_atexit@plt+0x7b9a8> │ │ │ │ - ldreq r3, [pc, #-3788] @ 87a30 <__cxa_atexit@plt+0x7ab30> │ │ │ │ + strbteq r3, [r8], #2976 @ 0xba0 │ │ │ │ + strbteq r3, [r8], #1920 @ 0x780 │ │ │ │ + ldreq r2, [pc, #-3800] @ 87a08 <__cxa_atexit@plt+0x7ab08> │ │ │ │ + ldreq r2, [pc, #-3788] @ 87a18 <__cxa_atexit@plt+0x7ab18> │ │ │ │ + ldreq r2, [pc, #-3776] @ 87a28 <__cxa_atexit@plt+0x7ab28> │ │ │ │ + ldreq r3, [pc, #-120] @ 88874 <__cxa_atexit@plt+0x7b974> │ │ │ │ + ldreq r2, [pc, #-3700] @ 87a7c <__cxa_atexit@plt+0x7ab7c> │ │ │ │ + ldreq r2, [pc, #-3720] @ 87a6c <__cxa_atexit@plt+0x7ab6c> │ │ │ │ + ldreq r3, [pc, #-88] @ 888a0 <__cxa_atexit@plt+0x7b9a0> │ │ │ │ + ldreq r2, [pc, #-3796] @ 87a28 <__cxa_atexit@plt+0x7ab28> │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - ldreq r3, [pc, #-3628] @ 87ad8 <__cxa_atexit@plt+0x7abd8> │ │ │ │ + ldreq r2, [pc, #-3636] @ 87ad0 <__cxa_atexit@plt+0x7abd0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 88978 <__cxa_atexit@plt+0x7ba78> │ │ │ │ ldr r3, [pc, #104] @ 88988 <__cxa_atexit@plt+0x7ba88> │ │ │ │ @@ -126623,17 +126623,17 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 88990 <__cxa_atexit@plt+0x7ba90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r3, [pc, #-3516] @ 87bd8 <__cxa_atexit@plt+0x7acd8> │ │ │ │ - strbteq r4, [r8], #2660 @ 0xa64 │ │ │ │ - ldreq r3, [pc, #-3408] @ 87c4c <__cxa_atexit@plt+0x7ad4c> │ │ │ │ + ldreq r2, [pc, #-3524] @ 87bd0 <__cxa_atexit@plt+0x7acd0> │ │ │ │ + strbteq r3, [r8], #2660 @ 0xa64 │ │ │ │ + ldreq r2, [pc, #-3416] @ 87c44 <__cxa_atexit@plt+0x7ad44> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #36] @ 889d4 <__cxa_atexit@plt+0x7bad4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #32] @ 889d8 <__cxa_atexit@plt+0x7bad8> │ │ │ │ @@ -126641,76 +126641,76 @@ │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bic r2, r1, #1 │ │ │ │ cmp r2, #10 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [pc, #-3420] @ 87c80 <__cxa_atexit@plt+0x7ad80> │ │ │ │ - ldreq r3, [pc, #-3336] @ 87cd8 <__cxa_atexit@plt+0x7add8> │ │ │ │ - strbteq r4, [r8], #2564 @ 0xa04 │ │ │ │ + ldreq r2, [pc, #-3428] @ 87c78 <__cxa_atexit@plt+0x7ad78> │ │ │ │ + ldreq r2, [pc, #-3344] @ 87cd0 <__cxa_atexit@plt+0x7add0> │ │ │ │ + strbteq r3, [r8], #2564 @ 0xa04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 88a34 <__cxa_atexit@plt+0x7bb34> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 88a2c <__cxa_atexit@plt+0x7bb2c> │ │ │ │ ldr r3, [pc, #44] @ 88a3c <__cxa_atexit@plt+0x7bb3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 88a40 <__cxa_atexit@plt+0x7bb40> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 4004f4 <__cxa_atexit@plt+0x3f35f4> │ │ │ │ + b 3fec94 <__cxa_atexit@plt+0x3f1d94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [pc, #-3208] @ 87dbc <__cxa_atexit@plt+0x7aebc> │ │ │ │ - ldreq r3, [pc, #-3816] @ 87b60 <__cxa_atexit@plt+0x7ac60> │ │ │ │ - strbteq r4, [r8], #2648 @ 0xa58 │ │ │ │ + ldreq r2, [pc, #-3216] @ 87db4 <__cxa_atexit@plt+0x7aeb4> │ │ │ │ + ldreq r2, [pc, #-3824] @ 87b58 <__cxa_atexit@plt+0x7ac58> │ │ │ │ + strbteq r3, [r8], #2648 @ 0xa58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 88a98 <__cxa_atexit@plt+0x7bb98> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 88a90 <__cxa_atexit@plt+0x7bb90> │ │ │ │ ldr r8, [pc, #40] @ 88aa0 <__cxa_atexit@plt+0x7bba0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 88aa4 <__cxa_atexit@plt+0x7bba4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r8], #2584 @ 0xa18 │ │ │ │ - ldreq r3, [pc, #-3096] @ 87e94 <__cxa_atexit@plt+0x7af94> │ │ │ │ - strbteq r4, [r8], #2652 @ 0xa5c │ │ │ │ + strbteq r3, [r8], #2584 @ 0xa18 │ │ │ │ + ldreq r2, [pc, #-3104] @ 87e8c <__cxa_atexit@plt+0x7af8c> │ │ │ │ + strbteq r3, [r8], #2652 @ 0xa5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 88ac8 <__cxa_atexit@plt+0x7bbc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 40027c <__cxa_atexit@plt+0x3f337c> │ │ │ │ - ldreq r3, [pc, #-3688] @ 87c68 <__cxa_atexit@plt+0x7ad68> │ │ │ │ + b 3fea0c <__cxa_atexit@plt+0x3f1b0c> │ │ │ │ + ldreq r2, [pc, #-3696] @ 87c60 <__cxa_atexit@plt+0x7ad60> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 88b30 <__cxa_atexit@plt+0x7bc30> │ │ │ │ @@ -126727,59 +126727,59 @@ │ │ │ │ str r5, [r3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r5, [pc, #60] @ 88b60 <__cxa_atexit@plt+0x7bc60> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ mov r6, r9 │ │ │ │ b 88b40 <__cxa_atexit@plt+0x7bc40> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 88b50 <__cxa_atexit@plt+0x7bc50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r8], #2512 @ 0x9d0 │ │ │ │ + strbteq r3, [r8], #2512 @ 0x9d0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - strbteq r4, [r8], #2524 @ 0x9dc │ │ │ │ - ldreq r3, [pc, #-3080] @ 87f60 <__cxa_atexit@plt+0x7b060> │ │ │ │ - strbteq r4, [r8], #2452 @ 0x994 │ │ │ │ + strbteq r3, [r8], #2524 @ 0x9dc │ │ │ │ + ldreq r2, [pc, #-3088] @ 87f58 <__cxa_atexit@plt+0x7b058> │ │ │ │ + strbteq r3, [r8], #2452 @ 0x994 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ - strbteq r4, [r8], #2472 @ 0x9a8 │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ + strbteq r3, [r8], #2472 @ 0x9a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 88bd0 <__cxa_atexit@plt+0x7bcd0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 88bc8 <__cxa_atexit@plt+0x7bcc8> │ │ │ │ ldr r8, [pc, #40] @ 88bd8 <__cxa_atexit@plt+0x7bcd8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 88bdc <__cxa_atexit@plt+0x7bcdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r8], #2252 @ 0x8cc │ │ │ │ - ldreq r3, [pc, #-2784] @ 88104 <__cxa_atexit@plt+0x7b204> │ │ │ │ + strbteq r3, [r8], #2252 @ 0x8cc │ │ │ │ + ldreq r2, [pc, #-2792] @ 880fc <__cxa_atexit@plt+0x7b1fc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 88c44 <__cxa_atexit@plt+0x7bd44> │ │ │ │ @@ -126793,26 +126793,26 @@ │ │ │ │ ldr r1, [r8, #6] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r5, [pc, #48] @ 88c5c <__cxa_atexit@plt+0x7bd5c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 88c60 <__cxa_atexit@plt+0x7bd60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r3, [pc, #-3324] @ 87f68 <__cxa_atexit@plt+0x7b068> │ │ │ │ - strbteq r4, [r8], #2324 @ 0x914 │ │ │ │ + ldreq r2, [pc, #-3332] @ 87f60 <__cxa_atexit@plt+0x7b060> │ │ │ │ + strbteq r3, [r8], #2324 @ 0x914 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, #88] @ 88cd0 <__cxa_atexit@plt+0x7bdd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, sl} │ │ │ │ @@ -126826,23 +126826,23 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #36] @ 88cd8 <__cxa_atexit@plt+0x7bdd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - ldreq r3, [pc, #-3188] @ 8806c <__cxa_atexit@plt+0x7b16c> │ │ │ │ + ldreq r2, [pc, #-3196] @ 88064 <__cxa_atexit@plt+0x7b164> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 88d20 <__cxa_atexit@plt+0x7be20> │ │ │ │ @@ -126851,47 +126851,47 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #24] @ 88d30 <__cxa_atexit@plt+0x7be30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - ldreq r3, [pc, #-3088] @ 88128 <__cxa_atexit@plt+0x7b228> │ │ │ │ + ldreq r2, [pc, #-3096] @ 88120 <__cxa_atexit@plt+0x7b220> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 88d8c <__cxa_atexit@plt+0x7be8c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 88d84 <__cxa_atexit@plt+0x7be84> │ │ │ │ ldr r3, [pc, #48] @ 88d94 <__cxa_atexit@plt+0x7be94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 88d98 <__cxa_atexit@plt+0x7be98> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 88d9c <__cxa_atexit@plt+0x7be9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq fp, [r9], #1130 @ 0x46a │ │ │ │ - ldreq r3, [pc, #-2336] @ 88484 <__cxa_atexit@plt+0x7b584> │ │ │ │ + ldreq fp, [r9], #362 @ 0x16a │ │ │ │ + ldreq r2, [pc, #-2344] @ 8847c <__cxa_atexit@plt+0x7b57c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -126909,16 +126909,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 88e0c <__cxa_atexit@plt+0x7bf0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [pc, #-2820] @ 8830c <__cxa_atexit@plt+0x7b40c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [pc, #-2828] @ 88304 <__cxa_atexit@plt+0x7b404> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -126934,16 +126934,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 88e70 <__cxa_atexit@plt+0x7bf70> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [pc, #-2700] @ 883e8 <__cxa_atexit@plt+0x7b4e8> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [pc, #-2708] @ 883e0 <__cxa_atexit@plt+0x7b4e0> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 88ed4 <__cxa_atexit@plt+0x7bfd4> │ │ │ │ @@ -126966,15 +126966,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 88ee8 <__cxa_atexit@plt+0x7bfe8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r4, [r8], #1708 @ 0x6ac │ │ │ │ + strbteq r3, [r8], #1708 @ 0x6ac │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr lr, [pc, #132] @ 88f84 <__cxa_atexit@plt+0x7c084> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, #128] @ 88f88 <__cxa_atexit@plt+0x7c088> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -127059,34 +127059,34 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89098 <__cxa_atexit@plt+0x7c198> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 89090 <__cxa_atexit@plt+0x7c190> │ │ │ │ ldr r3, [pc, #48] @ 890a0 <__cxa_atexit@plt+0x7c1a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 890a4 <__cxa_atexit@plt+0x7c1a4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 890a8 <__cxa_atexit@plt+0x7c1a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq fp, [r9], #341 @ 0x155 │ │ │ │ - ldreq r3, [pc, #-1556] @ 88a9c <__cxa_atexit@plt+0x7bb9c> │ │ │ │ + ldreq sl, [r9], #3669 @ 0xe55 │ │ │ │ + ldreq r2, [pc, #-1564] @ 88a94 <__cxa_atexit@plt+0x7bb94> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -127104,16 +127104,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 89118 <__cxa_atexit@plt+0x7c218> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [pc, #-2040] @ 88924 <__cxa_atexit@plt+0x7ba24> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [pc, #-2048] @ 8891c <__cxa_atexit@plt+0x7ba1c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -127129,44 +127129,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 8917c <__cxa_atexit@plt+0x7c27c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [pc, #-1920] @ 88a00 <__cxa_atexit@plt+0x7bb00> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [pc, #-1928] @ 889f8 <__cxa_atexit@plt+0x7baf8> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 891d8 <__cxa_atexit@plt+0x7c2d8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 891d0 <__cxa_atexit@plt+0x7c2d0> │ │ │ │ ldr r3, [pc, #48] @ 891e0 <__cxa_atexit@plt+0x7c2e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 891e4 <__cxa_atexit@plt+0x7c2e4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 891e8 <__cxa_atexit@plt+0x7c2e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq fp, [r9], #8 │ │ │ │ - ldreq r3, [pc, #-1236] @ 88d1c <__cxa_atexit@plt+0x7be1c> │ │ │ │ + ldreq sl, [r9], #3336 @ 0xd08 │ │ │ │ + ldreq r2, [pc, #-1244] @ 88d14 <__cxa_atexit@plt+0x7be14> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -127184,16 +127184,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 89258 <__cxa_atexit@plt+0x7c358> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [pc, #-1720] @ 88ba4 <__cxa_atexit@plt+0x7bca4> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [pc, #-1728] @ 88b9c <__cxa_atexit@plt+0x7bc9c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -127209,44 +127209,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 892bc <__cxa_atexit@plt+0x7c3bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [pc, #-1600] @ 88c80 <__cxa_atexit@plt+0x7bd80> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [pc, #-1608] @ 88c78 <__cxa_atexit@plt+0x7bd78> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89318 <__cxa_atexit@plt+0x7c418> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 89310 <__cxa_atexit@plt+0x7c410> │ │ │ │ ldr r3, [pc, #48] @ 89320 <__cxa_atexit@plt+0x7c420> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 89324 <__cxa_atexit@plt+0x7c424> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 89328 <__cxa_atexit@plt+0x7c428> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sl, [r9], #3778 @ 0xec2 │ │ │ │ - ldreq r3, [pc, #-916] @ 88f9c <__cxa_atexit@plt+0x7c09c> │ │ │ │ + ldreq sl, [r9], #3010 @ 0xbc2 │ │ │ │ + ldreq r2, [pc, #-924] @ 88f94 <__cxa_atexit@plt+0x7c094> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -127264,16 +127264,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 89398 <__cxa_atexit@plt+0x7c498> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [pc, #-1400] @ 88e24 <__cxa_atexit@plt+0x7bf24> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [pc, #-1408] @ 88e1c <__cxa_atexit@plt+0x7bf1c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -127289,44 +127289,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 893fc <__cxa_atexit@plt+0x7c4fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [pc, #-1280] @ 88f00 <__cxa_atexit@plt+0x7c000> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [pc, #-1288] @ 88ef8 <__cxa_atexit@plt+0x7bff8> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89458 <__cxa_atexit@plt+0x7c558> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 89450 <__cxa_atexit@plt+0x7c550> │ │ │ │ ldr r3, [pc, #48] @ 89460 <__cxa_atexit@plt+0x7c560> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 89464 <__cxa_atexit@plt+0x7c564> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 89468 <__cxa_atexit@plt+0x7c568> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sl, [r9], #3456 @ 0xd80 │ │ │ │ - ldreq r3, [pc, #-596] @ 8921c <__cxa_atexit@plt+0x7c31c> │ │ │ │ + ldreq sl, [r9], #2688 @ 0xa80 │ │ │ │ + ldreq r2, [pc, #-604] @ 89214 <__cxa_atexit@plt+0x7c314> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -127344,16 +127344,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 894d8 <__cxa_atexit@plt+0x7c5d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [pc, #-1080] @ 890a4 <__cxa_atexit@plt+0x7c1a4> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [pc, #-1088] @ 8909c <__cxa_atexit@plt+0x7c19c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -127369,44 +127369,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 8953c <__cxa_atexit@plt+0x7c63c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [pc, #-960] @ 89180 <__cxa_atexit@plt+0x7c280> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [pc, #-968] @ 89178 <__cxa_atexit@plt+0x7c278> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89598 <__cxa_atexit@plt+0x7c698> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 89590 <__cxa_atexit@plt+0x7c690> │ │ │ │ ldr r3, [pc, #48] @ 895a0 <__cxa_atexit@plt+0x7c6a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 895a4 <__cxa_atexit@plt+0x7c6a4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 895a8 <__cxa_atexit@plt+0x7c6a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sl, [r9], #3124 @ 0xc34 │ │ │ │ - ldreq r3, [pc, #-276] @ 8949c <__cxa_atexit@plt+0x7c59c> │ │ │ │ + ldreq sl, [r9], #2356 @ 0x934 │ │ │ │ + ldreq r2, [pc, #-284] @ 89494 <__cxa_atexit@plt+0x7c594> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -127424,16 +127424,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 89618 <__cxa_atexit@plt+0x7c718> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [pc, #-760] @ 89324 <__cxa_atexit@plt+0x7c424> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [pc, #-768] @ 8931c <__cxa_atexit@plt+0x7c41c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -127449,44 +127449,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 8967c <__cxa_atexit@plt+0x7c77c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [pc, #-640] @ 89400 <__cxa_atexit@plt+0x7c500> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [pc, #-648] @ 893f8 <__cxa_atexit@plt+0x7c4f8> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 896d8 <__cxa_atexit@plt+0x7c7d8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 896d0 <__cxa_atexit@plt+0x7c7d0> │ │ │ │ ldr r3, [pc, #48] @ 896e0 <__cxa_atexit@plt+0x7c7e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 896e4 <__cxa_atexit@plt+0x7c7e4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 896e8 <__cxa_atexit@plt+0x7c7e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sl, [r9], #2790 @ 0xae6 │ │ │ │ - ldreq r2, [pc, #-4052] @ 8871c <__cxa_atexit@plt+0x7b81c> │ │ │ │ + ldreq sl, [r9], #2022 @ 0x7e6 │ │ │ │ + ldreq r1, [pc, #-4060] @ 88714 <__cxa_atexit@plt+0x7b814> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -127504,16 +127504,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 89758 <__cxa_atexit@plt+0x7c858> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [pc, #-440] @ 895a4 <__cxa_atexit@plt+0x7c6a4> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [pc, #-448] @ 8959c <__cxa_atexit@plt+0x7c69c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -127529,44 +127529,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 897bc <__cxa_atexit@plt+0x7c8bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [pc, #-320] @ 89680 <__cxa_atexit@plt+0x7c780> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [pc, #-328] @ 89678 <__cxa_atexit@plt+0x7c778> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89818 <__cxa_atexit@plt+0x7c918> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 89810 <__cxa_atexit@plt+0x7c910> │ │ │ │ ldr r3, [pc, #48] @ 89820 <__cxa_atexit@plt+0x7c920> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 89824 <__cxa_atexit@plt+0x7c924> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 89828 <__cxa_atexit@plt+0x7c928> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sl, [r9], #2441 @ 0x989 │ │ │ │ - ldreq r2, [pc, #-3732] @ 8899c <__cxa_atexit@plt+0x7ba9c> │ │ │ │ + ldreq sl, [r9], #1673 @ 0x689 │ │ │ │ + ldreq r1, [pc, #-3740] @ 88994 <__cxa_atexit@plt+0x7ba94> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -127584,16 +127584,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 89898 <__cxa_atexit@plt+0x7c998> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [pc, #-120] @ 89824 <__cxa_atexit@plt+0x7c924> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [pc, #-128] @ 8981c <__cxa_atexit@plt+0x7c91c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -127609,47 +127609,47 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 898fc <__cxa_atexit@plt+0x7c9fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [pc, #-0] @ 89900 <__cxa_atexit@plt+0x7ca00> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [pc, #-8] @ 898f8 <__cxa_atexit@plt+0x7c9f8> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r3, [r8], #3336 @ 0xd08 │ │ │ │ + strbteq r2, [r8], #3336 @ 0xd08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 89960 <__cxa_atexit@plt+0x7ca60> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 89958 <__cxa_atexit@plt+0x7ca58> │ │ │ │ ldr r9, [pc, #52] @ 89968 <__cxa_atexit@plt+0x7ca68> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ 8996c <__cxa_atexit@plt+0x7ca6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 89970 <__cxa_atexit@plt+0x7ca70> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400514 <__cxa_atexit@plt+0x3f3614> │ │ │ │ + b 3fecc4 <__cxa_atexit@plt+0x3f1dc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [r8], #3272 @ 0xcc8 │ │ │ │ - ldreq r2, [pc, #-3420] @ 88c18 <__cxa_atexit@plt+0x7bd18> │ │ │ │ - ldreq r2, [pc, #-4064] @ 88998 <__cxa_atexit@plt+0x7ba98> │ │ │ │ - strbteq r3, [r8], #1296 @ 0x510 │ │ │ │ + strbteq r2, [r8], #3272 @ 0xcc8 │ │ │ │ + ldreq r1, [pc, #-3428] @ 88c10 <__cxa_atexit@plt+0x7bd10> │ │ │ │ + ldreq r1, [pc, #-4072] @ 88990 <__cxa_atexit@plt+0x7ba90> │ │ │ │ + strbteq r2, [r8], #1296 @ 0x510 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 899c8 <__cxa_atexit@plt+0x7cac8> │ │ │ │ ldr r2, [pc, #60] @ 899d0 <__cxa_atexit@plt+0x7cad0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -127661,37 +127661,37 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #32] @ 899dc <__cxa_atexit@plt+0x7cadc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r3, [r8], #1264 @ 0x4f0 │ │ │ │ - ldreq r2, [pc, #-3316] @ 88cec <__cxa_atexit@plt+0x7bdec> │ │ │ │ - ldreq r2, [pc, #-3424] @ 88c84 <__cxa_atexit@plt+0x7bd84> │ │ │ │ + strbteq r2, [r8], #1264 @ 0x4f0 │ │ │ │ + ldreq r1, [pc, #-3324] @ 88ce4 <__cxa_atexit@plt+0x7bde4> │ │ │ │ + ldreq r1, [pc, #-3432] @ 88c7c <__cxa_atexit@plt+0x7bd7c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 89a14 <__cxa_atexit@plt+0x7cb14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 89a18 <__cxa_atexit@plt+0x7cb18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [pc, #-3280] @ 88d4c <__cxa_atexit@plt+0x7be4c> │ │ │ │ - ldreq r2, [pc, #-3348] @ 88d0c <__cxa_atexit@plt+0x7be0c> │ │ │ │ - strbteq r3, [r8], #1076 @ 0x434 │ │ │ │ + ldreq r1, [pc, #-3288] @ 88d44 <__cxa_atexit@plt+0x7be44> │ │ │ │ + ldreq r1, [pc, #-3356] @ 88d04 <__cxa_atexit@plt+0x7be04> │ │ │ │ + strbteq r2, [r8], #1076 @ 0x434 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89a70 <__cxa_atexit@plt+0x7cb70> │ │ │ │ ldr r2, [pc, #60] @ 89a78 <__cxa_atexit@plt+0x7cb78> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -127703,37 +127703,37 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #32] @ 89a84 <__cxa_atexit@plt+0x7cb84> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r3, [r8], #1044 @ 0x414 │ │ │ │ - ldreq r2, [pc, #-3148] @ 88e3c <__cxa_atexit@plt+0x7bf3c> │ │ │ │ - ldreq r2, [pc, #-3256] @ 88dd4 <__cxa_atexit@plt+0x7bed4> │ │ │ │ + strbteq r2, [r8], #1044 @ 0x414 │ │ │ │ + ldreq r1, [pc, #-3156] @ 88e34 <__cxa_atexit@plt+0x7bf34> │ │ │ │ + ldreq r1, [pc, #-3264] @ 88dcc <__cxa_atexit@plt+0x7becc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 89abc <__cxa_atexit@plt+0x7cbbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 89ac0 <__cxa_atexit@plt+0x7cbc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [pc, #-3112] @ 88e9c <__cxa_atexit@plt+0x7bf9c> │ │ │ │ - ldreq r2, [pc, #-3180] @ 88e5c <__cxa_atexit@plt+0x7bf5c> │ │ │ │ - strbteq r3, [r8], #3360 @ 0xd20 │ │ │ │ + ldreq r1, [pc, #-3120] @ 88e94 <__cxa_atexit@plt+0x7bf94> │ │ │ │ + ldreq r1, [pc, #-3188] @ 88e54 <__cxa_atexit@plt+0x7bf54> │ │ │ │ + strbteq r2, [r8], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89b08 <__cxa_atexit@plt+0x7cc08> │ │ │ │ ldr r3, [pc, #44] @ 89b10 <__cxa_atexit@plt+0x7cc10> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -127741,28 +127741,28 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #32] @ 89b14 <__cxa_atexit@plt+0x7cc14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ ldr r3, [pc, #24] @ 89b18 <__cxa_atexit@plt+0x7cc18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 5c2cfc <__cxa_atexit@plt+0x5b5dfc> │ │ │ │ + b 140a2dc <__cxa_atexit@plt+0x13fd3dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r2, [pc, #-2984] @ 88f74 <__cxa_atexit@plt+0x7c074> │ │ │ │ - ldreq r2, [pc, #-3632] @ 88cf0 <__cxa_atexit@plt+0x7bdf0> │ │ │ │ - strbteq r3, [r8], #3272 @ 0xcc8 │ │ │ │ + ldreq r1, [pc, #-2992] @ 88f6c <__cxa_atexit@plt+0x7c06c> │ │ │ │ + ldreq r1, [pc, #-3640] @ 88ce8 <__cxa_atexit@plt+0x7bde8> │ │ │ │ + strbteq r2, [r8], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 89b3c <__cxa_atexit@plt+0x7cc3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 60a6ac <__cxa_atexit@plt+0x5fd7ac> │ │ │ │ + b 1451c8c <__cxa_atexit@plt+0x1444d8c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ sub r3, r3, #10 │ │ │ │ @@ -127803,15 +127803,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 89cbc <__cxa_atexit@plt+0x7cdbc> │ │ │ │ ldr r3, [pc, #272] @ 89d04 <__cxa_atexit@plt+0x7ce04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 5dbfb8 <__cxa_atexit@plt+0x5cf0b8> │ │ │ │ + b 1423598 <__cxa_atexit@plt+0x1416698> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 89ccc <__cxa_atexit@plt+0x7cdcc> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr sl, [r7, #5] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ @@ -127845,48 +127845,48 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 89cbc <__cxa_atexit@plt+0x7cdbc> │ │ │ │ ldr r3, [pc, #112] @ 89d0c <__cxa_atexit@plt+0x7ce0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 5dce78 <__cxa_atexit@plt+0x5cff78> │ │ │ │ + b 1424458 <__cxa_atexit@plt+0x1417558> │ │ │ │ ldr r7, [pc, #44] @ 89cdc <__cxa_atexit@plt+0x7cddc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 89cd0 <__cxa_atexit@plt+0x7cdd0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r3, [r8], #2436 @ 0x984 │ │ │ │ - ldreq r2, [pc, #-2840] @ 891d0 <__cxa_atexit@plt+0x7c2d0> │ │ │ │ - ldreq r2, [pc, #-3448] @ 88f74 <__cxa_atexit@plt+0x7c074> │ │ │ │ - ldreq r2, [pc, #-2860] @ 891c4 <__cxa_atexit@plt+0x7c2c4> │ │ │ │ - ldreq r2, [pc, #-2808] @ 891fc <__cxa_atexit@plt+0x7c2fc> │ │ │ │ - ldreq r2, [pc, #-3324] @ 88ffc <__cxa_atexit@plt+0x7c0fc> │ │ │ │ - ldreq r2, [pc, #-2684] @ 89280 <__cxa_atexit@plt+0x7c380> │ │ │ │ - ldreq r2, [pc, #-2640] @ 892b0 <__cxa_atexit@plt+0x7c3b0> │ │ │ │ - ldreq r2, [pc, #-2760] @ 8923c <__cxa_atexit@plt+0x7c33c> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r2, [r8], #2436 @ 0x984 │ │ │ │ + ldreq r1, [pc, #-2848] @ 891c8 <__cxa_atexit@plt+0x7c2c8> │ │ │ │ + ldreq r1, [pc, #-3456] @ 88f6c <__cxa_atexit@plt+0x7c06c> │ │ │ │ + ldreq r1, [pc, #-2868] @ 891bc <__cxa_atexit@plt+0x7c2bc> │ │ │ │ + ldreq r1, [pc, #-2816] @ 891f4 <__cxa_atexit@plt+0x7c2f4> │ │ │ │ + ldreq r1, [pc, #-3332] @ 88ff4 <__cxa_atexit@plt+0x7c0f4> │ │ │ │ + ldreq r1, [pc, #-2692] @ 89278 <__cxa_atexit@plt+0x7c378> │ │ │ │ + ldreq r1, [pc, #-2648] @ 892a8 <__cxa_atexit@plt+0x7c3a8> │ │ │ │ + ldreq r1, [pc, #-2768] @ 89234 <__cxa_atexit@plt+0x7c334> │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ muleq r0, r0, r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 89d2c <__cxa_atexit@plt+0x7ce2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 5dce78 <__cxa_atexit@plt+0x5cff78> │ │ │ │ + b 1424458 <__cxa_atexit@plt+0x1417558> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #144] @ 89dd0 <__cxa_atexit@plt+0x7ced0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -127919,18 +127919,18 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq r2, [pc, #-2992] @ 89230 <__cxa_atexit@plt+0x7c330> │ │ │ │ + ldreq r1, [pc, #-3000] @ 89228 <__cxa_atexit@plt+0x7c328> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 89e44 <__cxa_atexit@plt+0x7cf44> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -127948,17 +127948,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq r2, [pc, #-2844] @ 89334 <__cxa_atexit@plt+0x7c434> │ │ │ │ + ldreq r1, [pc, #-2852] @ 8932c <__cxa_atexit@plt+0x7c42c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 89e8c <__cxa_atexit@plt+0x7cf8c> │ │ │ │ @@ -127969,23 +127969,23 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r2, [pc, #-2752] @ 893e0 <__cxa_atexit@plt+0x7c4e0> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r1, [pc, #-2760] @ 893d8 <__cxa_atexit@plt+0x7c4d8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 89eb8 <__cxa_atexit@plt+0x7cfb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 5dbfb8 <__cxa_atexit@plt+0x5cf0b8> │ │ │ │ + b 1423598 <__cxa_atexit@plt+0x1416698> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #144] @ 89f5c <__cxa_atexit@plt+0x7d05c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -128018,18 +128018,18 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq r2, [pc, #-2596] @ 89548 <__cxa_atexit@plt+0x7c648> │ │ │ │ + ldreq r1, [pc, #-2604] @ 89540 <__cxa_atexit@plt+0x7c640> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 89fd0 <__cxa_atexit@plt+0x7d0d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -128047,17 +128047,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq r2, [pc, #-2448] @ 8964c <__cxa_atexit@plt+0x7c74c> │ │ │ │ + ldreq r1, [pc, #-2456] @ 89644 <__cxa_atexit@plt+0x7c744> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8a018 <__cxa_atexit@plt+0x7d118> │ │ │ │ @@ -128068,17 +128068,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r2, [pc, #-2356] @ 896f8 <__cxa_atexit@plt+0x7c7f8> │ │ │ │ - strbteq r3, [r8], #2508 @ 0x9cc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r1, [pc, #-2364] @ 896f0 <__cxa_atexit@plt+0x7c7f0> │ │ │ │ + strbteq r2, [r8], #2508 @ 0x9cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8a09c <__cxa_atexit@plt+0x7d19c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -128098,27 +128098,27 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r2, #8] │ │ │ │ ldr r5, [pc, #56] @ 8a0c4 <__cxa_atexit@plt+0x7d1c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #4 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ - strbteq r3, [r8], #1008 @ 0x3f0 │ │ │ │ - ldreq r2, [pc, #-1580] @ 89a9c <__cxa_atexit@plt+0x7cb9c> │ │ │ │ - ldreq r2, [pc, #-2220] @ 89820 <__cxa_atexit@plt+0x7c920> │ │ │ │ - strbteq r3, [r8], #2316 @ 0x90c │ │ │ │ + strbteq r2, [r8], #1008 @ 0x3f0 │ │ │ │ + ldreq r1, [pc, #-1588] @ 89a94 <__cxa_atexit@plt+0x7cb94> │ │ │ │ + ldreq r1, [pc, #-2228] @ 89818 <__cxa_atexit@plt+0x7c918> │ │ │ │ + strbteq r2, [r8], #2316 @ 0x90c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8a110 <__cxa_atexit@plt+0x7d210> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -128134,16 +128134,16 @@ │ │ │ │ b 8a1c4 <__cxa_atexit@plt+0x7d2c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [pc, #-1452] @ 89b84 <__cxa_atexit@plt+0x7cc84> │ │ │ │ - strbteq r3, [r8], #2216 @ 0x8a8 │ │ │ │ + ldreq r1, [pc, #-1460] @ 89b7c <__cxa_atexit@plt+0x7cc7c> │ │ │ │ + strbteq r2, [r8], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8a174 <__cxa_atexit@plt+0x7d274> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -128159,16 +128159,16 @@ │ │ │ │ b 8a1c4 <__cxa_atexit@plt+0x7d2c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [pc, #-1352] @ 89c4c <__cxa_atexit@plt+0x7cd4c> │ │ │ │ - strbteq r3, [r8], #2112 @ 0x840 │ │ │ │ + ldreq r1, [pc, #-1360] @ 89c44 <__cxa_atexit@plt+0x7cd44> │ │ │ │ + strbteq r2, [r8], #2112 @ 0x840 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8a1bc <__cxa_atexit@plt+0x7d2bc> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -128200,30 +128200,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 8a254 <__cxa_atexit@plt+0x7d354> │ │ │ │ ldr r3, [pc, #64] @ 8a264 <__cxa_atexit@plt+0x7d364> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 246e28 <__cxa_atexit@plt+0x239f28> │ │ │ │ + b 108e780 <__cxa_atexit@plt+0x1081880> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 8a268 <__cxa_atexit@plt+0x7d368> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - ldreq r2, [pc, #-1140] @ 89dfc <__cxa_atexit@plt+0x7cefc> │ │ │ │ - strbteq r3, [r8], #1896 @ 0x768 │ │ │ │ + ldreq r1, [pc, #-1148] @ 89df4 <__cxa_atexit@plt+0x7cef4> │ │ │ │ + strbteq r2, [r8], #1896 @ 0x768 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8a2d0 <__cxa_atexit@plt+0x7d3d0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -128239,38 +128239,38 @@ │ │ │ │ ldr r2, [pc, #60] @ 8a2f4 <__cxa_atexit@plt+0x7d3f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 246e28 <__cxa_atexit@plt+0x239f28> │ │ │ │ + b 108e780 <__cxa_atexit@plt+0x1081880> │ │ │ │ ldr r7, [pc, #32] @ 8a2f8 <__cxa_atexit@plt+0x7d3f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r2, [pc, #-996] @ 89f1c <__cxa_atexit@plt+0x7d01c> │ │ │ │ - strbteq r3, [r8], #1752 @ 0x6d8 │ │ │ │ + ldreq r1, [pc, #-1004] @ 89f14 <__cxa_atexit@plt+0x7d014> │ │ │ │ + strbteq r2, [r8], #1752 @ 0x6d8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 8a324 <__cxa_atexit@plt+0x7d424> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 246e28 <__cxa_atexit@plt+0x239f28> │ │ │ │ + b 108e780 <__cxa_atexit@plt+0x1081880> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r3, [r8], #1708 @ 0x6ac │ │ │ │ + strbteq r2, [r8], #1708 @ 0x6ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8a370 <__cxa_atexit@plt+0x7d470> │ │ │ │ ldr r3, [pc, #204] @ 8a414 <__cxa_atexit@plt+0x7d514> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -128279,15 +128279,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 8a3e4 <__cxa_atexit@plt+0x7d4e4> │ │ │ │ ldr r3, [pc, #184] @ 8a418 <__cxa_atexit@plt+0x7d518> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 243b7c <__cxa_atexit@plt+0x236c7c> │ │ │ │ + b 108b4d4 <__cxa_atexit@plt+0x107e5d4> │ │ │ │ ldr r3, [pc, #152] @ 8a410 <__cxa_atexit@plt+0x7d510> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 8a3e4 <__cxa_atexit@plt+0x7d4e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -128319,31 +128319,31 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 8a1c4 <__cxa_atexit@plt+0x7d2c4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - ldreq r2, [pc, #-732] @ 8a14c <__cxa_atexit@plt+0x7d24c> │ │ │ │ - strbteq r3, [r8], #1456 @ 0x5b0 │ │ │ │ + ldreq r1, [pc, #-740] @ 8a144 <__cxa_atexit@plt+0x7d244> │ │ │ │ + strbteq r2, [r8], #1456 @ 0x5b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8a448 <__cxa_atexit@plt+0x7d548> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 243b7c <__cxa_atexit@plt+0x236c7c> │ │ │ │ + b 108b4d4 <__cxa_atexit@plt+0x107e5d4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r3, [r8], #1416 @ 0x588 │ │ │ │ + strbteq r2, [r8], #1416 @ 0x588 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 8a4c8 <__cxa_atexit@plt+0x7d5c8> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -128369,18 +128369,18 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 8a1c4 <__cxa_atexit@plt+0x7d2c4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - ldreq r2, [pc, #-524] @ 8a2d8 <__cxa_atexit@plt+0x7d3d8> │ │ │ │ - strbteq r3, [r8], #1268 @ 0x4f4 │ │ │ │ + ldreq r1, [pc, #-532] @ 8a2d0 <__cxa_atexit@plt+0x7d3d0> │ │ │ │ + strbteq r2, [r8], #1268 @ 0x4f4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 8a55c <__cxa_atexit@plt+0x7d65c> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -128406,18 +128406,18 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 8a1c4 <__cxa_atexit@plt+0x7d2c4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ - ldreq r2, [pc, #-376] @ 8a400 <__cxa_atexit@plt+0x7d500> │ │ │ │ - strbteq r3, [r8], #624 @ 0x270 │ │ │ │ + ldreq r1, [pc, #-384] @ 8a3f8 <__cxa_atexit@plt+0x7d4f8> │ │ │ │ + strbteq r2, [r8], #624 @ 0x270 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8a5c0 <__cxa_atexit@plt+0x7d6c0> │ │ │ │ ldr r2, [pc, #52] @ 8a5c8 <__cxa_atexit@plt+0x7d6c8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -128427,27 +128427,27 @@ │ │ │ │ ldr r0, [pc, #40] @ 8a5d0 <__cxa_atexit@plt+0x7d6d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 5c2cfc <__cxa_atexit@plt+0x5b5dfc> │ │ │ │ + b 140a2dc <__cxa_atexit@plt+0x13fd3dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r2, [r8], #3656 @ 0xe48 │ │ │ │ - ldreq r2, [pc, #-244] @ 8a4e4 <__cxa_atexit@plt+0x7d5e4> │ │ │ │ - strbteq r3, [r8], #528 @ 0x210 │ │ │ │ + strbteq r1, [r8], #3656 @ 0xe48 │ │ │ │ + ldreq r1, [pc, #-252] @ 8a4dc <__cxa_atexit@plt+0x7d5dc> │ │ │ │ + strbteq r2, [r8], #528 @ 0x210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 60a6ac <__cxa_atexit@plt+0x5fd7ac> │ │ │ │ - strbteq r3, [r8], #944 @ 0x3b0 │ │ │ │ + b 1451c8c <__cxa_atexit@plt+0x1444d8c> │ │ │ │ + strbteq r2, [r8], #944 @ 0x3b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8a660 <__cxa_atexit@plt+0x7d760> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -128467,27 +128467,27 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r2, #8] │ │ │ │ ldr r5, [pc, #56] @ 8a688 <__cxa_atexit@plt+0x7d788> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #4 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbteq r2, [r8], #3496 @ 0xda8 │ │ │ │ - ldreq r2, [pc, #-104] @ 8a624 <__cxa_atexit@plt+0x7d724> │ │ │ │ - ldreq r2, [pc, #-348] @ 8a534 <__cxa_atexit@plt+0x7d634> │ │ │ │ - strbteq r3, [r8], #612 @ 0x264 │ │ │ │ + strbteq r1, [r8], #3496 @ 0xda8 │ │ │ │ + ldreq r1, [pc, #-112] @ 8a61c <__cxa_atexit@plt+0x7d71c> │ │ │ │ + ldreq r1, [pc, #-356] @ 8a52c <__cxa_atexit@plt+0x7d62c> │ │ │ │ + strbteq r2, [r8], #612 @ 0x264 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8a6d0 <__cxa_atexit@plt+0x7d7d0> │ │ │ │ ldr r2, [pc, #44] @ 8a6d8 <__cxa_atexit@plt+0x7d7d8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -128495,59 +128495,59 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ 8a6dc <__cxa_atexit@plt+0x7d7dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3d853c <__cxa_atexit@plt+0x3cb63c> │ │ │ │ + b 121fe94 <__cxa_atexit@plt+0x1212f94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r1, [pc, #-4064] @ 89704 <__cxa_atexit@plt+0x7c804> │ │ │ │ - strbteq r3, [r8], #516 @ 0x204 │ │ │ │ + ldreq r0, [pc, #-4072] @ 896fc <__cxa_atexit@plt+0x7c7fc> │ │ │ │ + strbteq r2, [r8], #516 @ 0x204 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8a704 <__cxa_atexit@plt+0x7d804> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3d9358 <__cxa_atexit@plt+0x3cc458> │ │ │ │ + b 1220cb0 <__cxa_atexit@plt+0x1213db0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 8a724 <__cxa_atexit@plt+0x7d824> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #83] @ 0x53 │ │ │ │ str r3, [r5] │ │ │ │ - b 3c0cec <__cxa_atexit@plt+0x3b3dec> │ │ │ │ + b 1208644 <__cxa_atexit@plt+0x11fb744> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 8a750 <__cxa_atexit@plt+0x7d850> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 8a754 <__cxa_atexit@plt+0x7d854> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r2, [pc, #-504] @ 8a564 <__cxa_atexit@plt+0x7d664> │ │ │ │ + ldreq r1, [pc, #-512] @ 8a55c <__cxa_atexit@plt+0x7d65c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8a778 <__cxa_atexit@plt+0x7d878> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 400224 <__cxa_atexit@plt+0x3f3324> │ │ │ │ - ldreq r2, [pc, #-448] @ 8a5c0 <__cxa_atexit@plt+0x7d6c0> │ │ │ │ - strbteq r3, [r8], #388 @ 0x184 │ │ │ │ + b 3fe9ac <__cxa_atexit@plt+0x3f1aac> │ │ │ │ + ldreq r1, [pc, #-456] @ 8a5b8 <__cxa_atexit@plt+0x7d6b8> │ │ │ │ + strbteq r2, [r8], #388 @ 0x184 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8a7e4 <__cxa_atexit@plt+0x7d8e4> │ │ │ │ @@ -128564,40 +128564,40 @@ │ │ │ │ ldr sl, [pc, #60] @ 8a808 <__cxa_atexit@plt+0x7d908> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r9, #5 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r6, r3 │ │ │ │ b 8a7f4 <__cxa_atexit@plt+0x7d8f4> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - strbteq r2, [r8], #3128 @ 0xc38 │ │ │ │ - strbteq r2, [r8], #3128 @ 0xc38 │ │ │ │ - strbteq r3, [r8], #140 @ 0x8c │ │ │ │ + strbteq r1, [r8], #3128 @ 0xc38 │ │ │ │ + strbteq r1, [r8], #3128 @ 0xc38 │ │ │ │ + strbteq r2, [r8], #140 @ 0x8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 241f2c <__cxa_atexit@plt+0x23502c> │ │ │ │ - strbteq r3, [r8], #100 @ 0x64 │ │ │ │ + b 1089884 <__cxa_atexit@plt+0x107c984> │ │ │ │ + strbteq r2, [r8], #100 @ 0x64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3c33c4 <__cxa_atexit@plt+0x3b64c4> │ │ │ │ - strbteq r3, [r8], #64 @ 0x40 │ │ │ │ + b 120ad1c <__cxa_atexit@plt+0x11fde1c> │ │ │ │ + strbteq r2, [r8], #64 @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8a88c <__cxa_atexit@plt+0x7d98c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -128613,16 +128613,16 @@ │ │ │ │ b 8a8dc <__cxa_atexit@plt+0x7d9dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [pc, #-3632] @ 89a7c <__cxa_atexit@plt+0x7cb7c> │ │ │ │ - strbteq r2, [r8], #4056 @ 0xfd8 │ │ │ │ + ldreq r0, [pc, #-3640] @ 89a74 <__cxa_atexit@plt+0x7cb74> │ │ │ │ + strbteq r1, [r8], #4056 @ 0xfd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8a8d4 <__cxa_atexit@plt+0x7d9d4> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -128663,33 +128663,33 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, ip │ │ │ │ - b 5d1398 <__cxa_atexit@plt+0x5c4498> │ │ │ │ + b 1418978 <__cxa_atexit@plt+0x140ba78> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 8a9a8 <__cxa_atexit@plt+0x7daa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq r1, [pc, #-3384] @ 89c78 <__cxa_atexit@plt+0x7cd78> │ │ │ │ + ldreq r0, [pc, #-3392] @ 89c70 <__cxa_atexit@plt+0x7cd70> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq r1, [pc, #-3432] @ 89c50 <__cxa_atexit@plt+0x7cd50> │ │ │ │ - strbteq r2, [r8], #3792 @ 0xed0 │ │ │ │ + ldreq r0, [pc, #-3440] @ 89c48 <__cxa_atexit@plt+0x7cd48> │ │ │ │ + strbteq r1, [r8], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8aa18 <__cxa_atexit@plt+0x7db18> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -128705,28 +128705,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r6, [r5, #16] │ │ │ │ str r1, [r6, #8] │ │ │ │ stm r5, {r6, lr} │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b 5d1398 <__cxa_atexit@plt+0x5c4498> │ │ │ │ + b 1418978 <__cxa_atexit@plt+0x140ba78> │ │ │ │ ldr r7, [pc, #28] @ 8aa3c <__cxa_atexit@plt+0x7db3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r1, [pc, #-3228] @ 89da8 <__cxa_atexit@plt+0x7cea8> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r0, [pc, #-3236] @ 89da0 <__cxa_atexit@plt+0x7cea0> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r1, [pc, #-3256] @ 89d94 <__cxa_atexit@plt+0x7ce94> │ │ │ │ - strbteq r2, [r8], #3644 @ 0xe3c │ │ │ │ + ldreq r0, [pc, #-3264] @ 89d8c <__cxa_atexit@plt+0x7ce8c> │ │ │ │ + strbteq r1, [r8], #3644 @ 0xe3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8aab0 <__cxa_atexit@plt+0x7dbb0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -128751,18 +128751,18 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 8a8dc <__cxa_atexit@plt+0x7d9dc> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - ldreq r1, [pc, #-3084] @ 89ed0 <__cxa_atexit@plt+0x7cfd0> │ │ │ │ - strbteq r2, [r8], #3536 @ 0xdd0 │ │ │ │ + ldreq r0, [pc, #-3092] @ 89ec8 <__cxa_atexit@plt+0x7cfc8> │ │ │ │ + strbteq r1, [r8], #3536 @ 0xdd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8abb4 <__cxa_atexit@plt+0x7dcb4> │ │ │ │ ldr lr, [pc, #236] @ 8abe8 <__cxa_atexit@plt+0x7dce8> │ │ │ │ @@ -128816,27 +128816,27 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - ldreq r1, [pc, #-2960] @ 8a064 <__cxa_atexit@plt+0x7d164> │ │ │ │ + ldreq r0, [pc, #-2968] @ 8a05c <__cxa_atexit@plt+0x7d15c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - strbteq r2, [r8], #3240 @ 0xca8 │ │ │ │ + strbteq r1, [r8], #3240 @ 0xca8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8ac98 <__cxa_atexit@plt+0x7dd98> │ │ │ │ @@ -128868,32 +128868,32 @@ │ │ │ │ bhi 8aca4 <__cxa_atexit@plt+0x7dda4> │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 8a8dc <__cxa_atexit@plt+0x7d9dc> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8ace0 <__cxa_atexit@plt+0x7dde0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 400224 <__cxa_atexit@plt+0x3f3324> │ │ │ │ - ldreq r1, [pc, #-3160] @ 8a090 <__cxa_atexit@plt+0x7d190> │ │ │ │ - strbteq r2, [r8], #3032 @ 0xbd8 │ │ │ │ + b 3fe9ac <__cxa_atexit@plt+0x3f1aac> │ │ │ │ + ldreq r0, [pc, #-3168] @ 8a088 <__cxa_atexit@plt+0x7d188> │ │ │ │ + strbteq r1, [r8], #3032 @ 0xbd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8ad4c <__cxa_atexit@plt+0x7de4c> │ │ │ │ @@ -128910,26 +128910,26 @@ │ │ │ │ ldr sl, [pc, #60] @ 8ad70 <__cxa_atexit@plt+0x7de70> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r9, #5 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r6, r3 │ │ │ │ b 8ad5c <__cxa_atexit@plt+0x7de5c> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - strbteq r2, [r8], #1744 @ 0x6d0 │ │ │ │ - strbteq r2, [r8], #1764 @ 0x6e4 │ │ │ │ - strbteq r2, [r8], #2768 @ 0xad0 │ │ │ │ + strbteq r1, [r8], #1744 @ 0x6d0 │ │ │ │ + strbteq r1, [r8], #1764 @ 0x6e4 │ │ │ │ + strbteq r1, [r8], #2768 @ 0xad0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8adbc <__cxa_atexit@plt+0x7debc> │ │ │ │ ldr r2, [pc, #48] @ 8adc4 <__cxa_atexit@plt+0x7dec4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -128938,21 +128938,21 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 8adcc <__cxa_atexit@plt+0x7decc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4df3a0 <__cxa_atexit@plt+0x4d24a0> │ │ │ │ + b 1325eb0 <__cxa_atexit@plt+0x1318fb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r2, [r8], #1832 @ 0x728 │ │ │ │ - ldreq r1, [pc, #-2292] @ 8a4e0 <__cxa_atexit@plt+0x7d5e0> │ │ │ │ - strbteq r2, [r8], #1756 @ 0x6dc │ │ │ │ + strbteq r1, [r8], #1832 @ 0x728 │ │ │ │ + ldreq r0, [pc, #-2300] @ 8a4d8 <__cxa_atexit@plt+0x7d5d8> │ │ │ │ + strbteq r1, [r8], #1756 @ 0x6dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8adfc <__cxa_atexit@plt+0x7defc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -128961,33 +128961,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 8ae14 <__cxa_atexit@plt+0x7df14> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 8ae18 <__cxa_atexit@plt+0x7df18> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strbteq r2, [r8], #1712 @ 0x6b0 │ │ │ │ - strbteq r2, [r8], #1700 @ 0x6a4 │ │ │ │ - strbteq r2, [r8], #2588 @ 0xa1c │ │ │ │ + strbteq r1, [r8], #1712 @ 0x6b0 │ │ │ │ + strbteq r1, [r8], #1700 @ 0x6a4 │ │ │ │ + strbteq r1, [r8], #2588 @ 0xa1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8ae50 <__cxa_atexit@plt+0x7df50> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 8ae58 <__cxa_atexit@plt+0x7df58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [pc, #-2140] @ 8a604 <__cxa_atexit@plt+0x7d704> │ │ │ │ - strbteq r2, [r8], #2552 @ 0x9f8 │ │ │ │ + ldreq r0, [pc, #-2148] @ 8a5fc <__cxa_atexit@plt+0x7d6fc> │ │ │ │ + strbteq r1, [r8], #2552 @ 0x9f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #28 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 8aedc <__cxa_atexit@plt+0x7dfdc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -129010,42 +129010,42 @@ │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r8, [r8, #20] │ │ │ │ str r0, [r8, #12]! │ │ │ │ ldr r7, [pc, #48] @ 8af08 <__cxa_atexit@plt+0x7e008> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r1, [pc, #-2044] @ 8a70c <__cxa_atexit@plt+0x7d80c> │ │ │ │ + ldreq r0, [pc, #-2052] @ 8a704 <__cxa_atexit@plt+0x7d804> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - ldreq r1, [pc, #-2664] @ 8a4a8 <__cxa_atexit@plt+0x7d5a8> │ │ │ │ - strbteq r2, [r8], #2332 @ 0x91c │ │ │ │ + ldreq r0, [pc, #-2672] @ 8a4a0 <__cxa_atexit@plt+0x7d5a0> │ │ │ │ + strbteq r1, [r8], #2332 @ 0x91c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8af48 <__cxa_atexit@plt+0x7e048> │ │ │ │ ldr r6, [pc, #152] @ 8afc8 <__cxa_atexit@plt+0x7e0c8> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r6, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r6, r9 │ │ │ │ - b 3eda2c <__cxa_atexit@plt+0x3e0b2c> │ │ │ │ + b 1235384 <__cxa_atexit@plt+0x1228484> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8afa0 <__cxa_atexit@plt+0x7e0a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -129059,45 +129059,45 @@ │ │ │ │ str r5, [r3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r5, [pc, #68] @ 8afd8 <__cxa_atexit@plt+0x7e0d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ mov r6, r9 │ │ │ │ b 8afb0 <__cxa_atexit@plt+0x7e0b0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, #8] @ 8afc4 <__cxa_atexit@plt+0x7e0c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r2, [r8], #1372 @ 0x55c │ │ │ │ + strbteq r1, [r8], #1372 @ 0x55c │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffdbfc │ │ │ │ @ instruction: 0xffffdb38 │ │ │ │ - strbteq r2, [r8], #1388 @ 0x56c │ │ │ │ - ldreq r1, [pc, #-1944] @ 8a848 <__cxa_atexit@plt+0x7d948> │ │ │ │ - strbteq r2, [r8], #2108 @ 0x83c │ │ │ │ + strbteq r1, [r8], #1388 @ 0x56c │ │ │ │ + ldreq r0, [pc, #-1952] @ 8a840 <__cxa_atexit@plt+0x7d940> │ │ │ │ + strbteq r1, [r8], #2108 @ 0x83c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8b018 <__cxa_atexit@plt+0x7e118> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r2, [pc, #140] @ 8b094 <__cxa_atexit@plt+0x7e194> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ stmda r5, {r3, r9} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b a50254 <__cxa_atexit@plt+0xa43354> │ │ │ │ + b 189752c <__cxa_atexit@plt+0x188a62c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8b07c <__cxa_atexit@plt+0x7e17c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -129112,29 +129112,29 @@ │ │ │ │ str r5, [r3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r5, [pc, #60] @ 8b0a4 <__cxa_atexit@plt+0x7e1a4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, #8] @ 8b090 <__cxa_atexit@plt+0x7e190> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r2, [r8], #1168 @ 0x490 │ │ │ │ + strbteq r1, [r8], #1168 @ 0x490 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xffffdb28 │ │ │ │ @ instruction: 0xffffda64 │ │ │ │ - strbteq r2, [r8], #1176 @ 0x498 │ │ │ │ - ldreq r1, [pc, #-1732] @ 8a9e8 <__cxa_atexit@plt+0x7dae8> │ │ │ │ - strbteq r2, [r8], #1904 @ 0x770 │ │ │ │ + strbteq r1, [r8], #1176 @ 0x498 │ │ │ │ + ldreq r0, [pc, #-1740] @ 8a9e0 <__cxa_atexit@plt+0x7dae0> │ │ │ │ + strbteq r1, [r8], #1904 @ 0x770 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8b0d4 <__cxa_atexit@plt+0x7e1d4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -129156,15 +129156,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r6, [r5] │ │ │ │ stmib r5, {r3, r9} │ │ │ │ mov r6, r2 │ │ │ │ - b a50254 <__cxa_atexit@plt+0xa43354> │ │ │ │ + b 189752c <__cxa_atexit@plt+0x188a62c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -129184,44 +129184,44 @@ │ │ │ │ str r1, [r2, #4]! │ │ │ │ str r8, [r2, #8] │ │ │ │ ldr r5, [pc, #68] @ 8b1c8 <__cxa_atexit@plt+0x7e2c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, #12] @ 8b1b4 <__cxa_atexit@plt+0x7e2b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbteq r2, [r8], #880 @ 0x370 │ │ │ │ + strbteq r1, [r8], #880 @ 0x370 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ @ instruction: 0xffffda0c │ │ │ │ @ instruction: 0xffffd948 │ │ │ │ - strbteq r2, [r8], #892 @ 0x37c │ │ │ │ - ldreq r1, [pc, #-1448] @ 8ac28 <__cxa_atexit@plt+0x7dd28> │ │ │ │ - strbteq r2, [r8], #1612 @ 0x64c │ │ │ │ + strbteq r1, [r8], #892 @ 0x37c │ │ │ │ + ldreq r0, [pc, #-1456] @ 8ac20 <__cxa_atexit@plt+0x7dd20> │ │ │ │ + strbteq r1, [r8], #1612 @ 0x64c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8b208 <__cxa_atexit@plt+0x7e308> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r2, [pc, #140] @ 8b284 <__cxa_atexit@plt+0x7e384> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ stmda r5, {r3, r9} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b a50254 <__cxa_atexit@plt+0xa43354> │ │ │ │ + b 189752c <__cxa_atexit@plt+0x188a62c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8b26c <__cxa_atexit@plt+0x7e36c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -129236,29 +129236,29 @@ │ │ │ │ str r5, [r3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r5, [pc, #60] @ 8b294 <__cxa_atexit@plt+0x7e394> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, #8] @ 8b280 <__cxa_atexit@plt+0x7e380> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r2, [r8], #672 @ 0x2a0 │ │ │ │ + strbteq r1, [r8], #672 @ 0x2a0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xffffd938 │ │ │ │ @ instruction: 0xffffd874 │ │ │ │ - strbteq r2, [r8], #680 @ 0x2a8 │ │ │ │ - ldreq r1, [pc, #-1236] @ 8adc8 <__cxa_atexit@plt+0x7dec8> │ │ │ │ - strbteq r2, [r8], #1492 @ 0x5d4 │ │ │ │ + strbteq r1, [r8], #680 @ 0x2a8 │ │ │ │ + ldreq r0, [pc, #-1244] @ 8adc0 <__cxa_atexit@plt+0x7dec0> │ │ │ │ + strbteq r1, [r8], #1492 @ 0x5d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8b314 <__cxa_atexit@plt+0x7e414> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -129280,27 +129280,27 @@ │ │ │ │ str r0, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 8b33c <__cxa_atexit@plt+0x7e43c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #5 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ - ldreq r1, [pc, #-964] @ 8af78 <__cxa_atexit@plt+0x7e078> │ │ │ │ - strbteq r2, [r8], #492 @ 0x1ec │ │ │ │ - ldreq r1, [pc, #-1540] @ 8ad40 <__cxa_atexit@plt+0x7de40> │ │ │ │ - strbteq r2, [r8], #1496 @ 0x5d8 │ │ │ │ + ldreq r0, [pc, #-972] @ 8af70 <__cxa_atexit@plt+0x7e070> │ │ │ │ + strbteq r1, [r8], #492 @ 0x1ec │ │ │ │ + ldreq r0, [pc, #-1548] @ 8ad38 <__cxa_atexit@plt+0x7de38> │ │ │ │ + strbteq r1, [r8], #1496 @ 0x5d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8b3dc <__cxa_atexit@plt+0x7e4dc> │ │ │ │ @@ -129330,32 +129330,32 @@ │ │ │ │ str r5, [r6, #4]! │ │ │ │ str r6, [r2] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #5 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 8b3fc <__cxa_atexit@plt+0x7e4fc> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldreq r1, [pc, #-804] @ 8b0f0 <__cxa_atexit@plt+0x7e1f0> │ │ │ │ + ldreq r0, [pc, #-812] @ 8b0e8 <__cxa_atexit@plt+0x7e1e8> │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ - strbteq r2, [r8], #72 @ 0x48 │ │ │ │ - strbteq r2, [r8], #92 @ 0x5c │ │ │ │ - strbteq r2, [r8], #1252 @ 0x4e4 │ │ │ │ + strbteq r1, [r8], #72 @ 0x48 │ │ │ │ + strbteq r1, [r8], #92 @ 0x5c │ │ │ │ + strbteq r1, [r8], #1252 @ 0x4e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [pc, #128] @ 8b4b8 <__cxa_atexit@plt+0x7e5b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -129378,26 +129378,26 @@ │ │ │ │ add sl, pc, sl │ │ │ │ str r5, [r3, #4]! │ │ │ │ str r3, [r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, #5 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffff22c │ │ │ │ - strbteq r1, [r8], #3972 @ 0xf84 │ │ │ │ - strbteq r1, [r8], #3972 @ 0xf84 │ │ │ │ + strbteq r0, [r8], #3972 @ 0xf84 │ │ │ │ + strbteq r0, [r8], #3972 @ 0xf84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #140] @ 8b568 <__cxa_atexit@plt+0x7e668> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ @@ -129416,43 +129416,43 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r5, [pc, #76] @ 8b570 <__cxa_atexit@plt+0x7e670> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r7, [pc, #60] @ 8b578 <__cxa_atexit@plt+0x7e678> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, sl │ │ │ │ mov r9, sl │ │ │ │ - b 400224 <__cxa_atexit@plt+0x3f3324> │ │ │ │ + b 3fe9ac <__cxa_atexit@plt+0x3f1aac> │ │ │ │ ldr r7, [pc, #28] @ 8b574 <__cxa_atexit@plt+0x7e674> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffd75c │ │ │ │ - ldreq r1, [pc, #-1028] @ 8b174 <__cxa_atexit@plt+0x7e274> │ │ │ │ - strbteq r2, [r8], #8 │ │ │ │ - ldreq r1, [pc, #-1004] @ 8b194 <__cxa_atexit@plt+0x7e294> │ │ │ │ + ldreq r0, [pc, #-1036] @ 8b16c <__cxa_atexit@plt+0x7e26c> │ │ │ │ + strbteq r1, [r8], #8 │ │ │ │ + ldreq r0, [pc, #-1012] @ 8b18c <__cxa_atexit@plt+0x7e28c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8b59c <__cxa_atexit@plt+0x7e69c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 400224 <__cxa_atexit@plt+0x3f3324> │ │ │ │ - ldreq r1, [pc, #-924] @ 8b208 <__cxa_atexit@plt+0x7e308> │ │ │ │ - strbteq r2, [r8], #888 @ 0x378 │ │ │ │ + b 3fe9ac <__cxa_atexit@plt+0x3f1aac> │ │ │ │ + ldreq r0, [pc, #-932] @ 8b200 <__cxa_atexit@plt+0x7e300> │ │ │ │ + strbteq r1, [r8], #888 @ 0x378 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8b63c <__cxa_atexit@plt+0x7e73c> │ │ │ │ @@ -129482,32 +129482,32 @@ │ │ │ │ str r5, [r6, #4]! │ │ │ │ str r6, [r2] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #5 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 8b65c <__cxa_atexit@plt+0x7e75c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldreq r1, [pc, #-196] @ 8b5b0 <__cxa_atexit@plt+0x7e6b0> │ │ │ │ + ldreq r0, [pc, #-204] @ 8b5a8 <__cxa_atexit@plt+0x7e6a8> │ │ │ │ @ instruction: 0xfffff090 │ │ │ │ - strbteq r1, [r8], #3560 @ 0xde8 │ │ │ │ - strbteq r1, [r8], #3560 @ 0xde8 │ │ │ │ - strbteq r2, [r8], #576 @ 0x240 │ │ │ │ + strbteq r0, [r8], #3560 @ 0xde8 │ │ │ │ + strbteq r0, [r8], #3560 @ 0xde8 │ │ │ │ + strbteq r1, [r8], #576 @ 0x240 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [pc, #128] @ 8b718 <__cxa_atexit@plt+0x7e818> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -129530,26 +129530,26 @@ │ │ │ │ add sl, pc, sl │ │ │ │ str r5, [r3, #4]! │ │ │ │ str r3, [r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, #5 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffff418 │ │ │ │ - strbteq r1, [r8], #3364 @ 0xd24 │ │ │ │ - strbteq r1, [r8], #3384 @ 0xd38 │ │ │ │ + strbteq r0, [r8], #3364 @ 0xd24 │ │ │ │ + strbteq r0, [r8], #3384 @ 0xd38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #140] @ 8b7c8 <__cxa_atexit@plt+0x7e8c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ @@ -129568,43 +129568,43 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r5, [pc, #76] @ 8b7d0 <__cxa_atexit@plt+0x7e8d0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r7, [pc, #60] @ 8b7d8 <__cxa_atexit@plt+0x7e8d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, sl │ │ │ │ mov r9, sl │ │ │ │ - b 400224 <__cxa_atexit@plt+0x3f3324> │ │ │ │ + b 3fe9ac <__cxa_atexit@plt+0x3f1aac> │ │ │ │ ldr r7, [pc, #28] @ 8b7d4 <__cxa_atexit@plt+0x7e8d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffd4fc │ │ │ │ - ldreq r1, [pc, #-420] @ 8b634 <__cxa_atexit@plt+0x7e734> │ │ │ │ - strbteq r1, [r8], #3496 @ 0xda8 │ │ │ │ - ldreq r1, [pc, #-396] @ 8b654 <__cxa_atexit@plt+0x7e754> │ │ │ │ + ldreq r0, [pc, #-428] @ 8b62c <__cxa_atexit@plt+0x7e72c> │ │ │ │ + strbteq r0, [r8], #3496 @ 0xda8 │ │ │ │ + ldreq r0, [pc, #-404] @ 8b64c <__cxa_atexit@plt+0x7e74c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8b7fc <__cxa_atexit@plt+0x7e8fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 400224 <__cxa_atexit@plt+0x3f3324> │ │ │ │ - ldreq r1, [pc, #-316] @ 8b6c8 <__cxa_atexit@plt+0x7e7c8> │ │ │ │ - strbteq r2, [r8], #436 @ 0x1b4 │ │ │ │ + b 3fe9ac <__cxa_atexit@plt+0x3f1aac> │ │ │ │ + ldreq r0, [pc, #-324] @ 8b6c0 <__cxa_atexit@plt+0x7e7c0> │ │ │ │ + strbteq r1, [r8], #436 @ 0x1b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8b8d0 <__cxa_atexit@plt+0x7e9d0> │ │ │ │ @@ -129658,27 +129658,27 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffedb4 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ - ldreq r0, [pc, #-3656] @ 8aab8 <__cxa_atexit@plt+0x7dbb8> │ │ │ │ + ldreq pc, [lr, #-3664] @ 0xfffff1b0 │ │ │ │ @ instruction: 0xffffef18 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq r2, [r8], #136 @ 0x88 │ │ │ │ + strbteq r1, [r8], #136 @ 0x88 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 8b924 <__cxa_atexit@plt+0x7ea24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 6c398 <__cxa_atexit@plt+0x5f498> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r2, [r8], #84 @ 0x54 │ │ │ │ + strbteq r1, [r8], #84 @ 0x54 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8b98c <__cxa_atexit@plt+0x7ea8c> │ │ │ │ ldr r3, [pc, #180] @ 8b9fc <__cxa_atexit@plt+0x7eafc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -129720,26 +129720,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #36] @ 8ba04 <__cxa_atexit@plt+0x7eb04> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 8ba08 <__cxa_atexit@plt+0x7eb08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbteq r1, [r8], #1160 @ 0x488 │ │ │ │ + strbteq r0, [r8], #1160 @ 0x488 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbteq r1, [r8], #1092 @ 0x444 │ │ │ │ - ldreq r0, [pc, #-3376] @ 8ace0 <__cxa_atexit@plt+0x7dde0> │ │ │ │ + strbteq r0, [r8], #1092 @ 0x444 │ │ │ │ + ldreq pc, [lr, #-3384] @ 0xfffff2c8 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ - strbteq r1, [r8], #1128 @ 0x468 │ │ │ │ + strbteq r0, [r8], #1128 @ 0x468 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - strbteq r1, [r8], #3908 @ 0xf44 │ │ │ │ + strbteq r0, [r8], #3908 @ 0xf44 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 8ba60 <__cxa_atexit@plt+0x7eb60> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -129763,22 +129763,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #24] @ 8baa8 <__cxa_atexit@plt+0x7eba8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #20] @ 8baac <__cxa_atexit@plt+0x7ebac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - strbteq r1, [r8], #916 @ 0x394 │ │ │ │ - ldreq r0, [pc, #-3204] @ 8ae30 <__cxa_atexit@plt+0x7df30> │ │ │ │ + strbteq r0, [r8], #916 @ 0x394 │ │ │ │ + ldreq pc, [lr, #-3212] @ 0xfffff374 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq r1, [r8], #3716 @ 0xe84 │ │ │ │ + strbteq r0, [r8], #3716 @ 0xe84 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8bae8 <__cxa_atexit@plt+0x7ebe8> │ │ │ │ ldr r7, [pc, #108] @ 8bb44 <__cxa_atexit@plt+0x7ec44> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -129800,25 +129800,25 @@ │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr sl, [pc, #52] @ 8bb54 <__cxa_atexit@plt+0x7ec54> │ │ │ │ add sl, pc, sl │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #5 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r1, [r8], #2660 @ 0xa64 │ │ │ │ - strbteq r1, [r8], #2648 @ 0xa58 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r0, [r8], #2660 @ 0xa64 │ │ │ │ + strbteq r0, [r8], #2648 @ 0xa58 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ - strbteq r1, [r8], #2284 @ 0x8ec │ │ │ │ - strbteq r1, [r8], #2628 @ 0xa44 │ │ │ │ - strbteq r1, [r8], #3536 @ 0xdd0 │ │ │ │ + strbteq r0, [r8], #2284 @ 0x8ec │ │ │ │ + strbteq r0, [r8], #2628 @ 0xa44 │ │ │ │ + strbteq r0, [r8], #3536 @ 0xdd0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8bb88 <__cxa_atexit@plt+0x7ec88> │ │ │ │ ldr r7, [pc, #108] @ 8bbe4 <__cxa_atexit@plt+0x7ece4> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -129840,25 +129840,25 @@ │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr sl, [pc, #52] @ 8bbf4 <__cxa_atexit@plt+0x7ecf4> │ │ │ │ add sl, pc, sl │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #5 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r1, [r8], #2500 @ 0x9c4 │ │ │ │ - strbteq r1, [r8], #2488 @ 0x9b8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r0, [r8], #2500 @ 0x9c4 │ │ │ │ + strbteq r0, [r8], #2488 @ 0x9b8 │ │ │ │ @ instruction: 0xfffff7a8 │ │ │ │ - strbteq r1, [r8], #2124 @ 0x84c │ │ │ │ - strbteq r1, [r8], #2444 @ 0x98c │ │ │ │ - strbteq r1, [r8], #3292 @ 0xcdc │ │ │ │ + strbteq r0, [r8], #2124 @ 0x84c │ │ │ │ + strbteq r0, [r8], #2444 @ 0x98c │ │ │ │ + strbteq r0, [r8], #3292 @ 0xcdc │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8bc28 <__cxa_atexit@plt+0x7ed28> │ │ │ │ ldr r7, [pc, #144] @ 8bca8 <__cxa_atexit@plt+0x7eda8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -129885,29 +129885,29 @@ │ │ │ │ str r5, [r6, #4]! │ │ │ │ str r6, [r2] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #5 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r3, r6 │ │ │ │ b 8bc98 <__cxa_atexit@plt+0x7ed98> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r1, [r8], #2340 @ 0x924 │ │ │ │ - strbteq r1, [r8], #2328 @ 0x918 │ │ │ │ + strbteq r0, [r8], #2340 @ 0x924 │ │ │ │ + strbteq r0, [r8], #2328 @ 0x918 │ │ │ │ @ instruction: 0xffffee90 │ │ │ │ - strbteq r1, [r8], #1948 @ 0x79c │ │ │ │ - strbteq r1, [r8], #1968 @ 0x7b0 │ │ │ │ - strbteq r1, [r8], #3220 @ 0xc94 │ │ │ │ + strbteq r0, [r8], #1948 @ 0x79c │ │ │ │ + strbteq r0, [r8], #1968 @ 0x7b0 │ │ │ │ + strbteq r0, [r8], #3220 @ 0xc94 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8bcec <__cxa_atexit@plt+0x7edec> │ │ │ │ ldr r7, [pc, #144] @ 8bd6c <__cxa_atexit@plt+0x7ee6c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -129934,29 +129934,29 @@ │ │ │ │ str r5, [r6, #4]! │ │ │ │ str r6, [r2] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #5 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r3, r6 │ │ │ │ b 8bd5c <__cxa_atexit@plt+0x7ee5c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r1, [r8], #2144 @ 0x860 │ │ │ │ - strbteq r1, [r8], #2132 @ 0x854 │ │ │ │ + strbteq r0, [r8], #2144 @ 0x860 │ │ │ │ + strbteq r0, [r8], #2132 @ 0x854 │ │ │ │ @ instruction: 0xffffe980 │ │ │ │ - strbteq r1, [r8], #1752 @ 0x6d8 │ │ │ │ - strbteq r1, [r8], #1752 @ 0x6d8 │ │ │ │ - strbteq r1, [r8], #2796 @ 0xaec │ │ │ │ + strbteq r0, [r8], #1752 @ 0x6d8 │ │ │ │ + strbteq r0, [r8], #1752 @ 0x6d8 │ │ │ │ + strbteq r0, [r8], #2796 @ 0xaec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8bdf0 <__cxa_atexit@plt+0x7eef0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -129979,23 +129979,23 @@ │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ - ldreq r0, [pc, #-2300] @ 8b520 <__cxa_atexit@plt+0x7e620> │ │ │ │ - ldreq r0, [pc, #-2252] @ 8b554 <__cxa_atexit@plt+0x7e654> │ │ │ │ - strbteq r1, [r8], #2984 @ 0xba8 │ │ │ │ + ldreq pc, [lr, #-2308] @ 0xfffff6fc │ │ │ │ + ldreq pc, [lr, #-2260] @ 0xfffff72c │ │ │ │ + strbteq r0, [r8], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 8be94 <__cxa_atexit@plt+0x7ef94> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -130016,27 +130016,27 @@ │ │ │ │ ldr sl, [pc, #64] @ 8bebc <__cxa_atexit@plt+0x7efbc> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r5, #-12] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #5 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ - ldreq r0, [pc, #-2112] @ 8b67c <__cxa_atexit@plt+0x7e77c> │ │ │ │ - strbteq r1, [r8], #1412 @ 0x584 │ │ │ │ - strbteq r1, [r8], #1516 @ 0x5ec │ │ │ │ - strbteq r1, [r8], #2340 @ 0x924 │ │ │ │ + ldreq pc, [lr, #-2120] @ 0xfffff7b8 │ │ │ │ + strbteq r0, [r8], #1412 @ 0x584 │ │ │ │ + strbteq r0, [r8], #1516 @ 0x5ec │ │ │ │ + strbteq r0, [r8], #2340 @ 0x924 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8bf0c <__cxa_atexit@plt+0x7f00c> │ │ │ │ ldr r2, [pc, #52] @ 8bf14 <__cxa_atexit@plt+0x7f014> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -130046,27 +130046,27 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #28] @ 8bf1c <__cxa_atexit@plt+0x7f01c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 5c2cfc <__cxa_atexit@plt+0x5b5dfc> │ │ │ │ + b 140a2dc <__cxa_atexit@plt+0x13fd3dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r0, [pc, #-1968] @ 8b770 <__cxa_atexit@plt+0x7e870> │ │ │ │ - ldreq r0, [pc, #-2628] @ 8b4e0 <__cxa_atexit@plt+0x7e5e0> │ │ │ │ - strbteq r1, [r8], #2244 @ 0x8c4 │ │ │ │ + ldreq pc, [lr, #-1976] @ 0xfffff848 │ │ │ │ + ldreq pc, [lr, #-2636] @ 0xfffff5b4 │ │ │ │ + strbteq r0, [r8], #2244 @ 0x8c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 60a6ac <__cxa_atexit@plt+0x5fd7ac> │ │ │ │ - strbteq r1, [r8], #2232 @ 0x8b8 │ │ │ │ + b 1451c8c <__cxa_atexit@plt+0x1444d8c> │ │ │ │ + strbteq r0, [r8], #2232 @ 0x8b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8bfac <__cxa_atexit@plt+0x7f0ac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -130086,34 +130086,34 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r2, #8] │ │ │ │ ldr r5, [pc, #56] @ 8bfd4 <__cxa_atexit@plt+0x7f0d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #4 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbteq r1, [r8], #1228 @ 0x4cc │ │ │ │ - ldreq r0, [pc, #-1820] @ 8b8bc <__cxa_atexit@plt+0x7e9bc> │ │ │ │ - ldreq r0, [pc, #-2064] @ 8b7cc <__cxa_atexit@plt+0x7e8cc> │ │ │ │ - strbteq r1, [r8], #2044 @ 0x7fc │ │ │ │ + strbteq r0, [r8], #1228 @ 0x4cc │ │ │ │ + ldreq pc, [lr, #-1828] @ 0xfffff8dc │ │ │ │ + ldreq pc, [lr, #-2072] @ 0xfffff7e8 │ │ │ │ + strbteq r0, [r8], #2044 @ 0x7fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 5d0964 <__cxa_atexit@plt+0x5c3a64> │ │ │ │ - strbteq r1, [r8], #2584 @ 0xa18 │ │ │ │ + b 1417f44 <__cxa_atexit@plt+0x140b044> │ │ │ │ + strbteq r0, [r8], #2584 @ 0xa18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c114 <__cxa_atexit@plt+0x7f214> │ │ │ │ ldr lr, [pc, #296] @ 8c140 <__cxa_atexit@plt+0x7f240> │ │ │ │ @@ -130167,15 +130167,15 @@ │ │ │ │ str r8, [sl, #28] │ │ │ │ str r0, [sl, #32] │ │ │ │ str r3, [sl, #36] @ 0x24 │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str sl, [sl, #16] │ │ │ │ str lr, [sl, #20]! │ │ │ │ - b 22fd6c <__cxa_atexit@plt+0x222e6c> │ │ │ │ + b 10776c4 <__cxa_atexit@plt+0x106a7c4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -130187,26 +130187,26 @@ │ │ │ │ ldr r7, [pc, #44] @ 8c154 <__cxa_atexit@plt+0x7f254> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - ldreq r0, [pc, #-1644] @ 8bae0 <__cxa_atexit@plt+0x7ebe0> │ │ │ │ + ldreq pc, [lr, #-1652] @ 0xfffff98c │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - ldreq r0, [pc, #-1616] @ 8bb04 <__cxa_atexit@plt+0x7ec04> │ │ │ │ - ldreq r0, [pc, #-1684] @ 8bac4 <__cxa_atexit@plt+0x7ebc4> │ │ │ │ + ldreq pc, [lr, #-1624] @ 0xfffff9a8 │ │ │ │ + ldreq pc, [lr, #-1692] @ 0xfffff964 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ @ instruction: 0xffffdf88 │ │ │ │ @ instruction: 0xffffe0ec │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - strbteq r1, [r8], #2212 @ 0x8a4 │ │ │ │ + strbteq r0, [r8], #2212 @ 0x8a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r6, [pc, #192] @ 8c240 <__cxa_atexit@plt+0x7f340> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #91] @ 0x5b │ │ │ │ str r6, [r5] │ │ │ │ @@ -130241,34 +130241,34 @@ │ │ │ │ str r8, [sl, #28] │ │ │ │ str r0, [sl, #32] │ │ │ │ str r3, [sl, #36] @ 0x24 │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str sl, [sl, #16] │ │ │ │ str lr, [sl, #20]! │ │ │ │ - b 22fd6c <__cxa_atexit@plt+0x222e6c> │ │ │ │ + b 10776c4 <__cxa_atexit@plt+0x106a7c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 8c24c <__cxa_atexit@plt+0x7f34c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldreq r0, [pc, #-1320] @ 8bd24 <__cxa_atexit@plt+0x7ee24> │ │ │ │ - ldreq r0, [pc, #-1388] @ 8bce4 <__cxa_atexit@plt+0x7ede4> │ │ │ │ + ldreq pc, [lr, #-1328] @ 0xfffffad0 │ │ │ │ + ldreq pc, [lr, #-1396] @ 0xfffffa8c │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ @ instruction: 0xffffde60 │ │ │ │ @ instruction: 0xffffdfc4 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - strbteq r1, [r8], #1964 @ 0x7ac │ │ │ │ + strbteq r0, [r8], #1964 @ 0x7ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r6, [pc, #160] @ 8c318 <__cxa_atexit@plt+0x7f418> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r3, [pc, #156] @ 8c31c <__cxa_atexit@plt+0x7f41c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -130298,30 +130298,30 @@ │ │ │ │ str r8, [sl, #28] │ │ │ │ str r0, [sl, #32] │ │ │ │ str r3, [sl, #36] @ 0x24 │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str sl, [sl, #16] │ │ │ │ str lr, [sl, #20]! │ │ │ │ - b 22fd6c <__cxa_atexit@plt+0x222e6c> │ │ │ │ + b 10776c4 <__cxa_atexit@plt+0x106a7c4> │ │ │ │ ldr r7, [pc, #44] @ 8c330 <__cxa_atexit@plt+0x7f430> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r0, [pc, #-1096] @ 8bed8 <__cxa_atexit@plt+0x7efd8> │ │ │ │ - ldreq r0, [pc, #-1164] @ 8be98 <__cxa_atexit@plt+0x7ef98> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq pc, [lr, #-1104] @ 0xfffffbb0 │ │ │ │ + ldreq pc, [lr, #-1172] @ 0xfffffb6c │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xffffdd7c │ │ │ │ @ instruction: 0xffffdee0 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq r1, [r8], #1752 @ 0x6d8 │ │ │ │ + strbteq r0, [r8], #1752 @ 0x6d8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -130344,27 +130344,27 @@ │ │ │ │ str r0, [sl, #32] │ │ │ │ str r3, [sl, #36] @ 0x24 │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str sl, [sl, #16] │ │ │ │ str lr, [sl, #20]! │ │ │ │ mov r9, r7 │ │ │ │ - b 22fd6c <__cxa_atexit@plt+0x222e6c> │ │ │ │ + b 10776c4 <__cxa_atexit@plt+0x106a7c4> │ │ │ │ ldr r3, [pc, #32] @ 8c3dc <__cxa_atexit@plt+0x7f4dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffdcc8 │ │ │ │ @ instruction: 0xffffde2c │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - strbteq r1, [r8], #1540 @ 0x604 │ │ │ │ + strbteq r0, [r8], #1540 @ 0x604 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #44] @ 8c424 <__cxa_atexit@plt+0x7f524> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -130374,28 +130374,28 @@ │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ b 8a1c4 <__cxa_atexit@plt+0x7d2c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq r1, [r8], #992 @ 0x3e0 │ │ │ │ + strbteq r0, [r8], #992 @ 0x3e0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 8c454 <__cxa_atexit@plt+0x7f554> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 8c458 <__cxa_atexit@plt+0x7f558> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400224 <__cxa_atexit@plt+0x3f3324> │ │ │ │ + b 3fe9ac <__cxa_atexit@plt+0x3f1aac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r0, [pc, #-1248] @ 8bf80 <__cxa_atexit@plt+0x7f080> │ │ │ │ - strbteq r1, [r8], #940 @ 0x3ac │ │ │ │ + ldreq pc, [lr, #-1256] @ 0xfffffb18 │ │ │ │ + strbteq r0, [r8], #940 @ 0x3ac │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8c4ac <__cxa_atexit@plt+0x7f5ac> │ │ │ │ @@ -130406,18 +130406,18 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ - b 400244 <__cxa_atexit@plt+0x3f3344> │ │ │ │ + b 3fe9cc <__cxa_atexit@plt+0x3f1acc> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c51c <__cxa_atexit@plt+0x7f61c> │ │ │ │ @@ -130438,23 +130438,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r0, [pc, #-436] @ 8c37c <__cxa_atexit@plt+0x7f47c> │ │ │ │ + ldreq pc, [lr, #-444] @ 0xfffffe44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #95] @ 0x5f │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - strbteq r1, [r8], #380 @ 0x17c │ │ │ │ + strbteq r0, [r8], #380 @ 0x17c │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c608 <__cxa_atexit@plt+0x7f708> │ │ │ │ ldr r2, [pc, #164] @ 8c610 <__cxa_atexit@plt+0x7f710> │ │ │ │ @@ -130482,32 +130482,32 @@ │ │ │ │ ldr r1, [pc, #84] @ 8c618 <__cxa_atexit@plt+0x7f718> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 265490 <__cxa_atexit@plt+0x258590> │ │ │ │ + b 10acde8 <__cxa_atexit@plt+0x109fee8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ sub r5, r5, #4 │ │ │ │ mov sl, r2 │ │ │ │ - b 262e90 <__cxa_atexit@plt+0x255f90> │ │ │ │ + b 10aa7e8 <__cxa_atexit@plt+0x109d8e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - strbteq r1, [r8], #172 @ 0xac │ │ │ │ + strbteq r0, [r8], #172 @ 0xac │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #91] @ 0x5b │ │ │ │ ldr r3, [r3, #95] @ 0x5f │ │ │ │ ldr r2, [pc, #96] @ 8c69c <__cxa_atexit@plt+0x7f79c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -130523,45 +130523,45 @@ │ │ │ │ ldr r1, [pc, #56] @ 8c6a0 <__cxa_atexit@plt+0x7f7a0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 265490 <__cxa_atexit@plt+0x258590> │ │ │ │ + b 10acde8 <__cxa_atexit@plt+0x109fee8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ mov sl, r2 │ │ │ │ - b 262e90 <__cxa_atexit@plt+0x255f90> │ │ │ │ + b 10aa7e8 <__cxa_atexit@plt+0x109d8e8> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq r1, [r8], #36 @ 0x24 │ │ │ │ + strbteq r0, [r8], #36 @ 0x24 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 8c6e0 <__cxa_atexit@plt+0x7f7e0> │ │ │ │ ldr r2, [pc, #36] @ 8c6f0 <__cxa_atexit@plt+0x7f7f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 265490 <__cxa_atexit@plt+0x258590> │ │ │ │ + b 10acde8 <__cxa_atexit@plt+0x109fee8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ mov sl, r3 │ │ │ │ - b 262e90 <__cxa_atexit@plt+0x255f90> │ │ │ │ + b 10aa7e8 <__cxa_atexit@plt+0x109d8e8> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r0, [r8], #4036 @ 0xfc4 │ │ │ │ + strbteq pc, [r7], #4036 @ 0xfc4 @ │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #68] @ 8c750 <__cxa_atexit@plt+0x7f850> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -130573,36 +130573,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ sub r3, r3, r2 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b 262e90 <__cxa_atexit@plt+0x255f90> │ │ │ │ + b 10aa7e8 <__cxa_atexit@plt+0x109d8e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq r0, [r8], #3936 @ 0xf60 │ │ │ │ + strbteq pc, [r7], #3936 @ 0xf60 @ │ │ │ │ andeq r0, r0, r5, lsr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldmdb r5, {r2, r8} │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [pc, #20] @ 8c794 <__cxa_atexit@plt+0x7f894> │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r2, r3 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ - b 262e90 <__cxa_atexit@plt+0x255f90> │ │ │ │ + b 10aa7e8 <__cxa_atexit@plt+0x109d8e8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r0, [r8], #3856 @ 0xf10 │ │ │ │ + strbteq pc, [r7], #3856 @ 0xf10 @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 8c7d8 <__cxa_atexit@plt+0x7f8d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -130611,17 +130611,17 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ 8c7e0 <__cxa_atexit@plt+0x7f8e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r0, [r8], #3512 @ 0xdb8 │ │ │ │ - strbteq r0, [r8], #3492 @ 0xda4 │ │ │ │ - strbteq r0, [r8], #3760 @ 0xeb0 │ │ │ │ + strbteq pc, [r7], #3512 @ 0xdb8 @ │ │ │ │ + strbteq pc, [r7], #3492 @ 0xda4 @ │ │ │ │ + strbteq pc, [r7], #3760 @ 0xeb0 @ │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mvn r2, #1 │ │ │ │ add r7, r2, r7, lsl #1 │ │ │ │ cmp r7, #1 │ │ │ │ @@ -130685,24 +130685,24 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 23ec5c <__cxa_atexit@plt+0x231d5c> │ │ │ │ + b 10865b4 <__cxa_atexit@plt+0x10796b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #300] @ 8ca44 <__cxa_atexit@plt+0x7fb44> │ │ │ │ add r0, pc, r0 │ │ │ │ str lr, [r5, #16] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ add r2, lr, #8 │ │ │ │ add r2, r2, r3 │ │ │ │ ldrsb r1, [r2] │ │ │ │ uxtb r3, r1 │ │ │ │ cmn r1, #1 │ │ │ │ bgt 8c99c <__cxa_atexit@plt+0x7fa9c> │ │ │ │ ldrb r1, [r2, #1] │ │ │ │ @@ -130737,15 +130737,15 @@ │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bcs 8c9d8 <__cxa_atexit@plt+0x7fad8> │ │ │ │ ldr r3, [pc, #96] @ 8ca28 <__cxa_atexit@plt+0x7fb28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ lsrs r3, r2, #16 │ │ │ │ lsr r3, r2, #11 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, #2 │ │ │ │ @@ -130753,59 +130753,59 @@ │ │ │ │ mul r7, r3, r7 │ │ │ │ ldr r1, [pc, #68] @ 8ca48 <__cxa_atexit@plt+0x7fb48> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #16] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbteq r0, [r8], #3492 @ 0xda4 │ │ │ │ - strbteq r0, [r8], #3480 @ 0xd98 │ │ │ │ + strbteq pc, [r7], #3492 @ 0xda4 @ │ │ │ │ + strbteq pc, [r7], #3480 @ 0xd98 @ │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - ldreq r0, [pc, #-12] @ 8ca2c <__cxa_atexit@plt+0x7fb2c> │ │ │ │ + ldreq pc, [lr, #-20] @ 0xffffffec │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ - ldreq r0, [pc, #-52] @ 8ca10 <__cxa_atexit@plt+0x7fb10> │ │ │ │ + ldreq pc, [lr, #-60] @ 0xffffffc4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0x000007b0 │ │ │ │ andeq r0, r0, r0, asr #8 │ │ │ │ - strbteq r0, [r8], #3128 @ 0xc38 │ │ │ │ + strbteq pc, [r7], #3128 @ 0xc38 @ │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 8ca84 <__cxa_atexit@plt+0x7fb84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r0, r1, r2} │ │ │ │ - b 23ec5c <__cxa_atexit@plt+0x231d5c> │ │ │ │ + b 10865b4 <__cxa_atexit@plt+0x10796b4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r0, [r8], #2996 @ 0xbb4 │ │ │ │ + strbteq pc, [r7], #2996 @ 0xbb4 @ │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 8cac8 <__cxa_atexit@plt+0x7fbc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -130824,16 +130824,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 8cb38 <__cxa_atexit@plt+0x7fc38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq pc, [lr, #-3544] @ 0xfffff228 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq lr, [lr, #-3552] @ 0xfffff220 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -130849,48 +130849,48 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 8cb9c <__cxa_atexit@plt+0x7fc9c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq pc, [lr, #-3424] @ 0xfffff2a0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq lr, [lr, #-3432] @ 0xfffff298 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r0, [r8], #2788 @ 0xae4 │ │ │ │ + strbteq pc, [r7], #2788 @ 0xae4 @ │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 8cbd8 <__cxa_atexit@plt+0x7fcd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r0, r1, r2} │ │ │ │ - b 23ec5c <__cxa_atexit@plt+0x231d5c> │ │ │ │ + b 10865b4 <__cxa_atexit@plt+0x10796b4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r0, [r8], #2656 @ 0xa60 │ │ │ │ + strbteq pc, [r7], #2656 @ 0xa60 @ │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 8cc1c <__cxa_atexit@plt+0x7fd1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -130909,16 +130909,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 8cc8c <__cxa_atexit@plt+0x7fd8c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq pc, [lr, #-3204] @ 0xfffff37c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq lr, [lr, #-3212] @ 0xfffff374 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -130934,45 +130934,45 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 8ccf0 <__cxa_atexit@plt+0x7fdf0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq pc, [lr, #-3084] @ 0xfffff3f4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq lr, [lr, #-3092] @ 0xfffff3ec │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r0, [r8], #2448 @ 0x990 │ │ │ │ + strbteq pc, [r7], #2448 @ 0x990 @ │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldmdb r5, {r1, r9} │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r0, r7, #8 │ │ │ │ bl bf28 │ │ │ │ ldr r3, [pc, #8] @ 8cd28 <__cxa_atexit@plt+0x7fe28> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 23ec5c <__cxa_atexit@plt+0x231d5c> │ │ │ │ + b 10865b4 <__cxa_atexit@plt+0x10796b4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - strbteq r0, [r8], #2320 @ 0x910 │ │ │ │ + strbteq pc, [r7], #2320 @ 0x910 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 8cd64 <__cxa_atexit@plt+0x7fe64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -130991,16 +130991,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 8cdd4 <__cxa_atexit@plt+0x7fed4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq pc, [lr, #-2876] @ 0xfffff4c4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq lr, [lr, #-2884] @ 0xfffff4bc │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -131016,18 +131016,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 8ce38 <__cxa_atexit@plt+0x7ff38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq pc, [lr, #-2756] @ 0xfffff53c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq lr, [lr, #-2764] @ 0xfffff534 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r0, [r8], #2120 @ 0x848 │ │ │ │ + strbteq pc, [r7], #2120 @ 0x848 @ │ │ │ │ andeq r0, r0, r6, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r6, [r5, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -131108,32 +131108,32 @@ │ │ │ │ ldr r6, [pc, #24] @ 8cfa4 <__cxa_atexit@plt+0x800a4> │ │ │ │ add r6, pc, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 23ec5c <__cxa_atexit@plt+0x231d5c> │ │ │ │ + b 10865b4 <__cxa_atexit@plt+0x10796b4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq r0, [r8], #1684 @ 0x694 │ │ │ │ + strbteq pc, [r7], #1684 @ 0x694 @ │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #32] @ 8cfe8 <__cxa_atexit@plt+0x800e8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -131152,16 +131152,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 8d058 <__cxa_atexit@plt+0x80158> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq pc, [lr, #-2232] @ 0xfffff748 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq lr, [lr, #-2240] @ 0xfffff740 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -131177,18 +131177,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 8d0bc <__cxa_atexit@plt+0x801bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq pc, [lr, #-2112] @ 0xfffff7c0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq lr, [lr, #-2120] @ 0xfffff7b8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r0, [r8], #1476 @ 0x5c4 │ │ │ │ + strbteq pc, [r7], #1476 @ 0x5c4 @ │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r6, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -131228,32 +131228,32 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6, #28] │ │ │ │ str r3, [r6, #4] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldmib sp, {r8, sl} │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 23ec5c <__cxa_atexit@plt+0x231d5c> │ │ │ │ + b 10865b4 <__cxa_atexit@plt+0x10796b4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r0, [r8], #1204 @ 0x4b4 │ │ │ │ + strbteq pc, [r7], #1204 @ 0x4b4 @ │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #32] @ 8d1c8 <__cxa_atexit@plt+0x802c8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -131272,16 +131272,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 8d238 <__cxa_atexit@plt+0x80338> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq pc, [lr, #-1752] @ 0xfffff928 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq lr, [lr, #-1760] @ 0xfffff920 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -131297,18 +131297,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 8d29c <__cxa_atexit@plt+0x8039c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq pc, [lr, #-1632] @ 0xfffff9a0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq lr, [lr, #-1640] @ 0xfffff998 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r0, [r8], #1060 @ 0x424 │ │ │ │ + strbteq pc, [r7], #1060 @ 0x424 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8d304 <__cxa_atexit@plt+0x80404> │ │ │ │ ldr r2, [pc, #72] @ 8d30c <__cxa_atexit@plt+0x8040c> │ │ │ │ @@ -131329,15 +131329,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbteq r0, [r8], #948 @ 0x3b4 │ │ │ │ + strbteq pc, [r7], #948 @ 0x3b4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ 8d340 <__cxa_atexit@plt+0x80440> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -131354,15 +131354,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 8d3a0 <__cxa_atexit@plt+0x804a0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 4001d4 <__cxa_atexit@plt+0x3f32d4> │ │ │ │ + bl 3fe95c <__cxa_atexit@plt+0x3f1a5c> │ │ │ │ ldr r7, [pc, #68] @ 8d3c8 <__cxa_atexit@plt+0x804c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -131372,18 +131372,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq pc, [lr, #-1116] @ 0xfffffba4 │ │ │ │ - ldreq pc, [lr, #-872] @ 0xfffffc98 │ │ │ │ - strbteq r0, [r8], #780 @ 0x30c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq lr, [lr, #-1124] @ 0xfffffb9c │ │ │ │ + ldreq lr, [lr, #-880] @ 0xfffffc90 │ │ │ │ + strbteq pc, [r7], #780 @ 0x30c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 8d430 <__cxa_atexit@plt+0x80530> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -131399,26 +131399,26 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ 8d454 <__cxa_atexit@plt+0x80554> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - ldreq pc, [lr, #-660] @ 0xfffffd6c │ │ │ │ + ldreq lr, [lr, #-668] @ 0xfffffd64 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r0, [r8], #544 @ 0x220 │ │ │ │ + strbteq pc, [r7], #544 @ 0x220 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8d4c4 <__cxa_atexit@plt+0x805c4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -131452,15 +131452,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq pc, [lr, #-1148] @ 0xfffffb84 │ │ │ │ + ldreq lr, [lr, #-1156] @ 0xfffffb7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 8d550 <__cxa_atexit@plt+0x80650> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ @@ -131501,18 +131501,18 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 8d5cc <__cxa_atexit@plt+0x806cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq pc, [lr, #-332] @ 0xfffffeb4 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq lr, [lr, #-340] @ 0xfffffeac │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - strbteq r0, [r8], #152 @ 0x98 │ │ │ │ + strbteq pc, [r7], #152 @ 0x98 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8d624 <__cxa_atexit@plt+0x80724> │ │ │ │ ldr r2, [pc, #60] @ 8d62c <__cxa_atexit@plt+0x8072c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -131524,37 +131524,37 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #32] @ 8d638 <__cxa_atexit@plt+0x80738> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq pc, [r7], #2248 @ 0x8c8 @ │ │ │ │ - ldreq pc, [lr, #-152] @ 0xffffff68 │ │ │ │ - ldreq pc, [lr, #-260] @ 0xfffffefc │ │ │ │ - strbteq r0, [r8], #28 │ │ │ │ + strbteq lr, [r7], #2248 @ 0x8c8 │ │ │ │ + ldreq lr, [lr, #-160] @ 0xffffff60 │ │ │ │ + ldreq lr, [lr, #-268] @ 0xfffffef4 │ │ │ │ + strbteq pc, [r7], #28 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 8d670 <__cxa_atexit@plt+0x80770> │ │ │ │ add r3, pc, r3 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r7, [pc, #24] @ 8d674 <__cxa_atexit@plt+0x80774> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r2, #2 │ │ │ │ moveq r7, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [r7], #3900 @ 0xf3c @ │ │ │ │ - ldreq pc, [lr, #-636] @ 0xfffffd84 │ │ │ │ - strbteq r0, [r8], #296 @ 0x128 │ │ │ │ + strbteq lr, [r7], #3900 @ 0xf3c │ │ │ │ + ldreq lr, [lr, #-644] @ 0xfffffd7c │ │ │ │ + strbteq pc, [r7], #296 @ 0x128 @ │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #88 @ 0x58 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8d6fc <__cxa_atexit@plt+0x807fc> │ │ │ │ ldr lr, [pc, #108] @ 8d704 <__cxa_atexit@plt+0x80804> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -131582,16 +131582,16 @@ │ │ │ │ beq 8d6f4 <__cxa_atexit@plt+0x807f4> │ │ │ │ b 8d718 <__cxa_atexit@plt+0x80818> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq lr, [lr, #-4072] @ 0xfffff018 │ │ │ │ - strbteq r0, [r8], #148 @ 0x94 │ │ │ │ + ldreq sp, [lr, #-4080] @ 0xfffff010 │ │ │ │ + strbteq pc, [r7], #148 @ 0x94 @ │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8d784 <__cxa_atexit@plt+0x80884> │ │ │ │ ldr r3, [pc, #200] @ 8d7f4 <__cxa_atexit@plt+0x808f4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -131639,20 +131639,20 @@ │ │ │ │ b 8f498 <__cxa_atexit@plt+0x82598> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r1, r0, r4, asr #25 │ │ │ │ - ldreq pc, [lr, #-316] @ 0xfffffec4 │ │ │ │ + ldreq lr, [lr, #-324] @ 0xfffffebc │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - strbteq pc, [r7], #4000 @ 0xfa0 @ │ │ │ │ + strbteq lr, [r7], #4000 @ 0xfa0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #72] @ 8d860 <__cxa_atexit@plt+0x80960> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ @@ -131670,69 +131670,69 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 8c558 <__cxa_atexit@plt+0x7f658> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq pc, [r7], #3896 @ 0xf38 @ │ │ │ │ + strbteq lr, [r7], #3896 @ 0xf38 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 8d894 <__cxa_atexit@plt+0x80994> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 8c558 <__cxa_atexit@plt+0x7f658> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq pc, [r7], #3848 @ 0xf08 @ │ │ │ │ + strbteq lr, [r7], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 8d8d4 <__cxa_atexit@plt+0x809d4> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ add r0, r0, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 4001d4 <__cxa_atexit@plt+0x3f32d4> │ │ │ │ + bl 3fe95c <__cxa_atexit@plt+0x3f1a5c> │ │ │ │ rsb r3, r0, #0 │ │ │ │ b 8d8d8 <__cxa_atexit@plt+0x809d8> │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #48] @ 8d910 <__cxa_atexit@plt+0x80a10> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 8d908 <__cxa_atexit@plt+0x80a08> │ │ │ │ ldr r3, [pc, #28] @ 8d914 <__cxa_atexit@plt+0x80a14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [r7, #51] @ 0x33 │ │ │ │ str r3, [r5] │ │ │ │ - b 241f2c <__cxa_atexit@plt+0x23502c> │ │ │ │ + b 1089884 <__cxa_atexit@plt+0x107c984> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq pc, [r7], #3720 @ 0xe88 @ │ │ │ │ + strbteq lr, [r7], #3720 @ 0xe88 │ │ │ │ andeq r0, r0, sl, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8d93c <__cxa_atexit@plt+0x80a3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [r7, #51] @ 0x33 │ │ │ │ str r3, [r5] │ │ │ │ - b 241f2c <__cxa_atexit@plt+0x23502c> │ │ │ │ + b 1089884 <__cxa_atexit@plt+0x107c984> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq pc, [r7], #3640 @ 0xe38 @ │ │ │ │ + strbteq lr, [r7], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8d974 <__cxa_atexit@plt+0x80a74> │ │ │ │ ldr r3, [pc, #60] @ 8d99c <__cxa_atexit@plt+0x80a9c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -131749,17 +131749,17 @@ │ │ │ │ ldr r0, [pc, #24] @ 8d9a8 <__cxa_atexit@plt+0x80aa8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbteq pc, [r7], #3060 @ 0xbf4 @ │ │ │ │ - strbteq pc, [r7], #3048 @ 0xbe8 @ │ │ │ │ - strbteq pc, [r7], #3532 @ 0xdcc @ │ │ │ │ + strbteq lr, [r7], #3060 @ 0xbf4 │ │ │ │ + strbteq lr, [r7], #3048 @ 0xbe8 │ │ │ │ + strbteq lr, [r7], #3532 @ 0xdcc │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 8da24 <__cxa_atexit@plt+0x80b24> │ │ │ │ cmp r3, #3 │ │ │ │ bne 8da48 <__cxa_atexit@plt+0x80b48> │ │ │ │ @@ -131844,143 +131844,143 @@ │ │ │ │ ldr r7, [pc, #48] @ 8db3c <__cxa_atexit@plt+0x80c3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ bne 8da64 <__cxa_atexit@plt+0x80b64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r2 │ │ │ │ - ldreq lr, [lr, #-3824] @ 0xfffff110 │ │ │ │ - strbteq pc, [r7], #2828 @ 0xb0c @ │ │ │ │ + ldreq sp, [lr, #-3832] @ 0xfffff108 │ │ │ │ + strbteq lr, [r7], #2828 @ 0xb0c │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ - strbteq pc, [r7], #2804 @ 0xaf4 @ │ │ │ │ + strbteq lr, [r7], #2804 @ 0xaf4 │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ - ldreq lr, [lr, #-3864] @ 0xfffff0e8 │ │ │ │ + ldreq sp, [lr, #-3872] @ 0xfffff0e0 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - ldreq lr, [lr, #-3656] @ 0xfffff1b8 │ │ │ │ + ldreq sp, [lr, #-3664] @ 0xfffff1b0 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ - ldreq lr, [lr, #-3908] @ 0xfffff0bc │ │ │ │ + ldreq sp, [lr, #-3916] @ 0xfffff0b4 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - ldreq lr, [lr, #-3700] @ 0xfffff18c │ │ │ │ + ldreq sp, [lr, #-3708] @ 0xfffff184 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq lr, [lr, #-3776] @ 0xfffff140 │ │ │ │ + ldreq sp, [lr, #-3784] @ 0xfffff138 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldreq lr, [lr, #-3744] @ 0xfffff160 │ │ │ │ - strbteq pc, [r7], #3080 @ 0xc08 @ │ │ │ │ + ldreq sp, [lr, #-3752] @ 0xfffff158 │ │ │ │ + strbteq lr, [r7], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 8db94 <__cxa_atexit@plt+0x80c94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 8db98 <__cxa_atexit@plt+0x80c98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 8db9c <__cxa_atexit@plt+0x80c9c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - strbteq pc, [r7], #2556 @ 0x9fc @ │ │ │ │ - strbteq pc, [r7], #2540 @ 0x9ec @ │ │ │ │ - strbteq pc, [r7], #3016 @ 0xbc8 @ │ │ │ │ + strbteq lr, [r7], #2556 @ 0x9fc │ │ │ │ + strbteq lr, [r7], #2540 @ 0x9ec │ │ │ │ + strbteq lr, [r7], #3016 @ 0xbc8 │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 8dbd4 <__cxa_atexit@plt+0x80cd4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 8dbd8 <__cxa_atexit@plt+0x80cd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 8dbdc <__cxa_atexit@plt+0x80cdc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - strbteq pc, [r7], #2492 @ 0x9bc @ │ │ │ │ - strbteq pc, [r7], #2476 @ 0x9ac @ │ │ │ │ - strbteq pc, [r7], #2952 @ 0xb88 @ │ │ │ │ + strbteq lr, [r7], #2492 @ 0x9bc │ │ │ │ + strbteq lr, [r7], #2476 @ 0x9ac │ │ │ │ + strbteq lr, [r7], #2952 @ 0xb88 │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 8dc14 <__cxa_atexit@plt+0x80d14> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 8dc18 <__cxa_atexit@plt+0x80d18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 8dc1c <__cxa_atexit@plt+0x80d1c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - strbteq pc, [r7], #2428 @ 0x97c @ │ │ │ │ - strbteq pc, [r7], #2412 @ 0x96c @ │ │ │ │ - strbteq pc, [r7], #2888 @ 0xb48 @ │ │ │ │ + strbteq lr, [r7], #2428 @ 0x97c │ │ │ │ + strbteq lr, [r7], #2412 @ 0x96c │ │ │ │ + strbteq lr, [r7], #2888 @ 0xb48 │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 8dc54 <__cxa_atexit@plt+0x80d54> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 8dc58 <__cxa_atexit@plt+0x80d58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 8dc5c <__cxa_atexit@plt+0x80d5c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbteq pc, [r7], #2364 @ 0x93c @ │ │ │ │ - strbteq pc, [r7], #2348 @ 0x92c @ │ │ │ │ - strbteq pc, [r7], #2824 @ 0xb08 @ │ │ │ │ + strbteq lr, [r7], #2364 @ 0x93c │ │ │ │ + strbteq lr, [r7], #2348 @ 0x92c │ │ │ │ + strbteq lr, [r7], #2824 @ 0xb08 │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 8dc94 <__cxa_atexit@plt+0x80d94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 8dc98 <__cxa_atexit@plt+0x80d98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 8dc9c <__cxa_atexit@plt+0x80d9c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbteq pc, [r7], #2300 @ 0x8fc @ │ │ │ │ - strbteq pc, [r7], #2284 @ 0x8ec @ │ │ │ │ - strbteq pc, [r7], #2760 @ 0xac8 @ │ │ │ │ + strbteq lr, [r7], #2300 @ 0x8fc │ │ │ │ + strbteq lr, [r7], #2284 @ 0x8ec │ │ │ │ + strbteq lr, [r7], #2760 @ 0xac8 │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 8dcd4 <__cxa_atexit@plt+0x80dd4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 8dcd8 <__cxa_atexit@plt+0x80dd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 8dcdc <__cxa_atexit@plt+0x80ddc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq pc, [r7], #2236 @ 0x8bc @ │ │ │ │ - strbteq pc, [r7], #2220 @ 0x8ac @ │ │ │ │ - strbteq pc, [r7], #2696 @ 0xa88 @ │ │ │ │ + strbteq lr, [r7], #2236 @ 0x8bc │ │ │ │ + strbteq lr, [r7], #2220 @ 0x8ac │ │ │ │ + strbteq lr, [r7], #2696 @ 0xa88 │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 8dd14 <__cxa_atexit@plt+0x80e14> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 8dd18 <__cxa_atexit@plt+0x80e18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 8dd1c <__cxa_atexit@plt+0x80e1c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq pc, [r7], #2172 @ 0x87c @ │ │ │ │ - strbteq pc, [r7], #2156 @ 0x86c @ │ │ │ │ - strbteq pc, [r7], #2632 @ 0xa48 @ │ │ │ │ + strbteq lr, [r7], #2172 @ 0x87c │ │ │ │ + strbteq lr, [r7], #2156 @ 0x86c │ │ │ │ + strbteq lr, [r7], #2632 @ 0xa48 │ │ │ │ andeq r0, r0, sl, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ sub r7, r7, r2 │ │ │ │ cmp r7, #1 │ │ │ │ @@ -132068,15 +132068,15 @@ │ │ │ │ ldr r1, [pc, #324] @ 8dfd0 <__cxa_atexit@plt+0x810d0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ add r2, sl, #8 │ │ │ │ add r2, r2, r3 │ │ │ │ ldrsb r1, [r2] │ │ │ │ uxtb r3, r1 │ │ │ │ cmn r1, #1 │ │ │ │ bgt 8df14 <__cxa_atexit@plt+0x81014> │ │ │ │ ldrb r1, [r2, #1] │ │ │ │ @@ -132111,15 +132111,15 @@ │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bcs 8df50 <__cxa_atexit@plt+0x81050> │ │ │ │ ldr r3, [pc, #96] @ 8dfa0 <__cxa_atexit@plt+0x810a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ lsrs r3, r2, #16 │ │ │ │ lsr r3, r2, #11 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, #2 │ │ │ │ @@ -132127,34 +132127,34 @@ │ │ │ │ mul r7, r3, r7 │ │ │ │ ldr r1, [pc, #88] @ 8dfd4 <__cxa_atexit@plt+0x810d4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbteq pc, [r7], #1968 @ 0x7b0 @ │ │ │ │ - strbteq pc, [r7], #1956 @ 0x7a4 @ │ │ │ │ + strbteq lr, [r7], #1968 @ 0x7b0 │ │ │ │ + strbteq lr, [r7], #1956 @ 0x7a4 │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbteq pc, [r7], #2092 @ 0x82c @ │ │ │ │ - strbteq pc, [r7], #2068 @ 0x814 @ │ │ │ │ + strbteq lr, [r7], #2092 @ 0x82c │ │ │ │ + strbteq lr, [r7], #2068 @ 0x814 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ - ldreq lr, [lr, #-2832] @ 0xfffff4f0 │ │ │ │ + ldreq sp, [lr, #-2840] @ 0xfffff4e8 │ │ │ │ muleq r0, r8, r3 │ │ │ │ - strbteq pc, [r7], #1968 @ 0x7b0 @ │ │ │ │ - strbteq pc, [r7], #1944 @ 0x798 @ │ │ │ │ + strbteq lr, [r7], #1968 @ 0x7b0 │ │ │ │ + strbteq lr, [r7], #1944 @ 0x798 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ - ldreq lr, [lr, #-2872] @ 0xfffff4c8 │ │ │ │ + ldreq sp, [lr, #-2880] @ 0xfffff4c0 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, ip, asr #16 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ - strbteq pc, [r7], #1936 @ 0x790 @ │ │ │ │ + strbteq lr, [r7], #1936 @ 0x790 │ │ │ │ andeq r0, r0, sl, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 8e01c <__cxa_atexit@plt+0x8111c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -132164,61 +132164,61 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #12] @ 8e024 <__cxa_atexit@plt+0x81124> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq pc, [r7], #1436 @ 0x59c @ │ │ │ │ - strbteq pc, [r7], #1412 @ 0x584 @ │ │ │ │ - strbteq pc, [r7], #1840 @ 0x730 @ │ │ │ │ + strbteq lr, [r7], #1436 @ 0x59c │ │ │ │ + strbteq lr, [r7], #1412 @ 0x584 │ │ │ │ + strbteq lr, [r7], #1840 @ 0x730 │ │ │ │ andeq r0, r0, fp, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 8e05c <__cxa_atexit@plt+0x8115c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq pc, [r7], #1784 @ 0x6f8 @ │ │ │ │ + strbteq lr, [r7], #1784 @ 0x6f8 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8e09c <__cxa_atexit@plt+0x8119c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq pc, [r7], #1720 @ 0x6b8 @ │ │ │ │ + strbteq lr, [r7], #1720 @ 0x6b8 │ │ │ │ andeq r0, r0, fp, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r1, [pc, #28] @ 8e0d4 <__cxa_atexit@plt+0x811d4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq pc, [r7], #1664 @ 0x680 @ │ │ │ │ + strbteq lr, [r7], #1664 @ 0x680 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8e114 <__cxa_atexit@plt+0x81214> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -132226,15 +132226,15 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 8e10c <__cxa_atexit@plt+0x8120c> │ │ │ │ b 8f498 <__cxa_atexit@plt+0x82598> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r1, r0, r8, lsr #7 │ │ │ │ - strbteq pc, [r7], #1616 @ 0x650 @ │ │ │ │ + strbteq lr, [r7], #1616 @ 0x650 │ │ │ │ andeq r0, r0, sl, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 8e15c <__cxa_atexit@plt+0x8125c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -132244,61 +132244,61 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #12] @ 8e164 <__cxa_atexit@plt+0x81264> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq pc, [r7], #1116 @ 0x45c @ │ │ │ │ - strbteq pc, [r7], #1092 @ 0x444 @ │ │ │ │ - strbteq pc, [r7], #1520 @ 0x5f0 @ │ │ │ │ + strbteq lr, [r7], #1116 @ 0x45c │ │ │ │ + strbteq lr, [r7], #1092 @ 0x444 │ │ │ │ + strbteq lr, [r7], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, fp, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 8e19c <__cxa_atexit@plt+0x8129c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq pc, [r7], #1464 @ 0x5b8 @ │ │ │ │ + strbteq lr, [r7], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8e1dc <__cxa_atexit@plt+0x812dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq pc, [r7], #1400 @ 0x578 @ │ │ │ │ + strbteq lr, [r7], #1400 @ 0x578 │ │ │ │ andeq r0, r0, fp, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r1, [pc, #28] @ 8e214 <__cxa_atexit@plt+0x81314> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq pc, [r7], #1344 @ 0x540 @ │ │ │ │ + strbteq lr, [r7], #1344 @ 0x540 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8e254 <__cxa_atexit@plt+0x81354> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -132306,59 +132306,59 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 8e24c <__cxa_atexit@plt+0x8134c> │ │ │ │ b 8f498 <__cxa_atexit@plt+0x82598> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r1, r0, r8, ror #4 │ │ │ │ - strbteq pc, [r7], #1280 @ 0x500 @ │ │ │ │ + strbteq lr, [r7], #1280 @ 0x500 │ │ │ │ andeq r0, r0, fp, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 8e28c <__cxa_atexit@plt+0x8138c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq pc, [r7], #1224 @ 0x4c8 @ │ │ │ │ + strbteq lr, [r7], #1224 @ 0x4c8 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8e2cc <__cxa_atexit@plt+0x813cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq pc, [r7], #1160 @ 0x488 @ │ │ │ │ + strbteq lr, [r7], #1160 @ 0x488 │ │ │ │ andeq r0, r0, fp, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r1, [pc, #28] @ 8e304 <__cxa_atexit@plt+0x81404> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq pc, [r7], #1104 @ 0x450 @ │ │ │ │ + strbteq lr, [r7], #1104 @ 0x450 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8e344 <__cxa_atexit@plt+0x81444> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -132366,15 +132366,15 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 8e33c <__cxa_atexit@plt+0x8143c> │ │ │ │ b 8f498 <__cxa_atexit@plt+0x82598> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r1, r0, r8, ror r1 │ │ │ │ - strbteq pc, [r7], #1056 @ 0x420 @ │ │ │ │ + strbteq lr, [r7], #1056 @ 0x420 │ │ │ │ andeq r0, r0, sl, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, r7, #8 │ │ │ │ bl bf28 │ │ │ │ ldr r2, [pc, #32] @ 8e38c <__cxa_atexit@plt+0x8148c> │ │ │ │ @@ -132384,61 +132384,61 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ ldr r0, [pc, #16] @ 8e394 <__cxa_atexit@plt+0x81494> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq pc, [r7], #552 @ 0x228 @ │ │ │ │ - strbteq pc, [r7], #536 @ 0x218 @ │ │ │ │ - strbteq pc, [r7], #960 @ 0x3c0 @ │ │ │ │ + strbteq lr, [r7], #552 @ 0x228 │ │ │ │ + strbteq lr, [r7], #536 @ 0x218 │ │ │ │ + strbteq lr, [r7], #960 @ 0x3c0 │ │ │ │ andeq r0, r0, sl, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 8e3cc <__cxa_atexit@plt+0x814cc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq pc, [r7], #904 @ 0x388 @ │ │ │ │ + strbteq lr, [r7], #904 @ 0x388 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 8e410 <__cxa_atexit@plt+0x81510> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq pc, [r7], #836 @ 0x344 @ │ │ │ │ + strbteq lr, [r7], #836 @ 0x344 │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 8e444 <__cxa_atexit@plt+0x81544> │ │ │ │ add r2, pc, r2 │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ stm r5, {r8, r9} │ │ │ │ str r2, [r5, #8] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r8, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq pc, [r7], #784 @ 0x310 @ │ │ │ │ + strbteq lr, [r7], #784 @ 0x310 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8e484 <__cxa_atexit@plt+0x81584> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -132446,15 +132446,15 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 8e47c <__cxa_atexit@plt+0x8157c> │ │ │ │ b 8f498 <__cxa_atexit@plt+0x82598> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r1, r0, r8, lsr r0 │ │ │ │ - strbteq pc, [r7], #736 @ 0x2e0 @ │ │ │ │ + strbteq lr, [r7], #736 @ 0x2e0 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r1, #1 │ │ │ │ @@ -132531,60 +132531,60 @@ │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ ldr r0, [pc, #16] @ 8e5e0 <__cxa_atexit@plt+0x816e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq lr, [r7], #4060 @ 0xfdc │ │ │ │ - strbteq lr, [r7], #4044 @ 0xfcc │ │ │ │ - strbteq pc, [r7], #372 @ 0x174 @ │ │ │ │ + strbteq sp, [r7], #4060 @ 0xfdc │ │ │ │ + strbteq sp, [r7], #4044 @ 0xfcc │ │ │ │ + strbteq lr, [r7], #372 @ 0x174 │ │ │ │ andeq r0, r0, fp, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #24] @ 8e61c <__cxa_atexit@plt+0x8171c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq pc, [r7], #312 @ 0x138 @ │ │ │ │ + strbteq lr, [r7], #312 @ 0x138 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8e65c <__cxa_atexit@plt+0x8175c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r1, [r5, #-4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq pc, [r7], #248 @ 0xf8 @ │ │ │ │ + strbteq lr, [r7], #248 @ 0xf8 │ │ │ │ andeq r0, r0, fp, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 8e68c <__cxa_atexit@plt+0x8178c> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq pc, [r7], #200 @ 0xc8 @ │ │ │ │ + strbteq lr, [r7], #200 @ 0xc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8e6cc <__cxa_atexit@plt+0x817cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -132592,15 +132592,15 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 8e6c4 <__cxa_atexit@plt+0x817c4> │ │ │ │ b 8f498 <__cxa_atexit@plt+0x82598> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbteq pc, [r7], #152 @ 0x98 @ │ │ │ │ + strbteq lr, [r7], #152 @ 0x98 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ add r8, r7, #8 │ │ │ │ add r3, r2, r3 │ │ │ │ @@ -132634,61 +132634,61 @@ │ │ │ │ str r7, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ ldr r0, [pc, #16] @ 8e77c <__cxa_atexit@plt+0x8187c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq lr, [r7], #3648 @ 0xe40 │ │ │ │ - strbteq lr, [r7], #3632 @ 0xe30 │ │ │ │ - strbteq lr, [r7], #4056 @ 0xfd8 │ │ │ │ + strbteq sp, [r7], #3648 @ 0xe40 │ │ │ │ + strbteq sp, [r7], #3632 @ 0xe30 │ │ │ │ + strbteq sp, [r7], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 8e7b4 <__cxa_atexit@plt+0x818b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq lr, [r7], #4000 @ 0xfa0 │ │ │ │ + strbteq sp, [r7], #4000 @ 0xfa0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8e7f4 <__cxa_atexit@plt+0x818f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq lr, [r7], #3936 @ 0xf60 │ │ │ │ + strbteq sp, [r7], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 8e82c <__cxa_atexit@plt+0x8192c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq lr, [r7], #3880 @ 0xf28 │ │ │ │ + strbteq sp, [r7], #3880 @ 0xf28 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8e86c <__cxa_atexit@plt+0x8196c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -132696,15 +132696,15 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 8e864 <__cxa_atexit@plt+0x81964> │ │ │ │ b 8f498 <__cxa_atexit@plt+0x82598> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr ip │ │ │ │ - strbteq lr, [r7], #3832 @ 0xef8 │ │ │ │ + strbteq sp, [r7], #3832 @ 0xef8 │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ ldr r1, [r3, #-4] │ │ │ │ sub r7, r1, r7 │ │ │ │ @@ -132787,15 +132787,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #308] @ 8eb04 <__cxa_atexit@plt+0x81c04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-4] │ │ │ │ stm r5, {r1, r2, sl} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ add r3, sl, #8 │ │ │ │ add r2, r3, r2 │ │ │ │ ldrsb r1, [r2] │ │ │ │ uxtb r3, r1 │ │ │ │ cmn r1, #1 │ │ │ │ bgt 8ea50 <__cxa_atexit@plt+0x81b50> │ │ │ │ ldrb r1, [r2, #1] │ │ │ │ @@ -132829,15 +132829,15 @@ │ │ │ │ movne r2, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bcs 8ea88 <__cxa_atexit@plt+0x81b88> │ │ │ │ ldr r3, [pc, #92] @ 8ead8 <__cxa_atexit@plt+0x81bd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ lsrs r3, r2, #16 │ │ │ │ lsr r3, r2, #11 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, #2 │ │ │ │ @@ -132845,33 +132845,33 @@ │ │ │ │ mul r7, r3, r7 │ │ │ │ ldr r1, [pc, #84] @ 8eb08 <__cxa_atexit@plt+0x81c08> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbteq lr, [r7], #3180 @ 0xc6c │ │ │ │ - strbteq lr, [r7], #3168 @ 0xc60 │ │ │ │ + strbteq sp, [r7], #3180 @ 0xc6c │ │ │ │ + strbteq sp, [r7], #3168 @ 0xc60 │ │ │ │ andeq r0, r0, ip, asr #7 │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ - strbteq lr, [r7], #3288 @ 0xcd8 │ │ │ │ - strbteq lr, [r7], #3160 @ 0xc58 │ │ │ │ + strbteq sp, [r7], #3288 @ 0xcd8 │ │ │ │ + strbteq sp, [r7], #3160 @ 0xc58 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ - ldreq sp, [lr, #-4048] @ 0xfffff030 │ │ │ │ + ldreq ip, [lr, #-4056] @ 0xfffff028 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - strbteq lr, [r7], #3184 @ 0xc70 │ │ │ │ + strbteq sp, [r7], #3184 @ 0xc70 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - ldreq sp, [lr, #-4088] @ 0xfffff008 │ │ │ │ + ldreq sp, [lr, #-0] │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ - strbteq lr, [r7], #3164 @ 0xc5c │ │ │ │ + strbteq sp, [r7], #3164 @ 0xc5c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 8eb4c <__cxa_atexit@plt+0x81c4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -132880,45 +132880,45 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ 8eb54 <__cxa_atexit@plt+0x81c54> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq lr, [r7], #2664 @ 0xa68 │ │ │ │ - strbteq lr, [r7], #2644 @ 0xa54 │ │ │ │ - strbteq lr, [r7], #3072 @ 0xc00 │ │ │ │ + strbteq sp, [r7], #2664 @ 0xa68 │ │ │ │ + strbteq sp, [r7], #2644 @ 0xa54 │ │ │ │ + strbteq sp, [r7], #3072 @ 0xc00 │ │ │ │ andeq r0, r0, sl, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 8eb90 <__cxa_atexit@plt+0x81c90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq lr, [r7], #3012 @ 0xbc4 │ │ │ │ + strbteq sp, [r7], #3012 @ 0xbc4 │ │ │ │ andeq r0, r0, sl, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #28] @ 8ebc4 <__cxa_atexit@plt+0x81cc4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq lr, [r7], #2960 @ 0xb90 │ │ │ │ + strbteq sp, [r7], #2960 @ 0xb90 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8ec04 <__cxa_atexit@plt+0x81d04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -132926,15 +132926,15 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 8ebfc <__cxa_atexit@plt+0x81cfc> │ │ │ │ b 8f498 <__cxa_atexit@plt+0x82598> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ - strbteq lr, [r7], #2912 @ 0xb60 │ │ │ │ + strbteq sp, [r7], #2912 @ 0xb60 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 8ec48 <__cxa_atexit@plt+0x81d48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -132943,45 +132943,45 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ 8ec50 <__cxa_atexit@plt+0x81d50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq lr, [r7], #2412 @ 0x96c │ │ │ │ - strbteq lr, [r7], #2392 @ 0x958 │ │ │ │ - strbteq lr, [r7], #2820 @ 0xb04 │ │ │ │ + strbteq sp, [r7], #2412 @ 0x96c │ │ │ │ + strbteq sp, [r7], #2392 @ 0x958 │ │ │ │ + strbteq sp, [r7], #2820 @ 0xb04 │ │ │ │ andeq r0, r0, sl, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 8ec8c <__cxa_atexit@plt+0x81d8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq lr, [r7], #2760 @ 0xac8 │ │ │ │ + strbteq sp, [r7], #2760 @ 0xac8 │ │ │ │ andeq r0, r0, sl, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #28] @ 8ecc0 <__cxa_atexit@plt+0x81dc0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq lr, [r7], #2708 @ 0xa94 │ │ │ │ + strbteq sp, [r7], #2708 @ 0xa94 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8ed00 <__cxa_atexit@plt+0x81e00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -132989,15 +132989,15 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 8ecf8 <__cxa_atexit@plt+0x81df8> │ │ │ │ b 8f498 <__cxa_atexit@plt+0x82598> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000007bc │ │ │ │ - strbteq lr, [r7], #2644 @ 0xa54 │ │ │ │ + strbteq sp, [r7], #2644 @ 0xa54 │ │ │ │ andeq r0, r0, sl, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #88] @ 8ed7c <__cxa_atexit@plt+0x81e7c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -133015,52 +133015,52 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldmdb r5, {r9, sl} │ │ │ │ ldr r8, [r5] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmda r5, {r0, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq sp, [lr, #-2972] @ 0xfffff464 │ │ │ │ + ldreq ip, [lr, #-2980] @ 0xfffff45c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq lr, [r7], #2512 @ 0x9d0 │ │ │ │ + strbteq sp, [r7], #2512 @ 0x9d0 │ │ │ │ andeq r0, r0, sp, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8edc4 <__cxa_atexit@plt+0x81ec4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq lr, [r7], #2448 @ 0x990 │ │ │ │ + strbteq sp, [r7], #2448 @ 0x990 │ │ │ │ andeq r0, r0, sl, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #32] @ 8edfc <__cxa_atexit@plt+0x81efc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq lr, [r7], #2392 @ 0x958 │ │ │ │ + strbteq sp, [r7], #2392 @ 0x958 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8ee3c <__cxa_atexit@plt+0x81f3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -133068,15 +133068,15 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 8ee34 <__cxa_atexit@plt+0x81f34> │ │ │ │ b 8f498 <__cxa_atexit@plt+0x82598> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #13 │ │ │ │ - strbteq lr, [r7], #2344 @ 0x928 │ │ │ │ + strbteq sp, [r7], #2344 @ 0x928 │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ add r0, r7, #8 │ │ │ │ bl bf28 │ │ │ │ ldr r2, [pc, #28] @ 8ee7c <__cxa_atexit@plt+0x81f7c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -133084,17 +133084,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r7} │ │ │ │ ldr r0, [pc, #16] @ 8ee84 <__cxa_atexit@plt+0x81f84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq lr, [r7], #1844 @ 0x734 │ │ │ │ - strbteq lr, [r7], #1832 @ 0x728 │ │ │ │ - strbteq lr, [r7], #2256 @ 0x8d0 │ │ │ │ + strbteq sp, [r7], #1844 @ 0x734 │ │ │ │ + strbteq sp, [r7], #1832 @ 0x728 │ │ │ │ + strbteq sp, [r7], #2256 @ 0x8d0 │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #88] @ 8ef00 <__cxa_atexit@plt+0x82000> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -133112,51 +133112,51 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldmdb r5, {r9, sl} │ │ │ │ ldr r8, [r5] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmda r5, {r0, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq sp, [lr, #-2584] @ 0xfffff5e8 │ │ │ │ + ldreq ip, [lr, #-2592] @ 0xfffff5e0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq lr, [r7], #2124 @ 0x84c │ │ │ │ + strbteq sp, [r7], #2124 @ 0x84c │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8ef48 <__cxa_atexit@plt+0x82048> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq lr, [r7], #2060 @ 0x80c │ │ │ │ + strbteq sp, [r7], #2060 @ 0x80c │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 8ef7c <__cxa_atexit@plt+0x8207c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ stm r5, {r8, r9} │ │ │ │ str r2, [r5, #8] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r8, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq lr, [r7], #2008 @ 0x7d8 │ │ │ │ + strbteq sp, [r7], #2008 @ 0x7d8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8efbc <__cxa_atexit@plt+0x820bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -133164,15 +133164,15 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 8efb4 <__cxa_atexit@plt+0x820b4> │ │ │ │ b 8f498 <__cxa_atexit@plt+0x82598> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ - strbteq lr, [r7], #1960 @ 0x7a8 │ │ │ │ + strbteq sp, [r7], #1960 @ 0x7a8 │ │ │ │ andeq r0, r0, sl, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r1, #1 │ │ │ │ @@ -133249,17 +133249,17 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ ldr r0, [pc, #16] @ 8f118 <__cxa_atexit@plt+0x82218> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq lr, [r7], #1188 @ 0x4a4 │ │ │ │ - strbteq lr, [r7], #1172 @ 0x494 │ │ │ │ - strbteq lr, [r7], #1596 @ 0x63c │ │ │ │ + strbteq sp, [r7], #1188 @ 0x4a4 │ │ │ │ + strbteq sp, [r7], #1172 @ 0x494 │ │ │ │ + strbteq sp, [r7], #1596 @ 0x63c │ │ │ │ andeq r0, r0, sl, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #96] @ 8f19c <__cxa_atexit@plt+0x8229c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -133279,51 +133279,51 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq sp, [lr, #-1920] @ 0xfffff880 │ │ │ │ + ldreq ip, [lr, #-1928] @ 0xfffff878 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq lr, [r7], #1456 @ 0x5b0 │ │ │ │ + strbteq sp, [r7], #1456 @ 0x5b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8f1e4 <__cxa_atexit@plt+0x822e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq lr, [r7], #1392 @ 0x570 │ │ │ │ + strbteq sp, [r7], #1392 @ 0x570 │ │ │ │ andeq r0, r0, sl, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 8f218 <__cxa_atexit@plt+0x82318> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq lr, [r7], #1340 @ 0x53c │ │ │ │ + strbteq sp, [r7], #1340 @ 0x53c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8f258 <__cxa_atexit@plt+0x82358> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -133331,15 +133331,15 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 8f250 <__cxa_atexit@plt+0x82350> │ │ │ │ b 8f498 <__cxa_atexit@plt+0x82598> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ - strbteq lr, [r7], #1292 @ 0x50c │ │ │ │ + strbteq sp, [r7], #1292 @ 0x50c │ │ │ │ andeq r0, r0, fp, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r8, r7, #8 │ │ │ │ add r3, r2, r3 │ │ │ │ @@ -133373,17 +133373,17 @@ │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ ldr r0, [pc, #16] @ 8f308 <__cxa_atexit@plt+0x82408> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq lr, [r7], #692 @ 0x2b4 │ │ │ │ - strbteq lr, [r7], #676 @ 0x2a4 │ │ │ │ - strbteq lr, [r7], #1100 @ 0x44c │ │ │ │ + strbteq sp, [r7], #692 @ 0x2b4 │ │ │ │ + strbteq sp, [r7], #676 @ 0x2a4 │ │ │ │ + strbteq sp, [r7], #1100 @ 0x44c │ │ │ │ andeq r0, r0, fp, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #96] @ 8f38c <__cxa_atexit@plt+0x8248c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -133403,50 +133403,50 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq sp, [lr, #-1424] @ 0xfffffa70 │ │ │ │ + ldreq ip, [lr, #-1432] @ 0xfffffa68 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq lr, [r7], #960 @ 0x3c0 │ │ │ │ + strbteq sp, [r7], #960 @ 0x3c0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8f3d4 <__cxa_atexit@plt+0x824d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r1, [r5, #-4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq lr, [r7], #896 @ 0x380 │ │ │ │ + strbteq sp, [r7], #896 @ 0x380 │ │ │ │ andeq r0, r0, fp, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 8f404 <__cxa_atexit@plt+0x82504> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq lr, [r7], #848 @ 0x350 │ │ │ │ + strbteq sp, [r7], #848 @ 0x350 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8f444 <__cxa_atexit@plt+0x82544> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -133454,15 +133454,15 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 8f43c <__cxa_atexit@plt+0x8253c> │ │ │ │ b 8f498 <__cxa_atexit@plt+0x82598> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq lr, [r7], #784 @ 0x310 │ │ │ │ + strbteq sp, [r7], #784 @ 0x310 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #32] @ 8f488 <__cxa_atexit@plt+0x82588> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -133471,15 +133471,15 @@ │ │ │ │ str r0, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 8f480 <__cxa_atexit@plt+0x82580> │ │ │ │ b 8f498 <__cxa_atexit@plt+0x82598> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq lr, [r7], #716 @ 0x2cc │ │ │ │ + strbteq sp, [r7], #716 @ 0x2cc │ │ │ │ andeq r0, r0, sl, ror #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8f4c0 <__cxa_atexit@plt+0x825c0> │ │ │ │ ldr r3, [pc, #136] @ 8f534 <__cxa_atexit@plt+0x82634> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -133514,15 +133514,15 @@ │ │ │ │ b 8c558 <__cxa_atexit@plt+0x7f658> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r1, r0, r8, asr #3 │ │ │ │ andeq r1, r0, r4, lsl r2 │ │ │ │ andeq r1, r0, r4, lsl r2 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq lr, [r7], #512 @ 0x200 │ │ │ │ + strbteq sp, [r7], #512 @ 0x200 │ │ │ │ andeq r0, r0, sl, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8f570 <__cxa_atexit@plt+0x82670> │ │ │ │ ldr r3, [pc, #128] @ 8f5d8 <__cxa_atexit@plt+0x826d8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -133555,17 +133555,17 @@ │ │ │ │ b 8c558 <__cxa_atexit@plt+0x7f658> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq lr, [r7], #92 @ 0x5c │ │ │ │ - strbteq lr, [r7], #80 @ 0x50 │ │ │ │ - strbteq lr, [r7], #308 @ 0x134 │ │ │ │ + strbteq sp, [r7], #92 @ 0x5c │ │ │ │ + strbteq sp, [r7], #80 @ 0x50 │ │ │ │ + strbteq sp, [r7], #308 @ 0x134 │ │ │ │ andeq r1, r0, sl, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 8f62c <__cxa_atexit@plt+0x8272c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -133574,18 +133574,18 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r2, [r5, #32] │ │ │ │ ldr r3, [pc, #12] @ 8f630 <__cxa_atexit@plt+0x82730> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - ldreq sp, [lr, #-756] @ 0xfffffd0c │ │ │ │ - strbteq lr, [r7], #244 @ 0xf4 │ │ │ │ + ldreq ip, [lr, #-764] @ 0xfffffd04 │ │ │ │ + strbteq sp, [r7], #244 @ 0xf4 │ │ │ │ andeq r1, r0, sl, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 8f684 <__cxa_atexit@plt+0x82784> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ @@ -133599,52 +133599,52 @@ │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 8c558 <__cxa_atexit@plt+0x7f658> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbteq lr, [r7], #156 @ 0x9c │ │ │ │ + strbteq sp, [r7], #156 @ 0x9c │ │ │ │ andeq r1, r0, sl, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 8f6b4 <__cxa_atexit@plt+0x827b4> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 8c558 <__cxa_atexit@plt+0x7f658> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq lr, [r7], #112 @ 0x70 │ │ │ │ + strbteq sp, [r7], #112 @ 0x70 │ │ │ │ andeq r1, r0, sl, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 8f6ec <__cxa_atexit@plt+0x827ec> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 4001d4 <__cxa_atexit@plt+0x3f32d4> │ │ │ │ + bl 3fe95c <__cxa_atexit@plt+0x3f1a5c> │ │ │ │ rsb r3, r0, #0 │ │ │ │ b 8f6f0 <__cxa_atexit@plt+0x827f0> │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #28] @ 8f714 <__cxa_atexit@plt+0x82814> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #24] @ 8f718 <__cxa_atexit@plt+0x82818> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ ldr r0, [pc, #12] @ 8f71c <__cxa_atexit@plt+0x8281c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq sp, [r7], #3704 @ 0xe78 │ │ │ │ - strbteq sp, [r7], #3688 @ 0xe68 │ │ │ │ - strbteq lr, [r7], #8 │ │ │ │ + strbteq ip, [r7], #3704 @ 0xe78 │ │ │ │ + strbteq ip, [r7], #3688 @ 0xe68 │ │ │ │ + strbteq sp, [r7], #8 │ │ │ │ andeq r1, r0, sl, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ sub r7, r2, r7 │ │ │ │ cmp r7, #1 │ │ │ │ @@ -133732,15 +133732,15 @@ │ │ │ │ ldr r0, [pc, #324] @ 8f9d0 <__cxa_atexit@plt+0x82ad0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #32] │ │ │ │ str r2, [r5, #20] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ add r2, r1, #8 │ │ │ │ add r2, r2, r3 │ │ │ │ ldrsb r1, [r2] │ │ │ │ uxtb r3, r1 │ │ │ │ cmn r1, #1 │ │ │ │ bgt 8f914 <__cxa_atexit@plt+0x82a14> │ │ │ │ ldrb r1, [r2, #1] │ │ │ │ @@ -133775,15 +133775,15 @@ │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bcs 8f950 <__cxa_atexit@plt+0x82a50> │ │ │ │ ldr r3, [pc, #96] @ 8f9a0 <__cxa_atexit@plt+0x82aa0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #32] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ lsrs r3, r2, #16 │ │ │ │ lsr r3, r2, #11 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, #2 │ │ │ │ @@ -133791,34 +133791,34 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r1, r0 │ │ │ │ mul r7, r1, r7 │ │ │ │ str r2, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbteq sp, [r7], #3504 @ 0xdb0 │ │ │ │ - strbteq sp, [r7], #3492 @ 0xda4 │ │ │ │ + strbteq ip, [r7], #3504 @ 0xdb0 │ │ │ │ + strbteq ip, [r7], #3492 @ 0xda4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ - strbteq sp, [r7], #3644 @ 0xe3c │ │ │ │ - strbteq sp, [r7], #3620 @ 0xe24 │ │ │ │ + strbteq ip, [r7], #3644 @ 0xe3c │ │ │ │ + strbteq ip, [r7], #3620 @ 0xe24 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldreq sp, [lr, #-272] @ 0xfffffef0 │ │ │ │ + ldreq ip, [lr, #-280] @ 0xfffffee8 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ - strbteq sp, [r7], #3520 @ 0xdc0 │ │ │ │ - strbteq sp, [r7], #3496 @ 0xda8 │ │ │ │ + strbteq ip, [r7], #3520 @ 0xdc0 │ │ │ │ + strbteq ip, [r7], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ - ldreq sp, [lr, #-312] @ 0xfffffec8 │ │ │ │ + ldreq ip, [lr, #-320] @ 0xfffffec0 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, r8, asr #12 │ │ │ │ andeq r0, r0, ip, ror r3 │ │ │ │ - strbteq sp, [r7], #3408 @ 0xd50 │ │ │ │ + strbteq ip, [r7], #3408 @ 0xd50 │ │ │ │ andeq r1, r0, sl, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 8fa1c <__cxa_atexit@plt+0x82b1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -133828,51 +133828,51 @@ │ │ │ │ str r2, [r5, #32] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ ldr r0, [pc, #12] @ 8fa24 <__cxa_atexit@plt+0x82b24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq sp, [r7], #2988 @ 0xbac │ │ │ │ - strbteq sp, [r7], #2964 @ 0xb94 │ │ │ │ - strbteq sp, [r7], #3312 @ 0xcf0 │ │ │ │ + strbteq ip, [r7], #2988 @ 0xbac │ │ │ │ + strbteq ip, [r7], #2964 @ 0xb94 │ │ │ │ + strbteq ip, [r7], #3312 @ 0xcf0 │ │ │ │ andeq r0, r0, sl, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8fa64 <__cxa_atexit@plt+0x82b64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sp, [r7], #3248 @ 0xcb0 │ │ │ │ + strbteq ip, [r7], #3248 @ 0xcb0 │ │ │ │ andeq r1, r0, sl, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 8faa8 <__cxa_atexit@plt+0x82ba8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #32] │ │ │ │ str r9, [r5, #20] │ │ │ │ str r8, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [pc, #16] @ 8faac <__cxa_atexit@plt+0x82bac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r3 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ muleq r0, r0, r5 │ │ │ │ - ldreq ip, [lr, #-3708] @ 0xfffff184 │ │ │ │ - strbteq sp, [r7], #3192 @ 0xc78 │ │ │ │ + ldreq fp, [lr, #-3716] @ 0xfffff17c │ │ │ │ + strbteq ip, [r7], #3192 @ 0xc78 │ │ │ │ andeq r1, r0, sl, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 8faf4 <__cxa_atexit@plt+0x82bf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -133882,85 +133882,85 @@ │ │ │ │ str r2, [r5, #32] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ ldr r0, [pc, #12] @ 8fafc <__cxa_atexit@plt+0x82bfc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq sp, [r7], #2772 @ 0xad4 │ │ │ │ - strbteq sp, [r7], #2748 @ 0xabc │ │ │ │ - strbteq sp, [r7], #3096 @ 0xc18 │ │ │ │ + strbteq ip, [r7], #2772 @ 0xad4 │ │ │ │ + strbteq ip, [r7], #2748 @ 0xabc │ │ │ │ + strbteq ip, [r7], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, sl, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8fb3c <__cxa_atexit@plt+0x82c3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sp, [r7], #3032 @ 0xbd8 │ │ │ │ + strbteq ip, [r7], #3032 @ 0xbd8 │ │ │ │ andeq r1, r0, sl, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 8fb80 <__cxa_atexit@plt+0x82c80> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #32] │ │ │ │ str r9, [r5, #20] │ │ │ │ str r8, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [pc, #16] @ 8fb84 <__cxa_atexit@plt+0x82c84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r3 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ @ instruction: 0x000004b8 │ │ │ │ - ldreq ip, [lr, #-3492] @ 0xfffff25c │ │ │ │ - strbteq sp, [r7], #2960 @ 0xb90 │ │ │ │ + ldreq fp, [lr, #-3500] @ 0xfffff254 │ │ │ │ + strbteq ip, [r7], #2960 @ 0xb90 │ │ │ │ andeq r0, r0, sl, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8fbc4 <__cxa_atexit@plt+0x82cc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sp, [r7], #2896 @ 0xb50 │ │ │ │ + strbteq ip, [r7], #2896 @ 0xb50 │ │ │ │ andeq r1, r0, sl, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 8fc08 <__cxa_atexit@plt+0x82d08> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #32] │ │ │ │ str r9, [r5, #20] │ │ │ │ str r8, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [pc, #16] @ 8fc0c <__cxa_atexit@plt+0x82d0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r3 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, r0, lsr r4 │ │ │ │ - ldreq ip, [lr, #-3356] @ 0xfffff2e4 │ │ │ │ - strbteq sp, [r7], #2840 @ 0xb18 │ │ │ │ + ldreq fp, [lr, #-3364] @ 0xfffff2dc │ │ │ │ + strbteq ip, [r7], #2840 @ 0xb18 │ │ │ │ andeq r1, r0, sl, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ add r0, r7, #8 │ │ │ │ bl bf28 │ │ │ │ ldr r2, [pc, #32] @ 8fc54 <__cxa_atexit@plt+0x82d54> │ │ │ │ @@ -133970,51 +133970,51 @@ │ │ │ │ str r7, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ ldr r0, [pc, #16] @ 8fc5c <__cxa_atexit@plt+0x82d5c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sp, [r7], #2416 @ 0x970 │ │ │ │ - strbteq sp, [r7], #2400 @ 0x960 │ │ │ │ - strbteq sp, [r7], #2744 @ 0xab8 │ │ │ │ + strbteq ip, [r7], #2416 @ 0x970 │ │ │ │ + strbteq ip, [r7], #2400 @ 0x960 │ │ │ │ + strbteq ip, [r7], #2744 @ 0xab8 │ │ │ │ andeq r1, r0, sl, ror #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8fc9c <__cxa_atexit@plt+0x82d9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sp, [r7], #2680 @ 0xa78 │ │ │ │ + strbteq ip, [r7], #2680 @ 0xa78 │ │ │ │ andeq r1, r0, sl, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 8fce0 <__cxa_atexit@plt+0x82de0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #32] │ │ │ │ str r9, [r5, #20] │ │ │ │ str r8, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [pc, #16] @ 8fce4 <__cxa_atexit@plt+0x82de4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r3 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ - ldreq ip, [lr, #-3140] @ 0xfffff3bc │ │ │ │ - strbteq sp, [r7], #2624 @ 0xa40 │ │ │ │ + ldreq fp, [lr, #-3148] @ 0xfffff3b4 │ │ │ │ + strbteq ip, [r7], #2624 @ 0xa40 │ │ │ │ andeq r1, r0, sl, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r1, #1 │ │ │ │ @@ -134091,51 +134091,51 @@ │ │ │ │ str r7, [r5, #32] │ │ │ │ str r2, [r5] │ │ │ │ ldr r0, [pc, #16] @ 8fe40 <__cxa_atexit@plt+0x82f40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sp, [r7], #1932 @ 0x78c │ │ │ │ - strbteq sp, [r7], #1916 @ 0x77c │ │ │ │ - strbteq sp, [r7], #2260 @ 0x8d4 │ │ │ │ + strbteq ip, [r7], #1932 @ 0x78c │ │ │ │ + strbteq ip, [r7], #1916 @ 0x77c │ │ │ │ + strbteq ip, [r7], #2260 @ 0x8d4 │ │ │ │ andeq r0, r0, sl, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8fe80 <__cxa_atexit@plt+0x82f80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sp, [r7], #2196 @ 0x894 │ │ │ │ + strbteq ip, [r7], #2196 @ 0x894 │ │ │ │ andeq r1, r0, sl, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 8fec4 <__cxa_atexit@plt+0x82fc4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #32] │ │ │ │ str r9, [r5, #20] │ │ │ │ str r8, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [pc, #16] @ 8fec8 <__cxa_atexit@plt+0x82fc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r3 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - ldreq ip, [lr, #-2656] @ 0xfffff5a0 │ │ │ │ - strbteq sp, [r7], #2140 @ 0x85c │ │ │ │ + ldreq fp, [lr, #-2664] @ 0xfffff598 │ │ │ │ + strbteq ip, [r7], #2140 @ 0x85c │ │ │ │ andeq r0, r0, fp, ror #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ add r8, r7, #8 │ │ │ │ add r3, r2, r3 │ │ │ │ @@ -134169,51 +134169,51 @@ │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5] │ │ │ │ ldr r0, [pc, #16] @ 8ff78 <__cxa_atexit@plt+0x83078> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sp, [r7], #1620 @ 0x654 │ │ │ │ - strbteq sp, [r7], #1604 @ 0x644 │ │ │ │ - strbteq sp, [r7], #1948 @ 0x79c │ │ │ │ + strbteq ip, [r7], #1620 @ 0x654 │ │ │ │ + strbteq ip, [r7], #1604 @ 0x644 │ │ │ │ + strbteq ip, [r7], #1948 @ 0x79c │ │ │ │ andeq r0, r0, fp, ror #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 8ffb8 <__cxa_atexit@plt+0x830b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5, #-4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sp, [r7], #1884 @ 0x75c │ │ │ │ + strbteq ip, [r7], #1884 @ 0x75c │ │ │ │ andeq r1, r0, sl, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 8fffc <__cxa_atexit@plt+0x830fc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #32] │ │ │ │ str r9, [r5, #20] │ │ │ │ str r8, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [pc, #16] @ 90000 <__cxa_atexit@plt+0x83100> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r3 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq ip, [lr, #-2344] @ 0xfffff6d8 │ │ │ │ - strbteq sp, [r7], #1812 @ 0x714 │ │ │ │ + ldreq fp, [lr, #-2352] @ 0xfffff6d0 │ │ │ │ + strbteq ip, [r7], #1812 @ 0x714 │ │ │ │ andeq r0, r0, sl, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 90070 <__cxa_atexit@plt+0x83170> │ │ │ │ ldr r3, [pc, #116] @ 90098 <__cxa_atexit@plt+0x83198> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -134244,20 +134244,20 @@ │ │ │ │ ldr r0, [pc, #36] @ 900b0 <__cxa_atexit@plt+0x831b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbteq sp, [r7], #1416 @ 0x588 │ │ │ │ - strbteq sp, [r7], #1392 @ 0x570 │ │ │ │ + strbteq ip, [r7], #1416 @ 0x588 │ │ │ │ + strbteq ip, [r7], #1392 @ 0x570 │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ - strbteq sp, [r7], #1356 @ 0x54c │ │ │ │ - strbteq sp, [r7], #1344 @ 0x540 │ │ │ │ - strbteq sp, [r7], #1620 @ 0x654 │ │ │ │ + strbteq ip, [r7], #1356 @ 0x54c │ │ │ │ + strbteq ip, [r7], #1344 @ 0x540 │ │ │ │ + strbteq ip, [r7], #1620 @ 0x654 │ │ │ │ andeq r0, r0, sl, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr lr, [pc, #44] @ 900fc <__cxa_atexit@plt+0x831fc> │ │ │ │ add lr, pc, lr │ │ │ │ add r3, r3, #3 │ │ │ │ @@ -134268,17 +134268,17 @@ │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ 90104 <__cxa_atexit@plt+0x83204> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sp, [r7], #1276 @ 0x4fc │ │ │ │ - strbteq sp, [r7], #1252 @ 0x4e4 │ │ │ │ - strbteq sp, [r7], #1520 @ 0x5f0 │ │ │ │ + strbteq ip, [r7], #1276 @ 0x4fc │ │ │ │ + strbteq ip, [r7], #1252 @ 0x4e4 │ │ │ │ + strbteq ip, [r7], #1520 @ 0x5f0 │ │ │ │ andeq r3, r0, sp, ror #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #68] @ 9016c <__cxa_atexit@plt+0x8326c> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -134291,41 +134291,41 @@ │ │ │ │ beq 90160 <__cxa_atexit@plt+0x83260> │ │ │ │ ldr r2, [pc, #36] @ 90170 <__cxa_atexit@plt+0x83270> │ │ │ │ add r2, pc, r2 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 177a814 <__cxa_atexit@plt+0x176d914> │ │ │ │ + b 3fecd4 <__cxa_atexit@plt+0x3f1dd4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbteq sp, [r7], #1412 @ 0x584 │ │ │ │ + strbteq ip, [r7], #1412 @ 0x584 │ │ │ │ andeq lr, r0, pc, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 9019c <__cxa_atexit@plt+0x8329c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 177a814 <__cxa_atexit@plt+0x176d914> │ │ │ │ + b 3fecd4 <__cxa_atexit@plt+0x3f1dd4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq sp, [r7], #1368 @ 0x558 │ │ │ │ + strbteq ip, [r7], #1368 @ 0x558 │ │ │ │ andeq lr, r0, pc, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 901c0 <__cxa_atexit@plt+0x832c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sp, [r7], #1332 @ 0x534 │ │ │ │ + strbteq ip, [r7], #1332 @ 0x534 │ │ │ │ andeq lr, r0, pc, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 90208 <__cxa_atexit@plt+0x83308> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -134335,97 +134335,97 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #12] @ 90210 <__cxa_atexit@plt+0x83310> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq sp, [r7], #1024 @ 0x400 │ │ │ │ - strbteq sp, [r7], #1000 @ 0x3e8 │ │ │ │ - strbteq sp, [r7], #1236 @ 0x4d4 │ │ │ │ + strbteq ip, [r7], #1024 @ 0x400 │ │ │ │ + strbteq ip, [r7], #1000 @ 0x3e8 │ │ │ │ + strbteq ip, [r7], #1236 @ 0x4d4 │ │ │ │ strdeq sp, [r1], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #32] @ 90254 <__cxa_atexit@plt+0x83354> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ ldr r3, [pc, #12] @ 90258 <__cxa_atexit@plt+0x83358> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 400524 <__cxa_atexit@plt+0x3f3624> │ │ │ │ + b 3fecdc <__cxa_atexit@plt+0x3f1ddc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq ip, [lr, #-1136] @ 0xfffffb90 │ │ │ │ - strbteq sp, [r7], #1164 @ 0x48c │ │ │ │ + ldreq fp, [lr, #-1144] @ 0xfffffb88 │ │ │ │ + strbteq ip, [r7], #1164 @ 0x48c │ │ │ │ strdeq r6, [r6], -r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 9027c <__cxa_atexit@plt+0x8337c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sp, [r7], #1096 @ 0x448 │ │ │ │ + strbteq ip, [r7], #1096 @ 0x448 │ │ │ │ strdeq r6, [r6], -r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 902bc <__cxa_atexit@plt+0x833bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sp, [r7], #1032 @ 0x408 │ │ │ │ + strbteq ip, [r7], #1032 @ 0x408 │ │ │ │ strdeq sp, [r1], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #36] @ 902f8 <__cxa_atexit@plt+0x833f8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ stmda r5, {r8, r9} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq sp, [r7], #972 @ 0x3cc │ │ │ │ + strbteq ip, [r7], #972 @ 0x3cc │ │ │ │ andeq lr, r0, pc, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r1, [pc, #28] @ 90330 <__cxa_atexit@plt+0x83430> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq sp, [r7], #916 @ 0x394 │ │ │ │ + strbteq ip, [r7], #916 @ 0x394 │ │ │ │ andeq r0, r0, sl, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r9, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 90380 <__cxa_atexit@plt+0x83480> │ │ │ │ - strbteq sp, [r7], #884 @ 0x374 │ │ │ │ + strbteq ip, [r7], #884 @ 0x374 │ │ │ │ andeq r0, r0, sl, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ @@ -134463,15 +134463,15 @@ │ │ │ │ b 8c558 <__cxa_atexit@plt+0x7f658> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbteq sp, [r7], #700 @ 0x2bc │ │ │ │ + strbteq ip, [r7], #700 @ 0x2bc │ │ │ │ andeq r9, r0, ip, ror #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #76] @ 90478 <__cxa_atexit@plt+0x83578> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -134492,26 +134492,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 8c558 <__cxa_atexit@plt+0x7f658> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq sp, [r7], #584 @ 0x248 │ │ │ │ + strbteq ip, [r7], #584 @ 0x248 │ │ │ │ andeq r3, r1, sp, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 904a8 <__cxa_atexit@plt+0x835a8> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ b 8c558 <__cxa_atexit@plt+0x7f658> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq sp, [r7], #400 @ 0x190 │ │ │ │ + strbteq ip, [r7], #400 @ 0x190 │ │ │ │ andeq r7, r1, sp, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ @@ -134522,60 +134522,60 @@ │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ ldr r2, [pc, #20] @ 904fc <__cxa_atexit@plt+0x835fc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ add r2, r5, #36 @ 0x24 │ │ │ │ stm r2, {r0, r1, ip} │ │ │ │ str lr, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq sp, [r7], #316 @ 0x13c │ │ │ │ + strbteq ip, [r7], #316 @ 0x13c │ │ │ │ andeq r7, r1, sp, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #36] @ 90538 <__cxa_atexit@plt+0x83638> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r1, [r5] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq sp, [r7], #256 @ 0x100 │ │ │ │ + strbteq ip, [r7], #256 @ 0x100 │ │ │ │ andeq r7, r1, sp, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #36] @ 90574 <__cxa_atexit@plt+0x83674> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r1, [r5] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq sp, [r7], #196 @ 0xc4 │ │ │ │ + strbteq ip, [r7], #196 @ 0xc4 │ │ │ │ andeq pc, r1, sp, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #36] @ 905b0 <__cxa_atexit@plt+0x836b0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #40]! @ 0x28 │ │ │ │ ldr sl, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -134594,16 +134594,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 90620 <__cxa_atexit@plt+0x83720> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [lr, #-752] @ 0xfffffd10 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [lr, #-760] @ 0xfffffd08 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -134619,18 +134619,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 90684 <__cxa_atexit@plt+0x83784> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [lr, #-632] @ 0xfffffd88 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [lr, #-640] @ 0xfffffd80 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sp, [r7], #192 @ 0xc0 │ │ │ │ + strbteq ip, [r7], #192 @ 0xc0 │ │ │ │ andeq r3, r0, sl, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 906e4 <__cxa_atexit@plt+0x837e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -134647,26 +134647,26 @@ │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 8c558 <__cxa_atexit@plt+0x7f658> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbteq sp, [r7], #92 @ 0x5c │ │ │ │ + strbteq ip, [r7], #92 @ 0x5c │ │ │ │ andeq r3, r0, sl, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 90714 <__cxa_atexit@plt+0x83814> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 8c558 <__cxa_atexit@plt+0x7f658> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq ip, [r7], #3888 @ 0xf30 │ │ │ │ + strbteq fp, [r7], #3888 @ 0xf30 │ │ │ │ andeq r3, r0, sl, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 90794 <__cxa_atexit@plt+0x83894> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ @@ -134686,64 +134686,64 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq ip, [lr, #-392] @ 0xfffffe78 │ │ │ │ + ldreq fp, [lr, #-400] @ 0xfffffe70 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq ip, [r7], #3740 @ 0xe9c │ │ │ │ + strbteq fp, [r7], #3740 @ 0xe9c │ │ │ │ andeq r3, r0, sl, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 907e0 <__cxa_atexit@plt+0x838e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq ip, [r7], #3672 @ 0xe58 │ │ │ │ + strbteq fp, [r7], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #32] @ 90818 <__cxa_atexit@plt+0x83918> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq ip, [r7], #3616 @ 0xe20 │ │ │ │ + strbteq fp, [r7], #3616 @ 0xe20 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #32] @ 90850 <__cxa_atexit@plt+0x83950> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -134762,16 +134762,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 908c0 <__cxa_atexit@plt+0x839c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [lr, #-80] @ 0xffffffb0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [lr, #-88] @ 0xffffffa8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -134787,16 +134787,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 90924 <__cxa_atexit@plt+0x83a24> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [lr, #-4056] @ 0xfffff028 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [lr, #-4064] @ 0xfffff020 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #32 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -134837,32 +134837,32 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #36]! @ 0x24 │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r8, [pc, #72] @ 90a24 <__cxa_atexit@plt+0x83b24> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, #4 │ │ │ │ mov sl, r0 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r6, r3 │ │ │ │ b 909f8 <__cxa_atexit@plt+0x83af8> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 90a08 <__cxa_atexit@plt+0x83b08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq sp, [r7], #44 @ 0x2c │ │ │ │ + strbteq ip, [r7], #44 @ 0x2c │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffff90c0 │ │ │ │ @ instruction: 0xffff9010 │ │ │ │ - ldreq fp, [lr, #-4084] @ 0xfffff00c │ │ │ │ - strbteq ip, [r7], #2720 @ 0xaa0 │ │ │ │ + ldreq sl, [lr, #-4092] @ 0xfffff004 │ │ │ │ + strbteq fp, [r7], #2720 @ 0xaa0 │ │ │ │ @ instruction: 0xffffb630 │ │ │ │ - strbteq ip, [r7], #2584 @ 0xa18 │ │ │ │ - strbteq ip, [r7], #3484 @ 0xd9c │ │ │ │ + strbteq fp, [r7], #2584 @ 0xa18 │ │ │ │ + strbteq fp, [r7], #3484 @ 0xd9c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 90abc <__cxa_atexit@plt+0x83bbc> │ │ │ │ @@ -134893,15 +134893,15 @@ │ │ │ │ str r3, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r8, fp │ │ │ │ b 90ad8 <__cxa_atexit@plt+0x83bd8> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffba74 │ │ │ │ @ instruction: 0xffffbafc │ │ │ │ @ instruction: 0xffffc974 │ │ │ │ @ instruction: 0xffffcb5c │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r5] │ │ │ │ and r6, r3, #3 │ │ │ │ @@ -134934,32 +134934,32 @@ │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #-4]! │ │ │ │ ldr r8, [pc, #68] @ 90ba8 <__cxa_atexit@plt+0x83ca8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 40052c <__cxa_atexit@plt+0x3f362c> │ │ │ │ + b 3fece4 <__cxa_atexit@plt+0x3f1de4> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r6, r9 │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 90b9c <__cxa_atexit@plt+0x83c9c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ mov fp, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xffffcb58 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - ldreq fp, [lr, #-3040] @ 0xfffff420 │ │ │ │ - strbteq ip, [r7], #3076 @ 0xc04 │ │ │ │ + ldreq sl, [lr, #-3048] @ 0xfffff418 │ │ │ │ + strbteq fp, [r7], #3076 @ 0xc04 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, fp │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add fp, r6, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ @@ -134992,49 +134992,49 @@ │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r6, [r5] │ │ │ │ str r8, [r5, #-4]! │ │ │ │ ldr r8, [pc, #52] @ 90c7c <__cxa_atexit@plt+0x83d7c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 40052c <__cxa_atexit@plt+0x3f362c> │ │ │ │ + b 3fece4 <__cxa_atexit@plt+0x3f1de4> │ │ │ │ ldr r6, [pc, #36] @ 90c80 <__cxa_atexit@plt+0x83d80> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, fp │ │ │ │ mov fp, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffca78 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq fp, [lr, #-2812] @ 0xfffff504 │ │ │ │ + ldreq sl, [lr, #-2820] @ 0xfffff4fc │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbteq ip, [r7], #2860 @ 0xb2c │ │ │ │ + strbteq fp, [r7], #2860 @ 0xb2c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 90cbc <__cxa_atexit@plt+0x83dbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 90cb4 <__cxa_atexit@plt+0x83db4> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 90ad8 <__cxa_atexit@plt+0x83bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq ip, [r7], #2800 @ 0xaf0 │ │ │ │ + strbteq fp, [r7], #2800 @ 0xaf0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 90ad8 <__cxa_atexit@plt+0x83bd8> │ │ │ │ - strbteq ip, [r7], #3400 @ 0xd48 │ │ │ │ + strbteq fp, [r7], #3400 @ 0xd48 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 90d20 <__cxa_atexit@plt+0x83e20> │ │ │ │ ldr r7, [pc, #52] @ 90d30 <__cxa_atexit@plt+0x83e30> │ │ │ │ @@ -135049,16 +135049,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 90d34 <__cxa_atexit@plt+0x83e34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq ip, [r7], #3360 @ 0xd20 │ │ │ │ - strbteq ip, [r7], #3308 @ 0xcec │ │ │ │ + strbteq fp, [r7], #3360 @ 0xd20 │ │ │ │ + strbteq fp, [r7], #3308 @ 0xcec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ ldr r2, [pc, #260] @ 90e58 <__cxa_atexit@plt+0x83f58> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -135109,38 +135109,38 @@ │ │ │ │ stm lr, {r1, r2, r8, r9} │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, #96] @ 90e78 <__cxa_atexit@plt+0x83f78> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, #4 │ │ │ │ ldr sl, [pc, #88] @ 90e7c <__cxa_atexit@plt+0x83f7c> │ │ │ │ add sl, pc, sl │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 90e44 <__cxa_atexit@plt+0x83f44> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 90e60 <__cxa_atexit@plt+0x83f60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ - strbteq ip, [r7], #3040 @ 0xbe0 │ │ │ │ + strbteq fp, [r7], #3040 @ 0xbe0 │ │ │ │ @ instruction: 0xffff8c7c │ │ │ │ @ instruction: 0xffffb24c │ │ │ │ - ldreq fp, [lr, #-2992] @ 0xfffff450 │ │ │ │ + ldreq sl, [lr, #-3000] @ 0xfffff448 │ │ │ │ @ instruction: 0xffff8b88 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - strbteq ip, [r7], #1500 @ 0x5dc │ │ │ │ - strbteq ip, [r7], #1544 @ 0x608 │ │ │ │ - strbteq ip, [r7], #2980 @ 0xba4 │ │ │ │ + strbteq fp, [r7], #1500 @ 0x5dc │ │ │ │ + strbteq fp, [r7], #1544 @ 0x608 │ │ │ │ + strbteq fp, [r7], #2980 @ 0xba4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ ldr r3, [pc, #220] @ 90f78 <__cxa_atexit@plt+0x84078> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ @@ -135183,43 +135183,43 @@ │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, #84] @ 90f94 <__cxa_atexit@plt+0x84094> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, #4 │ │ │ │ ldr sl, [pc, #76] @ 90f98 <__cxa_atexit@plt+0x84098> │ │ │ │ add sl, pc, sl │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r3, r6 │ │ │ │ b 90f60 <__cxa_atexit@plt+0x84060> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 90f7c <__cxa_atexit@plt+0x8407c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strbteq ip, [r7], #2756 @ 0xac4 │ │ │ │ + strbteq fp, [r7], #2756 @ 0xac4 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ @ instruction: 0xffff8b4c │ │ │ │ @ instruction: 0xffff8a9c │ │ │ │ - ldreq fp, [lr, #-2688] @ 0xfffff580 │ │ │ │ + ldreq sl, [lr, #-2696] @ 0xfffff578 │ │ │ │ @ instruction: 0xffffb0d0 │ │ │ │ - strbteq ip, [r7], #1204 @ 0x4b4 │ │ │ │ - strbteq ip, [r7], #1248 @ 0x4e0 │ │ │ │ + strbteq fp, [r7], #1204 @ 0x4b4 │ │ │ │ + strbteq fp, [r7], #1248 @ 0x4e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 90fb8 <__cxa_atexit@plt+0x840b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [lr, #-2000] @ 0xfffff830 │ │ │ │ - strbteq ip, [r7], #2688 @ 0xa80 │ │ │ │ + ldreq sl, [lr, #-2008] @ 0xfffff828 │ │ │ │ + strbteq fp, [r7], #2688 @ 0xa80 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 91004 <__cxa_atexit@plt+0x84104> │ │ │ │ ldr r7, [pc, #52] @ 91014 <__cxa_atexit@plt+0x84114> │ │ │ │ @@ -135234,54 +135234,54 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 91018 <__cxa_atexit@plt+0x84118> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - strbteq ip, [r7], #2620 @ 0xa3c │ │ │ │ + strbteq fp, [r7], #2620 @ 0xa3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9104c <__cxa_atexit@plt+0x8414c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 91054 <__cxa_atexit@plt+0x84154> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003ac <__cxa_atexit@plt+0x3f34ac> │ │ │ │ + b 3feb54 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [lr, #-1632] @ 0xfffff9a0 │ │ │ │ + ldreq sl, [lr, #-1640] @ 0xfffff998 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 91088 <__cxa_atexit@plt+0x84188> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 91090 <__cxa_atexit@plt+0x84190> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003b4 <__cxa_atexit@plt+0x3f34b4> │ │ │ │ + b 3feb5c <__cxa_atexit@plt+0x3f1c5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [lr, #-1572] @ 0xfffff9dc │ │ │ │ - strbteq ip, [r7], #2640 @ 0xa50 │ │ │ │ + ldreq sl, [lr, #-1580] @ 0xfffff9d4 │ │ │ │ + strbteq fp, [r7], #2640 @ 0xa50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 910f4 <__cxa_atexit@plt+0x841f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 910ec <__cxa_atexit@plt+0x841ec> │ │ │ │ ldr r3, [pc, #52] @ 910fc <__cxa_atexit@plt+0x841fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 91100 <__cxa_atexit@plt+0x84200> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 91104 <__cxa_atexit@plt+0x84204> │ │ │ │ @@ -135292,17 +135292,17 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 36658 <__cxa_atexit@plt+0x29758> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq ip, [r7], #2440 @ 0x988 │ │ │ │ - ldreq fp, [lr, #-1472] @ 0xfffffa40 │ │ │ │ - strbteq ip, [r7], #2504 @ 0x9c8 │ │ │ │ + strbteq fp, [r7], #2440 @ 0x988 │ │ │ │ + ldreq sl, [lr, #-1480] @ 0xfffffa38 │ │ │ │ + strbteq fp, [r7], #2504 @ 0x9c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9113c <__cxa_atexit@plt+0x8423c> │ │ │ │ ldr r3, [pc, #44] @ 91154 <__cxa_atexit@plt+0x84254> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -135314,16 +135314,16 @@ │ │ │ │ ldr r8, [pc, #20] @ 91158 <__cxa_atexit@plt+0x84258> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 31d08 <__cxa_atexit@plt+0x24e08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq ip, [r7], #2324 @ 0x914 │ │ │ │ - strbteq ip, [r7], #2400 @ 0x960 │ │ │ │ + strbteq fp, [r7], #2324 @ 0x914 │ │ │ │ + strbteq fp, [r7], #2400 @ 0x960 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9129c <__cxa_atexit@plt+0x8439c> │ │ │ │ @@ -135397,28 +135397,28 @@ │ │ │ │ str r3, [r3, #92] @ 0x5c │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - strbteq ip, [r7], #2336 @ 0x920 │ │ │ │ - strbteq ip, [r7], #2312 @ 0x908 │ │ │ │ - ldreq fp, [lr, #-1268] @ 0xfffffb0c │ │ │ │ - ldreq fp, [lr, #-1256] @ 0xfffffb18 │ │ │ │ - ldreq fp, [lr, #-1244] @ 0xfffffb24 │ │ │ │ - ldreq fp, [lr, #-1684] @ 0xfffff96c │ │ │ │ - ldreq fp, [lr, #-1168] @ 0xfffffb70 │ │ │ │ - ldreq fp, [lr, #-1188] @ 0xfffffb5c │ │ │ │ - ldreq fp, [lr, #-1652] @ 0xfffff98c │ │ │ │ - ldreq fp, [lr, #-1264] @ 0xfffffb10 │ │ │ │ + strbteq fp, [r7], #2336 @ 0x920 │ │ │ │ + strbteq fp, [r7], #2312 @ 0x908 │ │ │ │ + ldreq sl, [lr, #-1276] @ 0xfffffb04 │ │ │ │ + ldreq sl, [lr, #-1264] @ 0xfffffb10 │ │ │ │ + ldreq sl, [lr, #-1252] @ 0xfffffb1c │ │ │ │ + ldreq sl, [lr, #-1692] @ 0xfffff964 │ │ │ │ + ldreq sl, [lr, #-1176] @ 0xfffffb68 │ │ │ │ + ldreq sl, [lr, #-1196] @ 0xfffffb54 │ │ │ │ + ldreq sl, [lr, #-1660] @ 0xfffff984 │ │ │ │ + ldreq sl, [lr, #-1272] @ 0xfffffb08 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - ldreq fp, [lr, #-1104] @ 0xfffffbb0 │ │ │ │ + ldreq sl, [lr, #-1112] @ 0xfffffba8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 91374 <__cxa_atexit@plt+0x84474> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -135432,15 +135432,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 91380 <__cxa_atexit@plt+0x84480> │ │ │ │ cmp r8, #1 │ │ │ │ bne 91334 <__cxa_atexit@plt+0x84434> │ │ │ │ ldr r7, [pc, #116] @ 913a0 <__cxa_atexit@plt+0x844a0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r7, [pc, #108] @ 913a8 <__cxa_atexit@plt+0x844a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ 913ac <__cxa_atexit@plt+0x844ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #81 @ 0x51 │ │ │ │ add r7, r7, #256 @ 0x100 │ │ │ │ @@ -135448,31 +135448,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 913a4 <__cxa_atexit@plt+0x844a4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [lr, #-924] @ 0xfffffc64 │ │ │ │ - strbteq ip, [r7], #2024 @ 0x7e8 │ │ │ │ - strbteq ip, [r7], #1948 @ 0x79c │ │ │ │ + ldreq sl, [lr, #-932] @ 0xfffffc5c │ │ │ │ + strbteq fp, [r7], #2024 @ 0x7e8 │ │ │ │ + strbteq fp, [r7], #1948 @ 0x79c │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - ldreq fp, [lr, #-860] @ 0xfffffca4 │ │ │ │ - ldreq fp, [lr, #-840] @ 0xfffffcb8 │ │ │ │ + ldreq sl, [lr, #-868] @ 0xfffffc9c │ │ │ │ + ldreq sl, [lr, #-848] @ 0xfffffcb0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -135503,41 +135503,41 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 91450 <__cxa_atexit@plt+0x84550> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r7], #1840 @ 0x730 │ │ │ │ - strbteq ip, [r7], #1768 @ 0x6e8 │ │ │ │ + strbteq fp, [r7], #1840 @ 0x730 │ │ │ │ + strbteq fp, [r7], #1768 @ 0x6e8 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - ldreq fp, [lr, #-672] @ 0xfffffd60 │ │ │ │ - ldreq fp, [lr, #-644] @ 0xfffffd7c │ │ │ │ + ldreq sl, [lr, #-680] @ 0xfffffd58 │ │ │ │ + ldreq sl, [lr, #-652] @ 0xfffffd74 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9149c <__cxa_atexit@plt+0x8459c> │ │ │ │ ldr r2, [pc, #44] @ 914ac <__cxa_atexit@plt+0x845ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #40] @ 914b0 <__cxa_atexit@plt+0x845b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400534 <__cxa_atexit@plt+0x3f3634> │ │ │ │ + b 3fecec <__cxa_atexit@plt+0x3f1dec> │ │ │ │ ldr r7, [pc, #16] @ 914b4 <__cxa_atexit@plt+0x845b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq fp, [lr, #-920] @ 0xfffffc68 │ │ │ │ - strbteq ip, [r7], #1668 @ 0x684 │ │ │ │ + ldreq sl, [lr, #-928] @ 0xfffffc60 │ │ │ │ + strbteq fp, [r7], #1668 @ 0x684 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r8, #0 │ │ │ │ ble 914fc <__cxa_atexit@plt+0x845fc> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -135576,21 +135576,21 @@ │ │ │ │ ldr r7, [pc, #24] @ 91574 <__cxa_atexit@plt+0x84674> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r7], #1572 @ 0x624 │ │ │ │ - strbteq ip, [r7], #1480 @ 0x5c8 │ │ │ │ - ldreq fp, [lr, #-440] @ 0xfffffe48 │ │ │ │ + strbteq fp, [r7], #1572 @ 0x624 │ │ │ │ + strbteq fp, [r7], #1480 @ 0x5c8 │ │ │ │ + ldreq sl, [lr, #-448] @ 0xfffffe40 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - ldreq fp, [lr, #-388] @ 0xfffffe7c │ │ │ │ - ldreq fp, [lr, #-360] @ 0xfffffe98 │ │ │ │ - strbteq ip, [r7], #1484 @ 0x5cc │ │ │ │ + ldreq sl, [lr, #-396] @ 0xfffffe74 │ │ │ │ + ldreq sl, [lr, #-368] @ 0xfffffe90 │ │ │ │ + strbteq fp, [r7], #1484 @ 0x5cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 91624 <__cxa_atexit@plt+0x84724> │ │ │ │ ldr r3, [pc, #160] @ 9164c <__cxa_atexit@plt+0x8474c> │ │ │ │ @@ -135620,31 +135620,31 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 91654 <__cxa_atexit@plt+0x84754> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r7, [pc, #36] @ 91650 <__cxa_atexit@plt+0x84750> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbteq ip, [r7], #1344 @ 0x540 │ │ │ │ - ldreq fp, [lr, #-276] @ 0xfffffeec │ │ │ │ - ldreq fp, [lr, #-228] @ 0xffffff1c │ │ │ │ - ldreq fp, [lr, #-328] @ 0xfffffeb8 │ │ │ │ - strbteq ip, [r7], #1272 @ 0x4f8 │ │ │ │ + strbteq fp, [r7], #1344 @ 0x540 │ │ │ │ + ldreq sl, [lr, #-284] @ 0xfffffee4 │ │ │ │ + ldreq sl, [lr, #-236] @ 0xffffff14 │ │ │ │ + ldreq sl, [lr, #-336] @ 0xfffffeb0 │ │ │ │ + strbteq fp, [r7], #1272 @ 0x4f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 916c0 <__cxa_atexit@plt+0x847c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -135663,38 +135663,38 @@ │ │ │ │ str r7, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #20] @ 916e0 <__cxa_atexit@plt+0x847e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq fp, [lr, #-104] @ 0xffffff98 │ │ │ │ - ldreq fp, [lr, #-44] @ 0xffffffd4 │ │ │ │ - ldreq fp, [lr, #-144] @ 0xffffff70 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sl, [lr, #-112] @ 0xffffff90 │ │ │ │ + ldreq sl, [lr, #-52] @ 0xffffffcc │ │ │ │ + ldreq sl, [lr, #-152] @ 0xffffff68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 91720 <__cxa_atexit@plt+0x84820> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 91728 <__cxa_atexit@plt+0x84828> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [lr, #-3980] @ 0xfffff074 │ │ │ │ + ldreq r9, [lr, #-3988] @ 0xfffff06c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9176c <__cxa_atexit@plt+0x8486c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -135702,20 +135702,20 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 91778 <__cxa_atexit@plt+0x84878> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40053c <__cxa_atexit@plt+0x3f363c> │ │ │ │ + b 3fecf4 <__cxa_atexit@plt+0x3f1df4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [lr, #-3916] @ 0xfffff0b4 │ │ │ │ - ldreq fp, [lr, #-200] @ 0xffffff38 │ │ │ │ - strbteq ip, [r7], #1004 @ 0x3ec │ │ │ │ + ldreq r9, [lr, #-3924] @ 0xfffff0ac │ │ │ │ + ldreq sl, [lr, #-208] @ 0xffffff30 │ │ │ │ + strbteq fp, [r7], #1004 @ 0x3ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 91834 <__cxa_atexit@plt+0x84934> │ │ │ │ ldr r3, [pc, #156] @ 9183c <__cxa_atexit@plt+0x8493c> │ │ │ │ @@ -135745,28 +135745,28 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #56] @ 91844 <__cxa_atexit@plt+0x84944> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq sl, [lr, #-3888] @ 0xfffff0d0 │ │ │ │ - strbteq ip, [r7], #804 @ 0x324 │ │ │ │ + ldreq r9, [lr, #-3896] @ 0xfffff0c8 │ │ │ │ + strbteq fp, [r7], #804 @ 0x324 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ ldr r0, [pc, #92] @ 918c8 <__cxa_atexit@plt+0x849c8> │ │ │ │ @@ -135786,35 +135786,35 @@ │ │ │ │ str r1, [r3] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r5, [pc, #28] @ 918cc <__cxa_atexit@plt+0x849cc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq sl, [lr, #-3724] @ 0xfffff174 │ │ │ │ - strbteq ip, [r7], #668 @ 0x29c │ │ │ │ + ldreq r9, [lr, #-3732] @ 0xfffff16c │ │ │ │ + strbteq fp, [r7], #668 @ 0x29c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #8] @ 91908 <__cxa_atexit@plt+0x84a08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ - ldreq sl, [lr, #-3644] @ 0xfffff1c4 │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ + ldreq r9, [lr, #-3652] @ 0xfffff1bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9194c <__cxa_atexit@plt+0x84a4c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -135822,19 +135822,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 91958 <__cxa_atexit@plt+0x84a58> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400544 <__cxa_atexit@plt+0x3f3644> │ │ │ │ + b 3fecfc <__cxa_atexit@plt+0x3f1dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [lr, #-3436] @ 0xfffff294 │ │ │ │ - ldreq sl, [lr, #-3816] @ 0xfffff118 │ │ │ │ + ldreq r9, [lr, #-3444] @ 0xfffff28c │ │ │ │ + ldreq r9, [lr, #-3824] @ 0xfffff110 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9199c <__cxa_atexit@plt+0x84a9c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -135842,19 +135842,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 919a8 <__cxa_atexit@plt+0x84aa8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40054c <__cxa_atexit@plt+0x3f364c> │ │ │ │ + b 3fed04 <__cxa_atexit@plt+0x3f1e04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [lr, #-3356] @ 0xfffff2e4 │ │ │ │ - ldreq sl, [lr, #-3736] @ 0xfffff168 │ │ │ │ + ldreq r9, [lr, #-3364] @ 0xfffff2dc │ │ │ │ + ldreq r9, [lr, #-3744] @ 0xfffff160 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #120 @ 0x78 │ │ │ │ cmp r3, ip │ │ │ │ bcc 91ac4 <__cxa_atexit@plt+0x84bc4> │ │ │ │ @@ -135916,34 +135916,34 @@ │ │ │ │ str r6, [r6, #76] @ 0x4c │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, ip, #6 │ │ │ │ mov r6, ip │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r8, [pc, #68] @ 91b04 <__cxa_atexit@plt+0x84c04> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r7, [pc, #60] @ 91b08 <__cxa_atexit@plt+0x84c08> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #120 @ 0x78 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - strbteq ip, [r7], #400 @ 0x190 │ │ │ │ - ldreq sl, [lr, #-3252] @ 0xfffff34c │ │ │ │ - ldreq sl, [lr, #-3200] @ 0xfffff380 │ │ │ │ - ldreq sl, [lr, #-3300] @ 0xfffff31c │ │ │ │ + strbteq fp, [r7], #400 @ 0x190 │ │ │ │ + ldreq r9, [lr, #-3260] @ 0xfffff344 │ │ │ │ + ldreq r9, [lr, #-3208] @ 0xfffff378 │ │ │ │ + ldreq r9, [lr, #-3308] @ 0xfffff314 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - strbteq ip, [r7], #140 @ 0x8c │ │ │ │ - strbteq ip, [r7], #180 @ 0xb4 │ │ │ │ - strbteq ip, [r7], #104 @ 0x68 │ │ │ │ + strbteq fp, [r7], #140 @ 0x8c │ │ │ │ + strbteq fp, [r7], #180 @ 0xb4 │ │ │ │ + strbteq fp, [r7], #104 @ 0x68 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 91bac <__cxa_atexit@plt+0x84cac> │ │ │ │ ldr r7, [pc, #140] @ 91bbc <__cxa_atexit@plt+0x84cbc> │ │ │ │ @@ -135967,31 +135967,31 @@ │ │ │ │ ldr r1, [pc, #76] @ 91bc4 <__cxa_atexit@plt+0x84cc4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 91bc8 <__cxa_atexit@plt+0x84cc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbteq fp, [r7], #4064 @ 0xfe0 │ │ │ │ - strbteq fp, [r7], #4012 @ 0xfac │ │ │ │ + strbteq sl, [r7], #4064 @ 0xfe0 │ │ │ │ + strbteq sl, [r7], #4012 @ 0xfac │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #64] @ 91c2c <__cxa_atexit@plt+0x84d2c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -136003,32 +136003,32 @@ │ │ │ │ ldr r2, [pc, #40] @ 91c30 <__cxa_atexit@plt+0x84d30> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq fp, [r7], #3908 @ 0xf44 │ │ │ │ + strbteq sl, [r7], #3908 @ 0xf44 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 91c5c <__cxa_atexit@plt+0x84d5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq fp, [r7], #3864 @ 0xf18 │ │ │ │ + strbteq sl, [r7], #3864 @ 0xf18 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #12]! │ │ │ │ ldr r1, [r3, #-8] │ │ │ │ ldr r0, [r3, #-4] │ │ │ │ @@ -136096,34 +136096,34 @@ │ │ │ │ str r6, [r6, #76] @ 0x4c │ │ │ │ add r5, r5, #24 │ │ │ │ sub r9, ip, #6 │ │ │ │ mov r6, ip │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r8, [pc, #72] @ 91dd8 <__cxa_atexit@plt+0x84ed8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r7, [pc, #64] @ 91ddc <__cxa_atexit@plt+0x84edc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #120 @ 0x78 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ - strbteq fp, [r7], #3772 @ 0xebc │ │ │ │ - ldreq sl, [lr, #-2528] @ 0xfffff620 │ │ │ │ - ldreq sl, [lr, #-2476] @ 0xfffff654 │ │ │ │ + strbteq sl, [r7], #3772 @ 0xebc │ │ │ │ + ldreq r9, [lr, #-2536] @ 0xfffff618 │ │ │ │ + ldreq r9, [lr, #-2484] @ 0xfffff64c │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - ldreq sl, [lr, #-2568] @ 0xfffff5f8 │ │ │ │ + ldreq r9, [lr, #-2576] @ 0xfffff5f0 │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - strbteq fp, [r7], #3516 @ 0xdbc │ │ │ │ - strbteq fp, [r7], #3556 @ 0xde4 │ │ │ │ + strbteq sl, [r7], #3516 @ 0xdbc │ │ │ │ + strbteq sl, [r7], #3556 @ 0xde4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 91e4c <__cxa_atexit@plt+0x84f4c> │ │ │ │ ldr r7, [pc, #92] @ 91e5c <__cxa_atexit@plt+0x84f5c> │ │ │ │ @@ -136135,50 +136135,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r8, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 91e40 <__cxa_atexit@plt+0x84f40> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 400554 <__cxa_atexit@plt+0x3f3654> │ │ │ │ + b 3fed0c <__cxa_atexit@plt+0x3f1e0c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 91e64 <__cxa_atexit@plt+0x84f64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq fp, [r7], #3400 @ 0xd48 │ │ │ │ + strbteq sl, [r7], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 91ea0 <__cxa_atexit@plt+0x84fa0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 91e98 <__cxa_atexit@plt+0x84f98> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400554 <__cxa_atexit@plt+0x3f3654> │ │ │ │ + b 3fed0c <__cxa_atexit@plt+0x3f1e0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400554 <__cxa_atexit@plt+0x3f3654> │ │ │ │ + b 3fed0c <__cxa_atexit@plt+0x3f1e0c> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 91f54 <__cxa_atexit@plt+0x85054> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -136192,15 +136192,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 91f60 <__cxa_atexit@plt+0x85060> │ │ │ │ cmp r8, #1 │ │ │ │ bne 91f14 <__cxa_atexit@plt+0x85014> │ │ │ │ ldr r7, [pc, #116] @ 91f80 <__cxa_atexit@plt+0x85080> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r7, [pc, #108] @ 91f88 <__cxa_atexit@plt+0x85088> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ 91f8c <__cxa_atexit@plt+0x8508c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #81 @ 0x51 │ │ │ │ add r7, r7, #256 @ 0x100 │ │ │ │ @@ -136208,31 +136208,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 91f84 <__cxa_atexit@plt+0x85084> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [lr, #-1980] @ 0xfffff844 │ │ │ │ - strbteq fp, [r7], #3080 @ 0xc08 │ │ │ │ - strbteq fp, [r7], #3128 @ 0xc38 │ │ │ │ + ldreq r9, [lr, #-1988] @ 0xfffff83c │ │ │ │ + strbteq sl, [r7], #3080 @ 0xc08 │ │ │ │ + strbteq sl, [r7], #3128 @ 0xc38 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - ldreq sl, [lr, #-1916] @ 0xfffff884 │ │ │ │ - ldreq sl, [lr, #-1896] @ 0xfffff898 │ │ │ │ + ldreq r9, [lr, #-1924] @ 0xfffff87c │ │ │ │ + ldreq r9, [lr, #-1904] @ 0xfffff890 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -136263,20 +136263,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 92030 <__cxa_atexit@plt+0x85130> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [r7], #2896 @ 0xb50 │ │ │ │ - strbteq fp, [r7], #2948 @ 0xb84 │ │ │ │ + strbteq sl, [r7], #2896 @ 0xb50 │ │ │ │ + strbteq sl, [r7], #2948 @ 0xb84 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - ldreq sl, [lr, #-1728] @ 0xfffff940 │ │ │ │ - ldreq sl, [lr, #-1700] @ 0xfffff95c │ │ │ │ - strbteq fp, [r7], #3012 @ 0xbc4 │ │ │ │ + ldreq r9, [lr, #-1736] @ 0xfffff938 │ │ │ │ + ldreq r9, [lr, #-1708] @ 0xfffff954 │ │ │ │ + strbteq sl, [r7], #3012 @ 0xbc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 920ac <__cxa_atexit@plt+0x851ac> │ │ │ │ ldr r2, [pc, #84] @ 920b8 <__cxa_atexit@plt+0x851b8> │ │ │ │ @@ -136292,38 +136292,38 @@ │ │ │ │ ldr r3, [pc, #52] @ 920c0 <__cxa_atexit@plt+0x851c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 920c4 <__cxa_atexit@plt+0x851c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40055c <__cxa_atexit@plt+0x3f365c> │ │ │ │ + b 3fed14 <__cxa_atexit@plt+0x3f1e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq sl, [lr, #-1580] @ 0xfffff9d4 │ │ │ │ + ldreq r9, [lr, #-1588] @ 0xfffff9cc │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq sl, [lr, #-1568] @ 0xfffff9e0 │ │ │ │ - strbteq fp, [r7], #2876 @ 0xb3c │ │ │ │ + ldreq r9, [lr, #-1576] @ 0xfffff9d8 │ │ │ │ + strbteq sl, [r7], #2876 @ 0xb3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 920f4 <__cxa_atexit@plt+0x851f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 920f8 <__cxa_atexit@plt+0x851f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40055c <__cxa_atexit@plt+0x3f365c> │ │ │ │ + b 3fed14 <__cxa_atexit@plt+0x3f1e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq sl, [lr, #-1488] @ 0xfffffa30 │ │ │ │ - strbteq fp, [r7], #2824 @ 0xb08 │ │ │ │ + ldreq r9, [lr, #-1496] @ 0xfffffa28 │ │ │ │ + strbteq sl, [r7], #2824 @ 0xb08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 92150 <__cxa_atexit@plt+0x85250> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -136344,18 +136344,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sl, [lr, #-2068] @ 0xfffff7ec │ │ │ │ - ldreq sl, [lr, #-1484] @ 0xfffffa34 │ │ │ │ - strbteq fp, [r7], #2680 @ 0xa78 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r9, [lr, #-2076] @ 0xfffff7e4 │ │ │ │ + ldreq r9, [lr, #-1492] @ 0xfffffa2c │ │ │ │ + strbteq sl, [r7], #2680 @ 0xa78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 921b4 <__cxa_atexit@plt+0x852b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -136363,16 +136363,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 92270 <__cxa_atexit@plt+0x85370> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [lr, #-1272] @ 0xfffffb08 │ │ │ │ - strbteq fp, [r7], #2600 @ 0xa28 │ │ │ │ + ldreq r9, [lr, #-1280] @ 0xfffffb00 │ │ │ │ + strbteq sl, [r7], #2600 @ 0xa28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 92204 <__cxa_atexit@plt+0x85304> │ │ │ │ ldr r2, [pc, #44] @ 9220c <__cxa_atexit@plt+0x8530c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -136380,19 +136380,19 @@ │ │ │ │ ldr r1, [pc, #36] @ 92210 <__cxa_atexit@plt+0x85310> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4c95a4 <__cxa_atexit@plt+0x4bc6a4> │ │ │ │ + b 13100b4 <__cxa_atexit@plt+0x13031b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq sl, [lr, #-1200] @ 0xfffffb50 │ │ │ │ + ldreq r9, [lr, #-1208] @ 0xfffffb48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 92250 <__cxa_atexit@plt+0x85350> │ │ │ │ @@ -136402,17 +136402,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sl, [lr, #-1248] @ 0xfffffb20 │ │ │ │ - strbteq fp, [r7], #2448 @ 0x990 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r9, [lr, #-1256] @ 0xfffffb18 │ │ │ │ + strbteq sl, [r7], #2448 @ 0x990 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 922f4 <__cxa_atexit@plt+0x853f4> │ │ │ │ ldr r3, [pc, #120] @ 922fc <__cxa_atexit@plt+0x853fc> │ │ │ │ @@ -136431,52 +136431,52 @@ │ │ │ │ ldr r9, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r9, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 5d4a98 <__cxa_atexit@plt+0x5c7b98> │ │ │ │ + b 141c078 <__cxa_atexit@plt+0x140f178> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 92304 <__cxa_atexit@plt+0x85404> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq sl, [lr, #-980] @ 0xfffffc2c │ │ │ │ - strbteq fp, [r7], #2284 @ 0x8ec │ │ │ │ + ldreq r9, [lr, #-988] @ 0xfffffc24 │ │ │ │ + strbteq sl, [r7], #2284 @ 0x8ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 92344 <__cxa_atexit@plt+0x85444> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r2, [pc, #44] @ 9235c <__cxa_atexit@plt+0x8545c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 5d4a98 <__cxa_atexit@plt+0x5c7b98> │ │ │ │ + b 141c078 <__cxa_atexit@plt+0x140f178> │ │ │ │ ldr r7, [pc, #12] @ 92358 <__cxa_atexit@plt+0x85458> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [lr, #-880] @ 0xfffffc90 │ │ │ │ + ldreq r9, [lr, #-888] @ 0xfffffc88 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq fp, [r7], #2196 @ 0x894 │ │ │ │ + strbteq sl, [r7], #2196 @ 0x894 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 923e4 <__cxa_atexit@plt+0x854e4> │ │ │ │ @@ -136519,35 +136519,35 @@ │ │ │ │ ldr r3, [pc, #80] @ 92468 <__cxa_atexit@plt+0x85568> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 5d4a98 <__cxa_atexit@plt+0x5c7b98> │ │ │ │ + b 141c078 <__cxa_atexit@plt+0x140f178> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 9246c <__cxa_atexit@plt+0x8556c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - ldreq sl, [lr, #-632] @ 0xfffffd88 │ │ │ │ + ldreq r9, [lr, #-640] @ 0xfffffd80 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - ldreq sl, [lr, #-744] @ 0xfffffd18 │ │ │ │ - strbteq fp, [r7], #1912 @ 0x778 │ │ │ │ + ldreq r9, [lr, #-752] @ 0xfffffd10 │ │ │ │ + strbteq sl, [r7], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 92510 <__cxa_atexit@plt+0x85610> │ │ │ │ @@ -136573,30 +136573,30 @@ │ │ │ │ ldr r1, [r3, #-12] │ │ │ │ sub r0, r2, #3 │ │ │ │ str r9, [r3, #-16] │ │ │ │ str r0, [r3, #-12] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r6, r2 │ │ │ │ - b 3c0cec <__cxa_atexit@plt+0x3b3dec> │ │ │ │ + b 1208644 <__cxa_atexit@plt+0x11fb744> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldreq sl, [lr, #-488] @ 0xfffffe18 │ │ │ │ + ldreq r9, [lr, #-496] @ 0xfffffe10 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbteq fp, [r7], #1716 @ 0x6b4 │ │ │ │ + strbteq sl, [r7], #1716 @ 0x6b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9258c <__cxa_atexit@plt+0x8568c> │ │ │ │ @@ -136606,21 +136606,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r7, #83] @ 0x53 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub r2, r6, #3 │ │ │ │ stm r5, {r1, r2} │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3c0cec <__cxa_atexit@plt+0x3b3dec> │ │ │ │ + b 1208644 <__cxa_atexit@plt+0x11fb744> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq fp, [r7], #1620 @ 0x654 │ │ │ │ + strbteq sl, [r7], #1620 @ 0x654 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ 925c4 <__cxa_atexit@plt+0x856c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -136631,27 +136631,27 @@ │ │ │ │ ldr r3, [pc, #24] @ 925f0 <__cxa_atexit@plt+0x856f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 925f4 <__cxa_atexit@plt+0x856f4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400564 <__cxa_atexit@plt+0x3f3664> │ │ │ │ + b 3fed1c <__cxa_atexit@plt+0x3f1e1c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq fp, [r7], #1468 @ 0x5bc │ │ │ │ + strbteq sl, [r7], #1468 @ 0x5bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 92618 <__cxa_atexit@plt+0x85718> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - ldreq sl, [lr, #-872] @ 0xfffffc98 │ │ │ │ - strbteq fp, [r7], #1464 @ 0x5b8 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + ldreq r9, [lr, #-880] @ 0xfffffc90 │ │ │ │ + strbteq sl, [r7], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9266c <__cxa_atexit@plt+0x8576c> │ │ │ │ @@ -136666,49 +136666,49 @@ │ │ │ │ b 938d4 <__cxa_atexit@plt+0x869d4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r1, r0, ip, lsl #5 │ │ │ │ - strbteq fp, [r7], #1324 @ 0x52c │ │ │ │ + strbteq sl, [r7], #1324 @ 0x52c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 926b0 <__cxa_atexit@plt+0x857b0> │ │ │ │ ldr r2, [pc, #32] @ 926b8 <__cxa_atexit@plt+0x857b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #20] @ 926bc <__cxa_atexit@plt+0x857bc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 40056c <__cxa_atexit@plt+0x3f366c> │ │ │ │ + b 3fed24 <__cxa_atexit@plt+0x3f1e24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [lr, #-4] │ │ │ │ - ldreq sl, [lr, #-716] @ 0xfffffd34 │ │ │ │ - strbteq fp, [r7], #1264 @ 0x4f0 │ │ │ │ + ldreq r9, [lr, #-12] │ │ │ │ + ldreq r9, [lr, #-724] @ 0xfffffd2c │ │ │ │ + strbteq sl, [r7], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 926f4 <__cxa_atexit@plt+0x857f4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 926fc <__cxa_atexit@plt+0x857fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400574 <__cxa_atexit@plt+0x3f3674> │ │ │ │ + b 3fed2c <__cxa_atexit@plt+0x3f1e2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [lr, #-4024] @ 0xfffff048 │ │ │ │ - strbteq fp, [r7], #1128 @ 0x468 │ │ │ │ + ldreq r8, [lr, #-4032] @ 0xfffff040 │ │ │ │ + strbteq sl, [r7], #1128 @ 0x468 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 927b8 <__cxa_atexit@plt+0x858b8> │ │ │ │ ldr r3, [pc, #156] @ 927c0 <__cxa_atexit@plt+0x858c0> │ │ │ │ @@ -136738,28 +136738,28 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #56] @ 927c8 <__cxa_atexit@plt+0x858c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r9, [lr, #-4012] @ 0xfffff054 │ │ │ │ - strbteq fp, [r7], #928 @ 0x3a0 │ │ │ │ + ldreq r8, [lr, #-4020] @ 0xfffff04c │ │ │ │ + strbteq sl, [r7], #928 @ 0x3a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ ldr r0, [pc, #92] @ 9284c <__cxa_atexit@plt+0x8594c> │ │ │ │ @@ -136779,36 +136779,36 @@ │ │ │ │ str r1, [r3] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r5, [pc, #28] @ 92850 <__cxa_atexit@plt+0x85950> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r9, [lr, #-3848] @ 0xfffff0f8 │ │ │ │ - strbteq fp, [r7], #792 @ 0x318 │ │ │ │ + ldreq r8, [lr, #-3856] @ 0xfffff0f0 │ │ │ │ + strbteq sl, [r7], #792 @ 0x318 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #8] @ 9288c <__cxa_atexit@plt+0x8598c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ - ldreq r9, [lr, #-3768] @ 0xfffff148 │ │ │ │ - strbteq fp, [r7], #784 @ 0x310 │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ + ldreq r8, [lr, #-3776] @ 0xfffff140 │ │ │ │ + strbteq sl, [r7], #784 @ 0x310 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 928ec <__cxa_atexit@plt+0x859ec> │ │ │ │ ldr r3, [pc, #64] @ 928f4 <__cxa_atexit@plt+0x859f4> │ │ │ │ @@ -136826,15 +136826,15 @@ │ │ │ │ b 92904 <__cxa_atexit@plt+0x85a04> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq fp, [r7], #684 @ 0x2ac │ │ │ │ + strbteq sl, [r7], #684 @ 0x2ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #39] @ 0x27 │ │ │ │ and r7, r2, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 92938 <__cxa_atexit@plt+0x85a38> │ │ │ │ @@ -136870,15 +136870,15 @@ │ │ │ │ b 92e68 <__cxa_atexit@plt+0x85f68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq r9, [lr, #-4084] @ 0xfffff00c │ │ │ │ + ldreq r8, [lr, #-4092] @ 0xfffff004 │ │ │ │ @ instruction: 0x000002bc │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -136896,29 +136896,29 @@ │ │ │ │ beq 92a98 <__cxa_atexit@plt+0x85b98> │ │ │ │ cmp r2, #3 │ │ │ │ bne 92a84 <__cxa_atexit@plt+0x85b84> │ │ │ │ ldr r3, [pc, #180] @ 92abc <__cxa_atexit@plt+0x85bbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ - b 40057c <__cxa_atexit@plt+0x3f367c> │ │ │ │ + b 3fed34 <__cxa_atexit@plt+0x3f1e34> │ │ │ │ ldr r1, [pc, #148] @ 92ab0 <__cxa_atexit@plt+0x85bb0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r3, #2] │ │ │ │ str r1, [r5] │ │ │ │ str r8, [r5, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq 92a98 <__cxa_atexit@plt+0x85b98> │ │ │ │ cmp r2, #2 │ │ │ │ bne 92aa0 <__cxa_atexit@plt+0x85ba0> │ │ │ │ ldr r3, [pc, #116] @ 92ab4 <__cxa_atexit@plt+0x85bb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 40057c <__cxa_atexit@plt+0x3f367c> │ │ │ │ + b 3fed34 <__cxa_atexit@plt+0x3f1e34> │ │ │ │ ldr r1, [pc, #88] @ 92aac <__cxa_atexit@plt+0x85bac> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq 92a98 <__cxa_atexit@plt+0x85b98> │ │ │ │ @@ -136940,58 +136940,58 @@ │ │ │ │ mov r8, fp │ │ │ │ b 930b4 <__cxa_atexit@plt+0x861b4> │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r9, [lr, #-3200] @ 0xfffff380 │ │ │ │ + ldreq r8, [lr, #-3208] @ 0xfffff378 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 92af0 <__cxa_atexit@plt+0x85bf0> │ │ │ │ ldr r3, [pc, #40] @ 92b08 <__cxa_atexit@plt+0x85c08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ - b 40057c <__cxa_atexit@plt+0x3f367c> │ │ │ │ + b 3fed34 <__cxa_atexit@plt+0x3f1e34> │ │ │ │ ldr r7, [pc, #12] @ 92b04 <__cxa_atexit@plt+0x85c04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [lr, #-3092] @ 0xfffff3ec │ │ │ │ + ldreq r8, [lr, #-3100] @ 0xfffff3e4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 92b34 <__cxa_atexit@plt+0x85c34> │ │ │ │ ldr r7, [pc, #24] @ 92b40 <__cxa_atexit@plt+0x85c40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 930b4 <__cxa_atexit@plt+0x861b4> │ │ │ │ - ldreq r9, [lr, #-3044] @ 0xfffff41c │ │ │ │ + ldreq r8, [lr, #-3052] @ 0xfffff414 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 92b70 <__cxa_atexit@plt+0x85c70> │ │ │ │ ldr r3, [pc, #28] @ 92b7c <__cxa_atexit@plt+0x85c7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 40057c <__cxa_atexit@plt+0x3f367c> │ │ │ │ + b 3fed34 <__cxa_atexit@plt+0x3f1e34> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 930b4 <__cxa_atexit@plt+0x861b4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -137001,15 +137001,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 930b4 <__cxa_atexit@plt+0x861b4> │ │ │ │ - ldreq r9, [lr, #-2928] @ 0xfffff490 │ │ │ │ + ldreq r8, [lr, #-2936] @ 0xfffff488 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 92be4 <__cxa_atexit@plt+0x85ce4> │ │ │ │ cmp r3, #3 │ │ │ │ beq 92bf8 <__cxa_atexit@plt+0x85cf8> │ │ │ │ @@ -137021,15 +137021,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 930b4 <__cxa_atexit@plt+0x861b4> │ │ │ │ - ldreq r9, [lr, #-2848] @ 0xfffff4e0 │ │ │ │ + ldreq r8, [lr, #-2856] @ 0xfffff4d8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ and r3, r7, #3 │ │ │ │ and r1, r2, #3 │ │ │ │ @@ -137046,29 +137046,29 @@ │ │ │ │ beq 92cf0 <__cxa_atexit@plt+0x85df0> │ │ │ │ cmp r3, #3 │ │ │ │ bne 92cdc <__cxa_atexit@plt+0x85ddc> │ │ │ │ ldr r3, [pc, #180] @ 92d14 <__cxa_atexit@plt+0x85e14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ - b 40057c <__cxa_atexit@plt+0x3f367c> │ │ │ │ + b 3fed34 <__cxa_atexit@plt+0x3f1e34> │ │ │ │ ldr r1, [pc, #148] @ 92d08 <__cxa_atexit@plt+0x85e08> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r2, #2] │ │ │ │ str r1, [r5] │ │ │ │ str r8, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 92cf0 <__cxa_atexit@plt+0x85df0> │ │ │ │ cmp r3, #2 │ │ │ │ bne 92cf8 <__cxa_atexit@plt+0x85df8> │ │ │ │ ldr r3, [pc, #116] @ 92d0c <__cxa_atexit@plt+0x85e0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 40057c <__cxa_atexit@plt+0x3f367c> │ │ │ │ + b 3fed34 <__cxa_atexit@plt+0x3f1e34> │ │ │ │ ldr r1, [pc, #88] @ 92d04 <__cxa_atexit@plt+0x85e04> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2, #3] │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 92cf0 <__cxa_atexit@plt+0x85df0> │ │ │ │ @@ -137090,58 +137090,58 @@ │ │ │ │ mov r8, fp │ │ │ │ b 930b4 <__cxa_atexit@plt+0x861b4> │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r9, [lr, #-2600] @ 0xfffff5d8 │ │ │ │ + ldreq r8, [lr, #-2608] @ 0xfffff5d0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 92d48 <__cxa_atexit@plt+0x85e48> │ │ │ │ ldr r3, [pc, #40] @ 92d60 <__cxa_atexit@plt+0x85e60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ - b 40057c <__cxa_atexit@plt+0x3f367c> │ │ │ │ + b 3fed34 <__cxa_atexit@plt+0x3f1e34> │ │ │ │ ldr r7, [pc, #12] @ 92d5c <__cxa_atexit@plt+0x85e5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [lr, #-2492] @ 0xfffff644 │ │ │ │ + ldreq r8, [lr, #-2500] @ 0xfffff63c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 92d8c <__cxa_atexit@plt+0x85e8c> │ │ │ │ ldr r7, [pc, #24] @ 92d98 <__cxa_atexit@plt+0x85e98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 930b4 <__cxa_atexit@plt+0x861b4> │ │ │ │ - ldreq r9, [lr, #-2444] @ 0xfffff674 │ │ │ │ + ldreq r8, [lr, #-2452] @ 0xfffff66c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 92dc8 <__cxa_atexit@plt+0x85ec8> │ │ │ │ ldr r3, [pc, #28] @ 92dd4 <__cxa_atexit@plt+0x85ed4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 40057c <__cxa_atexit@plt+0x3f367c> │ │ │ │ + b 3fed34 <__cxa_atexit@plt+0x3f1e34> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 930b4 <__cxa_atexit@plt+0x861b4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -137151,15 +137151,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 930b4 <__cxa_atexit@plt+0x861b4> │ │ │ │ - ldreq r9, [lr, #-2328] @ 0xfffff6e8 │ │ │ │ + ldreq r8, [lr, #-2336] @ 0xfffff6e0 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 92e3c <__cxa_atexit@plt+0x85f3c> │ │ │ │ cmp r3, #3 │ │ │ │ beq 92e50 <__cxa_atexit@plt+0x85f50> │ │ │ │ @@ -137171,15 +137171,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 930b4 <__cxa_atexit@plt+0x861b4> │ │ │ │ - ldreq r9, [lr, #-2248] @ 0xfffff738 │ │ │ │ + ldreq r8, [lr, #-2256] @ 0xfffff730 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r7, #3 │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -137195,29 +137195,29 @@ │ │ │ │ beq 92f44 <__cxa_atexit@plt+0x86044> │ │ │ │ cmp r2, #3 │ │ │ │ bne 92f30 <__cxa_atexit@plt+0x86030> │ │ │ │ ldr r3, [pc, #180] @ 92f68 <__cxa_atexit@plt+0x86068> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ - b 40057c <__cxa_atexit@plt+0x3f367c> │ │ │ │ + b 3fed34 <__cxa_atexit@plt+0x3f1e34> │ │ │ │ ldr r1, [pc, #148] @ 92f5c <__cxa_atexit@plt+0x8605c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r3, #2] │ │ │ │ str r1, [r5] │ │ │ │ str r8, [r5, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq 92f44 <__cxa_atexit@plt+0x86044> │ │ │ │ cmp r2, #2 │ │ │ │ bne 92f4c <__cxa_atexit@plt+0x8604c> │ │ │ │ ldr r3, [pc, #116] @ 92f60 <__cxa_atexit@plt+0x86060> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 40057c <__cxa_atexit@plt+0x3f367c> │ │ │ │ + b 3fed34 <__cxa_atexit@plt+0x3f1e34> │ │ │ │ ldr r1, [pc, #88] @ 92f58 <__cxa_atexit@plt+0x86058> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq 92f44 <__cxa_atexit@plt+0x86044> │ │ │ │ @@ -137239,58 +137239,58 @@ │ │ │ │ mov r8, fp │ │ │ │ b 930b4 <__cxa_atexit@plt+0x861b4> │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r9, [lr, #-2004] @ 0xfffff82c │ │ │ │ + ldreq r8, [lr, #-2012] @ 0xfffff824 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 92f9c <__cxa_atexit@plt+0x8609c> │ │ │ │ ldr r3, [pc, #40] @ 92fb4 <__cxa_atexit@plt+0x860b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ - b 40057c <__cxa_atexit@plt+0x3f367c> │ │ │ │ + b 3fed34 <__cxa_atexit@plt+0x3f1e34> │ │ │ │ ldr r7, [pc, #12] @ 92fb0 <__cxa_atexit@plt+0x860b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [lr, #-1896] @ 0xfffff898 │ │ │ │ + ldreq r8, [lr, #-1904] @ 0xfffff890 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 92fe0 <__cxa_atexit@plt+0x860e0> │ │ │ │ ldr r7, [pc, #24] @ 92fec <__cxa_atexit@plt+0x860ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 930b4 <__cxa_atexit@plt+0x861b4> │ │ │ │ - ldreq r9, [lr, #-1848] @ 0xfffff8c8 │ │ │ │ + ldreq r8, [lr, #-1856] @ 0xfffff8c0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9301c <__cxa_atexit@plt+0x8611c> │ │ │ │ ldr r3, [pc, #28] @ 93028 <__cxa_atexit@plt+0x86128> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 40057c <__cxa_atexit@plt+0x3f367c> │ │ │ │ + b 3fed34 <__cxa_atexit@plt+0x3f1e34> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 930b4 <__cxa_atexit@plt+0x861b4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -137300,15 +137300,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 930b4 <__cxa_atexit@plt+0x861b4> │ │ │ │ - ldreq r9, [lr, #-1732] @ 0xfffff93c │ │ │ │ + ldreq r8, [lr, #-1740] @ 0xfffff934 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 93090 <__cxa_atexit@plt+0x86190> │ │ │ │ cmp r3, #3 │ │ │ │ beq 930a4 <__cxa_atexit@plt+0x861a4> │ │ │ │ @@ -137320,24 +137320,24 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 930b4 <__cxa_atexit@plt+0x861b4> │ │ │ │ - ldreq r9, [lr, #-1652] @ 0xfffff98c │ │ │ │ + ldreq r8, [lr, #-1660] @ 0xfffff984 │ │ │ │ mov fp, r8 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 930d8 <__cxa_atexit@plt+0x861d8> │ │ │ │ ldr r8, [r3, #2] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 40056c <__cxa_atexit@plt+0x3f366c> │ │ │ │ + b 3fed24 <__cxa_atexit@plt+0x3f1e24> │ │ │ │ ldr r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 93104 <__cxa_atexit@plt+0x86204> │ │ │ │ ldr r3, [pc, #48] @ 93120 <__cxa_atexit@plt+0x86220> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -137374,29 +137374,29 @@ │ │ │ │ cmp r2, #3 │ │ │ │ bne 9320c <__cxa_atexit@plt+0x8630c> │ │ │ │ ldr r3, [pc, #220] @ 93258 <__cxa_atexit@plt+0x86358> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ - b 40057c <__cxa_atexit@plt+0x3f367c> │ │ │ │ + b 3fed34 <__cxa_atexit@plt+0x3f1e34> │ │ │ │ ldr r0, [pc, #184] @ 9324c <__cxa_atexit@plt+0x8634c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r1, #2] │ │ │ │ stmib r5, {r0, r1} │ │ │ │ cmp r2, #0 │ │ │ │ beq 93200 <__cxa_atexit@plt+0x86300> │ │ │ │ cmp r2, #2 │ │ │ │ bne 931ec <__cxa_atexit@plt+0x862ec> │ │ │ │ ldr r3, [pc, #156] @ 93250 <__cxa_atexit@plt+0x86350> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 40057c <__cxa_atexit@plt+0x3f367c> │ │ │ │ + b 3fed34 <__cxa_atexit@plt+0x3f1e34> │ │ │ │ ldr r0, [pc, #120] @ 93244 <__cxa_atexit@plt+0x86344> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r1, #3] │ │ │ │ stmib r5, {r0, r1} │ │ │ │ cmp r2, #0 │ │ │ │ beq 93200 <__cxa_atexit@plt+0x86300> │ │ │ │ cmp r2, #2 │ │ │ │ @@ -137422,87 +137422,87 @@ │ │ │ │ ldr r2, [pc, #20] @ 93248 <__cxa_atexit@plt+0x86348> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ addle r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - ldreq r9, [lr, #-1588] @ 0xfffff9cc │ │ │ │ + ldreq r8, [lr, #-1596] @ 0xfffff9c4 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - ldreq r9, [lr, #-1304] @ 0xfffffae8 │ │ │ │ - ldreq r9, [lr, #-1196] @ 0xfffffb54 │ │ │ │ + ldreq r8, [lr, #-1312] @ 0xfffffae0 │ │ │ │ + ldreq r8, [lr, #-1204] @ 0xfffffb4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 93290 <__cxa_atexit@plt+0x86390> │ │ │ │ ldr r3, [pc, #40] @ 932a8 <__cxa_atexit@plt+0x863a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ - b 40057c <__cxa_atexit@plt+0x3f367c> │ │ │ │ + b 3fed34 <__cxa_atexit@plt+0x3f1e34> │ │ │ │ ldr r7, [pc, #12] @ 932a4 <__cxa_atexit@plt+0x863a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [lr, #-1064] @ 0xfffffbd8 │ │ │ │ + ldreq r8, [lr, #-1072] @ 0xfffffbd0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 932e0 <__cxa_atexit@plt+0x863e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 932e4 <__cxa_atexit@plt+0x863e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [lr, #-1104] @ 0xfffffbb0 │ │ │ │ - ldreq r9, [lr, #-1020] @ 0xfffffc04 │ │ │ │ + ldreq r8, [lr, #-1112] @ 0xfffffba8 │ │ │ │ + ldreq r8, [lr, #-1028] @ 0xfffffbfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 93314 <__cxa_atexit@plt+0x86414> │ │ │ │ ldr r3, [pc, #40] @ 9332c <__cxa_atexit@plt+0x8642c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 40057c <__cxa_atexit@plt+0x3f367c> │ │ │ │ + b 3fed34 <__cxa_atexit@plt+0x3f1e34> │ │ │ │ ldr r7, [pc, #12] @ 93328 <__cxa_atexit@plt+0x86428> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [lr, #-1008] @ 0xfffffc10 │ │ │ │ + ldreq r8, [lr, #-1016] @ 0xfffffc08 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 93364 <__cxa_atexit@plt+0x86464> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 93368 <__cxa_atexit@plt+0x86468> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [lr, #-972] @ 0xfffffc34 │ │ │ │ - ldreq r9, [lr, #-888] @ 0xfffffc88 │ │ │ │ + ldreq r8, [lr, #-980] @ 0xfffffc2c │ │ │ │ + ldreq r8, [lr, #-896] @ 0xfffffc80 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 9339c <__cxa_atexit@plt+0x8649c> │ │ │ │ cmp r3, #2 │ │ │ │ bne 933b0 <__cxa_atexit@plt+0x864b0> │ │ │ │ @@ -137521,18 +137521,18 @@ │ │ │ │ ldr r2, [pc, #24] @ 933d8 <__cxa_atexit@plt+0x864d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ addle r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [lr, #-816] @ 0xfffffcd0 │ │ │ │ - ldreq r9, [lr, #-1192] @ 0xfffffb58 │ │ │ │ - ldreq r9, [lr, #-872] @ 0xfffffc98 │ │ │ │ - strbteq sl, [r7], #1988 @ 0x7c4 │ │ │ │ + ldreq r8, [lr, #-824] @ 0xfffffcc8 │ │ │ │ + ldreq r8, [lr, #-1200] @ 0xfffffb50 │ │ │ │ + ldreq r8, [lr, #-880] @ 0xfffffc90 │ │ │ │ + strbteq r9, [r7], #1988 @ 0x7c4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 93458 <__cxa_atexit@plt+0x86558> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -137553,33 +137553,33 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r5, sl │ │ │ │ - b 400244 <__cxa_atexit@plt+0x3f3344> │ │ │ │ + b 3fe9cc <__cxa_atexit@plt+0x3f1acc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff488 │ │ │ │ - ldreq r9, [lr, #-636] @ 0xfffffd84 │ │ │ │ + ldreq r8, [lr, #-644] @ 0xfffffd7c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 934a0 <__cxa_atexit@plt+0x865a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r7, #0 │ │ │ │ ble 934e8 <__cxa_atexit@plt+0x865e8> │ │ │ │ mov r8, r7 │ │ │ │ @@ -137619,21 +137619,21 @@ │ │ │ │ ldr r7, [pc, #24] @ 93560 <__cxa_atexit@plt+0x86660> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r7], #1592 @ 0x638 │ │ │ │ - strbteq sl, [r7], #1624 @ 0x658 │ │ │ │ - ldreq r9, [lr, #-460] @ 0xfffffe34 │ │ │ │ + strbteq r9, [r7], #1592 @ 0x638 │ │ │ │ + strbteq r9, [r7], #1624 @ 0x658 │ │ │ │ + ldreq r8, [lr, #-468] @ 0xfffffe2c │ │ │ │ @ instruction: 0xffffe9bc │ │ │ │ - ldreq r9, [lr, #-408] @ 0xfffffe68 │ │ │ │ - ldreq r9, [lr, #-380] @ 0xfffffe84 │ │ │ │ - strbteq sl, [r7], #1524 @ 0x5f4 │ │ │ │ + ldreq r8, [lr, #-416] @ 0xfffffe60 │ │ │ │ + ldreq r8, [lr, #-388] @ 0xfffffe7c │ │ │ │ + strbteq r9, [r7], #1524 @ 0x5f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9362c <__cxa_atexit@plt+0x8672c> │ │ │ │ ldr r3, [pc, #156] @ 93634 <__cxa_atexit@plt+0x86734> │ │ │ │ @@ -137663,28 +137663,28 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #56] @ 9363c <__cxa_atexit@plt+0x8673c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r9, [lr, #-312] @ 0xfffffec8 │ │ │ │ - strbteq sl, [r7], #1324 @ 0x52c │ │ │ │ + ldreq r8, [lr, #-320] @ 0xfffffec0 │ │ │ │ + strbteq r9, [r7], #1324 @ 0x52c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ ldr r0, [pc, #92] @ 936c0 <__cxa_atexit@plt+0x867c0> │ │ │ │ @@ -137704,36 +137704,36 @@ │ │ │ │ str r1, [r3] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r5, [pc, #28] @ 936c4 <__cxa_atexit@plt+0x867c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r9, [lr, #-148] @ 0xffffff6c │ │ │ │ - strbteq sl, [r7], #1188 @ 0x4a4 │ │ │ │ + ldreq r8, [lr, #-156] @ 0xffffff64 │ │ │ │ + strbteq r9, [r7], #1188 @ 0x4a4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #8] @ 93700 <__cxa_atexit@plt+0x86800> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ - ldreq r9, [lr, #-68] @ 0xffffffbc │ │ │ │ - strbteq sl, [r7], #1208 @ 0x4b8 │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ + ldreq r8, [lr, #-76] @ 0xffffffb4 │ │ │ │ + strbteq r9, [r7], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #112 @ 0x70 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -137800,31 +137800,31 @@ │ │ │ │ str r0, [r3, #80] @ 0x50 │ │ │ │ str lr, [r3, #84] @ 0x54 │ │ │ │ str r5, [r3, #88] @ 0x58 │ │ │ │ str r1, [r3, #92] @ 0x5c │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ mov r3, #112 @ 0x70 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffef50 │ │ │ │ - strbteq sl, [r7], #1044 @ 0x414 │ │ │ │ - ldreq r8, [lr, #-3896] @ 0xfffff0c8 │ │ │ │ - ldreq r8, [lr, #-3892] @ 0xfffff0cc │ │ │ │ + strbteq r9, [r7], #1044 @ 0x414 │ │ │ │ + ldreq r7, [lr, #-3904] @ 0xfffff0c0 │ │ │ │ + ldreq r7, [lr, #-3900] @ 0xfffff0c4 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xffffef10 │ │ │ │ @ instruction: 0xffffef44 │ │ │ │ - ldreq r8, [lr, #-3912] @ 0xfffff0b8 │ │ │ │ - ldreq r8, [lr, #-3764] @ 0xfffff14c │ │ │ │ + ldreq r7, [lr, #-3920] @ 0xfffff0b0 │ │ │ │ + ldreq r7, [lr, #-3772] @ 0xfffff144 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - strbteq sl, [r7], #864 @ 0x360 │ │ │ │ + strbteq r9, [r7], #864 @ 0x360 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 938bc <__cxa_atexit@plt+0x869bc> │ │ │ │ ldr r3, [pc, #48] @ 938c4 <__cxa_atexit@plt+0x869c4> │ │ │ │ @@ -137838,15 +137838,15 @@ │ │ │ │ b 938d4 <__cxa_atexit@plt+0x869d4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq sl, [r7], #780 @ 0x30c │ │ │ │ + strbteq r9, [r7], #780 @ 0x30c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 93984 <__cxa_atexit@plt+0x86a84> │ │ │ │ mov r6, r7 │ │ │ │ @@ -137884,37 +137884,37 @@ │ │ │ │ str ip, [r9, #24] │ │ │ │ str sl, [r9, #28] │ │ │ │ str r1, [r9, #32] │ │ │ │ str r2, [r9, #16]! │ │ │ │ ldr r3, [pc, #88] @ 939d4 <__cxa_atexit@plt+0x86ad4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4002d4 <__cxa_atexit@plt+0x3f33d4> │ │ │ │ + b 3fea6c <__cxa_atexit@plt+0x3f1b6c> │ │ │ │ ldr r7, [pc, #52] @ 939c0 <__cxa_atexit@plt+0x86ac0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldreq r8, [lr, #-3376] @ 0xfffff2d0 │ │ │ │ + ldreq r7, [lr, #-3384] @ 0xfffff2c8 │ │ │ │ @ instruction: 0xffffed00 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - strbteq sl, [r7], #496 @ 0x1f0 │ │ │ │ - ldreq r8, [lr, #-3392] @ 0xfffff2c0 │ │ │ │ - strbteq sl, [r7], #508 @ 0x1fc │ │ │ │ + strbteq r9, [r7], #496 @ 0x1f0 │ │ │ │ + ldreq r7, [lr, #-3400] @ 0xfffff2b8 │ │ │ │ + strbteq r9, [r7], #508 @ 0x1fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 93a5c <__cxa_atexit@plt+0x86b5c> │ │ │ │ @@ -137938,30 +137938,30 @@ │ │ │ │ stm sl, {r1, r2, ip} │ │ │ │ str r3, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str lr, [r9, #16]! │ │ │ │ ldr r3, [pc, #36] @ 93a78 <__cxa_atexit@plt+0x86b78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4002d4 <__cxa_atexit@plt+0x3f33d4> │ │ │ │ + b 3fea6c <__cxa_atexit@plt+0x3f1b6c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffec1c │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - strbteq sl, [r7], #308 @ 0x134 │ │ │ │ - ldreq r8, [lr, #-3176] @ 0xfffff398 │ │ │ │ + strbteq r9, [r7], #308 @ 0x134 │ │ │ │ + ldreq r7, [lr, #-3184] @ 0xfffff390 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - strbteq sl, [r7], #396 @ 0x18c │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + strbteq r9, [r7], #396 @ 0x18c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #160 @ 0xa0 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 93bf8 <__cxa_atexit@plt+0x86cf8> │ │ │ │ ldr r7, [pc, #336] @ 93c08 <__cxa_atexit@plt+0x86d08> │ │ │ │ @@ -138047,17 +138047,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 93c0c <__cxa_atexit@plt+0x86d0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - strbteq sl, [r7], #60 @ 0x3c │ │ │ │ - strbteq sl, [r7], #20 │ │ │ │ - ldreq r1, [r9], #1236 @ 0x4d4 │ │ │ │ + strbteq r9, [r7], #60 @ 0x3c │ │ │ │ + strbteq r9, [r7], #20 │ │ │ │ + ldreq r1, [r9], #468 @ 0x1d4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ ldr r9, [r5, #156] @ 0x9c │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 93dc8 <__cxa_atexit@plt+0x86ec8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -138166,38 +138166,38 @@ │ │ │ │ ldr r3, [pc, #40] @ 93dfc <__cxa_atexit@plt+0x86efc> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ldr r3, [pc, #28] @ 93e00 <__cxa_atexit@plt+0x86f00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 98c794 <__cxa_atexit@plt+0x97f894> │ │ │ │ + b 17d3a6c <__cxa_atexit@plt+0x17c6b6c> │ │ │ │ mov r6, #148 @ 0x94 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r8, [lr, #-2344] @ 0xfffff6d8 │ │ │ │ - strbteq r9, [r7], #3932 @ 0xf5c │ │ │ │ - ldreq r8, [lr, #-2980] @ 0xfffff45c │ │ │ │ - strbteq r9, [r7], #3588 @ 0xe04 │ │ │ │ - ldreq r1, [r9], #740 @ 0x2e4 │ │ │ │ + ldreq r7, [lr, #-2352] @ 0xfffff6d0 │ │ │ │ + strbteq r8, [r7], #3932 @ 0xf5c │ │ │ │ + ldreq r7, [lr, #-2988] @ 0xfffff454 │ │ │ │ + strbteq r8, [r7], #3588 @ 0xe04 │ │ │ │ + ldreq r0, [r9], #4068 @ 0xfe4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ ldr r3, [pc, #24] @ 93e3c <__cxa_atexit@plt+0x86f3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ beq 93e34 <__cxa_atexit@plt+0x86f34> │ │ │ │ b 93e4c <__cxa_atexit@plt+0x86f4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq r9, [r7], #3536 @ 0xdd0 │ │ │ │ - ldreq r1, [r9], #700 @ 0x2bc │ │ │ │ + strbteq r8, [r7], #3536 @ 0xdd0 │ │ │ │ + ldreq r0, [r9], #4028 @ 0xfbc │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 93f20 <__cxa_atexit@plt+0x87020> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ @@ -138254,27 +138254,27 @@ │ │ │ │ ldr r0, [r5, #156]! @ 0x9c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r6, #-6] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #156 @ 0x9c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe1d4 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ @ instruction: 0xffffe600 │ │ │ │ - ldreq r8, [lr, #-2048] @ 0xfffff800 │ │ │ │ - ldreq r8, [lr, #-2292] @ 0xfffff70c │ │ │ │ - ldreq r8, [lr, #-2044] @ 0xfffff804 │ │ │ │ + ldreq r7, [lr, #-2056] @ 0xfffff7f8 │ │ │ │ + ldreq r7, [lr, #-2300] @ 0xfffff704 │ │ │ │ + ldreq r7, [lr, #-2052] @ 0xfffff7fc │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ - ldreq r8, [lr, #-1940] @ 0xfffff86c │ │ │ │ - strbteq r9, [r7], #3256 @ 0xcb8 │ │ │ │ + ldreq r7, [lr, #-1948] @ 0xfffff864 │ │ │ │ + strbteq r8, [r7], #3256 @ 0xcb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 94000 <__cxa_atexit@plt+0x87100> │ │ │ │ ldr r3, [pc, #116] @ 94010 <__cxa_atexit@plt+0x87110> │ │ │ │ @@ -138306,16 +138306,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 94018 <__cxa_atexit@plt+0x87118> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbteq r9, [r7], #3132 @ 0xc3c │ │ │ │ - strbteq r9, [r7], #3096 @ 0xc18 │ │ │ │ + strbteq r8, [r7], #3132 @ 0xc3c │ │ │ │ + strbteq r8, [r7], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r2, [pc, #52] @ 94070 <__cxa_atexit@plt+0x87170> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -138329,39 +138329,39 @@ │ │ │ │ ldr r9, [r5], #4 │ │ │ │ b 93aa4 <__cxa_atexit@plt+0x86ba4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r9, [r7], #3008 @ 0xbc0 │ │ │ │ + strbteq r8, [r7], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b 93aa4 <__cxa_atexit@plt+0x86ba4> │ │ │ │ - strbteq r9, [r7], #2984 @ 0xba8 │ │ │ │ + strbteq r8, [r7], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 940c8 <__cxa_atexit@plt+0x871c8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 940d0 <__cxa_atexit@plt+0x871d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 93f88 <__cxa_atexit@plt+0x87088> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [lr, #-1504] @ 0xfffffa20 │ │ │ │ - strbteq r9, [r7], #2924 @ 0xb6c │ │ │ │ + ldreq r7, [lr, #-1512] @ 0xfffffa18 │ │ │ │ + strbteq r8, [r7], #2924 @ 0xb6c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9416c <__cxa_atexit@plt+0x8726c> │ │ │ │ @@ -138385,36 +138385,36 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ ldr r2, [pc, #92] @ 941a4 <__cxa_atexit@plt+0x872a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 94198 <__cxa_atexit@plt+0x87298> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbteq r9, [r7], #2796 @ 0xaec │ │ │ │ + strbteq r8, [r7], #2796 @ 0xaec │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - ldreq r8, [lr, #-1488] @ 0xfffffa30 │ │ │ │ - ldreq r8, [lr, #-1532] @ 0xfffffa04 │ │ │ │ - strbteq r9, [r7], #2716 @ 0xa9c │ │ │ │ + ldreq r7, [lr, #-1496] @ 0xfffffa28 │ │ │ │ + ldreq r7, [lr, #-1540] @ 0xfffff9fc │ │ │ │ + strbteq r8, [r7], #2716 @ 0xa9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 94200 <__cxa_atexit@plt+0x87300> │ │ │ │ @@ -138427,22 +138427,22 @@ │ │ │ │ str r2, [r9, #12] │ │ │ │ ldr r3, [pc, #36] @ 94210 <__cxa_atexit@plt+0x87310> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #24] @ 94214 <__cxa_atexit@plt+0x87314> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - ldreq r8, [lr, #-1312] @ 0xfffffae0 │ │ │ │ - ldreq r8, [lr, #-1352] @ 0xfffffab8 │ │ │ │ - strbteq r9, [r7], #2620 @ 0xa3c │ │ │ │ + ldreq r7, [lr, #-1320] @ 0xfffffad8 │ │ │ │ + ldreq r7, [lr, #-1360] @ 0xfffffab0 │ │ │ │ + strbteq r8, [r7], #2620 @ 0xa3c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 942a8 <__cxa_atexit@plt+0x873a8> │ │ │ │ ldr r3, [pc, #148] @ 942d0 <__cxa_atexit@plt+0x873d0> │ │ │ │ @@ -138465,99 +138465,99 @@ │ │ │ │ add sl, r7, #1 │ │ │ │ ldr r2, [pc, #92] @ 942e0 <__cxa_atexit@plt+0x873e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 942d4 <__cxa_atexit@plt+0x873d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strbteq r9, [r7], #2480 @ 0x9b0 │ │ │ │ + strbteq r8, [r7], #2480 @ 0x9b0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - ldreq r8, [lr, #-1172] @ 0xfffffb6c │ │ │ │ - ldreq r8, [lr, #-1216] @ 0xfffffb40 │ │ │ │ + ldreq r7, [lr, #-1180] @ 0xfffffb64 │ │ │ │ + ldreq r7, [lr, #-1224] @ 0xfffffb38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 94338 <__cxa_atexit@plt+0x87438> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 94330 <__cxa_atexit@plt+0x87430> │ │ │ │ ldr r3, [pc, #44] @ 94340 <__cxa_atexit@plt+0x87440> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 94344 <__cxa_atexit@plt+0x87444> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 400584 <__cxa_atexit@plt+0x3f3684> │ │ │ │ + b 3fed3c <__cxa_atexit@plt+0x3f1e3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [lr, #-900] @ 0xfffffc7c │ │ │ │ - ldreq r8, [lr, #-1620] @ 0xfffff9ac │ │ │ │ + ldreq r7, [lr, #-908] @ 0xfffffc74 │ │ │ │ + ldreq r7, [lr, #-1628] @ 0xfffff9a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 94368 <__cxa_atexit@plt+0x87468> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [lr, #-868] @ 0xfffffc9c │ │ │ │ - strbteq r9, [r7], #2400 @ 0x960 │ │ │ │ + ldreq r7, [lr, #-876] @ 0xfffffc94 │ │ │ │ + strbteq r8, [r7], #2400 @ 0x960 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 943d0 <__cxa_atexit@plt+0x874d0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 943c8 <__cxa_atexit@plt+0x874c8> │ │ │ │ ldr r3, [pc, #56] @ 943d8 <__cxa_atexit@plt+0x874d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 943dc <__cxa_atexit@plt+0x874dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 943e0 <__cxa_atexit@plt+0x874e0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 40058c <__cxa_atexit@plt+0x3f368c> │ │ │ │ + b 3fed44 <__cxa_atexit@plt+0x3f1e44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [r7], #2316 @ 0x90c │ │ │ │ - ldreq r8, [lr, #-752] @ 0xfffffd10 │ │ │ │ - ldreq r8, [lr, #-772] @ 0xfffffcfc │ │ │ │ - strbteq r9, [r7], #2304 @ 0x900 │ │ │ │ + strbteq r8, [r7], #2316 @ 0x90c │ │ │ │ + ldreq r7, [lr, #-760] @ 0xfffffd08 │ │ │ │ + ldreq r7, [lr, #-780] @ 0xfffffcf4 │ │ │ │ + strbteq r8, [r7], #2304 @ 0x900 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9444c <__cxa_atexit@plt+0x8754c> │ │ │ │ ldr r3, [pc, #84] @ 9445c <__cxa_atexit@plt+0x8755c> │ │ │ │ @@ -138570,49 +138570,49 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 94464 <__cxa_atexit@plt+0x87564> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbteq r9, [r7], #2220 @ 0x8ac │ │ │ │ - strbteq r9, [r7], #2176 @ 0x880 │ │ │ │ + strbteq r8, [r7], #2220 @ 0x8ac │ │ │ │ + strbteq r8, [r7], #2176 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 94490 <__cxa_atexit@plt+0x87590> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r9, [r7], #2132 @ 0x854 │ │ │ │ + strbteq r8, [r7], #2132 @ 0x854 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 944bc <__cxa_atexit@plt+0x875bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 944c0 <__cxa_atexit@plt+0x875c0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 40017c <__cxa_atexit@plt+0x3f327c> │ │ │ │ + b 3fe8ec <__cxa_atexit@plt+0x3f19ec> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r9, [r7], #2096 @ 0x830 │ │ │ │ + strbteq r8, [r7], #2096 @ 0x830 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 94508 <__cxa_atexit@plt+0x87608> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -138630,18 +138630,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r8, [lr, #-532] @ 0xfffffdec │ │ │ │ - ldreq r8, [lr, #-504] @ 0xfffffe08 │ │ │ │ - strbteq r9, [r7], #1992 @ 0x7c8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r7, [lr, #-540] @ 0xfffffde4 │ │ │ │ + ldreq r7, [lr, #-512] @ 0xfffffe00 │ │ │ │ + strbteq r8, [r7], #1992 @ 0x7c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 94588 <__cxa_atexit@plt+0x87688> │ │ │ │ ldr r3, [pc, #64] @ 94598 <__cxa_atexit@plt+0x87698> │ │ │ │ @@ -138659,28 +138659,28 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 945a4 <__cxa_atexit@plt+0x876a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbteq r9, [r7], #1948 @ 0x79c │ │ │ │ - strbteq r9, [r7], #1940 @ 0x794 │ │ │ │ - strbteq r9, [r7], #1932 @ 0x78c │ │ │ │ - strbteq r9, [r7], #1880 @ 0x758 │ │ │ │ + strbteq r8, [r7], #1948 @ 0x79c │ │ │ │ + strbteq r8, [r7], #1940 @ 0x794 │ │ │ │ + strbteq r8, [r7], #1932 @ 0x78c │ │ │ │ + strbteq r8, [r7], #1880 @ 0x758 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #16] @ 945cc <__cxa_atexit@plt+0x876cc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 945d0 <__cxa_atexit@plt+0x876d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [r7], #1868 @ 0x74c │ │ │ │ - strbteq r9, [r7], #1856 @ 0x740 │ │ │ │ + strbteq r8, [r7], #1868 @ 0x74c │ │ │ │ + strbteq r8, [r7], #1856 @ 0x740 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 94628 <__cxa_atexit@plt+0x87728> │ │ │ │ ldr r3, [pc, #68] @ 94638 <__cxa_atexit@plt+0x87738> │ │ │ │ @@ -138689,44 +138689,44 @@ │ │ │ │ tst r8, #3 │ │ │ │ beq 94618 <__cxa_atexit@plt+0x87718> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r3, [pc, #48] @ 9463c <__cxa_atexit@plt+0x8773c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 94640 <__cxa_atexit@plt+0x87740> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r1, [r9], #4005 @ 0xfa5 │ │ │ │ - strbteq r9, [r7], #1780 @ 0x6f4 │ │ │ │ + ldreq r1, [r9], #3237 @ 0xca5 │ │ │ │ + strbteq r8, [r7], #1780 @ 0x6f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 94660 <__cxa_atexit@plt+0x87760> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ - ldreq r1, [r9], #3933 @ 0xf5d │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ + ldreq r1, [r9], #3165 @ 0xc5d │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 94688 <__cxa_atexit@plt+0x87788> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400204 <__cxa_atexit@plt+0x3f3304> │ │ │ │ - strbteq r9, [r7], #1700 @ 0x6a4 │ │ │ │ + b 3fe98c <__cxa_atexit@plt+0x3f1a8c> │ │ │ │ + strbteq r8, [r7], #1700 @ 0x6a4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 946e0 <__cxa_atexit@plt+0x877e0> │ │ │ │ ldr r3, [pc, #68] @ 946f0 <__cxa_atexit@plt+0x877f0> │ │ │ │ @@ -138735,34 +138735,34 @@ │ │ │ │ tst r9, #3 │ │ │ │ beq 946d0 <__cxa_atexit@plt+0x877d0> │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [pc, #48] @ 946f4 <__cxa_atexit@plt+0x877f4> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 946f8 <__cxa_atexit@plt+0x877f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r1, [r9], #3821 @ 0xeed │ │ │ │ - strbteq r9, [r7], #1604 @ 0x644 │ │ │ │ + ldreq r1, [r9], #3053 @ 0xbed │ │ │ │ + strbteq r8, [r7], #1604 @ 0x644 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 94718 <__cxa_atexit@plt+0x87818> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ - ldreq r1, [r9], #3749 @ 0xea5 │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ + ldreq r1, [r9], #2981 @ 0xba5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -138783,18 +138783,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 94798 <__cxa_atexit@plt+0x87898> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [r7], #1536 @ 0x600 │ │ │ │ - ldreq r8, [lr, #-560] @ 0xfffffdd0 │ │ │ │ - ldreq r8, [lr, #-552] @ 0xfffffdd8 │ │ │ │ - strbteq r9, [r7], #1512 @ 0x5e8 │ │ │ │ + strbteq r8, [r7], #1536 @ 0x600 │ │ │ │ + ldreq r7, [lr, #-568] @ 0xfffffdc8 │ │ │ │ + ldreq r7, [lr, #-560] @ 0xfffffdd0 │ │ │ │ + strbteq r8, [r7], #1512 @ 0x5e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 947e8 <__cxa_atexit@plt+0x878e8> │ │ │ │ ldr r3, [pc, #60] @ 947f8 <__cxa_atexit@plt+0x878f8> │ │ │ │ @@ -138811,15 +138811,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 947fc <__cxa_atexit@plt+0x878fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [r7], #1424 @ 0x590 │ │ │ │ + strbteq r8, [r7], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -138843,15 +138843,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 9487c <__cxa_atexit@plt+0x8797c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [r7], #1300 @ 0x514 │ │ │ │ + strbteq r8, [r7], #1300 @ 0x514 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -138875,15 +138875,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 948fc <__cxa_atexit@plt+0x879fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [r7], #1176 @ 0x498 │ │ │ │ + strbteq r8, [r7], #1176 @ 0x498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -138907,15 +138907,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 9497c <__cxa_atexit@plt+0x87a7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [r7], #1052 @ 0x41c │ │ │ │ + strbteq r8, [r7], #1052 @ 0x41c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -138939,15 +138939,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 949fc <__cxa_atexit@plt+0x87afc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [r7], #928 @ 0x3a0 │ │ │ │ + strbteq r8, [r7], #928 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -138971,15 +138971,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 94a7c <__cxa_atexit@plt+0x87b7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [r7], #804 @ 0x324 │ │ │ │ + strbteq r8, [r7], #804 @ 0x324 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -139003,15 +139003,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 94afc <__cxa_atexit@plt+0x87bfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [r7], #680 @ 0x2a8 │ │ │ │ + strbteq r8, [r7], #680 @ 0x2a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -139035,15 +139035,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 94b7c <__cxa_atexit@plt+0x87c7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [r7], #556 @ 0x22c │ │ │ │ + strbteq r8, [r7], #556 @ 0x22c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -139067,15 +139067,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 94bfc <__cxa_atexit@plt+0x87cfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [r7], #432 @ 0x1b0 │ │ │ │ + strbteq r8, [r7], #432 @ 0x1b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -139099,15 +139099,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 94c7c <__cxa_atexit@plt+0x87d7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [r7], #308 @ 0x134 │ │ │ │ + strbteq r8, [r7], #308 @ 0x134 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -139131,15 +139131,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 94cfc <__cxa_atexit@plt+0x87dfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [r7], #184 @ 0xb8 │ │ │ │ + strbteq r8, [r7], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -139163,15 +139163,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 94d7c <__cxa_atexit@plt+0x87e7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [r7], #60 @ 0x3c │ │ │ │ + strbteq r8, [r7], #60 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -139195,15 +139195,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 94dfc <__cxa_atexit@plt+0x87efc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r8, [r7], #4032 @ 0xfc0 │ │ │ │ + strbteq r7, [r7], #4032 @ 0xfc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -139227,15 +139227,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 94e7c <__cxa_atexit@plt+0x87f7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r8, [r7], #3908 @ 0xf44 │ │ │ │ + strbteq r7, [r7], #3908 @ 0xf44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -139259,42 +139259,42 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 94efc <__cxa_atexit@plt+0x87ffc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r8, [r7], #3784 @ 0xec8 │ │ │ │ + strbteq r7, [r7], #3784 @ 0xec8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r7], #3792 @ 0xed0 │ │ │ │ + strbteq r7, [r7], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 94f58 <__cxa_atexit@plt+0x88058> │ │ │ │ ldr r2, [pc, #36] @ 94f60 <__cxa_atexit@plt+0x88060> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 94f64 <__cxa_atexit@plt+0x88064> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r7], #3768 @ 0xeb8 │ │ │ │ - ldreq r7, [lr, #-1880] @ 0xfffff8a8 │ │ │ │ - strbteq r8, [r7], #3712 @ 0xe80 │ │ │ │ + strbteq r7, [r7], #3768 @ 0xeb8 │ │ │ │ + ldreq r6, [lr, #-1888] @ 0xfffff8a0 │ │ │ │ + strbteq r7, [r7], #3712 @ 0xe80 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -139313,55 +139313,55 @@ │ │ │ │ ldr r7, [pc, #24] @ 94fd8 <__cxa_atexit@plt+0x880d8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r7, [lr, #-2148] @ 0xfffff79c │ │ │ │ - strbteq r8, [r7], #3736 @ 0xe98 │ │ │ │ + ldreq r6, [lr, #-2156] @ 0xfffff794 │ │ │ │ + strbteq r7, [r7], #3736 @ 0xe98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9500c <__cxa_atexit@plt+0x8810c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 95014 <__cxa_atexit@plt+0x88114> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003ac <__cxa_atexit@plt+0x3f34ac> │ │ │ │ + b 3feb54 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [lr, #-1696] @ 0xfffff960 │ │ │ │ + ldreq r6, [lr, #-1704] @ 0xfffff958 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95048 <__cxa_atexit@plt+0x88148> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 95050 <__cxa_atexit@plt+0x88150> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003b4 <__cxa_atexit@plt+0x3f34b4> │ │ │ │ + b 3feb5c <__cxa_atexit@plt+0x3f1c5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [lr, #-1636] @ 0xfffff99c │ │ │ │ - strbteq r8, [r7], #3728 @ 0xe90 │ │ │ │ + ldreq r6, [lr, #-1644] @ 0xfffff994 │ │ │ │ + strbteq r7, [r7], #3728 @ 0xe90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 950b4 <__cxa_atexit@plt+0x881b4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 950ac <__cxa_atexit@plt+0x881ac> │ │ │ │ ldr r3, [pc, #52] @ 950bc <__cxa_atexit@plt+0x881bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 950c0 <__cxa_atexit@plt+0x881c0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 950c4 <__cxa_atexit@plt+0x881c4> │ │ │ │ @@ -139372,17 +139372,17 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 36658 <__cxa_atexit@plt+0x29758> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r8, [r7], #3372 @ 0xd2c │ │ │ │ - ldreq r7, [lr, #-1536] @ 0xfffffa00 │ │ │ │ - strbteq r8, [r7], #3592 @ 0xe08 │ │ │ │ + strbteq r7, [r7], #3372 @ 0xd2c │ │ │ │ + ldreq r6, [lr, #-1544] @ 0xfffff9f8 │ │ │ │ + strbteq r7, [r7], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 950fc <__cxa_atexit@plt+0x881fc> │ │ │ │ ldr r3, [pc, #44] @ 95114 <__cxa_atexit@plt+0x88214> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -139394,16 +139394,16 @@ │ │ │ │ ldr r8, [pc, #20] @ 95118 <__cxa_atexit@plt+0x88218> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 31d08 <__cxa_atexit@plt+0x24e08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r8, [r7], #3256 @ 0xcb8 │ │ │ │ - strbteq r8, [r7], #3488 @ 0xda0 │ │ │ │ + strbteq r7, [r7], #3256 @ 0xcb8 │ │ │ │ + strbteq r7, [r7], #3488 @ 0xda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9525c <__cxa_atexit@plt+0x8835c> │ │ │ │ @@ -139477,73 +139477,73 @@ │ │ │ │ str r3, [r3, #92] @ 0x5c │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - strbteq r8, [r7], #3424 @ 0xd60 │ │ │ │ - strbteq r8, [r7], #3296 @ 0xce0 │ │ │ │ - ldreq r7, [lr, #-1332] @ 0xfffffacc │ │ │ │ - ldreq r7, [lr, #-1320] @ 0xfffffad8 │ │ │ │ - ldreq r7, [lr, #-1308] @ 0xfffffae4 │ │ │ │ - ldreq r7, [lr, #-1748] @ 0xfffff92c │ │ │ │ - ldreq r7, [lr, #-1232] @ 0xfffffb30 │ │ │ │ - ldreq r7, [lr, #-1252] @ 0xfffffb1c │ │ │ │ - ldreq r7, [lr, #-1716] @ 0xfffff94c │ │ │ │ - ldreq r7, [lr, #-1328] @ 0xfffffad0 │ │ │ │ + strbteq r7, [r7], #3424 @ 0xd60 │ │ │ │ + strbteq r7, [r7], #3296 @ 0xce0 │ │ │ │ + ldreq r6, [lr, #-1340] @ 0xfffffac4 │ │ │ │ + ldreq r6, [lr, #-1328] @ 0xfffffad0 │ │ │ │ + ldreq r6, [lr, #-1316] @ 0xfffffadc │ │ │ │ + ldreq r6, [lr, #-1756] @ 0xfffff924 │ │ │ │ + ldreq r6, [lr, #-1240] @ 0xfffffb28 │ │ │ │ + ldreq r6, [lr, #-1260] @ 0xfffffb14 │ │ │ │ + ldreq r6, [lr, #-1724] @ 0xfffff944 │ │ │ │ + ldreq r6, [lr, #-1336] @ 0xfffffac8 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - ldreq r7, [lr, #-1168] @ 0xfffffb70 │ │ │ │ - strbteq r8, [r7], #3412 @ 0xd54 │ │ │ │ + ldreq r6, [lr, #-1176] @ 0xfffffb68 │ │ │ │ + strbteq r7, [r7], #3412 @ 0xd54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 952f4 <__cxa_atexit@plt+0x883f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 952ec <__cxa_atexit@plt+0x883ec> │ │ │ │ ldr r3, [pc, #44] @ 952fc <__cxa_atexit@plt+0x883fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 95300 <__cxa_atexit@plt+0x88400> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4001bc <__cxa_atexit@plt+0x3f32bc> │ │ │ │ + b 3fe92c <__cxa_atexit@plt+0x3f1a2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r7], #3368 @ 0xd28 │ │ │ │ - ldreq r7, [lr, #-960] @ 0xfffffc40 │ │ │ │ - strbteq r9, [r7], #700 @ 0x2bc │ │ │ │ + strbteq r7, [r7], #3368 @ 0xd28 │ │ │ │ + ldreq r6, [lr, #-968] @ 0xfffffc38 │ │ │ │ + strbteq r8, [r7], #700 @ 0x2bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9533c <__cxa_atexit@plt+0x8843c> │ │ │ │ ldr r2, [pc, #32] @ 95344 <__cxa_atexit@plt+0x88444> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #20] @ 95348 <__cxa_atexit@plt+0x88448> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 10ee250 <__cxa_atexit@plt+0x10e1350> │ │ │ │ + b 1dbd268 <__cxa_atexit@plt+0x1db0368> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [lr, #-888] @ 0xfffffc88 │ │ │ │ - ldreq r7, [lr, #-1296] @ 0xfffffaf0 │ │ │ │ - strbteq r9, [r7], #652 @ 0x28c │ │ │ │ + ldreq r6, [lr, #-896] @ 0xfffffc80 │ │ │ │ + ldreq r6, [lr, #-1304] @ 0xfffffae8 │ │ │ │ + strbteq r8, [r7], #652 @ 0x28c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #100 @ 0x64 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 95394 <__cxa_atexit@plt+0x88494> │ │ │ │ ldr r7, [pc, #52] @ 953a4 <__cxa_atexit@plt+0x884a4> │ │ │ │ @@ -139558,16 +139558,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 953a8 <__cxa_atexit@plt+0x884a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r9, [r7], #600 @ 0x258 │ │ │ │ - strbteq r9, [r7], #560 @ 0x230 │ │ │ │ + strbteq r8, [r7], #600 @ 0x258 │ │ │ │ + strbteq r8, [r7], #560 @ 0x230 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 95530 <__cxa_atexit@plt+0x88630> │ │ │ │ @@ -139655,22 +139655,22 @@ │ │ │ │ str sl, [r3, #8] │ │ │ │ str r6, [r5, #-88]! @ 0xffffffa8 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr r8, [sp, #68] @ 0x44 │ │ │ │ ldr fp, [sp, #64] @ 0x40 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r7, [lr, #-564] @ 0xfffffdcc │ │ │ │ - ldreq r7, [lr, #-580] @ 0xfffffdbc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r6, [lr, #-572] @ 0xfffffdc4 │ │ │ │ + ldreq r6, [lr, #-588] @ 0xfffffdb4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbteq r9, [r7], #148 @ 0x94 │ │ │ │ + strbteq r8, [r7], #148 @ 0x94 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r0, r6, #100 @ 0x64 │ │ │ │ cmp r2, r0 │ │ │ │ bcc 95664 <__cxa_atexit@plt+0x88764> │ │ │ │ mov r3, r6 │ │ │ │ @@ -139732,22 +139732,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r3, #100] @ 0x64 │ │ │ │ ldr r8, [r5, #96]! @ 0x60 │ │ │ │ str r2, [r5] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ sub r9, r6, #95 @ 0x5f │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 2e7f38 <__cxa_atexit@plt+0x2db038> │ │ │ │ + b 112f890 <__cxa_atexit@plt+0x1122990> │ │ │ │ mov r6, #100 @ 0x64 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r0 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r7, [lr, #-892] @ 0xfffffc84 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r6, [lr, #-900] @ 0xfffffc7c │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r8, [r7], #3920 @ 0xf50 │ │ │ │ + strbteq r7, [r7], #3920 @ 0xf50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 95700 <__cxa_atexit@plt+0x88800> │ │ │ │ ldr r3, [pc, #164] @ 95740 <__cxa_atexit@plt+0x88840> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -139787,21 +139787,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 95744 <__cxa_atexit@plt+0x88844> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbteq r8, [r7], #3748 @ 0xea4 │ │ │ │ + strbteq r7, [r7], #3748 @ 0xea4 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - ldreq r7, [lr, #-288] @ 0xfffffee0 │ │ │ │ - strbteq r8, [r7], #3704 @ 0xe78 │ │ │ │ + ldreq r6, [lr, #-296] @ 0xfffffed8 │ │ │ │ + strbteq r7, [r7], #3704 @ 0xe78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #83] @ 0x53 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 957b4 <__cxa_atexit@plt+0x888b4> │ │ │ │ str r7, [r5] │ │ │ │ @@ -139828,20 +139828,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 957e4 <__cxa_atexit@plt+0x888e4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r8, [r7], #3584 @ 0xe00 │ │ │ │ + strbteq r7, [r7], #3584 @ 0xe00 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ - ldreq r7, [lr, #-108] @ 0xffffff94 │ │ │ │ - strbteq r8, [r7], #3532 @ 0xdcc │ │ │ │ + ldreq r6, [lr, #-116] @ 0xffffff8c │ │ │ │ + strbteq r7, [r7], #3532 @ 0xdcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -139858,17 +139858,17 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 95864 <__cxa_atexit@plt+0x88964> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - ldreq r6, [lr, #-4056] @ 0xfffff028 │ │ │ │ + ldreq r5, [lr, #-4064] @ 0xfffff020 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ mov r2, r6 │ │ │ │ ldr lr, [r5] │ │ │ │ ldmib r5, {r0, ip} │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -139913,16 +139913,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr #12 │ │ │ │ - strbteq r8, [r7], #3344 @ 0xd10 │ │ │ │ - strbteq r8, [r7], #3280 @ 0xcd0 │ │ │ │ + strbteq r7, [r7], #3344 @ 0xd10 │ │ │ │ + strbteq r7, [r7], #3280 @ 0xcd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 95980 <__cxa_atexit@plt+0x88a80> │ │ │ │ ldr r2, [pc, #48] @ 9598c <__cxa_atexit@plt+0x88a8c> │ │ │ │ @@ -139931,22 +139931,22 @@ │ │ │ │ ldr r3, [pc, #40] @ 95990 <__cxa_atexit@plt+0x88a90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 95994 <__cxa_atexit@plt+0x88a94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 40036c <__cxa_atexit@plt+0x3f346c> │ │ │ │ + b 3feb14 <__cxa_atexit@plt+0x3f1c14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [lr, #-3392] @ 0xfffff2c0 │ │ │ │ - ldreq r6, [lr, #-3592] @ 0xfffff1f8 │ │ │ │ - ldreq r6, [lr, #-3728] @ 0xfffff170 │ │ │ │ - strbteq r8, [r7], #3184 @ 0xc70 │ │ │ │ + ldreq r5, [lr, #-3400] @ 0xfffff2b8 │ │ │ │ + ldreq r5, [lr, #-3600] @ 0xfffff1f0 │ │ │ │ + ldreq r5, [lr, #-3736] @ 0xfffff168 │ │ │ │ + strbteq r7, [r7], #3184 @ 0xc70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 959e0 <__cxa_atexit@plt+0x88ae0> │ │ │ │ ldr r2, [pc, #48] @ 959ec <__cxa_atexit@plt+0x88aec> │ │ │ │ @@ -139955,40 +139955,40 @@ │ │ │ │ ldr r3, [pc, #40] @ 959f0 <__cxa_atexit@plt+0x88af0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 959f4 <__cxa_atexit@plt+0x88af4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 40036c <__cxa_atexit@plt+0x3f346c> │ │ │ │ + b 3feb14 <__cxa_atexit@plt+0x3f1c14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [lr, #-3296] @ 0xfffff320 │ │ │ │ - ldreq r6, [lr, #-3496] @ 0xfffff258 │ │ │ │ - ldreq r6, [lr, #-3632] @ 0xfffff1d0 │ │ │ │ + ldreq r5, [lr, #-3304] @ 0xfffff318 │ │ │ │ + ldreq r5, [lr, #-3504] @ 0xfffff250 │ │ │ │ + ldreq r5, [lr, #-3640] @ 0xfffff1c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95a30 <__cxa_atexit@plt+0x88b30> │ │ │ │ ldr r8, [pc, #36] @ 95a38 <__cxa_atexit@plt+0x88b38> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 95a3c <__cxa_atexit@plt+0x88b3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r8], #2900 @ 0xb54 │ │ │ │ - ldreq r6, [lr, #-3196] @ 0xfffff384 │ │ │ │ - strbteq r8, [r7], #3004 @ 0xbbc │ │ │ │ + ldreq pc, [r8], #2132 @ 0x854 │ │ │ │ + ldreq r5, [lr, #-3204] @ 0xfffff37c │ │ │ │ + strbteq r7, [r7], #3004 @ 0xbbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 95a88 <__cxa_atexit@plt+0x88b88> │ │ │ │ @@ -139997,22 +139997,22 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ ldr r3, [pc, #28] @ 95a9c <__cxa_atexit@plt+0x88b9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400204 <__cxa_atexit@plt+0x3f3304> │ │ │ │ + b 3fe98c <__cxa_atexit@plt+0x3f1a8c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - ldreq r6, [lr, #-3196] @ 0xfffff384 │ │ │ │ - strbteq r8, [r7], #2908 @ 0xb5c │ │ │ │ + ldreq r5, [lr, #-3204] @ 0xfffff37c │ │ │ │ + strbteq r7, [r7], #2908 @ 0xb5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95b04 <__cxa_atexit@plt+0x88c04> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -140028,26 +140028,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 95b28 <__cxa_atexit@plt+0x88c28> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldreq r6, [lr, #-3008] @ 0xfffff440 │ │ │ │ - ldreq pc, [r8], #2682 @ 0xa7a │ │ │ │ - strbteq r8, [r7], #2768 @ 0xad0 │ │ │ │ + ldreq r5, [lr, #-3016] @ 0xfffff438 │ │ │ │ + ldreq pc, [r8], #1914 @ 0x77a │ │ │ │ + strbteq r7, [r7], #2768 @ 0xad0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 95b7c <__cxa_atexit@plt+0x88c7c> │ │ │ │ @@ -140058,22 +140058,22 @@ │ │ │ │ ldr r9, [r7, #16] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r3, [pc, #28] @ 95b90 <__cxa_atexit@plt+0x88c90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400204 <__cxa_atexit@plt+0x3f3304> │ │ │ │ + b 3fe98c <__cxa_atexit@plt+0x3f1a8c> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldreq r6, [lr, #-2952] @ 0xfffff478 │ │ │ │ - strbteq r8, [r7], #2664 @ 0xa68 │ │ │ │ + ldreq r5, [lr, #-2960] @ 0xfffff470 │ │ │ │ + strbteq r7, [r7], #2664 @ 0xa68 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95c00 <__cxa_atexit@plt+0x88d00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -140091,26 +140091,26 @@ │ │ │ │ ldr r8, [pc, #60] @ 95c24 <__cxa_atexit@plt+0x88d24> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - ldreq r6, [lr, #-2764] @ 0xfffff534 │ │ │ │ - ldreq pc, [r8], #2457 @ 0x999 │ │ │ │ - strbteq r8, [r7], #2516 @ 0x9d4 │ │ │ │ + ldreq r5, [lr, #-2772] @ 0xfffff52c │ │ │ │ + ldreq pc, [r8], #1689 @ 0x699 │ │ │ │ + strbteq r7, [r7], #2516 @ 0x9d4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 95c74 <__cxa_atexit@plt+0x88d74> │ │ │ │ @@ -140120,21 +140120,21 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbteq r8, [r7], #2420 @ 0x974 │ │ │ │ + strbteq r7, [r7], #2420 @ 0x974 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95cfc <__cxa_atexit@plt+0x88dfc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -140154,26 +140154,26 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldreq r6, [lr, #-2520] @ 0xfffff628 │ │ │ │ - ldreq pc, [r8], #2226 @ 0x8b2 │ │ │ │ - strbteq r8, [r7], #2264 @ 0x8d8 │ │ │ │ + ldreq r5, [lr, #-2528] @ 0xfffff620 │ │ │ │ + ldreq pc, [r8], #1458 @ 0x5b2 │ │ │ │ + strbteq r7, [r7], #2264 @ 0x8d8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 95d74 <__cxa_atexit@plt+0x88e74> │ │ │ │ @@ -140184,21 +140184,21 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strbteq r8, [r7], #2160 @ 0x870 │ │ │ │ + strbteq r7, [r7], #2160 @ 0x870 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -140214,22 +140214,22 @@ │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - ldreq pc, [r8], #2011 @ 0x7db │ │ │ │ - strbteq r8, [r7], #2040 @ 0x7f8 │ │ │ │ + ldreq pc, [r8], #1243 @ 0x4db │ │ │ │ + strbteq r7, [r7], #2040 @ 0x7f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -140264,33 +140264,33 @@ │ │ │ │ str sl, [r9, #16]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b 95ec4 <__cxa_atexit@plt+0x88fc4> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [lr, #-2140] @ 0xfffff7a4 │ │ │ │ - ldreq r6, [lr, #-2508] @ 0xfffff634 │ │ │ │ - ldreq r6, [lr, #-2112] @ 0xfffff7c0 │ │ │ │ + ldreq r5, [lr, #-2148] @ 0xfffff79c │ │ │ │ + ldreq r5, [lr, #-2516] @ 0xfffff62c │ │ │ │ + ldreq r5, [lr, #-2120] @ 0xfffff7b8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - ldreq pc, [r8], #1811 @ 0x713 │ │ │ │ - strbteq r8, [r7], #1792 @ 0x700 │ │ │ │ + ldreq pc, [r8], #1043 @ 0x413 │ │ │ │ + strbteq r7, [r7], #1792 @ 0x700 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -140313,16 +140313,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - ldreq r6, [lr, #-2288] @ 0xfffff710 │ │ │ │ - ldreq r6, [lr, #-1884] @ 0xfffff8a4 │ │ │ │ + ldreq r5, [lr, #-2296] @ 0xfffff708 │ │ │ │ + ldreq r5, [lr, #-1892] @ 0xfffff89c │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ @@ -140369,16 +140369,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbteq r8, [r7], #1520 @ 0x5f0 │ │ │ │ - strbteq r8, [r7], #1464 @ 0x5b8 │ │ │ │ + strbteq r7, [r7], #1520 @ 0x5f0 │ │ │ │ + strbteq r7, [r7], #1464 @ 0x5b8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 960c4 <__cxa_atexit@plt+0x891c4> │ │ │ │ @@ -140404,31 +140404,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 960e0 <__cxa_atexit@plt+0x891e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq r8, [r7], #1376 @ 0x560 │ │ │ │ - strbteq r8, [r7], #1328 @ 0x530 │ │ │ │ + strbteq r7, [r7], #1376 @ 0x560 │ │ │ │ + strbteq r7, [r7], #1328 @ 0x530 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 9611c <__cxa_atexit@plt+0x8921c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 96114 <__cxa_atexit@plt+0x89214> │ │ │ │ b 9612c <__cxa_atexit@plt+0x8922c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r8, [r7], #1268 @ 0x4f4 │ │ │ │ + strbteq r7, [r7], #1268 @ 0x4f4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -140476,16 +140476,16 @@ │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ stmib r5, {r0, r8} │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffff7e0 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - strbteq r8, [r7], #1092 @ 0x444 │ │ │ │ - strbteq r8, [r7], #1036 @ 0x40c │ │ │ │ + strbteq r7, [r7], #1092 @ 0x444 │ │ │ │ + strbteq r7, [r7], #1036 @ 0x40c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 962d0 <__cxa_atexit@plt+0x893d0> │ │ │ │ ldr r7, [pc, #224] @ 96308 <__cxa_atexit@plt+0x89408> │ │ │ │ @@ -140523,15 +140523,15 @@ │ │ │ │ str r1, [r6, #28] │ │ │ │ str r7, [r6, #32] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ sub r7, r3, #23 │ │ │ │ mov r5, r2 │ │ │ │ - b 400384 <__cxa_atexit@plt+0x3f3484> │ │ │ │ + b 3feb2c <__cxa_atexit@plt+0x3f1c2c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 96314 <__cxa_atexit@plt+0x89414> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -140543,21 +140543,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, lr} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - ldreq r6, [lr, #-1500] @ 0xfffffa24 │ │ │ │ - strbteq r8, [r7], #820 @ 0x334 │ │ │ │ - strbteq r8, [r7], #860 @ 0x35c │ │ │ │ + ldreq r5, [lr, #-1508] @ 0xfffffa1c │ │ │ │ + strbteq r7, [r7], #820 @ 0x334 │ │ │ │ + strbteq r7, [r7], #860 @ 0x35c │ │ │ │ @ instruction: 0xfffff6c8 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ @ instruction: 0xfffff718 │ │ │ │ - strbteq r8, [r7], #752 @ 0x2f0 │ │ │ │ + strbteq r7, [r7], #752 @ 0x2f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [pc, #160] @ 963dc <__cxa_atexit@plt+0x894dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ @@ -140595,31 +140595,31 @@ │ │ │ │ mov r0, #52 @ 0x34 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [lr, #-1252] @ 0xfffffb1c │ │ │ │ + ldreq r5, [lr, #-1260] @ 0xfffffb14 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - strbteq r8, [r7], #604 @ 0x25c │ │ │ │ - strbteq r8, [r7], #568 @ 0x238 │ │ │ │ + strbteq r7, [r7], #604 @ 0x25c │ │ │ │ + strbteq r7, [r7], #568 @ 0x238 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 96418 <__cxa_atexit@plt+0x89518> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400204 <__cxa_atexit@plt+0x3f3304> │ │ │ │ - strbteq r8, [r7], #548 @ 0x224 │ │ │ │ - strbteq r8, [r7], #500 @ 0x1f4 │ │ │ │ + b 3fe98c <__cxa_atexit@plt+0x3f1a8c> │ │ │ │ + strbteq r7, [r7], #548 @ 0x224 │ │ │ │ + strbteq r7, [r7], #500 @ 0x1f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 964f8 <__cxa_atexit@plt+0x895f8> │ │ │ │ ldr r3, [pc, #240] @ 96530 <__cxa_atexit@plt+0x89630> │ │ │ │ @@ -140661,15 +140661,15 @@ │ │ │ │ str r1, [r6, #28] │ │ │ │ str r7, [r6, #32] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ sub r7, r2, #23 │ │ │ │ mov r5, r3 │ │ │ │ - b 400384 <__cxa_atexit@plt+0x3f3484> │ │ │ │ + b 3feb2c <__cxa_atexit@plt+0x3f1c2c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 96540 <__cxa_atexit@plt+0x89640> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -140681,22 +140681,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, lr} │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - ldreq r6, [lr, #-968] @ 0xfffffc38 │ │ │ │ - ldreq r6, [lr, #-580] @ 0xfffffdbc │ │ │ │ - strbteq r8, [r7], #268 @ 0x10c │ │ │ │ - strbteq r8, [r7], #324 @ 0x144 │ │ │ │ + ldreq r5, [lr, #-976] @ 0xfffffc30 │ │ │ │ + ldreq r5, [lr, #-588] @ 0xfffffdb4 │ │ │ │ + strbteq r7, [r7], #268 @ 0x10c │ │ │ │ + strbteq r7, [r7], #324 @ 0x144 │ │ │ │ @ instruction: 0xfffff4a0 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ - strbteq r8, [r7], #196 @ 0xc4 │ │ │ │ + strbteq r7, [r7], #196 @ 0xc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #172] @ 96610 <__cxa_atexit@plt+0x89710> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #1 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ @@ -140736,20 +140736,20 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [lr, #-344] @ 0xfffffea8 │ │ │ │ - ldreq r6, [lr, #-672] @ 0xfffffd60 │ │ │ │ + ldreq r5, [lr, #-352] @ 0xfffffea0 │ │ │ │ + ldreq r5, [lr, #-680] @ 0xfffffd58 │ │ │ │ @ instruction: 0xfffff3a0 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ @ instruction: 0xfffff3f0 │ │ │ │ - strbteq r8, [r7], #44 @ 0x2c │ │ │ │ + strbteq r7, [r7], #44 @ 0x2c │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [r5] │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #76 @ 0x4c │ │ │ │ cmp r3, r8 │ │ │ │ bcc 966f4 <__cxa_atexit@plt+0x897f4> │ │ │ │ @@ -140807,15 +140807,15 @@ │ │ │ │ b 966dc <__cxa_atexit@plt+0x897dc> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr r7 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r8, ror #16 │ │ │ │ - strbteq r7, [r7], #3964 @ 0xf7c │ │ │ │ + strbteq r6, [r7], #3964 @ 0xf7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 96788 <__cxa_atexit@plt+0x89888> │ │ │ │ ldr r2, [pc, #68] @ 96790 <__cxa_atexit@plt+0x89890> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -140826,28 +140826,28 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 9677c <__cxa_atexit@plt+0x8987c> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r5, [lr, #-3908] @ 0xfffff0bc │ │ │ │ + ldreq r4, [lr, #-3916] @ 0xfffff0b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 96808 <__cxa_atexit@plt+0x89908> │ │ │ │ ldr r2, [pc, #68] @ 96810 <__cxa_atexit@plt+0x89910> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -140858,28 +140858,28 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 967fc <__cxa_atexit@plt+0x898fc> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r5, [lr, #-3780] @ 0xfffff13c │ │ │ │ + ldreq r4, [lr, #-3788] @ 0xfffff134 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 96888 <__cxa_atexit@plt+0x89988> │ │ │ │ ldr r2, [pc, #68] @ 96890 <__cxa_atexit@plt+0x89990> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -140890,63 +140890,63 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 9687c <__cxa_atexit@plt+0x8997c> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r5, [lr, #-3652] @ 0xfffff1bc │ │ │ │ + ldreq r4, [lr, #-3660] @ 0xfffff1b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ - strbteq r7, [r7], #3508 @ 0xdb4 │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ + strbteq r6, [r7], #3508 @ 0xdb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 968e4 <__cxa_atexit@plt+0x899e4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 968ec <__cxa_atexit@plt+0x899ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400574 <__cxa_atexit@plt+0x3f3674> │ │ │ │ + b 3fed2c <__cxa_atexit@plt+0x3f1e2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr, #-3528] @ 0xfffff238 │ │ │ │ + ldreq r4, [lr, #-3536] @ 0xfffff230 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 96928 <__cxa_atexit@plt+0x89a28> │ │ │ │ ldr r8, [pc, #36] @ 96930 <__cxa_atexit@plt+0x89a30> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 96934 <__cxa_atexit@plt+0x89a34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r8], #3164 @ 0xc5c │ │ │ │ - ldreq r5, [lr, #-3460] @ 0xfffff27c │ │ │ │ - strbteq r7, [r7], #3360 @ 0xd20 │ │ │ │ + ldreq lr, [r8], #2396 @ 0x95c │ │ │ │ + ldreq r4, [lr, #-3468] @ 0xfffff274 │ │ │ │ + strbteq r6, [r7], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 969b0 <__cxa_atexit@plt+0x89ab0> │ │ │ │ @@ -140967,27 +140967,27 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, #60] @ 969d8 <__cxa_atexit@plt+0x89ad8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 40027c <__cxa_atexit@plt+0x3f337c> │ │ │ │ + b 3fea0c <__cxa_atexit@plt+0x3f1b0c> │ │ │ │ mov r6, r3 │ │ │ │ b 969c0 <__cxa_atexit@plt+0x89ac0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - ldreq r5, [lr, #-3364] @ 0xfffff2dc │ │ │ │ - ldreq r5, [lr, #-3484] @ 0xfffff264 │ │ │ │ - ldreq r5, [lr, #-3332] @ 0xfffff2fc │ │ │ │ - strbteq r7, [r7], #3196 @ 0xc7c │ │ │ │ + ldreq r4, [lr, #-3372] @ 0xfffff2d4 │ │ │ │ + ldreq r4, [lr, #-3492] @ 0xfffff25c │ │ │ │ + ldreq r4, [lr, #-3340] @ 0xfffff2f4 │ │ │ │ + strbteq r6, [r7], #3196 @ 0xc7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 96a64 <__cxa_atexit@plt+0x89b64> │ │ │ │ @@ -141012,28 +141012,28 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r3 │ │ │ │ b 96a74 <__cxa_atexit@plt+0x89b74> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - ldreq r5, [lr, #-3200] @ 0xfffff380 │ │ │ │ - ldreq lr, [r8], #2811 @ 0xafb │ │ │ │ - ldreq r5, [lr, #-3312] @ 0xfffff310 │ │ │ │ - ldreq r5, [lr, #-3160] @ 0xfffff3a8 │ │ │ │ - strbteq r7, [r7], #3012 @ 0xbc4 │ │ │ │ + ldreq r4, [lr, #-3208] @ 0xfffff378 │ │ │ │ + ldreq lr, [r8], #2043 @ 0x7fb │ │ │ │ + ldreq r4, [lr, #-3320] @ 0xfffff308 │ │ │ │ + ldreq r4, [lr, #-3168] @ 0xfffff3a0 │ │ │ │ + strbteq r6, [r7], #3012 @ 0xbc4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 96b18 <__cxa_atexit@plt+0x89c18> │ │ │ │ @@ -141057,27 +141057,27 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 40027c <__cxa_atexit@plt+0x3f337c> │ │ │ │ + b 3fea0c <__cxa_atexit@plt+0x3f1b0c> │ │ │ │ mov r6, r3 │ │ │ │ b 96b28 <__cxa_atexit@plt+0x89c28> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - ldreq r5, [lr, #-3016] @ 0xfffff438 │ │ │ │ - ldreq r5, [lr, #-3132] @ 0xfffff3c4 │ │ │ │ - ldreq r5, [lr, #-2980] @ 0xfffff45c │ │ │ │ - strbteq r7, [r7], #2836 @ 0xb14 │ │ │ │ + ldreq r4, [lr, #-3024] @ 0xfffff430 │ │ │ │ + ldreq r4, [lr, #-3140] @ 0xfffff3bc │ │ │ │ + ldreq r4, [lr, #-2988] @ 0xfffff454 │ │ │ │ + strbteq r6, [r7], #2836 @ 0xb14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 96bd4 <__cxa_atexit@plt+0x89cd4> │ │ │ │ @@ -141104,28 +141104,28 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r3 │ │ │ │ b 96be4 <__cxa_atexit@plt+0x89ce4> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - ldreq r5, [lr, #-2840] @ 0xfffff4e8 │ │ │ │ - ldreq lr, [r8], #2460 @ 0x99c │ │ │ │ - ldreq r5, [lr, #-2948] @ 0xfffff47c │ │ │ │ - ldreq r5, [lr, #-2796] @ 0xfffff514 │ │ │ │ - strbteq r7, [r7], #2644 @ 0xa54 │ │ │ │ + ldreq r4, [lr, #-2848] @ 0xfffff4e0 │ │ │ │ + ldreq lr, [r8], #1692 @ 0x69c │ │ │ │ + ldreq r4, [lr, #-2956] @ 0xfffff474 │ │ │ │ + ldreq r4, [lr, #-2804] @ 0xfffff50c │ │ │ │ + strbteq r6, [r7], #2644 @ 0xa54 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 96c90 <__cxa_atexit@plt+0x89d90> │ │ │ │ @@ -141151,27 +141151,27 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 40027c <__cxa_atexit@plt+0x3f337c> │ │ │ │ + b 3fea0c <__cxa_atexit@plt+0x3f1b0c> │ │ │ │ mov r6, r3 │ │ │ │ b 96ca0 <__cxa_atexit@plt+0x89da0> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - ldreq r5, [lr, #-2648] @ 0xfffff5a8 │ │ │ │ - ldreq r5, [lr, #-2760] @ 0xfffff538 │ │ │ │ - ldreq r5, [lr, #-2608] @ 0xfffff5d0 │ │ │ │ - strbteq r7, [r7], #2460 @ 0x99c │ │ │ │ + ldreq r4, [lr, #-2656] @ 0xfffff5a0 │ │ │ │ + ldreq r4, [lr, #-2768] @ 0xfffff530 │ │ │ │ + ldreq r4, [lr, #-2616] @ 0xfffff5c8 │ │ │ │ + strbteq r6, [r7], #2460 @ 0x99c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 96d34 <__cxa_atexit@plt+0x89e34> │ │ │ │ @@ -141192,24 +141192,24 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r2, r9, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - ldreq r5, [lr, #-2604] @ 0xfffff5d4 │ │ │ │ - ldreq lr, [r8], #2105 @ 0x839 │ │ │ │ - ldreq r5, [lr, #-2444] @ 0xfffff674 │ │ │ │ - strbteq r7, [r7], #2308 @ 0x904 │ │ │ │ + ldreq r4, [lr, #-2612] @ 0xfffff5cc │ │ │ │ + ldreq lr, [r8], #1337 @ 0x539 │ │ │ │ + ldreq r4, [lr, #-2452] @ 0xfffff66c │ │ │ │ + strbteq r6, [r7], #2308 @ 0x904 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 96da4 <__cxa_atexit@plt+0x89ea4> │ │ │ │ @@ -141220,21 +141220,21 @@ │ │ │ │ add r8, r7, #16 │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strbteq r7, [r7], #2204 @ 0x89c │ │ │ │ + strbteq r6, [r7], #2204 @ 0x89c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -141250,22 +141250,22 @@ │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - ldreq lr, [r8], #1878 @ 0x756 │ │ │ │ - strbteq r7, [r7], #2084 @ 0x824 │ │ │ │ + ldreq lr, [r8], #1110 @ 0x456 │ │ │ │ + strbteq r6, [r7], #2084 @ 0x824 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -141300,33 +141300,33 @@ │ │ │ │ str sl, [r9, #16]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b 96ef4 <__cxa_atexit@plt+0x89ff4> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr, #-2092] @ 0xfffff7d4 │ │ │ │ - ldreq r5, [lr, #-2460] @ 0xfffff664 │ │ │ │ - ldreq r5, [lr, #-2064] @ 0xfffff7f0 │ │ │ │ + ldreq r4, [lr, #-2100] @ 0xfffff7cc │ │ │ │ + ldreq r4, [lr, #-2468] @ 0xfffff65c │ │ │ │ + ldreq r4, [lr, #-2072] @ 0xfffff7e8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - ldreq lr, [r8], #1678 @ 0x68e │ │ │ │ - strbteq r7, [r7], #1836 @ 0x72c │ │ │ │ + ldreq lr, [r8], #910 @ 0x38e │ │ │ │ + strbteq r6, [r7], #1836 @ 0x72c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -141349,16 +141349,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - ldreq r5, [lr, #-2240] @ 0xfffff740 │ │ │ │ - ldreq r5, [lr, #-1836] @ 0xfffff8d4 │ │ │ │ + ldreq r4, [lr, #-2248] @ 0xfffff738 │ │ │ │ + ldreq r4, [lr, #-1844] @ 0xfffff8cc │ │ │ │ @ instruction: 0xfffff664 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -141418,16 +141418,16 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ @ instruction: 0xfffff844 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbteq r7, [r7], #1524 @ 0x5f4 │ │ │ │ - strbteq r7, [r7], #1456 @ 0x5b0 │ │ │ │ + strbteq r6, [r7], #1524 @ 0x5f4 │ │ │ │ + strbteq r6, [r7], #1456 @ 0x5b0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 97128 <__cxa_atexit@plt+0x8a228> │ │ │ │ @@ -141453,31 +141453,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 97144 <__cxa_atexit@plt+0x8a244> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq r7, [r7], #1368 @ 0x558 │ │ │ │ - strbteq r7, [r7], #1320 @ 0x528 │ │ │ │ + strbteq r6, [r7], #1368 @ 0x558 │ │ │ │ + strbteq r6, [r7], #1320 @ 0x528 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 97180 <__cxa_atexit@plt+0x8a280> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 97178 <__cxa_atexit@plt+0x8a278> │ │ │ │ b 97190 <__cxa_atexit@plt+0x8a290> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r7, [r7], #1260 @ 0x4ec │ │ │ │ + strbteq r6, [r7], #1260 @ 0x4ec │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -141538,16 +141538,16 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff570 │ │ │ │ @ instruction: 0xfffff5e8 │ │ │ │ @ instruction: 0xfffff660 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ @ instruction: 0xfffff698 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - strbteq r7, [r7], #1044 @ 0x414 │ │ │ │ - strbteq r7, [r7], #976 @ 0x3d0 │ │ │ │ + strbteq r6, [r7], #1044 @ 0x414 │ │ │ │ + strbteq r6, [r7], #976 @ 0x3d0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 97388 <__cxa_atexit@plt+0x8a488> │ │ │ │ @@ -141594,15 +141594,15 @@ │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ str r6, [r6, #60] @ 0x3c │ │ │ │ mov r7, r6 │ │ │ │ str ip, [r7, #36]! @ 0x24 │ │ │ │ str r7, [r6, #64]! @ 0x40 │ │ │ │ sub r7, r3, #23 │ │ │ │ - b 400384 <__cxa_atexit@plt+0x3f3484> │ │ │ │ + b 3feb2c <__cxa_atexit@plt+0x3f1c2c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #72] @ 973d8 <__cxa_atexit@plt+0x8a4d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -141616,23 +141616,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - ldreq r5, [lr, #-1344] @ 0xfffffac0 │ │ │ │ - strbteq r7, [r7], #724 @ 0x2d4 │ │ │ │ - strbteq r7, [r7], #768 @ 0x300 │ │ │ │ + ldreq r4, [lr, #-1352] @ 0xfffffab8 │ │ │ │ + strbteq r6, [r7], #724 @ 0x2d4 │ │ │ │ + strbteq r6, [r7], #768 @ 0x300 │ │ │ │ @ instruction: 0xfffff420 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ @ instruction: 0xfffff490 │ │ │ │ @ instruction: 0xfffff508 │ │ │ │ @ instruction: 0xfffff584 │ │ │ │ - strbteq r7, [r7], #640 @ 0x280 │ │ │ │ + strbteq r6, [r7], #640 @ 0x280 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #204] @ 974d0 <__cxa_atexit@plt+0x8a5d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -141680,33 +141680,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr, #-1052] @ 0xfffffbe4 │ │ │ │ + ldreq r4, [lr, #-1060] @ 0xfffffbdc │ │ │ │ @ instruction: 0xfffff300 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ @ instruction: 0xfffff370 │ │ │ │ @ instruction: 0xfffff3e8 │ │ │ │ @ instruction: 0xfffff464 │ │ │ │ - strbteq r7, [r7], #460 @ 0x1cc │ │ │ │ - strbteq r7, [r7], #408 @ 0x198 │ │ │ │ + strbteq r6, [r7], #460 @ 0x1cc │ │ │ │ + strbteq r6, [r7], #408 @ 0x198 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 97514 <__cxa_atexit@plt+0x8a614> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400204 <__cxa_atexit@plt+0x3f3304> │ │ │ │ - strbteq r7, [r7], #388 @ 0x184 │ │ │ │ - strbteq r7, [r7], #340 @ 0x154 │ │ │ │ + b 3fe98c <__cxa_atexit@plt+0x3f1a8c> │ │ │ │ + strbteq r6, [r7], #388 @ 0x184 │ │ │ │ + strbteq r6, [r7], #340 @ 0x154 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 97618 <__cxa_atexit@plt+0x8a718> │ │ │ │ ldr r3, [pc, #280] @ 97654 <__cxa_atexit@plt+0x8a754> │ │ │ │ @@ -141757,15 +141757,15 @@ │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ str r6, [r6, #60] @ 0x3c │ │ │ │ mov r7, r6 │ │ │ │ str ip, [r7, #36]! @ 0x24 │ │ │ │ str r7, [r6, #64]! @ 0x40 │ │ │ │ sub r7, r2, #23 │ │ │ │ mov r5, r3 │ │ │ │ - b 400384 <__cxa_atexit@plt+0x3f3484> │ │ │ │ + b 3feb2c <__cxa_atexit@plt+0x3f1c2c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 97664 <__cxa_atexit@plt+0x8a764> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -141778,24 +141778,24 @@ │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - ldreq r5, [lr, #-716] @ 0xfffffd34 │ │ │ │ - ldreq r5, [lr, #-328] @ 0xfffffeb8 │ │ │ │ - strbteq r7, [r7], #72 @ 0x48 │ │ │ │ - strbteq r7, [r7], #128 @ 0x80 │ │ │ │ + ldreq r4, [lr, #-724] @ 0xfffffd2c │ │ │ │ + ldreq r4, [lr, #-336] @ 0xfffffeb0 │ │ │ │ + strbteq r6, [r7], #72 @ 0x48 │ │ │ │ + strbteq r6, [r7], #128 @ 0x80 │ │ │ │ @ instruction: 0xfffff198 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ @ instruction: 0xfffff280 │ │ │ │ @ instruction: 0xfffff2fc │ │ │ │ - strbteq r6, [r7], #4084 @ 0xff4 │ │ │ │ + strbteq r5, [r7], #4084 @ 0xff4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #216] @ 97768 <__cxa_atexit@plt+0x8a868> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r0, r3, #1 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ @@ -141846,25 +141846,25 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [lr, #-44] @ 0xffffffd4 │ │ │ │ - ldreq r5, [lr, #-372] @ 0xfffffe8c │ │ │ │ + ldreq r4, [lr, #-52] @ 0xffffffcc │ │ │ │ + ldreq r4, [lr, #-380] @ 0xfffffe84 │ │ │ │ @ instruction: 0xfffff068 │ │ │ │ @ instruction: 0xfffff6f0 │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ @ instruction: 0xfffff150 │ │ │ │ @ instruction: 0xfffff1cc │ │ │ │ - strbteq r6, [r7], #3892 @ 0xf34 │ │ │ │ + strbteq r5, [r7], #3892 @ 0xf34 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 9819c <__cxa_atexit@plt+0x8b29c> │ │ │ │ - strbteq r6, [r7], #3928 @ 0xf58 │ │ │ │ + strbteq r5, [r7], #3928 @ 0xf58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 977ec <__cxa_atexit@plt+0x8a8ec> │ │ │ │ ldr r2, [pc, #68] @ 977f4 <__cxa_atexit@plt+0x8a8f4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -141882,23 +141882,23 @@ │ │ │ │ b 34a28 <__cxa_atexit@plt+0x27b28> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r4, [lr, #-3808] @ 0xfffff120 │ │ │ │ - strbteq r6, [r7], #3820 @ 0xeec │ │ │ │ + ldreq r3, [lr, #-3816] @ 0xfffff118 │ │ │ │ + strbteq r5, [r7], #3820 @ 0xeec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 34a28 <__cxa_atexit@plt+0x27b28> │ │ │ │ - strbteq r6, [r7], #3780 @ 0xec4 │ │ │ │ + strbteq r5, [r7], #3780 @ 0xec4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 97860 <__cxa_atexit@plt+0x8a960> │ │ │ │ ldr r2, [pc, #48] @ 9786c <__cxa_atexit@plt+0x8a96c> │ │ │ │ @@ -141907,88 +141907,88 @@ │ │ │ │ ldr r3, [pc, #40] @ 97870 <__cxa_atexit@plt+0x8a970> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 97874 <__cxa_atexit@plt+0x8a974> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 40036c <__cxa_atexit@plt+0x3f346c> │ │ │ │ + b 3feb14 <__cxa_atexit@plt+0x3f1c14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [lr, #-3680] @ 0xfffff1a0 │ │ │ │ - ldreq r5, [lr, #-316] @ 0xfffffec4 │ │ │ │ - ldreq r4, [lr, #-4016] @ 0xfffff050 │ │ │ │ - strbteq r6, [r7], #3672 @ 0xe58 │ │ │ │ + ldreq r3, [lr, #-3688] @ 0xfffff198 │ │ │ │ + ldreq r4, [lr, #-324] @ 0xfffffebc │ │ │ │ + ldreq r3, [lr, #-4024] @ 0xfffff048 │ │ │ │ + strbteq r5, [r7], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 978ac <__cxa_atexit@plt+0x8a9ac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 978b4 <__cxa_atexit@plt+0x8a9b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3f28b8 <__cxa_atexit@plt+0x3e59b8> │ │ │ │ + b 123a210 <__cxa_atexit@plt+0x122d310> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [lr, #-3584] @ 0xfffff200 │ │ │ │ - strbteq r6, [r7], #3500 @ 0xdac │ │ │ │ + ldreq r3, [lr, #-3592] @ 0xfffff1f8 │ │ │ │ + strbteq r5, [r7], #3500 @ 0xdac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 978ec <__cxa_atexit@plt+0x8a9ec> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 978f4 <__cxa_atexit@plt+0x8a9f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400574 <__cxa_atexit@plt+0x3f3674> │ │ │ │ + b 3fed2c <__cxa_atexit@plt+0x3f1e2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [lr, #-3520] @ 0xfffff240 │ │ │ │ - strbteq r6, [r7], #3436 @ 0xd6c │ │ │ │ + ldreq r3, [lr, #-3528] @ 0xfffff238 │ │ │ │ + strbteq r5, [r7], #3436 @ 0xd6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9792c <__cxa_atexit@plt+0x8aa2c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 97934 <__cxa_atexit@plt+0x8aa34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400574 <__cxa_atexit@plt+0x3f3674> │ │ │ │ + b 3fed2c <__cxa_atexit@plt+0x3f1e2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [lr, #-3456] @ 0xfffff280 │ │ │ │ + ldreq r3, [lr, #-3464] @ 0xfffff278 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97970 <__cxa_atexit@plt+0x8aa70> │ │ │ │ ldr r8, [pc, #36] @ 97978 <__cxa_atexit@plt+0x8aa78> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 9797c <__cxa_atexit@plt+0x8aa7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r8], #3092 @ 0xc14 │ │ │ │ - ldreq r4, [lr, #-3388] @ 0xfffff2c4 │ │ │ │ - strbteq r6, [r7], #3380 @ 0xd34 │ │ │ │ + ldreq sp, [r8], #2324 @ 0x914 │ │ │ │ + ldreq r3, [lr, #-3396] @ 0xfffff2bc │ │ │ │ + strbteq r5, [r7], #3380 @ 0xd34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 979c8 <__cxa_atexit@plt+0x8aac8> │ │ │ │ @@ -141997,22 +141997,22 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ ldr r3, [pc, #28] @ 979dc <__cxa_atexit@plt+0x8aadc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400204 <__cxa_atexit@plt+0x3f3304> │ │ │ │ + b 3fe98c <__cxa_atexit@plt+0x3f1a8c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - ldreq r4, [lr, #-4040] @ 0xfffff038 │ │ │ │ - strbteq r6, [r7], #3284 @ 0xcd4 │ │ │ │ + ldreq r3, [lr, #-4048] @ 0xfffff030 │ │ │ │ + strbteq r5, [r7], #3284 @ 0xcd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97a44 <__cxa_atexit@plt+0x8ab44> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -142028,26 +142028,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 97a68 <__cxa_atexit@plt+0x8ab68> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldreq r4, [lr, #-3200] @ 0xfffff380 │ │ │ │ - ldreq sp, [r8], #2692 @ 0xa84 │ │ │ │ - strbteq r6, [r7], #3144 @ 0xc48 │ │ │ │ + ldreq r3, [lr, #-3208] @ 0xfffff378 │ │ │ │ + ldreq sp, [r8], #1924 @ 0x784 │ │ │ │ + strbteq r5, [r7], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 97ab0 <__cxa_atexit@plt+0x8abb0> │ │ │ │ @@ -142055,21 +142055,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strbteq r6, [r7], #3056 @ 0xbf0 │ │ │ │ + strbteq r5, [r7], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 97b14 <__cxa_atexit@plt+0x8ac14> │ │ │ │ @@ -142080,22 +142080,22 @@ │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r8, [pc, #40] @ 97b28 <__cxa_atexit@plt+0x8ac28> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldreq sp, [r8], #2500 @ 0x9c4 │ │ │ │ - strbteq r6, [r7], #2952 @ 0xb88 │ │ │ │ + ldreq sp, [r8], #1732 @ 0x6c4 │ │ │ │ + strbteq r5, [r7], #2952 @ 0xb88 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 97b78 <__cxa_atexit@plt+0x8ac78> │ │ │ │ @@ -142105,21 +142105,21 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - strbteq r6, [r7], #2856 @ 0xb28 │ │ │ │ + strbteq r5, [r7], #2856 @ 0xb28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 97be4 <__cxa_atexit@plt+0x8ace4> │ │ │ │ @@ -142132,22 +142132,22 @@ │ │ │ │ ldr r8, [pc, #44] @ 97bf8 <__cxa_atexit@plt+0x8acf8> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq sp, [r8], #2322 @ 0x912 │ │ │ │ - strbteq r6, [r7], #2744 @ 0xab8 │ │ │ │ + ldreq sp, [r8], #1554 @ 0x612 │ │ │ │ + strbteq r5, [r7], #2744 @ 0xab8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 97c4c <__cxa_atexit@plt+0x8ad4c> │ │ │ │ @@ -142158,21 +142158,21 @@ │ │ │ │ add r8, r7, #16 │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbteq r6, [r7], #2644 @ 0xa54 │ │ │ │ + strbteq r5, [r7], #2644 @ 0xa54 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 97cb8 <__cxa_atexit@plt+0x8adb8> │ │ │ │ @@ -142185,22 +142185,22 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ ldr r8, [pc, #40] @ 97ccc <__cxa_atexit@plt+0x8adcc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - ldreq sp, [r8], #2121 @ 0x849 │ │ │ │ - strbteq r6, [r7], #2532 @ 0x9e4 │ │ │ │ + ldreq sp, [r8], #1353 @ 0x549 │ │ │ │ + strbteq r5, [r7], #2532 @ 0x9e4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 97d24 <__cxa_atexit@plt+0x8ae24> │ │ │ │ @@ -142212,21 +142212,21 @@ │ │ │ │ ldm sl, {r0, r3, sl} │ │ │ │ ldr r8, [r7, #28] │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbteq r6, [r7], #2428 @ 0x97c │ │ │ │ + strbteq r5, [r7], #2428 @ 0x97c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 97dac <__cxa_atexit@plt+0x8aeac> │ │ │ │ @@ -142246,26 +142246,26 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ ldr r8, [pc, #56] @ 97dd0 <__cxa_atexit@plt+0x8aed0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl, ip} │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b 97dbc <__cxa_atexit@plt+0x8aebc> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - ldreq r4, [lr, #-2340] @ 0xfffff6dc │ │ │ │ - ldreq sp, [r8], #1892 @ 0x764 │ │ │ │ - strbteq r6, [r7], #2284 @ 0x8ec │ │ │ │ + ldreq r3, [lr, #-2348] @ 0xfffff6d4 │ │ │ │ + ldreq sp, [r8], #1124 @ 0x464 │ │ │ │ + strbteq r5, [r7], #2284 @ 0x8ec │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 97e34 <__cxa_atexit@plt+0x8af34> │ │ │ │ @@ -142280,22 +142280,22 @@ │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ add lr, sl, #16 │ │ │ │ stm lr, {r0, r3, r8, ip} │ │ │ │ ldr r3, [pc, #28] @ 97e48 <__cxa_atexit@plt+0x8af48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400204 <__cxa_atexit@plt+0x3f3304> │ │ │ │ + b 3fe98c <__cxa_atexit@plt+0x3f1a8c> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - ldreq r4, [lr, #-2256] @ 0xfffff730 │ │ │ │ - strbteq r6, [r7], #2164 @ 0x874 │ │ │ │ + ldreq r3, [lr, #-2264] @ 0xfffff728 │ │ │ │ + strbteq r5, [r7], #2164 @ 0x874 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 97ec0 <__cxa_atexit@plt+0x8afc0> │ │ │ │ @@ -142315,26 +142315,26 @@ │ │ │ │ str r8, [r9, #4]! │ │ │ │ ldr r8, [pc, #56] @ 97ee4 <__cxa_atexit@plt+0x8afe4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r1, r9, #16 │ │ │ │ stm r1, {r0, r2, sl, ip, lr} │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b 97ed0 <__cxa_atexit@plt+0x8afd0> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - ldreq r4, [lr, #-2064] @ 0xfffff7f0 │ │ │ │ - ldreq sp, [r8], #1629 @ 0x65d │ │ │ │ - strbteq r6, [r7], #2008 @ 0x7d8 │ │ │ │ + ldreq r3, [lr, #-2072] @ 0xfffff7e8 │ │ │ │ + ldreq sp, [r8], #861 @ 0x35d │ │ │ │ + strbteq r5, [r7], #2008 @ 0x7d8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 97f4c <__cxa_atexit@plt+0x8b04c> │ │ │ │ @@ -142350,21 +142350,21 @@ │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ add r0, r8, #16 │ │ │ │ stm r0, {r1, ip, lr} │ │ │ │ str r9, [r8, #28] │ │ │ │ str sl, [r8, #32] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbteq r6, [r7], #1884 @ 0x75c │ │ │ │ + strbteq r5, [r7], #1884 @ 0x75c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -142385,22 +142385,22 @@ │ │ │ │ add lr, r9, #20 │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ str r5, [r9, #36] @ 0x24 │ │ │ │ mov r5, fp │ │ │ │ ldr r8, [pc, #28] @ 97fec <__cxa_atexit@plt+0x8b0ec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - ldreq sp, [r8], #1349 @ 0x545 │ │ │ │ - strbteq r6, [r7], #1744 @ 0x6d0 │ │ │ │ + ldreq sp, [r8], #581 @ 0x245 │ │ │ │ + strbteq r5, [r7], #1744 @ 0x6d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -142442,33 +142442,33 @@ │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ str r4, [r9, #36] @ 0x24 │ │ │ │ mov r4, r5 │ │ │ │ mov r5, fp │ │ │ │ ldr r8, [pc, #72] @ 980fc <__cxa_atexit@plt+0x8b1fc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b 980cc <__cxa_atexit@plt+0x8b1cc> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [lr, #-1648] @ 0xfffff990 │ │ │ │ - ldreq r4, [lr, #-2016] @ 0xfffff820 │ │ │ │ - ldreq r4, [lr, #-1620] @ 0xfffff9ac │ │ │ │ + ldreq r3, [lr, #-1656] @ 0xfffff988 │ │ │ │ + ldreq r3, [lr, #-2024] @ 0xfffff818 │ │ │ │ + ldreq r3, [lr, #-1628] @ 0xfffff9a4 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - ldreq sp, [r8], #1121 @ 0x461 │ │ │ │ - strbteq r6, [r7], #1468 @ 0x5bc │ │ │ │ + ldreq sp, [r8], #353 @ 0x161 │ │ │ │ + strbteq r5, [r7], #1468 @ 0x5bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -142491,16 +142491,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - ldreq r4, [lr, #-1768] @ 0xfffff918 │ │ │ │ - ldreq r4, [lr, #-1364] @ 0xfffffaac │ │ │ │ + ldreq r3, [lr, #-1776] @ 0xfffff910 │ │ │ │ + ldreq r3, [lr, #-1372] @ 0xfffffaa4 │ │ │ │ @ instruction: 0xfffff5ec │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -142577,16 +142577,16 @@ │ │ │ │ @ instruction: 0xfffff5e0 │ │ │ │ @ instruction: 0xfffff720 │ │ │ │ @ instruction: 0xfffff6d4 │ │ │ │ @ instruction: 0xfffff688 │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - strbteq r6, [r7], #1120 @ 0x460 │ │ │ │ - strbteq r6, [r7], #1048 @ 0x418 │ │ │ │ + strbteq r5, [r7], #1120 @ 0x460 │ │ │ │ + strbteq r5, [r7], #1048 @ 0x418 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9837c <__cxa_atexit@plt+0x8b47c> │ │ │ │ ldr r7, [pc, #144] @ 9838c <__cxa_atexit@plt+0x8b48c> │ │ │ │ @@ -142625,16 +142625,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 98394 <__cxa_atexit@plt+0x8b494> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strbteq r6, [r7], #916 @ 0x394 │ │ │ │ - strbteq r6, [r7], #860 @ 0x35c │ │ │ │ + strbteq r5, [r7], #916 @ 0x394 │ │ │ │ + strbteq r5, [r7], #860 @ 0x35c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 983f8 <__cxa_atexit@plt+0x8b4f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ @@ -142651,15 +142651,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ stm r5, {r0, r7} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 9819c <__cxa_atexit@plt+0x8b29c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbteq r6, [r7], #760 @ 0x2f8 │ │ │ │ + strbteq r5, [r7], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ @@ -142667,15 +142667,15 @@ │ │ │ │ ldr r7, [r7, #27] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ stm r5, {r0, r7} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 9819c <__cxa_atexit@plt+0x8b29c> │ │ │ │ - strbteq r6, [r7], #692 @ 0x2b4 │ │ │ │ + strbteq r5, [r7], #692 @ 0x2b4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 98484 <__cxa_atexit@plt+0x8b584> │ │ │ │ ldr r7, [pc, #52] @ 98494 <__cxa_atexit@plt+0x8b594> │ │ │ │ @@ -142690,16 +142690,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 98498 <__cxa_atexit@plt+0x8b598> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r6, [r7], #660 @ 0x294 │ │ │ │ - strbteq r6, [r7], #600 @ 0x258 │ │ │ │ + strbteq r5, [r7], #660 @ 0x294 │ │ │ │ + strbteq r5, [r7], #600 @ 0x258 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #256] @ 985b0 <__cxa_atexit@plt+0x8b6b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ @@ -142760,34 +142760,34 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, ip} │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [lr, #-880] @ 0xfffffc90 │ │ │ │ + ldreq r3, [lr, #-888] @ 0xfffffc88 │ │ │ │ @ instruction: 0xfffff2a4 │ │ │ │ @ instruction: 0xfffff3f8 │ │ │ │ @ instruction: 0xfffff3ac │ │ │ │ @ instruction: 0xfffff360 │ │ │ │ @ instruction: 0xfffff2f8 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ - strbteq r6, [r7], #364 @ 0x16c │ │ │ │ - strbteq r6, [r7], #324 @ 0x144 │ │ │ │ + strbteq r5, [r7], #364 @ 0x16c │ │ │ │ + strbteq r5, [r7], #324 @ 0x144 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 985f8 <__cxa_atexit@plt+0x8b6f8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400204 <__cxa_atexit@plt+0x3f3304> │ │ │ │ - strbteq r6, [r7], #304 @ 0x130 │ │ │ │ - strbteq r6, [r7], #244 @ 0xf4 │ │ │ │ + b 3fe98c <__cxa_atexit@plt+0x3f1a8c> │ │ │ │ + strbteq r5, [r7], #304 @ 0x130 │ │ │ │ + strbteq r5, [r7], #244 @ 0xf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 98640 <__cxa_atexit@plt+0x8b740> │ │ │ │ ldr r7, [pc, #48] @ 98650 <__cxa_atexit@plt+0x8b750> │ │ │ │ @@ -142801,16 +142801,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 98654 <__cxa_atexit@plt+0x8b754> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r6, [r7], #232 @ 0xe8 │ │ │ │ - strbteq r6, [r7], #156 @ 0x9c │ │ │ │ + strbteq r5, [r7], #232 @ 0xe8 │ │ │ │ + strbteq r5, [r7], #156 @ 0x9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #272] @ 9877c <__cxa_atexit@plt+0x8b87c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add ip, r3, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ @@ -142875,36 +142875,36 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-36]! @ 0xffffffdc │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r8, lr} │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [lr, #-80] @ 0xffffffb0 │ │ │ │ - ldreq r4, [lr, #-400] @ 0xfffffe70 │ │ │ │ + ldreq r3, [lr, #-88] @ 0xffffffa8 │ │ │ │ + ldreq r3, [lr, #-408] @ 0xfffffe68 │ │ │ │ @ instruction: 0xfffff0e4 │ │ │ │ @ instruction: 0xfffff244 │ │ │ │ @ instruction: 0xfffff1e4 │ │ │ │ @ instruction: 0xfffff198 │ │ │ │ @ instruction: 0xfffff12c │ │ │ │ @ instruction: 0xfffff848 │ │ │ │ - strbteq r5, [r7], #4000 @ 0xfa0 │ │ │ │ + strbteq r4, [r7], #4000 @ 0xfa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #20] @ 987cc <__cxa_atexit@plt+0x8b8cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #12] @ 987d0 <__cxa_atexit@plt+0x8b8d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ - ldreq r3, [lr, #-3920] @ 0xfffff0b0 │ │ │ │ - ldreq r3, [lr, #-3832] @ 0xfffff108 │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ + ldreq r2, [lr, #-3928] @ 0xfffff0a8 │ │ │ │ + ldreq r2, [lr, #-3840] @ 0xfffff100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 98808 <__cxa_atexit@plt+0x8b908> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -142912,15 +142912,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 98820 <__cxa_atexit@plt+0x8b920> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [lr, #-3748] @ 0xfffff15c │ │ │ │ + ldreq r2, [lr, #-3756] @ 0xfffff154 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 988b0 <__cxa_atexit@plt+0x8b9b0> │ │ │ │ ldr r2, [pc, #132] @ 988b8 <__cxa_atexit@plt+0x8b9b8> │ │ │ │ @@ -142942,30 +142942,30 @@ │ │ │ │ str sl, [r5, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [pc, #68] @ 988c0 <__cxa_atexit@plt+0x8b9c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 988c4 <__cxa_atexit@plt+0x8b9c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r3, [lr, #-3724] @ 0xfffff174 │ │ │ │ - ldreq r3, [lr, #-3608] @ 0xfffff1e8 │ │ │ │ + ldreq r2, [lr, #-3732] @ 0xfffff16c │ │ │ │ + ldreq r2, [lr, #-3616] @ 0xfffff1e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9890c <__cxa_atexit@plt+0x8ba0c> │ │ │ │ ldr sl, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ @@ -142974,23 +142974,23 @@ │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #36] @ 98928 <__cxa_atexit@plt+0x8ba28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r7, [pc, #12] @ 98920 <__cxa_atexit@plt+0x8ba20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [lr, #-3496] @ 0xfffff258 │ │ │ │ + ldreq r2, [lr, #-3504] @ 0xfffff250 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r3, [lr, #-3588] @ 0xfffff1fc │ │ │ │ + ldreq r2, [lr, #-3596] @ 0xfffff1f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 989bc <__cxa_atexit@plt+0x8babc> │ │ │ │ @@ -143040,36 +143040,36 @@ │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str sl, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #68] @ 98a50 <__cxa_atexit@plt+0x8bb50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 98a54 <__cxa_atexit@plt+0x8bb54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - ldreq r3, [lr, #-3324] @ 0xfffff304 │ │ │ │ - ldreq r3, [lr, #-3220] @ 0xfffff36c │ │ │ │ + ldreq r2, [lr, #-3332] @ 0xfffff2fc │ │ │ │ + ldreq r2, [lr, #-3228] @ 0xfffff364 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq r4, [lr, #-20] @ 0xffffffec │ │ │ │ - ldreq r3, [lr, #-3356] @ 0xfffff2e4 │ │ │ │ - ldreq r3, [lr, #-3456] @ 0xfffff280 │ │ │ │ + ldreq r3, [lr, #-28] @ 0xffffffe4 │ │ │ │ + ldreq r2, [lr, #-3364] @ 0xfffff2dc │ │ │ │ + ldreq r2, [lr, #-3464] @ 0xfffff278 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 98abc <__cxa_atexit@plt+0x8bbbc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -143091,15 +143091,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - ldreq r3, [lr, #-3068] @ 0xfffff404 │ │ │ │ + ldreq r2, [lr, #-3076] @ 0xfffff3fc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 98b30 <__cxa_atexit@plt+0x8bc30> │ │ │ │ @@ -143166,19 +143166,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #16 │ │ │ │ b 98c00 <__cxa_atexit@plt+0x8bd00> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r3, [lr, #-3564] @ 0xfffff214 │ │ │ │ - ldreq r3, [lr, #-2836] @ 0xfffff4ec │ │ │ │ - ldreq r3, [lr, #-2796] @ 0xfffff514 │ │ │ │ - ldreq r3, [lr, #-2896] @ 0xfffff4b0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r2, [lr, #-3572] @ 0xfffff20c │ │ │ │ + ldreq r2, [lr, #-2844] @ 0xfffff4e4 │ │ │ │ + ldreq r2, [lr, #-2804] @ 0xfffff50c │ │ │ │ + ldreq r2, [lr, #-2904] @ 0xfffff4a8 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -143198,55 +143198,55 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #64] @ 98cbc <__cxa_atexit@plt+0x8bdbc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400594 <__cxa_atexit@plt+0x3f3694> │ │ │ │ + b 27a578 <__cxa_atexit@plt+0x26d678> │ │ │ │ mov r6, r2 │ │ │ │ b 98c9c <__cxa_atexit@plt+0x8bd9c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 98cac <__cxa_atexit@plt+0x8bdac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r7], #2732 @ 0xaac │ │ │ │ + strbteq r4, [r7], #2732 @ 0xaac │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strbteq r5, [r7], #2800 @ 0xaf0 │ │ │ │ - ldreq r3, [lr, #-3360] @ 0xfffff2e0 │ │ │ │ - ldreq r3, [lr, #-2728] @ 0xfffff558 │ │ │ │ + strbteq r4, [r7], #2800 @ 0xaf0 │ │ │ │ + ldreq r2, [lr, #-3368] @ 0xfffff2d8 │ │ │ │ + ldreq r2, [lr, #-2736] @ 0xfffff550 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 98d18 <__cxa_atexit@plt+0x8be18> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 98d10 <__cxa_atexit@plt+0x8be10> │ │ │ │ ldr r3, [pc, #48] @ 98d20 <__cxa_atexit@plt+0x8be20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 98d24 <__cxa_atexit@plt+0x8be24> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 98d28 <__cxa_atexit@plt+0x8be28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq ip, [r8], #1953 @ 0x7a1 │ │ │ │ - ldreq r3, [lr, #-2452] @ 0xfffff66c │ │ │ │ + ldreq ip, [r8], #1185 @ 0x4a1 │ │ │ │ + ldreq r2, [lr, #-2460] @ 0xfffff664 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -143264,16 +143264,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 98d98 <__cxa_atexit@plt+0x8be98> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [lr, #-2936] @ 0xfffff488 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [lr, #-2944] @ 0xfffff480 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -143289,16 +143289,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 98dfc <__cxa_atexit@plt+0x8befc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [lr, #-2816] @ 0xfffff500 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [lr, #-2824] @ 0xfffff4f8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 98e3c <__cxa_atexit@plt+0x8bf3c> │ │ │ │ @@ -143312,62 +143312,62 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 98e58 <__cxa_atexit@plt+0x8bf58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r5, [r7], #2456 @ 0x998 │ │ │ │ - strbteq r5, [r7], #2440 @ 0x988 │ │ │ │ - strbteq r5, [r7], #2476 @ 0x9ac │ │ │ │ - strbteq r5, [r7], #2432 @ 0x980 │ │ │ │ + strbteq r4, [r7], #2456 @ 0x998 │ │ │ │ + strbteq r4, [r7], #2440 @ 0x988 │ │ │ │ + strbteq r4, [r7], #2476 @ 0x9ac │ │ │ │ + strbteq r4, [r7], #2432 @ 0x980 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 98e94 <__cxa_atexit@plt+0x8bf94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r8, r9, sl} │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ stmib r5, {r0, r1, r2} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r5, [r7], #2372 @ 0x944 │ │ │ │ + strbteq r4, [r7], #2372 @ 0x944 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #32] @ 98ecc <__cxa_atexit@plt+0x8bfcc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ - strbteq r5, [r7], #2316 @ 0x90c │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ + strbteq r4, [r7], #2316 @ 0x90c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 98f90 <__cxa_atexit@plt+0x8c090> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 98f7c <__cxa_atexit@plt+0x8c07c> │ │ │ │ ldr r7, [pc, #140] @ 98fac <__cxa_atexit@plt+0x8c0ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #136] @ 98fb0 <__cxa_atexit@plt+0x8c0b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -143400,21 +143400,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 98fb8 <__cxa_atexit@plt+0x8c0b8> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldreq r3, [lr, #-1904] @ 0xfffff890 │ │ │ │ - ldreq r3, [lr, #-2460] @ 0xfffff664 │ │ │ │ - strbteq r5, [r7], #2128 @ 0x850 │ │ │ │ + ldreq r2, [lr, #-1912] @ 0xfffff888 │ │ │ │ + ldreq r2, [lr, #-2468] @ 0xfffff65c │ │ │ │ + strbteq r4, [r7], #2128 @ 0x850 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - strbteq r5, [r7], #2136 @ 0x858 │ │ │ │ - strbteq r5, [r7], #2120 @ 0x848 │ │ │ │ - strbteq r5, [r7], #2080 @ 0x820 │ │ │ │ + strbteq r4, [r7], #2136 @ 0x858 │ │ │ │ + strbteq r4, [r7], #2120 @ 0x848 │ │ │ │ + strbteq r4, [r7], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9900c <__cxa_atexit@plt+0x8c10c> │ │ │ │ @@ -143429,18 +143429,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 9902c <__cxa_atexit@plt+0x8c12c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - strbteq r5, [r7], #1992 @ 0x7c8 │ │ │ │ - strbteq r5, [r7], #1976 @ 0x7b8 │ │ │ │ - strbteq r5, [r7], #2012 @ 0x7dc │ │ │ │ - strbteq r5, [r7], #1972 @ 0x7b4 │ │ │ │ + strbteq r4, [r7], #1992 @ 0x7c8 │ │ │ │ + strbteq r4, [r7], #1976 @ 0x7b8 │ │ │ │ + strbteq r4, [r7], #2012 @ 0x7dc │ │ │ │ + strbteq r4, [r7], #1972 @ 0x7b4 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 99070 <__cxa_atexit@plt+0x8c170> │ │ │ │ ldr r3, [pc, #44] @ 99080 <__cxa_atexit@plt+0x8c180> │ │ │ │ @@ -143453,45 +143453,45 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9908c <__cxa_atexit@plt+0x8c18c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r5, [r7], #1892 @ 0x764 │ │ │ │ - strbteq r5, [r7], #1876 @ 0x754 │ │ │ │ - strbteq r5, [r7], #1960 @ 0x7a8 │ │ │ │ - strbteq r5, [r7], #1868 @ 0x74c │ │ │ │ + strbteq r4, [r7], #1892 @ 0x764 │ │ │ │ + strbteq r4, [r7], #1876 @ 0x754 │ │ │ │ + strbteq r4, [r7], #1960 @ 0x7a8 │ │ │ │ + strbteq r4, [r7], #1868 @ 0x74c │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 990c8 <__cxa_atexit@plt+0x8c1c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r8, r9, sl} │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ stmib r5, {r0, r1, r2} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r5, [r7], #1808 @ 0x710 │ │ │ │ + strbteq r4, [r7], #1808 @ 0x710 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #32] @ 99100 <__cxa_atexit@plt+0x8c200> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -143510,16 +143510,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 99170 <__cxa_atexit@plt+0x8c270> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [lr, #-1952] @ 0xfffff860 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [lr, #-1960] @ 0xfffff858 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -143535,26 +143535,26 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 991d4 <__cxa_atexit@plt+0x8c2d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [lr, #-1832] @ 0xfffff8d8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [lr, #-1840] @ 0xfffff8d0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r5, [r7], #1608 @ 0x648 │ │ │ │ + strbteq r4, [r7], #1608 @ 0x648 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 9927c <__cxa_atexit@plt+0x8c37c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 99268 <__cxa_atexit@plt+0x8c368> │ │ │ │ ldr r7, [pc, #140] @ 99298 <__cxa_atexit@plt+0x8c398> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #136] @ 9929c <__cxa_atexit@plt+0x8c39c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -143587,21 +143587,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 992a4 <__cxa_atexit@plt+0x8c3a4> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldreq r3, [lr, #-1156] @ 0xfffffb7c │ │ │ │ - ldreq r3, [lr, #-1712] @ 0xfffff950 │ │ │ │ - strbteq r5, [r7], #1428 @ 0x594 │ │ │ │ + ldreq r2, [lr, #-1164] @ 0xfffffb74 │ │ │ │ + ldreq r2, [lr, #-1720] @ 0xfffff948 │ │ │ │ + strbteq r4, [r7], #1428 @ 0x594 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - strbteq r5, [r7], #1388 @ 0x56c │ │ │ │ - strbteq r5, [r7], #1372 @ 0x55c │ │ │ │ - strbteq r5, [r7], #1380 @ 0x564 │ │ │ │ + strbteq r4, [r7], #1388 @ 0x56c │ │ │ │ + strbteq r4, [r7], #1372 @ 0x55c │ │ │ │ + strbteq r4, [r7], #1380 @ 0x564 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 992f8 <__cxa_atexit@plt+0x8c3f8> │ │ │ │ @@ -143616,18 +143616,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 99318 <__cxa_atexit@plt+0x8c418> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - strbteq r5, [r7], #1244 @ 0x4dc │ │ │ │ - strbteq r5, [r7], #1228 @ 0x4cc │ │ │ │ - strbteq r5, [r7], #1312 @ 0x520 │ │ │ │ - strbteq r5, [r7], #1356 @ 0x54c │ │ │ │ + strbteq r4, [r7], #1244 @ 0x4dc │ │ │ │ + strbteq r4, [r7], #1228 @ 0x4cc │ │ │ │ + strbteq r4, [r7], #1312 @ 0x520 │ │ │ │ + strbteq r4, [r7], #1356 @ 0x54c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9936c <__cxa_atexit@plt+0x8c46c> │ │ │ │ ldr r2, [pc, #56] @ 99378 <__cxa_atexit@plt+0x8c478> │ │ │ │ @@ -143643,16 +143643,16 @@ │ │ │ │ b 9938c <__cxa_atexit@plt+0x8c48c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r3, [lr, #-848] @ 0xfffffcb0 │ │ │ │ - strbteq r5, [r7], #1256 @ 0x4e8 │ │ │ │ + ldreq r2, [lr, #-856] @ 0xfffffca8 │ │ │ │ + strbteq r4, [r7], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmib sp, {r4, r6, fp} │ │ │ │ ldr sl, [r7, #11] │ │ │ │ cmp sl, #1 │ │ │ │ blt 994b0 <__cxa_atexit@plt+0x8c5b0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -143737,31 +143737,31 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1e000 │ │ │ │ biceq r2, r8, #138 @ 0x8a │ │ │ │ @ instruction: 0xfff2108a │ │ │ │ - strbteq r5, [r7], #796 @ 0x31c │ │ │ │ + strbteq r4, [r7], #796 @ 0x31c │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ - strbteq r5, [r7], #816 @ 0x330 │ │ │ │ - strbteq r5, [r7], #792 @ 0x318 │ │ │ │ - strbteq r5, [r7], #856 @ 0x358 │ │ │ │ - strbteq r5, [r7], #844 @ 0x34c │ │ │ │ - strbteq r5, [r7], #844 @ 0x34c │ │ │ │ + strbteq r4, [r7], #816 @ 0x330 │ │ │ │ + strbteq r4, [r7], #792 @ 0x318 │ │ │ │ + strbteq r4, [r7], #856 @ 0x358 │ │ │ │ + strbteq r4, [r7], #844 @ 0x34c │ │ │ │ + strbteq r4, [r7], #844 @ 0x34c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #12] @ 99530 <__cxa_atexit@plt+0x8c630> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ - ldreq r3, [lr, #-488] @ 0xfffffe18 │ │ │ │ - strbteq r5, [r7], #792 @ 0x318 │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ + ldreq r2, [lr, #-496] @ 0xfffffe10 │ │ │ │ + strbteq r4, [r7], #792 @ 0x318 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 99584 <__cxa_atexit@plt+0x8c684> │ │ │ │ ldr r2, [pc, #56] @ 99590 <__cxa_atexit@plt+0x8c690> │ │ │ │ @@ -143777,16 +143777,16 @@ │ │ │ │ b 995a4 <__cxa_atexit@plt+0x8c6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r3, [lr, #-312] @ 0xfffffec8 │ │ │ │ - strbteq r5, [r7], #692 @ 0x2b4 │ │ │ │ + ldreq r2, [lr, #-320] @ 0xfffffec0 │ │ │ │ + strbteq r4, [r7], #692 @ 0x2b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmib sp, {r4, r6, fp} │ │ │ │ ldr sl, [r7, #11] │ │ │ │ cmp sl, #1 │ │ │ │ blt 996c8 <__cxa_atexit@plt+0x8c7c8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -143871,42 +143871,42 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1e000 │ │ │ │ biceq r2, r8, #138 @ 0x8a │ │ │ │ @ instruction: 0xfff2108a │ │ │ │ - strbteq r5, [r7], #308 @ 0x134 │ │ │ │ + strbteq r4, [r7], #308 @ 0x134 │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ - strbteq r5, [r7], #280 @ 0x118 │ │ │ │ - strbteq r5, [r7], #256 @ 0x100 │ │ │ │ - strbteq r5, [r7], #360 @ 0x168 │ │ │ │ - strbteq r5, [r7], #348 @ 0x15c │ │ │ │ + strbteq r4, [r7], #280 @ 0x118 │ │ │ │ + strbteq r4, [r7], #256 @ 0x100 │ │ │ │ + strbteq r4, [r7], #360 @ 0x168 │ │ │ │ + strbteq r4, [r7], #348 @ 0x15c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9975c <__cxa_atexit@plt+0x8c85c> │ │ │ │ ldr r1, [pc, #40] @ 9976c <__cxa_atexit@plt+0x8c86c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #36] @ 99770 <__cxa_atexit@plt+0x8c870> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [pc, #16] @ 99774 <__cxa_atexit@plt+0x8c874> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r5, [r7], #132 @ 0x84 │ │ │ │ - strbteq r5, [r7], #316 @ 0x13c │ │ │ │ - strbteq r5, [r7], #256 @ 0x100 │ │ │ │ + strbteq r4, [r7], #132 @ 0x84 │ │ │ │ + strbteq r4, [r7], #316 @ 0x13c │ │ │ │ + strbteq r4, [r7], #256 @ 0x100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 997fc <__cxa_atexit@plt+0x8c8fc> │ │ │ │ @@ -143930,15 +143930,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #144] @ 99880 <__cxa_atexit@plt+0x8c980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 40059c <__cxa_atexit@plt+0x3f369c> │ │ │ │ + b 3fed4c <__cxa_atexit@plt+0x3f1e4c> │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 99860 <__cxa_atexit@plt+0x8c960> │ │ │ │ ldr r1, [pc, #116] @ 99884 <__cxa_atexit@plt+0x8c984> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #112] @ 99888 <__cxa_atexit@plt+0x8c988> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -143949,74 +143949,74 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r6, [pc, #88] @ 9988c <__cxa_atexit@plt+0x8c98c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #3 │ │ │ │ add r5, r5, #12 │ │ │ │ sub sl, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4005a4 <__cxa_atexit@plt+0x3f36a4> │ │ │ │ + b 3fed54 <__cxa_atexit@plt+0x3f1e54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ b 99864 <__cxa_atexit@plt+0x8c964> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - ldreq r2, [lr, #-3956] @ 0xfffff08c │ │ │ │ + ldreq r1, [lr, #-3964] @ 0xfffff084 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq r2, [lr, #-3924] @ 0xfffff0ac │ │ │ │ + ldreq r1, [lr, #-3932] @ 0xfffff0a4 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - ldreq r3, [lr, #-352] @ 0xfffffea0 │ │ │ │ - strbteq r4, [r7], #4016 @ 0xfb0 │ │ │ │ + ldreq r2, [lr, #-360] @ 0xfffffe98 │ │ │ │ + strbteq r3, [r7], #4016 @ 0xfb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 998b4 <__cxa_atexit@plt+0x8c9b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 40059c <__cxa_atexit@plt+0x3f369c> │ │ │ │ + b 3fed4c <__cxa_atexit@plt+0x3f1e4c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 998d4 <__cxa_atexit@plt+0x8c9d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [lr, #-3764] @ 0xfffff14c │ │ │ │ - strbteq r4, [r7], #4028 @ 0xfbc │ │ │ │ + ldreq r1, [lr, #-3772] @ 0xfffff144 │ │ │ │ + strbteq r3, [r7], #4028 @ 0xfbc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99914 <__cxa_atexit@plt+0x8ca14> │ │ │ │ ldr r1, [pc, #40] @ 99924 <__cxa_atexit@plt+0x8ca24> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #36] @ 99928 <__cxa_atexit@plt+0x8ca28> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [pc, #16] @ 9992c <__cxa_atexit@plt+0x8ca2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - strbteq r4, [r7], #3788 @ 0xecc │ │ │ │ - strbteq r4, [r7], #3972 @ 0xf84 │ │ │ │ - strbteq r5, [r7], #128 @ 0x80 │ │ │ │ + strbteq r3, [r7], #3788 @ 0xecc │ │ │ │ + strbteq r3, [r7], #3972 @ 0xf84 │ │ │ │ + strbteq r4, [r7], #128 @ 0x80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 999cc <__cxa_atexit@plt+0x8cacc> │ │ │ │ ldr r3, [pc, #160] @ 999f4 <__cxa_atexit@plt+0x8caf4> │ │ │ │ @@ -144046,31 +144046,31 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 999fc <__cxa_atexit@plt+0x8cafc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r7, [pc, #36] @ 999f8 <__cxa_atexit@plt+0x8caf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbteq r4, [r7], #4084 @ 0xff4 │ │ │ │ - ldreq r2, [lr, #-3436] @ 0xfffff294 │ │ │ │ - ldreq r2, [lr, #-3388] @ 0xfffff2c4 │ │ │ │ - ldreq r2, [lr, #-3488] @ 0xfffff260 │ │ │ │ - strbteq r4, [r7], #4012 @ 0xfac │ │ │ │ + strbteq r3, [r7], #4084 @ 0xff4 │ │ │ │ + ldreq r1, [lr, #-3444] @ 0xfffff28c │ │ │ │ + ldreq r1, [lr, #-3396] @ 0xfffff2bc │ │ │ │ + ldreq r1, [lr, #-3496] @ 0xfffff258 │ │ │ │ + strbteq r3, [r7], #4012 @ 0xfac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 99a68 <__cxa_atexit@plt+0x8cb68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -144089,31 +144089,31 @@ │ │ │ │ str r7, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #20] @ 99a88 <__cxa_atexit@plt+0x8cb88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r2, [lr, #-3264] @ 0xfffff340 │ │ │ │ - ldreq r2, [lr, #-3204] @ 0xfffff37c │ │ │ │ - ldreq r2, [lr, #-3304] @ 0xfffff318 │ │ │ │ - strbteq r4, [r7], #3892 @ 0xf34 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r1, [lr, #-3272] @ 0xfffff338 │ │ │ │ + ldreq r1, [lr, #-3212] @ 0xfffff374 │ │ │ │ + ldreq r1, [lr, #-3312] @ 0xfffff310 │ │ │ │ + strbteq r3, [r7], #3892 @ 0xf34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 99aec <__cxa_atexit@plt+0x8cbec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 99ae4 <__cxa_atexit@plt+0x8cbe4> │ │ │ │ ldr r3, [pc, #44] @ 99af4 <__cxa_atexit@plt+0x8cbf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 99af8 <__cxa_atexit@plt+0x8cbf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ @@ -144121,21 +144121,21 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 161b90 <__cxa_atexit@plt+0x154c90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r7], #3744 @ 0xea0 │ │ │ │ - ldreq r2, [lr, #-3016] @ 0xfffff438 │ │ │ │ - strbteq r4, [r7], #3912 @ 0xf48 │ │ │ │ + strbteq r3, [r7], #3744 @ 0xea0 │ │ │ │ + ldreq r1, [lr, #-3024] @ 0xfffff430 │ │ │ │ + strbteq r3, [r7], #3912 @ 0xf48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 509844 <__cxa_atexit@plt+0x4fc944> │ │ │ │ + b 1350354 <__cxa_atexit@plt+0x1343454> │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r1, r5, #104 @ 0x68 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 99cd0 <__cxa_atexit@plt+0x8cdd0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -144239,26 +144239,26 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [r5, #-100] @ 0xffffff9c │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [lr, #-2908] @ 0xfffff4a4 │ │ │ │ - ldreq r2, [lr, #-2928] @ 0xfffff490 │ │ │ │ + ldreq r1, [lr, #-2916] @ 0xfffff49c │ │ │ │ + ldreq r1, [lr, #-2936] @ 0xfffff488 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq r2, [lr, #-2696] @ 0xfffff578 │ │ │ │ + ldreq r1, [lr, #-2704] @ 0xfffff570 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 99df0 <__cxa_atexit@plt+0x8cef0> │ │ │ │ @@ -144314,17 +144314,17 @@ │ │ │ │ sub r7, r6, #95 @ 0x5f │ │ │ │ ldr r0, [r5, #96]! @ 0x60 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r2, [lr, #-2936] @ 0xfffff488 │ │ │ │ - strbteq r4, [r7], #3168 @ 0xc60 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r1, [lr, #-2944] @ 0xfffff480 │ │ │ │ + strbteq r3, [r7], #3168 @ 0xc60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99eb8 <__cxa_atexit@plt+0x8cfb8> │ │ │ │ ldr r3, [pc, #156] @ 99ec0 <__cxa_atexit@plt+0x8cfc0> │ │ │ │ @@ -144354,28 +144354,28 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #56] @ 99ec8 <__cxa_atexit@plt+0x8cfc8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r2, [lr, #-2220] @ 0xfffff754 │ │ │ │ - strbteq r4, [r7], #2968 @ 0xb98 │ │ │ │ + ldreq r1, [lr, #-2228] @ 0xfffff74c │ │ │ │ + strbteq r3, [r7], #2968 @ 0xb98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ ldr r0, [pc, #92] @ 99f4c <__cxa_atexit@plt+0x8d04c> │ │ │ │ @@ -144395,36 +144395,36 @@ │ │ │ │ str r1, [r3] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r5, [pc, #28] @ 99f50 <__cxa_atexit@plt+0x8d050> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r2, [lr, #-2056] @ 0xfffff7f8 │ │ │ │ - strbteq r4, [r7], #2832 @ 0xb10 │ │ │ │ + ldreq r1, [lr, #-2064] @ 0xfffff7f0 │ │ │ │ + strbteq r3, [r7], #2832 @ 0xb10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #8] @ 99f8c <__cxa_atexit@plt+0x8d08c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ - ldreq r2, [lr, #-1976] @ 0xfffff848 │ │ │ │ - strbteq r4, [r7], #2784 @ 0xae0 │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ + ldreq r1, [lr, #-1984] @ 0xfffff840 │ │ │ │ + strbteq r3, [r7], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9a014 <__cxa_atexit@plt+0x8d114> │ │ │ │ @@ -144448,25 +144448,25 @@ │ │ │ │ str ip, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r7], #2576 @ 0xa10 │ │ │ │ + strbteq r3, [r7], #2576 @ 0xa10 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - ldreq r2, [lr, #-1780] @ 0xfffff90c │ │ │ │ - ldreq r2, [lr, #-1732] @ 0xfffff93c │ │ │ │ - ldreq r2, [lr, #-1848] @ 0xfffff8c8 │ │ │ │ - strbteq r4, [r7], #2632 @ 0xa48 │ │ │ │ + ldreq r1, [lr, #-1788] @ 0xfffff904 │ │ │ │ + ldreq r1, [lr, #-1740] @ 0xfffff934 │ │ │ │ + ldreq r1, [lr, #-1856] @ 0xfffff8c0 │ │ │ │ + strbteq r3, [r7], #2632 @ 0xa48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9a0a0 <__cxa_atexit@plt+0x8d1a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -144483,43 +144483,43 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ ldr r5, [pc, #52] @ 9a0c8 <__cxa_atexit@plt+0x8d1c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002d4 <__cxa_atexit@plt+0x3f33d4> │ │ │ │ + b 3fea6c <__cxa_atexit@plt+0x3f1b6c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strbteq r4, [r7], #2356 @ 0x934 │ │ │ │ - ldreq r2, [lr, #-1568] @ 0xfffff9e0 │ │ │ │ - ldreq r2, [lr, #-1576] @ 0xfffff9d8 │ │ │ │ - strbteq r4, [r7], #2424 @ 0x978 │ │ │ │ + strbteq r3, [r7], #2356 @ 0x934 │ │ │ │ + ldreq r1, [lr, #-1576] @ 0xfffff9d8 │ │ │ │ + ldreq r1, [lr, #-1584] @ 0xfffff9d0 │ │ │ │ + strbteq r3, [r7], #2424 @ 0x978 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9a100 <__cxa_atexit@plt+0x8d200> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 9a108 <__cxa_atexit@plt+0x8d208> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 509844 <__cxa_atexit@plt+0x4fc944> │ │ │ │ + b 1350354 <__cxa_atexit@plt+0x1343454> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [lr, #-1452] @ 0xfffffa54 │ │ │ │ - strbteq r4, [r7], #2280 @ 0x8e8 │ │ │ │ + ldreq r1, [lr, #-1460] @ 0xfffffa4c │ │ │ │ + strbteq r3, [r7], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9a164 <__cxa_atexit@plt+0x8d264> │ │ │ │ ldr r2, [pc, #64] @ 9a170 <__cxa_atexit@plt+0x8d270> │ │ │ │ @@ -144532,23 +144532,23 @@ │ │ │ │ str r1, [r3, #-12] │ │ │ │ ldr r3, [pc, #40] @ 9a178 <__cxa_atexit@plt+0x8d278> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r9, [pc, #28] @ 9a17c <__cxa_atexit@plt+0x8d27c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b a02320 <__cxa_atexit@plt+0x9f5420> │ │ │ │ + b 18495f8 <__cxa_atexit@plt+0x183c6f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r7], #1928 @ 0x788 │ │ │ │ - ldreq r2, [lr, #-1372] @ 0xfffffaa4 │ │ │ │ - ldreq r2, [lr, #-1952] @ 0xfffff860 │ │ │ │ - ldreq r2, [lr, #-2068] @ 0xfffff7ec │ │ │ │ - strbteq r4, [r7], #2184 @ 0x888 │ │ │ │ + strbteq r3, [r7], #1928 @ 0x788 │ │ │ │ + ldreq r1, [lr, #-1380] @ 0xfffffa9c │ │ │ │ + ldreq r1, [lr, #-1960] @ 0xfffff858 │ │ │ │ + ldreq r1, [lr, #-2076] @ 0xfffff7e4 │ │ │ │ + strbteq r3, [r7], #2184 @ 0x888 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9a1f0 <__cxa_atexit@plt+0x8d2f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -144567,26 +144567,26 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbteq r4, [r7], #2076 @ 0x81c │ │ │ │ - ldreq r2, [lr, #-1228] @ 0xfffffb34 │ │ │ │ + strbteq r3, [r7], #2076 @ 0x81c │ │ │ │ + ldreq r1, [lr, #-1236] @ 0xfffffb2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9a298 <__cxa_atexit@plt+0x8d398> │ │ │ │ @@ -144612,20 +144612,20 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r2, [lr, #-1880] @ 0xfffff8a8 │ │ │ │ - ldreq r2, [lr, #-1872] @ 0xfffff8b0 │ │ │ │ - ldreq r2, [lr, #-1864] @ 0xfffff8b8 │ │ │ │ - ldreq r2, [lr, #-1860] @ 0xfffff8bc │ │ │ │ - ldreq r2, [lr, #-1852] @ 0xfffff8c4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r1, [lr, #-1888] @ 0xfffff8a0 │ │ │ │ + ldreq r1, [lr, #-1880] @ 0xfffff8a8 │ │ │ │ + ldreq r1, [lr, #-1872] @ 0xfffff8b0 │ │ │ │ + ldreq r1, [lr, #-1868] @ 0xfffff8b4 │ │ │ │ + ldreq r1, [lr, #-1860] @ 0xfffff8bc │ │ │ │ andeq r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r1, r5, #104 @ 0x68 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 9a478 <__cxa_atexit@plt+0x8d578> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -144729,26 +144729,26 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [r5, #-100] @ 0xffffff9c │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [lr, #-948] @ 0xfffffc4c │ │ │ │ - ldreq r2, [lr, #-968] @ 0xfffffc38 │ │ │ │ + ldreq r1, [lr, #-956] @ 0xfffffc44 │ │ │ │ + ldreq r1, [lr, #-976] @ 0xfffffc30 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq r2, [lr, #-736] @ 0xfffffd20 │ │ │ │ + ldreq r1, [lr, #-744] @ 0xfffffd18 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9a598 <__cxa_atexit@plt+0x8d698> │ │ │ │ @@ -144804,17 +144804,17 @@ │ │ │ │ sub r7, r6, #95 @ 0x5f │ │ │ │ ldr r0, [r5, #96]! @ 0x60 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r2, [lr, #-976] @ 0xfffffc30 │ │ │ │ - strbteq r4, [r7], #1292 @ 0x50c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r1, [lr, #-984] @ 0xfffffc28 │ │ │ │ + strbteq r3, [r7], #1292 @ 0x50c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #112 @ 0x70 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9a5f0 <__cxa_atexit@plt+0x8d6f0> │ │ │ │ ldr r7, [pc, #52] @ 9a600 <__cxa_atexit@plt+0x8d700> │ │ │ │ @@ -144829,16 +144829,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 9a604 <__cxa_atexit@plt+0x8d704> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r4, [r7], #1240 @ 0x4d8 │ │ │ │ - strbteq r4, [r7], #1200 @ 0x4b0 │ │ │ │ + strbteq r3, [r7], #1240 @ 0x4d8 │ │ │ │ + strbteq r3, [r7], #1200 @ 0x4b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r6, [r7, #7] │ │ │ │ @@ -144986,15 +144986,15 @@ │ │ │ │ ldr r9, [pc, #172] @ 9a910 <__cxa_atexit@plt+0x8da10> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-112] @ 0xffffff90 │ │ │ │ str r8, [r5, #-108] @ 0xffffff94 │ │ │ │ str r2, [r5, #-104] @ 0xffffff98 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -145008,32 +145008,32 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r7, [r2] │ │ │ │ ldr r7, [pc, #56] @ 9a904 <__cxa_atexit@plt+0x8da04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #32] @ 9a8fc <__cxa_atexit@plt+0x8d9fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ - ldreq r2, [lr, #-444] @ 0xfffffe44 │ │ │ │ + ldreq r1, [lr, #-452] @ 0xfffffe3c │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0xfffff2d4 │ │ │ │ - strbteq r3, [r7], #4036 @ 0xfc4 │ │ │ │ + strbteq r2, [r7], #4036 @ 0xfc4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r2, [lr, #-224] @ 0xffffff20 │ │ │ │ + ldreq r1, [lr, #-232] @ 0xffffff18 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ @ instruction: 0xffffef24 │ │ │ │ - strbteq r3, [r7], #3948 @ 0xf6c │ │ │ │ - strbteq r4, [r7], #404 @ 0x194 │ │ │ │ + strbteq r2, [r7], #3948 @ 0xf6c │ │ │ │ + strbteq r3, [r7], #404 @ 0x194 │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #192] @ 9a9ec <__cxa_atexit@plt+0x8daec> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r6, [r5] │ │ │ │ @@ -145061,40 +145061,40 @@ │ │ │ │ ldr r9, [pc, #116] @ 9aa04 <__cxa_atexit@plt+0x8db04> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 9a9fc <__cxa_atexit@plt+0x8dafc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #28] @ 9a9f8 <__cxa_atexit@plt+0x8daf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, lsl r3 │ │ │ │ @ instruction: 0xfffff1a4 │ │ │ │ - strbteq r3, [r7], #3780 @ 0xec4 │ │ │ │ + strbteq r2, [r7], #3780 @ 0xec4 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ @ instruction: 0xffffedf8 │ │ │ │ - strbteq r3, [r7], #3648 @ 0xe40 │ │ │ │ - strbteq r4, [r7], #160 @ 0xa0 │ │ │ │ + strbteq r2, [r7], #3648 @ 0xe40 │ │ │ │ + strbteq r3, [r7], #160 @ 0xa0 │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -145117,35 +145117,35 @@ │ │ │ │ ldr r9, [pc, #96] @ 9aad0 <__cxa_atexit@plt+0x8dbd0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [pc, #56] @ 9aac8 <__cxa_atexit@plt+0x8dbc8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #24] @ 9aac4 <__cxa_atexit@plt+0x8dbc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ @ instruction: 0xfffff0c4 │ │ │ │ - strbteq r3, [r7], #3572 @ 0xdf4 │ │ │ │ + strbteq r2, [r7], #3572 @ 0xdf4 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xffffed18 │ │ │ │ - strbteq r3, [r7], #3424 @ 0xd60 │ │ │ │ - strbteq r3, [r7], #4052 @ 0xfd4 │ │ │ │ + strbteq r2, [r7], #3424 @ 0xd60 │ │ │ │ + strbteq r2, [r7], #4052 @ 0xfd4 │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -145168,35 +145168,35 @@ │ │ │ │ ldr r9, [pc, #96] @ 9ab9c <__cxa_atexit@plt+0x8dc9c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [pc, #56] @ 9ab94 <__cxa_atexit@plt+0x8dc94> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #24] @ 9ab90 <__cxa_atexit@plt+0x8dc90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xffffeff8 │ │ │ │ - strbteq r3, [r7], #3368 @ 0xd28 │ │ │ │ + strbteq r2, [r7], #3368 @ 0xd28 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffec4c │ │ │ │ - strbteq r3, [r7], #3220 @ 0xc94 │ │ │ │ - strbteq r3, [r7], #3848 @ 0xf08 │ │ │ │ + strbteq r2, [r7], #3220 @ 0xc94 │ │ │ │ + strbteq r2, [r7], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -145219,35 +145219,35 @@ │ │ │ │ ldr r9, [pc, #96] @ 9ac68 <__cxa_atexit@plt+0x8dd68> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [pc, #56] @ 9ac60 <__cxa_atexit@plt+0x8dd60> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #24] @ 9ac5c <__cxa_atexit@plt+0x8dd5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffef2c │ │ │ │ - strbteq r3, [r7], #3164 @ 0xc5c │ │ │ │ + strbteq r2, [r7], #3164 @ 0xc5c │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xffffeb80 │ │ │ │ - strbteq r3, [r7], #3016 @ 0xbc8 │ │ │ │ - strbteq r3, [r7], #3624 @ 0xe28 │ │ │ │ + strbteq r2, [r7], #3016 @ 0xbc8 │ │ │ │ + strbteq r2, [r7], #3624 @ 0xe28 │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 9acb4 <__cxa_atexit@plt+0x8ddb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #104] @ 0x68 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -145259,28 +145259,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 9acac <__cxa_atexit@plt+0x8ddac> │ │ │ │ b 9acfc <__cxa_atexit@plt+0x8ddfc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r3, [r7], #3544 @ 0xdd8 │ │ │ │ + strbteq r2, [r7], #3544 @ 0xdd8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 9acec <__cxa_atexit@plt+0x8ddec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 9ace4 <__cxa_atexit@plt+0x8dde4> │ │ │ │ b 9acfc <__cxa_atexit@plt+0x8ddfc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r3, [r7], #3492 @ 0xda4 │ │ │ │ + strbteq r2, [r7], #3492 @ 0xda4 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #108 @ 0x6c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9ae54 <__cxa_atexit@plt+0x8df54> │ │ │ │ @@ -145298,15 +145298,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r6] │ │ │ │ ldr r3, [pc, #284] @ 9ae68 <__cxa_atexit@plt+0x8df68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #276] @ 9ae6c <__cxa_atexit@plt+0x8df6c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r7, [sp, #16] │ │ │ │ add ip, r5, #20 │ │ │ │ ldm ip, {r7, r8, sl, ip} │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ @@ -145363,21 +145363,21 @@ │ │ │ │ str r7, [r3, #108] @ 0x6c │ │ │ │ ldr r0, [r5, #112]! @ 0x70 │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #108 @ 0x6c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff314 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - ldreq r1, [lr, #-2420] @ 0xfffff68c │ │ │ │ - ldreq r1, [lr, #-2540] @ 0xfffff614 │ │ │ │ + ldreq r0, [lr, #-2428] @ 0xfffff684 │ │ │ │ + ldreq r0, [lr, #-2548] @ 0xfffff60c │ │ │ │ @ instruction: 0xffffed8c │ │ │ │ - strbteq r3, [r7], #3036 @ 0xbdc │ │ │ │ + strbteq r2, [r7], #3036 @ 0xbdc │ │ │ │ andcs r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 9aeb8 <__cxa_atexit@plt+0x8dfb8> │ │ │ │ @@ -145385,38 +145385,38 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 9aec8 <__cxa_atexit@plt+0x8dfc8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #104] @ 0x68 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ - b a1b468 <__cxa_atexit@plt+0xa0e568> │ │ │ │ + b 1862740 <__cxa_atexit@plt+0x1855840> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffff230 │ │ │ │ - strbteq r3, [r7], #2916 @ 0xb64 │ │ │ │ + strbteq r2, [r7], #2916 @ 0xb64 │ │ │ │ andcs r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 9af04 <__cxa_atexit@plt+0x8e004> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 9af08 <__cxa_atexit@plt+0x8e008> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 9af0c <__cxa_atexit@plt+0x8e00c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 6366ac <__cxa_atexit@plt+0x6297ac> │ │ │ │ + b 147dc8c <__cxa_atexit@plt+0x1470d8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r1, [lr, #-2580] @ 0xfffff5ec │ │ │ │ - ldreq r1, [lr, #-2092] @ 0xfffff7d4 │ │ │ │ - strbteq r3, [r7], #2824 @ 0xb08 │ │ │ │ + ldreq r0, [lr, #-2588] @ 0xfffff5e4 │ │ │ │ + ldreq r0, [lr, #-2100] @ 0xfffff7cc │ │ │ │ + strbteq r2, [r7], #2824 @ 0xb08 │ │ │ │ andcs r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #164] @ 9afcc <__cxa_atexit@plt+0x8e0cc> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ ands r6, r7, #3 │ │ │ │ @@ -145442,34 +145442,34 @@ │ │ │ │ beq 9afb8 <__cxa_atexit@plt+0x8e0b8> │ │ │ │ ldr r7, [pc, #84] @ 9afdc <__cxa_atexit@plt+0x8e0dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #76] @ 9afe0 <__cxa_atexit@plt+0x8e0e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ - b 4005ac <__cxa_atexit@plt+0x3f36ac> │ │ │ │ + b 3fed5c <__cxa_atexit@plt+0x3f1e5c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ mov r6, r9 │ │ │ │ - b 4004d4 <__cxa_atexit@plt+0x3f35d4> │ │ │ │ + b 3fec74 <__cxa_atexit@plt+0x3f1d74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xfffff22c │ │ │ │ - ldreq r1, [lr, #-1996] @ 0xfffff834 │ │ │ │ + ldreq r0, [lr, #-2004] @ 0xfffff82c │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq r1, [lr, #-1968] @ 0xfffff850 │ │ │ │ - strbteq r3, [r7], #2612 @ 0xa34 │ │ │ │ + ldreq r0, [lr, #-1976] @ 0xfffff848 │ │ │ │ + strbteq r2, [r7], #2612 @ 0xa34 │ │ │ │ andcs r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 9b060 <__cxa_atexit@plt+0x8e160> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -145491,38 +145491,38 @@ │ │ │ │ beq 9b070 <__cxa_atexit@plt+0x8e170> │ │ │ │ ldr r7, [pc, #68] @ 9b090 <__cxa_atexit@plt+0x8e190> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #60] @ 9b094 <__cxa_atexit@plt+0x8e194> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ - b 4005ac <__cxa_atexit@plt+0x3f36ac> │ │ │ │ + b 3fed5c <__cxa_atexit@plt+0x3f1e5c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ mov r6, r9 │ │ │ │ - b 4004d4 <__cxa_atexit@plt+0x3f35d4> │ │ │ │ + b 3fec74 <__cxa_atexit@plt+0x3f1d74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff168 │ │ │ │ - ldreq r1, [lr, #-1800] @ 0xfffff8f8 │ │ │ │ + ldreq r0, [lr, #-1808] @ 0xfffff8f0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r1, [lr, #-1772] @ 0xfffff914 │ │ │ │ - strbteq r3, [r7], #2384 @ 0x950 │ │ │ │ + ldreq r0, [lr, #-1780] @ 0xfffff90c │ │ │ │ + strbteq r2, [r7], #2384 @ 0x950 │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9b0bc <__cxa_atexit@plt+0x8e1bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #100] @ 0x64 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4005ac <__cxa_atexit@plt+0x3f36ac> │ │ │ │ + b 3fed5c <__cxa_atexit@plt+0x3f1e5c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andcs r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #108 @ 0x6c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -145580,18 +145580,18 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #20] @ 9b1c8 <__cxa_atexit@plt+0x8e2c8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #108 @ 0x6c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffff1d4 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - strbteq r3, [r7], #2296 @ 0x8f8 │ │ │ │ + strbteq r2, [r7], #2296 @ 0x8f8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #112 @ 0x70 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9b214 <__cxa_atexit@plt+0x8e314> │ │ │ │ ldr r7, [pc, #52] @ 9b224 <__cxa_atexit@plt+0x8e324> │ │ │ │ @@ -145606,90 +145606,90 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 9b228 <__cxa_atexit@plt+0x8e328> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff420 │ │ │ │ - strbteq r3, [r7], #2228 @ 0x8b4 │ │ │ │ - strbteq r3, [r7], #2260 @ 0x8d4 │ │ │ │ + strbteq r2, [r7], #2228 @ 0x8b4 │ │ │ │ + strbteq r2, [r7], #2260 @ 0x8d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 9b288 <__cxa_atexit@plt+0x8e388> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9b280 <__cxa_atexit@plt+0x8e380> │ │ │ │ ldr r3, [pc, #48] @ 9b290 <__cxa_atexit@plt+0x8e390> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 9b294 <__cxa_atexit@plt+0x8e394> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [lr, #-1080] @ 0xfffffbc8 │ │ │ │ - ldreq r1, [lr, #-1124] @ 0xfffffb9c │ │ │ │ - strbteq r3, [r7], #2244 @ 0x8c4 │ │ │ │ + ldreq r0, [lr, #-1088] @ 0xfffffbc0 │ │ │ │ + ldreq r0, [lr, #-1132] @ 0xfffffb94 │ │ │ │ + strbteq r2, [r7], #2244 @ 0x8c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 9b2f8 <__cxa_atexit@plt+0x8e3f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9b2f0 <__cxa_atexit@plt+0x8e3f0> │ │ │ │ ldr r8, [pc, #52] @ 9b300 <__cxa_atexit@plt+0x8e400> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #48] @ 9b304 <__cxa_atexit@plt+0x8e404> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 9b308 <__cxa_atexit@plt+0x8e408> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [r7], #2120 @ 0x848 │ │ │ │ - ldreq r1, [lr, #-964] @ 0xfffffc3c │ │ │ │ - ldreq r1, [lr, #-1008] @ 0xfffffc10 │ │ │ │ + strbteq r2, [r7], #2120 @ 0x848 │ │ │ │ + ldreq r0, [lr, #-972] @ 0xfffffc34 │ │ │ │ + ldreq r0, [lr, #-1016] @ 0xfffffc08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9b344 <__cxa_atexit@plt+0x8e444> │ │ │ │ ldr r2, [pc, #36] @ 9b34c <__cxa_atexit@plt+0x8e44c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 9b350 <__cxa_atexit@plt+0x8e450> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [lr, #-884] @ 0xfffffc8c │ │ │ │ - ldreq r1, [lr, #-904] @ 0xfffffc78 │ │ │ │ - strbteq r3, [r7], #2084 @ 0x824 │ │ │ │ + ldreq r0, [lr, #-892] @ 0xfffffc84 │ │ │ │ + ldreq r0, [lr, #-912] @ 0xfffffc70 │ │ │ │ + strbteq r2, [r7], #2084 @ 0x824 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9b398 <__cxa_atexit@plt+0x8e498> │ │ │ │ @@ -145697,40 +145697,40 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r1, [r7, #1] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 33ed78 <__cxa_atexit@plt+0x331e78> │ │ │ │ + b 11866d0 <__cxa_atexit@plt+0x11797d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [r7], #1944 @ 0x798 │ │ │ │ + strbteq r2, [r7], #1944 @ 0x798 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9b3e4 <__cxa_atexit@plt+0x8e4e4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 9b3f4 <__cxa_atexit@plt+0x8e4f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [lr, #-712] @ 0xfffffd38 │ │ │ │ - strbteq r3, [r7], #1936 @ 0x790 │ │ │ │ + ldreq r0, [lr, #-720] @ 0xfffffd30 │ │ │ │ + strbteq r2, [r7], #1936 @ 0x790 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9b468 <__cxa_atexit@plt+0x8e568> │ │ │ │ ldr r7, [pc, #92] @ 9b478 <__cxa_atexit@plt+0x8e578> │ │ │ │ @@ -145747,35 +145747,35 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 9b460 <__cxa_atexit@plt+0x8e560> │ │ │ │ ldr r3, [pc, #44] @ 9b47c <__cxa_atexit@plt+0x8e57c> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 9b480 <__cxa_atexit@plt+0x8e580> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq r3, [r7], #1848 @ 0x738 │ │ │ │ - strbteq r3, [r7], #1800 @ 0x708 │ │ │ │ + strbteq r2, [r7], #1848 @ 0x738 │ │ │ │ + strbteq r2, [r7], #1800 @ 0x708 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9b4a8 <__cxa_atexit@plt+0x8e5a8> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r3, [r7], #1760 @ 0x6e0 │ │ │ │ + strbteq r2, [r7], #1760 @ 0x6e0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9b4e0 <__cxa_atexit@plt+0x8e5e0> │ │ │ │ ldr r3, [pc, #132] @ 9b550 <__cxa_atexit@plt+0x8e650> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -145801,26 +145801,26 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ str r0, [r6, #20] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - strbteq r3, [r7], #1652 @ 0x674 │ │ │ │ - ldreq r1, [lr, #-516] @ 0xfffffdfc │ │ │ │ - strbteq r3, [r7], #1580 @ 0x62c │ │ │ │ + strbteq r2, [r7], #1652 @ 0x674 │ │ │ │ + ldreq r0, [lr, #-524] @ 0xfffffdf4 │ │ │ │ + strbteq r2, [r7], #1580 @ 0x62c │ │ │ │ andeq r1, r0, r8, lsr #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9b644 <__cxa_atexit@plt+0x8e744> │ │ │ │ @@ -145865,27 +145865,27 @@ │ │ │ │ beq 9b638 <__cxa_atexit@plt+0x8e738> │ │ │ │ ldr r4, [pc, #60] @ 9b660 <__cxa_atexit@plt+0x8e760> │ │ │ │ add r4, pc, r4 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r4, [r5] │ │ │ │ ldm sp, {r4, fp} │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - ldreq r1, [lr, #-324] @ 0xfffffebc │ │ │ │ + ldreq r0, [lr, #-332] @ 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - strbteq r3, [r7], #1596 @ 0x63c │ │ │ │ + strbteq r2, [r7], #1596 @ 0x63c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9b6d4 <__cxa_atexit@plt+0x8e7d4> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -145910,17 +145910,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 9b6e8 <__cxa_atexit@plt+0x8e7e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r3, [r7], #1500 @ 0x5dc │ │ │ │ - ldreq r1, [lr, #-0] │ │ │ │ - strbteq r3, [r7], #1460 @ 0x5b4 │ │ │ │ + strbteq r2, [r7], #1500 @ 0x5dc │ │ │ │ + ldreq r0, [lr, #-8] │ │ │ │ + strbteq r2, [r7], #1460 @ 0x5b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9b76c <__cxa_atexit@plt+0x8e86c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -145942,103 +145942,103 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 9b780 <__cxa_atexit@plt+0x8e880> │ │ │ │ ldr r5, [pc, #56] @ 9b794 <__cxa_atexit@plt+0x8e894> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 283dd4 <__cxa_atexit@plt+0x276ed4> │ │ │ │ + b 10cb72c <__cxa_atexit@plt+0x10be82c> │ │ │ │ ldr r7, [pc, #36] @ 9b798 <__cxa_atexit@plt+0x8e898> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldreq r0, [lr, #-3916] @ 0xfffff0b4 │ │ │ │ - strbteq r3, [r7], #1288 @ 0x508 │ │ │ │ + ldreq pc, [sp, #-3924] @ 0xfffff0ac │ │ │ │ + strbteq r2, [r7], #1288 @ 0x508 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 9b7e4 <__cxa_atexit@plt+0x8e8e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ beq 9b7dc <__cxa_atexit@plt+0x8e8dc> │ │ │ │ ldr r3, [pc, #24] @ 9b7e8 <__cxa_atexit@plt+0x8e8e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ str r3, [r5] │ │ │ │ - b 283dd4 <__cxa_atexit@plt+0x276ed4> │ │ │ │ + b 10cb72c <__cxa_atexit@plt+0x10be82c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r3, [r7], #1208 @ 0x4b8 │ │ │ │ + strbteq r2, [r7], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 9b80c <__cxa_atexit@plt+0x8e90c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ str r3, [r5] │ │ │ │ - b 283dd4 <__cxa_atexit@plt+0x276ed4> │ │ │ │ + b 10cb72c <__cxa_atexit@plt+0x10be82c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r3, [r7], #1172 @ 0x494 │ │ │ │ + strbteq r2, [r7], #1172 @ 0x494 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 9b83c <__cxa_atexit@plt+0x8e93c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 9b840 <__cxa_atexit@plt+0x8e940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40055c <__cxa_atexit@plt+0x3f365c> │ │ │ │ + b 3fed14 <__cxa_atexit@plt+0x3f1e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r0, [lr, #-3724] @ 0xfffff174 │ │ │ │ - strbteq r3, [r7], #1120 @ 0x460 │ │ │ │ + ldreq pc, [sp, #-3732] @ 0xfffff16c │ │ │ │ + strbteq r2, [r7], #1120 @ 0x460 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9b868 <__cxa_atexit@plt+0x8e968> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ - b 283dd4 <__cxa_atexit@plt+0x276ed4> │ │ │ │ + b 10cb72c <__cxa_atexit@plt+0x10be82c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r3, [r7], #1080 @ 0x438 │ │ │ │ + strbteq r2, [r7], #1080 @ 0x438 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 9b898 <__cxa_atexit@plt+0x8e998> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 9b89c <__cxa_atexit@plt+0x8e99c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40055c <__cxa_atexit@plt+0x3f365c> │ │ │ │ + b 3fed14 <__cxa_atexit@plt+0x3f1e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r0, [lr, #-3632] @ 0xfffff1d0 │ │ │ │ - strbteq r3, [r7], #1028 @ 0x404 │ │ │ │ + ldreq pc, [sp, #-3640] @ 0xfffff1c8 │ │ │ │ + strbteq r2, [r7], #1028 @ 0x404 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9b8c4 <__cxa_atexit@plt+0x8e9c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 53e5e8 <__cxa_atexit@plt+0x5316e8> │ │ │ │ + b 1385bc8 <__cxa_atexit@plt+0x1378cc8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r3, [r7], #988 @ 0x3dc │ │ │ │ + strbteq r2, [r7], #988 @ 0x3dc │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 9b934 <__cxa_atexit@plt+0x8ea34> │ │ │ │ ldr r7, [pc, #140] @ 9b974 <__cxa_atexit@plt+0x8ea74> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -146075,17 +146075,17 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - ldreq r0, [lr, #-3536] @ 0xfffff230 │ │ │ │ - ldreq r0, [lr, #-3428] @ 0xfffff29c │ │ │ │ - strbteq r3, [r7], #800 @ 0x320 │ │ │ │ + ldreq pc, [sp, #-3544] @ 0xfffff228 │ │ │ │ + ldreq pc, [sp, #-3436] @ 0xfffff294 │ │ │ │ + strbteq r2, [r7], #800 @ 0x320 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -146104,16 +146104,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - ldreq r0, [lr, #-3304] @ 0xfffff318 │ │ │ │ - strbteq r3, [r7], #704 @ 0x2c0 │ │ │ │ + ldreq pc, [sp, #-3312] @ 0xfffff310 │ │ │ │ + strbteq r2, [r7], #704 @ 0x2c0 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9ba88 <__cxa_atexit@plt+0x8eb88> │ │ │ │ @@ -146128,47 +146128,47 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne 9ba6c <__cxa_atexit@plt+0x8eb6c> │ │ │ │ ldr r5, [pc, #88] @ 9ba9c <__cxa_atexit@plt+0x8eb9c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 28585c <__cxa_atexit@plt+0x27895c> │ │ │ │ + b 10cd1b4 <__cxa_atexit@plt+0x10c02b4> │ │ │ │ ldr r5, [pc, #72] @ 9baa4 <__cxa_atexit@plt+0x8eba4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, sl │ │ │ │ - b 282194 <__cxa_atexit@plt+0x275294> │ │ │ │ + b 10c9aec <__cxa_atexit@plt+0x10bcbec> │ │ │ │ ldr r2, [pc, #52] @ 9baa8 <__cxa_atexit@plt+0x8eba8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r8, #6] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3] │ │ │ │ mov r8, sl │ │ │ │ - b 28585c <__cxa_atexit@plt+0x27895c> │ │ │ │ + b 10cd1b4 <__cxa_atexit@plt+0x10c02b4> │ │ │ │ ldr r7, [pc, #16] @ 9baa0 <__cxa_atexit@plt+0x8eba0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbteq r3, [r7], #572 @ 0x23c │ │ │ │ - ldreq r0, [lr, #-3924] @ 0xfffff0ac │ │ │ │ + strbteq r2, [r7], #572 @ 0x23c │ │ │ │ + ldreq pc, [sp, #-3932] @ 0xfffff0a4 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9bacc <__cxa_atexit@plt+0x8ebcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 282194 <__cxa_atexit@plt+0x275294> │ │ │ │ - ldreq r0, [lr, #-3828] @ 0xfffff10c │ │ │ │ - strbteq r3, [r7], #488 @ 0x1e8 │ │ │ │ + b 10c9aec <__cxa_atexit@plt+0x10bcbec> │ │ │ │ + ldreq pc, [sp, #-3836] @ 0xfffff104 │ │ │ │ + strbteq r2, [r7], #488 @ 0x1e8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #144] @ 9bb78 <__cxa_atexit@plt+0x8ec78> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ @@ -146186,35 +146186,35 @@ │ │ │ │ cmp r1, #1 │ │ │ │ bne 9bb5c <__cxa_atexit@plt+0x8ec5c> │ │ │ │ ldr r5, [pc, #80] @ 9bb7c <__cxa_atexit@plt+0x8ec7c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 28585c <__cxa_atexit@plt+0x27895c> │ │ │ │ + b 10cd1b4 <__cxa_atexit@plt+0x10c02b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 9bb80 <__cxa_atexit@plt+0x8ec80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r2 │ │ │ │ - b 282194 <__cxa_atexit@plt+0x275294> │ │ │ │ + b 10c9aec <__cxa_atexit@plt+0x10bcbec> │ │ │ │ ldr r3, [pc, #32] @ 9bb84 <__cxa_atexit@plt+0x8ec84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r8, r2 │ │ │ │ - b 28585c <__cxa_atexit@plt+0x27895c> │ │ │ │ + b 10cd1b4 <__cxa_atexit@plt+0x10c02b4> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - ldreq r0, [lr, #-3684] @ 0xfffff19c │ │ │ │ + ldreq pc, [sp, #-3692] @ 0xfffff194 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strbteq r3, [r7], #304 @ 0x130 │ │ │ │ + strbteq r2, [r7], #304 @ 0x130 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r2, #8]! │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ @@ -146226,32 +146226,32 @@ │ │ │ │ cmp r1, #1 │ │ │ │ bne 9bbf4 <__cxa_atexit@plt+0x8ecf4> │ │ │ │ ldr r5, [pc, #68] @ 9bc10 <__cxa_atexit@plt+0x8ed10> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 28585c <__cxa_atexit@plt+0x27895c> │ │ │ │ + b 10cd1b4 <__cxa_atexit@plt+0x10c02b4> │ │ │ │ ldr r2, [pc, #48] @ 9bc14 <__cxa_atexit@plt+0x8ed14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #2 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r3 │ │ │ │ - b 282194 <__cxa_atexit@plt+0x275294> │ │ │ │ + b 10c9aec <__cxa_atexit@plt+0x10bcbec> │ │ │ │ ldr r2, [pc, #28] @ 9bc18 <__cxa_atexit@plt+0x8ed18> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #6] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 28585c <__cxa_atexit@plt+0x27895c> │ │ │ │ + b 10cd1b4 <__cxa_atexit@plt+0x10c02b4> │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - ldreq r0, [lr, #-3532] @ 0xfffff234 │ │ │ │ + ldreq pc, [sp, #-3540] @ 0xfffff22c │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - strbteq r3, [r7], #788 @ 0x314 │ │ │ │ + strbteq r2, [r7], #788 @ 0x314 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9bc6c <__cxa_atexit@plt+0x8ed6c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -146265,15 +146265,15 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b a20c0 <__cxa_atexit@plt+0x951c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [lr, #-2640] @ 0xfffff5b0 │ │ │ │ + ldreq pc, [sp, #-2648] @ 0xfffff5a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9bce4 <__cxa_atexit@plt+0x8ede4> │ │ │ │ ldr r2, [pc, #84] @ 9bcec <__cxa_atexit@plt+0x8edec> │ │ │ │ @@ -146296,15 +146296,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r2, [r7], #3800 @ 0xed8 │ │ │ │ + strbteq r1, [r7], #3800 @ 0xed8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 9bd1c <__cxa_atexit@plt+0x8ee1c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -146312,15 +146312,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 9bd30 <__cxa_atexit@plt+0x8ee30> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbteq r2, [r7], #3724 @ 0xe8c │ │ │ │ + strbteq r1, [r7], #3724 @ 0xe8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9bd80 <__cxa_atexit@plt+0x8ee80> │ │ │ │ ldr r2, [pc, #56] @ 9bd8c <__cxa_atexit@plt+0x8ee8c> │ │ │ │ @@ -146336,15 +146336,15 @@ │ │ │ │ b 9bd9c <__cxa_atexit@plt+0x8ee9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r0, [lr, #-2364] @ 0xfffff6c4 │ │ │ │ + ldreq pc, [sp, #-2372] @ 0xfffff6bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -146430,18 +146430,18 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r5, sl │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ bx r0 │ │ │ │ mov r5, #100 @ 0x64 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r0, [lr, #-2264] @ 0xfffff728 │ │ │ │ - ldreq r0, [lr, #-2704] @ 0xfffff570 │ │ │ │ - strbteq r2, [r7], #4068 @ 0xfe4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq pc, [sp, #-2272] @ 0xfffff720 │ │ │ │ + ldreq pc, [sp, #-2712] @ 0xfffff568 │ │ │ │ + strbteq r1, [r7], #4068 @ 0xfe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9bf5c <__cxa_atexit@plt+0x8f05c> │ │ │ │ ldr r2, [pc, #48] @ 9bf64 <__cxa_atexit@plt+0x8f064> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -146450,65 +146450,65 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 9bf6c <__cxa_atexit@plt+0x8f06c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r2, [r7], #3128 @ 0xc38 │ │ │ │ - ldreq r0, [lr, #-1876] @ 0xfffff8ac │ │ │ │ - strbteq r2, [r7], #2960 @ 0xb90 │ │ │ │ + strbteq r1, [r7], #3128 @ 0xc38 │ │ │ │ + ldreq pc, [sp, #-1884] @ 0xfffff8a4 │ │ │ │ + strbteq r1, [r7], #2960 @ 0xb90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9bf94 <__cxa_atexit@plt+0x8f094> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ - ldreq r0, [lr, #-1872] @ 0xfffff8b0 │ │ │ │ - strbteq r2, [r7], #2920 @ 0xb68 │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ + ldreq pc, [sp, #-1880] @ 0xfffff8a8 │ │ │ │ + strbteq r1, [r7], #2920 @ 0xb68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9bfd4 <__cxa_atexit@plt+0x8f0d4> │ │ │ │ ldr r2, [pc, #36] @ 9bfdc <__cxa_atexit@plt+0x8f0dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 9bfe0 <__cxa_atexit@plt+0x8f0e0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [lr, #-1764] @ 0xfffff91c │ │ │ │ - ldreq r0, [lr, #-1812] @ 0xfffff8ec │ │ │ │ + ldreq pc, [sp, #-1772] @ 0xfffff914 │ │ │ │ + ldreq pc, [sp, #-1820] @ 0xfffff8e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9c014 <__cxa_atexit@plt+0x8f114> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 9c01c <__cxa_atexit@plt+0x8f11c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1756358 <__cxa_atexit@plt+0x1749458> │ │ │ │ + b 3fe93c <__cxa_atexit@plt+0x3f1a3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [lr, #-1688] @ 0xfffff968 │ │ │ │ - strbteq r2, [r7], #3812 @ 0xee4 │ │ │ │ + ldreq pc, [sp, #-1696] @ 0xfffff960 │ │ │ │ + strbteq r1, [r7], #3812 @ 0xee4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -146526,34 +146526,34 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 9c08c <__cxa_atexit@plt+0x8f18c> │ │ │ │ ldr r3, [pc, #44] @ 9c0a8 <__cxa_atexit@plt+0x8f1a8> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r2, [r7], #3676 @ 0xe5c │ │ │ │ + strbteq r1, [r7], #3676 @ 0xe5c │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9c0d0 <__cxa_atexit@plt+0x8f1d0> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r2, [r7], #3620 @ 0xe24 │ │ │ │ + strbteq r1, [r7], #3620 @ 0xe24 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 9c1b8 <__cxa_atexit@plt+0x8f2b8> │ │ │ │ ldr r6, [pc, #292] @ 9c21c <__cxa_atexit@plt+0x8f31c> │ │ │ │ @@ -146601,49 +146601,49 @@ │ │ │ │ str r7, [sl, #48] @ 0x30 │ │ │ │ add lr, sl, #52 @ 0x34 │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, ip │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 9c200 <__cxa_atexit@plt+0x8f300> │ │ │ │ ldr r3, [pc, #80] @ 9c220 <__cxa_atexit@plt+0x8f320> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - ldreq r0, [lr, #-1400] @ 0xfffffa88 │ │ │ │ - ldreq r0, [lr, #-1400] @ 0xfffffa88 │ │ │ │ - ldreq r0, [lr, #-1380] @ 0xfffffa9c │ │ │ │ - ldreq r0, [lr, #-1372] @ 0xfffffaa4 │ │ │ │ - strbteq r2, [r7], #2244 @ 0x8c4 │ │ │ │ + ldreq pc, [sp, #-1408] @ 0xfffffa80 │ │ │ │ + ldreq pc, [sp, #-1408] @ 0xfffffa80 │ │ │ │ + ldreq pc, [sp, #-1388] @ 0xfffffa94 │ │ │ │ + ldreq pc, [sp, #-1380] @ 0xfffffa9c │ │ │ │ + strbteq r1, [r7], #2244 @ 0x8c4 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -146681,26 +146681,26 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r3, #48] @ 0x30 │ │ │ │ add lr, r3, #52 @ 0x34 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r4, sl │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - ldreq r0, [lr, #-1076] @ 0xfffffbcc │ │ │ │ - ldreq r0, [lr, #-1076] @ 0xfffffbcc │ │ │ │ - ldreq r0, [lr, #-1056] @ 0xfffffbe0 │ │ │ │ - ldreq r0, [lr, #-1048] @ 0xfffffbe8 │ │ │ │ - strbteq r2, [r7], #3044 @ 0xbe4 │ │ │ │ + ldreq pc, [sp, #-1084] @ 0xfffffbc4 │ │ │ │ + ldreq pc, [sp, #-1084] @ 0xfffffbc4 │ │ │ │ + ldreq pc, [sp, #-1064] @ 0xfffffbd8 │ │ │ │ + ldreq pc, [sp, #-1056] @ 0xfffffbe0 │ │ │ │ + strbteq r1, [r7], #3044 @ 0xbe4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9c36c <__cxa_atexit@plt+0x8f46c> │ │ │ │ ldr r3, [pc, #48] @ 9c374 <__cxa_atexit@plt+0x8f474> │ │ │ │ @@ -146714,15 +146714,15 @@ │ │ │ │ b 9c384 <__cxa_atexit@plt+0x8f484> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r2, [r7], #2960 @ 0xb90 │ │ │ │ + strbteq r1, [r7], #2960 @ 0xb90 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #164] @ 9c438 <__cxa_atexit@plt+0x8f538> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ @@ -146750,30 +146750,30 @@ │ │ │ │ beq 9c41c <__cxa_atexit@plt+0x8f51c> │ │ │ │ ldr r5, [pc, #72] @ 9c440 <__cxa_atexit@plt+0x8f540> │ │ │ │ add r5, pc, r5 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5], #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - strbteq r2, [r7], #2756 @ 0xac4 │ │ │ │ + strbteq r1, [r7], #2756 @ 0xac4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -146791,25 +146791,25 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 9c4b0 <__cxa_atexit@plt+0x8f5b0> │ │ │ │ ldr r3, [pc, #48] @ 9c4d0 <__cxa_atexit@plt+0x8f5d0> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r3, #4] │ │ │ │ add r5, r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ - strbteq r2, [r7], #2596 @ 0xa24 │ │ │ │ + strbteq r1, [r7], #2596 @ 0xa24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9c51c <__cxa_atexit@plt+0x8f61c> │ │ │ │ ldr r2, [pc, #48] @ 9c524 <__cxa_atexit@plt+0x8f624> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -146818,65 +146818,65 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 9c52c <__cxa_atexit@plt+0x8f62c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r2, [r7], #1656 @ 0x678 │ │ │ │ - ldreq r0, [lr, #-404] @ 0xfffffe6c │ │ │ │ - strbteq r2, [r7], #1488 @ 0x5d0 │ │ │ │ + strbteq r1, [r7], #1656 @ 0x678 │ │ │ │ + ldreq pc, [sp, #-412] @ 0xfffffe64 │ │ │ │ + strbteq r1, [r7], #1488 @ 0x5d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9c554 <__cxa_atexit@plt+0x8f654> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ - ldreq r0, [lr, #-400] @ 0xfffffe70 │ │ │ │ - strbteq r2, [r7], #1448 @ 0x5a8 │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ + ldreq pc, [sp, #-408] @ 0xfffffe68 │ │ │ │ + strbteq r1, [r7], #1448 @ 0x5a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9c594 <__cxa_atexit@plt+0x8f694> │ │ │ │ ldr r2, [pc, #36] @ 9c59c <__cxa_atexit@plt+0x8f69c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 9c5a0 <__cxa_atexit@plt+0x8f6a0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [lr, #-292] @ 0xfffffedc │ │ │ │ - ldreq r0, [lr, #-340] @ 0xfffffeac │ │ │ │ + ldreq pc, [sp, #-300] @ 0xfffffed4 │ │ │ │ + ldreq pc, [sp, #-348] @ 0xfffffea4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9c5d4 <__cxa_atexit@plt+0x8f6d4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 9c5dc <__cxa_atexit@plt+0x8f6dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1756358 <__cxa_atexit@plt+0x1749458> │ │ │ │ + b 3fe93c <__cxa_atexit@plt+0x3f1a3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [lr, #-216] @ 0xffffff28 │ │ │ │ - strbteq r2, [r7], #2340 @ 0x924 │ │ │ │ + ldreq pc, [sp, #-224] @ 0xffffff20 │ │ │ │ + strbteq r1, [r7], #2340 @ 0x924 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -146894,34 +146894,34 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 9c64c <__cxa_atexit@plt+0x8f74c> │ │ │ │ ldr r3, [pc, #44] @ 9c668 <__cxa_atexit@plt+0x8f768> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r2, [r7], #2204 @ 0x89c │ │ │ │ + strbteq r1, [r7], #2204 @ 0x89c │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9c690 <__cxa_atexit@plt+0x8f790> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r2, [r7], #2148 @ 0x864 │ │ │ │ + strbteq r1, [r7], #2148 @ 0x864 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 9c778 <__cxa_atexit@plt+0x8f878> │ │ │ │ ldr r6, [pc, #292] @ 9c7dc <__cxa_atexit@plt+0x8f8dc> │ │ │ │ @@ -146969,49 +146969,49 @@ │ │ │ │ str r7, [sl, #48] @ 0x30 │ │ │ │ add lr, sl, #52 @ 0x34 │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, ip │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 9c7c0 <__cxa_atexit@plt+0x8f8c0> │ │ │ │ ldr r3, [pc, #80] @ 9c7e0 <__cxa_atexit@plt+0x8f8e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - ldreq pc, [sp, #-4024] @ 0xfffff048 │ │ │ │ - ldreq pc, [sp, #-4024] @ 0xfffff048 │ │ │ │ - ldreq pc, [sp, #-4004] @ 0xfffff05c │ │ │ │ - ldreq pc, [sp, #-3996] @ 0xfffff064 │ │ │ │ - strbteq r2, [r7], #772 @ 0x304 │ │ │ │ + ldreq lr, [sp, #-4032] @ 0xfffff040 │ │ │ │ + ldreq lr, [sp, #-4032] @ 0xfffff040 │ │ │ │ + ldreq lr, [sp, #-4012] @ 0xfffff054 │ │ │ │ + ldreq lr, [sp, #-4004] @ 0xfffff05c │ │ │ │ + strbteq r1, [r7], #772 @ 0x304 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -147049,26 +147049,26 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r3, #48] @ 0x30 │ │ │ │ add lr, r3, #52 @ 0x34 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r4, sl │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - ldreq pc, [sp, #-3700] @ 0xfffff18c │ │ │ │ - ldreq pc, [sp, #-3700] @ 0xfffff18c │ │ │ │ - ldreq pc, [sp, #-3680] @ 0xfffff1a0 │ │ │ │ - ldreq pc, [sp, #-3672] @ 0xfffff1a8 │ │ │ │ - strbteq r2, [r7], #1572 @ 0x624 │ │ │ │ + ldreq lr, [sp, #-3708] @ 0xfffff184 │ │ │ │ + ldreq lr, [sp, #-3708] @ 0xfffff184 │ │ │ │ + ldreq lr, [sp, #-3688] @ 0xfffff198 │ │ │ │ + ldreq lr, [sp, #-3680] @ 0xfffff1a0 │ │ │ │ + strbteq r1, [r7], #1572 @ 0x624 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9c92c <__cxa_atexit@plt+0x8fa2c> │ │ │ │ ldr r3, [pc, #48] @ 9c934 <__cxa_atexit@plt+0x8fa34> │ │ │ │ @@ -147082,15 +147082,15 @@ │ │ │ │ b 9c944 <__cxa_atexit@plt+0x8fa44> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r2, [r7], #1488 @ 0x5d0 │ │ │ │ + strbteq r1, [r7], #1488 @ 0x5d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #164] @ 9c9f8 <__cxa_atexit@plt+0x8faf8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ @@ -147118,30 +147118,30 @@ │ │ │ │ beq 9c9dc <__cxa_atexit@plt+0x8fadc> │ │ │ │ ldr r5, [pc, #72] @ 9ca00 <__cxa_atexit@plt+0x8fb00> │ │ │ │ add r5, pc, r5 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5], #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - strbteq r2, [r7], #1284 @ 0x504 │ │ │ │ + strbteq r1, [r7], #1284 @ 0x504 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -147159,51 +147159,51 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 9ca70 <__cxa_atexit@plt+0x8fb70> │ │ │ │ ldr r3, [pc, #48] @ 9ca90 <__cxa_atexit@plt+0x8fb90> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r3, #4] │ │ │ │ add r5, r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ - strbteq r2, [r7], #1096 @ 0x448 │ │ │ │ + strbteq r1, [r7], #1096 @ 0x448 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9cad4 <__cxa_atexit@plt+0x8fbd4> │ │ │ │ ldr r2, [pc, #40] @ 9cadc <__cxa_atexit@plt+0x8fbdc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 9cae0 <__cxa_atexit@plt+0x8fbe0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005b4 <__cxa_atexit@plt+0x3f36b4> │ │ │ │ + b 3fed64 <__cxa_atexit@plt+0x3f1e64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq pc, [sp, #-3036] @ 0xfffff424 │ │ │ │ + ldreq lr, [sp, #-3044] @ 0xfffff41c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbteq r2, [r7], #1004 @ 0x3ec │ │ │ │ + strbteq r1, [r7], #1004 @ 0x3ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9cb64 <__cxa_atexit@plt+0x8fc64> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -147220,30 +147220,30 @@ │ │ │ │ ldr r1, [pc, #60] @ 9cb88 <__cxa_atexit@plt+0x8fc88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r5, r2 │ │ │ │ - b 6d9740 <__cxa_atexit@plt+0x6cc840> │ │ │ │ + b 1520d20 <__cxa_atexit@plt+0x1513e20> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - ldreq pc, [sp, #-2916] @ 0xfffff49c │ │ │ │ - ldreq pc, [sp, #-2980] @ 0xfffff45c │ │ │ │ + ldreq lr, [sp, #-2924] @ 0xfffff494 │ │ │ │ + ldreq lr, [sp, #-2988] @ 0xfffff454 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 9f040 <__cxa_atexit@plt+0x92140> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 9de98 <__cxa_atexit@plt+0x90f98> │ │ │ │ - strbteq r2, [r7], #664 @ 0x298 │ │ │ │ + strbteq r1, [r7], #664 @ 0x298 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9cc34 <__cxa_atexit@plt+0x8fd34> │ │ │ │ ldr r1, [pc, #128] @ 9cc40 <__cxa_atexit@plt+0x8fd40> │ │ │ │ @@ -147264,54 +147264,54 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ add r7, r3, #7 │ │ │ │ stmib r5, {r0, r3, r7} │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 9cc4c <__cxa_atexit@plt+0x8fd4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq pc, [sp, #-2760] @ 0xfffff538 │ │ │ │ + ldreq lr, [sp, #-2768] @ 0xfffff530 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldreq pc, [sp, #-3468] @ 0xfffff274 │ │ │ │ - strbteq r2, [r7], #484 @ 0x1e4 │ │ │ │ + ldreq lr, [sp, #-3476] @ 0xfffff26c │ │ │ │ + strbteq r1, [r7], #484 @ 0x1e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ add r2, r3, #4 │ │ │ │ cmn r2, #1 │ │ │ │ ble 9cc90 <__cxa_atexit@plt+0x8fd90> │ │ │ │ ldr r2, [pc, #52] @ 9cca8 <__cxa_atexit@plt+0x8fda8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ add r7, r3, #7 │ │ │ │ stmdb r5, {r0, r3, r7} │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldr r7, [pc, #12] @ 9cca4 <__cxa_atexit@plt+0x8fda4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [sp, #-3356] @ 0xfffff2e4 │ │ │ │ + ldreq lr, [sp, #-3364] @ 0xfffff2dc │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r2, [r7], #380 @ 0x17c │ │ │ │ + strbteq r1, [r7], #380 @ 0x17c │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r8, r3 │ │ │ │ bcc 9cd74 <__cxa_atexit@plt+0x8fe74> │ │ │ │ str fp, [sp] │ │ │ │ @@ -147356,30 +147356,30 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ b 9ce28 <__cxa_atexit@plt+0x8ff28> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r6, [pc, #40] @ 9cdb4 <__cxa_atexit@plt+0x8feb4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r1] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r2 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq pc, [sp, #-2584] @ 0xfffff5e8 │ │ │ │ - ldreq pc, [sp, #-3284] @ 0xfffff32c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq lr, [sp, #-2592] @ 0xfffff5e0 │ │ │ │ + ldreq lr, [sp, #-3292] @ 0xfffff324 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq pc, [sp, #-3196] @ 0xfffff384 │ │ │ │ - strbteq r2, [r7], #108 @ 0x6c │ │ │ │ + ldreq lr, [sp, #-3204] @ 0xfffff37c │ │ │ │ + strbteq r1, [r7], #108 @ 0x6c │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -147395,16 +147395,16 @@ │ │ │ │ mov r7, fp │ │ │ │ b 9cfe4 <__cxa_atexit@plt+0x900e4> │ │ │ │ ldr r3, [pc, #20] @ 9ce24 <__cxa_atexit@plt+0x8ff24> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq pc, [sp, #-3016] @ 0xfffff438 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq lr, [sp, #-3024] @ 0xfffff430 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -147432,15 +147432,15 @@ │ │ │ │ b 9cf70 <__cxa_atexit@plt+0x90070> │ │ │ │ ldr r6, [pc, #296] @ 9cfc8 <__cxa_atexit@plt+0x900c8> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4005bc <__cxa_atexit@plt+0x3f36bc> │ │ │ │ + b 3fed6c <__cxa_atexit@plt+0x3f1e6c> │ │ │ │ cmp r2, #224 @ 0xe0 │ │ │ │ bcs 9ceec <__cxa_atexit@plt+0x8ffec> │ │ │ │ sub r0, r6, #11 │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ ldr lr, [pc, #232] @ 9cfb4 <__cxa_atexit@plt+0x900b4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -147490,28 +147490,28 @@ │ │ │ │ mov r7, fp │ │ │ │ b 9cfe4 <__cxa_atexit@plt+0x900e4> │ │ │ │ ldr r3, [pc, #56] @ 9cfc4 <__cxa_atexit@plt+0x900c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - ldreq pc, [sp, #-2664] @ 0xfffff598 │ │ │ │ - ldreq pc, [sp, #-1932] @ 0xfffff874 │ │ │ │ - ldreq pc, [sp, #-2736] @ 0xfffff550 │ │ │ │ - ldreq pc, [sp, #-2004] @ 0xfffff82c │ │ │ │ - ldreq pc, [sp, #-2800] @ 0xfffff510 │ │ │ │ - ldreq pc, [sp, #-2064] @ 0xfffff7f0 │ │ │ │ - ldreq pc, [sp, #-2880] @ 0xfffff4c0 │ │ │ │ - ldreq pc, [sp, #-2152] @ 0xfffff798 │ │ │ │ + ldreq lr, [sp, #-2672] @ 0xfffff590 │ │ │ │ + ldreq lr, [sp, #-1940] @ 0xfffff86c │ │ │ │ + ldreq lr, [sp, #-2744] @ 0xfffff548 │ │ │ │ + ldreq lr, [sp, #-2012] @ 0xfffff824 │ │ │ │ + ldreq lr, [sp, #-2808] @ 0xfffff508 │ │ │ │ + ldreq lr, [sp, #-2072] @ 0xfffff7e8 │ │ │ │ + ldreq lr, [sp, #-2888] @ 0xfffff4b8 │ │ │ │ + ldreq lr, [sp, #-2160] @ 0xfffff790 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbteq r1, [r7], #3676 @ 0xe5c │ │ │ │ + strbteq r0, [r7], #3676 @ 0xe5c │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 9ce28 <__cxa_atexit@plt+0x8ff28> │ │ │ │ str r7, [sp] │ │ │ │ add r2, r6, #5 │ │ │ │ @@ -147612,31 +147612,31 @@ │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ sub r6, r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4005c4 <__cxa_atexit@plt+0x3f36c4> │ │ │ │ + b 3fed74 <__cxa_atexit@plt+0x3f1e74> │ │ │ │ sub r6, r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ b 9ce28 <__cxa_atexit@plt+0x8ff28> │ │ │ │ ldr r5, [pc, #28] @ 9d1b8 <__cxa_atexit@plt+0x902b8> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq pc, [sp, #-2500] @ 0xfffff63c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq lr, [sp, #-2508] @ 0xfffff634 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq r1, [r7], #3176 @ 0xc68 │ │ │ │ + strbteq r0, [r7], #3176 @ 0xc68 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ sub r2, r2, #1 │ │ │ │ stm r5, {r1, r7} │ │ │ │ @@ -147668,18 +147668,18 @@ │ │ │ │ ldr r6, [pc, #24] @ 9d264 <__cxa_atexit@plt+0x90364> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ - ldreq pc, [sp, #-1956] @ 0xfffff85c │ │ │ │ - strbteq r1, [r7], #3004 @ 0xbbc │ │ │ │ + ldreq lr, [sp, #-1964] @ 0xfffff854 │ │ │ │ + strbteq r0, [r7], #3004 @ 0xbbc │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 9d2d4 <__cxa_atexit@plt+0x903d4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -147700,18 +147700,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #28 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq pc, [sp, #-1552] @ 0xfffff9f0 │ │ │ │ - ldreq pc, [sp, #-1588] @ 0xfffff9cc │ │ │ │ - strbteq r1, [r7], #2848 @ 0xb20 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq lr, [sp, #-1560] @ 0xfffff9e8 │ │ │ │ + ldreq lr, [sp, #-1596] @ 0xfffff9c4 │ │ │ │ + strbteq r0, [r7], #2848 @ 0xb20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9d378 <__cxa_atexit@plt+0x90478> │ │ │ │ ldr r1, [pc, #116] @ 9d380 <__cxa_atexit@plt+0x90480> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -147730,54 +147730,54 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-16]! │ │ │ │ str r8, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 9d36c <__cxa_atexit@plt+0x9046c> │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b a441b0 <__cxa_atexit@plt+0xa372b0> │ │ │ │ + b 188b488 <__cxa_atexit@plt+0x187e588> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq pc, [sp, #-892] @ 0xfffffc84 │ │ │ │ + ldreq lr, [sp, #-900] @ 0xfffffc7c │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbteq r1, [r7], #2688 @ 0xa80 │ │ │ │ + strbteq r0, [r7], #2688 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #44] @ 9d3d4 <__cxa_atexit@plt+0x904d4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 9d3c8 <__cxa_atexit@plt+0x904c8> │ │ │ │ ldr r8, [r5], #4 │ │ │ │ mov r9, r7 │ │ │ │ - b a441b0 <__cxa_atexit@plt+0xa372b0> │ │ │ │ + b 188b488 <__cxa_atexit@plt+0x187e588> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq r1, [r7], #2612 @ 0xa34 │ │ │ │ + strbteq r0, [r7], #2612 @ 0xa34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b a441b0 <__cxa_atexit@plt+0xa372b0> │ │ │ │ - strbteq r1, [r7], #2636 @ 0xa4c │ │ │ │ + b 188b488 <__cxa_atexit@plt+0x187e588> │ │ │ │ + strbteq r0, [r7], #2636 @ 0xa4c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #28 │ │ │ │ cmp fp, lr │ │ │ │ bhi 9d4d8 <__cxa_atexit@plt+0x905d8> │ │ │ │ @@ -147825,40 +147825,40 @@ │ │ │ │ str r0, [r2, #28] │ │ │ │ str sl, [r2, #32] │ │ │ │ ldr r0, [pc, #68] @ 9d50c <__cxa_atexit@plt+0x9060c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r2, #36] @ 0x24 │ │ │ │ mov r5, lr │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff764 │ │ │ │ - ldreq pc, [sp, #-600] @ 0xfffffda8 │ │ │ │ - ldreq pc, [sp, #-660] @ 0xfffffd6c │ │ │ │ - ldreq pc, [sp, #-652] @ 0xfffffd74 │ │ │ │ - ldreq pc, [sp, #-640] @ 0xfffffd80 │ │ │ │ - ldreq pc, [sp, #-544] @ 0xfffffde0 │ │ │ │ - strbteq r1, [r7], #2312 @ 0x908 │ │ │ │ + ldreq lr, [sp, #-608] @ 0xfffffda0 │ │ │ │ + ldreq lr, [sp, #-668] @ 0xfffffd64 │ │ │ │ + ldreq lr, [sp, #-660] @ 0xfffffd6c │ │ │ │ + ldreq lr, [sp, #-648] @ 0xfffffd78 │ │ │ │ + ldreq lr, [sp, #-552] @ 0xfffffdd8 │ │ │ │ + strbteq r0, [r7], #2312 @ 0x908 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9d534 <__cxa_atexit@plt+0x90634> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 16fa2bc <__cxa_atexit@plt+0x16ed3bc> │ │ │ │ + b 3fe9f4 <__cxa_atexit@plt+0x3f1af4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r1, [r7], #2260 @ 0x8d4 │ │ │ │ + strbteq r0, [r7], #2260 @ 0x8d4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 9d610 <__cxa_atexit@plt+0x90710> │ │ │ │ ldr r3, [pc, #448] @ 9d718 <__cxa_atexit@plt+0x90818> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -147903,15 +147903,15 @@ │ │ │ │ ldr r6, [pc, #328] @ 9d740 <__cxa_atexit@plt+0x90840> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #2 │ │ │ │ add r5, r5, #32 │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ ldmib sp, {r9, fp} │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r7, [pc, #252] @ 9d714 <__cxa_atexit@plt+0x90814> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #20]! │ │ │ │ str r7, [r3] │ │ │ │ str r2, [r3, #4] │ │ │ │ @@ -147952,43 +147952,43 @@ │ │ │ │ str r0, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ add r5, r5, #32 │ │ │ │ sub r8, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - ldreq pc, [sp, #-860] @ 0xfffffca4 │ │ │ │ - ldreq pc, [sp, #-120] @ 0xffffff88 │ │ │ │ - ldreq pc, [sp, #-68] @ 0xffffffbc │ │ │ │ - ldreq pc, [sp, #-484] @ 0xfffffe1c │ │ │ │ - ldreq pc, [sp, #-796] @ 0xfffffce4 │ │ │ │ - ldreq pc, [sp, #-1048] @ 0xfffffbe8 │ │ │ │ - ldreq pc, [sp, #-396] @ 0xfffffe74 │ │ │ │ - ldreq pc, [sp, #-320] @ 0xfffffec0 │ │ │ │ - ldreq pc, [sp, #-220] @ 0xffffff24 │ │ │ │ + ldreq lr, [sp, #-868] @ 0xfffffc9c │ │ │ │ + ldreq lr, [sp, #-128] @ 0xffffff80 │ │ │ │ + ldreq lr, [sp, #-76] @ 0xffffffb4 │ │ │ │ + ldreq lr, [sp, #-492] @ 0xfffffe14 │ │ │ │ + ldreq lr, [sp, #-804] @ 0xfffffcdc │ │ │ │ + ldreq lr, [sp, #-1056] @ 0xfffffbe0 │ │ │ │ + ldreq lr, [sp, #-404] @ 0xfffffe6c │ │ │ │ + ldreq lr, [sp, #-328] @ 0xfffffeb8 │ │ │ │ + ldreq lr, [sp, #-228] @ 0xffffff1c │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9d7f0 <__cxa_atexit@plt+0x908f0> │ │ │ │ @@ -148023,23 +148023,23 @@ │ │ │ │ str r9, [r3, #48] @ 0x30 │ │ │ │ ldr r4, [pc, #44] @ 9d808 <__cxa_atexit@plt+0x90908> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add sl, r4, #2 │ │ │ │ add r5, r5, #32 │ │ │ │ sub r8, r6, #7 │ │ │ │ ldm sp, {r4, r9, fp} │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq pc, [sp, #-556] @ 0xfffffdd4 │ │ │ │ - ldreq lr, [sp, #-4004] @ 0xfffff05c │ │ │ │ - ldreq lr, [sp, #-3928] @ 0xfffff0a8 │ │ │ │ - ldreq lr, [sp, #-3832] @ 0xfffff108 │ │ │ │ - strbteq r1, [r7], #1536 @ 0x600 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq lr, [sp, #-564] @ 0xfffffdcc │ │ │ │ + ldreq sp, [sp, #-4012] @ 0xfffff054 │ │ │ │ + ldreq sp, [sp, #-3936] @ 0xfffff0a0 │ │ │ │ + ldreq sp, [sp, #-3840] @ 0xfffff100 │ │ │ │ + strbteq r0, [r7], #1536 @ 0x600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -148074,26 +148074,26 @@ │ │ │ │ stm r8, {r2, r3, sl} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ - ldreq pc, [sp, #-368] @ 0xfffffe90 │ │ │ │ - ldreq lr, [sp, #-3724] @ 0xfffff174 │ │ │ │ - ldreq lr, [sp, #-3672] @ 0xfffff1a8 │ │ │ │ - ldreq lr, [sp, #-4088] @ 0xfffff008 │ │ │ │ - ldreq pc, [sp, #-304] @ 0xfffffed0 │ │ │ │ - strbteq r1, [r7], #632 @ 0x278 │ │ │ │ + ldreq lr, [sp, #-376] @ 0xfffffe88 │ │ │ │ + ldreq sp, [sp, #-3732] @ 0xfffff16c │ │ │ │ + ldreq sp, [sp, #-3680] @ 0xfffff1a0 │ │ │ │ + ldreq lr, [sp, #-0] │ │ │ │ + ldreq lr, [sp, #-312] @ 0xfffffec8 │ │ │ │ + strbteq r0, [r7], #632 @ 0x278 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9d938 <__cxa_atexit@plt+0x90a38> │ │ │ │ ldr r2, [pc, #60] @ 9d940 <__cxa_atexit@plt+0x90a40> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -148109,16 +148109,16 @@ │ │ │ │ b 9d954 <__cxa_atexit@plt+0x90a54> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq lr, [sp, #-3460] @ 0xfffff27c │ │ │ │ - strbteq r1, [r7], #532 @ 0x214 │ │ │ │ + ldreq sp, [sp, #-3468] @ 0xfffff274 │ │ │ │ + strbteq r0, [r7], #532 @ 0x214 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 9d9cc <__cxa_atexit@plt+0x90acc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -148154,21 +148154,21 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 9da0c <__cxa_atexit@plt+0x90b0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strbteq r1, [r7], #320 @ 0x140 │ │ │ │ - strbteq r1, [r7], #308 @ 0x134 │ │ │ │ - ldreq lr, [sp, #-3304] @ 0xfffff318 │ │ │ │ - strbteq r1, [r7], #332 @ 0x14c │ │ │ │ + strbteq r0, [r7], #320 @ 0x140 │ │ │ │ + strbteq r0, [r7], #308 @ 0x134 │ │ │ │ + ldreq sp, [sp, #-3312] @ 0xfffff310 │ │ │ │ + strbteq r0, [r7], #332 @ 0x14c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r2, r7 │ │ │ │ bne 9da60 <__cxa_atexit@plt+0x90b60> │ │ │ │ @@ -148191,20 +148191,20 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 9da94 <__cxa_atexit@plt+0x90b94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq lr, [sp, #-3156] @ 0xfffff3ac │ │ │ │ - strbteq r1, [r7], #172 @ 0xac │ │ │ │ - strbteq r1, [r7], #160 @ 0xa0 │ │ │ │ - strbteq r1, [r7], #188 @ 0xbc │ │ │ │ + ldreq sp, [sp, #-3164] @ 0xfffff3a4 │ │ │ │ + strbteq r0, [r7], #172 @ 0xac │ │ │ │ + strbteq r0, [r7], #160 @ 0xa0 │ │ │ │ + strbteq r0, [r7], #188 @ 0xbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9dad0 <__cxa_atexit@plt+0x90bd0> │ │ │ │ ldr r7, [pc, #36] @ 9dae8 <__cxa_atexit@plt+0x90be8> │ │ │ │ @@ -148212,87 +148212,87 @@ │ │ │ │ ldr r0, [pc, #32] @ 9daec <__cxa_atexit@plt+0x90bec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 9dae4 <__cxa_atexit@plt+0x90be4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ - ldreq lr, [sp, #-3068] @ 0xfffff404 │ │ │ │ - strbteq r1, [r7], #80 @ 0x50 │ │ │ │ - strbteq r1, [r7], #72 @ 0x48 │ │ │ │ - strbteq r1, [r7], #768 @ 0x300 │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ + ldreq sp, [sp, #-3076] @ 0xfffff3fc │ │ │ │ + strbteq r0, [r7], #80 @ 0x50 │ │ │ │ + strbteq r0, [r7], #72 @ 0x48 │ │ │ │ + strbteq r0, [r7], #768 @ 0x300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 33ee7c <__cxa_atexit@plt+0x331f7c> │ │ │ │ - strbteq r1, [r7], #724 @ 0x2d4 │ │ │ │ + b 11867d4 <__cxa_atexit@plt+0x11798d4> │ │ │ │ + strbteq r0, [r7], #724 @ 0x2d4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9db4c <__cxa_atexit@plt+0x90c4c> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 33ed78 <__cxa_atexit@plt+0x331e78> │ │ │ │ + b 11866d0 <__cxa_atexit@plt+0x11797d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r1, [r7], #664 @ 0x298 │ │ │ │ + strbteq r0, [r7], #664 @ 0x298 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 33ee7c <__cxa_atexit@plt+0x331f7c> │ │ │ │ - strbteq r1, [r7], #620 @ 0x26c │ │ │ │ + b 11867d4 <__cxa_atexit@plt+0x11798d4> │ │ │ │ + strbteq r0, [r7], #620 @ 0x26c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9dbb4 <__cxa_atexit@plt+0x90cb4> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 33ed78 <__cxa_atexit@plt+0x331e78> │ │ │ │ + b 11866d0 <__cxa_atexit@plt+0x11797d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r1, [r7], #388 @ 0x184 │ │ │ │ + strbteq r0, [r7], #388 @ 0x184 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9dbf4 <__cxa_atexit@plt+0x90cf4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 9dbfc <__cxa_atexit@plt+0x90cfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [sp, #-2744] @ 0xfffff548 │ │ │ │ - strbteq r1, [r7], #592 @ 0x250 │ │ │ │ + ldreq sp, [sp, #-2752] @ 0xfffff540 │ │ │ │ + strbteq r0, [r7], #592 @ 0x250 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9dc60 <__cxa_atexit@plt+0x90d60> │ │ │ │ @@ -148312,15 +148312,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r1, [r7], #484 @ 0x1e4 │ │ │ │ + strbteq r0, [r7], #484 @ 0x1e4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp sl, r6 │ │ │ │ bcc 9ddd8 <__cxa_atexit@plt+0x90ed8> │ │ │ │ @@ -148401,37 +148401,37 @@ │ │ │ │ stm lr, {r0, r2, r4, r9} │ │ │ │ ldr r5, [pc, #100] @ 9de28 <__cxa_atexit@plt+0x90f28> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r1, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov fp, sl │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ ldr sl, [sp] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ @ instruction: 0xffffee64 │ │ │ │ - ldreq lr, [sp, #-2384] @ 0xfffff6b0 │ │ │ │ - ldreq lr, [sp, #-2444] @ 0xfffff674 │ │ │ │ - ldreq lr, [sp, #-2436] @ 0xfffff67c │ │ │ │ - ldreq lr, [sp, #-2424] @ 0xfffff688 │ │ │ │ - ldreq lr, [sp, #-2340] @ 0xfffff6dc │ │ │ │ - strbteq r0, [r7], #3404 @ 0xd4c │ │ │ │ + ldreq sp, [sp, #-2392] @ 0xfffff6a8 │ │ │ │ + ldreq sp, [sp, #-2452] @ 0xfffff66c │ │ │ │ + ldreq sp, [sp, #-2444] @ 0xfffff674 │ │ │ │ + ldreq sp, [sp, #-2432] @ 0xfffff680 │ │ │ │ + ldreq sp, [sp, #-2348] @ 0xfffff6d4 │ │ │ │ + strbteq pc, [r6], #3404 @ 0xd4c @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9de70 <__cxa_atexit@plt+0x90f70> │ │ │ │ @@ -148439,22 +148439,22 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r1, [r7, #1] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 33ed78 <__cxa_atexit@plt+0x331e78> │ │ │ │ + b 11866d0 <__cxa_atexit@plt+0x11797d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [r7], #3264 @ 0xcc0 │ │ │ │ + strbteq pc, [r6], #3264 @ 0xcc0 @ │ │ │ │ @ instruction: 0xffffecfc │ │ │ │ andeq r0, r0, r7 │ │ │ │ - strbteq r1, [r7], #16 │ │ │ │ + strbteq r0, [r7], #16 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9df44 <__cxa_atexit@plt+0x91044> │ │ │ │ stm sp, {r3, fp} │ │ │ │ @@ -148489,32 +148489,32 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str fp, [r6, #4]! │ │ │ │ str lr, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ stmib r6, {r0, r1, r3} │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ ldm sp, {r5, fp} │ │ │ │ bx r0 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp] │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff4f8 │ │ │ │ - strbteq r0, [r7], #3876 @ 0xf24 │ │ │ │ + strbteq pc, [r6], #3876 @ 0xf24 @ │ │ │ │ andeq r0, r0, ip, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9dfd0 <__cxa_atexit@plt+0x910d0> │ │ │ │ @@ -148527,21 +148527,21 @@ │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str ip, [r3, #4]! │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff458 │ │ │ │ - strbteq r0, [r7], #3744 @ 0xea0 │ │ │ │ + strbteq pc, [r6], #3744 @ 0xea0 @ │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9e034 <__cxa_atexit@plt+0x91134> │ │ │ │ ldr r3, [pc, #184] @ 9e0bc <__cxa_atexit@plt+0x911bc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -148552,15 +148552,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #156] @ 9e0c0 <__cxa_atexit@plt+0x911c0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 9e0ac <__cxa_atexit@plt+0x911ac> │ │ │ │ ldr r8, [pc, #120] @ 9e0c4 <__cxa_atexit@plt+0x911c4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #116] @ 9e0c8 <__cxa_atexit@plt+0x911c8> │ │ │ │ @@ -148586,34 +148586,34 @@ │ │ │ │ mov r7, fp │ │ │ │ b 9e35c <__cxa_atexit@plt+0x9145c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbteq r0, [r7], #2776 @ 0xad8 │ │ │ │ - strbteq r0, [r7], #2808 @ 0xaf8 │ │ │ │ - ldreq lr, [sp, #-1680] @ 0xfffff970 │ │ │ │ - ldreq lr, [sp, #-1680] @ 0xfffff970 │ │ │ │ - strbteq r0, [r7], #3504 @ 0xdb0 │ │ │ │ + strbteq pc, [r6], #2776 @ 0xad8 @ │ │ │ │ + strbteq pc, [r6], #2808 @ 0xaf8 @ │ │ │ │ + ldreq sp, [sp, #-1688] @ 0xfffff968 │ │ │ │ + ldreq sp, [sp, #-1688] @ 0xfffff968 │ │ │ │ + strbteq pc, [r6], #3504 @ 0xdb0 @ │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 9e100 <__cxa_atexit@plt+0x91200> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r0, [r7], #3456 @ 0xd80 │ │ │ │ + strbteq pc, [r6], #3456 @ 0xd80 @ │ │ │ │ andeq r0, r0, fp, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r4 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 9e2e0 <__cxa_atexit@plt+0x913e0> │ │ │ │ @@ -148679,15 +148679,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r2, r9, sl} │ │ │ │ str r5, [r3] │ │ │ │ mov r4, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr lr, [pc, #264] @ 9e340 <__cxa_atexit@plt+0x91440> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, #260] @ 9e344 <__cxa_atexit@plt+0x91444> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ ldr r4, [pc, #248] @ 9e348 <__cxa_atexit@plt+0x91448> │ │ │ │ @@ -148728,41 +148728,41 @@ │ │ │ │ mov r4, r8 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r8, #828] @ 0x33c │ │ │ │ mov r4, r8 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #60] @ 9e338 <__cxa_atexit@plt+0x91438> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #56] @ 9e33c <__cxa_atexit@plt+0x9143c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r3, r5, #1 │ │ │ │ ldr r0, [r8, #-8] │ │ │ │ mov r4, r8 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r3 │ │ │ │ ldr r9, [sp] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - ldreq lr, [sp, #-1352] @ 0xfffffab8 │ │ │ │ + ldreq sp, [sp, #-1360] @ 0xfffffab0 │ │ │ │ @ instruction: 0xffffd2c0 │ │ │ │ - ldreq lr, [sp, #-1704] @ 0xfffff958 │ │ │ │ + ldreq sp, [sp, #-1712] @ 0xfffff950 │ │ │ │ @ instruction: 0xffffd2a0 │ │ │ │ - strbteq r0, [r7], #2220 @ 0x8ac │ │ │ │ - ldreq lr, [sp, #-1412] @ 0xfffffa7c │ │ │ │ - strbteq r0, [r7], #2324 @ 0x914 │ │ │ │ - ldreq lr, [sp, #-1204] @ 0xfffffb4c │ │ │ │ - ldreq lr, [sp, #-1180] @ 0xfffffb64 │ │ │ │ - ldreq lr, [sp, #-1176] @ 0xfffffb68 │ │ │ │ - ldreq lr, [sp, #-1152] @ 0xfffffb80 │ │ │ │ - ldreq lr, [sp, #-1108] @ 0xfffffbac │ │ │ │ - ldreq lr, [sp, #-1156] @ 0xfffffb7c │ │ │ │ + strbteq pc, [r6], #2220 @ 0x8ac @ │ │ │ │ + ldreq sp, [sp, #-1420] @ 0xfffffa74 │ │ │ │ + strbteq pc, [r6], #2324 @ 0x914 @ │ │ │ │ + ldreq sp, [sp, #-1212] @ 0xfffffb44 │ │ │ │ + ldreq sp, [sp, #-1188] @ 0xfffffb5c │ │ │ │ + ldreq sp, [sp, #-1184] @ 0xfffffb60 │ │ │ │ + ldreq sp, [sp, #-1160] @ 0xfffffb78 │ │ │ │ + ldreq sp, [sp, #-1116] @ 0xfffffba4 │ │ │ │ + ldreq sp, [sp, #-1164] @ 0xfffffb74 │ │ │ │ mov fp, r7 │ │ │ │ ldr sl, [r5, #28] │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #40 @ 0x28 │ │ │ │ cmp r8, lr │ │ │ │ bcc 9e4d4 <__cxa_atexit@plt+0x915d4> │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -148848,55 +148848,55 @@ │ │ │ │ ldr r0, [pc, #148] @ 9e550 <__cxa_atexit@plt+0x91650> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ mov fp, r8 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [pc, #84] @ 9e530 <__cxa_atexit@plt+0x91630> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov r6, lr │ │ │ │ mov r7, sl │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r0, [r2, #828] @ 0x33c │ │ │ │ ldr r8, [pc, #36] @ 9e52c <__cxa_atexit@plt+0x9162c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ ldm sp, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff53c │ │ │ │ @ instruction: 0xfffff728 │ │ │ │ @ instruction: 0xfffff738 │ │ │ │ - ldreq lr, [sp, #-976] @ 0xfffffc30 │ │ │ │ + ldreq sp, [sp, #-984] @ 0xfffffc28 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff10c │ │ │ │ @ instruction: 0xffffe780 │ │ │ │ - ldreq lr, [sp, #-616] @ 0xfffffd98 │ │ │ │ - ldreq lr, [sp, #-676] @ 0xfffffd5c │ │ │ │ - ldreq lr, [sp, #-668] @ 0xfffffd64 │ │ │ │ - ldreq lr, [sp, #-1108] @ 0xfffffbac │ │ │ │ - ldreq lr, [sp, #-648] @ 0xfffffd78 │ │ │ │ - ldreq lr, [sp, #-556] @ 0xfffffdd4 │ │ │ │ - strbteq r0, [r7], #2328 @ 0x918 │ │ │ │ + ldreq sp, [sp, #-624] @ 0xfffffd90 │ │ │ │ + ldreq sp, [sp, #-684] @ 0xfffffd54 │ │ │ │ + ldreq sp, [sp, #-676] @ 0xfffffd5c │ │ │ │ + ldreq sp, [sp, #-1116] @ 0xfffffba4 │ │ │ │ + ldreq sp, [sp, #-656] @ 0xfffffd70 │ │ │ │ + ldreq sp, [sp, #-564] @ 0xfffffdcc │ │ │ │ + strbteq pc, [r6], #2328 @ 0x918 @ │ │ │ │ andeq r1, r0, sl, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #32] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 9e35c <__cxa_atexit@plt+0x9145c> │ │ │ │ - strbteq r0, [r7], #1516 @ 0x5ec │ │ │ │ + strbteq pc, [r6], #1516 @ 0x5ec @ │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e5c4 <__cxa_atexit@plt+0x916c4> │ │ │ │ ldr r2, [pc, #60] @ 9e5cc <__cxa_atexit@plt+0x916cc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -148912,16 +148912,16 @@ │ │ │ │ b 9e5e0 <__cxa_atexit@plt+0x916e0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq lr, [sp, #-248] @ 0xffffff08 │ │ │ │ - strbteq r0, [r7], #1416 @ 0x588 │ │ │ │ + ldreq sp, [sp, #-256] @ 0xffffff00 │ │ │ │ + strbteq pc, [r6], #1416 @ 0x588 @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 9e658 <__cxa_atexit@plt+0x91758> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -148957,21 +148957,21 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 9e698 <__cxa_atexit@plt+0x91798> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strbteq r0, [r7], #1204 @ 0x4b4 │ │ │ │ - strbteq r0, [r7], #1192 @ 0x4a8 │ │ │ │ - ldreq lr, [sp, #-92] @ 0xffffffa4 │ │ │ │ - strbteq r0, [r7], #1216 @ 0x4c0 │ │ │ │ + strbteq pc, [r6], #1204 @ 0x4b4 @ │ │ │ │ + strbteq pc, [r6], #1192 @ 0x4a8 @ │ │ │ │ + ldreq sp, [sp, #-100] @ 0xffffff9c │ │ │ │ + strbteq pc, [r6], #1216 @ 0x4c0 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r2, r7 │ │ │ │ bne 9e6ec <__cxa_atexit@plt+0x917ec> │ │ │ │ @@ -148994,20 +148994,20 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 9e720 <__cxa_atexit@plt+0x91820> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq sp, [sp, #-4040] @ 0xfffff038 │ │ │ │ - strbteq r0, [r7], #1056 @ 0x420 │ │ │ │ - strbteq r0, [r7], #1044 @ 0x414 │ │ │ │ - strbteq r0, [r7], #1072 @ 0x430 │ │ │ │ + ldreq ip, [sp, #-4048] @ 0xfffff030 │ │ │ │ + strbteq pc, [r6], #1056 @ 0x420 @ │ │ │ │ + strbteq pc, [r6], #1044 @ 0x414 @ │ │ │ │ + strbteq pc, [r6], #1072 @ 0x430 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9e75c <__cxa_atexit@plt+0x9185c> │ │ │ │ ldr r7, [pc, #36] @ 9e774 <__cxa_atexit@plt+0x91874> │ │ │ │ @@ -149015,45 +149015,45 @@ │ │ │ │ ldr r0, [pc, #32] @ 9e778 <__cxa_atexit@plt+0x91878> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 9e770 <__cxa_atexit@plt+0x91870> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ - ldreq sp, [sp, #-3952] @ 0xfffff090 │ │ │ │ - strbteq r0, [r7], #964 @ 0x3c4 │ │ │ │ - strbteq r0, [r7], #956 @ 0x3bc │ │ │ │ - strbteq r0, [r7], #1652 @ 0x674 │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ + ldreq ip, [sp, #-3960] @ 0xfffff088 │ │ │ │ + strbteq pc, [r6], #964 @ 0x3c4 @ │ │ │ │ + strbteq pc, [r6], #956 @ 0x3bc @ │ │ │ │ + strbteq pc, [r6], #1652 @ 0x674 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 33ee7c <__cxa_atexit@plt+0x331f7c> │ │ │ │ - strbteq r0, [r7], #1608 @ 0x648 │ │ │ │ + b 11867d4 <__cxa_atexit@plt+0x11798d4> │ │ │ │ + strbteq pc, [r6], #1608 @ 0x648 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9e7d8 <__cxa_atexit@plt+0x918d8> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 33ed78 <__cxa_atexit@plt+0x331e78> │ │ │ │ + b 11866d0 <__cxa_atexit@plt+0x11797d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [r7], #1716 @ 0x6b4 │ │ │ │ + strbteq pc, [r6], #1716 @ 0x6b4 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r4 │ │ │ │ sub ip, r5, #16 │ │ │ │ cmp fp, ip │ │ │ │ @@ -149109,42 +149109,42 @@ │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ ldr r0, [sl, #-8] │ │ │ │ mov r4, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - ldreq sp, [sp, #-3716] @ 0xfffff17c │ │ │ │ - strbteq r0, [r7], #1288 @ 0x508 │ │ │ │ + ldreq ip, [sp, #-3724] @ 0xfffff174 │ │ │ │ + strbteq pc, [r6], #1288 @ 0x508 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 33ee7c <__cxa_atexit@plt+0x331f7c> │ │ │ │ - strbteq r0, [r7], #1244 @ 0x4dc │ │ │ │ + b 11867d4 <__cxa_atexit@plt+0x11798d4> │ │ │ │ + strbteq pc, [r6], #1244 @ 0x4dc @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9e944 <__cxa_atexit@plt+0x91a44> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 33ed78 <__cxa_atexit@plt+0x331e78> │ │ │ │ + b 11866d0 <__cxa_atexit@plt+0x11797d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [r7], #1352 @ 0x548 │ │ │ │ + strbteq pc, [r6], #1352 @ 0x548 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e9b0 <__cxa_atexit@plt+0x91ab0> │ │ │ │ ldr r3, [pc, #68] @ 9e9b8 <__cxa_atexit@plt+0x91ab8> │ │ │ │ @@ -149163,15 +149163,15 @@ │ │ │ │ b 9e9c8 <__cxa_atexit@plt+0x91ac8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r0, [r7], #1248 @ 0x4e0 │ │ │ │ + strbteq pc, [r6], #1248 @ 0x4e0 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9ea88 <__cxa_atexit@plt+0x91b88> │ │ │ │ @@ -149216,29 +149216,29 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - ldreq sp, [sp, #-3260] @ 0xfffff344 │ │ │ │ + ldreq ip, [sp, #-3268] @ 0xfffff33c │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbteq r0, [r7], #1016 @ 0x3f8 │ │ │ │ + strbteq pc, [r6], #1016 @ 0x3f8 @ │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ b 9de98 <__cxa_atexit@plt+0x90f98> │ │ │ │ - strbteq r0, [r7], #992 @ 0x3e0 │ │ │ │ + strbteq pc, [r6], #992 @ 0x3e0 @ │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9eb14 <__cxa_atexit@plt+0x91c14> │ │ │ │ ldr r3, [pc, #48] @ 9eb1c <__cxa_atexit@plt+0x91c1c> │ │ │ │ @@ -149252,15 +149252,15 @@ │ │ │ │ b 9eb2c <__cxa_atexit@plt+0x91c2c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r0, [r7], #908 @ 0x38c │ │ │ │ + strbteq pc, [r6], #908 @ 0x38c @ │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -149317,87 +149317,87 @@ │ │ │ │ str r4, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 6bf7fc <__cxa_atexit@plt+0x6b28fc> │ │ │ │ + b 1506ddc <__cxa_atexit@plt+0x14f9edc> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq r0, [r7], #424 @ 0x1a8 │ │ │ │ + strbteq pc, [r6], #424 @ 0x1a8 @ │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ - b 6bf7fc <__cxa_atexit@plt+0x6b28fc> │ │ │ │ - strbteq pc, [r6], #3696 @ 0xe70 @ │ │ │ │ + b 1506ddc <__cxa_atexit@plt+0x14f9edc> │ │ │ │ + strbteq lr, [r6], #3696 @ 0xe70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9eccc <__cxa_atexit@plt+0x91dcc> │ │ │ │ ldr r2, [pc, #36] @ 9ecd4 <__cxa_atexit@plt+0x91dd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 9ecd8 <__cxa_atexit@plt+0x91dd8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [sp, #-2540] @ 0xfffff614 │ │ │ │ - ldreq sp, [sp, #-2584] @ 0xfffff5e8 │ │ │ │ - strbteq r0, [r7], #276 @ 0x114 │ │ │ │ + ldreq ip, [sp, #-2548] @ 0xfffff60c │ │ │ │ + ldreq ip, [sp, #-2592] @ 0xfffff5e0 │ │ │ │ + strbteq pc, [r6], #276 @ 0x114 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 33ee7c <__cxa_atexit@plt+0x331f7c> │ │ │ │ - strbteq r0, [r7], #232 @ 0xe8 │ │ │ │ + b 11867d4 <__cxa_atexit@plt+0x11798d4> │ │ │ │ + strbteq pc, [r6], #232 @ 0xe8 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9ed38 <__cxa_atexit@plt+0x91e38> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 33ed78 <__cxa_atexit@plt+0x331e78> │ │ │ │ + b 11866d0 <__cxa_atexit@plt+0x11797d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [r7], #372 @ 0x174 │ │ │ │ + strbteq pc, [r6], #372 @ 0x174 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r1, r5, #12 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 9ee28 <__cxa_atexit@plt+0x91f28> │ │ │ │ @@ -149463,60 +149463,60 @@ │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldmib sp, {r8, sl} │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - strbteq pc, [r6], #3220 @ 0xc94 @ │ │ │ │ + strbteq lr, [r6], #3220 @ 0xc94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9eea8 <__cxa_atexit@plt+0x91fa8> │ │ │ │ ldr r2, [pc, #36] @ 9eeb0 <__cxa_atexit@plt+0x91fb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 9eeb4 <__cxa_atexit@plt+0x91fb4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [sp, #-2064] @ 0xfffff7f0 │ │ │ │ - ldreq sp, [sp, #-2108] @ 0xfffff7c4 │ │ │ │ - strbteq pc, [r6], #3896 @ 0xf38 @ │ │ │ │ + ldreq ip, [sp, #-2072] @ 0xfffff7e8 │ │ │ │ + ldreq ip, [sp, #-2116] @ 0xfffff7bc │ │ │ │ + strbteq lr, [r6], #3896 @ 0xf38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 33ee7c <__cxa_atexit@plt+0x331f7c> │ │ │ │ - strbteq pc, [r6], #3852 @ 0xf0c @ │ │ │ │ + b 11867d4 <__cxa_atexit@plt+0x11798d4> │ │ │ │ + strbteq lr, [r6], #3852 @ 0xf0c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9ef14 <__cxa_atexit@plt+0x92014> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 33ed78 <__cxa_atexit@plt+0x331e78> │ │ │ │ + b 11866d0 <__cxa_atexit@plt+0x11797d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [r6], #3992 @ 0xf98 @ │ │ │ │ + strbteq lr, [r6], #3992 @ 0xf98 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r1, r5, #12 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 9efec <__cxa_atexit@plt+0x920ec> │ │ │ │ @@ -149576,15 +149576,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ @ instruction: 0xffffdb4c │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ - strbteq pc, [r6], #3736 @ 0xe98 @ │ │ │ │ + strbteq lr, [r6], #3736 @ 0xe98 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov lr, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ @@ -149630,27 +149630,27 @@ │ │ │ │ str r1, [r5, #24] │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, ip │ │ │ │ mov r8, sl │ │ │ │ mov sl, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 360a88 <__cxa_atexit@plt+0x353b88> │ │ │ │ + b 11a83e0 <__cxa_atexit@plt+0x119b4e0> │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffee34 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - strbteq pc, [r6], #2596 @ 0xa24 @ │ │ │ │ + strbteq lr, [r6], #2596 @ 0xa24 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f18c <__cxa_atexit@plt+0x9228c> │ │ │ │ ldr r2, [pc, #60] @ 9f194 <__cxa_atexit@plt+0x92294> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -149666,16 +149666,16 @@ │ │ │ │ b 9f1a8 <__cxa_atexit@plt+0x922a8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq sp, [sp, #-1328] @ 0xfffffad0 │ │ │ │ - strbteq pc, [r6], #2496 @ 0x9c0 @ │ │ │ │ + ldreq ip, [sp, #-1336] @ 0xfffffac8 │ │ │ │ + strbteq lr, [r6], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 9f220 <__cxa_atexit@plt+0x92320> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -149711,21 +149711,21 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 9f260 <__cxa_atexit@plt+0x92360> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strbteq pc, [r6], #2284 @ 0x8ec @ │ │ │ │ - strbteq pc, [r6], #2272 @ 0x8e0 @ │ │ │ │ - ldreq sp, [sp, #-1172] @ 0xfffffb6c │ │ │ │ - strbteq pc, [r6], #2296 @ 0x8f8 @ │ │ │ │ + strbteq lr, [r6], #2284 @ 0x8ec │ │ │ │ + strbteq lr, [r6], #2272 @ 0x8e0 │ │ │ │ + ldreq ip, [sp, #-1180] @ 0xfffffb64 │ │ │ │ + strbteq lr, [r6], #2296 @ 0x8f8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r2, r7 │ │ │ │ bne 9f2b4 <__cxa_atexit@plt+0x923b4> │ │ │ │ @@ -149748,20 +149748,20 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 9f2e8 <__cxa_atexit@plt+0x923e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq sp, [sp, #-1024] @ 0xfffffc00 │ │ │ │ - strbteq pc, [r6], #2136 @ 0x858 @ │ │ │ │ - strbteq pc, [r6], #2124 @ 0x84c @ │ │ │ │ - strbteq pc, [r6], #2152 @ 0x868 @ │ │ │ │ + ldreq ip, [sp, #-1032] @ 0xfffffbf8 │ │ │ │ + strbteq lr, [r6], #2136 @ 0x858 │ │ │ │ + strbteq lr, [r6], #2124 @ 0x84c │ │ │ │ + strbteq lr, [r6], #2152 @ 0x868 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9f324 <__cxa_atexit@plt+0x92424> │ │ │ │ ldr r7, [pc, #36] @ 9f33c <__cxa_atexit@plt+0x9243c> │ │ │ │ @@ -149769,45 +149769,45 @@ │ │ │ │ ldr r0, [pc, #32] @ 9f340 <__cxa_atexit@plt+0x92440> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 9f338 <__cxa_atexit@plt+0x92438> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ - ldreq sp, [sp, #-936] @ 0xfffffc58 │ │ │ │ - strbteq pc, [r6], #2044 @ 0x7fc @ │ │ │ │ - strbteq pc, [r6], #2036 @ 0x7f4 @ │ │ │ │ - strbteq pc, [r6], #2732 @ 0xaac @ │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ + ldreq ip, [sp, #-944] @ 0xfffffc50 │ │ │ │ + strbteq lr, [r6], #2044 @ 0x7fc │ │ │ │ + strbteq lr, [r6], #2036 @ 0x7f4 │ │ │ │ + strbteq lr, [r6], #2732 @ 0xaac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 33ee7c <__cxa_atexit@plt+0x331f7c> │ │ │ │ - strbteq pc, [r6], #2688 @ 0xa80 @ │ │ │ │ + b 11867d4 <__cxa_atexit@plt+0x11798d4> │ │ │ │ + strbteq lr, [r6], #2688 @ 0xa80 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9f3a0 <__cxa_atexit@plt+0x924a0> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 33ed78 <__cxa_atexit@plt+0x331e78> │ │ │ │ + b 11866d0 <__cxa_atexit@plt+0x11797d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [r6], #2844 @ 0xb1c @ │ │ │ │ + strbteq lr, [r6], #2844 @ 0xb1c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -149834,15 +149834,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq pc, [r6], #2708 @ 0xa94 @ │ │ │ │ + strbteq lr, [r6], #2708 @ 0xa94 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 9f598 <__cxa_atexit@plt+0x92698> │ │ │ │ stmib sp, {r4, fp} │ │ │ │ @@ -149921,19 +149921,19 @@ │ │ │ │ sub r4, r3, #41 @ 0x29 │ │ │ │ str r4, [r5, #8] │ │ │ │ str r6, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [sp] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 360a88 <__cxa_atexit@plt+0x353b88> │ │ │ │ + b 11a83e0 <__cxa_atexit@plt+0x119b4e0> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r6, [sp] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #36] @ 9f5ec <__cxa_atexit@plt+0x926ec> │ │ │ │ @@ -149943,47 +149943,47 @@ │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - ldreq sp, [sp, #-348] @ 0xfffffea4 │ │ │ │ + ldreq ip, [sp, #-356] @ 0xfffffe9c │ │ │ │ @ instruction: 0xffffe9a8 │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ - ldreq sp, [sp, #-532] @ 0xfffffdec │ │ │ │ + ldreq ip, [sp, #-540] @ 0xfffffde4 │ │ │ │ @ instruction: 0xfffff5a0 │ │ │ │ - strbteq pc, [r6], #2028 @ 0x7ec @ │ │ │ │ + strbteq lr, [r6], #2028 @ 0x7ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 33ee7c <__cxa_atexit@plt+0x331f7c> │ │ │ │ - strbteq pc, [r6], #1984 @ 0x7c0 @ │ │ │ │ + b 11867d4 <__cxa_atexit@plt+0x11798d4> │ │ │ │ + strbteq lr, [r6], #1984 @ 0x7c0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9f660 <__cxa_atexit@plt+0x92760> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 33ed78 <__cxa_atexit@plt+0x331e78> │ │ │ │ + b 11866d0 <__cxa_atexit@plt+0x11797d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [r6], #2140 @ 0x85c @ │ │ │ │ + strbteq lr, [r6], #2140 @ 0x85c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f70c <__cxa_atexit@plt+0x9280c> │ │ │ │ ldr lr, [pc, #132] @ 9f714 <__cxa_atexit@plt+0x92814> │ │ │ │ @@ -150019,15 +150019,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbteq pc, [r6], #1968 @ 0x7b0 @ │ │ │ │ + strbteq lr, [r6], #1968 @ 0x7b0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #36] @ 9f75c <__cxa_atexit@plt+0x9285c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ @@ -150036,15 +150036,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 9f754 <__cxa_atexit@plt+0x92854> │ │ │ │ b 9f76c <__cxa_atexit@plt+0x9286c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq pc, [r6], #1900 @ 0x76c @ │ │ │ │ + strbteq lr, [r6], #1900 @ 0x76c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 9f8b0 <__cxa_atexit@plt+0x929b0> │ │ │ │ stmib sp, {r4, fp} │ │ │ │ @@ -150119,64 +150119,64 @@ │ │ │ │ sub r4, r3, #41 @ 0x29 │ │ │ │ str r4, [r5, #8] │ │ │ │ str r6, [r5] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [sp] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 360a88 <__cxa_atexit@plt+0x353b88> │ │ │ │ + b 11a83e0 <__cxa_atexit@plt+0x119b4e0> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ str r8, [r5] │ │ │ │ ldr r6, [sp] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - ldreq ip, [sp, #-3864] @ 0xfffff0e8 │ │ │ │ + ldreq fp, [sp, #-3872] @ 0xfffff0e0 │ │ │ │ @ instruction: 0xffffe67c │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ @ instruction: 0xfffff284 │ │ │ │ - strbteq pc, [r6], #1256 @ 0x4e8 @ │ │ │ │ + strbteq lr, [r6], #1256 @ 0x4e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 33ee7c <__cxa_atexit@plt+0x331f7c> │ │ │ │ - strbteq pc, [r6], #1212 @ 0x4bc @ │ │ │ │ + b 11867d4 <__cxa_atexit@plt+0x11798d4> │ │ │ │ + strbteq lr, [r6], #1212 @ 0x4bc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9f964 <__cxa_atexit@plt+0x92a64> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 33ed78 <__cxa_atexit@plt+0x331e78> │ │ │ │ + b 11866d0 <__cxa_atexit@plt+0x11797d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [r6], #1368 @ 0x558 @ │ │ │ │ + strbteq lr, [r6], #1368 @ 0x558 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9fa00 <__cxa_atexit@plt+0x92b00> │ │ │ │ ldr r3, [pc, #116] @ 9fa08 <__cxa_atexit@plt+0x92b08> │ │ │ │ @@ -150208,15 +150208,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbteq pc, [r6], #1212 @ 0x4bc @ │ │ │ │ + strbteq lr, [r6], #1212 @ 0x4bc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #36] @ 9fa50 <__cxa_atexit@plt+0x92b50> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -150225,15 +150225,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 9fa48 <__cxa_atexit@plt+0x92b48> │ │ │ │ b 9fa60 <__cxa_atexit@plt+0x92b60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq pc, [r6], #1144 @ 0x478 @ │ │ │ │ + strbteq lr, [r6], #1144 @ 0x478 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -150312,21 +150312,21 @@ │ │ │ │ stm lr, {r0, r5, sl, fp} │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [sp, #16] │ │ │ │ ldm sp, {r9, sl} │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 360a88 <__cxa_atexit@plt+0x353b88> │ │ │ │ + b 11a83e0 <__cxa_atexit@plt+0x119b4e0> │ │ │ │ mov r6, #32 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r7, #68 @ 0x44 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ str lr, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -150334,20 +150334,20 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - ldreq ip, [sp, #-3096] @ 0xfffff3e8 │ │ │ │ + ldreq fp, [sp, #-3104] @ 0xfffff3e0 │ │ │ │ @ instruction: 0xffffe374 │ │ │ │ @ instruction: 0xffffefac │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ @ instruction: 0xfffff1cc │ │ │ │ - strbteq pc, [r6], #760 @ 0x2f8 @ │ │ │ │ + strbteq lr, [r6], #760 @ 0x2f8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, fp │ │ │ │ mov fp, r6 │ │ │ │ sub r1, r5, #8 │ │ │ │ cmp r2, r1 │ │ │ │ @@ -150431,15 +150431,15 @@ │ │ │ │ ldr r5, [pc, #92] @ 9fdd4 <__cxa_atexit@plt+0x92ed4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldm sp, {r4, r5} │ │ │ │ mov r9, fp │ │ │ │ mov sl, lr │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 6ca224 <__cxa_atexit@plt+0x6bd324> │ │ │ │ + b 1511804 <__cxa_atexit@plt+0x1504904> │ │ │ │ mov r6, fp │ │ │ │ b 9fda0 <__cxa_atexit@plt+0x92ea0> │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, r2 │ │ │ │ bx r0 │ │ │ │ @@ -150449,15 +150449,15 @@ │ │ │ │ @ instruction: 0xffffc380 │ │ │ │ @ instruction: 0xfffff384 │ │ │ │ @ instruction: 0xffffce40 │ │ │ │ @ instruction: 0xffffc914 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffff678 │ │ │ │ - ldreq ip, [sp, #-2452] @ 0xfffff66c │ │ │ │ + ldreq fp, [sp, #-2460] @ 0xfffff664 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9fe38 <__cxa_atexit@plt+0x92f38> │ │ │ │ ldr r2, [pc, #76] @ 9fe44 <__cxa_atexit@plt+0x92f44> │ │ │ │ @@ -150471,31 +150471,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 9fe30 <__cxa_atexit@plt+0x92f30> │ │ │ │ ldr r3, [pc, #44] @ 9fe4c <__cxa_atexit@plt+0x92f4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq ip, [sp, #-2200] @ 0xfffff768 │ │ │ │ + ldreq fp, [sp, #-2208] @ 0xfffff760 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9fe70 <__cxa_atexit@plt+0x92f70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -150508,38 +150508,38 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 9fec8 <__cxa_atexit@plt+0x92fc8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq ip, [sp, #-2132] @ 0xfffff7ac │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq fp, [sp, #-2140] @ 0xfffff7a4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - strbteq lr, [r6], #3768 @ 0xeb8 │ │ │ │ + strbteq sp, [r6], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9ff0c <__cxa_atexit@plt+0x9300c> │ │ │ │ ldr r2, [pc, #40] @ 9ff14 <__cxa_atexit@plt+0x93014> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 9ff18 <__cxa_atexit@plt+0x93018> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq ip, [sp, #-1956] @ 0xfffff85c │ │ │ │ - strbteq lr, [r6], #3496 @ 0xda8 │ │ │ │ + ldreq fp, [sp, #-1964] @ 0xfffff854 │ │ │ │ + strbteq sp, [r6], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r2, r7, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -150556,35 +150556,35 @@ │ │ │ │ ldr r5, [pc, #88] @ 9ffc4 <__cxa_atexit@plt+0x930c4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [r3, #2] │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 28585c <__cxa_atexit@plt+0x27895c> │ │ │ │ + b 10cd1b4 <__cxa_atexit@plt+0x10c02b4> │ │ │ │ ldr r7, [pc, #68] @ 9ffd0 <__cxa_atexit@plt+0x930d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 282194 <__cxa_atexit@plt+0x275294> │ │ │ │ + b 10c9aec <__cxa_atexit@plt+0x10bcbec> │ │ │ │ ldr r7, [pc, #36] @ 9ffc8 <__cxa_atexit@plt+0x930c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #32] @ 9ffcc <__cxa_atexit@plt+0x930cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, #1 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [sp, #-2424] @ 0xfffff688 │ │ │ │ + ldreq fp, [sp, #-2432] @ 0xfffff680 │ │ │ │ @ instruction: 0xffffbb44 │ │ │ │ - strbteq lr, [r6], #3368 @ 0xd28 │ │ │ │ - ldreq ip, [sp, #-2324] @ 0xfffff6ec │ │ │ │ - ldreq ip, [sp, #-2596] @ 0xfffff5dc │ │ │ │ + strbteq sp, [r6], #3368 @ 0xd28 │ │ │ │ + ldreq fp, [sp, #-2332] @ 0xfffff6e4 │ │ │ │ + ldreq fp, [sp, #-2604] @ 0xfffff5d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0034 <__cxa_atexit@plt+0x93134> │ │ │ │ ldr r2, [pc, #76] @ a003c <__cxa_atexit@plt+0x9313c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -150597,33 +150597,33 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq a0028 <__cxa_atexit@plt+0x93128> │ │ │ │ ldr r3, [pc, #44] @ a0044 <__cxa_atexit@plt+0x93144> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [r7, #19] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 282194 <__cxa_atexit@plt+0x275294> │ │ │ │ + b 10c9aec <__cxa_atexit@plt+0x10bcbec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq ip, [sp, #-1696] @ 0xfffff960 │ │ │ │ - ldreq ip, [sp, #-2456] @ 0xfffff668 │ │ │ │ + ldreq fp, [sp, #-1704] @ 0xfffff958 │ │ │ │ + ldreq fp, [sp, #-2464] @ 0xfffff660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a0068 <__cxa_atexit@plt+0x93168> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 282194 <__cxa_atexit@plt+0x275294> │ │ │ │ - ldreq ip, [sp, #-2392] @ 0xfffff6a8 │ │ │ │ - strbteq lr, [r6], #3140 @ 0xc44 │ │ │ │ + b 10c9aec <__cxa_atexit@plt+0x10bcbec> │ │ │ │ + ldreq fp, [sp, #-2400] @ 0xfffff6a0 │ │ │ │ + strbteq sp, [r6], #3140 @ 0xc44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a00b8 <__cxa_atexit@plt+0x931b8> │ │ │ │ ldr r2, [pc, #52] @ a00c0 <__cxa_atexit@plt+0x931c0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -150637,22 +150637,22 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq lr, [r6], #3052 @ 0xbec │ │ │ │ + strbteq sp, [r6], #3052 @ 0xbec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 9b674 <__cxa_atexit@plt+0x8e774> │ │ │ │ - strbteq lr, [r6], #3024 @ 0xbd0 │ │ │ │ + strbteq sp, [r6], #3024 @ 0xbd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a012c <__cxa_atexit@plt+0x9322c> │ │ │ │ ldr r2, [pc, #52] @ a0134 <__cxa_atexit@plt+0x93234> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -150666,22 +150666,22 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq lr, [r6], #2936 @ 0xb78 │ │ │ │ + strbteq sp, [r6], #2936 @ 0xb78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 9b674 <__cxa_atexit@plt+0x8e774> │ │ │ │ - strbteq lr, [r6], #3104 @ 0xc20 │ │ │ │ + strbteq sp, [r6], #3104 @ 0xc20 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0198 <__cxa_atexit@plt+0x93298> │ │ │ │ ldr r2, [pc, #44] @ a01a0 <__cxa_atexit@plt+0x932a0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -150689,20 +150689,20 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ a01a4 <__cxa_atexit@plt+0x932a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ add r8, r2, #2 │ │ │ │ sub sl, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005cc <__cxa_atexit@plt+0x3f36cc> │ │ │ │ + b 3fed7c <__cxa_atexit@plt+0x3f1e7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq lr, [r6], #2808 @ 0xaf8 │ │ │ │ - ldreq ip, [sp, #-1304] @ 0xfffffae8 │ │ │ │ - strbteq lr, [r6], #3116 @ 0xc2c │ │ │ │ + strbteq sp, [r6], #2808 @ 0xaf8 │ │ │ │ + ldreq fp, [sp, #-1312] @ 0xfffffae0 │ │ │ │ + strbteq sp, [r6], #3116 @ 0xc2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0210 <__cxa_atexit@plt+0x93310> │ │ │ │ ldr lr, [pc, #80] @ a0218 <__cxa_atexit@plt+0x93318> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -150723,16 +150723,16 @@ │ │ │ │ b a022c <__cxa_atexit@plt+0x9332c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq ip, [sp, #-1212] @ 0xfffffb44 │ │ │ │ - strbteq lr, [r6], #2996 @ 0xbb4 │ │ │ │ + ldreq fp, [sp, #-1220] @ 0xfffffb3c │ │ │ │ + strbteq sp, [r6], #2996 @ 0xbb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a024c <__cxa_atexit@plt+0x9334c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -150755,15 +150755,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq a02a0 <__cxa_atexit@plt+0x933a0> │ │ │ │ ldr r3, [pc, #76] @ a02dc <__cxa_atexit@plt+0x933dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #43] @ 0x2b │ │ │ │ stm r5, {r3, r8} │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ a02e0 <__cxa_atexit@plt+0x933e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #36] @ a02e4 <__cxa_atexit@plt+0x933e4> │ │ │ │ @@ -150772,17 +150772,17 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ b a0584 <__cxa_atexit@plt+0x93684> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - ldreq ip, [sp, #-1112] @ 0xfffffba8 │ │ │ │ - ldreq ip, [sp, #-1124] @ 0xfffffb9c │ │ │ │ - strbteq lr, [r6], #2796 @ 0xaec │ │ │ │ + ldreq fp, [sp, #-1120] @ 0xfffffba0 │ │ │ │ + ldreq fp, [sp, #-1132] @ 0xfffffb94 │ │ │ │ + strbteq sp, [r6], #2796 @ 0xaec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a0334 <__cxa_atexit@plt+0x93434> │ │ │ │ ldr r3, [pc, #92] @ a0364 <__cxa_atexit@plt+0x93464> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -150792,43 +150792,43 @@ │ │ │ │ beq a035c <__cxa_atexit@plt+0x9345c> │ │ │ │ ldr r8, [r7, #43] @ 0x2b │ │ │ │ ldr r3, [pc, #68] @ a0368 <__cxa_atexit@plt+0x93468> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r7, [pc, #48] @ a036c <__cxa_atexit@plt+0x9346c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #36] @ a0370 <__cxa_atexit@plt+0x93470> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b a0584 <__cxa_atexit@plt+0x93684> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq ip, [sp, #-1000] @ 0xfffffc18 │ │ │ │ - ldreq ip, [sp, #-960] @ 0xfffffc40 │ │ │ │ - strbteq lr, [r6], #2656 @ 0xa60 │ │ │ │ + ldreq fp, [sp, #-1008] @ 0xfffffc10 │ │ │ │ + ldreq fp, [sp, #-968] @ 0xfffffc38 │ │ │ │ + strbteq sp, [r6], #2656 @ 0xa60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #43] @ 0x2b │ │ │ │ ldr r3, [pc, #16] @ a039c <__cxa_atexit@plt+0x9349c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq lr, [r6], #2612 @ 0xa34 │ │ │ │ + strbteq sp, [r6], #2612 @ 0xa34 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #212] @ a0488 <__cxa_atexit@plt+0x93588> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ mov r2, r5 │ │ │ │ @@ -150877,22 +150877,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b a0584 <__cxa_atexit@plt+0x93684> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - ldreq ip, [sp, #-792] @ 0xfffffce8 │ │ │ │ + ldreq fp, [sp, #-800] @ 0xfffffce0 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - ldreq ip, [sp, #-676] @ 0xfffffd5c │ │ │ │ - strbteq lr, [r6], #2356 @ 0x934 │ │ │ │ + ldreq fp, [sp, #-684] @ 0xfffffd54 │ │ │ │ + strbteq sp, [r6], #2356 @ 0x934 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -150935,20 +150935,20 @@ │ │ │ │ str r0, [r2, #16] │ │ │ │ str r2, [r2, #20] │ │ │ │ mov r7, fp │ │ │ │ b a0584 <__cxa_atexit@plt+0x93684> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - ldreq ip, [sp, #-552] @ 0xfffffdd8 │ │ │ │ + ldreq fp, [sp, #-560] @ 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - ldreq ip, [sp, #-436] @ 0xfffffe4c │ │ │ │ + ldreq fp, [sp, #-444] @ 0xfffffe44 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a05bc <__cxa_atexit@plt+0x936bc> │ │ │ │ ldr r3, [pc, #160] @ a0640 <__cxa_atexit@plt+0x93740> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -150974,31 +150974,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r5, [pc, #60] @ a063c <__cxa_atexit@plt+0x9373c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 400244 <__cxa_atexit@plt+0x3f3344> │ │ │ │ + b 3fe9cc <__cxa_atexit@plt+0x3f1acc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ a0644 <__cxa_atexit@plt+0x93744> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ - ldreq ip, [sp, #-972] @ 0xfffffc34 │ │ │ │ + ldreq fp, [sp, #-980] @ 0xfffffc2c │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldreq ip, [sp, #-148] @ 0xffffff6c │ │ │ │ - strbteq lr, [r6], #1916 @ 0x77c │ │ │ │ + ldreq fp, [sp, #-156] @ 0xffffff64 │ │ │ │ + strbteq sp, [r6], #1916 @ 0x77c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a06a8 <__cxa_atexit@plt+0x937a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -151013,15 +151013,15 @@ │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r1, [r2, #4]! │ │ │ │ str r3, [r2, #8] │ │ │ │ ldr r3, [pc, #172] @ a0748 <__cxa_atexit@plt+0x93848> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r2 │ │ │ │ - b 2b44fc <__cxa_atexit@plt+0x2a75fc> │ │ │ │ + b 10fbe54 <__cxa_atexit@plt+0x10eef54> │ │ │ │ ldr r7, [pc, #128] @ a0730 <__cxa_atexit@plt+0x93830> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r5 │ │ │ │ str r7, [r6, #4]! │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ tst r7, #3 │ │ │ │ @@ -151034,35 +151034,35 @@ │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ ldr r6, [pc, #76] @ a0738 <__cxa_atexit@plt+0x93838> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 400244 <__cxa_atexit@plt+0x3f3344> │ │ │ │ + b 3fe9cc <__cxa_atexit@plt+0x3f1acc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ a073c <__cxa_atexit@plt+0x9383c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ - ldreq ip, [sp, #-736] @ 0xfffffd20 │ │ │ │ - ldreq fp, [sp, #-4008] @ 0xfffff058 │ │ │ │ + ldreq fp, [sp, #-744] @ 0xfffffd18 │ │ │ │ + ldreq sl, [sp, #-4016] @ 0xfffff050 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - ldreq ip, [sp, #-820] @ 0xfffffccc │ │ │ │ + ldreq fp, [sp, #-828] @ 0xfffffcc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -151084,25 +151084,25 @@ │ │ │ │ str r1, [r3, #136] @ 0x88 │ │ │ │ str r1, [r3, #140] @ 0x8c │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ ldr r3, [pc, #48] @ a07e8 <__cxa_atexit@plt+0x938e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ sub r9, r6, #15 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r3, [pc, #32] @ a07ec <__cxa_atexit@plt+0x938ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - ldreq ip, [sp, #-592] @ 0xfffffdb0 │ │ │ │ - ldreq ip, [sp, #-576] @ 0xfffffdc0 │ │ │ │ - ldreq ip, [sp, #-548] @ 0xfffffddc │ │ │ │ + ldreq fp, [sp, #-600] @ 0xfffffda8 │ │ │ │ + ldreq fp, [sp, #-584] @ 0xfffffdb8 │ │ │ │ + ldreq fp, [sp, #-556] @ 0xfffffdd4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -151124,94 +151124,94 @@ │ │ │ │ str r0, [r3, #136] @ 0x88 │ │ │ │ str r0, [r3, #140] @ 0x8c │ │ │ │ str r1, [r3, #144] @ 0x90 │ │ │ │ ldr r3, [pc, #48] @ a0888 <__cxa_atexit@plt+0x93988> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ sub r9, r6, #15 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r3, [pc, #32] @ a088c <__cxa_atexit@plt+0x9398c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq ip, [sp, #-440] @ 0xfffffe48 │ │ │ │ - ldreq ip, [sp, #-420] @ 0xfffffe5c │ │ │ │ - ldreq ip, [sp, #-388] @ 0xfffffe7c │ │ │ │ + ldreq fp, [sp, #-448] @ 0xfffffe40 │ │ │ │ + ldreq fp, [sp, #-428] @ 0xfffffe54 │ │ │ │ + ldreq fp, [sp, #-396] @ 0xfffffe74 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a08ac <__cxa_atexit@plt+0x939ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005dc <__cxa_atexit@plt+0x3f36dc> │ │ │ │ - strbteq lr, [r6], #1280 @ 0x500 │ │ │ │ + b 3fed8c <__cxa_atexit@plt+0x3f1e8c> │ │ │ │ + strbteq sp, [r6], #1280 @ 0x500 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #1 │ │ │ │ ble a08fc <__cxa_atexit@plt+0x939fc> │ │ │ │ ldr r3, [pc, #48] @ a0914 <__cxa_atexit@plt+0x93a14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [pc, #40] @ a0918 <__cxa_atexit@plt+0x93a18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400244 <__cxa_atexit@plt+0x3f3344> │ │ │ │ + b 3fe9cc <__cxa_atexit@plt+0x3f1acc> │ │ │ │ ldr r7, [pc, #12] @ a0910 <__cxa_atexit@plt+0x93a10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [sp, #-3512] @ 0xfffff248 │ │ │ │ + ldreq sl, [sp, #-3520] @ 0xfffff240 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq ip, [sp, #-220] @ 0xffffff24 │ │ │ │ - strbteq lr, [r6], #1192 @ 0x4a8 │ │ │ │ + ldreq fp, [sp, #-228] @ 0xffffff1c │ │ │ │ + strbteq sp, [r6], #1192 @ 0x4a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a0948 <__cxa_atexit@plt+0x93a48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a094c <__cxa_atexit@plt+0x93a4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 4ca004 <__cxa_atexit@plt+0x4bd104> │ │ │ │ + b 1310b14 <__cxa_atexit@plt+0x1303c14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq fp, [sp, #-3972] @ 0xfffff07c │ │ │ │ - strbteq lr, [r6], #1124 @ 0x464 │ │ │ │ + ldreq sl, [sp, #-3980] @ 0xfffff074 │ │ │ │ + strbteq sp, [r6], #1124 @ 0x464 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a0970 <__cxa_atexit@plt+0x93a70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 27e4d8 <__cxa_atexit@plt+0x2715d8> │ │ │ │ + b 10c5e30 <__cxa_atexit@plt+0x10b8f30> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq lr, [r6], #1072 @ 0x430 │ │ │ │ + strbteq sp, [r6], #1072 @ 0x430 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a0998 <__cxa_atexit@plt+0x93a98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 2819e4 <__cxa_atexit@plt+0x274ae4> │ │ │ │ + b 10c933c <__cxa_atexit@plt+0x10bc43c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq lr, [r6], #1016 @ 0x3f8 │ │ │ │ + strbteq sp, [r6], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a09d0 <__cxa_atexit@plt+0x93ad0> │ │ │ │ ldr r7, [pc, #92] @ a0a1c <__cxa_atexit@plt+0x93b1c> │ │ │ │ @@ -151231,22 +151231,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #32] @ a0a28 <__cxa_atexit@plt+0x93b28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 2b44fc <__cxa_atexit@plt+0x2a75fc> │ │ │ │ + b 10fbe54 <__cxa_atexit@plt+0x10eef54> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq fp, [sp, #-3324] @ 0xfffff304 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sl, [sp, #-3332] @ 0xfffff2fc │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff4e0 │ │ │ │ - ldreq fp, [sp, #-4040] @ 0xfffff038 │ │ │ │ + ldreq sl, [sp, #-4048] @ 0xfffff030 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -151268,25 +151268,25 @@ │ │ │ │ str r1, [r3, #136] @ 0x88 │ │ │ │ str r1, [r3, #140] @ 0x8c │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ ldr r3, [pc, #48] @ a0ac8 <__cxa_atexit@plt+0x93bc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ sub r9, r6, #15 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r3, [pc, #32] @ a0acc <__cxa_atexit@plt+0x93bcc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - ldreq fp, [sp, #-3952] @ 0xfffff090 │ │ │ │ - ldreq fp, [sp, #-3936] @ 0xfffff0a0 │ │ │ │ - ldreq fp, [sp, #-3908] @ 0xfffff0bc │ │ │ │ + ldreq sl, [sp, #-3960] @ 0xfffff088 │ │ │ │ + ldreq sl, [sp, #-3944] @ 0xfffff098 │ │ │ │ + ldreq sl, [sp, #-3916] @ 0xfffff0b4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -151308,72 +151308,72 @@ │ │ │ │ str r0, [r3, #136] @ 0x88 │ │ │ │ str r0, [r3, #140] @ 0x8c │ │ │ │ str r1, [r3, #144] @ 0x90 │ │ │ │ ldr r3, [pc, #48] @ a0b68 <__cxa_atexit@plt+0x93c68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ sub r9, r6, #15 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r3, [pc, #32] @ a0b6c <__cxa_atexit@plt+0x93c6c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq fp, [sp, #-3800] @ 0xfffff128 │ │ │ │ - ldreq fp, [sp, #-3780] @ 0xfffff13c │ │ │ │ - ldreq fp, [sp, #-3748] @ 0xfffff15c │ │ │ │ + ldreq sl, [sp, #-3808] @ 0xfffff120 │ │ │ │ + ldreq sl, [sp, #-3788] @ 0xfffff134 │ │ │ │ + ldreq sl, [sp, #-3756] @ 0xfffff154 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a0b8c <__cxa_atexit@plt+0x93c8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005dc <__cxa_atexit@plt+0x3f36dc> │ │ │ │ - strbteq lr, [r6], #416 @ 0x1a0 │ │ │ │ + b 3fed8c <__cxa_atexit@plt+0x3f1e8c> │ │ │ │ + strbteq sp, [r6], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0bd8 <__cxa_atexit@plt+0x93cd8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a0be0 <__cxa_atexit@plt+0x93ce0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [sp, #-2772] @ 0xfffff52c │ │ │ │ - strbteq lr, [r6], #340 @ 0x154 │ │ │ │ + ldreq sl, [sp, #-2780] @ 0xfffff524 │ │ │ │ + strbteq sp, [r6], #340 @ 0x154 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0c18 <__cxa_atexit@plt+0x93d18> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a0c20 <__cxa_atexit@plt+0x93d20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b a44380 <__cxa_atexit@plt+0xa37480> │ │ │ │ + b 188b658 <__cxa_atexit@plt+0x187e758> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [sp, #-2708] @ 0xfffff56c │ │ │ │ - strbteq lr, [r6], #316 @ 0x13c │ │ │ │ + ldreq sl, [sp, #-2716] @ 0xfffff564 │ │ │ │ + strbteq sp, [r6], #316 @ 0x13c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0cbc <__cxa_atexit@plt+0x93dbc> │ │ │ │ ldr r3, [pc, #124] @ a0cc4 <__cxa_atexit@plt+0x93dc4> │ │ │ │ @@ -151393,53 +151393,53 @@ │ │ │ │ ldr r9, [pc, #76] @ a0ccc <__cxa_atexit@plt+0x93dcc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ a0cd0 <__cxa_atexit@plt+0x93dd0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbteq sp, [r6], #3680 @ 0xe60 │ │ │ │ - strbteq sp, [r6], #3840 @ 0xf00 │ │ │ │ - strbteq lr, [r6], #144 @ 0x90 │ │ │ │ + strbteq ip, [r6], #3680 @ 0xe60 │ │ │ │ + strbteq ip, [r6], #3840 @ 0xf00 │ │ │ │ + strbteq sp, [r6], #144 @ 0x90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a0d0c <__cxa_atexit@plt+0x93e0c> │ │ │ │ ldr r3, [pc, #48] @ a0d24 <__cxa_atexit@plt+0x93e24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [pc, #40] @ a0d28 <__cxa_atexit@plt+0x93e28> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [pc, #12] @ a0d20 <__cxa_atexit@plt+0x93e20> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strbteq sp, [r6], #3740 @ 0xe9c │ │ │ │ + strbteq ip, [r6], #3740 @ 0xe9c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sp, [r6], #3552 @ 0xde0 │ │ │ │ - strbteq lr, [r6], #36 @ 0x24 │ │ │ │ + strbteq ip, [r6], #3552 @ 0xde0 │ │ │ │ + strbteq sp, [r6], #36 @ 0x24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a0d58 <__cxa_atexit@plt+0x93e58> │ │ │ │ ldr r7, [pc, #188] @ a0e08 <__cxa_atexit@plt+0x93f08> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -151481,28 +151481,28 @@ │ │ │ │ str lr, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ add lr, r6, #20 │ │ │ │ stm lr, {r0, r1, r2, sl} │ │ │ │ str r9, [r6, #36] @ 0x24 │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 16fa2bc <__cxa_atexit@plt+0x16ed3bc> │ │ │ │ + b 3fe9f4 <__cxa_atexit@plt+0x3f1af4> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq sp, [r6], #3904 @ 0xf40 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq ip, [r6], #3904 @ 0xf40 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - strbteq sp, [r6], #3440 @ 0xd70 │ │ │ │ - ldreq fp, [sp, #-2380] @ 0xfffff6b4 │ │ │ │ - ldreq fp, [sp, #-2328] @ 0xfffff6e8 │ │ │ │ - ldreq fp, [sp, #-2384] @ 0xfffff6b0 │ │ │ │ - ldreq fp, [sp, #-2376] @ 0xfffff6b8 │ │ │ │ - strbteq sp, [r6], #3856 @ 0xf10 │ │ │ │ + strbteq ip, [r6], #3440 @ 0xd70 │ │ │ │ + ldreq sl, [sp, #-2388] @ 0xfffff6ac │ │ │ │ + ldreq sl, [sp, #-2336] @ 0xfffff6e0 │ │ │ │ + ldreq sl, [sp, #-2392] @ 0xfffff6a8 │ │ │ │ + ldreq sl, [sp, #-2384] @ 0xfffff6b0 │ │ │ │ + strbteq ip, [r6], #3856 @ 0xf10 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r3, #8]! │ │ │ │ and r2, r8, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne a0e94 <__cxa_atexit@plt+0x93f94> │ │ │ │ @@ -151565,45 +151565,45 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r6, [pc, #124] @ a0fb4 <__cxa_atexit@plt+0x940b4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #1 │ │ │ │ sub r9, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ ldr r7, [pc, #64] @ a0f90 <__cxa_atexit@plt+0x94090> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #24] @ a0f8c <__cxa_atexit@plt+0x9408c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r0, r2 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - ldreq fp, [sp, #-2832] @ 0xfffff4f0 │ │ │ │ - ldreq fp, [sp, #-2816] @ 0xfffff500 │ │ │ │ - ldreq fp, [sp, #-2808] @ 0xfffff508 │ │ │ │ - ldreq fp, [sp, #-2804] @ 0xfffff50c │ │ │ │ - ldreq fp, [sp, #-2796] @ 0xfffff514 │ │ │ │ - ldreq fp, [sp, #-2760] @ 0xfffff538 │ │ │ │ - ldreq fp, [sp, #-2752] @ 0xfffff540 │ │ │ │ - ldreq fp, [sp, #-2960] @ 0xfffff470 │ │ │ │ - ldreq fp, [sp, #-2168] @ 0xfffff788 │ │ │ │ + ldreq sl, [sp, #-2840] @ 0xfffff4e8 │ │ │ │ + ldreq sl, [sp, #-2824] @ 0xfffff4f8 │ │ │ │ + ldreq sl, [sp, #-2816] @ 0xfffff500 │ │ │ │ + ldreq sl, [sp, #-2812] @ 0xfffff504 │ │ │ │ + ldreq sl, [sp, #-2804] @ 0xfffff50c │ │ │ │ + ldreq sl, [sp, #-2768] @ 0xfffff530 │ │ │ │ + ldreq sl, [sp, #-2760] @ 0xfffff538 │ │ │ │ + ldreq sl, [sp, #-2968] @ 0xfffff468 │ │ │ │ + ldreq sl, [sp, #-2176] @ 0xfffff780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -151623,19 +151623,19 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ a1038 <__cxa_atexit@plt+0x94138> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq fp, [sp, #-2568] @ 0xfffff5f8 │ │ │ │ - ldreq fp, [sp, #-1776] @ 0xfffff910 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sl, [sp, #-2576] @ 0xfffff5f0 │ │ │ │ + ldreq sl, [sp, #-1784] @ 0xfffff908 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbteq sp, [r6], #3324 @ 0xcfc │ │ │ │ + strbteq ip, [r6], #3324 @ 0xcfc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -151674,41 +151674,41 @@ │ │ │ │ ldr r3, [pc, #76] @ a1130 <__cxa_atexit@plt+0x94230> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #68] @ a1134 <__cxa_atexit@plt+0x94234> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ ldr r3, [pc, #52] @ a1138 <__cxa_atexit@plt+0x94238> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - ldreq fp, [sp, #-2392] @ 0xfffff6a8 │ │ │ │ - ldreq fp, [sp, #-2376] @ 0xfffff6b8 │ │ │ │ - ldreq fp, [sp, #-2368] @ 0xfffff6c0 │ │ │ │ - ldreq fp, [sp, #-2364] @ 0xfffff6c4 │ │ │ │ - ldreq fp, [sp, #-2356] @ 0xfffff6cc │ │ │ │ - ldreq fp, [sp, #-2320] @ 0xfffff6f0 │ │ │ │ - ldreq fp, [sp, #-2312] @ 0xfffff6f8 │ │ │ │ + ldreq sl, [sp, #-2400] @ 0xfffff6a0 │ │ │ │ + ldreq sl, [sp, #-2384] @ 0xfffff6b0 │ │ │ │ + ldreq sl, [sp, #-2376] @ 0xfffff6b8 │ │ │ │ + ldreq sl, [sp, #-2372] @ 0xfffff6bc │ │ │ │ + ldreq sl, [sp, #-2364] @ 0xfffff6c4 │ │ │ │ + ldreq sl, [sp, #-2328] @ 0xfffff6e8 │ │ │ │ + ldreq sl, [sp, #-2320] @ 0xfffff6f0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ a1160 <__cxa_atexit@plt+0x94260> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ - ldreq fp, [sp, #-2216] @ 0xfffff758 │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ + ldreq sl, [sp, #-2224] @ 0xfffff750 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a11c8 <__cxa_atexit@plt+0x942c8> │ │ │ │ @@ -151723,41 +151723,41 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq a11c0 <__cxa_atexit@plt+0x942c0> │ │ │ │ ldr r3, [pc, #48] @ a11e0 <__cxa_atexit@plt+0x942e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq fp, [sp, #-1284] @ 0xfffffafc │ │ │ │ + ldreq sl, [sp, #-1292] @ 0xfffffaf4 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a1204 <__cxa_atexit@plt+0x94304> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a1228 <__cxa_atexit@plt+0x94328> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 10ec0f8 <__cxa_atexit@plt+0x10df1f8> │ │ │ │ + b 1dbb110 <__cxa_atexit@plt+0x1dae210> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a1254 <__cxa_atexit@plt+0x94354> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -151766,15 +151766,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a1268 <__cxa_atexit@plt+0x94368> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [sp, #-1120] @ 0xfffffba0 │ │ │ │ + ldreq sl, [sp, #-1128] @ 0xfffffb98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a136c <__cxa_atexit@plt+0x9446c> │ │ │ │ @@ -151830,32 +151830,32 @@ │ │ │ │ ldr r3, [pc, #84] @ a13a8 <__cxa_atexit@plt+0x944a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #76] @ a13ac <__cxa_atexit@plt+0x944ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ mov r6, r3 │ │ │ │ b a137c <__cxa_atexit@plt+0x9447c> │ │ │ │ mov r5, #84 @ 0x54 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - ldreq fp, [sp, #-1012] @ 0xfffffc0c │ │ │ │ - ldreq fp, [sp, #-1820] @ 0xfffff8e4 │ │ │ │ - ldreq fp, [sp, #-1800] @ 0xfffff8f8 │ │ │ │ - ldreq fp, [sp, #-1752] @ 0xfffff928 │ │ │ │ - ldreq fp, [sp, #-1768] @ 0xfffff918 │ │ │ │ - ldreq fp, [sp, #-920] @ 0xfffffc68 │ │ │ │ - ldreq fp, [sp, #-1748] @ 0xfffff92c │ │ │ │ - ldreq fp, [sp, #-1696] @ 0xfffff960 │ │ │ │ - ldreq fp, [sp, #-1704] @ 0xfffff958 │ │ │ │ + ldreq sl, [sp, #-1020] @ 0xfffffc04 │ │ │ │ + ldreq sl, [sp, #-1828] @ 0xfffff8dc │ │ │ │ + ldreq sl, [sp, #-1808] @ 0xfffff8f0 │ │ │ │ + ldreq sl, [sp, #-1760] @ 0xfffff920 │ │ │ │ + ldreq sl, [sp, #-1776] @ 0xfffff910 │ │ │ │ + ldreq sl, [sp, #-928] @ 0xfffffc60 │ │ │ │ + ldreq sl, [sp, #-1756] @ 0xfffff924 │ │ │ │ + ldreq sl, [sp, #-1704] @ 0xfffff958 │ │ │ │ + ldreq sl, [sp, #-1712] @ 0xfffff950 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a1430 <__cxa_atexit@plt+0x94530> │ │ │ │ ldr r3, [pc, #128] @ a1450 <__cxa_atexit@plt+0x94550> │ │ │ │ @@ -151887,17 +151887,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq fp, [sp, #-1532] @ 0xfffffa04 │ │ │ │ + ldreq sl, [sp, #-1540] @ 0xfffff9fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a1498 <__cxa_atexit@plt+0x94598> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -151912,16 +151912,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq fp, [sp, #-1400] @ 0xfffffa88 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sl, [sp, #-1408] @ 0xfffffa80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1524 <__cxa_atexit@plt+0x94624> │ │ │ │ ldr r2, [pc, #84] @ a152c <__cxa_atexit@plt+0x9462c> │ │ │ │ @@ -151944,15 +151944,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq sp, [r6], #1700 @ 0x6a4 │ │ │ │ + strbteq ip, [r6], #1700 @ 0x6a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne a155c <__cxa_atexit@plt+0x9465c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -151960,32 +151960,32 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a1570 <__cxa_atexit@plt+0x94670> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbteq sp, [r6], #1624 @ 0x658 │ │ │ │ - strbteq sp, [r6], #1888 @ 0x760 │ │ │ │ + strbteq ip, [r6], #1624 @ 0x658 │ │ │ │ + strbteq ip, [r6], #1888 @ 0x760 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 4005ec <__cxa_atexit@plt+0x3f36ec> │ │ │ │ - strbteq sp, [r6], #1792 @ 0x700 │ │ │ │ + b 3fed94 <__cxa_atexit@plt+0x3f1e94> │ │ │ │ + strbteq ip, [r6], #1792 @ 0x700 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr sl, [pc, #4] @ a15b0 <__cxa_atexit@plt+0x946b0> │ │ │ │ add sl, pc, sl │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ - strbteq sp, [r6], #1772 @ 0x6ec │ │ │ │ - strbteq sp, [r6], #1756 @ 0x6dc │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ + strbteq ip, [r6], #1772 @ 0x6ec │ │ │ │ + strbteq ip, [r6], #1756 @ 0x6dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1664 <__cxa_atexit@plt+0x94764> │ │ │ │ ldr r6, [pc, #168] @ a1680 <__cxa_atexit@plt+0x94780> │ │ │ │ @@ -152010,15 +152010,15 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r8, [pc, #104] @ a1690 <__cxa_atexit@plt+0x94790> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ a1688 <__cxa_atexit@plt+0x94788> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -152027,21 +152027,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq fp, [sp, #-184] @ 0xffffff48 │ │ │ │ - ldreq fp, [sp, #-104] @ 0xffffff98 │ │ │ │ + ldreq sl, [sp, #-192] @ 0xffffff40 │ │ │ │ + ldreq sl, [sp, #-112] @ 0xffffff90 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq r4, [r8], #165 @ 0xa5 │ │ │ │ - strbteq sp, [r6], #1532 @ 0x5fc │ │ │ │ + ldreq r3, [r8], #3493 @ 0xda5 │ │ │ │ + strbteq ip, [r6], #1532 @ 0x5fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a16ec <__cxa_atexit@plt+0x947ec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -152054,28 +152054,28 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r8, [pc, #64] @ a1718 <__cxa_atexit@plt+0x94818> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r7, [pc, #28] @ a1710 <__cxa_atexit@plt+0x94810> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sl, [sp, #-4040] @ 0xfffff038 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r9, [sp, #-4048] @ 0xfffff030 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - ldreq r3, [r8], #4085 @ 0xff5 │ │ │ │ - strbteq sp, [r6], #836 @ 0x344 │ │ │ │ + ldreq r3, [r8], #3317 @ 0xcf5 │ │ │ │ + strbteq ip, [r6], #836 @ 0x344 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a17d4 <__cxa_atexit@plt+0x948d4> │ │ │ │ ldr r3, [pc, #156] @ a17dc <__cxa_atexit@plt+0x948dc> │ │ │ │ @@ -152105,28 +152105,28 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #56] @ a17e4 <__cxa_atexit@plt+0x948e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq sl, [sp, #-3984] @ 0xfffff070 │ │ │ │ - strbteq sp, [r6], #636 @ 0x27c │ │ │ │ + ldreq r9, [sp, #-3992] @ 0xfffff068 │ │ │ │ + strbteq ip, [r6], #636 @ 0x27c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ ldr r0, [pc, #92] @ a1868 <__cxa_atexit@plt+0x94968> │ │ │ │ @@ -152146,36 +152146,36 @@ │ │ │ │ str r1, [r3] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r5, [pc, #28] @ a186c <__cxa_atexit@plt+0x9496c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq sl, [sp, #-3820] @ 0xfffff114 │ │ │ │ - strbteq sp, [r6], #500 @ 0x1f4 │ │ │ │ + ldreq r9, [sp, #-3828] @ 0xfffff10c │ │ │ │ + strbteq ip, [r6], #500 @ 0x1f4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #8] @ a18a8 <__cxa_atexit@plt+0x949a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ - ldreq sl, [sp, #-3740] @ 0xfffff164 │ │ │ │ - strbteq sp, [r6], #1080 @ 0x438 │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ + ldreq r9, [sp, #-3748] @ 0xfffff15c │ │ │ │ + strbteq ip, [r6], #1080 @ 0x438 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -152222,29 +152222,29 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r2, r4, r8} │ │ │ │ str r1, [r3, #32] │ │ │ │ str ip, [r3, #36] @ 0x24 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r4, sl │ │ │ │ ldmib sp, {r5, fp} │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ mov r4, #76 @ 0x4c │ │ │ │ ldr r0, [sl, #-12] │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - strbteq sp, [r6], #228 @ 0xe4 │ │ │ │ - ldreq fp, [sp, #-244] @ 0xffffff0c │ │ │ │ - ldreq sl, [sp, #-3480] @ 0xfffff268 │ │ │ │ - ldreq sl, [sp, #-3568] @ 0xfffff210 │ │ │ │ + strbteq ip, [r6], #228 @ 0xe4 │ │ │ │ + ldreq sl, [sp, #-252] @ 0xffffff04 │ │ │ │ + ldreq r9, [sp, #-3488] @ 0xfffff260 │ │ │ │ + ldreq r9, [sp, #-3576] @ 0xfffff208 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - ldreq sl, [sp, #-3412] @ 0xfffff2ac │ │ │ │ + ldreq r9, [sp, #-3420] @ 0xfffff2a4 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - strbteq sp, [r6], #832 @ 0x340 │ │ │ │ + strbteq ip, [r6], #832 @ 0x340 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc a1a14 <__cxa_atexit@plt+0x94b14> │ │ │ │ @@ -152256,31 +152256,31 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r3, [pc, #32] @ a1a2c <__cxa_atexit@plt+0x94b2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4002d4 <__cxa_atexit@plt+0x3f33d4> │ │ │ │ + b 3fea6c <__cxa_atexit@plt+0x3f1b6c> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - strbteq sp, [r6], #464 @ 0x1d0 │ │ │ │ - ldreq sl, [sp, #-3248] @ 0xfffff350 │ │ │ │ - strbteq sp, [r6], #668 @ 0x29c │ │ │ │ + strbteq ip, [r6], #464 @ 0x1d0 │ │ │ │ + ldreq r9, [sp, #-3256] @ 0xfffff348 │ │ │ │ + strbteq ip, [r6], #668 @ 0x29c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ a1a4c <__cxa_atexit@plt+0x94b4c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - ldreq sl, [sp, #-4040] @ 0xfffff038 │ │ │ │ - strbteq sp, [r6], #728 @ 0x2d8 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + ldreq r9, [sp, #-4048] @ 0xfffff030 │ │ │ │ + strbteq ip, [r6], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r8, r5, #16 │ │ │ │ cmp fp, r8 │ │ │ │ bhi a1b5c <__cxa_atexit@plt+0x94c5c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -152318,15 +152318,15 @@ │ │ │ │ str r3, [r9, #20]! │ │ │ │ str r7, [r9, #8] │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r7, [pc, #196] @ a1bc4 <__cxa_atexit@plt+0x94cc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #192] @ a1bc8 <__cxa_atexit@plt+0x94cc8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ sub r5, r5, #8 │ │ │ │ add r6, r9, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a1b90 <__cxa_atexit@plt+0x94c90> │ │ │ │ @@ -152338,44 +152338,44 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #20]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r3, [pc, #104] @ a1bbc <__cxa_atexit@plt+0x94cbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4002d4 <__cxa_atexit@plt+0x3f33d4> │ │ │ │ + b 3fea6c <__cxa_atexit@plt+0x3f1b6c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #40] @ a1bb0 <__cxa_atexit@plt+0x94cb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - ldreq sl, [sp, #-3084] @ 0xfffff3f4 │ │ │ │ + ldreq r9, [sp, #-3092] @ 0xfffff3ec │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq sl, [sp, #-3464] @ 0xfffff278 │ │ │ │ - ldreq sl, [sp, #-3268] @ 0xfffff33c │ │ │ │ + ldreq r9, [sp, #-3472] @ 0xfffff270 │ │ │ │ + ldreq r9, [sp, #-3276] @ 0xfffff334 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - strbteq sp, [r6], #136 @ 0x88 │ │ │ │ - ldreq sl, [sp, #-2920] @ 0xfffff498 │ │ │ │ + strbteq ip, [r6], #136 @ 0x88 │ │ │ │ + ldreq r9, [sp, #-2928] @ 0xfffff490 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - ldreq sl, [sp, #-3404] @ 0xfffff2b4 │ │ │ │ - ldreq sl, [sp, #-3852] @ 0xfffff0f4 │ │ │ │ - strbteq sp, [r6], #328 @ 0x148 │ │ │ │ + ldreq r9, [sp, #-3412] @ 0xfffff2ac │ │ │ │ + ldreq r9, [sp, #-3860] @ 0xfffff0ec │ │ │ │ + strbteq ip, [r6], #328 @ 0x148 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r6, r3, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -152388,15 +152388,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #128] @ a1c9c <__cxa_atexit@plt+0x94d9c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc a1c7c <__cxa_atexit@plt+0x94d7c> │ │ │ │ ldr r3, [pc, #76] @ a1c8c <__cxa_atexit@plt+0x94d8c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -152406,29 +152406,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r3, [pc, #48] @ a1c94 <__cxa_atexit@plt+0x94d94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4002d4 <__cxa_atexit@plt+0x3f33d4> │ │ │ │ + b 3fea6c <__cxa_atexit@plt+0x3f1b6c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - strbteq ip, [r6], #3960 @ 0xf78 │ │ │ │ - ldreq sl, [sp, #-2648] @ 0xfffff5a8 │ │ │ │ + strbteq fp, [r6], #3960 @ 0xf78 │ │ │ │ + ldreq r9, [sp, #-2656] @ 0xfffff5a0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - ldreq sl, [sp, #-3576] @ 0xfffff208 │ │ │ │ - strbteq sp, [r6], #136 @ 0x88 │ │ │ │ + ldreq r9, [sp, #-3584] @ 0xfffff200 │ │ │ │ + strbteq ip, [r6], #136 @ 0x88 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1df4 <__cxa_atexit@plt+0x94ef4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -152504,75 +152504,75 @@ │ │ │ │ ldr r5, [pc, #104] @ a1e44 <__cxa_atexit@plt+0x94f44> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff594 │ │ │ │ - ldreq sl, [sp, #-2484] @ 0xfffff64c │ │ │ │ - ldreq sl, [sp, #-3288] @ 0xfffff328 │ │ │ │ - ldreq sl, [sp, #-3280] @ 0xfffff330 │ │ │ │ - ldreq sl, [sp, #-2492] @ 0xfffff644 │ │ │ │ + ldreq r9, [sp, #-2492] @ 0xfffff644 │ │ │ │ + ldreq r9, [sp, #-3296] @ 0xfffff320 │ │ │ │ + ldreq r9, [sp, #-3288] @ 0xfffff328 │ │ │ │ + ldreq r9, [sp, #-2500] @ 0xfffff63c │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - ldreq sl, [sp, #-3260] @ 0xfffff344 │ │ │ │ - ldreq sl, [sp, #-3196] @ 0xfffff384 │ │ │ │ - ldreq sl, [sp, #-3172] @ 0xfffff39c │ │ │ │ + ldreq r9, [sp, #-3268] @ 0xfffff33c │ │ │ │ + ldreq r9, [sp, #-3204] @ 0xfffff37c │ │ │ │ + ldreq r9, [sp, #-3180] @ 0xfffff394 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq sl, [sp, #-3108] @ 0xfffff3dc │ │ │ │ - ldreq sl, [sp, #-3100] @ 0xfffff3e4 │ │ │ │ + ldreq r9, [sp, #-3116] @ 0xfffff3d4 │ │ │ │ + ldreq r9, [sp, #-3108] @ 0xfffff3dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a1e74 <__cxa_atexit@plt+0x94f74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a1e78 <__cxa_atexit@plt+0x94f78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq sl, [sp, #-2956] @ 0xfffff474 │ │ │ │ + ldreq r9, [sp, #-2964] @ 0xfffff46c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ a1eb0 <__cxa_atexit@plt+0x94fb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ a1eb4 <__cxa_atexit@plt+0x94fb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ a1eb8 <__cxa_atexit@plt+0x94fb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq sl, [sp, #-2908] @ 0xfffff4a4 │ │ │ │ - ldreq sl, [sp, #-2936] @ 0xfffff488 │ │ │ │ + ldreq r9, [sp, #-2916] @ 0xfffff49c │ │ │ │ + ldreq r9, [sp, #-2944] @ 0xfffff480 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ a1ee0 <__cxa_atexit@plt+0x94fe0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ - ldreq sl, [sp, #-2856] @ 0xfffff4d8 │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ + ldreq r9, [sp, #-2864] @ 0xfffff4d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a1f9c <__cxa_atexit@plt+0x9509c> │ │ │ │ ldr r3, [pc, #200] @ a1fcc <__cxa_atexit@plt+0x950cc> │ │ │ │ @@ -152606,15 +152606,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r1 │ │ │ │ - b 400594 <__cxa_atexit@plt+0x3f3694> │ │ │ │ + b 27a578 <__cxa_atexit@plt+0x26d678> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ a1fd0 <__cxa_atexit@plt+0x950d0> │ │ │ │ @@ -152624,21 +152624,21 @@ │ │ │ │ ldr r6, [pc, #24] @ a1fd4 <__cxa_atexit@plt+0x950d4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strbteq ip, [r6], #1956 @ 0x7a4 │ │ │ │ - ldreq sl, [sp, #-1792] @ 0xfffff900 │ │ │ │ + strbteq fp, [r6], #1956 @ 0x7a4 │ │ │ │ + ldreq r9, [sp, #-1800] @ 0xfffff8f8 │ │ │ │ @ instruction: 0xffff6bb4 │ │ │ │ - strbteq ip, [r6], #2064 @ 0x810 │ │ │ │ - ldreq sl, [sp, #-1912] @ 0xfffff888 │ │ │ │ - ldreq sl, [sp, #-2604] @ 0xfffff5d4 │ │ │ │ - ldreq sl, [sp, #-1972] @ 0xfffff84c │ │ │ │ + strbteq fp, [r6], #2064 @ 0x810 │ │ │ │ + ldreq r9, [sp, #-1920] @ 0xfffff880 │ │ │ │ + ldreq r9, [sp, #-2612] @ 0xfffff5cc │ │ │ │ + ldreq r9, [sp, #-1980] @ 0xfffff844 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ cmp fp, r5 │ │ │ │ bhi a2068 <__cxa_atexit@plt+0x95168> │ │ │ │ @@ -152661,34 +152661,34 @@ │ │ │ │ ldr r3, [pc, #92] @ a20ac <__cxa_atexit@plt+0x951ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #84] @ a20b0 <__cxa_atexit@plt+0x951b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add sl, r1, #1 │ │ │ │ - b 400594 <__cxa_atexit@plt+0x3f3694> │ │ │ │ + b 27a578 <__cxa_atexit@plt+0x26d678> │ │ │ │ mov r6, r3 │ │ │ │ b a2078 <__cxa_atexit@plt+0x95178> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #20] @ a2098 <__cxa_atexit@plt+0x95198> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ a209c <__cxa_atexit@plt+0x9519c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r6], #1740 @ 0x6cc │ │ │ │ - ldreq sl, [sp, #-1584] @ 0xfffff9d0 │ │ │ │ + strbteq fp, [r6], #1740 @ 0x6cc │ │ │ │ + ldreq r9, [sp, #-1592] @ 0xfffff9c8 │ │ │ │ @ instruction: 0xffff6ac8 │ │ │ │ - strbteq ip, [r6], #1828 @ 0x724 │ │ │ │ - ldreq sl, [sp, #-1676] @ 0xfffff974 │ │ │ │ - ldreq sl, [sp, #-2368] @ 0xfffff6c0 │ │ │ │ - ldreq sl, [sp, #-1736] @ 0xfffff938 │ │ │ │ + strbteq fp, [r6], #1828 @ 0x724 │ │ │ │ + ldreq r9, [sp, #-1684] @ 0xfffff96c │ │ │ │ + ldreq r9, [sp, #-2376] @ 0xfffff6b8 │ │ │ │ + ldreq r9, [sp, #-1744] @ 0xfffff930 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #224 @ 0xe0 │ │ │ │ cmp r2, ip │ │ │ │ bcc a22ac <__cxa_atexit@plt+0x953ac> │ │ │ │ @@ -152806,52 +152806,52 @@ │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, ip, #3 │ │ │ │ sub sl, ip, #131 @ 0x83 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, ip │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ ldr r7, [pc, #84] @ a2308 <__cxa_atexit@plt+0x95408> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #224 @ 0xe0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff9b4c │ │ │ │ - ldreq sl, [sp, #-2272] @ 0xfffff720 │ │ │ │ - ldreq sl, [sp, #-2264] @ 0xfffff728 │ │ │ │ - ldreq sl, [sp, #-2212] @ 0xfffff75c │ │ │ │ - ldreq sl, [sp, #-1336] @ 0xfffffac8 │ │ │ │ - ldreq sl, [sp, #-1420] @ 0xfffffa74 │ │ │ │ + ldreq r9, [sp, #-2280] @ 0xfffff718 │ │ │ │ + ldreq r9, [sp, #-2272] @ 0xfffff720 │ │ │ │ + ldreq r9, [sp, #-2220] @ 0xfffff754 │ │ │ │ + ldreq r9, [sp, #-1344] @ 0xfffffac0 │ │ │ │ + ldreq r9, [sp, #-1428] @ 0xfffffa6c │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - ldreq sl, [sp, #-2156] @ 0xfffff794 │ │ │ │ + ldreq r9, [sp, #-2164] @ 0xfffff78c │ │ │ │ @ instruction: 0xffffea6c │ │ │ │ @ instruction: 0xffff9aa0 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0xffffdbd0 │ │ │ │ @ instruction: 0xffffdf90 │ │ │ │ @ instruction: 0xffffd9f4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq sl, [sp, #-1896] @ 0xfffff898 │ │ │ │ - strbteq ip, [r6], #3204 @ 0xc84 │ │ │ │ - strbteq ip, [r6], #2248 @ 0x8c8 │ │ │ │ + ldreq r9, [sp, #-1904] @ 0xfffff890 │ │ │ │ + strbteq fp, [r6], #3204 @ 0xc84 │ │ │ │ + strbteq fp, [r6], #2248 @ 0x8c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #24] @ a2338 <__cxa_atexit@plt+0x95438> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #20] @ a233c <__cxa_atexit@plt+0x9543c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ - b 4005f4 <__cxa_atexit@plt+0x3f36f4> │ │ │ │ - strbteq ip, [r6], #2236 @ 0x8bc │ │ │ │ - ldreq sl, [sp, #-1792] @ 0xfffff900 │ │ │ │ + b 21ceac <__cxa_atexit@plt+0x20ffac> │ │ │ │ + strbteq fp, [r6], #2236 @ 0x8bc │ │ │ │ + ldreq r9, [sp, #-1800] @ 0xfffff8f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a23e8 <__cxa_atexit@plt+0x954e8> │ │ │ │ ldr r7, [pc, #152] @ a23f8 <__cxa_atexit@plt+0x954f8> │ │ │ │ @@ -152892,17 +152892,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a2404 <__cxa_atexit@plt+0x95504> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - ldreq sl, [sp, #-816] @ 0xfffffcd0 │ │ │ │ - strbteq ip, [r6], #2928 @ 0xb70 │ │ │ │ - ldreq sl, [sp, #-776] @ 0xfffffcf8 │ │ │ │ + ldreq r9, [sp, #-824] @ 0xfffffcc8 │ │ │ │ + strbteq fp, [r6], #2928 @ 0xb70 │ │ │ │ + ldreq r9, [sp, #-784] @ 0xfffffcf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ bne a2454 <__cxa_atexit@plt+0x95554> │ │ │ │ @@ -152924,46 +152924,46 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ a2480 <__cxa_atexit@plt+0x95580> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq sl, [sp, #-668] @ 0xfffffd64 │ │ │ │ - ldreq sl, [sp, #-612] @ 0xfffffd9c │ │ │ │ + ldreq r9, [sp, #-676] @ 0xfffffd5c │ │ │ │ + ldreq r9, [sp, #-620] @ 0xfffffd94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ a24bc <__cxa_atexit@plt+0x955bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ a24c0 <__cxa_atexit@plt+0x955c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [sp, #-552] @ 0xfffffdd8 │ │ │ │ - ldreq sl, [sp, #-620] @ 0xfffffd94 │ │ │ │ + ldreq r9, [sp, #-560] @ 0xfffffdd0 │ │ │ │ + ldreq r9, [sp, #-628] @ 0xfffffd8c │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a24ec <__cxa_atexit@plt+0x955ec> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b a2500 <__cxa_atexit@plt+0x95600> │ │ │ │ ldr r7, [pc, #8] @ a24fc <__cxa_atexit@plt+0x955fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r6], #2756 @ 0xac4 │ │ │ │ + strbteq fp, [r6], #2756 @ 0xac4 │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [pc, #92] @ a2568 <__cxa_atexit@plt+0x95668> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne a2544 <__cxa_atexit@plt+0x95644> │ │ │ │ @@ -152983,29 +152983,29 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq sl, [sp, #-368] @ 0xfffffe90 │ │ │ │ + ldreq r9, [sp, #-376] @ 0xfffffe88 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b a2500 <__cxa_atexit@plt+0x95600> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi a25f8 <__cxa_atexit@plt+0x956f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a25f0 <__cxa_atexit@plt+0x956f0> │ │ │ │ ldr r3, [pc, #72] @ a2600 <__cxa_atexit@plt+0x95700> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ a2604 <__cxa_atexit@plt+0x95704> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ @@ -153015,32 +153015,32 @@ │ │ │ │ add r2, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ a260c <__cxa_atexit@plt+0x9570c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r6], #2616 @ 0xa38 │ │ │ │ - ldreq sl, [sp, #-216] @ 0xffffff28 │ │ │ │ - ldreq sl, [sp, #-1060] @ 0xfffffbdc │ │ │ │ - ldreq sl, [sp, #-1068] @ 0xfffffbd4 │ │ │ │ - strbteq ip, [r6], #1664 @ 0x680 │ │ │ │ + strbteq fp, [r6], #2616 @ 0xa38 │ │ │ │ + ldreq r9, [sp, #-224] @ 0xffffff20 │ │ │ │ + ldreq r9, [sp, #-1068] @ 0xfffffbd4 │ │ │ │ + ldreq r9, [sp, #-1076] @ 0xfffffbcc │ │ │ │ + strbteq fp, [r6], #1664 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi a2684 <__cxa_atexit@plt+0x95784> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a267c <__cxa_atexit@plt+0x9577c> │ │ │ │ ldr r3, [pc, #72] @ a268c <__cxa_atexit@plt+0x9578c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ a2690 <__cxa_atexit@plt+0x95790> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ @@ -153050,52 +153050,52 @@ │ │ │ │ add r5, r5, #201 @ 0xc9 │ │ │ │ add r8, r5, #768 @ 0x300 │ │ │ │ ldr r5, [pc, #44] @ a2698 <__cxa_atexit@plt+0x95798> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r6], #1620 @ 0x654 │ │ │ │ - ldreq sl, [sp, #-76] @ 0xffffffb4 │ │ │ │ - ldreq sl, [sp, #-72] @ 0xffffffb8 │ │ │ │ - ldreq sl, [sp, #-80] @ 0xffffffb0 │ │ │ │ - strbteq ip, [r6], #2452 @ 0x994 │ │ │ │ + strbteq fp, [r6], #1620 @ 0x654 │ │ │ │ + ldreq r9, [sp, #-84] @ 0xffffffac │ │ │ │ + ldreq r9, [sp, #-80] @ 0xffffffb0 │ │ │ │ + ldreq r9, [sp, #-88] @ 0xffffffa8 │ │ │ │ + strbteq fp, [r6], #2452 @ 0x994 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi a26f8 <__cxa_atexit@plt+0x957f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a26f0 <__cxa_atexit@plt+0x957f0> │ │ │ │ ldr r8, [pc, #48] @ a2700 <__cxa_atexit@plt+0x95800> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ a2704 <__cxa_atexit@plt+0x95804> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ a2708 <__cxa_atexit@plt+0x95808> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r8], #4093 @ 0xffd │ │ │ │ - strbteq ip, [r6], #2400 @ 0x960 │ │ │ │ - ldreq r9, [sp, #-4024] @ 0xfffff048 │ │ │ │ - strbteq ip, [r6], #2388 @ 0x954 │ │ │ │ + ldreq r2, [r8], #3325 @ 0xcfd │ │ │ │ + strbteq fp, [r6], #2400 @ 0x960 │ │ │ │ + ldreq r8, [sp, #-4032] @ 0xfffff040 │ │ │ │ + strbteq fp, [r6], #2388 @ 0x954 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a27ac <__cxa_atexit@plt+0x958ac> │ │ │ │ ldr r7, [pc, #140] @ a27bc <__cxa_atexit@plt+0x958bc> │ │ │ │ @@ -153119,32 +153119,32 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [pc, #72] @ a27c4 <__cxa_atexit@plt+0x958c4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r3] │ │ │ │ ldr r3, [pc, #64] @ a27c8 <__cxa_atexit@plt+0x958c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ a27cc <__cxa_atexit@plt+0x958cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbteq ip, [r6], #2252 @ 0x8cc │ │ │ │ - ldreq r9, [sp, #-4020] @ 0xfffff04c │ │ │ │ - strbteq ip, [r6], #2248 @ 0x8c8 │ │ │ │ - strbteq ip, [r6], #2196 @ 0x894 │ │ │ │ + strbteq fp, [r6], #2252 @ 0x8cc │ │ │ │ + ldreq r8, [sp, #-4028] @ 0xfffff044 │ │ │ │ + strbteq fp, [r6], #2248 @ 0x8c8 │ │ │ │ + strbteq fp, [r6], #2196 @ 0x894 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ ldr r0, [pc, #72] @ a283c <__cxa_atexit@plt+0x9593c> │ │ │ │ @@ -153159,75 +153159,75 @@ │ │ │ │ ldr r9, [pc, #40] @ a2840 <__cxa_atexit@plt+0x95940> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5] │ │ │ │ str r3, [r5], #-8 │ │ │ │ ldr r3, [pc, #28] @ a2844 <__cxa_atexit@plt+0x95944> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbteq ip, [r6], #2096 @ 0x830 │ │ │ │ - ldreq r9, [sp, #-3860] @ 0xfffff0ec │ │ │ │ - strbteq ip, [r6], #2076 @ 0x81c │ │ │ │ + strbteq fp, [r6], #2096 @ 0x830 │ │ │ │ + ldreq r8, [sp, #-3868] @ 0xfffff0e4 │ │ │ │ + strbteq fp, [r6], #2076 @ 0x81c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r9, [pc, #28] @ a287c <__cxa_atexit@plt+0x9597c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r3, [pc, #16] @ a2880 <__cxa_atexit@plt+0x95980> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ - strbteq ip, [r6], #2024 @ 0x7e8 │ │ │ │ - ldreq r9, [sp, #-3788] @ 0xfffff134 │ │ │ │ - strbteq ip, [r6], #2056 @ 0x808 │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ + strbteq fp, [r6], #2024 @ 0x7e8 │ │ │ │ + ldreq r8, [sp, #-3796] @ 0xfffff12c │ │ │ │ + strbteq fp, [r6], #2056 @ 0x808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi a28e8 <__cxa_atexit@plt+0x959e8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a28e0 <__cxa_atexit@plt+0x959e0> │ │ │ │ ldr r3, [pc, #56] @ a28f0 <__cxa_atexit@plt+0x959f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ a28f4 <__cxa_atexit@plt+0x959f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ a28f8 <__cxa_atexit@plt+0x959f8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r6], #2012 @ 0x7dc │ │ │ │ - ldreq r9, [sp, #-3544] @ 0xfffff228 │ │ │ │ - ldreq r9, [sp, #-3564] @ 0xfffff214 │ │ │ │ - strbteq ip, [r6], #1968 @ 0x7b0 │ │ │ │ + strbteq fp, [r6], #2012 @ 0x7dc │ │ │ │ + ldreq r8, [sp, #-3552] @ 0xfffff220 │ │ │ │ + ldreq r8, [sp, #-3572] @ 0xfffff20c │ │ │ │ + strbteq fp, [r6], #1968 @ 0x7b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi a2968 <__cxa_atexit@plt+0x95a68> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a2960 <__cxa_atexit@plt+0x95a60> │ │ │ │ ldr r3, [pc, #64] @ a2970 <__cxa_atexit@plt+0x95a70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #60] @ a2974 <__cxa_atexit@plt+0x95a74> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #56] @ a2978 <__cxa_atexit@plt+0x95a78> │ │ │ │ @@ -153235,60 +153235,60 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ a297c <__cxa_atexit@plt+0x95a7c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4002d4 <__cxa_atexit@plt+0x3f33d4> │ │ │ │ + b 3fea6c <__cxa_atexit@plt+0x3f1b6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r6], #1832 @ 0x728 │ │ │ │ - strbteq ip, [r6], #1900 @ 0x76c │ │ │ │ - ldreq r9, [sp, #-3416] @ 0xfffff2a8 │ │ │ │ - ldreq r9, [sp, #-3436] @ 0xfffff294 │ │ │ │ - strbteq ip, [r6], #1892 @ 0x764 │ │ │ │ + strbteq fp, [r6], #1832 @ 0x728 │ │ │ │ + strbteq fp, [r6], #1900 @ 0x76c │ │ │ │ + ldreq r8, [sp, #-3424] @ 0xfffff2a0 │ │ │ │ + ldreq r8, [sp, #-3444] @ 0xfffff28c │ │ │ │ + strbteq fp, [r6], #1892 @ 0x764 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi a29dc <__cxa_atexit@plt+0x95adc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a29d4 <__cxa_atexit@plt+0x95ad4> │ │ │ │ ldr r8, [pc, #48] @ a29e4 <__cxa_atexit@plt+0x95ae4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #44] @ a29e8 <__cxa_atexit@plt+0x95ae8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r9, [pc, #32] @ a29ec <__cxa_atexit@plt+0x95aec> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r6], #1812 @ 0x714 │ │ │ │ - ldreq r9, [sp, #-3292] @ 0xfffff324 │ │ │ │ - ldreq sl, [sp, #-68] @ 0xffffffbc │ │ │ │ - strbteq ip, [r6], #1832 @ 0x728 │ │ │ │ + strbteq fp, [r6], #1812 @ 0x714 │ │ │ │ + ldreq r8, [sp, #-3300] @ 0xfffff31c │ │ │ │ + ldreq r9, [sp, #-76] @ 0xffffffb4 │ │ │ │ + strbteq fp, [r6], #1832 @ 0x728 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi a2a98 <__cxa_atexit@plt+0x95b98> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a2a60 <__cxa_atexit@plt+0x95b60> │ │ │ │ ldr r7, [pc, #124] @ a2aa0 <__cxa_atexit@plt+0x95ba0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #120] @ a2aa4 <__cxa_atexit@plt+0x95ba4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -153307,60 +153307,60 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #68] @ a2ab4 <__cxa_atexit@plt+0x95bb4> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r8, [pc, #60] @ a2ab8 <__cxa_atexit@plt+0x95bb8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r7, [pc, #36] @ a2aac <__cxa_atexit@plt+0x95bac> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #28] @ a2ab0 <__cxa_atexit@plt+0x95bb0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r9, [sp, #-3180] @ 0xfffff394 │ │ │ │ - ldreq r9, [sp, #-3596] @ 0xfffff1f4 │ │ │ │ - strbteq ip, [r6], #1600 @ 0x640 │ │ │ │ - strbteq ip, [r6], #1588 @ 0x634 │ │ │ │ - strbteq ip, [r6], #1676 @ 0x68c │ │ │ │ - ldreq r9, [sp, #-3992] @ 0xfffff068 │ │ │ │ - strbteq ip, [r6], #1608 @ 0x648 │ │ │ │ + ldreq r8, [sp, #-3188] @ 0xfffff38c │ │ │ │ + ldreq r8, [sp, #-3604] @ 0xfffff1ec │ │ │ │ + strbteq fp, [r6], #1600 @ 0x640 │ │ │ │ + strbteq fp, [r6], #1588 @ 0x634 │ │ │ │ + strbteq fp, [r6], #1676 @ 0x68c │ │ │ │ + ldreq r8, [sp, #-4000] @ 0xfffff060 │ │ │ │ + strbteq fp, [r6], #1608 @ 0x648 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a2aec <__cxa_atexit@plt+0x95bec> │ │ │ │ ldr r9, [pc, #40] @ a2b08 <__cxa_atexit@plt+0x95c08> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [pc, #36] @ a2b0c <__cxa_atexit@plt+0x95c0c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r7, [pc, #12] @ a2b00 <__cxa_atexit@plt+0x95c00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #8] @ a2b04 <__cxa_atexit@plt+0x95c04> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r6], #1492 @ 0x5d4 │ │ │ │ - strbteq ip, [r6], #1484 @ 0x5cc │ │ │ │ - strbteq ip, [r6], #1564 @ 0x61c │ │ │ │ - ldreq r9, [sp, #-3884] @ 0xfffff0d4 │ │ │ │ - strbteq ip, [r6], #1604 @ 0x644 │ │ │ │ + strbteq fp, [r6], #1492 @ 0x5d4 │ │ │ │ + strbteq fp, [r6], #1484 @ 0x5cc │ │ │ │ + strbteq fp, [r6], #1564 @ 0x61c │ │ │ │ + ldreq r8, [sp, #-3892] @ 0xfffff0cc │ │ │ │ + strbteq fp, [r6], #1604 @ 0x644 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi a2b84 <__cxa_atexit@plt+0x95c84> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a2b7c <__cxa_atexit@plt+0x95c7c> │ │ │ │ ldr r3, [pc, #72] @ a2b8c <__cxa_atexit@plt+0x95c8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ a2b90 <__cxa_atexit@plt+0x95c90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ @@ -153370,24 +153370,24 @@ │ │ │ │ add r2, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ a2b98 <__cxa_atexit@plt+0x95c98> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r6], #1560 @ 0x618 │ │ │ │ - ldreq r9, [sp, #-2892] @ 0xfffff4b4 │ │ │ │ - ldreq r9, [sp, #-3736] @ 0xfffff168 │ │ │ │ - ldreq r9, [sp, #-3728] @ 0xfffff170 │ │ │ │ - strbteq ip, [r6], #1108 @ 0x454 │ │ │ │ + strbteq fp, [r6], #1560 @ 0x618 │ │ │ │ + ldreq r8, [sp, #-2900] @ 0xfffff4ac │ │ │ │ + ldreq r8, [sp, #-3744] @ 0xfffff160 │ │ │ │ + ldreq r8, [sp, #-3736] @ 0xfffff168 │ │ │ │ + strbteq fp, [r6], #1108 @ 0x454 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a2c0c <__cxa_atexit@plt+0x95d0c> │ │ │ │ ldr r3, [pc, #92] @ a2c1c <__cxa_atexit@plt+0x95d1c> │ │ │ │ @@ -153412,19 +153412,19 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a2c28 <__cxa_atexit@plt+0x95d28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq ip, [r6], #1056 @ 0x420 │ │ │ │ - strbteq ip, [r6], #1048 @ 0x418 │ │ │ │ - strbteq ip, [r6], #1380 @ 0x564 │ │ │ │ - strbteq fp, [r6], #4028 @ 0xfbc │ │ │ │ - strbteq ip, [r6], #964 @ 0x3c4 │ │ │ │ + strbteq fp, [r6], #1056 @ 0x420 │ │ │ │ + strbteq fp, [r6], #1048 @ 0x418 │ │ │ │ + strbteq fp, [r6], #1380 @ 0x564 │ │ │ │ + strbteq sl, [r6], #4028 @ 0xfbc │ │ │ │ + strbteq fp, [r6], #964 @ 0x3c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ a2c70 <__cxa_atexit@plt+0x95d70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ a2c74 <__cxa_atexit@plt+0x95d74> │ │ │ │ add r2, pc, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -153432,25 +153432,25 @@ │ │ │ │ cmp r7, #2 │ │ │ │ mov r7, r5 │ │ │ │ moveq r7, r3 │ │ │ │ addne r3, r2, #2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r6], #952 @ 0x3b8 │ │ │ │ - strbteq fp, [r6], #3952 @ 0xf70 │ │ │ │ - strbteq ip, [r6], #1280 @ 0x500 │ │ │ │ + strbteq fp, [r6], #952 @ 0x3b8 │ │ │ │ + strbteq sl, [r6], #3952 @ 0xf70 │ │ │ │ + strbteq fp, [r6], #1280 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a2ce8 <__cxa_atexit@plt+0x95de8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a2ce0 <__cxa_atexit@plt+0x95de0> │ │ │ │ ldr r2, [pc, #68] @ a2cf0 <__cxa_atexit@plt+0x95df0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #64] @ a2cf4 <__cxa_atexit@plt+0x95df4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #60] @ a2cf8 <__cxa_atexit@plt+0x95df8> │ │ │ │ @@ -153459,32 +153459,32 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #48] @ a2cfc <__cxa_atexit@plt+0x95dfc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add sl, r2, #1 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r6], #1228 @ 0x4cc │ │ │ │ - strbteq ip, [r6], #1204 @ 0x4b4 │ │ │ │ - ldreq r9, [sp, #-2524] @ 0xfffff624 │ │ │ │ - ldreq r9, [sp, #-3368] @ 0xfffff2d8 │ │ │ │ - strbteq ip, [r6], #1160 @ 0x488 │ │ │ │ + strbteq fp, [r6], #1228 @ 0x4cc │ │ │ │ + strbteq fp, [r6], #1204 @ 0x4b4 │ │ │ │ + ldreq r8, [sp, #-2532] @ 0xfffff61c │ │ │ │ + ldreq r8, [sp, #-3376] @ 0xfffff2d0 │ │ │ │ + strbteq fp, [r6], #1160 @ 0x488 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a2d70 <__cxa_atexit@plt+0x95e70> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a2d68 <__cxa_atexit@plt+0x95e68> │ │ │ │ ldr r3, [pc, #68] @ a2d78 <__cxa_atexit@plt+0x95e78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ a2d7c <__cxa_atexit@plt+0x95e7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ @@ -153493,24 +153493,24 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #44] @ a2d84 <__cxa_atexit@plt+0x95e84> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r6], #1116 @ 0x45c │ │ │ │ - ldreq r9, [sp, #-2396] @ 0xfffff6a4 │ │ │ │ - ldreq r9, [sp, #-3240] @ 0xfffff358 │ │ │ │ - ldreq r9, [sp, #-3268] @ 0xfffff33c │ │ │ │ - strbteq ip, [r6], #664 @ 0x298 │ │ │ │ + strbteq fp, [r6], #1116 @ 0x45c │ │ │ │ + ldreq r8, [sp, #-2404] @ 0xfffff69c │ │ │ │ + ldreq r8, [sp, #-3248] @ 0xfffff350 │ │ │ │ + ldreq r8, [sp, #-3276] @ 0xfffff334 │ │ │ │ + strbteq fp, [r6], #664 @ 0x298 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a2e10 <__cxa_atexit@plt+0x95f10> │ │ │ │ ldr r3, [pc, #140] @ a2e38 <__cxa_atexit@plt+0x95f38> │ │ │ │ @@ -153545,20 +153545,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbteq ip, [r6], #920 @ 0x398 │ │ │ │ - strbteq ip, [r6], #552 @ 0x228 │ │ │ │ - ldreq r9, [sp, #-3108] @ 0xfffff3dc │ │ │ │ - strbteq ip, [r6], #476 @ 0x1dc │ │ │ │ + strbteq fp, [r6], #920 @ 0x398 │ │ │ │ + strbteq fp, [r6], #552 @ 0x228 │ │ │ │ + ldreq r8, [sp, #-3116] @ 0xfffff3d4 │ │ │ │ + strbteq fp, [r6], #476 @ 0x1dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a2e8c <__cxa_atexit@plt+0x95f8c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -153575,26 +153575,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq ip, [r6], #408 @ 0x198 │ │ │ │ - ldreq r9, [sp, #-2948] @ 0xfffff47c │ │ │ │ - strbteq ip, [r6], #760 @ 0x2f8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq fp, [r6], #408 @ 0x198 │ │ │ │ + ldreq r8, [sp, #-2956] @ 0xfffff474 │ │ │ │ + strbteq fp, [r6], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a2f28 <__cxa_atexit@plt+0x96028> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a2f20 <__cxa_atexit@plt+0x96020> │ │ │ │ ldr r2, [pc, #68] @ a2f30 <__cxa_atexit@plt+0x96030> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #64] @ a2f34 <__cxa_atexit@plt+0x96034> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #60] @ a2f38 <__cxa_atexit@plt+0x96038> │ │ │ │ @@ -153603,23 +153603,23 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #48] @ a2f3c <__cxa_atexit@plt+0x9603c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add sl, r2, #1 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r6], #708 @ 0x2c4 │ │ │ │ - strbteq ip, [r6], #684 @ 0x2ac │ │ │ │ - ldreq r9, [sp, #-1948] @ 0xfffff864 │ │ │ │ - ldreq r9, [sp, #-2792] @ 0xfffff518 │ │ │ │ + strbteq fp, [r6], #708 @ 0x2c4 │ │ │ │ + strbteq fp, [r6], #684 @ 0x2ac │ │ │ │ + ldreq r8, [sp, #-1956] @ 0xfffff85c │ │ │ │ + ldreq r8, [sp, #-2800] @ 0xfffff510 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2fd4 <__cxa_atexit@plt+0x960d4> │ │ │ │ ldr r2, [pc, #148] @ a2ff0 <__cxa_atexit@plt+0x960f0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -153655,19 +153655,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq r9, [sp, #-1844] @ 0xfffff8cc │ │ │ │ - ldreq r9, [sp, #-1924] @ 0xfffff87c │ │ │ │ - ldreq r9, [sp, #-1840] @ 0xfffff8d0 │ │ │ │ + ldreq r8, [sp, #-1852] @ 0xfffff8c4 │ │ │ │ + ldreq r8, [sp, #-1932] @ 0xfffff874 │ │ │ │ + ldreq r8, [sp, #-1848] @ 0xfffff8c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a3058 <__cxa_atexit@plt+0x96158> │ │ │ │ @@ -153684,18 +153684,18 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [sp, #-1780] @ 0xfffff90c │ │ │ │ - ldreq r9, [sp, #-1704] @ 0xfffff958 │ │ │ │ - strbteq ip, [r6], #352 @ 0x160 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [sp, #-1788] @ 0xfffff904 │ │ │ │ + ldreq r8, [sp, #-1712] @ 0xfffff950 │ │ │ │ + strbteq fp, [r6], #352 @ 0x160 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a30e8 <__cxa_atexit@plt+0x961e8> │ │ │ │ ldr r3, [pc, #104] @ a30f8 <__cxa_atexit@plt+0x961f8> │ │ │ │ @@ -153708,15 +153708,15 @@ │ │ │ │ ldr r5, [pc, #80] @ a30fc <__cxa_atexit@plt+0x961fc> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b a56520 <__cxa_atexit@plt+0xa49620> │ │ │ │ + b 189d7f8 <__cxa_atexit@plt+0x18908f8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ a3104 <__cxa_atexit@plt+0x96204> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -153724,46 +153724,46 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ a3100 <__cxa_atexit@plt+0x96200> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbteq ip, [r6], #244 @ 0xf4 │ │ │ │ - ldreq r9, [sp, #-2384] @ 0xfffff6b0 │ │ │ │ - strbteq ip, [r6], #200 @ 0xc8 │ │ │ │ + strbteq fp, [r6], #244 @ 0xf4 │ │ │ │ + ldreq r8, [sp, #-2392] @ 0xfffff6a8 │ │ │ │ + strbteq fp, [r6], #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a3134 <__cxa_atexit@plt+0x96234> │ │ │ │ ldr r3, [pc, #36] @ a314c <__cxa_atexit@plt+0x9624c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b a56520 <__cxa_atexit@plt+0xa49620> │ │ │ │ + b 189d7f8 <__cxa_atexit@plt+0x18908f8> │ │ │ │ ldr r7, [pc, #12] @ a3148 <__cxa_atexit@plt+0x96248> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [sp, #-2288] @ 0xfffff710 │ │ │ │ + ldreq r8, [sp, #-2296] @ 0xfffff708 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a3178 <__cxa_atexit@plt+0x96278> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a317c <__cxa_atexit@plt+0x9627c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r9, [sp, #-1972] @ 0xfffff84c │ │ │ │ + ldreq r8, [sp, #-1980] @ 0xfffff844 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a31e8 <__cxa_atexit@plt+0x962e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -153790,28 +153790,28 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [sp, #-2108] @ 0xfffff7c4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [sp, #-2116] @ 0xfffff7bc │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - ldreq r9, [sp, #-2104] @ 0xfffff7c8 │ │ │ │ - ldreq r9, [sp, #-1316] @ 0xfffffadc │ │ │ │ - strbteq fp, [r6], #4040 @ 0xfc8 │ │ │ │ + ldreq r8, [sp, #-2112] @ 0xfffff7c0 │ │ │ │ + ldreq r8, [sp, #-1324] @ 0xfffffad4 │ │ │ │ + strbteq sl, [r6], #4040 @ 0xfc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a328c <__cxa_atexit@plt+0x9638c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a3284 <__cxa_atexit@plt+0x96384> │ │ │ │ ldr r2, [pc, #68] @ a3294 <__cxa_atexit@plt+0x96394> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #64] @ a3298 <__cxa_atexit@plt+0x96398> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #60] @ a329c <__cxa_atexit@plt+0x9639c> │ │ │ │ @@ -153820,32 +153820,32 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #48] @ a32a0 <__cxa_atexit@plt+0x963a0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add sl, r2, #1 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [r6], #3988 @ 0xf94 │ │ │ │ - strbteq fp, [r6], #3952 @ 0xf70 │ │ │ │ - ldreq r9, [sp, #-1080] @ 0xfffffbc8 │ │ │ │ - ldreq r9, [sp, #-1924] @ 0xfffff87c │ │ │ │ - strbteq fp, [r6], #3936 @ 0xf60 │ │ │ │ + strbteq sl, [r6], #3988 @ 0xf94 │ │ │ │ + strbteq sl, [r6], #3952 @ 0xf70 │ │ │ │ + ldreq r8, [sp, #-1088] @ 0xfffffbc0 │ │ │ │ + ldreq r8, [sp, #-1932] @ 0xfffff874 │ │ │ │ + strbteq sl, [r6], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a3310 <__cxa_atexit@plt+0x96410> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a3308 <__cxa_atexit@plt+0x96408> │ │ │ │ ldr r3, [pc, #64] @ a3318 <__cxa_atexit@plt+0x96418> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [pc, #60] @ a331c <__cxa_atexit@plt+0x9641c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [pc, #56] @ a3320 <__cxa_atexit@plt+0x96420> │ │ │ │ @@ -153853,50 +153853,50 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ a3324 <__cxa_atexit@plt+0x96424> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 4005f4 <__cxa_atexit@plt+0x3f36f4> │ │ │ │ + b 21ceac <__cxa_atexit@plt+0x20ffac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [r6], #3584 @ 0xe00 │ │ │ │ - strbteq fp, [r6], #3868 @ 0xf1c │ │ │ │ - ldreq r9, [sp, #-944] @ 0xfffffc50 │ │ │ │ - ldreq r9, [sp, #-1840] @ 0xfffff8d0 │ │ │ │ + strbteq sl, [r6], #3584 @ 0xe00 │ │ │ │ + strbteq sl, [r6], #3868 @ 0xf1c │ │ │ │ + ldreq r8, [sp, #-952] @ 0xfffffc48 │ │ │ │ + ldreq r8, [sp, #-1848] @ 0xfffff8c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a3380 <__cxa_atexit@plt+0x96480> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a3378 <__cxa_atexit@plt+0x96478> │ │ │ │ ldr r3, [pc, #48] @ a3388 <__cxa_atexit@plt+0x96488> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ a338c <__cxa_atexit@plt+0x9648c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ a3390 <__cxa_atexit@plt+0x96490> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r2, [r8], #70 @ 0x46 │ │ │ │ - ldreq r9, [sp, #-812] @ 0xfffffcd4 │ │ │ │ + ldreq r1, [r8], #3398 @ 0xd46 │ │ │ │ + ldreq r8, [sp, #-820] @ 0xfffffccc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -153914,16 +153914,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ a3400 <__cxa_atexit@plt+0x96500> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r9, [sp, #-1296] @ 0xfffffaf0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r8, [sp, #-1304] @ 0xfffffae8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -153939,68 +153939,68 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ a3464 <__cxa_atexit@plt+0x96564> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r9, [sp, #-1176] @ 0xfffffb68 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r8, [sp, #-1184] @ 0xfffffb60 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq fp, [r6], #3544 @ 0xdd8 │ │ │ │ + strbteq sl, [r6], #3544 @ 0xdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi a34c4 <__cxa_atexit@plt+0x965c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a34bc <__cxa_atexit@plt+0x965bc> │ │ │ │ ldr r3, [pc, #48] @ a34cc <__cxa_atexit@plt+0x965cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #36] @ a34d0 <__cxa_atexit@plt+0x965d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #32] @ a34d4 <__cxa_atexit@plt+0x965d4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 4caab4 <__cxa_atexit@plt+0x4bdbb4> │ │ │ │ + b 13115c4 <__cxa_atexit@plt+0x13046c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [sp, #-508] @ 0xfffffe04 │ │ │ │ - ldreq r9, [sp, #-1068] @ 0xfffffbd4 │ │ │ │ - ldreq r9, [sp, #-1404] @ 0xfffffa84 │ │ │ │ + ldreq r8, [sp, #-516] @ 0xfffffdfc │ │ │ │ + ldreq r8, [sp, #-1076] @ 0xfffffbcc │ │ │ │ + ldreq r8, [sp, #-1412] @ 0xfffffa7c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r9, [pc, #24] @ a3504 <__cxa_atexit@plt+0x96604> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #20] @ a3508 <__cxa_atexit@plt+0x96608> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #12] @ a350c <__cxa_atexit@plt+0x9660c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ - strbteq fp, [r6], #3476 @ 0xd94 │ │ │ │ - ldreq r9, [sp, #-460] @ 0xfffffe34 │ │ │ │ - ldreq r9, [sp, #-1332] @ 0xfffffacc │ │ │ │ - strbteq fp, [r6], #3572 @ 0xdf4 │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ + strbteq sl, [r6], #3476 @ 0xd94 │ │ │ │ + ldreq r8, [sp, #-468] @ 0xfffffe2c │ │ │ │ + ldreq r8, [sp, #-1340] @ 0xfffffac4 │ │ │ │ + strbteq sl, [r6], #3572 @ 0xdf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi a3584 <__cxa_atexit@plt+0x96684> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a357c <__cxa_atexit@plt+0x9667c> │ │ │ │ ldr r3, [pc, #72] @ a358c <__cxa_atexit@plt+0x9668c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ a3590 <__cxa_atexit@plt+0x96690> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ @@ -154010,46 +154010,46 @@ │ │ │ │ add r2, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ a3598 <__cxa_atexit@plt+0x96698> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [r6], #3528 @ 0xdc8 │ │ │ │ - ldreq r9, [sp, #-332] @ 0xfffffeb4 │ │ │ │ - ldreq r9, [sp, #-1176] @ 0xfffffb68 │ │ │ │ - ldreq r9, [sp, #-1232] @ 0xfffffb30 │ │ │ │ + strbteq sl, [r6], #3528 @ 0xdc8 │ │ │ │ + ldreq r8, [sp, #-340] @ 0xfffffeac │ │ │ │ + ldreq r8, [sp, #-1184] @ 0xfffffb60 │ │ │ │ + ldreq r8, [sp, #-1240] @ 0xfffffb28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r9, [pc, #24] @ a35c8 <__cxa_atexit@plt+0x966c8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #20] @ a35cc <__cxa_atexit@plt+0x966cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #12] @ a35d0 <__cxa_atexit@plt+0x966d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ - strbteq fp, [r6], #3448 @ 0xd78 │ │ │ │ - ldreq r9, [sp, #-264] @ 0xfffffef8 │ │ │ │ - ldreq r9, [sp, #-1136] @ 0xfffffb90 │ │ │ │ - strbteq fp, [r6], #3544 @ 0xdd8 │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ + strbteq sl, [r6], #3448 @ 0xd78 │ │ │ │ + ldreq r8, [sp, #-272] @ 0xfffffef0 │ │ │ │ + ldreq r8, [sp, #-1144] @ 0xfffffb88 │ │ │ │ + strbteq sl, [r6], #3544 @ 0xdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi a3648 <__cxa_atexit@plt+0x96748> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a3640 <__cxa_atexit@plt+0x96740> │ │ │ │ ldr r3, [pc, #72] @ a3650 <__cxa_atexit@plt+0x96750> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ a3654 <__cxa_atexit@plt+0x96754> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ @@ -154059,23 +154059,23 @@ │ │ │ │ add r2, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ a365c <__cxa_atexit@plt+0x9675c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [r6], #3500 @ 0xdac │ │ │ │ - ldreq r9, [sp, #-136] @ 0xffffff78 │ │ │ │ - ldreq r9, [sp, #-980] @ 0xfffffc2c │ │ │ │ - ldreq r9, [sp, #-1036] @ 0xfffffbf4 │ │ │ │ + strbteq sl, [r6], #3500 @ 0xdac │ │ │ │ + ldreq r8, [sp, #-144] @ 0xffffff70 │ │ │ │ + ldreq r8, [sp, #-988] @ 0xfffffc24 │ │ │ │ + ldreq r8, [sp, #-1044] @ 0xfffffbec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a36e8 <__cxa_atexit@plt+0x967e8> │ │ │ │ ldr r3, [pc, #120] @ a36f8 <__cxa_atexit@plt+0x967f8> │ │ │ │ @@ -154107,17 +154107,17 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ a3700 <__cxa_atexit@plt+0x96800> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq r9, [sp, #-84] @ 0xffffffac │ │ │ │ - strbteq fp, [r6], #3296 @ 0xce0 │ │ │ │ - ldreq r8, [sp, #-4068] @ 0xfffff01c │ │ │ │ + ldreq r8, [sp, #-92] @ 0xffffffa4 │ │ │ │ + strbteq sl, [r6], #3296 @ 0xce0 │ │ │ │ + ldreq r7, [sp, #-4076] @ 0xfffff014 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq a3748 <__cxa_atexit@plt+0x96848> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #52] @ a375c <__cxa_atexit@plt+0x9685c> │ │ │ │ @@ -154131,98 +154131,98 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bne a3754 <__cxa_atexit@plt+0x96854> │ │ │ │ ldr r7, [pc, #16] @ a3760 <__cxa_atexit@plt+0x96860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [sp, #-3992] @ 0xfffff068 │ │ │ │ - ldreq r8, [sp, #-4028] @ 0xfffff044 │ │ │ │ - strbteq fp, [r6], #3252 @ 0xcb4 │ │ │ │ + ldreq r7, [sp, #-4000] @ 0xfffff060 │ │ │ │ + ldreq r7, [sp, #-4036] @ 0xfffff03c │ │ │ │ + strbteq sl, [r6], #3252 @ 0xcb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a37bc <__cxa_atexit@plt+0x968bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a37b4 <__cxa_atexit@plt+0x968b4> │ │ │ │ ldr r3, [pc, #44] @ a37c4 <__cxa_atexit@plt+0x968c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ a37c8 <__cxa_atexit@plt+0x968c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 40038c <__cxa_atexit@plt+0x3f348c> │ │ │ │ + b 3feb34 <__cxa_atexit@plt+0x3f1c34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [r6], #3188 @ 0xc74 │ │ │ │ - ldreq r8, [sp, #-3832] @ 0xfffff108 │ │ │ │ + strbteq sl, [r6], #3188 @ 0xc74 │ │ │ │ + ldreq r7, [sp, #-3840] @ 0xfffff100 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b a3c1c <__cxa_atexit@plt+0x96d1c> │ │ │ │ - strbteq fp, [r6], #904 @ 0x388 │ │ │ │ + strbteq sl, [r6], #904 @ 0x388 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a3810 <__cxa_atexit@plt+0x96910> │ │ │ │ ldr r9, [pc, #36] @ a3818 <__cxa_atexit@plt+0x96918> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ a381c <__cxa_atexit@plt+0x9691c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [r6], #800 @ 0x320 │ │ │ │ - ldreq r8, [sp, #-3740] @ 0xfffff164 │ │ │ │ - strbteq fp, [r6], #736 @ 0x2e0 │ │ │ │ + strbteq sl, [r6], #800 @ 0x320 │ │ │ │ + ldreq r7, [sp, #-3748] @ 0xfffff15c │ │ │ │ + strbteq sl, [r6], #736 @ 0x2e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a385c <__cxa_atexit@plt+0x9695c> │ │ │ │ ldr r2, [pc, #36] @ a3864 <__cxa_atexit@plt+0x96964> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ a3868 <__cxa_atexit@plt+0x96968> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [sp, #-3676] @ 0xfffff1a4 │ │ │ │ - ldreq r8, [sp, #-3724] @ 0xfffff174 │ │ │ │ + ldreq r7, [sp, #-3684] @ 0xfffff19c │ │ │ │ + ldreq r7, [sp, #-3732] @ 0xfffff16c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a389c <__cxa_atexit@plt+0x9699c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a38a4 <__cxa_atexit@plt+0x969a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1756358 <__cxa_atexit@plt+0x1749458> │ │ │ │ + b 3fe93c <__cxa_atexit@plt+0x3f1a3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [sp, #-3600] @ 0xfffff1f0 │ │ │ │ - strbteq fp, [r6], #3032 @ 0xbd8 │ │ │ │ + ldreq r7, [sp, #-3608] @ 0xfffff1e8 │ │ │ │ + strbteq sl, [r6], #3032 @ 0xbd8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a3938 <__cxa_atexit@plt+0x96a38> │ │ │ │ ldr r3, [pc, #116] @ a3940 <__cxa_atexit@plt+0x96a40> │ │ │ │ @@ -154243,27 +154243,27 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq a3930 <__cxa_atexit@plt+0x96a30> │ │ │ │ ldr r3, [pc, #56] @ a3948 <__cxa_atexit@plt+0x96a48> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbteq fp, [r6], #2872 @ 0xb38 │ │ │ │ + strbteq sl, [r6], #2872 @ 0xb38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ ldr r1, [pc, #48] @ a399c <__cxa_atexit@plt+0x96a9c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -154272,30 +154272,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq a3994 <__cxa_atexit@plt+0x96a94> │ │ │ │ ldr r3, [pc, #28] @ a39a0 <__cxa_atexit@plt+0x96aa0> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq fp, [r6], #2784 @ 0xae0 │ │ │ │ + strbteq sl, [r6], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a39c8 <__cxa_atexit@plt+0x96ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq fp, [r6], #2728 @ 0xaa8 │ │ │ │ + strbteq sl, [r6], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a3aa8 <__cxa_atexit@plt+0x96ba8> │ │ │ │ ldr r6, [pc, #276] @ a3b04 <__cxa_atexit@plt+0x96c04> │ │ │ │ @@ -154341,47 +154341,47 @@ │ │ │ │ str r7, [sl, #48] @ 0x30 │ │ │ │ add lr, sl, #52 @ 0x34 │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, ip │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc a3aec <__cxa_atexit@plt+0x96bec> │ │ │ │ ldr r3, [pc, #72] @ a3b08 <__cxa_atexit@plt+0x96c08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - ldreq r8, [sp, #-3208] @ 0xfffff378 │ │ │ │ - ldreq r8, [sp, #-3208] @ 0xfffff378 │ │ │ │ - ldreq r8, [sp, #-3188] @ 0xfffff38c │ │ │ │ - ldreq r8, [sp, #-3180] @ 0xfffff394 │ │ │ │ - strbteq sl, [r6], #4060 @ 0xfdc │ │ │ │ + ldreq r7, [sp, #-3216] @ 0xfffff370 │ │ │ │ + ldreq r7, [sp, #-3216] @ 0xfffff370 │ │ │ │ + ldreq r7, [sp, #-3196] @ 0xfffff384 │ │ │ │ + ldreq r7, [sp, #-3188] @ 0xfffff38c │ │ │ │ + strbteq r9, [r6], #4060 @ 0xfdc │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -154418,25 +154418,25 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r3, #48] @ 0x30 │ │ │ │ add lr, r3, #52 @ 0x34 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r4, sl │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - ldreq r8, [sp, #-2896] @ 0xfffff4b0 │ │ │ │ - ldreq r8, [sp, #-2896] @ 0xfffff4b0 │ │ │ │ - ldreq r8, [sp, #-2876] @ 0xfffff4c4 │ │ │ │ - ldreq r8, [sp, #-2868] @ 0xfffff4cc │ │ │ │ + ldreq r7, [sp, #-2904] @ 0xfffff4a8 │ │ │ │ + ldreq r7, [sp, #-2904] @ 0xfffff4a8 │ │ │ │ + ldreq r7, [sp, #-2884] @ 0xfffff4bc │ │ │ │ + ldreq r7, [sp, #-2876] @ 0xfffff4c4 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov ip, r9 │ │ │ │ @@ -154456,28 +154456,28 @@ │ │ │ │ str lr, [r2, #4] │ │ │ │ str r3, [r2, #8] │ │ │ │ str r8, [r2, #12] │ │ │ │ ldr r3, [pc, #52] @ a3c9c <__cxa_atexit@plt+0x96d9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov sl, ip │ │ │ │ - b 6640d0 <__cxa_atexit@plt+0x6571d0> │ │ │ │ + b 14ab6b0 <__cxa_atexit@plt+0x149e7b0> │ │ │ │ ldr r7, [pc, #36] @ a3ca0 <__cxa_atexit@plt+0x96da0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r9, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str ip, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - ldreq r8, [sp, #-3540] @ 0xfffff22c │ │ │ │ - strbteq fp, [r6], #2080 @ 0x820 │ │ │ │ - strbteq fp, [r6], #2028 @ 0x7ec │ │ │ │ + ldreq r7, [sp, #-3548] @ 0xfffff224 │ │ │ │ + strbteq sl, [r6], #2080 @ 0x820 │ │ │ │ + strbteq sl, [r6], #2028 @ 0x7ec │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a3d5c <__cxa_atexit@plt+0x96e5c> │ │ │ │ ldr r3, [pc, #204] @ a3d94 <__cxa_atexit@plt+0x96e94> │ │ │ │ @@ -154510,15 +154510,15 @@ │ │ │ │ ldr r6, [pc, #112] @ a3da4 <__cxa_atexit@plt+0x96ea4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r2, r6, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 6640d0 <__cxa_atexit@plt+0x6571d0> │ │ │ │ + b 14ab6b0 <__cxa_atexit@plt+0x149e7b0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ a3d9c <__cxa_atexit@plt+0x96e9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -154530,19 +154530,19 @@ │ │ │ │ str r9, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str sl, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbteq fp, [r6], #1832 @ 0x728 │ │ │ │ - strbteq fp, [r6], #1864 @ 0x748 │ │ │ │ + strbteq sl, [r6], #1832 @ 0x728 │ │ │ │ + strbteq sl, [r6], #1864 @ 0x748 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - ldreq r8, [sp, #-3336] @ 0xfffff2f8 │ │ │ │ - strbteq fp, [r6], #1772 @ 0x6ec │ │ │ │ + ldreq r7, [sp, #-3344] @ 0xfffff2f0 │ │ │ │ + strbteq sl, [r6], #1772 @ 0x6ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr ip, [r7, #11] │ │ │ │ ldr sl, [r7, #15] │ │ │ │ @@ -154562,53 +154562,53 @@ │ │ │ │ sub r0, r6, #5 │ │ │ │ str lr, [r5] │ │ │ │ str ip, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #44] @ a3e40 <__cxa_atexit@plt+0x96f40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 6640d0 <__cxa_atexit@plt+0x6571d0> │ │ │ │ + b 14ab6b0 <__cxa_atexit@plt+0x149e7b0> │ │ │ │ ldr r7, [pc, #32] @ a3e44 <__cxa_atexit@plt+0x96f44> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str r9, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {sl, lr} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - ldreq r8, [sp, #-3112] @ 0xfffff3d8 │ │ │ │ - strbteq fp, [r6], #1656 @ 0x678 │ │ │ │ + ldreq r7, [sp, #-3120] @ 0xfffff3d0 │ │ │ │ + strbteq sl, [r6], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a3ea0 <__cxa_atexit@plt+0x96fa0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a3e98 <__cxa_atexit@plt+0x96f98> │ │ │ │ ldr r3, [pc, #48] @ a3ea8 <__cxa_atexit@plt+0x96fa8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ a3eac <__cxa_atexit@plt+0x96fac> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ a3eb0 <__cxa_atexit@plt+0x96fb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r1, [r8], #991 @ 0x3df │ │ │ │ - ldreq r8, [sp, #-2060] @ 0xfffff7f4 │ │ │ │ + ldreq r1, [r8], #223 @ 0xdf │ │ │ │ + ldreq r7, [sp, #-2068] @ 0xfffff7ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -154626,16 +154626,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ a3f20 <__cxa_atexit@plt+0x97020> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r8, [sp, #-2544] @ 0xfffff610 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r7, [sp, #-2552] @ 0xfffff608 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -154651,16 +154651,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ a3f84 <__cxa_atexit@plt+0x97084> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r8, [sp, #-2424] @ 0xfffff688 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r7, [sp, #-2432] @ 0xfffff680 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a3ff4 <__cxa_atexit@plt+0x970f4> │ │ │ │ @@ -154686,31 +154686,31 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ a400c <__cxa_atexit@plt+0x9710c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r8, [sp, #-1780] @ 0xfffff90c │ │ │ │ - strbteq fp, [r6], #1424 @ 0x590 │ │ │ │ - ldreq r8, [sp, #-1824] @ 0xfffff8e0 │ │ │ │ + ldreq r7, [sp, #-1788] @ 0xfffff904 │ │ │ │ + strbteq sl, [r6], #1424 @ 0x590 │ │ │ │ + ldreq r7, [sp, #-1832] @ 0xfffff8d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ a4044 <__cxa_atexit@plt+0x97144> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ a4048 <__cxa_atexit@plt+0x97148> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #59 @ 0x3b │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [sp, #-1692] @ 0xfffff964 │ │ │ │ - ldreq r8, [sp, #-1760] @ 0xfffff920 │ │ │ │ + ldreq r7, [sp, #-1700] @ 0xfffff95c │ │ │ │ + ldreq r7, [sp, #-1768] @ 0xfffff918 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a40b4 <__cxa_atexit@plt+0x971b4> │ │ │ │ ldr r2, [pc, #84] @ a40c0 <__cxa_atexit@plt+0x971c0> │ │ │ │ @@ -154726,36 +154726,36 @@ │ │ │ │ ldr r3, [pc, #52] @ a40c8 <__cxa_atexit@plt+0x971c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ a40cc <__cxa_atexit@plt+0x971cc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400274 <__cxa_atexit@plt+0x3f3374> │ │ │ │ + b 3fea04 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq r8, [sp, #-1572] @ 0xfffff9dc │ │ │ │ + ldreq r7, [sp, #-1580] @ 0xfffff9d4 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq fp, [r6], #1264 @ 0x4f0 │ │ │ │ + strbteq sl, [r6], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a40f8 <__cxa_atexit@plt+0x971f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ a40fc <__cxa_atexit@plt+0x971fc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400274 <__cxa_atexit@plt+0x3f3374> │ │ │ │ + b 3fea04 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq fp, [r6], #1188 @ 0x4a4 │ │ │ │ + strbteq sl, [r6], #1188 @ 0x4a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a4134 <__cxa_atexit@plt+0x97234> │ │ │ │ @@ -154766,18 +154766,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ a4150 <__cxa_atexit@plt+0x97250> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq r8, [sp, #-1532] @ 0xfffffa04 │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq r7, [sp, #-1540] @ 0xfffff9fc │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - strbteq fp, [r6], #1076 @ 0x434 │ │ │ │ + strbteq sl, [r6], #1076 @ 0x434 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a41c0 <__cxa_atexit@plt+0x972c0> │ │ │ │ ldr r2, [pc, #84] @ a41cc <__cxa_atexit@plt+0x972cc> │ │ │ │ @@ -154793,96 +154793,96 @@ │ │ │ │ ldr r3, [pc, #52] @ a41d4 <__cxa_atexit@plt+0x972d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ a41d8 <__cxa_atexit@plt+0x972d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r8, [sp, #-1304] @ 0xfffffae8 │ │ │ │ + ldreq r7, [sp, #-1312] @ 0xfffffae0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq fp, [r6], #996 @ 0x3e4 │ │ │ │ - strbteq fp, [r6], #940 @ 0x3ac │ │ │ │ + strbteq sl, [r6], #996 @ 0x3e4 │ │ │ │ + strbteq sl, [r6], #940 @ 0x3ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a4208 <__cxa_atexit@plt+0x97308> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ a420c <__cxa_atexit@plt+0x9730c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq fp, [r6], #916 @ 0x394 │ │ │ │ - strbteq fp, [r6], #888 @ 0x378 │ │ │ │ + strbteq sl, [r6], #916 @ 0x394 │ │ │ │ + strbteq sl, [r6], #888 @ 0x378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a423c <__cxa_atexit@plt+0x9733c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a4240 <__cxa_atexit@plt+0x97340> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r8, [sp, #-1164] @ 0xfffffb74 │ │ │ │ - strbteq fp, [r6], #836 @ 0x344 │ │ │ │ + ldreq r7, [sp, #-1172] @ 0xfffffb6c │ │ │ │ + strbteq sl, [r6], #836 @ 0x344 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a4270 <__cxa_atexit@plt+0x97370> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a4274 <__cxa_atexit@plt+0x97374> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r8, [sp, #-2012] @ 0xfffff824 │ │ │ │ - strbteq fp, [r6], #784 @ 0x310 │ │ │ │ + ldreq r7, [sp, #-2020] @ 0xfffff81c │ │ │ │ + strbteq sl, [r6], #784 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a42a4 <__cxa_atexit@plt+0x973a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a42a8 <__cxa_atexit@plt+0x973a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r8, [sp, #-1060] @ 0xfffffbdc │ │ │ │ - strbteq fp, [r6], #732 @ 0x2dc │ │ │ │ + ldreq r7, [sp, #-1068] @ 0xfffffbd4 │ │ │ │ + strbteq sl, [r6], #732 @ 0x2dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a42d8 <__cxa_atexit@plt+0x973d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a42dc <__cxa_atexit@plt+0x973dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r8, [sp, #-1908] @ 0xfffff88c │ │ │ │ - strbteq sl, [r6], #2660 @ 0xa64 │ │ │ │ + ldreq r7, [sp, #-1916] @ 0xfffff884 │ │ │ │ + strbteq r9, [r6], #2660 @ 0xa64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ - strbteq fp, [r6], #656 @ 0x290 │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ + strbteq sl, [r6], #656 @ 0x290 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a4364 <__cxa_atexit@plt+0x97464> │ │ │ │ ldr r2, [pc, #84] @ a4370 <__cxa_atexit@plt+0x97470> │ │ │ │ @@ -154898,82 +154898,82 @@ │ │ │ │ ldr r3, [pc, #52] @ a4378 <__cxa_atexit@plt+0x97478> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ a437c <__cxa_atexit@plt+0x9747c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r8, [sp, #-884] @ 0xfffffc8c │ │ │ │ + ldreq r7, [sp, #-892] @ 0xfffffc84 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r8, [sp, #-872] @ 0xfffffc98 │ │ │ │ - strbteq fp, [r6], #520 @ 0x208 │ │ │ │ + ldreq r7, [sp, #-880] @ 0xfffffc90 │ │ │ │ + strbteq sl, [r6], #520 @ 0x208 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a43ac <__cxa_atexit@plt+0x974ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ a43b0 <__cxa_atexit@plt+0x974b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r8, [sp, #-792] @ 0xfffffce8 │ │ │ │ - strbteq fp, [r6], #468 @ 0x1d4 │ │ │ │ + ldreq r7, [sp, #-800] @ 0xfffffce0 │ │ │ │ + strbteq sl, [r6], #468 @ 0x1d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a43e0 <__cxa_atexit@plt+0x974e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a43e4 <__cxa_atexit@plt+0x974e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r8, [sp, #-1644] @ 0xfffff994 │ │ │ │ - strbteq fp, [r6], #416 @ 0x1a0 │ │ │ │ + ldreq r7, [sp, #-1652] @ 0xfffff98c │ │ │ │ + strbteq sl, [r6], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a4414 <__cxa_atexit@plt+0x97514> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a4418 <__cxa_atexit@plt+0x97518> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r8, [sp, #-692] @ 0xfffffd4c │ │ │ │ - strbteq fp, [r6], #364 @ 0x16c │ │ │ │ + ldreq r7, [sp, #-700] @ 0xfffffd44 │ │ │ │ + strbteq sl, [r6], #364 @ 0x16c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a4448 <__cxa_atexit@plt+0x97548> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a444c <__cxa_atexit@plt+0x9754c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r8, [sp, #-1540] @ 0xfffff9fc │ │ │ │ - strbteq sl, [r6], #2292 @ 0x8f4 │ │ │ │ + ldreq r7, [sp, #-1548] @ 0xfffff9f4 │ │ │ │ + strbteq r9, [r6], #2292 @ 0x8f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a44c0 <__cxa_atexit@plt+0x975c0> │ │ │ │ and r2, r8, #3 │ │ │ │ @@ -154982,29 +154982,29 @@ │ │ │ │ ldr r2, [pc, #60] @ a44d0 <__cxa_atexit@plt+0x975d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r8, #2] │ │ │ │ ldr r9, [pc, #52] @ a44d4 <__cxa_atexit@plt+0x975d4> │ │ │ │ add r9, pc, r9 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [pc, #40] @ a44dc <__cxa_atexit@plt+0x975dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ a44d8 <__cxa_atexit@plt+0x975d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq sl, [r6], #1600 @ 0x640 │ │ │ │ - strbteq fp, [r6], #216 @ 0xd8 │ │ │ │ - ldreq r8, [sp, #-624] @ 0xfffffd90 │ │ │ │ - strbteq fp, [r6], #168 @ 0xa8 │ │ │ │ + strbteq r9, [r6], #1600 @ 0x640 │ │ │ │ + strbteq sl, [r6], #216 @ 0xd8 │ │ │ │ + ldreq r7, [sp, #-632] @ 0xfffffd88 │ │ │ │ + strbteq sl, [r6], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a450c <__cxa_atexit@plt+0x9760c> │ │ │ │ ldr r7, [pc, #172] @ a45ac <__cxa_atexit@plt+0x976ac> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -155046,22 +155046,22 @@ │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, lr, #2 │ │ │ │ mov r6, lr │ │ │ │ bx ip │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq fp, [r6], #128 @ 0x80 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq sl, [r6], #128 @ 0x80 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - ldreq r8, [sp, #-428] @ 0xfffffe54 │ │ │ │ - ldreq r8, [sp, #-464] @ 0xfffffe30 │ │ │ │ + ldreq r7, [sp, #-436] @ 0xfffffe4c │ │ │ │ + ldreq r7, [sp, #-472] @ 0xfffffe28 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - strbteq sl, [r6], #4048 @ 0xfd0 │ │ │ │ + strbteq r9, [r6], #4048 @ 0xfd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a4688 <__cxa_atexit@plt+0x97788> │ │ │ │ ldr r7, [pc, #232] @ a46d0 <__cxa_atexit@plt+0x977d0> │ │ │ │ @@ -155083,15 +155083,15 @@ │ │ │ │ ldr r9, [pc, #184] @ a46e0 <__cxa_atexit@plt+0x977e0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -155119,25 +155119,25 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r2] │ │ │ │ ldr r7, [pc, #24] @ a46d8 <__cxa_atexit@plt+0x977d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq r8, [sp, #-100] @ 0xffffff9c │ │ │ │ + ldreq r7, [sp, #-108] @ 0xffffff94 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - strbteq sl, [r6], #1208 @ 0x4b8 │ │ │ │ - strbteq sl, [r6], #3840 @ 0xf00 │ │ │ │ - strbteq sl, [r6], #3872 @ 0xf20 │ │ │ │ - ldreq r8, [sp, #-188] @ 0xffffff44 │ │ │ │ - ldreq r8, [sp, #-904] @ 0xfffffc78 │ │ │ │ - strbteq sl, [r6], #3748 @ 0xea4 │ │ │ │ + strbteq r9, [r6], #1208 @ 0x4b8 │ │ │ │ + strbteq r9, [r6], #3840 @ 0xf00 │ │ │ │ + strbteq r9, [r6], #3872 @ 0xf20 │ │ │ │ + ldreq r7, [sp, #-196] @ 0xffffff3c │ │ │ │ + ldreq r7, [sp, #-912] @ 0xfffffc70 │ │ │ │ + strbteq r9, [r6], #3748 @ 0xea4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #172] @ a47b8 <__cxa_atexit@plt+0x978b8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r5 │ │ │ │ str r2, [r7], #-8 │ │ │ │ @@ -155150,15 +155150,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #2] │ │ │ │ ldr r9, [pc, #136] @ a47c4 <__cxa_atexit@plt+0x978c4> │ │ │ │ add r9, pc, r9 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r7, r3 │ │ │ │ bcc a4798 <__cxa_atexit@plt+0x97898> │ │ │ │ ldr r7, [pc, #104] @ a47cc <__cxa_atexit@plt+0x978cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -155177,22 +155177,22 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ ldr r7, [pc, #16] @ a47bc <__cxa_atexit@plt+0x978bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq r7, [sp, #-3960] @ 0xfffff088 │ │ │ │ + ldreq r6, [sp, #-3968] @ 0xfffff080 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - strbteq sl, [r6], #932 @ 0x3a4 │ │ │ │ - strbteq sl, [r6], #3604 @ 0xe14 │ │ │ │ - ldreq r7, [sp, #-4032] @ 0xfffff040 │ │ │ │ - ldreq r8, [sp, #-652] @ 0xfffffd74 │ │ │ │ + strbteq r9, [r6], #932 @ 0x3a4 │ │ │ │ + strbteq r9, [r6], #3604 @ 0xe14 │ │ │ │ + ldreq r6, [sp, #-4040] @ 0xfffff038 │ │ │ │ + ldreq r7, [sp, #-660] @ 0xfffffd6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a4808 <__cxa_atexit@plt+0x97908> │ │ │ │ @@ -155203,44 +155203,44 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ a4824 <__cxa_atexit@plt+0x97924> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r8, [sp, #-516] @ 0xfffffdfc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r7, [sp, #-524] @ 0xfffffdf4 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4880 <__cxa_atexit@plt+0x97980> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a4878 <__cxa_atexit@plt+0x97978> │ │ │ │ ldr r3, [pc, #48] @ a4888 <__cxa_atexit@plt+0x97988> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ a488c <__cxa_atexit@plt+0x9798c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ a4890 <__cxa_atexit@plt+0x97990> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r0, [r8], #2532 @ 0x9e4 │ │ │ │ - ldreq r7, [sp, #-3628] @ 0xfffff1d4 │ │ │ │ + ldreq r0, [r8], #1764 @ 0x6e4 │ │ │ │ + ldreq r6, [sp, #-3636] @ 0xfffff1cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -155258,16 +155258,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ a4900 <__cxa_atexit@plt+0x97a00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r8, [sp, #-16] │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r7, [sp, #-24] @ 0xffffffe8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -155283,44 +155283,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ a4964 <__cxa_atexit@plt+0x97a64> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [sp, #-3992] @ 0xfffff068 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [sp, #-4000] @ 0xfffff060 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a49c0 <__cxa_atexit@plt+0x97ac0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a49b8 <__cxa_atexit@plt+0x97ab8> │ │ │ │ ldr r3, [pc, #48] @ a49c8 <__cxa_atexit@plt+0x97ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ a49cc <__cxa_atexit@plt+0x97acc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ a49d0 <__cxa_atexit@plt+0x97ad0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r0, [r8], #2209 @ 0x8a1 │ │ │ │ - ldreq r7, [sp, #-3308] @ 0xfffff314 │ │ │ │ + ldreq r0, [r8], #1441 @ 0x5a1 │ │ │ │ + ldreq r6, [sp, #-3316] @ 0xfffff30c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -155338,16 +155338,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ a4a40 <__cxa_atexit@plt+0x97b40> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [sp, #-3792] @ 0xfffff130 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [sp, #-3800] @ 0xfffff128 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -155363,20 +155363,20 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ a4aa4 <__cxa_atexit@plt+0x97ba4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [sp, #-3672] @ 0xfffff1a8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [sp, #-3680] @ 0xfffff1a0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b a5408 <__cxa_atexit@plt+0x98508> │ │ │ │ - strbteq sl, [r6], #888 @ 0x378 │ │ │ │ + strbteq r9, [r6], #888 @ 0x378 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4b28 <__cxa_atexit@plt+0x97c28> │ │ │ │ ldr r2, [pc, #96] @ a4b30 <__cxa_atexit@plt+0x97c30> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -155401,85 +155401,85 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq r7, [sp, #-3008] @ 0xfffff440 │ │ │ │ - ldreq r7, [sp, #-3516] @ 0xfffff244 │ │ │ │ - strbteq sl, [r6], #748 @ 0x2ec │ │ │ │ + ldreq r6, [sp, #-3016] @ 0xfffff438 │ │ │ │ + ldreq r6, [sp, #-3524] @ 0xfffff23c │ │ │ │ + strbteq r9, [r6], #748 @ 0x2ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a4b60 <__cxa_atexit@plt+0x97c60> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ b a4b68 <__cxa_atexit@plt+0x97c68> │ │ │ │ ldr r7, [pc, #12] @ a4b74 <__cxa_atexit@plt+0x97c74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [sp, #-3440] @ 0xfffff290 │ │ │ │ - strbteq r9, [r6], #4068 @ 0xfe4 │ │ │ │ + ldreq r6, [sp, #-3448] @ 0xfffff288 │ │ │ │ + strbteq r8, [r6], #4068 @ 0xfe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4bb4 <__cxa_atexit@plt+0x97cb4> │ │ │ │ ldr r9, [pc, #36] @ a4bbc <__cxa_atexit@plt+0x97cbc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ a4bc0 <__cxa_atexit@plt+0x97cc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [r6], #3964 @ 0xf7c │ │ │ │ - ldreq r7, [sp, #-2808] @ 0xfffff508 │ │ │ │ - strbteq r9, [r6], #3900 @ 0xf3c │ │ │ │ + strbteq r8, [r6], #3964 @ 0xf7c │ │ │ │ + ldreq r6, [sp, #-2816] @ 0xfffff500 │ │ │ │ + strbteq r8, [r6], #3900 @ 0xf3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4c00 <__cxa_atexit@plt+0x97d00> │ │ │ │ ldr r2, [pc, #36] @ a4c08 <__cxa_atexit@plt+0x97d08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ a4c0c <__cxa_atexit@plt+0x97d0c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [sp, #-2744] @ 0xfffff548 │ │ │ │ - ldreq r7, [sp, #-2792] @ 0xfffff518 │ │ │ │ + ldreq r6, [sp, #-2752] @ 0xfffff540 │ │ │ │ + ldreq r6, [sp, #-2800] @ 0xfffff510 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4c40 <__cxa_atexit@plt+0x97d40> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a4c48 <__cxa_atexit@plt+0x97d48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1756358 <__cxa_atexit@plt+0x1749458> │ │ │ │ + b 3fe93c <__cxa_atexit@plt+0x3f1a3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [sp, #-2668] @ 0xfffff594 │ │ │ │ - strbteq sl, [r6], #2100 @ 0x834 │ │ │ │ + ldreq r6, [sp, #-2676] @ 0xfffff58c │ │ │ │ + strbteq r9, [r6], #2100 @ 0x834 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4ce8 <__cxa_atexit@plt+0x97de8> │ │ │ │ ldr r3, [pc, #128] @ a4cf0 <__cxa_atexit@plt+0x97df0> │ │ │ │ @@ -155503,27 +155503,27 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq a4ce0 <__cxa_atexit@plt+0x97de0> │ │ │ │ ldr r3, [pc, #56] @ a4cf8 <__cxa_atexit@plt+0x97df8> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbteq sl, [r6], #1928 @ 0x788 │ │ │ │ + strbteq r9, [r6], #1928 @ 0x788 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ ldr r1, [pc, #48] @ a4d4c <__cxa_atexit@plt+0x97e4c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -155532,30 +155532,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq a4d44 <__cxa_atexit@plt+0x97e44> │ │ │ │ ldr r3, [pc, #28] @ a4d50 <__cxa_atexit@plt+0x97e50> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq sl, [r6], #1840 @ 0x730 │ │ │ │ + strbteq r9, [r6], #1840 @ 0x730 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a4d78 <__cxa_atexit@plt+0x97e78> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq sl, [r6], #1784 @ 0x6f8 │ │ │ │ + strbteq r9, [r6], #1784 @ 0x6f8 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a4e58 <__cxa_atexit@plt+0x97f58> │ │ │ │ ldr r6, [pc, #276] @ a4eb4 <__cxa_atexit@plt+0x97fb4> │ │ │ │ @@ -155601,47 +155601,47 @@ │ │ │ │ str r7, [sl, #48] @ 0x30 │ │ │ │ add lr, sl, #52 @ 0x34 │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, ip │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc a4e9c <__cxa_atexit@plt+0x97f9c> │ │ │ │ ldr r3, [pc, #72] @ a4eb8 <__cxa_atexit@plt+0x97fb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - ldreq r7, [sp, #-2264] @ 0xfffff728 │ │ │ │ - ldreq r7, [sp, #-2264] @ 0xfffff728 │ │ │ │ - ldreq r7, [sp, #-2244] @ 0xfffff73c │ │ │ │ - ldreq r7, [sp, #-2236] @ 0xfffff744 │ │ │ │ - strbteq r9, [r6], #3116 @ 0xc2c │ │ │ │ + ldreq r6, [sp, #-2272] @ 0xfffff720 │ │ │ │ + ldreq r6, [sp, #-2272] @ 0xfffff720 │ │ │ │ + ldreq r6, [sp, #-2252] @ 0xfffff734 │ │ │ │ + ldreq r6, [sp, #-2244] @ 0xfffff73c │ │ │ │ + strbteq r8, [r6], #3116 @ 0xc2c │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -155678,79 +155678,79 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r3, #48] @ 0x30 │ │ │ │ add lr, r3, #52 @ 0x34 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r4, sl │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - ldreq r7, [sp, #-1952] @ 0xfffff860 │ │ │ │ - ldreq r7, [sp, #-1952] @ 0xfffff860 │ │ │ │ - ldreq r7, [sp, #-1932] @ 0xfffff874 │ │ │ │ - ldreq r7, [sp, #-1924] @ 0xfffff87c │ │ │ │ - strbteq r9, [r6], #2984 @ 0xba8 │ │ │ │ + ldreq r6, [sp, #-1960] @ 0xfffff858 │ │ │ │ + ldreq r6, [sp, #-1960] @ 0xfffff858 │ │ │ │ + ldreq r6, [sp, #-1940] @ 0xfffff86c │ │ │ │ + ldreq r6, [sp, #-1932] @ 0xfffff874 │ │ │ │ + strbteq r8, [r6], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4ff0 <__cxa_atexit@plt+0x980f0> │ │ │ │ ldr r9, [pc, #36] @ a4ff8 <__cxa_atexit@plt+0x980f8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ a4ffc <__cxa_atexit@plt+0x980fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [r6], #2880 @ 0xb40 │ │ │ │ - ldreq r7, [sp, #-1724] @ 0xfffff944 │ │ │ │ - strbteq r9, [r6], #2816 @ 0xb00 │ │ │ │ + strbteq r8, [r6], #2880 @ 0xb40 │ │ │ │ + ldreq r6, [sp, #-1732] @ 0xfffff93c │ │ │ │ + strbteq r8, [r6], #2816 @ 0xb00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a503c <__cxa_atexit@plt+0x9813c> │ │ │ │ ldr r2, [pc, #36] @ a5044 <__cxa_atexit@plt+0x98144> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ a5048 <__cxa_atexit@plt+0x98148> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [sp, #-1660] @ 0xfffff984 │ │ │ │ - ldreq r7, [sp, #-1708] @ 0xfffff954 │ │ │ │ + ldreq r6, [sp, #-1668] @ 0xfffff97c │ │ │ │ + ldreq r6, [sp, #-1716] @ 0xfffff94c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a507c <__cxa_atexit@plt+0x9817c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a5084 <__cxa_atexit@plt+0x98184> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1756358 <__cxa_atexit@plt+0x1749458> │ │ │ │ + b 3fe93c <__cxa_atexit@plt+0x3f1a3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [sp, #-1584] @ 0xfffff9d0 │ │ │ │ - strbteq sl, [r6], #1016 @ 0x3f8 │ │ │ │ + ldreq r6, [sp, #-1592] @ 0xfffff9c8 │ │ │ │ + strbteq r9, [r6], #1016 @ 0x3f8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5124 <__cxa_atexit@plt+0x98224> │ │ │ │ ldr r3, [pc, #128] @ a512c <__cxa_atexit@plt+0x9822c> │ │ │ │ @@ -155774,27 +155774,27 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq a511c <__cxa_atexit@plt+0x9821c> │ │ │ │ ldr r3, [pc, #56] @ a5134 <__cxa_atexit@plt+0x98234> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbteq sl, [r6], #844 @ 0x34c │ │ │ │ + strbteq r9, [r6], #844 @ 0x34c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ ldr r1, [pc, #48] @ a5188 <__cxa_atexit@plt+0x98288> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -155803,30 +155803,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq a5180 <__cxa_atexit@plt+0x98280> │ │ │ │ ldr r3, [pc, #28] @ a518c <__cxa_atexit@plt+0x9828c> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq sl, [r6], #756 @ 0x2f4 │ │ │ │ + strbteq r9, [r6], #756 @ 0x2f4 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a51b4 <__cxa_atexit@plt+0x982b4> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq sl, [r6], #700 @ 0x2bc │ │ │ │ + strbteq r9, [r6], #700 @ 0x2bc │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a5294 <__cxa_atexit@plt+0x98394> │ │ │ │ ldr r6, [pc, #276] @ a52f0 <__cxa_atexit@plt+0x983f0> │ │ │ │ @@ -155872,47 +155872,47 @@ │ │ │ │ str r7, [sl, #48] @ 0x30 │ │ │ │ add lr, sl, #52 @ 0x34 │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, ip │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc a52d8 <__cxa_atexit@plt+0x983d8> │ │ │ │ ldr r3, [pc, #72] @ a52f4 <__cxa_atexit@plt+0x983f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - ldreq r7, [sp, #-1180] @ 0xfffffb64 │ │ │ │ - ldreq r7, [sp, #-1180] @ 0xfffffb64 │ │ │ │ - ldreq r7, [sp, #-1160] @ 0xfffffb78 │ │ │ │ - ldreq r7, [sp, #-1152] @ 0xfffffb80 │ │ │ │ - strbteq r9, [r6], #2032 @ 0x7f0 │ │ │ │ + ldreq r6, [sp, #-1188] @ 0xfffffb5c │ │ │ │ + ldreq r6, [sp, #-1188] @ 0xfffffb5c │ │ │ │ + ldreq r6, [sp, #-1168] @ 0xfffffb70 │ │ │ │ + ldreq r6, [sp, #-1160] @ 0xfffffb78 │ │ │ │ + strbteq r8, [r6], #2032 @ 0x7f0 │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -155949,28 +155949,28 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r3, #48] @ 0x30 │ │ │ │ add lr, r3, #52 @ 0x34 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r4, sl │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - ldreq r7, [sp, #-868] @ 0xfffffc9c │ │ │ │ - ldreq r7, [sp, #-868] @ 0xfffffc9c │ │ │ │ - ldreq r7, [sp, #-848] @ 0xfffffcb0 │ │ │ │ - ldreq r7, [sp, #-840] @ 0xfffffcb8 │ │ │ │ + ldreq r6, [sp, #-876] @ 0xfffffc94 │ │ │ │ + ldreq r6, [sp, #-876] @ 0xfffffc94 │ │ │ │ + ldreq r6, [sp, #-856] @ 0xfffffca8 │ │ │ │ + ldreq r6, [sp, #-848] @ 0xfffffcb0 │ │ │ │ @ instruction: 0xfffff6a0 │ │ │ │ andeq r0, r0, r9, lsl #1 │ │ │ │ - strbteq sl, [r6], #532 @ 0x214 │ │ │ │ + strbteq r9, [r6], #532 @ 0x214 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -156012,42 +156012,42 @@ │ │ │ │ str r2, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str ip, [r3, #36] @ 0x24 │ │ │ │ ldr r8, [sp, #4] │ │ │ │ mov r9, sl │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 360a88 <__cxa_atexit@plt+0x353b88> │ │ │ │ + b 11a83e0 <__cxa_atexit@plt+0x119b4e0> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff664 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - ldreq r7, [sp, #-660] @ 0xfffffd6c │ │ │ │ + ldreq r6, [sp, #-668] @ 0xfffffd64 │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ - strbteq r9, [r6], #1556 @ 0x614 │ │ │ │ + strbteq r8, [r6], #1556 @ 0x614 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5520 <__cxa_atexit@plt+0x98620> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ a5528 <__cxa_atexit@plt+0x98628> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [sp, #-392] @ 0xfffffe78 │ │ │ │ - strbteq r9, [r6], #1488 @ 0x5d0 │ │ │ │ + ldreq r6, [sp, #-400] @ 0xfffffe70 │ │ │ │ + strbteq r8, [r6], #1488 @ 0x5d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a55e0 <__cxa_atexit@plt+0x986e0> │ │ │ │ ldr r2, [pc, #176] @ a5600 <__cxa_atexit@plt+0x98700> │ │ │ │ @@ -156057,15 +156057,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ands r2, r8, #3 │ │ │ │ beq a5578 <__cxa_atexit@plt+0x98678> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ cmp r2, #2 │ │ │ │ bne a5588 <__cxa_atexit@plt+0x98688> │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -156083,36 +156083,36 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r8, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldreq r7, [sp, #-312] @ 0xfffffec8 │ │ │ │ - strbteq r9, [r6], #1268 @ 0x4f4 │ │ │ │ + ldreq r6, [sp, #-320] @ 0xfffffec0 │ │ │ │ + strbteq r8, [r6], #1268 @ 0x4f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a5634 <__cxa_atexit@plt+0x98734> │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc a5690 <__cxa_atexit@plt+0x98790> │ │ │ │ ldr lr, [pc, #88] @ a56a4 <__cxa_atexit@plt+0x987a4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r8, #3] │ │ │ │ @@ -156127,41 +156127,41 @@ │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - ldreq r7, [sp, #-140] @ 0xffffff74 │ │ │ │ - strbteq r9, [r6], #1848 @ 0x738 │ │ │ │ + ldreq r6, [sp, #-148] @ 0xffffff6c │ │ │ │ + strbteq r8, [r6], #1848 @ 0x738 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a56e8 <__cxa_atexit@plt+0x987e8> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 33ed78 <__cxa_atexit@plt+0x331e78> │ │ │ │ + b 11866d0 <__cxa_atexit@plt+0x11797d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [r6], #3884 @ 0xf2c │ │ │ │ + strbteq r8, [r6], #3884 @ 0xf2c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a5768 <__cxa_atexit@plt+0x98868> │ │ │ │ @@ -156186,15 +156186,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq r9, [r6], #3756 @ 0xeac │ │ │ │ + strbteq r8, [r6], #3756 @ 0xeac │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #16] │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp ip, r3 │ │ │ │ bcc a58cc <__cxa_atexit@plt+0x989cc> │ │ │ │ @@ -156270,56 +156270,56 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r2, r9, sl, fp} │ │ │ │ mov r6, r3 │ │ │ │ ldr sl, [sp, #4] │ │ │ │ add fp, sp, #8 │ │ │ │ ldm fp, {r8, r9, fp} │ │ │ │ - b 360a88 <__cxa_atexit@plt+0x353b88> │ │ │ │ + b 11a83e0 <__cxa_atexit@plt+0x119b4e0> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r0, [r5] │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - ldreq r6, [sp, #-3828] @ 0xfffff10c │ │ │ │ + ldreq r5, [sp, #-3836] @ 0xfffff104 │ │ │ │ @ instruction: 0xfffff27c │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ - ldreq r6, [sp, #-3720] @ 0xfffff178 │ │ │ │ + ldreq r5, [sp, #-3728] @ 0xfffff170 │ │ │ │ @ instruction: 0xfffff3a8 │ │ │ │ - strbteq r9, [r6], #468 @ 0x1d4 │ │ │ │ + strbteq r8, [r6], #468 @ 0x1d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5960 <__cxa_atexit@plt+0x98a60> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ a5968 <__cxa_atexit@plt+0x98a68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [sp, #-3400] @ 0xfffff2b8 │ │ │ │ - strbteq r9, [r6], #400 @ 0x190 │ │ │ │ + ldreq r5, [sp, #-3408] @ 0xfffff2b0 │ │ │ │ + strbteq r8, [r6], #400 @ 0x190 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5a20 <__cxa_atexit@plt+0x98b20> │ │ │ │ ldr r2, [pc, #176] @ a5a40 <__cxa_atexit@plt+0x98b40> │ │ │ │ @@ -156329,15 +156329,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ands r2, r8, #3 │ │ │ │ beq a59b8 <__cxa_atexit@plt+0x98ab8> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ cmp r2, #2 │ │ │ │ bne a59c8 <__cxa_atexit@plt+0x98ac8> │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -156355,36 +156355,36 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r8, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldreq r6, [sp, #-3320] @ 0xfffff308 │ │ │ │ - strbteq r9, [r6], #180 @ 0xb4 │ │ │ │ + ldreq r5, [sp, #-3328] @ 0xfffff300 │ │ │ │ + strbteq r8, [r6], #180 @ 0xb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a5a74 <__cxa_atexit@plt+0x98b74> │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc a5ad0 <__cxa_atexit@plt+0x98bd0> │ │ │ │ ldr lr, [pc, #88] @ a5ae4 <__cxa_atexit@plt+0x98be4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r8, #3] │ │ │ │ @@ -156399,41 +156399,41 @@ │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - ldreq r6, [sp, #-3148] @ 0xfffff3b4 │ │ │ │ - strbteq r9, [r6], #760 @ 0x2f8 │ │ │ │ + ldreq r5, [sp, #-3156] @ 0xfffff3ac │ │ │ │ + strbteq r8, [r6], #760 @ 0x2f8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a5b28 <__cxa_atexit@plt+0x98c28> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 33ed78 <__cxa_atexit@plt+0x331e78> │ │ │ │ + b 11866d0 <__cxa_atexit@plt+0x11797d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [r6], #2796 @ 0xaec │ │ │ │ + strbteq r8, [r6], #2796 @ 0xaec │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a5b90 <__cxa_atexit@plt+0x98c90> │ │ │ │ @@ -156452,15 +156452,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r9, [r6], #2692 @ 0xa84 │ │ │ │ + strbteq r8, [r6], #2692 @ 0xa84 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp lr, r3 │ │ │ │ bcc a5cec <__cxa_atexit@plt+0x98dec> │ │ │ │ @@ -156534,38 +156534,38 @@ │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr sl, [sp] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 360a88 <__cxa_atexit@plt+0x353b88> │ │ │ │ + b 11a83e0 <__cxa_atexit@plt+0x119b4e0> │ │ │ │ mov r6, #32 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r1, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - ldreq r6, [sp, #-2812] @ 0xfffff504 │ │ │ │ + ldreq r5, [sp, #-2820] @ 0xfffff4fc │ │ │ │ @ instruction: 0xffffee50 │ │ │ │ @ instruction: 0xfffff404 │ │ │ │ - ldreq r6, [sp, #-2680] @ 0xfffff588 │ │ │ │ + ldreq r5, [sp, #-2688] @ 0xfffff580 │ │ │ │ @ instruction: 0xffffef9c │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #4 │ │ │ │ cmp fp, ip │ │ │ │ @@ -156604,15 +156604,15 @@ │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 695d34 <__cxa_atexit@plt+0x688e34> │ │ │ │ + b 14dd314 <__cxa_atexit@plt+0x14d0414> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, ip │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b a5e28 <__cxa_atexit@plt+0x98f28> │ │ │ │ @@ -156622,77 +156622,77 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffff650 │ │ │ │ - strbteq r9, [r6], #2060 @ 0x80c │ │ │ │ - strbteq r9, [r6], #1976 @ 0x7b8 │ │ │ │ + strbteq r8, [r6], #2060 @ 0x80c │ │ │ │ + strbteq r8, [r6], #1976 @ 0x7b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 695d34 <__cxa_atexit@plt+0x688e34> │ │ │ │ - strbteq r8, [r6], #3312 @ 0xcf0 │ │ │ │ + b 14dd314 <__cxa_atexit@plt+0x14d0414> │ │ │ │ + strbteq r7, [r6], #3312 @ 0xcf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5ea8 <__cxa_atexit@plt+0x98fa8> │ │ │ │ ldr r9, [pc, #36] @ a5eb0 <__cxa_atexit@plt+0x98fb0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ a5eb4 <__cxa_atexit@plt+0x98fb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r6], #3208 @ 0xc88 │ │ │ │ - ldreq r6, [sp, #-2052] @ 0xfffff7fc │ │ │ │ - strbteq r8, [r6], #3144 @ 0xc48 │ │ │ │ + strbteq r7, [r6], #3208 @ 0xc88 │ │ │ │ + ldreq r5, [sp, #-2060] @ 0xfffff7f4 │ │ │ │ + strbteq r7, [r6], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5ef4 <__cxa_atexit@plt+0x98ff4> │ │ │ │ ldr r2, [pc, #36] @ a5efc <__cxa_atexit@plt+0x98ffc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ a5f00 <__cxa_atexit@plt+0x99000> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [sp, #-1988] @ 0xfffff83c │ │ │ │ - ldreq r6, [sp, #-2036] @ 0xfffff80c │ │ │ │ + ldreq r5, [sp, #-1996] @ 0xfffff834 │ │ │ │ + ldreq r5, [sp, #-2044] @ 0xfffff804 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5f34 <__cxa_atexit@plt+0x99034> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a5f3c <__cxa_atexit@plt+0x9903c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1756358 <__cxa_atexit@plt+0x1749458> │ │ │ │ + b 3fe93c <__cxa_atexit@plt+0x3f1a3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [sp, #-1912] @ 0xfffff888 │ │ │ │ - strbteq r9, [r6], #1344 @ 0x540 │ │ │ │ + ldreq r5, [sp, #-1920] @ 0xfffff880 │ │ │ │ + strbteq r8, [r6], #1344 @ 0x540 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5fd0 <__cxa_atexit@plt+0x990d0> │ │ │ │ ldr r3, [pc, #116] @ a5fd8 <__cxa_atexit@plt+0x990d8> │ │ │ │ @@ -156713,27 +156713,27 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq a5fc8 <__cxa_atexit@plt+0x990c8> │ │ │ │ ldr r3, [pc, #56] @ a5fe0 <__cxa_atexit@plt+0x990e0> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbteq r9, [r6], #1184 @ 0x4a0 │ │ │ │ + strbteq r8, [r6], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ ldr r1, [pc, #48] @ a6034 <__cxa_atexit@plt+0x99134> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -156742,30 +156742,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq a602c <__cxa_atexit@plt+0x9912c> │ │ │ │ ldr r3, [pc, #28] @ a6038 <__cxa_atexit@plt+0x99138> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r9, [r6], #1096 @ 0x448 │ │ │ │ + strbteq r8, [r6], #1096 @ 0x448 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a6060 <__cxa_atexit@plt+0x99160> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r9, [r6], #1040 @ 0x410 │ │ │ │ + strbteq r8, [r6], #1040 @ 0x410 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a6140 <__cxa_atexit@plt+0x99240> │ │ │ │ ldr r6, [pc, #276] @ a619c <__cxa_atexit@plt+0x9929c> │ │ │ │ @@ -156811,47 +156811,47 @@ │ │ │ │ str r7, [sl, #48] @ 0x30 │ │ │ │ add lr, sl, #52 @ 0x34 │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, ip │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc a6184 <__cxa_atexit@plt+0x99284> │ │ │ │ ldr r3, [pc, #72] @ a61a0 <__cxa_atexit@plt+0x992a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - ldreq r6, [sp, #-1520] @ 0xfffffa10 │ │ │ │ - ldreq r6, [sp, #-1520] @ 0xfffffa10 │ │ │ │ - ldreq r6, [sp, #-1500] @ 0xfffffa24 │ │ │ │ - ldreq r6, [sp, #-1492] @ 0xfffffa2c │ │ │ │ - strbteq r8, [r6], #2372 @ 0x944 │ │ │ │ + ldreq r5, [sp, #-1528] @ 0xfffffa08 │ │ │ │ + ldreq r5, [sp, #-1528] @ 0xfffffa08 │ │ │ │ + ldreq r5, [sp, #-1508] @ 0xfffffa1c │ │ │ │ + ldreq r5, [sp, #-1500] @ 0xfffffa24 │ │ │ │ + strbteq r7, [r6], #2372 @ 0x944 │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -156888,79 +156888,79 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r3, #48] @ 0x30 │ │ │ │ add lr, r3, #52 @ 0x34 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r4, sl │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - ldreq r6, [sp, #-1208] @ 0xfffffb48 │ │ │ │ - ldreq r6, [sp, #-1208] @ 0xfffffb48 │ │ │ │ - ldreq r6, [sp, #-1188] @ 0xfffffb5c │ │ │ │ - ldreq r6, [sp, #-1180] @ 0xfffffb64 │ │ │ │ - strbteq r8, [r6], #2240 @ 0x8c0 │ │ │ │ + ldreq r5, [sp, #-1216] @ 0xfffffb40 │ │ │ │ + ldreq r5, [sp, #-1216] @ 0xfffffb40 │ │ │ │ + ldreq r5, [sp, #-1196] @ 0xfffffb54 │ │ │ │ + ldreq r5, [sp, #-1188] @ 0xfffffb5c │ │ │ │ + strbteq r7, [r6], #2240 @ 0x8c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a62d8 <__cxa_atexit@plt+0x993d8> │ │ │ │ ldr r9, [pc, #36] @ a62e0 <__cxa_atexit@plt+0x993e0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ a62e4 <__cxa_atexit@plt+0x993e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r6], #2136 @ 0x858 │ │ │ │ - ldreq r6, [sp, #-980] @ 0xfffffc2c │ │ │ │ - strbteq r8, [r6], #2072 @ 0x818 │ │ │ │ + strbteq r7, [r6], #2136 @ 0x858 │ │ │ │ + ldreq r5, [sp, #-988] @ 0xfffffc24 │ │ │ │ + strbteq r7, [r6], #2072 @ 0x818 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a6324 <__cxa_atexit@plt+0x99424> │ │ │ │ ldr r2, [pc, #36] @ a632c <__cxa_atexit@plt+0x9942c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ a6330 <__cxa_atexit@plt+0x99430> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 33e968 <__cxa_atexit@plt+0x331a68> │ │ │ │ + b 11862c0 <__cxa_atexit@plt+0x11793c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [sp, #-916] @ 0xfffffc6c │ │ │ │ - ldreq r6, [sp, #-964] @ 0xfffffc3c │ │ │ │ + ldreq r5, [sp, #-924] @ 0xfffffc64 │ │ │ │ + ldreq r5, [sp, #-972] @ 0xfffffc34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a6364 <__cxa_atexit@plt+0x99464> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a636c <__cxa_atexit@plt+0x9946c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1756358 <__cxa_atexit@plt+0x1749458> │ │ │ │ + b 3fe93c <__cxa_atexit@plt+0x3f1a3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [sp, #-840] @ 0xfffffcb8 │ │ │ │ - strbteq r9, [r6], #272 @ 0x110 │ │ │ │ + ldreq r5, [sp, #-848] @ 0xfffffcb0 │ │ │ │ + strbteq r8, [r6], #272 @ 0x110 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a6400 <__cxa_atexit@plt+0x99500> │ │ │ │ ldr r3, [pc, #116] @ a6408 <__cxa_atexit@plt+0x99508> │ │ │ │ @@ -156981,27 +156981,27 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq a63f8 <__cxa_atexit@plt+0x994f8> │ │ │ │ ldr r3, [pc, #56] @ a6410 <__cxa_atexit@plt+0x99510> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbteq r9, [r6], #112 @ 0x70 │ │ │ │ + strbteq r8, [r6], #112 @ 0x70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ ldr r1, [pc, #48] @ a6464 <__cxa_atexit@plt+0x99564> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -157010,30 +157010,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq a645c <__cxa_atexit@plt+0x9955c> │ │ │ │ ldr r3, [pc, #28] @ a6468 <__cxa_atexit@plt+0x99568> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r9, [r6], #24 │ │ │ │ + strbteq r8, [r6], #24 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a6490 <__cxa_atexit@plt+0x99590> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b 17ac014 <__cxa_atexit@plt+0x179f114> │ │ │ │ + b 3fe944 <__cxa_atexit@plt+0x3f1a44> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r8, [r6], #4064 @ 0xfe0 │ │ │ │ + strbteq r7, [r6], #4064 @ 0xfe0 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a6570 <__cxa_atexit@plt+0x99670> │ │ │ │ ldr r6, [pc, #276] @ a65cc <__cxa_atexit@plt+0x996cc> │ │ │ │ @@ -157079,47 +157079,47 @@ │ │ │ │ str r7, [sl, #48] @ 0x30 │ │ │ │ add lr, sl, #52 @ 0x34 │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, ip │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc a65b4 <__cxa_atexit@plt+0x996b4> │ │ │ │ ldr r3, [pc, #72] @ a65d0 <__cxa_atexit@plt+0x996d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4001e4 <__cxa_atexit@plt+0x3f32e4> │ │ │ │ + b 3fe96c <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - ldreq r6, [sp, #-448] @ 0xfffffe40 │ │ │ │ - ldreq r6, [sp, #-448] @ 0xfffffe40 │ │ │ │ - ldreq r6, [sp, #-428] @ 0xfffffe54 │ │ │ │ - ldreq r6, [sp, #-420] @ 0xfffffe5c │ │ │ │ - strbteq r8, [r6], #1300 @ 0x514 │ │ │ │ + ldreq r5, [sp, #-456] @ 0xfffffe38 │ │ │ │ + ldreq r5, [sp, #-456] @ 0xfffffe38 │ │ │ │ + ldreq r5, [sp, #-436] @ 0xfffffe4c │ │ │ │ + ldreq r5, [sp, #-428] @ 0xfffffe54 │ │ │ │ + strbteq r7, [r6], #1300 @ 0x514 │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -157156,52 +157156,52 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r3, #48] @ 0x30 │ │ │ │ add lr, r3, #52 @ 0x34 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r4, sl │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - ldreq r6, [sp, #-136] @ 0xffffff78 │ │ │ │ - ldreq r6, [sp, #-136] @ 0xffffff78 │ │ │ │ - ldreq r6, [sp, #-116] @ 0xffffff8c │ │ │ │ - ldreq r6, [sp, #-108] @ 0xffffff94 │ │ │ │ - strbteq r8, [r6], #1828 @ 0x724 │ │ │ │ + ldreq r5, [sp, #-144] @ 0xffffff70 │ │ │ │ + ldreq r5, [sp, #-144] @ 0xffffff70 │ │ │ │ + ldreq r5, [sp, #-124] @ 0xffffff84 │ │ │ │ + ldreq r5, [sp, #-116] @ 0xffffff8c │ │ │ │ + strbteq r7, [r6], #1828 @ 0x724 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 33ee7c <__cxa_atexit@plt+0x331f7c> │ │ │ │ - strbteq r8, [r6], #1784 @ 0x6f8 │ │ │ │ + b 11867d4 <__cxa_atexit@plt+0x11798d4> │ │ │ │ + strbteq r7, [r6], #1784 @ 0x6f8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a6728 <__cxa_atexit@plt+0x99828> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 33ed78 <__cxa_atexit@plt+0x331e78> │ │ │ │ + b 11866d0 <__cxa_atexit@plt+0x11797d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r6], #3852 @ 0xf0c │ │ │ │ + strbteq r7, [r6], #3852 @ 0xf0c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a67c0 <__cxa_atexit@plt+0x998c0> │ │ │ │ @@ -157237,41 +157237,41 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbteq r8, [r6], #1548 @ 0x60c │ │ │ │ + strbteq r7, [r6], #1548 @ 0x60c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 33ee7c <__cxa_atexit@plt+0x331f7c> │ │ │ │ - strbteq r8, [r6], #1504 @ 0x5e0 │ │ │ │ + b 11867d4 <__cxa_atexit@plt+0x11798d4> │ │ │ │ + strbteq r7, [r6], #1504 @ 0x5e0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a6840 <__cxa_atexit@plt+0x99940> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 33ed78 <__cxa_atexit@plt+0x331e78> │ │ │ │ + b 11866d0 <__cxa_atexit@plt+0x11797d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r6], #3572 @ 0xdf4 │ │ │ │ + strbteq r7, [r6], #3572 @ 0xdf4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a68c8 <__cxa_atexit@plt+0x999c8> │ │ │ │ @@ -157342,37 +157342,37 @@ │ │ │ │ str r1, [r2, #28] │ │ │ │ str r3, [r2, #32] │ │ │ │ ldr r3, [pc, #60] @ a69b8 <__cxa_atexit@plt+0x99ab8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ sub sl, r6, #5 │ │ │ │ mov r9, ip │ │ │ │ - b a413a0 <__cxa_atexit@plt+0xa344a0> │ │ │ │ + b 1888678 <__cxa_atexit@plt+0x187b778> │ │ │ │ ldr r7, [pc, #40] @ a69bc <__cxa_atexit@plt+0x99abc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffff604 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - ldreq r6, [sp, #-200] @ 0xffffff38 │ │ │ │ - strbteq r8, [r6], #3272 @ 0xcc8 │ │ │ │ - strbteq r8, [r6], #3304 @ 0xce8 │ │ │ │ + ldreq r5, [sp, #-208] @ 0xffffff30 │ │ │ │ + strbteq r7, [r6], #3272 @ 0xcc8 │ │ │ │ + strbteq r7, [r6], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a6a34 <__cxa_atexit@plt+0x99b34> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a6a2c <__cxa_atexit@plt+0x99b2c> │ │ │ │ ldr r3, [pc, #72] @ a6a3c <__cxa_atexit@plt+0x99b3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ a6a40 <__cxa_atexit@plt+0x99b40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ @@ -157382,24 +157382,24 @@ │ │ │ │ add r2, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ a6a48 <__cxa_atexit@plt+0x99b48> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 4005fc <__cxa_atexit@plt+0x3f36fc> │ │ │ │ + b 3fed9c <__cxa_atexit@plt+0x3f1e9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r6], #3240 @ 0xca8 │ │ │ │ - ldreq r5, [sp, #-3228] @ 0xfffff364 │ │ │ │ - ldreq r6, [sp, #-60] @ 0xffffffc4 │ │ │ │ - ldreq r6, [sp, #-52] @ 0xffffffcc │ │ │ │ - strbteq r8, [r6], #3196 @ 0xc7c │ │ │ │ + strbteq r7, [r6], #3240 @ 0xca8 │ │ │ │ + ldreq r4, [sp, #-3236] @ 0xfffff35c │ │ │ │ + ldreq r5, [sp, #-68] @ 0xffffffbc │ │ │ │ + ldreq r5, [sp, #-60] @ 0xffffffc4 │ │ │ │ + strbteq r7, [r6], #3196 @ 0xc7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a6ad4 <__cxa_atexit@plt+0x99bd4> │ │ │ │ ldr r3, [pc, #116] @ a6ae4 <__cxa_atexit@plt+0x99be4> │ │ │ │ @@ -157415,15 +157415,15 @@ │ │ │ │ ldr r9, [pc, #84] @ a6aec <__cxa_atexit@plt+0x99bec> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ a6af4 <__cxa_atexit@plt+0x99bf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -157431,40 +157431,40 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a6af0 <__cxa_atexit@plt+0x99bf0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbteq r8, [r6], #2004 @ 0x7d4 │ │ │ │ - strbteq r8, [r6], #3080 @ 0xc08 │ │ │ │ - ldreq r5, [sp, #-3940] @ 0xfffff09c │ │ │ │ - strbteq r8, [r6], #3028 @ 0xbd4 │ │ │ │ + strbteq r7, [r6], #2004 @ 0x7d4 │ │ │ │ + strbteq r7, [r6], #3080 @ 0xc08 │ │ │ │ + ldreq r4, [sp, #-3948] @ 0xfffff094 │ │ │ │ + strbteq r7, [r6], #3028 @ 0xbd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a6b30 <__cxa_atexit@plt+0x99c30> │ │ │ │ ldr r3, [pc, #48] @ a6b48 <__cxa_atexit@plt+0x99c48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #44] @ a6b4c <__cxa_atexit@plt+0x99c4c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [pc, #12] @ a6b44 <__cxa_atexit@plt+0x99c44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [sp, #-3828] @ 0xfffff10c │ │ │ │ + ldreq r4, [sp, #-3836] @ 0xfffff104 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r8, [r6], #1868 @ 0x74c │ │ │ │ - strbteq r8, [r6], #2924 @ 0xb6c │ │ │ │ + strbteq r7, [r6], #1868 @ 0x74c │ │ │ │ + strbteq r7, [r6], #2924 @ 0xb6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a6b80 <__cxa_atexit@plt+0x99c80> │ │ │ │ ldr r7, [pc, #80] @ a6bc0 <__cxa_atexit@plt+0x99cc0> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -157483,18 +157483,18 @@ │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r8, [r6], #2900 @ 0xb54 │ │ │ │ - strbteq r8, [r6], #2888 @ 0xb48 │ │ │ │ - ldreq r5, [sp, #-3676] @ 0xfffff1a4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r7, [r6], #2900 @ 0xb54 │ │ │ │ + strbteq r7, [r6], #2888 @ 0xb48 │ │ │ │ + ldreq r4, [sp, #-3684] @ 0xfffff19c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a6c54 <__cxa_atexit@plt+0x99d54> │ │ │ │ @@ -157525,15 +157525,15 @@ │ │ │ │ b a2500 <__cxa_atexit@plt+0x95600> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [sp, #-2732] @ 0xfffff554 │ │ │ │ + ldreq r4, [sp, #-2740] @ 0xfffff54c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp fp, r5 │ │ │ │ bhi a6c90 <__cxa_atexit@plt+0x99d90> │ │ │ │ @@ -157541,15 +157541,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b a2500 <__cxa_atexit@plt+0x95600> │ │ │ │ ldr r7, [pc, #12] @ a6ca4 <__cxa_atexit@plt+0x99da4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r6], #800 @ 0x320 │ │ │ │ + strbteq r7, [r6], #800 @ 0x320 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a6d10 <__cxa_atexit@plt+0x99e10> │ │ │ │ ldr lr, [pc, #84] @ a6d18 <__cxa_atexit@plt+0x99e18> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -157571,15 +157571,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq r5, [sp, #-2500] @ 0xfffff63c │ │ │ │ + ldreq r4, [sp, #-2508] @ 0xfffff634 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ b a6d44 <__cxa_atexit@plt+0x99e44> │ │ │ │ andeq r0, r2, lr │ │ │ │ @@ -157638,19 +157638,19 @@ │ │ │ │ ldr r7, [pc, #28] @ a6e30 <__cxa_atexit@plt+0x99f30> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [sp, #-2300] @ 0xfffff704 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [sp, #-2308] @ 0xfffff6fc │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - ldreq r5, [sp, #-2244] @ 0xfffff73c │ │ │ │ + ldreq r4, [sp, #-2252] @ 0xfffff734 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -157684,19 +157684,19 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ a6ee8 <__cxa_atexit@plt+0x99fe8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [sp, #-2080] @ 0xfffff7e0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [sp, #-2088] @ 0xfffff7d8 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - ldreq r5, [sp, #-2032] @ 0xfffff810 │ │ │ │ + ldreq r4, [sp, #-2040] @ 0xfffff808 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r1, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a6fa8 <__cxa_atexit@plt+0x9a0a8> │ │ │ │ @@ -157743,53 +157743,53 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ a6fd8 <__cxa_atexit@plt+0x9a0d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - ldreq r5, [sp, #-1896] @ 0xfffff898 │ │ │ │ + ldreq r4, [sp, #-1904] @ 0xfffff890 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq r8, [r6], #1876 @ 0x754 │ │ │ │ + strbteq r7, [r6], #1876 @ 0x754 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ b a6d44 <__cxa_atexit@plt+0x99e44> │ │ │ │ - strbteq r8, [r6], #1840 @ 0x730 │ │ │ │ + strbteq r7, [r6], #1840 @ 0x730 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi a7054 <__cxa_atexit@plt+0x9a154> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a704c <__cxa_atexit@plt+0x9a14c> │ │ │ │ ldr r3, [pc, #52] @ a705c <__cxa_atexit@plt+0x9a15c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ a7060 <__cxa_atexit@plt+0x9a160> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r9, [pc, #32] @ a7064 <__cxa_atexit@plt+0x9a164> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 40055c <__cxa_atexit@plt+0x3f365c> │ │ │ │ + b 3fed14 <__cxa_atexit@plt+0x3f1e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [sp, #-1648] @ 0xfffff990 │ │ │ │ - ldreq r5, [sp, #-1668] @ 0xfffff97c │ │ │ │ - ldreq r5, [sp, #-2572] @ 0xfffff5f4 │ │ │ │ + ldreq r4, [sp, #-1656] @ 0xfffff988 │ │ │ │ + ldreq r4, [sp, #-1676] @ 0xfffff974 │ │ │ │ + ldreq r4, [sp, #-2580] @ 0xfffff5ec │ │ │ │ andeq r0, r7, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -157827,19 +157827,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq r8, [r6], #1736 @ 0x6c8 │ │ │ │ - ldreq r5, [sp, #-1528] @ 0xfffffa08 │ │ │ │ - ldreq r5, [sp, #-1608] @ 0xfffff9b8 │ │ │ │ + strbteq r7, [r6], #1736 @ 0x6c8 │ │ │ │ + ldreq r4, [sp, #-1536] @ 0xfffffa00 │ │ │ │ + ldreq r4, [sp, #-1616] @ 0xfffff9b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a7178 <__cxa_atexit@plt+0x9a278> │ │ │ │ @@ -157852,43 +157852,43 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [sp, #-1384] @ 0xfffffa98 │ │ │ │ - ldreq r5, [sp, #-1464] @ 0xfffffa48 │ │ │ │ - strbteq r8, [r6], #1692 @ 0x69c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [sp, #-1392] @ 0xfffffa90 │ │ │ │ + ldreq r4, [sp, #-1472] @ 0xfffffa40 │ │ │ │ + strbteq r7, [r6], #1692 @ 0x69c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a71e0 <__cxa_atexit@plt+0x9a2e0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a71d8 <__cxa_atexit@plt+0x9a2d8> │ │ │ │ ldr r8, [pc, #40] @ a71e8 <__cxa_atexit@plt+0x9a2e8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ a71ec <__cxa_atexit@plt+0x9a2ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r6], #1628 @ 0x65c │ │ │ │ - ldreq r5, [sp, #-1232] @ 0xfffffb30 │ │ │ │ - strbteq r8, [r6], #1656 @ 0x678 │ │ │ │ + strbteq r7, [r6], #1628 @ 0x65c │ │ │ │ + ldreq r4, [sp, #-1240] @ 0xfffffb28 │ │ │ │ + strbteq r7, [r6], #1656 @ 0x678 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a7254 <__cxa_atexit@plt+0x9a354> │ │ │ │ ldr r3, [pc, #80] @ a7264 <__cxa_atexit@plt+0x9a364> │ │ │ │ @@ -157900,70 +157900,70 @@ │ │ │ │ ldr r7, [pc, #60] @ a7268 <__cxa_atexit@plt+0x9a368> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ a726c <__cxa_atexit@plt+0x9a36c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq r8, [r6], #1580 @ 0x62c │ │ │ │ - strbteq r8, [r6], #1532 @ 0x5fc │ │ │ │ + strbteq r7, [r6], #1580 @ 0x62c │ │ │ │ + strbteq r7, [r6], #1532 @ 0x5fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a7294 <__cxa_atexit@plt+0x9a394> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r8, [r6], #1492 @ 0x5d4 │ │ │ │ + strbteq r7, [r6], #1492 @ 0x5d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ a72c0 <__cxa_atexit@plt+0x9a3c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ a72c4 <__cxa_atexit@plt+0x9a3c4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 40017c <__cxa_atexit@plt+0x3f327c> │ │ │ │ + b 3fe8ec <__cxa_atexit@plt+0x3f19ec> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r5, [sp, #-1948] @ 0xfffff864 │ │ │ │ - strbteq r8, [r6], #1428 @ 0x594 │ │ │ │ + ldreq r4, [sp, #-1956] @ 0xfffff85c │ │ │ │ + strbteq r7, [r6], #1428 @ 0x594 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a7308 <__cxa_atexit@plt+0x9a408> │ │ │ │ ldr r3, [pc, #44] @ a7314 <__cxa_atexit@plt+0x9a414> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ a7318 <__cxa_atexit@plt+0x9a418> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #24] @ a731c <__cxa_atexit@plt+0x9a41c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400184 <__cxa_atexit@plt+0x3f3284> │ │ │ │ - ldreq r5, [sp, #-980] @ 0xfffffc2c │ │ │ │ - ldreq r5, [sp, #-1048] @ 0xfffffbe8 │ │ │ │ - ldreq r5, [sp, #-1088] @ 0xfffffbc0 │ │ │ │ + b 3fe8f4 <__cxa_atexit@plt+0x3f19f4> │ │ │ │ + ldreq r4, [sp, #-988] @ 0xfffffc24 │ │ │ │ + ldreq r4, [sp, #-1056] @ 0xfffffbe0 │ │ │ │ + ldreq r4, [sp, #-1096] @ 0xfffffbb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -157976,16 +157976,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a7374 <__cxa_atexit@plt+0x9a474> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [sp, #-1808] @ 0xfffff8f0 │ │ │ │ - strbteq r8, [r6], #1348 @ 0x544 │ │ │ │ + ldreq r4, [sp, #-1816] @ 0xfffff8e8 │ │ │ │ + strbteq r7, [r6], #1348 @ 0x544 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -157998,16 +157998,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a73cc <__cxa_atexit@plt+0x9a4cc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [sp, #-1724] @ 0xfffff944 │ │ │ │ - strbteq r8, [r6], #1264 @ 0x4f0 │ │ │ │ + ldreq r4, [sp, #-1732] @ 0xfffff93c │ │ │ │ + strbteq r7, [r6], #1264 @ 0x4f0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -158020,16 +158020,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a7424 <__cxa_atexit@plt+0x9a524> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [sp, #-1640] @ 0xfffff998 │ │ │ │ - strbteq r8, [r6], #1180 @ 0x49c │ │ │ │ + ldreq r4, [sp, #-1648] @ 0xfffff990 │ │ │ │ + strbteq r7, [r6], #1180 @ 0x49c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -158042,16 +158042,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a747c <__cxa_atexit@plt+0x9a57c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [sp, #-1556] @ 0xfffff9ec │ │ │ │ - strbteq r8, [r6], #1096 @ 0x448 │ │ │ │ + ldreq r4, [sp, #-1564] @ 0xfffff9e4 │ │ │ │ + strbteq r7, [r6], #1096 @ 0x448 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -158064,16 +158064,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a74d4 <__cxa_atexit@plt+0x9a5d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [sp, #-1472] @ 0xfffffa40 │ │ │ │ - strbteq r8, [r6], #1012 @ 0x3f4 │ │ │ │ + ldreq r4, [sp, #-1480] @ 0xfffffa38 │ │ │ │ + strbteq r7, [r6], #1012 @ 0x3f4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -158088,16 +158088,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a7534 <__cxa_atexit@plt+0x9a634> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [sp, #-1388] @ 0xfffffa94 │ │ │ │ - strbteq r8, [r6], #920 @ 0x398 │ │ │ │ + ldreq r4, [sp, #-1396] @ 0xfffffa8c │ │ │ │ + strbteq r7, [r6], #920 @ 0x398 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -158112,25 +158112,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a7594 <__cxa_atexit@plt+0x9a694> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [sp, #-1296] @ 0xfffffaf0 │ │ │ │ - strbteq r8, [r6], #828 @ 0x33c │ │ │ │ - strbteq r8, [r6], #804 @ 0x324 │ │ │ │ + ldreq r4, [sp, #-1304] @ 0xfffffae8 │ │ │ │ + strbteq r7, [r6], #828 @ 0x33c │ │ │ │ + strbteq r7, [r6], #804 @ 0x324 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi a760c <__cxa_atexit@plt+0x9a70c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq a7604 <__cxa_atexit@plt+0x9a704> │ │ │ │ ldr r3, [pc, #72] @ a7614 <__cxa_atexit@plt+0x9a714> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ a7618 <__cxa_atexit@plt+0x9a718> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #64] @ a761c <__cxa_atexit@plt+0x9a71c> │ │ │ │ @@ -158140,26 +158140,26 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, lr, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r0 │ │ │ │ - b 4005fc <__cxa_atexit@plt+0x3f36fc> │ │ │ │ + b 3fed9c <__cxa_atexit@plt+0x3f1e9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [r6], #2520 @ 0x9d8 │ │ │ │ - strbteq r6, [r6], #1904 @ 0x770 │ │ │ │ - strbteq r8, [r6], #740 @ 0x2e4 │ │ │ │ - ldreq r5, [sp, #-180] @ 0xffffff4c │ │ │ │ + strbteq r6, [r6], #2520 @ 0x9d8 │ │ │ │ + strbteq r5, [r6], #1904 @ 0x770 │ │ │ │ + strbteq r7, [r6], #740 @ 0x2e4 │ │ │ │ + ldreq r4, [sp, #-188] @ 0xffffff44 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b b28f8 <__cxa_atexit@plt+0xa59f8> │ │ │ │ - strbteq r8, [r6], #1504 @ 0x5e0 │ │ │ │ + strbteq r7, [r6], #1504 @ 0x5e0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a76ac <__cxa_atexit@plt+0x9a7ac> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr lr, [r7, #12] │ │ │ │ @@ -158189,16 +158189,16 @@ │ │ │ │ b b2928 <__cxa_atexit@plt+0xa5a28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a76c8 <__cxa_atexit@plt+0x9a7c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [sp, #-56] @ 0xffffffc8 │ │ │ │ - strbteq r8, [r6], #1368 @ 0x558 │ │ │ │ + ldreq r4, [sp, #-64] @ 0xffffffc0 │ │ │ │ + strbteq r7, [r6], #1368 @ 0x558 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a773c <__cxa_atexit@plt+0x9a83c> │ │ │ │ ldr r2, [pc, #116] @ a775c <__cxa_atexit@plt+0x9a85c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -158228,16 +158228,16 @@ │ │ │ │ ldr r7, [pc, #24] @ a7764 <__cxa_atexit@plt+0x9a864> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq r4, [sp, #-4008] @ 0xfffff058 │ │ │ │ - strbteq r7, [r6], #2156 @ 0x86c │ │ │ │ + ldreq r3, [sp, #-4016] @ 0xfffff050 │ │ │ │ + strbteq r6, [r6], #2156 @ 0x86c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a7794 <__cxa_atexit@plt+0x9a894> │ │ │ │ mov r3, #1 │ │ │ │ @@ -158247,16 +158247,16 @@ │ │ │ │ b a2500 <__cxa_atexit@plt+0x95600> │ │ │ │ ldr r7, [pc, #16] @ a77ac <__cxa_atexit@plt+0x9a8ac> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [r6], #2076 @ 0x81c │ │ │ │ - strbteq r8, [r6], #1100 @ 0x44c │ │ │ │ + strbteq r6, [r6], #2076 @ 0x81c │ │ │ │ + strbteq r7, [r6], #1100 @ 0x44c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a7830 <__cxa_atexit@plt+0x9a930> │ │ │ │ ldr lr, [pc, #104] @ a783c <__cxa_atexit@plt+0x9a93c> │ │ │ │ @@ -158279,69 +158279,69 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ a7844 <__cxa_atexit@plt+0x9a944> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-12]! │ │ │ │ str r3, [r5] │ │ │ │ - b 400574 <__cxa_atexit@plt+0x3f3674> │ │ │ │ + b 3fed2c <__cxa_atexit@plt+0x3f1e2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r4, [sp, #-3768] @ 0xfffff148 │ │ │ │ + ldreq r3, [sp, #-3776] @ 0xfffff140 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq r8, [r6], #948 @ 0x3b4 │ │ │ │ + strbteq r7, [r6], #948 @ 0x3b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a7874 <__cxa_atexit@plt+0x9a974> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ a7888 <__cxa_atexit@plt+0x9a988> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 400574 <__cxa_atexit@plt+0x3f3674> │ │ │ │ + b 3fed2c <__cxa_atexit@plt+0x3f1e2c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r7, [r6], #1208 @ 0x4b8 │ │ │ │ + strbteq r6, [r6], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a78ac <__cxa_atexit@plt+0x9a9ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ - strbteq r8, [r6], #808 @ 0x328 │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ + strbteq r7, [r6], #808 @ 0x328 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a78fc <__cxa_atexit@plt+0x9a9fc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a7904 <__cxa_atexit@plt+0x9aa04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 33835c <__cxa_atexit@plt+0x32b45c> │ │ │ │ + b 117fcb4 <__cxa_atexit@plt+0x1172db4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [sp, #-3504] @ 0xfffff250 │ │ │ │ + ldreq r3, [sp, #-3512] @ 0xfffff248 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a7964 <__cxa_atexit@plt+0x9aa64> │ │ │ │ ldr r2, [pc, #72] @ a796c <__cxa_atexit@plt+0x9aa6c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -158360,24 +158360,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r4, [sp, #-3436] @ 0xfffff294 │ │ │ │ + ldreq r3, [sp, #-3444] @ 0xfffff28c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r6], #556 @ 0x22c │ │ │ │ + strbteq r7, [r6], #556 @ 0x22c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a7a40 <__cxa_atexit@plt+0x9ab40> │ │ │ │ ldr r2, [pc, #148] @ a7a48 <__cxa_atexit@plt+0x9ab48> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -158408,27 +158408,27 @@ │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #48] @ a7a50 <__cxa_atexit@plt+0x9ab50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq a7a34 <__cxa_atexit@plt+0x9ab34> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldreq r4, [sp, #-3768] @ 0xfffff148 │ │ │ │ + ldreq r3, [sp, #-3776] @ 0xfffff140 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - strbteq r7, [r6], #3084 @ 0xc0c │ │ │ │ - strbteq r7, [r6], #3052 @ 0xbec │ │ │ │ - strbteq r8, [r6], #352 @ 0x160 │ │ │ │ + strbteq r6, [r6], #3084 @ 0xc0c │ │ │ │ + strbteq r6, [r6], #3052 @ 0xbec │ │ │ │ + strbteq r7, [r6], #352 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r3, #1 │ │ │ │ blt a7aa8 <__cxa_atexit@plt+0x9aba8> │ │ │ │ ldr r2, [pc, #100] @ a7ae4 <__cxa_atexit@plt+0x9abe4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -158448,29 +158448,29 @@ │ │ │ │ ldr r7, [pc, #36] @ a7ae0 <__cxa_atexit@plt+0x9abe0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq a7ad4 <__cxa_atexit@plt+0x9abd4> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r4, [sp, #-3612] @ 0xfffff1e4 │ │ │ │ + ldreq r3, [sp, #-3620] @ 0xfffff1dc │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq r7, [r6], #2912 @ 0xb60 │ │ │ │ - strbteq r7, [r6], #2892 @ 0xb4c │ │ │ │ + strbteq r6, [r6], #2912 @ 0xb60 │ │ │ │ + strbteq r6, [r6], #2892 @ 0xb4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ - strbteq r8, [r6], #168 @ 0xa8 │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ + strbteq r7, [r6], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ a7b48 <__cxa_atexit@plt+0x9ac48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -158479,53 +158479,53 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ a7b50 <__cxa_atexit@plt+0x9ac50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r7, [r6], #2736 @ 0xab0 │ │ │ │ - strbteq r7, [r6], #2716 @ 0xa9c │ │ │ │ - strbteq r6, [r6], #3208 @ 0xc88 │ │ │ │ + strbteq r6, [r6], #2736 @ 0xab0 │ │ │ │ + strbteq r6, [r6], #2716 @ 0xa9c │ │ │ │ + strbteq r5, [r6], #3208 @ 0xc88 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ a7b90 <__cxa_atexit@plt+0x9ac90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r6, [r6], #3144 @ 0xc48 │ │ │ │ + strbteq r5, [r6], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r6, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ ldr r1, [pc, #24] @ a7bc4 <__cxa_atexit@plt+0x9acc4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldmdb r5, {r2, sl} │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ - strbteq r7, [r6], #4080 @ 0xff0 │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ + strbteq r6, [r6], #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a7c74 <__cxa_atexit@plt+0x9ad74> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -158552,35 +158552,35 @@ │ │ │ │ ldr r5, [pc, #68] @ a7ca0 <__cxa_atexit@plt+0x9ada0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r5, [pc, #60] @ a7ca4 <__cxa_atexit@plt+0x9ada4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400604 <__cxa_atexit@plt+0x3f3704> │ │ │ │ + b 3feda4 <__cxa_atexit@plt+0x3f1ea4> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - ldreq r4, [sp, #-2672] @ 0xfffff590 │ │ │ │ - strbteq r7, [r6], #2444 @ 0x98c │ │ │ │ - ldreq r4, [sp, #-3608] @ 0xfffff1e8 │ │ │ │ - ldreq r4, [sp, #-3600] @ 0xfffff1f0 │ │ │ │ + ldreq r3, [sp, #-2680] @ 0xfffff588 │ │ │ │ + strbteq r6, [r6], #2444 @ 0x98c │ │ │ │ + ldreq r3, [sp, #-3616] @ 0xfffff1e0 │ │ │ │ + ldreq r3, [sp, #-3608] @ 0xfffff1e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - strbteq r7, [r6], #3912 @ 0xf48 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + strbteq r6, [r6], #3912 @ 0xf48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #48 @ 0x30 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a7d54 <__cxa_atexit@plt+0x9ae54> │ │ │ │ @@ -158613,15 +158613,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq r7, [r6], #3752 @ 0xea8 │ │ │ │ + strbteq r6, [r6], #3752 @ 0xea8 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a7db8 <__cxa_atexit@plt+0x9aeb8> │ │ │ │ ldr r3, [pc, #100] @ a7de8 <__cxa_atexit@plt+0x9aee8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -158648,16 +158648,16 @@ │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbteq r7, [r6], #404 @ 0x194 │ │ │ │ - strbteq r7, [r6], #3608 @ 0xe18 │ │ │ │ + strbteq r6, [r6], #404 @ 0x194 │ │ │ │ + strbteq r6, [r6], #3608 @ 0xe18 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a7e28 <__cxa_atexit@plt+0x9af28> │ │ │ │ ldr r3, [pc, #48] @ a7e44 <__cxa_atexit@plt+0x9af44> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -158670,15 +158670,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r7, [r6], #3524 @ 0xdc4 │ │ │ │ + strbteq r6, [r6], #3524 @ 0xdc4 │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a7f5c <__cxa_atexit@plt+0x9b05c> │ │ │ │ @@ -158741,28 +158741,28 @@ │ │ │ │ sub r7, r7, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a7f68 <__cxa_atexit@plt+0x9b068> │ │ │ │ mov r7, fp │ │ │ │ b b2928 <__cxa_atexit@plt+0xa5a28> │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #36] @ a7f94 <__cxa_atexit@plt+0x9b094> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ - ldreq r4, [sp, #-3016] @ 0xfffff438 │ │ │ │ - ldreq r4, [sp, #-2184] @ 0xfffff778 │ │ │ │ - ldreq r4, [sp, #-3012] @ 0xfffff43c │ │ │ │ - ldreq r4, [sp, #-2108] @ 0xfffff7c4 │ │ │ │ + ldreq r3, [sp, #-3024] @ 0xfffff430 │ │ │ │ + ldreq r3, [sp, #-2192] @ 0xfffff770 │ │ │ │ + ldreq r3, [sp, #-3020] @ 0xfffff434 │ │ │ │ + ldreq r3, [sp, #-2116] @ 0xfffff7bc │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - ldreq r4, [sp, #-1968] @ 0xfffff850 │ │ │ │ - strbteq r7, [r6], #3236 @ 0xca4 │ │ │ │ - strbteq r6, [r6], #3500 @ 0xdac │ │ │ │ + ldreq r3, [sp, #-1976] @ 0xfffff848 │ │ │ │ + strbteq r6, [r6], #3236 @ 0xca4 │ │ │ │ + strbteq r5, [r6], #3500 @ 0xdac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a7fe4 <__cxa_atexit@plt+0x9b0e4> │ │ │ │ ldr r2, [pc, #52] @ a7fec <__cxa_atexit@plt+0x9b0ec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -158772,43 +158772,43 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #28] @ a7ff4 <__cxa_atexit@plt+0x9b0f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r4, [sp, #-1752] @ 0xfffff928 │ │ │ │ - ldreq r4, [sp, #-2376] @ 0xfffff6b8 │ │ │ │ - strbteq r6, [r6], #3404 @ 0xd4c │ │ │ │ + ldreq r3, [sp, #-1760] @ 0xfffff920 │ │ │ │ + ldreq r3, [sp, #-2384] @ 0xfffff6b0 │ │ │ │ + strbteq r5, [r6], #3404 @ 0xd4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8044 <__cxa_atexit@plt+0x9b144> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ a804c <__cxa_atexit@plt+0x9b14c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [sp, #-1640] @ 0xfffff998 │ │ │ │ - strbteq r7, [r6], #2892 @ 0xb4c │ │ │ │ + ldreq r3, [sp, #-1648] @ 0xfffff990 │ │ │ │ + strbteq r6, [r6], #2892 @ 0xb4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a80e0 <__cxa_atexit@plt+0x9b1e0> │ │ │ │ ldr r3, [pc, #116] @ a80e8 <__cxa_atexit@plt+0x9b1e8> │ │ │ │ @@ -158826,53 +158826,53 @@ │ │ │ │ ldr r9, [pc, #76] @ a80f0 <__cxa_atexit@plt+0x9b1f0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ a80f4 <__cxa_atexit@plt+0x9b1f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbteq r6, [r6], #2620 @ 0xa3c │ │ │ │ - ldreq r4, [sp, #-2392] @ 0xfffff6a8 │ │ │ │ - strbteq r7, [r6], #2728 @ 0xaa8 │ │ │ │ + strbteq r5, [r6], #2620 @ 0xa3c │ │ │ │ + ldreq r3, [sp, #-2400] @ 0xfffff6a0 │ │ │ │ + strbteq r6, [r6], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a8130 <__cxa_atexit@plt+0x9b230> │ │ │ │ ldr r3, [pc, #48] @ a8148 <__cxa_atexit@plt+0x9b248> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [pc, #40] @ a814c <__cxa_atexit@plt+0x9b24c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [pc, #12] @ a8144 <__cxa_atexit@plt+0x9b244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [sp, #-2292] @ 0xfffff70c │ │ │ │ + ldreq r3, [sp, #-2300] @ 0xfffff704 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r6, [r6], #2492 @ 0x9bc │ │ │ │ - strbteq r7, [r6], #2620 @ 0xa3c │ │ │ │ + strbteq r5, [r6], #2492 @ 0x9bc │ │ │ │ + strbteq r6, [r6], #2620 @ 0xa3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a817c <__cxa_atexit@plt+0x9b27c> │ │ │ │ ldr r7, [pc, #192] @ a8230 <__cxa_atexit@plt+0x9b330> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -158915,28 +158915,28 @@ │ │ │ │ str lr, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ add lr, r6, #20 │ │ │ │ stm lr, {r0, r1, r2, sl} │ │ │ │ str r9, [r6, #36] @ 0x24 │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 16fa2bc <__cxa_atexit@plt+0x16ed3bc> │ │ │ │ + b 3fe9f4 <__cxa_atexit@plt+0x3f1af4> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r7, [r6], #1564 @ 0x61c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r6, [r6], #1564 @ 0x61c │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - strbteq r6, [r6], #2384 @ 0x950 │ │ │ │ - strbteq r7, [r6], #1196 @ 0x4ac │ │ │ │ - ldreq r4, [sp, #-1312] @ 0xfffffae0 │ │ │ │ - ldreq r4, [sp, #-1260] @ 0xfffffb14 │ │ │ │ - ldreq r4, [sp, #-1320] @ 0xfffffad8 │ │ │ │ - ldreq r4, [sp, #-1312] @ 0xfffffae0 │ │ │ │ + strbteq r5, [r6], #2384 @ 0x950 │ │ │ │ + strbteq r6, [r6], #1196 @ 0x4ac │ │ │ │ + ldreq r3, [sp, #-1320] @ 0xfffffad8 │ │ │ │ + ldreq r3, [sp, #-1268] @ 0xfffffb0c │ │ │ │ + ldreq r3, [sp, #-1328] @ 0xfffffad0 │ │ │ │ + ldreq r3, [sp, #-1320] @ 0xfffffad8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne a8304 <__cxa_atexit@plt+0x9b404> │ │ │ │ ldr r3, [pc, #192] @ a8330 <__cxa_atexit@plt+0x9b430> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -158983,21 +158983,21 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq r4, [sp, #-1824] @ 0xfffff8e0 │ │ │ │ + ldreq r3, [sp, #-1832] @ 0xfffff8d8 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - ldreq r4, [sp, #-1860] @ 0xfffff8bc │ │ │ │ - ldreq r4, [sp, #-1056] @ 0xfffffbe0 │ │ │ │ - ldreq r4, [sp, #-1092] @ 0xfffffbbc │ │ │ │ + ldreq r3, [sp, #-1868] @ 0xfffff8b4 │ │ │ │ + ldreq r3, [sp, #-1064] @ 0xfffffbd8 │ │ │ │ + ldreq r3, [sp, #-1100] @ 0xfffffbb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a83d4 <__cxa_atexit@plt+0x9b4d4> │ │ │ │ @@ -159027,19 +159027,19 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - ldreq r4, [sp, #-1648] @ 0xfffff990 │ │ │ │ - ldreq r4, [sp, #-844] @ 0xfffffcb4 │ │ │ │ - ldreq r4, [sp, #-880] @ 0xfffffc90 │ │ │ │ + ldreq r3, [sp, #-1656] @ 0xfffff988 │ │ │ │ + ldreq r3, [sp, #-852] @ 0xfffffcac │ │ │ │ + ldreq r3, [sp, #-888] @ 0xfffffc88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8468 <__cxa_atexit@plt+0x9b568> │ │ │ │ ldr r2, [pc, #100] @ a8470 <__cxa_atexit@plt+0x9b570> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -159065,16 +159065,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq r4, [sp, #-644] @ 0xfffffd7c │ │ │ │ - ldreq r4, [sp, #-608] @ 0xfffffda0 │ │ │ │ + ldreq r3, [sp, #-652] @ 0xfffffd74 │ │ │ │ + ldreq r3, [sp, #-616] @ 0xfffffd98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a84a4 <__cxa_atexit@plt+0x9b5a4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -159082,15 +159082,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a84b8 <__cxa_atexit@plt+0x9b5b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [sp, #-528] @ 0xfffffdf0 │ │ │ │ + ldreq r3, [sp, #-536] @ 0xfffffde8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a85b8 <__cxa_atexit@plt+0x9b6b8> │ │ │ │ @@ -159145,32 +159145,32 @@ │ │ │ │ ldr r3, [pc, #84] @ a85f4 <__cxa_atexit@plt+0x9b6f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #76] @ a85f8 <__cxa_atexit@plt+0x9b6f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ mov r6, r3 │ │ │ │ b a85c8 <__cxa_atexit@plt+0x9b6c8> │ │ │ │ mov r5, #80 @ 0x50 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - ldreq r4, [sp, #-420] @ 0xfffffe5c │ │ │ │ - ldreq r4, [sp, #-1232] @ 0xfffffb30 │ │ │ │ - ldreq r4, [sp, #-1216] @ 0xfffffb40 │ │ │ │ - ldreq r4, [sp, #-1164] @ 0xfffffb74 │ │ │ │ - ldreq r4, [sp, #-1180] @ 0xfffffb64 │ │ │ │ - ldreq r4, [sp, #-332] @ 0xfffffeb4 │ │ │ │ - ldreq r4, [sp, #-1160] @ 0xfffffb78 │ │ │ │ - ldreq r4, [sp, #-1108] @ 0xfffffbac │ │ │ │ - ldreq r4, [sp, #-1116] @ 0xfffffba4 │ │ │ │ + ldreq r3, [sp, #-428] @ 0xfffffe54 │ │ │ │ + ldreq r3, [sp, #-1240] @ 0xfffffb28 │ │ │ │ + ldreq r3, [sp, #-1224] @ 0xfffffb38 │ │ │ │ + ldreq r3, [sp, #-1172] @ 0xfffffb6c │ │ │ │ + ldreq r3, [sp, #-1188] @ 0xfffffb5c │ │ │ │ + ldreq r3, [sp, #-340] @ 0xfffffeac │ │ │ │ + ldreq r3, [sp, #-1168] @ 0xfffffb70 │ │ │ │ + ldreq r3, [sp, #-1116] @ 0xfffffba4 │ │ │ │ + ldreq r3, [sp, #-1124] @ 0xfffffb9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a867c <__cxa_atexit@plt+0x9b77c> │ │ │ │ ldr r3, [pc, #128] @ a869c <__cxa_atexit@plt+0x9b79c> │ │ │ │ @@ -159202,17 +159202,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq r4, [sp, #-944] @ 0xfffffc50 │ │ │ │ + ldreq r3, [sp, #-952] @ 0xfffffc48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a86e4 <__cxa_atexit@plt+0x9b7e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -159227,16 +159227,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r4, [sp, #-812] @ 0xfffffcd4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r3, [sp, #-820] @ 0xfffffccc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8770 <__cxa_atexit@plt+0x9b870> │ │ │ │ ldr r2, [pc, #84] @ a8778 <__cxa_atexit@plt+0x9b878> │ │ │ │ @@ -159259,15 +159259,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r6, [r6], #1112 @ 0x458 │ │ │ │ + strbteq r5, [r6], #1112 @ 0x458 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne a87a8 <__cxa_atexit@plt+0x9b8a8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -159275,25 +159275,25 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a87bc <__cxa_atexit@plt+0x9b8bc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r6], #1036 @ 0x40c │ │ │ │ - strbteq r6, [r6], #1232 @ 0x4d0 │ │ │ │ + strbteq r5, [r6], #1036 @ 0x40c │ │ │ │ + strbteq r5, [r6], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr sl, [pc, #4] @ a87e0 <__cxa_atexit@plt+0x9b8e0> │ │ │ │ add sl, pc, sl │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ - strbteq r6, [r6], #1212 @ 0x4bc │ │ │ │ - strbteq r6, [r6], #1196 @ 0x4ac │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ + strbteq r5, [r6], #1212 @ 0x4bc │ │ │ │ + strbteq r5, [r6], #1196 @ 0x4ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8894 <__cxa_atexit@plt+0x9b994> │ │ │ │ ldr r6, [pc, #168] @ a88b0 <__cxa_atexit@plt+0x9b9b0> │ │ │ │ @@ -159318,15 +159318,15 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r8, [pc, #104] @ a88c0 <__cxa_atexit@plt+0x9b9c0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ a88b8 <__cxa_atexit@plt+0x9b9b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -159335,21 +159335,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq r3, [sp, #-3720] @ 0xfffff178 │ │ │ │ - ldreq r3, [sp, #-3640] @ 0xfffff1c8 │ │ │ │ + ldreq r2, [sp, #-3728] @ 0xfffff170 │ │ │ │ + ldreq r2, [sp, #-3648] @ 0xfffff1c0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq ip, [r7], #3701 @ 0xe75 │ │ │ │ - strbteq r6, [r6], #972 @ 0x3cc │ │ │ │ + ldreq ip, [r7], #2933 @ 0xb75 │ │ │ │ + strbteq r5, [r6], #972 @ 0x3cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a891c <__cxa_atexit@plt+0x9ba1c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -159362,28 +159362,28 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r8, [pc, #64] @ a8948 <__cxa_atexit@plt+0x9ba48> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r7, [pc, #28] @ a8940 <__cxa_atexit@plt+0x9ba40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r3, [sp, #-3480] @ 0xfffff268 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r2, [sp, #-3488] @ 0xfffff260 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - ldreq ip, [r7], #3525 @ 0xdc5 │ │ │ │ - strbteq r6, [r6], #276 @ 0x114 │ │ │ │ + ldreq ip, [r7], #2757 @ 0xac5 │ │ │ │ + strbteq r5, [r6], #276 @ 0x114 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8a04 <__cxa_atexit@plt+0x9bb04> │ │ │ │ ldr r3, [pc, #156] @ a8a0c <__cxa_atexit@plt+0x9bb0c> │ │ │ │ @@ -159413,28 +159413,28 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #56] @ a8a14 <__cxa_atexit@plt+0x9bb14> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r3, [sp, #-3424] @ 0xfffff2a0 │ │ │ │ - strbteq r6, [r6], #76 @ 0x4c │ │ │ │ + ldreq r2, [sp, #-3432] @ 0xfffff298 │ │ │ │ + strbteq r5, [r6], #76 @ 0x4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ ldr r0, [pc, #92] @ a8a98 <__cxa_atexit@plt+0x9bb98> │ │ │ │ @@ -159454,36 +159454,36 @@ │ │ │ │ str r1, [r3] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r5, [pc, #28] @ a8a9c <__cxa_atexit@plt+0x9bb9c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r3, [sp, #-3260] @ 0xfffff344 │ │ │ │ - strbteq r5, [r6], #4036 @ 0xfc4 │ │ │ │ + ldreq r2, [sp, #-3268] @ 0xfffff33c │ │ │ │ + strbteq r4, [r6], #4036 @ 0xfc4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #8] @ a8ad8 <__cxa_atexit@plt+0x9bbd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ - ldreq r3, [sp, #-3180] @ 0xfffff394 │ │ │ │ - strbteq r6, [r6], #4036 @ 0xfc4 │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ + ldreq r2, [sp, #-3188] @ 0xfffff38c │ │ │ │ + strbteq r5, [r6], #4036 @ 0xfc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc a8b6c <__cxa_atexit@plt+0x9bc6c> │ │ │ │ @@ -159510,26 +159510,26 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ add lr, r3, #28 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - strbteq r5, [r6], #3772 @ 0xebc │ │ │ │ + strbteq r4, [r6], #3772 @ 0xebc │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - ldreq r3, [sp, #-2968] @ 0xfffff468 │ │ │ │ - ldreq r3, [sp, #-2920] @ 0xfffff498 │ │ │ │ - ldreq r3, [sp, #-3032] @ 0xfffff428 │ │ │ │ - strbteq r6, [r6], #4016 @ 0xfb0 │ │ │ │ + ldreq r2, [sp, #-2976] @ 0xfffff460 │ │ │ │ + ldreq r2, [sp, #-2928] @ 0xfffff490 │ │ │ │ + ldreq r2, [sp, #-3040] @ 0xfffff420 │ │ │ │ + strbteq r5, [r6], #4016 @ 0xfb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc a8be0 <__cxa_atexit@plt+0x9bce0> │ │ │ │ @@ -159539,31 +159539,31 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #32] @ a8bf8 <__cxa_atexit@plt+0x9bcf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4002d4 <__cxa_atexit@plt+0x3f33d4> │ │ │ │ + b 3fea6c <__cxa_atexit@plt+0x3f1b6c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbteq r6, [r6], #2856 @ 0xb28 │ │ │ │ - ldreq r3, [sp, #-2788] @ 0xfffff51c │ │ │ │ - strbteq r6, [r6], #208 @ 0xd0 │ │ │ │ + strbteq r5, [r6], #2856 @ 0xb28 │ │ │ │ + ldreq r2, [sp, #-2796] @ 0xfffff514 │ │ │ │ + strbteq r5, [r6], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ a8c18 <__cxa_atexit@plt+0x9bd18> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - ldreq r3, [sp, #-3580] @ 0xfffff204 │ │ │ │ - strbteq r6, [r6], #3920 @ 0xf50 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + ldreq r2, [sp, #-3588] @ 0xfffff1fc │ │ │ │ + strbteq r5, [r6], #3920 @ 0xf50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8d18 <__cxa_atexit@plt+0x9be18> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -159599,15 +159599,15 @@ │ │ │ │ str r3, [r9, #16]! │ │ │ │ str r7, [r9, #8] │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r7, [pc, #188] @ a8d80 <__cxa_atexit@plt+0x9be80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #184] @ a8d84 <__cxa_atexit@plt+0x9be84> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ sub r5, r5, #8 │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a8d4c <__cxa_atexit@plt+0x9be4c> │ │ │ │ @@ -159617,44 +159617,44 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #16]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #104] @ a8d78 <__cxa_atexit@plt+0x9be78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4002d4 <__cxa_atexit@plt+0x3f33d4> │ │ │ │ + b 3fea6c <__cxa_atexit@plt+0x3f1b6c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #40] @ a8d6c <__cxa_atexit@plt+0x9be6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - ldreq r3, [sp, #-2616] @ 0xfffff5c8 │ │ │ │ - ldreq r3, [sp, #-3012] @ 0xfffff43c │ │ │ │ - ldreq r3, [sp, #-2824] @ 0xfffff4f8 │ │ │ │ + ldreq r2, [sp, #-2624] @ 0xfffff5c0 │ │ │ │ + ldreq r2, [sp, #-3020] @ 0xfffff434 │ │ │ │ + ldreq r2, [sp, #-2832] @ 0xfffff4f0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - strbteq r6, [r6], #2544 @ 0x9f0 │ │ │ │ - ldreq r3, [sp, #-2476] @ 0xfffff654 │ │ │ │ + strbteq r5, [r6], #2544 @ 0x9f0 │ │ │ │ + ldreq r2, [sp, #-2484] @ 0xfffff64c │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldreq r3, [sp, #-2952] @ 0xfffff478 │ │ │ │ - ldreq r3, [sp, #-3400] @ 0xfffff2b8 │ │ │ │ - strbteq r6, [r6], #3536 @ 0xdd0 │ │ │ │ + ldreq r2, [sp, #-2960] @ 0xfffff470 │ │ │ │ + ldreq r2, [sp, #-3408] @ 0xfffff2b0 │ │ │ │ + strbteq r5, [r6], #3536 @ 0xdd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r6, r3, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -159667,15 +159667,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #120] @ a8e50 <__cxa_atexit@plt+0x9bf50> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc a8e30 <__cxa_atexit@plt+0x9bf30> │ │ │ │ ldr r3, [pc, #68] @ a8e40 <__cxa_atexit@plt+0x9bf40> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -159683,29 +159683,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #48] @ a8e48 <__cxa_atexit@plt+0x9bf48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4002d4 <__cxa_atexit@plt+0x3f33d4> │ │ │ │ + b 3fea6c <__cxa_atexit@plt+0x3f1b6c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - strbteq r6, [r6], #2280 @ 0x8e8 │ │ │ │ - ldreq r3, [sp, #-2212] @ 0xfffff75c │ │ │ │ + strbteq r5, [r6], #2280 @ 0x8e8 │ │ │ │ + ldreq r2, [sp, #-2220] @ 0xfffff754 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - ldreq r3, [sp, #-3132] @ 0xfffff3c4 │ │ │ │ - strbteq r6, [r6], #3368 @ 0xd28 │ │ │ │ + ldreq r2, [sp, #-3140] @ 0xfffff3bc │ │ │ │ + strbteq r5, [r6], #3368 @ 0xd28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8f94 <__cxa_atexit@plt+0x9c094> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -159776,94 +159776,94 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #100] @ a8fe4 <__cxa_atexit@plt+0x9c0e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldm sp, {r4, fp} │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ - ldreq r3, [sp, #-2052] @ 0xfffff7fc │ │ │ │ - ldreq r3, [sp, #-2864] @ 0xfffff4d0 │ │ │ │ - ldreq r3, [sp, #-2856] @ 0xfffff4d8 │ │ │ │ - ldreq r3, [sp, #-2068] @ 0xfffff7ec │ │ │ │ + ldreq r2, [sp, #-2060] @ 0xfffff7f4 │ │ │ │ + ldreq r2, [sp, #-2872] @ 0xfffff4c8 │ │ │ │ + ldreq r2, [sp, #-2864] @ 0xfffff4d0 │ │ │ │ + ldreq r2, [sp, #-2076] @ 0xfffff7e4 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - ldreq r3, [sp, #-2840] @ 0xfffff4e8 │ │ │ │ - ldreq r3, [sp, #-2772] @ 0xfffff52c │ │ │ │ - ldreq r3, [sp, #-2748] @ 0xfffff544 │ │ │ │ + ldreq r2, [sp, #-2848] @ 0xfffff4e0 │ │ │ │ + ldreq r2, [sp, #-2780] @ 0xfffff524 │ │ │ │ + ldreq r2, [sp, #-2756] @ 0xfffff53c │ │ │ │ @ instruction: 0xfffff6cc │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq r3, [sp, #-2688] @ 0xfffff580 │ │ │ │ - ldreq r3, [sp, #-2680] @ 0xfffff588 │ │ │ │ - strbteq r6, [r6], #1780 @ 0x6f4 │ │ │ │ + ldreq r2, [sp, #-2696] @ 0xfffff578 │ │ │ │ + ldreq r2, [sp, #-2688] @ 0xfffff580 │ │ │ │ + strbteq r5, [r6], #1780 @ 0x6f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a9018 <__cxa_atexit@plt+0x9c118> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a901c <__cxa_atexit@plt+0x9c11c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r3, [sp, #-2536] @ 0xfffff618 │ │ │ │ - strbteq r6, [r6], #1724 @ 0x6bc │ │ │ │ + ldreq r2, [sp, #-2544] @ 0xfffff610 │ │ │ │ + strbteq r5, [r6], #1724 @ 0x6bc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ a9058 <__cxa_atexit@plt+0x9c158> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ a905c <__cxa_atexit@plt+0x9c15c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ a9060 <__cxa_atexit@plt+0x9c160> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r6, [r6], #1704 @ 0x6a8 │ │ │ │ - ldreq r3, [sp, #-2476] @ 0xfffff654 │ │ │ │ + strbteq r5, [r6], #1704 @ 0x6a8 │ │ │ │ + ldreq r2, [sp, #-2484] @ 0xfffff64c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ a9098 <__cxa_atexit@plt+0x9c198> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ a909c <__cxa_atexit@plt+0x9c19c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ a90a0 <__cxa_atexit@plt+0x9c1a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r3, [sp, #-2420] @ 0xfffff68c │ │ │ │ - ldreq r3, [sp, #-2448] @ 0xfffff670 │ │ │ │ + ldreq r2, [sp, #-2428] @ 0xfffff684 │ │ │ │ + ldreq r2, [sp, #-2456] @ 0xfffff668 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ a90c8 <__cxa_atexit@plt+0x9c1c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ - ldreq r3, [sp, #-2368] @ 0xfffff6c0 │ │ │ │ - strbteq r5, [r6], #1752 @ 0x6d8 │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ + ldreq r2, [sp, #-2376] @ 0xfffff6b8 │ │ │ │ + strbteq r4, [r6], #1752 @ 0x6d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a9184 <__cxa_atexit@plt+0x9c284> │ │ │ │ @@ -159897,15 +159897,15 @@ │ │ │ │ ldr r0, [pc, #120] @ a91d8 <__cxa_atexit@plt+0x9c2d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ add sl, lr, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 400594 <__cxa_atexit@plt+0x3f3694> │ │ │ │ + b 27a578 <__cxa_atexit@plt+0x26d678> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #40] @ a91c0 <__cxa_atexit@plt+0x9c2c0> │ │ │ │ @@ -159916,22 +159916,22 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbteq r5, [r6], #1560 @ 0x618 │ │ │ │ - strbteq r5, [r6], #1456 @ 0x5b0 │ │ │ │ + strbteq r4, [r6], #1560 @ 0x618 │ │ │ │ + strbteq r4, [r6], #1456 @ 0x5b0 │ │ │ │ @ instruction: 0xfffef9c4 │ │ │ │ - strbteq r5, [r6], #1668 @ 0x684 │ │ │ │ - strbteq r5, [r6], #1560 @ 0x618 │ │ │ │ - ldreq r3, [sp, #-2108] @ 0xfffff7c4 │ │ │ │ - ldreq r3, [sp, #-1476] @ 0xfffffa3c │ │ │ │ - strbteq r5, [r6], #1484 @ 0x5cc │ │ │ │ + strbteq r4, [r6], #1668 @ 0x684 │ │ │ │ + strbteq r4, [r6], #1560 @ 0x618 │ │ │ │ + ldreq r2, [sp, #-2116] @ 0xfffff7bc │ │ │ │ + ldreq r2, [sp, #-1484] @ 0xfffffa34 │ │ │ │ + strbteq r4, [r6], #1484 @ 0x5cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ cmp fp, r5 │ │ │ │ bhi a925c <__cxa_atexit@plt+0x9c35c> │ │ │ │ @@ -159954,35 +159954,35 @@ │ │ │ │ ldr r0, [pc, #92] @ a92a0 <__cxa_atexit@plt+0x9c3a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r0, [pc, #84] @ a92a4 <__cxa_atexit@plt+0x9c3a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ add sl, lr, #1 │ │ │ │ - b 400594 <__cxa_atexit@plt+0x3f3694> │ │ │ │ + b 27a578 <__cxa_atexit@plt+0x26d678> │ │ │ │ mov r6, r3 │ │ │ │ b a926c <__cxa_atexit@plt+0x9c36c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [pc, #20] @ a928c <__cxa_atexit@plt+0x9c38c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #16] @ a9290 <__cxa_atexit@plt+0x9c390> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r6], #1336 @ 0x538 │ │ │ │ - strbteq r5, [r6], #1232 @ 0x4d0 │ │ │ │ + strbteq r4, [r6], #1336 @ 0x538 │ │ │ │ + strbteq r4, [r6], #1232 @ 0x4d0 │ │ │ │ @ instruction: 0xfffef8d4 │ │ │ │ - strbteq r5, [r6], #1428 @ 0x594 │ │ │ │ - strbteq r5, [r6], #1320 @ 0x528 │ │ │ │ - ldreq r3, [sp, #-1868] @ 0xfffff8b4 │ │ │ │ - ldreq r3, [sp, #-1236] @ 0xfffffb2c │ │ │ │ - strbteq r6, [r6], #2404 @ 0x964 │ │ │ │ + strbteq r4, [r6], #1428 @ 0x594 │ │ │ │ + strbteq r4, [r6], #1320 @ 0x528 │ │ │ │ + ldreq r2, [sp, #-1876] @ 0xfffff8ac │ │ │ │ + ldreq r2, [sp, #-1244] @ 0xfffffb24 │ │ │ │ + strbteq r5, [r6], #2404 @ 0x964 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #44 @ 0x2c │ │ │ │ cmp fp, r8 │ │ │ │ bhi a9340 <__cxa_atexit@plt+0x9c440> │ │ │ │ ldr lr, [pc, #152] @ a9360 <__cxa_atexit@plt+0x9c460> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -160021,32 +160021,32 @@ │ │ │ │ ldr r7, [pc, #24] @ a9368 <__cxa_atexit@plt+0x9c468> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq r3, [sp, #-952] @ 0xfffffc48 │ │ │ │ - strbteq r5, [r6], #3176 @ 0xc68 │ │ │ │ - strbteq r6, [r6], #2208 @ 0x8a0 │ │ │ │ + ldreq r2, [sp, #-960] @ 0xfffffc40 │ │ │ │ + strbteq r4, [r6], #3176 @ 0xc68 │ │ │ │ + strbteq r5, [r6], #2208 @ 0x8a0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ str r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a9398 <__cxa_atexit@plt+0x9c498> │ │ │ │ mov r7, fp │ │ │ │ b b2928 <__cxa_atexit@plt+0xa5a28> │ │ │ │ ldr r7, [pc, #8] @ a93a8 <__cxa_atexit@plt+0x9c4a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r6], #2164 @ 0x874 │ │ │ │ + strbteq r5, [r6], #2164 @ 0x874 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a941c <__cxa_atexit@plt+0x9c51c> │ │ │ │ ldr r2, [pc, #116] @ a943c <__cxa_atexit@plt+0x9c53c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -160076,16 +160076,16 @@ │ │ │ │ ldr r7, [pc, #24] @ a9444 <__cxa_atexit@plt+0x9c544> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq r3, [sp, #-712] @ 0xfffffd38 │ │ │ │ - strbteq r5, [r6], #2956 @ 0xb8c │ │ │ │ + ldreq r2, [sp, #-720] @ 0xfffffd30 │ │ │ │ + strbteq r4, [r6], #2956 @ 0xb8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a9474 <__cxa_atexit@plt+0x9c574> │ │ │ │ mov r3, #1 │ │ │ │ @@ -160095,15 +160095,15 @@ │ │ │ │ b a2500 <__cxa_atexit@plt+0x95600> │ │ │ │ ldr r7, [pc, #16] @ a948c <__cxa_atexit@plt+0x9c58c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r6], #2876 @ 0xb3c │ │ │ │ + strbteq r4, [r6], #2876 @ 0xb3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a9508 <__cxa_atexit@plt+0x9c608> │ │ │ │ ldr r2, [pc, #100] @ a9510 <__cxa_atexit@plt+0x9c610> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -160129,16 +160129,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq r3, [sp, #-484] @ 0xfffffe1c │ │ │ │ - ldreq r3, [sp, #-448] @ 0xfffffe40 │ │ │ │ + ldreq r2, [sp, #-492] @ 0xfffffe14 │ │ │ │ + ldreq r2, [sp, #-456] @ 0xfffffe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a9544 <__cxa_atexit@plt+0x9c644> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -160146,16 +160146,16 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a9558 <__cxa_atexit@plt+0x9c658> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [sp, #-368] @ 0xfffffe90 │ │ │ │ - strbteq r6, [r6], #1496 @ 0x5d8 │ │ │ │ + ldreq r2, [sp, #-376] @ 0xfffffe88 │ │ │ │ + strbteq r5, [r6], #1496 @ 0x5d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a95b0 <__cxa_atexit@plt+0x9c6b0> │ │ │ │ ldr r2, [pc, #60] @ a95b8 <__cxa_atexit@plt+0x9c6b8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -160171,16 +160171,16 @@ │ │ │ │ b a95cc <__cxa_atexit@plt+0x9c6cc> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r3, [sp, #-268] @ 0xfffffef4 │ │ │ │ - strbteq r6, [r6], #1396 @ 0x574 │ │ │ │ + ldreq r2, [sp, #-276] @ 0xfffffeec │ │ │ │ + strbteq r5, [r6], #1396 @ 0x574 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ cmp r1, #1 │ │ │ │ @@ -160231,27 +160231,27 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [pc, #60] @ a96d8 <__cxa_atexit@plt+0x9c7d8> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ stm r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbteq r5, [r6], #3924 @ 0xf54 │ │ │ │ - strbteq r5, [r6], #3892 @ 0xf34 │ │ │ │ + strbteq r4, [r6], #3924 @ 0xf54 │ │ │ │ + strbteq r4, [r6], #3892 @ 0xf34 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - ldreq r3, [sp, #-600] @ 0xfffffda8 │ │ │ │ + ldreq r2, [sp, #-608] @ 0xfffffda0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbteq r6, [r6], #1096 @ 0x448 │ │ │ │ + strbteq r5, [r6], #1096 @ 0x448 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #88] @ a9754 <__cxa_atexit@plt+0x9c854> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -160269,45 +160269,45 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldmdb r5, {r9, sl} │ │ │ │ ldr r8, [r5] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmda r5, {r0, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r3, [sp, #-452] @ 0xfffffe3c │ │ │ │ + ldreq r2, [sp, #-460] @ 0xfffffe34 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbteq r5, [r6], #124 @ 0x7c │ │ │ │ + strbteq r4, [r6], #124 @ 0x7c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ a979c <__cxa_atexit@plt+0x9c89c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ - strbteq r6, [r6], #856 @ 0x358 │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ + strbteq r5, [r6], #856 @ 0x358 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ a97fc <__cxa_atexit@plt+0x9c8fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -160316,51 +160316,51 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ a9804 <__cxa_atexit@plt+0x9c904> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r5, [r6], #3468 @ 0xd8c │ │ │ │ - strbteq r5, [r6], #3448 @ 0xd78 │ │ │ │ - strbteq r4, [r6], #4052 @ 0xfd4 │ │ │ │ + strbteq r4, [r6], #3468 @ 0xd8c │ │ │ │ + strbteq r4, [r6], #3448 @ 0xd78 │ │ │ │ + strbteq r3, [r6], #4052 @ 0xfd4 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ a983c <__cxa_atexit@plt+0x9c93c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r4, [r6], #3996 @ 0xf9c │ │ │ │ + strbteq r3, [r6], #3996 @ 0xf9c │ │ │ │ andeq r0, r0, r6, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ ldr r1, [pc, #24] @ a9870 <__cxa_atexit@plt+0x9c970> │ │ │ │ add r1, pc, r1 │ │ │ │ ldmdb r5, {r2, sl} │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ - strbteq r6, [r6], #892 @ 0x37c │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ + strbteq r5, [r6], #892 @ 0x37c │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #32 │ │ │ │ cmp fp, r6 │ │ │ │ bhi a9a20 <__cxa_atexit@plt+0x9cb20> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -160464,24 +160464,24 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ a9a74 <__cxa_atexit@plt+0x9cb74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [sp, #-3540] @ 0xfffff22c │ │ │ │ + ldreq r1, [sp, #-3548] @ 0xfffff224 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - ldreq r2, [sp, #-3428] @ 0xfffff29c │ │ │ │ - ldreq r2, [sp, #-3540] @ 0xfffff22c │ │ │ │ - ldreq r3, [sp, #-264] @ 0xfffffef8 │ │ │ │ - ldreq r3, [sp, #-264] @ 0xfffffef8 │ │ │ │ - ldreq r2, [sp, #-3416] @ 0xfffff2a8 │ │ │ │ - ldreq r3, [sp, #-196] @ 0xffffff3c │ │ │ │ - ldreq r2, [sp, #-3308] @ 0xfffff314 │ │ │ │ - strbteq r6, [r6], #464 @ 0x1d0 │ │ │ │ + ldreq r1, [sp, #-3436] @ 0xfffff294 │ │ │ │ + ldreq r1, [sp, #-3548] @ 0xfffff224 │ │ │ │ + ldreq r2, [sp, #-272] @ 0xfffffef0 │ │ │ │ + ldreq r2, [sp, #-272] @ 0xfffffef0 │ │ │ │ + ldreq r1, [sp, #-3424] @ 0xfffff2a0 │ │ │ │ + ldreq r2, [sp, #-204] @ 0xffffff34 │ │ │ │ + ldreq r1, [sp, #-3316] @ 0xfffff30c │ │ │ │ + strbteq r5, [r6], #464 @ 0x1d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a9ae4 <__cxa_atexit@plt+0x9cbe4> │ │ │ │ ldr r2, [pc, #84] @ a9aec <__cxa_atexit@plt+0x9cbec> │ │ │ │ @@ -160504,15 +160504,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r5, [r6], #1148 @ 0x47c │ │ │ │ + strbteq r4, [r6], #1148 @ 0x47c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne a9b1c <__cxa_atexit@plt+0x9cc1c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -160520,15 +160520,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a9b30 <__cxa_atexit@plt+0x9cc30> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r6], #1072 @ 0x430 │ │ │ │ + strbteq r4, [r6], #1072 @ 0x430 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a9ba0 <__cxa_atexit@plt+0x9cca0> │ │ │ │ ldr r2, [pc, #84] @ a9ba8 <__cxa_atexit@plt+0x9cca8> │ │ │ │ @@ -160551,15 +160551,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r5, [r6], #960 @ 0x3c0 │ │ │ │ + strbteq r4, [r6], #960 @ 0x3c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne a9bd8 <__cxa_atexit@plt+0x9ccd8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -160567,51 +160567,51 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a9bec <__cxa_atexit@plt+0x9ccec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r6], #884 @ 0x374 │ │ │ │ - strbteq r5, [r6], #3368 @ 0xd28 │ │ │ │ + strbteq r4, [r6], #884 @ 0x374 │ │ │ │ + strbteq r4, [r6], #3368 @ 0xd28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a9c30 <__cxa_atexit@plt+0x9cd30> │ │ │ │ ldr r2, [pc, #40] @ a9c38 <__cxa_atexit@plt+0x9cd38> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ a9c3c <__cxa_atexit@plt+0x9cd3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 509798 <__cxa_atexit@plt+0x4fc898> │ │ │ │ + b 13502a8 <__cxa_atexit@plt+0x13433a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r2, [sp, #-2688] @ 0xfffff580 │ │ │ │ - strbteq r5, [r6], #3276 @ 0xccc │ │ │ │ + ldreq r1, [sp, #-2696] @ 0xfffff578 │ │ │ │ + strbteq r4, [r6], #3276 @ 0xccc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a9c60 <__cxa_atexit@plt+0x9cd60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 5094e4 <__cxa_atexit@plt+0x4fc5e4> │ │ │ │ + b 134fff4 <__cxa_atexit@plt+0x13430f4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r5, [r6], #3240 @ 0xca8 │ │ │ │ + strbteq r4, [r6], #3240 @ 0xca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004e4 <__cxa_atexit@plt+0x3f35e4> │ │ │ │ - strbteq r5, [r6], #3712 @ 0xe80 │ │ │ │ + b 3fec84 <__cxa_atexit@plt+0x3f1d84> │ │ │ │ + strbteq r4, [r6], #3712 @ 0xe80 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a9cd0 <__cxa_atexit@plt+0x9cdd0> │ │ │ │ ldr r2, [pc, #56] @ a9cd8 <__cxa_atexit@plt+0x9cdd8> │ │ │ │ @@ -160623,22 +160623,22 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ a9ce0 <__cxa_atexit@plt+0x9cde0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ ldr r8, [pc, #28] @ a9ce4 <__cxa_atexit@plt+0x9cde4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r5, [r6], #2200 @ 0x898 │ │ │ │ - ldreq r2, [sp, #-2564] @ 0xfffff5fc │ │ │ │ - ldreq r2, [sp, #-3436] @ 0xfffff294 │ │ │ │ - strbteq r5, [r6], #3588 @ 0xe04 │ │ │ │ + strbteq r4, [r6], #2200 @ 0x898 │ │ │ │ + ldreq r1, [sp, #-2572] @ 0xfffff5f4 │ │ │ │ + ldreq r1, [sp, #-3444] @ 0xfffff28c │ │ │ │ + strbteq r4, [r6], #3588 @ 0xe04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc a9d68 <__cxa_atexit@plt+0x9ce68> │ │ │ │ @@ -160659,44 +160659,44 @@ │ │ │ │ ldr r7, [pc, #56] @ a9d80 <__cxa_atexit@plt+0x9ce80> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #48] @ a9d84 <__cxa_atexit@plt+0x9ce84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 40059c <__cxa_atexit@plt+0x3f369c> │ │ │ │ + b 3fed4c <__cxa_atexit@plt+0x3f1e4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - ldreq r2, [sp, #-3324] @ 0xfffff304 │ │ │ │ + ldreq r1, [sp, #-3332] @ 0xfffff2fc │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r2, [sp, #-3296] @ 0xfffff320 │ │ │ │ - strbteq r4, [r6], #2744 @ 0xab8 │ │ │ │ + ldreq r1, [sp, #-3304] @ 0xfffff318 │ │ │ │ + strbteq r3, [r6], #2744 @ 0xab8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a9dac <__cxa_atexit@plt+0x9ceac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 40059c <__cxa_atexit@plt+0x3f369c> │ │ │ │ + b 3fed4c <__cxa_atexit@plt+0x3f1e4c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ a9dcc <__cxa_atexit@plt+0x9cecc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [sp, #-2492] @ 0xfffff644 │ │ │ │ - strbteq r5, [r6], #3640 @ 0xe38 │ │ │ │ + ldreq r1, [sp, #-2500] @ 0xfffff63c │ │ │ │ + strbteq r4, [r6], #3640 @ 0xe38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a9eb0 <__cxa_atexit@plt+0x9cfb0> │ │ │ │ ldr lr, [pc, #196] @ a9eb8 <__cxa_atexit@plt+0x9cfb8> │ │ │ │ @@ -160748,16 +160748,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbteq r5, [r6], #188 @ 0xbc │ │ │ │ - strbteq r5, [r6], #3400 @ 0xd48 │ │ │ │ + strbteq r4, [r6], #188 @ 0xbc │ │ │ │ + strbteq r4, [r6], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a9ef8 <__cxa_atexit@plt+0x9cff8> │ │ │ │ ldr r3, [pc, #48] @ a9f14 <__cxa_atexit@plt+0x9d014> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -160770,16 +160770,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r5, [r6], #84 @ 0x54 │ │ │ │ - strbteq r5, [r6], #3312 @ 0xcf0 │ │ │ │ + strbteq r4, [r6], #84 @ 0x54 │ │ │ │ + strbteq r4, [r6], #3312 @ 0xcf0 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a9f90 <__cxa_atexit@plt+0x9d090> │ │ │ │ ldr r3, [pc, #112] @ a9fac <__cxa_atexit@plt+0x9d0ac> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -160810,15 +160810,15 @@ │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbteq r5, [r6], #3156 @ 0xc54 │ │ │ │ + strbteq r4, [r6], #3156 @ 0xc54 │ │ │ │ andeq r8, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ aa010 <__cxa_atexit@plt+0x9d110> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -160834,27 +160834,27 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1e8604 <__cxa_atexit@plt+0x1db704> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbteq r5, [r6], #3060 @ 0xbf4 │ │ │ │ + strbteq r4, [r6], #3060 @ 0xbf4 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ aa044 <__cxa_atexit@plt+0x9d144> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r7, #83] @ 0x53 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1e8604 <__cxa_atexit@plt+0x1db704> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq r5, [r6], #3012 @ 0xbc4 │ │ │ │ + strbteq r4, [r6], #3012 @ 0xbc4 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #156 @ 0x9c │ │ │ │ cmp r3, r6 │ │ │ │ bcc aa248 <__cxa_atexit@plt+0x9d348> │ │ │ │ @@ -160973,42 +160973,42 @@ │ │ │ │ add r5, r7, #56 @ 0x38 │ │ │ │ sub sl, r6, #87 @ 0x57 │ │ │ │ add r9, r4, #2 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r6, r1 │ │ │ │ mov r7, ip │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ mov r3, #156 @ 0x9c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ - strbteq r5, [r6], #852 @ 0x354 │ │ │ │ - ldreq r2, [sp, #-2004] @ 0xfffff82c │ │ │ │ + strbteq r4, [r6], #852 @ 0x354 │ │ │ │ + ldreq r1, [sp, #-2012] @ 0xfffff824 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ - ldreq r2, [sp, #-2220] @ 0xfffff754 │ │ │ │ - ldreq r2, [sp, #-2212] @ 0xfffff75c │ │ │ │ - ldreq r2, [sp, #-2144] @ 0xfffff7a0 │ │ │ │ - ldreq r2, [sp, #-2284] @ 0xfffff714 │ │ │ │ + ldreq r1, [sp, #-2228] @ 0xfffff74c │ │ │ │ + ldreq r1, [sp, #-2220] @ 0xfffff754 │ │ │ │ + ldreq r1, [sp, #-2152] @ 0xfffff798 │ │ │ │ + ldreq r1, [sp, #-2292] @ 0xfffff70c │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq r2, [sp, #-2264] @ 0xfffff728 │ │ │ │ - ldreq r2, [sp, #-2068] @ 0xfffff7ec │ │ │ │ - ldreq r2, [sp, #-2124] @ 0xfffff7b4 │ │ │ │ + ldreq r1, [sp, #-2272] @ 0xfffff720 │ │ │ │ + ldreq r1, [sp, #-2076] @ 0xfffff7e4 │ │ │ │ + ldreq r1, [sp, #-2132] @ 0xfffff7ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ aa2b0 <__cxa_atexit@plt+0x9d3b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ - ldreq r2, [sp, #-1880] @ 0xfffff8a8 │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ + ldreq r1, [sp, #-1888] @ 0xfffff8a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa32c <__cxa_atexit@plt+0x9d42c> │ │ │ │ ldr r2, [pc, #100] @ aa334 <__cxa_atexit@plt+0x9d434> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161034,16 +161034,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq r2, [sp, #-960] @ 0xfffffc40 │ │ │ │ - ldreq r2, [sp, #-924] @ 0xfffffc64 │ │ │ │ + ldreq r1, [sp, #-968] @ 0xfffffc38 │ │ │ │ + ldreq r1, [sp, #-932] @ 0xfffffc5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne aa368 <__cxa_atexit@plt+0x9d468> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -161051,15 +161051,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ aa37c <__cxa_atexit@plt+0x9d47c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [sp, #-844] @ 0xfffffcb4 │ │ │ │ + ldreq r1, [sp, #-852] @ 0xfffffcac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi aa47c <__cxa_atexit@plt+0x9d57c> │ │ │ │ @@ -161114,32 +161114,32 @@ │ │ │ │ ldr r3, [pc, #84] @ aa4b8 <__cxa_atexit@plt+0x9d5b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #76] @ aa4bc <__cxa_atexit@plt+0x9d5bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ mov r6, r3 │ │ │ │ b aa48c <__cxa_atexit@plt+0x9d58c> │ │ │ │ mov r5, #80 @ 0x50 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - ldreq r2, [sp, #-736] @ 0xfffffd20 │ │ │ │ - ldreq r2, [sp, #-1548] @ 0xfffff9f4 │ │ │ │ - ldreq r2, [sp, #-1532] @ 0xfffffa04 │ │ │ │ - ldreq r2, [sp, #-1480] @ 0xfffffa38 │ │ │ │ - ldreq r2, [sp, #-1496] @ 0xfffffa28 │ │ │ │ - ldreq r2, [sp, #-648] @ 0xfffffd78 │ │ │ │ - ldreq r2, [sp, #-1476] @ 0xfffffa3c │ │ │ │ - ldreq r2, [sp, #-1424] @ 0xfffffa70 │ │ │ │ - ldreq r2, [sp, #-1432] @ 0xfffffa68 │ │ │ │ + ldreq r1, [sp, #-744] @ 0xfffffd18 │ │ │ │ + ldreq r1, [sp, #-1556] @ 0xfffff9ec │ │ │ │ + ldreq r1, [sp, #-1540] @ 0xfffff9fc │ │ │ │ + ldreq r1, [sp, #-1488] @ 0xfffffa30 │ │ │ │ + ldreq r1, [sp, #-1504] @ 0xfffffa20 │ │ │ │ + ldreq r1, [sp, #-656] @ 0xfffffd70 │ │ │ │ + ldreq r1, [sp, #-1484] @ 0xfffffa34 │ │ │ │ + ldreq r1, [sp, #-1432] @ 0xfffffa68 │ │ │ │ + ldreq r1, [sp, #-1440] @ 0xfffffa60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi aa540 <__cxa_atexit@plt+0x9d640> │ │ │ │ ldr r3, [pc, #128] @ aa560 <__cxa_atexit@plt+0x9d660> │ │ │ │ @@ -161171,17 +161171,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq r2, [sp, #-1260] @ 0xfffffb14 │ │ │ │ + ldreq r1, [sp, #-1268] @ 0xfffffb0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne aa5a8 <__cxa_atexit@plt+0x9d6a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -161196,16 +161196,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r2, [sp, #-1128] @ 0xfffffb98 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r1, [sp, #-1136] @ 0xfffffb90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa634 <__cxa_atexit@plt+0x9d734> │ │ │ │ ldr r2, [pc, #84] @ aa63c <__cxa_atexit@plt+0x9d73c> │ │ │ │ @@ -161228,15 +161228,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r4, [r6], #1428 @ 0x594 │ │ │ │ + strbteq r3, [r6], #1428 @ 0x594 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne aa66c <__cxa_atexit@plt+0x9d76c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -161244,25 +161244,25 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ aa680 <__cxa_atexit@plt+0x9d780> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r6], #1352 @ 0x548 │ │ │ │ - strbteq r4, [r6], #1548 @ 0x60c │ │ │ │ + strbteq r3, [r6], #1352 @ 0x548 │ │ │ │ + strbteq r3, [r6], #1548 @ 0x60c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr sl, [pc, #4] @ aa6a4 <__cxa_atexit@plt+0x9d7a4> │ │ │ │ add sl, pc, sl │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ - strbteq r4, [r6], #1528 @ 0x5f8 │ │ │ │ - strbteq r4, [r6], #1512 @ 0x5e8 │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ + strbteq r3, [r6], #1528 @ 0x5f8 │ │ │ │ + strbteq r3, [r6], #1512 @ 0x5e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi aa6f8 <__cxa_atexit@plt+0x9d7f8> │ │ │ │ ldr r2, [pc, #56] @ aa704 <__cxa_atexit@plt+0x9d804> │ │ │ │ @@ -161278,16 +161278,16 @@ │ │ │ │ b aa718 <__cxa_atexit@plt+0x9d818> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r1, [sp, #-4036] @ 0xfffff03c │ │ │ │ - strbteq r4, [r6], #1412 @ 0x584 │ │ │ │ + ldreq r0, [sp, #-4044] @ 0xfffff034 │ │ │ │ + strbteq r3, [r6], #1412 @ 0x584 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne aa784 <__cxa_atexit@plt+0x9d884> │ │ │ │ ldr r6, [pc, #132] @ aa7b4 <__cxa_atexit@plt+0x9d8b4> │ │ │ │ @@ -161308,32 +161308,32 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r8, [pc, #80] @ aa7c0 <__cxa_atexit@plt+0x9d8c0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r7, [pc, #44] @ aa7b8 <__cxa_atexit@plt+0x9d8b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldreq r1, [sp, #-3888] @ 0xfffff0d0 │ │ │ │ + ldreq r0, [sp, #-3896] @ 0xfffff0c8 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - ldreq sl, [r7], #3933 @ 0xf5d │ │ │ │ - strbteq r4, [r6], #1228 @ 0x4cc │ │ │ │ + ldreq sl, [r7], #3165 @ 0xc5d │ │ │ │ + strbteq r3, [r6], #1228 @ 0x4cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne aa81c <__cxa_atexit@plt+0x9d91c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -161346,28 +161346,28 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r8, [pc, #64] @ aa848 <__cxa_atexit@plt+0x9d948> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r7, [pc, #28] @ aa840 <__cxa_atexit@plt+0x9d940> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r1, [sp, #-3736] @ 0xfffff168 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r0, [sp, #-3744] @ 0xfffff160 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - ldreq sl, [r7], #3781 @ 0xec5 │ │ │ │ - strbteq r4, [r6], #532 @ 0x214 │ │ │ │ + ldreq sl, [r7], #3013 @ 0xbc5 │ │ │ │ + strbteq r3, [r6], #532 @ 0x214 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa904 <__cxa_atexit@plt+0x9da04> │ │ │ │ ldr r3, [pc, #156] @ aa90c <__cxa_atexit@plt+0x9da0c> │ │ │ │ @@ -161397,28 +161397,28 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #56] @ aa914 <__cxa_atexit@plt+0x9da14> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r1, [sp, #-3680] @ 0xfffff1a0 │ │ │ │ - strbteq r4, [r6], #332 @ 0x14c │ │ │ │ + ldreq r0, [sp, #-3688] @ 0xfffff198 │ │ │ │ + strbteq r3, [r6], #332 @ 0x14c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ ldr r0, [pc, #92] @ aa998 <__cxa_atexit@plt+0x9da98> │ │ │ │ @@ -161438,36 +161438,36 @@ │ │ │ │ str r1, [r3] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r5, [pc, #28] @ aa99c <__cxa_atexit@plt+0x9da9c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r1, [sp, #-3516] @ 0xfffff244 │ │ │ │ - strbteq r4, [r6], #196 @ 0xc4 │ │ │ │ + ldreq r0, [sp, #-3524] @ 0xfffff23c │ │ │ │ + strbteq r3, [r6], #196 @ 0xc4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #8] @ aa9d8 <__cxa_atexit@plt+0x9dad8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ - ldreq r1, [sp, #-3436] @ 0xfffff294 │ │ │ │ - strbteq r5, [r6], #196 @ 0xc4 │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ + ldreq r0, [sp, #-3444] @ 0xfffff28c │ │ │ │ + strbteq r4, [r6], #196 @ 0xc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc aaa6c <__cxa_atexit@plt+0x9db6c> │ │ │ │ @@ -161494,26 +161494,26 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ add lr, r3, #28 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - strbteq r3, [r6], #4028 @ 0xfbc │ │ │ │ + strbteq r2, [r6], #4028 @ 0xfbc │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - ldreq r1, [sp, #-3224] @ 0xfffff368 │ │ │ │ - ldreq r1, [sp, #-3176] @ 0xfffff398 │ │ │ │ - ldreq r1, [sp, #-3288] @ 0xfffff328 │ │ │ │ - strbteq r5, [r6], #32 │ │ │ │ + ldreq r0, [sp, #-3232] @ 0xfffff360 │ │ │ │ + ldreq r0, [sp, #-3184] @ 0xfffff390 │ │ │ │ + ldreq r0, [sp, #-3296] @ 0xfffff320 │ │ │ │ + strbteq r4, [r6], #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc aaae0 <__cxa_atexit@plt+0x9dbe0> │ │ │ │ @@ -161523,31 +161523,31 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #32] @ aaaf8 <__cxa_atexit@plt+0x9dbf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4002d4 <__cxa_atexit@plt+0x3f33d4> │ │ │ │ + b 3fea6c <__cxa_atexit@plt+0x3f1b6c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbteq r4, [r6], #2804 @ 0xaf4 │ │ │ │ - ldreq r1, [sp, #-3044] @ 0xfffff41c │ │ │ │ - strbteq r4, [r6], #464 @ 0x1d0 │ │ │ │ + strbteq r3, [r6], #2804 @ 0xaf4 │ │ │ │ + ldreq r0, [sp, #-3052] @ 0xfffff414 │ │ │ │ + strbteq r3, [r6], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ aab18 <__cxa_atexit@plt+0x9dc18> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - ldreq r1, [sp, #-3836] @ 0xfffff104 │ │ │ │ - strbteq r4, [r6], #4032 @ 0xfc0 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + ldreq r0, [sp, #-3844] @ 0xfffff0fc │ │ │ │ + strbteq r3, [r6], #4032 @ 0xfc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aac18 <__cxa_atexit@plt+0x9dd18> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -161583,15 +161583,15 @@ │ │ │ │ str r3, [r9, #16]! │ │ │ │ str r7, [r9, #8] │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r7, [pc, #188] @ aac80 <__cxa_atexit@plt+0x9dd80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #184] @ aac84 <__cxa_atexit@plt+0x9dd84> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ sub r5, r5, #8 │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc aac4c <__cxa_atexit@plt+0x9dd4c> │ │ │ │ @@ -161601,44 +161601,44 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #16]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #104] @ aac78 <__cxa_atexit@plt+0x9dd78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4002d4 <__cxa_atexit@plt+0x3f33d4> │ │ │ │ + b 3fea6c <__cxa_atexit@plt+0x3f1b6c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #40] @ aac6c <__cxa_atexit@plt+0x9dd6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - ldreq r1, [sp, #-2872] @ 0xfffff4c8 │ │ │ │ - ldreq r1, [sp, #-3268] @ 0xfffff33c │ │ │ │ - ldreq r1, [sp, #-3080] @ 0xfffff3f8 │ │ │ │ + ldreq r0, [sp, #-2880] @ 0xfffff4c0 │ │ │ │ + ldreq r0, [sp, #-3276] @ 0xfffff334 │ │ │ │ + ldreq r0, [sp, #-3088] @ 0xfffff3f0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - strbteq r4, [r6], #2492 @ 0x9bc │ │ │ │ - ldreq r1, [sp, #-2732] @ 0xfffff554 │ │ │ │ + strbteq r3, [r6], #2492 @ 0x9bc │ │ │ │ + ldreq r0, [sp, #-2740] @ 0xfffff54c │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldreq r1, [sp, #-3208] @ 0xfffff378 │ │ │ │ - ldreq r1, [sp, #-3656] @ 0xfffff1b8 │ │ │ │ - strbteq r4, [r6], #3648 @ 0xe40 │ │ │ │ + ldreq r0, [sp, #-3216] @ 0xfffff370 │ │ │ │ + ldreq r0, [sp, #-3664] @ 0xfffff1b0 │ │ │ │ + strbteq r3, [r6], #3648 @ 0xe40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r6, r3, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -161651,15 +161651,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #120] @ aad50 <__cxa_atexit@plt+0x9de50> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc aad30 <__cxa_atexit@plt+0x9de30> │ │ │ │ ldr r3, [pc, #68] @ aad40 <__cxa_atexit@plt+0x9de40> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -161667,29 +161667,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #48] @ aad48 <__cxa_atexit@plt+0x9de48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4002d4 <__cxa_atexit@plt+0x3f33d4> │ │ │ │ + b 3fea6c <__cxa_atexit@plt+0x3f1b6c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - strbteq r4, [r6], #2228 @ 0x8b4 │ │ │ │ - ldreq r1, [sp, #-2468] @ 0xfffff65c │ │ │ │ + strbteq r3, [r6], #2228 @ 0x8b4 │ │ │ │ + ldreq r0, [sp, #-2476] @ 0xfffff654 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - ldreq r1, [sp, #-3388] @ 0xfffff2c4 │ │ │ │ - strbteq r4, [r6], #3464 @ 0xd88 │ │ │ │ + ldreq r0, [sp, #-3396] @ 0xfffff2bc │ │ │ │ + strbteq r3, [r6], #3464 @ 0xd88 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aae94 <__cxa_atexit@plt+0x9df94> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -161760,75 +161760,75 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #100] @ aaee4 <__cxa_atexit@plt+0x9dfe4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ ldmib sp, {r4, r5} │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff5f4 │ │ │ │ - ldreq r1, [sp, #-2304] @ 0xfffff700 │ │ │ │ - ldreq r1, [sp, #-3116] @ 0xfffff3d4 │ │ │ │ - ldreq r1, [sp, #-3108] @ 0xfffff3dc │ │ │ │ - ldreq r1, [sp, #-2320] @ 0xfffff6f0 │ │ │ │ + ldreq r0, [sp, #-2312] @ 0xfffff6f8 │ │ │ │ + ldreq r0, [sp, #-3124] @ 0xfffff3cc │ │ │ │ + ldreq r0, [sp, #-3116] @ 0xfffff3d4 │ │ │ │ + ldreq r0, [sp, #-2328] @ 0xfffff6e8 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - ldreq r1, [sp, #-3092] @ 0xfffff3ec │ │ │ │ - ldreq r1, [sp, #-3028] @ 0xfffff42c │ │ │ │ - ldreq r1, [sp, #-3004] @ 0xfffff444 │ │ │ │ + ldreq r0, [sp, #-3100] @ 0xfffff3e4 │ │ │ │ + ldreq r0, [sp, #-3036] @ 0xfffff424 │ │ │ │ + ldreq r0, [sp, #-3012] @ 0xfffff43c │ │ │ │ @ instruction: 0xfffff690 │ │ │ │ @ instruction: 0xfffff788 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq r1, [sp, #-2944] @ 0xfffff480 │ │ │ │ - ldreq r1, [sp, #-2936] @ 0xfffff488 │ │ │ │ + ldreq r0, [sp, #-2952] @ 0xfffff478 │ │ │ │ + ldreq r0, [sp, #-2944] @ 0xfffff480 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ aaf14 <__cxa_atexit@plt+0x9e014> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ aaf18 <__cxa_atexit@plt+0x9e018> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r1, [sp, #-2796] @ 0xfffff514 │ │ │ │ + ldreq r0, [sp, #-2804] @ 0xfffff50c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ aaf50 <__cxa_atexit@plt+0x9e050> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ aaf54 <__cxa_atexit@plt+0x9e054> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ aaf58 <__cxa_atexit@plt+0x9e058> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r1, [sp, #-2748] @ 0xfffff544 │ │ │ │ - ldreq r1, [sp, #-2776] @ 0xfffff528 │ │ │ │ + ldreq r0, [sp, #-2756] @ 0xfffff53c │ │ │ │ + ldreq r0, [sp, #-2784] @ 0xfffff520 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ aaf80 <__cxa_atexit@plt+0x9e080> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ - ldreq r1, [sp, #-2696] @ 0xfffff578 │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ + ldreq r0, [sp, #-2704] @ 0xfffff570 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi aafdc <__cxa_atexit@plt+0x9e0dc> │ │ │ │ ldr r3, [pc, #68] @ aafe8 <__cxa_atexit@plt+0x9e0e8> │ │ │ │ @@ -161840,45 +161840,45 @@ │ │ │ │ ldr r3, [pc, #48] @ aafec <__cxa_atexit@plt+0x9e0ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #83] @ 0x53 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ aaff0 <__cxa_atexit@plt+0x9e0f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r1, [sp, #-2744] @ 0xfffff548 │ │ │ │ + ldreq r0, [sp, #-2752] @ 0xfffff540 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ab01c <__cxa_atexit@plt+0x9e11c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #83] @ 0x53 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ ab020 <__cxa_atexit@plt+0x9e120> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r1, [sp, #-2672] @ 0xfffff590 │ │ │ │ + ldreq r0, [sp, #-2680] @ 0xfffff588 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ab044 <__cxa_atexit@plt+0x9e144> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b f4786c <__cxa_atexit@plt+0xf3a96c> │ │ │ │ - ldreq r1, [sp, #-2644] @ 0xfffff5ac │ │ │ │ - strbteq r4, [r6], #2636 @ 0xa4c │ │ │ │ + b 3feae4 <__cxa_atexit@plt+0x3f1be4> │ │ │ │ + ldreq r0, [sp, #-2652] @ 0xfffff5a4 │ │ │ │ + strbteq r3, [r6], #2636 @ 0xa4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ab0b0 <__cxa_atexit@plt+0x9e1b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -161895,55 +161895,55 @@ │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 3ecadc <__cxa_atexit@plt+0x3dfbdc> │ │ │ │ + b 1234434 <__cxa_atexit@plt+0x1227534> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - ldreq r1, [sp, #-1548] @ 0xfffff9f4 │ │ │ │ + ldreq r0, [sp, #-1556] @ 0xfffff9ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ab0f8 <__cxa_atexit@plt+0x9e1f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ab124 <__cxa_atexit@plt+0x9e224> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ ab128 <__cxa_atexit@plt+0x9e228> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400224 <__cxa_atexit@plt+0x3f3324> │ │ │ │ + b 3fe9ac <__cxa_atexit@plt+0x3f1aac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r1, [sp, #-2064] @ 0xfffff7f0 │ │ │ │ + ldreq r0, [sp, #-2072] @ 0xfffff7e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ab14c <__cxa_atexit@plt+0x9e24c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - ldreq r1, [sp, #-2384] @ 0xfffff6b0 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + ldreq r0, [sp, #-2392] @ 0xfffff6a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ab218 <__cxa_atexit@plt+0x9e318> │ │ │ │ ldr r2, [pc, #216] @ ab248 <__cxa_atexit@plt+0x9e348> │ │ │ │ @@ -161981,15 +161981,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400594 <__cxa_atexit@plt+0x3f3694> │ │ │ │ + b 27a578 <__cxa_atexit@plt+0x26d678> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r1, r6 │ │ │ │ @@ -161999,19 +161999,19 @@ │ │ │ │ ldr r7, [pc, #20] @ ab24c <__cxa_atexit@plt+0x9e34c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbteq r3, [r6], #1304 @ 0x518 │ │ │ │ + strbteq r2, [r6], #1304 @ 0x518 │ │ │ │ @ instruction: 0xfffed92c │ │ │ │ - strbteq r3, [r6], #1416 @ 0x588 │ │ │ │ - ldreq r1, [sp, #-1968] @ 0xfffff850 │ │ │ │ - ldreq r1, [sp, #-1336] @ 0xfffffac8 │ │ │ │ + strbteq r2, [r6], #1416 @ 0x588 │ │ │ │ + ldreq r0, [sp, #-1976] @ 0xfffff848 │ │ │ │ + ldreq r0, [sp, #-1344] @ 0xfffffac0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -162031,30 +162031,30 @@ │ │ │ │ ldr r3, [pc, #72] @ ab300 <__cxa_atexit@plt+0x9e400> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #64] @ ab304 <__cxa_atexit@plt+0x9e404> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add sl, r0, #1 │ │ │ │ - b 400594 <__cxa_atexit@plt+0x3f3694> │ │ │ │ + b 27a578 <__cxa_atexit@plt+0x26d678> │ │ │ │ mov r6, r2 │ │ │ │ b ab2e0 <__cxa_atexit@plt+0x9e3e0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #8] @ ab2f4 <__cxa_atexit@plt+0x9e3f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [r6], #1124 @ 0x464 │ │ │ │ + strbteq r2, [r6], #1124 @ 0x464 │ │ │ │ @ instruction: 0xfffed84c │ │ │ │ - strbteq r3, [r6], #1192 @ 0x4a8 │ │ │ │ - ldreq r1, [sp, #-1752] @ 0xfffff928 │ │ │ │ - ldreq r1, [sp, #-1120] @ 0xfffffba0 │ │ │ │ - strbteq r4, [r6], #2308 @ 0x904 │ │ │ │ + strbteq r2, [r6], #1192 @ 0x4a8 │ │ │ │ + ldreq r0, [sp, #-1760] @ 0xfffff920 │ │ │ │ + ldreq r0, [sp, #-1128] @ 0xfffffb98 │ │ │ │ + strbteq r3, [r6], #2308 @ 0x904 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ab388 <__cxa_atexit@plt+0x9e488> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr lr, [r7, #12] │ │ │ │ @@ -162084,16 +162084,16 @@ │ │ │ │ b b2928 <__cxa_atexit@plt+0xa5a28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ab3a4 <__cxa_atexit@plt+0x9e4a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [sp, #-860] @ 0xfffffca4 │ │ │ │ - strbteq r4, [r6], #2172 @ 0x87c │ │ │ │ + ldreq r0, [sp, #-868] @ 0xfffffc9c │ │ │ │ + strbteq r3, [r6], #2172 @ 0x87c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ab414 <__cxa_atexit@plt+0x9e514> │ │ │ │ ldr r2, [pc, #84] @ ab41c <__cxa_atexit@plt+0x9e51c> │ │ │ │ @@ -162116,15 +162116,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r3, [r6], #2892 @ 0xb4c │ │ │ │ + strbteq r2, [r6], #2892 @ 0xb4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ab44c <__cxa_atexit@plt+0x9e54c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -162132,16 +162132,16 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ab460 <__cxa_atexit@plt+0x9e560> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [r6], #2816 @ 0xb00 │ │ │ │ - strbteq r4, [r6], #1960 @ 0x7a8 │ │ │ │ + strbteq r2, [r6], #2816 @ 0xb00 │ │ │ │ + strbteq r3, [r6], #1960 @ 0x7a8 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ab518 <__cxa_atexit@plt+0x9e618> │ │ │ │ @@ -162177,28 +162177,28 @@ │ │ │ │ add r8, r4, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r9, [pc, #52] @ ab544 <__cxa_atexit@plt+0x9e644> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ mov r6, r3 │ │ │ │ b ab528 <__cxa_atexit@plt+0x9e628> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [sp, #-512] @ 0xfffffe00 │ │ │ │ + ldreq r0, [sp, #-520] @ 0xfffffdf8 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - ldreq r1, [sp, #-1276] @ 0xfffffb04 │ │ │ │ - strbteq r3, [r6], #3760 @ 0xeb0 │ │ │ │ - strbteq r4, [r6], #1732 @ 0x6c4 │ │ │ │ + ldreq r0, [sp, #-1284] @ 0xfffffafc │ │ │ │ + strbteq r2, [r6], #3760 @ 0xeb0 │ │ │ │ + strbteq r3, [r6], #1732 @ 0x6c4 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ab5c8 <__cxa_atexit@plt+0x9e6c8> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr lr, [r7, #12] │ │ │ │ @@ -162228,16 +162228,16 @@ │ │ │ │ b b2928 <__cxa_atexit@plt+0xa5a28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ab5e4 <__cxa_atexit@plt+0x9e6e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [sp, #-284] @ 0xfffffee4 │ │ │ │ - strbteq r4, [r6], #1596 @ 0x63c │ │ │ │ + ldreq r0, [sp, #-292] @ 0xfffffedc │ │ │ │ + strbteq r3, [r6], #1596 @ 0x63c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ab654 <__cxa_atexit@plt+0x9e754> │ │ │ │ ldr r2, [pc, #84] @ ab65c <__cxa_atexit@plt+0x9e75c> │ │ │ │ @@ -162260,15 +162260,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r3, [r6], #2316 @ 0x90c │ │ │ │ + strbteq r2, [r6], #2316 @ 0x90c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ab68c <__cxa_atexit@plt+0x9e78c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -162276,16 +162276,16 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ab6a0 <__cxa_atexit@plt+0x9e7a0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [r6], #2240 @ 0x8c0 │ │ │ │ - strbteq r4, [r6], #1384 @ 0x568 │ │ │ │ + strbteq r2, [r6], #2240 @ 0x8c0 │ │ │ │ + strbteq r3, [r6], #1384 @ 0x568 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ab758 <__cxa_atexit@plt+0x9e858> │ │ │ │ @@ -162321,28 +162321,28 @@ │ │ │ │ add r8, r4, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r9, [pc, #52] @ ab784 <__cxa_atexit@plt+0x9e884> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ mov r6, r3 │ │ │ │ b ab768 <__cxa_atexit@plt+0x9e868> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [sp, #-4032] @ 0xfffff040 │ │ │ │ + ldreq pc, [ip, #-4040] @ 0xfffff038 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - ldreq r1, [sp, #-700] @ 0xfffffd44 │ │ │ │ - strbteq r3, [r6], #3016 @ 0xbc8 │ │ │ │ - strbteq r3, [r6], #3232 @ 0xca0 │ │ │ │ + ldreq r0, [sp, #-708] @ 0xfffffd3c │ │ │ │ + strbteq r2, [r6], #3016 @ 0xbc8 │ │ │ │ + strbteq r2, [r6], #3232 @ 0xca0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ab808 <__cxa_atexit@plt+0x9e908> │ │ │ │ ldr r2, [pc, #104] @ ab810 <__cxa_atexit@plt+0x9e910> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -162359,46 +162359,46 @@ │ │ │ │ bne ab7f0 <__cxa_atexit@plt+0x9e8f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 400394 <__cxa_atexit@plt+0x3f3494> │ │ │ │ + b 3feb3c <__cxa_atexit@plt+0x3f1c3c> │ │ │ │ ldr r7, [pc, #32] @ ab818 <__cxa_atexit@plt+0x9e918> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ ab81c <__cxa_atexit@plt+0x9e91c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq r0, [sp, #-3816] @ 0xfffff118 │ │ │ │ - strbteq r3, [r6], #3128 @ 0xc38 │ │ │ │ - strbteq r3, [r6], #3116 @ 0xc2c │ │ │ │ - strbteq r3, [r6], #3080 @ 0xc08 │ │ │ │ + ldreq pc, [ip, #-3824] @ 0xfffff110 │ │ │ │ + strbteq r2, [r6], #3128 @ 0xc38 │ │ │ │ + strbteq r2, [r6], #3116 @ 0xc2c │ │ │ │ + strbteq r2, [r6], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ab848 <__cxa_atexit@plt+0x9e948> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 400394 <__cxa_atexit@plt+0x3f3494> │ │ │ │ + b 3feb3c <__cxa_atexit@plt+0x3f1c3c> │ │ │ │ ldr r7, [pc, #16] @ ab860 <__cxa_atexit@plt+0x9e960> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ ab864 <__cxa_atexit@plt+0x9e964> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [r6], #3040 @ 0xbe0 │ │ │ │ - strbteq r3, [r6], #3028 @ 0xbd4 │ │ │ │ - strbteq r4, [r6], #932 @ 0x3a4 │ │ │ │ + strbteq r2, [r6], #3040 @ 0xbe0 │ │ │ │ + strbteq r2, [r6], #3028 @ 0xbd4 │ │ │ │ + strbteq r3, [r6], #932 @ 0x3a4 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi ab8f0 <__cxa_atexit@plt+0x9e9f0> │ │ │ │ ldr lr, [pc, #112] @ ab8f8 <__cxa_atexit@plt+0x9e9f8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -162423,21 +162423,21 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [pc, #32] @ ab900 <__cxa_atexit@plt+0x9ea00> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq r0, [sp, #-3576] @ 0xfffff208 │ │ │ │ - strbteq r3, [r6], #2800 @ 0xaf0 │ │ │ │ - strbteq r4, [r6], #776 @ 0x308 │ │ │ │ + ldreq pc, [ip, #-3584] @ 0xfffff200 │ │ │ │ + strbteq r2, [r6], #2800 @ 0xaf0 │ │ │ │ + strbteq r3, [r6], #776 @ 0x308 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ab95c <__cxa_atexit@plt+0x9ea5c> │ │ │ │ @@ -162453,21 +162453,21 @@ │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ab968 <__cxa_atexit@plt+0x9ea68> │ │ │ │ mov r7, fp │ │ │ │ b b2928 <__cxa_atexit@plt+0xa5a28> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #12] @ ab97c <__cxa_atexit@plt+0x9ea7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - strbteq r4, [r6], #676 @ 0x2a4 │ │ │ │ + strbteq r3, [r6], #676 @ 0x2a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ab9e0 <__cxa_atexit@plt+0x9eae0> │ │ │ │ ldr r2, [pc, #76] @ ab9ec <__cxa_atexit@plt+0x9eaec> │ │ │ │ @@ -162481,31 +162481,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq ab9d8 <__cxa_atexit@plt+0x9ead8> │ │ │ │ ldr r3, [pc, #44] @ ab9f4 <__cxa_atexit@plt+0x9eaf4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r0, [sp, #-3312] @ 0xfffff310 │ │ │ │ + ldreq pc, [ip, #-3320] @ 0xfffff308 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ aba18 <__cxa_atexit@plt+0x9eb18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -162517,16 +162517,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ aba6c <__cxa_atexit@plt+0x9eb6c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r0, [sp, #-3244] @ 0xfffff354 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq pc, [ip, #-3252] @ 0xfffff34c │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi abae0 <__cxa_atexit@plt+0x9ebe0> │ │ │ │ ldr r2, [pc, #116] @ abb00 <__cxa_atexit@plt+0x9ec00> │ │ │ │ @@ -162557,16 +162557,16 @@ │ │ │ │ ldr r7, [pc, #24] @ abb08 <__cxa_atexit@plt+0x9ec08> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq r0, [sp, #-3076] @ 0xfffff3fc │ │ │ │ - strbteq r3, [r6], #1224 @ 0x4c8 │ │ │ │ + ldreq pc, [ip, #-3084] @ 0xfffff3f4 │ │ │ │ + strbteq r2, [r6], #1224 @ 0x4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi abb38 <__cxa_atexit@plt+0x9ec38> │ │ │ │ mov r3, #1 │ │ │ │ @@ -162576,16 +162576,16 @@ │ │ │ │ b a2500 <__cxa_atexit@plt+0x95600> │ │ │ │ ldr r7, [pc, #16] @ abb50 <__cxa_atexit@plt+0x9ec50> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [r6], #1144 @ 0x478 │ │ │ │ - strbteq r3, [r6], #3496 @ 0xda8 │ │ │ │ + strbteq r2, [r6], #1144 @ 0x478 │ │ │ │ + strbteq r2, [r6], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi abb9c <__cxa_atexit@plt+0x9ec9c> │ │ │ │ ldr r3, [pc, #48] @ abba4 <__cxa_atexit@plt+0x9eca4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -162598,16 +162598,16 @@ │ │ │ │ beq abb94 <__cxa_atexit@plt+0x9ec94> │ │ │ │ b abbb8 <__cxa_atexit@plt+0x9ecb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r0, [sp, #-3408] @ 0xfffff2b0 │ │ │ │ - strbteq r3, [r6], #3396 @ 0xd44 │ │ │ │ + ldreq pc, [ip, #-3416] @ 0xfffff2a8 │ │ │ │ + strbteq r2, [r6], #3396 @ 0xd44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #260] @ abcc4 <__cxa_atexit@plt+0x9edc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -162668,24 +162668,24 @@ │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - ldreq r0, [sp, #-3488] @ 0xfffff260 │ │ │ │ + ldreq pc, [ip, #-3496] @ 0xfffff258 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldreq r0, [sp, #-3712] @ 0xfffff180 │ │ │ │ - ldreq r0, [sp, #-3220] @ 0xfffff36c │ │ │ │ - ldreq r0, [sp, #-2708] @ 0xfffff56c │ │ │ │ - ldreq r0, [sp, #-3240] @ 0xfffff358 │ │ │ │ - ldreq r0, [sp, #-2784] @ 0xfffff520 │ │ │ │ - ldreq r0, [sp, #-3164] @ 0xfffff3a4 │ │ │ │ + ldreq pc, [ip, #-3720] @ 0xfffff178 │ │ │ │ + ldreq pc, [ip, #-3228] @ 0xfffff364 │ │ │ │ + ldreq pc, [ip, #-2716] @ 0xfffff564 │ │ │ │ + ldreq pc, [ip, #-3248] @ 0xfffff350 │ │ │ │ + ldreq pc, [ip, #-2792] @ 0xfffff518 │ │ │ │ + ldreq pc, [ip, #-3172] @ 0xfffff39c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #200] @ abdc0 <__cxa_atexit@plt+0x9eec0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -162731,22 +162731,22 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldreq r0, [sp, #-3436] @ 0xfffff294 │ │ │ │ - ldreq r0, [sp, #-2944] @ 0xfffff480 │ │ │ │ - ldreq r0, [sp, #-2432] @ 0xfffff680 │ │ │ │ - ldreq r0, [sp, #-2964] @ 0xfffff46c │ │ │ │ - ldreq r0, [sp, #-2508] @ 0xfffff634 │ │ │ │ - ldreq r0, [sp, #-2884] @ 0xfffff4bc │ │ │ │ + ldreq pc, [ip, #-3444] @ 0xfffff28c │ │ │ │ + ldreq pc, [ip, #-2952] @ 0xfffff478 │ │ │ │ + ldreq pc, [ip, #-2440] @ 0xfffff678 │ │ │ │ + ldreq pc, [ip, #-2972] @ 0xfffff464 │ │ │ │ + ldreq pc, [ip, #-2516] @ 0xfffff62c │ │ │ │ + ldreq pc, [ip, #-2892] @ 0xfffff4b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc abe74 <__cxa_atexit@plt+0x9ef74> │ │ │ │ @@ -162779,22 +162779,22 @@ │ │ │ │ str r9, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r0, [sp, #-3216] @ 0xfffff370 │ │ │ │ - ldreq r0, [sp, #-2720] @ 0xfffff560 │ │ │ │ - ldreq r0, [sp, #-2212] @ 0xfffff75c │ │ │ │ - ldreq r0, [sp, #-2748] @ 0xfffff544 │ │ │ │ - ldreq r0, [sp, #-2288] @ 0xfffff710 │ │ │ │ - ldreq r0, [sp, #-2652] @ 0xfffff5a4 │ │ │ │ - strbteq r3, [r6], #3040 @ 0xbe0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq pc, [ip, #-3224] @ 0xfffff368 │ │ │ │ + ldreq pc, [ip, #-2728] @ 0xfffff558 │ │ │ │ + ldreq pc, [ip, #-2220] @ 0xfffff754 │ │ │ │ + ldreq pc, [ip, #-2756] @ 0xfffff53c │ │ │ │ + ldreq pc, [ip, #-2296] @ 0xfffff708 │ │ │ │ + ldreq pc, [ip, #-2660] @ 0xfffff59c │ │ │ │ + strbteq r2, [r6], #3040 @ 0xbe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi abf08 <__cxa_atexit@plt+0x9f008> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -162813,42 +162813,42 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ ldr r5, [pc, #52] @ abf30 <__cxa_atexit@plt+0x9f030> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 2d4e44 <__cxa_atexit@plt+0x2c7f44> │ │ │ │ + b 111c79c <__cxa_atexit@plt+0x110f89c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - ldreq r0, [sp, #-1980] @ 0xfffff844 │ │ │ │ - ldreq r0, [sp, #-2968] @ 0xfffff468 │ │ │ │ + ldreq pc, [ip, #-1988] @ 0xfffff83c │ │ │ │ + ldreq pc, [ip, #-2976] @ 0xfffff460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ abf68 <__cxa_atexit@plt+0x9f068> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ abf6c <__cxa_atexit@plt+0x9f06c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [sp, #-1916] @ 0xfffff884 │ │ │ │ - ldreq r0, [sp, #-1984] @ 0xfffff840 │ │ │ │ - strbteq r3, [r6], #3228 @ 0xc9c │ │ │ │ + ldreq pc, [ip, #-1924] @ 0xfffff87c │ │ │ │ + ldreq pc, [ip, #-1992] @ 0xfffff838 │ │ │ │ + strbteq r2, [r6], #3228 @ 0xc9c │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #32 │ │ │ │ cmp fp, r6 │ │ │ │ bhi ac048 <__cxa_atexit@plt+0x9f148> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -162906,36 +162906,36 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ ac088 <__cxa_atexit@plt+0x9f188> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [sp, #-1780] @ 0xfffff90c │ │ │ │ - ldreq r0, [sp, #-1856] @ 0xfffff8c0 │ │ │ │ - ldreq r0, [sp, #-2680] @ 0xfffff588 │ │ │ │ - ldreq r0, [sp, #-1696] @ 0xfffff960 │ │ │ │ - strbteq r3, [r6], #2984 @ 0xba8 │ │ │ │ - strbteq r3, [r6], #2556 @ 0x9fc │ │ │ │ + ldreq pc, [ip, #-1788] @ 0xfffff904 │ │ │ │ + ldreq pc, [ip, #-1864] @ 0xfffff8b8 │ │ │ │ + ldreq pc, [ip, #-2688] @ 0xfffff580 │ │ │ │ + ldreq pc, [ip, #-1704] @ 0xfffff958 │ │ │ │ + strbteq r2, [r6], #2984 @ 0xba8 │ │ │ │ + strbteq r2, [r6], #2556 @ 0x9fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ac0c0 <__cxa_atexit@plt+0x9f1c0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ ac0c8 <__cxa_atexit@plt+0x9f1c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eda2c <__cxa_atexit@plt+0x3e0b2c> │ │ │ │ + b 1235384 <__cxa_atexit@plt+0x1228484> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [sp, #-1516] @ 0xfffffa14 │ │ │ │ - strbteq r3, [r6], #2096 @ 0x830 │ │ │ │ + ldreq pc, [ip, #-1524] @ 0xfffffa0c │ │ │ │ + strbteq r2, [r6], #2096 @ 0x830 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ac1d8 <__cxa_atexit@plt+0x9f2d8> │ │ │ │ ldr r2, [pc, #272] @ ac1fc <__cxa_atexit@plt+0x9f2fc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -163002,27 +163002,27 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ ac20c <__cxa_atexit@plt+0x9f30c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - ldreq r0, [sp, #-2004] @ 0xfffff82c │ │ │ │ + ldreq pc, [ip, #-2012] @ 0xfffff824 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ - ldreq r0, [sp, #-2124] @ 0xfffff7b4 │ │ │ │ - ldreq r0, [sp, #-1924] @ 0xfffff87c │ │ │ │ - ldreq r0, [sp, #-1396] @ 0xfffffa8c │ │ │ │ - ldreq r0, [sp, #-1912] @ 0xfffff888 │ │ │ │ - ldreq r0, [sp, #-1456] @ 0xfffffa50 │ │ │ │ - ldreq r0, [sp, #-1836] @ 0xfffff8d4 │ │ │ │ - ldreq r0, [sp, #-2308] @ 0xfffff6fc │ │ │ │ - ldreq r0, [sp, #-1816] @ 0xfffff8e8 │ │ │ │ - strbteq r3, [r6], #1736 @ 0x6c8 │ │ │ │ + ldreq pc, [ip, #-2132] @ 0xfffff7ac │ │ │ │ + ldreq pc, [ip, #-1932] @ 0xfffff874 │ │ │ │ + ldreq pc, [ip, #-1404] @ 0xfffffa84 │ │ │ │ + ldreq pc, [ip, #-1920] @ 0xfffff880 │ │ │ │ + ldreq pc, [ip, #-1464] @ 0xfffffa48 │ │ │ │ + ldreq pc, [ip, #-1844] @ 0xfffff8cc │ │ │ │ + ldreq pc, [ip, #-2316] @ 0xfffff6f4 │ │ │ │ + ldreq pc, [ip, #-1824] @ 0xfffff8e0 │ │ │ │ + strbteq r2, [r6], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #224] @ ac31c <__cxa_atexit@plt+0x9f41c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -163074,24 +163074,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ ac324 <__cxa_atexit@plt+0x9f424> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r0, [sp, #-1828] @ 0xfffff8dc │ │ │ │ - ldreq r0, [sp, #-1636] @ 0xfffff99c │ │ │ │ - ldreq r0, [sp, #-2080] @ 0xfffff7e0 │ │ │ │ - ldreq r0, [sp, #-1076] @ 0xfffffbcc │ │ │ │ - ldreq r0, [sp, #-1612] @ 0xfffff9b4 │ │ │ │ - ldreq r0, [sp, #-1156] @ 0xfffffb7c │ │ │ │ - ldreq r0, [sp, #-1536] @ 0xfffffa00 │ │ │ │ - ldreq r0, [sp, #-1524] @ 0xfffffa0c │ │ │ │ + ldreq pc, [ip, #-1836] @ 0xfffff8d4 │ │ │ │ + ldreq pc, [ip, #-1644] @ 0xfffff994 │ │ │ │ + ldreq pc, [ip, #-2088] @ 0xfffff7d8 │ │ │ │ + ldreq pc, [ip, #-1084] @ 0xfffffbc4 │ │ │ │ + ldreq pc, [ip, #-1620] @ 0xfffff9ac │ │ │ │ + ldreq pc, [ip, #-1164] @ 0xfffffb74 │ │ │ │ + ldreq pc, [ip, #-1544] @ 0xfffff9f8 │ │ │ │ + ldreq pc, [ip, #-1532] @ 0xfffffa04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ac3e4 <__cxa_atexit@plt+0x9f4e4> │ │ │ │ @@ -163127,22 +163127,22 @@ │ │ │ │ str sl, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str r1, [r3, #48] @ 0x30 │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r0, [sp, #-1836] @ 0xfffff8d4 │ │ │ │ - ldreq r0, [sp, #-1344] @ 0xfffffac0 │ │ │ │ - ldreq r0, [sp, #-836] @ 0xfffffcbc │ │ │ │ - ldreq r0, [sp, #-1368] @ 0xfffffaa8 │ │ │ │ - ldreq r0, [sp, #-912] @ 0xfffffc70 │ │ │ │ - ldreq r0, [sp, #-1288] @ 0xfffffaf8 │ │ │ │ - strbteq r3, [r6], #1648 @ 0x670 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq pc, [ip, #-1844] @ 0xfffff8cc │ │ │ │ + ldreq pc, [ip, #-1352] @ 0xfffffab8 │ │ │ │ + ldreq pc, [ip, #-844] @ 0xfffffcb4 │ │ │ │ + ldreq pc, [ip, #-1376] @ 0xfffffaa0 │ │ │ │ + ldreq pc, [ip, #-920] @ 0xfffffc68 │ │ │ │ + ldreq pc, [ip, #-1296] @ 0xfffffaf0 │ │ │ │ + strbteq r2, [r6], #1648 @ 0x670 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ac4bc <__cxa_atexit@plt+0x9f5bc> │ │ │ │ @@ -163168,37 +163168,37 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r3, [pc, #88] @ ac4e4 <__cxa_atexit@plt+0x9f5e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 2d4e44 <__cxa_atexit@plt+0x2c7f44> │ │ │ │ + b 111c79c <__cxa_atexit@plt+0x110f89c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ ac4d8 <__cxa_atexit@plt+0x9f5d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r6, #-8]! │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ b ac4b0 <__cxa_atexit@plt+0x9f5b0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - ldreq r0, [sp, #-608] @ 0xfffffda0 │ │ │ │ - ldreq r0, [sp, #-612] @ 0xfffffd9c │ │ │ │ + ldreq pc, [ip, #-616] @ 0xfffffd98 │ │ │ │ + ldreq pc, [ip, #-620] @ 0xfffffd94 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - ldreq r0, [sp, #-1544] @ 0xfffff9f8 │ │ │ │ - strbteq r3, [r6], #1424 @ 0x590 │ │ │ │ + ldreq pc, [ip, #-1552] @ 0xfffff9f0 │ │ │ │ + strbteq r2, [r6], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne ac540 <__cxa_atexit@plt+0x9f640> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -163211,43 +163211,43 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r3, [pc, #56] @ ac570 <__cxa_atexit@plt+0x9f670> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 2d4e44 <__cxa_atexit@plt+0x2c7f44> │ │ │ │ + b 111c79c <__cxa_atexit@plt+0x110f89c> │ │ │ │ ldr r7, [pc, #28] @ ac564 <__cxa_atexit@plt+0x9f664> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r0, [sp, #-452] @ 0xfffffe3c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq pc, [ip, #-460] @ 0xfffffe34 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - ldreq r0, [sp, #-1372] @ 0xfffffaa4 │ │ │ │ + ldreq pc, [ip, #-1380] @ 0xfffffa9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ ac5a8 <__cxa_atexit@plt+0x9f6a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ ac5ac <__cxa_atexit@plt+0x9f6ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [sp, #-316] @ 0xfffffec4 │ │ │ │ - ldreq r0, [sp, #-384] @ 0xfffffe80 │ │ │ │ + ldreq pc, [ip, #-324] @ 0xfffffebc │ │ │ │ + ldreq pc, [ip, #-392] @ 0xfffffe78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ac610 <__cxa_atexit@plt+0x9f710> │ │ │ │ ldr r2, [pc, #76] @ ac61c <__cxa_atexit@plt+0x9f71c> │ │ │ │ @@ -163261,31 +163261,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq ac608 <__cxa_atexit@plt+0x9f708> │ │ │ │ ldr r3, [pc, #44] @ ac624 <__cxa_atexit@plt+0x9f724> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r0, [sp, #-192] @ 0xffffff40 │ │ │ │ + ldreq pc, [ip, #-200] @ 0xffffff38 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ac648 <__cxa_atexit@plt+0x9f748> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -163298,18 +163298,18 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ ac6a0 <__cxa_atexit@plt+0x9f7a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r0, [sp, #-124] @ 0xffffff84 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq pc, [ip, #-132] @ 0xffffff7c │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - strbteq r3, [r6], #964 @ 0x3c4 │ │ │ │ + strbteq r2, [r6], #964 @ 0x3c4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ac740 <__cxa_atexit@plt+0x9f840> │ │ │ │ ldr lr, [pc, #132] @ ac748 <__cxa_atexit@plt+0x9f848> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -163343,17 +163343,17 @@ │ │ │ │ beq ac738 <__cxa_atexit@plt+0x9f838> │ │ │ │ b ac7b4 <__cxa_atexit@plt+0x9f8b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq pc, [ip, #-4040] @ 0xfffff038 │ │ │ │ + ldreq lr, [ip, #-4048] @ 0xfffff030 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq r3, [r6], #788 @ 0x314 │ │ │ │ + strbteq r2, [r6], #788 @ 0x314 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ac780 <__cxa_atexit@plt+0x9f880> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -163366,15 +163366,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq ac79c <__cxa_atexit@plt+0x9f89c> │ │ │ │ b ac7b4 <__cxa_atexit@plt+0x9f8b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r3, [r6], #704 @ 0x2c0 │ │ │ │ + strbteq r2, [r6], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ac818 <__cxa_atexit@plt+0x9f918> │ │ │ │ ldr r2, [pc, #168] @ ac870 <__cxa_atexit@plt+0x9f970> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -163393,42 +163393,42 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #120] @ ac87c <__cxa_atexit@plt+0x9f97c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r7, #43] @ 0x2b │ │ │ │ sub r3, r3, #1 │ │ │ │ stm r5, {r2, r3} │ │ │ │ add r9, r1, #2 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r7, [pc, #72] @ ac868 <__cxa_atexit@plt+0x9f968> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [pc, #60] @ ac86c <__cxa_atexit@plt+0x9f96c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq ac854 <__cxa_atexit@plt+0x9f954> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #8 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - ldreq r0, [sp, #-168] @ 0xffffff58 │ │ │ │ + ldreq pc, [ip, #-176] @ 0xffffff50 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - strbteq r2, [r6], #3960 @ 0xf78 │ │ │ │ - strbteq r3, [r6], #472 @ 0x1d8 │ │ │ │ + strbteq r1, [r6], #3960 @ 0xf78 │ │ │ │ + strbteq r2, [r6], #472 @ 0x1d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ ac8d4 <__cxa_atexit@plt+0x9f9d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -163438,51 +163438,51 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #36] @ ac8dc <__cxa_atexit@plt+0x9f9dc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r7, #43] @ 0x2b │ │ │ │ sub r3, r3, #1 │ │ │ │ stm r5, {r2, r3} │ │ │ │ add r9, r1, #2 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq r2, [r6], #3780 @ 0xec4 │ │ │ │ - strbteq r3, [r6], #376 @ 0x178 │ │ │ │ + strbteq r1, [r6], #3780 @ 0xec4 │ │ │ │ + strbteq r2, [r6], #376 @ 0x178 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ ac918 <__cxa_atexit@plt+0x9fa18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ ac91c <__cxa_atexit@plt+0x9fa1c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r8, [r7, #43] @ 0x2b │ │ │ │ sub r1, r1, #1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ add r9, r2, #2 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r2, [r6], #3712 @ 0xe80 │ │ │ │ - strbteq r3, [r6], #292 @ 0x124 │ │ │ │ + strbteq r1, [r6], #3712 @ 0xe80 │ │ │ │ + strbteq r2, [r6], #292 @ 0x124 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ ac950 <__cxa_atexit@plt+0x9fa50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [pc, #20] @ ac954 <__cxa_atexit@plt+0x9fa54> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005cc <__cxa_atexit@plt+0x3f36cc> │ │ │ │ + b 3fed7c <__cxa_atexit@plt+0x3f1e7c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r2, [r6], #3056 @ 0xbf0 │ │ │ │ - strbteq r3, [r6], #224 @ 0xe0 │ │ │ │ + strbteq r1, [r6], #3056 @ 0xbf0 │ │ │ │ + strbteq r2, [r6], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r9, [r7, #27] │ │ │ │ ldr r2, [pc, #40] @ ac99c <__cxa_atexit@plt+0x9fa9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r3, #3] │ │ │ │ @@ -163490,29 +163490,29 @@ │ │ │ │ ldr r3, [r3, #11] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r3, [pc, #12] @ ac9a0 <__cxa_atexit@plt+0x9faa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4c3eb8 <__cxa_atexit@plt+0x4b6fb8> │ │ │ │ + b 130a9c8 <__cxa_atexit@plt+0x12fdac8> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq pc, [ip, #-3472] @ 0xfffff270 │ │ │ │ + ldreq lr, [ip, #-3480] @ 0xfffff268 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aca40 <__cxa_atexit@plt+0x9fb40> │ │ │ │ ldr lr, [pc, #88] @ aca48 <__cxa_atexit@plt+0x9fb48> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -163535,23 +163535,23 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq pc, [ip, #-3228] @ 0xfffff364 │ │ │ │ + ldreq lr, [ip, #-3236] @ 0xfffff35c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ b a6f00 <__cxa_atexit@plt+0x9a000> │ │ │ │ - strbteq r3, [r6], #412 @ 0x19c │ │ │ │ + strbteq r2, [r6], #412 @ 0x19c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ cmp fp, r3 │ │ │ │ @@ -163633,15 +163633,15 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [pc, #132] @ acc48 <__cxa_atexit@plt+0x9fd48> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-80] @ 0xffffffb0 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r6 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [sl] │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ bx r0 │ │ │ │ @@ -163662,17 +163662,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - strbteq r2, [r6], #1704 @ 0x6a8 │ │ │ │ - strbteq r2, [r6], #856 @ 0x358 │ │ │ │ - strbteq r2, [r6], #4028 @ 0xfbc │ │ │ │ + strbteq r1, [r6], #1704 @ 0x6a8 │ │ │ │ + strbteq r1, [r6], #856 @ 0x358 │ │ │ │ + strbteq r1, [r6], #4028 @ 0xfbc │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne acca8 <__cxa_atexit@plt+0x9fda8> │ │ │ │ ldr r3, [pc, #104] @ accd8 <__cxa_atexit@plt+0x9fdd8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -163685,53 +163685,53 @@ │ │ │ │ ldr r3, [pc, #76] @ accdc <__cxa_atexit@plt+0x9fddc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [pc, #68] @ acce0 <__cxa_atexit@plt+0x9fde0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #60] @ 0x3c │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [pc, #52] @ acce4 <__cxa_atexit@plt+0x9fde4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #80]! @ 0x50 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #60] @ 0x3c │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbteq r2, [r6], #1488 @ 0x5d0 │ │ │ │ - strbteq r2, [r6], #676 @ 0x2a4 │ │ │ │ - strbteq r2, [r6], #3876 @ 0xf24 │ │ │ │ + strbteq r1, [r6], #1488 @ 0x5d0 │ │ │ │ + strbteq r1, [r6], #676 @ 0x2a4 │ │ │ │ + strbteq r1, [r6], #3876 @ 0xf24 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne acd20 <__cxa_atexit@plt+0x9fe20> │ │ │ │ ldr r3, [pc, #44] @ acd34 <__cxa_atexit@plt+0x9fe34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [pc, #36] @ acd38 <__cxa_atexit@plt+0x9fe38> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #60] @ 0x3c │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [r5, #60] @ 0x3c │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r2, [r6], #1368 @ 0x558 │ │ │ │ - strbteq r2, [r6], #3792 @ 0xed0 │ │ │ │ + strbteq r1, [r6], #1368 @ 0x558 │ │ │ │ + strbteq r1, [r6], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne acdb0 <__cxa_atexit@plt+0x9feb0> │ │ │ │ ldr r7, [pc, #148] @ acdf0 <__cxa_atexit@plt+0x9fef0> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -163759,27 +163759,27 @@ │ │ │ │ ldr r3, [pc, #64] @ acdf8 <__cxa_atexit@plt+0x9fef8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #60] @ 0x3c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #52] @ acdfc <__cxa_atexit@plt+0x9fefc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldreq pc, [ip, #-2292] @ 0xfffff70c │ │ │ │ + ldreq lr, [ip, #-2300] @ 0xfffff704 │ │ │ │ andeq r0, r0, r7, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ace4c <__cxa_atexit@plt+0x9ff4c> │ │ │ │ ldr r3, [pc, #80] @ ace6c <__cxa_atexit@plt+0x9ff6c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -163811,15 +163811,15 @@ │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #24 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #28 │ │ │ │ bx r0 │ │ │ │ - strbteq r2, [r6], #3440 @ 0xd70 │ │ │ │ + strbteq r1, [r6], #3440 @ 0xd70 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne acf14 <__cxa_atexit@plt+0xa0014> │ │ │ │ @@ -163916,27 +163916,27 @@ │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #36] @ ad070 <__cxa_atexit@plt+0xa0170> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ - ldreq pc, [ip, #-2808] @ 0xfffff508 │ │ │ │ - ldreq pc, [ip, #-1828] @ 0xfffff8dc │ │ │ │ - ldreq pc, [ip, #-2784] @ 0xfffff520 │ │ │ │ - strbteq r2, [r6], #3016 @ 0xbc8 │ │ │ │ + ldreq lr, [ip, #-2816] @ 0xfffff500 │ │ │ │ + ldreq lr, [ip, #-1836] @ 0xfffff8d4 │ │ │ │ + ldreq lr, [ip, #-2792] @ 0xfffff518 │ │ │ │ + strbteq r1, [r6], #3016 @ 0xbc8 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r0, r0, r7, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ad0c8 <__cxa_atexit@plt+0xa01c8> │ │ │ │ @@ -163970,61 +163970,61 @@ │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #24 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #28 │ │ │ │ bx r0 │ │ │ │ - strbteq r1, [r6], #3116 @ 0xc2c │ │ │ │ + strbteq r0, [r6], #3116 @ 0xc2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ad14c <__cxa_atexit@plt+0xa024c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ ad154 <__cxa_atexit@plt+0xa0254> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [ip, #-1376] @ 0xfffffaa0 │ │ │ │ + ldreq lr, [ip, #-1384] @ 0xfffffa98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ad188 <__cxa_atexit@plt+0xa0288> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ ad190 <__cxa_atexit@plt+0xa0290> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 40060c <__cxa_atexit@plt+0x3f370c> │ │ │ │ + b 3fedac <__cxa_atexit@plt+0x3f1eac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [ip, #-1316] @ 0xfffffadc │ │ │ │ + ldreq lr, [ip, #-1324] @ 0xfffffad4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ad1c4 <__cxa_atexit@plt+0xa02c4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ ad1cc <__cxa_atexit@plt+0xa02cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 40060c <__cxa_atexit@plt+0x3f370c> │ │ │ │ + b 3fedac <__cxa_atexit@plt+0x3f1eac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [ip, #-1256] @ 0xfffffb18 │ │ │ │ - strbteq r2, [r6], #2132 @ 0x854 │ │ │ │ + ldreq lr, [ip, #-1264] @ 0xfffffb10 │ │ │ │ + strbteq r1, [r6], #2132 @ 0x854 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ad284 <__cxa_atexit@plt+0xa0384> │ │ │ │ ldr lr, [pc, #152] @ ad28c <__cxa_atexit@plt+0xa038c> │ │ │ │ @@ -164065,16 +164065,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldreq pc, [ip, #-1980] @ 0xfffff844 │ │ │ │ - strbteq r2, [r6], #1936 @ 0x790 │ │ │ │ + ldreq lr, [ip, #-1988] @ 0xfffff83c │ │ │ │ + strbteq r1, [r6], #1936 @ 0x790 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ad2d0 <__cxa_atexit@plt+0xa03d0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [pc, #48] @ ad2ec <__cxa_atexit@plt+0xa03ec> │ │ │ │ @@ -164088,16 +164088,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq pc, [ip, #-1876] @ 0xfffff8ac │ │ │ │ - strbteq r2, [r6], #1844 @ 0x734 │ │ │ │ + ldreq lr, [ip, #-1884] @ 0xfffff8a4 │ │ │ │ + strbteq r1, [r6], #1844 @ 0x734 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ad334 <__cxa_atexit@plt+0xa0434> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -164116,15 +164116,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq ad350 <__cxa_atexit@plt+0xa0450> │ │ │ │ b ad528 <__cxa_atexit@plt+0xa0628> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r2, [r6], #1736 @ 0x6c8 │ │ │ │ + strbteq r1, [r6], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ beq ad3c4 <__cxa_atexit@plt+0xa04c4> │ │ │ │ @@ -164178,20 +164178,20 @@ │ │ │ │ ldr r7, [pc, #20] @ ad458 <__cxa_atexit@plt+0xa0558> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbteq r2, [r6], #800 @ 0x320 │ │ │ │ + strbteq r1, [r6], #800 @ 0x320 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbteq r2, [r6], #800 @ 0x320 │ │ │ │ + strbteq r1, [r6], #800 @ 0x320 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - strbteq r2, [r6], #1444 @ 0x5a4 │ │ │ │ + strbteq r1, [r6], #1444 @ 0x5a4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ad4a0 <__cxa_atexit@plt+0xa05a0> │ │ │ │ ldr r3, [pc, #48] @ ad4bc <__cxa_atexit@plt+0xa05bc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -164204,16 +164204,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbteq r2, [r6], #688 @ 0x2b0 │ │ │ │ - strbteq r2, [r6], #1380 @ 0x564 │ │ │ │ + strbteq r1, [r6], #688 @ 0x2b0 │ │ │ │ + strbteq r1, [r6], #1380 @ 0x564 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ad4f8 <__cxa_atexit@plt+0xa05f8> │ │ │ │ ldr r3, [pc, #48] @ ad514 <__cxa_atexit@plt+0xa0614> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -164226,16 +164226,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r2, [r6], #612 @ 0x264 │ │ │ │ - strbteq r2, [r6], #1268 @ 0x4f4 │ │ │ │ + strbteq r1, [r6], #612 @ 0x264 │ │ │ │ + strbteq r1, [r6], #1268 @ 0x4f4 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ad614 <__cxa_atexit@plt+0xa0714> │ │ │ │ ldr r3, [pc, #296] @ ad664 <__cxa_atexit@plt+0xa0764> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -164288,15 +164288,15 @@ │ │ │ │ ldr r6, [pc, #144] @ ad68c <__cxa_atexit@plt+0xa078c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-4]! │ │ │ │ sub sl, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, #128] @ ad690 <__cxa_atexit@plt+0xa0790> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 16fb0e4 <__cxa_atexit@plt+0x16ee1e4> │ │ │ │ + b 3fedb4 <__cxa_atexit@plt+0x3f1eb4> │ │ │ │ ldr r3, [pc, #68] @ ad660 <__cxa_atexit@plt+0xa0760> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq ad630 <__cxa_atexit@plt+0xa0730> │ │ │ │ b ad7d0 <__cxa_atexit@plt+0xa08d0> │ │ │ │ @@ -164307,29 +164307,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ ad668 <__cxa_atexit@plt+0xa0768> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - strbteq r1, [r6], #1400 @ 0x578 │ │ │ │ - strbteq r1, [r6], #3880 @ 0xf28 │ │ │ │ - ldreq pc, [ip, #-332] @ 0xfffffeb4 │ │ │ │ - ldreq pc, [ip, #-280] @ 0xfffffee8 │ │ │ │ - ldreq pc, [ip, #-340] @ 0xfffffeac │ │ │ │ - ldreq pc, [ip, #-328] @ 0xfffffeb8 │ │ │ │ - ldreq pc, [ip, #-548] @ 0xfffffddc │ │ │ │ - strbteq r0, [r6], #1632 @ 0x660 │ │ │ │ - strbteq r2, [r6], #892 @ 0x37c │ │ │ │ + strbteq r0, [r6], #1400 @ 0x578 │ │ │ │ + strbteq r0, [r6], #3880 @ 0xf28 │ │ │ │ + ldreq lr, [ip, #-340] @ 0xfffffeac │ │ │ │ + ldreq lr, [ip, #-288] @ 0xfffffee0 │ │ │ │ + ldreq lr, [ip, #-348] @ 0xfffffea4 │ │ │ │ + ldreq lr, [ip, #-336] @ 0xfffffeb0 │ │ │ │ + ldreq lr, [ip, #-556] @ 0xfffffdd4 │ │ │ │ + strbteq pc, [r5], #1632 @ 0x660 @ │ │ │ │ + strbteq r1, [r6], #892 @ 0x37c │ │ │ │ andeq r0, r0, r7, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ad770 <__cxa_atexit@plt+0xa0870> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ @@ -164375,37 +164375,37 @@ │ │ │ │ str r6, [r5, #-4]! │ │ │ │ sub sl, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, #88] @ ad7bc <__cxa_atexit@plt+0xa08bc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #84] @ ad7c0 <__cxa_atexit@plt+0xa08c0> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 16fb0e4 <__cxa_atexit@plt+0x16ee1e4> │ │ │ │ + b 3fedb4 <__cxa_atexit@plt+0x3f1eb4> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ ad798 <__cxa_atexit@plt+0xa0898> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ andeq r0, r0, r4, asr #11 │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ - strbteq r1, [r6], #1056 @ 0x420 │ │ │ │ - ldreq lr, [ip, #-4084] @ 0xfffff00c │ │ │ │ - ldreq lr, [ip, #-4032] @ 0xfffff040 │ │ │ │ - ldreq lr, [ip, #-4092] @ 0xfffff004 │ │ │ │ - ldreq lr, [ip, #-4084] @ 0xfffff00c │ │ │ │ - ldreq pc, [ip, #-208] @ 0xffffff30 │ │ │ │ - strbteq r0, [r6], #1292 @ 0x50c │ │ │ │ - strbteq r1, [r6], #3392 @ 0xd40 │ │ │ │ - strbteq r2, [r6], #588 @ 0x24c │ │ │ │ + strbteq r0, [r6], #1056 @ 0x420 │ │ │ │ + ldreq sp, [ip, #-4092] @ 0xfffff004 │ │ │ │ + ldreq sp, [ip, #-4040] @ 0xfffff038 │ │ │ │ + ldreq lr, [ip, #-4] │ │ │ │ + ldreq sp, [ip, #-4092] @ 0xfffff004 │ │ │ │ + ldreq lr, [ip, #-216] @ 0xffffff28 │ │ │ │ + strbteq pc, [r5], #1292 @ 0x50c @ │ │ │ │ + strbteq r0, [r6], #3392 @ 0xd40 │ │ │ │ + strbteq r1, [r6], #588 @ 0x24c │ │ │ │ andeq r0, r0, r7, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ad8c0 <__cxa_atexit@plt+0xa09c0> │ │ │ │ ldr r3, [pc, #484] @ ad9c8 <__cxa_atexit@plt+0xa0ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -164459,15 +164459,15 @@ │ │ │ │ ldr r6, [pc, #324] @ ad9ec <__cxa_atexit@plt+0xa0aec> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-4]! │ │ │ │ sub sl, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, #308] @ ad9f0 <__cxa_atexit@plt+0xa0af0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 16fb0e4 <__cxa_atexit@plt+0x16ee1e4> │ │ │ │ + b 3fedb4 <__cxa_atexit@plt+0x3f1eb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ bcc ad9a8 <__cxa_atexit@plt+0xa0aa8> │ │ │ │ ldr r2, [pc, #284] @ ad9f4 <__cxa_atexit@plt+0xa0af4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #280] @ ad9f8 <__cxa_atexit@plt+0xa0af8> │ │ │ │ @@ -164510,53 +164510,53 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-4]! │ │ │ │ sub sl, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, #148] @ ada18 <__cxa_atexit@plt+0xa0b18> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 16fb0e4 <__cxa_atexit@plt+0x16ee1e4> │ │ │ │ + b 3fedb4 <__cxa_atexit@plt+0x3f1eb4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #128] @ ada1c <__cxa_atexit@plt+0xa0b1c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ ad9c4 <__cxa_atexit@plt+0xa0ac4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ @ instruction: 0xfffff904 │ │ │ │ - strbteq r1, [r6], #720 @ 0x2d0 │ │ │ │ - strbteq r1, [r6], #3200 @ 0xc80 │ │ │ │ - ldreq lr, [ip, #-3748] @ 0xfffff15c │ │ │ │ - ldreq lr, [ip, #-3696] @ 0xfffff190 │ │ │ │ - ldreq lr, [ip, #-3756] @ 0xfffff154 │ │ │ │ - ldreq lr, [ip, #-3744] @ 0xfffff160 │ │ │ │ - ldreq lr, [ip, #-3960] @ 0xfffff088 │ │ │ │ - strbteq r0, [r6], #948 @ 0x3b4 │ │ │ │ + strbteq r0, [r6], #720 @ 0x2d0 │ │ │ │ + strbteq r0, [r6], #3200 @ 0xc80 │ │ │ │ + ldreq sp, [ip, #-3756] @ 0xfffff154 │ │ │ │ + ldreq sp, [ip, #-3704] @ 0xfffff188 │ │ │ │ + ldreq sp, [ip, #-3764] @ 0xfffff14c │ │ │ │ + ldreq sp, [ip, #-3752] @ 0xfffff158 │ │ │ │ + ldreq sp, [ip, #-3968] @ 0xfffff080 │ │ │ │ + strbteq pc, [r5], #948 @ 0x3b4 @ │ │ │ │ @ instruction: 0x000003b0 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ - strbteq r1, [r6], #524 @ 0x20c │ │ │ │ - ldreq lr, [ip, #-3548] @ 0xfffff224 │ │ │ │ - ldreq lr, [ip, #-3496] @ 0xfffff258 │ │ │ │ - ldreq lr, [ip, #-3556] @ 0xfffff21c │ │ │ │ - strbteq r1, [r6], #2928 @ 0xb70 │ │ │ │ - ldreq lr, [ip, #-3540] @ 0xfffff22c │ │ │ │ - ldreq lr, [ip, #-3760] @ 0xfffff150 │ │ │ │ - strbteq r0, [r6], #748 @ 0x2ec │ │ │ │ - strbteq r1, [r6], #3540 @ 0xdd4 │ │ │ │ - strbteq r1, [r6], #4080 @ 0xff0 │ │ │ │ + strbteq r0, [r6], #524 @ 0x20c │ │ │ │ + ldreq sp, [ip, #-3556] @ 0xfffff21c │ │ │ │ + ldreq sp, [ip, #-3504] @ 0xfffff250 │ │ │ │ + ldreq sp, [ip, #-3564] @ 0xfffff214 │ │ │ │ + strbteq r0, [r6], #2928 @ 0xb70 │ │ │ │ + ldreq sp, [ip, #-3548] @ 0xfffff224 │ │ │ │ + ldreq sp, [ip, #-3768] @ 0xfffff148 │ │ │ │ + strbteq pc, [r5], #748 @ 0x2ec @ │ │ │ │ + strbteq r0, [r6], #3540 @ 0xdd4 │ │ │ │ + strbteq r0, [r6], #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r7, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne adafc <__cxa_atexit@plt+0xa0bfc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ @@ -164602,40 +164602,40 @@ │ │ │ │ str r6, [r5, #-4]! │ │ │ │ sub sl, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, #100] @ adb54 <__cxa_atexit@plt+0xa0c54> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #96] @ adb58 <__cxa_atexit@plt+0xa0c58> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 16fb0e4 <__cxa_atexit@plt+0x16ee1e4> │ │ │ │ + b 3fedb4 <__cxa_atexit@plt+0x3f1eb4> │ │ │ │ ldr r7, [pc, #44] @ adb30 <__cxa_atexit@plt+0xa0c30> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ adb2c <__cxa_atexit@plt+0xa0c2c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r1, [r6], #3180 @ 0xc6c │ │ │ │ + strbteq r0, [r6], #3180 @ 0xc6c │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ @ instruction: 0xfffff6c8 │ │ │ │ - strbteq r1, [r6], #148 @ 0x94 │ │ │ │ - ldreq lr, [ip, #-3176] @ 0xfffff398 │ │ │ │ - ldreq lr, [ip, #-3124] @ 0xfffff3cc │ │ │ │ - ldreq lr, [ip, #-3184] @ 0xfffff390 │ │ │ │ - ldreq lr, [ip, #-3176] @ 0xfffff398 │ │ │ │ - ldreq lr, [ip, #-3396] @ 0xfffff2bc │ │ │ │ - strbteq r0, [r6], #384 @ 0x180 │ │ │ │ - strbteq r1, [r6], #2484 @ 0x9b4 │ │ │ │ - strbteq r1, [r6], #3764 @ 0xeb4 │ │ │ │ + strbteq r0, [r6], #148 @ 0x94 │ │ │ │ + ldreq sp, [ip, #-3184] @ 0xfffff390 │ │ │ │ + ldreq sp, [ip, #-3132] @ 0xfffff3c4 │ │ │ │ + ldreq sp, [ip, #-3192] @ 0xfffff388 │ │ │ │ + ldreq sp, [ip, #-3184] @ 0xfffff390 │ │ │ │ + ldreq sp, [ip, #-3404] @ 0xfffff2b4 │ │ │ │ + strbteq pc, [r5], #384 @ 0x180 @ │ │ │ │ + strbteq r0, [r6], #2484 @ 0x9b4 │ │ │ │ + strbteq r0, [r6], #3764 @ 0xeb4 │ │ │ │ andeq r0, r0, r7, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -164682,32 +164682,32 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ sub sl, r6, #15 │ │ │ │ mov r7, r9 │ │ │ │ ldr r9, [pc, #72] @ adc7c <__cxa_atexit@plt+0xa0d7c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 16fb0e4 <__cxa_atexit@plt+0x16ee1e4> │ │ │ │ + b 3fedb4 <__cxa_atexit@plt+0x3f1eb4> │ │ │ │ ldr r7, [pc, #60] @ adc80 <__cxa_atexit@plt+0xa0d80> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffff590 │ │ │ │ - strbteq r0, [r6], #3932 @ 0xf5c │ │ │ │ - ldreq lr, [ip, #-2860] @ 0xfffff4d4 │ │ │ │ - ldreq lr, [ip, #-2808] @ 0xfffff508 │ │ │ │ - ldreq lr, [ip, #-2868] @ 0xfffff4cc │ │ │ │ - strbteq r0, [r6], #136 @ 0x88 │ │ │ │ - ldreq lr, [ip, #-2852] @ 0xfffff4dc │ │ │ │ - ldreq lr, [ip, #-3072] @ 0xfffff400 │ │ │ │ - strbteq r1, [r6], #2168 @ 0x878 │ │ │ │ + strbteq pc, [r5], #3932 @ 0xf5c @ │ │ │ │ + ldreq sp, [ip, #-2868] @ 0xfffff4cc │ │ │ │ + ldreq sp, [ip, #-2816] @ 0xfffff500 │ │ │ │ + ldreq sp, [ip, #-2876] @ 0xfffff4c4 │ │ │ │ + strbteq pc, [r5], #136 @ 0x88 @ │ │ │ │ + ldreq sp, [ip, #-2860] @ 0xfffff4d4 │ │ │ │ + ldreq sp, [ip, #-3080] @ 0xfffff3f8 │ │ │ │ + strbteq r0, [r6], #2168 @ 0x878 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ adcb0 <__cxa_atexit@plt+0xa0db0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -164741,15 +164741,15 @@ │ │ │ │ ldr r7, [pc, #20] @ add24 <__cxa_atexit@plt+0xa0e24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldreq lr, [ip, #-3356] @ 0xfffff2e4 │ │ │ │ + ldreq sp, [ip, #-3364] @ 0xfffff2dc │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne add60 <__cxa_atexit@plt+0xa0e60> │ │ │ │ ldr r3, [pc, #56] @ add7c <__cxa_atexit@plt+0xa0e7c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -164764,15 +164764,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq lr, [ip, #-3268] @ 0xfffff33c │ │ │ │ + ldreq sp, [ip, #-3276] @ 0xfffff334 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #180] @ ade48 <__cxa_atexit@plt+0xa0f48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -164783,15 +164783,15 @@ │ │ │ │ ldr r3, [pc, #148] @ ade4c <__cxa_atexit@plt+0xa0f4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [pc, #140] @ ade50 <__cxa_atexit@plt+0xa0f50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc ade38 <__cxa_atexit@plt+0xa0f38> │ │ │ │ ldr r7, [pc, #100] @ ade54 <__cxa_atexit@plt+0xa0f54> │ │ │ │ @@ -164813,35 +164813,35 @@ │ │ │ │ str r7, [r6, #32] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - ldreq lr, [ip, #-2900] @ 0xfffff4ac │ │ │ │ + ldreq sp, [ip, #-2908] @ 0xfffff4a4 │ │ │ │ @ instruction: 0xfffff36c │ │ │ │ - ldreq lr, [ip, #-3064] @ 0xfffff408 │ │ │ │ - ldreq lr, [ip, #-2272] @ 0xfffff720 │ │ │ │ + ldreq sp, [ip, #-3072] @ 0xfffff400 │ │ │ │ + ldreq sp, [ip, #-2280] @ 0xfffff718 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ade98 <__cxa_atexit@plt+0xa0f98> │ │ │ │ ldr r3, [pc, #136] @ adf08 <__cxa_atexit@plt+0xa1008> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [pc, #128] @ adf0c <__cxa_atexit@plt+0xa100c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40026c <__cxa_atexit@plt+0x3f336c> │ │ │ │ + b 3fe9fc <__cxa_atexit@plt+0x3f1afc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc adef8 <__cxa_atexit@plt+0xa0ff8> │ │ │ │ ldr r7, [pc, #96] @ adf10 <__cxa_atexit@plt+0xa1010> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ @@ -164861,20 +164861,20 @@ │ │ │ │ str r7, [r6, #32] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq lr, [ip, #-2700] @ 0xfffff574 │ │ │ │ + ldreq sp, [ip, #-2708] @ 0xfffff56c │ │ │ │ @ instruction: 0xfffff2ac │ │ │ │ - ldreq lr, [ip, #-2872] @ 0xfffff4c8 │ │ │ │ - ldreq lr, [ip, #-2080] @ 0xfffff7e0 │ │ │ │ + ldreq sp, [ip, #-2880] @ 0xfffff4c0 │ │ │ │ + ldreq sp, [ip, #-2088] @ 0xfffff7d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne adf90 <__cxa_atexit@plt+0xa1090> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -164904,19 +164904,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq lr, [ip, #-2708] @ 0xfffff56c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sp, [ip, #-2716] @ 0xfffff564 │ │ │ │ @ instruction: 0xfffff250 │ │ │ │ - ldreq lr, [ip, #-2716] @ 0xfffff564 │ │ │ │ - ldreq lr, [ip, #-1924] @ 0xfffff87c │ │ │ │ + ldreq sp, [ip, #-2724] @ 0xfffff55c │ │ │ │ + ldreq sp, [ip, #-1932] @ 0xfffff874 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ae028 <__cxa_atexit@plt+0xa1128> │ │ │ │ @@ -164931,41 +164931,41 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq ae020 <__cxa_atexit@plt+0xa1120> │ │ │ │ ldr r3, [pc, #48] @ ae040 <__cxa_atexit@plt+0xa1140> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq lr, [ip, #-1700] @ 0xfffff95c │ │ │ │ + ldreq sp, [ip, #-1708] @ 0xfffff954 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ae064 <__cxa_atexit@plt+0xa1164> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ae088 <__cxa_atexit@plt+0xa1188> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 10ec0f8 <__cxa_atexit@plt+0x10df1f8> │ │ │ │ + b 1dbb110 <__cxa_atexit@plt+0x1dae210> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ae0b4 <__cxa_atexit@plt+0xa11b4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -164974,15 +164974,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ae0c8 <__cxa_atexit@plt+0xa11c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [ip, #-1536] @ 0xfffffa00 │ │ │ │ + ldreq sp, [ip, #-1544] @ 0xfffff9f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ae1cc <__cxa_atexit@plt+0xa12cc> │ │ │ │ @@ -165038,32 +165038,32 @@ │ │ │ │ ldr r3, [pc, #84] @ ae208 <__cxa_atexit@plt+0xa1308> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #76] @ ae20c <__cxa_atexit@plt+0xa130c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ mov r6, r3 │ │ │ │ b ae1dc <__cxa_atexit@plt+0xa12dc> │ │ │ │ mov r5, #84 @ 0x54 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - ldreq lr, [ip, #-1428] @ 0xfffffa6c │ │ │ │ - ldreq lr, [ip, #-2236] @ 0xfffff744 │ │ │ │ - ldreq lr, [ip, #-2216] @ 0xfffff758 │ │ │ │ - ldreq lr, [ip, #-2168] @ 0xfffff788 │ │ │ │ - ldreq lr, [ip, #-2184] @ 0xfffff778 │ │ │ │ - ldreq lr, [ip, #-1336] @ 0xfffffac8 │ │ │ │ - ldreq lr, [ip, #-2164] @ 0xfffff78c │ │ │ │ - ldreq lr, [ip, #-2112] @ 0xfffff7c0 │ │ │ │ - ldreq lr, [ip, #-2120] @ 0xfffff7b8 │ │ │ │ + ldreq sp, [ip, #-1436] @ 0xfffffa64 │ │ │ │ + ldreq sp, [ip, #-2244] @ 0xfffff73c │ │ │ │ + ldreq sp, [ip, #-2224] @ 0xfffff750 │ │ │ │ + ldreq sp, [ip, #-2176] @ 0xfffff780 │ │ │ │ + ldreq sp, [ip, #-2192] @ 0xfffff770 │ │ │ │ + ldreq sp, [ip, #-1344] @ 0xfffffac0 │ │ │ │ + ldreq sp, [ip, #-2172] @ 0xfffff784 │ │ │ │ + ldreq sp, [ip, #-2120] @ 0xfffff7b8 │ │ │ │ + ldreq sp, [ip, #-2128] @ 0xfffff7b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ae290 <__cxa_atexit@plt+0xa1390> │ │ │ │ ldr r3, [pc, #128] @ ae2b0 <__cxa_atexit@plt+0xa13b0> │ │ │ │ @@ -165095,17 +165095,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq lr, [ip, #-1948] @ 0xfffff864 │ │ │ │ + ldreq sp, [ip, #-1956] @ 0xfffff85c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ae2f8 <__cxa_atexit@plt+0xa13f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -165120,16 +165120,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq lr, [ip, #-1816] @ 0xfffff8e8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sp, [ip, #-1824] @ 0xfffff8e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ae384 <__cxa_atexit@plt+0xa1484> │ │ │ │ ldr r2, [pc, #84] @ ae38c <__cxa_atexit@plt+0xa148c> │ │ │ │ @@ -165152,15 +165152,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r0, [r6], #2116 @ 0x844 │ │ │ │ + strbteq pc, [r5], #2116 @ 0x844 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ae3bc <__cxa_atexit@plt+0xa14bc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -165168,23 +165168,23 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ae3d0 <__cxa_atexit@plt+0xa14d0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [r6], #2040 @ 0x7f8 │ │ │ │ - strbteq r0, [r6], #2304 @ 0x900 │ │ │ │ + strbteq pc, [r5], #2040 @ 0x7f8 @ │ │ │ │ + strbteq pc, [r5], #2304 @ 0x900 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 4005ec <__cxa_atexit@plt+0x3f36ec> │ │ │ │ - strbteq r1, [r6], #1464 @ 0x5b8 │ │ │ │ + b 3fed94 <__cxa_atexit@plt+0x3f1e94> │ │ │ │ + strbteq r0, [r6], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ae4c0 <__cxa_atexit@plt+0xa15c0> │ │ │ │ ldr lr, [pc, #184] @ ae4c8 <__cxa_atexit@plt+0xa15c8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -165231,22 +165231,22 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #28] @ ae4d8 <__cxa_atexit@plt+0xa15d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldreq lr, [ip, #-636] @ 0xfffffd84 │ │ │ │ + ldreq sp, [ip, #-644] @ 0xfffffd7c │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - strbteq r1, [r6], #4 │ │ │ │ - strbteq r0, [r6], #4088 @ 0xff8 │ │ │ │ - strbteq r1, [r6], #48 @ 0x30 │ │ │ │ - strbteq r1, [r6], #36 @ 0x24 │ │ │ │ - ldreq lr, [ip, #-568] @ 0xfffffdc8 │ │ │ │ - strbteq r1, [r6], #1216 @ 0x4c0 │ │ │ │ + strbteq r0, [r6], #4 │ │ │ │ + strbteq pc, [r5], #4088 @ 0xff8 @ │ │ │ │ + strbteq r0, [r6], #48 @ 0x30 │ │ │ │ + strbteq r0, [r6], #36 @ 0x24 │ │ │ │ + ldreq sp, [ip, #-576] @ 0xfffffdc0 │ │ │ │ + strbteq r0, [r6], #1216 @ 0x4c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ae534 <__cxa_atexit@plt+0xa1634> │ │ │ │ ldr r2, [pc, #112] @ ae578 <__cxa_atexit@plt+0xa1678> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -165275,36 +165275,36 @@ │ │ │ │ ldr r7, [pc, #20] @ ae57c <__cxa_atexit@plt+0xa167c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #12] @ ae580 <__cxa_atexit@plt+0xa1680> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq r0, [r6], #3916 @ 0xf4c │ │ │ │ - strbteq r0, [r6], #3904 @ 0xf40 │ │ │ │ - strbteq r0, [r6], #3960 @ 0xf78 │ │ │ │ - strbteq r0, [r6], #3948 @ 0xf6c │ │ │ │ - ldreq lr, [ip, #-384] @ 0xfffffe80 │ │ │ │ - strbteq r1, [r6], #1048 @ 0x418 │ │ │ │ + strbteq pc, [r5], #3916 @ 0xf4c @ │ │ │ │ + strbteq pc, [r5], #3904 @ 0xf40 @ │ │ │ │ + strbteq pc, [r5], #3960 @ 0xf78 @ │ │ │ │ + strbteq pc, [r5], #3948 @ 0xf6c @ │ │ │ │ + ldreq sp, [ip, #-392] @ 0xfffffe78 │ │ │ │ + strbteq r0, [r6], #1048 @ 0x418 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ ae5c8 <__cxa_atexit@plt+0xa16c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ ae5cc <__cxa_atexit@plt+0xa16cc> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [r6], #3876 @ 0xf24 │ │ │ │ - strbteq r0, [r6], #3848 @ 0xf08 │ │ │ │ - strbteq r0, [r6], #1168 @ 0x490 │ │ │ │ + strbteq pc, [r5], #3876 @ 0xf24 @ │ │ │ │ + strbteq pc, [r5], #3848 @ 0xf08 @ │ │ │ │ + strbteq pc, [r5], #1168 @ 0x490 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ae688 <__cxa_atexit@plt+0xa1788> │ │ │ │ ldr r3, [pc, #156] @ ae690 <__cxa_atexit@plt+0xa1790> │ │ │ │ @@ -165334,28 +165334,28 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #56] @ ae698 <__cxa_atexit@plt+0xa1798> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq lr, [ip, #-220] @ 0xffffff24 │ │ │ │ - strbteq r0, [r6], #968 @ 0x3c8 │ │ │ │ + ldreq sp, [ip, #-228] @ 0xffffff1c │ │ │ │ + strbteq pc, [r5], #968 @ 0x3c8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ ldr r0, [pc, #92] @ ae71c <__cxa_atexit@plt+0xa181c> │ │ │ │ @@ -165375,45 +165375,45 @@ │ │ │ │ str r1, [r3] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r5, [pc, #28] @ ae720 <__cxa_atexit@plt+0xa1820> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq lr, [ip, #-56] @ 0xffffffc8 │ │ │ │ - strbteq r0, [r6], #832 @ 0x340 │ │ │ │ + ldreq sp, [ip, #-64] @ 0xffffffc0 │ │ │ │ + strbteq pc, [r5], #832 @ 0x340 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #8] @ ae75c <__cxa_atexit@plt+0xa185c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ - ldreq sp, [ip, #-4072] @ 0xfffff018 │ │ │ │ - strbteq r0, [r6], #1328 @ 0x530 │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ + ldreq ip, [ip, #-4080] @ 0xfffff010 │ │ │ │ + strbteq pc, [r5], #1328 @ 0x530 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr sl, [pc, #4] @ ae780 <__cxa_atexit@plt+0xa1880> │ │ │ │ add sl, pc, sl │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ - strbteq r0, [r6], #1308 @ 0x51c │ │ │ │ - strbteq r0, [r6], #1292 @ 0x50c │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ + strbteq pc, [r5], #1308 @ 0x51c @ │ │ │ │ + strbteq pc, [r5], #1292 @ 0x50c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ae834 <__cxa_atexit@plt+0xa1934> │ │ │ │ ldr r6, [pc, #168] @ ae850 <__cxa_atexit@plt+0xa1950> │ │ │ │ @@ -165438,15 +165438,15 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r8, [pc, #104] @ ae860 <__cxa_atexit@plt+0xa1960> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ ae858 <__cxa_atexit@plt+0xa1958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -165455,21 +165455,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq sp, [ip, #-3816] @ 0xfffff118 │ │ │ │ - ldreq sp, [ip, #-3736] @ 0xfffff168 │ │ │ │ + ldreq ip, [ip, #-3824] @ 0xfffff110 │ │ │ │ + ldreq ip, [ip, #-3744] @ 0xfffff160 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq r6, [r7], #3797 @ 0xed5 │ │ │ │ - strbteq r0, [r6], #1068 @ 0x42c │ │ │ │ + ldreq r6, [r7], #3029 @ 0xbd5 │ │ │ │ + strbteq pc, [r5], #1068 @ 0x42c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne ae8bc <__cxa_atexit@plt+0xa19bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -165482,28 +165482,28 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r8, [pc, #64] @ ae8e8 <__cxa_atexit@plt+0xa19e8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r7, [pc, #28] @ ae8e0 <__cxa_atexit@plt+0xa19e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sp, [ip, #-3576] @ 0xfffff208 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq ip, [ip, #-3584] @ 0xfffff200 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - ldreq r6, [r7], #3621 @ 0xe25 │ │ │ │ - strbteq r0, [r6], #372 @ 0x174 │ │ │ │ + ldreq r6, [r7], #2853 @ 0xb25 │ │ │ │ + strbteq pc, [r5], #372 @ 0x174 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ae9a4 <__cxa_atexit@plt+0xa1aa4> │ │ │ │ ldr r3, [pc, #156] @ ae9ac <__cxa_atexit@plt+0xa1aac> │ │ │ │ @@ -165533,28 +165533,28 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #56] @ ae9b4 <__cxa_atexit@plt+0xa1ab4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq sp, [ip, #-3520] @ 0xfffff240 │ │ │ │ - strbteq r0, [r6], #172 @ 0xac │ │ │ │ + ldreq ip, [ip, #-3528] @ 0xfffff238 │ │ │ │ + strbteq pc, [r5], #172 @ 0xac @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ ldr r0, [pc, #92] @ aea38 <__cxa_atexit@plt+0xa1b38> │ │ │ │ @@ -165574,36 +165574,36 @@ │ │ │ │ str r1, [r3] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r5, [pc, #28] @ aea3c <__cxa_atexit@plt+0xa1b3c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq sp, [ip, #-3356] @ 0xfffff2e4 │ │ │ │ - strbteq r0, [r6], #36 @ 0x24 │ │ │ │ + ldreq ip, [ip, #-3364] @ 0xfffff2dc │ │ │ │ + strbteq pc, [r5], #36 @ 0x24 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #8] @ aea78 <__cxa_atexit@plt+0xa1b78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40028c <__cxa_atexit@plt+0x3f338c> │ │ │ │ - ldreq sp, [ip, #-3276] @ 0xfffff334 │ │ │ │ - strbteq r0, [r6], #3900 @ 0xf3c │ │ │ │ + b 3fea1c <__cxa_atexit@plt+0x3f1b1c> │ │ │ │ + ldreq ip, [ip, #-3284] @ 0xfffff32c │ │ │ │ + strbteq pc, [r5], #3900 @ 0xf3c @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #124 @ 0x7c │ │ │ │ cmp r2, ip │ │ │ │ bcc aeba8 <__cxa_atexit@plt+0xa1ca8> │ │ │ │ ldr r0, [pc, #284] @ aebbc <__cxa_atexit@plt+0xa1cbc> │ │ │ │ @@ -165669,31 +165669,31 @@ │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r3, #48]! @ 0x30 │ │ │ │ str r3, [r6, #64] @ 0x40 │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r8, ip, #6 │ │ │ │ mov r6, ip │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ mov r6, #124 @ 0x7c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbteq pc, [r5], #3820 @ 0xeec @ │ │ │ │ + strbteq lr, [r5], #3820 @ 0xeec │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - ldreq sp, [ip, #-2928] @ 0xfffff490 │ │ │ │ - ldreq sp, [ip, #-3776] @ 0xfffff140 │ │ │ │ - ldreq sp, [ip, #-2916] @ 0xfffff49c │ │ │ │ - ldreq sp, [ip, #-3004] @ 0xfffff444 │ │ │ │ - strbteq r0, [r6], #3572 @ 0xdf4 │ │ │ │ + ldreq ip, [ip, #-2936] @ 0xfffff488 │ │ │ │ + ldreq ip, [ip, #-3784] @ 0xfffff138 │ │ │ │ + ldreq ip, [ip, #-2924] @ 0xfffff494 │ │ │ │ + ldreq ip, [ip, #-3012] @ 0xfffff43c │ │ │ │ + strbteq pc, [r5], #3572 @ 0xdf4 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc aec40 <__cxa_atexit@plt+0xa1d40> │ │ │ │ @@ -165707,31 +165707,31 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ ldr r3, [pc, #32] @ aec58 <__cxa_atexit@plt+0xa1d58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4002d4 <__cxa_atexit@plt+0x3f33d4> │ │ │ │ + b 3fea6c <__cxa_atexit@plt+0x3f1b6c> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - strbteq r0, [r6], #2236 @ 0x8bc │ │ │ │ - ldreq sp, [ip, #-2692] @ 0xfffff57c │ │ │ │ - strbteq r0, [r6], #112 @ 0x70 │ │ │ │ + strbteq pc, [r5], #2236 @ 0x8bc @ │ │ │ │ + ldreq ip, [ip, #-2700] @ 0xfffff574 │ │ │ │ + strbteq pc, [r5], #112 @ 0x70 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ aec78 <__cxa_atexit@plt+0xa1d78> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - ldreq sp, [ip, #-3484] @ 0xfffff264 │ │ │ │ - strbteq r0, [r6], #3460 @ 0xd84 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + ldreq ip, [ip, #-3492] @ 0xfffff25c │ │ │ │ + strbteq pc, [r5], #3460 @ 0xd84 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi aed04 <__cxa_atexit@plt+0xa1e04> │ │ │ │ @@ -165765,18 +165765,18 @@ │ │ │ │ b aed14 <__cxa_atexit@plt+0xa1e14> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq sp, [ip, #-2524] @ 0xfffff624 │ │ │ │ + ldreq ip, [ip, #-2532] @ 0xfffff61c │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - ldreq sp, [ip, #-2908] @ 0xfffff4a4 │ │ │ │ - strbteq r0, [r6], #3260 @ 0xcbc │ │ │ │ + ldreq ip, [ip, #-2916] @ 0xfffff49c │ │ │ │ + strbteq pc, [r5], #3260 @ 0xcbc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r6, r3, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -165789,15 +165789,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #136] @ aee08 <__cxa_atexit@plt+0xa1f08> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc aede8 <__cxa_atexit@plt+0xa1ee8> │ │ │ │ ldr r3, [pc, #84] @ aedf8 <__cxa_atexit@plt+0xa1ef8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -165809,29 +165809,29 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ ldr r3, [pc, #48] @ aee00 <__cxa_atexit@plt+0xa1f00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4002d4 <__cxa_atexit@plt+0x3f33d4> │ │ │ │ + b 3fea6c <__cxa_atexit@plt+0x3f1b6c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - strbteq r0, [r6], #1828 @ 0x724 │ │ │ │ - ldreq sp, [ip, #-2284] @ 0xfffff714 │ │ │ │ + strbteq pc, [r5], #1828 @ 0x724 @ │ │ │ │ + ldreq ip, [ip, #-2292] @ 0xfffff70c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - ldreq sp, [ip, #-3220] @ 0xfffff36c │ │ │ │ - strbteq r0, [r6], #3060 @ 0xbf4 │ │ │ │ + ldreq ip, [ip, #-3228] @ 0xfffff364 │ │ │ │ + strbteq pc, [r5], #3060 @ 0xbf4 @ │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aef5c <__cxa_atexit@plt+0xa205c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -165906,76 +165906,76 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #96] @ aefa8 <__cxa_atexit@plt+0xa20a8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ ldmib sp, {r4, r5} │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff288 │ │ │ │ - ldreq sp, [ip, #-2120] @ 0xfffff7b8 │ │ │ │ - ldreq sp, [ip, #-2912] @ 0xfffff4a0 │ │ │ │ - ldreq sp, [ip, #-2904] @ 0xfffff4a8 │ │ │ │ - ldreq sp, [ip, #-2900] @ 0xfffff4ac │ │ │ │ + ldreq ip, [ip, #-2128] @ 0xfffff7b0 │ │ │ │ + ldreq ip, [ip, #-2920] @ 0xfffff498 │ │ │ │ + ldreq ip, [ip, #-2912] @ 0xfffff4a0 │ │ │ │ + ldreq ip, [ip, #-2908] @ 0xfffff4a4 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - ldreq sp, [ip, #-2884] @ 0xfffff4bc │ │ │ │ - ldreq sp, [ip, #-2816] @ 0xfffff500 │ │ │ │ + ldreq ip, [ip, #-2892] @ 0xfffff4b4 │ │ │ │ + ldreq ip, [ip, #-2824] @ 0xfffff4f8 │ │ │ │ @ instruction: 0xfffff318 │ │ │ │ @ instruction: 0xfffff410 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq sp, [ip, #-2744] @ 0xfffff548 │ │ │ │ - ldreq sp, [ip, #-2736] @ 0xfffff550 │ │ │ │ + ldreq ip, [ip, #-2752] @ 0xfffff540 │ │ │ │ + ldreq ip, [ip, #-2744] @ 0xfffff548 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ aefd8 <__cxa_atexit@plt+0xa20d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ aefdc <__cxa_atexit@plt+0xa20dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq sp, [ip, #-2600] @ 0xfffff5d8 │ │ │ │ + ldreq ip, [ip, #-2608] @ 0xfffff5d0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ af004 <__cxa_atexit@plt+0xa2104> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ - ldreq sp, [ip, #-2564] @ 0xfffff5fc │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ + ldreq ip, [ip, #-2572] @ 0xfffff5f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi af040 <__cxa_atexit@plt+0xa2140> │ │ │ │ ldr r2, [pc, #36] @ af048 <__cxa_atexit@plt+0xa2148> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ af04c <__cxa_atexit@plt+0xa214c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [ip, #-1656] @ 0xfffff988 │ │ │ │ - ldreq sp, [ip, #-2652] @ 0xfffff5a4 │ │ │ │ + ldreq ip, [ip, #-1664] @ 0xfffff980 │ │ │ │ + ldreq ip, [ip, #-2660] @ 0xfffff59c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi af118 <__cxa_atexit@plt+0xa2218> │ │ │ │ ldr r2, [pc, #216] @ af148 <__cxa_atexit@plt+0xa2248> │ │ │ │ @@ -166013,15 +166013,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400594 <__cxa_atexit@plt+0x3f3694> │ │ │ │ + b 27a578 <__cxa_atexit@plt+0x26d678> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r1, r6 │ │ │ │ @@ -166031,19 +166031,19 @@ │ │ │ │ ldr r7, [pc, #20] @ af14c <__cxa_atexit@plt+0xa224c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbteq pc, [r5], #1560 @ 0x618 @ │ │ │ │ + strbteq lr, [r5], #1560 @ 0x618 │ │ │ │ @ instruction: 0xfffe9a2c │ │ │ │ - strbteq pc, [r5], #1672 @ 0x688 @ │ │ │ │ - ldreq sp, [ip, #-2224] @ 0xfffff750 │ │ │ │ - ldreq sp, [ip, #-1592] @ 0xfffff9c8 │ │ │ │ + strbteq lr, [r5], #1672 @ 0x688 │ │ │ │ + ldreq ip, [ip, #-2232] @ 0xfffff748 │ │ │ │ + ldreq ip, [ip, #-1600] @ 0xfffff9c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -166063,30 +166063,30 @@ │ │ │ │ ldr r3, [pc, #72] @ af200 <__cxa_atexit@plt+0xa2300> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #64] @ af204 <__cxa_atexit@plt+0xa2304> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add sl, r0, #1 │ │ │ │ - b 400594 <__cxa_atexit@plt+0x3f3694> │ │ │ │ + b 27a578 <__cxa_atexit@plt+0x26d678> │ │ │ │ mov r6, r2 │ │ │ │ b af1e0 <__cxa_atexit@plt+0xa22e0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #8] @ af1f4 <__cxa_atexit@plt+0xa22f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [r5], #1380 @ 0x564 @ │ │ │ │ + strbteq lr, [r5], #1380 @ 0x564 │ │ │ │ @ instruction: 0xfffe994c │ │ │ │ - strbteq pc, [r5], #1448 @ 0x5a8 @ │ │ │ │ - ldreq sp, [ip, #-2008] @ 0xfffff828 │ │ │ │ - ldreq sp, [ip, #-1376] @ 0xfffffaa0 │ │ │ │ - strbteq r0, [r6], #2564 @ 0xa04 │ │ │ │ + strbteq lr, [r5], #1448 @ 0x5a8 │ │ │ │ + ldreq ip, [ip, #-2016] @ 0xfffff820 │ │ │ │ + ldreq ip, [ip, #-1384] @ 0xfffffa98 │ │ │ │ + strbteq pc, [r5], #2564 @ 0xa04 @ │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #44 @ 0x2c │ │ │ │ cmp fp, r8 │ │ │ │ bhi af2a0 <__cxa_atexit@plt+0xa23a0> │ │ │ │ ldr lr, [pc, #152] @ af2c0 <__cxa_atexit@plt+0xa23c0> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -166125,32 +166125,32 @@ │ │ │ │ ldr r7, [pc, #24] @ af2c8 <__cxa_atexit@plt+0xa23c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq sp, [ip, #-1112] @ 0xfffffba8 │ │ │ │ - strbteq pc, [r5], #3336 @ 0xd08 @ │ │ │ │ - strbteq r0, [r6], #2368 @ 0x940 │ │ │ │ + ldreq ip, [ip, #-1120] @ 0xfffffba0 │ │ │ │ + strbteq lr, [r5], #3336 @ 0xd08 │ │ │ │ + strbteq pc, [r5], #2368 @ 0x940 @ │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ str r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi af2f8 <__cxa_atexit@plt+0xa23f8> │ │ │ │ mov r7, fp │ │ │ │ b b2928 <__cxa_atexit@plt+0xa5a28> │ │ │ │ ldr r7, [pc, #8] @ af308 <__cxa_atexit@plt+0xa2408> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [r6], #2324 @ 0x914 │ │ │ │ + strbteq pc, [r5], #2324 @ 0x914 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi af36c <__cxa_atexit@plt+0xa246c> │ │ │ │ ldr r2, [pc, #76] @ af378 <__cxa_atexit@plt+0xa2478> │ │ │ │ @@ -166164,31 +166164,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq af364 <__cxa_atexit@plt+0xa2464> │ │ │ │ ldr r3, [pc, #44] @ af380 <__cxa_atexit@plt+0xa2480> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq sp, [ip, #-868] @ 0xfffffc9c │ │ │ │ + ldreq ip, [ip, #-876] @ 0xfffffc94 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ af3a4 <__cxa_atexit@plt+0xa24a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -166200,16 +166200,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ af3f8 <__cxa_atexit@plt+0xa24f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq sp, [ip, #-800] @ 0xfffffce0 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq ip, [ip, #-808] @ 0xfffffcd8 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi af46c <__cxa_atexit@plt+0xa256c> │ │ │ │ ldr r2, [pc, #116] @ af48c <__cxa_atexit@plt+0xa258c> │ │ │ │ @@ -166240,16 +166240,16 @@ │ │ │ │ ldr r7, [pc, #24] @ af494 <__cxa_atexit@plt+0xa2594> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq sp, [ip, #-632] @ 0xfffffd88 │ │ │ │ - strbteq pc, [r5], #2876 @ 0xb3c @ │ │ │ │ + ldreq ip, [ip, #-640] @ 0xfffffd80 │ │ │ │ + strbteq lr, [r5], #2876 @ 0xb3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi af4c4 <__cxa_atexit@plt+0xa25c4> │ │ │ │ mov r3, #1 │ │ │ │ @@ -166259,15 +166259,15 @@ │ │ │ │ b a2500 <__cxa_atexit@plt+0x95600> │ │ │ │ ldr r7, [pc, #16] @ af4dc <__cxa_atexit@plt+0xa25dc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [r5], #2796 @ 0xaec @ │ │ │ │ + strbteq lr, [r5], #2796 @ 0xaec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi af554 <__cxa_atexit@plt+0xa2654> │ │ │ │ ldr r2, [pc, #96] @ af55c <__cxa_atexit@plt+0xa265c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -166292,15 +166292,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq sp, [ip, #-404] @ 0xfffffe6c │ │ │ │ + ldreq ip, [ip, #-412] @ 0xfffffe64 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ af5a4 <__cxa_atexit@plt+0xa26a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ @@ -166317,68 +166317,68 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #59] @ 0x3b │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [r6], #980 @ 0x3d4 │ │ │ │ + strbteq pc, [r5], #980 @ 0x3d4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi af604 <__cxa_atexit@plt+0xa2704> │ │ │ │ ldr r2, [pc, #40] @ af60c <__cxa_atexit@plt+0xa270c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ af610 <__cxa_atexit@plt+0xa2710> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b a52f88 <__cxa_atexit@plt+0xa46088> │ │ │ │ + b 189a260 <__cxa_atexit@plt+0x188d360> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq sp, [ip, #-172] @ 0xffffff54 │ │ │ │ - strbteq pc, [r5], #1840 @ 0x730 @ │ │ │ │ + ldreq ip, [ip, #-180] @ 0xffffff4c │ │ │ │ + strbteq lr, [r5], #1840 @ 0x730 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ - strbteq r0, [r6], #860 @ 0x35c │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ + strbteq pc, [r5], #860 @ 0x35c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi af66c <__cxa_atexit@plt+0xa276c> │ │ │ │ ldr r2, [pc, #40] @ af674 <__cxa_atexit@plt+0xa2774> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ af678 <__cxa_atexit@plt+0xa2778> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq sp, [ip, #-68] @ 0xffffffbc │ │ │ │ - strbteq r0, [r6], #768 @ 0x300 │ │ │ │ + ldreq ip, [ip, #-76] @ 0xffffffb4 │ │ │ │ + strbteq pc, [r5], #768 @ 0x300 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 2343e8 <__cxa_atexit@plt+0x2274e8> │ │ │ │ - strbteq r0, [r6], #1396 @ 0x574 │ │ │ │ + b 107bd40 <__cxa_atexit@plt+0x106ee40> │ │ │ │ + strbteq pc, [r5], #1396 @ 0x574 @ │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #32 │ │ │ │ cmp fp, r6 │ │ │ │ bhi af734 <__cxa_atexit@plt+0xa2834> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -166421,17 +166421,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ af76c <__cxa_atexit@plt+0xa286c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [ip, #-4044] @ 0xfffff034 │ │ │ │ - ldreq ip, [ip, #-4008] @ 0xfffff058 │ │ │ │ - strbteq r0, [r6], #1212 @ 0x4bc │ │ │ │ + ldreq fp, [ip, #-4052] @ 0xfffff02c │ │ │ │ + ldreq fp, [ip, #-4016] @ 0xfffff050 │ │ │ │ + strbteq pc, [r5], #1212 @ 0x4bc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi af7dc <__cxa_atexit@plt+0xa28dc> │ │ │ │ ldr r2, [pc, #84] @ af7e4 <__cxa_atexit@plt+0xa28e4> │ │ │ │ @@ -166454,15 +166454,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq pc, [r5], #1924 @ 0x784 @ │ │ │ │ + strbteq lr, [r5], #1924 @ 0x784 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne af814 <__cxa_atexit@plt+0xa2914> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -166470,16 +166470,16 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ af828 <__cxa_atexit@plt+0xa2928> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [r5], #1848 @ 0x738 @ │ │ │ │ - strbteq pc, [r5], #1532 @ 0x5fc @ │ │ │ │ + strbteq lr, [r5], #1848 @ 0x738 │ │ │ │ + strbteq lr, [r5], #1532 @ 0x5fc │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ bhi af904 <__cxa_atexit@plt+0xa2a04> │ │ │ │ ldr lr, [pc, #192] @ af90c <__cxa_atexit@plt+0xa2a0c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -166528,16 +166528,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldreq ip, [ip, #-3632] @ 0xfffff1d0 │ │ │ │ - ldreq sp, [ip, #-48] @ 0xffffffd0 │ │ │ │ + ldreq fp, [ip, #-3640] @ 0xfffff1c8 │ │ │ │ + ldreq ip, [ip, #-56] @ 0xffffffc8 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr lr, [pc, #52] @ af964 <__cxa_atexit@plt+0xa2a64> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -166855,28 +166855,28 @@ │ │ │ │ ldr r7, [pc, #56] @ afe50 <__cxa_atexit@plt+0xa2f50> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ ldc2 0, cr14, [r7], #-0 │ │ │ │ @ instruction: 0xfff1e000 │ │ │ │ @ instruction: 0xfff2108a │ │ │ │ - ldreq ip, [ip, #-3368] @ 0xfffff2d8 │ │ │ │ + ldreq fp, [ip, #-3376] @ 0xfffff2d0 │ │ │ │ andeq r0, r0, r0, lsr #10 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ - ldreq ip, [ip, #-2888] @ 0xfffff4b8 │ │ │ │ + ldreq fp, [ip, #-2896] @ 0xfffff4b0 │ │ │ │ andeq r0, r0, r0, asr #6 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - ldreq ip, [ip, #-3028] @ 0xfffff42c │ │ │ │ + ldreq fp, [ip, #-3036] @ 0xfffff424 │ │ │ │ andeq r0, r0, ip, asr #7 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq ip, [ip, #-3168] @ 0xfffff3a0 │ │ │ │ + ldreq fp, [ip, #-3176] @ 0xfffff398 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #9 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -166908,17 +166908,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ aff0c <__cxa_atexit@plt+0xa300c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ - ldreq ip, [ip, #-2612] @ 0xfffff5cc │ │ │ │ + ldreq fp, [ip, #-2620] @ 0xfffff5c4 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -166948,17 +166948,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ affac <__cxa_atexit@plt+0xa30ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ - ldreq ip, [ip, #-2452] @ 0xfffff66c │ │ │ │ + ldreq fp, [ip, #-2460] @ 0xfffff664 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -166988,17 +166988,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ b004c <__cxa_atexit@plt+0xa314c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - ldreq ip, [ip, #-2292] @ 0xfffff70c │ │ │ │ + ldreq fp, [ip, #-2300] @ 0xfffff704 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -167028,17 +167028,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ b00ec <__cxa_atexit@plt+0xa31ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq ip, [ip, #-2132] @ 0xfffff7ac │ │ │ │ + ldreq fp, [ip, #-2140] @ 0xfffff7a4 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #140] @ b0190 <__cxa_atexit@plt+0xa3290> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ @@ -167179,20 +167179,20 @@ │ │ │ │ ldr r0, [r1] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - ldreq ip, [ip, #-1588] @ 0xfffff9cc │ │ │ │ - ldreq ip, [ip, #-1576] @ 0xfffff9d8 │ │ │ │ - ldreq ip, [ip, #-1120] @ 0xfffffba0 │ │ │ │ + ldreq fp, [ip, #-1596] @ 0xfffff9c4 │ │ │ │ + ldreq fp, [ip, #-1584] @ 0xfffff9d0 │ │ │ │ + ldreq fp, [ip, #-1128] @ 0xfffffb98 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #172] @ b0414 <__cxa_atexit@plt+0xa3514> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -167232,19 +167232,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - ldreq ip, [ip, #-1360] @ 0xfffffab0 │ │ │ │ - ldreq ip, [ip, #-1348] @ 0xfffffabc │ │ │ │ - ldreq ip, [ip, #-892] @ 0xfffffc84 │ │ │ │ + ldreq fp, [ip, #-1368] @ 0xfffffaa8 │ │ │ │ + ldreq fp, [ip, #-1356] @ 0xfffffab4 │ │ │ │ + ldreq fp, [ip, #-900] @ 0xfffffc7c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b04c0 <__cxa_atexit@plt+0xa35c0> │ │ │ │ @@ -167278,18 +167278,18 @@ │ │ │ │ str r8, [r3, #48] @ 0x30 │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq ip, [ip, #-1144] @ 0xfffffb88 │ │ │ │ - ldreq ip, [ip, #-688] @ 0xfffffd50 │ │ │ │ - ldreq ip, [ip, #-1124] @ 0xfffffb9c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq fp, [ip, #-1152] @ 0xfffffb80 │ │ │ │ + ldreq fp, [ip, #-696] @ 0xfffffd48 │ │ │ │ + ldreq fp, [ip, #-1132] @ 0xfffffb94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b0538 <__cxa_atexit@plt+0xa3638> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -167305,26 +167305,26 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, #52] @ b055c <__cxa_atexit@plt+0xa365c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r5} │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [ip, #-404] @ 0xfffffe6c │ │ │ │ - ldreq ip, [ip, #-424] @ 0xfffffe58 │ │ │ │ - ldreq ip, [ip, #-376] @ 0xfffffe88 │ │ │ │ - strbteq pc, [r5], #1016 @ 0x3f8 @ │ │ │ │ + ldreq fp, [ip, #-412] @ 0xfffffe64 │ │ │ │ + ldreq fp, [ip, #-432] @ 0xfffffe50 │ │ │ │ + ldreq fp, [ip, #-384] @ 0xfffffe80 │ │ │ │ + strbteq lr, [r5], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b060c <__cxa_atexit@plt+0xa370c> │ │ │ │ ldr r2, [pc, #148] @ b0614 <__cxa_atexit@plt+0xa3714> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -167355,27 +167355,27 @@ │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #48] @ b061c <__cxa_atexit@plt+0xa371c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq b0600 <__cxa_atexit@plt+0xa3700> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldreq ip, [ip, #-748] @ 0xfffffd14 │ │ │ │ + ldreq fp, [ip, #-756] @ 0xfffffd0c │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - strbteq lr, [r5], #3208 @ 0xc88 │ │ │ │ - strbteq lr, [r5], #3176 @ 0xc68 │ │ │ │ - strbteq pc, [r5], #812 @ 0x32c @ │ │ │ │ + strbteq sp, [r5], #3208 @ 0xc88 │ │ │ │ + strbteq sp, [r5], #3176 @ 0xc68 │ │ │ │ + strbteq lr, [r5], #812 @ 0x32c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r3, #1 │ │ │ │ blt b0674 <__cxa_atexit@plt+0xa3774> │ │ │ │ ldr r2, [pc, #100] @ b06b0 <__cxa_atexit@plt+0xa37b0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -167395,48 +167395,48 @@ │ │ │ │ ldr r7, [pc, #36] @ b06ac <__cxa_atexit@plt+0xa37ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq b06a0 <__cxa_atexit@plt+0xa37a0> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq ip, [ip, #-592] @ 0xfffffdb0 │ │ │ │ + ldreq fp, [ip, #-600] @ 0xfffffda8 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq lr, [r5], #3036 @ 0xbdc │ │ │ │ - strbteq lr, [r5], #3016 @ 0xbc8 │ │ │ │ + strbteq sp, [r5], #3036 @ 0xbdc │ │ │ │ + strbteq sp, [r5], #3016 @ 0xbc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ - strbteq lr, [r5], #264 @ 0x108 │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ + strbteq sp, [r5], #264 @ 0x108 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ b0700 <__cxa_atexit@plt+0xa3800> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ - strbteq pc, [r5], #588 @ 0x24c @ │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ + strbteq lr, [r5], #588 @ 0x24c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b078c <__cxa_atexit@plt+0xa388c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -167454,32 +167454,32 @@ │ │ │ │ ldr r1, [pc, #60] @ b07b0 <__cxa_atexit@plt+0xa38b0> │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 2b66d0 <__cxa_atexit@plt+0x2a97d0> │ │ │ │ + b 10fe028 <__cxa_atexit@plt+0x10f1128> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq fp, [ip, #-3900] @ 0xfffff0c4 │ │ │ │ + ldreq sl, [ip, #-3908] @ 0xfffff0bc │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - strbteq pc, [r5], #416 @ 0x1a0 @ │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + strbteq lr, [r5], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b0874 <__cxa_atexit@plt+0xa3974> │ │ │ │ @@ -167520,19 +167520,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq fp, [ip, #-3732] @ 0xfffff16c │ │ │ │ + ldreq sl, [ip, #-3740] @ 0xfffff164 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - strbteq pc, [r5], #204 @ 0xcc @ │ │ │ │ + strbteq lr, [r5], #204 @ 0xcc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b08ec <__cxa_atexit@plt+0xa39ec> │ │ │ │ @@ -167545,17 +167545,17 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ b a6f00 <__cxa_atexit@plt+0x9a000> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - strbteq pc, [r5], #76 @ 0x4c @ │ │ │ │ + strbteq lr, [r5], #76 @ 0x4c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b09ac <__cxa_atexit@plt+0xa3aac> │ │ │ │ ldr lr, [pc, #152] @ b09b4 <__cxa_atexit@plt+0xa3ab4> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -167594,20 +167594,20 @@ │ │ │ │ b b0a6c <__cxa_atexit@plt+0xa3b6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq fp, [ip, #-3424] @ 0xfffff2a0 │ │ │ │ - ldreq fp, [ip, #-3972] @ 0xfffff07c │ │ │ │ + ldreq sl, [ip, #-3432] @ 0xfffff298 │ │ │ │ + ldreq sl, [ip, #-3980] @ 0xfffff074 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq fp, [ip, #-4092] @ 0xfffff004 │ │ │ │ + ldreq fp, [ip, #-4] │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbteq lr, [r5], #3948 @ 0xf6c │ │ │ │ + strbteq sp, [r5], #3948 @ 0xf6c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #60] @ b0a20 <__cxa_atexit@plt+0xa3b20> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ @@ -167621,30 +167621,30 @@ │ │ │ │ str r2, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq b0a18 <__cxa_atexit@plt+0xa3b18> │ │ │ │ b b0a6c <__cxa_atexit@plt+0xa3b6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq fp, [ip, #-3968] @ 0xfffff080 │ │ │ │ + ldreq sl, [ip, #-3976] @ 0xfffff078 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq lr, [r5], #3348 @ 0xd14 │ │ │ │ + strbteq sp, [r5], #3348 @ 0xd14 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b0a5c <__cxa_atexit@plt+0xa3b5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq b0a54 <__cxa_atexit@plt+0xa3b54> │ │ │ │ b b0a6c <__cxa_atexit@plt+0xa3b6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq lr, [r5], #3296 @ 0xce0 │ │ │ │ + strbteq sp, [r5], #3296 @ 0xce0 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #148] @ b0b0c <__cxa_atexit@plt+0xa3c0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ @@ -167672,27 +167672,27 @@ │ │ │ │ str r7, [r5, #20] │ │ │ │ str r1, [r5] │ │ │ │ add r1, lr, #2 │ │ │ │ stmib r6, {r0, r2} │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - strbteq lr, [r5], #3212 @ 0xc8c │ │ │ │ + strbteq sp, [r5], #3212 @ 0xc8c │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - ldreq fp, [ip, #-3028] @ 0xfffff42c │ │ │ │ - strbteq lr, [r5], #3104 @ 0xc20 │ │ │ │ + ldreq sl, [ip, #-3036] @ 0xfffff424 │ │ │ │ + strbteq sp, [r5], #3104 @ 0xc20 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ b0bac <__cxa_atexit@plt+0xa3cac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -167712,26 +167712,26 @@ │ │ │ │ str r7, [r5, #20] │ │ │ │ str r1, [r5] │ │ │ │ add r1, lr, #2 │ │ │ │ stmib r6, {r0, r2} │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq lr, [r5], #3052 @ 0xbec │ │ │ │ + strbteq sp, [r5], #3052 @ 0xbec │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq fp, [ip, #-2868] @ 0xfffff4cc │ │ │ │ - strbteq lr, [r5], #2948 @ 0xb84 │ │ │ │ + ldreq sl, [ip, #-2876] @ 0xfffff4c4 │ │ │ │ + strbteq sp, [r5], #2948 @ 0xb84 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b0c18 <__cxa_atexit@plt+0xa3d18> │ │ │ │ @@ -167745,21 +167745,21 @@ │ │ │ │ ldr r2, [r5, #20] │ │ │ │ str r7, [r5, #20] │ │ │ │ str r1, [r5] │ │ │ │ add r1, lr, #2 │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq lr, [r5], #2916 @ 0xb64 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq sp, [r5], #2916 @ 0xb64 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq fp, [ip, #-2732] @ 0xfffff554 │ │ │ │ + ldreq sl, [ip, #-2740] @ 0xfffff54c │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b0cdc <__cxa_atexit@plt+0xa3ddc> │ │ │ │ @@ -167797,31 +167797,31 @@ │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ str r7, [r3, #48] @ 0x30 │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldm sp, {r0, fp} │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq fp, [ip, #-3644] @ 0xfffff1c4 │ │ │ │ - ldreq fp, [ip, #-3148] @ 0xfffff3b4 │ │ │ │ - ldreq fp, [ip, #-3184] @ 0xfffff390 │ │ │ │ - ldreq fp, [ip, #-2728] @ 0xfffff558 │ │ │ │ - ldreq fp, [ip, #-2604] @ 0xfffff5d4 │ │ │ │ - ldreq fp, [ip, #-3080] @ 0xfffff3f8 │ │ │ │ - strbteq lr, [r5], #3108 @ 0xc24 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sl, [ip, #-3652] @ 0xfffff1bc │ │ │ │ + ldreq sl, [ip, #-3156] @ 0xfffff3ac │ │ │ │ + ldreq sl, [ip, #-3192] @ 0xfffff388 │ │ │ │ + ldreq sl, [ip, #-2736] @ 0xfffff550 │ │ │ │ + ldreq sl, [ip, #-2612] @ 0xfffff5cc │ │ │ │ + ldreq sl, [ip, #-3088] @ 0xfffff3f0 │ │ │ │ + strbteq sp, [r5], #3108 @ 0xc24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [pc, #4] @ b0d20 <__cxa_atexit@plt+0xa3e20> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400614 <__cxa_atexit@plt+0x3f3714> │ │ │ │ - ldreq fp, [ip, #-3352] @ 0xfffff2e8 │ │ │ │ - strbteq lr, [r5], #3812 @ 0xee4 │ │ │ │ + b 3fedbc <__cxa_atexit@plt+0x3f1ebc> │ │ │ │ + ldreq sl, [ip, #-3360] @ 0xfffff2e0 │ │ │ │ + strbteq sp, [r5], #3812 @ 0xee4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #104 @ 0x68 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b0e74 <__cxa_atexit@plt+0xa3f74> │ │ │ │ add lr, sp, #36 @ 0x24 │ │ │ │ @@ -167900,15 +167900,15 @@ │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - strbteq lr, [r5], #3468 @ 0xd8c │ │ │ │ + strbteq sp, [r5], #3468 @ 0xd8c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b0ed4 <__cxa_atexit@plt+0xa3fd4> │ │ │ │ ldr r3, [pc, #100] @ b0f04 <__cxa_atexit@plt+0xa4004> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -167935,16 +167935,16 @@ │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbteq lr, [r5], #120 @ 0x78 │ │ │ │ - strbteq lr, [r5], #3324 @ 0xcfc │ │ │ │ + strbteq sp, [r5], #120 @ 0x78 │ │ │ │ + strbteq sp, [r5], #3324 @ 0xcfc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b0f44 <__cxa_atexit@plt+0xa4044> │ │ │ │ ldr r3, [pc, #48] @ b0f60 <__cxa_atexit@plt+0xa4060> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -167957,15 +167957,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq lr, [r5], #3240 @ 0xca8 │ │ │ │ + strbteq sp, [r5], #3240 @ 0xca8 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #100] @ b0fe8 <__cxa_atexit@plt+0xa40e8> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -167992,15 +167992,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbteq lr, [r5], #3100 @ 0xc1c │ │ │ │ + strbteq sp, [r5], #3100 @ 0xc1c │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr lr, [pc, #40] @ b103c <__cxa_atexit@plt+0xa413c> │ │ │ │ @@ -168012,25 +168012,25 @@ │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq b1034 <__cxa_atexit@plt+0xa4134> │ │ │ │ b b104c <__cxa_atexit@plt+0xa414c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq lr, [r5], #3020 @ 0xbcc │ │ │ │ + strbteq sp, [r5], #3020 @ 0xbcc │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b106c <__cxa_atexit@plt+0xa416c> │ │ │ │ ldr r3, [pc, #216] @ b1138 <__cxa_atexit@plt+0xa4238> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 286550 <__cxa_atexit@plt+0x279650> │ │ │ │ + b 10cdea8 <__cxa_atexit@plt+0x10c0fa8> │ │ │ │ ldr r7, [pc, #184] @ b112c <__cxa_atexit@plt+0xa422c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #176] @ b1130 <__cxa_atexit@plt+0xa4230> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq b1108 <__cxa_atexit@plt+0xa4208> │ │ │ │ @@ -168061,32 +168061,32 @@ │ │ │ │ str r8, [r6, #32] │ │ │ │ str sl, [r6, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #76] @ b1144 <__cxa_atexit@plt+0xa4244> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ mov r6, lr │ │ │ │ mov r9, r7 │ │ │ │ - b 40055c <__cxa_atexit@plt+0x3f365c> │ │ │ │ + b 3fed14 <__cxa_atexit@plt+0x3f1e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #28] @ b1134 <__cxa_atexit@plt+0xa4234> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - ldreq fp, [ip, #-2512] @ 0xfffff630 │ │ │ │ + ldreq sl, [ip, #-2520] @ 0xfffff628 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffe790 │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ - ldreq fp, [ip, #-1476] @ 0xfffffa3c │ │ │ │ - strbteq lr, [r5], #2756 @ 0xac4 │ │ │ │ + ldreq sl, [ip, #-1484] @ 0xfffffa34 │ │ │ │ + strbteq sp, [r5], #2756 @ 0xac4 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -168112,26 +168112,26 @@ │ │ │ │ add r0, r3, #24 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #44] @ b11f4 <__cxa_atexit@plt+0xa42f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40055c <__cxa_atexit@plt+0x3f365c> │ │ │ │ + b 3fed14 <__cxa_atexit@plt+0x3f1e14> │ │ │ │ ldr r3, [pc, #28] @ b11f8 <__cxa_atexit@plt+0xa42f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffe6c0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq fp, [ip, #-1268] @ 0xfffffb0c │ │ │ │ + ldreq sl, [ip, #-1276] @ 0xfffffb04 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbteq lr, [r5], #2576 @ 0xa10 │ │ │ │ + strbteq sp, [r5], #2576 @ 0xa10 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -168157,26 +168157,26 @@ │ │ │ │ add r0, r3, #24 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #44] @ b12a8 <__cxa_atexit@plt+0xa43a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40055c <__cxa_atexit@plt+0x3f365c> │ │ │ │ + b 3fed14 <__cxa_atexit@plt+0x3f1e14> │ │ │ │ ldr r3, [pc, #28] @ b12ac <__cxa_atexit@plt+0xa43ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffe60c │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq fp, [ip, #-1088] @ 0xfffffbc0 │ │ │ │ + ldreq sl, [ip, #-1096] @ 0xfffffbb8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq lr, [r5], #2396 @ 0x95c │ │ │ │ + strbteq sp, [r5], #2396 @ 0x95c │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -168202,52 +168202,52 @@ │ │ │ │ add r0, r3, #24 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #44] @ b135c <__cxa_atexit@plt+0xa445c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40055c <__cxa_atexit@plt+0x3f365c> │ │ │ │ + b 3fed14 <__cxa_atexit@plt+0x3f1e14> │ │ │ │ ldr r3, [pc, #28] @ b1360 <__cxa_atexit@plt+0xa4460> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffe558 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq fp, [ip, #-908] @ 0xfffffc74 │ │ │ │ + ldreq sl, [ip, #-916] @ 0xfffffc6c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strbteq lr, [r5], #2216 @ 0x8a8 │ │ │ │ + strbteq sp, [r5], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, #1073741878 @ 0x40000036 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ b1398 <__cxa_atexit@plt+0xa4498> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ b139c <__cxa_atexit@plt+0xa449c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5] │ │ │ │ ldr r0, [pc, #16] @ b13a0 <__cxa_atexit@plt+0xa44a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq lr, [r5], #952 @ 0x3b8 │ │ │ │ - strbteq lr, [r5], #936 @ 0x3a8 │ │ │ │ - strbteq lr, [r5], #2152 @ 0x868 │ │ │ │ + strbteq sp, [r5], #952 @ 0x3b8 │ │ │ │ + strbteq sp, [r5], #936 @ 0x3a8 │ │ │ │ + strbteq sp, [r5], #2152 @ 0x868 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b13c8 <__cxa_atexit@plt+0xa44c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 53e5e8 <__cxa_atexit@plt+0x5316e8> │ │ │ │ + b 1385bc8 <__cxa_atexit@plt+0x1378cc8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq lr, [r5], #2112 @ 0x840 │ │ │ │ + strbteq sp, [r5], #2112 @ 0x840 │ │ │ │ andeq r0, r0, #1073741878 @ 0x40000036 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b1410 <__cxa_atexit@plt+0xa4510> │ │ │ │ ldr r3, [pc, #44] @ b1418 <__cxa_atexit@plt+0xa4518> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -168259,23 +168259,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne b1410 <__cxa_atexit@plt+0xa4510> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ b b1448 <__cxa_atexit@plt+0xa4548> │ │ │ │ b b1648 <__cxa_atexit@plt+0xa4748> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq lr, [r5], #2032 @ 0x7f0 │ │ │ │ + strbteq sp, [r5], #2032 @ 0x7f0 │ │ │ │ andeq r0, r0, #1677721603 @ 0x64000003 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b1438 <__cxa_atexit@plt+0xa4538> │ │ │ │ b b1648 <__cxa_atexit@plt+0xa4748> │ │ │ │ b b1448 <__cxa_atexit@plt+0xa4548> │ │ │ │ - strbteq lr, [r5], #2000 @ 0x7d0 │ │ │ │ + strbteq sp, [r5], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, #1677721603 @ 0x64000003 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b14d4 <__cxa_atexit@plt+0xa45d4> │ │ │ │ @@ -168310,25 +168310,25 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ b150c <__cxa_atexit@plt+0xa460c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ ldr r7, [pc, #20] @ b1508 <__cxa_atexit@plt+0xa4608> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff498 │ │ │ │ @ instruction: 0xfffe3f04 │ │ │ │ - strbteq sp, [r5], #256 @ 0x100 │ │ │ │ + strbteq ip, [r5], #256 @ 0x100 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbteq lr, [r5], #1788 @ 0x6fc │ │ │ │ + strbteq sp, [r5], #1788 @ 0x6fc │ │ │ │ bleq f2480 <__cxa_atexit@plt+0xe5580> │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b152c <__cxa_atexit@plt+0xa462c> │ │ │ │ b b1648 <__cxa_atexit@plt+0xa4748> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -168382,28 +168382,28 @@ │ │ │ │ ldr r3, [pc, #64] @ b1634 <__cxa_atexit@plt+0xa4734> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #56] @ b1638 <__cxa_atexit@plt+0xa4738> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ - ldreq fp, [ip, #-1160] @ 0xfffffb78 │ │ │ │ - ldreq fp, [ip, #-1152] @ 0xfffffb80 │ │ │ │ - ldreq fp, [ip, #-1076] @ 0xfffffbcc │ │ │ │ - ldreq fp, [ip, #-1216] @ 0xfffffb40 │ │ │ │ - ldreq fp, [ip, #-1204] @ 0xfffffb4c │ │ │ │ + ldreq sl, [ip, #-1168] @ 0xfffffb70 │ │ │ │ + ldreq sl, [ip, #-1160] @ 0xfffffb78 │ │ │ │ + ldreq sl, [ip, #-1084] @ 0xfffffbc4 │ │ │ │ + ldreq sl, [ip, #-1224] @ 0xfffffb38 │ │ │ │ + ldreq sl, [ip, #-1212] @ 0xfffffb44 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ - ldreq fp, [ip, #-1024] @ 0xfffffc00 │ │ │ │ - ldreq fp, [ip, #-1080] @ 0xfffffbc8 │ │ │ │ - strbteq lr, [r5], #1488 @ 0x5d0 │ │ │ │ + ldreq sl, [ip, #-1032] @ 0xfffffbf8 │ │ │ │ + ldreq sl, [ip, #-1088] @ 0xfffffbc0 │ │ │ │ + strbteq sp, [r5], #1488 @ 0x5d0 │ │ │ │ blne f25ac <__cxa_atexit@plt+0xe56ac> │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r7, r6, #60 @ 0x3c │ │ │ │ cmp r0, r7 │ │ │ │ @@ -168472,38 +168472,38 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ ldr r7, [pc, #32] @ b179c <__cxa_atexit@plt+0xa489c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r8 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffee70 │ │ │ │ @ instruction: 0xfffff160 │ │ │ │ - ldreq fp, [ip, #-876] @ 0xfffffc94 │ │ │ │ - strbteq lr, [r5], #1176 @ 0x498 │ │ │ │ + ldreq sl, [ip, #-884] @ 0xfffffc8c │ │ │ │ + strbteq sp, [r5], #1176 @ 0x498 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b17c8 <__cxa_atexit@plt+0xa48c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ - ldreq fp, [ip, #-576] @ 0xfffffdc0 │ │ │ │ - strbteq lr, [r5], #1088 @ 0x440 │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ + ldreq sl, [ip, #-584] @ 0xfffffdb8 │ │ │ │ + strbteq sp, [r5], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #44 @ 0x2c │ │ │ │ cmp fp, r8 │ │ │ │ bhi b1864 <__cxa_atexit@plt+0xa4964> │ │ │ │ ldr lr, [pc, #152] @ b1884 <__cxa_atexit@plt+0xa4984> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -168542,17 +168542,17 @@ │ │ │ │ ldr r7, [pc, #24] @ b188c <__cxa_atexit@plt+0xa498c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq sl, [ip, #-3732] @ 0xfffff16c │ │ │ │ - strbteq sp, [r5], #1860 @ 0x744 │ │ │ │ - strbteq lr, [r5], #892 @ 0x37c │ │ │ │ + ldreq r9, [ip, #-3740] @ 0xfffff164 │ │ │ │ + strbteq ip, [r5], #1860 @ 0x744 │ │ │ │ + strbteq sp, [r5], #892 @ 0x37c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ @@ -168573,16 +168573,16 @@ │ │ │ │ bhi b18f4 <__cxa_atexit@plt+0xa49f4> │ │ │ │ mov r7, fp │ │ │ │ b b2928 <__cxa_atexit@plt+0xa5a28> │ │ │ │ ldr r7, [pc, #8] @ b1904 <__cxa_atexit@plt+0xa4a04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq lr, [r5], #792 @ 0x318 │ │ │ │ - strbteq sp, [r5], #4036 @ 0xfc4 │ │ │ │ + strbteq sp, [r5], #792 @ 0x318 │ │ │ │ + strbteq ip, [r5], #4036 @ 0xfc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b1960 <__cxa_atexit@plt+0xa4a60> │ │ │ │ @@ -168600,15 +168600,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq sp, [r5], #3936 @ 0xf60 │ │ │ │ + strbteq ip, [r5], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b19dc <__cxa_atexit@plt+0xa4adc> │ │ │ │ ldr r3, [pc, #160] @ b1a30 <__cxa_atexit@plt+0xa4b30> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -168650,18 +168650,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [pc, #20] @ b1a40 <__cxa_atexit@plt+0xa4b40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - strbteq sp, [r5], #1392 @ 0x570 │ │ │ │ - strbteq sp, [r5], #3768 @ 0xeb8 │ │ │ │ - strbteq sp, [r5], #3756 @ 0xeac │ │ │ │ - strbteq sp, [r5], #3724 @ 0xe8c │ │ │ │ + strbteq ip, [r5], #1392 @ 0x570 │ │ │ │ + strbteq ip, [r5], #3768 @ 0xeb8 │ │ │ │ + strbteq ip, [r5], #3756 @ 0xeac │ │ │ │ + strbteq ip, [r5], #3724 @ 0xe8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b1a90 <__cxa_atexit@plt+0xa4b90> │ │ │ │ add r3, r5, #4 │ │ │ │ ldr r2, [pc, #96] @ b1ac8 <__cxa_atexit@plt+0xa4bc8> │ │ │ │ @@ -168687,34 +168687,34 @@ │ │ │ │ ldr r7, [pc, #20] @ b1acc <__cxa_atexit@plt+0xa4bcc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [pc, #12] @ b1ad0 <__cxa_atexit@plt+0xa4bd0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq sp, [r5], #3616 @ 0xe20 │ │ │ │ - strbteq sp, [r5], #3604 @ 0xe14 │ │ │ │ - strbteq sp, [r5], #3580 @ 0xdfc │ │ │ │ + strbteq ip, [r5], #3616 @ 0xe20 │ │ │ │ + strbteq ip, [r5], #3604 @ 0xe14 │ │ │ │ + strbteq ip, [r5], #3580 @ 0xdfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #121 @ 0x79 │ │ │ │ bne b1af8 <__cxa_atexit@plt+0xa4bf8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b1b10 <__cxa_atexit@plt+0xa4c10> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #8] @ b1b14 <__cxa_atexit@plt+0xa4c14> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strbteq sp, [r5], #3544 @ 0xdd8 │ │ │ │ - strbteq sp, [r5], #3532 @ 0xdcc │ │ │ │ - strbteq lr, [r5], #244 @ 0xf4 │ │ │ │ + strbteq ip, [r5], #3544 @ 0xdd8 │ │ │ │ + strbteq ip, [r5], #3532 @ 0xdcc │ │ │ │ + strbteq sp, [r5], #244 @ 0xf4 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b1c1c <__cxa_atexit@plt+0xa4d1c> │ │ │ │ @@ -168770,29 +168770,29 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ sub sl, r6, #7 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr r9, [pc, #60] @ b1c50 <__cxa_atexit@plt+0xa4d50> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ mov r6, r3 │ │ │ │ b b1c2c <__cxa_atexit@plt+0xa4d2c> │ │ │ │ mov r5, #72 @ 0x48 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - ldreq sl, [ip, #-2884] @ 0xfffff4bc │ │ │ │ - ldreq sl, [ip, #-2892] @ 0xfffff4b4 │ │ │ │ - ldreq sl, [ip, #-3624] @ 0xfffff1d8 │ │ │ │ + ldreq r9, [ip, #-2892] @ 0xfffff4b4 │ │ │ │ + ldreq r9, [ip, #-2900] @ 0xfffff4ac │ │ │ │ + ldreq r9, [ip, #-3632] @ 0xfffff1d0 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - ldreq sl, [ip, #-3576] @ 0xfffff208 │ │ │ │ - strbteq sp, [r5], #1544 @ 0x608 │ │ │ │ + ldreq r9, [ip, #-3584] @ 0xfffff200 │ │ │ │ + strbteq ip, [r5], #1544 @ 0x608 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b1cc0 <__cxa_atexit@plt+0xa4dc0> │ │ │ │ ldr r2, [pc, #84] @ b1cc8 <__cxa_atexit@plt+0xa4dc8> │ │ │ │ @@ -168815,15 +168815,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq sp, [r5], #672 @ 0x2a0 │ │ │ │ + strbteq ip, [r5], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b1cf8 <__cxa_atexit@plt+0xa4df8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -168831,59 +168831,59 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b1d0c <__cxa_atexit@plt+0xa4e0c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbteq sp, [r5], #596 @ 0x254 │ │ │ │ - strbteq sp, [r5], #3080 @ 0xc08 │ │ │ │ + strbteq ip, [r5], #596 @ 0x254 │ │ │ │ + strbteq ip, [r5], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b1d50 <__cxa_atexit@plt+0xa4e50> │ │ │ │ ldr r2, [pc, #40] @ b1d58 <__cxa_atexit@plt+0xa4e58> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ b1d5c <__cxa_atexit@plt+0xa4e5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 509798 <__cxa_atexit@plt+0x4fc898> │ │ │ │ + b 13502a8 <__cxa_atexit@plt+0x13433a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq sl, [ip, #-2400] @ 0xfffff6a0 │ │ │ │ - strbteq sp, [r5], #2988 @ 0xbac │ │ │ │ + ldreq r9, [ip, #-2408] @ 0xfffff698 │ │ │ │ + strbteq ip, [r5], #2988 @ 0xbac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b1d80 <__cxa_atexit@plt+0xa4e80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 5094e4 <__cxa_atexit@plt+0x4fc5e4> │ │ │ │ + b 134fff4 <__cxa_atexit@plt+0x13430f4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sp, [r5], #2952 @ 0xb88 │ │ │ │ + strbteq ip, [r5], #2952 @ 0xb88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b1da4 <__cxa_atexit@plt+0xa4ea4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004e4 <__cxa_atexit@plt+0x3f35e4> │ │ │ │ + b 3fec84 <__cxa_atexit@plt+0x3f1d84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40041c <__cxa_atexit@plt+0x3f351c> │ │ │ │ + b 3feba4 <__cxa_atexit@plt+0x3f1ca4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b1e34 <__cxa_atexit@plt+0xa4f34> │ │ │ │ ldr r2, [pc, #96] @ b1e3c <__cxa_atexit@plt+0xa4f3c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -168908,15 +168908,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq sl, [ip, #-2228] @ 0xfffff74c │ │ │ │ + ldreq r9, [ip, #-2236] @ 0xfffff744 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ b1e84 <__cxa_atexit@plt+0xa4f84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ @@ -168933,15 +168933,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #59] @ 0x3b │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - strbteq sp, [r5], #2648 @ 0xa58 │ │ │ │ + strbteq ip, [r5], #2648 @ 0xa58 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b1f44 <__cxa_atexit@plt+0xa5044> │ │ │ │ ldr lr, [pc, #136] @ b1f4c <__cxa_atexit@plt+0xa504c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -168976,34 +168976,34 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldreq sl, [ip, #-1976] @ 0xfffff848 │ │ │ │ - ldreq sl, [ip, #-2516] @ 0xfffff62c │ │ │ │ + ldreq r9, [ip, #-1984] @ 0xfffff840 │ │ │ │ + ldreq r9, [ip, #-2524] @ 0xfffff624 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq sl, [ip, #-2640] @ 0xfffff5b0 │ │ │ │ - strbteq sp, [r5], #2448 @ 0x990 │ │ │ │ + ldreq r9, [ip, #-2648] @ 0xfffff5a8 │ │ │ │ + strbteq ip, [r5], #2448 @ 0x990 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ b1f98 <__cxa_atexit@plt+0xa5098> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #24] @ b1f9c <__cxa_atexit@plt+0xa509c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq b1f90 <__cxa_atexit@plt+0xa5090> │ │ │ │ b b1fa8 <__cxa_atexit@plt+0xa50a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq sl, [ip, #-2544] @ 0xfffff610 │ │ │ │ + ldreq r9, [ip, #-2552] @ 0xfffff608 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #100] @ b2014 <__cxa_atexit@plt+0xa5114> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ @@ -169139,23 +169139,23 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ - ldreq sl, [ip, #-2420] @ 0xfffff68c │ │ │ │ - ldreq sl, [ip, #-1920] @ 0xfffff880 │ │ │ │ - ldreq sl, [ip, #-1960] @ 0xfffff858 │ │ │ │ - ldreq sl, [ip, #-1500] @ 0xfffffa24 │ │ │ │ - ldreq sl, [ip, #-1384] @ 0xfffffa98 │ │ │ │ - ldreq sl, [ip, #-1836] @ 0xfffff8d4 │ │ │ │ + ldreq r9, [ip, #-2428] @ 0xfffff684 │ │ │ │ + ldreq r9, [ip, #-1928] @ 0xfffff878 │ │ │ │ + ldreq r9, [ip, #-1968] @ 0xfffff850 │ │ │ │ + ldreq r9, [ip, #-1508] @ 0xfffffa1c │ │ │ │ + ldreq r9, [ip, #-1392] @ 0xfffffa90 │ │ │ │ + ldreq r9, [ip, #-1844] @ 0xfffff8cc │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov r3, r7 │ │ │ │ mov ip, r4 │ │ │ │ ldr r2, [pc, #248] @ b2314 <__cxa_atexit@plt+0xa5414> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -169216,22 +169216,22 @@ │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ mov r6, r2 │ │ │ │ mov fp, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - ldreq sl, [ip, #-2120] @ 0xfffff7b8 │ │ │ │ - ldreq sl, [ip, #-1624] @ 0xfffff9a8 │ │ │ │ - ldreq sl, [ip, #-1612] @ 0xfffff9b4 │ │ │ │ - ldreq sl, [ip, #-1652] @ 0xfffff98c │ │ │ │ - ldreq sl, [ip, #-1192] @ 0xfffffb58 │ │ │ │ - ldreq sl, [ip, #-1076] @ 0xfffffbcc │ │ │ │ + ldreq r9, [ip, #-2128] @ 0xfffff7b0 │ │ │ │ + ldreq r9, [ip, #-1632] @ 0xfffff9a0 │ │ │ │ + ldreq r9, [ip, #-1620] @ 0xfffff9ac │ │ │ │ + ldreq r9, [ip, #-1660] @ 0xfffff984 │ │ │ │ + ldreq r9, [ip, #-1200] @ 0xfffffb50 │ │ │ │ + ldreq r9, [ip, #-1084] @ 0xfffffbc4 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -169280,22 +169280,22 @@ │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldr fp, [sp, #16] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sl, [ip, #-1848] @ 0xfffff8c8 │ │ │ │ - ldreq sl, [ip, #-1348] @ 0xfffffabc │ │ │ │ - ldreq sl, [ip, #-1380] @ 0xfffffa9c │ │ │ │ - ldreq sl, [ip, #-920] @ 0xfffffc68 │ │ │ │ - ldreq sl, [ip, #-804] @ 0xfffffcdc │ │ │ │ - ldreq sl, [ip, #-1264] @ 0xfffffb10 │ │ │ │ - strbteq sp, [r5], #2016 @ 0x7e0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r9, [ip, #-1856] @ 0xfffff8c0 │ │ │ │ + ldreq r9, [ip, #-1356] @ 0xfffffab4 │ │ │ │ + ldreq r9, [ip, #-1388] @ 0xfffffa94 │ │ │ │ + ldreq r9, [ip, #-928] @ 0xfffffc60 │ │ │ │ + ldreq r9, [ip, #-812] @ 0xfffffcd4 │ │ │ │ + ldreq r9, [ip, #-1272] @ 0xfffffb08 │ │ │ │ + strbteq ip, [r5], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b24b0 <__cxa_atexit@plt+0xa55b0> │ │ │ │ ldr lr, [pc, #108] @ b24b8 <__cxa_atexit@plt+0xa55b8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -169319,21 +169319,21 @@ │ │ │ │ ldr r1, [r7, #28] │ │ │ │ str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ add r8, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002b4 <__cxa_atexit@plt+0x3f33b4> │ │ │ │ + b 3fea4c <__cxa_atexit@plt+0x3f1b4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r5], #2836 @ 0xb14 │ │ │ │ + strbteq fp, [r5], #2836 @ 0xb14 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq sl, [ip, #-576] @ 0xfffffdc0 │ │ │ │ - strbteq sp, [r5], #1864 @ 0x748 │ │ │ │ + ldreq r9, [ip, #-584] @ 0xfffffdb8 │ │ │ │ + strbteq ip, [r5], #1864 @ 0x748 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ b2538 <__cxa_atexit@plt+0xa5638> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -169354,16 +169354,16 @@ │ │ │ │ bhi b2528 <__cxa_atexit@plt+0xa5628> │ │ │ │ mov r7, fp │ │ │ │ b b2928 <__cxa_atexit@plt+0xa5a28> │ │ │ │ ldr r7, [pc, #12] @ b253c <__cxa_atexit@plt+0xa563c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [ip, #-484] @ 0xfffffe1c │ │ │ │ - strbteq sp, [r5], #1764 @ 0x6e4 │ │ │ │ + ldreq r9, [ip, #-492] @ 0xfffffe14 │ │ │ │ + strbteq ip, [r5], #1764 @ 0x6e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b25ac <__cxa_atexit@plt+0xa56ac> │ │ │ │ ldr r2, [pc, #84] @ b25b4 <__cxa_atexit@plt+0xa56b4> │ │ │ │ @@ -169386,15 +169386,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq ip, [r5], #2484 @ 0x9b4 │ │ │ │ + strbteq fp, [r5], #2484 @ 0x9b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b25e4 <__cxa_atexit@plt+0xa56e4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -169402,15 +169402,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b25f8 <__cxa_atexit@plt+0xa56f8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r5], #2408 @ 0x968 │ │ │ │ + strbteq fp, [r5], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b2658 <__cxa_atexit@plt+0xa5758> │ │ │ │ ldr r2, [pc, #72] @ b2664 <__cxa_atexit@plt+0xa5764> │ │ │ │ @@ -169423,30 +169423,30 @@ │ │ │ │ str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq b2650 <__cxa_atexit@plt+0xa5750> │ │ │ │ ldr r3, [pc, #40] @ b266c <__cxa_atexit@plt+0xa576c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 40061c <__cxa_atexit@plt+0x3f371c> │ │ │ │ + b 3fedc4 <__cxa_atexit@plt+0x3f1ec4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq sl, [ip, #-116] @ 0xffffff8c │ │ │ │ + ldreq r9, [ip, #-124] @ 0xffffff84 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b268c <__cxa_atexit@plt+0xa578c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 40061c <__cxa_atexit@plt+0x3f371c> │ │ │ │ + b 3fedc4 <__cxa_atexit@plt+0x3f1ec4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -169455,17 +169455,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq sl, [ip, #-300] @ 0xfffffed4 │ │ │ │ - strbteq sp, [r5], #60 @ 0x3c │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r9, [ip, #-308] @ 0xfffffecc │ │ │ │ + strbteq ip, [r5], #60 @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b276c <__cxa_atexit@plt+0xa586c> │ │ │ │ ldr r6, [pc, #144] @ b2788 <__cxa_atexit@plt+0xa5888> │ │ │ │ @@ -169484,15 +169484,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ ldr sl, [pc, #96] @ b2798 <__cxa_atexit@plt+0xa5898> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ b278c <__cxa_atexit@plt+0xa588c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #44] @ b2790 <__cxa_atexit@plt+0xa5890> │ │ │ │ @@ -169501,21 +169501,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbteq ip, [r5], #4028 @ 0xfbc │ │ │ │ - strbteq ip, [r5], #4020 @ 0xfb4 │ │ │ │ + strbteq fp, [r5], #4028 @ 0xfbc │ │ │ │ + strbteq fp, [r5], #4020 @ 0xfb4 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbteq ip, [r5], #4064 @ 0xfe0 │ │ │ │ - strbteq ip, [r5], #3956 @ 0xf74 │ │ │ │ + strbteq fp, [r5], #4064 @ 0xfe0 │ │ │ │ + strbteq fp, [r5], #3956 @ 0xf74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne b27f0 <__cxa_atexit@plt+0xa58f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -169527,30 +169527,30 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ ldr sl, [pc, #68] @ b2824 <__cxa_atexit@plt+0xa5924> │ │ │ │ add sl, pc, sl │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ ldr r7, [pc, #32] @ b2818 <__cxa_atexit@plt+0xa5918> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ b281c <__cxa_atexit@plt+0xa591c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq ip, [r5], #3872 @ 0xf20 │ │ │ │ - strbteq ip, [r5], #3860 @ 0xf14 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq fp, [r5], #3872 @ 0xf20 │ │ │ │ + strbteq fp, [r5], #3860 @ 0xf14 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbteq ip, [r5], #3896 @ 0xf38 │ │ │ │ - strbteq ip, [r5], #3816 @ 0xee8 │ │ │ │ + strbteq fp, [r5], #3896 @ 0xf38 │ │ │ │ + strbteq fp, [r5], #3816 @ 0xee8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b2884 <__cxa_atexit@plt+0xa5984> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -169564,38 +169564,38 @@ │ │ │ │ ldr r1, [pc, #60] @ b28a8 <__cxa_atexit@plt+0xa59a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - ldreq r2, [r7], #3125 @ 0xc35 │ │ │ │ - ldreq r9, [ip, #-3632] @ 0xfffff1d0 │ │ │ │ - strbteq sp, [r5], #48 @ 0x30 │ │ │ │ + ldreq r2, [r7], #2357 @ 0x935 │ │ │ │ + ldreq r8, [ip, #-3640] @ 0xfffff1c8 │ │ │ │ + strbteq ip, [r5], #48 @ 0x30 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #20] @ b28d8 <__cxa_atexit@plt+0xa59d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [pc, #8] @ b28dc <__cxa_atexit@plt+0xa59dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ - ldreq r9, [ip, #-3580] @ 0xfffff204 │ │ │ │ - ldreq sl, [ip, #-352] @ 0xfffffea0 │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ + ldreq r8, [ip, #-3588] @ 0xfffff1fc │ │ │ │ + ldreq r9, [ip, #-360] @ 0xfffffe98 │ │ │ │ @ instruction: 0xffff4d2c │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, lr │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -169605,15 +169605,15 @@ │ │ │ │ bhi b2914 <__cxa_atexit@plt+0xa5a14> │ │ │ │ mov r7, fp │ │ │ │ b b2928 <__cxa_atexit@plt+0xa5a28> │ │ │ │ ldr r7, [pc, #8] @ b2924 <__cxa_atexit@plt+0xa5a24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq sp, [r5], #760 @ 0x2f8 │ │ │ │ + strbteq ip, [r5], #760 @ 0x2f8 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #64] @ b2974 <__cxa_atexit@plt+0xa5a74> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -169625,17 +169625,17 @@ │ │ │ │ ldr r7, [r3, #2] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq b296c <__cxa_atexit@plt+0xa5a6c> │ │ │ │ b b2988 <__cxa_atexit@plt+0xa5a88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r5], #3936 @ 0xf60 │ │ │ │ + strbteq fp, [r5], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq sp, [r5], #656 @ 0x290 │ │ │ │ + strbteq ip, [r5], #656 @ 0x290 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -169764,15 +169764,15 @@ │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r0, [pc, #192] @ b2c50 <__cxa_atexit@plt+0xa5d50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #1 │ │ │ │ sub r9, lr, #3 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r3 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ ldr r2, [r3, #1] │ │ │ │ ldr r1, [r3, #5] │ │ │ │ ldr r0, [pc, #108] @ b2c20 <__cxa_atexit@plt+0xa5d20> │ │ │ │ add r0, pc, r0 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ @@ -169791,33 +169791,33 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r0, #96 @ 0x60 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r1, r0, ip, ror #5 │ │ │ │ andeq r1, r0, r4, asr r0 │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ @ instruction: 0x000009b0 │ │ │ │ andeq r0, r0, r0, asr #13 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r8, lsl #15 │ │ │ │ @ instruction: 0xfffff050 │ │ │ │ - ldreq r9, [ip, #-3824] @ 0xfffff110 │ │ │ │ + ldreq r8, [ip, #-3832] @ 0xfffff108 │ │ │ │ @ instruction: 0xfffff154 │ │ │ │ - ldreq r9, [ip, #-3848] @ 0xfffff0f8 │ │ │ │ + ldreq r8, [ip, #-3856] @ 0xfffff0f0 │ │ │ │ @ instruction: 0xfffff200 │ │ │ │ - ldreq r9, [ip, #-3752] @ 0xfffff158 │ │ │ │ - ldreq r9, [ip, #-3728] @ 0xfffff170 │ │ │ │ - ldreq r9, [ip, #-3696] @ 0xfffff190 │ │ │ │ - ldreq r9, [ip, #-3688] @ 0xfffff198 │ │ │ │ - strbteq ip, [r5], #4024 @ 0xfb8 │ │ │ │ + ldreq r8, [ip, #-3760] @ 0xfffff150 │ │ │ │ + ldreq r8, [ip, #-3736] @ 0xfffff168 │ │ │ │ + ldreq r8, [ip, #-3704] @ 0xfffff188 │ │ │ │ + ldreq r8, [ip, #-3696] @ 0xfffff190 │ │ │ │ + strbteq fp, [r5], #4024 @ 0xfb8 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr lr, [pc, #52] @ b2ca0 <__cxa_atexit@plt+0xa5da0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r8, r7, #7 │ │ │ │ @@ -169829,15 +169829,15 @@ │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ tst r7, #3 │ │ │ │ beq b2c98 <__cxa_atexit@plt+0xa5d98> │ │ │ │ b b2cb0 <__cxa_atexit@plt+0xa5db0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq ip, [r5], #3944 @ 0xf68 │ │ │ │ + strbteq fp, [r5], #3944 @ 0xf68 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b2cc8 <__cxa_atexit@plt+0xa5dc8> │ │ │ │ ldr r3, [pc, #200] @ b2d8c <__cxa_atexit@plt+0xa5e8c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -169884,22 +169884,22 @@ │ │ │ │ add r5, r5, #28 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ b b2928 <__cxa_atexit@plt+0xa5a28> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - ldreq r9, [ip, #-3384] @ 0xfffff2c8 │ │ │ │ - ldreq r9, [ip, #-2412] @ 0xfffff694 │ │ │ │ - ldreq r9, [ip, #-2432] @ 0xfffff680 │ │ │ │ - strbteq ip, [r5], #3696 @ 0xe70 │ │ │ │ + ldreq r8, [ip, #-3392] @ 0xfffff2c0 │ │ │ │ + ldreq r8, [ip, #-2420] @ 0xfffff68c │ │ │ │ + ldreq r8, [ip, #-2440] @ 0xfffff678 │ │ │ │ + strbteq fp, [r5], #3696 @ 0xe70 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b2dd0 <__cxa_atexit@plt+0xa5ed0> │ │ │ │ ldr r3, [pc, #148] @ b2e50 <__cxa_atexit@plt+0xa5f50> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -169935,20 +169935,20 @@ │ │ │ │ mov r7, fp │ │ │ │ b b2928 <__cxa_atexit@plt+0xa5a28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq r9, [ip, #-3188] @ 0xfffff38c │ │ │ │ - ldreq r9, [ip, #-2216] @ 0xfffff758 │ │ │ │ - ldreq r9, [ip, #-2236] @ 0xfffff744 │ │ │ │ - strbteq ip, [r5], #3500 @ 0xdac │ │ │ │ + ldreq r8, [ip, #-3196] @ 0xfffff384 │ │ │ │ + ldreq r8, [ip, #-2224] @ 0xfffff750 │ │ │ │ + ldreq r8, [ip, #-2244] @ 0xfffff73c │ │ │ │ + strbteq fp, [r5], #3500 @ 0xdac │ │ │ │ andeq r0, r0, pc, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne b2ed0 <__cxa_atexit@plt+0xa5fd0> │ │ │ │ @@ -170011,31 +170011,31 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 953b8 <__cxa_atexit@plt+0x884b8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #28] @ b2fb0 <__cxa_atexit@plt+0xa60b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeed4 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xffffefac │ │ │ │ @ instruction: 0xfffe2464 │ │ │ │ - strbteq fp, [r5], #1632 @ 0x660 │ │ │ │ - ldreq r9, [ip, #-3016] @ 0xfffff438 │ │ │ │ - ldreq r9, [ip, #-2044] @ 0xfffff804 │ │ │ │ - strbteq ip, [r5], #3152 @ 0xc50 │ │ │ │ + strbteq sl, [r5], #1632 @ 0x660 │ │ │ │ + ldreq r8, [ip, #-3024] @ 0xfffff430 │ │ │ │ + ldreq r8, [ip, #-2052] @ 0xfffff7fc │ │ │ │ + strbteq fp, [r5], #3152 @ 0xc50 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r2, #4]! │ │ │ │ and r3, r7, #3 │ │ │ │ ldr sl, [r2, #32] │ │ │ │ @@ -170156,58 +170156,58 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r6, [pc, #92] @ b3210 <__cxa_atexit@plt+0xa6310> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #1 │ │ │ │ sub r9, ip, #3 │ │ │ │ mov r6, ip │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r6, #144 @ 0x90 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff3bc │ │ │ │ - ldreq r9, [ip, #-2384] @ 0xfffff6b0 │ │ │ │ - ldreq r9, [ip, #-2372] @ 0xfffff6bc │ │ │ │ - ldreq r9, [ip, #-2440] @ 0xfffff678 │ │ │ │ + ldreq r8, [ip, #-2392] @ 0xfffff6a8 │ │ │ │ + ldreq r8, [ip, #-2380] @ 0xfffff6b4 │ │ │ │ + ldreq r8, [ip, #-2448] @ 0xfffff670 │ │ │ │ @ instruction: 0xfffff730 │ │ │ │ - ldreq r9, [ip, #-2420] @ 0xfffff68c │ │ │ │ + ldreq r8, [ip, #-2428] @ 0xfffff684 │ │ │ │ @ instruction: 0xfffff434 │ │ │ │ @ instruction: 0xfffff750 │ │ │ │ - ldreq r9, [ip, #-2152] @ 0xfffff798 │ │ │ │ + ldreq r8, [ip, #-2160] @ 0xfffff790 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq r9, [ip, #-2124] @ 0xfffff7b4 │ │ │ │ - ldreq r9, [ip, #-2180] @ 0xfffff77c │ │ │ │ - ldreq r9, [ip, #-1696] @ 0xfffff960 │ │ │ │ - ldreq r9, [ip, #-2652] @ 0xfffff5a4 │ │ │ │ + ldreq r8, [ip, #-2132] @ 0xfffff7ac │ │ │ │ + ldreq r8, [ip, #-2188] @ 0xfffff774 │ │ │ │ + ldreq r8, [ip, #-1704] @ 0xfffff958 │ │ │ │ + ldreq r8, [ip, #-2660] @ 0xfffff59c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b3240 <__cxa_atexit@plt+0xa6340> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ - ldreq r9, [ip, #-1992] @ 0xfffff838 │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ + ldreq r8, [ip, #-2000] @ 0xfffff830 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b3268 <__cxa_atexit@plt+0xa6368> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ - ldreq r9, [ip, #-1952] @ 0xfffff860 │ │ │ │ - strbteq ip, [r5], #2464 @ 0x9a0 │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ + ldreq r8, [ip, #-1960] @ 0xfffff858 │ │ │ │ + strbteq fp, [r5], #2464 @ 0x9a0 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #280 @ 0x118 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b3510 <__cxa_atexit@plt+0xa6610> │ │ │ │ @@ -170370,40 +170370,40 @@ │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #64] @ 0x40 │ │ │ │ ldr r9, [sp, #24] │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ b a20c0 <__cxa_atexit@plt+0x951c0> │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffc338 │ │ │ │ @ instruction: 0xffffc224 │ │ │ │ @ instruction: 0xffffc120 │ │ │ │ @ instruction: 0xffffc01c │ │ │ │ @ instruction: 0xffffbf08 │ │ │ │ @ instruction: 0xffffc2a8 │ │ │ │ - ldreq r9, [ip, #-788] @ 0xfffffcec │ │ │ │ + ldreq r8, [ip, #-796] @ 0xfffffce4 │ │ │ │ @ instruction: 0xffffc2ec │ │ │ │ - strbteq fp, [r5], #3576 @ 0xdf8 │ │ │ │ + strbteq sl, [r5], #3576 @ 0xdf8 │ │ │ │ @ instruction: 0xffffd8e0 │ │ │ │ @ instruction: 0xffffc2c4 │ │ │ │ - ldreq r9, [ip, #-1444] @ 0xfffffa5c │ │ │ │ - ldreq r9, [ip, #-452] @ 0xfffffe3c │ │ │ │ + ldreq r8, [ip, #-1452] @ 0xfffffa54 │ │ │ │ + ldreq r8, [ip, #-460] @ 0xfffffe34 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b3578 <__cxa_atexit@plt+0xa6678> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ - ldreq r9, [ip, #-1168] @ 0xfffffb70 │ │ │ │ - strbteq ip, [r5], #1680 @ 0x690 │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ + ldreq r8, [ip, #-1176] @ 0xfffffb68 │ │ │ │ + strbteq fp, [r5], #1680 @ 0x690 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r4 │ │ │ │ ldr r4, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #552 @ 0x228 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -170661,72 +170661,72 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ sub sl, r6, #171 @ 0xab │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ ldr fp, [sp, #64] @ 0x40 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ mov r4, #552 @ 0x228 │ │ │ │ str r4, [lr, #828] @ 0x33c │ │ │ │ mov r4, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff84cc │ │ │ │ @ instruction: 0xffff83a8 │ │ │ │ @ instruction: 0xffff8988 │ │ │ │ @ instruction: 0xffff80a8 │ │ │ │ @ instruction: 0xffff8888 │ │ │ │ @ instruction: 0xffff7e40 │ │ │ │ @ instruction: 0xffff8230 │ │ │ │ @ instruction: 0xffff8984 │ │ │ │ - ldreq r9, [ip, #-700] @ 0xfffffd44 │ │ │ │ - ldreq r9, [ip, #-640] @ 0xfffffd80 │ │ │ │ - ldreq r9, [ip, #-640] @ 0xfffffd80 │ │ │ │ - ldreq r8, [ip, #-3860] @ 0xfffff0ec │ │ │ │ - ldreq r8, [ip, #-3944] @ 0xfffff098 │ │ │ │ - ldreq r9, [ip, #-592] @ 0xfffffdb0 │ │ │ │ + ldreq r8, [ip, #-708] @ 0xfffffd3c │ │ │ │ + ldreq r8, [ip, #-648] @ 0xfffffd78 │ │ │ │ + ldreq r8, [ip, #-648] @ 0xfffffd78 │ │ │ │ + ldreq r7, [ip, #-3868] @ 0xfffff0e4 │ │ │ │ + ldreq r7, [ip, #-3952] @ 0xfffff090 │ │ │ │ + ldreq r8, [ip, #-600] @ 0xfffffda8 │ │ │ │ @ instruction: 0xffffb878 │ │ │ │ @ instruction: 0xffff99e4 │ │ │ │ @ instruction: 0xffff9214 │ │ │ │ - ldreq r9, [ip, #-392] @ 0xfffffe78 │ │ │ │ - ldreq r8, [ip, #-3680] @ 0xfffff1a0 │ │ │ │ + ldreq r8, [ip, #-400] @ 0xfffffe70 │ │ │ │ + ldreq r7, [ip, #-3688] @ 0xfffff198 │ │ │ │ @ instruction: 0xffffb570 │ │ │ │ @ instruction: 0xffffb758 │ │ │ │ @ instruction: 0xffff8b1c │ │ │ │ @ instruction: 0xffff8da4 │ │ │ │ @ instruction: 0xffff8c98 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq r9, [ip, #-104] @ 0xffffff98 │ │ │ │ - strbteq fp, [r5], #2760 @ 0xac8 │ │ │ │ + ldreq r8, [ip, #-112] @ 0xffffff90 │ │ │ │ + strbteq sl, [r5], #2760 @ 0xac8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ b3a54 <__cxa_atexit@plt+0xa6b54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ b3a58 <__cxa_atexit@plt+0xa6b58> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ b3a5c <__cxa_atexit@plt+0xa6b5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 4005f4 <__cxa_atexit@plt+0x3f36f4> │ │ │ │ + b 21ceac <__cxa_atexit@plt+0x20ffac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq fp, [r5], #2740 @ 0xab4 │ │ │ │ - ldreq r8, [ip, #-4064] @ 0xfffff020 │ │ │ │ + strbteq sl, [r5], #2740 @ 0xab4 │ │ │ │ + ldreq r7, [ip, #-4072] @ 0xfffff018 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b3a84 <__cxa_atexit@plt+0xa6b84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ - ldreq r8, [ip, #-3972] @ 0xfffff07c │ │ │ │ - strbteq ip, [r5], #388 @ 0x184 │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ + ldreq r7, [ip, #-3980] @ 0xfffff074 │ │ │ │ + strbteq fp, [r5], #388 @ 0x184 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ b3ac4 <__cxa_atexit@plt+0xa6bc4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -170734,15 +170734,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq b3abc <__cxa_atexit@plt+0xa6bbc> │ │ │ │ b b3ad4 <__cxa_atexit@plt+0xa6bd4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq ip, [r5], #324 @ 0x144 │ │ │ │ + strbteq fp, [r5], #324 @ 0x144 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #256 @ 0x100 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b3cec <__cxa_atexit@plt+0xa6dec> │ │ │ │ @@ -170870,45 +170870,45 @@ │ │ │ │ stm r5, {r0, r4} │ │ │ │ ldr r4, [pc, #92] @ b3d34 <__cxa_atexit@plt+0xa6e34> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add r8, r4, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ add sl, sl, #1 │ │ │ │ ldmib sp, {r4, fp} │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff58ac │ │ │ │ @ instruction: 0xffff62a0 │ │ │ │ @ instruction: 0xffff5750 │ │ │ │ @ instruction: 0xffff58f0 │ │ │ │ @ instruction: 0xffff719c │ │ │ │ - ldreq r8, [ip, #-3600] @ 0xfffff1f0 │ │ │ │ - ldreq r8, [ip, #-3548] @ 0xfffff224 │ │ │ │ - ldreq r8, [ip, #-3552] @ 0xfffff220 │ │ │ │ - ldreq r8, [ip, #-2676] @ 0xfffff58c │ │ │ │ - ldreq r8, [ip, #-2764] @ 0xfffff534 │ │ │ │ + ldreq r7, [ip, #-3608] @ 0xfffff1e8 │ │ │ │ + ldreq r7, [ip, #-3556] @ 0xfffff21c │ │ │ │ + ldreq r7, [ip, #-3560] @ 0xfffff218 │ │ │ │ + ldreq r7, [ip, #-2684] @ 0xfffff584 │ │ │ │ + ldreq r7, [ip, #-2772] @ 0xfffff52c │ │ │ │ @ instruction: 0xffff74f0 │ │ │ │ @ instruction: 0xffff73d0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbteq fp, [r5], #2320 @ 0x910 │ │ │ │ - ldreq r8, [ip, #-3440] @ 0xfffff290 │ │ │ │ - ldreq r8, [ip, #-3356] @ 0xfffff2e4 │ │ │ │ + strbteq sl, [r5], #2320 @ 0x910 │ │ │ │ + ldreq r7, [ip, #-3448] @ 0xfffff288 │ │ │ │ + ldreq r7, [ip, #-3364] @ 0xfffff2dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b3d5c <__cxa_atexit@plt+0xa6e5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ - ldreq r8, [ip, #-3244] @ 0xfffff354 │ │ │ │ - strbteq fp, [r5], #3756 @ 0xeac │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ + ldreq r7, [ip, #-3252] @ 0xfffff34c │ │ │ │ + strbteq sl, [r5], #3756 @ 0xeac │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, fp │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #256 @ 0x100 │ │ │ │ @@ -171039,62 +171039,62 @@ │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add r8, r4, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ sub sl, r6, #119 @ 0x77 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ mov r7, #256 @ 0x100 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, fp │ │ │ │ mov fp, r0 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff38a4 │ │ │ │ - ldreq r8, [ip, #-3112] @ 0xfffff3d8 │ │ │ │ - ldreq r8, [ip, #-3056] @ 0xfffff410 │ │ │ │ - ldreq r8, [ip, #-3060] @ 0xfffff40c │ │ │ │ - ldreq r8, [ip, #-2184] @ 0xfffff778 │ │ │ │ - ldreq r8, [ip, #-2268] @ 0xfffff724 │ │ │ │ - ldreq r8, [ip, #-3012] @ 0xfffff43c │ │ │ │ + ldreq r7, [ip, #-3120] @ 0xfffff3d0 │ │ │ │ + ldreq r7, [ip, #-3064] @ 0xfffff408 │ │ │ │ + ldreq r7, [ip, #-3068] @ 0xfffff404 │ │ │ │ + ldreq r7, [ip, #-2192] @ 0xfffff770 │ │ │ │ + ldreq r7, [ip, #-2276] @ 0xfffff71c │ │ │ │ + ldreq r7, [ip, #-3020] @ 0xfffff434 │ │ │ │ @ instruction: 0xffff526c │ │ │ │ @ instruction: 0xffff41e4 │ │ │ │ @ instruction: 0xffff3e24 │ │ │ │ @ instruction: 0xffff4f78 │ │ │ │ @ instruction: 0xffff38cc │ │ │ │ @ instruction: 0xffff39d4 │ │ │ │ @ instruction: 0xffff37c0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldreq r8, [ip, #-2688] @ 0xfffff580 │ │ │ │ - strbteq fp, [r5], #1812 @ 0x714 │ │ │ │ + ldreq r7, [ip, #-2696] @ 0xfffff578 │ │ │ │ + strbteq sl, [r5], #1812 @ 0x714 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ b4018 <__cxa_atexit@plt+0xa7118> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ b401c <__cxa_atexit@plt+0xa711c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ b4020 <__cxa_atexit@plt+0xa7120> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 4005f4 <__cxa_atexit@plt+0x3f36f4> │ │ │ │ + b 21ceac <__cxa_atexit@plt+0x20ffac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq fp, [r5], #1792 @ 0x700 │ │ │ │ - ldreq r8, [ip, #-2588] @ 0xfffff5e4 │ │ │ │ + strbteq sl, [r5], #1792 @ 0x700 │ │ │ │ + ldreq r7, [ip, #-2596] @ 0xfffff5dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b4048 <__cxa_atexit@plt+0xa7148> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005e4 <__cxa_atexit@plt+0x3f36e4> │ │ │ │ - ldreq r8, [ip, #-2496] @ 0xfffff640 │ │ │ │ + b 2306d8 <__cxa_atexit@plt+0x2237d8> │ │ │ │ + ldreq r7, [ip, #-2504] @ 0xfffff638 │ │ │ │ mov r7, r6 │ │ │ │ ldr ip, [r5] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r0, r6 │ │ │ │ @@ -171121,28 +171121,28 @@ │ │ │ │ str r3, [r7, #24] │ │ │ │ str r2, [r7, #28] │ │ │ │ add lr, r7, #32 │ │ │ │ stm lr, {r1, r8, sl} │ │ │ │ add r5, r5, #28 │ │ │ │ sub r7, r6, #27 │ │ │ │ sub r8, r6, #58 @ 0x3a │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r7, [pc, #36] @ b4104 <__cxa_atexit@plt+0xa7204> │ │ │ │ add r7, pc, r7 │ │ │ │ str ip, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ - strbteq fp, [r5], #3056 @ 0xbf0 │ │ │ │ - strbteq fp, [r5], #3004 @ 0xbbc │ │ │ │ + strbteq sl, [r5], #3056 @ 0xbf0 │ │ │ │ + strbteq sl, [r5], #3004 @ 0xbbc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b4198 <__cxa_atexit@plt+0xa7298> │ │ │ │ ldr lr, [pc, #116] @ b41a0 <__cxa_atexit@plt+0xa72a0> │ │ │ │ @@ -171165,46 +171165,46 @@ │ │ │ │ ldr r7, [pc, #52] @ b41a4 <__cxa_atexit@plt+0xa72a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq fp, [r5], #2848 @ 0xb20 │ │ │ │ + strbteq sl, [r5], #2848 @ 0xb20 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b41cc <__cxa_atexit@plt+0xa72cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400174 <__cxa_atexit@plt+0x3f3274> │ │ │ │ + b 3fe8e4 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq fp, [r5], #2808 @ 0xaf8 │ │ │ │ + strbteq sl, [r5], #2808 @ 0xaf8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b41f8 <__cxa_atexit@plt+0xa72f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ b41fc <__cxa_atexit@plt+0xa72fc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 40017c <__cxa_atexit@plt+0x3f327c> │ │ │ │ + b 3fe8ec <__cxa_atexit@plt+0x3f19ec> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq r9, [r5], #2804 @ 0xaf4 │ │ │ │ - strbteq fp, [r5], #2760 @ 0xac8 │ │ │ │ + strbteq r8, [r5], #2804 @ 0xaf4 │ │ │ │ + strbteq sl, [r5], #2760 @ 0xac8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b4248 <__cxa_atexit@plt+0xa7348> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, #48] @ b4254 <__cxa_atexit@plt+0xa7354> │ │ │ │ @@ -171213,23 +171213,23 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ b425c <__cxa_atexit@plt+0xa735c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #28] @ b4260 <__cxa_atexit@plt+0xa7360> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b 400184 <__cxa_atexit@plt+0x3f3284> │ │ │ │ + b 3fe8f4 <__cxa_atexit@plt+0x3f19f4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq fp, [r5], #1388 @ 0x56c │ │ │ │ - ldreq r8, [ip, #-1160] @ 0xfffffb78 │ │ │ │ - ldreq r8, [ip, #-2032] @ 0xfffff810 │ │ │ │ - strbteq fp, [r5], #2660 @ 0xa64 │ │ │ │ + strbteq sl, [r5], #1388 @ 0x56c │ │ │ │ + ldreq r7, [ip, #-1168] @ 0xfffffb70 │ │ │ │ + ldreq r7, [ip, #-2040] @ 0xfffff808 │ │ │ │ + strbteq sl, [r5], #2660 @ 0xa64 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r7, r6 │ │ │ │ ldr ip, [r5, #4] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -171258,28 +171258,28 @@ │ │ │ │ str r3, [r7, #24] │ │ │ │ str r2, [r7, #28] │ │ │ │ add lr, r7, #32 │ │ │ │ stm lr, {r1, r8, sl} │ │ │ │ add r5, r5, #32 │ │ │ │ sub r7, r6, #27 │ │ │ │ sub r8, r6, #58 @ 0x3a │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r7, [pc, #36] @ b4328 <__cxa_atexit@plt+0xa7428> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str ip, [r5, #4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str sl, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - strbteq fp, [r5], #2508 @ 0x9cc │ │ │ │ - strbteq fp, [r5], #2444 @ 0x98c │ │ │ │ + strbteq sl, [r5], #2508 @ 0x9cc │ │ │ │ + strbteq sl, [r5], #2444 @ 0x98c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b43c8 <__cxa_atexit@plt+0xa74c8> │ │ │ │ ldr r3, [pc, #148] @ b43e0 <__cxa_atexit@plt+0xa74e0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -171316,36 +171316,36 @@ │ │ │ │ b b2928 <__cxa_atexit@plt+0xa5a28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ b43f0 <__cxa_atexit@plt+0xa74f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [r5], #1120 @ 0x460 │ │ │ │ + strbteq sl, [r5], #1120 @ 0x460 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq r8, [ip, #-812] @ 0xfffffcd4 │ │ │ │ - ldreq r8, [ip, #-808] @ 0xfffffcd8 │ │ │ │ - strbteq fp, [r5], #2108 @ 0x83c │ │ │ │ - strbteq fp, [r5], #2232 @ 0x8b8 │ │ │ │ + ldreq r7, [ip, #-820] @ 0xfffffccc │ │ │ │ + ldreq r7, [ip, #-816] @ 0xfffffcd0 │ │ │ │ + strbteq sl, [r5], #2108 @ 0x83c │ │ │ │ + strbteq sl, [r5], #2232 @ 0x8b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #32] @ b4428 <__cxa_atexit@plt+0xa7528> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #24] @ b442c <__cxa_atexit@plt+0xa752c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ b4430 <__cxa_atexit@plt+0xa7530> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 400624 <__cxa_atexit@plt+0x3f3724> │ │ │ │ - strbteq fp, [r5], #956 @ 0x3bc │ │ │ │ - ldreq r8, [ip, #-1504] @ 0xfffffa20 │ │ │ │ - ldreq r8, [ip, #-1656] @ 0xfffff988 │ │ │ │ - strbteq fp, [r5], #2192 @ 0x890 │ │ │ │ + b 238b60 <__cxa_atexit@plt+0x22bc60> │ │ │ │ + strbteq sl, [r5], #956 @ 0x3bc │ │ │ │ + ldreq r7, [ip, #-1512] @ 0xfffffa18 │ │ │ │ + ldreq r7, [ip, #-1664] @ 0xfffff980 │ │ │ │ + strbteq sl, [r5], #2192 @ 0x890 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r0, r5, #40 @ 0x28 │ │ │ │ cmp fp, r0 │ │ │ │ bhi b4518 <__cxa_atexit@plt+0xa7618> │ │ │ │ @@ -171393,42 +171393,42 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #68] @ b454c <__cxa_atexit@plt+0xa764c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ - b 40062c <__cxa_atexit@plt+0x3f372c> │ │ │ │ + b 2ac61c <__cxa_atexit@plt+0x29f71c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [r5], #828 @ 0x33c │ │ │ │ + strbteq sl, [r5], #828 @ 0x33c │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - ldreq r8, [ip, #-664] @ 0xfffffd68 │ │ │ │ + ldreq r7, [ip, #-672] @ 0xfffffd60 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r8, [ip, #-636] @ 0xfffffd84 │ │ │ │ - ldreq r8, [ip, #-1440] @ 0xfffffa60 │ │ │ │ - ldreq r8, [ip, #-1432] @ 0xfffffa68 │ │ │ │ - strbteq fp, [r5], #1912 @ 0x778 │ │ │ │ + ldreq r7, [ip, #-644] @ 0xfffffd7c │ │ │ │ + ldreq r7, [ip, #-1448] @ 0xfffffa58 │ │ │ │ + ldreq r7, [ip, #-1440] @ 0xfffffa60 │ │ │ │ + strbteq sl, [r5], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ b457c <__cxa_atexit@plt+0xa767c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq b4574 <__cxa_atexit@plt+0xa7674> │ │ │ │ b b458c <__cxa_atexit@plt+0xa768c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq fp, [r5], #1864 @ 0x748 │ │ │ │ + strbteq sl, [r5], #1864 @ 0x748 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b45d8 <__cxa_atexit@plt+0xa76d8> │ │ │ │ ldr r3, [pc, #80] @ b45f0 <__cxa_atexit@plt+0xa76f0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -171445,35 +171445,35 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq b45e8 <__cxa_atexit@plt+0xa76e8> │ │ │ │ b b4640 <__cxa_atexit@plt+0xa7740> │ │ │ │ ldr r7, [pc, #24] @ b45f8 <__cxa_atexit@plt+0xa76f8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbteq fp, [r5], #608 @ 0x260 │ │ │ │ - strbteq fp, [r5], #1740 @ 0x6cc │ │ │ │ + strbteq sl, [r5], #608 @ 0x260 │ │ │ │ + strbteq sl, [r5], #1740 @ 0x6cc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ b4630 <__cxa_atexit@plt+0xa7730> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq b4628 <__cxa_atexit@plt+0xa7728> │ │ │ │ b b4640 <__cxa_atexit@plt+0xa7740> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq fp, [r5], #1684 @ 0x694 │ │ │ │ + strbteq sl, [r5], #1684 @ 0x694 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ ble b4678 <__cxa_atexit@plt+0xa7778> │ │ │ │ ldr r3, [pc, #140] @ b46e0 <__cxa_atexit@plt+0xa77e0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -171481,15 +171481,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #128] @ b46e8 <__cxa_atexit@plt+0xa77e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #120] @ b46ec <__cxa_atexit@plt+0xa77ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ ldr r7, [pc, #84] @ b46d4 <__cxa_atexit@plt+0xa77d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #112 @ 0x70 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -171507,38 +171507,38 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b46dc <__cxa_atexit@plt+0xa77dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ @ instruction: 0xfffe5f70 │ │ │ │ - strbteq sl, [r5], #1028 @ 0x404 │ │ │ │ + strbteq r9, [r5], #1028 @ 0x404 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbteq fp, [r5], #388 @ 0x184 │ │ │ │ - ldreq r8, [ip, #-88] @ 0xffffffa8 │ │ │ │ - ldreq r8, [ip, #-960] @ 0xfffffc40 │ │ │ │ - strbteq fp, [r5], #1496 @ 0x5d8 │ │ │ │ + strbteq sl, [r5], #388 @ 0x184 │ │ │ │ + ldreq r7, [ip, #-96] @ 0xffffffa0 │ │ │ │ + ldreq r7, [ip, #-968] @ 0xfffffc38 │ │ │ │ + strbteq sl, [r5], #1496 @ 0x5d8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ b4728 <__cxa_atexit@plt+0xa7828> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ b472c <__cxa_atexit@plt+0xa782c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ b4730 <__cxa_atexit@plt+0xa7830> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #16] @ b4734 <__cxa_atexit@plt+0xa7834> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq fp, [r5], #252 @ 0xfc │ │ │ │ - ldreq r7, [ip, #-4008] @ 0xfffff058 │ │ │ │ - ldreq r8, [ip, #-784] @ 0xfffffcf0 │ │ │ │ - strbteq fp, [r5], #1424 @ 0x590 │ │ │ │ + strbteq sl, [r5], #252 @ 0xfc │ │ │ │ + ldreq r6, [ip, #-4016] @ 0xfffff050 │ │ │ │ + ldreq r7, [ip, #-792] @ 0xfffffce8 │ │ │ │ + strbteq sl, [r5], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc b47ec <__cxa_atexit@plt+0xa78ec> │ │ │ │ ldr r8, [pc, #196] @ b4820 <__cxa_atexit@plt+0xa7920> │ │ │ │ @@ -171574,70 +171574,70 @@ │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ add r1, r6, #44 @ 0x2c │ │ │ │ stm r1, {r0, r9, sl, lr} │ │ │ │ add r5, r5, #32 │ │ │ │ sub r7, r3, #27 │ │ │ │ sub r8, r3, #58 @ 0x3a │ │ │ │ mov r6, r3 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #32] @ b4824 <__cxa_atexit@plt+0xa7924> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str ip, [r5, #4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {sl, lr} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [ip, #-840] @ 0xfffffcb8 │ │ │ │ - strbteq fp, [r5], #1228 @ 0x4cc │ │ │ │ + ldreq r7, [ip, #-848] @ 0xfffffcb0 │ │ │ │ + strbteq sl, [r5], #1228 @ 0x4cc │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - strbteq fp, [r5], #1176 @ 0x498 │ │ │ │ + strbteq sl, [r5], #1176 @ 0x498 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ b486c <__cxa_atexit@plt+0xa796c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #36] @ b4870 <__cxa_atexit@plt+0xa7970> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ b4874 <__cxa_atexit@plt+0xa7974> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #16] @ b4878 <__cxa_atexit@plt+0xa7978> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sl, [r5], #4008 @ 0xfa8 │ │ │ │ - ldreq r7, [ip, #-3684] @ 0xfffff19c │ │ │ │ - ldreq r8, [ip, #-460] @ 0xfffffe34 │ │ │ │ - strbteq fp, [r5], #1100 @ 0x44c │ │ │ │ + strbteq r9, [r5], #4008 @ 0xfa8 │ │ │ │ + ldreq r6, [ip, #-3692] @ 0xfffff194 │ │ │ │ + ldreq r7, [ip, #-468] @ 0xfffffe2c │ │ │ │ + strbteq sl, [r5], #1100 @ 0x44c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ b48b4 <__cxa_atexit@plt+0xa79b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ b48b8 <__cxa_atexit@plt+0xa79b8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ b48bc <__cxa_atexit@plt+0xa79bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #16] @ b48c0 <__cxa_atexit@plt+0xa79c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq sl, [r5], #3952 @ 0xf70 │ │ │ │ - ldreq r7, [ip, #-3612] @ 0xfffff1e4 │ │ │ │ - ldreq r8, [ip, #-388] @ 0xfffffe7c │ │ │ │ - strbteq fp, [r5], #1028 @ 0x404 │ │ │ │ + strbteq r9, [r5], #3952 @ 0xf70 │ │ │ │ + ldreq r6, [ip, #-3620] @ 0xfffff1dc │ │ │ │ + ldreq r7, [ip, #-396] @ 0xfffffe74 │ │ │ │ + strbteq sl, [r5], #1028 @ 0x404 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc b4978 <__cxa_atexit@plt+0xa7a78> │ │ │ │ ldr r8, [pc, #196] @ b49ac <__cxa_atexit@plt+0xa7aac> │ │ │ │ @@ -171673,30 +171673,30 @@ │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ add r1, r6, #44 @ 0x2c │ │ │ │ stm r1, {r0, r9, sl, lr} │ │ │ │ add r5, r5, #32 │ │ │ │ sub r7, r3, #27 │ │ │ │ sub r8, r3, #58 @ 0x3a │ │ │ │ mov r6, r3 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #32] @ b49b0 <__cxa_atexit@plt+0xa7ab0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str ip, [r5, #4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {sl, lr} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [ip, #-444] @ 0xfffffe44 │ │ │ │ - strbteq fp, [r5], #832 @ 0x340 │ │ │ │ + ldreq r7, [ip, #-452] @ 0xfffffe3c │ │ │ │ + strbteq sl, [r5], #832 @ 0x340 │ │ │ │ @ instruction: 0xfffff7fc │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ @ instruction: 0xfffff678 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ @@ -171727,27 +171727,27 @@ │ │ │ │ str r1, [r7, #20] │ │ │ │ str r0, [r7, #24] │ │ │ │ str r3, [r7, #28] │ │ │ │ str r2, [r7, #32] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #27 │ │ │ │ sub r8, r6, #58 @ 0x3a │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ ldr r7, [pc, #32] @ b4a78 <__cxa_atexit@plt+0xa7b78> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff724 │ │ │ │ @ instruction: 0xfffffa48 │ │ │ │ - strbteq fp, [r5], #632 @ 0x278 │ │ │ │ - strbteq fp, [r5], #692 @ 0x2b4 │ │ │ │ + strbteq sl, [r5], #632 @ 0x278 │ │ │ │ + strbteq sl, [r5], #692 @ 0x2b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b4ae8 <__cxa_atexit@plt+0xa7be8> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -171769,23 +171769,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r7, [ip, #-3800] @ 0xfffff128 │ │ │ │ + ldreq r6, [ip, #-3808] @ 0xfffff120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [r5], #540 @ 0x21c │ │ │ │ + strbteq sl, [r5], #540 @ 0x21c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b4b70 <__cxa_atexit@plt+0xa7c70> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -171799,25 +171799,25 @@ │ │ │ │ ldr r1, [pc, #60] @ b4b94 <__cxa_atexit@plt+0xa7c94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - ldreq r0, [r7], #1472 @ 0x5c0 │ │ │ │ - ldreq r7, [ip, #-2884] @ 0xfffff4bc │ │ │ │ + ldreq r0, [r7], #704 @ 0x2c0 │ │ │ │ + ldreq r6, [ip, #-2892] @ 0xfffff4b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b4c0c <__cxa_atexit@plt+0xa7d0c> │ │ │ │ ldr r2, [pc, #96] @ b4c14 <__cxa_atexit@plt+0xa7d14> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -171842,15 +171842,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r7, [ip, #-2780] @ 0xfffff524 │ │ │ │ + ldreq r6, [ip, #-2788] @ 0xfffff51c │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ b4c5c <__cxa_atexit@plt+0xa7d5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str r3, [r5] │ │ │ │ @@ -171867,15 +171867,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r5], #3020 @ 0xbcc │ │ │ │ + strbteq r9, [r5], #3020 @ 0xbcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b4cdc <__cxa_atexit@plt+0xa7ddc> │ │ │ │ ldr r2, [pc, #72] @ b4ce4 <__cxa_atexit@plt+0xa7de4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -171887,33 +171887,33 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq b4cd0 <__cxa_atexit@plt+0xa7dd0> │ │ │ │ ldr r8, [pc, #40] @ b4cec <__cxa_atexit@plt+0xa7dec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4df3a0 <__cxa_atexit@plt+0x4d24a0> │ │ │ │ + b 1325eb0 <__cxa_atexit@plt+0x1318fb0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r7, [ip, #-2548] @ 0xfffff60c │ │ │ │ - strbteq sl, [r5], #2956 @ 0xb8c │ │ │ │ - strbteq sl, [r5], #2904 @ 0xb58 │ │ │ │ + ldreq r6, [ip, #-2556] @ 0xfffff604 │ │ │ │ + strbteq r9, [r5], #2956 @ 0xb8c │ │ │ │ + strbteq r9, [r5], #2904 @ 0xb58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ b4d10 <__cxa_atexit@plt+0xa7e10> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4df3a0 <__cxa_atexit@plt+0x4d24a0> │ │ │ │ - strbteq sl, [r5], #2892 @ 0xb4c │ │ │ │ - strbteq sl, [r5], #4072 @ 0xfe8 │ │ │ │ + b 1325eb0 <__cxa_atexit@plt+0x1318fb0> │ │ │ │ + strbteq r9, [r5], #2892 @ 0xb4c │ │ │ │ + strbteq r9, [r5], #4072 @ 0xfe8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b4df4 <__cxa_atexit@plt+0xa7ef4> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ @@ -171960,15 +171960,15 @@ │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ add lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r2, r7, r9, sl} │ │ │ │ sub r7, r3, #27 │ │ │ │ sub r8, r3, #58 @ 0x3a │ │ │ │ mov r6, r3 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ mov r3, r6 │ │ │ │ b b4e04 <__cxa_atexit@plt+0xa7f04> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -171979,20 +171979,20 @@ │ │ │ │ str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ stmib r5, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - ldreq r7, [ip, #-2404] @ 0xfffff69c │ │ │ │ - ldreq r7, [ip, #-2488] @ 0xfffff648 │ │ │ │ - strbteq sl, [r5], #3768 @ 0xeb8 │ │ │ │ + ldreq r6, [ip, #-2412] @ 0xfffff694 │ │ │ │ + ldreq r6, [ip, #-2496] @ 0xfffff640 │ │ │ │ + strbteq r9, [r5], #3768 @ 0xeb8 │ │ │ │ @ instruction: 0xfffff36c │ │ │ │ @ instruction: 0xfffff690 │ │ │ │ - strbteq sl, [r5], #3832 @ 0xef8 │ │ │ │ + strbteq r9, [r5], #3832 @ 0xef8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b4e98 <__cxa_atexit@plt+0xa7f98> │ │ │ │ ldr r7, [pc, #52] @ b4ea8 <__cxa_atexit@plt+0xa7fa8> │ │ │ │ @@ -172007,16 +172007,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b4eac <__cxa_atexit@plt+0xa7fac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq sl, [r5], #3780 @ 0xec4 │ │ │ │ - strbteq sl, [r5], #3740 @ 0xe9c │ │ │ │ + strbteq r9, [r5], #3780 @ 0xec4 │ │ │ │ + strbteq r9, [r5], #3740 @ 0xe9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #91] @ 0x5b │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne b4f04 <__cxa_atexit@plt+0xa8004> │ │ │ │ ldr r2, [pc, #164] @ b4f78 <__cxa_atexit@plt+0xa8078> │ │ │ │ @@ -172028,15 +172028,15 @@ │ │ │ │ beq b4f54 <__cxa_atexit@plt+0xa8054> │ │ │ │ ldr r3, [pc, #140] @ b4f7c <__cxa_atexit@plt+0xa807c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #136] @ b4f80 <__cxa_atexit@plt+0xa8080> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b4f5c <__cxa_atexit@plt+0xa805c> │ │ │ │ ldr r3, [pc, #96] @ b4f84 <__cxa_atexit@plt+0xa8084> │ │ │ │ @@ -172048,44 +172048,44 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #72] @ b4f8c <__cxa_atexit@plt+0xa808c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #64] @ b4f90 <__cxa_atexit@plt+0xa8090> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ b4f74 <__cxa_atexit@plt+0xa8074> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbteq r9, [r5], #2264 @ 0x8d8 │ │ │ │ + strbteq r8, [r5], #2264 @ 0x8d8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - ldreq r7, [ip, #-1916] @ 0xfffff884 │ │ │ │ - ldreq r7, [ip, #-2788] @ 0xfffff51c │ │ │ │ - strbteq sl, [r5], #3512 @ 0xdb8 │ │ │ │ + ldreq r6, [ip, #-1924] @ 0xfffff87c │ │ │ │ + ldreq r6, [ip, #-2796] @ 0xfffff514 │ │ │ │ + strbteq r9, [r5], #3512 @ 0xdb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b4fbc <__cxa_atexit@plt+0xa80bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ b4fc0 <__cxa_atexit@plt+0xa80c0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq r9, [r5], #2080 @ 0x820 │ │ │ │ - strbteq sl, [r5], #3448 @ 0xd78 │ │ │ │ + strbteq r8, [r5], #2080 @ 0x820 │ │ │ │ + strbteq r9, [r5], #3448 @ 0xd78 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne b4ff8 <__cxa_atexit@plt+0xa80f8> │ │ │ │ ldr r7, [pc, #116] @ b505c <__cxa_atexit@plt+0xa815c> │ │ │ │ @@ -172107,28 +172107,28 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #56] @ b5068 <__cxa_atexit@plt+0xa8168> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #48] @ b506c <__cxa_atexit@plt+0xa816c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ ldr r3, [pc, #16] @ b5058 <__cxa_atexit@plt+0xa8158> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r7, [ip, #-1940] @ 0xfffff86c │ │ │ │ + ldreq r6, [ip, #-1948] @ 0xfffff864 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ - ldreq r7, [ip, #-1680] @ 0xfffff970 │ │ │ │ - ldreq r7, [ip, #-2552] @ 0xfffff608 │ │ │ │ - strbteq sl, [r5], #3276 @ 0xccc │ │ │ │ + ldreq r6, [ip, #-1688] @ 0xfffff968 │ │ │ │ + ldreq r6, [ip, #-2560] @ 0xfffff600 │ │ │ │ + strbteq r9, [r5], #3276 @ 0xccc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b50c8 <__cxa_atexit@plt+0xa81c8> │ │ │ │ @@ -172141,45 +172141,45 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #48] @ b50e8 <__cxa_atexit@plt+0xa81e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #40] @ b50ec <__cxa_atexit@plt+0xa81ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ ldr r3, [pc, #32] @ b50f0 <__cxa_atexit@plt+0xa81f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ - ldreq r7, [ip, #-1544] @ 0xfffff9f8 │ │ │ │ - ldreq r7, [ip, #-2416] @ 0xfffff690 │ │ │ │ + ldreq r6, [ip, #-1552] @ 0xfffff9f0 │ │ │ │ + ldreq r6, [ip, #-2424] @ 0xfffff688 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - strbteq sl, [r5], #3116 @ 0xc2c │ │ │ │ + strbteq r9, [r5], #3116 @ 0xc2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ b512c <__cxa_atexit@plt+0xa822c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ b5130 <__cxa_atexit@plt+0xa8230> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ b5134 <__cxa_atexit@plt+0xa8234> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, #16] @ b5138 <__cxa_atexit@plt+0xa8238> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400294 <__cxa_atexit@plt+0x3f3394> │ │ │ │ + b 3fea24 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r8, [r5], #3832 @ 0xef8 │ │ │ │ - ldreq r7, [ip, #-1520] @ 0xfffffa10 │ │ │ │ - ldreq r7, [ip, #-2316] @ 0xfffff6f4 │ │ │ │ - strbteq sl, [r5], #3028 @ 0xbd4 │ │ │ │ + strbteq r7, [r5], #3832 @ 0xef8 │ │ │ │ + ldreq r6, [ip, #-1528] @ 0xfffffa08 │ │ │ │ + ldreq r6, [ip, #-2324] @ 0xfffff6ec │ │ │ │ + strbteq r9, [r5], #3028 @ 0xbd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b5190 <__cxa_atexit@plt+0xa8290> │ │ │ │ @@ -172191,21 +172191,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #7 │ │ │ │ add r8, r0, #2 │ │ │ │ - b 40018c <__cxa_atexit@plt+0x3f328c> │ │ │ │ + b 3fe8fc <__cxa_atexit@plt+0x3f19fc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ - strbteq sl, [r5], #1812 @ 0x714 │ │ │ │ - strbteq sl, [r5], #2996 @ 0xbb4 │ │ │ │ + strbteq r9, [r5], #1812 @ 0x714 │ │ │ │ + strbteq r9, [r5], #2996 @ 0xbb4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b51ec <__cxa_atexit@plt+0xa82ec> │ │ │ │ ldr r7, [pc, #52] @ b51fc <__cxa_atexit@plt+0xa82fc> │ │ │ │ @@ -172220,15 +172220,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b5200 <__cxa_atexit@plt+0xa8300> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - strbteq sl, [r5], #2928 @ 0xb70 │ │ │ │ + strbteq r9, [r5], #2928 @ 0xb70 │ │ │ │ mov r7, r6 │ │ │ │ ldr r9, [r5] │ │ │ │ ldmib r5, {r8, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r0, r6 │ │ │ │ bcc b5260 <__cxa_atexit@plt+0xa8360> │ │ │ │ @@ -172252,16 +172252,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5] │ │ │ │ stmib r5, {r8, lr} │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [ip, #-2156] @ 0xfffff794 │ │ │ │ - strbteq sl, [r5], #2828 @ 0xb0c │ │ │ │ + ldreq r6, [ip, #-2164] @ 0xfffff78c │ │ │ │ + strbteq r9, [r5], #2828 @ 0xb0c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ @@ -172289,96 +172289,96 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [ip, #-2012] @ 0xfffff824 │ │ │ │ - strbteq sl, [r5], #2680 @ 0xa78 │ │ │ │ - ldreq r1, [r7], #681 @ 0x2a9 │ │ │ │ + ldreq r6, [ip, #-2020] @ 0xfffff81c │ │ │ │ + strbteq r9, [r5], #2680 @ 0xa78 │ │ │ │ + ldreq r0, [r7], #4009 @ 0xfa9 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r7], #737 @ 0x2e1 │ │ │ │ + ldreq r0, [r7], #4065 @ 0xfe1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r7], #796 @ 0x31c │ │ │ │ + ldreq r1, [r7], #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r7], #848 @ 0x350 │ │ │ │ + ldreq r1, [r7], #80 @ 0x50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r7], #909 @ 0x38d │ │ │ │ + ldreq r1, [r7], #141 @ 0x8d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r4, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r7], #957 @ 0x3bd │ │ │ │ + ldreq r1, [r7], #189 @ 0xbd │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r5, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r7], #1012 @ 0x3f4 │ │ │ │ + ldreq r1, [r7], #244 @ 0xf4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r7], #1061 @ 0x425 │ │ │ │ + ldreq r1, [r7], #293 @ 0x125 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r7], #1110 @ 0x456 │ │ │ │ + ldreq r1, [r7], #342 @ 0x156 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r7], #1177 @ 0x499 │ │ │ │ + ldreq r1, [r7], #409 @ 0x199 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r5], #2464 @ 0x9a0 │ │ │ │ + strbteq r9, [r5], #2464 @ 0x9a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5448 <__cxa_atexit@plt+0xa8548> │ │ │ │ ldr r2, [pc, #36] @ b5450 <__cxa_atexit@plt+0xa8550> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ b5454 <__cxa_atexit@plt+0xa8554> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r5], #2440 @ 0x988 │ │ │ │ - ldreq r7, [ip, #-616] @ 0xfffffd98 │ │ │ │ - strbteq sl, [r5], #2384 @ 0x950 │ │ │ │ + strbteq r9, [r5], #2440 @ 0x988 │ │ │ │ + ldreq r6, [ip, #-624] @ 0xfffffd90 │ │ │ │ + strbteq r9, [r5], #2384 @ 0x950 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -172397,36 +172397,36 @@ │ │ │ │ ldr r7, [pc, #24] @ b54c8 <__cxa_atexit@plt+0xa85c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r7, [ip, #-884] @ 0xfffffc8c │ │ │ │ - strbteq sl, [r5], #2708 @ 0xa94 │ │ │ │ - strbteq sl, [r5], #2324 @ 0x914 │ │ │ │ + ldreq r6, [ip, #-892] @ 0xfffffc84 │ │ │ │ + strbteq r9, [r5], #2708 @ 0xa94 │ │ │ │ + strbteq r9, [r5], #2324 @ 0x914 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5508 <__cxa_atexit@plt+0xa8608> │ │ │ │ ldr r2, [pc, #36] @ b5510 <__cxa_atexit@plt+0xa8610> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ b5514 <__cxa_atexit@plt+0xa8614> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r5], #2300 @ 0x8fc │ │ │ │ - ldreq r7, [ip, #-424] @ 0xfffffe58 │ │ │ │ - strbteq sl, [r5], #2244 @ 0x8c4 │ │ │ │ + strbteq r9, [r5], #2300 @ 0x8fc │ │ │ │ + ldreq r6, [ip, #-432] @ 0xfffffe50 │ │ │ │ + strbteq r9, [r5], #2244 @ 0x8c4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -172445,36 +172445,36 @@ │ │ │ │ ldr r7, [pc, #24] @ b5588 <__cxa_atexit@plt+0xa8688> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r7, [ip, #-692] @ 0xfffffd4c │ │ │ │ - strbteq sl, [r5], #2588 @ 0xa1c │ │ │ │ - strbteq sl, [r5], #2184 @ 0x888 │ │ │ │ + ldreq r6, [ip, #-700] @ 0xfffffd44 │ │ │ │ + strbteq r9, [r5], #2588 @ 0xa1c │ │ │ │ + strbteq r9, [r5], #2184 @ 0x888 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b55c8 <__cxa_atexit@plt+0xa86c8> │ │ │ │ ldr r2, [pc, #36] @ b55d0 <__cxa_atexit@plt+0xa86d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ b55d4 <__cxa_atexit@plt+0xa86d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r5], #2160 @ 0x870 │ │ │ │ - ldreq r7, [ip, #-232] @ 0xffffff18 │ │ │ │ - strbteq sl, [r5], #2104 @ 0x838 │ │ │ │ + strbteq r9, [r5], #2160 @ 0x870 │ │ │ │ + ldreq r6, [ip, #-240] @ 0xffffff10 │ │ │ │ + strbteq r9, [r5], #2104 @ 0x838 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -172493,36 +172493,36 @@ │ │ │ │ ldr r7, [pc, #24] @ b5648 <__cxa_atexit@plt+0xa8748> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r7, [ip, #-500] @ 0xfffffe0c │ │ │ │ - strbteq sl, [r5], #2468 @ 0x9a4 │ │ │ │ - strbteq sl, [r5], #2044 @ 0x7fc │ │ │ │ + ldreq r6, [ip, #-508] @ 0xfffffe04 │ │ │ │ + strbteq r9, [r5], #2468 @ 0x9a4 │ │ │ │ + strbteq r9, [r5], #2044 @ 0x7fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5688 <__cxa_atexit@plt+0xa8788> │ │ │ │ ldr r2, [pc, #36] @ b5690 <__cxa_atexit@plt+0xa8790> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ b5694 <__cxa_atexit@plt+0xa8794> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r5], #2020 @ 0x7e4 │ │ │ │ - ldreq r7, [ip, #-40] @ 0xffffffd8 │ │ │ │ - strbteq sl, [r5], #1964 @ 0x7ac │ │ │ │ + strbteq r9, [r5], #2020 @ 0x7e4 │ │ │ │ + ldreq r6, [ip, #-48] @ 0xffffffd0 │ │ │ │ + strbteq r9, [r5], #1964 @ 0x7ac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -172541,36 +172541,36 @@ │ │ │ │ ldr r7, [pc, #24] @ b5708 <__cxa_atexit@plt+0xa8808> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r7, [ip, #-308] @ 0xfffffecc │ │ │ │ - strbteq sl, [r5], #2384 @ 0x950 │ │ │ │ - strbteq sl, [r5], #1904 @ 0x770 │ │ │ │ + ldreq r6, [ip, #-316] @ 0xfffffec4 │ │ │ │ + strbteq r9, [r5], #2384 @ 0x950 │ │ │ │ + strbteq r9, [r5], #1904 @ 0x770 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5748 <__cxa_atexit@plt+0xa8848> │ │ │ │ ldr r2, [pc, #36] @ b5750 <__cxa_atexit@plt+0xa8850> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ b5754 <__cxa_atexit@plt+0xa8854> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r5], #1880 @ 0x758 │ │ │ │ - ldreq r6, [ip, #-3944] @ 0xfffff098 │ │ │ │ - strbteq sl, [r5], #1824 @ 0x720 │ │ │ │ + strbteq r9, [r5], #1880 @ 0x758 │ │ │ │ + ldreq r5, [ip, #-3952] @ 0xfffff090 │ │ │ │ + strbteq r9, [r5], #1824 @ 0x720 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -172589,17 +172589,17 @@ │ │ │ │ ldr r7, [pc, #24] @ b57c8 <__cxa_atexit@plt+0xa88c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r7, [ip, #-116] @ 0xffffff8c │ │ │ │ - strbteq sl, [r5], #2264 @ 0x8d8 │ │ │ │ - strbteq sl, [r5], #1728 @ 0x6c0 │ │ │ │ + ldreq r6, [ip, #-124] @ 0xffffff84 │ │ │ │ + strbteq r9, [r5], #2264 @ 0x8d8 │ │ │ │ + strbteq r9, [r5], #1728 @ 0x6c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b5854 <__cxa_atexit@plt+0xa8954> │ │ │ │ @@ -172624,28 +172624,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b b5864 <__cxa_atexit@plt+0xa8964> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r5], #1680 @ 0x690 │ │ │ │ - ldreq r6, [ip, #-3728] @ 0xfffff170 │ │ │ │ - ldreq r6, [ip, #-3748] @ 0xfffff15c │ │ │ │ - ldreq r6, [ip, #-3696] @ 0xfffff190 │ │ │ │ - ldreq r6, [ip, #-3816] @ 0xfffff118 │ │ │ │ - strbteq sl, [r5], #1540 @ 0x604 │ │ │ │ + strbteq r9, [r5], #1680 @ 0x690 │ │ │ │ + ldreq r5, [ip, #-3736] @ 0xfffff168 │ │ │ │ + ldreq r5, [ip, #-3756] @ 0xfffff154 │ │ │ │ + ldreq r5, [ip, #-3704] @ 0xfffff188 │ │ │ │ + ldreq r5, [ip, #-3824] @ 0xfffff110 │ │ │ │ + strbteq r9, [r5], #1540 @ 0x604 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -172665,17 +172665,17 @@ │ │ │ │ ldr r7, [pc, #24] @ b58f8 <__cxa_atexit@plt+0xa89f8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq r6, [ip, #-3912] @ 0xfffff0b8 │ │ │ │ - strbteq sl, [r5], #2032 @ 0x7f0 │ │ │ │ - strbteq sl, [r5], #1444 @ 0x5a4 │ │ │ │ + ldreq r5, [ip, #-3920] @ 0xfffff0b0 │ │ │ │ + strbteq r9, [r5], #2032 @ 0x7f0 │ │ │ │ + strbteq r9, [r5], #1444 @ 0x5a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b5984 <__cxa_atexit@plt+0xa8a84> │ │ │ │ @@ -172700,28 +172700,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b b5994 <__cxa_atexit@plt+0xa8a94> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r5], #1396 @ 0x574 │ │ │ │ - ldreq r6, [ip, #-3424] @ 0xfffff2a0 │ │ │ │ - ldreq r6, [ip, #-3444] @ 0xfffff28c │ │ │ │ - ldreq r6, [ip, #-3392] @ 0xfffff2c0 │ │ │ │ - ldreq r6, [ip, #-3512] @ 0xfffff248 │ │ │ │ - strbteq sl, [r5], #1256 @ 0x4e8 │ │ │ │ + strbteq r9, [r5], #1396 @ 0x574 │ │ │ │ + ldreq r5, [ip, #-3432] @ 0xfffff298 │ │ │ │ + ldreq r5, [ip, #-3452] @ 0xfffff284 │ │ │ │ + ldreq r5, [ip, #-3400] @ 0xfffff2b8 │ │ │ │ + ldreq r5, [ip, #-3520] @ 0xfffff240 │ │ │ │ + strbteq r9, [r5], #1256 @ 0x4e8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -172741,36 +172741,36 @@ │ │ │ │ ldr r7, [pc, #24] @ b5a28 <__cxa_atexit@plt+0xa8b28> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq r6, [ip, #-3608] @ 0xfffff1e8 │ │ │ │ - strbteq sl, [r5], #1856 @ 0x740 │ │ │ │ - strbteq sl, [r5], #1196 @ 0x4ac │ │ │ │ + ldreq r5, [ip, #-3616] @ 0xfffff1e0 │ │ │ │ + strbteq r9, [r5], #1856 @ 0x740 │ │ │ │ + strbteq r9, [r5], #1196 @ 0x4ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5a68 <__cxa_atexit@plt+0xa8b68> │ │ │ │ ldr r2, [pc, #36] @ b5a70 <__cxa_atexit@plt+0xa8b70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ b5a74 <__cxa_atexit@plt+0xa8b74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r5], #1172 @ 0x494 │ │ │ │ - ldreq r6, [ip, #-3144] @ 0xfffff3b8 │ │ │ │ - strbteq sl, [r5], #1116 @ 0x45c │ │ │ │ + strbteq r9, [r5], #1172 @ 0x494 │ │ │ │ + ldreq r5, [ip, #-3152] @ 0xfffff3b0 │ │ │ │ + strbteq r9, [r5], #1116 @ 0x45c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -172789,54 +172789,54 @@ │ │ │ │ ldr r7, [pc, #24] @ b5ae8 <__cxa_atexit@plt+0xa8be8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r6, [ip, #-3412] @ 0xfffff2ac │ │ │ │ - strbteq sl, [r5], #1756 @ 0x6dc │ │ │ │ - strbteq sl, [r5], #1940 @ 0x794 │ │ │ │ + ldreq r5, [ip, #-3420] @ 0xfffff2a4 │ │ │ │ + strbteq r9, [r5], #1756 @ 0x6dc │ │ │ │ + strbteq r9, [r5], #1940 @ 0x794 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi b5b4c <__cxa_atexit@plt+0xa8c4c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b5b44 <__cxa_atexit@plt+0xa8c44> │ │ │ │ ldr r3, [pc, #52] @ b5b54 <__cxa_atexit@plt+0xa8c54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ b5b58 <__cxa_atexit@plt+0xa8c58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r8, [pc, #32] @ b5b5c <__cxa_atexit@plt+0xa8c5c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 4003dc <__cxa_atexit@plt+0x3f34dc> │ │ │ │ + b 3feb84 <__cxa_atexit@plt+0x3f1c84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r5], #1880 @ 0x758 │ │ │ │ - ldreq r6, [ip, #-2928] @ 0xfffff490 │ │ │ │ - ldreq r6, [ip, #-3952] @ 0xfffff090 │ │ │ │ - strbteq sl, [r5], #1856 @ 0x740 │ │ │ │ + strbteq r9, [r5], #1880 @ 0x758 │ │ │ │ + ldreq r5, [ip, #-2936] @ 0xfffff488 │ │ │ │ + ldreq r5, [ip, #-3960] @ 0xfffff088 │ │ │ │ + strbteq r9, [r5], #1856 @ 0x740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi b5bc8 <__cxa_atexit@plt+0xa8cc8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b5bc0 <__cxa_atexit@plt+0xa8cc0> │ │ │ │ ldr r3, [pc, #60] @ b5bd0 <__cxa_atexit@plt+0xa8cd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ b5bd4 <__cxa_atexit@plt+0xa8cd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ b5bd8 <__cxa_atexit@plt+0xa8cd8> │ │ │ │ @@ -172849,121 +172849,121 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq sl, [r5], #1608 @ 0x648 │ │ │ │ - ldreq r6, [ip, #-2804] @ 0xfffff50c │ │ │ │ - strbteq sl, [r5], #1580 @ 0x62c │ │ │ │ - strbteq sl, [r5], #1712 @ 0x6b0 │ │ │ │ + strbteq r9, [r5], #1608 @ 0x648 │ │ │ │ + ldreq r5, [ip, #-2812] @ 0xfffff504 │ │ │ │ + strbteq r9, [r5], #1580 @ 0x62c │ │ │ │ + strbteq r9, [r5], #1712 @ 0x6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ b5c00 <__cxa_atexit@plt+0xa8d00> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4003e4 <__cxa_atexit@plt+0x3f34e4> │ │ │ │ - strbteq sl, [r5], #1700 @ 0x6a4 │ │ │ │ - strbteq sl, [r5], #1724 @ 0x6bc │ │ │ │ + b 3feb8c <__cxa_atexit@plt+0x3f1c8c> │ │ │ │ + strbteq r9, [r5], #1700 @ 0x6a4 │ │ │ │ + strbteq r9, [r5], #1724 @ 0x6bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi b5c60 <__cxa_atexit@plt+0xa8d60> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b5c58 <__cxa_atexit@plt+0xa8d58> │ │ │ │ ldr r8, [pc, #48] @ b5c68 <__cxa_atexit@plt+0xa8d68> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #44] @ b5c6c <__cxa_atexit@plt+0xa8d6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r9, [pc, #32] @ b5c70 <__cxa_atexit@plt+0xa8d70> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r5], #1664 @ 0x680 │ │ │ │ - ldreq r6, [ip, #-2648] @ 0xfffff5a8 │ │ │ │ - ldreq r6, [ip, #-3680] @ 0xfffff1a0 │ │ │ │ - strbteq sl, [r5], #1628 @ 0x65c │ │ │ │ + strbteq r9, [r5], #1664 @ 0x680 │ │ │ │ + ldreq r5, [ip, #-2656] @ 0xfffff5a0 │ │ │ │ + ldreq r5, [ip, #-3688] @ 0xfffff198 │ │ │ │ + strbteq r9, [r5], #1628 @ 0x65c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi b5cd0 <__cxa_atexit@plt+0xa8dd0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b5cc8 <__cxa_atexit@plt+0xa8dc8> │ │ │ │ ldr r9, [pc, #48] @ b5cd8 <__cxa_atexit@plt+0xa8dd8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #44] @ b5cdc <__cxa_atexit@plt+0xa8ddc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #32] @ b5ce0 <__cxa_atexit@plt+0xa8de0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r5], #1584 @ 0x630 │ │ │ │ - ldreq r6, [ip, #-2536] @ 0xfffff618 │ │ │ │ - ldreq r6, [ip, #-3572] @ 0xfffff20c │ │ │ │ + strbteq r9, [r5], #1584 @ 0x630 │ │ │ │ + ldreq r5, [ip, #-2544] @ 0xfffff610 │ │ │ │ + ldreq r5, [ip, #-3580] @ 0xfffff204 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5d14 <__cxa_atexit@plt+0xa8e14> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ b5d1c <__cxa_atexit@plt+0xa8e1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003ac <__cxa_atexit@plt+0x3f34ac> │ │ │ │ + b 3feb54 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [ip, #-2456] @ 0xfffff668 │ │ │ │ + ldreq r5, [ip, #-2464] @ 0xfffff660 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5d50 <__cxa_atexit@plt+0xa8e50> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ b5d58 <__cxa_atexit@plt+0xa8e58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003b4 <__cxa_atexit@plt+0x3f34b4> │ │ │ │ + b 3feb5c <__cxa_atexit@plt+0x3f1c5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [ip, #-2396] @ 0xfffff6a4 │ │ │ │ - strbteq sl, [r5], #1676 @ 0x68c │ │ │ │ + ldreq r5, [ip, #-2404] @ 0xfffff69c │ │ │ │ + strbteq r9, [r5], #1676 @ 0x68c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b5dbc <__cxa_atexit@plt+0xa8ebc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b5db4 <__cxa_atexit@plt+0xa8eb4> │ │ │ │ ldr r3, [pc, #52] @ b5dc4 <__cxa_atexit@plt+0xa8ec4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ b5dc8 <__cxa_atexit@plt+0xa8ec8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ b5dcc <__cxa_atexit@plt+0xa8ecc> │ │ │ │ @@ -172974,17 +172974,17 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 36658 <__cxa_atexit@plt+0x29758> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r9, [r5], #4068 @ 0xfe4 │ │ │ │ - ldreq r6, [ip, #-2296] @ 0xfffff708 │ │ │ │ - strbteq sl, [r5], #1540 @ 0x604 │ │ │ │ + strbteq r8, [r5], #4068 @ 0xfe4 │ │ │ │ + ldreq r5, [ip, #-2304] @ 0xfffff700 │ │ │ │ + strbteq r9, [r5], #1540 @ 0x604 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b5e04 <__cxa_atexit@plt+0xa8f04> │ │ │ │ ldr r3, [pc, #44] @ b5e1c <__cxa_atexit@plt+0xa8f1c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -172996,16 +172996,16 @@ │ │ │ │ ldr r8, [pc, #20] @ b5e20 <__cxa_atexit@plt+0xa8f20> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 31d08 <__cxa_atexit@plt+0x24e08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r9, [r5], #3952 @ 0xf70 │ │ │ │ - strbteq sl, [r5], #1436 @ 0x59c │ │ │ │ + strbteq r8, [r5], #3952 @ 0xf70 │ │ │ │ + strbteq r9, [r5], #1436 @ 0x59c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b5f64 <__cxa_atexit@plt+0xa9064> │ │ │ │ @@ -173079,55 +173079,55 @@ │ │ │ │ str r3, [r3, #92] @ 0x5c │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - strbteq sl, [r5], #1372 @ 0x55c │ │ │ │ - strbteq sl, [r5], #196 @ 0xc4 │ │ │ │ - ldreq r6, [ip, #-2092] @ 0xfffff7d4 │ │ │ │ - ldreq r6, [ip, #-2080] @ 0xfffff7e0 │ │ │ │ - ldreq r6, [ip, #-2068] @ 0xfffff7ec │ │ │ │ - ldreq r6, [ip, #-2508] @ 0xfffff634 │ │ │ │ - ldreq r6, [ip, #-1992] @ 0xfffff838 │ │ │ │ - ldreq r6, [ip, #-2012] @ 0xfffff824 │ │ │ │ - ldreq r6, [ip, #-2476] @ 0xfffff654 │ │ │ │ - ldreq r6, [ip, #-2088] @ 0xfffff7d8 │ │ │ │ + strbteq r9, [r5], #1372 @ 0x55c │ │ │ │ + strbteq r9, [r5], #196 @ 0xc4 │ │ │ │ + ldreq r5, [ip, #-2100] @ 0xfffff7cc │ │ │ │ + ldreq r5, [ip, #-2088] @ 0xfffff7d8 │ │ │ │ + ldreq r5, [ip, #-2076] @ 0xfffff7e4 │ │ │ │ + ldreq r5, [ip, #-2516] @ 0xfffff62c │ │ │ │ + ldreq r5, [ip, #-2000] @ 0xfffff830 │ │ │ │ + ldreq r5, [ip, #-2020] @ 0xfffff81c │ │ │ │ + ldreq r5, [ip, #-2484] @ 0xfffff64c │ │ │ │ + ldreq r5, [ip, #-2096] @ 0xfffff7d0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - ldreq r6, [ip, #-1928] @ 0xfffff878 │ │ │ │ + ldreq r5, [ip, #-1936] @ 0xfffff870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5ffc <__cxa_atexit@plt+0xa90fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b5ff4 <__cxa_atexit@plt+0xa90f4> │ │ │ │ ldr r3, [pc, #48] @ b6004 <__cxa_atexit@plt+0xa9104> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ b6008 <__cxa_atexit@plt+0xa9108> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ b600c <__cxa_atexit@plt+0xa910c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r0, [r7], #2697 @ 0xa89 │ │ │ │ - ldreq r6, [ip, #-1712] @ 0xfffff950 │ │ │ │ + ldreq r0, [r7], #1929 @ 0x789 │ │ │ │ + ldreq r5, [ip, #-1720] @ 0xfffff948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -173145,16 +173145,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b607c <__cxa_atexit@plt+0xa917c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r6, [ip, #-2196] @ 0xfffff76c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r5, [ip, #-2204] @ 0xfffff764 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -173170,44 +173170,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ b60e0 <__cxa_atexit@plt+0xa91e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r6, [ip, #-2076] @ 0xfffff7e4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r5, [ip, #-2084] @ 0xfffff7dc │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b613c <__cxa_atexit@plt+0xa923c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b6134 <__cxa_atexit@plt+0xa9234> │ │ │ │ ldr r3, [pc, #48] @ b6144 <__cxa_atexit@plt+0xa9244> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ b6148 <__cxa_atexit@plt+0xa9248> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ b614c <__cxa_atexit@plt+0xa924c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r0, [r7], #2374 @ 0x946 │ │ │ │ - ldreq r6, [ip, #-1392] @ 0xfffffa90 │ │ │ │ + ldreq r0, [r7], #1606 @ 0x646 │ │ │ │ + ldreq r5, [ip, #-1400] @ 0xfffffa88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -173225,16 +173225,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b61bc <__cxa_atexit@plt+0xa92bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r6, [ip, #-1876] @ 0xfffff8ac │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r5, [ip, #-1884] @ 0xfffff8a4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -173250,46 +173250,46 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ b6220 <__cxa_atexit@plt+0xa9320> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r6, [ip, #-1756] @ 0xfffff924 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r5, [ip, #-1764] @ 0xfffff91c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sl, [r5], #608 @ 0x260 │ │ │ │ + strbteq r9, [r5], #608 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b627c <__cxa_atexit@plt+0xa937c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b6274 <__cxa_atexit@plt+0xa9374> │ │ │ │ ldr r3, [pc, #44] @ b6284 <__cxa_atexit@plt+0xa9384> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ b6288 <__cxa_atexit@plt+0xa9388> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 4004e4 <__cxa_atexit@plt+0x3f35e4> │ │ │ │ + b 3fec84 <__cxa_atexit@plt+0x3f1d84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [ip, #-1088] @ 0xfffffbc0 │ │ │ │ - ldreq r6, [ip, #-1108] @ 0xfffffbac │ │ │ │ + ldreq r5, [ip, #-1096] @ 0xfffffbb8 │ │ │ │ + ldreq r5, [ip, #-1116] @ 0xfffffba4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b b7090 <__cxa_atexit@plt+0xaa190> │ │ │ │ - strbteq sl, [r5], #664 @ 0x298 │ │ │ │ + strbteq r9, [r5], #664 @ 0x298 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b62fc <__cxa_atexit@plt+0xa93fc> │ │ │ │ ldr lr, [pc, #80] @ b6308 <__cxa_atexit@plt+0xa9408> │ │ │ │ @@ -173303,35 +173303,35 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq b62f0 <__cxa_atexit@plt+0xa93f0> │ │ │ │ ldr r3, [pc, #48] @ b6310 <__cxa_atexit@plt+0xa9410> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-12]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 2b44fc <__cxa_atexit@plt+0x2a75fc> │ │ │ │ + b 10fbe54 <__cxa_atexit@plt+0x10eef54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq r6, [ip, #-980] @ 0xfffffc2c │ │ │ │ + ldreq r5, [ip, #-988] @ 0xfffffc24 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq sl, [r5], #536 @ 0x218 │ │ │ │ + strbteq r9, [r5], #536 @ 0x218 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b6338 <__cxa_atexit@plt+0xa9438> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 2b44fc <__cxa_atexit@plt+0x2a75fc> │ │ │ │ + b 10fbe54 <__cxa_atexit@plt+0x10eef54> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq sl, [r5], #328 @ 0x148 │ │ │ │ + strbteq r9, [r5], #328 @ 0x148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -173353,27 +173353,27 @@ │ │ │ │ str r1, [r3, #136] @ 0x88 │ │ │ │ str r1, [r3, #140] @ 0x8c │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ ldr r3, [pc, #48] @ b63dc <__cxa_atexit@plt+0xa94dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ sub r9, r6, #15 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r3, [pc, #32] @ b63e0 <__cxa_atexit@plt+0xa94e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - ldreq r6, [ip, #-1628] @ 0xfffff9a4 │ │ │ │ - ldreq r6, [ip, #-1612] @ 0xfffff9b4 │ │ │ │ - ldreq r6, [ip, #-1584] @ 0xfffff9d0 │ │ │ │ + ldreq r5, [ip, #-1636] @ 0xfffff99c │ │ │ │ + ldreq r5, [ip, #-1620] @ 0xfffff9ac │ │ │ │ + ldreq r5, [ip, #-1592] @ 0xfffff9c8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq sl, [r5], #160 @ 0xa0 │ │ │ │ + strbteq r9, [r5], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b645c <__cxa_atexit@plt+0xa955c> │ │ │ │ @@ -173394,51 +173394,51 @@ │ │ │ │ str r0, [r3, #136] @ 0x88 │ │ │ │ str r0, [r3, #140] @ 0x8c │ │ │ │ str r1, [r3, #144] @ 0x90 │ │ │ │ ldr r3, [pc, #48] @ b6480 <__cxa_atexit@plt+0xa9580> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ sub r9, r6, #15 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r3, [pc, #32] @ b6484 <__cxa_atexit@plt+0xa9584> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq r6, [ip, #-1472] @ 0xfffffa40 │ │ │ │ - ldreq r6, [ip, #-1452] @ 0xfffffa54 │ │ │ │ - ldreq r6, [ip, #-1420] @ 0xfffffa74 │ │ │ │ + ldreq r5, [ip, #-1480] @ 0xfffffa38 │ │ │ │ + ldreq r5, [ip, #-1460] @ 0xfffffa4c │ │ │ │ + ldreq r5, [ip, #-1428] @ 0xfffffa6c │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq r9, [r5], #4092 @ 0xffc │ │ │ │ + strbteq r8, [r5], #4092 @ 0xffc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b64a8 <__cxa_atexit@plt+0xa95a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r9, [r5], #4056 @ 0xfd8 │ │ │ │ + strbteq r8, [r5], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b64cc <__cxa_atexit@plt+0xa95cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab6618 <__cxa_atexit@plt+0xaa9718> │ │ │ │ + b 18fd8f0 <__cxa_atexit@plt+0x18f09f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r9, [r5], #4020 @ 0xfb4 │ │ │ │ + strbteq r8, [r5], #4020 @ 0xfb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004e4 <__cxa_atexit@plt+0x3f35e4> │ │ │ │ - strbteq sl, [r5], #52 @ 0x34 │ │ │ │ + b 3fec84 <__cxa_atexit@plt+0x3f1d84> │ │ │ │ + strbteq r9, [r5], #52 @ 0x34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b652c <__cxa_atexit@plt+0xa962c> │ │ │ │ ldr r2, [pc, #44] @ b6534 <__cxa_atexit@plt+0xa9634> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -173446,48 +173446,48 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ b6538 <__cxa_atexit@plt+0xa9638> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [ip, #-388] @ 0xfffffe7c │ │ │ │ - strbteq r9, [r5], #4044 @ 0xfcc │ │ │ │ + ldreq r5, [ip, #-396] @ 0xfffffe74 │ │ │ │ + strbteq r8, [r5], #4044 @ 0xfcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b6564 <__cxa_atexit@plt+0xa9664> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ b6568 <__cxa_atexit@plt+0xa9668> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 287620 <__cxa_atexit@plt+0x27a720> │ │ │ │ + b 10cef78 <__cxa_atexit@plt+0x10c2078> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r6, [ip, #-1372] @ 0xfffffaa4 │ │ │ │ - strbteq r9, [r5], #3984 @ 0xf90 │ │ │ │ + ldreq r5, [ip, #-1380] @ 0xfffffa9c │ │ │ │ + strbteq r8, [r5], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b6594 <__cxa_atexit@plt+0xa9694> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 951fe0 <__cxa_atexit@plt+0x9450e0> │ │ │ │ + b 17992b8 <__cxa_atexit@plt+0x178c3b8> │ │ │ │ ldr r7, [pc, #12] @ b65a8 <__cxa_atexit@plt+0xa96a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [ip, #-1312] @ 0xfffffae0 │ │ │ │ - strbteq r9, [r5], #3980 @ 0xf8c │ │ │ │ + ldreq r5, [ip, #-1320] @ 0xfffffad8 │ │ │ │ + strbteq r8, [r5], #3980 @ 0xf8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -173512,17 +173512,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - strbteq r9, [r5], #3692 @ 0xe6c │ │ │ │ - ldreq r6, [ip, #-708] @ 0xfffffd3c │ │ │ │ - strbteq r9, [r5], #3840 @ 0xf00 │ │ │ │ + strbteq r8, [r5], #3692 @ 0xe6c │ │ │ │ + ldreq r5, [ip, #-716] @ 0xfffffd34 │ │ │ │ + strbteq r8, [r5], #3840 @ 0xf00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b6720 <__cxa_atexit@plt+0xa9820> │ │ │ │ ldr r3, [pc, #264] @ b6764 <__cxa_atexit@plt+0xa9864> │ │ │ │ @@ -173588,26 +173588,26 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r8, [pc, #28] @ b6774 <__cxa_atexit@plt+0xa9874> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ - b 40042c <__cxa_atexit@plt+0x3f352c> │ │ │ │ + b 3febb4 <__cxa_atexit@plt+0x3f1cb4> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - strbteq r9, [r5], #3340 @ 0xd0c │ │ │ │ - ldreq r6, [ip, #-384] @ 0xfffffe80 │ │ │ │ - strbteq r9, [r5], #3564 @ 0xdec │ │ │ │ - strbteq r9, [r5], #3488 @ 0xda0 │ │ │ │ - ldreq r6, [ip, #-524] @ 0xfffffdf4 │ │ │ │ - ldreq r6, [ip, #-1004] @ 0xfffffc14 │ │ │ │ - ldreq r6, [ip, #-996] @ 0xfffffc1c │ │ │ │ - strbteq r9, [r5], #3400 @ 0xd48 │ │ │ │ + strbteq r8, [r5], #3340 @ 0xd0c │ │ │ │ + ldreq r5, [ip, #-392] @ 0xfffffe78 │ │ │ │ + strbteq r8, [r5], #3564 @ 0xdec │ │ │ │ + strbteq r8, [r5], #3488 @ 0xda0 │ │ │ │ + ldreq r5, [ip, #-532] @ 0xfffffdec │ │ │ │ + ldreq r5, [ip, #-1012] @ 0xfffffc0c │ │ │ │ + ldreq r5, [ip, #-1004] @ 0xfffffc14 │ │ │ │ + strbteq r8, [r5], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b67f4 <__cxa_atexit@plt+0xa98f4> │ │ │ │ @@ -173627,39 +173627,39 @@ │ │ │ │ str ip, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r8, r9, sl} │ │ │ │ sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 40042c <__cxa_atexit@plt+0x3f352c> │ │ │ │ - strbteq r9, [r5], #3316 @ 0xcf4 │ │ │ │ - strbteq r9, [r5], #3240 @ 0xca8 │ │ │ │ - ldreq r6, [ip, #-764] @ 0xfffffd04 │ │ │ │ - ldreq r6, [ip, #-756] @ 0xfffffd0c │ │ │ │ - strbteq r9, [r5], #3172 @ 0xc64 │ │ │ │ + b 3febb4 <__cxa_atexit@plt+0x3f1cb4> │ │ │ │ + strbteq r8, [r5], #3316 @ 0xcf4 │ │ │ │ + strbteq r8, [r5], #3240 @ 0xca8 │ │ │ │ + ldreq r5, [ip, #-772] @ 0xfffffcfc │ │ │ │ + ldreq r5, [ip, #-764] @ 0xfffffd04 │ │ │ │ + strbteq r8, [r5], #3172 @ 0xc64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b684c <__cxa_atexit@plt+0xa994c> │ │ │ │ ldr r8, [pc, #36] @ b6854 <__cxa_atexit@plt+0xa9954> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ b6858 <__cxa_atexit@plt+0xa9958> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003dc <__cxa_atexit@plt+0x3f34dc> │ │ │ │ + b 3feb84 <__cxa_atexit@plt+0x3f1c84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [r5], #3148 @ 0xc4c │ │ │ │ - ldreq r5, [ip, #-3680] @ 0xfffff1a0 │ │ │ │ - strbteq r9, [r5], #3212 @ 0xc8c │ │ │ │ + strbteq r8, [r5], #3148 @ 0xc4c │ │ │ │ + ldreq r4, [ip, #-3688] @ 0xfffff198 │ │ │ │ + strbteq r8, [r5], #3212 @ 0xc8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b68a8 <__cxa_atexit@plt+0xa99a8> │ │ │ │ ldr r2, [pc, #52] @ b68b0 <__cxa_atexit@plt+0xa99b0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -173669,21 +173669,21 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #28] @ b68b8 <__cxa_atexit@plt+0xa99b8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 400224 <__cxa_atexit@plt+0x3f3324> │ │ │ │ + b 3fe9ac <__cxa_atexit@plt+0x3f1aac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r5, [ip, #-3604] @ 0xfffff1ec │ │ │ │ - ldreq r6, [ip, #-140] @ 0xffffff74 │ │ │ │ - strbteq r9, [r5], #3116 @ 0xc2c │ │ │ │ + ldreq r4, [ip, #-3612] @ 0xfffff1e4 │ │ │ │ + ldreq r5, [ip, #-148] @ 0xffffff6c │ │ │ │ + strbteq r8, [r5], #3116 @ 0xc2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b6920 <__cxa_atexit@plt+0xa9a20> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -173699,30 +173699,30 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004e4 <__cxa_atexit@plt+0x3f35e4> │ │ │ │ + b 3fec84 <__cxa_atexit@plt+0x3f1d84> │ │ │ │ ldr r7, [pc, #32] @ b6948 <__cxa_atexit@plt+0xa9a48> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ b694c <__cxa_atexit@plt+0xa9a4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r9, [r5], #2928 @ 0xb70 │ │ │ │ - strbteq r9, [r5], #2916 @ 0xb64 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r8, [r5], #2928 @ 0xb70 │ │ │ │ + strbteq r8, [r5], #2916 @ 0xb64 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - ldreq r5, [ip, #-3488] @ 0xfffff260 │ │ │ │ - strbteq r9, [r5], #3044 @ 0xbe4 │ │ │ │ + ldreq r4, [ip, #-3496] @ 0xfffff258 │ │ │ │ + strbteq r8, [r5], #3044 @ 0xbe4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b6990 <__cxa_atexit@plt+0xa9a90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -173730,16 +173730,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b b6648 <__cxa_atexit@plt+0xa9748> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [ip, #-3356] @ 0xfffff2e4 │ │ │ │ - strbteq r9, [r5], #2976 @ 0xba0 │ │ │ │ + ldreq r4, [ip, #-3364] @ 0xfffff2dc │ │ │ │ + strbteq r8, [r5], #2976 @ 0xba0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b69d4 <__cxa_atexit@plt+0xa9ad4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -173747,16 +173747,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b b6648 <__cxa_atexit@plt+0xa9748> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [ip, #-3288] @ 0xfffff328 │ │ │ │ - strbteq r9, [r5], #2908 @ 0xb5c │ │ │ │ + ldreq r4, [ip, #-3296] @ 0xfffff320 │ │ │ │ + strbteq r8, [r5], #2908 @ 0xb5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b6a18 <__cxa_atexit@plt+0xa9b18> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -173764,16 +173764,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b b6648 <__cxa_atexit@plt+0xa9748> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [ip, #-3220] @ 0xfffff36c │ │ │ │ - strbteq r9, [r5], #2840 @ 0xb18 │ │ │ │ + ldreq r4, [ip, #-3228] @ 0xfffff364 │ │ │ │ + strbteq r8, [r5], #2840 @ 0xb18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b6a5c <__cxa_atexit@plt+0xa9b5c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -173781,16 +173781,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b b6648 <__cxa_atexit@plt+0xa9748> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [ip, #-3152] @ 0xfffff3b0 │ │ │ │ - strbteq r9, [r5], #2796 @ 0xaec │ │ │ │ + ldreq r4, [ip, #-3160] @ 0xfffff3a8 │ │ │ │ + strbteq r8, [r5], #2796 @ 0xaec │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #28] │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -173910,15 +173910,15 @@ │ │ │ │ str r8, [r3, #84] @ 0x54 │ │ │ │ str lr, [r3, #88] @ 0x58 │ │ │ │ str r0, [r3, #92] @ 0x5c │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ sub r7, r6, #6 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr lr, [pc, #384] @ b6df4 <__cxa_atexit@plt+0xa9ef4> │ │ │ │ add lr, pc, lr │ │ │ │ sub r1, r6, #94 @ 0x5e │ │ │ │ str r1, [r3, #172]! @ 0xac │ │ │ │ sub r1, r6, #83 @ 0x53 │ │ │ │ str r1, [r3, #-4] │ │ │ │ ldr r2, [pc, #364] @ b6df8 <__cxa_atexit@plt+0xa9ef8> │ │ │ │ @@ -173985,64 +173985,64 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-140] @ 0xffffff74 │ │ │ │ sub r7, r6, #50 @ 0x32 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ mov r6, r3 │ │ │ │ b b6dac <__cxa_atexit@plt+0xa9eac> │ │ │ │ mov r5, #216 @ 0xd8 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [ip, #-3056] @ 0xfffff410 │ │ │ │ + ldreq r4, [ip, #-3064] @ 0xfffff408 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ - ldreq r5, [ip, #-3496] @ 0xfffff258 │ │ │ │ - ldreq r5, [ip, #-3952] @ 0xfffff090 │ │ │ │ - ldreq r5, [ip, #-3944] @ 0xfffff098 │ │ │ │ - ldreq r5, [ip, #-3920] @ 0xfffff0b0 │ │ │ │ - ldreq r5, [ip, #-2852] @ 0xfffff4dc │ │ │ │ - ldreq r5, [ip, #-3880] @ 0xfffff0d8 │ │ │ │ - ldreq r5, [ip, #-2812] @ 0xfffff504 │ │ │ │ + ldreq r4, [ip, #-3504] @ 0xfffff250 │ │ │ │ + ldreq r4, [ip, #-3960] @ 0xfffff088 │ │ │ │ + ldreq r4, [ip, #-3952] @ 0xfffff090 │ │ │ │ + ldreq r4, [ip, #-3928] @ 0xfffff0a8 │ │ │ │ + ldreq r4, [ip, #-2860] @ 0xfffff4d4 │ │ │ │ + ldreq r4, [ip, #-3888] @ 0xfffff0d0 │ │ │ │ + ldreq r4, [ip, #-2820] @ 0xfffff4fc │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - strbteq r9, [r5], #2104 @ 0x838 │ │ │ │ - strbteq r9, [r5], #2032 @ 0x7f0 │ │ │ │ - ldreq r5, [ip, #-3148] @ 0xfffff3b4 │ │ │ │ - ldreq r5, [ip, #-3628] @ 0xfffff1d4 │ │ │ │ - ldreq r5, [ip, #-3608] @ 0xfffff1e8 │ │ │ │ - ldreq r5, [ip, #-3588] @ 0xfffff1fc │ │ │ │ - ldreq r5, [ip, #-2508] @ 0xfffff634 │ │ │ │ - ldreq r5, [ip, #-3556] @ 0xfffff21c │ │ │ │ - ldreq r5, [ip, #-2416] @ 0xfffff690 │ │ │ │ + strbteq r8, [r5], #2104 @ 0x838 │ │ │ │ + strbteq r8, [r5], #2032 @ 0x7f0 │ │ │ │ + ldreq r4, [ip, #-3156] @ 0xfffff3ac │ │ │ │ + ldreq r4, [ip, #-3636] @ 0xfffff1cc │ │ │ │ + ldreq r4, [ip, #-3616] @ 0xfffff1e0 │ │ │ │ + ldreq r4, [ip, #-3596] @ 0xfffff1f4 │ │ │ │ + ldreq r4, [ip, #-2516] @ 0xfffff62c │ │ │ │ + ldreq r4, [ip, #-3564] @ 0xfffff214 │ │ │ │ + ldreq r4, [ip, #-2424] @ 0xfffff688 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - strbteq r9, [r5], #1708 @ 0x6ac │ │ │ │ + strbteq r8, [r5], #1708 @ 0x6ac │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b6e4c <__cxa_atexit@plt+0xa9f4c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 9b91fc <__cxa_atexit@plt+0x9ac2fc> │ │ │ │ + b 18004d4 <__cxa_atexit@plt+0x17f35d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [r5], #1660 @ 0x67c │ │ │ │ + strbteq r8, [r5], #1660 @ 0x67c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b6ecc <__cxa_atexit@plt+0xa9fcc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -174062,47 +174062,47 @@ │ │ │ │ add sl, pc, sl │ │ │ │ str lr, [r5, #-12] │ │ │ │ str sl, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ add lr, r8, #12 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ mov r5, r9 │ │ │ │ - b 400574 <__cxa_atexit@plt+0x3f3674> │ │ │ │ + b 3fed2c <__cxa_atexit@plt+0x3f1e2c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r5, [ip, #-2052] @ 0xfffff7fc │ │ │ │ + ldreq r4, [ip, #-2060] @ 0xfffff7f4 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strbteq r9, [r5], #1464 @ 0x5b8 │ │ │ │ + strbteq r8, [r5], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ - strbteq r9, [r5], #1468 @ 0x5bc │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ + strbteq r8, [r5], #1468 @ 0x5bc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b6f3c <__cxa_atexit@plt+0xaa03c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 9b91fc <__cxa_atexit@plt+0x9ac2fc> │ │ │ │ + b 18004d4 <__cxa_atexit@plt+0x17f35d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [r5], #1420 @ 0x58c │ │ │ │ + strbteq r8, [r5], #1420 @ 0x58c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b6fbc <__cxa_atexit@plt+0xaa0bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -174122,32 +174122,32 @@ │ │ │ │ add sl, pc, sl │ │ │ │ str lr, [r5, #-12] │ │ │ │ str sl, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ add lr, r8, #12 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ mov r5, r9 │ │ │ │ - b 400574 <__cxa_atexit@plt+0x3f3674> │ │ │ │ + b 3fed2c <__cxa_atexit@plt+0x3f1e2c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r5, [ip, #-1812] @ 0xfffff8ec │ │ │ │ + ldreq r4, [ip, #-1820] @ 0xfffff8e4 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strbteq r9, [r5], #1224 @ 0x4c8 │ │ │ │ + strbteq r8, [r5], #1224 @ 0x4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ - strbteq r9, [r5], #1212 @ 0x4bc │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ + strbteq r8, [r5], #1212 @ 0x4bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b704c <__cxa_atexit@plt+0xaa14c> │ │ │ │ ldr r2, [pc, #56] @ b7054 <__cxa_atexit@plt+0xaa154> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -174158,26 +174158,26 @@ │ │ │ │ ldr r1, [pc, #40] @ b705c <__cxa_atexit@plt+0xaa15c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add sl, r1, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #0 │ │ │ │ - b 400634 <__cxa_atexit@plt+0x3f3734> │ │ │ │ + b 3fedcc <__cxa_atexit@plt+0x3f1ecc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r5, [ip, #-1652] @ 0xfffff98c │ │ │ │ - ldreq r5, [ip, #-1672] @ 0xfffff978 │ │ │ │ - strbteq r9, [r5], #1100 @ 0x44c │ │ │ │ + ldreq r4, [ip, #-1660] @ 0xfffff984 │ │ │ │ + ldreq r4, [ip, #-1680] @ 0xfffff970 │ │ │ │ + strbteq r8, [r5], #1100 @ 0x44c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ @ instruction: 0xfffff1fc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ @@ -174331,60 +174331,60 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - strbteq r9, [r5], #832 @ 0x340 │ │ │ │ - ldreq r5, [ip, #-1376] @ 0xfffffaa0 │ │ │ │ - ldreq r5, [ip, #-2436] @ 0xfffff67c │ │ │ │ - ldreq r5, [ip, #-2412] @ 0xfffff694 │ │ │ │ - ldreq r5, [ip, #-2388] @ 0xfffff6ac │ │ │ │ - ldreq r5, [ip, #-1888] @ 0xfffff8a0 │ │ │ │ - ldreq r5, [ip, #-2372] @ 0xfffff6bc │ │ │ │ - ldreq r5, [ip, #-1256] @ 0xfffffb18 │ │ │ │ - ldreq r5, [ip, #-2312] @ 0xfffff6f8 │ │ │ │ + strbteq r8, [r5], #832 @ 0x340 │ │ │ │ + ldreq r4, [ip, #-1384] @ 0xfffffa98 │ │ │ │ + ldreq r4, [ip, #-2444] @ 0xfffff674 │ │ │ │ + ldreq r4, [ip, #-2420] @ 0xfffff68c │ │ │ │ + ldreq r4, [ip, #-2396] @ 0xfffff6a4 │ │ │ │ + ldreq r4, [ip, #-1896] @ 0xfffff898 │ │ │ │ + ldreq r4, [ip, #-2380] @ 0xfffff6b4 │ │ │ │ + ldreq r4, [ip, #-1264] @ 0xfffffb10 │ │ │ │ + ldreq r4, [ip, #-2320] @ 0xfffff6f0 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - strbteq r9, [r5], #656 @ 0x290 │ │ │ │ + strbteq r8, [r5], #656 @ 0x290 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - strbteq r9, [r5], #560 @ 0x230 │ │ │ │ - ldreq r5, [ip, #-1124] @ 0xfffffb9c │ │ │ │ - ldreq r5, [ip, #-1684] @ 0xfffff96c │ │ │ │ - ldreq r5, [ip, #-2164] @ 0xfffff78c │ │ │ │ - ldreq r5, [ip, #-2140] @ 0xfffff7a4 │ │ │ │ - ldreq r5, [ip, #-2136] @ 0xfffff7a8 │ │ │ │ - ldreq r5, [ip, #-2108] @ 0xfffff7c4 │ │ │ │ + strbteq r8, [r5], #560 @ 0x230 │ │ │ │ + ldreq r4, [ip, #-1132] @ 0xfffffb94 │ │ │ │ + ldreq r4, [ip, #-1692] @ 0xfffff964 │ │ │ │ + ldreq r4, [ip, #-2172] @ 0xfffff784 │ │ │ │ + ldreq r4, [ip, #-2148] @ 0xfffff79c │ │ │ │ + ldreq r4, [ip, #-2144] @ 0xfffff7a0 │ │ │ │ + ldreq r4, [ip, #-2116] @ 0xfffff7bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b73a0 <__cxa_atexit@plt+0xaa4a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b7398 <__cxa_atexit@plt+0xaa498> │ │ │ │ ldr r3, [pc, #48] @ b73a8 <__cxa_atexit@plt+0xaa4a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ b73ac <__cxa_atexit@plt+0xaa4ac> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ b73b0 <__cxa_atexit@plt+0xaa4b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq pc, [r6], #1755 @ 0x6db │ │ │ │ - ldreq r5, [ip, #-780] @ 0xfffffcf4 │ │ │ │ + ldreq pc, [r6], #987 @ 0x3db │ │ │ │ + ldreq r4, [ip, #-788] @ 0xfffffcec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -174402,16 +174402,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b7420 <__cxa_atexit@plt+0xaa520> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [ip, #-1264] @ 0xfffffb10 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [ip, #-1272] @ 0xfffffb08 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -174427,44 +174427,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ b7484 <__cxa_atexit@plt+0xaa584> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [ip, #-1144] @ 0xfffffb88 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [ip, #-1152] @ 0xfffffb80 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b74e0 <__cxa_atexit@plt+0xaa5e0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b74d8 <__cxa_atexit@plt+0xaa5d8> │ │ │ │ ldr r3, [pc, #48] @ b74e8 <__cxa_atexit@plt+0xaa5e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ b74ec <__cxa_atexit@plt+0xaa5ec> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ b74f0 <__cxa_atexit@plt+0xaa5f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq pc, [r6], #1430 @ 0x596 │ │ │ │ - ldreq r5, [ip, #-460] @ 0xfffffe34 │ │ │ │ + ldreq pc, [r6], #662 @ 0x296 │ │ │ │ + ldreq r4, [ip, #-468] @ 0xfffffe2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -174482,16 +174482,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b7560 <__cxa_atexit@plt+0xaa660> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [ip, #-944] @ 0xfffffc50 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [ip, #-952] @ 0xfffffc48 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -174507,44 +174507,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ b75c4 <__cxa_atexit@plt+0xaa6c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [ip, #-824] @ 0xfffffcc8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [ip, #-832] @ 0xfffffcc0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7620 <__cxa_atexit@plt+0xaa720> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b7618 <__cxa_atexit@plt+0xaa718> │ │ │ │ ldr r3, [pc, #48] @ b7628 <__cxa_atexit@plt+0xaa728> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ b762c <__cxa_atexit@plt+0xaa72c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ b7630 <__cxa_atexit@plt+0xaa730> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq pc, [r6], #1105 @ 0x451 │ │ │ │ - ldreq r5, [ip, #-140] @ 0xffffff74 │ │ │ │ + ldreq pc, [r6], #337 @ 0x151 │ │ │ │ + ldreq r4, [ip, #-148] @ 0xffffff6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -174562,16 +174562,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b76a0 <__cxa_atexit@plt+0xaa7a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [ip, #-624] @ 0xfffffd90 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [ip, #-632] @ 0xfffffd88 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -174587,44 +174587,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ b7704 <__cxa_atexit@plt+0xaa804> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [ip, #-504] @ 0xfffffe08 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [ip, #-512] @ 0xfffffe00 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7760 <__cxa_atexit@plt+0xaa860> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b7758 <__cxa_atexit@plt+0xaa858> │ │ │ │ ldr r3, [pc, #48] @ b7768 <__cxa_atexit@plt+0xaa868> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ b776c <__cxa_atexit@plt+0xaa86c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ b7770 <__cxa_atexit@plt+0xaa870> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq pc, [r6], #773 @ 0x305 │ │ │ │ - ldreq r4, [ip, #-3916] @ 0xfffff0b4 │ │ │ │ + ldreq pc, [r6], #5 │ │ │ │ + ldreq r3, [ip, #-3924] @ 0xfffff0ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -174642,16 +174642,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b77e0 <__cxa_atexit@plt+0xaa8e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [ip, #-304] @ 0xfffffed0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [ip, #-312] @ 0xfffffec8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -174667,44 +174667,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ b7844 <__cxa_atexit@plt+0xaa944> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [ip, #-184] @ 0xffffff48 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [ip, #-192] @ 0xffffff40 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b78a0 <__cxa_atexit@plt+0xaa9a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b7898 <__cxa_atexit@plt+0xaa998> │ │ │ │ ldr r3, [pc, #48] @ b78a8 <__cxa_atexit@plt+0xaa9a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ b78ac <__cxa_atexit@plt+0xaa9ac> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ b78b0 <__cxa_atexit@plt+0xaa9b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq pc, [r6], #439 @ 0x1b7 │ │ │ │ - ldreq r4, [ip, #-3596] @ 0xfffff1f4 │ │ │ │ + ldreq lr, [r6], #3767 @ 0xeb7 │ │ │ │ + ldreq r3, [ip, #-3604] @ 0xfffff1ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -174722,16 +174722,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b7920 <__cxa_atexit@plt+0xaaa20> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r4, [ip, #-4080] @ 0xfffff010 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r3, [ip, #-4088] @ 0xfffff008 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -174747,44 +174747,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ b7984 <__cxa_atexit@plt+0xaaa84> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r4, [ip, #-3960] @ 0xfffff088 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r3, [ip, #-3968] @ 0xfffff080 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b79e0 <__cxa_atexit@plt+0xaaae0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b79d8 <__cxa_atexit@plt+0xaaad8> │ │ │ │ ldr r3, [pc, #48] @ b79e8 <__cxa_atexit@plt+0xaaae8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ b79ec <__cxa_atexit@plt+0xaaaec> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ b79f0 <__cxa_atexit@plt+0xaaaf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq pc, [r6], #112 @ 0x70 │ │ │ │ - ldreq r4, [ip, #-3276] @ 0xfffff334 │ │ │ │ + ldreq lr, [r6], #3440 @ 0xd70 │ │ │ │ + ldreq r3, [ip, #-3284] @ 0xfffff32c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -174802,16 +174802,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b7a60 <__cxa_atexit@plt+0xaab60> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r4, [ip, #-3760] @ 0xfffff150 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r3, [ip, #-3768] @ 0xfffff148 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -174827,44 +174827,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ b7ac4 <__cxa_atexit@plt+0xaabc4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r4, [ip, #-3640] @ 0xfffff1c8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r3, [ip, #-3648] @ 0xfffff1c0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7b20 <__cxa_atexit@plt+0xaac20> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b7b18 <__cxa_atexit@plt+0xaac18> │ │ │ │ ldr r3, [pc, #48] @ b7b28 <__cxa_atexit@plt+0xaac28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ b7b2c <__cxa_atexit@plt+0xaac2c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ b7b30 <__cxa_atexit@plt+0xaac30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq lr, [r6], #3880 @ 0xf28 │ │ │ │ - ldreq r4, [ip, #-2956] @ 0xfffff474 │ │ │ │ + ldreq lr, [r6], #3112 @ 0xc28 │ │ │ │ + ldreq r3, [ip, #-2964] @ 0xfffff46c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -174882,16 +174882,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b7ba0 <__cxa_atexit@plt+0xaaca0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r4, [ip, #-3440] @ 0xfffff290 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r3, [ip, #-3448] @ 0xfffff288 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -174907,18 +174907,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ b7c04 <__cxa_atexit@plt+0xaad04> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r4, [ip, #-3320] @ 0xfffff308 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r3, [ip, #-3328] @ 0xfffff300 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r8, [r5], #2392 @ 0x958 │ │ │ │ + strbteq r7, [r5], #2392 @ 0x958 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7ce4 <__cxa_atexit@plt+0xaade4> │ │ │ │ ldr lr, [pc, #192] @ b7cec <__cxa_atexit@plt+0xaadec> │ │ │ │ @@ -174969,16 +174969,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq r4, [ip, #-2564] @ 0xfffff5fc │ │ │ │ - strbteq r8, [r5], #2156 @ 0x86c │ │ │ │ + ldreq r3, [ip, #-2572] @ 0xfffff5f4 │ │ │ │ + strbteq r7, [r5], #2156 @ 0x86c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ ldr r1, [r3, #19] │ │ │ │ ldr r3, [r3, #23] │ │ │ │ @@ -175005,32 +175005,32 @@ │ │ │ │ add r9, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ b b7090 <__cxa_atexit@plt+0xaa190> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r4, [ip, #-2392] @ 0xfffff6a8 │ │ │ │ - strbteq r8, [r5], #2012 @ 0x7dc │ │ │ │ + ldreq r3, [ip, #-2400] @ 0xfffff6a0 │ │ │ │ + strbteq r7, [r5], #2012 @ 0x7dc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldmib r5, {r1, r8, sl} │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ stm r5, {r0, r3, r7} │ │ │ │ add r0, r5, #12 │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ ldr r7, [pc, #8] @ b7dc4 <__cxa_atexit@plt+0xaaec4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ b b7090 <__cxa_atexit@plt+0xaa190> │ │ │ │ - ldreq r4, [ip, #-2308] @ 0xfffff6fc │ │ │ │ - strbteq r8, [r5], #1944 @ 0x798 │ │ │ │ + ldreq r3, [ip, #-2316] @ 0xfffff6f4 │ │ │ │ + strbteq r7, [r5], #1944 @ 0x798 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7ea4 <__cxa_atexit@plt+0xaafa4> │ │ │ │ ldr lr, [pc, #192] @ b7eac <__cxa_atexit@plt+0xaafac> │ │ │ │ @@ -175081,16 +175081,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq r4, [ip, #-2116] @ 0xfffff7bc │ │ │ │ - strbteq r8, [r5], #1708 @ 0x6ac │ │ │ │ + ldreq r3, [ip, #-2124] @ 0xfffff7b4 │ │ │ │ + strbteq r7, [r5], #1708 @ 0x6ac │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ ldr r1, [r3, #19] │ │ │ │ ldr r3, [r3, #23] │ │ │ │ @@ -175117,32 +175117,32 @@ │ │ │ │ add r9, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ b b7090 <__cxa_atexit@plt+0xaa190> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r4, [ip, #-1944] @ 0xfffff868 │ │ │ │ - strbteq r8, [r5], #1564 @ 0x61c │ │ │ │ + ldreq r3, [ip, #-1952] @ 0xfffff860 │ │ │ │ + strbteq r7, [r5], #1564 @ 0x61c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldmib r5, {r1, r8, sl} │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ stm r5, {r0, r3, r7} │ │ │ │ add r0, r5, #12 │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ ldr r7, [pc, #8] @ b7f84 <__cxa_atexit@plt+0xab084> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ b b7090 <__cxa_atexit@plt+0xaa190> │ │ │ │ - ldreq r4, [ip, #-1860] @ 0xfffff8bc │ │ │ │ - strbteq r8, [r5], #1500 @ 0x5dc │ │ │ │ + ldreq r3, [ip, #-1868] @ 0xfffff8b4 │ │ │ │ + strbteq r7, [r5], #1500 @ 0x5dc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b7fd4 <__cxa_atexit@plt+0xab0d4> │ │ │ │ @@ -175152,21 +175152,21 @@ │ │ │ │ add r9, r7, #12 │ │ │ │ ldm r9, {r0, r2, r8, r9} │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ sub r8, r6, #15 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - strbteq r8, [r5], #1896 @ 0x768 │ │ │ │ + strbteq r7, [r5], #1896 @ 0x768 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b8030 <__cxa_atexit@plt+0xab130> │ │ │ │ @@ -175182,16 +175182,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b8048 <__cxa_atexit@plt+0xab148> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r8, [r5], #1844 @ 0x734 │ │ │ │ - strbteq r8, [r5], #1800 @ 0x708 │ │ │ │ + strbteq r7, [r5], #1844 @ 0x734 │ │ │ │ + strbteq r7, [r5], #1800 @ 0x708 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldmib r5, {r0, r1, r2, lr} │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -175209,46 +175209,46 @@ │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ str r9, [sl, #24] │ │ │ │ ldr r3, [pc, #96] @ b8108 <__cxa_atexit@plt+0xab208> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #24 │ │ │ │ add r8, r8, #2 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ add r6, sl, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b80f0 <__cxa_atexit@plt+0xab1f0> │ │ │ │ ldr r3, [pc, #48] @ b80fc <__cxa_atexit@plt+0xab1fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4] │ │ │ │ add r3, sl, #8 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #15 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - strbteq r8, [r5], #1724 @ 0x6bc │ │ │ │ - ldreq r4, [ip, #-1556] @ 0xfffff9ec │ │ │ │ - strbteq r8, [r5], #1680 @ 0x690 │ │ │ │ + strbteq r7, [r5], #1724 @ 0x6bc │ │ │ │ + ldreq r3, [ip, #-1564] @ 0xfffff9e4 │ │ │ │ + strbteq r7, [r5], #1680 @ 0x690 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b812c <__cxa_atexit@plt+0xab22c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 40027c <__cxa_atexit@plt+0x3f337c> │ │ │ │ - ldreq r4, [ip, #-2052] @ 0xfffff7fc │ │ │ │ - strbteq r8, [r5], #1656 @ 0x678 │ │ │ │ + b 3fea0c <__cxa_atexit@plt+0x3f1b0c> │ │ │ │ + ldreq r3, [ip, #-2060] @ 0xfffff7f4 │ │ │ │ + strbteq r7, [r5], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b817c <__cxa_atexit@plt+0xab27c> │ │ │ │ @@ -175258,22 +175258,22 @@ │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #32] @ b8194 <__cxa_atexit@plt+0xab294> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - strbteq r8, [r5], #1572 @ 0x624 │ │ │ │ - ldreq r4, [ip, #-1464] @ 0xfffffa48 │ │ │ │ + strbteq r7, [r5], #1572 @ 0x624 │ │ │ │ + ldreq r3, [ip, #-1472] @ 0xfffffa40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b81f4 <__cxa_atexit@plt+0xab2f4> │ │ │ │ @@ -175288,41 +175288,41 @@ │ │ │ │ ldr r2, [pc, #68] @ b8220 <__cxa_atexit@plt+0xab320> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b b8204 <__cxa_atexit@plt+0xab304> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ b8214 <__cxa_atexit@plt+0xab314> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r5], #1460 @ 0x5b4 │ │ │ │ + strbteq r7, [r5], #1460 @ 0x5b4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - ldreq lr, [r6], #2033 @ 0x7f1 │ │ │ │ - strbteq r8, [r5], #1388 @ 0x56c │ │ │ │ + ldreq lr, [r6], #1265 @ 0x4f1 │ │ │ │ + strbteq r7, [r5], #1388 @ 0x56c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ - strbteq r8, [r5], #1420 @ 0x58c │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ + strbteq r7, [r5], #1420 @ 0x58c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ b8258 <__cxa_atexit@plt+0xab358> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - ldreq r4, [ip, #-2180] @ 0xfffff77c │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + ldreq r3, [ip, #-2188] @ 0xfffff774 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b82b4 <__cxa_atexit@plt+0xab3b4> │ │ │ │ @@ -175336,68 +175336,68 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r8, [pc, #52] @ b82e0 <__cxa_atexit@plt+0xab3e0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b b82c4 <__cxa_atexit@plt+0xab3c4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ b82d4 <__cxa_atexit@plt+0xab3d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r5], #1296 @ 0x510 │ │ │ │ + strbteq r7, [r5], #1296 @ 0x510 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - ldreq r4, [ip, #-2096] @ 0xfffff7d0 │ │ │ │ - strbteq r8, [r5], #1196 @ 0x4ac │ │ │ │ + ldreq r3, [ip, #-2104] @ 0xfffff7c8 │ │ │ │ + strbteq r7, [r5], #1196 @ 0x4ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ - strbteq r8, [r5], #1256 @ 0x4e8 │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ + strbteq r7, [r5], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b8354 <__cxa_atexit@plt+0xab454> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b834c <__cxa_atexit@plt+0xab44c> │ │ │ │ ldr r3, [pc, #44] @ b835c <__cxa_atexit@plt+0xab45c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ b8360 <__cxa_atexit@plt+0xab460> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 40063c <__cxa_atexit@plt+0x3f373c> │ │ │ │ + b 3fedd4 <__cxa_atexit@plt+0x3f1ed4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [ip, #-872] @ 0xfffffc98 │ │ │ │ - ldreq r4, [ip, #-1952] @ 0xfffff860 │ │ │ │ - strbteq r8, [r5], #1184 @ 0x4a0 │ │ │ │ + ldreq r3, [ip, #-880] @ 0xfffffc90 │ │ │ │ + ldreq r3, [ip, #-1960] @ 0xfffff858 │ │ │ │ + strbteq r7, [r5], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ bhi b83ec <__cxa_atexit@plt+0xab4ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b83e4 <__cxa_atexit@plt+0xab4e4> │ │ │ │ ldr r3, [pc, #92] @ b83f4 <__cxa_atexit@plt+0xab4f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ b83f8 <__cxa_atexit@plt+0xab4f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #84] @ b83fc <__cxa_atexit@plt+0xab4fc> │ │ │ │ @@ -175412,76 +175412,76 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ b8404 <__cxa_atexit@plt+0xab504> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 400644 <__cxa_atexit@plt+0x3f3744> │ │ │ │ + b 3feddc <__cxa_atexit@plt+0x3f1edc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r5], #1124 @ 0x464 │ │ │ │ - ldreq r4, [ip, #-760] @ 0xfffffd08 │ │ │ │ - ldreq r4, [ip, #-1852] @ 0xfffff8c4 │ │ │ │ - ldreq r4, [ip, #-1824] @ 0xfffff8e0 │ │ │ │ - ldreq r4, [ip, #-1816] @ 0xfffff8e8 │ │ │ │ - strbteq r8, [r5], #1064 @ 0x428 │ │ │ │ + strbteq r7, [r5], #1124 @ 0x464 │ │ │ │ + ldreq r3, [ip, #-768] @ 0xfffffd00 │ │ │ │ + ldreq r3, [ip, #-1860] @ 0xfffff8bc │ │ │ │ + ldreq r3, [ip, #-1832] @ 0xfffff8d8 │ │ │ │ + ldreq r3, [ip, #-1824] @ 0xfffff8e0 │ │ │ │ + strbteq r7, [r5], #1064 @ 0x428 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b845c <__cxa_atexit@plt+0xab55c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b8454 <__cxa_atexit@plt+0xab554> │ │ │ │ ldr r8, [pc, #40] @ b8464 <__cxa_atexit@plt+0xab564> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ b8468 <__cxa_atexit@plt+0xab568> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 40063c <__cxa_atexit@plt+0x3f373c> │ │ │ │ + b 3fedd4 <__cxa_atexit@plt+0x3f1ed4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r5], #1004 @ 0x3ec │ │ │ │ - ldreq r4, [ip, #-596] @ 0xfffffdac │ │ │ │ + strbteq r7, [r5], #1004 @ 0x3ec │ │ │ │ + ldreq r3, [ip, #-604] @ 0xfffffda4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b84c4 <__cxa_atexit@plt+0xab5c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b84bc <__cxa_atexit@plt+0xab5bc> │ │ │ │ ldr r3, [pc, #48] @ b84cc <__cxa_atexit@plt+0xab5cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ b84d0 <__cxa_atexit@plt+0xab5d0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ b84d4 <__cxa_atexit@plt+0xab5d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq lr, [r6], #1549 @ 0x60d │ │ │ │ - ldreq r4, [ip, #-488] @ 0xfffffe18 │ │ │ │ + ldreq lr, [r6], #781 @ 0x30d │ │ │ │ + ldreq r3, [ip, #-496] @ 0xfffffe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -175499,16 +175499,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b8544 <__cxa_atexit@plt+0xab644> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r4, [ip, #-972] @ 0xfffffc34 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r3, [ip, #-980] @ 0xfffffc2c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -175524,26 +175524,26 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ b85a8 <__cxa_atexit@plt+0xab6a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r4, [ip, #-852] @ 0xfffffcac │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r3, [ip, #-860] @ 0xfffffca4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r8, [r5], #728 @ 0x2d8 │ │ │ │ + strbteq r7, [r5], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b8638 <__cxa_atexit@plt+0xab738> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b8624 <__cxa_atexit@plt+0xab724> │ │ │ │ ldr r7, [pc, #96] @ b8640 <__cxa_atexit@plt+0xab740> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ ldr r7, [pc, #84] @ b8644 <__cxa_atexit@plt+0xab744> │ │ │ │ @@ -175556,38 +175556,38 @@ │ │ │ │ beq b862c <__cxa_atexit@plt+0xab72c> │ │ │ │ ldr r3, [pc, #60] @ b864c <__cxa_atexit@plt+0xab74c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #56] @ b8650 <__cxa_atexit@plt+0xab750> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r4, [ip, #-168] @ 0xffffff58 │ │ │ │ - ldreq r4, [ip, #-1264] @ 0xfffffb10 │ │ │ │ + ldreq r3, [ip, #-176] @ 0xffffff50 │ │ │ │ + ldreq r3, [ip, #-1272] @ 0xfffffb08 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq lr, [r6], #933 @ 0x3a5 │ │ │ │ + ldreq lr, [r6], #165 @ 0xa5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b8678 <__cxa_atexit@plt+0xab778> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ b867c <__cxa_atexit@plt+0xab77c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq lr, [r6], #849 @ 0x351 │ │ │ │ + ldreq lr, [r6], #81 @ 0x51 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -175610,17 +175610,17 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ b8704 <__cxa_atexit@plt+0xab804> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r4, [ip, #-548] @ 0xfffffddc │ │ │ │ - ldreq r4, [ip, #-1088] @ 0xfffffbc0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r3, [ip, #-556] @ 0xfffffdd4 │ │ │ │ + ldreq r3, [ip, #-1096] @ 0xfffffbb8 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -175643,27 +175643,27 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ b8788 <__cxa_atexit@plt+0xab888> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r4, [ip, #-420] @ 0xfffffe5c │ │ │ │ - ldreq r4, [ip, #-960] @ 0xfffffc40 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r3, [ip, #-428] @ 0xfffffe54 │ │ │ │ + ldreq r3, [ip, #-968] @ 0xfffffc38 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - strbteq r8, [r5], #276 @ 0x114 │ │ │ │ + strbteq r7, [r5], #276 @ 0x114 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b8818 <__cxa_atexit@plt+0xab918> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b8804 <__cxa_atexit@plt+0xab904> │ │ │ │ ldr r7, [pc, #96] @ b8820 <__cxa_atexit@plt+0xab920> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ ldr r7, [pc, #84] @ b8824 <__cxa_atexit@plt+0xab924> │ │ │ │ @@ -175676,38 +175676,38 @@ │ │ │ │ beq b880c <__cxa_atexit@plt+0xab90c> │ │ │ │ ldr r3, [pc, #60] @ b882c <__cxa_atexit@plt+0xab92c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #56] @ b8830 <__cxa_atexit@plt+0xab930> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r3, [ip, #-3784] @ 0xfffff138 │ │ │ │ - ldreq r4, [ip, #-792] @ 0xfffffce8 │ │ │ │ + ldreq r2, [ip, #-3792] @ 0xfffff130 │ │ │ │ + ldreq r3, [ip, #-800] @ 0xfffffce0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq lr, [r6], #441 @ 0x1b9 │ │ │ │ + ldreq sp, [r6], #3769 @ 0xeb9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b8858 <__cxa_atexit@plt+0xab958> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ b885c <__cxa_atexit@plt+0xab95c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq lr, [r6], #357 @ 0x165 │ │ │ │ + ldreq sp, [r6], #3685 @ 0xe65 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -175730,17 +175730,17 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ b88e4 <__cxa_atexit@plt+0xab9e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r4, [ip, #-68] @ 0xffffffbc │ │ │ │ - ldreq r4, [ip, #-608] @ 0xfffffda0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r3, [ip, #-76] @ 0xffffffb4 │ │ │ │ + ldreq r3, [ip, #-616] @ 0xfffffd98 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -175763,82 +175763,82 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ b8968 <__cxa_atexit@plt+0xaba68> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [ip, #-4036] @ 0xfffff03c │ │ │ │ - ldreq r4, [ip, #-480] @ 0xfffffe20 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [ip, #-4044] @ 0xfffff034 │ │ │ │ + ldreq r3, [ip, #-488] @ 0xfffffe18 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - strbteq r7, [r5], #3936 @ 0xf60 │ │ │ │ + strbteq r6, [r5], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b89c4 <__cxa_atexit@plt+0xabac4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b89bc <__cxa_atexit@plt+0xababc> │ │ │ │ ldr r3, [pc, #44] @ b89cc <__cxa_atexit@plt+0xabacc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ b89d0 <__cxa_atexit@plt+0xabad0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 40064c <__cxa_atexit@plt+0x3f374c> │ │ │ │ + b 3fede4 <__cxa_atexit@plt+0x3f1ee4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [r5], #3892 @ 0xf34 │ │ │ │ - ldreq r3, [ip, #-3312] @ 0xfffff310 │ │ │ │ - strbteq r7, [r5], #3848 @ 0xf08 │ │ │ │ + strbteq r6, [r5], #3892 @ 0xf34 │ │ │ │ + ldreq r2, [ip, #-3320] @ 0xfffff308 │ │ │ │ + strbteq r6, [r5], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi b8a34 <__cxa_atexit@plt+0xabb34> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b8a2c <__cxa_atexit@plt+0xabb2c> │ │ │ │ ldr r9, [pc, #52] @ b8a3c <__cxa_atexit@plt+0xabb3c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ b8a40 <__cxa_atexit@plt+0xabb40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ b8a44 <__cxa_atexit@plt+0xabb44> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 400654 <__cxa_atexit@plt+0x3f3754> │ │ │ │ + b 3fedec <__cxa_atexit@plt+0x3f1eec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [r5], #3804 @ 0xedc │ │ │ │ - ldreq r3, [ip, #-3208] @ 0xfffff378 │ │ │ │ - ldreq r4, [ip, #-220] @ 0xffffff24 │ │ │ │ - strbteq r7, [r5], #3764 @ 0xeb4 │ │ │ │ + strbteq r6, [r5], #3804 @ 0xedc │ │ │ │ + ldreq r2, [ip, #-3216] @ 0xfffff370 │ │ │ │ + ldreq r3, [ip, #-228] @ 0xffffff1c │ │ │ │ + strbteq r6, [r5], #3764 @ 0xeb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi b8ab4 <__cxa_atexit@plt+0xabbb4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b8aac <__cxa_atexit@plt+0xabbac> │ │ │ │ ldr r3, [pc, #64] @ b8abc <__cxa_atexit@plt+0xabbbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ b8ac0 <__cxa_atexit@plt+0xabbc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ @@ -175846,91 +175846,91 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ b8ac4 <__cxa_atexit@plt+0xabbc4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r9, [pc, #36] @ b8ac8 <__cxa_atexit@plt+0xabbc8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b f06420 <__cxa_atexit@plt+0xef9520> │ │ │ │ + b 1bdc254 <__cxa_atexit@plt+0x1bcf354> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r3, [ip, #-3092] @ 0xfffff3ec │ │ │ │ - ldreq r4, [ip, #-104] @ 0xffffff98 │ │ │ │ - ldreq r4, [ip, #-96] @ 0xffffffa0 │ │ │ │ - strbteq r7, [r5], #3616 @ 0xe20 │ │ │ │ + ldreq r2, [ip, #-3100] @ 0xfffff3e4 │ │ │ │ + ldreq r3, [ip, #-112] @ 0xffffff90 │ │ │ │ + ldreq r3, [ip, #-104] @ 0xffffff98 │ │ │ │ + strbteq r6, [r5], #3616 @ 0xe20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ b8aec <__cxa_atexit@plt+0xabbec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - strbteq r7, [r5], #3604 @ 0xe14 │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + strbteq r6, [r5], #3604 @ 0xe14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b8b44 <__cxa_atexit@plt+0xabc44> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b8b3c <__cxa_atexit@plt+0xabc3c> │ │ │ │ ldr r3, [pc, #44] @ b8b4c <__cxa_atexit@plt+0xabc4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ b8b50 <__cxa_atexit@plt+0xabc50> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 40064c <__cxa_atexit@plt+0x3f374c> │ │ │ │ + b 3fede4 <__cxa_atexit@plt+0x3f1ee4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [ip, #-2936] @ 0xfffff488 │ │ │ │ - ldreq r3, [ip, #-2956] @ 0xfffff474 │ │ │ │ - strbteq r7, [r5], #3532 @ 0xdcc │ │ │ │ + ldreq r2, [ip, #-2944] @ 0xfffff480 │ │ │ │ + ldreq r2, [ip, #-2964] @ 0xfffff46c │ │ │ │ + strbteq r6, [r5], #3532 @ 0xdcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi b8bb4 <__cxa_atexit@plt+0xabcb4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq b8bac <__cxa_atexit@plt+0xabcac> │ │ │ │ ldr r9, [pc, #52] @ b8bbc <__cxa_atexit@plt+0xabcbc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ b8bc0 <__cxa_atexit@plt+0xabcc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ b8bc4 <__cxa_atexit@plt+0xabcc4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 400654 <__cxa_atexit@plt+0x3f3754> │ │ │ │ + b 3fedec <__cxa_atexit@plt+0x3f1eec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [r5], #3488 @ 0xda0 │ │ │ │ - ldreq r3, [ip, #-2824] @ 0xfffff4f8 │ │ │ │ - ldreq r3, [ip, #-3932] @ 0xfffff0a4 │ │ │ │ + strbteq r6, [r5], #3488 @ 0xda0 │ │ │ │ + ldreq r2, [ip, #-2832] @ 0xfffff4f0 │ │ │ │ + ldreq r2, [ip, #-3940] @ 0xfffff09c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r8, [r7, #4] │ │ │ │ - b 40065c <__cxa_atexit@plt+0x3f375c> │ │ │ │ + b 3fedf4 <__cxa_atexit@plt+0x3f1ef4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b8ca0 <__cxa_atexit@plt+0xabda0> │ │ │ │ ldr r7, [pc, #204] @ b8cc8 <__cxa_atexit@plt+0xabdc8> │ │ │ │ @@ -175981,21 +175981,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbteq r7, [r5], #3232 @ 0xca0 │ │ │ │ + strbteq r6, [r5], #3232 @ 0xca0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - ldreq r3, [ip, #-3704] @ 0xfffff188 │ │ │ │ - ldreq r3, [ip, #-2856] @ 0xfffff4d8 │ │ │ │ - ldreq r3, [ip, #-2752] @ 0xfffff540 │ │ │ │ + ldreq r2, [ip, #-3712] @ 0xfffff180 │ │ │ │ + ldreq r2, [ip, #-2864] @ 0xfffff4d0 │ │ │ │ + ldreq r2, [ip, #-2760] @ 0xfffff538 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b8d6c <__cxa_atexit@plt+0xabe6c> │ │ │ │ @@ -176025,35 +176025,35 @@ │ │ │ │ str r8, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ sub r7, r6, #27 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - ldreq r3, [ip, #-3476] @ 0xfffff26c │ │ │ │ - ldreq r3, [ip, #-2628] @ 0xfffff5bc │ │ │ │ - ldreq r3, [ip, #-2524] @ 0xfffff624 │ │ │ │ + ldreq r2, [ip, #-3484] @ 0xfffff264 │ │ │ │ + ldreq r2, [ip, #-2636] @ 0xfffff5b4 │ │ │ │ + ldreq r2, [ip, #-2532] @ 0xfffff61c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r8, sl │ │ │ │ mov r7, r9 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ b8dc0 <__cxa_atexit@plt+0xabec0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq pc, [r6], #845 @ 0x34d │ │ │ │ - strbteq r7, [r5], #3044 @ 0xbe4 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq pc, [r6], #77 @ 0x4d │ │ │ │ + strbteq r6, [r5], #3044 @ 0xbe4 │ │ │ │ andeq r0, r3, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b8e80 <__cxa_atexit@plt+0xabf80> │ │ │ │ ldr r2, [pc, #160] @ b8e88 <__cxa_atexit@plt+0xabf88> │ │ │ │ @@ -176075,15 +176075,15 @@ │ │ │ │ add r8, r2, r0 │ │ │ │ cmp r9, r8 │ │ │ │ bcs b8e4c <__cxa_atexit@plt+0xabf4c> │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r7, r3, r1 │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, r7, #8 │ │ │ │ @@ -176091,21 +176091,21 @@ │ │ │ │ ldr r7, [pc, #40] @ b8e90 <__cxa_atexit@plt+0xabf90> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [pc, #32] @ b8e94 <__cxa_atexit@plt+0xabf94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq r3, [ip, #-3336] @ 0xfffff2f8 │ │ │ │ - ldreq pc, [r6], #673 @ 0x2a1 │ │ │ │ - ldreq r3, [ip, #-3220] @ 0xfffff36c │ │ │ │ + ldreq r2, [ip, #-3344] @ 0xfffff2f0 │ │ │ │ + ldreq lr, [r6], #4001 @ 0xfa1 │ │ │ │ + ldreq r2, [ip, #-3228] @ 0xfffff364 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r5 │ │ │ │ ldr r9, [sl, #16]! │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -176113,28 +176113,28 @@ │ │ │ │ add r8, r2, r0 │ │ │ │ cmp r9, r8 │ │ │ │ bcs b8ed8 <__cxa_atexit@plt+0xabfd8> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ add r3, r3, r1 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r3, #8 │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #16] @ b8f04 <__cxa_atexit@plt+0xac004> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ - ldreq pc, [r6], #533 @ 0x215 │ │ │ │ - strbteq r7, [r5], #2720 @ 0xaa0 │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ + ldreq lr, [r6], #3861 @ 0xf15 │ │ │ │ + strbteq r6, [r5], #2720 @ 0xaa0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b8f60 <__cxa_atexit@plt+0xac060> │ │ │ │ ldr r2, [pc, #60] @ b8f68 <__cxa_atexit@plt+0xac068> │ │ │ │ @@ -176151,41 +176151,41 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r7, [r5], #2624 @ 0xa40 │ │ │ │ + strbteq r6, [r5], #2624 @ 0xa40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b b8dd4 <__cxa_atexit@plt+0xabed4> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ b8fac <__cxa_atexit@plt+0xac0ac> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq pc, [r6], #350 @ 0x15e │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq lr, [r6], #3678 @ 0xe5e │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ b8fd0 <__cxa_atexit@plt+0xac0d0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq pc, [r6], #317 @ 0x13d │ │ │ │ - strbteq r7, [r5], #2544 @ 0x9f0 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq lr, [r6], #3645 @ 0xe3d │ │ │ │ + strbteq r6, [r5], #2544 @ 0x9f0 │ │ │ │ andeq r0, r3, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9090 <__cxa_atexit@plt+0xac190> │ │ │ │ ldr r2, [pc, #160] @ b9098 <__cxa_atexit@plt+0xac198> │ │ │ │ @@ -176207,15 +176207,15 @@ │ │ │ │ add r8, r2, r0 │ │ │ │ cmp r9, r8 │ │ │ │ bcs b905c <__cxa_atexit@plt+0xac15c> │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r7, r3, r1 │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, r7, #8 │ │ │ │ @@ -176223,21 +176223,21 @@ │ │ │ │ ldr r7, [pc, #40] @ b90a0 <__cxa_atexit@plt+0xac1a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [pc, #32] @ b90a4 <__cxa_atexit@plt+0xac1a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq r3, [ip, #-2812] @ 0xfffff504 │ │ │ │ - ldreq pc, [r6], #145 @ 0x91 │ │ │ │ - ldreq r3, [ip, #-2696] @ 0xfffff578 │ │ │ │ + ldreq r2, [ip, #-2820] @ 0xfffff4fc │ │ │ │ + ldreq lr, [r6], #3473 @ 0xd91 │ │ │ │ + ldreq r2, [ip, #-2704] @ 0xfffff570 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r5 │ │ │ │ ldr r9, [sl, #16]! │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -176245,28 +176245,28 @@ │ │ │ │ add r8, r2, r0 │ │ │ │ cmp r9, r8 │ │ │ │ bcs b90e8 <__cxa_atexit@plt+0xac1e8> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ add r3, r3, r1 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r3, #8 │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #16] @ b9114 <__cxa_atexit@plt+0xac214> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ - ldreq pc, [r6], #5 │ │ │ │ - strbteq r7, [r5], #2220 @ 0x8ac │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ + ldreq lr, [r6], #3333 @ 0xd05 │ │ │ │ + strbteq r6, [r5], #2220 @ 0x8ac │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9170 <__cxa_atexit@plt+0xac270> │ │ │ │ ldr r2, [pc, #60] @ b9178 <__cxa_atexit@plt+0xac278> │ │ │ │ @@ -176283,41 +176283,41 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r7, [r5], #2124 @ 0x84c │ │ │ │ + strbteq r6, [r5], #2124 @ 0x84c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b b8fe4 <__cxa_atexit@plt+0xac0e4> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ b91bc <__cxa_atexit@plt+0xac2bc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq lr, [r6], #3918 @ 0xf4e │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq lr, [r6], #3150 @ 0xc4e │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ b91e0 <__cxa_atexit@plt+0xac2e0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq lr, [r6], #3885 @ 0xf2d │ │ │ │ - strbteq r7, [r5], #2028 @ 0x7ec │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq lr, [r6], #3117 @ 0xc2d │ │ │ │ + strbteq r6, [r5], #2028 @ 0x7ec │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b92cc <__cxa_atexit@plt+0xac3cc> │ │ │ │ ldr r2, [pc, #204] @ b92d4 <__cxa_atexit@plt+0xac3d4> │ │ │ │ @@ -176350,15 +176350,15 @@ │ │ │ │ cmp r3, lr │ │ │ │ bcs b9298 <__cxa_atexit@plt+0xac398> │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r0, [r5, #-8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ str r3, [r5, #8] │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r8, r8, r9 │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r8, #8 │ │ │ │ @@ -176366,21 +176366,21 @@ │ │ │ │ mov r8, lr │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #36] @ b92e0 <__cxa_atexit@plt+0xac3e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldreq r3, [ip, #-2284] @ 0xfffff714 │ │ │ │ + ldreq r2, [ip, #-2292] @ 0xfffff70c │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - ldreq lr, [r6], #3661 @ 0xe4d │ │ │ │ + ldreq lr, [r6], #2893 @ 0xb4d │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #148] @ b9394 <__cxa_atexit@plt+0xac494> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -176402,31 +176402,31 @@ │ │ │ │ ldr lr, [r5, #8] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #4]! │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r1, r3 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r3, #8 │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #20] @ b9398 <__cxa_atexit@plt+0xac498> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq lr, [r6], #3461 @ 0xd85 │ │ │ │ + ldreq lr, [r6], #2693 @ 0xa85 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r5 │ │ │ │ ldr r3, [sl, #20]! │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [sl, #-16] │ │ │ │ @@ -176437,37 +176437,37 @@ │ │ │ │ ldr lr, [r5, #16] │ │ │ │ str r0, [r5, #16] │ │ │ │ str lr, [r5, #12]! │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ add r3, r3, r1 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r3, #8 │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #16] @ b9414 <__cxa_atexit@plt+0xac514> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ - ldreq lr, [r6], #3333 @ 0xd05 │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ + ldreq lr, [r6], #2565 @ 0xa05 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ b9438 <__cxa_atexit@plt+0xac538> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq lr, [r6], #3282 @ 0xcd2 │ │ │ │ - strbteq r7, [r5], #1288 @ 0x508 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq lr, [r6], #2514 @ 0x9d2 │ │ │ │ + strbteq r6, [r5], #1288 @ 0x508 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b94b4 <__cxa_atexit@plt+0xac5b4> │ │ │ │ ldr r3, [pc, #92] @ b94bc <__cxa_atexit@plt+0xac5bc> │ │ │ │ @@ -176493,50 +176493,50 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq r7, [r5], #1224 @ 0x4c8 │ │ │ │ - strbteq r7, [r5], #1200 @ 0x4b0 │ │ │ │ - strbteq r7, [r5], #1148 @ 0x47c │ │ │ │ + strbteq r6, [r5], #1224 @ 0x4c8 │ │ │ │ + strbteq r6, [r5], #1200 @ 0x4b0 │ │ │ │ + strbteq r6, [r5], #1148 @ 0x47c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ b9504 <__cxa_atexit@plt+0xac604> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [pc, #24] @ b9508 <__cxa_atexit@plt+0xac608> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r0, [pc, #12] @ b950c <__cxa_atexit@plt+0xac60c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r7, [r5], #1120 @ 0x460 │ │ │ │ - strbteq r7, [r5], #1104 @ 0x450 │ │ │ │ + strbteq r6, [r5], #1120 @ 0x460 │ │ │ │ + strbteq r6, [r5], #1104 @ 0x450 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldmdb r5, {r3, sl} │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ef47f4 <__cxa_atexit@plt+0xee78f4> │ │ │ │ + b 1bca628 <__cxa_atexit@plt+0x1bbd728> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ b954c <__cxa_atexit@plt+0xac64c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq lr, [r6], #3009 @ 0xbc1 │ │ │ │ - strbteq r7, [r5], #1168 @ 0x490 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq lr, [r6], #2241 @ 0x8c1 │ │ │ │ + strbteq r6, [r5], #1168 @ 0x490 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b9670 <__cxa_atexit@plt+0xac770> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -176599,35 +176599,35 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ ldr r5, [pc, #92] @ b96b8 <__cxa_atexit@plt+0xac7b8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b f05410 <__cxa_atexit@plt+0xef8510> │ │ │ │ + b 1bdb244 <__cxa_atexit@plt+0x1bce344> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - ldreq r3, [ip, #-264] @ 0xfffffef8 │ │ │ │ + ldreq r2, [ip, #-272] @ 0xfffffef0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ - strbteq r7, [r5], #796 @ 0x31c │ │ │ │ + strbteq r6, [r5], #796 @ 0x31c │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - ldreq r3, [ip, #-464] @ 0xfffffe30 │ │ │ │ - ldreq r3, [ip, #-1208] @ 0xfffffb48 │ │ │ │ - strbteq r7, [r5], #788 @ 0x314 │ │ │ │ + ldreq r2, [ip, #-472] @ 0xfffffe28 │ │ │ │ + ldreq r2, [ip, #-1216] @ 0xfffffb40 │ │ │ │ + strbteq r6, [r5], #788 @ 0x314 │ │ │ │ andeq r0, r3, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9738 <__cxa_atexit@plt+0xac838> │ │ │ │ ldr r2, [pc, #96] @ b9740 <__cxa_atexit@plt+0xac840> │ │ │ │ @@ -176646,35 +176646,35 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r3, [ip, #-1048] @ 0xfffffbe8 │ │ │ │ + ldreq r2, [ip, #-1056] @ 0xfffffbe0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ b977c <__cxa_atexit@plt+0xac87c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov ip, r7 │ │ │ │ mov sl, r6 │ │ │ │ mov r7, r4 │ │ │ │ @@ -176692,38 +176692,38 @@ │ │ │ │ str ip, [r3] │ │ │ │ mov r4, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, ip │ │ │ │ mov sl, r2 │ │ │ │ mov fp, lr │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ add r3, r8, r9 │ │ │ │ add r1, r3, #8 │ │ │ │ str lr, [sp, #4] │ │ │ │ mov r9, ip │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #56] @ b9838 <__cxa_atexit@plt+0xac938> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib sl, {r3, fp} │ │ │ │ str r4, [sl, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r4, r7 │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r7, #828] @ 0x33c │ │ │ │ mov r4, r7 │ │ │ │ mov r7, ip │ │ │ │ mov fp, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r3, [ip, #-792] @ 0xfffffce8 │ │ │ │ - strbteq r7, [r5], #404 @ 0x194 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r2, [ip, #-800] @ 0xfffffce0 │ │ │ │ + strbteq r6, [r5], #404 @ 0x194 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9904 <__cxa_atexit@plt+0xaca04> │ │ │ │ ldr r2, [pc, #184] @ b9918 <__cxa_atexit@plt+0xaca18> │ │ │ │ @@ -176756,15 +176756,15 @@ │ │ │ │ ldr r1, [pc, #88] @ b9924 <__cxa_atexit@plt+0xaca24> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -176772,17 +176772,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - ldreq r3, [ip, #-608] @ 0xfffffda0 │ │ │ │ + ldreq r2, [ip, #-616] @ 0xfffffd98 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strbteq r7, [r5], #172 @ 0xac │ │ │ │ + strbteq r6, [r5], #172 @ 0xac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -176803,44 +176803,44 @@ │ │ │ │ ldr r2, [r2, #11] │ │ │ │ ldr r1, [pc, #56] @ b99c4 <__cxa_atexit@plt+0xacac4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - ldreq r3, [ip, #-416] @ 0xfffffe60 │ │ │ │ + ldreq r2, [ip, #-424] @ 0xfffffe58 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ b99e8 <__cxa_atexit@plt+0xacae8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq lr, [r6], #1831 @ 0x727 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq lr, [r6], #1063 @ 0x427 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ b9a0c <__cxa_atexit@plt+0xacb0c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq lr, [r6], #1793 @ 0x701 │ │ │ │ - strbteq r6, [r5], #4032 @ 0xfc0 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq lr, [r6], #1025 @ 0x401 │ │ │ │ + strbteq r5, [r5], #4032 @ 0xfc0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9af8 <__cxa_atexit@plt+0xacbf8> │ │ │ │ ldr r2, [pc, #204] @ b9b00 <__cxa_atexit@plt+0xacc00> │ │ │ │ @@ -176873,15 +176873,15 @@ │ │ │ │ cmp r3, lr │ │ │ │ bcs b9ac4 <__cxa_atexit@plt+0xacbc4> │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r0, [r5, #-8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ str r3, [r5, #8] │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r8, r8, r9 │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r8, #8 │ │ │ │ @@ -176889,21 +176889,21 @@ │ │ │ │ mov r8, lr │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #36] @ b9b0c <__cxa_atexit@plt+0xacc0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldreq r3, [ip, #-192] @ 0xffffff40 │ │ │ │ + ldreq r2, [ip, #-200] @ 0xffffff38 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - ldreq lr, [r6], #1569 @ 0x621 │ │ │ │ + ldreq lr, [r6], #801 @ 0x321 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #148] @ b9bc0 <__cxa_atexit@plt+0xaccc0> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -176925,31 +176925,31 @@ │ │ │ │ ldr lr, [r5, #8] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #4]! │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r1, r3 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r3, #8 │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #20] @ b9bc4 <__cxa_atexit@plt+0xaccc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq lr, [r6], #1369 @ 0x559 │ │ │ │ + ldreq lr, [r6], #601 @ 0x259 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r5 │ │ │ │ ldr r3, [sl, #20]! │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [sl, #-16] │ │ │ │ @@ -176960,37 +176960,37 @@ │ │ │ │ ldr lr, [r5, #16] │ │ │ │ str r0, [r5, #16] │ │ │ │ str lr, [r5, #12]! │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ add r3, r3, r1 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r3, #8 │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #16] @ b9c40 <__cxa_atexit@plt+0xacd40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ - ldreq lr, [r6], #1241 @ 0x4d9 │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ + ldreq lr, [r6], #473 @ 0x1d9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ b9c64 <__cxa_atexit@plt+0xacd64> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq lr, [r6], #1190 @ 0x4a6 │ │ │ │ - strbteq r6, [r5], #3312 @ 0xcf0 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq lr, [r6], #422 @ 0x1a6 │ │ │ │ + strbteq r5, [r5], #3312 @ 0xcf0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9ce0 <__cxa_atexit@plt+0xacde0> │ │ │ │ ldr r3, [pc, #92] @ b9ce8 <__cxa_atexit@plt+0xacde8> │ │ │ │ @@ -177016,50 +177016,50 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq r6, [r5], #3248 @ 0xcb0 │ │ │ │ - strbteq r6, [r5], #3224 @ 0xc98 │ │ │ │ - strbteq r6, [r5], #3172 @ 0xc64 │ │ │ │ + strbteq r5, [r5], #3248 @ 0xcb0 │ │ │ │ + strbteq r5, [r5], #3224 @ 0xc98 │ │ │ │ + strbteq r5, [r5], #3172 @ 0xc64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ b9d30 <__cxa_atexit@plt+0xace30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [pc, #24] @ b9d34 <__cxa_atexit@plt+0xace34> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r0, [pc, #12] @ b9d38 <__cxa_atexit@plt+0xace38> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r6, [r5], #3144 @ 0xc48 │ │ │ │ - strbteq r6, [r5], #3128 @ 0xc38 │ │ │ │ + strbteq r5, [r5], #3144 @ 0xc48 │ │ │ │ + strbteq r5, [r5], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldmdb r5, {r3, sl} │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ef47f4 <__cxa_atexit@plt+0xee78f4> │ │ │ │ + b 1bca628 <__cxa_atexit@plt+0x1bbd728> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ b9d78 <__cxa_atexit@plt+0xace78> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq lr, [r6], #917 @ 0x395 │ │ │ │ - strbteq r6, [r5], #3204 @ 0xc84 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq lr, [r6], #149 @ 0x95 │ │ │ │ + strbteq r5, [r5], #3204 @ 0xc84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b9eb0 <__cxa_atexit@plt+0xacfb0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -177127,36 +177127,36 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ ldr r5, [pc, #96] @ b9efc <__cxa_atexit@plt+0xacffc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, sl │ │ │ │ ldr fp, [sp] │ │ │ │ - b f05410 <__cxa_atexit@plt+0xef8510> │ │ │ │ + b 1bdb244 <__cxa_atexit@plt+0x1bce344> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7a4 │ │ │ │ - ldreq r2, [ip, #-2268] @ 0xfffff724 │ │ │ │ + ldreq r1, [ip, #-2276] @ 0xfffff71c │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ - strbteq r6, [r5], #2784 @ 0xae0 │ │ │ │ + strbteq r5, [r5], #2784 @ 0xae0 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ - ldreq r2, [ip, #-2448] @ 0xfffff670 │ │ │ │ - ldreq r2, [ip, #-3192] @ 0xfffff388 │ │ │ │ - strbteq r6, [r5], #2768 @ 0xad0 │ │ │ │ + ldreq r1, [ip, #-2456] @ 0xfffff668 │ │ │ │ + ldreq r1, [ip, #-3200] @ 0xfffff380 │ │ │ │ + strbteq r5, [r5], #2768 @ 0xad0 │ │ │ │ andeq r0, r3, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9f7c <__cxa_atexit@plt+0xad07c> │ │ │ │ ldr r2, [pc, #96] @ b9f84 <__cxa_atexit@plt+0xad084> │ │ │ │ @@ -177175,35 +177175,35 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r2, [ip, #-3028] @ 0xfffff42c │ │ │ │ + ldreq r1, [ip, #-3036] @ 0xfffff424 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ b9fc0 <__cxa_atexit@plt+0xad0c0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov ip, r7 │ │ │ │ mov sl, r6 │ │ │ │ mov r7, r4 │ │ │ │ @@ -177221,38 +177221,38 @@ │ │ │ │ str ip, [r3] │ │ │ │ mov r4, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, ip │ │ │ │ mov sl, r2 │ │ │ │ mov fp, lr │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ add r3, r8, r9 │ │ │ │ add r1, r3, #8 │ │ │ │ str lr, [sp, #4] │ │ │ │ mov r9, ip │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #56] @ ba07c <__cxa_atexit@plt+0xad17c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib sl, {r3, fp} │ │ │ │ str r4, [sl, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r4, r7 │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r7, #828] @ 0x33c │ │ │ │ mov r4, r7 │ │ │ │ mov r7, ip │ │ │ │ mov fp, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r2, [ip, #-2772] @ 0xfffff52c │ │ │ │ - strbteq r6, [r5], #2384 @ 0x950 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r1, [ip, #-2780] @ 0xfffff524 │ │ │ │ + strbteq r5, [r5], #2384 @ 0x950 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ba148 <__cxa_atexit@plt+0xad248> │ │ │ │ ldr r2, [pc, #184] @ ba15c <__cxa_atexit@plt+0xad25c> │ │ │ │ @@ -177285,15 +177285,15 @@ │ │ │ │ ldr r1, [pc, #88] @ ba168 <__cxa_atexit@plt+0xad268> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -177301,17 +177301,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - ldreq r2, [ip, #-2588] @ 0xfffff5e4 │ │ │ │ + ldreq r1, [ip, #-2596] @ 0xfffff5dc │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strbteq r6, [r5], #2152 @ 0x868 │ │ │ │ + strbteq r5, [r5], #2152 @ 0x868 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -177332,44 +177332,44 @@ │ │ │ │ ldr r2, [r2, #11] │ │ │ │ ldr r1, [pc, #56] @ ba208 <__cxa_atexit@plt+0xad308> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - ldreq r2, [ip, #-2396] @ 0xfffff6a4 │ │ │ │ + ldreq r1, [ip, #-2404] @ 0xfffff69c │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ ba22c <__cxa_atexit@plt+0xad32c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq sp, [r6], #3811 @ 0xee3 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq sp, [r6], #3043 @ 0xbe3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ ba250 <__cxa_atexit@plt+0xad350> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq sp, [r6], #3773 @ 0xebd │ │ │ │ - strbteq r6, [r5], #1916 @ 0x77c │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq sp, [r6], #3005 @ 0xbbd │ │ │ │ + strbteq r5, [r5], #1916 @ 0x77c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ba33c <__cxa_atexit@plt+0xad43c> │ │ │ │ ldr r2, [pc, #204] @ ba344 <__cxa_atexit@plt+0xad444> │ │ │ │ @@ -177402,15 +177402,15 @@ │ │ │ │ cmp r3, lr │ │ │ │ bcs ba308 <__cxa_atexit@plt+0xad408> │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r0, [r5, #-8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ str r3, [r5, #8] │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r8, r8, r9 │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r8, #8 │ │ │ │ @@ -177418,21 +177418,21 @@ │ │ │ │ mov r8, lr │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #36] @ ba350 <__cxa_atexit@plt+0xad450> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldreq r2, [ip, #-2172] @ 0xfffff784 │ │ │ │ + ldreq r1, [ip, #-2180] @ 0xfffff77c │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - ldreq sp, [r6], #3549 @ 0xddd │ │ │ │ + ldreq sp, [r6], #2781 @ 0xadd │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #148] @ ba404 <__cxa_atexit@plt+0xad504> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -177454,31 +177454,31 @@ │ │ │ │ ldr lr, [r5, #8] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #4]! │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r1, r3 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r3, #8 │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #20] @ ba408 <__cxa_atexit@plt+0xad508> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq sp, [r6], #3349 @ 0xd15 │ │ │ │ + ldreq sp, [r6], #2581 @ 0xa15 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r5 │ │ │ │ ldr r3, [sl, #20]! │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [sl, #-16] │ │ │ │ @@ -177489,37 +177489,37 @@ │ │ │ │ ldr lr, [r5, #16] │ │ │ │ str r0, [r5, #16] │ │ │ │ str lr, [r5, #12]! │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ add r3, r3, r1 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r3, #8 │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #16] @ ba484 <__cxa_atexit@plt+0xad584> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ - ldreq sp, [r6], #3221 @ 0xc95 │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ + ldreq sp, [r6], #2453 @ 0x995 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ ba4a8 <__cxa_atexit@plt+0xad5a8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq sp, [r6], #3170 @ 0xc62 │ │ │ │ - strbteq r6, [r5], #1216 @ 0x4c0 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq sp, [r6], #2402 @ 0x962 │ │ │ │ + strbteq r5, [r5], #1216 @ 0x4c0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ba524 <__cxa_atexit@plt+0xad624> │ │ │ │ ldr r3, [pc, #92] @ ba52c <__cxa_atexit@plt+0xad62c> │ │ │ │ @@ -177545,50 +177545,50 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq r6, [r5], #1152 @ 0x480 │ │ │ │ - strbteq r6, [r5], #1128 @ 0x468 │ │ │ │ - strbteq r6, [r5], #1076 @ 0x434 │ │ │ │ + strbteq r5, [r5], #1152 @ 0x480 │ │ │ │ + strbteq r5, [r5], #1128 @ 0x468 │ │ │ │ + strbteq r5, [r5], #1076 @ 0x434 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ ba574 <__cxa_atexit@plt+0xad674> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [pc, #24] @ ba578 <__cxa_atexit@plt+0xad678> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r0, [pc, #12] @ ba57c <__cxa_atexit@plt+0xad67c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r6, [r5], #1048 @ 0x418 │ │ │ │ - strbteq r6, [r5], #1032 @ 0x408 │ │ │ │ + strbteq r5, [r5], #1048 @ 0x418 │ │ │ │ + strbteq r5, [r5], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldmdb r5, {r3, sl} │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ef47f4 <__cxa_atexit@plt+0xee78f4> │ │ │ │ + b 1bca628 <__cxa_atexit@plt+0x1bbd728> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ ba5bc <__cxa_atexit@plt+0xad6bc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq sp, [r6], #2897 @ 0xb51 │ │ │ │ - strbteq r6, [r5], #1104 @ 0x450 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq sp, [r6], #2129 @ 0x851 │ │ │ │ + strbteq r5, [r5], #1104 @ 0x450 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi ba6f4 <__cxa_atexit@plt+0xad7f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -177656,36 +177656,36 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ ldr r5, [pc, #96] @ ba740 <__cxa_atexit@plt+0xad840> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, sl │ │ │ │ ldr fp, [sp] │ │ │ │ - b f05410 <__cxa_atexit@plt+0xef8510> │ │ │ │ + b 1bdb244 <__cxa_atexit@plt+0x1bce344> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff78c │ │ │ │ - ldreq r2, [ip, #-152] @ 0xffffff68 │ │ │ │ + ldreq r1, [ip, #-160] @ 0xffffff60 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ - strbteq r6, [r5], #668 @ 0x29c │ │ │ │ + strbteq r5, [r5], #668 @ 0x29c │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ - ldreq r2, [ip, #-332] @ 0xfffffeb4 │ │ │ │ - ldreq r2, [ip, #-1076] @ 0xfffffbcc │ │ │ │ - strbteq r6, [r5], #652 @ 0x28c │ │ │ │ + ldreq r1, [ip, #-340] @ 0xfffffeac │ │ │ │ + ldreq r1, [ip, #-1084] @ 0xfffffbc4 │ │ │ │ + strbteq r5, [r5], #652 @ 0x28c │ │ │ │ andeq r0, r3, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ba7c0 <__cxa_atexit@plt+0xad8c0> │ │ │ │ ldr r2, [pc, #96] @ ba7c8 <__cxa_atexit@plt+0xad8c8> │ │ │ │ @@ -177704,35 +177704,35 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r2, [ip, #-912] @ 0xfffffc70 │ │ │ │ + ldreq r1, [ip, #-920] @ 0xfffffc68 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ ba804 <__cxa_atexit@plt+0xad904> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov ip, r7 │ │ │ │ mov sl, r6 │ │ │ │ mov r7, r4 │ │ │ │ @@ -177750,38 +177750,38 @@ │ │ │ │ str ip, [r3] │ │ │ │ mov r4, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, ip │ │ │ │ mov sl, r2 │ │ │ │ mov fp, lr │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ add r3, r8, r9 │ │ │ │ add r1, r3, #8 │ │ │ │ str lr, [sp, #4] │ │ │ │ mov r9, ip │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #56] @ ba8c0 <__cxa_atexit@plt+0xad9c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib sl, {r3, fp} │ │ │ │ str r4, [sl, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r4, r7 │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r7, #828] @ 0x33c │ │ │ │ mov r4, r7 │ │ │ │ mov r7, ip │ │ │ │ mov fp, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r2, [ip, #-656] @ 0xfffffd70 │ │ │ │ - strbteq r6, [r5], #268 @ 0x10c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r1, [ip, #-664] @ 0xfffffd68 │ │ │ │ + strbteq r5, [r5], #268 @ 0x10c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ba98c <__cxa_atexit@plt+0xada8c> │ │ │ │ ldr r2, [pc, #184] @ ba9a0 <__cxa_atexit@plt+0xadaa0> │ │ │ │ @@ -177814,15 +177814,15 @@ │ │ │ │ ldr r1, [pc, #88] @ ba9ac <__cxa_atexit@plt+0xadaac> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -177830,17 +177830,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - ldreq r2, [ip, #-472] @ 0xfffffe28 │ │ │ │ + ldreq r1, [ip, #-480] @ 0xfffffe20 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strbteq r6, [r5], #36 @ 0x24 │ │ │ │ + strbteq r5, [r5], #36 @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -177861,44 +177861,44 @@ │ │ │ │ ldr r2, [r2, #11] │ │ │ │ ldr r1, [pc, #56] @ baa4c <__cxa_atexit@plt+0xadb4c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - ldreq r2, [ip, #-280] @ 0xfffffee8 │ │ │ │ + ldreq r1, [ip, #-288] @ 0xfffffee0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ baa70 <__cxa_atexit@plt+0xadb70> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq sp, [r6], #1695 @ 0x69f │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq sp, [r6], #927 @ 0x39f │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ baa94 <__cxa_atexit@plt+0xadb94> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq sp, [r6], #1657 @ 0x679 │ │ │ │ - strbteq r5, [r5], #3896 @ 0xf38 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq sp, [r6], #889 @ 0x379 │ │ │ │ + strbteq r4, [r5], #3896 @ 0xf38 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bab80 <__cxa_atexit@plt+0xadc80> │ │ │ │ ldr r2, [pc, #204] @ bab88 <__cxa_atexit@plt+0xadc88> │ │ │ │ @@ -177931,15 +177931,15 @@ │ │ │ │ cmp r3, lr │ │ │ │ bcs bab4c <__cxa_atexit@plt+0xadc4c> │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r0, [r5, #-8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ str r3, [r5, #8] │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r8, r8, r9 │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r8, #8 │ │ │ │ @@ -177947,21 +177947,21 @@ │ │ │ │ mov r8, lr │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #36] @ bab94 <__cxa_atexit@plt+0xadc94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldreq r2, [ip, #-56] @ 0xffffffc8 │ │ │ │ + ldreq r1, [ip, #-64] @ 0xffffffc0 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - ldreq sp, [r6], #1433 @ 0x599 │ │ │ │ + ldreq sp, [r6], #665 @ 0x299 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #148] @ bac48 <__cxa_atexit@plt+0xadd48> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -177983,31 +177983,31 @@ │ │ │ │ ldr lr, [r5, #8] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #4]! │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r1, r3 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r3, #8 │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #20] @ bac4c <__cxa_atexit@plt+0xadd4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq sp, [r6], #1233 @ 0x4d1 │ │ │ │ + ldreq sp, [r6], #465 @ 0x1d1 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r5 │ │ │ │ ldr r3, [sl, #20]! │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [sl, #-16] │ │ │ │ @@ -178018,37 +178018,37 @@ │ │ │ │ ldr lr, [r5, #16] │ │ │ │ str r0, [r5, #16] │ │ │ │ str lr, [r5, #12]! │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ add r3, r3, r1 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r3, #8 │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #16] @ bacc8 <__cxa_atexit@plt+0xaddc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ - ldreq sp, [r6], #1105 @ 0x451 │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ + ldreq sp, [r6], #337 @ 0x151 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ bacec <__cxa_atexit@plt+0xaddec> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq sp, [r6], #1054 @ 0x41e │ │ │ │ - strbteq r5, [r5], #3216 @ 0xc90 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq sp, [r6], #286 @ 0x11e │ │ │ │ + strbteq r4, [r5], #3216 @ 0xc90 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bad68 <__cxa_atexit@plt+0xade68> │ │ │ │ ldr r3, [pc, #92] @ bad70 <__cxa_atexit@plt+0xade70> │ │ │ │ @@ -178074,50 +178074,50 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq r5, [r5], #3152 @ 0xc50 │ │ │ │ - strbteq r5, [r5], #3128 @ 0xc38 │ │ │ │ - strbteq r5, [r5], #3076 @ 0xc04 │ │ │ │ + strbteq r4, [r5], #3152 @ 0xc50 │ │ │ │ + strbteq r4, [r5], #3128 @ 0xc38 │ │ │ │ + strbteq r4, [r5], #3076 @ 0xc04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ badb8 <__cxa_atexit@plt+0xadeb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [pc, #24] @ badbc <__cxa_atexit@plt+0xadebc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r0, [pc, #12] @ badc0 <__cxa_atexit@plt+0xadec0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r5, [r5], #3048 @ 0xbe8 │ │ │ │ - strbteq r5, [r5], #3032 @ 0xbd8 │ │ │ │ + strbteq r4, [r5], #3048 @ 0xbe8 │ │ │ │ + strbteq r4, [r5], #3032 @ 0xbd8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldmdb r5, {r3, sl} │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ef47f4 <__cxa_atexit@plt+0xee78f4> │ │ │ │ + b 1bca628 <__cxa_atexit@plt+0x1bbd728> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ bae00 <__cxa_atexit@plt+0xadf00> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq sp, [r6], #781 @ 0x30d │ │ │ │ - strbteq r5, [r5], #3100 @ 0xc1c │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq sp, [r6], #13 │ │ │ │ + strbteq r4, [r5], #3100 @ 0xc1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi baf38 <__cxa_atexit@plt+0xae038> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -178185,36 +178185,36 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ ldr r5, [pc, #96] @ baf84 <__cxa_atexit@plt+0xae084> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, sl │ │ │ │ ldr fp, [sp] │ │ │ │ - b f05410 <__cxa_atexit@plt+0xef8510> │ │ │ │ + b 1bdb244 <__cxa_atexit@plt+0x1bce344> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff78c │ │ │ │ - ldreq r1, [ip, #-2132] @ 0xfffff7ac │ │ │ │ + ldreq r0, [ip, #-2140] @ 0xfffff7a4 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ - strbteq r5, [r5], #2648 @ 0xa58 │ │ │ │ + strbteq r4, [r5], #2648 @ 0xa58 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ - ldreq r1, [ip, #-2312] @ 0xfffff6f8 │ │ │ │ - ldreq r1, [ip, #-3056] @ 0xfffff410 │ │ │ │ - strbteq r5, [r5], #2632 @ 0xa48 │ │ │ │ + ldreq r0, [ip, #-2320] @ 0xfffff6f0 │ │ │ │ + ldreq r0, [ip, #-3064] @ 0xfffff408 │ │ │ │ + strbteq r4, [r5], #2632 @ 0xa48 │ │ │ │ andeq r0, r3, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bb004 <__cxa_atexit@plt+0xae104> │ │ │ │ ldr r2, [pc, #96] @ bb00c <__cxa_atexit@plt+0xae10c> │ │ │ │ @@ -178233,35 +178233,35 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r1, [ip, #-2892] @ 0xfffff4b4 │ │ │ │ + ldreq r0, [ip, #-2900] @ 0xfffff4ac │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ bb048 <__cxa_atexit@plt+0xae148> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov ip, r7 │ │ │ │ mov sl, r6 │ │ │ │ mov r7, r4 │ │ │ │ @@ -178279,38 +178279,38 @@ │ │ │ │ str ip, [r3] │ │ │ │ mov r4, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, ip │ │ │ │ mov sl, r2 │ │ │ │ mov fp, lr │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ add r3, r8, r9 │ │ │ │ add r1, r3, #8 │ │ │ │ str lr, [sp, #4] │ │ │ │ mov r9, ip │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #56] @ bb104 <__cxa_atexit@plt+0xae204> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib sl, {r3, fp} │ │ │ │ str r4, [sl, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r4, r7 │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r7, #828] @ 0x33c │ │ │ │ mov r4, r7 │ │ │ │ mov r7, ip │ │ │ │ mov fp, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r1, [ip, #-2636] @ 0xfffff5b4 │ │ │ │ - strbteq r5, [r5], #2248 @ 0x8c8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r0, [ip, #-2644] @ 0xfffff5ac │ │ │ │ + strbteq r4, [r5], #2248 @ 0x8c8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bb1d0 <__cxa_atexit@plt+0xae2d0> │ │ │ │ ldr r2, [pc, #184] @ bb1e4 <__cxa_atexit@plt+0xae2e4> │ │ │ │ @@ -178343,15 +178343,15 @@ │ │ │ │ ldr r1, [pc, #88] @ bb1f0 <__cxa_atexit@plt+0xae2f0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -178359,17 +178359,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - ldreq r1, [ip, #-2452] @ 0xfffff66c │ │ │ │ + ldreq r0, [ip, #-2460] @ 0xfffff664 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strbteq r5, [r5], #2016 @ 0x7e0 │ │ │ │ + strbteq r4, [r5], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -178390,44 +178390,44 @@ │ │ │ │ ldr r2, [r2, #11] │ │ │ │ ldr r1, [pc, #56] @ bb290 <__cxa_atexit@plt+0xae390> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - ldreq r1, [ip, #-2260] @ 0xfffff72c │ │ │ │ + ldreq r0, [ip, #-2268] @ 0xfffff724 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ bb2b4 <__cxa_atexit@plt+0xae3b4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq ip, [r6], #3675 @ 0xe5b │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq ip, [r6], #2907 @ 0xb5b │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ bb2d8 <__cxa_atexit@plt+0xae3d8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq ip, [r6], #3637 @ 0xe35 │ │ │ │ - strbteq r5, [r5], #1780 @ 0x6f4 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq ip, [r6], #2869 @ 0xb35 │ │ │ │ + strbteq r4, [r5], #1780 @ 0x6f4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bb3c4 <__cxa_atexit@plt+0xae4c4> │ │ │ │ ldr r2, [pc, #204] @ bb3cc <__cxa_atexit@plt+0xae4cc> │ │ │ │ @@ -178460,15 +178460,15 @@ │ │ │ │ cmp r3, lr │ │ │ │ bcs bb390 <__cxa_atexit@plt+0xae490> │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r0, [r5, #-8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ str r3, [r5, #8] │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r8, r8, r9 │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r8, #8 │ │ │ │ @@ -178476,21 +178476,21 @@ │ │ │ │ mov r8, lr │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #36] @ bb3d8 <__cxa_atexit@plt+0xae4d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldreq r1, [ip, #-2036] @ 0xfffff80c │ │ │ │ + ldreq r0, [ip, #-2044] @ 0xfffff804 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - ldreq ip, [r6], #3413 @ 0xd55 │ │ │ │ + ldreq ip, [r6], #2645 @ 0xa55 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #148] @ bb48c <__cxa_atexit@plt+0xae58c> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -178512,31 +178512,31 @@ │ │ │ │ ldr lr, [r5, #8] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #4]! │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r1, r3 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r3, #8 │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #20] @ bb490 <__cxa_atexit@plt+0xae590> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq ip, [r6], #3213 @ 0xc8d │ │ │ │ + ldreq ip, [r6], #2445 @ 0x98d │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r5 │ │ │ │ ldr r3, [sl, #20]! │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [sl, #-16] │ │ │ │ @@ -178547,37 +178547,37 @@ │ │ │ │ ldr lr, [r5, #16] │ │ │ │ str r0, [r5, #16] │ │ │ │ str lr, [r5, #12]! │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ add r3, r3, r1 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r3, #8 │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #16] @ bb50c <__cxa_atexit@plt+0xae60c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ - ldreq ip, [r6], #3085 @ 0xc0d │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ + ldreq ip, [r6], #2317 @ 0x90d │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ bb530 <__cxa_atexit@plt+0xae630> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq ip, [r6], #3034 @ 0xbda │ │ │ │ - strbteq r5, [r5], #1120 @ 0x460 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq ip, [r6], #2266 @ 0x8da │ │ │ │ + strbteq r4, [r5], #1120 @ 0x460 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bb5ac <__cxa_atexit@plt+0xae6ac> │ │ │ │ ldr r3, [pc, #92] @ bb5b4 <__cxa_atexit@plt+0xae6b4> │ │ │ │ @@ -178603,50 +178603,50 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq r5, [r5], #1056 @ 0x420 │ │ │ │ - strbteq r5, [r5], #1032 @ 0x408 │ │ │ │ - strbteq r5, [r5], #980 @ 0x3d4 │ │ │ │ + strbteq r4, [r5], #1056 @ 0x420 │ │ │ │ + strbteq r4, [r5], #1032 @ 0x408 │ │ │ │ + strbteq r4, [r5], #980 @ 0x3d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ bb5fc <__cxa_atexit@plt+0xae6fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [pc, #24] @ bb600 <__cxa_atexit@plt+0xae700> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r0, [pc, #12] @ bb604 <__cxa_atexit@plt+0xae704> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r5, [r5], #952 @ 0x3b8 │ │ │ │ - strbteq r5, [r5], #936 @ 0x3a8 │ │ │ │ + strbteq r4, [r5], #952 @ 0x3b8 │ │ │ │ + strbteq r4, [r5], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldmdb r5, {r3, sl} │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ef47f4 <__cxa_atexit@plt+0xee78f4> │ │ │ │ + b 1bca628 <__cxa_atexit@plt+0x1bbd728> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ bb644 <__cxa_atexit@plt+0xae744> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq ip, [r6], #2761 @ 0xac9 │ │ │ │ - strbteq r5, [r5], #1000 @ 0x3e8 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq ip, [r6], #1993 @ 0x7c9 │ │ │ │ + strbteq r4, [r5], #1000 @ 0x3e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi bb77c <__cxa_atexit@plt+0xae87c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -178714,36 +178714,36 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ ldr r5, [pc, #96] @ bb7c8 <__cxa_atexit@plt+0xae8c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, sl │ │ │ │ ldr fp, [sp] │ │ │ │ - b f05410 <__cxa_atexit@plt+0xef8510> │ │ │ │ + b 1bdb244 <__cxa_atexit@plt+0x1bce344> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff78c │ │ │ │ - ldreq r1, [ip, #-16] │ │ │ │ + ldreq r0, [ip, #-24] @ 0xffffffe8 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ - strbteq r5, [r5], #532 @ 0x214 │ │ │ │ + strbteq r4, [r5], #532 @ 0x214 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ - ldreq r1, [ip, #-196] @ 0xffffff3c │ │ │ │ - ldreq r1, [ip, #-940] @ 0xfffffc54 │ │ │ │ - strbteq r5, [r5], #516 @ 0x204 │ │ │ │ + ldreq r0, [ip, #-204] @ 0xffffff34 │ │ │ │ + ldreq r0, [ip, #-948] @ 0xfffffc4c │ │ │ │ + strbteq r4, [r5], #516 @ 0x204 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bb848 <__cxa_atexit@plt+0xae948> │ │ │ │ ldr r2, [pc, #96] @ bb850 <__cxa_atexit@plt+0xae950> │ │ │ │ @@ -178762,35 +178762,35 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r1, [ip, #-776] @ 0xfffffcf8 │ │ │ │ + ldreq r0, [ip, #-784] @ 0xfffffcf0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ bb88c <__cxa_atexit@plt+0xae98c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #188] @ bb95c <__cxa_atexit@plt+0xaea5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ @@ -178813,15 +178813,15 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str sl, [r5, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, lr │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r8, lr │ │ │ │ add r1, r3, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, ip │ │ │ │ @@ -178829,22 +178829,22 @@ │ │ │ │ ldr r3, [pc, #48] @ bb960 <__cxa_atexit@plt+0xaea60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r9, sl} │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, fp, #7 │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r1, [ip, #-488] @ 0xfffffe18 │ │ │ │ + ldreq r0, [ip, #-496] @ 0xfffffe10 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r3, lr │ │ │ │ bcc bb9f8 <__cxa_atexit@plt+0xaeaf8> │ │ │ │ mov r3, r5 │ │ │ │ @@ -178858,54 +178858,54 @@ │ │ │ │ bcs bb9bc <__cxa_atexit@plt+0xaeabc> │ │ │ │ str ip, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ add r7, r8, r1 │ │ │ │ add r1, r7, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, lr │ │ │ │ str ip, [sp] │ │ │ │ bl bf04 │ │ │ │ ldr r7, [pc, #44] @ bba08 <__cxa_atexit@plt+0xaeb08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, sl} │ │ │ │ str r9, [r6, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, fp, #7 │ │ │ │ mov r6, fp │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r1, [ip, #-316] @ 0xfffffec4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r0, [ip, #-324] @ 0xfffffebc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ bba2c <__cxa_atexit@plt+0xaeb2c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq ip, [r6], #1763 @ 0x6e3 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq ip, [r6], #995 @ 0x3e3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ bba50 <__cxa_atexit@plt+0xaeb50> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq ip, [r6], #1725 @ 0x6bd │ │ │ │ - strbteq r4, [r5], #4076 @ 0xfec │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq ip, [r6], #957 @ 0x3bd │ │ │ │ + strbteq r3, [r5], #4076 @ 0xfec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bbb80 <__cxa_atexit@plt+0xaec80> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -178971,35 +178971,35 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r4, fp │ │ │ │ mov r5, r3 │ │ │ │ ldr r9, [pc, #80] @ bbbc8 <__cxa_atexit@plt+0xaecc8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b f05410 <__cxa_atexit@plt+0xef8510> │ │ │ │ + b 1bdb244 <__cxa_atexit@plt+0x1bce344> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - ldreq r0, [ip, #-3080] @ 0xfffff3f8 │ │ │ │ + ldreq pc, [fp, #-3088] @ 0xfffff3f0 │ │ │ │ @ instruction: 0xffffd2fc │ │ │ │ @ instruction: 0xffffd42c │ │ │ │ @ instruction: 0xffffd49c │ │ │ │ @ instruction: 0xffffd4b0 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - ldreq r0, [ip, #-3272] @ 0xfffff338 │ │ │ │ - ldreq r0, [ip, #-4016] @ 0xfffff050 │ │ │ │ - strbteq r4, [r5], #3520 @ 0xdc0 │ │ │ │ - strbteq r4, [r5], #3576 @ 0xdf8 │ │ │ │ + ldreq pc, [fp, #-3280] @ 0xfffff330 │ │ │ │ + ldreq pc, [fp, #-4024] @ 0xfffff048 │ │ │ │ + strbteq r3, [r5], #3520 @ 0xdc0 │ │ │ │ + strbteq r3, [r5], #3576 @ 0xdf8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bbc48 <__cxa_atexit@plt+0xaed48> │ │ │ │ ldr r2, [pc, #96] @ bbc50 <__cxa_atexit@plt+0xaed50> │ │ │ │ @@ -179018,35 +179018,35 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r0, [ip, #-3844] @ 0xfffff0fc │ │ │ │ + ldreq pc, [fp, #-3852] @ 0xfffff0f4 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ bbc8c <__cxa_atexit@plt+0xaed8c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #188] @ bbd5c <__cxa_atexit@plt+0xaee5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ @@ -179069,15 +179069,15 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str sl, [r5, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, lr │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r8, lr │ │ │ │ add r1, r3, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, ip │ │ │ │ @@ -179085,22 +179085,22 @@ │ │ │ │ ldr r3, [pc, #48] @ bbd60 <__cxa_atexit@plt+0xaee60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r9, sl} │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, fp, #7 │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r0, [ip, #-3560] @ 0xfffff218 │ │ │ │ + ldreq pc, [fp, #-3568] @ 0xfffff210 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r3, lr │ │ │ │ bcc bbdf8 <__cxa_atexit@plt+0xaeef8> │ │ │ │ mov r3, r5 │ │ │ │ @@ -179114,54 +179114,54 @@ │ │ │ │ bcs bbdbc <__cxa_atexit@plt+0xaeebc> │ │ │ │ str ip, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ add r7, r8, r1 │ │ │ │ add r1, r7, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, lr │ │ │ │ str ip, [sp] │ │ │ │ bl bf04 │ │ │ │ ldr r7, [pc, #44] @ bbe08 <__cxa_atexit@plt+0xaef08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, sl} │ │ │ │ str r9, [r6, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, fp, #7 │ │ │ │ mov r6, fp │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r0, [ip, #-3388] @ 0xfffff2c4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq pc, [fp, #-3396] @ 0xfffff2bc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ bbe2c <__cxa_atexit@plt+0xaef2c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq ip, [r6], #739 @ 0x2e3 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq fp, [r6], #4067 @ 0xfe3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ bbe50 <__cxa_atexit@plt+0xaef50> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq ip, [r6], #701 @ 0x2bd │ │ │ │ - strbteq r4, [r5], #3068 @ 0xbfc │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq fp, [r6], #4029 @ 0xfbd │ │ │ │ + strbteq r3, [r5], #3068 @ 0xbfc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bbf10 <__cxa_atexit@plt+0xaf010> │ │ │ │ @@ -179199,43 +179199,43 @@ │ │ │ │ str r9, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ ldr r1, [pc, #68] @ bbf44 <__cxa_atexit@plt+0xaf044> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ mov r9, ip │ │ │ │ - b 400654 <__cxa_atexit@plt+0x3f3754> │ │ │ │ + b 3fedec <__cxa_atexit@plt+0x3f1eec> │ │ │ │ mov r6, r3 │ │ │ │ b bbf20 <__cxa_atexit@plt+0xaf020> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq r0, [ip, #-2052] @ 0xfffff7fc │ │ │ │ + ldreq pc, [fp, #-2060] @ 0xfffff7f4 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - strbteq r4, [r5], #2632 @ 0xa48 │ │ │ │ + strbteq r3, [r5], #2632 @ 0xa48 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbteq r4, [r5], #2672 @ 0xa70 │ │ │ │ + strbteq r3, [r5], #2672 @ 0xa70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ bbf74 <__cxa_atexit@plt+0xaf074> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ bbf78 <__cxa_atexit@plt+0xaf078> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b f05410 <__cxa_atexit@plt+0xef8510> │ │ │ │ - ldreq r0, [ip, #-2244] @ 0xfffff73c │ │ │ │ - ldreq r0, [ip, #-2988] @ 0xfffff454 │ │ │ │ - strbteq r4, [r5], #2604 @ 0xa2c │ │ │ │ + b 1bdb244 <__cxa_atexit@plt+0x1bce344> │ │ │ │ + ldreq pc, [fp, #-2252] @ 0xfffff734 │ │ │ │ + ldreq pc, [fp, #-2996] @ 0xfffff44c │ │ │ │ + strbteq r3, [r5], #2604 @ 0xa2c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bbff8 <__cxa_atexit@plt+0xaf0f8> │ │ │ │ ldr r2, [pc, #96] @ bc000 <__cxa_atexit@plt+0xaf100> │ │ │ │ @@ -179254,35 +179254,35 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r0, [ip, #-2896] @ 0xfffff4b0 │ │ │ │ + ldreq pc, [fp, #-2904] @ 0xfffff4a8 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ bc03c <__cxa_atexit@plt+0xaf13c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #188] @ bc10c <__cxa_atexit@plt+0xaf20c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ @@ -179305,15 +179305,15 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str sl, [r5, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, lr │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r8, lr │ │ │ │ add r1, r3, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, ip │ │ │ │ @@ -179321,22 +179321,22 @@ │ │ │ │ ldr r3, [pc, #48] @ bc110 <__cxa_atexit@plt+0xaf210> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r9, sl} │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, fp, #7 │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r0, [ip, #-2616] @ 0xfffff5c8 │ │ │ │ + ldreq pc, [fp, #-2624] @ 0xfffff5c0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r3, lr │ │ │ │ bcc bc1a8 <__cxa_atexit@plt+0xaf2a8> │ │ │ │ mov r3, r5 │ │ │ │ @@ -179350,36 +179350,36 @@ │ │ │ │ bcs bc16c <__cxa_atexit@plt+0xaf26c> │ │ │ │ str ip, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ add r7, r8, r1 │ │ │ │ add r1, r7, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, lr │ │ │ │ str ip, [sp] │ │ │ │ bl bf04 │ │ │ │ ldr r7, [pc, #44] @ bc1b8 <__cxa_atexit@plt+0xaf2b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, sl} │ │ │ │ str r9, [r6, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, fp, #7 │ │ │ │ mov r6, fp │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r0, [ip, #-2444] @ 0xfffff674 │ │ │ │ - strbteq r4, [r5], #2192 @ 0x890 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq pc, [fp, #-2452] @ 0xfffff66c │ │ │ │ + strbteq r3, [r5], #2192 @ 0x890 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc254 <__cxa_atexit@plt+0xaf354> │ │ │ │ @@ -179408,57 +179408,57 @@ │ │ │ │ add r1, r7, #12 │ │ │ │ stm r1, {r0, r8, sl} │ │ │ │ str r7, [r7, #24] │ │ │ │ ldr r7, [pc, #68] @ bc28c <__cxa_atexit@plt+0xaf38c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, lr │ │ │ │ - b 400684 <__cxa_atexit@plt+0x3f3784> │ │ │ │ + b 3fee1c <__cxa_atexit@plt+0x3f1f1c> │ │ │ │ mov r6, r7 │ │ │ │ b bc264 <__cxa_atexit@plt+0xaf364> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ bc274 <__cxa_atexit@plt+0xaf374> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r5], #2048 @ 0x800 │ │ │ │ + strbteq r3, [r5], #2048 @ 0x800 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xffffcbac │ │ │ │ - ldreq fp, [r6], #3847 @ 0xf07 │ │ │ │ + ldreq fp, [r6], #3079 @ 0xc07 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - ldreq r0, [ip, #-1548] @ 0xfffff9f4 │ │ │ │ - ldreq r0, [ip, #-2260] @ 0xfffff72c │ │ │ │ + ldreq pc, [fp, #-1556] @ 0xfffff9ec │ │ │ │ + ldreq pc, [fp, #-2268] @ 0xfffff724 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc2e8 <__cxa_atexit@plt+0xaf3e8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq bc2e0 <__cxa_atexit@plt+0xaf3e0> │ │ │ │ ldr r3, [pc, #48] @ bc2f0 <__cxa_atexit@plt+0xaf3f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ bc2f4 <__cxa_atexit@plt+0xaf3f4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ bc2f8 <__cxa_atexit@plt+0xaf3f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sl, [r6], #1752 @ 0x6d8 │ │ │ │ - ldreq r0, [ip, #-964] @ 0xfffffc3c │ │ │ │ + ldreq sl, [r6], #984 @ 0x3d8 │ │ │ │ + ldreq pc, [fp, #-972] @ 0xfffffc34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -179476,16 +179476,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ bc368 <__cxa_atexit@plt+0xaf468> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r0, [ip, #-1448] @ 0xfffffa58 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq pc, [fp, #-1456] @ 0xfffffa50 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -179501,44 +179501,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ bc3cc <__cxa_atexit@plt+0xaf4cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r0, [ip, #-1328] @ 0xfffffad0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq pc, [fp, #-1336] @ 0xfffffac8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc428 <__cxa_atexit@plt+0xaf528> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq bc420 <__cxa_atexit@plt+0xaf520> │ │ │ │ ldr r3, [pc, #48] @ bc430 <__cxa_atexit@plt+0xaf530> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ bc434 <__cxa_atexit@plt+0xaf534> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ bc438 <__cxa_atexit@plt+0xaf538> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sl, [r6], #1415 @ 0x587 │ │ │ │ - ldreq r0, [ip, #-644] @ 0xfffffd7c │ │ │ │ + ldreq sl, [r6], #647 @ 0x287 │ │ │ │ + ldreq pc, [fp, #-652] @ 0xfffffd74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -179556,16 +179556,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ bc4a8 <__cxa_atexit@plt+0xaf5a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r0, [ip, #-1128] @ 0xfffffb98 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq pc, [fp, #-1136] @ 0xfffffb90 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -179581,44 +179581,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ bc50c <__cxa_atexit@plt+0xaf60c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r0, [ip, #-1008] @ 0xfffffc10 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq pc, [fp, #-1016] @ 0xfffffc08 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc568 <__cxa_atexit@plt+0xaf668> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq bc560 <__cxa_atexit@plt+0xaf660> │ │ │ │ ldr r3, [pc, #48] @ bc570 <__cxa_atexit@plt+0xaf670> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ bc574 <__cxa_atexit@plt+0xaf674> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ bc578 <__cxa_atexit@plt+0xaf678> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sl, [r6], #1077 @ 0x435 │ │ │ │ - ldreq r0, [ip, #-324] @ 0xfffffebc │ │ │ │ + ldreq sl, [r6], #309 @ 0x135 │ │ │ │ + ldreq pc, [fp, #-332] @ 0xfffffeb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -179636,16 +179636,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ bc5e8 <__cxa_atexit@plt+0xaf6e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r0, [ip, #-808] @ 0xfffffcd8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq pc, [fp, #-816] @ 0xfffffcd0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -179661,16 +179661,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ bc64c <__cxa_atexit@plt+0xaf74c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r0, [ip, #-688] @ 0xfffffd50 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq pc, [fp, #-696] @ 0xfffffd48 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bc6dc <__cxa_atexit@plt+0xaf7dc> │ │ │ │ @@ -179704,17 +179704,17 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ bc6f4 <__cxa_atexit@plt+0xaf7f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r0, [ip, #-96] @ 0xffffffa0 │ │ │ │ - strbteq r4, [r5], #960 @ 0x3c0 │ │ │ │ - ldreq pc, [fp, #-4080] @ 0xfffff010 │ │ │ │ + ldreq pc, [fp, #-104] @ 0xffffff98 │ │ │ │ + strbteq r3, [r5], #960 @ 0x3c0 │ │ │ │ + ldreq lr, [fp, #-4088] @ 0xfffff008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r2, [pc, #52] @ bc748 <__cxa_atexit@plt+0xaf848> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ @@ -179726,43 +179726,43 @@ │ │ │ │ mov r1, #1 │ │ │ │ tst r2, r1, lsl r3 │ │ │ │ ldrne r7, [pc, #16] @ bc74c <__cxa_atexit@plt+0xaf84c> │ │ │ │ ldrne r7, [pc, r7] │ │ │ │ addne r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [fp, #-4012] @ 0xfffff054 │ │ │ │ - ldreq pc, [fp, #-4048] @ 0xfffff030 │ │ │ │ + ldreq lr, [fp, #-4020] @ 0xfffff04c │ │ │ │ + ldreq lr, [fp, #-4056] @ 0xfffff028 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc7a8 <__cxa_atexit@plt+0xaf8a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq bc7a0 <__cxa_atexit@plt+0xaf8a0> │ │ │ │ ldr r3, [pc, #48] @ bc7b0 <__cxa_atexit@plt+0xaf8b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ bc7b4 <__cxa_atexit@plt+0xaf8b4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ bc7b8 <__cxa_atexit@plt+0xaf8b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sl, [r6], #499 @ 0x1f3 │ │ │ │ - ldreq pc, [fp, #-3844] @ 0xfffff0fc │ │ │ │ + ldreq r9, [r6], #3827 @ 0xef3 │ │ │ │ + ldreq lr, [fp, #-3852] @ 0xfffff0f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -179780,16 +179780,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ bc828 <__cxa_atexit@plt+0xaf928> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r0, [ip, #-232] @ 0xffffff18 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq pc, [fp, #-240] @ 0xffffff10 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -179805,16 +179805,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ bc88c <__cxa_atexit@plt+0xaf98c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r0, [ip, #-112] @ 0xffffff90 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq pc, [fp, #-120] @ 0xffffff88 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r3, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi bc924 <__cxa_atexit@plt+0xafa24> │ │ │ │ @@ -179844,24 +179844,24 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r5, r9 │ │ │ │ mov r7, lr │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [fp, #-3544] @ 0xfffff228 │ │ │ │ - ldreq r0, [ip, #-240] @ 0xffffff10 │ │ │ │ + ldreq lr, [fp, #-3552] @ 0xfffff220 │ │ │ │ + ldreq pc, [fp, #-248] @ 0xffffff08 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -179873,16 +179873,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq pc, [fp, #-3372] @ 0xfffff2d4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq lr, [fp, #-3380] @ 0xfffff2cc │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi bca74 <__cxa_atexit@plt+0xafb74> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -179919,36 +179919,36 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r1, [r6, #136] @ 0x88 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r2, [r6, #144] @ 0x90 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r0, [pc, #76] @ bcaa4 <__cxa_atexit@plt+0xafba4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ mov sl, r6 │ │ │ │ b bca84 <__cxa_atexit@plt+0xafb84> │ │ │ │ mov r7, #148 @ 0x94 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [fp, #-3280] @ 0xfffff330 │ │ │ │ - ldreq pc, [fp, #-4064] @ 0xfffff020 │ │ │ │ + ldreq lr, [fp, #-3288] @ 0xfffff328 │ │ │ │ + ldreq lr, [fp, #-4072] @ 0xfffff018 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq pc, [fp, #-4012] @ 0xfffff054 │ │ │ │ + ldreq lr, [fp, #-4020] @ 0xfffff04c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -179976,27 +179976,27 @@ │ │ │ │ stmib r8, {r1, r7} │ │ │ │ str r2, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r2, [r8, #20] │ │ │ │ str r3, [r5] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq pc, [fp, #-3780] @ 0xfffff13c │ │ │ │ + ldreq lr, [fp, #-3788] @ 0xfffff134 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [r5], #3900 @ 0xf3c │ │ │ │ + strbteq r2, [r5], #3900 @ 0xf3c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bcba0 <__cxa_atexit@plt+0xafca0> │ │ │ │ ldr r3, [pc, #44] @ bcbb0 <__cxa_atexit@plt+0xafcb0> │ │ │ │ @@ -180009,17 +180009,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bcbbc <__cxa_atexit@plt+0xafcbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r3, [r5], #3868 @ 0xf1c │ │ │ │ - strbteq r3, [r5], #3852 @ 0xf0c │ │ │ │ - strbteq r3, [r5], #3856 @ 0xf10 │ │ │ │ + strbteq r2, [r5], #3868 @ 0xf1c │ │ │ │ + strbteq r2, [r5], #3852 @ 0xf0c │ │ │ │ + strbteq r2, [r5], #3856 @ 0xf10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ blt bcc0c <__cxa_atexit@plt+0xafd0c> │ │ │ │ cmp r3, #129 @ 0x81 │ │ │ │ @@ -180033,15 +180033,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ beq bcc38 <__cxa_atexit@plt+0xafd38> │ │ │ │ mov r7, r8 │ │ │ │ b bcc54 <__cxa_atexit@plt+0xafd54> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r3, [pc, #36] @ bcc44 <__cxa_atexit@plt+0xafd44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ beq bcc38 <__cxa_atexit@plt+0xafd38> │ │ │ │ mov r7, r8 │ │ │ │ @@ -180114,15 +180114,15 @@ │ │ │ │ str fp, [r6, #-12] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r7, #143 @ 0x8f │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ cmp r9, #121 @ 0x79 │ │ │ │ bge bcdc8 <__cxa_atexit@plt+0xafec8> │ │ │ │ ldr r1, [pc, #136] @ bcdf4 <__cxa_atexit@plt+0xafef4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4]! │ │ │ │ mov r1, #120 @ 0x78 │ │ │ │ str r1, [r6, #4] │ │ │ │ @@ -180141,32 +180141,32 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r3, [r6, #136] @ 0x88 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r1, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r7, [pc, #60] @ bce0c <__cxa_atexit@plt+0xaff0c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov fp, ip │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ mov r6, #148 @ 0x94 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ mov fp, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq pc, [fp, #-3176] @ 0xfffff398 │ │ │ │ - ldreq pc, [fp, #-3124] @ 0xfffff3cc │ │ │ │ - ldreq pc, [fp, #-3232] @ 0xfffff360 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq lr, [fp, #-3184] @ 0xfffff390 │ │ │ │ + ldreq lr, [fp, #-3132] @ 0xfffff3c4 │ │ │ │ + ldreq lr, [fp, #-3240] @ 0xfffff358 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - ldreq pc, [fp, #-3084] @ 0xfffff3f4 │ │ │ │ - ldreq pc, [fp, #-2500] @ 0xfffff63c │ │ │ │ + ldreq lr, [fp, #-3092] @ 0xfffff3ec │ │ │ │ + ldreq lr, [fp, #-2508] @ 0xfffff634 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -180186,19 +180186,19 @@ │ │ │ │ stmib r8, {r2, r7} │ │ │ │ str r3, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq pc, [fp, #-2940] @ 0xfffff484 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq lr, [fp, #-2948] @ 0xfffff47c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -180236,23 +180236,23 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ bcf54 <__cxa_atexit@plt+0xb0054> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ - ldreq pc, [fp, #-1976] @ 0xfffff848 │ │ │ │ - ldreq pc, [fp, #-2528] @ 0xfffff620 │ │ │ │ + ldreq lr, [fp, #-1984] @ 0xfffff840 │ │ │ │ + ldreq lr, [fp, #-2536] @ 0xfffff618 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bcfa4 <__cxa_atexit@plt+0xb00a4> │ │ │ │ @@ -180263,43 +180263,43 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq pc, [fp, #-1812] @ 0xfffff8ec │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq lr, [fp, #-1820] @ 0xfffff8e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd00c <__cxa_atexit@plt+0xb010c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq bd004 <__cxa_atexit@plt+0xb0104> │ │ │ │ ldr r3, [pc, #48] @ bd014 <__cxa_atexit@plt+0xb0114> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ bd018 <__cxa_atexit@plt+0xb0118> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ bd01c <__cxa_atexit@plt+0xb011c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r9, [r6], #2445 @ 0x98d │ │ │ │ - ldreq pc, [fp, #-1696] @ 0xfffff960 │ │ │ │ + ldreq r9, [r6], #1677 @ 0x68d │ │ │ │ + ldreq lr, [fp, #-1704] @ 0xfffff958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -180317,16 +180317,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ bd08c <__cxa_atexit@plt+0xb018c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq pc, [fp, #-2180] @ 0xfffff77c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq lr, [fp, #-2188] @ 0xfffff774 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -180342,47 +180342,47 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ bd0f0 <__cxa_atexit@plt+0xb01f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq pc, [fp, #-2060] @ 0xfffff7f4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq lr, [fp, #-2068] @ 0xfffff7ec │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r3, [r5], #2536 @ 0x9e8 │ │ │ │ + strbteq r2, [r5], #2536 @ 0x9e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi bd154 <__cxa_atexit@plt+0xb0254> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq bd14c <__cxa_atexit@plt+0xb024c> │ │ │ │ ldr r9, [pc, #52] @ bd15c <__cxa_atexit@plt+0xb025c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ bd160 <__cxa_atexit@plt+0xb0260> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ bd164 <__cxa_atexit@plt+0xb0264> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400514 <__cxa_atexit@plt+0x3f3614> │ │ │ │ + b 3fecc4 <__cxa_atexit@plt+0x3f1dc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [r5], #2472 @ 0x9a8 │ │ │ │ - ldreq pc, [fp, #-1384] @ 0xfffffa98 │ │ │ │ - ldreq pc, [fp, #-2028] @ 0xfffff814 │ │ │ │ - strbteq r3, [r5], #2472 @ 0x9a8 │ │ │ │ + strbteq r2, [r5], #2472 @ 0x9a8 │ │ │ │ + ldreq lr, [fp, #-1392] @ 0xfffffa90 │ │ │ │ + ldreq lr, [fp, #-2036] @ 0xfffff80c │ │ │ │ + strbteq r2, [r5], #2472 @ 0x9a8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r2, [pc, #44] @ bd1b4 <__cxa_atexit@plt+0xb02b4> │ │ │ │ addls r2, pc, r2 │ │ │ │ @@ -180394,18 +180394,18 @@ │ │ │ │ ldrls r2, [pc, r2] │ │ │ │ stmibls r5, {r1, r2, r7} │ │ │ │ ldrls r0, [pc, #20] @ bd1c0 <__cxa_atexit@plt+0xb02c0> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r3, [r5], #2352 @ 0x930 │ │ │ │ - ldreq pc, [fp, #-1276] @ 0xfffffb04 │ │ │ │ - strbteq r3, [r5], #2324 @ 0x914 │ │ │ │ - strbteq r3, [r5], #2364 @ 0x93c │ │ │ │ + strbteq r2, [r5], #2352 @ 0x930 │ │ │ │ + ldreq lr, [fp, #-1284] @ 0xfffffafc │ │ │ │ + strbteq r2, [r5], #2324 @ 0x914 │ │ │ │ + strbteq r2, [r5], #2364 @ 0x93c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ cmp r7, #1 │ │ │ │ ldrge r2, [r3, #11] │ │ │ │ cmpge r2, #1 │ │ │ │ @@ -180452,15 +180452,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #272] @ bd3a4 <__cxa_atexit@plt+0xb04a4> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ stm r5, {r3, lr} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ add r2, lr, #8 │ │ │ │ add r2, r2, r3 │ │ │ │ ldrsb r1, [r2] │ │ │ │ uxtb r3, r1 │ │ │ │ cmn r1, #1 │ │ │ │ bgt bd314 <__cxa_atexit@plt+0xb0414> │ │ │ │ ldrb r1, [r2, #1] │ │ │ │ @@ -180494,15 +180494,15 @@ │ │ │ │ movne r2, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bcs bd34c <__cxa_atexit@plt+0xb044c> │ │ │ │ ldr r3, [pc, #92] @ bd39c <__cxa_atexit@plt+0xb049c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ lsrs r3, r2, #16 │ │ │ │ lsr r3, r2, #11 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, #2 │ │ │ │ @@ -180510,21 +180510,21 @@ │ │ │ │ mul r7, r3, r7 │ │ │ │ ldr r1, [pc, #48] @ bd3a8 <__cxa_atexit@plt+0xb04a8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbteq r3, [r5], #2172 @ 0x87c │ │ │ │ - strbteq r3, [r5], #2160 @ 0x870 │ │ │ │ + strbteq r2, [r5], #2172 @ 0x87c │ │ │ │ + strbteq r2, [r5], #2160 @ 0x870 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq pc, [fp, #-1768] @ 0xfffff918 │ │ │ │ + ldreq lr, [fp, #-1776] @ 0xfffff910 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -180541,16 +180541,16 @@ │ │ │ │ str r3, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq pc, [fp, #-1260] @ 0xfffffb14 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq lr, [fp, #-1268] @ 0xfffffb0c │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ @@ -180730,21 +180730,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, fp │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq pc, [fp, #-564] @ 0xfffffdcc │ │ │ │ - ldreq pc, [fp, #-696] @ 0xfffffd48 │ │ │ │ + ldreq lr, [fp, #-572] @ 0xfffffdc4 │ │ │ │ + ldreq lr, [fp, #-704] @ 0xfffffd40 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -180766,16 +180766,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ bd790 <__cxa_atexit@plt+0xb0890> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq pc, [fp, #-372] @ 0xfffffe8c │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq lr, [fp, #-380] @ 0xfffffe84 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -180798,16 +180798,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ bd810 <__cxa_atexit@plt+0xb0910> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq pc, [fp, #-244] @ 0xffffff0c │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq lr, [fp, #-252] @ 0xffffff04 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -180830,16 +180830,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ bd890 <__cxa_atexit@plt+0xb0990> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq pc, [fp, #-116] @ 0xffffff8c │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq lr, [fp, #-124] @ 0xffffff84 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -180862,16 +180862,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ bd910 <__cxa_atexit@plt+0xb0a10> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq lr, [fp, #-4084] @ 0xfffff00c │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq sp, [fp, #-4092] @ 0xfffff004 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r4, r5 │ │ │ │ ldr r8, [r4, #4]! │ │ │ │ @@ -180931,16 +180931,16 @@ │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq lr, [fp, #-3832] @ 0xfffff108 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq sp, [fp, #-3840] @ 0xfffff100 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -180963,33 +180963,33 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ bdaa4 <__cxa_atexit@plt+0xb0ba4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq lr, [fp, #-3680] @ 0xfffff1a0 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq sp, [fp, #-3688] @ 0xfffff198 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bdadc <__cxa_atexit@plt+0xb0bdc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ bdae4 <__cxa_atexit@plt+0xb0be4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [fp, #-3024] @ 0xfffff430 │ │ │ │ + ldreq sp, [fp, #-3032] @ 0xfffff428 │ │ │ │ andeq r0, r3, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi bdb7c <__cxa_atexit@plt+0xb0c7c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -181018,24 +181018,24 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r5, r9 │ │ │ │ mov r7, lr │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [fp, #-2944] @ 0xfffff480 │ │ │ │ - ldreq lr, [fp, #-3736] @ 0xfffff168 │ │ │ │ + ldreq sp, [fp, #-2952] @ 0xfffff478 │ │ │ │ + ldreq sp, [fp, #-3744] @ 0xfffff160 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -181047,16 +181047,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq lr, [fp, #-2772] @ 0xfffff52c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sp, [fp, #-2780] @ 0xfffff524 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi bdccc <__cxa_atexit@plt+0xb0dcc> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -181093,36 +181093,36 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r1, [r6, #136] @ 0x88 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r2, [r6, #144] @ 0x90 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r0, [pc, #76] @ bdcfc <__cxa_atexit@plt+0xb0dfc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ mov sl, r6 │ │ │ │ b bdcdc <__cxa_atexit@plt+0xb0ddc> │ │ │ │ mov r7, #148 @ 0x94 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [fp, #-2680] @ 0xfffff588 │ │ │ │ - ldreq lr, [fp, #-3464] @ 0xfffff278 │ │ │ │ + ldreq sp, [fp, #-2688] @ 0xfffff580 │ │ │ │ + ldreq sp, [fp, #-3472] @ 0xfffff270 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq lr, [fp, #-3412] @ 0xfffff2ac │ │ │ │ + ldreq sp, [fp, #-3420] @ 0xfffff2a4 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -181150,20 +181150,20 @@ │ │ │ │ stmib r8, {r1, r7} │ │ │ │ str r2, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r2, [r8, #20] │ │ │ │ str r3, [r5] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq lr, [fp, #-3180] @ 0xfffff394 │ │ │ │ + ldreq sp, [fp, #-3188] @ 0xfffff38c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -181203,15 +181203,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ beq bde80 <__cxa_atexit@plt+0xb0f80> │ │ │ │ mov r7, r8 │ │ │ │ b bde9c <__cxa_atexit@plt+0xb0f9c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r3, [pc, #36] @ bde8c <__cxa_atexit@plt+0xb0f8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ beq bde80 <__cxa_atexit@plt+0xb0f80> │ │ │ │ mov r7, r8 │ │ │ │ @@ -181284,15 +181284,15 @@ │ │ │ │ str fp, [r6, #-12] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r7, #143 @ 0x8f │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ cmp r9, #121 @ 0x79 │ │ │ │ bge be010 <__cxa_atexit@plt+0xb1110> │ │ │ │ ldr r1, [pc, #136] @ be03c <__cxa_atexit@plt+0xb113c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4]! │ │ │ │ mov r1, #120 @ 0x78 │ │ │ │ str r1, [r6, #4] │ │ │ │ @@ -181311,32 +181311,32 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r3, [r6, #136] @ 0x88 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r1, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r7, [pc, #60] @ be054 <__cxa_atexit@plt+0xb1154> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov fp, ip │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ mov r6, #148 @ 0x94 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ mov fp, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq lr, [fp, #-2592] @ 0xfffff5e0 │ │ │ │ - ldreq lr, [fp, #-2540] @ 0xfffff614 │ │ │ │ - ldreq lr, [fp, #-2648] @ 0xfffff5a8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sp, [fp, #-2600] @ 0xfffff5d8 │ │ │ │ + ldreq sp, [fp, #-2548] @ 0xfffff60c │ │ │ │ + ldreq sp, [fp, #-2656] @ 0xfffff5a0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - ldreq lr, [fp, #-2500] @ 0xfffff63c │ │ │ │ - ldreq lr, [fp, #-1916] @ 0xfffff884 │ │ │ │ + ldreq sp, [fp, #-2508] @ 0xfffff634 │ │ │ │ + ldreq sp, [fp, #-1924] @ 0xfffff87c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -181356,19 +181356,19 @@ │ │ │ │ stmib r8, {r2, r7} │ │ │ │ str r3, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq lr, [fp, #-2356] @ 0xfffff6cc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sp, [fp, #-2364] @ 0xfffff6c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -181406,23 +181406,23 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ be19c <__cxa_atexit@plt+0xb129c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ - ldreq lr, [fp, #-1392] @ 0xfffffa90 │ │ │ │ - ldreq lr, [fp, #-1944] @ 0xfffff868 │ │ │ │ + ldreq sp, [fp, #-1400] @ 0xfffffa88 │ │ │ │ + ldreq sp, [fp, #-1952] @ 0xfffff860 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc be1ec <__cxa_atexit@plt+0xb12ec> │ │ │ │ @@ -181433,16 +181433,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq lr, [fp, #-1228] @ 0xfffffb34 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sp, [fp, #-1236] @ 0xfffffb2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -181464,15 +181464,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ - strbteq r2, [r5], #2204 @ 0x89c │ │ │ │ + strbteq r1, [r5], #2204 @ 0x89c │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -181493,16 +181493,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeed4 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strbteq r2, [r5], #2140 @ 0x85c │ │ │ │ - strbteq r2, [r5], #2108 @ 0x83c │ │ │ │ + strbteq r1, [r5], #2140 @ 0x85c │ │ │ │ + strbteq r1, [r5], #2108 @ 0x83c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi be370 <__cxa_atexit@plt+0xb1470> │ │ │ │ ldr r3, [pc, #116] @ be380 <__cxa_atexit@plt+0xb1480> │ │ │ │ @@ -181534,18 +181534,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ be390 <__cxa_atexit@plt+0xb1490> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbteq r2, [r5], #2048 @ 0x800 │ │ │ │ - strbteq r2, [r5], #2004 @ 0x7d4 │ │ │ │ - strbteq r2, [r5], #1996 @ 0x7cc │ │ │ │ - strbteq r2, [r5], #1940 @ 0x794 │ │ │ │ + strbteq r1, [r5], #2048 @ 0x800 │ │ │ │ + strbteq r1, [r5], #2004 @ 0x7d4 │ │ │ │ + strbteq r1, [r5], #1996 @ 0x7cc │ │ │ │ + strbteq r1, [r5], #1940 @ 0x794 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #52] @ be3dc <__cxa_atexit@plt+0xb14dc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -181556,36 +181556,36 @@ │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r5, #-16]! │ │ │ │ ldr r0, [pc, #12] @ be3e4 <__cxa_atexit@plt+0xb14e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r2, [r5], #1904 @ 0x770 │ │ │ │ - strbteq r2, [r5], #1880 @ 0x758 │ │ │ │ + strbteq r1, [r5], #1904 @ 0x770 │ │ │ │ + strbteq r1, [r5], #1880 @ 0x758 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 40068c <__cxa_atexit@plt+0x3f378c> │ │ │ │ - strbteq r2, [r5], #1832 @ 0x728 │ │ │ │ + b 3fee24 <__cxa_atexit@plt+0x3f1f24> │ │ │ │ + strbteq r1, [r5], #1832 @ 0x728 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi be49c <__cxa_atexit@plt+0xb159c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq be494 <__cxa_atexit@plt+0xb1594> │ │ │ │ ldr r7, [pc, #124] @ be4c4 <__cxa_atexit@plt+0xb15c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #120] @ be4c8 <__cxa_atexit@plt+0xb15c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -181612,19 +181612,19 @@ │ │ │ │ ldr r6, [pc, #32] @ be4cc <__cxa_atexit@plt+0xb15cc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r2, [r5], #1788 @ 0x6fc │ │ │ │ - ldreq lr, [fp, #-584] @ 0xfffffdb8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r1, [r5], #1788 @ 0x6fc │ │ │ │ + ldreq sp, [fp, #-592] @ 0xfffffdb0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq lr, [fp, #-1700] @ 0xfffff95c │ │ │ │ + ldreq sp, [fp, #-1708] @ 0xfffff954 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -181638,16 +181638,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ be530 <__cxa_atexit@plt+0xb1630> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq lr, [fp, #-1568] @ 0xfffff9e0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sp, [fp, #-1576] @ 0xfffff9d8 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b be630 <__cxa_atexit@plt+0xb1730> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -181680,26 +181680,26 @@ │ │ │ │ str r1, [r2, #128] @ 0x80 │ │ │ │ str r2, [r2, #132] @ 0x84 │ │ │ │ str r0, [r2, #136] @ 0x88 │ │ │ │ str r9, [r2, #140] @ 0x8c │ │ │ │ str r8, [r2, #144] @ 0x90 │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r5, r3 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq lr, [fp, #-292] @ 0xfffffedc │ │ │ │ - ldreq lr, [fp, #-1104] @ 0xfffffbb0 │ │ │ │ - ldreq lr, [fp, #-1064] @ 0xfffffbd8 │ │ │ │ + ldreq sp, [fp, #-300] @ 0xfffffed4 │ │ │ │ + ldreq sp, [fp, #-1112] @ 0xfffffba8 │ │ │ │ + ldreq sp, [fp, #-1072] @ 0xfffffbd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @@ -181730,15 +181730,15 @@ │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ str r7, [r3, #-4] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r2, r6, #143 @ 0x8f │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ add r2, r3, #4 │ │ │ │ cmp r7, #0 │ │ │ │ beq be6f4 <__cxa_atexit@plt+0xb17f4> │ │ │ │ ldr lr, [pc, #196] @ be774 <__cxa_atexit@plt+0xb1874> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r3, #40]! @ 0x28 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -181772,30 +181772,30 @@ │ │ │ │ ldr r2, [pc, #60] @ be768 <__cxa_atexit@plt+0xb1868> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ add r5, r5, #8 │ │ │ │ sub r3, r6, #15 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r7, [pc, #36] @ be770 <__cxa_atexit@plt+0xb1870> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [fp, #-720] @ 0xfffffd30 │ │ │ │ - ldreq lr, [fp, #-680] @ 0xfffffd58 │ │ │ │ - ldreq lr, [fp, #-864] @ 0xfffffca0 │ │ │ │ - strbteq r2, [r5], #1084 @ 0x43c │ │ │ │ + ldreq sp, [fp, #-728] @ 0xfffffd28 │ │ │ │ + ldreq sp, [fp, #-688] @ 0xfffffd50 │ │ │ │ + ldreq sp, [fp, #-872] @ 0xfffffc98 │ │ │ │ + strbteq r1, [r5], #1084 @ 0x43c │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - ldreq sp, [fp, #-4060] @ 0xfffff024 │ │ │ │ - ldreq lr, [fp, #-516] @ 0xfffffdfc │ │ │ │ + ldreq ip, [fp, #-4068] @ 0xfffff01c │ │ │ │ + ldreq sp, [fp, #-524] @ 0xfffffdf4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi be7e4 <__cxa_atexit@plt+0xb18e4> │ │ │ │ ldr r3, [pc, #84] @ be7f4 <__cxa_atexit@plt+0xb18f4> │ │ │ │ @@ -181818,15 +181818,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ be7f8 <__cxa_atexit@plt+0xb18f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r2, [r5], #928 @ 0x3a0 │ │ │ │ + strbteq r1, [r5], #928 @ 0x3a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -181835,15 +181835,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi be8a4 <__cxa_atexit@plt+0xb19a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq be89c <__cxa_atexit@plt+0xb199c> │ │ │ │ ldr r7, [pc, #124] @ be8cc <__cxa_atexit@plt+0xb19cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #120] @ be8d0 <__cxa_atexit@plt+0xb19d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -181870,19 +181870,19 @@ │ │ │ │ ldr r6, [pc, #32] @ be8d4 <__cxa_atexit@plt+0xb19d4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r2, [r5], #828 @ 0x33c │ │ │ │ - ldreq sp, [fp, #-3648] @ 0xfffff1c0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r1, [r5], #828 @ 0x33c │ │ │ │ + ldreq ip, [fp, #-3656] @ 0xfffff1b8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq lr, [fp, #-668] @ 0xfffffd64 │ │ │ │ + ldreq sp, [fp, #-676] @ 0xfffffd5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -181896,16 +181896,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ be938 <__cxa_atexit@plt+0xb1a38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq lr, [fp, #-536] @ 0xfffffde8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sp, [fp, #-544] @ 0xfffffde0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi be988 <__cxa_atexit@plt+0xb1a88> │ │ │ │ @@ -181923,15 +181923,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ be99c <__cxa_atexit@plt+0xb1a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r2, [r5], #560 @ 0x230 │ │ │ │ + strbteq r1, [r5], #560 @ 0x230 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -181955,77 +181955,77 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ bea1c <__cxa_atexit@plt+0xb1b1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r2, [r5], #436 @ 0x1b4 │ │ │ │ + strbteq r1, [r5], #436 @ 0x1b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - strbteq r2, [r5], #408 @ 0x198 │ │ │ │ + strbteq r1, [r5], #408 @ 0x198 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi bea90 <__cxa_atexit@plt+0xb1b90> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq bea88 <__cxa_atexit@plt+0xb1b88> │ │ │ │ ldr r8, [pc, #40] @ bea98 <__cxa_atexit@plt+0xb1b98> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ bea9c <__cxa_atexit@plt+0xb1b9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r2, [r5], #344 @ 0x158 │ │ │ │ - ldreq sp, [fp, #-3104] @ 0xfffff3e0 │ │ │ │ - strbteq r1, [r5], #3236 @ 0xca4 │ │ │ │ + strbteq r1, [r5], #344 @ 0x158 │ │ │ │ + ldreq ip, [fp, #-3112] @ 0xfffff3d8 │ │ │ │ + strbteq r0, [r5], #3236 @ 0xca4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi beb04 <__cxa_atexit@plt+0xb1c04> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq beafc <__cxa_atexit@plt+0xb1bfc> │ │ │ │ ldr r3, [pc, #56] @ beb0c <__cxa_atexit@plt+0xb1c0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ beb10 <__cxa_atexit@plt+0xb1c10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ beb14 <__cxa_atexit@plt+0xb1c14> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r1, [r5], #3192 @ 0xc78 │ │ │ │ - ldreq sp, [fp, #-3004] @ 0xfffff444 │ │ │ │ - ldreq lr, [fp, #-56] @ 0xffffffc8 │ │ │ │ + strbteq r0, [r5], #3192 @ 0xc78 │ │ │ │ + ldreq ip, [fp, #-3012] @ 0xfffff43c │ │ │ │ + ldreq sp, [fp, #-64] @ 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi beb80 <__cxa_atexit@plt+0xb1c80> │ │ │ │ ldr r2, [pc, #84] @ beb88 <__cxa_atexit@plt+0xb1c88> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -182047,62 +182047,62 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq sp, [fp, #-2908] @ 0xfffff4a4 │ │ │ │ - ldreq sp, [fp, #-4020] @ 0xfffff04c │ │ │ │ + ldreq ip, [fp, #-2916] @ 0xfffff49c │ │ │ │ + ldreq ip, [fp, #-4028] @ 0xfffff044 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ bebb8 <__cxa_atexit@plt+0xb1cb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ addeq r7, r3, #3 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [fp, #-3972] @ 0xfffff07c │ │ │ │ - strbteq r1, [r5], #2288 @ 0x8f0 │ │ │ │ + ldreq ip, [fp, #-3980] @ 0xfffff074 │ │ │ │ + strbteq r0, [r5], #2288 @ 0x8f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bebf8 <__cxa_atexit@plt+0xb1cf8> │ │ │ │ ldr r2, [pc, #36] @ bec00 <__cxa_atexit@plt+0xb1d00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ bec04 <__cxa_atexit@plt+0xb1d04> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [fp, #-2752] @ 0xfffff540 │ │ │ │ - ldreq sp, [fp, #-3908] @ 0xfffff0bc │ │ │ │ - strbteq r1, [r5], #2212 @ 0x8a4 │ │ │ │ + ldreq ip, [fp, #-2760] @ 0xfffff538 │ │ │ │ + ldreq ip, [fp, #-3916] @ 0xfffff0b4 │ │ │ │ + strbteq r0, [r5], #2212 @ 0x8a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bec3c <__cxa_atexit@plt+0xb1d3c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ bec44 <__cxa_atexit@plt+0xb1d44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [fp, #-2672] @ 0xfffff590 │ │ │ │ - strbteq r2, [r5], #836 @ 0x344 │ │ │ │ + ldreq ip, [fp, #-2680] @ 0xfffff588 │ │ │ │ + strbteq r1, [r5], #836 @ 0x344 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi becac <__cxa_atexit@plt+0xb1dac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -182118,40 +182118,40 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r7, [pc, #40] @ becd0 <__cxa_atexit@plt+0xb1dd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq sp, [fp, #-3224] @ 0xfffff368 │ │ │ │ - strbteq r2, [r5], #680 @ 0x2a8 │ │ │ │ + ldreq ip, [fp, #-3232] @ 0xfffff360 │ │ │ │ + strbteq r1, [r5], #680 @ 0x2a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne bed10 <__cxa_atexit@plt+0xb1e10> │ │ │ │ ldr r6, [pc, #136] @ bed80 <__cxa_atexit@plt+0xb1e80> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r6, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r6, r9 │ │ │ │ - b 3eda2c <__cxa_atexit@plt+0x3e0b2c> │ │ │ │ + b 1235384 <__cxa_atexit@plt+0x1228484> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ cmp fp, r5 │ │ │ │ bhi bed58 <__cxa_atexit@plt+0xb1e58> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc bed60 <__cxa_atexit@plt+0xb1e60> │ │ │ │ @@ -182161,44 +182161,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #72] @ bed8c <__cxa_atexit@plt+0xb1e8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b bed68 <__cxa_atexit@plt+0xb1e68> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ bed7c <__cxa_atexit@plt+0xb1e7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r1, [r5], #2636 @ 0xa4c │ │ │ │ + strbteq r0, [r5], #2636 @ 0xa4c │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xffff94f8 │ │ │ │ @ instruction: 0xffff93fc │ │ │ │ - ldreq r7, [r6], #3209 @ 0xc89 │ │ │ │ - strbteq r2, [r5], #476 @ 0x1dc │ │ │ │ + ldreq r7, [r6], #2441 @ 0x989 │ │ │ │ + strbteq r1, [r5], #476 @ 0x1dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bedcc <__cxa_atexit@plt+0xb1ecc> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r2, [pc, #124] @ bee38 <__cxa_atexit@plt+0xb1f38> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stmda r5, {r3, r9} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b a50254 <__cxa_atexit@plt+0xa43354> │ │ │ │ + b 189752c <__cxa_atexit@plt+0x188a62c> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ cmp fp, r5 │ │ │ │ bhi bee20 <__cxa_atexit@plt+0xb1f20> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -182209,28 +182209,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #64] @ bee44 <__cxa_atexit@plt+0xb1f44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ bee34 <__cxa_atexit@plt+0xb1f34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r1, [r5], #2452 @ 0x994 │ │ │ │ + strbteq r0, [r5], #2452 @ 0x994 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffff9438 │ │ │ │ @ instruction: 0xffff933c │ │ │ │ - ldreq r7, [r6], #3017 @ 0xbc9 │ │ │ │ - strbteq r2, [r5], #292 @ 0x124 │ │ │ │ + ldreq r7, [r6], #2249 @ 0x8c9 │ │ │ │ + strbteq r1, [r5], #292 @ 0x124 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne bee74 <__cxa_atexit@plt+0xb1f74> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -182252,15 +182252,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r6, [r5] │ │ │ │ stmib r5, {r3, r9} │ │ │ │ mov r6, r2 │ │ │ │ - b a50254 <__cxa_atexit@plt+0xa43354> │ │ │ │ + b 189752c <__cxa_atexit@plt+0x188a62c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ cmp fp, r5 │ │ │ │ mov r6, r2 │ │ │ │ @@ -182276,43 +182276,43 @@ │ │ │ │ ldr r3, [pc, #72] @ bef54 <__cxa_atexit@plt+0xb2054> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r2, #4]! │ │ │ │ str r8, [r2, #8] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #12] @ bef44 <__cxa_atexit@plt+0xb2044> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbteq r1, [r5], #2184 @ 0x888 │ │ │ │ + strbteq r0, [r5], #2184 @ 0x888 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ @ instruction: 0xffff9330 │ │ │ │ @ instruction: 0xffff9234 │ │ │ │ - ldreq r7, [r6], #2753 @ 0xac1 │ │ │ │ - strbteq r2, [r5], #20 │ │ │ │ + ldreq r7, [r6], #1985 @ 0x7c1 │ │ │ │ + strbteq r1, [r5], #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bef94 <__cxa_atexit@plt+0xb2094> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r2, [pc, #124] @ bf000 <__cxa_atexit@plt+0xb2100> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stmda r5, {r3, r9} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b a50254 <__cxa_atexit@plt+0xa43354> │ │ │ │ + b 189752c <__cxa_atexit@plt+0x188a62c> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ cmp fp, r5 │ │ │ │ bhi befe8 <__cxa_atexit@plt+0xb20e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -182323,28 +182323,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #64] @ bf00c <__cxa_atexit@plt+0xb210c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ beffc <__cxa_atexit@plt+0xb20fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r1, [r5], #1996 @ 0x7cc │ │ │ │ + strbteq r0, [r5], #1996 @ 0x7cc │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xffff9270 │ │ │ │ @ instruction: 0xffff9174 │ │ │ │ - ldreq r7, [r6], #2561 @ 0xa01 │ │ │ │ - strbteq r1, [r5], #3984 @ 0xf90 │ │ │ │ + ldreq r7, [r6], #1793 @ 0x701 │ │ │ │ + strbteq r0, [r5], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf06c <__cxa_atexit@plt+0xb216c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -182358,25 +182358,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 237a78 <__cxa_atexit@plt+0x22ab78> │ │ │ │ + b 107f3d0 <__cxa_atexit@plt+0x10724d0> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - ldreq sp, [fp, #-1616] @ 0xfffff9b0 │ │ │ │ - strbteq r1, [r5], #3776 @ 0xec0 │ │ │ │ + ldreq ip, [fp, #-1624] @ 0xfffff9a8 │ │ │ │ + strbteq r0, [r5], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bf104 <__cxa_atexit@plt+0xb2204> │ │ │ │ ldr r1, [pc, #92] @ bf110 <__cxa_atexit@plt+0xb2210> │ │ │ │ @@ -182393,47 +182393,47 @@ │ │ │ │ ldr r9, [r7, #55] @ 0x37 │ │ │ │ ldr sl, [r7, #59] @ 0x3b │ │ │ │ ldr r3, [r7, #63] @ 0x3f │ │ │ │ ldr r2, [pc, #44] @ bf118 <__cxa_atexit@plt+0xb2218> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3e9d98 <__cxa_atexit@plt+0x3dce98> │ │ │ │ + b 12316f0 <__cxa_atexit@plt+0x12247f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq sp, [fp, #-1492] @ 0xfffffa2c │ │ │ │ + ldreq ip, [fp, #-1500] @ 0xfffffa24 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r1, [r5], #3636 @ 0xe34 │ │ │ │ + strbteq r0, [r5], #3636 @ 0xe34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ bf14c <__cxa_atexit@plt+0xb224c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #55] @ 0x37 │ │ │ │ ldr sl, [r7, #59] @ 0x3b │ │ │ │ ldr r2, [r7, #63] @ 0x3f │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3e9d98 <__cxa_atexit@plt+0x3dce98> │ │ │ │ + b 12316f0 <__cxa_atexit@plt+0x12247f0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ bf170 <__cxa_atexit@plt+0xb2270> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 283c44 <__cxa_atexit@plt+0x276d44> │ │ │ │ - ldreq sp, [fp, #-2512] @ 0xfffff630 │ │ │ │ - strbteq r1, [r5], #3508 @ 0xdb4 │ │ │ │ + b 10cb59c <__cxa_atexit@plt+0x10be69c> │ │ │ │ + ldreq ip, [fp, #-2520] @ 0xfffff628 │ │ │ │ + strbteq r0, [r5], #3508 @ 0xdb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi bf1e4 <__cxa_atexit@plt+0xb22e4> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -182459,81 +182459,81 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [fp, #-1276] @ 0xfffffb04 │ │ │ │ + ldreq ip, [fp, #-1284] @ 0xfffffafc │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - strbteq r1, [r5], #3336 @ 0xd08 │ │ │ │ + strbteq r0, [r5], #3336 @ 0xd08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf238 <__cxa_atexit@plt+0xb2338> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ bf240 <__cxa_atexit@plt+0xb2340> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 289a3c <__cxa_atexit@plt+0x27cb3c> │ │ │ │ + b 10d1394 <__cxa_atexit@plt+0x10c4494> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [fp, #-1136] @ 0xfffffb90 │ │ │ │ - strbteq r1, [r5], #3272 @ 0xcc8 │ │ │ │ + ldreq ip, [fp, #-1144] @ 0xfffffb88 │ │ │ │ + strbteq r0, [r5], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf278 <__cxa_atexit@plt+0xb2378> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ bf280 <__cxa_atexit@plt+0xb2380> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 289a3c <__cxa_atexit@plt+0x27cb3c> │ │ │ │ + b 10d1394 <__cxa_atexit@plt+0x10c4494> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [fp, #-1072] @ 0xfffffbd0 │ │ │ │ - strbteq r1, [r5], #3196 @ 0xc7c │ │ │ │ + ldreq ip, [fp, #-1080] @ 0xfffffbc8 │ │ │ │ + strbteq r0, [r5], #3196 @ 0xc7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf2b8 <__cxa_atexit@plt+0xb23b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ bf2c0 <__cxa_atexit@plt+0xb23c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4f7914 <__cxa_atexit@plt+0x4eaa14> │ │ │ │ + b 133e424 <__cxa_atexit@plt+0x1331524> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [fp, #-1008] @ 0xfffffc10 │ │ │ │ - strbteq r1, [r5], #3132 @ 0xc3c │ │ │ │ + ldreq ip, [fp, #-1016] @ 0xfffffc08 │ │ │ │ + strbteq r0, [r5], #3132 @ 0xc3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf2f8 <__cxa_atexit@plt+0xb23f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ bf300 <__cxa_atexit@plt+0xb2400> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4f7914 <__cxa_atexit@plt+0x4eaa14> │ │ │ │ + b 133e424 <__cxa_atexit@plt+0x1331524> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [fp, #-944] @ 0xfffffc50 │ │ │ │ - strbteq r1, [r5], #3104 @ 0xc20 │ │ │ │ + ldreq ip, [fp, #-952] @ 0xfffffc48 │ │ │ │ + strbteq r0, [r5], #3104 @ 0xc20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf354 <__cxa_atexit@plt+0xb2454> │ │ │ │ ldr r3, [pc, #52] @ bf35c <__cxa_atexit@plt+0xb245c> │ │ │ │ @@ -182548,15 +182548,15 @@ │ │ │ │ b bf36c <__cxa_atexit@plt+0xb246c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r1, [r5], #3016 @ 0xbc8 │ │ │ │ + strbteq r0, [r5], #3016 @ 0xbc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bf3d8 <__cxa_atexit@plt+0xb24d8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -182577,27 +182577,27 @@ │ │ │ │ ldr r2, [r7, #23] │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r1, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r0, r3, r8} │ │ │ │ str r2, [r5, #20] │ │ │ │ str r9, [r5, #24] │ │ │ │ - b 2819e4 <__cxa_atexit@plt+0x274ae4> │ │ │ │ + b 10c933c <__cxa_atexit@plt+0x10bc43c> │ │ │ │ ldr r7, [pc, #32] @ bf400 <__cxa_atexit@plt+0xb2500> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldreq sp, [fp, #-732] @ 0xfffffd24 │ │ │ │ - strbteq r1, [r5], #2852 @ 0xb24 │ │ │ │ + ldreq ip, [fp, #-740] @ 0xfffffd1c │ │ │ │ + strbteq r0, [r5], #2852 @ 0xb24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r8, [r7, #19] │ │ │ │ @@ -182606,17 +182606,17 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ stmda r5, {r3, lr} │ │ │ │ str r9, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 2819e4 <__cxa_atexit@plt+0x274ae4> │ │ │ │ + b 10c933c <__cxa_atexit@plt+0x10bc43c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r1, [r5], #2776 @ 0xad8 │ │ │ │ + strbteq r0, [r5], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bf494 <__cxa_atexit@plt+0xb2594> │ │ │ │ @@ -182691,88 +182691,88 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #120 @ 0x78 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - ldreq sp, [fp, #-1512] @ 0xfffffa18 │ │ │ │ - ldreq sp, [fp, #-312] @ 0xfffffec8 │ │ │ │ - strbteq r1, [r5], #2380 @ 0x94c │ │ │ │ + ldreq ip, [fp, #-1520] @ 0xfffffa10 │ │ │ │ + ldreq ip, [fp, #-320] @ 0xfffffec0 │ │ │ │ + strbteq r0, [r5], #2380 @ 0x94c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf5f4 <__cxa_atexit@plt+0xb26f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ bf5fc <__cxa_atexit@plt+0xb26fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 289a3c <__cxa_atexit@plt+0x27cb3c> │ │ │ │ + b 10d1394 <__cxa_atexit@plt+0x10c4494> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [fp, #-180] @ 0xffffff4c │ │ │ │ - strbteq r1, [r5], #2316 @ 0x90c │ │ │ │ + ldreq ip, [fp, #-188] @ 0xffffff44 │ │ │ │ + strbteq r0, [r5], #2316 @ 0x90c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf634 <__cxa_atexit@plt+0xb2734> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ bf63c <__cxa_atexit@plt+0xb273c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 289a3c <__cxa_atexit@plt+0x27cb3c> │ │ │ │ + b 10d1394 <__cxa_atexit@plt+0x10c4494> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [fp, #-116] @ 0xffffff8c │ │ │ │ - strbteq r1, [r5], #2240 @ 0x8c0 │ │ │ │ + ldreq ip, [fp, #-124] @ 0xffffff84 │ │ │ │ + strbteq r0, [r5], #2240 @ 0x8c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf674 <__cxa_atexit@plt+0xb2774> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ bf67c <__cxa_atexit@plt+0xb277c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4f7914 <__cxa_atexit@plt+0x4eaa14> │ │ │ │ + b 133e424 <__cxa_atexit@plt+0x1331524> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [fp, #-52] @ 0xffffffcc │ │ │ │ - strbteq r1, [r5], #2176 @ 0x880 │ │ │ │ + ldreq ip, [fp, #-60] @ 0xffffffc4 │ │ │ │ + strbteq r0, [r5], #2176 @ 0x880 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf6b4 <__cxa_atexit@plt+0xb27b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ bf6bc <__cxa_atexit@plt+0xb27bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4f7914 <__cxa_atexit@plt+0x4eaa14> │ │ │ │ + b 133e424 <__cxa_atexit@plt+0x1331524> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [fp, #-4084] @ 0xfffff00c │ │ │ │ - strbteq r1, [r5], #2132 @ 0x854 │ │ │ │ + ldreq fp, [fp, #-4092] @ 0xfffff004 │ │ │ │ + strbteq r0, [r5], #2132 @ 0x854 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf7b8 <__cxa_atexit@plt+0xb28b8> │ │ │ │ ldr r2, [pc, #244] @ bf7d8 <__cxa_atexit@plt+0xb28d8> │ │ │ │ @@ -182833,22 +182833,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #92 @ 0x5c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - ldreq sp, [fp, #-948] @ 0xfffffc4c │ │ │ │ - strbteq r1, [r5], #1832 @ 0x728 │ │ │ │ + ldreq ip, [fp, #-956] @ 0xfffffc44 │ │ │ │ + strbteq r0, [r5], #1832 @ 0x728 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc bf8b8 <__cxa_atexit@plt+0xb29b8> │ │ │ │ @@ -182892,21 +182892,21 @@ │ │ │ │ str r0, [r3, #84] @ 0x54 │ │ │ │ str r3, [r3, #88] @ 0x58 │ │ │ │ sub r7, r6, #23 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - ldreq sp, [fp, #-676] @ 0xfffffd5c │ │ │ │ - strbteq r1, [r5], #1668 @ 0x684 │ │ │ │ + ldreq ip, [fp, #-684] @ 0xfffffd54 │ │ │ │ + strbteq r0, [r5], #1668 @ 0x684 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf93c <__cxa_atexit@plt+0xb2a3c> │ │ │ │ ldr lr, [pc, #76] @ bf944 <__cxa_atexit@plt+0xb2a44> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -182926,16 +182926,16 @@ │ │ │ │ b bf958 <__cxa_atexit@plt+0xb2a58> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq ip, [fp, #-3468] @ 0xfffff274 │ │ │ │ - strbteq r1, [r5], #1552 @ 0x610 │ │ │ │ + ldreq fp, [fp, #-3476] @ 0xfffff26c │ │ │ │ + strbteq r0, [r5], #1552 @ 0x610 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #12 │ │ │ │ cmp ip, r9 │ │ │ │ bcc bfa48 <__cxa_atexit@plt+0xb2b48> │ │ │ │ ldr lr, [pc, #256] @ bfa70 <__cxa_atexit@plt+0xb2b70> │ │ │ │ @@ -182989,31 +182989,31 @@ │ │ │ │ sub r2, r1, #3 │ │ │ │ str r2, [r5, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r1 │ │ │ │ mov r9, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 9bf5b4 <__cxa_atexit@plt+0x9b26b4> │ │ │ │ + b 180688c <__cxa_atexit@plt+0x17f998c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff728 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - strbteq r1, [r5], #1208 @ 0x4b8 │ │ │ │ + strbteq r0, [r5], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ ldr lr, [r3, #4] │ │ │ │ ldr r0, [r3, #12] │ │ │ │ @@ -183024,15 +183024,15 @@ │ │ │ │ bne bfad4 <__cxa_atexit@plt+0xb2bd4> │ │ │ │ ldr r1, [pc, #112] @ bfb30 <__cxa_atexit@plt+0xb2c30> │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 9bf5b4 <__cxa_atexit@plt+0x9b26b4> │ │ │ │ + b 180688c <__cxa_atexit@plt+0x17f998c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ bcc bfb20 <__cxa_atexit@plt+0xb2c20> │ │ │ │ ldr ip, [pc, #72] @ bfb34 <__cxa_atexit@plt+0xb2c34> │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [pc, #68] @ bfb38 <__cxa_atexit@plt+0xb2c38> │ │ │ │ @@ -183043,36 +183043,36 @@ │ │ │ │ str r1, [r5, #20] │ │ │ │ sub r1, r2, #3 │ │ │ │ str r1, [r5, #24] │ │ │ │ str ip, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 9bf5b4 <__cxa_atexit@plt+0x9b26b4> │ │ │ │ + b 180688c <__cxa_atexit@plt+0x17f998c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbteq r1, [r5], #988 @ 0x3dc │ │ │ │ + strbteq r0, [r5], #988 @ 0x3dc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ bfb68 <__cxa_atexit@plt+0xb2c68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ bfb6c <__cxa_atexit@plt+0xb2c6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq ip, [fp, #-2912] @ 0xfffff4a0 │ │ │ │ - strbteq r1, [r5], #936 @ 0x3a8 │ │ │ │ + ldreq fp, [fp, #-2920] @ 0xfffff498 │ │ │ │ + strbteq r0, [r5], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bfbb4 <__cxa_atexit@plt+0xb2cb4> │ │ │ │ @@ -183080,33 +183080,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - strbteq r1, [r5], #868 @ 0x364 │ │ │ │ + strbteq r0, [r5], #868 @ 0x364 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ bfbf0 <__cxa_atexit@plt+0xb2cf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ bfbf4 <__cxa_atexit@plt+0xb2cf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq ip, [fp, #-2776] @ 0xfffff528 │ │ │ │ - strbteq r1, [r5], #816 @ 0x330 │ │ │ │ + ldreq fp, [fp, #-2784] @ 0xfffff520 │ │ │ │ + strbteq r0, [r5], #816 @ 0x330 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bfc4c <__cxa_atexit@plt+0xb2d4c> │ │ │ │ @@ -183157,33 +183157,33 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq ip, [fp, #-2584] @ 0xfffff5e8 │ │ │ │ - ldreq ip, [fp, #-3692] @ 0xfffff194 │ │ │ │ - ldreq ip, [fp, #-3716] @ 0xfffff17c │ │ │ │ + ldreq fp, [fp, #-2592] @ 0xfffff5e0 │ │ │ │ + ldreq fp, [fp, #-3700] @ 0xfffff18c │ │ │ │ + ldreq fp, [fp, #-3724] @ 0xfffff174 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ bfd24 <__cxa_atexit@plt+0xb2e24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ bfd28 <__cxa_atexit@plt+0xb2e28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [fp, #-3644] @ 0xfffff1c4 │ │ │ │ - ldreq ip, [fp, #-3632] @ 0xfffff1d0 │ │ │ │ - strbteq r1, [r5], #308 @ 0x134 │ │ │ │ + ldreq fp, [fp, #-3652] @ 0xfffff1bc │ │ │ │ + ldreq fp, [fp, #-3640] @ 0xfffff1c8 │ │ │ │ + strbteq r0, [r5], #308 @ 0x134 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bfd90 <__cxa_atexit@plt+0xb2e90> │ │ │ │ ldr r8, [pc, #76] @ bfd98 <__cxa_atexit@plt+0xb2e98> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -183199,21 +183199,21 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r7, #24] │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r0, r2, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 4e0dc4 <__cxa_atexit@plt+0x4d3ec4> │ │ │ │ + b 13278d4 <__cxa_atexit@plt+0x131a9d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [r5], #328 @ 0x148 │ │ │ │ + strbteq pc, [r4], #328 @ 0x148 @ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq ip, [fp, #-2368] @ 0xfffff6c0 │ │ │ │ - strbteq r0, [r5], #2496 @ 0x9c0 │ │ │ │ + ldreq fp, [fp, #-2376] @ 0xfffff6b8 │ │ │ │ + strbteq pc, [r4], #2496 @ 0x9c0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #8]! │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -183278,15 +183278,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7, #2]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #100] @ bff38 <__cxa_atexit@plt+0xb3038> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #96] @ bff3c <__cxa_atexit@plt+0xb303c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ b bff04 <__cxa_atexit@plt+0xb3004> │ │ │ │ ldr r7, [pc, #52] @ bff20 <__cxa_atexit@plt+0xb3020> │ │ │ │ @@ -183296,27 +183296,27 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #40] @ bff28 <__cxa_atexit@plt+0xb3028> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [fp, #-2372] @ 0xfffff6bc │ │ │ │ + ldreq fp, [fp, #-2380] @ 0xfffff6b4 │ │ │ │ @ instruction: 0xffff81e4 │ │ │ │ - ldreq ip, [fp, #-3272] @ 0xfffff338 │ │ │ │ - ldreq ip, [fp, #-2100] @ 0xfffff7cc │ │ │ │ - strbteq r0, [r5], #2176 @ 0x880 │ │ │ │ - ldreq ip, [fp, #-3148] @ 0xfffff3b4 │ │ │ │ - ldreq ip, [fp, #-1984] @ 0xfffff840 │ │ │ │ - ldreq ip, [fp, #-2464] @ 0xfffff660 │ │ │ │ + ldreq fp, [fp, #-3280] @ 0xfffff330 │ │ │ │ + ldreq fp, [fp, #-2108] @ 0xfffff7c4 │ │ │ │ + strbteq pc, [r4], #2176 @ 0x880 @ │ │ │ │ + ldreq fp, [fp, #-3156] @ 0xfffff3ac │ │ │ │ + ldreq fp, [fp, #-1992] @ 0xfffff838 │ │ │ │ + ldreq fp, [fp, #-2472] @ 0xfffff658 │ │ │ │ @ instruction: 0xffff8240 │ │ │ │ - ldreq ip, [fp, #-3364] @ 0xfffff2dc │ │ │ │ - strbteq r0, [r5], #2200 @ 0x898 │ │ │ │ - ldreq ip, [fp, #-3172] @ 0xfffff39c │ │ │ │ - strbteq r0, [r5], #3892 @ 0xf34 │ │ │ │ + ldreq fp, [fp, #-3372] @ 0xfffff2d4 │ │ │ │ + strbteq pc, [r4], #2200 @ 0x898 @ │ │ │ │ + ldreq fp, [fp, #-3180] @ 0xfffff394 │ │ │ │ + strbteq pc, [r4], #3892 @ 0xf34 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls lr, [pc, #84] @ bffb4 <__cxa_atexit@plt+0xb30b4> │ │ │ │ addls lr, pc, lr │ │ │ │ @@ -183338,18 +183338,18 @@ │ │ │ │ strls r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ strls r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldrls r0, [pc, #20] @ bffc0 <__cxa_atexit@plt+0xb30c0> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq ip, [fp, #-1824] @ 0xfffff8e0 │ │ │ │ - strbteq r0, [r5], #2252 @ 0x8cc │ │ │ │ - strbteq r0, [r5], #2220 @ 0x8ac │ │ │ │ - strbteq r0, [r5], #3740 @ 0xe9c │ │ │ │ + ldreq fp, [fp, #-1832] @ 0xfffff8d8 │ │ │ │ + strbteq pc, [r4], #2252 @ 0x8cc @ │ │ │ │ + strbteq pc, [r4], #2220 @ 0x8ac @ │ │ │ │ + strbteq pc, [r4], #3740 @ 0xe9c @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c0070 <__cxa_atexit@plt+0xb3170> │ │ │ │ @@ -183386,21 +183386,21 @@ │ │ │ │ str r7, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #19 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - ldreq ip, [fp, #-2232] @ 0xfffff748 │ │ │ │ - ldreq ip, [fp, #-2212] @ 0xfffff75c │ │ │ │ - strbteq r0, [r5], #2092 @ 0x82c │ │ │ │ - ldreq ip, [fp, #-1752] @ 0xfffff928 │ │ │ │ - strbteq r0, [r5], #1232 @ 0x4d0 │ │ │ │ + ldreq fp, [fp, #-2240] @ 0xfffff740 │ │ │ │ + ldreq fp, [fp, #-2220] @ 0xfffff754 │ │ │ │ + strbteq pc, [r4], #2092 @ 0x82c @ │ │ │ │ + ldreq fp, [fp, #-1760] @ 0xfffff920 │ │ │ │ + strbteq pc, [r4], #1232 @ 0x4d0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c0170 <__cxa_atexit@plt+0xb3270> │ │ │ │ ldr r3, [pc, #196] @ c0178 <__cxa_atexit@plt+0xb3278> │ │ │ │ @@ -183453,17 +183453,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - ldreq ip, [fp, #-2568] @ 0xfffff5f8 │ │ │ │ - ldreq ip, [fp, #-1400] @ 0xfffffa88 │ │ │ │ - strbteq r0, [r5], #984 @ 0x3d8 │ │ │ │ + ldreq fp, [fp, #-2576] @ 0xfffff5f0 │ │ │ │ + ldreq fp, [fp, #-1408] @ 0xfffffa80 │ │ │ │ + strbteq pc, [r4], #984 @ 0x3d8 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ ldr r1, [r3, #19] │ │ │ │ ldr r3, [r3, #23] │ │ │ │ @@ -183491,17 +183491,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ b b7090 <__cxa_atexit@plt+0xaa190> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq ip, [fp, #-2388] @ 0xfffff6ac │ │ │ │ - ldreq ip, [fp, #-1220] @ 0xfffffb3c │ │ │ │ - strbteq r0, [r5], #832 @ 0x340 │ │ │ │ + ldreq fp, [fp, #-2396] @ 0xfffff6a4 │ │ │ │ + ldreq fp, [fp, #-1228] @ 0xfffffb34 │ │ │ │ + strbteq pc, [r4], #832 @ 0x340 @ │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #68] @ c027c <__cxa_atexit@plt+0xb337c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ @@ -183516,26 +183516,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #16] @ c0284 <__cxa_atexit@plt+0xb3384> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ b b7090 <__cxa_atexit@plt+0xaa190> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq ip, [fp, #-2268] @ 0xfffff724 │ │ │ │ - ldreq ip, [fp, #-1100] @ 0xfffffbb4 │ │ │ │ + ldreq fp, [fp, #-2276] @ 0xfffff71c │ │ │ │ + ldreq fp, [fp, #-1108] @ 0xfffffbac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c02a8 <__cxa_atexit@plt+0xb33a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - ldreq ip, [fp, #-2188] @ 0xfffff774 │ │ │ │ - strbteq r0, [r5], #696 @ 0x2b8 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + ldreq fp, [fp, #-2196] @ 0xfffff76c │ │ │ │ + strbteq pc, [r4], #696 @ 0x2b8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c0320 <__cxa_atexit@plt+0xb3420> │ │ │ │ @@ -183555,35 +183555,35 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r2, r3, r8} │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r3 │ │ │ │ b c0330 <__cxa_atexit@plt+0xb3430> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - ldreq ip, [fp, #-944] @ 0xfffffc50 │ │ │ │ - ldreq ip, [fp, #-1164] @ 0xfffffb74 │ │ │ │ + ldreq fp, [fp, #-952] @ 0xfffffc48 │ │ │ │ + ldreq fp, [fp, #-1172] @ 0xfffffb6c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ c0368 <__cxa_atexit@plt+0xb3468> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq r7, [r6], #3493 @ 0xda5 │ │ │ │ - strbteq r0, [r5], #2704 @ 0xa90 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq r7, [r6], #2725 @ 0xaa5 │ │ │ │ + strbteq pc, [r4], #2704 @ 0xa90 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c03d4 <__cxa_atexit@plt+0xb34d4> │ │ │ │ ldr r2, [pc, #80] @ c03dc <__cxa_atexit@plt+0xb34dc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -183604,17 +183604,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq ip, [fp, #-768] @ 0xfffffd00 │ │ │ │ + ldreq fp, [fp, #-776] @ 0xfffffcf8 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbteq r0, [r5], #2580 @ 0xa14 │ │ │ │ + strbteq pc, [r4], #2580 @ 0xa14 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ c040c <__cxa_atexit@plt+0xb350c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -183634,18 +183634,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ c0460 <__cxa_atexit@plt+0xb3560> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq ip, [fp, #-748] @ 0xfffffd14 │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq fp, [fp, #-756] @ 0xfffffd0c │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - strbteq r0, [r5], #256 @ 0x100 │ │ │ │ + strbteq pc, [r4], #256 @ 0x100 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c0544 <__cxa_atexit@plt+0xb3644> │ │ │ │ ldr lr, [pc, #200] @ c054c <__cxa_atexit@plt+0xb364c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -183698,17 +183698,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - ldreq ip, [fp, #-1584] @ 0xfffff9d0 │ │ │ │ - ldreq ip, [fp, #-496] @ 0xfffffe10 │ │ │ │ - strbteq r0, [r5], #4 │ │ │ │ + ldreq fp, [fp, #-1592] @ 0xfffff9c8 │ │ │ │ + ldreq fp, [fp, #-504] @ 0xfffffe08 │ │ │ │ + strbteq pc, [r4], #4 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ ldr r1, [r3, #19] │ │ │ │ ldr r3, [r3, #23] │ │ │ │ @@ -183736,17 +183736,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ b b7090 <__cxa_atexit@plt+0xaa190> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq ip, [fp, #-1404] @ 0xfffffa84 │ │ │ │ - ldreq ip, [fp, #-316] @ 0xfffffec4 │ │ │ │ - strbteq pc, [r4], #3948 @ 0xf6c @ │ │ │ │ + ldreq fp, [fp, #-1412] @ 0xfffffa7c │ │ │ │ + ldreq fp, [fp, #-324] @ 0xfffffebc │ │ │ │ + strbteq lr, [r4], #3948 @ 0xf6c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #68] @ c0650 <__cxa_atexit@plt+0xb3750> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ @@ -183761,26 +183761,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #16] @ c0658 <__cxa_atexit@plt+0xb3758> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ b b7090 <__cxa_atexit@plt+0xaa190> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq ip, [fp, #-1284] @ 0xfffffafc │ │ │ │ - ldreq ip, [fp, #-196] @ 0xffffff3c │ │ │ │ + ldreq fp, [fp, #-1292] @ 0xfffffaf4 │ │ │ │ + ldreq fp, [fp, #-204] @ 0xffffff34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c067c <__cxa_atexit@plt+0xb377c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - strbteq r0, [r5], #732 @ 0x2dc │ │ │ │ - strbteq r0, [r5], #1916 @ 0x77c │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + strbteq pc, [r4], #732 @ 0x2dc @ │ │ │ │ + strbteq pc, [r4], #1916 @ 0x77c @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi c0700 <__cxa_atexit@plt+0xb3800> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -183803,26 +183803,26 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ add lr, r9, #12 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ ldr r5, [pc, #52] @ c0728 <__cxa_atexit@plt+0xb3828> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 941244 <__cxa_atexit@plt+0x934344> │ │ │ │ + b 178851c <__cxa_atexit@plt+0x177b61c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq fp, [fp, #-4060] @ 0xfffff024 │ │ │ │ + ldreq sl, [fp, #-4068] @ 0xfffff01c │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - ldreq ip, [fp, #-1108] @ 0xfffffbac │ │ │ │ + ldreq fp, [fp, #-1116] @ 0xfffffba4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c0760 <__cxa_atexit@plt+0xb3860> │ │ │ │ @@ -183830,16 +183830,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq fp, [fp, #-4048] @ 0xfffff030 │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq sl, [fp, #-4056] @ 0xfffff028 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c07cc <__cxa_atexit@plt+0xb38cc> │ │ │ │ ldr lr, [pc, #72] @ c07d4 <__cxa_atexit@plt+0xb38d4> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -183850,29 +183850,29 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r7} │ │ │ │ tst r2, #3 │ │ │ │ beq c07bc <__cxa_atexit@plt+0xb38bc> │ │ │ │ ldr r7, [r2, #3] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq fp, [fp, #-3840] @ 0xfffff100 │ │ │ │ + ldreq sl, [fp, #-3848] @ 0xfffff0f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c0850 <__cxa_atexit@plt+0xb3950> │ │ │ │ ldr lr, [pc, #72] @ c0858 <__cxa_atexit@plt+0xb3958> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -183883,45 +183883,45 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r7} │ │ │ │ tst r2, #3 │ │ │ │ beq c0840 <__cxa_atexit@plt+0xb3940> │ │ │ │ ldr r7, [r2, #3] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq fp, [fp, #-3708] @ 0xfffff184 │ │ │ │ + ldreq sl, [fp, #-3716] @ 0xfffff17c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c08ac <__cxa_atexit@plt+0xb39ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ c08b4 <__cxa_atexit@plt+0xb39b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [fp, #-3584] @ 0xfffff200 │ │ │ │ + ldreq sl, [fp, #-3592] @ 0xfffff1f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -183930,15 +183930,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -183972,15 +183972,15 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strbteq r0, [r5], #1112 @ 0x458 │ │ │ │ + strbteq pc, [r4], #1112 @ 0x458 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c0a90 <__cxa_atexit@plt+0xb3b90> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -184041,23 +184041,23 @@ │ │ │ │ ldr r7, [pc, #24] @ c0ab8 <__cxa_atexit@plt+0xb3bb8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq pc, [r4], #3796 @ 0xed4 @ │ │ │ │ - ldreq fp, [fp, #-3324] @ 0xfffff304 │ │ │ │ + strbteq lr, [r4], #3796 @ 0xed4 │ │ │ │ + ldreq sl, [fp, #-3332] @ 0xfffff2fc │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - ldreq fp, [fp, #-3396] @ 0xfffff2bc │ │ │ │ - strbteq r0, [r5], #808 @ 0x328 │ │ │ │ + ldreq sl, [fp, #-3404] @ 0xfffff2b4 │ │ │ │ + strbteq pc, [r4], #808 @ 0x328 @ │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -184091,21 +184091,21 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ c0b90 <__cxa_atexit@plt+0xb3c90> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff874 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ - ldreq fp, [fp, #-3140] @ 0xfffff3bc │ │ │ │ + ldreq sl, [fp, #-3148] @ 0xfffff3b4 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - strbteq r0, [r5], #572 @ 0x23c │ │ │ │ + strbteq pc, [r4], #572 @ 0x23c @ │ │ │ │ andeq r0, r3, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c0c50 <__cxa_atexit@plt+0xb3d50> │ │ │ │ ldr r2, [pc, #160] @ c0c58 <__cxa_atexit@plt+0xb3d58> │ │ │ │ @@ -184127,15 +184127,15 @@ │ │ │ │ add r8, r2, r0 │ │ │ │ cmp r9, r8 │ │ │ │ bcs c0c1c <__cxa_atexit@plt+0xb3d1c> │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r7, r3, r1 │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, r7, #8 │ │ │ │ @@ -184143,21 +184143,21 @@ │ │ │ │ ldr r7, [pc, #40] @ c0c60 <__cxa_atexit@plt+0xb3d60> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [pc, #32] @ c0c64 <__cxa_atexit@plt+0xb3d64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq fp, [fp, #-3964] @ 0xfffff084 │ │ │ │ - ldreq r7, [r6], #1233 @ 0x4d1 │ │ │ │ - ldreq fp, [fp, #-3848] @ 0xfffff0f8 │ │ │ │ + ldreq sl, [fp, #-3972] @ 0xfffff07c │ │ │ │ + ldreq r7, [r6], #465 @ 0x1d1 │ │ │ │ + ldreq sl, [fp, #-3856] @ 0xfffff0f0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r5 │ │ │ │ ldr r9, [sl, #16]! │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -184165,28 +184165,28 @@ │ │ │ │ add r8, r2, r0 │ │ │ │ cmp r9, r8 │ │ │ │ bcs c0ca8 <__cxa_atexit@plt+0xb3da8> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ add r3, r3, r1 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r3, #8 │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #16] @ c0cd4 <__cxa_atexit@plt+0xb3dd4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ - ldreq r7, [r6], #1093 @ 0x445 │ │ │ │ - strbteq r0, [r5], #248 @ 0xf8 │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ + ldreq r7, [r6], #325 @ 0x145 │ │ │ │ + strbteq pc, [r4], #248 @ 0xf8 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c0d30 <__cxa_atexit@plt+0xb3e30> │ │ │ │ ldr r2, [pc, #60] @ c0d38 <__cxa_atexit@plt+0xb3e38> │ │ │ │ @@ -184203,41 +184203,41 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r0, [r5], #152 @ 0x98 │ │ │ │ + strbteq pc, [r4], #152 @ 0x98 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b c0ba4 <__cxa_atexit@plt+0xb3ca4> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ c0d7c <__cxa_atexit@plt+0xb3e7c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq r7, [r6], #910 @ 0x38e │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq r7, [r6], #142 @ 0x8e │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ c0da0 <__cxa_atexit@plt+0xb3ea0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq r7, [r6], #877 @ 0x36d │ │ │ │ - strbteq r0, [r5], #56 @ 0x38 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq r7, [r6], #109 @ 0x6d │ │ │ │ + strbteq pc, [r4], #56 @ 0x38 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c0e8c <__cxa_atexit@plt+0xb3f8c> │ │ │ │ ldr r2, [pc, #204] @ c0e94 <__cxa_atexit@plt+0xb3f94> │ │ │ │ @@ -184270,15 +184270,15 @@ │ │ │ │ cmp r3, lr │ │ │ │ bcs c0e58 <__cxa_atexit@plt+0xb3f58> │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r0, [r5, #-8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ str r3, [r5, #8] │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r8, r8, r9 │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r8, #8 │ │ │ │ @@ -184286,21 +184286,21 @@ │ │ │ │ mov r8, lr │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #36] @ c0ea0 <__cxa_atexit@plt+0xb3fa0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldreq fp, [fp, #-3436] @ 0xfffff294 │ │ │ │ + ldreq sl, [fp, #-3444] @ 0xfffff28c │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - ldreq r7, [r6], #653 @ 0x28d │ │ │ │ + ldreq r6, [r6], #3981 @ 0xf8d │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #148] @ c0f54 <__cxa_atexit@plt+0xb4054> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -184322,31 +184322,31 @@ │ │ │ │ ldr lr, [r5, #8] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #4]! │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r1, r3 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r3, #8 │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #20] @ c0f58 <__cxa_atexit@plt+0xb4058> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r7, [r6], #453 @ 0x1c5 │ │ │ │ + ldreq r6, [r6], #3781 @ 0xec5 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r5 │ │ │ │ ldr r3, [sl, #20]! │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [sl, #-16] │ │ │ │ @@ -184357,37 +184357,37 @@ │ │ │ │ ldr lr, [r5, #16] │ │ │ │ str r0, [r5, #16] │ │ │ │ str lr, [r5, #12]! │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ add r3, r3, r1 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, r3, #8 │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #16] @ c0fd4 <__cxa_atexit@plt+0xb40d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20] │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 400674 <__cxa_atexit@plt+0x3f3774> │ │ │ │ - ldreq r7, [r6], #325 @ 0x145 │ │ │ │ + b 3fee0c <__cxa_atexit@plt+0x3f1f0c> │ │ │ │ + ldreq r6, [r6], #3653 @ 0xe45 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ c0ff8 <__cxa_atexit@plt+0xb40f8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq r7, [r6], #274 @ 0x112 │ │ │ │ - strbteq pc, [r4], #3604 @ 0xe14 @ │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq r6, [r6], #3602 @ 0xe12 │ │ │ │ + strbteq lr, [r4], #3604 @ 0xe14 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #24 │ │ │ │ cmp fp, lr │ │ │ │ bhi c10b0 <__cxa_atexit@plt+0xb41b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -184431,29 +184431,29 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [fp, #-1640] @ 0xfffff998 │ │ │ │ + ldreq sl, [fp, #-1648] @ 0xfffff990 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq pc, [r4], #3380 @ 0xd34 @ │ │ │ │ + strbteq lr, [r4], #3380 @ 0xd34 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ c1100 <__cxa_atexit@plt+0xb4200> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ b c09b0 <__cxa_atexit@plt+0xb3ab0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq pc, [r4], #3304 @ 0xce8 @ │ │ │ │ + strbteq lr, [r4], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c11bc <__cxa_atexit@plt+0xb42bc> │ │ │ │ @@ -184490,39 +184490,39 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #32] │ │ │ │ ldr r3, [pc, #64] @ c11ec <__cxa_atexit@plt+0xb42ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #2 │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r3, [pc, #44] @ c11f0 <__cxa_atexit@plt+0xb42f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - ldreq fp, [fp, #-2384] @ 0xfffff6b0 │ │ │ │ + ldreq sl, [fp, #-2392] @ 0xfffff6a8 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ c1214 <__cxa_atexit@plt+0xb4314> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq r6, [r6], #3833 @ 0xef9 │ │ │ │ - strbteq pc, [r4], #3080 @ 0xc08 @ │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq r6, [r6], #3065 @ 0xbf9 │ │ │ │ + strbteq lr, [r4], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c12c8 <__cxa_atexit@plt+0xb43c8> │ │ │ │ @@ -184557,29 +184557,29 @@ │ │ │ │ stm lr, {r8, sl, ip} │ │ │ │ str r2, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #60] @ c12f8 <__cxa_atexit@plt+0xb43f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r0 │ │ │ │ - b f05410 <__cxa_atexit@plt+0xef8510> │ │ │ │ + b 1bdb244 <__cxa_atexit@plt+0x1bce344> │ │ │ │ mov r6, r3 │ │ │ │ b c12d8 <__cxa_atexit@plt+0xb43d8> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [fp, #-1096] @ 0xfffffbb8 │ │ │ │ - ldreq fp, [fp, #-1448] @ 0xfffffa58 │ │ │ │ + ldreq sl, [fp, #-1104] @ 0xfffffbb0 │ │ │ │ + ldreq sl, [fp, #-1456] @ 0xfffffa50 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - strbteq pc, [r4], #1696 @ 0x6a0 @ │ │ │ │ - ldreq fp, [fp, #-2136] @ 0xfffff7a8 │ │ │ │ - strbteq pc, [r4], #2784 @ 0xae0 @ │ │ │ │ + strbteq lr, [r4], #1696 @ 0x6a0 │ │ │ │ + ldreq sl, [fp, #-2144] @ 0xfffff7a0 │ │ │ │ + strbteq lr, [r4], #2784 @ 0xae0 │ │ │ │ andeq r0, r3, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c1378 <__cxa_atexit@plt+0xb4478> │ │ │ │ ldr r2, [pc, #96] @ c1380 <__cxa_atexit@plt+0xb4480> │ │ │ │ @@ -184598,35 +184598,35 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq fp, [fp, #-2072] @ 0xfffff7e8 │ │ │ │ + ldreq sl, [fp, #-2080] @ 0xfffff7e0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ c13bc <__cxa_atexit@plt+0xb44bc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov ip, r7 │ │ │ │ mov sl, r6 │ │ │ │ mov r7, r4 │ │ │ │ @@ -184644,38 +184644,38 @@ │ │ │ │ str ip, [r3] │ │ │ │ mov r4, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, ip │ │ │ │ mov sl, r2 │ │ │ │ mov fp, lr │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ add r3, r8, r9 │ │ │ │ add r1, r3, #8 │ │ │ │ str lr, [sp, #4] │ │ │ │ mov r9, ip │ │ │ │ bl bf04 │ │ │ │ ldr r3, [pc, #56] @ c1478 <__cxa_atexit@plt+0xb4578> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib sl, {r3, fp} │ │ │ │ str r4, [sl, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r4, r7 │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r7, #828] @ 0x33c │ │ │ │ mov r4, r7 │ │ │ │ mov r7, ip │ │ │ │ mov fp, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq fp, [fp, #-1752] @ 0xfffff928 │ │ │ │ - strbteq pc, [r4], #2400 @ 0x960 @ │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sl, [fp, #-1760] @ 0xfffff920 │ │ │ │ + strbteq lr, [r4], #2400 @ 0x960 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c1544 <__cxa_atexit@plt+0xb4644> │ │ │ │ ldr r2, [pc, #184] @ c1558 <__cxa_atexit@plt+0xb4658> │ │ │ │ @@ -184708,15 +184708,15 @@ │ │ │ │ ldr r1, [pc, #88] @ c1564 <__cxa_atexit@plt+0xb4664> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -184724,17 +184724,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - ldreq fp, [fp, #-1632] @ 0xfffff9a0 │ │ │ │ + ldreq sl, [fp, #-1640] @ 0xfffff998 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strbteq pc, [r4], #2168 @ 0x878 @ │ │ │ │ + strbteq lr, [r4], #2168 @ 0x878 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -184755,53 +184755,53 @@ │ │ │ │ ldr r2, [r2, #11] │ │ │ │ ldr r1, [pc, #56] @ c1604 <__cxa_atexit@plt+0xb4704> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - ldreq fp, [fp, #-1440] @ 0xfffffa60 │ │ │ │ + ldreq sl, [fp, #-1448] @ 0xfffffa58 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ c1628 <__cxa_atexit@plt+0xb4728> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq r6, [r6], #2791 @ 0xae7 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq r6, [r6], #2023 @ 0x7e7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ c164c <__cxa_atexit@plt+0xb474c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq r6, [r6], #2755 @ 0xac3 │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq r6, [r6], #1987 @ 0x7c3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ c1670 <__cxa_atexit@plt+0xb4770> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq r6, [r6], #2719 @ 0xa9f │ │ │ │ - strbteq pc, [r4], #1988 @ 0x7c4 @ │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq r6, [r6], #1951 @ 0x79f │ │ │ │ + strbteq lr, [r4], #1988 @ 0x7c4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r4 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -184846,30 +184846,30 @@ │ │ │ │ str ip, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ mov r4, r9 │ │ │ │ mov r8, r2 │ │ │ │ ldm sp, {r9, fp} │ │ │ │ - b 4e0dc4 <__cxa_atexit@plt+0x4d3ec4> │ │ │ │ + b 13278d4 <__cxa_atexit@plt+0x131a9d4> │ │ │ │ mov r6, r3 │ │ │ │ b c175c <__cxa_atexit@plt+0xb485c> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r9, #828] @ 0x33c │ │ │ │ ldr r0, [r9, #-12] │ │ │ │ mov r4, r9 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [fp, #-4072] @ 0xfffff018 │ │ │ │ + ldreq r9, [fp, #-4080] @ 0xfffff010 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ - strbteq lr, [r4], #1908 @ 0x774 │ │ │ │ - strbteq pc, [r4], #736 @ 0x2e0 @ │ │ │ │ + strbteq sp, [r4], #1908 @ 0x774 │ │ │ │ + strbteq lr, [r4], #736 @ 0x2e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c17b8 <__cxa_atexit@plt+0xb48b8> │ │ │ │ ldr r3, [pc, #268] @ c18b0 <__cxa_atexit@plt+0xb49b0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -184915,44 +184915,44 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ ldr r7, [pc, #116] @ c18cc <__cxa_atexit@plt+0xb49cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ - b 400684 <__cxa_atexit@plt+0x3f3784> │ │ │ │ + b 3fee1c <__cxa_atexit@plt+0x3f1f1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #28] @ c18a8 <__cxa_atexit@plt+0xb49a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, #24] @ c18ac <__cxa_atexit@plt+0xb49ac> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbteq pc, [r4], #480 @ 0x1e0 @ │ │ │ │ - ldreq fp, [fp, #-616] @ 0xfffffd98 │ │ │ │ + strbteq lr, [r4], #480 @ 0x1e0 │ │ │ │ + ldreq sl, [fp, #-624] @ 0xfffffd90 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xffffa78c │ │ │ │ @ instruction: 0xffff75a4 │ │ │ │ - ldreq r6, [r6], #2303 @ 0x8ff │ │ │ │ + ldreq r6, [r6], #1535 @ 0x5ff │ │ │ │ @ instruction: 0xffffa648 │ │ │ │ - ldreq fp, [fp, #-4] │ │ │ │ - ldreq fp, [fp, #-716] @ 0xfffffd34 │ │ │ │ - ldreq fp, [fp, #-708] @ 0xfffffd3c │ │ │ │ - strbteq pc, [r4], #404 @ 0x194 @ │ │ │ │ + ldreq sl, [fp, #-12] │ │ │ │ + ldreq sl, [fp, #-724] @ 0xfffffd2c │ │ │ │ + ldreq sl, [fp, #-716] @ 0xfffffd34 │ │ │ │ + strbteq lr, [r4], #404 @ 0x194 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ and r0, r7, #3 │ │ │ │ @@ -184991,58 +184991,58 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ ldr r7, [pc, #132] @ c1a10 <__cxa_atexit@plt+0xb4b10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 400684 <__cxa_atexit@plt+0x3f3784> │ │ │ │ + b 3fee1c <__cxa_atexit@plt+0x3f1f1c> │ │ │ │ cmp r2, r6 │ │ │ │ bcc c19b4 <__cxa_atexit@plt+0xb4ab4> │ │ │ │ ldr r7, [pc, #84] @ c19f4 <__cxa_atexit@plt+0xb4af4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #24] @ c19ec <__cxa_atexit@plt+0xb4aec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #20] @ c19f0 <__cxa_atexit@plt+0xb4af0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - strbteq pc, [r4], #152 @ 0x98 @ │ │ │ │ - ldreq fp, [fp, #-288] @ 0xfffffee0 │ │ │ │ + strbteq lr, [r4], #152 @ 0x98 │ │ │ │ + ldreq sl, [fp, #-296] @ 0xfffffed8 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ @ instruction: 0xffffa658 │ │ │ │ @ instruction: 0xffff7470 │ │ │ │ - ldreq r6, [r6], #1995 @ 0x7cb │ │ │ │ + ldreq r6, [r6], #1227 @ 0x4cb │ │ │ │ @ instruction: 0xffffa514 │ │ │ │ - ldreq sl, [fp, #-3792] @ 0xfffff130 │ │ │ │ - ldreq fp, [fp, #-408] @ 0xfffffe68 │ │ │ │ - ldreq fp, [fp, #-400] @ 0xfffffe70 │ │ │ │ + ldreq r9, [fp, #-3800] @ 0xfffff128 │ │ │ │ + ldreq sl, [fp, #-416] @ 0xfffffe60 │ │ │ │ + ldreq sl, [fp, #-408] @ 0xfffffe68 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ c1a34 <__cxa_atexit@plt+0xb4b34> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq r6, [r6], #1753 @ 0x6d9 │ │ │ │ - strbteq pc, [r4], #1024 @ 0x400 @ │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq r6, [r6], #985 @ 0x3d9 │ │ │ │ + strbteq lr, [r4], #1024 @ 0x400 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c1b00 <__cxa_atexit@plt+0xb4c00> │ │ │ │ @@ -185083,29 +185083,29 @@ │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ ldr r4, [pc, #68] @ c1b30 <__cxa_atexit@plt+0xb4c30> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add r8, r4, #2 │ │ │ │ ldr r4, [sp] │ │ │ │ mov r9, r2 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b f05410 <__cxa_atexit@plt+0xef8510> │ │ │ │ + b 1bdb244 <__cxa_atexit@plt+0x1bce344> │ │ │ │ mov r6, r3 │ │ │ │ b c1b10 <__cxa_atexit@plt+0xb4c10> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [fp, #-3112] @ 0xfffff3d8 │ │ │ │ - ldreq sl, [fp, #-3448] @ 0xfffff288 │ │ │ │ + ldreq r9, [fp, #-3120] @ 0xfffff3d0 │ │ │ │ + ldreq r9, [fp, #-3456] @ 0xfffff280 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbteq lr, [r4], #3696 @ 0xe70 │ │ │ │ - ldreq fp, [fp, #-40] @ 0xffffffd8 │ │ │ │ - strbteq pc, [r4], #668 @ 0x29c @ │ │ │ │ + strbteq sp, [r4], #3696 @ 0xe70 │ │ │ │ + ldreq sl, [fp, #-48] @ 0xffffffd0 │ │ │ │ + strbteq lr, [r4], #668 @ 0x29c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c1bb0 <__cxa_atexit@plt+0xb4cb0> │ │ │ │ ldr r2, [pc, #96] @ c1bb8 <__cxa_atexit@plt+0xb4cb8> │ │ │ │ @@ -185124,35 +185124,35 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq sl, [fp, #-4060] @ 0xfffff024 │ │ │ │ + ldreq r9, [fp, #-4068] @ 0xfffff01c │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ c1bf4 <__cxa_atexit@plt+0xb4cf4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #188] @ c1cc4 <__cxa_atexit@plt+0xb4dc4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ @@ -185175,15 +185175,15 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str sl, [r5, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, lr │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r8, lr │ │ │ │ add r1, r3, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, ip │ │ │ │ @@ -185191,22 +185191,22 @@ │ │ │ │ ldr r3, [pc, #48] @ c1cc8 <__cxa_atexit@plt+0xb4dc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r9, sl} │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, fp, #7 │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq sl, [fp, #-3712] @ 0xfffff180 │ │ │ │ + ldreq r9, [fp, #-3720] @ 0xfffff178 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r3, lr │ │ │ │ bcc c1d60 <__cxa_atexit@plt+0xb4e60> │ │ │ │ mov r3, r5 │ │ │ │ @@ -185220,45 +185220,45 @@ │ │ │ │ bcs c1d24 <__cxa_atexit@plt+0xb4e24> │ │ │ │ str ip, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - b 40066c <__cxa_atexit@plt+0x3f376c> │ │ │ │ + b 3fee04 <__cxa_atexit@plt+0x3f1f04> │ │ │ │ add r7, r8, r1 │ │ │ │ add r1, r7, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, lr │ │ │ │ str ip, [sp] │ │ │ │ bl bf04 │ │ │ │ ldr r7, [pc, #44] @ c1d70 <__cxa_atexit@plt+0xb4e70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, sl} │ │ │ │ str r9, [r6, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, fp, #7 │ │ │ │ mov r6, fp │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sl, [fp, #-3540] @ 0xfffff22c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r9, [fp, #-3548] @ 0xfffff224 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #4] @ c1d94 <__cxa_atexit@plt+0xb4e94> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400664 <__cxa_atexit@plt+0x3f3764> │ │ │ │ - ldreq r6, [r6], #891 @ 0x37b │ │ │ │ - strbteq pc, [r4], #180 @ 0xb4 @ │ │ │ │ + b 3fedfc <__cxa_atexit@plt+0x3f1efc> │ │ │ │ + ldreq r6, [r6], #123 @ 0x7b │ │ │ │ + strbteq lr, [r4], #180 @ 0xb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -185287,25 +185287,25 @@ │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ str ip, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r8, r6, #2 │ │ │ │ ldr r7, [pc, #36] @ c1e50 <__cxa_atexit@plt+0xb4f50> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0xffffe558 │ │ │ │ - strbteq lr, [r4], #2796 @ 0xaec │ │ │ │ - strbteq lr, [r4], #3920 @ 0xf50 │ │ │ │ + strbteq sp, [r4], #2796 @ 0xaec │ │ │ │ + strbteq sp, [r4], #3920 @ 0xf50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi c1ea8 <__cxa_atexit@plt+0xb4fa8> │ │ │ │ ldr r2, [pc, #60] @ c1eb0 <__cxa_atexit@plt+0xb4fb0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -185321,16 +185321,16 @@ │ │ │ │ b c1ec4 <__cxa_atexit@plt+0xb4fc4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq sl, [fp, #-2068] @ 0xfffff7ec │ │ │ │ - strbteq lr, [r4], #3820 @ 0xeec │ │ │ │ + ldreq r9, [fp, #-2076] @ 0xfffff7e4 │ │ │ │ + strbteq sp, [r4], #3820 @ 0xeec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c1f5c <__cxa_atexit@plt+0xb505c> │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ @@ -185362,15 +185362,15 @@ │ │ │ │ add r0, r6, #20 │ │ │ │ stm r0, {r2, r8, r9, ip} │ │ │ │ str lr, [r5, #4]! │ │ │ │ sub r9, r3, #15 │ │ │ │ ldr r8, [pc, #128] @ c1fd4 <__cxa_atexit@plt+0xb50d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b 16fa2bc <__cxa_atexit@plt+0x16ed3bc> │ │ │ │ + b 3fe9f4 <__cxa_atexit@plt+0x3f1af4> │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc c1fa4 <__cxa_atexit@plt+0xb50a4> │ │ │ │ ldr r7, [pc, #68] @ c1fb4 <__cxa_atexit@plt+0xb50b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [pc, #60] @ c1fb8 <__cxa_atexit@plt+0xb50b8> │ │ │ │ @@ -185384,25 +185384,25 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ b c1fa8 <__cxa_atexit@plt+0xb50a8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sl, [fp, #-1968] @ 0xfffff850 │ │ │ │ - ldreq sl, [fp, #-1960] @ 0xfffff858 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r9, [fp, #-1976] @ 0xfffff848 │ │ │ │ + ldreq r9, [fp, #-1968] @ 0xfffff850 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldreq sl, [fp, #-1988] @ 0xfffff83c │ │ │ │ - ldreq sl, [fp, #-2008] @ 0xfffff828 │ │ │ │ - ldreq sl, [fp, #-2040] @ 0xfffff808 │ │ │ │ - ldreq sl, [fp, #-3120] @ 0xfffff3d0 │ │ │ │ - ldreq sl, [fp, #-2024] @ 0xfffff818 │ │ │ │ - ldreq sl, [fp, #-3076] @ 0xfffff3fc │ │ │ │ - strbteq lr, [r4], #3520 @ 0xdc0 │ │ │ │ + ldreq r9, [fp, #-1996] @ 0xfffff834 │ │ │ │ + ldreq r9, [fp, #-2016] @ 0xfffff820 │ │ │ │ + ldreq r9, [fp, #-2048] @ 0xfffff800 │ │ │ │ + ldreq r9, [fp, #-3128] @ 0xfffff3c8 │ │ │ │ + ldreq r9, [fp, #-2032] @ 0xfffff810 │ │ │ │ + ldreq r9, [fp, #-3084] @ 0xfffff3f4 │ │ │ │ + strbteq sp, [r4], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne c2004 <__cxa_atexit@plt+0xb5104> │ │ │ │ ldr r7, [r8, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -185439,15 +185439,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbteq lr, [r4], #3340 @ 0xd0c │ │ │ │ + strbteq sp, [r4], #3340 @ 0xd0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #80] @ c20fc <__cxa_atexit@plt+0xb51fc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -185469,15 +185469,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbteq lr, [r4], #3220 @ 0xc94 │ │ │ │ + strbteq sp, [r4], #3220 @ 0xc94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ c2140 <__cxa_atexit@plt+0xb5240> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -185485,15 +185485,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq c2138 <__cxa_atexit@plt+0xb5238> │ │ │ │ b c2150 <__cxa_atexit@plt+0xb5250> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq lr, [r4], #3156 @ 0xc54 │ │ │ │ + strbteq sp, [r4], #3156 @ 0xc54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r9, [r3, #15] │ │ │ │ @@ -185527,15 +185527,15 @@ │ │ │ │ stmib r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ b 2f478 <__cxa_atexit@plt+0x22578> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq lr, [r4], #2988 @ 0xbac │ │ │ │ + strbteq sp, [r4], #2988 @ 0xbac │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r5, #12]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmdb r5, {r1, ip} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -185595,20 +185595,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq sl, [fp, #-1088] @ 0xfffffbc0 │ │ │ │ + ldreq r9, [fp, #-1096] @ 0xfffffbb8 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - ldreq sl, [fp, #-1084] @ 0xfffffbc4 │ │ │ │ - ldreq sl, [fp, #-1324] @ 0xfffffad4 │ │ │ │ + ldreq r9, [fp, #-1092] @ 0xfffffbbc │ │ │ │ + ldreq r9, [fp, #-1332] @ 0xfffffacc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ c239c <__cxa_atexit@plt+0xb549c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -185634,18 +185634,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq sl, [fp, #-912] @ 0xfffffc70 │ │ │ │ - ldreq sl, [fp, #-1156] @ 0xfffffb7c │ │ │ │ + ldreq r9, [fp, #-920] @ 0xfffffc68 │ │ │ │ + ldreq r9, [fp, #-1164] @ 0xfffffb74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c2404 <__cxa_atexit@plt+0xb5504> │ │ │ │ @@ -185663,17 +185663,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sl, [fp, #-784] @ 0xfffffcf0 │ │ │ │ - ldreq sl, [fp, #-1040] @ 0xfffffbf0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r9, [fp, #-792] @ 0xfffffce8 │ │ │ │ + ldreq r9, [fp, #-1048] @ 0xfffffbe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c249c <__cxa_atexit@plt+0xb559c> │ │ │ │ ldr r2, [pc, #132] @ c24b8 <__cxa_atexit@plt+0xb55b8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -185705,18 +185705,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldreq sl, [fp, #-604] @ 0xfffffda4 │ │ │ │ - ldreq sl, [fp, #-1764] @ 0xfffff91c │ │ │ │ + ldreq r9, [fp, #-612] @ 0xfffffd9c │ │ │ │ + ldreq r9, [fp, #-1772] @ 0xfffff914 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c2508 <__cxa_atexit@plt+0xb5608> │ │ │ │ @@ -185728,32 +185728,32 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sl, [fp, #-1640] @ 0xfffff998 │ │ │ │ - strbteq sp, [r4], #4016 @ 0xfb0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r9, [fp, #-1648] @ 0xfffff990 │ │ │ │ + strbteq ip, [r4], #4016 @ 0xfb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c2548 <__cxa_atexit@plt+0xb5648> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 9b91fc <__cxa_atexit@plt+0x9ac2fc> │ │ │ │ + b 18004d4 <__cxa_atexit@plt+0x17f35d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq lr, [r4], #2044 @ 0x7fc │ │ │ │ + strbteq sp, [r4], #2044 @ 0x7fc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi c25bc <__cxa_atexit@plt+0xb56bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -185770,34 +185770,34 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str lr, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ str r9, [r5, #-4]! │ │ │ │ - b 400574 <__cxa_atexit@plt+0x3f3674> │ │ │ │ + b 3fed2c <__cxa_atexit@plt+0x3f1e2c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq lr, [r4], #1888 @ 0x760 │ │ │ │ + strbteq sp, [r4], #1888 @ 0x760 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c2600 <__cxa_atexit@plt+0xb5700> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq lr, [r4], #1768 @ 0x6e8 │ │ │ │ + strbteq sp, [r4], #1768 @ 0x6e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ c2654 <__cxa_atexit@plt+0xb5754> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -185808,18 +185808,18 @@ │ │ │ │ stmda r5, {r0, r3} │ │ │ │ ldr r0, [pc, #28] @ c265c <__cxa_atexit@plt+0xb575c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #2 │ │ │ │ str sl, [r5, #-16]! │ │ │ │ add r8, lr, #2 │ │ │ │ mov r9, r8 │ │ │ │ - b a71f20 <__cxa_atexit@plt+0xa65020> │ │ │ │ + b 18b91f8 <__cxa_atexit@plt+0x18ac2f8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq lr, [r4], #1360 @ 0x550 │ │ │ │ - ldreq sl, [fp, #-128] @ 0xffffff80 │ │ │ │ + strbteq sp, [r4], #1360 @ 0x550 │ │ │ │ + ldreq r9, [fp, #-136] @ 0xffffff78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -185837,16 +185837,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ c26cc <__cxa_atexit@plt+0xb57cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq sl, [fp, #-580] @ 0xfffffdbc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r9, [fp, #-588] @ 0xfffffdb4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -185862,18 +185862,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ c2730 <__cxa_atexit@plt+0xb5830> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq sl, [fp, #-460] @ 0xfffffe34 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r9, [fp, #-468] @ 0xfffffe2c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq lr, [r4], #1584 @ 0x630 │ │ │ │ + strbteq sp, [r4], #1584 @ 0x630 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi c27b4 <__cxa_atexit@plt+0xb58b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -185896,26 +185896,26 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ add lr, r9, #12 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ ldr r5, [pc, #52] @ c27dc <__cxa_atexit@plt+0xb58dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, sl │ │ │ │ - b aa4db0 <__cxa_atexit@plt+0xa97eb0> │ │ │ │ + b 18ec088 <__cxa_atexit@plt+0x18df188> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r9, [fp, #-3880] @ 0xfffff0d8 │ │ │ │ + ldreq r8, [fp, #-3888] @ 0xfffff0d0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - ldreq sl, [fp, #-952] @ 0xfffffc48 │ │ │ │ + ldreq r9, [fp, #-960] @ 0xfffffc40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c2814 <__cxa_atexit@plt+0xb5914> │ │ │ │ @@ -185923,16 +185923,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq sl, [fp, #-864] @ 0xfffffca0 │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq r9, [fp, #-872] @ 0xfffffc98 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c28d8 <__cxa_atexit@plt+0xb59d8> │ │ │ │ ldr r7, [r2, #8] │ │ │ │ @@ -185957,15 +185957,15 @@ │ │ │ │ add r8, r6, #8 │ │ │ │ cmp r2, r8 │ │ │ │ bcc c28e4 <__cxa_atexit@plt+0xb59e4> │ │ │ │ vldr d0, [r5, #-16] │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d1, [r7] │ │ │ │ vmul.f64 d0, d0, d1 │ │ │ │ - bl 400694 <__cxa_atexit@plt+0x3f3794> │ │ │ │ + bl 3fee2c <__cxa_atexit@plt+0x3f1f2c> │ │ │ │ vcvt.s32.f64 s0, d0 │ │ │ │ ldr r7, [pc, #76] @ c2900 <__cxa_atexit@plt+0xb5a00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #4] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ vstr s0, [r6, #8] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -185977,42 +185977,42 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r9, [fp, #-3628] @ 0xfffff1d4 │ │ │ │ - ldreq r9, [fp, #-3640] @ 0xfffff1c8 │ │ │ │ + ldreq r8, [fp, #-3636] @ 0xfffff1cc │ │ │ │ + ldreq r8, [fp, #-3648] @ 0xfffff1c0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc c2954 <__cxa_atexit@plt+0xb5a54> │ │ │ │ vldr d0, [r5, #4] │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d1, [r7] │ │ │ │ vmul.f64 d0, d0, d1 │ │ │ │ - bl 400694 <__cxa_atexit@plt+0x3f3794> │ │ │ │ + bl 3fee2c <__cxa_atexit@plt+0x3f1f2c> │ │ │ │ vcvt.s32.f64 s0, d0 │ │ │ │ ldr r7, [pc, #32] @ c2960 <__cxa_atexit@plt+0xb5a60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #4] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ vstr s0, [r8, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [fp, #-3500] @ 0xfffff254 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [fp, #-3508] @ 0xfffff24c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c29e8 <__cxa_atexit@plt+0xb5ae8> │ │ │ │ ldr lr, [pc, #132] @ c2a08 <__cxa_atexit@plt+0xb5b08> │ │ │ │ @@ -186045,18 +186045,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldreq r9, [fp, #-3336] @ 0xfffff2f8 │ │ │ │ - ldreq r9, [fp, #-3364] @ 0xfffff2dc │ │ │ │ + ldreq r8, [fp, #-3344] @ 0xfffff2f0 │ │ │ │ + ldreq r8, [fp, #-3372] @ 0xfffff2d4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c2a54 <__cxa_atexit@plt+0xb5b54> │ │ │ │ @@ -186067,16 +186067,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r7, r2, r7 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [fp, #-3240] @ 0xfffff358 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [fp, #-3248] @ 0xfffff350 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c2b34 <__cxa_atexit@plt+0xb5c34> │ │ │ │ ldr lr, [pc, #188] @ c2b3c <__cxa_atexit@plt+0xb5c3c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -186124,15 +186124,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r9, [fp, #-3068] @ 0xfffff404 │ │ │ │ + ldreq r8, [fp, #-3076] @ 0xfffff3fc │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #100] @ c2bc4 <__cxa_atexit@plt+0xb5cc4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -186221,19 +186221,19 @@ │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [fp, #-2680] @ 0xfffff588 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [fp, #-2688] @ 0xfffff580 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - ldreq r9, [fp, #-2736] @ 0xfffff550 │ │ │ │ + ldreq r8, [fp, #-2744] @ 0xfffff548 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c2d6c <__cxa_atexit@plt+0xb5e6c> │ │ │ │ ldr r1, [pc, #128] @ c2d78 <__cxa_atexit@plt+0xb5e78> │ │ │ │ @@ -186267,15 +186267,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldreq r9, [fp, #-2444] @ 0xfffff674 │ │ │ │ + ldreq r8, [fp, #-2452] @ 0xfffff66c │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ c2dd4 <__cxa_atexit@plt+0xb5ed4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -186349,18 +186349,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - ldreq r9, [fp, #-2160] @ 0xfffff790 │ │ │ │ + ldreq r8, [fp, #-2168] @ 0xfffff788 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ c2f58 <__cxa_atexit@plt+0xb6058> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -186385,17 +186385,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq r9, [fp, #-2008] @ 0xfffff828 │ │ │ │ + ldreq r8, [fp, #-2016] @ 0xfffff820 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c2fb0 <__cxa_atexit@plt+0xb60b0> │ │ │ │ @@ -186410,16 +186410,16 @@ │ │ │ │ sub r1, r1, #15 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [fp, #-1880] @ 0xfffff8a8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [fp, #-1888] @ 0xfffff8a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c3030 <__cxa_atexit@plt+0xb6130> │ │ │ │ ldr lr, [pc, #92] @ c303c <__cxa_atexit@plt+0xb613c> │ │ │ │ @@ -186444,15 +186444,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r9, [fp, #-1708] @ 0xfffff954 │ │ │ │ + ldreq r8, [fp, #-1716] @ 0xfffff94c │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ c3074 <__cxa_atexit@plt+0xb6174> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -186496,17 +186496,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r9, [fp, #-1548] @ 0xfffff9f4 │ │ │ │ + ldreq r8, [fp, #-1556] @ 0xfffff9ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c315c <__cxa_atexit@plt+0xb625c> │ │ │ │ @@ -186517,17 +186517,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [fp, #-1440] @ 0xfffffa60 │ │ │ │ - strbteq sp, [r4], #2944 @ 0xb80 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [fp, #-1448] @ 0xfffffa58 │ │ │ │ + strbteq ip, [r4], #2944 @ 0xb80 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c31f0 <__cxa_atexit@plt+0xb62f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -186551,24 +186551,24 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [pc, #56] @ c3214 <__cxa_atexit@plt+0xb6314> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r8 │ │ │ │ - b a71f20 <__cxa_atexit@plt+0xa65020> │ │ │ │ + b 18b91f8 <__cxa_atexit@plt+0x18ac2f8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [fp, #-1344] @ 0xfffffac0 │ │ │ │ - ldreq r9, [fp, #-1288] @ 0xfffffaf8 │ │ │ │ + ldreq r8, [fp, #-1352] @ 0xfffffab8 │ │ │ │ + ldreq r8, [fp, #-1296] @ 0xfffffaf0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -186587,16 +186587,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ c3284 <__cxa_atexit@plt+0xb6384> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r9, [fp, #-1676] @ 0xfffff974 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r8, [fp, #-1684] @ 0xfffff96c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -186612,18 +186612,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ c32e8 <__cxa_atexit@plt+0xb63e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r9, [fp, #-1556] @ 0xfffff9ec │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r8, [fp, #-1564] @ 0xfffff9e4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sp, [r4], #2628 @ 0xa44 │ │ │ │ + strbteq ip, [r4], #2628 @ 0xa44 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi c336c <__cxa_atexit@plt+0xb646c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -186646,26 +186646,26 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ add lr, r9, #12 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ ldr r5, [pc, #52] @ c3394 <__cxa_atexit@plt+0xb6494> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, sl │ │ │ │ - b aa4db0 <__cxa_atexit@plt+0xa97eb0> │ │ │ │ + b 18ec088 <__cxa_atexit@plt+0x18df188> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r9, [fp, #-880] @ 0xfffffc90 │ │ │ │ + ldreq r8, [fp, #-888] @ 0xfffffc88 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - ldreq r9, [fp, #-2048] @ 0xfffff800 │ │ │ │ + ldreq r8, [fp, #-2056] @ 0xfffff7f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c33cc <__cxa_atexit@plt+0xb64cc> │ │ │ │ @@ -186673,16 +186673,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq r9, [fp, #-1960] @ 0xfffff858 │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq r8, [fp, #-1968] @ 0xfffff850 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c348c <__cxa_atexit@plt+0xb658c> │ │ │ │ ldr lr, [pc, #176] @ c34a8 <__cxa_atexit@plt+0xb65a8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -186725,19 +186725,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq r9, [fp, #-660] @ 0xfffffd6c │ │ │ │ + ldreq r8, [fp, #-668] @ 0xfffffd64 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq r9, [fp, #-668] @ 0xfffffd64 │ │ │ │ + ldreq r8, [fp, #-676] @ 0xfffffd5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ c3530 <__cxa_atexit@plt+0xb6630> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -186759,17 +186759,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq r9, [fp, #-500] @ 0xfffffe0c │ │ │ │ + ldreq r8, [fp, #-508] @ 0xfffffe04 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c357c <__cxa_atexit@plt+0xb667c> │ │ │ │ @@ -186781,36 +186781,36 @@ │ │ │ │ sub r7, r2, r7 │ │ │ │ sub r7, r7, #2 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [fp, #-388] @ 0xfffffe7c │ │ │ │ - strbteq ip, [r4], #3816 @ 0xee8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [fp, #-396] @ 0xfffffe74 │ │ │ │ + strbteq fp, [r4], #3816 @ 0xee8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c35c8 <__cxa_atexit@plt+0xb66c8> │ │ │ │ ldr r8, [pc, #36] @ c35d0 <__cxa_atexit@plt+0xb66d0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ c35d4 <__cxa_atexit@plt+0xb66d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003dc <__cxa_atexit@plt+0x3f34dc> │ │ │ │ + b 3feb84 <__cxa_atexit@plt+0x3f1c84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r4], #3792 @ 0xed0 │ │ │ │ - ldreq r9, [fp, #-228] @ 0xffffff1c │ │ │ │ - strbteq sp, [r4], #1848 @ 0x738 │ │ │ │ + strbteq fp, [r4], #3792 @ 0xed0 │ │ │ │ + ldreq r8, [fp, #-236] @ 0xffffff14 │ │ │ │ + strbteq ip, [r4], #1848 @ 0x738 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi c3644 <__cxa_atexit@plt+0xb6744> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -186828,39 +186828,39 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r5, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #44] @ c3668 <__cxa_atexit@plt+0xb6768> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400224 <__cxa_atexit@plt+0x3f3324> │ │ │ │ + b 3fe9ac <__cxa_atexit@plt+0x3f1aac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r9, [fp, #-748] @ 0xfffffd14 │ │ │ │ - strbteq sp, [r4], #1700 @ 0x6a4 │ │ │ │ + ldreq r8, [fp, #-756] @ 0xfffffd0c │ │ │ │ + strbteq ip, [r4], #1700 @ 0x6a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ c3698 <__cxa_atexit@plt+0xb6798> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ c369c <__cxa_atexit@plt+0xb679c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r9, [fp, #-1244] @ 0xfffffb24 │ │ │ │ - strbteq sp, [r4], #1624 @ 0x658 │ │ │ │ + ldreq r8, [fp, #-1252] @ 0xfffffb1c │ │ │ │ + strbteq ip, [r4], #1624 @ 0x658 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c370c <__cxa_atexit@plt+0xb680c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -186878,34 +186878,34 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004e4 <__cxa_atexit@plt+0x3f35e4> │ │ │ │ + b 3fec84 <__cxa_atexit@plt+0x3f1d84> │ │ │ │ ldr r3, [pc, #40] @ c373c <__cxa_atexit@plt+0xb683c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #36] @ c3740 <__cxa_atexit@plt+0xb6840> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #28] @ c3744 <__cxa_atexit@plt+0xb6844> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - strbteq ip, [r4], #3452 @ 0xd7c │ │ │ │ - strbteq ip, [r4], #3440 @ 0xd70 │ │ │ │ + strbteq fp, [r4], #3452 @ 0xd7c │ │ │ │ + strbteq fp, [r4], #3440 @ 0xd70 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - ldreq r8, [fp, #-4016] @ 0xfffff050 │ │ │ │ - strbteq sp, [r4], #1432 @ 0x598 │ │ │ │ + ldreq r7, [fp, #-4024] @ 0xfffff048 │ │ │ │ + strbteq ip, [r4], #1432 @ 0x598 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c37c0 <__cxa_atexit@plt+0xb68c0> │ │ │ │ @@ -186923,21 +186923,21 @@ │ │ │ │ stm r5, {r2, lr} │ │ │ │ ldr r3, [pc, #40] @ c37d4 <__cxa_atexit@plt+0xb68d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ str sl, [r5, #-12]! │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r9, r8 │ │ │ │ - b a71f20 <__cxa_atexit@plt+0xa65020> │ │ │ │ + b 18b91f8 <__cxa_atexit@plt+0x18ac2f8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq r8, [fp, #-3936] @ 0xfffff0a0 │ │ │ │ - ldreq r8, [fp, #-3860] @ 0xfffff0ec │ │ │ │ + ldreq r7, [fp, #-3944] @ 0xfffff098 │ │ │ │ + ldreq r7, [fp, #-3868] @ 0xfffff0e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -186955,16 +186955,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ c3844 <__cxa_atexit@plt+0xb6944> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r9, [fp, #-204] @ 0xffffff34 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r8, [fp, #-212] @ 0xffffff2c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -186980,18 +186980,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ c38a8 <__cxa_atexit@plt+0xb69a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r9, [fp, #-84] @ 0xffffffac │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r8, [fp, #-92] @ 0xffffffa4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sp, [r4], #1088 @ 0x440 │ │ │ │ + strbteq ip, [r4], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c3918 <__cxa_atexit@plt+0xb6a18> │ │ │ │ @@ -187009,21 +187009,21 @@ │ │ │ │ stm r5, {r2, lr} │ │ │ │ ldr r3, [pc, #40] @ c392c <__cxa_atexit@plt+0xb6a2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ str sl, [r5, #-12]! │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r9, r8 │ │ │ │ - b a71f20 <__cxa_atexit@plt+0xa65020> │ │ │ │ + b 18b91f8 <__cxa_atexit@plt+0x18ac2f8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq r8, [fp, #-3592] @ 0xfffff1f8 │ │ │ │ - ldreq r8, [fp, #-3516] @ 0xfffff244 │ │ │ │ + ldreq r7, [fp, #-3600] @ 0xfffff1f0 │ │ │ │ + ldreq r7, [fp, #-3524] @ 0xfffff23c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -187041,16 +187041,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ c399c <__cxa_atexit@plt+0xb6a9c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r8, [fp, #-3956] @ 0xfffff08c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r7, [fp, #-3964] @ 0xfffff084 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -187066,18 +187066,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ c3a00 <__cxa_atexit@plt+0xb6b00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r8, [fp, #-3836] @ 0xfffff104 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r7, [fp, #-3844] @ 0xfffff0fc │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sp, [r4], #796 @ 0x31c │ │ │ │ + strbteq ip, [r4], #796 @ 0x31c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c3a84 <__cxa_atexit@plt+0xb6b84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -187100,26 +187100,26 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ ldr r5, [pc, #52] @ c3aac <__cxa_atexit@plt+0xb6bac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b aa4db0 <__cxa_atexit@plt+0xa97eb0> │ │ │ │ + b 18ec088 <__cxa_atexit@plt+0x18df188> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r8, [fp, #-3160] @ 0xfffff3a8 │ │ │ │ + ldreq r7, [fp, #-3168] @ 0xfffff3a0 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - ldreq r9, [fp, #-232] @ 0xffffff18 │ │ │ │ + ldreq r8, [fp, #-240] @ 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c3ae4 <__cxa_atexit@plt+0xb6be4> │ │ │ │ @@ -187127,17 +187127,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq r9, [fp, #-144] @ 0xffffff70 │ │ │ │ - strbteq sp, [r4], #40 @ 0x28 │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq r8, [fp, #-152] @ 0xffffff68 │ │ │ │ + strbteq ip, [r4], #40 @ 0x28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c3b38 <__cxa_atexit@plt+0xb6c38> │ │ │ │ @@ -187150,15 +187150,15 @@ │ │ │ │ b c3b54 <__cxa_atexit@plt+0xb6c54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq ip, [r4], #4056 @ 0xfd8 │ │ │ │ + strbteq fp, [r4], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #188] @ c3c18 <__cxa_atexit@plt+0xb6d18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -187191,33 +187191,33 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ sub r7, r8, sl │ │ │ │ str r7, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r1, r6, r9} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ c3c24 <__cxa_atexit@plt+0xb6d24> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - strbteq ip, [r4], #3880 @ 0xf28 │ │ │ │ + strbteq fp, [r4], #3880 @ 0xf28 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ @ instruction: 0xffff95ac │ │ │ │ @ instruction: 0xffffa638 │ │ │ │ - strbteq ip, [r4], #3820 @ 0xeec │ │ │ │ + strbteq fp, [r4], #3820 @ 0xeec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #164] @ c3cec <__cxa_atexit@plt+0xb6dec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -187244,32 +187244,32 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ sub r7, r8, sl │ │ │ │ str r7, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r1, r6, r9} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ c3cf4 <__cxa_atexit@plt+0xb6df4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - strbteq ip, [r4], #3668 @ 0xe54 │ │ │ │ + strbteq fp, [r4], #3668 @ 0xe54 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xffff94d8 │ │ │ │ @ instruction: 0xffffa564 │ │ │ │ - strbteq ip, [r4], #3612 @ 0xe1c │ │ │ │ + strbteq fp, [r4], #3612 @ 0xe1c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #120] @ c3d94 <__cxa_atexit@plt+0xb6e94> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -187289,34 +187289,34 @@ │ │ │ │ stm r5, {r7, r8} │ │ │ │ str r3, [r2, #4]! │ │ │ │ sub r7, r8, sl │ │ │ │ str r7, [r2, #8] │ │ │ │ add lr, r2, #12 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r7, [pc, #36] @ c3da4 <__cxa_atexit@plt+0xb6ea4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffff9420 │ │ │ │ @ instruction: 0xffffa4ac │ │ │ │ - strbteq ip, [r4], #3496 @ 0xda8 │ │ │ │ + strbteq fp, [r4], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c3dc4 <__cxa_atexit@plt+0xb6ec4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -187327,17 +187327,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r8, [fp, #-3372] @ 0xfffff2d4 │ │ │ │ - strbteq ip, [r4], #3340 @ 0xd0c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r7, [fp, #-3380] @ 0xfffff2cc │ │ │ │ + strbteq fp, [r4], #3340 @ 0xd0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c3e6c <__cxa_atexit@plt+0xb6f6c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -187350,25 +187350,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - ldreq r8, [fp, #-2124] @ 0xfffff7b4 │ │ │ │ - strbteq ip, [r4], #3212 @ 0xc8c │ │ │ │ + ldreq r7, [fp, #-2132] @ 0xfffff7ac │ │ │ │ + strbteq fp, [r4], #3212 @ 0xc8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c3ed4 <__cxa_atexit@plt+0xb6fd4> │ │ │ │ @@ -187381,15 +187381,15 @@ │ │ │ │ b c3ef0 <__cxa_atexit@plt+0xb6ff0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq ip, [r4], #3132 @ 0xc3c │ │ │ │ + strbteq fp, [r4], #3132 @ 0xc3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #188] @ c3fb4 <__cxa_atexit@plt+0xb70b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -187422,33 +187422,33 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ sub r7, r8, sl │ │ │ │ str r7, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r1, r6, r9} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ c3fc0 <__cxa_atexit@plt+0xb70c0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - strbteq ip, [r4], #2956 @ 0xb8c │ │ │ │ + strbteq fp, [r4], #2956 @ 0xb8c │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ @ instruction: 0xffff9210 │ │ │ │ @ instruction: 0xffffa29c │ │ │ │ - strbteq ip, [r4], #2896 @ 0xb50 │ │ │ │ + strbteq fp, [r4], #2896 @ 0xb50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #164] @ c4088 <__cxa_atexit@plt+0xb7188> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -187475,32 +187475,32 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ sub r7, r8, sl │ │ │ │ str r7, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r1, r6, r9} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ c4090 <__cxa_atexit@plt+0xb7190> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - strbteq ip, [r4], #2744 @ 0xab8 │ │ │ │ + strbteq fp, [r4], #2744 @ 0xab8 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xffff913c │ │ │ │ @ instruction: 0xffffa1c8 │ │ │ │ - strbteq ip, [r4], #2688 @ 0xa80 │ │ │ │ + strbteq fp, [r4], #2688 @ 0xa80 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #120] @ c4130 <__cxa_atexit@plt+0xb7230> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -187520,34 +187520,34 @@ │ │ │ │ stm r5, {r7, r8} │ │ │ │ str r3, [r2, #4]! │ │ │ │ sub r7, r8, sl │ │ │ │ str r7, [r2, #8] │ │ │ │ add lr, r2, #12 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r7, [pc, #36] @ c4140 <__cxa_atexit@plt+0xb7240> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffff9084 │ │ │ │ @ instruction: 0xffffa110 │ │ │ │ - strbteq ip, [r4], #2572 @ 0xa0c │ │ │ │ + strbteq fp, [r4], #2572 @ 0xa0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c4160 <__cxa_atexit@plt+0xb7260> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -187558,17 +187558,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r8, [fp, #-2448] @ 0xfffff670 │ │ │ │ - strbteq ip, [r4], #2416 @ 0x970 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r7, [fp, #-2456] @ 0xfffff668 │ │ │ │ + strbteq fp, [r4], #2416 @ 0x970 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c4208 <__cxa_atexit@plt+0xb7308> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -187581,53 +187581,53 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - ldreq r8, [fp, #-1200] @ 0xfffffb50 │ │ │ │ + ldreq r7, [fp, #-1208] @ 0xfffffb48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4268 <__cxa_atexit@plt+0xb7368> │ │ │ │ ldr r2, [pc, #40] @ c4270 <__cxa_atexit@plt+0xb7370> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ c4274 <__cxa_atexit@plt+0xb7374> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b c07b18 <__cxa_atexit@plt+0xbfac18> │ │ │ │ + b 19523e0 <__cxa_atexit@plt+0x19454e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r8, [fp, #-1096] @ 0xfffffbb8 │ │ │ │ + ldreq r7, [fp, #-1104] @ 0xfffffbb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c4298 <__cxa_atexit@plt+0xb7398> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - ldreq r8, [fp, #-2276] @ 0xfffff71c │ │ │ │ - strbteq ip, [r4], #2776 @ 0xad8 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + ldreq r7, [fp, #-2284] @ 0xfffff714 │ │ │ │ + strbteq fp, [r4], #2776 @ 0xad8 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c4608 <__cxa_atexit@plt+0xb7708> │ │ │ │ @@ -187837,43 +187837,43 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ mov r9, r8 │ │ │ │ mov sl, r8 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ - b aaeffc <__cxa_atexit@plt+0xaa20fc> │ │ │ │ + b 18f62d4 <__cxa_atexit@plt+0x18e93d4> │ │ │ │ mov r6, r3 │ │ │ │ b c4618 <__cxa_atexit@plt+0xb7718> │ │ │ │ mov r5, #352 @ 0x160 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe460 │ │ │ │ - ldreq r8, [fp, #-948] @ 0xfffffc4c │ │ │ │ - ldreq r8, [fp, #-2040] @ 0xfffff808 │ │ │ │ - ldreq r8, [fp, #-2032] @ 0xfffff810 │ │ │ │ - strbteq ip, [r4], #2172 @ 0x87c │ │ │ │ - strbteq ip, [r4], #2096 @ 0x830 │ │ │ │ - ldreq r8, [fp, #-704] @ 0xfffffd40 │ │ │ │ - ldreq r8, [fp, #-660] @ 0xfffffd6c │ │ │ │ - ldreq r8, [fp, #-1812] @ 0xfffff8ec │ │ │ │ - ldreq r8, [fp, #-1784] @ 0xfffff908 │ │ │ │ - ldreq r8, [fp, #-1744] @ 0xfffff930 │ │ │ │ - ldreq r8, [fp, #-1672] @ 0xfffff978 │ │ │ │ + ldreq r7, [fp, #-956] @ 0xfffffc44 │ │ │ │ + ldreq r7, [fp, #-2048] @ 0xfffff800 │ │ │ │ + ldreq r7, [fp, #-2040] @ 0xfffff808 │ │ │ │ + strbteq fp, [r4], #2172 @ 0x87c │ │ │ │ + strbteq fp, [r4], #2096 @ 0x830 │ │ │ │ + ldreq r7, [fp, #-712] @ 0xfffffd38 │ │ │ │ + ldreq r7, [fp, #-668] @ 0xfffffd64 │ │ │ │ + ldreq r7, [fp, #-1820] @ 0xfffff8e4 │ │ │ │ + ldreq r7, [fp, #-1792] @ 0xfffff900 │ │ │ │ + ldreq r7, [fp, #-1752] @ 0xfffff928 │ │ │ │ + ldreq r7, [fp, #-1680] @ 0xfffff970 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ @ instruction: 0xfffff4d0 │ │ │ │ @ instruction: 0xffffeda0 │ │ │ │ @ instruction: 0xffffea5c │ │ │ │ @ instruction: 0xffffe760 │ │ │ │ @ instruction: 0xffffe4d8 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - ldreq r8, [fp, #-288] @ 0xfffffee0 │ │ │ │ + ldreq r7, [fp, #-296] @ 0xfffffed8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4710 <__cxa_atexit@plt+0xb7810> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -187903,26 +187903,26 @@ │ │ │ │ str r1, [r2, #128] @ 0x80 │ │ │ │ str r2, [r2, #132] @ 0x84 │ │ │ │ str r0, [r2, #136] @ 0x88 │ │ │ │ str r9, [r2, #140] @ 0x8c │ │ │ │ str r8, [r2, #144] @ 0x90 │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r5, r3 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq r7, [fp, #-4072] @ 0xfffff018 │ │ │ │ - ldreq r8, [fp, #-788] @ 0xfffffcec │ │ │ │ - ldreq r8, [fp, #-748] @ 0xfffffd14 │ │ │ │ + ldreq r6, [fp, #-4080] @ 0xfffff010 │ │ │ │ + ldreq r7, [fp, #-796] @ 0xfffffce4 │ │ │ │ + ldreq r7, [fp, #-756] @ 0xfffffd0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -187973,15 +187973,15 @@ │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r9, [r3, #-12] │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #143 @ 0x8f │ │ │ │ mov r6, r3 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ add lr, r3, #4 │ │ │ │ cmp r0, #0 │ │ │ │ beq c4884 <__cxa_atexit@plt+0xb7984> │ │ │ │ ldr r1, [pc, #172] @ c48e8 <__cxa_atexit@plt+0xb79e8> │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r3, #40]! @ 0x28 │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ @@ -188015,44 +188015,44 @@ │ │ │ │ strb r2, [r3, #12] │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #32] @ c48e0 <__cxa_atexit@plt+0xb79e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #15 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r8, [fp, #-320] @ 0xfffffec0 │ │ │ │ - ldreq r8, [fp, #-276] @ 0xfffffeec │ │ │ │ - ldreq r8, [fp, #-464] @ 0xfffffe30 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r7, [fp, #-328] @ 0xfffffeb8 │ │ │ │ + ldreq r7, [fp, #-284] @ 0xfffffee4 │ │ │ │ + ldreq r7, [fp, #-472] @ 0xfffffe28 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - ldreq r7, [fp, #-3664] @ 0xfffff1b0 │ │ │ │ - ldreq r8, [fp, #-120] @ 0xffffff88 │ │ │ │ + ldreq r6, [fp, #-3672] @ 0xfffff1a8 │ │ │ │ + ldreq r7, [fp, #-128] @ 0xffffff80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c492c <__cxa_atexit@plt+0xb7a2c> │ │ │ │ ldr r2, [pc, #32] @ c493c <__cxa_atexit@plt+0xb7a3c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbteq ip, [r4], #1072 @ 0x430 │ │ │ │ + strbteq fp, [r4], #1072 @ 0x430 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4a38 <__cxa_atexit@plt+0xb7b38> │ │ │ │ str r6, [sp] │ │ │ │ @@ -188111,15 +188111,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - strbteq ip, [r4], #808 @ 0x328 │ │ │ │ + strbteq fp, [r4], #808 @ 0x328 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ ldr r1, [pc, #88] @ c4ac8 <__cxa_atexit@plt+0xb7bc8> │ │ │ │ @@ -188144,15 +188144,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq ip, [r4], #676 @ 0x2a4 │ │ │ │ + strbteq fp, [r4], #676 @ 0x2a4 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ ldr r2, [pc, #28] @ c4b0c <__cxa_atexit@plt+0xb7c0c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -188160,15 +188160,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq c4b04 <__cxa_atexit@plt+0xb7c04> │ │ │ │ b c4b1c <__cxa_atexit@plt+0xb7c1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq ip, [r4], #612 @ 0x264 │ │ │ │ + strbteq fp, [r4], #612 @ 0x264 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc c4bf8 <__cxa_atexit@plt+0xb7cf8> │ │ │ │ @@ -188220,18 +188220,18 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff764 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - strbteq fp, [r4], #680 @ 0x2a8 │ │ │ │ + strbteq sl, [r4], #680 @ 0x2a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4c60 <__cxa_atexit@plt+0xb7d60> │ │ │ │ ldr r2, [pc, #60] @ c4c68 <__cxa_atexit@plt+0xb7d68> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -188243,37 +188243,37 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #32] @ c4c74 <__cxa_atexit@plt+0xb7d74> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq fp, [r4], #648 @ 0x288 │ │ │ │ - ldreq r7, [fp, #-2652] @ 0xfffff5a4 │ │ │ │ - ldreq r7, [fp, #-2760] @ 0xfffff538 │ │ │ │ + strbteq sl, [r4], #648 @ 0x288 │ │ │ │ + ldreq r6, [fp, #-2660] @ 0xfffff59c │ │ │ │ + ldreq r6, [fp, #-2768] @ 0xfffff530 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ c4cac <__cxa_atexit@plt+0xb7dac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ c4cb0 <__cxa_atexit@plt+0xb7db0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [fp, #-2616] @ 0xfffff5c8 │ │ │ │ - ldreq r7, [fp, #-2684] @ 0xfffff584 │ │ │ │ - strbteq ip, [r4], #264 @ 0x108 │ │ │ │ + ldreq r6, [fp, #-2624] @ 0xfffff5c0 │ │ │ │ + ldreq r6, [fp, #-2692] @ 0xfffff57c │ │ │ │ + strbteq fp, [r4], #264 @ 0x108 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c4dc8 <__cxa_atexit@plt+0xb7ec8> │ │ │ │ @@ -188341,17 +188341,17 @@ │ │ │ │ mov r6, r8 │ │ │ │ b c4dd8 <__cxa_atexit@plt+0xb7ed8> │ │ │ │ mov r5, #80 @ 0x50 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [r4], #3800 @ 0xed8 │ │ │ │ - ldreq r7, [fp, #-2468] @ 0xfffff65c │ │ │ │ - strbteq fp, [r4], #3716 @ 0xe84 │ │ │ │ + strbteq sl, [r4], #3800 @ 0xed8 │ │ │ │ + ldreq r6, [fp, #-2476] @ 0xfffff654 │ │ │ │ + strbteq sl, [r4], #3716 @ 0xe84 │ │ │ │ @ instruction: 0xffffd110 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ @ instruction: 0xffffd4d4 │ │ │ │ @ instruction: 0xffffd6b0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ andeq r0, r3, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -188385,24 +188385,24 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r5, r9 │ │ │ │ mov r7, lr │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [fp, #-2148] @ 0xfffff79c │ │ │ │ - ldreq r7, [fp, #-2940] @ 0xfffff484 │ │ │ │ + ldreq r6, [fp, #-2156] @ 0xfffff794 │ │ │ │ + ldreq r6, [fp, #-2948] @ 0xfffff47c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -188414,16 +188414,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r7, [fp, #-1976] @ 0xfffff848 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r6, [fp, #-1984] @ 0xfffff840 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c4fe8 <__cxa_atexit@plt+0xb80e8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -188460,36 +188460,36 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r1, [r6, #136] @ 0x88 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r2, [r6, #144] @ 0x90 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r0, [pc, #76] @ c5018 <__cxa_atexit@plt+0xb8118> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ mov sl, r6 │ │ │ │ b c4ff8 <__cxa_atexit@plt+0xb80f8> │ │ │ │ mov r7, #148 @ 0x94 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [fp, #-1884] @ 0xfffff8a4 │ │ │ │ - ldreq r7, [fp, #-2668] @ 0xfffff594 │ │ │ │ + ldreq r6, [fp, #-1892] @ 0xfffff89c │ │ │ │ + ldreq r6, [fp, #-2676] @ 0xfffff58c │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r7, [fp, #-2616] @ 0xfffff5c8 │ │ │ │ + ldreq r6, [fp, #-2624] @ 0xfffff5c0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -188517,27 +188517,27 @@ │ │ │ │ stmib r8, {r1, r7} │ │ │ │ str r2, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r2, [r8, #20] │ │ │ │ str r3, [r5] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r7, [fp, #-2384] @ 0xfffff6b0 │ │ │ │ + ldreq r6, [fp, #-2392] @ 0xfffff6a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [r4], #3048 @ 0xbe8 │ │ │ │ + strbteq sl, [r4], #3048 @ 0xbe8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5118 <__cxa_atexit@plt+0xb8218> │ │ │ │ ldr r3, [pc, #40] @ c5120 <__cxa_atexit@plt+0xb8220> │ │ │ │ @@ -188549,15 +188549,15 @@ │ │ │ │ beq c5110 <__cxa_atexit@plt+0xb8210> │ │ │ │ b c5130 <__cxa_atexit@plt+0xb8230> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq fp, [r4], #2972 @ 0xb9c │ │ │ │ + strbteq sl, [r4], #2972 @ 0xb9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c5190 <__cxa_atexit@plt+0xb8290> │ │ │ │ ldr r3, [pc, #204] @ c5210 <__cxa_atexit@plt+0xb8310> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -188604,23 +188604,23 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #40] @ c521c <__cxa_atexit@plt+0xb831c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, #5 │ │ │ │ - b 40069c <__cxa_atexit@plt+0x3f379c> │ │ │ │ + b 3fee34 <__cxa_atexit@plt+0x3f1f34> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - ldreq r7, [fp, #-1792] @ 0xfffff900 │ │ │ │ + ldreq r6, [fp, #-1800] @ 0xfffff8f8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - ldreq r7, [fp, #-1876] @ 0xfffff8ac │ │ │ │ + ldreq r6, [fp, #-1884] @ 0xfffff8a4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - strbteq fp, [r4], #2720 @ 0xaa0 │ │ │ │ + strbteq sl, [r4], #2720 @ 0xaa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ @@ -188637,21 +188637,21 @@ │ │ │ │ b c5320 <__cxa_atexit@plt+0xb8420> │ │ │ │ ldr r2, [pc, #36] @ c5298 <__cxa_atexit@plt+0xb8398> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r8, #5 │ │ │ │ - b 40069c <__cxa_atexit@plt+0x3f379c> │ │ │ │ + b 3fee34 <__cxa_atexit@plt+0x3f1f34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r7, [fp, #-1656] @ 0xfffff988 │ │ │ │ + ldreq r6, [fp, #-1664] @ 0xfffff980 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - strbteq fp, [r4], #2596 @ 0xa24 │ │ │ │ + strbteq sl, [r4], #2596 @ 0xa24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ @@ -188668,19 +188668,19 @@ │ │ │ │ b c5320 <__cxa_atexit@plt+0xb8420> │ │ │ │ ldr r2, [pc, #36] @ c5314 <__cxa_atexit@plt+0xb8414> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r8, #5 │ │ │ │ - b 40069c <__cxa_atexit@plt+0x3f379c> │ │ │ │ + b 3fee34 <__cxa_atexit@plt+0x3f1f34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r7, [fp, #-1532] @ 0xfffffa04 │ │ │ │ + ldreq r6, [fp, #-1540] @ 0xfffff9fc │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -188697,15 +188697,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b c56c4 <__cxa_atexit@plt+0xb87c4> │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, r9, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #1 │ │ │ │ - bl 4001d4 <__cxa_atexit@plt+0x3f32d4> │ │ │ │ + bl 3fe95c <__cxa_atexit@plt+0x3f1a5c> │ │ │ │ cmp sl, r0 │ │ │ │ bls c53ac <__cxa_atexit@plt+0xb84ac> │ │ │ │ ldr r7, [pc, #76] @ c53d4 <__cxa_atexit@plt+0xb84d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ sub r3, sl, r0 │ │ │ │ add r2, r0, r4 │ │ │ │ stmib r8, {r7, r9} │ │ │ │ @@ -188720,17 +188720,17 @@ │ │ │ │ str r4, [r5, #-12]! │ │ │ │ mov r6, r8 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r7, fp │ │ │ │ b c56c4 <__cxa_atexit@plt+0xb87c4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r7, [fp, #-1352] @ 0xfffffab8 │ │ │ │ - strbteq fp, [r4], #2280 @ 0x8e8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r6, [fp, #-1360] @ 0xfffffab0 │ │ │ │ + strbteq sl, [r4], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq c5444 <__cxa_atexit@plt+0xb8544> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #16 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -188764,15 +188764,15 @@ │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr fp, [r5, #12] │ │ │ │ add r0, fp, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #1 │ │ │ │ - bl 4001d4 <__cxa_atexit@plt+0x3f32d4> │ │ │ │ + bl 3fe95c <__cxa_atexit@plt+0x3f1a5c> │ │ │ │ cmp r7, r0 │ │ │ │ ble c54c8 <__cxa_atexit@plt+0xb85c8> │ │ │ │ cmp r0, #0 │ │ │ │ bmi c54e8 <__cxa_atexit@plt+0xb85e8> │ │ │ │ ldr r3, [pc, #200] @ c5564 <__cxa_atexit@plt+0xb8664> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r7, r7, r0 │ │ │ │ @@ -188813,23 +188813,23 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - ldreq r7, [fp, #-988] @ 0xfffffc24 │ │ │ │ + ldreq r6, [fp, #-996] @ 0xfffffc1c │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - ldreq r7, [fp, #-1212] @ 0xfffffb44 │ │ │ │ + ldreq r6, [fp, #-1220] @ 0xfffffb3c │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - ldreq r7, [fp, #-1152] @ 0xfffffb80 │ │ │ │ - ldreq r7, [fp, #-1076] @ 0xfffffbcc │ │ │ │ + ldreq r6, [fp, #-1160] @ 0xfffffb78 │ │ │ │ + ldreq r6, [fp, #-1084] @ 0xfffffbc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -188847,15 +188847,15 @@ │ │ │ │ b c5628 <__cxa_atexit@plt+0xb8728> │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r4, r2 │ │ │ │ add r0, r9, #8 │ │ │ │ mov r1, fp │ │ │ │ mov r2, sl │ │ │ │ mov r3, #1 │ │ │ │ - bl 4001d4 <__cxa_atexit@plt+0x3f32d4> │ │ │ │ + bl 3fe95c <__cxa_atexit@plt+0x3f1a5c> │ │ │ │ cmp sl, r0 │ │ │ │ bls c560c <__cxa_atexit@plt+0xb870c> │ │ │ │ ldr r7, [pc, #104] @ c5648 <__cxa_atexit@plt+0xb8748> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r9, [r5] │ │ │ │ sub r3, sl, r0 │ │ │ │ add r2, r0, fp │ │ │ │ @@ -188877,16 +188877,16 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b c56c4 <__cxa_atexit@plt+0xb87c4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r7, [fp, #-752] @ 0xfffffd10 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r6, [fp, #-760] @ 0xfffffd08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r3, [r5] │ │ │ │ @@ -188925,15 +188925,15 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ beq c572c <__cxa_atexit@plt+0xb882c> │ │ │ │ mov r7, r8 │ │ │ │ b c5748 <__cxa_atexit@plt+0xb8848> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r7, [pc, #40] @ c5738 <__cxa_atexit@plt+0xb8838> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r8, #3 │ │ │ │ beq c572c <__cxa_atexit@plt+0xb882c> │ │ │ │ @@ -189006,15 +189006,15 @@ │ │ │ │ str fp, [r6, #-12] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r7, #143 @ 0x8f │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ cmp r9, #121 @ 0x79 │ │ │ │ bge c58b8 <__cxa_atexit@plt+0xb89b8> │ │ │ │ ldr r1, [pc, #136] @ c58e4 <__cxa_atexit@plt+0xb89e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4]! │ │ │ │ mov r1, #120 @ 0x78 │ │ │ │ str r1, [r6, #4] │ │ │ │ @@ -189033,32 +189033,32 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r3, [r6, #136] @ 0x88 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r1, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r7, [pc, #60] @ c58fc <__cxa_atexit@plt+0xb89fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov fp, ip │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ mov r6, #148 @ 0x94 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ mov fp, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r7, [fp, #-376] @ 0xfffffe88 │ │ │ │ - ldreq r7, [fp, #-324] @ 0xfffffebc │ │ │ │ - ldreq r7, [fp, #-432] @ 0xfffffe50 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r6, [fp, #-384] @ 0xfffffe80 │ │ │ │ + ldreq r6, [fp, #-332] @ 0xfffffeb4 │ │ │ │ + ldreq r6, [fp, #-440] @ 0xfffffe48 │ │ │ │ @ instruction: 0xfffff784 │ │ │ │ - ldreq r7, [fp, #-284] @ 0xfffffee4 │ │ │ │ - ldreq r6, [fp, #-3796] @ 0xfffff12c │ │ │ │ + ldreq r6, [fp, #-292] @ 0xfffffedc │ │ │ │ + ldreq r5, [fp, #-3804] @ 0xfffff124 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r6, ror #9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -189077,19 +189077,19 @@ │ │ │ │ stmib r8, {r2, r7} │ │ │ │ str r3, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r7, [fp, #-144] @ 0xffffff70 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r6, [fp, #-152] @ 0xffffff68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -189127,23 +189127,23 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ c5a40 <__cxa_atexit@plt+0xb8b40> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff454 │ │ │ │ - ldreq r6, [fp, #-3276] @ 0xfffff334 │ │ │ │ - ldreq r6, [fp, #-3828] @ 0xfffff10c │ │ │ │ + ldreq r5, [fp, #-3284] @ 0xfffff32c │ │ │ │ + ldreq r5, [fp, #-3836] @ 0xfffff104 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c5a90 <__cxa_atexit@plt+0xb8b90> │ │ │ │ @@ -189154,16 +189154,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r6, [fp, #-3112] @ 0xfffff3d8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r5, [fp, #-3120] @ 0xfffff3d0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c5b34 <__cxa_atexit@plt+0xb8c34> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -189192,24 +189192,24 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r5, r9 │ │ │ │ mov r7, lr │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [fp, #-3016] @ 0xfffff438 │ │ │ │ - ldreq r6, [fp, #-3808] @ 0xfffff120 │ │ │ │ + ldreq r5, [fp, #-3024] @ 0xfffff430 │ │ │ │ + ldreq r5, [fp, #-3816] @ 0xfffff118 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -189221,16 +189221,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r6, [fp, #-2844] @ 0xfffff4e4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r5, [fp, #-2852] @ 0xfffff4dc │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c5c84 <__cxa_atexit@plt+0xb8d84> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -189267,36 +189267,36 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r1, [r6, #136] @ 0x88 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r2, [r6, #144] @ 0x90 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r0, [pc, #76] @ c5cb4 <__cxa_atexit@plt+0xb8db4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ mov sl, r6 │ │ │ │ b c5c94 <__cxa_atexit@plt+0xb8d94> │ │ │ │ mov r7, #148 @ 0x94 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [fp, #-2752] @ 0xfffff540 │ │ │ │ - ldreq r6, [fp, #-3536] @ 0xfffff230 │ │ │ │ + ldreq r5, [fp, #-2760] @ 0xfffff538 │ │ │ │ + ldreq r5, [fp, #-3544] @ 0xfffff228 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r6, [fp, #-3484] @ 0xfffff264 │ │ │ │ + ldreq r5, [fp, #-3492] @ 0xfffff25c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -189324,27 +189324,27 @@ │ │ │ │ stmib r8, {r1, r7} │ │ │ │ str r2, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r2, [r8, #20] │ │ │ │ str r3, [r5] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r6, [fp, #-3252] @ 0xfffff34c │ │ │ │ + ldreq r5, [fp, #-3260] @ 0xfffff344 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r4], #3868 @ 0xf1c │ │ │ │ + strbteq r9, [r4], #3868 @ 0xf1c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5dcc <__cxa_atexit@plt+0xb8ecc> │ │ │ │ ldr r3, [pc, #64] @ c5dd4 <__cxa_atexit@plt+0xb8ed4> │ │ │ │ @@ -189356,46 +189356,46 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq c5dc4 <__cxa_atexit@plt+0xb8ec4> │ │ │ │ ldr r3, [pc, #36] @ c5dd8 <__cxa_atexit@plt+0xb8ed8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbteq sl, [r4], #3764 @ 0xeb4 │ │ │ │ + strbteq r9, [r4], #3764 @ 0xeb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c5e00 <__cxa_atexit@plt+0xb8f00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq sl, [r4], #3724 @ 0xe8c │ │ │ │ + strbteq r9, [r4], #3724 @ 0xe8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r3, r5, #4 │ │ │ │ cmp r7, #1 │ │ │ │ ble c5e40 <__cxa_atexit@plt+0xb8f40> │ │ │ │ ldr r5, [pc, #108] @ c5e90 <__cxa_atexit@plt+0xb8f90> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #104] @ c5e94 <__cxa_atexit@plt+0xb8f94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r3] │ │ │ │ str r5, [r3] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 5c2cfc <__cxa_atexit@plt+0x5b5dfc> │ │ │ │ + b 140a2dc <__cxa_atexit@plt+0x13fd3dc> │ │ │ │ ldr r7, [pc, #64] @ c5e88 <__cxa_atexit@plt+0xb8f88> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #56] @ c5e8c <__cxa_atexit@plt+0xb8f8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq c5e7c <__cxa_atexit@plt+0xb8f7c> │ │ │ │ @@ -189407,27 +189407,27 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ b c6318 <__cxa_atexit@plt+0xb9418> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #9 │ │ │ │ - ldreq r6, [fp, #-2692] @ 0xfffff57c │ │ │ │ + ldreq r5, [fp, #-2700] @ 0xfffff574 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbteq sl, [r4], #3192 @ 0xc78 │ │ │ │ - strbteq sl, [r4], #3576 @ 0xdf8 │ │ │ │ + strbteq r9, [r4], #3192 @ 0xc78 │ │ │ │ + strbteq r9, [r4], #3576 @ 0xdf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c5eb8 <__cxa_atexit@plt+0xb8fb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 60a6ac <__cxa_atexit@plt+0x5fd7ac> │ │ │ │ + b 1451c8c <__cxa_atexit@plt+0x1444d8c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sl, [r4], #3524 @ 0xdc4 │ │ │ │ + strbteq r9, [r4], #3524 @ 0xdc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq c5f34 <__cxa_atexit@plt+0xb9034> │ │ │ │ cmp r3, #3 │ │ │ │ bne c5f14 <__cxa_atexit@plt+0xb9014> │ │ │ │ @@ -189486,24 +189486,24 @@ │ │ │ │ ldr r7, [pc, #48] @ c5fe4 <__cxa_atexit@plt+0xb90e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ bne c5f50 <__cxa_atexit@plt+0xb9050> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000003b0 │ │ │ │ - strbteq sl, [r4], #2928 @ 0xb70 │ │ │ │ - strbteq sl, [r4], #2916 @ 0xb64 │ │ │ │ + strbteq r9, [r4], #2928 @ 0xb70 │ │ │ │ + strbteq r9, [r4], #2916 @ 0xb64 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ - ldreq r6, [fp, #-2448] @ 0xfffff670 │ │ │ │ + ldreq r5, [fp, #-2456] @ 0xfffff668 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - ldreq r6, [fp, #-2340] @ 0xfffff6dc │ │ │ │ + ldreq r5, [fp, #-2348] @ 0xfffff6d4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbteq sl, [r4], #3220 @ 0xc94 │ │ │ │ + strbteq r9, [r4], #3220 @ 0xc94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne c6024 <__cxa_atexit@plt+0xb9124> │ │ │ │ ldr r3, [pc, #100] @ c6070 <__cxa_atexit@plt+0xb9170> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -189527,18 +189527,18 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ b c6318 <__cxa_atexit@plt+0xb9418> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r6, [fp, #-2208] @ 0xfffff760 │ │ │ │ + ldreq r5, [fp, #-2216] @ 0xfffff758 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq sl, [r4], #2688 @ 0xa80 │ │ │ │ - strbteq sl, [r4], #2676 @ 0xa74 │ │ │ │ + strbteq r9, [r4], #2688 @ 0xa80 │ │ │ │ + strbteq r9, [r4], #2676 @ 0xa74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r3, [r5] │ │ │ │ @@ -189551,15 +189551,15 @@ │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ b c6318 <__cxa_atexit@plt+0xb9418> │ │ │ │ - strbteq sl, [r4], #2996 @ 0xbb4 │ │ │ │ + strbteq r9, [r4], #2996 @ 0xbb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #17 │ │ │ │ bne c6118 <__cxa_atexit@plt+0xb9218> │ │ │ │ @@ -189596,21 +189596,21 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ b c6318 <__cxa_atexit@plt+0xb9418> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - strbteq sl, [r4], #2412 @ 0x96c │ │ │ │ - strbteq sl, [r4], #2400 @ 0x960 │ │ │ │ + strbteq r9, [r4], #2412 @ 0x96c │ │ │ │ + strbteq r9, [r4], #2400 @ 0x960 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq r6, [fp, #-1932] @ 0xfffff874 │ │ │ │ + ldreq r5, [fp, #-1940] @ 0xfffff86c │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - strbteq sl, [r4], #2792 @ 0xae8 │ │ │ │ + strbteq r9, [r4], #2792 @ 0xae8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne c61d0 <__cxa_atexit@plt+0xb92d0> │ │ │ │ ldr r3, [pc, #100] @ c621c <__cxa_atexit@plt+0xb931c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -189634,18 +189634,18 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ b c6318 <__cxa_atexit@plt+0xb9418> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r6, [fp, #-1780] @ 0xfffff90c │ │ │ │ + ldreq r5, [fp, #-1788] @ 0xfffff904 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq sl, [r4], #2260 @ 0x8d4 │ │ │ │ - strbteq sl, [r4], #2248 @ 0x8c8 │ │ │ │ + strbteq r9, [r4], #2260 @ 0x8d4 │ │ │ │ + strbteq r9, [r4], #2248 @ 0x8c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r3, [r5] │ │ │ │ @@ -189714,15 +189714,15 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ beq c6380 <__cxa_atexit@plt+0xb9480> │ │ │ │ mov r7, r8 │ │ │ │ b c639c <__cxa_atexit@plt+0xb949c> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r7, [pc, #40] @ c638c <__cxa_atexit@plt+0xb948c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r7, [r5, #8] │ │ │ │ tst r8, #3 │ │ │ │ beq c6380 <__cxa_atexit@plt+0xb9480> │ │ │ │ @@ -189795,15 +189795,15 @@ │ │ │ │ str fp, [r6, #-12] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r7, #143 @ 0x8f │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ cmp r9, #121 @ 0x79 │ │ │ │ bge c650c <__cxa_atexit@plt+0xb960c> │ │ │ │ ldr r1, [pc, #136] @ c6538 <__cxa_atexit@plt+0xb9638> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4]! │ │ │ │ mov r1, #120 @ 0x78 │ │ │ │ str r1, [r6, #4] │ │ │ │ @@ -189822,32 +189822,32 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r3, [r6, #136] @ 0x88 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r1, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r7, [pc, #60] @ c6550 <__cxa_atexit@plt+0xb9650> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov fp, ip │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ mov r6, #148 @ 0x94 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ mov fp, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r6, [fp, #-1316] @ 0xfffffadc │ │ │ │ - ldreq r6, [fp, #-1264] @ 0xfffffb10 │ │ │ │ - ldreq r6, [fp, #-1372] @ 0xfffffaa4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r5, [fp, #-1324] @ 0xfffffad4 │ │ │ │ + ldreq r5, [fp, #-1272] @ 0xfffffb08 │ │ │ │ + ldreq r5, [fp, #-1380] @ 0xfffffa9c │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ - ldreq r6, [fp, #-1224] @ 0xfffffb38 │ │ │ │ - ldreq r6, [fp, #-640] @ 0xfffffd80 │ │ │ │ + ldreq r5, [fp, #-1232] @ 0xfffffb30 │ │ │ │ + ldreq r5, [fp, #-648] @ 0xfffffd78 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r6, ror #9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -189866,19 +189866,19 @@ │ │ │ │ stmib r8, {r2, r7} │ │ │ │ str r3, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r6, [fp, #-1084] @ 0xfffffbc4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r5, [fp, #-1092] @ 0xfffffbbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -189916,23 +189916,23 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ c6694 <__cxa_atexit@plt+0xb9794> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff49c │ │ │ │ - ldreq r6, [fp, #-120] @ 0xffffff88 │ │ │ │ - ldreq r6, [fp, #-672] @ 0xfffffd60 │ │ │ │ + ldreq r5, [fp, #-128] @ 0xffffff80 │ │ │ │ + ldreq r5, [fp, #-680] @ 0xfffffd58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c66e4 <__cxa_atexit@plt+0xb97e4> │ │ │ │ @@ -189943,22 +189943,22 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [fp, #-4052] @ 0xfffff02c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [fp, #-4060] @ 0xfffff024 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - strbteq sl, [r4], #932 @ 0x3a4 │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + strbteq r9, [r4], #932 @ 0x3a4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -189973,18 +189973,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c676c <__cxa_atexit@plt+0xb986c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff6490 │ │ │ │ - strbteq sl, [r4], #876 @ 0x36c │ │ │ │ - strbteq sl, [r4], #860 @ 0x35c │ │ │ │ - strbteq sl, [r4], #864 @ 0x360 │ │ │ │ - strbteq sl, [r4], #1328 @ 0x530 │ │ │ │ + strbteq r9, [r4], #876 @ 0x36c │ │ │ │ + strbteq r9, [r4], #860 @ 0x35c │ │ │ │ + strbteq r9, [r4], #864 @ 0x360 │ │ │ │ + strbteq r9, [r4], #1328 @ 0x530 │ │ │ │ andeq r0, r3, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c687c <__cxa_atexit@plt+0xb997c> │ │ │ │ @@ -190040,29 +190040,29 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq c6874 <__cxa_atexit@plt+0xb9974> │ │ │ │ ldr r3, [pc, #88] @ c68bc <__cxa_atexit@plt+0xb99bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b c688c <__cxa_atexit@plt+0xb998c> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [fp, #-3820] @ 0xfffff114 │ │ │ │ - ldreq r6, [fp, #-504] @ 0xfffffe08 │ │ │ │ + ldreq r4, [fp, #-3828] @ 0xfffff10c │ │ │ │ + ldreq r5, [fp, #-512] @ 0xfffffe00 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffff5a0 │ │ │ │ @ instruction: 0xfffff5a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -190078,22 +190078,22 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [fp, #-3512] @ 0xfffff248 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [fp, #-3520] @ 0xfffff240 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - strbteq sl, [r4], #392 @ 0x188 │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + strbteq r9, [r4], #392 @ 0x188 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -190108,23 +190108,23 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c6988 <__cxa_atexit@plt+0xb9a88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff6274 │ │ │ │ - strbteq sl, [r4], #336 @ 0x150 │ │ │ │ - strbteq sl, [r4], #320 @ 0x140 │ │ │ │ - strbteq sl, [r4], #324 @ 0x144 │ │ │ │ + strbteq r9, [r4], #336 @ 0x150 │ │ │ │ + strbteq r9, [r4], #320 @ 0x140 │ │ │ │ + strbteq r9, [r4], #324 @ 0x144 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - strbteq sl, [r4], #268 @ 0x10c │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + strbteq r9, [r4], #268 @ 0x10c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -190139,23 +190139,23 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c6a04 <__cxa_atexit@plt+0xb9b04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff61f8 │ │ │ │ - strbteq sl, [r4], #212 @ 0xd4 │ │ │ │ - strbteq sl, [r4], #196 @ 0xc4 │ │ │ │ - strbteq sl, [r4], #200 @ 0xc8 │ │ │ │ + strbteq r9, [r4], #212 @ 0xd4 │ │ │ │ + strbteq r9, [r4], #196 @ 0xc4 │ │ │ │ + strbteq r9, [r4], #200 @ 0xc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - strbteq sl, [r4], #144 @ 0x90 │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + strbteq r9, [r4], #144 @ 0x90 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -190170,18 +190170,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c6a80 <__cxa_atexit@plt+0xb9b80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff617c │ │ │ │ - strbteq sl, [r4], #88 @ 0x58 │ │ │ │ - strbteq sl, [r4], #72 @ 0x48 │ │ │ │ - strbteq sl, [r4], #76 @ 0x4c │ │ │ │ - strbteq sl, [r4], #540 @ 0x21c │ │ │ │ + strbteq r9, [r4], #88 @ 0x58 │ │ │ │ + strbteq r9, [r4], #72 @ 0x48 │ │ │ │ + strbteq r9, [r4], #76 @ 0x4c │ │ │ │ + strbteq r9, [r4], #540 @ 0x21c │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r6 │ │ │ │ sub r2, r5, #32 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c6bd8 <__cxa_atexit@plt+0xb9cd8> │ │ │ │ @@ -190244,54 +190244,54 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq c6bd0 <__cxa_atexit@plt+0xb9cd0> │ │ │ │ ldr r3, [pc, #136] @ c6c1c <__cxa_atexit@plt+0xb9d1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r6, [pc, #116] @ c6c20 <__cxa_atexit@plt+0xb9d20> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-32] @ 0xffffffe0 │ │ │ │ str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r5, #24 │ │ │ │ stm lr, {r1, r3, r9} │ │ │ │ str r7, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r9 │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, r8 │ │ │ │ b c6be8 <__cxa_atexit@plt+0xb9ce8> │ │ │ │ mov r7, #164 @ 0xa4 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [fp, #-3040] @ 0xfffff420 │ │ │ │ - ldreq r5, [fp, #-3820] @ 0xfffff114 │ │ │ │ + ldreq r4, [fp, #-3048] @ 0xfffff418 │ │ │ │ + ldreq r4, [fp, #-3828] @ 0xfffff10c │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r5, [fp, #-3744] @ 0xfffff160 │ │ │ │ + ldreq r4, [fp, #-3752] @ 0xfffff158 │ │ │ │ @ instruction: 0xfffff270 │ │ │ │ @ instruction: 0xfffff278 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r4], #100 @ 0x64 │ │ │ │ + strbteq r9, [r4], #100 @ 0x64 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ mov sl, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -190347,46 +190347,46 @@ │ │ │ │ ldr r5, [pc, #96] @ c6d88 <__cxa_atexit@plt+0xb9e88> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r9] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r9 │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r7, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldreq r5, [fp, #-3348] @ 0xfffff2ec │ │ │ │ + ldreq r4, [fp, #-3356] @ 0xfffff2e4 │ │ │ │ @ instruction: 0xfffff0e0 │ │ │ │ @ instruction: 0xfffff0e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - strbteq r9, [r4], #3316 @ 0xcf4 │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + strbteq r8, [r4], #3316 @ 0xcf4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -190401,23 +190401,23 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c6e1c <__cxa_atexit@plt+0xb9f1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff5de0 │ │ │ │ - strbteq r9, [r4], #3260 @ 0xcbc │ │ │ │ - strbteq r9, [r4], #3244 @ 0xcac │ │ │ │ - strbteq r9, [r4], #3248 @ 0xcb0 │ │ │ │ + strbteq r8, [r4], #3260 @ 0xcbc │ │ │ │ + strbteq r8, [r4], #3244 @ 0xcac │ │ │ │ + strbteq r8, [r4], #3248 @ 0xcb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - strbteq r9, [r4], #3192 @ 0xc78 │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + strbteq r8, [r4], #3192 @ 0xc78 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -190432,23 +190432,23 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c6e98 <__cxa_atexit@plt+0xb9f98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff5d64 │ │ │ │ - strbteq r9, [r4], #3136 @ 0xc40 │ │ │ │ - strbteq r9, [r4], #3120 @ 0xc30 │ │ │ │ - strbteq r9, [r4], #3124 @ 0xc34 │ │ │ │ + strbteq r8, [r4], #3136 @ 0xc40 │ │ │ │ + strbteq r8, [r4], #3120 @ 0xc30 │ │ │ │ + strbteq r8, [r4], #3124 @ 0xc34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - strbteq r9, [r4], #3068 @ 0xbfc │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + strbteq r8, [r4], #3068 @ 0xbfc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -190463,23 +190463,23 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c6f14 <__cxa_atexit@plt+0xba014> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff5ce8 │ │ │ │ - strbteq r9, [r4], #3012 @ 0xbc4 │ │ │ │ - strbteq r9, [r4], #2996 @ 0xbb4 │ │ │ │ - strbteq r9, [r4], #3000 @ 0xbb8 │ │ │ │ + strbteq r8, [r4], #3012 @ 0xbc4 │ │ │ │ + strbteq r8, [r4], #2996 @ 0xbb4 │ │ │ │ + strbteq r8, [r4], #3000 @ 0xbb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - strbteq r9, [r4], #2944 @ 0xb80 │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + strbteq r8, [r4], #2944 @ 0xb80 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -190494,18 +190494,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c6f90 <__cxa_atexit@plt+0xba090> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff5c6c │ │ │ │ - strbteq r9, [r4], #2888 @ 0xb48 │ │ │ │ - strbteq r9, [r4], #2872 @ 0xb38 │ │ │ │ - strbteq r9, [r4], #2876 @ 0xb3c │ │ │ │ - strbteq r9, [r4], #3352 @ 0xd18 │ │ │ │ + strbteq r8, [r4], #2888 @ 0xb48 │ │ │ │ + strbteq r8, [r4], #2872 @ 0xb38 │ │ │ │ + strbteq r8, [r4], #2876 @ 0xb3c │ │ │ │ + strbteq r8, [r4], #3352 @ 0xd18 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ ldrls r2, [pc, #48] @ c6fe8 <__cxa_atexit@plt+0xba0e8> │ │ │ │ @@ -190519,17 +190519,17 @@ │ │ │ │ addls lr, r5, #8 │ │ │ │ stmls lr, {r1, r8, r9} │ │ │ │ ldrls r0, [pc, #16] @ c6ff0 <__cxa_atexit@plt+0xba0f0> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r9, [r4], #2756 @ 0xac4 │ │ │ │ - strbteq r9, [r4], #2724 @ 0xaa4 │ │ │ │ - strbteq r9, [r4], #3244 @ 0xcac │ │ │ │ + strbteq r8, [r4], #2756 @ 0xac4 │ │ │ │ + strbteq r8, [r4], #2724 @ 0xaa4 │ │ │ │ + strbteq r8, [r4], #3244 @ 0xcac │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc c714c <__cxa_atexit@plt+0xba24c> │ │ │ │ @@ -190585,15 +190585,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq c7120 <__cxa_atexit@plt+0xba220> │ │ │ │ ldr r3, [pc, #152] @ c7180 <__cxa_atexit@plt+0xba280> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r6, [pc, #108] @ c716c <__cxa_atexit@plt+0xba26c> │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [r5, #16] │ │ │ │ stmib r5, {r6, r7} │ │ │ │ tst r9, #3 │ │ │ │ beq c7138 <__cxa_atexit@plt+0xba238> │ │ │ │ mov r5, r0 │ │ │ │ @@ -190609,27 +190609,27 @@ │ │ │ │ ldr r1, [r9] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r1 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffed4c │ │ │ │ andeq r0, r0, r0, lsr #9 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xffffed1c │ │ │ │ @ instruction: 0xffffed24 │ │ │ │ - strbteq r9, [r4], #2844 @ 0xb1c │ │ │ │ + strbteq r8, [r4], #2844 @ 0xb1c │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #164 @ 0xa4 │ │ │ │ cmp r3, ip │ │ │ │ bcc c7404 <__cxa_atexit@plt+0xba504> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -190719,15 +190719,15 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ beq c73dc <__cxa_atexit@plt+0xba4dc> │ │ │ │ ldr r3, [pc, #356] @ c7464 <__cxa_atexit@plt+0xba564> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ cmp r9, #121 @ 0x79 │ │ │ │ bge c73e4 <__cxa_atexit@plt+0xba4e4> │ │ │ │ mov sl, r4 │ │ │ │ ldr r4, [pc, #280] @ c743c <__cxa_atexit@plt+0xba53c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [r6, #4]! │ │ │ │ mov r4, #120 @ 0x78 │ │ │ │ @@ -190777,48 +190777,48 @@ │ │ │ │ b c7304 <__cxa_atexit@plt+0xba404> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #136] @ c7474 <__cxa_atexit@plt+0xba574> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #164 @ 0xa4 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [sp, #8] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #24 │ │ │ │ mov r4, sl │ │ │ │ ldr r0, [sl, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [fp, #-1712] @ 0xfffff950 │ │ │ │ + ldreq r4, [fp, #-1720] @ 0xfffff948 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ - ldreq r5, [fp, #-1632] @ 0xfffff9a0 │ │ │ │ + ldreq r4, [fp, #-1640] @ 0xfffff998 │ │ │ │ @ instruction: 0xffffea38 │ │ │ │ @ instruction: 0xffffea3c │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - ldreq r5, [fp, #-1856] @ 0xfffff8c0 │ │ │ │ + ldreq r4, [fp, #-1864] @ 0xfffff8b8 │ │ │ │ @ instruction: 0xffffeb0c │ │ │ │ @ instruction: 0xffffeb0c │ │ │ │ @ instruction: 0xfffff8a8 │ │ │ │ - ldreq r5, [fp, #-1736] @ 0xfffff938 │ │ │ │ - ldreq r5, [fp, #-1152] @ 0xfffffb80 │ │ │ │ + ldreq r4, [fp, #-1744] @ 0xfffff930 │ │ │ │ + ldreq r4, [fp, #-1160] @ 0xfffffb78 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq r9, [r4], #2088 @ 0x828 │ │ │ │ + strbteq r8, [r4], #2088 @ 0x828 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -190866,31 +190866,31 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ beq c755c <__cxa_atexit@plt+0xba65c> │ │ │ │ ldr r3, [pc, #72] @ c7594 <__cxa_atexit@plt+0xba694> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ @ instruction: 0xfffff8c8 │ │ │ │ - ldreq r5, [fp, #-1256] @ 0xfffffb18 │ │ │ │ + ldreq r4, [fp, #-1264] @ 0xfffffb10 │ │ │ │ @ instruction: 0xffffe8bc │ │ │ │ @ instruction: 0xffffe8c0 │ │ │ │ - strbteq r9, [r4], #1800 @ 0x708 │ │ │ │ + strbteq r8, [r4], #1800 @ 0x708 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #64 @ 0x40 │ │ │ │ cmp r7, r3 │ │ │ │ @@ -190955,35 +190955,35 @@ │ │ │ │ beq c76c0 <__cxa_atexit@plt+0xba7c0> │ │ │ │ ldr r3, [pc, #84] @ c7700 <__cxa_atexit@plt+0xba800> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, ip │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r7] │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ mov fp, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff2e4 │ │ │ │ @ instruction: 0xfffff2c4 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffe758 │ │ │ │ @ instruction: 0xffffe760 │ │ │ │ @ instruction: 0xfffff1a0 │ │ │ │ - ldreq r5, [fp, #-728] @ 0xfffffd28 │ │ │ │ - ldreq r5, [fp, #-124] @ 0xffffff84 │ │ │ │ + ldreq r4, [fp, #-736] @ 0xfffffd20 │ │ │ │ + ldreq r4, [fp, #-132] @ 0xffffff7c │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c7750 <__cxa_atexit@plt+0xba850> │ │ │ │ @@ -190994,16 +190994,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r4, [fp, #-3944] @ 0xfffff098 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r3, [fp, #-3952] @ 0xfffff090 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b c786c <__cxa_atexit@plt+0xba96c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -191038,27 +191038,27 @@ │ │ │ │ str r9, [r3, #140] @ 0x8c │ │ │ │ str r8, [r3, #144] @ 0x90 │ │ │ │ ldr r5, [pc, #60] @ c7838 <__cxa_atexit@plt+0xba938> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ sub r9, r6, #15 │ │ │ │ mov r5, r2 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq r4, [fp, #-3832] @ 0xfffff108 │ │ │ │ - ldreq r5, [fp, #-548] @ 0xfffffddc │ │ │ │ - ldreq r5, [fp, #-508] @ 0xfffffe04 │ │ │ │ - ldreq r5, [fp, #-480] @ 0xfffffe20 │ │ │ │ + ldreq r3, [fp, #-3840] @ 0xfffff100 │ │ │ │ + ldreq r4, [fp, #-556] @ 0xfffffdd4 │ │ │ │ + ldreq r4, [fp, #-516] @ 0xfffffdfc │ │ │ │ + ldreq r4, [fp, #-488] @ 0xfffffe18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @@ -191090,15 +191090,15 @@ │ │ │ │ str r2, [r3, #-4] │ │ │ │ ldr r2, [pc, #224] @ c79a8 <__cxa_atexit@plt+0xbaaa8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r9, r6, #143 @ 0x8f │ │ │ │ mov r6, r3 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ add r2, r3, #4 │ │ │ │ cmp sl, #0 │ │ │ │ beq c792c <__cxa_atexit@plt+0xbaa2c> │ │ │ │ ldr lr, [pc, #188] @ c79ac <__cxa_atexit@plt+0xbaaac> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r3, #40]! @ 0x28 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -191131,29 +191131,29 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ ldr r3, [pc, #48] @ c79a0 <__cxa_atexit@plt+0xbaaa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r9, r6, #15 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [fp, #-152] @ 0xffffff68 │ │ │ │ - ldreq r5, [fp, #-112] @ 0xffffff90 │ │ │ │ - ldreq r5, [fp, #-108] @ 0xffffff94 │ │ │ │ - ldreq r5, [fp, #-292] @ 0xfffffedc │ │ │ │ - ldreq r5, [fp, #-276] @ 0xfffffeec │ │ │ │ + ldreq r4, [fp, #-160] @ 0xffffff60 │ │ │ │ + ldreq r4, [fp, #-120] @ 0xffffff88 │ │ │ │ + ldreq r4, [fp, #-116] @ 0xffffff8c │ │ │ │ + ldreq r4, [fp, #-300] @ 0xfffffed4 │ │ │ │ + ldreq r4, [fp, #-284] @ 0xfffffee4 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - ldreq r4, [fp, #-3484] @ 0xfffff264 │ │ │ │ - ldreq r4, [fp, #-4036] @ 0xfffff03c │ │ │ │ + ldreq r3, [fp, #-3492] @ 0xfffff25c │ │ │ │ + ldreq r3, [fp, #-4044] @ 0xfffff034 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c7a14 <__cxa_atexit@plt+0xbab14> │ │ │ │ ldr r2, [pc, #68] @ c7a1c <__cxa_atexit@plt+0xbab1c> │ │ │ │ @@ -191180,15 +191180,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ b c786c <__cxa_atexit@plt+0xba96c> │ │ │ │ - strbteq r9, [r4], #620 @ 0x26c │ │ │ │ + strbteq r8, [r4], #620 @ 0x26c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ sub r3, r5, #24 │ │ │ │ @@ -191205,17 +191205,17 @@ │ │ │ │ addls lr, r5, #8 │ │ │ │ stmls lr, {r1, r8, r9} │ │ │ │ ldrls r0, [pc, #16] @ c7aa8 <__cxa_atexit@plt+0xbaba8> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff58c │ │ │ │ - strbteq r9, [r4], #12 │ │ │ │ - strbteq r8, [r4], #4076 @ 0xfec │ │ │ │ - strbteq r9, [r4], #512 @ 0x200 │ │ │ │ + strbteq r8, [r4], #12 │ │ │ │ + strbteq r7, [r4], #4076 @ 0xfec │ │ │ │ + strbteq r8, [r4], #512 @ 0x200 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ sub r3, r5, #24 │ │ │ │ @@ -191232,17 +191232,17 @@ │ │ │ │ addls lr, r5, #8 │ │ │ │ stmls lr, {r1, r8, r9} │ │ │ │ ldrls r0, [pc, #16] @ c7b14 <__cxa_atexit@plt+0xbac14> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - strbteq r8, [r4], #4000 @ 0xfa0 │ │ │ │ - strbteq r8, [r4], #3968 @ 0xf80 │ │ │ │ - strbteq r9, [r4], #404 @ 0x194 │ │ │ │ + strbteq r7, [r4], #4000 @ 0xfa0 │ │ │ │ + strbteq r7, [r4], #3968 @ 0xf80 │ │ │ │ + strbteq r8, [r4], #404 @ 0x194 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ sub r3, r5, #24 │ │ │ │ @@ -191259,17 +191259,17 @@ │ │ │ │ addls lr, r5, #8 │ │ │ │ stmls lr, {r1, r8, r9} │ │ │ │ ldrls r0, [pc, #16] @ c7b80 <__cxa_atexit@plt+0xbac80> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4b4 │ │ │ │ - strbteq r8, [r4], #3892 @ 0xf34 │ │ │ │ - strbteq r8, [r4], #3860 @ 0xf14 │ │ │ │ - strbteq r9, [r4], #296 @ 0x128 │ │ │ │ + strbteq r7, [r4], #3892 @ 0xf34 │ │ │ │ + strbteq r7, [r4], #3860 @ 0xf14 │ │ │ │ + strbteq r8, [r4], #296 @ 0x128 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ sub r3, r5, #24 │ │ │ │ @@ -191286,17 +191286,17 @@ │ │ │ │ addls lr, r5, #8 │ │ │ │ stmls lr, {r1, r8, r9} │ │ │ │ ldrls r0, [pc, #16] @ c7bec <__cxa_atexit@plt+0xbacec> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff448 │ │ │ │ - strbteq r8, [r4], #3784 @ 0xec8 │ │ │ │ - strbteq r8, [r4], #3752 @ 0xea8 │ │ │ │ - strbteq r9, [r4], #984 @ 0x3d8 │ │ │ │ + strbteq r7, [r4], #3784 @ 0xec8 │ │ │ │ + strbteq r7, [r4], #3752 @ 0xea8 │ │ │ │ + strbteq r8, [r4], #984 @ 0x3d8 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #56 @ 0x38 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c7cac <__cxa_atexit@plt+0xbadac> │ │ │ │ ldr lr, [pc, #164] @ c7cb8 <__cxa_atexit@plt+0xbadb8> │ │ │ │ @@ -191339,27 +191339,27 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq r4, [fp, #-2672] @ 0xfffff590 │ │ │ │ + ldreq r3, [fp, #-2680] @ 0xfffff588 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq r9, [r4], #772 @ 0x304 │ │ │ │ + strbteq r8, [r4], #772 @ 0x304 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c7ce8 <__cxa_atexit@plt+0xbade8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ b 36ddc <__cxa_atexit@plt+0x29edc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r9, [r4], #708 @ 0x2c4 │ │ │ │ + strbteq r8, [r4], #708 @ 0x2c4 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc c7da8 <__cxa_atexit@plt+0xbaea8> │ │ │ │ @@ -191397,29 +191397,29 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ add lr, r3, #32 │ │ │ │ stm lr, {r1, r2, r8, sl} │ │ │ │ str fp, [r3, #56] @ 0x38 │ │ │ │ str r3, [r3, #20] │ │ │ │ mov r8, r7 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r3, [pc, #40] @ c7dd8 <__cxa_atexit@plt+0xbaed8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffff72f8 │ │ │ │ - ldreq r4, [fp, #-3668] @ 0xfffff1ac │ │ │ │ + ldreq r3, [fp, #-3676] @ 0xfffff1a4 │ │ │ │ @ instruction: 0xffff7f0c │ │ │ │ @ instruction: 0xffff7b7c │ │ │ │ - strbteq r8, [r4], #1124 @ 0x464 │ │ │ │ + strbteq r7, [r4], #1124 @ 0x464 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strbteq r9, [r4], #268 @ 0x10c │ │ │ │ + strbteq r8, [r4], #268 @ 0x10c │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c7ea4 <__cxa_atexit@plt+0xbafa4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #180 @ 0xb4 │ │ │ │ @@ -191460,34 +191460,34 @@ │ │ │ │ ldr r2, [sp] │ │ │ │ str r2, [r6, #164] @ 0xa4 │ │ │ │ str r9, [r6, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [r6, #172] @ 0xac │ │ │ │ str sl, [r6, #176] @ 0xb0 │ │ │ │ mov r6, r3 │ │ │ │ - b 4e0dc4 <__cxa_atexit@plt+0x4d3ec4> │ │ │ │ + b 13278d4 <__cxa_atexit@plt+0x131a9d4> │ │ │ │ ldr r3, [pc, #36] @ c7ed0 <__cxa_atexit@plt+0xbafd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [pc, #24] @ c7ed4 <__cxa_atexit@plt+0xbafd4> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ mov r6, #180 @ 0xb4 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbteq r8, [r4], #828 @ 0x33c │ │ │ │ + strbteq r7, [r4], #828 @ 0x33c │ │ │ │ @ instruction: 0xffffceb0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldreq r4, [fp, #-3000] @ 0xfffff448 │ │ │ │ - ldreq r4, [fp, #-2388] @ 0xfffff6ac │ │ │ │ - strbteq r8, [r4], #40 @ 0x28 │ │ │ │ - strbteq r8, [r4], #3568 @ 0xdf0 │ │ │ │ + ldreq r3, [fp, #-3008] @ 0xfffff440 │ │ │ │ + ldreq r3, [fp, #-2396] @ 0xfffff6a4 │ │ │ │ + strbteq r7, [r4], #40 @ 0x28 │ │ │ │ + strbteq r7, [r4], #3568 @ 0xdf0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c7f24 <__cxa_atexit@plt+0xbb024> │ │ │ │ ldr r3, [pc, #176] @ c7fbc <__cxa_atexit@plt+0xbb0bc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -191500,15 +191500,15 @@ │ │ │ │ ldr r3, [pc, #148] @ c7fc0 <__cxa_atexit@plt+0xbb0c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #136] @ c7fc4 <__cxa_atexit@plt+0xbb0c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 5c2cfc <__cxa_atexit@plt+0x5b5dfc> │ │ │ │ + b 140a2dc <__cxa_atexit@plt+0x13fd3dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bcc c7fac <__cxa_atexit@plt+0xbb0ac> │ │ │ │ ldr r7, [pc, #100] @ c7fc8 <__cxa_atexit@plt+0xbb0c8> │ │ │ │ @@ -191526,39 +191526,39 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ ldr r6, [pc, #52] @ c7fd0 <__cxa_atexit@plt+0xbb0d0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - ldreq r4, [fp, #-2568] @ 0xfffff5f8 │ │ │ │ + ldreq r3, [fp, #-2576] @ 0xfffff5f0 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - ldreq r4, [fp, #-2668] @ 0xfffff594 │ │ │ │ - ldreq r4, [fp, #-2624] @ 0xfffff5c0 │ │ │ │ - strbteq r8, [r4], #3336 @ 0xd08 │ │ │ │ + ldreq r3, [fp, #-2676] @ 0xfffff58c │ │ │ │ + ldreq r3, [fp, #-2632] @ 0xfffff5b8 │ │ │ │ + strbteq r7, [r4], #3336 @ 0xd08 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c800c <__cxa_atexit@plt+0xbb10c> │ │ │ │ ldr r3, [pc, #136] @ c807c <__cxa_atexit@plt+0xbb17c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #124] @ c8080 <__cxa_atexit@plt+0xbb180> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 5c2cfc <__cxa_atexit@plt+0x5b5dfc> │ │ │ │ + b 140a2dc <__cxa_atexit@plt+0x13fd3dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bcc c806c <__cxa_atexit@plt+0xbb16c> │ │ │ │ ldr r7, [pc, #96] @ c8084 <__cxa_atexit@plt+0xbb184> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #92] @ c8088 <__cxa_atexit@plt+0xbb188> │ │ │ │ @@ -191574,39 +191574,39 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ ldr r6, [pc, #48] @ c808c <__cxa_atexit@plt+0xbb18c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq r4, [fp, #-2368] @ 0xfffff6c0 │ │ │ │ + ldreq r3, [fp, #-2376] @ 0xfffff6b8 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r4, [fp, #-2476] @ 0xfffff654 │ │ │ │ - ldreq r4, [fp, #-2432] @ 0xfffff680 │ │ │ │ + ldreq r3, [fp, #-2484] @ 0xfffff64c │ │ │ │ + ldreq r3, [fp, #-2440] @ 0xfffff678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ - strbteq r8, [r4], #3128 @ 0xc38 │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ + strbteq r7, [r4], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c80c4 <__cxa_atexit@plt+0xbb1c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 60a6ac <__cxa_atexit@plt+0x5fd7ac> │ │ │ │ + b 1451c8c <__cxa_atexit@plt+0x1444d8c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r8, [r4], #3092 @ 0xc14 │ │ │ │ + strbteq r7, [r4], #3092 @ 0xc14 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #8 │ │ │ │ bne c8110 <__cxa_atexit@plt+0xbb210> │ │ │ │ @@ -191641,26 +191641,26 @@ │ │ │ │ str lr, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ ldr r6, [pc, #52] @ c819c <__cxa_atexit@plt+0xbb29c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbteq r8, [r4], #2424 @ 0x978 │ │ │ │ - strbteq r8, [r4], #2408 @ 0x968 │ │ │ │ + strbteq r7, [r4], #2424 @ 0x978 │ │ │ │ + strbteq r7, [r4], #2408 @ 0x968 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ - ldreq r4, [fp, #-2196] @ 0xfffff76c │ │ │ │ - ldreq r4, [fp, #-2164] @ 0xfffff78c │ │ │ │ - strbteq r8, [r4], #2860 @ 0xb2c │ │ │ │ + ldreq r3, [fp, #-2204] @ 0xfffff764 │ │ │ │ + ldreq r3, [fp, #-2172] @ 0xfffff784 │ │ │ │ + strbteq r7, [r4], #2860 @ 0xb2c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r6 │ │ │ │ mov sl, r5 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ @@ -191823,20 +191823,20 @@ │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [sl, #20] │ │ │ │ str r6, [sl, #-4]! │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, sl │ │ │ │ mov r6, r1 │ │ │ │ mov r7, ip │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ mov r7, #68 @ 0x44 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ bx r0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ @@ -191844,35 +191844,35 @@ │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffff690 │ │ │ │ @ instruction: 0xfffff7b4 │ │ │ │ @ instruction: 0xffffce98 │ │ │ │ @ instruction: 0xffffed48 │ │ │ │ @ instruction: 0xfffff6cc │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ - ldreq r4, [fp, #-1600] @ 0xfffff9c0 │ │ │ │ + ldreq r3, [fp, #-1608] @ 0xfffff9b8 │ │ │ │ @ instruction: 0xffffcd54 │ │ │ │ @ instruction: 0xfffff870 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ - ldreq r4, [fp, #-1804] @ 0xfffff8f4 │ │ │ │ + ldreq r3, [fp, #-1812] @ 0xfffff8ec │ │ │ │ @ instruction: 0xffffcdc0 │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ - ldreq r4, [fp, #-1720] @ 0xfffff948 │ │ │ │ + ldreq r3, [fp, #-1728] @ 0xfffff940 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ - strbteq r8, [r4], #2012 @ 0x7dc │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ + strbteq r7, [r4], #2012 @ 0x7dc │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ mov sl, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -191929,29 +191929,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r7, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff558 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq r4, [fp, #-1124] @ 0xfffffb9c │ │ │ │ + ldreq r3, [fp, #-1132] @ 0xfffffb94 │ │ │ │ @ instruction: 0xffffcb7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c8670 <__cxa_atexit@plt+0xbb770> │ │ │ │ @@ -191959,25 +191959,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r4, [fp, #-76] @ 0xffffffb4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r3, [fp, #-84] @ 0xffffffac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ - strbteq r8, [r4], #2104 @ 0x838 │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ + strbteq r7, [r4], #2104 @ 0x838 │ │ │ │ andeq r1, r0, r9, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c8714 <__cxa_atexit@plt+0xbb814> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -192000,42 +192000,42 @@ │ │ │ │ str lr, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r0, r2, r6} │ │ │ │ str r1, [r6, #28] │ │ │ │ str r9, [r6, #32] │ │ │ │ sub r8, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ - b 4006a4 <__cxa_atexit@plt+0x3f37a4> │ │ │ │ + b 3fee3c <__cxa_atexit@plt+0x3f1f3c> │ │ │ │ ldr r3, [pc, #36] @ c8740 <__cxa_atexit@plt+0xbb840> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ c8744 <__cxa_atexit@plt+0xbb844> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r7, [r4], #2792 @ 0xae8 │ │ │ │ + strbteq r6, [r4], #2792 @ 0xae8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffff96d4 │ │ │ │ - ldreq r4, [fp, #-180] @ 0xffffff4c │ │ │ │ - strbteq r8, [r4], #1308 @ 0x51c │ │ │ │ + ldreq r3, [fp, #-188] @ 0xffffff44 │ │ │ │ + strbteq r7, [r4], #1308 @ 0x51c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c8778 <__cxa_atexit@plt+0xbb878> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 4006ac <__cxa_atexit@plt+0x3f37ac> │ │ │ │ - ldreq r4, [fp, #-1056] @ 0xfffffbe0 │ │ │ │ - strbteq r8, [r4], #1848 @ 0x738 │ │ │ │ + b 3fee44 <__cxa_atexit@plt+0x3f1f44> │ │ │ │ + ldreq r3, [fp, #-1064] @ 0xfffffbd8 │ │ │ │ + strbteq r7, [r4], #1848 @ 0x738 │ │ │ │ andeq r1, r0, r9, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c87f0 <__cxa_atexit@plt+0xbb8f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #24 │ │ │ │ @@ -192055,32 +192055,32 @@ │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ add r2, r6, #12 │ │ │ │ stm r2, {r0, r1, r3} │ │ │ │ mov r6, lr │ │ │ │ - b 4e0dc4 <__cxa_atexit@plt+0x4d3ec4> │ │ │ │ + b 13278d4 <__cxa_atexit@plt+0x131a9d4> │ │ │ │ ldr r3, [pc, #36] @ c881c <__cxa_atexit@plt+0xbb91c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ c8820 <__cxa_atexit@plt+0xbb920> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - strbteq r7, [r4], #2592 @ 0xa20 │ │ │ │ + strbteq r6, [r4], #2592 @ 0xa20 │ │ │ │ @ instruction: 0xffff7b08 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq r7, [r4], #1752 @ 0x6d8 │ │ │ │ - strbteq r8, [r4], #1072 @ 0x430 │ │ │ │ + strbteq r6, [r4], #1752 @ 0x6d8 │ │ │ │ + strbteq r7, [r4], #1072 @ 0x430 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c8894 <__cxa_atexit@plt+0xbb994> │ │ │ │ ldr r3, [pc, #168] @ c88f8 <__cxa_atexit@plt+0xbb9f8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -192111,29 +192111,29 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ stmib r6, {r1, r2} │ │ │ │ str r0, [r6, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 91fc74 <__cxa_atexit@plt+0x912d74> │ │ │ │ + b 1766f4c <__cxa_atexit@plt+0x175a04c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 91fc74 <__cxa_atexit@plt+0x912d74> │ │ │ │ + b 1766f4c <__cxa_atexit@plt+0x175a04c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r8, [r4], #868 @ 0x364 │ │ │ │ - ldreq r3, [fp, #-3564] @ 0xfffff214 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r7, [r4], #868 @ 0x364 │ │ │ │ + ldreq r2, [fp, #-3572] @ 0xfffff20c │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbteq r8, [r4], #908 @ 0x38c │ │ │ │ - ldreq r3, [fp, #-3604] @ 0xfffff1ec │ │ │ │ - strbteq r8, [r4], #860 @ 0x35c │ │ │ │ + strbteq r7, [r4], #908 @ 0x38c │ │ │ │ + ldreq r2, [fp, #-3612] @ 0xfffff1e4 │ │ │ │ + strbteq r7, [r4], #860 @ 0x35c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c8954 <__cxa_atexit@plt+0xbba54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -192144,48 +192144,48 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #48] @ c8970 <__cxa_atexit@plt+0xbba70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r2, r8} │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 91fc74 <__cxa_atexit@plt+0x912d74> │ │ │ │ + b 1766f4c <__cxa_atexit@plt+0x175a04c> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 91fc74 <__cxa_atexit@plt+0x912d74> │ │ │ │ + b 1766f4c <__cxa_atexit@plt+0x175a04c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r8, [r4], #728 @ 0x2d8 │ │ │ │ - ldreq r3, [fp, #-3424] @ 0xfffff2a0 │ │ │ │ - strbteq r8, [r4], #1324 @ 0x52c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r7, [r4], #728 @ 0x2d8 │ │ │ │ + ldreq r2, [fp, #-3432] @ 0xfffff298 │ │ │ │ + strbteq r7, [r4], #1324 @ 0x52c │ │ │ │ andeq r1, r0, r9, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c89a8 <__cxa_atexit@plt+0xbbaa8> │ │ │ │ ldr r3, [pc, #56] @ c89cc <__cxa_atexit@plt+0xbbacc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr r8, [pc, #44] @ c89d0 <__cxa_atexit@plt+0xbbad0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4e0dc4 <__cxa_atexit@plt+0x4d3ec4> │ │ │ │ + b 13278d4 <__cxa_atexit@plt+0x131a9d4> │ │ │ │ ldr r3, [pc, #20] @ c89c4 <__cxa_atexit@plt+0xbbac4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ c89c8 <__cxa_atexit@plt+0xbbac8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - strbteq r7, [r4], #3776 @ 0xec0 │ │ │ │ + strbteq r6, [r4], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r7, [r4], #1264 @ 0x4f0 │ │ │ │ - strbteq r8, [r4], #636 @ 0x27c │ │ │ │ + strbteq r6, [r4], #1264 @ 0x4f0 │ │ │ │ + strbteq r7, [r4], #636 @ 0x27c │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c8a0c <__cxa_atexit@plt+0xbbb0c> │ │ │ │ ldr r3, [pc, #56] @ c8a2c <__cxa_atexit@plt+0xbbb2c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -192198,17 +192198,17 @@ │ │ │ │ ldr r7, [pc, #20] @ c8a28 <__cxa_atexit@plt+0xbbb28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b c8a4c <__cxa_atexit@plt+0xbbb4c> │ │ │ │ - ldreq r3, [fp, #-3244] @ 0xfffff354 │ │ │ │ + ldreq r2, [fp, #-3252] @ 0xfffff34c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r8, [r4], #544 @ 0x220 │ │ │ │ + strbteq r7, [r4], #544 @ 0x220 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b c8a4c <__cxa_atexit@plt+0xbbb4c> │ │ │ │ mov fp, r7 │ │ │ │ @@ -192252,57 +192252,57 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #76] @ c8b3c <__cxa_atexit@plt+0xbbc3c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #40] @ c8b34 <__cxa_atexit@plt+0xbbc34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #36] @ c8b38 <__cxa_atexit@plt+0xbbc38> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq r3, [fp, #-3336] @ 0xfffff2f8 │ │ │ │ + ldreq r2, [fp, #-3344] @ 0xfffff2f0 │ │ │ │ @ instruction: 0xfffef5a4 │ │ │ │ - ldreq r4, [fp, #-140] @ 0xffffff74 │ │ │ │ - strbteq r7, [r4], #3168 @ 0xc60 │ │ │ │ - ldreq r4, [fp, #-48] @ 0xffffffd0 │ │ │ │ + ldreq r3, [fp, #-148] @ 0xffffff6c │ │ │ │ + strbteq r6, [r4], #3168 @ 0xc60 │ │ │ │ + ldreq r3, [fp, #-56] @ 0xffffffc8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbteq r8, [r4], #272 @ 0x110 │ │ │ │ + strbteq r7, [r4], #272 @ 0x110 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b c8a4c <__cxa_atexit@plt+0xbbb4c> │ │ │ │ - strbteq r8, [r4], #232 @ 0xe8 │ │ │ │ + strbteq r7, [r4], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ c8b88 <__cxa_atexit@plt+0xbbc88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ c8b8c <__cxa_atexit@plt+0xbbc8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r4, [fp, #-16] │ │ │ │ - strbteq r8, [r4], #180 @ 0xb4 │ │ │ │ + ldreq r3, [fp, #-24] @ 0xffffffe8 │ │ │ │ + strbteq r7, [r4], #180 @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 9206a8 <__cxa_atexit@plt+0x9137a8> │ │ │ │ - strbteq r8, [r4], #732 @ 0x2dc │ │ │ │ + b 1767980 <__cxa_atexit@plt+0x175aa80> │ │ │ │ + strbteq r7, [r4], #732 @ 0x2dc │ │ │ │ andeq r1, r0, r9, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c8c14 <__cxa_atexit@plt+0xbbd14> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -192320,43 +192320,43 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ ldr r8, [pc, #56] @ c8c48 <__cxa_atexit@plt+0xbbd48> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 939a98 <__cxa_atexit@plt+0x92cb98> │ │ │ │ + b 1780d70 <__cxa_atexit@plt+0x1773e70> │ │ │ │ ldr r3, [pc, #32] @ c8c3c <__cxa_atexit@plt+0xbbd3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [pc, #20] @ c8c40 <__cxa_atexit@plt+0xbbd40> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq r7, [r4], #1544 @ 0x608 │ │ │ │ + strbteq r6, [r4], #1544 @ 0x608 │ │ │ │ @ instruction: 0xffff736c │ │ │ │ - ldreq r3, [fp, #-3968] @ 0xfffff080 │ │ │ │ - strbteq r7, [r4], #4068 @ 0xfe4 │ │ │ │ + ldreq r2, [fp, #-3976] @ 0xfffff078 │ │ │ │ + strbteq r6, [r4], #4068 @ 0xfe4 │ │ │ │ andeq r1, r0, r8, asr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c8c84 <__cxa_atexit@plt+0xbbd84> │ │ │ │ ldr r9, [r6, #20] │ │ │ │ ldr r8, [pc, #124] @ c8cf8 <__cxa_atexit@plt+0xbbdf8> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r2 │ │ │ │ - b 4964ec <__cxa_atexit@plt+0x4895ec> │ │ │ │ + b 12dcffc <__cxa_atexit@plt+0x12d00fc> │ │ │ │ ldr r8, [r6, #4] │ │ │ │ add r3, r6, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c8cd4 <__cxa_atexit@plt+0xbbdd4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -192368,44 +192368,44 @@ │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r2, #4]! │ │ │ │ str r8, [r2, #8] │ │ │ │ ldr r8, [pc, #60] @ c8d04 <__cxa_atexit@plt+0xbbe04> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r2 │ │ │ │ b c8ce4 <__cxa_atexit@plt+0xbbde4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ c8cf4 <__cxa_atexit@plt+0xbbdf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [r4], #2800 @ 0xaf0 │ │ │ │ - strbteq r7, [r4], #3020 @ 0xbcc │ │ │ │ + strbteq r6, [r4], #2800 @ 0xaf0 │ │ │ │ + strbteq r6, [r4], #3020 @ 0xbcc │ │ │ │ @ instruction: 0xfffef640 │ │ │ │ @ instruction: 0xfffef590 │ │ │ │ - ldreq r3, [fp, #-3604] @ 0xfffff1ec │ │ │ │ + ldreq r2, [fp, #-3612] @ 0xfffff1e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c8d38 <__cxa_atexit@plt+0xbbe38> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ c8d40 <__cxa_atexit@plt+0xbbe40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005dc <__cxa_atexit@plt+0x3f36dc> │ │ │ │ + b 3fed8c <__cxa_atexit@plt+0x3f1e8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [fp, #-2420] @ 0xfffff68c │ │ │ │ - strbteq r8, [r4], #740 @ 0x2e4 │ │ │ │ + ldreq r2, [fp, #-2428] @ 0xfffff684 │ │ │ │ + strbteq r7, [r4], #740 @ 0x2e4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c8dd8 <__cxa_atexit@plt+0xbbed8> │ │ │ │ ldr r3, [pc, #128] @ c8de8 <__cxa_atexit@plt+0xbbee8> │ │ │ │ @@ -192429,28 +192429,28 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r2, [r8, #47] @ 0x2f │ │ │ │ str r1, [r5, #12] │ │ │ │ add lr, r5, #16 │ │ │ │ stm lr, {r0, r2, r7, r8} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4df3a0 <__cxa_atexit@plt+0x4d24a0> │ │ │ │ + b 1325eb0 <__cxa_atexit@plt+0x1318fb0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c8df4 <__cxa_atexit@plt+0xbbef4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbteq r7, [r4], #3696 @ 0xe70 │ │ │ │ - strbteq r8, [r4], #612 @ 0x264 │ │ │ │ - strbteq r8, [r4], #564 @ 0x234 │ │ │ │ + strbteq r6, [r4], #3696 @ 0xe70 │ │ │ │ + strbteq r7, [r4], #612 @ 0x264 │ │ │ │ + strbteq r7, [r4], #564 @ 0x234 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #64] @ c8e4c <__cxa_atexit@plt+0xbbf4c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r1, [r7, #23] │ │ │ │ @@ -192462,18 +192462,18 @@ │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r0, r7} │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 4df3a0 <__cxa_atexit@plt+0x4d24a0> │ │ │ │ + b 1325eb0 <__cxa_atexit@plt+0x1318fb0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r7, [r4], #3544 @ 0xdd8 │ │ │ │ - strbteq r8, [r4], #456 @ 0x1c8 │ │ │ │ + strbteq r6, [r4], #3544 @ 0xdd8 │ │ │ │ + strbteq r7, [r4], #456 @ 0x1c8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c8ebc <__cxa_atexit@plt+0xbbfbc> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -192494,25 +192494,25 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq c8edc <__cxa_atexit@plt+0xbbfdc> │ │ │ │ b c8f3c <__cxa_atexit@plt+0xbc03c> │ │ │ │ ldr r7, [pc, #40] @ c8eec <__cxa_atexit@plt+0xbbfec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbteq r7, [r4], #3368 @ 0xd28 │ │ │ │ - strbteq r8, [r4], #284 @ 0x11c │ │ │ │ + strbteq r6, [r4], #3368 @ 0xd28 │ │ │ │ + strbteq r7, [r4], #284 @ 0x11c │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ c8f2c <__cxa_atexit@plt+0xbc02c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -192520,15 +192520,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq c8f24 <__cxa_atexit@plt+0xbc024> │ │ │ │ b c8f3c <__cxa_atexit@plt+0xbc03c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r8, [r4], #220 @ 0xdc │ │ │ │ + strbteq r7, [r4], #220 @ 0xdc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #172 @ 0xac │ │ │ │ cmp r3, r6 │ │ │ │ bcc c9198 <__cxa_atexit@plt+0xbc298> │ │ │ │ @@ -192673,24 +192673,24 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ sub r9, r6, #143 @ 0x8f │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ - b 98306c <__cxa_atexit@plt+0x97616c> │ │ │ │ + b 17ca344 <__cxa_atexit@plt+0x17bd444> │ │ │ │ mov r3, #172 @ 0xac │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff5ad4 │ │ │ │ - strbteq r7, [r4], #1708 @ 0x6ac │ │ │ │ + strbteq r6, [r4], #1708 @ 0x6ac │ │ │ │ @ instruction: 0xffff5af0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - ldreq r3, [fp, #-1932] @ 0xfffff874 │ │ │ │ - strbteq r7, [r4], #3652 @ 0xe44 │ │ │ │ + ldreq r2, [fp, #-1940] @ 0xfffff86c │ │ │ │ + strbteq r6, [r4], #3652 @ 0xe44 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c9204 <__cxa_atexit@plt+0xbc304> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #60] @ c9218 <__cxa_atexit@plt+0xbc318> │ │ │ │ @@ -192703,29 +192703,29 @@ │ │ │ │ ldr r3, [pc, #36] @ c921c <__cxa_atexit@plt+0xbc31c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 313e4 <__cxa_atexit@plt+0x244e4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ - b 4004d4 <__cxa_atexit@plt+0x3f35d4> │ │ │ │ + b 3fec74 <__cxa_atexit@plt+0x3f1d74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq r7, [r4], #3532 @ 0xdcc │ │ │ │ + strbteq r6, [r4], #3532 @ 0xdcc │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c9240 <__cxa_atexit@plt+0xbc340> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 313e4 <__cxa_atexit@plt+0x244e4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r7, [r4], #3476 @ 0xd94 │ │ │ │ + strbteq r6, [r4], #3476 @ 0xd94 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r3, r6 │ │ │ │ bcc c9328 <__cxa_atexit@plt+0xbc428> │ │ │ │ @@ -192764,34 +192764,34 @@ │ │ │ │ cmp r6, #2 │ │ │ │ bne c9304 <__cxa_atexit@plt+0xbc404> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4006b4 <__cxa_atexit@plt+0x3f37b4> │ │ │ │ + b 3fee4c <__cxa_atexit@plt+0x3f1f4c> │ │ │ │ ldr r6, [pc, #60] @ c9348 <__cxa_atexit@plt+0xbc448> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r8, #60]! @ 0x3c │ │ │ │ str r9, [r8, #8] │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r6, [sp] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b a217f8 <__cxa_atexit@plt+0xa148f8> │ │ │ │ + b 1868ad0 <__cxa_atexit@plt+0x185bbd0> │ │ │ │ ldr r3, [pc, #20] @ c9344 <__cxa_atexit@plt+0xbc444> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffe930 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ - strbteq r7, [r4], #3308 @ 0xcec │ │ │ │ + strbteq r6, [r4], #3308 @ 0xcec │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c93e0 <__cxa_atexit@plt+0xbc4e0> │ │ │ │ ldr r3, [pc, #128] @ c93f0 <__cxa_atexit@plt+0xbc4f0> │ │ │ │ @@ -192815,27 +192815,27 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r2, [r8, #47] @ 0x2f │ │ │ │ str r1, [r5, #12] │ │ │ │ add lr, r5, #16 │ │ │ │ stm lr, {r0, r2, r7, r8} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4df3a0 <__cxa_atexit@plt+0x4d24a0> │ │ │ │ + b 1325eb0 <__cxa_atexit@plt+0x1318fb0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c93fc <__cxa_atexit@plt+0xbc4fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - strbteq r7, [r4], #2152 @ 0x868 │ │ │ │ - strbteq r7, [r4], #3164 @ 0xc5c │ │ │ │ + strbteq r6, [r4], #2152 @ 0x868 │ │ │ │ + strbteq r6, [r4], #3164 @ 0xc5c │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c9460 <__cxa_atexit@plt+0xbc560> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -192857,15 +192857,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ c9474 <__cxa_atexit@plt+0xbc574> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r7, [r4], #3052 @ 0xbec │ │ │ │ + strbteq r6, [r4], #3052 @ 0xbec │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr lr, [pc, #132] @ c9510 <__cxa_atexit@plt+0xbc610> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, #128] @ c9514 <__cxa_atexit@plt+0xbc614> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -192960,15 +192960,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ b c940c <__cxa_atexit@plt+0xbc50c> │ │ │ │ ldr r7, [pc, #12] @ c9610 <__cxa_atexit@plt+0xbc710> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r7, [r4], #2644 @ 0xa54 │ │ │ │ + strbteq r6, [r4], #2644 @ 0xa54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c9648 <__cxa_atexit@plt+0xbc748> │ │ │ │ @@ -192976,16 +192976,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r3, [fp, #-180] @ 0xffffff4c │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r2, [fp, #-188] @ 0xffffff44 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c96dc <__cxa_atexit@plt+0xbc7dc> │ │ │ │ ldr r7, [pc, #116] @ c96ec <__cxa_atexit@plt+0xbc7ec> │ │ │ │ @@ -193017,16 +193017,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c96f8 <__cxa_atexit@plt+0xbc7f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r3, [fp, #-444] @ 0xfffffe44 │ │ │ │ - strbteq r7, [r4], #2424 @ 0x978 │ │ │ │ + ldreq r2, [fp, #-452] @ 0xfffffe3c │ │ │ │ + strbteq r6, [r4], #2424 @ 0x978 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #64] @ c9750 <__cxa_atexit@plt+0xbc850> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -193041,28 +193041,28 @@ │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r3, [fp, #-308] @ 0xfffffecc │ │ │ │ + ldreq r2, [fp, #-316] @ 0xfffffec4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ c9788 <__cxa_atexit@plt+0xbc888> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [fp, #-256] @ 0xffffff00 │ │ │ │ + ldreq r2, [fp, #-264] @ 0xfffffef8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c9820 <__cxa_atexit@plt+0xbc920> │ │ │ │ ldr r7, [pc, #132] @ c9830 <__cxa_atexit@plt+0xbc930> │ │ │ │ @@ -193098,17 +193098,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c983c <__cxa_atexit@plt+0xbc93c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldreq r2, [fp, #-3872] @ 0xfffff0e0 │ │ │ │ - strbteq r7, [r4], #2104 @ 0x838 │ │ │ │ - ldreq r2, [fp, #-3752] @ 0xfffff158 │ │ │ │ + ldreq r1, [fp, #-3880] @ 0xfffff0d8 │ │ │ │ + strbteq r6, [r4], #2104 @ 0x838 │ │ │ │ + ldreq r1, [fp, #-3760] @ 0xfffff150 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #80] @ c98a8 <__cxa_atexit@plt+0xbc9a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -193127,16 +193127,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c98b0 <__cxa_atexit@plt+0xbc9b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq r2, [fp, #-3716] @ 0xfffff17c │ │ │ │ - ldreq r2, [fp, #-3616] @ 0xfffff1e0 │ │ │ │ + ldreq r1, [fp, #-3724] @ 0xfffff174 │ │ │ │ + ldreq r1, [fp, #-3624] @ 0xfffff1d8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ c98f0 <__cxa_atexit@plt+0xbc9f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #40] @ c98f4 <__cxa_atexit@plt+0xbc9f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -193144,42 +193144,42 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r1, r7 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [fp, #-3656] @ 0xfffff1b8 │ │ │ │ - ldreq r2, [fp, #-3572] @ 0xfffff20c │ │ │ │ - strbteq r7, [r4], #1908 @ 0x774 │ │ │ │ + ldreq r1, [fp, #-3664] @ 0xfffff1b0 │ │ │ │ + ldreq r1, [fp, #-3580] @ 0xfffff204 │ │ │ │ + strbteq r6, [r4], #1908 @ 0x774 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c9950 <__cxa_atexit@plt+0xbca50> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq c9948 <__cxa_atexit@plt+0xbca48> │ │ │ │ ldr r3, [pc, #44] @ c9958 <__cxa_atexit@plt+0xbca58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ c995c <__cxa_atexit@plt+0xbca5c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 4006bc <__cxa_atexit@plt+0x3f37bc> │ │ │ │ + b 3fee54 <__cxa_atexit@plt+0x3f1f54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [fp, #-3436] @ 0xfffff294 │ │ │ │ - ldreq r3, [fp, #-424] @ 0xfffffe58 │ │ │ │ + ldreq r1, [fp, #-3444] @ 0xfffff28c │ │ │ │ + ldreq r2, [fp, #-432] @ 0xfffffe50 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c99c8 <__cxa_atexit@plt+0xbcac8> │ │ │ │ ldr r3, [pc, #88] @ c99d8 <__cxa_atexit@plt+0xbcad8> │ │ │ │ @@ -193197,38 +193197,38 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #32] @ c99dc <__cxa_atexit@plt+0xbcadc> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r7, [pc, #20] @ c99e4 <__cxa_atexit@plt+0xbcae4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r9, [r6], #1314 @ 0x522 │ │ │ │ - ldreq r9, [r6], #1336 @ 0x538 │ │ │ │ - strbteq r7, [r4], #1732 @ 0x6c4 │ │ │ │ + ldreq r9, [r6], #546 @ 0x222 │ │ │ │ + ldreq r9, [r6], #568 @ 0x238 │ │ │ │ + strbteq r6, [r4], #1732 @ 0x6c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ c9a1c <__cxa_atexit@plt+0xbcb1c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ c9a20 <__cxa_atexit@plt+0xbcb20> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ - ldreq r9, [r6], #1248 @ 0x4e0 │ │ │ │ - ldreq r9, [r6], #1246 @ 0x4de │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ + ldreq r9, [r6], #480 @ 0x1e0 │ │ │ │ + ldreq r9, [r6], #478 @ 0x1de │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c9a8c <__cxa_atexit@plt+0xbcb8c> │ │ │ │ ldr r3, [pc, #88] @ c9a9c <__cxa_atexit@plt+0xbcb9c> │ │ │ │ @@ -193246,49 +193246,49 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ c9aa0 <__cxa_atexit@plt+0xbcba0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r7, [pc, #20] @ c9aa8 <__cxa_atexit@plt+0xbcba8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r9, [r6], #1118 @ 0x45e │ │ │ │ - ldreq r9, [r6], #1140 @ 0x474 │ │ │ │ - strbteq r7, [r4], #1540 @ 0x604 │ │ │ │ + ldreq r9, [r6], #350 @ 0x15e │ │ │ │ + ldreq r9, [r6], #372 @ 0x174 │ │ │ │ + strbteq r6, [r4], #1540 @ 0x604 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ c9ae0 <__cxa_atexit@plt+0xbcbe0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ c9ae4 <__cxa_atexit@plt+0xbcbe4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ - ldreq r9, [r6], #1052 @ 0x41c │ │ │ │ - ldreq r9, [r6], #1050 @ 0x41a │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ + ldreq r9, [r6], #284 @ 0x11c │ │ │ │ + ldreq r9, [r6], #282 @ 0x11a │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ c9b0c <__cxa_atexit@plt+0xbcc0c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400204 <__cxa_atexit@plt+0x3f3304> │ │ │ │ - strbteq r7, [r4], #1428 @ 0x594 │ │ │ │ - strbteq r7, [r4], #1452 @ 0x5ac │ │ │ │ + b 3fe98c <__cxa_atexit@plt+0x3f1a8c> │ │ │ │ + strbteq r6, [r4], #1428 @ 0x594 │ │ │ │ + strbteq r6, [r4], #1452 @ 0x5ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c9b84 <__cxa_atexit@plt+0xbcc84> │ │ │ │ ldr r3, [pc, #96] @ c9b94 <__cxa_atexit@plt+0xbcc94> │ │ │ │ @@ -193314,35 +193314,35 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ c9ba8 <__cxa_atexit@plt+0xbcca8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbteq r7, [r4], #1320 @ 0x528 │ │ │ │ - strbteq r7, [r4], #1312 @ 0x520 │ │ │ │ - strbteq r7, [r4], #1360 @ 0x550 │ │ │ │ - strbteq r7, [r4], #1352 @ 0x548 │ │ │ │ - strbteq r7, [r4], #1356 @ 0x54c │ │ │ │ - strbteq r7, [r4], #1300 @ 0x514 │ │ │ │ + strbteq r6, [r4], #1320 @ 0x528 │ │ │ │ + strbteq r6, [r4], #1312 @ 0x520 │ │ │ │ + strbteq r6, [r4], #1360 @ 0x550 │ │ │ │ + strbteq r6, [r4], #1352 @ 0x548 │ │ │ │ + strbteq r6, [r4], #1356 @ 0x54c │ │ │ │ + strbteq r6, [r4], #1300 @ 0x514 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ c9be4 <__cxa_atexit@plt+0xbcce4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ c9be8 <__cxa_atexit@plt+0xbcce8> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [r4], #1268 @ 0x4f4 │ │ │ │ - strbteq r7, [r4], #1240 @ 0x4d8 │ │ │ │ + strbteq r6, [r4], #1268 @ 0x4f4 │ │ │ │ + strbteq r6, [r4], #1240 @ 0x4d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c9c5c <__cxa_atexit@plt+0xbcd5c> │ │ │ │ ldr r7, [pc, #128] @ c9c8c <__cxa_atexit@plt+0xbcd8c> │ │ │ │ @@ -193374,19 +193374,19 @@ │ │ │ │ ldr r6, [pc, #28] @ c9c90 <__cxa_atexit@plt+0xbcd90> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq r7, [r4], #1168 @ 0x490 │ │ │ │ - ldreq r2, [fp, #-2740] @ 0xfffff54c │ │ │ │ + strbteq r6, [r4], #1168 @ 0x490 │ │ │ │ + ldreq r1, [fp, #-2748] @ 0xfffff544 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ @@ -193400,16 +193400,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ c9cf8 <__cxa_atexit@plt+0xbcdf8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r2, [fp, #-2592] @ 0xfffff5e0 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r1, [fp, #-2600] @ 0xfffff5d8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -193422,16 +193422,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ c9d50 <__cxa_atexit@plt+0xbce50> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r2, [fp, #-2504] @ 0xfffff638 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r1, [fp, #-2512] @ 0xfffff630 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -193448,15 +193448,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c9db0 <__cxa_atexit@plt+0xbceb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r7, [r4], #856 @ 0x358 │ │ │ │ + strbteq r6, [r4], #856 @ 0x358 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -193483,40 +193483,40 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c9e40 <__cxa_atexit@plt+0xbcf40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r2, [fp, #-2304] @ 0xfffff700 │ │ │ │ - ldreq r2, [fp, #-2196] @ 0xfffff76c │ │ │ │ + ldreq r1, [fp, #-2312] @ 0xfffff6f8 │ │ │ │ + ldreq r1, [fp, #-2204] @ 0xfffff764 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ c9e64 <__cxa_atexit@plt+0xbcf64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [fp, #-2228] @ 0xfffff74c │ │ │ │ + ldreq r1, [fp, #-2236] @ 0xfffff744 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ c9e9c <__cxa_atexit@plt+0xbcf9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ c9ea0 <__cxa_atexit@plt+0xbcfa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [fp, #-2120] @ 0xfffff7b8 │ │ │ │ - ldreq r2, [fp, #-2188] @ 0xfffff774 │ │ │ │ + ldreq r1, [fp, #-2128] @ 0xfffff7b0 │ │ │ │ + ldreq r1, [fp, #-2196] @ 0xfffff76c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c9ee8 <__cxa_atexit@plt+0xbcfe8> │ │ │ │ @@ -193532,15 +193532,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c9f00 <__cxa_atexit@plt+0xbd000> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r7, [r4], #524 @ 0x20c │ │ │ │ + strbteq r6, [r4], #524 @ 0x20c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -193575,48 +193575,48 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c9fb0 <__cxa_atexit@plt+0xbd0b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldreq r2, [fp, #-3084] @ 0xfffff3f4 │ │ │ │ - ldreq r2, [fp, #-3068] @ 0xfffff404 │ │ │ │ + ldreq r1, [fp, #-3092] @ 0xfffff3ec │ │ │ │ + ldreq r1, [fp, #-3076] @ 0xfffff3fc │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r2, [fp, #-3152] @ 0xfffff3b0 │ │ │ │ + ldreq r1, [fp, #-3160] @ 0xfffff3a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ c9ff0 <__cxa_atexit@plt+0xbd0f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ c9ff4 <__cxa_atexit@plt+0xbd0f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [fp, #-3016] @ 0xfffff438 │ │ │ │ - ldreq r2, [fp, #-3016] @ 0xfffff438 │ │ │ │ + ldreq r1, [fp, #-3024] @ 0xfffff430 │ │ │ │ + ldreq r1, [fp, #-3024] @ 0xfffff430 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ ca02c <__cxa_atexit@plt+0xbd12c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ ca030 <__cxa_atexit@plt+0xbd130> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [fp, #-2960] @ 0xfffff470 │ │ │ │ - ldreq r2, [fp, #-2948] @ 0xfffff47c │ │ │ │ + ldreq r1, [fp, #-2968] @ 0xfffff468 │ │ │ │ + ldreq r1, [fp, #-2956] @ 0xfffff474 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ca078 <__cxa_atexit@plt+0xbd178> │ │ │ │ @@ -193632,15 +193632,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ ca090 <__cxa_atexit@plt+0xbd190> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r7, [r4], #128 @ 0x80 │ │ │ │ + strbteq r6, [r4], #128 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -193667,40 +193667,40 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ca120 <__cxa_atexit@plt+0xbd220> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r2, [fp, #-1492] @ 0xfffffa2c │ │ │ │ - ldreq r2, [fp, #-1536] @ 0xfffffa00 │ │ │ │ + ldreq r1, [fp, #-1500] @ 0xfffffa24 │ │ │ │ + ldreq r1, [fp, #-1544] @ 0xfffff9f8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ ca144 <__cxa_atexit@plt+0xbd244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [fp, #-1416] @ 0xfffffa78 │ │ │ │ + ldreq r1, [fp, #-1424] @ 0xfffffa70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ ca17c <__cxa_atexit@plt+0xbd27c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ ca180 <__cxa_atexit@plt+0xbd280> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [fp, #-1460] @ 0xfffffa4c │ │ │ │ - ldreq r2, [fp, #-1376] @ 0xfffffaa0 │ │ │ │ + ldreq r1, [fp, #-1468] @ 0xfffffa44 │ │ │ │ + ldreq r1, [fp, #-1384] @ 0xfffffa98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ca210 <__cxa_atexit@plt+0xbd310> │ │ │ │ ldr r3, [pc, #124] @ ca220 <__cxa_atexit@plt+0xbd320> │ │ │ │ @@ -193734,16 +193734,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ca22c <__cxa_atexit@plt+0xbd32c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldreq r2, [fp, #-2500] @ 0xfffff63c │ │ │ │ - strbteq r6, [r4], #3820 @ 0xeec │ │ │ │ + ldreq r1, [fp, #-2508] @ 0xfffff634 │ │ │ │ + strbteq r5, [r4], #3820 @ 0xeec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -193762,23 +193762,23 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r2, [fp, #-2356] @ 0xfffff6cc │ │ │ │ + ldreq r1, [fp, #-2364] @ 0xfffff6c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ ca2b8 <__cxa_atexit@plt+0xbd3b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [fp, #-2292] @ 0xfffff70c │ │ │ │ + ldreq r1, [fp, #-2300] @ 0xfffff704 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ca300 <__cxa_atexit@plt+0xbd400> │ │ │ │ @@ -193794,15 +193794,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ ca318 <__cxa_atexit@plt+0xbd418> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r6, [r4], #3584 @ 0xe00 │ │ │ │ + strbteq r5, [r4], #3584 @ 0xe00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -193829,40 +193829,40 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ca3a8 <__cxa_atexit@plt+0xbd4a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r2, [fp, #-844] @ 0xfffffcb4 │ │ │ │ - ldreq r2, [fp, #-888] @ 0xfffffc88 │ │ │ │ + ldreq r1, [fp, #-852] @ 0xfffffcac │ │ │ │ + ldreq r1, [fp, #-896] @ 0xfffffc80 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ ca3cc <__cxa_atexit@plt+0xbd4cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [fp, #-768] @ 0xfffffd00 │ │ │ │ + ldreq r1, [fp, #-776] @ 0xfffffcf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ ca404 <__cxa_atexit@plt+0xbd504> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ ca408 <__cxa_atexit@plt+0xbd508> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [fp, #-812] @ 0xfffffcd4 │ │ │ │ - ldreq r2, [fp, #-728] @ 0xfffffd28 │ │ │ │ + ldreq r1, [fp, #-820] @ 0xfffffccc │ │ │ │ + ldreq r1, [fp, #-736] @ 0xfffffd20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ca450 <__cxa_atexit@plt+0xbd550> │ │ │ │ @@ -193881,15 +193881,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ - strbteq r6, [r4], #3232 @ 0xca0 │ │ │ │ + strbteq r5, [r4], #3232 @ 0xca0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ca504 <__cxa_atexit@plt+0xbd604> │ │ │ │ ldr r3, [pc, #124] @ ca514 <__cxa_atexit@plt+0xbd614> │ │ │ │ @@ -193923,16 +193923,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ca520 <__cxa_atexit@plt+0xbd620> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldreq r2, [fp, #-1720] @ 0xfffff948 │ │ │ │ - strbteq r6, [r4], #3076 @ 0xc04 │ │ │ │ + ldreq r1, [fp, #-1728] @ 0xfffff940 │ │ │ │ + strbteq r5, [r4], #3076 @ 0xc04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -193951,43 +193951,43 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r2, [fp, #-1588] @ 0xfffff9cc │ │ │ │ + ldreq r1, [fp, #-1596] @ 0xfffff9c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ ca5ac <__cxa_atexit@plt+0xbd6ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [fp, #-1540] @ 0xfffff9fc │ │ │ │ - strbteq r6, [r4], #3004 @ 0xbbc │ │ │ │ + ldreq r1, [fp, #-1548] @ 0xfffff9f4 │ │ │ │ + strbteq r5, [r4], #3004 @ 0xbbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ca5ec <__cxa_atexit@plt+0xbd6ec> │ │ │ │ ldr r2, [pc, #36] @ ca5f4 <__cxa_atexit@plt+0xbd6f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ ca5f8 <__cxa_atexit@plt+0xbd6f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #2980 @ 0xba4 │ │ │ │ - ldreq r2, [fp, #-196] @ 0xffffff3c │ │ │ │ - strbteq r6, [r4], #2924 @ 0xb6c │ │ │ │ + strbteq r5, [r4], #2980 @ 0xba4 │ │ │ │ + ldreq r1, [fp, #-204] @ 0xffffff34 │ │ │ │ + strbteq r5, [r4], #2924 @ 0xb6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194006,36 +194006,36 @@ │ │ │ │ ldr r7, [pc, #24] @ ca66c <__cxa_atexit@plt+0xbd76c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r2, [fp, #-464] @ 0xfffffe30 │ │ │ │ - strbteq r6, [r4], #3984 @ 0xf90 │ │ │ │ - strbteq r6, [r4], #2864 @ 0xb30 │ │ │ │ + ldreq r1, [fp, #-472] @ 0xfffffe28 │ │ │ │ + strbteq r5, [r4], #3984 @ 0xf90 │ │ │ │ + strbteq r5, [r4], #2864 @ 0xb30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ca6ac <__cxa_atexit@plt+0xbd7ac> │ │ │ │ ldr r2, [pc, #36] @ ca6b4 <__cxa_atexit@plt+0xbd7b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ ca6b8 <__cxa_atexit@plt+0xbd7b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #2840 @ 0xb18 │ │ │ │ - ldreq r2, [fp, #-4] │ │ │ │ - strbteq r6, [r4], #2784 @ 0xae0 │ │ │ │ + strbteq r5, [r4], #2840 @ 0xb18 │ │ │ │ + ldreq r1, [fp, #-12] │ │ │ │ + strbteq r5, [r4], #2784 @ 0xae0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194054,36 +194054,36 @@ │ │ │ │ ldr r7, [pc, #24] @ ca72c <__cxa_atexit@plt+0xbd82c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r2, [fp, #-272] @ 0xfffffef0 │ │ │ │ - strbteq r6, [r4], #3864 @ 0xf18 │ │ │ │ - strbteq r6, [r4], #2724 @ 0xaa4 │ │ │ │ + ldreq r1, [fp, #-280] @ 0xfffffee8 │ │ │ │ + strbteq r5, [r4], #3864 @ 0xf18 │ │ │ │ + strbteq r5, [r4], #2724 @ 0xaa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ca76c <__cxa_atexit@plt+0xbd86c> │ │ │ │ ldr r2, [pc, #36] @ ca774 <__cxa_atexit@plt+0xbd874> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ ca778 <__cxa_atexit@plt+0xbd878> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #2700 @ 0xa8c │ │ │ │ - ldreq r1, [fp, #-3908] @ 0xfffff0bc │ │ │ │ - strbteq r6, [r4], #2644 @ 0xa54 │ │ │ │ + strbteq r5, [r4], #2700 @ 0xa8c │ │ │ │ + ldreq r0, [fp, #-3916] @ 0xfffff0b4 │ │ │ │ + strbteq r5, [r4], #2644 @ 0xa54 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194102,17 +194102,17 @@ │ │ │ │ ldr r7, [pc, #24] @ ca7ec <__cxa_atexit@plt+0xbd8ec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r2, [fp, #-80] @ 0xffffffb0 │ │ │ │ - strbteq r6, [r4], #3744 @ 0xea0 │ │ │ │ - strbteq r6, [r4], #2548 @ 0x9f4 │ │ │ │ + ldreq r1, [fp, #-88] @ 0xffffffa8 │ │ │ │ + strbteq r5, [r4], #3744 @ 0xea0 │ │ │ │ + strbteq r5, [r4], #2548 @ 0x9f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ca878 <__cxa_atexit@plt+0xbd978> │ │ │ │ @@ -194137,28 +194137,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b ca888 <__cxa_atexit@plt+0xbd988> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #2500 @ 0x9c4 │ │ │ │ - ldreq r1, [fp, #-3692] @ 0xfffff194 │ │ │ │ - ldreq r1, [fp, #-3712] @ 0xfffff180 │ │ │ │ - ldreq r1, [fp, #-3660] @ 0xfffff1b4 │ │ │ │ - ldreq r1, [fp, #-3780] @ 0xfffff13c │ │ │ │ - strbteq r6, [r4], #2360 @ 0x938 │ │ │ │ + strbteq r5, [r4], #2500 @ 0x9c4 │ │ │ │ + ldreq r0, [fp, #-3700] @ 0xfffff18c │ │ │ │ + ldreq r0, [fp, #-3720] @ 0xfffff178 │ │ │ │ + ldreq r0, [fp, #-3668] @ 0xfffff1ac │ │ │ │ + ldreq r0, [fp, #-3788] @ 0xfffff134 │ │ │ │ + strbteq r5, [r4], #2360 @ 0x938 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194178,62 +194178,62 @@ │ │ │ │ ldr r7, [pc, #24] @ ca91c <__cxa_atexit@plt+0xbda1c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq r1, [fp, #-3876] @ 0xfffff0dc │ │ │ │ - strbteq r6, [r4], #3524 @ 0xdc4 │ │ │ │ - strbteq r6, [r4], #3644 @ 0xe3c │ │ │ │ + ldreq r0, [fp, #-3884] @ 0xfffff0d4 │ │ │ │ + strbteq r5, [r4], #3524 @ 0xdc4 │ │ │ │ + strbteq r5, [r4], #3644 @ 0xe3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi ca978 <__cxa_atexit@plt+0xbda78> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq ca970 <__cxa_atexit@plt+0xbda70> │ │ │ │ ldr r3, [pc, #44] @ ca980 <__cxa_atexit@plt+0xbda80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ ca984 <__cxa_atexit@plt+0xbda84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4001bc <__cxa_atexit@plt+0x3f32bc> │ │ │ │ + b 3fe92c <__cxa_atexit@plt+0x3f1a2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #3600 @ 0xe10 │ │ │ │ - ldreq r1, [fp, #-3388] @ 0xfffff2c4 │ │ │ │ - strbteq r6, [r4], #2196 @ 0x894 │ │ │ │ + strbteq r5, [r4], #3600 @ 0xe10 │ │ │ │ + ldreq r0, [fp, #-3396] @ 0xfffff2bc │ │ │ │ + strbteq r5, [r4], #2196 @ 0x894 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ca9c4 <__cxa_atexit@plt+0xbdac4> │ │ │ │ ldr r2, [pc, #36] @ ca9cc <__cxa_atexit@plt+0xbdacc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ ca9d0 <__cxa_atexit@plt+0xbdad0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #2172 @ 0x87c │ │ │ │ - ldreq r1, [fp, #-3308] @ 0xfffff314 │ │ │ │ - strbteq r6, [r4], #2116 @ 0x844 │ │ │ │ + strbteq r5, [r4], #2172 @ 0x87c │ │ │ │ + ldreq r0, [fp, #-3316] @ 0xfffff30c │ │ │ │ + strbteq r5, [r4], #2116 @ 0x844 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194252,36 +194252,36 @@ │ │ │ │ ldr r7, [pc, #24] @ caa44 <__cxa_atexit@plt+0xbdb44> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r1, [fp, #-3576] @ 0xfffff208 │ │ │ │ - strbteq r6, [r4], #3460 @ 0xd84 │ │ │ │ - strbteq r6, [r4], #2056 @ 0x808 │ │ │ │ + ldreq r0, [fp, #-3584] @ 0xfffff200 │ │ │ │ + strbteq r5, [r4], #3460 @ 0xd84 │ │ │ │ + strbteq r5, [r4], #2056 @ 0x808 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi caa84 <__cxa_atexit@plt+0xbdb84> │ │ │ │ ldr r2, [pc, #36] @ caa8c <__cxa_atexit@plt+0xbdb8c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ caa90 <__cxa_atexit@plt+0xbdb90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #2032 @ 0x7f0 │ │ │ │ - ldreq r1, [fp, #-3116] @ 0xfffff3d4 │ │ │ │ - strbteq r6, [r4], #1976 @ 0x7b8 │ │ │ │ + strbteq r5, [r4], #2032 @ 0x7f0 │ │ │ │ + ldreq r0, [fp, #-3124] @ 0xfffff3cc │ │ │ │ + strbteq r5, [r4], #1976 @ 0x7b8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194300,36 +194300,36 @@ │ │ │ │ ldr r7, [pc, #24] @ cab04 <__cxa_atexit@plt+0xbdc04> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r1, [fp, #-3384] @ 0xfffff2c8 │ │ │ │ - strbteq r6, [r4], #3340 @ 0xd0c │ │ │ │ - strbteq r6, [r4], #1916 @ 0x77c │ │ │ │ + ldreq r0, [fp, #-3392] @ 0xfffff2c0 │ │ │ │ + strbteq r5, [r4], #3340 @ 0xd0c │ │ │ │ + strbteq r5, [r4], #1916 @ 0x77c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cab44 <__cxa_atexit@plt+0xbdc44> │ │ │ │ ldr r2, [pc, #36] @ cab4c <__cxa_atexit@plt+0xbdc4c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ cab50 <__cxa_atexit@plt+0xbdc50> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #1892 @ 0x764 │ │ │ │ - ldreq r1, [fp, #-2924] @ 0xfffff494 │ │ │ │ - strbteq r6, [r4], #1836 @ 0x72c │ │ │ │ + strbteq r5, [r4], #1892 @ 0x764 │ │ │ │ + ldreq r0, [fp, #-2932] @ 0xfffff48c │ │ │ │ + strbteq r5, [r4], #1836 @ 0x72c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194348,36 +194348,36 @@ │ │ │ │ ldr r7, [pc, #24] @ cabc4 <__cxa_atexit@plt+0xbdcc4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r1, [fp, #-3192] @ 0xfffff388 │ │ │ │ - strbteq r6, [r4], #3220 @ 0xc94 │ │ │ │ - strbteq r6, [r4], #1776 @ 0x6f0 │ │ │ │ + ldreq r0, [fp, #-3200] @ 0xfffff380 │ │ │ │ + strbteq r5, [r4], #3220 @ 0xc94 │ │ │ │ + strbteq r5, [r4], #1776 @ 0x6f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cac04 <__cxa_atexit@plt+0xbdd04> │ │ │ │ ldr r2, [pc, #36] @ cac0c <__cxa_atexit@plt+0xbdd0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ cac10 <__cxa_atexit@plt+0xbdd10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #1752 @ 0x6d8 │ │ │ │ - ldreq r1, [fp, #-2732] @ 0xfffff554 │ │ │ │ - strbteq r6, [r4], #1696 @ 0x6a0 │ │ │ │ + strbteq r5, [r4], #1752 @ 0x6d8 │ │ │ │ + ldreq r0, [fp, #-2740] @ 0xfffff54c │ │ │ │ + strbteq r5, [r4], #1696 @ 0x6a0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194396,17 +194396,17 @@ │ │ │ │ ldr r7, [pc, #24] @ cac84 <__cxa_atexit@plt+0xbdd84> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r1, [fp, #-3000] @ 0xfffff448 │ │ │ │ - strbteq r6, [r4], #3136 @ 0xc40 │ │ │ │ - strbteq r6, [r4], #1600 @ 0x640 │ │ │ │ + ldreq r0, [fp, #-3008] @ 0xfffff440 │ │ │ │ + strbteq r5, [r4], #3136 @ 0xc40 │ │ │ │ + strbteq r5, [r4], #1600 @ 0x640 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cad10 <__cxa_atexit@plt+0xbde10> │ │ │ │ @@ -194431,28 +194431,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b cad20 <__cxa_atexit@plt+0xbde20> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #1552 @ 0x610 │ │ │ │ - ldreq r1, [fp, #-2516] @ 0xfffff62c │ │ │ │ - ldreq r1, [fp, #-2536] @ 0xfffff618 │ │ │ │ - ldreq r1, [fp, #-2484] @ 0xfffff64c │ │ │ │ - ldreq r1, [fp, #-2604] @ 0xfffff5d4 │ │ │ │ - strbteq r6, [r4], #1412 @ 0x584 │ │ │ │ + strbteq r5, [r4], #1552 @ 0x610 │ │ │ │ + ldreq r0, [fp, #-2524] @ 0xfffff624 │ │ │ │ + ldreq r0, [fp, #-2544] @ 0xfffff610 │ │ │ │ + ldreq r0, [fp, #-2492] @ 0xfffff644 │ │ │ │ + ldreq r0, [fp, #-2612] @ 0xfffff5cc │ │ │ │ + strbteq r5, [r4], #1412 @ 0x584 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194472,36 +194472,36 @@ │ │ │ │ ldr r7, [pc, #24] @ cadb4 <__cxa_atexit@plt+0xbdeb4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq r1, [fp, #-2700] @ 0xfffff574 │ │ │ │ - strbteq r6, [r4], #3016 @ 0xbc8 │ │ │ │ - strbteq r6, [r4], #1352 @ 0x548 │ │ │ │ + ldreq r0, [fp, #-2708] @ 0xfffff56c │ │ │ │ + strbteq r5, [r4], #3016 @ 0xbc8 │ │ │ │ + strbteq r5, [r4], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cadf4 <__cxa_atexit@plt+0xbdef4> │ │ │ │ ldr r2, [pc, #36] @ cadfc <__cxa_atexit@plt+0xbdefc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ cae00 <__cxa_atexit@plt+0xbdf00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #1328 @ 0x530 │ │ │ │ - ldreq r1, [fp, #-2236] @ 0xfffff744 │ │ │ │ - strbteq r6, [r4], #1272 @ 0x4f8 │ │ │ │ + strbteq r5, [r4], #1328 @ 0x530 │ │ │ │ + ldreq r0, [fp, #-2244] @ 0xfffff73c │ │ │ │ + strbteq r5, [r4], #1272 @ 0x4f8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194520,36 +194520,36 @@ │ │ │ │ ldr r7, [pc, #24] @ cae74 <__cxa_atexit@plt+0xbdf74> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r1, [fp, #-2504] @ 0xfffff638 │ │ │ │ - strbteq r6, [r4], #2916 @ 0xb64 │ │ │ │ - strbteq r6, [r4], #1212 @ 0x4bc │ │ │ │ + ldreq r0, [fp, #-2512] @ 0xfffff630 │ │ │ │ + strbteq r5, [r4], #2916 @ 0xb64 │ │ │ │ + strbteq r5, [r4], #1212 @ 0x4bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi caeb4 <__cxa_atexit@plt+0xbdfb4> │ │ │ │ ldr r2, [pc, #36] @ caebc <__cxa_atexit@plt+0xbdfbc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ caec0 <__cxa_atexit@plt+0xbdfc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #1188 @ 0x4a4 │ │ │ │ - ldreq r1, [fp, #-2044] @ 0xfffff804 │ │ │ │ - strbteq r6, [r4], #1132 @ 0x46c │ │ │ │ + strbteq r5, [r4], #1188 @ 0x4a4 │ │ │ │ + ldreq r0, [fp, #-2052] @ 0xfffff7fc │ │ │ │ + strbteq r5, [r4], #1132 @ 0x46c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194568,36 +194568,36 @@ │ │ │ │ ldr r7, [pc, #24] @ caf34 <__cxa_atexit@plt+0xbe034> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r1, [fp, #-2312] @ 0xfffff6f8 │ │ │ │ - strbteq r6, [r4], #2832 @ 0xb10 │ │ │ │ - strbteq r6, [r4], #1072 @ 0x430 │ │ │ │ + ldreq r0, [fp, #-2320] @ 0xfffff6f0 │ │ │ │ + strbteq r5, [r4], #2832 @ 0xb10 │ │ │ │ + strbteq r5, [r4], #1072 @ 0x430 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi caf74 <__cxa_atexit@plt+0xbe074> │ │ │ │ ldr r2, [pc, #36] @ caf7c <__cxa_atexit@plt+0xbe07c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ caf80 <__cxa_atexit@plt+0xbe080> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #1048 @ 0x418 │ │ │ │ - ldreq r1, [fp, #-1852] @ 0xfffff8c4 │ │ │ │ - strbteq r6, [r4], #992 @ 0x3e0 │ │ │ │ + strbteq r5, [r4], #1048 @ 0x418 │ │ │ │ + ldreq r0, [fp, #-1860] @ 0xfffff8bc │ │ │ │ + strbteq r5, [r4], #992 @ 0x3e0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194616,36 +194616,36 @@ │ │ │ │ ldr r7, [pc, #24] @ caff4 <__cxa_atexit@plt+0xbe0f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r1, [fp, #-2120] @ 0xfffff7b8 │ │ │ │ - strbteq r6, [r4], #2748 @ 0xabc │ │ │ │ - strbteq r6, [r4], #932 @ 0x3a4 │ │ │ │ + ldreq r0, [fp, #-2128] @ 0xfffff7b0 │ │ │ │ + strbteq r5, [r4], #2748 @ 0xabc │ │ │ │ + strbteq r5, [r4], #932 @ 0x3a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb034 <__cxa_atexit@plt+0xbe134> │ │ │ │ ldr r2, [pc, #36] @ cb03c <__cxa_atexit@plt+0xbe13c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ cb040 <__cxa_atexit@plt+0xbe140> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #908 @ 0x38c │ │ │ │ - ldreq r1, [fp, #-1660] @ 0xfffff984 │ │ │ │ - strbteq r6, [r4], #852 @ 0x354 │ │ │ │ + strbteq r5, [r4], #908 @ 0x38c │ │ │ │ + ldreq r0, [fp, #-1668] @ 0xfffff97c │ │ │ │ + strbteq r5, [r4], #852 @ 0x354 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194664,36 +194664,36 @@ │ │ │ │ ldr r7, [pc, #24] @ cb0b4 <__cxa_atexit@plt+0xbe1b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r1, [fp, #-1928] @ 0xfffff878 │ │ │ │ - strbteq r6, [r4], #2628 @ 0xa44 │ │ │ │ - strbteq r6, [r4], #792 @ 0x318 │ │ │ │ + ldreq r0, [fp, #-1936] @ 0xfffff870 │ │ │ │ + strbteq r5, [r4], #2628 @ 0xa44 │ │ │ │ + strbteq r5, [r4], #792 @ 0x318 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb0f4 <__cxa_atexit@plt+0xbe1f4> │ │ │ │ ldr r2, [pc, #36] @ cb0fc <__cxa_atexit@plt+0xbe1fc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ cb100 <__cxa_atexit@plt+0xbe200> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #768 @ 0x300 │ │ │ │ - ldreq r1, [fp, #-1468] @ 0xfffffa44 │ │ │ │ - strbteq r6, [r4], #712 @ 0x2c8 │ │ │ │ + strbteq r5, [r4], #768 @ 0x300 │ │ │ │ + ldreq r0, [fp, #-1476] @ 0xfffffa3c │ │ │ │ + strbteq r5, [r4], #712 @ 0x2c8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194712,36 +194712,36 @@ │ │ │ │ ldr r7, [pc, #24] @ cb174 <__cxa_atexit@plt+0xbe274> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r1, [fp, #-1736] @ 0xfffff938 │ │ │ │ - strbteq r6, [r4], #2524 @ 0x9dc │ │ │ │ - strbteq r6, [r4], #652 @ 0x28c │ │ │ │ + ldreq r0, [fp, #-1744] @ 0xfffff930 │ │ │ │ + strbteq r5, [r4], #2524 @ 0x9dc │ │ │ │ + strbteq r5, [r4], #652 @ 0x28c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb1b4 <__cxa_atexit@plt+0xbe2b4> │ │ │ │ ldr r2, [pc, #36] @ cb1bc <__cxa_atexit@plt+0xbe2bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ cb1c0 <__cxa_atexit@plt+0xbe2c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #628 @ 0x274 │ │ │ │ - ldreq r1, [fp, #-1276] @ 0xfffffb04 │ │ │ │ - strbteq r6, [r4], #572 @ 0x23c │ │ │ │ + strbteq r5, [r4], #628 @ 0x274 │ │ │ │ + ldreq r0, [fp, #-1284] @ 0xfffffafc │ │ │ │ + strbteq r5, [r4], #572 @ 0x23c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194760,17 +194760,17 @@ │ │ │ │ ldr r7, [pc, #24] @ cb234 <__cxa_atexit@plt+0xbe334> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r1, [fp, #-1544] @ 0xfffff9f8 │ │ │ │ - strbteq r6, [r4], #2404 @ 0x964 │ │ │ │ - strbteq r6, [r4], #476 @ 0x1dc │ │ │ │ + ldreq r0, [fp, #-1552] @ 0xfffff9f0 │ │ │ │ + strbteq r5, [r4], #2404 @ 0x964 │ │ │ │ + strbteq r5, [r4], #476 @ 0x1dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cb2c0 <__cxa_atexit@plt+0xbe3c0> │ │ │ │ @@ -194795,28 +194795,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b cb2d0 <__cxa_atexit@plt+0xbe3d0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #428 @ 0x1ac │ │ │ │ - ldreq r1, [fp, #-1060] @ 0xfffffbdc │ │ │ │ - ldreq r1, [fp, #-1080] @ 0xfffffbc8 │ │ │ │ - ldreq r1, [fp, #-1028] @ 0xfffffbfc │ │ │ │ - ldreq r1, [fp, #-1148] @ 0xfffffb84 │ │ │ │ - strbteq r6, [r4], #288 @ 0x120 │ │ │ │ + strbteq r5, [r4], #428 @ 0x1ac │ │ │ │ + ldreq r0, [fp, #-1068] @ 0xfffffbd4 │ │ │ │ + ldreq r0, [fp, #-1088] @ 0xfffffbc0 │ │ │ │ + ldreq r0, [fp, #-1036] @ 0xfffffbf4 │ │ │ │ + ldreq r0, [fp, #-1156] @ 0xfffffb7c │ │ │ │ + strbteq r5, [r4], #288 @ 0x120 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194836,36 +194836,36 @@ │ │ │ │ ldr r7, [pc, #24] @ cb364 <__cxa_atexit@plt+0xbe464> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq r1, [fp, #-1244] @ 0xfffffb24 │ │ │ │ - strbteq r6, [r4], #2172 @ 0x87c │ │ │ │ - strbteq r6, [r4], #228 @ 0xe4 │ │ │ │ + ldreq r0, [fp, #-1252] @ 0xfffffb1c │ │ │ │ + strbteq r5, [r4], #2172 @ 0x87c │ │ │ │ + strbteq r5, [r4], #228 @ 0xe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb3a4 <__cxa_atexit@plt+0xbe4a4> │ │ │ │ ldr r2, [pc, #36] @ cb3ac <__cxa_atexit@plt+0xbe4ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ cb3b0 <__cxa_atexit@plt+0xbe4b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #204 @ 0xcc │ │ │ │ - ldreq r1, [fp, #-780] @ 0xfffffcf4 │ │ │ │ - strbteq r6, [r4], #148 @ 0x94 │ │ │ │ + strbteq r5, [r4], #204 @ 0xcc │ │ │ │ + ldreq r0, [fp, #-788] @ 0xfffffcec │ │ │ │ + strbteq r5, [r4], #148 @ 0x94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194884,36 +194884,36 @@ │ │ │ │ ldr r7, [pc, #24] @ cb424 <__cxa_atexit@plt+0xbe524> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r1, [fp, #-1048] @ 0xfffffbe8 │ │ │ │ - strbteq r6, [r4], #2108 @ 0x83c │ │ │ │ - strbteq r6, [r4], #88 @ 0x58 │ │ │ │ + ldreq r0, [fp, #-1056] @ 0xfffffbe0 │ │ │ │ + strbteq r5, [r4], #2108 @ 0x83c │ │ │ │ + strbteq r5, [r4], #88 @ 0x58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb464 <__cxa_atexit@plt+0xbe564> │ │ │ │ ldr r2, [pc, #36] @ cb46c <__cxa_atexit@plt+0xbe56c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ cb470 <__cxa_atexit@plt+0xbe570> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #64 @ 0x40 │ │ │ │ - ldreq r1, [fp, #-588] @ 0xfffffdb4 │ │ │ │ - strbteq r6, [r4], #8 │ │ │ │ + strbteq r5, [r4], #64 @ 0x40 │ │ │ │ + ldreq r0, [fp, #-596] @ 0xfffffdac │ │ │ │ + strbteq r5, [r4], #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194932,36 +194932,36 @@ │ │ │ │ ldr r7, [pc, #24] @ cb4e4 <__cxa_atexit@plt+0xbe5e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r1, [fp, #-856] @ 0xfffffca8 │ │ │ │ - strbteq r6, [r4], #2024 @ 0x7e8 │ │ │ │ - strbteq r5, [r4], #4044 @ 0xfcc │ │ │ │ + ldreq r0, [fp, #-864] @ 0xfffffca0 │ │ │ │ + strbteq r5, [r4], #2024 @ 0x7e8 │ │ │ │ + strbteq r4, [r4], #4044 @ 0xfcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb524 <__cxa_atexit@plt+0xbe624> │ │ │ │ ldr r2, [pc, #36] @ cb52c <__cxa_atexit@plt+0xbe62c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ cb530 <__cxa_atexit@plt+0xbe630> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r4], #4020 @ 0xfb4 │ │ │ │ - ldreq r1, [fp, #-396] @ 0xfffffe74 │ │ │ │ - strbteq r5, [r4], #3964 @ 0xf7c │ │ │ │ + strbteq r4, [r4], #4020 @ 0xfb4 │ │ │ │ + ldreq r0, [fp, #-404] @ 0xfffffe6c │ │ │ │ + strbteq r4, [r4], #3964 @ 0xf7c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -194980,36 +194980,36 @@ │ │ │ │ ldr r7, [pc, #24] @ cb5a4 <__cxa_atexit@plt+0xbe6a4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r1, [fp, #-664] @ 0xfffffd68 │ │ │ │ - strbteq r6, [r4], #1940 @ 0x794 │ │ │ │ - strbteq r5, [r4], #3904 @ 0xf40 │ │ │ │ + ldreq r0, [fp, #-672] @ 0xfffffd60 │ │ │ │ + strbteq r5, [r4], #1940 @ 0x794 │ │ │ │ + strbteq r4, [r4], #3904 @ 0xf40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb5e4 <__cxa_atexit@plt+0xbe6e4> │ │ │ │ ldr r2, [pc, #36] @ cb5ec <__cxa_atexit@plt+0xbe6ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ cb5f0 <__cxa_atexit@plt+0xbe6f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r4], #3880 @ 0xf28 │ │ │ │ - ldreq r1, [fp, #-204] @ 0xffffff34 │ │ │ │ - strbteq r5, [r4], #3824 @ 0xef0 │ │ │ │ + strbteq r4, [r4], #3880 @ 0xf28 │ │ │ │ + ldreq r0, [fp, #-212] @ 0xffffff2c │ │ │ │ + strbteq r4, [r4], #3824 @ 0xef0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -195028,36 +195028,36 @@ │ │ │ │ ldr r7, [pc, #24] @ cb664 <__cxa_atexit@plt+0xbe764> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r1, [fp, #-472] @ 0xfffffe28 │ │ │ │ - strbteq r6, [r4], #1820 @ 0x71c │ │ │ │ - strbteq r5, [r4], #3764 @ 0xeb4 │ │ │ │ + ldreq r0, [fp, #-480] @ 0xfffffe20 │ │ │ │ + strbteq r5, [r4], #1820 @ 0x71c │ │ │ │ + strbteq r4, [r4], #3764 @ 0xeb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb6a4 <__cxa_atexit@plt+0xbe7a4> │ │ │ │ ldr r2, [pc, #36] @ cb6ac <__cxa_atexit@plt+0xbe7ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ cb6b0 <__cxa_atexit@plt+0xbe7b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r4], #3740 @ 0xe9c │ │ │ │ - ldreq r1, [fp, #-12] │ │ │ │ - strbteq r5, [r4], #3684 @ 0xe64 │ │ │ │ + strbteq r4, [r4], #3740 @ 0xe9c │ │ │ │ + ldreq r0, [fp, #-20] @ 0xffffffec │ │ │ │ + strbteq r4, [r4], #3684 @ 0xe64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -195076,17 +195076,17 @@ │ │ │ │ ldr r7, [pc, #24] @ cb724 <__cxa_atexit@plt+0xbe824> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r1, [fp, #-280] @ 0xfffffee8 │ │ │ │ - strbteq r6, [r4], #1700 @ 0x6a4 │ │ │ │ - strbteq r5, [r4], #3588 @ 0xe04 │ │ │ │ + ldreq r0, [fp, #-288] @ 0xfffffee0 │ │ │ │ + strbteq r5, [r4], #1700 @ 0x6a4 │ │ │ │ + strbteq r4, [r4], #3588 @ 0xe04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cb7b0 <__cxa_atexit@plt+0xbe8b0> │ │ │ │ @@ -195111,28 +195111,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b cb7c0 <__cxa_atexit@plt+0xbe8c0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r4], #3540 @ 0xdd4 │ │ │ │ - ldreq r0, [fp, #-3892] @ 0xfffff0cc │ │ │ │ - ldreq r0, [fp, #-3912] @ 0xfffff0b8 │ │ │ │ - ldreq r0, [fp, #-3860] @ 0xfffff0ec │ │ │ │ - ldreq r0, [fp, #-3980] @ 0xfffff074 │ │ │ │ - strbteq r5, [r4], #3400 @ 0xd48 │ │ │ │ + strbteq r4, [r4], #3540 @ 0xdd4 │ │ │ │ + ldreq pc, [sl, #-3900] @ 0xfffff0c4 │ │ │ │ + ldreq pc, [sl, #-3920] @ 0xfffff0b0 │ │ │ │ + ldreq pc, [sl, #-3868] @ 0xfffff0e4 │ │ │ │ + ldreq pc, [sl, #-3988] @ 0xfffff06c │ │ │ │ + strbteq r4, [r4], #3400 @ 0xd48 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -195152,43 +195152,43 @@ │ │ │ │ ldr r7, [pc, #24] @ cb854 <__cxa_atexit@plt+0xbe954> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq r0, [fp, #-4076] @ 0xfffff014 │ │ │ │ - strbteq r6, [r4], #1468 @ 0x5bc │ │ │ │ - strbteq r6, [r4], #1624 @ 0x658 │ │ │ │ + ldreq pc, [sl, #-4084] @ 0xfffff00c │ │ │ │ + strbteq r5, [r4], #1468 @ 0x5bc │ │ │ │ + strbteq r5, [r4], #1624 @ 0x658 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi cb8b0 <__cxa_atexit@plt+0xbe9b0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq cb8a8 <__cxa_atexit@plt+0xbe9a8> │ │ │ │ ldr r3, [pc, #44] @ cb8b8 <__cxa_atexit@plt+0xbe9b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ cb8bc <__cxa_atexit@plt+0xbe9bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4001bc <__cxa_atexit@plt+0x3f32bc> │ │ │ │ + b 3fe92c <__cxa_atexit@plt+0x3f1a2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #1580 @ 0x62c │ │ │ │ - ldreq r0, [fp, #-3588] @ 0xfffff1fc │ │ │ │ - strbteq r5, [r4], #3200 @ 0xc80 │ │ │ │ + strbteq r5, [r4], #1580 @ 0x62c │ │ │ │ + ldreq pc, [sl, #-3596] @ 0xfffff1f4 │ │ │ │ + strbteq r4, [r4], #3200 @ 0xc80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cb948 <__cxa_atexit@plt+0xbea48> │ │ │ │ @@ -195213,28 +195213,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b cb958 <__cxa_atexit@plt+0xbea58> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r4], #3152 @ 0xc50 │ │ │ │ - ldreq r0, [fp, #-3484] @ 0xfffff264 │ │ │ │ - ldreq r0, [fp, #-3504] @ 0xfffff250 │ │ │ │ - ldreq r0, [fp, #-3452] @ 0xfffff284 │ │ │ │ - ldreq r0, [fp, #-3572] @ 0xfffff20c │ │ │ │ - strbteq r5, [r4], #3012 @ 0xbc4 │ │ │ │ + strbteq r4, [r4], #3152 @ 0xc50 │ │ │ │ + ldreq pc, [sl, #-3492] @ 0xfffff25c │ │ │ │ + ldreq pc, [sl, #-3512] @ 0xfffff248 │ │ │ │ + ldreq pc, [sl, #-3460] @ 0xfffff27c │ │ │ │ + ldreq pc, [sl, #-3580] @ 0xfffff204 │ │ │ │ + strbteq r4, [r4], #3012 @ 0xbc4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -195254,54 +195254,54 @@ │ │ │ │ ldr r7, [pc, #24] @ cb9ec <__cxa_atexit@plt+0xbeaec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq r0, [fp, #-3668] @ 0xfffff1ac │ │ │ │ - strbteq r6, [r4], #1328 @ 0x530 │ │ │ │ - strbteq r6, [r4], #1568 @ 0x620 │ │ │ │ + ldreq pc, [sl, #-3676] @ 0xfffff1a4 │ │ │ │ + strbteq r5, [r4], #1328 @ 0x530 │ │ │ │ + strbteq r5, [r4], #1568 @ 0x620 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi cba50 <__cxa_atexit@plt+0xbeb50> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq cba48 <__cxa_atexit@plt+0xbeb48> │ │ │ │ ldr r3, [pc, #52] @ cba58 <__cxa_atexit@plt+0xbeb58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ cba5c <__cxa_atexit@plt+0xbeb5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r8, [pc, #32] @ cba60 <__cxa_atexit@plt+0xbeb60> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 4003dc <__cxa_atexit@plt+0x3f34dc> │ │ │ │ + b 3feb84 <__cxa_atexit@plt+0x3f1c84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #1508 @ 0x5e4 │ │ │ │ - ldreq r0, [fp, #-3180] @ 0xfffff394 │ │ │ │ - ldreq r1, [fp, #-108] @ 0xffffff94 │ │ │ │ - strbteq r6, [r4], #1484 @ 0x5cc │ │ │ │ + strbteq r5, [r4], #1508 @ 0x5e4 │ │ │ │ + ldreq pc, [sl, #-3188] @ 0xfffff38c │ │ │ │ + ldreq r0, [fp, #-116] @ 0xffffff8c │ │ │ │ + strbteq r5, [r4], #1484 @ 0x5cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi cbacc <__cxa_atexit@plt+0xbebcc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq cbac4 <__cxa_atexit@plt+0xbebc4> │ │ │ │ ldr r3, [pc, #60] @ cbad4 <__cxa_atexit@plt+0xbebd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ cbad8 <__cxa_atexit@plt+0xbebd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ cbadc <__cxa_atexit@plt+0xbebdc> │ │ │ │ @@ -195314,91 +195314,91 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq r6, [r4], #1200 @ 0x4b0 │ │ │ │ - ldreq r0, [fp, #-3056] @ 0xfffff410 │ │ │ │ - strbteq r6, [r4], #1172 @ 0x494 │ │ │ │ - strbteq r6, [r4], #1340 @ 0x53c │ │ │ │ + strbteq r5, [r4], #1200 @ 0x4b0 │ │ │ │ + ldreq pc, [sl, #-3064] @ 0xfffff408 │ │ │ │ + strbteq r5, [r4], #1172 @ 0x494 │ │ │ │ + strbteq r5, [r4], #1340 @ 0x53c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ cbb04 <__cxa_atexit@plt+0xbec04> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4003e4 <__cxa_atexit@plt+0x3f34e4> │ │ │ │ - strbteq r6, [r4], #1328 @ 0x530 │ │ │ │ - strbteq r6, [r4], #1352 @ 0x548 │ │ │ │ + b 3feb8c <__cxa_atexit@plt+0x3f1c8c> │ │ │ │ + strbteq r5, [r4], #1328 @ 0x530 │ │ │ │ + strbteq r5, [r4], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi cbb64 <__cxa_atexit@plt+0xbec64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq cbb5c <__cxa_atexit@plt+0xbec5c> │ │ │ │ ldr r8, [pc, #48] @ cbb6c <__cxa_atexit@plt+0xbec6c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #44] @ cbb70 <__cxa_atexit@plt+0xbec70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r9, [pc, #32] @ cbb74 <__cxa_atexit@plt+0xbec74> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #1292 @ 0x50c │ │ │ │ - ldreq r0, [fp, #-2900] @ 0xfffff4ac │ │ │ │ - ldreq r0, [fp, #-3932] @ 0xfffff0a4 │ │ │ │ - strbteq r6, [r4], #1256 @ 0x4e8 │ │ │ │ + strbteq r5, [r4], #1292 @ 0x50c │ │ │ │ + ldreq pc, [sl, #-2908] @ 0xfffff4a4 │ │ │ │ + ldreq pc, [sl, #-3940] @ 0xfffff09c │ │ │ │ + strbteq r5, [r4], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi cbbd4 <__cxa_atexit@plt+0xbecd4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq cbbcc <__cxa_atexit@plt+0xbeccc> │ │ │ │ ldr r9, [pc, #48] @ cbbdc <__cxa_atexit@plt+0xbecdc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #44] @ cbbe0 <__cxa_atexit@plt+0xbece0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #32] @ cbbe4 <__cxa_atexit@plt+0xbece4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #1212 @ 0x4bc │ │ │ │ - ldreq r0, [fp, #-2788] @ 0xfffff51c │ │ │ │ - ldreq r0, [fp, #-3824] @ 0xfffff110 │ │ │ │ - strbteq r6, [r4], #1476 @ 0x5c4 │ │ │ │ + strbteq r5, [r4], #1212 @ 0x4bc │ │ │ │ + ldreq pc, [sl, #-2796] @ 0xfffff514 │ │ │ │ + ldreq pc, [sl, #-3832] @ 0xfffff108 │ │ │ │ + strbteq r5, [r4], #1476 @ 0x5c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi cbc5c <__cxa_atexit@plt+0xbed5c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq cbc54 <__cxa_atexit@plt+0xbed54> │ │ │ │ ldr r3, [pc, #72] @ cbc64 <__cxa_atexit@plt+0xbed64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ cbc68 <__cxa_atexit@plt+0xbed68> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #64] @ cbc6c <__cxa_atexit@plt+0xbed6c> │ │ │ │ @@ -195408,43 +195408,43 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #1 │ │ │ │ add r9, r2, #2 │ │ │ │ add sl, lr, #2 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r0 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r4], #3292 @ 0xcdc │ │ │ │ - strbteq r5, [r4], #3360 @ 0xd20 │ │ │ │ - strbteq r6, [r4], #1400 @ 0x578 │ │ │ │ - ldreq r0, [fp, #-2660] @ 0xfffff59c │ │ │ │ - strbteq r5, [r4], #2308 @ 0x904 │ │ │ │ + strbteq r4, [r4], #3292 @ 0xcdc │ │ │ │ + strbteq r4, [r4], #3360 @ 0xd20 │ │ │ │ + strbteq r5, [r4], #1400 @ 0x578 │ │ │ │ + ldreq pc, [sl, #-2668] @ 0xfffff594 │ │ │ │ + strbteq r4, [r4], #2308 @ 0x904 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cbcb0 <__cxa_atexit@plt+0xbedb0> │ │ │ │ ldr r2, [pc, #36] @ cbcb8 <__cxa_atexit@plt+0xbedb8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ cbcbc <__cxa_atexit@plt+0xbedbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r4], #2284 @ 0x8ec │ │ │ │ - ldreq r0, [fp, #-2560] @ 0xfffff600 │ │ │ │ - strbteq r5, [r4], #2228 @ 0x8b4 │ │ │ │ + strbteq r4, [r4], #2284 @ 0x8ec │ │ │ │ + ldreq pc, [sl, #-2568] @ 0xfffff5f8 │ │ │ │ + strbteq r4, [r4], #2228 @ 0x8b4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -195463,84 +195463,84 @@ │ │ │ │ ldr r7, [pc, #24] @ cbd30 <__cxa_atexit@plt+0xbee30> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r0, [fp, #-2828] @ 0xfffff4f4 │ │ │ │ - strbteq r6, [r4], #1360 @ 0x550 │ │ │ │ - strbteq r6, [r4], #1396 @ 0x574 │ │ │ │ + ldreq pc, [sl, #-2836] @ 0xfffff4ec │ │ │ │ + strbteq r5, [r4], #1360 @ 0x550 │ │ │ │ + strbteq r5, [r4], #1396 @ 0x574 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi cbd94 <__cxa_atexit@plt+0xbee94> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq cbd8c <__cxa_atexit@plt+0xbee8c> │ │ │ │ ldr r3, [pc, #52] @ cbd9c <__cxa_atexit@plt+0xbee9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ cbda0 <__cxa_atexit@plt+0xbeea0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r8, [pc, #32] @ cbda4 <__cxa_atexit@plt+0xbeea4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #1336 @ 0x538 │ │ │ │ - ldreq r0, [fp, #-2344] @ 0xfffff6d8 │ │ │ │ - ldreq r0, [fp, #-3620] @ 0xfffff1dc │ │ │ │ + strbteq r5, [r4], #1336 @ 0x538 │ │ │ │ + ldreq pc, [sl, #-2352] @ 0xfffff6d0 │ │ │ │ + ldreq pc, [sl, #-3628] @ 0xfffff1d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cbdd8 <__cxa_atexit@plt+0xbeed8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ cbde0 <__cxa_atexit@plt+0xbeee0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003ac <__cxa_atexit@plt+0x3f34ac> │ │ │ │ + b 3feb54 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [fp, #-2260] @ 0xfffff72c │ │ │ │ + ldreq pc, [sl, #-2268] @ 0xfffff724 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cbe14 <__cxa_atexit@plt+0xbef14> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ cbe1c <__cxa_atexit@plt+0xbef1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003b4 <__cxa_atexit@plt+0x3f34b4> │ │ │ │ + b 3feb5c <__cxa_atexit@plt+0x3f1c5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [fp, #-2200] @ 0xfffff768 │ │ │ │ - strbteq r6, [r4], #1252 @ 0x4e4 │ │ │ │ + ldreq pc, [sl, #-2208] @ 0xfffff760 │ │ │ │ + strbteq r5, [r4], #1252 @ 0x4e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi cbe80 <__cxa_atexit@plt+0xbef80> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq cbe78 <__cxa_atexit@plt+0xbef78> │ │ │ │ ldr r3, [pc, #52] @ cbe88 <__cxa_atexit@plt+0xbef88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ cbe8c <__cxa_atexit@plt+0xbef8c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ cbe90 <__cxa_atexit@plt+0xbef90> │ │ │ │ @@ -195551,17 +195551,17 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 36658 <__cxa_atexit@plt+0x29758> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r5, [r4], #736 @ 0x2e0 │ │ │ │ - ldreq r0, [fp, #-2100] @ 0xfffff7cc │ │ │ │ - strbteq r6, [r4], #1116 @ 0x45c │ │ │ │ + strbteq r4, [r4], #736 @ 0x2e0 │ │ │ │ + ldreq pc, [sl, #-2108] @ 0xfffff7c4 │ │ │ │ + strbteq r5, [r4], #1116 @ 0x45c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cbec8 <__cxa_atexit@plt+0xbefc8> │ │ │ │ ldr r3, [pc, #44] @ cbee0 <__cxa_atexit@plt+0xbefe0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -195573,16 +195573,16 @@ │ │ │ │ ldr r8, [pc, #20] @ cbee4 <__cxa_atexit@plt+0xbefe4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 31d08 <__cxa_atexit@plt+0x24e08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r5, [r4], #620 @ 0x26c │ │ │ │ - strbteq r6, [r4], #1012 @ 0x3f4 │ │ │ │ + strbteq r4, [r4], #620 @ 0x26c │ │ │ │ + strbteq r5, [r4], #1012 @ 0x3f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cc028 <__cxa_atexit@plt+0xbf128> │ │ │ │ @@ -195656,92 +195656,92 @@ │ │ │ │ str r3, [r3, #92] @ 0x5c │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - strbteq r6, [r4], #948 @ 0x3b4 │ │ │ │ - strbteq r5, [r4], #1696 @ 0x6a0 │ │ │ │ - ldreq r0, [fp, #-1896] @ 0xfffff898 │ │ │ │ - ldreq r0, [fp, #-1884] @ 0xfffff8a4 │ │ │ │ - ldreq r0, [fp, #-1872] @ 0xfffff8b0 │ │ │ │ - ldreq r0, [fp, #-2312] @ 0xfffff6f8 │ │ │ │ - ldreq r0, [fp, #-1796] @ 0xfffff8fc │ │ │ │ - ldreq r0, [fp, #-1816] @ 0xfffff8e8 │ │ │ │ - ldreq r0, [fp, #-2280] @ 0xfffff718 │ │ │ │ - ldreq r0, [fp, #-1892] @ 0xfffff89c │ │ │ │ + strbteq r5, [r4], #948 @ 0x3b4 │ │ │ │ + strbteq r4, [r4], #1696 @ 0x6a0 │ │ │ │ + ldreq pc, [sl, #-1904] @ 0xfffff890 │ │ │ │ + ldreq pc, [sl, #-1892] @ 0xfffff89c │ │ │ │ + ldreq pc, [sl, #-1880] @ 0xfffff8a8 │ │ │ │ + ldreq pc, [sl, #-2320] @ 0xfffff6f0 │ │ │ │ + ldreq pc, [sl, #-1804] @ 0xfffff8f4 │ │ │ │ + ldreq pc, [sl, #-1824] @ 0xfffff8e0 │ │ │ │ + ldreq pc, [sl, #-2288] @ 0xfffff710 │ │ │ │ + ldreq pc, [sl, #-1900] @ 0xfffff894 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - ldreq r0, [fp, #-1732] @ 0xfffff93c │ │ │ │ - strbteq r6, [r4], #844 @ 0x34c │ │ │ │ + ldreq pc, [sl, #-1740] @ 0xfffff934 │ │ │ │ + strbteq r5, [r4], #844 @ 0x34c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi cc0c4 <__cxa_atexit@plt+0xbf1c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq cc0bc <__cxa_atexit@plt+0xbf1bc> │ │ │ │ ldr sl, [pc, #48] @ cc0cc <__cxa_atexit@plt+0xbf1cc> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #44] @ cc0d0 <__cxa_atexit@plt+0xbf1d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #1 │ │ │ │ - b 40037c <__cxa_atexit@plt+0x3f347c> │ │ │ │ + b 3feb24 <__cxa_atexit@plt+0x3f1c24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #800 @ 0x320 │ │ │ │ - ldreq r0, [fp, #-1524] @ 0xfffffa0c │ │ │ │ - strbteq r6, [r4], #756 @ 0x2f4 │ │ │ │ + strbteq r5, [r4], #800 @ 0x320 │ │ │ │ + ldreq pc, [sl, #-1532] @ 0xfffffa04 │ │ │ │ + strbteq r5, [r4], #756 @ 0x2f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi cc130 <__cxa_atexit@plt+0xbf230> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq cc128 <__cxa_atexit@plt+0xbf228> │ │ │ │ ldr r8, [pc, #48] @ cc138 <__cxa_atexit@plt+0xbf238> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ cc13c <__cxa_atexit@plt+0xbf23c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ cc140 <__cxa_atexit@plt+0xbf240> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r5], #1173 @ 0x495 │ │ │ │ - strbteq r6, [r4], #704 @ 0x2c0 │ │ │ │ - ldreq r0, [fp, #-1408] @ 0xfffffa80 │ │ │ │ - strbteq r6, [r4], #660 @ 0x294 │ │ │ │ + ldreq ip, [r5], #405 @ 0x195 │ │ │ │ + strbteq r5, [r4], #704 @ 0x2c0 │ │ │ │ + ldreq pc, [sl, #-1416] @ 0xfffffa78 │ │ │ │ + strbteq r5, [r4], #660 @ 0x294 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr sl, [pc, #12] @ cc164 <__cxa_atexit@plt+0xbf264> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, #0 │ │ │ │ - b 40037c <__cxa_atexit@plt+0x3f347c> │ │ │ │ - strbteq r6, [r4], #648 @ 0x288 │ │ │ │ + b 3feb24 <__cxa_atexit@plt+0x3f1c24> │ │ │ │ + strbteq r5, [r4], #648 @ 0x288 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cc1c4 <__cxa_atexit@plt+0xbf2c4> │ │ │ │ @@ -195756,38 +195756,38 @@ │ │ │ │ ldr r2, [pc, #68] @ cc1f0 <__cxa_atexit@plt+0xbf2f0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b cc1d4 <__cxa_atexit@plt+0xbf2d4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ cc1e4 <__cxa_atexit@plt+0xbf2e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #548 @ 0x224 │ │ │ │ + strbteq r5, [r4], #548 @ 0x224 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - ldreq ip, [r5], #983 @ 0x3d7 │ │ │ │ - strbteq r6, [r4], #500 @ 0x1f4 │ │ │ │ + ldreq ip, [r5], #215 @ 0xd7 │ │ │ │ + strbteq r5, [r4], #500 @ 0x1f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ cc218 <__cxa_atexit@plt+0xbf318> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400514 <__cxa_atexit@plt+0x3f3614> │ │ │ │ - strbteq r6, [r4], #416 @ 0x1a0 │ │ │ │ - strbteq r6, [r4], #472 @ 0x1d8 │ │ │ │ + b 3fecc4 <__cxa_atexit@plt+0x3f1dc4> │ │ │ │ + strbteq r5, [r4], #416 @ 0x1a0 │ │ │ │ + strbteq r5, [r4], #472 @ 0x1d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -195809,15 +195809,15 @@ │ │ │ │ ldr r2, [pc, #116] @ cc2f4 <__cxa_atexit@plt+0xbf3f4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ cc2e8 <__cxa_atexit@plt+0xbf3e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -195829,20 +195829,20 @@ │ │ │ │ mov r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbteq r6, [r4], #312 @ 0x138 │ │ │ │ - strbteq r6, [r4], #352 @ 0x160 │ │ │ │ + strbteq r5, [r4], #312 @ 0x138 │ │ │ │ + strbteq r5, [r4], #352 @ 0x160 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - ldreq ip, [r5], #771 @ 0x303 │ │ │ │ - strbteq r6, [r4], #256 @ 0x100 │ │ │ │ + ldreq ip, [r5], #3 │ │ │ │ + strbteq r5, [r4], #256 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp fp, r5 │ │ │ │ bhi cc350 <__cxa_atexit@plt+0xbf450> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -195855,29 +195855,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #68] @ cc380 <__cxa_atexit@plt+0xbf480> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b cc360 <__cxa_atexit@plt+0xbf460> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ cc374 <__cxa_atexit@plt+0xbf474> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r4], #148 @ 0x94 │ │ │ │ + strbteq r5, [r4], #148 @ 0x94 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - ldreq ip, [r5], #583 @ 0x247 │ │ │ │ - strbteq r6, [r4], #112 @ 0x70 │ │ │ │ + ldreq fp, [r5], #3911 @ 0xf47 │ │ │ │ + strbteq r5, [r4], #112 @ 0x70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cc438 <__cxa_atexit@plt+0xbf538> │ │ │ │ @@ -195913,35 +195913,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r7] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r7, [pc, #52] @ cc474 <__cxa_atexit@plt+0xbf574> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ cc46c <__cxa_atexit@plt+0xbf56c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbteq r5, [r4], #4012 @ 0xfac │ │ │ │ - ldreq r0, [fp, #-2012] @ 0xfffff824 │ │ │ │ - strbteq r5, [r4], #4056 @ 0xfd8 │ │ │ │ + strbteq r4, [r4], #4012 @ 0xfac │ │ │ │ + ldreq pc, [sl, #-2020] @ 0xfffff81c │ │ │ │ + strbteq r4, [r4], #4056 @ 0xfd8 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - ldreq ip, [r5], #359 @ 0x167 │ │ │ │ - strbteq r5, [r4], #3956 @ 0xf74 │ │ │ │ + ldreq fp, [r5], #3687 @ 0xe67 │ │ │ │ + strbteq r4, [r4], #3956 @ 0xf74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #2 │ │ │ │ bcs cc4bc <__cxa_atexit@plt+0xbf5bc> │ │ │ │ lsl r7, r8, #2 │ │ │ │ @@ -195963,29 +195963,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #72] @ cc534 <__cxa_atexit@plt+0xbf634> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b cc510 <__cxa_atexit@plt+0xbf610> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ cc524 <__cxa_atexit@plt+0xbf624> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r4], #3812 @ 0xee4 │ │ │ │ - ldreq r0, [fp, #-1792] @ 0xfffff900 │ │ │ │ + strbteq r4, [r4], #3812 @ 0xee4 │ │ │ │ + ldreq pc, [sl, #-1800] @ 0xfffff8f8 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - ldreq ip, [r5], #151 @ 0x97 │ │ │ │ + ldreq fp, [r5], #3479 @ 0xd97 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cc5d4 <__cxa_atexit@plt+0xbf6d4> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -195994,15 +195994,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ cmp r7, #1 │ │ │ │ bne cc57c <__cxa_atexit@plt+0xbf67c> │ │ │ │ ldr r7, [pc, #144] @ cc604 <__cxa_atexit@plt+0xbf704> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ bcc cc5e0 <__cxa_atexit@plt+0xbf6e0> │ │ │ │ ldr r7, [pc, #112] @ cc608 <__cxa_atexit@plt+0xbf708> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -196016,31 +196016,31 @@ │ │ │ │ str r2, [r1, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ cc600 <__cxa_atexit@plt+0xbf700> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [fp, #-316] @ 0xfffffec4 │ │ │ │ - strbteq r5, [r4], #3640 @ 0xe38 │ │ │ │ - ldreq r0, [fp, #-328] @ 0xfffffeb8 │ │ │ │ + ldreq pc, [sl, #-324] @ 0xfffffebc │ │ │ │ + strbteq r4, [r4], #3640 @ 0xe38 │ │ │ │ + ldreq pc, [sl, #-336] @ 0xfffffeb0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r0, [fp, #-244] @ 0xffffff0c │ │ │ │ + ldreq pc, [sl, #-252] @ 0xffffff04 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cc654 <__cxa_atexit@plt+0xbf754> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -196048,19 +196048,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ cc660 <__cxa_atexit@plt+0xbf760> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [fp, #-100] @ 0xffffff9c │ │ │ │ - ldreq r0, [fp, #-1380] @ 0xfffffa9c │ │ │ │ + ldreq pc, [sl, #-108] @ 0xffffff94 │ │ │ │ + ldreq pc, [sl, #-1388] @ 0xfffffa94 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -196085,16 +196085,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - ldreq r0, [fp, #-4] │ │ │ │ - strbteq r5, [r4], #3412 @ 0xd54 │ │ │ │ + ldreq pc, [sl, #-12] │ │ │ │ + strbteq r4, [r4], #3412 @ 0xd54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cc79c <__cxa_atexit@plt+0xbf89c> │ │ │ │ ldr r3, [pc, #188] @ cc7c8 <__cxa_atexit@plt+0xbf8c8> │ │ │ │ @@ -196143,20 +196143,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbteq r5, [r4], #3180 @ 0xc6c │ │ │ │ - ldreq pc, [sl, #-3988] @ 0xfffff06c │ │ │ │ - strbteq r5, [r4], #3200 @ 0xc80 │ │ │ │ + strbteq r4, [r4], #3180 @ 0xc6c │ │ │ │ + ldreq lr, [sl, #-3996] @ 0xfffff064 │ │ │ │ + strbteq r4, [r4], #3200 @ 0xc80 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - ldreq pc, [sl, #-3888] @ 0xfffff0d0 │ │ │ │ + ldreq lr, [sl, #-3896] @ 0xfffff0c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #3 │ │ │ │ bne cc80c <__cxa_atexit@plt+0xbf90c> │ │ │ │ ldr r7, [pc, #136] @ cc888 <__cxa_atexit@plt+0xbf988> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -196189,19 +196189,19 @@ │ │ │ │ ldr r7, [pc, #20] @ cc884 <__cxa_atexit@plt+0xbf984> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r4], #2992 @ 0xbb0 │ │ │ │ - ldreq pc, [sl, #-3772] @ 0xfffff144 │ │ │ │ + strbteq r4, [r4], #2992 @ 0xbb0 │ │ │ │ + ldreq lr, [sl, #-3780] @ 0xfffff13c │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - ldreq pc, [sl, #-3684] @ 0xfffff19c │ │ │ │ + ldreq lr, [sl, #-3692] @ 0xfffff194 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cc974 <__cxa_atexit@plt+0xbfa74> │ │ │ │ @@ -196228,15 +196228,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #144] @ cc9a4 <__cxa_atexit@plt+0xbfaa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r2, [pc, #124] @ cc9a8 <__cxa_atexit@plt+0xbfaa8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #120] @ cc9ac <__cxa_atexit@plt+0xbfaac> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #108] @ cc9b0 <__cxa_atexit@plt+0xbfab0> │ │ │ │ @@ -196248,31 +196248,31 @@ │ │ │ │ str r1, [r7, #20]! │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [sl, #-3540] @ 0xfffff22c │ │ │ │ + ldreq lr, [sl, #-3548] @ 0xfffff224 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq pc, [sl, #-3488] @ 0xfffff260 │ │ │ │ - ldreq pc, [sl, #-3496] @ 0xfffff258 │ │ │ │ + ldreq lr, [sl, #-3496] @ 0xfffff258 │ │ │ │ + ldreq lr, [sl, #-3504] @ 0xfffff250 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq pc, [sl, #-3420] @ 0xfffff2a4 │ │ │ │ + ldreq lr, [sl, #-3428] @ 0xfffff29c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cc9f4 <__cxa_atexit@plt+0xbfaf4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -196280,19 +196280,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ cca00 <__cxa_atexit@plt+0xbfb00> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [sl, #-3268] @ 0xfffff33c │ │ │ │ - ldreq r0, [fp, #-452] @ 0xfffffe3c │ │ │ │ + ldreq lr, [sl, #-3276] @ 0xfffff334 │ │ │ │ + ldreq pc, [sl, #-460] @ 0xfffffe34 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cca44 <__cxa_atexit@plt+0xbfb44> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -196300,19 +196300,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ cca50 <__cxa_atexit@plt+0xbfb50> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [sl, #-3188] @ 0xfffff38c │ │ │ │ - ldreq r0, [fp, #-372] @ 0xfffffe8c │ │ │ │ + ldreq lr, [sl, #-3196] @ 0xfffff384 │ │ │ │ + ldreq pc, [sl, #-380] @ 0xfffffe84 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -196357,19 +196357,19 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq pc, [sl, #-3088] @ 0xfffff3f0 │ │ │ │ - ldreq pc, [sl, #-3088] @ 0xfffff3f0 │ │ │ │ + ldreq lr, [sl, #-3096] @ 0xfffff3e8 │ │ │ │ + ldreq lr, [sl, #-3096] @ 0xfffff3e8 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - ldreq pc, [sl, #-3016] @ 0xfffff438 │ │ │ │ + ldreq lr, [sl, #-3024] @ 0xfffff430 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ccc30 <__cxa_atexit@plt+0xbfd30> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -196403,15 +196403,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #164] @ ccc74 <__cxa_atexit@plt+0xbfd74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r2, [pc, #144] @ ccc78 <__cxa_atexit@plt+0xbfd78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ ccc7c <__cxa_atexit@plt+0xbfd7c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #16]! │ │ │ │ ldr lr, [pc, #132] @ ccc80 <__cxa_atexit@plt+0xbfd80> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -196423,36 +196423,36 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ mov r3, r6 │ │ │ │ b ccc40 <__cxa_atexit@plt+0xbfd40> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - ldreq pc, [sl, #-2860] @ 0xfffff4d4 │ │ │ │ + ldreq lr, [sl, #-2868] @ 0xfffff4cc │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - ldreq pc, [sl, #-2788] @ 0xfffff51c │ │ │ │ - ldreq pc, [sl, #-2796] @ 0xfffff514 │ │ │ │ + ldreq lr, [sl, #-2796] @ 0xfffff514 │ │ │ │ + ldreq lr, [sl, #-2804] @ 0xfffff50c │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - ldreq pc, [sl, #-2724] @ 0xfffff55c │ │ │ │ + ldreq lr, [sl, #-2732] @ 0xfffff554 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cccc4 <__cxa_atexit@plt+0xbfdc4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -196460,19 +196460,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ cccd0 <__cxa_atexit@plt+0xbfdd0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [sl, #-2548] @ 0xfffff60c │ │ │ │ - ldreq pc, [sl, #-3828] @ 0xfffff10c │ │ │ │ + ldreq lr, [sl, #-2556] @ 0xfffff604 │ │ │ │ + ldreq lr, [sl, #-3836] @ 0xfffff104 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ccd14 <__cxa_atexit@plt+0xbfe14> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -196480,19 +196480,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ ccd20 <__cxa_atexit@plt+0xbfe20> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [sl, #-2468] @ 0xfffff65c │ │ │ │ - ldreq pc, [sl, #-3748] @ 0xfffff15c │ │ │ │ + ldreq lr, [sl, #-2476] @ 0xfffff654 │ │ │ │ + ldreq lr, [sl, #-3756] @ 0xfffff154 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cce00 <__cxa_atexit@plt+0xbff00> │ │ │ │ @@ -196519,15 +196519,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #144] @ cce30 <__cxa_atexit@plt+0xbff30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r2, [pc, #124] @ cce34 <__cxa_atexit@plt+0xbff34> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #120] @ cce38 <__cxa_atexit@plt+0xbff38> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #108] @ cce3c <__cxa_atexit@plt+0xbff3c> │ │ │ │ @@ -196539,31 +196539,31 @@ │ │ │ │ str r1, [r7, #20]! │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [sl, #-2376] @ 0xfffff6b8 │ │ │ │ + ldreq lr, [sl, #-2384] @ 0xfffff6b0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq pc, [sl, #-2324] @ 0xfffff6ec │ │ │ │ - ldreq pc, [sl, #-2332] @ 0xfffff6e4 │ │ │ │ + ldreq lr, [sl, #-2332] @ 0xfffff6e4 │ │ │ │ + ldreq lr, [sl, #-2340] @ 0xfffff6dc │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq pc, [sl, #-2256] @ 0xfffff730 │ │ │ │ + ldreq lr, [sl, #-2264] @ 0xfffff728 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cce80 <__cxa_atexit@plt+0xbff80> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -196571,19 +196571,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ cce8c <__cxa_atexit@plt+0xbff8c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [sl, #-2104] @ 0xfffff7c8 │ │ │ │ - ldreq pc, [sl, #-3384] @ 0xfffff2c8 │ │ │ │ + ldreq lr, [sl, #-2112] @ 0xfffff7c0 │ │ │ │ + ldreq lr, [sl, #-3392] @ 0xfffff2c0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cced0 <__cxa_atexit@plt+0xbffd0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -196591,19 +196591,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ ccedc <__cxa_atexit@plt+0xbffdc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [sl, #-2024] @ 0xfffff818 │ │ │ │ - ldreq pc, [sl, #-3304] @ 0xfffff318 │ │ │ │ + ldreq lr, [sl, #-2032] @ 0xfffff810 │ │ │ │ + ldreq lr, [sl, #-3312] @ 0xfffff310 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -196648,19 +196648,19 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq pc, [sl, #-1924] @ 0xfffff87c │ │ │ │ - ldreq pc, [sl, #-1924] @ 0xfffff87c │ │ │ │ + ldreq lr, [sl, #-1932] @ 0xfffff874 │ │ │ │ + ldreq lr, [sl, #-1932] @ 0xfffff874 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - ldreq pc, [sl, #-1852] @ 0xfffff8c4 │ │ │ │ + ldreq lr, [sl, #-1860] @ 0xfffff8bc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cd0bc <__cxa_atexit@plt+0xc01bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -196694,15 +196694,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #164] @ cd100 <__cxa_atexit@plt+0xc0200> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r2, [pc, #144] @ cd104 <__cxa_atexit@plt+0xc0204> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ cd108 <__cxa_atexit@plt+0xc0208> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #16]! │ │ │ │ ldr lr, [pc, #132] @ cd10c <__cxa_atexit@plt+0xc020c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -196714,36 +196714,36 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ mov r3, r6 │ │ │ │ b cd0cc <__cxa_atexit@plt+0xc01cc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - ldreq pc, [sl, #-1696] @ 0xfffff960 │ │ │ │ + ldreq lr, [sl, #-1704] @ 0xfffff958 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - ldreq pc, [sl, #-1624] @ 0xfffff9a8 │ │ │ │ - ldreq pc, [sl, #-1632] @ 0xfffff9a0 │ │ │ │ + ldreq lr, [sl, #-1632] @ 0xfffff9a0 │ │ │ │ + ldreq lr, [sl, #-1640] @ 0xfffff998 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - ldreq pc, [sl, #-1560] @ 0xfffff9e8 │ │ │ │ + ldreq lr, [sl, #-1568] @ 0xfffff9e0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cd150 <__cxa_atexit@plt+0xc0250> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -196751,19 +196751,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ cd15c <__cxa_atexit@plt+0xc025c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [sl, #-1384] @ 0xfffffa98 │ │ │ │ - ldreq pc, [sl, #-2664] @ 0xfffff598 │ │ │ │ + ldreq lr, [sl, #-1392] @ 0xfffffa90 │ │ │ │ + ldreq lr, [sl, #-2672] @ 0xfffff590 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cd1a0 <__cxa_atexit@plt+0xc02a0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -196771,19 +196771,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ cd1ac <__cxa_atexit@plt+0xc02ac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [sl, #-1304] @ 0xfffffae8 │ │ │ │ - ldreq pc, [sl, #-2584] @ 0xfffff5e8 │ │ │ │ + ldreq lr, [sl, #-1312] @ 0xfffffae0 │ │ │ │ + ldreq lr, [sl, #-2592] @ 0xfffff5e0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cd220 <__cxa_atexit@plt+0xc0320> │ │ │ │ @@ -196811,15 +196811,15 @@ │ │ │ │ ldr r7, [pc, #20] @ cd23c <__cxa_atexit@plt+0xc033c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbteq r5, [r4], #512 @ 0x200 │ │ │ │ + strbteq r4, [r4], #512 @ 0x200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #48] @ cd284 <__cxa_atexit@plt+0xc0384> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -196907,26 +196907,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #56] @ cd3e4 <__cxa_atexit@plt+0xc04e4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ @ instruction: 0xfffff82c │ │ │ │ - ldreq pc, [sl, #-904] @ 0xfffffc78 │ │ │ │ + ldreq lr, [sl, #-912] @ 0xfffffc70 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ - ldreq pc, [sl, #-828] @ 0xfffffcc4 │ │ │ │ - ldreq pc, [sl, #-828] @ 0xfffffcc4 │ │ │ │ + ldreq lr, [sl, #-836] @ 0xfffffcbc │ │ │ │ + ldreq lr, [sl, #-836] @ 0xfffffcbc │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq pc, [sl, #-804] @ 0xfffffcdc │ │ │ │ + ldreq lr, [sl, #-812] @ 0xfffffcd4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b cd2a4 <__cxa_atexit@plt+0xc03a4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -196971,18 +196971,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbteq r5, [r4], #164 @ 0xa4 │ │ │ │ - ldreq pc, [sl, #-1636] @ 0xfffff99c │ │ │ │ + strbteq r4, [r4], #164 @ 0xa4 │ │ │ │ + ldreq lr, [sl, #-1644] @ 0xfffff994 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cd540 <__cxa_atexit@plt+0xc0640> │ │ │ │ @@ -197006,17 +197006,17 @@ │ │ │ │ str r9, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq pc, [sl, #-1468] @ 0xfffffa44 │ │ │ │ - strbteq r4, [r4], #4060 @ 0xfdc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq lr, [sl, #-1476] @ 0xfffffa3c │ │ │ │ + strbteq r3, [r4], #4060 @ 0xfdc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -197032,25 +197032,25 @@ │ │ │ │ stmib r3, {r0, r1} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r7, [pc, #28] @ cd5d8 <__cxa_atexit@plt+0xc06d8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - ldreq pc, [sl, #-1580] @ 0xfffff9d4 │ │ │ │ - ldreq pc, [sl, #-1572] @ 0xfffff9dc │ │ │ │ - strbteq r4, [r4], #3900 @ 0xf3c │ │ │ │ + ldreq lr, [sl, #-1588] @ 0xfffff9cc │ │ │ │ + ldreq lr, [sl, #-1580] @ 0xfffff9d4 │ │ │ │ + strbteq r3, [r4], #3900 @ 0xf3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cd63c <__cxa_atexit@plt+0xc073c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -197074,17 +197074,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cd660 <__cxa_atexit@plt+0xc0760> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [sl, #-156] @ 0xffffff64 │ │ │ │ + ldreq lr, [sl, #-164] @ 0xffffff5c │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - strbteq r4, [r4], #3792 @ 0xed0 │ │ │ │ + strbteq r3, [r4], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cd6e4 <__cxa_atexit@plt+0xc07e4> │ │ │ │ ldr r2, [pc, #136] @ cd70c <__cxa_atexit@plt+0xc080c> │ │ │ │ @@ -197108,30 +197108,30 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ cd710 <__cxa_atexit@plt+0xc0810> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [sl, #-24] @ 0xffffffe8 │ │ │ │ - strbteq r4, [r4], #3584 @ 0xe00 │ │ │ │ + ldreq lr, [sl, #-32] @ 0xffffffe0 │ │ │ │ + strbteq r3, [r4], #3584 @ 0xe00 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - ldreq pc, [sl, #-1280] @ 0xfffffb00 │ │ │ │ - ldreq pc, [sl, #-1272] @ 0xfffffb08 │ │ │ │ + ldreq lr, [sl, #-1288] @ 0xfffffaf8 │ │ │ │ + ldreq lr, [sl, #-1280] @ 0xfffffb00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cd764 <__cxa_atexit@plt+0xc0864> │ │ │ │ ldr r7, [pc, #52] @ cd774 <__cxa_atexit@plt+0xc0874> │ │ │ │ @@ -197146,15 +197146,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ cd778 <__cxa_atexit@plt+0xc0878> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r4, [r4], #3504 @ 0xdb0 │ │ │ │ + strbteq r3, [r4], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cd828 <__cxa_atexit@plt+0xc0928> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -197202,20 +197202,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldreq lr, [sl, #-3724] @ 0xfffff174 │ │ │ │ + ldreq sp, [sl, #-3732] @ 0xfffff16c │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - ldreq lr, [sl, #-3740] @ 0xfffff164 │ │ │ │ + ldreq sp, [sl, #-3748] @ 0xfffff15c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cd8f4 <__cxa_atexit@plt+0xc09f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ @@ -197249,19 +197249,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq lr, [sl, #-3520] @ 0xfffff240 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sp, [sl, #-3528] @ 0xfffff238 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - ldreq lr, [sl, #-3548] @ 0xfffff224 │ │ │ │ + ldreq sp, [sl, #-3556] @ 0xfffff21c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cd964 <__cxa_atexit@plt+0xc0a64> │ │ │ │ @@ -197277,33 +197277,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #24] @ cd98c <__cxa_atexit@plt+0xc0a8c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - strbteq r4, [r4], #3000 @ 0xbb8 │ │ │ │ - strbteq r4, [r4], #2976 @ 0xba0 │ │ │ │ - strbteq r4, [r4], #2984 @ 0xba8 │ │ │ │ - strbteq r4, [r4], #2980 @ 0xba4 │ │ │ │ + strbteq r3, [r4], #3000 @ 0xbb8 │ │ │ │ + strbteq r3, [r4], #2976 @ 0xba0 │ │ │ │ + strbteq r3, [r4], #2984 @ 0xba8 │ │ │ │ + strbteq r3, [r4], #2980 @ 0xba4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cd9c4 <__cxa_atexit@plt+0xc0ac4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ cd9cc <__cxa_atexit@plt+0xc0acc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 33b9ac <__cxa_atexit@plt+0x32eaac> │ │ │ │ + b 1183304 <__cxa_atexit@plt+0x1176404> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [sl, #-3304] @ 0xfffff318 │ │ │ │ + ldreq sp, [sl, #-3312] @ 0xfffff310 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -197340,46 +197340,46 @@ │ │ │ │ bx ip │ │ │ │ ldr r7, [pc, #44] @ cda9c <__cxa_atexit@plt+0xc0b9c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r4], #2860 @ 0xb2c │ │ │ │ + strbteq r3, [r4], #2860 @ 0xb2c │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - ldreq lr, [sl, #-3792] @ 0xfffff130 │ │ │ │ - ldreq pc, [sl, #-168] @ 0xffffff58 │ │ │ │ - ldreq pc, [sl, #-168] @ 0xffffff58 │ │ │ │ - ldreq pc, [sl, #-148] @ 0xffffff6c │ │ │ │ - ldreq pc, [sl, #-132] @ 0xffffff7c │ │ │ │ - strbteq r4, [r4], #2776 @ 0xad8 │ │ │ │ + ldreq sp, [sl, #-3800] @ 0xfffff128 │ │ │ │ + ldreq lr, [sl, #-176] @ 0xffffff50 │ │ │ │ + ldreq lr, [sl, #-176] @ 0xffffff50 │ │ │ │ + ldreq lr, [sl, #-156] @ 0xffffff64 │ │ │ │ + ldreq lr, [sl, #-140] @ 0xffffff74 │ │ │ │ + strbteq r3, [r4], #2776 @ 0xad8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cdadc <__cxa_atexit@plt+0xc0bdc> │ │ │ │ ldr r3, [pc, #44] @ cdaf4 <__cxa_atexit@plt+0xc0bf4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ cdaf8 <__cxa_atexit@plt+0xc0bf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ - b aa4db0 <__cxa_atexit@plt+0xa97eb0> │ │ │ │ + b 18ec088 <__cxa_atexit@plt+0x18df188> │ │ │ │ ldr r7, [pc, #24] @ cdafc <__cxa_atexit@plt+0xc0bfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq pc, [sl, #-140] @ 0xffffff74 │ │ │ │ - strbteq r4, [r4], #2676 @ 0xa74 │ │ │ │ + ldreq lr, [sl, #-148] @ 0xffffff6c │ │ │ │ + strbteq r3, [r4], #2676 @ 0xa74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cdb34 <__cxa_atexit@plt+0xc0c34> │ │ │ │ @@ -197387,41 +197387,41 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq pc, [sl, #-64] @ 0xffffffc0 │ │ │ │ - strbteq r4, [r4], #2568 @ 0xa08 │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq lr, [sl, #-72] @ 0xffffffb8 │ │ │ │ + strbteq r3, [r4], #2568 @ 0xa08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cdb84 <__cxa_atexit@plt+0xc0c84> │ │ │ │ ldr r3, [pc, #44] @ cdb9c <__cxa_atexit@plt+0xc0c9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ cdba0 <__cxa_atexit@plt+0xc0ca0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b aa4db0 <__cxa_atexit@plt+0xa97eb0> │ │ │ │ + b 18ec088 <__cxa_atexit@plt+0x18df188> │ │ │ │ ldr r7, [pc, #24] @ cdba4 <__cxa_atexit@plt+0xc0ca4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq pc, [sl, #-0] │ │ │ │ - strbteq r4, [r4], #2520 @ 0x9d8 │ │ │ │ + ldreq lr, [sl, #-8] │ │ │ │ + strbteq r3, [r4], #2520 @ 0x9d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cdbdc <__cxa_atexit@plt+0xc0cdc> │ │ │ │ @@ -197429,16 +197429,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq lr, [sl, #-3992] @ 0xfffff068 │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq sp, [sl, #-4000] @ 0xfffff060 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -197454,17 +197454,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ cdc50 <__cxa_atexit@plt+0xc0d50> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [sl, #-3916] @ 0xfffff0b4 │ │ │ │ - ldreq lr, [sl, #-3908] @ 0xfffff0bc │ │ │ │ - strbteq r4, [r4], #2388 @ 0x954 │ │ │ │ + ldreq sp, [sl, #-3924] @ 0xfffff0ac │ │ │ │ + ldreq sp, [sl, #-3916] @ 0xfffff0b4 │ │ │ │ + strbteq r3, [r4], #2388 @ 0x954 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -197480,32 +197480,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ cdcb8 <__cxa_atexit@plt+0xc0db8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [sl, #-3840] @ 0xfffff100 │ │ │ │ - ldreq lr, [sl, #-3804] @ 0xfffff124 │ │ │ │ - strbteq r4, [r4], #2288 @ 0x8f0 │ │ │ │ + ldreq sp, [sl, #-3848] @ 0xfffff0f8 │ │ │ │ + ldreq sp, [sl, #-3812] @ 0xfffff11c │ │ │ │ + strbteq r3, [r4], #2288 @ 0x8f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cdcec <__cxa_atexit@plt+0xc0dec> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ cdcf4 <__cxa_atexit@plt+0xc0df4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4006c4 <__cxa_atexit@plt+0x3f37c4> │ │ │ │ + b 3fee5c <__cxa_atexit@plt+0x3f1f5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [sl, #-2496] @ 0xfffff640 │ │ │ │ + ldreq sp, [sl, #-2504] @ 0xfffff638 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -197528,17 +197528,17 @@ │ │ │ │ ldr r7, [pc, #28] @ cdd78 <__cxa_atexit@plt+0xc0e78> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - ldreq lr, [sl, #-3668] @ 0xfffff1ac │ │ │ │ - ldreq lr, [sl, #-3624] @ 0xfffff1d8 │ │ │ │ - strbteq r4, [r4], #2136 @ 0x858 │ │ │ │ + ldreq sp, [sl, #-3676] @ 0xfffff1a4 │ │ │ │ + ldreq sp, [sl, #-3632] @ 0xfffff1d0 │ │ │ │ + strbteq r3, [r4], #2136 @ 0x858 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cdddc <__cxa_atexit@plt+0xc0edc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -197562,33 +197562,33 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cde00 <__cxa_atexit@plt+0xc0f00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [sl, #-2300] @ 0xfffff704 │ │ │ │ + ldreq sp, [sl, #-2308] @ 0xfffff6fc │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strbteq r4, [r4], #1996 @ 0x7cc │ │ │ │ + strbteq r3, [r4], #1996 @ 0x7cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cde38 <__cxa_atexit@plt+0xc0f38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ cde40 <__cxa_atexit@plt+0xc0f40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [sl, #-2164] @ 0xfffff78c │ │ │ │ + ldreq sp, [sl, #-2172] @ 0xfffff784 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cde88 <__cxa_atexit@plt+0xc0f88> │ │ │ │ ldr r7, [pc, #52] @ cde98 <__cxa_atexit@plt+0xc0f98> │ │ │ │ @@ -197603,15 +197603,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ cde9c <__cxa_atexit@plt+0xc0f9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r4, [r4], #1832 @ 0x728 │ │ │ │ + strbteq r3, [r4], #1832 @ 0x728 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cdf50 <__cxa_atexit@plt+0xc1050> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -197660,20 +197660,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldreq lr, [sl, #-1892] @ 0xfffff89c │ │ │ │ + ldreq sp, [sl, #-1900] @ 0xfffff894 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - ldreq lr, [sl, #-1912] @ 0xfffff888 │ │ │ │ + ldreq sp, [sl, #-1920] @ 0xfffff880 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ce01c <__cxa_atexit@plt+0xc111c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ @@ -197707,19 +197707,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq lr, [sl, #-1688] @ 0xfffff968 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sp, [sl, #-1696] @ 0xfffff960 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - ldreq lr, [sl, #-1716] @ 0xfffff94c │ │ │ │ + ldreq sp, [sl, #-1724] @ 0xfffff944 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ce0b0 <__cxa_atexit@plt+0xc11b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -197743,33 +197743,33 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ce0d4 <__cxa_atexit@plt+0xc11d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [sl, #-1576] @ 0xfffff9d8 │ │ │ │ + ldreq sp, [sl, #-1584] @ 0xfffff9d0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strbteq r4, [r4], #1276 @ 0x4fc │ │ │ │ + strbteq r3, [r4], #1276 @ 0x4fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ce10c <__cxa_atexit@plt+0xc120c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ ce114 <__cxa_atexit@plt+0xc1214> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [sl, #-1440] @ 0xfffffa60 │ │ │ │ + ldreq sp, [sl, #-1448] @ 0xfffffa58 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ce15c <__cxa_atexit@plt+0xc125c> │ │ │ │ ldr r7, [pc, #52] @ ce16c <__cxa_atexit@plt+0xc126c> │ │ │ │ @@ -197784,15 +197784,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ce170 <__cxa_atexit@plt+0xc1270> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r4, [r4], #1112 @ 0x458 │ │ │ │ + strbteq r3, [r4], #1112 @ 0x458 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ce224 <__cxa_atexit@plt+0xc1324> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -197841,20 +197841,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldreq lr, [sl, #-1168] @ 0xfffffb70 │ │ │ │ + ldreq sp, [sl, #-1176] @ 0xfffffb68 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - ldreq lr, [sl, #-1188] @ 0xfffffb5c │ │ │ │ + ldreq sp, [sl, #-1196] @ 0xfffffb54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ce2f0 <__cxa_atexit@plt+0xc13f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ @@ -197888,19 +197888,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq lr, [sl, #-964] @ 0xfffffc3c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sp, [sl, #-972] @ 0xfffffc34 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - ldreq lr, [sl, #-992] @ 0xfffffc20 │ │ │ │ + ldreq sp, [sl, #-1000] @ 0xfffffc18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ce3a8 <__cxa_atexit@plt+0xc14a8> │ │ │ │ ldr r2, [pc, #160] @ ce3e0 <__cxa_atexit@plt+0xc14e0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -197939,19 +197939,19 @@ │ │ │ │ ldr r6, [pc, #32] @ ce3e8 <__cxa_atexit@plt+0xc14e8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq lr, [sl, #-848] @ 0xfffffcb0 │ │ │ │ + ldreq sp, [sl, #-856] @ 0xfffffca8 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq lr, [sl, #-868] @ 0xfffffc9c │ │ │ │ + ldreq sp, [sl, #-876] @ 0xfffffc94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq ce438 <__cxa_atexit@plt+0xc1538> │ │ │ │ sub r7, r3, #1 │ │ │ │ str r7, [r5] │ │ │ │ @@ -197972,17 +197972,17 @@ │ │ │ │ b ce408 <__cxa_atexit@plt+0xc1508> │ │ │ │ ldr r6, [pc, #20] @ ce464 <__cxa_atexit@plt+0xc1564> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq lr, [sl, #-712] @ 0xfffffd38 │ │ │ │ + ldreq sp, [sl, #-720] @ 0xfffffd30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -197994,36 +197994,36 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ ce4c0 <__cxa_atexit@plt+0xc15c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq lr, [sl, #-600] @ 0xfffffda8 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq sp, [sl, #-608] @ 0xfffffda0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ce4fc <__cxa_atexit@plt+0xc15fc> │ │ │ │ ldr r2, [pc, #36] @ ce504 <__cxa_atexit@plt+0xc1604> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ ce508 <__cxa_atexit@plt+0xc1608> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r4], #212 @ 0xd4 │ │ │ │ - ldreq lr, [sl, #-436] @ 0xfffffe4c │ │ │ │ - strbteq r4, [r4], #68 @ 0x44 │ │ │ │ + strbteq r3, [r4], #212 @ 0xd4 │ │ │ │ + ldreq sp, [sl, #-444] @ 0xfffffe44 │ │ │ │ + strbteq r3, [r4], #68 @ 0x44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ce558 <__cxa_atexit@plt+0xc1658> │ │ │ │ ldr r2, [pc, #52] @ ce560 <__cxa_atexit@plt+0xc1660> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -198033,20 +198033,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #28] @ ce568 <__cxa_atexit@plt+0xc1668> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b aa4db0 <__cxa_atexit@plt+0xa97eb0> │ │ │ │ + b 18ec088 <__cxa_atexit@plt+0x18df188> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq lr, [sl, #-356] @ 0xfffffe9c │ │ │ │ - ldreq lr, [sl, #-1556] @ 0xfffff9ec │ │ │ │ + ldreq sp, [sl, #-364] @ 0xfffffe94 │ │ │ │ + ldreq sp, [sl, #-1564] @ 0xfffff9e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ce5a0 <__cxa_atexit@plt+0xc16a0> │ │ │ │ @@ -198054,24 +198054,24 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq lr, [sl, #-1492] @ 0xfffffa2c │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq sp, [sl, #-1500] @ 0xfffffa24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ce5cc <__cxa_atexit@plt+0xc16cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - ldreq lr, [sl, #-1528] @ 0xfffffa08 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + ldreq sp, [sl, #-1536] @ 0xfffffa00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ce644 <__cxa_atexit@plt+0xc1744> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -198109,20 +198109,20 @@ │ │ │ │ ldr r7, [pc, #28] @ ce68c <__cxa_atexit@plt+0xc178c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - ldreq lr, [sl, #-148] @ 0xffffff6c │ │ │ │ - strbteq r3, [r4], #3900 @ 0xf3c │ │ │ │ - strbteq r3, [r4], #3916 @ 0xf4c │ │ │ │ + ldreq sp, [sl, #-156] @ 0xffffff64 │ │ │ │ + strbteq r2, [r4], #3900 @ 0xf3c │ │ │ │ + strbteq r2, [r4], #3916 @ 0xf4c │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ - strbteq r3, [r4], #3952 @ 0xf70 │ │ │ │ - strbteq r3, [r4], #3768 @ 0xeb8 │ │ │ │ + strbteq r2, [r4], #3952 @ 0xf70 │ │ │ │ + strbteq r2, [r4], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ce6e4 <__cxa_atexit@plt+0xc17e4> │ │ │ │ ldr r2, [pc, #52] @ ce6ec <__cxa_atexit@plt+0xc17ec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -198132,20 +198132,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #28] @ ce6f4 <__cxa_atexit@plt+0xc17f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b aa4db0 <__cxa_atexit@plt+0xa97eb0> │ │ │ │ + b 18ec088 <__cxa_atexit@plt+0x18df188> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq sp, [sl, #-4056] @ 0xfffff028 │ │ │ │ - ldreq lr, [sl, #-1160] @ 0xfffffb78 │ │ │ │ + ldreq ip, [sl, #-4064] @ 0xfffff020 │ │ │ │ + ldreq sp, [sl, #-1168] @ 0xfffffb70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ce72c <__cxa_atexit@plt+0xc182c> │ │ │ │ @@ -198153,35 +198153,35 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq lr, [sl, #-1096] @ 0xfffffbb8 │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq sp, [sl, #-1104] @ 0xfffffbb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ce774 <__cxa_atexit@plt+0xc1874> │ │ │ │ ldr r2, [pc, #36] @ ce77c <__cxa_atexit@plt+0xc187c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ ce780 <__cxa_atexit@plt+0xc1880> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [r4], #3676 @ 0xe5c │ │ │ │ - ldreq sp, [sl, #-3900] @ 0xfffff0c4 │ │ │ │ - strbteq r3, [r4], #3532 @ 0xdcc │ │ │ │ + strbteq r2, [r4], #3676 @ 0xe5c │ │ │ │ + ldreq ip, [sl, #-3908] @ 0xfffff0bc │ │ │ │ + strbteq r2, [r4], #3532 @ 0xdcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ce7d0 <__cxa_atexit@plt+0xc18d0> │ │ │ │ ldr r2, [pc, #52] @ ce7d8 <__cxa_atexit@plt+0xc18d8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -198191,20 +198191,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #28] @ ce7e0 <__cxa_atexit@plt+0xc18e0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b aa4db0 <__cxa_atexit@plt+0xa97eb0> │ │ │ │ + b 18ec088 <__cxa_atexit@plt+0x18df188> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq sp, [sl, #-3820] @ 0xfffff114 │ │ │ │ - ldreq lr, [sl, #-924] @ 0xfffffc64 │ │ │ │ + ldreq ip, [sl, #-3828] @ 0xfffff10c │ │ │ │ + ldreq sp, [sl, #-932] @ 0xfffffc5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ce818 <__cxa_atexit@plt+0xc1918> │ │ │ │ @@ -198212,17 +198212,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq lr, [sl, #-860] @ 0xfffffca4 │ │ │ │ - strbteq r3, [r4], #3484 @ 0xd9c │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq sp, [sl, #-868] @ 0xfffffc9c │ │ │ │ + strbteq r2, [r4], #3484 @ 0xd9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ce8b8 <__cxa_atexit@plt+0xc19b8> │ │ │ │ ldr r3, [pc, #116] @ ce8c0 <__cxa_atexit@plt+0xc19c0> │ │ │ │ @@ -198254,15 +198254,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbteq r3, [r4], #3328 @ 0xd00 │ │ │ │ + strbteq r2, [r4], #3328 @ 0xd00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #36] @ ce908 <__cxa_atexit@plt+0xc1a08> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -198271,15 +198271,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq ce900 <__cxa_atexit@plt+0xc1a00> │ │ │ │ b ce918 <__cxa_atexit@plt+0xc1a18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r3, [r4], #3260 @ 0xcbc │ │ │ │ + strbteq r2, [r4], #3260 @ 0xcbc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc ce9a8 <__cxa_atexit@plt+0xc1aa8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -198313,20 +198313,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ - ldreq sp, [sl, #-3504] @ 0xfffff250 │ │ │ │ - strbteq r3, [r4], #3072 @ 0xc00 │ │ │ │ + ldreq ip, [sl, #-3512] @ 0xfffff248 │ │ │ │ + strbteq r2, [r4], #3072 @ 0xc00 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ bne ce9f4 <__cxa_atexit@plt+0xc1af4> │ │ │ │ ldr r7, [pc, #216] @ ceac0 <__cxa_atexit@plt+0xc1bc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -198373,23 +198373,23 @@ │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ - ldreq sp, [sl, #-3256] @ 0xfffff348 │ │ │ │ + ldreq ip, [sl, #-3264] @ 0xfffff340 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - ldreq lr, [sl, #-468] @ 0xfffffe2c │ │ │ │ - strbteq r3, [r4], #2700 @ 0xa8c │ │ │ │ + ldreq sp, [sl, #-476] @ 0xfffffe24 │ │ │ │ + strbteq r2, [r4], #2700 @ 0xa8c │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr lr, [r5, #16] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -198420,21 +198420,21 @@ │ │ │ │ str r8, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ - ldreq sp, [sl, #-3060] @ 0xfffff40c │ │ │ │ + ldreq ip, [sl, #-3068] @ 0xfffff404 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ - strbteq r3, [r4], #2620 @ 0xa3c │ │ │ │ + strbteq r2, [r4], #2620 @ 0xa3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cebc4 <__cxa_atexit@plt+0xc1cc4> │ │ │ │ @@ -198449,15 +198449,15 @@ │ │ │ │ b cebe0 <__cxa_atexit@plt+0xc1ce0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r3, [r4], #2532 @ 0x9e4 │ │ │ │ + strbteq r2, [r4], #2532 @ 0x9e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ bne cec28 <__cxa_atexit@plt+0xc1d28> │ │ │ │ @@ -198475,15 +198475,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ b cec34 <__cxa_atexit@plt+0xc1d34> │ │ │ │ ldr r3, [pc, #100] @ cec94 <__cxa_atexit@plt+0xc1d94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cec74 <__cxa_atexit@plt+0xc1d74> │ │ │ │ ldr r7, [pc, #76] @ ceca8 <__cxa_atexit@plt+0xc1da8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -198497,33 +198497,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #28] @ ceca0 <__cxa_atexit@plt+0xc1da0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [r4], #2356 @ 0x934 │ │ │ │ + strbteq r2, [r4], #2356 @ 0x934 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbteq r3, [r4], #2304 @ 0x900 │ │ │ │ - strbteq r3, [r4], #2356 @ 0x934 │ │ │ │ - strbteq r3, [r4], #2368 @ 0x940 │ │ │ │ + strbteq r2, [r4], #2304 @ 0x900 │ │ │ │ + strbteq r2, [r4], #2356 @ 0x934 │ │ │ │ + strbteq r2, [r4], #2368 @ 0x940 │ │ │ │ @ instruction: 0xfffff248 │ │ │ │ - strbteq r3, [r4], #2328 @ 0x918 │ │ │ │ - strbteq r3, [r4], #2312 @ 0x908 │ │ │ │ + strbteq r2, [r4], #2328 @ 0x918 │ │ │ │ + strbteq r2, [r4], #2312 @ 0x908 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cece0 <__cxa_atexit@plt+0xc1de0> │ │ │ │ ldr r3, [pc, #92] @ ced30 <__cxa_atexit@plt+0xc1e30> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ced08 <__cxa_atexit@plt+0xc1e08> │ │ │ │ ldr r7, [pc, #64] @ ced34 <__cxa_atexit@plt+0xc1e34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #60] @ ced38 <__cxa_atexit@plt+0xc1e38> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -198534,19 +198534,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #20] @ ced2c <__cxa_atexit@plt+0xc1e2c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [r4], #2156 @ 0x86c │ │ │ │ - strbteq r3, [r4], #2208 @ 0x8a0 │ │ │ │ - strbteq r3, [r4], #2192 @ 0x890 │ │ │ │ + strbteq r2, [r4], #2156 @ 0x86c │ │ │ │ + strbteq r2, [r4], #2208 @ 0x8a0 │ │ │ │ + strbteq r2, [r4], #2192 @ 0x890 │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ - strbteq r3, [r4], #2176 @ 0x880 │ │ │ │ + strbteq r2, [r4], #2176 @ 0x880 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi cedc8 <__cxa_atexit@plt+0xc1ec8> │ │ │ │ @@ -198573,29 +198573,29 @@ │ │ │ │ add lr, r3, #28 │ │ │ │ stm lr, {r5, r9, sl} │ │ │ │ ldr r5, [pc, #64] @ cedf8 <__cxa_atexit@plt+0xc1ef8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r8 │ │ │ │ - b ab12ac <__cxa_atexit@plt+0xaa43ac> │ │ │ │ + b 18f8584 <__cxa_atexit@plt+0x18eb684> │ │ │ │ mov r6, r3 │ │ │ │ b cedd8 <__cxa_atexit@plt+0xc1ed8> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ cede8 <__cxa_atexit@plt+0xc1ee8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [r4], #2048 @ 0x800 │ │ │ │ + strbteq r2, [r4], #2048 @ 0x800 │ │ │ │ @ instruction: 0xfffff5b8 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - ldreq sp, [sl, #-2312] @ 0xfffff6f8 │ │ │ │ - strbteq r3, [r4], #2008 @ 0x7d8 │ │ │ │ + ldreq ip, [sl, #-2320] @ 0xfffff6f0 │ │ │ │ + strbteq r2, [r4], #2008 @ 0x7d8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cee80 <__cxa_atexit@plt+0xc1f80> │ │ │ │ ldr r3, [pc, #112] @ cee90 <__cxa_atexit@plt+0xc1f90> │ │ │ │ @@ -198626,16 +198626,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ cee98 <__cxa_atexit@plt+0xc1f98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbteq r3, [r4], #1900 @ 0x76c │ │ │ │ - strbteq r3, [r4], #1852 @ 0x73c │ │ │ │ + strbteq r2, [r4], #1900 @ 0x76c │ │ │ │ + strbteq r2, [r4], #1852 @ 0x73c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #55] @ 0x37 │ │ │ │ ldr r2, [r7, #139] @ 0x8b │ │ │ │ ldr r1, [r7, #143] @ 0x8f │ │ │ │ ldr r0, [pc, #36] @ ceee0 <__cxa_atexit@plt+0xc1fe0> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -198645,15 +198645,15 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq ceed8 <__cxa_atexit@plt+0xc1fd8> │ │ │ │ b ceef0 <__cxa_atexit@plt+0xc1ff0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r3, [r4], #1780 @ 0x6f4 │ │ │ │ + strbteq r2, [r4], #1780 @ 0x6f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #256] @ cf004 <__cxa_atexit@plt+0xc2104> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -198702,15 +198702,15 @@ │ │ │ │ ldr r7, [pc, #100] @ cf018 <__cxa_atexit@plt+0xc2118> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r9, r8 │ │ │ │ - b ab12ac <__cxa_atexit@plt+0xaa43ac> │ │ │ │ + b 18f8584 <__cxa_atexit@plt+0x18eb684> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r1, r6 │ │ │ │ b cefec <__cxa_atexit@plt+0xc20ec> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ @@ -198718,20 +198718,20 @@ │ │ │ │ ldr r7, [pc, #20] @ cf008 <__cxa_atexit@plt+0xc2108> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - strbteq r3, [r4], #1516 @ 0x5ec │ │ │ │ + strbteq r2, [r4], #1516 @ 0x5ec │ │ │ │ @ instruction: 0xfffff3bc │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ @ instruction: 0xfffff8b8 │ │ │ │ - ldreq sp, [sl, #-1804] @ 0xfffff8f4 │ │ │ │ - strbteq r3, [r4], #1468 @ 0x5bc │ │ │ │ + ldreq ip, [sl, #-1812] @ 0xfffff8ec │ │ │ │ + strbteq r2, [r4], #1468 @ 0x5bc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #12]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ @@ -198767,30 +198767,30 @@ │ │ │ │ str sl, [r6, #36] @ 0x24 │ │ │ │ ldr r7, [pc, #76] @ cf108 <__cxa_atexit@plt+0xc2208> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r9, r8 │ │ │ │ - b ab12ac <__cxa_atexit@plt+0xaa43ac> │ │ │ │ + b 18f8584 <__cxa_atexit@plt+0x18eb684> │ │ │ │ mov r1, r6 │ │ │ │ b cf0e0 <__cxa_atexit@plt+0xc21e0> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ cf0f8 <__cxa_atexit@plt+0xc21f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [r4], #1272 @ 0x4f8 │ │ │ │ + strbteq r2, [r4], #1272 @ 0x4f8 │ │ │ │ @ instruction: 0xfffff2b4 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ - ldreq sp, [sl, #-1540] @ 0xfffff9fc │ │ │ │ + ldreq ip, [sl, #-1548] @ 0xfffff9f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cf14c <__cxa_atexit@plt+0xc224c> │ │ │ │ ldr r7, [pc, #48] @ cf15c <__cxa_atexit@plt+0xc225c> │ │ │ │ @@ -198804,15 +198804,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ cf160 <__cxa_atexit@plt+0xc2260> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r3, [r4], #1192 @ 0x4a8 │ │ │ │ + strbteq r2, [r4], #1192 @ 0x4a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #83] @ 0x53 │ │ │ │ ldr r7, [r7, #103] @ 0x67 │ │ │ │ ldr r2, [pc, #136] @ cf204 <__cxa_atexit@plt+0xc2304> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -198847,17 +198847,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ cf20c <__cxa_atexit@plt+0xc230c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq sp, [sl, #-1296] @ 0xfffffaf0 │ │ │ │ - ldreq sp, [sl, #-1324] @ 0xfffffad4 │ │ │ │ - ldreq sp, [sl, #-1276] @ 0xfffffb04 │ │ │ │ + ldreq ip, [sl, #-1304] @ 0xfffffae8 │ │ │ │ + ldreq ip, [sl, #-1332] @ 0xfffffacc │ │ │ │ + ldreq ip, [sl, #-1284] @ 0xfffffafc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne cf264 <__cxa_atexit@plt+0xc2364> │ │ │ │ ldr r2, [pc, #96] @ cf294 <__cxa_atexit@plt+0xc2394> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -198882,58 +198882,58 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ cf298 <__cxa_atexit@plt+0xc2398> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq sp, [sl, #-1152] @ 0xfffffb80 │ │ │ │ - ldreq sp, [sl, #-1184] @ 0xfffffb60 │ │ │ │ - ldreq sp, [sl, #-1124] @ 0xfffffb9c │ │ │ │ + ldreq ip, [sl, #-1160] @ 0xfffffb78 │ │ │ │ + ldreq ip, [sl, #-1192] @ 0xfffffb58 │ │ │ │ + ldreq ip, [sl, #-1132] @ 0xfffffb94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ cf2d4 <__cxa_atexit@plt+0xc23d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #28] @ cf2d8 <__cxa_atexit@plt+0xc23d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ tst r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [sl, #-1036] @ 0xfffffbf4 │ │ │ │ - ldreq sp, [sl, #-1104] @ 0xfffffbb0 │ │ │ │ + ldreq ip, [sl, #-1044] @ 0xfffffbec │ │ │ │ + ldreq ip, [sl, #-1112] @ 0xfffffba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cf334 <__cxa_atexit@plt+0xc2434> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq cf32c <__cxa_atexit@plt+0xc242c> │ │ │ │ ldr r3, [pc, #48] @ cf33c <__cxa_atexit@plt+0xc243c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ cf340 <__cxa_atexit@plt+0xc2440> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ cf344 <__cxa_atexit@plt+0xc2444> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4006cc <__cxa_atexit@plt+0x3f37cc> │ │ │ │ + b 3fee64 <__cxa_atexit@plt+0x3f1f64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r9, [r5], #597 @ 0x255 │ │ │ │ - ldreq sp, [sl, #-888] @ 0xfffffc88 │ │ │ │ + ldreq r8, [r5], #3925 @ 0xf55 │ │ │ │ + ldreq ip, [sl, #-896] @ 0xfffffc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -198951,16 +198951,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ cf3b4 <__cxa_atexit@plt+0xc24b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq sp, [sl, #-1372] @ 0xfffffaa4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq ip, [sl, #-1380] @ 0xfffffa9c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198976,44 +198976,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ cf418 <__cxa_atexit@plt+0xc2518> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq sp, [sl, #-1252] @ 0xfffffb1c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq ip, [sl, #-1260] @ 0xfffffb14 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cf474 <__cxa_atexit@plt+0xc2574> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq cf46c <__cxa_atexit@plt+0xc256c> │ │ │ │ ldr r3, [pc, #48] @ cf47c <__cxa_atexit@plt+0xc257c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ cf480 <__cxa_atexit@plt+0xc2580> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ cf484 <__cxa_atexit@plt+0xc2584> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r9, [r5], #270 @ 0x10e │ │ │ │ - ldreq sp, [sl, #-568] @ 0xfffffdc8 │ │ │ │ + ldreq r8, [r5], #3598 @ 0xe0e │ │ │ │ + ldreq ip, [sl, #-576] @ 0xfffffdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -199031,16 +199031,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ cf4f4 <__cxa_atexit@plt+0xc25f4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq sp, [sl, #-1052] @ 0xfffffbe4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq ip, [sl, #-1060] @ 0xfffffbdc │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -199056,44 +199056,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ cf558 <__cxa_atexit@plt+0xc2658> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq sp, [sl, #-932] @ 0xfffffc5c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq ip, [sl, #-940] @ 0xfffffc54 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cf5b4 <__cxa_atexit@plt+0xc26b4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq cf5ac <__cxa_atexit@plt+0xc26ac> │ │ │ │ ldr r3, [pc, #48] @ cf5bc <__cxa_atexit@plt+0xc26bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ cf5c0 <__cxa_atexit@plt+0xc26c0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ cf5c4 <__cxa_atexit@plt+0xc26c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r8, [r5], #4039 @ 0xfc7 │ │ │ │ - ldreq sp, [sl, #-248] @ 0xffffff08 │ │ │ │ + ldreq r8, [r5], #3271 @ 0xcc7 │ │ │ │ + ldreq ip, [sl, #-256] @ 0xffffff00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -199111,16 +199111,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ cf634 <__cxa_atexit@plt+0xc2734> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq sp, [sl, #-732] @ 0xfffffd24 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq ip, [sl, #-740] @ 0xfffffd1c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -199136,44 +199136,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ cf698 <__cxa_atexit@plt+0xc2798> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq sp, [sl, #-612] @ 0xfffffd9c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq ip, [sl, #-620] @ 0xfffffd94 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cf6f4 <__cxa_atexit@plt+0xc27f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq cf6ec <__cxa_atexit@plt+0xc27ec> │ │ │ │ ldr r3, [pc, #48] @ cf6fc <__cxa_atexit@plt+0xc27fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ cf700 <__cxa_atexit@plt+0xc2800> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ cf704 <__cxa_atexit@plt+0xc2804> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r8, [r5], #3708 @ 0xe7c │ │ │ │ - ldreq ip, [sl, #-4024] @ 0xfffff048 │ │ │ │ + ldreq r8, [r5], #2940 @ 0xb7c │ │ │ │ + ldreq fp, [sl, #-4032] @ 0xfffff040 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -199191,16 +199191,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ cf774 <__cxa_atexit@plt+0xc2874> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq sp, [sl, #-412] @ 0xfffffe64 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq ip, [sl, #-420] @ 0xfffffe5c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -199216,44 +199216,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ cf7d8 <__cxa_atexit@plt+0xc28d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq sp, [sl, #-292] @ 0xfffffedc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq ip, [sl, #-300] @ 0xfffffed4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cf834 <__cxa_atexit@plt+0xc2934> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq cf82c <__cxa_atexit@plt+0xc292c> │ │ │ │ ldr r3, [pc, #48] @ cf83c <__cxa_atexit@plt+0xc293c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ cf840 <__cxa_atexit@plt+0xc2940> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ cf844 <__cxa_atexit@plt+0xc2944> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r8, [r5], #3379 @ 0xd33 │ │ │ │ - ldreq ip, [sl, #-3704] @ 0xfffff188 │ │ │ │ + ldreq r8, [r5], #2611 @ 0xa33 │ │ │ │ + ldreq fp, [sl, #-3712] @ 0xfffff180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -199271,16 +199271,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ cf8b4 <__cxa_atexit@plt+0xc29b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq sp, [sl, #-92] @ 0xffffffa4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq ip, [sl, #-100] @ 0xffffff9c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -199296,44 +199296,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ cf918 <__cxa_atexit@plt+0xc2a18> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [sl, #-4068] @ 0xfffff01c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [sl, #-4076] @ 0xfffff014 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cf974 <__cxa_atexit@plt+0xc2a74> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq cf96c <__cxa_atexit@plt+0xc2a6c> │ │ │ │ ldr r3, [pc, #48] @ cf97c <__cxa_atexit@plt+0xc2a7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ cf980 <__cxa_atexit@plt+0xc2a80> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ cf984 <__cxa_atexit@plt+0xc2a84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r8, [r5], #3049 @ 0xbe9 │ │ │ │ - ldreq ip, [sl, #-3384] @ 0xfffff2c8 │ │ │ │ + ldreq r8, [r5], #2281 @ 0x8e9 │ │ │ │ + ldreq fp, [sl, #-3392] @ 0xfffff2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -199351,16 +199351,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ cf9f4 <__cxa_atexit@plt+0xc2af4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [sl, #-3868] @ 0xfffff0e4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [sl, #-3876] @ 0xfffff0dc │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -199376,44 +199376,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ cfa58 <__cxa_atexit@plt+0xc2b58> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [sl, #-3748] @ 0xfffff15c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [sl, #-3756] @ 0xfffff154 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cfab4 <__cxa_atexit@plt+0xc2bb4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq cfaac <__cxa_atexit@plt+0xc2bac> │ │ │ │ ldr r3, [pc, #48] @ cfabc <__cxa_atexit@plt+0xc2bbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ cfac0 <__cxa_atexit@plt+0xc2bc0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ cfac4 <__cxa_atexit@plt+0xc2bc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r8, [r5], #2723 @ 0xaa3 │ │ │ │ - ldreq ip, [sl, #-3064] @ 0xfffff408 │ │ │ │ + ldreq r8, [r5], #1955 @ 0x7a3 │ │ │ │ + ldreq fp, [sl, #-3072] @ 0xfffff400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -199431,16 +199431,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ cfb34 <__cxa_atexit@plt+0xc2c34> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [sl, #-3548] @ 0xfffff224 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [sl, #-3556] @ 0xfffff21c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -199456,44 +199456,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ cfb98 <__cxa_atexit@plt+0xc2c98> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [sl, #-3428] @ 0xfffff29c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [sl, #-3436] @ 0xfffff294 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cfbf4 <__cxa_atexit@plt+0xc2cf4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq cfbec <__cxa_atexit@plt+0xc2cec> │ │ │ │ ldr r3, [pc, #48] @ cfbfc <__cxa_atexit@plt+0xc2cfc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ cfc00 <__cxa_atexit@plt+0xc2d00> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ cfc04 <__cxa_atexit@plt+0xc2d04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r8, [r5], #2401 @ 0x961 │ │ │ │ - ldreq ip, [sl, #-2744] @ 0xfffff548 │ │ │ │ + ldreq r8, [r5], #1633 @ 0x661 │ │ │ │ + ldreq fp, [sl, #-2752] @ 0xfffff540 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -199511,16 +199511,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ cfc74 <__cxa_atexit@plt+0xc2d74> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [sl, #-3228] @ 0xfffff364 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [sl, #-3236] @ 0xfffff35c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -199536,16 +199536,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ cfcd8 <__cxa_atexit@plt+0xc2dd8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [sl, #-3108] @ 0xfffff3dc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [sl, #-3116] @ 0xfffff3d4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -199559,81 +199559,81 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cfd30 <__cxa_atexit@plt+0xc2e30> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [sl, #-3708] @ 0xfffff184 │ │ │ │ - strbteq r2, [r4], #2500 @ 0x9c4 │ │ │ │ + ldreq fp, [sl, #-3716] @ 0xfffff17c │ │ │ │ + strbteq r1, [r4], #2500 @ 0x9c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cfd6c <__cxa_atexit@plt+0xc2e6c> │ │ │ │ ldr r2, [pc, #36] @ cfd74 <__cxa_atexit@plt+0xc2e74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ cfd78 <__cxa_atexit@plt+0xc2e78> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [sl, #-2380] @ 0xfffff6b4 │ │ │ │ - ldreq ip, [sl, #-3600] @ 0xfffff1f0 │ │ │ │ + ldreq fp, [sl, #-2388] @ 0xfffff6ac │ │ │ │ + ldreq fp, [sl, #-3608] @ 0xfffff1e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cfdb4 <__cxa_atexit@plt+0xc2eb4> │ │ │ │ ldr r2, [pc, #36] @ cfdbc <__cxa_atexit@plt+0xc2ebc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ cfdc0 <__cxa_atexit@plt+0xc2ec0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r2, [r4], #2376 @ 0x948 │ │ │ │ - ldreq ip, [sl, #-2300] @ 0xfffff704 │ │ │ │ + strbteq r1, [r4], #2376 @ 0x948 │ │ │ │ + ldreq fp, [sl, #-2308] @ 0xfffff6fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cfe00 <__cxa_atexit@plt+0xc2f00> │ │ │ │ ldr r2, [pc, #40] @ cfe08 <__cxa_atexit@plt+0xc2f08> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ cfe0c <__cxa_atexit@plt+0xc2f0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b c07b18 <__cxa_atexit@plt+0xbfac18> │ │ │ │ + b 19523e0 <__cxa_atexit@plt+0x19454e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq ip, [sl, #-2224] @ 0xfffff750 │ │ │ │ + ldreq fp, [sl, #-2232] @ 0xfffff748 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ cfe30 <__cxa_atexit@plt+0xc2f30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - ldreq ip, [sl, #-3404] @ 0xfffff2b4 │ │ │ │ - strbteq r2, [r4], #2216 @ 0x8a8 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + ldreq fp, [sl, #-3412] @ 0xfffff2ac │ │ │ │ + strbteq r1, [r4], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi cfee0 <__cxa_atexit@plt+0xc2fe0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -199667,29 +199667,29 @@ │ │ │ │ str r2, [r2, #20] │ │ │ │ ldr r5, [pc, #68] @ cff10 <__cxa_atexit@plt+0xc3010> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov sl, r8 │ │ │ │ - b aaeffc <__cxa_atexit@plt+0xaa20fc> │ │ │ │ + b 18f62d4 <__cxa_atexit@plt+0x18e93d4> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - ldreq ip, [sl, #-2080] @ 0xfffff7e0 │ │ │ │ - ldreq ip, [sl, #-3288] @ 0xfffff328 │ │ │ │ - ldreq ip, [sl, #-3280] @ 0xfffff330 │ │ │ │ - ldreq ip, [sl, #-2112] @ 0xfffff7c0 │ │ │ │ - strbteq r2, [r4], #1988 @ 0x7c4 │ │ │ │ + ldreq fp, [sl, #-2088] @ 0xfffff7d8 │ │ │ │ + ldreq fp, [sl, #-3296] @ 0xfffff320 │ │ │ │ + ldreq fp, [sl, #-3288] @ 0xfffff328 │ │ │ │ + ldreq fp, [sl, #-2120] @ 0xfffff7b8 │ │ │ │ + strbteq r1, [r4], #1988 @ 0x7c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -199710,44 +199710,44 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strbteq r2, [r4], #1920 @ 0x780 │ │ │ │ - strbteq r2, [r4], #1912 @ 0x778 │ │ │ │ + strbteq r1, [r4], #1920 @ 0x780 │ │ │ │ + strbteq r1, [r4], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi cffec <__cxa_atexit@plt+0xc30ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq cffe4 <__cxa_atexit@plt+0xc30e4> │ │ │ │ ldr r9, [pc, #52] @ cfff4 <__cxa_atexit@plt+0xc30f4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ cfff8 <__cxa_atexit@plt+0xc30f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ cfffc <__cxa_atexit@plt+0xc30fc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400514 <__cxa_atexit@plt+0x3f3614> │ │ │ │ + b 3fecc4 <__cxa_atexit@plt+0x3f1dc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r2, [r4], #1848 @ 0x738 │ │ │ │ - ldreq ip, [sl, #-1744] @ 0xfffff930 │ │ │ │ - ldreq ip, [sl, #-2388] @ 0xfffff6ac │ │ │ │ + strbteq r1, [r4], #1848 @ 0x738 │ │ │ │ + ldreq fp, [sl, #-1752] @ 0xfffff928 │ │ │ │ + ldreq fp, [sl, #-2396] @ 0xfffff6a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d0080 <__cxa_atexit@plt+0xc3180> │ │ │ │ ldr r2, [pc, #108] @ d0088 <__cxa_atexit@plt+0xc3188> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -199775,33 +199775,33 @@ │ │ │ │ ldr r7, [pc, #28] @ d0094 <__cxa_atexit@plt+0xc3194> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq ip, [sl, #-1652] @ 0xfffff98c │ │ │ │ - ldreq ip, [sl, #-1712] @ 0xfffff950 │ │ │ │ - ldreq ip, [sl, #-1608] @ 0xfffff9b8 │ │ │ │ + ldreq fp, [sl, #-1660] @ 0xfffff984 │ │ │ │ + ldreq fp, [sl, #-1720] @ 0xfffff948 │ │ │ │ + ldreq fp, [sl, #-1616] @ 0xfffff9b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #32] @ d00d0 <__cxa_atexit@plt+0xc31d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ d00d4 <__cxa_atexit@plt+0xc31d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [sl, #-1628] @ 0xfffff9a4 │ │ │ │ - ldreq ip, [sl, #-1544] @ 0xfffff9f8 │ │ │ │ + ldreq fp, [sl, #-1636] @ 0xfffff99c │ │ │ │ + ldreq fp, [sl, #-1552] @ 0xfffff9f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d012c <__cxa_atexit@plt+0xc322c> │ │ │ │ ldr lr, [pc, #64] @ d0138 <__cxa_atexit@plt+0xc3238> │ │ │ │ @@ -199819,15 +199819,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq ip, [sl, #-1428] @ 0xfffffa6c │ │ │ │ + ldreq fp, [sl, #-1436] @ 0xfffffa64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -199865,50 +199865,50 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d01f4 <__cxa_atexit@plt+0xc32f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq ip, [sl, #-2452] @ 0xfffff66c │ │ │ │ - ldreq ip, [sl, #-2544] @ 0xfffff610 │ │ │ │ + ldreq fp, [sl, #-2460] @ 0xfffff664 │ │ │ │ + ldreq fp, [sl, #-2552] @ 0xfffff608 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq ip, [sl, #-2548] @ 0xfffff60c │ │ │ │ - ldreq ip, [sl, #-2460] @ 0xfffff664 │ │ │ │ + ldreq fp, [sl, #-2556] @ 0xfffff604 │ │ │ │ + ldreq fp, [sl, #-2468] @ 0xfffff65c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ d023c <__cxa_atexit@plt+0xc333c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ d0240 <__cxa_atexit@plt+0xc3340> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [sl, #-2376] @ 0xfffff6b8 │ │ │ │ - ldreq ip, [sl, #-2396] @ 0xfffff6a4 │ │ │ │ + ldreq fp, [sl, #-2384] @ 0xfffff6b0 │ │ │ │ + ldreq fp, [sl, #-2404] @ 0xfffff69c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ d0278 <__cxa_atexit@plt+0xc3378> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ d027c <__cxa_atexit@plt+0xc337c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [sl, #-2412] @ 0xfffff694 │ │ │ │ - ldreq ip, [sl, #-2332] @ 0xfffff6e4 │ │ │ │ - strbteq r2, [r4], #1236 @ 0x4d4 │ │ │ │ + ldreq fp, [sl, #-2420] @ 0xfffff68c │ │ │ │ + ldreq fp, [sl, #-2340] @ 0xfffff6dc │ │ │ │ + strbteq r1, [r4], #1236 @ 0x4d4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d02f0 <__cxa_atexit@plt+0xc33f0> │ │ │ │ ldr lr, [pc, #88] @ d02f8 <__cxa_atexit@plt+0xc33f8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -199924,33 +199924,33 @@ │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r8, [r5, #-12]! │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ - b a6f384 <__cxa_atexit@plt+0xa62484> │ │ │ │ + b 18b665c <__cxa_atexit@plt+0x18a975c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq r2, [r4], #1112 @ 0x458 │ │ │ │ + strbteq r1, [r4], #1112 @ 0x458 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ - b a6f384 <__cxa_atexit@plt+0xa62484> │ │ │ │ + b 18b665c <__cxa_atexit@plt+0x18a975c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d0380 <__cxa_atexit@plt+0xc3480> │ │ │ │ ldr lr, [pc, #64] @ d038c <__cxa_atexit@plt+0xc348c> │ │ │ │ @@ -199968,15 +199968,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq ip, [sl, #-832] @ 0xfffffcc0 │ │ │ │ + ldreq fp, [sl, #-840] @ 0xfffffcb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -200014,50 +200014,50 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d0448 <__cxa_atexit@plt+0xc3548> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq ip, [sl, #-1856] @ 0xfffff8c0 │ │ │ │ - ldreq ip, [sl, #-1948] @ 0xfffff864 │ │ │ │ + ldreq fp, [sl, #-1864] @ 0xfffff8b8 │ │ │ │ + ldreq fp, [sl, #-1956] @ 0xfffff85c │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq ip, [sl, #-1952] @ 0xfffff860 │ │ │ │ - ldreq ip, [sl, #-1864] @ 0xfffff8b8 │ │ │ │ + ldreq fp, [sl, #-1960] @ 0xfffff858 │ │ │ │ + ldreq fp, [sl, #-1872] @ 0xfffff8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ d0490 <__cxa_atexit@plt+0xc3590> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ d0494 <__cxa_atexit@plt+0xc3594> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [sl, #-1780] @ 0xfffff90c │ │ │ │ - ldreq ip, [sl, #-1800] @ 0xfffff8f8 │ │ │ │ + ldreq fp, [sl, #-1788] @ 0xfffff904 │ │ │ │ + ldreq fp, [sl, #-1808] @ 0xfffff8f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ d04cc <__cxa_atexit@plt+0xc35cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ d04d0 <__cxa_atexit@plt+0xc35d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [sl, #-1816] @ 0xfffff8e8 │ │ │ │ - ldreq ip, [sl, #-1736] @ 0xfffff938 │ │ │ │ - strbteq r2, [r4], #628 @ 0x274 │ │ │ │ + ldreq fp, [sl, #-1824] @ 0xfffff8e0 │ │ │ │ + ldreq fp, [sl, #-1744] @ 0xfffff930 │ │ │ │ + strbteq r1, [r4], #628 @ 0x274 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi d0590 <__cxa_atexit@plt+0xc3690> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -200095,35 +200095,35 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ str r8, [r3, #28] │ │ │ │ str fp, [r3, #32] │ │ │ │ str ip, [r5, #-12]! │ │ │ │ sub r8, r6, #43 @ 0x2b │ │ │ │ ldr fp, [sp] │ │ │ │ - b 2b44fc <__cxa_atexit@plt+0x2a75fc> │ │ │ │ + b 10fbe54 <__cxa_atexit@plt+0x10eef54> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [sl, #-404] @ 0xfffffe6c │ │ │ │ - ldreq ip, [sl, #-428] @ 0xfffffe54 │ │ │ │ - ldreq ip, [sl, #-488] @ 0xfffffe18 │ │ │ │ - ldreq ip, [sl, #-452] @ 0xfffffe3c │ │ │ │ + ldreq fp, [sl, #-412] @ 0xfffffe64 │ │ │ │ + ldreq fp, [sl, #-436] @ 0xfffffe4c │ │ │ │ + ldreq fp, [sl, #-496] @ 0xfffffe10 │ │ │ │ + ldreq fp, [sl, #-460] @ 0xfffffe34 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq ip, [sl, #-1624] @ 0xfffff9a8 │ │ │ │ + ldreq fp, [sl, #-1632] @ 0xfffff9a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d05e0 <__cxa_atexit@plt+0xc36e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -200134,16 +200134,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq ip, [sl, #-1296] @ 0xfffffaf0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq fp, [sl, #-1304] @ 0xfffffae8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d0684 <__cxa_atexit@plt+0xc3784> │ │ │ │ ldr lr, [pc, #64] @ d0690 <__cxa_atexit@plt+0xc3790> │ │ │ │ @@ -200161,15 +200161,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq ip, [sl, #-60] @ 0xffffffc4 │ │ │ │ + ldreq fp, [sl, #-68] @ 0xffffffbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -200207,50 +200207,50 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d074c <__cxa_atexit@plt+0xc384c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq ip, [sl, #-1084] @ 0xfffffbc4 │ │ │ │ - ldreq ip, [sl, #-1176] @ 0xfffffb68 │ │ │ │ + ldreq fp, [sl, #-1092] @ 0xfffffbbc │ │ │ │ + ldreq fp, [sl, #-1184] @ 0xfffffb60 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq ip, [sl, #-1180] @ 0xfffffb64 │ │ │ │ - ldreq ip, [sl, #-1092] @ 0xfffffbbc │ │ │ │ + ldreq fp, [sl, #-1188] @ 0xfffffb5c │ │ │ │ + ldreq fp, [sl, #-1100] @ 0xfffffbb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ d0794 <__cxa_atexit@plt+0xc3894> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ d0798 <__cxa_atexit@plt+0xc3898> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [sl, #-1008] @ 0xfffffc10 │ │ │ │ - ldreq ip, [sl, #-1028] @ 0xfffffbfc │ │ │ │ + ldreq fp, [sl, #-1016] @ 0xfffffc08 │ │ │ │ + ldreq fp, [sl, #-1036] @ 0xfffffbf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ d07d0 <__cxa_atexit@plt+0xc38d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ d07d4 <__cxa_atexit@plt+0xc38d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [sl, #-1044] @ 0xfffffbec │ │ │ │ - ldreq ip, [sl, #-964] @ 0xfffffc3c │ │ │ │ - strbteq r1, [r4], #3936 @ 0xf60 │ │ │ │ + ldreq fp, [sl, #-1052] @ 0xfffffbe4 │ │ │ │ + ldreq fp, [sl, #-972] @ 0xfffffc34 │ │ │ │ + strbteq r0, [r4], #3936 @ 0xf60 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r2, [pc, #44] @ d0824 <__cxa_atexit@plt+0xc3924> │ │ │ │ addls r2, pc, r2 │ │ │ │ @@ -200262,18 +200262,18 @@ │ │ │ │ ldrls r2, [pc, r2] │ │ │ │ stmibls r5, {r1, r2, r7} │ │ │ │ ldrls r0, [pc, #20] @ d0830 <__cxa_atexit@plt+0xc3930> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r1, [r4], #3792 @ 0xed0 │ │ │ │ - ldreq fp, [sl, #-3724] @ 0xfffff174 │ │ │ │ - strbteq r1, [r4], #3764 @ 0xeb4 │ │ │ │ - strbteq r1, [r4], #3828 @ 0xef4 │ │ │ │ + strbteq r0, [r4], #3792 @ 0xed0 │ │ │ │ + ldreq sl, [sl, #-3732] @ 0xfffff16c │ │ │ │ + strbteq r0, [r4], #3764 @ 0xeb4 │ │ │ │ + strbteq r0, [r4], #3828 @ 0xef4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ cmp r7, #1 │ │ │ │ ldrge r2, [r3, #11] │ │ │ │ cmpge r2, #1 │ │ │ │ @@ -200320,15 +200320,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #272] @ d0a14 <__cxa_atexit@plt+0xc3b14> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ stm r5, {r3, lr} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ add r2, lr, #8 │ │ │ │ add r2, r2, r3 │ │ │ │ ldrsb r1, [r2] │ │ │ │ uxtb r3, r1 │ │ │ │ cmn r1, #1 │ │ │ │ bgt d0984 <__cxa_atexit@plt+0xc3a84> │ │ │ │ ldrb r1, [r2, #1] │ │ │ │ @@ -200362,15 +200362,15 @@ │ │ │ │ movne r2, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bcs d09bc <__cxa_atexit@plt+0xc3abc> │ │ │ │ ldr r3, [pc, #92] @ d0a0c <__cxa_atexit@plt+0xc3b0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ lsrs r3, r2, #16 │ │ │ │ lsr r3, r2, #11 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, #2 │ │ │ │ @@ -200378,21 +200378,21 @@ │ │ │ │ mul r7, r3, r7 │ │ │ │ ldr r1, [pc, #48] @ d0a18 <__cxa_atexit@plt+0xc3b18> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbteq r1, [r4], #3636 @ 0xe34 │ │ │ │ - strbteq r1, [r4], #3624 @ 0xe28 │ │ │ │ + strbteq r0, [r4], #3636 @ 0xe34 │ │ │ │ + strbteq r0, [r4], #3624 @ 0xe28 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq ip, [sl, #-120] @ 0xffffff88 │ │ │ │ + ldreq fp, [sl, #-128] @ 0xffffff80 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -200409,16 +200409,16 @@ │ │ │ │ str r3, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq fp, [sl, #-3708] @ 0xfffff184 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sl, [sl, #-3716] @ 0xfffff17c │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ @@ -200598,21 +200598,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, fp │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq fp, [sl, #-3012] @ 0xfffff43c │ │ │ │ - ldreq fp, [sl, #-3144] @ 0xfffff3b8 │ │ │ │ + ldreq sl, [sl, #-3020] @ 0xfffff434 │ │ │ │ + ldreq sl, [sl, #-3152] @ 0xfffff3b0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -200634,16 +200634,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d0e00 <__cxa_atexit@plt+0xc3f00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq fp, [sl, #-2820] @ 0xfffff4fc │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq sl, [sl, #-2828] @ 0xfffff4f4 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -200666,16 +200666,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d0e80 <__cxa_atexit@plt+0xc3f80> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq fp, [sl, #-2692] @ 0xfffff57c │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq sl, [sl, #-2700] @ 0xfffff574 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -200698,16 +200698,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d0f00 <__cxa_atexit@plt+0xc4000> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq fp, [sl, #-2564] @ 0xfffff5fc │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq sl, [sl, #-2572] @ 0xfffff5f4 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -200730,16 +200730,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d0f80 <__cxa_atexit@plt+0xc4080> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq fp, [sl, #-2436] @ 0xfffff67c │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq sl, [sl, #-2444] @ 0xfffff674 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r4, r5 │ │ │ │ ldr r8, [r4, #4]! │ │ │ │ @@ -200799,16 +200799,16 @@ │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq fp, [sl, #-2184] @ 0xfffff778 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq sl, [sl, #-2192] @ 0xfffff770 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -200831,16 +200831,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d1114 <__cxa_atexit@plt+0xc4214> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq fp, [sl, #-2032] @ 0xfffff810 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq sl, [sl, #-2040] @ 0xfffff808 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r3, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi d11ac <__cxa_atexit@plt+0xc42ac> │ │ │ │ @@ -200870,24 +200870,24 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r5, r9 │ │ │ │ mov r7, lr │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [sl, #-1360] @ 0xfffffab0 │ │ │ │ - ldreq fp, [sl, #-2152] @ 0xfffff798 │ │ │ │ + ldreq sl, [sl, #-1368] @ 0xfffffaa8 │ │ │ │ + ldreq sl, [sl, #-2160] @ 0xfffff790 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -200899,16 +200899,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq fp, [sl, #-1188] @ 0xfffffb5c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sl, [sl, #-1196] @ 0xfffffb54 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d12fc <__cxa_atexit@plt+0xc43fc> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -200945,36 +200945,36 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r1, [r6, #136] @ 0x88 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r2, [r6, #144] @ 0x90 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r0, [pc, #76] @ d132c <__cxa_atexit@plt+0xc442c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ mov sl, r6 │ │ │ │ b d130c <__cxa_atexit@plt+0xc440c> │ │ │ │ mov r7, #148 @ 0x94 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [sl, #-1096] @ 0xfffffbb8 │ │ │ │ - ldreq fp, [sl, #-1880] @ 0xfffff8a8 │ │ │ │ + ldreq sl, [sl, #-1104] @ 0xfffffbb0 │ │ │ │ + ldreq sl, [sl, #-1888] @ 0xfffff8a0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq fp, [sl, #-1828] @ 0xfffff8dc │ │ │ │ + ldreq sl, [sl, #-1836] @ 0xfffff8d4 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -201002,20 +201002,20 @@ │ │ │ │ stmib r8, {r1, r7} │ │ │ │ str r2, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r2, [r8, #20] │ │ │ │ str r3, [r5] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq fp, [sl, #-1596] @ 0xfffff9c4 │ │ │ │ + ldreq sl, [sl, #-1604] @ 0xfffff9bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -201054,15 +201054,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ beq d14ac <__cxa_atexit@plt+0xc45ac> │ │ │ │ mov r7, r8 │ │ │ │ b d14c8 <__cxa_atexit@plt+0xc45c8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r3, [pc, #36] @ d14b8 <__cxa_atexit@plt+0xc45b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ beq d14ac <__cxa_atexit@plt+0xc45ac> │ │ │ │ mov r7, r8 │ │ │ │ @@ -201135,15 +201135,15 @@ │ │ │ │ str fp, [r6, #-12] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r7, #143 @ 0x8f │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ cmp r9, #121 @ 0x79 │ │ │ │ bge d163c <__cxa_atexit@plt+0xc473c> │ │ │ │ ldr r1, [pc, #136] @ d1668 <__cxa_atexit@plt+0xc4768> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4]! │ │ │ │ mov r1, #120 @ 0x78 │ │ │ │ str r1, [r6, #4] │ │ │ │ @@ -201162,32 +201162,32 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r3, [r6, #136] @ 0x88 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r1, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r7, [pc, #60] @ d1680 <__cxa_atexit@plt+0xc4780> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov fp, ip │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ mov r6, #148 @ 0x94 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ mov fp, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq fp, [sl, #-1012] @ 0xfffffc0c │ │ │ │ - ldreq fp, [sl, #-960] @ 0xfffffc40 │ │ │ │ - ldreq fp, [sl, #-1068] @ 0xfffffbd4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sl, [sl, #-1020] @ 0xfffffc04 │ │ │ │ + ldreq sl, [sl, #-968] @ 0xfffffc38 │ │ │ │ + ldreq sl, [sl, #-1076] @ 0xfffffbcc │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - ldreq fp, [sl, #-920] @ 0xfffffc68 │ │ │ │ - ldreq fp, [sl, #-336] @ 0xfffffeb0 │ │ │ │ + ldreq sl, [sl, #-928] @ 0xfffffc60 │ │ │ │ + ldreq sl, [sl, #-344] @ 0xfffffea8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -201207,19 +201207,19 @@ │ │ │ │ stmib r8, {r2, r7} │ │ │ │ str r3, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq fp, [sl, #-776] @ 0xfffffcf8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sl, [sl, #-784] @ 0xfffffcf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -201257,23 +201257,23 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ d17c8 <__cxa_atexit@plt+0xc48c8> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ - ldreq sl, [sl, #-3908] @ 0xfffff0bc │ │ │ │ - ldreq fp, [sl, #-364] @ 0xfffffe94 │ │ │ │ + ldreq r9, [sl, #-3916] @ 0xfffff0b4 │ │ │ │ + ldreq sl, [sl, #-372] @ 0xfffffe8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d1818 <__cxa_atexit@plt+0xc4918> │ │ │ │ @@ -201284,17 +201284,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sl, [sl, #-3744] @ 0xfffff160 │ │ │ │ - strbteq r0, [r4], #3856 @ 0xf10 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r9, [sl, #-3752] @ 0xfffff158 │ │ │ │ + strbteq pc, [r3], #3856 @ 0xf10 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d1880 <__cxa_atexit@plt+0xc4980> │ │ │ │ ldr r2, [pc, #64] @ d1888 <__cxa_atexit@plt+0xc4988> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -201311,16 +201311,16 @@ │ │ │ │ b d189c <__cxa_atexit@plt+0xc499c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq sl, [sl, #-3644] @ 0xfffff1c4 │ │ │ │ - strbteq r0, [r4], #3752 @ 0xea8 │ │ │ │ + ldreq r9, [sl, #-3652] @ 0xfffff1bc │ │ │ │ + strbteq pc, [r3], #3752 @ 0xea8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d1910 <__cxa_atexit@plt+0xc4a10> │ │ │ │ ldr r2, [pc, #216] @ d1988 <__cxa_atexit@plt+0xc4a88> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -201377,15 +201377,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ @ instruction: 0x000003b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - strbteq r0, [r4], #3492 @ 0xda4 │ │ │ │ + strbteq pc, [r3], #3492 @ 0xda4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #96] @ d1a0c <__cxa_atexit@plt+0xc4b0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -201409,15 +201409,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq r0, [r4], #3364 @ 0xd24 │ │ │ │ + strbteq pc, [r3], #3364 @ 0xd24 @ │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ d1a54 <__cxa_atexit@plt+0xc4b54> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -201426,15 +201426,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq d1a4c <__cxa_atexit@plt+0xc4b4c> │ │ │ │ b d1a64 <__cxa_atexit@plt+0xc4b64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r0, [r4], #3296 @ 0xce0 │ │ │ │ + strbteq pc, [r3], #3296 @ 0xce0 @ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d1a8c <__cxa_atexit@plt+0xc4b8c> │ │ │ │ ldr r3, [pc, #244] @ d1b6c <__cxa_atexit@plt+0xc4c6c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -201482,30 +201482,30 @@ │ │ │ │ ldr r0, [pc, #68] @ d1b68 <__cxa_atexit@plt+0xc4c68> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ ldr r0, [pc, #32] @ d1b64 <__cxa_atexit@plt+0xc4c64> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffed24 │ │ │ │ @ instruction: 0xfffff92c │ │ │ │ andeq r0, r0, r4, lsl #9 │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - ldreq fp, [sl, #-40] @ 0xffffffd8 │ │ │ │ - strbteq r0, [r4], #3012 @ 0xbc4 │ │ │ │ + ldreq sl, [sl, #-48] @ 0xffffffd0 │ │ │ │ + strbteq pc, [r3], #3012 @ 0xbc4 @ │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp lr, r6 │ │ │ │ bcc d1c38 <__cxa_atexit@plt+0xc4d38> │ │ │ │ @@ -201548,38 +201548,38 @@ │ │ │ │ str r0, [r6, #32] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r6, [pc, #72] @ d1c94 <__cxa_atexit@plt+0xc4d94> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ ldr r6, [pc, #36] @ d1c90 <__cxa_atexit@plt+0xc4d90> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sl, [sl, #-2872] @ 0xfffff4c8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r9, [sl, #-2880] @ 0xfffff4c0 │ │ │ │ @ instruction: 0xffffec00 │ │ │ │ @ instruction: 0xfffff808 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ - ldreq sl, [sl, #-3844] @ 0xfffff0fc │ │ │ │ - strbteq r0, [r4], #2716 @ 0xa9c │ │ │ │ + ldreq r9, [sl, #-3852] @ 0xfffff0f4 │ │ │ │ + strbteq pc, [r3], #2716 @ 0xa9c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #36] @ d1cd8 <__cxa_atexit@plt+0xc4dd8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -201587,15 +201587,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq d1cd0 <__cxa_atexit@plt+0xc4dd0> │ │ │ │ b d1ce8 <__cxa_atexit@plt+0xc4de8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r0, [r4], #2652 @ 0xa5c │ │ │ │ + strbteq pc, [r3], #2652 @ 0xa5c @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d1d10 <__cxa_atexit@plt+0xc4e10> │ │ │ │ ldr r3, [pc, #232] @ d1de4 <__cxa_atexit@plt+0xc4ee4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -201640,30 +201640,30 @@ │ │ │ │ ldr r6, [pc, #68] @ d1de0 <__cxa_atexit@plt+0xc4ee0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ ldr r6, [pc, #32] @ d1ddc <__cxa_atexit@plt+0xc4edc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffeaac │ │ │ │ @ instruction: 0xfffff6b4 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldreq sl, [sl, #-3504] @ 0xfffff250 │ │ │ │ - strbteq r0, [r4], #2380 @ 0x94c │ │ │ │ + ldreq r9, [sl, #-3512] @ 0xfffff248 │ │ │ │ + strbteq pc, [r3], #2380 @ 0x94c @ │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ bcc d1e94 <__cxa_atexit@plt+0xc4f94> │ │ │ │ mov r3, r5 │ │ │ │ @@ -201700,38 +201700,38 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r6, [pc, #72] @ d1ef4 <__cxa_atexit@plt+0xc4ff4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ ldr r6, [pc, #36] @ d1ef0 <__cxa_atexit@plt+0xc4ff0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sl, [sl, #-2252] @ 0xfffff734 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r9, [sl, #-2260] @ 0xfffff72c │ │ │ │ @ instruction: 0xffffe9a4 │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq sl, [sl, #-3240] @ 0xfffff358 │ │ │ │ - strbteq r0, [r4], #2108 @ 0x83c │ │ │ │ + ldreq r9, [sl, #-3248] @ 0xfffff350 │ │ │ │ + strbteq pc, [r3], #2108 @ 0x83c @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bcc d1f78 <__cxa_atexit@plt+0xc5078> │ │ │ │ ldr r0, [pc, #144] @ d1fb0 <__cxa_atexit@plt+0xc50b0> │ │ │ │ @@ -201760,27 +201760,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #60] @ d1fbc <__cxa_atexit@plt+0xc50bc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ ldr r6, [pc, #28] @ d1fb8 <__cxa_atexit@plt+0xc50b8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffe8c0 │ │ │ │ @ instruction: 0xfffff4c8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - ldreq sl, [sl, #-3012] @ 0xfffff43c │ │ │ │ + ldreq r9, [sl, #-3020] @ 0xfffff434 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -201794,16 +201794,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d2020 <__cxa_atexit@plt+0xc5120> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sl, [sl, #-2860] @ 0xfffff4d4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r9, [sl, #-2868] @ 0xfffff4cc │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d2078 <__cxa_atexit@plt+0xc5178> │ │ │ │ @@ -201822,15 +201822,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq sl, [sl, #-1608] @ 0xfffff9b8 │ │ │ │ + ldreq r9, [sl, #-1616] @ 0xfffff9b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -201868,50 +201868,50 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d2140 <__cxa_atexit@plt+0xc5240> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq sl, [sl, #-2632] @ 0xfffff5b8 │ │ │ │ - ldreq sl, [sl, #-2724] @ 0xfffff55c │ │ │ │ + ldreq r9, [sl, #-2640] @ 0xfffff5b0 │ │ │ │ + ldreq r9, [sl, #-2732] @ 0xfffff554 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq sl, [sl, #-2728] @ 0xfffff558 │ │ │ │ - ldreq sl, [sl, #-2640] @ 0xfffff5b0 │ │ │ │ + ldreq r9, [sl, #-2736] @ 0xfffff550 │ │ │ │ + ldreq r9, [sl, #-2648] @ 0xfffff5a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ d2188 <__cxa_atexit@plt+0xc5288> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ d218c <__cxa_atexit@plt+0xc528c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [sl, #-2556] @ 0xfffff604 │ │ │ │ - ldreq sl, [sl, #-2576] @ 0xfffff5f0 │ │ │ │ + ldreq r9, [sl, #-2564] @ 0xfffff5fc │ │ │ │ + ldreq r9, [sl, #-2584] @ 0xfffff5e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ d21c4 <__cxa_atexit@plt+0xc52c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ d21c8 <__cxa_atexit@plt+0xc52c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [sl, #-2592] @ 0xfffff5e0 │ │ │ │ - ldreq sl, [sl, #-2512] @ 0xfffff630 │ │ │ │ - strbteq r0, [r4], #1424 @ 0x590 │ │ │ │ + ldreq r9, [sl, #-2600] @ 0xfffff5d8 │ │ │ │ + ldreq r9, [sl, #-2520] @ 0xfffff628 │ │ │ │ + strbteq pc, [r3], #1424 @ 0x590 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi d22ac <__cxa_atexit@plt+0xc53ac> │ │ │ │ ldr lr, [pc, #196] @ d22b4 <__cxa_atexit@plt+0xc53b4> │ │ │ │ @@ -201956,24 +201956,24 @@ │ │ │ │ ldr r9, [r8, #3] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #44] @ d22c0 <__cxa_atexit@plt+0xc53c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b aa4db0 <__cxa_atexit@plt+0xa97eb0> │ │ │ │ + b 18ec088 <__cxa_atexit@plt+0x18df188> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ muleq r0, r8, r3 │ │ │ │ - ldreq sl, [sl, #-2252] @ 0xfffff734 │ │ │ │ - strbteq r0, [r4], #1180 @ 0x49c │ │ │ │ + ldreq r9, [sl, #-2260] @ 0xfffff72c │ │ │ │ + strbteq pc, [r3], #1180 @ 0x49c @ │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d230c <__cxa_atexit@plt+0xc540c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -201990,21 +201990,21 @@ │ │ │ │ ldr r3, [pc, #36] @ d2338 <__cxa_atexit@plt+0xc5438> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5, #28]! │ │ │ │ ldr r3, [pc, #24] @ d233c <__cxa_atexit@plt+0xc543c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ - b aa4db0 <__cxa_atexit@plt+0xa97eb0> │ │ │ │ + b 18ec088 <__cxa_atexit@plt+0x18df188> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ - ldreq sl, [sl, #-2108] @ 0xfffff7c4 │ │ │ │ - strbteq r0, [r4], #1056 @ 0x420 │ │ │ │ + ldreq r9, [sl, #-2116] @ 0xfffff7bc │ │ │ │ + strbteq pc, [r3], #1056 @ 0x420 @ │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldmib r5, {r0, ip} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -202097,15 +202097,15 @@ │ │ │ │ str r2, [r9, #36] @ 0x24 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str ip, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r8, #24]! │ │ │ │ - b aa4db0 <__cxa_atexit@plt+0xa97eb0> │ │ │ │ + b 18ec088 <__cxa_atexit@plt+0x18df188> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #60 @ 0x3c │ │ │ │ cmp r3, r6 │ │ │ │ bcc d2588 <__cxa_atexit@plt+0xc5688> │ │ │ │ ldr r3, [pc, #208] @ d25c0 <__cxa_atexit@plt+0xc56c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #44]! @ 0x2c │ │ │ │ @@ -202135,40 +202135,40 @@ │ │ │ │ str r9, [r9, #24] │ │ │ │ str r8, [r9, #28] │ │ │ │ sub r7, r6, #7 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffdc8c │ │ │ │ - strbteq r0, [r4], #616 @ 0x268 │ │ │ │ - ldreq sl, [sl, #-1784] @ 0xfffff908 │ │ │ │ + strbteq pc, [r3], #616 @ 0x268 @ │ │ │ │ + ldreq r9, [sl, #-1792] @ 0xfffff900 │ │ │ │ @ instruction: 0xffffddf0 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xffffde88 │ │ │ │ @ instruction: 0xffffe138 │ │ │ │ - ldreq sl, [sl, #-752] @ 0xfffffd10 │ │ │ │ + ldreq r9, [sl, #-760] @ 0xfffffd08 │ │ │ │ @ instruction: 0xffffe254 │ │ │ │ - ldreq sl, [sl, #-1904] @ 0xfffff890 │ │ │ │ - ldreq sl, [sl, #-636] @ 0xfffffd84 │ │ │ │ + ldreq r9, [sl, #-1912] @ 0xfffff888 │ │ │ │ + ldreq r9, [sl, #-644] @ 0xfffffd7c │ │ │ │ @ instruction: 0xfffff340 │ │ │ │ - ldreq sl, [sl, #-432] @ 0xfffffe50 │ │ │ │ + ldreq r9, [sl, #-440] @ 0xfffffe48 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - ldreq sl, [sl, #-1588] @ 0xfffff9cc │ │ │ │ - ldreq sl, [sl, #-340] @ 0xfffffeac │ │ │ │ + ldreq r9, [sl, #-1596] @ 0xfffff9c4 │ │ │ │ + ldreq r9, [sl, #-348] @ 0xfffffea4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d2608 <__cxa_atexit@plt+0xc5708> │ │ │ │ @@ -202176,16 +202176,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq sl, [sl, #-1388] @ 0xfffffa94 │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq r9, [sl, #-1396] @ 0xfffffa8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d264c <__cxa_atexit@plt+0xc574c> │ │ │ │ @@ -202193,17 +202193,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq sl, [sl, #-1320] @ 0xfffffad8 │ │ │ │ - strbteq r0, [r4], #256 @ 0x100 │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq r9, [sl, #-1328] @ 0xfffffad0 │ │ │ │ + strbteq pc, [r3], #256 @ 0x100 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -202226,22 +202226,22 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r3, r9, ip} │ │ │ │ sub r8, r6, #27 │ │ │ │ mov r9, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd960 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - strbteq r0, [r4], #108 @ 0x6c │ │ │ │ + strbteq pc, [r3], #108 @ 0x6c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d2798 <__cxa_atexit@plt+0xc5898> │ │ │ │ ldr r2, [pc, #176] @ d27c8 <__cxa_atexit@plt+0xc58c8> │ │ │ │ @@ -202273,33 +202273,33 @@ │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r6, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ sub r8, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, sl │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #24] @ d27cc <__cxa_atexit@plt+0xc58cc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [sl, #-3972] @ 0xfffff07c │ │ │ │ - ldreq r9, [sl, #-3852] @ 0xfffff0f4 │ │ │ │ + ldreq r8, [sl, #-3980] @ 0xfffff074 │ │ │ │ + ldreq r8, [sl, #-3860] @ 0xfffff0ec │ │ │ │ @ instruction: 0xffffd8c8 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - ldreq r9, [sl, #-3928] @ 0xfffff0a8 │ │ │ │ - strbteq pc, [r3], #3972 @ 0xf84 @ │ │ │ │ + ldreq r8, [sl, #-3936] @ 0xfffff0a0 │ │ │ │ + strbteq lr, [r3], #3972 @ 0xf84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d2890 <__cxa_atexit@plt+0xc5990> │ │ │ │ ldr r2, [pc, #200] @ d28c8 <__cxa_atexit@plt+0xc59c8> │ │ │ │ @@ -202335,37 +202335,37 @@ │ │ │ │ str r9, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ sub r8, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, sl │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #32] @ d28cc <__cxa_atexit@plt+0xc59cc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #24] @ d28d0 <__cxa_atexit@plt+0xc59d0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [sl, #-3740] @ 0xfffff164 │ │ │ │ - ldreq r9, [sl, #-3604] @ 0xfffff1ec │ │ │ │ - ldreq r9, [sl, #-3668] @ 0xfffff1ac │ │ │ │ + ldreq r8, [sl, #-3748] @ 0xfffff15c │ │ │ │ + ldreq r8, [sl, #-3612] @ 0xfffff1e4 │ │ │ │ + ldreq r8, [sl, #-3676] @ 0xfffff1a4 │ │ │ │ @ instruction: 0xffffd7e0 │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ - ldreq r9, [sl, #-3772] @ 0xfffff144 │ │ │ │ - ldreq r9, [sl, #-3684] @ 0xfffff19c │ │ │ │ - strbteq pc, [r3], #3708 @ 0xe7c @ │ │ │ │ + ldreq r8, [sl, #-3780] @ 0xfffff13c │ │ │ │ + ldreq r8, [sl, #-3692] @ 0xfffff194 │ │ │ │ + strbteq lr, [r3], #3708 @ 0xe7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d2988 <__cxa_atexit@plt+0xc5a88> │ │ │ │ ldr r2, [pc, #176] @ d29b8 <__cxa_atexit@plt+0xc5ab8> │ │ │ │ @@ -202397,32 +202397,32 @@ │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r6, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ sub r8, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, sl │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #24] @ d29bc <__cxa_atexit@plt+0xc5abc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [sl, #-3476] @ 0xfffff26c │ │ │ │ - ldreq r9, [sl, #-3432] @ 0xfffff298 │ │ │ │ + ldreq r8, [sl, #-3484] @ 0xfffff264 │ │ │ │ + ldreq r8, [sl, #-3440] @ 0xfffff290 │ │ │ │ @ instruction: 0xffffd6d8 │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ - ldreq r9, [sl, #-3508] @ 0xfffff24c │ │ │ │ + ldreq r8, [sl, #-3516] @ 0xfffff244 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov ip, r8 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #40 @ 0x28 │ │ │ │ cmp r7, r1 │ │ │ │ @@ -202487,21 +202487,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - strbteq pc, [r3], #3100 @ 0xc1c @ │ │ │ │ + strbteq lr, [r3], #3100 @ 0xc1c │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xffffd2b4 │ │ │ │ @ instruction: 0xffffd3b0 │ │ │ │ - strbteq pc, [r3], #3280 @ 0xcd0 @ │ │ │ │ - strbteq pc, [r3], #3188 @ 0xc74 @ │ │ │ │ + strbteq lr, [r3], #3280 @ 0xcd0 │ │ │ │ + strbteq lr, [r3], #3188 @ 0xc74 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d2b4c <__cxa_atexit@plt+0xc5c4c> │ │ │ │ ldr r7, [pc, #52] @ d2b5c <__cxa_atexit@plt+0xc5c5c> │ │ │ │ @@ -202516,16 +202516,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ d2b60 <__cxa_atexit@plt+0xc5c60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq pc, [r3], #3136 @ 0xc40 @ │ │ │ │ - strbteq pc, [r3], #3096 @ 0xc18 @ │ │ │ │ + strbteq lr, [r3], #3136 @ 0xc40 │ │ │ │ + strbteq lr, [r3], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #47] @ 0x2f │ │ │ │ ldr r2, [r7, #135] @ 0x87 │ │ │ │ ldr r1, [r7, #143] @ 0x8f │ │ │ │ ldr r0, [pc, #144] @ d2c14 <__cxa_atexit@plt+0xc5d14> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -202564,15 +202564,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strbteq pc, [r3], #2908 @ 0xb5c @ │ │ │ │ + strbteq lr, [r3], #2908 @ 0xb5c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #80] @ d2c90 <__cxa_atexit@plt+0xc5d90> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -202594,15 +202594,15 @@ │ │ │ │ b d29d8 <__cxa_atexit@plt+0xc5ad8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq pc, [r3], #2788 @ 0xae4 @ │ │ │ │ + strbteq lr, [r3], #2788 @ 0xae4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [pc, #36] @ d2cd4 <__cxa_atexit@plt+0xc5dd4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ @@ -202628,18 +202628,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d2d28 <__cxa_atexit@plt+0xc5e28> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq r9, [sl, #-2596] @ 0xfffff5dc │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq r8, [sl, #-2604] @ 0xfffff5d4 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - strbteq pc, [r3], #2636 @ 0xa4c @ │ │ │ │ + strbteq lr, [r3], #2636 @ 0xa4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d2d74 <__cxa_atexit@plt+0xc5e74> │ │ │ │ ldr r7, [pc, #52] @ d2d84 <__cxa_atexit@plt+0xc5e84> │ │ │ │ @@ -202654,16 +202654,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ d2d88 <__cxa_atexit@plt+0xc5e88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq pc, [r3], #2592 @ 0xa20 @ │ │ │ │ - strbteq pc, [r3], #2544 @ 0x9f0 @ │ │ │ │ + strbteq lr, [r3], #2592 @ 0xa20 │ │ │ │ + strbteq lr, [r3], #2544 @ 0x9f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr r0, [pc, #136] @ d2e34 <__cxa_atexit@plt+0xc5f34> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -202700,15 +202700,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbteq pc, [r3], #2364 @ 0x93c @ │ │ │ │ + strbteq lr, [r3], #2364 @ 0x93c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #47] @ 0x2f │ │ │ │ ldr r3, [r7, #135] @ 0x87 │ │ │ │ ldr r7, [r7, #143] @ 0x8f │ │ │ │ ldr r2, [pc, #76] @ d2eac <__cxa_atexit@plt+0xc5fac> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -202729,15 +202729,15 @@ │ │ │ │ b d29d8 <__cxa_atexit@plt+0xc5ad8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq pc, [r3], #2248 @ 0x8c8 @ │ │ │ │ + strbteq lr, [r3], #2248 @ 0x8c8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ d2ee8 <__cxa_atexit@plt+0xc5fe8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -202761,44 +202761,44 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d2f3c <__cxa_atexit@plt+0xc603c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq r9, [sl, #-2064] @ 0xfffff7f0 │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq r8, [sl, #-2072] @ 0xfffff7e8 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d2f98 <__cxa_atexit@plt+0xc6098> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq d2f90 <__cxa_atexit@plt+0xc6090> │ │ │ │ ldr r3, [pc, #48] @ d2fa0 <__cxa_atexit@plt+0xc60a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ d2fa4 <__cxa_atexit@plt+0xc60a4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ d2fa8 <__cxa_atexit@plt+0xc60a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r5, [r5], #1458 @ 0x5b2 │ │ │ │ - ldreq r9, [sl, #-1812] @ 0xfffff8ec │ │ │ │ + ldreq r5, [r5], #690 @ 0x2b2 │ │ │ │ + ldreq r8, [sl, #-1820] @ 0xfffff8e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -202816,16 +202816,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d3018 <__cxa_atexit@plt+0xc6118> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r9, [sl, #-2296] @ 0xfffff708 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r8, [sl, #-2304] @ 0xfffff700 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -202841,16 +202841,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ d307c <__cxa_atexit@plt+0xc617c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r9, [sl, #-2176] @ 0xfffff780 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r8, [sl, #-2184] @ 0xfffff778 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d30ac <__cxa_atexit@plt+0xc61ac> │ │ │ │ @@ -202860,15 +202860,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ b c940c <__cxa_atexit@plt+0xbc50c> │ │ │ │ ldr r7, [pc, #12] @ d30c0 <__cxa_atexit@plt+0xc61c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq pc, [r3], #1816 @ 0x718 @ │ │ │ │ + strbteq lr, [r3], #1816 @ 0x718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d30f8 <__cxa_atexit@plt+0xc61f8> │ │ │ │ @@ -202876,38 +202876,38 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r9, [sl, #-1540] @ 0xfffff9fc │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r8, [sl, #-1548] @ 0xfffff9f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d3140 <__cxa_atexit@plt+0xc6240> │ │ │ │ ldr r3, [pc, #40] @ d3154 <__cxa_atexit@plt+0xc6254> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #32] @ d3158 <__cxa_atexit@plt+0xc6258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r7, [pc, #20] @ d315c <__cxa_atexit@plt+0xc625c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r9, [sl, #-2612] @ 0xfffff5cc │ │ │ │ - strbteq pc, [r3], #1672 @ 0x688 @ │ │ │ │ + ldreq r8, [sl, #-2620] @ 0xfffff5c4 │ │ │ │ + strbteq lr, [r3], #1672 @ 0x688 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d31d0 <__cxa_atexit@plt+0xc62d0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -202947,16 +202947,16 @@ │ │ │ │ ldr r7, [pc, #20] @ d321c <__cxa_atexit@plt+0xc631c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbteq pc, [r3], #1476 @ 0x5c4 @ │ │ │ │ - ldreq r9, [sl, #-1580] @ 0xfffff9d4 │ │ │ │ + strbteq lr, [r3], #1476 @ 0x5c4 │ │ │ │ + ldreq r8, [sl, #-1588] @ 0xfffff9cc │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ d3290 <__cxa_atexit@plt+0xc6390> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ @@ -202977,15 +202977,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d3294 <__cxa_atexit@plt+0xc6394> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq pc, [r3], #1352 @ 0x548 @ │ │ │ │ + strbteq lr, [r3], #1352 @ 0x548 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ cmp fp, r5 │ │ │ │ @@ -202996,40 +202996,40 @@ │ │ │ │ b c940c <__cxa_atexit@plt+0xbc50c> │ │ │ │ ldr r7, [pc, #16] @ d32e0 <__cxa_atexit@plt+0xc63e0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - strbteq pc, [r3], #1276 @ 0x4fc @ │ │ │ │ - strbteq pc, [r3], #1276 @ 0x4fc @ │ │ │ │ + strbteq lr, [r3], #1276 @ 0x4fc │ │ │ │ + strbteq lr, [r3], #1276 @ 0x4fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi d3338 <__cxa_atexit@plt+0xc6438> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq d3330 <__cxa_atexit@plt+0xc6430> │ │ │ │ ldr r8, [pc, #40] @ d3340 <__cxa_atexit@plt+0xc6440> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ d3344 <__cxa_atexit@plt+0xc6444> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [r3], #1212 @ 0x4bc @ │ │ │ │ - ldreq r9, [sl, #-888] @ 0xfffffc88 │ │ │ │ + strbteq lr, [r3], #1212 @ 0x4bc │ │ │ │ + ldreq r8, [sl, #-896] @ 0xfffffc80 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d3418 <__cxa_atexit@plt+0xc6518> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -203073,28 +203073,28 @@ │ │ │ │ ldr r1, [pc, #76] @ d344c <__cxa_atexit@plt+0xc654c> │ │ │ │ add r1, pc, r1 │ │ │ │ lsl r7, r7, #2 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ mov r2, r6 │ │ │ │ b d3428 <__cxa_atexit@plt+0xc6528> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ d3448 <__cxa_atexit@plt+0xc6548> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ - ldreq r9, [sl, #-1612] @ 0xfffff9b4 │ │ │ │ - ldreq r9, [sl, #-1320] @ 0xfffffad8 │ │ │ │ - strbteq pc, [r3], #984 @ 0x3d8 @ │ │ │ │ + ldreq r8, [sl, #-1620] @ 0xfffff9ac │ │ │ │ + ldreq r8, [sl, #-1328] @ 0xfffffad0 │ │ │ │ + strbteq lr, [r3], #984 @ 0x3d8 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r1, #0 │ │ │ │ @@ -203271,21 +203271,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, fp │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r9, [sl, #-512] @ 0xfffffe00 │ │ │ │ - ldreq r9, [sl, #-640] @ 0xfffffd80 │ │ │ │ + ldreq r8, [sl, #-520] @ 0xfffffdf8 │ │ │ │ + ldreq r8, [sl, #-648] @ 0xfffffd78 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -203305,16 +203305,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d37bc <__cxa_atexit@plt+0xc68bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r9, [sl, #-328] @ 0xfffffeb8 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r8, [sl, #-336] @ 0xfffffeb0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -203335,16 +203335,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d3834 <__cxa_atexit@plt+0xc6934> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r9, [sl, #-208] @ 0xffffff30 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r8, [sl, #-216] @ 0xffffff28 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -203365,16 +203365,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d38ac <__cxa_atexit@plt+0xc69ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r9, [sl, #-88] @ 0xffffffa8 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r8, [sl, #-96] @ 0xffffffa0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -203395,26 +203395,26 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d3924 <__cxa_atexit@plt+0xc6a24> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r8, [sl, #-4064] @ 0xfffff020 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r7, [sl, #-4072] @ 0xfffff018 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbteq lr, [r3], #3804 @ 0xedc │ │ │ │ + strbteq sp, [r3], #3804 @ 0xedc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d398c <__cxa_atexit@plt+0xc6a8c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq d3984 <__cxa_atexit@plt+0xc6a84> │ │ │ │ ldr r3, [pc, #56] @ d3994 <__cxa_atexit@plt+0xc6a94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #52] @ d3998 <__cxa_atexit@plt+0xc6a98> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -203426,18 +203426,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq lr, [r3], #3648 @ 0xe40 │ │ │ │ - ldreq r8, [sl, #-3368] @ 0xfffff2d8 │ │ │ │ - strbteq lr, [r3], #3620 @ 0xe24 │ │ │ │ - strbteq lr, [r3], #3460 @ 0xd84 │ │ │ │ + strbteq sp, [r3], #3648 @ 0xe40 │ │ │ │ + ldreq r7, [sl, #-3376] @ 0xfffff2d0 │ │ │ │ + strbteq sp, [r3], #3620 @ 0xe24 │ │ │ │ + strbteq sp, [r3], #3460 @ 0xd84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r3, #1 │ │ │ │ blt d3a30 <__cxa_atexit@plt+0xc6b30> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -203475,15 +203475,15 @@ │ │ │ │ bx r0 │ │ │ │ add r7, r3, r3, lsl #2 │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r2, [pc, #472] @ d3c2c <__cxa_atexit@plt+0xc6d2c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r1, r3, r7, r8} │ │ │ │ str r2, [r5, #-16]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ add r7, r8, #8 │ │ │ │ add r3, r7, r1 │ │ │ │ ldrsb r7, [r3] │ │ │ │ uxtb r8, r7 │ │ │ │ cmn r7, #1 │ │ │ │ ble d3af8 <__cxa_atexit@plt+0xc6bf8> │ │ │ │ add r2, r5, #4 │ │ │ │ @@ -203557,15 +203557,15 @@ │ │ │ │ mov r1, #3 │ │ │ │ mov r0, #253 @ 0xfd │ │ │ │ orr r0, r0, #65280 @ 0xff00 │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmda r5, {r0, r1, r2} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ add r5, r5, #4 │ │ │ │ b d3354 <__cxa_atexit@plt+0xc6454> │ │ │ │ mov r3, r6 │ │ │ │ b d3bc0 <__cxa_atexit@plt+0xc6cc0> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #92] @ d3c24 <__cxa_atexit@plt+0xc6d24> │ │ │ │ @@ -203584,21 +203584,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ strbteq r6, [r6], -r6, ror #12 │ │ │ │ - strbteq lr, [r3], #3328 @ 0xd00 │ │ │ │ - strbteq lr, [r3], #3316 @ 0xcf4 │ │ │ │ - strbteq lr, [r3], #3100 @ 0xc1c │ │ │ │ - ldreq r8, [sl, #-3884] @ 0xfffff0d4 │ │ │ │ - ldreq r8, [sl, #-3592] @ 0xfffff1f8 │ │ │ │ - strbteq lr, [r3], #3136 @ 0xc40 │ │ │ │ - ldreq r8, [sl, #-3744] @ 0xfffff160 │ │ │ │ + strbteq sp, [r3], #3328 @ 0xd00 │ │ │ │ + strbteq sp, [r3], #3316 @ 0xcf4 │ │ │ │ + strbteq sp, [r3], #3100 @ 0xc1c │ │ │ │ + ldreq r7, [sl, #-3892] @ 0xfffff0cc │ │ │ │ + ldreq r7, [sl, #-3600] @ 0xfffff1f0 │ │ │ │ + strbteq sp, [r3], #3136 @ 0xc40 │ │ │ │ + ldreq r7, [sl, #-3752] @ 0xfffff158 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, r5 │ │ │ │ ldr r3, [fp, #4]! │ │ │ │ @@ -203655,16 +203655,16 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [fp] │ │ │ │ mov r5, fp │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r8, [sl, #-3048] @ 0xfffff418 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r7, [sl, #-3056] @ 0xfffff410 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -203685,49 +203685,49 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d3dac <__cxa_atexit@plt+0xc6eac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r8, [sl, #-2904] @ 0xfffff4a8 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r7, [sl, #-2912] @ 0xfffff4a0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbteq lr, [r3], #2676 @ 0xa74 │ │ │ │ + strbteq sp, [r3], #2676 @ 0xa74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi d3e10 <__cxa_atexit@plt+0xc6f10> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq d3e08 <__cxa_atexit@plt+0xc6f08> │ │ │ │ ldr r3, [pc, #52] @ d3e18 <__cxa_atexit@plt+0xc6f18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ d3e1c <__cxa_atexit@plt+0xc6f1c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r9, [pc, #32] @ d3e20 <__cxa_atexit@plt+0xc6f20> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 4006d4 <__cxa_atexit@plt+0x3f37d4> │ │ │ │ + b 3fee6c <__cxa_atexit@plt+0x3f1f6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [sl, #-2228] @ 0xfffff74c │ │ │ │ - ldreq r8, [sl, #-2248] @ 0xfffff738 │ │ │ │ - ldreq r8, [sl, #-3528] @ 0xfffff238 │ │ │ │ + ldreq r7, [sl, #-2236] @ 0xfffff744 │ │ │ │ + ldreq r7, [sl, #-2256] @ 0xfffff730 │ │ │ │ + ldreq r7, [sl, #-3536] @ 0xfffff230 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b d91f0 <__cxa_atexit@plt+0xcc2f0> │ │ │ │ - strbteq lr, [r3], #2384 @ 0x950 │ │ │ │ + strbteq sp, [r3], #2384 @ 0x950 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d3e94 <__cxa_atexit@plt+0xc6f94> │ │ │ │ ldr r2, [pc, #80] @ d3e9c <__cxa_atexit@plt+0xc6f9c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -203748,17 +203748,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq r8, [sl, #-2112] @ 0xfffff7c0 │ │ │ │ + ldreq r7, [sl, #-2120] @ 0xfffff7b8 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbteq lr, [r3], #2260 @ 0x8d4 │ │ │ │ + strbteq sp, [r3], #2260 @ 0x8d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ d3ecc <__cxa_atexit@plt+0xc6fcc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -203778,18 +203778,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d3f20 <__cxa_atexit@plt+0xc7020> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq r8, [sl, #-2092] @ 0xfffff7d4 │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq r7, [sl, #-2100] @ 0xfffff7cc │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - strbteq lr, [r3], #2132 @ 0x854 │ │ │ │ + strbteq sp, [r3], #2132 @ 0x854 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d401c <__cxa_atexit@plt+0xc711c> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -203848,16 +203848,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq r8, [sl, #-1744] @ 0xfffff930 │ │ │ │ - strbteq lr, [r3], #1864 @ 0x748 │ │ │ │ + ldreq r7, [sl, #-1752] @ 0xfffff928 │ │ │ │ + strbteq sp, [r3], #1864 @ 0x748 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r1, [pc, #72] @ d409c <__cxa_atexit@plt+0xc719c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -203877,29 +203877,29 @@ │ │ │ │ b d29d8 <__cxa_atexit@plt+0xc5ad8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbteq lr, [r3], #1752 @ 0x6d8 │ │ │ │ + strbteq sp, [r3], #1752 @ 0x6d8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [pc, #28] @ d40d8 <__cxa_atexit@plt+0xc71d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldmib r5, {r0, r9, sl} │ │ │ │ stm r5, {r0, r3} │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ b d29d8 <__cxa_atexit@plt+0xc5ad8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq lr, [r3], #1696 @ 0x6a0 │ │ │ │ + strbteq sp, [r3], #1696 @ 0x6a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d4170 <__cxa_atexit@plt+0xc7270> │ │ │ │ @@ -203933,21 +203933,21 @@ │ │ │ │ sub r8, r6, #30 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ d4198 <__cxa_atexit@plt+0xc7298> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - ldreq r8, [sl, #-1412] @ 0xfffffa7c │ │ │ │ - ldreq r8, [sl, #-1424] @ 0xfffffa70 │ │ │ │ - ldreq r8, [sl, #-1640] @ 0xfffff998 │ │ │ │ + ldreq r7, [sl, #-1420] @ 0xfffffa74 │ │ │ │ + ldreq r7, [sl, #-1432] @ 0xfffffa68 │ │ │ │ + ldreq r7, [sl, #-1648] @ 0xfffff990 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - strbteq lr, [r3], #1504 @ 0x5e0 │ │ │ │ + strbteq sp, [r3], #1504 @ 0x5e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi d4234 <__cxa_atexit@plt+0xc7334> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -203985,18 +203985,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - ldreq r8, [sl, #-1216] @ 0xfffffb40 │ │ │ │ + ldreq r7, [sl, #-1224] @ 0xfffffb38 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq lr, [r3], #1308 @ 0x51c │ │ │ │ + strbteq sp, [r3], #1308 @ 0x51c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ d4284 <__cxa_atexit@plt+0xc7384> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -204016,18 +204016,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d42d8 <__cxa_atexit@plt+0xc73d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq r8, [sl, #-1140] @ 0xfffffb8c │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq r7, [sl, #-1148] @ 0xfffffb84 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - strbteq lr, [r3], #1184 @ 0x4a0 │ │ │ │ + strbteq sp, [r3], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d4378 <__cxa_atexit@plt+0xc7478> │ │ │ │ ldr lr, [pc, #132] @ d4384 <__cxa_atexit@plt+0xc7484> │ │ │ │ @@ -204062,19 +204062,19 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r8, [sl, #-900] @ 0xfffffc7c │ │ │ │ + ldreq r7, [sl, #-908] @ 0xfffffc74 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq r8, [sl, #-1424] @ 0xfffffa70 │ │ │ │ - ldreq r8, [sl, #-1192] @ 0xfffffb58 │ │ │ │ - strbteq lr, [r3], #996 @ 0x3e4 │ │ │ │ + ldreq r7, [sl, #-1432] @ 0xfffffa68 │ │ │ │ + ldreq r7, [sl, #-1200] @ 0xfffffb50 │ │ │ │ + strbteq sp, [r3], #996 @ 0x3e4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ d43d8 <__cxa_atexit@plt+0xc74d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ d43dc <__cxa_atexit@plt+0xc74dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -204083,21 +204083,21 @@ │ │ │ │ ldr r3, [pc, #24] @ d43e0 <__cxa_atexit@plt+0xc74e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ b d29d8 <__cxa_atexit@plt+0xc5ad8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r8, [sl, #-1316] @ 0xfffffadc │ │ │ │ - ldreq r8, [sl, #-1084] @ 0xfffffbc4 │ │ │ │ + ldreq r7, [sl, #-1324] @ 0xfffffad4 │ │ │ │ + ldreq r7, [sl, #-1092] @ 0xfffffbbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ - strbteq lr, [r3], #1424 @ 0x590 │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ + strbteq sp, [r3], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d4448 <__cxa_atexit@plt+0xc7548> │ │ │ │ ldr r2, [pc, #60] @ d4450 <__cxa_atexit@plt+0xc7550> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -204113,16 +204113,16 @@ │ │ │ │ b d4464 <__cxa_atexit@plt+0xc7564> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r8, [sl, #-628] @ 0xfffffd8c │ │ │ │ - strbteq lr, [r3], #1324 @ 0x52c │ │ │ │ + ldreq r7, [sl, #-636] @ 0xfffffd84 │ │ │ │ + strbteq sp, [r3], #1324 @ 0x52c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq d4494 <__cxa_atexit@plt+0xc7594> │ │ │ │ cmp r3, #3 │ │ │ │ bne d44b0 <__cxa_atexit@plt+0xc75b0> │ │ │ │ @@ -204148,15 +204148,15 @@ │ │ │ │ beq d44cc <__cxa_atexit@plt+0xc75cc> │ │ │ │ b d490c <__cxa_atexit@plt+0xc7a0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq lr, [r3], #1188 @ 0x4a4 │ │ │ │ + strbteq sp, [r3], #1188 @ 0x4a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d4514 <__cxa_atexit@plt+0xc7614> │ │ │ │ ldr r3, [pc, #124] @ d457c <__cxa_atexit@plt+0xc767c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -204185,18 +204185,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #12 │ │ │ │ - strbteq lr, [r3], #608 @ 0x260 │ │ │ │ - strbteq lr, [r3], #592 @ 0x250 │ │ │ │ + strbteq sp, [r3], #608 @ 0x260 │ │ │ │ + strbteq sp, [r3], #592 @ 0x250 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq lr, [r3], #1028 @ 0x404 │ │ │ │ + strbteq sp, [r3], #1028 @ 0x404 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d45dc <__cxa_atexit@plt+0xc76dc> │ │ │ │ ldr r3, [pc, #164] @ d4644 <__cxa_atexit@plt+0xc7744> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -204235,20 +204235,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r5 │ │ │ │ andeq r0, r0, r8, asr r5 │ │ │ │ - strbteq lr, [r3], #408 @ 0x198 │ │ │ │ - strbteq lr, [r3], #392 @ 0x188 │ │ │ │ + strbteq sp, [r3], #408 @ 0x198 │ │ │ │ + strbteq sp, [r3], #392 @ 0x188 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbteq lr, [r3], #592 @ 0x250 │ │ │ │ - strbteq lr, [r3], #580 @ 0x244 │ │ │ │ - strbteq lr, [r3], #820 @ 0x334 │ │ │ │ + strbteq sp, [r3], #592 @ 0x250 │ │ │ │ + strbteq sp, [r3], #580 @ 0x244 │ │ │ │ + strbteq sp, [r3], #820 @ 0x334 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #3 │ │ │ │ bne d4688 <__cxa_atexit@plt+0xc7788> │ │ │ │ @@ -204276,19 +204276,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #9 │ │ │ │ andeq r0, r0, ip, lsr #9 │ │ │ │ - strbteq lr, [r3], #236 @ 0xec │ │ │ │ - strbteq lr, [r3], #220 @ 0xdc │ │ │ │ - strbteq lr, [r3], #420 @ 0x1a4 │ │ │ │ - strbteq lr, [r3], #408 @ 0x198 │ │ │ │ - strbteq lr, [r3], #660 @ 0x294 │ │ │ │ + strbteq sp, [r3], #236 @ 0xec │ │ │ │ + strbteq sp, [r3], #220 @ 0xdc │ │ │ │ + strbteq sp, [r3], #420 @ 0x1a4 │ │ │ │ + strbteq sp, [r3], #408 @ 0x198 │ │ │ │ + strbteq sp, [r3], #660 @ 0x294 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d4724 <__cxa_atexit@plt+0xc7824> │ │ │ │ ldr r3, [pc, #124] @ d478c <__cxa_atexit@plt+0xc788c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -204317,18 +204317,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #7 │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ - strbteq lr, [r3], #80 @ 0x50 │ │ │ │ - strbteq lr, [r3], #64 @ 0x40 │ │ │ │ + strbteq sp, [r3], #80 @ 0x50 │ │ │ │ + strbteq sp, [r3], #64 @ 0x40 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq lr, [r3], #500 @ 0x1f4 │ │ │ │ + strbteq sp, [r3], #500 @ 0x1f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d47ec <__cxa_atexit@plt+0xc78ec> │ │ │ │ ldr r3, [pc, #164] @ d4854 <__cxa_atexit@plt+0xc7954> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -204367,20 +204367,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #6 │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ - strbteq sp, [r3], #3976 @ 0xf88 │ │ │ │ - strbteq sp, [r3], #3960 @ 0xf78 │ │ │ │ + strbteq ip, [r3], #3976 @ 0xf88 │ │ │ │ + strbteq ip, [r3], #3960 @ 0xf78 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbteq lr, [r3], #64 @ 0x40 │ │ │ │ - strbteq lr, [r3], #52 @ 0x34 │ │ │ │ - strbteq lr, [r3], #292 @ 0x124 │ │ │ │ + strbteq sp, [r3], #64 @ 0x40 │ │ │ │ + strbteq sp, [r3], #52 @ 0x34 │ │ │ │ + strbteq sp, [r3], #292 @ 0x124 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #3 │ │ │ │ bne d4898 <__cxa_atexit@plt+0xc7998> │ │ │ │ @@ -204408,19 +204408,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ muleq r0, ip, r2 │ │ │ │ - strbteq sp, [r3], #3804 @ 0xedc │ │ │ │ - strbteq sp, [r3], #3788 @ 0xecc │ │ │ │ - strbteq sp, [r3], #3988 @ 0xf94 │ │ │ │ - strbteq sp, [r3], #3976 @ 0xf88 │ │ │ │ - strbteq lr, [r3], #132 @ 0x84 │ │ │ │ + strbteq ip, [r3], #3804 @ 0xedc │ │ │ │ + strbteq ip, [r3], #3788 @ 0xecc │ │ │ │ + strbteq ip, [r3], #3988 @ 0xf94 │ │ │ │ + strbteq ip, [r3], #3976 @ 0xf88 │ │ │ │ + strbteq sp, [r3], #132 @ 0x84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d4934 <__cxa_atexit@plt+0xc7a34> │ │ │ │ ldr r3, [pc, #124] @ d499c <__cxa_atexit@plt+0xc7a9c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -204449,18 +204449,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - strbteq sp, [r3], #3648 @ 0xe40 │ │ │ │ - strbteq sp, [r3], #3632 @ 0xe30 │ │ │ │ + strbteq ip, [r3], #3648 @ 0xe40 │ │ │ │ + strbteq ip, [r3], #3632 @ 0xe30 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq sp, [r3], #4068 @ 0xfe4 │ │ │ │ + strbteq ip, [r3], #4068 @ 0xfe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d49fc <__cxa_atexit@plt+0xc7afc> │ │ │ │ ldr r3, [pc, #164] @ d4a64 <__cxa_atexit@plt+0xc7b64> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -204499,20 +204499,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - strbteq sp, [r3], #3448 @ 0xd78 │ │ │ │ - strbteq sp, [r3], #3432 @ 0xd68 │ │ │ │ + strbteq ip, [r3], #3448 @ 0xd78 │ │ │ │ + strbteq ip, [r3], #3432 @ 0xd68 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbteq sp, [r3], #3632 @ 0xe30 │ │ │ │ - strbteq sp, [r3], #3620 @ 0xe24 │ │ │ │ - strbteq sp, [r3], #3860 @ 0xf14 │ │ │ │ + strbteq ip, [r3], #3632 @ 0xe30 │ │ │ │ + strbteq ip, [r3], #3620 @ 0xe24 │ │ │ │ + strbteq ip, [r3], #3860 @ 0xf14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #3 │ │ │ │ bne d4aa8 <__cxa_atexit@plt+0xc7ba8> │ │ │ │ @@ -204540,50 +204540,50 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq sp, [r3], #3276 @ 0xccc │ │ │ │ - strbteq sp, [r3], #3260 @ 0xcbc │ │ │ │ - strbteq sp, [r3], #3460 @ 0xd84 │ │ │ │ - strbteq sp, [r3], #3448 @ 0xd78 │ │ │ │ - strbteq sp, [r3], #3316 @ 0xcf4 │ │ │ │ + strbteq ip, [r3], #3276 @ 0xccc │ │ │ │ + strbteq ip, [r3], #3260 @ 0xcbc │ │ │ │ + strbteq ip, [r3], #3460 @ 0xd84 │ │ │ │ + strbteq ip, [r3], #3448 @ 0xd78 │ │ │ │ + strbteq ip, [r3], #3316 @ 0xcf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ d4b44 <__cxa_atexit@plt+0xc7c44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [pc, #24] @ d4b48 <__cxa_atexit@plt+0xc7c48> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #12] @ d4b4c <__cxa_atexit@plt+0xc7c4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sp, [r3], #3188 @ 0xc74 │ │ │ │ - strbteq sp, [r3], #3172 @ 0xc64 │ │ │ │ - strbteq sp, [r3], #3032 @ 0xbd8 │ │ │ │ + strbteq ip, [r3], #3188 @ 0xc74 │ │ │ │ + strbteq ip, [r3], #3172 @ 0xc64 │ │ │ │ + strbteq ip, [r3], #3032 @ 0xbd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ d4b88 <__cxa_atexit@plt+0xc7c88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 4006dc <__cxa_atexit@plt+0x3f37dc> │ │ │ │ + b 3fee74 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq sp, [r3], #2972 @ 0xb9c │ │ │ │ + strbteq ip, [r3], #2972 @ 0xb9c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b d4bac <__cxa_atexit@plt+0xc7cac> │ │ │ │ @@ -204655,15 +204655,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #292] @ d4de4 <__cxa_atexit@plt+0xc7ee4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r5, r1 │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldr r0, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, r0, r9 │ │ │ │ ldrsb r3, [r1] │ │ │ │ uxtb r0, r3 │ │ │ │ cmn r3, #1 │ │ │ │ bgt d4d44 <__cxa_atexit@plt+0xc7e44> │ │ │ │ @@ -204700,15 +204700,15 @@ │ │ │ │ bcs d4d84 <__cxa_atexit@plt+0xc7e84> │ │ │ │ ldr r3, [pc, #104] @ d4dd8 <__cxa_atexit@plt+0xc7ed8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ lsrs r0, r1, #16 │ │ │ │ lsr r0, r1, #11 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #1 │ │ │ │ movne r3, #2 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #2 │ │ │ │ @@ -204717,25 +204717,25 @@ │ │ │ │ add r2, r2, r3 │ │ │ │ mul r7, r2, r7 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, lr │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbteq sp, [r3], #2680 @ 0xa78 │ │ │ │ - strbteq sp, [r3], #2668 @ 0xa6c │ │ │ │ + strbteq ip, [r3], #2680 @ 0xa78 │ │ │ │ + strbteq ip, [r3], #2668 @ 0xa6c │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ - ldreq r7, [sl, #-3256] @ 0xfffff348 │ │ │ │ + ldreq r6, [sl, #-3264] @ 0xfffff340 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ andeq r0, r0, r8, ror #16 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ - strbteq sp, [r3], #2364 @ 0x93c │ │ │ │ + strbteq ip, [r3], #2364 @ 0x93c │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d4e58 <__cxa_atexit@plt+0xc7f58> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -204776,15 +204776,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbteq sp, [r3], #2168 @ 0x878 │ │ │ │ + strbteq ip, [r3], #2168 @ 0x878 │ │ │ │ andeq r0, r0, r7, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ d4f00 <__cxa_atexit@plt+0xc8000> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ @@ -204798,25 +204798,25 @@ │ │ │ │ mov r5, r7 │ │ │ │ b c940c <__cxa_atexit@plt+0xbc50c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq sp, [r3], #2080 @ 0x820 │ │ │ │ + strbteq ip, [r3], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d4f2c <__cxa_atexit@plt+0xc802c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b c940c <__cxa_atexit@plt+0xbc50c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq sp, [r3], #2040 @ 0x7f8 │ │ │ │ + strbteq ip, [r3], #2040 @ 0x7f8 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, #52] @ d4f80 <__cxa_atexit@plt+0xc8080> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ @@ -204829,22 +204829,22 @@ │ │ │ │ ldr r2, [r3, #8] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ mov r7, fp │ │ │ │ b d4bac <__cxa_atexit@plt+0xc7cac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sp, [r3], #1956 @ 0x7a4 │ │ │ │ + strbteq ip, [r3], #1956 @ 0x7a4 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b d4bac <__cxa_atexit@plt+0xc7cac> │ │ │ │ - strbteq sp, [r3], #1928 @ 0x788 │ │ │ │ + strbteq ip, [r3], #1928 @ 0x788 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b d4bac <__cxa_atexit@plt+0xc7cac> │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ @@ -204865,16 +204865,16 @@ │ │ │ │ str r3, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r7, [sl, #-2268] @ 0xfffff724 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r6, [sl, #-2276] @ 0xfffff71c │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ @@ -205054,21 +205054,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, fp │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r7, [sl, #-1572] @ 0xfffff9dc │ │ │ │ - ldreq r7, [sl, #-1704] @ 0xfffff958 │ │ │ │ + ldreq r6, [sl, #-1580] @ 0xfffff9d4 │ │ │ │ + ldreq r6, [sl, #-1712] @ 0xfffff950 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -205090,16 +205090,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d53a0 <__cxa_atexit@plt+0xc84a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r7, [sl, #-1380] @ 0xfffffa9c │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r6, [sl, #-1388] @ 0xfffffa94 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -205122,16 +205122,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d5420 <__cxa_atexit@plt+0xc8520> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r7, [sl, #-1252] @ 0xfffffb1c │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r6, [sl, #-1260] @ 0xfffffb14 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -205154,16 +205154,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d54a0 <__cxa_atexit@plt+0xc85a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r7, [sl, #-1124] @ 0xfffffb9c │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r6, [sl, #-1132] @ 0xfffffb94 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -205186,16 +205186,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d5520 <__cxa_atexit@plt+0xc8620> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r7, [sl, #-996] @ 0xfffffc1c │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r6, [sl, #-1004] @ 0xfffffc14 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, r5 │ │ │ │ ldr r3, [fp, #4]! │ │ │ │ ldr r9, [fp, #4] │ │ │ │ @@ -205250,16 +205250,16 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [fp] │ │ │ │ mov r5, fp │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r7, [sl, #-764] @ 0xfffffd04 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r6, [sl, #-772] @ 0xfffffcfc │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -205280,16 +205280,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d5698 <__cxa_atexit@plt+0xc8798> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r7, [sl, #-620] @ 0xfffffd94 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r6, [sl, #-628] @ 0xfffffd8c │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r3, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi d5730 <__cxa_atexit@plt+0xc8830> │ │ │ │ @@ -205319,24 +205319,24 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r5, r9 │ │ │ │ mov r7, lr │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [sl, #-4044] @ 0xfffff034 │ │ │ │ - ldreq r7, [sl, #-740] @ 0xfffffd1c │ │ │ │ + ldreq r5, [sl, #-4052] @ 0xfffff02c │ │ │ │ + ldreq r6, [sl, #-748] @ 0xfffffd14 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -205348,16 +205348,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r6, [sl, #-3872] @ 0xfffff0e0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r5, [sl, #-3880] @ 0xfffff0d8 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d5880 <__cxa_atexit@plt+0xc8980> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -205394,36 +205394,36 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r1, [r6, #136] @ 0x88 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r2, [r6, #144] @ 0x90 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r0, [pc, #76] @ d58b0 <__cxa_atexit@plt+0xc89b0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ mov sl, r6 │ │ │ │ b d5890 <__cxa_atexit@plt+0xc8990> │ │ │ │ mov r7, #148 @ 0x94 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [sl, #-3780] @ 0xfffff13c │ │ │ │ - ldreq r7, [sl, #-468] @ 0xfffffe2c │ │ │ │ + ldreq r5, [sl, #-3788] @ 0xfffff134 │ │ │ │ + ldreq r6, [sl, #-476] @ 0xfffffe24 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r7, [sl, #-416] @ 0xfffffe60 │ │ │ │ + ldreq r6, [sl, #-424] @ 0xfffffe58 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -205451,20 +205451,20 @@ │ │ │ │ stmib r8, {r1, r7} │ │ │ │ str r2, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r2, [r8, #20] │ │ │ │ str r3, [r5] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r7, [sl, #-184] @ 0xffffff48 │ │ │ │ + ldreq r6, [sl, #-192] @ 0xffffff40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -205503,15 +205503,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ beq d5a30 <__cxa_atexit@plt+0xc8b30> │ │ │ │ mov r7, r8 │ │ │ │ b d5a4c <__cxa_atexit@plt+0xc8b4c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r3, [pc, #36] @ d5a3c <__cxa_atexit@plt+0xc8b3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ beq d5a30 <__cxa_atexit@plt+0xc8b30> │ │ │ │ mov r7, r8 │ │ │ │ @@ -205584,15 +205584,15 @@ │ │ │ │ str fp, [r6, #-12] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r7, #143 @ 0x8f │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ cmp r9, #121 @ 0x79 │ │ │ │ bge d5bc0 <__cxa_atexit@plt+0xc8cc0> │ │ │ │ ldr r1, [pc, #136] @ d5bec <__cxa_atexit@plt+0xc8cec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4]! │ │ │ │ mov r1, #120 @ 0x78 │ │ │ │ str r1, [r6, #4] │ │ │ │ @@ -205611,32 +205611,32 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r3, [r6, #136] @ 0x88 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r1, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r7, [pc, #60] @ d5c04 <__cxa_atexit@plt+0xc8d04> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov fp, ip │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ mov r6, #148 @ 0x94 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ mov fp, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r6, [sl, #-3696] @ 0xfffff190 │ │ │ │ - ldreq r6, [sl, #-3644] @ 0xfffff1c4 │ │ │ │ - ldreq r6, [sl, #-3752] @ 0xfffff158 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r5, [sl, #-3704] @ 0xfffff188 │ │ │ │ + ldreq r5, [sl, #-3652] @ 0xfffff1bc │ │ │ │ + ldreq r5, [sl, #-3760] @ 0xfffff150 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - ldreq r6, [sl, #-3604] @ 0xfffff1ec │ │ │ │ - ldreq r6, [sl, #-3020] @ 0xfffff434 │ │ │ │ + ldreq r5, [sl, #-3612] @ 0xfffff1e4 │ │ │ │ + ldreq r5, [sl, #-3028] @ 0xfffff42c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -205656,19 +205656,19 @@ │ │ │ │ stmib r8, {r2, r7} │ │ │ │ str r3, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r6, [sl, #-3460] @ 0xfffff27c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r5, [sl, #-3468] @ 0xfffff274 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -205706,23 +205706,23 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ d5d4c <__cxa_atexit@plt+0xc8e4c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ - ldreq r6, [sl, #-2496] @ 0xfffff640 │ │ │ │ - ldreq r6, [sl, #-3048] @ 0xfffff418 │ │ │ │ + ldreq r5, [sl, #-2504] @ 0xfffff638 │ │ │ │ + ldreq r5, [sl, #-3056] @ 0xfffff410 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d5d9c <__cxa_atexit@plt+0xc8e9c> │ │ │ │ @@ -205733,17 +205733,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r6, [sl, #-2332] @ 0xfffff6e4 │ │ │ │ - strbteq ip, [r3], #3048 @ 0xbe8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r5, [sl, #-2340] @ 0xfffff6dc │ │ │ │ + strbteq fp, [r3], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d5e2c <__cxa_atexit@plt+0xc8f2c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -205770,17 +205770,17 @@ │ │ │ │ b d5e4c <__cxa_atexit@plt+0xc8f4c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [sl, #-2232] @ 0xfffff748 │ │ │ │ + ldreq r5, [sl, #-2240] @ 0xfffff740 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq ip, [r3], #2900 @ 0xb54 │ │ │ │ + strbteq fp, [r3], #2900 @ 0xb54 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d5e6c <__cxa_atexit@plt+0xc8f6c> │ │ │ │ ldr r7, [pc, #204] @ d5f2c <__cxa_atexit@plt+0xc902c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -205830,36 +205830,36 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r6, [sl, #-2140] @ 0xfffff7a4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r5, [sl, #-2148] @ 0xfffff79c │ │ │ │ @ instruction: 0xffffe460 │ │ │ │ - ldreq r6, [sl, #-2072] @ 0xfffff7e8 │ │ │ │ + ldreq r5, [sl, #-2080] @ 0xfffff7e0 │ │ │ │ @ instruction: 0xffffe540 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ - ldreq r6, [sl, #-1984] @ 0xfffff840 │ │ │ │ + ldreq r5, [sl, #-1992] @ 0xfffff838 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d5f74 <__cxa_atexit@plt+0xc9074> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ d5f7c <__cxa_atexit@plt+0xc907c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b a754f4 <__cxa_atexit@plt+0xa685f4> │ │ │ │ + b 18bc7cc <__cxa_atexit@plt+0x18af8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [sl, #-1844] @ 0xfffff8cc │ │ │ │ + ldreq r5, [sl, #-1852] @ 0xfffff8c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -205868,15 +205868,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b a754f4 <__cxa_atexit@plt+0xa685f4> │ │ │ │ + b 18bc7cc <__cxa_atexit@plt+0x18af8cc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -205908,33 +205908,33 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r6, [sl, #-1692] @ 0xfffff964 │ │ │ │ - ldreq r6, [sl, #-2856] @ 0xfffff4d8 │ │ │ │ - ldreq r6, [sl, #-2968] @ 0xfffff468 │ │ │ │ + ldreq r5, [sl, #-1700] @ 0xfffff95c │ │ │ │ + ldreq r5, [sl, #-2864] @ 0xfffff4d0 │ │ │ │ + ldreq r5, [sl, #-2976] @ 0xfffff460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ d60a0 <__cxa_atexit@plt+0xc91a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ d60a4 <__cxa_atexit@plt+0xc91a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [sl, #-2896] @ 0xfffff4b0 │ │ │ │ - ldreq r6, [sl, #-2796] @ 0xfffff514 │ │ │ │ - strbteq ip, [r3], #2196 @ 0x894 │ │ │ │ + ldreq r5, [sl, #-2904] @ 0xfffff4a8 │ │ │ │ + ldreq r5, [sl, #-2804] @ 0xfffff50c │ │ │ │ + strbteq fp, [r3], #2196 @ 0x894 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d60ec <__cxa_atexit@plt+0xc91ec> │ │ │ │ ldr r2, [pc, #44] @ d60f4 <__cxa_atexit@plt+0xc91f4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -205942,20 +205942,20 @@ │ │ │ │ ldr r1, [pc, #36] @ d60f8 <__cxa_atexit@plt+0xc91f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2819e4 <__cxa_atexit@plt+0x274ae4> │ │ │ │ + b 10c933c <__cxa_atexit@plt+0x10bc43c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r6, [sl, #-1480] @ 0xfffffa38 │ │ │ │ - strbteq ip, [r3], #2096 @ 0x830 │ │ │ │ + ldreq r5, [sl, #-1488] @ 0xfffffa30 │ │ │ │ + strbteq fp, [r3], #2096 @ 0x830 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne d6128 <__cxa_atexit@plt+0xc9228> │ │ │ │ ldr r7, [pc, #120] @ d6194 <__cxa_atexit@plt+0xc9294> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -205981,21 +205981,21 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #32] @ d6198 <__cxa_atexit@plt+0xc9298> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq ip, [r3], #1764 @ 0x6e4 │ │ │ │ - strbteq ip, [r3], #1752 @ 0x6d8 │ │ │ │ - strbteq ip, [r3], #1696 @ 0x6a0 │ │ │ │ + strbteq fp, [r3], #1764 @ 0x6e4 │ │ │ │ + strbteq fp, [r3], #1752 @ 0x6d8 │ │ │ │ + strbteq fp, [r3], #1696 @ 0x6a0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbteq ip, [r3], #1916 @ 0x77c │ │ │ │ + strbteq fp, [r3], #1916 @ 0x77c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d61cc <__cxa_atexit@plt+0xc92cc> │ │ │ │ ldr r7, [pc, #40] @ d61e4 <__cxa_atexit@plt+0xc92e4> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -206003,50 +206003,50 @@ │ │ │ │ ldr r0, [pc, #32] @ d61e8 <__cxa_atexit@plt+0xc92e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ d61e0 <__cxa_atexit@plt+0xc92e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq ip, [r3], #1660 @ 0x67c │ │ │ │ - strbteq ip, [r3], #1648 @ 0x670 │ │ │ │ - strbteq ip, [r3], #1824 @ 0x720 │ │ │ │ + strbteq fp, [r3], #1660 @ 0x67c │ │ │ │ + strbteq fp, [r3], #1648 @ 0x670 │ │ │ │ + strbteq fp, [r3], #1824 @ 0x720 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ d6218 <__cxa_atexit@plt+0xc9318> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ d621c <__cxa_atexit@plt+0xc931c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r6, [sl, #-2500] @ 0xfffff63c │ │ │ │ - strbteq ip, [r3], #1772 @ 0x6ec │ │ │ │ + ldreq r5, [sl, #-2508] @ 0xfffff634 │ │ │ │ + strbteq fp, [r3], #1772 @ 0x6ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d6240 <__cxa_atexit@plt+0xc9340> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 27b918 <__cxa_atexit@plt+0x26ea18> │ │ │ │ + b 10c3270 <__cxa_atexit@plt+0x10b6370> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d6264 <__cxa_atexit@plt+0xc9364> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 4006d4 <__cxa_atexit@plt+0x3f37d4> │ │ │ │ - ldreq r6, [sl, #-1128] @ 0xfffffb98 │ │ │ │ - strbteq ip, [r3], #1688 @ 0x698 │ │ │ │ + b 3fee6c <__cxa_atexit@plt+0x3f1f6c> │ │ │ │ + ldreq r5, [sl, #-1136] @ 0xfffffb90 │ │ │ │ + strbteq fp, [r3], #1688 @ 0x698 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi d6350 <__cxa_atexit@plt+0xc9450> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -206095,40 +206095,40 @@ │ │ │ │ str ip, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r8, r6, #43 @ 0x2b │ │ │ │ mov r5, r9 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 2ad6f8 <__cxa_atexit@plt+0x2a07f8> │ │ │ │ + b 10f5050 <__cxa_atexit@plt+0x10e8150> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [sl, #-1020] @ 0xfffffc04 │ │ │ │ - ldreq r6, [sl, #-1144] @ 0xfffffb88 │ │ │ │ - ldreq r6, [sl, #-2312] @ 0xfffff6f8 │ │ │ │ - ldreq r6, [sl, #-1000] @ 0xfffffc18 │ │ │ │ - ldreq r6, [sl, #-1060] @ 0xfffffbdc │ │ │ │ + ldreq r5, [sl, #-1028] @ 0xfffffbfc │ │ │ │ + ldreq r5, [sl, #-1152] @ 0xfffffb80 │ │ │ │ + ldreq r5, [sl, #-2320] @ 0xfffff6f0 │ │ │ │ + ldreq r5, [sl, #-1008] @ 0xfffffc10 │ │ │ │ + ldreq r5, [sl, #-1068] @ 0xfffffbd4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldreq r6, [sl, #-984] @ 0xfffffc28 │ │ │ │ - ldreq r6, [sl, #-2208] @ 0xfffff760 │ │ │ │ + ldreq r5, [sl, #-992] @ 0xfffffc20 │ │ │ │ + ldreq r5, [sl, #-2216] @ 0xfffff758 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d63ac <__cxa_atexit@plt+0xc94ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - ldreq r6, [sl, #-2108] @ 0xfffff7c4 │ │ │ │ - strbteq ip, [r3], #1328 @ 0x530 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + ldreq r5, [sl, #-2116] @ 0xfffff7bc │ │ │ │ + strbteq fp, [r3], #1328 @ 0x530 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d642c <__cxa_atexit@plt+0xc952c> │ │ │ │ ldr r1, [pc, #100] @ d6434 <__cxa_atexit@plt+0xc9534> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -206154,35 +206154,35 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq r6, [sl, #-692] @ 0xfffffd4c │ │ │ │ + ldreq r5, [sl, #-700] @ 0xfffffd44 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq ip, [r3], #716 @ 0x2cc │ │ │ │ - strbteq ip, [r3], #696 @ 0x2b8 │ │ │ │ - strbteq ip, [r3], #1176 @ 0x498 │ │ │ │ + strbteq fp, [r3], #716 @ 0x2cc │ │ │ │ + strbteq fp, [r3], #696 @ 0x2b8 │ │ │ │ + strbteq fp, [r3], #1176 @ 0x498 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ d647c <__cxa_atexit@plt+0xc957c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [pc, #24] @ d6480 <__cxa_atexit@plt+0xc9580> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #12] @ d6484 <__cxa_atexit@plt+0xc9584> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq ip, [r3], #616 @ 0x268 │ │ │ │ - strbteq ip, [r3], #600 @ 0x258 │ │ │ │ - strbteq ip, [r3], #1092 @ 0x444 │ │ │ │ + strbteq fp, [r3], #616 @ 0x268 │ │ │ │ + strbteq fp, [r3], #600 @ 0x258 │ │ │ │ + strbteq fp, [r3], #1092 @ 0x444 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ mvn r1, #1 │ │ │ │ add r7, r1, r7, lsl #1 │ │ │ │ @@ -206269,24 +206269,24 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #300] @ d6748 <__cxa_atexit@plt+0xc9848> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ stm r5, {r2, lr} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ add r3, lr, #8 │ │ │ │ add r2, r3, r2 │ │ │ │ ldrsb r1, [r2] │ │ │ │ uxtb r3, r1 │ │ │ │ cmn r1, #1 │ │ │ │ bgt d669c <__cxa_atexit@plt+0xc979c> │ │ │ │ ldrb r1, [r2, #1] │ │ │ │ @@ -206320,15 +206320,15 @@ │ │ │ │ movne r2, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bcs d66d4 <__cxa_atexit@plt+0xc97d4> │ │ │ │ ldr r3, [pc, #92] @ d6724 <__cxa_atexit@plt+0xc9824> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ lsrs r3, r2, #16 │ │ │ │ lsr r3, r2, #11 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, #2 │ │ │ │ @@ -206336,31 +206336,31 @@ │ │ │ │ mul r7, r3, r7 │ │ │ │ ldr r1, [pc, #76] @ d674c <__cxa_atexit@plt+0xc984c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbteq ip, [r3], #504 @ 0x1f8 │ │ │ │ - strbteq ip, [r3], #492 @ 0x1ec │ │ │ │ + strbteq fp, [r3], #504 @ 0x1f8 │ │ │ │ + strbteq fp, [r3], #492 @ 0x1ec │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror #7 │ │ │ │ - ldreq r6, [sl, #-820] @ 0xfffffccc │ │ │ │ + ldreq r5, [sl, #-828] @ 0xfffffcc4 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ andeq r0, r0, r0, ror #8 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ - ldreq r6, [sl, #-908] @ 0xfffffc74 │ │ │ │ + ldreq r5, [sl, #-916] @ 0xfffffc6c │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ muleq r0, r4, r2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #13 │ │ │ │ - strbteq ip, [r3], #364 @ 0x16c │ │ │ │ + strbteq fp, [r3], #364 @ 0x16c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #92] @ d67cc <__cxa_atexit@plt+0xc98cc> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -206379,38 +206379,38 @@ │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ sub r1, r5, #4 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq ip, [r3], #232 @ 0xe8 │ │ │ │ + strbteq fp, [r3], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ d6814 <__cxa_atexit@plt+0xc9914> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq ip, [r3], #40 @ 0x28 │ │ │ │ + strbteq fp, [r3], #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -206423,25 +206423,25 @@ │ │ │ │ ldmda r5, {r0, r1, r2} │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r3, [pc, #24] @ d6890 <__cxa_atexit@plt+0xc9990> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq r6, [sl, #-128] @ 0xffffff80 │ │ │ │ + ldreq r5, [sl, #-136] @ 0xffffff78 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq fp, [r3], #4012 @ 0xfac │ │ │ │ + strbteq sl, [r3], #4012 @ 0xfac │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d68e4 <__cxa_atexit@plt+0xc99e4> │ │ │ │ @@ -206452,31 +206452,31 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldmdb r5, {r1, r2} │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ sub r8, r6, #11 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r3, [pc, #24] @ d6904 <__cxa_atexit@plt+0xc9a04> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r6, [sl, #-12] │ │ │ │ + ldreq r5, [sl, #-20] @ 0xffffffec │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d6924 <__cxa_atexit@plt+0xc9a24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -206487,17 +206487,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r6, [sl, #-460] @ 0xfffffe34 │ │ │ │ - strbteq fp, [r3], #3912 @ 0xf48 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r5, [sl, #-468] @ 0xfffffe2c │ │ │ │ + strbteq sl, [r3], #3912 @ 0xf48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #92] @ d69f0 <__cxa_atexit@plt+0xc9af0> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -206516,38 +206516,38 @@ │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ sub r1, r5, #4 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq fp, [r3], #3780 @ 0xec4 │ │ │ │ + strbteq sl, [r3], #3780 @ 0xec4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ d6a38 <__cxa_atexit@plt+0xc9b38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq fp, [r3], #3588 @ 0xe04 │ │ │ │ + strbteq sl, [r3], #3588 @ 0xe04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -206560,25 +206560,25 @@ │ │ │ │ ldmda r5, {r0, r1, r2} │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r3, [pc, #24] @ d6ab4 <__cxa_atexit@plt+0xc9bb4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq r5, [sl, #-3676] @ 0xfffff1a4 │ │ │ │ + ldreq r4, [sl, #-3684] @ 0xfffff19c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq fp, [r3], #3464 @ 0xd88 │ │ │ │ + strbteq sl, [r3], #3464 @ 0xd88 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d6b08 <__cxa_atexit@plt+0xc9c08> │ │ │ │ @@ -206589,31 +206589,31 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldmdb r5, {r1, r2} │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ sub r8, r6, #11 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r3, [pc, #24] @ d6b28 <__cxa_atexit@plt+0xc9c28> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r5, [sl, #-3560] @ 0xfffff218 │ │ │ │ + ldreq r4, [sl, #-3568] @ 0xfffff210 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d6b48 <__cxa_atexit@plt+0xc9c48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -206624,17 +206624,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [sl, #-4008] @ 0xfffff058 │ │ │ │ - strbteq fp, [r3], #3364 @ 0xd24 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [sl, #-4016] @ 0xfffff050 │ │ │ │ + strbteq sl, [r3], #3364 @ 0xd24 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r8, r5 │ │ │ │ ldr r1, [r8, #4]! │ │ │ │ ldmib r8, {r2, r7} │ │ │ │ add r0, r9, #8 │ │ │ │ @@ -206653,37 +206653,37 @@ │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq fp, [r3], #3232 @ 0xca0 │ │ │ │ + strbteq sl, [r3], #3232 @ 0xca0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ d6c58 <__cxa_atexit@plt+0xc9d58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq fp, [r3], #3044 @ 0xbe4 │ │ │ │ + strbteq sl, [r3], #3044 @ 0xbe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -206696,25 +206696,25 @@ │ │ │ │ ldmda r5, {r0, r1, r2} │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r3, [pc, #24] @ d6cd4 <__cxa_atexit@plt+0xc9dd4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq r5, [sl, #-3132] @ 0xfffff3c4 │ │ │ │ + ldreq r4, [sl, #-3140] @ 0xfffff3bc │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq fp, [r3], #2920 @ 0xb68 │ │ │ │ + strbteq sl, [r3], #2920 @ 0xb68 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d6d28 <__cxa_atexit@plt+0xc9e28> │ │ │ │ @@ -206725,31 +206725,31 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldmdb r5, {r1, r2} │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ sub r8, r6, #11 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r3, [pc, #24] @ d6d48 <__cxa_atexit@plt+0xc9e48> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r5, [sl, #-3016] @ 0xfffff438 │ │ │ │ + ldreq r4, [sl, #-3024] @ 0xfffff430 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d6d68 <__cxa_atexit@plt+0xc9e68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -206760,17 +206760,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [sl, #-3464] @ 0xfffff278 │ │ │ │ - strbteq fp, [r3], #2820 @ 0xb04 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [sl, #-3472] @ 0xfffff270 │ │ │ │ + strbteq sl, [r3], #2820 @ 0xb04 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, r7 │ │ │ │ add r7, r5, #8 │ │ │ │ ldm r7, {r2, r3, r7} │ │ │ │ mov r1, #0 │ │ │ │ @@ -206857,38 +206857,38 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ mov r9, #0 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq fp, [r3], #2416 @ 0x970 │ │ │ │ + strbteq sl, [r3], #2416 @ 0x970 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ d6f8c <__cxa_atexit@plt+0xca08c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq fp, [r3], #2224 @ 0x8b0 │ │ │ │ + strbteq sl, [r3], #2224 @ 0x8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -206901,25 +206901,25 @@ │ │ │ │ ldmda r5, {r0, r1, r2} │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r3, [pc, #24] @ d7008 <__cxa_atexit@plt+0xca108> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq r5, [sl, #-2312] @ 0xfffff6f8 │ │ │ │ + ldreq r4, [sl, #-2320] @ 0xfffff6f0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq fp, [r3], #2100 @ 0x834 │ │ │ │ + strbteq sl, [r3], #2100 @ 0x834 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d705c <__cxa_atexit@plt+0xca15c> │ │ │ │ @@ -206930,31 +206930,31 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldmdb r5, {r1, r2} │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ sub r8, r6, #11 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r3, [pc, #24] @ d707c <__cxa_atexit@plt+0xca17c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r5, [sl, #-2196] @ 0xfffff76c │ │ │ │ + ldreq r4, [sl, #-2204] @ 0xfffff764 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d709c <__cxa_atexit@plt+0xca19c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -206965,17 +206965,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [sl, #-2644] @ 0xfffff5ac │ │ │ │ - strbteq fp, [r3], #2000 @ 0x7d0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [sl, #-2652] @ 0xfffff5a4 │ │ │ │ + strbteq sl, [r3], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r9, r7 │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r6, r5 │ │ │ │ ldr r8, [r6, #4]! │ │ │ │ @@ -207024,41 +207024,41 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ ldmib sp, {r4, r6} │ │ │ │ mov r9, #0 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r6 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbteq fp, [r3], #1736 @ 0x6c8 │ │ │ │ + strbteq sl, [r3], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ d7234 <__cxa_atexit@plt+0xca334> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq fp, [r3], #1544 @ 0x608 │ │ │ │ + strbteq sl, [r3], #1544 @ 0x608 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -207071,25 +207071,25 @@ │ │ │ │ ldmda r5, {r0, r1, r2} │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r3, [pc, #24] @ d72b0 <__cxa_atexit@plt+0xca3b0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq r5, [sl, #-1632] @ 0xfffff9a0 │ │ │ │ + ldreq r4, [sl, #-1640] @ 0xfffff998 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq fp, [r3], #1420 @ 0x58c │ │ │ │ + strbteq sl, [r3], #1420 @ 0x58c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d7304 <__cxa_atexit@plt+0xca404> │ │ │ │ @@ -207100,31 +207100,31 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldmdb r5, {r1, r2} │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ sub r8, r6, #11 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r3, [pc, #24] @ d7324 <__cxa_atexit@plt+0xca424> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r5, [sl, #-1516] @ 0xfffffa14 │ │ │ │ + ldreq r4, [sl, #-1524] @ 0xfffffa0c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d7344 <__cxa_atexit@plt+0xca444> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -207135,17 +207135,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [sl, #-1964] @ 0xfffff854 │ │ │ │ - strbteq fp, [r3], #1308 @ 0x51c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [sl, #-1972] @ 0xfffff84c │ │ │ │ + strbteq sl, [r3], #1308 @ 0x51c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d7424 <__cxa_atexit@plt+0xca524> │ │ │ │ @@ -207158,43 +207158,43 @@ │ │ │ │ sub r8, r1, #1 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc d7434 <__cxa_atexit@plt+0xca534> │ │ │ │ cmp r8, #1 │ │ │ │ bne d73ec <__cxa_atexit@plt+0xca4ec> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r2, [pc, #88] @ d744c <__cxa_atexit@plt+0xca54c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #80] @ d7450 <__cxa_atexit@plt+0xca550> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #76] @ d7454 <__cxa_atexit@plt+0xca554> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [sl, #-728] @ 0xfffffd28 │ │ │ │ + ldreq r4, [sl, #-736] @ 0xfffffd20 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - ldreq r5, [sl, #-2012] @ 0xfffff824 │ │ │ │ - ldreq r5, [sl, #-664] @ 0xfffffd68 │ │ │ │ - strbteq fp, [r3], #1108 @ 0x454 │ │ │ │ + ldreq r4, [sl, #-2020] @ 0xfffff81c │ │ │ │ + ldreq r4, [sl, #-672] @ 0xfffffd60 │ │ │ │ + strbteq sl, [r3], #1108 @ 0x454 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -207221,17 +207221,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - ldreq r5, [sl, #-1848] @ 0xfffff8c8 │ │ │ │ - ldreq r5, [sl, #-492] @ 0xfffffe14 │ │ │ │ - strbteq fp, [r3], #1028 @ 0x404 │ │ │ │ + ldreq r4, [sl, #-1856] @ 0xfffff8c0 │ │ │ │ + ldreq r4, [sl, #-500] @ 0xfffffe0c │ │ │ │ + strbteq sl, [r3], #1028 @ 0x404 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d755c <__cxa_atexit@plt+0xca65c> │ │ │ │ @@ -207248,35 +207248,35 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq d7554 <__cxa_atexit@plt+0xca654> │ │ │ │ ldr r3, [pc, #48] @ d7574 <__cxa_atexit@plt+0xca674> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r5, [sl, #-376] @ 0xfffffe88 │ │ │ │ + ldreq r4, [sl, #-384] @ 0xfffffe80 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq fp, [r3], #888 @ 0x378 │ │ │ │ + strbteq sl, [r3], #888 @ 0x378 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d759c <__cxa_atexit@plt+0xca69c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq fp, [r3], #848 @ 0x350 │ │ │ │ + strbteq sl, [r3], #848 @ 0x350 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp ip, r3 │ │ │ │ bcc d7690 <__cxa_atexit@plt+0xca790> │ │ │ │ ldr lr, [pc, #256] @ d76c4 <__cxa_atexit@plt+0xca7c4> │ │ │ │ @@ -207334,48 +207334,48 @@ │ │ │ │ bx r1 │ │ │ │ ldr r6, [pc, #64] @ d76d8 <__cxa_atexit@plt+0xca7d8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ mov r0, #28 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, lr │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xffffedf4 │ │ │ │ - ldreq r5, [sl, #-200] @ 0xffffff38 │ │ │ │ - ldreq r5, [sl, #-208] @ 0xffffff30 │ │ │ │ + ldreq r4, [sl, #-208] @ 0xffffff30 │ │ │ │ + ldreq r4, [sl, #-216] @ 0xffffff28 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - ldreq r5, [sl, #-1484] @ 0xfffffa34 │ │ │ │ + ldreq r4, [sl, #-1492] @ 0xfffffa2c │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - strbteq fp, [r3], #452 @ 0x1c4 │ │ │ │ + strbteq sl, [r3], #452 @ 0x1c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d771c <__cxa_atexit@plt+0xca81c> │ │ │ │ ldr r2, [pc, #36] @ d7724 <__cxa_atexit@plt+0xca824> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ d7728 <__cxa_atexit@plt+0xca828> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [sl, #-3996] @ 0xfffff064 │ │ │ │ - ldreq r5, [sl, #-1236] @ 0xfffffb2c │ │ │ │ - strbteq fp, [r3], #540 @ 0x21c │ │ │ │ + ldreq r3, [sl, #-4004] @ 0xfffff05c │ │ │ │ + ldreq r4, [sl, #-1244] @ 0xfffffb24 │ │ │ │ + strbteq sl, [r3], #540 @ 0x21c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #136 @ 0x88 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -207453,22 +207453,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #136 @ 0x88 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe958 │ │ │ │ @ instruction: 0xffffeb10 │ │ │ │ - ldreq r5, [sl, #-1016] @ 0xfffffc08 │ │ │ │ - ldreq r4, [sl, #-3864] @ 0xfffff0e8 │ │ │ │ - ldreq r4, [sl, #-3820] @ 0xfffff114 │ │ │ │ - ldreq r5, [sl, #-920] @ 0xfffffc68 │ │ │ │ - ldreq r5, [sl, #-912] @ 0xfffffc70 │ │ │ │ + ldreq r4, [sl, #-1024] @ 0xfffffc00 │ │ │ │ + ldreq r3, [sl, #-3872] @ 0xfffff0e0 │ │ │ │ + ldreq r3, [sl, #-3828] @ 0xfffff10c │ │ │ │ + ldreq r4, [sl, #-928] @ 0xfffffc60 │ │ │ │ + ldreq r4, [sl, #-920] @ 0xfffffc68 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - strbteq fp, [r3], #168 @ 0xa8 │ │ │ │ + strbteq sl, [r3], #168 @ 0xa8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d78f8 <__cxa_atexit@plt+0xca9f8> │ │ │ │ ldr r2, [pc, #60] @ d7900 <__cxa_atexit@plt+0xcaa00> │ │ │ │ @@ -207485,23 +207485,23 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq fp, [r3], #72 @ 0x48 │ │ │ │ + strbteq sl, [r3], #72 @ 0x48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b d773c <__cxa_atexit@plt+0xca83c> │ │ │ │ - strbteq fp, [r3], #40 @ 0x28 │ │ │ │ + strbteq sl, [r3], #40 @ 0x28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d796c <__cxa_atexit@plt+0xcaa6c> │ │ │ │ ldr r2, [pc, #48] @ d7978 <__cxa_atexit@plt+0xcaa78> │ │ │ │ @@ -207514,17 +207514,17 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r8, [pc, #24] @ d7980 <__cxa_atexit@plt+0xcaa80> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b d773c <__cxa_atexit@plt+0xca83c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [sl, #-3412] @ 0xfffff2ac │ │ │ │ - ldreq r4, [sl, #-3760] @ 0xfffff150 │ │ │ │ - ldreq r4, [sl, #-3952] @ 0xfffff090 │ │ │ │ + ldreq r3, [sl, #-3420] @ 0xfffff2a4 │ │ │ │ + ldreq r3, [sl, #-3768] @ 0xfffff148 │ │ │ │ + ldreq r3, [sl, #-3960] @ 0xfffff088 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d7a30 <__cxa_atexit@plt+0xcab30> │ │ │ │ ldr lr, [pc, #152] @ d7a3c <__cxa_atexit@plt+0xcab3c> │ │ │ │ @@ -207542,115 +207542,115 @@ │ │ │ │ beq d7a24 <__cxa_atexit@plt+0xcab24> │ │ │ │ cmp r2, #2 │ │ │ │ bne d79ec <__cxa_atexit@plt+0xcaaec> │ │ │ │ ldr r3, [pc, #108] @ d7a4c <__cxa_atexit@plt+0xcab4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ - b 4006dc <__cxa_atexit@plt+0x3f37dc> │ │ │ │ + b 3fee74 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ ldr r1, [pc, #80] @ d7a44 <__cxa_atexit@plt+0xcab44> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #-12]! │ │ │ │ str r1, [r2, #-8] │ │ │ │ tst r7, #3 │ │ │ │ beq d7a24 <__cxa_atexit@plt+0xcab24> │ │ │ │ ldr r3, [pc, #56] @ d7a48 <__cxa_atexit@plt+0xcab48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r7 │ │ │ │ - b 4006e4 <__cxa_atexit@plt+0x3f37e4> │ │ │ │ + b 3fee7c <__cxa_atexit@plt+0x3f1f7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldreq r4, [sl, #-3304] @ 0xfffff318 │ │ │ │ + ldreq r3, [sl, #-3312] @ 0xfffff310 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d7a78 <__cxa_atexit@plt+0xcab78> │ │ │ │ ldr r3, [pc, #84] @ d7ac0 <__cxa_atexit@plt+0xcabc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ - b 4006dc <__cxa_atexit@plt+0x3f37dc> │ │ │ │ + b 3fee74 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ ldr r2, [pc, #56] @ d7ab8 <__cxa_atexit@plt+0xcabb8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq d7ab0 <__cxa_atexit@plt+0xcabb0> │ │ │ │ ldr r2, [pc, #32] @ d7abc <__cxa_atexit@plt+0xcabbc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 4006e4 <__cxa_atexit@plt+0x3f37e4> │ │ │ │ + b 3fee7c <__cxa_atexit@plt+0x3f1f7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d7ae4 <__cxa_atexit@plt+0xcabe4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - strbteq sl, [r3], #3324 @ 0xcfc │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + strbteq r9, [r3], #3324 @ 0xcfc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d7b08 <__cxa_atexit@plt+0xcac08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ - b 4006e4 <__cxa_atexit@plt+0x3f37e4> │ │ │ │ + b 3fee7c <__cxa_atexit@plt+0x3f1f7c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d7b2c <__cxa_atexit@plt+0xcac2c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - strbteq sl, [r3], #3252 @ 0xcb4 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + strbteq r9, [r3], #3252 @ 0xcb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d7b68 <__cxa_atexit@plt+0xcac68> │ │ │ │ ldr r2, [pc, #36] @ d7b70 <__cxa_atexit@plt+0xcac70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ d7b74 <__cxa_atexit@plt+0xcac74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r3], #2964 @ 0xb94 │ │ │ │ - ldreq r4, [sl, #-2888] @ 0xfffff4b8 │ │ │ │ - strbteq sl, [r3], #2912 @ 0xb60 │ │ │ │ + strbteq r9, [r3], #2964 @ 0xb94 │ │ │ │ + ldreq r3, [sl, #-2896] @ 0xfffff4b0 │ │ │ │ + strbteq r9, [r3], #2912 @ 0xb60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub ip, r5, #8 │ │ │ │ cmp fp, ip │ │ │ │ bhi d7c00 <__cxa_atexit@plt+0xcad00> │ │ │ │ @@ -207675,27 +207675,27 @@ │ │ │ │ ldr r5, [pc, #60] @ d7c24 <__cxa_atexit@plt+0xcad24> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #52] @ d7c28 <__cxa_atexit@plt+0xcad28> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, ip │ │ │ │ - b aaeffc <__cxa_atexit@plt+0xaa20fc> │ │ │ │ + b 18f62d4 <__cxa_atexit@plt+0x18e93d4> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - ldreq r4, [sl, #-4008] @ 0xfffff058 │ │ │ │ - ldreq r4, [sl, #-2852] @ 0xfffff4dc │ │ │ │ - ldreq r4, [sl, #-2764] @ 0xfffff534 │ │ │ │ - strbteq sl, [r3], #2736 @ 0xab0 │ │ │ │ + ldreq r3, [sl, #-4016] @ 0xfffff050 │ │ │ │ + ldreq r3, [sl, #-2860] @ 0xfffff4d4 │ │ │ │ + ldreq r3, [sl, #-2772] @ 0xfffff52c │ │ │ │ + strbteq r9, [r3], #2736 @ 0xab0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d7cd8 <__cxa_atexit@plt+0xcadd8> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -207729,32 +207729,32 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r6, [pc, #76] @ d7d14 <__cxa_atexit@plt+0xcae14> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #2 │ │ │ │ mov r5, ip │ │ │ │ mov r6, r3 │ │ │ │ - b aaeffc <__cxa_atexit@plt+0xaa20fc> │ │ │ │ + b 18f62d4 <__cxa_atexit@plt+0x18e93d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b d7cf4 <__cxa_atexit@plt+0xcadf4> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [sl, #-2628] @ 0xfffff5bc │ │ │ │ + ldreq r3, [sl, #-2636] @ 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - ldreq r4, [sl, #-3800] @ 0xfffff128 │ │ │ │ - ldreq r4, [sl, #-2640] @ 0xfffff5b0 │ │ │ │ - ldreq r4, [sl, #-2552] @ 0xfffff608 │ │ │ │ - strbteq sl, [r3], #2904 @ 0xb58 │ │ │ │ + ldreq r3, [sl, #-3808] @ 0xfffff120 │ │ │ │ + ldreq r3, [sl, #-2648] @ 0xfffff5a8 │ │ │ │ + ldreq r3, [sl, #-2560] @ 0xfffff600 │ │ │ │ + strbteq r9, [r3], #2904 @ 0xb58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d7dc0 <__cxa_atexit@plt+0xcaec0> │ │ │ │ ldr r1, [pc, #144] @ d7dcc <__cxa_atexit@plt+0xcaecc> │ │ │ │ @@ -207792,22 +207792,22 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq r4, [sl, #-2380] @ 0xfffff6b4 │ │ │ │ + ldreq r3, [sl, #-2388] @ 0xfffff6ac │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbteq sl, [r3], #2608 @ 0xa30 │ │ │ │ - strbteq sl, [r3], #2588 @ 0xa1c │ │ │ │ + strbteq r9, [r3], #2608 @ 0xa30 │ │ │ │ + strbteq r9, [r3], #2588 @ 0xa1c │ │ │ │ andeq r0, r0, r8, lsr #21 │ │ │ │ - strbteq sl, [r3], #2552 @ 0x9f8 │ │ │ │ - strbteq sl, [r3], #2540 @ 0x9ec │ │ │ │ - strbteq sl, [r3], #2692 @ 0xa84 │ │ │ │ + strbteq r9, [r3], #2552 @ 0x9f8 │ │ │ │ + strbteq r9, [r3], #2540 @ 0x9ec │ │ │ │ + strbteq r9, [r3], #2692 @ 0xa84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d7e1c <__cxa_atexit@plt+0xcaf1c> │ │ │ │ ldr r1, [pc, #68] @ d7e50 <__cxa_atexit@plt+0xcaf50> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -207822,18 +207822,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ ldr r0, [pc, #16] @ d7e4c <__cxa_atexit@plt+0xcaf4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - strbteq sl, [r3], #2420 @ 0x974 │ │ │ │ - strbteq sl, [r3], #2408 @ 0x968 │ │ │ │ + strbteq r9, [r3], #2420 @ 0x974 │ │ │ │ + strbteq r9, [r3], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq sl, [r3], #2568 @ 0xa08 │ │ │ │ + strbteq r9, [r3], #2568 @ 0xa08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr lr, [pc, #48] @ d7e9c <__cxa_atexit@plt+0xcaf9c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -207844,15 +207844,15 @@ │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq d7e94 <__cxa_atexit@plt+0xcaf94> │ │ │ │ b d7eac <__cxa_atexit@plt+0xcafac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq sl, [r3], #2492 @ 0x9bc │ │ │ │ + strbteq r9, [r3], #2492 @ 0x9bc │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #1 │ │ │ │ blt d7eec <__cxa_atexit@plt+0xcafec> │ │ │ │ mov r2, r5 │ │ │ │ @@ -207862,15 +207862,15 @@ │ │ │ │ cmp r7, #1 │ │ │ │ bne d7f54 <__cxa_atexit@plt+0xcb054> │ │ │ │ ldr r7, [pc, #528] @ d80ec <__cxa_atexit@plt+0xcb1ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r7, [pc, #524] @ d8100 <__cxa_atexit@plt+0xcb200> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r7, [pc, #516] @ d8104 <__cxa_atexit@plt+0xcb204> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq d7f4c <__cxa_atexit@plt+0xcb04c> │ │ │ │ @@ -207886,15 +207886,15 @@ │ │ │ │ beq d7f4c <__cxa_atexit@plt+0xcb04c> │ │ │ │ ldr r7, [pc, #448] @ d80f8 <__cxa_atexit@plt+0xcb1f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #440] @ d80fc <__cxa_atexit@plt+0xcb1fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov lr, r5 │ │ │ │ ldr r0, [lr, #4]! │ │ │ │ add ip, r0, r1 │ │ │ │ cmp r0, ip │ │ │ │ bge d7fa8 <__cxa_atexit@plt+0xcb0a8> │ │ │ │ @@ -207925,15 +207925,15 @@ │ │ │ │ ldr r0, [pc, #276] @ d80e4 <__cxa_atexit@plt+0xcb1e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #304] @ d810c <__cxa_atexit@plt+0xcb20c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ add r1, r8, #8 │ │ │ │ add r0, r1, r0 │ │ │ │ ldrsb r3, [r0] │ │ │ │ uxtb r1, r3 │ │ │ │ cmn r3, #1 │ │ │ │ bgt d8058 <__cxa_atexit@plt+0xcb158> │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -207969,15 +207969,15 @@ │ │ │ │ bcs d8098 <__cxa_atexit@plt+0xcb198> │ │ │ │ ldr r3, [pc, #100] @ d80e8 <__cxa_atexit@plt+0xcb1e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ lsrs r1, r0, #16 │ │ │ │ lsr r1, r0, #11 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #1 │ │ │ │ movne r3, #2 │ │ │ │ cmp r1, #0 │ │ │ │ movne r2, #2 │ │ │ │ @@ -207985,46 +207985,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, r3 │ │ │ │ mul r7, r2, r7 │ │ │ │ stmib r5, {r1, r7} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r5, lr │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbteq sl, [r3], #1884 @ 0x75c │ │ │ │ - strbteq sl, [r3], #1872 @ 0x750 │ │ │ │ + strbteq r9, [r3], #1884 @ 0x75c │ │ │ │ + strbteq r9, [r3], #1872 @ 0x750 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ muleq r0, r0, r2 │ │ │ │ - ldreq r4, [sl, #-2480] @ 0xfffff650 │ │ │ │ + ldreq r3, [sl, #-2488] @ 0xfffff648 │ │ │ │ muleq r0, r4, r2 │ │ │ │ - ldreq r4, [sl, #-2452] @ 0xfffff66c │ │ │ │ + ldreq r3, [sl, #-2460] @ 0xfffff664 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ - ldreq r4, [sl, #-2520] @ 0xfffff628 │ │ │ │ + ldreq r3, [sl, #-2528] @ 0xfffff620 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ - strbteq sl, [r3], #1836 @ 0x72c │ │ │ │ + strbteq r9, [r3], #1836 @ 0x72c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d8134 <__cxa_atexit@plt+0xcb234> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d8154 <__cxa_atexit@plt+0xcb254> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -208035,32 +208035,32 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r4, [sl, #-2460] @ 0xfffff664 │ │ │ │ - strbteq sl, [r3], #1692 @ 0x69c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r3, [sl, #-2468] @ 0xfffff65c │ │ │ │ + strbteq r9, [r3], #1692 @ 0x69c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d81c4 <__cxa_atexit@plt+0xcb2c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d81e4 <__cxa_atexit@plt+0xcb2e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -208071,23 +208071,23 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r4, [sl, #-2316] @ 0xfffff6f4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r3, [sl, #-2324] @ 0xfffff6ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d8250 <__cxa_atexit@plt+0xcb350> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -208098,17 +208098,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r4, [sl, #-2208] @ 0xfffff760 │ │ │ │ - strbteq sl, [r3], #1440 @ 0x5a0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r3, [sl, #-2216] @ 0xfffff758 │ │ │ │ + strbteq r9, [r3], #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d8300 <__cxa_atexit@plt+0xcb400> │ │ │ │ @@ -208123,27 +208123,27 @@ │ │ │ │ ldr r1, [pc, #40] @ d8310 <__cxa_atexit@plt+0xcb410> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r8, {r1, r7} │ │ │ │ str r2, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r3, [r5] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r4, [sl, #-1512] @ 0xfffffa18 │ │ │ │ + ldreq r3, [sl, #-1520] @ 0xfffffa10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d8330 <__cxa_atexit@plt+0xcb430> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -208154,17 +208154,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r4, [sl, #-1984] @ 0xfffff840 │ │ │ │ - strbteq sl, [r3], #1216 @ 0x4c0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r3, [sl, #-1992] @ 0xfffff838 │ │ │ │ + strbteq r9, [r3], #1216 @ 0x4c0 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, r5 │ │ │ │ ldr r3, [fp, #12]! │ │ │ │ lsr r2, r3, #16 │ │ │ │ mov r1, #0 │ │ │ │ @@ -208255,28 +208255,28 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r8, sl, #11 │ │ │ │ mov r5, fp │ │ │ │ mov r6, sl │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r7, [pc, #28] @ d8534 <__cxa_atexit@plt+0xcb634> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq r4, [sl, #-996] @ 0xfffffc1c │ │ │ │ - strbteq sl, [r3], #768 @ 0x300 │ │ │ │ + ldreq r3, [sl, #-1004] @ 0xfffffc14 │ │ │ │ + strbteq r9, [r3], #768 @ 0x300 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -208294,31 +208294,31 @@ │ │ │ │ ldr r1, [pc, #52] @ d85c8 <__cxa_atexit@plt+0xcb6c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ str r2, [r8, #12] │ │ │ │ str sl, [r8, #16] │ │ │ │ str r3, [r5] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r3, [pc, #24] @ d85cc <__cxa_atexit@plt+0xcb6cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r4, [sl, #-828] @ 0xfffffcc4 │ │ │ │ + ldreq r3, [sl, #-836] @ 0xfffffcbc │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d85ec <__cxa_atexit@plt+0xcb6ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -208329,17 +208329,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r4, [sl, #-1284] @ 0xfffffafc │ │ │ │ - strbteq sl, [r3], #516 @ 0x204 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r3, [sl, #-1292] @ 0xfffffaf4 │ │ │ │ + strbteq r9, [r3], #516 @ 0x204 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, r5 │ │ │ │ ldr r3, [fp, #4]! │ │ │ │ ldr r9, [fp, #4] │ │ │ │ ldr r2, [fp, #8] │ │ │ │ @@ -208385,29 +208385,29 @@ │ │ │ │ stmib r6, {r1, fp} │ │ │ │ str r2, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r3, [r5] │ │ │ │ sub r8, sl, #11 │ │ │ │ mov r6, sl │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r7, [pc, #40] @ d8748 <__cxa_atexit@plt+0xcb848> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [fp] │ │ │ │ mov r5, fp │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r4, [sl, #-472] @ 0xfffffe28 │ │ │ │ + ldreq r3, [sl, #-480] @ 0xfffffe20 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sl, [r3], #244 @ 0xf4 │ │ │ │ + strbteq r9, [r3], #244 @ 0xf4 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -208424,31 +208424,31 @@ │ │ │ │ ldr r1, [pc, #52] @ d87d0 <__cxa_atexit@plt+0xcb8d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r8, {r1, sl} │ │ │ │ str r2, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r3, [r5] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r3, [pc, #24] @ d87d4 <__cxa_atexit@plt+0xcb8d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r4, [sl, #-308] @ 0xfffffecc │ │ │ │ + ldreq r3, [sl, #-316] @ 0xfffffec4 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d87f4 <__cxa_atexit@plt+0xcb8f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -208459,17 +208459,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r4, [sl, #-764] @ 0xfffffd04 │ │ │ │ - strbteq sl, [r3], #8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r3, [sl, #-772] @ 0xfffffcfc │ │ │ │ + strbteq r9, [r3], #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #56] @ d8890 <__cxa_atexit@plt+0xcb990> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #48] @ d8894 <__cxa_atexit@plt+0xcb994> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -208477,37 +208477,37 @@ │ │ │ │ beq d8888 <__cxa_atexit@plt+0xcb988> │ │ │ │ ldr r7, [pc, #36] @ d8898 <__cxa_atexit@plt+0xcb998> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #28] @ d889c <__cxa_atexit@plt+0xcb99c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r4, [sl, #-116] @ 0xffffff8c │ │ │ │ + ldreq r3, [sl, #-124] @ 0xffffff84 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r4, [sl, #-88] @ 0xffffffa8 │ │ │ │ - strbteq r9, [r3], #4000 @ 0xfa0 │ │ │ │ + ldreq r3, [sl, #-96] @ 0xffffffa0 │ │ │ │ + strbteq r8, [r3], #4000 @ 0xfa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d88c0 <__cxa_atexit@plt+0xcb9c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d88e0 <__cxa_atexit@plt+0xcb9e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -208518,17 +208518,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r4, [sl, #-528] @ 0xfffffdf0 │ │ │ │ - strbteq r9, [r3], #3904 @ 0xf40 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r3, [sl, #-536] @ 0xfffffde8 │ │ │ │ + strbteq r8, [r3], #3904 @ 0xf40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d89e4 <__cxa_atexit@plt+0xcbae4> │ │ │ │ @@ -208564,30 +208564,30 @@ │ │ │ │ str r3, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ add r1, r3, #28 │ │ │ │ stm r1, {r0, r2, r9} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r8, lr, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r3 │ │ │ │ b d89f4 <__cxa_atexit@plt+0xcbaf4> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff3b8 │ │ │ │ - strbteq r9, [r3], #3440 @ 0xd70 │ │ │ │ - ldreq r3, [sl, #-3364] @ 0xfffff2dc │ │ │ │ - ldreq r3, [sl, #-3376] @ 0xfffff2d0 │ │ │ │ - ldreq r4, [sl, #-440] @ 0xfffffe48 │ │ │ │ - ldreq r3, [sl, #-3308] @ 0xfffff314 │ │ │ │ - ldreq r4, [sl, #-424] @ 0xfffffe58 │ │ │ │ - strbteq r9, [r3], #3688 @ 0xe68 │ │ │ │ + strbteq r8, [r3], #3440 @ 0xd70 │ │ │ │ + ldreq r2, [sl, #-3372] @ 0xfffff2d4 │ │ │ │ + ldreq r2, [sl, #-3384] @ 0xfffff2c8 │ │ │ │ + ldreq r3, [sl, #-448] @ 0xfffffe40 │ │ │ │ + ldreq r2, [sl, #-3316] @ 0xfffff30c │ │ │ │ + ldreq r3, [sl, #-432] @ 0xfffffe50 │ │ │ │ + strbteq r8, [r3], #3688 @ 0xe68 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub ip, r5, #16 │ │ │ │ cmp fp, ip │ │ │ │ bhi d8ab4 <__cxa_atexit@plt+0xcbbb4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -208616,28 +208616,28 @@ │ │ │ │ ldr r5, [pc, #64] @ d8adc <__cxa_atexit@plt+0xcbbdc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #56] @ d8ae0 <__cxa_atexit@plt+0xcbbe0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, ip │ │ │ │ - b aaeffc <__cxa_atexit@plt+0xaa20fc> │ │ │ │ + b 18f62d4 <__cxa_atexit@plt+0x18e93d4> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - ldreq r3, [sl, #-3136] @ 0xfffff3c0 │ │ │ │ - ldreq r4, [sl, #-244] @ 0xffffff0c │ │ │ │ - ldreq r3, [sl, #-3184] @ 0xfffff390 │ │ │ │ - ldreq r3, [sl, #-3096] @ 0xfffff3e8 │ │ │ │ - strbteq r9, [r3], #3504 @ 0xdb0 │ │ │ │ + ldreq r2, [sl, #-3144] @ 0xfffff3b8 │ │ │ │ + ldreq r3, [sl, #-252] @ 0xffffff04 │ │ │ │ + ldreq r2, [sl, #-3192] @ 0xfffff388 │ │ │ │ + ldreq r2, [sl, #-3104] @ 0xfffff3e0 │ │ │ │ + strbteq r8, [r3], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub lr, r5, #32 │ │ │ │ cmp fp, lr │ │ │ │ bhi d8c08 <__cxa_atexit@plt+0xcbd08> │ │ │ │ ldr r9, [r3, #8] │ │ │ │ @@ -208709,23 +208709,23 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r0, #60 @ 0x3c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r3, [sl, #-2944] @ 0xfffff480 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r2, [sl, #-2952] @ 0xfffff478 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq r3, [sl, #-2908] @ 0xfffff4a4 │ │ │ │ + ldreq r2, [sl, #-2916] @ 0xfffff49c │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xfffff09c │ │ │ │ - ldreq r3, [sl, #-2844] @ 0xfffff4e4 │ │ │ │ - ldreq r3, [sl, #-2792] @ 0xfffff518 │ │ │ │ - strbteq r9, [r3], #3152 @ 0xc50 │ │ │ │ + ldreq r2, [sl, #-2852] @ 0xfffff4dc │ │ │ │ + ldreq r2, [sl, #-2800] @ 0xfffff510 │ │ │ │ + strbteq r8, [r3], #3152 @ 0xc50 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d8c70 <__cxa_atexit@plt+0xcbd70> │ │ │ │ ldr r7, [pc, #172] @ d8d10 <__cxa_atexit@plt+0xcbe10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -208767,21 +208767,21 @@ │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [sp] │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r3, [sl, #-2648] @ 0xfffff5a8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r2, [sl, #-2656] @ 0xfffff5a0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xffffefa4 │ │ │ │ - ldreq r3, [sl, #-2596] @ 0xfffff5dc │ │ │ │ - ldreq r3, [sl, #-2544] @ 0xfffff610 │ │ │ │ - strbteq r9, [r3], #2488 @ 0x9b8 │ │ │ │ + ldreq r2, [sl, #-2604] @ 0xfffff5d4 │ │ │ │ + ldreq r2, [sl, #-2552] @ 0xfffff608 │ │ │ │ + strbteq r8, [r3], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d8d5c <__cxa_atexit@plt+0xcbe5c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -208789,16 +208789,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b d8e64 <__cxa_atexit@plt+0xcbf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [sl, #-2384] @ 0xfffff6b0 │ │ │ │ - strbteq r9, [r3], #2420 @ 0x974 │ │ │ │ + ldreq r2, [sl, #-2392] @ 0xfffff6a8 │ │ │ │ + strbteq r8, [r3], #2420 @ 0x974 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d8e14 <__cxa_atexit@plt+0xcbf14> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -208832,32 +208832,32 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r6, [pc, #76] @ d8e50 <__cxa_atexit@plt+0xcbf50> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #2 │ │ │ │ mov r5, ip │ │ │ │ mov r6, r3 │ │ │ │ - b aaeffc <__cxa_atexit@plt+0xaa20fc> │ │ │ │ + b 18f62d4 <__cxa_atexit@plt+0x18e93d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b d8e30 <__cxa_atexit@plt+0xcbf30> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [sl, #-2312] @ 0xfffff6f8 │ │ │ │ + ldreq r2, [sl, #-2320] @ 0xfffff6f0 │ │ │ │ @ instruction: 0xffffed78 │ │ │ │ - ldreq r3, [sl, #-3484] @ 0xfffff264 │ │ │ │ - ldreq r3, [sl, #-2324] @ 0xfffff6ec │ │ │ │ - ldreq r3, [sl, #-2236] @ 0xfffff744 │ │ │ │ - strbteq r9, [r3], #2180 @ 0x884 │ │ │ │ + ldreq r2, [sl, #-3492] @ 0xfffff25c │ │ │ │ + ldreq r2, [sl, #-2332] @ 0xfffff6e4 │ │ │ │ + ldreq r2, [sl, #-2244] @ 0xfffff73c │ │ │ │ + strbteq r8, [r3], #2180 @ 0x884 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d8f24 <__cxa_atexit@plt+0xcc024> │ │ │ │ ldr r3, [pc, #204] @ d8f44 <__cxa_atexit@plt+0xcc044> │ │ │ │ @@ -208908,20 +208908,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - ldreq r3, [sl, #-1984] @ 0xfffff840 │ │ │ │ - strbteq r9, [r3], #1928 @ 0x788 │ │ │ │ + ldreq r2, [sl, #-1992] @ 0xfffff838 │ │ │ │ + strbteq r8, [r3], #1928 @ 0x788 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d8fdc <__cxa_atexit@plt+0xcc0dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ @@ -208955,19 +208955,19 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - ldreq r3, [sl, #-1780] @ 0xfffff90c │ │ │ │ - strbteq r9, [r3], #2392 @ 0x958 │ │ │ │ + ldreq r2, [sl, #-1788] @ 0xfffff904 │ │ │ │ + strbteq r8, [r3], #2392 @ 0x958 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub ip, r5, #32 │ │ │ │ cmp fp, ip │ │ │ │ bhi d90b4 <__cxa_atexit@plt+0xcc1b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -209000,28 +209000,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r0, r8, sl} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, ip │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq r3, [sl, #-1616] @ 0xfffff9b0 │ │ │ │ + ldreq r2, [sl, #-1624] @ 0xfffff9a8 │ │ │ │ @ instruction: 0xffffcf70 │ │ │ │ @ instruction: 0xffffe6b8 │ │ │ │ @ instruction: 0xffffe814 │ │ │ │ - strbteq r9, [r3], #2176 @ 0x880 │ │ │ │ + strbteq r8, [r3], #2176 @ 0x880 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #96 @ 0x60 │ │ │ │ cmp r3, r9 │ │ │ │ bcc d91b0 <__cxa_atexit@plt+0xcc2b0> │ │ │ │ @@ -209068,15 +209068,15 @@ │ │ │ │ sub r7, r9, #7 │ │ │ │ mov r6, r9 │ │ │ │ b d8e64 <__cxa_atexit@plt+0xcbf64> │ │ │ │ mov r7, #96 @ 0x60 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffe820 │ │ │ │ @ instruction: 0xffffe85c │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ @ instruction: 0xffffea1c │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xffffac34 │ │ │ │ andeq r0, r0, r7 │ │ │ │ @@ -209152,23 +209152,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ d9314 <__cxa_atexit@plt+0xcc414> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, r8, r7 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - strbteq r9, [r3], #1732 @ 0x6c4 │ │ │ │ + strbteq r8, [r3], #1732 @ 0x6c4 │ │ │ │ @ instruction: 0xffffaf44 │ │ │ │ @ instruction: 0xffffcd20 │ │ │ │ @ instruction: 0xffffcb44 │ │ │ │ - ldreq r3, [sl, #-1060] @ 0xfffffbdc │ │ │ │ - strbteq r9, [r3], #1604 @ 0x644 │ │ │ │ + ldreq r2, [sl, #-1068] @ 0xfffffbd4 │ │ │ │ + strbteq r8, [r3], #1604 @ 0x644 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq d938c <__cxa_atexit@plt+0xcc48c> │ │ │ │ cmp r3, #3 │ │ │ │ bne d93c8 <__cxa_atexit@plt+0xcc4c8> │ │ │ │ @@ -209218,23 +209218,23 @@ │ │ │ │ beq d9404 <__cxa_atexit@plt+0xcc504> │ │ │ │ b d9878 <__cxa_atexit@plt+0xcc978> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ d9434 <__cxa_atexit@plt+0xcc534> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ andeq r0, r0, r4, lsl #9 │ │ │ │ muleq r0, ip, r2 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - strbteq r9, [r3], #996 @ 0x3e4 │ │ │ │ - strbteq r9, [r3], #1340 @ 0x53c │ │ │ │ + strbteq r8, [r3], #996 @ 0x3e4 │ │ │ │ + strbteq r8, [r3], #1340 @ 0x53c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d946c <__cxa_atexit@plt+0xcc56c> │ │ │ │ ldr r3, [pc, #44] @ d9484 <__cxa_atexit@plt+0xcc584> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -209242,20 +209242,20 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq d947c <__cxa_atexit@plt+0xcc57c> │ │ │ │ b d9498 <__cxa_atexit@plt+0xcc598> │ │ │ │ ldr r7, [pc, #20] @ d9488 <__cxa_atexit@plt+0xcc588> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r9, [r3], #900 @ 0x384 │ │ │ │ - strbteq r9, [r3], #1256 @ 0x4e8 │ │ │ │ + strbteq r8, [r3], #900 @ 0x384 │ │ │ │ + strbteq r8, [r3], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne d9528 <__cxa_atexit@plt+0xcc628> │ │ │ │ ldr r6, [pc, #176] @ d9560 <__cxa_atexit@plt+0xcc660> │ │ │ │ @@ -209285,35 +209285,35 @@ │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ str r0, [r8, #20] │ │ │ │ str r2, [r8, #24] │ │ │ │ ldr r7, [pc, #84] @ d9570 <__cxa_atexit@plt+0xcc670> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r7, [pc, #56] @ d9568 <__cxa_atexit@plt+0xcc668> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ mov r6, r8 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d9564 <__cxa_atexit@plt+0xcc664> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #9 │ │ │ │ - strbteq r9, [r3], #712 @ 0x2c8 │ │ │ │ + strbteq r8, [r3], #712 @ 0x2c8 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - ldreq r3, [sl, #-1736] @ 0xfffff938 │ │ │ │ - strbteq r9, [r3], #1024 @ 0x400 │ │ │ │ + ldreq r2, [sl, #-1744] @ 0xfffff930 │ │ │ │ + strbteq r8, [r3], #1024 @ 0x400 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ cmp r6, #3 │ │ │ │ @@ -209334,31 +209334,31 @@ │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ str r0, [r8, #20] │ │ │ │ str r2, [r8, #24] │ │ │ │ ldr r7, [pc, #68] @ d9624 <__cxa_atexit@plt+0xcc724> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r7, [pc, #40] @ d961c <__cxa_atexit@plt+0xcc71c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ mov r6, r8 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r3, [pc, #16] @ d9618 <__cxa_atexit@plt+0xcc718> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ - strbteq r9, [r3], #516 @ 0x204 │ │ │ │ + strbteq r8, [r3], #516 @ 0x204 │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ - ldreq r3, [sl, #-1540] @ 0xfffff9fc │ │ │ │ - strbteq r9, [r3], #844 @ 0x34c │ │ │ │ + ldreq r2, [sl, #-1548] @ 0xfffff9f4 │ │ │ │ + strbteq r8, [r3], #844 @ 0x34c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d965c <__cxa_atexit@plt+0xcc75c> │ │ │ │ ldr r3, [pc, #44] @ d9674 <__cxa_atexit@plt+0xcc774> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -209366,20 +209366,20 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq d966c <__cxa_atexit@plt+0xcc76c> │ │ │ │ b d9688 <__cxa_atexit@plt+0xcc788> │ │ │ │ ldr r7, [pc, #20] @ d9678 <__cxa_atexit@plt+0xcc778> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r9, [r3], #404 @ 0x194 │ │ │ │ - strbteq r9, [r3], #760 @ 0x2f8 │ │ │ │ + strbteq r8, [r3], #404 @ 0x194 │ │ │ │ + strbteq r8, [r3], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne d9718 <__cxa_atexit@plt+0xcc818> │ │ │ │ ldr r6, [pc, #176] @ d9750 <__cxa_atexit@plt+0xcc850> │ │ │ │ @@ -209409,35 +209409,35 @@ │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ str r0, [r8, #20] │ │ │ │ str r2, [r8, #24] │ │ │ │ ldr r7, [pc, #84] @ d9760 <__cxa_atexit@plt+0xcc860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r7, [pc, #56] @ d9758 <__cxa_atexit@plt+0xcc858> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ mov r6, r8 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d9754 <__cxa_atexit@plt+0xcc854> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbteq r9, [r3], #216 @ 0xd8 │ │ │ │ + strbteq r8, [r3], #216 @ 0xd8 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ - ldreq r3, [sl, #-1240] @ 0xfffffb28 │ │ │ │ - strbteq r9, [r3], #528 @ 0x210 │ │ │ │ + ldreq r2, [sl, #-1248] @ 0xfffffb20 │ │ │ │ + strbteq r8, [r3], #528 @ 0x210 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ cmp r6, #3 │ │ │ │ @@ -209458,31 +209458,31 @@ │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ str r0, [r8, #20] │ │ │ │ str r2, [r8, #24] │ │ │ │ ldr r7, [pc, #68] @ d9814 <__cxa_atexit@plt+0xcc914> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r7, [pc, #40] @ d980c <__cxa_atexit@plt+0xcc90c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ mov r6, r8 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r3, [pc, #16] @ d9808 <__cxa_atexit@plt+0xcc908> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ - strbteq r9, [r3], #20 │ │ │ │ + strbteq r8, [r3], #20 │ │ │ │ @ instruction: 0xfffff874 │ │ │ │ - ldreq r3, [sl, #-1044] @ 0xfffffbec │ │ │ │ - strbteq r9, [r3], #348 @ 0x15c │ │ │ │ + ldreq r2, [sl, #-1052] @ 0xfffffbe4 │ │ │ │ + strbteq r8, [r3], #348 @ 0x15c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d984c <__cxa_atexit@plt+0xcc94c> │ │ │ │ ldr r3, [pc, #44] @ d9864 <__cxa_atexit@plt+0xcc964> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -209490,20 +209490,20 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq d985c <__cxa_atexit@plt+0xcc95c> │ │ │ │ b d9878 <__cxa_atexit@plt+0xcc978> │ │ │ │ ldr r7, [pc, #20] @ d9868 <__cxa_atexit@plt+0xcc968> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r8, [r3], #4004 @ 0xfa4 │ │ │ │ - strbteq r9, [r3], #264 @ 0x108 │ │ │ │ + strbteq r7, [r3], #4004 @ 0xfa4 │ │ │ │ + strbteq r8, [r3], #264 @ 0x108 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne d9908 <__cxa_atexit@plt+0xcca08> │ │ │ │ ldr r6, [pc, #176] @ d9940 <__cxa_atexit@plt+0xcca40> │ │ │ │ @@ -209533,35 +209533,35 @@ │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ str r0, [r8, #20] │ │ │ │ str r2, [r8, #24] │ │ │ │ ldr r7, [pc, #84] @ d9950 <__cxa_atexit@plt+0xcca50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r7, [pc, #56] @ d9948 <__cxa_atexit@plt+0xcca48> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ mov r6, r8 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d9944 <__cxa_atexit@plt+0xcca44> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbteq r8, [r3], #3816 @ 0xee8 │ │ │ │ + strbteq r7, [r3], #3816 @ 0xee8 │ │ │ │ @ instruction: 0xfffff748 │ │ │ │ - ldreq r3, [sl, #-744] @ 0xfffffd18 │ │ │ │ - strbteq r9, [r3], #32 │ │ │ │ + ldreq r2, [sl, #-752] @ 0xfffffd10 │ │ │ │ + strbteq r8, [r3], #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ cmp r6, #3 │ │ │ │ @@ -209582,31 +209582,31 @@ │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ str r0, [r8, #20] │ │ │ │ str r2, [r8, #24] │ │ │ │ ldr r7, [pc, #68] @ d9a04 <__cxa_atexit@plt+0xccb04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r7, [pc, #40] @ d99fc <__cxa_atexit@plt+0xccafc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ mov r6, r8 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r3, [pc, #16] @ d99f8 <__cxa_atexit@plt+0xccaf8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r8, [r3], #3620 @ 0xe24 │ │ │ │ + strbteq r7, [r3], #3620 @ 0xe24 │ │ │ │ @ instruction: 0xfffff684 │ │ │ │ - ldreq r3, [sl, #-548] @ 0xfffffddc │ │ │ │ - strbteq r8, [r3], #3932 @ 0xf5c │ │ │ │ + ldreq r2, [sl, #-556] @ 0xfffffdd4 │ │ │ │ + strbteq r7, [r3], #3932 @ 0xf5c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d9a6c <__cxa_atexit@plt+0xccb6c> │ │ │ │ @@ -209622,25 +209622,25 @@ │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ str r0, [r8, #20] │ │ │ │ str r2, [r8, #24] │ │ │ │ ldr r7, [pc, #40] @ d9a88 <__cxa_atexit@plt+0xccb88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r3, [pc, #24] @ d9a8c <__cxa_atexit@plt+0xccb8c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffff5e4 │ │ │ │ - ldreq r3, [sl, #-388] @ 0xfffffe7c │ │ │ │ + ldreq r2, [sl, #-396] @ 0xfffffe74 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - strbteq r8, [r3], #3844 @ 0xf04 │ │ │ │ + strbteq r7, [r3], #3844 @ 0xf04 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -209677,21 +209677,21 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ d9b58 <__cxa_atexit@plt+0xccc58> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffa6e8 │ │ │ │ @ instruction: 0xffffc4c4 │ │ │ │ @ instruction: 0xffffc2e8 │ │ │ │ - ldreq r2, [sl, #-3008] @ 0xfffff440 │ │ │ │ + ldreq r1, [sl, #-3016] @ 0xfffff438 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strbteq r8, [r3], #3652 @ 0xe44 │ │ │ │ + strbteq r7, [r3], #3652 @ 0xe44 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d9ba4 <__cxa_atexit@plt+0xccca4> │ │ │ │ ldr r7, [pc, #52] @ d9bb4 <__cxa_atexit@plt+0xcccb4> │ │ │ │ @@ -209706,16 +209706,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ d9bb8 <__cxa_atexit@plt+0xcccb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r8, [r3], #3600 @ 0xe10 │ │ │ │ - strbteq r8, [r3], #3560 @ 0xde8 │ │ │ │ + strbteq r7, [r3], #3600 @ 0xe10 │ │ │ │ + strbteq r7, [r3], #3560 @ 0xde8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #132] @ d9c54 <__cxa_atexit@plt+0xccd54> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #47] @ 0x2f │ │ │ │ ldr r1, [r7, #55] @ 0x37 │ │ │ │ ldr r0, [r7, #107] @ 0x6b │ │ │ │ @@ -209747,15 +209747,15 @@ │ │ │ │ str r2, [r5], #-8 │ │ │ │ b d91f0 <__cxa_atexit@plt+0xcc2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbteq r8, [r3], #3400 @ 0xd48 │ │ │ │ + strbteq r7, [r3], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #76] @ d9cc4 <__cxa_atexit@plt+0xccdc4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -209774,15 +209774,15 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ add r5, r5, #8 │ │ │ │ b d91f0 <__cxa_atexit@plt+0xcc2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbteq r8, [r3], #3292 @ 0xcdc │ │ │ │ + strbteq r7, [r3], #3292 @ 0xcdc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -209793,56 +209793,56 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi d9d48 <__cxa_atexit@plt+0xcce48> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq d9d40 <__cxa_atexit@plt+0xcce40> │ │ │ │ ldr r8, [pc, #40] @ d9d50 <__cxa_atexit@plt+0xcce50> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ d9d54 <__cxa_atexit@plt+0xcce54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4006ec <__cxa_atexit@plt+0x3f37ec> │ │ │ │ + b 3fee84 <__cxa_atexit@plt+0x3f1f84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r4], #1941 @ 0x795 │ │ │ │ - ldreq r2, [sl, #-2408] @ 0xfffff698 │ │ │ │ + ldreq lr, [r4], #1173 @ 0x495 │ │ │ │ + ldreq r1, [sl, #-2416] @ 0xfffff690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d9dac <__cxa_atexit@plt+0xcceac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq d9da4 <__cxa_atexit@plt+0xccea4> │ │ │ │ ldr r3, [pc, #44] @ d9db4 <__cxa_atexit@plt+0xcceb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ d9db8 <__cxa_atexit@plt+0xcceb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r8, #10 │ │ │ │ - b 4004dc <__cxa_atexit@plt+0x3f35dc> │ │ │ │ + b 3fec7c <__cxa_atexit@plt+0x3f1d7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r2, [sl, #-2308] @ 0xfffff6fc │ │ │ │ + ldreq r1, [sl, #-2316] @ 0xfffff6f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -209864,17 +209864,17 @@ │ │ │ │ sub r7, r6, #14 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ d9e3c <__cxa_atexit@plt+0xccf3c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r2, [sl, #-3584] @ 0xfffff200 │ │ │ │ - ldreq r2, [sl, #-3572] @ 0xfffff20c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r1, [sl, #-3592] @ 0xfffff1f8 │ │ │ │ + ldreq r1, [sl, #-3580] @ 0xfffff204 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -209895,51 +209895,51 @@ │ │ │ │ sub r7, r6, #14 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ d9eb8 <__cxa_atexit@plt+0xccfb8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r2, [sl, #-3460] @ 0xfffff27c │ │ │ │ - ldreq r2, [sl, #-3452] @ 0xfffff284 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r1, [sl, #-3468] @ 0xfffff274 │ │ │ │ + ldreq r1, [sl, #-3460] @ 0xfffff27c │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi d9f0c <__cxa_atexit@plt+0xcd00c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq d9f04 <__cxa_atexit@plt+0xcd004> │ │ │ │ ldr r8, [pc, #40] @ d9f14 <__cxa_atexit@plt+0xcd014> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ d9f18 <__cxa_atexit@plt+0xcd018> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4006ec <__cxa_atexit@plt+0x3f37ec> │ │ │ │ + b 3fee84 <__cxa_atexit@plt+0x3f1f84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r4], #1437 @ 0x59d │ │ │ │ - ldreq r2, [sl, #-1956] @ 0xfffff85c │ │ │ │ - strbteq r8, [r3], #2996 @ 0xbb4 │ │ │ │ + ldreq lr, [r4], #669 @ 0x29d │ │ │ │ + ldreq r1, [sl, #-1964] @ 0xfffff854 │ │ │ │ + strbteq r7, [r3], #2996 @ 0xbb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi d9f84 <__cxa_atexit@plt+0xcd084> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq d9f7c <__cxa_atexit@plt+0xcd07c> │ │ │ │ ldr r3, [pc, #60] @ d9f8c <__cxa_atexit@plt+0xcd08c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ d9f90 <__cxa_atexit@plt+0xcd090> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ d9f94 <__cxa_atexit@plt+0xcd094> │ │ │ │ @@ -209952,121 +209952,121 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq r8, [r3], #2848 @ 0xb20 │ │ │ │ - ldreq r2, [sl, #-1848] @ 0xfffff8c8 │ │ │ │ - strbteq r8, [r3], #2820 @ 0xb04 │ │ │ │ - strbteq r8, [r3], #2852 @ 0xb24 │ │ │ │ + strbteq r7, [r3], #2848 @ 0xb20 │ │ │ │ + ldreq r1, [sl, #-1856] @ 0xfffff8c0 │ │ │ │ + strbteq r7, [r3], #2820 @ 0xb04 │ │ │ │ + strbteq r7, [r3], #2852 @ 0xb24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d9fc0 <__cxa_atexit@plt+0xcd0c0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r9, r3, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 4006f4 <__cxa_atexit@plt+0x3f37f4> │ │ │ │ - strbteq r8, [r3], #2840 @ 0xb18 │ │ │ │ - strbteq r8, [r3], #3020 @ 0xbcc │ │ │ │ + b 3fee8c <__cxa_atexit@plt+0x3f1f8c> │ │ │ │ + strbteq r7, [r3], #2840 @ 0xb18 │ │ │ │ + strbteq r7, [r3], #3020 @ 0xbcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi da01c <__cxa_atexit@plt+0xcd11c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq da014 <__cxa_atexit@plt+0xcd114> │ │ │ │ ldr r3, [pc, #44] @ da024 <__cxa_atexit@plt+0xcd124> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ da028 <__cxa_atexit@plt+0xcd128> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 4004ac <__cxa_atexit@plt+0x3f35ac> │ │ │ │ + b 3fec34 <__cxa_atexit@plt+0x3f1d34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r3], #2680 @ 0xa78 │ │ │ │ - ldreq r2, [sl, #-1688] @ 0xfffff968 │ │ │ │ - strbteq r8, [r3], #2956 @ 0xb8c │ │ │ │ + strbteq r7, [r3], #2680 @ 0xa78 │ │ │ │ + ldreq r1, [sl, #-1696] @ 0xfffff960 │ │ │ │ + strbteq r7, [r3], #2956 @ 0xb8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi da094 <__cxa_atexit@plt+0xcd194> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq da08c <__cxa_atexit@plt+0xcd18c> │ │ │ │ ldr r3, [pc, #60] @ da09c <__cxa_atexit@plt+0xcd19c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #56] @ da0a0 <__cxa_atexit@plt+0xcd1a0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #52] @ da0a4 <__cxa_atexit@plt+0xcd1a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #11 │ │ │ │ mov sl, #26 │ │ │ │ - b 4004b4 <__cxa_atexit@plt+0x3f35b4> │ │ │ │ + b 3fec3c <__cxa_atexit@plt+0x3f1d3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r8, [r3], #2876 @ 0xb3c │ │ │ │ - ldreq r2, [sl, #-1576] @ 0xfffff9d8 │ │ │ │ - strbteq r8, [r3], #2820 @ 0xb04 │ │ │ │ + strbteq r7, [r3], #2876 @ 0xb3c │ │ │ │ + ldreq r1, [sl, #-1584] @ 0xfffff9d0 │ │ │ │ + strbteq r7, [r3], #2820 @ 0xb04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ da0cc <__cxa_atexit@plt+0xcd1cc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4004bc <__cxa_atexit@plt+0x3f35bc> │ │ │ │ - strbteq r8, [r3], #2484 @ 0x9b4 │ │ │ │ + b 3fec44 <__cxa_atexit@plt+0x3f1d44> │ │ │ │ + strbteq r7, [r3], #2484 @ 0x9b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi da128 <__cxa_atexit@plt+0xcd228> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq da120 <__cxa_atexit@plt+0xcd220> │ │ │ │ ldr r3, [pc, #48] @ da130 <__cxa_atexit@plt+0xcd230> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ da134 <__cxa_atexit@plt+0xcd234> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ da138 <__cxa_atexit@plt+0xcd238> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4006cc <__cxa_atexit@plt+0x3f37cc> │ │ │ │ + b 3fee64 <__cxa_atexit@plt+0x3f1f64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq lr, [r4], #738 @ 0x2e2 │ │ │ │ - ldreq r2, [sl, #-1412] @ 0xfffffa7c │ │ │ │ + ldreq sp, [r4], #4066 @ 0xfe2 │ │ │ │ + ldreq r1, [sl, #-1420] @ 0xfffffa74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -210084,16 +210084,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ da1a8 <__cxa_atexit@plt+0xcd2a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r2, [sl, #-1896] @ 0xfffff898 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r1, [sl, #-1904] @ 0xfffff890 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -210109,54 +210109,54 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ da20c <__cxa_atexit@plt+0xcd30c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r2, [sl, #-1776] @ 0xfffff910 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r1, [sl, #-1784] @ 0xfffff908 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi da240 <__cxa_atexit@plt+0xcd340> │ │ │ │ ldr r3, [pc, #32] @ da250 <__cxa_atexit@plt+0xcd350> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #28] @ da254 <__cxa_atexit@plt+0xcd354> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b a1b468 <__cxa_atexit@plt+0xa0e568> │ │ │ │ + b 1862740 <__cxa_atexit@plt+0x1855840> │ │ │ │ ldr r7, [pc, #16] @ da258 <__cxa_atexit@plt+0xcd358> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r8, [r3], #2500 @ 0x9c4 │ │ │ │ - strbteq r8, [r3], #2588 @ 0xa1c │ │ │ │ - strbteq r8, [r3], #2540 @ 0x9ec │ │ │ │ + strbteq r7, [r3], #2500 @ 0x9c4 │ │ │ │ + strbteq r7, [r3], #2588 @ 0xa1c │ │ │ │ + strbteq r7, [r3], #2540 @ 0x9ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ da294 <__cxa_atexit@plt+0xcd394> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ da298 <__cxa_atexit@plt+0xcd398> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ da29c <__cxa_atexit@plt+0xcd39c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 6366ac <__cxa_atexit@plt+0x6297ac> │ │ │ │ + b 147dc8c <__cxa_atexit@plt+0x1470d8c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r2, [sl, #-1668] @ 0xfffff97c │ │ │ │ - ldreq r2, [sl, #-1180] @ 0xfffffb64 │ │ │ │ - strbteq r8, [r3], #2448 @ 0x990 │ │ │ │ + ldreq r1, [sl, #-1676] @ 0xfffff974 │ │ │ │ + ldreq r1, [sl, #-1188] @ 0xfffffb5c │ │ │ │ + strbteq r7, [r3], #2448 @ 0x990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #132] @ da338 <__cxa_atexit@plt+0xcd438> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq da314 <__cxa_atexit@plt+0xcd414> │ │ │ │ @@ -210176,29 +210176,29 @@ │ │ │ │ str r0, [r6, #4]! │ │ │ │ str r6, [r5] │ │ │ │ mov r0, #120 @ 0x78 │ │ │ │ str r0, [r6, #4] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ add r8, r2, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 9c1b8c <__cxa_atexit@plt+0x9b4c8c> │ │ │ │ + b 1808e64 <__cxa_atexit@plt+0x17fbf64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d4 <__cxa_atexit@plt+0x3f35d4> │ │ │ │ + b 3fec74 <__cxa_atexit@plt+0x3f1d74> │ │ │ │ mov r6, #128 @ 0x80 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbteq r8, [r3], #2308 @ 0x904 │ │ │ │ + strbteq r7, [r3], #2308 @ 0x904 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq r2, [sl, #-1764] @ 0xfffff91c │ │ │ │ - strbteq r8, [r3], #2280 @ 0x8e8 │ │ │ │ + ldreq r1, [sl, #-1772] @ 0xfffff914 │ │ │ │ + strbteq r7, [r3], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne da3ac <__cxa_atexit@plt+0xcd4ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #128 @ 0x80 │ │ │ │ @@ -210214,26 +210214,26 @@ │ │ │ │ str r0, [r6, #4]! │ │ │ │ str r6, [r5] │ │ │ │ mov r0, #120 @ 0x78 │ │ │ │ str r0, [r6, #4] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ add r8, r2, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 9c1b8c <__cxa_atexit@plt+0x9b4c8c> │ │ │ │ + b 1808e64 <__cxa_atexit@plt+0x17fbf64> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d4 <__cxa_atexit@plt+0x3f35d4> │ │ │ │ + b 3fec74 <__cxa_atexit@plt+0x3f1d74> │ │ │ │ mov r6, #128 @ 0x80 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r8, [r3], #2156 @ 0x86c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r7, [r3], #2156 @ 0x86c │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r2, [sl, #-1612] @ 0xfffff9b4 │ │ │ │ - strbteq r8, [r3], #2120 @ 0x848 │ │ │ │ + ldreq r1, [sl, #-1620] @ 0xfffff9ac │ │ │ │ + strbteq r7, [r3], #2120 @ 0x848 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc da490 <__cxa_atexit@plt+0xcd590> │ │ │ │ @@ -210274,46 +210274,46 @@ │ │ │ │ add r8, r7, #3 │ │ │ │ ldr r7, [pc, #48] @ da4b8 <__cxa_atexit@plt+0xcd5b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ b d91f0 <__cxa_atexit@plt+0xcc2f0> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r2, [sl, #-1492] @ 0xfffffa2c │ │ │ │ - ldreq r2, [sl, #-1480] @ 0xfffffa38 │ │ │ │ - ldreq r2, [sl, #-1996] @ 0xfffff834 │ │ │ │ - ldreq r2, [sl, #-1980] @ 0xfffff844 │ │ │ │ - ldreq r2, [sl, #-672] @ 0xfffffd60 │ │ │ │ - ldreq r2, [sl, #-1916] @ 0xfffff884 │ │ │ │ - ldreq r2, [sl, #-568] @ 0xfffffdc8 │ │ │ │ - strbteq r8, [r3], #1864 @ 0x748 │ │ │ │ + ldreq r1, [sl, #-1500] @ 0xfffffa24 │ │ │ │ + ldreq r1, [sl, #-1488] @ 0xfffffa30 │ │ │ │ + ldreq r1, [sl, #-2004] @ 0xfffff82c │ │ │ │ + ldreq r1, [sl, #-1988] @ 0xfffff83c │ │ │ │ + ldreq r1, [sl, #-680] @ 0xfffffd58 │ │ │ │ + ldreq r1, [sl, #-1924] @ 0xfffff87c │ │ │ │ + ldreq r1, [sl, #-576] @ 0xfffffdc0 │ │ │ │ + strbteq r7, [r3], #1864 @ 0x748 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ da4dc <__cxa_atexit@plt+0xcd5dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r8, [r3], #1828 @ 0x724 │ │ │ │ + strbteq r7, [r3], #1828 @ 0x724 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ da50c <__cxa_atexit@plt+0xcd60c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #20] @ da510 <__cxa_atexit@plt+0xcd610> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 4006fc <__cxa_atexit@plt+0x3f37fc> │ │ │ │ + b 3fee94 <__cxa_atexit@plt+0x3f1f94> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r8, [r3], #1516 @ 0x5ec │ │ │ │ - strbteq r8, [r3], #1776 @ 0x6f0 │ │ │ │ + strbteq r7, [r3], #1516 @ 0x5ec │ │ │ │ + strbteq r7, [r3], #1776 @ 0x6f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne da534 <__cxa_atexit@plt+0xcd634> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ @@ -210327,20 +210327,20 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [pc, #32] @ da57c <__cxa_atexit@plt+0xcd67c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ add r8, r3, #2 │ │ │ │ - b b06084 <__cxa_atexit@plt+0xaf9184> │ │ │ │ - strbteq r8, [r3], #1452 @ 0x5ac │ │ │ │ - strbteq r8, [r3], #1600 @ 0x640 │ │ │ │ - ldreq r2, [sl, #-1712] @ 0xfffff950 │ │ │ │ - ldreq r2, [sl, #-352] @ 0xfffffea0 │ │ │ │ - strbteq r8, [r3], #1752 @ 0x6d8 │ │ │ │ + b 194c85c <__cxa_atexit@plt+0x193f95c> │ │ │ │ + strbteq r7, [r3], #1452 @ 0x5ac │ │ │ │ + strbteq r7, [r3], #1600 @ 0x640 │ │ │ │ + ldreq r1, [sl, #-1720] @ 0xfffff948 │ │ │ │ + ldreq r1, [sl, #-360] @ 0xfffffe98 │ │ │ │ + strbteq r7, [r3], #1752 @ 0x6d8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi da5cc <__cxa_atexit@plt+0xcd6cc> │ │ │ │ ldr r2, [pc, #76] @ da5f0 <__cxa_atexit@plt+0xcd6f0> │ │ │ │ @@ -210350,64 +210350,64 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi da5dc <__cxa_atexit@plt+0xcd6dc> │ │ │ │ ldr r3, [pc, #64] @ da5fc <__cxa_atexit@plt+0xcd6fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ da600 <__cxa_atexit@plt+0xcd700> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b a1b468 <__cxa_atexit@plt+0xa0e568> │ │ │ │ + b 1862740 <__cxa_atexit@plt+0x1855840> │ │ │ │ ldr r7, [pc, #36] @ da5f8 <__cxa_atexit@plt+0xcd6f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ da5f4 <__cxa_atexit@plt+0xcd6f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq r8, [r3], #1664 @ 0x680 │ │ │ │ - strbteq r8, [r3], #1700 @ 0x6a4 │ │ │ │ + strbteq r7, [r3], #1664 @ 0x680 │ │ │ │ + strbteq r7, [r3], #1700 @ 0x6a4 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - strbteq r8, [r3], #1592 @ 0x638 │ │ │ │ + strbteq r7, [r3], #1592 @ 0x638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ da620 <__cxa_atexit@plt+0xcd720> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [sl, #-168] @ 0xffffff58 │ │ │ │ + ldreq r1, [sl, #-176] @ 0xffffff50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi da67c <__cxa_atexit@plt+0xcd77c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq da674 <__cxa_atexit@plt+0xcd774> │ │ │ │ ldr r3, [pc, #48] @ da684 <__cxa_atexit@plt+0xcd784> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ da688 <__cxa_atexit@plt+0xcd788> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ da68c <__cxa_atexit@plt+0xcd78c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sp, [r4], #3452 @ 0xd7c │ │ │ │ - ldreq r2, [sl, #-48] @ 0xffffffd0 │ │ │ │ + ldreq sp, [r4], #2684 @ 0xa7c │ │ │ │ + ldreq r1, [sl, #-56] @ 0xffffffc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -210425,16 +210425,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ da6fc <__cxa_atexit@plt+0xcd7fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r2, [sl, #-532] @ 0xfffffdec │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r1, [sl, #-540] @ 0xfffffde4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -210450,44 +210450,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ da760 <__cxa_atexit@plt+0xcd860> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r2, [sl, #-412] @ 0xfffffe64 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r1, [sl, #-420] @ 0xfffffe5c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi da7bc <__cxa_atexit@plt+0xcd8bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq da7b4 <__cxa_atexit@plt+0xcd8b4> │ │ │ │ ldr r3, [pc, #48] @ da7c4 <__cxa_atexit@plt+0xcd8c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ da7c8 <__cxa_atexit@plt+0xcd8c8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ da7cc <__cxa_atexit@plt+0xcd8cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sp, [r4], #3114 @ 0xc2a │ │ │ │ - ldreq r1, [sl, #-3824] @ 0xfffff110 │ │ │ │ + ldreq sp, [r4], #2346 @ 0x92a │ │ │ │ + ldreq r0, [sl, #-3832] @ 0xfffff108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -210505,16 +210505,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ da83c <__cxa_atexit@plt+0xcd93c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r2, [sl, #-212] @ 0xffffff2c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r1, [sl, #-220] @ 0xffffff24 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -210530,44 +210530,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ da8a0 <__cxa_atexit@plt+0xcd9a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r2, [sl, #-92] @ 0xffffffa4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r1, [sl, #-100] @ 0xffffff9c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi da8fc <__cxa_atexit@plt+0xcd9fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq da8f4 <__cxa_atexit@plt+0xcd9f4> │ │ │ │ ldr r3, [pc, #48] @ da904 <__cxa_atexit@plt+0xcda04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ da908 <__cxa_atexit@plt+0xcda08> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ da90c <__cxa_atexit@plt+0xcda0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sp, [r4], #2778 @ 0xada │ │ │ │ - ldreq r1, [sl, #-3504] @ 0xfffff250 │ │ │ │ + ldreq sp, [r4], #2010 @ 0x7da │ │ │ │ + ldreq r0, [sl, #-3512] @ 0xfffff248 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -210585,16 +210585,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ da97c <__cxa_atexit@plt+0xcda7c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r1, [sl, #-3988] @ 0xfffff06c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r0, [sl, #-3996] @ 0xfffff064 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -210610,44 +210610,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ da9e0 <__cxa_atexit@plt+0xcdae0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r1, [sl, #-3868] @ 0xfffff0e4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r0, [sl, #-3876] @ 0xfffff0dc │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi daa3c <__cxa_atexit@plt+0xcdb3c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq daa34 <__cxa_atexit@plt+0xcdb34> │ │ │ │ ldr r3, [pc, #48] @ daa44 <__cxa_atexit@plt+0xcdb44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ daa48 <__cxa_atexit@plt+0xcdb48> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ daa4c <__cxa_atexit@plt+0xcdb4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sp, [r4], #2442 @ 0x98a │ │ │ │ - ldreq r1, [sl, #-3184] @ 0xfffff390 │ │ │ │ + ldreq sp, [r4], #1674 @ 0x68a │ │ │ │ + ldreq r0, [sl, #-3192] @ 0xfffff388 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -210665,16 +210665,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ daabc <__cxa_atexit@plt+0xcdbbc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r1, [sl, #-3668] @ 0xfffff1ac │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r0, [sl, #-3676] @ 0xfffff1a4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -210690,44 +210690,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ dab20 <__cxa_atexit@plt+0xcdc20> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r1, [sl, #-3548] @ 0xfffff224 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r0, [sl, #-3556] @ 0xfffff21c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dab7c <__cxa_atexit@plt+0xcdc7c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq dab74 <__cxa_atexit@plt+0xcdc74> │ │ │ │ ldr r3, [pc, #48] @ dab84 <__cxa_atexit@plt+0xcdc84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ dab88 <__cxa_atexit@plt+0xcdc88> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ dab8c <__cxa_atexit@plt+0xcdc8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sp, [r4], #2115 @ 0x843 │ │ │ │ - ldreq r1, [sl, #-2864] @ 0xfffff4d0 │ │ │ │ + ldreq sp, [r4], #1347 @ 0x543 │ │ │ │ + ldreq r0, [sl, #-2872] @ 0xfffff4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -210745,16 +210745,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ dabfc <__cxa_atexit@plt+0xcdcfc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r1, [sl, #-3348] @ 0xfffff2ec │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r0, [sl, #-3356] @ 0xfffff2e4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -210770,18 +210770,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ dac60 <__cxa_atexit@plt+0xcdd60> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r1, [sl, #-3228] @ 0xfffff364 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r0, [sl, #-3236] @ 0xfffff35c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r8, [r3], #180 @ 0xb4 │ │ │ │ + strbteq r7, [r3], #180 @ 0xb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dacc4 <__cxa_atexit@plt+0xcddc4> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -210793,25 +210793,25 @@ │ │ │ │ ldr r2, [r8, #2] │ │ │ │ ldr r0, [r8, #6] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 3ec0bc <__cxa_atexit@plt+0x3df1bc> │ │ │ │ + b 1233a14 <__cxa_atexit@plt+0x1226b14> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ dacd8 <__cxa_atexit@plt+0xcddd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r8, [r3], #100 @ 0x64 │ │ │ │ - strbteq r8, [r3], #64 @ 0x40 │ │ │ │ + strbteq r7, [r3], #100 @ 0x64 │ │ │ │ + strbteq r7, [r3], #64 @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #76] @ dad40 <__cxa_atexit@plt+0xcde40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ @@ -210822,42 +210822,42 @@ │ │ │ │ bne dad34 <__cxa_atexit@plt+0xcde34> │ │ │ │ ldr r3, [pc, #44] @ dad44 <__cxa_atexit@plt+0xcde44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3ec0bc <__cxa_atexit@plt+0x3df1bc> │ │ │ │ + b 1233a14 <__cxa_atexit@plt+0x1226b14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - strbteq r7, [r3], #4052 @ 0xfd4 │ │ │ │ + strbteq r6, [r3], #4052 @ 0xfd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dad84 <__cxa_atexit@plt+0xcde84> │ │ │ │ ldr r3, [pc, #32] @ dad90 <__cxa_atexit@plt+0xcde90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3ec0bc <__cxa_atexit@plt+0x3df1bc> │ │ │ │ + b 1233a14 <__cxa_atexit@plt+0x1226b14> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strbteq r7, [r3], #4044 @ 0xfcc │ │ │ │ + strbteq r6, [r3], #4044 @ 0xfcc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi dae00 <__cxa_atexit@plt+0xcdf00> │ │ │ │ ldr r3, [pc, #88] @ dae10 <__cxa_atexit@plt+0xcdf10> │ │ │ │ @@ -210881,17 +210881,17 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ dae14 <__cxa_atexit@plt+0xcdf14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbteq r7, [r3], #3956 @ 0xf74 │ │ │ │ - strbteq r7, [r3], #3960 @ 0xf78 │ │ │ │ - strbteq r7, [r3], #3912 @ 0xf48 │ │ │ │ + strbteq r6, [r3], #3956 @ 0xf74 │ │ │ │ + strbteq r6, [r3], #3960 @ 0xf78 │ │ │ │ + strbteq r6, [r3], #3912 @ 0xf48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dae48 <__cxa_atexit@plt+0xcdf48> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -210899,16 +210899,16 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ dae5c <__cxa_atexit@plt+0xcdf5c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [r3], #3868 @ 0xf1c │ │ │ │ - strbteq r7, [r3], #3788 @ 0xecc │ │ │ │ + strbteq r6, [r3], #3868 @ 0xf1c │ │ │ │ + strbteq r6, [r3], #3788 @ 0xecc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi daecc <__cxa_atexit@plt+0xcdfcc> │ │ │ │ ldr r3, [pc, #88] @ daedc <__cxa_atexit@plt+0xcdfdc> │ │ │ │ @@ -210932,17 +210932,17 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ daee0 <__cxa_atexit@plt+0xcdfe0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbteq r7, [r3], #3760 @ 0xeb0 │ │ │ │ - strbteq r7, [r3], #3704 @ 0xe78 │ │ │ │ - strbteq r7, [r3], #3656 @ 0xe48 │ │ │ │ + strbteq r6, [r3], #3760 @ 0xeb0 │ │ │ │ + strbteq r6, [r3], #3704 @ 0xe78 │ │ │ │ + strbteq r6, [r3], #3656 @ 0xe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne daf14 <__cxa_atexit@plt+0xce014> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -210950,35 +210950,35 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ daf28 <__cxa_atexit@plt+0xce028> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [r3], #3612 @ 0xe1c │ │ │ │ - strbteq r7, [r3], #3656 @ 0xe48 │ │ │ │ + strbteq r6, [r3], #3612 @ 0xe1c │ │ │ │ + strbteq r6, [r3], #3656 @ 0xe48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi daf68 <__cxa_atexit@plt+0xce068> │ │ │ │ ldr r2, [pc, #36] @ daf70 <__cxa_atexit@plt+0xce070> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ daf74 <__cxa_atexit@plt+0xce074> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [r3], #3632 @ 0xe30 │ │ │ │ - ldreq r1, [sl, #-1864] @ 0xfffff8b8 │ │ │ │ - strbteq r7, [r3], #3596 @ 0xe0c │ │ │ │ + strbteq r6, [r3], #3632 @ 0xe30 │ │ │ │ + ldreq r0, [sl, #-1872] @ 0xfffff8b0 │ │ │ │ + strbteq r6, [r3], #3596 @ 0xe0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dafec <__cxa_atexit@plt+0xce0ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -211007,56 +211007,56 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq r7, [r3], #3512 @ 0xdb8 │ │ │ │ - ldreq r1, [sl, #-1760] @ 0xfffff920 │ │ │ │ - ldreq r1, [sl, #-1740] @ 0xfffff934 │ │ │ │ - strbteq r7, [r3], #3428 @ 0xd64 │ │ │ │ + strbteq r6, [r3], #3512 @ 0xdb8 │ │ │ │ + ldreq r0, [sl, #-1768] @ 0xfffff918 │ │ │ │ + ldreq r0, [sl, #-1748] @ 0xfffff92c │ │ │ │ + strbteq r6, [r3], #3428 @ 0xd64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi db054 <__cxa_atexit@plt+0xce154> │ │ │ │ ldr r2, [pc, #36] @ db05c <__cxa_atexit@plt+0xce15c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ db060 <__cxa_atexit@plt+0xce160> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [r3], #3404 @ 0xd4c │ │ │ │ - ldreq r1, [sl, #-1628] @ 0xfffff9a4 │ │ │ │ - strbteq r7, [r3], #3344 @ 0xd10 │ │ │ │ + strbteq r6, [r3], #3404 @ 0xd4c │ │ │ │ + ldreq r0, [sl, #-1636] @ 0xfffff99c │ │ │ │ + strbteq r6, [r3], #3344 @ 0xd10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi db0a0 <__cxa_atexit@plt+0xce1a0> │ │ │ │ ldr r2, [pc, #36] @ db0a8 <__cxa_atexit@plt+0xce1a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ db0ac <__cxa_atexit@plt+0xce1ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [r3], #3320 @ 0xcf8 │ │ │ │ - ldreq r1, [sl, #-1552] @ 0xfffff9f0 │ │ │ │ - strbteq r7, [r3], #3252 @ 0xcb4 │ │ │ │ + strbteq r6, [r3], #3320 @ 0xcf8 │ │ │ │ + ldreq r0, [sl, #-1560] @ 0xfffff9e8 │ │ │ │ + strbteq r6, [r3], #3252 @ 0xcb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi db11c <__cxa_atexit@plt+0xce21c> │ │ │ │ ldr r2, [pc, #84] @ db124 <__cxa_atexit@plt+0xce224> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -211078,28 +211078,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq r1, [sl, #-1472] @ 0xfffffa40 │ │ │ │ - strbteq r7, [r3], #3164 @ 0xc5c │ │ │ │ - strbteq r7, [r3], #3124 @ 0xc34 │ │ │ │ + ldreq r0, [sl, #-1480] @ 0xfffffa38 │ │ │ │ + strbteq r6, [r3], #3164 @ 0xc5c │ │ │ │ + strbteq r6, [r3], #3124 @ 0xc34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ db158 <__cxa_atexit@plt+0xce258> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ addne r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [r3], #3112 @ 0xc28 │ │ │ │ - strbteq r7, [r3], #3112 @ 0xc28 │ │ │ │ + strbteq r6, [r3], #3112 @ 0xc28 │ │ │ │ + strbteq r6, [r3], #3112 @ 0xc28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi db1e0 <__cxa_atexit@plt+0xce2e0> │ │ │ │ @@ -211132,36 +211132,36 @@ │ │ │ │ b db1f0 <__cxa_atexit@plt+0xce2f0> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - ldreq r1, [sl, #-1280] @ 0xfffffb00 │ │ │ │ + ldreq r0, [sl, #-1288] @ 0xfffffaf8 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - ldreq r1, [sl, #-1252] @ 0xfffffb1c │ │ │ │ - strbteq r7, [r3], #2928 @ 0xb70 │ │ │ │ + ldreq r0, [sl, #-1260] @ 0xfffffb14 │ │ │ │ + strbteq r6, [r3], #2928 @ 0xb70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi db248 <__cxa_atexit@plt+0xce348> │ │ │ │ ldr r2, [pc, #36] @ db250 <__cxa_atexit@plt+0xce350> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ db254 <__cxa_atexit@plt+0xce354> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [r3], #2904 @ 0xb58 │ │ │ │ - ldreq r1, [sl, #-1128] @ 0xfffffb98 │ │ │ │ + strbteq r6, [r3], #2904 @ 0xb58 │ │ │ │ + ldreq r0, [sl, #-1136] @ 0xfffffb90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi db2e0 <__cxa_atexit@plt+0xce3e0> │ │ │ │ ldr r3, [pc, #120] @ db2f0 <__cxa_atexit@plt+0xce3f0> │ │ │ │ @@ -211194,17 +211194,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ db2f8 <__cxa_atexit@plt+0xce3f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbteq r7, [r3], #2724 @ 0xaa4 │ │ │ │ - ldreq r1, [sl, #-1008] @ 0xfffffc10 │ │ │ │ - strbteq r7, [r3], #2692 @ 0xa84 │ │ │ │ + strbteq r6, [r3], #2724 @ 0xaa4 │ │ │ │ + ldreq r0, [sl, #-1016] @ 0xfffffc08 │ │ │ │ + strbteq r6, [r3], #2692 @ 0xa84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne db340 <__cxa_atexit@plt+0xce440> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -211220,16 +211220,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r1, [sl, #-884] @ 0xfffffc8c │ │ │ │ - strbteq r7, [r3], #2592 @ 0xa20 │ │ │ │ + ldreq r0, [sl, #-892] @ 0xfffffc84 │ │ │ │ + strbteq r6, [r3], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne db3e8 <__cxa_atexit@plt+0xce4e8> │ │ │ │ @@ -211286,39 +211286,39 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b db460 <__cxa_atexit@plt+0xce560> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - strbteq r7, [r3], #2356 @ 0x934 │ │ │ │ + strbteq r6, [r3], #2356 @ 0x934 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - ldreq r1, [sl, #-640] @ 0xfffffd80 │ │ │ │ + ldreq r0, [sl, #-648] @ 0xfffffd78 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - ldreq r1, [sl, #-740] @ 0xfffffd1c │ │ │ │ - strbteq r7, [r3], #964 @ 0x3c4 │ │ │ │ + ldreq r0, [sl, #-748] @ 0xfffffd14 │ │ │ │ + strbteq r6, [r3], #964 @ 0x3c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi db4bc <__cxa_atexit@plt+0xce5bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ db4c4 <__cxa_atexit@plt+0xce5c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b db5dc <__cxa_atexit@plt+0xce6dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [sl, #-492] @ 0xfffffe14 │ │ │ │ - strbteq r7, [r3], #888 @ 0x378 │ │ │ │ + ldreq r0, [sl, #-500] @ 0xfffffe0c │ │ │ │ + strbteq r6, [r3], #888 @ 0x378 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi db524 <__cxa_atexit@plt+0xce624> │ │ │ │ ldr r2, [pc, #68] @ db530 <__cxa_atexit@plt+0xce630> │ │ │ │ @@ -211330,39 +211330,39 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq db51c <__cxa_atexit@plt+0xce61c> │ │ │ │ ldr r3, [pc, #40] @ db538 <__cxa_atexit@plt+0xce638> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r1, [sl, #-416] @ 0xfffffe60 │ │ │ │ + ldreq r0, [sl, #-424] @ 0xfffffe58 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq r7, [r3], #772 @ 0x304 │ │ │ │ + strbteq r6, [r3], #772 @ 0x304 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ db55c <__cxa_atexit@plt+0xce65c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ db57c <__cxa_atexit@plt+0xce67c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -211373,17 +211373,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r1, [sl, #-1396] @ 0xfffffa8c │ │ │ │ - strbteq r7, [r3], #636 @ 0x27c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r0, [sl, #-1404] @ 0xfffffa84 │ │ │ │ + strbteq r6, [r3], #636 @ 0x27c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi db660 <__cxa_atexit@plt+0xce760> │ │ │ │ ldr r3, [pc, #128] @ db670 <__cxa_atexit@plt+0xce770> │ │ │ │ @@ -211418,17 +211418,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ db678 <__cxa_atexit@plt+0xce778> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbteq r7, [r3], #1872 @ 0x750 │ │ │ │ - ldreq r1, [sl, #-112] @ 0xffffff90 │ │ │ │ - strbteq r7, [r3], #460 @ 0x1cc │ │ │ │ + strbteq r6, [r3], #1872 @ 0x750 │ │ │ │ + ldreq r0, [sl, #-120] @ 0xffffff88 │ │ │ │ + strbteq r6, [r3], #460 @ 0x1cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne db6c0 <__cxa_atexit@plt+0xce7c0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -211444,16 +211444,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r0, [sl, #-4084] @ 0xfffff00c │ │ │ │ - strbteq r7, [r3], #360 @ 0x168 │ │ │ │ + ldreq pc, [r9, #-4092] @ 0xfffff004 │ │ │ │ + strbteq r6, [r3], #360 @ 0x168 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne db7d8 <__cxa_atexit@plt+0xce8d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #84 @ 0x54 │ │ │ │ @@ -211514,57 +211514,57 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #84 @ 0x54 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r0, [sl, #-3804] @ 0xfffff124 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq pc, [r9, #-3812] @ 0xfffff11c │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - strbteq r6, [r3], #3592 @ 0xe08 │ │ │ │ + strbteq r5, [r3], #3592 @ 0xe08 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - ldreq r0, [sl, #-3924] @ 0xfffff0ac │ │ │ │ - ldreq r1, [sl, #-368] @ 0xfffffe90 │ │ │ │ - ldreq r1, [sl, #-848] @ 0xfffffcb0 │ │ │ │ - ldreq r1, [sl, #-848] @ 0xfffffcb0 │ │ │ │ - ldreq r1, [sl, #-828] @ 0xfffffcc4 │ │ │ │ - ldreq r1, [sl, #-812] @ 0xfffffcd4 │ │ │ │ - strbteq r7, [r3], #1428 @ 0x594 │ │ │ │ + ldreq pc, [r9, #-3932] @ 0xfffff0a4 │ │ │ │ + ldreq r0, [sl, #-376] @ 0xfffffe88 │ │ │ │ + ldreq r0, [sl, #-856] @ 0xfffffca8 │ │ │ │ + ldreq r0, [sl, #-856] @ 0xfffffca8 │ │ │ │ + ldreq r0, [sl, #-836] @ 0xfffffcbc │ │ │ │ + ldreq r0, [sl, #-820] @ 0xfffffccc │ │ │ │ + strbteq r6, [r3], #1428 @ 0x594 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi db858 <__cxa_atexit@plt+0xce958> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ db860 <__cxa_atexit@plt+0xce960> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b db8b0 <__cxa_atexit@plt+0xce9b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [sl, #-3664] @ 0xfffff1b0 │ │ │ │ - strbteq r7, [r3], #64 @ 0x40 │ │ │ │ + ldreq pc, [r9, #-3672] @ 0xfffff1a8 │ │ │ │ + strbteq r6, [r3], #64 @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi db898 <__cxa_atexit@plt+0xce998> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ db8a0 <__cxa_atexit@plt+0xce9a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b ab75ac <__cxa_atexit@plt+0xaaa6ac> │ │ │ │ + b 18fe884 <__cxa_atexit@plt+0x18f1984> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [sl, #-3604] @ 0xfffff1ec │ │ │ │ + ldreq pc, [r9, #-3612] @ 0xfffff1e4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi db934 <__cxa_atexit@plt+0xcea34> │ │ │ │ ldr r3, [pc, #128] @ db944 <__cxa_atexit@plt+0xcea44> │ │ │ │ @@ -211599,17 +211599,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ db94c <__cxa_atexit@plt+0xcea4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbteq r7, [r3], #1156 @ 0x484 │ │ │ │ - ldreq r0, [sl, #-3484] @ 0xfffff264 │ │ │ │ - strbteq r7, [r3], #1124 @ 0x464 │ │ │ │ + strbteq r6, [r3], #1156 @ 0x484 │ │ │ │ + ldreq pc, [r9, #-3492] @ 0xfffff25c │ │ │ │ + strbteq r6, [r3], #1124 @ 0x464 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne db994 <__cxa_atexit@plt+0xcea94> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -211625,16 +211625,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r0, [sl, #-3360] @ 0xfffff2e0 │ │ │ │ - strbteq r7, [r3], #1024 @ 0x400 │ │ │ │ + ldreq pc, [r9, #-3368] @ 0xfffff2d8 │ │ │ │ + strbteq r6, [r3], #1024 @ 0x400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dbac4 <__cxa_atexit@plt+0xcebc4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #96 @ 0x60 │ │ │ │ @@ -211701,29 +211701,29 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #96 @ 0x60 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r0, [sl, #-3056] @ 0xfffff410 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq pc, [r9, #-3064] @ 0xfffff408 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - strbteq r6, [r3], #2868 @ 0xb34 │ │ │ │ + strbteq r5, [r3], #2868 @ 0xb34 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - ldreq r0, [sl, #-3248] @ 0xfffff350 │ │ │ │ - ldreq r0, [sl, #-3204] @ 0xfffff37c │ │ │ │ - ldreq r0, [sl, #-3716] @ 0xfffff17c │ │ │ │ - ldreq r1, [sl, #-100] @ 0xffffff9c │ │ │ │ - ldreq r1, [sl, #-100] @ 0xffffff9c │ │ │ │ - ldreq r1, [sl, #-80] @ 0xffffffb0 │ │ │ │ - ldreq r1, [sl, #-64] @ 0xffffffc0 │ │ │ │ + ldreq pc, [r9, #-3256] @ 0xfffff348 │ │ │ │ + ldreq pc, [r9, #-3212] @ 0xfffff374 │ │ │ │ + ldreq pc, [r9, #-3724] @ 0xfffff174 │ │ │ │ + ldreq r0, [sl, #-108] @ 0xffffff94 │ │ │ │ + ldreq r0, [sl, #-108] @ 0xffffff94 │ │ │ │ + ldreq r0, [sl, #-88] @ 0xffffffa8 │ │ │ │ + ldreq r0, [sl, #-72] @ 0xffffffb8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b df13c <__cxa_atexit@plt+0xd223c> │ │ │ │ - strbteq r7, [r3], #1028 @ 0x404 │ │ │ │ + strbteq r6, [r3], #1028 @ 0x404 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dbba4 <__cxa_atexit@plt+0xceca4> │ │ │ │ ldr r2, [pc, #112] @ dbbac <__cxa_atexit@plt+0xcecac> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -211752,35 +211752,35 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ dbbb8 <__cxa_atexit@plt+0xcecb8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r0, [sl, #-2900] @ 0xfffff4ac │ │ │ │ - strbteq r7, [r3], #384 @ 0x180 │ │ │ │ - strbteq r7, [r3], #372 @ 0x174 │ │ │ │ - strbteq r7, [r3], #392 @ 0x188 │ │ │ │ - strbteq r7, [r3], #380 @ 0x17c │ │ │ │ - strbteq r7, [r3], #860 @ 0x35c │ │ │ │ + ldreq pc, [r9, #-2908] @ 0xfffff4a4 │ │ │ │ + strbteq r6, [r3], #384 @ 0x180 │ │ │ │ + strbteq r6, [r3], #372 @ 0x174 │ │ │ │ + strbteq r6, [r3], #392 @ 0x188 │ │ │ │ + strbteq r6, [r3], #380 @ 0x17c │ │ │ │ + strbteq r6, [r3], #860 @ 0x35c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ dbbfc <__cxa_atexit@plt+0xcecfc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ dbc00 <__cxa_atexit@plt+0xced00> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [r3], #300 @ 0x12c │ │ │ │ - strbteq r7, [r3], #308 @ 0x134 │ │ │ │ + strbteq r6, [r3], #300 @ 0x12c │ │ │ │ + strbteq r6, [r3], #308 @ 0x134 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -211792,16 +211792,16 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [sl, #-2796] @ 0xfffff514 │ │ │ │ - strbteq r7, [r3], #716 @ 0x2cc │ │ │ │ + ldreq pc, [r9, #-2804] @ 0xfffff50c │ │ │ │ + strbteq r6, [r3], #716 @ 0x2cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dbcc0 <__cxa_atexit@plt+0xcedc0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -211819,26 +211819,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r5, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - ldreq r0, [sl, #-2572] @ 0xfffff5f4 │ │ │ │ + ldreq pc, [r9, #-2580] @ 0xfffff5ec │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbteq r7, [r3], #520 @ 0x208 │ │ │ │ + strbteq r6, [r3], #520 @ 0x208 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dbd70 <__cxa_atexit@plt+0xcee70> │ │ │ │ ldr r2, [pc, #112] @ dbd78 <__cxa_atexit@plt+0xcee78> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -211867,36 +211867,36 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ dbd84 <__cxa_atexit@plt+0xcee84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r0, [sl, #-2440] @ 0xfffff678 │ │ │ │ - strbteq r6, [r3], #3956 @ 0xf74 │ │ │ │ - strbteq r6, [r3], #3944 @ 0xf68 │ │ │ │ - strbteq r6, [r3], #3996 @ 0xf9c │ │ │ │ - strbteq r6, [r3], #3984 @ 0xf90 │ │ │ │ - strbteq r7, [r3], #352 @ 0x160 │ │ │ │ + ldreq pc, [r9, #-2448] @ 0xfffff670 │ │ │ │ + strbteq r5, [r3], #3956 @ 0xf74 │ │ │ │ + strbteq r5, [r3], #3944 @ 0xf68 │ │ │ │ + strbteq r5, [r3], #3996 @ 0xf9c │ │ │ │ + strbteq r5, [r3], #3984 @ 0xf90 │ │ │ │ + strbteq r6, [r3], #352 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ dbdc8 <__cxa_atexit@plt+0xceec8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ dbdcc <__cxa_atexit@plt+0xceecc> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r3], #3904 @ 0xf40 │ │ │ │ - strbteq r6, [r3], #3880 @ 0xf28 │ │ │ │ - strbteq r7, [r3], #288 @ 0x120 │ │ │ │ + strbteq r5, [r3], #3904 @ 0xf40 │ │ │ │ + strbteq r5, [r3], #3880 @ 0xf28 │ │ │ │ + strbteq r6, [r3], #288 @ 0x120 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dbe58 <__cxa_atexit@plt+0xcef58> │ │ │ │ ldr r2, [pc, #112] @ dbe60 <__cxa_atexit@plt+0xcef60> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -211925,36 +211925,36 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ dbe6c <__cxa_atexit@plt+0xcef6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r0, [sl, #-2208] @ 0xfffff760 │ │ │ │ - strbteq r6, [r3], #3724 @ 0xe8c │ │ │ │ - strbteq r6, [r3], #3712 @ 0xe80 │ │ │ │ - strbteq r6, [r3], #3764 @ 0xeb4 │ │ │ │ - strbteq r6, [r3], #3752 @ 0xea8 │ │ │ │ - strbteq r7, [r3], #120 @ 0x78 │ │ │ │ + ldreq pc, [r9, #-2216] @ 0xfffff758 │ │ │ │ + strbteq r5, [r3], #3724 @ 0xe8c │ │ │ │ + strbteq r5, [r3], #3712 @ 0xe80 │ │ │ │ + strbteq r5, [r3], #3764 @ 0xeb4 │ │ │ │ + strbteq r5, [r3], #3752 @ 0xea8 │ │ │ │ + strbteq r6, [r3], #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ dbeb0 <__cxa_atexit@plt+0xcefb0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ dbeb4 <__cxa_atexit@plt+0xcefb4> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r3], #3672 @ 0xe58 │ │ │ │ - strbteq r6, [r3], #3648 @ 0xe40 │ │ │ │ - strbteq r7, [r3], #56 @ 0x38 │ │ │ │ + strbteq r5, [r3], #3672 @ 0xe58 │ │ │ │ + strbteq r5, [r3], #3648 @ 0xe40 │ │ │ │ + strbteq r6, [r3], #56 @ 0x38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dbfa0 <__cxa_atexit@plt+0xcf0a0> │ │ │ │ ldr lr, [pc, #228] @ dbfc0 <__cxa_atexit@plt+0xcf0c0> │ │ │ │ @@ -212011,23 +212011,23 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r0, [sl, #-1968] @ 0xfffff850 │ │ │ │ - ldreq r0, [sl, #-1832] @ 0xfffff8d8 │ │ │ │ + ldreq pc, [r9, #-1976] @ 0xfffff848 │ │ │ │ + ldreq pc, [r9, #-1840] @ 0xfffff8d0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - ldreq r0, [sl, #-2024] @ 0xfffff818 │ │ │ │ - ldreq r0, [sl, #-1908] @ 0xfffff88c │ │ │ │ - ldreq r0, [sl, #-1864] @ 0xfffff8b8 │ │ │ │ - strbteq r6, [r3], #3860 @ 0xf14 │ │ │ │ + ldreq pc, [r9, #-2032] @ 0xfffff810 │ │ │ │ + ldreq pc, [r9, #-1916] @ 0xfffff884 │ │ │ │ + ldreq pc, [r9, #-1872] @ 0xfffff8b0 │ │ │ │ + strbteq r5, [r3], #3860 @ 0xf14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dc064 <__cxa_atexit@plt+0xcf164> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -212061,21 +212061,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r0, [sl, #-1616] @ 0xfffff9b0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq pc, [r9, #-1624] @ 0xfffff9a8 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - ldreq r0, [sl, #-1796] @ 0xfffff8fc │ │ │ │ - ldreq r0, [sl, #-1680] @ 0xfffff970 │ │ │ │ - ldreq r0, [sl, #-1636] @ 0xfffff99c │ │ │ │ - strbteq r6, [r3], #3684 @ 0xe64 │ │ │ │ + ldreq pc, [r9, #-1804] @ 0xfffff8f4 │ │ │ │ + ldreq pc, [r9, #-1688] @ 0xfffff968 │ │ │ │ + ldreq pc, [r9, #-1644] @ 0xfffff994 │ │ │ │ + strbteq r5, [r3], #3684 @ 0xe64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dc124 <__cxa_atexit@plt+0xcf224> │ │ │ │ ldr r2, [pc, #112] @ dc12c <__cxa_atexit@plt+0xcf22c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -212104,36 +212104,36 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ dc138 <__cxa_atexit@plt+0xcf238> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r0, [sl, #-1492] @ 0xfffffa2c │ │ │ │ - strbteq r6, [r3], #3040 @ 0xbe0 │ │ │ │ - strbteq r6, [r3], #3028 @ 0xbd4 │ │ │ │ - strbteq r6, [r3], #3080 @ 0xc08 │ │ │ │ - strbteq r6, [r3], #3068 @ 0xbfc │ │ │ │ - strbteq r6, [r3], #3516 @ 0xdbc │ │ │ │ + ldreq pc, [r9, #-1500] @ 0xfffffa24 │ │ │ │ + strbteq r5, [r3], #3040 @ 0xbe0 │ │ │ │ + strbteq r5, [r3], #3028 @ 0xbd4 │ │ │ │ + strbteq r5, [r3], #3080 @ 0xc08 │ │ │ │ + strbteq r5, [r3], #3068 @ 0xbfc │ │ │ │ + strbteq r5, [r3], #3516 @ 0xdbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ dc17c <__cxa_atexit@plt+0xcf27c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ dc180 <__cxa_atexit@plt+0xcf280> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r3], #2988 @ 0xbac │ │ │ │ - strbteq r6, [r3], #2964 @ 0xb94 │ │ │ │ - strbteq r6, [r3], #3436 @ 0xd6c │ │ │ │ + strbteq r5, [r3], #2988 @ 0xbac │ │ │ │ + strbteq r5, [r3], #2964 @ 0xb94 │ │ │ │ + strbteq r5, [r3], #3436 @ 0xd6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dc20c <__cxa_atexit@plt+0xcf30c> │ │ │ │ ldr r2, [pc, #112] @ dc214 <__cxa_atexit@plt+0xcf314> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -212162,36 +212162,36 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ dc220 <__cxa_atexit@plt+0xcf320> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r0, [sl, #-1260] @ 0xfffffb14 │ │ │ │ - strbteq r6, [r3], #2776 @ 0xad8 │ │ │ │ - strbteq r6, [r3], #2764 @ 0xacc │ │ │ │ - strbteq r6, [r3], #2816 @ 0xb00 │ │ │ │ - strbteq r6, [r3], #2804 @ 0xaf4 │ │ │ │ - strbteq r6, [r3], #3268 @ 0xcc4 │ │ │ │ + ldreq pc, [r9, #-1268] @ 0xfffffb0c │ │ │ │ + strbteq r5, [r3], #2776 @ 0xad8 │ │ │ │ + strbteq r5, [r3], #2764 @ 0xacc │ │ │ │ + strbteq r5, [r3], #2816 @ 0xb00 │ │ │ │ + strbteq r5, [r3], #2804 @ 0xaf4 │ │ │ │ + strbteq r5, [r3], #3268 @ 0xcc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ dc264 <__cxa_atexit@plt+0xcf364> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ dc268 <__cxa_atexit@plt+0xcf368> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r3], #2724 @ 0xaa4 │ │ │ │ - strbteq r6, [r3], #2700 @ 0xa8c │ │ │ │ - strbteq r6, [r3], #3204 @ 0xc84 │ │ │ │ + strbteq r5, [r3], #2724 @ 0xaa4 │ │ │ │ + strbteq r5, [r3], #2700 @ 0xa8c │ │ │ │ + strbteq r5, [r3], #3204 @ 0xc84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dc2f4 <__cxa_atexit@plt+0xcf3f4> │ │ │ │ ldr r2, [pc, #112] @ dc2fc <__cxa_atexit@plt+0xcf3fc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -212220,36 +212220,36 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ dc308 <__cxa_atexit@plt+0xcf408> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r0, [sl, #-1028] @ 0xfffffbfc │ │ │ │ - strbteq r6, [r3], #2544 @ 0x9f0 │ │ │ │ - strbteq r6, [r3], #2532 @ 0x9e4 │ │ │ │ - strbteq r6, [r3], #2584 @ 0xa18 │ │ │ │ - strbteq r6, [r3], #2572 @ 0xa0c │ │ │ │ - strbteq r6, [r3], #3036 @ 0xbdc │ │ │ │ + ldreq pc, [r9, #-1036] @ 0xfffffbf4 │ │ │ │ + strbteq r5, [r3], #2544 @ 0x9f0 │ │ │ │ + strbteq r5, [r3], #2532 @ 0x9e4 │ │ │ │ + strbteq r5, [r3], #2584 @ 0xa18 │ │ │ │ + strbteq r5, [r3], #2572 @ 0xa0c │ │ │ │ + strbteq r5, [r3], #3036 @ 0xbdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ dc34c <__cxa_atexit@plt+0xcf44c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ dc350 <__cxa_atexit@plt+0xcf450> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r3], #2492 @ 0x9bc │ │ │ │ - strbteq r6, [r3], #2468 @ 0x9a4 │ │ │ │ - strbteq r6, [r3], #3004 @ 0xbbc │ │ │ │ + strbteq r5, [r3], #2492 @ 0x9bc │ │ │ │ + strbteq r5, [r3], #2468 @ 0x9a4 │ │ │ │ + strbteq r5, [r3], #3004 @ 0xbbc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi dc3c4 <__cxa_atexit@plt+0xcf4c4> │ │ │ │ @@ -212274,15 +212274,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq r6, [r3], #2872 @ 0xb38 │ │ │ │ + strbteq r5, [r3], #2872 @ 0xb38 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne dc40c <__cxa_atexit@plt+0xcf50c> │ │ │ │ ldr r3, [pc, #60] @ dc434 <__cxa_atexit@plt+0xcf534> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -212298,15 +212298,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq dc428 <__cxa_atexit@plt+0xcf528> │ │ │ │ b dc940 <__cxa_atexit@plt+0xcfa40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r6, [r3], #2776 @ 0xad8 │ │ │ │ + strbteq r5, [r3], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq dc478 <__cxa_atexit@plt+0xcf578> │ │ │ │ @@ -212332,15 +212332,15 @@ │ │ │ │ beq dc4ac <__cxa_atexit@plt+0xcf5ac> │ │ │ │ b dc824 <__cxa_atexit@plt+0xcf924> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #7 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r6, [r3], #2608 @ 0xa30 │ │ │ │ + strbteq r5, [r3], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne dc568 <__cxa_atexit@plt+0xcf668> │ │ │ │ ldr r3, [pc, #180] @ dc594 <__cxa_atexit@plt+0xcf694> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -212384,22 +212384,22 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldreq r0, [sl, #-332] @ 0xfffffeb4 │ │ │ │ + ldreq pc, [r9, #-340] @ 0xfffffeac │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - ldreq r0, [sl, #-512] @ 0xfffffe00 │ │ │ │ - ldreq r0, [sl, #-396] @ 0xfffffe74 │ │ │ │ - ldreq r0, [sl, #-352] @ 0xfffffea0 │ │ │ │ - strbteq r6, [r3], #2372 @ 0x944 │ │ │ │ + ldreq pc, [r9, #-520] @ 0xfffffdf8 │ │ │ │ + ldreq pc, [r9, #-404] @ 0xfffffe6c │ │ │ │ + ldreq pc, [r9, #-360] @ 0xfffffe98 │ │ │ │ + strbteq r5, [r3], #2372 @ 0x944 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dc634 <__cxa_atexit@plt+0xcf734> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -212433,21 +212433,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r0, [sl, #-128] @ 0xffffff80 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq pc, [r9, #-136] @ 0xffffff78 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - ldreq r0, [sl, #-308] @ 0xfffffecc │ │ │ │ - ldreq r0, [sl, #-192] @ 0xffffff40 │ │ │ │ - ldreq r0, [sl, #-148] @ 0xffffff6c │ │ │ │ - strbteq r6, [r3], #2180 @ 0x884 │ │ │ │ + ldreq pc, [r9, #-316] @ 0xfffffec4 │ │ │ │ + ldreq pc, [r9, #-200] @ 0xffffff38 │ │ │ │ + ldreq pc, [r9, #-156] @ 0xffffff64 │ │ │ │ + strbteq r5, [r3], #2180 @ 0x884 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne dc714 <__cxa_atexit@plt+0xcf814> │ │ │ │ ldr r3, [pc, #180] @ dc740 <__cxa_atexit@plt+0xcf840> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -212491,22 +212491,22 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldreq pc, [r9, #-4000] @ 0xfffff060 │ │ │ │ + ldreq lr, [r9, #-4008] @ 0xfffff058 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - ldreq r0, [sl, #-84] @ 0xffffffac │ │ │ │ - ldreq pc, [r9, #-4064] @ 0xfffff020 │ │ │ │ - ldreq pc, [r9, #-4020] @ 0xfffff04c │ │ │ │ - strbteq r6, [r3], #1944 @ 0x798 │ │ │ │ + ldreq pc, [r9, #-92] @ 0xffffffa4 │ │ │ │ + ldreq lr, [r9, #-4072] @ 0xfffff018 │ │ │ │ + ldreq lr, [r9, #-4028] @ 0xfffff044 │ │ │ │ + strbteq r5, [r3], #1944 @ 0x798 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dc7e0 <__cxa_atexit@plt+0xcf8e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -212540,21 +212540,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq pc, [r9, #-3796] @ 0xfffff12c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq lr, [r9, #-3804] @ 0xfffff124 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - ldreq pc, [r9, #-3976] @ 0xfffff078 │ │ │ │ - ldreq pc, [r9, #-3860] @ 0xfffff0ec │ │ │ │ - ldreq pc, [r9, #-3816] @ 0xfffff118 │ │ │ │ - strbteq r6, [r3], #1784 @ 0x6f8 │ │ │ │ + ldreq lr, [r9, #-3984] @ 0xfffff070 │ │ │ │ + ldreq lr, [r9, #-3868] @ 0xfffff0e4 │ │ │ │ + ldreq lr, [r9, #-3824] @ 0xfffff110 │ │ │ │ + strbteq r5, [r3], #1784 @ 0x6f8 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dc8b0 <__cxa_atexit@plt+0xcf9b0> │ │ │ │ @@ -212602,30 +212602,30 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq pc, [r9, #-3564] @ 0xfffff214 │ │ │ │ + ldreq lr, [r9, #-3572] @ 0xfffff20c │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ @ instruction: 0xfffff668 │ │ │ │ - ldreq pc, [r9, #-3636] @ 0xfffff1cc │ │ │ │ - ldreq pc, [r9, #-3728] @ 0xfffff170 │ │ │ │ + ldreq lr, [r9, #-3644] @ 0xfffff1c4 │ │ │ │ + ldreq lr, [r9, #-3736] @ 0xfffff168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ dc930 <__cxa_atexit@plt+0xcfa30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r9, #-3480] @ 0xfffff268 │ │ │ │ - strbteq r6, [r3], #1468 @ 0x5bc │ │ │ │ + ldreq lr, [r9, #-3488] @ 0xfffff260 │ │ │ │ + strbteq r5, [r3], #1468 @ 0x5bc │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne dc9dc <__cxa_atexit@plt+0xcfadc> │ │ │ │ ldr r3, [pc, #180] @ dca08 <__cxa_atexit@plt+0xcfb08> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -212669,22 +212669,22 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldreq pc, [r9, #-3288] @ 0xfffff328 │ │ │ │ + ldreq lr, [r9, #-3296] @ 0xfffff320 │ │ │ │ @ instruction: 0xfffff36c │ │ │ │ - ldreq pc, [r9, #-3468] @ 0xfffff274 │ │ │ │ - ldreq pc, [r9, #-3352] @ 0xfffff2e8 │ │ │ │ - ldreq pc, [r9, #-3308] @ 0xfffff314 │ │ │ │ - strbteq r6, [r3], #1232 @ 0x4d0 │ │ │ │ + ldreq lr, [r9, #-3476] @ 0xfffff26c │ │ │ │ + ldreq lr, [r9, #-3360] @ 0xfffff2e0 │ │ │ │ + ldreq lr, [r9, #-3316] @ 0xfffff30c │ │ │ │ + strbteq r5, [r3], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dcaa8 <__cxa_atexit@plt+0xcfba8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -212718,21 +212718,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq pc, [r9, #-3084] @ 0xfffff3f4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq lr, [r9, #-3092] @ 0xfffff3ec │ │ │ │ @ instruction: 0xfffff2a0 │ │ │ │ - ldreq pc, [r9, #-3264] @ 0xfffff340 │ │ │ │ - ldreq pc, [r9, #-3148] @ 0xfffff3b4 │ │ │ │ - ldreq pc, [r9, #-3104] @ 0xfffff3e0 │ │ │ │ - strbteq r6, [r3], #1072 @ 0x430 │ │ │ │ + ldreq lr, [r9, #-3272] @ 0xfffff338 │ │ │ │ + ldreq lr, [r9, #-3156] @ 0xfffff3ac │ │ │ │ + ldreq lr, [r9, #-3112] @ 0xfffff3d8 │ │ │ │ + strbteq r5, [r3], #1072 @ 0x430 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dcb98 <__cxa_atexit@plt+0xcfc98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -212769,39 +212769,39 @@ │ │ │ │ mov r7, r9 │ │ │ │ b dc360 <__cxa_atexit@plt+0xcf460> │ │ │ │ ldr r0, [r7] │ │ │ │ ldm sp, {r5, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r9, #-2944] @ 0xfffff480 │ │ │ │ + ldreq lr, [r9, #-2952] @ 0xfffff478 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ - strbteq r6, [r3], #848 @ 0x350 │ │ │ │ + strbteq r5, [r3], #848 @ 0x350 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dcbe8 <__cxa_atexit@plt+0xcfce8> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r9 │ │ │ │ b dc360 <__cxa_atexit@plt+0xcf460> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - strbteq r6, [r3], #740 @ 0x2e4 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + strbteq r5, [r3], #740 @ 0x2e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dcc38 <__cxa_atexit@plt+0xcfd38> │ │ │ │ ldr r3, [pc, #44] @ dcc40 <__cxa_atexit@plt+0xcfd40> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -212809,43 +212809,43 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #32] @ dcc44 <__cxa_atexit@plt+0xcfd44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ ldr r3, [pc, #24] @ dcc48 <__cxa_atexit@plt+0xcfd48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq pc, [r9, #-2680] @ 0xfffff588 │ │ │ │ - ldreq pc, [r9, #-3392] @ 0xfffff2c0 │ │ │ │ - strbteq r6, [r3], #652 @ 0x28c │ │ │ │ + ldreq lr, [r9, #-2688] @ 0xfffff580 │ │ │ │ + ldreq lr, [r9, #-3400] @ 0xfffff2b8 │ │ │ │ + strbteq r5, [r3], #652 @ 0x28c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dcc88 <__cxa_atexit@plt+0xcfd88> │ │ │ │ ldr r3, [pc, #44] @ dcca0 <__cxa_atexit@plt+0xcfda0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 2819e4 <__cxa_atexit@plt+0x274ae4> │ │ │ │ + b 10c933c <__cxa_atexit@plt+0x10bc43c> │ │ │ │ ldr r7, [pc, #12] @ dcc9c <__cxa_atexit@plt+0xcfd9c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r3], #2860 @ 0xb2c │ │ │ │ + strbteq r4, [r3], #2860 @ 0xb2c │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq r6, [r3], #564 @ 0x234 │ │ │ │ + strbteq r5, [r3], #564 @ 0x234 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dcd00 <__cxa_atexit@plt+0xcfe00> │ │ │ │ ldr r2, [pc, #124] @ dcd40 <__cxa_atexit@plt+0xcfe40> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -212859,58 +212859,58 @@ │ │ │ │ bne dcd2c <__cxa_atexit@plt+0xcfe2c> │ │ │ │ ldr r3, [pc, #88] @ dcd44 <__cxa_atexit@plt+0xcfe44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 2819e4 <__cxa_atexit@plt+0x274ae4> │ │ │ │ + b 10c933c <__cxa_atexit@plt+0x10bc43c> │ │ │ │ ldr r3, [pc, #64] @ dcd48 <__cxa_atexit@plt+0xcfe48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #52] @ dcd4c <__cxa_atexit@plt+0xcfe4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ dcd50 <__cxa_atexit@plt+0xcfe50> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq pc, [r9, #-3816] @ 0xfffff118 │ │ │ │ - strbteq r5, [r3], #2696 @ 0xa88 │ │ │ │ - strbteq r6, [r3], #388 @ 0x184 │ │ │ │ + ldreq lr, [r9, #-3824] @ 0xfffff110 │ │ │ │ + strbteq r4, [r3], #2696 @ 0xa88 │ │ │ │ + strbteq r5, [r3], #388 @ 0x184 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dcd8c <__cxa_atexit@plt+0xcfe8c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r2, [pc, #36] @ dcda4 <__cxa_atexit@plt+0xcfea4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 2819e4 <__cxa_atexit@plt+0x274ae4> │ │ │ │ + b 10c933c <__cxa_atexit@plt+0x10bc43c> │ │ │ │ ldr r7, [pc, #12] @ dcda0 <__cxa_atexit@plt+0xcfea0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r3], #2600 @ 0xa28 │ │ │ │ + strbteq r4, [r3], #2600 @ 0xa28 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strbteq r5, [r3], #3968 @ 0xf80 │ │ │ │ + strbteq r4, [r3], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #144] @ dce50 <__cxa_atexit@plt+0xcff50> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7], #-8 │ │ │ │ @@ -212929,44 +212929,44 @@ │ │ │ │ ldr r9, [r8, #2] │ │ │ │ ldr r1, [r8, #6] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ec0bc <__cxa_atexit@plt+0x3df1bc> │ │ │ │ + b 1233a14 <__cxa_atexit@plt+0x1226b14> │ │ │ │ ldr r7, [pc, #68] @ dce64 <__cxa_atexit@plt+0xcff64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ - b 4006d4 <__cxa_atexit@plt+0x3f37d4> │ │ │ │ + b 3fee6c <__cxa_atexit@plt+0x3f1f6c> │ │ │ │ ldr r7, [pc, #32] @ dce5c <__cxa_atexit@plt+0xcff5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #28] @ dce60 <__cxa_atexit@plt+0xcff60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq pc, [r9, #-2300] @ 0xfffff704 │ │ │ │ + ldreq lr, [r9, #-2308] @ 0xfffff6fc │ │ │ │ @ instruction: 0xffffdeec │ │ │ │ - strbteq r5, [r3], #3828 @ 0xef4 │ │ │ │ - ldreq pc, [r9, #-2192] @ 0xfffff770 │ │ │ │ - ldreq pc, [r9, #-2204] @ 0xfffff764 │ │ │ │ + strbteq r4, [r3], #3828 @ 0xef4 │ │ │ │ + ldreq lr, [r9, #-2200] @ 0xfffff768 │ │ │ │ + ldreq lr, [r9, #-2212] @ 0xfffff75c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ dce88 <__cxa_atexit@plt+0xcff88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 4006d4 <__cxa_atexit@plt+0x3f37d4> │ │ │ │ - ldreq pc, [r9, #-2116] @ 0xfffff7bc │ │ │ │ + b 3fee6c <__cxa_atexit@plt+0x3f1f6c> │ │ │ │ + ldreq lr, [r9, #-2124] @ 0xfffff7b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dcf64 <__cxa_atexit@plt+0xd0064> │ │ │ │ ldr lr, [pc, #216] @ dcf84 <__cxa_atexit@plt+0xd0084> │ │ │ │ @@ -213020,18 +213020,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldreq pc, [r9, #-2016] @ 0xfffff820 │ │ │ │ - ldreq pc, [r9, #-3252] @ 0xfffff34c │ │ │ │ + ldreq lr, [r9, #-2024] @ 0xfffff818 │ │ │ │ + ldreq lr, [r9, #-3260] @ 0xfffff344 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dd024 <__cxa_atexit@plt+0xd0124> │ │ │ │ @@ -213063,33 +213063,33 @@ │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq pc, [r9, #-3044] @ 0xfffff41c │ │ │ │ - strbteq r5, [r3], #3716 @ 0xe84 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq lr, [r9, #-3052] @ 0xfffff414 │ │ │ │ + strbteq r4, [r3], #3716 @ 0xe84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dd068 <__cxa_atexit@plt+0xd0168> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ dd070 <__cxa_atexit@plt+0xd0170> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2b61e8 <__cxa_atexit@plt+0x2a92e8> │ │ │ │ + b 10fdb40 <__cxa_atexit@plt+0x10f0c40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r9, #-1600] @ 0xfffff9c0 │ │ │ │ - strbteq r5, [r3], #3636 @ 0xe34 │ │ │ │ + ldreq lr, [r9, #-1608] @ 0xfffff9b8 │ │ │ │ + strbteq r4, [r3], #3636 @ 0xe34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dd0b8 <__cxa_atexit@plt+0xd01b8> │ │ │ │ ldr r2, [pc, #44] @ dd0c0 <__cxa_atexit@plt+0xd01c0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -213097,48 +213097,48 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ dd0c4 <__cxa_atexit@plt+0xd01c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq pc, [r9, #-1528] @ 0xfffffa08 │ │ │ │ - strbteq r5, [r3], #3532 @ 0xdcc │ │ │ │ + ldreq lr, [r9, #-1536] @ 0xfffffa00 │ │ │ │ + strbteq r4, [r3], #3532 @ 0xdcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ dd0f0 <__cxa_atexit@plt+0xd01f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ dd0f4 <__cxa_atexit@plt+0xd01f4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 287620 <__cxa_atexit@plt+0x27a720> │ │ │ │ + b 10cef78 <__cxa_atexit@plt+0x10c2078> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq pc, [r9, #-2512] @ 0xfffff630 │ │ │ │ - strbteq r5, [r3], #3296 @ 0xce0 │ │ │ │ + ldreq lr, [r9, #-2520] @ 0xfffff628 │ │ │ │ + strbteq r4, [r3], #3296 @ 0xce0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dd120 <__cxa_atexit@plt+0xd0220> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 951fe0 <__cxa_atexit@plt+0x9450e0> │ │ │ │ + b 17992b8 <__cxa_atexit@plt+0x178c3b8> │ │ │ │ ldr r7, [pc, #12] @ dd134 <__cxa_atexit@plt+0xd0234> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r9, #-2452] @ 0xfffff66c │ │ │ │ - strbteq r5, [r3], #3464 @ 0xd88 │ │ │ │ + ldreq lr, [r9, #-2460] @ 0xfffff664 │ │ │ │ + strbteq r4, [r3], #3464 @ 0xd88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dd224 <__cxa_atexit@plt+0xd0324> │ │ │ │ ldr r2, [pc, #232] @ dd244 <__cxa_atexit@plt+0xd0344> │ │ │ │ @@ -213196,24 +213196,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strbteq r5, [r3], #3104 @ 0xc20 │ │ │ │ - strbteq r5, [r3], #912 @ 0x390 │ │ │ │ + strbteq r4, [r3], #3104 @ 0xc20 │ │ │ │ + strbteq r4, [r3], #912 @ 0x390 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - ldreq pc, [r9, #-2320] @ 0xfffff6f0 │ │ │ │ - ldreq pc, [r9, #-2296] @ 0xfffff708 │ │ │ │ - ldreq pc, [r9, #-1752] @ 0xfffff928 │ │ │ │ - strbteq r5, [r3], #3168 @ 0xc60 │ │ │ │ + ldreq lr, [r9, #-2328] @ 0xfffff6e8 │ │ │ │ + ldreq lr, [r9, #-2304] @ 0xfffff700 │ │ │ │ + ldreq lr, [r9, #-1760] @ 0xfffff920 │ │ │ │ + strbteq r4, [r3], #3168 @ 0xc60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dd314 <__cxa_atexit@plt+0xd0414> │ │ │ │ @@ -213251,23 +213251,23 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r3, [r3, #60] @ 0x3c │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r5, [r3], #2848 @ 0xb20 │ │ │ │ - strbteq r5, [r3], #656 @ 0x290 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r4, [r3], #2848 @ 0xb20 │ │ │ │ + strbteq r4, [r3], #656 @ 0x290 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - ldreq pc, [r9, #-2060] @ 0xfffff7f4 │ │ │ │ + ldreq lr, [r9, #-2068] @ 0xfffff7ec │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - ldreq pc, [r9, #-2028] @ 0xfffff814 │ │ │ │ - ldreq pc, [r9, #-1500] @ 0xfffffa24 │ │ │ │ - strbteq r5, [r3], #2952 @ 0xb88 │ │ │ │ + ldreq lr, [r9, #-2036] @ 0xfffff80c │ │ │ │ + ldreq lr, [r9, #-1508] @ 0xfffffa1c │ │ │ │ + strbteq r4, [r3], #2952 @ 0xb88 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dd3ac <__cxa_atexit@plt+0xd04ac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -213286,24 +213286,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r5, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ - ldreq pc, [r9, #-804] @ 0xfffffcdc │ │ │ │ + ldreq lr, [r9, #-812] @ 0xfffffcd4 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dd4ac <__cxa_atexit@plt+0xd05ac> │ │ │ │ ldr r3, [pc, #216] @ dd4c8 <__cxa_atexit@plt+0xd05c8> │ │ │ │ @@ -213357,19 +213357,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldreq pc, [r9, #-672] @ 0xfffffd60 │ │ │ │ - ldreq pc, [r9, #-720] @ 0xfffffd30 │ │ │ │ - ldreq pc, [r9, #-1876] @ 0xfffff8ac │ │ │ │ + ldreq lr, [r9, #-680] @ 0xfffffd58 │ │ │ │ + ldreq lr, [r9, #-728] @ 0xfffffd28 │ │ │ │ + ldreq lr, [r9, #-1884] @ 0xfffff8a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dd574 <__cxa_atexit@plt+0xd0674> │ │ │ │ @@ -213403,34 +213403,34 @@ │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq pc, [r9, #-508] @ 0xfffffe04 │ │ │ │ - ldreq pc, [r9, #-1664] @ 0xfffff980 │ │ │ │ - strbteq r5, [r3], #2128 @ 0x850 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq lr, [r9, #-516] @ 0xfffffdfc │ │ │ │ + ldreq lr, [r9, #-1672] @ 0xfffff978 │ │ │ │ + strbteq r4, [r3], #2128 @ 0x850 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dd5bc <__cxa_atexit@plt+0xd06bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ dd5c4 <__cxa_atexit@plt+0xd06c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 951fe0 <__cxa_atexit@plt+0x9450e0> │ │ │ │ + b 17992b8 <__cxa_atexit@plt+0x178c3b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r9, #-236] @ 0xffffff14 │ │ │ │ - strbteq r5, [r3], #2072 @ 0x818 │ │ │ │ + ldreq lr, [r9, #-244] @ 0xffffff0c │ │ │ │ + strbteq r4, [r3], #2072 @ 0x818 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dd6ac <__cxa_atexit@plt+0xd07ac> │ │ │ │ ldr r2, [pc, #224] @ dd6cc <__cxa_atexit@plt+0xd07cc> │ │ │ │ @@ -213486,23 +213486,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbteq r4, [r3], #3828 @ 0xef4 │ │ │ │ - ldreq pc, [r9, #-1156] @ 0xfffffb7c │ │ │ │ - ldreq pc, [r9, #-1156] @ 0xfffffb7c │ │ │ │ - ldreq pc, [r9, #-1132] @ 0xfffffb94 │ │ │ │ - ldreq pc, [r9, #-588] @ 0xfffffdb4 │ │ │ │ - strbteq r5, [r3], #1788 @ 0x6fc │ │ │ │ + strbteq r3, [r3], #3828 @ 0xef4 │ │ │ │ + ldreq lr, [r9, #-1164] @ 0xfffffb74 │ │ │ │ + ldreq lr, [r9, #-1164] @ 0xfffffb74 │ │ │ │ + ldreq lr, [r9, #-1140] @ 0xfffffb8c │ │ │ │ + ldreq lr, [r9, #-596] @ 0xfffffdac │ │ │ │ + strbteq r4, [r3], #1788 @ 0x6fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dd788 <__cxa_atexit@plt+0xd0888> │ │ │ │ @@ -213536,22 +213536,22 @@ │ │ │ │ ldr r7, [pc, #44] @ dd7a8 <__cxa_atexit@plt+0xd08a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r4, [r3], #3604 @ 0xe14 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r3, [r3], #3604 @ 0xe14 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq pc, [r9, #-912] @ 0xfffffc70 │ │ │ │ - ldreq pc, [r9, #-912] @ 0xfffffc70 │ │ │ │ - ldreq pc, [r9, #-880] @ 0xfffffc90 │ │ │ │ - ldreq pc, [r9, #-348] @ 0xfffffea4 │ │ │ │ - strbteq r5, [r3], #1604 @ 0x644 │ │ │ │ + ldreq lr, [r9, #-920] @ 0xfffffc68 │ │ │ │ + ldreq lr, [r9, #-920] @ 0xfffffc68 │ │ │ │ + ldreq lr, [r9, #-888] @ 0xfffffc88 │ │ │ │ + ldreq lr, [r9, #-356] @ 0xfffffe9c │ │ │ │ + strbteq r4, [r3], #1604 @ 0x644 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dd820 <__cxa_atexit@plt+0xd0920> │ │ │ │ ldr r3, [pc, #88] @ dd828 <__cxa_atexit@plt+0xd0928> │ │ │ │ @@ -213567,36 +213567,36 @@ │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r9, [r8, #7] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2ad6f8 <__cxa_atexit@plt+0x2a07f8> │ │ │ │ + b 10f5050 <__cxa_atexit@plt+0x10e8150> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq r5, [r3], #1476 @ 0x5c4 │ │ │ │ + strbteq r4, [r3], #1476 @ 0x5c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ dd85c <__cxa_atexit@plt+0xd095c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 2ad6f8 <__cxa_atexit@plt+0x2a07f8> │ │ │ │ + b 10f5050 <__cxa_atexit@plt+0x10e8150> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r5, [r3], #1412 @ 0x584 │ │ │ │ + strbteq r4, [r3], #1412 @ 0x584 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dd8ac <__cxa_atexit@plt+0xd09ac> │ │ │ │ @@ -213606,18 +213606,18 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, fp │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -213687,21 +213687,21 @@ │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - ldreq lr, [r9, #-3500] @ 0xfffff254 │ │ │ │ - ldreq lr, [r9, #-3556] @ 0xfffff21c │ │ │ │ - ldreq lr, [r9, #-3516] @ 0xfffff244 │ │ │ │ - ldreq lr, [r9, #-3452] @ 0xfffff284 │ │ │ │ - ldreq pc, [r9, #-580] @ 0xfffffdbc │ │ │ │ + ldreq sp, [r9, #-3508] @ 0xfffff24c │ │ │ │ + ldreq sp, [r9, #-3564] @ 0xfffff214 │ │ │ │ + ldreq sp, [r9, #-3524] @ 0xfffff23c │ │ │ │ + ldreq sp, [r9, #-3460] @ 0xfffff27c │ │ │ │ + ldreq lr, [r9, #-588] @ 0xfffffdb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -213746,36 +213746,36 @@ │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r4, r9 │ │ │ │ bx r0 │ │ │ │ mov r4, #56 @ 0x38 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq lr, [r9, #-3276] @ 0xfffff334 │ │ │ │ - ldreq lr, [r9, #-3236] @ 0xfffff35c │ │ │ │ - ldreq lr, [r9, #-3172] @ 0xfffff39c │ │ │ │ - ldreq pc, [r9, #-300] @ 0xfffffed4 │ │ │ │ - strbteq r5, [r3], #748 @ 0x2ec │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sp, [r9, #-3284] @ 0xfffff32c │ │ │ │ + ldreq sp, [r9, #-3244] @ 0xfffff354 │ │ │ │ + ldreq sp, [r9, #-3180] @ 0xfffff394 │ │ │ │ + ldreq lr, [r9, #-308] @ 0xfffffecc │ │ │ │ + strbteq r4, [r3], #748 @ 0x2ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ddb20 <__cxa_atexit@plt+0xd0c20> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ ddb28 <__cxa_atexit@plt+0xd0c28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 951fe0 <__cxa_atexit@plt+0x9450e0> │ │ │ │ + b 17992b8 <__cxa_atexit@plt+0x178c3b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r9, #-2952] @ 0xfffff478 │ │ │ │ - strbteq r5, [r3], #692 @ 0x2b4 │ │ │ │ + ldreq sp, [r9, #-2960] @ 0xfffff470 │ │ │ │ + strbteq r4, [r3], #692 @ 0x2b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ddc10 <__cxa_atexit@plt+0xd0d10> │ │ │ │ ldr r2, [pc, #224] @ ddc30 <__cxa_atexit@plt+0xd0d30> │ │ │ │ @@ -213831,23 +213831,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbteq r4, [r3], #2448 @ 0x990 │ │ │ │ - ldreq lr, [r9, #-3872] @ 0xfffff0e0 │ │ │ │ - ldreq lr, [r9, #-3872] @ 0xfffff0e0 │ │ │ │ - ldreq lr, [r9, #-3848] @ 0xfffff0f8 │ │ │ │ - ldreq lr, [r9, #-3304] @ 0xfffff318 │ │ │ │ - strbteq r5, [r3], #408 @ 0x198 │ │ │ │ + strbteq r3, [r3], #2448 @ 0x990 │ │ │ │ + ldreq sp, [r9, #-3880] @ 0xfffff0d8 │ │ │ │ + ldreq sp, [r9, #-3880] @ 0xfffff0d8 │ │ │ │ + ldreq sp, [r9, #-3856] @ 0xfffff0f0 │ │ │ │ + ldreq sp, [r9, #-3312] @ 0xfffff310 │ │ │ │ + strbteq r4, [r3], #408 @ 0x198 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ddcec <__cxa_atexit@plt+0xd0dec> │ │ │ │ @@ -213881,22 +213881,22 @@ │ │ │ │ ldr r7, [pc, #44] @ ddd0c <__cxa_atexit@plt+0xd0e0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r4, [r3], #2224 @ 0x8b0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r3, [r3], #2224 @ 0x8b0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq lr, [r9, #-3628] @ 0xfffff1d4 │ │ │ │ - ldreq lr, [r9, #-3628] @ 0xfffff1d4 │ │ │ │ - ldreq lr, [r9, #-3596] @ 0xfffff1f4 │ │ │ │ - ldreq lr, [r9, #-3064] @ 0xfffff408 │ │ │ │ - strbteq r5, [r3], #224 @ 0xe0 │ │ │ │ + ldreq sp, [r9, #-3636] @ 0xfffff1cc │ │ │ │ + ldreq sp, [r9, #-3636] @ 0xfffff1cc │ │ │ │ + ldreq sp, [r9, #-3604] @ 0xfffff1ec │ │ │ │ + ldreq sp, [r9, #-3072] @ 0xfffff400 │ │ │ │ + strbteq r4, [r3], #224 @ 0xe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ddd84 <__cxa_atexit@plt+0xd0e84> │ │ │ │ ldr r3, [pc, #88] @ ddd8c <__cxa_atexit@plt+0xd0e8c> │ │ │ │ @@ -213912,36 +213912,36 @@ │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r9, [r8, #7] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2ad6f8 <__cxa_atexit@plt+0x2a07f8> │ │ │ │ + b 10f5050 <__cxa_atexit@plt+0x10e8150> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq r5, [r3], #96 @ 0x60 │ │ │ │ + strbteq r4, [r3], #96 @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ dddc0 <__cxa_atexit@plt+0xd0ec0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 2ad6f8 <__cxa_atexit@plt+0x2a07f8> │ │ │ │ + b 10f5050 <__cxa_atexit@plt+0x10e8150> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r5, [r3], #32 │ │ │ │ + strbteq r4, [r3], #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dde10 <__cxa_atexit@plt+0xd0f10> │ │ │ │ @@ -213951,20 +213951,20 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - strbteq r4, [r3], #4052 @ 0xfd4 │ │ │ │ + strbteq r3, [r3], #4052 @ 0xfd4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi dde8c <__cxa_atexit@plt+0xd0f8c> │ │ │ │ @@ -213982,47 +213982,47 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r3 │ │ │ │ b dde9c <__cxa_atexit@plt+0xd0f9c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4006dc <__cxa_atexit@plt+0x3f37dc> │ │ │ │ - strbteq r4, [r3], #2524 @ 0x9dc │ │ │ │ + b 3fee74 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ + strbteq r3, [r3], #2524 @ 0x9dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ddefc <__cxa_atexit@plt+0xd0ffc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ ddf04 <__cxa_atexit@plt+0xd1004> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b ab75ac <__cxa_atexit@plt+0xaaa6ac> │ │ │ │ + b 18fe884 <__cxa_atexit@plt+0x18f1984> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r9, #-1968] @ 0xfffff850 │ │ │ │ - strbteq r4, [r3], #2460 @ 0x99c │ │ │ │ + ldreq sp, [r9, #-1976] @ 0xfffff848 │ │ │ │ + strbteq r3, [r3], #2460 @ 0x99c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ddf4c <__cxa_atexit@plt+0xd104c> │ │ │ │ ldr r1, [pc, #44] @ ddf54 <__cxa_atexit@plt+0xd1054> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -214030,20 +214030,20 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ ddf58 <__cxa_atexit@plt+0xd1058> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq lr, [r9, #-1892] @ 0xfffff89c │ │ │ │ - strbteq r4, [r3], #2376 @ 0x948 │ │ │ │ + ldreq sp, [r9, #-1900] @ 0xfffff894 │ │ │ │ + strbteq r3, [r3], #2376 @ 0x948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc ddfcc <__cxa_atexit@plt+0xd10cc> │ │ │ │ @@ -214065,18 +214065,18 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r8, r9, sl} │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - ldreq lr, [r9, #-2844] @ 0xfffff4e4 │ │ │ │ - strbteq r4, [r3], #3748 @ 0xea4 │ │ │ │ + ldreq sp, [r9, #-2852] @ 0xfffff4dc │ │ │ │ + strbteq r3, [r3], #3748 @ 0xea4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -214092,15 +214092,15 @@ │ │ │ │ b de8e8 <__cxa_atexit@plt+0xd19e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbteq r4, [r3], #3588 @ 0xe04 │ │ │ │ + strbteq r3, [r3], #3588 @ 0xe04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi de0b0 <__cxa_atexit@plt+0xd11b0> │ │ │ │ ldr r2, [pc, #88] @ de0b8 <__cxa_atexit@plt+0xd11b8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -214114,39 +214114,39 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ de0c0 <__cxa_atexit@plt+0xd11c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 400704 <__cxa_atexit@plt+0x3f3804> │ │ │ │ + b 3fee9c <__cxa_atexit@plt+0x3f1f9c> │ │ │ │ ldr r3, [pc, #24] @ de0bc <__cxa_atexit@plt+0xd11bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 400704 <__cxa_atexit@plt+0x3f3804> │ │ │ │ + b 3fee9c <__cxa_atexit@plt+0x3f1f9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbteq r4, [r3], #3328 @ 0xd00 │ │ │ │ - strbteq r4, [r3], #3348 @ 0xd14 │ │ │ │ - strbteq r4, [r3], #3456 @ 0xd80 │ │ │ │ + strbteq r3, [r3], #3328 @ 0xd00 │ │ │ │ + strbteq r3, [r3], #3348 @ 0xd14 │ │ │ │ + strbteq r3, [r3], #3456 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ ldr r2, [pc, #16] @ de0f4 <__cxa_atexit@plt+0xd11f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ add r5, r5, #4 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 400704 <__cxa_atexit@plt+0x3f3804> │ │ │ │ - strbteq r4, [r3], #3264 @ 0xcc0 │ │ │ │ - strbteq r4, [r3], #3436 @ 0xd6c │ │ │ │ + b 3fee9c <__cxa_atexit@plt+0x3f1f9c> │ │ │ │ + strbteq r3, [r3], #3264 @ 0xcc0 │ │ │ │ + strbteq r3, [r3], #3436 @ 0xd6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi de1b8 <__cxa_atexit@plt+0xd12b8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -214167,52 +214167,52 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #160] @ de1fc <__cxa_atexit@plt+0xd12fc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [r3, #2] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ - b 400574 <__cxa_atexit@plt+0x3f3674> │ │ │ │ + b 3fed2c <__cxa_atexit@plt+0x3f1e2c> │ │ │ │ ldr r7, [pc, #108] @ de1e4 <__cxa_atexit@plt+0xd12e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #100] @ de1e8 <__cxa_atexit@plt+0xd12e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq de1ac <__cxa_atexit@plt+0xd12ac> │ │ │ │ ldr r7, [pc, #88] @ de1ec <__cxa_atexit@plt+0xd12ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #80] @ de1f0 <__cxa_atexit@plt+0xd12f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r7 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ de1f4 <__cxa_atexit@plt+0xd12f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq lr, [r9, #-1404] @ 0xfffffa84 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sp, [r9, #-1412] @ 0xfffffa7c │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - ldreq lr, [r9, #-1876] @ 0xfffff8ac │ │ │ │ + ldreq sp, [r9, #-1884] @ 0xfffff8a4 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - ldreq lr, [r9, #-1848] @ 0xfffff8c8 │ │ │ │ + ldreq sp, [r9, #-1856] @ 0xfffff8c0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - strbteq r4, [r3], #3152 @ 0xc50 │ │ │ │ + strbteq r3, [r3], #3152 @ 0xc50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -214221,49 +214221,49 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ de264 <__cxa_atexit@plt+0xd1364> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #2] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ - b 400574 <__cxa_atexit@plt+0x3f3674> │ │ │ │ + b 3fed2c <__cxa_atexit@plt+0x3f1e2c> │ │ │ │ ldr r3, [pc, #24] @ de268 <__cxa_atexit@plt+0xd1368> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r4, [r3], #2984 @ 0xba8 │ │ │ │ + strbteq r3, [r3], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ de28c <__cxa_atexit@plt+0xd138c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r4, [r3], #1456 @ 0x5b0 │ │ │ │ + strbteq r3, [r3], #1456 @ 0x5b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ de2b0 <__cxa_atexit@plt+0xd13b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ de2d0 <__cxa_atexit@plt+0xd13d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -214274,32 +214274,32 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq lr, [r9, #-2080] @ 0xfffff7e0 │ │ │ │ - strbteq r4, [r3], #1312 @ 0x520 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sp, [r9, #-2088] @ 0xfffff7d8 │ │ │ │ + strbteq r3, [r3], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ de340 <__cxa_atexit@plt+0xd1440> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ de360 <__cxa_atexit@plt+0xd1460> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -214310,16 +214310,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq lr, [r9, #-1936] @ 0xfffff870 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sp, [r9, #-1944] @ 0xfffff868 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi de3fc <__cxa_atexit@plt+0xd14fc> │ │ │ │ ldr r2, [pc, #56] @ de404 <__cxa_atexit@plt+0xd1504> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -214342,15 +214342,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r3], #2572 @ 0xa0c │ │ │ │ + strbteq r3, [r3], #2572 @ 0xa0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi de4e8 <__cxa_atexit@plt+0xd15e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -214371,52 +214371,52 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #160] @ de52c <__cxa_atexit@plt+0xd162c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [r3, #2] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ - b 400574 <__cxa_atexit@plt+0x3f3674> │ │ │ │ + b 3fed2c <__cxa_atexit@plt+0x3f1e2c> │ │ │ │ ldr r7, [pc, #108] @ de514 <__cxa_atexit@plt+0xd1614> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #100] @ de518 <__cxa_atexit@plt+0xd1618> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq de4dc <__cxa_atexit@plt+0xd15dc> │ │ │ │ ldr r7, [pc, #88] @ de51c <__cxa_atexit@plt+0xd161c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #80] @ de520 <__cxa_atexit@plt+0xd1620> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r7 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ de524 <__cxa_atexit@plt+0xd1624> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq lr, [r9, #-588] @ 0xfffffdb4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sp, [r9, #-596] @ 0xfffffdac │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - ldreq lr, [r9, #-1060] @ 0xfffffbdc │ │ │ │ + ldreq sp, [r9, #-1068] @ 0xfffffbd4 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - ldreq lr, [r9, #-1032] @ 0xfffffbf8 │ │ │ │ + ldreq sp, [r9, #-1040] @ 0xfffffbf0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbteq r4, [r3], #2292 @ 0x8f4 │ │ │ │ + strbteq r3, [r3], #2292 @ 0x8f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -214425,49 +214425,49 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ de594 <__cxa_atexit@plt+0xd1694> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #2] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ - b 400574 <__cxa_atexit@plt+0x3f3674> │ │ │ │ + b 3fed2c <__cxa_atexit@plt+0x3f1e2c> │ │ │ │ ldr r3, [pc, #24] @ de598 <__cxa_atexit@plt+0xd1698> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r4, [r3], #2168 @ 0x878 │ │ │ │ + strbteq r3, [r3], #2168 @ 0x878 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ de5bc <__cxa_atexit@plt+0xd16bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r4, [r3], #640 @ 0x280 │ │ │ │ + strbteq r3, [r3], #640 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ de5e0 <__cxa_atexit@plt+0xd16e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ de600 <__cxa_atexit@plt+0xd1700> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -214478,32 +214478,32 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq lr, [r9, #-1264] @ 0xfffffb10 │ │ │ │ - strbteq r4, [r3], #496 @ 0x1f0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sp, [r9, #-1272] @ 0xfffffb08 │ │ │ │ + strbteq r3, [r3], #496 @ 0x1f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ de670 <__cxa_atexit@plt+0xd1770> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ de690 <__cxa_atexit@plt+0xd1790> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -214514,17 +214514,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq lr, [r9, #-1120] @ 0xfffffba0 │ │ │ │ - strbteq r4, [r3], #1936 @ 0x790 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sp, [r9, #-1128] @ 0xfffffb98 │ │ │ │ + strbteq r3, [r3], #1936 @ 0x790 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi de72c <__cxa_atexit@plt+0xd182c> │ │ │ │ @@ -214539,15 +214539,15 @@ │ │ │ │ b de748 <__cxa_atexit@plt+0xd1848> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r4, [r3], #1848 @ 0x738 │ │ │ │ + strbteq r3, [r3], #1848 @ 0x738 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #124 @ 0x7c │ │ │ │ cmp r2, r9 │ │ │ │ bcc de850 <__cxa_atexit@plt+0xd1950> │ │ │ │ ldr r1, [pc, #256] @ de860 <__cxa_atexit@plt+0xd1960> │ │ │ │ @@ -214611,25 +214611,25 @@ │ │ │ │ str r7, [r6, #116] @ 0x74 │ │ │ │ sub r7, r9, #6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #124 @ 0x7c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - strbteq r3, [r3], #3516 @ 0xdbc │ │ │ │ - ldreq sp, [r9, #-3868] @ 0xfffff0e4 │ │ │ │ - ldreq lr, [r9, #-816] @ 0xfffffcd0 │ │ │ │ - ldreq lr, [r9, #-316] @ 0xfffffec4 │ │ │ │ - ldreq lr, [r9, #-792] @ 0xfffffce8 │ │ │ │ - ldreq lr, [r9, #-768] @ 0xfffffd00 │ │ │ │ - ldreq lr, [r9, #-744] @ 0xfffffd18 │ │ │ │ + strbteq r2, [r3], #3516 @ 0xdbc │ │ │ │ + ldreq ip, [r9, #-3876] @ 0xfffff0dc │ │ │ │ + ldreq sp, [r9, #-824] @ 0xfffffcc8 │ │ │ │ + ldreq sp, [r9, #-324] @ 0xfffffebc │ │ │ │ + ldreq sp, [r9, #-800] @ 0xfffffce0 │ │ │ │ + ldreq sp, [r9, #-776] @ 0xfffffcf8 │ │ │ │ + ldreq sp, [r9, #-752] @ 0xfffffd10 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - strbteq r4, [r3], #1532 @ 0x5fc │ │ │ │ + strbteq r3, [r3], #1532 @ 0x5fc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi de8d0 <__cxa_atexit@plt+0xd19d0> │ │ │ │ ldr r3, [pc, #48] @ de8d8 <__cxa_atexit@plt+0xd19d8> │ │ │ │ @@ -214643,15 +214643,15 @@ │ │ │ │ b de8e8 <__cxa_atexit@plt+0xd19e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r4, [r3], #1448 @ 0x5a8 │ │ │ │ + strbteq r3, [r3], #1448 @ 0x5a8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne de9bc <__cxa_atexit@plt+0xd1abc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -214698,37 +214698,37 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r8, #36] @ 0x24 │ │ │ │ str r8, [r8, #40] @ 0x28 │ │ │ │ str r0, [r8, #44] @ 0x2c │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r7, [pc, #56] @ de9fc <__cxa_atexit@plt+0xd1afc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - ldreq sp, [r9, #-3320] @ 0xfffff308 │ │ │ │ + ldreq ip, [r9, #-3328] @ 0xfffff300 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ @ instruction: 0xfffff668 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - strbteq r4, [r3], #1140 @ 0x474 │ │ │ │ + strbteq r3, [r3], #1140 @ 0x474 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne deab0 <__cxa_atexit@plt+0xd1bb0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #48 @ 0x30 │ │ │ │ @@ -214759,35 +214759,35 @@ │ │ │ │ ldr r1, [pc, #76] @ deae4 <__cxa_atexit@plt+0xd1be4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ str r0, [r6, #44] @ 0x2c │ │ │ │ sub r8, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r7, [pc, #28] @ dead4 <__cxa_atexit@plt+0xd1bd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sp, [r9, #-3076] @ 0xfffff3fc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq ip, [r9, #-3084] @ 0xfffff3f4 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffff4c8 │ │ │ │ @ instruction: 0xfffff598 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, fp │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dec0c <__cxa_atexit@plt+0xd1d0c> │ │ │ │ @@ -214856,21 +214856,21 @@ │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - ldreq sp, [r9, #-2920] @ 0xfffff498 │ │ │ │ - ldreq sp, [r9, #-2976] @ 0xfffff460 │ │ │ │ - ldreq sp, [r9, #-2936] @ 0xfffff488 │ │ │ │ - ldreq sp, [r9, #-2872] @ 0xfffff4c8 │ │ │ │ - ldreq lr, [r9, #-0] │ │ │ │ + ldreq ip, [r9, #-2928] @ 0xfffff490 │ │ │ │ + ldreq ip, [r9, #-2984] @ 0xfffff458 │ │ │ │ + ldreq ip, [r9, #-2944] @ 0xfffff480 │ │ │ │ + ldreq ip, [r9, #-2880] @ 0xfffff4c0 │ │ │ │ + ldreq sp, [r9, #-8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -214915,36 +214915,36 @@ │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r4, r9 │ │ │ │ bx r0 │ │ │ │ mov r4, #56 @ 0x38 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sp, [r9, #-2696] @ 0xfffff578 │ │ │ │ - ldreq sp, [r9, #-2656] @ 0xfffff5a0 │ │ │ │ - ldreq sp, [r9, #-2592] @ 0xfffff5e0 │ │ │ │ - ldreq sp, [r9, #-3816] @ 0xfffff118 │ │ │ │ - strbteq r4, [r3], #168 @ 0xa8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq ip, [r9, #-2704] @ 0xfffff570 │ │ │ │ + ldreq ip, [r9, #-2664] @ 0xfffff598 │ │ │ │ + ldreq ip, [r9, #-2600] @ 0xfffff5d8 │ │ │ │ + ldreq ip, [r9, #-3824] @ 0xfffff110 │ │ │ │ + strbteq r3, [r3], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ded64 <__cxa_atexit@plt+0xd1e64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ ded6c <__cxa_atexit@plt+0xd1e6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 951fe0 <__cxa_atexit@plt+0x9450e0> │ │ │ │ + b 17992b8 <__cxa_atexit@plt+0x178c3b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r9, #-2372] @ 0xfffff6bc │ │ │ │ - strbteq r4, [r3], #112 @ 0x70 │ │ │ │ + ldreq ip, [r9, #-2380] @ 0xfffff6b4 │ │ │ │ + strbteq r3, [r3], #112 @ 0x70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dee54 <__cxa_atexit@plt+0xd1f54> │ │ │ │ ldr r2, [pc, #224] @ dee74 <__cxa_atexit@plt+0xd1f74> │ │ │ │ @@ -215000,23 +215000,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbteq r3, [r3], #1868 @ 0x74c │ │ │ │ - ldreq sp, [r9, #-3292] @ 0xfffff324 │ │ │ │ - ldreq sp, [r9, #-3292] @ 0xfffff324 │ │ │ │ - ldreq sp, [r9, #-3268] @ 0xfffff33c │ │ │ │ - ldreq sp, [r9, #-2724] @ 0xfffff55c │ │ │ │ - strbteq r3, [r3], #3924 @ 0xf54 │ │ │ │ + strbteq r2, [r3], #1868 @ 0x74c │ │ │ │ + ldreq ip, [r9, #-3300] @ 0xfffff31c │ │ │ │ + ldreq ip, [r9, #-3300] @ 0xfffff31c │ │ │ │ + ldreq ip, [r9, #-3276] @ 0xfffff334 │ │ │ │ + ldreq ip, [r9, #-2732] @ 0xfffff554 │ │ │ │ + strbteq r2, [r3], #3924 @ 0xf54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc def30 <__cxa_atexit@plt+0xd2030> │ │ │ │ @@ -215050,22 +215050,22 @@ │ │ │ │ ldr r7, [pc, #44] @ def50 <__cxa_atexit@plt+0xd2050> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r3, [r3], #1644 @ 0x66c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r2, [r3], #1644 @ 0x66c │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq sp, [r9, #-3048] @ 0xfffff418 │ │ │ │ - ldreq sp, [r9, #-3048] @ 0xfffff418 │ │ │ │ - ldreq sp, [r9, #-3016] @ 0xfffff438 │ │ │ │ - ldreq sp, [r9, #-2484] @ 0xfffff64c │ │ │ │ - strbteq r3, [r3], #3744 @ 0xea0 │ │ │ │ + ldreq ip, [r9, #-3056] @ 0xfffff410 │ │ │ │ + ldreq ip, [r9, #-3056] @ 0xfffff410 │ │ │ │ + ldreq ip, [r9, #-3024] @ 0xfffff430 │ │ │ │ + ldreq ip, [r9, #-2492] @ 0xfffff644 │ │ │ │ + strbteq r2, [r3], #3744 @ 0xea0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi defbc <__cxa_atexit@plt+0xd20bc> │ │ │ │ ldr r2, [pc, #80] @ defc4 <__cxa_atexit@plt+0xd20c4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -215079,35 +215079,35 @@ │ │ │ │ ldr r3, [pc, #48] @ defc8 <__cxa_atexit@plt+0xd20c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 2ad6f8 <__cxa_atexit@plt+0x2a07f8> │ │ │ │ + b 10f5050 <__cxa_atexit@plt+0x10e8150> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbteq r3, [r3], #3624 @ 0xe28 │ │ │ │ + strbteq r2, [r3], #3624 @ 0xe28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ deff8 <__cxa_atexit@plt+0xd20f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 2ad6f8 <__cxa_atexit@plt+0x2a07f8> │ │ │ │ + b 10f5050 <__cxa_atexit@plt+0x10e8150> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r3, [r3], #3560 @ 0xde8 │ │ │ │ + strbteq r2, [r3], #3560 @ 0xde8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc df048 <__cxa_atexit@plt+0xd2148> │ │ │ │ @@ -215117,20 +215117,20 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - strbteq r3, [r3], #3496 @ 0xda8 │ │ │ │ + strbteq r2, [r3], #3496 @ 0xda8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215145,15 +215145,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b db8b0 <__cxa_atexit@plt+0xce9b0> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbteq r3, [r3], #3408 @ 0xd50 │ │ │ │ + strbteq r2, [r3], #3408 @ 0xd50 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc df10c <__cxa_atexit@plt+0xd220c> │ │ │ │ @@ -215166,15 +215166,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ str r1, [r3, #24] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xffffc9d8 │ │ │ │ @@ -215282,15 +215282,15 @@ │ │ │ │ add r6, r2, #16 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ sub r8, r7, #15 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, fp │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r7, [pc, #232] @ df3cc <__cxa_atexit@plt+0xd24cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, #228] @ df3d0 <__cxa_atexit@plt+0xd24d0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r4, [sl, #3] │ │ │ │ @@ -215344,48 +215344,48 @@ │ │ │ │ mov r7, r1 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffda88 │ │ │ │ @ instruction: 0xffffcad8 │ │ │ │ @ instruction: 0xffffd948 │ │ │ │ @ instruction: 0xffffe060 │ │ │ │ - ldreq sp, [r9, #-976] @ 0xfffffc30 │ │ │ │ - ldreq sp, [r9, #-924] @ 0xfffffc64 │ │ │ │ + ldreq ip, [r9, #-984] @ 0xfffffc28 │ │ │ │ + ldreq ip, [r9, #-932] @ 0xfffffc5c │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xffffe13c │ │ │ │ @ instruction: 0xffffe514 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffff670 │ │ │ │ @ instruction: 0xfffff680 │ │ │ │ - strbteq r3, [r3], #2996 @ 0xbb4 │ │ │ │ + strbteq r2, [r3], #2996 @ 0xbb4 │ │ │ │ @ instruction: 0xffffeae8 │ │ │ │ - strbteq r3, [r3], #2512 @ 0x9d0 │ │ │ │ + strbteq r2, [r3], #2512 @ 0x9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne df434 <__cxa_atexit@plt+0xd2534> │ │ │ │ ldr r3, [pc, #52] @ df44c <__cxa_atexit@plt+0xd254c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #40] @ df450 <__cxa_atexit@plt+0xd2550> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r7, [pc, #12] @ df448 <__cxa_atexit@plt+0xd2548> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [r3], #2336 @ 0x920 │ │ │ │ + strbteq r2, [r3], #2336 @ 0x920 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq sp, [r9, #-2012] @ 0xfffff824 │ │ │ │ - strbteq r3, [r3], #2420 @ 0x974 │ │ │ │ + ldreq ip, [r9, #-2020] @ 0xfffff81c │ │ │ │ + strbteq r2, [r3], #2420 @ 0x974 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne df4c0 <__cxa_atexit@plt+0xd25c0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -215419,16 +215419,16 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq sp, [r9, #-1152] @ 0xfffffb80 │ │ │ │ - strbteq r3, [r3], #2180 @ 0x884 │ │ │ │ + ldreq ip, [r9, #-1160] @ 0xfffffb78 │ │ │ │ + strbteq r2, [r3], #2180 @ 0x884 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ df550 <__cxa_atexit@plt+0xd2650> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ @@ -215442,25 +215442,25 @@ │ │ │ │ mov r5, r7 │ │ │ │ b c940c <__cxa_atexit@plt+0xbc50c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r3, [r3], #2092 @ 0x82c │ │ │ │ + strbteq r2, [r3], #2092 @ 0x82c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ df57c <__cxa_atexit@plt+0xd267c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b c940c <__cxa_atexit@plt+0xbc50c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r3, [r3], #2052 @ 0x804 │ │ │ │ + strbteq r2, [r3], #2052 @ 0x804 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ ble df5ac <__cxa_atexit@plt+0xd26ac> │ │ │ │ ldr r3, [pc, #40] @ df5c4 <__cxa_atexit@plt+0xd26c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -215468,23 +215468,23 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ b db264 <__cxa_atexit@plt+0xce364> │ │ │ │ ldr r7, [pc, #12] @ df5c0 <__cxa_atexit@plt+0xd26c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r9, #-264] @ 0xfffffef8 │ │ │ │ + ldreq ip, [r9, #-272] @ 0xfffffef0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 400254 <__cxa_atexit@plt+0x3f3354> │ │ │ │ - strbteq r3, [r3], #2380 @ 0x94c │ │ │ │ + b 3fe9dc <__cxa_atexit@plt+0x3f1adc> │ │ │ │ + strbteq r2, [r3], #2380 @ 0x94c │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi df628 <__cxa_atexit@plt+0xd2728> │ │ │ │ ldr r7, [pc, #52] @ df638 <__cxa_atexit@plt+0xd2738> │ │ │ │ @@ -215499,16 +215499,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ df63c <__cxa_atexit@plt+0xd273c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r3, [r3], #2352 @ 0x930 │ │ │ │ - strbteq r3, [r3], #2288 @ 0x8f0 │ │ │ │ + strbteq r2, [r3], #2352 @ 0x930 │ │ │ │ + strbteq r2, [r3], #2288 @ 0x8f0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #63] @ 0x3f │ │ │ │ ldr r2, [r7, #83] @ 0x53 │ │ │ │ ldr r1, [r7, #103] @ 0x67 │ │ │ │ ldr r0, [r7, #111] @ 0x6f │ │ │ │ ldr lr, [pc, #136] @ df6ec <__cxa_atexit@plt+0xd27ec> │ │ │ │ @@ -215545,15 +215545,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbteq r3, [r3], #2108 @ 0x83c │ │ │ │ + strbteq r2, [r3], #2108 @ 0x83c │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #60] @ df748 <__cxa_atexit@plt+0xd2848> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5] │ │ │ │ @@ -215567,15 +215567,15 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #24] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ b df13c <__cxa_atexit@plt+0xd223c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r3, [r3], #2020 @ 0x7e4 │ │ │ │ + strbteq r2, [r3], #2020 @ 0x7e4 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -215587,34 +215587,34 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi df7d8 <__cxa_atexit@plt+0xd28d8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq df7d0 <__cxa_atexit@plt+0xd28d0> │ │ │ │ ldr r3, [pc, #48] @ df7e0 <__cxa_atexit@plt+0xd28e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ df7e4 <__cxa_atexit@plt+0xd28e4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ df7e8 <__cxa_atexit@plt+0xd28e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r8, [r4], #3039 @ 0xbdf │ │ │ │ - ldreq ip, [r9, #-3796] @ 0xfffff12c │ │ │ │ + ldreq r8, [r4], #2271 @ 0x8df │ │ │ │ + ldreq fp, [r9, #-3804] @ 0xfffff124 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -215632,16 +215632,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ df858 <__cxa_atexit@plt+0xd2958> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq sp, [r9, #-184] @ 0xffffff48 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq ip, [r9, #-192] @ 0xffffff40 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -215657,44 +215657,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ df8bc <__cxa_atexit@plt+0xd29bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq sp, [r9, #-64] @ 0xffffffc0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq ip, [r9, #-72] @ 0xffffffb8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi df918 <__cxa_atexit@plt+0xd2a18> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq df910 <__cxa_atexit@plt+0xd2a10> │ │ │ │ ldr r3, [pc, #48] @ df920 <__cxa_atexit@plt+0xd2a20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ df924 <__cxa_atexit@plt+0xd2a24> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ df928 <__cxa_atexit@plt+0xd2a28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r8, [r4], #2711 @ 0xa97 │ │ │ │ - ldreq ip, [r9, #-3476] @ 0xfffff26c │ │ │ │ + ldreq r8, [r4], #1943 @ 0x797 │ │ │ │ + ldreq fp, [r9, #-3484] @ 0xfffff264 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -215712,16 +215712,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ df998 <__cxa_atexit@plt+0xd2a98> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r9, #-3960] @ 0xfffff088 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r9, #-3968] @ 0xfffff080 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -215737,44 +215737,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ df9fc <__cxa_atexit@plt+0xd2afc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r9, #-3840] @ 0xfffff100 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r9, #-3848] @ 0xfffff0f8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dfa58 <__cxa_atexit@plt+0xd2b58> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq dfa50 <__cxa_atexit@plt+0xd2b50> │ │ │ │ ldr r3, [pc, #48] @ dfa60 <__cxa_atexit@plt+0xd2b60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ dfa64 <__cxa_atexit@plt+0xd2b64> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ dfa68 <__cxa_atexit@plt+0xd2b68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r8, [r4], #2381 @ 0x94d │ │ │ │ - ldreq ip, [r9, #-3156] @ 0xfffff3ac │ │ │ │ + ldreq r8, [r4], #1613 @ 0x64d │ │ │ │ + ldreq fp, [r9, #-3164] @ 0xfffff3a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -215792,16 +215792,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ dfad8 <__cxa_atexit@plt+0xd2bd8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r9, #-3640] @ 0xfffff1c8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r9, #-3648] @ 0xfffff1c0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -215817,16 +215817,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ dfb3c <__cxa_atexit@plt+0xd2c3c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r9, #-3520] @ 0xfffff240 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r9, #-3528] @ 0xfffff238 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dfb70 <__cxa_atexit@plt+0xd2c70> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -215834,15 +215834,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b dfd60 <__cxa_atexit@plt+0xd2e60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r9, #-2876] @ 0xfffff4c4 │ │ │ │ + ldreq fp, [r9, #-2884] @ 0xfffff4bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dfbb0 <__cxa_atexit@plt+0xd2cb0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -215850,15 +215850,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b dfbc8 <__cxa_atexit@plt+0xd2cc8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r9, #-2812] @ 0xfffff504 │ │ │ │ + ldreq fp, [r9, #-2820] @ 0xfffff4fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dfc78 <__cxa_atexit@plt+0xd2d78> │ │ │ │ ldr r3, [pc, #188] @ dfc98 <__cxa_atexit@plt+0xd2d98> │ │ │ │ @@ -215905,19 +215905,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - ldreq ip, [r9, #-2676] @ 0xfffff58c │ │ │ │ - ldreq ip, [r9, #-3916] @ 0xfffff0b4 │ │ │ │ + ldreq fp, [r9, #-2684] @ 0xfffff584 │ │ │ │ + ldreq fp, [r9, #-3924] @ 0xfffff0ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dfd24 <__cxa_atexit@plt+0xd2e24> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -215949,18 +215949,18 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - ldreq ip, [r9, #-2476] @ 0xfffff654 │ │ │ │ - ldreq ip, [r9, #-3716] @ 0xfffff17c │ │ │ │ + ldreq fp, [r9, #-2484] @ 0xfffff64c │ │ │ │ + ldreq fp, [r9, #-3724] @ 0xfffff174 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi dfdf4 <__cxa_atexit@plt+0xd2ef4> │ │ │ │ ldr r3, [pc, #168] @ dfe1c <__cxa_atexit@plt+0xd2f1c> │ │ │ │ @@ -216002,18 +216002,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbteq r3, [r3], #452 @ 0x1c4 │ │ │ │ - ldreq ip, [r9, #-2260] @ 0xfffff72c │ │ │ │ + strbteq r2, [r3], #452 @ 0x1c4 │ │ │ │ + ldreq fp, [r9, #-2268] @ 0xfffff724 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne dfe8c <__cxa_atexit@plt+0xd2f8c> │ │ │ │ @@ -216039,19 +216039,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq ip, [r9, #-2088] @ 0xfffff7d8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq fp, [r9, #-2096] @ 0xfffff7d0 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - strbteq r3, [r3], #284 @ 0x11c │ │ │ │ + strbteq r2, [r3], #284 @ 0x11c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi dff54 <__cxa_atexit@plt+0xd3054> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -216065,46 +216065,46 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc dff60 <__cxa_atexit@plt+0xd3060> │ │ │ │ cmp r8, #1 │ │ │ │ bne dff18 <__cxa_atexit@plt+0xd3018> │ │ │ │ ldr r7, [pc, #112] @ dff80 <__cxa_atexit@plt+0xd3080> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r7, [pc, #104] @ dff88 <__cxa_atexit@plt+0xd3088> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #100] @ dff8c <__cxa_atexit@plt+0xd308c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r2, [pc, #88] @ dff90 <__cxa_atexit@plt+0xd3090> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ dff84 <__cxa_atexit@plt+0xd3084> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r9, #-1976] @ 0xfffff848 │ │ │ │ - strbteq r3, [r3], #192 @ 0xc0 │ │ │ │ - strbteq r3, [r3], #120 @ 0x78 │ │ │ │ + ldreq fp, [r9, #-1984] @ 0xfffff840 │ │ │ │ + strbteq r2, [r3], #192 @ 0xc0 │ │ │ │ + strbteq r2, [r3], #120 @ 0x78 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbteq r3, [r3], #156 @ 0x9c │ │ │ │ - ldreq ip, [r9, #-1896] @ 0xfffff898 │ │ │ │ + strbteq r2, [r3], #156 @ 0x9c │ │ │ │ + ldreq fp, [r9, #-1904] @ 0xfffff890 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -216134,19 +216134,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e002c <__cxa_atexit@plt+0xd312c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [r3], #12 │ │ │ │ - strbteq r2, [r3], #4040 @ 0xfc8 │ │ │ │ + strbteq r2, [r3], #12 │ │ │ │ + strbteq r1, [r3], #4040 @ 0xfc8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - strbteq r2, [r3], #4064 @ 0xfe0 │ │ │ │ - ldreq ip, [r9, #-1704] @ 0xfffff958 │ │ │ │ + strbteq r1, [r3], #4064 @ 0xfe0 │ │ │ │ + ldreq fp, [r9, #-1712] @ 0xfffff950 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b e0058 <__cxa_atexit@plt+0xd3158> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -216169,15 +216169,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ e0114 <__cxa_atexit@plt+0xd3214> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -216190,18 +216190,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbteq r2, [r3], #3844 @ 0xf04 │ │ │ │ - ldreq ip, [r9, #-1512] @ 0xfffffa18 │ │ │ │ + strbteq r1, [r3], #3844 @ 0xf04 │ │ │ │ + ldreq fp, [r9, #-1520] @ 0xfffffa10 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne e0164 <__cxa_atexit@plt+0xd3264> │ │ │ │ @@ -216212,27 +216212,27 @@ │ │ │ │ ldr r3, [pc, #64] @ e018c <__cxa_atexit@plt+0xd328c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r7, [pc, #28] @ e0188 <__cxa_atexit@plt+0xd3288> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq ip, [r9, #-1360] @ 0xfffffab0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq fp, [r9, #-1368] @ 0xfffffaa8 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strbteq r2, [r3], #3684 @ 0xe64 │ │ │ │ + strbteq r1, [r3], #3684 @ 0xe64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e025c <__cxa_atexit@plt+0xd335c> │ │ │ │ @@ -216269,37 +216269,37 @@ │ │ │ │ str r1, [r6, #140] @ 0x8c │ │ │ │ str r2, [r6, #144] @ 0x90 │ │ │ │ ldr r6, [pc, #96] @ e0298 <__cxa_atexit@plt+0xd3398> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ e0288 <__cxa_atexit@plt+0xd3388> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #148 @ 0x94 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - strbteq r2, [r3], #3496 @ 0xda8 │ │ │ │ + strbteq r1, [r3], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - ldreq ip, [r9, #-2004] @ 0xfffff82c │ │ │ │ - ldreq ip, [r9, #-1984] @ 0xfffff840 │ │ │ │ - ldreq ip, [r9, #-1956] @ 0xfffff85c │ │ │ │ - strbteq r2, [r3], #3420 @ 0xd5c │ │ │ │ + ldreq fp, [r9, #-2012] @ 0xfffff824 │ │ │ │ + ldreq fp, [r9, #-1992] @ 0xfffff838 │ │ │ │ + ldreq fp, [r9, #-1964] @ 0xfffff854 │ │ │ │ + strbteq r1, [r3], #3420 @ 0xd5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #148] @ e0344 <__cxa_atexit@plt+0xd3444> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -216326,27 +216326,27 @@ │ │ │ │ str r1, [r6, #140] @ 0x8c │ │ │ │ str r2, [r6, #144] @ 0x90 │ │ │ │ ldr r6, [pc, #56] @ e0354 <__cxa_atexit@plt+0xd3454> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #148 @ 0x94 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq ip, [r9, #-1776] @ 0xfffff910 │ │ │ │ - ldreq ip, [r9, #-1756] @ 0xfffff924 │ │ │ │ - ldreq ip, [r9, #-1728] @ 0xfffff940 │ │ │ │ - strbteq r2, [r3], #3232 @ 0xca0 │ │ │ │ + ldreq fp, [r9, #-1784] @ 0xfffff908 │ │ │ │ + ldreq fp, [r9, #-1764] @ 0xfffff91c │ │ │ │ + ldreq fp, [r9, #-1736] @ 0xfffff938 │ │ │ │ + strbteq r1, [r3], #3232 @ 0xca0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e03d0 <__cxa_atexit@plt+0xd34d0> │ │ │ │ @@ -216367,83 +216367,83 @@ │ │ │ │ str r1, [r3, #136] @ 0x88 │ │ │ │ str r1, [r3, #140] @ 0x8c │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ ldr r3, [pc, #36] @ e03e8 <__cxa_atexit@plt+0xd34e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ sub r9, r6, #15 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq ip, [r9, #-1608] @ 0xfffff9b8 │ │ │ │ - ldreq ip, [r9, #-1588] @ 0xfffff9cc │ │ │ │ - ldreq ip, [r9, #-1560] @ 0xfffff9e8 │ │ │ │ - strbteq r2, [r3], #3084 @ 0xc0c │ │ │ │ + ldreq fp, [r9, #-1616] @ 0xfffff9b0 │ │ │ │ + ldreq fp, [r9, #-1596] @ 0xfffff9c4 │ │ │ │ + ldreq fp, [r9, #-1568] @ 0xfffff9e0 │ │ │ │ + strbteq r1, [r3], #3084 @ 0xc0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e040c <__cxa_atexit@plt+0xd350c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r2, [r3], #3048 @ 0xbe8 │ │ │ │ + strbteq r1, [r3], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e0430 <__cxa_atexit@plt+0xd3530> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab6618 <__cxa_atexit@plt+0xaa9718> │ │ │ │ + b 18fd8f0 <__cxa_atexit@plt+0x18f09f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r2, [r3], #3012 @ 0xbc4 │ │ │ │ + strbteq r1, [r3], #3012 @ 0xbc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004e4 <__cxa_atexit@plt+0x3f35e4> │ │ │ │ - strbteq r2, [r3], #2996 @ 0xbb4 │ │ │ │ + b 3fec84 <__cxa_atexit@plt+0x3f1d84> │ │ │ │ + strbteq r1, [r3], #2996 @ 0xbb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ e0470 <__cxa_atexit@plt+0xd3570> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - strbteq r2, [r3], #2980 @ 0xba4 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + strbteq r1, [r3], #2980 @ 0xba4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e04cc <__cxa_atexit@plt+0xd35cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e04c4 <__cxa_atexit@plt+0xd35c4> │ │ │ │ ldr r3, [pc, #48] @ e04d4 <__cxa_atexit@plt+0xd35d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ e04d8 <__cxa_atexit@plt+0xd35d8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ e04dc <__cxa_atexit@plt+0xd35dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [r4], #3785 @ 0xec9 │ │ │ │ - ldreq ip, [r9, #-480] @ 0xfffffe20 │ │ │ │ + ldreq r7, [r4], #3017 @ 0xbc9 │ │ │ │ + ldreq fp, [r9, #-488] @ 0xfffffe18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -216461,16 +216461,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e054c <__cxa_atexit@plt+0xd364c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r9, #-964] @ 0xfffffc3c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r9, #-972] @ 0xfffffc34 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -216486,44 +216486,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e05b0 <__cxa_atexit@plt+0xd36b0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r9, #-844] @ 0xfffffcb4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r9, #-852] @ 0xfffffcac │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e060c <__cxa_atexit@plt+0xd370c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e0604 <__cxa_atexit@plt+0xd3704> │ │ │ │ ldr r3, [pc, #48] @ e0614 <__cxa_atexit@plt+0xd3714> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ e0618 <__cxa_atexit@plt+0xd3718> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ e061c <__cxa_atexit@plt+0xd371c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [r4], #3436 @ 0xd6c │ │ │ │ - ldreq ip, [r9, #-160] @ 0xffffff60 │ │ │ │ + ldreq r7, [r4], #2668 @ 0xa6c │ │ │ │ + ldreq fp, [r9, #-168] @ 0xffffff58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -216541,16 +216541,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e068c <__cxa_atexit@plt+0xd378c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r9, #-644] @ 0xfffffd7c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r9, #-652] @ 0xfffffd74 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -216566,44 +216566,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e06f0 <__cxa_atexit@plt+0xd37f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r9, #-524] @ 0xfffffdf4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r9, #-532] @ 0xfffffdec │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e074c <__cxa_atexit@plt+0xd384c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e0744 <__cxa_atexit@plt+0xd3844> │ │ │ │ ldr r3, [pc, #48] @ e0754 <__cxa_atexit@plt+0xd3854> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ e0758 <__cxa_atexit@plt+0xd3858> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ e075c <__cxa_atexit@plt+0xd385c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [r4], #3087 @ 0xc0f │ │ │ │ - ldreq fp, [r9, #-3936] @ 0xfffff0a0 │ │ │ │ + ldreq r7, [r4], #2319 @ 0x90f │ │ │ │ + ldreq sl, [r9, #-3944] @ 0xfffff098 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -216621,16 +216621,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e07cc <__cxa_atexit@plt+0xd38cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r9, #-324] @ 0xfffffebc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r9, #-332] @ 0xfffffeb4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -216646,44 +216646,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e0830 <__cxa_atexit@plt+0xd3930> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r9, #-204] @ 0xffffff34 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r9, #-212] @ 0xffffff2c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e088c <__cxa_atexit@plt+0xd398c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e0884 <__cxa_atexit@plt+0xd3984> │ │ │ │ ldr r3, [pc, #48] @ e0894 <__cxa_atexit@plt+0xd3994> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ e0898 <__cxa_atexit@plt+0xd3998> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ e089c <__cxa_atexit@plt+0xd399c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [r4], #2742 @ 0xab6 │ │ │ │ - ldreq fp, [r9, #-3616] @ 0xfffff1e0 │ │ │ │ + ldreq r7, [r4], #1974 @ 0x7b6 │ │ │ │ + ldreq sl, [r9, #-3624] @ 0xfffff1d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -216701,16 +216701,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e090c <__cxa_atexit@plt+0xd3a0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r9, #-4] │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r9, #-12] │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -216726,44 +216726,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e0970 <__cxa_atexit@plt+0xd3a70> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-3980] @ 0xfffff074 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-3988] @ 0xfffff06c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e09cc <__cxa_atexit@plt+0xd3acc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e09c4 <__cxa_atexit@plt+0xd3ac4> │ │ │ │ ldr r3, [pc, #48] @ e09d4 <__cxa_atexit@plt+0xd3ad4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ e09d8 <__cxa_atexit@plt+0xd3ad8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ e09dc <__cxa_atexit@plt+0xd3adc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [r4], #2386 @ 0x952 │ │ │ │ - ldreq fp, [r9, #-3296] @ 0xfffff320 │ │ │ │ + ldreq r7, [r4], #1618 @ 0x652 │ │ │ │ + ldreq sl, [r9, #-3304] @ 0xfffff318 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -216781,16 +216781,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e0a4c <__cxa_atexit@plt+0xd3b4c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-3780] @ 0xfffff13c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-3788] @ 0xfffff134 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -216806,44 +216806,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e0ab0 <__cxa_atexit@plt+0xd3bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-3660] @ 0xfffff1b4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-3668] @ 0xfffff1ac │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e0b0c <__cxa_atexit@plt+0xd3c0c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e0b04 <__cxa_atexit@plt+0xd3c04> │ │ │ │ ldr r3, [pc, #48] @ e0b14 <__cxa_atexit@plt+0xd3c14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ e0b18 <__cxa_atexit@plt+0xd3c18> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ e0b1c <__cxa_atexit@plt+0xd3c1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [r4], #2049 @ 0x801 │ │ │ │ - ldreq fp, [r9, #-2976] @ 0xfffff460 │ │ │ │ + ldreq r7, [r4], #1281 @ 0x501 │ │ │ │ + ldreq sl, [r9, #-2984] @ 0xfffff458 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -216861,16 +216861,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e0b8c <__cxa_atexit@plt+0xd3c8c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-3460] @ 0xfffff27c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-3468] @ 0xfffff274 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -216886,44 +216886,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e0bf0 <__cxa_atexit@plt+0xd3cf0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-3340] @ 0xfffff2f4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-3348] @ 0xfffff2ec │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e0c4c <__cxa_atexit@plt+0xd3d4c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e0c44 <__cxa_atexit@plt+0xd3d44> │ │ │ │ ldr r3, [pc, #48] @ e0c54 <__cxa_atexit@plt+0xd3d54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ e0c58 <__cxa_atexit@plt+0xd3d58> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ e0c5c <__cxa_atexit@plt+0xd3d5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [r4], #1713 @ 0x6b1 │ │ │ │ - ldreq fp, [r9, #-2656] @ 0xfffff5a0 │ │ │ │ + ldreq r7, [r4], #945 @ 0x3b1 │ │ │ │ + ldreq sl, [r9, #-2664] @ 0xfffff598 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -216941,16 +216941,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e0ccc <__cxa_atexit@plt+0xd3dcc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-3140] @ 0xfffff3bc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-3148] @ 0xfffff3b4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -216966,44 +216966,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e0d30 <__cxa_atexit@plt+0xd3e30> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-3020] @ 0xfffff434 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-3028] @ 0xfffff42c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e0d8c <__cxa_atexit@plt+0xd3e8c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e0d84 <__cxa_atexit@plt+0xd3e84> │ │ │ │ ldr r3, [pc, #48] @ e0d94 <__cxa_atexit@plt+0xd3e94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ e0d98 <__cxa_atexit@plt+0xd3e98> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ e0d9c <__cxa_atexit@plt+0xd3e9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [r4], #1377 @ 0x561 │ │ │ │ - ldreq fp, [r9, #-2336] @ 0xfffff6e0 │ │ │ │ + ldreq r7, [r4], #609 @ 0x261 │ │ │ │ + ldreq sl, [r9, #-2344] @ 0xfffff6d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -217021,16 +217021,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e0e0c <__cxa_atexit@plt+0xd3f0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-2820] @ 0xfffff4fc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-2828] @ 0xfffff4f4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -217046,44 +217046,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e0e70 <__cxa_atexit@plt+0xd3f70> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-2700] @ 0xfffff574 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-2708] @ 0xfffff56c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e0ecc <__cxa_atexit@plt+0xd3fcc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e0ec4 <__cxa_atexit@plt+0xd3fc4> │ │ │ │ ldr r3, [pc, #48] @ e0ed4 <__cxa_atexit@plt+0xd3fd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ e0ed8 <__cxa_atexit@plt+0xd3fd8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ e0edc <__cxa_atexit@plt+0xd3fdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [r4], #1052 @ 0x41c │ │ │ │ - ldreq fp, [r9, #-2016] @ 0xfffff820 │ │ │ │ + ldreq r7, [r4], #284 @ 0x11c │ │ │ │ + ldreq sl, [r9, #-2024] @ 0xfffff818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -217101,16 +217101,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e0f4c <__cxa_atexit@plt+0xd404c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-2500] @ 0xfffff63c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-2508] @ 0xfffff634 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -217126,44 +217126,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e0fb0 <__cxa_atexit@plt+0xd40b0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-2380] @ 0xfffff6b4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-2388] @ 0xfffff6ac │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e100c <__cxa_atexit@plt+0xd410c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e1004 <__cxa_atexit@plt+0xd4104> │ │ │ │ ldr r3, [pc, #48] @ e1014 <__cxa_atexit@plt+0xd4114> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ e1018 <__cxa_atexit@plt+0xd4118> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ e101c <__cxa_atexit@plt+0xd411c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [r4], #712 @ 0x2c8 │ │ │ │ - ldreq fp, [r9, #-1696] @ 0xfffff960 │ │ │ │ + ldreq r6, [r4], #4040 @ 0xfc8 │ │ │ │ + ldreq sl, [r9, #-1704] @ 0xfffff958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -217181,16 +217181,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e108c <__cxa_atexit@plt+0xd418c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-2180] @ 0xfffff77c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-2188] @ 0xfffff774 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -217206,44 +217206,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e10f0 <__cxa_atexit@plt+0xd41f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-2060] @ 0xfffff7f4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-2068] @ 0xfffff7ec │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e114c <__cxa_atexit@plt+0xd424c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e1144 <__cxa_atexit@plt+0xd4244> │ │ │ │ ldr r3, [pc, #48] @ e1154 <__cxa_atexit@plt+0xd4254> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ e1158 <__cxa_atexit@plt+0xd4258> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ e115c <__cxa_atexit@plt+0xd425c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [r4], #367 @ 0x16f │ │ │ │ - ldreq fp, [r9, #-1376] @ 0xfffffaa0 │ │ │ │ + ldreq r6, [r4], #3695 @ 0xe6f │ │ │ │ + ldreq sl, [r9, #-1384] @ 0xfffffa98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -217261,16 +217261,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e11cc <__cxa_atexit@plt+0xd42cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-1860] @ 0xfffff8bc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-1868] @ 0xfffff8b4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -217286,44 +217286,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e1230 <__cxa_atexit@plt+0xd4330> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-1740] @ 0xfffff934 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-1748] @ 0xfffff92c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e128c <__cxa_atexit@plt+0xd438c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e1284 <__cxa_atexit@plt+0xd4384> │ │ │ │ ldr r3, [pc, #48] @ e1294 <__cxa_atexit@plt+0xd4394> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ e1298 <__cxa_atexit@plt+0xd4398> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ e129c <__cxa_atexit@plt+0xd439c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r7, [r4], #23 │ │ │ │ - ldreq fp, [r9, #-1056] @ 0xfffffbe0 │ │ │ │ + ldreq r6, [r4], #3351 @ 0xd17 │ │ │ │ + ldreq sl, [r9, #-1064] @ 0xfffffbd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -217341,16 +217341,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e130c <__cxa_atexit@plt+0xd440c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-1540] @ 0xfffff9fc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-1548] @ 0xfffff9f4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -217366,44 +217366,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e1370 <__cxa_atexit@plt+0xd4470> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-1420] @ 0xfffffa74 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-1428] @ 0xfffffa6c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e13cc <__cxa_atexit@plt+0xd44cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e13c4 <__cxa_atexit@plt+0xd44c4> │ │ │ │ ldr r3, [pc, #48] @ e13d4 <__cxa_atexit@plt+0xd44d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ e13d8 <__cxa_atexit@plt+0xd44d8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ e13dc <__cxa_atexit@plt+0xd44dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r6, [r4], #3783 @ 0xec7 │ │ │ │ - ldreq fp, [r9, #-736] @ 0xfffffd20 │ │ │ │ + ldreq r6, [r4], #3015 @ 0xbc7 │ │ │ │ + ldreq sl, [r9, #-744] @ 0xfffffd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -217421,16 +217421,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e144c <__cxa_atexit@plt+0xd454c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-1220] @ 0xfffffb3c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-1228] @ 0xfffffb34 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -217446,44 +217446,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e14b0 <__cxa_atexit@plt+0xd45b0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-1100] @ 0xfffffbb4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-1108] @ 0xfffffbac │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e150c <__cxa_atexit@plt+0xd460c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e1504 <__cxa_atexit@plt+0xd4604> │ │ │ │ ldr r3, [pc, #48] @ e1514 <__cxa_atexit@plt+0xd4614> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ e1518 <__cxa_atexit@plt+0xd4618> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ e151c <__cxa_atexit@plt+0xd461c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r6, [r4], #3450 @ 0xd7a │ │ │ │ - ldreq fp, [r9, #-416] @ 0xfffffe60 │ │ │ │ + ldreq r6, [r4], #2682 @ 0xa7a │ │ │ │ + ldreq sl, [r9, #-424] @ 0xfffffe58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -217501,16 +217501,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e158c <__cxa_atexit@plt+0xd468c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-900] @ 0xfffffc7c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-908] @ 0xfffffc74 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -217526,44 +217526,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e15f0 <__cxa_atexit@plt+0xd46f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-780] @ 0xfffffcf4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-788] @ 0xfffffcec │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e164c <__cxa_atexit@plt+0xd474c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e1644 <__cxa_atexit@plt+0xd4744> │ │ │ │ ldr r3, [pc, #48] @ e1654 <__cxa_atexit@plt+0xd4754> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ e1658 <__cxa_atexit@plt+0xd4758> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ e165c <__cxa_atexit@plt+0xd475c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r6, [r4], #3128 @ 0xc38 │ │ │ │ - ldreq fp, [r9, #-96] @ 0xffffffa0 │ │ │ │ + ldreq r6, [r4], #2360 @ 0x938 │ │ │ │ + ldreq sl, [r9, #-104] @ 0xffffff98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -217581,16 +217581,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e16cc <__cxa_atexit@plt+0xd47cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-580] @ 0xfffffdbc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-588] @ 0xfffffdb4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -217606,47 +217606,47 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e1730 <__cxa_atexit@plt+0xd4830> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r9, #-460] @ 0xfffffe34 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r9, #-468] @ 0xfffffe2c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r1, [r3], #2552 @ 0x9f8 │ │ │ │ + strbteq r0, [r3], #2552 @ 0x9f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi e1794 <__cxa_atexit@plt+0xd4894> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e178c <__cxa_atexit@plt+0xd488c> │ │ │ │ ldr r3, [pc, #52] @ e179c <__cxa_atexit@plt+0xd489c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ e17a0 <__cxa_atexit@plt+0xd48a0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ e17a4 <__cxa_atexit@plt+0xd48a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400514 <__cxa_atexit@plt+0x3f3614> │ │ │ │ + b 3fecc4 <__cxa_atexit@plt+0x3f1dc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [r3], #3136 @ 0xc40 │ │ │ │ - strbteq r1, [r3], #2480 @ 0x9b0 │ │ │ │ - ldreq sl, [r9, #-3872] @ 0xfffff0e0 │ │ │ │ - strbteq r1, [r3], #2452 @ 0x994 │ │ │ │ + strbteq pc, [r2], #3136 @ 0xc40 @ │ │ │ │ + strbteq r0, [r3], #2480 @ 0x9b0 │ │ │ │ + ldreq r9, [r9, #-3880] @ 0xfffff0d8 │ │ │ │ + strbteq r0, [r3], #2452 @ 0x994 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e1818 <__cxa_atexit@plt+0xd4918> │ │ │ │ ldr r3, [pc, #92] @ e1828 <__cxa_atexit@plt+0xd4928> │ │ │ │ @@ -217671,19 +217671,19 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e1834 <__cxa_atexit@plt+0xd4934> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq r1, [r3], #2400 @ 0x960 │ │ │ │ - strbteq r1, [r3], #2392 @ 0x958 │ │ │ │ - strbteq r1, [r3], #2360 @ 0x938 │ │ │ │ - ldreq fp, [r9, #-916] @ 0xfffffc6c │ │ │ │ - strbteq r1, [r3], #2308 @ 0x904 │ │ │ │ + strbteq r0, [r3], #2400 @ 0x960 │ │ │ │ + strbteq r0, [r3], #2392 @ 0x958 │ │ │ │ + strbteq r0, [r3], #2360 @ 0x938 │ │ │ │ + ldreq sl, [r9, #-924] @ 0xfffffc64 │ │ │ │ + strbteq r0, [r3], #2308 @ 0x904 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ e187c <__cxa_atexit@plt+0xd497c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ and r7, r7, #3 │ │ │ │ ldr r2, [pc, #32] @ e1880 <__cxa_atexit@plt+0xd4980> │ │ │ │ @@ -217691,46 +217691,46 @@ │ │ │ │ cmp r7, #2 │ │ │ │ mov r7, r5 │ │ │ │ moveq r7, r3 │ │ │ │ addne r3, r2, #2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r1, [r3], #2296 @ 0x8f8 │ │ │ │ - ldreq fp, [r9, #-832] @ 0xfffffcc0 │ │ │ │ - strbteq r1, [r3], #2280 @ 0x8e8 │ │ │ │ + strbteq r0, [r3], #2296 @ 0x8f8 │ │ │ │ + ldreq sl, [r9, #-840] @ 0xfffffcb8 │ │ │ │ + strbteq r0, [r3], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi e18e4 <__cxa_atexit@plt+0xd49e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e18dc <__cxa_atexit@plt+0xd49dc> │ │ │ │ ldr r3, [pc, #52] @ e18ec <__cxa_atexit@plt+0xd49ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ e18f0 <__cxa_atexit@plt+0xd49f0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ e18f4 <__cxa_atexit@plt+0xd49f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400514 <__cxa_atexit@plt+0x3f3614> │ │ │ │ + b 3fecc4 <__cxa_atexit@plt+0x3f1dc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [r3], #2800 @ 0xaf0 │ │ │ │ - strbteq r1, [r3], #2208 @ 0x8a0 │ │ │ │ - ldreq sl, [r9, #-3536] @ 0xfffff230 │ │ │ │ - strbteq r1, [r3], #2180 @ 0x884 │ │ │ │ + strbteq pc, [r2], #2800 @ 0xaf0 @ │ │ │ │ + strbteq r0, [r3], #2208 @ 0x8a0 │ │ │ │ + ldreq r9, [r9, #-3544] @ 0xfffff228 │ │ │ │ + strbteq r0, [r3], #2180 @ 0x884 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e1968 <__cxa_atexit@plt+0xd4a68> │ │ │ │ ldr r3, [pc, #92] @ e1978 <__cxa_atexit@plt+0xd4a78> │ │ │ │ @@ -217755,19 +217755,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e1980 <__cxa_atexit@plt+0xd4a80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq fp, [r9, #-620] @ 0xfffffd94 │ │ │ │ - strbteq r1, [r3], #2088 @ 0x828 │ │ │ │ - strbteq r1, [r3], #2092 @ 0x82c │ │ │ │ - strbteq r1, [r3], #2084 @ 0x824 │ │ │ │ - strbteq r1, [r3], #2036 @ 0x7f4 │ │ │ │ + ldreq sl, [r9, #-628] @ 0xfffffd8c │ │ │ │ + strbteq r0, [r3], #2088 @ 0x828 │ │ │ │ + strbteq r0, [r3], #2092 @ 0x82c │ │ │ │ + strbteq r0, [r3], #2084 @ 0x824 │ │ │ │ + strbteq r0, [r3], #2036 @ 0x7f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #44] @ e19cc <__cxa_atexit@plt+0xd4acc> │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #4 │ │ │ │ and r7, r7, #3 │ │ │ │ ldr r2, [pc, #32] @ e19d0 <__cxa_atexit@plt+0xd4ad0> │ │ │ │ @@ -217775,17 +217775,17 @@ │ │ │ │ cmp r7, #2 │ │ │ │ mov r3, r1 │ │ │ │ moveq r3, r5 │ │ │ │ addeq r1, r2, #1 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - strbteq r1, [r3], #2024 @ 0x7e8 │ │ │ │ - ldreq fp, [r9, #-500] @ 0xfffffe0c │ │ │ │ - strbteq r0, [r3], #2596 @ 0xa24 │ │ │ │ + strbteq r0, [r3], #2024 @ 0x7e8 │ │ │ │ + ldreq sl, [r9, #-508] @ 0xfffffe04 │ │ │ │ + strbteq pc, [r2], #2596 @ 0xa24 @ │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e1ab4 <__cxa_atexit@plt+0xd4bb4> │ │ │ │ @@ -217812,15 +217812,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #144] @ e1ae4 <__cxa_atexit@plt+0xd4be4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r2, [pc, #124] @ e1ae8 <__cxa_atexit@plt+0xd4be8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #120] @ e1aec <__cxa_atexit@plt+0xd4bec> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #108] @ e1af0 <__cxa_atexit@plt+0xd4bf0> │ │ │ │ @@ -217832,32 +217832,32 @@ │ │ │ │ str r1, [r7, #20]! │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r9, #-3220] @ 0xfffff36c │ │ │ │ + ldreq r9, [r9, #-3228] @ 0xfffff364 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - ldreq sl, [r9, #-3168] @ 0xfffff3a0 │ │ │ │ - ldreq sl, [r9, #-3176] @ 0xfffff398 │ │ │ │ + ldreq r9, [r9, #-3176] @ 0xfffff398 │ │ │ │ + ldreq r9, [r9, #-3184] @ 0xfffff390 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq sl, [r9, #-3100] @ 0xfffff3e4 │ │ │ │ - strbteq r0, [r3], #2308 @ 0x904 │ │ │ │ + ldreq r9, [r9, #-3108] @ 0xfffff3dc │ │ │ │ + strbteq pc, [r2], #2308 @ 0x904 @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e1b94 <__cxa_atexit@plt+0xd4c94> │ │ │ │ @@ -217869,15 +217869,15 @@ │ │ │ │ cmp r8, #2 │ │ │ │ bcs e1b48 <__cxa_atexit@plt+0xd4c48> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ e1bcc <__cxa_atexit@plt+0xd4ccc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e1ba4 <__cxa_atexit@plt+0xd4ca4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e1bac <__cxa_atexit@plt+0xd4cac> │ │ │ │ @@ -217888,34 +217888,34 @@ │ │ │ │ ldr r2, [pc, #92] @ e1bd8 <__cxa_atexit@plt+0xd4cd8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b e1bb4 <__cxa_atexit@plt+0xd4cb4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ e1bc8 <__cxa_atexit@plt+0xd4cc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r9, #-2936] @ 0xfffff488 │ │ │ │ - strbteq r0, [r3], #2116 @ 0x844 │ │ │ │ - ldreq fp, [r9, #-112] @ 0xffffff90 │ │ │ │ + ldreq r9, [r9, #-2944] @ 0xfffff480 │ │ │ │ + strbteq pc, [r2], #2116 @ 0x844 @ │ │ │ │ + ldreq sl, [r9, #-120] @ 0xffffff88 │ │ │ │ @ instruction: 0xfffea690 │ │ │ │ @ instruction: 0xfffea5d8 │ │ │ │ - ldreq r6, [r4], #2567 @ 0xa07 │ │ │ │ - strbteq r0, [r3], #2076 @ 0x81c │ │ │ │ + ldreq r6, [r4], #1799 @ 0x707 │ │ │ │ + strbteq pc, [r2], #2076 @ 0x81c @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e1c7c <__cxa_atexit@plt+0xd4d7c> │ │ │ │ @@ -217927,15 +217927,15 @@ │ │ │ │ cmp r8, #2 │ │ │ │ bcs e1c30 <__cxa_atexit@plt+0xd4d30> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ e1cb4 <__cxa_atexit@plt+0xd4db4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e1c8c <__cxa_atexit@plt+0xd4d8c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e1c94 <__cxa_atexit@plt+0xd4d94> │ │ │ │ @@ -217946,34 +217946,34 @@ │ │ │ │ ldr r2, [pc, #92] @ e1cc0 <__cxa_atexit@plt+0xd4dc0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b e1c9c <__cxa_atexit@plt+0xd4d9c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ e1cb0 <__cxa_atexit@plt+0xd4db0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r9, #-2704] @ 0xfffff570 │ │ │ │ - strbteq r0, [r3], #1884 @ 0x75c │ │ │ │ - ldreq sl, [r9, #-3976] @ 0xfffff078 │ │ │ │ + ldreq r9, [r9, #-2712] @ 0xfffff568 │ │ │ │ + strbteq pc, [r2], #1884 @ 0x75c @ │ │ │ │ + ldreq r9, [r9, #-3984] @ 0xfffff070 │ │ │ │ @ instruction: 0xfffea5a8 │ │ │ │ @ instruction: 0xfffea4f0 │ │ │ │ - ldreq r6, [r4], #2335 @ 0x91f │ │ │ │ - strbteq r0, [r3], #1840 @ 0x730 │ │ │ │ + ldreq r6, [r4], #1567 @ 0x61f │ │ │ │ + strbteq pc, [r2], #1840 @ 0x730 @ │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -218018,20 +218018,20 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - ldreq sl, [r9, #-2460] @ 0xfffff664 │ │ │ │ - ldreq sl, [r9, #-2460] @ 0xfffff664 │ │ │ │ + ldreq r9, [r9, #-2468] @ 0xfffff65c │ │ │ │ + ldreq r9, [r9, #-2468] @ 0xfffff65c │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - ldreq sl, [r9, #-2388] @ 0xfffff6ac │ │ │ │ - strbteq r0, [r3], #1612 @ 0x64c │ │ │ │ + ldreq r9, [r9, #-2396] @ 0xfffff6a4 │ │ │ │ + strbteq pc, [r2], #1612 @ 0x64c @ │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e1eac <__cxa_atexit@plt+0xd4fac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -218066,15 +218066,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #164] @ e1ef0 <__cxa_atexit@plt+0xd4ff0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r2, [pc, #144] @ e1ef4 <__cxa_atexit@plt+0xd4ff4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ e1ef8 <__cxa_atexit@plt+0xd4ff8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #16]! │ │ │ │ ldr lr, [pc, #132] @ e1efc <__cxa_atexit@plt+0xd4ffc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -218086,37 +218086,37 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ mov r3, r6 │ │ │ │ b e1ebc <__cxa_atexit@plt+0xd4fbc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - ldreq sl, [r9, #-2228] @ 0xfffff74c │ │ │ │ + ldreq r9, [r9, #-2236] @ 0xfffff744 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - ldreq sl, [r9, #-2152] @ 0xfffff798 │ │ │ │ - ldreq sl, [r9, #-2160] @ 0xfffff790 │ │ │ │ + ldreq r9, [r9, #-2160] @ 0xfffff790 │ │ │ │ + ldreq r9, [r9, #-2168] @ 0xfffff788 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - ldreq sl, [r9, #-2088] @ 0xfffff7d8 │ │ │ │ - strbteq r0, [r3], #1272 @ 0x4f8 │ │ │ │ + ldreq r9, [r9, #-2096] @ 0xfffff7d0 │ │ │ │ + strbteq pc, [r2], #1272 @ 0x4f8 @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e1fa0 <__cxa_atexit@plt+0xd50a0> │ │ │ │ @@ -218128,15 +218128,15 @@ │ │ │ │ cmp r8, #2 │ │ │ │ bcs e1f54 <__cxa_atexit@plt+0xd5054> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ e1fd8 <__cxa_atexit@plt+0xd50d8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e1fb0 <__cxa_atexit@plt+0xd50b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e1fb8 <__cxa_atexit@plt+0xd50b8> │ │ │ │ @@ -218147,34 +218147,34 @@ │ │ │ │ ldr r2, [pc, #92] @ e1fe4 <__cxa_atexit@plt+0xd50e4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b e1fc0 <__cxa_atexit@plt+0xd50c0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ e1fd4 <__cxa_atexit@plt+0xd50d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r9, #-1900] @ 0xfffff894 │ │ │ │ - strbteq r0, [r3], #1080 @ 0x438 │ │ │ │ - ldreq sl, [r9, #-3172] @ 0xfffff39c │ │ │ │ + ldreq r9, [r9, #-1908] @ 0xfffff88c │ │ │ │ + strbteq pc, [r2], #1080 @ 0x438 @ │ │ │ │ + ldreq r9, [r9, #-3180] @ 0xfffff394 │ │ │ │ @ instruction: 0xfffea284 │ │ │ │ @ instruction: 0xfffea1cc │ │ │ │ - ldreq r6, [r4], #1531 @ 0x5fb │ │ │ │ - strbteq r0, [r3], #1040 @ 0x410 │ │ │ │ + ldreq r6, [r4], #763 @ 0x2fb │ │ │ │ + strbteq pc, [r2], #1040 @ 0x410 @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e2088 <__cxa_atexit@plt+0xd5188> │ │ │ │ @@ -218186,15 +218186,15 @@ │ │ │ │ cmp r8, #2 │ │ │ │ bcs e203c <__cxa_atexit@plt+0xd513c> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ e20c0 <__cxa_atexit@plt+0xd51c0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e2098 <__cxa_atexit@plt+0xd5198> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e20a0 <__cxa_atexit@plt+0xd51a0> │ │ │ │ @@ -218205,34 +218205,34 @@ │ │ │ │ ldr r2, [pc, #92] @ e20cc <__cxa_atexit@plt+0xd51cc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b e20a8 <__cxa_atexit@plt+0xd51a8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ e20bc <__cxa_atexit@plt+0xd51bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r9, #-1668] @ 0xfffff97c │ │ │ │ - strbteq r0, [r3], #848 @ 0x350 │ │ │ │ - ldreq sl, [r9, #-2940] @ 0xfffff484 │ │ │ │ + ldreq r9, [r9, #-1676] @ 0xfffff974 │ │ │ │ + strbteq pc, [r2], #848 @ 0x350 @ │ │ │ │ + ldreq r9, [r9, #-2948] @ 0xfffff47c │ │ │ │ @ instruction: 0xfffea19c │ │ │ │ @ instruction: 0xfffea0e4 │ │ │ │ - ldreq r6, [r4], #1299 @ 0x513 │ │ │ │ - strbteq r0, [r3], #808 @ 0x328 │ │ │ │ + ldreq r6, [r4], #531 @ 0x213 │ │ │ │ + strbteq pc, [r2], #808 @ 0x328 @ │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e21b0 <__cxa_atexit@plt+0xd52b0> │ │ │ │ @@ -218259,15 +218259,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #144] @ e21e0 <__cxa_atexit@plt+0xd52e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r2, [pc, #124] @ e21e4 <__cxa_atexit@plt+0xd52e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #120] @ e21e8 <__cxa_atexit@plt+0xd52e8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #108] @ e21ec <__cxa_atexit@plt+0xd52ec> │ │ │ │ @@ -218279,32 +218279,32 @@ │ │ │ │ str r1, [r7, #20]! │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r9, #-1432] @ 0xfffffa68 │ │ │ │ + ldreq r9, [r9, #-1440] @ 0xfffffa60 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - ldreq sl, [r9, #-1380] @ 0xfffffa9c │ │ │ │ - ldreq sl, [r9, #-1388] @ 0xfffffa94 │ │ │ │ + ldreq r9, [r9, #-1388] @ 0xfffffa94 │ │ │ │ + ldreq r9, [r9, #-1396] @ 0xfffffa8c │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq sl, [r9, #-1312] @ 0xfffffae0 │ │ │ │ - strbteq r0, [r3], #520 @ 0x208 │ │ │ │ + ldreq r9, [r9, #-1320] @ 0xfffffad8 │ │ │ │ + strbteq pc, [r2], #520 @ 0x208 @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e2290 <__cxa_atexit@plt+0xd5390> │ │ │ │ @@ -218316,15 +218316,15 @@ │ │ │ │ cmp r8, #2 │ │ │ │ bcs e2244 <__cxa_atexit@plt+0xd5344> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ e22c8 <__cxa_atexit@plt+0xd53c8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e22a0 <__cxa_atexit@plt+0xd53a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e22a8 <__cxa_atexit@plt+0xd53a8> │ │ │ │ @@ -218335,34 +218335,34 @@ │ │ │ │ ldr r2, [pc, #92] @ e22d4 <__cxa_atexit@plt+0xd53d4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b e22b0 <__cxa_atexit@plt+0xd53b0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ e22c4 <__cxa_atexit@plt+0xd53c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r9, #-1148] @ 0xfffffb84 │ │ │ │ - strbteq r0, [r3], #328 @ 0x148 │ │ │ │ - ldreq sl, [r9, #-2420] @ 0xfffff68c │ │ │ │ + ldreq r9, [r9, #-1156] @ 0xfffffb7c │ │ │ │ + strbteq pc, [r2], #328 @ 0x148 @ │ │ │ │ + ldreq r9, [r9, #-2428] @ 0xfffff684 │ │ │ │ @ instruction: 0xfffe9f94 │ │ │ │ @ instruction: 0xfffe9edc │ │ │ │ - ldreq r6, [r4], #779 @ 0x30b │ │ │ │ - strbteq r0, [r3], #288 @ 0x120 │ │ │ │ + ldreq r6, [r4], #11 │ │ │ │ + strbteq pc, [r2], #288 @ 0x120 @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e2378 <__cxa_atexit@plt+0xd5478> │ │ │ │ @@ -218374,15 +218374,15 @@ │ │ │ │ cmp r8, #2 │ │ │ │ bcs e232c <__cxa_atexit@plt+0xd542c> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ e23b0 <__cxa_atexit@plt+0xd54b0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e2388 <__cxa_atexit@plt+0xd5488> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e2390 <__cxa_atexit@plt+0xd5490> │ │ │ │ @@ -218393,34 +218393,34 @@ │ │ │ │ ldr r2, [pc, #92] @ e23bc <__cxa_atexit@plt+0xd54bc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b e2398 <__cxa_atexit@plt+0xd5498> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ e23ac <__cxa_atexit@plt+0xd54ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r9, #-916] @ 0xfffffc6c │ │ │ │ - strbteq r0, [r3], #96 @ 0x60 │ │ │ │ - ldreq sl, [r9, #-2188] @ 0xfffff774 │ │ │ │ + ldreq r9, [r9, #-924] @ 0xfffffc64 │ │ │ │ + strbteq pc, [r2], #96 @ 0x60 @ │ │ │ │ + ldreq r9, [r9, #-2196] @ 0xfffff76c │ │ │ │ @ instruction: 0xfffe9eac │ │ │ │ @ instruction: 0xfffe9df4 │ │ │ │ - ldreq r6, [r4], #547 @ 0x223 │ │ │ │ - strbteq r0, [r3], #52 @ 0x34 │ │ │ │ + ldreq r5, [r4], #3875 @ 0xf23 │ │ │ │ + strbteq pc, [r2], #52 @ 0x34 @ │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -218465,20 +218465,20 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - ldreq sl, [r9, #-672] @ 0xfffffd60 │ │ │ │ - ldreq sl, [r9, #-672] @ 0xfffffd60 │ │ │ │ + ldreq r9, [r9, #-680] @ 0xfffffd58 │ │ │ │ + ldreq r9, [r9, #-680] @ 0xfffffd58 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - ldreq sl, [r9, #-600] @ 0xfffffda8 │ │ │ │ - strbteq pc, [r2], #3920 @ 0xf50 @ │ │ │ │ + ldreq r9, [r9, #-608] @ 0xfffffda0 │ │ │ │ + strbteq lr, [r2], #3920 @ 0xf50 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e25a8 <__cxa_atexit@plt+0xd56a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -218513,15 +218513,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #164] @ e25ec <__cxa_atexit@plt+0xd56ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r2, [pc, #144] @ e25f0 <__cxa_atexit@plt+0xd56f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ e25f4 <__cxa_atexit@plt+0xd56f4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #16]! │ │ │ │ ldr lr, [pc, #132] @ e25f8 <__cxa_atexit@plt+0xd56f8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -218533,37 +218533,37 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ mov r3, r6 │ │ │ │ b e25b8 <__cxa_atexit@plt+0xd56b8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - ldreq sl, [r9, #-440] @ 0xfffffe48 │ │ │ │ + ldreq r9, [r9, #-448] @ 0xfffffe40 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - ldreq sl, [r9, #-364] @ 0xfffffe94 │ │ │ │ - ldreq sl, [r9, #-372] @ 0xfffffe8c │ │ │ │ + ldreq r9, [r9, #-372] @ 0xfffffe8c │ │ │ │ + ldreq r9, [r9, #-380] @ 0xfffffe84 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - ldreq sl, [r9, #-300] @ 0xfffffed4 │ │ │ │ - strbteq pc, [r2], #3580 @ 0xdfc @ │ │ │ │ + ldreq r9, [r9, #-308] @ 0xfffffecc │ │ │ │ + strbteq lr, [r2], #3580 @ 0xdfc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e269c <__cxa_atexit@plt+0xd579c> │ │ │ │ @@ -218575,15 +218575,15 @@ │ │ │ │ cmp r8, #2 │ │ │ │ bcs e2650 <__cxa_atexit@plt+0xd5750> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ e26d4 <__cxa_atexit@plt+0xd57d4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e26ac <__cxa_atexit@plt+0xd57ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e26b4 <__cxa_atexit@plt+0xd57b4> │ │ │ │ @@ -218594,34 +218594,34 @@ │ │ │ │ ldr r2, [pc, #92] @ e26e0 <__cxa_atexit@plt+0xd57e0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b e26bc <__cxa_atexit@plt+0xd57bc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ e26d0 <__cxa_atexit@plt+0xd57d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r9, #-112] @ 0xffffff90 │ │ │ │ - strbteq pc, [r2], #3388 @ 0xd3c @ │ │ │ │ - ldreq sl, [r9, #-1384] @ 0xfffffa98 │ │ │ │ + ldreq r9, [r9, #-120] @ 0xffffff88 │ │ │ │ + strbteq lr, [r2], #3388 @ 0xd3c │ │ │ │ + ldreq r9, [r9, #-1392] @ 0xfffffa90 │ │ │ │ @ instruction: 0xfffe9b88 │ │ │ │ @ instruction: 0xfffe9ad0 │ │ │ │ - ldreq r5, [r4], #3839 @ 0xeff │ │ │ │ - strbteq pc, [r2], #3348 @ 0xd14 @ │ │ │ │ + ldreq r5, [r4], #3071 @ 0xbff │ │ │ │ + strbteq lr, [r2], #3348 @ 0xd14 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e2784 <__cxa_atexit@plt+0xd5884> │ │ │ │ @@ -218633,15 +218633,15 @@ │ │ │ │ cmp r8, #2 │ │ │ │ bcs e2738 <__cxa_atexit@plt+0xd5838> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ e27bc <__cxa_atexit@plt+0xd58bc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e2794 <__cxa_atexit@plt+0xd5894> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e279c <__cxa_atexit@plt+0xd589c> │ │ │ │ @@ -218652,34 +218652,34 @@ │ │ │ │ ldr r2, [pc, #92] @ e27c8 <__cxa_atexit@plt+0xd58c8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b e27a4 <__cxa_atexit@plt+0xd58a4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ e27b8 <__cxa_atexit@plt+0xd58b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r9, #-3976] @ 0xfffff078 │ │ │ │ - strbteq pc, [r2], #3156 @ 0xc54 @ │ │ │ │ - ldreq sl, [r9, #-1152] @ 0xfffffb80 │ │ │ │ + ldreq r8, [r9, #-3984] @ 0xfffff070 │ │ │ │ + strbteq lr, [r2], #3156 @ 0xc54 │ │ │ │ + ldreq r9, [r9, #-1160] @ 0xfffffb78 │ │ │ │ @ instruction: 0xfffe9aa0 │ │ │ │ @ instruction: 0xfffe99e8 │ │ │ │ - ldreq r5, [r4], #3607 @ 0xe17 │ │ │ │ - strbteq pc, [r2], #3112 @ 0xc28 @ │ │ │ │ + ldreq r5, [r4], #2839 @ 0xb17 │ │ │ │ + strbteq lr, [r2], #3112 @ 0xc28 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e2864 <__cxa_atexit@plt+0xd5964> │ │ │ │ @@ -218717,16 +218717,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - strbteq r0, [r3], #2356 @ 0x934 │ │ │ │ - strbteq pc, [r2], #2928 @ 0xb70 @ │ │ │ │ + strbteq pc, [r2], #2356 @ 0x934 @ │ │ │ │ + strbteq lr, [r2], #2928 @ 0xb70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #80] @ e28f0 <__cxa_atexit@plt+0xd59f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -218746,15 +218746,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b e2968 <__cxa_atexit@plt+0xd5a68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq pc, [r2], #2816 @ 0xb00 @ │ │ │ │ + strbteq lr, [r2], #2816 @ 0xb00 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #52] @ e2944 <__cxa_atexit@plt+0xd5a44> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ @@ -218766,15 +218766,15 @@ │ │ │ │ sub r7, r3, #1 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b e2968 <__cxa_atexit@plt+0xd5a68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq pc, [r2], #2736 @ 0xab0 @ │ │ │ │ + strbteq lr, [r2], #2736 @ 0xab0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b e2968 <__cxa_atexit@plt+0xd5a68> │ │ │ │ @@ -218846,33 +218846,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #60] @ e2ab4 <__cxa_atexit@plt+0xd5bb4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ @ instruction: 0xfffff3d4 │ │ │ │ - ldreq r9, [r9, #-3236] @ 0xfffff35c │ │ │ │ + ldreq r8, [r9, #-3244] @ 0xfffff354 │ │ │ │ @ instruction: 0xfffff648 │ │ │ │ - ldreq r9, [r9, #-3164] @ 0xfffff3a4 │ │ │ │ - ldreq r9, [r9, #-3164] @ 0xfffff3a4 │ │ │ │ - ldreq r9, [r9, #-3320] @ 0xfffff308 │ │ │ │ + ldreq r8, [r9, #-3172] @ 0xfffff39c │ │ │ │ + ldreq r8, [r9, #-3172] @ 0xfffff39c │ │ │ │ + ldreq r8, [r9, #-3328] @ 0xfffff300 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq pc, [r2], #2368 @ 0x940 @ │ │ │ │ + strbteq lr, [r2], #2368 @ 0x940 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b e2968 <__cxa_atexit@plt+0xd5a68> │ │ │ │ - strbteq pc, [r2], #2344 @ 0x928 @ │ │ │ │ + strbteq lr, [r2], #2344 @ 0x928 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e2b80 <__cxa_atexit@plt+0xd5c80> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -218881,15 +218881,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ cmp r2, r1 │ │ │ │ bne e2b18 <__cxa_atexit@plt+0xd5c18> │ │ │ │ ldr r7, [pc, #148] @ e2ba4 <__cxa_atexit@plt+0xd5ca4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ bcc e2b8c <__cxa_atexit@plt+0xd5c8c> │ │ │ │ ldr r2, [pc, #112] @ e2ba8 <__cxa_atexit@plt+0xd5ca8> │ │ │ │ @@ -218907,29 +218907,29 @@ │ │ │ │ str r1, [r7, #20]! │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r9, #-2976] @ 0xfffff460 │ │ │ │ - ldreq r9, [r9, #-2988] @ 0xfffff454 │ │ │ │ + ldreq r8, [r9, #-2984] @ 0xfffff458 │ │ │ │ + ldreq r8, [r9, #-2996] @ 0xfffff44c │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r9, [r9, #-2896] @ 0xfffff4b0 │ │ │ │ - strbteq pc, [r2], #2116 @ 0x844 @ │ │ │ │ + ldreq r8, [r9, #-2904] @ 0xfffff4a8 │ │ │ │ + strbteq lr, [r2], #2116 @ 0x844 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e2c54 <__cxa_atexit@plt+0xd5d54> │ │ │ │ @@ -218941,15 +218941,15 @@ │ │ │ │ cmp r8, #2 │ │ │ │ bcs e2c08 <__cxa_atexit@plt+0xd5d08> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ e2c8c <__cxa_atexit@plt+0xd5d8c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e2c64 <__cxa_atexit@plt+0xd5d64> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e2c6c <__cxa_atexit@plt+0xd5d6c> │ │ │ │ @@ -218960,34 +218960,34 @@ │ │ │ │ ldr r2, [pc, #92] @ e2c98 <__cxa_atexit@plt+0xd5d98> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b e2c74 <__cxa_atexit@plt+0xd5d74> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ e2c88 <__cxa_atexit@plt+0xd5d88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r9, #-2744] @ 0xfffff548 │ │ │ │ - strbteq pc, [r2], #1924 @ 0x784 @ │ │ │ │ - ldreq r9, [r9, #-4016] @ 0xfffff050 │ │ │ │ + ldreq r8, [r9, #-2752] @ 0xfffff540 │ │ │ │ + strbteq lr, [r2], #1924 @ 0x784 │ │ │ │ + ldreq r8, [r9, #-4024] @ 0xfffff048 │ │ │ │ @ instruction: 0xfffe95d0 │ │ │ │ @ instruction: 0xfffe9518 │ │ │ │ - ldreq r5, [r4], #2375 @ 0x947 │ │ │ │ - strbteq pc, [r2], #1880 @ 0x758 @ │ │ │ │ + ldreq r5, [r4], #1607 @ 0x647 │ │ │ │ + strbteq lr, [r2], #1880 @ 0x758 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -219014,16 +219014,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - ldreq r9, [r9, #-2504] @ 0xfffff638 │ │ │ │ - strbteq pc, [r2], #1736 @ 0x6c8 @ │ │ │ │ + ldreq r8, [r9, #-2512] @ 0xfffff630 │ │ │ │ + strbteq lr, [r2], #1736 @ 0x6c8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e2da0 <__cxa_atexit@plt+0xd5ea0> │ │ │ │ @@ -219051,16 +219051,16 @@ │ │ │ │ ldr r7, [pc, #20] @ e2dbc <__cxa_atexit@plt+0xd5ebc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbteq r0, [r3], #1024 @ 0x400 │ │ │ │ - strbteq pc, [r2], #1592 @ 0x638 @ │ │ │ │ + strbteq pc, [r2], #1024 @ 0x400 @ │ │ │ │ + strbteq lr, [r2], #1592 @ 0x638 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #48] @ e2e08 <__cxa_atexit@plt+0xd5f08> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -219071,15 +219071,15 @@ │ │ │ │ sub r7, r3, #1 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b e2e2c <__cxa_atexit@plt+0xd5f2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq pc, [r2], #1516 @ 0x5ec @ │ │ │ │ + strbteq lr, [r2], #1516 @ 0x5ec │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b e2e2c <__cxa_atexit@plt+0xd5f2c> │ │ │ │ @@ -219127,60 +219127,60 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #52] @ e2f10 <__cxa_atexit@plt+0xd6010> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - ldreq r9, [r9, #-2148] @ 0xfffff79c │ │ │ │ + ldreq r8, [r9, #-2156] @ 0xfffff794 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - ldreq r9, [r9, #-2052] @ 0xfffff7fc │ │ │ │ - strbteq pc, [r2], #1240 @ 0x4d8 @ │ │ │ │ + ldreq r8, [r9, #-2060] @ 0xfffff7f4 │ │ │ │ + strbteq lr, [r2], #1240 @ 0x4d8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b e2e2c <__cxa_atexit@plt+0xd5f2c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e2f90 <__cxa_atexit@plt+0xd6090> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e2f88 <__cxa_atexit@plt+0xd6088> │ │ │ │ ldr r3, [pc, #48] @ e2f98 <__cxa_atexit@plt+0xd6098> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ e2f9c <__cxa_atexit@plt+0xd609c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ e2fa0 <__cxa_atexit@plt+0xd60a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r5, [r4], #601 @ 0x259 │ │ │ │ - ldreq r9, [r9, #-1820] @ 0xfffff8e4 │ │ │ │ + ldreq r4, [r4], #3929 @ 0xf59 │ │ │ │ + ldreq r8, [r9, #-1828] @ 0xfffff8dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -219198,16 +219198,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e3010 <__cxa_atexit@plt+0xd6110> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r9, [r9, #-2304] @ 0xfffff700 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r8, [r9, #-2312] @ 0xfffff6f8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -219223,18 +219223,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e3074 <__cxa_atexit@plt+0xd6174> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r9, [r9, #-2184] @ 0xfffff778 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r8, [r9, #-2192] @ 0xfffff770 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r0, [r3], #408 @ 0x198 │ │ │ │ + strbteq pc, [r2], #408 @ 0x198 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e30f4 <__cxa_atexit@plt+0xd61f4> │ │ │ │ ldr r1, [pc, #100] @ e3100 <__cxa_atexit@plt+0xd6200> │ │ │ │ @@ -219253,42 +219253,42 @@ │ │ │ │ ldrb sl, [r7, #7] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ e310c <__cxa_atexit@plt+0xd620c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 1548780 <__cxa_atexit@plt+0x153b880> │ │ │ │ + b 3fec54 <__cxa_atexit@plt+0x3f1d54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r9, [r9, #-1516] @ 0xfffffa14 │ │ │ │ + ldreq r8, [r9, #-1524] @ 0xfffffa0c │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r9, [r9, #-2024] @ 0xfffff818 │ │ │ │ - strbteq r0, [r3], #256 @ 0x100 │ │ │ │ + ldreq r8, [r9, #-2032] @ 0xfffff810 │ │ │ │ + strbteq pc, [r2], #256 @ 0x100 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ e3148 <__cxa_atexit@plt+0xd6248> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrb sl, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ e314c <__cxa_atexit@plt+0xd624c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 1548780 <__cxa_atexit@plt+0x153b880> │ │ │ │ + b 3fec54 <__cxa_atexit@plt+0x3f1d54> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r9, [r9, #-1928] @ 0xfffff878 │ │ │ │ - strbteq r0, [r3], #168 @ 0xa8 │ │ │ │ + ldreq r8, [r9, #-1936] @ 0xfffff870 │ │ │ │ + strbteq pc, [r2], #168 @ 0xa8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ e31a0 <__cxa_atexit@plt+0xd62a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ e31a4 <__cxa_atexit@plt+0xd62a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -219299,45 +219299,45 @@ │ │ │ │ ldr r3, [pc, #36] @ e31ac <__cxa_atexit@plt+0xd62ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ e31b0 <__cxa_atexit@plt+0xd62b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ uxtb sl, r7 │ │ │ │ - b 15462a0 <__cxa_atexit@plt+0x15393a0> │ │ │ │ + b 3feea4 <__cxa_atexit@plt+0x3f1fa4> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r9, [r9, #-1360] @ 0xfffffab0 │ │ │ │ - ldreq r9, [r9, #-1704] @ 0xfffff958 │ │ │ │ - ldreq r9, [r9, #-1852] @ 0xfffff8c4 │ │ │ │ - ldreq r9, [r9, #-2676] @ 0xfffff58c │ │ │ │ - strbteq pc, [r2], #3168 @ 0xc60 @ │ │ │ │ + ldreq r8, [r9, #-1368] @ 0xfffffaa8 │ │ │ │ + ldreq r8, [r9, #-1712] @ 0xfffff950 │ │ │ │ + ldreq r8, [r9, #-1860] @ 0xfffff8bc │ │ │ │ + ldreq r8, [r9, #-2684] @ 0xfffff584 │ │ │ │ + strbteq lr, [r2], #3168 @ 0xc60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e31d4 <__cxa_atexit@plt+0xd62d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq pc, [r2], #1640 @ 0x668 @ │ │ │ │ + strbteq lr, [r2], #1640 @ 0x668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e31f8 <__cxa_atexit@plt+0xd62f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e3218 <__cxa_atexit@plt+0xd6318> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -219348,17 +219348,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [r9, #-2264] @ 0xfffff728 │ │ │ │ - strbteq pc, [r2], #4004 @ 0xfa4 @ │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [r9, #-2272] @ 0xfffff720 │ │ │ │ + strbteq lr, [r2], #4004 @ 0xfa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e3304 <__cxa_atexit@plt+0xd6404> │ │ │ │ ldr r3, [pc, #160] @ e332c <__cxa_atexit@plt+0xd642c> │ │ │ │ @@ -219398,21 +219398,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbteq pc, [r2], #3868 @ 0xf1c @ │ │ │ │ - ldreq r9, [r9, #-1068] @ 0xfffffbd4 │ │ │ │ + strbteq lr, [r2], #3868 @ 0xf1c │ │ │ │ + ldreq r8, [r9, #-1076] @ 0xfffffbcc │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - ldreq r9, [r9, #-1072] @ 0xfffffbd0 │ │ │ │ - strbteq pc, [r2], #3792 @ 0xed0 @ │ │ │ │ + ldreq r8, [r9, #-1080] @ 0xfffffbc8 │ │ │ │ + strbteq lr, [r2], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e339c <__cxa_atexit@plt+0xd649c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -219435,18 +219435,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [r9, #-896] @ 0xfffffc80 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [r9, #-904] @ 0xfffffc78 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - ldreq r9, [r9, #-888] @ 0xfffffc88 │ │ │ │ + ldreq r8, [r9, #-896] @ 0xfffffc80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e342c <__cxa_atexit@plt+0xd652c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -219470,17 +219470,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e3450 <__cxa_atexit@plt+0xd6550> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r9, #-684] @ 0xfffffd54 │ │ │ │ + ldreq r8, [r9, #-692] @ 0xfffffd4c │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbteq pc, [r2], #3572 @ 0xdf4 @ │ │ │ │ + strbteq lr, [r2], #3572 @ 0xdf4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e3498 <__cxa_atexit@plt+0xd6598> │ │ │ │ ldr r7, [pc, #52] @ e34a8 <__cxa_atexit@plt+0xd65a8> │ │ │ │ @@ -219495,15 +219495,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ e34ac <__cxa_atexit@plt+0xd65ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq pc, [r2], #3472 @ 0xd90 @ │ │ │ │ + strbteq lr, [r2], #3472 @ 0xd90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e3570 <__cxa_atexit@plt+0xd6670> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -219556,21 +219556,21 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldreq r9, [r9, #-324] @ 0xfffffebc │ │ │ │ + ldreq r8, [r9, #-332] @ 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - ldreq r9, [r9, #-524] @ 0xfffffdf4 │ │ │ │ - ldreq r9, [r9, #-360] @ 0xfffffe98 │ │ │ │ - ldreq r9, [r9, #-428] @ 0xfffffe54 │ │ │ │ + ldreq r8, [r9, #-532] @ 0xfffffdec │ │ │ │ + ldreq r8, [r9, #-368] @ 0xfffffe90 │ │ │ │ + ldreq r8, [r9, #-436] @ 0xfffffe4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e3650 <__cxa_atexit@plt+0xd6750> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ @@ -219608,20 +219608,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [r9, #-100] @ 0xffffff9c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [r9, #-108] @ 0xffffff94 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - ldreq r9, [r9, #-288] @ 0xfffffee0 │ │ │ │ - ldreq r9, [r9, #-136] @ 0xffffff78 │ │ │ │ - ldreq r9, [r9, #-204] @ 0xffffff34 │ │ │ │ + ldreq r8, [r9, #-296] @ 0xfffffed8 │ │ │ │ + ldreq r8, [r9, #-144] @ 0xffffff70 │ │ │ │ + ldreq r8, [r9, #-212] @ 0xffffff2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3700 <__cxa_atexit@plt+0xd6800> │ │ │ │ ldr r2, [pc, #100] @ e3708 <__cxa_atexit@plt+0xd6808> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -219647,16 +219647,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq r8, [r9, #-4076] @ 0xfffff014 │ │ │ │ - ldreq r9, [r9, #-460] @ 0xfffffe34 │ │ │ │ + ldreq r7, [r9, #-4084] @ 0xfffff00c │ │ │ │ + ldreq r8, [r9, #-468] @ 0xfffffe2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e373c <__cxa_atexit@plt+0xd683c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -219664,44 +219664,44 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ e3750 <__cxa_atexit@plt+0xd6850> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r9, #-380] @ 0xfffffe84 │ │ │ │ - strbteq pc, [r2], #2764 @ 0xacc @ │ │ │ │ + ldreq r8, [r9, #-388] @ 0xfffffe7c │ │ │ │ + strbteq lr, [r2], #2764 @ 0xacc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e378c <__cxa_atexit@plt+0xd688c> │ │ │ │ ldr r3, [pc, #32] @ e3798 <__cxa_atexit@plt+0xd6898> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq pc, [r2], #2692 @ 0xa84 @ │ │ │ │ + strbteq lr, [r2], #2692 @ 0xa84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e37c0 <__cxa_atexit@plt+0xd68c0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - strbteq pc, [r2], #2680 @ 0xa78 @ │ │ │ │ - strbteq pc, [r2], #2652 @ 0xa5c @ │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + strbteq lr, [r2], #2680 @ 0xa78 │ │ │ │ + strbteq lr, [r2], #2652 @ 0xa5c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e387c <__cxa_atexit@plt+0xd697c> │ │ │ │ ldr lr, [pc, #180] @ e3898 <__cxa_atexit@plt+0xd6998> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -219730,35 +219730,35 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ e389c <__cxa_atexit@plt+0xd699c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbteq pc, [r2], #2432 @ 0x980 @ │ │ │ │ + strbteq lr, [r2], #2432 @ 0x980 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strbteq pc, [r2], #2424 @ 0x978 @ │ │ │ │ + strbteq lr, [r2], #2424 @ 0x978 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e3910 <__cxa_atexit@plt+0xd6a10> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -219775,25 +219775,25 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r7, [pc, #28] @ e3934 <__cxa_atexit@plt+0xd6a34> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq pc, [r2], #2264 @ 0x8d8 @ │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq lr, [r2], #2264 @ 0x8d8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -219811,16 +219811,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e399c <__cxa_atexit@plt+0xd6a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - strbteq pc, [r2], #2212 @ 0x8a4 @ │ │ │ │ - strbteq pc, [r2], #2172 @ 0x87c @ │ │ │ │ + strbteq lr, [r2], #2212 @ 0x8a4 │ │ │ │ + strbteq lr, [r2], #2172 @ 0x87c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e3a24 <__cxa_atexit@plt+0xd6b24> │ │ │ │ @@ -219844,34 +219844,34 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r6, r3 │ │ │ │ b e3a34 <__cxa_atexit@plt+0xd6b34> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ e3a44 <__cxa_atexit@plt+0xd6b44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [r2], #2040 @ 0x7f8 @ │ │ │ │ + strbteq lr, [r2], #2040 @ 0x7f8 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 40070c <__cxa_atexit@plt+0x3f380c> │ │ │ │ - strbteq pc, [r2], #2004 @ 0x7d4 @ │ │ │ │ + b 3feeac <__cxa_atexit@plt+0x3f1fac> │ │ │ │ + strbteq lr, [r2], #2004 @ 0x7d4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3b3c <__cxa_atexit@plt+0xd6c3c> │ │ │ │ and r3, r9, #3 │ │ │ │ @@ -219903,37 +219903,37 @@ │ │ │ │ beq e3b18 <__cxa_atexit@plt+0xd6c18> │ │ │ │ cmp r2, #0 │ │ │ │ bne e3b24 <__cxa_atexit@plt+0xd6c24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r8, r9 │ │ │ │ - b 3ec0bc <__cxa_atexit@plt+0x3df1bc> │ │ │ │ + b 1233a14 <__cxa_atexit@plt+0x1226b14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #56] @ e3b58 <__cxa_atexit@plt+0xd6c58> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ec0bc <__cxa_atexit@plt+0x3df1bc> │ │ │ │ + b 1233a14 <__cxa_atexit@plt+0x1226b14> │ │ │ │ ldr r5, [pc, #40] @ e3b54 <__cxa_atexit@plt+0xd6c54> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ ldr r7, [pc, #28] @ e3b60 <__cxa_atexit@plt+0xd6c60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r9, #-3096] @ 0xfffff3e8 │ │ │ │ + ldreq r7, [r9, #-3104] @ 0xfffff3e0 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ - ldreq r9, [r9, #-168] @ 0xffffff58 │ │ │ │ + ldreq r8, [r9, #-176] @ 0xffffff50 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbteq pc, [r2], #1820 @ 0x71c @ │ │ │ │ - strbteq pc, [r2], #1760 @ 0x6e0 @ │ │ │ │ + strbteq lr, [r2], #1820 @ 0x71c │ │ │ │ + strbteq lr, [r2], #1760 @ 0x6e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e3be0 <__cxa_atexit@plt+0xd6ce0> │ │ │ │ ldr r7, [pc, #196] @ e3c48 <__cxa_atexit@plt+0xd6d48> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -219960,45 +219960,45 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #116] @ e3c5c <__cxa_atexit@plt+0xd6d5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #92] @ e3c60 <__cxa_atexit@plt+0xd6d60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #80] @ e3c64 <__cxa_atexit@plt+0xd6d64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r9, r7 │ │ │ │ - b 3ec0bc <__cxa_atexit@plt+0x3df1bc> │ │ │ │ + b 1233a14 <__cxa_atexit@plt+0x1226b14> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #48] @ e3c58 <__cxa_atexit@plt+0xd6d58> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r8 │ │ │ │ - b 3ec0bc <__cxa_atexit@plt+0x3df1bc> │ │ │ │ + b 1233a14 <__cxa_atexit@plt+0x1226b14> │ │ │ │ ldr r5, [pc, #28] @ e3c54 <__cxa_atexit@plt+0xd6d54> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldreq r9, [r9, #-56] @ 0xffffffc8 │ │ │ │ + ldreq r8, [r9, #-64] @ 0xffffffc0 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ - ldreq r8, [r9, #-4000] @ 0xfffff060 │ │ │ │ + ldreq r7, [r9, #-4008] @ 0xfffff058 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - ldreq r8, [r9, #-2768] @ 0xfffff530 │ │ │ │ - ldreq r8, [r9, #-4020] @ 0xfffff04c │ │ │ │ - strbteq pc, [r2], #1500 @ 0x5dc @ │ │ │ │ + ldreq r7, [r9, #-2776] @ 0xfffff528 │ │ │ │ + ldreq r7, [r9, #-4028] @ 0xfffff044 │ │ │ │ + strbteq lr, [r2], #1500 @ 0x5dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r9, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -220017,52 +220017,52 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ e3d0c <__cxa_atexit@plt+0xd6e0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r9 │ │ │ │ - b 3ec0bc <__cxa_atexit@plt+0x3df1bc> │ │ │ │ + b 1233a14 <__cxa_atexit@plt+0x1226b14> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #36] @ e3d08 <__cxa_atexit@plt+0xd6e08> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ec0bc <__cxa_atexit@plt+0x3df1bc> │ │ │ │ + b 1233a14 <__cxa_atexit@plt+0x1226b14> │ │ │ │ ldr r5, [pc, #20] @ e3d04 <__cxa_atexit@plt+0xd6e04> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - ldreq r8, [r9, #-3812] @ 0xfffff11c │ │ │ │ - ldreq r8, [r9, #-2572] @ 0xfffff5f4 │ │ │ │ - strbteq pc, [r2], #1332 @ 0x534 @ │ │ │ │ + ldreq r7, [r9, #-3820] @ 0xfffff114 │ │ │ │ + ldreq r7, [r9, #-2580] @ 0xfffff5ec │ │ │ │ + strbteq lr, [r2], #1332 @ 0x534 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ e3d3c <__cxa_atexit@plt+0xd6e3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ e3d40 <__cxa_atexit@plt+0xd6e40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r8, [r9, #-3744] @ 0xfffff160 │ │ │ │ - strbteq pc, [r2], #1280 @ 0x500 @ │ │ │ │ + ldreq r7, [r9, #-3752] @ 0xfffff158 │ │ │ │ + strbteq lr, [r2], #1280 @ 0x500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e3d64 <__cxa_atexit@plt+0xd6e64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 27b918 <__cxa_atexit@plt+0x26ea18> │ │ │ │ + b 10c3270 <__cxa_atexit@plt+0x10b6370> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq pc, [r2], #1244 @ 0x4dc @ │ │ │ │ + strbteq lr, [r2], #1244 @ 0x4dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r9, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -220081,76 +220081,76 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ e3e0c <__cxa_atexit@plt+0xd6f0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r9 │ │ │ │ - b 3ec0bc <__cxa_atexit@plt+0x3df1bc> │ │ │ │ + b 1233a14 <__cxa_atexit@plt+0x1226b14> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #36] @ e3e08 <__cxa_atexit@plt+0xd6f08> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ec0bc <__cxa_atexit@plt+0x3df1bc> │ │ │ │ + b 1233a14 <__cxa_atexit@plt+0x1226b14> │ │ │ │ ldr r5, [pc, #20] @ e3e04 <__cxa_atexit@plt+0xd6f04> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r8, [r9, #-3556] @ 0xfffff21c │ │ │ │ - ldreq r8, [r9, #-2316] @ 0xfffff6f4 │ │ │ │ - strbteq pc, [r2], #1076 @ 0x434 @ │ │ │ │ + ldreq r7, [r9, #-3564] @ 0xfffff214 │ │ │ │ + ldreq r7, [r9, #-2324] @ 0xfffff6ec │ │ │ │ + strbteq lr, [r2], #1076 @ 0x434 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e3e3c <__cxa_atexit@plt+0xd6f3c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r8, [pc, #28] @ e3e54 <__cxa_atexit@plt+0xd6f54> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3ec0bc <__cxa_atexit@plt+0x3df1bc> │ │ │ │ + b 1233a14 <__cxa_atexit@plt+0x1226b14> │ │ │ │ ldr r3, [pc, #12] @ e3e50 <__cxa_atexit@plt+0xd6f50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r8, [r9, #-3472] @ 0xfffff270 │ │ │ │ - strbteq pc, [r2], #988 @ 0x3dc @ │ │ │ │ + ldreq r7, [r9, #-3480] @ 0xfffff268 │ │ │ │ + strbteq lr, [r2], #988 @ 0x3dc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ e3e84 <__cxa_atexit@plt+0xd6f84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ e3e88 <__cxa_atexit@plt+0xd6f88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r8, [r9, #-3416] @ 0xfffff2a8 │ │ │ │ - strbteq pc, [r2], #936 @ 0x3a8 @ │ │ │ │ + ldreq r7, [r9, #-3424] @ 0xfffff2a0 │ │ │ │ + strbteq lr, [r2], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e3eac <__cxa_atexit@plt+0xd6fac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 27b918 <__cxa_atexit@plt+0x26ea18> │ │ │ │ + b 10c3270 <__cxa_atexit@plt+0x10b6370> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq lr, [r2], #3692 @ 0xe6c │ │ │ │ + strbteq sp, [r2], #3692 @ 0xe6c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ec0bc <__cxa_atexit@plt+0x3df1bc> │ │ │ │ + b 1233a14 <__cxa_atexit@plt+0x1226b14> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e3f50 <__cxa_atexit@plt+0xd7050> │ │ │ │ ldr r2, [pc, #112] @ e3f5c <__cxa_atexit@plt+0xd705c> │ │ │ │ @@ -220180,17 +220180,17 @@ │ │ │ │ ldr r0, [r3, #-8]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq r8, [r9, #-1956] @ 0xfffff85c │ │ │ │ + ldreq r7, [r9, #-1964] @ 0xfffff854 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq r8, [r9, #-2244] @ 0xfffff73c │ │ │ │ + ldreq r7, [r9, #-2252] @ 0xfffff734 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e3f9c <__cxa_atexit@plt+0xd709c> │ │ │ │ ldr r3, [pc, #48] @ e3fb8 <__cxa_atexit@plt+0xd70b8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -220203,15 +220203,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r8, [r9, #-2144] @ 0xfffff7a0 │ │ │ │ + ldreq r7, [r9, #-2152] @ 0xfffff798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #140] @ e405c <__cxa_atexit@plt+0xd715c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -220242,19 +220242,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq r8, [r9, #-1988] @ 0xfffff83c │ │ │ │ - ldreq r8, [r9, #-1748] @ 0xfffff92c │ │ │ │ + ldreq r7, [r9, #-1996] @ 0xfffff834 │ │ │ │ + ldreq r7, [r9, #-1756] @ 0xfffff924 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e40c8 <__cxa_atexit@plt+0xd71c8> │ │ │ │ ldr r3, [pc, #108] @ e40f4 <__cxa_atexit@plt+0xd71f4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -220280,18 +220280,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r8, [r9, #-1844] @ 0xfffff8cc │ │ │ │ - ldreq r8, [r9, #-1596] @ 0xfffff9c4 │ │ │ │ + ldreq r7, [r9, #-1852] @ 0xfffff8c4 │ │ │ │ + ldreq r7, [r9, #-1604] @ 0xfffff9bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e4138 <__cxa_atexit@plt+0xd7238> │ │ │ │ @@ -220300,16 +220300,16 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r8, [r9, #-1480] @ 0xfffffa38 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r7, [r9, #-1488] @ 0xfffffa30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e4194 <__cxa_atexit@plt+0xd7294> │ │ │ │ ldr r2, [pc, #56] @ e41a0 <__cxa_atexit@plt+0xd72a0> │ │ │ │ @@ -220325,15 +220325,15 @@ │ │ │ │ b e41b0 <__cxa_atexit@plt+0xd72b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r8, [r9, #-1320] @ 0xfffffad8 │ │ │ │ + ldreq r7, [r9, #-1328] @ 0xfffffad0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e421c <__cxa_atexit@plt+0xd731c> │ │ │ │ ldr r3, [pc, #132] @ e4248 <__cxa_atexit@plt+0xd7348> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -220365,19 +220365,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r8, [r9, #-1504] @ 0xfffffa20 │ │ │ │ - ldreq r8, [r9, #-1256] @ 0xfffffb18 │ │ │ │ + ldreq r7, [r9, #-1512] @ 0xfffffa18 │ │ │ │ + ldreq r7, [r9, #-1264] @ 0xfffffb10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ e42c0 <__cxa_atexit@plt+0xd73c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -220395,17 +220395,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq r8, [r9, #-1116] @ 0xfffffba4 │ │ │ │ + ldreq r7, [r9, #-1124] @ 0xfffffb9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e4300 <__cxa_atexit@plt+0xd7400> │ │ │ │ @@ -220414,16 +220414,16 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r8, [r9, #-1024] @ 0xfffffc00 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r7, [r9, #-1032] @ 0xfffffbf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4388 <__cxa_atexit@plt+0xd7488> │ │ │ │ ldr r2, [pc, #120] @ e43a4 <__cxa_atexit@plt+0xd74a4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -220452,18 +220452,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq r8, [r9, #-868] @ 0xfffffc9c │ │ │ │ - ldreq r8, [r9, #-904] @ 0xfffffc78 │ │ │ │ + ldreq r7, [r9, #-876] @ 0xfffffc94 │ │ │ │ + ldreq r7, [r9, #-912] @ 0xfffffc70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e43e8 <__cxa_atexit@plt+0xd74e8> │ │ │ │ @@ -220472,16 +220472,16 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r8, [r9, #-792] @ 0xfffffce8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r7, [r9, #-800] @ 0xfffffce0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -220508,15 +220508,15 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - strbteq lr, [r2], #3608 @ 0xe18 │ │ │ │ + strbteq sp, [r2], #3608 @ 0xe18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi e454c <__cxa_atexit@plt+0xd764c> │ │ │ │ ldr r7, [pc, #244] @ e4598 <__cxa_atexit@plt+0xd7698> │ │ │ │ @@ -220577,23 +220577,23 @@ │ │ │ │ mov r8, lr │ │ │ │ mov r9, r3 │ │ │ │ bx r2 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 4002ac <__cxa_atexit@plt+0x3f33ac> │ │ │ │ + b 3fea3c <__cxa_atexit@plt+0x3f1b3c> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffff9f4 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - strbteq lr, [r2], #3352 @ 0xd18 │ │ │ │ - strbteq lr, [r2], #3372 @ 0xd2c │ │ │ │ - ldreq r8, [r9, #-560] @ 0xfffffdd0 │ │ │ │ + strbteq sp, [r2], #3352 @ 0xd18 │ │ │ │ + strbteq sp, [r2], #3372 @ 0xd2c │ │ │ │ + ldreq r7, [r9, #-568] @ 0xfffffdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #180] @ e467c <__cxa_atexit@plt+0xd777c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -220634,21 +220634,21 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4002ac <__cxa_atexit@plt+0x3f33ac> │ │ │ │ + b 3fea3c <__cxa_atexit@plt+0x3f1b3c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - strbteq lr, [r2], #3112 @ 0xc28 │ │ │ │ - ldreq r8, [r9, #-288] @ 0xfffffee0 │ │ │ │ + strbteq sp, [r2], #3112 @ 0xc28 │ │ │ │ + ldreq r7, [r9, #-296] @ 0xfffffed8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e46c8 <__cxa_atexit@plt+0xd77c8> │ │ │ │ @@ -220656,38 +220656,38 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002ac <__cxa_atexit@plt+0x3f33ac> │ │ │ │ - ldreq r8, [r9, #-156] @ 0xffffff64 │ │ │ │ + b 3fea3c <__cxa_atexit@plt+0x3f1b3c> │ │ │ │ + ldreq r7, [r9, #-164] @ 0xffffff5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4710 <__cxa_atexit@plt+0xd7810> │ │ │ │ ldr r3, [pc, #40] @ e4724 <__cxa_atexit@plt+0xd7824> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #32] @ e4728 <__cxa_atexit@plt+0xd7828> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r7, [pc, #20] @ e472c <__cxa_atexit@plt+0xd782c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r8, [r9, #-1284] @ 0xfffffafc │ │ │ │ - strbteq lr, [r2], #2940 @ 0xb7c │ │ │ │ + ldreq r7, [r9, #-1292] @ 0xfffffaf4 │ │ │ │ + strbteq sp, [r2], #2940 @ 0xb7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e479c <__cxa_atexit@plt+0xd789c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r8, [r7, #6] │ │ │ │ @@ -220727,16 +220727,16 @@ │ │ │ │ ldr r7, [pc, #20] @ e47ec <__cxa_atexit@plt+0xd78ec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strbteq ip, [r2], #2176 @ 0x880 │ │ │ │ - ldreq r8, [r9, #-96] @ 0xffffffa0 │ │ │ │ + strbteq fp, [r2], #2176 @ 0x880 │ │ │ │ + ldreq r7, [r9, #-104] @ 0xffffff98 │ │ │ │ @ instruction: 0xfffe4e88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #88] @ e4864 <__cxa_atexit@plt+0xd7964> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -220758,15 +220758,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e4868 <__cxa_atexit@plt+0xd7968> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq ip, [r2], #2048 @ 0x800 │ │ │ │ + strbteq fp, [r2], #2048 @ 0x800 │ │ │ │ @ instruction: 0xfffe4de4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ cmp fp, r5 │ │ │ │ @@ -220778,37 +220778,37 @@ │ │ │ │ b c940c <__cxa_atexit@plt+0xbc50c> │ │ │ │ ldr r7, [pc, #16] @ e48b8 <__cxa_atexit@plt+0xd79b8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffe4d84 │ │ │ │ - strbteq ip, [r2], #1968 @ 0x7b0 │ │ │ │ + strbteq fp, [r2], #1968 @ 0x7b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e48f4 <__cxa_atexit@plt+0xd79f4> │ │ │ │ ldr r3, [pc, #40] @ e4908 <__cxa_atexit@plt+0xd7a08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #32] @ e490c <__cxa_atexit@plt+0xd7a0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r7, [pc, #20] @ e4910 <__cxa_atexit@plt+0xd7a10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r8, [r9, #-804] @ 0xfffffcdc │ │ │ │ - strbteq lr, [r2], #2460 @ 0x99c │ │ │ │ + ldreq r7, [r9, #-812] @ 0xfffffcd4 │ │ │ │ + strbteq sp, [r2], #2460 @ 0x99c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e4980 <__cxa_atexit@plt+0xd7a80> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r8, [r7, #6] │ │ │ │ @@ -220848,16 +220848,16 @@ │ │ │ │ ldr r7, [pc, #20] @ e49d0 <__cxa_atexit@plt+0xd7ad0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strbteq ip, [r2], #1692 @ 0x69c │ │ │ │ - ldreq r7, [r9, #-3708] @ 0xfffff184 │ │ │ │ + strbteq fp, [r2], #1692 @ 0x69c │ │ │ │ + ldreq r6, [r9, #-3716] @ 0xfffff17c │ │ │ │ @ instruction: 0xfffe4ca4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #88] @ e4a48 <__cxa_atexit@plt+0xd7b48> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -220879,15 +220879,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e4a4c <__cxa_atexit@plt+0xd7b4c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq ip, [r2], #1564 @ 0x61c │ │ │ │ + strbteq fp, [r2], #1564 @ 0x61c │ │ │ │ @ instruction: 0xfffe4c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ cmp fp, r5 │ │ │ │ @@ -220899,42 +220899,42 @@ │ │ │ │ b c940c <__cxa_atexit@plt+0xbc50c> │ │ │ │ ldr r7, [pc, #16] @ e4a9c <__cxa_atexit@plt+0xd7b9c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffe4ba0 │ │ │ │ - strbteq ip, [r2], #1484 @ 0x5cc │ │ │ │ + strbteq fp, [r2], #1484 @ 0x5cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4af8 <__cxa_atexit@plt+0xd7bf8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e4af0 <__cxa_atexit@plt+0xd7bf0> │ │ │ │ ldr r3, [pc, #48] @ e4b00 <__cxa_atexit@plt+0xd7c00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ e4b04 <__cxa_atexit@plt+0xd7c04> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ e4b08 <__cxa_atexit@plt+0xd7c08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r3, [r4], #1774 @ 0x6ee │ │ │ │ - ldreq r7, [r9, #-2996] @ 0xfffff44c │ │ │ │ + ldreq r3, [r4], #1006 @ 0x3ee │ │ │ │ + ldreq r6, [r9, #-3004] @ 0xfffff444 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -220952,16 +220952,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e4b78 <__cxa_atexit@plt+0xd7c78> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r9, #-3480] @ 0xfffff268 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r9, #-3488] @ 0xfffff260 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -220977,44 +220977,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e4bdc <__cxa_atexit@plt+0xd7cdc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r9, #-3360] @ 0xfffff2e0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r9, #-3368] @ 0xfffff2d8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4c38 <__cxa_atexit@plt+0xd7d38> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e4c30 <__cxa_atexit@plt+0xd7d30> │ │ │ │ ldr r3, [pc, #48] @ e4c40 <__cxa_atexit@plt+0xd7d40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ e4c44 <__cxa_atexit@plt+0xd7d44> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ e4c48 <__cxa_atexit@plt+0xd7d48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r3, [r4], #1448 @ 0x5a8 │ │ │ │ - ldreq r7, [r9, #-2676] @ 0xfffff58c │ │ │ │ + ldreq r3, [r4], #680 @ 0x2a8 │ │ │ │ + ldreq r6, [r9, #-2684] @ 0xfffff584 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -221032,16 +221032,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e4cb8 <__cxa_atexit@plt+0xd7db8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r9, #-3160] @ 0xfffff3a8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r9, #-3168] @ 0xfffff3a0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -221057,44 +221057,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e4d1c <__cxa_atexit@plt+0xd7e1c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r9, #-3040] @ 0xfffff420 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r9, #-3048] @ 0xfffff418 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4d78 <__cxa_atexit@plt+0xd7e78> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq e4d70 <__cxa_atexit@plt+0xd7e70> │ │ │ │ ldr r3, [pc, #48] @ e4d80 <__cxa_atexit@plt+0xd7e80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ e4d84 <__cxa_atexit@plt+0xd7e84> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ e4d88 <__cxa_atexit@plt+0xd7e88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r3, [r4], #1126 @ 0x466 │ │ │ │ - ldreq r7, [r9, #-2356] @ 0xfffff6cc │ │ │ │ + ldreq r3, [r4], #358 @ 0x166 │ │ │ │ + ldreq r6, [r9, #-2364] @ 0xfffff6c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -221112,16 +221112,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e4df8 <__cxa_atexit@plt+0xd7ef8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r9, #-2840] @ 0xfffff4e8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r9, #-2848] @ 0xfffff4e0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -221137,16 +221137,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e4e5c <__cxa_atexit@plt+0xd7f5c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r9, #-2720] @ 0xfffff560 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r9, #-2728] @ 0xfffff558 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e4e88 <__cxa_atexit@plt+0xd7f88> │ │ │ │ @@ -221154,15 +221154,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b e4e9c <__cxa_atexit@plt+0xd7f9c> │ │ │ │ ldr r7, [pc, #8] @ e4e98 <__cxa_atexit@plt+0xd7f98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq lr, [r2], #1084 @ 0x43c │ │ │ │ + strbteq sp, [r2], #1084 @ 0x43c │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [pc, #92] @ e4f04 <__cxa_atexit@plt+0xd8004> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne e4ee0 <__cxa_atexit@plt+0xd7fe0> │ │ │ │ @@ -221182,15 +221182,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq r7, [r9, #-2004] @ 0xfffff82c │ │ │ │ + ldreq r6, [r9, #-2012] @ 0xfffff824 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b e4e9c <__cxa_atexit@plt+0xd7f9c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -221209,16 +221209,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e4f78 <__cxa_atexit@plt+0xd8078> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r9, #-3124] @ 0xfffff3cc │ │ │ │ - strbteq lr, [r2], #876 @ 0x36c │ │ │ │ + ldreq r6, [r9, #-3132] @ 0xfffff3c4 │ │ │ │ + strbteq sp, [r2], #876 @ 0x36c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4fdc <__cxa_atexit@plt+0xd80dc> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -221242,17 +221242,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e5000 <__cxa_atexit@plt+0xd8100> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r9, #-1788] @ 0xfffff904 │ │ │ │ + ldreq r6, [r9, #-1796] @ 0xfffff8fc │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ - strbteq lr, [r2], #744 @ 0x2e8 │ │ │ │ + strbteq sp, [r2], #744 @ 0x2e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e5044 <__cxa_atexit@plt+0xd8144> │ │ │ │ ldr r3, [pc, #44] @ e504c <__cxa_atexit@plt+0xd814c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -221260,20 +221260,20 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #32] @ e5050 <__cxa_atexit@plt+0xd8150> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ ldr r3, [pc, #24] @ e5054 <__cxa_atexit@plt+0xd8154> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r7, [r9, #-1644] @ 0xfffff994 │ │ │ │ - ldreq r7, [r9, #-3032] @ 0xfffff428 │ │ │ │ + ldreq r6, [r9, #-1652] @ 0xfffff98c │ │ │ │ + ldreq r6, [r9, #-3040] @ 0xfffff420 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e50c4 <__cxa_atexit@plt+0xd81c4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r8, [r7, #6] │ │ │ │ @@ -221313,16 +221313,16 @@ │ │ │ │ ldr r7, [pc, #20] @ e5114 <__cxa_atexit@plt+0xd8214> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strbteq fp, [r2], #3928 @ 0xf58 │ │ │ │ - ldreq r7, [r9, #-1848] @ 0xfffff8c8 │ │ │ │ + strbteq sl, [r2], #3928 @ 0xf58 │ │ │ │ + ldreq r6, [r9, #-1856] @ 0xfffff8c0 │ │ │ │ @ instruction: 0xfffe4560 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #88] @ e518c <__cxa_atexit@plt+0xd828c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -221344,15 +221344,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e5190 <__cxa_atexit@plt+0xd8290> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq fp, [r2], #3800 @ 0xed8 │ │ │ │ + strbteq sl, [r2], #3800 @ 0xed8 │ │ │ │ @ instruction: 0xfffe44bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ cmp fp, r5 │ │ │ │ @@ -221364,15 +221364,15 @@ │ │ │ │ b c940c <__cxa_atexit@plt+0xbc50c> │ │ │ │ ldr r7, [pc, #16] @ e51e0 <__cxa_atexit@plt+0xd82e0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffe445c │ │ │ │ - strbteq fp, [r2], #3720 @ 0xe88 │ │ │ │ + strbteq sl, [r2], #3720 @ 0xe88 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e5228 <__cxa_atexit@plt+0xd8328> │ │ │ │ ldr r7, [pc, #52] @ e5238 <__cxa_atexit@plt+0xd8338> │ │ │ │ @@ -221387,15 +221387,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ e523c <__cxa_atexit@plt+0xd833c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq lr, [r2], #164 @ 0xa4 │ │ │ │ + strbteq sp, [r2], #164 @ 0xa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e52b0 <__cxa_atexit@plt+0xd83b0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -221428,15 +221428,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - ldreq r7, [r9, #-1028] @ 0xfffffbfc │ │ │ │ + ldreq r6, [r9, #-1036] @ 0xfffffbf4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e5324 <__cxa_atexit@plt+0xd8424> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -221453,15 +221453,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r7, [r9, #-912] @ 0xfffffc70 │ │ │ │ + ldreq r6, [r9, #-920] @ 0xfffffc68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e53e8 <__cxa_atexit@plt+0xd84e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #60 @ 0x3c │ │ │ │ @@ -221502,36 +221502,36 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r7, [r9, #-716] @ 0xfffffd34 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r6, [r9, #-724] @ 0xfffffd2c │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - ldreq r7, [r9, #-940] @ 0xfffffc54 │ │ │ │ - ldreq r7, [r9, #-748] @ 0xfffffd14 │ │ │ │ - strbteq sp, [r2], #3756 @ 0xeac │ │ │ │ + ldreq r6, [r9, #-948] @ 0xfffffc4c │ │ │ │ + ldreq r6, [r9, #-756] @ 0xfffffd0c │ │ │ │ + strbteq ip, [r2], #3756 @ 0xeac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e544c <__cxa_atexit@plt+0xd854c> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ b e5460 <__cxa_atexit@plt+0xd8560> │ │ │ │ ldr r7, [pc, #8] @ e545c <__cxa_atexit@plt+0xd855c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq sp, [r2], #3732 @ 0xe94 │ │ │ │ + strbteq ip, [r2], #3732 @ 0xe94 │ │ │ │ mov fp, r8 │ │ │ │ ldm r5, {r3, r9} │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne e54ec <__cxa_atexit@plt+0xd85ec> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ @@ -221563,30 +221563,30 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ b e3a7c <__cxa_atexit@plt+0xd6b7c> │ │ │ │ ldr r3, [pc, #64] @ e5534 <__cxa_atexit@plt+0xd8634> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4006d4 <__cxa_atexit@plt+0x3f37d4> │ │ │ │ + b 3fee6c <__cxa_atexit@plt+0x3f1f6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - ldreq r7, [r9, #-456] @ 0xfffffe38 │ │ │ │ - strbteq sp, [r2], #3480 @ 0xd98 │ │ │ │ + ldreq r6, [r9, #-464] @ 0xfffffe30 │ │ │ │ + strbteq ip, [r2], #3480 @ 0xd98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [pc, #96] @ e55b4 <__cxa_atexit@plt+0xd86b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -221612,15 +221612,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbteq sp, [r2], #3344 @ 0xd10 │ │ │ │ + strbteq ip, [r2], #3344 @ 0xd10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [pc, #56] @ e5610 <__cxa_atexit@plt+0xd8710> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -221634,35 +221634,35 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ b e3a7c <__cxa_atexit@plt+0xd6b7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq sp, [r2], #3256 @ 0xcb8 │ │ │ │ + strbteq ip, [r2], #3256 @ 0xcb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e563c <__cxa_atexit@plt+0xd873c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ b e3a7c <__cxa_atexit@plt+0xd6b7c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq sp, [r2], #3216 @ 0xc90 │ │ │ │ + strbteq ip, [r2], #3216 @ 0xc90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e5664 <__cxa_atexit@plt+0xd8764> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3ec0bc <__cxa_atexit@plt+0x3df1bc> │ │ │ │ + b 1233a14 <__cxa_atexit@plt+0x1226b14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq sp, [r2], #3176 @ 0xc68 │ │ │ │ + strbteq ip, [r2], #3176 @ 0xc68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #36] @ e56a4 <__cxa_atexit@plt+0xd87a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -221670,15 +221670,15 @@ │ │ │ │ beq e569c <__cxa_atexit@plt+0xd879c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b e5460 <__cxa_atexit@plt+0xd8560> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq sp, [r2], #3112 @ 0xc28 │ │ │ │ + strbteq ip, [r2], #3112 @ 0xc28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b e5460 <__cxa_atexit@plt+0xd8560> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -221707,32 +221707,32 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e5744 <__cxa_atexit@plt+0xd8844> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r9, #-4024] @ 0xfffff048 │ │ │ │ + ldreq r5, [r9, #-4032] @ 0xfffff040 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbteq sp, [r2], #3008 @ 0xbc0 │ │ │ │ + strbteq ip, [r2], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e5778 <__cxa_atexit@plt+0xd8878> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ e5780 <__cxa_atexit@plt+0xd8880> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r9, #-3888] @ 0xfffff0d0 │ │ │ │ + ldreq r5, [r9, #-3896] @ 0xfffff0c8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e57c8 <__cxa_atexit@plt+0xd88c8> │ │ │ │ ldr r7, [pc, #52] @ e57d8 <__cxa_atexit@plt+0xd88d8> │ │ │ │ @@ -221747,15 +221747,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ e57dc <__cxa_atexit@plt+0xd88dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sp, [r2], #2848 @ 0xb20 │ │ │ │ + strbteq ip, [r2], #2848 @ 0xb20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e588c <__cxa_atexit@plt+0xd898c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -221803,20 +221803,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldreq r6, [r9, #-3624] @ 0xfffff1d8 │ │ │ │ + ldreq r5, [r9, #-3632] @ 0xfffff1d0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - ldreq r6, [r9, #-3640] @ 0xfffff1c8 │ │ │ │ + ldreq r5, [r9, #-3648] @ 0xfffff1c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e5958 <__cxa_atexit@plt+0xd8a58> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ @@ -221850,20 +221850,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r6, [r9, #-3420] @ 0xfffff2a4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r5, [r9, #-3428] @ 0xfffff29c │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - ldreq r6, [r9, #-3448] @ 0xfffff288 │ │ │ │ - strbteq sp, [r2], #2400 @ 0x960 │ │ │ │ + ldreq r5, [r9, #-3456] @ 0xfffff280 │ │ │ │ + strbteq ip, [r2], #2400 @ 0x960 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e59f0 <__cxa_atexit@plt+0xd8af0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -221887,18 +221887,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e5a14 <__cxa_atexit@plt+0xd8b14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r9, #-3304] @ 0xfffff318 │ │ │ │ + ldreq r5, [r9, #-3312] @ 0xfffff310 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ - strbteq sp, [r2], #2292 @ 0x8f4 │ │ │ │ - strbteq ip, [r2], #3624 @ 0xe28 │ │ │ │ + strbteq ip, [r2], #2292 @ 0x8f4 │ │ │ │ + strbteq fp, [r2], #3624 @ 0xe28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e5a74 <__cxa_atexit@plt+0xd8b74> │ │ │ │ ldr r2, [pc, #68] @ e5a80 <__cxa_atexit@plt+0xd8b80> │ │ │ │ @@ -221910,39 +221910,39 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq e5a6c <__cxa_atexit@plt+0xd8b6c> │ │ │ │ ldr r3, [pc, #40] @ e5a88 <__cxa_atexit@plt+0xd8b88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r6, [r9, #-3152] @ 0xfffff3b0 │ │ │ │ + ldreq r5, [r9, #-3160] @ 0xfffff3a8 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq ip, [r2], #3508 @ 0xdb4 │ │ │ │ + strbteq fp, [r2], #3508 @ 0xdb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e5aac <__cxa_atexit@plt+0xd8bac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab722c <__cxa_atexit@plt+0xaaa32c> │ │ │ │ + b 18fe504 <__cxa_atexit@plt+0x18f1604> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e5acc <__cxa_atexit@plt+0xd8bcc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -221953,17 +221953,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r7, [r9, #-36] @ 0xffffffdc │ │ │ │ - strbteq ip, [r2], #3360 @ 0xd20 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r6, [r9, #-44] @ 0xffffffd4 │ │ │ │ + strbteq fp, [r2], #3360 @ 0xd20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e5b64 <__cxa_atexit@plt+0xd8c64> │ │ │ │ ldr r7, [pc, #52] @ e5b74 <__cxa_atexit@plt+0xd8c74> │ │ │ │ @@ -221978,16 +221978,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ e5b78 <__cxa_atexit@plt+0xd8c78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq sp, [r2], #1928 @ 0x788 │ │ │ │ - strbteq sp, [r2], #1904 @ 0x770 │ │ │ │ + strbteq ip, [r2], #1928 @ 0x788 │ │ │ │ + strbteq ip, [r2], #1904 @ 0x770 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e5c44 <__cxa_atexit@plt+0xd8d44> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -222041,22 +222041,22 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq r6, [r9, #-2672] @ 0xfffff590 │ │ │ │ + ldreq r5, [r9, #-2680] @ 0xfffff588 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - ldreq r6, [r9, #-2708] @ 0xfffff56c │ │ │ │ - ldreq r6, [r9, #-2828] @ 0xfffff4f4 │ │ │ │ - strbteq sp, [r2], #1628 @ 0x65c │ │ │ │ + ldreq r5, [r9, #-2716] @ 0xfffff564 │ │ │ │ + ldreq r5, [r9, #-2836] @ 0xfffff4ec │ │ │ │ + strbteq ip, [r2], #1628 @ 0x65c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e5d2c <__cxa_atexit@plt+0xd8e2c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ @@ -222095,21 +222095,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r6, [r9, #-2440] @ 0xfffff678 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r5, [r9, #-2448] @ 0xfffff670 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - ldreq r6, [r9, #-2488] @ 0xfffff648 │ │ │ │ - ldreq r6, [r9, #-2600] @ 0xfffff5d8 │ │ │ │ - strbteq sp, [r2], #1652 @ 0x674 │ │ │ │ + ldreq r5, [r9, #-2496] @ 0xfffff640 │ │ │ │ + ldreq r5, [r9, #-2608] @ 0xfffff5d0 │ │ │ │ + strbteq ip, [r2], #1652 @ 0x674 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e5dc8 <__cxa_atexit@plt+0xd8ec8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -222133,17 +222133,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e5dec <__cxa_atexit@plt+0xd8eec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r9, #-2320] @ 0xfffff6f0 │ │ │ │ + ldreq r5, [r9, #-2328] @ 0xfffff6e8 │ │ │ │ ldrdeq r5, [r0], -ip │ │ │ │ - strbteq sp, [r2], #1544 @ 0x608 │ │ │ │ + strbteq ip, [r2], #1544 @ 0x608 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e5e88 <__cxa_atexit@plt+0xd8f88> │ │ │ │ ldr r2, [pc, #152] @ e5ea4 <__cxa_atexit@plt+0xd8fa4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -222180,19 +222180,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq r6, [r9, #-2180] @ 0xfffff77c │ │ │ │ - ldreq r6, [r9, #-2440] @ 0xfffff678 │ │ │ │ - ldreq r6, [r9, #-2204] @ 0xfffff764 │ │ │ │ + ldreq r5, [r9, #-2188] @ 0xfffff774 │ │ │ │ + ldreq r5, [r9, #-2448] @ 0xfffff670 │ │ │ │ + ldreq r5, [r9, #-2212] @ 0xfffff75c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc e5f0c <__cxa_atexit@plt+0xd900c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -222210,18 +222210,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r6, [r9, #-2308] @ 0xfffff6fc │ │ │ │ - ldreq r6, [r9, #-2060] @ 0xfffff7f4 │ │ │ │ - strbteq ip, [r2], #2068 @ 0x814 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r5, [r9, #-2316] @ 0xfffff6f4 │ │ │ │ + ldreq r5, [r9, #-2068] @ 0xfffff7ec │ │ │ │ + strbteq fp, [r2], #2068 @ 0x814 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r2, [pc, #56] @ e5f7c <__cxa_atexit@plt+0xd907c> │ │ │ │ addls r2, pc, r2 │ │ │ │ @@ -222236,18 +222236,18 @@ │ │ │ │ addls lr, r5, #8 │ │ │ │ stmls lr, {r0, r2, r7} │ │ │ │ ldrls r0, [pc, #20] @ e5f88 <__cxa_atexit@plt+0xd9088> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq ip, [r2], #1924 @ 0x784 │ │ │ │ - ldreq r6, [r9, #-1852] @ 0xfffff8c4 │ │ │ │ - strbteq ip, [r2], #1884 @ 0x75c │ │ │ │ - strbteq ip, [r2], #1948 @ 0x79c │ │ │ │ + strbteq fp, [r2], #1924 @ 0x784 │ │ │ │ + ldreq r5, [r9, #-1860] @ 0xfffff8bc │ │ │ │ + strbteq fp, [r2], #1884 @ 0x75c │ │ │ │ + strbteq fp, [r2], #1948 @ 0x79c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ sub r7, r7, r2 │ │ │ │ cmp r7, #1 │ │ │ │ @@ -222296,15 +222296,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #272] @ e6174 <__cxa_atexit@plt+0xd9274> │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r5, #-4] │ │ │ │ stm r5, {r2, r3, lr} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ add r2, lr, #8 │ │ │ │ add r2, r2, r3 │ │ │ │ ldrsb r1, [r2] │ │ │ │ uxtb r3, r1 │ │ │ │ cmn r1, #1 │ │ │ │ bgt e60e4 <__cxa_atexit@plt+0xd91e4> │ │ │ │ ldrb r1, [r2, #1] │ │ │ │ @@ -222338,15 +222338,15 @@ │ │ │ │ movne r2, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bcs e611c <__cxa_atexit@plt+0xd921c> │ │ │ │ ldr r3, [pc, #92] @ e616c <__cxa_atexit@plt+0xd926c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ lsrs r3, r2, #16 │ │ │ │ lsr r3, r2, #11 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, #2 │ │ │ │ @@ -222354,21 +222354,21 @@ │ │ │ │ mul r7, r3, r7 │ │ │ │ ldr r1, [pc, #48] @ e6178 <__cxa_atexit@plt+0xd9278> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbteq ip, [r2], #1748 @ 0x6d4 │ │ │ │ - strbteq ip, [r2], #1736 @ 0x6c8 │ │ │ │ + strbteq fp, [r2], #1748 @ 0x6d4 │ │ │ │ + strbteq fp, [r2], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r6, [r9, #-2328] @ 0xfffff6e8 │ │ │ │ + ldreq r5, [r9, #-2336] @ 0xfffff6e0 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -222385,16 +222385,16 @@ │ │ │ │ str r3, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r6, [r9, #-1820] @ 0xfffff8e4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r5, [r9, #-1828] @ 0xfffff8dc │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ @@ -222574,21 +222574,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, fp │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r6, [r9, #-1124] @ 0xfffffb9c │ │ │ │ - ldreq r6, [r9, #-1256] @ 0xfffffb18 │ │ │ │ + ldreq r5, [r9, #-1132] @ 0xfffffb94 │ │ │ │ + ldreq r5, [r9, #-1264] @ 0xfffffb10 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -222610,16 +222610,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e6560 <__cxa_atexit@plt+0xd9660> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r6, [r9, #-932] @ 0xfffffc5c │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r5, [r9, #-940] @ 0xfffffc54 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -222642,16 +222642,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e65e0 <__cxa_atexit@plt+0xd96e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r6, [r9, #-804] @ 0xfffffcdc │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r5, [r9, #-812] @ 0xfffffcd4 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -222674,16 +222674,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e6660 <__cxa_atexit@plt+0xd9760> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r6, [r9, #-676] @ 0xfffffd5c │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r5, [r9, #-684] @ 0xfffffd54 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -222706,16 +222706,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e66e0 <__cxa_atexit@plt+0xd97e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r6, [r9, #-548] @ 0xfffffddc │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r5, [r9, #-556] @ 0xfffffdd4 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r9, r7, #8 │ │ │ │ @@ -222766,16 +222766,16 @@ │ │ │ │ ldr r7, [pc, #28] @ e67d0 <__cxa_atexit@plt+0xd98d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r6, [r9, #-320] @ 0xfffffec0 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r5, [r9, #-328] @ 0xfffffeb8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -222798,33 +222798,33 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e6850 <__cxa_atexit@plt+0xd9950> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r6, [r9, #-180] @ 0xffffff4c │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r5, [r9, #-188] @ 0xffffff44 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e6888 <__cxa_atexit@plt+0xd9988> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ e6890 <__cxa_atexit@plt+0xd9990> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r9, #-3620] @ 0xfffff1dc │ │ │ │ + ldreq r4, [r9, #-3628] @ 0xfffff1d4 │ │ │ │ andeq r0, r3, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi e6928 <__cxa_atexit@plt+0xd9a28> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -222853,24 +222853,24 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r5, r9 │ │ │ │ mov r7, lr │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r9, #-3540] @ 0xfffff22c │ │ │ │ - ldreq r6, [r9, #-236] @ 0xffffff14 │ │ │ │ + ldreq r4, [r9, #-3548] @ 0xfffff224 │ │ │ │ + ldreq r5, [r9, #-244] @ 0xffffff0c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -222882,16 +222882,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [r9, #-3368] @ 0xfffff2d8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [r9, #-3376] @ 0xfffff2d0 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e6a78 <__cxa_atexit@plt+0xd9b78> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -222928,36 +222928,36 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r1, [r6, #136] @ 0x88 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r2, [r6, #144] @ 0x90 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r0, [pc, #76] @ e6aa8 <__cxa_atexit@plt+0xd9ba8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ mov sl, r6 │ │ │ │ b e6a88 <__cxa_atexit@plt+0xd9b88> │ │ │ │ mov r7, #148 @ 0x94 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r9, #-3276] @ 0xfffff334 │ │ │ │ - ldreq r5, [r9, #-4060] @ 0xfffff024 │ │ │ │ + ldreq r4, [r9, #-3284] @ 0xfffff32c │ │ │ │ + ldreq r4, [r9, #-4068] @ 0xfffff01c │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r5, [r9, #-4008] @ 0xfffff058 │ │ │ │ + ldreq r4, [r9, #-4016] @ 0xfffff050 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -222985,20 +222985,20 @@ │ │ │ │ stmib r8, {r1, r7} │ │ │ │ str r2, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r2, [r8, #20] │ │ │ │ str r3, [r5] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r5, [r9, #-3776] @ 0xfffff140 │ │ │ │ + ldreq r4, [r9, #-3784] @ 0xfffff138 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -223038,15 +223038,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ beq e6c2c <__cxa_atexit@plt+0xd9d2c> │ │ │ │ mov r7, r8 │ │ │ │ b e6c48 <__cxa_atexit@plt+0xd9d48> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r3, [pc, #36] @ e6c38 <__cxa_atexit@plt+0xd9d38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ beq e6c2c <__cxa_atexit@plt+0xd9d2c> │ │ │ │ mov r7, r8 │ │ │ │ @@ -223119,15 +223119,15 @@ │ │ │ │ str fp, [r6, #-12] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r7, #143 @ 0x8f │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ cmp r9, #121 @ 0x79 │ │ │ │ bge e6dbc <__cxa_atexit@plt+0xd9ebc> │ │ │ │ ldr r1, [pc, #136] @ e6de8 <__cxa_atexit@plt+0xd9ee8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4]! │ │ │ │ mov r1, #120 @ 0x78 │ │ │ │ str r1, [r6, #4] │ │ │ │ @@ -223146,32 +223146,32 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r3, [r6, #136] @ 0x88 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r1, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r7, [pc, #60] @ e6e00 <__cxa_atexit@plt+0xd9f00> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov fp, ip │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ mov r6, #148 @ 0x94 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ mov fp, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [r9, #-3188] @ 0xfffff38c │ │ │ │ - ldreq r5, [r9, #-3136] @ 0xfffff3c0 │ │ │ │ - ldreq r5, [r9, #-3244] @ 0xfffff354 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [r9, #-3196] @ 0xfffff384 │ │ │ │ + ldreq r4, [r9, #-3144] @ 0xfffff3b8 │ │ │ │ + ldreq r4, [r9, #-3252] @ 0xfffff34c │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - ldreq r5, [r9, #-3096] @ 0xfffff3e8 │ │ │ │ - ldreq r5, [r9, #-2512] @ 0xfffff630 │ │ │ │ + ldreq r4, [r9, #-3104] @ 0xfffff3e0 │ │ │ │ + ldreq r4, [r9, #-2520] @ 0xfffff628 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -223191,19 +223191,19 @@ │ │ │ │ stmib r8, {r2, r7} │ │ │ │ str r3, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [r9, #-2952] @ 0xfffff478 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [r9, #-2960] @ 0xfffff470 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -223241,23 +223241,23 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ e6f48 <__cxa_atexit@plt+0xda048> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ - ldreq r5, [r9, #-1988] @ 0xfffff83c │ │ │ │ - ldreq r5, [r9, #-2540] @ 0xfffff614 │ │ │ │ + ldreq r4, [r9, #-1996] @ 0xfffff834 │ │ │ │ + ldreq r4, [r9, #-2548] @ 0xfffff60c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e6f98 <__cxa_atexit@plt+0xda098> │ │ │ │ @@ -223268,16 +223268,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [r9, #-1824] @ 0xfffff8e0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [r9, #-1832] @ 0xfffff8d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -223299,15 +223299,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ - strbteq fp, [r2], #1820 @ 0x71c │ │ │ │ + strbteq sl, [r2], #1820 @ 0x71c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e70bc <__cxa_atexit@plt+0xda1bc> │ │ │ │ ldr lr, [pc, #156] @ e70dc <__cxa_atexit@plt+0xda1dc> │ │ │ │ @@ -223346,20 +223346,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq r5, [r9, #-1612] @ 0xfffff9b4 │ │ │ │ + ldreq r4, [r9, #-1620] @ 0xfffff9ac │ │ │ │ @ instruction: 0xffffeeb4 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - strbteq fp, [r2], #1612 @ 0x64c │ │ │ │ + strbteq sl, [r2], #1612 @ 0x64c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e7148 <__cxa_atexit@plt+0xda248> │ │ │ │ @@ -223376,18 +223376,18 @@ │ │ │ │ stm r8, {r2, r7, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strbteq fp, [r2], #1500 @ 0x5dc │ │ │ │ + strbteq sl, [r2], #1500 @ 0x5dc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r2, [pc, #44] @ e71a8 <__cxa_atexit@plt+0xda2a8> │ │ │ │ addls r2, pc, r2 │ │ │ │ @@ -223399,18 +223399,18 @@ │ │ │ │ ldrls r2, [pc, r2] │ │ │ │ stmibls r5, {r1, r2, r7} │ │ │ │ ldrls r0, [pc, #20] @ e71b4 <__cxa_atexit@plt+0xda2b4> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq fp, [r2], #1356 @ 0x54c │ │ │ │ - ldreq r5, [r9, #-1288] @ 0xfffffaf8 │ │ │ │ - strbteq fp, [r2], #1328 @ 0x530 │ │ │ │ - strbteq fp, [r2], #1392 @ 0x570 │ │ │ │ + strbteq sl, [r2], #1356 @ 0x54c │ │ │ │ + ldreq r4, [r9, #-1296] @ 0xfffffaf0 │ │ │ │ + strbteq sl, [r2], #1328 @ 0x530 │ │ │ │ + strbteq sl, [r2], #1392 @ 0x570 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ cmp r7, #1 │ │ │ │ ldrge r2, [r3, #11] │ │ │ │ cmpge r2, #1 │ │ │ │ @@ -223457,15 +223457,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #272] @ e7398 <__cxa_atexit@plt+0xda498> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ stm r5, {r3, lr} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ add r2, lr, #8 │ │ │ │ add r2, r2, r3 │ │ │ │ ldrsb r1, [r2] │ │ │ │ uxtb r3, r1 │ │ │ │ cmn r1, #1 │ │ │ │ bgt e7308 <__cxa_atexit@plt+0xda408> │ │ │ │ ldrb r1, [r2, #1] │ │ │ │ @@ -223499,15 +223499,15 @@ │ │ │ │ movne r2, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bcs e7340 <__cxa_atexit@plt+0xda440> │ │ │ │ ldr r3, [pc, #92] @ e7390 <__cxa_atexit@plt+0xda490> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ lsrs r3, r2, #16 │ │ │ │ lsr r3, r2, #11 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, #2 │ │ │ │ @@ -223515,21 +223515,21 @@ │ │ │ │ mul r7, r3, r7 │ │ │ │ ldr r1, [pc, #48] @ e739c <__cxa_atexit@plt+0xda49c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbteq fp, [r2], #1200 @ 0x4b0 │ │ │ │ - strbteq fp, [r2], #1188 @ 0x4a4 │ │ │ │ + strbteq sl, [r2], #1200 @ 0x4b0 │ │ │ │ + strbteq sl, [r2], #1188 @ 0x4a4 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r5, [r9, #-1780] @ 0xfffff90c │ │ │ │ + ldreq r4, [r9, #-1788] @ 0xfffff904 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -223546,16 +223546,16 @@ │ │ │ │ str r3, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [r9, #-1272] @ 0xfffffb08 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [r9, #-1280] @ 0xfffffb00 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ @@ -223735,21 +223735,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, fp │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r5, [r9, #-576] @ 0xfffffdc0 │ │ │ │ - ldreq r5, [r9, #-708] @ 0xfffffd3c │ │ │ │ + ldreq r4, [r9, #-584] @ 0xfffffdb8 │ │ │ │ + ldreq r4, [r9, #-716] @ 0xfffffd34 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -223771,16 +223771,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e7784 <__cxa_atexit@plt+0xda884> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r5, [r9, #-384] @ 0xfffffe80 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r4, [r9, #-392] @ 0xfffffe78 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -223803,16 +223803,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e7804 <__cxa_atexit@plt+0xda904> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r5, [r9, #-256] @ 0xffffff00 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r4, [r9, #-264] @ 0xfffffef8 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -223835,16 +223835,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e7884 <__cxa_atexit@plt+0xda984> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r5, [r9, #-128] @ 0xffffff80 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r4, [r9, #-136] @ 0xffffff78 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -223867,16 +223867,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e7904 <__cxa_atexit@plt+0xdaa04> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r5, [r9, #-0] │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r4, [r9, #-8] │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r4, r5 │ │ │ │ ldr r8, [r4, #4]! │ │ │ │ @@ -223936,16 +223936,16 @@ │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r4, [r9, #-3844] @ 0xfffff0fc │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r3, [r9, #-3852] @ 0xfffff0f4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -223968,16 +223968,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e7a98 <__cxa_atexit@plt+0xdab98> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r4, [r9, #-3692] @ 0xfffff194 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r3, [r9, #-3700] @ 0xfffff18c │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r3, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi e7b30 <__cxa_atexit@plt+0xdac30> │ │ │ │ @@ -224007,24 +224007,24 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r5, r9 │ │ │ │ mov r7, lr │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r9, #-3020] @ 0xfffff434 │ │ │ │ - ldreq r4, [r9, #-3812] @ 0xfffff11c │ │ │ │ + ldreq r3, [r9, #-3028] @ 0xfffff42c │ │ │ │ + ldreq r3, [r9, #-3820] @ 0xfffff114 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -224036,16 +224036,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r4, [r9, #-2848] @ 0xfffff4e0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r3, [r9, #-2856] @ 0xfffff4d8 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e7c80 <__cxa_atexit@plt+0xdad80> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -224082,36 +224082,36 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r1, [r6, #136] @ 0x88 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r2, [r6, #144] @ 0x90 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r0, [pc, #76] @ e7cb0 <__cxa_atexit@plt+0xdadb0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ mov sl, r6 │ │ │ │ b e7c90 <__cxa_atexit@plt+0xdad90> │ │ │ │ mov r7, #148 @ 0x94 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r9, #-2756] @ 0xfffff53c │ │ │ │ - ldreq r4, [r9, #-3540] @ 0xfffff22c │ │ │ │ + ldreq r3, [r9, #-2764] @ 0xfffff534 │ │ │ │ + ldreq r3, [r9, #-3548] @ 0xfffff224 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r4, [r9, #-3488] @ 0xfffff260 │ │ │ │ + ldreq r3, [r9, #-3496] @ 0xfffff258 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -224139,20 +224139,20 @@ │ │ │ │ stmib r8, {r1, r7} │ │ │ │ str r2, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r2, [r8, #20] │ │ │ │ str r3, [r5] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r4, [r9, #-3256] @ 0xfffff348 │ │ │ │ + ldreq r3, [r9, #-3264] @ 0xfffff340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -224191,15 +224191,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ beq e7e30 <__cxa_atexit@plt+0xdaf30> │ │ │ │ mov r7, r8 │ │ │ │ b e7e4c <__cxa_atexit@plt+0xdaf4c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r3, [pc, #36] @ e7e3c <__cxa_atexit@plt+0xdaf3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ beq e7e30 <__cxa_atexit@plt+0xdaf30> │ │ │ │ mov r7, r8 │ │ │ │ @@ -224272,15 +224272,15 @@ │ │ │ │ str fp, [r6, #-12] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r7, #143 @ 0x8f │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ cmp r9, #121 @ 0x79 │ │ │ │ bge e7fc0 <__cxa_atexit@plt+0xdb0c0> │ │ │ │ ldr r1, [pc, #136] @ e7fec <__cxa_atexit@plt+0xdb0ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4]! │ │ │ │ mov r1, #120 @ 0x78 │ │ │ │ str r1, [r6, #4] │ │ │ │ @@ -224299,32 +224299,32 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r3, [r6, #136] @ 0x88 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r1, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r7, [pc, #60] @ e8004 <__cxa_atexit@plt+0xdb104> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov fp, ip │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ mov r6, #148 @ 0x94 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ mov fp, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r4, [r9, #-2672] @ 0xfffff590 │ │ │ │ - ldreq r4, [r9, #-2620] @ 0xfffff5c4 │ │ │ │ - ldreq r4, [r9, #-2728] @ 0xfffff558 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r3, [r9, #-2680] @ 0xfffff588 │ │ │ │ + ldreq r3, [r9, #-2628] @ 0xfffff5bc │ │ │ │ + ldreq r3, [r9, #-2736] @ 0xfffff550 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - ldreq r4, [r9, #-2580] @ 0xfffff5ec │ │ │ │ - ldreq r4, [r9, #-1996] @ 0xfffff834 │ │ │ │ + ldreq r3, [r9, #-2588] @ 0xfffff5e4 │ │ │ │ + ldreq r3, [r9, #-2004] @ 0xfffff82c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -224344,19 +224344,19 @@ │ │ │ │ stmib r8, {r2, r7} │ │ │ │ str r3, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r4, [r9, #-2436] @ 0xfffff67c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r3, [r9, #-2444] @ 0xfffff674 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -224394,23 +224394,23 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ e814c <__cxa_atexit@plt+0xdb24c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ - ldreq r4, [r9, #-1472] @ 0xfffffa40 │ │ │ │ - ldreq r4, [r9, #-2024] @ 0xfffff818 │ │ │ │ + ldreq r3, [r9, #-1480] @ 0xfffffa38 │ │ │ │ + ldreq r3, [r9, #-2032] @ 0xfffff810 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e819c <__cxa_atexit@plt+0xdb29c> │ │ │ │ @@ -224421,36 +224421,36 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r4, [r9, #-1308] @ 0xfffffae4 │ │ │ │ - strbteq fp, [r2], #508 @ 0x1fc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r3, [r9, #-1316] @ 0xfffffadc │ │ │ │ + strbteq sl, [r2], #508 @ 0x1fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e81e8 <__cxa_atexit@plt+0xdb2e8> │ │ │ │ ldr r9, [pc, #36] @ e81f0 <__cxa_atexit@plt+0xdb2f0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ e81f4 <__cxa_atexit@plt+0xdb2f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400714 <__cxa_atexit@plt+0x3f3814> │ │ │ │ + b 3feeb4 <__cxa_atexit@plt+0x3f1fb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r2], #1284 @ 0x504 │ │ │ │ - ldreq r4, [r9, #-1220] @ 0xfffffb3c │ │ │ │ - strbteq fp, [r2], #400 @ 0x190 │ │ │ │ + strbteq r9, [r2], #1284 @ 0x504 │ │ │ │ + ldreq r3, [r9, #-1228] @ 0xfffffb34 │ │ │ │ + strbteq sl, [r2], #400 @ 0x190 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r2, [pc, #60] @ e8254 <__cxa_atexit@plt+0xdb354> │ │ │ │ addls r2, pc, r2 │ │ │ │ @@ -224466,18 +224466,18 @@ │ │ │ │ addls r0, r5, #12 │ │ │ │ stmls r0, {r1, r2, r7} │ │ │ │ ldrls r0, [pc, #20] @ e8260 <__cxa_atexit@plt+0xdb360> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r7, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq sl, [r2], #1200 @ 0x4b0 │ │ │ │ - ldreq r4, [r9, #-1124] @ 0xfffffb9c │ │ │ │ - strbteq sl, [r2], #1156 @ 0x484 │ │ │ │ - strbteq fp, [r2], #272 @ 0x110 │ │ │ │ + strbteq r9, [r2], #1200 @ 0x4b0 │ │ │ │ + ldreq r3, [r9, #-1132] @ 0xfffffb94 │ │ │ │ + strbteq r9, [r2], #1156 @ 0x484 │ │ │ │ + strbteq sl, [r2], #272 @ 0x110 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ ldr r1, [r3, #-4] │ │ │ │ sub r7, r1, r7 │ │ │ │ @@ -224494,15 +224494,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str sl, [r5, #12] │ │ │ │ mov r7, r2 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ ldr r7, [pc, #528] @ e84e4 <__cxa_atexit@plt+0xdb5e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #520] @ e84e8 <__cxa_atexit@plt+0xdb5e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq e833c <__cxa_atexit@plt+0xdb43c> │ │ │ │ @@ -224522,15 +224522,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r9, r0, r1 │ │ │ │ cmp r0, r9 │ │ │ │ bge e8390 <__cxa_atexit@plt+0xdb490> │ │ │ │ add r2, sl, r0 │ │ │ │ @@ -224561,15 +224561,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #300] @ e84f0 <__cxa_atexit@plt+0xdb5f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, sl} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ add r3, sl, #8 │ │ │ │ add r2, r3, r0 │ │ │ │ ldrsb r1, [r2] │ │ │ │ uxtb r3, r1 │ │ │ │ cmn r1, #1 │ │ │ │ bgt e8448 <__cxa_atexit@plt+0xdb548> │ │ │ │ ldrb r1, [r2, #1] │ │ │ │ @@ -224603,15 +224603,15 @@ │ │ │ │ movne r2, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bcs e8480 <__cxa_atexit@plt+0xdb580> │ │ │ │ ldr r3, [pc, #92] @ e84d0 <__cxa_atexit@plt+0xdb5d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ lsrs r3, r2, #16 │ │ │ │ lsr r3, r2, #11 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, #2 │ │ │ │ @@ -224619,62 +224619,62 @@ │ │ │ │ mul r7, r3, r7 │ │ │ │ ldr r1, [pc, #72] @ e84f4 <__cxa_atexit@plt+0xdb5f4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbteq sl, [r2], #884 @ 0x374 │ │ │ │ - strbteq sl, [r2], #872 @ 0x368 │ │ │ │ + strbteq r9, [r2], #884 @ 0x374 │ │ │ │ + strbteq r9, [r2], #872 @ 0x368 │ │ │ │ muleq r0, ip, r6 │ │ │ │ andeq r0, r0, r0, lsl #13 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ - ldreq r4, [r9, #-1488] @ 0xfffffa30 │ │ │ │ + ldreq r3, [r9, #-1496] @ 0xfffffa28 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - ldreq r4, [r9, #-1528] @ 0xfffffa08 │ │ │ │ + ldreq r3, [r9, #-1536] @ 0xfffffa00 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ andeq r0, r0, r4, lsl #25 │ │ │ │ andeq r0, r0, r8, ror r8 │ │ │ │ - strbteq sl, [r2], #3692 @ 0xe6c │ │ │ │ + strbteq r9, [r2], #3692 @ 0xe6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ e852c <__cxa_atexit@plt+0xdb62c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq sl, [r2], #3636 @ 0xe34 │ │ │ │ + strbteq r9, [r2], #3636 @ 0xe34 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e8550 <__cxa_atexit@plt+0xdb650> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab6618 <__cxa_atexit@plt+0xaa9718> │ │ │ │ + b 18fd8f0 <__cxa_atexit@plt+0x18f09f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sl, [r2], #3600 @ 0xe10 │ │ │ │ + strbteq r9, [r2], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e8574 <__cxa_atexit@plt+0xdb674> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004e4 <__cxa_atexit@plt+0x3f35e4> │ │ │ │ + b 3fec84 <__cxa_atexit@plt+0x3f1d84> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sl, [r2], #3548 @ 0xddc │ │ │ │ + strbteq r9, [r2], #3548 @ 0xddc │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ e85b8 <__cxa_atexit@plt+0xdb6b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -224683,45 +224683,45 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ e85c0 <__cxa_atexit@plt+0xdb6c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sl, [r2], #3340 @ 0xd0c │ │ │ │ - strbteq sl, [r2], #3320 @ 0xcf8 │ │ │ │ - strbteq sl, [r2], #3376 @ 0xd30 │ │ │ │ + strbteq r9, [r2], #3340 @ 0xd0c │ │ │ │ + strbteq r9, [r2], #3320 @ 0xcf8 │ │ │ │ + strbteq r9, [r2], #3376 @ 0xd30 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ e8600 <__cxa_atexit@plt+0xdb700> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sl, [r2], #3312 @ 0xcf0 │ │ │ │ + strbteq r9, [r2], #3312 @ 0xcf0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #32] @ e8638 <__cxa_atexit@plt+0xdb738> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -224740,16 +224740,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e86a8 <__cxa_atexit@plt+0xdb7a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r4, [r9, #-616] @ 0xfffffd98 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r3, [r9, #-624] @ 0xfffffd90 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -224765,50 +224765,50 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e870c <__cxa_atexit@plt+0xdb80c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r4, [r9, #-496] @ 0xfffffe10 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r3, [r9, #-504] @ 0xfffffe08 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sl, [r2], #3156 @ 0xc54 │ │ │ │ + strbteq r9, [r2], #3156 @ 0xc54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ e8744 <__cxa_atexit@plt+0xdb844> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq sl, [r2], #3100 @ 0xc1c │ │ │ │ + strbteq r9, [r2], #3100 @ 0xc1c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e8768 <__cxa_atexit@plt+0xdb868> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab6618 <__cxa_atexit@plt+0xaa9718> │ │ │ │ + b 18fd8f0 <__cxa_atexit@plt+0x18f09f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sl, [r2], #3064 @ 0xbf8 │ │ │ │ + strbteq r9, [r2], #3064 @ 0xbf8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e878c <__cxa_atexit@plt+0xdb88c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004e4 <__cxa_atexit@plt+0x3f35e4> │ │ │ │ + b 3fec84 <__cxa_atexit@plt+0x3f1d84> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sl, [r2], #3012 @ 0xbc4 │ │ │ │ + strbteq r9, [r2], #3012 @ 0xbc4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ e87d0 <__cxa_atexit@plt+0xdb8d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -224817,45 +224817,45 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ e87d8 <__cxa_atexit@plt+0xdb8d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sl, [r2], #2804 @ 0xaf4 │ │ │ │ - strbteq sl, [r2], #2784 @ 0xae0 │ │ │ │ - strbteq sl, [r2], #2840 @ 0xb18 │ │ │ │ + strbteq r9, [r2], #2804 @ 0xaf4 │ │ │ │ + strbteq r9, [r2], #2784 @ 0xae0 │ │ │ │ + strbteq r9, [r2], #2840 @ 0xb18 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ e8818 <__cxa_atexit@plt+0xdb918> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sl, [r2], #2776 @ 0xad8 │ │ │ │ + strbteq r9, [r2], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #32] @ e8850 <__cxa_atexit@plt+0xdb950> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -224874,16 +224874,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e88c0 <__cxa_atexit@plt+0xdb9c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r4, [r9, #-80] @ 0xffffffb0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r3, [r9, #-88] @ 0xffffffa8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -224899,36 +224899,36 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e8924 <__cxa_atexit@plt+0xdba24> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [r9, #-4056] @ 0xfffff028 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [r9, #-4064] @ 0xfffff020 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sl, [r2], #2620 @ 0xa3c │ │ │ │ + strbteq r9, [r2], #2620 @ 0xa3c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e8948 <__cxa_atexit@plt+0xdba48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab6618 <__cxa_atexit@plt+0xaa9718> │ │ │ │ + b 18fd8f0 <__cxa_atexit@plt+0x18f09f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sl, [r2], #2584 @ 0xa18 │ │ │ │ + strbteq r9, [r2], #2584 @ 0xa18 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e896c <__cxa_atexit@plt+0xdba6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004e4 <__cxa_atexit@plt+0x3f35e4> │ │ │ │ + b 3fec84 <__cxa_atexit@plt+0x3f1d84> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sl, [r2], #2532 @ 0x9e4 │ │ │ │ + strbteq r9, [r2], #2532 @ 0x9e4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ e89b0 <__cxa_atexit@plt+0xdbab0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -224937,45 +224937,45 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ e89b8 <__cxa_atexit@plt+0xdbab8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sl, [r2], #2324 @ 0x914 │ │ │ │ - strbteq sl, [r2], #2304 @ 0x900 │ │ │ │ - strbteq sl, [r2], #2360 @ 0x938 │ │ │ │ + strbteq r9, [r2], #2324 @ 0x914 │ │ │ │ + strbteq r9, [r2], #2304 @ 0x900 │ │ │ │ + strbteq r9, [r2], #2360 @ 0x938 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ e89f8 <__cxa_atexit@plt+0xdbaf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sl, [r2], #2296 @ 0x8f8 │ │ │ │ + strbteq r9, [r2], #2296 @ 0x8f8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #32] @ e8a30 <__cxa_atexit@plt+0xdbb30> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -224994,16 +224994,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e8aa0 <__cxa_atexit@plt+0xdbba0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [r9, #-3696] @ 0xfffff190 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [r9, #-3704] @ 0xfffff188 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -225019,49 +225019,49 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e8b04 <__cxa_atexit@plt+0xdbc04> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [r9, #-3576] @ 0xfffff208 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [r9, #-3584] @ 0xfffff200 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sl, [r2], #2140 @ 0x85c │ │ │ │ + strbteq r9, [r2], #2140 @ 0x85c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ add r0, r7, #8 │ │ │ │ bl bf28 │ │ │ │ ldr r3, [pc, #12] @ e8b38 <__cxa_atexit@plt+0xdbc38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sl, [r2], #2088 @ 0x828 │ │ │ │ + strbteq r9, [r2], #2088 @ 0x828 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e8b5c <__cxa_atexit@plt+0xdbc5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab6618 <__cxa_atexit@plt+0xaa9718> │ │ │ │ + b 18fd8f0 <__cxa_atexit@plt+0x18f09f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sl, [r2], #2052 @ 0x804 │ │ │ │ + strbteq r9, [r2], #2052 @ 0x804 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e8b80 <__cxa_atexit@plt+0xdbc80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004e4 <__cxa_atexit@plt+0x3f35e4> │ │ │ │ + b 3fec84 <__cxa_atexit@plt+0x3f1d84> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sl, [r2], #2000 @ 0x7d0 │ │ │ │ + strbteq r9, [r2], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ e8bc4 <__cxa_atexit@plt+0xdbcc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -225070,45 +225070,45 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ e8bcc <__cxa_atexit@plt+0xdbccc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sl, [r2], #1792 @ 0x700 │ │ │ │ - strbteq sl, [r2], #1772 @ 0x6ec │ │ │ │ - strbteq sl, [r2], #1828 @ 0x724 │ │ │ │ + strbteq r9, [r2], #1792 @ 0x700 │ │ │ │ + strbteq r9, [r2], #1772 @ 0x6ec │ │ │ │ + strbteq r9, [r2], #1828 @ 0x724 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ e8c0c <__cxa_atexit@plt+0xdbd0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sl, [r2], #1764 @ 0x6e4 │ │ │ │ + strbteq r9, [r2], #1764 @ 0x6e4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ e8c44 <__cxa_atexit@plt+0xdbd44> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ stm r5, {r8, r9} │ │ │ │ str r2, [r5, #8] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r8, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -225127,16 +225127,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e8cb4 <__cxa_atexit@plt+0xdbdb4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [r9, #-3164] @ 0xfffff3a4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [r9, #-3172] @ 0xfffff39c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -225152,18 +225152,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e8d18 <__cxa_atexit@plt+0xdbe18> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [r9, #-3044] @ 0xfffff41c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [r9, #-3052] @ 0xfffff414 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sl, [r2], #1608 @ 0x648 │ │ │ │ + strbteq r9, [r2], #1608 @ 0x648 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ add r8, r5, #8 │ │ │ │ ldm r8, {r2, r3, r8} │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ @@ -225235,35 +225235,35 @@ │ │ │ │ add r0, sl, r1 │ │ │ │ bl bf34 │ │ │ │ ldr r3, [pc, #16] @ e8e60 <__cxa_atexit@plt+0xdbf60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq sl, [r2], #1280 @ 0x500 │ │ │ │ + strbteq r9, [r2], #1280 @ 0x500 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e8e84 <__cxa_atexit@plt+0xdbf84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab6618 <__cxa_atexit@plt+0xaa9718> │ │ │ │ + b 18fd8f0 <__cxa_atexit@plt+0x18f09f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sl, [r2], #1244 @ 0x4dc │ │ │ │ + strbteq r9, [r2], #1244 @ 0x4dc │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e8ea8 <__cxa_atexit@plt+0xdbfa8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004e4 <__cxa_atexit@plt+0x3f35e4> │ │ │ │ + b 3fec84 <__cxa_atexit@plt+0x3f1d84> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sl, [r2], #1192 @ 0x4a8 │ │ │ │ + strbteq r9, [r2], #1192 @ 0x4a8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ e8ef0 <__cxa_atexit@plt+0xdbff0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -225273,43 +225273,43 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #12] @ e8ef8 <__cxa_atexit@plt+0xdbff8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq sl, [r2], #984 @ 0x3d8 │ │ │ │ - strbteq sl, [r2], #960 @ 0x3c0 │ │ │ │ - strbteq sl, [r2], #1016 @ 0x3f8 │ │ │ │ + strbteq r9, [r2], #984 @ 0x3d8 │ │ │ │ + strbteq r9, [r2], #960 @ 0x3c0 │ │ │ │ + strbteq r9, [r2], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ e8f38 <__cxa_atexit@plt+0xdc038> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r1, [r5, #-4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sl, [r2], #952 @ 0x3b8 │ │ │ │ + strbteq r9, [r2], #952 @ 0x3b8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ e8f68 <__cxa_atexit@plt+0xdc068> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -225328,16 +225328,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e8fd8 <__cxa_atexit@plt+0xdc0d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [r9, #-2360] @ 0xfffff6c8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [r9, #-2368] @ 0xfffff6c0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -225353,18 +225353,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e903c <__cxa_atexit@plt+0xdc13c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [r9, #-2240] @ 0xfffff740 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [r9, #-2248] @ 0xfffff738 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sl, [r2], #804 @ 0x324 │ │ │ │ + strbteq r9, [r2], #804 @ 0x324 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ @@ -225394,35 +225394,35 @@ │ │ │ │ mov r1, r9 │ │ │ │ bl bf34 │ │ │ │ ldr r3, [pc, #16] @ e90dc <__cxa_atexit@plt+0xdc1dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq sl, [r2], #644 @ 0x284 │ │ │ │ + strbteq r9, [r2], #644 @ 0x284 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e9100 <__cxa_atexit@plt+0xdc200> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab6618 <__cxa_atexit@plt+0xaa9718> │ │ │ │ + b 18fd8f0 <__cxa_atexit@plt+0x18f09f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sl, [r2], #608 @ 0x260 │ │ │ │ + strbteq r9, [r2], #608 @ 0x260 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ e9124 <__cxa_atexit@plt+0xdc224> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004e4 <__cxa_atexit@plt+0x3f35e4> │ │ │ │ + b 3fec84 <__cxa_atexit@plt+0x3f1d84> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq sl, [r2], #556 @ 0x22c │ │ │ │ + strbteq r9, [r2], #556 @ 0x22c │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ e9168 <__cxa_atexit@plt+0xdc268> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -225431,45 +225431,45 @@ │ │ │ │ str r3, [r5] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r0, [pc, #12] @ e9170 <__cxa_atexit@plt+0xdc270> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq sl, [r2], #348 @ 0x15c │ │ │ │ - strbteq sl, [r2], #328 @ 0x148 │ │ │ │ - strbteq sl, [r2], #384 @ 0x180 │ │ │ │ + strbteq r9, [r2], #348 @ 0x15c │ │ │ │ + strbteq r9, [r2], #328 @ 0x148 │ │ │ │ + strbteq r9, [r2], #384 @ 0x180 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ e91b0 <__cxa_atexit@plt+0xdc2b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sl, [r2], #320 @ 0x140 │ │ │ │ + strbteq r9, [r2], #320 @ 0x140 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ e91e8 <__cxa_atexit@plt+0xdc2e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -225488,16 +225488,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e9258 <__cxa_atexit@plt+0xdc358> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [r9, #-1720] @ 0xfffff948 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [r9, #-1728] @ 0xfffff940 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -225513,18 +225513,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e92bc <__cxa_atexit@plt+0xdc3bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [r9, #-1600] @ 0xfffff9c0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [r9, #-1608] @ 0xfffff9b8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sl, [r2], #248 @ 0xf8 │ │ │ │ + strbteq r9, [r2], #248 @ 0xf8 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ bhi e9320 <__cxa_atexit@plt+0xdc420> │ │ │ │ ldr lr, [pc, #72] @ e9328 <__cxa_atexit@plt+0xdc428> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -225543,16 +225543,16 @@ │ │ │ │ b e933c <__cxa_atexit@plt+0xdc43c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r3, [r9, #-928] @ 0xfffffc60 │ │ │ │ - strbteq sl, [r2], #136 @ 0x88 │ │ │ │ + ldreq r2, [r9, #-936] @ 0xfffffc58 │ │ │ │ + strbteq r9, [r2], #136 @ 0x88 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e9404 <__cxa_atexit@plt+0xdc504> │ │ │ │ ldr r3, [pc, #444] @ e950c <__cxa_atexit@plt+0xdc60c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -225596,15 +225596,15 @@ │ │ │ │ str r1, [r6, #144] @ 0x90 │ │ │ │ ldr r7, [pc, #304] @ e9520 <__cxa_atexit@plt+0xdc620> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #12 │ │ │ │ cmp r1, r8 │ │ │ │ bcc e94f4 <__cxa_atexit@plt+0xdc5f4> │ │ │ │ ldr r7, [pc, #232] @ e9504 <__cxa_atexit@plt+0xdc604> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr lr, [pc, #228] @ e9508 <__cxa_atexit@plt+0xdc608> │ │ │ │ @@ -225644,44 +225644,44 @@ │ │ │ │ ldr r0, [pc, #132] @ e9530 <__cxa_atexit@plt+0xdc630> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #2 │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #148 @ 0x94 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ @ instruction: 0xffffed90 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ - ldreq r3, [r9, #-1564] @ 0xfffff9e4 │ │ │ │ - ldreq r3, [r9, #-1548] @ 0xfffff9f4 │ │ │ │ - ldreq r3, [r9, #-1516] @ 0xfffffa14 │ │ │ │ + ldreq r2, [r9, #-1572] @ 0xfffff9dc │ │ │ │ + ldreq r2, [r9, #-1556] @ 0xfffff9ec │ │ │ │ + ldreq r2, [r9, #-1524] @ 0xfffffa0c │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ - ldreq r3, [r9, #-1376] @ 0xfffffaa0 │ │ │ │ - ldreq r3, [r9, #-1360] @ 0xfffffab0 │ │ │ │ - ldreq r3, [r9, #-1328] @ 0xfffffad0 │ │ │ │ - strbteq r9, [r2], #3684 @ 0xe64 │ │ │ │ + ldreq r2, [r9, #-1384] @ 0xfffffa98 │ │ │ │ + ldreq r2, [r9, #-1368] @ 0xfffffaa8 │ │ │ │ + ldreq r2, [r9, #-1336] @ 0xfffffac8 │ │ │ │ + strbteq r8, [r2], #3684 @ 0xe64 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ e95f0 <__cxa_atexit@plt+0xdc6f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -225713,27 +225713,27 @@ │ │ │ │ str lr, [r5, #-4]! │ │ │ │ ldr r7, [pc, #60] @ e9600 <__cxa_atexit@plt+0xdc700> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #148 @ 0x94 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - ldreq r3, [r9, #-1100] @ 0xfffffbb4 │ │ │ │ - ldreq r3, [r9, #-1084] @ 0xfffffbc4 │ │ │ │ - ldreq r3, [r9, #-1048] @ 0xfffffbe8 │ │ │ │ - strbteq r9, [r2], #3476 @ 0xd94 │ │ │ │ + ldreq r2, [r9, #-1108] @ 0xfffffbac │ │ │ │ + ldreq r2, [r9, #-1092] @ 0xfffffbbc │ │ │ │ + ldreq r2, [r9, #-1056] @ 0xfffffbe0 │ │ │ │ + strbteq r8, [r2], #3476 @ 0xd94 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e9688 <__cxa_atexit@plt+0xdc788> │ │ │ │ @@ -225757,23 +225757,23 @@ │ │ │ │ str r0, [r3, #144] @ 0x90 │ │ │ │ str lr, [r5, #-4]! │ │ │ │ ldr r7, [pc, #40] @ e96a0 <__cxa_atexit@plt+0xdc7a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r9, r6, #15 │ │ │ │ mov r7, r2 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq r3, [r9, #-920] @ 0xfffffc68 │ │ │ │ - ldreq r3, [r9, #-904] @ 0xfffffc78 │ │ │ │ - ldreq r3, [r9, #-868] @ 0xfffffc9c │ │ │ │ - strbteq r9, [r2], #3316 @ 0xcf4 │ │ │ │ + ldreq r2, [r9, #-928] @ 0xfffffc60 │ │ │ │ + ldreq r2, [r9, #-912] @ 0xfffffc70 │ │ │ │ + ldreq r2, [r9, #-876] @ 0xfffffc94 │ │ │ │ + strbteq r8, [r2], #3316 @ 0xcf4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov ip, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #20 │ │ │ │ cmp r0, sl │ │ │ │ @@ -225819,35 +225819,35 @@ │ │ │ │ str r2, [r6, #144] @ 0x90 │ │ │ │ ldr r7, [pc, #92] @ e97c8 <__cxa_atexit@plt+0xdc8c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r6, #148 @ 0x94 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xffffeb20 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - ldreq r3, [r9, #-672] @ 0xfffffd60 │ │ │ │ - ldreq r3, [r9, #-656] @ 0xfffffd70 │ │ │ │ - ldreq r3, [r9, #-624] @ 0xfffffd90 │ │ │ │ - strbteq r9, [r2], #2936 @ 0xb78 │ │ │ │ + ldreq r2, [r9, #-680] @ 0xfffffd58 │ │ │ │ + ldreq r2, [r9, #-664] @ 0xfffffd68 │ │ │ │ + ldreq r2, [r9, #-632] @ 0xfffffd88 │ │ │ │ + strbteq r8, [r2], #2936 @ 0xb78 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e9850 <__cxa_atexit@plt+0xdc950> │ │ │ │ @@ -225871,39 +225871,39 @@ │ │ │ │ str r0, [r3, #140] @ 0x8c │ │ │ │ str r1, [r3, #144] @ 0x90 │ │ │ │ ldr r7, [pc, #40] @ e9868 <__cxa_atexit@plt+0xdc968> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r9, r6, #15 │ │ │ │ mov r7, r2 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq r3, [r9, #-460] @ 0xfffffe34 │ │ │ │ - ldreq r3, [r9, #-444] @ 0xfffffe44 │ │ │ │ - ldreq r3, [r9, #-412] @ 0xfffffe64 │ │ │ │ - strbteq r9, [r2], #2776 @ 0xad8 │ │ │ │ + ldreq r2, [r9, #-468] @ 0xfffffe2c │ │ │ │ + ldreq r2, [r9, #-452] @ 0xfffffe3c │ │ │ │ + ldreq r2, [r9, #-420] @ 0xfffffe5c │ │ │ │ + strbteq r8, [r2], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ e98a0 <__cxa_atexit@plt+0xdc9a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ e98a4 <__cxa_atexit@plt+0xdc9a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ e98a8 <__cxa_atexit@plt+0xdc9a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r8, [r2], #3656 @ 0xe48 │ │ │ │ - strbteq r8, [r2], #3640 @ 0xe38 │ │ │ │ - strbteq r9, [r2], #2692 @ 0xa84 │ │ │ │ + strbteq r7, [r2], #3656 @ 0xe48 │ │ │ │ + strbteq r7, [r2], #3640 @ 0xe38 │ │ │ │ + strbteq r8, [r2], #2692 @ 0xa84 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ sub r7, r7, r2 │ │ │ │ cmp r7, #1 │ │ │ │ @@ -225999,15 +225999,15 @@ │ │ │ │ ldr r0, [pc, #328] @ e9b80 <__cxa_atexit@plt+0xdcc80> │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #16] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ add r2, r1, #8 │ │ │ │ add r2, r2, r3 │ │ │ │ ldrsb r1, [r2] │ │ │ │ uxtb r3, r1 │ │ │ │ cmn r1, #1 │ │ │ │ bgt e9ac0 <__cxa_atexit@plt+0xdcbc0> │ │ │ │ ldrb r1, [r2, #1] │ │ │ │ @@ -226042,15 +226042,15 @@ │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bcs e9afc <__cxa_atexit@plt+0xdcbfc> │ │ │ │ ldr r3, [pc, #96] @ e9b4c <__cxa_atexit@plt+0xdcc4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ lsrs r3, r2, #16 │ │ │ │ lsr r3, r2, #11 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, #2 │ │ │ │ @@ -226058,35 +226058,35 @@ │ │ │ │ mul r7, r3, r7 │ │ │ │ ldr r1, [pc, #92] @ e9b84 <__cxa_atexit@plt+0xdcc84> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #16] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbteq r8, [r2], #3328 @ 0xd00 │ │ │ │ - strbteq r8, [r2], #3316 @ 0xcf4 │ │ │ │ + strbteq r7, [r2], #3328 @ 0xd00 │ │ │ │ + strbteq r7, [r2], #3316 @ 0xcf4 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r8, asr #12 │ │ │ │ - strbteq r9, [r2], #2464 @ 0x9a0 │ │ │ │ - strbteq r9, [r2], #2440 @ 0x988 │ │ │ │ + strbteq r8, [r2], #2464 @ 0x9a0 │ │ │ │ + strbteq r8, [r2], #2440 @ 0x988 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ - ldreq r2, [r9, #-3940] @ 0xfffff09c │ │ │ │ + ldreq r1, [r9, #-3948] @ 0xfffff094 │ │ │ │ @ instruction: 0x000005b8 │ │ │ │ - strbteq r9, [r2], #2308 @ 0x904 │ │ │ │ - strbteq r9, [r2], #2284 @ 0x8ec │ │ │ │ + strbteq r8, [r2], #2308 @ 0x904 │ │ │ │ + strbteq r8, [r2], #2284 @ 0x8ec │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ - ldreq r2, [r9, #-4012] @ 0xfffff054 │ │ │ │ + ldreq r1, [r9, #-4020] @ 0xfffff04c │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ - strbteq r9, [r2], #2380 @ 0x94c │ │ │ │ + strbteq r8, [r2], #2380 @ 0x94c │ │ │ │ andeq r0, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - strbteq r9, [r2], #1944 @ 0x798 │ │ │ │ + strbteq r8, [r2], #1944 @ 0x798 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ e9bcc <__cxa_atexit@plt+0xdcccc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -226096,17 +226096,17 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #12] @ e9bd4 <__cxa_atexit@plt+0xdccd4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ - strbteq r9, [r2], #1772 @ 0x6ec │ │ │ │ - strbteq r9, [r2], #1748 @ 0x6d4 │ │ │ │ - strbteq r9, [r2], #1864 @ 0x748 │ │ │ │ + strbteq r8, [r2], #1772 @ 0x6ec │ │ │ │ + strbteq r8, [r2], #1748 @ 0x6d4 │ │ │ │ + strbteq r8, [r2], #1864 @ 0x748 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ e9c1c <__cxa_atexit@plt+0xdcd1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -226116,17 +226116,17 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #12] @ e9c24 <__cxa_atexit@plt+0xdcd24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ - strbteq r9, [r2], #1692 @ 0x69c │ │ │ │ - strbteq r9, [r2], #1668 @ 0x684 │ │ │ │ - strbteq r9, [r2], #1784 @ 0x6f8 │ │ │ │ + strbteq r8, [r2], #1692 @ 0x69c │ │ │ │ + strbteq r8, [r2], #1668 @ 0x684 │ │ │ │ + strbteq r8, [r2], #1784 @ 0x6f8 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r0, r7, #8 │ │ │ │ mov r2, r8 │ │ │ │ bl bf28 │ │ │ │ @@ -226140,17 +226140,17 @@ │ │ │ │ str r8, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ e9c84 <__cxa_atexit@plt+0xdcd84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ - strbteq r9, [r2], #1604 @ 0x644 │ │ │ │ - strbteq r9, [r2], #1576 @ 0x628 │ │ │ │ - strbteq r9, [r2], #1688 @ 0x698 │ │ │ │ + strbteq r8, [r2], #1604 @ 0x644 │ │ │ │ + strbteq r8, [r2], #1576 @ 0x628 │ │ │ │ + strbteq r8, [r2], #1688 @ 0x698 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ movhi r1, #1 │ │ │ │ @@ -226261,17 +226261,17 @@ │ │ │ │ bl bf34 │ │ │ │ lsl r3, sl, #1 │ │ │ │ cmp r9, sl, lsl #1 │ │ │ │ mov r2, sl │ │ │ │ bge e9e3c <__cxa_atexit@plt+0xdcf3c> │ │ │ │ b e9df8 <__cxa_atexit@plt+0xdcef8> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - strbteq r9, [r2], #1156 @ 0x484 │ │ │ │ - strbteq r9, [r2], #1132 @ 0x46c │ │ │ │ - strbteq r9, [r2], #1204 @ 0x4b4 │ │ │ │ + strbteq r8, [r2], #1156 @ 0x484 │ │ │ │ + strbteq r8, [r2], #1132 @ 0x46c │ │ │ │ + strbteq r8, [r2], #1204 @ 0x4b4 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ @@ -226311,17 +226311,17 @@ │ │ │ │ str fp, [r5, #4] │ │ │ │ ldr r0, [pc, #20] @ e9f30 <__cxa_atexit@plt+0xdd030> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r9, [r2], #924 @ 0x39c │ │ │ │ - strbteq r9, [r2], #896 @ 0x380 │ │ │ │ - strbteq r9, [r2], #988 @ 0x3dc │ │ │ │ + strbteq r8, [r2], #924 @ 0x39c │ │ │ │ + strbteq r8, [r2], #896 @ 0x380 │ │ │ │ + strbteq r8, [r2], #988 @ 0x3dc │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #80] @ e9fa4 <__cxa_atexit@plt+0xdd0a4> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -226337,53 +226337,53 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r0, r1} │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r2, [r5, #24] │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq r9, [r2], #868 @ 0x364 │ │ │ │ + strbteq r8, [r2], #868 @ 0x364 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ e9fe0 <__cxa_atexit@plt+0xdd0e0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r9, [r2], #812 @ 0x32c │ │ │ │ + strbteq r8, [r2], #812 @ 0x32c │ │ │ │ andeq r0, r0, r9, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ea004 <__cxa_atexit@plt+0xdd104> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab6618 <__cxa_atexit@plt+0xaa9718> │ │ │ │ + b 18fd8f0 <__cxa_atexit@plt+0x18f09f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r9, [r2], #776 @ 0x308 │ │ │ │ + strbteq r8, [r2], #776 @ 0x308 │ │ │ │ andeq r0, r0, r9, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ea028 <__cxa_atexit@plt+0xdd128> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004e4 <__cxa_atexit@plt+0x3f35e4> │ │ │ │ + b 3fec84 <__cxa_atexit@plt+0x3f1d84> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r9, [r2], #724 @ 0x2d4 │ │ │ │ + strbteq r8, [r2], #724 @ 0x2d4 │ │ │ │ andeq r0, r0, r9, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ ea06c <__cxa_atexit@plt+0xdd16c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -226392,76 +226392,76 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ ea074 <__cxa_atexit@plt+0xdd174> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r9, [r2], #616 @ 0x268 │ │ │ │ - strbteq r9, [r2], #596 @ 0x254 │ │ │ │ - strbteq r9, [r2], #636 @ 0x27c │ │ │ │ + strbteq r8, [r2], #616 @ 0x268 │ │ │ │ + strbteq r8, [r2], #596 @ 0x254 │ │ │ │ + strbteq r8, [r2], #636 @ 0x27c │ │ │ │ andeq r5, r0, ip, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ ea0b4 <__cxa_atexit@plt+0xdd1b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r9, [r2], #572 @ 0x23c │ │ │ │ + strbteq r8, [r2], #572 @ 0x23c │ │ │ │ andeq r0, r0, r9, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #36] @ ea0f0 <__cxa_atexit@plt+0xdd1f0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r1, [r5] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r9, [r2], #512 @ 0x200 │ │ │ │ + strbteq r8, [r2], #512 @ 0x200 │ │ │ │ andeq r2, r0, r9, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #36] @ ea12c <__cxa_atexit@plt+0xdd22c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ stm r5, {r8, r9} │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r9, [r2], #452 @ 0x1c4 │ │ │ │ + strbteq r8, [r2], #452 @ 0x1c4 │ │ │ │ andeq r0, r0, r7, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ ea168 <__cxa_atexit@plt+0xdd268> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16]! │ │ │ │ str r3, [r5, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -226480,16 +226480,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ ea1d8 <__cxa_atexit@plt+0xdd2d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r2, [r9, #-1848] @ 0xfffff8c8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r1, [r9, #-1856] @ 0xfffff8c0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -226505,16 +226505,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ ea23c <__cxa_atexit@plt+0xdd33c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r2, [r9, #-1728] @ 0xfffff940 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r1, [r9, #-1736] @ 0xfffff938 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r3, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi ea2d4 <__cxa_atexit@plt+0xdd3d4> │ │ │ │ @@ -226544,24 +226544,24 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r5, r9 │ │ │ │ mov r7, lr │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r9, #-1064] @ 0xfffffbd8 │ │ │ │ - ldreq r2, [r9, #-1856] @ 0xfffff8c0 │ │ │ │ + ldreq r1, [r9, #-1072] @ 0xfffffbd0 │ │ │ │ + ldreq r1, [r9, #-1864] @ 0xfffff8b8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -226573,16 +226573,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r2, [r9, #-892] @ 0xfffffc84 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r1, [r9, #-900] @ 0xfffffc7c │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ea424 <__cxa_atexit@plt+0xdd524> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -226619,36 +226619,36 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r1, [r6, #136] @ 0x88 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r2, [r6, #144] @ 0x90 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r0, [pc, #76] @ ea454 <__cxa_atexit@plt+0xdd554> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ mov sl, r6 │ │ │ │ b ea434 <__cxa_atexit@plt+0xdd534> │ │ │ │ mov r7, #148 @ 0x94 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r9, #-800] @ 0xfffffce0 │ │ │ │ - ldreq r2, [r9, #-1584] @ 0xfffff9d0 │ │ │ │ + ldreq r1, [r9, #-808] @ 0xfffffcd8 │ │ │ │ + ldreq r1, [r9, #-1592] @ 0xfffff9c8 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r2, [r9, #-1532] @ 0xfffffa04 │ │ │ │ + ldreq r1, [r9, #-1540] @ 0xfffff9fc │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -226676,20 +226676,20 @@ │ │ │ │ stmib r8, {r1, r7} │ │ │ │ str r2, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r2, [r8, #20] │ │ │ │ str r3, [r5] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r2, [r9, #-1300] @ 0xfffffaec │ │ │ │ + ldreq r1, [r9, #-1308] @ 0xfffffae4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -226728,15 +226728,15 @@ │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ beq ea5d4 <__cxa_atexit@plt+0xdd6d4> │ │ │ │ mov r7, r8 │ │ │ │ b ea5f0 <__cxa_atexit@plt+0xdd6f0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r3, [pc, #36] @ ea5e0 <__cxa_atexit@plt+0xdd6e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ beq ea5d4 <__cxa_atexit@plt+0xdd6d4> │ │ │ │ mov r7, r8 │ │ │ │ @@ -226809,15 +226809,15 @@ │ │ │ │ str fp, [r6, #-12] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r7, #143 @ 0x8f │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ cmp r9, #121 @ 0x79 │ │ │ │ bge ea764 <__cxa_atexit@plt+0xdd864> │ │ │ │ ldr r1, [pc, #136] @ ea790 <__cxa_atexit@plt+0xdd890> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4]! │ │ │ │ mov r1, #120 @ 0x78 │ │ │ │ str r1, [r6, #4] │ │ │ │ @@ -226836,32 +226836,32 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r3, [r6, #136] @ 0x88 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r1, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ ldr r7, [pc, #60] @ ea7a8 <__cxa_atexit@plt+0xdd8a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov fp, ip │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ mov r6, #148 @ 0x94 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ mov fp, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r2, [r9, #-716] @ 0xfffffd34 │ │ │ │ - ldreq r2, [r9, #-664] @ 0xfffffd68 │ │ │ │ - ldreq r2, [r9, #-772] @ 0xfffffcfc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r1, [r9, #-724] @ 0xfffffd2c │ │ │ │ + ldreq r1, [r9, #-672] @ 0xfffffd60 │ │ │ │ + ldreq r1, [r9, #-780] @ 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - ldreq r2, [r9, #-624] @ 0xfffffd90 │ │ │ │ - ldreq r2, [r9, #-40] @ 0xffffffd8 │ │ │ │ + ldreq r1, [r9, #-632] @ 0xfffffd88 │ │ │ │ + ldreq r1, [r9, #-48] @ 0xffffffd0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -226881,19 +226881,19 @@ │ │ │ │ stmib r8, {r2, r7} │ │ │ │ str r3, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r2, [r9, #-480] @ 0xfffffe20 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r1, [r9, #-488] @ 0xfffffe18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -226931,23 +226931,23 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ ea8f0 <__cxa_atexit@plt+0xdd9f0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 40067c <__cxa_atexit@plt+0x3f377c> │ │ │ │ + b 3fee14 <__cxa_atexit@plt+0x3f1f14> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ - ldreq r1, [r9, #-3612] @ 0xfffff1e4 │ │ │ │ - ldreq r2, [r9, #-68] @ 0xffffffbc │ │ │ │ + ldreq r0, [r9, #-3620] @ 0xfffff1dc │ │ │ │ + ldreq r1, [r9, #-76] @ 0xffffffb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ea940 <__cxa_atexit@plt+0xdda40> │ │ │ │ @@ -226958,17 +226958,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r1, [r9, #-3448] @ 0xfffff288 │ │ │ │ - strbteq r8, [r2], #2680 @ 0xa78 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r0, [r9, #-3456] @ 0xfffff280 │ │ │ │ + strbteq r7, [r2], #2680 @ 0xa78 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ea9c4 <__cxa_atexit@plt+0xddac4> │ │ │ │ @@ -226994,16 +226994,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r1, [r9, #-3332] @ 0xfffff2fc │ │ │ │ - strbteq r8, [r2], #2540 @ 0x9ec │ │ │ │ + ldreq r0, [r9, #-3340] @ 0xfffff2f4 │ │ │ │ + strbteq r7, [r2], #2540 @ 0x9ec │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne eaa68 <__cxa_atexit@plt+0xddb68> │ │ │ │ ldr r3, [pc, #204] @ eaac8 <__cxa_atexit@plt+0xddbc8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -227053,21 +227053,21 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b eaabc <__cxa_atexit@plt+0xddbbc> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffc6e4 │ │ │ │ @ instruction: 0xffffd2e8 │ │ │ │ @ instruction: 0xffffe8a4 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - strbteq r8, [r2], #2268 @ 0x8dc │ │ │ │ + strbteq r7, [r2], #2268 @ 0x8dc │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc eab44 <__cxa_atexit@plt+0xddc44> │ │ │ │ @@ -227087,33 +227087,33 @@ │ │ │ │ str r0, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffe7c4 │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eab8c <__cxa_atexit@plt+0xddc8c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ eab94 <__cxa_atexit@plt+0xddc94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r9, #-2848] @ 0xfffff4e0 │ │ │ │ + ldreq r0, [r9, #-2856] @ 0xfffff4d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -227122,21 +227122,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - strbteq r8, [r2], #2008 @ 0x7d8 │ │ │ │ + strbteq r7, [r2], #2008 @ 0x7d8 │ │ │ │ andeq r0, r3, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi eac9c <__cxa_atexit@plt+0xddd9c> │ │ │ │ @@ -227170,27 +227170,27 @@ │ │ │ │ str lr, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ str ip, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ str r3, [r3, #52] @ 0x34 │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ mov r6, r3 │ │ │ │ b eacac <__cxa_atexit@plt+0xdddac> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r9, #-2676] @ 0xfffff58c │ │ │ │ + ldreq r0, [r9, #-2684] @ 0xfffff584 │ │ │ │ @ instruction: 0xffffc3d4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - strbteq r8, [r2], #1792 @ 0x700 │ │ │ │ + strbteq r7, [r2], #1792 @ 0x700 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi ead1c <__cxa_atexit@plt+0xdde1c> │ │ │ │ ldr r2, [pc, #60] @ ead24 <__cxa_atexit@plt+0xdde24> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -227206,16 +227206,16 @@ │ │ │ │ b ead38 <__cxa_atexit@plt+0xdde38> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r1, [r9, #-2464] @ 0xfffff660 │ │ │ │ - strbteq r8, [r2], #1692 @ 0x69c │ │ │ │ + ldreq r0, [r9, #-2472] @ 0xfffff658 │ │ │ │ + strbteq r7, [r2], #1692 @ 0x69c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r5, [r2, #7] │ │ │ │ ldr r2, [r2, #11] │ │ │ │ @@ -227244,15 +227244,15 @@ │ │ │ │ beq eadac <__cxa_atexit@plt+0xddeac> │ │ │ │ b eae68 <__cxa_atexit@plt+0xddf68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbteq r8, [r2], #1544 @ 0x608 │ │ │ │ + strbteq r7, [r2], #1544 @ 0x608 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ eae18 <__cxa_atexit@plt+0xddf18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -227268,30 +227268,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq eae10 <__cxa_atexit@plt+0xddf10> │ │ │ │ b eae68 <__cxa_atexit@plt+0xddf68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq r8, [r2], #1448 @ 0x5a8 │ │ │ │ + strbteq r7, [r2], #1448 @ 0x5a8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ eae58 <__cxa_atexit@plt+0xddf58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ beq eae50 <__cxa_atexit@plt+0xddf50> │ │ │ │ b eae68 <__cxa_atexit@plt+0xddf68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r8, [r2], #1388 @ 0x56c │ │ │ │ + strbteq r7, [r2], #1388 @ 0x56c │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -227343,15 +227343,15 @@ │ │ │ │ str ip, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ add r2, r1, r0 │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ mov r0, #0 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ stmda r5, {r0, r7} │ │ │ │ add r6, r3, #48 @ 0x30 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -227377,43 +227377,43 @@ │ │ │ │ add r0, r3, #24 │ │ │ │ stm r0, {r8, ip, lr} │ │ │ │ add r2, r9, lr │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ sub r5, r5, #16 │ │ │ │ b e5df8 <__cxa_atexit@plt+0xd8ef8> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r7, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r3, [pc, #52] @ eb02c <__cxa_atexit@plt+0xde12c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ ldr r0, [pc, #32] @ eb030 <__cxa_atexit@plt+0xde130> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #36 @ 0x24 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, lr │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xffffaf6c │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - strbteq r8, [r2], #900 @ 0x384 │ │ │ │ + strbteq r7, [r2], #900 @ 0x384 │ │ │ │ andeq r0, r0, r7, lsl #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, fp │ │ │ │ mov r3, r6 │ │ │ │ mov fp, r4 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -227450,27 +227450,27 @@ │ │ │ │ stm r0, {r8, ip, lr} │ │ │ │ add r2, r9, lr │ │ │ │ str r2, [r5, #28] │ │ │ │ mov r4, fp │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r3, [pc, #32] @ eb124 <__cxa_atexit@plt+0xde224> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [fp, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r4, fp │ │ │ │ mov fp, r9 │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r8, [r2], #672 @ 0x2a0 │ │ │ │ + strbteq r7, [r2], #672 @ 0x2a0 │ │ │ │ andeq r1, r0, r8, lsl #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc eb1a8 <__cxa_atexit@plt+0xde2a8> │ │ │ │ @@ -227493,21 +227493,21 @@ │ │ │ │ str r9, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ add r7, r8, r1 │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ ldr r3, [pc, #24] @ eb1c8 <__cxa_atexit@plt+0xde2c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -227520,17 +227520,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r1, [r9, #-2344] @ 0xfffff6d8 │ │ │ │ - strbteq r8, [r2], #428 @ 0x1ac │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r0, [r9, #-2352] @ 0xfffff6d0 │ │ │ │ + strbteq r7, [r2], #428 @ 0x1ac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi eb260 <__cxa_atexit@plt+0xde360> │ │ │ │ ldr r7, [pc, #52] @ eb270 <__cxa_atexit@plt+0xde370> │ │ │ │ @@ -227545,16 +227545,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ eb274 <__cxa_atexit@plt+0xde374> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r8, [r2], #376 @ 0x178 │ │ │ │ - strbteq r8, [r2], #352 @ 0x160 │ │ │ │ + strbteq r7, [r2], #376 @ 0x178 │ │ │ │ + strbteq r7, [r2], #352 @ 0x160 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne eb32c <__cxa_atexit@plt+0xde42c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -227603,21 +227603,21 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq r1, [r9, #-904] @ 0xfffffc78 │ │ │ │ + ldreq r0, [r9, #-912] @ 0xfffffc70 │ │ │ │ @ instruction: 0xffffaa94 │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ - ldreq r1, [r9, #-924] @ 0xfffffc64 │ │ │ │ - strbteq r8, [r2], #100 @ 0x64 │ │ │ │ + ldreq r0, [r9, #-932] @ 0xfffffc5c │ │ │ │ + strbteq r7, [r2], #100 @ 0x64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne eb3fc <__cxa_atexit@plt+0xde4fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ @@ -227651,19 +227651,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r1, [r9, #-696] @ 0xfffffd48 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r0, [r9, #-704] @ 0xfffffd40 │ │ │ │ @ instruction: 0xffffa9c8 │ │ │ │ @ instruction: 0xfffff924 │ │ │ │ - ldreq r1, [r9, #-724] @ 0xfffffd2c │ │ │ │ + ldreq r0, [r9, #-732] @ 0xfffffd24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb490 <__cxa_atexit@plt+0xde590> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -227687,17 +227687,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ eb4b4 <__cxa_atexit@plt+0xde5b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r9, #-584] @ 0xfffffdb8 │ │ │ │ + ldreq r0, [r9, #-592] @ 0xfffffdb0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbteq r7, [r2], #3912 @ 0xf48 │ │ │ │ + strbteq r6, [r2], #3912 @ 0xf48 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi eb4fc <__cxa_atexit@plt+0xde5fc> │ │ │ │ ldr r7, [pc, #52] @ eb50c <__cxa_atexit@plt+0xde60c> │ │ │ │ @@ -227712,15 +227712,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ eb510 <__cxa_atexit@plt+0xde610> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r7, [r2], #3812 @ 0xee4 │ │ │ │ + strbteq r6, [r2], #3812 @ 0xee4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne eb5bc <__cxa_atexit@plt+0xde6bc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -227767,19 +227767,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq r1, [r9, #-248] @ 0xffffff08 │ │ │ │ + ldreq r0, [r9, #-256] @ 0xffffff00 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - ldreq r1, [r9, #-296] @ 0xfffffed8 │ │ │ │ + ldreq r0, [r9, #-304] @ 0xfffffed0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne eb670 <__cxa_atexit@plt+0xde770> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -227808,18 +227808,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r1, [r9, #-68] @ 0xffffffbc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r0, [r9, #-76] @ 0xffffffb4 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - ldreq r1, [r9, #-92] @ 0xffffffa4 │ │ │ │ + ldreq r0, [r9, #-100] @ 0xffffff9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi eb6fc <__cxa_atexit@plt+0xde7fc> │ │ │ │ ldr r2, [pc, #72] @ eb708 <__cxa_atexit@plt+0xde808> │ │ │ │ @@ -227839,15 +227839,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r0, [r9, #-4048] @ 0xfffff030 │ │ │ │ + ldreq pc, [r8, #-4056] @ 0xfffff028 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ eb730 <__cxa_atexit@plt+0xde830> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -227867,16 +227867,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ eb784 <__cxa_atexit@plt+0xde884> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq r0, [r9, #-4040] @ 0xfffff038 │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq pc, [r8, #-4048] @ 0xfffff030 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb874 <__cxa_atexit@plt+0xde974> │ │ │ │ @@ -227937,22 +227937,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strbteq r7, [r2], #2928 @ 0xb70 │ │ │ │ - ldreq r0, [r9, #-3684] @ 0xfffff19c │ │ │ │ + strbteq r6, [r2], #2928 @ 0xb70 │ │ │ │ + ldreq pc, [r8, #-3692] @ 0xfffff194 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - ldreq r0, [r9, #-3748] @ 0xfffff15c │ │ │ │ - ldreq r0, [r9, #-3756] @ 0xfffff154 │ │ │ │ - ldreq r0, [r9, #-3972] @ 0xfffff07c │ │ │ │ + ldreq pc, [r8, #-3756] @ 0xfffff154 │ │ │ │ + ldreq pc, [r8, #-3764] @ 0xfffff14c │ │ │ │ + ldreq pc, [r8, #-3980] @ 0xfffff074 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc eb940 <__cxa_atexit@plt+0xdea40> │ │ │ │ @@ -227982,20 +227982,20 @@ │ │ │ │ stm lr, {r3, r8, r9} │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ sub r8, r6, #30 │ │ │ │ bx ip │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - ldreq r0, [r9, #-3500] @ 0xfffff254 │ │ │ │ - ldreq r0, [r9, #-3512] @ 0xfffff248 │ │ │ │ - ldreq r0, [r9, #-3728] @ 0xfffff170 │ │ │ │ - strbteq r7, [r2], #1660 @ 0x67c │ │ │ │ + ldreq pc, [r8, #-3508] @ 0xfffff24c │ │ │ │ + ldreq pc, [r8, #-3520] @ 0xfffff240 │ │ │ │ + ldreq pc, [r8, #-3736] @ 0xfffff168 │ │ │ │ + strbteq r6, [r2], #1660 @ 0x67c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi eb9f4 <__cxa_atexit@plt+0xdeaf4> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -228009,47 +228009,47 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc eba00 <__cxa_atexit@plt+0xdeb00> │ │ │ │ cmp r8, #1 │ │ │ │ bne eb9b8 <__cxa_atexit@plt+0xdeab8> │ │ │ │ ldr r7, [pc, #112] @ eba20 <__cxa_atexit@plt+0xdeb20> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r7, [pc, #104] @ eba28 <__cxa_atexit@plt+0xdeb28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #100] @ eba2c <__cxa_atexit@plt+0xdeb2c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r2, [pc, #88] @ eba30 <__cxa_atexit@plt+0xdeb30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ eba24 <__cxa_atexit@plt+0xdeb24> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r9, #-3352] @ 0xfffff2e8 │ │ │ │ - strbteq r7, [r2], #1568 @ 0x620 │ │ │ │ - strbteq r7, [r2], #2536 @ 0x9e8 │ │ │ │ + ldreq pc, [r8, #-3360] @ 0xfffff2e0 │ │ │ │ + strbteq r6, [r2], #1568 @ 0x620 │ │ │ │ + strbteq r6, [r2], #2536 @ 0x9e8 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbteq r7, [r2], #1532 @ 0x5fc │ │ │ │ - ldreq r0, [r9, #-3272] @ 0xfffff338 │ │ │ │ - strbteq r7, [r2], #1440 @ 0x5a0 │ │ │ │ + strbteq r6, [r2], #1532 @ 0x5fc │ │ │ │ + ldreq pc, [r8, #-3280] @ 0xfffff330 │ │ │ │ + strbteq r6, [r2], #1440 @ 0x5a0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -228079,20 +228079,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ebad0 <__cxa_atexit@plt+0xdebd0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [r2], #1384 @ 0x568 │ │ │ │ - strbteq r7, [r2], #2356 @ 0x934 │ │ │ │ + strbteq r6, [r2], #1384 @ 0x568 │ │ │ │ + strbteq r6, [r2], #2356 @ 0x934 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbteq r7, [r2], #1340 @ 0x53c │ │ │ │ - ldreq r0, [r9, #-3076] @ 0xfffff3fc │ │ │ │ - strbteq r7, [r2], #1212 @ 0x4bc │ │ │ │ + strbteq r6, [r2], #1340 @ 0x53c │ │ │ │ + ldreq pc, [r8, #-3084] @ 0xfffff3f4 │ │ │ │ + strbteq r6, [r2], #1212 @ 0x4bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ebb60 <__cxa_atexit@plt+0xdec60> │ │ │ │ ldr r2, [pc, #104] @ ebb68 <__cxa_atexit@plt+0xdec68> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -228119,34 +228119,34 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq r0, [r9, #-2960] @ 0xfffff470 │ │ │ │ - ldreq r0, [r9, #-2920] @ 0xfffff498 │ │ │ │ - strbteq r7, [r2], #1124 @ 0x464 │ │ │ │ - strbteq r7, [r2], #1060 @ 0x424 │ │ │ │ + ldreq pc, [r8, #-2968] @ 0xfffff468 │ │ │ │ + ldreq pc, [r8, #-2928] @ 0xfffff490 │ │ │ │ + strbteq r6, [r2], #1124 @ 0x464 │ │ │ │ + strbteq r6, [r2], #1060 @ 0x424 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ ebbb0 <__cxa_atexit@plt+0xdecb0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ ebbb4 <__cxa_atexit@plt+0xdecb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [r2], #1048 @ 0x418 │ │ │ │ - ldreq r0, [r9, #-2856] @ 0xfffff4d8 │ │ │ │ - strbteq r7, [r2], #2616 @ 0xa38 │ │ │ │ + strbteq r6, [r2], #1048 @ 0x418 │ │ │ │ + ldreq pc, [r8, #-2864] @ 0xfffff4d0 │ │ │ │ + strbteq r6, [r2], #2616 @ 0xa38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ebc10 <__cxa_atexit@plt+0xded10> │ │ │ │ ldr lr, [pc, #64] @ ebc1c <__cxa_atexit@plt+0xded1c> │ │ │ │ @@ -228164,16 +228164,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r0, [r9, #-2736] @ 0xfffff550 │ │ │ │ - strbteq r7, [r2], #2508 @ 0x9cc │ │ │ │ + ldreq pc, [r8, #-2744] @ 0xfffff548 │ │ │ │ + strbteq r6, [r2], #2508 @ 0x9cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -228218,38 +228218,38 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq r0, [r9, #-2528] @ 0xfffff620 │ │ │ │ - strbteq r7, [r2], #732 @ 0x2dc │ │ │ │ + ldreq pc, [r8, #-2536] @ 0xfffff618 │ │ │ │ + strbteq r6, [r2], #732 @ 0x2dc │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - strbteq r7, [r2], #844 @ 0x34c │ │ │ │ - ldreq r0, [r9, #-2596] @ 0xfffff5dc │ │ │ │ - strbteq r7, [r2], #648 @ 0x288 │ │ │ │ + strbteq r6, [r2], #844 @ 0x34c │ │ │ │ + ldreq pc, [r8, #-2604] @ 0xfffff5d4 │ │ │ │ + strbteq r6, [r2], #648 @ 0x288 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ ebd4c <__cxa_atexit@plt+0xdee4c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ ebd50 <__cxa_atexit@plt+0xdee50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r7, [r2], #636 @ 0x27c │ │ │ │ - ldreq r0, [r9, #-2444] @ 0xfffff674 │ │ │ │ - strbteq r7, [r2], #2184 @ 0x888 │ │ │ │ + strbteq r6, [r2], #636 @ 0x27c │ │ │ │ + ldreq pc, [r8, #-2452] @ 0xfffff66c │ │ │ │ + strbteq r6, [r2], #2184 @ 0x888 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ebde4 <__cxa_atexit@plt+0xdeee4> │ │ │ │ ldr lr, [pc, #120] @ ebdf0 <__cxa_atexit@plt+0xdeef0> │ │ │ │ @@ -228271,88 +228271,88 @@ │ │ │ │ ldr r3, [pc, #68] @ ebdfc <__cxa_atexit@plt+0xdeefc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-12]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #56] @ ebe00 <__cxa_atexit@plt+0xdef00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r7, [pc, #32] @ ebdf8 <__cxa_atexit@plt+0xdeef8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldreq r0, [r9, #-2324] @ 0xfffff6ec │ │ │ │ - ldreq r0, [r9, #-3648] @ 0xfffff1c0 │ │ │ │ + ldreq pc, [r8, #-2332] @ 0xfffff6e4 │ │ │ │ + ldreq pc, [r8, #-3656] @ 0xfffff1b8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq r0, [r9, #-3668] @ 0xfffff1ac │ │ │ │ - strbteq r7, [r2], #2008 @ 0x7d8 │ │ │ │ + ldreq pc, [r8, #-3676] @ 0xfffff1a4 │ │ │ │ + strbteq r6, [r2], #2008 @ 0x7d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne ebe3c <__cxa_atexit@plt+0xdef3c> │ │ │ │ ldr r3, [pc, #48] @ ebe54 <__cxa_atexit@plt+0xdef54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ ebe58 <__cxa_atexit@plt+0xdef58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r7, [pc, #12] @ ebe50 <__cxa_atexit@plt+0xdef50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r9, #-3540] @ 0xfffff22c │ │ │ │ + ldreq pc, [r8, #-3548] @ 0xfffff224 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r0, [r9, #-3560] @ 0xfffff218 │ │ │ │ - strbteq r7, [r2], #1904 @ 0x770 │ │ │ │ + ldreq pc, [r8, #-3568] @ 0xfffff210 │ │ │ │ + strbteq r6, [r2], #1904 @ 0x770 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ebe88 <__cxa_atexit@plt+0xdef88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ ebe8c <__cxa_atexit@plt+0xdef8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b f4786c <__cxa_atexit@plt+0xf3a96c> │ │ │ │ + b 3feae4 <__cxa_atexit@plt+0x3f1be4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r0, [r9, #-3492] @ 0xfffff25c │ │ │ │ - strbteq r7, [r2], #1852 @ 0x73c │ │ │ │ + ldreq pc, [r8, #-3500] @ 0xfffff254 │ │ │ │ + strbteq r6, [r2], #1852 @ 0x73c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ebeb4 <__cxa_atexit@plt+0xdefb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r7, [r2], #1812 @ 0x714 │ │ │ │ + strbteq r6, [r2], #1812 @ 0x714 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ ebeec <__cxa_atexit@plt+0xdefec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #28] @ ebef0 <__cxa_atexit@plt+0xdeff0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r7, #1 │ │ │ │ addgt r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r9, #-3416] @ 0xfffff2a8 │ │ │ │ - ldreq r0, [r9, #-3412] @ 0xfffff2ac │ │ │ │ + ldreq pc, [r8, #-3424] @ 0xfffff2a0 │ │ │ │ + ldreq pc, [r8, #-3420] @ 0xfffff2a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ebf28 <__cxa_atexit@plt+0xdf028> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -228360,31 +228360,31 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b ebf80 <__cxa_atexit@plt+0xdf080> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r9, #-1924] @ 0xfffff87c │ │ │ │ + ldreq pc, [r8, #-1932] @ 0xfffff874 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ebf68 <__cxa_atexit@plt+0xdf068> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ ebf70 <__cxa_atexit@plt+0xdf070> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r9, #-1860] @ 0xfffff8bc │ │ │ │ + ldreq pc, [r8, #-1868] @ 0xfffff8b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ec050 <__cxa_atexit@plt+0xdf150> │ │ │ │ ldr r2, [pc, #220] @ ec070 <__cxa_atexit@plt+0xdf170> │ │ │ │ @@ -228439,20 +228439,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - ldreq r0, [r9, #-1700] @ 0xfffff95c │ │ │ │ - ldreq r0, [r9, #-2940] @ 0xfffff484 │ │ │ │ + ldreq pc, [r8, #-1708] @ 0xfffff954 │ │ │ │ + ldreq pc, [r8, #-2948] @ 0xfffff47c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ec11c <__cxa_atexit@plt+0xdf21c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ @@ -228491,20 +228491,20 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - ldreq r0, [r9, #-1472] @ 0xfffffa40 │ │ │ │ - ldreq r0, [r9, #-2712] @ 0xfffff568 │ │ │ │ - strbteq r7, [r2], #1200 @ 0x4b0 │ │ │ │ + ldreq pc, [r8, #-1480] @ 0xfffffa38 │ │ │ │ + ldreq pc, [r8, #-2720] @ 0xfffff560 │ │ │ │ + strbteq r6, [r2], #1200 @ 0x4b0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r7 │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ bhi ec250 <__cxa_atexit@plt+0xdf350> │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ @@ -228572,21 +228572,21 @@ │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq r0, [r9, #-1292] @ 0xfffffaf4 │ │ │ │ + ldreq pc, [r8, #-1300] @ 0xfffffaec │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - strbteq r7, [r2], #836 @ 0x344 │ │ │ │ + strbteq r6, [r2], #836 @ 0x344 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ec2c4 <__cxa_atexit@plt+0xdf3c4> │ │ │ │ add r5, r5, #16 │ │ │ │ @@ -228611,15 +228611,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ b ebf80 <__cxa_atexit@plt+0xdf080> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ec3a8 <__cxa_atexit@plt+0xdf4a8> │ │ │ │ @@ -228649,34 +228649,34 @@ │ │ │ │ ldr r7, [pc, #28] @ ec3bc <__cxa_atexit@plt+0xdf4bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq r0, [r9, #-844] @ 0xfffffcb4 │ │ │ │ - ldreq r0, [r9, #-904] @ 0xfffffc78 │ │ │ │ - ldreq r0, [r9, #-800] @ 0xfffffce0 │ │ │ │ + ldreq pc, [r8, #-852] @ 0xfffffcac │ │ │ │ + ldreq pc, [r8, #-912] @ 0xfffffc70 │ │ │ │ + ldreq pc, [r8, #-808] @ 0xfffffcd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #32] @ ec3f8 <__cxa_atexit@plt+0xdf4f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ ec3fc <__cxa_atexit@plt+0xdf4fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r9, #-820] @ 0xfffffccc │ │ │ │ - ldreq r0, [r9, #-736] @ 0xfffffd20 │ │ │ │ - strbteq r7, [r2], #116 @ 0x74 │ │ │ │ + ldreq pc, [r8, #-828] @ 0xfffffcc4 │ │ │ │ + ldreq pc, [r8, #-744] @ 0xfffffd18 │ │ │ │ + strbteq r6, [r2], #116 @ 0x74 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ec470 <__cxa_atexit@plt+0xdf570> │ │ │ │ ldr r8, [pc, #88] @ ec47c <__cxa_atexit@plt+0xdf57c> │ │ │ │ @@ -228695,38 +228695,38 @@ │ │ │ │ strb r2, [r3, #-16] │ │ │ │ str r0, [r3, #-12] │ │ │ │ ldr r0, [pc, #40] @ ec488 <__cxa_atexit@plt+0xdf588> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ add sl, lr, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 1558008 <__cxa_atexit@plt+0x154b108> │ │ │ │ + b 3feebc <__cxa_atexit@plt+0x3f1fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq r6, [r2], #3516 @ 0xdbc │ │ │ │ - ldreq r0, [r9, #-604] @ 0xfffffda4 │ │ │ │ - ldreq r0, [r9, #-1124] @ 0xfffffb9c │ │ │ │ - strbteq r6, [r2], #4056 @ 0xfd8 │ │ │ │ + strbteq r5, [r2], #3516 @ 0xdbc │ │ │ │ + ldreq pc, [r8, #-612] @ 0xfffffd9c │ │ │ │ + ldreq pc, [r8, #-1132] @ 0xfffffb94 │ │ │ │ + strbteq r5, [r2], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ ec4c4 <__cxa_atexit@plt+0xdf5c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldrb r9, [r7, #7] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldrb r1, [r5, #4] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #12] @ ec4c8 <__cxa_atexit@plt+0xdf5c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 155373c <__cxa_atexit@plt+0x154683c> │ │ │ │ + b 3feec4 <__cxa_atexit@plt+0x3f1fc4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r0, [r9, #-1032] @ 0xfffffbf8 │ │ │ │ + ldreq pc, [r8, #-1040] @ 0xfffffbf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ strb r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -228743,16 +228743,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ ec534 <__cxa_atexit@plt+0xdf634> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r0, [r9, #-976] @ 0xfffffc30 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq pc, [r8, #-984] @ 0xfffffc28 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -228768,18 +228768,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ ec598 <__cxa_atexit@plt+0xdf698> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r0, [r9, #-872] @ 0xfffffc98 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq pc, [r8, #-880] @ 0xfffffc90 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r6, [r2], #3908 @ 0xf44 │ │ │ │ + strbteq r5, [r2], #3908 @ 0xf44 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ec5e0 <__cxa_atexit@plt+0xdf6e0> │ │ │ │ ldr r3, [pc, #40] @ ec5e8 <__cxa_atexit@plt+0xdf6e8> │ │ │ │ @@ -228791,15 +228791,15 @@ │ │ │ │ beq ec5d8 <__cxa_atexit@plt+0xdf6d8> │ │ │ │ b ec5f8 <__cxa_atexit@plt+0xdf6f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r6, [r2], #3832 @ 0xef8 │ │ │ │ + strbteq r5, [r2], #3832 @ 0xef8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ec64c <__cxa_atexit@plt+0xdf74c> │ │ │ │ ldr r3, [pc, #172] @ ec6b8 <__cxa_atexit@plt+0xdf7b8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -228836,26 +228836,26 @@ │ │ │ │ ldr r3, [pc, #52] @ ec6c0 <__cxa_atexit@plt+0xdf7c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ ec6b4 <__cxa_atexit@plt+0xdf7b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 40071c <__cxa_atexit@plt+0x3f381c> │ │ │ │ + b 3feecc <__cxa_atexit@plt+0x3f1fcc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldreq r0, [r9, #-1428] @ 0xfffffa6c │ │ │ │ + ldreq pc, [r8, #-1436] @ 0xfffffa64 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - strbteq r6, [r2], #3608 @ 0xe18 │ │ │ │ + strbteq r5, [r2], #3608 @ 0xe18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -228876,55 +228876,55 @@ │ │ │ │ ldr r3, [pc, #36] @ ec750 <__cxa_atexit@plt+0xdf850> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ ec754 <__cxa_atexit@plt+0xdf854> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 40071c <__cxa_atexit@plt+0x3f381c> │ │ │ │ + b 3feecc <__cxa_atexit@plt+0x3f1fcc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldreq r0, [r9, #-1268] @ 0xfffffb0c │ │ │ │ + ldreq pc, [r8, #-1276] @ 0xfffffb04 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq r6, [r2], #3460 @ 0xd84 │ │ │ │ + strbteq r5, [r2], #3460 @ 0xd84 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ec78c <__cxa_atexit@plt+0xdf88c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ ec790 <__cxa_atexit@plt+0xdf890> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 40071c <__cxa_atexit@plt+0x3f381c> │ │ │ │ + b 3feecc <__cxa_atexit@plt+0x3f1fcc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r0, [r9, #-1196] @ 0xfffffb54 │ │ │ │ - strbteq r6, [r2], #3408 @ 0xd50 │ │ │ │ + ldreq pc, [r8, #-1204] @ 0xfffffb4c │ │ │ │ + strbteq r5, [r2], #3408 @ 0xd50 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #12] @ ec7b8 <__cxa_atexit@plt+0xdf8b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 28b210 <__cxa_atexit@plt+0x27e310> │ │ │ │ + b 10d2b68 <__cxa_atexit@plt+0x10c5c68> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r6, [r2], #3368 @ 0xd28 │ │ │ │ + strbteq r5, [r2], #3368 @ 0xd28 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ec7dc <__cxa_atexit@plt+0xdf8dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r6, [r2], #3332 @ 0xd04 │ │ │ │ + strbteq r5, [r2], #3332 @ 0xd04 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ec824 <__cxa_atexit@plt+0xdf924> │ │ │ │ ldr r3, [pc, #92] @ ec85c <__cxa_atexit@plt+0xdf95c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -228949,16 +228949,16 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq ec854 <__cxa_atexit@plt+0xdf954> │ │ │ │ b ecb98 <__cxa_atexit@plt+0xdfc98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, asr r3 │ │ │ │ - ldreq pc, [r8, #-3832] @ 0xfffff108 │ │ │ │ - strbteq r6, [r2], #3196 @ 0xc7c │ │ │ │ + ldreq lr, [r8, #-3840] @ 0xfffff100 │ │ │ │ + strbteq r5, [r2], #3196 @ 0xc7c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ec898 <__cxa_atexit@plt+0xdf998> │ │ │ │ ldr r7, [pc, #52] @ ec8c0 <__cxa_atexit@plt+0xdf9c0> │ │ │ │ @@ -228972,48 +228972,48 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq ec8b4 <__cxa_atexit@plt+0xdf9b4> │ │ │ │ b ecb98 <__cxa_atexit@plt+0xdfc98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq pc, [r8, #-3736] @ 0xfffff168 │ │ │ │ - strbteq r6, [r2], #3104 @ 0xc20 │ │ │ │ + ldreq lr, [r8, #-3744] @ 0xfffff160 │ │ │ │ + strbteq r5, [r2], #3104 @ 0xc20 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ec8f0 <__cxa_atexit@plt+0xdf9f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ ec8f4 <__cxa_atexit@plt+0xdf9f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 40071c <__cxa_atexit@plt+0x3f381c> │ │ │ │ + b 3feecc <__cxa_atexit@plt+0x3f1fcc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r0, [r9, #-840] @ 0xfffffcb8 │ │ │ │ - strbteq r6, [r2], #3052 @ 0xbec │ │ │ │ + ldreq pc, [r8, #-848] @ 0xfffffcb0 │ │ │ │ + strbteq r5, [r2], #3052 @ 0xbec │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #12] @ ec91c <__cxa_atexit@plt+0xdfa1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 2861a0 <__cxa_atexit@plt+0x2792a0> │ │ │ │ + b 10cdaf8 <__cxa_atexit@plt+0x10c0bf8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r6, [r2], #3012 @ 0xbc4 │ │ │ │ + strbteq r5, [r2], #3012 @ 0xbc4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ec940 <__cxa_atexit@plt+0xdfa40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r6, [r2], #2976 @ 0xba0 │ │ │ │ + strbteq r5, [r2], #2976 @ 0xba0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ec988 <__cxa_atexit@plt+0xdfa88> │ │ │ │ ldr r3, [pc, #92] @ ec9c0 <__cxa_atexit@plt+0xdfac0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -229038,16 +229038,16 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq ec9b8 <__cxa_atexit@plt+0xdfab8> │ │ │ │ b ecb98 <__cxa_atexit@plt+0xdfc98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq pc, [r8, #-3476] @ 0xfffff26c │ │ │ │ - strbteq r6, [r2], #2840 @ 0xb18 │ │ │ │ + ldreq lr, [r8, #-3484] @ 0xfffff264 │ │ │ │ + strbteq r5, [r2], #2840 @ 0xb18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ec9fc <__cxa_atexit@plt+0xdfafc> │ │ │ │ ldr r7, [pc, #52] @ eca24 <__cxa_atexit@plt+0xdfb24> │ │ │ │ @@ -229061,48 +229061,48 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq eca18 <__cxa_atexit@plt+0xdfb18> │ │ │ │ b ecb98 <__cxa_atexit@plt+0xdfc98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - ldreq pc, [r8, #-3380] @ 0xfffff2cc │ │ │ │ - strbteq r6, [r2], #2748 @ 0xabc │ │ │ │ + ldreq lr, [r8, #-3388] @ 0xfffff2c4 │ │ │ │ + strbteq r5, [r2], #2748 @ 0xabc │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ eca54 <__cxa_atexit@plt+0xdfb54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ eca58 <__cxa_atexit@plt+0xdfb58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 40071c <__cxa_atexit@plt+0x3f381c> │ │ │ │ + b 3feecc <__cxa_atexit@plt+0x3f1fcc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r0, [r9, #-484] @ 0xfffffe1c │ │ │ │ - strbteq r6, [r2], #2696 @ 0xa88 │ │ │ │ + ldreq pc, [r8, #-492] @ 0xfffffe14 │ │ │ │ + strbteq r5, [r2], #2696 @ 0xa88 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #12] @ eca80 <__cxa_atexit@plt+0xdfb80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 2861a0 <__cxa_atexit@plt+0x2792a0> │ │ │ │ + b 10cdaf8 <__cxa_atexit@plt+0x10c0bf8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r6, [r2], #2656 @ 0xa60 │ │ │ │ + strbteq r5, [r2], #2656 @ 0xa60 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ecaa4 <__cxa_atexit@plt+0xdfba4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r6, [r2], #2620 @ 0xa3c │ │ │ │ + strbteq r5, [r2], #2620 @ 0xa3c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ecaec <__cxa_atexit@plt+0xdfbec> │ │ │ │ ldr r3, [pc, #92] @ ecb24 <__cxa_atexit@plt+0xdfc24> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -229127,16 +229127,16 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq ecb1c <__cxa_atexit@plt+0xdfc1c> │ │ │ │ b ecb98 <__cxa_atexit@plt+0xdfc98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq pc, [r8, #-3120] @ 0xfffff3d0 │ │ │ │ - strbteq r6, [r2], #2484 @ 0x9b4 │ │ │ │ + ldreq lr, [r8, #-3128] @ 0xfffff3c8 │ │ │ │ + strbteq r5, [r2], #2484 @ 0x9b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ecb60 <__cxa_atexit@plt+0xdfc60> │ │ │ │ ldr r7, [pc, #52] @ ecb88 <__cxa_atexit@plt+0xdfc88> │ │ │ │ @@ -229150,16 +229150,16 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq ecb7c <__cxa_atexit@plt+0xdfc7c> │ │ │ │ b ecb98 <__cxa_atexit@plt+0xdfc98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq pc, [r8, #-3024] @ 0xfffff430 │ │ │ │ - strbteq r6, [r2], #2392 @ 0x958 │ │ │ │ + ldreq lr, [r8, #-3032] @ 0xfffff428 │ │ │ │ + strbteq r5, [r2], #2392 @ 0x958 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ecbec <__cxa_atexit@plt+0xdfcec> │ │ │ │ ldr r3, [pc, #172] @ ecc58 <__cxa_atexit@plt+0xdfd58> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -229196,26 +229196,26 @@ │ │ │ │ ldr r3, [pc, #52] @ ecc60 <__cxa_atexit@plt+0xdfd60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ ecc54 <__cxa_atexit@plt+0xdfd54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 40071c <__cxa_atexit@plt+0x3f381c> │ │ │ │ + b 3feecc <__cxa_atexit@plt+0x3f1fcc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ - ldreq pc, [r8, #-4084] @ 0xfffff00c │ │ │ │ + ldreq lr, [r8, #-4092] @ 0xfffff004 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - strbteq r6, [r2], #2168 @ 0x878 │ │ │ │ + strbteq r5, [r2], #2168 @ 0x878 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -229236,55 +229236,55 @@ │ │ │ │ ldr r3, [pc, #36] @ eccf0 <__cxa_atexit@plt+0xdfdf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ eccf4 <__cxa_atexit@plt+0xdfdf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 40071c <__cxa_atexit@plt+0x3f381c> │ │ │ │ + b 3feecc <__cxa_atexit@plt+0x3f1fcc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - ldreq pc, [r8, #-3924] @ 0xfffff0ac │ │ │ │ + ldreq lr, [r8, #-3932] @ 0xfffff0a4 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq r6, [r2], #1972 @ 0x7b4 │ │ │ │ + strbteq r5, [r2], #1972 @ 0x7b4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ecd2c <__cxa_atexit@plt+0xdfe2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ ecd30 <__cxa_atexit@plt+0xdfe30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 40071c <__cxa_atexit@plt+0x3f381c> │ │ │ │ + b 3feecc <__cxa_atexit@plt+0x3f1fcc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq pc, [r8, #-3852] @ 0xfffff0f4 │ │ │ │ - strbteq r6, [r2], #1904 @ 0x770 │ │ │ │ + ldreq lr, [r8, #-3860] @ 0xfffff0ec │ │ │ │ + strbteq r5, [r2], #1904 @ 0x770 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #12] @ ecd58 <__cxa_atexit@plt+0xdfe58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 28b210 <__cxa_atexit@plt+0x27e310> │ │ │ │ + b 10d2b68 <__cxa_atexit@plt+0x10c5c68> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r6, [r2], #1848 @ 0x738 │ │ │ │ + strbteq r5, [r2], #1848 @ 0x738 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ecd7c <__cxa_atexit@plt+0xdfe7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r6, [r2], #1796 @ 0x704 │ │ │ │ + strbteq r5, [r2], #1796 @ 0x704 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ecdc4 <__cxa_atexit@plt+0xdfec4> │ │ │ │ ldr r3, [pc, #64] @ ecde0 <__cxa_atexit@plt+0xdfee0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -229301,54 +229301,54 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq pc, [r8, #-2392] @ 0xfffff6a8 │ │ │ │ - strbteq r6, [r2], #1692 @ 0x69c │ │ │ │ + ldreq lr, [r8, #-2400] @ 0xfffff6a0 │ │ │ │ + strbteq r5, [r2], #1692 @ 0x69c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b ed000 <__cxa_atexit@plt+0xe0100> │ │ │ │ - strbteq r6, [r2], #1748 @ 0x6d4 │ │ │ │ + strbteq r5, [r2], #1748 @ 0x6d4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ece2c <__cxa_atexit@plt+0xdff2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ ece30 <__cxa_atexit@plt+0xdff30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 40071c <__cxa_atexit@plt+0x3f381c> │ │ │ │ + b 3feecc <__cxa_atexit@plt+0x3f1fcc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq pc, [r8, #-3596] @ 0xfffff1f4 │ │ │ │ - strbteq r6, [r2], #1680 @ 0x690 │ │ │ │ + ldreq lr, [r8, #-3604] @ 0xfffff1ec │ │ │ │ + strbteq r5, [r2], #1680 @ 0x690 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #12] @ ece58 <__cxa_atexit@plt+0xdff58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 2861a0 <__cxa_atexit@plt+0x2792a0> │ │ │ │ + b 10cdaf8 <__cxa_atexit@plt+0x10c0bf8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r6, [r2], #1592 @ 0x638 │ │ │ │ + strbteq r5, [r2], #1592 @ 0x638 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ece7c <__cxa_atexit@plt+0xdff7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r6, [r2], #1540 @ 0x604 │ │ │ │ + strbteq r5, [r2], #1540 @ 0x604 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ecec4 <__cxa_atexit@plt+0xdffc4> │ │ │ │ ldr r3, [pc, #64] @ ecee0 <__cxa_atexit@plt+0xdffe0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -229365,54 +229365,54 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq pc, [r8, #-2136] @ 0xfffff7a8 │ │ │ │ - strbteq r6, [r2], #1436 @ 0x59c │ │ │ │ + ldreq lr, [r8, #-2144] @ 0xfffff7a0 │ │ │ │ + strbteq r5, [r2], #1436 @ 0x59c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b ed000 <__cxa_atexit@plt+0xe0100> │ │ │ │ - strbteq r6, [r2], #1492 @ 0x5d4 │ │ │ │ + strbteq r5, [r2], #1492 @ 0x5d4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ecf2c <__cxa_atexit@plt+0xe002c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ ecf30 <__cxa_atexit@plt+0xe0030> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 40071c <__cxa_atexit@plt+0x3f381c> │ │ │ │ + b 3feecc <__cxa_atexit@plt+0x3f1fcc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq pc, [r8, #-3340] @ 0xfffff2f4 │ │ │ │ - strbteq r6, [r2], #1424 @ 0x590 │ │ │ │ + ldreq lr, [r8, #-3348] @ 0xfffff2ec │ │ │ │ + strbteq r5, [r2], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #12] @ ecf58 <__cxa_atexit@plt+0xe0058> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 2861a0 <__cxa_atexit@plt+0x2792a0> │ │ │ │ + b 10cdaf8 <__cxa_atexit@plt+0x10c0bf8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r6, [r2], #1336 @ 0x538 │ │ │ │ + strbteq r5, [r2], #1336 @ 0x538 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ecf7c <__cxa_atexit@plt+0xe007c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r6, [r2], #1284 @ 0x504 │ │ │ │ + strbteq r5, [r2], #1284 @ 0x504 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ecfc4 <__cxa_atexit@plt+0xe00c4> │ │ │ │ ldr r3, [pc, #64] @ ecfe0 <__cxa_atexit@plt+0xe00e0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -229429,16 +229429,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq pc, [r8, #-1880] @ 0xfffff8a8 │ │ │ │ - strbteq r6, [r2], #1180 @ 0x49c │ │ │ │ + ldreq lr, [r8, #-1888] @ 0xfffff8a0 │ │ │ │ + strbteq r5, [r2], #1180 @ 0x49c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b ed000 <__cxa_atexit@plt+0xe0100> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -229475,16 +229475,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldreq pc, [r8, #-1800] @ 0xfffff8f8 │ │ │ │ - strbteq r6, [r2], #996 @ 0x3e4 │ │ │ │ + ldreq lr, [r8, #-1808] @ 0xfffff8f0 │ │ │ │ + strbteq r5, [r2], #996 @ 0x3e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr lr, [pc, #44] @ ed0ec <__cxa_atexit@plt+0xe01ec> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -229496,15 +229496,15 @@ │ │ │ │ str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ beq ed0e4 <__cxa_atexit@plt+0xe01e4> │ │ │ │ b ed0fc <__cxa_atexit@plt+0xe01fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq r6, [r2], #916 @ 0x394 │ │ │ │ + strbteq r5, [r2], #916 @ 0x394 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldrb r9, [r1, #7] │ │ │ │ @@ -229528,70 +229528,70 @@ │ │ │ │ beq ed190 <__cxa_atexit@plt+0xe0290> │ │ │ │ ldr r3, [pc, #88] @ ed1b8 <__cxa_atexit@plt+0xe02b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #20] │ │ │ │ strb r9, [r5, #12] │ │ │ │ stmib r5, {r3, sl} │ │ │ │ ldm sp, {r5, r8} │ │ │ │ - b 28177c <__cxa_atexit@plt+0x27487c> │ │ │ │ + b 10c90d4 <__cxa_atexit@plt+0x10bc1d4> │ │ │ │ ldr r3, [pc, #56] @ ed1b4 <__cxa_atexit@plt+0xe02b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #20] │ │ │ │ strb r9, [r5, #12] │ │ │ │ stmib r5, {r3, sl} │ │ │ │ mov r5, r0 │ │ │ │ - b 28177c <__cxa_atexit@plt+0x27487c> │ │ │ │ + b 10c90d4 <__cxa_atexit@plt+0x10bc1d4> │ │ │ │ ldr r3, [pc, #24] @ ed1b0 <__cxa_atexit@plt+0xe02b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ str r7, [r5, #16] │ │ │ │ strb r9, [r5, #8] │ │ │ │ str sl, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b 28177c <__cxa_atexit@plt+0x27487c> │ │ │ │ + b 10c90d4 <__cxa_atexit@plt+0x10bc1d4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq r6, [r2], #712 @ 0x2c8 │ │ │ │ + strbteq r5, [r2], #712 @ 0x2c8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ed1e8 <__cxa_atexit@plt+0xe02e8> │ │ │ │ ldr r3, [pc, #36] @ ed200 <__cxa_atexit@plt+0xe0300> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 28177c <__cxa_atexit@plt+0x27487c> │ │ │ │ + b 10c90d4 <__cxa_atexit@plt+0x10bc1d4> │ │ │ │ ldr r7, [pc, #12] @ ed1fc <__cxa_atexit@plt+0xe02fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r8, #-1332] @ 0xfffffacc │ │ │ │ + ldreq lr, [r8, #-1340] @ 0xfffffac4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq r6, [r2], #640 @ 0x280 │ │ │ │ + strbteq r5, [r2], #640 @ 0x280 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ed230 <__cxa_atexit@plt+0xe0330> │ │ │ │ ldr r3, [pc, #36] @ ed248 <__cxa_atexit@plt+0xe0348> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 28177c <__cxa_atexit@plt+0x27487c> │ │ │ │ + b 10c90d4 <__cxa_atexit@plt+0x10bc1d4> │ │ │ │ ldr r7, [pc, #12] @ ed244 <__cxa_atexit@plt+0xe0344> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r8, #-1260] @ 0xfffffb14 │ │ │ │ + ldreq lr, [r8, #-1268] @ 0xfffffb0c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r6, [r2], #552 @ 0x228 │ │ │ │ + strbteq r5, [r2], #552 @ 0x228 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ed278 <__cxa_atexit@plt+0xe0378> │ │ │ │ ldr r7, [pc, #112] @ ed2dc <__cxa_atexit@plt+0xe03dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -229618,19 +229618,19 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq pc, [r8, #-1208] @ 0xfffffb48 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq lr, [r8, #-1216] @ 0xfffffb40 │ │ │ │ @ instruction: 0xfffff178 │ │ │ │ - ldreq pc, [r8, #-1104] @ 0xfffffbb0 │ │ │ │ - strbteq r6, [r2], #508 @ 0x1fc │ │ │ │ + ldreq lr, [r8, #-1112] @ 0xfffffba8 │ │ │ │ + strbteq r5, [r2], #508 @ 0x1fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ed34c <__cxa_atexit@plt+0xe044c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -229653,17 +229653,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r8, #-904] @ 0xfffffc78 │ │ │ │ + ldreq lr, [r8, #-912] @ 0xfffffc70 │ │ │ │ @ instruction: 0xfffff2c8 │ │ │ │ - strbteq r6, [r2], #372 @ 0x174 │ │ │ │ + strbteq r5, [r2], #372 @ 0x174 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -229687,48 +229687,48 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - ldreq pc, [r8, #-796] @ 0xfffffce4 │ │ │ │ - ldreq pc, [r8, #-744] @ 0xfffffd18 │ │ │ │ - strbteq r6, [r2], #100 @ 0x64 │ │ │ │ + ldreq lr, [r8, #-804] @ 0xfffffcdc │ │ │ │ + ldreq lr, [r8, #-752] @ 0xfffffd10 │ │ │ │ + strbteq r5, [r2], #100 @ 0x64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ed428 <__cxa_atexit@plt+0xe0528> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ ed430 <__cxa_atexit@plt+0xe0530> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r8, #-644] @ 0xfffffd7c │ │ │ │ - strbteq r6, [r2], #36 @ 0x24 │ │ │ │ + ldreq lr, [r8, #-652] @ 0xfffffd74 │ │ │ │ + strbteq r5, [r2], #36 @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ed468 <__cxa_atexit@plt+0xe0568> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ ed470 <__cxa_atexit@plt+0xe0570> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r8, #-580] @ 0xfffffdbc │ │ │ │ + ldreq lr, [r8, #-588] @ 0xfffffdb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ed4ac <__cxa_atexit@plt+0xe05ac> │ │ │ │ ldr r3, [pc, #36] @ ed4b4 <__cxa_atexit@plt+0xe05b4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -229794,20 +229794,20 @@ │ │ │ │ ldr r7, [pc, #24] @ ed59c <__cxa_atexit@plt+0xe069c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, #32 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldreq pc, [r8, #-932] @ 0xfffffc5c │ │ │ │ - ldreq pc, [r8, #-920] @ 0xfffffc68 │ │ │ │ - ldreq pc, [r8, #-916] @ 0xfffffc6c │ │ │ │ + ldreq lr, [r8, #-940] @ 0xfffffc54 │ │ │ │ + ldreq lr, [r8, #-928] @ 0xfffffc60 │ │ │ │ + ldreq lr, [r8, #-924] @ 0xfffffc64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r8} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ed628 <__cxa_atexit@plt+0xe0728> │ │ │ │ @@ -229862,21 +229862,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b ed6a0 <__cxa_atexit@plt+0xe07a0> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq pc, [r8, #-624] @ 0xfffffd90 │ │ │ │ - ldreq pc, [r8, #-596] @ 0xfffffdac │ │ │ │ - ldreq pc, [r8, #-1472] @ 0xfffffa40 │ │ │ │ - ldreq pc, [r8, #-716] @ 0xfffffd34 │ │ │ │ - ldreq pc, [r8, #-696] @ 0xfffffd48 │ │ │ │ - ldreq pc, [r8, #-1576] @ 0xfffff9d8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq lr, [r8, #-632] @ 0xfffffd88 │ │ │ │ + ldreq lr, [r8, #-604] @ 0xfffffda4 │ │ │ │ + ldreq lr, [r8, #-1480] @ 0xfffffa38 │ │ │ │ + ldreq lr, [r8, #-724] @ 0xfffffd2c │ │ │ │ + ldreq lr, [r8, #-704] @ 0xfffffd40 │ │ │ │ + ldreq lr, [r8, #-1584] @ 0xfffff9d0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -229905,20 +229905,20 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ ed764 <__cxa_atexit@plt+0xe0864> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq pc, [r8, #-460] @ 0xfffffe34 │ │ │ │ - ldreq pc, [r8, #-456] @ 0xfffffe38 │ │ │ │ - ldreq pc, [r8, #-448] @ 0xfffffe40 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq lr, [r8, #-468] @ 0xfffffe2c │ │ │ │ + ldreq lr, [r8, #-464] @ 0xfffffe30 │ │ │ │ + ldreq lr, [r8, #-456] @ 0xfffffe38 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbteq r5, [r2], #3448 @ 0xd78 │ │ │ │ + strbteq r4, [r2], #3448 @ 0xd78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ed7c4 <__cxa_atexit@plt+0xe08c4> │ │ │ │ ldr r3, [pc, #64] @ ed7cc <__cxa_atexit@plt+0xe08cc> │ │ │ │ @@ -229936,15 +229936,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b ed7e8 <__cxa_atexit@plt+0xe08e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r5, [r2], #3348 @ 0xd14 │ │ │ │ + strbteq r4, [r2], #3348 @ 0xd14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b ed7e8 <__cxa_atexit@plt+0xe08e8> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -229982,16 +229982,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldreq lr, [r8, #-3780] @ 0xfffff13c │ │ │ │ - strbteq r5, [r2], #3160 @ 0xc58 │ │ │ │ + ldreq sp, [r8, #-3788] @ 0xfffff134 │ │ │ │ + strbteq r4, [r2], #3160 @ 0xc58 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ ed8d0 <__cxa_atexit@plt+0xe09d0> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -230001,15 +230001,15 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq ed8c8 <__cxa_atexit@plt+0xe09c8> │ │ │ │ b ed8e0 <__cxa_atexit@plt+0xe09e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r5, [r2], #3088 @ 0xc10 │ │ │ │ + strbteq r4, [r2], #3088 @ 0xc10 │ │ │ │ andeq r0, r0, r7, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ @@ -230065,15 +230065,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r8 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #11 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbteq r5, [r2], #2832 @ 0xb10 │ │ │ │ + strbteq r4, [r2], #2832 @ 0xb10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b ed9ec <__cxa_atexit@plt+0xe0aec> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -230111,16 +230111,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldreq lr, [r8, #-3264] @ 0xfffff340 │ │ │ │ - strbteq r5, [r2], #2644 @ 0xa54 │ │ │ │ + ldreq sp, [r8, #-3272] @ 0xfffff338 │ │ │ │ + strbteq r4, [r2], #2644 @ 0xa54 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ edad4 <__cxa_atexit@plt+0xe0bd4> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -230130,15 +230130,15 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq edacc <__cxa_atexit@plt+0xe0bcc> │ │ │ │ b edae4 <__cxa_atexit@plt+0xe0be4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r5, [r2], #2572 @ 0xa0c │ │ │ │ + strbteq r4, [r2], #2572 @ 0xa0c │ │ │ │ andeq r0, r0, r7, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ @@ -230193,15 +230193,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r8 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r3 │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq r5, [r2], #2320 @ 0x910 │ │ │ │ + strbteq r4, [r2], #2320 @ 0x910 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc edce4 <__cxa_atexit@plt+0xe0de4> │ │ │ │ @@ -230263,26 +230263,26 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ - ldreq lr, [r8, #-3168] @ 0xfffff3a0 │ │ │ │ - ldreq lr, [r8, #-3152] @ 0xfffff3b0 │ │ │ │ - ldreq lr, [r8, #-3140] @ 0xfffff3bc │ │ │ │ + ldreq sp, [r8, #-3176] @ 0xfffff398 │ │ │ │ + ldreq sp, [r8, #-3160] @ 0xfffff3a8 │ │ │ │ + ldreq sp, [r8, #-3148] @ 0xfffff3b4 │ │ │ │ @ instruction: 0xffffe940 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbteq r5, [r2], #1996 @ 0x7cc │ │ │ │ + strbteq r4, [r2], #1996 @ 0x7cc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ add ip, r5, #8 │ │ │ │ ldm ip, {r7, r9, ip} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -230368,58 +230368,58 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ b ede84 <__cxa_atexit@plt+0xe0f84> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, ip │ │ │ │ bx r0 │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ ldr r9, [sp] │ │ │ │ bx r1 │ │ │ │ - ldreq lr, [r8, #-2760] @ 0xfffff538 │ │ │ │ - ldreq lr, [r8, #-3616] @ 0xfffff1e0 │ │ │ │ - ldreq lr, [r8, #-2712] @ 0xfffff568 │ │ │ │ + ldreq sp, [r8, #-2768] @ 0xfffff530 │ │ │ │ + ldreq sp, [r8, #-3624] @ 0xfffff1d8 │ │ │ │ + ldreq sp, [r8, #-2720] @ 0xfffff560 │ │ │ │ @ instruction: 0xffffe7ac │ │ │ │ - ldreq lr, [r8, #-2904] @ 0xfffff4a8 │ │ │ │ - ldreq lr, [r8, #-2884] @ 0xfffff4bc │ │ │ │ - ldreq lr, [r8, #-3764] @ 0xfffff14c │ │ │ │ + ldreq sp, [r8, #-2912] @ 0xfffff4a0 │ │ │ │ + ldreq sp, [r8, #-2892] @ 0xfffff4b4 │ │ │ │ + ldreq sp, [r8, #-3772] @ 0xfffff144 │ │ │ │ @ instruction: 0xffffe840 │ │ │ │ - strbteq r5, [r2], #1544 @ 0x608 │ │ │ │ + strbteq r4, [r2], #1544 @ 0x608 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b ed9ec <__cxa_atexit@plt+0xe0aec> │ │ │ │ - strbteq r5, [r2], #1520 @ 0x5f0 │ │ │ │ + strbteq r4, [r2], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b ed9ec <__cxa_atexit@plt+0xe0aec> │ │ │ │ - strbteq r5, [r2], #1496 @ 0x5d8 │ │ │ │ + strbteq r4, [r2], #1496 @ 0x5d8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b ed7e8 <__cxa_atexit@plt+0xe08e8> │ │ │ │ - strbteq r5, [r2], #1472 @ 0x5c0 │ │ │ │ + strbteq r4, [r2], #1472 @ 0x5c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b ed7e8 <__cxa_atexit@plt+0xe08e8> │ │ │ │ - strbteq r5, [r2], #1460 @ 0x5b4 │ │ │ │ + strbteq r4, [r2], #1460 @ 0x5b4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -230438,76 +230438,76 @@ │ │ │ │ str ip, [r1, #12]! │ │ │ │ str r9, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ add lr, r3, #28 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r9, r2 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff494 │ │ │ │ @ instruction: 0xfffff804 │ │ │ │ @ instruction: 0xfffff4bc │ │ │ │ - strbteq r4, [r2], #2356 @ 0x934 │ │ │ │ + strbteq r3, [r2], #2356 @ 0x934 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ee000 <__cxa_atexit@plt+0xe1100> │ │ │ │ ldr r3, [pc, #28] @ ee010 <__cxa_atexit@plt+0xe1110> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 2ad6f8 <__cxa_atexit@plt+0x2a07f8> │ │ │ │ + b 10f5050 <__cxa_atexit@plt+0x10e8150> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ee034 <__cxa_atexit@plt+0xe1134> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - ldreq lr, [r8, #-2996] @ 0xfffff44c │ │ │ │ - strbteq r4, [r2], #1808 @ 0x710 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + ldreq sp, [r8, #-3004] @ 0xfffff444 │ │ │ │ + strbteq r3, [r2], #1808 @ 0x710 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ee074 <__cxa_atexit@plt+0xe1174> │ │ │ │ ldr r3, [pc, #36] @ ee07c <__cxa_atexit@plt+0xe117c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ ee080 <__cxa_atexit@plt+0xe1180> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 2b44fc <__cxa_atexit@plt+0x2a75fc> │ │ │ │ + b 10fbe54 <__cxa_atexit@plt+0x10eef54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq lr, [r8, #-1584] @ 0xfffff9d0 │ │ │ │ + ldreq sp, [r8, #-1592] @ 0xfffff9c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ee0a0 <__cxa_atexit@plt+0xe11a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001cc <__cxa_atexit@plt+0x3f32cc> │ │ │ │ + b 3fe954 <__cxa_atexit@plt+0x3f1a54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -230518,17 +230518,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq lr, [r8, #-2640] @ 0xfffff5b0 │ │ │ │ - strbteq r4, [r2], #1620 @ 0x654 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sp, [r8, #-2648] @ 0xfffff5a8 │ │ │ │ + strbteq r3, [r2], #1620 @ 0x654 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -230551,17 +230551,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq lr, [r8, #-1432] @ 0xfffffa68 │ │ │ │ - ldreq lr, [r8, #-1380] @ 0xfffffa9c │ │ │ │ - strbteq r5, [r2], #908 @ 0x38c │ │ │ │ + ldreq sp, [r8, #-1440] @ 0xfffffa60 │ │ │ │ + ldreq sp, [r8, #-1388] @ 0xfffffa94 │ │ │ │ + strbteq r4, [r2], #908 @ 0x38c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ee1dc <__cxa_atexit@plt+0xe12dc> │ │ │ │ @@ -230583,15 +230583,15 @@ │ │ │ │ b ee1f8 <__cxa_atexit@plt+0xe12f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbteq r5, [r2], #792 @ 0x318 │ │ │ │ + strbteq r4, [r2], #792 @ 0x318 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne ee2a8 <__cxa_atexit@plt+0xe13a8> │ │ │ │ @@ -230683,29 +230683,29 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ b ee374 <__cxa_atexit@plt+0xe1474> │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - ldreq lr, [r8, #-1068] @ 0xfffffbd4 │ │ │ │ - ldreq lr, [r8, #-2296] @ 0xfffff708 │ │ │ │ - ldreq lr, [r8, #-1100] @ 0xfffffbb4 │ │ │ │ - ldreq lr, [r8, #-1056] @ 0xfffffbe0 │ │ │ │ - ldreq lr, [r8, #-968] @ 0xfffffc38 │ │ │ │ + ldreq sp, [r8, #-1076] @ 0xfffffbcc │ │ │ │ + ldreq sp, [r8, #-2304] @ 0xfffff700 │ │ │ │ + ldreq sp, [r8, #-1108] @ 0xfffffbac │ │ │ │ + ldreq sp, [r8, #-1064] @ 0xfffffbd8 │ │ │ │ + ldreq sp, [r8, #-976] @ 0xfffffc30 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - ldreq lr, [r8, #-1172] @ 0xfffffb6c │ │ │ │ - ldreq lr, [r8, #-1236] @ 0xfffffb2c │ │ │ │ - ldreq lr, [r8, #-2448] @ 0xfffff670 │ │ │ │ - ldreq lr, [r8, #-1236] @ 0xfffffb2c │ │ │ │ - ldreq lr, [r8, #-2408] @ 0xfffff698 │ │ │ │ + ldreq sp, [r8, #-1180] @ 0xfffffb64 │ │ │ │ + ldreq sp, [r8, #-1244] @ 0xfffffb24 │ │ │ │ + ldreq sp, [r8, #-2456] @ 0xfffff668 │ │ │ │ + ldreq sp, [r8, #-1244] @ 0xfffffb24 │ │ │ │ + ldreq sp, [r8, #-2416] @ 0xfffff690 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - strbteq r5, [r2], #336 @ 0x150 │ │ │ │ + strbteq r4, [r2], #336 @ 0x150 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ee444 <__cxa_atexit@plt+0xe1544> │ │ │ │ ldr r1, [pc, #132] @ ee45c <__cxa_atexit@plt+0xe155c> │ │ │ │ @@ -230740,15 +230740,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldreq lr, [r8, #-692] @ 0xfffffd4c │ │ │ │ + ldreq sp, [r8, #-700] @ 0xfffffd44 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -230757,17 +230757,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq lr, [r8, #-660] @ 0xfffffd6c │ │ │ │ - strbteq r4, [r2], #3452 @ 0xd7c │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq sp, [r8, #-668] @ 0xfffffd64 │ │ │ │ + strbteq r3, [r2], #3452 @ 0xd7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ee578 <__cxa_atexit@plt+0xe1678> │ │ │ │ ldr r2, [pc, #224] @ ee5b0 <__cxa_atexit@plt+0xe16b0> │ │ │ │ @@ -230805,15 +230805,15 @@ │ │ │ │ str r0, [r2] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ str r7, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -230825,19 +230825,19 @@ │ │ │ │ ldr r7, [pc, #20] @ ee5b4 <__cxa_atexit@plt+0xe16b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbteq r4, [r2], #3220 @ 0xc94 │ │ │ │ + strbteq r3, [r2], #3220 @ 0xc94 │ │ │ │ @ instruction: 0xffff5534 │ │ │ │ @ instruction: 0xffff5160 │ │ │ │ @ instruction: 0xffff5298 │ │ │ │ - strbteq r4, [r2], #3176 @ 0xc68 │ │ │ │ + strbteq r3, [r2], #3176 @ 0xc68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -230865,28 +230865,28 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r6, r3 │ │ │ │ b ee668 <__cxa_atexit@plt+0xe1768> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ ee678 <__cxa_atexit@plt+0xe1778> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r2], #3012 @ 0xbc4 │ │ │ │ + strbteq r3, [r2], #3012 @ 0xbc4 │ │ │ │ @ instruction: 0xffff5448 │ │ │ │ @ instruction: 0xffff5074 │ │ │ │ @ instruction: 0xffff51ac │ │ │ │ - strbteq r4, [r2], #3728 @ 0xe90 │ │ │ │ + strbteq r3, [r2], #3728 @ 0xe90 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ee728 <__cxa_atexit@plt+0xe1828> │ │ │ │ @@ -230917,33 +230917,33 @@ │ │ │ │ str r2, [r0, #28]! │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ str r8, [r3, #40] @ 0x28 │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ str r1, [r3, #48] @ 0x30 │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r3 │ │ │ │ b ee738 <__cxa_atexit@plt+0xe1838> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - ldreq lr, [r8, #-168] @ 0xffffff58 │ │ │ │ - ldreq sp, [r8, #-4016] @ 0xfffff050 │ │ │ │ + ldreq sp, [r8, #-176] @ 0xffffff50 │ │ │ │ + ldreq ip, [r8, #-4024] @ 0xfffff048 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4006dc <__cxa_atexit@plt+0x3f37dc> │ │ │ │ - strbteq r4, [r2], #3544 @ 0xdd8 │ │ │ │ + b 3fee74 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ + strbteq r3, [r2], #3544 @ 0xdd8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ee7d8 <__cxa_atexit@plt+0xe18d8> │ │ │ │ ldr r3, [pc, #80] @ ee7e0 <__cxa_atexit@plt+0xe18e0> │ │ │ │ @@ -230965,26 +230965,26 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq sp, [r8, #-3876] @ 0xfffff0dc │ │ │ │ - strbteq r4, [r2], #3424 @ 0xd60 │ │ │ │ + ldreq ip, [r8, #-3884] @ 0xfffff0d4 │ │ │ │ + strbteq r3, [r2], #3424 @ 0xd60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #12] @ ee810 <__cxa_atexit@plt+0xe1910> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b ee814 <__cxa_atexit@plt+0xe1914> │ │ │ │ - ldreq sp, [r8, #-3792] @ 0xfffff130 │ │ │ │ + ldreq ip, [r8, #-3800] @ 0xfffff128 │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne ee8a0 <__cxa_atexit@plt+0xe19a0> │ │ │ │ ldr r1, [pc, #180] @ ee8e8 <__cxa_atexit@plt+0xe19e8> │ │ │ │ @@ -231020,31 +231020,31 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #68] @ ee8fc <__cxa_atexit@plt+0xe19fc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4006d4 <__cxa_atexit@plt+0x3f37d4> │ │ │ │ + b 3fee6c <__cxa_atexit@plt+0x3f1f6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - ldreq sp, [r8, #-3588] @ 0xfffff1fc │ │ │ │ - strbteq r4, [r2], #3144 @ 0xc48 │ │ │ │ + ldreq ip, [r8, #-3596] @ 0xfffff1f4 │ │ │ │ + strbteq r3, [r2], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [pc, #96] @ ee97c <__cxa_atexit@plt+0xe1a7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -231070,15 +231070,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbteq r4, [r2], #3008 @ 0xbc0 │ │ │ │ + strbteq r3, [r2], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [pc, #56] @ ee9d8 <__cxa_atexit@plt+0xe1ad8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -231092,35 +231092,35 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ b e3a7c <__cxa_atexit@plt+0xd6b7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r4, [r2], #2920 @ 0xb68 │ │ │ │ + strbteq r3, [r2], #2920 @ 0xb68 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ eea04 <__cxa_atexit@plt+0xe1b04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ b e3a7c <__cxa_atexit@plt+0xd6b7c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r4, [r2], #2880 @ 0xb40 │ │ │ │ + strbteq r3, [r2], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ eea2c <__cxa_atexit@plt+0xe1b2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3ec0bc <__cxa_atexit@plt+0x3df1bc> │ │ │ │ + b 1233a14 <__cxa_atexit@plt+0x1226b14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r4, [r2], #2840 @ 0xb18 │ │ │ │ + strbteq r3, [r2], #2840 @ 0xb18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #36] @ eea6c <__cxa_atexit@plt+0xe1b6c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -231128,22 +231128,22 @@ │ │ │ │ beq eea64 <__cxa_atexit@plt+0xe1b64> │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r8, fp │ │ │ │ b ee814 <__cxa_atexit@plt+0xe1914> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r4, [r2], #2776 @ 0xad8 │ │ │ │ + strbteq r3, [r2], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ b ee814 <__cxa_atexit@plt+0xe1914> │ │ │ │ - strbteq r4, [r2], #2732 @ 0xaac │ │ │ │ + strbteq r3, [r2], #2732 @ 0xaac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq eeaec <__cxa_atexit@plt+0xe1bec> │ │ │ │ ldr r3, [pc, #80] @ eeafc <__cxa_atexit@plt+0xe1bfc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -231164,33 +231164,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b eeb4c <__cxa_atexit@plt+0xe1c4c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq r3, [r2], #3284 @ 0xcd4 │ │ │ │ - ldreq sp, [r8, #-3044] @ 0xfffff41c │ │ │ │ - strbteq r4, [r2], #2608 @ 0xa30 │ │ │ │ + strbteq r2, [r2], #3284 @ 0xcd4 │ │ │ │ + ldreq ip, [r8, #-3052] @ 0xfffff414 │ │ │ │ + strbteq r3, [r2], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ eeb44 <__cxa_atexit@plt+0xe1c44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ eeb48 <__cxa_atexit@plt+0xe1c48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r3, #2 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b eeb4c <__cxa_atexit@plt+0xe1c4c> │ │ │ │ - strbteq r3, [r2], #3232 @ 0xca0 │ │ │ │ - ldreq sp, [r8, #-2968] @ 0xfffff468 │ │ │ │ + strbteq r2, [r2], #3232 @ 0xca0 │ │ │ │ + ldreq ip, [r8, #-2976] @ 0xfffff460 │ │ │ │ mov fp, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ bcc eebbc <__cxa_atexit@plt+0xe1cbc> │ │ │ │ @@ -231217,25 +231217,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ eebf8 <__cxa_atexit@plt+0xe1cf8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #20] @ eebf4 <__cxa_atexit@plt+0xe1cf4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ @ instruction: 0xffff6fec │ │ │ │ - strbteq r4, [r2], #1812 @ 0x714 │ │ │ │ + strbteq r3, [r2], #1812 @ 0x714 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r4, [r2], #2348 @ 0x92c │ │ │ │ + strbteq r3, [r2], #2348 @ 0x92c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b eeb4c <__cxa_atexit@plt+0xe1c4c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -231284,20 +231284,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq sp, [r8, #-2644] @ 0xfffff5ac │ │ │ │ - ldreq sp, [r8, #-2564] @ 0xfffff5fc │ │ │ │ - ldreq sp, [r8, #-2600] @ 0xfffff5d8 │ │ │ │ - ldreq sp, [r8, #-2616] @ 0xfffff5c8 │ │ │ │ + ldreq ip, [r8, #-2652] @ 0xfffff5a4 │ │ │ │ + ldreq ip, [r8, #-2572] @ 0xfffff5f4 │ │ │ │ + ldreq ip, [r8, #-2608] @ 0xfffff5d0 │ │ │ │ + ldreq ip, [r8, #-2624] @ 0xfffff5c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne eed50 <__cxa_atexit@plt+0xe1e50> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -231320,18 +231320,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sp, [r8, #-2404] @ 0xfffff69c │ │ │ │ - ldreq sp, [r8, #-2428] @ 0xfffff684 │ │ │ │ - ldreq sp, [r8, #-2444] @ 0xfffff674 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq ip, [r8, #-2412] @ 0xfffff694 │ │ │ │ + ldreq ip, [r8, #-2436] @ 0xfffff67c │ │ │ │ + ldreq ip, [r8, #-2452] @ 0xfffff66c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi eedd0 <__cxa_atexit@plt+0xe1ed0> │ │ │ │ ldr lr, [pc, #60] @ eeddc <__cxa_atexit@plt+0xe1edc> │ │ │ │ @@ -231414,27 +231414,27 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq sp, [r8, #-2044] @ 0xfffff804 │ │ │ │ + ldreq ip, [r8, #-2052] @ 0xfffff7fc │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - ldreq sp, [r8, #-2080] @ 0xfffff7e0 │ │ │ │ + ldreq ip, [r8, #-2088] @ 0xfffff7d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ eef18 <__cxa_atexit@plt+0xe2018> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r8, #-1968] @ 0xfffff850 │ │ │ │ + ldreq ip, [r8, #-1976] @ 0xfffff848 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne eef98 <__cxa_atexit@plt+0xe2098> │ │ │ │ ldr r7, [pc, #148] @ eefcc <__cxa_atexit@plt+0xe20cc> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -231470,19 +231470,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq sp, [r8, #-1820] @ 0xfffff8e4 │ │ │ │ - ldreq sp, [r8, #-1844] @ 0xfffff8cc │ │ │ │ - ldreq sp, [r8, #-1860] @ 0xfffff8bc │ │ │ │ + ldreq ip, [r8, #-1828] @ 0xfffff8dc │ │ │ │ + ldreq ip, [r8, #-1852] @ 0xfffff8c4 │ │ │ │ + ldreq ip, [r8, #-1868] @ 0xfffff8b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ef034 <__cxa_atexit@plt+0xe2134> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -231505,18 +231505,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sp, [r8, #-1664] @ 0xfffff980 │ │ │ │ - ldreq sp, [r8, #-1688] @ 0xfffff968 │ │ │ │ - ldreq sp, [r8, #-1704] @ 0xfffff958 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq ip, [r8, #-1672] @ 0xfffff978 │ │ │ │ + ldreq ip, [r8, #-1696] @ 0xfffff960 │ │ │ │ + ldreq ip, [r8, #-1712] @ 0xfffff950 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -231575,24 +231575,24 @@ │ │ │ │ stm lr, {r0, r1, r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq ef170 <__cxa_atexit@plt+0xe2270> │ │ │ │ mov r5, r3 │ │ │ │ b eede8 <__cxa_atexit@plt+0xe1ee8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - strbteq r4, [r2], #988 @ 0x3dc │ │ │ │ + strbteq r3, [r2], #988 @ 0x3dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ef1c8 <__cxa_atexit@plt+0xe22c8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -231600,15 +231600,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b f073c <__cxa_atexit@plt+0xe383c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r8, #-1252] @ 0xfffffb1c │ │ │ │ + ldreq ip, [r8, #-1260] @ 0xfffffb14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ef248 <__cxa_atexit@plt+0xe2348> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -231636,15 +231636,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r8, #-1184] @ 0xfffffb60 │ │ │ │ + ldreq ip, [r8, #-1192] @ 0xfffffb58 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -231740,22 +231740,22 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - ldreq sp, [r8, #-856] @ 0xfffffca8 │ │ │ │ - ldreq sp, [r8, #-864] @ 0xfffffca0 │ │ │ │ - ldreq sp, [r8, #-1080] @ 0xfffffbc8 │ │ │ │ - ldreq sp, [r8, #-1052] @ 0xfffffbe4 │ │ │ │ - ldreq sp, [r8, #-960] @ 0xfffffc40 │ │ │ │ + ldreq ip, [r8, #-864] @ 0xfffffca0 │ │ │ │ + ldreq ip, [r8, #-872] @ 0xfffffc98 │ │ │ │ + ldreq ip, [r8, #-1088] @ 0xfffffbc0 │ │ │ │ + ldreq ip, [r8, #-1060] @ 0xfffffbdc │ │ │ │ + ldreq ip, [r8, #-968] @ 0xfffffc38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -231812,22 +231812,22 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r4, r9 │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ mov r4, #104 @ 0x68 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - ldreq sp, [r8, #-548] @ 0xfffffddc │ │ │ │ - ldreq sp, [r8, #-556] @ 0xfffffdd4 │ │ │ │ - ldreq sp, [r8, #-772] @ 0xfffffcfc │ │ │ │ - ldreq sp, [r8, #-744] @ 0xfffffd18 │ │ │ │ - ldreq sp, [r8, #-648] @ 0xfffffd78 │ │ │ │ - strbteq r3, [r2], #3852 @ 0xf0c │ │ │ │ + ldreq ip, [r8, #-556] @ 0xfffffdd4 │ │ │ │ + ldreq ip, [r8, #-564] @ 0xfffffdcc │ │ │ │ + ldreq ip, [r8, #-780] @ 0xfffffcf4 │ │ │ │ + ldreq ip, [r8, #-752] @ 0xfffffd10 │ │ │ │ + ldreq ip, [r8, #-656] @ 0xfffffd70 │ │ │ │ + strbteq r2, [r2], #3852 @ 0xf0c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ef594 <__cxa_atexit@plt+0xe2694> │ │ │ │ ldr r2, [pc, #64] @ ef59c <__cxa_atexit@plt+0xe269c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -231844,16 +231844,16 @@ │ │ │ │ b ef5b0 <__cxa_atexit@plt+0xe26b0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq sp, [r8, #-296] @ 0xfffffed8 │ │ │ │ - strbteq r3, [r2], #3748 @ 0xea4 │ │ │ │ + ldreq ip, [r8, #-304] @ 0xfffffed0 │ │ │ │ + strbteq r2, [r2], #3748 @ 0xea4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ and r1, r7, #3 │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -231896,28 +231896,28 @@ │ │ │ │ beq ef680 <__cxa_atexit@plt+0xe2780> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 262e90 <__cxa_atexit@plt+0x255f90> │ │ │ │ + b 10aa7e8 <__cxa_atexit@plt+0x109d8e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, sp │ │ │ │ andeq r0, r0, r4, asr #27 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - strbteq r3, [r2], #184 @ 0xb8 │ │ │ │ - strbteq r3, [r2], #168 @ 0xa8 │ │ │ │ - strbteq r3, [r2], #3476 @ 0xd94 │ │ │ │ + strbteq r2, [r2], #184 @ 0xb8 │ │ │ │ + strbteq r2, [r2], #168 @ 0xa8 │ │ │ │ + strbteq r2, [r2], #3476 @ 0xd94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r2, [pc, #76] @ ef70c <__cxa_atexit@plt+0xe280c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -231937,33 +231937,33 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq r2, [r2], #4076 @ 0xfec │ │ │ │ - strbteq r2, [r2], #4056 @ 0xfd8 │ │ │ │ - strbteq r3, [r2], #3356 @ 0xd1c │ │ │ │ + strbteq r1, [r2], #4076 @ 0xfec │ │ │ │ + strbteq r1, [r2], #4056 @ 0xfd8 │ │ │ │ + strbteq r2, [r2], #3356 @ 0xd1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ ef750 <__cxa_atexit@plt+0xe2850> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [pc, #24] @ ef754 <__cxa_atexit@plt+0xe2854> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #12] @ ef758 <__cxa_atexit@plt+0xe2858> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r2, [r2], #3988 @ 0xf94 │ │ │ │ - strbteq r2, [r2], #3972 @ 0xf84 │ │ │ │ - strbteq r3, [r2], #3272 @ 0xcc8 │ │ │ │ + strbteq r1, [r2], #3988 @ 0xf94 │ │ │ │ + strbteq r1, [r2], #3972 @ 0xf84 │ │ │ │ + strbteq r2, [r2], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ lsl r7, r7, #1 │ │ │ │ cmp r7, #1 │ │ │ │ @@ -232049,24 +232049,24 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #300] @ efa18 <__cxa_atexit@plt+0xe2b18> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ stm r5, {r2, lr} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ add r3, lr, #8 │ │ │ │ add r2, r3, r2 │ │ │ │ ldrsb r1, [r2] │ │ │ │ uxtb r3, r1 │ │ │ │ cmn r1, #1 │ │ │ │ bgt ef96c <__cxa_atexit@plt+0xe2a6c> │ │ │ │ ldrb r1, [r2, #1] │ │ │ │ @@ -232100,15 +232100,15 @@ │ │ │ │ movne r2, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bcs ef9a4 <__cxa_atexit@plt+0xe2aa4> │ │ │ │ ldr r3, [pc, #92] @ ef9f4 <__cxa_atexit@plt+0xe2af4> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ lsrs r3, r2, #16 │ │ │ │ lsr r3, r2, #11 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, #2 │ │ │ │ @@ -232116,31 +232116,31 @@ │ │ │ │ mul r7, r3, r7 │ │ │ │ ldr r1, [pc, #76] @ efa1c <__cxa_atexit@plt+0xe2b1c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbteq r2, [r2], #3880 @ 0xf28 │ │ │ │ - strbteq r2, [r2], #3868 @ 0xf1c │ │ │ │ + strbteq r1, [r2], #3880 @ 0xf28 │ │ │ │ + strbteq r1, [r2], #3868 @ 0xf1c │ │ │ │ andeq r0, r0, r8, asr #7 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ - ldreq sp, [r8, #-100] @ 0xffffff9c │ │ │ │ + ldreq ip, [r8, #-108] @ 0xffffff94 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ - ldreq sp, [r8, #-188] @ 0xffffff44 │ │ │ │ + ldreq ip, [r8, #-196] @ 0xffffff3c │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ muleq r0, r0, r2 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - strbteq r3, [r2], #2260 @ 0x8d4 │ │ │ │ + strbteq r2, [r2], #2260 @ 0x8d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #92] @ efa9c <__cxa_atexit@plt+0xe2b9c> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -232159,36 +232159,36 @@ │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ sub r1, r5, #4 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq r3, [r2], #2128 @ 0x850 │ │ │ │ + strbteq r2, [r2], #2128 @ 0x850 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ efae4 <__cxa_atexit@plt+0xe2be4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -232207,16 +232207,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ efb54 <__cxa_atexit@plt+0xe2c54> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r8, #-3516] @ 0xfffff244 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r8, #-3524] @ 0xfffff23c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -232232,18 +232232,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ efbb8 <__cxa_atexit@plt+0xe2cb8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r8, #-3396] @ 0xfffff2bc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r8, #-3404] @ 0xfffff2b4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r3, [r2], #1848 @ 0x738 │ │ │ │ + strbteq r2, [r2], #1848 @ 0x738 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #92] @ efc38 <__cxa_atexit@plt+0xe2d38> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -232262,36 +232262,36 @@ │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ sub r1, r5, #4 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq r3, [r2], #1716 @ 0x6b4 │ │ │ │ + strbteq r2, [r2], #1716 @ 0x6b4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ efc80 <__cxa_atexit@plt+0xe2d80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -232310,16 +232310,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ efcf0 <__cxa_atexit@plt+0xe2df0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r8, #-3104] @ 0xfffff3e0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r8, #-3112] @ 0xfffff3d8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -232335,18 +232335,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ efd54 <__cxa_atexit@plt+0xe2e54> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r8, #-2984] @ 0xfffff458 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r8, #-2992] @ 0xfffff450 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r3, [r2], #1436 @ 0x59c │ │ │ │ + strbteq r2, [r2], #1436 @ 0x59c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r8, r5 │ │ │ │ ldr r1, [r8, #4]! │ │ │ │ ldmib r8, {r2, r7} │ │ │ │ add r0, r9, #8 │ │ │ │ @@ -232365,35 +232365,35 @@ │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq r3, [r2], #1304 @ 0x518 │ │ │ │ + strbteq r2, [r2], #1304 @ 0x518 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ efe18 <__cxa_atexit@plt+0xe2f18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -232412,16 +232412,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ efe88 <__cxa_atexit@plt+0xe2f88> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r8, #-2696] @ 0xfffff578 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r8, #-2704] @ 0xfffff570 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -232437,18 +232437,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ efeec <__cxa_atexit@plt+0xe2fec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r8, #-2576] @ 0xfffff5f0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r8, #-2584] @ 0xfffff5e8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r3, [r2], #1028 @ 0x404 │ │ │ │ + strbteq r2, [r2], #1028 @ 0x404 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, r7 │ │ │ │ add r7, r5, #8 │ │ │ │ ldm r7, {r2, r3, r7} │ │ │ │ mov r1, #0 │ │ │ │ @@ -232535,36 +232535,36 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ mov r9, #0 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq r3, [r2], #624 @ 0x270 │ │ │ │ + strbteq r2, [r2], #624 @ 0x270 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ f00c4 <__cxa_atexit@plt+0xe31c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -232583,16 +232583,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f0134 <__cxa_atexit@plt+0xe3234> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r8, #-2012] @ 0xfffff824 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r8, #-2020] @ 0xfffff81c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -232608,18 +232608,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f0198 <__cxa_atexit@plt+0xe3298> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r8, #-1892] @ 0xfffff89c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r8, #-1900] @ 0xfffff894 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r3, [r2], #344 @ 0x158 │ │ │ │ + strbteq r2, [r2], #344 @ 0x158 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r9, r7 │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r6, r5 │ │ │ │ ldr r8, [r6, #4]! │ │ │ │ @@ -232668,39 +232668,39 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ ldmib sp, {r4, r6} │ │ │ │ mov r9, #0 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r6 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbteq r3, [r2], #80 @ 0x50 │ │ │ │ + strbteq r2, [r2], #80 @ 0x50 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ f02e4 <__cxa_atexit@plt+0xe33e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -232719,16 +232719,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f0354 <__cxa_atexit@plt+0xe3454> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r8, #-1468] @ 0xfffffa44 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r8, #-1476] @ 0xfffffa3c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -232744,45 +232744,45 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f03b8 <__cxa_atexit@plt+0xe34b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r8, #-1348] @ 0xfffffabc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r8, #-1356] @ 0xfffffab4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r3, [r2], #92 @ 0x5c │ │ │ │ + strbteq r2, [r2], #92 @ 0x5c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ f0400 <__cxa_atexit@plt+0xe3500> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq f03f8 <__cxa_atexit@plt+0xe34f8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ - b 262e90 <__cxa_atexit@plt+0x255f90> │ │ │ │ + b 10aa7e8 <__cxa_atexit@plt+0x109d8e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r3, [r2], #20 │ │ │ │ + strbteq r2, [r2], #20 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ - b 262e90 <__cxa_atexit@plt+0x255f90> │ │ │ │ - strbteq r2, [r2], #4068 @ 0xfe4 │ │ │ │ + b 10aa7e8 <__cxa_atexit@plt+0x109d8e8> │ │ │ │ + strbteq r1, [r2], #4068 @ 0xfe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f0494 <__cxa_atexit@plt+0xe3594> │ │ │ │ ldr r2, [pc, #84] @ f049c <__cxa_atexit@plt+0xe359c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -232804,30 +232804,30 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq ip, [r8, #-580] @ 0xfffffdbc │ │ │ │ + ldreq fp, [r8, #-588] @ 0xfffffdb4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq r2, [r2], #3940 @ 0xf64 │ │ │ │ + strbteq r1, [r2], #3940 @ 0xf64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ f04d8 <__cxa_atexit@plt+0xe35d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq f04d0 <__cxa_atexit@plt+0xe35d0> │ │ │ │ b f04e8 <__cxa_atexit@plt+0xe35e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r2, [r2], #3888 @ 0xf30 │ │ │ │ + strbteq r1, [r2], #3888 @ 0xf30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #152] @ f0594 <__cxa_atexit@plt+0xe3694> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -232866,17 +232866,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ f059c <__cxa_atexit@plt+0xe369c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq ip, [r8, #-1828] @ 0xfffff8dc │ │ │ │ - ldreq ip, [r8, #-312] @ 0xfffffec8 │ │ │ │ - ldreq ip, [r8, #-420] @ 0xfffffe5c │ │ │ │ + ldreq fp, [r8, #-1836] @ 0xfffff8d4 │ │ │ │ + ldreq fp, [r8, #-320] @ 0xfffffec0 │ │ │ │ + ldreq fp, [r8, #-428] @ 0xfffffe54 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #100] @ f061c <__cxa_atexit@plt+0xe371c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ @@ -232899,16 +232899,16 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f0620 <__cxa_atexit@plt+0xe3720> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r8, #-340] @ 0xfffffeac │ │ │ │ - ldreq ip, [r8, #-176] @ 0xffffff50 │ │ │ │ + ldreq fp, [r8, #-348] @ 0xfffffea4 │ │ │ │ + ldreq fp, [r8, #-184] @ 0xffffff48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f06a8 <__cxa_atexit@plt+0xe37a8> │ │ │ │ ldr r3, [pc, #132] @ f06c8 <__cxa_atexit@plt+0xe37c8> │ │ │ │ @@ -232941,17 +232941,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq ip, [r8, #-232] @ 0xffffff18 │ │ │ │ + ldreq fp, [r8, #-240] @ 0xffffff10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f071c <__cxa_atexit@plt+0xe381c> │ │ │ │ @@ -232965,17 +232965,17 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq ip, [r8, #-96] @ 0xffffffa0 │ │ │ │ - strbteq r2, [r2], #3644 @ 0xe3c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq fp, [r8, #-104] @ 0xffffff98 │ │ │ │ + strbteq r1, [r2], #3644 @ 0xe3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f07d8 <__cxa_atexit@plt+0xe38d8> │ │ │ │ ldr lr, [pc, #144] @ f07e0 <__cxa_atexit@plt+0xe38e0> │ │ │ │ @@ -233014,16 +233014,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbteq r2, [r2], #2724 @ 0xaa4 │ │ │ │ - strbteq r2, [r2], #3456 @ 0xd80 │ │ │ │ + strbteq r1, [r2], #2724 @ 0xaa4 │ │ │ │ + strbteq r1, [r2], #3456 @ 0xd80 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f082c <__cxa_atexit@plt+0xe392c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -233039,16 +233039,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r2, [r2], #2612 @ 0xa34 │ │ │ │ - strbteq r2, [r2], #3356 @ 0xd1c │ │ │ │ + strbteq r1, [r2], #2612 @ 0xa34 │ │ │ │ + strbteq r1, [r2], #3356 @ 0xd1c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #44 @ 0x2c │ │ │ │ cmp r8, r9 │ │ │ │ bcc f098c <__cxa_atexit@plt+0xe3a8c> │ │ │ │ ldr ip, [pc, #332] @ f09c0 <__cxa_atexit@plt+0xe3ac0> │ │ │ │ @@ -233122,15 +233122,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ ldr r9, [sp, #4] │ │ │ │ @@ -233138,15 +233138,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xffffe91c │ │ │ │ @ instruction: 0xffffec74 │ │ │ │ @ instruction: 0xffffe980 │ │ │ │ @ instruction: 0xffffe7e8 │ │ │ │ @ instruction: 0xffffe44c │ │ │ │ - strbteq r2, [r2], #2948 @ 0xb84 │ │ │ │ + strbteq r1, [r2], #2948 @ 0xb84 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r8, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -233184,22 +233184,22 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ @ instruction: 0xffffddb8 │ │ │ │ - ldreq fp, [r8, #-3192] @ 0xfffff388 │ │ │ │ + ldreq sl, [r8, #-3200] @ 0xfffff380 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f0af8 <__cxa_atexit@plt+0xe3bf8> │ │ │ │ @@ -233209,18 +233209,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -233239,15 +233239,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe794 │ │ │ │ - strbteq r2, [r2], #2560 @ 0xa00 │ │ │ │ + strbteq r1, [r2], #2560 @ 0xa00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi f0bd4 <__cxa_atexit@plt+0xe3cd4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -233273,16 +233273,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ - ldreq fp, [r8, #-2804] @ 0xfffff50c │ │ │ │ - strbteq r2, [r2], #1768 @ 0x6e8 │ │ │ │ + ldreq sl, [r8, #-2812] @ 0xfffff504 │ │ │ │ + strbteq r1, [r2], #1768 @ 0x6e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f0c74 <__cxa_atexit@plt+0xe3d74> │ │ │ │ ldr r2, [pc, #132] @ f0c9c <__cxa_atexit@plt+0xe3d9c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -233316,19 +233316,19 @@ │ │ │ │ ldr r3, [pc, #28] @ f0ca8 <__cxa_atexit@plt+0xe3da8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq fp, [r8, #-2680] @ 0xfffff588 │ │ │ │ - strbteq r2, [r2], #1636 @ 0x664 │ │ │ │ - ldreq fp, [r8, #-2632] @ 0xfffff5b8 │ │ │ │ - ldreq fp, [r8, #-2692] @ 0xfffff57c │ │ │ │ - strbteq r2, [r2], #1584 @ 0x630 │ │ │ │ + ldreq sl, [r8, #-2688] @ 0xfffff580 │ │ │ │ + strbteq r1, [r2], #1636 @ 0x664 │ │ │ │ + ldreq sl, [r8, #-2640] @ 0xfffff5b0 │ │ │ │ + ldreq sl, [r8, #-2700] @ 0xfffff574 │ │ │ │ + strbteq r1, [r2], #1584 @ 0x630 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f0cec <__cxa_atexit@plt+0xe3dec> │ │ │ │ ldr r7, [pc, #56] @ f0d0c <__cxa_atexit@plt+0xe3e0c> │ │ │ │ @@ -233343,18 +233343,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ f0d14 <__cxa_atexit@plt+0xe3e14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r8, #-2560] @ 0xfffff600 │ │ │ │ - strbteq r2, [r2], #1524 @ 0x5f4 │ │ │ │ - ldreq fp, [r8, #-2520] @ 0xfffff628 │ │ │ │ - strbteq r2, [r2], #2196 @ 0x894 │ │ │ │ + ldreq sl, [r8, #-2568] @ 0xfffff5f8 │ │ │ │ + strbteq r1, [r2], #1524 @ 0x5f4 │ │ │ │ + ldreq sl, [r8, #-2528] @ 0xfffff620 │ │ │ │ + strbteq r1, [r2], #2196 @ 0x894 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f0dd0 <__cxa_atexit@plt+0xe3ed0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -233404,15 +233404,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq fp, [r8, #-2372] @ 0xfffff6bc │ │ │ │ + ldreq sl, [r8, #-2380] @ 0xfffff6b4 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xffffd468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -233422,17 +233422,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq fp, [r8, #-2288] @ 0xfffff710 │ │ │ │ - strbteq r2, [r2], #984 @ 0x3d8 │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq sl, [r8, #-2296] @ 0xfffff708 │ │ │ │ + strbteq r1, [r2], #984 @ 0x3d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r1, r5, #12 │ │ │ │ cmp fp, r1 │ │ │ │ bhi f0f20 <__cxa_atexit@plt+0xe4020> │ │ │ │ ldr r3, [pc, #212] @ f0f48 <__cxa_atexit@plt+0xe4048> │ │ │ │ @@ -233471,15 +233471,15 @@ │ │ │ │ str r9, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ str r7, [r6, #32] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ f0f50 <__cxa_atexit@plt+0xe4050> │ │ │ │ @@ -233488,19 +233488,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - strbteq r2, [r2], #772 @ 0x304 │ │ │ │ + strbteq r1, [r2], #772 @ 0x304 │ │ │ │ @ instruction: 0xffff2b94 │ │ │ │ @ instruction: 0xffff27c0 │ │ │ │ @ instruction: 0xffff28f8 │ │ │ │ - strbteq r2, [r2], #716 @ 0x2cc │ │ │ │ + strbteq r1, [r2], #716 @ 0x2cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #164] @ f101c <__cxa_atexit@plt+0xe411c> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -233529,39 +233529,39 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ str r3, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ mov r6, r3 │ │ │ │ b f1008 <__cxa_atexit@plt+0xe4108> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ f1020 <__cxa_atexit@plt+0xe4120> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbteq r2, [r2], #548 @ 0x224 │ │ │ │ + strbteq r1, [r2], #548 @ 0x224 │ │ │ │ @ instruction: 0xffff2aa4 │ │ │ │ @ instruction: 0xffff26d0 │ │ │ │ @ instruction: 0xffff2808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f1050 <__cxa_atexit@plt+0xe4150> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - strbteq r2, [r2], #576 @ 0x240 │ │ │ │ - strbteq r2, [r2], #1380 @ 0x564 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + strbteq r1, [r2], #576 @ 0x240 │ │ │ │ + strbteq r1, [r2], #1380 @ 0x564 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -233585,25 +233585,25 @@ │ │ │ │ str r2, [r1, #16]! │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ str lr, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - ldreq fp, [r8, #-1784] @ 0xfffff908 │ │ │ │ - ldreq fp, [r8, #-1536] @ 0xfffffa00 │ │ │ │ - strbteq r2, [r2], #1216 @ 0x4c0 │ │ │ │ + ldreq sl, [r8, #-1792] @ 0xfffff900 │ │ │ │ + ldreq sl, [r8, #-1544] @ 0xfffff9f8 │ │ │ │ + strbteq r1, [r2], #1216 @ 0x4c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f114c <__cxa_atexit@plt+0xe424c> │ │ │ │ ldr r2, [pc, #56] @ f1158 <__cxa_atexit@plt+0xe4258> │ │ │ │ @@ -233619,15 +233619,15 @@ │ │ │ │ b f1168 <__cxa_atexit@plt+0xe4268> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r2, [r2], #1120 @ 0x460 │ │ │ │ + strbteq r1, [r2], #1120 @ 0x460 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [pc, #156] @ f1218 <__cxa_atexit@plt+0xe4318> │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -233669,15 +233669,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffdf58 │ │ │ │ @ instruction: 0xffffdbbc │ │ │ │ - strbteq r2, [r2], #920 @ 0x398 │ │ │ │ + strbteq r1, [r2], #920 @ 0x398 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ @@ -233703,57 +233703,57 @@ │ │ │ │ str r2, [r1, #16]! │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ str lr, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - ldreq fp, [r8, #-1312] @ 0xfffffae0 │ │ │ │ - ldreq fp, [r8, #-1064] @ 0xfffffbd8 │ │ │ │ + ldreq sl, [r8, #-1320] @ 0xfffffad8 │ │ │ │ + ldreq sl, [r8, #-1072] @ 0xfffffbd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f12f0 <__cxa_atexit@plt+0xe43f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - strbteq r1, [r2], #4020 @ 0xfb4 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + strbteq r0, [r2], #4020 @ 0xfb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f1310 <__cxa_atexit@plt+0xe4410> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - strbteq r1, [r2], #3984 @ 0xf90 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + strbteq r0, [r2], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f1330 <__cxa_atexit@plt+0xe4430> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - strbteq r1, [r2], #3956 @ 0xf74 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + strbteq r0, [r2], #3956 @ 0xf74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f1350 <__cxa_atexit@plt+0xe4450> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - strbteq r1, [r2], #3920 @ 0xf50 │ │ │ │ - strbteq r2, [r2], #616 @ 0x268 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + strbteq r0, [r2], #3920 @ 0xf50 │ │ │ │ + strbteq r1, [r2], #616 @ 0x268 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f13a4 <__cxa_atexit@plt+0xe44a4> │ │ │ │ ldr r2, [pc, #56] @ f13b0 <__cxa_atexit@plt+0xe44b0> │ │ │ │ @@ -233769,15 +233769,15 @@ │ │ │ │ b f13c0 <__cxa_atexit@plt+0xe44c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r2, [r2], #520 @ 0x208 │ │ │ │ + strbteq r1, [r2], #520 @ 0x208 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [pc, #156] @ f1470 <__cxa_atexit@plt+0xe4570> │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -233819,15 +233819,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffdd00 │ │ │ │ @ instruction: 0xffffd964 │ │ │ │ - strbteq r2, [r2], #320 @ 0x140 │ │ │ │ + strbteq r1, [r2], #320 @ 0x140 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ @@ -233853,25 +233853,25 @@ │ │ │ │ str r2, [r1, #16]! │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ str lr, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff86c │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - ldreq fp, [r8, #-712] @ 0xfffffd38 │ │ │ │ - ldreq fp, [r8, #-464] @ 0xfffffe30 │ │ │ │ - strbteq r2, [r2], #144 @ 0x90 │ │ │ │ + ldreq sl, [r8, #-720] @ 0xfffffd30 │ │ │ │ + ldreq sl, [r8, #-472] @ 0xfffffe28 │ │ │ │ + strbteq r1, [r2], #144 @ 0x90 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r6, r5, #36 @ 0x24 │ │ │ │ cmp fp, r6 │ │ │ │ bhi f15f4 <__cxa_atexit@plt+0xe46f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -233921,18 +233921,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ - ldreq fp, [r8, #-308] @ 0xfffffecc │ │ │ │ + ldreq sl, [r8, #-316] @ 0xfffffec4 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbteq r1, [r2], #3276 @ 0xccc │ │ │ │ - strbteq r1, [r2], #3996 @ 0xf9c │ │ │ │ + strbteq r0, [r2], #3276 @ 0xccc │ │ │ │ + strbteq r0, [r2], #3996 @ 0xf9c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ f1668 <__cxa_atexit@plt+0xe4768> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r2, r3, #2 │ │ │ │ mov r3, r5 │ │ │ │ @@ -233942,15 +233942,15 @@ │ │ │ │ bne f165c <__cxa_atexit@plt+0xe475c> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b f166c <__cxa_atexit@plt+0xe476c> │ │ │ │ str r2, [r5] │ │ │ │ mov r7, fp │ │ │ │ b f17f8 <__cxa_atexit@plt+0xe48f8> │ │ │ │ - strbteq r1, [r2], #3152 @ 0xc50 │ │ │ │ + strbteq r0, [r2], #3152 @ 0xc50 │ │ │ │ mov fp, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc f16fc <__cxa_atexit@plt+0xe47fc> │ │ │ │ @@ -233984,32 +233984,32 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ f1734 <__cxa_atexit@plt+0xe4834> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #20] @ f1730 <__cxa_atexit@plt+0xe4830> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xffff410c │ │ │ │ - strbteq r1, [r2], #3028 @ 0xbd4 │ │ │ │ + strbteq r0, [r2], #3028 @ 0xbd4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r1, [r2], #3716 @ 0xe84 │ │ │ │ + strbteq r0, [r2], #3716 @ 0xe84 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b f166c <__cxa_atexit@plt+0xe476c> │ │ │ │ - strbteq r1, [r2], #3688 @ 0xe68 │ │ │ │ + strbteq r0, [r2], #3688 @ 0xe68 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #76] @ f17b4 <__cxa_atexit@plt+0xe48b4> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ str r1, [r5] │ │ │ │ @@ -234026,15 +234026,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b f17f8 <__cxa_atexit@plt+0xe48f8> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbteq r1, [r2], #3588 @ 0xe04 │ │ │ │ + strbteq r0, [r2], #3588 @ 0xe04 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ str r7, [r3] │ │ │ │ str r2, [r5] │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -234081,26 +234081,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ f18bc <__cxa_atexit@plt+0xe49bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #24] @ f18b8 <__cxa_atexit@plt+0xe49b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ @ instruction: 0xffff3f88 │ │ │ │ - strbteq r1, [r2], #2640 @ 0xa50 │ │ │ │ + strbteq r0, [r2], #2640 @ 0xa50 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r1, [r2], #3324 @ 0xcfc │ │ │ │ + strbteq r0, [r2], #3324 @ 0xcfc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b f17f8 <__cxa_atexit@plt+0xe48f8> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -234124,15 +234124,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne f1944 <__cxa_atexit@plt+0xe4a44> │ │ │ │ ldr r5, [pc, #172] @ f19e0 <__cxa_atexit@plt+0xe4ae0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, sl │ │ │ │ - b 4006dc <__cxa_atexit@plt+0x3f37dc> │ │ │ │ + b 3fee74 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc f19b0 <__cxa_atexit@plt+0xe4ab0> │ │ │ │ ldr r7, [pc, #116] @ f19d0 <__cxa_atexit@plt+0xe4ad0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #112] @ f19d4 <__cxa_atexit@plt+0xe4ad4> │ │ │ │ @@ -234154,24 +234154,24 @@ │ │ │ │ mov r7, r8 │ │ │ │ b e5248 <__cxa_atexit@plt+0xd8348> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #24] @ f19dc <__cxa_atexit@plt+0xe4adc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ @ instruction: 0xffff38b8 │ │ │ │ - strbteq r1, [r2], #2320 @ 0x910 │ │ │ │ + strbteq r0, [r2], #2320 @ 0x910 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -234199,25 +234199,25 @@ │ │ │ │ b e5248 <__cxa_atexit@plt+0xd8348> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #24] @ f1a90 <__cxa_atexit@plt+0xe4b90> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ @ instruction: 0xfffff924 │ │ │ │ @ instruction: 0xffff3808 │ │ │ │ - strbteq r1, [r2], #2140 @ 0x85c │ │ │ │ - strbteq r1, [r2], #2368 @ 0x940 │ │ │ │ + strbteq r0, [r2], #2140 @ 0x85c │ │ │ │ + strbteq r0, [r2], #2368 @ 0x940 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -234234,16 +234234,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f1af8 <__cxa_atexit@plt+0xe4bf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff97c0 │ │ │ │ - strbteq r1, [r2], #2292 @ 0x8f4 │ │ │ │ - strbteq r1, [r2], #2264 @ 0x8d8 │ │ │ │ + strbteq r0, [r2], #2292 @ 0x8f4 │ │ │ │ + strbteq r0, [r2], #2264 @ 0x8d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -234260,16 +234260,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f1b60 <__cxa_atexit@plt+0xe4c60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff9758 │ │ │ │ - strbteq r1, [r2], #2188 @ 0x88c │ │ │ │ - strbteq r1, [r2], #2164 @ 0x874 │ │ │ │ + strbteq r0, [r2], #2188 @ 0x88c │ │ │ │ + strbteq r0, [r2], #2164 @ 0x874 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f1c04 <__cxa_atexit@plt+0xe4d04> │ │ │ │ ldr r2, [pc, #156] @ f1c20 <__cxa_atexit@plt+0xe4d20> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -234285,74 +234285,74 @@ │ │ │ │ cmp r1, #2 │ │ │ │ bne f1bd4 <__cxa_atexit@plt+0xe4cd4> │ │ │ │ ldr r5, [pc, #108] @ f1c24 <__cxa_atexit@plt+0xe4d24> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4006dc <__cxa_atexit@plt+0x3f37dc> │ │ │ │ + b 3fee74 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ bcc f1c0c <__cxa_atexit@plt+0xe4d0c> │ │ │ │ ldr r3, [pc, #60] @ f1c28 <__cxa_atexit@plt+0xe4d28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r3, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ sub r8, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - strbteq r1, [r2], #1964 @ 0x7ac │ │ │ │ + strbteq r0, [r2], #1964 @ 0x7ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne f1c64 <__cxa_atexit@plt+0xe4d64> │ │ │ │ ldr r5, [pc, #84] @ f1ca8 <__cxa_atexit@plt+0xe4da8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4006dc <__cxa_atexit@plt+0x3f37dc> │ │ │ │ + b 3fee74 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc f1c98 <__cxa_atexit@plt+0xe4d98> │ │ │ │ ldr r2, [pc, #48] @ f1cac <__cxa_atexit@plt+0xe4dac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - strbteq r1, [r2], #1832 @ 0x728 │ │ │ │ + strbteq r0, [r2], #1832 @ 0x728 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f1cfc <__cxa_atexit@plt+0xe4dfc> │ │ │ │ @@ -234362,26 +234362,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4006dc <__cxa_atexit@plt+0x3f37dc> │ │ │ │ - strbteq r1, [r2], #1752 @ 0x6d8 │ │ │ │ + b 3fee74 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ + strbteq r0, [r2], #1752 @ 0x6d8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f1d98 <__cxa_atexit@plt+0xe4e98> │ │ │ │ ldr lr, [pc, #108] @ f1db4 <__cxa_atexit@plt+0xe4eb4> │ │ │ │ @@ -234410,15 +234410,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b f1d84 <__cxa_atexit@plt+0xe4e84> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq r1, [r2], #1604 @ 0x644 │ │ │ │ + strbteq r0, [r2], #1604 @ 0x644 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq f1de0 <__cxa_atexit@plt+0xe4ee0> │ │ │ │ sub r7, r3, #1 │ │ │ │ str r7, [r5] │ │ │ │ @@ -234460,25 +234460,25 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ f1e8c <__cxa_atexit@plt+0xe4f8c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbteq r1, [r2], #1388 @ 0x56c │ │ │ │ + strbteq r0, [r2], #1388 @ 0x56c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b f1df0 <__cxa_atexit@plt+0xe4ef0> │ │ │ │ - strbteq r1, [r2], #1352 @ 0x548 │ │ │ │ + strbteq r0, [r2], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ bne f1ed8 <__cxa_atexit@plt+0xe4fd8> │ │ │ │ ldr r7, [pc, #140] @ f1f58 <__cxa_atexit@plt+0xe5058> │ │ │ │ @@ -234513,16 +234513,16 @@ │ │ │ │ ldr r7, [pc, #20] @ f1f54 <__cxa_atexit@plt+0xe5054> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffff960c │ │ │ │ - strbteq r1, [r2], #1192 @ 0x4a8 │ │ │ │ - ldreq sl, [r8, #-3312] @ 0xfffff310 │ │ │ │ + strbteq r0, [r2], #1192 @ 0x4a8 │ │ │ │ + ldreq r9, [r8, #-3320] @ 0xfffff308 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f1fa0 <__cxa_atexit@plt+0xe50a0> │ │ │ │ @@ -234538,20 +234538,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f1fb8 <__cxa_atexit@plt+0xe50b8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff9598 │ │ │ │ - strbteq r1, [r2], #1088 @ 0x440 │ │ │ │ + strbteq r0, [r2], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 4006dc <__cxa_atexit@plt+0x3f37dc> │ │ │ │ - strbteq r1, [r2], #1404 @ 0x57c │ │ │ │ + b 3fee74 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ + strbteq r0, [r2], #1404 @ 0x57c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f202c <__cxa_atexit@plt+0xe512c> │ │ │ │ ldr lr, [pc, #72] @ f2038 <__cxa_atexit@plt+0xe5138> │ │ │ │ @@ -234571,16 +234571,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq sl, [r8, #-1692] @ 0xfffff964 │ │ │ │ - strbteq r1, [r2], #1288 @ 0x508 │ │ │ │ + ldreq r9, [r8, #-1700] @ 0xfffff95c │ │ │ │ + strbteq r0, [r2], #1288 @ 0x508 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #156] @ f20f4 <__cxa_atexit@plt+0xe51f4> │ │ │ │ add r6, pc, r6 │ │ │ │ add sl, r7, #7 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -234620,15 +234620,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffd080 │ │ │ │ @ instruction: 0xffffcce8 │ │ │ │ - strbteq r1, [r2], #1096 @ 0x448 │ │ │ │ + strbteq r0, [r2], #1096 @ 0x448 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #148] @ f21ac <__cxa_atexit@plt+0xe52ac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -234665,17 +234665,17 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffc6b8 │ │ │ │ - ldreq sl, [r8, #-1480] @ 0xfffffa38 │ │ │ │ - ldreq sl, [r8, #-1384] @ 0xfffffa98 │ │ │ │ - ldreq sl, [r8, #-1392] @ 0xfffffa90 │ │ │ │ + ldreq r9, [r8, #-1488] @ 0xfffffa30 │ │ │ │ + ldreq r9, [r8, #-1392] @ 0xfffffa90 │ │ │ │ + ldreq r9, [r8, #-1400] @ 0xfffffa88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f21dc <__cxa_atexit@plt+0xe52dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b eb794 <__cxa_atexit@plt+0xde894> │ │ │ │ @@ -234691,16 +234691,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq sl, [r8, #-1308] @ 0xfffffae4 │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq r9, [r8, #-1316] @ 0xfffffadc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f22d0 <__cxa_atexit@plt+0xe53d0> │ │ │ │ ldr lr, [pc, #152] @ f22d8 <__cxa_atexit@plt+0xe53d8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -234724,30 +234724,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq f22c8 <__cxa_atexit@plt+0xe53c8> │ │ │ │ ldr r3, [pc, #80] @ f22e4 <__cxa_atexit@plt+0xe53e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq sl, [r8, #-1100] @ 0xfffffbb4 │ │ │ │ + ldreq r9, [r8, #-1108] @ 0xfffffbac │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne f232c <__cxa_atexit@plt+0xe542c> │ │ │ │ @@ -234758,15 +234758,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq f2340 <__cxa_atexit@plt+0xe5440> │ │ │ │ ldr r3, [pc, #48] @ f234c <__cxa_atexit@plt+0xe544c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -234775,15 +234775,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f2370 <__cxa_atexit@plt+0xe5470> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ cmp r7, #1 │ │ │ │ blt f23b4 <__cxa_atexit@plt+0xe54b4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #88] @ f23e8 <__cxa_atexit@plt+0xe54e8> │ │ │ │ @@ -234807,31 +234807,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f23ec <__cxa_atexit@plt+0xe54ec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq r0, [r2], #3824 @ 0xef0 │ │ │ │ + strbteq pc, [r1], #3824 @ 0xef0 @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp fp, r5 │ │ │ │ bhi f2414 <__cxa_atexit@plt+0xe5514> │ │ │ │ stm r5, {r8, r9} │ │ │ │ mov r7, fp │ │ │ │ b e4e9c <__cxa_atexit@plt+0xd7f9c> │ │ │ │ ldr r7, [pc, #12] @ f2428 <__cxa_atexit@plt+0xe5528> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [r2], #3760 @ 0xeb0 │ │ │ │ - strbteq r0, [r2], #4008 @ 0xfa8 │ │ │ │ + strbteq pc, [r1], #3760 @ 0xeb0 @ │ │ │ │ + strbteq pc, [r1], #4008 @ 0xfa8 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -234848,16 +234848,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f2490 <__cxa_atexit@plt+0xe5590> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff8e28 │ │ │ │ - strbteq r0, [r2], #3932 @ 0xf5c │ │ │ │ - strbteq r0, [r2], #3904 @ 0xf40 │ │ │ │ + strbteq pc, [r1], #3932 @ 0xf5c @ │ │ │ │ + strbteq pc, [r1], #3904 @ 0xf40 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -234874,16 +234874,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f24f8 <__cxa_atexit@plt+0xe55f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff8dc0 │ │ │ │ - strbteq r0, [r2], #3828 @ 0xef4 │ │ │ │ - strbteq r0, [r2], #3804 @ 0xedc │ │ │ │ + strbteq pc, [r1], #3828 @ 0xef4 @ │ │ │ │ + strbteq pc, [r1], #3804 @ 0xedc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi f2580 <__cxa_atexit@plt+0xe5680> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -234917,15 +234917,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - strbteq r0, [r2], #3636 @ 0xe34 │ │ │ │ + strbteq pc, [r1], #3636 @ 0xe34 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -234935,15 +234935,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ beq f263c <__cxa_atexit@plt+0xe573c> │ │ │ │ ldr r3, [pc, #120] @ f265c <__cxa_atexit@plt+0xe575c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 4006dc <__cxa_atexit@plt+0x3f37dc> │ │ │ │ + b 3fee74 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ ldr r3, [pc, #92] @ f2654 <__cxa_atexit@plt+0xe5754> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ beq f263c <__cxa_atexit@plt+0xe573c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -234954,35 +234954,35 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - strbteq r0, [r2], #3444 @ 0xd74 │ │ │ │ + strbteq pc, [r1], #3444 @ 0xd74 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f2684 <__cxa_atexit@plt+0xe5784> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 4006dc <__cxa_atexit@plt+0x3f37dc> │ │ │ │ + b 3fee74 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r0, [r2], #3408 @ 0xd50 │ │ │ │ + strbteq pc, [r1], #3408 @ 0xd50 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f26d0 <__cxa_atexit@plt+0xe57d0> │ │ │ │ @@ -234991,26 +234991,26 @@ │ │ │ │ ldr r1, [pc, #40] @ f26e0 <__cxa_atexit@plt+0xe57e0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4006dc <__cxa_atexit@plt+0x3f37dc> │ │ │ │ - strbteq r0, [r2], #3296 @ 0xce0 │ │ │ │ + b 3fee74 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ + strbteq pc, [r1], #3296 @ 0xce0 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f273c <__cxa_atexit@plt+0xe583c> │ │ │ │ @@ -235018,20 +235018,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - strbteq r0, [r2], #3632 @ 0xe30 │ │ │ │ + strbteq pc, [r1], #3632 @ 0xe30 @ │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f27dc <__cxa_atexit@plt+0xe58dc> │ │ │ │ ldr lr, [pc, #136] @ f27f8 <__cxa_atexit@plt+0xe58f8> │ │ │ │ @@ -235067,16 +235067,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b f27c8 <__cxa_atexit@plt+0xe58c8> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq r9, [r8, #-3876] @ 0xfffff0dc │ │ │ │ - strbteq r0, [r2], #3452 @ 0xd7c │ │ │ │ + ldreq r8, [r8, #-3884] @ 0xfffff0d4 │ │ │ │ + strbteq pc, [r1], #3452 @ 0xd7c @ │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq f2828 <__cxa_atexit@plt+0xe5928> │ │ │ │ sub r7, r3, #1 │ │ │ │ str r7, [r5] │ │ │ │ @@ -235164,36 +235164,36 @@ │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #68] @ f29b8 <__cxa_atexit@plt+0xe5ab8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ str r6, [sp] │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ ldr r6, [sp] │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0xfffff918 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbteq r0, [r2], #3008 @ 0xbc0 │ │ │ │ + strbteq pc, [r1], #3008 @ 0xbc0 @ │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b f2838 <__cxa_atexit@plt+0xe5938> │ │ │ │ - strbteq r0, [r2], #2588 @ 0xa1c │ │ │ │ + strbteq pc, [r1], #2588 @ 0xa1c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ bne f2a00 <__cxa_atexit@plt+0xe5b00> │ │ │ │ ldr r7, [pc, #144] @ f2a84 <__cxa_atexit@plt+0xe5b84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -235228,16 +235228,16 @@ │ │ │ │ ldr r7, [pc, #20] @ f2a80 <__cxa_atexit@plt+0xe5b80> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffff8ae4 │ │ │ │ - strbteq r0, [r2], #2428 @ 0x97c │ │ │ │ - ldreq sl, [r8, #-456] @ 0xfffffe38 │ │ │ │ + strbteq pc, [r1], #2428 @ 0x97c @ │ │ │ │ + ldreq r9, [r8, #-464] @ 0xfffffe30 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp fp, r5 │ │ │ │ bhi f2acc <__cxa_atexit@plt+0xe5bcc> │ │ │ │ ldr r7, [pc, #56] @ f2ae0 <__cxa_atexit@plt+0xe5be0> │ │ │ │ @@ -235253,21 +235253,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f2ae4 <__cxa_atexit@plt+0xe5be4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff8a70 │ │ │ │ - strbteq r0, [r2], #2324 @ 0x914 │ │ │ │ + strbteq pc, [r1], #2324 @ 0x914 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - strbteq r0, [r2], #1264 @ 0x4f0 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + strbteq pc, [r1], #1264 @ 0x4f0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2bb0 <__cxa_atexit@plt+0xe5cb0> │ │ │ │ ldr lr, [pc, #176] @ f2bd0 <__cxa_atexit@plt+0xe5cd0> │ │ │ │ @@ -235311,20 +235311,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r9, [r8, #-2924] @ 0xfffff494 │ │ │ │ - strbteq r0, [r2], #1156 @ 0x484 │ │ │ │ - ldreq r9, [r8, #-2856] @ 0xfffff4d8 │ │ │ │ - strbteq r0, [r2], #1036 @ 0x40c │ │ │ │ + ldreq r8, [r8, #-2932] @ 0xfffff48c │ │ │ │ + strbteq pc, [r1], #1156 @ 0x484 @ │ │ │ │ + ldreq r8, [r8, #-2864] @ 0xfffff4d0 │ │ │ │ + strbteq pc, [r1], #1036 @ 0x40c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -235347,17 +235347,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r0, [r2], #984 @ 0x3d8 │ │ │ │ - ldreq r9, [r8, #-2684] @ 0xfffff584 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq pc, [r1], #984 @ 0x3d8 @ │ │ │ │ + ldreq r8, [r8, #-2692] @ 0xfffff57c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2ce4 <__cxa_atexit@plt+0xe5de4> │ │ │ │ ldr r2, [pc, #104] @ f2cec <__cxa_atexit@plt+0xe5dec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -235384,33 +235384,33 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r9, [r8, #-2572] @ 0xfffff5f4 │ │ │ │ - ldreq r9, [r8, #-3736] @ 0xfffff168 │ │ │ │ - ldreq r9, [r8, #-3848] @ 0xfffff0f8 │ │ │ │ + ldreq r8, [r8, #-2580] @ 0xfffff5ec │ │ │ │ + ldreq r8, [r8, #-3744] @ 0xfffff160 │ │ │ │ + ldreq r8, [r8, #-3856] @ 0xfffff0f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ f2d30 <__cxa_atexit@plt+0xe5e30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ f2d34 <__cxa_atexit@plt+0xe5e34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r8, #-3776] @ 0xfffff140 │ │ │ │ - ldreq r9, [r8, #-3676] @ 0xfffff1a4 │ │ │ │ - strbteq r0, [r2], #1712 @ 0x6b0 │ │ │ │ + ldreq r8, [r8, #-3784] @ 0xfffff138 │ │ │ │ + ldreq r8, [r8, #-3684] @ 0xfffff19c │ │ │ │ + strbteq pc, [r1], #1712 @ 0x6b0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f2d9c <__cxa_atexit@plt+0xe5e9c> │ │ │ │ ldr r2, [pc, #76] @ f2da8 <__cxa_atexit@plt+0xe5ea8> │ │ │ │ @@ -235424,34 +235424,34 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq f2d94 <__cxa_atexit@plt+0xe5e94> │ │ │ │ ldr r3, [pc, #44] @ f2db0 <__cxa_atexit@plt+0xe5eb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq r9, [r8, #-2356] @ 0xfffff6cc │ │ │ │ + ldreq r8, [r8, #-2364] @ 0xfffff6c4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r0, [r2], #1588 @ 0x634 │ │ │ │ + strbteq pc, [r1], #1588 @ 0x634 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f2dd8 <__cxa_atexit@plt+0xe5ed8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r0, [r2], #1548 @ 0x60c │ │ │ │ + strbteq pc, [r1], #1548 @ 0x60c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r7, #1 │ │ │ │ cmp r8, #0 │ │ │ │ ble f2e24 <__cxa_atexit@plt+0xe5f24> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -235489,20 +235489,20 @@ │ │ │ │ ldr r7, [pc, #24] @ f2e98 <__cxa_atexit@plt+0xe5f98> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [r2], #440 @ 0x1b8 │ │ │ │ - strbteq r0, [r2], #1392 @ 0x570 │ │ │ │ - ldreq r9, [r8, #-2192] @ 0xfffff770 │ │ │ │ + strbteq pc, [r1], #440 @ 0x1b8 @ │ │ │ │ + strbteq pc, [r1], #1392 @ 0x570 @ │ │ │ │ + ldreq r8, [r8, #-2200] @ 0xfffff768 │ │ │ │ @ instruction: 0xffff8b24 │ │ │ │ - strbteq r0, [r2], #380 @ 0x17c │ │ │ │ - ldreq r9, [r8, #-2116] @ 0xfffff7bc │ │ │ │ + strbteq pc, [r1], #380 @ 0x17c @ │ │ │ │ + ldreq r8, [r8, #-2124] @ 0xfffff7b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2f0c <__cxa_atexit@plt+0xe600c> │ │ │ │ ldr r2, [pc, #76] @ f2f14 <__cxa_atexit@plt+0xe6014> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -235515,33 +235515,33 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq f2f00 <__cxa_atexit@plt+0xe6000> │ │ │ │ ldr r3, [pc, #44] @ f2f1c <__cxa_atexit@plt+0xe601c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r9, [r8, #-1992] @ 0xfffff838 │ │ │ │ - strbteq r0, [r2], #992 @ 0x3e0 │ │ │ │ + ldreq r8, [r8, #-2000] @ 0xfffff830 │ │ │ │ + strbteq pc, [r1], #992 @ 0x3e0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f2f40 <__cxa_atexit@plt+0xe6040> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - strbteq r0, [r2], #928 @ 0x3a0 │ │ │ │ - strbteq r0, [r2], #168 @ 0xa8 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + strbteq pc, [r1], #928 @ 0x3a0 @ │ │ │ │ + strbteq pc, [r1], #168 @ 0xa8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2ff8 <__cxa_atexit@plt+0xe60f8> │ │ │ │ ldr lr, [pc, #176] @ f3018 <__cxa_atexit@plt+0xe6118> │ │ │ │ @@ -235585,20 +235585,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r9, [r8, #-1828] @ 0xfffff8dc │ │ │ │ - strbteq r0, [r2], #60 @ 0x3c │ │ │ │ - ldreq r9, [r8, #-1760] @ 0xfffff920 │ │ │ │ - strbteq pc, [r1], #4036 @ 0xfc4 @ │ │ │ │ + ldreq r8, [r8, #-1836] @ 0xfffff8d4 │ │ │ │ + strbteq pc, [r1], #60 @ 0x3c @ │ │ │ │ + ldreq r8, [r8, #-1768] @ 0xfffff918 │ │ │ │ + strbteq lr, [r1], #4036 @ 0xfc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -235621,17 +235621,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq pc, [r1], #3984 @ 0xf90 @ │ │ │ │ - ldreq r9, [r8, #-1588] @ 0xfffff9cc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq lr, [r1], #3984 @ 0xf90 │ │ │ │ + ldreq r8, [r8, #-1596] @ 0xfffff9c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f312c <__cxa_atexit@plt+0xe622c> │ │ │ │ ldr r2, [pc, #104] @ f3134 <__cxa_atexit@plt+0xe6234> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -235658,32 +235658,32 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r9, [r8, #-1476] @ 0xfffffa3c │ │ │ │ - ldreq r9, [r8, #-2640] @ 0xfffff5b0 │ │ │ │ - ldreq r9, [r8, #-2752] @ 0xfffff540 │ │ │ │ + ldreq r8, [r8, #-1484] @ 0xfffffa34 │ │ │ │ + ldreq r8, [r8, #-2648] @ 0xfffff5a8 │ │ │ │ + ldreq r8, [r8, #-2760] @ 0xfffff538 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ f3178 <__cxa_atexit@plt+0xe6278> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ f317c <__cxa_atexit@plt+0xe627c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r8, #-2680] @ 0xfffff588 │ │ │ │ - ldreq r9, [r8, #-2580] @ 0xfffff5ec │ │ │ │ + ldreq r8, [r8, #-2688] @ 0xfffff580 │ │ │ │ + ldreq r8, [r8, #-2588] @ 0xfffff5e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f31e0 <__cxa_atexit@plt+0xe62e0> │ │ │ │ ldr r2, [pc, #76] @ f31e8 <__cxa_atexit@plt+0xe62e8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -235696,33 +235696,33 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq f31d4 <__cxa_atexit@plt+0xe62d4> │ │ │ │ ldr r3, [pc, #44] @ f31f0 <__cxa_atexit@plt+0xe62f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r9, [r8, #-1268] @ 0xfffffb0c │ │ │ │ - strbteq r0, [r2], #268 @ 0x10c │ │ │ │ + ldreq r8, [r8, #-1276] @ 0xfffffb04 │ │ │ │ + strbteq pc, [r1], #268 @ 0x10c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f3214 <__cxa_atexit@plt+0xe6314> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - strbteq r0, [r2], #204 @ 0xcc │ │ │ │ - strbteq r0, [r2], #1016 @ 0x3f8 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + strbteq pc, [r1], #204 @ 0xcc @ │ │ │ │ + strbteq pc, [r1], #1016 @ 0x3f8 @ │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r7 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3450 <__cxa_atexit@plt+0xe6550> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -235864,28 +235864,28 @@ │ │ │ │ b f3460 <__cxa_atexit@plt+0xe6560> │ │ │ │ mov r7, #200 @ 0xc8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r8, #-1092] @ 0xfffffbbc │ │ │ │ + ldreq r8, [r8, #-1100] @ 0xfffffbb4 │ │ │ │ @ instruction: 0xffff8ea4 │ │ │ │ @ instruction: 0xffffbd9c │ │ │ │ @ instruction: 0xffffb490 │ │ │ │ @ instruction: 0xffffae80 │ │ │ │ @ instruction: 0xffffa060 │ │ │ │ @ instruction: 0xffff927c │ │ │ │ @ instruction: 0xffff8fd4 │ │ │ │ @ instruction: 0xffffe9c0 │ │ │ │ @ instruction: 0xffffe1b8 │ │ │ │ - ldreq r9, [r8, #-1028] @ 0xfffffbfc │ │ │ │ + ldreq r8, [r8, #-1036] @ 0xfffffbf4 │ │ │ │ @ instruction: 0xffffd7d8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbteq r0, [r2], #236 @ 0xec │ │ │ │ + strbteq pc, [r1], #236 @ 0xec @ │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr ip, [r5, #16] │ │ │ │ ldr lr, [r5, #28] │ │ │ │ @@ -236035,34 +236035,34 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ b f3714 <__cxa_atexit@plt+0xe6814> │ │ │ │ mov r7, #188 @ 0xbc │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r0 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff1dc │ │ │ │ - ldreq r9, [r8, #-1548] @ 0xfffff9f4 │ │ │ │ - ldreq r9, [r8, #-212] @ 0xffffff2c │ │ │ │ - ldreq r9, [r8, #-1384] @ 0xfffffa98 │ │ │ │ + ldreq r8, [r8, #-1556] @ 0xfffff9ec │ │ │ │ + ldreq r8, [r8, #-220] @ 0xffffff24 │ │ │ │ + ldreq r8, [r8, #-1392] @ 0xfffffa90 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ - strbteq pc, [r1], #2464 @ 0x9a0 @ │ │ │ │ + strbteq lr, [r1], #2464 @ 0x9a0 │ │ │ │ @ instruction: 0xfffff63c │ │ │ │ - ldreq r9, [r8, #-100] @ 0xffffff9c │ │ │ │ - ldreq r9, [r8, #-1316] @ 0xfffffadc │ │ │ │ + ldreq r8, [r8, #-108] @ 0xffffff94 │ │ │ │ + ldreq r8, [r8, #-1324] @ 0xfffffad4 │ │ │ │ @ instruction: 0xfffff474 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ @ instruction: 0xfffff6a4 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ - ldreq r9, [r8, #-1644] @ 0xfffff994 │ │ │ │ - ldreq r9, [r8, #-1636] @ 0xfffff99c │ │ │ │ + ldreq r8, [r8, #-1652] @ 0xfffff98c │ │ │ │ + ldreq r8, [r8, #-1644] @ 0xfffff994 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ - strbteq lr, [r1], #3696 @ 0xe70 │ │ │ │ + strbteq sp, [r1], #3696 @ 0xe70 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f387c <__cxa_atexit@plt+0xe697c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -236122,15 +236122,15 @@ │ │ │ │ str r3, [r6, #32] │ │ │ │ str sl, [r6, #36] @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r9, r8 │ │ │ │ mov sl, r3 │ │ │ │ - b ab12ac <__cxa_atexit@plt+0xaa43ac> │ │ │ │ + b 18f8584 <__cxa_atexit@plt+0x18eb684> │ │ │ │ ldr r7, [pc, #340] @ f39d8 <__cxa_atexit@plt+0xe6ad8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ beq f3954 <__cxa_atexit@plt+0xe6a54> │ │ │ │ ldr r7, [pc, #324] @ f39dc <__cxa_atexit@plt+0xe6adc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -236176,27 +236176,27 @@ │ │ │ │ ldr r7, [pc, #216] @ f3a14 <__cxa_atexit@plt+0xe6b14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r9, r8 │ │ │ │ - b ab12ac <__cxa_atexit@plt+0xaa43ac> │ │ │ │ + b 18f8584 <__cxa_atexit@plt+0x18eb684> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r1, r6 │ │ │ │ b f3994 <__cxa_atexit@plt+0xe6a94> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #72] @ f39e4 <__cxa_atexit@plt+0xe6ae4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, #68] @ f39e8 <__cxa_atexit@plt+0xe6ae8> │ │ │ │ @@ -236211,34 +236211,34 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ - ldreq r9, [r8, #-324] @ 0xfffffebc │ │ │ │ - ldreq r8, [r8, #-3948] @ 0xfffff094 │ │ │ │ - strbteq lr, [r1], #3140 @ 0xc44 │ │ │ │ - ldreq r8, [r8, #-3432] @ 0xfffff298 │ │ │ │ + ldreq r8, [r8, #-332] @ 0xfffffeb4 │ │ │ │ + ldreq r7, [r8, #-3956] @ 0xfffff08c │ │ │ │ + strbteq sp, [r1], #3140 @ 0xc44 │ │ │ │ + ldreq r7, [r8, #-3440] @ 0xfffff290 │ │ │ │ muleq r0, r4, r2 │ │ │ │ @ instruction: 0xffffe814 │ │ │ │ - ldreq r9, [r8, #-80] @ 0xffffffb0 │ │ │ │ - ldreq r9, [r8, #-504] @ 0xfffffe08 │ │ │ │ - strbteq lr, [r1], #3108 @ 0xc24 │ │ │ │ - ldreq r8, [r8, #-3324] @ 0xfffff304 │ │ │ │ + ldreq r8, [r8, #-88] @ 0xffffffa8 │ │ │ │ + ldreq r8, [r8, #-512] @ 0xfffffe00 │ │ │ │ + strbteq sp, [r1], #3108 @ 0xc24 │ │ │ │ + ldreq r7, [r8, #-3332] @ 0xfffff2fc │ │ │ │ @ instruction: 0xfffdaa40 │ │ │ │ @ instruction: 0xfffdb294 │ │ │ │ @ instruction: 0xfffdaf3c │ │ │ │ - ldreq r8, [r8, #-3580] @ 0xfffff204 │ │ │ │ - ldreq r8, [r8, #-3460] @ 0xfffff27c │ │ │ │ + ldreq r7, [r8, #-3588] @ 0xfffff1fc │ │ │ │ + ldreq r7, [r8, #-3468] @ 0xfffff274 │ │ │ │ @ instruction: 0xfffdab10 │ │ │ │ @ instruction: 0xfffdb364 │ │ │ │ @ instruction: 0xfffdb00c │ │ │ │ - ldreq r8, [r8, #-3712] @ 0xfffff180 │ │ │ │ - strbteq lr, [r1], #2992 @ 0xbb0 │ │ │ │ + ldreq r7, [r8, #-3720] @ 0xfffff178 │ │ │ │ + strbteq sp, [r1], #2992 @ 0xbb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #224] @ f3b20 <__cxa_atexit@plt+0xe6c20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -236279,36 +236279,36 @@ │ │ │ │ str r2, [r6, #32] │ │ │ │ str sl, [r6, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r9, r8 │ │ │ │ mov sl, r2 │ │ │ │ - b ab12ac <__cxa_atexit@plt+0xaa43ac> │ │ │ │ + b 18f8584 <__cxa_atexit@plt+0x18eb684> │ │ │ │ mov r1, r6 │ │ │ │ b f3b00 <__cxa_atexit@plt+0xe6c00> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #32] @ f3b28 <__cxa_atexit@plt+0xe6c28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, #28] @ f3b2c <__cxa_atexit@plt+0xe6c2c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r8, #-3552] @ 0xfffff220 │ │ │ │ - ldreq r8, [r8, #-3976] @ 0xfffff078 │ │ │ │ - strbteq lr, [r1], #2776 @ 0xad8 │ │ │ │ - ldreq r8, [r8, #-2992] @ 0xfffff450 │ │ │ │ + ldreq r7, [r8, #-3560] @ 0xfffff218 │ │ │ │ + ldreq r7, [r8, #-3984] @ 0xfffff070 │ │ │ │ + strbteq sp, [r1], #2776 @ 0xad8 │ │ │ │ + ldreq r7, [r8, #-3000] @ 0xfffff448 │ │ │ │ @ instruction: 0xfffda89c │ │ │ │ @ instruction: 0xfffdb0f0 │ │ │ │ @ instruction: 0xfffdad98 │ │ │ │ - ldreq r8, [r8, #-3084] @ 0xfffff3f4 │ │ │ │ - strbteq lr, [r1], #2712 @ 0xa98 │ │ │ │ + ldreq r7, [r8, #-3092] @ 0xfffff3ec │ │ │ │ + strbteq sp, [r1], #2712 @ 0xa98 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [pc, #232] @ f3c44 <__cxa_atexit@plt+0xe6d44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ @@ -236352,36 +236352,36 @@ │ │ │ │ ldr r7, [pc, #104] @ f3c64 <__cxa_atexit@plt+0xe6d64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r9, r8 │ │ │ │ - b ab12ac <__cxa_atexit@plt+0xaa43ac> │ │ │ │ + b 18f8584 <__cxa_atexit@plt+0x18eb684> │ │ │ │ mov r1, r6 │ │ │ │ b f3c24 <__cxa_atexit@plt+0xe6d24> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #32] @ f3c4c <__cxa_atexit@plt+0xe6d4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, #28] @ f3c50 <__cxa_atexit@plt+0xe6d50> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r8, #-3712] @ 0xfffff180 │ │ │ │ - ldreq r8, [r8, #-3244] @ 0xfffff354 │ │ │ │ - strbteq lr, [r1], #2484 @ 0x9b4 │ │ │ │ - ldreq r8, [r8, #-2776] @ 0xfffff528 │ │ │ │ + ldreq r7, [r8, #-3720] @ 0xfffff178 │ │ │ │ + ldreq r7, [r8, #-3252] @ 0xfffff34c │ │ │ │ + strbteq sp, [r1], #2484 @ 0x9b4 │ │ │ │ + ldreq r7, [r8, #-2784] @ 0xfffff520 │ │ │ │ @ instruction: 0xfffda780 │ │ │ │ @ instruction: 0xfffdafd4 │ │ │ │ @ instruction: 0xfffdac7c │ │ │ │ - ldreq r8, [r8, #-2876] @ 0xfffff4c4 │ │ │ │ - ldreq r8, [r8, #-2756] @ 0xfffff53c │ │ │ │ + ldreq r7, [r8, #-2884] @ 0xfffff4bc │ │ │ │ + ldreq r7, [r8, #-2764] @ 0xfffff534 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #124 @ 0x7c │ │ │ │ cmp fp, r6 │ │ │ │ bhi f3d70 <__cxa_atexit@plt+0xe6e70> │ │ │ │ @@ -236439,42 +236439,42 @@ │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r5, #32] │ │ │ │ mov r4, r6 │ │ │ │ ldr r6, [sp] │ │ │ │ mov r7, fp │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b 9b6cd4 <__cxa_atexit@plt+0x9a9dd4> │ │ │ │ + b 17fdfac <__cxa_atexit@plt+0x17f10ac> │ │ │ │ mov r6, r3 │ │ │ │ b f3d80 <__cxa_atexit@plt+0xe6e80> │ │ │ │ mov r7, #128 @ 0x80 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f3d90 <__cxa_atexit@plt+0xe6e90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [r1], #2360 @ 0x938 @ │ │ │ │ - ldreq r8, [r8, #-3292] @ 0xfffff324 │ │ │ │ + strbteq lr, [r1], #2360 @ 0x938 │ │ │ │ + ldreq r7, [r8, #-3300] @ 0xfffff31c │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbteq pc, [r1], #2316 @ 0x90c @ │ │ │ │ + strbteq lr, [r1], #2316 @ 0x90c │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ f3dd4 <__cxa_atexit@plt+0xe6ed4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq f3dcc <__cxa_atexit@plt+0xe6ecc> │ │ │ │ b f3de4 <__cxa_atexit@plt+0xe6ee4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq pc, [r1], #2256 @ 0x8d0 @ │ │ │ │ + strbteq lr, [r1], #2256 @ 0x8d0 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f3e0c <__cxa_atexit@plt+0xe6f0c> │ │ │ │ ldr r3, [pc, #116] @ f3e6c <__cxa_atexit@plt+0xe6f6c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -236501,18 +236501,18 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq f3e58 <__cxa_atexit@plt+0xe6f58> │ │ │ │ b f3ff8 <__cxa_atexit@plt+0xe70f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - ldreq r8, [r8, #-2744] @ 0xfffff548 │ │ │ │ + ldreq r7, [r8, #-2752] @ 0xfffff540 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbteq pc, [r1], #2104 @ 0x838 @ │ │ │ │ + strbteq lr, [r1], #2104 @ 0x838 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne f3ea8 <__cxa_atexit@plt+0xe6fa8> │ │ │ │ ldr r3, [pc, #120] @ f3f08 <__cxa_atexit@plt+0xe7008> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -236540,20 +236540,20 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq f3ef4 <__cxa_atexit@plt+0xe6ff4> │ │ │ │ b f3ff8 <__cxa_atexit@plt+0xe70f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq r8, [r8, #-2588] @ 0xfffff5e4 │ │ │ │ + ldreq r7, [r8, #-2596] @ 0xfffff5dc │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq pc, [r1], #532 @ 0x214 @ │ │ │ │ - strbteq pc, [r1], #520 @ 0x208 @ │ │ │ │ - strbteq pc, [r1], #1912 @ 0x778 @ │ │ │ │ + strbteq lr, [r1], #532 @ 0x214 │ │ │ │ + strbteq lr, [r1], #520 @ 0x208 │ │ │ │ + strbteq lr, [r1], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ f3f58 <__cxa_atexit@plt+0xe7058> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -236563,15 +236563,15 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq f3f50 <__cxa_atexit@plt+0xe7050> │ │ │ │ b f3ff8 <__cxa_atexit@plt+0xe70f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbteq pc, [r1], #1840 @ 0x730 @ │ │ │ │ + strbteq lr, [r1], #1840 @ 0x730 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ f3fa0 <__cxa_atexit@plt+0xe70a0> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -236581,15 +236581,15 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq f3f98 <__cxa_atexit@plt+0xe7098> │ │ │ │ b f3ff8 <__cxa_atexit@plt+0xe70f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq pc, [r1], #1768 @ 0x6e8 @ │ │ │ │ + strbteq lr, [r1], #1768 @ 0x6e8 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ f3fe8 <__cxa_atexit@plt+0xe70e8> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -236599,15 +236599,15 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq f3fe0 <__cxa_atexit@plt+0xe70e0> │ │ │ │ b f3ff8 <__cxa_atexit@plt+0xe70f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq pc, [r1], #1696 @ 0x6a0 @ │ │ │ │ + strbteq lr, [r1], #1696 @ 0x6a0 │ │ │ │ andeq r0, r0, r5, ror r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f4020 <__cxa_atexit@plt+0xe7120> │ │ │ │ ldr r3, [pc, #128] @ f408c <__cxa_atexit@plt+0xe718c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -236635,20 +236635,20 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #28] @ f4088 <__cxa_atexit@plt+0xe7188> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #6 │ │ │ │ - ldreq r8, [r8, #-2212] @ 0xfffff75c │ │ │ │ + ldreq r7, [r8, #-2220] @ 0xfffff754 │ │ │ │ andeq r0, r0, r4, asr r3 │ │ │ │ - strbteq pc, [r1], #384 @ 0x180 @ │ │ │ │ - strbteq pc, [r1], #364 @ 0x16c @ │ │ │ │ + strbteq lr, [r1], #384 @ 0x180 │ │ │ │ + strbteq lr, [r1], #364 @ 0x16c │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq pc, [r1], #1532 @ 0x5fc @ │ │ │ │ + strbteq lr, [r1], #1532 @ 0x5fc │ │ │ │ andeq r0, r0, r5, ror r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq f40ec <__cxa_atexit@plt+0xe71ec> │ │ │ │ cmp r3, #3 │ │ │ │ bne f410c <__cxa_atexit@plt+0xe720c> │ │ │ │ @@ -236688,83 +236688,83 @@ │ │ │ │ ldr r7, [pc, #44] @ f4168 <__cxa_atexit@plt+0xe7268> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #36] @ f416c <__cxa_atexit@plt+0xe726c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - strbteq lr, [r1], #4000 @ 0xfa0 │ │ │ │ - strbteq lr, [r1], #3988 @ 0xf94 │ │ │ │ + strbteq sp, [r1], #4000 @ 0xfa0 │ │ │ │ + strbteq sp, [r1], #3988 @ 0xf94 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ - strbteq lr, [r1], #4048 @ 0xfd0 │ │ │ │ - strbteq lr, [r1], #4036 @ 0xfc4 │ │ │ │ + strbteq sp, [r1], #4048 @ 0xfd0 │ │ │ │ + strbteq sp, [r1], #4036 @ 0xfc4 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - strbteq lr, [r1], #4000 @ 0xfa0 │ │ │ │ - strbteq lr, [r1], #3988 @ 0xf94 │ │ │ │ + strbteq sp, [r1], #4000 @ 0xfa0 │ │ │ │ + strbteq sp, [r1], #3988 @ 0xf94 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbteq pc, [r1], #20 @ │ │ │ │ - strbteq pc, [r1], #4 @ │ │ │ │ - strbteq pc, [r1], #1280 @ 0x500 @ │ │ │ │ + strbteq lr, [r1], #20 │ │ │ │ + strbteq lr, [r1], #4 │ │ │ │ + strbteq lr, [r1], #1280 @ 0x500 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ f41b0 <__cxa_atexit@plt+0xe72b0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 400574 <__cxa_atexit@plt+0x3f3674> │ │ │ │ + b 3fed2c <__cxa_atexit@plt+0x3f1e2c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq pc, [r1], #1208 @ 0x4b8 @ │ │ │ │ + strbteq lr, [r1], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f41d4 <__cxa_atexit@plt+0xe72d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq pc, [r1], #1156 @ 0x484 @ │ │ │ │ + strbteq lr, [r1], #1156 @ 0x484 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ f4218 <__cxa_atexit@plt+0xe7318> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq pc, [r1], #1088 @ 0x440 @ │ │ │ │ + strbteq lr, [r1], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r5, ror r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ f4254 <__cxa_atexit@plt+0xe7354> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ f4258 <__cxa_atexit@plt+0xe7358> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r0, [pc, #16] @ f425c <__cxa_atexit@plt+0xe735c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - strbteq lr, [r1], #4000 @ 0xfa0 │ │ │ │ - strbteq lr, [r1], #3980 @ 0xf8c │ │ │ │ - strbteq pc, [r1], #1020 @ 0x3fc @ │ │ │ │ + strbteq sp, [r1], #4000 @ 0xfa0 │ │ │ │ + strbteq sp, [r1], #3980 @ 0xf8c │ │ │ │ + strbteq lr, [r1], #1020 @ 0x3fc │ │ │ │ andeq r0, r0, r5, ror r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ f42a0 <__cxa_atexit@plt+0xe73a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -236773,17 +236773,17 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ f42a8 <__cxa_atexit@plt+0xe73a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - strbteq lr, [r1], #3920 @ 0xf50 │ │ │ │ - strbteq lr, [r1], #3900 @ 0xf3c │ │ │ │ - strbteq pc, [r1], #944 @ 0x3b0 @ │ │ │ │ + strbteq sp, [r1], #3920 @ 0xf50 │ │ │ │ + strbteq sp, [r1], #3900 @ 0xf3c │ │ │ │ + strbteq lr, [r1], #944 @ 0x3b0 │ │ │ │ andeq r0, r0, r5, ror r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ f42ec <__cxa_atexit@plt+0xe73ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -236792,17 +236792,17 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ f42f4 <__cxa_atexit@plt+0xe73f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbteq lr, [r1], #3844 @ 0xf04 │ │ │ │ - strbteq lr, [r1], #3824 @ 0xef0 │ │ │ │ - strbteq pc, [r1], #868 @ 0x364 @ │ │ │ │ + strbteq sp, [r1], #3844 @ 0xf04 │ │ │ │ + strbteq sp, [r1], #3824 @ 0xef0 │ │ │ │ + strbteq lr, [r1], #868 @ 0x364 │ │ │ │ andeq r0, r0, r5, ror r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ f4338 <__cxa_atexit@plt+0xe7438> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -236811,17 +236811,17 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ f4340 <__cxa_atexit@plt+0xe7440> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq lr, [r1], #3768 @ 0xeb8 │ │ │ │ - strbteq lr, [r1], #3748 @ 0xea4 │ │ │ │ - strbteq pc, [r1], #792 @ 0x318 @ │ │ │ │ + strbteq sp, [r1], #3768 @ 0xeb8 │ │ │ │ + strbteq sp, [r1], #3748 @ 0xea4 │ │ │ │ + strbteq lr, [r1], #792 @ 0x318 │ │ │ │ andeq r0, r0, r5, ror r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ f4384 <__cxa_atexit@plt+0xe7484> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -236830,33 +236830,33 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ f438c <__cxa_atexit@plt+0xe748c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq lr, [r1], #3692 @ 0xe6c │ │ │ │ - strbteq lr, [r1], #3672 @ 0xe58 │ │ │ │ - strbteq pc, [r1], #700 @ 0x2bc @ │ │ │ │ + strbteq sp, [r1], #3692 @ 0xe6c │ │ │ │ + strbteq sp, [r1], #3672 @ 0xe58 │ │ │ │ + strbteq lr, [r1], #700 @ 0x2bc │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #28] @ f43cc <__cxa_atexit@plt+0xe74cc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r3, [r5, #28] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 33b47c <__cxa_atexit@plt+0x32e57c> │ │ │ │ + b 1182dd4 <__cxa_atexit@plt+0x1175ed4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq pc, [r1], #620 @ 0x26c @ │ │ │ │ + strbteq lr, [r1], #620 @ 0x26c │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ f4410 <__cxa_atexit@plt+0xe7510> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -236865,83 +236865,83 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ f4418 <__cxa_atexit@plt+0xe7518> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq lr, [r1], #3332 @ 0xd04 │ │ │ │ - strbteq lr, [r1], #3312 @ 0xcf0 │ │ │ │ - strbteq pc, [r1], #528 @ 0x210 @ │ │ │ │ - ldreq lr, [r3], #2752 @ 0xac0 │ │ │ │ + strbteq sp, [r1], #3332 @ 0xd04 │ │ │ │ + strbteq sp, [r1], #3312 @ 0xcf0 │ │ │ │ + strbteq lr, [r1], #528 @ 0x210 │ │ │ │ + ldreq lr, [r3], #1984 @ 0x7c0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ f4458 <__cxa_atexit@plt+0xe7558> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq pc, [r1], #464 @ 0x1d0 @ │ │ │ │ - ldreq lr, [r3], #2696 @ 0xa88 │ │ │ │ + strbteq lr, [r1], #464 @ 0x1d0 │ │ │ │ + ldreq lr, [r3], #1928 @ 0x788 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r1, [pc, #36] @ f4494 <__cxa_atexit@plt+0xe7594> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #32] │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r1, [r5] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq pc, [r1], #404 @ 0x194 @ │ │ │ │ - ldreq lr, [r3], #2644 @ 0xa54 │ │ │ │ + strbteq lr, [r1], #404 @ 0x194 │ │ │ │ + ldreq lr, [r3], #1876 @ 0x754 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r1, [pc, #28] @ f44c8 <__cxa_atexit@plt+0xe75c8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq pc, [r1], #352 @ 0x160 @ │ │ │ │ + strbteq lr, [r1], #352 @ 0x160 │ │ │ │ strdeq r0, [r1], -r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #36] @ f4504 <__cxa_atexit@plt+0xe7604> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #20]! │ │ │ │ ldr sl, [r5, #-16] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq pc, [r1], #292 @ 0x124 @ │ │ │ │ + strbteq lr, [r1], #292 @ 0x124 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r8, [r5], #-8 │ │ │ │ b f4530 <__cxa_atexit@plt+0xe7630> │ │ │ │ - strbteq pc, [r1], #264 @ 0x108 @ │ │ │ │ + strbteq lr, [r1], #264 @ 0x108 │ │ │ │ andeq r0, r0, r3, ror r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov sl, r5 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -237034,73 +237034,73 @@ │ │ │ │ str r9, [sl, #76] @ 0x4c │ │ │ │ str r7, [sl] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, sl │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r7, r8 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldr r3, [pc, #56] @ f46fc <__cxa_atexit@plt+0xe77fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, #68 @ 0x44 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r3, [sl] │ │ │ │ mov r5, sl │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xffffeccc │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbteq lr, [r1], #2716 @ 0xa9c │ │ │ │ - strbteq lr, [r1], #2700 @ 0xa8c │ │ │ │ + strbteq sp, [r1], #2716 @ 0xa9c │ │ │ │ + strbteq sp, [r1], #2700 @ 0xa8c │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - strbteq lr, [r1], #2792 @ 0xae8 │ │ │ │ + strbteq sp, [r1], #2792 @ 0xae8 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbteq lr, [r1], #2760 @ 0xac8 │ │ │ │ - strbteq lr, [r1], #2744 @ 0xab8 │ │ │ │ + strbteq sp, [r1], #2760 @ 0xac8 │ │ │ │ + strbteq sp, [r1], #2744 @ 0xab8 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ f4738 <__cxa_atexit@plt+0xe7838> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r1, #120 @ 0x78 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 40068c <__cxa_atexit@plt+0x3f378c> │ │ │ │ + b 3fee24 <__cxa_atexit@plt+0x3f1f24> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ ldrshteq pc, [pc], -r3 @ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ f4788 <__cxa_atexit@plt+0xe7888> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r5, #64]! @ 0x40 │ │ │ │ ldr r2, [r5, #-60] @ 0xffffffc4 │ │ │ │ ldmib r5, {r1, sl} │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 40068c <__cxa_atexit@plt+0x3f378c> │ │ │ │ + b 3fee24 <__cxa_atexit@plt+0x3f1f24> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ - strbteq lr, [r1], #2404 @ 0x964 │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ + strbteq sp, [r1], #2404 @ 0x964 │ │ │ │ ldrshteq pc, [pc], #-179 @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ ldr r1, [r5, #24] │ │ │ │ add r0, r7, #8 │ │ │ │ add r3, r1, r3 │ │ │ │ add r1, r3, #8 │ │ │ │ @@ -237112,46 +237112,46 @@ │ │ │ │ str r7, [r5, #72] @ 0x48 │ │ │ │ str r2, [r5] │ │ │ │ ldr r0, [pc, #16] @ f47f4 <__cxa_atexit@plt+0xe78f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq lr, [r1], #2360 @ 0x938 │ │ │ │ - strbteq lr, [r1], #2344 @ 0x928 │ │ │ │ + strbteq sp, [r1], #2360 @ 0x938 │ │ │ │ + strbteq sp, [r1], #2344 @ 0x928 │ │ │ │ ldrshteq pc, [pc], -r3 @ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ f4828 <__cxa_atexit@plt+0xe7928> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r5, #64]! @ 0x40 │ │ │ │ ldr r1, [r5, #-60] @ 0xffffffc4 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 40068c <__cxa_atexit@plt+0x3f378c> │ │ │ │ + b 3fee24 <__cxa_atexit@plt+0x3f1f24> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ ldrshteq pc, [pc], -r3 @ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ f4870 <__cxa_atexit@plt+0xe7970> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ ldr sl, [r5, #72] @ 0x48 │ │ │ │ ldr r9, [r5, #76] @ 0x4c │ │ │ │ mov r1, #0 │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r8, r7 │ │ │ │ - b 40068c <__cxa_atexit@plt+0x3f378c> │ │ │ │ + b 3fee24 <__cxa_atexit@plt+0x3f1f24> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrshteq pc, [pc], #179 @ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -237169,25 +237169,25 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ ldr r3, [pc, #24] @ f48f8 <__cxa_atexit@plt+0xe79f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r8, [r8, #-56] @ 0xffffffc8 │ │ │ │ - ldreq r7, [r8, #-3572] @ 0xfffff20c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r7, [r8, #-64] @ 0xffffffc0 │ │ │ │ + ldreq r6, [r8, #-3580] @ 0xfffff204 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - strbteq lr, [r1], #3512 @ 0xdb8 │ │ │ │ + strbteq sp, [r1], #3512 @ 0xdb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f49b0 <__cxa_atexit@plt+0xe7ab0> │ │ │ │ ldr r3, [pc, #160] @ f49c0 <__cxa_atexit@plt+0xe7ac0> │ │ │ │ @@ -237231,16 +237231,16 @@ │ │ │ │ ldr r7, [pc, #20] @ f49cc <__cxa_atexit@plt+0xe7acc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - strbteq lr, [r1], #3352 @ 0xd18 │ │ │ │ - strbteq lr, [r1], #3304 @ 0xce8 │ │ │ │ + strbteq sp, [r1], #3352 @ 0xd18 │ │ │ │ + strbteq sp, [r1], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #112] @ f4a60 <__cxa_atexit@plt+0xe7b60> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -237270,15 +237270,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbteq lr, [r1], #3152 @ 0xc50 │ │ │ │ + strbteq sp, [r1], #3152 @ 0xc50 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [pc, #52] @ f4ab4 <__cxa_atexit@plt+0xe7bb4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ @@ -237290,39 +237290,39 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ b f3c74 <__cxa_atexit@plt+0xe6d74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq lr, [r1], #3072 @ 0xc00 │ │ │ │ + strbteq sp, [r1], #3072 @ 0xc00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldmdb r5, {r3, sl} │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ b f3c74 <__cxa_atexit@plt+0xe6d74> │ │ │ │ - strbteq lr, [r1], #3064 @ 0xbf8 │ │ │ │ + strbteq sp, [r1], #3064 @ 0xbf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4b0c <__cxa_atexit@plt+0xe7c0c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ f4b14 <__cxa_atexit@plt+0xe7c14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b ab67d4 <__cxa_atexit@plt+0xaa98d4> │ │ │ │ + b 18fdaac <__cxa_atexit@plt+0x18f0bac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r8, #-2976] @ 0xfffff460 │ │ │ │ - strbteq lr, [r1], #2996 @ 0xbb4 │ │ │ │ + ldreq r6, [r8, #-2984] @ 0xfffff458 │ │ │ │ + strbteq sp, [r1], #2996 @ 0xbb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4bcc <__cxa_atexit@plt+0xe7ccc> │ │ │ │ ldr r7, [pc, #184] @ f4bf4 <__cxa_atexit@plt+0xe7cf4> │ │ │ │ @@ -237368,20 +237368,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbteq lr, [r1], #2832 @ 0xb10 │ │ │ │ + strbteq sp, [r1], #2832 @ 0xb10 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - ldreq r7, [r8, #-3896] @ 0xfffff0c8 │ │ │ │ - strbteq lr, [r1], #2764 @ 0xacc │ │ │ │ + ldreq r6, [r8, #-3904] @ 0xfffff0c0 │ │ │ │ + strbteq sp, [r1], #2764 @ 0xacc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc f4c74 <__cxa_atexit@plt+0xe7d74> │ │ │ │ @@ -237403,54 +237403,54 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r8, r9, sl} │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - ldreq r7, [r8, #-3700] @ 0xfffff18c │ │ │ │ - strbteq lr, [r1], #2640 @ 0xa50 │ │ │ │ + ldreq r6, [r8, #-3708] @ 0xfffff184 │ │ │ │ + strbteq sp, [r1], #2640 @ 0xa50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ f4cac <__cxa_atexit@plt+0xe7dac> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - strbteq lr, [r1], #2624 @ 0xa40 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + strbteq sp, [r1], #2624 @ 0xa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4d08 <__cxa_atexit@plt+0xe7e08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f4d00 <__cxa_atexit@plt+0xe7e00> │ │ │ │ ldr r3, [pc, #48] @ f4d10 <__cxa_atexit@plt+0xe7e10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ f4d14 <__cxa_atexit@plt+0xe7e14> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ f4d18 <__cxa_atexit@plt+0xe7e18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r3, [r3], #1227 @ 0x4cb │ │ │ │ - ldreq r7, [r8, #-2468] @ 0xfffff65c │ │ │ │ + ldreq r3, [r3], #459 @ 0x1cb │ │ │ │ + ldreq r6, [r8, #-2476] @ 0xfffff654 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -237468,16 +237468,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f4d88 <__cxa_atexit@plt+0xe7e88> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r8, #-2952] @ 0xfffff478 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r8, #-2960] @ 0xfffff470 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -237493,44 +237493,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f4dec <__cxa_atexit@plt+0xe7eec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r8, #-2832] @ 0xfffff4f0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r8, #-2840] @ 0xfffff4e8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4e48 <__cxa_atexit@plt+0xe7f48> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f4e40 <__cxa_atexit@plt+0xe7f40> │ │ │ │ ldr r3, [pc, #48] @ f4e50 <__cxa_atexit@plt+0xe7f50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ f4e54 <__cxa_atexit@plt+0xe7f54> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ f4e58 <__cxa_atexit@plt+0xe7f58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r4, [r3], #515 @ 0x203 │ │ │ │ - ldreq r7, [r8, #-2148] @ 0xfffff79c │ │ │ │ + ldreq r3, [r3], #3843 @ 0xf03 │ │ │ │ + ldreq r6, [r8, #-2156] @ 0xfffff794 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -237548,16 +237548,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f4ec8 <__cxa_atexit@plt+0xe7fc8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r8, #-2632] @ 0xfffff5b8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r8, #-2640] @ 0xfffff5b0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -237573,44 +237573,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f4f2c <__cxa_atexit@plt+0xe802c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r8, #-2512] @ 0xfffff630 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r8, #-2520] @ 0xfffff628 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4f88 <__cxa_atexit@plt+0xe8088> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f4f80 <__cxa_atexit@plt+0xe8080> │ │ │ │ ldr r3, [pc, #48] @ f4f90 <__cxa_atexit@plt+0xe8090> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ f4f94 <__cxa_atexit@plt+0xe8094> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ f4f98 <__cxa_atexit@plt+0xe8098> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r3, [r3], #578 @ 0x242 │ │ │ │ - ldreq r7, [r8, #-1828] @ 0xfffff8dc │ │ │ │ + ldreq r2, [r3], #3906 @ 0xf42 │ │ │ │ + ldreq r6, [r8, #-1836] @ 0xfffff8d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -237628,16 +237628,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f5008 <__cxa_atexit@plt+0xe8108> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r8, #-2312] @ 0xfffff6f8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r8, #-2320] @ 0xfffff6f0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -237653,44 +237653,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f506c <__cxa_atexit@plt+0xe816c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r8, #-2192] @ 0xfffff770 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r8, #-2200] @ 0xfffff768 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f50c8 <__cxa_atexit@plt+0xe81c8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f50c0 <__cxa_atexit@plt+0xe81c0> │ │ │ │ ldr r3, [pc, #48] @ f50d0 <__cxa_atexit@plt+0xe81d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ f50d4 <__cxa_atexit@plt+0xe81d4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ f50d8 <__cxa_atexit@plt+0xe81d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r3, [r3], #252 @ 0xfc │ │ │ │ - ldreq r7, [r8, #-1508] @ 0xfffffa1c │ │ │ │ + ldreq r2, [r3], #3580 @ 0xdfc │ │ │ │ + ldreq r6, [r8, #-1516] @ 0xfffffa14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -237708,16 +237708,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f5148 <__cxa_atexit@plt+0xe8248> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r8, #-1992] @ 0xfffff838 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r8, #-2000] @ 0xfffff830 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -237733,44 +237733,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f51ac <__cxa_atexit@plt+0xe82ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r8, #-1872] @ 0xfffff8b0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r8, #-1880] @ 0xfffff8a8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5208 <__cxa_atexit@plt+0xe8308> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f5200 <__cxa_atexit@plt+0xe8300> │ │ │ │ ldr r3, [pc, #48] @ f5210 <__cxa_atexit@plt+0xe8310> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ f5214 <__cxa_atexit@plt+0xe8314> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ f5218 <__cxa_atexit@plt+0xe8318> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r2, [r3], #4020 @ 0xfb4 │ │ │ │ - ldreq r7, [r8, #-1188] @ 0xfffffb5c │ │ │ │ + ldreq r2, [r3], #3252 @ 0xcb4 │ │ │ │ + ldreq r6, [r8, #-1196] @ 0xfffffb54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -237788,16 +237788,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f5288 <__cxa_atexit@plt+0xe8388> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r8, #-1672] @ 0xfffff978 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r8, #-1680] @ 0xfffff970 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -237813,16 +237813,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f52ec <__cxa_atexit@plt+0xe83ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r8, #-1552] @ 0xfffff9f0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r8, #-1560] @ 0xfffff9e8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -237857,51 +237857,51 @@ │ │ │ │ bx ip │ │ │ │ ldr r7, [pc, #40] @ f53ac <__cxa_atexit@plt+0xe84ac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbteq lr, [r1], #988 @ 0x3dc │ │ │ │ - ldreq r7, [r8, #-1464] @ 0xfffffa48 │ │ │ │ - ldreq r7, [r8, #-1944] @ 0xfffff868 │ │ │ │ - ldreq r7, [r8, #-2312] @ 0xfffff6f8 │ │ │ │ - ldreq r7, [r8, #-1928] @ 0xfffff878 │ │ │ │ - ldreq r7, [r8, #-1912] @ 0xfffff888 │ │ │ │ - strbteq lr, [r1], #1128 @ 0x468 │ │ │ │ - strbteq lr, [r1], #1088 @ 0x440 │ │ │ │ + strbteq sp, [r1], #988 @ 0x3dc │ │ │ │ + ldreq r6, [r8, #-1472] @ 0xfffffa40 │ │ │ │ + ldreq r6, [r8, #-1952] @ 0xfffff860 │ │ │ │ + ldreq r6, [r8, #-2320] @ 0xfffff6f0 │ │ │ │ + ldreq r6, [r8, #-1936] @ 0xfffff870 │ │ │ │ + ldreq r6, [r8, #-1920] @ 0xfffff880 │ │ │ │ + strbteq sp, [r1], #1128 @ 0x468 │ │ │ │ + strbteq sp, [r1], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi f5414 <__cxa_atexit@plt+0xe8514> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f540c <__cxa_atexit@plt+0xe850c> │ │ │ │ ldr r3, [pc, #56] @ f541c <__cxa_atexit@plt+0xe851c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ f5420 <__cxa_atexit@plt+0xe8520> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #48] @ f5424 <__cxa_atexit@plt+0xe8524> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq lr, [r1], #1032 @ 0x408 │ │ │ │ - strbteq sp, [r1], #708 @ 0x2c4 │ │ │ │ - ldreq r7, [r8, #-676] @ 0xfffffd5c │ │ │ │ + strbteq sp, [r1], #1032 @ 0x408 │ │ │ │ + strbteq ip, [r1], #708 @ 0x2c4 │ │ │ │ + ldreq r6, [r8, #-684] @ 0xfffffd54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5488 <__cxa_atexit@plt+0xe8588> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -237925,17 +237925,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ f54ac <__cxa_atexit@plt+0xe85ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r8, #-592] @ 0xfffffdb0 │ │ │ │ + ldreq r6, [r8, #-600] @ 0xfffffda8 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - strbteq lr, [r1], #948 @ 0x3b4 │ │ │ │ + strbteq sp, [r1], #948 @ 0x3b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f5530 <__cxa_atexit@plt+0xe8630> │ │ │ │ ldr r2, [pc, #136] @ f5558 <__cxa_atexit@plt+0xe8658> │ │ │ │ @@ -237959,30 +237959,30 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ f555c <__cxa_atexit@plt+0xe865c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r8, #-460] @ 0xfffffe34 │ │ │ │ - strbteq ip, [r1], #4020 @ 0xfb4 │ │ │ │ + ldreq r6, [r8, #-468] @ 0xfffffe2c │ │ │ │ + strbteq fp, [r1], #4020 @ 0xfb4 │ │ │ │ @ instruction: 0xfffd7f14 │ │ │ │ - ldreq r7, [r8, #-1716] @ 0xfffff94c │ │ │ │ - ldreq r7, [r8, #-1708] @ 0xfffff954 │ │ │ │ + ldreq r6, [r8, #-1724] @ 0xfffff944 │ │ │ │ + ldreq r6, [r8, #-1716] @ 0xfffff94c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f55b0 <__cxa_atexit@plt+0xe86b0> │ │ │ │ ldr r7, [pc, #52] @ f55c0 <__cxa_atexit@plt+0xe86c0> │ │ │ │ @@ -237997,15 +237997,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f55c4 <__cxa_atexit@plt+0xe86c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq lr, [r1], #660 @ 0x294 │ │ │ │ + strbteq sp, [r1], #660 @ 0x294 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f5674 <__cxa_atexit@plt+0xe8774> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -238053,20 +238053,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldreq r7, [r8, #-64] @ 0xffffffc0 │ │ │ │ + ldreq r6, [r8, #-72] @ 0xffffffb8 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - ldreq r7, [r8, #-80] @ 0xffffffb0 │ │ │ │ + ldreq r6, [r8, #-88] @ 0xffffffa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f5740 <__cxa_atexit@plt+0xe8840> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ @@ -238100,24 +238100,24 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r6, [r8, #-3956] @ 0xfffff08c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r5, [r8, #-3964] @ 0xfffff084 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - ldreq r6, [r8, #-3984] @ 0xfffff070 │ │ │ │ + ldreq r5, [r8, #-3992] @ 0xfffff068 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r8, [r7, #4] │ │ │ │ - b 40065c <__cxa_atexit@plt+0x3f375c> │ │ │ │ + b 3fedf4 <__cxa_atexit@plt+0x3f1ef4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f584c <__cxa_atexit@plt+0xe894c> │ │ │ │ ldr r7, [pc, #204] @ f5874 <__cxa_atexit@plt+0xe8974> │ │ │ │ @@ -238168,21 +238168,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbteq lr, [r1], #4 │ │ │ │ + strbteq sp, [r1], #4 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - ldreq r7, [r8, #-716] @ 0xfffffd34 │ │ │ │ - ldreq r6, [r8, #-3964] @ 0xfffff084 │ │ │ │ - ldreq r6, [r8, #-3860] @ 0xfffff0ec │ │ │ │ + ldreq r6, [r8, #-724] @ 0xfffffd2c │ │ │ │ + ldreq r5, [r8, #-3972] @ 0xfffff07c │ │ │ │ + ldreq r5, [r8, #-3868] @ 0xfffff0e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f5918 <__cxa_atexit@plt+0xe8a18> │ │ │ │ @@ -238212,55 +238212,55 @@ │ │ │ │ str r8, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ sub r7, r6, #27 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - ldreq r7, [r8, #-488] @ 0xfffffe18 │ │ │ │ - ldreq r6, [r8, #-3736] @ 0xfffff168 │ │ │ │ - ldreq r6, [r8, #-3632] @ 0xfffff1d0 │ │ │ │ + ldreq r6, [r8, #-496] @ 0xfffffe10 │ │ │ │ + ldreq r5, [r8, #-3744] @ 0xfffff160 │ │ │ │ + ldreq r5, [r8, #-3640] @ 0xfffff1c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ f5954 <__cxa_atexit@plt+0xe8a54> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - strbteq sp, [r1], #3852 @ 0xf0c │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + strbteq ip, [r1], #3852 @ 0xf0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f59b0 <__cxa_atexit@plt+0xe8ab0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f59a8 <__cxa_atexit@plt+0xe8aa8> │ │ │ │ ldr r3, [pc, #48] @ f59b8 <__cxa_atexit@plt+0xe8ab8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ f59bc <__cxa_atexit@plt+0xe8abc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ f59c0 <__cxa_atexit@plt+0xe8ac0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r3, [r3], #1748 @ 0x6d4 │ │ │ │ - ldreq r6, [r8, #-3324] @ 0xfffff304 │ │ │ │ + ldreq r3, [r3], #980 @ 0x3d4 │ │ │ │ + ldreq r5, [r8, #-3332] @ 0xfffff2fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -238278,16 +238278,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f5a30 <__cxa_atexit@plt+0xe8b30> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r6, [r8, #-3808] @ 0xfffff120 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r5, [r8, #-3816] @ 0xfffff118 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -238303,44 +238303,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f5a94 <__cxa_atexit@plt+0xe8b94> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r6, [r8, #-3688] @ 0xfffff198 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r5, [r8, #-3696] @ 0xfffff190 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5af0 <__cxa_atexit@plt+0xe8bf0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f5ae8 <__cxa_atexit@plt+0xe8be8> │ │ │ │ ldr r3, [pc, #48] @ f5af8 <__cxa_atexit@plt+0xe8bf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ f5afc <__cxa_atexit@plt+0xe8bfc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ f5b00 <__cxa_atexit@plt+0xe8c00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r2, [r3], #1724 @ 0x6bc │ │ │ │ - ldreq r6, [r8, #-3004] @ 0xfffff444 │ │ │ │ + ldreq r2, [r3], #956 @ 0x3bc │ │ │ │ + ldreq r5, [r8, #-3012] @ 0xfffff43c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -238358,16 +238358,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f5b70 <__cxa_atexit@plt+0xe8c70> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r6, [r8, #-3488] @ 0xfffff260 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r5, [r8, #-3496] @ 0xfffff258 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -238383,44 +238383,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f5bd4 <__cxa_atexit@plt+0xe8cd4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r6, [r8, #-3368] @ 0xfffff2d8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r5, [r8, #-3376] @ 0xfffff2d0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5c30 <__cxa_atexit@plt+0xe8d30> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f5c28 <__cxa_atexit@plt+0xe8d28> │ │ │ │ ldr r3, [pc, #48] @ f5c38 <__cxa_atexit@plt+0xe8d38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ f5c3c <__cxa_atexit@plt+0xe8d3c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ f5c40 <__cxa_atexit@plt+0xe8d40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r2, [r3], #1386 @ 0x56a │ │ │ │ - ldreq r6, [r8, #-2684] @ 0xfffff584 │ │ │ │ + ldreq r2, [r3], #618 @ 0x26a │ │ │ │ + ldreq r5, [r8, #-2692] @ 0xfffff57c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -238438,16 +238438,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f5cb0 <__cxa_atexit@plt+0xe8db0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r6, [r8, #-3168] @ 0xfffff3a0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r5, [r8, #-3176] @ 0xfffff398 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -238463,44 +238463,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f5d14 <__cxa_atexit@plt+0xe8e14> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r6, [r8, #-3048] @ 0xfffff418 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r5, [r8, #-3056] @ 0xfffff410 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5d70 <__cxa_atexit@plt+0xe8e70> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f5d68 <__cxa_atexit@plt+0xe8e68> │ │ │ │ ldr r3, [pc, #48] @ f5d78 <__cxa_atexit@plt+0xe8e78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ f5d7c <__cxa_atexit@plt+0xe8e7c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ f5d80 <__cxa_atexit@plt+0xe8e80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r2, [r3], #1048 @ 0x418 │ │ │ │ - ldreq r6, [r8, #-2364] @ 0xfffff6c4 │ │ │ │ + ldreq r2, [r3], #280 @ 0x118 │ │ │ │ + ldreq r5, [r8, #-2372] @ 0xfffff6bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -238518,16 +238518,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f5df0 <__cxa_atexit@plt+0xe8ef0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r6, [r8, #-2848] @ 0xfffff4e0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r5, [r8, #-2856] @ 0xfffff4d8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -238543,44 +238543,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f5e54 <__cxa_atexit@plt+0xe8f54> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r6, [r8, #-2728] @ 0xfffff558 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r5, [r8, #-2736] @ 0xfffff550 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5eb0 <__cxa_atexit@plt+0xe8fb0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f5ea8 <__cxa_atexit@plt+0xe8fa8> │ │ │ │ ldr r3, [pc, #48] @ f5eb8 <__cxa_atexit@plt+0xe8fb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ f5ebc <__cxa_atexit@plt+0xe8fbc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ f5ec0 <__cxa_atexit@plt+0xe8fc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r2, [r3], #712 @ 0x2c8 │ │ │ │ - ldreq r6, [r8, #-2044] @ 0xfffff804 │ │ │ │ + ldreq r1, [r3], #4040 @ 0xfc8 │ │ │ │ + ldreq r5, [r8, #-2052] @ 0xfffff7fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -238598,16 +238598,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f5f30 <__cxa_atexit@plt+0xe9030> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r6, [r8, #-2528] @ 0xfffff620 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r5, [r8, #-2536] @ 0xfffff618 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -238623,18 +238623,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f5f94 <__cxa_atexit@plt+0xe9094> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r6, [r8, #-2408] @ 0xfffff698 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r5, [r8, #-2416] @ 0xfffff690 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sp, [r1], #2352 @ 0x930 │ │ │ │ + strbteq ip, [r1], #2352 @ 0x930 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5fdc <__cxa_atexit@plt+0xe90dc> │ │ │ │ ldr r3, [pc, #44] @ f5fe4 <__cxa_atexit@plt+0xe90e4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -238642,21 +238642,21 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #32] @ f5fe8 <__cxa_atexit@plt+0xe90e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ ldr r3, [pc, #24] @ f5fec <__cxa_atexit@plt+0xe90ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 2b44fc <__cxa_atexit@plt+0x2a75fc> │ │ │ │ + b 10fbe54 <__cxa_atexit@plt+0x10eef54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r6, [r8, #-1748] @ 0xfffff92c │ │ │ │ - ldreq r6, [r8, #-2924] @ 0xfffff494 │ │ │ │ - strbteq sp, [r1], #8 │ │ │ │ + ldreq r5, [r8, #-1756] @ 0xfffff924 │ │ │ │ + ldreq r5, [r8, #-2932] @ 0xfffff48c │ │ │ │ + strbteq ip, [r1], #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -238678,27 +238678,27 @@ │ │ │ │ str r1, [r3, #136] @ 0x88 │ │ │ │ str r1, [r3, #140] @ 0x8c │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ ldr r3, [pc, #48] @ f6090 <__cxa_atexit@plt+0xe9190> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ sub r9, r6, #15 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r3, [pc, #32] @ f6094 <__cxa_atexit@plt+0xe9194> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - ldreq r6, [r8, #-2472] @ 0xfffff658 │ │ │ │ - ldreq r6, [r8, #-2456] @ 0xfffff668 │ │ │ │ - ldreq r6, [r8, #-2428] @ 0xfffff684 │ │ │ │ + ldreq r5, [r8, #-2480] @ 0xfffff650 │ │ │ │ + ldreq r5, [r8, #-2464] @ 0xfffff660 │ │ │ │ + ldreq r5, [r8, #-2436] @ 0xfffff67c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq ip, [r1], #3936 @ 0xf60 │ │ │ │ + strbteq fp, [r1], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f6110 <__cxa_atexit@plt+0xe9210> │ │ │ │ @@ -238719,97 +238719,97 @@ │ │ │ │ str r0, [r3, #136] @ 0x88 │ │ │ │ str r0, [r3, #140] @ 0x8c │ │ │ │ str r1, [r3, #144] @ 0x90 │ │ │ │ ldr r3, [pc, #48] @ f6134 <__cxa_atexit@plt+0xe9234> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ sub r9, r6, #15 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r3, [pc, #32] @ f6138 <__cxa_atexit@plt+0xe9238> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq r6, [r8, #-2316] @ 0xfffff6f4 │ │ │ │ - ldreq r6, [r8, #-2296] @ 0xfffff708 │ │ │ │ - ldreq r6, [r8, #-2264] @ 0xfffff728 │ │ │ │ + ldreq r5, [r8, #-2324] @ 0xfffff6ec │ │ │ │ + ldreq r5, [r8, #-2304] @ 0xfffff700 │ │ │ │ + ldreq r5, [r8, #-2272] @ 0xfffff720 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq ip, [r1], #3772 @ 0xebc │ │ │ │ + strbteq fp, [r1], #3772 @ 0xebc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f615c <__cxa_atexit@plt+0xe925c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq ip, [r1], #3736 @ 0xe98 │ │ │ │ + strbteq fp, [r1], #3736 @ 0xe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ f6180 <__cxa_atexit@plt+0xe9280> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab6618 <__cxa_atexit@plt+0xaa9718> │ │ │ │ + b 18fd8f0 <__cxa_atexit@plt+0x18f09f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq ip, [r1], #3700 @ 0xe74 │ │ │ │ + strbteq fp, [r1], #3700 @ 0xe74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004e4 <__cxa_atexit@plt+0x3f35e4> │ │ │ │ - strbteq sp, [r1], #1820 @ 0x71c │ │ │ │ + b 3fec84 <__cxa_atexit@plt+0x3f1d84> │ │ │ │ + strbteq ip, [r1], #1820 @ 0x71c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f61dc <__cxa_atexit@plt+0xe92dc> │ │ │ │ ldr r2, [pc, #40] @ f61e4 <__cxa_atexit@plt+0xe92e4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ f61e8 <__cxa_atexit@plt+0xe92e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r6, [r8, #-1236] @ 0xfffffb2c │ │ │ │ - strbteq sp, [r1], #1724 @ 0x6bc │ │ │ │ + ldreq r5, [r8, #-1244] @ 0xfffffb24 │ │ │ │ + strbteq ip, [r1], #1724 @ 0x6bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ f6214 <__cxa_atexit@plt+0xe9314> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ f6218 <__cxa_atexit@plt+0xe9318> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 287620 <__cxa_atexit@plt+0x27a720> │ │ │ │ + b 10cef78 <__cxa_atexit@plt+0x10c2078> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq r6, [r8, #-2220] @ 0xfffff754 │ │ │ │ + ldreq r5, [r8, #-2228] @ 0xfffff74c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f623c <__cxa_atexit@plt+0xe933c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 944724 <__cxa_atexit@plt+0x937824> │ │ │ │ + b 178b9fc <__cxa_atexit@plt+0x177eafc> │ │ │ │ ldr r7, [pc, #12] @ f6250 <__cxa_atexit@plt+0xe9350> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r8, #-2168] @ 0xfffff788 │ │ │ │ - strbteq sp, [r1], #1664 @ 0x680 │ │ │ │ + ldreq r5, [r8, #-2176] @ 0xfffff780 │ │ │ │ + strbteq ip, [r1], #1664 @ 0x680 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r8 │ │ │ │ mov sl, r6 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -238855,23 +238855,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ f6330 <__cxa_atexit@plt+0xe9430> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r7, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq sp, [r1], #1520 @ 0x5f0 │ │ │ │ - ldreq r6, [r8, #-2028] @ 0xfffff814 │ │ │ │ - ldreq r6, [r8, #-1520] @ 0xfffffa10 │ │ │ │ + strbteq ip, [r1], #1520 @ 0x5f0 │ │ │ │ + ldreq r5, [r8, #-2036] @ 0xfffff80c │ │ │ │ + ldreq r5, [r8, #-1528] @ 0xfffffa08 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - ldreq r6, [r8, #-1548] @ 0xfffff9f4 │ │ │ │ - strbteq sp, [r1], #1420 @ 0x58c │ │ │ │ + ldreq r5, [r8, #-1556] @ 0xfffff9ec │ │ │ │ + strbteq ip, [r1], #1420 @ 0x58c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -238892,20 +238892,20 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ f63d0 <__cxa_atexit@plt+0xe94d0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - ldreq r6, [r8, #-1328] @ 0xfffffad0 │ │ │ │ + ldreq r5, [r8, #-1336] @ 0xfffffac8 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - strbteq sp, [r1], #1300 @ 0x514 │ │ │ │ + strbteq ip, [r1], #1300 @ 0x514 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f6444 <__cxa_atexit@plt+0xe9544> │ │ │ │ ldr r3, [pc, #92] @ f6454 <__cxa_atexit@plt+0xe9554> │ │ │ │ @@ -238931,31 +238931,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f645c <__cxa_atexit@plt+0xe955c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq sp, [r1], #1200 @ 0x4b0 │ │ │ │ - strbteq sp, [r1], #1164 @ 0x48c │ │ │ │ + strbteq ip, [r1], #1200 @ 0x4b0 │ │ │ │ + strbteq ip, [r1], #1164 @ 0x48c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #28] @ f6498 <__cxa_atexit@plt+0xe9598> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq f6490 <__cxa_atexit@plt+0xe9590> │ │ │ │ b f64a8 <__cxa_atexit@plt+0xe95a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq sp, [r1], #1104 @ 0x450 │ │ │ │ + strbteq ip, [r1], #1104 @ 0x450 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr ip, [pc, #484] @ f6698 <__cxa_atexit@plt+0xe9798> │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ @@ -239052,55 +239052,55 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str ip, [r2] │ │ │ │ ldr r7, [pc, #68] @ f669c <__cxa_atexit@plt+0xe979c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r8, [pc, #60] @ f66a0 <__cxa_atexit@plt+0xe97a0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r8 │ │ │ │ mov sl, r8 │ │ │ │ - b 40042c <__cxa_atexit@plt+0x3f352c> │ │ │ │ + b 3febb4 <__cxa_atexit@plt+0x3f1cb4> │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str ip, [r2] │ │ │ │ ldr r8, [pc, #32] @ f66ac <__cxa_atexit@plt+0xe97ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ - b 40042c <__cxa_atexit@plt+0x3f352c> │ │ │ │ + b 3febb4 <__cxa_atexit@plt+0x3f1cb4> │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ - ldreq r6, [r8, #-1136] @ 0xfffffb90 │ │ │ │ - ldreq r6, [r8, #-628] @ 0xfffffd8c │ │ │ │ + ldreq r5, [r8, #-1144] @ 0xfffffb88 │ │ │ │ + ldreq r5, [r8, #-636] @ 0xfffffd84 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ - ldreq r6, [r8, #-588] @ 0xfffffdb4 │ │ │ │ + ldreq r5, [r8, #-596] @ 0xfffffdac │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - strbteq sp, [r1], #744 @ 0x2e8 │ │ │ │ - strbteq fp, [r1], #3972 @ 0xf84 │ │ │ │ - strbteq ip, [r1], #2052 @ 0x804 │ │ │ │ - ldreq r6, [r8, #-808] @ 0xfffffcd8 │ │ │ │ - ldreq r6, [r8, #-1288] @ 0xfffffaf8 │ │ │ │ - ldreq r6, [r8, #-1284] @ 0xfffffafc │ │ │ │ - ldreq r6, [r8, #-1268] @ 0xfffffb0c │ │ │ │ - strbteq ip, [r1], #2172 @ 0x87c │ │ │ │ - strbteq fp, [r1], #4076 @ 0xfec │ │ │ │ - ldreq r6, [r8, #-1408] @ 0xfffffa80 │ │ │ │ - ldreq r6, [r8, #-1400] @ 0xfffffa88 │ │ │ │ - ldreq r6, [r8, #-868] @ 0xfffffc9c │ │ │ │ + strbteq ip, [r1], #744 @ 0x2e8 │ │ │ │ + strbteq sl, [r1], #3972 @ 0xf84 │ │ │ │ + strbteq fp, [r1], #2052 @ 0x804 │ │ │ │ + ldreq r5, [r8, #-816] @ 0xfffffcd0 │ │ │ │ + ldreq r5, [r8, #-1296] @ 0xfffffaf0 │ │ │ │ + ldreq r5, [r8, #-1292] @ 0xfffffaf4 │ │ │ │ + ldreq r5, [r8, #-1276] @ 0xfffffb04 │ │ │ │ + strbteq fp, [r1], #2172 @ 0x87c │ │ │ │ + strbteq sl, [r1], #4076 @ 0xfec │ │ │ │ + ldreq r5, [r8, #-1416] @ 0xfffffa78 │ │ │ │ + ldreq r5, [r8, #-1408] @ 0xfffffa80 │ │ │ │ + ldreq r5, [r8, #-876] @ 0xfffffc94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f6748 <__cxa_atexit@plt+0xe9848> │ │ │ │ @@ -239123,47 +239123,47 @@ │ │ │ │ sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ f6770 <__cxa_atexit@plt+0xe9870> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40042c <__cxa_atexit@plt+0x3f352c> │ │ │ │ - strbteq ip, [r1], #1700 @ 0x6a4 │ │ │ │ - strbteq fp, [r1], #3604 @ 0xe14 │ │ │ │ - ldreq r6, [r8, #-936] @ 0xfffffc58 │ │ │ │ - ldreq r6, [r8, #-928] @ 0xfffffc60 │ │ │ │ + b 3febb4 <__cxa_atexit@plt+0x3f1cb4> │ │ │ │ + strbteq fp, [r1], #1700 @ 0x6a4 │ │ │ │ + strbteq sl, [r1], #3604 @ 0xe14 │ │ │ │ + ldreq r5, [r8, #-944] @ 0xfffffc50 │ │ │ │ + ldreq r5, [r8, #-936] @ 0xfffffc58 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f67cc <__cxa_atexit@plt+0xe98cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f67c4 <__cxa_atexit@plt+0xe98c4> │ │ │ │ ldr r3, [pc, #48] @ f67d4 <__cxa_atexit@plt+0xe98d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ f67d8 <__cxa_atexit@plt+0xe98d8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ f67dc <__cxa_atexit@plt+0xe98dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r1, [r3], #2468 @ 0x9a4 │ │ │ │ - ldreq r5, [r8, #-3808] @ 0xfffff120 │ │ │ │ + ldreq r1, [r3], #1700 @ 0x6a4 │ │ │ │ + ldreq r4, [r8, #-3816] @ 0xfffff118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -239181,16 +239181,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f684c <__cxa_atexit@plt+0xe994c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r6, [r8, #-196] @ 0xffffff3c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r5, [r8, #-204] @ 0xffffff34 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -239206,44 +239206,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f68b0 <__cxa_atexit@plt+0xe99b0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r6, [r8, #-76] @ 0xffffffb4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r5, [r8, #-84] @ 0xffffffac │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f690c <__cxa_atexit@plt+0xe9a0c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f6904 <__cxa_atexit@plt+0xe9a04> │ │ │ │ ldr r3, [pc, #48] @ f6914 <__cxa_atexit@plt+0xe9a14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ f6918 <__cxa_atexit@plt+0xe9a18> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ f691c <__cxa_atexit@plt+0xe9a1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq ip, [r3], #1516 @ 0x5ec │ │ │ │ - ldreq r5, [r8, #-3488] @ 0xfffff260 │ │ │ │ + ldreq ip, [r3], #748 @ 0x2ec │ │ │ │ + ldreq r4, [r8, #-3496] @ 0xfffff258 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -239261,16 +239261,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f698c <__cxa_atexit@plt+0xe9a8c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [r8, #-3972] @ 0xfffff07c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [r8, #-3980] @ 0xfffff074 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -239286,34 +239286,34 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f69f0 <__cxa_atexit@plt+0xe9af0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [r8, #-3852] @ 0xfffff0f4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [r8, #-3860] @ 0xfffff0ec │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq ip, [r1], #3568 @ 0xdf0 │ │ │ │ + strbteq fp, [r1], #3568 @ 0xdf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6a28 <__cxa_atexit@plt+0xe9b28> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ f6a30 <__cxa_atexit@plt+0xe9b30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f6a44 <__cxa_atexit@plt+0xe9b44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r8, #-3200] @ 0xfffff380 │ │ │ │ - strbteq ip, [r1], #3500 @ 0xdac │ │ │ │ + ldreq r4, [r8, #-3208] @ 0xfffff378 │ │ │ │ + strbteq fp, [r1], #3500 @ 0xdac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f6ac8 <__cxa_atexit@plt+0xe9bc8> │ │ │ │ ldr r3, [pc, #128] @ f6ad8 <__cxa_atexit@plt+0xe9bd8> │ │ │ │ @@ -239348,17 +239348,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f6ae0 <__cxa_atexit@plt+0xe9be0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbteq ip, [r1], #3704 @ 0xe78 │ │ │ │ - ldreq r5, [r8, #-3080] @ 0xfffff3f8 │ │ │ │ - strbteq ip, [r1], #3324 @ 0xcfc │ │ │ │ + strbteq fp, [r1], #3704 @ 0xe78 │ │ │ │ + ldreq r4, [r8, #-3088] @ 0xfffff3f0 │ │ │ │ + strbteq fp, [r1], #3324 @ 0xcfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f6b28 <__cxa_atexit@plt+0xe9c28> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -239374,16 +239374,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r5, [r8, #-2956] @ 0xfffff474 │ │ │ │ - strbteq ip, [r1], #3224 @ 0xc98 │ │ │ │ + ldreq r4, [r8, #-2964] @ 0xfffff46c │ │ │ │ + strbteq fp, [r1], #3224 @ 0xc98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f6c2c <__cxa_atexit@plt+0xe9d2c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ @@ -239439,25 +239439,25 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [r8, #-2696] @ 0xfffff578 │ │ │ │ - strbteq fp, [r1], #2472 @ 0x9a8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [r8, #-2704] @ 0xfffff570 │ │ │ │ + strbteq sl, [r1], #2472 @ 0x9a8 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldreq r5, [r8, #-3876] @ 0xfffff0dc │ │ │ │ - ldreq r5, [r8, #-3876] @ 0xfffff0dc │ │ │ │ - ldreq r5, [r8, #-3856] @ 0xfffff0f0 │ │ │ │ - ldreq r5, [r8, #-3840] @ 0xfffff100 │ │ │ │ - ldreq r5, [r8, #-3312] @ 0xfffff310 │ │ │ │ - ldreq r5, [r8, #-2728] @ 0xfffff558 │ │ │ │ - strbteq ip, [r1], #3296 @ 0xce0 │ │ │ │ + ldreq r4, [r8, #-3884] @ 0xfffff0d4 │ │ │ │ + ldreq r4, [r8, #-3884] @ 0xfffff0d4 │ │ │ │ + ldreq r4, [r8, #-3864] @ 0xfffff0e8 │ │ │ │ + ldreq r4, [r8, #-3848] @ 0xfffff0f8 │ │ │ │ + ldreq r4, [r8, #-3320] @ 0xfffff308 │ │ │ │ + ldreq r4, [r8, #-2736] @ 0xfffff550 │ │ │ │ + strbteq fp, [r1], #3296 @ 0xce0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6cb4 <__cxa_atexit@plt+0xe9db4> │ │ │ │ ldr r2, [pc, #60] @ f6cd0 <__cxa_atexit@plt+0xe9dd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -239472,47 +239472,47 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f6cd4 <__cxa_atexit@plt+0xe9dd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r8, #-2568] @ 0xfffff5f8 │ │ │ │ - strbteq ip, [r1], #3224 @ 0xc98 │ │ │ │ - strbteq ip, [r1], #3184 @ 0xc70 │ │ │ │ + ldreq r4, [r8, #-2576] @ 0xfffff5f0 │ │ │ │ + strbteq fp, [r1], #3224 @ 0xc98 │ │ │ │ + strbteq fp, [r1], #3184 @ 0xc70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6d0c <__cxa_atexit@plt+0xe9e0c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ f6d14 <__cxa_atexit@plt+0xe9e14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 29a708 <__cxa_atexit@plt+0x28d808> │ │ │ │ + b 10e2060 <__cxa_atexit@plt+0x10d5160> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r8, #-2464] @ 0xfffff660 │ │ │ │ - strbteq ip, [r1], #3116 @ 0xc2c │ │ │ │ + ldreq r4, [r8, #-2472] @ 0xfffff658 │ │ │ │ + strbteq fp, [r1], #3116 @ 0xc2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f6d40 <__cxa_atexit@plt+0xe9e40> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b f6d54 <__cxa_atexit@plt+0xe9e54> │ │ │ │ ldr r7, [pc, #8] @ f6d50 <__cxa_atexit@plt+0xe9e50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r1], #3092 @ 0xc14 │ │ │ │ + strbteq fp, [r1], #3092 @ 0xc14 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #100] @ f6dc4 <__cxa_atexit@plt+0xe9ec4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5] │ │ │ │ str r7, [r5] │ │ │ │ ands r7, r3, #3 │ │ │ │ beq f6d9c <__cxa_atexit@plt+0xe9e9c> │ │ │ │ @@ -239535,16 +239535,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq r5, [r8, #-2316] @ 0xfffff6f4 │ │ │ │ - strbteq ip, [r1], #2948 @ 0xb84 │ │ │ │ + ldreq r4, [r8, #-2324] @ 0xfffff6ec │ │ │ │ + strbteq fp, [r1], #2948 @ 0xb84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f6e10 <__cxa_atexit@plt+0xe9f10> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -239560,16 +239560,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r5, [r8, #-2212] @ 0xfffff75c │ │ │ │ - strbteq ip, [r1], #2848 @ 0xb20 │ │ │ │ + ldreq r4, [r8, #-2220] @ 0xfffff754 │ │ │ │ + strbteq fp, [r1], #2848 @ 0xb20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ f6ee8 <__cxa_atexit@plt+0xe9fe8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ands r1, r7, #3 │ │ │ │ @@ -239605,20 +239605,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b f6d54 <__cxa_atexit@plt+0xe9e54> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - ldreq r5, [r8, #-2064] @ 0xfffff7f0 │ │ │ │ - strbteq ip, [r1], #2652 @ 0xa5c │ │ │ │ + ldreq r4, [r8, #-2072] @ 0xfffff7e8 │ │ │ │ + strbteq fp, [r1], #2652 @ 0xa5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne f6f74 <__cxa_atexit@plt+0xea074> │ │ │ │ @@ -239647,19 +239647,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b f6d54 <__cxa_atexit@plt+0xe9e54> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - ldreq r5, [r8, #-1888] @ 0xfffff8a0 │ │ │ │ - strbteq ip, [r1], #2116 @ 0x844 │ │ │ │ + ldreq r4, [r8, #-1896] @ 0xfffff898 │ │ │ │ + strbteq fp, [r1], #2116 @ 0x844 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -239690,48 +239690,48 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ f7050 <__cxa_atexit@plt+0xea150> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r8, #-2320] @ 0xfffff6f0 │ │ │ │ - ldreq r5, [r8, #-2800] @ 0xfffff510 │ │ │ │ - ldreq r5, [r8, #-3168] @ 0xfffff3a0 │ │ │ │ - ldreq r5, [r8, #-3160] @ 0xfffff3a8 │ │ │ │ - ldreq r5, [r8, #-2772] @ 0xfffff52c │ │ │ │ - ldreq r5, [r8, #-2756] @ 0xfffff53c │ │ │ │ - strbteq ip, [r1], #2592 @ 0xa20 │ │ │ │ + ldreq r4, [r8, #-2328] @ 0xfffff6e8 │ │ │ │ + ldreq r4, [r8, #-2808] @ 0xfffff508 │ │ │ │ + ldreq r4, [r8, #-3176] @ 0xfffff398 │ │ │ │ + ldreq r4, [r8, #-3168] @ 0xfffff3a0 │ │ │ │ + ldreq r4, [r8, #-2780] @ 0xfffff524 │ │ │ │ + ldreq r4, [r8, #-2764] @ 0xfffff534 │ │ │ │ + strbteq fp, [r1], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f70ac <__cxa_atexit@plt+0xea1ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f70a4 <__cxa_atexit@plt+0xea1a4> │ │ │ │ ldr r3, [pc, #48] @ f70b4 <__cxa_atexit@plt+0xea1b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ f70b8 <__cxa_atexit@plt+0xea1b8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ f70bc <__cxa_atexit@plt+0xea1bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r1, [r3], #188 @ 0xbc │ │ │ │ - ldreq r5, [r8, #-1536] @ 0xfffffa00 │ │ │ │ + ldreq r0, [r3], #3516 @ 0xdbc │ │ │ │ + ldreq r4, [r8, #-1544] @ 0xfffff9f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -239749,16 +239749,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f712c <__cxa_atexit@plt+0xea22c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [r8, #-2020] @ 0xfffff81c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [r8, #-2028] @ 0xfffff814 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -239774,54 +239774,54 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f7190 <__cxa_atexit@plt+0xea290> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [r8, #-1900] @ 0xfffff894 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [r8, #-1908] @ 0xfffff88c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq fp, [r1], #1680 @ 0x690 │ │ │ │ + strbteq sl, [r1], #1680 @ 0x690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi f71f4 <__cxa_atexit@plt+0xea2f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f71ec <__cxa_atexit@plt+0xea2ec> │ │ │ │ ldr r3, [pc, #52] @ f71fc <__cxa_atexit@plt+0xea2fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ f7200 <__cxa_atexit@plt+0xea300> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r9, [pc, #32] @ f7204 <__cxa_atexit@plt+0xea304> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 4006d4 <__cxa_atexit@plt+0x3f37d4> │ │ │ │ + b 3fee6c <__cxa_atexit@plt+0x3f1f6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r8, #-1232] @ 0xfffffb30 │ │ │ │ - ldreq r5, [r8, #-1252] @ 0xfffffb1c │ │ │ │ - ldreq r5, [r8, #-2532] @ 0xfffff61c │ │ │ │ - strbteq ip, [r1], #2188 @ 0x88c │ │ │ │ + ldreq r4, [r8, #-1240] @ 0xfffffb28 │ │ │ │ + ldreq r4, [r8, #-1260] @ 0xfffffb14 │ │ │ │ + ldreq r4, [r8, #-2540] @ 0xfffff614 │ │ │ │ + strbteq fp, [r1], #2188 @ 0x88c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ f7224 <__cxa_atexit@plt+0xea324> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - ldreq r5, [r8, #-2232] @ 0xfffff748 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + ldreq r4, [r8, #-2240] @ 0xfffff740 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f7280 <__cxa_atexit@plt+0xea380> │ │ │ │ @@ -239835,84 +239835,84 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r8, [pc, #52] @ f72ac <__cxa_atexit@plt+0xea3ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b f7290 <__cxa_atexit@plt+0xea390> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f72a0 <__cxa_atexit@plt+0xea3a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r1], #2064 @ 0x810 │ │ │ │ + strbteq fp, [r1], #2064 @ 0x810 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - ldreq r5, [r8, #-2148] @ 0xfffff79c │ │ │ │ - strbteq ip, [r1], #2008 @ 0x7d8 │ │ │ │ + ldreq r4, [r8, #-2156] @ 0xfffff794 │ │ │ │ + strbteq fp, [r1], #2008 @ 0x7d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi f7318 <__cxa_atexit@plt+0xea418> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f7310 <__cxa_atexit@plt+0xea410> │ │ │ │ ldr r8, [pc, #40] @ f7320 <__cxa_atexit@plt+0xea420> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ f7324 <__cxa_atexit@plt+0xea424> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4006ec <__cxa_atexit@plt+0x3f37ec> │ │ │ │ + b 3fee84 <__cxa_atexit@plt+0x3f1f84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r3], #3662 @ 0xe4e │ │ │ │ - ldreq r5, [r8, #-920] @ 0xfffffc68 │ │ │ │ + ldreq r0, [r3], #2894 @ 0xb4e │ │ │ │ + ldreq r4, [r8, #-928] @ 0xfffffc60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f7380 <__cxa_atexit@plt+0xea480> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f7378 <__cxa_atexit@plt+0xea478> │ │ │ │ ldr r3, [pc, #48] @ f7388 <__cxa_atexit@plt+0xea488> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ f738c <__cxa_atexit@plt+0xea48c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ f7390 <__cxa_atexit@plt+0xea490> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r0, [r3], #3543 @ 0xdd7 │ │ │ │ - ldreq r5, [r8, #-812] @ 0xfffffcd4 │ │ │ │ + ldreq r0, [r3], #2775 @ 0xad7 │ │ │ │ + ldreq r4, [r8, #-820] @ 0xfffffccc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -239930,16 +239930,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f7400 <__cxa_atexit@plt+0xea500> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [r8, #-1296] @ 0xfffffaf0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [r8, #-1304] @ 0xfffffae8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -239955,26 +239955,26 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f7464 <__cxa_atexit@plt+0xea564> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [r8, #-1176] @ 0xfffffb68 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [r8, #-1184] @ 0xfffffb60 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq ip, [r1], #1580 @ 0x62c │ │ │ │ + strbteq fp, [r1], #1580 @ 0x62c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ f7484 <__cxa_atexit@plt+0xea584> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - ldreq r5, [r8, #-1624] @ 0xfffff9a8 │ │ │ │ - strbteq ip, [r1], #1556 @ 0x614 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + ldreq r4, [r8, #-1632] @ 0xfffff9a0 │ │ │ │ + strbteq fp, [r1], #1556 @ 0x614 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f74e4 <__cxa_atexit@plt+0xea5e4> │ │ │ │ @@ -239988,60 +239988,60 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r8, [pc, #52] @ f7510 <__cxa_atexit@plt+0xea610> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b f74f4 <__cxa_atexit@plt+0xea5f4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f7504 <__cxa_atexit@plt+0xea604> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r1], #1516 @ 0x5ec │ │ │ │ + strbteq fp, [r1], #1516 @ 0x5ec │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - ldreq r5, [r8, #-1536] @ 0xfffffa00 │ │ │ │ - strbteq ip, [r1], #1396 @ 0x574 │ │ │ │ + ldreq r4, [r8, #-1544] @ 0xfffff9f8 │ │ │ │ + strbteq fp, [r1], #1396 @ 0x574 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f7584 <__cxa_atexit@plt+0xea684> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f757c <__cxa_atexit@plt+0xea67c> │ │ │ │ ldr r3, [pc, #48] @ f758c <__cxa_atexit@plt+0xea68c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ f7590 <__cxa_atexit@plt+0xea690> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ f7594 <__cxa_atexit@plt+0xea694> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r0, [r3], #2999 @ 0xbb7 │ │ │ │ - ldreq r5, [r8, #-296] @ 0xfffffed8 │ │ │ │ + ldreq r0, [r3], #2231 @ 0x8b7 │ │ │ │ + ldreq r4, [r8, #-304] @ 0xfffffed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -240059,16 +240059,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f7604 <__cxa_atexit@plt+0xea704> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [r8, #-780] @ 0xfffffcf4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [r8, #-788] @ 0xfffffcec │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -240084,26 +240084,26 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f7668 <__cxa_atexit@plt+0xea768> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [r8, #-660] @ 0xfffffd6c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [r8, #-668] @ 0xfffffd64 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq ip, [r1], #1064 @ 0x428 │ │ │ │ + strbteq fp, [r1], #1064 @ 0x428 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ f7688 <__cxa_atexit@plt+0xea788> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - ldreq r5, [r8, #-1108] @ 0xfffffbac │ │ │ │ - strbteq ip, [r1], #1040 @ 0x410 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + ldreq r4, [r8, #-1116] @ 0xfffffba4 │ │ │ │ + strbteq fp, [r1], #1040 @ 0x410 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f76e8 <__cxa_atexit@plt+0xea7e8> │ │ │ │ @@ -240117,60 +240117,60 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r8, [pc, #52] @ f7714 <__cxa_atexit@plt+0xea814> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b f76f8 <__cxa_atexit@plt+0xea7f8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f7708 <__cxa_atexit@plt+0xea808> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq ip, [r1], #1024 @ 0x400 │ │ │ │ + strbteq fp, [r1], #1024 @ 0x400 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - ldreq r5, [r8, #-1020] @ 0xfffffc04 │ │ │ │ - strbteq ip, [r1], #880 @ 0x370 │ │ │ │ + ldreq r4, [r8, #-1028] @ 0xfffffbfc │ │ │ │ + strbteq fp, [r1], #880 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f7788 <__cxa_atexit@plt+0xea888> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f7780 <__cxa_atexit@plt+0xea880> │ │ │ │ ldr r3, [pc, #48] @ f7790 <__cxa_atexit@plt+0xea890> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ f7794 <__cxa_atexit@plt+0xea894> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ f7798 <__cxa_atexit@plt+0xea898> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r0, [r3], #2469 @ 0x9a5 │ │ │ │ - ldreq r4, [r8, #-3876] @ 0xfffff0dc │ │ │ │ + ldreq r0, [r3], #1701 @ 0x6a5 │ │ │ │ + ldreq r3, [r8, #-3884] @ 0xfffff0d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -240188,16 +240188,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f7808 <__cxa_atexit@plt+0xea908> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [r8, #-264] @ 0xfffffef8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [r8, #-272] @ 0xfffffef0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -240213,34 +240213,34 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f786c <__cxa_atexit@plt+0xea96c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [r8, #-144] @ 0xffffff70 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [r8, #-152] @ 0xffffff68 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq ip, [r1], #672 @ 0x2a0 │ │ │ │ + strbteq fp, [r1], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f78a4 <__cxa_atexit@plt+0xea9a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ f78ac <__cxa_atexit@plt+0xea9ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 289a3c <__cxa_atexit@plt+0x27cb3c> │ │ │ │ + b 10d1394 <__cxa_atexit@plt+0x10c4494> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r8, #-3588] @ 0xfffff1fc │ │ │ │ - strbteq ip, [r1], #604 @ 0x25c │ │ │ │ + ldreq r3, [r8, #-3596] @ 0xfffff1f4 │ │ │ │ + strbteq fp, [r1], #604 @ 0x25c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f7954 <__cxa_atexit@plt+0xeaa54> │ │ │ │ ldr r3, [pc, #168] @ f797c <__cxa_atexit@plt+0xeaa7c> │ │ │ │ @@ -240282,21 +240282,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbteq ip, [r1], #456 @ 0x1c8 │ │ │ │ - ldreq r4, [r8, #-3548] @ 0xfffff224 │ │ │ │ + strbteq fp, [r1], #456 @ 0x1c8 │ │ │ │ + ldreq r3, [r8, #-3556] @ 0xfffff21c │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - ldreq r4, [r8, #-3560] @ 0xfffff218 │ │ │ │ - strbteq ip, [r1], #384 @ 0x180 │ │ │ │ + ldreq r3, [r8, #-3568] @ 0xfffff210 │ │ │ │ + strbteq fp, [r1], #384 @ 0x180 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f79f4 <__cxa_atexit@plt+0xeaaf4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -240321,51 +240321,51 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r4, [r8, #-3368] @ 0xfffff2d8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r3, [r8, #-3376] @ 0xfffff2d0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - ldreq r4, [r8, #-3356] @ 0xfffff2e4 │ │ │ │ - strbteq ip, [r1], #248 @ 0xf8 │ │ │ │ + ldreq r3, [r8, #-3364] @ 0xfffff2dc │ │ │ │ + strbteq fp, [r1], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f7a58 <__cxa_atexit@plt+0xeab58> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ f7a60 <__cxa_atexit@plt+0xeab60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f78c0 <__cxa_atexit@plt+0xea9c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r8, #-3152] @ 0xfffff3b0 │ │ │ │ - strbteq ip, [r1], #184 @ 0xb8 │ │ │ │ + ldreq r3, [r8, #-3160] @ 0xfffff3a8 │ │ │ │ + strbteq fp, [r1], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f7a98 <__cxa_atexit@plt+0xeab98> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ f7aa0 <__cxa_atexit@plt+0xeaba0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f78c0 <__cxa_atexit@plt+0xea9c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r8, #-3088] @ 0xfffff3f0 │ │ │ │ - strbteq ip, [r1], #116 @ 0x74 │ │ │ │ + ldreq r3, [r8, #-3096] @ 0xfffff3e8 │ │ │ │ + strbteq fp, [r1], #116 @ 0x74 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f7b50 <__cxa_atexit@plt+0xeac50> │ │ │ │ ldr r7, [pc, #176] @ f7b78 <__cxa_atexit@plt+0xeac78> │ │ │ │ @@ -240409,21 +240409,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbteq fp, [r1], #4052 @ 0xfd4 │ │ │ │ + strbteq sl, [r1], #4052 @ 0xfd4 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - ldreq r4, [r8, #-3096] @ 0xfffff3e8 │ │ │ │ - strbteq fp, [r1], #3984 @ 0xf90 │ │ │ │ + ldreq r3, [r8, #-3104] @ 0xfffff3e0 │ │ │ │ + strbteq sl, [r1], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc f7c04 <__cxa_atexit@plt+0xead04> │ │ │ │ @@ -240447,35 +240447,35 @@ │ │ │ │ str r8, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - ldreq r4, [r8, #-2892] @ 0xfffff4b4 │ │ │ │ - strbteq fp, [r1], #3856 @ 0xf10 │ │ │ │ + ldreq r3, [r8, #-2900] @ 0xfffff4ac │ │ │ │ + strbteq sl, [r1], #3856 @ 0xf10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f7c50 <__cxa_atexit@plt+0xead50> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ f7c58 <__cxa_atexit@plt+0xead58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b f7c6c <__cxa_atexit@plt+0xead6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r8, #-2652] @ 0xfffff5a4 │ │ │ │ - strbteq fp, [r1], #3664 @ 0xe50 │ │ │ │ + ldreq r3, [r8, #-2660] @ 0xfffff59c │ │ │ │ + strbteq sl, [r1], #3664 @ 0xe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f7d10 <__cxa_atexit@plt+0xeae10> │ │ │ │ ldr r7, [pc, #184] @ f7d38 <__cxa_atexit@plt+0xeae38> │ │ │ │ @@ -240521,22 +240521,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbteq fp, [r1], #3612 @ 0xe1c │ │ │ │ - strbteq fp, [r1], #3508 @ 0xdb4 │ │ │ │ - strbteq fp, [r1], #3500 @ 0xdac │ │ │ │ + strbteq sl, [r1], #3612 @ 0xe1c │ │ │ │ + strbteq sl, [r1], #3508 @ 0xdb4 │ │ │ │ + strbteq sl, [r1], #3500 @ 0xdac │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - ldreq r4, [r8, #-3868] @ 0xfffff0e4 │ │ │ │ - strbteq fp, [r1], #3548 @ 0xddc │ │ │ │ + ldreq r3, [r8, #-3876] @ 0xfffff0dc │ │ │ │ + strbteq sl, [r1], #3548 @ 0xddc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne f7dc4 <__cxa_atexit@plt+0xeaec4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -240566,58 +240566,58 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ f7df0 <__cxa_atexit@plt+0xeaef0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq fp, [r1], #3308 @ 0xcec │ │ │ │ - strbteq fp, [r1], #3296 @ 0xce0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq sl, [r1], #3308 @ 0xcec │ │ │ │ + strbteq sl, [r1], #3296 @ 0xce0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - ldreq r4, [r8, #-3656] @ 0xfffff1b8 │ │ │ │ - strbteq fp, [r1], #3384 @ 0xd38 │ │ │ │ + ldreq r3, [r8, #-3664] @ 0xfffff1b0 │ │ │ │ + strbteq sl, [r1], #3384 @ 0xd38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi f7e60 <__cxa_atexit@plt+0xeaf60> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f7e58 <__cxa_atexit@plt+0xeaf58> │ │ │ │ ldr r3, [pc, #56] @ f7e68 <__cxa_atexit@plt+0xeaf68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ f7e6c <__cxa_atexit@plt+0xeaf6c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #36] @ f7e70 <__cxa_atexit@plt+0xeaf70> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 9a9678 <__cxa_atexit@plt+0x99c778> │ │ │ │ + b 17f0950 <__cxa_atexit@plt+0x17e3a50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r8, #-2152] @ 0xfffff798 │ │ │ │ - ldreq r4, [r8, #-3588] @ 0xfffff1fc │ │ │ │ - ldreq r4, [r8, #-3224] @ 0xfffff368 │ │ │ │ - strbteq fp, [r1], #3300 @ 0xce4 │ │ │ │ + ldreq r3, [r8, #-2160] @ 0xfffff790 │ │ │ │ + ldreq r3, [r8, #-3596] @ 0xfffff1f4 │ │ │ │ + ldreq r3, [r8, #-3232] @ 0xfffff360 │ │ │ │ + strbteq sl, [r1], #3300 @ 0xce4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi f7eec <__cxa_atexit@plt+0xeafec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f7ee4 <__cxa_atexit@plt+0xeafe4> │ │ │ │ ldr r3, [pc, #76] @ f7ef4 <__cxa_atexit@plt+0xeaff4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #72] @ f7ef8 <__cxa_atexit@plt+0xeaff8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -240628,133 +240628,133 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #44] @ f7f00 <__cxa_atexit@plt+0xeb000> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 400724 <__cxa_atexit@plt+0x3f3824> │ │ │ │ + b 3feed4 <__cxa_atexit@plt+0x3f1fd4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r8, #-2032] @ 0xfffff810 │ │ │ │ - ldreq r4, [r8, #-3124] @ 0xfffff3cc │ │ │ │ - ldreq r4, [r8, #-3096] @ 0xfffff3e8 │ │ │ │ - ldreq r4, [r8, #-3444] @ 0xfffff28c │ │ │ │ - strbteq fp, [r1], #3196 @ 0xc7c │ │ │ │ + ldreq r3, [r8, #-2040] @ 0xfffff808 │ │ │ │ + ldreq r3, [r8, #-3132] @ 0xfffff3c4 │ │ │ │ + ldreq r3, [r8, #-3104] @ 0xfffff3e0 │ │ │ │ + ldreq r3, [r8, #-3452] @ 0xfffff284 │ │ │ │ + strbteq sl, [r1], #3196 @ 0xc7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi f7f58 <__cxa_atexit@plt+0xeb058> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f7f50 <__cxa_atexit@plt+0xeb050> │ │ │ │ ldr r8, [pc, #40] @ f7f60 <__cxa_atexit@plt+0xeb060> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ f7f64 <__cxa_atexit@plt+0xeb064> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 40063c <__cxa_atexit@plt+0x3f373c> │ │ │ │ + b 3fedd4 <__cxa_atexit@plt+0x3f1ed4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [r1], #3136 @ 0xc40 │ │ │ │ - ldreq r4, [r8, #-1880] @ 0xfffff8a8 │ │ │ │ - strbteq fp, [r1], #3128 @ 0xc38 │ │ │ │ + strbteq sl, [r1], #3136 @ 0xc40 │ │ │ │ + ldreq r3, [r8, #-1888] @ 0xfffff8a0 │ │ │ │ + strbteq sl, [r1], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi f7fc8 <__cxa_atexit@plt+0xeb0c8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f7fc0 <__cxa_atexit@plt+0xeb0c0> │ │ │ │ ldr r8, [pc, #52] @ f7fd0 <__cxa_atexit@plt+0xeb0d0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #48] @ f7fd4 <__cxa_atexit@plt+0xeb0d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ f7fd8 <__cxa_atexit@plt+0xeb0d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 40072c <__cxa_atexit@plt+0x3f382c> │ │ │ │ + b 3feedc <__cxa_atexit@plt+0x3f1fdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [r1], #3068 @ 0xbfc │ │ │ │ - ldreq r4, [r8, #-1780] @ 0xfffff90c │ │ │ │ - ldreq r4, [r8, #-2864] @ 0xfffff4d0 │ │ │ │ - strbteq fp, [r1], #3048 @ 0xbe8 │ │ │ │ + strbteq sl, [r1], #3068 @ 0xbfc │ │ │ │ + ldreq r3, [r8, #-1788] @ 0xfffff904 │ │ │ │ + ldreq r3, [r8, #-2872] @ 0xfffff4c8 │ │ │ │ + strbteq sl, [r1], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi f8034 <__cxa_atexit@plt+0xeb134> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f802c <__cxa_atexit@plt+0xeb12c> │ │ │ │ ldr r9, [pc, #44] @ f803c <__cxa_atexit@plt+0xeb13c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ f8040 <__cxa_atexit@plt+0xeb140> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 40072c <__cxa_atexit@plt+0x3f382c> │ │ │ │ + b 3feedc <__cxa_atexit@plt+0x3f1fdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [r1], #116 @ 0x74 │ │ │ │ - ldreq r4, [r8, #-1664] @ 0xfffff980 │ │ │ │ - strbteq fp, [r1], #2976 @ 0xba0 │ │ │ │ + strbteq r8, [r1], #116 @ 0x74 │ │ │ │ + ldreq r3, [r8, #-1672] @ 0xfffff978 │ │ │ │ + strbteq sl, [r1], #2976 @ 0xba0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi f80a4 <__cxa_atexit@plt+0xeb1a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq f809c <__cxa_atexit@plt+0xeb19c> │ │ │ │ ldr r9, [pc, #52] @ f80ac <__cxa_atexit@plt+0xeb1ac> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ f80b0 <__cxa_atexit@plt+0xeb1b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ f80b4 <__cxa_atexit@plt+0xeb1b4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 9a9678 <__cxa_atexit@plt+0x99c778> │ │ │ │ + b 17f0950 <__cxa_atexit@plt+0x17e3a50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [r1], #2916 @ 0xb64 │ │ │ │ - ldreq r4, [r8, #-1560] @ 0xfffff9e8 │ │ │ │ - ldreq r4, [r8, #-2996] @ 0xfffff44c │ │ │ │ - strbteq fp, [r1], #2896 @ 0xb50 │ │ │ │ + strbteq sl, [r1], #2916 @ 0xb64 │ │ │ │ + ldreq r3, [r8, #-1568] @ 0xfffff9e0 │ │ │ │ + ldreq r3, [r8, #-3004] @ 0xfffff444 │ │ │ │ + strbteq sl, [r1], #2896 @ 0xb50 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f8100 <__cxa_atexit@plt+0xeb200> │ │ │ │ ldr r7, [pc, #52] @ f8110 <__cxa_atexit@plt+0xeb210> │ │ │ │ @@ -240769,16 +240769,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f8114 <__cxa_atexit@plt+0xeb214> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq fp, [r1], #2848 @ 0xb20 │ │ │ │ - strbteq fp, [r1], #2804 @ 0xaf4 │ │ │ │ + strbteq sl, [r1], #2848 @ 0xb20 │ │ │ │ + strbteq sl, [r1], #2804 @ 0xaf4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r7, #63] @ 0x3f │ │ │ │ ldr r1, [r7, #83] @ 0x53 │ │ │ │ ldr r0, [r7, #103] @ 0x67 │ │ │ │ ldr r2, [r7, #111] @ 0x6f │ │ │ │ ldr r8, [pc, #176] @ f81ec <__cxa_atexit@plt+0xeb2ec> │ │ │ │ @@ -240826,18 +240826,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ - strbteq sl, [r1], #964 @ 0x3c4 │ │ │ │ - strbteq fp, [r1], #2692 @ 0xa84 │ │ │ │ - ldreq r4, [r8, #-2428] @ 0xfffff684 │ │ │ │ - strbteq fp, [r1], #2568 @ 0xa08 │ │ │ │ + strbteq r9, [r1], #964 @ 0x3c4 │ │ │ │ + strbteq sl, [r1], #2692 @ 0xa84 │ │ │ │ + ldreq r3, [r8, #-2436] @ 0xfffff67c │ │ │ │ + strbteq sl, [r1], #2568 @ 0xa08 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #128] @ f829c <__cxa_atexit@plt+0xeb39c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ @@ -240869,18 +240869,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b df13c <__cxa_atexit@plt+0xd223c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbteq sl, [r1], #776 @ 0x308 │ │ │ │ - strbteq fp, [r1], #2504 @ 0x9c8 │ │ │ │ - ldreq r4, [r8, #-2232] @ 0xfffff748 │ │ │ │ - strbteq fp, [r1], #2396 @ 0x95c │ │ │ │ + strbteq r9, [r1], #776 @ 0x308 │ │ │ │ + strbteq sl, [r1], #2504 @ 0x9c8 │ │ │ │ + ldreq r3, [r8, #-2240] @ 0xfffff740 │ │ │ │ + strbteq sl, [r1], #2396 @ 0x95c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ f831c <__cxa_atexit@plt+0xeb41c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #84] @ f8320 <__cxa_atexit@plt+0xeb420> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [pc, #80] @ f8324 <__cxa_atexit@plt+0xeb424> │ │ │ │ @@ -240900,30 +240900,30 @@ │ │ │ │ stm r5, {r1, r2} │ │ │ │ str ip, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ f8328 <__cxa_atexit@plt+0xeb428> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b df13c <__cxa_atexit@plt+0xd223c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq sl, [r1], #636 @ 0x27c │ │ │ │ - strbteq fp, [r1], #2364 @ 0x93c │ │ │ │ - ldreq r4, [r8, #-2096] @ 0xfffff7d0 │ │ │ │ - strbteq sl, [r1], #3296 @ 0xce0 │ │ │ │ + strbteq r9, [r1], #636 @ 0x27c │ │ │ │ + strbteq sl, [r1], #2364 @ 0x93c │ │ │ │ + ldreq r3, [r8, #-2104] @ 0xfffff7c8 │ │ │ │ + strbteq r9, [r1], #3296 @ 0xce0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f8350 <__cxa_atexit@plt+0xeb450> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - strbteq sl, [r1], #3284 @ 0xcd4 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + strbteq r9, [r1], #3284 @ 0xcd4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b fb988 <__cxa_atexit@plt+0xeea88> │ │ │ │ - strbteq fp, [r1], #2268 @ 0x8dc │ │ │ │ + strbteq sl, [r1], #2268 @ 0x8dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f83c4 <__cxa_atexit@plt+0xeb4c4> │ │ │ │ ldr r2, [pc, #80] @ f83cc <__cxa_atexit@plt+0xeb4cc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -240944,17 +240944,17 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq r4, [r8, #-784] @ 0xfffffcf0 │ │ │ │ + ldreq r3, [r8, #-792] @ 0xfffffce8 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbteq fp, [r1], #2144 @ 0x860 │ │ │ │ + strbteq sl, [r1], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ f83fc <__cxa_atexit@plt+0xeb4fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -240974,18 +240974,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f8450 <__cxa_atexit@plt+0xeb550> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq r4, [r8, #-764] @ 0xfffffd04 │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq r3, [r8, #-772] @ 0xfffffcfc │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - strbteq fp, [r1], #2004 @ 0x7d4 │ │ │ │ + strbteq sl, [r1], #2004 @ 0x7d4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f8564 <__cxa_atexit@plt+0xeb664> │ │ │ │ ldr r7, [pc, #248] @ f8570 <__cxa_atexit@plt+0xeb670> │ │ │ │ @@ -241049,21 +241049,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq r4, [r8, #-516] @ 0xfffffdfc │ │ │ │ + ldreq r3, [r8, #-524] @ 0xfffffdf4 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - strbteq fp, [r1], #1828 @ 0x724 │ │ │ │ + strbteq sl, [r1], #1828 @ 0x724 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - strbteq sl, [r1], #76 @ 0x4c │ │ │ │ - ldreq r4, [r8, #-420] @ 0xfffffe5c │ │ │ │ - strbteq fp, [r1], #1692 @ 0x69c │ │ │ │ + strbteq r9, [r1], #76 @ 0x4c │ │ │ │ + ldreq r3, [r8, #-428] @ 0xfffffe54 │ │ │ │ + strbteq sl, [r1], #1692 @ 0x69c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #124] @ f8620 <__cxa_atexit@plt+0xeb720> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ @@ -241094,18 +241094,18 @@ │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b df13c <__cxa_atexit@plt+0xd223c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbteq fp, [r1], #1608 @ 0x648 │ │ │ │ - strbteq r9, [r1], #3960 @ 0xf78 │ │ │ │ - ldreq r4, [r8, #-224] @ 0xffffff20 │ │ │ │ - strbteq fp, [r1], #1524 @ 0x5f4 │ │ │ │ + strbteq sl, [r1], #1608 @ 0x648 │ │ │ │ + strbteq r8, [r1], #3960 @ 0xf78 │ │ │ │ + ldreq r3, [r8, #-232] @ 0xffffff18 │ │ │ │ + strbteq sl, [r1], #1524 @ 0x5f4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ f86a4 <__cxa_atexit@plt+0xeb7a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #88] @ f86a8 <__cxa_atexit@plt+0xeb7a8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [pc, #84] @ f86ac <__cxa_atexit@plt+0xeb7ac> │ │ │ │ @@ -241126,27 +241126,27 @@ │ │ │ │ str r7, [r5, #20] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ b df13c <__cxa_atexit@plt+0xd223c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq fp, [r1], #1472 @ 0x5c0 │ │ │ │ - strbteq r9, [r1], #3824 @ 0xef0 │ │ │ │ - ldreq r4, [r8, #-84] @ 0xffffffac │ │ │ │ + strbteq sl, [r1], #1472 @ 0x5c0 │ │ │ │ + strbteq r8, [r1], #3824 @ 0xef0 │ │ │ │ + ldreq r3, [r8, #-92] @ 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f86d4 <__cxa_atexit@plt+0xeb7d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - ldreq r4, [r8, #-1224] @ 0xfffffb38 │ │ │ │ - strbteq sl, [r1], #3424 @ 0xd60 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + ldreq r3, [r8, #-1232] @ 0xfffffb30 │ │ │ │ + strbteq r9, [r1], #3424 @ 0xd60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f879c <__cxa_atexit@plt+0xeb89c> │ │ │ │ ldr r1, [pc, #172] @ f87a4 <__cxa_atexit@plt+0xeb8a4> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -241190,21 +241190,21 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r3, [r8, #-3984] @ 0xfffff070 │ │ │ │ + ldreq r2, [r8, #-3992] @ 0xfffff068 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ - strbteq r9, [r1], #3948 @ 0xf6c │ │ │ │ - strbteq r9, [r1], #3928 @ 0xf58 │ │ │ │ - strbteq sl, [r1], #3192 @ 0xc78 │ │ │ │ + strbteq r8, [r1], #3948 @ 0xf6c │ │ │ │ + strbteq r8, [r1], #3928 @ 0xf58 │ │ │ │ + strbteq r9, [r1], #3192 @ 0xc78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ f8848 <__cxa_atexit@plt+0xeb948> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -241233,17 +241233,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - strbteq r9, [r1], #3768 @ 0xeb8 │ │ │ │ - strbteq r9, [r1], #3748 @ 0xea4 │ │ │ │ - strbteq sl, [r1], #3036 @ 0xbdc │ │ │ │ + strbteq r8, [r1], #3768 @ 0xeb8 │ │ │ │ + strbteq r8, [r1], #3748 @ 0xea4 │ │ │ │ + strbteq r9, [r1], #3036 @ 0xbdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r2, [pc, #76] @ f88c4 <__cxa_atexit@plt+0xeb9c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -241263,33 +241263,33 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq r9, [r1], #3636 @ 0xe34 │ │ │ │ - strbteq r9, [r1], #3616 @ 0xe20 │ │ │ │ - strbteq sl, [r1], #2916 @ 0xb64 │ │ │ │ + strbteq r8, [r1], #3636 @ 0xe34 │ │ │ │ + strbteq r8, [r1], #3616 @ 0xe20 │ │ │ │ + strbteq r9, [r1], #2916 @ 0xb64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ f8908 <__cxa_atexit@plt+0xeba08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [pc, #24] @ f890c <__cxa_atexit@plt+0xeba0c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #12] @ f8910 <__cxa_atexit@plt+0xeba10> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r9, [r1], #3548 @ 0xddc │ │ │ │ - strbteq r9, [r1], #3532 @ 0xdcc │ │ │ │ - strbteq sl, [r1], #2832 @ 0xb10 │ │ │ │ + strbteq r8, [r1], #3548 @ 0xddc │ │ │ │ + strbteq r8, [r1], #3532 @ 0xdcc │ │ │ │ + strbteq r9, [r1], #2832 @ 0xb10 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ lsl r7, r7, #1 │ │ │ │ cmp r7, #1 │ │ │ │ @@ -241375,24 +241375,24 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #300] @ f8bd0 <__cxa_atexit@plt+0xebcd0> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ stm r5, {r2, lr} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ add r3, lr, #8 │ │ │ │ add r2, r3, r2 │ │ │ │ ldrsb r1, [r2] │ │ │ │ uxtb r3, r1 │ │ │ │ cmn r1, #1 │ │ │ │ bgt f8b24 <__cxa_atexit@plt+0xebc24> │ │ │ │ ldrb r1, [r2, #1] │ │ │ │ @@ -241426,15 +241426,15 @@ │ │ │ │ movne r2, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bcs f8b5c <__cxa_atexit@plt+0xebc5c> │ │ │ │ ldr r3, [pc, #92] @ f8bac <__cxa_atexit@plt+0xebcac> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ lsrs r3, r2, #16 │ │ │ │ lsr r3, r2, #11 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, #2 │ │ │ │ @@ -241442,31 +241442,31 @@ │ │ │ │ mul r7, r3, r7 │ │ │ │ ldr r1, [pc, #76] @ f8bd4 <__cxa_atexit@plt+0xebcd4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbteq r9, [r1], #3440 @ 0xd70 │ │ │ │ - strbteq r9, [r1], #3428 @ 0xd64 │ │ │ │ + strbteq r8, [r1], #3440 @ 0xd70 │ │ │ │ + strbteq r8, [r1], #3428 @ 0xd64 │ │ │ │ andeq r0, r0, r8, asr #7 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ - ldreq r3, [r8, #-3756] @ 0xfffff154 │ │ │ │ + ldreq r2, [r8, #-3764] @ 0xfffff14c │ │ │ │ @ instruction: 0x000003bc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ - ldreq r3, [r8, #-3844] @ 0xfffff0fc │ │ │ │ + ldreq r2, [r8, #-3852] @ 0xfffff0f4 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ muleq r0, r0, r2 │ │ │ │ @ instruction: 0x000008b8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - strbteq sl, [r1], #1820 @ 0x71c │ │ │ │ + strbteq r9, [r1], #1820 @ 0x71c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #92] @ f8c54 <__cxa_atexit@plt+0xebd54> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -241485,36 +241485,36 @@ │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ sub r1, r5, #4 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq sl, [r1], #1688 @ 0x698 │ │ │ │ + strbteq r9, [r1], #1688 @ 0x698 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ f8c9c <__cxa_atexit@plt+0xebd9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -241533,16 +241533,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f8d0c <__cxa_atexit@plt+0xebe0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [r8, #-3076] @ 0xfffff3fc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [r8, #-3084] @ 0xfffff3f4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -241558,18 +241558,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f8d70 <__cxa_atexit@plt+0xebe70> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [r8, #-2956] @ 0xfffff474 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [r8, #-2964] @ 0xfffff46c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sl, [r1], #1408 @ 0x580 │ │ │ │ + strbteq r9, [r1], #1408 @ 0x580 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #92] @ f8df0 <__cxa_atexit@plt+0xebef0> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -241588,36 +241588,36 @@ │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ sub r1, r5, #4 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq sl, [r1], #1276 @ 0x4fc │ │ │ │ + strbteq r9, [r1], #1276 @ 0x4fc │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ f8e38 <__cxa_atexit@plt+0xebf38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -241636,16 +241636,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f8ea8 <__cxa_atexit@plt+0xebfa8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [r8, #-2664] @ 0xfffff598 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [r8, #-2672] @ 0xfffff590 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -241661,18 +241661,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f8f0c <__cxa_atexit@plt+0xec00c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [r8, #-2544] @ 0xfffff610 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [r8, #-2552] @ 0xfffff608 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sl, [r1], #996 @ 0x3e4 │ │ │ │ + strbteq r9, [r1], #996 @ 0x3e4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r8, r5 │ │ │ │ ldr r1, [r8, #4]! │ │ │ │ ldmib r8, {r2, r7} │ │ │ │ add r0, r9, #8 │ │ │ │ @@ -241691,35 +241691,35 @@ │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq sl, [r1], #864 @ 0x360 │ │ │ │ + strbteq r9, [r1], #864 @ 0x360 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ f8fd0 <__cxa_atexit@plt+0xec0d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -241738,16 +241738,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f9040 <__cxa_atexit@plt+0xec140> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [r8, #-2256] @ 0xfffff730 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [r8, #-2264] @ 0xfffff728 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -241763,18 +241763,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f90a4 <__cxa_atexit@plt+0xec1a4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [r8, #-2136] @ 0xfffff7a8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [r8, #-2144] @ 0xfffff7a0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sl, [r1], #588 @ 0x24c │ │ │ │ + strbteq r9, [r1], #588 @ 0x24c │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, r7 │ │ │ │ add r7, r5, #8 │ │ │ │ ldm r7, {r2, r3, r7} │ │ │ │ mov r1, #0 │ │ │ │ @@ -241861,36 +241861,36 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ mov r9, #0 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq sl, [r1], #184 @ 0xb8 │ │ │ │ + strbteq r9, [r1], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ f927c <__cxa_atexit@plt+0xec37c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -241909,16 +241909,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f92ec <__cxa_atexit@plt+0xec3ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [r8, #-1572] @ 0xfffff9dc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [r8, #-1580] @ 0xfffff9d4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -241934,18 +241934,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f9350 <__cxa_atexit@plt+0xec450> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [r8, #-1452] @ 0xfffffa54 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [r8, #-1460] @ 0xfffffa4c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r9, [r1], #4000 @ 0xfa0 │ │ │ │ + strbteq r8, [r1], #4000 @ 0xfa0 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r9, r7 │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r6, r5 │ │ │ │ ldr r8, [r6, #4]! │ │ │ │ @@ -241994,39 +241994,39 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ ldmib sp, {r4, r6} │ │ │ │ mov r9, #0 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r6 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbteq r9, [r1], #3736 @ 0xe98 │ │ │ │ + strbteq r8, [r1], #3736 @ 0xe98 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ f949c <__cxa_atexit@plt+0xec59c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -242045,16 +242045,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f950c <__cxa_atexit@plt+0xec60c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [r8, #-1028] @ 0xfffffbfc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [r8, #-1036] @ 0xfffffbf4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -242070,16 +242070,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ f9570 <__cxa_atexit@plt+0xec670> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r3, [r8, #-908] @ 0xfffffc74 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r2, [r8, #-916] @ 0xfffffc6c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -242093,41 +242093,41 @@ │ │ │ │ sub r8, r1, #1 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc f9610 <__cxa_atexit@plt+0xec710> │ │ │ │ cmp r8, #1 │ │ │ │ bne f95c8 <__cxa_atexit@plt+0xec6c8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r2, [pc, #88] @ f9628 <__cxa_atexit@plt+0xec728> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #76] @ f962c <__cxa_atexit@plt+0xec72c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r8, #-252] @ 0xffffff04 │ │ │ │ + ldreq r2, [r8, #-260] @ 0xfffffefc │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - ldreq r3, [r8, #-192] @ 0xffffff40 │ │ │ │ + ldreq r2, [r8, #-200] @ 0xffffff38 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -242153,16 +242153,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - ldreq r3, [r8, #-28] @ 0xffffffe4 │ │ │ │ - strbteq r9, [r1], #3456 @ 0xd80 │ │ │ │ + ldreq r2, [r8, #-36] @ 0xffffffdc │ │ │ │ + strbteq r8, [r1], #3456 @ 0xd80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f9720 <__cxa_atexit@plt+0xec820> │ │ │ │ @@ -242177,35 +242177,35 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq f9718 <__cxa_atexit@plt+0xec818> │ │ │ │ ldr r3, [pc, #48] @ f9738 <__cxa_atexit@plt+0xec838> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq r2, [r8, #-4012] @ 0xfffff054 │ │ │ │ + ldreq r1, [r8, #-4020] @ 0xfffff04c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq r9, [r1], #3324 @ 0xcfc │ │ │ │ + strbteq r8, [r1], #3324 @ 0xcfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f9760 <__cxa_atexit@plt+0xec860> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r9, [r1], #3284 @ 0xcd4 │ │ │ │ + strbteq r8, [r1], #3284 @ 0xcd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r0, r2 │ │ │ │ bcc f9844 <__cxa_atexit@plt+0xec944> │ │ │ │ @@ -242260,29 +242260,29 @@ │ │ │ │ ldr r7, [pc, #64] @ f988c <__cxa_atexit@plt+0xec98c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ mov r7, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffef4c │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - ldreq r2, [r8, #-3848] @ 0xfffff0f8 │ │ │ │ - ldreq r2, [r8, #-3808] @ 0xfffff120 │ │ │ │ + ldreq r1, [r8, #-3856] @ 0xfffff0f0 │ │ │ │ + ldreq r1, [r8, #-3816] @ 0xfffff118 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - ldreq r2, [r8, #-3764] @ 0xfffff14c │ │ │ │ + ldreq r1, [r8, #-3772] @ 0xfffff144 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - strbteq sl, [r1], #924 @ 0x39c │ │ │ │ + strbteq r9, [r1], #924 @ 0x39c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f990c <__cxa_atexit@plt+0xeca0c> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -242305,15 +242305,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r8, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r8, #-3520] @ 0xfffff240 │ │ │ │ + ldreq r1, [r8, #-3528] @ 0xfffff238 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f99fc <__cxa_atexit@plt+0xecafc> │ │ │ │ @@ -242368,30 +242368,30 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ f9a2c <__cxa_atexit@plt+0xecb2c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffea28 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - ldreq r2, [r8, #-3372] @ 0xfffff2d4 │ │ │ │ - ldreq r2, [r8, #-3364] @ 0xfffff2dc │ │ │ │ + ldreq r1, [r8, #-3380] @ 0xfffff2cc │ │ │ │ + ldreq r1, [r8, #-3372] @ 0xfffff2d4 │ │ │ │ @ instruction: 0xffffeab0 │ │ │ │ - ldreq r2, [r8, #-3536] @ 0xfffff230 │ │ │ │ + ldreq r1, [r8, #-3544] @ 0xfffff228 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sl, [r1], #520 @ 0x208 │ │ │ │ + strbteq r9, [r1], #520 @ 0x208 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #32] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b f9918 <__cxa_atexit@plt+0xeca18> │ │ │ │ - strbteq sl, [r1], #492 @ 0x1ec │ │ │ │ + strbteq r9, [r1], #492 @ 0x1ec │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f9b98 <__cxa_atexit@plt+0xecc98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -242473,24 +242473,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r8, #-3084] @ 0xfffff3f4 │ │ │ │ - ldreq r3, [r8, #-276] @ 0xfffffeec │ │ │ │ - ldreq r2, [r8, #-3160] @ 0xfffff3a8 │ │ │ │ - ldreq r2, [r8, #-3124] @ 0xfffff3cc │ │ │ │ - ldreq r2, [r8, #-3036] @ 0xfffff424 │ │ │ │ - ldreq r3, [r8, #-212] @ 0xffffff2c │ │ │ │ + ldreq r1, [r8, #-3092] @ 0xfffff3ec │ │ │ │ + ldreq r2, [r8, #-284] @ 0xfffffee4 │ │ │ │ + ldreq r1, [r8, #-3168] @ 0xfffff3a0 │ │ │ │ + ldreq r1, [r8, #-3132] @ 0xfffff3c4 │ │ │ │ + ldreq r1, [r8, #-3044] @ 0xfffff41c │ │ │ │ + ldreq r2, [r8, #-220] @ 0xffffff24 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbteq sl, [r1], #96 @ 0x60 │ │ │ │ + strbteq r9, [r1], #96 @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ f9bfc <__cxa_atexit@plt+0xeccfc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -242510,18 +242510,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ f9c50 <__cxa_atexit@plt+0xecd50> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq r2, [r8, #-2812] @ 0xfffff504 │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq r1, [r8, #-2820] @ 0xfffff4fc │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - strbteq r9, [r1], #840 @ 0x348 │ │ │ │ + strbteq r8, [r1], #840 @ 0x348 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9cd4 <__cxa_atexit@plt+0xecdd4> │ │ │ │ ldr r2, [pc, #104] @ f9cdc <__cxa_atexit@plt+0xecddc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -242548,34 +242548,34 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq r2, [r8, #-2588] @ 0xfffff5e4 │ │ │ │ - ldreq r2, [r8, #-2548] @ 0xfffff60c │ │ │ │ - strbteq r9, [r1], #752 @ 0x2f0 │ │ │ │ - strbteq r9, [r1], #688 @ 0x2b0 │ │ │ │ + ldreq r1, [r8, #-2596] @ 0xfffff5dc │ │ │ │ + ldreq r1, [r8, #-2556] @ 0xfffff604 │ │ │ │ + strbteq r8, [r1], #752 @ 0x2f0 │ │ │ │ + strbteq r8, [r1], #688 @ 0x2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ f9d24 <__cxa_atexit@plt+0xece24> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ f9d28 <__cxa_atexit@plt+0xece28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [r1], #676 @ 0x2a4 │ │ │ │ - ldreq r2, [r8, #-2484] @ 0xfffff64c │ │ │ │ - strbteq r9, [r1], #2244 @ 0x8c4 │ │ │ │ + strbteq r8, [r1], #676 @ 0x2a4 │ │ │ │ + ldreq r1, [r8, #-2492] @ 0xfffff644 │ │ │ │ + strbteq r8, [r1], #2244 @ 0x8c4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f9d8c <__cxa_atexit@plt+0xece8c> │ │ │ │ ldr lr, [pc, #72] @ f9d98 <__cxa_atexit@plt+0xece98> │ │ │ │ @@ -242595,16 +242595,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r2, [r8, #-2364] @ 0xfffff6c4 │ │ │ │ - strbteq r9, [r1], #2128 @ 0x850 │ │ │ │ + ldreq r1, [r8, #-2372] @ 0xfffff6bc │ │ │ │ + strbteq r8, [r1], #2128 @ 0x850 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne f9dd4 <__cxa_atexit@plt+0xeced4> │ │ │ │ ldr r3, [pc, #132] @ f9e44 <__cxa_atexit@plt+0xecf44> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -242635,18 +242635,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f9e3c <__cxa_atexit@plt+0xecf3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldreq r2, [r8, #-2192] @ 0xfffff770 │ │ │ │ - strbteq r9, [r1], #396 @ 0x18c │ │ │ │ + ldreq r1, [r8, #-2200] @ 0xfffff768 │ │ │ │ + strbteq r8, [r1], #396 @ 0x18c │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq r9, [r1], #1960 @ 0x7a8 │ │ │ │ + strbteq r8, [r1], #1960 @ 0x7a8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq f9e7c <__cxa_atexit@plt+0xecf7c> │ │ │ │ @@ -242696,71 +242696,71 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq r2, [r8, #-1980] @ 0xfffff844 │ │ │ │ + ldreq r1, [r8, #-1988] @ 0xfffff83c │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbteq r9, [r1], #144 @ 0x90 │ │ │ │ + strbteq r8, [r1], #144 @ 0x90 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - strbteq r9, [r1], #232 @ 0xe8 │ │ │ │ - ldreq r2, [r8, #-1984] @ 0xfffff840 │ │ │ │ - strbteq r9, [r1], #76 @ 0x4c │ │ │ │ + strbteq r8, [r1], #232 @ 0xe8 │ │ │ │ + ldreq r1, [r8, #-1992] @ 0xfffff838 │ │ │ │ + strbteq r8, [r1], #76 @ 0x4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ f9f88 <__cxa_atexit@plt+0xed088> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ f9f8c <__cxa_atexit@plt+0xed08c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [r1], #64 @ 0x40 │ │ │ │ - ldreq r2, [r8, #-1872] @ 0xfffff8b0 │ │ │ │ - strbteq r9, [r1], #12 │ │ │ │ + strbteq r8, [r1], #64 @ 0x40 │ │ │ │ + ldreq r1, [r8, #-1880] @ 0xfffff8a8 │ │ │ │ + strbteq r8, [r1], #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ f9fc8 <__cxa_atexit@plt+0xed0c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ f9fcc <__cxa_atexit@plt+0xed0cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r9, [r1], #0 │ │ │ │ - ldreq r2, [r8, #-1808] @ 0xfffff8f0 │ │ │ │ - strbteq r8, [r1], #4044 @ 0xfcc │ │ │ │ + strbteq r8, [r1], #0 │ │ │ │ + ldreq r1, [r8, #-1816] @ 0xfffff8e8 │ │ │ │ + strbteq r7, [r1], #4044 @ 0xfcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ fa008 <__cxa_atexit@plt+0xed108> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ fa00c <__cxa_atexit@plt+0xed10c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r1], #4032 @ 0xfc0 │ │ │ │ - ldreq r2, [r8, #-1744] @ 0xfffff930 │ │ │ │ - strbteq r9, [r1], #1484 @ 0x5cc │ │ │ │ + strbteq r7, [r1], #4032 @ 0xfc0 │ │ │ │ + ldreq r1, [r8, #-1752] @ 0xfffff928 │ │ │ │ + strbteq r8, [r1], #1484 @ 0x5cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fa0a0 <__cxa_atexit@plt+0xed1a0> │ │ │ │ ldr lr, [pc, #120] @ fa0ac <__cxa_atexit@plt+0xed1ac> │ │ │ │ @@ -242782,88 +242782,88 @@ │ │ │ │ ldr r3, [pc, #68] @ fa0b8 <__cxa_atexit@plt+0xed1b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-12]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #56] @ fa0bc <__cxa_atexit@plt+0xed1bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r7, [pc, #32] @ fa0b4 <__cxa_atexit@plt+0xed1b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldreq r2, [r8, #-1624] @ 0xfffff9a8 │ │ │ │ - ldreq r2, [r8, #-2948] @ 0xfffff47c │ │ │ │ + ldreq r1, [r8, #-1632] @ 0xfffff9a0 │ │ │ │ + ldreq r1, [r8, #-2956] @ 0xfffff474 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq r2, [r8, #-2968] @ 0xfffff468 │ │ │ │ - strbteq r9, [r1], #1308 @ 0x51c │ │ │ │ + ldreq r1, [r8, #-2976] @ 0xfffff460 │ │ │ │ + strbteq r8, [r1], #1308 @ 0x51c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne fa0f8 <__cxa_atexit@plt+0xed1f8> │ │ │ │ ldr r3, [pc, #48] @ fa110 <__cxa_atexit@plt+0xed210> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ fa114 <__cxa_atexit@plt+0xed214> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r7, [pc, #12] @ fa10c <__cxa_atexit@plt+0xed20c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r8, #-2840] @ 0xfffff4e8 │ │ │ │ + ldreq r1, [r8, #-2848] @ 0xfffff4e0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r2, [r8, #-2860] @ 0xfffff4d4 │ │ │ │ - strbteq r9, [r1], #1204 @ 0x4b4 │ │ │ │ + ldreq r1, [r8, #-2868] @ 0xfffff4cc │ │ │ │ + strbteq r8, [r1], #1204 @ 0x4b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ fa144 <__cxa_atexit@plt+0xed244> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ fa148 <__cxa_atexit@plt+0xed248> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b f4786c <__cxa_atexit@plt+0xf3a96c> │ │ │ │ + b 3feae4 <__cxa_atexit@plt+0x3f1be4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r2, [r8, #-2792] @ 0xfffff518 │ │ │ │ - strbteq r9, [r1], #1152 @ 0x480 │ │ │ │ + ldreq r1, [r8, #-2800] @ 0xfffff510 │ │ │ │ + strbteq r8, [r1], #1152 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ fa170 <__cxa_atexit@plt+0xed270> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r9, [r1], #1112 @ 0x458 │ │ │ │ + strbteq r8, [r1], #1112 @ 0x458 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ fa1a8 <__cxa_atexit@plt+0xed2a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #28] @ fa1ac <__cxa_atexit@plt+0xed2ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r7, #1 │ │ │ │ addgt r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r8, #-2716] @ 0xfffff564 │ │ │ │ - ldreq r2, [r8, #-2712] @ 0xfffff568 │ │ │ │ + ldreq r1, [r8, #-2724] @ 0xfffff55c │ │ │ │ + ldreq r1, [r8, #-2720] @ 0xfffff560 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fa1e4 <__cxa_atexit@plt+0xed2e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -242871,31 +242871,31 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b fa23c <__cxa_atexit@plt+0xed33c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r8, #-1224] @ 0xfffffb38 │ │ │ │ + ldreq r1, [r8, #-1232] @ 0xfffffb30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fa224 <__cxa_atexit@plt+0xed324> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ fa22c <__cxa_atexit@plt+0xed32c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r8, #-1160] @ 0xfffffb78 │ │ │ │ + ldreq r1, [r8, #-1168] @ 0xfffffb70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fa30c <__cxa_atexit@plt+0xed40c> │ │ │ │ ldr r2, [pc, #220] @ fa32c <__cxa_atexit@plt+0xed42c> │ │ │ │ @@ -242950,20 +242950,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - ldreq r2, [r8, #-1000] @ 0xfffffc18 │ │ │ │ - ldreq r2, [r8, #-2240] @ 0xfffff740 │ │ │ │ + ldreq r1, [r8, #-1008] @ 0xfffffc10 │ │ │ │ + ldreq r1, [r8, #-2248] @ 0xfffff738 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne fa3d8 <__cxa_atexit@plt+0xed4d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ @@ -243002,20 +243002,20 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - ldreq r2, [r8, #-772] @ 0xfffffcfc │ │ │ │ - ldreq r2, [r8, #-2012] @ 0xfffff824 │ │ │ │ - strbteq r9, [r1], #500 @ 0x1f4 │ │ │ │ + ldreq r1, [r8, #-780] @ 0xfffffcf4 │ │ │ │ + ldreq r1, [r8, #-2020] @ 0xfffff81c │ │ │ │ + strbteq r8, [r1], #500 @ 0x1f4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r7 │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ bhi fa510 <__cxa_atexit@plt+0xed610> │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ @@ -243084,21 +243084,21 @@ │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - ldreq r2, [r8, #-592] @ 0xfffffdb0 │ │ │ │ + ldreq r1, [r8, #-600] @ 0xfffffda8 │ │ │ │ @ instruction: 0xfffff8c8 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - strbteq r9, [r1], #132 @ 0x84 │ │ │ │ + strbteq r8, [r1], #132 @ 0x84 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne fa584 <__cxa_atexit@plt+0xed684> │ │ │ │ add r5, r5, #16 │ │ │ │ @@ -243123,18 +243123,18 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ b fa23c <__cxa_atexit@plt+0xed33c> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - strbteq r9, [r1], #1600 @ 0x640 │ │ │ │ + strbteq r8, [r1], #1600 @ 0x640 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fa788 <__cxa_atexit@plt+0xed888> │ │ │ │ @@ -243237,27 +243237,27 @@ │ │ │ │ mov r6, r3 │ │ │ │ b fa798 <__cxa_atexit@plt+0xed898> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r8, #-120] @ 0xffffff88 │ │ │ │ - ldreq r2, [r8, #-1408] @ 0xfffffa80 │ │ │ │ - ldreq r2, [r8, #-196] @ 0xffffff3c │ │ │ │ - ldreq r2, [r8, #-160] @ 0xffffff60 │ │ │ │ - ldreq r2, [r8, #-72] @ 0xffffffb8 │ │ │ │ - ldreq r2, [r8, #-1344] @ 0xfffffac0 │ │ │ │ + ldreq r1, [r8, #-128] @ 0xffffff80 │ │ │ │ + ldreq r1, [r8, #-1416] @ 0xfffffa78 │ │ │ │ + ldreq r1, [r8, #-204] @ 0xffffff34 │ │ │ │ + ldreq r1, [r8, #-168] @ 0xffffff58 │ │ │ │ + ldreq r1, [r8, #-80] @ 0xffffffb0 │ │ │ │ + ldreq r1, [r8, #-1352] @ 0xfffffab8 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - strbteq r7, [r1], #3652 @ 0xe44 │ │ │ │ + strbteq r6, [r1], #3652 @ 0xe44 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - strbteq r9, [r1], #1276 @ 0x4fc │ │ │ │ - ldreq r1, [r8, #-3964] @ 0xfffff084 │ │ │ │ - strbteq r9, [r1], #1108 @ 0x454 │ │ │ │ + strbteq r8, [r1], #1276 @ 0x4fc │ │ │ │ + ldreq r0, [r8, #-3972] @ 0xfffff07c │ │ │ │ + strbteq r8, [r1], #1108 @ 0x454 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #120] @ fa864 <__cxa_atexit@plt+0xed964> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ @@ -243287,18 +243287,18 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b df13c <__cxa_atexit@plt+0xd223c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbteq r9, [r1], #1024 @ 0x400 │ │ │ │ - strbteq r7, [r1], #3376 @ 0xd30 │ │ │ │ - ldreq r1, [r8, #-3736] @ 0xfffff168 │ │ │ │ - strbteq r9, [r1], #944 @ 0x3b0 │ │ │ │ + strbteq r8, [r1], #1024 @ 0x400 │ │ │ │ + strbteq r6, [r1], #3376 @ 0xd30 │ │ │ │ + ldreq r0, [r8, #-3744] @ 0xfffff160 │ │ │ │ + strbteq r8, [r1], #944 @ 0x3b0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ fa8e4 <__cxa_atexit@plt+0xed9e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ fa8e8 <__cxa_atexit@plt+0xed9e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #80] @ fa8ec <__cxa_atexit@plt+0xed9ec> │ │ │ │ @@ -243318,26 +243318,26 @@ │ │ │ │ add r2, lr, #1 │ │ │ │ str r2, [r5, #16] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ b df13c <__cxa_atexit@plt+0xd223c> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbteq r9, [r1], #892 @ 0x37c │ │ │ │ - strbteq r7, [r1], #3244 @ 0xcac │ │ │ │ - ldreq r1, [r8, #-3600] @ 0xfffff1f0 │ │ │ │ + strbteq r8, [r1], #892 @ 0x37c │ │ │ │ + strbteq r6, [r1], #3244 @ 0xcac │ │ │ │ + ldreq r0, [r8, #-3608] @ 0xfffff1e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ fa914 <__cxa_atexit@plt+0xeda14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - ldreq r2, [r8, #-648] @ 0xfffffd78 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + ldreq r1, [r8, #-656] @ 0xfffffd70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fa978 <__cxa_atexit@plt+0xeda78> │ │ │ │ ldr lr, [pc, #76] @ fa984 <__cxa_atexit@plt+0xeda84> │ │ │ │ @@ -243358,31 +243358,31 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r1, [r8, #-3412] @ 0xfffff2ac │ │ │ │ + ldreq r0, [r8, #-3420] @ 0xfffff2a4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fa9ac <__cxa_atexit@plt+0xedaac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ b e0058 <__cxa_atexit@plt+0xd3158> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - strbteq r8, [r1], #1572 @ 0x624 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + strbteq r7, [r1], #1572 @ 0x624 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi faa7c <__cxa_atexit@plt+0xedb7c> │ │ │ │ ldr lr, [pc, #176] @ faa9c <__cxa_atexit@plt+0xedb9c> │ │ │ │ @@ -243426,20 +243426,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r1, [r8, #-3232] @ 0xfffff360 │ │ │ │ - strbteq r8, [r1], #1464 @ 0x5b8 │ │ │ │ - ldreq r1, [r8, #-3164] @ 0xfffff3a4 │ │ │ │ - strbteq r8, [r1], #1344 @ 0x540 │ │ │ │ + ldreq r0, [r8, #-3240] @ 0xfffff358 │ │ │ │ + strbteq r7, [r1], #1464 @ 0x5b8 │ │ │ │ + ldreq r0, [r8, #-3172] @ 0xfffff39c │ │ │ │ + strbteq r7, [r1], #1344 @ 0x540 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -243462,17 +243462,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r8, [r1], #1292 @ 0x50c │ │ │ │ - ldreq r1, [r8, #-2992] @ 0xfffff450 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r7, [r1], #1292 @ 0x50c │ │ │ │ + ldreq r0, [r8, #-3000] @ 0xfffff448 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fabb0 <__cxa_atexit@plt+0xedcb0> │ │ │ │ ldr r2, [pc, #104] @ fabb8 <__cxa_atexit@plt+0xedcb8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243499,33 +243499,33 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r1, [r8, #-2880] @ 0xfffff4c0 │ │ │ │ - ldreq r1, [r8, #-4044] @ 0xfffff034 │ │ │ │ - ldreq r2, [r8, #-60] @ 0xffffffc4 │ │ │ │ + ldreq r0, [r8, #-2888] @ 0xfffff4b8 │ │ │ │ + ldreq r0, [r8, #-4052] @ 0xfffff02c │ │ │ │ + ldreq r1, [r8, #-68] @ 0xffffffbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ fabfc <__cxa_atexit@plt+0xedcfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ fac00 <__cxa_atexit@plt+0xedd00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r8, #-4084] @ 0xfffff00c │ │ │ │ - ldreq r1, [r8, #-3984] @ 0xfffff070 │ │ │ │ - strbteq r8, [r1], #980 @ 0x3d4 │ │ │ │ + ldreq r0, [r8, #-4092] @ 0xfffff004 │ │ │ │ + ldreq r0, [r8, #-3992] @ 0xfffff068 │ │ │ │ + strbteq r7, [r1], #980 @ 0x3d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fac68 <__cxa_atexit@plt+0xedd68> │ │ │ │ ldr r2, [pc, #76] @ fac74 <__cxa_atexit@plt+0xedd74> │ │ │ │ @@ -243539,34 +243539,34 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq fac60 <__cxa_atexit@plt+0xedd60> │ │ │ │ ldr r3, [pc, #44] @ fac7c <__cxa_atexit@plt+0xedd7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq r1, [r8, #-2664] @ 0xfffff598 │ │ │ │ + ldreq r0, [r8, #-2672] @ 0xfffff590 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r8, [r1], #856 @ 0x358 │ │ │ │ + strbteq r7, [r1], #856 @ 0x358 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ faca4 <__cxa_atexit@plt+0xedda4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r8, [r1], #816 @ 0x330 │ │ │ │ + strbteq r7, [r1], #816 @ 0x330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r7, #1 │ │ │ │ cmp r8, #0 │ │ │ │ ble facf0 <__cxa_atexit@plt+0xeddf0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -243604,20 +243604,20 @@ │ │ │ │ ldr r7, [pc, #24] @ fad64 <__cxa_atexit@plt+0xede64> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r1], #748 @ 0x2ec │ │ │ │ - strbteq r8, [r1], #660 @ 0x294 │ │ │ │ - ldreq r1, [r8, #-2500] @ 0xfffff63c │ │ │ │ + strbteq r7, [r1], #748 @ 0x2ec │ │ │ │ + strbteq r7, [r1], #660 @ 0x294 │ │ │ │ + ldreq r0, [r8, #-2508] @ 0xfffff634 │ │ │ │ @ instruction: 0xfffe51b8 │ │ │ │ - strbteq r8, [r1], #688 @ 0x2b0 │ │ │ │ - ldreq r1, [r8, #-2424] @ 0xfffff688 │ │ │ │ + strbteq r7, [r1], #688 @ 0x2b0 │ │ │ │ + ldreq r0, [r8, #-2432] @ 0xfffff680 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fadcc <__cxa_atexit@plt+0xedecc> │ │ │ │ ldr r2, [pc, #64] @ fadd4 <__cxa_atexit@plt+0xeded4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243634,15 +243634,15 @@ │ │ │ │ b dfd60 <__cxa_atexit@plt+0xd2e60> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r1, [r8, #-2300] @ 0xfffff704 │ │ │ │ + ldreq r0, [r8, #-2308] @ 0xfffff6fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b dfd60 <__cxa_atexit@plt+0xd2e60> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -243668,15 +243668,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r1, [r8, #-2172] @ 0xfffff784 │ │ │ │ + ldreq r0, [r8, #-2180] @ 0xfffff77c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fae84 <__cxa_atexit@plt+0xedf84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -243685,22 +243685,22 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ faea8 <__cxa_atexit@plt+0xedfa8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4006dc <__cxa_atexit@plt+0x3f37dc> │ │ │ │ - strbteq r8, [r1], #280 @ 0x118 │ │ │ │ + b 3fee74 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ + strbteq r7, [r1], #280 @ 0x118 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi faf24 <__cxa_atexit@plt+0xee024> │ │ │ │ ldr r2, [pc, #76] @ faf30 <__cxa_atexit@plt+0xee030> │ │ │ │ @@ -243714,34 +243714,34 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq faf1c <__cxa_atexit@plt+0xee01c> │ │ │ │ ldr r3, [pc, #44] @ faf38 <__cxa_atexit@plt+0xee038> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq r1, [r8, #-1964] @ 0xfffff854 │ │ │ │ + ldreq r0, [r8, #-1972] @ 0xfffff84c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbteq r8, [r1], #156 @ 0x9c │ │ │ │ + strbteq r7, [r1], #156 @ 0x9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ faf60 <__cxa_atexit@plt+0xee060> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 40020c <__cxa_atexit@plt+0x3f330c> │ │ │ │ + b 3fe994 <__cxa_atexit@plt+0x3f1a94> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq r8, [r1], #116 @ 0x74 │ │ │ │ + strbteq r7, [r1], #116 @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r7, #1 │ │ │ │ cmp r8, #0 │ │ │ │ ble fafac <__cxa_atexit@plt+0xee0ac> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -243779,20 +243779,20 @@ │ │ │ │ ldr r7, [pc, #24] @ fb020 <__cxa_atexit@plt+0xee120> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r8, [r1], #48 @ 0x30 │ │ │ │ - strbteq r7, [r1], #4056 @ 0xfd8 │ │ │ │ - ldreq r1, [r8, #-1800] @ 0xfffff8f8 │ │ │ │ + strbteq r7, [r1], #48 @ 0x30 │ │ │ │ + strbteq r6, [r1], #4056 @ 0xfd8 │ │ │ │ + ldreq r0, [r8, #-1808] @ 0xfffff8f0 │ │ │ │ @ instruction: 0xfffe4efc │ │ │ │ - strbteq r7, [r1], #4084 @ 0xff4 │ │ │ │ - ldreq r1, [r8, #-1724] @ 0xfffff944 │ │ │ │ + strbteq r6, [r1], #4084 @ 0xff4 │ │ │ │ + ldreq r0, [r8, #-1732] @ 0xfffff93c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb088 <__cxa_atexit@plt+0xee188> │ │ │ │ ldr r2, [pc, #64] @ fb090 <__cxa_atexit@plt+0xee190> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243809,21 +243809,21 @@ │ │ │ │ b dfd60 <__cxa_atexit@plt+0xd2e60> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r1, [r8, #-1600] @ 0xfffff9c0 │ │ │ │ + ldreq r0, [r8, #-1608] @ 0xfffff9b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b dfd60 <__cxa_atexit@plt+0xd2e60> │ │ │ │ - strbteq r7, [r1], #3904 @ 0xf40 │ │ │ │ + strbteq r6, [r1], #3904 @ 0xf40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb160 <__cxa_atexit@plt+0xee260> │ │ │ │ ldr lr, [pc, #176] @ fb180 <__cxa_atexit@plt+0xee280> │ │ │ │ @@ -243867,20 +243867,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r1, [r8, #-1468] @ 0xfffffa44 │ │ │ │ - strbteq r7, [r1], #3796 @ 0xed4 │ │ │ │ - ldreq r1, [r8, #-1400] @ 0xfffffa88 │ │ │ │ - strbteq r7, [r1], #3676 @ 0xe5c │ │ │ │ + ldreq r0, [r8, #-1476] @ 0xfffffa3c │ │ │ │ + strbteq r6, [r1], #3796 @ 0xed4 │ │ │ │ + ldreq r0, [r8, #-1408] @ 0xfffffa80 │ │ │ │ + strbteq r6, [r1], #3676 @ 0xe5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -243903,17 +243903,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r7, [r1], #3624 @ 0xe28 │ │ │ │ - ldreq r1, [r8, #-1228] @ 0xfffffb34 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r6, [r1], #3624 @ 0xe28 │ │ │ │ + ldreq r0, [r8, #-1236] @ 0xfffffb2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb294 <__cxa_atexit@plt+0xee394> │ │ │ │ ldr r2, [pc, #104] @ fb29c <__cxa_atexit@plt+0xee39c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243940,32 +243940,32 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r1, [r8, #-1116] @ 0xfffffba4 │ │ │ │ - ldreq r1, [r8, #-2280] @ 0xfffff718 │ │ │ │ - ldreq r1, [r8, #-2392] @ 0xfffff6a8 │ │ │ │ + ldreq r0, [r8, #-1124] @ 0xfffffb9c │ │ │ │ + ldreq r0, [r8, #-2288] @ 0xfffff710 │ │ │ │ + ldreq r0, [r8, #-2400] @ 0xfffff6a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ fb2e0 <__cxa_atexit@plt+0xee3e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ fb2e4 <__cxa_atexit@plt+0xee3e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r8, #-2320] @ 0xfffff6f0 │ │ │ │ - ldreq r1, [r8, #-2220] @ 0xfffff754 │ │ │ │ + ldreq r0, [r8, #-2328] @ 0xfffff6e8 │ │ │ │ + ldreq r0, [r8, #-2228] @ 0xfffff74c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb33c <__cxa_atexit@plt+0xee43c> │ │ │ │ ldr r2, [pc, #64] @ fb344 <__cxa_atexit@plt+0xee444> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243982,21 +243982,21 @@ │ │ │ │ b e0058 <__cxa_atexit@plt+0xd3158> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r1, [r8, #-908] @ 0xfffffc74 │ │ │ │ + ldreq r0, [r8, #-916] @ 0xfffffc6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b e0058 <__cxa_atexit@plt+0xd3158> │ │ │ │ - strbteq r7, [r1], #3212 @ 0xc8c │ │ │ │ + strbteq r6, [r1], #3212 @ 0xc8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb414 <__cxa_atexit@plt+0xee514> │ │ │ │ ldr lr, [pc, #176] @ fb434 <__cxa_atexit@plt+0xee534> │ │ │ │ @@ -244040,20 +244040,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r1, [r8, #-776] @ 0xfffffcf8 │ │ │ │ - strbteq r7, [r1], #3104 @ 0xc20 │ │ │ │ - ldreq r1, [r8, #-708] @ 0xfffffd3c │ │ │ │ - strbteq r7, [r1], #2984 @ 0xba8 │ │ │ │ + ldreq r0, [r8, #-784] @ 0xfffffcf0 │ │ │ │ + strbteq r6, [r1], #3104 @ 0xc20 │ │ │ │ + ldreq r0, [r8, #-716] @ 0xfffffd34 │ │ │ │ + strbteq r6, [r1], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -244076,17 +244076,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r7, [r1], #2932 @ 0xb74 │ │ │ │ - ldreq r1, [r8, #-536] @ 0xfffffde8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r6, [r1], #2932 @ 0xb74 │ │ │ │ + ldreq r0, [r8, #-544] @ 0xfffffde0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb548 <__cxa_atexit@plt+0xee648> │ │ │ │ ldr r2, [pc, #104] @ fb550 <__cxa_atexit@plt+0xee650> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -244113,32 +244113,32 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r1, [r8, #-424] @ 0xfffffe58 │ │ │ │ - ldreq r1, [r8, #-1588] @ 0xfffff9cc │ │ │ │ - ldreq r1, [r8, #-1700] @ 0xfffff95c │ │ │ │ + ldreq r0, [r8, #-432] @ 0xfffffe50 │ │ │ │ + ldreq r0, [r8, #-1596] @ 0xfffff9c4 │ │ │ │ + ldreq r0, [r8, #-1708] @ 0xfffff954 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ fb594 <__cxa_atexit@plt+0xee694> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ fb598 <__cxa_atexit@plt+0xee698> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r8, #-1628] @ 0xfffff9a4 │ │ │ │ - ldreq r1, [r8, #-1528] @ 0xfffffa08 │ │ │ │ + ldreq r0, [r8, #-1636] @ 0xfffff99c │ │ │ │ + ldreq r0, [r8, #-1536] @ 0xfffffa00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb5f0 <__cxa_atexit@plt+0xee6f0> │ │ │ │ ldr r2, [pc, #64] @ fb5f8 <__cxa_atexit@plt+0xee6f8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -244155,15 +244155,15 @@ │ │ │ │ b dfd60 <__cxa_atexit@plt+0xd2e60> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r1, [r8, #-216] @ 0xffffff28 │ │ │ │ + ldreq r0, [r8, #-224] @ 0xffffff20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b dfd60 <__cxa_atexit@plt+0xd2e60> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -244188,29 +244188,29 @@ │ │ │ │ b e0058 <__cxa_atexit@plt+0xd3158> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r1, [r8, #-92] @ 0xffffffa4 │ │ │ │ + ldreq r0, [r8, #-100] @ 0xffffff9c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fb6a4 <__cxa_atexit@plt+0xee7a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ b e0058 <__cxa_atexit@plt+0xd3158> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4006dc <__cxa_atexit@plt+0x3f37dc> │ │ │ │ + b 3fee74 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb710 <__cxa_atexit@plt+0xee810> │ │ │ │ ldr r2, [pc, #64] @ fb718 <__cxa_atexit@plt+0xee818> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -244227,21 +244227,21 @@ │ │ │ │ b dfd60 <__cxa_atexit@plt+0xd2e60> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r0, [r8, #-4024] @ 0xfffff048 │ │ │ │ + ldreq pc, [r7, #-4032] @ 0xfffff040 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b dfd60 <__cxa_atexit@plt+0xd2e60> │ │ │ │ - strbteq r7, [r1], #2232 @ 0x8b8 │ │ │ │ + strbteq r6, [r1], #2232 @ 0x8b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb7e8 <__cxa_atexit@plt+0xee8e8> │ │ │ │ ldr lr, [pc, #176] @ fb808 <__cxa_atexit@plt+0xee908> │ │ │ │ @@ -244285,20 +244285,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r0, [r8, #-3892] @ 0xfffff0cc │ │ │ │ - strbteq r7, [r1], #2124 @ 0x84c │ │ │ │ - ldreq r0, [r8, #-3824] @ 0xfffff110 │ │ │ │ - strbteq r7, [r1], #2004 @ 0x7d4 │ │ │ │ + ldreq pc, [r7, #-3900] @ 0xfffff0c4 │ │ │ │ + strbteq r6, [r1], #2124 @ 0x84c │ │ │ │ + ldreq pc, [r7, #-3832] @ 0xfffff108 │ │ │ │ + strbteq r6, [r1], #2004 @ 0x7d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -244321,17 +244321,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r7, [r1], #1952 @ 0x7a0 │ │ │ │ - ldreq r0, [r8, #-3652] @ 0xfffff1bc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r6, [r1], #1952 @ 0x7a0 │ │ │ │ + ldreq pc, [r7, #-3660] @ 0xfffff1b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb91c <__cxa_atexit@plt+0xeea1c> │ │ │ │ ldr r2, [pc, #104] @ fb924 <__cxa_atexit@plt+0xeea24> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -244358,32 +244358,32 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r0, [r8, #-3540] @ 0xfffff22c │ │ │ │ - ldreq r1, [r8, #-608] @ 0xfffffda0 │ │ │ │ - ldreq r1, [r8, #-720] @ 0xfffffd30 │ │ │ │ + ldreq pc, [r7, #-3548] @ 0xfffff224 │ │ │ │ + ldreq r0, [r8, #-616] @ 0xfffffd98 │ │ │ │ + ldreq r0, [r8, #-728] @ 0xfffffd28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ fb968 <__cxa_atexit@plt+0xeea68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ fb96c <__cxa_atexit@plt+0xeea6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r8, #-648] @ 0xfffffd78 │ │ │ │ - ldreq r1, [r8, #-548] @ 0xfffffddc │ │ │ │ + ldreq r0, [r8, #-656] @ 0xfffffd70 │ │ │ │ + ldreq r0, [r8, #-556] @ 0xfffffdd4 │ │ │ │ @ instruction: 0xffffc9cc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov ip, r6 │ │ │ │ @@ -244680,49 +244680,49 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffea4c │ │ │ │ @ instruction: 0xffffe074 │ │ │ │ @ instruction: 0xffffeb10 │ │ │ │ @ instruction: 0xffffef2c │ │ │ │ - strbteq r7, [r1], #732 @ 0x2dc │ │ │ │ - ldreq r0, [r8, #-3792] @ 0xfffff130 │ │ │ │ - ldreq r0, [r8, #-2460] @ 0xfffff664 │ │ │ │ - ldreq r0, [r8, #-3636] @ 0xfffff1cc │ │ │ │ - ldreq r0, [r8, #-3628] @ 0xfffff1d4 │ │ │ │ - ldreq r0, [r8, #-2372] @ 0xfffff6bc │ │ │ │ + strbteq r6, [r1], #732 @ 0x2dc │ │ │ │ + ldreq pc, [r7, #-3800] @ 0xfffff128 │ │ │ │ + ldreq pc, [r7, #-2468] @ 0xfffff65c │ │ │ │ + ldreq pc, [r7, #-3644] @ 0xfffff1c4 │ │ │ │ + ldreq pc, [r7, #-3636] @ 0xfffff1cc │ │ │ │ + ldreq pc, [r7, #-2380] @ 0xfffff6b4 │ │ │ │ @ instruction: 0xffffedac │ │ │ │ @ instruction: 0xffffec30 │ │ │ │ @ instruction: 0xffffeb70 │ │ │ │ @ instruction: 0xffffefc0 │ │ │ │ @ instruction: 0xfffff50c │ │ │ │ - strbteq r7, [r1], #1168 @ 0x490 │ │ │ │ + strbteq r6, [r1], #1168 @ 0x490 │ │ │ │ @ instruction: 0xfffff38c │ │ │ │ @ instruction: 0xfffff2b0 │ │ │ │ - ldreq r1, [r8, #-100] @ 0xffffff9c │ │ │ │ - ldreq r0, [r8, #-2864] @ 0xfffff4d0 │ │ │ │ - ldreq r0, [r8, #-4044] @ 0xfffff034 │ │ │ │ - ldreq r0, [r8, #-4036] @ 0xfffff03c │ │ │ │ - ldreq r0, [r8, #-2780] @ 0xfffff524 │ │ │ │ + ldreq r0, [r8, #-108] @ 0xffffff94 │ │ │ │ + ldreq pc, [r7, #-2872] @ 0xfffff4c8 │ │ │ │ + ldreq pc, [r7, #-4052] @ 0xfffff02c │ │ │ │ + ldreq pc, [r7, #-4044] @ 0xfffff034 │ │ │ │ + ldreq pc, [r7, #-2788] @ 0xfffff51c │ │ │ │ @ instruction: 0xfffff4a8 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - ldreq r1, [r8, #-268] @ 0xfffffef4 │ │ │ │ - ldreq r1, [r8, #-240] @ 0xffffff10 │ │ │ │ - strbteq r7, [r1], #3656 @ 0xe48 │ │ │ │ + ldreq r0, [r8, #-276] @ 0xfffffeec │ │ │ │ + ldreq r0, [r8, #-248] @ 0xffffff08 │ │ │ │ + strbteq r6, [r1], #3656 @ 0xe48 │ │ │ │ @ instruction: 0xfffff884 │ │ │ │ @ instruction: 0xfffff714 │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ - ldreq r0, [r8, #-3852] @ 0xfffff0f4 │ │ │ │ - ldreq r0, [r8, #-3836] @ 0xfffff104 │ │ │ │ + ldreq pc, [r7, #-3860] @ 0xfffff0ec │ │ │ │ + ldreq pc, [r7, #-3844] @ 0xfffff0fc │ │ │ │ @ instruction: 0xfffff650 │ │ │ │ - strbteq r7, [r1], #3496 @ 0xda8 │ │ │ │ + strbteq r6, [r1], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #76 @ 0x4c │ │ │ │ cmp fp, r7 │ │ │ │ bhi fbfc0 <__cxa_atexit@plt+0xef0c0> │ │ │ │ ldr r7, [pc, #240] @ fbfcc <__cxa_atexit@plt+0xef0cc> │ │ │ │ @@ -244784,18 +244784,18 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r0, [r8, #-1956] @ 0xfffff85c │ │ │ │ + ldreq pc, [r7, #-1964] @ 0xfffff854 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - strbteq r7, [r1], #3204 @ 0xc84 │ │ │ │ + strbteq r6, [r1], #3204 @ 0xc84 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #96] @ fc050 <__cxa_atexit@plt+0xef150> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ mov r3, r5 │ │ │ │ @@ -244818,15 +244818,15 @@ │ │ │ │ str ip, [r5, #-28]! @ 0xffffffe4 │ │ │ │ b fb988 <__cxa_atexit@plt+0xeea88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq r7, [r1], #3080 @ 0xc08 │ │ │ │ + strbteq r6, [r1], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r2, r8, r9, sl, ip} │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr lr, [r5, #28] │ │ │ │ @@ -244837,15 +244837,15 @@ │ │ │ │ stmda r5, {r0, r3} │ │ │ │ ldr r7, [pc, #12] @ fc0a0 <__cxa_atexit@plt+0xef1a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4] │ │ │ │ str ip, [r5, #-24]! @ 0xffffffe8 │ │ │ │ b fb988 <__cxa_atexit@plt+0xeea88> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r6, [r1], #1332 @ 0x534 │ │ │ │ + strbteq r5, [r1], #1332 @ 0x534 │ │ │ │ andeq r2, r0, r9, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #276] @ fc1cc <__cxa_atexit@plt+0xef2cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #16]! │ │ │ │ str r7, [r0, #20] │ │ │ │ @@ -244896,15 +244896,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r1 │ │ │ │ - b ab12ac <__cxa_atexit@plt+0xaa43ac> │ │ │ │ + b 18f8584 <__cxa_atexit@plt+0x18eb684> │ │ │ │ ldr r2, [r1] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ bx r2 │ │ │ │ mov r3, r6 │ │ │ │ b fc1b4 <__cxa_atexit@plt+0xef2b4> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ @@ -244912,22 +244912,22 @@ │ │ │ │ ldr r7, [pc, #28] @ fc1d8 <__cxa_atexit@plt+0xef2d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq r0, [r8, #-2300] @ 0xfffff704 │ │ │ │ - ldreq r0, [r8, #-1828] @ 0xfffff8dc │ │ │ │ - strbteq r6, [r1], #1060 @ 0x424 │ │ │ │ + ldreq pc, [r7, #-2308] @ 0xfffff6fc │ │ │ │ + ldreq pc, [r7, #-1836] @ 0xfffff8d4 │ │ │ │ + strbteq r5, [r1], #1060 @ 0x424 │ │ │ │ @ instruction: 0xfffd21f8 │ │ │ │ @ instruction: 0xfffd2a4c │ │ │ │ @ instruction: 0xfffd26f4 │ │ │ │ - ldreq r0, [r8, #-1352] @ 0xfffffab8 │ │ │ │ - strbteq r6, [r1], #1004 @ 0x3ec │ │ │ │ + ldreq pc, [r7, #-1360] @ 0xfffffab0 │ │ │ │ + strbteq r5, [r1], #1004 @ 0x3ec │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [pc, #212] @ fc2dc <__cxa_atexit@plt+0xef3dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ @@ -244969,32 +244969,32 @@ │ │ │ │ ldr r7, [pc, #84] @ fc2f4 <__cxa_atexit@plt+0xef3f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r9, r8 │ │ │ │ - b ab12ac <__cxa_atexit@plt+0xaa43ac> │ │ │ │ + b 18f8584 <__cxa_atexit@plt+0x18eb684> │ │ │ │ mov r1, r6 │ │ │ │ b fc2c8 <__cxa_atexit@plt+0xef3c8> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ fc2e4 <__cxa_atexit@plt+0xef3e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r8, #-2004] @ 0xfffff82c │ │ │ │ - ldreq r0, [r8, #-1532] @ 0xfffffa04 │ │ │ │ - strbteq r6, [r1], #784 @ 0x310 │ │ │ │ + ldreq pc, [r7, #-2012] @ 0xfffff824 │ │ │ │ + ldreq pc, [r7, #-1540] @ 0xfffff9fc │ │ │ │ + strbteq r5, [r1], #784 @ 0x310 │ │ │ │ @ instruction: 0xfffd20d0 │ │ │ │ @ instruction: 0xfffd2924 │ │ │ │ @ instruction: 0xfffd25cc │ │ │ │ - ldreq r0, [r8, #-1056] @ 0xfffffbe0 │ │ │ │ - strbteq r7, [r1], #2408 @ 0x968 │ │ │ │ + ldreq pc, [r7, #-1064] @ 0xfffffbd8 │ │ │ │ + strbteq r6, [r1], #2408 @ 0x968 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #76 @ 0x4c │ │ │ │ cmp fp, r7 │ │ │ │ bhi fc400 <__cxa_atexit@plt+0xef500> │ │ │ │ ldr r7, [pc, #240] @ fc40c <__cxa_atexit@plt+0xef50c> │ │ │ │ @@ -245056,18 +245056,18 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r0, [r8, #-868] @ 0xfffffc9c │ │ │ │ + ldreq pc, [r7, #-876] @ 0xfffffc94 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - strbteq r7, [r1], #2116 @ 0x844 │ │ │ │ + strbteq r6, [r1], #2116 @ 0x844 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #96] @ fc490 <__cxa_atexit@plt+0xef590> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ mov r3, r5 │ │ │ │ @@ -245090,15 +245090,15 @@ │ │ │ │ str ip, [r5, #-28]! @ 0xffffffe4 │ │ │ │ b fb988 <__cxa_atexit@plt+0xeea88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq r7, [r1], #1992 @ 0x7c8 │ │ │ │ + strbteq r6, [r1], #1992 @ 0x7c8 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r2, r8, r9, sl, ip} │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr lr, [r5, #28] │ │ │ │ @@ -245109,15 +245109,15 @@ │ │ │ │ stmda r5, {r0, r3} │ │ │ │ ldr r7, [pc, #12] @ fc4e0 <__cxa_atexit@plt+0xef5e0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4] │ │ │ │ str ip, [r5, #-24]! @ 0xffffffe8 │ │ │ │ b fb988 <__cxa_atexit@plt+0xeea88> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r6, [r1], #244 @ 0xf4 │ │ │ │ + strbteq r5, [r1], #244 @ 0xf4 │ │ │ │ andeq r2, r0, r9, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #276] @ fc60c <__cxa_atexit@plt+0xef70c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #16]! │ │ │ │ str r7, [r0, #20] │ │ │ │ @@ -245168,15 +245168,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r1 │ │ │ │ - b ab12ac <__cxa_atexit@plt+0xaa43ac> │ │ │ │ + b 18f8584 <__cxa_atexit@plt+0x18eb684> │ │ │ │ ldr r2, [r1] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ bx r2 │ │ │ │ mov r3, r6 │ │ │ │ b fc5f4 <__cxa_atexit@plt+0xef6f4> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ @@ -245184,22 +245184,22 @@ │ │ │ │ ldr r7, [pc, #28] @ fc618 <__cxa_atexit@plt+0xef718> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq r0, [r8, #-1212] @ 0xfffffb44 │ │ │ │ - ldreq r0, [r8, #-740] @ 0xfffffd1c │ │ │ │ - strbteq r5, [r1], #4068 @ 0xfe4 │ │ │ │ + ldreq pc, [r7, #-1220] @ 0xfffffb3c │ │ │ │ + ldreq pc, [r7, #-748] @ 0xfffffd14 │ │ │ │ + strbteq r4, [r1], #4068 @ 0xfe4 │ │ │ │ @ instruction: 0xfffd1db8 │ │ │ │ @ instruction: 0xfffd260c │ │ │ │ @ instruction: 0xfffd22b4 │ │ │ │ - ldreq r0, [r8, #-264] @ 0xfffffef8 │ │ │ │ - strbteq r5, [r1], #4012 @ 0xfac │ │ │ │ + ldreq pc, [r7, #-272] @ 0xfffffef0 │ │ │ │ + strbteq r4, [r1], #4012 @ 0xfac │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [pc, #212] @ fc71c <__cxa_atexit@plt+0xef81c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ @@ -245241,32 +245241,32 @@ │ │ │ │ ldr r7, [pc, #84] @ fc734 <__cxa_atexit@plt+0xef834> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r9, r8 │ │ │ │ - b ab12ac <__cxa_atexit@plt+0xaa43ac> │ │ │ │ + b 18f8584 <__cxa_atexit@plt+0x18eb684> │ │ │ │ mov r1, r6 │ │ │ │ b fc708 <__cxa_atexit@plt+0xef808> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ fc724 <__cxa_atexit@plt+0xef824> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r8, #-916] @ 0xfffffc6c │ │ │ │ - ldreq r0, [r8, #-444] @ 0xfffffe44 │ │ │ │ - strbteq r5, [r1], #3792 @ 0xed0 │ │ │ │ + ldreq pc, [r7, #-924] @ 0xfffffc64 │ │ │ │ + ldreq pc, [r7, #-452] @ 0xfffffe3c │ │ │ │ + strbteq r4, [r1], #3792 @ 0xed0 │ │ │ │ @ instruction: 0xfffd1c90 │ │ │ │ @ instruction: 0xfffd24e4 │ │ │ │ @ instruction: 0xfffd218c │ │ │ │ - ldreq pc, [r7, #-4064] @ 0xfffff020 │ │ │ │ - strbteq r7, [r1], #1320 @ 0x528 │ │ │ │ + ldreq lr, [r7, #-4072] @ 0xfffff018 │ │ │ │ + strbteq r6, [r1], #1320 @ 0x528 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #76 @ 0x4c │ │ │ │ cmp fp, r7 │ │ │ │ bhi fc840 <__cxa_atexit@plt+0xef940> │ │ │ │ ldr r7, [pc, #240] @ fc84c <__cxa_atexit@plt+0xef94c> │ │ │ │ @@ -245328,18 +245328,18 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq pc, [r7, #-3876] @ 0xfffff0dc │ │ │ │ + ldreq lr, [r7, #-3884] @ 0xfffff0d4 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - strbteq r7, [r1], #1028 @ 0x404 │ │ │ │ + strbteq r6, [r1], #1028 @ 0x404 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #96] @ fc8d0 <__cxa_atexit@plt+0xef9d0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ mov r3, r5 │ │ │ │ @@ -245362,15 +245362,15 @@ │ │ │ │ str ip, [r5, #-28]! @ 0xffffffe4 │ │ │ │ b fb988 <__cxa_atexit@plt+0xeea88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq r7, [r1], #904 @ 0x388 │ │ │ │ + strbteq r6, [r1], #904 @ 0x388 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r2, r8, r9, sl, ip} │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr lr, [r5, #28] │ │ │ │ @@ -245381,15 +245381,15 @@ │ │ │ │ stmda r5, {r0, r3} │ │ │ │ ldr r7, [pc, #12] @ fc920 <__cxa_atexit@plt+0xefa20> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4] │ │ │ │ str ip, [r5, #-24]! @ 0xffffffe8 │ │ │ │ b fb988 <__cxa_atexit@plt+0xeea88> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r5, [r1], #3252 @ 0xcb4 │ │ │ │ + strbteq r4, [r1], #3252 @ 0xcb4 │ │ │ │ andeq r2, r0, r9, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #276] @ fca4c <__cxa_atexit@plt+0xefb4c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #16]! │ │ │ │ str r7, [r0, #20] │ │ │ │ @@ -245440,15 +245440,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r1 │ │ │ │ - b ab12ac <__cxa_atexit@plt+0xaa43ac> │ │ │ │ + b 18f8584 <__cxa_atexit@plt+0x18eb684> │ │ │ │ ldr r2, [r1] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ bx r2 │ │ │ │ mov r3, r6 │ │ │ │ b fca34 <__cxa_atexit@plt+0xefb34> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ @@ -245456,22 +245456,22 @@ │ │ │ │ ldr r7, [pc, #28] @ fca58 <__cxa_atexit@plt+0xefb58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq r0, [r8, #-124] @ 0xffffff84 │ │ │ │ - ldreq pc, [r7, #-3748] @ 0xfffff15c │ │ │ │ - strbteq r5, [r1], #2980 @ 0xba4 │ │ │ │ + ldreq pc, [r7, #-132] @ 0xffffff7c │ │ │ │ + ldreq lr, [r7, #-3756] @ 0xfffff154 │ │ │ │ + strbteq r4, [r1], #2980 @ 0xba4 │ │ │ │ @ instruction: 0xfffd1978 │ │ │ │ @ instruction: 0xfffd21cc │ │ │ │ @ instruction: 0xfffd1e74 │ │ │ │ - ldreq pc, [r7, #-3272] @ 0xfffff338 │ │ │ │ - strbteq r5, [r1], #2924 @ 0xb6c │ │ │ │ + ldreq lr, [r7, #-3280] @ 0xfffff330 │ │ │ │ + strbteq r4, [r1], #2924 @ 0xb6c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [pc, #212] @ fcb5c <__cxa_atexit@plt+0xefc5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ @@ -245513,32 +245513,32 @@ │ │ │ │ ldr r7, [pc, #84] @ fcb74 <__cxa_atexit@plt+0xefc74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r9, r8 │ │ │ │ - b ab12ac <__cxa_atexit@plt+0xaa43ac> │ │ │ │ + b 18f8584 <__cxa_atexit@plt+0x18eb684> │ │ │ │ mov r1, r6 │ │ │ │ b fcb48 <__cxa_atexit@plt+0xefc48> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ fcb64 <__cxa_atexit@plt+0xefc64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r7, #-3924] @ 0xfffff0ac │ │ │ │ - ldreq pc, [r7, #-3452] @ 0xfffff284 │ │ │ │ - strbteq r5, [r1], #2704 @ 0xa90 │ │ │ │ + ldreq lr, [r7, #-3932] @ 0xfffff0a4 │ │ │ │ + ldreq lr, [r7, #-3460] @ 0xfffff27c │ │ │ │ + strbteq r4, [r1], #2704 @ 0xa90 │ │ │ │ @ instruction: 0xfffd1850 │ │ │ │ @ instruction: 0xfffd20a4 │ │ │ │ @ instruction: 0xfffd1d4c │ │ │ │ - ldreq pc, [r7, #-2976] @ 0xfffff460 │ │ │ │ - strbteq r7, [r1], #232 @ 0xe8 │ │ │ │ + ldreq lr, [r7, #-2984] @ 0xfffff458 │ │ │ │ + strbteq r6, [r1], #232 @ 0xe8 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #76 @ 0x4c │ │ │ │ cmp fp, r7 │ │ │ │ bhi fcc80 <__cxa_atexit@plt+0xefd80> │ │ │ │ ldr r7, [pc, #240] @ fcc8c <__cxa_atexit@plt+0xefd8c> │ │ │ │ @@ -245600,18 +245600,18 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq pc, [r7, #-2788] @ 0xfffff51c │ │ │ │ + ldreq lr, [r7, #-2796] @ 0xfffff514 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - strbteq r6, [r1], #4036 @ 0xfc4 │ │ │ │ + strbteq r5, [r1], #4036 @ 0xfc4 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #96] @ fcd10 <__cxa_atexit@plt+0xefe10> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ mov r3, r5 │ │ │ │ @@ -245634,15 +245634,15 @@ │ │ │ │ str ip, [r5, #-28]! @ 0xffffffe4 │ │ │ │ b fb988 <__cxa_atexit@plt+0xeea88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq r6, [r1], #3912 @ 0xf48 │ │ │ │ + strbteq r5, [r1], #3912 @ 0xf48 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r2, r8, r9, sl, ip} │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr lr, [r5, #28] │ │ │ │ @@ -245653,15 +245653,15 @@ │ │ │ │ stmda r5, {r0, r3} │ │ │ │ ldr r7, [pc, #12] @ fcd60 <__cxa_atexit@plt+0xefe60> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4] │ │ │ │ str ip, [r5, #-24]! @ 0xffffffe8 │ │ │ │ b fb988 <__cxa_atexit@plt+0xeea88> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r5, [r1], #2164 @ 0x874 │ │ │ │ + strbteq r4, [r1], #2164 @ 0x874 │ │ │ │ andeq r2, r0, r9, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #276] @ fce8c <__cxa_atexit@plt+0xeff8c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #16]! │ │ │ │ str r7, [r0, #20] │ │ │ │ @@ -245712,15 +245712,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r1 │ │ │ │ - b ab12ac <__cxa_atexit@plt+0xaa43ac> │ │ │ │ + b 18f8584 <__cxa_atexit@plt+0x18eb684> │ │ │ │ ldr r2, [r1] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ bx r2 │ │ │ │ mov r3, r6 │ │ │ │ b fce74 <__cxa_atexit@plt+0xeff74> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ @@ -245728,22 +245728,22 @@ │ │ │ │ ldr r7, [pc, #28] @ fce98 <__cxa_atexit@plt+0xeff98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq pc, [r7, #-3132] @ 0xfffff3c4 │ │ │ │ - ldreq pc, [r7, #-2660] @ 0xfffff59c │ │ │ │ - strbteq r5, [r1], #1892 @ 0x764 │ │ │ │ + ldreq lr, [r7, #-3140] @ 0xfffff3bc │ │ │ │ + ldreq lr, [r7, #-2668] @ 0xfffff594 │ │ │ │ + strbteq r4, [r1], #1892 @ 0x764 │ │ │ │ @ instruction: 0xfffd1538 │ │ │ │ @ instruction: 0xfffd1d8c │ │ │ │ @ instruction: 0xfffd1a34 │ │ │ │ - ldreq pc, [r7, #-2184] @ 0xfffff778 │ │ │ │ - strbteq r5, [r1], #1836 @ 0x72c │ │ │ │ + ldreq lr, [r7, #-2192] @ 0xfffff770 │ │ │ │ + strbteq r4, [r1], #1836 @ 0x72c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [pc, #212] @ fcf9c <__cxa_atexit@plt+0xf009c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ @@ -245785,32 +245785,32 @@ │ │ │ │ ldr r7, [pc, #84] @ fcfb4 <__cxa_atexit@plt+0xf00b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r9, r8 │ │ │ │ - b ab12ac <__cxa_atexit@plt+0xaa43ac> │ │ │ │ + b 18f8584 <__cxa_atexit@plt+0x18eb684> │ │ │ │ mov r1, r6 │ │ │ │ b fcf88 <__cxa_atexit@plt+0xf0088> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ fcfa4 <__cxa_atexit@plt+0xf00a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r7, #-2836] @ 0xfffff4ec │ │ │ │ - ldreq pc, [r7, #-2364] @ 0xfffff6c4 │ │ │ │ - strbteq r5, [r1], #1616 @ 0x650 │ │ │ │ + ldreq lr, [r7, #-2844] @ 0xfffff4e4 │ │ │ │ + ldreq lr, [r7, #-2372] @ 0xfffff6bc │ │ │ │ + strbteq r4, [r1], #1616 @ 0x650 │ │ │ │ @ instruction: 0xfffd1410 │ │ │ │ @ instruction: 0xfffd1c64 │ │ │ │ @ instruction: 0xfffd190c │ │ │ │ - ldreq pc, [r7, #-1888] @ 0xfffff8a0 │ │ │ │ - strbteq r6, [r1], #3456 @ 0xd80 │ │ │ │ + ldreq lr, [r7, #-1896] @ 0xfffff898 │ │ │ │ + strbteq r5, [r1], #3456 @ 0xd80 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #100 @ 0x64 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fd000 <__cxa_atexit@plt+0xf0100> │ │ │ │ ldr r7, [pc, #52] @ fd010 <__cxa_atexit@plt+0xf0110> │ │ │ │ @@ -245825,16 +245825,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ fd014 <__cxa_atexit@plt+0xf0114> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r6, [r1], #3404 @ 0xd4c │ │ │ │ - strbteq r6, [r1], #3364 @ 0xd24 │ │ │ │ + strbteq r5, [r1], #3404 @ 0xd4c │ │ │ │ + strbteq r5, [r1], #3364 @ 0xd24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #128 @ 0x80 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fd12c <__cxa_atexit@plt+0xf022c> │ │ │ │ @@ -245885,60 +245885,60 @@ │ │ │ │ tst r8, #3 │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ beq fd120 <__cxa_atexit@plt+0xf0220> │ │ │ │ ldr r7, [pc, #72] @ fd144 <__cxa_atexit@plt+0xf0244> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 9b6cd4 <__cxa_atexit@plt+0x9a9dd4> │ │ │ │ + b 17fdfac <__cxa_atexit@plt+0x17f10ac> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r3 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq pc, [r7, #-2396] @ 0xfffff6a4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq lr, [r7, #-2404] @ 0xfffff69c │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbteq r6, [r1], #3060 @ 0xbf4 │ │ │ │ + strbteq r5, [r1], #3060 @ 0xbf4 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ fd18c <__cxa_atexit@plt+0xf028c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq fd184 <__cxa_atexit@plt+0xf0284> │ │ │ │ ldr r3, [pc, #24] @ fd190 <__cxa_atexit@plt+0xf0290> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 9b6cd4 <__cxa_atexit@plt+0x9a9dd4> │ │ │ │ + b 17fdfac <__cxa_atexit@plt+0x17f10ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r6, [r1], #2984 @ 0xba8 │ │ │ │ + strbteq r5, [r1], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fd1b4 <__cxa_atexit@plt+0xf02b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 9b6cd4 <__cxa_atexit@plt+0x9a9dd4> │ │ │ │ + b 17fdfac <__cxa_atexit@plt+0x17f10ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r6, [r1], #2932 @ 0xb74 │ │ │ │ + strbteq r5, [r1], #2932 @ 0xb74 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #36] @ fd1f4 <__cxa_atexit@plt+0xf02f4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ ldr r7, [r5, #56] @ 0x38 │ │ │ │ @@ -245946,15 +245946,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq fd1ec <__cxa_atexit@plt+0xf02ec> │ │ │ │ b fd204 <__cxa_atexit@plt+0xf0304> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r6, [r1], #2868 @ 0xb34 │ │ │ │ + strbteq r5, [r1], #2868 @ 0xb34 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne fd22c <__cxa_atexit@plt+0xf032c> │ │ │ │ ldr r3, [pc, #116] @ fd28c <__cxa_atexit@plt+0xf038c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -245981,18 +245981,18 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq fd278 <__cxa_atexit@plt+0xf0378> │ │ │ │ b fd418 <__cxa_atexit@plt+0xf0518> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - ldreq pc, [r7, #-1688] @ 0xfffff968 │ │ │ │ + ldreq lr, [r7, #-1696] @ 0xfffff960 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbteq r6, [r1], #2716 @ 0xa9c │ │ │ │ + strbteq r5, [r1], #2716 @ 0xa9c │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne fd2c8 <__cxa_atexit@plt+0xf03c8> │ │ │ │ ldr r3, [pc, #120] @ fd328 <__cxa_atexit@plt+0xf0428> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -246020,20 +246020,20 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq fd314 <__cxa_atexit@plt+0xf0414> │ │ │ │ b fd418 <__cxa_atexit@plt+0xf0518> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq pc, [r7, #-1532] @ 0xfffffa04 │ │ │ │ + ldreq lr, [r7, #-1540] @ 0xfffff9fc │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq r5, [r1], #3572 @ 0xdf4 │ │ │ │ - strbteq r5, [r1], #3560 @ 0xde8 │ │ │ │ - strbteq r6, [r1], #2528 @ 0x9e0 │ │ │ │ + strbteq r4, [r1], #3572 @ 0xdf4 │ │ │ │ + strbteq r4, [r1], #3560 @ 0xde8 │ │ │ │ + strbteq r5, [r1], #2528 @ 0x9e0 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ fd378 <__cxa_atexit@plt+0xf0478> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -246043,15 +246043,15 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq fd370 <__cxa_atexit@plt+0xf0470> │ │ │ │ b fd418 <__cxa_atexit@plt+0xf0518> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbteq r6, [r1], #2456 @ 0x998 │ │ │ │ + strbteq r5, [r1], #2456 @ 0x998 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ fd3c0 <__cxa_atexit@plt+0xf04c0> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -246061,15 +246061,15 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq fd3b8 <__cxa_atexit@plt+0xf04b8> │ │ │ │ b fd418 <__cxa_atexit@plt+0xf0518> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq r6, [r1], #2384 @ 0x950 │ │ │ │ + strbteq r5, [r1], #2384 @ 0x950 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ fd408 <__cxa_atexit@plt+0xf0508> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -246079,15 +246079,15 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq fd400 <__cxa_atexit@plt+0xf0500> │ │ │ │ b fd418 <__cxa_atexit@plt+0xf0518> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r6, [r1], #2312 @ 0x908 │ │ │ │ + strbteq r5, [r1], #2312 @ 0x908 │ │ │ │ andeq r0, r0, r1, ror r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne fd440 <__cxa_atexit@plt+0xf0540> │ │ │ │ ldr r3, [pc, #128] @ fd4ac <__cxa_atexit@plt+0xf05ac> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -246115,20 +246115,20 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #28] @ fd4a8 <__cxa_atexit@plt+0xf05a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r5 │ │ │ │ - ldreq pc, [r7, #-1156] @ 0xfffffb7c │ │ │ │ + ldreq lr, [r7, #-1164] @ 0xfffffb74 │ │ │ │ andeq r0, r0, r4, lsl #11 │ │ │ │ - strbteq r5, [r1], #3108 @ 0xc24 │ │ │ │ - strbteq r5, [r1], #3088 @ 0xc10 │ │ │ │ + strbteq r4, [r1], #3108 @ 0xc24 │ │ │ │ + strbteq r4, [r1], #3088 @ 0xc10 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq r6, [r1], #2148 @ 0x864 │ │ │ │ + strbteq r5, [r1], #2148 @ 0x864 │ │ │ │ andeq r0, r0, r1, ror r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq fd50c <__cxa_atexit@plt+0xf060c> │ │ │ │ cmp r3, #3 │ │ │ │ bne fd528 <__cxa_atexit@plt+0xf0628> │ │ │ │ @@ -246169,81 +246169,81 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #48] @ fd594 <__cxa_atexit@plt+0xf0694> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #8 │ │ │ │ - strbteq r5, [r1], #2948 @ 0xb84 │ │ │ │ - strbteq r5, [r1], #2936 @ 0xb78 │ │ │ │ + strbteq r4, [r1], #2948 @ 0xb84 │ │ │ │ + strbteq r4, [r1], #2936 @ 0xb78 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbteq r5, [r1], #3060 @ 0xbf4 │ │ │ │ - strbteq r5, [r1], #3044 @ 0xbe4 │ │ │ │ + strbteq r4, [r1], #3060 @ 0xbf4 │ │ │ │ + strbteq r4, [r1], #3044 @ 0xbe4 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - strbteq r5, [r1], #2948 @ 0xb84 │ │ │ │ - strbteq r5, [r1], #2936 @ 0xb78 │ │ │ │ - strbteq r6, [r1], #1884 @ 0x75c │ │ │ │ + strbteq r4, [r1], #2948 @ 0xb84 │ │ │ │ + strbteq r4, [r1], #2936 @ 0xb78 │ │ │ │ + strbteq r5, [r1], #1884 @ 0x75c │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ fd5cc <__cxa_atexit@plt+0xf06cc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 400574 <__cxa_atexit@plt+0x3f3674> │ │ │ │ + b 3fed2c <__cxa_atexit@plt+0x3f1e2c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r6, [r1], #1828 @ 0x724 │ │ │ │ + strbteq r5, [r1], #1828 @ 0x724 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fd5f0 <__cxa_atexit@plt+0xf06f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r6, [r1], #1792 @ 0x700 │ │ │ │ + strbteq r5, [r1], #1792 @ 0x700 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ fd634 <__cxa_atexit@plt+0xf0734> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq r6, [r1], #1724 @ 0x6bc │ │ │ │ + strbteq r5, [r1], #1724 @ 0x6bc │ │ │ │ andeq r0, r0, r1, ror r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ fd670 <__cxa_atexit@plt+0xf0770> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ fd674 <__cxa_atexit@plt+0xf0774> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r0, [pc, #16] @ fd678 <__cxa_atexit@plt+0xf0778> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - strbteq r5, [r1], #2632 @ 0xa48 │ │ │ │ - strbteq r5, [r1], #2612 @ 0xa34 │ │ │ │ - strbteq r6, [r1], #1656 @ 0x678 │ │ │ │ + strbteq r4, [r1], #2632 @ 0xa48 │ │ │ │ + strbteq r4, [r1], #2612 @ 0xa34 │ │ │ │ + strbteq r5, [r1], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r1, ror r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ fd6bc <__cxa_atexit@plt+0xf07bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -246252,17 +246252,17 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ fd6c4 <__cxa_atexit@plt+0xf07c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ - strbteq r5, [r1], #2552 @ 0x9f8 │ │ │ │ - strbteq r5, [r1], #2532 @ 0x9e4 │ │ │ │ - strbteq r6, [r1], #1596 @ 0x63c │ │ │ │ + strbteq r4, [r1], #2552 @ 0x9f8 │ │ │ │ + strbteq r4, [r1], #2532 @ 0x9e4 │ │ │ │ + strbteq r5, [r1], #1596 @ 0x63c │ │ │ │ andeq r0, r0, r1, ror r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #2 │ │ │ │ bne fd714 <__cxa_atexit@plt+0xf0814> │ │ │ │ @@ -246304,24 +246304,24 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #44] @ fd7ac <__cxa_atexit@plt+0xf08ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - strbteq r5, [r1], #2472 @ 0x9a8 │ │ │ │ - strbteq r5, [r1], #2460 @ 0x99c │ │ │ │ + strbteq r4, [r1], #2472 @ 0x9a8 │ │ │ │ + strbteq r4, [r1], #2460 @ 0x99c │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - ldreq pc, [r7, #-400] @ 0xfffffe70 │ │ │ │ + ldreq lr, [r7, #-408] @ 0xfffffe68 │ │ │ │ muleq r0, r0, r2 │ │ │ │ - strbteq r5, [r1], #2352 @ 0x930 │ │ │ │ - strbteq r5, [r1], #2332 @ 0x91c │ │ │ │ + strbteq r4, [r1], #2352 @ 0x930 │ │ │ │ + strbteq r4, [r1], #2332 @ 0x91c │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - strbteq r6, [r1], #1360 @ 0x550 │ │ │ │ + strbteq r5, [r1], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r1, ror r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ bne fd7ec <__cxa_atexit@plt+0xf08ec> │ │ │ │ ldr r3, [pc, #132] @ fd858 <__cxa_atexit@plt+0xf0958> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -246350,22 +246350,22 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #28] @ fd854 <__cxa_atexit@plt+0xf0954> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq pc, [r7, #-216] @ 0xffffff28 │ │ │ │ + ldreq lr, [r7, #-224] @ 0xffffff20 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbteq r5, [r1], #2168 @ 0x878 │ │ │ │ - strbteq r5, [r1], #2148 @ 0x864 │ │ │ │ + strbteq r4, [r1], #2168 @ 0x878 │ │ │ │ + strbteq r4, [r1], #2148 @ 0x864 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbteq r5, [r1], #2288 @ 0x8f0 │ │ │ │ - strbteq r5, [r1], #2276 @ 0x8e4 │ │ │ │ - strbteq r6, [r1], #1168 @ 0x490 │ │ │ │ + strbteq r4, [r1], #2288 @ 0x8f0 │ │ │ │ + strbteq r4, [r1], #2276 @ 0x8e4 │ │ │ │ + strbteq r5, [r1], #1168 @ 0x490 │ │ │ │ andeq r0, r0, r1, ror r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ fd8a4 <__cxa_atexit@plt+0xf09a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -246374,17 +246374,17 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ fd8ac <__cxa_atexit@plt+0xf09ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - strbteq r5, [r1], #2064 @ 0x810 │ │ │ │ - strbteq r5, [r1], #2044 @ 0x7fc │ │ │ │ - strbteq r6, [r1], #1092 @ 0x444 │ │ │ │ + strbteq r4, [r1], #2064 @ 0x810 │ │ │ │ + strbteq r4, [r1], #2044 @ 0x7fc │ │ │ │ + strbteq r5, [r1], #1092 @ 0x444 │ │ │ │ andeq r0, r0, r1, ror r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ fd8f0 <__cxa_atexit@plt+0xf09f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -246393,17 +246393,17 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ fd8f8 <__cxa_atexit@plt+0xf09f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - strbteq r5, [r1], #1988 @ 0x7c4 │ │ │ │ - strbteq r5, [r1], #1968 @ 0x7b0 │ │ │ │ - strbteq r6, [r1], #1016 @ 0x3f8 │ │ │ │ + strbteq r4, [r1], #1988 @ 0x7c4 │ │ │ │ + strbteq r4, [r1], #1968 @ 0x7b0 │ │ │ │ + strbteq r5, [r1], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r1, ror r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ fd93c <__cxa_atexit@plt+0xf0a3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -246412,17 +246412,17 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ fd944 <__cxa_atexit@plt+0xf0a44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbteq r5, [r1], #1912 @ 0x778 │ │ │ │ - strbteq r5, [r1], #1892 @ 0x764 │ │ │ │ - strbteq r6, [r1], #940 @ 0x3ac │ │ │ │ + strbteq r4, [r1], #1912 @ 0x778 │ │ │ │ + strbteq r4, [r1], #1892 @ 0x764 │ │ │ │ + strbteq r5, [r1], #940 @ 0x3ac │ │ │ │ andeq r0, r0, r1, ror r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ fd988 <__cxa_atexit@plt+0xf0a88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -246431,17 +246431,17 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ fd990 <__cxa_atexit@plt+0xf0a90> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq r5, [r1], #1836 @ 0x72c │ │ │ │ - strbteq r5, [r1], #1816 @ 0x718 │ │ │ │ - strbteq r6, [r1], #864 @ 0x360 │ │ │ │ + strbteq r4, [r1], #1836 @ 0x72c │ │ │ │ + strbteq r4, [r1], #1816 @ 0x718 │ │ │ │ + strbteq r5, [r1], #864 @ 0x360 │ │ │ │ andeq r0, r0, r1, ror r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ fd9d4 <__cxa_atexit@plt+0xf0ad4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -246450,33 +246450,33 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #12] @ fd9dc <__cxa_atexit@plt+0xf0adc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r5, [r1], #1760 @ 0x6e0 │ │ │ │ - strbteq r5, [r1], #1740 @ 0x6cc │ │ │ │ - strbteq r6, [r1], #772 @ 0x304 │ │ │ │ + strbteq r4, [r1], #1760 @ 0x6e0 │ │ │ │ + strbteq r4, [r1], #1740 @ 0x6cc │ │ │ │ + strbteq r5, [r1], #772 @ 0x304 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #28] @ fda1c <__cxa_atexit@plt+0xf0b1c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r5, #80] @ 0x50 │ │ │ │ str r2, [r5, #24] │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 33b47c <__cxa_atexit@plt+0x32e57c> │ │ │ │ + b 1182dd4 <__cxa_atexit@plt+0x1175ed4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r6, [r1], #692 @ 0x2b4 │ │ │ │ + strbteq r5, [r1], #692 @ 0x2b4 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -246489,17 +246489,17 @@ │ │ │ │ str ip, [r5, #80] @ 0x50 │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r0, [pc, #12] @ fda78 <__cxa_atexit@plt+0xf0b78> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r6, [r1], #600 @ 0x258 │ │ │ │ + strbteq r5, [r1], #600 @ 0x258 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ fdab8 <__cxa_atexit@plt+0xf0bb8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #36] @ fdabc <__cxa_atexit@plt+0xf0bbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #8] │ │ │ │ @@ -246507,63 +246507,63 @@ │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ ldr r0, [pc, #16] @ fdac0 <__cxa_atexit@plt+0xf0bc0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r5, [r1], #1636 @ 0x664 │ │ │ │ - strbteq r5, [r1], #1612 @ 0x64c │ │ │ │ - strbteq r6, [r1], #512 @ 0x200 │ │ │ │ + strbteq r4, [r1], #1636 @ 0x664 │ │ │ │ + strbteq r4, [r1], #1612 @ 0x64c │ │ │ │ + strbteq r5, [r1], #512 @ 0x200 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ fdb00 <__cxa_atexit@plt+0xf0c00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r6, [r1], #448 @ 0x1c0 │ │ │ │ + strbteq r5, [r1], #448 @ 0x1c0 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #36] @ fdb3c <__cxa_atexit@plt+0xf0c3c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #80] @ 0x50 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r1, [r5] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r6, [r1], #388 @ 0x184 │ │ │ │ + strbteq r5, [r1], #388 @ 0x184 │ │ │ │ strdeq r0, [r0, -r5] │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #36] @ fdb78 <__cxa_atexit@plt+0xf0c78> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq r6, [r1], #328 @ 0x148 │ │ │ │ + strbteq r5, [r1], #328 @ 0x148 │ │ │ │ andeq r0, r6, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ fdbb8 <__cxa_atexit@plt+0xf0cb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -246571,15 +246571,15 @@ │ │ │ │ str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ beq fdbb0 <__cxa_atexit@plt+0xf0cb0> │ │ │ │ b fdbc8 <__cxa_atexit@plt+0xf0cc8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r6, [r1], #264 @ 0x108 │ │ │ │ + strbteq r5, [r1], #264 @ 0x108 │ │ │ │ andeq r0, r2, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -246659,34 +246659,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #16] @ fdd20 <__cxa_atexit@plt+0xf0e20> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #19 │ │ │ │ - strbteq r5, [r1], #792 @ 0x318 │ │ │ │ - strbteq r5, [r1], #780 @ 0x30c │ │ │ │ + strbteq r4, [r1], #792 @ 0x318 │ │ │ │ + strbteq r4, [r1], #780 @ 0x30c │ │ │ │ @ instruction: 0x000008bc │ │ │ │ - strbteq r5, [r1], #840 @ 0x348 │ │ │ │ - strbteq r5, [r1], #828 @ 0x33c │ │ │ │ + strbteq r4, [r1], #840 @ 0x348 │ │ │ │ + strbteq r4, [r1], #828 @ 0x33c │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - strbteq r5, [r1], #960 @ 0x3c0 │ │ │ │ - strbteq r5, [r1], #948 @ 0x3b4 │ │ │ │ + strbteq r4, [r1], #960 @ 0x3c0 │ │ │ │ + strbteq r4, [r1], #948 @ 0x3b4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ - strbteq r5, [r1], #936 @ 0x3a8 │ │ │ │ - strbteq r5, [r1], #924 @ 0x39c │ │ │ │ + strbteq r4, [r1], #936 @ 0x3a8 │ │ │ │ + strbteq r4, [r1], #924 @ 0x39c │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ - strbteq r5, [r1], #984 @ 0x3d8 │ │ │ │ - strbteq r5, [r1], #972 @ 0x3cc │ │ │ │ + strbteq r4, [r1], #984 @ 0x3d8 │ │ │ │ + strbteq r4, [r1], #972 @ 0x3cc │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbteq r5, [r1], #1136 @ 0x470 │ │ │ │ - strbteq r5, [r1], #1124 @ 0x464 │ │ │ │ - strbteq r5, [r1], #3864 @ 0xf18 │ │ │ │ + strbteq r4, [r1], #1136 @ 0x470 │ │ │ │ + strbteq r4, [r1], #1124 @ 0x464 │ │ │ │ + strbteq r4, [r1], #3864 @ 0xf18 │ │ │ │ andeq r0, r2, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq fdd9c <__cxa_atexit@plt+0xf0e9c> │ │ │ │ cmp r7, #3 │ │ │ │ bne fddb0 <__cxa_atexit@plt+0xf0eb0> │ │ │ │ @@ -246703,35 +246703,35 @@ │ │ │ │ ldr r7, [pc, #28] @ fddd4 <__cxa_atexit@plt+0xf0ed4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ fddd8 <__cxa_atexit@plt+0xf0ed8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r7] │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r1], #728 @ 0x2d8 │ │ │ │ + strbteq r4, [r1], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - strbteq r5, [r1], #692 @ 0x2b4 │ │ │ │ + strbteq r4, [r1], #692 @ 0x2b4 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ - strbteq r5, [r1], #764 @ 0x2fc │ │ │ │ + strbteq r4, [r1], #764 @ 0x2fc │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq r5, [r1], #3724 @ 0xe8c │ │ │ │ + strbteq r4, [r1], #3724 @ 0xe8c │ │ │ │ andeq r0, r2, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ fde18 <__cxa_atexit@plt+0xf0f18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r5, [r1], #3668 @ 0xe54 │ │ │ │ + strbteq r4, [r1], #3668 @ 0xe54 │ │ │ │ andeq r0, r6, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -246745,18 +246745,18 @@ │ │ │ │ str r3, [r5], #-4 │ │ │ │ b fe7b4 <__cxa_atexit@plt+0xf18b4> │ │ │ │ ldr r3, [pc, #20] @ fde7c <__cxa_atexit@plt+0xf0f7c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [r7, #-2688] @ 0xfffff580 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [r7, #-2696] @ 0xfffff578 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r5, [r1], #3568 @ 0xdf0 │ │ │ │ + strbteq r4, [r1], #3568 @ 0xdf0 │ │ │ │ andeq r0, r2, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fded0 <__cxa_atexit@plt+0xf0fd0> │ │ │ │ @@ -246773,32 +246773,32 @@ │ │ │ │ str r8, [r3, #16] │ │ │ │ b fe7b4 <__cxa_atexit@plt+0xf18b4> │ │ │ │ ldr r3, [pc, #20] @ fdeec <__cxa_atexit@plt+0xf0fec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [r7, #-2600] @ 0xfffff5d8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [r7, #-2608] @ 0xfffff5d0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strbteq r5, [r1], #3456 @ 0xd80 │ │ │ │ + strbteq r4, [r1], #3456 @ 0xd80 │ │ │ │ andeq r0, r2, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ fdf24 <__cxa_atexit@plt+0xf1024> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r5, [r1], #3400 @ 0xd48 │ │ │ │ + strbteq r4, [r1], #3400 @ 0xd48 │ │ │ │ andeq r0, r6, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -246812,18 +246812,18 @@ │ │ │ │ str r3, [r5], #-4 │ │ │ │ b fe7b4 <__cxa_atexit@plt+0xf18b4> │ │ │ │ ldr r3, [pc, #20] @ fdf88 <__cxa_atexit@plt+0xf1088> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [r7, #-2420] @ 0xfffff68c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [r7, #-2428] @ 0xfffff684 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r5, [r1], #3300 @ 0xce4 │ │ │ │ + strbteq r4, [r1], #3300 @ 0xce4 │ │ │ │ andeq r0, r2, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fdfdc <__cxa_atexit@plt+0xf10dc> │ │ │ │ @@ -246840,32 +246840,32 @@ │ │ │ │ str r8, [r3, #16] │ │ │ │ b fe7b4 <__cxa_atexit@plt+0xf18b4> │ │ │ │ ldr r3, [pc, #20] @ fdff8 <__cxa_atexit@plt+0xf10f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [r7, #-2332] @ 0xfffff6e4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [r7, #-2340] @ 0xfffff6dc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strbteq r5, [r1], #3188 @ 0xc74 │ │ │ │ + strbteq r4, [r1], #3188 @ 0xc74 │ │ │ │ andeq r0, r2, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ fe030 <__cxa_atexit@plt+0xf1130> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r5, [r1], #3132 @ 0xc3c │ │ │ │ + strbteq r4, [r1], #3132 @ 0xc3c │ │ │ │ andeq r0, r6, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -246879,18 +246879,18 @@ │ │ │ │ str r3, [r5], #-4 │ │ │ │ b fe7b4 <__cxa_atexit@plt+0xf18b4> │ │ │ │ ldr r3, [pc, #20] @ fe094 <__cxa_atexit@plt+0xf1194> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [r7, #-2152] @ 0xfffff798 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [r7, #-2160] @ 0xfffff790 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r5, [r1], #3032 @ 0xbd8 │ │ │ │ + strbteq r4, [r1], #3032 @ 0xbd8 │ │ │ │ andeq r0, r2, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fe0e8 <__cxa_atexit@plt+0xf11e8> │ │ │ │ @@ -246907,18 +246907,18 @@ │ │ │ │ str r8, [r3, #16] │ │ │ │ b fe7b4 <__cxa_atexit@plt+0xf18b4> │ │ │ │ ldr r3, [pc, #20] @ fe104 <__cxa_atexit@plt+0xf1204> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [r7, #-2064] @ 0xfffff7f0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [r7, #-2072] @ 0xfffff7e8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strbteq r5, [r1], #2984 @ 0xba8 │ │ │ │ + strbteq r4, [r1], #2984 @ 0xba8 │ │ │ │ andeq r0, r2, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq fe16c <__cxa_atexit@plt+0xf126c> │ │ │ │ cmp r7, #3 │ │ │ │ bne fe180 <__cxa_atexit@plt+0xf1280> │ │ │ │ @@ -246958,39 +246958,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #52] @ fe1ec <__cxa_atexit@plt+0xf12ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - strbteq r4, [r1], #3772 @ 0xebc │ │ │ │ + strbteq r3, [r1], #3772 @ 0xebc │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq r4, [r1], #3808 @ 0xee0 │ │ │ │ + strbteq r3, [r1], #3808 @ 0xee0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, r4, asr #10 │ │ │ │ - strbteq r4, [r1], #3764 @ 0xeb4 │ │ │ │ + strbteq r3, [r1], #3764 @ 0xeb4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbteq r4, [r1], #3720 @ 0xe88 │ │ │ │ + strbteq r3, [r1], #3720 @ 0xe88 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbteq r4, [r1], #3716 @ 0xe84 │ │ │ │ - strbteq r5, [r1], #2688 @ 0xa80 │ │ │ │ + strbteq r3, [r1], #3716 @ 0xe84 │ │ │ │ + strbteq r4, [r1], #2688 @ 0xa80 │ │ │ │ andeq r0, r2, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ fe224 <__cxa_atexit@plt+0xf1324> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r5, [r1], #2632 @ 0xa48 │ │ │ │ + strbteq r4, [r1], #2632 @ 0xa48 │ │ │ │ andeq r0, r6, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -247004,18 +247004,18 @@ │ │ │ │ str r3, [r5], #-4 │ │ │ │ b fe7b4 <__cxa_atexit@plt+0xf18b4> │ │ │ │ ldr r3, [pc, #20] @ fe288 <__cxa_atexit@plt+0xf1388> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [r7, #-1652] @ 0xfffff98c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [r7, #-1660] @ 0xfffff984 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r5, [r1], #2532 @ 0x9e4 │ │ │ │ + strbteq r4, [r1], #2532 @ 0x9e4 │ │ │ │ andeq r0, r2, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fe2dc <__cxa_atexit@plt+0xf13dc> │ │ │ │ @@ -247032,32 +247032,32 @@ │ │ │ │ str r8, [r3, #16] │ │ │ │ b fe7b4 <__cxa_atexit@plt+0xf18b4> │ │ │ │ ldr r3, [pc, #20] @ fe2f8 <__cxa_atexit@plt+0xf13f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [r7, #-1564] @ 0xfffff9e4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [r7, #-1572] @ 0xfffff9dc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strbteq r5, [r1], #2420 @ 0x974 │ │ │ │ + strbteq r4, [r1], #2420 @ 0x974 │ │ │ │ andeq r0, r2, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ fe330 <__cxa_atexit@plt+0xf1430> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r5, [r1], #2364 @ 0x93c │ │ │ │ + strbteq r4, [r1], #2364 @ 0x93c │ │ │ │ andeq r0, r6, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -247071,18 +247071,18 @@ │ │ │ │ str r3, [r5], #-4 │ │ │ │ b fe7b4 <__cxa_atexit@plt+0xf18b4> │ │ │ │ ldr r3, [pc, #20] @ fe394 <__cxa_atexit@plt+0xf1494> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [r7, #-1384] @ 0xfffffa98 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [r7, #-1392] @ 0xfffffa90 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r5, [r1], #2264 @ 0x8d8 │ │ │ │ + strbteq r4, [r1], #2264 @ 0x8d8 │ │ │ │ andeq r0, r2, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fe3e8 <__cxa_atexit@plt+0xf14e8> │ │ │ │ @@ -247099,18 +247099,18 @@ │ │ │ │ str r8, [r3, #16] │ │ │ │ b fe7b4 <__cxa_atexit@plt+0xf18b4> │ │ │ │ ldr r3, [pc, #20] @ fe404 <__cxa_atexit@plt+0xf1504> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [r7, #-1296] @ 0xfffffaf0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [r7, #-1304] @ 0xfffffae8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strbteq r5, [r1], #2192 @ 0x890 │ │ │ │ + strbteq r4, [r1], #2192 @ 0x890 │ │ │ │ andeq r0, r2, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq fe43c <__cxa_atexit@plt+0xf153c> │ │ │ │ cmp r7, #3 │ │ │ │ bne fe450 <__cxa_atexit@plt+0xf1550> │ │ │ │ @@ -247127,35 +247127,35 @@ │ │ │ │ ldr r7, [pc, #28] @ fe474 <__cxa_atexit@plt+0xf1574> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ fe478 <__cxa_atexit@plt+0xf1578> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r7] │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ - strbteq r4, [r1], #3048 @ 0xbe8 │ │ │ │ + strbteq r3, [r1], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - strbteq r4, [r1], #3012 @ 0xbc4 │ │ │ │ + strbteq r3, [r1], #3012 @ 0xbc4 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ - strbteq r4, [r1], #3084 @ 0xc0c │ │ │ │ + strbteq r3, [r1], #3084 @ 0xc0c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq r5, [r1], #2028 @ 0x7ec │ │ │ │ + strbteq r4, [r1], #2028 @ 0x7ec │ │ │ │ andeq r0, r2, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ fe4b8 <__cxa_atexit@plt+0xf15b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r5, [r1], #1972 @ 0x7b4 │ │ │ │ + strbteq r4, [r1], #1972 @ 0x7b4 │ │ │ │ andeq r0, r6, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -247169,18 +247169,18 @@ │ │ │ │ str r3, [r5], #-4 │ │ │ │ b fe7b4 <__cxa_atexit@plt+0xf18b4> │ │ │ │ ldr r3, [pc, #20] @ fe51c <__cxa_atexit@plt+0xf161c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [r7, #-992] @ 0xfffffc20 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [r7, #-1000] @ 0xfffffc18 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r5, [r1], #1872 @ 0x750 │ │ │ │ + strbteq r4, [r1], #1872 @ 0x750 │ │ │ │ andeq r0, r2, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fe570 <__cxa_atexit@plt+0xf1670> │ │ │ │ @@ -247197,32 +247197,32 @@ │ │ │ │ str r8, [r3, #16] │ │ │ │ b fe7b4 <__cxa_atexit@plt+0xf18b4> │ │ │ │ ldr r3, [pc, #20] @ fe58c <__cxa_atexit@plt+0xf168c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [r7, #-904] @ 0xfffffc78 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [r7, #-912] @ 0xfffffc70 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strbteq r5, [r1], #1760 @ 0x6e0 │ │ │ │ + strbteq r4, [r1], #1760 @ 0x6e0 │ │ │ │ andeq r0, r2, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ fe5c4 <__cxa_atexit@plt+0xf16c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r5, [r1], #1704 @ 0x6a8 │ │ │ │ + strbteq r4, [r1], #1704 @ 0x6a8 │ │ │ │ andeq r0, r6, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -247236,18 +247236,18 @@ │ │ │ │ str r3, [r5], #-4 │ │ │ │ b fe7b4 <__cxa_atexit@plt+0xf18b4> │ │ │ │ ldr r3, [pc, #20] @ fe628 <__cxa_atexit@plt+0xf1728> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [r7, #-724] @ 0xfffffd2c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [r7, #-732] @ 0xfffffd24 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r5, [r1], #1604 @ 0x644 │ │ │ │ + strbteq r4, [r1], #1604 @ 0x644 │ │ │ │ andeq r0, r2, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fe67c <__cxa_atexit@plt+0xf177c> │ │ │ │ @@ -247264,32 +247264,32 @@ │ │ │ │ str r8, [r3, #16] │ │ │ │ b fe7b4 <__cxa_atexit@plt+0xf18b4> │ │ │ │ ldr r3, [pc, #20] @ fe698 <__cxa_atexit@plt+0xf1798> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [r7, #-636] @ 0xfffffd84 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [r7, #-644] @ 0xfffffd7c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strbteq r5, [r1], #1492 @ 0x5d4 │ │ │ │ + strbteq r4, [r1], #1492 @ 0x5d4 │ │ │ │ andeq r0, r2, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ fe6d0 <__cxa_atexit@plt+0xf17d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r5, [r1], #1436 @ 0x59c │ │ │ │ + strbteq r4, [r1], #1436 @ 0x59c │ │ │ │ andeq r0, r6, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -247303,18 +247303,18 @@ │ │ │ │ str r3, [r5], #-4 │ │ │ │ b fe7b4 <__cxa_atexit@plt+0xf18b4> │ │ │ │ ldr r3, [pc, #20] @ fe734 <__cxa_atexit@plt+0xf1834> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [r7, #-456] @ 0xfffffe38 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [r7, #-464] @ 0xfffffe30 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r5, [r1], #1336 @ 0x538 │ │ │ │ + strbteq r4, [r1], #1336 @ 0x538 │ │ │ │ andeq r0, r2, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fe788 <__cxa_atexit@plt+0xf1888> │ │ │ │ @@ -247331,18 +247331,18 @@ │ │ │ │ str r8, [r3, #16] │ │ │ │ b fe7b4 <__cxa_atexit@plt+0xf18b4> │ │ │ │ ldr r3, [pc, #20] @ fe7a4 <__cxa_atexit@plt+0xf18a4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq lr, [r7, #-368] @ 0xfffffe90 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sp, [r7, #-376] @ 0xfffffe88 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - strbteq r5, [r1], #1224 @ 0x4c8 │ │ │ │ + strbteq r4, [r1], #1224 @ 0x4c8 │ │ │ │ andeq r0, r4, pc, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ mov r8, r6 │ │ │ │ mov fp, r5 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -247484,76 +247484,76 @@ │ │ │ │ ldr r7, [pc, #112] @ fea5c <__cxa_atexit@plt+0xf1b5c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [fp, #4]! │ │ │ │ mov r5, fp │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldr r0, [pc, #60] @ fea48 <__cxa_atexit@plt+0xf1b48> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r0, [fp] │ │ │ │ mov r5, fp │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ @ instruction: 0xffffded4 │ │ │ │ - strbteq r4, [r1], #2200 @ 0x898 │ │ │ │ - strbteq r4, [r1], #2096 @ 0x830 │ │ │ │ + strbteq r3, [r1], #2200 @ 0x898 │ │ │ │ + strbteq r3, [r1], #2096 @ 0x830 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xffffe278 │ │ │ │ - strbteq r4, [r1], #1984 @ 0x7c0 │ │ │ │ - strbteq r4, [r1], #1968 @ 0x7b0 │ │ │ │ + strbteq r3, [r1], #1984 @ 0x7c0 │ │ │ │ + strbteq r3, [r1], #1968 @ 0x7b0 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffd54c │ │ │ │ - strbteq r4, [r1], #1936 @ 0x790 │ │ │ │ - strbteq r4, [r1], #1848 @ 0x738 │ │ │ │ + strbteq r3, [r1], #1936 @ 0x790 │ │ │ │ + strbteq r3, [r1], #1848 @ 0x738 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ fea90 <__cxa_atexit@plt+0xf1b90> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 40068c <__cxa_atexit@plt+0x3f378c> │ │ │ │ + b 3fee24 <__cxa_atexit@plt+0x3f1f24> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ andeq r5, r0, fp, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ feadc <__cxa_atexit@plt+0xf1bdc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r5, #32]! │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b 40068c <__cxa_atexit@plt+0x3f378c> │ │ │ │ + b 3fee24 <__cxa_atexit@plt+0x3f1f24> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ - strbteq r5, [r1], #380 @ 0x17c │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ + strbteq r4, [r1], #380 @ 0x17c │ │ │ │ andeq r0, r3, lr, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ bcc febf4 <__cxa_atexit@plt+0xf1cf4> │ │ │ │ @@ -247611,50 +247611,50 @@ │ │ │ │ str r3, [r8, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #32] @ fec0c <__cxa_atexit@plt+0xf1d0c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffd770 │ │ │ │ - strbteq r4, [r1], #1384 @ 0x568 │ │ │ │ - strbteq r4, [r1], #1312 @ 0x520 │ │ │ │ + strbteq r3, [r1], #1384 @ 0x568 │ │ │ │ + strbteq r3, [r1], #1312 @ 0x520 │ │ │ │ andeq r3, r0, fp, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ fec40 <__cxa_atexit@plt+0xf1d40> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r5, #32]! │ │ │ │ ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 40068c <__cxa_atexit@plt+0x3f378c> │ │ │ │ + b 3fee24 <__cxa_atexit@plt+0x3f1f24> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ fec8c <__cxa_atexit@plt+0xf1d8c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ mov r1, #0 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ - b 40068c <__cxa_atexit@plt+0x3f378c> │ │ │ │ + b 3fee24 <__cxa_atexit@plt+0x3f1f24> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -247663,24 +247663,24 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ ldr r3, [pc, #20] @ fecec <__cxa_atexit@plt+0xf1dec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sp, [r7, #-2540] @ 0xfffff614 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq ip, [r7, #-2548] @ 0xfffff60c │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - strbteq r4, [r1], #3924 @ 0xf54 │ │ │ │ + strbteq r3, [r1], #3924 @ 0xf54 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fed38 <__cxa_atexit@plt+0xf1e38> │ │ │ │ ldr r7, [pc, #52] @ fed48 <__cxa_atexit@plt+0xf1e48> │ │ │ │ @@ -247695,16 +247695,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ fed4c <__cxa_atexit@plt+0xf1e4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r5, [r1], #28 │ │ │ │ - strbteq r4, [r1], #3832 @ 0xef8 │ │ │ │ + strbteq r4, [r1], #28 │ │ │ │ + strbteq r3, [r1], #3832 @ 0xef8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr lr, [r7, #55] @ 0x37 │ │ │ │ ldr r9, [r7, #63] @ 0x3f │ │ │ │ ldr r8, [r7, #83] @ 0x53 │ │ │ │ ldr sl, [r7, #103] @ 0x67 │ │ │ │ @@ -247761,15 +247761,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ muleq r0, r4, r1 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ - strbteq r4, [r1], #3572 @ 0xdf4 │ │ │ │ + strbteq r3, [r1], #3572 @ 0xdf4 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #116] @ feedc <__cxa_atexit@plt+0xf1fdc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -247798,15 +247798,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strbteq r4, [r1], #3424 @ 0xd60 │ │ │ │ + strbteq r3, [r1], #3424 @ 0xd60 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ fef50 <__cxa_atexit@plt+0xf2050> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ @@ -247826,15 +247826,15 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ b fb988 <__cxa_atexit@plt+0xeea88> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq r4, [r1], #3312 @ 0xcf0 │ │ │ │ + strbteq r3, [r1], #3312 @ 0xcf0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #44] @ fef9c <__cxa_atexit@plt+0xf209c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -247862,18 +247862,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ feff0 <__cxa_atexit@plt+0xf20f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4002ac <__cxa_atexit@plt+0x3f33ac> │ │ │ │ - ldreq sp, [r7, #-3208] @ 0xfffff378 │ │ │ │ + b 3fea3c <__cxa_atexit@plt+0x3f1b3c> │ │ │ │ + ldreq ip, [r7, #-3216] @ 0xfffff370 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - strbteq r4, [r1], #3120 @ 0xc30 │ │ │ │ + strbteq r3, [r1], #3120 @ 0xc30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ff03c <__cxa_atexit@plt+0xf213c> │ │ │ │ ldr r7, [pc, #52] @ ff04c <__cxa_atexit@plt+0xf214c> │ │ │ │ @@ -247888,16 +247888,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ff050 <__cxa_atexit@plt+0xf2150> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r4, [r1], #3360 @ 0xd20 │ │ │ │ - strbteq r4, [r1], #3028 @ 0xbd4 │ │ │ │ + strbteq r3, [r1], #3360 @ 0xd20 │ │ │ │ + strbteq r3, [r1], #3028 @ 0xbd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -247989,27 +247989,27 @@ │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sp, [r7, #-2896] @ 0xfffff4b0 │ │ │ │ - ldreq sp, [r7, #-1660] @ 0xfffff984 │ │ │ │ - ldreq sp, [r7, #-1624] @ 0xfffff9a8 │ │ │ │ - ldreq sp, [r7, #-1536] @ 0xfffffa00 │ │ │ │ - ldreq sp, [r7, #-2808] @ 0xfffff508 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq ip, [r7, #-2904] @ 0xfffff4a8 │ │ │ │ + ldreq ip, [r7, #-1668] @ 0xfffff97c │ │ │ │ + ldreq ip, [r7, #-1632] @ 0xfffff9a0 │ │ │ │ + ldreq ip, [r7, #-1544] @ 0xfffff9f8 │ │ │ │ + ldreq ip, [r7, #-2816] @ 0xfffff500 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ muleq r0, r4, r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbteq r4, [r1], #2744 @ 0xab8 │ │ │ │ - strbteq r3, [r1], #1000 @ 0x3e8 │ │ │ │ - ldreq sp, [r7, #-1360] @ 0xfffffab0 │ │ │ │ - strbteq r4, [r1], #2580 @ 0xa14 │ │ │ │ + strbteq r3, [r1], #2744 @ 0xab8 │ │ │ │ + strbteq r2, [r1], #1000 @ 0x3e8 │ │ │ │ + ldreq ip, [r7, #-1368] @ 0xfffffaa8 │ │ │ │ + strbteq r3, [r1], #2580 @ 0xa14 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #124] @ ff2a8 <__cxa_atexit@plt+0xf23a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ @@ -248040,18 +248040,18 @@ │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b df13c <__cxa_atexit@plt+0xd223c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbteq r4, [r1], #2496 @ 0x9c0 │ │ │ │ - strbteq r3, [r1], #752 @ 0x2f0 │ │ │ │ - ldreq sp, [r7, #-1112] @ 0xfffffba8 │ │ │ │ - strbteq r4, [r1], #2412 @ 0x96c │ │ │ │ + strbteq r3, [r1], #2496 @ 0x9c0 │ │ │ │ + strbteq r2, [r1], #752 @ 0x2f0 │ │ │ │ + ldreq ip, [r7, #-1120] @ 0xfffffba0 │ │ │ │ + strbteq r3, [r1], #2412 @ 0x96c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ ff32c <__cxa_atexit@plt+0xf242c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #88] @ ff330 <__cxa_atexit@plt+0xf2430> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [pc, #84] @ ff334 <__cxa_atexit@plt+0xf2434> │ │ │ │ @@ -248072,26 +248072,26 @@ │ │ │ │ str r7, [r5, #20] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ b df13c <__cxa_atexit@plt+0xd223c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq r4, [r1], #2360 @ 0x938 │ │ │ │ - strbteq r3, [r1], #616 @ 0x268 │ │ │ │ - ldreq sp, [r7, #-972] @ 0xfffffc34 │ │ │ │ + strbteq r3, [r1], #2360 @ 0x938 │ │ │ │ + strbteq r2, [r1], #616 @ 0x268 │ │ │ │ + ldreq ip, [r7, #-980] @ 0xfffffc2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ff35c <__cxa_atexit@plt+0xf245c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - ldreq sp, [r7, #-2112] @ 0xfffff7c0 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + ldreq ip, [r7, #-2120] @ 0xfffff7b8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 102638 <__cxa_atexit@plt+0xf5738> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ff3ec <__cxa_atexit@plt+0xf24ec> │ │ │ │ @@ -248132,19 +248132,19 @@ │ │ │ │ ldr r6, [pc, #32] @ ff42c <__cxa_atexit@plt+0xf252c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq sp, [r7, #-780] @ 0xfffffcf4 │ │ │ │ + ldreq ip, [r7, #-788] @ 0xfffffcec │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq sp, [r7, #-800] @ 0xfffffce0 │ │ │ │ + ldreq ip, [r7, #-808] @ 0xfffffcd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq ff47c <__cxa_atexit@plt+0xf257c> │ │ │ │ sub r7, r3, #1 │ │ │ │ str r7, [r5] │ │ │ │ @@ -248165,17 +248165,17 @@ │ │ │ │ b ff44c <__cxa_atexit@plt+0xf254c> │ │ │ │ ldr r6, [pc, #20] @ ff4a8 <__cxa_atexit@plt+0xf25a8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq sp, [r7, #-644] @ 0xfffffd7c │ │ │ │ + ldreq ip, [r7, #-652] @ 0xfffffd74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -248187,18 +248187,18 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ ff504 <__cxa_atexit@plt+0xf2604> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq sp, [r7, #-532] @ 0xfffffdec │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq ip, [r7, #-540] @ 0xfffffde4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - strbteq r4, [r1], #2280 @ 0x8e8 │ │ │ │ + strbteq r3, [r1], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ff58c <__cxa_atexit@plt+0xf268c> │ │ │ │ ldr r2, [pc, #108] @ ff598 <__cxa_atexit@plt+0xf2698> │ │ │ │ @@ -248222,24 +248222,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ ff5a8 <__cxa_atexit@plt+0xf26a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq sp, [r7, #-356] @ 0xfffffe9c │ │ │ │ - strbteq r4, [r1], #1316 @ 0x524 │ │ │ │ - strbteq r4, [r1], #1304 @ 0x518 │ │ │ │ + ldreq ip, [r7, #-364] @ 0xfffffe94 │ │ │ │ + strbteq r3, [r1], #1316 @ 0x524 │ │ │ │ + strbteq r3, [r1], #1304 @ 0x518 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq r4, [r1], #2116 @ 0x844 │ │ │ │ + strbteq r3, [r1], #2116 @ 0x844 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ff5dc <__cxa_atexit@plt+0xf26dc> │ │ │ │ ldr r7, [pc, #40] @ ff5f4 <__cxa_atexit@plt+0xf26f4> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -248247,50 +248247,50 @@ │ │ │ │ ldr r0, [pc, #32] @ ff5f8 <__cxa_atexit@plt+0xf26f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ ff5f0 <__cxa_atexit@plt+0xf26f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbteq r4, [r1], #1204 @ 0x4b4 │ │ │ │ - strbteq r4, [r1], #1192 @ 0x4a8 │ │ │ │ - strbteq r3, [r1], #784 @ 0x310 │ │ │ │ + strbteq r3, [r1], #1204 @ 0x4b4 │ │ │ │ + strbteq r3, [r1], #1192 @ 0x4a8 │ │ │ │ + strbteq r2, [r1], #784 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ff628 <__cxa_atexit@plt+0xf2728> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ ff62c <__cxa_atexit@plt+0xf272c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq sp, [r7, #-1460] @ 0xfffffa4c │ │ │ │ - strbteq r3, [r1], #732 @ 0x2dc │ │ │ │ + ldreq ip, [r7, #-1468] @ 0xfffffa44 │ │ │ │ + strbteq r2, [r1], #732 @ 0x2dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ff650 <__cxa_atexit@plt+0xf2750> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 27b918 <__cxa_atexit@plt+0x26ea18> │ │ │ │ + b 10c3270 <__cxa_atexit@plt+0x10b6370> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ff674 <__cxa_atexit@plt+0xf2774> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 4006d4 <__cxa_atexit@plt+0x3f37d4> │ │ │ │ - ldreq sp, [r7, #-88] @ 0xffffffa8 │ │ │ │ - strbteq r4, [r1], #1932 @ 0x78c │ │ │ │ + b 3fee6c <__cxa_atexit@plt+0x3f1f6c> │ │ │ │ + ldreq ip, [r7, #-96] @ 0xffffffa0 │ │ │ │ + strbteq r3, [r1], #1932 @ 0x78c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ff6dc <__cxa_atexit@plt+0xf27dc> │ │ │ │ ldr lr, [pc, #76] @ ff6e8 <__cxa_atexit@plt+0xf27e8> │ │ │ │ @@ -248311,16 +248311,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq ip, [r7, #-4080] @ 0xfffff010 │ │ │ │ - strbteq r4, [r1], #1812 @ 0x714 │ │ │ │ + ldreq fp, [r7, #-4088] @ 0xfffff008 │ │ │ │ + strbteq r3, [r1], #1812 @ 0x714 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #2 │ │ │ │ bne ff740 <__cxa_atexit@plt+0xf2840> │ │ │ │ ldr r3, [pc, #204] @ ff7dc <__cxa_atexit@plt+0xf28dc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -248370,23 +248370,23 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq sp, [r7, #-1160] @ 0xfffffb78 │ │ │ │ - strbteq r4, [r1], #752 @ 0x2f0 │ │ │ │ + ldreq ip, [r7, #-1168] @ 0xfffffb70 │ │ │ │ + strbteq r3, [r1], #752 @ 0x2f0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - ldreq ip, [r7, #-3964] @ 0xfffff084 │ │ │ │ - ldreq ip, [r7, #-3972] @ 0xfffff07c │ │ │ │ - ldreq ip, [r7, #-3916] @ 0xfffff0b4 │ │ │ │ - strbteq r4, [r1], #1548 @ 0x60c │ │ │ │ + ldreq fp, [r7, #-3972] @ 0xfffff07c │ │ │ │ + ldreq fp, [r7, #-3980] @ 0xfffff074 │ │ │ │ + ldreq fp, [r7, #-3924] @ 0xfffff0ac │ │ │ │ + strbteq r3, [r1], #1548 @ 0x60c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne ff824 <__cxa_atexit@plt+0xf2924> │ │ │ │ ldr r7, [pc, #132] @ ff89c <__cxa_atexit@plt+0xf299c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -248418,21 +248418,21 @@ │ │ │ │ str r7, [r6, #28] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sp, [r7, #-932] @ 0xfffffc5c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq ip, [r7, #-940] @ 0xfffffc54 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - ldreq ip, [r7, #-3768] @ 0xfffff148 │ │ │ │ - ldreq ip, [r7, #-3776] @ 0xfffff140 │ │ │ │ - ldreq ip, [r7, #-3720] @ 0xfffff178 │ │ │ │ - strbteq r4, [r1], #24 │ │ │ │ + ldreq fp, [r7, #-3776] @ 0xfffff140 │ │ │ │ + ldreq fp, [r7, #-3784] @ 0xfffff138 │ │ │ │ + ldreq fp, [r7, #-3728] @ 0xfffff170 │ │ │ │ + strbteq r3, [r1], #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi ff98c <__cxa_atexit@plt+0xf2a8c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -248478,32 +248478,32 @@ │ │ │ │ add lr, r3, #28 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ str sl, [r5, #-12]! │ │ │ │ sub r8, r6, #43 @ 0x2b │ │ │ │ - b 2b44fc <__cxa_atexit@plt+0x2a75fc> │ │ │ │ + b 10fbe54 <__cxa_atexit@plt+0x10eef54> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r7, #-3512] @ 0xfffff248 │ │ │ │ - ldreq ip, [r7, #-3748] @ 0xfffff15c │ │ │ │ - ldreq ip, [r7, #-3616] @ 0xfffff1e0 │ │ │ │ - ldreq sp, [r7, #-708] @ 0xfffffd3c │ │ │ │ - ldreq ip, [r7, #-3568] @ 0xfffff210 │ │ │ │ - ldreq ip, [r7, #-3480] @ 0xfffff268 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq sp, [r7, #-628] @ 0xfffffd8c │ │ │ │ - ldreq ip, [r7, #-3416] @ 0xfffff2a8 │ │ │ │ - strbteq r3, [r1], #1580 @ 0x62c │ │ │ │ + ldreq fp, [r7, #-3520] @ 0xfffff240 │ │ │ │ + ldreq fp, [r7, #-3756] @ 0xfffff154 │ │ │ │ + ldreq fp, [r7, #-3624] @ 0xfffff1d8 │ │ │ │ + ldreq ip, [r7, #-716] @ 0xfffffd34 │ │ │ │ + ldreq fp, [r7, #-3576] @ 0xfffff208 │ │ │ │ + ldreq fp, [r7, #-3488] @ 0xfffff260 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldreq ip, [r7, #-636] @ 0xfffffd84 │ │ │ │ + ldreq fp, [r7, #-3424] @ 0xfffff2a0 │ │ │ │ + strbteq r2, [r1], #1580 @ 0x62c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -248525,27 +248525,27 @@ │ │ │ │ str r1, [r3, #136] @ 0x88 │ │ │ │ str r1, [r3, #140] @ 0x8c │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ ldr r3, [pc, #48] @ ffa6c <__cxa_atexit@plt+0xf2b6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ sub r9, r6, #15 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r3, [pc, #32] @ ffa70 <__cxa_atexit@plt+0xf2b70> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - ldreq ip, [r7, #-4044] @ 0xfffff034 │ │ │ │ - ldreq ip, [r7, #-4028] @ 0xfffff044 │ │ │ │ - ldreq ip, [r7, #-4000] @ 0xfffff060 │ │ │ │ + ldreq fp, [r7, #-4052] @ 0xfffff02c │ │ │ │ + ldreq fp, [r7, #-4036] @ 0xfffff03c │ │ │ │ + ldreq fp, [r7, #-4008] @ 0xfffff058 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r3, [r1], #1412 @ 0x584 │ │ │ │ + strbteq r2, [r1], #1412 @ 0x584 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ffaec <__cxa_atexit@plt+0xf2bec> │ │ │ │ @@ -248566,51 +248566,51 @@ │ │ │ │ str r0, [r3, #136] @ 0x88 │ │ │ │ str r0, [r3, #140] @ 0x8c │ │ │ │ str r1, [r3, #144] @ 0x90 │ │ │ │ ldr r3, [pc, #48] @ ffb10 <__cxa_atexit@plt+0xf2c10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ sub r9, r6, #15 │ │ │ │ - b 4002ec <__cxa_atexit@plt+0x3f33ec> │ │ │ │ + b 3fea84 <__cxa_atexit@plt+0x3f1b84> │ │ │ │ ldr r3, [pc, #32] @ ffb14 <__cxa_atexit@plt+0xf2c14> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq ip, [r7, #-3888] @ 0xfffff0d0 │ │ │ │ - ldreq ip, [r7, #-3868] @ 0xfffff0e4 │ │ │ │ - ldreq ip, [r7, #-3836] @ 0xfffff104 │ │ │ │ + ldreq fp, [r7, #-3896] @ 0xfffff0c8 │ │ │ │ + ldreq fp, [r7, #-3876] @ 0xfffff0dc │ │ │ │ + ldreq fp, [r7, #-3844] @ 0xfffff0fc │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbteq r3, [r1], #1248 @ 0x4e0 │ │ │ │ + strbteq r2, [r1], #1248 @ 0x4e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ffb38 <__cxa_atexit@plt+0xf2c38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r3, [r1], #1212 @ 0x4bc │ │ │ │ + strbteq r2, [r1], #1212 @ 0x4bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ffb5c <__cxa_atexit@plt+0xf2c5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b ab6618 <__cxa_atexit@plt+0xaa9718> │ │ │ │ + b 18fd8f0 <__cxa_atexit@plt+0x18f09f0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r3, [r1], #1176 @ 0x498 │ │ │ │ + strbteq r2, [r1], #1176 @ 0x498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004e4 <__cxa_atexit@plt+0x3f35e4> │ │ │ │ - strbteq r3, [r1], #936 @ 0x3a8 │ │ │ │ + b 3fec84 <__cxa_atexit@plt+0x3f1d84> │ │ │ │ + strbteq r2, [r1], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ffc00 <__cxa_atexit@plt+0xf2d00> │ │ │ │ ldr r2, [pc, #112] @ ffc08 <__cxa_atexit@plt+0xf2d08> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -248639,67 +248639,67 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ ffc14 <__cxa_atexit@plt+0xf2d14> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq ip, [r7, #-2808] @ 0xfffff508 │ │ │ │ - strbteq r3, [r1], #292 @ 0x124 │ │ │ │ - strbteq r3, [r1], #280 @ 0x118 │ │ │ │ - strbteq r3, [r1], #300 @ 0x12c │ │ │ │ - strbteq r3, [r1], #288 @ 0x120 │ │ │ │ - strbteq r3, [r1], #768 @ 0x300 │ │ │ │ + ldreq fp, [r7, #-2816] @ 0xfffff500 │ │ │ │ + strbteq r2, [r1], #292 @ 0x124 │ │ │ │ + strbteq r2, [r1], #280 @ 0x118 │ │ │ │ + strbteq r2, [r1], #300 @ 0x12c │ │ │ │ + strbteq r2, [r1], #288 @ 0x120 │ │ │ │ + strbteq r2, [r1], #768 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ ffc58 <__cxa_atexit@plt+0xf2d58> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ ffc5c <__cxa_atexit@plt+0xf2d5c> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r3, [r1], #208 @ 0xd0 │ │ │ │ - strbteq r3, [r1], #216 @ 0xd8 │ │ │ │ - strbteq r4, [r1], #384 @ 0x180 │ │ │ │ + strbteq r2, [r1], #208 @ 0xd0 │ │ │ │ + strbteq r2, [r1], #216 @ 0xd8 │ │ │ │ + strbteq r3, [r1], #384 @ 0x180 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ffc9c <__cxa_atexit@plt+0xf2d9c> │ │ │ │ ldr r3, [pc, #36] @ ffca4 <__cxa_atexit@plt+0xf2da4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #20] @ ffca8 <__cxa_atexit@plt+0xf2da8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq ip, [r7, #-2568] @ 0xfffff5f8 │ │ │ │ - strbteq r4, [r1], #288 @ 0x120 │ │ │ │ + ldreq fp, [r7, #-2576] @ 0xfffff5f0 │ │ │ │ + strbteq r3, [r1], #288 @ 0x120 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ ffcd4 <__cxa_atexit@plt+0xf2dd4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ ffcd8 <__cxa_atexit@plt+0xf2dd8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 287620 <__cxa_atexit@plt+0x27a720> │ │ │ │ + b 10cef78 <__cxa_atexit@plt+0x10c2078> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq ip, [r7, #-3564] @ 0xfffff214 │ │ │ │ - strbteq r3, [r1], #2824 @ 0xb08 │ │ │ │ + ldreq fp, [r7, #-3572] @ 0xfffff20c │ │ │ │ + strbteq r2, [r1], #2824 @ 0xb08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ffd30 <__cxa_atexit@plt+0xf2e30> │ │ │ │ ldr r3, [pc, #80] @ ffd4c <__cxa_atexit@plt+0xf2e4c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -248721,38 +248721,38 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq ip, [r7, #-3460] @ 0xfffff27c │ │ │ │ - strbteq r3, [r1], #2700 @ 0xa8c │ │ │ │ + ldreq fp, [r7, #-3468] @ 0xfffff274 │ │ │ │ + strbteq r2, [r1], #2700 @ 0xa8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ ffd88 <__cxa_atexit@plt+0xf2e88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq ffd80 <__cxa_atexit@plt+0xf2e80> │ │ │ │ b ffd98 <__cxa_atexit@plt+0xf2e98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq r3, [r1], #2648 @ 0xa58 │ │ │ │ + strbteq r2, [r1], #2648 @ 0xa58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne ffdb4 <__cxa_atexit@plt+0xf2eb4> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 944724 <__cxa_atexit@plt+0x937824> │ │ │ │ + b 178b9fc <__cxa_atexit@plt+0x177eafc> │ │ │ │ ldr r7, [pc, #200] @ ffe84 <__cxa_atexit@plt+0xf2f84> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ beq ffe4c <__cxa_atexit@plt+0xf2f4c> │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r0, [r8, #11] │ │ │ │ @@ -248796,22 +248796,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ ffe90 <__cxa_atexit@plt+0xf2f90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - ldreq ip, [r7, #-2788] @ 0xfffff51c │ │ │ │ - ldreq ip, [r7, #-2656] @ 0xfffff5a0 │ │ │ │ - ldreq ip, [r7, #-3644] @ 0xfffff1c4 │ │ │ │ - ldreq ip, [r7, #-2736] @ 0xfffff550 │ │ │ │ - strbteq r3, [r1], #2376 @ 0x948 │ │ │ │ + ldreq fp, [r7, #-2796] @ 0xfffff514 │ │ │ │ + ldreq fp, [r7, #-2664] @ 0xfffff598 │ │ │ │ + ldreq fp, [r7, #-3652] @ 0xfffff1bc │ │ │ │ + ldreq fp, [r7, #-2744] @ 0xfffff548 │ │ │ │ + strbteq r2, [r1], #2376 @ 0x948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r1, [pc, #156] @ fff58 <__cxa_atexit@plt+0xf3058> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -248849,20 +248849,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ fff60 <__cxa_atexit@plt+0xf3060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq ip, [r7, #-2564] @ 0xfffff5fc │ │ │ │ - ldreq ip, [r7, #-2444] @ 0xfffff674 │ │ │ │ - ldreq ip, [r7, #-2512] @ 0xfffff630 │ │ │ │ - ldreq ip, [r7, #-3404] @ 0xfffff2b4 │ │ │ │ + ldreq fp, [r7, #-2572] @ 0xfffff5f4 │ │ │ │ + ldreq fp, [r7, #-2452] @ 0xfffff66c │ │ │ │ + ldreq fp, [r7, #-2520] @ 0xfffff628 │ │ │ │ + ldreq fp, [r7, #-3412] @ 0xfffff2ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fffc8 <__cxa_atexit@plt+0xf30c8> │ │ │ │ @@ -248880,18 +248880,18 @@ │ │ │ │ add r7, r3, #12 │ │ │ │ stm r7, {r0, r1, r2, lr} │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq ip, [r7, #-2364] @ 0xfffff6c4 │ │ │ │ - ldreq ip, [r7, #-3256] @ 0xfffff348 │ │ │ │ - strbteq r3, [r1], #3636 @ 0xe34 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq fp, [r7, #-2372] @ 0xfffff6bc │ │ │ │ + ldreq fp, [r7, #-3264] @ 0xfffff340 │ │ │ │ + strbteq r2, [r1], #3636 @ 0xe34 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -248929,52 +248929,52 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff678 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xfffff890 │ │ │ │ - ldreq ip, [r7, #-2156] @ 0xfffff794 │ │ │ │ - strbteq r3, [r1], #3348 @ 0xd14 │ │ │ │ + ldreq fp, [r7, #-2164] @ 0xfffff78c │ │ │ │ + strbteq r2, [r1], #3348 @ 0xd14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1000d0 <__cxa_atexit@plt+0xf31d0> │ │ │ │ ldr r2, [pc, #32] @ 1000d8 <__cxa_atexit@plt+0xf31d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #20] @ 1000dc <__cxa_atexit@plt+0xf31dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400734 <__cxa_atexit@plt+0x3f3834> │ │ │ │ + b 3feee4 <__cxa_atexit@plt+0x3f1fe4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r7, #-1508] @ 0xfffffa1c │ │ │ │ - ldreq ip, [r7, #-2956] @ 0xfffff474 │ │ │ │ - strbteq r3, [r1], #3276 @ 0xccc │ │ │ │ + ldreq fp, [r7, #-1516] @ 0xfffffa14 │ │ │ │ + ldreq fp, [r7, #-2964] @ 0xfffff46c │ │ │ │ + strbteq r2, [r1], #3276 @ 0xccc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 100118 <__cxa_atexit@plt+0xf3218> │ │ │ │ ldr r2, [pc, #32] @ 100120 <__cxa_atexit@plt+0xf3220> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #20] @ 100124 <__cxa_atexit@plt+0xf3224> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400734 <__cxa_atexit@plt+0x3f3834> │ │ │ │ + b 3feee4 <__cxa_atexit@plt+0x3f1fe4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r7, #-1436] @ 0xfffffa64 │ │ │ │ - ldreq ip, [r7, #-2884] @ 0xfffff4bc │ │ │ │ - strbteq r3, [r1], #3220 @ 0xc94 │ │ │ │ + ldreq fp, [r7, #-1444] @ 0xfffffa5c │ │ │ │ + ldreq fp, [r7, #-2892] @ 0xfffff4b4 │ │ │ │ + strbteq r2, [r1], #3220 @ 0xc94 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 100210 <__cxa_atexit@plt+0xf3310> │ │ │ │ ldr lr, [pc, #228] @ 100230 <__cxa_atexit@plt+0xf3330> │ │ │ │ @@ -249031,23 +249031,23 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq ip, [r7, #-1344] @ 0xfffffac0 │ │ │ │ + ldreq fp, [r7, #-1352] @ 0xfffffab8 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - ldreq ip, [r7, #-1196] @ 0xfffffb54 │ │ │ │ + ldreq fp, [r7, #-1204] @ 0xfffffb4c │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - ldreq ip, [r7, #-1268] @ 0xfffffb0c │ │ │ │ - ldreq ip, [r7, #-1380] @ 0xfffffa9c │ │ │ │ - strbteq r3, [r1], #2928 @ 0xb70 │ │ │ │ + ldreq fp, [r7, #-1276] @ 0xfffffb04 │ │ │ │ + ldreq fp, [r7, #-1388] @ 0xfffffa94 │ │ │ │ + strbteq r2, [r1], #2928 @ 0xb70 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -249080,21 +249080,21 @@ │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #6 │ │ │ │ b 2088e0 <__cxa_atexit@plt+0x1fb9e0> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - ldreq ip, [r7, #-976] @ 0xfffffc30 │ │ │ │ + ldreq fp, [r7, #-984] @ 0xfffffc28 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - ldreq ip, [r7, #-1036] @ 0xfffffbf4 │ │ │ │ - ldreq ip, [r7, #-1148] @ 0xfffffb84 │ │ │ │ - strbteq r3, [r1], #2708 @ 0xa94 │ │ │ │ + ldreq fp, [r7, #-1044] @ 0xfffffbec │ │ │ │ + ldreq fp, [r7, #-1156] @ 0xfffffb7c │ │ │ │ + strbteq r2, [r1], #2708 @ 0xa94 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 100374 <__cxa_atexit@plt+0xf3474> │ │ │ │ ldr lr, [pc, #84] @ 10037c <__cxa_atexit@plt+0xf347c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -249116,16 +249116,16 @@ │ │ │ │ b 100390 <__cxa_atexit@plt+0xf3490> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq ip, [r7, #-852] @ 0xfffffcac │ │ │ │ - strbteq r3, [r1], #2584 @ 0xa18 │ │ │ │ + ldreq fp, [r7, #-860] @ 0xfffffca4 │ │ │ │ + strbteq r2, [r1], #2584 @ 0xa18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1003e4 <__cxa_atexit@plt+0xf34e4> │ │ │ │ ldr r7, [pc, #136] @ 10042c <__cxa_atexit@plt+0xf352c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -249152,42 +249152,42 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 100420 <__cxa_atexit@plt+0xf3520> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ - b 262e90 <__cxa_atexit@plt+0x255f90> │ │ │ │ + b 10aa7e8 <__cxa_atexit@plt+0x109d8e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbteq r2, [r1], #564 @ 0x234 │ │ │ │ - strbteq r2, [r1], #548 @ 0x224 │ │ │ │ - strbteq r3, [r1], #2384 @ 0x950 │ │ │ │ + strbteq r1, [r1], #564 @ 0x234 │ │ │ │ + strbteq r1, [r1], #548 @ 0x224 │ │ │ │ + strbteq r2, [r1], #2384 @ 0x950 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 100470 <__cxa_atexit@plt+0xf3570> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [pc, #24] @ 100474 <__cxa_atexit@plt+0xf3574> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r0, [pc, #12] @ 100478 <__cxa_atexit@plt+0xf3578> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq r2, [r1], #420 @ 0x1a4 │ │ │ │ - strbteq r2, [r1], #404 @ 0x194 │ │ │ │ - strbteq r2, [r1], #4008 @ 0xfa8 │ │ │ │ + strbteq r1, [r1], #420 @ 0x1a4 │ │ │ │ + strbteq r1, [r1], #404 @ 0x194 │ │ │ │ + strbteq r1, [r1], #4008 @ 0xfa8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ lsl r7, r7, #1 │ │ │ │ cmp r7, #1 │ │ │ │ blt 100524 <__cxa_atexit@plt+0xf3624> │ │ │ │ @@ -249272,24 +249272,24 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #320] @ 100744 <__cxa_atexit@plt+0xf3844> │ │ │ │ add r0, pc, r0 │ │ │ │ str lr, [r5, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r2, lr, #8 │ │ │ │ add r2, r2, r3 │ │ │ │ ldrsb r1, [r2] │ │ │ │ uxtb r3, r1 │ │ │ │ @@ -249327,15 +249327,15 @@ │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bcs 1006d0 <__cxa_atexit@plt+0xf37d0> │ │ │ │ ldr r3, [pc, #96] @ 100720 <__cxa_atexit@plt+0xf3820> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ lsrs r3, r2, #16 │ │ │ │ lsr r3, r2, #11 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, #2 │ │ │ │ @@ -249343,31 +249343,31 @@ │ │ │ │ mul r7, r3, r7 │ │ │ │ ldr r1, [pc, #76] @ 100748 <__cxa_atexit@plt+0xf3848> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbteq r2, [r1], #524 @ 0x20c │ │ │ │ - strbteq r2, [r1], #512 @ 0x200 │ │ │ │ + strbteq r1, [r1], #524 @ 0x20c │ │ │ │ + strbteq r1, [r1], #512 @ 0x200 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ - ldreq ip, [r7, #-840] @ 0xfffffcb8 │ │ │ │ + ldreq fp, [r7, #-848] @ 0xfffffcb0 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ - ldreq ip, [r7, #-928] @ 0xfffffc60 │ │ │ │ + ldreq fp, [r7, #-936] @ 0xfffffc58 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ muleq r0, r8, r2 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ - strbteq r2, [r1], #2984 @ 0xba8 │ │ │ │ + strbteq r1, [r1], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #84] @ 1007c0 <__cxa_atexit@plt+0xf38c0> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -249384,36 +249384,36 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ stm r5, {r0, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq r2, [r1], #2860 @ 0xb2c │ │ │ │ + strbteq r1, [r1], #2860 @ 0xb2c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 100808 <__cxa_atexit@plt+0xf3908> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -249432,16 +249432,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 100878 <__cxa_atexit@plt+0xf3978> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r7, #-152] @ 0xffffff68 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r7, #-160] @ 0xffffff60 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -249457,18 +249457,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1008dc <__cxa_atexit@plt+0xf39dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r7, #-32] @ 0xffffffe0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r7, #-40] @ 0xffffffd8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r2, [r1], #2580 @ 0xa14 │ │ │ │ + strbteq r1, [r1], #2580 @ 0xa14 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #84] @ 100954 <__cxa_atexit@plt+0xf3a54> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -249485,36 +249485,36 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ stm r5, {r0, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq r2, [r1], #2456 @ 0x998 │ │ │ │ + strbteq r1, [r1], #2456 @ 0x998 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 10099c <__cxa_atexit@plt+0xf3a9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -249533,16 +249533,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 100a0c <__cxa_atexit@plt+0xf3b0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r7, #-3844] @ 0xfffff0fc │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r7, #-3852] @ 0xfffff0f4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -249558,18 +249558,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 100a70 <__cxa_atexit@plt+0xf3b70> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r7, #-3724] @ 0xfffff174 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r7, #-3732] @ 0xfffff16c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r2, [r1], #2176 @ 0x880 │ │ │ │ + strbteq r1, [r1], #2176 @ 0x880 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r8, r5 │ │ │ │ ldr r1, [r8, #4]! │ │ │ │ ldr r7, [r8, #4] │ │ │ │ ldr r2, [r8, #8] │ │ │ │ @@ -249588,34 +249588,34 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbteq r2, [r1], #2044 @ 0x7fc │ │ │ │ + strbteq r1, [r1], #2044 @ 0x7fc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 100b30 <__cxa_atexit@plt+0xf3c30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -249634,16 +249634,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 100ba0 <__cxa_atexit@plt+0xf3ca0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r7, #-3440] @ 0xfffff290 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r7, #-3448] @ 0xfffff288 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -249659,18 +249659,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 100c04 <__cxa_atexit@plt+0xf3d04> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r7, #-3320] @ 0xfffff308 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r7, #-3328] @ 0xfffff300 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r2, [r1], #1772 @ 0x6ec │ │ │ │ + strbteq r1, [r1], #1772 @ 0x6ec │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, r7 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -249758,36 +249758,36 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ mov r9, #0 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq r2, [r1], #1364 @ 0x554 │ │ │ │ + strbteq r1, [r1], #1364 @ 0x554 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 100de0 <__cxa_atexit@plt+0xf3ee0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -249806,16 +249806,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 100e50 <__cxa_atexit@plt+0xf3f50> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r7, #-2752] @ 0xfffff540 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r7, #-2760] @ 0xfffff538 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -249831,18 +249831,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 100eb4 <__cxa_atexit@plt+0xf3fb4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r7, #-2632] @ 0xfffff5b8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r7, #-2640] @ 0xfffff5b0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r2, [r1], #1084 @ 0x43c │ │ │ │ + strbteq r1, [r1], #1084 @ 0x43c │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r9, r7 │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r6, r5 │ │ │ │ ldr r8, [r6, #4]! │ │ │ │ @@ -249891,39 +249891,39 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ ldmib sp, {r4, r6} │ │ │ │ mov r9, #0 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r6 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbteq r2, [r1], #820 @ 0x334 │ │ │ │ + strbteq r1, [r1], #820 @ 0x334 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 101000 <__cxa_atexit@plt+0xf4100> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -249942,16 +249942,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 101070 <__cxa_atexit@plt+0xf4170> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r7, #-2208] @ 0xfffff760 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r7, #-2216] @ 0xfffff758 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -249967,27 +249967,27 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1010d4 <__cxa_atexit@plt+0xf41d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq fp, [r7, #-2088] @ 0xfffff7d8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq sl, [r7, #-2096] @ 0xfffff7d0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r2, [r1], #832 @ 0x340 │ │ │ │ + strbteq r1, [r1], #832 @ 0x340 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ - b 262e90 <__cxa_atexit@plt+0x255f90> │ │ │ │ - strbteq r2, [r1], #3352 @ 0xd18 │ │ │ │ + b 10aa7e8 <__cxa_atexit@plt+0x109d8e8> │ │ │ │ + strbteq r1, [r1], #3352 @ 0xd18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ bhi 101218 <__cxa_atexit@plt+0xf4318> │ │ │ │ ldr r0, [pc, #312] @ 101258 <__cxa_atexit@plt+0xf4358> │ │ │ │ @@ -250065,27 +250065,27 @@ │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r8, [pc, #36] @ 101270 <__cxa_atexit@plt+0xf4370> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, ip │ │ │ │ mov r6, lr │ │ │ │ - b 40042c <__cxa_atexit@plt+0x3f352c> │ │ │ │ + b 3febb4 <__cxa_atexit@plt+0x3f1cb4> │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - ldreq fp, [r7, #-1384] @ 0xfffffa98 │ │ │ │ + ldreq sl, [r7, #-1392] @ 0xfffffa90 │ │ │ │ @ instruction: 0xffffe530 │ │ │ │ @ instruction: 0xffffeb10 │ │ │ │ @ instruction: 0xffffea20 │ │ │ │ @ instruction: 0xffffe70c │ │ │ │ - ldreq fp, [r7, #-1676] @ 0xfffff974 │ │ │ │ - strbteq r1, [r1], #3052 @ 0xbec │ │ │ │ - strbteq r1, [r1], #860 @ 0x35c │ │ │ │ - ldreq fp, [r7, #-2288] @ 0xfffff710 │ │ │ │ - ldreq fp, [r7, #-2280] @ 0xfffff718 │ │ │ │ - ldreq fp, [r7, #-1748] @ 0xfffff92c │ │ │ │ + ldreq sl, [r7, #-1684] @ 0xfffff96c │ │ │ │ + strbteq r0, [r1], #3052 @ 0xbec │ │ │ │ + strbteq r0, [r1], #860 @ 0x35c │ │ │ │ + ldreq sl, [r7, #-2296] @ 0xfffff708 │ │ │ │ + ldreq sl, [r7, #-2288] @ 0xfffff710 │ │ │ │ + ldreq sl, [r7, #-1756] @ 0xfffff924 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1012ec <__cxa_atexit@plt+0xf43ec> │ │ │ │ @@ -250105,19 +250105,19 @@ │ │ │ │ str ip, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r8, r9, sl} │ │ │ │ sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 40042c <__cxa_atexit@plt+0x3f352c> │ │ │ │ - strbteq r1, [r1], #2816 @ 0xb00 │ │ │ │ - strbteq r1, [r1], #624 @ 0x270 │ │ │ │ - ldreq fp, [r7, #-2052] @ 0xfffff7fc │ │ │ │ - ldreq fp, [r7, #-2044] @ 0xfffff804 │ │ │ │ + b 3febb4 <__cxa_atexit@plt+0x3f1cb4> │ │ │ │ + strbteq r0, [r1], #2816 @ 0xb00 │ │ │ │ + strbteq r0, [r1], #624 @ 0x270 │ │ │ │ + ldreq sl, [r7, #-2060] @ 0xfffff7f4 │ │ │ │ + ldreq sl, [r7, #-2052] @ 0xfffff7fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 101354 <__cxa_atexit@plt+0xf4454> │ │ │ │ ldr r2, [pc, #56] @ 10135c <__cxa_atexit@plt+0xf445c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -250132,15 +250132,15 @@ │ │ │ │ b 10136c <__cxa_atexit@plt+0xf446c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq fp, [r7, #-872] @ 0xfffffc98 │ │ │ │ + ldreq sl, [r7, #-880] @ 0xfffffc90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1013a8 <__cxa_atexit@plt+0xf44a8> │ │ │ │ @@ -250189,20 +250189,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 101448 <__cxa_atexit@plt+0xf4548> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, #32 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldreq fp, [r7, #-1272] @ 0xfffffb08 │ │ │ │ - ldreq fp, [r7, #-1260] @ 0xfffffb14 │ │ │ │ - ldreq fp, [r7, #-1256] @ 0xfffffb18 │ │ │ │ + ldreq sl, [r7, #-1280] @ 0xfffffb00 │ │ │ │ + ldreq sl, [r7, #-1268] @ 0xfffffb0c │ │ │ │ + ldreq sl, [r7, #-1264] @ 0xfffffb10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r8} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1014d4 <__cxa_atexit@plt+0xf45d4> │ │ │ │ @@ -250257,21 +250257,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 10154c <__cxa_atexit@plt+0xf464c> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq fp, [r7, #-964] @ 0xfffffc3c │ │ │ │ - ldreq fp, [r7, #-936] @ 0xfffffc58 │ │ │ │ - ldreq fp, [r7, #-1812] @ 0xfffff8ec │ │ │ │ - ldreq fp, [r7, #-1056] @ 0xfffffbe0 │ │ │ │ - ldreq fp, [r7, #-1036] @ 0xfffffbf4 │ │ │ │ - ldreq fp, [r7, #-1916] @ 0xfffff884 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sl, [r7, #-972] @ 0xfffffc34 │ │ │ │ + ldreq sl, [r7, #-944] @ 0xfffffc50 │ │ │ │ + ldreq sl, [r7, #-1820] @ 0xfffff8e4 │ │ │ │ + ldreq sl, [r7, #-1064] @ 0xfffffbd8 │ │ │ │ + ldreq sl, [r7, #-1044] @ 0xfffffbec │ │ │ │ + ldreq sl, [r7, #-1924] @ 0xfffff87c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -250300,20 +250300,20 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 101610 <__cxa_atexit@plt+0xf4710> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq fp, [r7, #-800] @ 0xfffffce0 │ │ │ │ - ldreq fp, [r7, #-796] @ 0xfffffce4 │ │ │ │ - ldreq fp, [r7, #-788] @ 0xfffffcec │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sl, [r7, #-808] @ 0xfffffcd8 │ │ │ │ + ldreq sl, [r7, #-804] @ 0xfffffcdc │ │ │ │ + ldreq sl, [r7, #-796] @ 0xfffffce4 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbteq r2, [r1], #2048 @ 0x800 │ │ │ │ + strbteq r1, [r1], #2048 @ 0x800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 101760 <__cxa_atexit@plt+0xf4860> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -250408,28 +250408,28 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r8, [pc, #44] @ 1017d0 <__cxa_atexit@plt+0xf48d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r5, [sp] │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 40042c <__cxa_atexit@plt+0x3f352c> │ │ │ │ + b 3febb4 <__cxa_atexit@plt+0x3f1cb4> │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ - ldreq fp, [r7, #-76] @ 0xffffffb4 │ │ │ │ + ldreq sl, [r7, #-84] @ 0xffffffac │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xffffdff0 │ │ │ │ @ instruction: 0xffffe5d0 │ │ │ │ @ instruction: 0xffffe4e0 │ │ │ │ @ instruction: 0xffffe208 │ │ │ │ - ldreq fp, [r7, #-308] @ 0xfffffecc │ │ │ │ - strbteq r1, [r1], #1708 @ 0x6ac │ │ │ │ - strbteq r0, [r1], #3612 @ 0xe1c │ │ │ │ - ldreq fp, [r7, #-456] @ 0xfffffe38 │ │ │ │ - ldreq fp, [r7, #-936] @ 0xfffffc58 │ │ │ │ - ldreq fp, [r7, #-928] @ 0xfffffc60 │ │ │ │ + ldreq sl, [r7, #-316] @ 0xfffffec4 │ │ │ │ + strbteq r0, [r1], #1708 @ 0x6ac │ │ │ │ + strbteq pc, [r0], #3612 @ 0xe1c @ │ │ │ │ + ldreq sl, [r7, #-464] @ 0xfffffe30 │ │ │ │ + ldreq sl, [r7, #-944] @ 0xfffffc50 │ │ │ │ + ldreq sl, [r7, #-936] @ 0xfffffc58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10184c <__cxa_atexit@plt+0xf494c> │ │ │ │ @@ -250449,20 +250449,20 @@ │ │ │ │ str ip, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r8, r9, sl} │ │ │ │ sub r7, r6, #27 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 40042c <__cxa_atexit@plt+0x3f352c> │ │ │ │ - strbteq r1, [r1], #1440 @ 0x5a0 │ │ │ │ - strbteq r0, [r1], #3344 @ 0xd10 │ │ │ │ - ldreq fp, [r7, #-676] @ 0xfffffd5c │ │ │ │ - ldreq fp, [r7, #-668] @ 0xfffffd64 │ │ │ │ - strbteq r2, [r1], #1448 @ 0x5a8 │ │ │ │ + b 3febb4 <__cxa_atexit@plt+0x3f1cb4> │ │ │ │ + strbteq r0, [r1], #1440 @ 0x5a0 │ │ │ │ + strbteq pc, [r0], #3344 @ 0xd10 @ │ │ │ │ + ldreq sl, [r7, #-684] @ 0xfffffd54 │ │ │ │ + ldreq sl, [r7, #-676] @ 0xfffffd5c │ │ │ │ + strbteq r1, [r1], #1448 @ 0x5a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #88 @ 0x58 │ │ │ │ cmp r2, sl │ │ │ │ bcc 10196c <__cxa_atexit@plt+0xf4a6c> │ │ │ │ @@ -250525,25 +250525,25 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #88 @ 0x58 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - strbteq r0, [r1], #3200 @ 0xc80 │ │ │ │ - ldreq sl, [r7, #-3552] @ 0xfffff220 │ │ │ │ - ldreq fp, [r7, #-12] │ │ │ │ - ldreq fp, [r7, #-492] @ 0xfffffe14 │ │ │ │ - ldreq fp, [r7, #-492] @ 0xfffffe14 │ │ │ │ - ldreq fp, [r7, #-472] @ 0xfffffe28 │ │ │ │ - ldreq fp, [r7, #-456] @ 0xfffffe38 │ │ │ │ - ldreq sl, [r7, #-3480] @ 0xfffff268 │ │ │ │ - ldreq sl, [r7, #-3460] @ 0xfffff27c │ │ │ │ - ldreq sl, [r7, #-3404] @ 0xfffff2b4 │ │ │ │ - strbteq r2, [r1], #1180 @ 0x49c │ │ │ │ + strbteq pc, [r0], #3200 @ 0xc80 @ │ │ │ │ + ldreq r9, [r7, #-3560] @ 0xfffff218 │ │ │ │ + ldreq sl, [r7, #-20] @ 0xffffffec │ │ │ │ + ldreq sl, [r7, #-500] @ 0xfffffe0c │ │ │ │ + ldreq sl, [r7, #-500] @ 0xfffffe0c │ │ │ │ + ldreq sl, [r7, #-480] @ 0xfffffe20 │ │ │ │ + ldreq sl, [r7, #-464] @ 0xfffffe30 │ │ │ │ + ldreq r9, [r7, #-3488] @ 0xfffff260 │ │ │ │ + ldreq r9, [r7, #-3468] @ 0xfffff274 │ │ │ │ + ldreq r9, [r7, #-3412] @ 0xfffff2ac │ │ │ │ + strbteq r1, [r1], #1180 @ 0x49c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -250592,15 +250592,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffe728 │ │ │ │ @ instruction: 0xffffe8e4 │ │ │ │ - strbteq r2, [r1], #940 @ 0x3ac │ │ │ │ + strbteq r1, [r1], #940 @ 0x3ac │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -250613,15 +250613,15 @@ │ │ │ │ ldr r7, [pc, #288] @ 101bf0 <__cxa_atexit@plt+0xf4cf0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #280] @ 101bf4 <__cxa_atexit@plt+0xf4cf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r9 │ │ │ │ - b 40071c <__cxa_atexit@plt+0x3f381c> │ │ │ │ + b 3feecc <__cxa_atexit@plt+0x3f1fcc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #76 @ 0x4c │ │ │ │ cmp r2, r3 │ │ │ │ bcc 101bdc <__cxa_atexit@plt+0xf4cdc> │ │ │ │ ldr r8, [pc, #248] @ 101bf8 <__cxa_atexit@plt+0xf4cf8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #244] @ 101bfc <__cxa_atexit@plt+0xf4cfc> │ │ │ │ @@ -250671,67 +250671,67 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r2, [r6, #72] @ 0x48 │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r3, #27 │ │ │ │ sub r9, r3, #38 @ 0x26 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 952820 <__cxa_atexit@plt+0x945920> │ │ │ │ + b 1799af8 <__cxa_atexit@plt+0x178cbf8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - ldreq fp, [r7, #-336] @ 0xfffffeb0 │ │ │ │ + ldreq sl, [r7, #-344] @ 0xfffffea8 │ │ │ │ @ instruction: 0xfffff604 │ │ │ │ - strbteq r0, [r1], #2588 @ 0xa1c │ │ │ │ - ldreq sl, [r7, #-3988] @ 0xfffff06c │ │ │ │ - ldreq sl, [r7, #-3988] @ 0xfffff06c │ │ │ │ - ldreq sl, [r7, #-3968] @ 0xfffff080 │ │ │ │ - ldreq sl, [r7, #-2920] @ 0xfffff498 │ │ │ │ - ldreq sl, [r7, #-3932] @ 0xfffff0a4 │ │ │ │ - ldreq sl, [r7, #-3416] @ 0xfffff2a8 │ │ │ │ - ldreq sl, [r7, #-2816] @ 0xfffff500 │ │ │ │ - strbteq r2, [r1], #544 @ 0x220 │ │ │ │ + strbteq pc, [r0], #2588 @ 0xa1c @ │ │ │ │ + ldreq r9, [r7, #-3996] @ 0xfffff064 │ │ │ │ + ldreq r9, [r7, #-3996] @ 0xfffff064 │ │ │ │ + ldreq r9, [r7, #-3976] @ 0xfffff078 │ │ │ │ + ldreq r9, [r7, #-2928] @ 0xfffff490 │ │ │ │ + ldreq r9, [r7, #-3940] @ 0xfffff09c │ │ │ │ + ldreq r9, [r7, #-3424] @ 0xfffff2a0 │ │ │ │ + ldreq r9, [r7, #-2824] @ 0xfffff4f8 │ │ │ │ + strbteq r1, [r1], #544 @ 0x220 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 101c48 <__cxa_atexit@plt+0xf4d48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 101c4c <__cxa_atexit@plt+0xf4d4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 40071c <__cxa_atexit@plt+0x3f381c> │ │ │ │ + b 3feecc <__cxa_atexit@plt+0x3f1fcc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq sl, [r7, #-4080] @ 0xfffff010 │ │ │ │ - strbteq r2, [r1], #476 @ 0x1dc │ │ │ │ + ldreq r9, [r7, #-4088] @ 0xfffff008 │ │ │ │ + strbteq r1, [r1], #476 @ 0x1dc │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #12] @ 101c74 <__cxa_atexit@plt+0xf4d74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 2861a0 <__cxa_atexit@plt+0x2792a0> │ │ │ │ + b 10cdaf8 <__cxa_atexit@plt+0x10c0bf8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r2, [r1], #412 @ 0x19c │ │ │ │ + strbteq r1, [r1], #412 @ 0x19c │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 101c98 <__cxa_atexit@plt+0xf4d98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strbteq r2, [r1], #376 @ 0x178 │ │ │ │ + strbteq r1, [r1], #376 @ 0x178 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 101cf0 <__cxa_atexit@plt+0xf4df0> │ │ │ │ @@ -250743,21 +250743,21 @@ │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r1, [r1], #2784 @ 0xae0 │ │ │ │ + strbteq r0, [r1], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 101d9c <__cxa_atexit@plt+0xf4e9c> │ │ │ │ @@ -250786,25 +250786,25 @@ │ │ │ │ str r9, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str ip, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #27 │ │ │ │ mov r9, r7 │ │ │ │ - b 952820 <__cxa_atexit@plt+0x945920> │ │ │ │ + b 1799af8 <__cxa_atexit@plt+0x178cbf8> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq r0, [r1], #2040 @ 0x7f8 │ │ │ │ - ldreq sl, [r7, #-3468] @ 0xfffff274 │ │ │ │ - ldreq sl, [r7, #-3460] @ 0xfffff27c │ │ │ │ - ldreq sl, [r7, #-3444] @ 0xfffff28c │ │ │ │ - ldreq sl, [r7, #-3428] @ 0xfffff29c │ │ │ │ - ldreq sl, [r7, #-2928] @ 0xfffff490 │ │ │ │ - strbteq r2, [r1], #160 @ 0xa0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq pc, [r0], #2040 @ 0x7f8 @ │ │ │ │ + ldreq r9, [r7, #-3476] @ 0xfffff26c │ │ │ │ + ldreq r9, [r7, #-3468] @ 0xfffff274 │ │ │ │ + ldreq r9, [r7, #-3452] @ 0xfffff284 │ │ │ │ + ldreq r9, [r7, #-3436] @ 0xfffff294 │ │ │ │ + ldreq r9, [r7, #-2936] @ 0xfffff488 │ │ │ │ + strbteq r1, [r1], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 101e14 <__cxa_atexit@plt+0xf4f14> │ │ │ │ ldr r9, [pc, #60] @ 101e1c <__cxa_atexit@plt+0xf4f1c> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -250819,18 +250819,18 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r9 │ │ │ │ b 1019bc <__cxa_atexit@plt+0xf4abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [r1], #2096 @ 0x830 │ │ │ │ - strbteq r1, [r1], #3972 @ 0xf84 │ │ │ │ - ldreq sl, [r7, #-2580] @ 0xfffff5ec │ │ │ │ - strbteq r2, [r1], #56 @ 0x38 │ │ │ │ + strbteq pc, [r0], #2096 @ 0x830 @ │ │ │ │ + strbteq r0, [r1], #3972 @ 0xf84 │ │ │ │ + ldreq r9, [r7, #-2588] @ 0xfffff5e4 │ │ │ │ + strbteq r1, [r1], #56 @ 0x38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 101e88 <__cxa_atexit@plt+0xf4f88> │ │ │ │ ldr lr, [pc, #72] @ 101e94 <__cxa_atexit@plt+0xf4f94> │ │ │ │ @@ -250850,16 +250850,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq sl, [r7, #-2112] @ 0xfffff7c0 │ │ │ │ - strbteq r1, [r1], #4036 @ 0xfc4 │ │ │ │ + ldreq r9, [r7, #-2120] @ 0xfffff7b8 │ │ │ │ + strbteq r0, [r1], #4036 @ 0xfc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 101ed0 <__cxa_atexit@plt+0xf4fd0> │ │ │ │ ldr r7, [pc, #156] @ 101f5c <__cxa_atexit@plt+0xf505c> │ │ │ │ @@ -250887,30 +250887,30 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4]! │ │ │ │ str r9, [r5, #4] │ │ │ │ add r7, r3, #2 │ │ │ │ b f55d0 <__cxa_atexit@plt+0xe86d0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r3, [pc, #28] @ 101f54 <__cxa_atexit@plt+0xf5054> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #24] @ 101f58 <__cxa_atexit@plt+0xf5058> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - strbteq r0, [r1], #1492 @ 0x5d4 │ │ │ │ - strbteq r1, [r1], #2316 @ 0x90c │ │ │ │ - ldreq sl, [r7, #-2044] @ 0xfffff804 │ │ │ │ + strbteq pc, [r0], #1492 @ 0x5d4 @ │ │ │ │ + strbteq r0, [r1], #2316 @ 0x90c │ │ │ │ + ldreq r9, [r7, #-2052] @ 0xfffff7fc │ │ │ │ @ instruction: 0xffff36c0 │ │ │ │ - strbteq r0, [r1], #1528 @ 0x5f8 │ │ │ │ - strbteq r1, [r1], #3812 @ 0xee4 │ │ │ │ + strbteq pc, [r0], #1528 @ 0x5f8 @ │ │ │ │ + strbteq r0, [r1], #3812 @ 0xee4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -250929,15 +250929,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbteq r1, [r1], #3700 @ 0xe74 │ │ │ │ + strbteq r0, [r1], #3700 @ 0xe74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 10202c <__cxa_atexit@plt+0xf512c> │ │ │ │ @@ -250955,15 +250955,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r1, [r1], #3600 @ 0xe10 │ │ │ │ + strbteq r0, [r1], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1020dc <__cxa_atexit@plt+0xf51dc> │ │ │ │ ldr r3, [pc, #172] @ 102108 <__cxa_atexit@plt+0xf5208> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -251005,20 +251005,20 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbteq r1, [r1], #2900 @ 0xb54 │ │ │ │ - strbteq r1, [r1], #3380 @ 0xd34 │ │ │ │ + strbteq r0, [r1], #2900 @ 0xb54 │ │ │ │ + strbteq r0, [r1], #3380 @ 0xd34 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 102188 <__cxa_atexit@plt+0xf5288> │ │ │ │ @@ -251040,25 +251040,25 @@ │ │ │ │ str ip, [r5] │ │ │ │ stmib r5, {r8, lr} │ │ │ │ str r3, [r5, #12] │ │ │ │ add r8, r1, #1 │ │ │ │ b 1019bc <__cxa_atexit@plt+0xf4abc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - strbteq r1, [r1], #2724 @ 0xaa4 │ │ │ │ + strbteq r0, [r1], #2724 @ 0xaa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - strbteq r1, [r1], #3240 @ 0xca8 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + strbteq r0, [r1], #3240 @ 0xca8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1022dc <__cxa_atexit@plt+0xf53dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -251133,22 +251133,22 @@ │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldm sp, {r5, r8} │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r7, #-1196] @ 0xfffffb54 │ │ │ │ + ldreq r9, [r7, #-1204] @ 0xfffffb4c │ │ │ │ @ instruction: 0xffffd150 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xffffdda8 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - strbteq r1, [r1], #2632 @ 0xa48 │ │ │ │ + strbteq r0, [r1], #2632 @ 0xa48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 102398 <__cxa_atexit@plt+0xf5498> │ │ │ │ ldr r2, [pc, #96] @ 1023a0 <__cxa_atexit@plt+0xf54a0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -251173,35 +251173,35 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq sl, [r7, #-848] @ 0xfffffcb0 │ │ │ │ - strbteq r1, [r1], #1772 @ 0x6ec │ │ │ │ - strbteq r1, [r1], #1764 @ 0x6e4 │ │ │ │ - strbteq r1, [r1], #2488 @ 0x9b8 │ │ │ │ + ldreq r9, [r7, #-856] @ 0xfffffca8 │ │ │ │ + strbteq r0, [r1], #1772 @ 0x6ec │ │ │ │ + strbteq r0, [r1], #1764 @ 0x6e4 │ │ │ │ + strbteq r0, [r1], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 1023ec <__cxa_atexit@plt+0xf54ec> │ │ │ │ add r3, pc, r3 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r2, [pc, #28] @ 1023f0 <__cxa_atexit@plt+0xf54f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #2 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - strbteq r1, [r1], #1708 @ 0x6ac │ │ │ │ - strbteq r1, [r1], #1676 @ 0x68c │ │ │ │ - strbteq r1, [r1], #2436 @ 0x984 │ │ │ │ + strbteq r0, [r1], #1708 @ 0x6ac │ │ │ │ + strbteq r0, [r1], #1676 @ 0x68c │ │ │ │ + strbteq r0, [r1], #2436 @ 0x984 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 102470 <__cxa_atexit@plt+0xf5570> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -251223,28 +251223,28 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r5, r3, #8 │ │ │ │ stm r5, {r0, r1, r8} │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r8, lr, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbteq r1, [r1], #868 @ 0x364 │ │ │ │ - strbteq r1, [r1], #1552 @ 0x610 │ │ │ │ - ldreq sl, [r7, #-604] @ 0xfffffda4 │ │ │ │ - ldreq sl, [r7, #-588] @ 0xfffffdb4 │ │ │ │ - strbteq r1, [r1], #2248 @ 0x8c8 │ │ │ │ + strbteq r0, [r1], #868 @ 0x364 │ │ │ │ + strbteq r0, [r1], #1552 @ 0x610 │ │ │ │ + ldreq r9, [r7, #-612] @ 0xfffffd9c │ │ │ │ + ldreq r9, [r7, #-596] @ 0xfffffdac │ │ │ │ + strbteq r0, [r1], #2248 @ 0x8c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 102518 <__cxa_atexit@plt+0xf5618> │ │ │ │ ldr r2, [pc, #96] @ 102520 <__cxa_atexit@plt+0xf5620> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -251269,35 +251269,35 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq sl, [r7, #-464] @ 0xfffffe30 │ │ │ │ - strbteq r1, [r1], #1388 @ 0x56c │ │ │ │ - strbteq r1, [r1], #1380 @ 0x564 │ │ │ │ - strbteq r1, [r1], #2104 @ 0x838 │ │ │ │ + ldreq r9, [r7, #-472] @ 0xfffffe28 │ │ │ │ + strbteq r0, [r1], #1388 @ 0x56c │ │ │ │ + strbteq r0, [r1], #1380 @ 0x564 │ │ │ │ + strbteq r0, [r1], #2104 @ 0x838 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 10256c <__cxa_atexit@plt+0xf566c> │ │ │ │ add r3, pc, r3 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r2, [pc, #28] @ 102570 <__cxa_atexit@plt+0xf5670> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #2 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - strbteq r1, [r1], #1324 @ 0x52c │ │ │ │ - strbteq r1, [r1], #1292 @ 0x50c │ │ │ │ - strbteq r1, [r1], #2052 @ 0x804 │ │ │ │ + strbteq r0, [r1], #1324 @ 0x52c │ │ │ │ + strbteq r0, [r1], #1292 @ 0x50c │ │ │ │ + strbteq r0, [r1], #2052 @ 0x804 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1025f0 <__cxa_atexit@plt+0xf56f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -251319,27 +251319,27 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r5, r3, #8 │ │ │ │ stm r5, {r0, r1, r8} │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r8, lr, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbteq r1, [r1], #484 @ 0x1e4 │ │ │ │ - strbteq r1, [r1], #1168 @ 0x490 │ │ │ │ - ldreq sl, [r7, #-220] @ 0xffffff24 │ │ │ │ - ldreq sl, [r7, #-204] @ 0xffffff34 │ │ │ │ + strbteq r0, [r1], #484 @ 0x1e4 │ │ │ │ + strbteq r0, [r1], #1168 @ 0x490 │ │ │ │ + ldreq r9, [r7, #-228] @ 0xffffff1c │ │ │ │ + ldreq r9, [r7, #-212] @ 0xffffff2c │ │ │ │ @ instruction: 0xffffcd28 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r1, r6 │ │ │ │ @@ -251389,15 +251389,15 @@ │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r2, [pc, #104] @ 102778 <__cxa_atexit@plt+0xf5878> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r4, [pc, #100] @ 10277c <__cxa_atexit@plt+0xf587c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ add r6, r1, #52 @ 0x34 │ │ │ │ stm r6, {r0, r4, lr} │ │ │ │ str r3, [r1, #64] @ 0x40 │ │ │ │ @@ -251415,25 +251415,25 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - ldreq r9, [r7, #-4052] @ 0xfffff02c │ │ │ │ - ldreq sl, [r7, #-1392] @ 0xfffffa90 │ │ │ │ - strbteq r1, [r1], #1840 @ 0x730 │ │ │ │ + ldreq r8, [r7, #-4060] @ 0xfffff024 │ │ │ │ + ldreq r9, [r7, #-1400] @ 0xfffffa88 │ │ │ │ + strbteq r0, [r1], #1840 @ 0x730 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ - ldreq r9, [r7, #-3976] @ 0xfffff078 │ │ │ │ + ldreq r8, [r7, #-3984] @ 0xfffff070 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4006dc <__cxa_atexit@plt+0x3f37dc> │ │ │ │ - strbteq r1, [r1], #1752 @ 0x6d8 │ │ │ │ + b 3fee74 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ + strbteq r0, [r1], #1752 @ 0x6d8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1027dc <__cxa_atexit@plt+0xf58dc> │ │ │ │ ldr r7, [pc, #52] @ 1027ec <__cxa_atexit@plt+0xf58ec> │ │ │ │ @@ -251448,16 +251448,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1027f0 <__cxa_atexit@plt+0xf58f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r1, [r1], #1700 @ 0x6a4 │ │ │ │ - strbteq r1, [r1], #1660 @ 0x67c │ │ │ │ + strbteq r0, [r1], #1700 @ 0x6a4 │ │ │ │ + strbteq r0, [r1], #1660 @ 0x67c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr lr, [r7, #51] @ 0x33 │ │ │ │ ldr r8, [r7, #59] @ 0x3b │ │ │ │ ldr r9, [r7, #91] @ 0x5b │ │ │ │ ldr r2, [r7, #95] @ 0x5f │ │ │ │ @@ -251507,15 +251507,15 @@ │ │ │ │ b 102638 <__cxa_atexit@plt+0xf5738> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - strbteq r1, [r1], #1428 @ 0x594 │ │ │ │ + strbteq r0, [r1], #1428 @ 0x594 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #116] @ 10296c <__cxa_atexit@plt+0xf5a6c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -251545,15 +251545,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 102638 <__cxa_atexit@plt+0xf5738> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbteq r1, [r1], #1276 @ 0x4fc │ │ │ │ + strbteq r0, [r1], #1276 @ 0x4fc │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr lr, [pc, #56] @ 1029c4 <__cxa_atexit@plt+0xf5ac4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ @@ -251573,17 +251573,17 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1029e8 <__cxa_atexit@plt+0xf5ae8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - ldreq sl, [r7, #-436] @ 0xfffffe4c │ │ │ │ - strbteq r1, [r1], #1152 @ 0x480 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + ldreq r9, [r7, #-444] @ 0xfffffe44 │ │ │ │ + strbteq r0, [r1], #1152 @ 0x480 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 102a34 <__cxa_atexit@plt+0xf5b34> │ │ │ │ ldr r7, [pc, #52] @ 102a44 <__cxa_atexit@plt+0xf5b44> │ │ │ │ @@ -251598,16 +251598,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 102a48 <__cxa_atexit@plt+0xf5b48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r1, [r1], #1108 @ 0x454 │ │ │ │ - strbteq r1, [r1], #1060 @ 0x424 │ │ │ │ + strbteq r0, [r1], #1108 @ 0x454 │ │ │ │ + strbteq r0, [r1], #1060 @ 0x424 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr lr, [r7, #51] @ 0x33 │ │ │ │ ldr r8, [r7, #59] @ 0x3b │ │ │ │ ldr r9, [r7, #91] @ 0x5b │ │ │ │ ldr r2, [r7, #95] @ 0x5f │ │ │ │ @@ -251646,15 +251646,15 @@ │ │ │ │ sub r5, r5, #16 │ │ │ │ b 102638 <__cxa_atexit@plt+0xf5738> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbteq r1, [r1], #872 @ 0x368 │ │ │ │ + strbteq r0, [r1], #872 @ 0x368 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #76] @ 102b70 <__cxa_atexit@plt+0xf5c70> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -251673,27 +251673,27 @@ │ │ │ │ str r3, [r5, #28] │ │ │ │ add r5, r5, #8 │ │ │ │ b 102638 <__cxa_atexit@plt+0xf5738> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbteq r1, [r1], #764 @ 0x2fc │ │ │ │ + strbteq r0, [r1], #764 @ 0x2fc │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5, #20] │ │ │ │ str r2, [r5, #28] │ │ │ │ str r3, [r5, #32] │ │ │ │ add r5, r5, #12 │ │ │ │ b 102638 <__cxa_atexit@plt+0xf5738> │ │ │ │ - strbteq r0, [r1], #3600 @ 0xe10 │ │ │ │ + strbteq pc, [r0], #3600 @ 0xe10 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 102c24 <__cxa_atexit@plt+0xf5d24> │ │ │ │ ldr r2, [pc, #104] @ 102c2c <__cxa_atexit@plt+0xf5d2c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -251720,34 +251720,34 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq r9, [r7, #-2764] @ 0xfffff534 │ │ │ │ - ldreq r9, [r7, #-2724] @ 0xfffff55c │ │ │ │ - strbteq r0, [r1], #3512 @ 0xdb8 │ │ │ │ - strbteq r0, [r1], #3448 @ 0xd78 │ │ │ │ + ldreq r8, [r7, #-2772] @ 0xfffff52c │ │ │ │ + ldreq r8, [r7, #-2732] @ 0xfffff554 │ │ │ │ + strbteq pc, [r0], #3512 @ 0xdb8 @ │ │ │ │ + strbteq pc, [r0], #3448 @ 0xd78 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 102c74 <__cxa_atexit@plt+0xf5d74> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 102c78 <__cxa_atexit@plt+0xf5d78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [r1], #3436 @ 0xd6c │ │ │ │ - ldreq r9, [r7, #-2660] @ 0xfffff59c │ │ │ │ - strbteq r1, [r1], #904 @ 0x388 │ │ │ │ + strbteq pc, [r0], #3436 @ 0xd6c @ │ │ │ │ + ldreq r8, [r7, #-2668] @ 0xfffff594 │ │ │ │ + strbteq r0, [r1], #904 @ 0x388 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 102cd4 <__cxa_atexit@plt+0xf5dd4> │ │ │ │ ldr lr, [pc, #64] @ 102ce0 <__cxa_atexit@plt+0xf5de0> │ │ │ │ @@ -251765,16 +251765,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r9, [r7, #-2540] @ 0xfffff614 │ │ │ │ - strbteq r1, [r1], #796 @ 0x31c │ │ │ │ + ldreq r8, [r7, #-2548] @ 0xfffff60c │ │ │ │ + strbteq r0, [r1], #796 @ 0x31c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -251826,39 +251826,39 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq r9, [r7, #-2304] @ 0xfffff700 │ │ │ │ - strbteq r0, [r1], #3092 @ 0xc14 │ │ │ │ + ldreq r8, [r7, #-2312] @ 0xfffff6f8 │ │ │ │ + strbteq pc, [r0], #3092 @ 0xc14 @ │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - strbteq r0, [r1], #3232 @ 0xca0 │ │ │ │ - strbteq r0, [r1], #3156 @ 0xc54 │ │ │ │ - ldreq r9, [r7, #-2388] @ 0xfffff6ac │ │ │ │ - strbteq r0, [r1], #3004 @ 0xbbc │ │ │ │ + strbteq pc, [r0], #3232 @ 0xca0 @ │ │ │ │ + strbteq pc, [r0], #3156 @ 0xc54 @ │ │ │ │ + ldreq r8, [r7, #-2396] @ 0xfffff6a4 │ │ │ │ + strbteq pc, [r0], #3004 @ 0xbbc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 102e30 <__cxa_atexit@plt+0xf5f30> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 102e34 <__cxa_atexit@plt+0xf5f34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [r1], #2992 @ 0xbb0 │ │ │ │ - ldreq r9, [r7, #-2216] @ 0xfffff758 │ │ │ │ - strbteq r1, [r1], #440 @ 0x1b8 │ │ │ │ + strbteq pc, [r0], #2992 @ 0xbb0 @ │ │ │ │ + ldreq r8, [r7, #-2224] @ 0xfffff750 │ │ │ │ + strbteq r0, [r1], #440 @ 0x1b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 102eb0 <__cxa_atexit@plt+0xf5fb0> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -251886,17 +251886,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r7, #-2104] @ 0xfffff7c8 │ │ │ │ + ldreq r8, [r7, #-2112] @ 0xfffff7c0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - strbteq r1, [r1], #276 @ 0x114 │ │ │ │ + strbteq r0, [r1], #276 @ 0x114 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 102f2c <__cxa_atexit@plt+0xf602c> │ │ │ │ ldr r2, [pc, #68] @ 102f34 <__cxa_atexit@plt+0xf6034> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -251907,30 +251907,30 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 102f20 <__cxa_atexit@plt+0xf6020> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 33b47c <__cxa_atexit@plt+0x32e57c> │ │ │ │ + b 1182dd4 <__cxa_atexit@plt+0x1175ed4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r9, [r7, #-1952] @ 0xfffff860 │ │ │ │ - strbteq r1, [r1], #168 @ 0xa8 │ │ │ │ + ldreq r8, [r7, #-1960] @ 0xfffff858 │ │ │ │ + strbteq r0, [r1], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 33b47c <__cxa_atexit@plt+0x32e57c> │ │ │ │ - strbteq r1, [r1], #148 @ 0x94 │ │ │ │ + b 1182dd4 <__cxa_atexit@plt+0x1175ed4> │ │ │ │ + strbteq r0, [r1], #148 @ 0x94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 102fa8 <__cxa_atexit@plt+0xf60a8> │ │ │ │ @@ -251946,15 +251946,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r1, [r1], #56 @ 0x38 │ │ │ │ + strbteq r0, [r1], #56 @ 0x38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1030ac <__cxa_atexit@plt+0xf61ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #84 @ 0x54 │ │ │ │ @@ -252015,26 +252015,26 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #84 @ 0x54 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - ldreq r9, [r7, #-2248] @ 0xfffff738 │ │ │ │ - ldreq r9, [r7, #-2728] @ 0xfffff558 │ │ │ │ - ldreq r9, [r7, #-3096] @ 0xfffff3e8 │ │ │ │ - ldreq r9, [r7, #-3088] @ 0xfffff3f0 │ │ │ │ - ldreq r9, [r7, #-2700] @ 0xfffff574 │ │ │ │ - ldreq r9, [r7, #-1624] @ 0xfffff9a8 │ │ │ │ - ldreq r9, [r7, #-2668] @ 0xfffff594 │ │ │ │ - strbteq r0, [r1], #2324 @ 0x914 │ │ │ │ + ldreq r8, [r7, #-2256] @ 0xfffff730 │ │ │ │ + ldreq r8, [r7, #-2736] @ 0xfffff550 │ │ │ │ + ldreq r8, [r7, #-3104] @ 0xfffff3e0 │ │ │ │ + ldreq r8, [r7, #-3096] @ 0xfffff3e8 │ │ │ │ + ldreq r8, [r7, #-2708] @ 0xfffff56c │ │ │ │ + ldreq r8, [r7, #-1632] @ 0xfffff9a0 │ │ │ │ + ldreq r8, [r7, #-2676] @ 0xfffff58c │ │ │ │ + strbteq pc, [r0], #2324 @ 0x914 @ │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - strbteq r0, [r1], #3872 @ 0xf20 │ │ │ │ + strbteq pc, [r0], #3872 @ 0xf20 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 103188 <__cxa_atexit@plt+0xf6288> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -252070,17 +252070,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq r9, [r7, #-1380] @ 0xfffffa9c │ │ │ │ + ldreq r8, [r7, #-1388] @ 0xfffffa94 │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ - strbteq r0, [r1], #3648 @ 0xe40 │ │ │ │ + strbteq pc, [r0], #3648 @ 0xe40 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1031dc <__cxa_atexit@plt+0xf62dc> │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -252108,23 +252108,23 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 102fc4 <__cxa_atexit@plt+0xf60c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 104810 <__cxa_atexit@plt+0xf7910> │ │ │ │ - strbteq r0, [r1], #3340 @ 0xd0c │ │ │ │ + strbteq pc, [r0], #3340 @ 0xd0c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1032e8 <__cxa_atexit@plt+0xf63e8> │ │ │ │ ldr r2, [pc, #112] @ 1032f0 <__cxa_atexit@plt+0xf63f0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -252153,36 +252153,36 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 1032fc <__cxa_atexit@plt+0xf63fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r9, [r7, #-1040] @ 0xfffffbf0 │ │ │ │ - strbteq r0, [r1], #1448 @ 0x5a8 │ │ │ │ - strbteq r0, [r1], #1436 @ 0x59c │ │ │ │ - strbteq r0, [r1], #1488 @ 0x5d0 │ │ │ │ - strbteq r0, [r1], #1476 @ 0x5c4 │ │ │ │ - strbteq r0, [r1], #3172 @ 0xc64 │ │ │ │ + ldreq r8, [r7, #-1048] @ 0xfffffbe8 │ │ │ │ + strbteq pc, [r0], #1448 @ 0x5a8 @ │ │ │ │ + strbteq pc, [r0], #1436 @ 0x59c @ │ │ │ │ + strbteq pc, [r0], #1488 @ 0x5d0 @ │ │ │ │ + strbteq pc, [r0], #1476 @ 0x5c4 @ │ │ │ │ + strbteq pc, [r0], #3172 @ 0xc64 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 103340 <__cxa_atexit@plt+0xf6440> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 103344 <__cxa_atexit@plt+0xf6444> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [r1], #1396 @ 0x574 │ │ │ │ - strbteq r0, [r1], #1372 @ 0x55c │ │ │ │ - strbteq pc, [r0], #2984 @ 0xba8 @ │ │ │ │ + strbteq pc, [r0], #1396 @ 0x574 @ │ │ │ │ + strbteq pc, [r0], #1372 @ 0x55c @ │ │ │ │ + strbteq lr, [r0], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1033d0 <__cxa_atexit@plt+0xf64d0> │ │ │ │ ldr r2, [pc, #112] @ 1033d8 <__cxa_atexit@plt+0xf64d8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -252211,36 +252211,36 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 1033e4 <__cxa_atexit@plt+0xf64e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r9, [r7, #-808] @ 0xfffffcd8 │ │ │ │ - strbteq pc, [r0], #2324 @ 0x914 @ │ │ │ │ - strbteq pc, [r0], #2312 @ 0x908 @ │ │ │ │ - strbteq pc, [r0], #2364 @ 0x93c @ │ │ │ │ - strbteq pc, [r0], #2352 @ 0x930 @ │ │ │ │ - strbteq pc, [r0], #2816 @ 0xb00 @ │ │ │ │ + ldreq r8, [r7, #-816] @ 0xfffffcd0 │ │ │ │ + strbteq lr, [r0], #2324 @ 0x914 │ │ │ │ + strbteq lr, [r0], #2312 @ 0x908 │ │ │ │ + strbteq lr, [r0], #2364 @ 0x93c │ │ │ │ + strbteq lr, [r0], #2352 @ 0x930 │ │ │ │ + strbteq lr, [r0], #2816 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 103428 <__cxa_atexit@plt+0xf6528> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 10342c <__cxa_atexit@plt+0xf652c> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [r0], #2272 @ 0x8e0 @ │ │ │ │ - strbteq pc, [r0], #2248 @ 0x8c8 @ │ │ │ │ - strbteq r0, [r1], #2892 @ 0xb4c │ │ │ │ + strbteq lr, [r0], #2272 @ 0x8e0 │ │ │ │ + strbteq lr, [r0], #2248 @ 0x8c8 │ │ │ │ + strbteq pc, [r0], #2892 @ 0xb4c @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1034a0 <__cxa_atexit@plt+0xf65a0> │ │ │ │ ldr lr, [pc, #88] @ 1034ac <__cxa_atexit@plt+0xf65ac> │ │ │ │ @@ -252264,16 +252264,16 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq r9, [r7, #-560] @ 0xfffffdd0 │ │ │ │ - strbteq r0, [r1], #2760 @ 0xac8 │ │ │ │ + ldreq r8, [r7, #-568] @ 0xfffffdc8 │ │ │ │ + strbteq pc, [r0], #2760 @ 0xac8 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 103570 <__cxa_atexit@plt+0xf6670> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ @@ -252320,22 +252320,22 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [r7, #-324] @ 0xfffffebc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [r7, #-332] @ 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - ldreq r9, [r7, #-548] @ 0xfffffddc │ │ │ │ - ldreq r9, [r7, #-440] @ 0xfffffe48 │ │ │ │ + ldreq r8, [r7, #-556] @ 0xfffffdd4 │ │ │ │ + ldreq r8, [r7, #-448] @ 0xfffffe40 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - ldreq r9, [r7, #-360] @ 0xfffffe98 │ │ │ │ - strbteq r0, [r1], #2464 @ 0x9a0 │ │ │ │ + ldreq r8, [r7, #-368] @ 0xfffffe90 │ │ │ │ + strbteq pc, [r0], #2464 @ 0x9a0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 103634 <__cxa_atexit@plt+0xf6734> │ │ │ │ ldr r2, [pc, #112] @ 10363c <__cxa_atexit@plt+0xf673c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -252364,36 +252364,36 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 103648 <__cxa_atexit@plt+0xf6748> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r9, [r7, #-196] @ 0xffffff3c │ │ │ │ - strbteq r0, [r1], #636 @ 0x27c │ │ │ │ - strbteq r0, [r1], #624 @ 0x270 │ │ │ │ - strbteq r0, [r1], #612 @ 0x264 │ │ │ │ - strbteq r0, [r1], #600 @ 0x258 │ │ │ │ - strbteq r0, [r1], #2296 @ 0x8f8 │ │ │ │ + ldreq r8, [r7, #-204] @ 0xffffff34 │ │ │ │ + strbteq pc, [r0], #636 @ 0x27c @ │ │ │ │ + strbteq pc, [r0], #624 @ 0x270 @ │ │ │ │ + strbteq pc, [r0], #612 @ 0x264 @ │ │ │ │ + strbteq pc, [r0], #600 @ 0x258 @ │ │ │ │ + strbteq pc, [r0], #2296 @ 0x8f8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 10368c <__cxa_atexit@plt+0xf678c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 103690 <__cxa_atexit@plt+0xf6790> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [r1], #520 @ 0x208 │ │ │ │ - strbteq r0, [r1], #560 @ 0x230 │ │ │ │ - strbteq pc, [r0], #2156 @ 0x86c @ │ │ │ │ + strbteq pc, [r0], #520 @ 0x208 @ │ │ │ │ + strbteq pc, [r0], #560 @ 0x230 @ │ │ │ │ + strbteq lr, [r0], #2156 @ 0x86c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10371c <__cxa_atexit@plt+0xf681c> │ │ │ │ ldr r2, [pc, #112] @ 103724 <__cxa_atexit@plt+0xf6824> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -252422,36 +252422,36 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 103730 <__cxa_atexit@plt+0xf6830> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r8, [r7, #-4060] @ 0xfffff024 │ │ │ │ - strbteq pc, [r0], #1512 @ 0x5e8 @ │ │ │ │ - strbteq pc, [r0], #1500 @ 0x5dc @ │ │ │ │ - strbteq pc, [r0], #1552 @ 0x610 @ │ │ │ │ - strbteq pc, [r0], #1540 @ 0x604 @ │ │ │ │ - strbteq pc, [r0], #1988 @ 0x7c4 @ │ │ │ │ + ldreq r7, [r7, #-4068] @ 0xfffff01c │ │ │ │ + strbteq lr, [r0], #1512 @ 0x5e8 │ │ │ │ + strbteq lr, [r0], #1500 @ 0x5dc │ │ │ │ + strbteq lr, [r0], #1552 @ 0x610 │ │ │ │ + strbteq lr, [r0], #1540 @ 0x604 │ │ │ │ + strbteq lr, [r0], #1988 @ 0x7c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 103774 <__cxa_atexit@plt+0xf6874> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 103778 <__cxa_atexit@plt+0xf6878> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [r0], #1460 @ 0x5b4 @ │ │ │ │ - strbteq pc, [r0], #1436 @ 0x59c @ │ │ │ │ - strbteq r0, [r1], #2016 @ 0x7e0 │ │ │ │ + strbteq lr, [r0], #1460 @ 0x5b4 │ │ │ │ + strbteq lr, [r0], #1436 @ 0x59c │ │ │ │ + strbteq pc, [r0], #2016 @ 0x7e0 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1037ec <__cxa_atexit@plt+0xf68ec> │ │ │ │ ldr lr, [pc, #88] @ 1037f8 <__cxa_atexit@plt+0xf68f8> │ │ │ │ @@ -252475,16 +252475,16 @@ │ │ │ │ b 10380c <__cxa_atexit@plt+0xf690c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq r8, [r7, #-3808] @ 0xfffff120 │ │ │ │ - strbteq r0, [r1], #1884 @ 0x75c │ │ │ │ + ldreq r7, [r7, #-3816] @ 0xfffff118 │ │ │ │ + strbteq pc, [r0], #1884 @ 0x75c @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1038b0 <__cxa_atexit@plt+0xf69b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -252527,20 +252527,20 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ bic r7, sl, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - ldreq r8, [r7, #-3772] @ 0xfffff144 │ │ │ │ - ldreq r8, [r7, #-3624] @ 0xfffff1d8 │ │ │ │ - strbteq pc, [r0], #1600 @ 0x640 @ │ │ │ │ + ldreq r7, [r7, #-3780] @ 0xfffff13c │ │ │ │ + ldreq r7, [r7, #-3632] @ 0xfffff1d0 │ │ │ │ + strbteq lr, [r0], #1600 @ 0x640 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 103968 <__cxa_atexit@plt+0xf6a68> │ │ │ │ ldr r2, [pc, #112] @ 103970 <__cxa_atexit@plt+0xf6a70> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -252569,36 +252569,36 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 10397c <__cxa_atexit@plt+0xf6a7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r8, [r7, #-3472] @ 0xfffff270 │ │ │ │ - strbteq pc, [r0], #956 @ 0x3bc @ │ │ │ │ - strbteq pc, [r0], #944 @ 0x3b0 @ │ │ │ │ - strbteq pc, [r0], #964 @ 0x3c4 @ │ │ │ │ - strbteq pc, [r0], #952 @ 0x3b8 @ │ │ │ │ - strbteq pc, [r0], #1432 @ 0x598 @ │ │ │ │ + ldreq r7, [r7, #-3480] @ 0xfffff268 │ │ │ │ + strbteq lr, [r0], #956 @ 0x3bc │ │ │ │ + strbteq lr, [r0], #944 @ 0x3b0 │ │ │ │ + strbteq lr, [r0], #964 @ 0x3c4 │ │ │ │ + strbteq lr, [r0], #952 @ 0x3b8 │ │ │ │ + strbteq lr, [r0], #1432 @ 0x598 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1039c0 <__cxa_atexit@plt+0xf6ac0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 1039c4 <__cxa_atexit@plt+0xf6ac4> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [r0], #872 @ 0x368 @ │ │ │ │ - strbteq pc, [r0], #880 @ 0x370 @ │ │ │ │ - strbteq r0, [r1], #1380 @ 0x564 │ │ │ │ + strbteq lr, [r0], #872 @ 0x368 │ │ │ │ + strbteq lr, [r0], #880 @ 0x370 │ │ │ │ + strbteq pc, [r0], #1380 @ 0x564 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 103a50 <__cxa_atexit@plt+0xf6b50> │ │ │ │ ldr r2, [pc, #112] @ 103a58 <__cxa_atexit@plt+0xf6b58> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -252627,35 +252627,35 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 103a64 <__cxa_atexit@plt+0xf6b64> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r8, [r7, #-3240] @ 0xfffff358 │ │ │ │ - strbteq pc, [r0], #3616 @ 0xe20 @ │ │ │ │ - strbteq pc, [r0], #3604 @ 0xe14 @ │ │ │ │ - strbteq pc, [r0], #3656 @ 0xe48 @ │ │ │ │ - strbteq pc, [r0], #3644 @ 0xe3c @ │ │ │ │ - strbteq r0, [r1], #1212 @ 0x4bc │ │ │ │ + ldreq r7, [r7, #-3248] @ 0xfffff350 │ │ │ │ + strbteq lr, [r0], #3616 @ 0xe20 │ │ │ │ + strbteq lr, [r0], #3604 @ 0xe14 │ │ │ │ + strbteq lr, [r0], #3656 @ 0xe48 │ │ │ │ + strbteq lr, [r0], #3644 @ 0xe3c │ │ │ │ + strbteq pc, [r0], #1212 @ 0x4bc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 103aa8 <__cxa_atexit@plt+0xf6ba8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 103aac <__cxa_atexit@plt+0xf6bac> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [r0], #3564 @ 0xdec @ │ │ │ │ - strbteq pc, [r0], #3540 @ 0xdd4 @ │ │ │ │ + strbteq lr, [r0], #3564 @ 0xdec │ │ │ │ + strbteq lr, [r0], #3540 @ 0xdd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 103b34 <__cxa_atexit@plt+0xf6c34> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -252687,15 +252687,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r7, #-3012] @ 0xfffff43c │ │ │ │ + ldreq r7, [r7, #-3020] @ 0xfffff434 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -252781,20 +252781,20 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - ldreq r8, [r7, #-2792] @ 0xfffff518 │ │ │ │ - ldreq r8, [r7, #-2652] @ 0xfffff5a4 │ │ │ │ - ldreq r8, [r7, #-2740] @ 0xfffff54c │ │ │ │ + ldreq r7, [r7, #-2800] @ 0xfffff510 │ │ │ │ + ldreq r7, [r7, #-2660] @ 0xfffff59c │ │ │ │ + ldreq r7, [r7, #-2748] @ 0xfffff544 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, fp │ │ │ │ mov r3, r6 │ │ │ │ mov fp, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ @@ -252837,19 +252837,19 @@ │ │ │ │ mov r4, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ str r4, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, r0 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - ldreq r8, [r7, #-2540] @ 0xfffff614 │ │ │ │ - ldreq r8, [r7, #-2400] @ 0xfffff6a0 │ │ │ │ - strbteq r0, [r1], #472 @ 0x1d8 │ │ │ │ + ldreq r7, [r7, #-2548] @ 0xfffff60c │ │ │ │ + ldreq r7, [r7, #-2408] @ 0xfffff698 │ │ │ │ + strbteq pc, [r0], #472 @ 0x1d8 @ │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 103e98 <__cxa_atexit@plt+0xf6f98> │ │ │ │ @@ -252907,19 +252907,19 @@ │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r7, #-2212] @ 0xfffff75c │ │ │ │ + ldreq r7, [r7, #-2220] @ 0xfffff754 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ @ instruction: 0xfffff950 │ │ │ │ - strbteq r0, [r1], #112 @ 0x70 │ │ │ │ + strbteq pc, [r0], #112 @ 0x70 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 103ef8 <__cxa_atexit@plt+0xf6ff8> │ │ │ │ add r5, r5, #16 │ │ │ │ @@ -252965,41 +252965,41 @@ │ │ │ │ b 103bc8 <__cxa_atexit@plt+0xf6cc8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - strbteq pc, [r0], #2352 @ 0x930 @ │ │ │ │ + strbteq lr, [r0], #2352 @ 0x930 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 104000 <__cxa_atexit@plt+0xf7100> │ │ │ │ ldr r2, [pc, #36] @ 104008 <__cxa_atexit@plt+0xf7108> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 10400c <__cxa_atexit@plt+0xf710c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq pc, [r0], #2328 @ 0x918 @ │ │ │ │ - ldreq r8, [r7, #-1712] @ 0xfffff950 │ │ │ │ + strbteq lr, [r0], #2328 @ 0x918 │ │ │ │ + ldreq r7, [r7, #-1720] @ 0xfffff948 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10409c <__cxa_atexit@plt+0xf719c> │ │ │ │ ldr r2, [pc, #120] @ 1040a4 <__cxa_atexit@plt+0xf71a4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -253030,17 +253030,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq r8, [r7, #-1636] @ 0xfffff99c │ │ │ │ + ldreq r7, [r7, #-1644] @ 0xfffff994 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r8, [r7, #-2096] @ 0xfffff7d0 │ │ │ │ + ldreq r7, [r7, #-2104] @ 0xfffff7c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 10410c <__cxa_atexit@plt+0xf720c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -253056,15 +253056,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 104110 <__cxa_atexit@plt+0xf7210> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r8, [r7, #-1984] @ 0xfffff840 │ │ │ │ + ldreq r7, [r7, #-1992] @ 0xfffff838 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10413c <__cxa_atexit@plt+0xf723c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -253072,32 +253072,32 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 104150 <__cxa_atexit@plt+0xf7250> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r7, #-1916] @ 0xfffff884 │ │ │ │ - strbteq pc, [r0], #1404 @ 0x57c @ │ │ │ │ + ldreq r7, [r7, #-1924] @ 0xfffff87c │ │ │ │ + strbteq lr, [r0], #1404 @ 0x57c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 104188 <__cxa_atexit@plt+0xf7288> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 104190 <__cxa_atexit@plt+0xf7290> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b ab67d4 <__cxa_atexit@plt+0xaa98d4> │ │ │ │ + b 18fdaac <__cxa_atexit@plt+0x18f0bac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r7, #-1316] @ 0xfffffadc │ │ │ │ - strbteq pc, [r0], #1616 @ 0x650 @ │ │ │ │ + ldreq r7, [r7, #-1324] @ 0xfffffad4 │ │ │ │ + strbteq lr, [r0], #1616 @ 0x650 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 104274 <__cxa_atexit@plt+0xf7374> │ │ │ │ ldr r1, [pc, #228] @ 104298 <__cxa_atexit@plt+0xf7398> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -253153,23 +253153,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 1042a8 <__cxa_atexit@plt+0xf73a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r8, [r7, #-1236] @ 0xfffffb2c │ │ │ │ + ldreq r7, [r7, #-1244] @ 0xfffffb24 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - ldreq r8, [r7, #-1752] @ 0xfffff928 │ │ │ │ - ldreq r8, [r7, #-1612] @ 0xfffff9b4 │ │ │ │ - ldreq r8, [r7, #-2608] @ 0xfffff5d0 │ │ │ │ - ldreq r8, [r7, #-1700] @ 0xfffff95c │ │ │ │ - strbteq pc, [r0], #1328 @ 0x530 @ │ │ │ │ + ldreq r7, [r7, #-1760] @ 0xfffff920 │ │ │ │ + ldreq r7, [r7, #-1620] @ 0xfffff9ac │ │ │ │ + ldreq r7, [r7, #-2616] @ 0xfffff5c8 │ │ │ │ + ldreq r7, [r7, #-1708] @ 0xfffff954 │ │ │ │ + strbteq lr, [r0], #1328 @ 0x530 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r1, [pc, #156] @ 104370 <__cxa_atexit@plt+0xf7470> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -253207,20 +253207,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 104378 <__cxa_atexit@plt+0xf7478> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldreq r8, [r7, #-1516] @ 0xfffffa14 │ │ │ │ - ldreq r8, [r7, #-1396] @ 0xfffffa8c │ │ │ │ - ldreq r8, [r7, #-1464] @ 0xfffffa48 │ │ │ │ - ldreq r8, [r7, #-2356] @ 0xfffff6cc │ │ │ │ + ldreq r7, [r7, #-1524] @ 0xfffffa0c │ │ │ │ + ldreq r7, [r7, #-1404] @ 0xfffffa84 │ │ │ │ + ldreq r7, [r7, #-1472] @ 0xfffffa40 │ │ │ │ + ldreq r7, [r7, #-2364] @ 0xfffff6c4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1043e0 <__cxa_atexit@plt+0xf74e0> │ │ │ │ @@ -253238,18 +253238,18 @@ │ │ │ │ add r7, r3, #12 │ │ │ │ stm r7, {r0, r1, r2, lr} │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r8, [r7, #-1316] @ 0xfffffadc │ │ │ │ - ldreq r8, [r7, #-2208] @ 0xfffff760 │ │ │ │ - strbteq pc, [r0], #2784 @ 0xae0 @ │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r7, [r7, #-1324] @ 0xfffffad4 │ │ │ │ + ldreq r7, [r7, #-2216] @ 0xfffff758 │ │ │ │ + strbteq lr, [r0], #2784 @ 0xae0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1044dc <__cxa_atexit@plt+0xf75dc> │ │ │ │ ldr r2, [pc, #228] @ 1044fc <__cxa_atexit@plt+0xf75fc> │ │ │ │ @@ -253306,24 +253306,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - strbteq lr, [r0], #220 @ 0xdc │ │ │ │ + strbteq sp, [r0], #220 @ 0xdc │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - ldreq r8, [r7, #-1628] @ 0xfffff9a4 │ │ │ │ - ldreq r8, [r7, #-1628] @ 0xfffff9a4 │ │ │ │ - ldreq r8, [r7, #-1604] @ 0xfffff9bc │ │ │ │ - ldreq r8, [r7, #-1060] @ 0xfffffbdc │ │ │ │ - strbteq pc, [r0], #2492 @ 0x9bc @ │ │ │ │ + ldreq r7, [r7, #-1636] @ 0xfffff99c │ │ │ │ + ldreq r7, [r7, #-1636] @ 0xfffff99c │ │ │ │ + ldreq r7, [r7, #-1612] @ 0xfffff9b4 │ │ │ │ + ldreq r7, [r7, #-1068] @ 0xfffffbd4 │ │ │ │ + strbteq lr, [r0], #2492 @ 0x9bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1045cc <__cxa_atexit@plt+0xf76cc> │ │ │ │ @@ -253361,23 +253361,23 @@ │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str r7, [r3, #48] @ 0x30 │ │ │ │ str r3, [r3, #52] @ 0x34 │ │ │ │ sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq sp, [r0], #4064 @ 0xfe0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq ip, [r0], #4064 @ 0xfe0 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - ldreq r8, [r7, #-1364] @ 0xfffffaac │ │ │ │ - ldreq r8, [r7, #-1364] @ 0xfffffaac │ │ │ │ - ldreq r8, [r7, #-1336] @ 0xfffffac8 │ │ │ │ - ldreq r8, [r7, #-800] @ 0xfffffce0 │ │ │ │ - strbteq pc, [r0], #2288 @ 0x8f0 @ │ │ │ │ + ldreq r7, [r7, #-1372] @ 0xfffffaa4 │ │ │ │ + ldreq r7, [r7, #-1372] @ 0xfffffaa4 │ │ │ │ + ldreq r7, [r7, #-1344] @ 0xfffffac0 │ │ │ │ + ldreq r7, [r7, #-808] @ 0xfffffcd8 │ │ │ │ + strbteq lr, [r0], #2288 @ 0x8f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 104660 <__cxa_atexit@plt+0xf7760> │ │ │ │ @@ -253395,26 +253395,26 @@ │ │ │ │ str r0, [r9, #4]! │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ str r8, [r9, #20] │ │ │ │ str r8, [r9, #8] │ │ │ │ str lr, [r9, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 2ad6f8 <__cxa_atexit@plt+0x2a07f8> │ │ │ │ + b 10f5050 <__cxa_atexit@plt+0x10e8150> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ - ldreq r8, [r7, #-116] @ 0xffffff8c │ │ │ │ - strbteq pc, [r0], #2128 @ 0x850 @ │ │ │ │ + ldreq r7, [r7, #-124] @ 0xffffff84 │ │ │ │ + strbteq lr, [r0], #2128 @ 0x850 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1046cc <__cxa_atexit@plt+0xf77cc> │ │ │ │ @@ -253422,20 +253422,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - strbteq pc, [r0], #2060 @ 0x80c @ │ │ │ │ + strbteq lr, [r0], #2060 @ 0x80c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1047ac <__cxa_atexit@plt+0xf78ac> │ │ │ │ @@ -253478,37 +253478,37 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r3 │ │ │ │ b 1047bc <__cxa_atexit@plt+0xf78bc> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - ldreq r7, [r7, #-4092] @ 0xfffff004 │ │ │ │ - ldreq r7, [r7, #-4056] @ 0xfffff028 │ │ │ │ - ldreq r7, [r7, #-3968] @ 0xfffff080 │ │ │ │ + ldreq r7, [r7, #-4] │ │ │ │ + ldreq r6, [r7, #-4064] @ 0xfffff020 │ │ │ │ + ldreq r6, [r7, #-3976] @ 0xfffff078 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldreq r8, [r7, #-1100] @ 0xfffffbb4 │ │ │ │ - ldreq r7, [r7, #-3952] @ 0xfffff090 │ │ │ │ + ldreq r7, [r7, #-1108] @ 0xfffffbac │ │ │ │ + ldreq r6, [r7, #-3960] @ 0xfffff088 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4006dc <__cxa_atexit@plt+0x3f37dc> │ │ │ │ + b 3fee74 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ @ instruction: 0xffffea48 │ │ │ │ andeq r0, r0, r7 │ │ │ │ - strbteq pc, [r0], #1948 @ 0x79c @ │ │ │ │ + strbteq lr, [r0], #1948 @ 0x79c │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -253560,15 +253560,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffff554 │ │ │ │ - strbteq pc, [r0], #1576 @ 0x628 @ │ │ │ │ + strbteq lr, [r0], #1576 @ 0x628 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -253599,29 +253599,29 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 952820 <__cxa_atexit@plt+0x945920> │ │ │ │ + b 1799af8 <__cxa_atexit@plt+0x178cbf8> │ │ │ │ ldr r7, [pc, #28] @ 1049b4 <__cxa_atexit@plt+0xf7ab4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbteq lr, [r0], #4036 @ 0xfc4 │ │ │ │ + strbteq sp, [r0], #4036 @ 0xfc4 │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ - ldreq r7, [r7, #-3428] @ 0xfffff29c │ │ │ │ - ldreq r7, [r7, #-3380] @ 0xfffff2cc │ │ │ │ - strbteq pc, [r0], #1348 @ 0x544 @ │ │ │ │ + ldreq r6, [r7, #-3436] @ 0xfffff294 │ │ │ │ + ldreq r6, [r7, #-3388] @ 0xfffff2c4 │ │ │ │ + strbteq lr, [r0], #1348 @ 0x544 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #152] @ 104a74 <__cxa_atexit@plt+0xf7b74> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7], #-8 │ │ │ │ @@ -253640,52 +253640,52 @@ │ │ │ │ ldr r9, [r8, #2] │ │ │ │ ldr r1, [r8, #6] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3ec0bc <__cxa_atexit@plt+0x3df1bc> │ │ │ │ + b 1233a14 <__cxa_atexit@plt+0x1226b14> │ │ │ │ ldr r7, [pc, #76] @ 104a88 <__cxa_atexit@plt+0xf7b88> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #68] @ 104a8c <__cxa_atexit@plt+0xf7b8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ - b 4006d4 <__cxa_atexit@plt+0x3f37d4> │ │ │ │ + b 3fee6c <__cxa_atexit@plt+0x3f1f6c> │ │ │ │ ldr r7, [pc, #32] @ 104a80 <__cxa_atexit@plt+0xf7b80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #28] @ 104a84 <__cxa_atexit@plt+0xf7b84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldreq r7, [r7, #-3296] @ 0xfffff320 │ │ │ │ + ldreq r6, [r7, #-3304] @ 0xfffff318 │ │ │ │ @ instruction: 0xfffd62d0 │ │ │ │ - strbteq lr, [r0], #720 @ 0x2d0 │ │ │ │ - ldreq r7, [r7, #-3180] @ 0xfffff394 │ │ │ │ + strbteq sp, [r0], #720 @ 0x2d0 │ │ │ │ + ldreq r6, [r7, #-3188] @ 0xfffff38c │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r7, [r7, #-3188] @ 0xfffff38c │ │ │ │ - strbteq pc, [r0], #1128 @ 0x468 @ │ │ │ │ + ldreq r6, [r7, #-3196] @ 0xfffff384 │ │ │ │ + strbteq lr, [r0], #1128 @ 0x468 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 104abc <__cxa_atexit@plt+0xf7bbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 104ac0 <__cxa_atexit@plt+0xf7bc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4006d4 <__cxa_atexit@plt+0x3f37d4> │ │ │ │ + b 3fee6c <__cxa_atexit@plt+0x3f1f6c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r7, [r7, #-3084] @ 0xfffff3f4 │ │ │ │ - strbteq pc, [r0], #1076 @ 0x434 @ │ │ │ │ + ldreq r6, [r7, #-3092] @ 0xfffff3ec │ │ │ │ + strbteq lr, [r0], #1076 @ 0x434 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 104b10 <__cxa_atexit@plt+0xf7c10> │ │ │ │ @@ -253698,24 +253698,24 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ mov r8, r7 │ │ │ │ b f6a44 <__cxa_atexit@plt+0xe9b44> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 952820 <__cxa_atexit@plt+0x945920> │ │ │ │ - strbteq pc, [r0], #1140 @ 0x474 @ │ │ │ │ + b 1799af8 <__cxa_atexit@plt+0x178cbf8> │ │ │ │ + strbteq lr, [r0], #1140 @ 0x474 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 104bc8 <__cxa_atexit@plt+0xf7cc8> │ │ │ │ ldr r2, [pc, #116] @ 104bd0 <__cxa_atexit@plt+0xf7cd0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -253746,16 +253746,16 @@ │ │ │ │ b 104c40 <__cxa_atexit@plt+0xf7d40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r7, [r7, #-2864] @ 0xfffff4d0 │ │ │ │ - strbteq pc, [r0], #980 @ 0x3d4 @ │ │ │ │ + ldreq r6, [r7, #-2872] @ 0xfffff4c8 │ │ │ │ + strbteq lr, [r0], #980 @ 0x3d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 104c08 <__cxa_atexit@plt+0xf7d08> │ │ │ │ ldr r7, [pc, #52] @ 104c30 <__cxa_atexit@plt+0xf7d30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -253768,16 +253768,16 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 104c24 <__cxa_atexit@plt+0xf7d24> │ │ │ │ b 104c40 <__cxa_atexit@plt+0xf7d40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq r7, [r7, #-2752] @ 0xfffff540 │ │ │ │ - strbteq pc, [r0], #892 @ 0x37c @ │ │ │ │ + ldreq r6, [r7, #-2760] @ 0xfffff538 │ │ │ │ + strbteq lr, [r0], #892 @ 0x37c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ ldr r1, [pc, #148] @ 104cec <__cxa_atexit@plt+0xf7dec> │ │ │ │ @@ -253817,17 +253817,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - strbteq pc, [r0], #204 @ 0xcc @ │ │ │ │ - strbteq lr, [r0], #3196 @ 0xc7c │ │ │ │ - strbteq pc, [r0], #692 @ 0x2b4 @ │ │ │ │ + strbteq lr, [r0], #204 @ 0xcc │ │ │ │ + strbteq sp, [r0], #3196 @ 0xc7c │ │ │ │ + strbteq lr, [r0], #692 @ 0x2b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #96] @ 104d78 <__cxa_atexit@plt+0xf7e78> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -253851,17 +253851,17 @@ │ │ │ │ add r8, lr, #2 │ │ │ │ add r9, r9, #1 │ │ │ │ b 104810 <__cxa_atexit@plt+0xf7910> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbteq pc, [r0], #52 @ 0x34 @ │ │ │ │ - strbteq lr, [r0], #3036 @ 0xbdc │ │ │ │ - strbteq pc, [r0], #556 @ 0x22c @ │ │ │ │ + strbteq lr, [r0], #52 @ 0x34 │ │ │ │ + strbteq sp, [r0], #3036 @ 0xbdc │ │ │ │ + strbteq lr, [r0], #556 @ 0x22c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #52] @ 104dcc <__cxa_atexit@plt+0xf7ecc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -253871,17 +253871,17 @@ │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ add r8, lr, #2 │ │ │ │ add r9, r9, #1 │ │ │ │ b 104810 <__cxa_atexit@plt+0xf7910> │ │ │ │ - strbteq lr, [r0], #4052 @ 0xfd4 │ │ │ │ - strbteq lr, [r0], #2936 @ 0xb78 │ │ │ │ - strbteq pc, [r0], #476 @ 0x1dc @ │ │ │ │ + strbteq sp, [r0], #4052 @ 0xfd4 │ │ │ │ + strbteq sp, [r0], #2936 @ 0xb78 │ │ │ │ + strbteq lr, [r0], #476 @ 0x1dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 104e5c <__cxa_atexit@plt+0xf7f5c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -253923,26 +253923,26 @@ │ │ │ │ ldr r7, [pc, #28] @ 104ea4 <__cxa_atexit@plt+0xf7fa4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - ldreq r7, [r7, #-2188] @ 0xfffff774 │ │ │ │ - strbteq sp, [r0], #1676 @ 0x68c │ │ │ │ - strbteq lr, [r0], #2500 @ 0x9c4 │ │ │ │ + ldreq r6, [r7, #-2196] @ 0xfffff76c │ │ │ │ + strbteq ip, [r0], #1676 @ 0x68c │ │ │ │ + strbteq sp, [r0], #2500 @ 0x9c4 │ │ │ │ @ instruction: 0xffff0788 │ │ │ │ - strbteq sp, [r0], #1728 @ 0x6c0 │ │ │ │ - strbteq pc, [r0], #272 @ 0x110 @ │ │ │ │ + strbteq ip, [r0], #1728 @ 0x6c0 │ │ │ │ + strbteq lr, [r0], #272 @ 0x110 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 105acc <__cxa_atexit@plt+0xf8bcc> │ │ │ │ - strbteq pc, [r0], #0 @ │ │ │ │ + strbteq lr, [r0], #0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 104f20 <__cxa_atexit@plt+0xf8020> │ │ │ │ ldr r2, [pc, #64] @ 104f28 <__cxa_atexit@plt+0xf8028> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -253959,16 +253959,16 @@ │ │ │ │ b 104f3c <__cxa_atexit@plt+0xf803c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r7, [r7, #-1948] @ 0xfffff864 │ │ │ │ - strbteq lr, [r0], #3992 @ 0xf98 │ │ │ │ + ldreq r6, [r7, #-1956] @ 0xfffff85c │ │ │ │ + strbteq sp, [r0], #3992 @ 0xf98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ and r1, r7, #3 │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -254011,28 +254011,28 @@ │ │ │ │ beq 10500c <__cxa_atexit@plt+0xf810c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 262e90 <__cxa_atexit@plt+0x255f90> │ │ │ │ + b 10aa7e8 <__cxa_atexit@plt+0x109d8e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ andeq r0, r0, r0, lsr #19 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - strbteq sp, [r0], #1628 @ 0x65c │ │ │ │ - strbteq sp, [r0], #1612 @ 0x64c │ │ │ │ - strbteq lr, [r0], #3720 @ 0xe88 │ │ │ │ + strbteq ip, [r0], #1628 @ 0x65c │ │ │ │ + strbteq ip, [r0], #1612 @ 0x64c │ │ │ │ + strbteq sp, [r0], #3720 @ 0xe88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r2, [pc, #76] @ 105098 <__cxa_atexit@plt+0xf8198> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -254052,47 +254052,47 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq sp, [r0], #1424 @ 0x590 │ │ │ │ - strbteq sp, [r0], #1404 @ 0x57c │ │ │ │ - strbteq lr, [r0], #3600 @ 0xe10 │ │ │ │ + strbteq ip, [r0], #1424 @ 0x590 │ │ │ │ + strbteq ip, [r0], #1404 @ 0x57c │ │ │ │ + strbteq sp, [r0], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1050dc <__cxa_atexit@plt+0xf81dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [pc, #24] @ 1050e0 <__cxa_atexit@plt+0xf81e0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #12] @ 1050e4 <__cxa_atexit@plt+0xf81e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq sp, [r0], #1336 @ 0x538 │ │ │ │ - strbteq sp, [r0], #1320 @ 0x528 │ │ │ │ - strbteq lr, [r0], #3512 @ 0xdb8 │ │ │ │ + strbteq ip, [r0], #1336 @ 0x538 │ │ │ │ + strbteq ip, [r0], #1320 @ 0x528 │ │ │ │ + strbteq sp, [r0], #3512 @ 0xdb8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ lsl r7, r7, #1 │ │ │ │ cmp r7, #1 │ │ │ │ ldrge r2, [r3, #11] │ │ │ │ cmpge r2, #1 │ │ │ │ bge 105124 <__cxa_atexit@plt+0xf8224> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r8, [pc, #408] @ 1052b4 <__cxa_atexit@plt+0xf83b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 400734 <__cxa_atexit@plt+0x3f3834> │ │ │ │ + b 3feee4 <__cxa_atexit@plt+0x3f1fe4> │ │ │ │ ldr lr, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ add r0, r3, r2 │ │ │ │ cmp r3, r0 │ │ │ │ bge 105174 <__cxa_atexit@plt+0xf8274> │ │ │ │ add r1, lr, r3 │ │ │ │ ldrsb r1, [r1, #8] │ │ │ │ @@ -254121,15 +254121,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #272] @ 1052b8 <__cxa_atexit@plt+0xf83b8> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ stm r5, {r3, lr} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ add r2, lr, #8 │ │ │ │ add r2, r2, r3 │ │ │ │ ldrsb r1, [r2] │ │ │ │ uxtb r3, r1 │ │ │ │ cmn r1, #1 │ │ │ │ bgt 105228 <__cxa_atexit@plt+0xf8328> │ │ │ │ ldrb r1, [r2, #1] │ │ │ │ @@ -254163,15 +254163,15 @@ │ │ │ │ movne r2, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bcs 105260 <__cxa_atexit@plt+0xf8360> │ │ │ │ ldr r3, [pc, #92] @ 1052b0 <__cxa_atexit@plt+0xf83b0> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ lsrs r3, r2, #16 │ │ │ │ lsr r3, r2, #11 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, #2 │ │ │ │ @@ -254179,24 +254179,24 @@ │ │ │ │ mul r7, r3, r7 │ │ │ │ ldr r1, [pc, #48] @ 1052bc <__cxa_atexit@plt+0xf83bc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbteq sp, [r0], #1424 @ 0x590 │ │ │ │ - strbteq sp, [r0], #1412 @ 0x584 │ │ │ │ + strbteq ip, [r0], #1424 @ 0x590 │ │ │ │ + strbteq ip, [r0], #1412 @ 0x584 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq r7, [r7, #-1980] @ 0xfffff844 │ │ │ │ + ldreq r6, [r7, #-1988] @ 0xfffff83c │ │ │ │ andeq r0, r0, r4, ror #10 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbteq lr, [r0], #52 @ 0x34 │ │ │ │ + strbteq sp, [r0], #52 @ 0x34 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r8, r5 │ │ │ │ ldr r1, [r8, #4]! │ │ │ │ ldmib r8, {r2, r7} │ │ │ │ add r0, r9, #8 │ │ │ │ @@ -254215,35 +254215,35 @@ │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq sp, [r0], #4016 @ 0xfb0 │ │ │ │ + strbteq ip, [r0], #4016 @ 0xfb0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 105380 <__cxa_atexit@plt+0xf8480> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -254262,16 +254262,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1053f0 <__cxa_atexit@plt+0xf84f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r7, #-1312] @ 0xfffffae0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r7, #-1320] @ 0xfffffad8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -254287,18 +254287,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 105454 <__cxa_atexit@plt+0xf8554> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r7, #-1192] @ 0xfffffb58 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r7, #-1200] @ 0xfffffb50 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sp, [r0], #3740 @ 0xe9c │ │ │ │ + strbteq ip, [r0], #3740 @ 0xe9c │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, r7 │ │ │ │ add r7, r5, #8 │ │ │ │ ldm r7, {r2, r3, r7} │ │ │ │ mov r1, #0 │ │ │ │ @@ -254385,36 +254385,36 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ mov r9, #0 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq sp, [r0], #3336 @ 0xd08 │ │ │ │ + strbteq ip, [r0], #3336 @ 0xd08 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 10562c <__cxa_atexit@plt+0xf872c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -254433,16 +254433,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 10569c <__cxa_atexit@plt+0xf879c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r7, #-628] @ 0xfffffd8c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r7, #-636] @ 0xfffffd84 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -254458,18 +254458,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 105700 <__cxa_atexit@plt+0xf8800> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r7, #-508] @ 0xfffffe04 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r7, #-516] @ 0xfffffdfc │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sp, [r0], #3056 @ 0xbf0 │ │ │ │ + strbteq ip, [r0], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r9, r7 │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r6, r5 │ │ │ │ ldr r8, [r6, #4]! │ │ │ │ @@ -254518,39 +254518,39 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ ldmib sp, {r4, r6} │ │ │ │ mov r9, #0 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r6 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbteq sp, [r0], #2792 @ 0xae8 │ │ │ │ + strbteq ip, [r0], #2792 @ 0xae8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 10584c <__cxa_atexit@plt+0xf894c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -254569,16 +254569,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1058bc <__cxa_atexit@plt+0xf89bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r7, #-84] @ 0xffffffac │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r7, #-92] @ 0xffffffa4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -254594,45 +254594,45 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 105920 <__cxa_atexit@plt+0xf8a20> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r6, [r7, #-4060] @ 0xfffff024 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r5, [r7, #-4068] @ 0xfffff01c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sp, [r0], #2804 @ 0xaf4 │ │ │ │ + strbteq ip, [r0], #2804 @ 0xaf4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 105968 <__cxa_atexit@plt+0xf8a68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 105960 <__cxa_atexit@plt+0xf8a60> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ - b 262e90 <__cxa_atexit@plt+0x255f90> │ │ │ │ + b 10aa7e8 <__cxa_atexit@plt+0x109d8e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq sp, [r0], #2732 @ 0xaac │ │ │ │ + strbteq ip, [r0], #2732 @ 0xaac │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ - b 262e90 <__cxa_atexit@plt+0x255f90> │ │ │ │ - strbteq lr, [r0], #1052 @ 0x41c │ │ │ │ + b 10aa7e8 <__cxa_atexit@plt+0x109d8e8> │ │ │ │ + strbteq sp, [r0], #1052 @ 0x41c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1059f0 <__cxa_atexit@plt+0xf8af0> │ │ │ │ ldr r2, [pc, #72] @ 1059f8 <__cxa_atexit@plt+0xf8af8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -254644,33 +254644,33 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 1059e4 <__cxa_atexit@plt+0xf8ae4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r8, [pc, #32] @ 105a00 <__cxa_atexit@plt+0xf8b00> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400734 <__cxa_atexit@plt+0x3f3834> │ │ │ │ + b 3feee4 <__cxa_atexit@plt+0x3f1fe4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r6, [r7, #-3296] @ 0xfffff320 │ │ │ │ - ldreq r7, [r7, #-628] @ 0xfffffd8c │ │ │ │ - strbteq lr, [r0], #936 @ 0x3a8 │ │ │ │ + ldreq r5, [r7, #-3304] @ 0xfffff318 │ │ │ │ + ldreq r6, [r7, #-636] @ 0xfffffd84 │ │ │ │ + strbteq sp, [r0], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, #4] @ 105a24 <__cxa_atexit@plt+0xf8b24> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400734 <__cxa_atexit@plt+0x3f3834> │ │ │ │ - ldreq r7, [r7, #-564] @ 0xfffffdcc │ │ │ │ - strbteq lr, [r0], #916 @ 0x394 │ │ │ │ + b 3feee4 <__cxa_atexit@plt+0x3f1fe4> │ │ │ │ + ldreq r6, [r7, #-572] @ 0xfffffdc4 │ │ │ │ + strbteq sp, [r0], #916 @ 0x394 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 105a94 <__cxa_atexit@plt+0xf8b94> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -254697,17 +254697,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - ldreq r6, [r7, #-3128] @ 0xfffff3c8 │ │ │ │ - ldreq r6, [r7, #-3104] @ 0xfffff3e0 │ │ │ │ - strbteq lr, [r0], #1280 @ 0x500 │ │ │ │ + ldreq r5, [r7, #-3136] @ 0xfffff3c0 │ │ │ │ + ldreq r5, [r7, #-3112] @ 0xfffff3d8 │ │ │ │ + strbteq sp, [r0], #1280 @ 0x500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 105b78 <__cxa_atexit@plt+0xf8c78> │ │ │ │ ldr lr, [pc, #160] @ 105b80 <__cxa_atexit@plt+0xf8c80> │ │ │ │ @@ -254750,15 +254750,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbteq lr, [r0], #1080 @ 0x438 │ │ │ │ + strbteq sp, [r0], #1080 @ 0x438 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 105bc8 <__cxa_atexit@plt+0xf8cc8> │ │ │ │ ldr r3, [pc, #60] @ 105be4 <__cxa_atexit@plt+0xf8ce4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -254774,15 +254774,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #32 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq lr, [r0], #984 @ 0x3d8 │ │ │ │ + strbteq sp, [r0], #984 @ 0x3d8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ @@ -254808,15 +254808,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq lr, [r0], #848 @ 0x350 │ │ │ │ + strbteq sp, [r0], #848 @ 0x350 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #36] @ 105cb0 <__cxa_atexit@plt+0xf8db0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -254825,15 +254825,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 105ca8 <__cxa_atexit@plt+0xf8da8> │ │ │ │ b 105cc0 <__cxa_atexit@plt+0xf8dc0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbteq lr, [r0], #780 @ 0x30c │ │ │ │ + strbteq sp, [r0], #780 @ 0x30c │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #88 @ 0x58 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 105e1c <__cxa_atexit@plt+0xf8f1c> │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -254918,33 +254918,33 @@ │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr sl, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ b 104810 <__cxa_atexit@plt+0xf7910> │ │ │ │ mov r6, #88 @ 0x58 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq ip, [r0], #2120 @ 0x848 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq fp, [r0], #2120 @ 0x848 │ │ │ │ @ instruction: 0xfffff1d4 │ │ │ │ - ldreq r6, [r7, #-3548] @ 0xfffff224 │ │ │ │ - ldreq r6, [r7, #-3540] @ 0xfffff22c │ │ │ │ - ldreq r6, [r7, #-3024] @ 0xfffff430 │ │ │ │ - ldreq r6, [r7, #-3476] @ 0xfffff26c │ │ │ │ + ldreq r5, [r7, #-3556] @ 0xfffff21c │ │ │ │ + ldreq r5, [r7, #-3548] @ 0xfffff224 │ │ │ │ + ldreq r5, [r7, #-3032] @ 0xfffff428 │ │ │ │ + ldreq r5, [r7, #-3484] @ 0xfffff264 │ │ │ │ @ instruction: 0xfffff198 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbteq sp, [r0], #3692 @ 0xe6c │ │ │ │ - ldreq r6, [r7, #-3328] @ 0xfffff300 │ │ │ │ + strbteq ip, [r0], #3692 @ 0xe6c │ │ │ │ + ldreq r5, [r7, #-3336] @ 0xfffff2f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - strbteq lr, [r0], #356 @ 0x164 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + strbteq sp, [r0], #356 @ 0x164 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 105f60 <__cxa_atexit@plt+0xf9060> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -255004,19 +255004,19 @@ │ │ │ │ b 105f70 <__cxa_atexit@plt+0xf9070> │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r7, #-2040] @ 0xfffff808 │ │ │ │ + ldreq r5, [r7, #-2048] @ 0xfffff800 │ │ │ │ @ instruction: 0xffffe91c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xffffeed4 │ │ │ │ - strbteq sp, [r0], #2684 @ 0xa7c │ │ │ │ + strbteq ip, [r0], #2684 @ 0xa7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 106044 <__cxa_atexit@plt+0xf9144> │ │ │ │ ldr lr, [pc, #176] @ 106064 <__cxa_atexit@plt+0xf9164> │ │ │ │ @@ -255060,20 +255060,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r6, [r7, #-1752] @ 0xfffff928 │ │ │ │ - strbteq sp, [r0], #2576 @ 0xa10 │ │ │ │ - ldreq r6, [r7, #-1684] @ 0xfffff96c │ │ │ │ - strbteq sp, [r0], #2456 @ 0x998 │ │ │ │ + ldreq r5, [r7, #-1760] @ 0xfffff920 │ │ │ │ + strbteq ip, [r0], #2576 @ 0xa10 │ │ │ │ + ldreq r5, [r7, #-1692] @ 0xfffff964 │ │ │ │ + strbteq ip, [r0], #2456 @ 0x998 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -255096,18 +255096,18 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq sp, [r0], #2404 @ 0x964 │ │ │ │ - ldreq r6, [r7, #-1512] @ 0xfffffa18 │ │ │ │ - strbteq sp, [r0], #2320 @ 0x910 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq ip, [r0], #2404 @ 0x964 │ │ │ │ + ldreq r5, [r7, #-1520] @ 0xfffffa10 │ │ │ │ + strbteq ip, [r0], #2320 @ 0x910 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1061b0 <__cxa_atexit@plt+0xf92b0> │ │ │ │ ldr lr, [pc, #176] @ 1061d0 <__cxa_atexit@plt+0xf92d0> │ │ │ │ @@ -255151,20 +255151,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r6, [r7, #-1388] @ 0xfffffa94 │ │ │ │ - strbteq sp, [r0], #2212 @ 0x8a4 │ │ │ │ - ldreq r6, [r7, #-1320] @ 0xfffffad8 │ │ │ │ - strbteq sp, [r0], #2092 @ 0x82c │ │ │ │ + ldreq r5, [r7, #-1396] @ 0xfffffa8c │ │ │ │ + strbteq ip, [r0], #2212 @ 0x8a4 │ │ │ │ + ldreq r5, [r7, #-1328] @ 0xfffffad0 │ │ │ │ + strbteq ip, [r0], #2092 @ 0x82c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -255187,17 +255187,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq sp, [r0], #2040 @ 0x7f8 │ │ │ │ - ldreq r6, [r7, #-1148] @ 0xfffffb84 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq ip, [r0], #2040 @ 0x7f8 │ │ │ │ + ldreq r5, [r7, #-1156] @ 0xfffffb7c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 106370 <__cxa_atexit@plt+0xf9470> │ │ │ │ @@ -255267,16 +255267,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 10639c <__cxa_atexit@plt+0xf949c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffce28 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq sp, [r0], #3240 @ 0xca8 │ │ │ │ - strbteq sp, [r0], #2800 @ 0xaf0 │ │ │ │ + strbteq ip, [r0], #3240 @ 0xca8 │ │ │ │ + strbteq ip, [r0], #2800 @ 0xaf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #12]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -255308,15 +255308,15 @@ │ │ │ │ str r0, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #128] @ 1064b4 <__cxa_atexit@plt+0xf95b4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ cmp r0, r6 │ │ │ │ bcc 106498 <__cxa_atexit@plt+0xf9598> │ │ │ │ ldr r0, [pc, #100] @ 1064b8 <__cxa_atexit@plt+0xf95b8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #96] @ 1064bc <__cxa_atexit@plt+0xf95bc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5, #16]! │ │ │ │ @@ -255332,29 +255332,29 @@ │ │ │ │ stm r8, {r1, r3, r7} │ │ │ │ str r0, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r2 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - strbteq sp, [r0], #1532 @ 0x5fc │ │ │ │ - ldreq r6, [r7, #-664] @ 0xfffffd68 │ │ │ │ - ldreq r6, [r7, #-2084] @ 0xfffff7dc │ │ │ │ + strbteq ip, [r0], #1532 @ 0x5fc │ │ │ │ + ldreq r5, [r7, #-672] @ 0xfffffd60 │ │ │ │ + ldreq r5, [r7, #-2092] @ 0xfffff7d4 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - strbteq sp, [r0], #1428 @ 0x594 │ │ │ │ - ldreq r6, [r7, #-560] @ 0xfffffdd0 │ │ │ │ + strbteq ip, [r0], #1428 @ 0x594 │ │ │ │ + ldreq r5, [r7, #-568] @ 0xfffffdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4006dc <__cxa_atexit@plt+0x3f37dc> │ │ │ │ - strbteq sp, [r0], #2892 @ 0xb4c │ │ │ │ + b 3fee74 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ + strbteq ip, [r0], #2892 @ 0xb4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10657c <__cxa_atexit@plt+0xf967c> │ │ │ │ ldr r3, [pc, #144] @ 10658c <__cxa_atexit@plt+0xf968c> │ │ │ │ @@ -255394,16 +255394,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 106598 <__cxa_atexit@plt+0xf9698> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbteq sp, [r0], #2752 @ 0xac0 │ │ │ │ - strbteq sp, [r0], #2700 @ 0xa8c │ │ │ │ + strbteq ip, [r0], #2752 @ 0xac0 │ │ │ │ + strbteq ip, [r0], #2700 @ 0xa8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #68] @ 106600 <__cxa_atexit@plt+0xf9700> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -255422,15 +255422,15 @@ │ │ │ │ b 106274 <__cxa_atexit@plt+0xf9374> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbteq sp, [r0], #2592 @ 0xa20 │ │ │ │ + strbteq ip, [r0], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 106634 <__cxa_atexit@plt+0xf9734> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -255441,17 +255441,17 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 106658 <__cxa_atexit@plt+0xf9758> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - ldreq r6, [r7, #-1348] @ 0xfffffabc │ │ │ │ - strbteq sp, [r0], #2504 @ 0x9c8 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + ldreq r5, [r7, #-1356] @ 0xfffffab4 │ │ │ │ + strbteq ip, [r0], #2504 @ 0x9c8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1066f0 <__cxa_atexit@plt+0xf97f0> │ │ │ │ ldr r3, [pc, #128] @ 106700 <__cxa_atexit@plt+0xf9800> │ │ │ │ @@ -255486,16 +255486,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 106708 <__cxa_atexit@plt+0xf9808> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbteq sp, [r0], #2388 @ 0x954 │ │ │ │ - strbteq sp, [r0], #2332 @ 0x91c │ │ │ │ + strbteq ip, [r0], #2388 @ 0x954 │ │ │ │ + strbteq ip, [r0], #2332 @ 0x91c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #60] @ 106768 <__cxa_atexit@plt+0xf9868> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -255511,23 +255511,23 @@ │ │ │ │ str r7, [r5] │ │ │ │ b 106274 <__cxa_atexit@plt+0xf9374> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq sp, [r0], #2236 @ 0x8bc │ │ │ │ + strbteq ip, [r0], #2236 @ 0x8bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldmdb r5, {r3, sl} │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 106274 <__cxa_atexit@plt+0xf9374> │ │ │ │ - strbteq sp, [r0], #2484 @ 0x9b4 │ │ │ │ + strbteq ip, [r0], #2484 @ 0x9b4 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #36 @ 0x24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 106804 <__cxa_atexit@plt+0xf9904> │ │ │ │ @@ -255554,15 +255554,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbteq sp, [r0], #2344 @ 0x928 │ │ │ │ + strbteq ip, [r0], #2344 @ 0x928 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 106844 <__cxa_atexit@plt+0xf9944> │ │ │ │ ldr r7, [pc, #188] @ 1068f4 <__cxa_atexit@plt+0xf99f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -255607,18 +255607,18 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - strbteq sp, [r0], #1256 @ 0x4e8 │ │ │ │ - strbteq fp, [r0], #3256 @ 0xcb8 │ │ │ │ - ldreq r5, [r7, #-3716] @ 0xfffff17c │ │ │ │ - strbteq sp, [r0], #2120 @ 0x848 │ │ │ │ + strbteq ip, [r0], #1256 @ 0x4e8 │ │ │ │ + strbteq sl, [r0], #3256 @ 0xcb8 │ │ │ │ + ldreq r4, [r7, #-3724] @ 0xfffff174 │ │ │ │ + strbteq ip, [r0], #2120 @ 0x848 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #116] @ 106984 <__cxa_atexit@plt+0xf9a84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #32] │ │ │ │ @@ -255647,17 +255647,17 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ stm r5, {r1, r3} │ │ │ │ b df13c <__cxa_atexit@plt+0xd223c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbteq sp, [r0], #1080 @ 0x438 │ │ │ │ - strbteq fp, [r0], #3080 @ 0xc08 │ │ │ │ - strbteq sp, [r0], #1964 @ 0x7ac │ │ │ │ + strbteq ip, [r0], #1080 @ 0x438 │ │ │ │ + strbteq sl, [r0], #3080 @ 0xc08 │ │ │ │ + strbteq ip, [r0], #1964 @ 0x7ac │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 1069fc <__cxa_atexit@plt+0xf9afc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 106a00 <__cxa_atexit@plt+0xf9b00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ @@ -255676,40 +255676,40 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [r5, #24] │ │ │ │ str r2, [r5, #12] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r0, [r5, #8] │ │ │ │ b df13c <__cxa_atexit@plt+0xd223c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq sp, [r0], #956 @ 0x3bc │ │ │ │ - strbteq fp, [r0], #2956 @ 0xb8c │ │ │ │ - strbteq sp, [r0], #1832 @ 0x728 │ │ │ │ + strbteq ip, [r0], #956 @ 0x3bc │ │ │ │ + strbteq sl, [r0], #2956 @ 0xb8c │ │ │ │ + strbteq ip, [r0], #1832 @ 0x728 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 106a34 <__cxa_atexit@plt+0xf9b34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 106a38 <__cxa_atexit@plt+0xf9b38> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq ip, [r0], #3272 @ 0xcc8 │ │ │ │ - strbteq ip, [r0], #3540 @ 0xdd4 │ │ │ │ + strbteq fp, [r0], #3272 @ 0xcc8 │ │ │ │ + strbteq fp, [r0], #3540 @ 0xdd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 106a60 <__cxa_atexit@plt+0xf9b60> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 952820 <__cxa_atexit@plt+0x945920> │ │ │ │ - strbteq ip, [r0], #3528 @ 0xdc8 │ │ │ │ - strbteq sp, [r0], #1756 @ 0x6dc │ │ │ │ + b 1799af8 <__cxa_atexit@plt+0x178cbf8> │ │ │ │ + strbteq fp, [r0], #3528 @ 0xdc8 │ │ │ │ + strbteq ip, [r0], #1756 @ 0x6dc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 106b0c <__cxa_atexit@plt+0xf9c0c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -255759,21 +255759,21 @@ │ │ │ │ ldr r7, [pc, #32] @ 106b58 <__cxa_atexit@plt+0xf9c58> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r7, #-3072] @ 0xfffff400 │ │ │ │ + ldreq r4, [r7, #-3080] @ 0xfffff3f8 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - strbteq fp, [r0], #2524 @ 0x9dc │ │ │ │ - strbteq ip, [r0], #3348 @ 0xd14 │ │ │ │ + strbteq sl, [r0], #2524 @ 0x9dc │ │ │ │ + strbteq fp, [r0], #3348 @ 0xd14 │ │ │ │ @ instruction: 0xfffeeadc │ │ │ │ - strbteq fp, [r0], #2580 @ 0xa14 │ │ │ │ - strbteq sp, [r0], #1448 @ 0x5a8 │ │ │ │ + strbteq sl, [r0], #2580 @ 0xa14 │ │ │ │ + strbteq ip, [r0], #1448 @ 0x5a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 106bb4 <__cxa_atexit@plt+0xf9cb4> │ │ │ │ ldr r3, [pc, #56] @ 106bbc <__cxa_atexit@plt+0xf9cbc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -255788,17 +255788,17 @@ │ │ │ │ beq 106bac <__cxa_atexit@plt+0xf9cac> │ │ │ │ b 106bd4 <__cxa_atexit@plt+0xf9cd4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r5, [r7, #-2824] @ 0xfffff4f8 │ │ │ │ - ldreq r6, [r7, #-180] @ 0xffffff4c │ │ │ │ - strbteq ip, [r0], #1836 @ 0x72c │ │ │ │ + ldreq r4, [r7, #-2832] @ 0xfffff4f0 │ │ │ │ + ldreq r5, [r7, #-188] @ 0xffffff44 │ │ │ │ + strbteq fp, [r0], #1836 @ 0x72c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #132] @ 106c70 <__cxa_atexit@plt+0xf9d70> │ │ │ │ @@ -255829,22 +255829,22 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr sl, [r3, #-4] │ │ │ │ ldr r9, [r3] │ │ │ │ ldr r8, [r3, #4] │ │ │ │ str r1, [r3, #-8] │ │ │ │ sub r1, r3, #4 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - strbteq ip, [r0], #1652 @ 0x674 │ │ │ │ + strbteq fp, [r0], #1652 @ 0x674 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 106cf8 <__cxa_atexit@plt+0xf9df8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -255863,21 +255863,21 @@ │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbteq ip, [r0], #1520 @ 0x5f0 │ │ │ │ + strbteq fp, [r0], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 106d64 <__cxa_atexit@plt+0xf9e64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -255890,35 +255890,35 @@ │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq ip, [r0], #1416 @ 0x588 │ │ │ │ + strbteq fp, [r0], #1416 @ 0x588 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 106dac <__cxa_atexit@plt+0xf9eac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -255937,16 +255937,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 106e1c <__cxa_atexit@plt+0xf9f1c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [r7, #-2804] @ 0xfffff50c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [r7, #-2812] @ 0xfffff504 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -255962,24 +255962,24 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 106e80 <__cxa_atexit@plt+0xf9f80> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [r7, #-2684] @ 0xfffff584 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [r7, #-2692] @ 0xfffff57c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sp, [r0], #664 @ 0x298 │ │ │ │ + strbteq ip, [r0], #664 @ 0x298 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 107d94 <__cxa_atexit@plt+0xfae94> │ │ │ │ - strbteq sp, [r0], #328 @ 0x148 │ │ │ │ + strbteq ip, [r0], #328 @ 0x148 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 106ef8 <__cxa_atexit@plt+0xf9ff8> │ │ │ │ ldr r2, [pc, #68] @ 106f00 <__cxa_atexit@plt+0xfa000> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -255990,46 +255990,46 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 106eec <__cxa_atexit@plt+0xf9fec> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 33b47c <__cxa_atexit@plt+0x32e57c> │ │ │ │ + b 1182dd4 <__cxa_atexit@plt+0x1175ed4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r5, [r7, #-2004] @ 0xfffff82c │ │ │ │ - strbteq sp, [r0], #220 @ 0xdc │ │ │ │ + ldreq r4, [r7, #-2012] @ 0xfffff824 │ │ │ │ + strbteq ip, [r0], #220 @ 0xdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 33b47c <__cxa_atexit@plt+0x32e57c> │ │ │ │ - strbteq sp, [r0], #440 @ 0x1b8 │ │ │ │ + b 1182dd4 <__cxa_atexit@plt+0x1175ed4> │ │ │ │ + strbteq ip, [r0], #440 @ 0x1b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 106f58 <__cxa_atexit@plt+0xfa058> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 106f60 <__cxa_atexit@plt+0xfa060> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 207cf8 <__cxa_atexit@plt+0x1fadf8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r7, #-1872] @ 0xfffff8b0 │ │ │ │ - strbteq sp, [r0], #388 @ 0x184 │ │ │ │ + ldreq r4, [r7, #-1880] @ 0xfffff8a8 │ │ │ │ + strbteq ip, [r0], #388 @ 0x184 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 106fdc <__cxa_atexit@plt+0xfa0dc> │ │ │ │ @@ -256059,17 +256059,17 @@ │ │ │ │ b 106fec <__cxa_atexit@plt+0xfa0ec> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r5, [r7, #-1784] @ 0xfffff908 │ │ │ │ - ldreq r5, [r7, #-1756] @ 0xfffff924 │ │ │ │ - strbteq sp, [r0], #240 @ 0xf0 │ │ │ │ + ldreq r4, [r7, #-1792] @ 0xfffff900 │ │ │ │ + ldreq r4, [r7, #-1764] @ 0xfffff91c │ │ │ │ + strbteq ip, [r0], #240 @ 0xf0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #68 @ 0x44 │ │ │ │ cmp r2, r9 │ │ │ │ bcc 1070cc <__cxa_atexit@plt+0xfa1cc> │ │ │ │ @@ -256117,22 +256117,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - strbteq fp, [r0], #3448 @ 0xd78 │ │ │ │ - strbteq fp, [r0], #1244 @ 0x4dc │ │ │ │ - ldreq r5, [r7, #-2180] @ 0xfffff77c │ │ │ │ - ldreq r5, [r7, #-2656] @ 0xfffff5a0 │ │ │ │ + strbteq sl, [r0], #3448 @ 0xd78 │ │ │ │ + strbteq sl, [r0], #1244 @ 0x4dc │ │ │ │ + ldreq r4, [r7, #-2188] @ 0xfffff774 │ │ │ │ + ldreq r4, [r7, #-2664] @ 0xfffff598 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - ldreq r5, [r7, #-2632] @ 0xfffff5b8 │ │ │ │ - ldreq r5, [r7, #-2584] @ 0xfffff5e8 │ │ │ │ - strbteq ip, [r0], #3528 @ 0xdc8 │ │ │ │ + ldreq r4, [r7, #-2640] @ 0xfffff5b0 │ │ │ │ + ldreq r4, [r7, #-2592] @ 0xfffff5e0 │ │ │ │ + strbteq fp, [r0], #3528 @ 0xdc8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 107158 <__cxa_atexit@plt+0xfa258> │ │ │ │ ldr r2, [pc, #64] @ 107160 <__cxa_atexit@plt+0xfa260> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -256149,16 +256149,16 @@ │ │ │ │ b 107174 <__cxa_atexit@plt+0xfa274> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r5, [r7, #-1380] @ 0xfffffa9c │ │ │ │ - strbteq ip, [r0], #3424 @ 0xd60 │ │ │ │ + ldreq r4, [r7, #-1388] @ 0xfffffa94 │ │ │ │ + strbteq fp, [r0], #3424 @ 0xd60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ and r1, r7, #3 │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -256213,30 +256213,30 @@ │ │ │ │ beq 107274 <__cxa_atexit@plt+0xfa374> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 262e90 <__cxa_atexit@plt+0x255f90> │ │ │ │ + b 10aa7e8 <__cxa_atexit@plt+0x109d8e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, ror sl │ │ │ │ andeq r0, r0, r8, lsr #21 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - strbteq fp, [r0], #1036 @ 0x40c │ │ │ │ - strbteq fp, [r0], #1020 @ 0x3fc │ │ │ │ - strbteq ip, [r0], #3096 @ 0xc18 │ │ │ │ + strbteq sl, [r0], #1036 @ 0x40c │ │ │ │ + strbteq sl, [r0], #1020 @ 0x3fc │ │ │ │ + strbteq fp, [r0], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ 107328 <__cxa_atexit@plt+0xfa428> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -256265,17 +256265,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - strbteq fp, [r0], #776 @ 0x308 │ │ │ │ - strbteq fp, [r0], #756 @ 0x2f4 │ │ │ │ - strbteq ip, [r0], #2940 @ 0xb7c │ │ │ │ + strbteq sl, [r0], #776 @ 0x308 │ │ │ │ + strbteq sl, [r0], #756 @ 0x2f4 │ │ │ │ + strbteq fp, [r0], #2940 @ 0xb7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r2, [pc, #76] @ 1073a4 <__cxa_atexit@plt+0xfa4a4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -256295,47 +256295,47 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq fp, [r0], #644 @ 0x284 │ │ │ │ - strbteq fp, [r0], #624 @ 0x270 │ │ │ │ - strbteq ip, [r0], #2820 @ 0xb04 │ │ │ │ + strbteq sl, [r0], #644 @ 0x284 │ │ │ │ + strbteq sl, [r0], #624 @ 0x270 │ │ │ │ + strbteq fp, [r0], #2820 @ 0xb04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1073e8 <__cxa_atexit@plt+0xfa4e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [pc, #24] @ 1073ec <__cxa_atexit@plt+0xfa4ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #12] @ 1073f0 <__cxa_atexit@plt+0xfa4f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbteq fp, [r0], #556 @ 0x22c │ │ │ │ - strbteq fp, [r0], #540 @ 0x21c │ │ │ │ - strbteq ip, [r0], #2732 @ 0xaac │ │ │ │ + strbteq sl, [r0], #556 @ 0x22c │ │ │ │ + strbteq sl, [r0], #540 @ 0x21c │ │ │ │ + strbteq fp, [r0], #2732 @ 0xaac │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ lsl r7, r7, #1 │ │ │ │ cmp r7, #1 │ │ │ │ ldrge r2, [r3, #11] │ │ │ │ cmpge r2, #1 │ │ │ │ bge 107430 <__cxa_atexit@plt+0xfa530> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r8, [pc, #408] @ 1075c0 <__cxa_atexit@plt+0xfa6c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 400734 <__cxa_atexit@plt+0x3f3834> │ │ │ │ + b 3feee4 <__cxa_atexit@plt+0x3f1fe4> │ │ │ │ ldr lr, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ add r0, r3, r2 │ │ │ │ cmp r3, r0 │ │ │ │ bge 107480 <__cxa_atexit@plt+0xfa580> │ │ │ │ add r1, lr, r3 │ │ │ │ ldrsb r1, [r1, #8] │ │ │ │ @@ -256364,15 +256364,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #272] @ 1075c4 <__cxa_atexit@plt+0xfa6c4> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ stm r5, {r3, lr} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ add r2, lr, #8 │ │ │ │ add r2, r2, r3 │ │ │ │ ldrsb r1, [r2] │ │ │ │ uxtb r3, r1 │ │ │ │ cmn r1, #1 │ │ │ │ bgt 107534 <__cxa_atexit@plt+0xfa634> │ │ │ │ ldrb r1, [r2, #1] │ │ │ │ @@ -256406,15 +256406,15 @@ │ │ │ │ movne r2, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bcs 10756c <__cxa_atexit@plt+0xfa66c> │ │ │ │ ldr r3, [pc, #92] @ 1075bc <__cxa_atexit@plt+0xfa6bc> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ lsrs r3, r2, #16 │ │ │ │ lsr r3, r2, #11 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, #2 │ │ │ │ @@ -256422,24 +256422,24 @@ │ │ │ │ mul r7, r3, r7 │ │ │ │ ldr r1, [pc, #48] @ 1075c8 <__cxa_atexit@plt+0xfa6c8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 40051c <__cxa_atexit@plt+0x3f361c> │ │ │ │ + b 3feccc <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbteq fp, [r0], #644 @ 0x284 │ │ │ │ - strbteq fp, [r0], #632 @ 0x278 │ │ │ │ + strbteq sl, [r0], #644 @ 0x284 │ │ │ │ + strbteq sl, [r0], #632 @ 0x278 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq r5, [r7, #-1200] @ 0xfffffb50 │ │ │ │ + ldreq r4, [r7, #-1208] @ 0xfffffb48 │ │ │ │ andeq r0, r0, r4, ror #10 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbteq fp, [r0], #3368 @ 0xd28 │ │ │ │ + strbteq sl, [r0], #3368 @ 0xd28 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r8, r5 │ │ │ │ ldr r1, [r8, #4]! │ │ │ │ ldmib r8, {r2, r7} │ │ │ │ add r0, r9, #8 │ │ │ │ @@ -256458,35 +256458,35 @@ │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq fp, [r0], #3236 @ 0xca4 │ │ │ │ + strbteq sl, [r0], #3236 @ 0xca4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 10768c <__cxa_atexit@plt+0xfa78c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -256505,16 +256505,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1076fc <__cxa_atexit@plt+0xfa7fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [r7, #-532] @ 0xfffffdec │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [r7, #-540] @ 0xfffffde4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -256530,18 +256530,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 107760 <__cxa_atexit@plt+0xfa860> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r5, [r7, #-412] @ 0xfffffe64 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r4, [r7, #-420] @ 0xfffffe5c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq fp, [r0], #2960 @ 0xb90 │ │ │ │ + strbteq sl, [r0], #2960 @ 0xb90 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, r7 │ │ │ │ add r7, r5, #8 │ │ │ │ ldm r7, {r2, r3, r7} │ │ │ │ mov r1, #0 │ │ │ │ @@ -256628,36 +256628,36 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ mov r9, #0 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq fp, [r0], #2556 @ 0x9fc │ │ │ │ + strbteq sl, [r0], #2556 @ 0x9fc │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 107938 <__cxa_atexit@plt+0xfaa38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -256676,16 +256676,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1079a8 <__cxa_atexit@plt+0xfaaa8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r4, [r7, #-3944] @ 0xfffff098 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r3, [r7, #-3952] @ 0xfffff090 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -256701,18 +256701,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 107a0c <__cxa_atexit@plt+0xfab0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r4, [r7, #-3824] @ 0xfffff110 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r3, [r7, #-3832] @ 0xfffff108 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq fp, [r0], #2276 @ 0x8e4 │ │ │ │ + strbteq sl, [r0], #2276 @ 0x8e4 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r9, r7 │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r6, r5 │ │ │ │ ldr r8, [r6, #4]! │ │ │ │ @@ -256761,39 +256761,39 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ ldmib sp, {r4, r6} │ │ │ │ mov r9, #0 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r6 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbteq fp, [r0], #2012 @ 0x7dc │ │ │ │ + strbteq sl, [r0], #2012 @ 0x7dc │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 107b58 <__cxa_atexit@plt+0xfac58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ - b 4004cc <__cxa_atexit@plt+0x3f35cc> │ │ │ │ + b 3fec6c <__cxa_atexit@plt+0x3f1d6c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -256812,16 +256812,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 107bc8 <__cxa_atexit@plt+0xfacc8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r4, [r7, #-3400] @ 0xfffff2b8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r3, [r7, #-3408] @ 0xfffff2b0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -256837,18 +256837,18 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 107c2c <__cxa_atexit@plt+0xfad2c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r4, [r7, #-3280] @ 0xfffff330 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r3, [r7, #-3288] @ 0xfffff328 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq fp, [r0], #2024 @ 0x7e8 │ │ │ │ + strbteq sl, [r0], #2024 @ 0x7e8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 107c8c <__cxa_atexit@plt+0xfad8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -256860,47 +256860,47 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 107c84 <__cxa_atexit@plt+0xfad84> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ - b 262e90 <__cxa_atexit@plt+0x255f90> │ │ │ │ + b 10aa7e8 <__cxa_atexit@plt+0x109d8e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbteq fp, [r0], #1924 @ 0x784 │ │ │ │ + strbteq sl, [r0], #1924 @ 0x784 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 107cd8 <__cxa_atexit@plt+0xfadd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 107cd0 <__cxa_atexit@plt+0xfadd0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ - b 262e90 <__cxa_atexit@plt+0x255f90> │ │ │ │ + b 10aa7e8 <__cxa_atexit@plt+0x109d8e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq fp, [r0], #1852 @ 0x73c │ │ │ │ + strbteq sl, [r0], #1852 @ 0x73c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ - b 262e90 <__cxa_atexit@plt+0x255f90> │ │ │ │ - strbteq ip, [r0], #924 @ 0x39c │ │ │ │ + b 10aa7e8 <__cxa_atexit@plt+0x109d8e8> │ │ │ │ + strbteq fp, [r0], #924 @ 0x39c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 107d60 <__cxa_atexit@plt+0xfae60> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -256923,17 +256923,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r7, #-2408] @ 0xfffff698 │ │ │ │ - ldreq r4, [r7, #-2388] @ 0xfffff6ac │ │ │ │ - strbteq ip, [r0], #916 @ 0x394 │ │ │ │ + ldreq r3, [r7, #-2416] @ 0xfffff690 │ │ │ │ + ldreq r3, [r7, #-2396] @ 0xfffff6a4 │ │ │ │ + strbteq fp, [r0], #916 @ 0x394 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #88 @ 0x58 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 107e20 <__cxa_atexit@plt+0xfaf20> │ │ │ │ ldr lr, [pc, #128] @ 107e28 <__cxa_atexit@plt+0xfaf28> │ │ │ │ @@ -256967,15 +256967,15 @@ │ │ │ │ b 107e38 <__cxa_atexit@plt+0xfaf38> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq ip, [r0], #752 @ 0x2f0 │ │ │ │ + strbteq fp, [r0], #752 @ 0x2f0 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 107f54 <__cxa_atexit@plt+0xfb054> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -257055,24 +257055,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffed0c │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ @ instruction: 0xffffeff4 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - strbteq fp, [r0], #3340 @ 0xd0c │ │ │ │ + strbteq sl, [r0], #3340 @ 0xd0c │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - ldreq r4, [r7, #-1888] @ 0xfffff8a0 │ │ │ │ - strbteq ip, [r0], #284 @ 0x11c │ │ │ │ + ldreq r3, [r7, #-1896] @ 0xfffff898 │ │ │ │ + strbteq fp, [r0], #284 @ 0x11c │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ 108040 <__cxa_atexit@plt+0xfb140> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -257101,17 +257101,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ b df13c <__cxa_atexit@plt+0xd223c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq fp, [r0], #3116 @ 0xc2c │ │ │ │ + strbteq sl, [r0], #3116 @ 0xc2c │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbteq ip, [r0], #128 @ 0x80 │ │ │ │ + strbteq fp, [r0], #128 @ 0x80 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 1080ac <__cxa_atexit@plt+0xfb1ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr ip, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ @@ -257127,30 +257127,30 @@ │ │ │ │ stmdb r5, {r2, ip} │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1080b0 <__cxa_atexit@plt+0xfb1b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ b df13c <__cxa_atexit@plt+0xd223c> │ │ │ │ - strbteq fp, [r0], #2992 @ 0xbb0 │ │ │ │ + strbteq sl, [r0], #2992 @ 0xbb0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strbteq ip, [r0], #8 │ │ │ │ + strbteq fp, [r0], #8 │ │ │ │ andeq r9, r1, lr, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1080e0 <__cxa_atexit@plt+0xfb1e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 1080e4 <__cxa_atexit@plt+0xfb1e4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbteq fp, [r0], #1564 @ 0x61c │ │ │ │ - strbteq fp, [r0], #4032 @ 0xfc0 │ │ │ │ + strbteq sl, [r0], #1564 @ 0x61c │ │ │ │ + strbteq sl, [r0], #4032 @ 0xfc0 │ │ │ │ andeq r9, r1, lr, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #72 @ 0x48 │ │ │ │ cmp r2, r9 │ │ │ │ bcc 1081cc <__cxa_atexit@plt+0xfb2cc> │ │ │ │ ldr r8, [pc, #208] @ 1081dc <__cxa_atexit@plt+0xfb2dc> │ │ │ │ @@ -257198,35 +257198,35 @@ │ │ │ │ str r6, [r6, #68] @ 0x44 │ │ │ │ ldr r6, [pc, #68] @ 1081fc <__cxa_atexit@plt+0xfb2fc> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #48]! @ 0x30 │ │ │ │ sub r8, r9, #27 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r7 │ │ │ │ - b 952820 <__cxa_atexit@plt+0x945920> │ │ │ │ + b 1799af8 <__cxa_atexit@plt+0x178cbf8> │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffeffc │ │ │ │ - strbteq fp, [r0], #1664 @ 0x680 │ │ │ │ - strbteq sl, [r0], #1008 @ 0x3f0 │ │ │ │ - ldreq r4, [r7, #-2416] @ 0xfffff690 │ │ │ │ - ldreq r4, [r7, #-2416] @ 0xfffff690 │ │ │ │ - ldreq r4, [r7, #-2396] @ 0xfffff6a4 │ │ │ │ - ldreq r4, [r7, #-2380] @ 0xfffff6b4 │ │ │ │ + strbteq sl, [r0], #1664 @ 0x680 │ │ │ │ + strbteq r9, [r0], #1008 @ 0x3f0 │ │ │ │ + ldreq r3, [r7, #-2424] @ 0xfffff688 │ │ │ │ + ldreq r3, [r7, #-2424] @ 0xfffff688 │ │ │ │ + ldreq r3, [r7, #-2404] @ 0xfffff69c │ │ │ │ + ldreq r3, [r7, #-2388] @ 0xfffff6ac │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - strbteq fp, [r0], #3844 @ 0xf04 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + strbteq sl, [r0], #3844 @ 0xf04 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1082cc <__cxa_atexit@plt+0xfb3cc> │ │ │ │ @@ -257270,17 +257270,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1082dc <__cxa_atexit@plt+0xfb3dc> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r7, #-1100] @ 0xfffffbb4 │ │ │ │ + ldreq r3, [r7, #-1108] @ 0xfffffbac │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ - strbteq fp, [r0], #1348 @ 0x544 │ │ │ │ + strbteq sl, [r0], #1348 @ 0x544 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 108370 <__cxa_atexit@plt+0xfb470> │ │ │ │ ldr r2, [pc, #104] @ 108378 <__cxa_atexit@plt+0xfb478> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -257307,34 +257307,34 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq r4, [r7, #-896] @ 0xfffffc80 │ │ │ │ - ldreq r4, [r7, #-856] @ 0xfffffca8 │ │ │ │ - strbteq fp, [r0], #1260 @ 0x4ec │ │ │ │ - strbteq fp, [r0], #1196 @ 0x4ac │ │ │ │ + ldreq r3, [r7, #-904] @ 0xfffffc78 │ │ │ │ + ldreq r3, [r7, #-864] @ 0xfffffca0 │ │ │ │ + strbteq sl, [r0], #1260 @ 0x4ec │ │ │ │ + strbteq sl, [r0], #1196 @ 0x4ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1083c0 <__cxa_atexit@plt+0xfb4c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 1083c4 <__cxa_atexit@plt+0xfb4c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [r0], #1184 @ 0x4a0 │ │ │ │ - ldreq r4, [r7, #-792] @ 0xfffffce8 │ │ │ │ - strbteq fp, [r0], #3232 @ 0xca0 │ │ │ │ + strbteq sl, [r0], #1184 @ 0x4a0 │ │ │ │ + ldreq r3, [r7, #-800] @ 0xfffffce0 │ │ │ │ + strbteq sl, [r0], #3232 @ 0xca0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 108428 <__cxa_atexit@plt+0xfb528> │ │ │ │ ldr lr, [pc, #72] @ 108434 <__cxa_atexit@plt+0xfb534> │ │ │ │ @@ -257354,16 +257354,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r4, [r7, #-672] @ 0xfffffd60 │ │ │ │ - strbteq fp, [r0], #3116 @ 0xc2c │ │ │ │ + ldreq r3, [r7, #-680] @ 0xfffffd58 │ │ │ │ + strbteq sl, [r0], #3116 @ 0xc2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 108470 <__cxa_atexit@plt+0xfb570> │ │ │ │ ldr r3, [pc, #132] @ 1084e0 <__cxa_atexit@plt+0xfb5e0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -257394,18 +257394,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1084d8 <__cxa_atexit@plt+0xfb5d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldreq r4, [r7, #-500] @ 0xfffffe0c │ │ │ │ - strbteq fp, [r0], #904 @ 0x388 │ │ │ │ + ldreq r3, [r7, #-508] @ 0xfffffe04 │ │ │ │ + strbteq sl, [r0], #904 @ 0x388 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq fp, [r0], #2948 @ 0xb84 │ │ │ │ + strbteq sl, [r0], #2948 @ 0xb84 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 108518 <__cxa_atexit@plt+0xfb618> │ │ │ │ @@ -257455,71 +257455,71 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq r4, [r7, #-288] @ 0xfffffee0 │ │ │ │ + ldreq r3, [r7, #-296] @ 0xfffffed8 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbteq fp, [r0], #652 @ 0x28c │ │ │ │ + strbteq sl, [r0], #652 @ 0x28c │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - strbteq fp, [r0], #520 @ 0x208 │ │ │ │ - ldreq r4, [r7, #-292] @ 0xfffffedc │ │ │ │ - strbteq fp, [r0], #584 @ 0x248 │ │ │ │ + strbteq sl, [r0], #520 @ 0x208 │ │ │ │ + ldreq r3, [r7, #-300] @ 0xfffffed4 │ │ │ │ + strbteq sl, [r0], #584 @ 0x248 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 108624 <__cxa_atexit@plt+0xfb724> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 108628 <__cxa_atexit@plt+0xfb728> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [r0], #572 @ 0x23c │ │ │ │ - ldreq r4, [r7, #-180] @ 0xffffff4c │ │ │ │ - strbteq fp, [r0], #520 @ 0x208 │ │ │ │ + strbteq sl, [r0], #572 @ 0x23c │ │ │ │ + ldreq r3, [r7, #-188] @ 0xffffff44 │ │ │ │ + strbteq sl, [r0], #520 @ 0x208 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 108664 <__cxa_atexit@plt+0xfb764> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 108668 <__cxa_atexit@plt+0xfb768> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [r0], #508 @ 0x1fc │ │ │ │ - ldreq r4, [r7, #-116] @ 0xffffff8c │ │ │ │ - strbteq fp, [r0], #456 @ 0x1c8 │ │ │ │ + strbteq sl, [r0], #508 @ 0x1fc │ │ │ │ + ldreq r3, [r7, #-124] @ 0xffffff84 │ │ │ │ + strbteq sl, [r0], #456 @ 0x1c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1086a4 <__cxa_atexit@plt+0xfb7a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 1086a8 <__cxa_atexit@plt+0xfb7a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbteq fp, [r0], #444 @ 0x1bc │ │ │ │ - ldreq r4, [r7, #-52] @ 0xffffffcc │ │ │ │ - strbteq fp, [r0], #2480 @ 0x9b0 │ │ │ │ + strbteq sl, [r0], #444 @ 0x1bc │ │ │ │ + ldreq r3, [r7, #-60] @ 0xffffffc4 │ │ │ │ + strbteq sl, [r0], #2480 @ 0x9b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1086e4 <__cxa_atexit@plt+0xfb7e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -257527,32 +257527,32 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 108740 <__cxa_atexit@plt+0xfb840> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r7, #-4040] @ 0xfffff038 │ │ │ │ - strbteq fp, [r0], #2412 @ 0x96c │ │ │ │ + ldreq r2, [r7, #-4048] @ 0xfffff030 │ │ │ │ + strbteq sl, [r0], #2412 @ 0x96c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 108724 <__cxa_atexit@plt+0xfb824> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 10872c <__cxa_atexit@plt+0xfb82c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 209a2c <__cxa_atexit@plt+0x1fcb2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r7, #-3972] @ 0xfffff07c │ │ │ │ - strbteq fp, [r0], #2344 @ 0x928 │ │ │ │ + ldreq r2, [r7, #-3980] @ 0xfffff074 │ │ │ │ + strbteq sl, [r0], #2344 @ 0x928 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10880c <__cxa_atexit@plt+0xfb90c> │ │ │ │ ldr lr, [pc, #216] @ 10882c <__cxa_atexit@plt+0xfb92c> │ │ │ │ @@ -257606,20 +257606,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - ldreq r3, [r7, #-3804] @ 0xfffff124 │ │ │ │ - strbteq fp, [r0], #2080 @ 0x820 │ │ │ │ + ldreq r2, [r7, #-3812] @ 0xfffff11c │ │ │ │ + strbteq sl, [r0], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1088cc <__cxa_atexit@plt+0xfb9cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ @@ -257655,19 +257655,19 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - ldreq r3, [r7, #-3600] @ 0xfffff1f0 │ │ │ │ - strbteq fp, [r0], #1916 @ 0x77c │ │ │ │ + ldreq r2, [r7, #-3608] @ 0xfffff1e8 │ │ │ │ + strbteq sl, [r0], #1916 @ 0x77c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 108a0c <__cxa_atexit@plt+0xfbb0c> │ │ │ │ @@ -257739,20 +257739,20 @@ │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp] │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r3, [r7, #-3420] @ 0xfffff2a4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r2, [r7, #-3428] @ 0xfffff29c │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - strbteq fp, [r0], #1548 @ 0x60c │ │ │ │ + strbteq sl, [r0], #1548 @ 0x60c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 108a7c <__cxa_atexit@plt+0xfbb7c> │ │ │ │ add r5, r5, #20 │ │ │ │ @@ -257775,17 +257775,17 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 108740 <__cxa_atexit@plt+0xfb840> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - strbteq fp, [r0], #1400 @ 0x578 │ │ │ │ + strbteq sl, [r0], #1400 @ 0x578 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 108ba8 <__cxa_atexit@plt+0xfbca8> │ │ │ │ ldr lr, [pc, #208] @ 108bc8 <__cxa_atexit@plt+0xfbcc8> │ │ │ │ @@ -257837,22 +257837,22 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r3, [r7, #-2964] @ 0xfffff46c │ │ │ │ - strbteq sl, [r0], #3272 @ 0xcc8 │ │ │ │ - strbteq sl, [r0], #3260 @ 0xcbc │ │ │ │ - strbteq sl, [r0], #3156 @ 0xc54 │ │ │ │ - ldreq r3, [r7, #-2852] @ 0xfffff4dc │ │ │ │ - strbteq fp, [r0], #1132 @ 0x46c │ │ │ │ + ldreq r2, [r7, #-2972] @ 0xfffff464 │ │ │ │ + strbteq r9, [r0], #3272 @ 0xcc8 │ │ │ │ + strbteq r9, [r0], #3260 @ 0xcbc │ │ │ │ + strbteq r9, [r0], #3156 @ 0xc54 │ │ │ │ + ldreq r2, [r7, #-2860] @ 0xfffff4d4 │ │ │ │ + strbteq sl, [r0], #1132 @ 0x46c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -257883,20 +257883,20 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - strbteq sl, [r0], #3060 @ 0xbf4 │ │ │ │ - strbteq sl, [r0], #3048 @ 0xbe8 │ │ │ │ - strbteq sl, [r0], #2956 @ 0xb8c │ │ │ │ - ldreq r3, [r7, #-2652] @ 0xfffff5a4 │ │ │ │ - strbteq fp, [r0], #1016 @ 0x3f8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + strbteq r9, [r0], #3060 @ 0xbf4 │ │ │ │ + strbteq r9, [r0], #3048 @ 0xbe8 │ │ │ │ + strbteq r9, [r0], #2956 @ 0xb8c │ │ │ │ + ldreq r2, [r7, #-2660] @ 0xfffff59c │ │ │ │ + strbteq sl, [r0], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 108d48 <__cxa_atexit@plt+0xfbe48> │ │ │ │ @@ -257933,28 +257933,28 @@ │ │ │ │ str lr, [r3, #56] @ 0x38 │ │ │ │ str r0, [r3, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ 108d78 <__cxa_atexit@plt+0xfbe78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r3 │ │ │ │ b 108d58 <__cxa_atexit@plt+0xfbe58> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ - ldreq r3, [r7, #-2508] @ 0xfffff634 │ │ │ │ - strbteq sl, [r0], #2736 @ 0xab0 │ │ │ │ + ldreq r2, [r7, #-2516] @ 0xfffff62c │ │ │ │ + strbteq r9, [r0], #2736 @ 0xab0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - ldreq r3, [r7, #-2428] @ 0xfffff684 │ │ │ │ - ldreq r3, [r7, #-3876] @ 0xfffff0dc │ │ │ │ + ldreq r2, [r7, #-2436] @ 0xfffff67c │ │ │ │ + ldreq r2, [r7, #-3884] @ 0xfffff0d4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #140 @ 0x8c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -258029,16 +258029,16 @@ │ │ │ │ mov r3, #140 @ 0x8c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdc84 │ │ │ │ @ instruction: 0xfffff404 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - strbteq fp, [r0], #692 @ 0x2b4 │ │ │ │ - strbteq fp, [r0], #652 @ 0x28c │ │ │ │ + strbteq sl, [r0], #692 @ 0x2b4 │ │ │ │ + strbteq sl, [r0], #652 @ 0x28c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 108f50 <__cxa_atexit@plt+0xfc050> │ │ │ │ ldr r1, [pc, #112] @ 108f58 <__cxa_atexit@plt+0xfc058> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -258067,18 +258067,18 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq r3, [r7, #-1948] @ 0xfffff864 │ │ │ │ + ldreq r2, [r7, #-1956] @ 0xfffff85c │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldreq r3, [r7, #-3080] @ 0xfffff3f8 │ │ │ │ - strbteq fp, [r0], #492 @ 0x1ec │ │ │ │ + ldreq r2, [r7, #-3088] @ 0xfffff3f0 │ │ │ │ + strbteq sl, [r0], #492 @ 0x1ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 108fa8 <__cxa_atexit@plt+0xfc0a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ @@ -258087,15 +258087,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ 108fac <__cxa_atexit@plt+0xfc0ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ b 108d88 <__cxa_atexit@plt+0xfbe88> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r3, [r7, #-2976] @ 0xfffff460 │ │ │ │ + ldreq r2, [r7, #-2984] @ 0xfffff458 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 108fe4 <__cxa_atexit@plt+0xfc0e4> │ │ │ │ @@ -258103,16 +258103,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002ac <__cxa_atexit@plt+0x3f33ac> │ │ │ │ - ldreq r3, [r7, #-1920] @ 0xfffff880 │ │ │ │ + b 3fea3c <__cxa_atexit@plt+0x3f1b3c> │ │ │ │ + ldreq r2, [r7, #-1928] @ 0xfffff878 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10904c <__cxa_atexit@plt+0xfc14c> │ │ │ │ ldr r2, [pc, #68] @ 109054 <__cxa_atexit@plt+0xfc154> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -258123,28 +258123,28 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 109040 <__cxa_atexit@plt+0xfc140> │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r3, [r7, #-1664] @ 0xfffff980 │ │ │ │ + ldreq r2, [r7, #-1672] @ 0xfffff978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1090f0 <__cxa_atexit@plt+0xfc1f0> │ │ │ │ ldr r2, [pc, #104] @ 1090f8 <__cxa_atexit@plt+0xfc1f8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -258171,29 +258171,29 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r3, [r7, #-1536] @ 0xfffffa00 │ │ │ │ - ldreq r3, [r7, #-1824] @ 0xfffff8e0 │ │ │ │ - ldreq r3, [r7, #-1844] @ 0xfffff8cc │ │ │ │ + ldreq r2, [r7, #-1544] @ 0xfffff9f8 │ │ │ │ + ldreq r2, [r7, #-1832] @ 0xfffff8d8 │ │ │ │ + ldreq r2, [r7, #-1852] @ 0xfffff8c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 109134 <__cxa_atexit@plt+0xfc234> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r2, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ addeq r3, r2, #137 @ 0x89 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r7, #-1772] @ 0xfffff914 │ │ │ │ + ldreq r2, [r7, #-1780] @ 0xfffff90c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109190 <__cxa_atexit@plt+0xfc290> │ │ │ │ ldr r2, [pc, #68] @ 109198 <__cxa_atexit@plt+0xfc298> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -258204,28 +258204,28 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 109184 <__cxa_atexit@plt+0xfc284> │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r3, [r7, #-1340] @ 0xfffffac4 │ │ │ │ + ldreq r2, [r7, #-1348] @ 0xfffffabc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 109250 <__cxa_atexit@plt+0xfc350> │ │ │ │ @@ -258255,33 +258255,33 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ ldr r3, [pc, #60] @ 109280 <__cxa_atexit@plt+0xfc380> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r3 │ │ │ │ b 109260 <__cxa_atexit@plt+0xfc360> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - ldreq r3, [r7, #-1180] @ 0xfffffb64 │ │ │ │ - ldreq r3, [r7, #-1160] @ 0xfffffb78 │ │ │ │ - ldreq r3, [r7, #-1168] @ 0xfffffb70 │ │ │ │ - ldreq r3, [r7, #-2580] @ 0xfffff5ec │ │ │ │ + ldreq r2, [r7, #-1188] @ 0xfffffb5c │ │ │ │ + ldreq r2, [r7, #-1168] @ 0xfffffb70 │ │ │ │ + ldreq r2, [r7, #-1176] @ 0xfffffb68 │ │ │ │ + ldreq r2, [r7, #-2588] @ 0xfffff5e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4006dc <__cxa_atexit@plt+0x3f37dc> │ │ │ │ + b 3fee74 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109314 <__cxa_atexit@plt+0xfc414> │ │ │ │ ldr r2, [pc, #104] @ 10931c <__cxa_atexit@plt+0xfc41c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -258308,30 +258308,30 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r3, [r7, #-988] @ 0xfffffc24 │ │ │ │ - ldreq r3, [r7, #-1276] @ 0xfffffb04 │ │ │ │ - ldreq r3, [r7, #-1296] @ 0xfffffaf0 │ │ │ │ + ldreq r2, [r7, #-996] @ 0xfffffc1c │ │ │ │ + ldreq r2, [r7, #-1284] @ 0xfffffafc │ │ │ │ + ldreq r2, [r7, #-1304] @ 0xfffffae8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 109358 <__cxa_atexit@plt+0xfc458> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r2, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ addeq r3, r2, #137 @ 0x89 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r7, #-1224] @ 0xfffffb38 │ │ │ │ - strbteq sl, [r0], #3572 @ 0xdf4 │ │ │ │ + ldreq r2, [r7, #-1232] @ 0xfffffb30 │ │ │ │ + strbteq r9, [r0], #3572 @ 0xdf4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1093d8 <__cxa_atexit@plt+0xfc4d8> │ │ │ │ @@ -258364,15 +258364,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 109400 <__cxa_atexit@plt+0xfc500> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ - strbteq sl, [r0], #3456 @ 0xd80 │ │ │ │ + strbteq r9, [r0], #3456 @ 0xd80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -258420,27 +258420,27 @@ │ │ │ │ add lr, r9, #24 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r3, [r9, #8] │ │ │ │ sub r9, r6, #18 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ - ldreq r3, [r7, #-540] @ 0xfffffde4 │ │ │ │ - ldreq r3, [r7, #-852] @ 0xfffffcac │ │ │ │ - ldreq r3, [r7, #-484] @ 0xfffffe1c │ │ │ │ + ldreq r2, [r7, #-548] @ 0xfffffddc │ │ │ │ + ldreq r2, [r7, #-860] @ 0xfffffca4 │ │ │ │ + ldreq r2, [r7, #-492] @ 0xfffffe14 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - ldreq r3, [r7, #-928] @ 0xfffffc60 │ │ │ │ - strbteq sl, [r0], #3160 @ 0xc58 │ │ │ │ + ldreq r2, [r7, #-936] @ 0xfffffc58 │ │ │ │ + strbteq r9, [r0], #3160 @ 0xc58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1095d8 <__cxa_atexit@plt+0xfc6d8> │ │ │ │ ldr r2, [pc, #216] @ 109608 <__cxa_atexit@plt+0xfc708> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -258498,16 +258498,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r4, r1 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ - strbteq sl, [r0], #2936 @ 0xb78 │ │ │ │ - strbteq sl, [r0], #2892 @ 0xb4c │ │ │ │ + strbteq r9, [r0], #2936 @ 0xb78 │ │ │ │ + strbteq r9, [r0], #2892 @ 0xb4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [pc, #144] @ 1096cc <__cxa_atexit@plt+0xfc7cc> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -258546,23 +258546,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ - strbteq sl, [r0], #2736 @ 0xab0 │ │ │ │ + strbteq r9, [r0], #2736 @ 0xab0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1096f8 <__cxa_atexit@plt+0xfc7f8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - strbteq sl, [r0], #368 @ 0x170 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + strbteq r9, [r0], #368 @ 0x170 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 109760 <__cxa_atexit@plt+0xfc860> │ │ │ │ @@ -258579,27 +258579,27 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r5, [pc, #60] @ 10978c <__cxa_atexit@plt+0xfc88c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 942bdc <__cxa_atexit@plt+0x935cdc> │ │ │ │ + b 1789eb4 <__cxa_atexit@plt+0x177cfb4> │ │ │ │ mov r6, r3 │ │ │ │ b 109770 <__cxa_atexit@plt+0xfc870> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 109780 <__cxa_atexit@plt+0xfc880> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq sl, [r0], #2560 @ 0xa00 │ │ │ │ + strbteq r9, [r0], #2560 @ 0xa00 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - ldreq r3, [r7, #-1016] @ 0xfffffc08 │ │ │ │ + ldreq r2, [r7, #-1024] @ 0xfffffc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1097c4 <__cxa_atexit@plt+0xfc8c4> │ │ │ │ @@ -258607,17 +258607,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ - ldreq r2, [r7, #-3948] @ 0xfffff094 │ │ │ │ - strbteq sl, [r0], #2448 @ 0x990 │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ + ldreq r1, [r7, #-3956] @ 0xfffff08c │ │ │ │ + strbteq r9, [r0], #2448 @ 0x990 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 109898 <__cxa_atexit@plt+0xfc998> │ │ │ │ ldr r3, [pc, #216] @ 1098d0 <__cxa_atexit@plt+0xfc9d0> │ │ │ │ @@ -258676,17 +258676,17 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ @ instruction: 0xfffff684 │ │ │ │ - strbteq sl, [r0], #2224 @ 0x8b0 │ │ │ │ - strbteq sl, [r0], #2284 @ 0x8ec │ │ │ │ - strbteq sl, [r0], #2176 @ 0x880 │ │ │ │ + strbteq r9, [r0], #2224 @ 0x8b0 │ │ │ │ + strbteq r9, [r0], #2284 @ 0x8ec │ │ │ │ + strbteq r9, [r0], #2176 @ 0x880 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [pc, #144] @ 109998 <__cxa_atexit@plt+0xfca98> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -258725,15 +258725,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff588 │ │ │ │ - strbteq sl, [r0], #2020 @ 0x7e4 │ │ │ │ + strbteq r9, [r0], #2020 @ 0x7e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1099ec <__cxa_atexit@plt+0xfcaec> │ │ │ │ @@ -258748,18 +258748,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 109a08 <__cxa_atexit@plt+0xfcb08> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4002ac <__cxa_atexit@plt+0x3f33ac> │ │ │ │ - ldreq r2, [r7, #-3412] @ 0xfffff2ac │ │ │ │ + b 3fea3c <__cxa_atexit@plt+0x3f1b3c> │ │ │ │ + ldreq r1, [r7, #-3420] @ 0xfffff2a4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq sl, [r0], #1864 @ 0x748 │ │ │ │ + strbteq r9, [r0], #1864 @ 0x748 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109a94 <__cxa_atexit@plt+0xfcb94> │ │ │ │ ldr r1, [pc, #112] @ 109a9c <__cxa_atexit@plt+0xfcb9c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -258788,18 +258788,18 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq r2, [r7, #-3160] @ 0xfffff3a8 │ │ │ │ + ldreq r1, [r7, #-3168] @ 0xfffff3a0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldreq r3, [r7, #-200] @ 0xffffff38 │ │ │ │ - strbteq sl, [r0], #1704 @ 0x6a8 │ │ │ │ + ldreq r2, [r7, #-208] @ 0xffffff30 │ │ │ │ + strbteq r9, [r0], #1704 @ 0x6a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 109aec <__cxa_atexit@plt+0xfcbec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ @@ -258808,15 +258808,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ 109af0 <__cxa_atexit@plt+0xfcbf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ b 108d88 <__cxa_atexit@plt+0xfbe88> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq r3, [r7, #-96] @ 0xffffffa0 │ │ │ │ + ldreq r2, [r7, #-104] @ 0xffffff98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 109b28 <__cxa_atexit@plt+0xfcc28> │ │ │ │ @@ -258824,16 +258824,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002ac <__cxa_atexit@plt+0x3f33ac> │ │ │ │ - ldreq r2, [r7, #-3132] @ 0xfffff3c4 │ │ │ │ + b 3fea3c <__cxa_atexit@plt+0x3f1b3c> │ │ │ │ + ldreq r1, [r7, #-3140] @ 0xfffff3bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109b90 <__cxa_atexit@plt+0xfcc90> │ │ │ │ ldr r2, [pc, #68] @ 109b98 <__cxa_atexit@plt+0xfcc98> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -258844,28 +258844,28 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 109b84 <__cxa_atexit@plt+0xfcc84> │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r2, [r7, #-2876] @ 0xfffff4c4 │ │ │ │ + ldreq r1, [r7, #-2884] @ 0xfffff4bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109c10 <__cxa_atexit@plt+0xfcd10> │ │ │ │ ldr r2, [pc, #68] @ 109c18 <__cxa_atexit@plt+0xfcd18> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -258876,29 +258876,29 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 109c04 <__cxa_atexit@plt+0xfcd04> │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r2, [r7, #-2748] @ 0xfffff544 │ │ │ │ + ldreq r1, [r7, #-2756] @ 0xfffff53c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - strbteq sl, [r0], #1304 @ 0x518 │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + strbteq r9, [r0], #1304 @ 0x518 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 109c80 <__cxa_atexit@plt+0xfcd80> │ │ │ │ @@ -258914,16 +258914,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 109c98 <__cxa_atexit@plt+0xfcd98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq sl, [r0], #1292 @ 0x50c │ │ │ │ - strbteq sl, [r0], #1208 @ 0x4b8 │ │ │ │ + strbteq r9, [r0], #1292 @ 0x50c │ │ │ │ + strbteq r9, [r0], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #16 │ │ │ │ cmp r9, lr │ │ │ │ bcc 109dc4 <__cxa_atexit@plt+0xfcec4> │ │ │ │ @@ -258964,15 +258964,15 @@ │ │ │ │ stm r3, {r0, r1, r5, r6} │ │ │ │ ldr r0, [pc, #176] @ 109e00 <__cxa_atexit@plt+0xfcf00> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub r9, lr, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ cmp r9, lr │ │ │ │ bcc 109dd8 <__cxa_atexit@plt+0xfced8> │ │ │ │ ldr r1, [pc, #132] @ 109e04 <__cxa_atexit@plt+0xfcf04> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -258988,35 +258988,35 @@ │ │ │ │ stm r2, {r0, r1, r3, r6} │ │ │ │ ldr r0, [pc, #96] @ 109e10 <__cxa_atexit@plt+0xfcf10> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ sub r9, lr, #6 │ │ │ │ mov r6, lr │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ mov r7, r1 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - ldreq r2, [r7, #-2420] @ 0xfffff68c │ │ │ │ - ldreq r2, [r7, #-2428] @ 0xfffff684 │ │ │ │ - ldreq r2, [r7, #-3644] @ 0xfffff1c4 │ │ │ │ + ldreq r1, [r7, #-2428] @ 0xfffff684 │ │ │ │ + ldreq r1, [r7, #-2436] @ 0xfffff67c │ │ │ │ + ldreq r1, [r7, #-3652] @ 0xfffff1bc │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - ldreq r2, [r7, #-2324] @ 0xfffff6ec │ │ │ │ - ldreq r2, [r7, #-2332] @ 0xfffff6e4 │ │ │ │ - ldreq r2, [r7, #-3548] @ 0xfffff224 │ │ │ │ + ldreq r1, [r7, #-2332] @ 0xfffff6e4 │ │ │ │ + ldreq r1, [r7, #-2340] @ 0xfffff6dc │ │ │ │ + ldreq r1, [r7, #-3556] @ 0xfffff21c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ ldr lr, [r2, #4]! │ │ │ │ @@ -259043,15 +259043,15 @@ │ │ │ │ str r5, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ ldr r5, [pc, #128] @ 109f10 <__cxa_atexit@plt+0xfd010> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ cmp r0, r6 │ │ │ │ bcc 109ef4 <__cxa_atexit@plt+0xfcff4> │ │ │ │ ldr r0, [pc, #100] @ 109f14 <__cxa_atexit@plt+0xfd014> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ ldr r0, [pc, #92] @ 109f18 <__cxa_atexit@plt+0xfd018> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -259064,33 +259064,33 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ ldr r3, [pc, #60] @ 109f20 <__cxa_atexit@plt+0xfd020> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - ldreq r2, [r7, #-2108] @ 0xfffff7c4 │ │ │ │ - ldreq r2, [r7, #-2116] @ 0xfffff7bc │ │ │ │ - ldreq r2, [r7, #-3324] @ 0xfffff304 │ │ │ │ + ldreq r1, [r7, #-2116] @ 0xfffff7bc │ │ │ │ + ldreq r1, [r7, #-2124] @ 0xfffff7b4 │ │ │ │ + ldreq r1, [r7, #-3332] @ 0xfffff2fc │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - ldreq r2, [r7, #-2020] @ 0xfffff81c │ │ │ │ - ldreq r2, [r7, #-2028] @ 0xfffff814 │ │ │ │ - ldreq r2, [r7, #-3240] @ 0xfffff358 │ │ │ │ + ldreq r1, [r7, #-2028] @ 0xfffff814 │ │ │ │ + ldreq r1, [r7, #-2036] @ 0xfffff80c │ │ │ │ + ldreq r1, [r7, #-3248] @ 0xfffff350 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4006dc <__cxa_atexit@plt+0x3f37dc> │ │ │ │ - strbteq sl, [r0], #1552 @ 0x610 │ │ │ │ + b 3fee74 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ + strbteq r9, [r0], #1552 @ 0x610 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 109f98 <__cxa_atexit@plt+0xfd098> │ │ │ │ ldr lr, [pc, #72] @ 109fa4 <__cxa_atexit@plt+0xfd0a4> │ │ │ │ @@ -259110,23 +259110,23 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r2, [r7, #-1840] @ 0xfffff8d0 │ │ │ │ - strbteq sl, [r0], #1436 @ 0x59c │ │ │ │ + ldreq r1, [r7, #-1848] @ 0xfffff8c8 │ │ │ │ + strbteq r9, [r0], #1436 @ 0x59c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 36ddc <__cxa_atexit@plt+0x29edc> │ │ │ │ - strbteq sl, [r0], #1284 @ 0x504 │ │ │ │ + strbteq r9, [r0], #1284 @ 0x504 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10a02c <__cxa_atexit@plt+0xfd12c> │ │ │ │ ldr lr, [pc, #76] @ 10a038 <__cxa_atexit@plt+0xfd138> │ │ │ │ @@ -259139,32 +259139,32 @@ │ │ │ │ stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 10a020 <__cxa_atexit@plt+0xfd120> │ │ │ │ ldr r9, [r7, #67] @ 0x43 │ │ │ │ ldr sl, [r7, #71] @ 0x47 │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 5b6760 <__cxa_atexit@plt+0x5a9860> │ │ │ │ + b 13fdd40 <__cxa_atexit@plt+0x13f0e40> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r2, [r7, #-1696] @ 0xfffff960 │ │ │ │ - strbteq sl, [r0], #1164 @ 0x48c │ │ │ │ + ldreq r1, [r7, #-1704] @ 0xfffff958 │ │ │ │ + strbteq r9, [r0], #1164 @ 0x48c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #67] @ 0x43 │ │ │ │ ldr sl, [r7, #71] @ 0x47 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 5b6760 <__cxa_atexit@plt+0x5a9860> │ │ │ │ - strbteq sl, [r0], #560 @ 0x230 │ │ │ │ + b 13fdd40 <__cxa_atexit@plt+0x13f0e40> │ │ │ │ + strbteq r9, [r0], #560 @ 0x230 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10a0d4 <__cxa_atexit@plt+0xfd1d4> │ │ │ │ ldr r1, [pc, #92] @ 10a0e0 <__cxa_atexit@plt+0xfd1e0> │ │ │ │ @@ -259181,86 +259181,86 @@ │ │ │ │ ldr r9, [r7, #55] @ 0x37 │ │ │ │ ldr sl, [r7, #59] @ 0x3b │ │ │ │ ldr r3, [r7, #63] @ 0x3f │ │ │ │ ldr r2, [pc, #44] @ 10a0e8 <__cxa_atexit@plt+0xfd1e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3e9d98 <__cxa_atexit@plt+0x3dce98> │ │ │ │ + b 12316f0 <__cxa_atexit@plt+0x12247f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r2, [r7, #-1540] @ 0xfffff9fc │ │ │ │ + ldreq r1, [r7, #-1548] @ 0xfffff9f4 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq sl, [r0], #420 @ 0x1a4 │ │ │ │ + strbteq r9, [r0], #420 @ 0x1a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 10a11c <__cxa_atexit@plt+0xfd21c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #55] @ 0x37 │ │ │ │ ldr sl, [r7, #59] @ 0x3b │ │ │ │ ldr r2, [r7, #63] @ 0x3f │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3e9d98 <__cxa_atexit@plt+0x3dce98> │ │ │ │ + b 12316f0 <__cxa_atexit@plt+0x12247f0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10a140 <__cxa_atexit@plt+0xfd240> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 283c44 <__cxa_atexit@plt+0x276d44> │ │ │ │ - ldreq r2, [r7, #-2560] @ 0xfffff600 │ │ │ │ - strbteq r9, [r0], #2508 @ 0x9cc │ │ │ │ + b 10cb59c <__cxa_atexit@plt+0x10be69c> │ │ │ │ + ldreq r1, [r7, #-2568] @ 0xfffff5f8 │ │ │ │ + strbteq r8, [r0], #2508 @ 0x9cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a178 <__cxa_atexit@plt+0xfd278> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 10a180 <__cxa_atexit@plt+0xfd280> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 289a3c <__cxa_atexit@plt+0x27cb3c> │ │ │ │ + b 10d1394 <__cxa_atexit@plt+0x10c4494> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r7, #-1328] @ 0xfffffad0 │ │ │ │ - strbteq r9, [r0], #2444 @ 0x98c │ │ │ │ + ldreq r1, [r7, #-1336] @ 0xfffffac8 │ │ │ │ + strbteq r8, [r0], #2444 @ 0x98c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a1b8 <__cxa_atexit@plt+0xfd2b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 10a1c0 <__cxa_atexit@plt+0xfd2c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 289a3c <__cxa_atexit@plt+0x27cb3c> │ │ │ │ + b 10d1394 <__cxa_atexit@plt+0x10c4494> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r7, #-1264] @ 0xfffffb10 │ │ │ │ - strbteq r9, [r0], #2376 @ 0x948 │ │ │ │ + ldreq r1, [r7, #-1272] @ 0xfffffb08 │ │ │ │ + strbteq r8, [r0], #2376 @ 0x948 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 289a3c <__cxa_atexit@plt+0x27cb3c> │ │ │ │ - strbteq r9, [r0], #2352 @ 0x930 │ │ │ │ + b 10d1394 <__cxa_atexit@plt+0x10c4494> │ │ │ │ + strbteq r8, [r0], #2352 @ 0x930 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10a238 <__cxa_atexit@plt+0xfd338> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -259273,25 +259273,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - ldreq r2, [r7, #-1152] @ 0xfffffb80 │ │ │ │ - strbteq r9, [r0], #2228 @ 0x8b4 │ │ │ │ + ldreq r1, [r7, #-1160] @ 0xfffffb78 │ │ │ │ + strbteq r8, [r0], #2228 @ 0x8b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10a334 <__cxa_atexit@plt+0xfd434> │ │ │ │ ldr lr, [pc, #212] @ 10a354 <__cxa_atexit@plt+0xfd454> │ │ │ │ @@ -259344,22 +259344,22 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq r2, [r7, #-1036] @ 0xfffffbf4 │ │ │ │ + ldreq r1, [r7, #-1044] @ 0xfffffbec │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - ldreq r2, [r7, #-2432] @ 0xfffff680 │ │ │ │ - strbteq r9, [r0], #1956 @ 0x7a4 │ │ │ │ + ldreq r1, [r7, #-2440] @ 0xfffff678 │ │ │ │ + strbteq r8, [r0], #1956 @ 0x7a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10a400 <__cxa_atexit@plt+0xfd500> │ │ │ │ @@ -259390,74 +259390,74 @@ │ │ │ │ str r2, [r3, #60] @ 0x3c │ │ │ │ str r3, [r3, #64] @ 0x40 │ │ │ │ sub r7, r6, #15 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - ldreq r2, [r7, #-2212] @ 0xfffff75c │ │ │ │ - strbteq r9, [r0], #1776 @ 0x6f0 │ │ │ │ + ldreq r1, [r7, #-2220] @ 0xfffff754 │ │ │ │ + strbteq r8, [r0], #1776 @ 0x6f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 289a3c <__cxa_atexit@plt+0x27cb3c> │ │ │ │ - strbteq r9, [r0], #1752 @ 0x6d8 │ │ │ │ + b 10d1394 <__cxa_atexit@plt+0x10c4494> │ │ │ │ + strbteq r8, [r0], #1752 @ 0x6d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a46c <__cxa_atexit@plt+0xfd56c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 10a474 <__cxa_atexit@plt+0xfd574> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 289a3c <__cxa_atexit@plt+0x27cb3c> │ │ │ │ + b 10d1394 <__cxa_atexit@plt+0x10c4494> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r7, #-572] @ 0xfffffdc4 │ │ │ │ - strbteq r9, [r0], #1688 @ 0x698 │ │ │ │ + ldreq r1, [r7, #-580] @ 0xfffffdbc │ │ │ │ + strbteq r8, [r0], #1688 @ 0x698 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a4ac <__cxa_atexit@plt+0xfd5ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 10a4b4 <__cxa_atexit@plt+0xfd5b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 289a3c <__cxa_atexit@plt+0x27cb3c> │ │ │ │ + b 10d1394 <__cxa_atexit@plt+0x10c4494> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r7, #-508] @ 0xfffffe04 │ │ │ │ + ldreq r1, [r7, #-516] @ 0xfffffdfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a4e8 <__cxa_atexit@plt+0xfd5e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 10a4f0 <__cxa_atexit@plt+0xfd5f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r7, #-448] @ 0xfffffe40 │ │ │ │ - strbteq r9, [r0], #1560 @ 0x618 │ │ │ │ + ldreq r1, [r7, #-456] @ 0xfffffe38 │ │ │ │ + strbteq r8, [r0], #1560 @ 0x618 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a5dc <__cxa_atexit@plt+0xfd6dc> │ │ │ │ ldr r2, [pc, #228] @ 10a5fc <__cxa_atexit@plt+0xfd6fc> │ │ │ │ @@ -259514,21 +259514,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #68 @ 0x44 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - ldreq r2, [r7, #-1744] @ 0xfffff930 │ │ │ │ - strbteq r9, [r0], #1280 @ 0x500 │ │ │ │ + ldreq r1, [r7, #-1752] @ 0xfffff928 │ │ │ │ + strbteq r8, [r0], #1280 @ 0x500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10a6b4 <__cxa_atexit@plt+0xfd7b4> │ │ │ │ @@ -259563,20 +259563,20 @@ │ │ │ │ str r2, [r3, #60] @ 0x3c │ │ │ │ str r3, [r3, #64] @ 0x40 │ │ │ │ sub r7, r6, #15 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - ldreq r2, [r7, #-1508] @ 0xfffffa1c │ │ │ │ - strbteq r9, [r0], #1088 @ 0x440 │ │ │ │ + ldreq r1, [r7, #-1516] @ 0xfffffa14 │ │ │ │ + strbteq r8, [r0], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10a73c <__cxa_atexit@plt+0xfd83c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -259594,26 +259594,26 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ sub r5, r6, #15 │ │ │ │ stmib r3, {r0, r1, lr} │ │ │ │ str r5, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r5, r2 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - ldreq r1, [r7, #-3976] @ 0xfffff078 │ │ │ │ - strbteq r9, [r0], #3444 @ 0xd74 │ │ │ │ + ldreq r0, [r7, #-3984] @ 0xfffff070 │ │ │ │ + strbteq r8, [r0], #3444 @ 0xd74 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a7d8 <__cxa_atexit@plt+0xfd8d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -259633,26 +259633,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [sl, #4]! │ │ │ │ str r1, [sl, #8] │ │ │ │ str r9, [sl, #12] │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 9f1f98 <__cxa_atexit@plt+0x9e5098> │ │ │ │ + b 1839270 <__cxa_atexit@plt+0x182c370> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r1, [r7, #-3832] @ 0xfffff108 │ │ │ │ + ldreq r0, [r7, #-3840] @ 0xfffff100 │ │ │ │ @ instruction: 0xfffff814 │ │ │ │ - strbteq r9, [r0], #3260 @ 0xcbc │ │ │ │ + strbteq r8, [r0], #3260 @ 0xcbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10a890 <__cxa_atexit@plt+0xfd990> │ │ │ │ @@ -259682,19 +259682,19 @@ │ │ │ │ str r7, [r3, #56] @ 0x38 │ │ │ │ str r3, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - ldreq r2, [r7, #-1044] @ 0xfffffbec │ │ │ │ + ldreq r1, [r7, #-1052] @ 0xfffffbe4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a974 <__cxa_atexit@plt+0xfda74> │ │ │ │ ldr lr, [pc, #180] @ 10a97c <__cxa_atexit@plt+0xfda7c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -259740,19 +259740,19 @@ │ │ │ │ ldr r7, [pc, #36] @ 10a990 <__cxa_atexit@plt+0xfda90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r1, [r7, #-3524] @ 0xfffff23c │ │ │ │ + ldreq r0, [r7, #-3532] @ 0xfffff234 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq r1, [r7, #-3440] @ 0xfffff290 │ │ │ │ - ldreq r1, [r7, #-3528] @ 0xfffff238 │ │ │ │ - ldreq r1, [r7, #-3488] @ 0xfffff260 │ │ │ │ + ldreq r0, [r7, #-3448] @ 0xfffff288 │ │ │ │ + ldreq r0, [r7, #-3536] @ 0xfffff230 │ │ │ │ + ldreq r0, [r7, #-3496] @ 0xfffff258 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 10a9bc <__cxa_atexit@plt+0xfdabc> │ │ │ │ ldr r7, [pc, #116] @ 10aa24 <__cxa_atexit@plt+0xfdb24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -259780,33 +259780,33 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 10aa28 <__cxa_atexit@plt+0xfdb28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r1, [r7, #-3272] @ 0xfffff338 │ │ │ │ - ldreq r1, [r7, #-3344] @ 0xfffff2f0 │ │ │ │ - ldreq r1, [r7, #-3320] @ 0xfffff308 │ │ │ │ + ldreq r0, [r7, #-3280] @ 0xfffff330 │ │ │ │ + ldreq r0, [r7, #-3352] @ 0xfffff2e8 │ │ │ │ + ldreq r0, [r7, #-3328] @ 0xfffff300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #32] @ 10aa64 <__cxa_atexit@plt+0xfdb64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 10aa68 <__cxa_atexit@plt+0xfdb68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #3 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r7, #-3196] @ 0xfffff384 │ │ │ │ - ldreq r1, [r7, #-3264] @ 0xfffff340 │ │ │ │ + ldreq r0, [r7, #-3204] @ 0xfffff37c │ │ │ │ + ldreq r0, [r7, #-3272] @ 0xfffff338 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10ab34 <__cxa_atexit@plt+0xfdc34> │ │ │ │ ldr lr, [pc, #180] @ 10ab3c <__cxa_atexit@plt+0xfdc3c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -259852,19 +259852,19 @@ │ │ │ │ ldr r7, [pc, #36] @ 10ab50 <__cxa_atexit@plt+0xfdc50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r1, [r7, #-3076] @ 0xfffff3fc │ │ │ │ + ldreq r0, [r7, #-3084] @ 0xfffff3f4 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq r1, [r7, #-2992] @ 0xfffff450 │ │ │ │ - ldreq r1, [r7, #-3080] @ 0xfffff3f8 │ │ │ │ - ldreq r1, [r7, #-3040] @ 0xfffff420 │ │ │ │ + ldreq r0, [r7, #-3000] @ 0xfffff448 │ │ │ │ + ldreq r0, [r7, #-3088] @ 0xfffff3f0 │ │ │ │ + ldreq r0, [r7, #-3048] @ 0xfffff418 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 10ab7c <__cxa_atexit@plt+0xfdc7c> │ │ │ │ ldr r7, [pc, #116] @ 10abe4 <__cxa_atexit@plt+0xfdce4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -259892,33 +259892,33 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 10abe8 <__cxa_atexit@plt+0xfdce8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r1, [r7, #-2824] @ 0xfffff4f8 │ │ │ │ - ldreq r1, [r7, #-2896] @ 0xfffff4b0 │ │ │ │ - ldreq r1, [r7, #-2872] @ 0xfffff4c8 │ │ │ │ + ldreq r0, [r7, #-2832] @ 0xfffff4f0 │ │ │ │ + ldreq r0, [r7, #-2904] @ 0xfffff4a8 │ │ │ │ + ldreq r0, [r7, #-2880] @ 0xfffff4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #32] @ 10ac24 <__cxa_atexit@plt+0xfdd24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 10ac28 <__cxa_atexit@plt+0xfdd28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #3 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r7, #-2748] @ 0xfffff544 │ │ │ │ - ldreq r1, [r7, #-2816] @ 0xfffff500 │ │ │ │ + ldreq r0, [r7, #-2756] @ 0xfffff53c │ │ │ │ + ldreq r0, [r7, #-2824] @ 0xfffff4f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10acf4 <__cxa_atexit@plt+0xfddf4> │ │ │ │ ldr lr, [pc, #180] @ 10acfc <__cxa_atexit@plt+0xfddfc> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -259964,19 +259964,19 @@ │ │ │ │ ldr r7, [pc, #36] @ 10ad10 <__cxa_atexit@plt+0xfde10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r1, [r7, #-2628] @ 0xfffff5bc │ │ │ │ + ldreq r0, [r7, #-2636] @ 0xfffff5b4 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq r1, [r7, #-2544] @ 0xfffff610 │ │ │ │ - ldreq r1, [r7, #-2632] @ 0xfffff5b8 │ │ │ │ - ldreq r1, [r7, #-2592] @ 0xfffff5e0 │ │ │ │ + ldreq r0, [r7, #-2552] @ 0xfffff608 │ │ │ │ + ldreq r0, [r7, #-2640] @ 0xfffff5b0 │ │ │ │ + ldreq r0, [r7, #-2600] @ 0xfffff5d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 10ad3c <__cxa_atexit@plt+0xfde3c> │ │ │ │ ldr r7, [pc, #116] @ 10ada4 <__cxa_atexit@plt+0xfdea4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -260004,34 +260004,34 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 10ada8 <__cxa_atexit@plt+0xfdea8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r1, [r7, #-2376] @ 0xfffff6b8 │ │ │ │ - ldreq r1, [r7, #-2448] @ 0xfffff670 │ │ │ │ - ldreq r1, [r7, #-2424] @ 0xfffff688 │ │ │ │ + ldreq r0, [r7, #-2384] @ 0xfffff6b0 │ │ │ │ + ldreq r0, [r7, #-2456] @ 0xfffff668 │ │ │ │ + ldreq r0, [r7, #-2432] @ 0xfffff680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #32] @ 10ade4 <__cxa_atexit@plt+0xfdee4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 10ade8 <__cxa_atexit@plt+0xfdee8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #3 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r7, #-2300] @ 0xfffff704 │ │ │ │ - ldreq r1, [r7, #-2368] @ 0xfffff6c0 │ │ │ │ - strbteq r9, [r0], #892 @ 0x37c │ │ │ │ + ldreq r0, [r7, #-2308] @ 0xfffff6fc │ │ │ │ + ldreq r0, [r7, #-2376] @ 0xfffff6b8 │ │ │ │ + strbteq r8, [r0], #892 @ 0x37c │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10b0d4 <__cxa_atexit@plt+0xfe1d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -260227,27 +260227,27 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r5, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr r9, [sp, #120] @ 0x78 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - ldreq r1, [r7, #-2124] @ 0xfffff7b4 │ │ │ │ + ldreq r0, [r7, #-2132] @ 0xfffff7ac │ │ │ │ @ instruction: 0xffffe378 │ │ │ │ @ instruction: 0xffffde38 │ │ │ │ - strbteq r9, [r0], #112 @ 0x70 │ │ │ │ + strbteq r8, [r0], #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10b148 <__cxa_atexit@plt+0xfe248> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - strbteq r8, [r0], #1824 @ 0x720 │ │ │ │ - strbteq r9, [r0], #36 @ 0x24 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + strbteq r7, [r0], #1824 @ 0x720 │ │ │ │ + strbteq r8, [r0], #36 @ 0x24 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub lr, r5, #4 │ │ │ │ cmp fp, lr │ │ │ │ bhi 10b3a4 <__cxa_atexit@plt+0xfe4a4> │ │ │ │ @@ -260388,33 +260388,33 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [pc, #56] @ 10b3c8 <__cxa_atexit@plt+0xfe4c8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ - b 942bdc <__cxa_atexit@plt+0x935cdc> │ │ │ │ + b 1789eb4 <__cxa_atexit@plt+0x177cfb4> │ │ │ │ mov r6, r9 │ │ │ │ b 10b3b4 <__cxa_atexit@plt+0xfe4b4> │ │ │ │ mov r5, #156 @ 0x9c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r1, [r7, #-1976] @ 0xfffff848 │ │ │ │ + ldreq r0, [r7, #-1984] @ 0xfffff840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10b3e8 <__cxa_atexit@plt+0xfe4e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - ldreq r1, [r7, #-1824] @ 0xfffff8e0 │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + ldreq r0, [r7, #-1832] @ 0xfffff8d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10b4b4 <__cxa_atexit@plt+0xfe5b4> │ │ │ │ ldr lr, [pc, #180] @ 10b4bc <__cxa_atexit@plt+0xfe5bc> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -260460,19 +260460,19 @@ │ │ │ │ ldr r7, [pc, #36] @ 10b4d0 <__cxa_atexit@plt+0xfe5d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r1, [r7, #-644] @ 0xfffffd7c │ │ │ │ + ldreq r0, [r7, #-652] @ 0xfffffd74 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq r1, [r7, #-560] @ 0xfffffdd0 │ │ │ │ - ldreq r1, [r7, #-648] @ 0xfffffd78 │ │ │ │ - ldreq r1, [r7, #-608] @ 0xfffffda0 │ │ │ │ + ldreq r0, [r7, #-568] @ 0xfffffdc8 │ │ │ │ + ldreq r0, [r7, #-656] @ 0xfffffd70 │ │ │ │ + ldreq r0, [r7, #-616] @ 0xfffffd98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 10b4fc <__cxa_atexit@plt+0xfe5fc> │ │ │ │ ldr r7, [pc, #116] @ 10b564 <__cxa_atexit@plt+0xfe664> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -260500,34 +260500,34 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 10b568 <__cxa_atexit@plt+0xfe668> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r1, [r7, #-392] @ 0xfffffe78 │ │ │ │ - ldreq r1, [r7, #-464] @ 0xfffffe30 │ │ │ │ - ldreq r1, [r7, #-440] @ 0xfffffe48 │ │ │ │ + ldreq r0, [r7, #-400] @ 0xfffffe70 │ │ │ │ + ldreq r0, [r7, #-472] @ 0xfffffe28 │ │ │ │ + ldreq r0, [r7, #-448] @ 0xfffffe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #32] @ 10b5a4 <__cxa_atexit@plt+0xfe6a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 10b5a8 <__cxa_atexit@plt+0xfe6a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #3 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r7, #-316] @ 0xfffffec4 │ │ │ │ - ldreq r1, [r7, #-384] @ 0xfffffe80 │ │ │ │ - strbteq r8, [r0], #3004 @ 0xbbc │ │ │ │ + ldreq r0, [r7, #-324] @ 0xfffffebc │ │ │ │ + ldreq r0, [r7, #-392] @ 0xfffffe78 │ │ │ │ + strbteq r7, [r0], #3004 @ 0xbbc │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10b8a4 <__cxa_atexit@plt+0xfe9a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -260725,21 +260725,21 @@ │ │ │ │ ldr r7, [pc, #44] @ 10b8fc <__cxa_atexit@plt+0xfe9fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r5, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr r9, [sp, #120] @ 0x78 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r7, #-172] @ 0xffffff54 │ │ │ │ + ldreq r0, [r7, #-180] @ 0xffffff4c │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq r1, [r7, #-124] @ 0xffffff84 │ │ │ │ + ldreq r0, [r7, #-132] @ 0xffffff7c │ │ │ │ @ instruction: 0xffffdba8 │ │ │ │ @ instruction: 0xffffd668 │ │ │ │ - strbteq r8, [r0], #2208 @ 0x8a0 │ │ │ │ + strbteq r7, [r0], #2208 @ 0x8a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10b944 <__cxa_atexit@plt+0xfea44> │ │ │ │ @@ -260751,17 +260751,17 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002ac <__cxa_atexit@plt+0x3f33ac> │ │ │ │ - ldreq r0, [r7, #-3580] @ 0xfffff204 │ │ │ │ - strbteq r8, [r0], #2760 @ 0xac8 │ │ │ │ + b 3fea3c <__cxa_atexit@plt+0x3f1b3c> │ │ │ │ + ldreq pc, [r6, #-3588] @ 0xfffff1fc │ │ │ │ + strbteq r7, [r0], #2760 @ 0xac8 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #160 @ 0xa0 │ │ │ │ cmp fp, lr │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ strls r6, [sp, #108] @ 0x6c │ │ │ │ ldrls r6, [pc, #540] @ 10bb94 <__cxa_atexit@plt+0xfec94> │ │ │ │ @@ -260898,19 +260898,19 @@ │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ ldrls r4, [sp, #96] @ 0x60 │ │ │ │ ldrls r5, [sp, #36] @ 0x24 │ │ │ │ ldrls r6, [sp, #108] @ 0x6c │ │ │ │ ldrls fp, [sp, #72] @ 0x48 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ - ldreq r0, [r7, #-3316] @ 0xfffff30c │ │ │ │ - strbteq r7, [r0], #4008 @ 0xfa8 │ │ │ │ - strbteq r7, [r0], #3952 @ 0xf70 │ │ │ │ - strbteq r8, [r0], #1476 @ 0x5c4 │ │ │ │ - ldreq r7, [r2], #848 @ 0x350 │ │ │ │ + ldreq pc, [r6, #-3324] @ 0xfffff304 │ │ │ │ + strbteq r6, [r0], #4008 @ 0xfa8 │ │ │ │ + strbteq r6, [r0], #3952 @ 0xf70 │ │ │ │ + strbteq r7, [r0], #1476 @ 0x5c4 │ │ │ │ + ldreq r7, [r2], #80 @ 0x50 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #180 @ 0xb4 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10bd30 <__cxa_atexit@plt+0xfee30> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ @@ -261002,18 +261002,18 @@ │ │ │ │ sub r7, r6, #19 │ │ │ │ ldr r0, [r5, #152]! @ 0x98 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #180 @ 0xb4 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ - ldreq r0, [r7, #-3032] @ 0xfffff428 │ │ │ │ - ldreq r0, [r7, #-3004] @ 0xfffff444 │ │ │ │ + ldreq pc, [r6, #-3040] @ 0xfffff420 │ │ │ │ + ldreq pc, [r6, #-3012] @ 0xfffff43c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10be10 <__cxa_atexit@plt+0xfef10> │ │ │ │ ldr lr, [pc, #180] @ 10be18 <__cxa_atexit@plt+0xfef18> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -261059,19 +261059,19 @@ │ │ │ │ ldr r7, [pc, #36] @ 10be2c <__cxa_atexit@plt+0xfef2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r0, [r7, #-2344] @ 0xfffff6d8 │ │ │ │ + ldreq pc, [r6, #-2352] @ 0xfffff6d0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq r0, [r7, #-2260] @ 0xfffff72c │ │ │ │ - ldreq r0, [r7, #-2348] @ 0xfffff6d4 │ │ │ │ - ldreq r0, [r7, #-2308] @ 0xfffff6fc │ │ │ │ + ldreq pc, [r6, #-2268] @ 0xfffff724 │ │ │ │ + ldreq pc, [r6, #-2356] @ 0xfffff6cc │ │ │ │ + ldreq pc, [r6, #-2316] @ 0xfffff6f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 10be58 <__cxa_atexit@plt+0xfef58> │ │ │ │ ldr r7, [pc, #116] @ 10bec0 <__cxa_atexit@plt+0xfefc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -261099,34 +261099,34 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 10bec4 <__cxa_atexit@plt+0xfefc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r0, [r7, #-2092] @ 0xfffff7d4 │ │ │ │ - ldreq r0, [r7, #-2164] @ 0xfffff78c │ │ │ │ - ldreq r0, [r7, #-2140] @ 0xfffff7a4 │ │ │ │ + ldreq pc, [r6, #-2100] @ 0xfffff7cc │ │ │ │ + ldreq pc, [r6, #-2172] @ 0xfffff784 │ │ │ │ + ldreq pc, [r6, #-2148] @ 0xfffff79c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #32] @ 10bf00 <__cxa_atexit@plt+0xff000> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 10bf04 <__cxa_atexit@plt+0xff004> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #3 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r7, #-2016] @ 0xfffff820 │ │ │ │ - ldreq r0, [r7, #-2084] @ 0xfffff7dc │ │ │ │ - strbteq r8, [r0], #1508 @ 0x5e4 │ │ │ │ + ldreq pc, [r6, #-2024] @ 0xfffff818 │ │ │ │ + ldreq pc, [r6, #-2092] @ 0xfffff7d4 │ │ │ │ + strbteq r7, [r0], #1508 @ 0x5e4 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #164 @ 0xa4 │ │ │ │ cmp fp, lr │ │ │ │ bhi 10c1b8 <__cxa_atexit@plt+0xff2b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -261289,28 +261289,28 @@ │ │ │ │ str r4, [r5, #-152] @ 0xffffff68 │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ str r4, [r5, #-156] @ 0xffffff64 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ mov r5, r6 │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ - ldreq r0, [r7, #-1876] @ 0xfffff8ac │ │ │ │ + ldreq pc, [r6, #-1884] @ 0xfffff8a4 │ │ │ │ @ instruction: 0xffffe6f0 │ │ │ │ - strbteq r5, [r0], #3580 @ 0xdfc │ │ │ │ - strbteq r8, [r0], #708 @ 0x2c4 │ │ │ │ - ldreq r6, [r2], #3356 @ 0xd1c │ │ │ │ + strbteq r4, [r0], #3580 @ 0xdfc │ │ │ │ + strbteq r7, [r0], #708 @ 0x2c4 │ │ │ │ + ldreq r6, [r2], #2588 @ 0xa1c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10c3c8 <__cxa_atexit@plt+0xff4c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #164 @ 0xa4 │ │ │ │ @@ -261428,43 +261428,43 @@ │ │ │ │ b 109ca8 <__cxa_atexit@plt+0xfcda8> │ │ │ │ ldr r3, [pc, #92] @ 10c42c <__cxa_atexit@plt+0xff52c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #88] @ 10c430 <__cxa_atexit@plt+0xff530> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #148] @ 0x94 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r6, #-143] @ 0xffffff71 │ │ │ │ mov r5, ip │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #164 @ 0xa4 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #32] @ 10c428 <__cxa_atexit@plt+0xff528> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ - ldreq r0, [r7, #-1564] @ 0xfffff9e4 │ │ │ │ + ldreq pc, [r6, #-1572] @ 0xfffff9dc │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xffffd8fc │ │ │ │ - strbteq r7, [r0], #3468 @ 0xd8c │ │ │ │ + strbteq r6, [r0], #3468 @ 0xd8c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq r5, [r0], #3036 @ 0xbdc │ │ │ │ - strbteq r7, [r0], #3456 @ 0xd80 │ │ │ │ + strbteq r4, [r0], #3036 @ 0xbdc │ │ │ │ + strbteq r6, [r0], #3456 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 91fc74 <__cxa_atexit@plt+0x912d74> │ │ │ │ - strbteq r8, [r0], #64 @ 0x40 │ │ │ │ - ldreq r6, [r2], #2752 @ 0xac0 │ │ │ │ + b 1766f4c <__cxa_atexit@plt+0x175a04c> │ │ │ │ + strbteq r7, [r0], #64 @ 0x40 │ │ │ │ + ldreq r6, [r2], #1984 @ 0x7c0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ str fp, [sp, #28] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10c5f0 <__cxa_atexit@plt+0xff6f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -261559,33 +261559,33 @@ │ │ │ │ str r6, [r9, #152] @ 0x98 │ │ │ │ add r5, r5, #156 @ 0x9c │ │ │ │ ldr r8, [pc, #76] @ 10c62c <__cxa_atexit@plt+0xff72c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b 939a98 <__cxa_atexit@plt+0x92cb98> │ │ │ │ + b 1780d70 <__cxa_atexit@plt+0x1773e70> │ │ │ │ ldr r3, [pc, #40] @ 10c620 <__cxa_atexit@plt+0xff720> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #36] @ 10c624 <__cxa_atexit@plt+0xff724> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #148] @ 0x94 │ │ │ │ str r3, [r5] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ mov r3, #156 @ 0x9c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r5, [r0], #2404 @ 0x964 │ │ │ │ + strbteq r4, [r0], #2404 @ 0x964 │ │ │ │ @ instruction: 0xfffff4d8 │ │ │ │ - ldreq r0, [r7, #-1456] @ 0xfffffa50 │ │ │ │ - strbteq r7, [r0], #3648 @ 0xe40 │ │ │ │ - ldreq r6, [r2], #2280 @ 0x8e8 │ │ │ │ + ldreq pc, [r6, #-1464] @ 0xfffffa48 │ │ │ │ + strbteq r6, [r0], #3648 @ 0xe40 │ │ │ │ + ldreq r6, [r2], #1512 @ 0x5e8 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10c7b0 <__cxa_atexit@plt+0xff8b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ add r6, r6, #156 @ 0x9c │ │ │ │ @@ -261671,80 +261671,80 @@ │ │ │ │ str r6, [r8, #148] @ 0x94 │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [r8, #152] @ 0x98 │ │ │ │ str r4, [r5] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add fp, sp, #24 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ - b 4006a4 <__cxa_atexit@plt+0x3f37a4> │ │ │ │ + b 3fee3c <__cxa_atexit@plt+0x3f1f3c> │ │ │ │ ldr r3, [pc, #32] @ 10c7d8 <__cxa_atexit@plt+0xff8d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 10c7dc <__cxa_atexit@plt+0xff8dc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #148] @ 0x94 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ mov r3, #156 @ 0x9c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq r5, [r0], #2016 @ 0x7e0 │ │ │ │ + strbteq r4, [r0], #2016 @ 0x7e0 │ │ │ │ @ instruction: 0xffffea94 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r7, [r0], #2488 @ 0x9b8 │ │ │ │ + strbteq r6, [r0], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 10c814 <__cxa_atexit@plt+0xff914> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 10c818 <__cxa_atexit@plt+0xff918> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 4006ac <__cxa_atexit@plt+0x3f37ac> │ │ │ │ + b 3fee44 <__cxa_atexit@plt+0x3f1f44> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r0, [r7, #-896] @ 0xfffffc80 │ │ │ │ - strbteq r7, [r0], #784 @ 0x310 │ │ │ │ + ldreq pc, [r6, #-904] @ 0xfffffc78 │ │ │ │ + strbteq r6, [r0], #784 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b f7c6c <__cxa_atexit@plt+0xead6c> │ │ │ │ - strbteq r7, [r0], #3104 @ 0xc20 │ │ │ │ - ldreq r6, [r2], #1776 @ 0x6f0 │ │ │ │ + strbteq r6, [r0], #3104 @ 0xc20 │ │ │ │ + ldreq r6, [r2], #1008 @ 0x3f0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10c868 <__cxa_atexit@plt+0xff968> │ │ │ │ ldr r3, [pc, #56] @ 10c88c <__cxa_atexit@plt+0xff98c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #152]! @ 0x98 │ │ │ │ ldr r9, [r5, #-148] @ 0xffffff6c │ │ │ │ ldr r8, [pc, #44] @ 10c890 <__cxa_atexit@plt+0xff990> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4964ec <__cxa_atexit@plt+0x4895ec> │ │ │ │ + b 12dcffc <__cxa_atexit@plt+0x12d00fc> │ │ │ │ ldr r3, [pc, #20] @ 10c884 <__cxa_atexit@plt+0xff984> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 10c888 <__cxa_atexit@plt+0xff988> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #148] @ 0x94 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r5, [r0], #1812 @ 0x714 │ │ │ │ + strbteq r4, [r0], #1812 @ 0x714 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r7, [r0], #748 @ 0x2ec │ │ │ │ - strbteq r7, [r0], #664 @ 0x298 │ │ │ │ + strbteq r6, [r0], #748 @ 0x2ec │ │ │ │ + strbteq r6, [r0], #664 @ 0x298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b f7c6c <__cxa_atexit@plt+0xead6c> │ │ │ │ - strbteq r7, [r0], #2960 @ 0xb90 │ │ │ │ - ldreq r6, [r2], #1668 @ 0x684 │ │ │ │ + strbteq r6, [r0], #2960 @ 0xb90 │ │ │ │ + ldreq r6, [r2], #900 @ 0x384 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10ca90 <__cxa_atexit@plt+0xffb90> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #164 @ 0xa4 │ │ │ │ @@ -261862,43 +261862,43 @@ │ │ │ │ b 109ca8 <__cxa_atexit@plt+0xfcda8> │ │ │ │ ldr r3, [pc, #92] @ 10caf4 <__cxa_atexit@plt+0xffbf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #88] @ 10caf8 <__cxa_atexit@plt+0xffbf8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #148] @ 0x94 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r6, #-143] @ 0xffffff71 │ │ │ │ mov r5, ip │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #164 @ 0xa4 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r7, [pc, #32] @ 10caf0 <__cxa_atexit@plt+0xffbf0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe18c │ │ │ │ - ldreq pc, [r6, #-3924] @ 0xfffff0ac │ │ │ │ + ldreq lr, [r6, #-3932] @ 0xfffff0a4 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xffffd234 │ │ │ │ - strbteq r7, [r0], #1732 @ 0x6c4 │ │ │ │ + strbteq r6, [r0], #1732 @ 0x6c4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq r5, [r0], #1200 @ 0x4b0 │ │ │ │ - strbteq r7, [r0], #1688 @ 0x698 │ │ │ │ + strbteq r4, [r0], #1200 @ 0x4b0 │ │ │ │ + strbteq r6, [r0], #1688 @ 0x698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 9206a8 <__cxa_atexit@plt+0x9137a8> │ │ │ │ - strbteq r7, [r0], #2328 @ 0x918 │ │ │ │ - ldreq r6, [r2], #1064 @ 0x428 │ │ │ │ + b 1767980 <__cxa_atexit@plt+0x175aa80> │ │ │ │ + strbteq r6, [r0], #2328 @ 0x918 │ │ │ │ + ldreq r6, [r2], #296 @ 0x128 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 10cce8 <__cxa_atexit@plt+0xffde8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #164 @ 0xa4 │ │ │ │ @@ -262024,21 +262024,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r8, [pc, #120] @ 10cda4 <__cxa_atexit@plt+0xffea4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r6, #-143] @ 0xffffff71 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #164 @ 0xa4 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r6, r9 │ │ │ │ b 10cd74 <__cxa_atexit@plt+0xffe74> │ │ │ │ ldr r7, [pc, #60] @ 10cd98 <__cxa_atexit@plt+0xffe98> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #156 @ 0x9c │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -262046,38 +262046,38 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #156 @ 0x9c │ │ │ │ ldr r7, [pc, #8] @ 10cd88 <__cxa_atexit@plt+0xffe88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r6, [r0], #3432 @ 0xd68 │ │ │ │ + strbteq r5, [r0], #3432 @ 0xd68 │ │ │ │ @ instruction: 0xffffdd60 │ │ │ │ - ldreq pc, [r6, #-3316] @ 0xfffff30c │ │ │ │ + ldreq lr, [r6, #-3324] @ 0xfffff304 │ │ │ │ @ instruction: 0xffff0354 │ │ │ │ - strbteq r6, [r0], #4088 @ 0xff8 │ │ │ │ + strbteq r5, [r0], #4088 @ 0xff8 │ │ │ │ @ instruction: 0xfffea80c │ │ │ │ @ instruction: 0xfffea758 │ │ │ │ - ldreq pc, [r6, #-3504] @ 0xfffff250 │ │ │ │ + ldreq lr, [r6, #-3512] @ 0xfffff248 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10cdd8 <__cxa_atexit@plt+0xffed8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 10cde0 <__cxa_atexit@plt+0xffee0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005dc <__cxa_atexit@plt+0x3f36dc> │ │ │ │ + b 3fed8c <__cxa_atexit@plt+0x3f1e8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r6, #-2260] @ 0xfffff72c │ │ │ │ - strbteq r7, [r0], #1196 @ 0x4ac │ │ │ │ + ldreq lr, [r6, #-2268] @ 0xfffff724 │ │ │ │ + strbteq r6, [r0], #1196 @ 0x4ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10ce58 <__cxa_atexit@plt+0xfff58> │ │ │ │ ldr r1, [pc, #92] @ 10ce64 <__cxa_atexit@plt+0xfff64> │ │ │ │ @@ -262094,70 +262094,70 @@ │ │ │ │ ldr r9, [r7, #55] @ 0x37 │ │ │ │ ldr sl, [r7, #59] @ 0x3b │ │ │ │ ldr r3, [r7, #63] @ 0x3f │ │ │ │ ldr r2, [pc, #44] @ 10ce6c <__cxa_atexit@plt+0xfff6c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3e9d98 <__cxa_atexit@plt+0x3dce98> │ │ │ │ + b 12316f0 <__cxa_atexit@plt+0x12247f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq pc, [r6, #-2176] @ 0xfffff780 │ │ │ │ + ldreq lr, [r6, #-2184] @ 0xfffff778 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r7, [r0], #1056 @ 0x420 │ │ │ │ + strbteq r6, [r0], #1056 @ 0x420 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 10cea0 <__cxa_atexit@plt+0xfffa0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #55] @ 0x37 │ │ │ │ ldr sl, [r7, #59] @ 0x3b │ │ │ │ ldr r2, [r7, #63] @ 0x3f │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3e9d98 <__cxa_atexit@plt+0x3dce98> │ │ │ │ + b 12316f0 <__cxa_atexit@plt+0x12247f0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10cec4 <__cxa_atexit@plt+0xfffc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 283c44 <__cxa_atexit@plt+0x276d44> │ │ │ │ - ldreq pc, [r6, #-3196] @ 0xfffff384 │ │ │ │ - strbteq r6, [r0], #3144 @ 0xc48 │ │ │ │ + b 10cb59c <__cxa_atexit@plt+0x10be69c> │ │ │ │ + ldreq lr, [r6, #-3204] @ 0xfffff37c │ │ │ │ + strbteq r5, [r0], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10cefc <__cxa_atexit@plt+0xffffc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 10cf04 <__cxa_atexit@plt+0x100004> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 289a3c <__cxa_atexit@plt+0x27cb3c> │ │ │ │ + b 10d1394 <__cxa_atexit@plt+0x10c4494> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r6, #-1964] @ 0xfffff854 │ │ │ │ - strbteq r7, [r0], #1208 @ 0x4b8 │ │ │ │ + ldreq lr, [r6, #-1972] @ 0xfffff84c │ │ │ │ + strbteq r6, [r0], #1208 @ 0x4b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 9c1150 <__cxa_atexit@plt+0x9b4250> │ │ │ │ - strbteq r7, [r0], #1184 @ 0x4a0 │ │ │ │ + b 1808428 <__cxa_atexit@plt+0x17fb528> │ │ │ │ + strbteq r6, [r0], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10cf7c <__cxa_atexit@plt+0x10007c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -262170,25 +262170,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - ldreq pc, [r6, #-1852] @ 0xfffff8c4 │ │ │ │ - strbteq r7, [r0], #1092 @ 0x444 │ │ │ │ + ldreq lr, [r6, #-1860] @ 0xfffff8bc │ │ │ │ + strbteq r6, [r0], #1092 @ 0x444 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10cfe4 <__cxa_atexit@plt+0x1000e4> │ │ │ │ ldr r2, [pc, #44] @ 10cfec <__cxa_atexit@plt+0x1000ec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -262196,20 +262196,20 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ 10cff0 <__cxa_atexit@plt+0x1000f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 9c1b8c <__cxa_atexit@plt+0x9b4c8c> │ │ │ │ + b 1808e64 <__cxa_atexit@plt+0x17fbf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq pc, [r6, #-1740] @ 0xfffff934 │ │ │ │ - strbteq r7, [r0], #988 @ 0x3dc │ │ │ │ + ldreq lr, [r6, #-1748] @ 0xfffff92c │ │ │ │ + strbteq r6, [r0], #988 @ 0x3dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10d074 <__cxa_atexit@plt+0x100174> │ │ │ │ @@ -262235,19 +262235,19 @@ │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ str r3, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - ldreq pc, [r6, #-1764] @ 0xfffff91c │ │ │ │ + ldreq lr, [r6, #-1772] @ 0xfffff914 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10d158 <__cxa_atexit@plt+0x100258> │ │ │ │ ldr lr, [pc, #180] @ 10d160 <__cxa_atexit@plt+0x100260> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -262293,19 +262293,19 @@ │ │ │ │ ldr r7, [pc, #36] @ 10d174 <__cxa_atexit@plt+0x100274> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq pc, [r6, #-1504] @ 0xfffffa20 │ │ │ │ + ldreq lr, [r6, #-1512] @ 0xfffffa18 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq pc, [r6, #-1420] @ 0xfffffa74 │ │ │ │ - ldreq pc, [r6, #-1508] @ 0xfffffa1c │ │ │ │ - ldreq pc, [r6, #-1468] @ 0xfffffa44 │ │ │ │ + ldreq lr, [r6, #-1428] @ 0xfffffa6c │ │ │ │ + ldreq lr, [r6, #-1516] @ 0xfffffa14 │ │ │ │ + ldreq lr, [r6, #-1476] @ 0xfffffa3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 10d1a0 <__cxa_atexit@plt+0x1002a0> │ │ │ │ ldr r7, [pc, #116] @ 10d208 <__cxa_atexit@plt+0x100308> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -262333,33 +262333,33 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 10d20c <__cxa_atexit@plt+0x10030c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq pc, [r6, #-1252] @ 0xfffffb1c │ │ │ │ - ldreq pc, [r6, #-1324] @ 0xfffffad4 │ │ │ │ - ldreq pc, [r6, #-1300] @ 0xfffffaec │ │ │ │ + ldreq lr, [r6, #-1260] @ 0xfffffb14 │ │ │ │ + ldreq lr, [r6, #-1332] @ 0xfffffacc │ │ │ │ + ldreq lr, [r6, #-1308] @ 0xfffffae4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #32] @ 10d248 <__cxa_atexit@plt+0x100348> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 10d24c <__cxa_atexit@plt+0x10034c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #3 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r6, #-1176] @ 0xfffffb68 │ │ │ │ - ldreq pc, [r6, #-1244] @ 0xfffffb24 │ │ │ │ + ldreq lr, [r6, #-1184] @ 0xfffffb60 │ │ │ │ + ldreq lr, [r6, #-1252] @ 0xfffffb1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10d300 <__cxa_atexit@plt+0x100400> │ │ │ │ ldr r2, [pc, #156] @ 10d308 <__cxa_atexit@plt+0x100408> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -262400,17 +262400,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - ldreq pc, [r6, #-996] @ 0xfffffc1c │ │ │ │ - ldreq pc, [r6, #-1068] @ 0xfffffbd4 │ │ │ │ - ldreq pc, [r6, #-1044] @ 0xfffffbec │ │ │ │ + ldreq lr, [r6, #-1004] @ 0xfffffc14 │ │ │ │ + ldreq lr, [r6, #-1076] @ 0xfffffbcc │ │ │ │ + ldreq lr, [r6, #-1052] @ 0xfffffbe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 10d344 <__cxa_atexit@plt+0x100444> │ │ │ │ ldr r7, [pc, #116] @ 10d3ac <__cxa_atexit@plt+0x1004ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -262438,33 +262438,33 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 10d3b0 <__cxa_atexit@plt+0x1004b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq pc, [r6, #-832] @ 0xfffffcc0 │ │ │ │ - ldreq pc, [r6, #-904] @ 0xfffffc78 │ │ │ │ - ldreq pc, [r6, #-880] @ 0xfffffc90 │ │ │ │ + ldreq lr, [r6, #-840] @ 0xfffffcb8 │ │ │ │ + ldreq lr, [r6, #-912] @ 0xfffffc70 │ │ │ │ + ldreq lr, [r6, #-888] @ 0xfffffc88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #32] @ 10d3ec <__cxa_atexit@plt+0x1004ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 10d3f0 <__cxa_atexit@plt+0x1004f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #3 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r6, #-756] @ 0xfffffd0c │ │ │ │ - ldreq pc, [r6, #-824] @ 0xfffffcc8 │ │ │ │ + ldreq lr, [r6, #-764] @ 0xfffffd04 │ │ │ │ + ldreq lr, [r6, #-832] @ 0xfffffcc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10d4a4 <__cxa_atexit@plt+0x1005a4> │ │ │ │ ldr r2, [pc, #156] @ 10d4ac <__cxa_atexit@plt+0x1005ac> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -262505,17 +262505,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - ldreq pc, [r6, #-576] @ 0xfffffdc0 │ │ │ │ - ldreq pc, [r6, #-648] @ 0xfffffd78 │ │ │ │ - ldreq pc, [r6, #-624] @ 0xfffffd90 │ │ │ │ + ldreq lr, [r6, #-584] @ 0xfffffdb8 │ │ │ │ + ldreq lr, [r6, #-656] @ 0xfffffd70 │ │ │ │ + ldreq lr, [r6, #-632] @ 0xfffffd88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 10d4e8 <__cxa_atexit@plt+0x1005e8> │ │ │ │ ldr r7, [pc, #116] @ 10d550 <__cxa_atexit@plt+0x100650> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -262543,34 +262543,34 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 10d554 <__cxa_atexit@plt+0x100654> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq pc, [r6, #-412] @ 0xfffffe64 │ │ │ │ - ldreq pc, [r6, #-484] @ 0xfffffe1c │ │ │ │ - ldreq pc, [r6, #-460] @ 0xfffffe34 │ │ │ │ + ldreq lr, [r6, #-420] @ 0xfffffe5c │ │ │ │ + ldreq lr, [r6, #-492] @ 0xfffffe14 │ │ │ │ + ldreq lr, [r6, #-468] @ 0xfffffe2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #32] @ 10d590 <__cxa_atexit@plt+0x100690> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 10d594 <__cxa_atexit@plt+0x100694> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #3 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r6, #-336] @ 0xfffffeb0 │ │ │ │ - ldreq pc, [r6, #-404] @ 0xfffffe6c │ │ │ │ - strbteq r6, [r0], #2264 @ 0x8d8 │ │ │ │ + ldreq lr, [r6, #-344] @ 0xfffffea8 │ │ │ │ + ldreq lr, [r6, #-412] @ 0xfffffe64 │ │ │ │ + strbteq r5, [r0], #2264 @ 0x8d8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10d614 <__cxa_atexit@plt+0x100714> │ │ │ │ ldr r3, [pc, #100] @ 10d61c <__cxa_atexit@plt+0x10071c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -262596,15 +262596,15 @@ │ │ │ │ b 10d62c <__cxa_atexit@plt+0x10072c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbteq r6, [r0], #2128 @ 0x850 │ │ │ │ + strbteq r5, [r0], #2128 @ 0x850 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10d6e0 <__cxa_atexit@plt+0x1007e0> │ │ │ │ @@ -262646,19 +262646,19 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 102638 <__cxa_atexit@plt+0xf5738> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbteq r6, [r0], #1912 @ 0x778 │ │ │ │ + strbteq r5, [r0], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #40] @ 10d738 <__cxa_atexit@plt+0x100838> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ @@ -262674,17 +262674,17 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10d75c <__cxa_atexit@plt+0x10085c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - strbteq r6, [r0], #272 @ 0x110 │ │ │ │ - strbteq r6, [r0], #3012 @ 0xbc4 │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + strbteq r5, [r0], #272 @ 0x110 │ │ │ │ + strbteq r5, [r0], #3012 @ 0xbc4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 10d7e8 <__cxa_atexit@plt+0x1008e8> │ │ │ │ @@ -262709,33 +262709,33 @@ │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r3, r8, sl, ip} │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #48] @ 10d80c <__cxa_atexit@plt+0x10090c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 942bdc <__cxa_atexit@plt+0x935cdc> │ │ │ │ + b 1789eb4 <__cxa_atexit@plt+0x177cfb4> │ │ │ │ mov r6, r9 │ │ │ │ b 10d7f8 <__cxa_atexit@plt+0x1008f8> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - ldreq pc, [r6, #-876] @ 0xfffffc94 │ │ │ │ + ldreq lr, [r6, #-884] @ 0xfffffc8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10d82c <__cxa_atexit@plt+0x10092c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - ldreq pc, [r6, #-732] @ 0xfffffd24 │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + ldreq lr, [r6, #-740] @ 0xfffffd1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10d8e0 <__cxa_atexit@plt+0x1009e0> │ │ │ │ ldr r2, [pc, #156] @ 10d8e8 <__cxa_atexit@plt+0x1009e8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -262776,17 +262776,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - ldreq lr, [r6, #-3588] @ 0xfffff1fc │ │ │ │ - ldreq lr, [r6, #-3660] @ 0xfffff1b4 │ │ │ │ - ldreq lr, [r6, #-3636] @ 0xfffff1cc │ │ │ │ + ldreq sp, [r6, #-3596] @ 0xfffff1f4 │ │ │ │ + ldreq sp, [r6, #-3668] @ 0xfffff1ac │ │ │ │ + ldreq sp, [r6, #-3644] @ 0xfffff1c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 10d924 <__cxa_atexit@plt+0x100a24> │ │ │ │ ldr r7, [pc, #116] @ 10d98c <__cxa_atexit@plt+0x100a8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -262814,34 +262814,34 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 10d990 <__cxa_atexit@plt+0x100a90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq lr, [r6, #-3424] @ 0xfffff2a0 │ │ │ │ - ldreq lr, [r6, #-3496] @ 0xfffff258 │ │ │ │ - ldreq lr, [r6, #-3472] @ 0xfffff270 │ │ │ │ + ldreq sp, [r6, #-3432] @ 0xfffff298 │ │ │ │ + ldreq sp, [r6, #-3504] @ 0xfffff250 │ │ │ │ + ldreq sp, [r6, #-3480] @ 0xfffff268 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #32] @ 10d9cc <__cxa_atexit@plt+0x100acc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 10d9d0 <__cxa_atexit@plt+0x100ad0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #3 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r6, #-3348] @ 0xfffff2ec │ │ │ │ - ldreq lr, [r6, #-3416] @ 0xfffff2a8 │ │ │ │ - strbteq r6, [r0], #1180 @ 0x49c │ │ │ │ + ldreq sp, [r6, #-3356] @ 0xfffff2e4 │ │ │ │ + ldreq sp, [r6, #-3424] @ 0xfffff2a0 │ │ │ │ + strbteq r5, [r0], #1180 @ 0x49c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10da60 <__cxa_atexit@plt+0x100b60> │ │ │ │ ldr r3, [pc, #116] @ 10da68 <__cxa_atexit@plt+0x100b68> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -262871,16 +262871,16 @@ │ │ │ │ b 10da7c <__cxa_atexit@plt+0x100b7c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq lr, [r6, #-3212] @ 0xfffff374 │ │ │ │ - strbteq r6, [r0], #1024 @ 0x400 │ │ │ │ + ldreq sp, [r6, #-3220] @ 0xfffff36c │ │ │ │ + strbteq r5, [r0], #1024 @ 0x400 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10db28 <__cxa_atexit@plt+0x100c28> │ │ │ │ @@ -262920,18 +262920,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 102638 <__cxa_atexit@plt+0xf5738> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbteq r6, [r0], #820 @ 0x334 │ │ │ │ + strbteq r5, [r0], #820 @ 0x334 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr lr, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -262940,15 +262940,15 @@ │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r0, r7} │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str lr, [r5, #20] │ │ │ │ b 102638 <__cxa_atexit@plt+0xf5738> │ │ │ │ - strbteq r6, [r0], #1940 @ 0x794 │ │ │ │ + strbteq r5, [r0], #1940 @ 0x794 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls lr, [pc, #100] @ 10dc04 <__cxa_atexit@plt+0x100d04> │ │ │ │ addls lr, pc, lr │ │ │ │ @@ -262974,18 +262974,18 @@ │ │ │ │ subls lr, r5, #40 @ 0x28 │ │ │ │ stmls lr, {r8, r9, sl} │ │ │ │ ldrls r0, [pc, #20] @ 10dc10 <__cxa_atexit@plt+0x100d10> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq lr, [r6, #-2788] @ 0xfffff51c │ │ │ │ - strbteq r5, [r0], #3816 @ 0xee8 │ │ │ │ - strbteq r5, [r0], #3788 @ 0xecc │ │ │ │ - strbteq r6, [r0], #604 @ 0x25c │ │ │ │ + ldreq sp, [r6, #-2796] @ 0xfffff514 │ │ │ │ + strbteq r4, [r0], #3816 @ 0xee8 │ │ │ │ + strbteq r4, [r0], #3788 @ 0xecc │ │ │ │ + strbteq r5, [r0], #604 @ 0x25c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10dcec <__cxa_atexit@plt+0x100dec> │ │ │ │ @@ -263033,20 +263033,20 @@ │ │ │ │ str r1, [r3, #68] @ 0x44 │ │ │ │ sub r7, r6, #19 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldmib sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - strbteq r5, [r0], #3732 @ 0xe94 │ │ │ │ - ldreq lr, [r6, #-3136] @ 0xfffff3c0 │ │ │ │ - ldreq lr, [r6, #-2664] @ 0xfffff598 │ │ │ │ - ldreq lr, [r6, #-3056] @ 0xfffff410 │ │ │ │ + strbteq r4, [r0], #3732 @ 0xe94 │ │ │ │ + ldreq sp, [r6, #-3144] @ 0xfffff3b8 │ │ │ │ + ldreq sp, [r6, #-2672] @ 0xfffff590 │ │ │ │ + ldreq sp, [r6, #-3064] @ 0xfffff408 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10ddbc <__cxa_atexit@plt+0x100ebc> │ │ │ │ ldr r2, [pc, #156] @ 10ddc4 <__cxa_atexit@plt+0x100ec4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -263087,17 +263087,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - ldreq lr, [r6, #-2344] @ 0xfffff6d8 │ │ │ │ - ldreq lr, [r6, #-2416] @ 0xfffff690 │ │ │ │ - ldreq lr, [r6, #-2392] @ 0xfffff6a8 │ │ │ │ + ldreq sp, [r6, #-2352] @ 0xfffff6d0 │ │ │ │ + ldreq sp, [r6, #-2424] @ 0xfffff688 │ │ │ │ + ldreq sp, [r6, #-2400] @ 0xfffff6a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 10de00 <__cxa_atexit@plt+0x100f00> │ │ │ │ ldr r7, [pc, #116] @ 10de68 <__cxa_atexit@plt+0x100f68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -263125,34 +263125,34 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 10de6c <__cxa_atexit@plt+0x100f6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq lr, [r6, #-2180] @ 0xfffff77c │ │ │ │ - ldreq lr, [r6, #-2252] @ 0xfffff734 │ │ │ │ - ldreq lr, [r6, #-2228] @ 0xfffff74c │ │ │ │ + ldreq sp, [r6, #-2188] @ 0xfffff774 │ │ │ │ + ldreq sp, [r6, #-2260] @ 0xfffff72c │ │ │ │ + ldreq sp, [r6, #-2236] @ 0xfffff744 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #32] @ 10dea8 <__cxa_atexit@plt+0x100fa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 10deac <__cxa_atexit@plt+0x100fac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #3 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r6, #-2104] @ 0xfffff7c8 │ │ │ │ - ldreq lr, [r6, #-2172] @ 0xfffff784 │ │ │ │ - strbteq r6, [r0], #1348 @ 0x544 │ │ │ │ + ldreq sp, [r6, #-2112] @ 0xfffff7c0 │ │ │ │ + ldreq sp, [r6, #-2180] @ 0xfffff77c │ │ │ │ + strbteq r5, [r0], #1348 @ 0x544 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10dfbc <__cxa_atexit@plt+0x1010bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -263210,27 +263210,27 @@ │ │ │ │ str r3, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r6, #-1972] @ 0xfffff84c │ │ │ │ + ldreq sp, [r6, #-1980] @ 0xfffff844 │ │ │ │ @ instruction: 0xfffff060 │ │ │ │ - strbteq r4, [r0], #12 │ │ │ │ + strbteq r3, [r0], #12 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq r6, [r0], #968 @ 0x3c8 │ │ │ │ + strbteq r5, [r0], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10e01c <__cxa_atexit@plt+0x10111c> │ │ │ │ ldr r7, [pc, #56] @ 10e040 <__cxa_atexit@plt+0x101140> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -263241,21 +263241,21 @@ │ │ │ │ b 10e058 <__cxa_atexit@plt+0x101158> │ │ │ │ ldr r3, [pc, #32] @ 10e044 <__cxa_atexit@plt+0x101144> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 10e048 <__cxa_atexit@plt+0x101148> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - strbteq r3, [r0], #3976 @ 0xf88 │ │ │ │ - strbteq r6, [r0], #696 @ 0x2b8 │ │ │ │ + strbteq r2, [r0], #3976 @ 0xf88 │ │ │ │ + strbteq r5, [r0], #696 @ 0x2b8 │ │ │ │ andeq r4, r0, sl, asr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10e0e8 <__cxa_atexit@plt+0x1011e8> │ │ │ │ @@ -263288,19 +263288,19 @@ │ │ │ │ stm r5, {r0, r3, r7} │ │ │ │ str r2, [r5, #12] │ │ │ │ b 102638 <__cxa_atexit@plt+0xf5738> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq r6, [r0], #516 @ 0x204 │ │ │ │ + strbteq r5, [r0], #516 @ 0x204 │ │ │ │ andeq r0, r0, sl, asr #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #16]! │ │ │ │ ldr lr, [pc, #44] @ 10e144 <__cxa_atexit@plt+0x101244> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -263310,34 +263310,34 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ stm r5, {r2, r3, r7} │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #20] │ │ │ │ str lr, [r5, #24] │ │ │ │ b 102638 <__cxa_atexit@plt+0xf5738> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq r6, [r0], #108 @ 0x6c │ │ │ │ + strbteq r5, [r0], #108 @ 0x6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 10e174 <__cxa_atexit@plt+0x101274> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 10e178 <__cxa_atexit@plt+0x101278> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq lr, [r6, #-2596] @ 0xfffff5dc │ │ │ │ - strbteq r6, [r0], #56 @ 0x38 │ │ │ │ + ldreq sp, [r6, #-2604] @ 0xfffff5d4 │ │ │ │ + strbteq r5, [r0], #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 91fc74 <__cxa_atexit@plt+0x912d74> │ │ │ │ - strbteq r6, [r0], #512 @ 0x200 │ │ │ │ + b 1766f4c <__cxa_atexit@plt+0x175a04c> │ │ │ │ + strbteq r5, [r0], #512 @ 0x200 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10e21c <__cxa_atexit@plt+0x10131c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -263362,30 +263362,30 @@ │ │ │ │ str r0, [r9, #24] │ │ │ │ str lr, [r9, #28] │ │ │ │ str sl, [r9, #32] │ │ │ │ str r8, [r9, #36] @ 0x24 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ ldr r8, [pc, #56] @ 10e250 <__cxa_atexit@plt+0x101350> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 939a98 <__cxa_atexit@plt+0x92cb98> │ │ │ │ + b 1780d70 <__cxa_atexit@plt+0x1773e70> │ │ │ │ ldr r3, [pc, #32] @ 10e244 <__cxa_atexit@plt+0x101344> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 10e248 <__cxa_atexit@plt+0x101348> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq r3, [r0], #3384 @ 0xd38 │ │ │ │ + strbteq r2, [r0], #3384 @ 0xd38 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ - ldreq lr, [r6, #-2424] @ 0xfffff688 │ │ │ │ - strbteq r6, [r0], #292 @ 0x124 │ │ │ │ + ldreq sp, [r6, #-2432] @ 0xfffff680 │ │ │ │ + strbteq r5, [r0], #292 @ 0x124 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10e2d0 <__cxa_atexit@plt+0x1013d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -263407,79 +263407,79 @@ │ │ │ │ ldmdb r5, {r0, r1} │ │ │ │ str r2, [r8, #8] │ │ │ │ str ip, [r8, #12] │ │ │ │ str sl, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ add r2, r8, #24 │ │ │ │ stm r2, {r0, r1, r9, lr} │ │ │ │ - b 4006a4 <__cxa_atexit@plt+0x3f37a4> │ │ │ │ + b 3fee3c <__cxa_atexit@plt+0x3f1f3c> │ │ │ │ ldr r3, [pc, #32] @ 10e2f8 <__cxa_atexit@plt+0x1013f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 10e2fc <__cxa_atexit@plt+0x1013fc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq r3, [r0], #3264 @ 0xcc0 │ │ │ │ + strbteq r2, [r0], #3264 @ 0xcc0 │ │ │ │ @ instruction: 0xfffff4e0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbteq r5, [r0], #3736 @ 0xe98 │ │ │ │ + strbteq r4, [r0], #3736 @ 0xe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 10e334 <__cxa_atexit@plt+0x101434> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 10e338 <__cxa_atexit@plt+0x101438> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 4006ac <__cxa_atexit@plt+0x3f37ac> │ │ │ │ + b 3fee44 <__cxa_atexit@plt+0x3f1f44> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq lr, [r6, #-2144] @ 0xfffff7a0 │ │ │ │ - strbteq r5, [r0], #2032 @ 0x7f0 │ │ │ │ + ldreq sp, [r6, #-2152] @ 0xfffff798 │ │ │ │ + strbteq r4, [r0], #2032 @ 0x7f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b f7c6c <__cxa_atexit@plt+0xead6c> │ │ │ │ - strbteq r6, [r0], #8 │ │ │ │ + strbteq r5, [r0], #8 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10e388 <__cxa_atexit@plt+0x101488> │ │ │ │ ldr r3, [pc, #56] @ 10e3ac <__cxa_atexit@plt+0x1014ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #48]! @ 0x30 │ │ │ │ ldr r9, [r5, #-44] @ 0xffffffd4 │ │ │ │ ldr r8, [pc, #44] @ 10e3b0 <__cxa_atexit@plt+0x1014b0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4964ec <__cxa_atexit@plt+0x4895ec> │ │ │ │ + b 12dcffc <__cxa_atexit@plt+0x12d00fc> │ │ │ │ ldr r3, [pc, #20] @ 10e3a4 <__cxa_atexit@plt+0x1014a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 10e3a8 <__cxa_atexit@plt+0x1014a8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r3, [r0], #3060 @ 0xbf4 │ │ │ │ + strbteq r2, [r0], #3060 @ 0xbf4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r5, [r0], #2104 @ 0x838 │ │ │ │ - strbteq r5, [r0], #1912 @ 0x778 │ │ │ │ + strbteq r4, [r0], #2104 @ 0x838 │ │ │ │ + strbteq r4, [r0], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b f7c6c <__cxa_atexit@plt+0xead6c> │ │ │ │ - strbteq r5, [r0], #3964 @ 0xf7c │ │ │ │ + strbteq r4, [r0], #3964 @ 0xf7c │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10e400 <__cxa_atexit@plt+0x101500> │ │ │ │ ldr r7, [pc, #56] @ 10e424 <__cxa_atexit@plt+0x101524> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -263490,21 +263490,21 @@ │ │ │ │ b 10e43c <__cxa_atexit@plt+0x10153c> │ │ │ │ ldr r3, [pc, #32] @ 10e428 <__cxa_atexit@plt+0x101528> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 10e42c <__cxa_atexit@plt+0x10152c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - strbteq r3, [r0], #2880 @ 0xb40 │ │ │ │ - strbteq r5, [r0], #3780 @ 0xec4 │ │ │ │ + strbteq r2, [r0], #2880 @ 0xb40 │ │ │ │ + strbteq r4, [r0], #3780 @ 0xec4 │ │ │ │ andeq r4, r0, sl, asr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10e4cc <__cxa_atexit@plt+0x1015cc> │ │ │ │ @@ -263537,19 +263537,19 @@ │ │ │ │ stm r5, {r0, r3, r7} │ │ │ │ str r2, [r5, #12] │ │ │ │ b 102638 <__cxa_atexit@plt+0xf5738> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffedf4 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbteq r5, [r0], #3600 @ 0xe10 │ │ │ │ + strbteq r4, [r0], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, sl, asr #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #16]! │ │ │ │ ldr lr, [pc, #44] @ 10e528 <__cxa_atexit@plt+0x101628> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -263559,34 +263559,34 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ stm r5, {r2, r3, r7} │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #20] │ │ │ │ str lr, [r5, #24] │ │ │ │ b 102638 <__cxa_atexit@plt+0xf5738> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq r5, [r0], #3176 @ 0xc68 │ │ │ │ + strbteq r4, [r0], #3176 @ 0xc68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 10e558 <__cxa_atexit@plt+0x101658> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 10e55c <__cxa_atexit@plt+0x10165c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq lr, [r6, #-1600] @ 0xfffff9c0 │ │ │ │ - strbteq r5, [r0], #3124 @ 0xc34 │ │ │ │ + ldreq sp, [r6, #-1608] @ 0xfffff9b8 │ │ │ │ + strbteq r4, [r0], #3124 @ 0xc34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 9206a8 <__cxa_atexit@plt+0x9137a8> │ │ │ │ - strbteq r5, [r0], #3520 @ 0xdc0 │ │ │ │ + b 1767980 <__cxa_atexit@plt+0x175aa80> │ │ │ │ + strbteq r4, [r0], #3520 @ 0xdc0 │ │ │ │ andeq r4, r0, ip, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 10e5d8 <__cxa_atexit@plt+0x1016d8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -263618,36 +263618,36 @@ │ │ │ │ ldr r2, [pc, #96] @ 10e664 <__cxa_atexit@plt+0x101764> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r8, [pc, #80] @ 10e668 <__cxa_atexit@plt+0x101768> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r6, r9 │ │ │ │ b 10e640 <__cxa_atexit@plt+0x101740> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ 10e654 <__cxa_atexit@plt+0x101754> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r0], #1116 @ 0x45c │ │ │ │ + strbteq r4, [r0], #1116 @ 0x45c │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq lr, [r6, #-1056] @ 0xfffffbe0 │ │ │ │ + ldreq sp, [r6, #-1064] @ 0xfffffbd8 │ │ │ │ @ instruction: 0xfffe8cbc │ │ │ │ @ instruction: 0xfffe8c0c │ │ │ │ - ldreq lr, [r6, #-1220] @ 0xfffffb3c │ │ │ │ - strbteq r4, [r0], #824 @ 0x338 │ │ │ │ + ldreq sp, [r6, #-1228] @ 0xfffffb34 │ │ │ │ + strbteq r3, [r0], #824 @ 0x338 │ │ │ │ andeq r2, r0, fp, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 10e744 <__cxa_atexit@plt+0x101844> │ │ │ │ @@ -263695,22 +263695,22 @@ │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ stmib r5, {r7, ip} │ │ │ │ b d91f0 <__cxa_atexit@plt+0xcc2f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffe9f8 │ │ │ │ - ldreq lr, [r6, #-804] @ 0xfffffcdc │ │ │ │ + ldreq sp, [r6, #-812] @ 0xfffffcd4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldreq lr, [r6, #-1248] @ 0xfffffb20 │ │ │ │ - ldreq lr, [r6, #-692] @ 0xfffffd4c │ │ │ │ - strbteq r4, [r0], #572 @ 0x23c │ │ │ │ + ldreq sp, [r6, #-1256] @ 0xfffffb18 │ │ │ │ + ldreq sp, [r6, #-700] @ 0xfffffd44 │ │ │ │ + strbteq r3, [r0], #572 @ 0x23c │ │ │ │ andeq r0, r0, fp, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 10e7c8 <__cxa_atexit@plt+0x1018c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r1, [pc, #68] @ 10e7cc <__cxa_atexit@plt+0x1018cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ @@ -263727,37 +263727,37 @@ │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r7, [r5, #24] │ │ │ │ str r2, [r5, #8] │ │ │ │ b d91f0 <__cxa_atexit@plt+0xcc2f0> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq lr, [r6, #-1128] @ 0xfffffb98 │ │ │ │ - ldreq lr, [r6, #-568] @ 0xfffffdc8 │ │ │ │ + ldreq sp, [r6, #-1136] @ 0xfffffb90 │ │ │ │ + ldreq sp, [r6, #-576] @ 0xfffffdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005d4 <__cxa_atexit@plt+0x3f36d4> │ │ │ │ + b 3fed84 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10e818 <__cxa_atexit@plt+0x101918> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 10e820 <__cxa_atexit@plt+0x101920> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005dc <__cxa_atexit@plt+0x3f36dc> │ │ │ │ + b 3fed8c <__cxa_atexit@plt+0x3f1e8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r6, #-3732] @ 0xfffff16c │ │ │ │ - strbteq r5, [r0], #2696 @ 0xa88 │ │ │ │ + ldreq ip, [r6, #-3740] @ 0xfffff164 │ │ │ │ + strbteq r4, [r0], #2696 @ 0xa88 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10e880 <__cxa_atexit@plt+0x101980> │ │ │ │ ldr lr, [pc, #68] @ 10e888 <__cxa_atexit@plt+0x101988> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -263771,27 +263771,27 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 10e890 <__cxa_atexit@plt+0x101990> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 98c794 <__cxa_atexit@plt+0x97f894> │ │ │ │ + b 17d3a6c <__cxa_atexit@plt+0x17c6b6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq sp, [r6, #-3648] @ 0xfffff1c0 │ │ │ │ - ldreq sp, [r6, #-3736] @ 0xfffff168 │ │ │ │ + ldreq ip, [r6, #-3656] @ 0xfffff1b8 │ │ │ │ + ldreq ip, [r6, #-3744] @ 0xfffff160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbteq r5, [r0], #2532 @ 0x9e4 │ │ │ │ + strbteq r4, [r0], #2532 @ 0x9e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10e920 <__cxa_atexit@plt+0x101a20> │ │ │ │ ldr r1, [pc, #92] @ 10e92c <__cxa_atexit@plt+0x101a2c> │ │ │ │ @@ -263808,86 +263808,86 @@ │ │ │ │ ldr r9, [r7, #55] @ 0x37 │ │ │ │ ldr sl, [r7, #59] @ 0x3b │ │ │ │ ldr r3, [r7, #63] @ 0x3f │ │ │ │ ldr r2, [pc, #44] @ 10e934 <__cxa_atexit@plt+0x101a34> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3e9d98 <__cxa_atexit@plt+0x3dce98> │ │ │ │ + b 12316f0 <__cxa_atexit@plt+0x12247f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq sp, [r6, #-3512] @ 0xfffff248 │ │ │ │ + ldreq ip, [r6, #-3520] @ 0xfffff240 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r5, [r0], #2392 @ 0x958 │ │ │ │ + strbteq r4, [r0], #2392 @ 0x958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 10e968 <__cxa_atexit@plt+0x101a68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #55] @ 0x37 │ │ │ │ ldr sl, [r7, #59] @ 0x3b │ │ │ │ ldr r2, [r7, #63] @ 0x3f │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3e9d98 <__cxa_atexit@plt+0x3dce98> │ │ │ │ + b 12316f0 <__cxa_atexit@plt+0x12247f0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10e98c <__cxa_atexit@plt+0x101a8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 283c44 <__cxa_atexit@plt+0x276d44> │ │ │ │ - ldreq lr, [r6, #-436] @ 0xfffffe4c │ │ │ │ - strbteq r5, [r0], #404 @ 0x194 │ │ │ │ + b 10cb59c <__cxa_atexit@plt+0x10be69c> │ │ │ │ + ldreq sp, [r6, #-444] @ 0xfffffe44 │ │ │ │ + strbteq r4, [r0], #404 @ 0x194 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10e9c4 <__cxa_atexit@plt+0x101ac4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 10e9cc <__cxa_atexit@plt+0x101acc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f7ab4 <__cxa_atexit@plt+0xeabb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r6, #-3300] @ 0xfffff31c │ │ │ │ - strbteq r5, [r0], #340 @ 0x154 │ │ │ │ + ldreq ip, [r6, #-3308] @ 0xfffff314 │ │ │ │ + strbteq r4, [r0], #340 @ 0x154 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10ea04 <__cxa_atexit@plt+0x101b04> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 10ea0c <__cxa_atexit@plt+0x101b0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f7ab4 <__cxa_atexit@plt+0xeabb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r6, #-3236] @ 0xfffff35c │ │ │ │ - strbteq r5, [r0], #272 @ 0x110 │ │ │ │ + ldreq ip, [r6, #-3244] @ 0xfffff354 │ │ │ │ + strbteq r4, [r0], #272 @ 0x110 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b f7ab4 <__cxa_atexit@plt+0xeabb4> │ │ │ │ - strbteq r5, [r0], #248 @ 0xf8 │ │ │ │ + strbteq r4, [r0], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10ea84 <__cxa_atexit@plt+0x101b84> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -263900,25 +263900,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - ldreq sp, [r6, #-3124] @ 0xfffff3cc │ │ │ │ - strbteq r5, [r0], #124 @ 0x7c │ │ │ │ + ldreq ip, [r6, #-3132] @ 0xfffff3c4 │ │ │ │ + strbteq r4, [r0], #124 @ 0x7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10eb80 <__cxa_atexit@plt+0x101c80> │ │ │ │ ldr lr, [pc, #212] @ 10eba0 <__cxa_atexit@plt+0x101ca0> │ │ │ │ @@ -263971,22 +263971,22 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq sp, [r6, #-3008] @ 0xfffff440 │ │ │ │ + ldreq ip, [r6, #-3016] @ 0xfffff438 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - ldreq lr, [r6, #-308] @ 0xfffffecc │ │ │ │ - strbteq r4, [r0], #3948 @ 0xf6c │ │ │ │ + ldreq sp, [r6, #-316] @ 0xfffffec4 │ │ │ │ + strbteq r3, [r0], #3948 @ 0xf6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10ec4c <__cxa_atexit@plt+0x101d4c> │ │ │ │ @@ -264017,74 +264017,74 @@ │ │ │ │ str r2, [r3, #60] @ 0x3c │ │ │ │ str r3, [r3, #64] @ 0x40 │ │ │ │ sub r7, r6, #15 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - ldreq lr, [r6, #-88] @ 0xffffffa8 │ │ │ │ - strbteq r4, [r0], #3768 @ 0xeb8 │ │ │ │ + ldreq sp, [r6, #-96] @ 0xffffffa0 │ │ │ │ + strbteq r3, [r0], #3768 @ 0xeb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b f7ab4 <__cxa_atexit@plt+0xeabb4> │ │ │ │ - strbteq r4, [r0], #3744 @ 0xea0 │ │ │ │ + strbteq r3, [r0], #3744 @ 0xea0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10ecb8 <__cxa_atexit@plt+0x101db8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 10ecc0 <__cxa_atexit@plt+0x101dc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f7ab4 <__cxa_atexit@plt+0xeabb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r6, #-2544] @ 0xfffff610 │ │ │ │ - strbteq r4, [r0], #3680 @ 0xe60 │ │ │ │ + ldreq ip, [r6, #-2552] @ 0xfffff608 │ │ │ │ + strbteq r3, [r0], #3680 @ 0xe60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10ecf8 <__cxa_atexit@plt+0x101df8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 10ed00 <__cxa_atexit@plt+0x101e00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f7ab4 <__cxa_atexit@plt+0xeabb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r6, #-2480] @ 0xfffff650 │ │ │ │ + ldreq ip, [r6, #-2488] @ 0xfffff648 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10ed34 <__cxa_atexit@plt+0x101e34> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 10ed3c <__cxa_atexit@plt+0x101e3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r6, #-2420] @ 0xfffff68c │ │ │ │ - strbteq r4, [r0], #3552 @ 0xde0 │ │ │ │ + ldreq ip, [r6, #-2428] @ 0xfffff684 │ │ │ │ + strbteq r3, [r0], #3552 @ 0xde0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10ee28 <__cxa_atexit@plt+0x101f28> │ │ │ │ ldr r2, [pc, #228] @ 10ee48 <__cxa_atexit@plt+0x101f48> │ │ │ │ @@ -264141,21 +264141,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #68 @ 0x44 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - ldreq sp, [r6, #-3716] @ 0xfffff17c │ │ │ │ - strbteq r4, [r0], #3272 @ 0xcc8 │ │ │ │ + ldreq ip, [r6, #-3724] @ 0xfffff174 │ │ │ │ + strbteq r3, [r0], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10ef00 <__cxa_atexit@plt+0x102000> │ │ │ │ @@ -264190,20 +264190,20 @@ │ │ │ │ str r2, [r3, #60] @ 0x3c │ │ │ │ str r3, [r3, #64] @ 0x40 │ │ │ │ sub r7, r6, #15 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - ldreq sp, [r6, #-3480] @ 0xfffff268 │ │ │ │ - strbteq r4, [r0], #3080 @ 0xc08 │ │ │ │ + ldreq ip, [r6, #-3488] @ 0xfffff260 │ │ │ │ + strbteq r3, [r0], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10ef88 <__cxa_atexit@plt+0x102088> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -264221,26 +264221,26 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ sub r5, r6, #15 │ │ │ │ stmib r3, {r0, r1, lr} │ │ │ │ str r5, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r5, r2 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - ldreq sp, [r6, #-1852] @ 0xfffff8c4 │ │ │ │ - strbteq r5, [r0], #776 @ 0x308 │ │ │ │ + ldreq ip, [r6, #-1860] @ 0xfffff8bc │ │ │ │ + strbteq r4, [r0], #776 @ 0x308 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub ip, r5, #20 │ │ │ │ cmp fp, ip │ │ │ │ bhi 10f050 <__cxa_atexit@plt+0x102150> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -264271,27 +264271,27 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r5, [pc, #56] @ 10f078 <__cxa_atexit@plt+0x102178> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ mov r9, sl │ │ │ │ str r5, [r9, #24]! │ │ │ │ mov r5, ip │ │ │ │ - b 9d5268 <__cxa_atexit@plt+0x9c8368> │ │ │ │ + b 181c540 <__cxa_atexit@plt+0x180f640> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq sp, [r6, #-1708] @ 0xfffff954 │ │ │ │ + ldreq ip, [r6, #-1716] @ 0xfffff94c │ │ │ │ @ instruction: 0xfffff814 │ │ │ │ - ldreq sp, [r6, #-3112] @ 0xfffff3d8 │ │ │ │ - strbteq r5, [r0], #544 @ 0x220 │ │ │ │ + ldreq ip, [r6, #-3120] @ 0xfffff3d0 │ │ │ │ + strbteq r4, [r0], #544 @ 0x220 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10f10c <__cxa_atexit@plt+0x10220c> │ │ │ │ @@ -264321,19 +264321,19 @@ │ │ │ │ str r7, [r3, #56] @ 0x38 │ │ │ │ str r3, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff810 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - ldreq sp, [r6, #-2968] @ 0xfffff468 │ │ │ │ + ldreq ip, [r6, #-2976] @ 0xfffff460 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10f1f0 <__cxa_atexit@plt+0x1022f0> │ │ │ │ ldr lr, [pc, #180] @ 10f1f8 <__cxa_atexit@plt+0x1022f8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -264379,19 +264379,19 @@ │ │ │ │ ldr r7, [pc, #36] @ 10f20c <__cxa_atexit@plt+0x10230c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq sp, [r6, #-1352] @ 0xfffffab8 │ │ │ │ + ldreq ip, [r6, #-1360] @ 0xfffffab0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq sp, [r6, #-1268] @ 0xfffffb0c │ │ │ │ - ldreq sp, [r6, #-1356] @ 0xfffffab4 │ │ │ │ - ldreq sp, [r6, #-1316] @ 0xfffffadc │ │ │ │ + ldreq ip, [r6, #-1276] @ 0xfffffb04 │ │ │ │ + ldreq ip, [r6, #-1364] @ 0xfffffaac │ │ │ │ + ldreq ip, [r6, #-1324] @ 0xfffffad4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 10f238 <__cxa_atexit@plt+0x102338> │ │ │ │ ldr r7, [pc, #116] @ 10f2a0 <__cxa_atexit@plt+0x1023a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -264419,33 +264419,33 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 10f2a4 <__cxa_atexit@plt+0x1023a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq sp, [r6, #-1100] @ 0xfffffbb4 │ │ │ │ - ldreq sp, [r6, #-1172] @ 0xfffffb6c │ │ │ │ - ldreq sp, [r6, #-1148] @ 0xfffffb84 │ │ │ │ + ldreq ip, [r6, #-1108] @ 0xfffffbac │ │ │ │ + ldreq ip, [r6, #-1180] @ 0xfffffb64 │ │ │ │ + ldreq ip, [r6, #-1156] @ 0xfffffb7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #32] @ 10f2e0 <__cxa_atexit@plt+0x1023e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 10f2e4 <__cxa_atexit@plt+0x1023e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #3 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r6, #-1024] @ 0xfffffc00 │ │ │ │ - ldreq sp, [r6, #-1092] @ 0xfffffbbc │ │ │ │ + ldreq ip, [r6, #-1032] @ 0xfffffbf8 │ │ │ │ + ldreq ip, [r6, #-1100] @ 0xfffffbb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10f3b0 <__cxa_atexit@plt+0x1024b0> │ │ │ │ ldr lr, [pc, #180] @ 10f3b8 <__cxa_atexit@plt+0x1024b8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -264491,19 +264491,19 @@ │ │ │ │ ldr r7, [pc, #36] @ 10f3cc <__cxa_atexit@plt+0x1024cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq sp, [r6, #-904] @ 0xfffffc78 │ │ │ │ + ldreq ip, [r6, #-912] @ 0xfffffc70 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq sp, [r6, #-820] @ 0xfffffccc │ │ │ │ - ldreq sp, [r6, #-908] @ 0xfffffc74 │ │ │ │ - ldreq sp, [r6, #-868] @ 0xfffffc9c │ │ │ │ + ldreq ip, [r6, #-828] @ 0xfffffcc4 │ │ │ │ + ldreq ip, [r6, #-916] @ 0xfffffc6c │ │ │ │ + ldreq ip, [r6, #-876] @ 0xfffffc94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 10f3f8 <__cxa_atexit@plt+0x1024f8> │ │ │ │ ldr r7, [pc, #116] @ 10f460 <__cxa_atexit@plt+0x102560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -264531,33 +264531,33 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 10f464 <__cxa_atexit@plt+0x102564> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq sp, [r6, #-652] @ 0xfffffd74 │ │ │ │ - ldreq sp, [r6, #-724] @ 0xfffffd2c │ │ │ │ - ldreq sp, [r6, #-700] @ 0xfffffd44 │ │ │ │ + ldreq ip, [r6, #-660] @ 0xfffffd6c │ │ │ │ + ldreq ip, [r6, #-732] @ 0xfffffd24 │ │ │ │ + ldreq ip, [r6, #-708] @ 0xfffffd3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #32] @ 10f4a0 <__cxa_atexit@plt+0x1025a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 10f4a4 <__cxa_atexit@plt+0x1025a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #3 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r6, #-576] @ 0xfffffdc0 │ │ │ │ - ldreq sp, [r6, #-644] @ 0xfffffd7c │ │ │ │ + ldreq ip, [r6, #-584] @ 0xfffffdb8 │ │ │ │ + ldreq ip, [r6, #-652] @ 0xfffffd74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10f570 <__cxa_atexit@plt+0x102670> │ │ │ │ ldr lr, [pc, #180] @ 10f578 <__cxa_atexit@plt+0x102678> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -264603,19 +264603,19 @@ │ │ │ │ ldr r7, [pc, #36] @ 10f58c <__cxa_atexit@plt+0x10268c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq sp, [r6, #-456] @ 0xfffffe38 │ │ │ │ + ldreq ip, [r6, #-464] @ 0xfffffe30 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq sp, [r6, #-372] @ 0xfffffe8c │ │ │ │ - ldreq sp, [r6, #-460] @ 0xfffffe34 │ │ │ │ - ldreq sp, [r6, #-420] @ 0xfffffe5c │ │ │ │ + ldreq ip, [r6, #-380] @ 0xfffffe84 │ │ │ │ + ldreq ip, [r6, #-468] @ 0xfffffe2c │ │ │ │ + ldreq ip, [r6, #-428] @ 0xfffffe54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 10f5b8 <__cxa_atexit@plt+0x1026b8> │ │ │ │ ldr r7, [pc, #116] @ 10f620 <__cxa_atexit@plt+0x102720> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -264643,34 +264643,34 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 10f624 <__cxa_atexit@plt+0x102724> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq sp, [r6, #-204] @ 0xffffff34 │ │ │ │ - ldreq sp, [r6, #-276] @ 0xfffffeec │ │ │ │ - ldreq sp, [r6, #-252] @ 0xffffff04 │ │ │ │ + ldreq ip, [r6, #-212] @ 0xffffff2c │ │ │ │ + ldreq ip, [r6, #-284] @ 0xfffffee4 │ │ │ │ + ldreq ip, [r6, #-260] @ 0xfffffefc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #32] @ 10f660 <__cxa_atexit@plt+0x102760> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 10f664 <__cxa_atexit@plt+0x102764> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #3 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r6, #-128] @ 0xffffff80 │ │ │ │ - ldreq sp, [r6, #-196] @ 0xffffff3c │ │ │ │ - strbteq r4, [r0], #2496 @ 0x9c0 │ │ │ │ + ldreq ip, [r6, #-136] @ 0xffffff78 │ │ │ │ + ldreq ip, [r6, #-204] @ 0xffffff34 │ │ │ │ + strbteq r3, [r0], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #144 @ 0x90 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10f894 <__cxa_atexit@plt+0x102994> │ │ │ │ @@ -264806,16 +264806,16 @@ │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - strbteq r4, [r0], #1920 @ 0x780 │ │ │ │ - ldreq r3, [r2], #1696 @ 0x6a0 │ │ │ │ + strbteq r3, [r0], #1920 @ 0x780 │ │ │ │ + ldreq r3, [r2], #928 @ 0x3a0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #164 @ 0xa4 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10fa44 <__cxa_atexit@plt+0x102b44> │ │ │ │ ldr r1, [pc, #384] @ 10fa50 <__cxa_atexit@plt+0x102b50> │ │ │ │ @@ -264911,29 +264911,29 @@ │ │ │ │ mov r5, r7 │ │ │ │ ldr r9, [sp, #24] │ │ │ │ ldr sl, [sp, #20] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ b 106274 <__cxa_atexit@plt+0xf9374> │ │ │ │ mov r3, #164 @ 0xa4 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ - ldreq ip, [r6, #-3960] @ 0xfffff088 │ │ │ │ - ldreq sp, [r6, #-728] @ 0xfffffd28 │ │ │ │ + ldreq fp, [r6, #-3968] @ 0xfffff080 │ │ │ │ + ldreq ip, [r6, #-736] @ 0xfffffd20 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10fa80 <__cxa_atexit@plt+0x102b80> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ - strbteq r3, [r0], #3564 @ 0xdec │ │ │ │ - strbteq r4, [r0], #1884 @ 0x75c │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ + strbteq r2, [r0], #3564 @ 0xdec │ │ │ │ + strbteq r3, [r0], #1884 @ 0x75c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub lr, r5, #4 │ │ │ │ cmp fp, lr │ │ │ │ bhi 10fcd4 <__cxa_atexit@plt+0x102dd4> │ │ │ │ @@ -265072,33 +265072,33 @@ │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [pc, #56] @ 10fcf8 <__cxa_atexit@plt+0x102df8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ - b 942bdc <__cxa_atexit@plt+0x935cdc> │ │ │ │ + b 1789eb4 <__cxa_atexit@plt+0x177cfb4> │ │ │ │ mov r6, r9 │ │ │ │ b 10fce4 <__cxa_atexit@plt+0x102de4> │ │ │ │ mov r5, #152 @ 0x98 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq ip, [r6, #-3720] @ 0xfffff178 │ │ │ │ + ldreq fp, [r6, #-3728] @ 0xfffff170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10fd18 <__cxa_atexit@plt+0x102e18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - ldreq ip, [r6, #-3568] @ 0xfffff210 │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + ldreq fp, [r6, #-3576] @ 0xfffff208 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10fde4 <__cxa_atexit@plt+0x102ee4> │ │ │ │ ldr lr, [pc, #180] @ 10fdec <__cxa_atexit@plt+0x102eec> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -265144,19 +265144,19 @@ │ │ │ │ ldr r7, [pc, #36] @ 10fe00 <__cxa_atexit@plt+0x102f00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq ip, [r6, #-2388] @ 0xfffff6ac │ │ │ │ + ldreq fp, [r6, #-2396] @ 0xfffff6a4 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq ip, [r6, #-2304] @ 0xfffff700 │ │ │ │ - ldreq ip, [r6, #-2392] @ 0xfffff6a8 │ │ │ │ - ldreq ip, [r6, #-2352] @ 0xfffff6d0 │ │ │ │ + ldreq fp, [r6, #-2312] @ 0xfffff6f8 │ │ │ │ + ldreq fp, [r6, #-2400] @ 0xfffff6a0 │ │ │ │ + ldreq fp, [r6, #-2360] @ 0xfffff6c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 10fe2c <__cxa_atexit@plt+0x102f2c> │ │ │ │ ldr r7, [pc, #116] @ 10fe94 <__cxa_atexit@plt+0x102f94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -265184,34 +265184,34 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 10fe98 <__cxa_atexit@plt+0x102f98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq ip, [r6, #-2136] @ 0xfffff7a8 │ │ │ │ - ldreq ip, [r6, #-2208] @ 0xfffff760 │ │ │ │ - ldreq ip, [r6, #-2184] @ 0xfffff778 │ │ │ │ + ldreq fp, [r6, #-2144] @ 0xfffff7a0 │ │ │ │ + ldreq fp, [r6, #-2216] @ 0xfffff758 │ │ │ │ + ldreq fp, [r6, #-2192] @ 0xfffff770 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #32] @ 10fed4 <__cxa_atexit@plt+0x102fd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 10fed8 <__cxa_atexit@plt+0x102fd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #3 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r6, #-2060] @ 0xfffff7f4 │ │ │ │ - ldreq ip, [r6, #-2128] @ 0xfffff7b0 │ │ │ │ - strbteq r4, [r0], #332 @ 0x14c │ │ │ │ + ldreq fp, [r6, #-2068] @ 0xfffff7ec │ │ │ │ + ldreq fp, [r6, #-2136] @ 0xfffff7a8 │ │ │ │ + strbteq r3, [r0], #332 @ 0x14c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #152 @ 0x98 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 110118 <__cxa_atexit@plt+0x103218> │ │ │ │ @@ -265351,17 +265351,17 @@ │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ - ldreq ip, [r6, #-1888] @ 0xfffff8a0 │ │ │ │ - strbteq r3, [r0], #3832 @ 0xef8 │ │ │ │ - ldreq r2, [r2], #3620 @ 0xe24 │ │ │ │ + ldreq fp, [r6, #-1896] @ 0xfffff898 │ │ │ │ + strbteq r2, [r0], #3832 @ 0xef8 │ │ │ │ + ldreq r2, [r2], #2852 @ 0xb24 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #164 @ 0xa4 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1102bc <__cxa_atexit@plt+0x1033bc> │ │ │ │ ldr r1, [pc, #368] @ 1102c8 <__cxa_atexit@plt+0x1033c8> │ │ │ │ @@ -265453,19 +265453,19 @@ │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ ldr sl, [sp, #20] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ b 106274 <__cxa_atexit@plt+0xf9374> │ │ │ │ mov r3, #164 @ 0xa4 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - ldreq ip, [r6, #-1768] @ 0xfffff918 │ │ │ │ - ldreq ip, [r6, #-2636] @ 0xfffff5b4 │ │ │ │ - strbteq r3, [r0], #3836 @ 0xefc │ │ │ │ + ldreq fp, [r6, #-1776] @ 0xfffff910 │ │ │ │ + ldreq fp, [r6, #-2644] @ 0xfffff5ac │ │ │ │ + strbteq r2, [r0], #3836 @ 0xefc │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #156 @ 0x9c │ │ │ │ cmp fp, r2 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ strls r6, [sp, #104] @ 0x68 │ │ │ │ ldrls r6, [pc, #532] @ 11050c <__cxa_atexit@plt+0x10360c> │ │ │ │ @@ -265600,19 +265600,19 @@ │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ ldrls r4, [sp, #92] @ 0x5c │ │ │ │ ldrls r5, [sp, #32] │ │ │ │ ldrls r6, [sp, #104] @ 0x68 │ │ │ │ ldrls fp, [sp, #68] @ 0x44 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - ldreq ip, [r6, #-884] @ 0xfffffc8c │ │ │ │ - strbteq r3, [r0], #1608 @ 0x648 │ │ │ │ - strbteq r3, [r0], #1552 @ 0x610 │ │ │ │ - strbteq r3, [r0], #2828 @ 0xb0c │ │ │ │ - ldreq r2, [r2], #2628 @ 0xa44 │ │ │ │ + ldreq fp, [r6, #-892] @ 0xfffffc84 │ │ │ │ + strbteq r2, [r0], #1608 @ 0x648 │ │ │ │ + strbteq r2, [r0], #1552 @ 0x610 │ │ │ │ + strbteq r2, [r0], #2828 @ 0xb0c │ │ │ │ + ldreq r2, [r2], #1860 @ 0x744 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #188 @ 0xbc │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1106bc <__cxa_atexit@plt+0x1037bc> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ @@ -265709,20 +265709,20 @@ │ │ │ │ sub r7, r6, #19 │ │ │ │ ldr r0, [r5, #148]! @ 0x94 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #188 @ 0xbc │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ - strbteq r3, [r0], #1168 @ 0x490 │ │ │ │ - ldreq ip, [r6, #-620] @ 0xfffffd94 │ │ │ │ - ldreq ip, [r6, #-572] @ 0xfffffdc4 │ │ │ │ - ldreq ip, [r6, #-148] @ 0xffffff6c │ │ │ │ + strbteq r2, [r0], #1168 @ 0x490 │ │ │ │ + ldreq fp, [r6, #-628] @ 0xfffffd8c │ │ │ │ + ldreq fp, [r6, #-580] @ 0xfffffdbc │ │ │ │ + ldreq fp, [r6, #-156] @ 0xffffff64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1107a4 <__cxa_atexit@plt+0x1038a4> │ │ │ │ ldr lr, [pc, #180] @ 1107ac <__cxa_atexit@plt+0x1038ac> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -265768,19 +265768,19 @@ │ │ │ │ ldr r7, [pc, #36] @ 1107c0 <__cxa_atexit@plt+0x1038c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq fp, [r6, #-3988] @ 0xfffff06c │ │ │ │ + ldreq sl, [r6, #-3996] @ 0xfffff064 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq fp, [r6, #-3904] @ 0xfffff0c0 │ │ │ │ - ldreq fp, [r6, #-3992] @ 0xfffff068 │ │ │ │ - ldreq fp, [r6, #-3952] @ 0xfffff090 │ │ │ │ + ldreq sl, [r6, #-3912] @ 0xfffff0b8 │ │ │ │ + ldreq sl, [r6, #-4000] @ 0xfffff060 │ │ │ │ + ldreq sl, [r6, #-3960] @ 0xfffff088 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1107ec <__cxa_atexit@plt+0x1038ec> │ │ │ │ ldr r7, [pc, #116] @ 110854 <__cxa_atexit@plt+0x103954> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -265808,34 +265808,34 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 110858 <__cxa_atexit@plt+0x103958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq fp, [r6, #-3736] @ 0xfffff168 │ │ │ │ - ldreq fp, [r6, #-3808] @ 0xfffff120 │ │ │ │ - ldreq fp, [r6, #-3784] @ 0xfffff138 │ │ │ │ + ldreq sl, [r6, #-3744] @ 0xfffff160 │ │ │ │ + ldreq sl, [r6, #-3816] @ 0xfffff118 │ │ │ │ + ldreq sl, [r6, #-3792] @ 0xfffff130 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #32] @ 110894 <__cxa_atexit@plt+0x103994> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 110898 <__cxa_atexit@plt+0x103998> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #3 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r6, #-3660] @ 0xfffff1b4 │ │ │ │ - ldreq fp, [r6, #-3728] @ 0xfffff170 │ │ │ │ - strbteq r3, [r0], #2608 @ 0xa30 │ │ │ │ + ldreq sl, [r6, #-3668] @ 0xfffff1ac │ │ │ │ + ldreq sl, [r6, #-3736] @ 0xfffff168 │ │ │ │ + strbteq r2, [r0], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r1, r5, #160 @ 0xa0 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 110b5c <__cxa_atexit@plt+0x103c5c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -266002,28 +266002,28 @@ │ │ │ │ ldr r6, [sp, #136] @ 0x88 │ │ │ │ str r6, [r5, #-148] @ 0xffffff6c │ │ │ │ ldr r6, [sp, #140] @ 0x8c │ │ │ │ str r6, [r5, #-152] @ 0xffffff68 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add fp, sp, #72 @ 0x48 │ │ │ │ ldm fp, {r5, r6, fp} │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ - ldreq fp, [r6, #-3520] @ 0xfffff240 │ │ │ │ + ldreq sl, [r6, #-3528] @ 0xfffff238 │ │ │ │ @ instruction: 0xffffe598 │ │ │ │ - strbteq r1, [r0], #1108 @ 0x454 │ │ │ │ - strbteq r3, [r0], #1780 @ 0x6f4 │ │ │ │ - ldreq r2, [r2], #996 @ 0x3e4 │ │ │ │ + strbteq r0, [r0], #1108 @ 0x454 │ │ │ │ + strbteq r2, [r0], #1780 @ 0x6f4 │ │ │ │ + ldreq r2, [r2], #228 @ 0xe4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 110bbc <__cxa_atexit@plt+0x103cbc> │ │ │ │ ldr r3, [pc, #56] @ 110be0 <__cxa_atexit@plt+0x103ce0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -266033,22 +266033,22 @@ │ │ │ │ b 110bf8 <__cxa_atexit@plt+0x103cf8> │ │ │ │ ldr r3, [pc, #32] @ 110be4 <__cxa_atexit@plt+0x103ce4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 110be8 <__cxa_atexit@plt+0x103ce8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #148] @ 0x94 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - strbteq r1, [r0], #1000 @ 0x3e8 │ │ │ │ - strbteq r3, [r0], #1492 @ 0x5d4 │ │ │ │ - ldreq r2, [r2], #908 @ 0x38c │ │ │ │ + strbteq r0, [r0], #1000 @ 0x3e8 │ │ │ │ + strbteq r2, [r0], #1492 @ 0x5d4 │ │ │ │ + ldreq r2, [r2], #140 @ 0x8c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #164 @ 0xa4 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 110d80 <__cxa_atexit@plt+0x103e80> │ │ │ │ ldr r1, [pc, #376] @ 110d8c <__cxa_atexit@plt+0x103e8c> │ │ │ │ @@ -266142,40 +266142,40 @@ │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ ldr sl, [sp, #20] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ b 106274 <__cxa_atexit@plt+0xf9374> │ │ │ │ mov r3, #164 @ 0xa4 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ - ldreq fp, [r6, #-3116] @ 0xfffff3d4 │ │ │ │ - ldreq fp, [r6, #-3984] @ 0xfffff070 │ │ │ │ + ldreq sl, [r6, #-3124] @ 0xfffff3cc │ │ │ │ + ldreq sl, [r6, #-3992] @ 0xfffff068 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r3, [r0], #1048 @ 0x418 │ │ │ │ + strbteq r2, [r0], #1048 @ 0x418 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 110dc8 <__cxa_atexit@plt+0x103ec8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 110dcc <__cxa_atexit@plt+0x103ecc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq fp, [r6, #-3536] @ 0xfffff230 │ │ │ │ - strbteq r3, [r0], #996 @ 0x3e4 │ │ │ │ + ldreq sl, [r6, #-3544] @ 0xfffff228 │ │ │ │ + strbteq r2, [r0], #996 @ 0x3e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 91fc74 <__cxa_atexit@plt+0x912d74> │ │ │ │ - strbteq r3, [r0], #1144 @ 0x478 │ │ │ │ - ldreq r2, [r2], #412 @ 0x19c │ │ │ │ + b 1766f4c <__cxa_atexit@plt+0x175a04c> │ │ │ │ + strbteq r2, [r0], #1144 @ 0x478 │ │ │ │ + ldreq r1, [r2], #3740 @ 0xe9c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 110f90 <__cxa_atexit@plt+0x104090> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #152 @ 0x98 │ │ │ │ @@ -266271,31 +266271,31 @@ │ │ │ │ str r6, [r9, #148] @ 0x94 │ │ │ │ add r5, r5, #152 @ 0x98 │ │ │ │ ldr r8, [pc, #68] @ 110fc4 <__cxa_atexit@plt+0x1040c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ - b 939a98 <__cxa_atexit@plt+0x92cb98> │ │ │ │ + b 1780d70 <__cxa_atexit@plt+0x1773e70> │ │ │ │ ldr r3, [pc, #32] @ 110fb8 <__cxa_atexit@plt+0x1040b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 110fbc <__cxa_atexit@plt+0x1040bc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #148] @ 0x94 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ mov r3, #152 @ 0x98 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbteq r0, [r0], #4036 @ 0xfc4 │ │ │ │ + ldrbeq pc, [pc], #4036 @ 110fc4 <__cxa_atexit@plt+0x1040c4> @ │ │ │ │ @ instruction: 0xfffff4c0 │ │ │ │ - ldreq fp, [r6, #-3088] @ 0xfffff3f0 │ │ │ │ - strbteq r3, [r0], #636 @ 0x27c │ │ │ │ - ldreq r1, [r2], #4040 @ 0xfc8 │ │ │ │ + ldreq sl, [r6, #-3096] @ 0xfffff3e8 │ │ │ │ + strbteq r2, [r0], #636 @ 0x27c │ │ │ │ + ldreq r1, [r2], #3272 @ 0xcc8 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 111170 <__cxa_atexit@plt+0x104270> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #152 @ 0x98 │ │ │ │ @@ -266391,80 +266391,80 @@ │ │ │ │ ldr r4, [sp, #28] │ │ │ │ str r4, [r8, #144] @ 0x90 │ │ │ │ str r6, [r8, #148] @ 0x94 │ │ │ │ str r3, [r5, #148]! @ 0x94 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ - b 4006a4 <__cxa_atexit@plt+0x3f37a4> │ │ │ │ + b 3fee3c <__cxa_atexit@plt+0x3f1f3c> │ │ │ │ ldr r3, [pc, #32] @ 111198 <__cxa_atexit@plt+0x104298> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 11119c <__cxa_atexit@plt+0x10429c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #148] @ 0x94 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ mov r3, #152 @ 0x98 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbteq r0, [r0], #3616 @ 0xe20 │ │ │ │ + ldrbeq pc, [pc], #3616 @ 1111a4 <__cxa_atexit@plt+0x1042a4> @ │ │ │ │ @ instruction: 0xffffea90 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r2, [r0], #4088 @ 0xff8 │ │ │ │ + strbteq r1, [r0], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1111d4 <__cxa_atexit@plt+0x1042d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1111d8 <__cxa_atexit@plt+0x1042d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 4006ac <__cxa_atexit@plt+0x3f37ac> │ │ │ │ + b 3fee44 <__cxa_atexit@plt+0x3f1f44> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq fp, [r6, #-2496] @ 0xfffff640 │ │ │ │ - strbteq r2, [r0], #2384 @ 0x950 │ │ │ │ + ldreq sl, [r6, #-2504] @ 0xfffff638 │ │ │ │ + strbteq r1, [r0], #2384 @ 0x950 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b f7c6c <__cxa_atexit@plt+0xead6c> │ │ │ │ - strbteq r3, [r0], #52 @ 0x34 │ │ │ │ - ldreq r1, [r2], #3496 @ 0xda8 │ │ │ │ + strbteq r2, [r0], #52 @ 0x34 │ │ │ │ + ldreq r1, [r2], #2728 @ 0xaa8 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 111228 <__cxa_atexit@plt+0x104328> │ │ │ │ ldr r3, [pc, #56] @ 11124c <__cxa_atexit@plt+0x10434c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #148]! @ 0x94 │ │ │ │ ldr r9, [r5, #-144] @ 0xffffff70 │ │ │ │ ldr r8, [pc, #44] @ 111250 <__cxa_atexit@plt+0x104350> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4964ec <__cxa_atexit@plt+0x4895ec> │ │ │ │ + b 12dcffc <__cxa_atexit@plt+0x12d00fc> │ │ │ │ ldr r3, [pc, #20] @ 111244 <__cxa_atexit@plt+0x104344> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 111248 <__cxa_atexit@plt+0x104348> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #148] @ 0x94 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbteq r0, [r0], #3412 @ 0xd54 │ │ │ │ + ldrbeq pc, [pc], #3412 @ 111250 <__cxa_atexit@plt+0x104350> @ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbteq r2, [r0], #2524 @ 0x9dc │ │ │ │ - strbteq r2, [r0], #2264 @ 0x8d8 │ │ │ │ + strbteq r1, [r0], #2524 @ 0x9dc │ │ │ │ + strbteq r1, [r0], #2264 @ 0x8d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b f7c6c <__cxa_atexit@plt+0xead6c> │ │ │ │ - strbteq r2, [r0], #4008 @ 0xfa8 │ │ │ │ - ldreq r1, [r2], #3388 @ 0xd3c │ │ │ │ + strbteq r1, [r0], #4008 @ 0xfa8 │ │ │ │ + ldreq r1, [r2], #2620 @ 0xa3c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1112a0 <__cxa_atexit@plt+0x1043a0> │ │ │ │ ldr r3, [pc, #56] @ 1112c4 <__cxa_atexit@plt+0x1043c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -266474,22 +266474,22 @@ │ │ │ │ b 1112dc <__cxa_atexit@plt+0x1043dc> │ │ │ │ ldr r3, [pc, #32] @ 1112c8 <__cxa_atexit@plt+0x1043c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 1112cc <__cxa_atexit@plt+0x1043cc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #148] @ 0x94 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - strbteq r0, [r0], #3232 @ 0xca0 │ │ │ │ - strbteq r2, [r0], #3876 @ 0xf24 │ │ │ │ - ldreq r1, [r2], #3300 @ 0xce4 │ │ │ │ + ldrbeq pc, [pc], #3232 @ 1112d4 <__cxa_atexit@plt+0x1043d4> @ │ │ │ │ + strbteq r1, [r0], #3876 @ 0xf24 │ │ │ │ + ldreq r1, [r2], #2532 @ 0x9e4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #164 @ 0xa4 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 111464 <__cxa_atexit@plt+0x104564> │ │ │ │ ldr r1, [pc, #376] @ 111470 <__cxa_atexit@plt+0x104570> │ │ │ │ @@ -266583,40 +266583,40 @@ │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ ldr sl, [sp, #20] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ b 106274 <__cxa_atexit@plt+0xf9374> │ │ │ │ mov r3, #164 @ 0xa4 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffdff4 │ │ │ │ - ldreq fp, [r6, #-1352] @ 0xfffffab8 │ │ │ │ - ldreq fp, [r6, #-2220] @ 0xfffff754 │ │ │ │ + ldreq sl, [r6, #-1360] @ 0xfffffab0 │ │ │ │ + ldreq sl, [r6, #-2228] @ 0xfffff74c │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbteq r2, [r0], #3348 @ 0xd14 │ │ │ │ + strbteq r1, [r0], #3348 @ 0xd14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1114ac <__cxa_atexit@plt+0x1045ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1114b0 <__cxa_atexit@plt+0x1045b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq fp, [r6, #-1772] @ 0xfffff914 │ │ │ │ - strbteq r2, [r0], #3296 @ 0xce0 │ │ │ │ + ldreq sl, [r6, #-1780] @ 0xfffff90c │ │ │ │ + strbteq r1, [r0], #3296 @ 0xce0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 9206a8 <__cxa_atexit@plt+0x9137a8> │ │ │ │ - strbteq r2, [r0], #3384 @ 0xd38 │ │ │ │ - ldreq r1, [r2], #2804 @ 0xaf4 │ │ │ │ + b 1767980 <__cxa_atexit@plt+0x175aa80> │ │ │ │ + strbteq r1, [r0], #3384 @ 0xd38 │ │ │ │ + ldreq r1, [r2], #2036 @ 0x7f4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 111508 <__cxa_atexit@plt+0x104608> │ │ │ │ ldr r6, [pc, #144] @ 111580 <__cxa_atexit@plt+0x104680> │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -266638,34 +266638,34 @@ │ │ │ │ ldr r2, [pc, #84] @ 111588 <__cxa_atexit@plt+0x104688> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r8, [pc, #68] @ 11158c <__cxa_atexit@plt+0x10468c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 111568 <__cxa_atexit@plt+0x104668> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ 11157c <__cxa_atexit@plt+0x10467c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbteq r2, [r0], #1420 @ 0x58c │ │ │ │ + strbteq r1, [r0], #1420 @ 0x58c │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffe61f4 │ │ │ │ @ instruction: 0xfffe6140 │ │ │ │ - ldreq fp, [r6, #-1428] @ 0xfffffa6c │ │ │ │ - strbteq r2, [r0], #296 @ 0x128 │ │ │ │ - ldreq r1, [r2], #2620 @ 0xa3c │ │ │ │ + ldreq sl, [r6, #-1436] @ 0xfffffa64 │ │ │ │ + strbteq r1, [r0], #296 @ 0x128 │ │ │ │ + ldreq r1, [r2], #1852 @ 0x73c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #164 @ 0xa4 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 111780 <__cxa_atexit@plt+0x104880> │ │ │ │ @@ -266783,20 +266783,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ bx r0 │ │ │ │ mov r7, #164 @ 0xa4 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffdb68 │ │ │ │ - ldreq fp, [r6, #-644] @ 0xfffffd7c │ │ │ │ - ldreq fp, [r6, #-1504] @ 0xfffffa20 │ │ │ │ + ldreq sl, [r6, #-652] @ 0xfffffd74 │ │ │ │ + ldreq sl, [r6, #-1512] @ 0xfffffa18 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbteq r1, [r0], #3864 @ 0xf18 │ │ │ │ + strbteq r0, [r0], #3864 @ 0xf18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldmdb r5, {r3, sl} │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ b f3c74 <__cxa_atexit@plt+0xe6d74> │ │ │ │ @@ -266807,19 +266807,19 @@ │ │ │ │ bhi 1117f0 <__cxa_atexit@plt+0x1048f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1117f8 <__cxa_atexit@plt+0x1048f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005dc <__cxa_atexit@plt+0x3f36dc> │ │ │ │ + b 3fed8c <__cxa_atexit@plt+0x3f1e8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r6, #-3772] @ 0xfffff144 │ │ │ │ - strbteq r2, [r0], #3412 @ 0xd54 │ │ │ │ + ldreq r9, [r6, #-3780] @ 0xfffff13c │ │ │ │ + strbteq r1, [r0], #3412 @ 0xd54 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #168 @ 0xa8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 111854 <__cxa_atexit@plt+0x104954> │ │ │ │ ldr r3, [pc, #68] @ 111864 <__cxa_atexit@plt+0x104964> │ │ │ │ @@ -266838,16 +266838,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 111868 <__cxa_atexit@plt+0x104968> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq r2, [r0], #3344 @ 0xd10 │ │ │ │ - strbteq r2, [r0], #3304 @ 0xce8 │ │ │ │ + strbteq r1, [r0], #3344 @ 0xd10 │ │ │ │ + strbteq r1, [r0], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -267013,21 +267013,21 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff8510 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strbteq r2, [r0], #2560 @ 0xa00 │ │ │ │ - ldreq r1, [r2], #1184 @ 0x4a0 │ │ │ │ + strbteq r1, [r0], #2560 @ 0xa00 │ │ │ │ + ldreq r1, [r2], #416 @ 0x1a0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 111b64 <__cxa_atexit@plt+0x104c64> │ │ │ │ ldr r3, [pc, #64] @ 111b98 <__cxa_atexit@plt+0x104c98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #152] @ 0x98 │ │ │ │ @@ -267043,16 +267043,16 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 111db0 <__cxa_atexit@plt+0x104eb0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbteq r2, [r0], #1860 @ 0x744 │ │ │ │ - ldreq r1, [r2], #1096 @ 0x448 │ │ │ │ + strbteq r1, [r0], #1860 @ 0x744 │ │ │ │ + ldreq r1, [r2], #328 @ 0x148 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #188 @ 0xbc │ │ │ │ cmp r3, r6 │ │ │ │ bcc 111d90 <__cxa_atexit@plt+0x104e90> │ │ │ │ str r6, [sp] │ │ │ │ @@ -267157,32 +267157,32 @@ │ │ │ │ bne 111d68 <__cxa_atexit@plt+0x104e68> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #176 @ 0xb0 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ mov r6, r3 │ │ │ │ ldr r9, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b 4006b4 <__cxa_atexit@plt+0x3f37b4> │ │ │ │ + b 3fee4c <__cxa_atexit@plt+0x3f1f4c> │ │ │ │ ldr r6, [pc, #48] @ 111da0 <__cxa_atexit@plt+0x104ea0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r8, #180]! @ 0xb4 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ str r6, [r8, #8] │ │ │ │ add r5, r5, #176 @ 0xb0 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r6, [sp] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b a217f8 <__cxa_atexit@plt+0xa148f8> │ │ │ │ + b 1868ad0 <__cxa_atexit@plt+0x185bbd0> │ │ │ │ mov r3, #188 @ 0xbc │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffec60 │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ - strbteq r2, [r0], #1924 @ 0x784 │ │ │ │ - ldreq r1, [r2], #588 @ 0x24c │ │ │ │ + strbteq r1, [r0], #1924 @ 0x784 │ │ │ │ + ldreq r0, [r2], #3916 @ 0xf4c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 111ddc <__cxa_atexit@plt+0x104edc> │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 111df0 <__cxa_atexit@plt+0x104ef0> │ │ │ │ @@ -267217,15 +267217,15 @@ │ │ │ │ bne 111e74 <__cxa_atexit@plt+0x104f74> │ │ │ │ ldr r3, [pc, #76] @ 111e90 <__cxa_atexit@plt+0x104f90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #72] @ 111e94 <__cxa_atexit@plt+0x104f94> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #168] @ 0xa8 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 111e98 <__cxa_atexit@plt+0x104f98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #176 @ 0xb0 │ │ │ │ bx r0 │ │ │ │ @@ -267233,20 +267233,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ b 313e4 <__cxa_atexit@plt+0x244e4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - strbteq r0, [r0], #300 @ 0x12c │ │ │ │ - ldreq sl, [r6, #-3592] @ 0xfffff1f8 │ │ │ │ + ldrbeq pc, [pc], #300 @ 111e9c <__cxa_atexit@plt+0x104f9c> @ │ │ │ │ + ldreq r9, [r6, #-3600] @ 0xfffff1f0 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbteq r2, [r0], #1668 @ 0x684 │ │ │ │ - ldreq r1, [r2], #344 @ 0x158 │ │ │ │ + strbteq r1, [r0], #1668 @ 0x684 │ │ │ │ + ldreq r0, [r2], #3672 @ 0xe58 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ bne 111f00 <__cxa_atexit@plt+0x105000> │ │ │ │ ldr r3, [pc, #112] @ 111f30 <__cxa_atexit@plt+0x105030> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #140] @ 0x8c │ │ │ │ str r3, [r5] │ │ │ │ @@ -267259,57 +267259,57 @@ │ │ │ │ bne 111f1c <__cxa_atexit@plt+0x10501c> │ │ │ │ ldr r3, [pc, #72] @ 111f34 <__cxa_atexit@plt+0x105034> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #68] @ 111f38 <__cxa_atexit@plt+0x105038> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #168] @ 0xa8 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r7, [pc, #52] @ 111f3c <__cxa_atexit@plt+0x10503c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #176 @ 0xb0 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 111f40 <__cxa_atexit@plt+0x105040> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ b 313e4 <__cxa_atexit@plt+0x244e4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbteq r0, [r0], #132 @ 0x84 │ │ │ │ - ldreq sl, [r6, #-3432] @ 0xfffff298 │ │ │ │ + ldrbeq pc, [pc], #132 @ 111f40 <__cxa_atexit@plt+0x105040> @ │ │ │ │ + ldreq r9, [r6, #-3440] @ 0xfffff290 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - strbteq r2, [r0], #1488 @ 0x5d0 │ │ │ │ - ldreq r1, [r2], #196 @ 0xc4 │ │ │ │ + strbteq r1, [r0], #1488 @ 0x5d0 │ │ │ │ + ldreq r0, [r2], #3524 @ 0xdc4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ bne 111f80 <__cxa_atexit@plt+0x105080> │ │ │ │ ldr r3, [pc, #44] @ 111f98 <__cxa_atexit@plt+0x105098> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #40] @ 111f9c <__cxa_atexit@plt+0x10509c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #168] @ 0xa8 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ ldr r3, [pc, #12] @ 111f94 <__cxa_atexit@plt+0x105094> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ b 313e4 <__cxa_atexit@plt+0x244e4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbteq r0, [r0], #4 │ │ │ │ - strbteq r2, [r0], #1396 @ 0x574 │ │ │ │ - ldreq r1, [r2], #116 @ 0x74 │ │ │ │ + ldrbeq pc, [pc], #4 @ 111fa4 <__cxa_atexit@plt+0x1050a4> @ │ │ │ │ + strbteq r1, [r0], #1396 @ 0x574 │ │ │ │ + ldreq r0, [r2], #3444 @ 0xd74 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 111fcc <__cxa_atexit@plt+0x1050cc> │ │ │ │ ldr r3, [pc, #48] @ 111ff0 <__cxa_atexit@plt+0x1050f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #152] @ 0x98 │ │ │ │ @@ -267317,20 +267317,20 @@ │ │ │ │ b 313e4 <__cxa_atexit@plt+0x244e4> │ │ │ │ ldr r3, [pc, #20] @ 111fe8 <__cxa_atexit@plt+0x1050e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 111fec <__cxa_atexit@plt+0x1050ec> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #168] @ 0xa8 │ │ │ │ str r3, [r5] │ │ │ │ - b 40022c <__cxa_atexit@plt+0x3f332c> │ │ │ │ + b 3fe9b4 <__cxa_atexit@plt+0x3f1ab4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq pc, [pc], #4016 @ 111ff4 <__cxa_atexit@plt+0x1050f4> @ │ │ │ │ + ldrbeq lr, [pc], #4016 @ 111ff4 <__cxa_atexit@plt+0x1050f4> │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - strbteq r2, [r0], #1312 @ 0x520 │ │ │ │ - ldreq r1, [r2], #44 @ 0x2c │ │ │ │ + strbteq r1, [r0], #1312 @ 0x520 │ │ │ │ + ldreq r0, [r2], #3372 @ 0xd2c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 112020 <__cxa_atexit@plt+0x105120> │ │ │ │ ldr r3, [pc, #44] @ 112040 <__cxa_atexit@plt+0x105140> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -267341,16 +267341,16 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #44]! @ 0x2c │ │ │ │ ldr r8, [r5, #152] @ 0x98 │ │ │ │ mov r5, r3 │ │ │ │ b 313e4 <__cxa_atexit@plt+0x244e4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - strbteq r2, [r0], #964 @ 0x3c4 │ │ │ │ - ldreq r0, [r2], #4072 @ 0xfe8 │ │ │ │ + strbteq r1, [r0], #964 @ 0x3c4 │ │ │ │ + ldreq r0, [r2], #3304 @ 0xce8 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 112118 <__cxa_atexit@plt+0x105218> │ │ │ │ stm sp, {r6, fp} │ │ │ │ @@ -267386,29 +267386,29 @@ │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1120fc <__cxa_atexit@plt+0x1051fc> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #132 @ 0x84 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4006b4 <__cxa_atexit@plt+0x3f37b4> │ │ │ │ + b 3fee4c <__cxa_atexit@plt+0x3f1f4c> │ │ │ │ ldr r6, [pc, #36] @ 112128 <__cxa_atexit@plt+0x105228> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r8, #64]! @ 0x40 │ │ │ │ str r9, [r8, #8] │ │ │ │ add r5, r5, #132 @ 0x84 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ - b a217f8 <__cxa_atexit@plt+0xa148f8> │ │ │ │ + b 1868ad0 <__cxa_atexit@plt+0x185bbd0> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffbe04 │ │ │ │ @ instruction: 0xffffc6e8 │ │ │ │ - strbteq r2, [r0], #980 @ 0x3d4 │ │ │ │ - ldreq r0, [r2], #3848 @ 0xf08 │ │ │ │ + strbteq r1, [r0], #980 @ 0x3d4 │ │ │ │ + ldreq r0, [r2], #3080 @ 0xc08 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #176 @ 0xb0 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 112310 <__cxa_atexit@plt+0x105410> │ │ │ │ str r6, [sp] │ │ │ │ @@ -267510,30 +267510,30 @@ │ │ │ │ cmp r6, #2 │ │ │ │ bne 1122ec <__cxa_atexit@plt+0x1053ec> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #176 @ 0xb0 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b 4006b4 <__cxa_atexit@plt+0x3f37b4> │ │ │ │ + b 3fee4c <__cxa_atexit@plt+0x3f1f4c> │ │ │ │ ldr r6, [pc, #44] @ 112320 <__cxa_atexit@plt+0x105420> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r8, #168]! @ 0xa8 │ │ │ │ str r9, [r8, #8] │ │ │ │ add r5, r5, #176 @ 0xb0 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r6, [sp] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b a217f8 <__cxa_atexit@plt+0xa148f8> │ │ │ │ + b 1868ad0 <__cxa_atexit@plt+0x185bbd0> │ │ │ │ mov r3, #176 @ 0xb0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffff9d3c │ │ │ │ @ instruction: 0xffffaab8 │ │ │ │ - strbteq r2, [r0], #572 @ 0x23c │ │ │ │ + strbteq r1, [r0], #572 @ 0x23c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1123a8 <__cxa_atexit@plt+0x1054a8> │ │ │ │ ldr r3, [pc, #112] @ 1123b8 <__cxa_atexit@plt+0x1054b8> │ │ │ │ @@ -267564,16 +267564,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1123c0 <__cxa_atexit@plt+0x1054c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbteq r2, [r0], #452 @ 0x1c4 │ │ │ │ - strbteq r2, [r0], #416 @ 0x1a0 │ │ │ │ + strbteq r1, [r0], #452 @ 0x1c4 │ │ │ │ + strbteq r1, [r0], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ ldr r1, [r3, #23] │ │ │ │ ldr r3, [r3, #27] │ │ │ │ @@ -267584,15 +267584,15 @@ │ │ │ │ str r0, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 112404 <__cxa_atexit@plt+0x105504> │ │ │ │ b 11241c <__cxa_atexit@plt+0x10551c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbteq r2, [r0], #340 @ 0x154 │ │ │ │ + strbteq r1, [r0], #340 @ 0x154 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #136] @ 1124b0 <__cxa_atexit@plt+0x1055b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ stm r5, {r7, r9} │ │ │ │ @@ -267626,16 +267626,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1124b8 <__cxa_atexit@plt+0x1055b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff418 │ │ │ │ - strbteq r2, [r0], #200 @ 0xc8 │ │ │ │ - strbteq r2, [r0], #168 @ 0xa8 │ │ │ │ + strbteq r1, [r0], #200 @ 0xc8 │ │ │ │ + strbteq r1, [r0], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ @@ -267660,21 +267660,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 112540 <__cxa_atexit@plt+0x105640> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff380 │ │ │ │ - strbteq r2, [r0], #60 @ 0x3c │ │ │ │ - strbteq r2, [r0], #36 @ 0x24 │ │ │ │ + strbteq r1, [r0], #60 @ 0x3c │ │ │ │ + strbteq r1, [r0], #36 @ 0x24 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 112334 <__cxa_atexit@plt+0x105434> │ │ │ │ - strbteq r1, [r0], #3064 @ 0xbf8 │ │ │ │ + strbteq r0, [r0], #3064 @ 0xbf8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 112604 <__cxa_atexit@plt+0x105704> │ │ │ │ ldr r3, [pc, #152] @ 112614 <__cxa_atexit@plt+0x105714> │ │ │ │ @@ -267716,16 +267716,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 112620 <__cxa_atexit@plt+0x105720> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strbteq r1, [r0], #3960 @ 0xf78 │ │ │ │ - strbteq r1, [r0], #2864 @ 0xb30 │ │ │ │ + strbteq r0, [r0], #3960 @ 0xf78 │ │ │ │ + strbteq r0, [r0], #2864 @ 0xb30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #72] @ 11268c <__cxa_atexit@plt+0x10578c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -267745,15 +267745,15 @@ │ │ │ │ b 108d88 <__cxa_atexit@plt+0xfbe88> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbteq r1, [r0], #2752 @ 0xac0 │ │ │ │ + strbteq r0, [r0], #2752 @ 0xac0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1126c8 <__cxa_atexit@plt+0x1057c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ @@ -267777,81 +267777,81 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11271c <__cxa_atexit@plt+0x10581c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4002ac <__cxa_atexit@plt+0x3f33ac> │ │ │ │ - ldreq sl, [r6, #-100] @ 0xffffff9c │ │ │ │ + b 3fea3c <__cxa_atexit@plt+0x3f1b3c> │ │ │ │ + ldreq r9, [r6, #-108] @ 0xffffff94 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - ldreq r0, [r2], #2336 @ 0x920 │ │ │ │ + ldreq r0, [r2], #1568 @ 0x620 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r2], #2385 @ 0x951 │ │ │ │ + ldreq r0, [r2], #1617 @ 0x651 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbteq r1, [r0], #3704 @ 0xe78 │ │ │ │ + strbteq r0, [r0], #3704 @ 0xe78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 112784 <__cxa_atexit@plt+0x105884> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 11278c <__cxa_atexit@plt+0x10588c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 27e4d8 <__cxa_atexit@plt+0x2715d8> │ │ │ │ + b 10c5e30 <__cxa_atexit@plt+0x10b8f30> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r6, #-3880] @ 0xfffff0d8 │ │ │ │ - strbteq r1, [r0], #3640 @ 0xe38 │ │ │ │ + ldreq r8, [r6, #-3888] @ 0xfffff0d0 │ │ │ │ + strbteq r0, [r0], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1127c4 <__cxa_atexit@plt+0x1058c4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1127cc <__cxa_atexit@plt+0x1058cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 27e4d8 <__cxa_atexit@plt+0x2715d8> │ │ │ │ + b 10c5e30 <__cxa_atexit@plt+0x10b8f30> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r6, #-3816] @ 0xfffff118 │ │ │ │ - strbteq r1, [r0], #3576 @ 0xdf8 │ │ │ │ + ldreq r8, [r6, #-3824] @ 0xfffff110 │ │ │ │ + strbteq r0, [r0], #3576 @ 0xdf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11280c <__cxa_atexit@plt+0x10590c> │ │ │ │ ldr r2, [pc, #36] @ 112814 <__cxa_atexit@plt+0x105914> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 112818 <__cxa_atexit@plt+0x105918> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r6, #-3756] @ 0xfffff154 │ │ │ │ - ldreq sl, [r6, #-1144] @ 0xfffffb88 │ │ │ │ - strbteq r1, [r0], #3496 @ 0xda8 │ │ │ │ + ldreq r8, [r6, #-3764] @ 0xfffff14c │ │ │ │ + ldreq r9, [r6, #-1152] @ 0xfffffb80 │ │ │ │ + strbteq r0, [r0], #3496 @ 0xda8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1128dc <__cxa_atexit@plt+0x1059dc> │ │ │ │ ldr r7, [pc, #196] @ 112904 <__cxa_atexit@plt+0x105a04> │ │ │ │ @@ -267900,22 +267900,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbteq r1, [r0], #3320 @ 0xcf8 │ │ │ │ + strbteq r0, [r0], #3320 @ 0xcf8 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - ldreq sl, [r6, #-980] @ 0xfffffc2c │ │ │ │ - strbteq r1, [r0], #3244 @ 0xcac │ │ │ │ + ldreq r9, [r6, #-988] @ 0xfffffc24 │ │ │ │ + strbteq r0, [r0], #3244 @ 0xcac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1129ac <__cxa_atexit@plt+0x105aac> │ │ │ │ @@ -267945,46 +267945,46 @@ │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ str r3, [r3, #52] @ 0x34 │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - ldreq sl, [r6, #-748] @ 0xfffffd14 │ │ │ │ + ldreq r9, [r6, #-756] @ 0xfffffd0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 112a20 <__cxa_atexit@plt+0x105b20> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 112a18 <__cxa_atexit@plt+0x105b18> │ │ │ │ ldr r3, [pc, #48] @ 112a28 <__cxa_atexit@plt+0x105b28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 112a2c <__cxa_atexit@plt+0x105b2c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 112a30 <__cxa_atexit@plt+0x105b30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r1, [r2], #2519 @ 0x9d7 │ │ │ │ - ldreq r9, [r6, #-3212] @ 0xfffff374 │ │ │ │ + ldreq r1, [r2], #1751 @ 0x6d7 │ │ │ │ + ldreq r8, [r6, #-3220] @ 0xfffff36c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -268002,16 +268002,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 112aa0 <__cxa_atexit@plt+0x105ba0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r9, [r6, #-3696] @ 0xfffff190 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r8, [r6, #-3704] @ 0xfffff188 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -268027,16 +268027,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 112b04 <__cxa_atexit@plt+0x105c04> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r9, [r6, #-3576] @ 0xfffff208 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r8, [r6, #-3584] @ 0xfffff200 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -268053,15 +268053,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 112b64 <__cxa_atexit@plt+0x105c64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r1, [r0], #2748 @ 0xabc │ │ │ │ + strbteq r0, [r0], #2748 @ 0xabc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 112da0 <__cxa_atexit@plt+0x105ea0> │ │ │ │ @@ -268198,44 +268198,44 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #143 @ 0x8f │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [r6, #-3048] @ 0xfffff418 │ │ │ │ - strbteq r1, [r0], #2340 @ 0x924 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [r6, #-3056] @ 0xfffff410 │ │ │ │ + strbteq r0, [r0], #2340 @ 0x924 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 112e0c <__cxa_atexit@plt+0x105f0c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 112e04 <__cxa_atexit@plt+0x105f04> │ │ │ │ ldr r3, [pc, #48] @ 112e14 <__cxa_atexit@plt+0x105f14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 112e18 <__cxa_atexit@plt+0x105f18> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 112e1c <__cxa_atexit@plt+0x105f1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r1, [r2], #1503 @ 0x5df │ │ │ │ - ldreq r9, [r6, #-2208] @ 0xfffff760 │ │ │ │ + ldreq r1, [r2], #735 @ 0x2df │ │ │ │ + ldreq r8, [r6, #-2216] @ 0xfffff758 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -268253,16 +268253,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 112e8c <__cxa_atexit@plt+0x105f8c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r9, [r6, #-2692] @ 0xfffff57c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r8, [r6, #-2700] @ 0xfffff574 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -268278,16 +268278,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 112ef0 <__cxa_atexit@plt+0x105ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r9, [r6, #-2572] @ 0xfffff5f4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r8, [r6, #-2580] @ 0xfffff5ec │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -268304,15 +268304,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 112f50 <__cxa_atexit@plt+0x106050> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r1, [r0], #1820 @ 0x71c │ │ │ │ + strbteq r0, [r0], #1820 @ 0x71c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11318c <__cxa_atexit@plt+0x10628c> │ │ │ │ @@ -268449,69 +268449,69 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #143 @ 0x8f │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [r6, #-2044] @ 0xfffff804 │ │ │ │ - strbteq r1, [r0], #1348 @ 0x544 │ │ │ │ - strbteq r1, [r0], #1064 @ 0x428 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [r6, #-2052] @ 0xfffff7fc │ │ │ │ + strbteq r0, [r0], #1348 @ 0x544 │ │ │ │ + strbteq r0, [r0], #1064 @ 0x428 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1131d4 <__cxa_atexit@plt+0x1062d4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1131dc <__cxa_atexit@plt+0x1062dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 27e4d8 <__cxa_atexit@plt+0x2715d8> │ │ │ │ + b 10c5e30 <__cxa_atexit@plt+0x10b8f30> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r6, #-1240] @ 0xfffffb28 │ │ │ │ - strbteq r1, [r0], #1000 @ 0x3e8 │ │ │ │ + ldreq r8, [r6, #-1248] @ 0xfffffb20 │ │ │ │ + strbteq r0, [r0], #1000 @ 0x3e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 113214 <__cxa_atexit@plt+0x106314> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 11321c <__cxa_atexit@plt+0x10631c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 27e4d8 <__cxa_atexit@plt+0x2715d8> │ │ │ │ + b 10c5e30 <__cxa_atexit@plt+0x10b8f30> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r6, #-1176] @ 0xfffffb68 │ │ │ │ - strbteq r1, [r0], #936 @ 0x3a8 │ │ │ │ + ldreq r8, [r6, #-1184] @ 0xfffffb60 │ │ │ │ + strbteq r0, [r0], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11325c <__cxa_atexit@plt+0x10635c> │ │ │ │ ldr r2, [pc, #36] @ 113264 <__cxa_atexit@plt+0x106364> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 113268 <__cxa_atexit@plt+0x106368> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [r6, #-1116] @ 0xfffffba4 │ │ │ │ - ldreq r9, [r6, #-2600] @ 0xfffff5d8 │ │ │ │ - strbteq r1, [r0], #860 @ 0x35c │ │ │ │ + ldreq r8, [r6, #-1124] @ 0xfffffb9c │ │ │ │ + ldreq r8, [r6, #-2608] @ 0xfffff5d0 │ │ │ │ + strbteq r0, [r0], #860 @ 0x35c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11333c <__cxa_atexit@plt+0x10643c> │ │ │ │ ldr r3, [pc, #204] @ 113358 <__cxa_atexit@plt+0x106458> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -268561,22 +268561,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldreq r9, [r6, #-1028] @ 0xfffffbfc │ │ │ │ + ldreq r8, [r6, #-1036] @ 0xfffffbf4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - ldreq r9, [r6, #-2412] @ 0xfffff694 │ │ │ │ - strbteq r1, [r0], #600 @ 0x258 │ │ │ │ + ldreq r8, [r6, #-2420] @ 0xfffff68c │ │ │ │ + strbteq r0, [r0], #600 @ 0x258 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 113400 <__cxa_atexit@plt+0x106500> │ │ │ │ @@ -268606,39 +268606,39 @@ │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ str r3, [r3, #52] @ 0x34 │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - ldreq r9, [r6, #-2200] @ 0xfffff768 │ │ │ │ - strbteq r1, [r0], #440 @ 0x1b8 │ │ │ │ + ldreq r8, [r6, #-2208] @ 0xfffff760 │ │ │ │ + strbteq r0, [r0], #440 @ 0x1b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 113458 <__cxa_atexit@plt+0x106558> │ │ │ │ ldr r2, [pc, #36] @ 113460 <__cxa_atexit@plt+0x106560> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 113464 <__cxa_atexit@plt+0x106564> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r1, [r0], #416 @ 0x1a0 │ │ │ │ - ldreq r9, [r6, #-600] @ 0xfffffda8 │ │ │ │ - strbteq r1, [r0], #492 @ 0x1ec │ │ │ │ + strbteq r0, [r0], #416 @ 0x1a0 │ │ │ │ + ldreq r8, [r6, #-608] @ 0xfffffda0 │ │ │ │ + strbteq r0, [r0], #492 @ 0x1ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11350c <__cxa_atexit@plt+0x10660c> │ │ │ │ ldr r7, [pc, #168] @ 113534 <__cxa_atexit@plt+0x106634> │ │ │ │ @@ -268680,21 +268680,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbteq r1, [r0], #348 @ 0x15c │ │ │ │ + strbteq r0, [r0], #348 @ 0x15c │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - ldreq r9, [r6, #-1940] @ 0xfffff86c │ │ │ │ - strbteq r1, [r0], #272 @ 0x110 │ │ │ │ + ldreq r8, [r6, #-1948] @ 0xfffff864 │ │ │ │ + strbteq r0, [r0], #272 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1135b8 <__cxa_atexit@plt+0x1066b8> │ │ │ │ @@ -268716,27 +268716,27 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - ldreq r9, [r6, #-1748] @ 0xfffff92c │ │ │ │ - strbteq r1, [r0], #252 @ 0xfc │ │ │ │ + ldreq r8, [r6, #-1756] @ 0xfffff924 │ │ │ │ + strbteq r0, [r0], #252 @ 0xfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 113638 <__cxa_atexit@plt+0x106738> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 113630 <__cxa_atexit@plt+0x106730> │ │ │ │ ldr r3, [pc, #60] @ 113640 <__cxa_atexit@plt+0x106740> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 113644 <__cxa_atexit@plt+0x106744> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 113648 <__cxa_atexit@plt+0x106748> │ │ │ │ @@ -268749,28 +268749,28 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq r1, [r0], #168 @ 0xa8 │ │ │ │ - ldreq r9, [r6, #-132] @ 0xffffff7c │ │ │ │ - strbteq r1, [r0], #140 @ 0x8c │ │ │ │ - strbteq r1, [r0], #112 @ 0x70 │ │ │ │ + strbteq r0, [r0], #168 @ 0xa8 │ │ │ │ + ldreq r8, [r6, #-140] @ 0xffffff74 │ │ │ │ + strbteq r0, [r0], #140 @ 0x8c │ │ │ │ + strbteq r0, [r0], #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 113674 <__cxa_atexit@plt+0x106774> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1b804c <__cxa_atexit@plt+0x1ab14c> │ │ │ │ - ldreq r9, [r6, #-1220] @ 0xfffffb3c │ │ │ │ - strbteq r1, [r0], #112 @ 0x70 │ │ │ │ + ldreq r8, [r6, #-1228] @ 0xfffffb34 │ │ │ │ + strbteq r0, [r0], #112 @ 0x70 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11372c <__cxa_atexit@plt+0x10682c> │ │ │ │ ldr r3, [pc, #160] @ 11373c <__cxa_atexit@plt+0x10683c> │ │ │ │ @@ -268813,19 +268813,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 113750 <__cxa_atexit@plt+0x106850> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strbteq r0, [r0], #4032 @ 0xfc0 │ │ │ │ - strbteq r0, [r0], #3768 @ 0xeb8 │ │ │ │ - ldreq r9, [r6, #-1064] @ 0xfffffbd8 │ │ │ │ - strbteq r0, [r0], #4052 @ 0xfd4 │ │ │ │ - strbteq r0, [r0], #3992 @ 0xf98 │ │ │ │ + ldrbeq pc, [pc], #4032 @ 11374c <__cxa_atexit@plt+0x10684c> @ │ │ │ │ + ldrbeq pc, [pc], #3768 @ 113750 <__cxa_atexit@plt+0x106850> @ │ │ │ │ + ldreq r8, [r6, #-1072] @ 0xfffffbd0 │ │ │ │ + ldrbeq pc, [pc], #4052 @ 113758 <__cxa_atexit@plt+0x106858> @ │ │ │ │ + ldrbeq pc, [pc], #3992 @ 11375c <__cxa_atexit@plt+0x10685c> @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ ldr r3, [r3, #27] │ │ │ │ @@ -268852,18 +268852,18 @@ │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1c84f0 <__cxa_atexit@plt+0x1bb5f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbteq r0, [r0], #3848 @ 0xf08 │ │ │ │ - strbteq r0, [r0], #3576 @ 0xdf8 │ │ │ │ - ldreq r9, [r6, #-872] @ 0xfffffc98 │ │ │ │ - strbteq r0, [r0], #3840 @ 0xf00 │ │ │ │ + ldrbeq pc, [pc], #3848 @ 1137e8 <__cxa_atexit@plt+0x1068e8> @ │ │ │ │ + ldrbeq pc, [pc], #3576 @ 1137ec <__cxa_atexit@plt+0x1068ec> @ │ │ │ │ + ldreq r8, [r6, #-880] @ 0xfffffc90 │ │ │ │ + ldrbeq pc, [pc], #3840 @ 1137f4 <__cxa_atexit@plt+0x1068f4> @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 113830 <__cxa_atexit@plt+0x106930> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [pc, #36] @ 113834 <__cxa_atexit@plt+0x106934> │ │ │ │ @@ -268872,74 +268872,74 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r2, [pc, #20] @ 113838 <__cxa_atexit@plt+0x106938> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #3 │ │ │ │ add r9, r3, #2 │ │ │ │ b 1c84f0 <__cxa_atexit@plt+0x1bb5f0> │ │ │ │ - strbteq r0, [r0], #3748 @ 0xea4 │ │ │ │ - strbteq r0, [r0], #3476 @ 0xd94 │ │ │ │ - ldreq r9, [r6, #-772] @ 0xfffffcfc │ │ │ │ - strbteq r0, [r0], #3776 @ 0xec0 │ │ │ │ + ldrbeq pc, [pc], #3748 @ 113838 <__cxa_atexit@plt+0x106938> @ │ │ │ │ + ldrbeq pc, [pc], #3476 @ 11383c <__cxa_atexit@plt+0x10693c> @ │ │ │ │ + ldreq r8, [r6, #-780] @ 0xfffffcf4 │ │ │ │ + ldrbeq pc, [pc], #3776 @ 113844 <__cxa_atexit@plt+0x106944> @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 113688 <__cxa_atexit@plt+0x106788> │ │ │ │ - strbteq r0, [r0], #3852 @ 0xf0c │ │ │ │ + ldrbeq pc, [pc], #3852 @ 113858 <__cxa_atexit@plt+0x106958> @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 113884 <__cxa_atexit@plt+0x106984> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 11388c <__cxa_atexit@plt+0x10698c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 27e4d8 <__cxa_atexit@plt+0x2715d8> │ │ │ │ + b 10c5e30 <__cxa_atexit@plt+0x10b8f30> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r6, #-3624] @ 0xfffff1d8 │ │ │ │ - strbteq r0, [r0], #3788 @ 0xecc │ │ │ │ + ldreq r7, [r6, #-3632] @ 0xfffff1d0 │ │ │ │ + ldrbeq pc, [pc], #3788 @ 113898 <__cxa_atexit@plt+0x106998> @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1138c4 <__cxa_atexit@plt+0x1069c4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1138cc <__cxa_atexit@plt+0x1069cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 27e4d8 <__cxa_atexit@plt+0x2715d8> │ │ │ │ + b 10c5e30 <__cxa_atexit@plt+0x10b8f30> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r6, #-3560] @ 0xfffff218 │ │ │ │ - strbteq r0, [r0], #3724 @ 0xe8c │ │ │ │ + ldreq r7, [r6, #-3568] @ 0xfffff210 │ │ │ │ + ldrbeq pc, [pc], #3724 @ 1138d8 <__cxa_atexit@plt+0x1069d8> @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11390c <__cxa_atexit@plt+0x106a0c> │ │ │ │ ldr r2, [pc, #36] @ 113914 <__cxa_atexit@plt+0x106a14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 113918 <__cxa_atexit@plt+0x106a18> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r6, #-3500] @ 0xfffff254 │ │ │ │ - ldreq r9, [r6, #-888] @ 0xfffffc88 │ │ │ │ - strbteq r0, [r0], #3644 @ 0xe3c │ │ │ │ + ldreq r7, [r6, #-3508] @ 0xfffff24c │ │ │ │ + ldreq r8, [r6, #-896] @ 0xfffffc80 │ │ │ │ + ldrbeq pc, [pc], #3644 @ 113924 <__cxa_atexit@plt+0x106a24> @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1139dc <__cxa_atexit@plt+0x106adc> │ │ │ │ ldr r7, [pc, #196] @ 113a04 <__cxa_atexit@plt+0x106b04> │ │ │ │ @@ -268988,22 +268988,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbteq r0, [r0], #3468 @ 0xd8c │ │ │ │ + ldrbeq pc, [pc], #3468 @ 113a10 <__cxa_atexit@plt+0x106b10> @ │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - ldreq r9, [r6, #-724] @ 0xfffffd2c │ │ │ │ - strbteq r0, [r0], #3392 @ 0xd40 │ │ │ │ + ldreq r8, [r6, #-732] @ 0xfffffd24 │ │ │ │ + ldrbeq pc, [pc], #3392 @ 113a24 <__cxa_atexit@plt+0x106b24> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 113aac <__cxa_atexit@plt+0x106bac> │ │ │ │ @@ -269033,46 +269033,46 @@ │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ str r3, [r3, #52] @ 0x34 │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - ldreq r9, [r6, #-492] @ 0xfffffe14 │ │ │ │ + ldreq r8, [r6, #-500] @ 0xfffffe0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 113b20 <__cxa_atexit@plt+0x106c20> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 113b18 <__cxa_atexit@plt+0x106c18> │ │ │ │ ldr r3, [pc, #48] @ 113b28 <__cxa_atexit@plt+0x106c28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 113b2c <__cxa_atexit@plt+0x106c2c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 113b30 <__cxa_atexit@plt+0x106c30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r1, [r2], #3421 @ 0xd5d │ │ │ │ - ldreq r8, [r6, #-2956] @ 0xfffff474 │ │ │ │ + ldreq r1, [r2], #2653 @ 0xa5d │ │ │ │ + ldreq r7, [r6, #-2964] @ 0xfffff46c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -269090,16 +269090,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 113ba0 <__cxa_atexit@plt+0x106ca0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r8, [r6, #-3440] @ 0xfffff290 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r7, [r6, #-3448] @ 0xfffff288 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -269115,16 +269115,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 113c04 <__cxa_atexit@plt+0x106d04> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r8, [r6, #-3320] @ 0xfffff308 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r7, [r6, #-3328] @ 0xfffff300 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -269141,15 +269141,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 113c64 <__cxa_atexit@plt+0x106d64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r0, [r0], #2896 @ 0xb50 │ │ │ │ + ldrbeq pc, [pc], #2896 @ 113c6c <__cxa_atexit@plt+0x106d6c> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 113ea0 <__cxa_atexit@plt+0x106fa0> │ │ │ │ @@ -269286,44 +269286,44 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #143 @ 0x8f │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r8, [r6, #-2792] @ 0xfffff518 │ │ │ │ - strbteq r0, [r0], #2488 @ 0x9b8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r7, [r6, #-2800] @ 0xfffff510 │ │ │ │ + ldrbeq pc, [pc], #2488 @ 113eb8 <__cxa_atexit@plt+0x106fb8> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 113f0c <__cxa_atexit@plt+0x10700c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 113f04 <__cxa_atexit@plt+0x107004> │ │ │ │ ldr r3, [pc, #48] @ 113f14 <__cxa_atexit@plt+0x107014> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 113f18 <__cxa_atexit@plt+0x107018> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 113f1c <__cxa_atexit@plt+0x10701c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r1, [r2], #2405 @ 0x965 │ │ │ │ - ldreq r8, [r6, #-1952] @ 0xfffff860 │ │ │ │ + ldreq r1, [r2], #1637 @ 0x665 │ │ │ │ + ldreq r7, [r6, #-1960] @ 0xfffff858 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -269341,16 +269341,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 113f8c <__cxa_atexit@plt+0x10708c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r8, [r6, #-2436] @ 0xfffff67c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r7, [r6, #-2444] @ 0xfffff674 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -269366,16 +269366,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 113ff0 <__cxa_atexit@plt+0x1070f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r8, [r6, #-2316] @ 0xfffff6f4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r7, [r6, #-2324] @ 0xfffff6ec │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -269392,15 +269392,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 114050 <__cxa_atexit@plt+0x107150> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbteq r0, [r0], #1968 @ 0x7b0 │ │ │ │ + ldrbeq pc, [pc], #1968 @ 114058 <__cxa_atexit@plt+0x107158> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11428c <__cxa_atexit@plt+0x10738c> │ │ │ │ @@ -269537,69 +269537,69 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #143 @ 0x8f │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r8, [r6, #-1788] @ 0xfffff904 │ │ │ │ - strbteq r0, [r0], #1496 @ 0x5d8 │ │ │ │ - strbteq r0, [r0], #1212 @ 0x4bc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r7, [r6, #-1796] @ 0xfffff8fc │ │ │ │ + ldrbeq pc, [pc], #1496 @ 1142a4 <__cxa_atexit@plt+0x1073a4> @ │ │ │ │ + ldrbeq pc, [pc], #1212 @ 1142a8 <__cxa_atexit@plt+0x1073a8> @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1142d4 <__cxa_atexit@plt+0x1073d4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1142dc <__cxa_atexit@plt+0x1073dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 27e4d8 <__cxa_atexit@plt+0x2715d8> │ │ │ │ + b 10c5e30 <__cxa_atexit@plt+0x10b8f30> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r6, #-984] @ 0xfffffc28 │ │ │ │ - strbteq r0, [r0], #1148 @ 0x47c │ │ │ │ + ldreq r7, [r6, #-992] @ 0xfffffc20 │ │ │ │ + ldrbeq pc, [pc], #1148 @ 1142e8 <__cxa_atexit@plt+0x1073e8> @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 114314 <__cxa_atexit@plt+0x107414> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 11431c <__cxa_atexit@plt+0x10741c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 27e4d8 <__cxa_atexit@plt+0x2715d8> │ │ │ │ + b 10c5e30 <__cxa_atexit@plt+0x10b8f30> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r6, #-920] @ 0xfffffc68 │ │ │ │ - strbteq r0, [r0], #1084 @ 0x43c │ │ │ │ + ldreq r7, [r6, #-928] @ 0xfffffc60 │ │ │ │ + ldrbeq pc, [pc], #1084 @ 114328 <__cxa_atexit@plt+0x107428> @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11435c <__cxa_atexit@plt+0x10745c> │ │ │ │ ldr r2, [pc, #36] @ 114364 <__cxa_atexit@plt+0x107464> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 114368 <__cxa_atexit@plt+0x107468> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [r6, #-860] @ 0xfffffca4 │ │ │ │ - ldreq r8, [r6, #-2344] @ 0xfffff6d8 │ │ │ │ - strbteq r0, [r0], #1008 @ 0x3f0 │ │ │ │ + ldreq r7, [r6, #-868] @ 0xfffffc9c │ │ │ │ + ldreq r7, [r6, #-2352] @ 0xfffff6d0 │ │ │ │ + ldrbeq pc, [pc], #1008 @ 114374 <__cxa_atexit@plt+0x107474> @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11443c <__cxa_atexit@plt+0x10753c> │ │ │ │ ldr r3, [pc, #204] @ 114458 <__cxa_atexit@plt+0x107558> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -269649,22 +269649,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldreq r8, [r6, #-772] @ 0xfffffcfc │ │ │ │ + ldreq r7, [r6, #-780] @ 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - ldreq r8, [r6, #-2156] @ 0xfffff794 │ │ │ │ - strbteq r0, [r0], #748 @ 0x2ec │ │ │ │ + ldreq r7, [r6, #-2164] @ 0xfffff78c │ │ │ │ + ldrbeq pc, [pc], #748 @ 114478 <__cxa_atexit@plt+0x107578> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 114500 <__cxa_atexit@plt+0x107600> │ │ │ │ @@ -269694,39 +269694,39 @@ │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ str r3, [r3, #52] @ 0x34 │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - ldreq r8, [r6, #-1944] @ 0xfffff868 │ │ │ │ - strbteq r0, [r0], #588 @ 0x24c │ │ │ │ + ldreq r7, [r6, #-1952] @ 0xfffff860 │ │ │ │ + ldrbeq pc, [pc], #588 @ 114524 <__cxa_atexit@plt+0x107624> @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 114558 <__cxa_atexit@plt+0x107658> │ │ │ │ ldr r2, [pc, #36] @ 114560 <__cxa_atexit@plt+0x107660> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 114564 <__cxa_atexit@plt+0x107664> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbteq r0, [r0], #564 @ 0x234 │ │ │ │ - ldreq r8, [r6, #-344] @ 0xfffffea8 │ │ │ │ - strbteq r0, [r0], #640 @ 0x280 │ │ │ │ + ldrbeq pc, [pc], #564 @ 114568 <__cxa_atexit@plt+0x107668> @ │ │ │ │ + ldreq r7, [r6, #-352] @ 0xfffffea0 │ │ │ │ + ldrbeq pc, [pc], #640 @ 114570 <__cxa_atexit@plt+0x107670> @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11460c <__cxa_atexit@plt+0x10770c> │ │ │ │ ldr r7, [pc, #168] @ 114634 <__cxa_atexit@plt+0x107734> │ │ │ │ @@ -269768,21 +269768,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbteq r0, [r0], #496 @ 0x1f0 │ │ │ │ + ldrbeq pc, [pc], #496 @ 114640 <__cxa_atexit@plt+0x107740> @ │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - ldreq r8, [r6, #-1684] @ 0xfffff96c │ │ │ │ - strbteq r0, [r0], #420 @ 0x1a4 │ │ │ │ + ldreq r7, [r6, #-1692] @ 0xfffff964 │ │ │ │ + ldrbeq pc, [pc], #420 @ 114650 <__cxa_atexit@plt+0x107750> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1146b8 <__cxa_atexit@plt+0x1077b8> │ │ │ │ @@ -269804,45 +269804,45 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - ldreq r8, [r6, #-1492] @ 0xfffffa2c │ │ │ │ + ldreq r7, [r6, #-1500] @ 0xfffffa24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 114728 <__cxa_atexit@plt+0x107828> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 114720 <__cxa_atexit@plt+0x107820> │ │ │ │ ldr r3, [pc, #48] @ 114730 <__cxa_atexit@plt+0x107830> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 114734 <__cxa_atexit@plt+0x107834> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 114738 <__cxa_atexit@plt+0x107838> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r1, [r2], #322 @ 0x142 │ │ │ │ - ldreq r7, [r6, #-3972] @ 0xfffff07c │ │ │ │ + ldreq r0, [r2], #3650 @ 0xe42 │ │ │ │ + ldreq r6, [r6, #-3980] @ 0xfffff074 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -269860,16 +269860,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1147a8 <__cxa_atexit@plt+0x1078a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r8, [r6, #-360] @ 0xfffffe98 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r7, [r6, #-368] @ 0xfffffe90 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -269885,26 +269885,26 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 11480c <__cxa_atexit@plt+0x10790c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r8, [r6, #-240] @ 0xffffff10 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r7, [r6, #-248] @ 0xffffff08 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbteq r0, [r0], #168 @ 0xa8 │ │ │ │ + ldrbeq pc, [pc], #168 @ 114818 <__cxa_atexit@plt+0x107918> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 114878 <__cxa_atexit@plt+0x107978> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 114870 <__cxa_atexit@plt+0x107970> │ │ │ │ ldr r3, [pc, #60] @ 114880 <__cxa_atexit@plt+0x107980> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 114884 <__cxa_atexit@plt+0x107984> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 114888 <__cxa_atexit@plt+0x107988> │ │ │ │ @@ -269917,28 +269917,28 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbteq r0, [r0], #84 @ 0x54 │ │ │ │ - ldreq r7, [r6, #-3652] @ 0xfffff1bc │ │ │ │ - strbteq r0, [r0], #56 @ 0x38 │ │ │ │ - strbteq r0, [r0], #28 │ │ │ │ + ldrbeq pc, [pc], #84 @ 11488c <__cxa_atexit@plt+0x10798c> @ │ │ │ │ + ldreq r6, [r6, #-3660] @ 0xfffff1b4 │ │ │ │ + ldrbeq pc, [pc], #56 @ 114894 <__cxa_atexit@plt+0x107994> @ │ │ │ │ + ldrbeq pc, [pc], #28 @ 114898 <__cxa_atexit@plt+0x107998> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1148b4 <__cxa_atexit@plt+0x1079b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1b804c <__cxa_atexit@plt+0x1ab14c> │ │ │ │ - ldreq r8, [r6, #-644] @ 0xfffffd7c │ │ │ │ - strbteq r0, [r0], #28 │ │ │ │ + ldreq r7, [r6, #-652] @ 0xfffffd74 │ │ │ │ + ldrbeq pc, [pc], #28 @ 1148c0 <__cxa_atexit@plt+0x1079c0> @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11496c <__cxa_atexit@plt+0x107a6c> │ │ │ │ ldr r3, [pc, #160] @ 11497c <__cxa_atexit@plt+0x107a7c> │ │ │ │ @@ -269981,19 +269981,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 114990 <__cxa_atexit@plt+0x107a90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldrbeq pc, [pc], #3948 @ 11498c <__cxa_atexit@plt+0x107a8c> @ │ │ │ │ - ldrbeq pc, [pc], #3596 @ 114990 <__cxa_atexit@plt+0x107a90> @ │ │ │ │ - ldreq r8, [r6, #-488] @ 0xfffffe18 │ │ │ │ - ldrbeq pc, [pc], #3968 @ 114998 <__cxa_atexit@plt+0x107a98> @ │ │ │ │ - ldrbeq pc, [pc], #3908 @ 11499c <__cxa_atexit@plt+0x107a9c> @ │ │ │ │ + ldrbeq lr, [pc], #3948 @ 11498c <__cxa_atexit@plt+0x107a8c> │ │ │ │ + ldrbeq lr, [pc], #3596 @ 114990 <__cxa_atexit@plt+0x107a90> │ │ │ │ + ldreq r7, [r6, #-496] @ 0xfffffe10 │ │ │ │ + ldrbeq lr, [pc], #3968 @ 114998 <__cxa_atexit@plt+0x107a98> │ │ │ │ + ldrbeq lr, [pc], #3908 @ 11499c <__cxa_atexit@plt+0x107a9c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ ldr r3, [r3, #27] │ │ │ │ @@ -270020,18 +270020,18 @@ │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1c84f0 <__cxa_atexit@plt+0x1bb5f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldrbeq pc, [pc], #3764 @ 114a28 <__cxa_atexit@plt+0x107b28> @ │ │ │ │ - ldrbeq pc, [pc], #3404 @ 114a2c <__cxa_atexit@plt+0x107b2c> @ │ │ │ │ - ldreq r8, [r6, #-296] @ 0xfffffed8 │ │ │ │ - ldrbeq pc, [pc], #3756 @ 114a34 <__cxa_atexit@plt+0x107b34> @ │ │ │ │ + ldrbeq lr, [pc], #3764 @ 114a28 <__cxa_atexit@plt+0x107b28> │ │ │ │ + ldrbeq lr, [pc], #3404 @ 114a2c <__cxa_atexit@plt+0x107b2c> │ │ │ │ + ldreq r7, [r6, #-304] @ 0xfffffed0 │ │ │ │ + ldrbeq lr, [pc], #3756 @ 114a34 <__cxa_atexit@plt+0x107b34> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 114a70 <__cxa_atexit@plt+0x107b70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [pc, #36] @ 114a74 <__cxa_atexit@plt+0x107b74> │ │ │ │ @@ -270040,49 +270040,49 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r2, [pc, #20] @ 114a78 <__cxa_atexit@plt+0x107b78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #3 │ │ │ │ add r9, r3, #2 │ │ │ │ b 1c84f0 <__cxa_atexit@plt+0x1bb5f0> │ │ │ │ - ldrbeq pc, [pc], #3664 @ 114a78 <__cxa_atexit@plt+0x107b78> @ │ │ │ │ - ldrbeq pc, [pc], #3304 @ 114a7c <__cxa_atexit@plt+0x107b7c> @ │ │ │ │ - ldreq r8, [r6, #-196] @ 0xffffff3c │ │ │ │ - ldrbeq pc, [pc], #3692 @ 114a84 <__cxa_atexit@plt+0x107b84> @ │ │ │ │ + ldrbeq lr, [pc], #3664 @ 114a78 <__cxa_atexit@plt+0x107b78> │ │ │ │ + ldrbeq lr, [pc], #3304 @ 114a7c <__cxa_atexit@plt+0x107b7c> │ │ │ │ + ldreq r7, [r6, #-204] @ 0xffffff34 │ │ │ │ + ldrbeq lr, [pc], #3692 @ 114a84 <__cxa_atexit@plt+0x107b84> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1148c8 <__cxa_atexit@plt+0x1079c8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 114ae8 <__cxa_atexit@plt+0x107be8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 114ae0 <__cxa_atexit@plt+0x107be0> │ │ │ │ ldr r3, [pc, #48] @ 114af0 <__cxa_atexit@plt+0x107bf0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 114af4 <__cxa_atexit@plt+0x107bf4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 114af8 <__cxa_atexit@plt+0x107bf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq r1, [r2], #4085 @ 0xff5 │ │ │ │ - ldreq r7, [r6, #-3012] @ 0xfffff43c │ │ │ │ + ldreq r1, [r2], #3317 @ 0xcf5 │ │ │ │ + ldreq r6, [r6, #-3020] @ 0xfffff434 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -270100,16 +270100,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 114b68 <__cxa_atexit@plt+0x107c68> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r6, #-3496] @ 0xfffff258 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r6, #-3504] @ 0xfffff250 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -270125,16 +270125,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 114bcc <__cxa_atexit@plt+0x107ccc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r7, [r6, #-3376] @ 0xfffff2d0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r6, [r6, #-3384] @ 0xfffff2c8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -270151,15 +270151,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 114c2c <__cxa_atexit@plt+0x107d2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbeq pc, [pc], #3412 @ 114c34 <__cxa_atexit@plt+0x107d34> @ │ │ │ │ + ldrbeq lr, [pc], #3412 @ 114c34 <__cxa_atexit@plt+0x107d34> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 114e68 <__cxa_atexit@plt+0x107f68> │ │ │ │ @@ -270296,26 +270296,26 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #143 @ 0x8f │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r7, [r6, #-2848] @ 0xfffff4e0 │ │ │ │ - ldrbeq pc, [pc], #3036 @ 114e80 <__cxa_atexit@plt+0x107f80> @ │ │ │ │ - ldrbeq pc, [pc], #2876 @ 114e84 <__cxa_atexit@plt+0x107f84> @ │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r6, [r6, #-2856] @ 0xfffff4d8 │ │ │ │ + ldrbeq lr, [pc], #3036 @ 114e80 <__cxa_atexit@plt+0x107f80> │ │ │ │ + ldrbeq lr, [pc], #2876 @ 114e84 <__cxa_atexit@plt+0x107f84> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 114ee4 <__cxa_atexit@plt+0x107fe4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 114edc <__cxa_atexit@plt+0x107fdc> │ │ │ │ ldr r3, [pc, #60] @ 114eec <__cxa_atexit@plt+0x107fec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 114ef0 <__cxa_atexit@plt+0x107ff0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 114ef4 <__cxa_atexit@plt+0x107ff4> │ │ │ │ @@ -270328,28 +270328,28 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrbeq pc, [pc], #2792 @ 114ef8 <__cxa_atexit@plt+0x107ff8> @ │ │ │ │ - ldreq r7, [r6, #-2008] @ 0xfffff828 │ │ │ │ - ldrbeq pc, [pc], #2764 @ 114f00 <__cxa_atexit@plt+0x108000> @ │ │ │ │ - ldrbeq pc, [pc], #2736 @ 114f04 <__cxa_atexit@plt+0x108004> @ │ │ │ │ + ldrbeq lr, [pc], #2792 @ 114ef8 <__cxa_atexit@plt+0x107ff8> │ │ │ │ + ldreq r6, [r6, #-2016] @ 0xfffff820 │ │ │ │ + ldrbeq lr, [pc], #2764 @ 114f00 <__cxa_atexit@plt+0x108000> │ │ │ │ + ldrbeq lr, [pc], #2736 @ 114f04 <__cxa_atexit@plt+0x108004> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 114f20 <__cxa_atexit@plt+0x108020> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1b804c <__cxa_atexit@plt+0x1ab14c> │ │ │ │ - ldreq r7, [r6, #-3432] @ 0xfffff298 │ │ │ │ - ldrbeq pc, [pc], #2736 @ 114f2c <__cxa_atexit@plt+0x10802c> @ │ │ │ │ + ldreq r6, [r6, #-3440] @ 0xfffff290 │ │ │ │ + ldrbeq lr, [pc], #2736 @ 114f2c <__cxa_atexit@plt+0x10802c> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 114fd8 <__cxa_atexit@plt+0x1080d8> │ │ │ │ ldr r3, [pc, #160] @ 114fe8 <__cxa_atexit@plt+0x1080e8> │ │ │ │ @@ -270392,19 +270392,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 114ffc <__cxa_atexit@plt+0x1080fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldrbeq pc, [pc], #2560 @ 114ff8 <__cxa_atexit@plt+0x1080f8> @ │ │ │ │ - ldrbeq pc, [pc], #2444 @ 114ffc <__cxa_atexit@plt+0x1080fc> @ │ │ │ │ - ldreq r7, [r6, #-3276] @ 0xfffff334 │ │ │ │ - ldrbeq pc, [pc], #2580 @ 115004 <__cxa_atexit@plt+0x108104> @ │ │ │ │ - ldrbeq pc, [pc], #2520 @ 115008 <__cxa_atexit@plt+0x108108> @ │ │ │ │ + ldrbeq lr, [pc], #2560 @ 114ff8 <__cxa_atexit@plt+0x1080f8> │ │ │ │ + ldrbeq lr, [pc], #2444 @ 114ffc <__cxa_atexit@plt+0x1080fc> │ │ │ │ + ldreq r6, [r6, #-3284] @ 0xfffff32c │ │ │ │ + ldrbeq lr, [pc], #2580 @ 115004 <__cxa_atexit@plt+0x108104> │ │ │ │ + ldrbeq lr, [pc], #2520 @ 115008 <__cxa_atexit@plt+0x108108> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ ldr r3, [r3, #27] │ │ │ │ @@ -270431,18 +270431,18 @@ │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1c84f0 <__cxa_atexit@plt+0x1bb5f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldrbeq pc, [pc], #2376 @ 115094 <__cxa_atexit@plt+0x108194> @ │ │ │ │ - ldrbeq pc, [pc], #2252 @ 115098 <__cxa_atexit@plt+0x108198> @ │ │ │ │ - ldreq r7, [r6, #-3084] @ 0xfffff3f4 │ │ │ │ - ldrbeq pc, [pc], #2368 @ 1150a0 <__cxa_atexit@plt+0x1081a0> @ │ │ │ │ + ldrbeq lr, [pc], #2376 @ 115094 <__cxa_atexit@plt+0x108194> │ │ │ │ + ldrbeq lr, [pc], #2252 @ 115098 <__cxa_atexit@plt+0x108198> │ │ │ │ + ldreq r6, [r6, #-3092] @ 0xfffff3ec │ │ │ │ + ldrbeq lr, [pc], #2368 @ 1150a0 <__cxa_atexit@plt+0x1081a0> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 1150dc <__cxa_atexit@plt+0x1081dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [pc, #36] @ 1150e0 <__cxa_atexit@plt+0x1081e0> │ │ │ │ @@ -270451,18 +270451,18 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r2, [pc, #20] @ 1150e4 <__cxa_atexit@plt+0x1081e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ add r9, r3, #2 │ │ │ │ b 1c84f0 <__cxa_atexit@plt+0x1bb5f0> │ │ │ │ - ldrbeq pc, [pc], #2276 @ 1150e4 <__cxa_atexit@plt+0x1081e4> @ │ │ │ │ - ldrbeq pc, [pc], #2152 @ 1150e8 <__cxa_atexit@plt+0x1081e8> @ │ │ │ │ - ldreq r7, [r6, #-2984] @ 0xfffff458 │ │ │ │ - ldrbeq pc, [pc], #2304 @ 1150f0 <__cxa_atexit@plt+0x1081f0> @ │ │ │ │ + ldrbeq lr, [pc], #2276 @ 1150e4 <__cxa_atexit@plt+0x1081e4> │ │ │ │ + ldrbeq lr, [pc], #2152 @ 1150e8 <__cxa_atexit@plt+0x1081e8> │ │ │ │ + ldreq r6, [r6, #-2992] @ 0xfffff450 │ │ │ │ + ldrbeq lr, [pc], #2304 @ 1150f0 <__cxa_atexit@plt+0x1081f0> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 114f34 <__cxa_atexit@plt+0x108034> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -270486,56 +270486,56 @@ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ ldr r8, [pc, #136] @ 1151f0 <__cxa_atexit@plt+0x1082f0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #116] @ 1151e8 <__cxa_atexit@plt+0x1082e8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #100] @ 1151e4 <__cxa_atexit@plt+0x1082e4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #116] @ 115200 <__cxa_atexit@plt+0x108300> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #96] @ 1151f8 <__cxa_atexit@plt+0x1082f8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #88] @ 1151fc <__cxa_atexit@plt+0x1082fc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #92] @ 11520c <__cxa_atexit@plt+0x10830c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #56] @ 1151f4 <__cxa_atexit@plt+0x1082f4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #60] @ 115204 <__cxa_atexit@plt+0x108304> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #52] @ 115208 <__cxa_atexit@plt+0x108308> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #12] @ 1151ec <__cxa_atexit@plt+0x1082ec> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ - ldreq r2, [r2], #3234 @ 0xca2 │ │ │ │ - ldreq r2, [r2], #3233 @ 0xca1 │ │ │ │ - ldreq r2, [r2], #3114 @ 0xc2a │ │ │ │ - ldreq r2, [r2], #3225 @ 0xc99 │ │ │ │ - ldreq r2, [r2], #3129 @ 0xc39 │ │ │ │ - ldreq r2, [r2], #3156 @ 0xc54 │ │ │ │ - ldreq r2, [r2], #3131 @ 0xc3b │ │ │ │ - ldreq r2, [r2], #3148 @ 0xc4c │ │ │ │ - ldreq r2, [r2], #3083 @ 0xc0b │ │ │ │ - ldreq r2, [r2], #3054 @ 0xbee │ │ │ │ - ldreq r2, [r2], #3074 @ 0xc02 │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ + ldreq r2, [r2], #2466 @ 0x9a2 │ │ │ │ + ldreq r2, [r2], #2465 @ 0x9a1 │ │ │ │ + ldreq r2, [r2], #2346 @ 0x92a │ │ │ │ + ldreq r2, [r2], #2457 @ 0x999 │ │ │ │ + ldreq r2, [r2], #2361 @ 0x939 │ │ │ │ + ldreq r2, [r2], #2388 @ 0x954 │ │ │ │ + ldreq r2, [r2], #2363 @ 0x93b │ │ │ │ + ldreq r2, [r2], #2380 @ 0x94c │ │ │ │ + ldreq r2, [r2], #2315 @ 0x90b │ │ │ │ + ldreq r2, [r2], #2286 @ 0x8ee │ │ │ │ + ldreq r2, [r2], #2306 @ 0x902 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 115260 <__cxa_atexit@plt+0x108360> │ │ │ │ ldr r3, [pc, #64] @ 115270 <__cxa_atexit@plt+0x108370> │ │ │ │ @@ -270553,15 +270553,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 115274 <__cxa_atexit@plt+0x108374> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrbeq pc, [pc], #1984 @ 11527c <__cxa_atexit@plt+0x10837c> @ │ │ │ │ + ldrbeq lr, [pc], #1984 @ 11527c <__cxa_atexit@plt+0x10837c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 115108 <__cxa_atexit@plt+0x108208> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -270585,25 +270585,25 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1152f8 <__cxa_atexit@plt+0x1083f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r7, [r6, #-1016] @ 0xfffffc08 │ │ │ │ - ldrbeq pc, [pc], #1860 @ 115300 <__cxa_atexit@plt+0x108400> @ │ │ │ │ + ldreq r6, [r6, #-1024] @ 0xfffffc00 │ │ │ │ + ldrbeq lr, [pc], #1860 @ 115300 <__cxa_atexit@plt+0x108400> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 11531c <__cxa_atexit@plt+0x10841c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 115108 <__cxa_atexit@plt+0x108208> │ │ │ │ - ldreq r7, [r6, #-944] @ 0xfffffc50 │ │ │ │ + ldreq r6, [r6, #-952] @ 0xfffffc48 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 115368 <__cxa_atexit@plt+0x108468> │ │ │ │ ldr r3, [pc, #56] @ 115378 <__cxa_atexit@plt+0x108478> │ │ │ │ @@ -270619,90 +270619,90 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11537c <__cxa_atexit@plt+0x10847c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbeq pc, [pc], #1728 @ 115384 <__cxa_atexit@plt+0x108484> @ │ │ │ │ + ldrbeq lr, [pc], #1728 @ 115384 <__cxa_atexit@plt+0x108484> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 115108 <__cxa_atexit@plt+0x108208> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 1153bc <__cxa_atexit@plt+0x1084bc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400204 <__cxa_atexit@plt+0x3f3304> │ │ │ │ - ldrbeq pc, [pc], #1660 @ 1153c4 <__cxa_atexit@plt+0x1084c4> @ │ │ │ │ - ldrbeq pc, [pc], #1668 @ 1153c8 <__cxa_atexit@plt+0x1084c8> @ │ │ │ │ + b 3fe98c <__cxa_atexit@plt+0x3f1a8c> │ │ │ │ + ldrbeq lr, [pc], #1660 @ 1153c4 <__cxa_atexit@plt+0x1084c4> │ │ │ │ + ldrbeq lr, [pc], #1668 @ 1153c8 <__cxa_atexit@plt+0x1084c8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 115424 <__cxa_atexit@plt+0x108524> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 11541c <__cxa_atexit@plt+0x10851c> │ │ │ │ ldr r3, [pc, #56] @ 11542c <__cxa_atexit@plt+0x10852c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 115430 <__cxa_atexit@plt+0x108530> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 115434 <__cxa_atexit@plt+0x108534> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 40073c <__cxa_atexit@plt+0x3f383c> │ │ │ │ + b 3feeec <__cxa_atexit@plt+0x3f1fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq pc, [pc], #1604 @ 115434 <__cxa_atexit@plt+0x108534> @ │ │ │ │ - ldreq r7, [r6, #-668] @ 0xfffffd64 │ │ │ │ - ldreq r7, [r6, #-872] @ 0xfffffc98 │ │ │ │ - ldrbeq pc, [pc], #1576 @ 115440 <__cxa_atexit@plt+0x108540> @ │ │ │ │ + ldrbeq lr, [pc], #1604 @ 115434 <__cxa_atexit@plt+0x108534> │ │ │ │ + ldreq r6, [r6, #-676] @ 0xfffffd5c │ │ │ │ + ldreq r6, [r6, #-880] @ 0xfffffc90 │ │ │ │ + ldrbeq lr, [pc], #1576 @ 115440 <__cxa_atexit@plt+0x108540> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 115498 <__cxa_atexit@plt+0x108598> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 115490 <__cxa_atexit@plt+0x108590> │ │ │ │ ldr r9, [pc, #52] @ 1154a0 <__cxa_atexit@plt+0x1085a0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ 1154a4 <__cxa_atexit@plt+0x1085a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 1154a8 <__cxa_atexit@plt+0x1085a8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 400744 <__cxa_atexit@plt+0x3f3844> │ │ │ │ + b 3feef4 <__cxa_atexit@plt+0x3f1ff4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq pc, [pc], #1516 @ 1154a8 <__cxa_atexit@plt+0x1085a8> @ │ │ │ │ - ldreq r7, [r6, #-548] @ 0xfffffddc │ │ │ │ - ldreq r7, [r6, #-748] @ 0xfffffd14 │ │ │ │ + ldrbeq lr, [pc], #1516 @ 1154a8 <__cxa_atexit@plt+0x1085a8> │ │ │ │ + ldreq r6, [r6, #-556] @ 0xfffffdd4 │ │ │ │ + ldreq r6, [r6, #-756] @ 0xfffffd0c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 115550 <__cxa_atexit@plt+0x108650> │ │ │ │ ldr r7, [pc, #180] @ 115580 <__cxa_atexit@plt+0x108680> │ │ │ │ @@ -270750,17 +270750,17 @@ │ │ │ │ b 1154e8 <__cxa_atexit@plt+0x1085e8> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 115508 <__cxa_atexit@plt+0x108608> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - ldreq r7, [r6, #-496] @ 0xfffffe10 │ │ │ │ - ldrbeq pc, [pc], #1328 @ 115594 <__cxa_atexit@plt+0x108694> @ │ │ │ │ - ldreq r7, [r6, #-376] @ 0xfffffe88 │ │ │ │ + ldreq r6, [r6, #-504] @ 0xfffffe08 │ │ │ │ + ldrbeq lr, [pc], #1328 @ 115594 <__cxa_atexit@plt+0x108694> │ │ │ │ + ldreq r6, [r6, #-384] @ 0xfffffe80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 115608 <__cxa_atexit@plt+0x108708> │ │ │ │ @@ -270791,16 +270791,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 1155b4 <__cxa_atexit@plt+0x1086b4> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 1155d4 <__cxa_atexit@plt+0x1086d4> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r7, [r6, #-292] @ 0xfffffedc │ │ │ │ - ldreq r7, [r6, #-192] @ 0xffffff40 │ │ │ │ + ldreq r6, [r6, #-300] @ 0xfffffed4 │ │ │ │ + ldreq r6, [r6, #-200] @ 0xffffff38 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 115674 <__cxa_atexit@plt+0x108774> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -270813,16 +270813,16 @@ │ │ │ │ cmp r3, r2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 115650 <__cxa_atexit@plt+0x108750> │ │ │ │ - ldreq r7, [r6, #-180] @ 0xffffff4c │ │ │ │ - ldreq r7, [r6, #-96] @ 0xffffffa0 │ │ │ │ + ldreq r6, [r6, #-188] @ 0xffffff44 │ │ │ │ + ldreq r6, [r6, #-104] @ 0xffffff98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 115720 <__cxa_atexit@plt+0x108820> │ │ │ │ ldr r7, [pc, #164] @ 115750 <__cxa_atexit@plt+0x108850> │ │ │ │ @@ -270866,16 +270866,16 @@ │ │ │ │ b 1156c8 <__cxa_atexit@plt+0x1087c8> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 1156e8 <__cxa_atexit@plt+0x1087e8> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - ldreq r7, [r6, #-376] @ 0xfffffe88 │ │ │ │ - ldrbeq pc, [pc], #868 @ 115764 <__cxa_atexit@plt+0x108864> @ │ │ │ │ + ldreq r6, [r6, #-384] @ 0xfffffe80 │ │ │ │ + ldrbeq lr, [pc], #868 @ 115764 <__cxa_atexit@plt+0x108864> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 1157c4 <__cxa_atexit@plt+0x1088c4> │ │ │ │ @@ -270902,15 +270902,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 115780 <__cxa_atexit@plt+0x108880> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 1157a0 <__cxa_atexit@plt+0x1088a0> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq r7, [r6, #-192] @ 0xffffff40 │ │ │ │ + ldreq r6, [r6, #-200] @ 0xffffff38 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 115824 <__cxa_atexit@plt+0x108924> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -270921,15 +270921,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 115808 <__cxa_atexit@plt+0x108908> │ │ │ │ - ldreq r7, [r6, #-88] @ 0xffffffa8 │ │ │ │ + ldreq r6, [r6, #-96] @ 0xffffffa0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1158cc <__cxa_atexit@plt+0x1089cc> │ │ │ │ ldr r7, [pc, #164] @ 1158fc <__cxa_atexit@plt+0x1089fc> │ │ │ │ @@ -270973,16 +270973,16 @@ │ │ │ │ b 115874 <__cxa_atexit@plt+0x108974> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 115894 <__cxa_atexit@plt+0x108994> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - ldreq r6, [r6, #-4044] @ 0xfffff034 │ │ │ │ - ldrbeq pc, [pc], #460 @ 115910 <__cxa_atexit@plt+0x108a10> @ │ │ │ │ + ldreq r5, [r6, #-4052] @ 0xfffff02c │ │ │ │ + ldrbeq lr, [pc], #460 @ 115910 <__cxa_atexit@plt+0x108a10> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 115970 <__cxa_atexit@plt+0x108a70> │ │ │ │ @@ -271009,15 +271009,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 11592c <__cxa_atexit@plt+0x108a2c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 11594c <__cxa_atexit@plt+0x108a4c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq r6, [r6, #-3860] @ 0xfffff0ec │ │ │ │ + ldreq r5, [r6, #-3868] @ 0xfffff0e4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 1159d0 <__cxa_atexit@plt+0x108ad0> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -271028,15 +271028,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 1159b4 <__cxa_atexit@plt+0x108ab4> │ │ │ │ - ldreq r6, [r6, #-3756] @ 0xfffff154 │ │ │ │ + ldreq r5, [r6, #-3764] @ 0xfffff14c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 115a28 <__cxa_atexit@plt+0x108b28> │ │ │ │ @@ -271052,15 +271052,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 115a40 <__cxa_atexit@plt+0x108b40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbeq pc, [pc], #116 @ 115a48 <__cxa_atexit@plt+0x108b48> @ │ │ │ │ + ldrbeq lr, [pc], #116 @ 115a48 <__cxa_atexit@plt+0x108b48> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 115aa8 <__cxa_atexit@plt+0x108ba8> │ │ │ │ @@ -271098,17 +271098,17 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 115b00 <__cxa_atexit@plt+0x108c00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldreq r7, [r6, #-184] @ 0xffffff48 │ │ │ │ - ldreq r7, [r6, #-260] @ 0xfffffefc │ │ │ │ - ldreq r7, [r6, #-176] @ 0xffffff50 │ │ │ │ + ldreq r6, [r6, #-192] @ 0xffffff40 │ │ │ │ + ldreq r6, [r6, #-268] @ 0xfffffef4 │ │ │ │ + ldreq r6, [r6, #-184] @ 0xffffff48 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 115b3c <__cxa_atexit@plt+0x108c3c> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -271130,17 +271130,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 115b80 <__cxa_atexit@plt+0x108c80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r6, #-52] @ 0xffffffcc │ │ │ │ - ldreq r7, [r6, #-104] @ 0xffffff98 │ │ │ │ - ldreq r7, [r6, #-44] @ 0xffffffd4 │ │ │ │ + ldreq r6, [r6, #-60] @ 0xffffffc4 │ │ │ │ + ldreq r6, [r6, #-112] @ 0xffffff90 │ │ │ │ + ldreq r6, [r6, #-52] @ 0xffffffcc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 115bfc <__cxa_atexit@plt+0x108cfc> │ │ │ │ ldr r7, [pc, #152] @ 115c3c <__cxa_atexit@plt+0x108d3c> │ │ │ │ @@ -271178,19 +271178,19 @@ │ │ │ │ ldr r6, [pc, #28] @ 115c40 <__cxa_atexit@plt+0x108d40> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrbeq lr, [pc], #3748 @ 115c4c <__cxa_atexit@plt+0x108d4c> │ │ │ │ - ldreq r6, [r6, #-2836] @ 0xfffff4ec │ │ │ │ + ldrbeq sp, [pc], #3748 @ 115c4c <__cxa_atexit@plt+0x108d4c> │ │ │ │ + ldreq r5, [r6, #-2844] @ 0xfffff4e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 115c94 <__cxa_atexit@plt+0x108d94> │ │ │ │ sub r7, r3, #1 │ │ │ │ str r7, [r5] │ │ │ │ @@ -271211,17 +271211,17 @@ │ │ │ │ b 115c64 <__cxa_atexit@plt+0x108d64> │ │ │ │ ldr r6, [pc, #20] @ 115cc0 <__cxa_atexit@plt+0x108dc0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldreq r6, [r6, #-2668] @ 0xfffff594 │ │ │ │ + ldreq r5, [r6, #-2676] @ 0xfffff58c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -271233,47 +271233,47 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 115d1c <__cxa_atexit@plt+0x108e1c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ - ldreq r6, [r6, #-2556] @ 0xfffff604 │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ + ldreq r5, [r6, #-2564] @ 0xfffff5fc │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - ldrbeq lr, [pc], #3836 @ 115d28 <__cxa_atexit@plt+0x108e28> │ │ │ │ + ldrbeq sp, [pc], #3836 @ 115d28 <__cxa_atexit@plt+0x108e28> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 115d80 <__cxa_atexit@plt+0x108e80> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 115d78 <__cxa_atexit@plt+0x108e78> │ │ │ │ ldr r3, [pc, #52] @ 115d88 <__cxa_atexit@plt+0x108e88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 115d8c <__cxa_atexit@plt+0x108e8c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 115d90 <__cxa_atexit@plt+0x108e90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400514 <__cxa_atexit@plt+0x3f3614> │ │ │ │ + b 3fecc4 <__cxa_atexit@plt+0x3f1dc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq lr, [pc], #3752 @ 115d90 <__cxa_atexit@plt+0x108e90> │ │ │ │ - ldrbeq lr, [pc], #3764 @ 115d94 <__cxa_atexit@plt+0x108e94> │ │ │ │ - ldreq r6, [r6, #-2356] @ 0xfffff6cc │ │ │ │ - ldrbeq lr, [pc], #3736 @ 115d9c <__cxa_atexit@plt+0x108e9c> │ │ │ │ + ldrbeq sp, [pc], #3752 @ 115d90 <__cxa_atexit@plt+0x108e90> │ │ │ │ + ldrbeq sp, [pc], #3764 @ 115d94 <__cxa_atexit@plt+0x108e94> │ │ │ │ + ldreq r5, [r6, #-2364] @ 0xfffff6c4 │ │ │ │ + ldrbeq sp, [pc], #3736 @ 115d9c <__cxa_atexit@plt+0x108e9c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 115e14 <__cxa_atexit@plt+0x108f14> │ │ │ │ ldr r3, [pc, #124] @ 115e34 <__cxa_atexit@plt+0x108f34> │ │ │ │ @@ -271306,19 +271306,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 115dfc <__cxa_atexit@plt+0x108efc> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq r6, [r6, #-3704] @ 0xfffff188 │ │ │ │ - ldrbeq lr, [pc], #3684 @ 115e44 <__cxa_atexit@plt+0x108f44> │ │ │ │ - ldrbeq lr, [pc], #3676 @ 115e48 <__cxa_atexit@plt+0x108f48> │ │ │ │ - ldrbeq lr, [pc], #3628 @ 115e4c <__cxa_atexit@plt+0x108f4c> │ │ │ │ - ldrbeq lr, [pc], #3560 @ 115e50 <__cxa_atexit@plt+0x108f50> │ │ │ │ + ldreq r5, [r6, #-3712] @ 0xfffff180 │ │ │ │ + ldrbeq sp, [pc], #3684 @ 115e44 <__cxa_atexit@plt+0x108f44> │ │ │ │ + ldrbeq sp, [pc], #3676 @ 115e48 <__cxa_atexit@plt+0x108f48> │ │ │ │ + ldrbeq sp, [pc], #3628 @ 115e4c <__cxa_atexit@plt+0x108f4c> │ │ │ │ + ldrbeq sp, [pc], #3560 @ 115e50 <__cxa_atexit@plt+0x108f50> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 115e78 <__cxa_atexit@plt+0x108f78> │ │ │ │ ldr r7, [pc, #72] @ 115eb0 <__cxa_atexit@plt+0x108fb0> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -271335,47 +271335,47 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #-4] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 115e84 <__cxa_atexit@plt+0x108f84> │ │ │ │ - ldreq r6, [r6, #-3568] @ 0xfffff210 │ │ │ │ - ldrbeq lr, [pc], #3536 @ 115eb8 <__cxa_atexit@plt+0x108fb8> │ │ │ │ - ldrbeq lr, [pc], #3524 @ 115ebc <__cxa_atexit@plt+0x108fbc> │ │ │ │ - ldrbeq lr, [pc], #3492 @ 115ec0 <__cxa_atexit@plt+0x108fc0> │ │ │ │ + ldreq r5, [r6, #-3576] @ 0xfffff208 │ │ │ │ + ldrbeq sp, [pc], #3536 @ 115eb8 <__cxa_atexit@plt+0x108fb8> │ │ │ │ + ldrbeq sp, [pc], #3524 @ 115ebc <__cxa_atexit@plt+0x108fbc> │ │ │ │ + ldrbeq sp, [pc], #3492 @ 115ec0 <__cxa_atexit@plt+0x108fc0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 115f18 <__cxa_atexit@plt+0x109018> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 115f10 <__cxa_atexit@plt+0x109010> │ │ │ │ ldr r3, [pc, #52] @ 115f20 <__cxa_atexit@plt+0x109020> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 115f24 <__cxa_atexit@plt+0x109024> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 115f28 <__cxa_atexit@plt+0x109028> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400514 <__cxa_atexit@plt+0x3f3614> │ │ │ │ + b 3fecc4 <__cxa_atexit@plt+0x3f1dc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq lr, [pc], #3344 @ 115f28 <__cxa_atexit@plt+0x109028> │ │ │ │ - ldrbeq lr, [pc], #3420 @ 115f2c <__cxa_atexit@plt+0x10902c> │ │ │ │ - ldreq r6, [r6, #-1948] @ 0xfffff864 │ │ │ │ - ldrbeq lr, [pc], #3392 @ 115f34 <__cxa_atexit@plt+0x109034> │ │ │ │ + ldrbeq sp, [pc], #3344 @ 115f28 <__cxa_atexit@plt+0x109028> │ │ │ │ + ldrbeq sp, [pc], #3420 @ 115f2c <__cxa_atexit@plt+0x10902c> │ │ │ │ + ldreq r5, [r6, #-1956] @ 0xfffff85c │ │ │ │ + ldrbeq sp, [pc], #3392 @ 115f34 <__cxa_atexit@plt+0x109034> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 115fb4 <__cxa_atexit@plt+0x1090b4> │ │ │ │ ldr r3, [pc, #116] @ 115fc4 <__cxa_atexit@plt+0x1090c4> │ │ │ │ @@ -271406,19 +271406,19 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 115fd4 <__cxa_atexit@plt+0x1090d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq r6, [r6, #-3284] @ 0xfffff32c │ │ │ │ - ldrbeq lr, [pc], #3328 @ 115fd4 <__cxa_atexit@plt+0x1090d4> │ │ │ │ - ldrbeq lr, [pc], #3320 @ 115fd8 <__cxa_atexit@plt+0x1090d8> │ │ │ │ - ldrbeq lr, [pc], #3276 @ 115fdc <__cxa_atexit@plt+0x1090dc> │ │ │ │ - ldrbeq lr, [pc], #3224 @ 115fe0 <__cxa_atexit@plt+0x1090e0> │ │ │ │ + ldreq r5, [r6, #-3292] @ 0xfffff324 │ │ │ │ + ldrbeq sp, [pc], #3328 @ 115fd4 <__cxa_atexit@plt+0x1090d4> │ │ │ │ + ldrbeq sp, [pc], #3320 @ 115fd8 <__cxa_atexit@plt+0x1090d8> │ │ │ │ + ldrbeq sp, [pc], #3276 @ 115fdc <__cxa_atexit@plt+0x1090dc> │ │ │ │ + ldrbeq sp, [pc], #3224 @ 115fe0 <__cxa_atexit@plt+0x1090e0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #10 │ │ │ │ bne 116010 <__cxa_atexit@plt+0x109110> │ │ │ │ @@ -271433,81 +271433,81 @@ │ │ │ │ addeq r7, r3, #1 │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r3, [pc, #12] @ 116034 <__cxa_atexit@plt+0x109134> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r6, #-3156] @ 0xfffff3ac │ │ │ │ - ldrbeq lr, [pc], #3192 @ 116040 <__cxa_atexit@plt+0x109140> │ │ │ │ - ldrbeq lr, [pc], #3180 @ 116044 <__cxa_atexit@plt+0x109144> │ │ │ │ - ldrbeq lr, [pc], #3144 @ 116048 <__cxa_atexit@plt+0x109148> │ │ │ │ + ldreq r5, [r6, #-3164] @ 0xfffff3a4 │ │ │ │ + ldrbeq sp, [pc], #3192 @ 116040 <__cxa_atexit@plt+0x109140> │ │ │ │ + ldrbeq sp, [pc], #3180 @ 116044 <__cxa_atexit@plt+0x109144> │ │ │ │ + ldrbeq sp, [pc], #3144 @ 116048 <__cxa_atexit@plt+0x109148> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 11609c <__cxa_atexit@plt+0x10919c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 116094 <__cxa_atexit@plt+0x109194> │ │ │ │ ldr sl, [pc, #48] @ 1160a4 <__cxa_atexit@plt+0x1091a4> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #44] @ 1160a8 <__cxa_atexit@plt+0x1091a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #10 │ │ │ │ - b 40037c <__cxa_atexit@plt+0x3f347c> │ │ │ │ + b 3feb24 <__cxa_atexit@plt+0x3f1c24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq lr, [pc], #3100 @ 1160ac <__cxa_atexit@plt+0x1091ac> │ │ │ │ - ldreq r6, [r6, #-1564] @ 0xfffff9e4 │ │ │ │ - ldrbeq lr, [pc], #3056 @ 1160b4 <__cxa_atexit@plt+0x1091b4> │ │ │ │ + ldrbeq sp, [pc], #3100 @ 1160ac <__cxa_atexit@plt+0x1091ac> │ │ │ │ + ldreq r5, [r6, #-1572] @ 0xfffff9dc │ │ │ │ + ldrbeq sp, [pc], #3056 @ 1160b4 <__cxa_atexit@plt+0x1091b4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 116108 <__cxa_atexit@plt+0x109208> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 116100 <__cxa_atexit@plt+0x109200> │ │ │ │ ldr r8, [pc, #48] @ 116110 <__cxa_atexit@plt+0x109210> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 116114 <__cxa_atexit@plt+0x109214> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 116118 <__cxa_atexit@plt+0x109218> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r2], #3016 @ 0xbc8 │ │ │ │ - ldrbeq lr, [pc], #3004 @ 11611c <__cxa_atexit@plt+0x10921c> │ │ │ │ - ldreq r6, [r6, #-1448] @ 0xfffffa58 │ │ │ │ - ldrbeq lr, [pc], #2960 @ 116124 <__cxa_atexit@plt+0x109224> │ │ │ │ + ldreq r1, [r2], #2248 @ 0x8c8 │ │ │ │ + ldrbeq sp, [pc], #3004 @ 11611c <__cxa_atexit@plt+0x10921c> │ │ │ │ + ldreq r5, [r6, #-1456] @ 0xfffffa50 │ │ │ │ + ldrbeq sp, [pc], #2960 @ 116124 <__cxa_atexit@plt+0x109224> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr sl, [pc, #12] @ 11613c <__cxa_atexit@plt+0x10923c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, #0 │ │ │ │ - b 40037c <__cxa_atexit@plt+0x3f347c> │ │ │ │ - ldrbeq lr, [pc], #2948 @ 116144 <__cxa_atexit@plt+0x109244> │ │ │ │ + b 3feb24 <__cxa_atexit@plt+0x3f1c24> │ │ │ │ + ldrbeq sp, [pc], #2948 @ 116144 <__cxa_atexit@plt+0x109244> │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11619c <__cxa_atexit@plt+0x10929c> │ │ │ │ @@ -271522,38 +271522,38 @@ │ │ │ │ ldr r2, [pc, #68] @ 1161c8 <__cxa_atexit@plt+0x1092c8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b 1161ac <__cxa_atexit@plt+0x1092ac> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1161bc <__cxa_atexit@plt+0x1092bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbeq lr, [pc], #2848 @ 1161c4 <__cxa_atexit@plt+0x1092c4> │ │ │ │ + ldrbeq sp, [pc], #2848 @ 1161c4 <__cxa_atexit@plt+0x1092c4> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - ldreq r1, [r2], #2829 @ 0xb0d │ │ │ │ - ldrbeq lr, [pc], #2800 @ 1161d4 <__cxa_atexit@plt+0x1092d4> │ │ │ │ + ldreq r1, [r2], #2061 @ 0x80d │ │ │ │ + ldrbeq sp, [pc], #2800 @ 1161d4 <__cxa_atexit@plt+0x1092d4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1161f0 <__cxa_atexit@plt+0x1092f0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400514 <__cxa_atexit@plt+0x3f3614> │ │ │ │ - ldrbeq lr, [pc], #2588 @ 1161f8 <__cxa_atexit@plt+0x1092f8> │ │ │ │ - ldrbeq lr, [pc], #2772 @ 1161fc <__cxa_atexit@plt+0x1092fc> │ │ │ │ + b 3fecc4 <__cxa_atexit@plt+0x3f1dc4> │ │ │ │ + ldrbeq sp, [pc], #2588 @ 1161f8 <__cxa_atexit@plt+0x1092f8> │ │ │ │ + ldrbeq sp, [pc], #2772 @ 1161fc <__cxa_atexit@plt+0x1092fc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -271575,15 +271575,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 1162cc <__cxa_atexit@plt+0x1093cc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 1162c0 <__cxa_atexit@plt+0x1093c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -271595,20 +271595,20 @@ │ │ │ │ mov r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldrbeq lr, [pc], #2612 @ 1162c4 <__cxa_atexit@plt+0x1093c4> │ │ │ │ - ldrbeq lr, [pc], #2652 @ 1162c8 <__cxa_atexit@plt+0x1093c8> │ │ │ │ + ldrbeq sp, [pc], #2612 @ 1162c4 <__cxa_atexit@plt+0x1093c4> │ │ │ │ + ldrbeq sp, [pc], #2652 @ 1162c8 <__cxa_atexit@plt+0x1093c8> │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - ldreq r1, [r2], #2617 @ 0xa39 │ │ │ │ - ldrbeq lr, [pc], #2556 @ 1162d8 <__cxa_atexit@plt+0x1093d8> │ │ │ │ + ldreq r1, [r2], #1849 @ 0x739 │ │ │ │ + ldrbeq sp, [pc], #2556 @ 1162d8 <__cxa_atexit@plt+0x1093d8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 116328 <__cxa_atexit@plt+0x109428> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -271621,29 +271621,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #68] @ 116358 <__cxa_atexit@plt+0x109458> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b 116338 <__cxa_atexit@plt+0x109438> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ 11634c <__cxa_atexit@plt+0x10944c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbeq lr, [pc], #2448 @ 116354 <__cxa_atexit@plt+0x109454> │ │ │ │ + ldrbeq sp, [pc], #2448 @ 116354 <__cxa_atexit@plt+0x109454> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - ldreq r1, [r2], #2429 @ 0x97d │ │ │ │ - ldrbeq lr, [pc], #2412 @ 116364 <__cxa_atexit@plt+0x109464> │ │ │ │ + ldreq r1, [r2], #1661 @ 0x67d │ │ │ │ + ldrbeq sp, [pc], #2412 @ 116364 <__cxa_atexit@plt+0x109464> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 116410 <__cxa_atexit@plt+0x109510> │ │ │ │ @@ -271679,35 +271679,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r7] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r7, [pc, #52] @ 11644c <__cxa_atexit@plt+0x10954c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 116444 <__cxa_atexit@plt+0x109544> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldrbeq lr, [pc], #2216 @ 11644c <__cxa_atexit@plt+0x10954c> │ │ │ │ - ldreq r6, [r6, #-2260] @ 0xfffff72c │ │ │ │ - ldrbeq lr, [pc], #2260 @ 116454 <__cxa_atexit@plt+0x109554> │ │ │ │ + ldrbeq sp, [pc], #2216 @ 11644c <__cxa_atexit@plt+0x10954c> │ │ │ │ + ldreq r5, [r6, #-2268] @ 0xfffff724 │ │ │ │ + ldrbeq sp, [pc], #2260 @ 116454 <__cxa_atexit@plt+0x109554> │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - ldreq r1, [r2], #2205 @ 0x89d │ │ │ │ - ldrbeq lr, [pc], #2160 @ 116464 <__cxa_atexit@plt+0x109564> │ │ │ │ + ldreq r1, [r2], #1437 @ 0x59d │ │ │ │ + ldrbeq sp, [pc], #2160 @ 116464 <__cxa_atexit@plt+0x109564> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #11 │ │ │ │ bcs 116494 <__cxa_atexit@plt+0x109594> │ │ │ │ lsl r7, r8, #2 │ │ │ │ @@ -271729,29 +271729,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #72] @ 11650c <__cxa_atexit@plt+0x10960c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b 1164e8 <__cxa_atexit@plt+0x1095e8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ 1164fc <__cxa_atexit@plt+0x1095fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbeq lr, [pc], #2016 @ 116504 <__cxa_atexit@plt+0x109604> │ │ │ │ - ldreq r6, [r6, #-2040] @ 0xfffff808 │ │ │ │ + ldrbeq sp, [pc], #2016 @ 116504 <__cxa_atexit@plt+0x109604> │ │ │ │ + ldreq r5, [r6, #-2048] @ 0xfffff800 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - ldreq r1, [r2], #1997 @ 0x7cd │ │ │ │ + ldreq r1, [r2], #1229 @ 0x4cd │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1165ac <__cxa_atexit@plt+0x1096ac> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -271760,15 +271760,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ cmp r7, #10 │ │ │ │ bne 116554 <__cxa_atexit@plt+0x109654> │ │ │ │ ldr r7, [pc, #144] @ 1165dc <__cxa_atexit@plt+0x1096dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 1165b8 <__cxa_atexit@plt+0x1096b8> │ │ │ │ ldr r7, [pc, #112] @ 1165e0 <__cxa_atexit@plt+0x1096e0> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -271782,31 +271782,31 @@ │ │ │ │ str r2, [r1, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1165d8 <__cxa_atexit@plt+0x1096d8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r6, #-356] @ 0xfffffe9c │ │ │ │ - ldrbeq lr, [pc], #1844 @ 1165e0 <__cxa_atexit@plt+0x1096e0> │ │ │ │ - ldreq r6, [r6, #-368] @ 0xfffffe90 │ │ │ │ + ldreq r5, [r6, #-364] @ 0xfffffe94 │ │ │ │ + ldrbeq sp, [pc], #1844 @ 1165e0 <__cxa_atexit@plt+0x1096e0> │ │ │ │ + ldreq r5, [r6, #-376] @ 0xfffffe88 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r6, [r6, #-284] @ 0xfffffee4 │ │ │ │ + ldreq r5, [r6, #-292] @ 0xfffffedc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11662c <__cxa_atexit@plt+0x10972c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -271814,19 +271814,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ 116638 <__cxa_atexit@plt+0x109738> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r6, #-140] @ 0xffffff74 │ │ │ │ - ldreq r6, [r6, #-1628] @ 0xfffff9a4 │ │ │ │ + ldreq r5, [r6, #-148] @ 0xffffff6c │ │ │ │ + ldreq r5, [r6, #-1636] @ 0xfffff99c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -271851,16 +271851,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - ldreq r6, [r6, #-44] @ 0xffffffd4 │ │ │ │ - ldrbeq lr, [pc], #1616 @ 1166c8 <__cxa_atexit@plt+0x1097c8> │ │ │ │ + ldreq r5, [r6, #-52] @ 0xffffffcc │ │ │ │ + ldrbeq sp, [pc], #1616 @ 1166c8 <__cxa_atexit@plt+0x1097c8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 116728 <__cxa_atexit@plt+0x109828> │ │ │ │ ldr r3, [pc, #216] @ 1167bc <__cxa_atexit@plt+0x1098bc> │ │ │ │ @@ -271916,20 +271916,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldrbeq lr, [pc], #1356 @ 1167c8 <__cxa_atexit@plt+0x1098c8> │ │ │ │ - ldreq r5, [r6, #-4016] @ 0xfffff050 │ │ │ │ - ldrbeq lr, [pc], #1480 @ 1167d0 <__cxa_atexit@plt+0x1098d0> │ │ │ │ + ldrbeq sp, [pc], #1356 @ 1167c8 <__cxa_atexit@plt+0x1098c8> │ │ │ │ + ldreq r4, [r6, #-4024] @ 0xfffff048 │ │ │ │ + ldrbeq sp, [pc], #1480 @ 1167d0 <__cxa_atexit@plt+0x1098d0> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - ldreq r5, [r6, #-3884] @ 0xfffff0d4 │ │ │ │ + ldreq r4, [r6, #-3892] @ 0xfffff0cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 116864 <__cxa_atexit@plt+0x109964> │ │ │ │ sub r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -271968,19 +271968,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 116890 <__cxa_atexit@plt+0x109990> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbeq lr, [pc], #1144 @ 116898 <__cxa_atexit@plt+0x109998> │ │ │ │ - ldreq r5, [r6, #-3768] @ 0xfffff148 │ │ │ │ + ldrbeq sp, [pc], #1144 @ 116898 <__cxa_atexit@plt+0x109998> │ │ │ │ + ldreq r4, [r6, #-3776] @ 0xfffff140 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - ldreq r5, [r6, #-3688] @ 0xfffff198 │ │ │ │ + ldreq r4, [r6, #-3696] @ 0xfffff190 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 116980 <__cxa_atexit@plt+0x109a80> │ │ │ │ @@ -272007,15 +272007,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #144] @ 1169b0 <__cxa_atexit@plt+0x109ab0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r2, [pc, #124] @ 1169b4 <__cxa_atexit@plt+0x109ab4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #120] @ 1169b8 <__cxa_atexit@plt+0x109ab8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #108] @ 1169bc <__cxa_atexit@plt+0x109abc> │ │ │ │ @@ -272027,31 +272027,31 @@ │ │ │ │ str r1, [r7, #20]! │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r6, #-3528] @ 0xfffff238 │ │ │ │ + ldreq r4, [r6, #-3536] @ 0xfffff230 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq r5, [r6, #-3476] @ 0xfffff26c │ │ │ │ - ldreq r5, [r6, #-3484] @ 0xfffff264 │ │ │ │ + ldreq r4, [r6, #-3484] @ 0xfffff264 │ │ │ │ + ldreq r4, [r6, #-3492] @ 0xfffff25c │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq r5, [r6, #-3408] @ 0xfffff2b0 │ │ │ │ + ldreq r4, [r6, #-3416] @ 0xfffff2a8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 116a00 <__cxa_atexit@plt+0x109b00> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -272059,19 +272059,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ 116a0c <__cxa_atexit@plt+0x109b0c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r6, #-3256] @ 0xfffff348 │ │ │ │ - ldreq r6, [r6, #-648] @ 0xfffffd78 │ │ │ │ + ldreq r4, [r6, #-3264] @ 0xfffff340 │ │ │ │ + ldreq r5, [r6, #-656] @ 0xfffffd70 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 116a50 <__cxa_atexit@plt+0x109b50> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -272079,19 +272079,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ 116a5c <__cxa_atexit@plt+0x109b5c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r6, #-3176] @ 0xfffff398 │ │ │ │ - ldreq r6, [r6, #-568] @ 0xfffffdc8 │ │ │ │ + ldreq r4, [r6, #-3184] @ 0xfffff390 │ │ │ │ + ldreq r5, [r6, #-576] @ 0xfffffdc0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -272136,19 +272136,19 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq r5, [r6, #-3076] @ 0xfffff3fc │ │ │ │ - ldreq r5, [r6, #-3076] @ 0xfffff3fc │ │ │ │ + ldreq r4, [r6, #-3084] @ 0xfffff3f4 │ │ │ │ + ldreq r4, [r6, #-3084] @ 0xfffff3f4 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - ldreq r5, [r6, #-3004] @ 0xfffff444 │ │ │ │ + ldreq r4, [r6, #-3012] @ 0xfffff43c │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 116c3c <__cxa_atexit@plt+0x109d3c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -272182,15 +272182,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #164] @ 116c80 <__cxa_atexit@plt+0x109d80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r2, [pc, #144] @ 116c84 <__cxa_atexit@plt+0x109d84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 116c88 <__cxa_atexit@plt+0x109d88> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #16]! │ │ │ │ ldr lr, [pc, #132] @ 116c8c <__cxa_atexit@plt+0x109d8c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -272202,36 +272202,36 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ mov r3, r6 │ │ │ │ b 116c4c <__cxa_atexit@plt+0x109d4c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - ldreq r5, [r6, #-2848] @ 0xfffff4e0 │ │ │ │ + ldreq r4, [r6, #-2856] @ 0xfffff4d8 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - ldreq r5, [r6, #-2776] @ 0xfffff528 │ │ │ │ - ldreq r5, [r6, #-2784] @ 0xfffff520 │ │ │ │ + ldreq r4, [r6, #-2784] @ 0xfffff520 │ │ │ │ + ldreq r4, [r6, #-2792] @ 0xfffff518 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - ldreq r5, [r6, #-2712] @ 0xfffff568 │ │ │ │ + ldreq r4, [r6, #-2720] @ 0xfffff560 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 116cd0 <__cxa_atexit@plt+0x109dd0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -272239,19 +272239,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ 116cdc <__cxa_atexit@plt+0x109ddc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r6, #-2536] @ 0xfffff618 │ │ │ │ - ldreq r5, [r6, #-4024] @ 0xfffff048 │ │ │ │ + ldreq r4, [r6, #-2544] @ 0xfffff610 │ │ │ │ + ldreq r4, [r6, #-4032] @ 0xfffff040 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 116d20 <__cxa_atexit@plt+0x109e20> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -272259,19 +272259,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ 116d2c <__cxa_atexit@plt+0x109e2c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r6, #-2456] @ 0xfffff668 │ │ │ │ - ldreq r5, [r6, #-3944] @ 0xfffff098 │ │ │ │ + ldreq r4, [r6, #-2464] @ 0xfffff660 │ │ │ │ + ldreq r4, [r6, #-3952] @ 0xfffff090 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 116e0c <__cxa_atexit@plt+0x109f0c> │ │ │ │ @@ -272298,15 +272298,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #144] @ 116e3c <__cxa_atexit@plt+0x109f3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r2, [pc, #124] @ 116e40 <__cxa_atexit@plt+0x109f40> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #120] @ 116e44 <__cxa_atexit@plt+0x109f44> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #108] @ 116e48 <__cxa_atexit@plt+0x109f48> │ │ │ │ @@ -272318,31 +272318,31 @@ │ │ │ │ str r1, [r7, #20]! │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r6, #-2364] @ 0xfffff6c4 │ │ │ │ + ldreq r4, [r6, #-2372] @ 0xfffff6bc │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldreq r5, [r6, #-2312] @ 0xfffff6f8 │ │ │ │ - ldreq r5, [r6, #-2320] @ 0xfffff6f0 │ │ │ │ + ldreq r4, [r6, #-2320] @ 0xfffff6f0 │ │ │ │ + ldreq r4, [r6, #-2328] @ 0xfffff6e8 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq r5, [r6, #-2244] @ 0xfffff73c │ │ │ │ + ldreq r4, [r6, #-2252] @ 0xfffff734 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 116e8c <__cxa_atexit@plt+0x109f8c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -272350,19 +272350,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ 116e98 <__cxa_atexit@plt+0x109f98> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r6, #-2092] @ 0xfffff7d4 │ │ │ │ - ldreq r5, [r6, #-3580] @ 0xfffff204 │ │ │ │ + ldreq r4, [r6, #-2100] @ 0xfffff7cc │ │ │ │ + ldreq r4, [r6, #-3588] @ 0xfffff1fc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 116edc <__cxa_atexit@plt+0x109fdc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -272370,19 +272370,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ 116ee8 <__cxa_atexit@plt+0x109fe8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r6, #-2012] @ 0xfffff824 │ │ │ │ - ldreq r5, [r6, #-3500] @ 0xfffff254 │ │ │ │ + ldreq r4, [r6, #-2020] @ 0xfffff81c │ │ │ │ + ldreq r4, [r6, #-3508] @ 0xfffff24c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -272427,19 +272427,19 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldreq r5, [r6, #-1912] @ 0xfffff888 │ │ │ │ - ldreq r5, [r6, #-1912] @ 0xfffff888 │ │ │ │ + ldreq r4, [r6, #-1920] @ 0xfffff880 │ │ │ │ + ldreq r4, [r6, #-1920] @ 0xfffff880 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - ldreq r5, [r6, #-1840] @ 0xfffff8d0 │ │ │ │ + ldreq r4, [r6, #-1848] @ 0xfffff8c8 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1170c8 <__cxa_atexit@plt+0x10a1c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -272473,15 +272473,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #164] @ 11710c <__cxa_atexit@plt+0x10a20c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r2, [pc, #144] @ 117110 <__cxa_atexit@plt+0x10a210> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 117114 <__cxa_atexit@plt+0x10a214> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #16]! │ │ │ │ ldr lr, [pc, #132] @ 117118 <__cxa_atexit@plt+0x10a218> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -272493,36 +272493,36 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ mov r3, r6 │ │ │ │ b 1170d8 <__cxa_atexit@plt+0x10a1d8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - ldreq r5, [r6, #-1684] @ 0xfffff96c │ │ │ │ + ldreq r4, [r6, #-1692] @ 0xfffff964 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - ldreq r5, [r6, #-1612] @ 0xfffff9b4 │ │ │ │ - ldreq r5, [r6, #-1620] @ 0xfffff9ac │ │ │ │ + ldreq r4, [r6, #-1620] @ 0xfffff9ac │ │ │ │ + ldreq r4, [r6, #-1628] @ 0xfffff9a4 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - ldreq r5, [r6, #-1548] @ 0xfffff9f4 │ │ │ │ + ldreq r4, [r6, #-1556] @ 0xfffff9ec │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11715c <__cxa_atexit@plt+0x10a25c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -272530,19 +272530,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ 117168 <__cxa_atexit@plt+0x10a268> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r6, #-1372] @ 0xfffffaa4 │ │ │ │ - ldreq r5, [r6, #-2860] @ 0xfffff4d4 │ │ │ │ + ldreq r4, [r6, #-1380] @ 0xfffffa9c │ │ │ │ + ldreq r4, [r6, #-2868] @ 0xfffff4cc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1171ac <__cxa_atexit@plt+0x10a2ac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -272550,19 +272550,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ 1171b8 <__cxa_atexit@plt+0x10a2b8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r6, #-1292] @ 0xfffffaf4 │ │ │ │ - ldreq r5, [r6, #-2780] @ 0xfffff524 │ │ │ │ + ldreq r4, [r6, #-1300] @ 0xfffffaec │ │ │ │ + ldreq r4, [r6, #-2788] @ 0xfffff51c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11723c <__cxa_atexit@plt+0x10a33c> │ │ │ │ @@ -272602,15 +272602,15 @@ │ │ │ │ b 1171fc <__cxa_atexit@plt+0x10a2fc> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 11721c <__cxa_atexit@plt+0x10a31c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrbeq sp, [pc], #2744 @ 117280 <__cxa_atexit@plt+0x10a380> │ │ │ │ + ldrbeq ip, [pc], #2744 @ 117280 <__cxa_atexit@plt+0x10a380> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 1172d0 <__cxa_atexit@plt+0x10a3d0> │ │ │ │ @@ -272716,32 +272716,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #56] @ 117468 <__cxa_atexit@plt+0x10a568> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ @ instruction: 0xfffff7b4 │ │ │ │ - ldreq r5, [r6, #-772] @ 0xfffffcfc │ │ │ │ + ldreq r4, [r6, #-780] @ 0xfffffcf4 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ - ldreq r5, [r6, #-696] @ 0xfffffd48 │ │ │ │ - ldreq r5, [r6, #-696] @ 0xfffffd48 │ │ │ │ + ldreq r4, [r6, #-704] @ 0xfffffd40 │ │ │ │ + ldreq r4, [r6, #-704] @ 0xfffffd40 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r5, [r6, #-672] @ 0xfffffd60 │ │ │ │ + ldreq r4, [r6, #-680] @ 0xfffffd58 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 117328 <__cxa_atexit@plt+0x10a428> │ │ │ │ - ldrbeq sp, [pc], #2120 @ 11748c <__cxa_atexit@plt+0x10a58c> │ │ │ │ + ldrbeq ip, [pc], #2120 @ 11748c <__cxa_atexit@plt+0x10a58c> │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 117564 <__cxa_atexit@plt+0x10a664> │ │ │ │ @@ -272768,15 +272768,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #144] @ 117594 <__cxa_atexit@plt+0x10a694> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r2, [pc, #124] @ 117598 <__cxa_atexit@plt+0x10a698> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #120] @ 11759c <__cxa_atexit@plt+0x10a69c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #108] @ 1175a0 <__cxa_atexit@plt+0x10a6a0> │ │ │ │ @@ -272788,32 +272788,32 @@ │ │ │ │ str r1, [r7, #20]! │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r6, #-484] @ 0xfffffe1c │ │ │ │ + ldreq r4, [r6, #-492] @ 0xfffffe14 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - ldreq r5, [r6, #-432] @ 0xfffffe50 │ │ │ │ - ldreq r5, [r6, #-440] @ 0xfffffe48 │ │ │ │ + ldreq r4, [r6, #-440] @ 0xfffffe48 │ │ │ │ + ldreq r4, [r6, #-448] @ 0xfffffe40 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq r5, [r6, #-364] @ 0xfffffe94 │ │ │ │ - ldrbeq sp, [pc], #1832 @ 1175ac <__cxa_atexit@plt+0x10a6ac> │ │ │ │ + ldreq r4, [r6, #-372] @ 0xfffffe8c │ │ │ │ + ldrbeq ip, [pc], #1832 @ 1175ac <__cxa_atexit@plt+0x10a6ac> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 117644 <__cxa_atexit@plt+0x10a744> │ │ │ │ @@ -272825,15 +272825,15 @@ │ │ │ │ cmp r8, #11 │ │ │ │ bcs 1175f8 <__cxa_atexit@plt+0x10a6f8> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ 11767c <__cxa_atexit@plt+0x10a77c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 117654 <__cxa_atexit@plt+0x10a754> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11765c <__cxa_atexit@plt+0x10a75c> │ │ │ │ @@ -272844,34 +272844,34 @@ │ │ │ │ ldr r2, [pc, #92] @ 117688 <__cxa_atexit@plt+0x10a788> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 117664 <__cxa_atexit@plt+0x10a764> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 117678 <__cxa_atexit@plt+0x10a778> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r6, #-200] @ 0xffffff38 │ │ │ │ - ldrbeq sp, [pc], #1640 @ 117680 <__cxa_atexit@plt+0x10a780> │ │ │ │ - ldreq r5, [r6, #-1680] @ 0xfffff970 │ │ │ │ + ldreq r4, [r6, #-208] @ 0xffffff30 │ │ │ │ + ldrbeq ip, [pc], #1640 @ 117680 <__cxa_atexit@plt+0x10a780> │ │ │ │ + ldreq r4, [r6, #-1688] @ 0xfffff968 │ │ │ │ @ instruction: 0xffffebb8 │ │ │ │ @ instruction: 0xffffeb00 │ │ │ │ - ldreq r0, [r2], #1637 @ 0x665 │ │ │ │ - ldrbeq sp, [pc], #1600 @ 117694 <__cxa_atexit@plt+0x10a794> │ │ │ │ + ldreq r0, [r2], #869 @ 0x365 │ │ │ │ + ldrbeq ip, [pc], #1600 @ 117694 <__cxa_atexit@plt+0x10a794> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11772c <__cxa_atexit@plt+0x10a82c> │ │ │ │ @@ -272883,15 +272883,15 @@ │ │ │ │ cmp r8, #11 │ │ │ │ bcs 1176e0 <__cxa_atexit@plt+0x10a7e0> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ 117764 <__cxa_atexit@plt+0x10a864> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11773c <__cxa_atexit@plt+0x10a83c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 117744 <__cxa_atexit@plt+0x10a844> │ │ │ │ @@ -272902,34 +272902,34 @@ │ │ │ │ ldr r2, [pc, #92] @ 117770 <__cxa_atexit@plt+0x10a870> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 11774c <__cxa_atexit@plt+0x10a84c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 117760 <__cxa_atexit@plt+0x10a860> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r6, #-4064] @ 0xfffff020 │ │ │ │ - ldrbeq sp, [pc], #1408 @ 117768 <__cxa_atexit@plt+0x10a868> │ │ │ │ - ldreq r5, [r6, #-1448] @ 0xfffffa58 │ │ │ │ + ldreq r3, [r6, #-4072] @ 0xfffff018 │ │ │ │ + ldrbeq ip, [pc], #1408 @ 117768 <__cxa_atexit@plt+0x10a868> │ │ │ │ + ldreq r4, [r6, #-1456] @ 0xfffffa50 │ │ │ │ @ instruction: 0xffffead0 │ │ │ │ @ instruction: 0xffffea18 │ │ │ │ - ldreq r0, [r2], #1405 @ 0x57d │ │ │ │ - ldrbeq sp, [pc], #1364 @ 11777c <__cxa_atexit@plt+0x10a87c> │ │ │ │ + ldreq r0, [r2], #637 @ 0x27d │ │ │ │ + ldrbeq ip, [pc], #1364 @ 11777c <__cxa_atexit@plt+0x10a87c> │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -272974,20 +272974,20 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - ldreq r4, [r6, #-3820] @ 0xfffff114 │ │ │ │ - ldreq r4, [r6, #-3820] @ 0xfffff114 │ │ │ │ + ldreq r3, [r6, #-3828] @ 0xfffff10c │ │ │ │ + ldreq r3, [r6, #-3828] @ 0xfffff10c │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - ldreq r4, [r6, #-3748] @ 0xfffff15c │ │ │ │ - ldrbeq sp, [pc], #1136 @ 117864 <__cxa_atexit@plt+0x10a964> │ │ │ │ + ldreq r3, [r6, #-3756] @ 0xfffff154 │ │ │ │ + ldrbeq ip, [pc], #1136 @ 117864 <__cxa_atexit@plt+0x10a964> │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11795c <__cxa_atexit@plt+0x10aa5c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -273022,15 +273022,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #164] @ 1179a0 <__cxa_atexit@plt+0x10aaa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r2, [pc, #144] @ 1179a4 <__cxa_atexit@plt+0x10aaa4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 1179a8 <__cxa_atexit@plt+0x10aaa8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #16]! │ │ │ │ ldr lr, [pc, #132] @ 1179ac <__cxa_atexit@plt+0x10aaac> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -273042,37 +273042,37 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ mov r3, r6 │ │ │ │ b 11796c <__cxa_atexit@plt+0x10aa6c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - ldreq r4, [r6, #-3588] @ 0xfffff1fc │ │ │ │ + ldreq r3, [r6, #-3596] @ 0xfffff1f4 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - ldreq r4, [r6, #-3512] @ 0xfffff248 │ │ │ │ - ldreq r4, [r6, #-3520] @ 0xfffff240 │ │ │ │ + ldreq r3, [r6, #-3520] @ 0xfffff240 │ │ │ │ + ldreq r3, [r6, #-3528] @ 0xfffff238 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - ldreq r4, [r6, #-3448] @ 0xfffff288 │ │ │ │ - ldrbeq sp, [pc], #796 @ 1179b8 <__cxa_atexit@plt+0x10aab8> │ │ │ │ + ldreq r3, [r6, #-3456] @ 0xfffff280 │ │ │ │ + ldrbeq ip, [pc], #796 @ 1179b8 <__cxa_atexit@plt+0x10aab8> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 117a50 <__cxa_atexit@plt+0x10ab50> │ │ │ │ @@ -273084,15 +273084,15 @@ │ │ │ │ cmp r8, #11 │ │ │ │ bcs 117a04 <__cxa_atexit@plt+0x10ab04> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ 117a88 <__cxa_atexit@plt+0x10ab88> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 117a60 <__cxa_atexit@plt+0x10ab60> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 117a68 <__cxa_atexit@plt+0x10ab68> │ │ │ │ @@ -273103,34 +273103,34 @@ │ │ │ │ ldr r2, [pc, #92] @ 117a94 <__cxa_atexit@plt+0x10ab94> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 117a70 <__cxa_atexit@plt+0x10ab70> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 117a84 <__cxa_atexit@plt+0x10ab84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r6, #-3260] @ 0xfffff344 │ │ │ │ - ldrbeq sp, [pc], #604 @ 117a8c <__cxa_atexit@plt+0x10ab8c> │ │ │ │ - ldreq r5, [r6, #-644] @ 0xfffffd7c │ │ │ │ + ldreq r3, [r6, #-3268] @ 0xfffff33c │ │ │ │ + ldrbeq ip, [pc], #604 @ 117a8c <__cxa_atexit@plt+0x10ab8c> │ │ │ │ + ldreq r4, [r6, #-652] @ 0xfffffd74 │ │ │ │ @ instruction: 0xffffe7ac │ │ │ │ @ instruction: 0xffffe6f4 │ │ │ │ - ldreq r0, [r2], #601 @ 0x259 │ │ │ │ - ldrbeq sp, [pc], #564 @ 117aa0 <__cxa_atexit@plt+0x10aba0> │ │ │ │ + ldreq pc, [r1], #3929 @ 0xf59 │ │ │ │ + ldrbeq ip, [pc], #564 @ 117aa0 <__cxa_atexit@plt+0x10aba0> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 117b38 <__cxa_atexit@plt+0x10ac38> │ │ │ │ @@ -273142,15 +273142,15 @@ │ │ │ │ cmp r8, #11 │ │ │ │ bcs 117aec <__cxa_atexit@plt+0x10abec> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ 117b70 <__cxa_atexit@plt+0x10ac70> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 117b48 <__cxa_atexit@plt+0x10ac48> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 117b50 <__cxa_atexit@plt+0x10ac50> │ │ │ │ @@ -273161,34 +273161,34 @@ │ │ │ │ ldr r2, [pc, #92] @ 117b7c <__cxa_atexit@plt+0x10ac7c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 117b58 <__cxa_atexit@plt+0x10ac58> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 117b6c <__cxa_atexit@plt+0x10ac6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r6, #-3028] @ 0xfffff42c │ │ │ │ - ldrbeq sp, [pc], #372 @ 117b74 <__cxa_atexit@plt+0x10ac74> │ │ │ │ - ldreq r5, [r6, #-412] @ 0xfffffe64 │ │ │ │ + ldreq r3, [r6, #-3036] @ 0xfffff424 │ │ │ │ + ldrbeq ip, [pc], #372 @ 117b74 <__cxa_atexit@plt+0x10ac74> │ │ │ │ + ldreq r4, [r6, #-420] @ 0xfffffe5c │ │ │ │ @ instruction: 0xffffe6c4 │ │ │ │ @ instruction: 0xffffe60c │ │ │ │ - ldreq r0, [r2], #369 @ 0x171 │ │ │ │ - ldrbeq sp, [pc], #332 @ 117b88 <__cxa_atexit@plt+0x10ac88> │ │ │ │ + ldreq pc, [r1], #3697 @ 0xe71 │ │ │ │ + ldrbeq ip, [pc], #332 @ 117b88 <__cxa_atexit@plt+0x10ac88> │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 117c60 <__cxa_atexit@plt+0x10ad60> │ │ │ │ @@ -273215,15 +273215,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #144] @ 117c90 <__cxa_atexit@plt+0x10ad90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r2, [pc, #124] @ 117c94 <__cxa_atexit@plt+0x10ad94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #120] @ 117c98 <__cxa_atexit@plt+0x10ad98> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #108] @ 117c9c <__cxa_atexit@plt+0x10ad9c> │ │ │ │ @@ -273235,32 +273235,32 @@ │ │ │ │ str r1, [r7, #20]! │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r6, #-2792] @ 0xfffff518 │ │ │ │ + ldreq r3, [r6, #-2800] @ 0xfffff510 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - ldreq r4, [r6, #-2740] @ 0xfffff54c │ │ │ │ - ldreq r4, [r6, #-2748] @ 0xfffff544 │ │ │ │ + ldreq r3, [r6, #-2748] @ 0xfffff544 │ │ │ │ + ldreq r3, [r6, #-2756] @ 0xfffff53c │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq r4, [r6, #-2672] @ 0xfffff590 │ │ │ │ - ldrbeq sp, [pc], #44 @ 117ca8 <__cxa_atexit@plt+0x10ada8> │ │ │ │ + ldreq r3, [r6, #-2680] @ 0xfffff588 │ │ │ │ + ldrbeq ip, [pc], #44 @ 117ca8 <__cxa_atexit@plt+0x10ada8> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 117d40 <__cxa_atexit@plt+0x10ae40> │ │ │ │ @@ -273272,15 +273272,15 @@ │ │ │ │ cmp r8, #11 │ │ │ │ bcs 117cf4 <__cxa_atexit@plt+0x10adf4> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ 117d78 <__cxa_atexit@plt+0x10ae78> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 117d50 <__cxa_atexit@plt+0x10ae50> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 117d58 <__cxa_atexit@plt+0x10ae58> │ │ │ │ @@ -273291,34 +273291,34 @@ │ │ │ │ ldr r2, [pc, #92] @ 117d84 <__cxa_atexit@plt+0x10ae84> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 117d60 <__cxa_atexit@plt+0x10ae60> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 117d74 <__cxa_atexit@plt+0x10ae74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r6, #-2508] @ 0xfffff634 │ │ │ │ - ldrbeq ip, [pc], #3948 @ 117d7c <__cxa_atexit@plt+0x10ae7c> │ │ │ │ - ldreq r4, [r6, #-3988] @ 0xfffff06c │ │ │ │ + ldreq r3, [r6, #-2516] @ 0xfffff62c │ │ │ │ + ldrbeq fp, [pc], #3948 @ 117d7c <__cxa_atexit@plt+0x10ae7c> │ │ │ │ + ldreq r3, [r6, #-3996] @ 0xfffff064 │ │ │ │ @ instruction: 0xffffe4bc │ │ │ │ @ instruction: 0xffffe404 │ │ │ │ - ldreq pc, [r1], #3945 @ 0xf69 │ │ │ │ - ldrbeq ip, [pc], #3908 @ 117d90 <__cxa_atexit@plt+0x10ae90> │ │ │ │ + ldreq pc, [r1], #3177 @ 0xc69 │ │ │ │ + ldrbeq fp, [pc], #3908 @ 117d90 <__cxa_atexit@plt+0x10ae90> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 117e28 <__cxa_atexit@plt+0x10af28> │ │ │ │ @@ -273330,15 +273330,15 @@ │ │ │ │ cmp r8, #11 │ │ │ │ bcs 117ddc <__cxa_atexit@plt+0x10aedc> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ 117e60 <__cxa_atexit@plt+0x10af60> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 117e38 <__cxa_atexit@plt+0x10af38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 117e40 <__cxa_atexit@plt+0x10af40> │ │ │ │ @@ -273349,34 +273349,34 @@ │ │ │ │ ldr r2, [pc, #92] @ 117e6c <__cxa_atexit@plt+0x10af6c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 117e48 <__cxa_atexit@plt+0x10af48> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 117e5c <__cxa_atexit@plt+0x10af5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r6, #-2276] @ 0xfffff71c │ │ │ │ - ldrbeq ip, [pc], #3716 @ 117e64 <__cxa_atexit@plt+0x10af64> │ │ │ │ - ldreq r4, [r6, #-3756] @ 0xfffff154 │ │ │ │ + ldreq r3, [r6, #-2284] @ 0xfffff714 │ │ │ │ + ldrbeq fp, [pc], #3716 @ 117e64 <__cxa_atexit@plt+0x10af64> │ │ │ │ + ldreq r3, [r6, #-3764] @ 0xfffff14c │ │ │ │ @ instruction: 0xffffe3d4 │ │ │ │ @ instruction: 0xffffe31c │ │ │ │ - ldreq pc, [r1], #3713 @ 0xe81 │ │ │ │ - ldrbeq ip, [pc], #3672 @ 117e78 <__cxa_atexit@plt+0x10af78> │ │ │ │ + ldreq pc, [r1], #2945 @ 0xb81 │ │ │ │ + ldrbeq fp, [pc], #3672 @ 117e78 <__cxa_atexit@plt+0x10af78> │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -273421,20 +273421,20 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - ldreq r4, [r6, #-2032] @ 0xfffff810 │ │ │ │ - ldreq r4, [r6, #-2032] @ 0xfffff810 │ │ │ │ + ldreq r3, [r6, #-2040] @ 0xfffff808 │ │ │ │ + ldreq r3, [r6, #-2040] @ 0xfffff808 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - ldreq r4, [r6, #-1960] @ 0xfffff858 │ │ │ │ - ldrbeq ip, [pc], #3444 @ 117f60 <__cxa_atexit@plt+0x10b060> │ │ │ │ + ldreq r3, [r6, #-1968] @ 0xfffff850 │ │ │ │ + ldrbeq fp, [pc], #3444 @ 117f60 <__cxa_atexit@plt+0x10b060> │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 118058 <__cxa_atexit@plt+0x10b158> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -273469,15 +273469,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #164] @ 11809c <__cxa_atexit@plt+0x10b19c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r2, [pc, #144] @ 1180a0 <__cxa_atexit@plt+0x10b1a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 1180a4 <__cxa_atexit@plt+0x10b1a4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #16]! │ │ │ │ ldr lr, [pc, #132] @ 1180a8 <__cxa_atexit@plt+0x10b1a8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -273489,37 +273489,37 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ mov r3, r6 │ │ │ │ b 118068 <__cxa_atexit@plt+0x10b168> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - ldreq r4, [r6, #-1800] @ 0xfffff8f8 │ │ │ │ + ldreq r3, [r6, #-1808] @ 0xfffff8f0 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - ldreq r4, [r6, #-1724] @ 0xfffff944 │ │ │ │ - ldreq r4, [r6, #-1732] @ 0xfffff93c │ │ │ │ + ldreq r3, [r6, #-1732] @ 0xfffff93c │ │ │ │ + ldreq r3, [r6, #-1740] @ 0xfffff934 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - ldreq r4, [r6, #-1660] @ 0xfffff984 │ │ │ │ - ldrbeq ip, [pc], #3104 @ 1180b4 <__cxa_atexit@plt+0x10b1b4> │ │ │ │ + ldreq r3, [r6, #-1668] @ 0xfffff97c │ │ │ │ + ldrbeq fp, [pc], #3104 @ 1180b4 <__cxa_atexit@plt+0x10b1b4> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11814c <__cxa_atexit@plt+0x10b24c> │ │ │ │ @@ -273531,15 +273531,15 @@ │ │ │ │ cmp r8, #11 │ │ │ │ bcs 118100 <__cxa_atexit@plt+0x10b200> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ 118184 <__cxa_atexit@plt+0x10b284> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11815c <__cxa_atexit@plt+0x10b25c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 118164 <__cxa_atexit@plt+0x10b264> │ │ │ │ @@ -273550,34 +273550,34 @@ │ │ │ │ ldr r2, [pc, #92] @ 118190 <__cxa_atexit@plt+0x10b290> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 11816c <__cxa_atexit@plt+0x10b26c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 118180 <__cxa_atexit@plt+0x10b280> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r6, #-1472] @ 0xfffffa40 │ │ │ │ - ldrbeq ip, [pc], #2912 @ 118188 <__cxa_atexit@plt+0x10b288> │ │ │ │ - ldreq r4, [r6, #-2952] @ 0xfffff478 │ │ │ │ + ldreq r3, [r6, #-1480] @ 0xfffffa38 │ │ │ │ + ldrbeq fp, [pc], #2912 @ 118188 <__cxa_atexit@plt+0x10b288> │ │ │ │ + ldreq r3, [r6, #-2960] @ 0xfffff470 │ │ │ │ @ instruction: 0xffffe0b0 │ │ │ │ @ instruction: 0xffffdff8 │ │ │ │ - ldreq pc, [r1], #2909 @ 0xb5d │ │ │ │ - ldrbeq ip, [pc], #2872 @ 11819c <__cxa_atexit@plt+0x10b29c> │ │ │ │ + ldreq pc, [r1], #2141 @ 0x85d │ │ │ │ + ldrbeq fp, [pc], #2872 @ 11819c <__cxa_atexit@plt+0x10b29c> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 118234 <__cxa_atexit@plt+0x10b334> │ │ │ │ @@ -273589,15 +273589,15 @@ │ │ │ │ cmp r8, #11 │ │ │ │ bcs 1181e8 <__cxa_atexit@plt+0x10b2e8> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ 11826c <__cxa_atexit@plt+0x10b36c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 118244 <__cxa_atexit@plt+0x10b344> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11824c <__cxa_atexit@plt+0x10b34c> │ │ │ │ @@ -273608,34 +273608,34 @@ │ │ │ │ ldr r2, [pc, #92] @ 118278 <__cxa_atexit@plt+0x10b378> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 118254 <__cxa_atexit@plt+0x10b354> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 118268 <__cxa_atexit@plt+0x10b368> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r6, #-1240] @ 0xfffffb28 │ │ │ │ - ldrbeq ip, [pc], #2680 @ 118270 <__cxa_atexit@plt+0x10b370> │ │ │ │ - ldreq r4, [r6, #-2720] @ 0xfffff560 │ │ │ │ + ldreq r3, [r6, #-1248] @ 0xfffffb20 │ │ │ │ + ldrbeq fp, [pc], #2680 @ 118270 <__cxa_atexit@plt+0x10b370> │ │ │ │ + ldreq r3, [r6, #-2728] @ 0xfffff558 │ │ │ │ @ instruction: 0xffffdfc8 │ │ │ │ @ instruction: 0xffffdf10 │ │ │ │ - ldreq pc, [r1], #2677 @ 0xa75 │ │ │ │ - ldrbeq ip, [pc], #2636 @ 118284 <__cxa_atexit@plt+0x10b384> │ │ │ │ + ldreq pc, [r1], #1909 @ 0x775 │ │ │ │ + ldrbeq fp, [pc], #2636 @ 118284 <__cxa_atexit@plt+0x10b384> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1182c4 <__cxa_atexit@plt+0x10b3c4> │ │ │ │ @@ -273651,16 +273651,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1182dc <__cxa_atexit@plt+0x10b3dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbeq ip, [pc], #2612 @ 1182e4 <__cxa_atexit@plt+0x10b3e4> │ │ │ │ - ldrbeq ip, [pc], #2540 @ 1182e8 <__cxa_atexit@plt+0x10b3e8> │ │ │ │ + ldrbeq fp, [pc], #2612 @ 1182e4 <__cxa_atexit@plt+0x10b3e4> │ │ │ │ + ldrbeq fp, [pc], #2540 @ 1182e8 <__cxa_atexit@plt+0x10b3e8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 11836c <__cxa_atexit@plt+0x10b46c> │ │ │ │ @@ -273701,15 +273701,15 @@ │ │ │ │ b 118328 <__cxa_atexit@plt+0x10b428> │ │ │ │ bic r7, r3, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 11834c <__cxa_atexit@plt+0x10b44c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrbeq ip, [pc], #2344 @ 1183ac <__cxa_atexit@plt+0x10b4ac> │ │ │ │ + ldrbeq fp, [pc], #2344 @ 1183ac <__cxa_atexit@plt+0x10b4ac> │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 118400 <__cxa_atexit@plt+0x10b500> │ │ │ │ @@ -273733,15 +273733,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 1183c8 <__cxa_atexit@plt+0x10b4c8> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 1183ec <__cxa_atexit@plt+0x10b4ec> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrbeq ip, [pc], #2216 @ 11842c <__cxa_atexit@plt+0x10b52c> │ │ │ │ + ldrbeq fp, [pc], #2216 @ 11842c <__cxa_atexit@plt+0x10b52c> │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 11844c <__cxa_atexit@plt+0x10b54c> │ │ │ │ sub r7, r3, #1 │ │ │ │ str r7, [r5] │ │ │ │ @@ -273819,33 +273819,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #60] @ 1185a8 <__cxa_atexit@plt+0x10b6a8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ @ instruction: 0xfffff4ec │ │ │ │ @ instruction: 0xfffff390 │ │ │ │ - ldreq r4, [r6, #-432] @ 0xfffffe50 │ │ │ │ + ldreq r3, [r6, #-440] @ 0xfffffe48 │ │ │ │ @ instruction: 0xfffff604 │ │ │ │ - ldreq r4, [r6, #-360] @ 0xfffffe98 │ │ │ │ - ldreq r4, [r6, #-360] @ 0xfffffe98 │ │ │ │ - ldreq r4, [r6, #-516] @ 0xfffffdfc │ │ │ │ + ldreq r3, [r6, #-368] @ 0xfffffe90 │ │ │ │ + ldreq r3, [r6, #-368] @ 0xfffffe90 │ │ │ │ + ldreq r3, [r6, #-524] @ 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrbeq ip, [pc], #1824 @ 1185b4 <__cxa_atexit@plt+0x10b6b4> │ │ │ │ + ldrbeq fp, [pc], #1824 @ 1185b4 <__cxa_atexit@plt+0x10b6b4> │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 11845c <__cxa_atexit@plt+0x10b55c> │ │ │ │ - ldrbeq ip, [pc], #1800 @ 1185cc <__cxa_atexit@plt+0x10b6cc> │ │ │ │ + ldrbeq fp, [pc], #1800 @ 1185cc <__cxa_atexit@plt+0x10b6cc> │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 118674 <__cxa_atexit@plt+0x10b774> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -273854,15 +273854,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ cmp r2, r1 │ │ │ │ bne 11860c <__cxa_atexit@plt+0x10b70c> │ │ │ │ ldr r7, [pc, #148] @ 118698 <__cxa_atexit@plt+0x10b798> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ bcc 118680 <__cxa_atexit@plt+0x10b780> │ │ │ │ ldr r2, [pc, #112] @ 11869c <__cxa_atexit@plt+0x10b79c> │ │ │ │ @@ -273880,29 +273880,29 @@ │ │ │ │ str r1, [r7, #20]! │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [r6, #-172] @ 0xffffff54 │ │ │ │ - ldreq r4, [r6, #-184] @ 0xffffff48 │ │ │ │ + ldreq r3, [r6, #-180] @ 0xffffff4c │ │ │ │ + ldreq r3, [r6, #-192] @ 0xffffff40 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r4, [r6, #-92] @ 0xffffffa4 │ │ │ │ - ldrbeq ip, [pc], #1572 @ 1186b0 <__cxa_atexit@plt+0x10b7b0> │ │ │ │ + ldreq r3, [r6, #-100] @ 0xffffff9c │ │ │ │ + ldrbeq fp, [pc], #1572 @ 1186b0 <__cxa_atexit@plt+0x10b7b0> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 118748 <__cxa_atexit@plt+0x10b848> │ │ │ │ @@ -273914,15 +273914,15 @@ │ │ │ │ cmp r8, #11 │ │ │ │ bcs 1186fc <__cxa_atexit@plt+0x10b7fc> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ 118780 <__cxa_atexit@plt+0x10b880> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 118758 <__cxa_atexit@plt+0x10b858> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 118760 <__cxa_atexit@plt+0x10b860> │ │ │ │ @@ -273933,34 +273933,34 @@ │ │ │ │ ldr r2, [pc, #92] @ 11878c <__cxa_atexit@plt+0x10b88c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 118768 <__cxa_atexit@plt+0x10b868> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 11877c <__cxa_atexit@plt+0x10b87c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r6, #-4036] @ 0xfffff03c │ │ │ │ - ldrbeq ip, [pc], #1380 @ 118784 <__cxa_atexit@plt+0x10b884> │ │ │ │ - ldreq r4, [r6, #-1420] @ 0xfffffa74 │ │ │ │ + ldreq r2, [r6, #-4044] @ 0xfffff034 │ │ │ │ + ldrbeq fp, [pc], #1380 @ 118784 <__cxa_atexit@plt+0x10b884> │ │ │ │ + ldreq r3, [r6, #-1428] @ 0xfffffa6c │ │ │ │ @ instruction: 0xffffdab4 │ │ │ │ @ instruction: 0xffffd9fc │ │ │ │ - ldreq pc, [r1], #1377 @ 0x561 │ │ │ │ - ldrbeq ip, [pc], #1336 @ 118798 <__cxa_atexit@plt+0x10b898> │ │ │ │ + ldreq pc, [r1], #609 @ 0x261 │ │ │ │ + ldrbeq fp, [pc], #1336 @ 118798 <__cxa_atexit@plt+0x10b898> │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -273987,16 +273987,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - ldreq r3, [r6, #-3796] @ 0xfffff12c │ │ │ │ - ldrbeq ip, [pc], #1192 @ 118828 <__cxa_atexit@plt+0x10b928> │ │ │ │ + ldreq r2, [r6, #-3804] @ 0xfffff124 │ │ │ │ + ldrbeq fp, [pc], #1192 @ 118828 <__cxa_atexit@plt+0x10b928> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1188a4 <__cxa_atexit@plt+0x10b9a4> │ │ │ │ @@ -274036,16 +274036,16 @@ │ │ │ │ b 118864 <__cxa_atexit@plt+0x10b964> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 118884 <__cxa_atexit@plt+0x10b984> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrbeq ip, [pc], #1116 @ 1188e8 <__cxa_atexit@plt+0x10b9e8> │ │ │ │ - ldrbeq ip, [pc], #1000 @ 1188ec <__cxa_atexit@plt+0x10b9ec> │ │ │ │ + ldrbeq fp, [pc], #1116 @ 1188e8 <__cxa_atexit@plt+0x10b9e8> │ │ │ │ + ldrbeq fp, [pc], #1000 @ 1188ec <__cxa_atexit@plt+0x10b9ec> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 11893c <__cxa_atexit@plt+0x10ba3c> │ │ │ │ @@ -274068,15 +274068,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 118908 <__cxa_atexit@plt+0x10ba08> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 118928 <__cxa_atexit@plt+0x10ba28> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrbeq ip, [pc], #876 @ 118968 <__cxa_atexit@plt+0x10ba68> │ │ │ │ + ldrbeq fp, [pc], #876 @ 118968 <__cxa_atexit@plt+0x10ba68> │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 118988 <__cxa_atexit@plt+0x10ba88> │ │ │ │ sub r7, r3, #1 │ │ │ │ str r7, [r5] │ │ │ │ @@ -274130,28 +274130,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #52] @ 118a7c <__cxa_atexit@plt+0x10bb7c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - ldreq r3, [r6, #-3320] @ 0xfffff308 │ │ │ │ + ldreq r2, [r6, #-3328] @ 0xfffff300 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - ldreq r3, [r6, #-3224] @ 0xfffff368 │ │ │ │ - ldrbeq ip, [pc], #576 @ 118a94 <__cxa_atexit@plt+0x10bb94> │ │ │ │ + ldreq r2, [r6, #-3232] @ 0xfffff360 │ │ │ │ + ldrbeq fp, [pc], #576 @ 118a94 <__cxa_atexit@plt+0x10bb94> │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 118998 <__cxa_atexit@plt+0x10ba98> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -274160,42 +274160,42 @@ │ │ │ │ bhi 118ad4 <__cxa_atexit@plt+0x10bbd4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 118adc <__cxa_atexit@plt+0x10bbdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003ac <__cxa_atexit@plt+0x3f34ac> │ │ │ │ + b 3feb54 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r6, #-3032] @ 0xfffff428 │ │ │ │ + ldreq r2, [r6, #-3040] @ 0xfffff420 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 118b10 <__cxa_atexit@plt+0x10bc10> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 118b18 <__cxa_atexit@plt+0x10bc18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003b4 <__cxa_atexit@plt+0x3f34b4> │ │ │ │ + b 3feb5c <__cxa_atexit@plt+0x3f1c5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r6, #-2972] @ 0xfffff464 │ │ │ │ - ldrbeq ip, [pc], #1304 @ 118b24 <__cxa_atexit@plt+0x10bc24> │ │ │ │ + ldreq r2, [r6, #-2980] @ 0xfffff45c │ │ │ │ + ldrbeq fp, [pc], #1304 @ 118b24 <__cxa_atexit@plt+0x10bc24> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 118b7c <__cxa_atexit@plt+0x10bc7c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 118b74 <__cxa_atexit@plt+0x10bc74> │ │ │ │ ldr r3, [pc, #52] @ 118b84 <__cxa_atexit@plt+0x10bc84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 118b88 <__cxa_atexit@plt+0x10bc88> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 118b8c <__cxa_atexit@plt+0x10bc8c> │ │ │ │ @@ -274206,17 +274206,17 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 36658 <__cxa_atexit@plt+0x29758> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrbeq ip, [pc], #1104 @ 118b90 <__cxa_atexit@plt+0x10bc90> │ │ │ │ - ldreq r3, [r6, #-2872] @ 0xfffff4c8 │ │ │ │ - ldrbeq ip, [pc], #1168 @ 118b98 <__cxa_atexit@plt+0x10bc98> │ │ │ │ + ldrbeq fp, [pc], #1104 @ 118b90 <__cxa_atexit@plt+0x10bc90> │ │ │ │ + ldreq r2, [r6, #-2880] @ 0xfffff4c0 │ │ │ │ + ldrbeq fp, [pc], #1168 @ 118b98 <__cxa_atexit@plt+0x10bc98> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 118bc4 <__cxa_atexit@plt+0x10bcc4> │ │ │ │ ldr r3, [pc, #44] @ 118bdc <__cxa_atexit@plt+0x10bcdc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -274228,16 +274228,16 @@ │ │ │ │ ldr r8, [pc, #20] @ 118be0 <__cxa_atexit@plt+0x10bce0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 31d08 <__cxa_atexit@plt+0x24e08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbeq ip, [pc], #988 @ 118be8 <__cxa_atexit@plt+0x10bce8> │ │ │ │ - ldrbeq ip, [pc], #1064 @ 118bec <__cxa_atexit@plt+0x10bcec> │ │ │ │ + ldrbeq fp, [pc], #988 @ 118be8 <__cxa_atexit@plt+0x10bce8> │ │ │ │ + ldrbeq fp, [pc], #1064 @ 118bec <__cxa_atexit@plt+0x10bcec> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 118d24 <__cxa_atexit@plt+0x10be24> │ │ │ │ @@ -274311,28 +274311,28 @@ │ │ │ │ str r3, [r3, #92] @ 0x5c │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - ldrbeq ip, [pc], #1000 @ 118d3c <__cxa_atexit@plt+0x10be3c> │ │ │ │ - ldrbeq ip, [pc], #976 @ 118d40 <__cxa_atexit@plt+0x10be40> │ │ │ │ - ldreq r3, [r6, #-2668] @ 0xfffff594 │ │ │ │ - ldreq r3, [r6, #-2656] @ 0xfffff5a0 │ │ │ │ - ldreq r3, [r6, #-2644] @ 0xfffff5ac │ │ │ │ - ldreq r3, [r6, #-3084] @ 0xfffff3f4 │ │ │ │ - ldreq r3, [r6, #-2568] @ 0xfffff5f8 │ │ │ │ - ldreq r3, [r6, #-2588] @ 0xfffff5e4 │ │ │ │ - ldreq r3, [r6, #-3052] @ 0xfffff414 │ │ │ │ - ldreq r3, [r6, #-2664] @ 0xfffff598 │ │ │ │ + ldrbeq fp, [pc], #1000 @ 118d3c <__cxa_atexit@plt+0x10be3c> │ │ │ │ + ldrbeq fp, [pc], #976 @ 118d40 <__cxa_atexit@plt+0x10be40> │ │ │ │ + ldreq r2, [r6, #-2676] @ 0xfffff58c │ │ │ │ + ldreq r2, [r6, #-2664] @ 0xfffff598 │ │ │ │ + ldreq r2, [r6, #-2652] @ 0xfffff5a4 │ │ │ │ + ldreq r2, [r6, #-3092] @ 0xfffff3ec │ │ │ │ + ldreq r2, [r6, #-2576] @ 0xfffff5f0 │ │ │ │ + ldreq r2, [r6, #-2596] @ 0xfffff5dc │ │ │ │ + ldreq r2, [r6, #-3060] @ 0xfffff40c │ │ │ │ + ldreq r2, [r6, #-2672] @ 0xfffff590 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - ldreq r3, [r6, #-2504] @ 0xfffff638 │ │ │ │ + ldreq r2, [r6, #-2512] @ 0xfffff630 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 118e08 <__cxa_atexit@plt+0x10bf08> │ │ │ │ ldr r7, [pc, #180] @ 118e38 <__cxa_atexit@plt+0x10bf38> │ │ │ │ @@ -274380,17 +274380,17 @@ │ │ │ │ b 118da0 <__cxa_atexit@plt+0x10bea0> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 118dc0 <__cxa_atexit@plt+0x10bec0> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - ldreq r3, [r6, #-2360] @ 0xfffff6c8 │ │ │ │ - ldrbeq ip, [pc], #588 @ 118e4c <__cxa_atexit@plt+0x10bf4c> │ │ │ │ - ldreq r3, [r6, #-2240] @ 0xfffff740 │ │ │ │ + ldreq r2, [r6, #-2368] @ 0xfffff6c0 │ │ │ │ + ldrbeq fp, [pc], #588 @ 118e4c <__cxa_atexit@plt+0x10bf4c> │ │ │ │ + ldreq r2, [r6, #-2248] @ 0xfffff738 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 118ec0 <__cxa_atexit@plt+0x10bfc0> │ │ │ │ @@ -274421,16 +274421,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 118e6c <__cxa_atexit@plt+0x10bf6c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 118e8c <__cxa_atexit@plt+0x10bf8c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r3, [r6, #-2156] @ 0xfffff794 │ │ │ │ - ldreq r3, [r6, #-2056] @ 0xfffff7f8 │ │ │ │ + ldreq r2, [r6, #-2164] @ 0xfffff78c │ │ │ │ + ldreq r2, [r6, #-2064] @ 0xfffff7f0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 118f2c <__cxa_atexit@plt+0x10c02c> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -274443,16 +274443,16 @@ │ │ │ │ cmp r3, r2 │ │ │ │ addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 118f08 <__cxa_atexit@plt+0x10c008> │ │ │ │ - ldreq r3, [r6, #-2044] @ 0xfffff804 │ │ │ │ - ldreq r3, [r6, #-1960] @ 0xfffff858 │ │ │ │ + ldreq r2, [r6, #-2052] @ 0xfffff7fc │ │ │ │ + ldreq r2, [r6, #-1968] @ 0xfffff850 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 118fe0 <__cxa_atexit@plt+0x10c0e0> │ │ │ │ ldr r3, [pc, #172] @ 119010 <__cxa_atexit@plt+0x10c110> │ │ │ │ @@ -274498,15 +274498,15 @@ │ │ │ │ b 118f88 <__cxa_atexit@plt+0x10c088> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 118fb0 <__cxa_atexit@plt+0x10c0b0> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - ldrbeq ip, [pc], #120 @ 119020 <__cxa_atexit@plt+0x10c120> │ │ │ │ + ldrbeq fp, [pc], #120 @ 119020 <__cxa_atexit@plt+0x10c120> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 119088 <__cxa_atexit@plt+0x10c188> │ │ │ │ @@ -274608,17 +274608,17 @@ │ │ │ │ b 119130 <__cxa_atexit@plt+0x10c230> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 119150 <__cxa_atexit@plt+0x10c250> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - ldreq r3, [r6, #-1448] @ 0xfffffa58 │ │ │ │ - ldrbeq fp, [pc], #3780 @ 1191dc <__cxa_atexit@plt+0x10c2dc> │ │ │ │ - ldreq r3, [r6, #-1328] @ 0xfffffad0 │ │ │ │ + ldreq r2, [r6, #-1456] @ 0xfffffa50 │ │ │ │ + ldrbeq sl, [pc], #3780 @ 1191dc <__cxa_atexit@plt+0x10c2dc> │ │ │ │ + ldreq r2, [r6, #-1336] @ 0xfffffac8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 119250 <__cxa_atexit@plt+0x10c350> │ │ │ │ @@ -274649,16 +274649,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 1191fc <__cxa_atexit@plt+0x10c2fc> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 11921c <__cxa_atexit@plt+0x10c31c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r3, [r6, #-1244] @ 0xfffffb24 │ │ │ │ - ldreq r3, [r6, #-1144] @ 0xfffffb88 │ │ │ │ + ldreq r2, [r6, #-1252] @ 0xfffffb1c │ │ │ │ + ldreq r2, [r6, #-1152] @ 0xfffffb80 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 1192bc <__cxa_atexit@plt+0x10c3bc> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -274671,16 +274671,16 @@ │ │ │ │ cmp r3, r2 │ │ │ │ addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 119298 <__cxa_atexit@plt+0x10c398> │ │ │ │ - ldreq r3, [r6, #-1132] @ 0xfffffb94 │ │ │ │ - ldreq r3, [r6, #-1048] @ 0xfffffbe8 │ │ │ │ + ldreq r2, [r6, #-1140] @ 0xfffffb8c │ │ │ │ + ldreq r2, [r6, #-1056] @ 0xfffffbe0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 119368 <__cxa_atexit@plt+0x10c468> │ │ │ │ ldr r7, [pc, #164] @ 119398 <__cxa_atexit@plt+0x10c498> │ │ │ │ @@ -274724,16 +274724,16 @@ │ │ │ │ b 119310 <__cxa_atexit@plt+0x10c410> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 119330 <__cxa_atexit@plt+0x10c430> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - ldreq r3, [r6, #-1328] @ 0xfffffad0 │ │ │ │ - ldrbeq fp, [pc], #3320 @ 1193ac <__cxa_atexit@plt+0x10c4ac> │ │ │ │ + ldreq r2, [r6, #-1336] @ 0xfffffac8 │ │ │ │ + ldrbeq sl, [pc], #3320 @ 1193ac <__cxa_atexit@plt+0x10c4ac> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 11940c <__cxa_atexit@plt+0x10c50c> │ │ │ │ @@ -274760,15 +274760,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 1193c8 <__cxa_atexit@plt+0x10c4c8> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 1193e8 <__cxa_atexit@plt+0x10c4e8> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq r3, [r6, #-1144] @ 0xfffffb88 │ │ │ │ + ldreq r2, [r6, #-1152] @ 0xfffffb80 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 11946c <__cxa_atexit@plt+0x10c56c> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -274779,15 +274779,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 119450 <__cxa_atexit@plt+0x10c550> │ │ │ │ - ldreq r3, [r6, #-1040] @ 0xfffffbf0 │ │ │ │ + ldreq r2, [r6, #-1048] @ 0xfffffbe8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11951c <__cxa_atexit@plt+0x10c61c> │ │ │ │ ldr r3, [pc, #172] @ 11954c <__cxa_atexit@plt+0x10c64c> │ │ │ │ @@ -274833,15 +274833,15 @@ │ │ │ │ b 1194c4 <__cxa_atexit@plt+0x10c5c4> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 1194ec <__cxa_atexit@plt+0x10c5ec> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - ldrbeq fp, [pc], #2888 @ 11955c <__cxa_atexit@plt+0x10c65c> │ │ │ │ + ldrbeq sl, [pc], #2888 @ 11955c <__cxa_atexit@plt+0x10c65c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 1195c4 <__cxa_atexit@plt+0x10c6c4> │ │ │ │ @@ -274888,89 +274888,89 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 119608 <__cxa_atexit@plt+0x10c708> │ │ │ │ - ldrbeq fp, [pc], #2656 @ 119638 <__cxa_atexit@plt+0x10c738> │ │ │ │ + ldrbeq sl, [pc], #2656 @ 119638 <__cxa_atexit@plt+0x10c738> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 119684 <__cxa_atexit@plt+0x10c784> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 11967c <__cxa_atexit@plt+0x10c77c> │ │ │ │ ldr r8, [pc, #40] @ 11968c <__cxa_atexit@plt+0x10c78c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 119690 <__cxa_atexit@plt+0x10c790> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400434 <__cxa_atexit@plt+0x3f3534> │ │ │ │ + b 3febbc <__cxa_atexit@plt+0x3f1cbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r1], #1190 @ 0x4a6 │ │ │ │ - ldreq r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ - ldrbeq fp, [pc], #2604 @ 11969c <__cxa_atexit@plt+0x10c79c> │ │ │ │ + ldreq sp, [r1], #422 @ 0x1a6 │ │ │ │ + ldreq r2, [r6, #-52] @ 0xffffffcc │ │ │ │ + ldrbeq sl, [pc], #2604 @ 11969c <__cxa_atexit@plt+0x10c79c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1196e8 <__cxa_atexit@plt+0x10c7e8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1196e0 <__cxa_atexit@plt+0x10c7e0> │ │ │ │ ldr r3, [pc, #40] @ 1196f0 <__cxa_atexit@plt+0x10c7f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #28] @ 1196f4 <__cxa_atexit@plt+0x10c7f4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 400474 <__cxa_atexit@plt+0x3f3574> │ │ │ │ + b 3febfc <__cxa_atexit@plt+0x3f1cfc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r6, #-4048] @ 0xfffff030 │ │ │ │ - ldreq r3, [r6, #-436] @ 0xfffffe4c │ │ │ │ - ldrbeq fp, [pc], #2536 @ 119700 <__cxa_atexit@plt+0x10c800> │ │ │ │ + ldreq r1, [r6, #-4056] @ 0xfffff028 │ │ │ │ + ldreq r2, [r6, #-444] @ 0xfffffe44 │ │ │ │ + ldrbeq sl, [pc], #2536 @ 119700 <__cxa_atexit@plt+0x10c800> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 11974c <__cxa_atexit@plt+0x10c84c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 119744 <__cxa_atexit@plt+0x10c844> │ │ │ │ ldr r3, [pc, #40] @ 119754 <__cxa_atexit@plt+0x10c854> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #28] @ 119758 <__cxa_atexit@plt+0x10c858> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 400474 <__cxa_atexit@plt+0x3f3574> │ │ │ │ + b 3febfc <__cxa_atexit@plt+0x3f1cfc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r6, #-3948] @ 0xfffff094 │ │ │ │ - ldreq r3, [r6, #-340] @ 0xfffffeac │ │ │ │ + ldreq r1, [r6, #-3956] @ 0xfffff08c │ │ │ │ + ldreq r2, [r6, #-348] @ 0xfffffea4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 119808 <__cxa_atexit@plt+0x10c908> │ │ │ │ ldr r3, [pc, #156] @ 119818 <__cxa_atexit@plt+0x10c918> │ │ │ │ @@ -275013,15 +275013,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 119824 <__cxa_atexit@plt+0x10c924> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - ldrbeq fp, [pc], #2296 @ 11982c <__cxa_atexit@plt+0x10c92c> │ │ │ │ + ldrbeq sl, [pc], #2296 @ 11982c <__cxa_atexit@plt+0x10c92c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 119898 <__cxa_atexit@plt+0x10c998> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -275100,24 +275100,24 @@ │ │ │ │ cmp r3, r2 │ │ │ │ blt 11992c <__cxa_atexit@plt+0x10ca2c> │ │ │ │ add r3, r5, #16 │ │ │ │ bne 119984 <__cxa_atexit@plt+0x10ca84> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 40074c <__cxa_atexit@plt+0x3f384c> │ │ │ │ + b 3feefc <__cxa_atexit@plt+0x3f1ffc> │ │ │ │ ldr r7, [pc, #24] @ 1199a4 <__cxa_atexit@plt+0x10caa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldreq r3, [r6, #-612] @ 0xfffffd9c │ │ │ │ - ldreq r3, [r6, #-528] @ 0xfffffdf0 │ │ │ │ + ldreq r2, [r6, #-620] @ 0xfffffd94 │ │ │ │ + ldreq r2, [r6, #-536] @ 0xfffffde8 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 1199e0 <__cxa_atexit@plt+0x10cae0> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -275134,27 +275134,27 @@ │ │ │ │ cmp r3, r2 │ │ │ │ blt 1199cc <__cxa_atexit@plt+0x10cacc> │ │ │ │ add r3, r5, #16 │ │ │ │ bne 119a0c <__cxa_atexit@plt+0x10cb0c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 40074c <__cxa_atexit@plt+0x3f384c> │ │ │ │ + b 3feefc <__cxa_atexit@plt+0x3f1ffc> │ │ │ │ ldr r7, [pc, #20] @ 119a28 <__cxa_atexit@plt+0x10cb28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r6, #-452] @ 0xfffffe3c │ │ │ │ - ldreq r3, [r6, #-392] @ 0xfffffe78 │ │ │ │ + ldreq r2, [r6, #-460] @ 0xfffffe34 │ │ │ │ + ldreq r2, [r6, #-400] @ 0xfffffe70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 400754 <__cxa_atexit@plt+0x3f3854> │ │ │ │ + b 3fef04 <__cxa_atexit@plt+0x3f2004> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 119ac8 <__cxa_atexit@plt+0x10cbc8> │ │ │ │ ldr r6, [pc, #136] @ 119ae4 <__cxa_atexit@plt+0x10cbe4> │ │ │ │ @@ -275171,15 +275171,15 @@ │ │ │ │ bcc 119ad4 <__cxa_atexit@plt+0x10cbd4> │ │ │ │ ldr r3, [pc, #96] @ 119aec <__cxa_atexit@plt+0x10cbec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 119ae8 <__cxa_atexit@plt+0x10cbe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -275188,17 +275188,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq r2, [r6, #-3076] @ 0xfffff3fc │ │ │ │ + ldreq r1, [r6, #-3084] @ 0xfffff3f4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 119b38 <__cxa_atexit@plt+0x10cc38> │ │ │ │ @@ -275209,27 +275209,27 @@ │ │ │ │ ldr r3, [pc, #64] @ 119b60 <__cxa_atexit@plt+0x10cc60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r7, [pc, #28] @ 119b5c <__cxa_atexit@plt+0x10cc5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r2, [r6, #-2940] @ 0xfffff484 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r1, [r6, #-2948] @ 0xfffff47c │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - ldrbeq fp, [pc], #1436 @ 119b6c <__cxa_atexit@plt+0x10cc6c> │ │ │ │ + ldrbeq sl, [pc], #1436 @ 119b6c <__cxa_atexit@plt+0x10cc6c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 119bc4 <__cxa_atexit@plt+0x10ccc4> │ │ │ │ @@ -275244,150 +275244,150 @@ │ │ │ │ ldr r2, [pc, #68] @ 119bf0 <__cxa_atexit@plt+0x10ccf0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b 119bd4 <__cxa_atexit@plt+0x10ccd4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 119be4 <__cxa_atexit@plt+0x10cce4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbeq fp, [pc], #1340 @ 119bec <__cxa_atexit@plt+0x10ccec> │ │ │ │ + ldrbeq sl, [pc], #1340 @ 119bec <__cxa_atexit@plt+0x10ccec> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - ldreq ip, [r1], #3892 @ 0xf34 │ │ │ │ - ldrbeq fp, [pc], #1296 @ 119bfc <__cxa_atexit@plt+0x10ccfc> │ │ │ │ + ldreq ip, [r1], #3124 @ 0xc34 │ │ │ │ + ldrbeq sl, [pc], #1296 @ 119bfc <__cxa_atexit@plt+0x10ccfc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 119c2c <__cxa_atexit@plt+0x10cd2c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - ldrbeq fp, [pc], #1296 @ 119c34 <__cxa_atexit@plt+0x10cd34> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + ldrbeq sl, [pc], #1296 @ 119c34 <__cxa_atexit@plt+0x10cd34> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 119c50 <__cxa_atexit@plt+0x10cd50> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - ldrbeq fp, [pc], #1284 @ 119c58 <__cxa_atexit@plt+0x10cd58> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + ldrbeq sl, [pc], #1284 @ 119c58 <__cxa_atexit@plt+0x10cd58> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 119c74 <__cxa_atexit@plt+0x10cd74> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - ldrbeq fp, [pc], #1272 @ 119c7c <__cxa_atexit@plt+0x10cd7c> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + ldrbeq sl, [pc], #1272 @ 119c7c <__cxa_atexit@plt+0x10cd7c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 119c98 <__cxa_atexit@plt+0x10cd98> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - ldrbeq fp, [pc], #1260 @ 119ca0 <__cxa_atexit@plt+0x10cda0> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + ldrbeq sl, [pc], #1260 @ 119ca0 <__cxa_atexit@plt+0x10cda0> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 119cbc <__cxa_atexit@plt+0x10cdbc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - ldrbeq fp, [pc], #1248 @ 119cc4 <__cxa_atexit@plt+0x10cdc4> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + ldrbeq sl, [pc], #1248 @ 119cc4 <__cxa_atexit@plt+0x10cdc4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 119ce0 <__cxa_atexit@plt+0x10cde0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - ldrbeq fp, [pc], #1236 @ 119ce8 <__cxa_atexit@plt+0x10cde8> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + ldrbeq sl, [pc], #1236 @ 119ce8 <__cxa_atexit@plt+0x10cde8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 119d04 <__cxa_atexit@plt+0x10ce04> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - ldrbeq fp, [pc], #1224 @ 119d0c <__cxa_atexit@plt+0x10ce0c> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + ldrbeq sl, [pc], #1224 @ 119d0c <__cxa_atexit@plt+0x10ce0c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 119d28 <__cxa_atexit@plt+0x10ce28> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - ldrbeq fp, [pc], #1212 @ 119d30 <__cxa_atexit@plt+0x10ce30> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + ldrbeq sl, [pc], #1212 @ 119d30 <__cxa_atexit@plt+0x10ce30> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 119d4c <__cxa_atexit@plt+0x10ce4c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - ldrbeq fp, [pc], #1200 @ 119d54 <__cxa_atexit@plt+0x10ce54> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + ldrbeq sl, [pc], #1200 @ 119d54 <__cxa_atexit@plt+0x10ce54> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 119d70 <__cxa_atexit@plt+0x10ce70> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - ldrbeq fp, [pc], #1188 @ 119d78 <__cxa_atexit@plt+0x10ce78> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + ldrbeq sl, [pc], #1188 @ 119d78 <__cxa_atexit@plt+0x10ce78> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 119d94 <__cxa_atexit@plt+0x10ce94> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - ldrbeq fp, [pc], #1176 @ 119d9c <__cxa_atexit@plt+0x10ce9c> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + ldrbeq sl, [pc], #1176 @ 119d9c <__cxa_atexit@plt+0x10ce9c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 119db8 <__cxa_atexit@plt+0x10ceb8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40075c <__cxa_atexit@plt+0x3f385c> │ │ │ │ - ldrbeq fp, [pc], #1324 @ 119dc0 <__cxa_atexit@plt+0x10cec0> │ │ │ │ - ldrbeq fp, [pc], #1336 @ 119dc4 <__cxa_atexit@plt+0x10cec4> │ │ │ │ + b 3fef0c <__cxa_atexit@plt+0x3f200c> │ │ │ │ + ldrbeq sl, [pc], #1324 @ 119dc0 <__cxa_atexit@plt+0x10cec0> │ │ │ │ + ldrbeq sl, [pc], #1336 @ 119dc4 <__cxa_atexit@plt+0x10cec4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 119e3c <__cxa_atexit@plt+0x10cf3c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 119e34 <__cxa_atexit@plt+0x10cf34> │ │ │ │ ldr r3, [pc, #84] @ 119e44 <__cxa_atexit@plt+0x10cf44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 119e48 <__cxa_atexit@plt+0x10cf48> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #76] @ 119e4c <__cxa_atexit@plt+0x10cf4c> │ │ │ │ @@ -275400,24 +275400,24 @@ │ │ │ │ add r3, r5, #1 │ │ │ │ ldr r5, [pc, #52] @ 119e54 <__cxa_atexit@plt+0x10cf54> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 400764 <__cxa_atexit@plt+0x3f3864> │ │ │ │ + b 3fef14 <__cxa_atexit@plt+0x3f2014> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrbeq fp, [pc], #1268 @ 119e50 <__cxa_atexit@plt+0x10cf50> │ │ │ │ - ldreq r2, [r6, #-2200] @ 0xfffff768 │ │ │ │ - ldreq r2, [r6, #-2476] @ 0xfffff654 │ │ │ │ - ldreq r2, [r6, #-2468] @ 0xfffff65c │ │ │ │ + ldrbeq sl, [pc], #1268 @ 119e50 <__cxa_atexit@plt+0x10cf50> │ │ │ │ + ldreq r1, [r6, #-2208] @ 0xfffff760 │ │ │ │ + ldreq r1, [r6, #-2484] @ 0xfffff64c │ │ │ │ + ldreq r1, [r6, #-2476] @ 0xfffff654 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 119e8c <__cxa_atexit@plt+0x10cf8c> │ │ │ │ @@ -275425,47 +275425,47 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r2, [r6, #-2380] @ 0xfffff6b4 │ │ │ │ - ldrbeq fp, [pc], #1164 @ 119ea4 <__cxa_atexit@plt+0x10cfa4> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r1, [r6, #-2388] @ 0xfffff6ac │ │ │ │ + ldrbeq sl, [pc], #1164 @ 119ea4 <__cxa_atexit@plt+0x10cfa4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 119edc <__cxa_atexit@plt+0x10cfdc> │ │ │ │ ldr r3, [pc, #40] @ 119ee4 <__cxa_atexit@plt+0x10cfe4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 119ee8 <__cxa_atexit@plt+0x10cfe8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #24] @ 119eec <__cxa_atexit@plt+0x10cfec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 40047c <__cxa_atexit@plt+0x3f357c> │ │ │ │ + b 3fec04 <__cxa_atexit@plt+0x3f1d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbeq fp, [pc], #1100 @ 119ef0 <__cxa_atexit@plt+0x10cff0> │ │ │ │ - ldreq r2, [r6, #-1992] @ 0xfffff838 │ │ │ │ - ldrbeq fp, [pc], #1064 @ 119ef8 <__cxa_atexit@plt+0x10cff8> │ │ │ │ + ldrbeq sl, [pc], #1100 @ 119ef0 <__cxa_atexit@plt+0x10cff0> │ │ │ │ + ldreq r1, [r6, #-2000] @ 0xfffff830 │ │ │ │ + ldrbeq sl, [pc], #1064 @ 119ef8 <__cxa_atexit@plt+0x10cff8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 119f10 <__cxa_atexit@plt+0x10d010> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400484 <__cxa_atexit@plt+0x3f3584> │ │ │ │ + b 3fec0c <__cxa_atexit@plt+0x3f1d0c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbeq fp, [pc], #1028 @ 119f1c <__cxa_atexit@plt+0x10d01c> │ │ │ │ + ldrbeq sl, [pc], #1028 @ 119f1c <__cxa_atexit@plt+0x10d01c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 119f70 <__cxa_atexit@plt+0x10d070> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -275494,19 +275494,19 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5], #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrbeq fp, [pc], #408 @ 119fb0 <__cxa_atexit@plt+0x10d0b0> │ │ │ │ - ldrbeq fp, [pc], #396 @ 119fb4 <__cxa_atexit@plt+0x10d0b4> │ │ │ │ - ldrbeq fp, [pc], #352 @ 119fb8 <__cxa_atexit@plt+0x10d0b8> │ │ │ │ - ldrbeq fp, [pc], #340 @ 119fbc <__cxa_atexit@plt+0x10d0bc> │ │ │ │ - ldrbeq fp, [pc], #312 @ 119fc0 <__cxa_atexit@plt+0x10d0c0> │ │ │ │ + ldrbeq sl, [pc], #408 @ 119fb0 <__cxa_atexit@plt+0x10d0b0> │ │ │ │ + ldrbeq sl, [pc], #396 @ 119fb4 <__cxa_atexit@plt+0x10d0b4> │ │ │ │ + ldrbeq sl, [pc], #352 @ 119fb8 <__cxa_atexit@plt+0x10d0b8> │ │ │ │ + ldrbeq sl, [pc], #340 @ 119fbc <__cxa_atexit@plt+0x10d0bc> │ │ │ │ + ldrbeq sl, [pc], #312 @ 119fc0 <__cxa_atexit@plt+0x10d0c0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 119fe8 <__cxa_atexit@plt+0x10d0e8> │ │ │ │ ldr r7, [pc, #36] @ 119ffc <__cxa_atexit@plt+0x10d0fc> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -275515,17 +275515,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldrbeq fp, [pc], #288 @ 11a004 <__cxa_atexit@plt+0x10d104> │ │ │ │ - ldrbeq fp, [pc], #276 @ 11a008 <__cxa_atexit@plt+0x10d108> │ │ │ │ - ldrbeq sl, [pc], #3272 @ 11a00c <__cxa_atexit@plt+0x10d10c> │ │ │ │ + ldrbeq sl, [pc], #288 @ 11a004 <__cxa_atexit@plt+0x10d104> │ │ │ │ + ldrbeq sl, [pc], #276 @ 11a008 <__cxa_atexit@plt+0x10d108> │ │ │ │ + ldrbeq r9, [pc], #3272 @ 11a00c <__cxa_atexit@plt+0x10d10c> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11a0b4 <__cxa_atexit@plt+0x10d1b4> │ │ │ │ @@ -275560,94 +275560,94 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r0, [r1, #4]! │ │ │ │ str r8, [r1, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r1 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, r1 │ │ │ │ b 11a0d4 <__cxa_atexit@plt+0x10d1d4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 11a0e8 <__cxa_atexit@plt+0x10d1e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r6, #-1640] @ 0xfffff998 │ │ │ │ - ldrbeq sl, [pc], #3064 @ 11a0f0 <__cxa_atexit@plt+0x10d1f0> │ │ │ │ - ldreq r2, [r6, #-3120] @ 0xfffff3d0 │ │ │ │ - ldreq r2, [r6, #-1636] @ 0xfffff99c │ │ │ │ + ldreq r1, [r6, #-1648] @ 0xfffff990 │ │ │ │ + ldrbeq r9, [pc], #3064 @ 11a0f0 <__cxa_atexit@plt+0x10d1f0> │ │ │ │ + ldreq r1, [r6, #-3128] @ 0xfffff3c8 │ │ │ │ + ldreq r1, [r6, #-1644] @ 0xfffff994 │ │ │ │ @ instruction: 0xffffc14c │ │ │ │ @ instruction: 0xffffc094 │ │ │ │ - ldreq sp, [r1], #3065 @ 0xbf9 │ │ │ │ + ldreq sp, [r1], #2297 @ 0x8f9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11a130 <__cxa_atexit@plt+0x10d230> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 11a138 <__cxa_atexit@plt+0x10d238> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 40076c <__cxa_atexit@plt+0x3f386c> │ │ │ │ + b 3fef1c <__cxa_atexit@plt+0x3f201c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r6, #-1404] @ 0xfffffa84 │ │ │ │ - ldrbeq fp, [pc], #540 @ 11a144 <__cxa_atexit@plt+0x10d244> │ │ │ │ + ldreq r1, [r6, #-1412] @ 0xfffffa7c │ │ │ │ + ldrbeq sl, [pc], #540 @ 11a144 <__cxa_atexit@plt+0x10d244> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11a174 <__cxa_atexit@plt+0x10d274> │ │ │ │ ldr r3, [pc, #32] @ 11a17c <__cxa_atexit@plt+0x10d27c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 11a180 <__cxa_atexit@plt+0x10d280> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b a5f30c <__cxa_atexit@plt+0xa5240c> │ │ │ │ + b 18a65e4 <__cxa_atexit@plt+0x18996e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq r2, [r6, #-1328] @ 0xfffffad0 │ │ │ │ - ldrbeq fp, [pc], #452 @ 11a18c <__cxa_atexit@plt+0x10d28c> │ │ │ │ + ldreq r1, [r6, #-1336] @ 0xfffffac8 │ │ │ │ + ldrbeq sl, [pc], #452 @ 11a18c <__cxa_atexit@plt+0x10d28c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11a1c4 <__cxa_atexit@plt+0x10d2c4> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r2, [pc, #56] @ 11a1e4 <__cxa_atexit@plt+0x10d2e4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r9} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ ldr r3, [pc, #44] @ 11a1e8 <__cxa_atexit@plt+0x10d2e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r7, [pc, #16] @ 11a1dc <__cxa_atexit@plt+0x10d2dc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 11a1e0 <__cxa_atexit@plt+0x10d2e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldrbeq sl, [pc], #3800 @ 11a1e4 <__cxa_atexit@plt+0x10d2e4> │ │ │ │ - ldrbeq sl, [pc], #3788 @ 11a1e8 <__cxa_atexit@plt+0x10d2e8> │ │ │ │ + ldrbeq r9, [pc], #3800 @ 11a1e4 <__cxa_atexit@plt+0x10d2e4> │ │ │ │ + ldrbeq r9, [pc], #3788 @ 11a1e8 <__cxa_atexit@plt+0x10d2e8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r2, [r6, #-1892] @ 0xfffff89c │ │ │ │ - ldrbeq fp, [pc], #332 @ 11a1f4 <__cxa_atexit@plt+0x10d2f4> │ │ │ │ + ldreq r1, [r6, #-1900] @ 0xfffff894 │ │ │ │ + ldrbeq sl, [pc], #332 @ 11a1f4 <__cxa_atexit@plt+0x10d2f4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 11a24c <__cxa_atexit@plt+0x10d34c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -275686,34 +275686,34 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ ldr r3, [pc, #76] @ 11a2f0 <__cxa_atexit@plt+0x10d3f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r7, [pc, #40] @ 11a2dc <__cxa_atexit@plt+0x10d3dc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r2, [r6, #-1128] @ 0xfffffb98 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r1, [r6, #-1136] @ 0xfffffb90 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - ldreq r2, [r6, #-1132] @ 0xfffffb94 │ │ │ │ + ldreq r1, [r6, #-1140] @ 0xfffffb8c │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq r2, [r6, #-1124] @ 0xfffffb9c │ │ │ │ - ldrbeq fp, [pc], #68 @ 11a2fc <__cxa_atexit@plt+0x10d3fc> │ │ │ │ + ldreq r1, [r6, #-1132] @ 0xfffffb94 │ │ │ │ + ldrbeq sl, [pc], #68 @ 11a2fc <__cxa_atexit@plt+0x10d3fc> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -275726,26 +275726,26 @@ │ │ │ │ str r7, [sl, #8] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str sl, [r5, #4] │ │ │ │ ldr r3, [pc, #44] @ 11a36c <__cxa_atexit@plt+0x10d46c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r3, [pc, #28] @ 11a370 <__cxa_atexit@plt+0x10d470> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r2, [r6, #-968] @ 0xfffffc38 │ │ │ │ + ldreq r1, [r6, #-976] @ 0xfffffc30 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - ldrbeq sl, [pc], #4036 @ 11a37c <__cxa_atexit@plt+0x10d47c> │ │ │ │ + ldrbeq r9, [pc], #4036 @ 11a37c <__cxa_atexit@plt+0x10d47c> │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 11a3f0 <__cxa_atexit@plt+0x10d4f0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -275800,46 +275800,46 @@ │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r1, [sl, #4]! │ │ │ │ stm r5, {r2, sl} │ │ │ │ str r3, [sl, #8] │ │ │ │ ldr r3, [pc, #108] @ 11a4d8 <__cxa_atexit@plt+0x10d5d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40023c <__cxa_atexit@plt+0x3f333c> │ │ │ │ + b 3fe9c4 <__cxa_atexit@plt+0x3f1ac4> │ │ │ │ ldr r3, [pc, #80] @ 11a4cc <__cxa_atexit@plt+0x10d5cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #12]! │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r3, [pc, #52] @ 11a4c8 <__cxa_atexit@plt+0x10d5c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #16]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ ldr r7, [pc, #24] @ 11a4c4 <__cxa_atexit@plt+0x10d5c4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ - ldreq r2, [r6, #-668] @ 0xfffffd64 │ │ │ │ - ldreq r2, [r6, #-2144] @ 0xfffff7a0 │ │ │ │ + ldreq r1, [r6, #-676] @ 0xfffffd5c │ │ │ │ + ldreq r1, [r6, #-2152] @ 0xfffff798 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ - ldreq r2, [r6, #-864] @ 0xfffffca0 │ │ │ │ - ldreq r2, [r6, #-1072] @ 0xfffffbd0 │ │ │ │ - ldrbeq sl, [pc], #3644 @ 11a4f4 <__cxa_atexit@plt+0x10d5f4> │ │ │ │ + ldreq r1, [r6, #-872] @ 0xfffffc98 │ │ │ │ + ldreq r1, [r6, #-1080] @ 0xfffffbc8 │ │ │ │ + ldrbeq r9, [pc], #3644 @ 11a4f4 <__cxa_atexit@plt+0x10d5f4> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -275863,18 +275863,18 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 11a57c <__cxa_atexit@plt+0x10d67c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - ldreq r2, [r6, #-504] @ 0xfffffe08 │ │ │ │ - ldreq r2, [r6, #-712] @ 0xfffffd38 │ │ │ │ + ldreq r1, [r6, #-512] @ 0xfffffe00 │ │ │ │ + ldreq r1, [r6, #-720] @ 0xfffffd30 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -275887,16 +275887,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11a5d4 <__cxa_atexit@plt+0x10d6d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r2, [r6, #-1748] @ 0xfffff92c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r1, [r6, #-1756] @ 0xfffff924 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -275913,28 +275913,28 @@ │ │ │ │ add sl, pc, sl │ │ │ │ str r5, [r3, #4]! │ │ │ │ str r3, [r2] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, #3 │ │ │ │ - b a14590 <__cxa_atexit@plt+0xa07690> │ │ │ │ + b 185b868 <__cxa_atexit@plt+0x184e968> │ │ │ │ mov r6, r3 │ │ │ │ b 11a648 <__cxa_atexit@plt+0x10d748> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 11a658 <__cxa_atexit@plt+0x10d758> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbeq sl, [pc], #3360 @ 11a660 <__cxa_atexit@plt+0x10d760> │ │ │ │ + ldrbeq r9, [pc], #3360 @ 11a660 <__cxa_atexit@plt+0x10d760> │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ - ldrbeq sl, [pc], #1124 @ 11a668 <__cxa_atexit@plt+0x10d768> │ │ │ │ - ldrbeq sl, [pc], #2712 @ 11a66c <__cxa_atexit@plt+0x10d76c> │ │ │ │ - ldrbeq sl, [pc], #3424 @ 11a670 <__cxa_atexit@plt+0x10d770> │ │ │ │ + ldrbeq r9, [pc], #1124 @ 11a668 <__cxa_atexit@plt+0x10d768> │ │ │ │ + ldrbeq r9, [pc], #2712 @ 11a66c <__cxa_atexit@plt+0x10d76c> │ │ │ │ + ldrbeq r9, [pc], #3424 @ 11a670 <__cxa_atexit@plt+0x10d770> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11a6c8 <__cxa_atexit@plt+0x10d7c8> │ │ │ │ ldr r2, [pc, #72] @ 11a6d0 <__cxa_atexit@plt+0x10d7d0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -275946,31 +275946,31 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 11a6bc <__cxa_atexit@plt+0x10d7bc> │ │ │ │ ldr r8, [r7, #55] @ 0x37 │ │ │ │ ldr r9, [r7, #67] @ 0x43 │ │ │ │ ldr sl, [r7, #83] @ 0x53 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 408f78 <__cxa_atexit@plt+0x3fc078> │ │ │ │ + b 124fa88 <__cxa_atexit@plt+0x1242b88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r2, [r6, #-8] │ │ │ │ - ldrbeq sl, [pc], #3312 @ 11a6e0 <__cxa_atexit@plt+0x10d7e0> │ │ │ │ + ldreq r1, [r6, #-16] │ │ │ │ + ldrbeq r9, [pc], #3312 @ 11a6e0 <__cxa_atexit@plt+0x10d7e0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #55] @ 0x37 │ │ │ │ ldr r9, [r7, #67] @ 0x43 │ │ │ │ ldr sl, [r7, #83] @ 0x53 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 408f78 <__cxa_atexit@plt+0x3fc078> │ │ │ │ - ldrbeq sl, [pc], #3268 @ 11a700 <__cxa_atexit@plt+0x10d800> │ │ │ │ + b 124fa88 <__cxa_atexit@plt+0x1242b88> │ │ │ │ + ldrbeq r9, [pc], #3268 @ 11a700 <__cxa_atexit@plt+0x10d800> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11a754 <__cxa_atexit@plt+0x10d854> │ │ │ │ ldr r2, [pc, #68] @ 11a75c <__cxa_atexit@plt+0x10d85c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -275981,30 +275981,30 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 11a748 <__cxa_atexit@plt+0x10d848> │ │ │ │ ldr r8, [r7, #39] @ 0x27 │ │ │ │ ldr r9, [r7, #83] @ 0x53 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 40a2d8 <__cxa_atexit@plt+0x3fd3d8> │ │ │ │ + b 1250de8 <__cxa_atexit@plt+0x1243ee8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r1, [r6, #-3960] @ 0xfffff088 │ │ │ │ - ldrbeq sl, [pc], #3160 @ 11a76c <__cxa_atexit@plt+0x10d86c> │ │ │ │ + ldreq r0, [r6, #-3968] @ 0xfffff080 │ │ │ │ + ldrbeq r9, [pc], #3160 @ 11a76c <__cxa_atexit@plt+0x10d86c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #39] @ 0x27 │ │ │ │ ldr r9, [r7, #83] @ 0x53 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40a2d8 <__cxa_atexit@plt+0x3fd3d8> │ │ │ │ - ldrbeq sl, [pc], #3120 @ 11a788 <__cxa_atexit@plt+0x10d888> │ │ │ │ + b 1250de8 <__cxa_atexit@plt+0x1243ee8> │ │ │ │ + ldrbeq r9, [pc], #3120 @ 11a788 <__cxa_atexit@plt+0x10d888> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11a7ec <__cxa_atexit@plt+0x10d8ec> │ │ │ │ ldr r2, [pc, #84] @ 11a7f8 <__cxa_atexit@plt+0x10d8f8> │ │ │ │ @@ -276020,57 +276020,57 @@ │ │ │ │ ldr r3, [pc, #52] @ 11a800 <__cxa_atexit@plt+0x10d900> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #83] @ 0x53 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 11a804 <__cxa_atexit@plt+0x10d904> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400774 <__cxa_atexit@plt+0x3f3874> │ │ │ │ + b 3fef24 <__cxa_atexit@plt+0x3f2024> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r1, [r6, #-3820] @ 0xfffff114 │ │ │ │ + ldreq r0, [r6, #-3828] @ 0xfffff10c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r2, [r6, #-1192] @ 0xfffffb58 │ │ │ │ - ldrbeq sl, [pc], #2984 @ 11a810 <__cxa_atexit@plt+0x10d910> │ │ │ │ + ldreq r1, [r6, #-1200] @ 0xfffffb50 │ │ │ │ + ldrbeq r9, [pc], #2984 @ 11a810 <__cxa_atexit@plt+0x10d910> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 11a834 <__cxa_atexit@plt+0x10d934> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #83] @ 0x53 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 11a838 <__cxa_atexit@plt+0x10d938> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400774 <__cxa_atexit@plt+0x3f3874> │ │ │ │ + b 3fef24 <__cxa_atexit@plt+0x3f2024> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r2, [r6, #-1112] @ 0xfffffba8 │ │ │ │ - ldrbeq sl, [pc], #2932 @ 11a844 <__cxa_atexit@plt+0x10d944> │ │ │ │ + ldreq r1, [r6, #-1120] @ 0xfffffba0 │ │ │ │ + ldrbeq r9, [pc], #2932 @ 11a844 <__cxa_atexit@plt+0x10d944> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 11a85c <__cxa_atexit@plt+0x10d95c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 411d58 <__cxa_atexit@plt+0x404e58> │ │ │ │ + b 1258868 <__cxa_atexit@plt+0x124b968> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 11a884 <__cxa_atexit@plt+0x10d984> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [r6, #-1048] @ 0xfffffbe8 │ │ │ │ - ldrbeq sl, [pc], #2844 @ 11a890 <__cxa_atexit@plt+0x10d990> │ │ │ │ + ldreq r1, [r6, #-1056] @ 0xfffffbe0 │ │ │ │ + ldrbeq r9, [pc], #2844 @ 11a890 <__cxa_atexit@plt+0x10d990> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11a8e4 <__cxa_atexit@plt+0x10d9e4> │ │ │ │ ldr r2, [pc, #68] @ 11a8ec <__cxa_atexit@plt+0x10d9ec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -276081,30 +276081,30 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 11a8d8 <__cxa_atexit@plt+0x10d9d8> │ │ │ │ ldr r8, [r7, #31] │ │ │ │ ldr r9, [r7, #83] @ 0x53 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 405018 <__cxa_atexit@plt+0x3f8118> │ │ │ │ + b 124bb28 <__cxa_atexit@plt+0x123ec28> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r1, [r6, #-3560] @ 0xfffff218 │ │ │ │ - ldrbeq sl, [pc], #2736 @ 11a8fc <__cxa_atexit@plt+0x10d9fc> │ │ │ │ + ldreq r0, [r6, #-3568] @ 0xfffff210 │ │ │ │ + ldrbeq r9, [pc], #2736 @ 11a8fc <__cxa_atexit@plt+0x10d9fc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #31] │ │ │ │ ldr r9, [r7, #83] @ 0x53 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 405018 <__cxa_atexit@plt+0x3f8118> │ │ │ │ - ldrbeq sl, [pc], #2696 @ 11a918 <__cxa_atexit@plt+0x10da18> │ │ │ │ + b 124bb28 <__cxa_atexit@plt+0x123ec28> │ │ │ │ + ldrbeq r9, [pc], #2696 @ 11a918 <__cxa_atexit@plt+0x10da18> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11a970 <__cxa_atexit@plt+0x10da70> │ │ │ │ ldr r2, [pc, #72] @ 11a978 <__cxa_atexit@plt+0x10da78> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -276116,31 +276116,31 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 11a964 <__cxa_atexit@plt+0x10da64> │ │ │ │ ldr r8, [r7, #35] @ 0x23 │ │ │ │ ldr r9, [r7, #39] @ 0x27 │ │ │ │ ldr sl, [r7, #83] @ 0x53 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 403168 <__cxa_atexit@plt+0x3f6268> │ │ │ │ + b 1249c78 <__cxa_atexit@plt+0x123cd78> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq r1, [r6, #-3424] @ 0xfffff2a0 │ │ │ │ - ldrbeq sl, [pc], #2584 @ 11a988 <__cxa_atexit@plt+0x10da88> │ │ │ │ + ldreq r0, [r6, #-3432] @ 0xfffff298 │ │ │ │ + ldrbeq r9, [pc], #2584 @ 11a988 <__cxa_atexit@plt+0x10da88> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #35] @ 0x23 │ │ │ │ ldr r9, [r7, #39] @ 0x27 │ │ │ │ ldr sl, [r7, #83] @ 0x53 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 403168 <__cxa_atexit@plt+0x3f6268> │ │ │ │ - ldrbeq sl, [pc], #2540 @ 11a9a8 <__cxa_atexit@plt+0x10daa8> │ │ │ │ + b 1249c78 <__cxa_atexit@plt+0x123cd78> │ │ │ │ + ldrbeq r9, [pc], #2540 @ 11a9a8 <__cxa_atexit@plt+0x10daa8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11a9f8 <__cxa_atexit@plt+0x10daf8> │ │ │ │ ldr r2, [pc, #64] @ 11aa00 <__cxa_atexit@plt+0x10db00> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -276150,29 +276150,29 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 11a9ec <__cxa_atexit@plt+0x10daec> │ │ │ │ ldr r8, [r7, #83] @ 0x53 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 40ed00 <__cxa_atexit@plt+0x401e00> │ │ │ │ + b 1255810 <__cxa_atexit@plt+0x1248910> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r1, [r6, #-3280] @ 0xfffff330 │ │ │ │ - ldrbeq sl, [pc], #2436 @ 11aa10 <__cxa_atexit@plt+0x10db10> │ │ │ │ + ldreq r0, [r6, #-3288] @ 0xfffff328 │ │ │ │ + ldrbeq r9, [pc], #2436 @ 11aa10 <__cxa_atexit@plt+0x10db10> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #83] @ 0x53 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 40ed00 <__cxa_atexit@plt+0x401e00> │ │ │ │ - ldrbeq sl, [pc], #2400 @ 11aa28 <__cxa_atexit@plt+0x10db28> │ │ │ │ + b 1255810 <__cxa_atexit@plt+0x1248910> │ │ │ │ + ldrbeq r9, [pc], #2400 @ 11aa28 <__cxa_atexit@plt+0x10db28> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11aa78 <__cxa_atexit@plt+0x10db78> │ │ │ │ ldr r2, [pc, #64] @ 11aa80 <__cxa_atexit@plt+0x10db80> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -276182,87 +276182,87 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 11aa6c <__cxa_atexit@plt+0x10db6c> │ │ │ │ ldr r8, [r7, #83] @ 0x53 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 415ca8 <__cxa_atexit@plt+0x408da8> │ │ │ │ + b 125c7b8 <__cxa_atexit@plt+0x124f8b8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r1, [r6, #-3152] @ 0xfffff3b0 │ │ │ │ - ldrbeq sl, [pc], #2296 @ 11aa90 <__cxa_atexit@plt+0x10db90> │ │ │ │ + ldreq r0, [r6, #-3160] @ 0xfffff3a8 │ │ │ │ + ldrbeq r9, [pc], #2296 @ 11aa90 <__cxa_atexit@plt+0x10db90> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #83] @ 0x53 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 415ca8 <__cxa_atexit@plt+0x408da8> │ │ │ │ + b 125c7b8 <__cxa_atexit@plt+0x124f8b8> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #36 @ 0x24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 11aadc <__cxa_atexit@plt+0x10dbdc> │ │ │ │ ldr r2, [pc, #44] @ 11aaf0 <__cxa_atexit@plt+0x10dbf0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #40] @ 11aaf4 <__cxa_atexit@plt+0x10dbf4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r9, r3 │ │ │ │ - b 4df3a0 <__cxa_atexit@plt+0x4d24a0> │ │ │ │ + b 1325eb0 <__cxa_atexit@plt+0x1318fb0> │ │ │ │ ldr r7, [pc, #20] @ 11aaf8 <__cxa_atexit@plt+0x10dbf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbeq sl, [pc], #1620 @ 11aafc <__cxa_atexit@plt+0x10dbfc> │ │ │ │ - ldrbeq sl, [pc], #2356 @ 11ab00 <__cxa_atexit@plt+0x10dc00> │ │ │ │ - ldrbeq sl, [pc], #2308 @ 11ab04 <__cxa_atexit@plt+0x10dc04> │ │ │ │ + ldrbeq r9, [pc], #1620 @ 11aafc <__cxa_atexit@plt+0x10dbfc> │ │ │ │ + ldrbeq r9, [pc], #2356 @ 11ab00 <__cxa_atexit@plt+0x10dc00> │ │ │ │ + ldrbeq r9, [pc], #2308 @ 11ab04 <__cxa_atexit@plt+0x10dc04> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 11ab28 <__cxa_atexit@plt+0x10dc28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 11ab2c <__cxa_atexit@plt+0x10dc2c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq sl, [pc], #2136 @ 11ab34 <__cxa_atexit@plt+0x10dc34> │ │ │ │ - ldrbeq sl, [pc], #2212 @ 11ab38 <__cxa_atexit@plt+0x10dc38> │ │ │ │ + ldrbeq r9, [pc], #2136 @ 11ab34 <__cxa_atexit@plt+0x10dc34> │ │ │ │ + ldrbeq r9, [pc], #2212 @ 11ab38 <__cxa_atexit@plt+0x10dc38> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 11ab50 <__cxa_atexit@plt+0x10dc50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 40077c <__cxa_atexit@plt+0x3f387c> │ │ │ │ + b 3fef2c <__cxa_atexit@plt+0x3f202c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbeq sl, [pc], #2176 @ 11ab5c <__cxa_atexit@plt+0x10dc5c> │ │ │ │ + ldrbeq r9, [pc], #2176 @ 11ab5c <__cxa_atexit@plt+0x10dc5c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 11ab84 <__cxa_atexit@plt+0x10dc84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 11ab7c <__cxa_atexit@plt+0x10dc7c> │ │ │ │ b 11ab94 <__cxa_atexit@plt+0x10dc94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq sl, [pc], #2124 @ 11ab90 <__cxa_atexit@plt+0x10dc90> │ │ │ │ + ldrbeq r9, [pc], #2124 @ 11ab90 <__cxa_atexit@plt+0x10dc90> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, fp │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 11ac00 <__cxa_atexit@plt+0x10dd00> │ │ │ │ @@ -276283,15 +276283,15 @@ │ │ │ │ str r5, [r7] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ mov fp, sl │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #84 @ 0x54 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11ace0 <__cxa_atexit@plt+0x10dde0> │ │ │ │ ldr r2, [pc, #252] @ 11ad14 <__cxa_atexit@plt+0x10de14> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #248] @ 11ad18 <__cxa_atexit@plt+0x10de18> │ │ │ │ @@ -276337,43 +276337,43 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r3, [pc, #108] @ 11ad34 <__cxa_atexit@plt+0x10de34> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, ip │ │ │ │ mov fp, sl │ │ │ │ - b 400564 <__cxa_atexit@plt+0x3f3664> │ │ │ │ + b 3fed1c <__cxa_atexit@plt+0x3f1e1c> │ │ │ │ mov r6, r9 │ │ │ │ b 11acf8 <__cxa_atexit@plt+0x10ddf8> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, sl │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, #12] @ 11ad10 <__cxa_atexit@plt+0x10de10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, sl │ │ │ │ bx r0 │ │ │ │ - ldrbeq sl, [pc], #1044 @ 11ad18 <__cxa_atexit@plt+0x10de18> │ │ │ │ + ldrbeq r9, [pc], #1044 @ 11ad18 <__cxa_atexit@plt+0x10de18> │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrbeq sl, [pc], #1088 @ 11ad3c <__cxa_atexit@plt+0x10de3c> │ │ │ │ + ldrbeq r9, [pc], #1088 @ 11ad3c <__cxa_atexit@plt+0x10de3c> │ │ │ │ @ instruction: 0xfffff02c │ │ │ │ @ instruction: 0xffffee68 │ │ │ │ - ldreq fp, [r1], #3840 @ 0xf00 │ │ │ │ - ldrbeq sl, [pc], #960 @ 11ad4c <__cxa_atexit@plt+0x10de4c> │ │ │ │ + ldreq fp, [r1], #3072 @ 0xc00 │ │ │ │ + ldrbeq r9, [pc], #960 @ 11ad4c <__cxa_atexit@plt+0x10de4c> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ ldr r3, [r5] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -276399,28 +276399,28 @@ │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbeq sl, [pc], #824 @ 11add4 <__cxa_atexit@plt+0x10ded4> │ │ │ │ + ldrbeq r9, [pc], #824 @ 11add4 <__cxa_atexit@plt+0x10ded4> │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 11adfc <__cxa_atexit@plt+0x10defc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 11adf4 <__cxa_atexit@plt+0x10def4> │ │ │ │ b 11ae0c <__cxa_atexit@plt+0x10df0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq sl, [pc], #772 @ 11ae08 <__cxa_atexit@plt+0x10df08> │ │ │ │ + ldrbeq r9, [pc], #772 @ 11ae08 <__cxa_atexit@plt+0x10df08> │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ sub r7, r7, #4 │ │ │ │ cmp r7, #6 │ │ │ │ @@ -276563,15 +276563,15 @@ │ │ │ │ ldr r3, [pc, #108] @ 11b0b4 <__cxa_atexit@plt+0x10e1b4> │ │ │ │ add r3, pc, r3 │ │ │ │ b 11af64 <__cxa_atexit@plt+0x10e064> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ @ instruction: 0x000006b8 │ │ │ │ andeq r0, r0, r4, lsl #14 │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ andeq r0, r0, r8, ror r7 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ @@ -276586,15 +276586,15 @@ │ │ │ │ andeq r0, r0, r4, lsr #8 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - ldrbeq sl, [pc], #76 @ 11b0c0 <__cxa_atexit@plt+0x10e1c0> │ │ │ │ + ldrbeq r9, [pc], #76 @ 11b0c0 <__cxa_atexit@plt+0x10e1c0> │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11b10c <__cxa_atexit@plt+0x10e20c> │ │ │ │ ldr r3, [pc, #72] @ 11b120 <__cxa_atexit@plt+0x10e220> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -276609,41 +276609,41 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 11b118 <__cxa_atexit@plt+0x10e218> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldrbeq r9, [pc], #4060 @ 11b130 <__cxa_atexit@plt+0x10e230> │ │ │ │ + ldrbeq r8, [pc], #4060 @ 11b130 <__cxa_atexit@plt+0x10e230> │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 11b160 <__cxa_atexit@plt+0x10e260> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 11b158 <__cxa_atexit@plt+0x10e258> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbeq r9, [pc], #4000 @ 11b16c <__cxa_atexit@plt+0x10e26c> │ │ │ │ + ldrbeq r8, [pc], #4000 @ 11b16c <__cxa_atexit@plt+0x10e26c> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ - ldrbeq r9, [pc], #3976 @ 11b184 <__cxa_atexit@plt+0x10e284> │ │ │ │ + ldrbeq r8, [pc], #3976 @ 11b184 <__cxa_atexit@plt+0x10e284> │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11b1d0 <__cxa_atexit@plt+0x10e2d0> │ │ │ │ ldr r3, [pc, #72] @ 11b1e4 <__cxa_atexit@plt+0x10e2e4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -276658,41 +276658,41 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 11b1dc <__cxa_atexit@plt+0x10e2dc> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldrbeq r9, [pc], #3864 @ 11b1f4 <__cxa_atexit@plt+0x10e2f4> │ │ │ │ + ldrbeq r8, [pc], #3864 @ 11b1f4 <__cxa_atexit@plt+0x10e2f4> │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 11b224 <__cxa_atexit@plt+0x10e324> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 11b21c <__cxa_atexit@plt+0x10e31c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbeq r9, [pc], #3804 @ 11b230 <__cxa_atexit@plt+0x10e330> │ │ │ │ + ldrbeq r8, [pc], #3804 @ 11b230 <__cxa_atexit@plt+0x10e330> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ - ldrbeq r9, [pc], #3780 @ 11b248 <__cxa_atexit@plt+0x10e348> │ │ │ │ + ldrbeq r8, [pc], #3780 @ 11b248 <__cxa_atexit@plt+0x10e348> │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11b294 <__cxa_atexit@plt+0x10e394> │ │ │ │ ldr r3, [pc, #72] @ 11b2a8 <__cxa_atexit@plt+0x10e3a8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -276707,41 +276707,41 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 11b2a0 <__cxa_atexit@plt+0x10e3a0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldrbeq r9, [pc], #3668 @ 11b2b8 <__cxa_atexit@plt+0x10e3b8> │ │ │ │ + ldrbeq r8, [pc], #3668 @ 11b2b8 <__cxa_atexit@plt+0x10e3b8> │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 11b2e8 <__cxa_atexit@plt+0x10e3e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 11b2e0 <__cxa_atexit@plt+0x10e3e0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbeq r9, [pc], #3608 @ 11b2f4 <__cxa_atexit@plt+0x10e3f4> │ │ │ │ + ldrbeq r8, [pc], #3608 @ 11b2f4 <__cxa_atexit@plt+0x10e3f4> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ - ldrbeq r9, [pc], #3584 @ 11b30c <__cxa_atexit@plt+0x10e40c> │ │ │ │ + ldrbeq r8, [pc], #3584 @ 11b30c <__cxa_atexit@plt+0x10e40c> │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11b358 <__cxa_atexit@plt+0x10e458> │ │ │ │ ldr r3, [pc, #72] @ 11b36c <__cxa_atexit@plt+0x10e46c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -276756,41 +276756,41 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 11b364 <__cxa_atexit@plt+0x10e464> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldrbeq r9, [pc], #3472 @ 11b37c <__cxa_atexit@plt+0x10e47c> │ │ │ │ + ldrbeq r8, [pc], #3472 @ 11b37c <__cxa_atexit@plt+0x10e47c> │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 11b3ac <__cxa_atexit@plt+0x10e4ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 11b3a4 <__cxa_atexit@plt+0x10e4a4> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbeq r9, [pc], #3412 @ 11b3b8 <__cxa_atexit@plt+0x10e4b8> │ │ │ │ + ldrbeq r8, [pc], #3412 @ 11b3b8 <__cxa_atexit@plt+0x10e4b8> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ - ldrbeq r9, [pc], #3388 @ 11b3d0 <__cxa_atexit@plt+0x10e4d0> │ │ │ │ + ldrbeq r8, [pc], #3388 @ 11b3d0 <__cxa_atexit@plt+0x10e4d0> │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11b41c <__cxa_atexit@plt+0x10e51c> │ │ │ │ ldr r3, [pc, #72] @ 11b430 <__cxa_atexit@plt+0x10e530> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -276805,41 +276805,41 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 11b428 <__cxa_atexit@plt+0x10e528> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldrbeq r9, [pc], #3276 @ 11b440 <__cxa_atexit@plt+0x10e540> │ │ │ │ + ldrbeq r8, [pc], #3276 @ 11b440 <__cxa_atexit@plt+0x10e540> │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 11b470 <__cxa_atexit@plt+0x10e570> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 11b468 <__cxa_atexit@plt+0x10e568> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbeq r9, [pc], #3216 @ 11b47c <__cxa_atexit@plt+0x10e57c> │ │ │ │ + ldrbeq r8, [pc], #3216 @ 11b47c <__cxa_atexit@plt+0x10e57c> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ - ldrbeq r9, [pc], #3192 @ 11b494 <__cxa_atexit@plt+0x10e594> │ │ │ │ + ldrbeq r8, [pc], #3192 @ 11b494 <__cxa_atexit@plt+0x10e594> │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11b4e0 <__cxa_atexit@plt+0x10e5e0> │ │ │ │ ldr r3, [pc, #72] @ 11b4f4 <__cxa_atexit@plt+0x10e5f4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -276854,41 +276854,41 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 11b4ec <__cxa_atexit@plt+0x10e5ec> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldrbeq r9, [pc], #3080 @ 11b504 <__cxa_atexit@plt+0x10e604> │ │ │ │ + ldrbeq r8, [pc], #3080 @ 11b504 <__cxa_atexit@plt+0x10e604> │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 11b534 <__cxa_atexit@plt+0x10e634> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 11b52c <__cxa_atexit@plt+0x10e62c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbeq r9, [pc], #3020 @ 11b540 <__cxa_atexit@plt+0x10e640> │ │ │ │ + ldrbeq r8, [pc], #3020 @ 11b540 <__cxa_atexit@plt+0x10e640> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ - ldrbeq r9, [pc], #2996 @ 11b558 <__cxa_atexit@plt+0x10e658> │ │ │ │ + ldrbeq r8, [pc], #2996 @ 11b558 <__cxa_atexit@plt+0x10e658> │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11b5a4 <__cxa_atexit@plt+0x10e6a4> │ │ │ │ ldr r3, [pc, #72] @ 11b5b8 <__cxa_atexit@plt+0x10e6b8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -276903,47 +276903,47 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 11b5b0 <__cxa_atexit@plt+0x10e6b0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldrbeq r9, [pc], #2884 @ 11b5c8 <__cxa_atexit@plt+0x10e6c8> │ │ │ │ + ldrbeq r8, [pc], #2884 @ 11b5c8 <__cxa_atexit@plt+0x10e6c8> │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 11b5f8 <__cxa_atexit@plt+0x10e6f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 11b5f0 <__cxa_atexit@plt+0x10e6f0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbeq r9, [pc], #2824 @ 11b604 <__cxa_atexit@plt+0x10e704> │ │ │ │ + ldrbeq r8, [pc], #2824 @ 11b604 <__cxa_atexit@plt+0x10e704> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ - ldrbeq r9, [pc], #2800 @ 11b61c <__cxa_atexit@plt+0x10e71c> │ │ │ │ + ldrbeq r8, [pc], #2800 @ 11b61c <__cxa_atexit@plt+0x10e71c> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 11ad5c <__cxa_atexit@plt+0x10de5c> │ │ │ │ - ldrbeq r9, [pc], #3552 @ 11b634 <__cxa_atexit@plt+0x10e734> │ │ │ │ + ldrbeq r8, [pc], #3552 @ 11b634 <__cxa_atexit@plt+0x10e734> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11b6d8 <__cxa_atexit@plt+0x10e7d8> │ │ │ │ ldr r3, [pc, #176] @ 11b700 <__cxa_atexit@plt+0x10e800> │ │ │ │ @@ -276969,15 +276969,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #116] @ 11b718 <__cxa_atexit@plt+0x10e818> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ - b 4df3a0 <__cxa_atexit@plt+0x4d24a0> │ │ │ │ + b 1325eb0 <__cxa_atexit@plt+0x1318fb0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ @@ -276991,19 +276991,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ - ldrbeq r9, [pc], #3368 @ 11b714 <__cxa_atexit@plt+0x10e814> │ │ │ │ - ldrbeq r9, [pc], #3400 @ 11b718 <__cxa_atexit@plt+0x10e818> │ │ │ │ + ldrbeq r8, [pc], #3368 @ 11b714 <__cxa_atexit@plt+0x10e814> │ │ │ │ + ldrbeq r8, [pc], #3400 @ 11b718 <__cxa_atexit@plt+0x10e818> │ │ │ │ @ instruction: 0xfffff468 │ │ │ │ - ldrbeq r9, [pc], #2684 @ 11b720 <__cxa_atexit@plt+0x10e820> │ │ │ │ - ldrbeq r9, [pc], #3316 @ 11b724 <__cxa_atexit@plt+0x10e824> │ │ │ │ + ldrbeq r8, [pc], #2684 @ 11b720 <__cxa_atexit@plt+0x10e820> │ │ │ │ + ldrbeq r8, [pc], #3316 @ 11b724 <__cxa_atexit@plt+0x10e824> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #120] @ 11b7a8 <__cxa_atexit@plt+0x10e8a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ @@ -277020,30 +277020,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #72] @ 11b7b8 <__cxa_atexit@plt+0x10e8b8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ - b 4df3a0 <__cxa_atexit@plt+0x4d24a0> │ │ │ │ + b 1325eb0 <__cxa_atexit@plt+0x1318fb0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 11b7b0 <__cxa_atexit@plt+0x10e8b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrbeq r9, [pc], #3200 @ 11b7b8 <__cxa_atexit@plt+0x10e8b8> │ │ │ │ + ldrbeq r8, [pc], #3200 @ 11b7b8 <__cxa_atexit@plt+0x10e8b8> │ │ │ │ @ instruction: 0xfffff39c │ │ │ │ - ldrbeq r9, [pc], #2480 @ 11b7c0 <__cxa_atexit@plt+0x10e8c0> │ │ │ │ - ldrbeq r9, [pc], #3156 @ 11b7c4 <__cxa_atexit@plt+0x10e8c4> │ │ │ │ + ldrbeq r8, [pc], #2480 @ 11b7c0 <__cxa_atexit@plt+0x10e8c0> │ │ │ │ + ldrbeq r8, [pc], #3156 @ 11b7c4 <__cxa_atexit@plt+0x10e8c4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #84] @ 11b828 <__cxa_atexit@plt+0x10e928> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ @@ -277055,39 +277055,39 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #52] @ 11b830 <__cxa_atexit@plt+0x10e930> │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ - b 4df3a0 <__cxa_atexit@plt+0x4d24a0> │ │ │ │ + b 1325eb0 <__cxa_atexit@plt+0x1318fb0> │ │ │ │ ldr r7, [pc, #28] @ 11b834 <__cxa_atexit@plt+0x10e934> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffff310 │ │ │ │ - ldrbeq r9, [pc], #2340 @ 11b838 <__cxa_atexit@plt+0x10e938> │ │ │ │ - ldrbeq r9, [pc], #3072 @ 11b83c <__cxa_atexit@plt+0x10e93c> │ │ │ │ + ldrbeq r8, [pc], #2340 @ 11b838 <__cxa_atexit@plt+0x10e938> │ │ │ │ + ldrbeq r8, [pc], #3072 @ 11b83c <__cxa_atexit@plt+0x10e93c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 11b854 <__cxa_atexit@plt+0x10e954> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r6, #-3892] @ 0xfffff0cc │ │ │ │ - ldrbeq r9, [pc], #3012 @ 11b860 <__cxa_atexit@plt+0x10e960> │ │ │ │ + ldreq pc, [r5, #-3900] @ 0xfffff0c4 │ │ │ │ + ldrbeq r8, [pc], #3012 @ 11b860 <__cxa_atexit@plt+0x10e960> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 11b63c <__cxa_atexit@plt+0x10e73c> │ │ │ │ - ldrbeq r9, [pc], #3012 @ 11b874 <__cxa_atexit@plt+0x10e974> │ │ │ │ + ldrbeq r8, [pc], #3012 @ 11b874 <__cxa_atexit@plt+0x10e974> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b8c4 <__cxa_atexit@plt+0x10e9c4> │ │ │ │ ldr r2, [pc, #64] @ 11b8cc <__cxa_atexit@plt+0x10e9cc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -277100,21 +277100,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 11b8d8 <__cxa_atexit@plt+0x10e9d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400764 <__cxa_atexit@plt+0x3f3864> │ │ │ │ + b 3fef14 <__cxa_atexit@plt+0x3f2014> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrbeq r9, [pc], #2648 @ 11b8d8 <__cxa_atexit@plt+0x10e9d8> │ │ │ │ - ldreq r0, [r6, #-3580] @ 0xfffff204 │ │ │ │ - ldreq r1, [r6, #-992] @ 0xfffffc20 │ │ │ │ + ldrbeq r8, [pc], #2648 @ 11b8d8 <__cxa_atexit@plt+0x10e9d8> │ │ │ │ + ldreq pc, [r5, #-3588] @ 0xfffff1fc │ │ │ │ + ldreq r0, [r6, #-1000] @ 0xfffffc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11b910 <__cxa_atexit@plt+0x10ea10> │ │ │ │ @@ -277122,17 +277122,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r0, [r6, #-3784] @ 0xfffff138 │ │ │ │ - ldrbeq r9, [pc], #2828 @ 11b928 <__cxa_atexit@plt+0x10ea28> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq pc, [r5, #-3792] @ 0xfffff130 │ │ │ │ + ldrbeq r8, [pc], #2828 @ 11b928 <__cxa_atexit@plt+0x10ea28> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -277141,25 +277141,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 11b984 <__cxa_atexit@plt+0x10ea84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r7, [pc, #24] @ 11b988 <__cxa_atexit@plt+0x10ea88> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - ldreq r1, [r6, #-820] @ 0xfffffccc │ │ │ │ - ldrbeq r9, [pc], #2776 @ 11b990 <__cxa_atexit@plt+0x10ea90> │ │ │ │ - ldrbeq r9, [pc], #2720 @ 11b994 <__cxa_atexit@plt+0x10ea94> │ │ │ │ + ldreq r0, [r6, #-828] @ 0xfffffcc4 │ │ │ │ + ldrbeq r8, [pc], #2776 @ 11b990 <__cxa_atexit@plt+0x10ea90> │ │ │ │ + ldrbeq r8, [pc], #2720 @ 11b994 <__cxa_atexit@plt+0x10ea94> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -277167,25 +277167,25 @@ │ │ │ │ bhi 11b9d0 <__cxa_atexit@plt+0x10ead0> │ │ │ │ ldr r3, [pc, #48] @ 11b9ec <__cxa_atexit@plt+0x10eaec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 11b9f0 <__cxa_atexit@plt+0x10eaf0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 400764 <__cxa_atexit@plt+0x3f3864> │ │ │ │ + b 3fef14 <__cxa_atexit@plt+0x3f2014> │ │ │ │ ldr r7, [pc, #28] @ 11b9f4 <__cxa_atexit@plt+0x10eaf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbeq r9, [pc], #2344 @ 11b9f8 <__cxa_atexit@plt+0x10eaf8> │ │ │ │ - ldrbeq r9, [pc], #2680 @ 11b9fc <__cxa_atexit@plt+0x10eafc> │ │ │ │ + ldrbeq r8, [pc], #2344 @ 11b9f8 <__cxa_atexit@plt+0x10eaf8> │ │ │ │ + ldrbeq r8, [pc], #2680 @ 11b9fc <__cxa_atexit@plt+0x10eafc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11ba2c <__cxa_atexit@plt+0x10eb2c> │ │ │ │ @@ -277193,51 +277193,51 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r0, [r6, #-3500] @ 0xfffff254 │ │ │ │ - ldrbeq r9, [pc], #2580 @ 11ba44 <__cxa_atexit@plt+0x10eb44> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq pc, [r5, #-3508] @ 0xfffff24c │ │ │ │ + ldrbeq r8, [pc], #2580 @ 11ba44 <__cxa_atexit@plt+0x10eb44> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 11ba94 <__cxa_atexit@plt+0x10eb94> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 11ba8c <__cxa_atexit@plt+0x10eb8c> │ │ │ │ ldr r3, [pc, #44] @ 11ba9c <__cxa_atexit@plt+0x10eb9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 11baa0 <__cxa_atexit@plt+0x10eba0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 400784 <__cxa_atexit@plt+0x3f3884> │ │ │ │ + b 3fef34 <__cxa_atexit@plt+0x3f2034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r9, [pc], #2528 @ 11baa4 <__cxa_atexit@plt+0x10eba4> │ │ │ │ - ldreq r0, [r6, #-3104] @ 0xfffff3e0 │ │ │ │ - ldrbeq r9, [pc], #2492 @ 11baac <__cxa_atexit@plt+0x10ebac> │ │ │ │ + ldrbeq r8, [pc], #2528 @ 11baa4 <__cxa_atexit@plt+0x10eba4> │ │ │ │ + ldreq pc, [r5, #-3112] @ 0xfffff3d8 │ │ │ │ + ldrbeq r8, [pc], #2492 @ 11baac <__cxa_atexit@plt+0x10ebac> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 11bb10 <__cxa_atexit@plt+0x10ec10> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 11bb08 <__cxa_atexit@plt+0x10ec08> │ │ │ │ ldr r7, [pc, #64] @ 11bb18 <__cxa_atexit@plt+0x10ec18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #60] @ 11bb1c <__cxa_atexit@plt+0x10ec1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ @@ -277245,93 +277245,93 @@ │ │ │ │ ldr r5, [pc, #48] @ 11bb20 <__cxa_atexit@plt+0x10ec20> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #40] @ 11bb24 <__cxa_atexit@plt+0x10ec24> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r9, [pc], #2448 @ 11bb20 <__cxa_atexit@plt+0x10ec20> │ │ │ │ - ldreq r0, [r6, #-3000] @ 0xfffff448 │ │ │ │ - ldreq r1, [r6, #-420] @ 0xfffffe5c │ │ │ │ - ldreq r1, [r6, #-400] @ 0xfffffe70 │ │ │ │ - ldrbeq r9, [pc], #2372 @ 11bb30 <__cxa_atexit@plt+0x10ec30> │ │ │ │ + ldrbeq r8, [pc], #2448 @ 11bb20 <__cxa_atexit@plt+0x10ec20> │ │ │ │ + ldreq pc, [r5, #-3008] @ 0xfffff440 │ │ │ │ + ldreq r0, [r6, #-428] @ 0xfffffe54 │ │ │ │ + ldreq r0, [r6, #-408] @ 0xfffffe68 │ │ │ │ + ldrbeq r8, [pc], #2372 @ 11bb30 <__cxa_atexit@plt+0x10ec30> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 11bb48 <__cxa_atexit@plt+0x10ec48> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40047c <__cxa_atexit@plt+0x3f357c> │ │ │ │ - ldrbeq r9, [pc], #2356 @ 11bb50 <__cxa_atexit@plt+0x10ec50> │ │ │ │ - ldreq ip, [r1], #728 @ 0x2d8 │ │ │ │ + b 3fec04 <__cxa_atexit@plt+0x3f1d04> │ │ │ │ + ldrbeq r8, [pc], #2356 @ 11bb50 <__cxa_atexit@plt+0x10ec50> │ │ │ │ + ldreq fp, [r1], #4056 @ 0xfd8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r1], #779 @ 0x30b │ │ │ │ + ldreq ip, [r1], #11 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r1], #833 @ 0x341 │ │ │ │ + ldreq ip, [r1], #65 @ 0x41 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r1], #885 @ 0x375 │ │ │ │ + ldreq ip, [r1], #117 @ 0x75 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r1], #935 @ 0x3a7 │ │ │ │ + ldreq ip, [r1], #167 @ 0xa7 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r1], #988 @ 0x3dc │ │ │ │ + ldreq ip, [r1], #220 @ 0xdc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r1], #1038 @ 0x40e │ │ │ │ + ldreq ip, [r1], #270 @ 0x10e │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r1], #1092 @ 0x444 │ │ │ │ + ldreq ip, [r1], #324 @ 0x144 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r1], #1140 @ 0x474 │ │ │ │ + ldreq ip, [r1], #372 @ 0x174 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r1], #1186 @ 0x4a2 │ │ │ │ + ldreq ip, [r1], #418 @ 0x1a2 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r9, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r1], #1244 @ 0x4dc │ │ │ │ + ldreq ip, [r1], #476 @ 0x1dc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -277349,33 +277349,33 @@ │ │ │ │ cmp r3, #4 │ │ │ │ beq 11bcc0 <__cxa_atexit@plt+0x10edc0> │ │ │ │ cmp r3, #3 │ │ │ │ ldrne r8, [pc, #68] @ 11bce0 <__cxa_atexit@plt+0x10ede0> │ │ │ │ addne r8, pc, r8 │ │ │ │ ldreq r8, [pc, #64] @ 11bce4 <__cxa_atexit@plt+0x10ede4> │ │ │ │ addeq r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #44] @ 11bcdc <__cxa_atexit@plt+0x10eddc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #28] @ 11bcd8 <__cxa_atexit@plt+0x10edd8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #32] @ 11bce8 <__cxa_atexit@plt+0x10ede8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r8, [pc, #24] @ 11bcec <__cxa_atexit@plt+0x10edec> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ - ldreq pc, [r1], #1079 @ 0x437 │ │ │ │ - ldreq pc, [r1], #1085 @ 0x43d │ │ │ │ - ldreq pc, [r1], #1100 @ 0x44c │ │ │ │ - ldreq pc, [r1], #1085 @ 0x43d │ │ │ │ - ldreq pc, [r1], #1042 @ 0x412 │ │ │ │ - ldreq pc, [r1], #1023 @ 0x3ff │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ + ldreq pc, [r1], #311 @ 0x137 │ │ │ │ + ldreq pc, [r1], #317 @ 0x13d │ │ │ │ + ldreq pc, [r1], #332 @ 0x14c │ │ │ │ + ldreq pc, [r1], #317 @ 0x13d │ │ │ │ + ldreq pc, [r1], #274 @ 0x112 │ │ │ │ + ldreq pc, [r1], #255 @ 0xff │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11bd40 <__cxa_atexit@plt+0x10ee40> │ │ │ │ ldr r3, [pc, #64] @ 11bd50 <__cxa_atexit@plt+0x10ee50> │ │ │ │ @@ -277393,15 +277393,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11bd54 <__cxa_atexit@plt+0x10ee54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrbeq r9, [pc], #2076 @ 11bd5c <__cxa_atexit@plt+0x10ee5c> │ │ │ │ + ldrbeq r8, [pc], #2076 @ 11bd5c <__cxa_atexit@plt+0x10ee5c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 11bc60 <__cxa_atexit@plt+0x10ed60> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -277423,32 +277423,32 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11bdcc <__cxa_atexit@plt+0x10eecc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbeq r9, [pc], #1960 @ 11bdd4 <__cxa_atexit@plt+0x10eed4> │ │ │ │ + ldrbeq r8, [pc], #1960 @ 11bdd4 <__cxa_atexit@plt+0x10eed4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 11bc60 <__cxa_atexit@plt+0x10ed60> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 11be0c <__cxa_atexit@plt+0x10ef0c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400204 <__cxa_atexit@plt+0x3f3304> │ │ │ │ - ldrbeq r9, [pc], #1892 @ 11be14 <__cxa_atexit@plt+0x10ef14> │ │ │ │ - ldrbeq r9, [pc], #1876 @ 11be18 <__cxa_atexit@plt+0x10ef18> │ │ │ │ + b 3fe98c <__cxa_atexit@plt+0x3f1a8c> │ │ │ │ + ldrbeq r8, [pc], #1892 @ 11be14 <__cxa_atexit@plt+0x10ef14> │ │ │ │ + ldrbeq r8, [pc], #1876 @ 11be18 <__cxa_atexit@plt+0x10ef18> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11be58 <__cxa_atexit@plt+0x10ef58> │ │ │ │ @@ -277464,16 +277464,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 11be70 <__cxa_atexit@plt+0x10ef70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbeq r9, [pc], #1840 @ 11be78 <__cxa_atexit@plt+0x10ef78> │ │ │ │ - ldrbeq r9, [pc], #1780 @ 11be7c <__cxa_atexit@plt+0x10ef7c> │ │ │ │ + ldrbeq r8, [pc], #1840 @ 11be78 <__cxa_atexit@plt+0x10ef78> │ │ │ │ + ldrbeq r8, [pc], #1780 @ 11be7c <__cxa_atexit@plt+0x10ef7c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 11bed4 <__cxa_atexit@plt+0x10efd4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 11bf00 <__cxa_atexit@plt+0x10f000> │ │ │ │ @@ -277500,20 +277500,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 11bf10 <__cxa_atexit@plt+0x10f010> │ │ │ │ add r7, pc, r7 │ │ │ │ b 11bedc <__cxa_atexit@plt+0x10efdc> │ │ │ │ ldr r7, [pc, #24] @ 11bf14 <__cxa_atexit@plt+0x10f014> │ │ │ │ add r7, pc, r7 │ │ │ │ b 11bedc <__cxa_atexit@plt+0x10efdc> │ │ │ │ - ldrbeq r9, [pc], #1616 @ 11bf08 <__cxa_atexit@plt+0x10f008> │ │ │ │ - ldrbeq r9, [pc], #1568 @ 11bf0c <__cxa_atexit@plt+0x10f00c> │ │ │ │ - ldrbeq r9, [pc], #1612 @ 11bf10 <__cxa_atexit@plt+0x10f010> │ │ │ │ - ldrbeq r9, [pc], #1620 @ 11bf14 <__cxa_atexit@plt+0x10f014> │ │ │ │ - ldrbeq r9, [pc], #1608 @ 11bf18 <__cxa_atexit@plt+0x10f018> │ │ │ │ - ldrbeq r9, [pc], #1616 @ 11bf1c <__cxa_atexit@plt+0x10f01c> │ │ │ │ + ldrbeq r8, [pc], #1616 @ 11bf08 <__cxa_atexit@plt+0x10f008> │ │ │ │ + ldrbeq r8, [pc], #1568 @ 11bf0c <__cxa_atexit@plt+0x10f00c> │ │ │ │ + ldrbeq r8, [pc], #1612 @ 11bf10 <__cxa_atexit@plt+0x10f010> │ │ │ │ + ldrbeq r8, [pc], #1620 @ 11bf14 <__cxa_atexit@plt+0x10f014> │ │ │ │ + ldrbeq r8, [pc], #1608 @ 11bf18 <__cxa_atexit@plt+0x10f018> │ │ │ │ + ldrbeq r8, [pc], #1616 @ 11bf1c <__cxa_atexit@plt+0x10f01c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11bfac <__cxa_atexit@plt+0x10f0ac> │ │ │ │ ldr r7, [pc, #164] @ 11bfdc <__cxa_atexit@plt+0x10f0dc> │ │ │ │ @@ -277557,16 +277557,16 @@ │ │ │ │ b 11bf54 <__cxa_atexit@plt+0x10f054> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 11bf74 <__cxa_atexit@plt+0x10f074> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - ldreq r0, [r6, #-2284] @ 0xfffff714 │ │ │ │ - ldrbeq r9, [pc], #1528 @ 11bff0 <__cxa_atexit@plt+0x10f0f0> │ │ │ │ + ldreq pc, [r5, #-2292] @ 0xfffff70c │ │ │ │ + ldrbeq r8, [pc], #1528 @ 11bff0 <__cxa_atexit@plt+0x10f0f0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 11c050 <__cxa_atexit@plt+0x10f150> │ │ │ │ @@ -277593,15 +277593,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 11c00c <__cxa_atexit@plt+0x10f10c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 11c02c <__cxa_atexit@plt+0x10f12c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq r0, [r6, #-2100] @ 0xfffff7cc │ │ │ │ + ldreq pc, [r5, #-2108] @ 0xfffff7c4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 11c0b0 <__cxa_atexit@plt+0x10f1b0> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -277612,15 +277612,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 11c094 <__cxa_atexit@plt+0x10f194> │ │ │ │ - ldreq r0, [r6, #-1996] @ 0xfffff834 │ │ │ │ + ldreq pc, [r5, #-2004] @ 0xfffff82c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11c168 <__cxa_atexit@plt+0x10f268> │ │ │ │ ldr r7, [pc, #180] @ 11c198 <__cxa_atexit@plt+0x10f298> │ │ │ │ @@ -277668,17 +277668,17 @@ │ │ │ │ b 11c100 <__cxa_atexit@plt+0x10f200> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 11c120 <__cxa_atexit@plt+0x10f220> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - ldreq r0, [r6, #-1496] @ 0xfffffa28 │ │ │ │ - ldrbeq r9, [pc], #1088 @ 11c1ac <__cxa_atexit@plt+0x10f2ac> │ │ │ │ - ldreq r0, [r6, #-1376] @ 0xfffffaa0 │ │ │ │ + ldreq pc, [r5, #-1504] @ 0xfffffa20 │ │ │ │ + ldrbeq r8, [pc], #1088 @ 11c1ac <__cxa_atexit@plt+0x10f2ac> │ │ │ │ + ldreq pc, [r5, #-1384] @ 0xfffffa98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 11c220 <__cxa_atexit@plt+0x10f320> │ │ │ │ @@ -277709,16 +277709,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 11c1cc <__cxa_atexit@plt+0x10f2cc> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 11c1ec <__cxa_atexit@plt+0x10f2ec> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r0, [r6, #-1292] @ 0xfffffaf4 │ │ │ │ - ldreq r0, [r6, #-1192] @ 0xfffffb58 │ │ │ │ + ldreq pc, [r5, #-1300] @ 0xfffffaec │ │ │ │ + ldreq pc, [r5, #-1200] @ 0xfffffb50 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 11c28c <__cxa_atexit@plt+0x10f38c> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -277731,17 +277731,17 @@ │ │ │ │ cmp r3, r2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 11c268 <__cxa_atexit@plt+0x10f368> │ │ │ │ - ldreq r0, [r6, #-1180] @ 0xfffffb64 │ │ │ │ - ldreq r0, [r6, #-1096] @ 0xfffffbb8 │ │ │ │ - ldrbeq r9, [pc], #872 @ 11c2ac <__cxa_atexit@plt+0x10f3ac> │ │ │ │ + ldreq pc, [r5, #-1188] @ 0xfffffb5c │ │ │ │ + ldreq pc, [r5, #-1104] @ 0xfffffbb0 │ │ │ │ + ldrbeq r8, [pc], #872 @ 11c2ac <__cxa_atexit@plt+0x10f3ac> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11c32c <__cxa_atexit@plt+0x10f42c> │ │ │ │ @@ -277766,28 +277766,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 11c33c <__cxa_atexit@plt+0x10f43c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r9, [pc], #824 @ 11c350 <__cxa_atexit@plt+0x10f450> │ │ │ │ - ldreq r0, [r6, #-952] @ 0xfffffc48 │ │ │ │ - ldreq r0, [r6, #-972] @ 0xfffffc34 │ │ │ │ - ldreq r0, [r6, #-920] @ 0xfffffc68 │ │ │ │ - ldreq r0, [r6, #-1040] @ 0xfffffbf0 │ │ │ │ - ldrbeq r9, [pc], #684 @ 11c364 <__cxa_atexit@plt+0x10f464> │ │ │ │ + ldrbeq r8, [pc], #824 @ 11c350 <__cxa_atexit@plt+0x10f450> │ │ │ │ + ldreq pc, [r5, #-960] @ 0xfffffc40 │ │ │ │ + ldreq pc, [r5, #-980] @ 0xfffffc2c │ │ │ │ + ldreq pc, [r5, #-928] @ 0xfffffc60 │ │ │ │ + ldreq pc, [r5, #-1048] @ 0xfffffbe8 │ │ │ │ + ldrbeq r8, [pc], #684 @ 11c364 <__cxa_atexit@plt+0x10f464> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -277807,17 +277807,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 11c3d0 <__cxa_atexit@plt+0x10f4d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq r0, [r6, #-1136] @ 0xfffffb90 │ │ │ │ - ldrbeq r9, [pc], #1172 @ 11c3d8 <__cxa_atexit@plt+0x10f4d8> │ │ │ │ - ldrbeq r9, [pc], #588 @ 11c3dc <__cxa_atexit@plt+0x10f4dc> │ │ │ │ + ldreq pc, [r5, #-1144] @ 0xfffffb88 │ │ │ │ + ldrbeq r8, [pc], #1172 @ 11c3d8 <__cxa_atexit@plt+0x10f4d8> │ │ │ │ + ldrbeq r8, [pc], #588 @ 11c3dc <__cxa_atexit@plt+0x10f4dc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11c45c <__cxa_atexit@plt+0x10f55c> │ │ │ │ @@ -277842,28 +277842,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 11c46c <__cxa_atexit@plt+0x10f56c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r9, [pc], #540 @ 11c480 <__cxa_atexit@plt+0x10f580> │ │ │ │ - ldreq r0, [r6, #-648] @ 0xfffffd78 │ │ │ │ - ldreq r0, [r6, #-668] @ 0xfffffd64 │ │ │ │ - ldreq r0, [r6, #-616] @ 0xfffffd98 │ │ │ │ - ldreq r0, [r6, #-736] @ 0xfffffd20 │ │ │ │ - ldrbeq r9, [pc], #400 @ 11c494 <__cxa_atexit@plt+0x10f594> │ │ │ │ + ldrbeq r8, [pc], #540 @ 11c480 <__cxa_atexit@plt+0x10f580> │ │ │ │ + ldreq pc, [r5, #-656] @ 0xfffffd70 │ │ │ │ + ldreq pc, [r5, #-676] @ 0xfffffd5c │ │ │ │ + ldreq pc, [r5, #-624] @ 0xfffffd90 │ │ │ │ + ldreq pc, [r5, #-744] @ 0xfffffd18 │ │ │ │ + ldrbeq r8, [pc], #400 @ 11c494 <__cxa_atexit@plt+0x10f594> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -277883,17 +277883,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 11c500 <__cxa_atexit@plt+0x10f600> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq r0, [r6, #-832] @ 0xfffffcc0 │ │ │ │ - ldrbeq r9, [pc], #960 @ 11c508 <__cxa_atexit@plt+0x10f608> │ │ │ │ - ldrbeq r9, [pc], #304 @ 11c50c <__cxa_atexit@plt+0x10f60c> │ │ │ │ + ldreq pc, [r5, #-840] @ 0xfffffcb8 │ │ │ │ + ldrbeq r8, [pc], #960 @ 11c508 <__cxa_atexit@plt+0x10f608> │ │ │ │ + ldrbeq r8, [pc], #304 @ 11c50c <__cxa_atexit@plt+0x10f60c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11c58c <__cxa_atexit@plt+0x10f68c> │ │ │ │ @@ -277918,28 +277918,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 11c59c <__cxa_atexit@plt+0x10f69c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r9, [pc], #256 @ 11c5b0 <__cxa_atexit@plt+0x10f6b0> │ │ │ │ - ldreq r0, [r6, #-344] @ 0xfffffea8 │ │ │ │ - ldreq r0, [r6, #-364] @ 0xfffffe94 │ │ │ │ - ldreq r0, [r6, #-312] @ 0xfffffec8 │ │ │ │ - ldreq r0, [r6, #-432] @ 0xfffffe50 │ │ │ │ - ldrbeq r9, [pc], #116 @ 11c5c4 <__cxa_atexit@plt+0x10f6c4> │ │ │ │ + ldrbeq r8, [pc], #256 @ 11c5b0 <__cxa_atexit@plt+0x10f6b0> │ │ │ │ + ldreq pc, [r5, #-352] @ 0xfffffea0 │ │ │ │ + ldreq pc, [r5, #-372] @ 0xfffffe8c │ │ │ │ + ldreq pc, [r5, #-320] @ 0xfffffec0 │ │ │ │ + ldreq pc, [r5, #-440] @ 0xfffffe48 │ │ │ │ + ldrbeq r8, [pc], #116 @ 11c5c4 <__cxa_atexit@plt+0x10f6c4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -277959,17 +277959,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 11c630 <__cxa_atexit@plt+0x10f730> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq r0, [r6, #-528] @ 0xfffffdf0 │ │ │ │ - ldrbeq r9, [pc], #728 @ 11c638 <__cxa_atexit@plt+0x10f738> │ │ │ │ - ldrbeq r9, [pc], #20 @ 11c63c <__cxa_atexit@plt+0x10f73c> │ │ │ │ + ldreq pc, [r5, #-536] @ 0xfffffde8 │ │ │ │ + ldrbeq r8, [pc], #728 @ 11c638 <__cxa_atexit@plt+0x10f738> │ │ │ │ + ldrbeq r8, [pc], #20 @ 11c63c <__cxa_atexit@plt+0x10f73c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11c6bc <__cxa_atexit@plt+0x10f7bc> │ │ │ │ @@ -277994,28 +277994,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 11c6cc <__cxa_atexit@plt+0x10f7cc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [pc], #4068 @ 11c6e0 <__cxa_atexit@plt+0x10f7e0> │ │ │ │ - ldreq r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ - ldreq r0, [r6, #-60] @ 0xffffffc4 │ │ │ │ - ldreq r0, [r6, #-8] │ │ │ │ - ldreq r0, [r6, #-128] @ 0xffffff80 │ │ │ │ - ldrbeq r8, [pc], #3928 @ 11c6f4 <__cxa_atexit@plt+0x10f7f4> │ │ │ │ + ldrbeq r7, [pc], #4068 @ 11c6e0 <__cxa_atexit@plt+0x10f7e0> │ │ │ │ + ldreq pc, [r5, #-48] @ 0xffffffd0 │ │ │ │ + ldreq pc, [r5, #-68] @ 0xffffffbc │ │ │ │ + ldreq pc, [r5, #-16] │ │ │ │ + ldreq pc, [r5, #-136] @ 0xffffff78 │ │ │ │ + ldrbeq r7, [pc], #3928 @ 11c6f4 <__cxa_atexit@plt+0x10f7f4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -278035,17 +278035,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 11c760 <__cxa_atexit@plt+0x10f860> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq r0, [r6, #-224] @ 0xffffff20 │ │ │ │ - ldrbeq r9, [pc], #496 @ 11c768 <__cxa_atexit@plt+0x10f868> │ │ │ │ - ldrbeq r8, [pc], #3832 @ 11c76c <__cxa_atexit@plt+0x10f86c> │ │ │ │ + ldreq pc, [r5, #-232] @ 0xffffff18 │ │ │ │ + ldrbeq r8, [pc], #496 @ 11c768 <__cxa_atexit@plt+0x10f868> │ │ │ │ + ldrbeq r7, [pc], #3832 @ 11c76c <__cxa_atexit@plt+0x10f86c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11c7ec <__cxa_atexit@plt+0x10f8ec> │ │ │ │ @@ -278070,28 +278070,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 11c7fc <__cxa_atexit@plt+0x10f8fc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [pc], #3784 @ 11c810 <__cxa_atexit@plt+0x10f910> │ │ │ │ - ldreq pc, [r5, #-3832] @ 0xfffff108 │ │ │ │ - ldreq pc, [r5, #-3852] @ 0xfffff0f4 │ │ │ │ - ldreq pc, [r5, #-3800] @ 0xfffff128 │ │ │ │ - ldreq pc, [r5, #-3920] @ 0xfffff0b0 │ │ │ │ - ldrbeq r8, [pc], #3644 @ 11c824 <__cxa_atexit@plt+0x10f924> │ │ │ │ + ldrbeq r7, [pc], #3784 @ 11c810 <__cxa_atexit@plt+0x10f910> │ │ │ │ + ldreq lr, [r5, #-3840] @ 0xfffff100 │ │ │ │ + ldreq lr, [r5, #-3860] @ 0xfffff0ec │ │ │ │ + ldreq lr, [r5, #-3808] @ 0xfffff120 │ │ │ │ + ldreq lr, [r5, #-3928] @ 0xfffff0a8 │ │ │ │ + ldrbeq r7, [pc], #3644 @ 11c824 <__cxa_atexit@plt+0x10f924> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -278111,17 +278111,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 11c890 <__cxa_atexit@plt+0x10f990> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq pc, [r5, #-4016] @ 0xfffff050 │ │ │ │ - ldrbeq r9, [pc], #264 @ 11c898 <__cxa_atexit@plt+0x10f998> │ │ │ │ - ldrbeq r8, [pc], #3548 @ 11c89c <__cxa_atexit@plt+0x10f99c> │ │ │ │ + ldreq lr, [r5, #-4024] @ 0xfffff048 │ │ │ │ + ldrbeq r8, [pc], #264 @ 11c898 <__cxa_atexit@plt+0x10f998> │ │ │ │ + ldrbeq r7, [pc], #3548 @ 11c89c <__cxa_atexit@plt+0x10f99c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11c91c <__cxa_atexit@plt+0x10fa1c> │ │ │ │ @@ -278146,28 +278146,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 11c92c <__cxa_atexit@plt+0x10fa2c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [pc], #3500 @ 11c940 <__cxa_atexit@plt+0x10fa40> │ │ │ │ - ldreq pc, [r5, #-3528] @ 0xfffff238 │ │ │ │ - ldreq pc, [r5, #-3548] @ 0xfffff224 │ │ │ │ - ldreq pc, [r5, #-3496] @ 0xfffff258 │ │ │ │ - ldreq pc, [r5, #-3616] @ 0xfffff1e0 │ │ │ │ - ldrbeq r8, [pc], #3360 @ 11c954 <__cxa_atexit@plt+0x10fa54> │ │ │ │ + ldrbeq r7, [pc], #3500 @ 11c940 <__cxa_atexit@plt+0x10fa40> │ │ │ │ + ldreq lr, [r5, #-3536] @ 0xfffff230 │ │ │ │ + ldreq lr, [r5, #-3556] @ 0xfffff21c │ │ │ │ + ldreq lr, [r5, #-3504] @ 0xfffff250 │ │ │ │ + ldreq lr, [r5, #-3624] @ 0xfffff1d8 │ │ │ │ + ldrbeq r7, [pc], #3360 @ 11c954 <__cxa_atexit@plt+0x10fa54> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -278187,36 +278187,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 11c9c0 <__cxa_atexit@plt+0x10fac0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq pc, [r5, #-3712] @ 0xfffff180 │ │ │ │ - ldrbeq r9, [pc], #32 @ 11c9c8 <__cxa_atexit@plt+0x10fac8> │ │ │ │ - ldrbeq r8, [pc], #3300 @ 11c9cc <__cxa_atexit@plt+0x10facc> │ │ │ │ + ldreq lr, [r5, #-3720] @ 0xfffff178 │ │ │ │ + ldrbeq r8, [pc], #32 @ 11c9c8 <__cxa_atexit@plt+0x10fac8> │ │ │ │ + ldrbeq r7, [pc], #3300 @ 11c9cc <__cxa_atexit@plt+0x10facc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11ca00 <__cxa_atexit@plt+0x10fb00> │ │ │ │ ldr r2, [pc, #36] @ 11ca08 <__cxa_atexit@plt+0x10fb08> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 11ca0c <__cxa_atexit@plt+0x10fb0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [pc], #3276 @ 11ca10 <__cxa_atexit@plt+0x10fb10> │ │ │ │ - ldreq pc, [r5, #-3248] @ 0xfffff350 │ │ │ │ - ldrbeq r8, [pc], #3220 @ 11ca18 <__cxa_atexit@plt+0x10fb18> │ │ │ │ + ldrbeq r7, [pc], #3276 @ 11ca10 <__cxa_atexit@plt+0x10fb10> │ │ │ │ + ldreq lr, [r5, #-3256] @ 0xfffff348 │ │ │ │ + ldrbeq r7, [pc], #3220 @ 11ca18 <__cxa_atexit@plt+0x10fb18> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -278235,36 +278235,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 11ca80 <__cxa_atexit@plt+0x10fb80> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq pc, [r5, #-3516] @ 0xfffff244 │ │ │ │ - ldrbeq r8, [pc], #4044 @ 11ca88 <__cxa_atexit@plt+0x10fb88> │ │ │ │ - ldrbeq r8, [pc], #3160 @ 11ca8c <__cxa_atexit@plt+0x10fb8c> │ │ │ │ + ldreq lr, [r5, #-3524] @ 0xfffff23c │ │ │ │ + ldrbeq r7, [pc], #4044 @ 11ca88 <__cxa_atexit@plt+0x10fb88> │ │ │ │ + ldrbeq r7, [pc], #3160 @ 11ca8c <__cxa_atexit@plt+0x10fb8c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11cac0 <__cxa_atexit@plt+0x10fbc0> │ │ │ │ ldr r2, [pc, #36] @ 11cac8 <__cxa_atexit@plt+0x10fbc8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 11cacc <__cxa_atexit@plt+0x10fbcc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [pc], #3136 @ 11cad0 <__cxa_atexit@plt+0x10fbd0> │ │ │ │ - ldreq pc, [r5, #-3056] @ 0xfffff410 │ │ │ │ - ldrbeq r8, [pc], #3080 @ 11cad8 <__cxa_atexit@plt+0x10fbd8> │ │ │ │ + ldrbeq r7, [pc], #3136 @ 11cad0 <__cxa_atexit@plt+0x10fbd0> │ │ │ │ + ldreq lr, [r5, #-3064] @ 0xfffff408 │ │ │ │ + ldrbeq r7, [pc], #3080 @ 11cad8 <__cxa_atexit@plt+0x10fbd8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -278283,36 +278283,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 11cb40 <__cxa_atexit@plt+0x10fc40> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq pc, [r5, #-3324] @ 0xfffff304 │ │ │ │ - ldrbeq r8, [pc], #3924 @ 11cb48 <__cxa_atexit@plt+0x10fc48> │ │ │ │ - ldrbeq r8, [pc], #3020 @ 11cb4c <__cxa_atexit@plt+0x10fc4c> │ │ │ │ + ldreq lr, [r5, #-3332] @ 0xfffff2fc │ │ │ │ + ldrbeq r7, [pc], #3924 @ 11cb48 <__cxa_atexit@plt+0x10fc48> │ │ │ │ + ldrbeq r7, [pc], #3020 @ 11cb4c <__cxa_atexit@plt+0x10fc4c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11cb80 <__cxa_atexit@plt+0x10fc80> │ │ │ │ ldr r2, [pc, #36] @ 11cb88 <__cxa_atexit@plt+0x10fc88> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 11cb8c <__cxa_atexit@plt+0x10fc8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [pc], #2996 @ 11cb90 <__cxa_atexit@plt+0x10fc90> │ │ │ │ - ldreq pc, [r5, #-2864] @ 0xfffff4d0 │ │ │ │ - ldrbeq r8, [pc], #2940 @ 11cb98 <__cxa_atexit@plt+0x10fc98> │ │ │ │ + ldrbeq r7, [pc], #2996 @ 11cb90 <__cxa_atexit@plt+0x10fc90> │ │ │ │ + ldreq lr, [r5, #-2872] @ 0xfffff4c8 │ │ │ │ + ldrbeq r7, [pc], #2940 @ 11cb98 <__cxa_atexit@plt+0x10fc98> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -278331,17 +278331,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 11cc00 <__cxa_atexit@plt+0x10fd00> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq pc, [r5, #-3132] @ 0xfffff3c4 │ │ │ │ - ldrbeq r8, [pc], #3804 @ 11cc08 <__cxa_atexit@plt+0x10fd08> │ │ │ │ - ldrbeq r8, [pc], #2844 @ 11cc0c <__cxa_atexit@plt+0x10fd0c> │ │ │ │ + ldreq lr, [r5, #-3140] @ 0xfffff3bc │ │ │ │ + ldrbeq r7, [pc], #3804 @ 11cc08 <__cxa_atexit@plt+0x10fd08> │ │ │ │ + ldrbeq r7, [pc], #2844 @ 11cc0c <__cxa_atexit@plt+0x10fd0c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11cc8c <__cxa_atexit@plt+0x10fd8c> │ │ │ │ @@ -278366,28 +278366,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 11cc9c <__cxa_atexit@plt+0x10fd9c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [pc], #2796 @ 11ccb0 <__cxa_atexit@plt+0x10fdb0> │ │ │ │ - ldreq pc, [r5, #-2648] @ 0xfffff5a8 │ │ │ │ - ldreq pc, [r5, #-2668] @ 0xfffff594 │ │ │ │ - ldreq pc, [r5, #-2616] @ 0xfffff5c8 │ │ │ │ - ldreq pc, [r5, #-2736] @ 0xfffff550 │ │ │ │ - ldrbeq r8, [pc], #2656 @ 11ccc4 <__cxa_atexit@plt+0x10fdc4> │ │ │ │ + ldrbeq r7, [pc], #2796 @ 11ccb0 <__cxa_atexit@plt+0x10fdb0> │ │ │ │ + ldreq lr, [r5, #-2656] @ 0xfffff5a0 │ │ │ │ + ldreq lr, [r5, #-2676] @ 0xfffff58c │ │ │ │ + ldreq lr, [r5, #-2624] @ 0xfffff5c0 │ │ │ │ + ldreq lr, [r5, #-2744] @ 0xfffff548 │ │ │ │ + ldrbeq r7, [pc], #2656 @ 11ccc4 <__cxa_atexit@plt+0x10fdc4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -278407,17 +278407,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 11cd30 <__cxa_atexit@plt+0x10fe30> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq pc, [r5, #-2832] @ 0xfffff4f0 │ │ │ │ - ldrbeq r8, [pc], #3572 @ 11cd38 <__cxa_atexit@plt+0x10fe38> │ │ │ │ - ldrbeq r8, [pc], #2560 @ 11cd3c <__cxa_atexit@plt+0x10fe3c> │ │ │ │ + ldreq lr, [r5, #-2840] @ 0xfffff4e8 │ │ │ │ + ldrbeq r7, [pc], #3572 @ 11cd38 <__cxa_atexit@plt+0x10fe38> │ │ │ │ + ldrbeq r7, [pc], #2560 @ 11cd3c <__cxa_atexit@plt+0x10fe3c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11cdbc <__cxa_atexit@plt+0x10febc> │ │ │ │ @@ -278442,28 +278442,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 11cdcc <__cxa_atexit@plt+0x10fecc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [pc], #2512 @ 11cde0 <__cxa_atexit@plt+0x10fee0> │ │ │ │ - ldreq pc, [r5, #-2344] @ 0xfffff6d8 │ │ │ │ - ldreq pc, [r5, #-2364] @ 0xfffff6c4 │ │ │ │ - ldreq pc, [r5, #-2312] @ 0xfffff6f8 │ │ │ │ - ldreq pc, [r5, #-2432] @ 0xfffff680 │ │ │ │ - ldrbeq r8, [pc], #2372 @ 11cdf4 <__cxa_atexit@plt+0x10fef4> │ │ │ │ + ldrbeq r7, [pc], #2512 @ 11cde0 <__cxa_atexit@plt+0x10fee0> │ │ │ │ + ldreq lr, [r5, #-2352] @ 0xfffff6d0 │ │ │ │ + ldreq lr, [r5, #-2372] @ 0xfffff6bc │ │ │ │ + ldreq lr, [r5, #-2320] @ 0xfffff6f0 │ │ │ │ + ldreq lr, [r5, #-2440] @ 0xfffff678 │ │ │ │ + ldrbeq r7, [pc], #2372 @ 11cdf4 <__cxa_atexit@plt+0x10fef4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -278483,17 +278483,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 11ce60 <__cxa_atexit@plt+0x10ff60> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq pc, [r5, #-2528] @ 0xfffff620 │ │ │ │ - ldrbeq r8, [pc], #3360 @ 11ce68 <__cxa_atexit@plt+0x10ff68> │ │ │ │ - ldrbeq r8, [pc], #2276 @ 11ce6c <__cxa_atexit@plt+0x10ff6c> │ │ │ │ + ldreq lr, [r5, #-2536] @ 0xfffff618 │ │ │ │ + ldrbeq r7, [pc], #3360 @ 11ce68 <__cxa_atexit@plt+0x10ff68> │ │ │ │ + ldrbeq r7, [pc], #2276 @ 11ce6c <__cxa_atexit@plt+0x10ff6c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11ceec <__cxa_atexit@plt+0x10ffec> │ │ │ │ @@ -278518,28 +278518,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 11cefc <__cxa_atexit@plt+0x10fffc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [pc], #2228 @ 11cf10 <__cxa_atexit@plt+0x110010> │ │ │ │ - ldreq pc, [r5, #-2040] @ 0xfffff808 │ │ │ │ - ldreq pc, [r5, #-2060] @ 0xfffff7f4 │ │ │ │ - ldreq pc, [r5, #-2008] @ 0xfffff828 │ │ │ │ - ldreq pc, [r5, #-2128] @ 0xfffff7b0 │ │ │ │ - ldrbeq r8, [pc], #2088 @ 11cf24 <__cxa_atexit@plt+0x110024> │ │ │ │ + ldrbeq r7, [pc], #2228 @ 11cf10 <__cxa_atexit@plt+0x110010> │ │ │ │ + ldreq lr, [r5, #-2048] @ 0xfffff800 │ │ │ │ + ldreq lr, [r5, #-2068] @ 0xfffff7ec │ │ │ │ + ldreq lr, [r5, #-2016] @ 0xfffff820 │ │ │ │ + ldreq lr, [r5, #-2136] @ 0xfffff7a8 │ │ │ │ + ldrbeq r7, [pc], #2088 @ 11cf24 <__cxa_atexit@plt+0x110024> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -278559,17 +278559,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 11cf90 <__cxa_atexit@plt+0x110090> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq pc, [r5, #-2224] @ 0xfffff750 │ │ │ │ - ldrbeq r8, [pc], #3148 @ 11cf98 <__cxa_atexit@plt+0x110098> │ │ │ │ - ldrbeq r8, [pc], #1992 @ 11cf9c <__cxa_atexit@plt+0x11009c> │ │ │ │ + ldreq lr, [r5, #-2232] @ 0xfffff748 │ │ │ │ + ldrbeq r7, [pc], #3148 @ 11cf98 <__cxa_atexit@plt+0x110098> │ │ │ │ + ldrbeq r7, [pc], #1992 @ 11cf9c <__cxa_atexit@plt+0x11009c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11d01c <__cxa_atexit@plt+0x11011c> │ │ │ │ @@ -278594,28 +278594,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 11d02c <__cxa_atexit@plt+0x11012c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [pc], #1944 @ 11d040 <__cxa_atexit@plt+0x110140> │ │ │ │ - ldreq pc, [r5, #-1736] @ 0xfffff938 │ │ │ │ - ldreq pc, [r5, #-1756] @ 0xfffff924 │ │ │ │ - ldreq pc, [r5, #-1704] @ 0xfffff958 │ │ │ │ - ldreq pc, [r5, #-1824] @ 0xfffff8e0 │ │ │ │ - ldrbeq r8, [pc], #1804 @ 11d054 <__cxa_atexit@plt+0x110154> │ │ │ │ + ldrbeq r7, [pc], #1944 @ 11d040 <__cxa_atexit@plt+0x110140> │ │ │ │ + ldreq lr, [r5, #-1744] @ 0xfffff930 │ │ │ │ + ldreq lr, [r5, #-1764] @ 0xfffff91c │ │ │ │ + ldreq lr, [r5, #-1712] @ 0xfffff950 │ │ │ │ + ldreq lr, [r5, #-1832] @ 0xfffff8d8 │ │ │ │ + ldrbeq r7, [pc], #1804 @ 11d054 <__cxa_atexit@plt+0x110154> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -278635,17 +278635,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 11d0c0 <__cxa_atexit@plt+0x1101c0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq pc, [r5, #-1920] @ 0xfffff880 │ │ │ │ - ldrbeq r8, [pc], #2936 @ 11d0c8 <__cxa_atexit@plt+0x1101c8> │ │ │ │ - ldrbeq r8, [pc], #1708 @ 11d0cc <__cxa_atexit@plt+0x1101cc> │ │ │ │ + ldreq lr, [r5, #-1928] @ 0xfffff878 │ │ │ │ + ldrbeq r7, [pc], #2936 @ 11d0c8 <__cxa_atexit@plt+0x1101c8> │ │ │ │ + ldrbeq r7, [pc], #1708 @ 11d0cc <__cxa_atexit@plt+0x1101cc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11d14c <__cxa_atexit@plt+0x11024c> │ │ │ │ @@ -278670,28 +278670,28 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ mov r6, r3 │ │ │ │ b 11d15c <__cxa_atexit@plt+0x11025c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [pc], #1660 @ 11d170 <__cxa_atexit@plt+0x110270> │ │ │ │ - ldreq pc, [r5, #-1432] @ 0xfffffa68 │ │ │ │ - ldreq pc, [r5, #-1452] @ 0xfffffa54 │ │ │ │ - ldreq pc, [r5, #-1400] @ 0xfffffa88 │ │ │ │ - ldreq pc, [r5, #-1520] @ 0xfffffa10 │ │ │ │ - ldrbeq r8, [pc], #1520 @ 11d184 <__cxa_atexit@plt+0x110284> │ │ │ │ + ldrbeq r7, [pc], #1660 @ 11d170 <__cxa_atexit@plt+0x110270> │ │ │ │ + ldreq lr, [r5, #-1440] @ 0xfffffa60 │ │ │ │ + ldreq lr, [r5, #-1460] @ 0xfffffa4c │ │ │ │ + ldreq lr, [r5, #-1408] @ 0xfffffa80 │ │ │ │ + ldreq lr, [r5, #-1528] @ 0xfffffa08 │ │ │ │ + ldrbeq r7, [pc], #1520 @ 11d184 <__cxa_atexit@plt+0x110284> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -278711,36 +278711,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 11d1f0 <__cxa_atexit@plt+0x1102f0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldreq pc, [r5, #-1616] @ 0xfffff9b0 │ │ │ │ - ldrbeq r8, [pc], #2704 @ 11d1f8 <__cxa_atexit@plt+0x1102f8> │ │ │ │ - ldrbeq r8, [pc], #1440 @ 11d1fc <__cxa_atexit@plt+0x1102fc> │ │ │ │ + ldreq lr, [r5, #-1624] @ 0xfffff9a8 │ │ │ │ + ldrbeq r7, [pc], #2704 @ 11d1f8 <__cxa_atexit@plt+0x1102f8> │ │ │ │ + ldrbeq r7, [pc], #1440 @ 11d1fc <__cxa_atexit@plt+0x1102fc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d230 <__cxa_atexit@plt+0x110330> │ │ │ │ ldr r2, [pc, #36] @ 11d238 <__cxa_atexit@plt+0x110338> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 11d23c <__cxa_atexit@plt+0x11033c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [pc], #1416 @ 11d240 <__cxa_atexit@plt+0x110340> │ │ │ │ - ldreq pc, [r5, #-1152] @ 0xfffffb80 │ │ │ │ - ldrbeq r8, [pc], #1360 @ 11d248 <__cxa_atexit@plt+0x110348> │ │ │ │ + ldrbeq r7, [pc], #1416 @ 11d240 <__cxa_atexit@plt+0x110340> │ │ │ │ + ldreq lr, [r5, #-1160] @ 0xfffffb78 │ │ │ │ + ldrbeq r7, [pc], #1360 @ 11d248 <__cxa_atexit@plt+0x110348> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -278759,36 +278759,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 11d2b0 <__cxa_atexit@plt+0x1103b0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq pc, [r5, #-1420] @ 0xfffffa74 │ │ │ │ - ldrbeq r8, [pc], #2844 @ 11d2b8 <__cxa_atexit@plt+0x1103b8> │ │ │ │ - ldrbeq r8, [pc], #1280 @ 11d2bc <__cxa_atexit@plt+0x1103bc> │ │ │ │ + ldreq lr, [r5, #-1428] @ 0xfffffa6c │ │ │ │ + ldrbeq r7, [pc], #2844 @ 11d2b8 <__cxa_atexit@plt+0x1103b8> │ │ │ │ + ldrbeq r7, [pc], #1280 @ 11d2bc <__cxa_atexit@plt+0x1103bc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d2f0 <__cxa_atexit@plt+0x1103f0> │ │ │ │ ldr r2, [pc, #36] @ 11d2f8 <__cxa_atexit@plt+0x1103f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 11d2fc <__cxa_atexit@plt+0x1103fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [pc], #1256 @ 11d300 <__cxa_atexit@plt+0x110400> │ │ │ │ - ldreq pc, [r5, #-960] @ 0xfffffc40 │ │ │ │ - ldrbeq r8, [pc], #1200 @ 11d308 <__cxa_atexit@plt+0x110408> │ │ │ │ + ldrbeq r7, [pc], #1256 @ 11d300 <__cxa_atexit@plt+0x110400> │ │ │ │ + ldreq lr, [r5, #-968] @ 0xfffffc38 │ │ │ │ + ldrbeq r7, [pc], #1200 @ 11d308 <__cxa_atexit@plt+0x110408> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -278807,36 +278807,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 11d370 <__cxa_atexit@plt+0x110470> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq pc, [r5, #-1228] @ 0xfffffb34 │ │ │ │ - ldrbeq r8, [pc], #2744 @ 11d378 <__cxa_atexit@plt+0x110478> │ │ │ │ - ldrbeq r8, [pc], #1120 @ 11d37c <__cxa_atexit@plt+0x11047c> │ │ │ │ + ldreq lr, [r5, #-1236] @ 0xfffffb2c │ │ │ │ + ldrbeq r7, [pc], #2744 @ 11d378 <__cxa_atexit@plt+0x110478> │ │ │ │ + ldrbeq r7, [pc], #1120 @ 11d37c <__cxa_atexit@plt+0x11047c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d3b0 <__cxa_atexit@plt+0x1104b0> │ │ │ │ ldr r2, [pc, #36] @ 11d3b8 <__cxa_atexit@plt+0x1104b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 11d3bc <__cxa_atexit@plt+0x1104bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [pc], #1096 @ 11d3c0 <__cxa_atexit@plt+0x1104c0> │ │ │ │ - ldreq pc, [r5, #-768] @ 0xfffffd00 │ │ │ │ - ldrbeq r8, [pc], #1040 @ 11d3c8 <__cxa_atexit@plt+0x1104c8> │ │ │ │ + ldrbeq r7, [pc], #1096 @ 11d3c0 <__cxa_atexit@plt+0x1104c0> │ │ │ │ + ldreq lr, [r5, #-776] @ 0xfffffcf8 │ │ │ │ + ldrbeq r7, [pc], #1040 @ 11d3c8 <__cxa_atexit@plt+0x1104c8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -278855,84 +278855,84 @@ │ │ │ │ ldr r7, [pc, #24] @ 11d430 <__cxa_atexit@plt+0x110530> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq pc, [r5, #-1036] @ 0xfffffbf4 │ │ │ │ - ldrbeq r8, [pc], #2644 @ 11d438 <__cxa_atexit@plt+0x110538> │ │ │ │ - ldrbeq r8, [pc], #2912 @ 11d43c <__cxa_atexit@plt+0x11053c> │ │ │ │ + ldreq lr, [r5, #-1044] @ 0xfffffbec │ │ │ │ + ldrbeq r7, [pc], #2644 @ 11d438 <__cxa_atexit@plt+0x110538> │ │ │ │ + ldrbeq r7, [pc], #2912 @ 11d43c <__cxa_atexit@plt+0x11053c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 11d494 <__cxa_atexit@plt+0x110594> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 11d48c <__cxa_atexit@plt+0x11058c> │ │ │ │ ldr r3, [pc, #52] @ 11d49c <__cxa_atexit@plt+0x11059c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 11d4a0 <__cxa_atexit@plt+0x1105a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r8, [pc, #32] @ 11d4a4 <__cxa_atexit@plt+0x1105a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [pc], #2852 @ 11d4a4 <__cxa_atexit@plt+0x1105a4> │ │ │ │ - ldreq pc, [r5, #-552] @ 0xfffffdd8 │ │ │ │ - ldreq pc, [r5, #-1828] @ 0xfffff8dc │ │ │ │ + ldrbeq r7, [pc], #2852 @ 11d4a4 <__cxa_atexit@plt+0x1105a4> │ │ │ │ + ldreq lr, [r5, #-560] @ 0xfffffdd0 │ │ │ │ + ldreq lr, [r5, #-1836] @ 0xfffff8d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d4d8 <__cxa_atexit@plt+0x1105d8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 11d4e0 <__cxa_atexit@plt+0x1105e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003ac <__cxa_atexit@plt+0x3f34ac> │ │ │ │ + b 3feb54 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r5, #-468] @ 0xfffffe2c │ │ │ │ + ldreq lr, [r5, #-476] @ 0xfffffe24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d514 <__cxa_atexit@plt+0x110614> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 11d51c <__cxa_atexit@plt+0x11061c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003b4 <__cxa_atexit@plt+0x3f34b4> │ │ │ │ + b 3feb5c <__cxa_atexit@plt+0x3f1c5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r5, #-408] @ 0xfffffe68 │ │ │ │ - ldrbeq r8, [pc], #2768 @ 11d528 <__cxa_atexit@plt+0x110628> │ │ │ │ + ldreq lr, [r5, #-416] @ 0xfffffe60 │ │ │ │ + ldrbeq r7, [pc], #2768 @ 11d528 <__cxa_atexit@plt+0x110628> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 11d580 <__cxa_atexit@plt+0x110680> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 11d578 <__cxa_atexit@plt+0x110678> │ │ │ │ ldr r3, [pc, #52] @ 11d588 <__cxa_atexit@plt+0x110688> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 11d58c <__cxa_atexit@plt+0x11068c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 11d590 <__cxa_atexit@plt+0x110690> │ │ │ │ @@ -278943,17 +278943,17 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 36658 <__cxa_atexit@plt+0x29758> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrbeq r8, [pc], #164 @ 11d594 <__cxa_atexit@plt+0x110694> │ │ │ │ - ldreq pc, [r5, #-308] @ 0xfffffecc │ │ │ │ - ldrbeq r8, [pc], #2632 @ 11d59c <__cxa_atexit@plt+0x11069c> │ │ │ │ + ldrbeq r7, [pc], #164 @ 11d594 <__cxa_atexit@plt+0x110694> │ │ │ │ + ldreq lr, [r5, #-316] @ 0xfffffec4 │ │ │ │ + ldrbeq r7, [pc], #2632 @ 11d59c <__cxa_atexit@plt+0x11069c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11d5c8 <__cxa_atexit@plt+0x1106c8> │ │ │ │ ldr r3, [pc, #44] @ 11d5e0 <__cxa_atexit@plt+0x1106e0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -278965,16 +278965,16 @@ │ │ │ │ ldr r8, [pc, #20] @ 11d5e4 <__cxa_atexit@plt+0x1106e4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 31d08 <__cxa_atexit@plt+0x24e08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbeq r8, [pc], #48 @ 11d5ec <__cxa_atexit@plt+0x1106ec> │ │ │ │ - ldrbeq r8, [pc], #2528 @ 11d5f0 <__cxa_atexit@plt+0x1106f0> │ │ │ │ + ldrbeq r7, [pc], #48 @ 11d5ec <__cxa_atexit@plt+0x1106ec> │ │ │ │ + ldrbeq r7, [pc], #2528 @ 11d5f0 <__cxa_atexit@plt+0x1106f0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11d728 <__cxa_atexit@plt+0x110828> │ │ │ │ @@ -279048,28 +279048,28 @@ │ │ │ │ str r3, [r3, #92] @ 0x5c │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - ldrbeq r8, [pc], #2464 @ 11d740 <__cxa_atexit@plt+0x110840> │ │ │ │ - ldrbeq r8, [pc], #508 @ 11d744 <__cxa_atexit@plt+0x110844> │ │ │ │ - ldreq pc, [r5, #-104] @ 0xffffff98 │ │ │ │ - ldreq pc, [r5, #-92] @ 0xffffffa4 │ │ │ │ - ldreq pc, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldreq pc, [r5, #-520] @ 0xfffffdf8 │ │ │ │ - ldreq pc, [r5, #-4] │ │ │ │ - ldreq pc, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldreq pc, [r5, #-488] @ 0xfffffe18 │ │ │ │ - ldreq pc, [r5, #-100] @ 0xffffff9c │ │ │ │ + ldrbeq r7, [pc], #2464 @ 11d740 <__cxa_atexit@plt+0x110840> │ │ │ │ + ldrbeq r7, [pc], #508 @ 11d744 <__cxa_atexit@plt+0x110844> │ │ │ │ + ldreq lr, [r5, #-112] @ 0xffffff90 │ │ │ │ + ldreq lr, [r5, #-100] @ 0xffffff9c │ │ │ │ + ldreq lr, [r5, #-88] @ 0xffffffa8 │ │ │ │ + ldreq lr, [r5, #-528] @ 0xfffffdf0 │ │ │ │ + ldreq lr, [r5, #-12] │ │ │ │ + ldreq lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldreq lr, [r5, #-496] @ 0xfffffe10 │ │ │ │ + ldreq lr, [r5, #-108] @ 0xffffff94 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - ldreq lr, [r5, #-4036] @ 0xfffff03c │ │ │ │ + ldreq sp, [r5, #-4044] @ 0xfffff034 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11d7e0 <__cxa_atexit@plt+0x1108e0> │ │ │ │ ldr r3, [pc, #104] @ 11d7f0 <__cxa_atexit@plt+0x1108f0> │ │ │ │ @@ -279097,17 +279097,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 11d7f8 <__cxa_atexit@plt+0x1108f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq lr, [r5, #-3848] @ 0xfffff0f8 │ │ │ │ - ldrbeq r8, [pc], #2588 @ 11d800 <__cxa_atexit@plt+0x110900> │ │ │ │ - ldreq lr, [r5, #-3892] @ 0xfffff0cc │ │ │ │ + ldreq sp, [r5, #-3856] @ 0xfffff0f0 │ │ │ │ + ldrbeq r7, [pc], #2588 @ 11d800 <__cxa_atexit@plt+0x110900> │ │ │ │ + ldreq sp, [r5, #-3900] @ 0xfffff0c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #36] @ 11d83c <__cxa_atexit@plt+0x11093c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #32] @ 11d840 <__cxa_atexit@plt+0x110940> │ │ │ │ @@ -279115,26 +279115,26 @@ │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bic r2, r1, #1 │ │ │ │ cmp r2, #8 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r5, #-3752] @ 0xfffff158 │ │ │ │ - ldreq lr, [r5, #-3820] @ 0xfffff114 │ │ │ │ - ldrbeq r8, [pc], #2532 @ 11d84c <__cxa_atexit@plt+0x11094c> │ │ │ │ + ldreq sp, [r5, #-3760] @ 0xfffff150 │ │ │ │ + ldreq sp, [r5, #-3828] @ 0xfffff10c │ │ │ │ + ldrbeq r7, [pc], #2532 @ 11d84c <__cxa_atexit@plt+0x11094c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 11d864 <__cxa_atexit@plt+0x110964> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 40027c <__cxa_atexit@plt+0x3f337c> │ │ │ │ - ldreq pc, [r5, #-204] @ 0xffffff34 │ │ │ │ - ldrbeq r8, [pc], #2508 @ 11d870 <__cxa_atexit@plt+0x110970> │ │ │ │ + b 3fea0c <__cxa_atexit@plt+0x3f1b0c> │ │ │ │ + ldreq lr, [r5, #-212] @ 0xffffff2c │ │ │ │ + ldrbeq r7, [pc], #2508 @ 11d870 <__cxa_atexit@plt+0x110970> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 11d8b4 <__cxa_atexit@plt+0x1109b4> │ │ │ │ @@ -279144,22 +279144,22 @@ │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #32] @ 11d8cc <__cxa_atexit@plt+0x1109cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001a4 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + b 3fe914 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - ldrbeq r8, [pc], #2424 @ 11d8d0 <__cxa_atexit@plt+0x1109d0> │ │ │ │ - ldreq lr, [r5, #-3712] @ 0xfffff180 │ │ │ │ + ldrbeq r7, [pc], #2424 @ 11d8d0 <__cxa_atexit@plt+0x1109d0> │ │ │ │ + ldreq sp, [r5, #-3720] @ 0xfffff178 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d92c <__cxa_atexit@plt+0x110a2c> │ │ │ │ @@ -279174,42 +279174,42 @@ │ │ │ │ ldr r2, [pc, #68] @ 11d958 <__cxa_atexit@plt+0x110a58> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r9 │ │ │ │ b 11d93c <__cxa_atexit@plt+0x110a3c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 11d94c <__cxa_atexit@plt+0x110a4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [pc], #2312 @ 11d954 <__cxa_atexit@plt+0x110a54> │ │ │ │ + ldrbeq r7, [pc], #2312 @ 11d954 <__cxa_atexit@plt+0x110a54> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - ldreq sl, [r1], #2238 @ 0x8be │ │ │ │ - ldrbeq r8, [pc], #2240 @ 11d964 <__cxa_atexit@plt+0x110a64> │ │ │ │ + ldreq sl, [r1], #1470 @ 0x5be │ │ │ │ + ldrbeq r7, [pc], #2240 @ 11d964 <__cxa_atexit@plt+0x110a64> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a16f68 <__cxa_atexit@plt+0xa0a068> │ │ │ │ - ldrbeq r8, [pc], #2296 @ 11d97c <__cxa_atexit@plt+0x110a7c> │ │ │ │ + b 185e240 <__cxa_atexit@plt+0x1851340> │ │ │ │ + ldrbeq r7, [pc], #2296 @ 11d97c <__cxa_atexit@plt+0x110a7c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 11da40 <__cxa_atexit@plt+0x110b40> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 11da2c <__cxa_atexit@plt+0x110b2c> │ │ │ │ ldr r7, [pc, #188] @ 11da64 <__cxa_atexit@plt+0x110b64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #184] @ 11da68 <__cxa_atexit@plt+0x110b68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -279252,23 +279252,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 11da70 <__cxa_atexit@plt+0x110b70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldreq lr, [r5, #-3304] @ 0xfffff318 │ │ │ │ - ldreq lr, [r5, #-3860] @ 0xfffff0ec │ │ │ │ - ldreq lr, [r5, #-3712] @ 0xfffff180 │ │ │ │ - ldrbeq r8, [pc], #2176 @ 11da7c <__cxa_atexit@plt+0x110b7c> │ │ │ │ - ldreq lr, [r5, #-3384] @ 0xfffff2c8 │ │ │ │ - ldreq pc, [r5, #-672] @ 0xfffffd60 │ │ │ │ - ldreq lr, [r5, #-3784] @ 0xfffff138 │ │ │ │ + ldreq sp, [r5, #-3312] @ 0xfffff310 │ │ │ │ + ldreq sp, [r5, #-3868] @ 0xfffff0e4 │ │ │ │ + ldreq sp, [r5, #-3720] @ 0xfffff178 │ │ │ │ + ldrbeq r7, [pc], #2176 @ 11da7c <__cxa_atexit@plt+0x110b7c> │ │ │ │ + ldreq sp, [r5, #-3392] @ 0xfffff2c0 │ │ │ │ + ldreq lr, [r5, #-680] @ 0xfffffd58 │ │ │ │ + ldreq sp, [r5, #-3792] @ 0xfffff130 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11daec <__cxa_atexit@plt+0x110bec> │ │ │ │ @@ -279289,28 +279289,28 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldrbeq r8, [pc], #1980 @ 11db00 <__cxa_atexit@plt+0x110c00> │ │ │ │ - ldreq lr, [r5, #-3188] @ 0xfffff38c │ │ │ │ - ldreq pc, [r5, #-476] @ 0xfffffe24 │ │ │ │ - ldreq lr, [r5, #-3588] @ 0xfffff1fc │ │ │ │ - ldrbeq r8, [pc], #1920 @ 11db10 <__cxa_atexit@plt+0x110c10> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldrbeq r7, [pc], #1980 @ 11db00 <__cxa_atexit@plt+0x110c00> │ │ │ │ + ldreq sp, [r5, #-3196] @ 0xfffff384 │ │ │ │ + ldreq lr, [r5, #-484] @ 0xfffffe1c │ │ │ │ + ldreq sp, [r5, #-3596] @ 0xfffff1f4 │ │ │ │ + ldrbeq r7, [pc], #1920 @ 11db10 <__cxa_atexit@plt+0x110c10> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 11db8c <__cxa_atexit@plt+0x110c8c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 11db78 <__cxa_atexit@plt+0x110c78> │ │ │ │ ldr r7, [pc, #88] @ 11db94 <__cxa_atexit@plt+0x110c94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #84] @ 11db98 <__cxa_atexit@plt+0x110c98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -279330,29 +279330,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldreq lr, [r5, #-2900] @ 0xfffff4ac │ │ │ │ - ldreq lr, [r5, #-3456] @ 0xfffff280 │ │ │ │ - ldrbeq r8, [pc], #1816 @ 11dba8 <__cxa_atexit@plt+0x110ca8> │ │ │ │ - ldrbeq r8, [pc], #1804 @ 11dbac <__cxa_atexit@plt+0x110cac> │ │ │ │ - ldrbeq r8, [pc], #1744 @ 11dbb0 <__cxa_atexit@plt+0x110cb0> │ │ │ │ + ldreq sp, [r5, #-2908] @ 0xfffff4a4 │ │ │ │ + ldreq sp, [r5, #-3464] @ 0xfffff278 │ │ │ │ + ldrbeq r7, [pc], #1816 @ 11dba8 <__cxa_atexit@plt+0x110ca8> │ │ │ │ + ldrbeq r7, [pc], #1804 @ 11dbac <__cxa_atexit@plt+0x110cac> │ │ │ │ + ldrbeq r7, [pc], #1744 @ 11dbb0 <__cxa_atexit@plt+0x110cb0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #16] @ 11dbcc <__cxa_atexit@plt+0x110ccc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 11dbd0 <__cxa_atexit@plt+0x110cd0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [pc], #1732 @ 11dbd4 <__cxa_atexit@plt+0x110cd4> │ │ │ │ - ldrbeq r8, [pc], #1720 @ 11dbd8 <__cxa_atexit@plt+0x110cd8> │ │ │ │ + ldrbeq r7, [pc], #1732 @ 11dbd4 <__cxa_atexit@plt+0x110cd4> │ │ │ │ + ldrbeq r7, [pc], #1720 @ 11dbd8 <__cxa_atexit@plt+0x110cd8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11dc18 <__cxa_atexit@plt+0x110d18> │ │ │ │ ldr r7, [pc, #52] @ 11dc28 <__cxa_atexit@plt+0x110d28> │ │ │ │ @@ -279367,15 +279367,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11dc2c <__cxa_atexit@plt+0x110d2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbeq r8, [pc], #1696 @ 11dc34 <__cxa_atexit@plt+0x110d34> │ │ │ │ + ldrbeq r7, [pc], #1696 @ 11dc34 <__cxa_atexit@plt+0x110d34> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #152] @ 11dce8 <__cxa_atexit@plt+0x110de8> │ │ │ │ @@ -279415,16 +279415,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 11dcec <__cxa_atexit@plt+0x110dec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq lr, [r5, #-2532] @ 0xfffff61c │ │ │ │ - ldreq lr, [r5, #-2640] @ 0xfffff5b0 │ │ │ │ + ldreq sp, [r5, #-2540] @ 0xfffff614 │ │ │ │ + ldreq sp, [r5, #-2648] @ 0xfffff5a8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [pc, #100] @ 11dd6c <__cxa_atexit@plt+0x110e6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ @@ -279447,217 +279447,217 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 11dd70 <__cxa_atexit@plt+0x110e70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r5, #-2564] @ 0xfffff5fc │ │ │ │ - ldreq lr, [r5, #-2400] @ 0xfffff6a0 │ │ │ │ - ldrbeq r7, [pc], #1900 @ 11dd7c <__cxa_atexit@plt+0x110e7c> │ │ │ │ + ldreq sp, [r5, #-2572] @ 0xfffff5f4 │ │ │ │ + ldreq sp, [r5, #-2408] @ 0xfffff698 │ │ │ │ + ldrbeq r6, [pc], #1900 @ 11dd7c <__cxa_atexit@plt+0x110e7c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 11ddd4 <__cxa_atexit@plt+0x110ed4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 11ddcc <__cxa_atexit@plt+0x110ecc> │ │ │ │ ldr r9, [pc, #52] @ 11dddc <__cxa_atexit@plt+0x110edc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ 11dde0 <__cxa_atexit@plt+0x110ee0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 11dde4 <__cxa_atexit@plt+0x110ee4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r7, [pc], #1856 @ 11dde4 <__cxa_atexit@plt+0x110ee4> │ │ │ │ - ldreq lr, [r5, #-2280] @ 0xfffff718 │ │ │ │ - ldreq lr, [r5, #-2912] @ 0xfffff4a0 │ │ │ │ - ldrbeq r7, [pc], #1804 @ 11ddf0 <__cxa_atexit@plt+0x110ef0> │ │ │ │ + ldrbeq r6, [pc], #1856 @ 11dde4 <__cxa_atexit@plt+0x110ee4> │ │ │ │ + ldreq sp, [r5, #-2288] @ 0xfffff710 │ │ │ │ + ldreq sp, [r5, #-2920] @ 0xfffff498 │ │ │ │ + ldrbeq r6, [pc], #1804 @ 11ddf0 <__cxa_atexit@plt+0x110ef0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 11de48 <__cxa_atexit@plt+0x110f48> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 11de40 <__cxa_atexit@plt+0x110f40> │ │ │ │ ldr r9, [pc, #52] @ 11de50 <__cxa_atexit@plt+0x110f50> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ 11de54 <__cxa_atexit@plt+0x110f54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 11de58 <__cxa_atexit@plt+0x110f58> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r7, [pc], #1760 @ 11de58 <__cxa_atexit@plt+0x110f58> │ │ │ │ - ldreq lr, [r5, #-2164] @ 0xfffff78c │ │ │ │ - ldreq lr, [r5, #-2796] @ 0xfffff514 │ │ │ │ - ldrbeq r7, [pc], #1708 @ 11de64 <__cxa_atexit@plt+0x110f64> │ │ │ │ + ldrbeq r6, [pc], #1760 @ 11de58 <__cxa_atexit@plt+0x110f58> │ │ │ │ + ldreq sp, [r5, #-2172] @ 0xfffff784 │ │ │ │ + ldreq sp, [r5, #-2804] @ 0xfffff50c │ │ │ │ + ldrbeq r6, [pc], #1708 @ 11de64 <__cxa_atexit@plt+0x110f64> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 11debc <__cxa_atexit@plt+0x110fbc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 11deb4 <__cxa_atexit@plt+0x110fb4> │ │ │ │ ldr r9, [pc, #52] @ 11dec4 <__cxa_atexit@plt+0x110fc4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ 11dec8 <__cxa_atexit@plt+0x110fc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 11decc <__cxa_atexit@plt+0x110fcc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r7, [pc], #1664 @ 11decc <__cxa_atexit@plt+0x110fcc> │ │ │ │ - ldreq lr, [r5, #-2048] @ 0xfffff800 │ │ │ │ - ldreq lr, [r5, #-2680] @ 0xfffff588 │ │ │ │ - ldrbeq r7, [pc], #1612 @ 11ded8 <__cxa_atexit@plt+0x110fd8> │ │ │ │ + ldrbeq r6, [pc], #1664 @ 11decc <__cxa_atexit@plt+0x110fcc> │ │ │ │ + ldreq sp, [r5, #-2056] @ 0xfffff7f8 │ │ │ │ + ldreq sp, [r5, #-2688] @ 0xfffff580 │ │ │ │ + ldrbeq r6, [pc], #1612 @ 11ded8 <__cxa_atexit@plt+0x110fd8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 11df30 <__cxa_atexit@plt+0x111030> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 11df28 <__cxa_atexit@plt+0x111028> │ │ │ │ ldr r9, [pc, #52] @ 11df38 <__cxa_atexit@plt+0x111038> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ 11df3c <__cxa_atexit@plt+0x11103c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 11df40 <__cxa_atexit@plt+0x111040> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r7, [pc], #1568 @ 11df40 <__cxa_atexit@plt+0x111040> │ │ │ │ - ldreq lr, [r5, #-1932] @ 0xfffff874 │ │ │ │ - ldreq lr, [r5, #-2564] @ 0xfffff5fc │ │ │ │ - ldrbeq r7, [pc], #1516 @ 11df4c <__cxa_atexit@plt+0x11104c> │ │ │ │ + ldrbeq r6, [pc], #1568 @ 11df40 <__cxa_atexit@plt+0x111040> │ │ │ │ + ldreq sp, [r5, #-1940] @ 0xfffff86c │ │ │ │ + ldreq sp, [r5, #-2572] @ 0xfffff5f4 │ │ │ │ + ldrbeq r6, [pc], #1516 @ 11df4c <__cxa_atexit@plt+0x11104c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 11dfa4 <__cxa_atexit@plt+0x1110a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 11df9c <__cxa_atexit@plt+0x11109c> │ │ │ │ ldr r9, [pc, #52] @ 11dfac <__cxa_atexit@plt+0x1110ac> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ 11dfb0 <__cxa_atexit@plt+0x1110b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 11dfb4 <__cxa_atexit@plt+0x1110b4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r7, [pc], #1472 @ 11dfb4 <__cxa_atexit@plt+0x1110b4> │ │ │ │ - ldreq lr, [r5, #-1816] @ 0xfffff8e8 │ │ │ │ - ldreq lr, [r5, #-2448] @ 0xfffff670 │ │ │ │ - ldrbeq r7, [pc], #1420 @ 11dfc0 <__cxa_atexit@plt+0x1110c0> │ │ │ │ + ldrbeq r6, [pc], #1472 @ 11dfb4 <__cxa_atexit@plt+0x1110b4> │ │ │ │ + ldreq sp, [r5, #-1824] @ 0xfffff8e0 │ │ │ │ + ldreq sp, [r5, #-2456] @ 0xfffff668 │ │ │ │ + ldrbeq r6, [pc], #1420 @ 11dfc0 <__cxa_atexit@plt+0x1110c0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 11e018 <__cxa_atexit@plt+0x111118> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 11e010 <__cxa_atexit@plt+0x111110> │ │ │ │ ldr r9, [pc, #52] @ 11e020 <__cxa_atexit@plt+0x111120> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ 11e024 <__cxa_atexit@plt+0x111124> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 11e028 <__cxa_atexit@plt+0x111128> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r7, [pc], #1376 @ 11e028 <__cxa_atexit@plt+0x111128> │ │ │ │ - ldreq lr, [r5, #-1700] @ 0xfffff95c │ │ │ │ - ldreq lr, [r5, #-2332] @ 0xfffff6e4 │ │ │ │ + ldrbeq r6, [pc], #1376 @ 11e028 <__cxa_atexit@plt+0x111128> │ │ │ │ + ldreq sp, [r5, #-1708] @ 0xfffff954 │ │ │ │ + ldreq sp, [r5, #-2340] @ 0xfffff6dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e064 <__cxa_atexit@plt+0x111164> │ │ │ │ ldr r2, [pc, #36] @ 11e06c <__cxa_atexit@plt+0x11116c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 11e070 <__cxa_atexit@plt+0x111170> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [r5, #-1620] @ 0xfffff9ac │ │ │ │ - ldreq lr, [r5, #-1640] @ 0xfffff998 │ │ │ │ + ldreq sp, [r5, #-1628] @ 0xfffff9a4 │ │ │ │ + ldreq sp, [r5, #-1648] @ 0xfffff990 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 11e090 <__cxa_atexit@plt+0x111190> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ - ldreq lr, [r5, #-1592] @ 0xfffff9c8 │ │ │ │ - ldrbeq r8, [pc], #732 @ 11e09c <__cxa_atexit@plt+0x11119c> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ + ldreq sp, [r5, #-1600] @ 0xfffff9c0 │ │ │ │ + ldrbeq r7, [pc], #732 @ 11e09c <__cxa_atexit@plt+0x11119c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e100 <__cxa_atexit@plt+0x111200> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -279675,26 +279675,26 @@ │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #48] @ 11e124 <__cxa_atexit@plt+0x111224> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 10f42bc <__cxa_atexit@plt+0x10e73bc> │ │ │ │ + b 1dc32d4 <__cxa_atexit@plt+0x1db63d4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - ldreq lr, [r5, #-2984] @ 0xfffff458 │ │ │ │ - ldrbeq r8, [pc], #564 @ 11e130 <__cxa_atexit@plt+0x111230> │ │ │ │ + ldreq sp, [r5, #-2992] @ 0xfffff450 │ │ │ │ + ldrbeq r7, [pc], #564 @ 11e130 <__cxa_atexit@plt+0x111230> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 11e18c <__cxa_atexit@plt+0x11128c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -279710,15 +279710,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r1, [r2, #4]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ add r8, lr, #1 │ │ │ │ - b 400704 <__cxa_atexit@plt+0x3f3804> │ │ │ │ + b 3fee9c <__cxa_atexit@plt+0x3f1f9c> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11e1e4 <__cxa_atexit@plt+0x1112e4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 11e1ec <__cxa_atexit@plt+0x1112ec> │ │ │ │ @@ -279729,99 +279729,99 @@ │ │ │ │ ldr r3, [pc, #84] @ 11e214 <__cxa_atexit@plt+0x111314> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r2, #4]! │ │ │ │ str r8, [r2, #8] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r6, r2 │ │ │ │ b 11e1f4 <__cxa_atexit@plt+0x1112f4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ 11e208 <__cxa_atexit@plt+0x111308> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r8, [pc], #76 @ 11e210 <__cxa_atexit@plt+0x111310> │ │ │ │ + ldrbeq r7, [pc], #76 @ 11e210 <__cxa_atexit@plt+0x111310> │ │ │ │ @ instruction: 0xfffff7b4 │ │ │ │ @ instruction: 0xfffff6b8 │ │ │ │ - ldreq sl, [r1], #18 │ │ │ │ + ldreq r9, [r1], #3346 @ 0xd12 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - ldrbeq r8, [pc], #152 @ 11e228 <__cxa_atexit@plt+0x111328> │ │ │ │ - ldrbeq r8, [pc], #300 @ 11e22c <__cxa_atexit@plt+0x11132c> │ │ │ │ + ldrbeq r7, [pc], #152 @ 11e228 <__cxa_atexit@plt+0x111328> │ │ │ │ + ldrbeq r7, [pc], #300 @ 11e22c <__cxa_atexit@plt+0x11132c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 11e254 <__cxa_atexit@plt+0x111354> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 11e258 <__cxa_atexit@plt+0x111358> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 400634 <__cxa_atexit@plt+0x3f3734> │ │ │ │ + b 3fedcc <__cxa_atexit@plt+0x3f1ecc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq lr, [r5, #-1144] @ 0xfffffb88 │ │ │ │ + ldreq sp, [r5, #-1152] @ 0xfffffb80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - ldrbeq r8, [pc], #248 @ 11e27c <__cxa_atexit@plt+0x11137c> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + ldrbeq r7, [pc], #248 @ 11e27c <__cxa_atexit@plt+0x11137c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e2a4 <__cxa_atexit@plt+0x1113a4> │ │ │ │ ldr r3, [pc, #28] @ 11e2b4 <__cxa_atexit@plt+0x1113b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r9 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ ldr r7, [pc, #12] @ 11e2b8 <__cxa_atexit@plt+0x1113b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrbeq r8, [pc], #224 @ 11e2c0 <__cxa_atexit@plt+0x1113c0> │ │ │ │ - ldrbeq r8, [pc], #180 @ 11e2c4 <__cxa_atexit@plt+0x1113c4> │ │ │ │ + ldrbeq r7, [pc], #224 @ 11e2c0 <__cxa_atexit@plt+0x1113c0> │ │ │ │ + ldrbeq r7, [pc], #180 @ 11e2c4 <__cxa_atexit@plt+0x1113c4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 11e2e8 <__cxa_atexit@plt+0x1113e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 11e2ec <__cxa_atexit@plt+0x1113ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq lr, [r5, #-992] @ 0xfffffc20 │ │ │ │ - ldrbeq r8, [pc], #128 @ 11e2f8 <__cxa_atexit@plt+0x1113f8> │ │ │ │ + ldreq sp, [r5, #-1000] @ 0xfffffc18 │ │ │ │ + ldrbeq r7, [pc], #128 @ 11e2f8 <__cxa_atexit@plt+0x1113f8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 11e31c <__cxa_atexit@plt+0x11141c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 11e320 <__cxa_atexit@plt+0x111420> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400274 <__cxa_atexit@plt+0x3f3374> │ │ │ │ + b 3fea04 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq lr, [r5, #-980] @ 0xfffffc2c │ │ │ │ - ldrbeq r8, [pc], #76 @ 11e32c <__cxa_atexit@plt+0x11142c> │ │ │ │ + ldreq sp, [r5, #-988] @ 0xfffffc24 │ │ │ │ + ldrbeq r7, [pc], #76 @ 11e32c <__cxa_atexit@plt+0x11142c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #60] @ 11e378 <__cxa_atexit@plt+0x111478> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -279830,35 +279830,35 @@ │ │ │ │ ldr r7, [pc, #40] @ 11e37c <__cxa_atexit@plt+0x11147c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #32] @ 11e380 <__cxa_atexit@plt+0x111480> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 40078c <__cxa_atexit@plt+0x3f388c> │ │ │ │ + b 3fef3c <__cxa_atexit@plt+0x3f203c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq lr, [r5, #-900] @ 0xfffffc7c │ │ │ │ - ldrbeq r7, [pc], #4076 @ 11e38c <__cxa_atexit@plt+0x11148c> │ │ │ │ + ldreq sp, [r5, #-908] @ 0xfffffc74 │ │ │ │ + ldrbeq r6, [pc], #4076 @ 11e38c <__cxa_atexit@plt+0x11148c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 11e3b0 <__cxa_atexit@plt+0x1114b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 11e3b4 <__cxa_atexit@plt+0x1114b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 40078c <__cxa_atexit@plt+0x3f388c> │ │ │ │ + b 3fef3c <__cxa_atexit@plt+0x3f203c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq lr, [r5, #-832] @ 0xfffffcc0 │ │ │ │ - ldrbeq r7, [pc], #4024 @ 11e3c0 <__cxa_atexit@plt+0x1114c0> │ │ │ │ + ldreq sp, [r5, #-840] @ 0xfffffcb8 │ │ │ │ + ldrbeq r6, [pc], #4024 @ 11e3c0 <__cxa_atexit@plt+0x1114c0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #156] @ 11e468 <__cxa_atexit@plt+0x111568> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -279880,34 +279880,34 @@ │ │ │ │ stm r5, {r2, r6} │ │ │ │ str r0, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r6, [pc, #80] @ 11e478 <__cxa_atexit@plt+0x111578> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 11e46c <__cxa_atexit@plt+0x11156c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq lr, [r5, #-628] @ 0xfffffd8c │ │ │ │ + ldreq sp, [r5, #-636] @ 0xfffffd84 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - ldreq lr, [r5, #-660] @ 0xfffffd6c │ │ │ │ - ldrbeq r7, [pc], #3828 @ 11e484 <__cxa_atexit@plt+0x111584> │ │ │ │ + ldreq sp, [r5, #-668] @ 0xfffffd64 │ │ │ │ + ldrbeq r6, [pc], #3828 @ 11e484 <__cxa_atexit@plt+0x111584> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11e4e4 <__cxa_atexit@plt+0x1115e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -279924,35 +279924,35 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r6, [pc, #60] @ 11e514 <__cxa_atexit@plt+0x111614> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r7, [pc, #28] @ 11e508 <__cxa_atexit@plt+0x111608> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq lr, [r5, #-464] @ 0xfffffe30 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sp, [r5, #-472] @ 0xfffffe28 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - ldreq lr, [r5, #-484] @ 0xfffffe1c │ │ │ │ + ldreq sp, [r5, #-492] @ 0xfffffe14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ - ldrbeq r7, [pc], #3672 @ 11e538 <__cxa_atexit@plt+0x111638> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ + ldrbeq r6, [pc], #3672 @ 11e538 <__cxa_atexit@plt+0x111638> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11e5c0 <__cxa_atexit@plt+0x1116c0> │ │ │ │ mov r3, r5 │ │ │ │ @@ -279974,43 +279974,43 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #56] @ 11e5d8 <__cxa_atexit@plt+0x1116d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 27cccc <__cxa_atexit@plt+0x26fdcc> │ │ │ │ + b 10c4624 <__cxa_atexit@plt+0x10b7724> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11e5dc <__cxa_atexit@plt+0x1116dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldreq lr, [r5, #-1792] @ 0xfffff900 │ │ │ │ - ldrbeq r7, [pc], #3548 @ 11e5e4 <__cxa_atexit@plt+0x1116e4> │ │ │ │ - ldrbeq r7, [pc], #3500 @ 11e5e8 <__cxa_atexit@plt+0x1116e8> │ │ │ │ + ldreq sp, [r5, #-1800] @ 0xfffff8f8 │ │ │ │ + ldrbeq r6, [pc], #3548 @ 11e5e4 <__cxa_atexit@plt+0x1116e4> │ │ │ │ + ldrbeq r6, [pc], #3500 @ 11e5e8 <__cxa_atexit@plt+0x1116e8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 11e610 <__cxa_atexit@plt+0x111710> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 11e614 <__cxa_atexit@plt+0x111714> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 27cccc <__cxa_atexit@plt+0x26fdcc> │ │ │ │ + b 10c4624 <__cxa_atexit@plt+0x10b7724> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq lr, [r5, #-1688] @ 0xfffff968 │ │ │ │ - ldrbeq r7, [pc], #3444 @ 11e620 <__cxa_atexit@plt+0x111720> │ │ │ │ + ldreq sp, [r5, #-1696] @ 0xfffff960 │ │ │ │ + ldrbeq r6, [pc], #3444 @ 11e620 <__cxa_atexit@plt+0x111720> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #136] @ 11e6b8 <__cxa_atexit@plt+0x1117b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r7, r9} │ │ │ │ @@ -280032,29 +280032,29 @@ │ │ │ │ ldr r3, [pc, #68] @ 11e6c0 <__cxa_atexit@plt+0x1117c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #56] @ 11e6c4 <__cxa_atexit@plt+0x1117c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 27cccc <__cxa_atexit@plt+0x26fdcc> │ │ │ │ + b 10c4624 <__cxa_atexit@plt+0x10b7724> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - ldreq lr, [r5, #-1556] @ 0xfffff9ec │ │ │ │ - ldrbeq r7, [pc], #3268 @ 11e6d0 <__cxa_atexit@plt+0x1117d0> │ │ │ │ + ldreq sp, [r5, #-1564] @ 0xfffff9e4 │ │ │ │ + ldrbeq r6, [pc], #3268 @ 11e6d0 <__cxa_atexit@plt+0x1117d0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11e734 <__cxa_atexit@plt+0x111834> │ │ │ │ @@ -280072,25 +280072,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 11e750 <__cxa_atexit@plt+0x111850> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 11e754 <__cxa_atexit@plt+0x111854> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 27cccc <__cxa_atexit@plt+0x26fdcc> │ │ │ │ + b 10c4624 <__cxa_atexit@plt+0x10b7724> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - ldreq lr, [r5, #-1396] @ 0xfffffa8c │ │ │ │ - ldrbeq r7, [pc], #3144 @ 11e760 <__cxa_atexit@plt+0x111860> │ │ │ │ + ldreq sp, [r5, #-1404] @ 0xfffffa84 │ │ │ │ + ldrbeq r6, [pc], #3144 @ 11e760 <__cxa_atexit@plt+0x111860> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e7bc <__cxa_atexit@plt+0x1118bc> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -280103,26 +280103,26 @@ │ │ │ │ ldr r1, [r8, #6] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 11e7d0 <__cxa_atexit@plt+0x1118d0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 27e6d4 <__cxa_atexit@plt+0x2717d4> │ │ │ │ + b 10c602c <__cxa_atexit@plt+0x10b912c> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 11e7d4 <__cxa_atexit@plt+0x1118d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq lr, [r5, #-1280] @ 0xfffffb00 │ │ │ │ - ldrbeq r7, [pc], #3064 @ 11e7dc <__cxa_atexit@plt+0x1118dc> │ │ │ │ - ldrbeq r7, [pc], #3020 @ 11e7e0 <__cxa_atexit@plt+0x1118e0> │ │ │ │ + ldreq sp, [r5, #-1288] @ 0xfffffaf8 │ │ │ │ + ldrbeq r6, [pc], #3064 @ 11e7dc <__cxa_atexit@plt+0x1118dc> │ │ │ │ + ldrbeq r6, [pc], #3020 @ 11e7e0 <__cxa_atexit@plt+0x1118e0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, #88] @ 11e848 <__cxa_atexit@plt+0x111948> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r9} │ │ │ │ @@ -280136,24 +280136,24 @@ │ │ │ │ ldr sl, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #36] @ 11e850 <__cxa_atexit@plt+0x111950> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 27e6d4 <__cxa_atexit@plt+0x2717d4> │ │ │ │ + b 10c602c <__cxa_atexit@plt+0x10b912c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - ldreq lr, [r5, #-1144] @ 0xfffffb88 │ │ │ │ - ldrbeq r7, [pc], #2896 @ 11e85c <__cxa_atexit@plt+0x11195c> │ │ │ │ + ldreq sp, [r5, #-1152] @ 0xfffffb80 │ │ │ │ + ldrbeq r6, [pc], #2896 @ 11e85c <__cxa_atexit@plt+0x11195c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11e89c <__cxa_atexit@plt+0x11199c> │ │ │ │ @@ -280162,83 +280162,83 @@ │ │ │ │ ldr sl, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #24] @ 11e8ac <__cxa_atexit@plt+0x1119ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 27e6d4 <__cxa_atexit@plt+0x2717d4> │ │ │ │ + b 10c602c <__cxa_atexit@plt+0x10b912c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - ldreq lr, [r5, #-1040] @ 0xfffffbf0 │ │ │ │ + ldreq sp, [r5, #-1048] @ 0xfffffbe8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 11e8d0 <__cxa_atexit@plt+0x1119d0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - ldrbeq r7, [pc], #2812 @ 11e8d8 <__cxa_atexit@plt+0x1119d8> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + ldrbeq r6, [pc], #2812 @ 11e8d8 <__cxa_atexit@plt+0x1119d8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 11e8f4 <__cxa_atexit@plt+0x1119f4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - ldrbeq r7, [pc], #2800 @ 11e8fc <__cxa_atexit@plt+0x1119fc> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + ldrbeq r6, [pc], #2800 @ 11e8fc <__cxa_atexit@plt+0x1119fc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 11e918 <__cxa_atexit@plt+0x111a18> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - ldrbeq r7, [pc], #2788 @ 11e920 <__cxa_atexit@plt+0x111a20> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + ldrbeq r6, [pc], #2788 @ 11e920 <__cxa_atexit@plt+0x111a20> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 11e93c <__cxa_atexit@plt+0x111a3c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - ldrbeq r7, [pc], #2776 @ 11e944 <__cxa_atexit@plt+0x111a44> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + ldrbeq r6, [pc], #2776 @ 11e944 <__cxa_atexit@plt+0x111a44> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 11e960 <__cxa_atexit@plt+0x111a60> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - ldrbeq r7, [pc], #2764 @ 11e968 <__cxa_atexit@plt+0x111a68> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + ldrbeq r6, [pc], #2764 @ 11e968 <__cxa_atexit@plt+0x111a68> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 11e984 <__cxa_atexit@plt+0x111a84> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ - ldrbeq r7, [pc], #2752 @ 11e98c <__cxa_atexit@plt+0x111a8c> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ + ldrbeq r6, [pc], #2752 @ 11e98c <__cxa_atexit@plt+0x111a8c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 11e9a8 <__cxa_atexit@plt+0x111aa8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40075c <__cxa_atexit@plt+0x3f385c> │ │ │ │ - ldrbeq r7, [pc], #2820 @ 11e9b0 <__cxa_atexit@plt+0x111ab0> │ │ │ │ + b 3fef0c <__cxa_atexit@plt+0x3f200c> │ │ │ │ + ldrbeq r6, [pc], #2820 @ 11e9b0 <__cxa_atexit@plt+0x111ab0> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -280246,25 +280246,25 @@ │ │ │ │ bhi 11e9ec <__cxa_atexit@plt+0x111aec> │ │ │ │ ldr r3, [pc, #48] @ 11ea08 <__cxa_atexit@plt+0x111b08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 11ea0c <__cxa_atexit@plt+0x111b0c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 400764 <__cxa_atexit@plt+0x3f3864> │ │ │ │ + b 3fef14 <__cxa_atexit@plt+0x3f2014> │ │ │ │ ldr r7, [pc, #28] @ 11ea10 <__cxa_atexit@plt+0x111b10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbeq r7, [pc], #2772 @ 11ea14 <__cxa_atexit@plt+0x111b14> │ │ │ │ - ldrbeq r7, [pc], #2768 @ 11ea18 <__cxa_atexit@plt+0x111b18> │ │ │ │ + ldrbeq r6, [pc], #2772 @ 11ea14 <__cxa_atexit@plt+0x111b14> │ │ │ │ + ldrbeq r6, [pc], #2768 @ 11ea18 <__cxa_atexit@plt+0x111b18> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11ea48 <__cxa_atexit@plt+0x111b48> │ │ │ │ @@ -280272,51 +280272,51 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sp, [r5, #-3472] @ 0xfffff270 │ │ │ │ - ldrbeq r7, [pc], #2676 @ 11ea60 <__cxa_atexit@plt+0x111b60> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq ip, [r5, #-3480] @ 0xfffff268 │ │ │ │ + ldrbeq r6, [pc], #2676 @ 11ea60 <__cxa_atexit@plt+0x111b60> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 11eab0 <__cxa_atexit@plt+0x111bb0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 11eaa8 <__cxa_atexit@plt+0x111ba8> │ │ │ │ ldr r3, [pc, #44] @ 11eab8 <__cxa_atexit@plt+0x111bb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 11eabc <__cxa_atexit@plt+0x111bbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 400784 <__cxa_atexit@plt+0x3f3884> │ │ │ │ + b 3fef34 <__cxa_atexit@plt+0x3f2034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r7, [pc], #2616 @ 11eac0 <__cxa_atexit@plt+0x111bc0> │ │ │ │ - ldreq sp, [r5, #-3076] @ 0xfffff3fc │ │ │ │ - ldrbeq r7, [pc], #2588 @ 11eac8 <__cxa_atexit@plt+0x111bc8> │ │ │ │ + ldrbeq r6, [pc], #2616 @ 11eac0 <__cxa_atexit@plt+0x111bc0> │ │ │ │ + ldreq ip, [r5, #-3084] @ 0xfffff3f4 │ │ │ │ + ldrbeq r6, [pc], #2588 @ 11eac8 <__cxa_atexit@plt+0x111bc8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 11eb2c <__cxa_atexit@plt+0x111c2c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 11eb24 <__cxa_atexit@plt+0x111c24> │ │ │ │ ldr r7, [pc, #64] @ 11eb34 <__cxa_atexit@plt+0x111c34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #60] @ 11eb38 <__cxa_atexit@plt+0x111c38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ @@ -280324,33 +280324,33 @@ │ │ │ │ ldr r5, [pc, #48] @ 11eb3c <__cxa_atexit@plt+0x111c3c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #40] @ 11eb40 <__cxa_atexit@plt+0x111c40> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 4001dc <__cxa_atexit@plt+0x3f32dc> │ │ │ │ + b 3fe964 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r7, [pc], #2544 @ 11eb3c <__cxa_atexit@plt+0x111c3c> │ │ │ │ - ldreq sp, [r5, #-2972] @ 0xfffff464 │ │ │ │ - ldreq lr, [r5, #-392] @ 0xfffffe78 │ │ │ │ - ldreq lr, [r5, #-372] @ 0xfffffe8c │ │ │ │ - ldrbeq r7, [pc], #2468 @ 11eb4c <__cxa_atexit@plt+0x111c4c> │ │ │ │ + ldrbeq r6, [pc], #2544 @ 11eb3c <__cxa_atexit@plt+0x111c3c> │ │ │ │ + ldreq ip, [r5, #-2980] @ 0xfffff45c │ │ │ │ + ldreq sp, [r5, #-400] @ 0xfffffe70 │ │ │ │ + ldreq sp, [r5, #-380] @ 0xfffffe84 │ │ │ │ + ldrbeq r6, [pc], #2468 @ 11eb4c <__cxa_atexit@plt+0x111c4c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 11eb64 <__cxa_atexit@plt+0x111c64> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 40047c <__cxa_atexit@plt+0x3f357c> │ │ │ │ - ldrbeq r7, [pc], #2452 @ 11eb6c <__cxa_atexit@plt+0x111c6c> │ │ │ │ - ldrbeq r7, [pc], #2388 @ 11eb70 <__cxa_atexit@plt+0x111c70> │ │ │ │ + b 3fec04 <__cxa_atexit@plt+0x3f1d04> │ │ │ │ + ldrbeq r6, [pc], #2452 @ 11eb6c <__cxa_atexit@plt+0x111c6c> │ │ │ │ + ldrbeq r6, [pc], #2388 @ 11eb70 <__cxa_atexit@plt+0x111c70> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11ebc0 <__cxa_atexit@plt+0x111cc0> │ │ │ │ ldr r2, [pc, #64] @ 11ebc8 <__cxa_atexit@plt+0x111cc8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -280363,21 +280363,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 11ebd4 <__cxa_atexit@plt+0x111cd4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400764 <__cxa_atexit@plt+0x3f3864> │ │ │ │ + b 3fef14 <__cxa_atexit@plt+0x3f2014> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrbeq r7, [pc], #2340 @ 11ebd4 <__cxa_atexit@plt+0x111cd4> │ │ │ │ - ldreq sp, [r5, #-2816] @ 0xfffff500 │ │ │ │ - ldreq lr, [r5, #-228] @ 0xffffff1c │ │ │ │ + ldrbeq r6, [pc], #2340 @ 11ebd4 <__cxa_atexit@plt+0x111cd4> │ │ │ │ + ldreq ip, [r5, #-2824] @ 0xfffff4f8 │ │ │ │ + ldreq sp, [r5, #-236] @ 0xffffff14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11ec0c <__cxa_atexit@plt+0x111d0c> │ │ │ │ @@ -280385,17 +280385,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sp, [r5, #-3020] @ 0xfffff434 │ │ │ │ - ldrbeq r7, [pc], #2204 @ 11ec24 <__cxa_atexit@plt+0x111d24> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq ip, [r5, #-3028] @ 0xfffff42c │ │ │ │ + ldrbeq r6, [pc], #2204 @ 11ec24 <__cxa_atexit@plt+0x111d24> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -280404,40 +280404,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 11ec80 <__cxa_atexit@plt+0x111d80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 4001ec <__cxa_atexit@plt+0x3f32ec> │ │ │ │ + b 3fe974 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r7, [pc, #24] @ 11ec84 <__cxa_atexit@plt+0x111d84> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - ldreq lr, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldrbeq r7, [pc], #2208 @ 11ec8c <__cxa_atexit@plt+0x111d8c> │ │ │ │ + ldreq sp, [r5, #-64] @ 0xffffffc0 │ │ │ │ + ldrbeq r6, [pc], #2208 @ 11ec8c <__cxa_atexit@plt+0x111d8c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11ecb8 <__cxa_atexit@plt+0x111db8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 11ecc0 <__cxa_atexit@plt+0x111dc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b a56ba0 <__cxa_atexit@plt+0xa49ca0> │ │ │ │ + b 189de78 <__cxa_atexit@plt+0x1890f78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r5, #-2548] @ 0xfffff60c │ │ │ │ - ldrbeq r7, [pc], #2140 @ 11eccc <__cxa_atexit@plt+0x111dcc> │ │ │ │ + ldreq ip, [r5, #-2556] @ 0xfffff604 │ │ │ │ + ldrbeq r6, [pc], #2140 @ 11eccc <__cxa_atexit@plt+0x111dcc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -280460,35 +280460,35 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r8, #3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 10f42bc <__cxa_atexit@plt+0x10e73bc> │ │ │ │ + b 1dc32d4 <__cxa_atexit@plt+0x1db63d4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 11ed80 <__cxa_atexit@plt+0x111e80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrbeq r7, [pc], #2016 @ 11ed88 <__cxa_atexit@plt+0x111e88> │ │ │ │ + ldrbeq r6, [pc], #2016 @ 11ed88 <__cxa_atexit@plt+0x111e88> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - ldrbeq r7, [pc], #2032 @ 11ed94 <__cxa_atexit@plt+0x111e94> │ │ │ │ - ldrbeq r7, [pc], #1940 @ 11ed98 <__cxa_atexit@plt+0x111e98> │ │ │ │ + ldrbeq r6, [pc], #2032 @ 11ed94 <__cxa_atexit@plt+0x111e94> │ │ │ │ + ldrbeq r6, [pc], #1940 @ 11ed98 <__cxa_atexit@plt+0x111e98> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 11ede0 <__cxa_atexit@plt+0x111ee0> │ │ │ │ @@ -280499,21 +280499,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 11edf4 <__cxa_atexit@plt+0x111ef4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ add r8, r1, #1 │ │ │ │ - b 10f42bc <__cxa_atexit@plt+0x10e73bc> │ │ │ │ + b 1dc32d4 <__cxa_atexit@plt+0x1db63d4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - ldrbeq r7, [pc], #1868 @ 11edfc <__cxa_atexit@plt+0x111efc> │ │ │ │ + ldrbeq r6, [pc], #1868 @ 11edfc <__cxa_atexit@plt+0x111efc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11ee3c <__cxa_atexit@plt+0x111f3c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -280531,18 +280531,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sp, [r5, #-2272] @ 0xfffff720 │ │ │ │ - ldreq sp, [r5, #-2252] @ 0xfffff734 │ │ │ │ - ldrbeq r7, [pc], #2712 @ 11ee70 <__cxa_atexit@plt+0x111f70> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq ip, [r5, #-2280] @ 0xfffff718 │ │ │ │ + ldreq ip, [r5, #-2260] @ 0xfffff72c │ │ │ │ + ldrbeq r6, [pc], #2712 @ 11ee70 <__cxa_atexit@plt+0x111f70> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11eeac <__cxa_atexit@plt+0x111fac> │ │ │ │ ldr r3, [pc, #44] @ 11eeb4 <__cxa_atexit@plt+0x111fb4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -280550,55 +280550,55 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #32] @ 11eeb8 <__cxa_atexit@plt+0x111fb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ ldr r3, [pc, #24] @ 11eebc <__cxa_atexit@plt+0x111fbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq sp, [r5, #-2052] @ 0xfffff7fc │ │ │ │ - ldreq sp, [r5, #-2072] @ 0xfffff7e8 │ │ │ │ - ldrbeq r7, [pc], #2624 @ 11eec8 <__cxa_atexit@plt+0x111fc8> │ │ │ │ + ldreq ip, [r5, #-2060] @ 0xfffff7f4 │ │ │ │ + ldreq ip, [r5, #-2080] @ 0xfffff7e0 │ │ │ │ + ldrbeq r6, [pc], #2624 @ 11eec8 <__cxa_atexit@plt+0x111fc8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 11eef4 <__cxa_atexit@plt+0x111ff4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 11eef8 <__cxa_atexit@plt+0x111ff8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 11eefc <__cxa_atexit@plt+0x111ffc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbeq r6, [pc], #2124 @ 11ef00 <__cxa_atexit@plt+0x112000> │ │ │ │ - ldreq sp, [r5, #-2100] @ 0xfffff7cc │ │ │ │ - ldrbeq r7, [pc], #2544 @ 11ef08 <__cxa_atexit@plt+0x112008> │ │ │ │ + ldrbeq r5, [pc], #2124 @ 11ef00 <__cxa_atexit@plt+0x112000> │ │ │ │ + ldreq ip, [r5, #-2108] @ 0xfffff7c4 │ │ │ │ + ldrbeq r6, [pc], #2544 @ 11ef08 <__cxa_atexit@plt+0x112008> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11ef2c <__cxa_atexit@plt+0x11202c> │ │ │ │ ldr r3, [pc, #36] @ 11ef44 <__cxa_atexit@plt+0x112044> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 828d9c <__cxa_atexit@plt+0x81be9c> │ │ │ │ + b 166f8bc <__cxa_atexit@plt+0x16629bc> │ │ │ │ ldr r7, [pc, #12] @ 11ef40 <__cxa_atexit@plt+0x112040> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r5, #-3444] @ 0xfffff28c │ │ │ │ + ldreq ip, [r5, #-3452] @ 0xfffff284 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbeq r7, [pc], #2456 @ 11ef50 <__cxa_atexit@plt+0x112050> │ │ │ │ + ldrbeq r6, [pc], #2456 @ 11ef50 <__cxa_atexit@plt+0x112050> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11efc4 <__cxa_atexit@plt+0x1120c4> │ │ │ │ ldr r3, [pc, #120] @ 11efe0 <__cxa_atexit@plt+0x1120e0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -280630,19 +280630,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldreq sp, [r5, #-2364] @ 0xfffff6c4 │ │ │ │ + ldreq ip, [r5, #-2372] @ 0xfffff6bc │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldreq sp, [r5, #-2816] @ 0xfffff500 │ │ │ │ - ldreq sp, [r5, #-3292] @ 0xfffff324 │ │ │ │ - ldrbeq r7, [pc], #2264 @ 11f000 <__cxa_atexit@plt+0x112100> │ │ │ │ + ldreq ip, [r5, #-2824] @ 0xfffff4f8 │ │ │ │ + ldreq ip, [r5, #-3300] @ 0xfffff31c │ │ │ │ + ldrbeq r6, [pc], #2264 @ 11f000 <__cxa_atexit@plt+0x112100> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #68] @ 11f058 <__cxa_atexit@plt+0x112158> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -280659,32 +280659,32 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 11f050 <__cxa_atexit@plt+0x112150> │ │ │ │ b 11f0ac <__cxa_atexit@plt+0x1121ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq sp, [r5, #-2224] @ 0xfffff750 │ │ │ │ + ldreq ip, [r5, #-2232] @ 0xfffff748 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq sp, [r5, #-2676] @ 0xfffff58c │ │ │ │ - ldrbeq r7, [pc], #2140 @ 11f070 <__cxa_atexit@plt+0x112170> │ │ │ │ + ldreq ip, [r5, #-2684] @ 0xfffff584 │ │ │ │ + ldrbeq r6, [pc], #2140 @ 11f070 <__cxa_atexit@plt+0x112170> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #32] @ 11f09c <__cxa_atexit@plt+0x11219c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #24] @ 11f0a0 <__cxa_atexit@plt+0x1121a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 11f094 <__cxa_atexit@plt+0x112194> │ │ │ │ b 11f0ac <__cxa_atexit@plt+0x1121ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq sp, [r5, #-2608] @ 0xfffff5d0 │ │ │ │ + ldreq ip, [r5, #-2616] @ 0xfffff5c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #148] @ 11f14c <__cxa_atexit@plt+0x11224c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -280718,19 +280718,19 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq sp, [r5, #-2992] @ 0xfffff450 │ │ │ │ - ldreq sp, [r5, #-2984] @ 0xfffff458 │ │ │ │ + ldreq ip, [r5, #-3000] @ 0xfffff448 │ │ │ │ + ldreq ip, [r5, #-2992] @ 0xfffff450 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #112] @ 11f1e0 <__cxa_atexit@plt+0x1122e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -280755,18 +280755,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldreq sp, [r5, #-2840] @ 0xfffff4e8 │ │ │ │ - ldreq sp, [r5, #-2828] @ 0xfffff4f4 │ │ │ │ + ldreq ip, [r5, #-2848] @ 0xfffff4e0 │ │ │ │ + ldreq ip, [r5, #-2836] @ 0xfffff4ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11f240 <__cxa_atexit@plt+0x112340> │ │ │ │ @@ -280782,18 +280782,18 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sp, [r5, #-2720] @ 0xfffff560 │ │ │ │ - ldreq sp, [r5, #-2708] @ 0xfffff56c │ │ │ │ - ldrbeq r6, [pc], #1176 @ 11f25c <__cxa_atexit@plt+0x11235c> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq ip, [r5, #-2728] @ 0xfffff558 │ │ │ │ + ldreq ip, [r5, #-2716] @ 0xfffff564 │ │ │ │ + ldrbeq r5, [pc], #1176 @ 11f25c <__cxa_atexit@plt+0x11235c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11f2a8 <__cxa_atexit@plt+0x1123a8> │ │ │ │ ldr r2, [pc, #60] @ 11f2b0 <__cxa_atexit@plt+0x1123b0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -280805,37 +280805,37 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #32] @ 11f2bc <__cxa_atexit@plt+0x1123bc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbeq r6, [pc], #1144 @ 11f2bc <__cxa_atexit@plt+0x1123bc> │ │ │ │ - ldreq sp, [r5, #-1044] @ 0xfffffbec │ │ │ │ - ldreq sp, [r5, #-1152] @ 0xfffffb80 │ │ │ │ + ldrbeq r5, [pc], #1144 @ 11f2bc <__cxa_atexit@plt+0x1123bc> │ │ │ │ + ldreq ip, [r5, #-1052] @ 0xfffffbe4 │ │ │ │ + ldreq ip, [r5, #-1160] @ 0xfffffb78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 11f2f4 <__cxa_atexit@plt+0x1123f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 11f2f8 <__cxa_atexit@plt+0x1123f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r5, #-1008] @ 0xfffffc10 │ │ │ │ - ldreq sp, [r5, #-1076] @ 0xfffffbcc │ │ │ │ - ldrbeq r6, [pc], #904 @ 11f304 <__cxa_atexit@plt+0x112404> │ │ │ │ + ldreq ip, [r5, #-1016] @ 0xfffffc08 │ │ │ │ + ldreq ip, [r5, #-1084] @ 0xfffffbc4 │ │ │ │ + ldrbeq r5, [pc], #904 @ 11f304 <__cxa_atexit@plt+0x112404> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11f350 <__cxa_atexit@plt+0x112450> │ │ │ │ ldr r2, [pc, #60] @ 11f358 <__cxa_atexit@plt+0x112458> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -280847,37 +280847,37 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #32] @ 11f364 <__cxa_atexit@plt+0x112464> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbeq r6, [pc], #872 @ 11f364 <__cxa_atexit@plt+0x112464> │ │ │ │ - ldreq sp, [r5, #-876] @ 0xfffffc94 │ │ │ │ - ldreq sp, [r5, #-984] @ 0xfffffc28 │ │ │ │ + ldrbeq r5, [pc], #872 @ 11f364 <__cxa_atexit@plt+0x112464> │ │ │ │ + ldreq ip, [r5, #-884] @ 0xfffffc8c │ │ │ │ + ldreq ip, [r5, #-992] @ 0xfffffc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 11f39c <__cxa_atexit@plt+0x11249c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 11f3a0 <__cxa_atexit@plt+0x1124a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [r5, #-840] @ 0xfffffcb8 │ │ │ │ - ldreq sp, [r5, #-908] @ 0xfffffc74 │ │ │ │ - ldrbeq r7, [pc], #1296 @ 11f3ac <__cxa_atexit@plt+0x1124ac> │ │ │ │ + ldreq ip, [r5, #-848] @ 0xfffffcb0 │ │ │ │ + ldreq ip, [r5, #-916] @ 0xfffffc6c │ │ │ │ + ldrbeq r6, [pc], #1296 @ 11f3ac <__cxa_atexit@plt+0x1124ac> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11f3f8 <__cxa_atexit@plt+0x1124f8> │ │ │ │ ldr lr, [pc, #60] @ 11f400 <__cxa_atexit@plt+0x112500> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -280889,66 +280889,66 @@ │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 11f408 <__cxa_atexit@plt+0x112508> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 5c4fc0 <__cxa_atexit@plt+0x5b80c0> │ │ │ │ + b 140c5a0 <__cxa_atexit@plt+0x13ff6a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq sp, [r5, #-708] @ 0xfffffd3c │ │ │ │ - ldreq sp, [r5, #-800] @ 0xfffffce0 │ │ │ │ - ldrbeq r7, [pc], #1176 @ 11f414 <__cxa_atexit@plt+0x112514> │ │ │ │ + ldreq ip, [r5, #-716] @ 0xfffffd34 │ │ │ │ + ldreq ip, [r5, #-808] @ 0xfffffcd8 │ │ │ │ + ldrbeq r6, [pc], #1176 @ 11f414 <__cxa_atexit@plt+0x112514> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11f43c <__cxa_atexit@plt+0x11253c> │ │ │ │ ldr r3, [pc, #92] @ 11f488 <__cxa_atexit@plt+0x112588> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #12 │ │ │ │ add r9, r3, #1 │ │ │ │ - b 400704 <__cxa_atexit@plt+0x3f3804> │ │ │ │ + b 3fee9c <__cxa_atexit@plt+0x3f1f9c> │ │ │ │ ldr r3, [pc, #56] @ 11f47c <__cxa_atexit@plt+0x11257c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 11f474 <__cxa_atexit@plt+0x112574> │ │ │ │ ldr r3, [pc, #36] @ 11f480 <__cxa_atexit@plt+0x112580> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #83] @ 0x53 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 11f484 <__cxa_atexit@plt+0x112584> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fcf60 <__cxa_atexit@plt+0x3f0060> │ │ │ │ + b 12448b8 <__cxa_atexit@plt+0x12379b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq sp, [r5, #-2120] @ 0xfffff7b8 │ │ │ │ - ldrbeq r6, [pc], #3448 @ 11f490 <__cxa_atexit@plt+0x112590> │ │ │ │ - ldrbeq r7, [pc], #1048 @ 11f494 <__cxa_atexit@plt+0x112594> │ │ │ │ + ldreq ip, [r5, #-2128] @ 0xfffff7b0 │ │ │ │ + ldrbeq r5, [pc], #3448 @ 11f490 <__cxa_atexit@plt+0x112590> │ │ │ │ + ldrbeq r6, [pc], #1048 @ 11f494 <__cxa_atexit@plt+0x112594> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 11f4b8 <__cxa_atexit@plt+0x1125b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #83] @ 0x53 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 11f4bc <__cxa_atexit@plt+0x1125bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fcf60 <__cxa_atexit@plt+0x3f0060> │ │ │ │ + b 12448b8 <__cxa_atexit@plt+0x12379b8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq sp, [r5, #-2052] @ 0xfffff7fc │ │ │ │ - ldrbeq r7, [pc], #984 @ 11f4c8 <__cxa_atexit@plt+0x1125c8> │ │ │ │ + ldreq ip, [r5, #-2060] @ 0xfffff7f4 │ │ │ │ + ldrbeq r6, [pc], #984 @ 11f4c8 <__cxa_atexit@plt+0x1125c8> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r2, r8, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 11f51c <__cxa_atexit@plt+0x11261c> │ │ │ │ @@ -280962,48 +280962,48 @@ │ │ │ │ ldr r3, [pc, #92] @ 11f560 <__cxa_atexit@plt+0x112660> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 11f564 <__cxa_atexit@plt+0x112664> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 400704 <__cxa_atexit@plt+0x3f3804> │ │ │ │ + b 3fee9c <__cxa_atexit@plt+0x3f1f9c> │ │ │ │ ldr r2, [pc, #48] @ 11f554 <__cxa_atexit@plt+0x112654> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r5, #8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 11f54c <__cxa_atexit@plt+0x11264c> │ │ │ │ ldr r2, [pc, #28] @ 11f558 <__cxa_atexit@plt+0x112658> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r3, #12 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 400704 <__cxa_atexit@plt+0x3f3804> │ │ │ │ + b 3fee9c <__cxa_atexit@plt+0x3f1f9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - ldrbeq r6, [pc], #3176 @ 11f560 <__cxa_atexit@plt+0x112660> │ │ │ │ + ldrbeq r5, [pc], #3176 @ 11f560 <__cxa_atexit@plt+0x112660> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrbeq r6, [pc], #3224 @ 11f56c <__cxa_atexit@plt+0x11266c> │ │ │ │ - ldrbeq r7, [pc], #816 @ 11f570 <__cxa_atexit@plt+0x112670> │ │ │ │ + ldrbeq r5, [pc], #3224 @ 11f56c <__cxa_atexit@plt+0x11266c> │ │ │ │ + ldrbeq r6, [pc], #816 @ 11f570 <__cxa_atexit@plt+0x112670> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 11f594 <__cxa_atexit@plt+0x112694> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 11f598 <__cxa_atexit@plt+0x112698> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 400704 <__cxa_atexit@plt+0x3f3804> │ │ │ │ + b 3fee9c <__cxa_atexit@plt+0x3f1f9c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq r6, [pc], #3104 @ 11f5a0 <__cxa_atexit@plt+0x1126a0> │ │ │ │ - ldrbeq r7, [pc], #764 @ 11f5a4 <__cxa_atexit@plt+0x1126a4> │ │ │ │ + ldrbeq r5, [pc], #3104 @ 11f5a0 <__cxa_atexit@plt+0x1126a0> │ │ │ │ + ldrbeq r6, [pc], #764 @ 11f5a4 <__cxa_atexit@plt+0x1126a4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #80] @ 11f604 <__cxa_atexit@plt+0x112704> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -281020,20 +281020,20 @@ │ │ │ │ ldr r3, [pc, #28] @ 11f608 <__cxa_atexit@plt+0x112708> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 11f60c <__cxa_atexit@plt+0x11270c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 400704 <__cxa_atexit@plt+0x3f3804> │ │ │ │ + b 3fee9c <__cxa_atexit@plt+0x3f1f9c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq sp, [r5, #-1724] @ 0xfffff944 │ │ │ │ + ldreq ip, [r5, #-1732] @ 0xfffff93c │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldrbeq r7, [pc], #644 @ 11f61c <__cxa_atexit@plt+0x11271c> │ │ │ │ + ldrbeq r6, [pc], #644 @ 11f61c <__cxa_atexit@plt+0x11271c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 11f658 <__cxa_atexit@plt+0x112758> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 11f65c <__cxa_atexit@plt+0x11275c> │ │ │ │ add r2, pc, r2 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -281041,27 +281041,27 @@ │ │ │ │ moveq r2, r3 │ │ │ │ movne r1, #3 │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r7, r1] │ │ │ │ ldr r3, [pc, #16] @ 11f660 <__cxa_atexit@plt+0x112760> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 400704 <__cxa_atexit@plt+0x3f3804> │ │ │ │ + b 3fee9c <__cxa_atexit@plt+0x3f1f9c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldreq sp, [r5, #-1640] @ 0xfffff998 │ │ │ │ + ldreq ip, [r5, #-1648] @ 0xfffff990 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 11f688 <__cxa_atexit@plt+0x112788> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 40056c <__cxa_atexit@plt+0x3f366c> │ │ │ │ + b 3fed24 <__cxa_atexit@plt+0x3f1e24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #4 │ │ │ │ @@ -281072,36 +281072,36 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 11f6d4 <__cxa_atexit@plt+0x1127d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 40056c <__cxa_atexit@plt+0x3f366c> │ │ │ │ + b 3fed24 <__cxa_atexit@plt+0x3f1e24> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldrbeq r7, [pc], #412 @ 11f704 <__cxa_atexit@plt+0x112804> │ │ │ │ + ldrbeq r6, [pc], #412 @ 11f704 <__cxa_atexit@plt+0x112804> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 11f720 <__cxa_atexit@plt+0x112820> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ add r9, r3, #1 │ │ │ │ - b 400704 <__cxa_atexit@plt+0x3f3804> │ │ │ │ - ldrbeq r6, [pc], #2708 @ 11f728 <__cxa_atexit@plt+0x112828> │ │ │ │ - ldrbeq r7, [pc], #356 @ 11f72c <__cxa_atexit@plt+0x11282c> │ │ │ │ + b 3fee9c <__cxa_atexit@plt+0x3f1f9c> │ │ │ │ + ldrbeq r5, [pc], #2708 @ 11f728 <__cxa_atexit@plt+0x112828> │ │ │ │ + ldrbeq r6, [pc], #356 @ 11f72c <__cxa_atexit@plt+0x11282c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11f76c <__cxa_atexit@plt+0x11286c> │ │ │ │ ldr r3, [pc, #48] @ 11f774 <__cxa_atexit@plt+0x112874> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -281110,67 +281110,67 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #32] @ 11f778 <__cxa_atexit@plt+0x112878> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r3, [pc, #24] @ 11f77c <__cxa_atexit@plt+0x11287c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq ip, [r5, #-3908] @ 0xfffff0bc │ │ │ │ - ldreq ip, [r5, #-3928] @ 0xfffff0a8 │ │ │ │ - ldrbeq r7, [pc], #264 @ 11f788 <__cxa_atexit@plt+0x112888> │ │ │ │ + ldreq fp, [r5, #-3916] @ 0xfffff0b4 │ │ │ │ + ldreq fp, [r5, #-3936] @ 0xfffff0a0 │ │ │ │ + ldrbeq r6, [pc], #264 @ 11f788 <__cxa_atexit@plt+0x112888> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 11f7b4 <__cxa_atexit@plt+0x1128b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 11f7b8 <__cxa_atexit@plt+0x1128b8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 11f7bc <__cxa_atexit@plt+0x1128bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbeq r5, [pc], #4020 @ 11f7c0 <__cxa_atexit@plt+0x1128c0> │ │ │ │ - ldreq ip, [r5, #-3956] @ 0xfffff08c │ │ │ │ - ldrbeq r6, [pc], #3896 @ 11f7c8 <__cxa_atexit@plt+0x1128c8> │ │ │ │ + ldrbeq r4, [pc], #4020 @ 11f7c0 <__cxa_atexit@plt+0x1128c0> │ │ │ │ + ldreq fp, [r5, #-3964] @ 0xfffff084 │ │ │ │ + ldrbeq r5, [pc], #3896 @ 11f7c8 <__cxa_atexit@plt+0x1128c8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11f7e4 <__cxa_atexit@plt+0x1128e4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ bne 11f814 <__cxa_atexit@plt+0x112914> │ │ │ │ ldr r3, [pc, #40] @ 11f82c <__cxa_atexit@plt+0x11292c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 11f830 <__cxa_atexit@plt+0x112930> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ ldr r3, [pc, #24] @ 11f834 <__cxa_atexit@plt+0x112934> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #20] @ 11f838 <__cxa_atexit@plt+0x112938> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 4004c4 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ + b 3fec5c <__cxa_atexit@plt+0x3f1d5c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq fp, [r1], #2140 @ 0x85c │ │ │ │ + ldreq fp, [r1], #1372 @ 0x55c │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldreq fp, [r1], #2141 @ 0x85d │ │ │ │ + ldreq fp, [r1], #1373 @ 0x55d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -281188,16 +281188,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11f8a8 <__cxa_atexit@plt+0x1129a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq sp, [r5, #-104] @ 0xffffff98 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq ip, [r5, #-112] @ 0xffffff90 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -281213,16 +281213,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 11f90c <__cxa_atexit@plt+0x112a0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r5, #-4080] @ 0xfffff010 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r5, #-4088] @ 0xfffff008 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -281241,16 +281241,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11f97c <__cxa_atexit@plt+0x112a7c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r5, #-3988] @ 0xfffff06c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r5, #-3996] @ 0xfffff064 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -281266,33 +281266,33 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 11f9e0 <__cxa_atexit@plt+0x112ae0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq ip, [r5, #-3868] @ 0xfffff0e4 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq fp, [r5, #-3876] @ 0xfffff0dc │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - ldrbeq r6, [pc], #3700 @ 11f9ec <__cxa_atexit@plt+0x112aec> │ │ │ │ + ldrbeq r5, [pc], #3700 @ 11f9ec <__cxa_atexit@plt+0x112aec> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11fa18 <__cxa_atexit@plt+0x112b18> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 11fa20 <__cxa_atexit@plt+0x112b20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 238868 <__cxa_atexit@plt+0x22b968> │ │ │ │ + b 10801c0 <__cxa_atexit@plt+0x10732c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r5, #-3220] @ 0xfffff36c │ │ │ │ + ldreq fp, [r5, #-3228] @ 0xfffff364 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11fa78 <__cxa_atexit@plt+0x112b78> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -281305,21 +281305,21 @@ │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #5 │ │ │ │ ldrne r7, [pc, #36] @ 11fa8c <__cxa_atexit@plt+0x112b8c> │ │ │ │ addne r7, pc, r7 │ │ │ │ ldreq r7, [pc, #24] @ 11fa88 <__cxa_atexit@plt+0x112b88> │ │ │ │ addeq r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r5, #-3152] @ 0xfffff3b0 │ │ │ │ - ldrbeq r6, [pc], #1928 @ 11fa90 <__cxa_atexit@plt+0x112b90> │ │ │ │ - ldrbeq r6, [pc], #1892 @ 11fa94 <__cxa_atexit@plt+0x112b94> │ │ │ │ + ldreq fp, [r5, #-3160] @ 0xfffff3a8 │ │ │ │ + ldrbeq r5, [pc], #1928 @ 11fa90 <__cxa_atexit@plt+0x112b90> │ │ │ │ + ldrbeq r5, [pc], #1892 @ 11fa94 <__cxa_atexit@plt+0x112b94> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11fae4 <__cxa_atexit@plt+0x112be4> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -281332,21 +281332,21 @@ │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #5 │ │ │ │ ldrne r7, [pc, #36] @ 11faf8 <__cxa_atexit@plt+0x112bf8> │ │ │ │ addne r7, pc, r7 │ │ │ │ ldreq r7, [pc, #24] @ 11faf4 <__cxa_atexit@plt+0x112bf4> │ │ │ │ addeq r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r5, #-3044] @ 0xfffff41c │ │ │ │ - ldrbeq r6, [pc], #1820 @ 11fafc <__cxa_atexit@plt+0x112bfc> │ │ │ │ - ldrbeq r6, [pc], #1784 @ 11fb00 <__cxa_atexit@plt+0x112c00> │ │ │ │ + ldreq fp, [r5, #-3052] @ 0xfffff414 │ │ │ │ + ldrbeq r5, [pc], #1820 @ 11fafc <__cxa_atexit@plt+0x112bfc> │ │ │ │ + ldrbeq r5, [pc], #1784 @ 11fb00 <__cxa_atexit@plt+0x112c00> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11fb50 <__cxa_atexit@plt+0x112c50> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -281359,22 +281359,22 @@ │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #5 │ │ │ │ ldrne r7, [pc, #36] @ 11fb64 <__cxa_atexit@plt+0x112c64> │ │ │ │ addne r7, pc, r7 │ │ │ │ ldreq r7, [pc, #24] @ 11fb60 <__cxa_atexit@plt+0x112c60> │ │ │ │ addeq r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ - b 400234 <__cxa_atexit@plt+0x3f3334> │ │ │ │ + b 3fe9bc <__cxa_atexit@plt+0x3f1abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [r5, #-2936] @ 0xfffff488 │ │ │ │ - ldrbeq r6, [pc], #1712 @ 11fb68 <__cxa_atexit@plt+0x112c68> │ │ │ │ - ldrbeq r6, [pc], #1676 @ 11fb6c <__cxa_atexit@plt+0x112c6c> │ │ │ │ - ldrbeq r6, [pc], #3300 @ 11fb70 <__cxa_atexit@plt+0x112c70> │ │ │ │ + ldreq fp, [r5, #-2944] @ 0xfffff480 │ │ │ │ + ldrbeq r5, [pc], #1712 @ 11fb68 <__cxa_atexit@plt+0x112c68> │ │ │ │ + ldrbeq r5, [pc], #1676 @ 11fb6c <__cxa_atexit@plt+0x112c6c> │ │ │ │ + ldrbeq r5, [pc], #3300 @ 11fb70 <__cxa_atexit@plt+0x112c70> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11fbbc <__cxa_atexit@plt+0x112cbc> │ │ │ │ ldr r2, [pc, #60] @ 11fbc4 <__cxa_atexit@plt+0x112cc4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -281386,28 +281386,28 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r8, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 5c2cfc <__cxa_atexit@plt+0x5b5dfc> │ │ │ │ + b 140a2dc <__cxa_atexit@plt+0x13fd3dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbeq r6, [pc], #1652 @ 11fbd0 <__cxa_atexit@plt+0x112cd0> │ │ │ │ - ldreq ip, [r5, #-2812] @ 0xfffff504 │ │ │ │ - ldrbeq r6, [pc], #3196 @ 11fbd8 <__cxa_atexit@plt+0x112cd8> │ │ │ │ + ldrbeq r5, [pc], #1652 @ 11fbd0 <__cxa_atexit@plt+0x112cd0> │ │ │ │ + ldreq fp, [r5, #-2820] @ 0xfffff4fc │ │ │ │ + ldrbeq r5, [pc], #3196 @ 11fbd8 <__cxa_atexit@plt+0x112cd8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 11fbf0 <__cxa_atexit@plt+0x112cf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 60a6ac <__cxa_atexit@plt+0x5fd7ac> │ │ │ │ + b 1451c8c <__cxa_atexit@plt+0x1444d8c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 11fc48 <__cxa_atexit@plt+0x112d48> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -281478,19 +281478,19 @@ │ │ │ │ bcc 11fd1c <__cxa_atexit@plt+0x112e1c> │ │ │ │ ldr r7, [pc, #44] @ 11fd44 <__cxa_atexit@plt+0x112e44> │ │ │ │ add r7, pc, r7 │ │ │ │ b 11fc60 <__cxa_atexit@plt+0x112d60> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - ldreq ip, [r5, #-2608] @ 0xfffff5d0 │ │ │ │ - ldreq ip, [r5, #-2620] @ 0xfffff5c4 │ │ │ │ - ldreq sp, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldreq fp, [r5, #-2616] @ 0xfffff5c8 │ │ │ │ + ldreq fp, [r5, #-2628] @ 0xfffff5bc │ │ │ │ + ldreq ip, [r5, #-48] @ 0xffffffd0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -281529,19 +281529,19 @@ │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - ldreq ip, [r5, #-2312] @ 0xfffff6f8 │ │ │ │ - ldreq ip, [r5, #-2324] @ 0xfffff6ec │ │ │ │ - ldreq ip, [r5, #-3840] @ 0xfffff100 │ │ │ │ + ldreq fp, [r5, #-2320] @ 0xfffff6f0 │ │ │ │ + ldreq fp, [r5, #-2332] @ 0xfffff6e4 │ │ │ │ + ldreq fp, [r5, #-3848] @ 0xfffff0f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #17 │ │ │ │ bne 11fe44 <__cxa_atexit@plt+0x112f44> │ │ │ │ @@ -281589,20 +281589,20 @@ │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - ldreq ip, [r5, #-2072] @ 0xfffff7e8 │ │ │ │ - ldreq ip, [r5, #-2084] @ 0xfffff7dc │ │ │ │ - ldreq ip, [r5, #-3600] @ 0xfffff1f0 │ │ │ │ + ldreq fp, [r5, #-2080] @ 0xfffff7e0 │ │ │ │ + ldreq fp, [r5, #-2092] @ 0xfffff7d4 │ │ │ │ + ldreq fp, [r5, #-3608] @ 0xfffff1e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11ff24 <__cxa_atexit@plt+0x113024> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -281638,19 +281638,19 @@ │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ - ldreq ip, [r5, #-1876] @ 0xfffff8ac │ │ │ │ - ldreq ip, [r5, #-1888] @ 0xfffff8a0 │ │ │ │ - ldreq ip, [r5, #-3404] @ 0xfffff2b4 │ │ │ │ + ldreq fp, [r5, #-1884] @ 0xfffff8a4 │ │ │ │ + ldreq fp, [r5, #-1896] @ 0xfffff898 │ │ │ │ + ldreq fp, [r5, #-3412] @ 0xfffff2ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 120024 <__cxa_atexit@plt+0x113124> │ │ │ │ ldr r2, [pc, #84] @ 12002c <__cxa_atexit@plt+0x11312c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -281672,26 +281672,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq ip, [r5, #-1720] @ 0xfffff948 │ │ │ │ - ldrbeq r6, [pc], #384 @ 12003c <__cxa_atexit@plt+0x11313c> │ │ │ │ + ldreq fp, [r5, #-1728] @ 0xfffff940 │ │ │ │ + ldrbeq r5, [pc], #384 @ 12003c <__cxa_atexit@plt+0x11313c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 12005c <__cxa_atexit@plt+0x11315c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ addne r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldrbeq r6, [pc], #336 @ 120064 <__cxa_atexit@plt+0x113164> │ │ │ │ + ldrbeq r5, [pc], #336 @ 120064 <__cxa_atexit@plt+0x113164> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1200ac <__cxa_atexit@plt+0x1131ac> │ │ │ │ ldr r2, [pc, #56] @ 1200b8 <__cxa_atexit@plt+0x1131b8> │ │ │ │ @@ -281707,15 +281707,15 @@ │ │ │ │ b 1200c8 <__cxa_atexit@plt+0x1131c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq ip, [r5, #-1552] @ 0xfffff9f0 │ │ │ │ + ldreq fp, [r5, #-1560] @ 0xfffff9e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1202fc <__cxa_atexit@plt+0x1133fc> │ │ │ │ @@ -281853,20 +281853,20 @@ │ │ │ │ sub r7, r6, #143 @ 0x8f │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ bx r0 │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - ldreq ip, [r5, #-2764] @ 0xfffff534 │ │ │ │ - ldreq ip, [r5, #-2304] @ 0xfffff700 │ │ │ │ - ldreq ip, [r5, #-1472] @ 0xfffffa40 │ │ │ │ - ldrbeq r6, [pc], #1356 @ 120320 <__cxa_atexit@plt+0x113420> │ │ │ │ + ldreq fp, [r5, #-2772] @ 0xfffff52c │ │ │ │ + ldreq fp, [r5, #-2312] @ 0xfffff6f8 │ │ │ │ + ldreq fp, [r5, #-1480] @ 0xfffffa38 │ │ │ │ + ldrbeq r5, [pc], #1356 @ 120320 <__cxa_atexit@plt+0x113420> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 120388 <__cxa_atexit@plt+0x113488> │ │ │ │ ldr lr, [pc, #88] @ 120394 <__cxa_atexit@plt+0x113494> │ │ │ │ @@ -281890,16 +281890,16 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq ip, [r5, #-840] @ 0xfffffcb8 │ │ │ │ - ldrbeq r6, [pc], #1224 @ 1203a4 <__cxa_atexit@plt+0x1134a4> │ │ │ │ + ldreq fp, [r5, #-848] @ 0xfffffcb0 │ │ │ │ + ldrbeq r5, [pc], #1224 @ 1203a4 <__cxa_atexit@plt+0x1134a4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #108 @ 0x6c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -281968,25 +281968,25 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r4, sl │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ mov r4, #108 @ 0x6c │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - ldreq ip, [r5, #-724] @ 0xfffffd2c │ │ │ │ - ldreq ip, [r5, #-2236] @ 0xfffff744 │ │ │ │ - ldreq ip, [r5, #-1904] @ 0xfffff890 │ │ │ │ - ldreq ip, [r5, #-624] @ 0xfffffd90 │ │ │ │ + ldreq fp, [r5, #-732] @ 0xfffffd24 │ │ │ │ + ldreq fp, [r5, #-2244] @ 0xfffff73c │ │ │ │ + ldreq fp, [r5, #-1912] @ 0xfffff888 │ │ │ │ + ldreq fp, [r5, #-632] @ 0xfffffd88 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ - ldreq ip, [r5, #-1048] @ 0xfffffbe8 │ │ │ │ + ldreq fp, [r5, #-1056] @ 0xfffffbe0 │ │ │ │ @ instruction: 0xfffff6ec │ │ │ │ - ldreq ip, [r5, #-2072] @ 0xfffff7e8 │ │ │ │ - ldrbeq r6, [pc], #840 @ 120500 <__cxa_atexit@plt+0x113600> │ │ │ │ + ldreq fp, [r5, #-2080] @ 0xfffff7e0 │ │ │ │ + ldrbeq r5, [pc], #840 @ 120500 <__cxa_atexit@plt+0x113600> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1205a0 <__cxa_atexit@plt+0x1136a0> │ │ │ │ ldr lr, [pc, #144] @ 1205a8 <__cxa_atexit@plt+0x1136a8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -282019,22 +282019,22 @@ │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r2, #2 │ │ │ │ bne 12059c <__cxa_atexit@plt+0x11369c> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - b 29b6c0 <__cxa_atexit@plt+0x28e7c0> │ │ │ │ + b 10e3018 <__cxa_atexit@plt+0x10d6118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq ip, [r5, #-372] @ 0xfffffe8c │ │ │ │ + ldreq fp, [r5, #-380] @ 0xfffffe84 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldrbeq r6, [pc], #648 @ 1205c0 <__cxa_atexit@plt+0x1136c0> │ │ │ │ + ldrbeq r5, [pc], #648 @ 1205c0 <__cxa_atexit@plt+0x1136c0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 120618 <__cxa_atexit@plt+0x113718> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -282049,18 +282049,18 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ cmp r3, #2 │ │ │ │ bne 120614 <__cxa_atexit@plt+0x113714> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - b 29b6c0 <__cxa_atexit@plt+0x28e7c0> │ │ │ │ + b 10e3018 <__cxa_atexit@plt+0x10d6118> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrbeq r6, [pc], #544 @ 120628 <__cxa_atexit@plt+0x113728> │ │ │ │ + ldrbeq r5, [pc], #544 @ 120628 <__cxa_atexit@plt+0x113728> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 120664 <__cxa_atexit@plt+0x113764> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #115] @ 0x73 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -282068,29 +282068,29 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ cmp r3, #2 │ │ │ │ bne 120660 <__cxa_atexit@plt+0x113760> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - b 29b6c0 <__cxa_atexit@plt+0x28e7c0> │ │ │ │ + b 10e3018 <__cxa_atexit@plt+0x10d6118> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbeq r6, [pc], #472 @ 120670 <__cxa_atexit@plt+0x113770> │ │ │ │ + ldrbeq r5, [pc], #472 @ 120670 <__cxa_atexit@plt+0x113770> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ cmp r3, #2 │ │ │ │ bne 120694 <__cxa_atexit@plt+0x113794> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - b 29b6c0 <__cxa_atexit@plt+0x28e7c0> │ │ │ │ - ldrbeq r6, [pc], #420 @ 1206a0 <__cxa_atexit@plt+0x1137a0> │ │ │ │ + b 10e3018 <__cxa_atexit@plt+0x10d6118> │ │ │ │ + ldrbeq r5, [pc], #420 @ 1206a0 <__cxa_atexit@plt+0x1137a0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12072c <__cxa_atexit@plt+0x11382c> │ │ │ │ ldr r2, [pc, #144] @ 12074c <__cxa_atexit@plt+0x11384c> │ │ │ │ @@ -282126,19 +282126,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - ldreq ip, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldrbeq r6, [pc], #232 @ 120760 <__cxa_atexit@plt+0x113860> │ │ │ │ + ldreq fp, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldrbeq r5, [pc], #232 @ 120760 <__cxa_atexit@plt+0x113860> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1207b8 <__cxa_atexit@plt+0x1138b8> │ │ │ │ @@ -282156,18 +282156,18 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - ldreq fp, [r5, #-3972] @ 0xfffff07c │ │ │ │ - ldrbeq r6, [pc], #168 @ 1207d4 <__cxa_atexit@plt+0x1138d4> │ │ │ │ + ldreq sl, [r5, #-3980] @ 0xfffff074 │ │ │ │ + ldrbeq r5, [pc], #168 @ 1207d4 <__cxa_atexit@plt+0x1138d4> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub sl, r5, #16 │ │ │ │ cmp fp, sl │ │ │ │ bhi 12084c <__cxa_atexit@plt+0x11394c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -282190,26 +282190,26 @@ │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str ip, [r8, #12] │ │ │ │ str r2, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ - b 9c1b8c <__cxa_atexit@plt+0x9b4c8c> │ │ │ │ + b 1808e64 <__cxa_atexit@plt+0x17fbf64> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq fp, [r5, #-3728] @ 0xfffff170 │ │ │ │ + ldreq sl, [r5, #-3736] @ 0xfffff168 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ - ldrbeq r5, [pc], #4044 @ 12087c <__cxa_atexit@plt+0x11397c> │ │ │ │ + ldrbeq r4, [pc], #4044 @ 12087c <__cxa_atexit@plt+0x11397c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1208b8 <__cxa_atexit@plt+0x1139b8> │ │ │ │ @@ -282217,20 +282217,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4002a4 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ + b 3fea34 <__cxa_atexit@plt+0x3f1b34> │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - ldrbeq r5, [pc], #2772 @ 1208d0 <__cxa_atexit@plt+0x1139d0> │ │ │ │ + ldrbeq r4, [pc], #2772 @ 1208d0 <__cxa_atexit@plt+0x1139d0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12092c <__cxa_atexit@plt+0x113a2c> │ │ │ │ ldr r2, [pc, #76] @ 120934 <__cxa_atexit@plt+0x113a34> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -282250,27 +282250,27 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq fp, [r5, #-3496] @ 0xfffff258 │ │ │ │ - ldreq fp, [r5, #-4016] @ 0xfffff050 │ │ │ │ - ldrbeq r5, [pc], #2652 @ 120948 <__cxa_atexit@plt+0x113a48> │ │ │ │ + ldreq sl, [r5, #-3504] @ 0xfffff250 │ │ │ │ + ldreq sl, [r5, #-4024] @ 0xfffff048 │ │ │ │ + ldrbeq r4, [pc], #2652 @ 120948 <__cxa_atexit@plt+0x113a48> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 120964 <__cxa_atexit@plt+0x113a64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 11e540 <__cxa_atexit@plt+0x111640> │ │ │ │ - ldreq fp, [r5, #-3948] @ 0xfffff094 │ │ │ │ - ldrbeq r5, [pc], #3736 @ 120970 <__cxa_atexit@plt+0x113a70> │ │ │ │ + ldreq sl, [r5, #-3956] @ 0xfffff08c │ │ │ │ + ldrbeq r4, [pc], #3736 @ 120970 <__cxa_atexit@plt+0x113a70> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 120a48 <__cxa_atexit@plt+0x113b48> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -282321,28 +282321,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #40] @ 120a6c <__cxa_atexit@plt+0x113b6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r5, #-3336] @ 0xfffff2f8 │ │ │ │ - ldrbeq r5, [pc], #2296 @ 120a60 <__cxa_atexit@plt+0x113b60> │ │ │ │ - ldrbeq r5, [pc], #2288 @ 120a64 <__cxa_atexit@plt+0x113b64> │ │ │ │ - ldrbeq r5, [pc], #2332 @ 120a68 <__cxa_atexit@plt+0x113b68> │ │ │ │ - ldrbeq r5, [pc], #2324 @ 120a6c <__cxa_atexit@plt+0x113b6c> │ │ │ │ - ldrbeq r5, [pc], #2268 @ 120a70 <__cxa_atexit@plt+0x113b70> │ │ │ │ - ldrbeq r5, [pc], #2260 @ 120a74 <__cxa_atexit@plt+0x113b74> │ │ │ │ - ldrbeq r5, [pc], #2304 @ 120a78 <__cxa_atexit@plt+0x113b78> │ │ │ │ - ldrbeq r5, [pc], #2296 @ 120a7c <__cxa_atexit@plt+0x113b7c> │ │ │ │ - ldrbeq r5, [pc], #2340 @ 120a80 <__cxa_atexit@plt+0x113b80> │ │ │ │ - ldrbeq r5, [pc], #2332 @ 120a84 <__cxa_atexit@plt+0x113b84> │ │ │ │ - ldrbeq r5, [pc], #2416 @ 120a88 <__cxa_atexit@plt+0x113b88> │ │ │ │ - ldrbeq r5, [pc], #2408 @ 120a8c <__cxa_atexit@plt+0x113b8c> │ │ │ │ - ldrbeq r5, [pc], #3448 @ 120a90 <__cxa_atexit@plt+0x113b90> │ │ │ │ + ldreq sl, [r5, #-3344] @ 0xfffff2f0 │ │ │ │ + ldrbeq r4, [pc], #2296 @ 120a60 <__cxa_atexit@plt+0x113b60> │ │ │ │ + ldrbeq r4, [pc], #2288 @ 120a64 <__cxa_atexit@plt+0x113b64> │ │ │ │ + ldrbeq r4, [pc], #2332 @ 120a68 <__cxa_atexit@plt+0x113b68> │ │ │ │ + ldrbeq r4, [pc], #2324 @ 120a6c <__cxa_atexit@plt+0x113b6c> │ │ │ │ + ldrbeq r4, [pc], #2268 @ 120a70 <__cxa_atexit@plt+0x113b70> │ │ │ │ + ldrbeq r4, [pc], #2260 @ 120a74 <__cxa_atexit@plt+0x113b74> │ │ │ │ + ldrbeq r4, [pc], #2304 @ 120a78 <__cxa_atexit@plt+0x113b78> │ │ │ │ + ldrbeq r4, [pc], #2296 @ 120a7c <__cxa_atexit@plt+0x113b7c> │ │ │ │ + ldrbeq r4, [pc], #2340 @ 120a80 <__cxa_atexit@plt+0x113b80> │ │ │ │ + ldrbeq r4, [pc], #2332 @ 120a84 <__cxa_atexit@plt+0x113b84> │ │ │ │ + ldrbeq r4, [pc], #2416 @ 120a88 <__cxa_atexit@plt+0x113b88> │ │ │ │ + ldrbeq r4, [pc], #2408 @ 120a8c <__cxa_atexit@plt+0x113b8c> │ │ │ │ + ldrbeq r4, [pc], #3448 @ 120a90 <__cxa_atexit@plt+0x113b90> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 120acc <__cxa_atexit@plt+0x113bcc> │ │ │ │ ldr r2, [pc, #44] @ 120ad4 <__cxa_atexit@plt+0x113bd4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -282350,20 +282350,20 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r5, [pc, #24] @ 120ad8 <__cxa_atexit@plt+0x113bd8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq fp, [r5, #-3068] @ 0xfffff404 │ │ │ │ - ldrbeq r5, [pc], #3364 @ 120ae4 <__cxa_atexit@plt+0x113be4> │ │ │ │ + ldreq sl, [r5, #-3076] @ 0xfffff3fc │ │ │ │ + ldrbeq r4, [pc], #3364 @ 120ae4 <__cxa_atexit@plt+0x113be4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 120b30 <__cxa_atexit@plt+0x113c30> │ │ │ │ @@ -282375,21 +282375,21 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #32] @ 120b44 <__cxa_atexit@plt+0x113c44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - ldreq fp, [r5, #-3064] @ 0xfffff408 │ │ │ │ + ldreq sl, [r5, #-3072] @ 0xfffff400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 120b70 <__cxa_atexit@plt+0x113c70> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -282397,16 +282397,16 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 120b84 <__cxa_atexit@plt+0x113c84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r5, #-2884] @ 0xfffff4bc │ │ │ │ - ldrbeq r5, [pc], #3224 @ 120b90 <__cxa_atexit@plt+0x113c90> │ │ │ │ + ldreq sl, [r5, #-2892] @ 0xfffff4b4 │ │ │ │ + ldrbeq r4, [pc], #3224 @ 120b90 <__cxa_atexit@plt+0x113c90> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 120bf0 <__cxa_atexit@plt+0x113cf0> │ │ │ │ ldr r2, [pc, #92] @ 120c04 <__cxa_atexit@plt+0x113d04> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -282423,24 +282423,24 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r5, [pc, #40] @ 120c0c <__cxa_atexit@plt+0x113d0c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - ldreq fp, [r5, #-2776] @ 0xfffff528 │ │ │ │ - ldrbeq r5, [pc], #3040 @ 120c18 <__cxa_atexit@plt+0x113d18> │ │ │ │ + ldreq sl, [r5, #-2784] @ 0xfffff520 │ │ │ │ + ldrbeq r4, [pc], #3040 @ 120c18 <__cxa_atexit@plt+0x113d18> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 120c30 <__cxa_atexit@plt+0x113d30> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ @@ -282450,15 +282450,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 120c4c <__cxa_atexit@plt+0x113d4c> │ │ │ │ b 120c64 <__cxa_atexit@plt+0x113d64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq r5, [pc], #2968 @ 120c60 <__cxa_atexit@plt+0x113d60> │ │ │ │ + ldrbeq r4, [pc], #2968 @ 120c60 <__cxa_atexit@plt+0x113d60> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #91] @ 0x5b │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 120cb8 <__cxa_atexit@plt+0x113db8> │ │ │ │ ldr r3, [pc, #140] @ 120d08 <__cxa_atexit@plt+0x113e08> │ │ │ │ @@ -282473,66 +282473,66 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 120cf0 <__cxa_atexit@plt+0x113df0> │ │ │ │ ldr r3, [pc, #100] @ 120d10 <__cxa_atexit@plt+0x113e10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003bc <__cxa_atexit@plt+0x3f34bc> │ │ │ │ + b 3feb64 <__cxa_atexit@plt+0x3f1c64> │ │ │ │ ldr r7, [pc, #56] @ 120cf8 <__cxa_atexit@plt+0x113df8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #48] @ 120cfc <__cxa_atexit@plt+0x113dfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 120cf0 <__cxa_atexit@plt+0x113df0> │ │ │ │ ldr r7, [pc, #36] @ 120d00 <__cxa_atexit@plt+0x113e00> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #28] @ 120d04 <__cxa_atexit@plt+0x113e04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003bc <__cxa_atexit@plt+0x3f34bc> │ │ │ │ + b 3feb64 <__cxa_atexit@plt+0x3f1c64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ - ldreq fp, [r5, #-3296] @ 0xfffff320 │ │ │ │ + ldreq sl, [r5, #-3304] @ 0xfffff318 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ - ldreq fp, [r5, #-3268] @ 0xfffff33c │ │ │ │ + ldreq sl, [r5, #-3276] @ 0xfffff334 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrbeq r5, [pc], #1648 @ 120d1c <__cxa_atexit@plt+0x113e1c> │ │ │ │ + ldrbeq r4, [pc], #1648 @ 120d1c <__cxa_atexit@plt+0x113e1c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 120d54 <__cxa_atexit@plt+0x113e54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 120d4c <__cxa_atexit@plt+0x113e4c> │ │ │ │ ldr r3, [pc, #24] @ 120d58 <__cxa_atexit@plt+0x113e58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003bc <__cxa_atexit@plt+0x3f34bc> │ │ │ │ + b 3feb64 <__cxa_atexit@plt+0x3f1c64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrbeq r5, [pc], #1576 @ 120d64 <__cxa_atexit@plt+0x113e64> │ │ │ │ + ldrbeq r4, [pc], #1576 @ 120d64 <__cxa_atexit@plt+0x113e64> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 120d7c <__cxa_atexit@plt+0x113e7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003bc <__cxa_atexit@plt+0x3f34bc> │ │ │ │ + b 3feb64 <__cxa_atexit@plt+0x3f1c64> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbeq r5, [pc], #1540 @ 120d88 <__cxa_atexit@plt+0x113e88> │ │ │ │ + ldrbeq r4, [pc], #1540 @ 120d88 <__cxa_atexit@plt+0x113e88> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #136] @ 120e20 <__cxa_atexit@plt+0x113f20> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r7, r5 │ │ │ │ @@ -282549,15 +282549,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 120e08 <__cxa_atexit@plt+0x113f08> │ │ │ │ ldr r7, [pc, #84] @ 120e2c <__cxa_atexit@plt+0x113f2c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ @@ -282566,17 +282566,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldrbeq r5, [pc], #1404 @ 120e30 <__cxa_atexit@plt+0x113f30> │ │ │ │ + ldrbeq r4, [pc], #1404 @ 120e30 <__cxa_atexit@plt+0x113f30> │ │ │ │ @ instruction: 0xffffd4ec │ │ │ │ - ldrbeq r5, [pc], #1364 @ 120e38 <__cxa_atexit@plt+0x113f38> │ │ │ │ + ldrbeq r4, [pc], #1364 @ 120e38 <__cxa_atexit@plt+0x113f38> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #96] @ 120ea8 <__cxa_atexit@plt+0x113fa8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ ldr r9, [r7, #4]! │ │ │ │ @@ -282589,57 +282589,57 @@ │ │ │ │ bhi 120e94 <__cxa_atexit@plt+0x113f94> │ │ │ │ ldr r5, [pc, #60] @ 120eb0 <__cxa_atexit@plt+0x113fb0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 120eac <__cxa_atexit@plt+0x113fac> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbeq r5, [pc], #1264 @ 120eb4 <__cxa_atexit@plt+0x113fb4> │ │ │ │ + ldrbeq r4, [pc], #1264 @ 120eb4 <__cxa_atexit@plt+0x113fb4> │ │ │ │ @ instruction: 0xffffd450 │ │ │ │ - ldrbeq r5, [pc], #1232 @ 120ebc <__cxa_atexit@plt+0x113fbc> │ │ │ │ + ldrbeq r4, [pc], #1232 @ 120ebc <__cxa_atexit@plt+0x113fbc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 120ee8 <__cxa_atexit@plt+0x113fe8> │ │ │ │ ldr r7, [pc, #40] @ 120f00 <__cxa_atexit@plt+0x114000> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ 120f04 <__cxa_atexit@plt+0x114004> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd3ec │ │ │ │ - ldrbeq r5, [pc], #1176 @ 120f0c <__cxa_atexit@plt+0x11400c> │ │ │ │ - ldrbeq r5, [pc], #1148 @ 120f10 <__cxa_atexit@plt+0x114010> │ │ │ │ + ldrbeq r4, [pc], #1176 @ 120f0c <__cxa_atexit@plt+0x11400c> │ │ │ │ + ldrbeq r4, [pc], #1148 @ 120f10 <__cxa_atexit@plt+0x114010> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 120f28 <__cxa_atexit@plt+0x114028> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4003bc <__cxa_atexit@plt+0x3f34bc> │ │ │ │ + b 3feb64 <__cxa_atexit@plt+0x3f1c64> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbeq r5, [pc], #1112 @ 120f34 <__cxa_atexit@plt+0x114034> │ │ │ │ + ldrbeq r4, [pc], #1112 @ 120f34 <__cxa_atexit@plt+0x114034> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #136] @ 120fcc <__cxa_atexit@plt+0x1140cc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r7, r5 │ │ │ │ @@ -282656,15 +282656,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 120fb4 <__cxa_atexit@plt+0x1140b4> │ │ │ │ ldr r7, [pc, #84] @ 120fd8 <__cxa_atexit@plt+0x1140d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ @@ -282673,17 +282673,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldrbeq r5, [pc], #976 @ 120fdc <__cxa_atexit@plt+0x1140dc> │ │ │ │ + ldrbeq r4, [pc], #976 @ 120fdc <__cxa_atexit@plt+0x1140dc> │ │ │ │ @ instruction: 0xffffd340 │ │ │ │ - ldrbeq r5, [pc], #936 @ 120fe4 <__cxa_atexit@plt+0x1140e4> │ │ │ │ + ldrbeq r4, [pc], #936 @ 120fe4 <__cxa_atexit@plt+0x1140e4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #96] @ 121054 <__cxa_atexit@plt+0x114154> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ ldr r9, [r7, #4]! │ │ │ │ @@ -282696,48 +282696,48 @@ │ │ │ │ bhi 121040 <__cxa_atexit@plt+0x114140> │ │ │ │ ldr r5, [pc, #60] @ 12105c <__cxa_atexit@plt+0x11415c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 121058 <__cxa_atexit@plt+0x114158> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbeq r5, [pc], #836 @ 121060 <__cxa_atexit@plt+0x114160> │ │ │ │ + ldrbeq r4, [pc], #836 @ 121060 <__cxa_atexit@plt+0x114160> │ │ │ │ @ instruction: 0xffffd2a4 │ │ │ │ - ldrbeq r5, [pc], #804 @ 121068 <__cxa_atexit@plt+0x114168> │ │ │ │ + ldrbeq r4, [pc], #804 @ 121068 <__cxa_atexit@plt+0x114168> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 121094 <__cxa_atexit@plt+0x114194> │ │ │ │ ldr r7, [pc, #40] @ 1210ac <__cxa_atexit@plt+0x1141ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ - b 4003c4 <__cxa_atexit@plt+0x3f34c4> │ │ │ │ + b 3feb6c <__cxa_atexit@plt+0x3f1c6c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ 1210b0 <__cxa_atexit@plt+0x1141b0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd240 │ │ │ │ - ldrbeq r5, [pc], #748 @ 1210b8 <__cxa_atexit@plt+0x1141b8> │ │ │ │ - ldrbeq r5, [pc], #1916 @ 1210bc <__cxa_atexit@plt+0x1141bc> │ │ │ │ + ldrbeq r4, [pc], #748 @ 1210b8 <__cxa_atexit@plt+0x1141b8> │ │ │ │ + ldrbeq r4, [pc], #1916 @ 1210bc <__cxa_atexit@plt+0x1141bc> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1211b0 <__cxa_atexit@plt+0x1142b0> │ │ │ │ @@ -282779,88 +282779,88 @@ │ │ │ │ b 121174 <__cxa_atexit@plt+0x114274> │ │ │ │ ldr r6, [pc, #116] @ 1211e0 <__cxa_atexit@plt+0x1142e0> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [pc, #112] @ 1211e4 <__cxa_atexit@plt+0x1142e4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ ldr r0, [pc, #76] @ 1211d4 <__cxa_atexit@plt+0x1142d4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #72] @ 1211d8 <__cxa_atexit@plt+0x1142d8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #68] @ 1211dc <__cxa_atexit@plt+0x1142dc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [r5] │ │ │ │ str r1, [r3, #20]! │ │ │ │ str lr, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r9, r3 │ │ │ │ - b 4001fc <__cxa_atexit@plt+0x3f32fc> │ │ │ │ + b 3fe984 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ mov r6, r3 │ │ │ │ b 1211c0 <__cxa_atexit@plt+0x1142c0> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9a4 │ │ │ │ - ldreq fp, [r5, #-1448] @ 0xfffffa58 │ │ │ │ + ldreq sl, [r5, #-1456] @ 0xfffffa50 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ - ldreq r6, [r1], #4081 @ 0xff1 │ │ │ │ + ldreq r6, [r1], #3313 @ 0xcf1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq r7, [r1], #13 │ │ │ │ + ldreq r6, [r1], #3341 @ 0xd0d │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - ldreq r7, [r1], #25 │ │ │ │ + ldreq r6, [r1], #3353 @ 0xd19 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldreq r7, [r1], #37 @ 0x25 │ │ │ │ - ldrbeq r5, [pc], #1280 @ 121200 <__cxa_atexit@plt+0x114300> │ │ │ │ + ldreq r6, [r1], #3365 @ 0xd25 │ │ │ │ + ldrbeq r4, [pc], #1280 @ 121200 <__cxa_atexit@plt+0x114300> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ - ldrbeq r5, [pc], #1256 @ 121218 <__cxa_atexit@plt+0x114318> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ + ldrbeq r4, [pc], #1256 @ 121218 <__cxa_atexit@plt+0x114318> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ - ldrbeq r5, [pc], #1232 @ 121230 <__cxa_atexit@plt+0x114330> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ + ldrbeq r4, [pc], #1232 @ 121230 <__cxa_atexit@plt+0x114330> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ - ldrbeq r5, [pc], #1208 @ 121248 <__cxa_atexit@plt+0x114348> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ + ldrbeq r4, [pc], #1208 @ 121248 <__cxa_atexit@plt+0x114348> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ - ldrbeq r5, [pc], #1372 @ 121260 <__cxa_atexit@plt+0x114360> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ + ldrbeq r4, [pc], #1372 @ 121260 <__cxa_atexit@plt+0x114360> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 121290 <__cxa_atexit@plt+0x114390> │ │ │ │ ldr r2, [pc, #32] @ 121298 <__cxa_atexit@plt+0x114398> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #20] @ 12129c <__cxa_atexit@plt+0x11439c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 10ee250 <__cxa_atexit@plt+0x10e1350> │ │ │ │ + b 1dbd268 <__cxa_atexit@plt+0x1db0368> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq fp, [r5, #-1060] @ 0xfffffbdc │ │ │ │ - ldreq fp, [r5, #-1468] @ 0xfffffa44 │ │ │ │ - ldrbeq r5, [pc], #1344 @ 1212a8 <__cxa_atexit@plt+0x1143a8> │ │ │ │ + ldreq sl, [r5, #-1068] @ 0xfffffbd4 │ │ │ │ + ldreq sl, [r5, #-1476] @ 0xfffffa3c │ │ │ │ + ldrbeq r4, [pc], #1344 @ 1212a8 <__cxa_atexit@plt+0x1143a8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1212e8 <__cxa_atexit@plt+0x1143e8> │ │ │ │ ldr r3, [pc, #48] @ 1212f0 <__cxa_atexit@plt+0x1143f0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -282869,21 +282869,21 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #32] @ 1212f4 <__cxa_atexit@plt+0x1143f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r3, [pc, #24] @ 1212f8 <__cxa_atexit@plt+0x1143f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400794 <__cxa_atexit@plt+0x3f3894> │ │ │ │ + b 3fef44 <__cxa_atexit@plt+0x3f2044> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq fp, [r5, #-968] @ 0xfffffc38 │ │ │ │ - ldreq fp, [r5, #-2536] @ 0xfffff618 │ │ │ │ - ldrbeq r5, [pc], #1236 @ 121304 <__cxa_atexit@plt+0x114404> │ │ │ │ + ldreq sl, [r5, #-976] @ 0xfffffc30 │ │ │ │ + ldreq sl, [r5, #-2544] @ 0xfffff610 │ │ │ │ + ldrbeq r4, [pc], #1236 @ 121304 <__cxa_atexit@plt+0x114404> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -282898,78 +282898,78 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #55] @ 0x37 │ │ │ │ ldr sl, [r7, #59] @ 0x3b │ │ │ │ ldr r2, [r7, #63] @ 0x3f │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3e9d98 <__cxa_atexit@plt+0x3dce98> │ │ │ │ + b 12316f0 <__cxa_atexit@plt+0x12247f0> │ │ │ │ ldr r5, [pc, #60] @ 1213a0 <__cxa_atexit@plt+0x1144a0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 121394 <__cxa_atexit@plt+0x114494> │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #55] @ 0x37 │ │ │ │ ldr sl, [r7, #59] @ 0x3b │ │ │ │ ldr r5, [r7, #63] @ 0x3f │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3e9d98 <__cxa_atexit@plt+0x3dce98> │ │ │ │ + b 12316f0 <__cxa_atexit@plt+0x12247f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrbeq r5, [pc], #1044 @ 1213b4 <__cxa_atexit@plt+0x1144b4> │ │ │ │ + ldrbeq r4, [pc], #1044 @ 1213b4 <__cxa_atexit@plt+0x1144b4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1213dc <__cxa_atexit@plt+0x1144dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #55] @ 0x37 │ │ │ │ ldr sl, [r7, #59] @ 0x3b │ │ │ │ ldr r2, [r7, #63] @ 0x3f │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3e9d98 <__cxa_atexit@plt+0x3dce98> │ │ │ │ + b 12316f0 <__cxa_atexit@plt+0x12247f0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq r5, [pc], #980 @ 1213e8 <__cxa_atexit@plt+0x1144e8> │ │ │ │ + ldrbeq r4, [pc], #980 @ 1213e8 <__cxa_atexit@plt+0x1144e8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 121420 <__cxa_atexit@plt+0x114520> │ │ │ │ ldr r3, [pc, #36] @ 12142c <__cxa_atexit@plt+0x11452c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 283c44 <__cxa_atexit@plt+0x276d44> │ │ │ │ + b 10cb59c <__cxa_atexit@plt+0x10be69c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - ldrbeq r5, [pc], #888 @ 121438 <__cxa_atexit@plt+0x114538> │ │ │ │ + ldrbeq r4, [pc], #888 @ 121438 <__cxa_atexit@plt+0x114538> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #55] @ 0x37 │ │ │ │ ldr sl, [r7, #59] @ 0x3b │ │ │ │ ldr r3, [r7, #63] @ 0x3f │ │ │ │ str r3, [r5] │ │ │ │ - b 3e9d98 <__cxa_atexit@plt+0x3dce98> │ │ │ │ - ldrbeq r5, [pc], #688 @ 12145c <__cxa_atexit@plt+0x11455c> │ │ │ │ + b 12316f0 <__cxa_atexit@plt+0x12247f0> │ │ │ │ + ldrbeq r4, [pc], #688 @ 12145c <__cxa_atexit@plt+0x11455c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1214a4 <__cxa_atexit@plt+0x1145a4> │ │ │ │ ldr r2, [pc, #56] @ 1214ac <__cxa_atexit@plt+0x1145ac> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -282980,58 +282980,58 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ 1214b4 <__cxa_atexit@plt+0x1145b4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq fp, [r5, #-536] @ 0xfffffde8 │ │ │ │ - ldreq fp, [r5, #-548] @ 0xfffffddc │ │ │ │ - ldrbeq r5, [pc], #588 @ 1214c0 <__cxa_atexit@plt+0x1145c0> │ │ │ │ + ldreq sl, [r5, #-544] @ 0xfffffde0 │ │ │ │ + ldreq sl, [r5, #-556] @ 0xfffffdd4 │ │ │ │ + ldrbeq r4, [pc], #588 @ 1214c0 <__cxa_atexit@plt+0x1145c0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1214ec <__cxa_atexit@plt+0x1145ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 1214f0 <__cxa_atexit@plt+0x1145f0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 1214f4 <__cxa_atexit@plt+0x1145f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbeq r4, [pc], #676 @ 1214f8 <__cxa_atexit@plt+0x1145f8> │ │ │ │ - ldreq fp, [r5, #-572] @ 0xfffffdc4 │ │ │ │ - ldrbeq r5, [pc], #512 @ 121500 <__cxa_atexit@plt+0x114600> │ │ │ │ + ldrbeq r3, [pc], #676 @ 1214f8 <__cxa_atexit@plt+0x1145f8> │ │ │ │ + ldreq sl, [r5, #-580] @ 0xfffffdbc │ │ │ │ + ldrbeq r4, [pc], #512 @ 121500 <__cxa_atexit@plt+0x114600> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 121520 <__cxa_atexit@plt+0x114620> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ ldr r7, [r3, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrbeq r5, [pc], #148 @ 121538 <__cxa_atexit@plt+0x114638> │ │ │ │ + ldrbeq r4, [pc], #148 @ 121538 <__cxa_atexit@plt+0x114638> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 4c28f0 <__cxa_atexit@plt+0x4b59f0> │ │ │ │ - ldrbeq r5, [pc], #332 @ 121554 <__cxa_atexit@plt+0x114654> │ │ │ │ + b 1309400 <__cxa_atexit@plt+0x12fc500> │ │ │ │ + ldrbeq r4, [pc], #332 @ 121554 <__cxa_atexit@plt+0x114654> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1215bc <__cxa_atexit@plt+0x1146bc> │ │ │ │ ldr lr, [pc, #88] @ 1215c8 <__cxa_atexit@plt+0x1146c8> │ │ │ │ @@ -283055,16 +283055,16 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq fp, [r5, #-276] @ 0xfffffeec │ │ │ │ - ldrbeq r5, [pc], #200 @ 1215d8 <__cxa_atexit@plt+0x1146d8> │ │ │ │ + ldreq sl, [r5, #-284] @ 0xfffffee4 │ │ │ │ + ldrbeq r4, [pc], #200 @ 1215d8 <__cxa_atexit@plt+0x1146d8> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 121618 <__cxa_atexit@plt+0x114718> │ │ │ │ @@ -283073,15 +283073,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1216dc <__cxa_atexit@plt+0x1147dc> │ │ │ │ ldr r3, [pc, #292] @ 121730 <__cxa_atexit@plt+0x114830> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 27e4d8 <__cxa_atexit@plt+0x2715d8> │ │ │ │ + b 10c5e30 <__cxa_atexit@plt+0x10b8f30> │ │ │ │ ldr r3, [pc, #252] @ 12171c <__cxa_atexit@plt+0x11481c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r1, #4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1216e4 <__cxa_atexit@plt+0x1147e4> │ │ │ │ ldr r3, [pc, #232] @ 121720 <__cxa_atexit@plt+0x114820> │ │ │ │ @@ -283138,44 +283138,44 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 121728 <__cxa_atexit@plt+0x114828> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ - ldreq fp, [r5, #-1032] @ 0xfffffbf8 │ │ │ │ - ldreq fp, [r5, #-832] @ 0xfffffcc0 │ │ │ │ + ldreq sl, [r5, #-1040] @ 0xfffffbf0 │ │ │ │ + ldreq sl, [r5, #-840] @ 0xfffffcb8 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - ldreq fp, [r5, #-632] @ 0xfffffd88 │ │ │ │ - ldreq fp, [r5, #-176] @ 0xffffff50 │ │ │ │ - ldreq fp, [r5, #-612] @ 0xfffffd9c │ │ │ │ - ldreq fp, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldreq fp, [r5, #-564] @ 0xfffffdcc │ │ │ │ - ldrbeq r4, [pc], #3904 @ 121750 <__cxa_atexit@plt+0x114850> │ │ │ │ + ldreq sl, [r5, #-640] @ 0xfffffd80 │ │ │ │ + ldreq sl, [r5, #-184] @ 0xffffff48 │ │ │ │ + ldreq sl, [r5, #-620] @ 0xfffffd94 │ │ │ │ + ldreq sl, [r5, #-60] @ 0xffffffc4 │ │ │ │ + ldreq sl, [r5, #-572] @ 0xfffffdc4 │ │ │ │ + ldrbeq r3, [pc], #3904 @ 121750 <__cxa_atexit@plt+0x114850> │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 12176c <__cxa_atexit@plt+0x11486c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 27e4d8 <__cxa_atexit@plt+0x2715d8> │ │ │ │ + b 10c5e30 <__cxa_atexit@plt+0x10b8f30> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbeq r4, [pc], #3644 @ 121778 <__cxa_atexit@plt+0x114878> │ │ │ │ + ldrbeq r3, [pc], #3644 @ 121778 <__cxa_atexit@plt+0x114878> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 121790 <__cxa_atexit@plt+0x114890> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 283268 <__cxa_atexit@plt+0x276368> │ │ │ │ + b 10cabc0 <__cxa_atexit@plt+0x10bdcc0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -283208,21 +283208,21 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r2, r7, sl} │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq fp, [r5, #-296] @ 0xfffffed8 │ │ │ │ - ldreq sl, [r5, #-3936] @ 0xfffff0a0 │ │ │ │ - ldreq fp, [r5, #-276] @ 0xfffffeec │ │ │ │ - ldreq sl, [r5, #-3812] @ 0xfffff11c │ │ │ │ - ldreq fp, [r5, #-228] @ 0xffffff1c │ │ │ │ - ldrbeq r4, [pc], #3416 @ 121850 <__cxa_atexit@plt+0x114950> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq sl, [r5, #-304] @ 0xfffffed0 │ │ │ │ + ldreq r9, [r5, #-3944] @ 0xfffff098 │ │ │ │ + ldreq sl, [r5, #-284] @ 0xfffffee4 │ │ │ │ + ldreq r9, [r5, #-3820] @ 0xfffff114 │ │ │ │ + ldreq sl, [r5, #-236] @ 0xffffff14 │ │ │ │ + ldrbeq r3, [pc], #3416 @ 121850 <__cxa_atexit@plt+0x114950> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #200] @ 121924 <__cxa_atexit@plt+0x114a24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr lr, [pc, #188] @ 121928 <__cxa_atexit@plt+0x114a28> │ │ │ │ @@ -283268,23 +283268,23 @@ │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 12192c <__cxa_atexit@plt+0x114a2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldreq fp, [r5, #-484] @ 0xfffffe1c │ │ │ │ - ldreq fp, [r5, #-308] @ 0xfffffecc │ │ │ │ - ldreq fp, [r5, #-84] @ 0xffffffac │ │ │ │ - ldreq sl, [r5, #-3724] @ 0xfffff174 │ │ │ │ - ldreq fp, [r5, #-64] @ 0xffffffc0 │ │ │ │ - ldreq sl, [r5, #-3600] @ 0xfffff1f0 │ │ │ │ - ldreq fp, [r5, #-16] │ │ │ │ + ldreq sl, [r5, #-492] @ 0xfffffe14 │ │ │ │ + ldreq sl, [r5, #-316] @ 0xfffffec4 │ │ │ │ + ldreq sl, [r5, #-92] @ 0xffffffa4 │ │ │ │ + ldreq r9, [r5, #-3732] @ 0xfffff16c │ │ │ │ + ldreq sl, [r5, #-72] @ 0xffffffb8 │ │ │ │ + ldreq r9, [r5, #-3608] @ 0xfffff1e8 │ │ │ │ + ldreq sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1219d8 <__cxa_atexit@plt+0x114ad8> │ │ │ │ @@ -283316,21 +283316,21 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r2, r7, sl} │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sl, [r5, #-3960] @ 0xfffff088 │ │ │ │ - ldreq sl, [r5, #-3504] @ 0xfffff250 │ │ │ │ - ldreq sl, [r5, #-3940] @ 0xfffff09c │ │ │ │ - ldreq sl, [r5, #-3380] @ 0xfffff2cc │ │ │ │ - ldreq sl, [r5, #-3892] @ 0xfffff0cc │ │ │ │ - ldrbeq r4, [pc], #3232 @ 121a00 <__cxa_atexit@plt+0x114b00> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r9, [r5, #-3968] @ 0xfffff080 │ │ │ │ + ldreq r9, [r5, #-3512] @ 0xfffff248 │ │ │ │ + ldreq r9, [r5, #-3948] @ 0xfffff094 │ │ │ │ + ldreq r9, [r5, #-3388] @ 0xfffff2c4 │ │ │ │ + ldreq r9, [r5, #-3900] @ 0xfffff0c4 │ │ │ │ + ldrbeq r3, [pc], #3232 @ 121a00 <__cxa_atexit@plt+0x114b00> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #28 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 121ae4 <__cxa_atexit@plt+0x114be4> │ │ │ │ ldr lr, [pc, #232] @ 121b00 <__cxa_atexit@plt+0x114c00> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -283387,22 +283387,22 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq sl, [r5, #-3176] @ 0xfffff398 │ │ │ │ - ldreq sl, [r5, #-3156] @ 0xfffff3ac │ │ │ │ + ldreq r9, [r5, #-3184] @ 0xfffff390 │ │ │ │ + ldreq r9, [r5, #-3164] @ 0xfffff3a4 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ - ldreq sl, [r5, #-3092] @ 0xfffff3ec │ │ │ │ - ldreq sl, [r5, #-3040] @ 0xfffff420 │ │ │ │ - ldrbeq r4, [pc], #2944 @ 121b20 <__cxa_atexit@plt+0x114c20> │ │ │ │ + ldreq r9, [r5, #-3100] @ 0xfffff3e4 │ │ │ │ + ldreq r9, [r5, #-3048] @ 0xfffff418 │ │ │ │ + ldrbeq r3, [pc], #2944 @ 121b20 <__cxa_atexit@plt+0x114c20> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 121b44 <__cxa_atexit@plt+0x114c44> │ │ │ │ ldr r7, [pc, #128] @ 121bb8 <__cxa_atexit@plt+0x114cb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -283433,20 +283433,20 @@ │ │ │ │ str lr, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sl, [r5, #-2948] @ 0xfffff47c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r9, [r5, #-2956] @ 0xfffff474 │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ - ldreq sl, [r5, #-2896] @ 0xfffff4b0 │ │ │ │ - ldreq sl, [r5, #-2844] @ 0xfffff4e4 │ │ │ │ - ldrbeq r4, [pc], #2832 @ 121bd0 <__cxa_atexit@plt+0x114cd0> │ │ │ │ + ldreq r9, [r5, #-2904] @ 0xfffff4a8 │ │ │ │ + ldreq r9, [r5, #-2852] @ 0xfffff4dc │ │ │ │ + ldrbeq r3, [pc], #2832 @ 121bd0 <__cxa_atexit@plt+0x114cd0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 121c60 <__cxa_atexit@plt+0x114d60> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -283482,17 +283482,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r5, #-2728] @ 0xfffff558 │ │ │ │ + ldreq r9, [r5, #-2736] @ 0xfffff550 │ │ │ │ andeq r2, r0, r4, lsl r9 │ │ │ │ - ldrbeq r4, [pc], #2632 @ 121c88 <__cxa_atexit@plt+0x114d88> │ │ │ │ + ldrbeq r3, [pc], #2632 @ 121c88 <__cxa_atexit@plt+0x114d88> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 121cb8 <__cxa_atexit@plt+0x114db8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -283500,16 +283500,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 124260 <__cxa_atexit@plt+0x117360> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r5, #-2548] @ 0xfffff60c │ │ │ │ - ldrbeq r4, [pc], #2548 @ 121ccc <__cxa_atexit@plt+0x114dcc> │ │ │ │ + ldreq r9, [r5, #-2556] @ 0xfffff604 │ │ │ │ + ldrbeq r3, [pc], #2548 @ 121ccc <__cxa_atexit@plt+0x114dcc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 121cfc <__cxa_atexit@plt+0x114dfc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -283517,16 +283517,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 123ec0 <__cxa_atexit@plt+0x116fc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [r5, #-2480] @ 0xfffff650 │ │ │ │ - ldrbeq r4, [pc], #2152 @ 121d10 <__cxa_atexit@plt+0x114e10> │ │ │ │ + ldreq r9, [r5, #-2488] @ 0xfffff648 │ │ │ │ + ldrbeq r3, [pc], #2152 @ 121d10 <__cxa_atexit@plt+0x114e10> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 121dbc <__cxa_atexit@plt+0x114ebc> │ │ │ │ ldr r1, [pc, #156] @ 121dc8 <__cxa_atexit@plt+0x114ec8> │ │ │ │ @@ -283557,29 +283557,29 @@ │ │ │ │ add r1, r5, #12 │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ ldr r3, [pc, #64] @ 121dd8 <__cxa_atexit@plt+0x114ed8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r2, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 154beb4 <__cxa_atexit@plt+0x153efb4> │ │ │ │ + b 3fec64 <__cxa_atexit@plt+0x3f1d64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq sl, [r5, #-2396] @ 0xfffff6a4 │ │ │ │ + ldreq r9, [r5, #-2404] @ 0xfffff69c │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldrbeq r4, [pc], #1240 @ 121ddc <__cxa_atexit@plt+0x114edc> │ │ │ │ - ldreq sl, [r5, #-2860] @ 0xfffff4d4 │ │ │ │ - ldrbeq r4, [pc], #1940 @ 121de4 <__cxa_atexit@plt+0x114ee4> │ │ │ │ + ldrbeq r3, [pc], #1240 @ 121ddc <__cxa_atexit@plt+0x114edc> │ │ │ │ + ldreq r9, [r5, #-2868] @ 0xfffff4cc │ │ │ │ + ldrbeq r3, [pc], #1940 @ 121de4 <__cxa_atexit@plt+0x114ee4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 121e44 <__cxa_atexit@plt+0x114f44> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr lr, [pc, #76] @ 121e4c <__cxa_atexit@plt+0x114f4c> │ │ │ │ @@ -283596,20 +283596,20 @@ │ │ │ │ stmda r5, {r2, r3, r8} │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r3, [pc, #32] @ 121e54 <__cxa_atexit@plt+0x114f54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r9, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 154beb4 <__cxa_atexit@plt+0x153efb4> │ │ │ │ + b 3fec64 <__cxa_atexit@plt+0x3f1d64> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrbeq r4, [pc], #1096 @ 121e58 <__cxa_atexit@plt+0x114f58> │ │ │ │ - ldreq sl, [r5, #-2704] @ 0xfffff570 │ │ │ │ + ldrbeq r3, [pc], #1096 @ 121e58 <__cxa_atexit@plt+0x114f58> │ │ │ │ + ldreq r9, [r5, #-2712] @ 0xfffff568 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ strb r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -283641,18 +283641,18 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 121f04 <__cxa_atexit@plt+0x115004> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq sl, [r5, #-2628] @ 0xfffff5bc │ │ │ │ - ldreq sl, [r5, #-2620] @ 0xfffff5c4 │ │ │ │ - ldreq sl, [r5, #-3584] @ 0xfffff200 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r9, [r5, #-2636] @ 0xfffff5b4 │ │ │ │ + ldreq r9, [r5, #-2628] @ 0xfffff5bc │ │ │ │ + ldreq r9, [r5, #-3592] @ 0xfffff1f8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -283683,20 +283683,20 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 121fac <__cxa_atexit@plt+0x1150ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq sl, [r5, #-2460] @ 0xfffff664 │ │ │ │ - ldreq sl, [r5, #-2452] @ 0xfffff66c │ │ │ │ - ldreq sl, [r5, #-3412] @ 0xfffff2ac │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r9, [r5, #-2468] @ 0xfffff65c │ │ │ │ + ldreq r9, [r5, #-2460] @ 0xfffff664 │ │ │ │ + ldreq r9, [r5, #-3420] @ 0xfffff2a4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - ldrbeq r4, [pc], #1800 @ 121fb8 <__cxa_atexit@plt+0x1150b8> │ │ │ │ + ldrbeq r3, [pc], #1800 @ 121fb8 <__cxa_atexit@plt+0x1150b8> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 122098 <__cxa_atexit@plt+0x115198> │ │ │ │ ldr lr, [pc, #208] @ 1220a4 <__cxa_atexit@plt+0x1151a4> │ │ │ │ @@ -283730,42 +283730,42 @@ │ │ │ │ str r0, [r5, #16] │ │ │ │ str lr, [r5, #20] │ │ │ │ ldr r3, [pc, #104] @ 1220b4 <__cxa_atexit@plt+0x1151b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r9, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 154beb4 <__cxa_atexit@plt+0x153efb4> │ │ │ │ + b 3fec64 <__cxa_atexit@plt+0x3f1d64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #72] @ 1220b8 <__cxa_atexit@plt+0x1151b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #68] @ 1220bc <__cxa_atexit@plt+0x1151bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r5, {r1, r2, r8, lr} │ │ │ │ ldr r2, [pc, #56] @ 1220c0 <__cxa_atexit@plt+0x1151c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 154beb4 <__cxa_atexit@plt+0x153efb4> │ │ │ │ + b 3fec64 <__cxa_atexit@plt+0x3f1d64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldreq sl, [r5, #-1712] @ 0xfffff950 │ │ │ │ + ldreq r9, [r5, #-1720] @ 0xfffff948 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - ldrbeq r4, [pc], #556 @ 1220b8 <__cxa_atexit@plt+0x1151b8> │ │ │ │ - ldreq sl, [r5, #-2168] @ 0xfffff788 │ │ │ │ + ldrbeq r3, [pc], #556 @ 1220b8 <__cxa_atexit@plt+0x1151b8> │ │ │ │ + ldreq r9, [r5, #-2176] @ 0xfffff780 │ │ │ │ andeq r0, r0, r0, asr #20 │ │ │ │ - ldrbeq r4, [pc], #484 @ 1220c4 <__cxa_atexit@plt+0x1151c4> │ │ │ │ - ldreq sl, [r5, #-2108] @ 0xfffff7c4 │ │ │ │ - ldrbeq r4, [pc], #1524 @ 1220cc <__cxa_atexit@plt+0x1151cc> │ │ │ │ + ldrbeq r3, [pc], #484 @ 1220c4 <__cxa_atexit@plt+0x1151c4> │ │ │ │ + ldreq r9, [r5, #-2116] @ 0xfffff7bc │ │ │ │ + ldrbeq r3, [pc], #1524 @ 1220cc <__cxa_atexit@plt+0x1151cc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldrb r2, [r3, #7] │ │ │ │ @@ -283793,20 +283793,20 @@ │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r5, [pc, #28] @ 122160 <__cxa_atexit@plt+0x115260> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b 154beb4 <__cxa_atexit@plt+0x153efb4> │ │ │ │ + b 3fec64 <__cxa_atexit@plt+0x3f1d64> │ │ │ │ muleq r0, r0, r9 │ │ │ │ - ldrbeq r4, [pc], #292 @ 122164 <__cxa_atexit@plt+0x115264> │ │ │ │ - ldreq sl, [r5, #-1920] @ 0xfffff880 │ │ │ │ + ldrbeq r3, [pc], #292 @ 122164 <__cxa_atexit@plt+0x115264> │ │ │ │ + ldreq r9, [r5, #-1928] @ 0xfffff878 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbeq r4, [pc], #1344 @ 122170 <__cxa_atexit@plt+0x115270> │ │ │ │ + ldrbeq r3, [pc], #1344 @ 122170 <__cxa_atexit@plt+0x115270> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ strb r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -283838,28 +283838,28 @@ │ │ │ │ str sl, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ ldr r2, [pc, #56] @ 122234 <__cxa_atexit@plt+0x115334> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ sub r8, r6, #15 │ │ │ │ - b 282fb8 <__cxa_atexit@plt+0x2760b8> │ │ │ │ + b 10ca910 <__cxa_atexit@plt+0x10bda10> │ │ │ │ ldr r3, [pc, #36] @ 122238 <__cxa_atexit@plt+0x115338> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ - ldreq sl, [r5, #-1328] @ 0xfffffad0 │ │ │ │ - ldreq sl, [r5, #-1796] @ 0xfffff8fc │ │ │ │ - ldreq sl, [r5, #-1740] @ 0xfffff934 │ │ │ │ + ldreq r9, [r5, #-1336] @ 0xfffffac8 │ │ │ │ + ldreq r9, [r5, #-1804] @ 0xfffff8f4 │ │ │ │ + ldreq r9, [r5, #-1748] @ 0xfffff92c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbeq r4, [pc], #1132 @ 122244 <__cxa_atexit@plt+0x115344> │ │ │ │ + ldrbeq r3, [pc], #1132 @ 122244 <__cxa_atexit@plt+0x115344> │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1222e0 <__cxa_atexit@plt+0x1153e0> │ │ │ │ @@ -283891,26 +283891,26 @@ │ │ │ │ str r3, [r3, #16] │ │ │ │ ldr r2, [pc, #60] @ 122308 <__cxa_atexit@plt+0x115408> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #20] │ │ │ │ str fp, [r3, #24] │ │ │ │ sub r8, r6, #15 │ │ │ │ mov fp, r9 │ │ │ │ - b 282fb8 <__cxa_atexit@plt+0x2760b8> │ │ │ │ + b 10ca910 <__cxa_atexit@plt+0x10bda10> │ │ │ │ ldr r3, [pc, #36] @ 12230c <__cxa_atexit@plt+0x11540c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ - ldreq sl, [r5, #-1608] @ 0xfffff9b8 │ │ │ │ - ldreq sl, [r5, #-1076] @ 0xfffffbcc │ │ │ │ - ldreq sl, [r5, #-1532] @ 0xfffffa04 │ │ │ │ + ldreq r9, [r5, #-1616] @ 0xfffff9b0 │ │ │ │ + ldreq r9, [r5, #-1084] @ 0xfffffbc4 │ │ │ │ + ldreq r9, [r5, #-1540] @ 0xfffff9fc │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ and r1, r2, #3 │ │ │ │ @@ -283993,25 +283993,25 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #80 @ 0x50 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - ldreq sl, [r5, #-1320] @ 0xfffffad8 │ │ │ │ - ldreq sl, [r5, #-1304] @ 0xfffffae8 │ │ │ │ - ldreq sl, [r5, #-1328] @ 0xfffffad0 │ │ │ │ - ldreq sl, [r5, #-872] @ 0xfffffc98 │ │ │ │ - ldreq sl, [r5, #-1308] @ 0xfffffae4 │ │ │ │ - ldreq sl, [r5, #-1256] @ 0xfffffb18 │ │ │ │ - ldreq sl, [r5, #-720] @ 0xfffffd30 │ │ │ │ - ldreq sl, [r5, #-1236] @ 0xfffffb2c │ │ │ │ + ldreq r9, [r5, #-1328] @ 0xfffffad0 │ │ │ │ + ldreq r9, [r5, #-1312] @ 0xfffffae0 │ │ │ │ + ldreq r9, [r5, #-1336] @ 0xfffffac8 │ │ │ │ + ldreq r9, [r5, #-880] @ 0xfffffc90 │ │ │ │ + ldreq r9, [r5, #-1316] @ 0xfffffadc │ │ │ │ + ldreq r9, [r5, #-1264] @ 0xfffffb10 │ │ │ │ + ldreq r9, [r5, #-728] @ 0xfffffd28 │ │ │ │ + ldreq r9, [r5, #-1244] @ 0xfffffb24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1225c4 <__cxa_atexit@plt+0x1156c4> │ │ │ │ @@ -284156,38 +284156,38 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #84 @ 0x54 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r6, #88 @ 0x58 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ muleq r0, ip, r2 │ │ │ │ - ldreq sl, [r5, #-708] @ 0xfffffd3c │ │ │ │ - ldreq sl, [r5, #-252] @ 0xffffff04 │ │ │ │ - ldreq sl, [r5, #-648] @ 0xfffffd78 │ │ │ │ - ldreq sl, [r5, #-656] @ 0xfffffd70 │ │ │ │ - ldreq sl, [r5, #-1472] @ 0xfffffa40 │ │ │ │ - ldreq sl, [r5, #-568] @ 0xfffffdc8 │ │ │ │ - ldreq sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldreq sl, [r5, #-556] @ 0xfffffdd4 │ │ │ │ - ldreq sl, [r5, #-1856] @ 0xfffff8c0 │ │ │ │ - ldreq sl, [r5, #-940] @ 0xfffffc54 │ │ │ │ - ldreq sl, [r5, #-960] @ 0xfffffc40 │ │ │ │ - ldreq sl, [r5, #-504] @ 0xfffffe08 │ │ │ │ - ldreq sl, [r5, #-900] @ 0xfffffc7c │ │ │ │ - ldreq sl, [r5, #-364] @ 0xfffffe94 │ │ │ │ - ldreq sl, [r5, #-896] @ 0xfffffc80 │ │ │ │ - ldreq sl, [r5, #-848] @ 0xfffffcb0 │ │ │ │ + ldreq r9, [r5, #-716] @ 0xfffffd34 │ │ │ │ + ldreq r9, [r5, #-260] @ 0xfffffefc │ │ │ │ + ldreq r9, [r5, #-656] @ 0xfffffd70 │ │ │ │ + ldreq r9, [r5, #-664] @ 0xfffffd68 │ │ │ │ + ldreq r9, [r5, #-1480] @ 0xfffffa38 │ │ │ │ + ldreq r9, [r5, #-576] @ 0xfffffdc0 │ │ │ │ + ldreq r9, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldreq r9, [r5, #-564] @ 0xfffffdcc │ │ │ │ + ldreq r9, [r5, #-1864] @ 0xfffff8b8 │ │ │ │ + ldreq r9, [r5, #-948] @ 0xfffffc4c │ │ │ │ + ldreq r9, [r5, #-968] @ 0xfffffc38 │ │ │ │ + ldreq r9, [r5, #-512] @ 0xfffffe00 │ │ │ │ + ldreq r9, [r5, #-908] @ 0xfffffc74 │ │ │ │ + ldreq r9, [r5, #-372] @ 0xfffffe8c │ │ │ │ + ldreq r9, [r5, #-904] @ 0xfffffc78 │ │ │ │ + ldreq r9, [r5, #-856] @ 0xfffffca8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -284242,23 +284242,23 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sl, [r5, #-324] @ 0xfffffebc │ │ │ │ - ldreq r9, [r5, #-3960] @ 0xfffff088 │ │ │ │ - ldreq sl, [r5, #-292] @ 0xfffffedc │ │ │ │ - ldreq sl, [r5, #-236] @ 0xffffff14 │ │ │ │ - ldreq sl, [r5, #-1096] @ 0xfffffbb8 │ │ │ │ - ldreq sl, [r5, #-192] @ 0xffffff40 │ │ │ │ - ldreq r9, [r5, #-3748] @ 0xfffff15c │ │ │ │ - ldreq sl, [r5, #-184] @ 0xffffff48 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r9, [r5, #-332] @ 0xfffffeb4 │ │ │ │ + ldreq r8, [r5, #-3968] @ 0xfffff080 │ │ │ │ + ldreq r9, [r5, #-300] @ 0xfffffed4 │ │ │ │ + ldreq r9, [r5, #-244] @ 0xffffff0c │ │ │ │ + ldreq r9, [r5, #-1104] @ 0xfffffbb0 │ │ │ │ + ldreq r9, [r5, #-200] @ 0xffffff38 │ │ │ │ + ldreq r8, [r5, #-3756] @ 0xfffff154 │ │ │ │ + ldreq r9, [r5, #-192] @ 0xffffff40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 122970 <__cxa_atexit@plt+0x115a70> │ │ │ │ @@ -284314,23 +284314,23 @@ │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldm sp, {r4, fp} │ │ │ │ bx ip │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq sl, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldreq r9, [r5, #-3688] @ 0xfffff198 │ │ │ │ - ldreq r9, [r5, #-4084] @ 0xfffff00c │ │ │ │ - ldreq r9, [r5, #-4088] @ 0xfffff008 │ │ │ │ - ldreq sl, [r5, #-808] @ 0xfffffcd8 │ │ │ │ - ldreq r9, [r5, #-4000] @ 0xfffff060 │ │ │ │ - ldreq r9, [r5, #-3464] @ 0xfffff278 │ │ │ │ - ldreq r9, [r5, #-3992] @ 0xfffff068 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r9, [r5, #-56] @ 0xffffffc8 │ │ │ │ + ldreq r8, [r5, #-3696] @ 0xfffff190 │ │ │ │ + ldreq r8, [r5, #-4092] @ 0xfffff004 │ │ │ │ + ldreq r9, [r5, #-0] │ │ │ │ + ldreq r9, [r5, #-816] @ 0xfffffcd0 │ │ │ │ + ldreq r8, [r5, #-4008] @ 0xfffff058 │ │ │ │ + ldreq r8, [r5, #-3472] @ 0xfffff270 │ │ │ │ + ldreq r8, [r5, #-4000] @ 0xfffff060 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 122a7c <__cxa_atexit@plt+0x115b7c> │ │ │ │ @@ -284381,24 +284381,24 @@ │ │ │ │ str lr, [r3, #60] @ 0x3c │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [r5, #-3832] @ 0xfffff108 │ │ │ │ - ldreq r9, [r5, #-3816] @ 0xfffff118 │ │ │ │ - ldreq r9, [r5, #-3840] @ 0xfffff100 │ │ │ │ - ldreq r9, [r5, #-3384] @ 0xfffff2c8 │ │ │ │ - ldreq r9, [r5, #-3820] @ 0xfffff114 │ │ │ │ - ldreq r9, [r5, #-3768] @ 0xfffff148 │ │ │ │ - ldreq r9, [r5, #-3232] @ 0xfffff360 │ │ │ │ - ldreq r9, [r5, #-3748] @ 0xfffff15c │ │ │ │ - ldrbeq r3, [pc], #2732 @ 122ab0 <__cxa_atexit@plt+0x115bb0> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [r5, #-3840] @ 0xfffff100 │ │ │ │ + ldreq r8, [r5, #-3824] @ 0xfffff110 │ │ │ │ + ldreq r8, [r5, #-3848] @ 0xfffff0f8 │ │ │ │ + ldreq r8, [r5, #-3392] @ 0xfffff2c0 │ │ │ │ + ldreq r8, [r5, #-3828] @ 0xfffff10c │ │ │ │ + ldreq r8, [r5, #-3776] @ 0xfffff140 │ │ │ │ + ldreq r8, [r5, #-3240] @ 0xfffff358 │ │ │ │ + ldreq r8, [r5, #-3756] @ 0xfffff154 │ │ │ │ + ldrbeq r2, [pc], #2732 @ 122ab0 <__cxa_atexit@plt+0x115bb0> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ strb r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -284424,27 +284424,27 @@ │ │ │ │ strb sl, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ sub r8, r6, #15 │ │ │ │ - b 282fb8 <__cxa_atexit@plt+0x2760b8> │ │ │ │ + b 10ca910 <__cxa_atexit@plt+0x10bda10> │ │ │ │ ldr r3, [pc, #32] @ 122b5c <__cxa_atexit@plt+0x115c5c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r9, [r5, #-3568] @ 0xfffff210 │ │ │ │ - ldreq r9, [r5, #-3560] @ 0xfffff218 │ │ │ │ - ldreq r9, [r5, #-3128] @ 0xfffff3c8 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r8, [r5, #-3576] @ 0xfffff208 │ │ │ │ + ldreq r8, [r5, #-3568] @ 0xfffff210 │ │ │ │ + ldreq r8, [r5, #-3136] @ 0xfffff3c0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrbeq r3, [pc], #2548 @ 122b68 <__cxa_atexit@plt+0x115c68> │ │ │ │ + ldrbeq r2, [pc], #2548 @ 122b68 <__cxa_atexit@plt+0x115c68> │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 122be4 <__cxa_atexit@plt+0x115ce4> │ │ │ │ @@ -284468,25 +284468,25 @@ │ │ │ │ strb r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r8, r6, #15 │ │ │ │ - b 282fb8 <__cxa_atexit@plt+0x2760b8> │ │ │ │ + b 10ca910 <__cxa_atexit@plt+0x10bda10> │ │ │ │ ldr r3, [pc, #32] @ 122c0c <__cxa_atexit@plt+0x115d0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq r9, [r5, #-3384] @ 0xfffff2c8 │ │ │ │ - ldreq r9, [r5, #-3376] @ 0xfffff2d0 │ │ │ │ - ldreq r9, [r5, #-2944] @ 0xfffff480 │ │ │ │ + ldreq r8, [r5, #-3392] @ 0xfffff2c0 │ │ │ │ + ldreq r8, [r5, #-3384] @ 0xfffff2c8 │ │ │ │ + ldreq r8, [r5, #-2952] @ 0xfffff478 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ and r1, r2, #3 │ │ │ │ @@ -284569,25 +284569,25 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #80 @ 0x50 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - ldreq r9, [r5, #-3112] @ 0xfffff3d8 │ │ │ │ - ldreq r9, [r5, #-3096] @ 0xfffff3e8 │ │ │ │ - ldreq r9, [r5, #-3120] @ 0xfffff3d0 │ │ │ │ - ldreq r9, [r5, #-2664] @ 0xfffff598 │ │ │ │ - ldreq r9, [r5, #-3100] @ 0xfffff3e4 │ │ │ │ - ldreq r9, [r5, #-3048] @ 0xfffff418 │ │ │ │ - ldreq r9, [r5, #-2512] @ 0xfffff630 │ │ │ │ - ldreq r9, [r5, #-3028] @ 0xfffff42c │ │ │ │ + ldreq r8, [r5, #-3120] @ 0xfffff3d0 │ │ │ │ + ldreq r8, [r5, #-3104] @ 0xfffff3e0 │ │ │ │ + ldreq r8, [r5, #-3128] @ 0xfffff3c8 │ │ │ │ + ldreq r8, [r5, #-2672] @ 0xfffff590 │ │ │ │ + ldreq r8, [r5, #-3108] @ 0xfffff3dc │ │ │ │ + ldreq r8, [r5, #-3056] @ 0xfffff410 │ │ │ │ + ldreq r8, [r5, #-2520] @ 0xfffff628 │ │ │ │ + ldreq r8, [r5, #-3036] @ 0xfffff424 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 122ec4 <__cxa_atexit@plt+0x115fc4> │ │ │ │ @@ -284732,38 +284732,38 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #84 @ 0x54 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r6, #88 @ 0x58 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ muleq r0, ip, r2 │ │ │ │ - ldreq r9, [r5, #-2500] @ 0xfffff63c │ │ │ │ - ldreq r9, [r5, #-2044] @ 0xfffff804 │ │ │ │ - ldreq r9, [r5, #-2440] @ 0xfffff678 │ │ │ │ - ldreq r9, [r5, #-2448] @ 0xfffff670 │ │ │ │ - ldreq r9, [r5, #-3264] @ 0xfffff340 │ │ │ │ - ldreq r9, [r5, #-2360] @ 0xfffff6c8 │ │ │ │ - ldreq r9, [r5, #-1820] @ 0xfffff8e4 │ │ │ │ - ldreq r9, [r5, #-2348] @ 0xfffff6d4 │ │ │ │ - ldreq r9, [r5, #-3648] @ 0xfffff1c0 │ │ │ │ - ldreq r9, [r5, #-2732] @ 0xfffff554 │ │ │ │ - ldreq r9, [r5, #-2752] @ 0xfffff540 │ │ │ │ - ldreq r9, [r5, #-2296] @ 0xfffff708 │ │ │ │ - ldreq r9, [r5, #-2692] @ 0xfffff57c │ │ │ │ - ldreq r9, [r5, #-2156] @ 0xfffff794 │ │ │ │ - ldreq r9, [r5, #-2688] @ 0xfffff580 │ │ │ │ - ldreq r9, [r5, #-2640] @ 0xfffff5b0 │ │ │ │ + ldreq r8, [r5, #-2508] @ 0xfffff634 │ │ │ │ + ldreq r8, [r5, #-2052] @ 0xfffff7fc │ │ │ │ + ldreq r8, [r5, #-2448] @ 0xfffff670 │ │ │ │ + ldreq r8, [r5, #-2456] @ 0xfffff668 │ │ │ │ + ldreq r8, [r5, #-3272] @ 0xfffff338 │ │ │ │ + ldreq r8, [r5, #-2368] @ 0xfffff6c0 │ │ │ │ + ldreq r8, [r5, #-1828] @ 0xfffff8dc │ │ │ │ + ldreq r8, [r5, #-2356] @ 0xfffff6cc │ │ │ │ + ldreq r8, [r5, #-3656] @ 0xfffff1b8 │ │ │ │ + ldreq r8, [r5, #-2740] @ 0xfffff54c │ │ │ │ + ldreq r8, [r5, #-2760] @ 0xfffff538 │ │ │ │ + ldreq r8, [r5, #-2304] @ 0xfffff700 │ │ │ │ + ldreq r8, [r5, #-2700] @ 0xfffff574 │ │ │ │ + ldreq r8, [r5, #-2164] @ 0xfffff78c │ │ │ │ + ldreq r8, [r5, #-2696] @ 0xfffff578 │ │ │ │ + ldreq r8, [r5, #-2648] @ 0xfffff5a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -284818,23 +284818,23 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [r5, #-2116] @ 0xfffff7bc │ │ │ │ - ldreq r9, [r5, #-1656] @ 0xfffff988 │ │ │ │ - ldreq r9, [r5, #-2084] @ 0xfffff7dc │ │ │ │ - ldreq r9, [r5, #-2028] @ 0xfffff814 │ │ │ │ - ldreq r9, [r5, #-2888] @ 0xfffff4b8 │ │ │ │ - ldreq r9, [r5, #-1984] @ 0xfffff840 │ │ │ │ - ldreq r9, [r5, #-1444] @ 0xfffffa5c │ │ │ │ - ldreq r9, [r5, #-1976] @ 0xfffff848 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [r5, #-2124] @ 0xfffff7b4 │ │ │ │ + ldreq r8, [r5, #-1664] @ 0xfffff980 │ │ │ │ + ldreq r8, [r5, #-2092] @ 0xfffff7d4 │ │ │ │ + ldreq r8, [r5, #-2036] @ 0xfffff80c │ │ │ │ + ldreq r8, [r5, #-2896] @ 0xfffff4b0 │ │ │ │ + ldreq r8, [r5, #-1992] @ 0xfffff838 │ │ │ │ + ldreq r8, [r5, #-1452] @ 0xfffffa54 │ │ │ │ + ldreq r8, [r5, #-1984] @ 0xfffff840 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 123270 <__cxa_atexit@plt+0x116370> │ │ │ │ @@ -284890,23 +284890,23 @@ │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldm sp, {r4, fp} │ │ │ │ bx ip │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [r5, #-1840] @ 0xfffff8d0 │ │ │ │ - ldreq r9, [r5, #-1384] @ 0xfffffa98 │ │ │ │ - ldreq r9, [r5, #-1780] @ 0xfffff90c │ │ │ │ - ldreq r9, [r5, #-1784] @ 0xfffff908 │ │ │ │ - ldreq r9, [r5, #-2600] @ 0xfffff5d8 │ │ │ │ - ldreq r9, [r5, #-1696] @ 0xfffff960 │ │ │ │ - ldreq r9, [r5, #-1160] @ 0xfffffb78 │ │ │ │ - ldreq r9, [r5, #-1688] @ 0xfffff968 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [r5, #-1848] @ 0xfffff8c8 │ │ │ │ + ldreq r8, [r5, #-1392] @ 0xfffffa90 │ │ │ │ + ldreq r8, [r5, #-1788] @ 0xfffff904 │ │ │ │ + ldreq r8, [r5, #-1792] @ 0xfffff900 │ │ │ │ + ldreq r8, [r5, #-2608] @ 0xfffff5d0 │ │ │ │ + ldreq r8, [r5, #-1704] @ 0xfffff958 │ │ │ │ + ldreq r8, [r5, #-1168] @ 0xfffffb70 │ │ │ │ + ldreq r8, [r5, #-1696] @ 0xfffff960 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12337c <__cxa_atexit@plt+0x11647c> │ │ │ │ @@ -284957,24 +284957,24 @@ │ │ │ │ str lr, [r3, #60] @ 0x3c │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [r5, #-1528] @ 0xfffffa08 │ │ │ │ - ldreq r9, [r5, #-1512] @ 0xfffffa18 │ │ │ │ - ldreq r9, [r5, #-1536] @ 0xfffffa00 │ │ │ │ - ldreq r9, [r5, #-1080] @ 0xfffffbc8 │ │ │ │ - ldreq r9, [r5, #-1516] @ 0xfffffa14 │ │ │ │ - ldreq r9, [r5, #-1464] @ 0xfffffa48 │ │ │ │ - ldreq r9, [r5, #-928] @ 0xfffffc60 │ │ │ │ - ldreq r9, [r5, #-1444] @ 0xfffffa5c │ │ │ │ - ldrbeq r3, [pc], #784 @ 1233b0 <__cxa_atexit@plt+0x1164b0> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [r5, #-1536] @ 0xfffffa00 │ │ │ │ + ldreq r8, [r5, #-1520] @ 0xfffffa10 │ │ │ │ + ldreq r8, [r5, #-1544] @ 0xfffff9f8 │ │ │ │ + ldreq r8, [r5, #-1088] @ 0xfffffbc0 │ │ │ │ + ldreq r8, [r5, #-1524] @ 0xfffffa0c │ │ │ │ + ldreq r8, [r5, #-1472] @ 0xfffffa40 │ │ │ │ + ldreq r8, [r5, #-936] @ 0xfffffc58 │ │ │ │ + ldreq r8, [r5, #-1452] @ 0xfffffa54 │ │ │ │ + ldrbeq r2, [pc], #784 @ 1233b0 <__cxa_atexit@plt+0x1164b0> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ sub lr, r5, #32 │ │ │ │ cmp fp, lr │ │ │ │ bhi 1234a8 <__cxa_atexit@plt+0x1165a8> │ │ │ │ ldr r8, [r2, #8] │ │ │ │ @@ -285037,21 +285037,21 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [r5, #-700] @ 0xfffffd44 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [r5, #-708] @ 0xfffffd3c │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffe894 │ │ │ │ @ instruction: 0xffffeb78 │ │ │ │ - ldreq r9, [r5, #-572] @ 0xfffffdc4 │ │ │ │ - ldrbeq r3, [pc], #476 @ 1234e4 <__cxa_atexit@plt+0x1165e4> │ │ │ │ + ldreq r8, [r5, #-580] @ 0xfffffdbc │ │ │ │ + ldrbeq r2, [pc], #476 @ 1234e4 <__cxa_atexit@plt+0x1165e4> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -285086,19 +285086,19 @@ │ │ │ │ bx ip │ │ │ │ add r5, r5, #24 │ │ │ │ b 123ec0 <__cxa_atexit@plt+0x116fc0> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffe7b4 │ │ │ │ @ instruction: 0xffffea98 │ │ │ │ - ldreq r9, [r5, #-348] @ 0xfffffea4 │ │ │ │ - ldrbeq r2, [pc], #4028 @ 1235a0 <__cxa_atexit@plt+0x1166a0> │ │ │ │ + ldreq r8, [r5, #-356] @ 0xfffffe9c │ │ │ │ + ldrbeq r1, [pc], #4028 @ 1235a0 <__cxa_atexit@plt+0x1166a0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1235ec <__cxa_atexit@plt+0x1166ec> │ │ │ │ ldr r2, [pc, #60] @ 1235f4 <__cxa_atexit@plt+0x1166f4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -285114,16 +285114,16 @@ │ │ │ │ b 123608 <__cxa_atexit@plt+0x116708> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r9, [r5, #-208] @ 0xffffff30 │ │ │ │ - ldrbeq r2, [pc], #3928 @ 123604 <__cxa_atexit@plt+0x116704> │ │ │ │ + ldreq r8, [r5, #-216] @ 0xffffff28 │ │ │ │ + ldrbeq r1, [pc], #3928 @ 123604 <__cxa_atexit@plt+0x116704> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr r0, [pc, #140] @ 1236a8 <__cxa_atexit@plt+0x1167a8> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -285151,26 +285151,26 @@ │ │ │ │ str r9, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ sub r8, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 282fb8 <__cxa_atexit@plt+0x2760b8> │ │ │ │ + b 10ca910 <__cxa_atexit@plt+0x10bda10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r9, [r5, #-208] @ 0xffffff30 │ │ │ │ - ldreq r9, [r5, #-608] @ 0xfffffda0 │ │ │ │ - ldrbeq r2, [pc], #3740 @ 1236c0 <__cxa_atexit@plt+0x1167c0> │ │ │ │ + ldreq r8, [r5, #-216] @ 0xffffff28 │ │ │ │ + ldreq r8, [r5, #-616] @ 0xfffffd98 │ │ │ │ + ldrbeq r1, [pc], #3740 @ 1236c0 <__cxa_atexit@plt+0x1167c0> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 123720 <__cxa_atexit@plt+0x116820> │ │ │ │ @@ -285187,21 +285187,21 @@ │ │ │ │ str lr, [r5] │ │ │ │ str r9, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ sub r8, r6, #15 │ │ │ │ - b 282fb8 <__cxa_atexit@plt+0x2760b8> │ │ │ │ + b 10ca910 <__cxa_atexit@plt+0x10bda10> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r9, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldreq r9, [r5, #-460] @ 0xfffffe34 │ │ │ │ + ldreq r8, [r5, #-68] @ 0xffffffbc │ │ │ │ + ldreq r8, [r5, #-468] @ 0xfffffe2c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 123780 <__cxa_atexit@plt+0x116880> │ │ │ │ @@ -285214,17 +285214,17 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [r5, #-1348] @ 0xfffffabc │ │ │ │ - ldrbeq r2, [pc], #3524 @ 123798 <__cxa_atexit@plt+0x116898> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [r5, #-1356] @ 0xfffffab4 │ │ │ │ + ldrbeq r1, [pc], #3524 @ 123798 <__cxa_atexit@plt+0x116898> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1237e4 <__cxa_atexit@plt+0x1168e4> │ │ │ │ ldr lr, [pc, #60] @ 1237ec <__cxa_atexit@plt+0x1168ec> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -285236,20 +285236,20 @@ │ │ │ │ ldr lr, [pc, #36] @ 1237f0 <__cxa_atexit@plt+0x1168f0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ add r1, r5, #12 │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ str r7, [r5, #24] │ │ │ │ - b 282fb8 <__cxa_atexit@plt+0x2760b8> │ │ │ │ + b 10ca910 <__cxa_atexit@plt+0x10bda10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r8, [r5, #-3792] @ 0xfffff130 │ │ │ │ - ldrbeq r2, [pc], #3424 @ 1237fc <__cxa_atexit@plt+0x1168fc> │ │ │ │ + ldreq r7, [r5, #-3800] @ 0xfffff128 │ │ │ │ + ldrbeq r1, [pc], #3424 @ 1237fc <__cxa_atexit@plt+0x1168fc> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 12383c <__cxa_atexit@plt+0x11693c> │ │ │ │ @@ -285306,22 +285306,22 @@ │ │ │ │ ldr r7, [pc, #40] @ 12390c <__cxa_atexit@plt+0x116a0c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, #32 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r9, [r5, #-100] @ 0xffffff9c │ │ │ │ - ldreq r9, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldreq r9, [r5, #-76] @ 0xffffffb4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r8, [r5, #-108] @ 0xffffff94 │ │ │ │ + ldreq r8, [r5, #-88] @ 0xffffffa8 │ │ │ │ + ldreq r8, [r5, #-84] @ 0xffffffac │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrbeq r2, [pc], #3136 @ 12391c <__cxa_atexit@plt+0x116a1c> │ │ │ │ + ldrbeq r1, [pc], #3136 @ 12391c <__cxa_atexit@plt+0x116a1c> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r1, r8} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -285380,26 +285380,26 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 123a10 <__cxa_atexit@plt+0x116b10> │ │ │ │ b 123b1c <__cxa_atexit@plt+0x116c1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r8, [r5, #-3852] @ 0xfffff0f4 │ │ │ │ - ldreq r8, [r5, #-3824] @ 0xfffff110 │ │ │ │ - ldreq r9, [r5, #-604] @ 0xfffffda4 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r7, [r5, #-3860] @ 0xfffff0ec │ │ │ │ + ldreq r7, [r5, #-3832] @ 0xfffff108 │ │ │ │ + ldreq r8, [r5, #-612] @ 0xfffffd9c │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - ldreq r8, [r5, #-3940] @ 0xfffff09c │ │ │ │ - ldreq r8, [r5, #-3920] @ 0xfffff0b0 │ │ │ │ - ldreq r9, [r5, #-704] @ 0xfffffd40 │ │ │ │ - ldrbeq r2, [pc], #2824 @ 123a54 <__cxa_atexit@plt+0x116b54> │ │ │ │ + ldreq r7, [r5, #-3948] @ 0xfffff094 │ │ │ │ + ldreq r7, [r5, #-3928] @ 0xfffff0a8 │ │ │ │ + ldreq r8, [r5, #-712] @ 0xfffffd38 │ │ │ │ + ldrbeq r1, [pc], #2824 @ 123a54 <__cxa_atexit@plt+0x116b54> │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -285434,21 +285434,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 123b0c <__cxa_atexit@plt+0x116c0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r8, [r5, #-3640] @ 0xfffff1c8 │ │ │ │ - ldreq r8, [r5, #-3636] @ 0xfffff1cc │ │ │ │ - ldreq r8, [r5, #-3628] @ 0xfffff1d4 │ │ │ │ + ldreq r7, [r5, #-3648] @ 0xfffff1c0 │ │ │ │ + ldreq r7, [r5, #-3644] @ 0xfffff1c4 │ │ │ │ + ldreq r7, [r5, #-3636] @ 0xfffff1cc │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - ldrbeq r2, [pc], #2628 @ 123b18 <__cxa_atexit@plt+0x116c18> │ │ │ │ + ldrbeq r1, [pc], #2628 @ 123b18 <__cxa_atexit@plt+0x116c18> │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 123c10 <__cxa_atexit@plt+0x116d10> │ │ │ │ @@ -285551,30 +285551,30 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ b 123cc4 <__cxa_atexit@plt+0x116dc4> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldreq r8, [r5, #-3236] @ 0xfffff35c │ │ │ │ - ldreq r8, [r5, #-2780] @ 0xfffff524 │ │ │ │ - ldreq r8, [r5, #-3216] @ 0xfffff370 │ │ │ │ - ldreq r8, [r5, #-2656] @ 0xfffff5a0 │ │ │ │ - ldreq r8, [r5, #-3168] @ 0xfffff3a0 │ │ │ │ + ldreq r7, [r5, #-3244] @ 0xfffff354 │ │ │ │ + ldreq r7, [r5, #-2788] @ 0xfffff51c │ │ │ │ + ldreq r7, [r5, #-3224] @ 0xfffff368 │ │ │ │ + ldreq r7, [r5, #-2664] @ 0xfffff598 │ │ │ │ + ldreq r7, [r5, #-3176] @ 0xfffff398 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ - ldreq r8, [r5, #-3424] @ 0xfffff2a0 │ │ │ │ - ldreq r8, [r5, #-2964] @ 0xfffff46c │ │ │ │ - ldreq r8, [r5, #-2844] @ 0xfffff4e4 │ │ │ │ - ldreq r8, [r5, #-3376] @ 0xfffff2d0 │ │ │ │ - ldreq r8, [r5, #-2840] @ 0xfffff4e8 │ │ │ │ - ldreq r8, [r5, #-3324] @ 0xfffff304 │ │ │ │ - ldrbeq r2, [pc], #2124 @ 123d10 <__cxa_atexit@plt+0x116e10> │ │ │ │ + ldreq r7, [r5, #-3432] @ 0xfffff298 │ │ │ │ + ldreq r7, [r5, #-2972] @ 0xfffff464 │ │ │ │ + ldreq r7, [r5, #-2852] @ 0xfffff4dc │ │ │ │ + ldreq r7, [r5, #-3384] @ 0xfffff2c8 │ │ │ │ + ldreq r7, [r5, #-2848] @ 0xfffff4e0 │ │ │ │ + ldreq r7, [r5, #-3332] @ 0xfffff2fc │ │ │ │ + ldrbeq r1, [pc], #2124 @ 123d10 <__cxa_atexit@plt+0x116e10> │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 123dd4 <__cxa_atexit@plt+0x116ed4> │ │ │ │ @@ -285619,22 +285619,22 @@ │ │ │ │ str fp, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff870 │ │ │ │ - ldreq r8, [r5, #-2968] @ 0xfffff468 │ │ │ │ - ldreq r8, [r5, #-2508] @ 0xfffff634 │ │ │ │ - ldreq r8, [r5, #-2388] @ 0xfffff6ac │ │ │ │ - ldreq r8, [r5, #-2920] @ 0xfffff498 │ │ │ │ - ldreq r8, [r5, #-2380] @ 0xfffff6b4 │ │ │ │ - ldreq r8, [r5, #-2864] @ 0xfffff4d0 │ │ │ │ + ldreq r7, [r5, #-2976] @ 0xfffff460 │ │ │ │ + ldreq r7, [r5, #-2516] @ 0xfffff62c │ │ │ │ + ldreq r7, [r5, #-2396] @ 0xfffff6a4 │ │ │ │ + ldreq r7, [r5, #-2928] @ 0xfffff490 │ │ │ │ + ldreq r7, [r5, #-2388] @ 0xfffff6ac │ │ │ │ + ldreq r7, [r5, #-2872] @ 0xfffff4c8 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 123e90 <__cxa_atexit@plt+0x116f90> │ │ │ │ @@ -285666,21 +285666,21 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r8, [r5, #-2752] @ 0xfffff540 │ │ │ │ - ldreq r8, [r5, #-2296] @ 0xfffff708 │ │ │ │ - ldreq r8, [r5, #-2732] @ 0xfffff554 │ │ │ │ - ldreq r8, [r5, #-2172] @ 0xfffff784 │ │ │ │ - ldreq r8, [r5, #-2684] @ 0xfffff584 │ │ │ │ - ldrbeq r2, [pc], #2052 @ 123eb8 <__cxa_atexit@plt+0x116fb8> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r7, [r5, #-2760] @ 0xfffff538 │ │ │ │ + ldreq r7, [r5, #-2304] @ 0xfffff700 │ │ │ │ + ldreq r7, [r5, #-2740] @ 0xfffff54c │ │ │ │ + ldreq r7, [r5, #-2180] @ 0xfffff77c │ │ │ │ + ldreq r7, [r5, #-2692] @ 0xfffff57c │ │ │ │ + ldrbeq r1, [pc], #2052 @ 123eb8 <__cxa_atexit@plt+0x116fb8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 123f28 <__cxa_atexit@plt+0x117028> │ │ │ │ @@ -285706,15 +285706,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbeq r2, [pc], #1920 @ 123f40 <__cxa_atexit@plt+0x117040> │ │ │ │ + ldrbeq r1, [pc], #1920 @ 123f40 <__cxa_atexit@plt+0x117040> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 123ff4 <__cxa_atexit@plt+0x1170f4> │ │ │ │ ldr r3, [pc, #200] @ 124020 <__cxa_atexit@plt+0x117120> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -285763,20 +285763,20 @@ │ │ │ │ add r5, r5, #32 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffff424 │ │ │ │ - ldreq r8, [r5, #-1760] @ 0xfffff920 │ │ │ │ + ldreq r7, [r5, #-1768] @ 0xfffff918 │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ - ldrbeq r2, [pc], #1672 @ 124038 <__cxa_atexit@plt+0x117138> │ │ │ │ + ldrbeq r1, [pc], #1672 @ 124038 <__cxa_atexit@plt+0x117138> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1240dc <__cxa_atexit@plt+0x1171dc> │ │ │ │ @@ -285813,19 +285813,19 @@ │ │ │ │ str r3, [r3, #68] @ 0x44 │ │ │ │ sub r7, r6, #6 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff334 │ │ │ │ @ instruction: 0xfffff710 │ │ │ │ - ldreq r8, [r5, #-1528] @ 0xfffffa08 │ │ │ │ - ldrbeq r2, [pc], #1380 @ 1240fc <__cxa_atexit@plt+0x1171fc> │ │ │ │ + ldreq r7, [r5, #-1536] @ 0xfffffa00 │ │ │ │ + ldrbeq r1, [pc], #1380 @ 1240fc <__cxa_atexit@plt+0x1171fc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 124168 <__cxa_atexit@plt+0x117268> │ │ │ │ ldr r1, [pc, #92] @ 124170 <__cxa_atexit@plt+0x117270> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -285849,35 +285849,35 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r8, [r5, #-1396] @ 0xfffffa8c │ │ │ │ + ldreq r7, [r5, #-1404] @ 0xfffffa84 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrbeq r2, [pc], #348 @ 124184 <__cxa_atexit@plt+0x117284> │ │ │ │ - ldrbeq r2, [pc], #332 @ 124188 <__cxa_atexit@plt+0x117288> │ │ │ │ - ldrbeq r2, [pc], #1236 @ 12418c <__cxa_atexit@plt+0x11728c> │ │ │ │ + ldrbeq r1, [pc], #348 @ 124184 <__cxa_atexit@plt+0x117284> │ │ │ │ + ldrbeq r1, [pc], #332 @ 124188 <__cxa_atexit@plt+0x117288> │ │ │ │ + ldrbeq r1, [pc], #1236 @ 12418c <__cxa_atexit@plt+0x11728c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 1241b8 <__cxa_atexit@plt+0x1172b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 1241bc <__cxa_atexit@plt+0x1172bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 1241c0 <__cxa_atexit@plt+0x1172c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbeq r2, [pc], #256 @ 1241c4 <__cxa_atexit@plt+0x1172c4> │ │ │ │ - ldrbeq r2, [pc], #240 @ 1241c8 <__cxa_atexit@plt+0x1172c8> │ │ │ │ - ldrbeq r2, [pc], #496 @ 1241cc <__cxa_atexit@plt+0x1172cc> │ │ │ │ + ldrbeq r1, [pc], #256 @ 1241c4 <__cxa_atexit@plt+0x1172c4> │ │ │ │ + ldrbeq r1, [pc], #240 @ 1241c8 <__cxa_atexit@plt+0x1172c8> │ │ │ │ + ldrbeq r1, [pc], #496 @ 1241cc <__cxa_atexit@plt+0x1172cc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 124230 <__cxa_atexit@plt+0x117330> │ │ │ │ @@ -285891,28 +285891,28 @@ │ │ │ │ ldr r3, [r8, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [pc, #52] @ 124248 <__cxa_atexit@plt+0x117348> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r9 │ │ │ │ - b 27e6d4 <__cxa_atexit@plt+0x2717d4> │ │ │ │ + b 10c602c <__cxa_atexit@plt+0x10b912c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12424c <__cxa_atexit@plt+0x11734c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffa5e4 │ │ │ │ - ldreq r8, [r5, #-2704] @ 0xfffff570 │ │ │ │ - ldrbeq r2, [pc], #388 @ 124254 <__cxa_atexit@plt+0x117354> │ │ │ │ - ldrbeq r2, [pc], #1140 @ 124258 <__cxa_atexit@plt+0x117358> │ │ │ │ + ldreq r7, [r5, #-2712] @ 0xfffff568 │ │ │ │ + ldrbeq r1, [pc], #388 @ 124254 <__cxa_atexit@plt+0x117354> │ │ │ │ + ldrbeq r1, [pc], #1140 @ 124258 <__cxa_atexit@plt+0x117358> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1242c8 <__cxa_atexit@plt+0x1173c8> │ │ │ │ @@ -285938,15 +285938,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbeq r2, [pc], #1008 @ 1242e0 <__cxa_atexit@plt+0x1173e0> │ │ │ │ + ldrbeq r1, [pc], #1008 @ 1242e0 <__cxa_atexit@plt+0x1173e0> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1243d8 <__cxa_atexit@plt+0x1174d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -286001,65 +286001,65 @@ │ │ │ │ sub r6, r3, #6 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r6, [pc, #88] @ 124420 <__cxa_atexit@plt+0x117520> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #32 │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xffffd974 │ │ │ │ - ldrbeq r1, [pc], #3988 @ 124414 <__cxa_atexit@plt+0x117514> │ │ │ │ + ldrbeq r0, [pc], #3988 @ 124414 <__cxa_atexit@plt+0x117514> │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - ldreq r8, [r5, #-932] @ 0xfffffc5c │ │ │ │ - ldreq r8, [r5, #-824] @ 0xfffffcc8 │ │ │ │ + ldreq r7, [r5, #-940] @ 0xfffffc54 │ │ │ │ + ldreq r7, [r5, #-832] @ 0xfffffcc0 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - ldreq r8, [r5, #-756] @ 0xfffffd0c │ │ │ │ - ldrbeq r2, [pc], #660 @ 12442c <__cxa_atexit@plt+0x11752c> │ │ │ │ + ldreq r7, [r5, #-764] @ 0xfffffd04 │ │ │ │ + ldrbeq r1, [pc], #660 @ 12442c <__cxa_atexit@plt+0x11752c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 124448 <__cxa_atexit@plt+0x117548> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 40070c <__cxa_atexit@plt+0x3f380c> │ │ │ │ + b 3feeac <__cxa_atexit@plt+0x3f1fac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrbeq r2, [pc], #620 @ 124454 <__cxa_atexit@plt+0x117554> │ │ │ │ + ldrbeq r1, [pc], #620 @ 124454 <__cxa_atexit@plt+0x117554> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 124478 <__cxa_atexit@plt+0x117578> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 12447c <__cxa_atexit@plt+0x11757c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r8, [r5, #-592] @ 0xfffffdb0 │ │ │ │ - ldrbeq r2, [pc], #568 @ 124488 <__cxa_atexit@plt+0x117588> │ │ │ │ + ldreq r7, [r5, #-600] @ 0xfffffda8 │ │ │ │ + ldrbeq r1, [pc], #568 @ 124488 <__cxa_atexit@plt+0x117588> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 123ec0 <__cxa_atexit@plt+0x116fc0> │ │ │ │ - ldrbeq r2, [pc], #568 @ 1244a4 <__cxa_atexit@plt+0x1175a4> │ │ │ │ + ldrbeq r1, [pc], #568 @ 1244a4 <__cxa_atexit@plt+0x1175a4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 124508 <__cxa_atexit@plt+0x117608> │ │ │ │ @@ -286082,15 +286082,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrbeq r2, [pc], #448 @ 124520 <__cxa_atexit@plt+0x117620> │ │ │ │ + ldrbeq r1, [pc], #448 @ 124520 <__cxa_atexit@plt+0x117620> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1245d8 <__cxa_atexit@plt+0x1176d8> │ │ │ │ ldr r3, [pc, #204] @ 124604 <__cxa_atexit@plt+0x117704> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -286129,31 +286129,31 @@ │ │ │ │ str lr, [r6, #20] │ │ │ │ str r5, [r6, #24] │ │ │ │ add lr, r6, #28 │ │ │ │ stm lr, {r0, r9, ip} │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #28 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0xffffd658 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - ldrbeq r2, [pc], #196 @ 12461c <__cxa_atexit@plt+0x11771c> │ │ │ │ + ldrbeq r1, [pc], #196 @ 12461c <__cxa_atexit@plt+0x11771c> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -286181,43 +286181,43 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ add lr, r3, #28 │ │ │ │ stm lr, {r0, r4, r8} │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ mov r4, r9 │ │ │ │ ldr r8, [sp] │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffd588 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - ldrbeq r2, [pc], #4 @ 1246cc <__cxa_atexit@plt+0x1177cc> │ │ │ │ + ldrbeq r1, [pc], #4 @ 1246cc <__cxa_atexit@plt+0x1177cc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1246f0 <__cxa_atexit@plt+0x1177f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 1246f4 <__cxa_atexit@plt+0x1177f4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400774 <__cxa_atexit@plt+0x3f3874> │ │ │ │ + b 3fef24 <__cxa_atexit@plt+0x3f2024> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq r1, [pc], #3040 @ 1246fc <__cxa_atexit@plt+0x1177fc> │ │ │ │ - ldrbeq r1, [pc], #4048 @ 124700 <__cxa_atexit@plt+0x117800> │ │ │ │ + ldrbeq r0, [pc], #3040 @ 1246fc <__cxa_atexit@plt+0x1177fc> │ │ │ │ + ldrbeq r0, [pc], #4048 @ 124700 <__cxa_atexit@plt+0x117800> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 124260 <__cxa_atexit@plt+0x117360> │ │ │ │ - ldrbeq r1, [pc], #3972 @ 12471c <__cxa_atexit@plt+0x11781c> │ │ │ │ + ldrbeq r0, [pc], #3972 @ 12471c <__cxa_atexit@plt+0x11781c> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 124784 <__cxa_atexit@plt+0x117884> │ │ │ │ ldr lr, [pc, #88] @ 124790 <__cxa_atexit@plt+0x117890> │ │ │ │ @@ -286241,16 +286241,16 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq r7, [r5, #-3916] @ 0xfffff0b4 │ │ │ │ - ldrbeq r1, [pc], #3840 @ 1247a0 <__cxa_atexit@plt+0x1178a0> │ │ │ │ + ldreq r6, [r5, #-3924] @ 0xfffff0ac │ │ │ │ + ldrbeq r0, [pc], #3840 @ 1247a0 <__cxa_atexit@plt+0x1178a0> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1247e0 <__cxa_atexit@plt+0x1178e0> │ │ │ │ @@ -286259,15 +286259,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1248a4 <__cxa_atexit@plt+0x1179a4> │ │ │ │ ldr r3, [pc, #292] @ 1248f8 <__cxa_atexit@plt+0x1179f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 27e4d8 <__cxa_atexit@plt+0x2715d8> │ │ │ │ + b 10c5e30 <__cxa_atexit@plt+0x10b8f30> │ │ │ │ ldr r3, [pc, #252] @ 1248e4 <__cxa_atexit@plt+0x1179e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r1, #4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1248ac <__cxa_atexit@plt+0x1179ac> │ │ │ │ ldr r3, [pc, #232] @ 1248e8 <__cxa_atexit@plt+0x1179e8> │ │ │ │ @@ -286324,44 +286324,44 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 1248f0 <__cxa_atexit@plt+0x1179f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ - ldreq r8, [r5, #-576] @ 0xfffffdc0 │ │ │ │ - ldreq r8, [r5, #-376] @ 0xfffffe88 │ │ │ │ + ldreq r7, [r5, #-584] @ 0xfffffdb8 │ │ │ │ + ldreq r7, [r5, #-384] @ 0xfffffe80 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - ldreq r8, [r5, #-176] @ 0xffffff50 │ │ │ │ - ldreq r7, [r5, #-3816] @ 0xfffff118 │ │ │ │ - ldreq r8, [r5, #-156] @ 0xffffff64 │ │ │ │ - ldreq r7, [r5, #-3692] @ 0xfffff194 │ │ │ │ - ldreq r8, [r5, #-108] @ 0xffffff94 │ │ │ │ - ldrbeq r1, [pc], #3448 @ 124918 <__cxa_atexit@plt+0x117a18> │ │ │ │ + ldreq r7, [r5, #-184] @ 0xffffff48 │ │ │ │ + ldreq r6, [r5, #-3824] @ 0xfffff110 │ │ │ │ + ldreq r7, [r5, #-164] @ 0xffffff5c │ │ │ │ + ldreq r6, [r5, #-3700] @ 0xfffff18c │ │ │ │ + ldreq r7, [r5, #-116] @ 0xffffff8c │ │ │ │ + ldrbeq r0, [pc], #3448 @ 124918 <__cxa_atexit@plt+0x117a18> │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 124934 <__cxa_atexit@plt+0x117a34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 27e4d8 <__cxa_atexit@plt+0x2715d8> │ │ │ │ + b 10c5e30 <__cxa_atexit@plt+0x10b8f30> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbeq r1, [pc], #3188 @ 124940 <__cxa_atexit@plt+0x117a40> │ │ │ │ + ldrbeq r0, [pc], #3188 @ 124940 <__cxa_atexit@plt+0x117a40> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 124958 <__cxa_atexit@plt+0x117a58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 283268 <__cxa_atexit@plt+0x276368> │ │ │ │ + b 10cabc0 <__cxa_atexit@plt+0x10bdcc0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -286394,21 +286394,21 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r2, r7, sl} │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r7, [r5, #-3936] @ 0xfffff0a0 │ │ │ │ - ldreq r7, [r5, #-3480] @ 0xfffff268 │ │ │ │ - ldreq r7, [r5, #-3916] @ 0xfffff0b4 │ │ │ │ - ldreq r7, [r5, #-3356] @ 0xfffff2e4 │ │ │ │ - ldreq r7, [r5, #-3868] @ 0xfffff0e4 │ │ │ │ - ldrbeq r1, [pc], #2960 @ 124a18 <__cxa_atexit@plt+0x117b18> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r6, [r5, #-3944] @ 0xfffff098 │ │ │ │ + ldreq r6, [r5, #-3488] @ 0xfffff260 │ │ │ │ + ldreq r6, [r5, #-3924] @ 0xfffff0ac │ │ │ │ + ldreq r6, [r5, #-3364] @ 0xfffff2dc │ │ │ │ + ldreq r6, [r5, #-3876] @ 0xfffff0dc │ │ │ │ + ldrbeq r0, [pc], #2960 @ 124a18 <__cxa_atexit@plt+0x117b18> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #200] @ 124aec <__cxa_atexit@plt+0x117bec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr lr, [pc, #188] @ 124af0 <__cxa_atexit@plt+0x117bf0> │ │ │ │ @@ -286454,23 +286454,23 @@ │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 124af4 <__cxa_atexit@plt+0x117bf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldreq r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldreq r7, [r5, #-3948] @ 0xfffff094 │ │ │ │ - ldreq r7, [r5, #-3724] @ 0xfffff174 │ │ │ │ - ldreq r7, [r5, #-3268] @ 0xfffff33c │ │ │ │ - ldreq r7, [r5, #-3704] @ 0xfffff188 │ │ │ │ - ldreq r7, [r5, #-3144] @ 0xfffff3b8 │ │ │ │ - ldreq r7, [r5, #-3656] @ 0xfffff1b8 │ │ │ │ + ldreq r7, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldreq r6, [r5, #-3956] @ 0xfffff08c │ │ │ │ + ldreq r6, [r5, #-3732] @ 0xfffff16c │ │ │ │ + ldreq r6, [r5, #-3276] @ 0xfffff334 │ │ │ │ + ldreq r6, [r5, #-3712] @ 0xfffff180 │ │ │ │ + ldreq r6, [r5, #-3152] @ 0xfffff3b0 │ │ │ │ + ldreq r6, [r5, #-3664] @ 0xfffff1b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 124ba0 <__cxa_atexit@plt+0x117ca0> │ │ │ │ @@ -286502,21 +286502,21 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r2, r7, sl} │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r7, [r5, #-3504] @ 0xfffff250 │ │ │ │ - ldreq r7, [r5, #-3048] @ 0xfffff418 │ │ │ │ - ldreq r7, [r5, #-3484] @ 0xfffff264 │ │ │ │ - ldreq r7, [r5, #-2924] @ 0xfffff494 │ │ │ │ - ldreq r7, [r5, #-3436] @ 0xfffff294 │ │ │ │ - ldrbeq r1, [pc], #2776 @ 124bc8 <__cxa_atexit@plt+0x117cc8> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r6, [r5, #-3512] @ 0xfffff248 │ │ │ │ + ldreq r6, [r5, #-3056] @ 0xfffff410 │ │ │ │ + ldreq r6, [r5, #-3492] @ 0xfffff25c │ │ │ │ + ldreq r6, [r5, #-2932] @ 0xfffff48c │ │ │ │ + ldreq r6, [r5, #-3444] @ 0xfffff28c │ │ │ │ + ldrbeq r0, [pc], #2776 @ 124bc8 <__cxa_atexit@plt+0x117cc8> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #28 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 124cac <__cxa_atexit@plt+0x117dac> │ │ │ │ ldr lr, [pc, #232] @ 124cc8 <__cxa_atexit@plt+0x117dc8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -286573,22 +286573,22 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r7, [r5, #-2720] @ 0xfffff560 │ │ │ │ - ldreq r7, [r5, #-2700] @ 0xfffff574 │ │ │ │ + ldreq r6, [r5, #-2728] @ 0xfffff558 │ │ │ │ + ldreq r6, [r5, #-2708] @ 0xfffff56c │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ - ldreq r7, [r5, #-2636] @ 0xfffff5b4 │ │ │ │ - ldreq r7, [r5, #-2584] @ 0xfffff5e8 │ │ │ │ - ldrbeq r1, [pc], #2488 @ 124ce8 <__cxa_atexit@plt+0x117de8> │ │ │ │ + ldreq r6, [r5, #-2644] @ 0xfffff5ac │ │ │ │ + ldreq r6, [r5, #-2592] @ 0xfffff5e0 │ │ │ │ + ldrbeq r0, [pc], #2488 @ 124ce8 <__cxa_atexit@plt+0x117de8> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 124d0c <__cxa_atexit@plt+0x117e0c> │ │ │ │ ldr r7, [pc, #128] @ 124d80 <__cxa_atexit@plt+0x117e80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -286619,20 +286619,20 @@ │ │ │ │ str lr, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r7, [r5, #-2492] @ 0xfffff644 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r6, [r5, #-2500] @ 0xfffff63c │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ - ldreq r7, [r5, #-2440] @ 0xfffff678 │ │ │ │ - ldreq r7, [r5, #-2388] @ 0xfffff6ac │ │ │ │ - ldrbeq r1, [pc], #2280 @ 124d98 <__cxa_atexit@plt+0x117e98> │ │ │ │ + ldreq r6, [r5, #-2448] @ 0xfffff670 │ │ │ │ + ldreq r6, [r5, #-2396] @ 0xfffff6a4 │ │ │ │ + ldrbeq r0, [pc], #2280 @ 124d98 <__cxa_atexit@plt+0x117e98> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 124e14 <__cxa_atexit@plt+0x117f14> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -286663,17 +286663,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r5, #-2272] @ 0xfffff720 │ │ │ │ + ldreq r6, [r5, #-2280] @ 0xfffff718 │ │ │ │ muleq r0, ip, ip │ │ │ │ - ldrbeq r1, [pc], #2100 @ 124e3c <__cxa_atexit@plt+0x117f3c> │ │ │ │ + ldrbeq r0, [pc], #2100 @ 124e3c <__cxa_atexit@plt+0x117f3c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 124eb8 <__cxa_atexit@plt+0x117fb8> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -286704,17 +286704,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r5, #-2108] @ 0xfffff7c4 │ │ │ │ + ldreq r6, [r5, #-2116] @ 0xfffff7bc │ │ │ │ andeq r0, r0, r8, lsl #19 │ │ │ │ - ldrbeq r1, [pc], #1736 @ 124ee0 <__cxa_atexit@plt+0x117fe0> │ │ │ │ + ldrbeq r0, [pc], #1736 @ 124ee0 <__cxa_atexit@plt+0x117fe0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 124f5c <__cxa_atexit@plt+0x11805c> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -286745,15 +286745,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [r5, #-1944] @ 0xfffff868 │ │ │ │ + ldreq r6, [r5, #-1952] @ 0xfffff860 │ │ │ │ andeq r0, r0, ip, ror r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 125044 <__cxa_atexit@plt+0x118144> │ │ │ │ ldr r1, [pc, #200] @ 125060 <__cxa_atexit@plt+0x118160> │ │ │ │ @@ -286803,19 +286803,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq r7, [r5, #-1772] @ 0xfffff914 │ │ │ │ + ldreq r6, [r5, #-1780] @ 0xfffff90c │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - ldreq r7, [r5, #-3240] @ 0xfffff358 │ │ │ │ + ldreq r6, [r5, #-3248] @ 0xfffff350 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr r0, [pc, #128] @ 12510c <__cxa_atexit@plt+0x11820c> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -286846,17 +286846,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq r7, [r5, #-3044] @ 0xfffff41c │ │ │ │ + ldreq r6, [r5, #-3052] @ 0xfffff414 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12515c <__cxa_atexit@plt+0x11825c> │ │ │ │ @@ -286869,17 +286869,17 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r7, [r5, #-2920] @ 0xfffff498 │ │ │ │ - ldrbeq r1, [pc], #1076 @ 125174 <__cxa_atexit@plt+0x118274> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r6, [r5, #-2928] @ 0xfffff490 │ │ │ │ + ldrbeq r0, [pc], #1076 @ 125174 <__cxa_atexit@plt+0x118274> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1251d0 <__cxa_atexit@plt+0x1182d0> │ │ │ │ ldr lr, [pc, #76] @ 1251d8 <__cxa_atexit@plt+0x1182d8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -286899,16 +286899,16 @@ │ │ │ │ b 1251ec <__cxa_atexit@plt+0x1182ec> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r7, [r5, #-1272] @ 0xfffffb08 │ │ │ │ - ldrbeq r1, [pc], #960 @ 1251e8 <__cxa_atexit@plt+0x1182e8> │ │ │ │ + ldreq r6, [r5, #-1280] @ 0xfffffb00 │ │ │ │ + ldrbeq r0, [pc], #960 @ 1251e8 <__cxa_atexit@plt+0x1182e8> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #268] @ 125300 <__cxa_atexit@plt+0x118400> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -286971,25 +286971,25 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 125308 <__cxa_atexit@plt+0x118408> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - ldreq r7, [r5, #-2120] @ 0xfffff7b8 │ │ │ │ - ldreq r7, [r5, #-1884] @ 0xfffff8a4 │ │ │ │ + ldreq r6, [r5, #-2128] @ 0xfffff7b0 │ │ │ │ + ldreq r6, [r5, #-1892] @ 0xfffff89c │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - ldreq r7, [r5, #-1688] @ 0xfffff968 │ │ │ │ - ldreq r7, [r5, #-1228] @ 0xfffffb34 │ │ │ │ - ldreq r7, [r5, #-1108] @ 0xfffffbac │ │ │ │ - ldreq r7, [r5, #-1640] @ 0xfffff998 │ │ │ │ - ldreq r7, [r5, #-1104] @ 0xfffffbb0 │ │ │ │ - ldreq r7, [r5, #-1588] @ 0xfffff9cc │ │ │ │ + ldreq r6, [r5, #-1696] @ 0xfffff960 │ │ │ │ + ldreq r6, [r5, #-1236] @ 0xfffffb2c │ │ │ │ + ldreq r6, [r5, #-1116] @ 0xfffffba4 │ │ │ │ + ldreq r6, [r5, #-1648] @ 0xfffff990 │ │ │ │ + ldreq r6, [r5, #-1112] @ 0xfffffba8 │ │ │ │ + ldreq r6, [r5, #-1596] @ 0xfffff9c4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1253f4 <__cxa_atexit@plt+0x1184f4> │ │ │ │ @@ -287035,23 +287035,23 @@ │ │ │ │ str fp, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - ldreq r7, [r5, #-1404] @ 0xfffffa84 │ │ │ │ - ldreq r7, [r5, #-944] @ 0xfffffc50 │ │ │ │ - ldreq r7, [r5, #-824] @ 0xfffffcc8 │ │ │ │ - ldreq r7, [r5, #-1356] @ 0xfffffab4 │ │ │ │ - ldreq r7, [r5, #-812] @ 0xfffffcd4 │ │ │ │ - ldreq r7, [r5, #-1296] @ 0xfffffaf0 │ │ │ │ - ldrbeq r1, [pc], #384 @ 125424 <__cxa_atexit@plt+0x118524> │ │ │ │ + ldreq r6, [r5, #-1412] @ 0xfffffa7c │ │ │ │ + ldreq r6, [r5, #-952] @ 0xfffffc48 │ │ │ │ + ldreq r6, [r5, #-832] @ 0xfffffcc0 │ │ │ │ + ldreq r6, [r5, #-1364] @ 0xfffffaac │ │ │ │ + ldreq r6, [r5, #-820] @ 0xfffffccc │ │ │ │ + ldreq r6, [r5, #-1304] @ 0xfffffae8 │ │ │ │ + ldrbeq r0, [pc], #384 @ 125424 <__cxa_atexit@plt+0x118524> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 125480 <__cxa_atexit@plt+0x118580> │ │ │ │ @@ -287072,15 +287072,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrbeq r1, [pc], #272 @ 125498 <__cxa_atexit@plt+0x118598> │ │ │ │ + ldrbeq r0, [pc], #272 @ 125498 <__cxa_atexit@plt+0x118598> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 125548 <__cxa_atexit@plt+0x118648> │ │ │ │ ldr r3, [pc, #196] @ 125574 <__cxa_atexit@plt+0x118674> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -287128,20 +287128,20 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - ldreq r7, [r5, #-412] @ 0xfffffe64 │ │ │ │ - ldrbeq r1, [pc], #28 @ 12558c <__cxa_atexit@plt+0x11868c> │ │ │ │ + ldreq r6, [r5, #-420] @ 0xfffffe5c │ │ │ │ + ldrbeq r0, [pc], #28 @ 12558c <__cxa_atexit@plt+0x11868c> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 125610 <__cxa_atexit@plt+0x118710> │ │ │ │ @@ -287170,19 +287170,19 @@ │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str lr, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ - ldreq r7, [r5, #-164] @ 0xffffff5c │ │ │ │ - ldrbeq r1, [pc], #48 @ 125630 <__cxa_atexit@plt+0x118730> │ │ │ │ + ldreq r6, [r5, #-172] @ 0xffffff54 │ │ │ │ + ldrbeq r0, [pc], #48 @ 125630 <__cxa_atexit@plt+0x118730> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12569c <__cxa_atexit@plt+0x11879c> │ │ │ │ ldr r1, [pc, #92] @ 1256a4 <__cxa_atexit@plt+0x1187a4> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -287206,35 +287206,35 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ + ldreq r6, [r5, #-72] @ 0xffffffb8 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrbeq r0, [pc], #3112 @ 1256b8 <__cxa_atexit@plt+0x1187b8> │ │ │ │ - ldrbeq r0, [pc], #3096 @ 1256bc <__cxa_atexit@plt+0x1187bc> │ │ │ │ - ldrbeq r0, [pc], #4000 @ 1256c0 <__cxa_atexit@plt+0x1187c0> │ │ │ │ + ldrbeq pc, [lr], #3112 @ 0xc28 @ │ │ │ │ + ldrbeq pc, [lr], #3096 @ 0xc18 @ │ │ │ │ + ldrbeq pc, [lr], #4000 @ 0xfa0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 1256ec <__cxa_atexit@plt+0x1187ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 1256f0 <__cxa_atexit@plt+0x1187f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 1256f4 <__cxa_atexit@plt+0x1187f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbeq r0, [pc], #3020 @ 1256f8 <__cxa_atexit@plt+0x1187f8> │ │ │ │ - ldrbeq r0, [pc], #3004 @ 1256fc <__cxa_atexit@plt+0x1187fc> │ │ │ │ - ldrbeq r0, [pc], #3260 @ 125700 <__cxa_atexit@plt+0x118800> │ │ │ │ + ldrbeq pc, [lr], #3020 @ 0xbcc @ │ │ │ │ + ldrbeq pc, [lr], #3004 @ 0xbbc @ │ │ │ │ + ldrbeq pc, [lr], #3260 @ 0xcbc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 125764 <__cxa_atexit@plt+0x118864> │ │ │ │ @@ -287248,28 +287248,28 @@ │ │ │ │ ldr r3, [r8, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [pc, #52] @ 12577c <__cxa_atexit@plt+0x11887c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r9 │ │ │ │ - b 27e6d4 <__cxa_atexit@plt+0x2717d4> │ │ │ │ + b 10c602c <__cxa_atexit@plt+0x10b912c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 125780 <__cxa_atexit@plt+0x118880> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff90b0 │ │ │ │ - ldreq r7, [r5, #-1372] @ 0xfffffaa4 │ │ │ │ - ldrbeq r0, [pc], #3152 @ 125788 <__cxa_atexit@plt+0x118888> │ │ │ │ - ldrbeq r0, [pc], #3808 @ 12578c <__cxa_atexit@plt+0x11888c> │ │ │ │ + ldreq r6, [r5, #-1380] @ 0xfffffa9c │ │ │ │ + ldrbeq pc, [lr], #3152 @ 0xc50 @ │ │ │ │ + ldrbeq pc, [lr], #3808 @ 0xee0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1257e8 <__cxa_atexit@plt+0x1188e8> │ │ │ │ @@ -287290,15 +287290,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrbeq r0, [pc], #3696 @ 125800 <__cxa_atexit@plt+0x118900> │ │ │ │ + ldrbeq pc, [lr], #3696 @ 0xe70 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1258e8 <__cxa_atexit@plt+0x1189e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ @@ -287349,56 +287349,56 @@ │ │ │ │ sub r6, r3, #6 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r6, [pc, #80] @ 125928 <__cxa_atexit@plt+0x118a28> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffff60c │ │ │ │ - ldrbeq r0, [pc], #2680 @ 12591c <__cxa_atexit@plt+0x118a1c> │ │ │ │ + ldrbeq pc, [lr], #2680 @ 0xa78 @ │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - ldreq r6, [r5, #-3688] @ 0xfffff198 │ │ │ │ - ldreq r6, [r5, #-3592] @ 0xfffff1f8 │ │ │ │ + ldreq r5, [r5, #-3696] @ 0xfffff190 │ │ │ │ + ldreq r5, [r5, #-3600] @ 0xfffff1f0 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ - ldreq r6, [r5, #-3556] @ 0xfffff21c │ │ │ │ - ldrbeq r0, [pc], #3188 @ 125934 <__cxa_atexit@plt+0x118a34> │ │ │ │ + ldreq r5, [r5, #-3564] @ 0xfffff214 │ │ │ │ + ldrbeq pc, [lr], #3188 @ 0xc74 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 125950 <__cxa_atexit@plt+0x118a50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 40070c <__cxa_atexit@plt+0x3f380c> │ │ │ │ + b 3feeac <__cxa_atexit@plt+0x3f1fac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrbeq r0, [pc], #3148 @ 12595c <__cxa_atexit@plt+0x118a5c> │ │ │ │ + ldrbeq pc, [lr], #3148 @ 0xc4c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 125980 <__cxa_atexit@plt+0x118a80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 125984 <__cxa_atexit@plt+0x118a84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r6, [r5, #-3400] @ 0xfffff2b8 │ │ │ │ - ldrbeq r0, [pc], #3096 @ 125990 <__cxa_atexit@plt+0x118a90> │ │ │ │ + ldreq r5, [r5, #-3408] @ 0xfffff2b0 │ │ │ │ + ldrbeq pc, [lr], #3096 @ 0xc18 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -287419,15 +287419,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ - ldrbeq r0, [pc], #3192 @ 125a04 <__cxa_atexit@plt+0x118b04> │ │ │ │ + ldrbeq pc, [lr], #3192 @ 0xc78 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 125a58 <__cxa_atexit@plt+0x118b58> │ │ │ │ @@ -287446,15 +287446,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrbeq r0, [pc], #3088 @ 125a70 <__cxa_atexit@plt+0x118b70> │ │ │ │ + ldrbeq pc, [lr], #3088 @ 0xc10 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 125b1c <__cxa_atexit@plt+0x118c1c> │ │ │ │ ldr r3, [pc, #192] @ 125b48 <__cxa_atexit@plt+0x118c48> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -287490,31 +287490,31 @@ │ │ │ │ str r5, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffff2d0 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - ldrbeq r0, [pc], #2848 @ 125b60 <__cxa_atexit@plt+0x118c60> │ │ │ │ + ldrbeq pc, [lr], #2848 @ 0xb20 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 125bd4 <__cxa_atexit@plt+0x118cd4> │ │ │ │ @@ -287536,35 +287536,35 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff20c │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - ldrbeq r0, [pc], #2684 @ 125bf4 <__cxa_atexit@plt+0x118cf4> │ │ │ │ + ldrbeq pc, [lr], #2684 @ 0xa7c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 125c18 <__cxa_atexit@plt+0x118d18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 125c1c <__cxa_atexit@plt+0x118d1c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400774 <__cxa_atexit@plt+0x3f3874> │ │ │ │ + b 3fef24 <__cxa_atexit@plt+0x3f2024> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq r0, [pc], #1720 @ 125c24 <__cxa_atexit@plt+0x118d24> │ │ │ │ - ldrbeq r0, [pc], #2632 @ 125c28 <__cxa_atexit@plt+0x118d28> │ │ │ │ + ldrbeq pc, [lr], #1720 @ 0x6b8 @ │ │ │ │ + ldrbeq pc, [lr], #2632 @ 0xa48 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -287585,15 +287585,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ - ldrbeq r0, [pc], #2764 @ 125c9c <__cxa_atexit@plt+0x118d9c> │ │ │ │ + ldrbeq pc, [lr], #2764 @ 0xacc @ │ │ │ │ andeq r0, r1, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #64 @ 0x40 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 125d88 <__cxa_atexit@plt+0x118e88> │ │ │ │ ldr lr, [pc, #220] @ 125d90 <__cxa_atexit@plt+0x118e90> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -287642,29 +287642,29 @@ │ │ │ │ str r7, [r5, #-60] @ 0xffffffc4 │ │ │ │ ldr r7, [pc, #64] @ 125da8 <__cxa_atexit@plt+0x118ea8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #56] @ 125dac <__cxa_atexit@plt+0x118eac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - ldreq r6, [r5, #-2504] @ 0xfffff638 │ │ │ │ - ldreq r6, [r5, #-2996] @ 0xfffff44c │ │ │ │ + ldreq r5, [r5, #-2512] @ 0xfffff630 │ │ │ │ + ldreq r5, [r5, #-3004] @ 0xfffff444 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldreq r6, [r5, #-3116] @ 0xfffff3d4 │ │ │ │ + ldreq r5, [r5, #-3124] @ 0xfffff3cc │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r6, [r5, #-2388] @ 0xfffff6ac │ │ │ │ - ldreq r6, [r5, #-3072] @ 0xfffff400 │ │ │ │ - ldrbeq r0, [pc], #2464 @ 125db8 <__cxa_atexit@plt+0x118eb8> │ │ │ │ + ldreq r5, [r5, #-2396] @ 0xfffff6a4 │ │ │ │ + ldreq r5, [r5, #-3080] @ 0xfffff3f8 │ │ │ │ + ldrbeq pc, [lr], #2464 @ 0x9a0 @ │ │ │ │ andeq r0, r0, fp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #72] @ 125e10 <__cxa_atexit@plt+0x118f10> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ @@ -287677,52 +287677,52 @@ │ │ │ │ ldr r8, [r3, #4] │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r7, [pc, #36] @ 125e1c <__cxa_atexit@plt+0x118f1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #28] @ 125e20 <__cxa_atexit@plt+0x118f20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq r6, [r5, #-2972] @ 0xfffff464 │ │ │ │ + ldreq r5, [r5, #-2980] @ 0xfffff45c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r6, [r5, #-2244] @ 0xfffff73c │ │ │ │ - ldreq r6, [r5, #-2928] @ 0xfffff490 │ │ │ │ - ldrbeq r0, [pc], #2332 @ 125e2c <__cxa_atexit@plt+0x118f2c> │ │ │ │ + ldreq r5, [r5, #-2252] @ 0xfffff734 │ │ │ │ + ldreq r5, [r5, #-2936] @ 0xfffff488 │ │ │ │ + ldrbeq pc, [lr], #2332 @ 0x91c @ │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 125e50 <__cxa_atexit@plt+0x118f50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 125e54 <__cxa_atexit@plt+0x118f54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r6, [r5, #-2164] @ 0xfffff78c │ │ │ │ - ldrbeq r0, [pc], #2280 @ 125e60 <__cxa_atexit@plt+0x118f60> │ │ │ │ + ldreq r5, [r5, #-2172] @ 0xfffff784 │ │ │ │ + ldrbeq pc, [lr], #2280 @ 0x8e8 @ │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 125e8c <__cxa_atexit@plt+0x118f8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 125e90 <__cxa_atexit@plt+0x118f90> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 125e94 <__cxa_atexit@plt+0x118f94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbeq pc, [lr], #2288 @ 0x8f0 @ │ │ │ │ - ldreq r6, [r5, #-2204] @ 0xfffff764 │ │ │ │ - ldrbeq r0, [pc], #2200 @ 125ea0 <__cxa_atexit@plt+0x118fa0> │ │ │ │ + ldrbeq lr, [lr], #2288 @ 0x8f0 │ │ │ │ + ldreq r5, [r5, #-2212] @ 0xfffff75c │ │ │ │ + ldrbeq pc, [lr], #2200 @ 0x898 @ │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 125ed4 <__cxa_atexit@plt+0x118fd4> │ │ │ │ ldr r3, [pc, #68] @ 125efc <__cxa_atexit@plt+0x118ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -287741,23 +287741,23 @@ │ │ │ │ ldr r0, [pc, #24] @ 125f08 <__cxa_atexit@plt+0x119008> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbeq pc, [lr], #1780 @ 0x6f4 @ │ │ │ │ - ldrbeq pc, [lr], #1768 @ 0x6e8 @ │ │ │ │ - ldrbeq r0, [pc], #2056 @ 125f14 <__cxa_atexit@plt+0x119014> │ │ │ │ + ldrbeq lr, [lr], #1780 @ 0x6f4 │ │ │ │ + ldrbeq lr, [lr], #1768 @ 0x6e8 │ │ │ │ + ldrbeq pc, [lr], #2056 @ 0x808 @ │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 125f3c <__cxa_atexit@plt+0x11903c> │ │ │ │ - ldrbeq r0, [pc], #2032 @ 125f2c <__cxa_atexit@plt+0x11902c> │ │ │ │ + ldrbeq pc, [lr], #2032 @ 0x7f0 @ │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 125f3c <__cxa_atexit@plt+0x11903c> │ │ │ │ mov fp, r7 │ │ │ │ mov r0, r6 │ │ │ │ @@ -287872,15 +287872,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #100] @ 126164 <__cxa_atexit@plt+0x119264> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #68 @ 0x44 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r8, [sp] │ │ │ │ bx r2 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ @@ -287894,59 +287894,59 @@ │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xffffe480 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ @ instruction: 0xffffec10 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbeq r0, [pc], #1452 @ 126170 <__cxa_atexit@plt+0x119270> │ │ │ │ + ldrbeq pc, [lr], #1452 @ 0x5ac @ │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 125f3c <__cxa_atexit@plt+0x11903c> │ │ │ │ - ldrbeq r0, [pc], #1384 @ 126188 <__cxa_atexit@plt+0x119288> │ │ │ │ + ldrbeq pc, [lr], #1384 @ 0x568 @ │ │ │ │ andeq lr, r0, sp, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1261b0 <__cxa_atexit@plt+0x1192b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1261b4 <__cxa_atexit@plt+0x1192b4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 400704 <__cxa_atexit@plt+0x3f3804> │ │ │ │ + b 3fee9c <__cxa_atexit@plt+0x3f1f9c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldrbeq r0, [pc], #108 @ 1261bc <__cxa_atexit@plt+0x1192bc> │ │ │ │ - ldrbeq r0, [pc], #1328 @ 1261c0 <__cxa_atexit@plt+0x1192c0> │ │ │ │ + ldrbeq pc, [lr], #108 @ 0x6c @ │ │ │ │ + ldrbeq pc, [lr], #1328 @ 0x530 @ │ │ │ │ andeq lr, r0, sp, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1261e8 <__cxa_atexit@plt+0x1192e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1261ec <__cxa_atexit@plt+0x1192ec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 400704 <__cxa_atexit@plt+0x3f3804> │ │ │ │ + b 3fee9c <__cxa_atexit@plt+0x3f1f9c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrbeq r0, [pc], #52 @ 1261f4 <__cxa_atexit@plt+0x1192f4> │ │ │ │ - ldrbeq r0, [pc], #996 @ 1261f8 <__cxa_atexit@plt+0x1192f8> │ │ │ │ + ldrbeq pc, [lr], #52 @ 0x34 @ │ │ │ │ + ldrbeq pc, [lr], #996 @ 0x3e4 @ │ │ │ │ andeq r7, r0, sp, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 126214 <__cxa_atexit@plt+0x119314> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbeq r0, [pc], #944 @ 126220 <__cxa_atexit@plt+0x119320> │ │ │ │ + ldrbeq pc, [lr], #944 @ 0x3b0 @ │ │ │ │ andeq r1, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #112] @ 1262a0 <__cxa_atexit@plt+0x1193a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ str r2, [r5] │ │ │ │ @@ -287965,25 +287965,25 @@ │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffb2e0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrbeq r0, [pc], #796 @ 1262b4 <__cxa_atexit@plt+0x1193b4> │ │ │ │ + ldrbeq pc, [lr], #796 @ 0x31c @ │ │ │ │ andeq r1, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1262fc <__cxa_atexit@plt+0x1193fc> │ │ │ │ @@ -287994,18 +287994,18 @@ │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffb268 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r5, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -288049,22 +288049,22 @@ │ │ │ │ str r8, [r3, #48] @ 0x30 │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldmib sp, {r0, fp} │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r6, [r5, #-1880] @ 0xfffff8a8 │ │ │ │ - ldreq r6, [r5, #-1384] @ 0xfffffa98 │ │ │ │ - ldreq r6, [r5, #-1420] @ 0xfffffa74 │ │ │ │ - ldreq r6, [r5, #-960] @ 0xfffffc40 │ │ │ │ - ldreq r6, [r5, #-836] @ 0xfffffcbc │ │ │ │ - ldreq r6, [r5, #-1312] @ 0xfffffae0 │ │ │ │ - ldrbeq r0, [pc], #896 @ 1263f8 <__cxa_atexit@plt+0x1194f8> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r5, [r5, #-1888] @ 0xfffff8a0 │ │ │ │ + ldreq r5, [r5, #-1392] @ 0xfffffa90 │ │ │ │ + ldreq r5, [r5, #-1428] @ 0xfffffa6c │ │ │ │ + ldreq r5, [r5, #-968] @ 0xfffffc38 │ │ │ │ + ldreq r5, [r5, #-844] @ 0xfffffcb4 │ │ │ │ + ldreq r5, [r5, #-1320] @ 0xfffffad8 │ │ │ │ + ldrbeq pc, [lr], #896 @ 0x380 @ │ │ │ │ andeq r0, r1, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1264c0 <__cxa_atexit@plt+0x1195c0> │ │ │ │ @@ -288107,48 +288107,48 @@ │ │ │ │ add lr, r8, #16 │ │ │ │ stm lr, {r5, r9, sl, ip} │ │ │ │ str r4, [r8, #32] │ │ │ │ str fp, [r8, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 509798 <__cxa_atexit@plt+0x4fc898> │ │ │ │ + b 13502a8 <__cxa_atexit@plt+0x13433a8> │ │ │ │ mov r6, r8 │ │ │ │ b 1264d0 <__cxa_atexit@plt+0x1195d0> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r6, [r5, #-624] @ 0xfffffd90 │ │ │ │ + ldreq r5, [r5, #-632] @ 0xfffffd88 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ - ldrbeq r0, [pc], #96 @ 1264f0 <__cxa_atexit@plt+0x1195f0> │ │ │ │ + ldrbeq pc, [lr], #96 @ 0x60 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 126508 <__cxa_atexit@plt+0x119608> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 5094e4 <__cxa_atexit@plt+0x4fc5e4> │ │ │ │ + b 134fff4 <__cxa_atexit@plt+0x13430f4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbeq r0, [pc], #60 @ 126514 <__cxa_atexit@plt+0x119614> │ │ │ │ + ldrbeq pc, [lr], #60 @ 0x3c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004e4 <__cxa_atexit@plt+0x3f35e4> │ │ │ │ - ldrbeq r0, [pc], #160 @ 12652c <__cxa_atexit@plt+0x11962c> │ │ │ │ + b 3fec84 <__cxa_atexit@plt+0x3f1d84> │ │ │ │ + ldrbeq pc, [lr], #160 @ 0xa0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 4c28f0 <__cxa_atexit@plt+0x4b59f0> │ │ │ │ - ldrbeq r0, [pc], #120 @ 126548 <__cxa_atexit@plt+0x119648> │ │ │ │ + b 1309400 <__cxa_atexit@plt+0x12fc500> │ │ │ │ + ldrbeq pc, [lr], #120 @ 0x78 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1265a8 <__cxa_atexit@plt+0x1196a8> │ │ │ │ ldr lr, [pc, #80] @ 1265b4 <__cxa_atexit@plt+0x1196b4> │ │ │ │ @@ -288170,16 +288170,16 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldreq r6, [r5, #-288] @ 0xfffffee0 │ │ │ │ - ldrbeq pc, [lr], #4092 @ 0xffc @ │ │ │ │ + ldreq r5, [r5, #-296] @ 0xfffffed8 │ │ │ │ + ldrbeq lr, [lr], #4092 @ 0xffc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -288191,15 +288191,15 @@ │ │ │ │ beq 1266d8 <__cxa_atexit@plt+0x1197d8> │ │ │ │ ldr r2, [pc, #316] @ 126738 <__cxa_atexit@plt+0x119838> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 283268 <__cxa_atexit@plt+0x276368> │ │ │ │ + b 10cabc0 <__cxa_atexit@plt+0x10bdcc0> │ │ │ │ ldr r2, [pc, #248] @ 126710 <__cxa_atexit@plt+0x119810> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1266d8 <__cxa_atexit@plt+0x1197d8> │ │ │ │ ldr r3, [pc, #228] @ 126714 <__cxa_atexit@plt+0x119814> │ │ │ │ @@ -288255,35 +288255,35 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 12671c <__cxa_atexit@plt+0x11981c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r6, [r5, #-1036] @ 0xfffffbf4 │ │ │ │ - ldreq r6, [r5, #-844] @ 0xfffffcb4 │ │ │ │ + ldreq r5, [r5, #-1044] @ 0xfffffbec │ │ │ │ + ldreq r5, [r5, #-852] @ 0xfffffcac │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - ldreq r6, [r5, #-636] @ 0xfffffd84 │ │ │ │ - ldreq r6, [r5, #-180] @ 0xffffff4c │ │ │ │ - ldreq r6, [r5, #-616] @ 0xfffffd98 │ │ │ │ - ldreq r6, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldreq r6, [r5, #-568] @ 0xfffffdc8 │ │ │ │ + ldreq r5, [r5, #-644] @ 0xfffffd7c │ │ │ │ + ldreq r5, [r5, #-188] @ 0xffffff44 │ │ │ │ + ldreq r5, [r5, #-624] @ 0xfffffd90 │ │ │ │ + ldreq r5, [r5, #-64] @ 0xffffffc0 │ │ │ │ + ldreq r5, [r5, #-576] @ 0xfffffdc0 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - ldrbeq pc, [lr], #3696 @ 0xe70 @ │ │ │ │ + ldrbeq lr, [lr], #3696 @ 0xe70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 126760 <__cxa_atexit@plt+0x119860> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 283268 <__cxa_atexit@plt+0x276368> │ │ │ │ + b 10cabc0 <__cxa_atexit@plt+0x10bdcc0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -288316,21 +288316,21 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r6, [r5, #-344] @ 0xfffffea8 │ │ │ │ - ldreq r5, [r5, #-3984] @ 0xfffff070 │ │ │ │ - ldreq r6, [r5, #-324] @ 0xfffffebc │ │ │ │ - ldreq r5, [r5, #-3860] @ 0xfffff0ec │ │ │ │ - ldreq r6, [r5, #-276] @ 0xfffffeec │ │ │ │ - ldrbeq pc, [lr], #3464 @ 0xd88 @ │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r5, [r5, #-352] @ 0xfffffea0 │ │ │ │ + ldreq r4, [r5, #-3992] @ 0xfffff068 │ │ │ │ + ldreq r5, [r5, #-332] @ 0xfffffeb4 │ │ │ │ + ldreq r4, [r5, #-3868] @ 0xfffff0e4 │ │ │ │ + ldreq r5, [r5, #-284] @ 0xfffffee4 │ │ │ │ + ldrbeq lr, [lr], #3464 @ 0xd88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #208] @ 1268fc <__cxa_atexit@plt+0x1199fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -288378,23 +288378,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 126904 <__cxa_atexit@plt+0x119a04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldreq r6, [r5, #-528] @ 0xfffffdf0 │ │ │ │ - ldreq r6, [r5, #-352] @ 0xfffffea0 │ │ │ │ - ldreq r6, [r5, #-128] @ 0xffffff80 │ │ │ │ - ldreq r5, [r5, #-3764] @ 0xfffff14c │ │ │ │ - ldreq r6, [r5, #-104] @ 0xffffff98 │ │ │ │ - ldreq r5, [r5, #-3640] @ 0xfffff1c8 │ │ │ │ - ldreq r6, [r5, #-60] @ 0xffffffc4 │ │ │ │ + ldreq r5, [r5, #-536] @ 0xfffffde8 │ │ │ │ + ldreq r5, [r5, #-360] @ 0xfffffe98 │ │ │ │ + ldreq r5, [r5, #-136] @ 0xffffff78 │ │ │ │ + ldreq r4, [r5, #-3772] @ 0xfffff144 │ │ │ │ + ldreq r5, [r5, #-112] @ 0xffffff90 │ │ │ │ + ldreq r4, [r5, #-3648] @ 0xfffff1c0 │ │ │ │ + ldreq r5, [r5, #-68] @ 0xffffffbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1269b0 <__cxa_atexit@plt+0x119ab0> │ │ │ │ @@ -288426,21 +288426,21 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [r5, #-4000] @ 0xfffff060 │ │ │ │ - ldreq r5, [r5, #-3544] @ 0xfffff228 │ │ │ │ - ldreq r5, [r5, #-3980] @ 0xfffff074 │ │ │ │ - ldreq r5, [r5, #-3420] @ 0xfffff2a4 │ │ │ │ - ldreq r5, [r5, #-3932] @ 0xfffff0a4 │ │ │ │ - ldrbeq pc, [lr], #3048 @ 0xbe8 @ │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [r5, #-4008] @ 0xfffff058 │ │ │ │ + ldreq r4, [r5, #-3552] @ 0xfffff220 │ │ │ │ + ldreq r4, [r5, #-3988] @ 0xfffff06c │ │ │ │ + ldreq r4, [r5, #-3428] @ 0xfffff29c │ │ │ │ + ldreq r4, [r5, #-3940] @ 0xfffff09c │ │ │ │ + ldrbeq lr, [lr], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #28 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 126ab4 <__cxa_atexit@plt+0x119bb4> │ │ │ │ ldr lr, [pc, #224] @ 126ad0 <__cxa_atexit@plt+0x119bd0> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -288495,22 +288495,22 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - ldreq r5, [r5, #-3216] @ 0xfffff370 │ │ │ │ - ldreq r5, [r5, #-3200] @ 0xfffff380 │ │ │ │ + ldreq r4, [r5, #-3224] @ 0xfffff368 │ │ │ │ + ldreq r4, [r5, #-3208] @ 0xfffff378 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ - ldreq r5, [r5, #-3136] @ 0xfffff3c0 │ │ │ │ - ldreq r5, [r5, #-3084] @ 0xfffff3f4 │ │ │ │ - ldrbeq pc, [lr], #2768 @ 0xad0 @ │ │ │ │ + ldreq r4, [r5, #-3144] @ 0xfffff3b8 │ │ │ │ + ldreq r4, [r5, #-3092] @ 0xfffff3ec │ │ │ │ + ldrbeq lr, [lr], #2768 @ 0xad0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 126b14 <__cxa_atexit@plt+0x119c14> │ │ │ │ ldr r7, [pc, #124] @ 126b84 <__cxa_atexit@plt+0x119c84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -288540,20 +288540,20 @@ │ │ │ │ str lr, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [r5, #-2996] @ 0xfffff44c │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [r5, #-3004] @ 0xfffff444 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ - ldreq r5, [r5, #-2944] @ 0xfffff480 │ │ │ │ - ldreq r5, [r5, #-2892] @ 0xfffff4b4 │ │ │ │ - ldrbeq pc, [lr], #2556 @ 0x9fc @ │ │ │ │ + ldreq r4, [r5, #-2952] @ 0xfffff478 │ │ │ │ + ldreq r4, [r5, #-2900] @ 0xfffff4ac │ │ │ │ + ldrbeq lr, [lr], #2556 @ 0x9fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 126c2c <__cxa_atexit@plt+0x119d2c> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -288589,17 +288589,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r5, #-2780] @ 0xfffff524 │ │ │ │ + ldreq r4, [r5, #-2788] @ 0xfffff51c │ │ │ │ andeq r2, r0, r0, asr #32 │ │ │ │ - ldrbeq pc, [lr], #2356 @ 0x934 @ │ │ │ │ + ldrbeq lr, [lr], #2356 @ 0x934 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 126c84 <__cxa_atexit@plt+0x119d84> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -288607,16 +288607,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1289bc <__cxa_atexit@plt+0x11babc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r5, #-2600] @ 0xfffff5d8 │ │ │ │ - ldrbeq pc, [lr], #2288 @ 0x8f0 @ │ │ │ │ + ldreq r4, [r5, #-2608] @ 0xfffff5d0 │ │ │ │ + ldrbeq lr, [lr], #2288 @ 0x8f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 126cc8 <__cxa_atexit@plt+0x119dc8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -288624,35 +288624,35 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 128778 <__cxa_atexit@plt+0x11b878> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [r5, #-2532] @ 0xfffff61c │ │ │ │ - ldrbeq pc, [lr], #2176 @ 0x880 @ │ │ │ │ + ldreq r4, [r5, #-2540] @ 0xfffff614 │ │ │ │ + ldrbeq lr, [lr], #2176 @ 0x880 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 126d14 <__cxa_atexit@plt+0x119e14> │ │ │ │ ldr r3, [pc, #40] @ 126d1c <__cxa_atexit@plt+0x119e1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r3, [pc, #20] @ 126d20 <__cxa_atexit@plt+0x119e20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r1, r2, r3, r7} │ │ │ │ - b 282fb8 <__cxa_atexit@plt+0x2760b8> │ │ │ │ + b 10ca910 <__cxa_atexit@plt+0x10bda10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq r5, [r5, #-2448] @ 0xfffff670 │ │ │ │ + ldreq r4, [r5, #-2456] @ 0xfffff668 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -288733,25 +288733,25 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #80 @ 0x50 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, asr #12 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - ldreq r5, [r5, #-2836] @ 0xfffff4ec │ │ │ │ - ldreq r5, [r5, #-2824] @ 0xfffff4f8 │ │ │ │ - ldreq r5, [r5, #-2848] @ 0xfffff4e0 │ │ │ │ - ldreq r5, [r5, #-2392] @ 0xfffff6a8 │ │ │ │ - ldreq r5, [r5, #-2828] @ 0xfffff4f4 │ │ │ │ - ldreq r5, [r5, #-2776] @ 0xfffff528 │ │ │ │ - ldreq r5, [r5, #-2240] @ 0xfffff740 │ │ │ │ - ldreq r5, [r5, #-2756] @ 0xfffff53c │ │ │ │ + ldreq r4, [r5, #-2844] @ 0xfffff4e4 │ │ │ │ + ldreq r4, [r5, #-2832] @ 0xfffff4f0 │ │ │ │ + ldreq r4, [r5, #-2856] @ 0xfffff4d8 │ │ │ │ + ldreq r4, [r5, #-2400] @ 0xfffff6a0 │ │ │ │ + ldreq r4, [r5, #-2836] @ 0xfffff4ec │ │ │ │ + ldreq r4, [r5, #-2784] @ 0xfffff520 │ │ │ │ + ldreq r4, [r5, #-2248] @ 0xfffff738 │ │ │ │ + ldreq r4, [r5, #-2764] @ 0xfffff534 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 126fd4 <__cxa_atexit@plt+0x11a0d4> │ │ │ │ @@ -288896,38 +288896,38 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #84 @ 0x54 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r6, #88 @ 0x58 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ muleq r0, ip, r2 │ │ │ │ - ldreq r5, [r5, #-2228] @ 0xfffff74c │ │ │ │ - ldreq r5, [r5, #-1772] @ 0xfffff914 │ │ │ │ - ldreq r5, [r5, #-2168] @ 0xfffff788 │ │ │ │ - ldreq r5, [r5, #-2176] @ 0xfffff780 │ │ │ │ - ldreq r5, [r5, #-2992] @ 0xfffff450 │ │ │ │ - ldreq r5, [r5, #-2088] @ 0xfffff7d8 │ │ │ │ - ldreq r5, [r5, #-1548] @ 0xfffff9f4 │ │ │ │ - ldreq r5, [r5, #-2076] @ 0xfffff7e4 │ │ │ │ - ldreq r5, [r5, #-3376] @ 0xfffff2d0 │ │ │ │ - ldreq r5, [r5, #-2460] @ 0xfffff664 │ │ │ │ - ldreq r5, [r5, #-2480] @ 0xfffff650 │ │ │ │ - ldreq r5, [r5, #-2024] @ 0xfffff818 │ │ │ │ - ldreq r5, [r5, #-2420] @ 0xfffff68c │ │ │ │ - ldreq r5, [r5, #-1884] @ 0xfffff8a4 │ │ │ │ - ldreq r5, [r5, #-2416] @ 0xfffff690 │ │ │ │ - ldreq r5, [r5, #-2368] @ 0xfffff6c0 │ │ │ │ + ldreq r4, [r5, #-2236] @ 0xfffff744 │ │ │ │ + ldreq r4, [r5, #-1780] @ 0xfffff90c │ │ │ │ + ldreq r4, [r5, #-2176] @ 0xfffff780 │ │ │ │ + ldreq r4, [r5, #-2184] @ 0xfffff778 │ │ │ │ + ldreq r4, [r5, #-3000] @ 0xfffff448 │ │ │ │ + ldreq r4, [r5, #-2096] @ 0xfffff7d0 │ │ │ │ + ldreq r4, [r5, #-1556] @ 0xfffff9ec │ │ │ │ + ldreq r4, [r5, #-2084] @ 0xfffff7dc │ │ │ │ + ldreq r4, [r5, #-3384] @ 0xfffff2c8 │ │ │ │ + ldreq r4, [r5, #-2468] @ 0xfffff65c │ │ │ │ + ldreq r4, [r5, #-2488] @ 0xfffff648 │ │ │ │ + ldreq r4, [r5, #-2032] @ 0xfffff810 │ │ │ │ + ldreq r4, [r5, #-2428] @ 0xfffff684 │ │ │ │ + ldreq r4, [r5, #-1892] @ 0xfffff89c │ │ │ │ + ldreq r4, [r5, #-2424] @ 0xfffff688 │ │ │ │ + ldreq r4, [r5, #-2376] @ 0xfffff6b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -288982,23 +288982,23 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r9 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [r5, #-1844] @ 0xfffff8cc │ │ │ │ - ldreq r5, [r5, #-1384] @ 0xfffffa98 │ │ │ │ - ldreq r5, [r5, #-1812] @ 0xfffff8ec │ │ │ │ - ldreq r5, [r5, #-1756] @ 0xfffff924 │ │ │ │ - ldreq r5, [r5, #-2616] @ 0xfffff5c8 │ │ │ │ - ldreq r5, [r5, #-1712] @ 0xfffff950 │ │ │ │ - ldreq r5, [r5, #-1172] @ 0xfffffb6c │ │ │ │ - ldreq r5, [r5, #-1704] @ 0xfffff958 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [r5, #-1852] @ 0xfffff8c4 │ │ │ │ + ldreq r4, [r5, #-1392] @ 0xfffffa90 │ │ │ │ + ldreq r4, [r5, #-1820] @ 0xfffff8e4 │ │ │ │ + ldreq r4, [r5, #-1764] @ 0xfffff91c │ │ │ │ + ldreq r4, [r5, #-2624] @ 0xfffff5c0 │ │ │ │ + ldreq r4, [r5, #-1720] @ 0xfffff948 │ │ │ │ + ldreq r4, [r5, #-1180] @ 0xfffffb64 │ │ │ │ + ldreq r4, [r5, #-1712] @ 0xfffff950 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 127380 <__cxa_atexit@plt+0x11a480> │ │ │ │ @@ -289054,23 +289054,23 @@ │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldm sp, {r4, fp} │ │ │ │ bx ip │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [r5, #-1568] @ 0xfffff9e0 │ │ │ │ - ldreq r5, [r5, #-1112] @ 0xfffffba8 │ │ │ │ - ldreq r5, [r5, #-1508] @ 0xfffffa1c │ │ │ │ - ldreq r5, [r5, #-1512] @ 0xfffffa18 │ │ │ │ - ldreq r5, [r5, #-2328] @ 0xfffff6e8 │ │ │ │ - ldreq r5, [r5, #-1424] @ 0xfffffa70 │ │ │ │ - ldreq r5, [r5, #-888] @ 0xfffffc88 │ │ │ │ - ldreq r5, [r5, #-1416] @ 0xfffffa78 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [r5, #-1576] @ 0xfffff9d8 │ │ │ │ + ldreq r4, [r5, #-1120] @ 0xfffffba0 │ │ │ │ + ldreq r4, [r5, #-1516] @ 0xfffffa14 │ │ │ │ + ldreq r4, [r5, #-1520] @ 0xfffffa10 │ │ │ │ + ldreq r4, [r5, #-2336] @ 0xfffff6e0 │ │ │ │ + ldreq r4, [r5, #-1432] @ 0xfffffa68 │ │ │ │ + ldreq r4, [r5, #-896] @ 0xfffffc80 │ │ │ │ + ldreq r4, [r5, #-1424] @ 0xfffffa70 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 127488 <__cxa_atexit@plt+0x11a588> │ │ │ │ @@ -289120,24 +289120,24 @@ │ │ │ │ str lr, [r3, #60] @ 0x3c │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [r5, #-1256] @ 0xfffffb18 │ │ │ │ - ldreq r5, [r5, #-1244] @ 0xfffffb24 │ │ │ │ - ldreq r5, [r5, #-1268] @ 0xfffffb0c │ │ │ │ - ldreq r5, [r5, #-812] @ 0xfffffcd4 │ │ │ │ - ldreq r5, [r5, #-1248] @ 0xfffffb20 │ │ │ │ - ldreq r5, [r5, #-1196] @ 0xfffffb54 │ │ │ │ - ldreq r5, [r5, #-660] @ 0xfffffd6c │ │ │ │ - ldreq r5, [r5, #-1176] @ 0xfffffb68 │ │ │ │ - ldrbeq pc, [lr], #204 @ 0xcc @ │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [r5, #-1264] @ 0xfffffb10 │ │ │ │ + ldreq r4, [r5, #-1252] @ 0xfffffb1c │ │ │ │ + ldreq r4, [r5, #-1276] @ 0xfffffb04 │ │ │ │ + ldreq r4, [r5, #-820] @ 0xfffffccc │ │ │ │ + ldreq r4, [r5, #-1256] @ 0xfffffb18 │ │ │ │ + ldreq r4, [r5, #-1204] @ 0xfffffb4c │ │ │ │ + ldreq r4, [r5, #-668] @ 0xfffffd64 │ │ │ │ + ldreq r4, [r5, #-1184] @ 0xfffffb60 │ │ │ │ + ldrbeq lr, [lr], #204 @ 0xcc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ sub lr, r5, #32 │ │ │ │ cmp fp, lr │ │ │ │ bhi 1275b4 <__cxa_atexit@plt+0x11a6b4> │ │ │ │ ldr r9, [r2, #8] │ │ │ │ @@ -289200,21 +289200,21 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [r5, #-432] @ 0xfffffe50 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [r5, #-440] @ 0xfffffe48 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ - ldreq r5, [r5, #-304] @ 0xfffffed0 │ │ │ │ - ldrbeq lr, [lr], #3992 @ 0xf98 │ │ │ │ + ldreq r4, [r5, #-312] @ 0xfffffec8 │ │ │ │ + ldrbeq sp, [lr], #3992 @ 0xf98 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -289249,19 +289249,19 @@ │ │ │ │ bx ip │ │ │ │ add r5, r5, #24 │ │ │ │ b 128778 <__cxa_atexit@plt+0x11b878> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff674 │ │ │ │ @ instruction: 0xfffff6b0 │ │ │ │ - ldreq r5, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldrbeq lr, [lr], #3760 @ 0xeb0 │ │ │ │ + ldreq r4, [r5, #-88] @ 0xffffffa8 │ │ │ │ + ldrbeq sp, [lr], #3760 @ 0xeb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 127778 <__cxa_atexit@plt+0x11a878> │ │ │ │ ldr lr, [pc, #208] @ 127798 <__cxa_atexit@plt+0x11a898> │ │ │ │ @@ -289302,33 +289302,33 @@ │ │ │ │ str r8, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str ip, [r6, #20] │ │ │ │ sub r8, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 282fb8 <__cxa_atexit@plt+0x2760b8> │ │ │ │ + b 10ca910 <__cxa_atexit@plt+0x10bda10> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r4, [r5, #-4028] @ 0xfffff044 │ │ │ │ - ldrbeq lr, [lr], #2908 @ 0xb5c │ │ │ │ - ldreq r5, [r5, #-432] @ 0xfffffe50 │ │ │ │ - ldreq r5, [r5, #-0] │ │ │ │ + ldreq r3, [r5, #-4036] @ 0xfffff03c │ │ │ │ + ldrbeq sp, [lr], #2908 @ 0xb5c │ │ │ │ + ldreq r4, [r5, #-440] @ 0xfffffe48 │ │ │ │ + ldreq r4, [r5, #-8] │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - ldrbeq lr, [lr], #3492 @ 0xda4 │ │ │ │ + ldrbeq sp, [lr], #3492 @ 0xda4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 127834 <__cxa_atexit@plt+0x11a934> │ │ │ │ @@ -289352,21 +289352,21 @@ │ │ │ │ str ip, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 12784c <__cxa_atexit@plt+0x11a94c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r6, #15 │ │ │ │ - b 282fb8 <__cxa_atexit@plt+0x2760b8> │ │ │ │ + b 10ca910 <__cxa_atexit@plt+0x10bda10> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldrbeq lr, [lr], #2700 @ 0xa8c │ │ │ │ - ldreq r5, [r5, #-228] @ 0xffffff1c │ │ │ │ - ldreq r4, [r5, #-3892] @ 0xfffff0cc │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldrbeq sp, [lr], #2700 @ 0xa8c │ │ │ │ + ldreq r4, [r5, #-236] @ 0xffffff14 │ │ │ │ + ldreq r3, [r5, #-3900] @ 0xfffff0c4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -289380,17 +289380,17 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r5, [r5, #-1068] @ 0xfffffbd4 │ │ │ │ - ldrbeq lr, [lr], #3272 @ 0xcc8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r4, [r5, #-1076] @ 0xfffffbcc │ │ │ │ + ldrbeq sp, [lr], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12795c <__cxa_atexit@plt+0x11aa5c> │ │ │ │ ldr r1, [pc, #156] @ 127968 <__cxa_atexit@plt+0x11aa68> │ │ │ │ @@ -289421,29 +289421,29 @@ │ │ │ │ add r1, r5, #12 │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ ldr r3, [pc, #64] @ 127978 <__cxa_atexit@plt+0x11aa78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r2, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 154beb4 <__cxa_atexit@plt+0x153efb4> │ │ │ │ + b 3fec64 <__cxa_atexit@plt+0x3f1d64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq r4, [r5, #-3516] @ 0xfffff244 │ │ │ │ + ldreq r3, [r5, #-3524] @ 0xfffff23c │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldrbeq lr, [lr], #2360 @ 0x938 │ │ │ │ - ldreq r4, [r5, #-3980] @ 0xfffff074 │ │ │ │ - ldrbeq lr, [lr], #3060 @ 0xbf4 │ │ │ │ + ldrbeq sp, [lr], #2360 @ 0x938 │ │ │ │ + ldreq r3, [r5, #-3988] @ 0xfffff06c │ │ │ │ + ldrbeq sp, [lr], #3060 @ 0xbf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1279e4 <__cxa_atexit@plt+0x11aae4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr lr, [pc, #76] @ 1279ec <__cxa_atexit@plt+0x11aaec> │ │ │ │ @@ -289460,20 +289460,20 @@ │ │ │ │ stmda r5, {r2, r3, r8} │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r3, [pc, #32] @ 1279f4 <__cxa_atexit@plt+0x11aaf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r9, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 154beb4 <__cxa_atexit@plt+0x153efb4> │ │ │ │ + b 3fec64 <__cxa_atexit@plt+0x3f1d64> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrbeq lr, [lr], #2216 @ 0x8a8 │ │ │ │ - ldreq r4, [r5, #-3824] @ 0xfffff110 │ │ │ │ + ldrbeq sp, [lr], #2216 @ 0x8a8 │ │ │ │ + ldreq r3, [r5, #-3832] @ 0xfffff108 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ strb r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -289505,18 +289505,18 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 127aa4 <__cxa_atexit@plt+0x11aba4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r4, [r5, #-3748] @ 0xfffff15c │ │ │ │ - ldreq r4, [r5, #-3740] @ 0xfffff164 │ │ │ │ - ldreq r5, [r5, #-608] @ 0xfffffda0 │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r3, [r5, #-3756] @ 0xfffff154 │ │ │ │ + ldreq r3, [r5, #-3748] @ 0xfffff15c │ │ │ │ + ldreq r4, [r5, #-616] @ 0xfffffd98 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -289547,20 +289547,20 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 127b4c <__cxa_atexit@plt+0x11ac4c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldreq r4, [r5, #-3580] @ 0xfffff204 │ │ │ │ - ldreq r4, [r5, #-3572] @ 0xfffff20c │ │ │ │ - ldreq r5, [r5, #-436] @ 0xfffffe4c │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ + ldreq r3, [r5, #-3588] @ 0xfffff1fc │ │ │ │ + ldreq r3, [r5, #-3580] @ 0xfffff204 │ │ │ │ + ldreq r4, [r5, #-444] @ 0xfffffe44 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - ldrbeq lr, [lr], #2608 @ 0xa30 │ │ │ │ + ldrbeq sp, [lr], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 127c3c <__cxa_atexit@plt+0x11ad3c> │ │ │ │ ldr lr, [pc, #212] @ 127c48 <__cxa_atexit@plt+0x11ad48> │ │ │ │ @@ -289595,42 +289595,42 @@ │ │ │ │ str r0, [r5, #16] │ │ │ │ str lr, [r5, #20] │ │ │ │ ldr r3, [pc, #104] @ 127c58 <__cxa_atexit@plt+0x11ad58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r9, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 154beb4 <__cxa_atexit@plt+0x153efb4> │ │ │ │ + b 3fec64 <__cxa_atexit@plt+0x3f1d64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #72] @ 127c5c <__cxa_atexit@plt+0x11ad5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #68] @ 127c60 <__cxa_atexit@plt+0x11ad60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-44]! @ 0xffffffd4 │ │ │ │ stmib r5, {r1, r2, r8, lr} │ │ │ │ ldr r2, [pc, #56] @ 127c64 <__cxa_atexit@plt+0x11ad64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r3, #1 │ │ │ │ mov r9, #0 │ │ │ │ - b 154beb4 <__cxa_atexit@plt+0x153efb4> │ │ │ │ + b 3fec64 <__cxa_atexit@plt+0x3f1d64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldreq r4, [r5, #-2828] @ 0xfffff4f4 │ │ │ │ + ldreq r3, [r5, #-2836] @ 0xfffff4ec │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - ldrbeq lr, [lr], #1672 @ 0x688 │ │ │ │ - ldreq r4, [r5, #-3284] @ 0xfffff32c │ │ │ │ + ldrbeq sp, [lr], #1672 @ 0x688 │ │ │ │ + ldreq r3, [r5, #-3292] @ 0xfffff324 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ - ldrbeq lr, [lr], #1600 @ 0x640 │ │ │ │ - ldreq r4, [r5, #-3224] @ 0xfffff368 │ │ │ │ - ldrbeq lr, [lr], #2328 @ 0x918 │ │ │ │ + ldrbeq sp, [lr], #1600 @ 0x640 │ │ │ │ + ldreq r3, [r5, #-3232] @ 0xfffff360 │ │ │ │ + ldrbeq sp, [lr], #2328 @ 0x918 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldrb r2, [r3, #7] │ │ │ │ @@ -289658,20 +289658,20 @@ │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r5, [pc, #28] @ 127d04 <__cxa_atexit@plt+0x11ae04> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b 154beb4 <__cxa_atexit@plt+0x153efb4> │ │ │ │ + b 3fec64 <__cxa_atexit@plt+0x3f1d64> │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ - ldrbeq lr, [lr], #1408 @ 0x580 │ │ │ │ - ldreq r4, [r5, #-3036] @ 0xfffff424 │ │ │ │ + ldrbeq sp, [lr], #1408 @ 0x580 │ │ │ │ + ldreq r3, [r5, #-3044] @ 0xfffff41c │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbeq lr, [lr], #2164 @ 0x874 │ │ │ │ + ldrbeq sp, [lr], #2164 @ 0x874 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ strb r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -289703,28 +289703,28 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ ldr r2, [pc, #56] @ 127dd8 <__cxa_atexit@plt+0x11aed8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ sub r8, r6, #15 │ │ │ │ - b 282fb8 <__cxa_atexit@plt+0x2760b8> │ │ │ │ + b 10ca910 <__cxa_atexit@plt+0x10bda10> │ │ │ │ ldr r3, [pc, #36] @ 127ddc <__cxa_atexit@plt+0x11aedc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ - ldreq r4, [r5, #-2444] @ 0xfffff674 │ │ │ │ - ldreq r4, [r5, #-2908] @ 0xfffff4a4 │ │ │ │ - ldreq r4, [r5, #-2856] @ 0xfffff4d8 │ │ │ │ + ldreq r3, [r5, #-2452] @ 0xfffff66c │ │ │ │ + ldreq r3, [r5, #-2916] @ 0xfffff49c │ │ │ │ + ldreq r3, [r5, #-2864] @ 0xfffff4d0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbeq lr, [lr], #1952 @ 0x7a0 │ │ │ │ + ldrbeq sp, [lr], #1952 @ 0x7a0 │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 127e7c <__cxa_atexit@plt+0x11af7c> │ │ │ │ @@ -289754,38 +289754,38 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ ldr r2, [pc, #56] @ 127ea4 <__cxa_atexit@plt+0x11afa4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r8, r6, #15 │ │ │ │ - b 282fb8 <__cxa_atexit@plt+0x2760b8> │ │ │ │ + b 10ca910 <__cxa_atexit@plt+0x10bda10> │ │ │ │ ldr r3, [pc, #36] @ 127ea8 <__cxa_atexit@plt+0x11afa8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ - ldreq r4, [r5, #-2240] @ 0xfffff740 │ │ │ │ - ldreq r4, [r5, #-2708] @ 0xfffff56c │ │ │ │ - ldreq r4, [r5, #-2652] @ 0xfffff5a4 │ │ │ │ + ldreq r3, [r5, #-2248] @ 0xfffff738 │ │ │ │ + ldreq r3, [r5, #-2716] @ 0xfffff564 │ │ │ │ + ldreq r3, [r5, #-2660] @ 0xfffff59c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - ldrbeq lr, [lr], #1704 @ 0x6a8 │ │ │ │ + ldrbeq sp, [lr], #1704 @ 0x6a8 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 128060 <__cxa_atexit@plt+0x11b160> │ │ │ │ - ldrbeq lr, [lr], #1664 @ 0x680 │ │ │ │ + ldrbeq sp, [lr], #1664 @ 0x680 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ strb r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -289810,27 +289810,27 @@ │ │ │ │ strb r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r8, r6, #15 │ │ │ │ - b 282fb8 <__cxa_atexit@plt+0x2760b8> │ │ │ │ + b 10ca910 <__cxa_atexit@plt+0x10bda10> │ │ │ │ ldr r3, [pc, #32] @ 127f84 <__cxa_atexit@plt+0x11b084> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - ldreq r4, [r5, #-2492] @ 0xfffff644 │ │ │ │ - ldreq r4, [r5, #-2484] @ 0xfffff64c │ │ │ │ - ldreq r4, [r5, #-2052] @ 0xfffff7fc │ │ │ │ + ldreq r3, [r5, #-2500] @ 0xfffff63c │ │ │ │ + ldreq r3, [r5, #-2492] @ 0xfffff644 │ │ │ │ + ldreq r3, [r5, #-2060] @ 0xfffff7f4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrbeq lr, [lr], #1484 @ 0x5cc │ │ │ │ + ldrbeq sp, [lr], #1484 @ 0x5cc │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 128008 <__cxa_atexit@plt+0x11b108> │ │ │ │ @@ -289853,27 +289853,27 @@ │ │ │ │ strb r1, [r3, #12] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r2, sl, ip} │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r8, r6, #15 │ │ │ │ - b 282fb8 <__cxa_atexit@plt+0x2760b8> │ │ │ │ + b 10ca910 <__cxa_atexit@plt+0x10bda10> │ │ │ │ ldr r3, [pc, #32] @ 128030 <__cxa_atexit@plt+0x11b130> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq r4, [r5, #-2320] @ 0xfffff6f0 │ │ │ │ - ldreq r4, [r5, #-2312] @ 0xfffff6f8 │ │ │ │ - ldreq r4, [r5, #-1880] @ 0xfffff8a8 │ │ │ │ + ldreq r3, [r5, #-2328] @ 0xfffff6e8 │ │ │ │ + ldreq r3, [r5, #-2320] @ 0xfffff6f0 │ │ │ │ + ldreq r3, [r5, #-1888] @ 0xfffff8a0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldrbeq lr, [lr], #1312 @ 0x520 │ │ │ │ + ldrbeq sp, [lr], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r2, [r5, #4] │ │ │ │ @@ -289942,22 +289942,22 @@ │ │ │ │ ldr r6, [pc, #40] @ 12817c <__cxa_atexit@plt+0x11b27c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r4, [r5, #-2040] @ 0xfffff808 │ │ │ │ - ldreq r4, [r5, #-2024] @ 0xfffff818 │ │ │ │ - ldreq r4, [r5, #-2012] @ 0xfffff824 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r3, [r5, #-2048] @ 0xfffff800 │ │ │ │ + ldreq r3, [r5, #-2032] @ 0xfffff810 │ │ │ │ + ldreq r3, [r5, #-2020] @ 0xfffff81c │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldrbeq lr, [lr], #976 @ 0x3d0 │ │ │ │ + ldrbeq sp, [lr], #976 @ 0x3d0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -290017,26 +290017,26 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 128284 <__cxa_atexit@plt+0x11b384> │ │ │ │ b 128390 <__cxa_atexit@plt+0x11b490> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r4, [r5, #-1688] @ 0xfffff968 │ │ │ │ - ldreq r4, [r5, #-1660] @ 0xfffff984 │ │ │ │ - ldreq r4, [r5, #-2536] @ 0xfffff618 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r3, [r5, #-1696] @ 0xfffff960 │ │ │ │ + ldreq r3, [r5, #-1668] @ 0xfffff97c │ │ │ │ + ldreq r3, [r5, #-2544] @ 0xfffff610 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - ldreq r4, [r5, #-1776] @ 0xfffff910 │ │ │ │ - ldreq r4, [r5, #-1756] @ 0xfffff924 │ │ │ │ - ldreq r4, [r5, #-2636] @ 0xfffff5b4 │ │ │ │ - ldrbeq lr, [lr], #660 @ 0x294 │ │ │ │ + ldreq r3, [r5, #-1784] @ 0xfffff908 │ │ │ │ + ldreq r3, [r5, #-1764] @ 0xfffff91c │ │ │ │ + ldreq r3, [r5, #-2644] @ 0xfffff5ac │ │ │ │ + ldrbeq sp, [lr], #660 @ 0x294 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -290071,21 +290071,21 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 128380 <__cxa_atexit@plt+0x11b480> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r4, [r5, #-1476] @ 0xfffffa3c │ │ │ │ - ldreq r4, [r5, #-1472] @ 0xfffffa40 │ │ │ │ - ldreq r4, [r5, #-1464] @ 0xfffffa48 │ │ │ │ + ldreq r3, [r5, #-1484] @ 0xfffffa34 │ │ │ │ + ldreq r3, [r5, #-1480] @ 0xfffffa38 │ │ │ │ + ldreq r3, [r5, #-1472] @ 0xfffffa40 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - ldrbeq lr, [lr], #464 @ 0x1d0 │ │ │ │ + ldrbeq sp, [lr], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12848c <__cxa_atexit@plt+0x11b58c> │ │ │ │ @@ -290192,35 +290192,35 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldreq r4, [r5, #-1060] @ 0xfffffbdc │ │ │ │ - ldreq r4, [r5, #-604] @ 0xfffffda4 │ │ │ │ - ldreq r4, [r5, #-1040] @ 0xfffffbf0 │ │ │ │ - ldreq r4, [r5, #-480] @ 0xfffffe20 │ │ │ │ - ldreq r4, [r5, #-992] @ 0xfffffc20 │ │ │ │ + ldreq r3, [r5, #-1068] @ 0xfffffbd4 │ │ │ │ + ldreq r3, [r5, #-612] @ 0xfffffd9c │ │ │ │ + ldreq r3, [r5, #-1048] @ 0xfffffbe8 │ │ │ │ + ldreq r3, [r5, #-488] @ 0xfffffe18 │ │ │ │ + ldreq r3, [r5, #-1000] @ 0xfffffc18 │ │ │ │ @ instruction: 0xfffff2dc │ │ │ │ - ldreq r4, [r5, #-1252] @ 0xfffffb1c │ │ │ │ - ldreq r4, [r5, #-796] @ 0xfffffce4 │ │ │ │ - ldreq r4, [r5, #-672] @ 0xfffffd60 │ │ │ │ - ldreq r4, [r5, #-1204] @ 0xfffffb4c │ │ │ │ - ldreq r4, [r5, #-656] @ 0xfffffd70 │ │ │ │ - ldreq r4, [r5, #-1140] @ 0xfffffb8c │ │ │ │ - ldrbeq sp, [lr], #4020 @ 0xfb4 │ │ │ │ + ldreq r3, [r5, #-1260] @ 0xfffffb14 │ │ │ │ + ldreq r3, [r5, #-804] @ 0xfffffcdc │ │ │ │ + ldreq r3, [r5, #-680] @ 0xfffffd58 │ │ │ │ + ldreq r3, [r5, #-1212] @ 0xfffffb44 │ │ │ │ + ldreq r3, [r5, #-664] @ 0xfffffd68 │ │ │ │ + ldreq r3, [r5, #-1148] @ 0xfffffb84 │ │ │ │ + ldrbeq ip, [lr], #4020 @ 0xfb4 │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12868c <__cxa_atexit@plt+0x11b78c> │ │ │ │ @@ -290273,22 +290273,22 @@ │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff0e4 │ │ │ │ - ldreq r4, [r5, #-752] @ 0xfffffd10 │ │ │ │ - ldreq r4, [r5, #-296] @ 0xfffffed8 │ │ │ │ - ldreq r4, [r5, #-172] @ 0xffffff54 │ │ │ │ - ldreq r4, [r5, #-700] @ 0xfffffd44 │ │ │ │ - ldreq r4, [r5, #-144] @ 0xffffff70 │ │ │ │ - ldreq r4, [r5, #-628] @ 0xfffffd8c │ │ │ │ + ldreq r3, [r5, #-760] @ 0xfffffd08 │ │ │ │ + ldreq r3, [r5, #-304] @ 0xfffffed0 │ │ │ │ + ldreq r3, [r5, #-180] @ 0xffffff4c │ │ │ │ + ldreq r3, [r5, #-708] @ 0xfffffd3c │ │ │ │ + ldreq r3, [r5, #-152] @ 0xffffff68 │ │ │ │ + ldreq r3, [r5, #-636] @ 0xfffffd84 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 128748 <__cxa_atexit@plt+0x11b848> │ │ │ │ @@ -290320,21 +290320,21 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r4, [r5, #-520] @ 0xfffffdf8 │ │ │ │ - ldreq r4, [r5, #-64] @ 0xffffffc0 │ │ │ │ - ldreq r4, [r5, #-500] @ 0xfffffe0c │ │ │ │ - ldreq r3, [r5, #-4036] @ 0xfffff03c │ │ │ │ - ldreq r4, [r5, #-452] @ 0xfffffe3c │ │ │ │ - ldrbeq sp, [lr], #3604 @ 0xe14 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r3, [r5, #-528] @ 0xfffffdf0 │ │ │ │ + ldreq r3, [r5, #-72] @ 0xffffffb8 │ │ │ │ + ldreq r3, [r5, #-508] @ 0xfffffe04 │ │ │ │ + ldreq r2, [r5, #-4044] @ 0xfffff034 │ │ │ │ + ldreq r3, [r5, #-460] @ 0xfffffe34 │ │ │ │ + ldrbeq ip, [lr], #3604 @ 0xe14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1287e4 <__cxa_atexit@plt+0x11b8e4> │ │ │ │ @@ -290361,15 +290361,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbeq sp, [lr], #3468 @ 0xd8c │ │ │ │ + ldrbeq ip, [lr], #3468 @ 0xd8c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1288b0 <__cxa_atexit@plt+0x11b9b0> │ │ │ │ ldr r3, [pc, #200] @ 1288dc <__cxa_atexit@plt+0x11b9dc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -290418,20 +290418,20 @@ │ │ │ │ add r5, r5, #32 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xffffec74 │ │ │ │ - ldreq r3, [r5, #-3620] @ 0xfffff1dc │ │ │ │ + ldreq r2, [r5, #-3628] @ 0xfffff1d4 │ │ │ │ @ instruction: 0xfffff2d0 │ │ │ │ - ldrbeq sp, [lr], #3220 @ 0xc94 │ │ │ │ + ldrbeq ip, [lr], #3220 @ 0xc94 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 128994 <__cxa_atexit@plt+0x11ba94> │ │ │ │ @@ -290467,19 +290467,19 @@ │ │ │ │ str r3, [r3, #68] @ 0x44 │ │ │ │ sub r7, r6, #6 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffeb84 │ │ │ │ @ instruction: 0xfffff214 │ │ │ │ - ldreq r3, [r5, #-3392] @ 0xfffff2c0 │ │ │ │ - ldrbeq sp, [lr], #3024 @ 0xbd0 │ │ │ │ + ldreq r2, [r5, #-3400] @ 0xfffff2b8 │ │ │ │ + ldrbeq ip, [lr], #3024 @ 0xbd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 128a28 <__cxa_atexit@plt+0x11bb28> │ │ │ │ @@ -290506,15 +290506,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbeq sp, [lr], #2888 @ 0xb48 │ │ │ │ + ldrbeq ip, [lr], #2888 @ 0xb48 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 128adc <__cxa_atexit@plt+0x11bbdc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ @@ -290546,62 +290546,62 @@ │ │ │ │ ldr r6, [pc, #68] @ 128b08 <__cxa_atexit@plt+0x11bc08> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #24]! │ │ │ │ ldr r6, [pc, #60] @ 128b0c <__cxa_atexit@plt+0x11bc0c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #32 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffe1ec │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r3, [r5, #-3052] @ 0xfffff414 │ │ │ │ - ldrbeq sp, [lr], #2672 @ 0xa70 │ │ │ │ + ldreq r2, [r5, #-3060] @ 0xfffff40c │ │ │ │ + ldrbeq ip, [lr], #2672 @ 0xa70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 128b3c <__cxa_atexit@plt+0x11bc3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 128b40 <__cxa_atexit@plt+0x11bc40> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 40070c <__cxa_atexit@plt+0x3f380c> │ │ │ │ + b 3feeac <__cxa_atexit@plt+0x3f1fac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq sp, [lr], #1980 @ 0x7bc │ │ │ │ - ldrbeq sp, [lr], #2620 @ 0xa3c │ │ │ │ + ldrbeq ip, [lr], #1980 @ 0x7bc │ │ │ │ + ldrbeq ip, [lr], #2620 @ 0xa3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 128b70 <__cxa_atexit@plt+0x11bc70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 128b74 <__cxa_atexit@plt+0x11bc74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r3, [r5, #-2904] @ 0xfffff4a8 │ │ │ │ - ldrbeq sp, [lr], #2568 @ 0xa08 │ │ │ │ + ldreq r2, [r5, #-2912] @ 0xfffff4a0 │ │ │ │ + ldrbeq ip, [lr], #2568 @ 0xa08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 128778 <__cxa_atexit@plt+0x11b878> │ │ │ │ - ldrbeq sp, [lr], #2552 @ 0x9f8 │ │ │ │ + ldrbeq ip, [lr], #2552 @ 0x9f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 128c00 <__cxa_atexit@plt+0x11bd00> │ │ │ │ @@ -290624,15 +290624,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrbeq sp, [lr], #2432 @ 0x980 │ │ │ │ + ldrbeq ip, [lr], #2432 @ 0x980 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 128cc4 <__cxa_atexit@plt+0x11bdc4> │ │ │ │ ldr r3, [pc, #192] @ 128cf0 <__cxa_atexit@plt+0x11bdf0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -290668,31 +290668,31 @@ │ │ │ │ str r1, [r6, #16] │ │ │ │ add r1, r6, #20 │ │ │ │ stm r1, {r0, r5, ip, lr} │ │ │ │ str r9, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #28 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xffffdf2c │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - ldrbeq sp, [lr], #2192 @ 0x890 │ │ │ │ + ldrbeq ip, [lr], #2192 @ 0x890 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 128d88 <__cxa_atexit@plt+0x11be88> │ │ │ │ @@ -290717,42 +290717,42 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, r3, #16 │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r9, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ str ip, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffde6c │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - ldrbeq sp, [lr], #2016 @ 0x7e0 │ │ │ │ + ldrbeq ip, [lr], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 128dcc <__cxa_atexit@plt+0x11becc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 128dd0 <__cxa_atexit@plt+0x11bed0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400774 <__cxa_atexit@plt+0x3f3874> │ │ │ │ + b 3fef24 <__cxa_atexit@plt+0x3f2024> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq sp, [lr], #1284 @ 0x504 │ │ │ │ - ldrbeq sp, [lr], #1964 @ 0x7ac │ │ │ │ + ldrbeq ip, [lr], #1284 @ 0x504 │ │ │ │ + ldrbeq ip, [lr], #1964 @ 0x7ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 1289bc <__cxa_atexit@plt+0x11babc> │ │ │ │ - ldrbeq sp, [lr], #1904 @ 0x770 │ │ │ │ + ldrbeq ip, [lr], #1904 @ 0x770 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 128e68 <__cxa_atexit@plt+0x11bf68> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -290780,17 +290780,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r5, #-2176] @ 0xfffff780 │ │ │ │ + ldreq r2, [r5, #-2184] @ 0xfffff778 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrbeq sp, [lr], #1740 @ 0x6cc │ │ │ │ + ldrbeq ip, [lr], #1740 @ 0x6cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 128ec0 <__cxa_atexit@plt+0x11bfc0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -290798,16 +290798,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 129afc <__cxa_atexit@plt+0x11cbfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r5, #-2028] @ 0xfffff814 │ │ │ │ - ldrbeq sp, [lr], #1672 @ 0x688 │ │ │ │ + ldreq r2, [r5, #-2036] @ 0xfffff80c │ │ │ │ + ldrbeq ip, [lr], #1672 @ 0x688 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 128f50 <__cxa_atexit@plt+0x11c050> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -290838,17 +290838,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [r5, #-1956] @ 0xfffff85c │ │ │ │ + ldreq r2, [r5, #-1964] @ 0xfffff854 │ │ │ │ andeq r0, r0, r8, asr #20 │ │ │ │ - ldrbeq sp, [lr], #1508 @ 0x5e4 │ │ │ │ + ldrbeq ip, [lr], #1508 @ 0x5e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 128fec <__cxa_atexit@plt+0x11c0ec> │ │ │ │ ldr r1, [pc, #100] @ 128ff8 <__cxa_atexit@plt+0x11c0f8> │ │ │ │ @@ -290867,37 +290867,37 @@ │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r0, r1} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 282fb8 <__cxa_atexit@plt+0x2760b8> │ │ │ │ + b 10ca910 <__cxa_atexit@plt+0x10bda10> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r3, [r5, #-1776] @ 0xfffff910 │ │ │ │ + ldreq r2, [r5, #-1784] @ 0xfffff908 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrbeq sp, [lr], #1360 @ 0x550 │ │ │ │ + ldrbeq ip, [lr], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr r0, [pc, #20] @ 129038 <__cxa_atexit@plt+0x11c138> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 282fb8 <__cxa_atexit@plt+0x2760b8> │ │ │ │ + b 10ca910 <__cxa_atexit@plt+0x10bda10> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -290911,17 +290911,17 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r3, [r5, #-3136] @ 0xfffff3c0 │ │ │ │ - ldrbeq sp, [lr], #1216 @ 0x4c0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r2, [r5, #-3144] @ 0xfffff3b8 │ │ │ │ + ldrbeq ip, [lr], #1216 @ 0x4c0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ bhi 129154 <__cxa_atexit@plt+0x11c254> │ │ │ │ ldr lr, [pc, #188] @ 129174 <__cxa_atexit@plt+0x11c274> │ │ │ │ @@ -290957,33 +290957,33 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ add r2, r6, #12 │ │ │ │ stm r2, {r0, r1, sl} │ │ │ │ str lr, [r5, #-32]! @ 0xffffffe0 │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r8, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 282fb8 <__cxa_atexit@plt+0x2760b8> │ │ │ │ + b 10ca910 <__cxa_atexit@plt+0x10bda10> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq r3, [r5, #-1480] @ 0xfffffa38 │ │ │ │ + ldreq r2, [r5, #-1488] @ 0xfffffa30 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - ldrbeq sp, [lr], #352 @ 0x160 │ │ │ │ - ldreq r3, [r5, #-1560] @ 0xfffff9e8 │ │ │ │ - ldreq r3, [r5, #-1964] @ 0xfffff854 │ │ │ │ - ldrbeq sp, [lr], #968 @ 0x3c8 │ │ │ │ + ldrbeq ip, [lr], #352 @ 0x160 │ │ │ │ + ldreq r2, [r5, #-1568] @ 0xfffff9e0 │ │ │ │ + ldreq r2, [r5, #-1972] @ 0xfffff84c │ │ │ │ + ldrbeq ip, [lr], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1291fc <__cxa_atexit@plt+0x11c2fc> │ │ │ │ @@ -291002,23 +291002,23 @@ │ │ │ │ add r1, r8, #1 │ │ │ │ str r9, [r3, #4] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r1, sl} │ │ │ │ str r2, [r3, #20] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r8, r6, #15 │ │ │ │ - b 282fb8 <__cxa_atexit@plt+0x2760b8> │ │ │ │ + b 10ca910 <__cxa_atexit@plt+0x10bda10> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldrbeq sp, [lr], #176 @ 0xb0 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldrbeq ip, [lr], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq r3, [r5, #-1364] @ 0xfffffaac │ │ │ │ - ldreq r3, [r5, #-1776] @ 0xfffff910 │ │ │ │ - ldrbeq sp, [lr], #828 @ 0x33c │ │ │ │ + ldreq r2, [r5, #-1372] @ 0xfffffaa4 │ │ │ │ + ldreq r2, [r5, #-1784] @ 0xfffff908 │ │ │ │ + ldrbeq ip, [lr], #828 @ 0x33c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 129260 <__cxa_atexit@plt+0x11c360> │ │ │ │ @@ -291075,22 +291075,22 @@ │ │ │ │ ldr r7, [pc, #40] @ 129330 <__cxa_atexit@plt+0x11c430> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, #32 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r3, [r5, #-1600] @ 0xfffff9c0 │ │ │ │ - ldreq r3, [r5, #-1580] @ 0xfffff9d4 │ │ │ │ - ldreq r3, [r5, #-1576] @ 0xfffff9d8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r2, [r5, #-1608] @ 0xfffff9b8 │ │ │ │ + ldreq r2, [r5, #-1588] @ 0xfffff9cc │ │ │ │ + ldreq r2, [r5, #-1584] @ 0xfffff9d0 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrbeq sp, [lr], #540 @ 0x21c │ │ │ │ + ldrbeq ip, [lr], #540 @ 0x21c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r1, r8} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -291149,26 +291149,26 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 129434 <__cxa_atexit@plt+0x11c534> │ │ │ │ b 129540 <__cxa_atexit@plt+0x11c640> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r3, [r5, #-1256] @ 0xfffffb18 │ │ │ │ - ldreq r3, [r5, #-1228] @ 0xfffffb34 │ │ │ │ - ldreq r3, [r5, #-2104] @ 0xfffff7c8 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r2, [r5, #-1264] @ 0xfffffb10 │ │ │ │ + ldreq r2, [r5, #-1236] @ 0xfffffb2c │ │ │ │ + ldreq r2, [r5, #-2112] @ 0xfffff7c0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - ldreq r3, [r5, #-1344] @ 0xfffffac0 │ │ │ │ - ldreq r3, [r5, #-1324] @ 0xfffffad4 │ │ │ │ - ldreq r3, [r5, #-2204] @ 0xfffff764 │ │ │ │ - ldrbeq sp, [lr], #228 @ 0xe4 │ │ │ │ + ldreq r2, [r5, #-1352] @ 0xfffffab8 │ │ │ │ + ldreq r2, [r5, #-1332] @ 0xfffffacc │ │ │ │ + ldreq r2, [r5, #-2212] @ 0xfffff75c │ │ │ │ + ldrbeq ip, [lr], #228 @ 0xe4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -291203,21 +291203,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 129530 <__cxa_atexit@plt+0x11c630> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq r3, [r5, #-1044] @ 0xfffffbec │ │ │ │ - ldreq r3, [r5, #-1040] @ 0xfffffbf0 │ │ │ │ - ldreq r3, [r5, #-1032] @ 0xfffffbf8 │ │ │ │ + ldreq r2, [r5, #-1052] @ 0xfffffbe4 │ │ │ │ + ldreq r2, [r5, #-1048] @ 0xfffffbe8 │ │ │ │ + ldreq r2, [r5, #-1040] @ 0xfffffbf0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - ldrbeq sp, [lr], #32 │ │ │ │ + ldrbeq ip, [lr], #32 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ and r2, r7, #3 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -291318,34 +291318,34 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq r3, [r5, #-640] @ 0xfffffd80 │ │ │ │ - ldreq r3, [r5, #-184] @ 0xffffff48 │ │ │ │ - ldreq r3, [r5, #-620] @ 0xfffffd94 │ │ │ │ - ldreq r3, [r5, #-60] @ 0xffffffc4 │ │ │ │ - ldreq r3, [r5, #-572] @ 0xfffffdc4 │ │ │ │ + ldreq r2, [r5, #-648] @ 0xfffffd78 │ │ │ │ + ldreq r2, [r5, #-192] @ 0xffffff40 │ │ │ │ + ldreq r2, [r5, #-628] @ 0xfffffd8c │ │ │ │ + ldreq r2, [r5, #-68] @ 0xffffffbc │ │ │ │ + ldreq r2, [r5, #-580] @ 0xfffffdbc │ │ │ │ @ instruction: 0xfffff9f4 │ │ │ │ - ldreq r3, [r5, #-828] @ 0xfffffcc4 │ │ │ │ - ldreq r3, [r5, #-368] @ 0xfffffe90 │ │ │ │ - ldreq r3, [r5, #-248] @ 0xffffff08 │ │ │ │ - ldreq r3, [r5, #-780] @ 0xfffffcf4 │ │ │ │ - ldreq r3, [r5, #-244] @ 0xffffff0c │ │ │ │ - ldreq r3, [r5, #-728] @ 0xfffffd28 │ │ │ │ - ldrbeq ip, [lr], #3616 @ 0xe20 │ │ │ │ + ldreq r2, [r5, #-836] @ 0xfffffcbc │ │ │ │ + ldreq r2, [r5, #-376] @ 0xfffffe88 │ │ │ │ + ldreq r2, [r5, #-256] @ 0xffffff00 │ │ │ │ + ldreq r2, [r5, #-788] @ 0xfffffcec │ │ │ │ + ldreq r2, [r5, #-252] @ 0xffffff04 │ │ │ │ + ldreq r2, [r5, #-736] @ 0xfffffd20 │ │ │ │ + ldrbeq fp, [lr], #3616 @ 0xe20 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 129800 <__cxa_atexit@plt+0x11c900> │ │ │ │ @@ -291390,22 +291390,22 @@ │ │ │ │ str fp, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ - ldreq r3, [r5, #-368] @ 0xfffffe90 │ │ │ │ - ldreq r2, [r5, #-4004] @ 0xfffff05c │ │ │ │ - ldreq r2, [r5, #-3884] @ 0xfffff0d4 │ │ │ │ - ldreq r3, [r5, #-320] @ 0xfffffec0 │ │ │ │ - ldreq r2, [r5, #-3872] @ 0xfffff0e0 │ │ │ │ - ldreq r3, [r5, #-260] @ 0xfffffefc │ │ │ │ + ldreq r2, [r5, #-376] @ 0xfffffe88 │ │ │ │ + ldreq r1, [r5, #-4012] @ 0xfffff054 │ │ │ │ + ldreq r1, [r5, #-3892] @ 0xfffff0cc │ │ │ │ + ldreq r2, [r5, #-328] @ 0xfffffeb8 │ │ │ │ + ldreq r1, [r5, #-3880] @ 0xfffff0d8 │ │ │ │ + ldreq r2, [r5, #-268] @ 0xfffffef4 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1298bc <__cxa_atexit@plt+0x11c9bc> │ │ │ │ @@ -291437,21 +291437,21 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r3, [r5, #-148] @ 0xffffff6c │ │ │ │ - ldreq r2, [r5, #-3788] @ 0xfffff134 │ │ │ │ - ldreq r3, [r5, #-128] @ 0xffffff80 │ │ │ │ - ldreq r2, [r5, #-3664] @ 0xfffff1b0 │ │ │ │ - ldreq r3, [r5, #-80] @ 0xffffffb0 │ │ │ │ - ldrbeq ip, [lr], #3188 @ 0xc74 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r2, [r5, #-156] @ 0xffffff64 │ │ │ │ + ldreq r1, [r5, #-3796] @ 0xfffff12c │ │ │ │ + ldreq r2, [r5, #-136] @ 0xffffff78 │ │ │ │ + ldreq r1, [r5, #-3672] @ 0xfffff1a8 │ │ │ │ + ldreq r2, [r5, #-88] @ 0xffffffa8 │ │ │ │ + ldrbeq fp, [lr], #3188 @ 0xc74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 129940 <__cxa_atexit@plt+0x11ca40> │ │ │ │ @@ -291472,15 +291472,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrbeq ip, [lr], #3076 @ 0xc04 │ │ │ │ + ldrbeq fp, [lr], #3076 @ 0xc04 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 129a04 <__cxa_atexit@plt+0x11cb04> │ │ │ │ ldr r3, [pc, #192] @ 129a30 <__cxa_atexit@plt+0x11cb30> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -291527,20 +291527,20 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ - ldreq r2, [r5, #-3276] @ 0xfffff334 │ │ │ │ - ldrbeq ip, [lr], #2836 @ 0xb14 │ │ │ │ + ldreq r1, [r5, #-3284] @ 0xfffff32c │ │ │ │ + ldrbeq fp, [lr], #2836 @ 0xb14 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 129ad4 <__cxa_atexit@plt+0x11cbd4> │ │ │ │ @@ -291571,19 +291571,19 @@ │ │ │ │ str r7, [r3, #48] @ 0x30 │ │ │ │ str r3, [r3, #52] @ 0x34 │ │ │ │ sub r7, r6, #6 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff46c │ │ │ │ @ instruction: 0xfffff60c │ │ │ │ - ldreq r2, [r5, #-3072] @ 0xfffff400 │ │ │ │ - ldrbeq ip, [lr], #2660 @ 0xa64 │ │ │ │ + ldreq r1, [r5, #-3080] @ 0xfffff3f8 │ │ │ │ + ldrbeq fp, [lr], #2660 @ 0xa64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r9, r5, #24 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 129bec <__cxa_atexit@plt+0x11ccec> │ │ │ │ ldr lr, [pc, #252] @ 129c0c <__cxa_atexit@plt+0x11cd0c> │ │ │ │ @@ -291630,15 +291630,15 @@ │ │ │ │ str r6, [r6, #32] │ │ │ │ ldr r7, [pc, #100] @ 129c1c <__cxa_atexit@plt+0x11cd1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -291646,21 +291646,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffff334 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - ldreq r2, [r5, #-2820] @ 0xfffff4fc │ │ │ │ - ldrbeq ip, [lr], #2356 @ 0x934 │ │ │ │ + ldreq r1, [r5, #-2828] @ 0xfffff4f4 │ │ │ │ + ldrbeq fp, [lr], #2356 @ 0x934 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 129cb4 <__cxa_atexit@plt+0x11cdb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -291688,55 +291688,55 @@ │ │ │ │ str r2, [r6, #24] │ │ │ │ str sl, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ ldr r6, [pc, #60] @ 129ce4 <__cxa_atexit@plt+0x11cde4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffff240 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq r2, [r5, #-2580] @ 0xfffff5ec │ │ │ │ - ldrbeq ip, [lr], #2156 @ 0x86c │ │ │ │ + ldreq r1, [r5, #-2588] @ 0xfffff5e4 │ │ │ │ + ldrbeq fp, [lr], #2156 @ 0x86c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 129d14 <__cxa_atexit@plt+0x11ce14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 129d18 <__cxa_atexit@plt+0x11ce18> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 40070c <__cxa_atexit@plt+0x3f380c> │ │ │ │ + b 3feeac <__cxa_atexit@plt+0x3f1fac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq ip, [lr], #1508 @ 0x5e4 │ │ │ │ - ldrbeq ip, [lr], #2104 @ 0x838 │ │ │ │ + ldrbeq fp, [lr], #1508 @ 0x5e4 │ │ │ │ + ldrbeq fp, [lr], #2104 @ 0x838 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 129d48 <__cxa_atexit@plt+0x11ce48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 129d4c <__cxa_atexit@plt+0x11ce4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r2, [r5, #-2432] @ 0xfffff680 │ │ │ │ - ldrbeq ip, [lr], #2052 @ 0x804 │ │ │ │ + ldreq r1, [r5, #-2440] @ 0xfffff678 │ │ │ │ + ldrbeq fp, [lr], #2052 @ 0x804 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -291757,15 +291757,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ - ldrbeq ip, [lr], #1944 @ 0x798 │ │ │ │ + ldrbeq fp, [lr], #1944 @ 0x798 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 129e1c <__cxa_atexit@plt+0x11cf1c> │ │ │ │ ldr r3, [pc, #60] @ 129e24 <__cxa_atexit@plt+0x11cf24> │ │ │ │ @@ -291782,15 +291782,15 @@ │ │ │ │ b 129e34 <__cxa_atexit@plt+0x11cf34> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrbeq ip, [lr], #1848 @ 0x738 │ │ │ │ + ldrbeq fp, [lr], #1848 @ 0x738 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 129ee0 <__cxa_atexit@plt+0x11cfe0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -291827,34 +291827,34 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ str r5, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ ldr r7, [pc, #48] @ 129f18 <__cxa_atexit@plt+0x11d018> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldreq r2, [r5, #-2004] @ 0xfffff82c │ │ │ │ + ldreq r1, [r5, #-2012] @ 0xfffff824 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xffffef54 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ - ldrbeq ip, [lr], #1592 @ 0x638 │ │ │ │ + ldrbeq fp, [lr], #1592 @ 0x638 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 129fa0 <__cxa_atexit@plt+0x11d0a0> │ │ │ │ @@ -291875,42 +291875,42 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add ip, r3, #8 │ │ │ │ stm ip, {r0, r1, lr} │ │ │ │ str sl, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ - b 297938 <__cxa_atexit@plt+0x28aa38> │ │ │ │ + b 10df290 <__cxa_atexit@plt+0x10d2390> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffee9c │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ - ldrbeq ip, [lr], #1436 @ 0x59c │ │ │ │ + ldrbeq fp, [lr], #1436 @ 0x59c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 129fe4 <__cxa_atexit@plt+0x11d0e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 129fe8 <__cxa_atexit@plt+0x11d0e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400774 <__cxa_atexit@plt+0x3f3874> │ │ │ │ + b 3fef24 <__cxa_atexit@plt+0x3f2024> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbeq ip, [lr], #748 @ 0x2ec │ │ │ │ - ldrbeq ip, [lr], #1384 @ 0x568 │ │ │ │ + ldrbeq fp, [lr], #748 @ 0x2ec │ │ │ │ + ldrbeq fp, [lr], #1384 @ 0x568 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 129afc <__cxa_atexit@plt+0x11cbfc> │ │ │ │ - ldrbeq ip, [lr], #1580 @ 0x62c │ │ │ │ + ldrbeq fp, [lr], #1580 @ 0x62c │ │ │ │ andeq r0, r1, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #64 @ 0x40 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12a108 <__cxa_atexit@plt+0x11d208> │ │ │ │ ldr lr, [pc, #232] @ 12a110 <__cxa_atexit@plt+0x11d210> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -291962,29 +291962,29 @@ │ │ │ │ str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ ldr r7, [pc, #64] @ 12a128 <__cxa_atexit@plt+0x11d228> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #56] @ 12a12c <__cxa_atexit@plt+0x11d22c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - ldreq r2, [r5, #-1620] @ 0xfffff9ac │ │ │ │ - ldreq r2, [r5, #-2100] @ 0xfffff7cc │ │ │ │ + ldreq r1, [r5, #-1628] @ 0xfffff9a4 │ │ │ │ + ldreq r1, [r5, #-2108] @ 0xfffff7c4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldreq r2, [r5, #-2220] @ 0xfffff754 │ │ │ │ + ldreq r1, [r5, #-2228] @ 0xfffff74c │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldreq r2, [r5, #-1492] @ 0xfffffa2c │ │ │ │ - ldreq r2, [r5, #-2176] @ 0xfffff780 │ │ │ │ - ldrbeq ip, [lr], #1268 @ 0x4f4 │ │ │ │ + ldreq r1, [r5, #-1500] @ 0xfffffa24 │ │ │ │ + ldreq r1, [r5, #-2184] @ 0xfffff778 │ │ │ │ + ldrbeq fp, [lr], #1268 @ 0x4f4 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #72] @ 12a190 <__cxa_atexit@plt+0x11d290> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ @@ -291997,52 +291997,52 @@ │ │ │ │ ldr r8, [r3, #4] │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r7, [pc, #36] @ 12a19c <__cxa_atexit@plt+0x11d29c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #28] @ 12a1a0 <__cxa_atexit@plt+0x11d2a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq r2, [r5, #-2076] @ 0xfffff7e4 │ │ │ │ + ldreq r1, [r5, #-2084] @ 0xfffff7dc │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r2, [r5, #-1348] @ 0xfffffabc │ │ │ │ - ldreq r2, [r5, #-2032] @ 0xfffff810 │ │ │ │ - ldrbeq ip, [lr], #1136 @ 0x470 │ │ │ │ + ldreq r1, [r5, #-1356] @ 0xfffffab4 │ │ │ │ + ldreq r1, [r5, #-2040] @ 0xfffff808 │ │ │ │ + ldrbeq fp, [lr], #1136 @ 0x470 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12a1d0 <__cxa_atexit@plt+0x11d2d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 12a1d4 <__cxa_atexit@plt+0x11d2d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4002bc <__cxa_atexit@plt+0x3f33bc> │ │ │ │ + b 3fea54 <__cxa_atexit@plt+0x3f1b54> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r2, [r5, #-1268] @ 0xfffffb0c │ │ │ │ - ldrbeq ip, [lr], #1084 @ 0x43c │ │ │ │ + ldreq r1, [r5, #-1276] @ 0xfffffb04 │ │ │ │ + ldrbeq fp, [lr], #1084 @ 0x43c │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 12a20c <__cxa_atexit@plt+0x11d30c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 12a210 <__cxa_atexit@plt+0x11d310> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 12a214 <__cxa_atexit@plt+0x11d314> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 4002c4 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ + b 3fea5c <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbeq fp, [lr], #1352 @ 0x548 │ │ │ │ - ldreq r2, [r5, #-1308] @ 0xfffffae4 │ │ │ │ - ldrbeq ip, [lr], #996 @ 0x3e4 │ │ │ │ + ldrbeq sl, [lr], #1352 @ 0x548 │ │ │ │ + ldreq r1, [r5, #-1316] @ 0xfffffadc │ │ │ │ + ldrbeq fp, [lr], #996 @ 0x3e4 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12a258 <__cxa_atexit@plt+0x11d358> │ │ │ │ ldr r3, [pc, #204] @ 12a304 <__cxa_atexit@plt+0x11d404> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -292085,45 +292085,45 @@ │ │ │ │ ldr r7, [pc, #20] @ 12a2e4 <__cxa_atexit@plt+0x11d3e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #12] @ 12a2e8 <__cxa_atexit@plt+0x11d3e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrbeq fp, [lr], #756 @ 0x2f4 │ │ │ │ - ldrbeq fp, [lr], #744 @ 0x2e8 │ │ │ │ + ldrbeq sl, [lr], #756 @ 0x2f4 │ │ │ │ + ldrbeq sl, [lr], #744 @ 0x2e8 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrbeq ip, [lr], #20 │ │ │ │ - ldrbeq ip, [lr], #8 │ │ │ │ + ldrbeq fp, [lr], #20 │ │ │ │ + ldrbeq fp, [lr], #8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrbeq fp, [lr], #868 @ 0x364 │ │ │ │ - ldrbeq fp, [lr], #856 @ 0x358 │ │ │ │ + ldrbeq sl, [lr], #868 @ 0x364 │ │ │ │ + ldrbeq sl, [lr], #856 @ 0x358 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldrbeq ip, [lr], #732 @ 0x2dc │ │ │ │ + ldrbeq fp, [lr], #732 @ 0x2dc │ │ │ │ andeq r0, r0, sp, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 12a378 <__cxa_atexit@plt+0x11d478> │ │ │ │ - ldrbeq ip, [lr], #704 @ 0x2c0 │ │ │ │ + ldrbeq fp, [lr], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, sp, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 12a378 <__cxa_atexit@plt+0x11d478> │ │ │ │ - ldrbeq ip, [lr], #676 @ 0x2a4 │ │ │ │ + ldrbeq fp, [lr], #676 @ 0x2a4 │ │ │ │ andeq r0, r0, sp, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 12a378 <__cxa_atexit@plt+0x11d478> │ │ │ │ - ldrbeq ip, [lr], #648 @ 0x288 │ │ │ │ + ldrbeq fp, [lr], #648 @ 0x288 │ │ │ │ andeq r0, r0, sp, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 12a378 <__cxa_atexit@plt+0x11d478> │ │ │ │ mov fp, r7 │ │ │ │ @@ -292221,15 +292221,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #80] @ 12a544 <__cxa_atexit@plt+0x11d644> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ @@ -292238,22 +292238,22 @@ │ │ │ │ @ instruction: 0xffffc598 │ │ │ │ @ instruction: 0xffffe740 │ │ │ │ @ instruction: 0xffffe794 │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrbeq ip, [lr], #156 @ 0x9c │ │ │ │ + ldrbeq fp, [lr], #156 @ 0x9c │ │ │ │ andeq r0, r0, sp, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 12a378 <__cxa_atexit@plt+0x11d478> │ │ │ │ - ldrbeq ip, [lr], #112 @ 0x70 │ │ │ │ + ldrbeq fp, [lr], #112 @ 0x70 │ │ │ │ andeq lr, r0, sp, asr #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #52] @ 12a5b0 <__cxa_atexit@plt+0x11d6b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ @@ -292261,20 +292261,20 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 12a5a8 <__cxa_atexit@plt+0x11d6a8> │ │ │ │ ldr r3, [pc, #28] @ 12a5b4 <__cxa_atexit@plt+0x11d6b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrbeq ip, [lr], #28 │ │ │ │ + ldrbeq fp, [lr], #28 │ │ │ │ andeq lr, r0, sp, asr #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #52] @ 12a604 <__cxa_atexit@plt+0x11d704> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ @@ -292282,30 +292282,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 12a5fc <__cxa_atexit@plt+0x11d6fc> │ │ │ │ ldr r3, [pc, #28] @ 12a608 <__cxa_atexit@plt+0x11d708> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbeq fp, [lr], #4040 @ 0xfc8 │ │ │ │ + ldrbeq sl, [lr], #4040 @ 0xfc8 │ │ │ │ andeq r7, r0, sp, asr #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12a630 <__cxa_atexit@plt+0x11d730> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 400264 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + b 3fe9ec <__cxa_atexit@plt+0x3f1aec> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrbeq fp, [lr], #3988 @ 0xf94 │ │ │ │ + ldrbeq sl, [lr], #3988 @ 0xf94 │ │ │ │ andeq r3, r0, sp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #112] @ 12a6bc <__cxa_atexit@plt+0x11d7bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5] │ │ │ │ @@ -292324,25 +292324,25 @@ │ │ │ │ ldr r0, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffbeb8 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrbeq fp, [lr], #3840 @ 0xf00 │ │ │ │ + ldrbeq sl, [lr], #3840 @ 0xf00 │ │ │ │ andeq r3, r0, sp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12a718 <__cxa_atexit@plt+0x11d818> │ │ │ │ @@ -292353,18 +292353,18 @@ │ │ │ │ ldr r9, [r5, #44] @ 0x2c │ │ │ │ ldr r0, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xffffbe40 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq fp, r0, sp, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -292408,22 +292408,22 @@ │ │ │ │ str r8, [r3, #48] @ 0x30 │ │ │ │ sub r7, r6, #43 @ 0x2b │ │ │ │ ldmib sp, {r0, fp} │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ - ldreq r2, [r5, #-828] @ 0xfffffcc4 │ │ │ │ - ldreq r2, [r5, #-332] @ 0xfffffeb4 │ │ │ │ - ldreq r2, [r5, #-368] @ 0xfffffe90 │ │ │ │ - ldreq r1, [r5, #-4004] @ 0xfffff05c │ │ │ │ - ldreq r1, [r5, #-3880] @ 0xfffff0d8 │ │ │ │ - ldreq r2, [r5, #-260] @ 0xfffffefc │ │ │ │ - ldrbeq fp, [lr], #3640 @ 0xe38 │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldreq r1, [r5, #-836] @ 0xfffffcbc │ │ │ │ + ldreq r1, [r5, #-340] @ 0xfffffeac │ │ │ │ + ldreq r1, [r5, #-376] @ 0xfffffe88 │ │ │ │ + ldreq r0, [r5, #-4012] @ 0xfffff054 │ │ │ │ + ldreq r0, [r5, #-3888] @ 0xfffff0d0 │ │ │ │ + ldreq r1, [r5, #-268] @ 0xfffffef4 │ │ │ │ + ldrbeq sl, [lr], #3640 @ 0xe38 │ │ │ │ andeq r0, r1, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12a8e4 <__cxa_atexit@plt+0x11d9e4> │ │ │ │ @@ -292468,40 +292468,40 @@ │ │ │ │ add lr, r8, #16 │ │ │ │ stm lr, {r3, r9, sl, ip} │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r8, #32] │ │ │ │ str fp, [r8, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 509798 <__cxa_atexit@plt+0x4fc898> │ │ │ │ + b 13502a8 <__cxa_atexit@plt+0x13433a8> │ │ │ │ mov r6, r8 │ │ │ │ b 12a8f4 <__cxa_atexit@plt+0x11d9f4> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r5, #-3668] @ 0xfffff1ac │ │ │ │ + ldreq r0, [r5, #-3676] @ 0xfffff1a4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ - ldrbeq fp, [lr], #3132 @ 0xc3c │ │ │ │ + ldrbeq sl, [lr], #3132 @ 0xc3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12a92c <__cxa_atexit@plt+0x11da2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 5094e4 <__cxa_atexit@plt+0x4fc5e4> │ │ │ │ + b 134fff4 <__cxa_atexit@plt+0x13430f4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbeq fp, [lr], #3096 @ 0xc18 │ │ │ │ + ldrbeq sl, [lr], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004e4 <__cxa_atexit@plt+0x3f35e4> │ │ │ │ + b 3fec84 <__cxa_atexit@plt+0x3f1d84> │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #56 @ 0x38 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12a988 <__cxa_atexit@plt+0x11da88> │ │ │ │ @@ -292509,48 +292509,48 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #44] @ 12a9a0 <__cxa_atexit@plt+0x11daa0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ stmib r5, {r3, r9, sl} │ │ │ │ add r8, r1, #1 │ │ │ │ mov r9, r3 │ │ │ │ - b 400794 <__cxa_atexit@plt+0x3f3894> │ │ │ │ + b 3fef44 <__cxa_atexit@plt+0x3f2044> │ │ │ │ ldr r7, [pc, #20] @ 12a9a4 <__cxa_atexit@plt+0x11daa4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbeq fp, [lr], #3016 @ 0xbc8 │ │ │ │ - ldrbeq fp, [lr], #4024 @ 0xfb8 │ │ │ │ - ldrbeq fp, [lr], #3944 @ 0xf68 │ │ │ │ + ldrbeq sl, [lr], #3016 @ 0xbc8 │ │ │ │ + ldrbeq sl, [lr], #4024 @ 0xfb8 │ │ │ │ + ldrbeq sl, [lr], #3944 @ 0xf68 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12a9dc <__cxa_atexit@plt+0x11dadc> │ │ │ │ ldr r3, [pc, #56] @ 12aa00 <__cxa_atexit@plt+0x11db00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #48] @ 12aa04 <__cxa_atexit@plt+0x11db04> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 10ee250 <__cxa_atexit@plt+0x10e1350> │ │ │ │ + b 1dbd268 <__cxa_atexit@plt+0x1db0368> │ │ │ │ ldr r3, [pc, #24] @ 12a9fc <__cxa_atexit@plt+0x11dafc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, fp │ │ │ │ b 12aa48 <__cxa_atexit@plt+0x11db48> │ │ │ │ - ldrbeq fp, [lr], #2552 @ 0x9f8 │ │ │ │ + ldrbeq sl, [lr], #2552 @ 0x9f8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r1, [r5, #-3696] @ 0xfffff190 │ │ │ │ - ldrbeq fp, [lr], #3848 @ 0xf08 │ │ │ │ + ldreq r0, [r5, #-3704] @ 0xfffff188 │ │ │ │ + ldrbeq sl, [lr], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 12aa34 <__cxa_atexit@plt+0x11db34> │ │ │ │ @@ -292695,33 +292695,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #60] @ 12ac98 <__cxa_atexit@plt+0x11dd98> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ mov fp, r8 │ │ │ │ - b 400214 <__cxa_atexit@plt+0x3f3314> │ │ │ │ + b 3fe99c <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ @ instruction: 0xffff43fc │ │ │ │ @ instruction: 0xffff682c │ │ │ │ @ instruction: 0xffff6638 │ │ │ │ @ instruction: 0xffff5e30 │ │ │ │ @ instruction: 0xffff48cc │ │ │ │ - ldreq r1, [r5, #-3232] @ 0xfffff360 │ │ │ │ + ldreq r0, [r5, #-3240] @ 0xfffff358 │ │ │ │ @ instruction: 0xffff4804 │ │ │ │ @ instruction: 0xffff4724 │ │ │ │ @ instruction: 0xffff4be4 │ │ │ │ @ instruction: 0xffff5c7c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrbeq fp, [lr], #3188 @ 0xc74 │ │ │ │ + ldrbeq sl, [lr], #3188 @ 0xc74 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 12aa48 <__cxa_atexit@plt+0x11db48> │ │ │ │ - ldrbeq fp, [lr], #2788 @ 0xae4 │ │ │ │ + ldrbeq sl, [lr], #2788 @ 0xae4 │ │ │ │ andeq r1, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12ad9c <__cxa_atexit@plt+0x11de9c> │ │ │ │ @@ -292766,42 +292766,42 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #68] @ 12adc4 <__cxa_atexit@plt+0x11dec4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 40059c <__cxa_atexit@plt+0x3f369c> │ │ │ │ + b 3fed4c <__cxa_atexit@plt+0x3f1e4c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 12adc8 <__cxa_atexit@plt+0x11dec8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldreq r1, [r5, #-2532] @ 0xfffff61c │ │ │ │ + ldreq r0, [r5, #-2540] @ 0xfffff614 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq r1, [r5, #-2500] @ 0xfffff63c │ │ │ │ + ldreq r0, [r5, #-2508] @ 0xfffff634 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - ldrbeq fp, [lr], #2488 @ 0x9b8 │ │ │ │ + ldrbeq sl, [lr], #2488 @ 0x9b8 │ │ │ │ andeq r2, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12adf0 <__cxa_atexit@plt+0x11def0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 40059c <__cxa_atexit@plt+0x3f369c> │ │ │ │ + b 3fed4c <__cxa_atexit@plt+0x3f1e4c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrbeq fp, [lr], #2448 @ 0x990 │ │ │ │ + ldrbeq sl, [lr], #2448 @ 0x990 │ │ │ │ andeq r1, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 12ae28 <__cxa_atexit@plt+0x11df28> │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ bic r3, r3, #3 │ │ │ │ @@ -292809,15 +292809,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ bic r3, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12ae2c <__cxa_atexit@plt+0x11df2c> │ │ │ │ b 12ae40 <__cxa_atexit@plt+0x11df40> │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ bx r0 │ │ │ │ - ldrbeq fp, [lr], #2384 @ 0x950 │ │ │ │ + ldrbeq sl, [lr], #2384 @ 0x950 │ │ │ │ andeq r3, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 12aefc <__cxa_atexit@plt+0x11dffc> │ │ │ │ @@ -292854,37 +292854,37 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 12aeec <__cxa_atexit@plt+0x11dfec> │ │ │ │ ldr r9, [r5, #48] @ 0x30 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ ldr r6, [sp] │ │ │ │ mov r8, r7 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 40059c <__cxa_atexit@plt+0x3f369c> │ │ │ │ + b 3fed4c <__cxa_atexit@plt+0x3f1e4c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #28] @ 12af20 <__cxa_atexit@plt+0x11e020> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 40024c <__cxa_atexit@plt+0x3f334c> │ │ │ │ + b 3fe9d4 <__cxa_atexit@plt+0x3f1ad4> │ │ │ │ @ instruction: 0xffffb598 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldreq r1, [r5, #-2168] @ 0xfffff788 │ │ │ │ + ldreq r0, [r5, #-2176] @ 0xfffff780 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - ldrbeq fp, [lr], #1560 @ 0x618 │ │ │ │ + ldrbeq sl, [lr], #1560 @ 0x618 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 40059c <__cxa_atexit@plt+0x3f369c> │ │ │ │ - ldrbeq fp, [lr], #2556 @ 0x9fc │ │ │ │ + b 3fed4c <__cxa_atexit@plt+0x3f1e4c> │ │ │ │ + ldrbeq sl, [lr], #2556 @ 0x9fc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12b004 <__cxa_atexit@plt+0x11e104> │ │ │ │ ldr r3, [pc, #200] @ 12b02c <__cxa_atexit@plt+0x11e12c> │ │ │ │ @@ -292916,15 +292916,15 @@ │ │ │ │ ldr r2, [pc, #120] @ 12b044 <__cxa_atexit@plt+0x11e144> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r3, r9, sl} │ │ │ │ add r8, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ - b 400794 <__cxa_atexit@plt+0x3f3894> │ │ │ │ + b 3fef44 <__cxa_atexit@plt+0x3f2044> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ @@ -292938,19 +292938,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - ldrbeq fp, [lr], #2348 @ 0x92c │ │ │ │ - ldrbeq fp, [lr], #2380 @ 0x94c │ │ │ │ + ldrbeq sl, [lr], #2348 @ 0x92c │ │ │ │ + ldrbeq sl, [lr], #2380 @ 0x94c │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ - ldrbeq fp, [lr], #1392 @ 0x570 │ │ │ │ - ldrbeq fp, [lr], #2296 @ 0x8f8 │ │ │ │ + ldrbeq sl, [lr], #1392 @ 0x570 │ │ │ │ + ldrbeq sl, [lr], #2296 @ 0x8f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ ldr r2, [pc, #136] @ 12b0ec <__cxa_atexit@plt+0x11e1ec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ @@ -292972,31 +292972,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 12b0fc <__cxa_atexit@plt+0x11e1fc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r9, sl} │ │ │ │ str r7, [r5, #-12]! │ │ │ │ add r8, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ - b 400794 <__cxa_atexit@plt+0x3f3894> │ │ │ │ + b 3fef44 <__cxa_atexit@plt+0x3f2044> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 12b0f4 <__cxa_atexit@plt+0x11e1f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - ldrbeq fp, [lr], #2156 @ 0x86c │ │ │ │ + ldrbeq sl, [lr], #2156 @ 0x86c │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ - ldrbeq fp, [lr], #1168 @ 0x490 │ │ │ │ - ldrbeq fp, [lr], #2112 @ 0x840 │ │ │ │ + ldrbeq sl, [lr], #1168 @ 0x490 │ │ │ │ + ldrbeq sl, [lr], #2112 @ 0x840 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 12b178 <__cxa_atexit@plt+0x11e278> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr sl, [r2, #8]! │ │ │ │ @@ -293011,69 +293011,69 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ str r7, [r5, #-8]! │ │ │ │ add r8, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ - b 400794 <__cxa_atexit@plt+0x3f3894> │ │ │ │ + b 3fef44 <__cxa_atexit@plt+0x3f2044> │ │ │ │ ldr r7, [pc, #28] @ 12b184 <__cxa_atexit@plt+0x11e284> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff874 │ │ │ │ - ldrbeq fp, [lr], #1016 @ 0x3f8 │ │ │ │ - ldrbeq fp, [lr], #2016 @ 0x7e0 │ │ │ │ + ldrbeq sl, [lr], #1016 @ 0x3f8 │ │ │ │ + ldrbeq sl, [lr], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 12b1a4 <__cxa_atexit@plt+0x11e2a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r5, #-1508] @ 0xfffffa1c │ │ │ │ - ldrbeq fp, [lr], #1956 @ 0x7a4 │ │ │ │ + ldreq r0, [r5, #-1516] @ 0xfffffa14 │ │ │ │ + ldrbeq sl, [lr], #1956 @ 0x7a4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 12af50 <__cxa_atexit@plt+0x11e050> │ │ │ │ - ldreq pc, [r0], #3894 @ 0xf36 │ │ │ │ + ldreq pc, [r0], #3126 @ 0xc36 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r0], #3942 @ 0xf66 │ │ │ │ + ldreq pc, [r0], #3174 @ 0xc66 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r0], #3989 @ 0xf95 │ │ │ │ + ldreq pc, [r0], #3221 @ 0xc95 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r0], #4035 @ 0xfc3 │ │ │ │ + ldreq pc, [r0], #3267 @ 0xcc3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r0], #4083 @ 0xff3 │ │ │ │ + ldreq pc, [r0], #3315 @ 0xcf3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r1], #35 @ 0x23 │ │ │ │ + ldreq pc, [r0], #3363 @ 0xd23 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -293082,42 +293082,42 @@ │ │ │ │ bhi 12b27c <__cxa_atexit@plt+0x11e37c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12b284 <__cxa_atexit@plt+0x11e384> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003ac <__cxa_atexit@plt+0x3f34ac> │ │ │ │ + b 3feb54 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r5, #-1072] @ 0xfffffbd0 │ │ │ │ + ldreq r0, [r5, #-1080] @ 0xfffffbc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12b2b8 <__cxa_atexit@plt+0x11e3b8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12b2c0 <__cxa_atexit@plt+0x11e3c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003b4 <__cxa_atexit@plt+0x3f34b4> │ │ │ │ + b 3feb5c <__cxa_atexit@plt+0x3f1c5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [r5, #-1012] @ 0xfffffc0c │ │ │ │ - ldrbeq fp, [lr], #1868 @ 0x74c │ │ │ │ + ldreq r0, [r5, #-1020] @ 0xfffffc04 │ │ │ │ + ldrbeq sl, [lr], #1868 @ 0x74c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12b324 <__cxa_atexit@plt+0x11e424> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 12b31c <__cxa_atexit@plt+0x11e41c> │ │ │ │ ldr r3, [pc, #52] @ 12b32c <__cxa_atexit@plt+0x11e42c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 12b330 <__cxa_atexit@plt+0x11e430> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 12b334 <__cxa_atexit@plt+0x11e434> │ │ │ │ @@ -293128,17 +293128,17 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 36658 <__cxa_atexit@plt+0x29758> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrbeq fp, [lr], #1668 @ 0x684 │ │ │ │ - ldreq r1, [r5, #-912] @ 0xfffffc70 │ │ │ │ - ldrbeq fp, [lr], #1732 @ 0x6c4 │ │ │ │ + ldrbeq sl, [lr], #1668 @ 0x684 │ │ │ │ + ldreq r0, [r5, #-920] @ 0xfffffc68 │ │ │ │ + ldrbeq sl, [lr], #1732 @ 0x6c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12b36c <__cxa_atexit@plt+0x11e46c> │ │ │ │ ldr r3, [pc, #44] @ 12b384 <__cxa_atexit@plt+0x11e484> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -293150,16 +293150,16 @@ │ │ │ │ ldr r8, [pc, #20] @ 12b388 <__cxa_atexit@plt+0x11e488> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 31d08 <__cxa_atexit@plt+0x24e08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbeq fp, [lr], #1552 @ 0x610 │ │ │ │ - ldrbeq fp, [lr], #1628 @ 0x65c │ │ │ │ + ldrbeq sl, [lr], #1552 @ 0x610 │ │ │ │ + ldrbeq sl, [lr], #1628 @ 0x65c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12b4cc <__cxa_atexit@plt+0x11e5cc> │ │ │ │ @@ -293233,43 +293233,43 @@ │ │ │ │ str r3, [r3, #92] @ 0x5c │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - ldrbeq fp, [lr], #1564 @ 0x61c │ │ │ │ - ldrbeq fp, [lr], #1540 @ 0x604 │ │ │ │ - ldreq r1, [r5, #-708] @ 0xfffffd3c │ │ │ │ - ldreq r1, [r5, #-696] @ 0xfffffd48 │ │ │ │ - ldreq r1, [r5, #-684] @ 0xfffffd54 │ │ │ │ - ldreq r1, [r5, #-1124] @ 0xfffffb9c │ │ │ │ - ldreq r1, [r5, #-608] @ 0xfffffda0 │ │ │ │ - ldreq r1, [r5, #-628] @ 0xfffffd8c │ │ │ │ - ldreq r1, [r5, #-1092] @ 0xfffffbbc │ │ │ │ - ldreq r1, [r5, #-704] @ 0xfffffd40 │ │ │ │ + ldrbeq sl, [lr], #1564 @ 0x61c │ │ │ │ + ldrbeq sl, [lr], #1540 @ 0x604 │ │ │ │ + ldreq r0, [r5, #-716] @ 0xfffffd34 │ │ │ │ + ldreq r0, [r5, #-704] @ 0xfffffd40 │ │ │ │ + ldreq r0, [r5, #-692] @ 0xfffffd4c │ │ │ │ + ldreq r0, [r5, #-1132] @ 0xfffffb94 │ │ │ │ + ldreq r0, [r5, #-616] @ 0xfffffd98 │ │ │ │ + ldreq r0, [r5, #-636] @ 0xfffffd84 │ │ │ │ + ldreq r0, [r5, #-1100] @ 0xfffffbb4 │ │ │ │ + ldreq r0, [r5, #-712] @ 0xfffffd38 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - ldreq r1, [r5, #-544] @ 0xfffffde0 │ │ │ │ - ldrbeq fp, [lr], #1344 @ 0x540 │ │ │ │ + ldreq r0, [r5, #-552] @ 0xfffffdd8 │ │ │ │ + ldrbeq sl, [lr], #1344 @ 0x540 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12b534 <__cxa_atexit@plt+0x11e634> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r8, fp │ │ │ │ b 12b548 <__cxa_atexit@plt+0x11e648> │ │ │ │ ldr r7, [pc, #8] @ 12b544 <__cxa_atexit@plt+0x11e644> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbeq fp, [lr], #1324 @ 0x52c │ │ │ │ + ldrbeq sl, [lr], #1324 @ 0x52c │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [pc, #148] @ 12b5e8 <__cxa_atexit@plt+0x11e6e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #144] @ 12b5ec <__cxa_atexit@plt+0x11e6ec> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r5] │ │ │ │ and r0, r3, #3 │ │ │ │ @@ -293299,76 +293299,76 @@ │ │ │ │ ldr r5, [pc, #40] @ 12b5f0 <__cxa_atexit@plt+0x11e6f0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r8, [pc, #32] @ 12b5f4 <__cxa_atexit@plt+0x11e6f4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 40052c <__cxa_atexit@plt+0x3f362c> │ │ │ │ + b 3fece4 <__cxa_atexit@plt+0x3f1de4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldreq r1, [r5, #-368] @ 0xfffffe90 │ │ │ │ - ldrbeq fp, [lr], #1112 @ 0x458 │ │ │ │ + ldreq r0, [r5, #-376] @ 0xfffffe88 │ │ │ │ + ldrbeq sl, [lr], #1112 @ 0x458 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r3, #1 │ │ │ │ blt 12b62c <__cxa_atexit@plt+0x11e72c> │ │ │ │ ldr r3, [pc, #68] @ 12b65c <__cxa_atexit@plt+0x11e75c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #60] @ 12b660 <__cxa_atexit@plt+0x11e760> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 40052c <__cxa_atexit@plt+0x3f362c> │ │ │ │ + b 3fece4 <__cxa_atexit@plt+0x3f1de4> │ │ │ │ ldr r3, [pc, #36] @ 12b658 <__cxa_atexit@plt+0x11e758> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 12b650 <__cxa_atexit@plt+0x11e750> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 12b548 <__cxa_atexit@plt+0x11e648> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldreq r1, [r5, #-288] @ 0xfffffee0 │ │ │ │ - ldrbeq fp, [lr], #1004 @ 0x3ec │ │ │ │ + ldreq r0, [r5, #-296] @ 0xfffffed8 │ │ │ │ + ldrbeq sl, [lr], #1004 @ 0x3ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 12b548 <__cxa_atexit@plt+0x11e648> │ │ │ │ - ldrbeq fp, [lr], #980 @ 0x3d4 │ │ │ │ + ldrbeq sl, [lr], #980 @ 0x3d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 12b6b4 <__cxa_atexit@plt+0x11e7b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 12b6ac <__cxa_atexit@plt+0x11e7ac> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 12b548 <__cxa_atexit@plt+0x11e648> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbeq fp, [lr], #920 @ 0x398 │ │ │ │ + ldrbeq sl, [lr], #920 @ 0x398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 12b548 <__cxa_atexit@plt+0x11e648> │ │ │ │ - ldrbeq fp, [lr], #892 @ 0x37c │ │ │ │ + ldrbeq sl, [lr], #892 @ 0x37c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12b728 <__cxa_atexit@plt+0x11e828> │ │ │ │ str r8, [r5, #-4] │ │ │ │ @@ -293379,25 +293379,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [pc, #32] @ 12b73c <__cxa_atexit@plt+0x11e83c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40052c <__cxa_atexit@plt+0x3f362c> │ │ │ │ + b 3fece4 <__cxa_atexit@plt+0x3f1de4> │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12b740 <__cxa_atexit@plt+0x11e840> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldrbeq fp, [lr], #832 @ 0x340 │ │ │ │ - ldrbeq fp, [lr], #780 @ 0x30c │ │ │ │ + ldreq r0, [r5, #-48] @ 0xffffffd0 │ │ │ │ + ldrbeq sl, [lr], #832 @ 0x340 │ │ │ │ + ldrbeq sl, [lr], #780 @ 0x30c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 12b7b0 <__cxa_atexit@plt+0x11e8b0> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ @@ -293410,44 +293410,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [pc, #32] @ 12b7b8 <__cxa_atexit@plt+0x11e8b8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40052c <__cxa_atexit@plt+0x3f362c> │ │ │ │ + b 3fece4 <__cxa_atexit@plt+0x3f1de4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - ldreq r0, [r5, #-4012] @ 0xfffff054 │ │ │ │ - ldrbeq fp, [lr], #660 @ 0x294 │ │ │ │ + ldreq pc, [r4, #-4020] @ 0xfffff04c │ │ │ │ + ldrbeq sl, [lr], #660 @ 0x294 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12b7fc <__cxa_atexit@plt+0x11e8fc> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r2, [pc, #28] @ 12b804 <__cxa_atexit@plt+0x11e904> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r8, [pc, #16] @ 12b808 <__cxa_atexit@plt+0x11e908> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 40052c <__cxa_atexit@plt+0x3f362c> │ │ │ │ + b 3fece4 <__cxa_atexit@plt+0x3f1de4> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - ldreq r0, [r5, #-3916] @ 0xfffff0b4 │ │ │ │ - ldrbeq fp, [lr], #608 @ 0x260 │ │ │ │ + ldreq pc, [r4, #-3924] @ 0xfffff0ac │ │ │ │ + ldrbeq sl, [lr], #608 @ 0x260 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12b8a4 <__cxa_atexit@plt+0x11e9a4> │ │ │ │ ldr r2, [pc, #132] @ 12b8b4 <__cxa_atexit@plt+0x11e9b4> │ │ │ │ @@ -293476,25 +293476,25 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #44] @ 12b8bc <__cxa_atexit@plt+0x11e9bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 9d61a4 <__cxa_atexit@plt+0x9c92a4> │ │ │ │ + b 181d47c <__cxa_atexit@plt+0x181057c> │ │ │ │ ldr r7, [pc, #24] @ 12b8c4 <__cxa_atexit@plt+0x11e9c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - ldreq r0, [r5, #-3984] @ 0xfffff070 │ │ │ │ + ldreq pc, [r4, #-3992] @ 0xfffff068 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldrbeq fp, [lr], #480 @ 0x1e0 │ │ │ │ - ldrbeq fp, [lr], #424 @ 0x1a8 │ │ │ │ + ldrbeq sl, [lr], #480 @ 0x1e0 │ │ │ │ + ldrbeq sl, [lr], #424 @ 0x1a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 12b914 <__cxa_atexit@plt+0x11ea14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 12b918 <__cxa_atexit@plt+0x11ea18> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #48] @ 12b91c <__cxa_atexit@plt+0x11ea1c> │ │ │ │ @@ -293504,32 +293504,32 @@ │ │ │ │ cmp r0, #2 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ moveq r2, r3 │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r2} │ │ │ │ - b 9d61a4 <__cxa_atexit@plt+0x9c92a4> │ │ │ │ + b 181d47c <__cxa_atexit@plt+0x181057c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - ldreq r0, [r5, #-3892] @ 0xfffff0cc │ │ │ │ - ldrbeq fp, [lr], #328 @ 0x148 │ │ │ │ + ldreq pc, [r4, #-3900] @ 0xfffff0c4 │ │ │ │ + ldrbeq sl, [lr], #328 @ 0x148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12b94c <__cxa_atexit@plt+0x11ea4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 12b950 <__cxa_atexit@plt+0x11ea50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r1, [r5, #-912] @ 0xfffffc70 │ │ │ │ - ldrbeq fp, [lr], #276 @ 0x114 │ │ │ │ + ldreq r0, [r5, #-920] @ 0xfffffc68 │ │ │ │ + ldrbeq sl, [lr], #276 @ 0x114 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r7, r3, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -293544,40 +293544,40 @@ │ │ │ │ ldr r1, [r2, #6] │ │ │ │ str r5, [r3, #-4] │ │ │ │ str r1, [r3] │ │ │ │ ldr r8, [pc, #48] @ 12b9d8 <__cxa_atexit@plt+0x11ead8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 40052c <__cxa_atexit@plt+0x3f362c> │ │ │ │ + b 3fece4 <__cxa_atexit@plt+0x3f1de4> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12b9dc <__cxa_atexit@plt+0x11eadc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - ldreq r0, [r5, #-3484] @ 0xfffff264 │ │ │ │ - ldrbeq fp, [lr], #168 @ 0xa8 │ │ │ │ - ldrbeq fp, [lr], #128 @ 0x80 │ │ │ │ + ldreq pc, [r4, #-3492] @ 0xfffff25c │ │ │ │ + ldrbeq sl, [lr], #168 @ 0xa8 │ │ │ │ + ldrbeq sl, [lr], #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12ba0c <__cxa_atexit@plt+0x11eb0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 12ba10 <__cxa_atexit@plt+0x11eb10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4001c4 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ + b 3fe934 <__cxa_atexit@plt+0x3f1a34> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldreq r1, [r5, #-720] @ 0xfffffd30 │ │ │ │ - ldrbeq fp, [lr], #76 @ 0x4c │ │ │ │ + ldreq r0, [r5, #-728] @ 0xfffffd28 │ │ │ │ + ldrbeq sl, [lr], #76 @ 0x4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12ba40 <__cxa_atexit@plt+0x11eb40> │ │ │ │ str r8, [r5] │ │ │ │ @@ -293585,16 +293585,16 @@ │ │ │ │ mov r8, fp │ │ │ │ b 12b548 <__cxa_atexit@plt+0x11e648> │ │ │ │ ldr r7, [pc, #12] @ 12ba54 <__cxa_atexit@plt+0x11eb54> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbeq fp, [lr], #32 │ │ │ │ - ldrbeq fp, [lr], #40 @ 0x28 │ │ │ │ + ldrbeq sl, [lr], #32 │ │ │ │ + ldrbeq sl, [lr], #40 @ 0x28 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12bb14 <__cxa_atexit@plt+0x11ec14> │ │ │ │ ldr r7, [pc, #168] @ 12bb24 <__cxa_atexit@plt+0x11ec24> │ │ │ │ @@ -293641,16 +293641,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - ldrbeq sl, [lr], #3960 @ 0xf78 │ │ │ │ - ldrbeq sl, [lr], #3916 @ 0xf4c │ │ │ │ + ldrbeq r9, [lr], #3960 @ 0xf78 │ │ │ │ + ldrbeq r9, [lr], #3916 @ 0xf4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 12bbb0 <__cxa_atexit@plt+0x11ecb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -293675,15 +293675,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrbeq sl, [lr], #3784 @ 0xec8 │ │ │ │ + ldrbeq r9, [lr], #3784 @ 0xec8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r2, [pc, #68] @ 12bc20 <__cxa_atexit@plt+0x11ed20> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -293702,15 +293702,15 @@ │ │ │ │ b 12b81c <__cxa_atexit@plt+0x11e91c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldrbeq sl, [lr], #3676 @ 0xe5c │ │ │ │ + ldrbeq r9, [lr], #3676 @ 0xe5c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 12bc54 <__cxa_atexit@plt+0x11ed54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -293721,40 +293721,40 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 12bc74 <__cxa_atexit@plt+0x11ed74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r5, #-2836] @ 0xfffff4ec │ │ │ │ - ldrbeq sl, [lr], #3600 @ 0xe10 │ │ │ │ + ldreq pc, [r4, #-2844] @ 0xfffff4e4 │ │ │ │ + ldrbeq r9, [lr], #3600 @ 0xe10 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 12ba68 <__cxa_atexit@plt+0x11eb68> │ │ │ │ - ldrbeq sl, [lr], #3656 @ 0xe48 │ │ │ │ + ldrbeq r9, [lr], #3656 @ 0xe48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12bcc8 <__cxa_atexit@plt+0x11edc8> │ │ │ │ ldr r2, [pc, #36] @ 12bcd0 <__cxa_atexit@plt+0x11edd0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 12bcd4 <__cxa_atexit@plt+0x11edd4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq sl, [lr], #3632 @ 0xe30 │ │ │ │ - ldreq r0, [r5, #-2536] @ 0xfffff618 │ │ │ │ - ldrbeq sl, [lr], #3576 @ 0xdf8 │ │ │ │ + ldrbeq r9, [lr], #3632 @ 0xe30 │ │ │ │ + ldreq pc, [r4, #-2544] @ 0xfffff610 │ │ │ │ + ldrbeq r9, [lr], #3576 @ 0xdf8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -293773,36 +293773,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 12bd48 <__cxa_atexit@plt+0x11ee48> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r0, [r5, #-2804] @ 0xfffff50c │ │ │ │ - ldrbeq sl, [lr], #3756 @ 0xeac │ │ │ │ - ldrbeq sl, [lr], #3516 @ 0xdbc │ │ │ │ + ldreq pc, [r4, #-2812] @ 0xfffff504 │ │ │ │ + ldrbeq r9, [lr], #3756 @ 0xeac │ │ │ │ + ldrbeq r9, [lr], #3516 @ 0xdbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12bd88 <__cxa_atexit@plt+0x11ee88> │ │ │ │ ldr r2, [pc, #36] @ 12bd90 <__cxa_atexit@plt+0x11ee90> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 12bd94 <__cxa_atexit@plt+0x11ee94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq sl, [lr], #3492 @ 0xda4 │ │ │ │ - ldreq r0, [r5, #-2344] @ 0xfffff6d8 │ │ │ │ - ldrbeq sl, [lr], #3436 @ 0xd6c │ │ │ │ + ldrbeq r9, [lr], #3492 @ 0xda4 │ │ │ │ + ldreq pc, [r4, #-2352] @ 0xfffff6d0 │ │ │ │ + ldrbeq r9, [lr], #3436 @ 0xd6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -293821,36 +293821,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 12be08 <__cxa_atexit@plt+0x11ef08> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r0, [r5, #-2612] @ 0xfffff5cc │ │ │ │ - ldrbeq sl, [lr], #3636 @ 0xe34 │ │ │ │ - ldrbeq sl, [lr], #3376 @ 0xd30 │ │ │ │ + ldreq pc, [r4, #-2620] @ 0xfffff5c4 │ │ │ │ + ldrbeq r9, [lr], #3636 @ 0xe34 │ │ │ │ + ldrbeq r9, [lr], #3376 @ 0xd30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12be48 <__cxa_atexit@plt+0x11ef48> │ │ │ │ ldr r2, [pc, #36] @ 12be50 <__cxa_atexit@plt+0x11ef50> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 12be54 <__cxa_atexit@plt+0x11ef54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq sl, [lr], #3352 @ 0xd18 │ │ │ │ - ldreq r0, [r5, #-2152] @ 0xfffff798 │ │ │ │ - ldrbeq sl, [lr], #3296 @ 0xce0 │ │ │ │ + ldrbeq r9, [lr], #3352 @ 0xd18 │ │ │ │ + ldreq pc, [r4, #-2160] @ 0xfffff790 │ │ │ │ + ldrbeq r9, [lr], #3296 @ 0xce0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -293869,36 +293869,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 12bec8 <__cxa_atexit@plt+0x11efc8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r0, [r5, #-2420] @ 0xfffff68c │ │ │ │ - ldrbeq sl, [lr], #3516 @ 0xdbc │ │ │ │ - ldrbeq sl, [lr], #3236 @ 0xca4 │ │ │ │ + ldreq pc, [r4, #-2428] @ 0xfffff684 │ │ │ │ + ldrbeq r9, [lr], #3516 @ 0xdbc │ │ │ │ + ldrbeq r9, [lr], #3236 @ 0xca4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12bf08 <__cxa_atexit@plt+0x11f008> │ │ │ │ ldr r2, [pc, #36] @ 12bf10 <__cxa_atexit@plt+0x11f010> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 12bf14 <__cxa_atexit@plt+0x11f014> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbeq sl, [lr], #3212 @ 0xc8c │ │ │ │ - ldreq r0, [r5, #-1960] @ 0xfffff858 │ │ │ │ - ldrbeq sl, [lr], #3156 @ 0xc54 │ │ │ │ + ldrbeq r9, [lr], #3212 @ 0xc8c │ │ │ │ + ldreq pc, [r4, #-1968] @ 0xfffff850 │ │ │ │ + ldrbeq r9, [lr], #3156 @ 0xc54 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -293917,55 +293917,55 @@ │ │ │ │ ldr r7, [pc, #24] @ 12bf88 <__cxa_atexit@plt+0x11f088> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldreq r0, [r5, #-2228] @ 0xfffff74c │ │ │ │ - ldrbeq sl, [lr], #3396 @ 0xd44 │ │ │ │ + ldreq pc, [r4, #-2236] @ 0xfffff744 │ │ │ │ + ldrbeq r9, [lr], #3396 @ 0xd44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12bfbc <__cxa_atexit@plt+0x11f0bc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12bfc4 <__cxa_atexit@plt+0x11f0c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003ac <__cxa_atexit@plt+0x3f34ac> │ │ │ │ + b 3feb54 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r5, #-1776] @ 0xfffff910 │ │ │ │ + ldreq pc, [r4, #-1784] @ 0xfffff908 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12bff8 <__cxa_atexit@plt+0x11f0f8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12c000 <__cxa_atexit@plt+0x11f100> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003b4 <__cxa_atexit@plt+0x3f34b4> │ │ │ │ + b 3feb5c <__cxa_atexit@plt+0x3f1c5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r5, #-1716] @ 0xfffff94c │ │ │ │ - ldrbeq sl, [lr], #3436 @ 0xd6c │ │ │ │ + ldreq pc, [r4, #-1724] @ 0xfffff944 │ │ │ │ + ldrbeq r9, [lr], #3436 @ 0xd6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12c064 <__cxa_atexit@plt+0x11f164> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 12c05c <__cxa_atexit@plt+0x11f15c> │ │ │ │ ldr r3, [pc, #52] @ 12c06c <__cxa_atexit@plt+0x11f16c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 12c070 <__cxa_atexit@plt+0x11f170> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 12c074 <__cxa_atexit@plt+0x11f174> │ │ │ │ @@ -293976,17 +293976,17 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 36658 <__cxa_atexit@plt+0x29758> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrbeq sl, [lr], #2660 @ 0xa64 │ │ │ │ - ldreq r0, [r5, #-1616] @ 0xfffff9b0 │ │ │ │ - ldrbeq sl, [lr], #3300 @ 0xce4 │ │ │ │ + ldrbeq r9, [lr], #2660 @ 0xa64 │ │ │ │ + ldreq pc, [r4, #-1624] @ 0xfffff9a8 │ │ │ │ + ldrbeq r9, [lr], #3300 @ 0xce4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12c0ac <__cxa_atexit@plt+0x11f1ac> │ │ │ │ ldr r3, [pc, #44] @ 12c0c4 <__cxa_atexit@plt+0x11f1c4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -293998,16 +293998,16 @@ │ │ │ │ ldr r8, [pc, #20] @ 12c0c8 <__cxa_atexit@plt+0x11f1c8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 31d08 <__cxa_atexit@plt+0x24e08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbeq sl, [lr], #2544 @ 0x9f0 │ │ │ │ - ldrbeq sl, [lr], #3196 @ 0xc7c │ │ │ │ + ldrbeq r9, [lr], #2544 @ 0x9f0 │ │ │ │ + ldrbeq r9, [lr], #3196 @ 0xc7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12c20c <__cxa_atexit@plt+0x11f30c> │ │ │ │ @@ -294081,54 +294081,54 @@ │ │ │ │ str r3, [r3, #92] @ 0x5c │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - ldrbeq sl, [lr], #3132 @ 0xc3c │ │ │ │ - ldrbeq sl, [lr], #2740 @ 0xab4 │ │ │ │ - ldreq r0, [r5, #-1412] @ 0xfffffa7c │ │ │ │ - ldreq r0, [r5, #-1400] @ 0xfffffa88 │ │ │ │ - ldreq r0, [r5, #-1388] @ 0xfffffa94 │ │ │ │ - ldreq r0, [r5, #-1828] @ 0xfffff8dc │ │ │ │ - ldreq r0, [r5, #-1312] @ 0xfffffae0 │ │ │ │ - ldreq r0, [r5, #-1332] @ 0xfffffacc │ │ │ │ - ldreq r0, [r5, #-1796] @ 0xfffff8fc │ │ │ │ - ldreq r0, [r5, #-1408] @ 0xfffffa80 │ │ │ │ + ldrbeq r9, [lr], #3132 @ 0xc3c │ │ │ │ + ldrbeq r9, [lr], #2740 @ 0xab4 │ │ │ │ + ldreq pc, [r4, #-1420] @ 0xfffffa74 │ │ │ │ + ldreq pc, [r4, #-1408] @ 0xfffffa80 │ │ │ │ + ldreq pc, [r4, #-1396] @ 0xfffffa8c │ │ │ │ + ldreq pc, [r4, #-1836] @ 0xfffff8d4 │ │ │ │ + ldreq pc, [r4, #-1320] @ 0xfffffad8 │ │ │ │ + ldreq pc, [r4, #-1340] @ 0xfffffac4 │ │ │ │ + ldreq pc, [r4, #-1804] @ 0xfffff8f4 │ │ │ │ + ldreq pc, [r4, #-1416] @ 0xfffffa78 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - ldreq r0, [r5, #-1248] @ 0xfffffb20 │ │ │ │ - ldrbeq sl, [lr], #2916 @ 0xb64 │ │ │ │ + ldreq pc, [r4, #-1256] @ 0xfffffb18 │ │ │ │ + ldrbeq r9, [lr], #2916 @ 0xb64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12c2a4 <__cxa_atexit@plt+0x11f3a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400194 <__cxa_atexit@plt+0x3f3294> │ │ │ │ + bl 3fe904 <__cxa_atexit@plt+0x3f1a04> │ │ │ │ cmp r0, #0 │ │ │ │ beq 12c29c <__cxa_atexit@plt+0x11f39c> │ │ │ │ ldr r3, [pc, #44] @ 12c2ac <__cxa_atexit@plt+0x11f3ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 12c2b0 <__cxa_atexit@plt+0x11f3b0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 4004f4 <__cxa_atexit@plt+0x3f35f4> │ │ │ │ + b 3fec94 <__cxa_atexit@plt+0x3f1d94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r5, #-1048] @ 0xfffffbe8 │ │ │ │ - ldreq r0, [r5, #-1656] @ 0xfffff988 │ │ │ │ + ldreq pc, [r4, #-1056] @ 0xfffffbe0 │ │ │ │ + ldreq pc, [r4, #-1664] @ 0xfffff980 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12c318 <__cxa_atexit@plt+0x11f418> │ │ │ │ @@ -294142,26 +294142,26 @@ │ │ │ │ ldr r1, [r8, #6] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r5, [pc, #48] @ 12c330 <__cxa_atexit@plt+0x11f430> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12c334 <__cxa_atexit@plt+0x11f434> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r0, [r5, #-1576] @ 0xfffff9d8 │ │ │ │ - ldrbeq sl, [lr], #2760 @ 0xac8 │ │ │ │ + ldreq pc, [r4, #-1584] @ 0xfffff9d0 │ │ │ │ + ldrbeq r9, [lr], #2760 @ 0xac8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, #88] @ 12c3a4 <__cxa_atexit@plt+0x11f4a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, sl} │ │ │ │ @@ -294175,23 +294175,23 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #36] @ 12c3ac <__cxa_atexit@plt+0x11f4ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - ldreq r0, [r5, #-1440] @ 0xfffffa60 │ │ │ │ + ldreq pc, [r4, #-1448] @ 0xfffffa58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12c3f4 <__cxa_atexit@plt+0x11f4f4> │ │ │ │ @@ -294200,20 +294200,20 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #24] @ 12c404 <__cxa_atexit@plt+0x11f504> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 40021c <__cxa_atexit@plt+0x3f331c> │ │ │ │ + b 3fe9a4 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - ldreq r0, [r5, #-1340] @ 0xfffffac4 │ │ │ │ + ldreq pc, [r4, #-1348] @ 0xfffffabc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12c470 <__cxa_atexit@plt+0x11f570> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -294239,17 +294239,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12c494 <__cxa_atexit@plt+0x11f594> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [r5, #-624] @ 0xfffffd90 │ │ │ │ + ldreq pc, [r4, #-632] @ 0xfffffd88 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldrbeq sl, [lr], #2412 @ 0x96c │ │ │ │ + ldrbeq r9, [lr], #2412 @ 0x96c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12c4dc <__cxa_atexit@plt+0x11f5dc> │ │ │ │ ldr r7, [pc, #52] @ 12c4ec <__cxa_atexit@plt+0x11f5ec> │ │ │ │ @@ -294264,15 +294264,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 12c4f0 <__cxa_atexit@plt+0x11f5f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbeq sl, [lr], #2312 @ 0x908 │ │ │ │ + ldrbeq r9, [lr], #2312 @ 0x908 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, #0 │ │ │ │ ldr lr, [pc, #172] @ 12c5b4 <__cxa_atexit@plt+0x11f6b4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, #168] @ 12c5b8 <__cxa_atexit@plt+0x11f6b8> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -294312,19 +294312,19 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, ip, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffff0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - ldreq r0, [r5, #-392] @ 0xfffffe78 │ │ │ │ - ldrbeq sl, [lr], #2212 @ 0x8a4 │ │ │ │ + ldreq pc, [r4, #-400] @ 0xfffffe70 │ │ │ │ + ldrbeq r9, [lr], #2212 @ 0x8a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12c60c <__cxa_atexit@plt+0x11f70c> │ │ │ │ ldr r2, [pc, #52] @ 12c614 <__cxa_atexit@plt+0x11f714> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -294334,28 +294334,28 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #28] @ 12c61c <__cxa_atexit@plt+0x11f71c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3e0db8 <__cxa_atexit@plt+0x3d3eb8> │ │ │ │ + b 1228710 <__cxa_atexit@plt+0x121b810> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq r0, [r5, #-176] @ 0xffffff50 │ │ │ │ - ldreq r0, [r5, #-192] @ 0xffffff40 │ │ │ │ - ldrbeq sl, [lr], #2104 @ 0x838 │ │ │ │ + ldreq pc, [r4, #-184] @ 0xffffff48 │ │ │ │ + ldreq pc, [r4, #-200] @ 0xffffff38 │ │ │ │ + ldrbeq r9, [lr], #2104 @ 0x838 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12c640 <__cxa_atexit@plt+0x11f740> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3f4874 <__cxa_atexit@plt+0x3e7974> │ │ │ │ + b 123c1cc <__cxa_atexit@plt+0x122f2cc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -294379,17 +294379,17 @@ │ │ │ │ ldr r5, [pc, #28] @ 12c6c4 <__cxa_atexit@plt+0x11f7c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r5, r3, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - ldreq r0, [r5, #-76] @ 0xffffffb4 │ │ │ │ - ldrbeq sl, [lr], #1868 @ 0x74c │ │ │ │ - ldreq r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldreq pc, [r4, #-84] @ 0xffffffac │ │ │ │ + ldrbeq r9, [lr], #1868 @ 0x74c │ │ │ │ + ldreq pc, [r4, #-28] @ 0xffffffe4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12c6fc <__cxa_atexit@plt+0x11f7fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -294397,15 +294397,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 12c714 <__cxa_atexit@plt+0x11f814> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [r4, #-4016] @ 0xfffff050 │ │ │ │ + ldreq lr, [r4, #-4024] @ 0xfffff048 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12c7cc <__cxa_atexit@plt+0x11f8cc> │ │ │ │ ldr r3, [pc, #196] @ 12c7ec <__cxa_atexit@plt+0x11f8ec> │ │ │ │ @@ -294454,19 +294454,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - ldreq pc, [r4, #-3880] @ 0xfffff0d8 │ │ │ │ - ldreq r0, [r5, #-8] │ │ │ │ + ldreq lr, [r4, #-3888] @ 0xfffff0d0 │ │ │ │ + ldreq pc, [r4, #-16] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12c878 <__cxa_atexit@plt+0x11f978> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -294498,19 +294498,19 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - ldreq pc, [r4, #-3676] @ 0xfffff1a4 │ │ │ │ - ldreq pc, [r4, #-3908] @ 0xfffff0bc │ │ │ │ - ldrbeq sl, [lr], #1468 @ 0x5bc │ │ │ │ + ldreq lr, [r4, #-3684] @ 0xfffff19c │ │ │ │ + ldreq lr, [r4, #-3916] @ 0xfffff0b4 │ │ │ │ + ldrbeq r9, [lr], #1468 @ 0x5bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12c8f8 <__cxa_atexit@plt+0x11f9f8> │ │ │ │ @@ -294528,15 +294528,15 @@ │ │ │ │ b 12c714 <__cxa_atexit@plt+0x11f814> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - ldrbeq sl, [lr], #1364 @ 0x554 │ │ │ │ + ldrbeq r9, [lr], #1364 @ 0x554 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12c9b0 <__cxa_atexit@plt+0x11fab0> │ │ │ │ ldr r1, [pc, #156] @ 12c9d0 <__cxa_atexit@plt+0x11fad0> │ │ │ │ @@ -294564,32 +294564,32 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r6, [pc, #72] @ 12c9e0 <__cxa_atexit@plt+0x11fae0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 40079c <__cxa_atexit@plt+0x3f389c> │ │ │ │ + b 3fef4c <__cxa_atexit@plt+0x3f204c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldreq pc, [r4, #-3412] @ 0xfffff2ac │ │ │ │ + ldreq lr, [r4, #-3420] @ 0xfffff2a4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldreq pc, [r4, #-3364] @ 0xfffff2dc │ │ │ │ - ldrbeq sl, [lr], #1152 @ 0x480 │ │ │ │ + ldreq lr, [r4, #-3372] @ 0xfffff2d4 │ │ │ │ + ldrbeq r9, [lr], #1152 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12ca40 <__cxa_atexit@plt+0x11fb40> │ │ │ │ @@ -294603,40 +294603,40 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ ldr r3, [pc, #28] @ 12ca54 <__cxa_atexit@plt+0x11fb54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 40079c <__cxa_atexit@plt+0x3f389c> │ │ │ │ + b 3fef4c <__cxa_atexit@plt+0x3f204c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4001ac <__cxa_atexit@plt+0x3f32ac> │ │ │ │ + b 3fe91c <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldreq pc, [r4, #-3204] @ 0xfffff37c │ │ │ │ + ldreq lr, [r4, #-3212] @ 0xfffff374 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12ca78 <__cxa_atexit@plt+0x11fb78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4001f4 <__cxa_atexit@plt+0x3f32f4> │ │ │ │ + b 3fe97c <__cxa_atexit@plt+0x3f1a7c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12ca9c <__cxa_atexit@plt+0x11fb9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b f4786c <__cxa_atexit@plt+0xf3a96c> │ │ │ │ - ldreq pc, [r4, #-4092] @ 0xfffff004 │ │ │ │ - ldrbeq sl, [lr], #872 @ 0x368 │ │ │ │ + b 3feae4 <__cxa_atexit@plt+0x3f1be4> │ │ │ │ + ldreq pc, [r4, #-4] │ │ │ │ + ldrbeq r9, [lr], #872 @ 0x368 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12cb0c <__cxa_atexit@plt+0x11fc0c> │ │ │ │ ldr r1, [pc, #84] @ 12cb18 <__cxa_atexit@plt+0x11fc18> │ │ │ │ @@ -294651,114 +294651,114 @@ │ │ │ │ beq 12cb00 <__cxa_atexit@plt+0x11fc00> │ │ │ │ ldr r3, [pc, #52] @ 12cb20 <__cxa_atexit@plt+0x11fc20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #67] @ 0x43 │ │ │ │ ldr r8, [r7, #83] @ 0x53 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3c0cec <__cxa_atexit@plt+0x3b3dec> │ │ │ │ + b 1208644 <__cxa_atexit@plt+0x11fb744> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldreq pc, [r4, #-3012] @ 0xfffff43c │ │ │ │ + ldreq lr, [r4, #-3020] @ 0xfffff434 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrbeq sl, [lr], #740 @ 0x2e4 │ │ │ │ + ldrbeq r9, [lr], #740 @ 0x2e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #67] @ 0x43 │ │ │ │ ldr r8, [r7, #83] @ 0x53 │ │ │ │ ldr r2, [pc, # TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes